0000-raspberry-pi.patch 4.0 MB

123456789101112131415161718192021222324252627282930313233343536373839404142434445464748495051525354555657585960616263646566676869707172737475767778798081828384858687888990919293949596979899100101102103104105106107108109110111112113114115116117118119120121122123124125126127128129130131132133134135136137138139140141142143144145146147148149150151152153154155156157158159160161162163164165166167168169170171172173174175176177178179180181182183184185186187188189190191192193194195196197198199200201202203204205206207208209210211212213214215216217218219220221222223224225226227228229230231232233234235236237238239240241242243244245246247248249250251252253254255256257258259260261262263264265266267268269270271272273274275276277278279280281282283284285286287288289290291292293294295296297298299300301302303304305306307308309310311312313314315316317318319320321322323324325326327328329330331332333334335336337338339340341342343344345346347348349350351352353354355356357358359360361362363364365366367368369370371372373374375376377378379380381382383384385386387388389390391392393394395396397398399400401402403404405406407408409410411412413414415416417418419420421422423424425426427428429430431432433434435436437438439440441442443444445446447448449450451452453454455456457458459460461462463464465466467468469470471472473474475476477478479480481482483484485486487488489490491492493494495496497498499500501502503504505506507508509510511512513514515516517518519520521522523524525526527528529530531532533534535536537538539540541542543544545546547548549550551552553554555556557558559560561562563564565566567568569570571572573574575576577578579580581582583584585586587588589590591592593594595596597598599600601602603604605606607608609610611612613614615616617618619620621622623624625626627628629630631632633634635636637638639640641642643644645646647648649650651652653654655656657658659660661662663664665666667668669670671672673674675676677678679680681682683684685686687688689690691692693694695696697698699700701702703704705706707708709710711712713714715716717718719720721722723724725726727728729730731732733734735736737738739740741742743744745746747748749750751752753754755756757758759760761762763764765766767768769770771772773774775776777778779780781782783784785786787788789790791792793794795796797798799800801802803804805806807808809810811812813814815816817818819820821822823824825826827828829830831832833834835836837838839840841842843844845846847848849850851852853854855856857858859860861862863864865866867868869870871872873874875876877878879880881882883884885886887888889890891892893894895896897898899900901902903904905906907908909910911912913914915916917918919920921922923924925926927928929930931932933934935936937938939940941942943944945946947948949950951952953954955956957958959960961962963964965966967968969970971972973974975976977978979980981982983984985986987988989990991992993994995996997998999100010011002100310041005100610071008100910101011101210131014101510161017101810191020102110221023102410251026102710281029103010311032103310341035103610371038103910401041104210431044104510461047104810491050105110521053105410551056105710581059106010611062106310641065106610671068106910701071107210731074107510761077107810791080108110821083108410851086108710881089109010911092109310941095109610971098109911001101110211031104110511061107110811091110111111121113111411151116111711181119112011211122112311241125112611271128112911301131113211331134113511361137113811391140114111421143114411451146114711481149115011511152115311541155115611571158115911601161116211631164116511661167116811691170117111721173117411751176117711781179118011811182118311841185118611871188118911901191119211931194119511961197119811991200120112021203120412051206120712081209121012111212121312141215121612171218121912201221122212231224122512261227122812291230123112321233123412351236123712381239124012411242124312441245124612471248124912501251125212531254125512561257125812591260126112621263126412651266126712681269127012711272127312741275127612771278127912801281128212831284128512861287128812891290129112921293129412951296129712981299130013011302130313041305130613071308130913101311131213131314131513161317131813191320132113221323132413251326132713281329133013311332133313341335133613371338133913401341134213431344134513461347134813491350135113521353135413551356135713581359136013611362136313641365136613671368136913701371137213731374137513761377137813791380138113821383138413851386138713881389139013911392139313941395139613971398139914001401140214031404140514061407140814091410141114121413141414151416141714181419142014211422142314241425142614271428142914301431143214331434143514361437143814391440144114421443144414451446144714481449145014511452145314541455145614571458145914601461146214631464146514661467146814691470147114721473147414751476147714781479148014811482148314841485148614871488148914901491149214931494149514961497149814991500150115021503150415051506150715081509151015111512151315141515151615171518151915201521152215231524152515261527152815291530153115321533153415351536153715381539154015411542154315441545154615471548154915501551155215531554155515561557155815591560156115621563156415651566156715681569157015711572157315741575157615771578157915801581158215831584158515861587158815891590159115921593159415951596159715981599160016011602160316041605160616071608160916101611161216131614161516161617161816191620162116221623162416251626162716281629163016311632163316341635163616371638163916401641164216431644164516461647164816491650165116521653165416551656165716581659166016611662166316641665166616671668166916701671167216731674167516761677167816791680168116821683168416851686168716881689169016911692169316941695169616971698169917001701170217031704170517061707170817091710171117121713171417151716171717181719172017211722172317241725172617271728172917301731173217331734173517361737173817391740174117421743174417451746174717481749175017511752175317541755175617571758175917601761176217631764176517661767176817691770177117721773177417751776177717781779178017811782178317841785178617871788178917901791179217931794179517961797179817991800180118021803180418051806180718081809181018111812181318141815181618171818181918201821182218231824182518261827182818291830183118321833183418351836183718381839184018411842184318441845184618471848184918501851185218531854185518561857185818591860186118621863186418651866186718681869187018711872187318741875187618771878187918801881188218831884188518861887188818891890189118921893189418951896189718981899190019011902190319041905190619071908190919101911191219131914191519161917191819191920192119221923192419251926192719281929193019311932193319341935193619371938193919401941194219431944194519461947194819491950195119521953195419551956195719581959196019611962196319641965196619671968196919701971197219731974197519761977197819791980198119821983198419851986198719881989199019911992199319941995199619971998199920002001200220032004200520062007200820092010201120122013201420152016201720182019202020212022202320242025202620272028202920302031203220332034203520362037203820392040204120422043204420452046204720482049205020512052205320542055205620572058205920602061206220632064206520662067206820692070207120722073207420752076207720782079208020812082208320842085208620872088208920902091209220932094209520962097209820992100210121022103210421052106210721082109211021112112211321142115211621172118211921202121212221232124212521262127212821292130213121322133213421352136213721382139214021412142214321442145214621472148214921502151215221532154215521562157215821592160216121622163216421652166216721682169217021712172217321742175217621772178217921802181218221832184218521862187218821892190219121922193219421952196219721982199220022012202220322042205220622072208220922102211221222132214221522162217221822192220222122222223222422252226222722282229223022312232223322342235223622372238223922402241224222432244224522462247224822492250225122522253225422552256225722582259226022612262226322642265226622672268226922702271227222732274227522762277227822792280228122822283228422852286228722882289229022912292229322942295229622972298229923002301230223032304230523062307230823092310231123122313231423152316231723182319232023212322232323242325232623272328232923302331233223332334233523362337233823392340234123422343234423452346234723482349235023512352235323542355235623572358235923602361236223632364236523662367236823692370237123722373237423752376237723782379238023812382238323842385238623872388238923902391239223932394239523962397239823992400240124022403240424052406240724082409241024112412241324142415241624172418241924202421242224232424242524262427242824292430243124322433243424352436243724382439244024412442244324442445244624472448244924502451245224532454245524562457245824592460246124622463246424652466246724682469247024712472247324742475247624772478247924802481248224832484248524862487248824892490249124922493249424952496249724982499250025012502250325042505250625072508250925102511251225132514251525162517251825192520252125222523252425252526252725282529253025312532253325342535253625372538253925402541254225432544254525462547254825492550255125522553255425552556255725582559256025612562256325642565256625672568256925702571257225732574257525762577257825792580258125822583258425852586258725882589259025912592259325942595259625972598259926002601260226032604260526062607260826092610261126122613261426152616261726182619262026212622262326242625262626272628262926302631263226332634263526362637263826392640264126422643264426452646264726482649265026512652265326542655265626572658265926602661266226632664266526662667266826692670267126722673267426752676267726782679268026812682268326842685268626872688268926902691269226932694269526962697269826992700270127022703270427052706270727082709271027112712271327142715271627172718271927202721272227232724272527262727272827292730273127322733273427352736273727382739274027412742274327442745274627472748274927502751275227532754275527562757275827592760276127622763276427652766276727682769277027712772277327742775277627772778277927802781278227832784278527862787278827892790279127922793279427952796279727982799280028012802280328042805280628072808280928102811281228132814281528162817281828192820282128222823282428252826282728282829283028312832283328342835283628372838283928402841284228432844284528462847284828492850285128522853285428552856285728582859286028612862286328642865286628672868286928702871287228732874287528762877287828792880288128822883288428852886288728882889289028912892289328942895289628972898289929002901290229032904290529062907290829092910291129122913291429152916291729182919292029212922292329242925292629272928292929302931293229332934293529362937293829392940294129422943294429452946294729482949295029512952295329542955295629572958295929602961296229632964296529662967296829692970297129722973297429752976297729782979298029812982298329842985298629872988298929902991299229932994299529962997299829993000300130023003300430053006300730083009301030113012301330143015301630173018301930203021302230233024302530263027302830293030303130323033303430353036303730383039304030413042304330443045304630473048304930503051305230533054305530563057305830593060306130623063306430653066306730683069307030713072307330743075307630773078307930803081308230833084308530863087308830893090309130923093309430953096309730983099310031013102310331043105310631073108310931103111311231133114311531163117311831193120312131223123312431253126312731283129313031313132313331343135313631373138313931403141314231433144314531463147314831493150315131523153315431553156315731583159316031613162316331643165316631673168316931703171317231733174317531763177317831793180318131823183318431853186318731883189319031913192319331943195319631973198319932003201320232033204320532063207320832093210321132123213321432153216321732183219322032213222322332243225322632273228322932303231323232333234323532363237323832393240324132423243324432453246324732483249325032513252325332543255325632573258325932603261326232633264326532663267326832693270327132723273327432753276327732783279328032813282328332843285328632873288328932903291329232933294329532963297329832993300330133023303330433053306330733083309331033113312331333143315331633173318331933203321332233233324332533263327332833293330333133323333333433353336333733383339334033413342334333443345334633473348334933503351335233533354335533563357335833593360336133623363336433653366336733683369337033713372337333743375337633773378337933803381338233833384338533863387338833893390339133923393339433953396339733983399340034013402340334043405340634073408340934103411341234133414341534163417341834193420342134223423342434253426342734283429343034313432343334343435343634373438343934403441344234433444344534463447344834493450345134523453345434553456345734583459346034613462346334643465346634673468346934703471347234733474347534763477347834793480348134823483348434853486348734883489349034913492349334943495349634973498349935003501350235033504350535063507350835093510351135123513351435153516351735183519352035213522352335243525352635273528352935303531353235333534353535363537353835393540354135423543354435453546354735483549355035513552355335543555355635573558355935603561356235633564356535663567356835693570357135723573357435753576357735783579358035813582358335843585358635873588358935903591359235933594359535963597359835993600360136023603360436053606360736083609361036113612361336143615361636173618361936203621362236233624362536263627362836293630363136323633363436353636363736383639364036413642364336443645364636473648364936503651365236533654365536563657365836593660366136623663366436653666366736683669367036713672367336743675367636773678367936803681368236833684368536863687368836893690369136923693369436953696369736983699370037013702370337043705370637073708370937103711371237133714371537163717371837193720372137223723372437253726372737283729373037313732373337343735373637373738373937403741374237433744374537463747374837493750375137523753375437553756375737583759376037613762376337643765376637673768376937703771377237733774377537763777377837793780378137823783378437853786378737883789379037913792379337943795379637973798379938003801380238033804380538063807380838093810381138123813381438153816381738183819382038213822382338243825382638273828382938303831383238333834383538363837383838393840384138423843384438453846384738483849385038513852385338543855385638573858385938603861386238633864386538663867386838693870387138723873387438753876387738783879388038813882388338843885388638873888388938903891389238933894389538963897389838993900390139023903390439053906390739083909391039113912391339143915391639173918391939203921392239233924392539263927392839293930393139323933393439353936393739383939394039413942394339443945394639473948394939503951395239533954395539563957395839593960396139623963396439653966396739683969397039713972397339743975397639773978397939803981398239833984398539863987398839893990399139923993399439953996399739983999400040014002400340044005400640074008400940104011401240134014401540164017401840194020402140224023402440254026402740284029403040314032403340344035403640374038403940404041404240434044404540464047404840494050405140524053405440554056405740584059406040614062406340644065406640674068406940704071407240734074407540764077407840794080408140824083408440854086408740884089409040914092409340944095409640974098409941004101410241034104410541064107410841094110411141124113411441154116411741184119412041214122412341244125412641274128412941304131413241334134413541364137413841394140414141424143414441454146414741484149415041514152415341544155415641574158415941604161416241634164416541664167416841694170417141724173417441754176417741784179418041814182418341844185418641874188418941904191419241934194419541964197419841994200420142024203420442054206420742084209421042114212421342144215421642174218421942204221422242234224422542264227422842294230423142324233423442354236423742384239424042414242424342444245424642474248424942504251425242534254425542564257425842594260426142624263426442654266426742684269427042714272427342744275427642774278427942804281428242834284428542864287428842894290429142924293429442954296429742984299430043014302430343044305430643074308430943104311431243134314431543164317431843194320432143224323432443254326432743284329433043314332433343344335433643374338433943404341434243434344434543464347434843494350435143524353435443554356435743584359436043614362436343644365436643674368436943704371437243734374437543764377437843794380438143824383438443854386438743884389439043914392439343944395439643974398439944004401440244034404440544064407440844094410441144124413441444154416441744184419442044214422442344244425442644274428442944304431443244334434443544364437443844394440444144424443444444454446444744484449445044514452445344544455445644574458445944604461446244634464446544664467446844694470447144724473447444754476447744784479448044814482448344844485448644874488448944904491449244934494449544964497449844994500450145024503450445054506450745084509451045114512451345144515451645174518451945204521452245234524452545264527452845294530453145324533453445354536453745384539454045414542454345444545454645474548454945504551455245534554455545564557455845594560456145624563456445654566456745684569457045714572457345744575457645774578457945804581458245834584458545864587458845894590459145924593459445954596459745984599460046014602460346044605460646074608460946104611461246134614461546164617461846194620462146224623462446254626462746284629463046314632463346344635463646374638463946404641464246434644464546464647464846494650465146524653465446554656465746584659466046614662466346644665466646674668466946704671467246734674467546764677467846794680468146824683468446854686468746884689469046914692469346944695469646974698469947004701470247034704470547064707470847094710471147124713471447154716471747184719472047214722472347244725472647274728472947304731473247334734473547364737473847394740474147424743474447454746474747484749475047514752475347544755475647574758475947604761476247634764476547664767476847694770477147724773477447754776477747784779478047814782478347844785478647874788478947904791479247934794479547964797479847994800480148024803480448054806480748084809481048114812481348144815481648174818481948204821482248234824482548264827482848294830483148324833483448354836483748384839484048414842484348444845484648474848484948504851485248534854485548564857485848594860486148624863486448654866486748684869487048714872487348744875487648774878487948804881488248834884488548864887488848894890489148924893489448954896489748984899490049014902490349044905490649074908490949104911491249134914491549164917491849194920492149224923492449254926492749284929493049314932493349344935493649374938493949404941494249434944494549464947494849494950495149524953495449554956495749584959496049614962496349644965496649674968496949704971497249734974497549764977497849794980498149824983498449854986498749884989499049914992499349944995499649974998499950005001500250035004500550065007500850095010501150125013501450155016501750185019502050215022502350245025502650275028502950305031503250335034503550365037503850395040504150425043504450455046504750485049505050515052505350545055505650575058505950605061506250635064506550665067506850695070507150725073507450755076507750785079508050815082508350845085508650875088508950905091509250935094509550965097509850995100510151025103510451055106510751085109511051115112511351145115511651175118511951205121512251235124512551265127512851295130513151325133513451355136513751385139514051415142514351445145514651475148514951505151515251535154515551565157515851595160516151625163516451655166516751685169517051715172517351745175517651775178517951805181518251835184518551865187518851895190519151925193519451955196519751985199520052015202520352045205520652075208520952105211521252135214521552165217521852195220522152225223522452255226522752285229523052315232523352345235523652375238523952405241524252435244524552465247524852495250525152525253525452555256525752585259526052615262526352645265526652675268526952705271527252735274527552765277527852795280528152825283528452855286528752885289529052915292529352945295529652975298529953005301530253035304530553065307530853095310531153125313531453155316531753185319532053215322532353245325532653275328532953305331533253335334533553365337533853395340534153425343534453455346534753485349535053515352535353545355535653575358535953605361536253635364536553665367536853695370537153725373537453755376537753785379538053815382538353845385538653875388538953905391539253935394539553965397539853995400540154025403540454055406540754085409541054115412541354145415541654175418541954205421542254235424542554265427542854295430543154325433543454355436543754385439544054415442544354445445544654475448544954505451545254535454545554565457545854595460546154625463546454655466546754685469547054715472547354745475547654775478547954805481548254835484548554865487548854895490549154925493549454955496549754985499550055015502550355045505550655075508550955105511551255135514551555165517551855195520552155225523552455255526552755285529553055315532553355345535553655375538553955405541554255435544554555465547554855495550555155525553555455555556555755585559556055615562556355645565556655675568556955705571557255735574557555765577557855795580558155825583558455855586558755885589559055915592559355945595559655975598559956005601560256035604560556065607560856095610561156125613561456155616561756185619562056215622562356245625562656275628562956305631563256335634563556365637563856395640564156425643564456455646564756485649565056515652565356545655565656575658565956605661566256635664566556665667566856695670567156725673567456755676567756785679568056815682568356845685568656875688568956905691569256935694569556965697569856995700570157025703570457055706570757085709571057115712571357145715571657175718571957205721572257235724572557265727572857295730573157325733573457355736573757385739574057415742574357445745574657475748574957505751575257535754575557565757575857595760576157625763576457655766576757685769577057715772577357745775577657775778577957805781578257835784578557865787578857895790579157925793579457955796579757985799580058015802580358045805580658075808580958105811581258135814581558165817581858195820582158225823582458255826582758285829583058315832583358345835583658375838583958405841584258435844584558465847584858495850585158525853585458555856585758585859586058615862586358645865586658675868586958705871587258735874587558765877587858795880588158825883588458855886588758885889589058915892589358945895589658975898589959005901590259035904590559065907590859095910591159125913591459155916591759185919592059215922592359245925592659275928592959305931593259335934593559365937593859395940594159425943594459455946594759485949595059515952595359545955595659575958595959605961596259635964596559665967596859695970597159725973597459755976597759785979598059815982598359845985598659875988598959905991599259935994599559965997599859996000600160026003600460056006600760086009601060116012601360146015601660176018601960206021602260236024602560266027602860296030603160326033603460356036603760386039604060416042604360446045604660476048604960506051605260536054605560566057605860596060606160626063606460656066606760686069607060716072607360746075607660776078607960806081608260836084608560866087608860896090609160926093609460956096609760986099610061016102610361046105610661076108610961106111611261136114611561166117611861196120612161226123612461256126612761286129613061316132613361346135613661376138613961406141614261436144614561466147614861496150615161526153615461556156615761586159616061616162616361646165616661676168616961706171617261736174617561766177617861796180618161826183618461856186618761886189619061916192619361946195619661976198619962006201620262036204620562066207620862096210621162126213621462156216621762186219622062216222622362246225622662276228622962306231623262336234623562366237623862396240624162426243624462456246624762486249625062516252625362546255625662576258625962606261626262636264626562666267626862696270627162726273627462756276627762786279628062816282628362846285628662876288628962906291629262936294629562966297629862996300630163026303630463056306630763086309631063116312631363146315631663176318631963206321632263236324632563266327632863296330633163326333633463356336633763386339634063416342634363446345634663476348634963506351635263536354635563566357635863596360636163626363636463656366636763686369637063716372637363746375637663776378637963806381638263836384638563866387638863896390639163926393639463956396639763986399640064016402640364046405640664076408640964106411641264136414641564166417641864196420642164226423642464256426642764286429643064316432643364346435643664376438643964406441644264436444644564466447644864496450645164526453645464556456645764586459646064616462646364646465646664676468646964706471647264736474647564766477647864796480648164826483648464856486648764886489649064916492649364946495649664976498649965006501650265036504650565066507650865096510651165126513651465156516651765186519652065216522652365246525652665276528652965306531653265336534653565366537653865396540654165426543654465456546654765486549655065516552655365546555655665576558655965606561656265636564656565666567656865696570657165726573657465756576657765786579658065816582658365846585658665876588658965906591659265936594659565966597659865996600660166026603660466056606660766086609661066116612661366146615661666176618661966206621662266236624662566266627662866296630663166326633663466356636663766386639664066416642664366446645664666476648664966506651665266536654665566566657665866596660666166626663666466656666666766686669667066716672667366746675667666776678667966806681668266836684668566866687668866896690669166926693669466956696669766986699670067016702670367046705670667076708670967106711671267136714671567166717671867196720672167226723672467256726672767286729673067316732673367346735673667376738673967406741674267436744674567466747674867496750675167526753675467556756675767586759676067616762676367646765676667676768676967706771677267736774677567766777677867796780678167826783678467856786678767886789679067916792679367946795679667976798679968006801680268036804680568066807680868096810681168126813681468156816681768186819682068216822682368246825682668276828682968306831683268336834683568366837683868396840684168426843684468456846684768486849685068516852685368546855685668576858685968606861686268636864686568666867686868696870687168726873687468756876687768786879688068816882688368846885688668876888688968906891689268936894689568966897689868996900690169026903690469056906690769086909691069116912691369146915691669176918691969206921692269236924692569266927692869296930693169326933693469356936693769386939694069416942694369446945694669476948694969506951695269536954695569566957695869596960696169626963696469656966696769686969697069716972697369746975697669776978697969806981698269836984698569866987698869896990699169926993699469956996699769986999700070017002700370047005700670077008700970107011701270137014701570167017701870197020702170227023702470257026702770287029703070317032703370347035703670377038703970407041704270437044704570467047704870497050705170527053705470557056705770587059706070617062706370647065706670677068706970707071707270737074707570767077707870797080708170827083708470857086708770887089709070917092709370947095709670977098709971007101710271037104710571067107710871097110711171127113711471157116711771187119712071217122712371247125712671277128712971307131713271337134713571367137713871397140714171427143714471457146714771487149715071517152715371547155715671577158715971607161716271637164716571667167716871697170717171727173717471757176717771787179718071817182718371847185718671877188718971907191719271937194719571967197719871997200720172027203720472057206720772087209721072117212721372147215721672177218721972207221722272237224722572267227722872297230723172327233723472357236723772387239724072417242724372447245724672477248724972507251725272537254725572567257725872597260726172627263726472657266726772687269727072717272727372747275727672777278727972807281728272837284728572867287728872897290729172927293729472957296729772987299730073017302730373047305730673077308730973107311731273137314731573167317731873197320732173227323732473257326732773287329733073317332733373347335733673377338733973407341734273437344734573467347734873497350735173527353735473557356735773587359736073617362736373647365736673677368736973707371737273737374737573767377737873797380738173827383738473857386738773887389739073917392739373947395739673977398739974007401740274037404740574067407740874097410741174127413741474157416741774187419742074217422742374247425742674277428742974307431743274337434743574367437743874397440744174427443744474457446744774487449745074517452745374547455745674577458745974607461746274637464746574667467746874697470747174727473747474757476747774787479748074817482748374847485748674877488748974907491749274937494749574967497749874997500750175027503750475057506750775087509751075117512751375147515751675177518751975207521752275237524752575267527752875297530753175327533753475357536753775387539754075417542754375447545754675477548754975507551755275537554755575567557755875597560756175627563756475657566756775687569757075717572757375747575757675777578757975807581758275837584758575867587758875897590759175927593759475957596759775987599760076017602760376047605760676077608760976107611761276137614761576167617761876197620762176227623762476257626762776287629763076317632763376347635763676377638763976407641764276437644764576467647764876497650765176527653765476557656765776587659766076617662766376647665766676677668766976707671767276737674767576767677767876797680768176827683768476857686768776887689769076917692769376947695769676977698769977007701770277037704770577067707770877097710771177127713771477157716771777187719772077217722772377247725772677277728772977307731773277337734773577367737773877397740774177427743774477457746774777487749775077517752775377547755775677577758775977607761776277637764776577667767776877697770777177727773777477757776777777787779778077817782778377847785778677877788778977907791779277937794779577967797779877997800780178027803780478057806780778087809781078117812781378147815781678177818781978207821782278237824782578267827782878297830783178327833783478357836783778387839784078417842784378447845784678477848784978507851785278537854785578567857785878597860786178627863786478657866786778687869787078717872787378747875787678777878787978807881788278837884788578867887788878897890789178927893789478957896789778987899790079017902790379047905790679077908790979107911791279137914791579167917791879197920792179227923792479257926792779287929793079317932793379347935793679377938793979407941794279437944794579467947794879497950795179527953795479557956795779587959796079617962796379647965796679677968796979707971797279737974797579767977797879797980798179827983798479857986798779887989799079917992799379947995799679977998799980008001800280038004800580068007800880098010801180128013801480158016801780188019802080218022802380248025802680278028802980308031803280338034803580368037803880398040804180428043804480458046804780488049805080518052805380548055805680578058805980608061806280638064806580668067806880698070807180728073807480758076807780788079808080818082808380848085808680878088808980908091809280938094809580968097809880998100810181028103810481058106810781088109811081118112811381148115811681178118811981208121812281238124812581268127812881298130813181328133813481358136813781388139814081418142814381448145814681478148814981508151815281538154815581568157815881598160816181628163816481658166816781688169817081718172817381748175817681778178817981808181818281838184818581868187818881898190819181928193819481958196819781988199820082018202820382048205820682078208820982108211821282138214821582168217821882198220822182228223822482258226822782288229823082318232823382348235823682378238823982408241824282438244824582468247824882498250825182528253825482558256825782588259826082618262826382648265826682678268826982708271827282738274827582768277827882798280828182828283828482858286828782888289829082918292829382948295829682978298829983008301830283038304830583068307830883098310831183128313831483158316831783188319832083218322832383248325832683278328832983308331833283338334833583368337833883398340834183428343834483458346834783488349835083518352835383548355835683578358835983608361836283638364836583668367836883698370837183728373837483758376837783788379838083818382838383848385838683878388838983908391839283938394839583968397839883998400840184028403840484058406840784088409841084118412841384148415841684178418841984208421842284238424842584268427842884298430843184328433843484358436843784388439844084418442844384448445844684478448844984508451845284538454845584568457845884598460846184628463846484658466846784688469847084718472847384748475847684778478847984808481848284838484848584868487848884898490849184928493849484958496849784988499850085018502850385048505850685078508850985108511851285138514851585168517851885198520852185228523852485258526852785288529853085318532853385348535853685378538853985408541854285438544854585468547854885498550855185528553855485558556855785588559856085618562856385648565856685678568856985708571857285738574857585768577857885798580858185828583858485858586858785888589859085918592859385948595859685978598859986008601860286038604860586068607860886098610861186128613861486158616861786188619862086218622862386248625862686278628862986308631863286338634863586368637863886398640864186428643864486458646864786488649865086518652865386548655865686578658865986608661866286638664866586668667866886698670867186728673867486758676867786788679868086818682868386848685868686878688868986908691869286938694869586968697869886998700870187028703870487058706870787088709871087118712871387148715871687178718871987208721872287238724872587268727872887298730873187328733873487358736873787388739874087418742874387448745874687478748874987508751875287538754875587568757875887598760876187628763876487658766876787688769877087718772877387748775877687778778877987808781878287838784878587868787878887898790879187928793879487958796879787988799880088018802880388048805880688078808880988108811881288138814881588168817881888198820882188228823882488258826882788288829883088318832883388348835883688378838883988408841884288438844884588468847884888498850885188528853885488558856885788588859886088618862886388648865886688678868886988708871887288738874887588768877887888798880888188828883888488858886888788888889889088918892889388948895889688978898889989008901890289038904890589068907890889098910891189128913891489158916891789188919892089218922892389248925892689278928892989308931893289338934893589368937893889398940894189428943894489458946894789488949895089518952895389548955895689578958895989608961896289638964896589668967896889698970897189728973897489758976897789788979898089818982898389848985898689878988898989908991899289938994899589968997899889999000900190029003900490059006900790089009901090119012901390149015901690179018901990209021902290239024902590269027902890299030903190329033903490359036903790389039904090419042904390449045904690479048904990509051905290539054905590569057905890599060906190629063906490659066906790689069907090719072907390749075907690779078907990809081908290839084908590869087908890899090909190929093909490959096909790989099910091019102910391049105910691079108910991109111911291139114911591169117911891199120912191229123912491259126912791289129913091319132913391349135913691379138913991409141914291439144914591469147914891499150915191529153915491559156915791589159916091619162916391649165916691679168916991709171917291739174917591769177917891799180918191829183918491859186918791889189919091919192919391949195919691979198919992009201920292039204920592069207920892099210921192129213921492159216921792189219922092219222922392249225922692279228922992309231923292339234923592369237923892399240924192429243924492459246924792489249925092519252925392549255925692579258925992609261926292639264926592669267926892699270927192729273927492759276927792789279928092819282928392849285928692879288928992909291929292939294929592969297929892999300930193029303930493059306930793089309931093119312931393149315931693179318931993209321932293239324932593269327932893299330933193329333933493359336933793389339934093419342934393449345934693479348934993509351935293539354935593569357935893599360936193629363936493659366936793689369937093719372937393749375937693779378937993809381938293839384938593869387938893899390939193929393939493959396939793989399940094019402940394049405940694079408940994109411941294139414941594169417941894199420942194229423942494259426942794289429943094319432943394349435943694379438943994409441944294439444944594469447944894499450945194529453945494559456945794589459946094619462946394649465946694679468946994709471947294739474947594769477947894799480948194829483948494859486948794889489949094919492949394949495949694979498949995009501950295039504950595069507950895099510951195129513951495159516951795189519952095219522952395249525952695279528952995309531953295339534953595369537953895399540954195429543954495459546954795489549955095519552955395549555955695579558955995609561956295639564956595669567956895699570957195729573957495759576957795789579958095819582958395849585958695879588958995909591959295939594959595969597959895999600960196029603960496059606960796089609961096119612961396149615961696179618961996209621962296239624962596269627962896299630963196329633963496359636963796389639964096419642964396449645964696479648964996509651965296539654965596569657965896599660966196629663966496659666966796689669967096719672967396749675967696779678967996809681968296839684968596869687968896899690969196929693969496959696969796989699970097019702970397049705970697079708970997109711971297139714971597169717971897199720972197229723972497259726972797289729973097319732973397349735973697379738973997409741974297439744974597469747974897499750975197529753975497559756975797589759976097619762976397649765976697679768976997709771977297739774977597769777977897799780978197829783978497859786978797889789979097919792979397949795979697979798979998009801980298039804980598069807980898099810981198129813981498159816981798189819982098219822982398249825982698279828982998309831983298339834983598369837983898399840984198429843984498459846984798489849985098519852985398549855985698579858985998609861986298639864986598669867986898699870987198729873987498759876987798789879988098819882988398849885988698879888988998909891989298939894989598969897989898999900990199029903990499059906990799089909991099119912991399149915991699179918991999209921992299239924992599269927992899299930993199329933993499359936993799389939994099419942994399449945994699479948994999509951995299539954995599569957995899599960996199629963996499659966996799689969997099719972997399749975997699779978997999809981998299839984998599869987998899899990999199929993999499959996999799989999100001000110002100031000410005100061000710008100091001010011100121001310014100151001610017100181001910020100211002210023100241002510026100271002810029100301003110032100331003410035100361003710038100391004010041100421004310044100451004610047100481004910050100511005210053100541005510056100571005810059100601006110062100631006410065100661006710068100691007010071100721007310074100751007610077100781007910080100811008210083100841008510086100871008810089100901009110092100931009410095100961009710098100991010010101101021010310104101051010610107101081010910110101111011210113101141011510116101171011810119101201012110122101231012410125101261012710128101291013010131101321013310134101351013610137101381013910140101411014210143101441014510146101471014810149101501015110152101531015410155101561015710158101591016010161101621016310164101651016610167101681016910170101711017210173101741017510176101771017810179101801018110182101831018410185101861018710188101891019010191101921019310194101951019610197101981019910200102011020210203102041020510206102071020810209102101021110212102131021410215102161021710218102191022010221102221022310224102251022610227102281022910230102311023210233102341023510236102371023810239102401024110242102431024410245102461024710248102491025010251102521025310254102551025610257102581025910260102611026210263102641026510266102671026810269102701027110272102731027410275102761027710278102791028010281102821028310284102851028610287102881028910290102911029210293102941029510296102971029810299103001030110302103031030410305103061030710308103091031010311103121031310314103151031610317103181031910320103211032210323103241032510326103271032810329103301033110332103331033410335103361033710338103391034010341103421034310344103451034610347103481034910350103511035210353103541035510356103571035810359103601036110362103631036410365103661036710368103691037010371103721037310374103751037610377103781037910380103811038210383103841038510386103871038810389103901039110392103931039410395103961039710398103991040010401104021040310404104051040610407104081040910410104111041210413104141041510416104171041810419104201042110422104231042410425104261042710428104291043010431104321043310434104351043610437104381043910440104411044210443104441044510446104471044810449104501045110452104531045410455104561045710458104591046010461104621046310464104651046610467104681046910470104711047210473104741047510476104771047810479104801048110482104831048410485104861048710488104891049010491104921049310494104951049610497104981049910500105011050210503105041050510506105071050810509105101051110512105131051410515105161051710518105191052010521105221052310524105251052610527105281052910530105311053210533105341053510536105371053810539105401054110542105431054410545105461054710548105491055010551105521055310554105551055610557105581055910560105611056210563105641056510566105671056810569105701057110572105731057410575105761057710578105791058010581105821058310584105851058610587105881058910590105911059210593105941059510596105971059810599106001060110602106031060410605106061060710608106091061010611106121061310614106151061610617106181061910620106211062210623106241062510626106271062810629106301063110632106331063410635106361063710638106391064010641106421064310644106451064610647106481064910650106511065210653106541065510656106571065810659106601066110662106631066410665106661066710668106691067010671106721067310674106751067610677106781067910680106811068210683106841068510686106871068810689106901069110692106931069410695106961069710698106991070010701107021070310704107051070610707107081070910710107111071210713107141071510716107171071810719107201072110722107231072410725107261072710728107291073010731107321073310734107351073610737107381073910740107411074210743107441074510746107471074810749107501075110752107531075410755107561075710758107591076010761107621076310764107651076610767107681076910770107711077210773107741077510776107771077810779107801078110782107831078410785107861078710788107891079010791107921079310794107951079610797107981079910800108011080210803108041080510806108071080810809108101081110812108131081410815108161081710818108191082010821108221082310824108251082610827108281082910830108311083210833108341083510836108371083810839108401084110842108431084410845108461084710848108491085010851108521085310854108551085610857108581085910860108611086210863108641086510866108671086810869108701087110872108731087410875108761087710878108791088010881108821088310884108851088610887108881088910890108911089210893108941089510896108971089810899109001090110902109031090410905109061090710908109091091010911109121091310914109151091610917109181091910920109211092210923109241092510926109271092810929109301093110932109331093410935109361093710938109391094010941109421094310944109451094610947109481094910950109511095210953109541095510956109571095810959109601096110962109631096410965109661096710968109691097010971109721097310974109751097610977109781097910980109811098210983109841098510986109871098810989109901099110992109931099410995109961099710998109991100011001110021100311004110051100611007110081100911010110111101211013110141101511016110171101811019110201102111022110231102411025110261102711028110291103011031110321103311034110351103611037110381103911040110411104211043110441104511046110471104811049110501105111052110531105411055110561105711058110591106011061110621106311064110651106611067110681106911070110711107211073110741107511076110771107811079110801108111082110831108411085110861108711088110891109011091110921109311094110951109611097110981109911100111011110211103111041110511106111071110811109111101111111112111131111411115111161111711118111191112011121111221112311124111251112611127111281112911130111311113211133111341113511136111371113811139111401114111142111431114411145111461114711148111491115011151111521115311154111551115611157111581115911160111611116211163111641116511166111671116811169111701117111172111731117411175111761117711178111791118011181111821118311184111851118611187111881118911190111911119211193111941119511196111971119811199112001120111202112031120411205112061120711208112091121011211112121121311214112151121611217112181121911220112211122211223112241122511226112271122811229112301123111232112331123411235112361123711238112391124011241112421124311244112451124611247112481124911250112511125211253112541125511256112571125811259112601126111262112631126411265112661126711268112691127011271112721127311274112751127611277112781127911280112811128211283112841128511286112871128811289112901129111292112931129411295112961129711298112991130011301113021130311304113051130611307113081130911310113111131211313113141131511316113171131811319113201132111322113231132411325113261132711328113291133011331113321133311334113351133611337113381133911340113411134211343113441134511346113471134811349113501135111352113531135411355113561135711358113591136011361113621136311364113651136611367113681136911370113711137211373113741137511376113771137811379113801138111382113831138411385113861138711388113891139011391113921139311394113951139611397113981139911400114011140211403114041140511406114071140811409114101141111412114131141411415114161141711418114191142011421114221142311424114251142611427114281142911430114311143211433114341143511436114371143811439114401144111442114431144411445114461144711448114491145011451114521145311454114551145611457114581145911460114611146211463114641146511466114671146811469114701147111472114731147411475114761147711478114791148011481114821148311484114851148611487114881148911490114911149211493114941149511496114971149811499115001150111502115031150411505115061150711508115091151011511115121151311514115151151611517115181151911520115211152211523115241152511526115271152811529115301153111532115331153411535115361153711538115391154011541115421154311544115451154611547115481154911550115511155211553115541155511556115571155811559115601156111562115631156411565115661156711568115691157011571115721157311574115751157611577115781157911580115811158211583115841158511586115871158811589115901159111592115931159411595115961159711598115991160011601116021160311604116051160611607116081160911610116111161211613116141161511616116171161811619116201162111622116231162411625116261162711628116291163011631116321163311634116351163611637116381163911640116411164211643116441164511646116471164811649116501165111652116531165411655116561165711658116591166011661116621166311664116651166611667116681166911670116711167211673116741167511676116771167811679116801168111682116831168411685116861168711688116891169011691116921169311694116951169611697116981169911700117011170211703117041170511706117071170811709117101171111712117131171411715117161171711718117191172011721117221172311724117251172611727117281172911730117311173211733117341173511736117371173811739117401174111742117431174411745117461174711748117491175011751117521175311754117551175611757117581175911760117611176211763117641176511766117671176811769117701177111772117731177411775117761177711778117791178011781117821178311784117851178611787117881178911790117911179211793117941179511796117971179811799118001180111802118031180411805118061180711808118091181011811118121181311814118151181611817118181181911820118211182211823118241182511826118271182811829118301183111832118331183411835118361183711838118391184011841118421184311844118451184611847118481184911850118511185211853118541185511856118571185811859118601186111862118631186411865118661186711868118691187011871118721187311874118751187611877118781187911880118811188211883118841188511886118871188811889118901189111892118931189411895118961189711898118991190011901119021190311904119051190611907119081190911910119111191211913119141191511916119171191811919119201192111922119231192411925119261192711928119291193011931119321193311934119351193611937119381193911940119411194211943119441194511946119471194811949119501195111952119531195411955119561195711958119591196011961119621196311964119651196611967119681196911970119711197211973119741197511976119771197811979119801198111982119831198411985119861198711988119891199011991119921199311994119951199611997119981199912000120011200212003120041200512006120071200812009120101201112012120131201412015120161201712018120191202012021120221202312024120251202612027120281202912030120311203212033120341203512036120371203812039120401204112042120431204412045120461204712048120491205012051120521205312054120551205612057120581205912060120611206212063120641206512066120671206812069120701207112072120731207412075120761207712078120791208012081120821208312084120851208612087120881208912090120911209212093120941209512096120971209812099121001210112102121031210412105121061210712108121091211012111121121211312114121151211612117121181211912120121211212212123121241212512126121271212812129121301213112132121331213412135121361213712138121391214012141121421214312144121451214612147121481214912150121511215212153121541215512156121571215812159121601216112162121631216412165121661216712168121691217012171121721217312174121751217612177121781217912180121811218212183121841218512186121871218812189121901219112192121931219412195121961219712198121991220012201122021220312204122051220612207122081220912210122111221212213122141221512216122171221812219122201222112222122231222412225122261222712228122291223012231122321223312234122351223612237122381223912240122411224212243122441224512246122471224812249122501225112252122531225412255122561225712258122591226012261122621226312264122651226612267122681226912270122711227212273122741227512276122771227812279122801228112282122831228412285122861228712288122891229012291122921229312294122951229612297122981229912300123011230212303123041230512306123071230812309123101231112312123131231412315123161231712318123191232012321123221232312324123251232612327123281232912330123311233212333123341233512336123371233812339123401234112342123431234412345123461234712348123491235012351123521235312354123551235612357123581235912360123611236212363123641236512366123671236812369123701237112372123731237412375123761237712378123791238012381123821238312384123851238612387123881238912390123911239212393123941239512396123971239812399124001240112402124031240412405124061240712408124091241012411124121241312414124151241612417124181241912420124211242212423124241242512426124271242812429124301243112432124331243412435124361243712438124391244012441124421244312444124451244612447124481244912450124511245212453124541245512456124571245812459124601246112462124631246412465124661246712468124691247012471124721247312474124751247612477124781247912480124811248212483124841248512486124871248812489124901249112492124931249412495124961249712498124991250012501125021250312504125051250612507125081250912510125111251212513125141251512516125171251812519125201252112522125231252412525125261252712528125291253012531125321253312534125351253612537125381253912540125411254212543125441254512546125471254812549125501255112552125531255412555125561255712558125591256012561125621256312564125651256612567125681256912570125711257212573125741257512576125771257812579125801258112582125831258412585125861258712588125891259012591125921259312594125951259612597125981259912600126011260212603126041260512606126071260812609126101261112612126131261412615126161261712618126191262012621126221262312624126251262612627126281262912630126311263212633126341263512636126371263812639126401264112642126431264412645126461264712648126491265012651126521265312654126551265612657126581265912660126611266212663126641266512666126671266812669126701267112672126731267412675126761267712678126791268012681126821268312684126851268612687126881268912690126911269212693126941269512696126971269812699127001270112702127031270412705127061270712708127091271012711127121271312714127151271612717127181271912720127211272212723127241272512726127271272812729127301273112732127331273412735127361273712738127391274012741127421274312744127451274612747127481274912750127511275212753127541275512756127571275812759127601276112762127631276412765127661276712768127691277012771127721277312774127751277612777127781277912780127811278212783127841278512786127871278812789127901279112792127931279412795127961279712798127991280012801128021280312804128051280612807128081280912810128111281212813128141281512816128171281812819128201282112822128231282412825128261282712828128291283012831128321283312834128351283612837128381283912840128411284212843128441284512846128471284812849128501285112852128531285412855128561285712858128591286012861128621286312864128651286612867128681286912870128711287212873128741287512876128771287812879128801288112882128831288412885128861288712888128891289012891128921289312894128951289612897128981289912900129011290212903129041290512906129071290812909129101291112912129131291412915129161291712918129191292012921129221292312924129251292612927129281292912930129311293212933129341293512936129371293812939129401294112942129431294412945129461294712948129491295012951129521295312954129551295612957129581295912960129611296212963129641296512966129671296812969129701297112972129731297412975129761297712978129791298012981129821298312984129851298612987129881298912990129911299212993129941299512996129971299812999130001300113002130031300413005130061300713008130091301013011130121301313014130151301613017130181301913020130211302213023130241302513026130271302813029130301303113032130331303413035130361303713038130391304013041130421304313044130451304613047130481304913050130511305213053130541305513056130571305813059130601306113062130631306413065130661306713068130691307013071130721307313074130751307613077130781307913080130811308213083130841308513086130871308813089130901309113092130931309413095130961309713098130991310013101131021310313104131051310613107131081310913110131111311213113131141311513116131171311813119131201312113122131231312413125131261312713128131291313013131131321313313134131351313613137131381313913140131411314213143131441314513146131471314813149131501315113152131531315413155131561315713158131591316013161131621316313164131651316613167131681316913170131711317213173131741317513176131771317813179131801318113182131831318413185131861318713188131891319013191131921319313194131951319613197131981319913200132011320213203132041320513206132071320813209132101321113212132131321413215132161321713218132191322013221132221322313224132251322613227132281322913230132311323213233132341323513236132371323813239132401324113242132431324413245132461324713248132491325013251132521325313254132551325613257132581325913260132611326213263132641326513266132671326813269132701327113272132731327413275132761327713278132791328013281132821328313284132851328613287132881328913290132911329213293132941329513296132971329813299133001330113302133031330413305133061330713308133091331013311133121331313314133151331613317133181331913320133211332213323133241332513326133271332813329133301333113332133331333413335133361333713338133391334013341133421334313344133451334613347133481334913350133511335213353133541335513356133571335813359133601336113362133631336413365133661336713368133691337013371133721337313374133751337613377133781337913380133811338213383133841338513386133871338813389133901339113392133931339413395133961339713398133991340013401134021340313404134051340613407134081340913410134111341213413134141341513416134171341813419134201342113422134231342413425134261342713428134291343013431134321343313434134351343613437134381343913440134411344213443134441344513446134471344813449134501345113452134531345413455134561345713458134591346013461134621346313464134651346613467134681346913470134711347213473134741347513476134771347813479134801348113482134831348413485134861348713488134891349013491134921349313494134951349613497134981349913500135011350213503135041350513506135071350813509135101351113512135131351413515135161351713518135191352013521135221352313524135251352613527135281352913530135311353213533135341353513536135371353813539135401354113542135431354413545135461354713548135491355013551135521355313554135551355613557135581355913560135611356213563135641356513566135671356813569135701357113572135731357413575135761357713578135791358013581135821358313584135851358613587135881358913590135911359213593135941359513596135971359813599136001360113602136031360413605136061360713608136091361013611136121361313614136151361613617136181361913620136211362213623136241362513626136271362813629136301363113632136331363413635136361363713638136391364013641136421364313644136451364613647136481364913650136511365213653136541365513656136571365813659136601366113662136631366413665136661366713668136691367013671136721367313674136751367613677136781367913680136811368213683136841368513686136871368813689136901369113692136931369413695136961369713698136991370013701137021370313704137051370613707137081370913710137111371213713137141371513716137171371813719137201372113722137231372413725137261372713728137291373013731137321373313734137351373613737137381373913740137411374213743137441374513746137471374813749137501375113752137531375413755137561375713758137591376013761137621376313764137651376613767137681376913770137711377213773137741377513776137771377813779137801378113782137831378413785137861378713788137891379013791137921379313794137951379613797137981379913800138011380213803138041380513806138071380813809138101381113812138131381413815138161381713818138191382013821138221382313824138251382613827138281382913830138311383213833138341383513836138371383813839138401384113842138431384413845138461384713848138491385013851138521385313854138551385613857138581385913860138611386213863138641386513866138671386813869138701387113872138731387413875138761387713878138791388013881138821388313884138851388613887138881388913890138911389213893138941389513896138971389813899139001390113902139031390413905139061390713908139091391013911139121391313914139151391613917139181391913920139211392213923139241392513926139271392813929139301393113932139331393413935139361393713938139391394013941139421394313944139451394613947139481394913950139511395213953139541395513956139571395813959139601396113962139631396413965139661396713968139691397013971139721397313974139751397613977139781397913980139811398213983139841398513986139871398813989139901399113992139931399413995139961399713998139991400014001140021400314004140051400614007140081400914010140111401214013140141401514016140171401814019140201402114022140231402414025140261402714028140291403014031140321403314034140351403614037140381403914040140411404214043140441404514046140471404814049140501405114052140531405414055140561405714058140591406014061140621406314064140651406614067140681406914070140711407214073140741407514076140771407814079140801408114082140831408414085140861408714088140891409014091140921409314094140951409614097140981409914100141011410214103141041410514106141071410814109141101411114112141131411414115141161411714118141191412014121141221412314124141251412614127141281412914130141311413214133141341413514136141371413814139141401414114142141431414414145141461414714148141491415014151141521415314154141551415614157141581415914160141611416214163141641416514166141671416814169141701417114172141731417414175141761417714178141791418014181141821418314184141851418614187141881418914190141911419214193141941419514196141971419814199142001420114202142031420414205142061420714208142091421014211142121421314214142151421614217142181421914220142211422214223142241422514226142271422814229142301423114232142331423414235142361423714238142391424014241142421424314244142451424614247142481424914250142511425214253142541425514256142571425814259142601426114262142631426414265142661426714268142691427014271142721427314274142751427614277142781427914280142811428214283142841428514286142871428814289142901429114292142931429414295142961429714298142991430014301143021430314304143051430614307143081430914310143111431214313143141431514316143171431814319143201432114322143231432414325143261432714328143291433014331143321433314334143351433614337143381433914340143411434214343143441434514346143471434814349143501435114352143531435414355143561435714358143591436014361143621436314364143651436614367143681436914370143711437214373143741437514376143771437814379143801438114382143831438414385143861438714388143891439014391143921439314394143951439614397143981439914400144011440214403144041440514406144071440814409144101441114412144131441414415144161441714418144191442014421144221442314424144251442614427144281442914430144311443214433144341443514436144371443814439144401444114442144431444414445144461444714448144491445014451144521445314454144551445614457144581445914460144611446214463144641446514466144671446814469144701447114472144731447414475144761447714478144791448014481144821448314484144851448614487144881448914490144911449214493144941449514496144971449814499145001450114502145031450414505145061450714508145091451014511145121451314514145151451614517145181451914520145211452214523145241452514526145271452814529145301453114532145331453414535145361453714538145391454014541145421454314544145451454614547145481454914550145511455214553145541455514556145571455814559145601456114562145631456414565145661456714568145691457014571145721457314574145751457614577145781457914580145811458214583145841458514586145871458814589145901459114592145931459414595145961459714598145991460014601146021460314604146051460614607146081460914610146111461214613146141461514616146171461814619146201462114622146231462414625146261462714628146291463014631146321463314634146351463614637146381463914640146411464214643146441464514646146471464814649146501465114652146531465414655146561465714658146591466014661146621466314664146651466614667146681466914670146711467214673146741467514676146771467814679146801468114682146831468414685146861468714688146891469014691146921469314694146951469614697146981469914700147011470214703147041470514706147071470814709147101471114712147131471414715147161471714718147191472014721147221472314724147251472614727147281472914730147311473214733147341473514736147371473814739147401474114742147431474414745147461474714748147491475014751147521475314754147551475614757147581475914760147611476214763147641476514766147671476814769147701477114772147731477414775147761477714778147791478014781147821478314784147851478614787147881478914790147911479214793147941479514796147971479814799148001480114802148031480414805148061480714808148091481014811148121481314814148151481614817148181481914820148211482214823148241482514826148271482814829148301483114832148331483414835148361483714838148391484014841148421484314844148451484614847148481484914850148511485214853148541485514856148571485814859148601486114862148631486414865148661486714868148691487014871148721487314874148751487614877148781487914880148811488214883148841488514886148871488814889148901489114892148931489414895148961489714898148991490014901149021490314904149051490614907149081490914910149111491214913149141491514916149171491814919149201492114922149231492414925149261492714928149291493014931149321493314934149351493614937149381493914940149411494214943149441494514946149471494814949149501495114952149531495414955149561495714958149591496014961149621496314964149651496614967149681496914970149711497214973149741497514976149771497814979149801498114982149831498414985149861498714988149891499014991149921499314994149951499614997149981499915000150011500215003150041500515006150071500815009150101501115012150131501415015150161501715018150191502015021150221502315024150251502615027150281502915030150311503215033150341503515036150371503815039150401504115042150431504415045150461504715048150491505015051150521505315054150551505615057150581505915060150611506215063150641506515066150671506815069150701507115072150731507415075150761507715078150791508015081150821508315084150851508615087150881508915090150911509215093150941509515096150971509815099151001510115102151031510415105151061510715108151091511015111151121511315114151151511615117151181511915120151211512215123151241512515126151271512815129151301513115132151331513415135151361513715138151391514015141151421514315144151451514615147151481514915150151511515215153151541515515156151571515815159151601516115162151631516415165151661516715168151691517015171151721517315174151751517615177151781517915180151811518215183151841518515186151871518815189151901519115192151931519415195151961519715198151991520015201152021520315204152051520615207152081520915210152111521215213152141521515216152171521815219152201522115222152231522415225152261522715228152291523015231152321523315234152351523615237152381523915240152411524215243152441524515246152471524815249152501525115252152531525415255152561525715258152591526015261152621526315264152651526615267152681526915270152711527215273152741527515276152771527815279152801528115282152831528415285152861528715288152891529015291152921529315294152951529615297152981529915300153011530215303153041530515306153071530815309153101531115312153131531415315153161531715318153191532015321153221532315324153251532615327153281532915330153311533215333153341533515336153371533815339153401534115342153431534415345153461534715348153491535015351153521535315354153551535615357153581535915360153611536215363153641536515366153671536815369153701537115372153731537415375153761537715378153791538015381153821538315384153851538615387153881538915390153911539215393153941539515396153971539815399154001540115402154031540415405154061540715408154091541015411154121541315414154151541615417154181541915420154211542215423154241542515426154271542815429154301543115432154331543415435154361543715438154391544015441154421544315444154451544615447154481544915450154511545215453154541545515456154571545815459154601546115462154631546415465154661546715468154691547015471154721547315474154751547615477154781547915480154811548215483154841548515486154871548815489154901549115492154931549415495154961549715498154991550015501155021550315504155051550615507155081550915510155111551215513155141551515516155171551815519155201552115522155231552415525155261552715528155291553015531155321553315534155351553615537155381553915540155411554215543155441554515546155471554815549155501555115552155531555415555155561555715558155591556015561155621556315564155651556615567155681556915570155711557215573155741557515576155771557815579155801558115582155831558415585155861558715588155891559015591155921559315594155951559615597155981559915600156011560215603156041560515606156071560815609156101561115612156131561415615156161561715618156191562015621156221562315624156251562615627156281562915630156311563215633156341563515636156371563815639156401564115642156431564415645156461564715648156491565015651156521565315654156551565615657156581565915660156611566215663156641566515666156671566815669156701567115672156731567415675156761567715678156791568015681156821568315684156851568615687156881568915690156911569215693156941569515696156971569815699157001570115702157031570415705157061570715708157091571015711157121571315714157151571615717157181571915720157211572215723157241572515726157271572815729157301573115732157331573415735157361573715738157391574015741157421574315744157451574615747157481574915750157511575215753157541575515756157571575815759157601576115762157631576415765157661576715768157691577015771157721577315774157751577615777157781577915780157811578215783157841578515786157871578815789157901579115792157931579415795157961579715798157991580015801158021580315804158051580615807158081580915810158111581215813158141581515816158171581815819158201582115822158231582415825158261582715828158291583015831158321583315834158351583615837158381583915840158411584215843158441584515846158471584815849158501585115852158531585415855158561585715858158591586015861158621586315864158651586615867158681586915870158711587215873158741587515876158771587815879158801588115882158831588415885158861588715888158891589015891158921589315894158951589615897158981589915900159011590215903159041590515906159071590815909159101591115912159131591415915159161591715918159191592015921159221592315924159251592615927159281592915930159311593215933159341593515936159371593815939159401594115942159431594415945159461594715948159491595015951159521595315954159551595615957159581595915960159611596215963159641596515966159671596815969159701597115972159731597415975159761597715978159791598015981159821598315984159851598615987159881598915990159911599215993159941599515996159971599815999160001600116002160031600416005160061600716008160091601016011160121601316014160151601616017160181601916020160211602216023160241602516026160271602816029160301603116032160331603416035160361603716038160391604016041160421604316044160451604616047160481604916050160511605216053160541605516056160571605816059160601606116062160631606416065160661606716068160691607016071160721607316074160751607616077160781607916080160811608216083160841608516086160871608816089160901609116092160931609416095160961609716098160991610016101161021610316104161051610616107161081610916110161111611216113161141611516116161171611816119161201612116122161231612416125161261612716128161291613016131161321613316134161351613616137161381613916140161411614216143161441614516146161471614816149161501615116152161531615416155161561615716158161591616016161161621616316164161651616616167161681616916170161711617216173161741617516176161771617816179161801618116182161831618416185161861618716188161891619016191161921619316194161951619616197161981619916200162011620216203162041620516206162071620816209162101621116212162131621416215162161621716218162191622016221162221622316224162251622616227162281622916230162311623216233162341623516236162371623816239162401624116242162431624416245162461624716248162491625016251162521625316254162551625616257162581625916260162611626216263162641626516266162671626816269162701627116272162731627416275162761627716278162791628016281162821628316284162851628616287162881628916290162911629216293162941629516296162971629816299163001630116302163031630416305163061630716308163091631016311163121631316314163151631616317163181631916320163211632216323163241632516326163271632816329163301633116332163331633416335163361633716338163391634016341163421634316344163451634616347163481634916350163511635216353163541635516356163571635816359163601636116362163631636416365163661636716368163691637016371163721637316374163751637616377163781637916380163811638216383163841638516386163871638816389163901639116392163931639416395163961639716398163991640016401164021640316404164051640616407164081640916410164111641216413164141641516416164171641816419164201642116422164231642416425164261642716428164291643016431164321643316434164351643616437164381643916440164411644216443164441644516446164471644816449164501645116452164531645416455164561645716458164591646016461164621646316464164651646616467164681646916470164711647216473164741647516476164771647816479164801648116482164831648416485164861648716488164891649016491164921649316494164951649616497164981649916500165011650216503165041650516506165071650816509165101651116512165131651416515165161651716518165191652016521165221652316524165251652616527165281652916530165311653216533165341653516536165371653816539165401654116542165431654416545165461654716548165491655016551165521655316554165551655616557165581655916560165611656216563165641656516566165671656816569165701657116572165731657416575165761657716578165791658016581165821658316584165851658616587165881658916590165911659216593165941659516596165971659816599166001660116602166031660416605166061660716608166091661016611166121661316614166151661616617166181661916620166211662216623166241662516626166271662816629166301663116632166331663416635166361663716638166391664016641166421664316644166451664616647166481664916650166511665216653166541665516656166571665816659166601666116662166631666416665166661666716668166691667016671166721667316674166751667616677166781667916680166811668216683166841668516686166871668816689166901669116692166931669416695166961669716698166991670016701167021670316704167051670616707167081670916710167111671216713167141671516716167171671816719167201672116722167231672416725167261672716728167291673016731167321673316734167351673616737167381673916740167411674216743167441674516746167471674816749167501675116752167531675416755167561675716758167591676016761167621676316764167651676616767167681676916770167711677216773167741677516776167771677816779167801678116782167831678416785167861678716788167891679016791167921679316794167951679616797167981679916800168011680216803168041680516806168071680816809168101681116812168131681416815168161681716818168191682016821168221682316824168251682616827168281682916830168311683216833168341683516836168371683816839168401684116842168431684416845168461684716848168491685016851168521685316854168551685616857168581685916860168611686216863168641686516866168671686816869168701687116872168731687416875168761687716878168791688016881168821688316884168851688616887168881688916890168911689216893168941689516896168971689816899169001690116902169031690416905169061690716908169091691016911169121691316914169151691616917169181691916920169211692216923169241692516926169271692816929169301693116932169331693416935169361693716938169391694016941169421694316944169451694616947169481694916950169511695216953169541695516956169571695816959169601696116962169631696416965169661696716968169691697016971169721697316974169751697616977169781697916980169811698216983169841698516986169871698816989169901699116992169931699416995169961699716998169991700017001170021700317004170051700617007170081700917010170111701217013170141701517016170171701817019170201702117022170231702417025170261702717028170291703017031170321703317034170351703617037170381703917040170411704217043170441704517046170471704817049170501705117052170531705417055170561705717058170591706017061170621706317064170651706617067170681706917070170711707217073170741707517076170771707817079170801708117082170831708417085170861708717088170891709017091170921709317094170951709617097170981709917100171011710217103171041710517106171071710817109171101711117112171131711417115171161711717118171191712017121171221712317124171251712617127171281712917130171311713217133171341713517136171371713817139171401714117142171431714417145171461714717148171491715017151171521715317154171551715617157171581715917160171611716217163171641716517166171671716817169171701717117172171731717417175171761717717178171791718017181171821718317184171851718617187171881718917190171911719217193171941719517196171971719817199172001720117202172031720417205172061720717208172091721017211172121721317214172151721617217172181721917220172211722217223172241722517226172271722817229172301723117232172331723417235172361723717238172391724017241172421724317244172451724617247172481724917250172511725217253172541725517256172571725817259172601726117262172631726417265172661726717268172691727017271172721727317274172751727617277172781727917280172811728217283172841728517286172871728817289172901729117292172931729417295172961729717298172991730017301173021730317304173051730617307173081730917310173111731217313173141731517316173171731817319173201732117322173231732417325173261732717328173291733017331173321733317334173351733617337173381733917340173411734217343173441734517346173471734817349173501735117352173531735417355173561735717358173591736017361173621736317364173651736617367173681736917370173711737217373173741737517376173771737817379173801738117382173831738417385173861738717388173891739017391173921739317394173951739617397173981739917400174011740217403174041740517406174071740817409174101741117412174131741417415174161741717418174191742017421174221742317424174251742617427174281742917430174311743217433174341743517436174371743817439174401744117442174431744417445174461744717448174491745017451174521745317454174551745617457174581745917460174611746217463174641746517466174671746817469174701747117472174731747417475174761747717478174791748017481174821748317484174851748617487174881748917490174911749217493174941749517496174971749817499175001750117502175031750417505175061750717508175091751017511175121751317514175151751617517175181751917520175211752217523175241752517526175271752817529175301753117532175331753417535175361753717538175391754017541175421754317544175451754617547175481754917550175511755217553175541755517556175571755817559175601756117562175631756417565175661756717568175691757017571175721757317574175751757617577175781757917580175811758217583175841758517586175871758817589175901759117592175931759417595175961759717598175991760017601176021760317604176051760617607176081760917610176111761217613176141761517616176171761817619176201762117622176231762417625176261762717628176291763017631176321763317634176351763617637176381763917640176411764217643176441764517646176471764817649176501765117652176531765417655176561765717658176591766017661176621766317664176651766617667176681766917670176711767217673176741767517676176771767817679176801768117682176831768417685176861768717688176891769017691176921769317694176951769617697176981769917700177011770217703177041770517706177071770817709177101771117712177131771417715177161771717718177191772017721177221772317724177251772617727177281772917730177311773217733177341773517736177371773817739177401774117742177431774417745177461774717748177491775017751177521775317754177551775617757177581775917760177611776217763177641776517766177671776817769177701777117772177731777417775177761777717778177791778017781177821778317784177851778617787177881778917790177911779217793177941779517796177971779817799178001780117802178031780417805178061780717808178091781017811178121781317814178151781617817178181781917820178211782217823178241782517826178271782817829178301783117832178331783417835178361783717838178391784017841178421784317844178451784617847178481784917850178511785217853178541785517856178571785817859178601786117862178631786417865178661786717868178691787017871178721787317874178751787617877178781787917880178811788217883178841788517886178871788817889178901789117892178931789417895178961789717898178991790017901179021790317904179051790617907179081790917910179111791217913179141791517916179171791817919179201792117922179231792417925179261792717928179291793017931179321793317934179351793617937179381793917940179411794217943179441794517946179471794817949179501795117952179531795417955179561795717958179591796017961179621796317964179651796617967179681796917970179711797217973179741797517976179771797817979179801798117982179831798417985179861798717988179891799017991179921799317994179951799617997179981799918000180011800218003180041800518006180071800818009180101801118012180131801418015180161801718018180191802018021180221802318024180251802618027180281802918030180311803218033180341803518036180371803818039180401804118042180431804418045180461804718048180491805018051180521805318054180551805618057180581805918060180611806218063180641806518066180671806818069180701807118072180731807418075180761807718078180791808018081180821808318084180851808618087180881808918090180911809218093180941809518096180971809818099181001810118102181031810418105181061810718108181091811018111181121811318114181151811618117181181811918120181211812218123181241812518126181271812818129181301813118132181331813418135181361813718138181391814018141181421814318144181451814618147181481814918150181511815218153181541815518156181571815818159181601816118162181631816418165181661816718168181691817018171181721817318174181751817618177181781817918180181811818218183181841818518186181871818818189181901819118192181931819418195181961819718198181991820018201182021820318204182051820618207182081820918210182111821218213182141821518216182171821818219182201822118222182231822418225182261822718228182291823018231182321823318234182351823618237182381823918240182411824218243182441824518246182471824818249182501825118252182531825418255182561825718258182591826018261182621826318264182651826618267182681826918270182711827218273182741827518276182771827818279182801828118282182831828418285182861828718288182891829018291182921829318294182951829618297182981829918300183011830218303183041830518306183071830818309183101831118312183131831418315183161831718318183191832018321183221832318324183251832618327183281832918330183311833218333183341833518336183371833818339183401834118342183431834418345183461834718348183491835018351183521835318354183551835618357183581835918360183611836218363183641836518366183671836818369183701837118372183731837418375183761837718378183791838018381183821838318384183851838618387183881838918390183911839218393183941839518396183971839818399184001840118402184031840418405184061840718408184091841018411184121841318414184151841618417184181841918420184211842218423184241842518426184271842818429184301843118432184331843418435184361843718438184391844018441184421844318444184451844618447184481844918450184511845218453184541845518456184571845818459184601846118462184631846418465184661846718468184691847018471184721847318474184751847618477184781847918480184811848218483184841848518486184871848818489184901849118492184931849418495184961849718498184991850018501185021850318504185051850618507185081850918510185111851218513185141851518516185171851818519185201852118522185231852418525185261852718528185291853018531185321853318534185351853618537185381853918540185411854218543185441854518546185471854818549185501855118552185531855418555185561855718558185591856018561185621856318564185651856618567185681856918570185711857218573185741857518576185771857818579185801858118582185831858418585185861858718588185891859018591185921859318594185951859618597185981859918600186011860218603186041860518606186071860818609186101861118612186131861418615186161861718618186191862018621186221862318624186251862618627186281862918630186311863218633186341863518636186371863818639186401864118642186431864418645186461864718648186491865018651186521865318654186551865618657186581865918660186611866218663186641866518666186671866818669186701867118672186731867418675186761867718678186791868018681186821868318684186851868618687186881868918690186911869218693186941869518696186971869818699187001870118702187031870418705187061870718708187091871018711187121871318714187151871618717187181871918720187211872218723187241872518726187271872818729187301873118732187331873418735187361873718738187391874018741187421874318744187451874618747187481874918750187511875218753187541875518756187571875818759187601876118762187631876418765187661876718768187691877018771187721877318774187751877618777187781877918780187811878218783187841878518786187871878818789187901879118792187931879418795187961879718798187991880018801188021880318804188051880618807188081880918810188111881218813188141881518816188171881818819188201882118822188231882418825188261882718828188291883018831188321883318834188351883618837188381883918840188411884218843188441884518846188471884818849188501885118852188531885418855188561885718858188591886018861188621886318864188651886618867188681886918870188711887218873188741887518876188771887818879188801888118882188831888418885188861888718888188891889018891188921889318894188951889618897188981889918900189011890218903189041890518906189071890818909189101891118912189131891418915189161891718918189191892018921189221892318924189251892618927189281892918930189311893218933189341893518936189371893818939189401894118942189431894418945189461894718948189491895018951189521895318954189551895618957189581895918960189611896218963189641896518966189671896818969189701897118972189731897418975189761897718978189791898018981189821898318984189851898618987189881898918990189911899218993189941899518996189971899818999190001900119002190031900419005190061900719008190091901019011190121901319014190151901619017190181901919020190211902219023190241902519026190271902819029190301903119032190331903419035190361903719038190391904019041190421904319044190451904619047190481904919050190511905219053190541905519056190571905819059190601906119062190631906419065190661906719068190691907019071190721907319074190751907619077190781907919080190811908219083190841908519086190871908819089190901909119092190931909419095190961909719098190991910019101191021910319104191051910619107191081910919110191111911219113191141911519116191171911819119191201912119122191231912419125191261912719128191291913019131191321913319134191351913619137191381913919140191411914219143191441914519146191471914819149191501915119152191531915419155191561915719158191591916019161191621916319164191651916619167191681916919170191711917219173191741917519176191771917819179191801918119182191831918419185191861918719188191891919019191191921919319194191951919619197191981919919200192011920219203192041920519206192071920819209192101921119212192131921419215192161921719218192191922019221192221922319224192251922619227192281922919230192311923219233192341923519236192371923819239192401924119242192431924419245192461924719248192491925019251192521925319254192551925619257192581925919260192611926219263192641926519266192671926819269192701927119272192731927419275192761927719278192791928019281192821928319284192851928619287192881928919290192911929219293192941929519296192971929819299193001930119302193031930419305193061930719308193091931019311193121931319314193151931619317193181931919320193211932219323193241932519326193271932819329193301933119332193331933419335193361933719338193391934019341193421934319344193451934619347193481934919350193511935219353193541935519356193571935819359193601936119362193631936419365193661936719368193691937019371193721937319374193751937619377193781937919380193811938219383193841938519386193871938819389193901939119392193931939419395193961939719398193991940019401194021940319404194051940619407194081940919410194111941219413194141941519416194171941819419194201942119422194231942419425194261942719428194291943019431194321943319434194351943619437194381943919440194411944219443194441944519446194471944819449194501945119452194531945419455194561945719458194591946019461194621946319464194651946619467194681946919470194711947219473194741947519476194771947819479194801948119482194831948419485194861948719488194891949019491194921949319494194951949619497194981949919500195011950219503195041950519506195071950819509195101951119512195131951419515195161951719518195191952019521195221952319524195251952619527195281952919530195311953219533195341953519536195371953819539195401954119542195431954419545195461954719548195491955019551195521955319554195551955619557195581955919560195611956219563195641956519566195671956819569195701957119572195731957419575195761957719578195791958019581195821958319584195851958619587195881958919590195911959219593195941959519596195971959819599196001960119602196031960419605196061960719608196091961019611196121961319614196151961619617196181961919620196211962219623196241962519626196271962819629196301963119632196331963419635196361963719638196391964019641196421964319644196451964619647196481964919650196511965219653196541965519656196571965819659196601966119662196631966419665196661966719668196691967019671196721967319674196751967619677196781967919680196811968219683196841968519686196871968819689196901969119692196931969419695196961969719698196991970019701197021970319704197051970619707197081970919710197111971219713197141971519716197171971819719197201972119722197231972419725197261972719728197291973019731197321973319734197351973619737197381973919740197411974219743197441974519746197471974819749197501975119752197531975419755197561975719758197591976019761197621976319764197651976619767197681976919770197711977219773197741977519776197771977819779197801978119782197831978419785197861978719788197891979019791197921979319794197951979619797197981979919800198011980219803198041980519806198071980819809198101981119812198131981419815198161981719818198191982019821198221982319824198251982619827198281982919830198311983219833198341983519836198371983819839198401984119842198431984419845198461984719848198491985019851198521985319854198551985619857198581985919860198611986219863198641986519866198671986819869198701987119872198731987419875198761987719878198791988019881198821988319884198851988619887198881988919890198911989219893198941989519896198971989819899199001990119902199031990419905199061990719908199091991019911199121991319914199151991619917199181991919920199211992219923199241992519926199271992819929199301993119932199331993419935199361993719938199391994019941199421994319944199451994619947199481994919950199511995219953199541995519956199571995819959199601996119962199631996419965199661996719968199691997019971199721997319974199751997619977199781997919980199811998219983199841998519986199871998819989199901999119992199931999419995199961999719998199992000020001200022000320004200052000620007200082000920010200112001220013200142001520016200172001820019200202002120022200232002420025200262002720028200292003020031200322003320034200352003620037200382003920040200412004220043200442004520046200472004820049200502005120052200532005420055200562005720058200592006020061200622006320064200652006620067200682006920070200712007220073200742007520076200772007820079200802008120082200832008420085200862008720088200892009020091200922009320094200952009620097200982009920100201012010220103201042010520106201072010820109201102011120112201132011420115201162011720118201192012020121201222012320124201252012620127201282012920130201312013220133201342013520136201372013820139201402014120142201432014420145201462014720148201492015020151201522015320154201552015620157201582015920160201612016220163201642016520166201672016820169201702017120172201732017420175201762017720178201792018020181201822018320184201852018620187201882018920190201912019220193201942019520196201972019820199202002020120202202032020420205202062020720208202092021020211202122021320214202152021620217202182021920220202212022220223202242022520226202272022820229202302023120232202332023420235202362023720238202392024020241202422024320244202452024620247202482024920250202512025220253202542025520256202572025820259202602026120262202632026420265202662026720268202692027020271202722027320274202752027620277202782027920280202812028220283202842028520286202872028820289202902029120292202932029420295202962029720298202992030020301203022030320304203052030620307203082030920310203112031220313203142031520316203172031820319203202032120322203232032420325203262032720328203292033020331203322033320334203352033620337203382033920340203412034220343203442034520346203472034820349203502035120352203532035420355203562035720358203592036020361203622036320364203652036620367203682036920370203712037220373203742037520376203772037820379203802038120382203832038420385203862038720388203892039020391203922039320394203952039620397203982039920400204012040220403204042040520406204072040820409204102041120412204132041420415204162041720418204192042020421204222042320424204252042620427204282042920430204312043220433204342043520436204372043820439204402044120442204432044420445204462044720448204492045020451204522045320454204552045620457204582045920460204612046220463204642046520466204672046820469204702047120472204732047420475204762047720478204792048020481204822048320484204852048620487204882048920490204912049220493204942049520496204972049820499205002050120502205032050420505205062050720508205092051020511205122051320514205152051620517205182051920520205212052220523205242052520526205272052820529205302053120532205332053420535205362053720538205392054020541205422054320544205452054620547205482054920550205512055220553205542055520556205572055820559205602056120562205632056420565205662056720568205692057020571205722057320574205752057620577205782057920580205812058220583205842058520586205872058820589205902059120592205932059420595205962059720598205992060020601206022060320604206052060620607206082060920610206112061220613206142061520616206172061820619206202062120622206232062420625206262062720628206292063020631206322063320634206352063620637206382063920640206412064220643206442064520646206472064820649206502065120652206532065420655206562065720658206592066020661206622066320664206652066620667206682066920670206712067220673206742067520676206772067820679206802068120682206832068420685206862068720688206892069020691206922069320694206952069620697206982069920700207012070220703207042070520706207072070820709207102071120712207132071420715207162071720718207192072020721207222072320724207252072620727207282072920730207312073220733207342073520736207372073820739207402074120742207432074420745207462074720748207492075020751207522075320754207552075620757207582075920760207612076220763207642076520766207672076820769207702077120772207732077420775207762077720778207792078020781207822078320784207852078620787207882078920790207912079220793207942079520796207972079820799208002080120802208032080420805208062080720808208092081020811208122081320814208152081620817208182081920820208212082220823208242082520826208272082820829208302083120832208332083420835208362083720838208392084020841208422084320844208452084620847208482084920850208512085220853208542085520856208572085820859208602086120862208632086420865208662086720868208692087020871208722087320874208752087620877208782087920880208812088220883208842088520886208872088820889208902089120892208932089420895208962089720898208992090020901209022090320904209052090620907209082090920910209112091220913209142091520916209172091820919209202092120922209232092420925209262092720928209292093020931209322093320934209352093620937209382093920940209412094220943209442094520946209472094820949209502095120952209532095420955209562095720958209592096020961209622096320964209652096620967209682096920970209712097220973209742097520976209772097820979209802098120982209832098420985209862098720988209892099020991209922099320994209952099620997209982099921000210012100221003210042100521006210072100821009210102101121012210132101421015210162101721018210192102021021210222102321024210252102621027210282102921030210312103221033210342103521036210372103821039210402104121042210432104421045210462104721048210492105021051210522105321054210552105621057210582105921060210612106221063210642106521066210672106821069210702107121072210732107421075210762107721078210792108021081210822108321084210852108621087210882108921090210912109221093210942109521096210972109821099211002110121102211032110421105211062110721108211092111021111211122111321114211152111621117211182111921120211212112221123211242112521126211272112821129211302113121132211332113421135211362113721138211392114021141211422114321144211452114621147211482114921150211512115221153211542115521156211572115821159211602116121162211632116421165211662116721168211692117021171211722117321174211752117621177211782117921180211812118221183211842118521186211872118821189211902119121192211932119421195211962119721198211992120021201212022120321204212052120621207212082120921210212112121221213212142121521216212172121821219212202122121222212232122421225212262122721228212292123021231212322123321234212352123621237212382123921240212412124221243212442124521246212472124821249212502125121252212532125421255212562125721258212592126021261212622126321264212652126621267212682126921270212712127221273212742127521276212772127821279212802128121282212832128421285212862128721288212892129021291212922129321294212952129621297212982129921300213012130221303213042130521306213072130821309213102131121312213132131421315213162131721318213192132021321213222132321324213252132621327213282132921330213312133221333213342133521336213372133821339213402134121342213432134421345213462134721348213492135021351213522135321354213552135621357213582135921360213612136221363213642136521366213672136821369213702137121372213732137421375213762137721378213792138021381213822138321384213852138621387213882138921390213912139221393213942139521396213972139821399214002140121402214032140421405214062140721408214092141021411214122141321414214152141621417214182141921420214212142221423214242142521426214272142821429214302143121432214332143421435214362143721438214392144021441214422144321444214452144621447214482144921450214512145221453214542145521456214572145821459214602146121462214632146421465214662146721468214692147021471214722147321474214752147621477214782147921480214812148221483214842148521486214872148821489214902149121492214932149421495214962149721498214992150021501215022150321504215052150621507215082150921510215112151221513215142151521516215172151821519215202152121522215232152421525215262152721528215292153021531215322153321534215352153621537215382153921540215412154221543215442154521546215472154821549215502155121552215532155421555215562155721558215592156021561215622156321564215652156621567215682156921570215712157221573215742157521576215772157821579215802158121582215832158421585215862158721588215892159021591215922159321594215952159621597215982159921600216012160221603216042160521606216072160821609216102161121612216132161421615216162161721618216192162021621216222162321624216252162621627216282162921630216312163221633216342163521636216372163821639216402164121642216432164421645216462164721648216492165021651216522165321654216552165621657216582165921660216612166221663216642166521666216672166821669216702167121672216732167421675216762167721678216792168021681216822168321684216852168621687216882168921690216912169221693216942169521696216972169821699217002170121702217032170421705217062170721708217092171021711217122171321714217152171621717217182171921720217212172221723217242172521726217272172821729217302173121732217332173421735217362173721738217392174021741217422174321744217452174621747217482174921750217512175221753217542175521756217572175821759217602176121762217632176421765217662176721768217692177021771217722177321774217752177621777217782177921780217812178221783217842178521786217872178821789217902179121792217932179421795217962179721798217992180021801218022180321804218052180621807218082180921810218112181221813218142181521816218172181821819218202182121822218232182421825218262182721828218292183021831218322183321834218352183621837218382183921840218412184221843218442184521846218472184821849218502185121852218532185421855218562185721858218592186021861218622186321864218652186621867218682186921870218712187221873218742187521876218772187821879218802188121882218832188421885218862188721888218892189021891218922189321894218952189621897218982189921900219012190221903219042190521906219072190821909219102191121912219132191421915219162191721918219192192021921219222192321924219252192621927219282192921930219312193221933219342193521936219372193821939219402194121942219432194421945219462194721948219492195021951219522195321954219552195621957219582195921960219612196221963219642196521966219672196821969219702197121972219732197421975219762197721978219792198021981219822198321984219852198621987219882198921990219912199221993219942199521996219972199821999220002200122002220032200422005220062200722008220092201022011220122201322014220152201622017220182201922020220212202222023220242202522026220272202822029220302203122032220332203422035220362203722038220392204022041220422204322044220452204622047220482204922050220512205222053220542205522056220572205822059220602206122062220632206422065220662206722068220692207022071220722207322074220752207622077220782207922080220812208222083220842208522086220872208822089220902209122092220932209422095220962209722098220992210022101221022210322104221052210622107221082210922110221112211222113221142211522116221172211822119221202212122122221232212422125221262212722128221292213022131221322213322134221352213622137221382213922140221412214222143221442214522146221472214822149221502215122152221532215422155221562215722158221592216022161221622216322164221652216622167221682216922170221712217222173221742217522176221772217822179221802218122182221832218422185221862218722188221892219022191221922219322194221952219622197221982219922200222012220222203222042220522206222072220822209222102221122212222132221422215222162221722218222192222022221222222222322224222252222622227222282222922230222312223222233222342223522236222372223822239222402224122242222432224422245222462224722248222492225022251222522225322254222552225622257222582225922260222612226222263222642226522266222672226822269222702227122272222732227422275222762227722278222792228022281222822228322284222852228622287222882228922290222912229222293222942229522296222972229822299223002230122302223032230422305223062230722308223092231022311223122231322314223152231622317223182231922320223212232222323223242232522326223272232822329223302233122332223332233422335223362233722338223392234022341223422234322344223452234622347223482234922350223512235222353223542235522356223572235822359223602236122362223632236422365223662236722368223692237022371223722237322374223752237622377223782237922380223812238222383223842238522386223872238822389223902239122392223932239422395223962239722398223992240022401224022240322404224052240622407224082240922410224112241222413224142241522416224172241822419224202242122422224232242422425224262242722428224292243022431224322243322434224352243622437224382243922440224412244222443224442244522446224472244822449224502245122452224532245422455224562245722458224592246022461224622246322464224652246622467224682246922470224712247222473224742247522476224772247822479224802248122482224832248422485224862248722488224892249022491224922249322494224952249622497224982249922500225012250222503225042250522506225072250822509225102251122512225132251422515225162251722518225192252022521225222252322524225252252622527225282252922530225312253222533225342253522536225372253822539225402254122542225432254422545225462254722548225492255022551225522255322554225552255622557225582255922560225612256222563225642256522566225672256822569225702257122572225732257422575225762257722578225792258022581225822258322584225852258622587225882258922590225912259222593225942259522596225972259822599226002260122602226032260422605226062260722608226092261022611226122261322614226152261622617226182261922620226212262222623226242262522626226272262822629226302263122632226332263422635226362263722638226392264022641226422264322644226452264622647226482264922650226512265222653226542265522656226572265822659226602266122662226632266422665226662266722668226692267022671226722267322674226752267622677226782267922680226812268222683226842268522686226872268822689226902269122692226932269422695226962269722698226992270022701227022270322704227052270622707227082270922710227112271222713227142271522716227172271822719227202272122722227232272422725227262272722728227292273022731227322273322734227352273622737227382273922740227412274222743227442274522746227472274822749227502275122752227532275422755227562275722758227592276022761227622276322764227652276622767227682276922770227712277222773227742277522776227772277822779227802278122782227832278422785227862278722788227892279022791227922279322794227952279622797227982279922800228012280222803228042280522806228072280822809228102281122812228132281422815228162281722818228192282022821228222282322824228252282622827228282282922830228312283222833228342283522836228372283822839228402284122842228432284422845228462284722848228492285022851228522285322854228552285622857228582285922860228612286222863228642286522866228672286822869228702287122872228732287422875228762287722878228792288022881228822288322884228852288622887228882288922890228912289222893228942289522896228972289822899229002290122902229032290422905229062290722908229092291022911229122291322914229152291622917229182291922920229212292222923229242292522926229272292822929229302293122932229332293422935229362293722938229392294022941229422294322944229452294622947229482294922950229512295222953229542295522956229572295822959229602296122962229632296422965229662296722968229692297022971229722297322974229752297622977229782297922980229812298222983229842298522986229872298822989229902299122992229932299422995229962299722998229992300023001230022300323004230052300623007230082300923010230112301223013230142301523016230172301823019230202302123022230232302423025230262302723028230292303023031230322303323034230352303623037230382303923040230412304223043230442304523046230472304823049230502305123052230532305423055230562305723058230592306023061230622306323064230652306623067230682306923070230712307223073230742307523076230772307823079230802308123082230832308423085230862308723088230892309023091230922309323094230952309623097230982309923100231012310223103231042310523106231072310823109231102311123112231132311423115231162311723118231192312023121231222312323124231252312623127231282312923130231312313223133231342313523136231372313823139231402314123142231432314423145231462314723148231492315023151231522315323154231552315623157231582315923160231612316223163231642316523166231672316823169231702317123172231732317423175231762317723178231792318023181231822318323184231852318623187231882318923190231912319223193231942319523196231972319823199232002320123202232032320423205232062320723208232092321023211232122321323214232152321623217232182321923220232212322223223232242322523226232272322823229232302323123232232332323423235232362323723238232392324023241232422324323244232452324623247232482324923250232512325223253232542325523256232572325823259232602326123262232632326423265232662326723268232692327023271232722327323274232752327623277232782327923280232812328223283232842328523286232872328823289232902329123292232932329423295232962329723298232992330023301233022330323304233052330623307233082330923310233112331223313233142331523316233172331823319233202332123322233232332423325233262332723328233292333023331233322333323334233352333623337233382333923340233412334223343233442334523346233472334823349233502335123352233532335423355233562335723358233592336023361233622336323364233652336623367233682336923370233712337223373233742337523376233772337823379233802338123382233832338423385233862338723388233892339023391233922339323394233952339623397233982339923400234012340223403234042340523406234072340823409234102341123412234132341423415234162341723418234192342023421234222342323424234252342623427234282342923430234312343223433234342343523436234372343823439234402344123442234432344423445234462344723448234492345023451234522345323454234552345623457234582345923460234612346223463234642346523466234672346823469234702347123472234732347423475234762347723478234792348023481234822348323484234852348623487234882348923490234912349223493234942349523496234972349823499235002350123502235032350423505235062350723508235092351023511235122351323514235152351623517235182351923520235212352223523235242352523526235272352823529235302353123532235332353423535235362353723538235392354023541235422354323544235452354623547235482354923550235512355223553235542355523556235572355823559235602356123562235632356423565235662356723568235692357023571235722357323574235752357623577235782357923580235812358223583235842358523586235872358823589235902359123592235932359423595235962359723598235992360023601236022360323604236052360623607236082360923610236112361223613236142361523616236172361823619236202362123622236232362423625236262362723628236292363023631236322363323634236352363623637236382363923640236412364223643236442364523646236472364823649236502365123652236532365423655236562365723658236592366023661236622366323664236652366623667236682366923670236712367223673236742367523676236772367823679236802368123682236832368423685236862368723688236892369023691236922369323694236952369623697236982369923700237012370223703237042370523706237072370823709237102371123712237132371423715237162371723718237192372023721237222372323724237252372623727237282372923730237312373223733237342373523736237372373823739237402374123742237432374423745237462374723748237492375023751237522375323754237552375623757237582375923760237612376223763237642376523766237672376823769237702377123772237732377423775237762377723778237792378023781237822378323784237852378623787237882378923790237912379223793237942379523796237972379823799238002380123802238032380423805238062380723808238092381023811238122381323814238152381623817238182381923820238212382223823238242382523826238272382823829238302383123832238332383423835238362383723838238392384023841238422384323844238452384623847238482384923850238512385223853238542385523856238572385823859238602386123862238632386423865238662386723868238692387023871238722387323874238752387623877238782387923880238812388223883238842388523886238872388823889238902389123892238932389423895238962389723898238992390023901239022390323904239052390623907239082390923910239112391223913239142391523916239172391823919239202392123922239232392423925239262392723928239292393023931239322393323934239352393623937239382393923940239412394223943239442394523946239472394823949239502395123952239532395423955239562395723958239592396023961239622396323964239652396623967239682396923970239712397223973239742397523976239772397823979239802398123982239832398423985239862398723988239892399023991239922399323994239952399623997239982399924000240012400224003240042400524006240072400824009240102401124012240132401424015240162401724018240192402024021240222402324024240252402624027240282402924030240312403224033240342403524036240372403824039240402404124042240432404424045240462404724048240492405024051240522405324054240552405624057240582405924060240612406224063240642406524066240672406824069240702407124072240732407424075240762407724078240792408024081240822408324084240852408624087240882408924090240912409224093240942409524096240972409824099241002410124102241032410424105241062410724108241092411024111241122411324114241152411624117241182411924120241212412224123241242412524126241272412824129241302413124132241332413424135241362413724138241392414024141241422414324144241452414624147241482414924150241512415224153241542415524156241572415824159241602416124162241632416424165241662416724168241692417024171241722417324174241752417624177241782417924180241812418224183241842418524186241872418824189241902419124192241932419424195241962419724198241992420024201242022420324204242052420624207242082420924210242112421224213242142421524216242172421824219242202422124222242232422424225242262422724228242292423024231242322423324234242352423624237242382423924240242412424224243242442424524246242472424824249242502425124252242532425424255242562425724258242592426024261242622426324264242652426624267242682426924270242712427224273242742427524276242772427824279242802428124282242832428424285242862428724288242892429024291242922429324294242952429624297242982429924300243012430224303243042430524306243072430824309243102431124312243132431424315243162431724318243192432024321243222432324324243252432624327243282432924330243312433224333243342433524336243372433824339243402434124342243432434424345243462434724348243492435024351243522435324354243552435624357243582435924360243612436224363243642436524366243672436824369243702437124372243732437424375243762437724378243792438024381243822438324384243852438624387243882438924390243912439224393243942439524396243972439824399244002440124402244032440424405244062440724408244092441024411244122441324414244152441624417244182441924420244212442224423244242442524426244272442824429244302443124432244332443424435244362443724438244392444024441244422444324444244452444624447244482444924450244512445224453244542445524456244572445824459244602446124462244632446424465244662446724468244692447024471244722447324474244752447624477244782447924480244812448224483244842448524486244872448824489244902449124492244932449424495244962449724498244992450024501245022450324504245052450624507245082450924510245112451224513245142451524516245172451824519245202452124522245232452424525245262452724528245292453024531245322453324534245352453624537245382453924540245412454224543245442454524546245472454824549245502455124552245532455424555245562455724558245592456024561245622456324564245652456624567245682456924570245712457224573245742457524576245772457824579245802458124582245832458424585245862458724588245892459024591245922459324594245952459624597245982459924600246012460224603246042460524606246072460824609246102461124612246132461424615246162461724618246192462024621246222462324624246252462624627246282462924630246312463224633246342463524636246372463824639246402464124642246432464424645246462464724648246492465024651246522465324654246552465624657246582465924660246612466224663246642466524666246672466824669246702467124672246732467424675246762467724678246792468024681246822468324684246852468624687246882468924690246912469224693246942469524696246972469824699247002470124702247032470424705247062470724708247092471024711247122471324714247152471624717247182471924720247212472224723247242472524726247272472824729247302473124732247332473424735247362473724738247392474024741247422474324744247452474624747247482474924750247512475224753247542475524756247572475824759247602476124762247632476424765247662476724768247692477024771247722477324774247752477624777247782477924780247812478224783247842478524786247872478824789247902479124792247932479424795247962479724798247992480024801248022480324804248052480624807248082480924810248112481224813248142481524816248172481824819248202482124822248232482424825248262482724828248292483024831248322483324834248352483624837248382483924840248412484224843248442484524846248472484824849248502485124852248532485424855248562485724858248592486024861248622486324864248652486624867248682486924870248712487224873248742487524876248772487824879248802488124882248832488424885248862488724888248892489024891248922489324894248952489624897248982489924900249012490224903249042490524906249072490824909249102491124912249132491424915249162491724918249192492024921249222492324924249252492624927249282492924930249312493224933249342493524936249372493824939249402494124942249432494424945249462494724948249492495024951249522495324954249552495624957249582495924960249612496224963249642496524966249672496824969249702497124972249732497424975249762497724978249792498024981249822498324984249852498624987249882498924990249912499224993249942499524996249972499824999250002500125002250032500425005250062500725008250092501025011250122501325014250152501625017250182501925020250212502225023250242502525026250272502825029250302503125032250332503425035250362503725038250392504025041250422504325044250452504625047250482504925050250512505225053250542505525056250572505825059250602506125062250632506425065250662506725068250692507025071250722507325074250752507625077250782507925080250812508225083250842508525086250872508825089250902509125092250932509425095250962509725098250992510025101251022510325104251052510625107251082510925110251112511225113251142511525116251172511825119251202512125122251232512425125251262512725128251292513025131251322513325134251352513625137251382513925140251412514225143251442514525146251472514825149251502515125152251532515425155251562515725158251592516025161251622516325164251652516625167251682516925170251712517225173251742517525176251772517825179251802518125182251832518425185251862518725188251892519025191251922519325194251952519625197251982519925200252012520225203252042520525206252072520825209252102521125212252132521425215252162521725218252192522025221252222522325224252252522625227252282522925230252312523225233252342523525236252372523825239252402524125242252432524425245252462524725248252492525025251252522525325254252552525625257252582525925260252612526225263252642526525266252672526825269252702527125272252732527425275252762527725278252792528025281252822528325284252852528625287252882528925290252912529225293252942529525296252972529825299253002530125302253032530425305253062530725308253092531025311253122531325314253152531625317253182531925320253212532225323253242532525326253272532825329253302533125332253332533425335253362533725338253392534025341253422534325344253452534625347253482534925350253512535225353253542535525356253572535825359253602536125362253632536425365253662536725368253692537025371253722537325374253752537625377253782537925380253812538225383253842538525386253872538825389253902539125392253932539425395253962539725398253992540025401254022540325404254052540625407254082540925410254112541225413254142541525416254172541825419254202542125422254232542425425254262542725428254292543025431254322543325434254352543625437254382543925440254412544225443254442544525446254472544825449254502545125452254532545425455254562545725458254592546025461254622546325464254652546625467254682546925470254712547225473254742547525476254772547825479254802548125482254832548425485254862548725488254892549025491254922549325494254952549625497254982549925500255012550225503255042550525506255072550825509255102551125512255132551425515255162551725518255192552025521255222552325524255252552625527255282552925530255312553225533255342553525536255372553825539255402554125542255432554425545255462554725548255492555025551255522555325554255552555625557255582555925560255612556225563255642556525566255672556825569255702557125572255732557425575255762557725578255792558025581255822558325584255852558625587255882558925590255912559225593255942559525596255972559825599256002560125602256032560425605256062560725608256092561025611256122561325614256152561625617256182561925620256212562225623256242562525626256272562825629256302563125632256332563425635256362563725638256392564025641256422564325644256452564625647256482564925650256512565225653256542565525656256572565825659256602566125662256632566425665256662566725668256692567025671256722567325674256752567625677256782567925680256812568225683256842568525686256872568825689256902569125692256932569425695256962569725698256992570025701257022570325704257052570625707257082570925710257112571225713257142571525716257172571825719257202572125722257232572425725257262572725728257292573025731257322573325734257352573625737257382573925740257412574225743257442574525746257472574825749257502575125752257532575425755257562575725758257592576025761257622576325764257652576625767257682576925770257712577225773257742577525776257772577825779257802578125782257832578425785257862578725788257892579025791257922579325794257952579625797257982579925800258012580225803258042580525806258072580825809258102581125812258132581425815258162581725818258192582025821258222582325824258252582625827258282582925830258312583225833258342583525836258372583825839258402584125842258432584425845258462584725848258492585025851258522585325854258552585625857258582585925860258612586225863258642586525866258672586825869258702587125872258732587425875258762587725878258792588025881258822588325884258852588625887258882588925890258912589225893258942589525896258972589825899259002590125902259032590425905259062590725908259092591025911259122591325914259152591625917259182591925920259212592225923259242592525926259272592825929259302593125932259332593425935259362593725938259392594025941259422594325944259452594625947259482594925950259512595225953259542595525956259572595825959259602596125962259632596425965259662596725968259692597025971259722597325974259752597625977259782597925980259812598225983259842598525986259872598825989259902599125992259932599425995259962599725998259992600026001260022600326004260052600626007260082600926010260112601226013260142601526016260172601826019260202602126022260232602426025260262602726028260292603026031260322603326034260352603626037260382603926040260412604226043260442604526046260472604826049260502605126052260532605426055260562605726058260592606026061260622606326064260652606626067260682606926070260712607226073260742607526076260772607826079260802608126082260832608426085260862608726088260892609026091260922609326094260952609626097260982609926100261012610226103261042610526106261072610826109261102611126112261132611426115261162611726118261192612026121261222612326124261252612626127261282612926130261312613226133261342613526136261372613826139261402614126142261432614426145261462614726148261492615026151261522615326154261552615626157261582615926160261612616226163261642616526166261672616826169261702617126172261732617426175261762617726178261792618026181261822618326184261852618626187261882618926190261912619226193261942619526196261972619826199262002620126202262032620426205262062620726208262092621026211262122621326214262152621626217262182621926220262212622226223262242622526226262272622826229262302623126232262332623426235262362623726238262392624026241262422624326244262452624626247262482624926250262512625226253262542625526256262572625826259262602626126262262632626426265262662626726268262692627026271262722627326274262752627626277262782627926280262812628226283262842628526286262872628826289262902629126292262932629426295262962629726298262992630026301263022630326304263052630626307263082630926310263112631226313263142631526316263172631826319263202632126322263232632426325263262632726328263292633026331263322633326334263352633626337263382633926340263412634226343263442634526346263472634826349263502635126352263532635426355263562635726358263592636026361263622636326364263652636626367263682636926370263712637226373263742637526376263772637826379263802638126382263832638426385263862638726388263892639026391263922639326394263952639626397263982639926400264012640226403264042640526406264072640826409264102641126412264132641426415264162641726418264192642026421264222642326424264252642626427264282642926430264312643226433264342643526436264372643826439264402644126442264432644426445264462644726448264492645026451264522645326454264552645626457264582645926460264612646226463264642646526466264672646826469264702647126472264732647426475264762647726478264792648026481264822648326484264852648626487264882648926490264912649226493264942649526496264972649826499265002650126502265032650426505265062650726508265092651026511265122651326514265152651626517265182651926520265212652226523265242652526526265272652826529265302653126532265332653426535265362653726538265392654026541265422654326544265452654626547265482654926550265512655226553265542655526556265572655826559265602656126562265632656426565265662656726568265692657026571265722657326574265752657626577265782657926580265812658226583265842658526586265872658826589265902659126592265932659426595265962659726598265992660026601266022660326604266052660626607266082660926610266112661226613266142661526616266172661826619266202662126622266232662426625266262662726628266292663026631266322663326634266352663626637266382663926640266412664226643266442664526646266472664826649266502665126652266532665426655266562665726658266592666026661266622666326664266652666626667266682666926670266712667226673266742667526676266772667826679266802668126682266832668426685266862668726688266892669026691266922669326694266952669626697266982669926700267012670226703267042670526706267072670826709267102671126712267132671426715267162671726718267192672026721267222672326724267252672626727267282672926730267312673226733267342673526736267372673826739267402674126742267432674426745267462674726748267492675026751267522675326754267552675626757267582675926760267612676226763267642676526766267672676826769267702677126772267732677426775267762677726778267792678026781267822678326784267852678626787267882678926790267912679226793267942679526796267972679826799268002680126802268032680426805268062680726808268092681026811268122681326814268152681626817268182681926820268212682226823268242682526826268272682826829268302683126832268332683426835268362683726838268392684026841268422684326844268452684626847268482684926850268512685226853268542685526856268572685826859268602686126862268632686426865268662686726868268692687026871268722687326874268752687626877268782687926880268812688226883268842688526886268872688826889268902689126892268932689426895268962689726898268992690026901269022690326904269052690626907269082690926910269112691226913269142691526916269172691826919269202692126922269232692426925269262692726928269292693026931269322693326934269352693626937269382693926940269412694226943269442694526946269472694826949269502695126952269532695426955269562695726958269592696026961269622696326964269652696626967269682696926970269712697226973269742697526976269772697826979269802698126982269832698426985269862698726988269892699026991269922699326994269952699626997269982699927000270012700227003270042700527006270072700827009270102701127012270132701427015270162701727018270192702027021270222702327024270252702627027270282702927030270312703227033270342703527036270372703827039270402704127042270432704427045270462704727048270492705027051270522705327054270552705627057270582705927060270612706227063270642706527066270672706827069270702707127072270732707427075270762707727078270792708027081270822708327084270852708627087270882708927090270912709227093270942709527096270972709827099271002710127102271032710427105271062710727108271092711027111271122711327114271152711627117271182711927120271212712227123271242712527126271272712827129271302713127132271332713427135271362713727138271392714027141271422714327144271452714627147271482714927150271512715227153271542715527156271572715827159271602716127162271632716427165271662716727168271692717027171271722717327174271752717627177271782717927180271812718227183271842718527186271872718827189271902719127192271932719427195271962719727198271992720027201272022720327204272052720627207272082720927210272112721227213272142721527216272172721827219272202722127222272232722427225272262722727228272292723027231272322723327234272352723627237272382723927240272412724227243272442724527246272472724827249272502725127252272532725427255272562725727258272592726027261272622726327264272652726627267272682726927270272712727227273272742727527276272772727827279272802728127282272832728427285272862728727288272892729027291272922729327294272952729627297272982729927300273012730227303273042730527306273072730827309273102731127312273132731427315273162731727318273192732027321273222732327324273252732627327273282732927330273312733227333273342733527336273372733827339273402734127342273432734427345273462734727348273492735027351273522735327354273552735627357273582735927360273612736227363273642736527366273672736827369273702737127372273732737427375273762737727378273792738027381273822738327384273852738627387273882738927390273912739227393273942739527396273972739827399274002740127402274032740427405274062740727408274092741027411274122741327414274152741627417274182741927420274212742227423274242742527426274272742827429274302743127432274332743427435274362743727438274392744027441274422744327444274452744627447274482744927450274512745227453274542745527456274572745827459274602746127462274632746427465274662746727468274692747027471274722747327474274752747627477274782747927480274812748227483274842748527486274872748827489274902749127492274932749427495274962749727498274992750027501275022750327504275052750627507275082750927510275112751227513275142751527516275172751827519275202752127522275232752427525275262752727528275292753027531275322753327534275352753627537275382753927540275412754227543275442754527546275472754827549275502755127552275532755427555275562755727558275592756027561275622756327564275652756627567275682756927570275712757227573275742757527576275772757827579275802758127582275832758427585275862758727588275892759027591275922759327594275952759627597275982759927600276012760227603276042760527606276072760827609276102761127612276132761427615276162761727618276192762027621276222762327624276252762627627276282762927630276312763227633276342763527636276372763827639276402764127642276432764427645276462764727648276492765027651276522765327654276552765627657276582765927660276612766227663276642766527666276672766827669276702767127672276732767427675276762767727678276792768027681276822768327684276852768627687276882768927690276912769227693276942769527696276972769827699277002770127702277032770427705277062770727708277092771027711277122771327714277152771627717277182771927720277212772227723277242772527726277272772827729277302773127732277332773427735277362773727738277392774027741277422774327744277452774627747277482774927750277512775227753277542775527756277572775827759277602776127762277632776427765277662776727768277692777027771277722777327774277752777627777277782777927780277812778227783277842778527786277872778827789277902779127792277932779427795277962779727798277992780027801278022780327804278052780627807278082780927810278112781227813278142781527816278172781827819278202782127822278232782427825278262782727828278292783027831278322783327834278352783627837278382783927840278412784227843278442784527846278472784827849278502785127852278532785427855278562785727858278592786027861278622786327864278652786627867278682786927870278712787227873278742787527876278772787827879278802788127882278832788427885278862788727888278892789027891278922789327894278952789627897278982789927900279012790227903279042790527906279072790827909279102791127912279132791427915279162791727918279192792027921279222792327924279252792627927279282792927930279312793227933279342793527936279372793827939279402794127942279432794427945279462794727948279492795027951279522795327954279552795627957279582795927960279612796227963279642796527966279672796827969279702797127972279732797427975279762797727978279792798027981279822798327984279852798627987279882798927990279912799227993279942799527996279972799827999280002800128002280032800428005280062800728008280092801028011280122801328014280152801628017280182801928020280212802228023280242802528026280272802828029280302803128032280332803428035280362803728038280392804028041280422804328044280452804628047280482804928050280512805228053280542805528056280572805828059280602806128062280632806428065280662806728068280692807028071280722807328074280752807628077280782807928080280812808228083280842808528086280872808828089280902809128092280932809428095280962809728098280992810028101281022810328104281052810628107281082810928110281112811228113281142811528116281172811828119281202812128122281232812428125281262812728128281292813028131281322813328134281352813628137281382813928140281412814228143281442814528146281472814828149281502815128152281532815428155281562815728158281592816028161281622816328164281652816628167281682816928170281712817228173281742817528176281772817828179281802818128182281832818428185281862818728188281892819028191281922819328194281952819628197281982819928200282012820228203282042820528206282072820828209282102821128212282132821428215282162821728218282192822028221282222822328224282252822628227282282822928230282312823228233282342823528236282372823828239282402824128242282432824428245282462824728248282492825028251282522825328254282552825628257282582825928260282612826228263282642826528266282672826828269282702827128272282732827428275282762827728278282792828028281282822828328284282852828628287282882828928290282912829228293282942829528296282972829828299283002830128302283032830428305283062830728308283092831028311283122831328314283152831628317283182831928320283212832228323283242832528326283272832828329283302833128332283332833428335283362833728338283392834028341283422834328344283452834628347283482834928350283512835228353283542835528356283572835828359283602836128362283632836428365283662836728368283692837028371283722837328374283752837628377283782837928380283812838228383283842838528386283872838828389283902839128392283932839428395283962839728398283992840028401284022840328404284052840628407284082840928410284112841228413284142841528416284172841828419284202842128422284232842428425284262842728428284292843028431284322843328434284352843628437284382843928440284412844228443284442844528446284472844828449284502845128452284532845428455284562845728458284592846028461284622846328464284652846628467284682846928470284712847228473284742847528476284772847828479284802848128482284832848428485284862848728488284892849028491284922849328494284952849628497284982849928500285012850228503285042850528506285072850828509285102851128512285132851428515285162851728518285192852028521285222852328524285252852628527285282852928530285312853228533285342853528536285372853828539285402854128542285432854428545285462854728548285492855028551285522855328554285552855628557285582855928560285612856228563285642856528566285672856828569285702857128572285732857428575285762857728578285792858028581285822858328584285852858628587285882858928590285912859228593285942859528596285972859828599286002860128602286032860428605286062860728608286092861028611286122861328614286152861628617286182861928620286212862228623286242862528626286272862828629286302863128632286332863428635286362863728638286392864028641286422864328644286452864628647286482864928650286512865228653286542865528656286572865828659286602866128662286632866428665286662866728668286692867028671286722867328674286752867628677286782867928680286812868228683286842868528686286872868828689286902869128692286932869428695286962869728698286992870028701287022870328704287052870628707287082870928710287112871228713287142871528716287172871828719287202872128722287232872428725287262872728728287292873028731287322873328734287352873628737287382873928740287412874228743287442874528746287472874828749287502875128752287532875428755287562875728758287592876028761287622876328764287652876628767287682876928770287712877228773287742877528776287772877828779287802878128782287832878428785287862878728788287892879028791287922879328794287952879628797287982879928800288012880228803288042880528806288072880828809288102881128812288132881428815288162881728818288192882028821288222882328824288252882628827288282882928830288312883228833288342883528836288372883828839288402884128842288432884428845288462884728848288492885028851288522885328854288552885628857288582885928860288612886228863288642886528866288672886828869288702887128872288732887428875288762887728878288792888028881288822888328884288852888628887288882888928890288912889228893288942889528896288972889828899289002890128902289032890428905289062890728908289092891028911289122891328914289152891628917289182891928920289212892228923289242892528926289272892828929289302893128932289332893428935289362893728938289392894028941289422894328944289452894628947289482894928950289512895228953289542895528956289572895828959289602896128962289632896428965289662896728968289692897028971289722897328974289752897628977289782897928980289812898228983289842898528986289872898828989289902899128992289932899428995289962899728998289992900029001290022900329004290052900629007290082900929010290112901229013290142901529016290172901829019290202902129022290232902429025290262902729028290292903029031290322903329034290352903629037290382903929040290412904229043290442904529046290472904829049290502905129052290532905429055290562905729058290592906029061290622906329064290652906629067290682906929070290712907229073290742907529076290772907829079290802908129082290832908429085290862908729088290892909029091290922909329094290952909629097290982909929100291012910229103291042910529106291072910829109291102911129112291132911429115291162911729118291192912029121291222912329124291252912629127291282912929130291312913229133291342913529136291372913829139291402914129142291432914429145291462914729148291492915029151291522915329154291552915629157291582915929160291612916229163291642916529166291672916829169291702917129172291732917429175291762917729178291792918029181291822918329184291852918629187291882918929190291912919229193291942919529196291972919829199292002920129202292032920429205292062920729208292092921029211292122921329214292152921629217292182921929220292212922229223292242922529226292272922829229292302923129232292332923429235292362923729238292392924029241292422924329244292452924629247292482924929250292512925229253292542925529256292572925829259292602926129262292632926429265292662926729268292692927029271292722927329274292752927629277292782927929280292812928229283292842928529286292872928829289292902929129292292932929429295292962929729298292992930029301293022930329304293052930629307293082930929310293112931229313293142931529316293172931829319293202932129322293232932429325293262932729328293292933029331293322933329334293352933629337293382933929340293412934229343293442934529346293472934829349293502935129352293532935429355293562935729358293592936029361293622936329364293652936629367293682936929370293712937229373293742937529376293772937829379293802938129382293832938429385293862938729388293892939029391293922939329394293952939629397293982939929400294012940229403294042940529406294072940829409294102941129412294132941429415294162941729418294192942029421294222942329424294252942629427294282942929430294312943229433294342943529436294372943829439294402944129442294432944429445294462944729448294492945029451294522945329454294552945629457294582945929460294612946229463294642946529466294672946829469294702947129472294732947429475294762947729478294792948029481294822948329484294852948629487294882948929490294912949229493294942949529496294972949829499295002950129502295032950429505295062950729508295092951029511295122951329514295152951629517295182951929520295212952229523295242952529526295272952829529295302953129532295332953429535295362953729538295392954029541295422954329544295452954629547295482954929550295512955229553295542955529556295572955829559295602956129562295632956429565295662956729568295692957029571295722957329574295752957629577295782957929580295812958229583295842958529586295872958829589295902959129592295932959429595295962959729598295992960029601296022960329604296052960629607296082960929610296112961229613296142961529616296172961829619296202962129622296232962429625296262962729628296292963029631296322963329634296352963629637296382963929640296412964229643296442964529646296472964829649296502965129652296532965429655296562965729658296592966029661296622966329664296652966629667296682966929670296712967229673296742967529676296772967829679296802968129682296832968429685296862968729688296892969029691296922969329694296952969629697296982969929700297012970229703297042970529706297072970829709297102971129712297132971429715297162971729718297192972029721297222972329724297252972629727297282972929730297312973229733297342973529736297372973829739297402974129742297432974429745297462974729748297492975029751297522975329754297552975629757297582975929760297612976229763297642976529766297672976829769297702977129772297732977429775297762977729778297792978029781297822978329784297852978629787297882978929790297912979229793297942979529796297972979829799298002980129802298032980429805298062980729808298092981029811298122981329814298152981629817298182981929820298212982229823298242982529826298272982829829298302983129832298332983429835298362983729838298392984029841298422984329844298452984629847298482984929850298512985229853298542985529856298572985829859298602986129862298632986429865298662986729868298692987029871298722987329874298752987629877298782987929880298812988229883298842988529886298872988829889298902989129892298932989429895298962989729898298992990029901299022990329904299052990629907299082990929910299112991229913299142991529916299172991829919299202992129922299232992429925299262992729928299292993029931299322993329934299352993629937299382993929940299412994229943299442994529946299472994829949299502995129952299532995429955299562995729958299592996029961299622996329964299652996629967299682996929970299712997229973299742997529976299772997829979299802998129982299832998429985299862998729988299892999029991299922999329994299952999629997299982999930000300013000230003300043000530006300073000830009300103001130012300133001430015300163001730018300193002030021300223002330024300253002630027300283002930030300313003230033300343003530036300373003830039300403004130042300433004430045300463004730048300493005030051300523005330054300553005630057300583005930060300613006230063300643006530066300673006830069300703007130072300733007430075300763007730078300793008030081300823008330084300853008630087300883008930090300913009230093300943009530096300973009830099301003010130102301033010430105301063010730108301093011030111301123011330114301153011630117301183011930120301213012230123301243012530126301273012830129301303013130132301333013430135301363013730138301393014030141301423014330144301453014630147301483014930150301513015230153301543015530156301573015830159301603016130162301633016430165301663016730168301693017030171301723017330174301753017630177301783017930180301813018230183301843018530186301873018830189301903019130192301933019430195301963019730198301993020030201302023020330204302053020630207302083020930210302113021230213302143021530216302173021830219302203022130222302233022430225302263022730228302293023030231302323023330234302353023630237302383023930240302413024230243302443024530246302473024830249302503025130252302533025430255302563025730258302593026030261302623026330264302653026630267302683026930270302713027230273302743027530276302773027830279302803028130282302833028430285302863028730288302893029030291302923029330294302953029630297302983029930300303013030230303303043030530306303073030830309303103031130312303133031430315303163031730318303193032030321303223032330324303253032630327303283032930330303313033230333303343033530336303373033830339303403034130342303433034430345303463034730348303493035030351303523035330354303553035630357303583035930360303613036230363303643036530366303673036830369303703037130372303733037430375303763037730378303793038030381303823038330384303853038630387303883038930390303913039230393303943039530396303973039830399304003040130402304033040430405304063040730408304093041030411304123041330414304153041630417304183041930420304213042230423304243042530426304273042830429304303043130432304333043430435304363043730438304393044030441304423044330444304453044630447304483044930450304513045230453304543045530456304573045830459304603046130462304633046430465304663046730468304693047030471304723047330474304753047630477304783047930480304813048230483304843048530486304873048830489304903049130492304933049430495304963049730498304993050030501305023050330504305053050630507305083050930510305113051230513305143051530516305173051830519305203052130522305233052430525305263052730528305293053030531305323053330534305353053630537305383053930540305413054230543305443054530546305473054830549305503055130552305533055430555305563055730558305593056030561305623056330564305653056630567305683056930570305713057230573305743057530576305773057830579305803058130582305833058430585305863058730588305893059030591305923059330594305953059630597305983059930600306013060230603306043060530606306073060830609306103061130612306133061430615306163061730618306193062030621306223062330624306253062630627306283062930630306313063230633306343063530636306373063830639306403064130642306433064430645306463064730648306493065030651306523065330654306553065630657306583065930660306613066230663306643066530666306673066830669306703067130672306733067430675306763067730678306793068030681306823068330684306853068630687306883068930690306913069230693306943069530696306973069830699307003070130702307033070430705307063070730708307093071030711307123071330714307153071630717307183071930720307213072230723307243072530726307273072830729307303073130732307333073430735307363073730738307393074030741307423074330744307453074630747307483074930750307513075230753307543075530756307573075830759307603076130762307633076430765307663076730768307693077030771307723077330774307753077630777307783077930780307813078230783307843078530786307873078830789307903079130792307933079430795307963079730798307993080030801308023080330804308053080630807308083080930810308113081230813308143081530816308173081830819308203082130822308233082430825308263082730828308293083030831308323083330834308353083630837308383083930840308413084230843308443084530846308473084830849308503085130852308533085430855308563085730858308593086030861308623086330864308653086630867308683086930870308713087230873308743087530876308773087830879308803088130882308833088430885308863088730888308893089030891308923089330894308953089630897308983089930900309013090230903309043090530906309073090830909309103091130912309133091430915309163091730918309193092030921309223092330924309253092630927309283092930930309313093230933309343093530936309373093830939309403094130942309433094430945309463094730948309493095030951309523095330954309553095630957309583095930960309613096230963309643096530966309673096830969309703097130972309733097430975309763097730978309793098030981309823098330984309853098630987309883098930990309913099230993309943099530996309973099830999310003100131002310033100431005310063100731008310093101031011310123101331014310153101631017310183101931020310213102231023310243102531026310273102831029310303103131032310333103431035310363103731038310393104031041310423104331044310453104631047310483104931050310513105231053310543105531056310573105831059310603106131062310633106431065310663106731068310693107031071310723107331074310753107631077310783107931080310813108231083310843108531086310873108831089310903109131092310933109431095310963109731098310993110031101311023110331104311053110631107311083110931110311113111231113311143111531116311173111831119311203112131122311233112431125311263112731128311293113031131311323113331134311353113631137311383113931140311413114231143311443114531146311473114831149311503115131152311533115431155311563115731158311593116031161311623116331164311653116631167311683116931170311713117231173311743117531176311773117831179311803118131182311833118431185311863118731188311893119031191311923119331194311953119631197311983119931200312013120231203312043120531206312073120831209312103121131212312133121431215312163121731218312193122031221312223122331224312253122631227312283122931230312313123231233312343123531236312373123831239312403124131242312433124431245312463124731248312493125031251312523125331254312553125631257312583125931260312613126231263312643126531266312673126831269312703127131272312733127431275312763127731278312793128031281312823128331284312853128631287312883128931290312913129231293312943129531296312973129831299313003130131302313033130431305313063130731308313093131031311313123131331314313153131631317313183131931320313213132231323313243132531326313273132831329313303133131332313333133431335313363133731338313393134031341313423134331344313453134631347313483134931350313513135231353313543135531356313573135831359313603136131362313633136431365313663136731368313693137031371313723137331374313753137631377313783137931380313813138231383313843138531386313873138831389313903139131392313933139431395313963139731398313993140031401314023140331404314053140631407314083140931410314113141231413314143141531416314173141831419314203142131422314233142431425314263142731428314293143031431314323143331434314353143631437314383143931440314413144231443314443144531446314473144831449314503145131452314533145431455314563145731458314593146031461314623146331464314653146631467314683146931470314713147231473314743147531476314773147831479314803148131482314833148431485314863148731488314893149031491314923149331494314953149631497314983149931500315013150231503315043150531506315073150831509315103151131512315133151431515315163151731518315193152031521315223152331524315253152631527315283152931530315313153231533315343153531536315373153831539315403154131542315433154431545315463154731548315493155031551315523155331554315553155631557315583155931560315613156231563315643156531566315673156831569315703157131572315733157431575315763157731578315793158031581315823158331584315853158631587315883158931590315913159231593315943159531596315973159831599316003160131602316033160431605316063160731608316093161031611316123161331614316153161631617316183161931620316213162231623316243162531626316273162831629316303163131632316333163431635316363163731638316393164031641316423164331644316453164631647316483164931650316513165231653316543165531656316573165831659316603166131662316633166431665316663166731668316693167031671316723167331674316753167631677316783167931680316813168231683316843168531686316873168831689316903169131692316933169431695316963169731698316993170031701317023170331704317053170631707317083170931710317113171231713317143171531716317173171831719317203172131722317233172431725317263172731728317293173031731317323173331734317353173631737317383173931740317413174231743317443174531746317473174831749317503175131752317533175431755317563175731758317593176031761317623176331764317653176631767317683176931770317713177231773317743177531776317773177831779317803178131782317833178431785317863178731788317893179031791317923179331794317953179631797317983179931800318013180231803318043180531806318073180831809318103181131812318133181431815318163181731818318193182031821318223182331824318253182631827318283182931830318313183231833318343183531836318373183831839318403184131842318433184431845318463184731848318493185031851318523185331854318553185631857318583185931860318613186231863318643186531866318673186831869318703187131872318733187431875318763187731878318793188031881318823188331884318853188631887318883188931890318913189231893318943189531896318973189831899319003190131902319033190431905319063190731908319093191031911319123191331914319153191631917319183191931920319213192231923319243192531926319273192831929319303193131932319333193431935319363193731938319393194031941319423194331944319453194631947319483194931950319513195231953319543195531956319573195831959319603196131962319633196431965319663196731968319693197031971319723197331974319753197631977319783197931980319813198231983319843198531986319873198831989319903199131992319933199431995319963199731998319993200032001320023200332004320053200632007320083200932010320113201232013320143201532016320173201832019320203202132022320233202432025320263202732028320293203032031320323203332034320353203632037320383203932040320413204232043320443204532046320473204832049320503205132052320533205432055320563205732058320593206032061320623206332064320653206632067320683206932070320713207232073320743207532076320773207832079320803208132082320833208432085320863208732088320893209032091320923209332094320953209632097320983209932100321013210232103321043210532106321073210832109321103211132112321133211432115321163211732118321193212032121321223212332124321253212632127321283212932130321313213232133321343213532136321373213832139321403214132142321433214432145321463214732148321493215032151321523215332154321553215632157321583215932160321613216232163321643216532166321673216832169321703217132172321733217432175321763217732178321793218032181321823218332184321853218632187321883218932190321913219232193321943219532196321973219832199322003220132202322033220432205322063220732208322093221032211322123221332214322153221632217322183221932220322213222232223322243222532226322273222832229322303223132232322333223432235322363223732238322393224032241322423224332244322453224632247322483224932250322513225232253322543225532256322573225832259322603226132262322633226432265322663226732268322693227032271322723227332274322753227632277322783227932280322813228232283322843228532286322873228832289322903229132292322933229432295322963229732298322993230032301323023230332304323053230632307323083230932310323113231232313323143231532316323173231832319323203232132322323233232432325323263232732328323293233032331323323233332334323353233632337323383233932340323413234232343323443234532346323473234832349323503235132352323533235432355323563235732358323593236032361323623236332364323653236632367323683236932370323713237232373323743237532376323773237832379323803238132382323833238432385323863238732388323893239032391323923239332394323953239632397323983239932400324013240232403324043240532406324073240832409324103241132412324133241432415324163241732418324193242032421324223242332424324253242632427324283242932430324313243232433324343243532436324373243832439324403244132442324433244432445324463244732448324493245032451324523245332454324553245632457324583245932460324613246232463324643246532466324673246832469324703247132472324733247432475324763247732478324793248032481324823248332484324853248632487324883248932490324913249232493324943249532496324973249832499325003250132502325033250432505325063250732508325093251032511325123251332514325153251632517325183251932520325213252232523325243252532526325273252832529325303253132532325333253432535325363253732538325393254032541325423254332544325453254632547325483254932550325513255232553325543255532556325573255832559325603256132562325633256432565325663256732568325693257032571325723257332574325753257632577325783257932580325813258232583325843258532586325873258832589325903259132592325933259432595325963259732598325993260032601326023260332604326053260632607326083260932610326113261232613326143261532616326173261832619326203262132622326233262432625326263262732628326293263032631326323263332634326353263632637326383263932640326413264232643326443264532646326473264832649326503265132652326533265432655326563265732658326593266032661326623266332664326653266632667326683266932670326713267232673326743267532676326773267832679326803268132682326833268432685326863268732688326893269032691326923269332694326953269632697326983269932700327013270232703327043270532706327073270832709327103271132712327133271432715327163271732718327193272032721327223272332724327253272632727327283272932730327313273232733327343273532736327373273832739327403274132742327433274432745327463274732748327493275032751327523275332754327553275632757327583275932760327613276232763327643276532766327673276832769327703277132772327733277432775327763277732778327793278032781327823278332784327853278632787327883278932790327913279232793327943279532796327973279832799328003280132802328033280432805328063280732808328093281032811328123281332814328153281632817328183281932820328213282232823328243282532826328273282832829328303283132832328333283432835328363283732838328393284032841328423284332844328453284632847328483284932850328513285232853328543285532856328573285832859328603286132862328633286432865328663286732868328693287032871328723287332874328753287632877328783287932880328813288232883328843288532886328873288832889328903289132892328933289432895328963289732898328993290032901329023290332904329053290632907329083290932910329113291232913329143291532916329173291832919329203292132922329233292432925329263292732928329293293032931329323293332934329353293632937329383293932940329413294232943329443294532946329473294832949329503295132952329533295432955329563295732958329593296032961329623296332964329653296632967329683296932970329713297232973329743297532976329773297832979329803298132982329833298432985329863298732988329893299032991329923299332994329953299632997329983299933000330013300233003330043300533006330073300833009330103301133012330133301433015330163301733018330193302033021330223302333024330253302633027330283302933030330313303233033330343303533036330373303833039330403304133042330433304433045330463304733048330493305033051330523305333054330553305633057330583305933060330613306233063330643306533066330673306833069330703307133072330733307433075330763307733078330793308033081330823308333084330853308633087330883308933090330913309233093330943309533096330973309833099331003310133102331033310433105331063310733108331093311033111331123311333114331153311633117331183311933120331213312233123331243312533126331273312833129331303313133132331333313433135331363313733138331393314033141331423314333144331453314633147331483314933150331513315233153331543315533156331573315833159331603316133162331633316433165331663316733168331693317033171331723317333174331753317633177331783317933180331813318233183331843318533186331873318833189331903319133192331933319433195331963319733198331993320033201332023320333204332053320633207332083320933210332113321233213332143321533216332173321833219332203322133222332233322433225332263322733228332293323033231332323323333234332353323633237332383323933240332413324233243332443324533246332473324833249332503325133252332533325433255332563325733258332593326033261332623326333264332653326633267332683326933270332713327233273332743327533276332773327833279332803328133282332833328433285332863328733288332893329033291332923329333294332953329633297332983329933300333013330233303333043330533306333073330833309333103331133312333133331433315333163331733318333193332033321333223332333324333253332633327333283332933330333313333233333333343333533336333373333833339333403334133342333433334433345333463334733348333493335033351333523335333354333553335633357333583335933360333613336233363333643336533366333673336833369333703337133372333733337433375333763337733378333793338033381333823338333384333853338633387333883338933390333913339233393333943339533396333973339833399334003340133402334033340433405334063340733408334093341033411334123341333414334153341633417334183341933420334213342233423334243342533426334273342833429334303343133432334333343433435334363343733438334393344033441334423344333444334453344633447334483344933450334513345233453334543345533456334573345833459334603346133462334633346433465334663346733468334693347033471334723347333474334753347633477334783347933480334813348233483334843348533486334873348833489334903349133492334933349433495334963349733498334993350033501335023350333504335053350633507335083350933510335113351233513335143351533516335173351833519335203352133522335233352433525335263352733528335293353033531335323353333534335353353633537335383353933540335413354233543335443354533546335473354833549335503355133552335533355433555335563355733558335593356033561335623356333564335653356633567335683356933570335713357233573335743357533576335773357833579335803358133582335833358433585335863358733588335893359033591335923359333594335953359633597335983359933600336013360233603336043360533606336073360833609336103361133612336133361433615336163361733618336193362033621336223362333624336253362633627336283362933630336313363233633336343363533636336373363833639336403364133642336433364433645336463364733648336493365033651336523365333654336553365633657336583365933660336613366233663336643366533666336673366833669336703367133672336733367433675336763367733678336793368033681336823368333684336853368633687336883368933690336913369233693336943369533696336973369833699337003370133702337033370433705337063370733708337093371033711337123371333714337153371633717337183371933720337213372233723337243372533726337273372833729337303373133732337333373433735337363373733738337393374033741337423374333744337453374633747337483374933750337513375233753337543375533756337573375833759337603376133762337633376433765337663376733768337693377033771337723377333774337753377633777337783377933780337813378233783337843378533786337873378833789337903379133792337933379433795337963379733798337993380033801338023380333804338053380633807338083380933810338113381233813338143381533816338173381833819338203382133822338233382433825338263382733828338293383033831338323383333834338353383633837338383383933840338413384233843338443384533846338473384833849338503385133852338533385433855338563385733858338593386033861338623386333864338653386633867338683386933870338713387233873338743387533876338773387833879338803388133882338833388433885338863388733888338893389033891338923389333894338953389633897338983389933900339013390233903339043390533906339073390833909339103391133912339133391433915339163391733918339193392033921339223392333924339253392633927339283392933930339313393233933339343393533936339373393833939339403394133942339433394433945339463394733948339493395033951339523395333954339553395633957339583395933960339613396233963339643396533966339673396833969339703397133972339733397433975339763397733978339793398033981339823398333984339853398633987339883398933990339913399233993339943399533996339973399833999340003400134002340033400434005340063400734008340093401034011340123401334014340153401634017340183401934020340213402234023340243402534026340273402834029340303403134032340333403434035340363403734038340393404034041340423404334044340453404634047340483404934050340513405234053340543405534056340573405834059340603406134062340633406434065340663406734068340693407034071340723407334074340753407634077340783407934080340813408234083340843408534086340873408834089340903409134092340933409434095340963409734098340993410034101341023410334104341053410634107341083410934110341113411234113341143411534116341173411834119341203412134122341233412434125341263412734128341293413034131341323413334134341353413634137341383413934140341413414234143341443414534146341473414834149341503415134152341533415434155341563415734158341593416034161341623416334164341653416634167341683416934170341713417234173341743417534176341773417834179341803418134182341833418434185341863418734188341893419034191341923419334194341953419634197341983419934200342013420234203342043420534206342073420834209342103421134212342133421434215342163421734218342193422034221342223422334224342253422634227342283422934230342313423234233342343423534236342373423834239342403424134242342433424434245342463424734248342493425034251342523425334254342553425634257342583425934260342613426234263342643426534266342673426834269342703427134272342733427434275342763427734278342793428034281342823428334284342853428634287342883428934290342913429234293342943429534296342973429834299343003430134302343033430434305343063430734308343093431034311343123431334314343153431634317343183431934320343213432234323343243432534326343273432834329343303433134332343333433434335343363433734338343393434034341343423434334344343453434634347343483434934350343513435234353343543435534356343573435834359343603436134362343633436434365343663436734368343693437034371343723437334374343753437634377343783437934380343813438234383343843438534386343873438834389343903439134392343933439434395343963439734398343993440034401344023440334404344053440634407344083440934410344113441234413344143441534416344173441834419344203442134422344233442434425344263442734428344293443034431344323443334434344353443634437344383443934440344413444234443344443444534446344473444834449344503445134452344533445434455344563445734458344593446034461344623446334464344653446634467344683446934470344713447234473344743447534476344773447834479344803448134482344833448434485344863448734488344893449034491344923449334494344953449634497344983449934500345013450234503345043450534506345073450834509345103451134512345133451434515345163451734518345193452034521345223452334524345253452634527345283452934530345313453234533345343453534536345373453834539345403454134542345433454434545345463454734548345493455034551345523455334554345553455634557345583455934560345613456234563345643456534566345673456834569345703457134572345733457434575345763457734578345793458034581345823458334584345853458634587345883458934590345913459234593345943459534596345973459834599346003460134602346033460434605346063460734608346093461034611346123461334614346153461634617346183461934620346213462234623346243462534626346273462834629346303463134632346333463434635346363463734638346393464034641346423464334644346453464634647346483464934650346513465234653346543465534656346573465834659346603466134662346633466434665346663466734668346693467034671346723467334674346753467634677346783467934680346813468234683346843468534686346873468834689346903469134692346933469434695346963469734698346993470034701347023470334704347053470634707347083470934710347113471234713347143471534716347173471834719347203472134722347233472434725347263472734728347293473034731347323473334734347353473634737347383473934740347413474234743347443474534746347473474834749347503475134752347533475434755347563475734758347593476034761347623476334764347653476634767347683476934770347713477234773347743477534776347773477834779347803478134782347833478434785347863478734788347893479034791347923479334794347953479634797347983479934800348013480234803348043480534806348073480834809348103481134812348133481434815348163481734818348193482034821348223482334824348253482634827348283482934830348313483234833348343483534836348373483834839348403484134842348433484434845348463484734848348493485034851348523485334854348553485634857348583485934860348613486234863348643486534866348673486834869348703487134872348733487434875348763487734878348793488034881348823488334884348853488634887348883488934890348913489234893348943489534896348973489834899349003490134902349033490434905349063490734908349093491034911349123491334914349153491634917349183491934920349213492234923349243492534926349273492834929349303493134932349333493434935349363493734938349393494034941349423494334944349453494634947349483494934950349513495234953349543495534956349573495834959349603496134962349633496434965349663496734968349693497034971349723497334974349753497634977349783497934980349813498234983349843498534986349873498834989349903499134992349933499434995349963499734998349993500035001350023500335004350053500635007350083500935010350113501235013350143501535016350173501835019350203502135022350233502435025350263502735028350293503035031350323503335034350353503635037350383503935040350413504235043350443504535046350473504835049350503505135052350533505435055350563505735058350593506035061350623506335064350653506635067350683506935070350713507235073350743507535076350773507835079350803508135082350833508435085350863508735088350893509035091350923509335094350953509635097350983509935100351013510235103351043510535106351073510835109351103511135112351133511435115351163511735118351193512035121351223512335124351253512635127351283512935130351313513235133351343513535136351373513835139351403514135142351433514435145351463514735148351493515035151351523515335154351553515635157351583515935160351613516235163351643516535166351673516835169351703517135172351733517435175351763517735178351793518035181351823518335184351853518635187351883518935190351913519235193351943519535196351973519835199352003520135202352033520435205352063520735208352093521035211352123521335214352153521635217352183521935220352213522235223352243522535226352273522835229352303523135232352333523435235352363523735238352393524035241352423524335244352453524635247352483524935250352513525235253352543525535256352573525835259352603526135262352633526435265352663526735268352693527035271352723527335274352753527635277352783527935280352813528235283352843528535286352873528835289352903529135292352933529435295352963529735298352993530035301353023530335304353053530635307353083530935310353113531235313353143531535316353173531835319353203532135322353233532435325353263532735328353293533035331353323533335334353353533635337353383533935340353413534235343353443534535346353473534835349353503535135352353533535435355353563535735358353593536035361353623536335364353653536635367353683536935370353713537235373353743537535376353773537835379353803538135382353833538435385353863538735388353893539035391353923539335394353953539635397353983539935400354013540235403354043540535406354073540835409354103541135412354133541435415354163541735418354193542035421354223542335424354253542635427354283542935430354313543235433354343543535436354373543835439354403544135442354433544435445354463544735448354493545035451354523545335454354553545635457354583545935460354613546235463354643546535466354673546835469354703547135472354733547435475354763547735478354793548035481354823548335484354853548635487354883548935490354913549235493354943549535496354973549835499355003550135502355033550435505355063550735508355093551035511355123551335514355153551635517355183551935520355213552235523355243552535526355273552835529355303553135532355333553435535355363553735538355393554035541355423554335544355453554635547355483554935550355513555235553355543555535556355573555835559355603556135562355633556435565355663556735568355693557035571355723557335574355753557635577355783557935580355813558235583355843558535586355873558835589355903559135592355933559435595355963559735598355993560035601356023560335604356053560635607356083560935610356113561235613356143561535616356173561835619356203562135622356233562435625356263562735628356293563035631356323563335634356353563635637356383563935640356413564235643356443564535646356473564835649356503565135652356533565435655356563565735658356593566035661356623566335664356653566635667356683566935670356713567235673356743567535676356773567835679356803568135682356833568435685356863568735688356893569035691356923569335694356953569635697356983569935700357013570235703357043570535706357073570835709357103571135712357133571435715357163571735718357193572035721357223572335724357253572635727357283572935730357313573235733357343573535736357373573835739357403574135742357433574435745357463574735748357493575035751357523575335754357553575635757357583575935760357613576235763357643576535766357673576835769357703577135772357733577435775357763577735778357793578035781357823578335784357853578635787357883578935790357913579235793357943579535796357973579835799358003580135802358033580435805358063580735808358093581035811358123581335814358153581635817358183581935820358213582235823358243582535826358273582835829358303583135832358333583435835358363583735838358393584035841358423584335844358453584635847358483584935850358513585235853358543585535856358573585835859358603586135862358633586435865358663586735868358693587035871358723587335874358753587635877358783587935880358813588235883358843588535886358873588835889358903589135892358933589435895358963589735898358993590035901359023590335904359053590635907359083590935910359113591235913359143591535916359173591835919359203592135922359233592435925359263592735928359293593035931359323593335934359353593635937359383593935940359413594235943359443594535946359473594835949359503595135952359533595435955359563595735958359593596035961359623596335964359653596635967359683596935970359713597235973359743597535976359773597835979359803598135982359833598435985359863598735988359893599035991359923599335994359953599635997359983599936000360013600236003360043600536006360073600836009360103601136012360133601436015360163601736018360193602036021360223602336024360253602636027360283602936030360313603236033360343603536036360373603836039360403604136042360433604436045360463604736048360493605036051360523605336054360553605636057360583605936060360613606236063360643606536066360673606836069360703607136072360733607436075360763607736078360793608036081360823608336084360853608636087360883608936090360913609236093360943609536096360973609836099361003610136102361033610436105361063610736108361093611036111361123611336114361153611636117361183611936120361213612236123361243612536126361273612836129361303613136132361333613436135361363613736138361393614036141361423614336144361453614636147361483614936150361513615236153361543615536156361573615836159361603616136162361633616436165361663616736168361693617036171361723617336174361753617636177361783617936180361813618236183361843618536186361873618836189361903619136192361933619436195361963619736198361993620036201362023620336204362053620636207362083620936210362113621236213362143621536216362173621836219362203622136222362233622436225362263622736228362293623036231362323623336234362353623636237362383623936240362413624236243362443624536246362473624836249362503625136252362533625436255362563625736258362593626036261362623626336264362653626636267362683626936270362713627236273362743627536276362773627836279362803628136282362833628436285362863628736288362893629036291362923629336294362953629636297362983629936300363013630236303363043630536306363073630836309363103631136312363133631436315363163631736318363193632036321363223632336324363253632636327363283632936330363313633236333363343633536336363373633836339363403634136342363433634436345363463634736348363493635036351363523635336354363553635636357363583635936360363613636236363363643636536366363673636836369363703637136372363733637436375363763637736378363793638036381363823638336384363853638636387363883638936390363913639236393363943639536396363973639836399364003640136402364033640436405364063640736408364093641036411364123641336414364153641636417364183641936420364213642236423364243642536426364273642836429364303643136432364333643436435364363643736438364393644036441364423644336444364453644636447364483644936450364513645236453364543645536456364573645836459364603646136462364633646436465364663646736468364693647036471364723647336474364753647636477364783647936480364813648236483364843648536486364873648836489364903649136492364933649436495364963649736498364993650036501365023650336504365053650636507365083650936510365113651236513365143651536516365173651836519365203652136522365233652436525365263652736528365293653036531365323653336534365353653636537365383653936540365413654236543365443654536546365473654836549365503655136552365533655436555365563655736558365593656036561365623656336564365653656636567365683656936570365713657236573365743657536576365773657836579365803658136582365833658436585365863658736588365893659036591365923659336594365953659636597365983659936600366013660236603366043660536606366073660836609366103661136612366133661436615366163661736618366193662036621366223662336624366253662636627366283662936630366313663236633366343663536636366373663836639366403664136642366433664436645366463664736648366493665036651366523665336654366553665636657366583665936660366613666236663366643666536666366673666836669366703667136672366733667436675366763667736678366793668036681366823668336684366853668636687366883668936690366913669236693366943669536696366973669836699367003670136702367033670436705367063670736708367093671036711367123671336714367153671636717367183671936720367213672236723367243672536726367273672836729367303673136732367333673436735367363673736738367393674036741367423674336744367453674636747367483674936750367513675236753367543675536756367573675836759367603676136762367633676436765367663676736768367693677036771367723677336774367753677636777367783677936780367813678236783367843678536786367873678836789367903679136792367933679436795367963679736798367993680036801368023680336804368053680636807368083680936810368113681236813368143681536816368173681836819368203682136822368233682436825368263682736828368293683036831368323683336834368353683636837368383683936840368413684236843368443684536846368473684836849368503685136852368533685436855368563685736858368593686036861368623686336864368653686636867368683686936870368713687236873368743687536876368773687836879368803688136882368833688436885368863688736888368893689036891368923689336894368953689636897368983689936900369013690236903369043690536906369073690836909369103691136912369133691436915369163691736918369193692036921369223692336924369253692636927369283692936930369313693236933369343693536936369373693836939369403694136942369433694436945369463694736948369493695036951369523695336954369553695636957369583695936960369613696236963369643696536966369673696836969369703697136972369733697436975369763697736978369793698036981369823698336984369853698636987369883698936990369913699236993369943699536996369973699836999370003700137002370033700437005370063700737008370093701037011370123701337014370153701637017370183701937020370213702237023370243702537026370273702837029370303703137032370333703437035370363703737038370393704037041370423704337044370453704637047370483704937050370513705237053370543705537056370573705837059370603706137062370633706437065370663706737068370693707037071370723707337074370753707637077370783707937080370813708237083370843708537086370873708837089370903709137092370933709437095370963709737098370993710037101371023710337104371053710637107371083710937110371113711237113371143711537116371173711837119371203712137122371233712437125371263712737128371293713037131371323713337134371353713637137371383713937140371413714237143371443714537146371473714837149371503715137152371533715437155371563715737158371593716037161371623716337164371653716637167371683716937170371713717237173371743717537176371773717837179371803718137182371833718437185371863718737188371893719037191371923719337194371953719637197371983719937200372013720237203372043720537206372073720837209372103721137212372133721437215372163721737218372193722037221372223722337224372253722637227372283722937230372313723237233372343723537236372373723837239372403724137242372433724437245372463724737248372493725037251372523725337254372553725637257372583725937260372613726237263372643726537266372673726837269372703727137272372733727437275372763727737278372793728037281372823728337284372853728637287372883728937290372913729237293372943729537296372973729837299373003730137302373033730437305373063730737308373093731037311373123731337314373153731637317373183731937320373213732237323373243732537326373273732837329373303733137332373333733437335373363733737338373393734037341373423734337344373453734637347373483734937350373513735237353373543735537356373573735837359373603736137362373633736437365373663736737368373693737037371373723737337374373753737637377373783737937380373813738237383373843738537386373873738837389373903739137392373933739437395373963739737398373993740037401374023740337404374053740637407374083740937410374113741237413374143741537416374173741837419374203742137422374233742437425374263742737428374293743037431374323743337434374353743637437374383743937440374413744237443374443744537446374473744837449374503745137452374533745437455374563745737458374593746037461374623746337464374653746637467374683746937470374713747237473374743747537476374773747837479374803748137482374833748437485374863748737488374893749037491374923749337494374953749637497374983749937500375013750237503375043750537506375073750837509375103751137512375133751437515375163751737518375193752037521375223752337524375253752637527375283752937530375313753237533375343753537536375373753837539375403754137542375433754437545375463754737548375493755037551375523755337554375553755637557375583755937560375613756237563375643756537566375673756837569375703757137572375733757437575375763757737578375793758037581375823758337584375853758637587375883758937590375913759237593375943759537596375973759837599376003760137602376033760437605376063760737608376093761037611376123761337614376153761637617376183761937620376213762237623376243762537626376273762837629376303763137632376333763437635376363763737638376393764037641376423764337644376453764637647376483764937650376513765237653376543765537656376573765837659376603766137662376633766437665376663766737668376693767037671376723767337674376753767637677376783767937680376813768237683376843768537686376873768837689376903769137692376933769437695376963769737698376993770037701377023770337704377053770637707377083770937710377113771237713377143771537716377173771837719377203772137722377233772437725377263772737728377293773037731377323773337734377353773637737377383773937740377413774237743377443774537746377473774837749377503775137752377533775437755377563775737758377593776037761377623776337764377653776637767377683776937770377713777237773377743777537776377773777837779377803778137782377833778437785377863778737788377893779037791377923779337794377953779637797377983779937800378013780237803378043780537806378073780837809378103781137812378133781437815378163781737818378193782037821378223782337824378253782637827378283782937830378313783237833378343783537836378373783837839378403784137842378433784437845378463784737848378493785037851378523785337854378553785637857378583785937860378613786237863378643786537866378673786837869378703787137872378733787437875378763787737878378793788037881378823788337884378853788637887378883788937890378913789237893378943789537896378973789837899379003790137902379033790437905379063790737908379093791037911379123791337914379153791637917379183791937920379213792237923379243792537926379273792837929379303793137932379333793437935379363793737938379393794037941379423794337944379453794637947379483794937950379513795237953379543795537956379573795837959379603796137962379633796437965379663796737968379693797037971379723797337974379753797637977379783797937980379813798237983379843798537986379873798837989379903799137992379933799437995379963799737998379993800038001380023800338004380053800638007380083800938010380113801238013380143801538016380173801838019380203802138022380233802438025380263802738028380293803038031380323803338034380353803638037380383803938040380413804238043380443804538046380473804838049380503805138052380533805438055380563805738058380593806038061380623806338064380653806638067380683806938070380713807238073380743807538076380773807838079380803808138082380833808438085380863808738088380893809038091380923809338094380953809638097380983809938100381013810238103381043810538106381073810838109381103811138112381133811438115381163811738118381193812038121381223812338124381253812638127381283812938130381313813238133381343813538136381373813838139381403814138142381433814438145381463814738148381493815038151381523815338154381553815638157381583815938160381613816238163381643816538166381673816838169381703817138172381733817438175381763817738178381793818038181381823818338184381853818638187381883818938190381913819238193381943819538196381973819838199382003820138202382033820438205382063820738208382093821038211382123821338214382153821638217382183821938220382213822238223382243822538226382273822838229382303823138232382333823438235382363823738238382393824038241382423824338244382453824638247382483824938250382513825238253382543825538256382573825838259382603826138262382633826438265382663826738268382693827038271382723827338274382753827638277382783827938280382813828238283382843828538286382873828838289382903829138292382933829438295382963829738298382993830038301383023830338304383053830638307383083830938310383113831238313383143831538316383173831838319383203832138322383233832438325383263832738328383293833038331383323833338334383353833638337383383833938340383413834238343383443834538346383473834838349383503835138352383533835438355383563835738358383593836038361383623836338364383653836638367383683836938370383713837238373383743837538376383773837838379383803838138382383833838438385383863838738388383893839038391383923839338394383953839638397383983839938400384013840238403384043840538406384073840838409384103841138412384133841438415384163841738418384193842038421384223842338424384253842638427384283842938430384313843238433384343843538436384373843838439384403844138442384433844438445384463844738448384493845038451384523845338454384553845638457384583845938460384613846238463384643846538466384673846838469384703847138472384733847438475384763847738478384793848038481384823848338484384853848638487384883848938490384913849238493384943849538496384973849838499385003850138502385033850438505385063850738508385093851038511385123851338514385153851638517385183851938520385213852238523385243852538526385273852838529385303853138532385333853438535385363853738538385393854038541385423854338544385453854638547385483854938550385513855238553385543855538556385573855838559385603856138562385633856438565385663856738568385693857038571385723857338574385753857638577385783857938580385813858238583385843858538586385873858838589385903859138592385933859438595385963859738598385993860038601386023860338604386053860638607386083860938610386113861238613386143861538616386173861838619386203862138622386233862438625386263862738628386293863038631386323863338634386353863638637386383863938640386413864238643386443864538646386473864838649386503865138652386533865438655386563865738658386593866038661386623866338664386653866638667386683866938670386713867238673386743867538676386773867838679386803868138682386833868438685386863868738688386893869038691386923869338694386953869638697386983869938700387013870238703387043870538706387073870838709387103871138712387133871438715387163871738718387193872038721387223872338724387253872638727387283872938730387313873238733387343873538736387373873838739387403874138742387433874438745387463874738748387493875038751387523875338754387553875638757387583875938760387613876238763387643876538766387673876838769387703877138772387733877438775387763877738778387793878038781387823878338784387853878638787387883878938790387913879238793387943879538796387973879838799388003880138802388033880438805388063880738808388093881038811388123881338814388153881638817388183881938820388213882238823388243882538826388273882838829388303883138832388333883438835388363883738838388393884038841388423884338844388453884638847388483884938850388513885238853388543885538856388573885838859388603886138862388633886438865388663886738868388693887038871388723887338874388753887638877388783887938880388813888238883388843888538886388873888838889388903889138892388933889438895388963889738898388993890038901389023890338904389053890638907389083890938910389113891238913389143891538916389173891838919389203892138922389233892438925389263892738928389293893038931389323893338934389353893638937389383893938940389413894238943389443894538946389473894838949389503895138952389533895438955389563895738958389593896038961389623896338964389653896638967389683896938970389713897238973389743897538976389773897838979389803898138982389833898438985389863898738988389893899038991389923899338994389953899638997389983899939000390013900239003390043900539006390073900839009390103901139012390133901439015390163901739018390193902039021390223902339024390253902639027390283902939030390313903239033390343903539036390373903839039390403904139042390433904439045390463904739048390493905039051390523905339054390553905639057390583905939060390613906239063390643906539066390673906839069390703907139072390733907439075390763907739078390793908039081390823908339084390853908639087390883908939090390913909239093390943909539096390973909839099391003910139102391033910439105391063910739108391093911039111391123911339114391153911639117391183911939120391213912239123391243912539126391273912839129391303913139132391333913439135391363913739138391393914039141391423914339144391453914639147391483914939150391513915239153391543915539156391573915839159391603916139162391633916439165391663916739168391693917039171391723917339174391753917639177391783917939180391813918239183391843918539186391873918839189391903919139192391933919439195391963919739198391993920039201392023920339204392053920639207392083920939210392113921239213392143921539216392173921839219392203922139222392233922439225392263922739228392293923039231392323923339234392353923639237392383923939240392413924239243392443924539246392473924839249392503925139252392533925439255392563925739258392593926039261392623926339264392653926639267392683926939270392713927239273392743927539276392773927839279392803928139282392833928439285392863928739288392893929039291392923929339294392953929639297392983929939300393013930239303393043930539306393073930839309393103931139312393133931439315393163931739318393193932039321393223932339324393253932639327393283932939330393313933239333393343933539336393373933839339393403934139342393433934439345393463934739348393493935039351393523935339354393553935639357393583935939360393613936239363393643936539366393673936839369393703937139372393733937439375393763937739378393793938039381393823938339384393853938639387393883938939390393913939239393393943939539396393973939839399394003940139402394033940439405394063940739408394093941039411394123941339414394153941639417394183941939420394213942239423394243942539426394273942839429394303943139432394333943439435394363943739438394393944039441394423944339444394453944639447394483944939450394513945239453394543945539456394573945839459394603946139462394633946439465394663946739468394693947039471394723947339474394753947639477394783947939480394813948239483394843948539486394873948839489394903949139492394933949439495394963949739498394993950039501395023950339504395053950639507395083950939510395113951239513395143951539516395173951839519395203952139522395233952439525395263952739528395293953039531395323953339534395353953639537395383953939540395413954239543395443954539546395473954839549395503955139552395533955439555395563955739558395593956039561395623956339564395653956639567395683956939570395713957239573395743957539576395773957839579395803958139582395833958439585395863958739588395893959039591395923959339594395953959639597395983959939600396013960239603396043960539606396073960839609396103961139612396133961439615396163961739618396193962039621396223962339624396253962639627396283962939630396313963239633396343963539636396373963839639396403964139642396433964439645396463964739648396493965039651396523965339654396553965639657396583965939660396613966239663396643966539666396673966839669396703967139672396733967439675396763967739678396793968039681396823968339684396853968639687396883968939690396913969239693396943969539696396973969839699397003970139702397033970439705397063970739708397093971039711397123971339714397153971639717397183971939720397213972239723397243972539726397273972839729397303973139732397333973439735397363973739738397393974039741397423974339744397453974639747397483974939750397513975239753397543975539756397573975839759397603976139762397633976439765397663976739768397693977039771397723977339774397753977639777397783977939780397813978239783397843978539786397873978839789397903979139792397933979439795397963979739798397993980039801398023980339804398053980639807398083980939810398113981239813398143981539816398173981839819398203982139822398233982439825398263982739828398293983039831398323983339834398353983639837398383983939840398413984239843398443984539846398473984839849398503985139852398533985439855398563985739858398593986039861398623986339864398653986639867398683986939870398713987239873398743987539876398773987839879398803988139882398833988439885398863988739888398893989039891398923989339894398953989639897398983989939900399013990239903399043990539906399073990839909399103991139912399133991439915399163991739918399193992039921399223992339924399253992639927399283992939930399313993239933399343993539936399373993839939399403994139942399433994439945399463994739948399493995039951399523995339954399553995639957399583995939960399613996239963399643996539966399673996839969399703997139972399733997439975399763997739978399793998039981399823998339984399853998639987399883998939990399913999239993399943999539996399973999839999400004000140002400034000440005400064000740008400094001040011400124001340014400154001640017400184001940020400214002240023400244002540026400274002840029400304003140032400334003440035400364003740038400394004040041400424004340044400454004640047400484004940050400514005240053400544005540056400574005840059400604006140062400634006440065400664006740068400694007040071400724007340074400754007640077400784007940080400814008240083400844008540086400874008840089400904009140092400934009440095400964009740098400994010040101401024010340104401054010640107401084010940110401114011240113401144011540116401174011840119401204012140122401234012440125401264012740128401294013040131401324013340134401354013640137401384013940140401414014240143401444014540146401474014840149401504015140152401534015440155401564015740158401594016040161401624016340164401654016640167401684016940170401714017240173401744017540176401774017840179401804018140182401834018440185401864018740188401894019040191401924019340194401954019640197401984019940200402014020240203402044020540206402074020840209402104021140212402134021440215402164021740218402194022040221402224022340224402254022640227402284022940230402314023240233402344023540236402374023840239402404024140242402434024440245402464024740248402494025040251402524025340254402554025640257402584025940260402614026240263402644026540266402674026840269402704027140272402734027440275402764027740278402794028040281402824028340284402854028640287402884028940290402914029240293402944029540296402974029840299403004030140302403034030440305403064030740308403094031040311403124031340314403154031640317403184031940320403214032240323403244032540326403274032840329403304033140332403334033440335403364033740338403394034040341403424034340344403454034640347403484034940350403514035240353403544035540356403574035840359403604036140362403634036440365403664036740368403694037040371403724037340374403754037640377403784037940380403814038240383403844038540386403874038840389403904039140392403934039440395403964039740398403994040040401404024040340404404054040640407404084040940410404114041240413404144041540416404174041840419404204042140422404234042440425404264042740428404294043040431404324043340434404354043640437404384043940440404414044240443404444044540446404474044840449404504045140452404534045440455404564045740458404594046040461404624046340464404654046640467404684046940470404714047240473404744047540476404774047840479404804048140482404834048440485404864048740488404894049040491404924049340494404954049640497404984049940500405014050240503405044050540506405074050840509405104051140512405134051440515405164051740518405194052040521405224052340524405254052640527405284052940530405314053240533405344053540536405374053840539405404054140542405434054440545405464054740548405494055040551405524055340554405554055640557405584055940560405614056240563405644056540566405674056840569405704057140572405734057440575405764057740578405794058040581405824058340584405854058640587405884058940590405914059240593405944059540596405974059840599406004060140602406034060440605406064060740608406094061040611406124061340614406154061640617406184061940620406214062240623406244062540626406274062840629406304063140632406334063440635406364063740638406394064040641406424064340644406454064640647406484064940650406514065240653406544065540656406574065840659406604066140662406634066440665406664066740668406694067040671406724067340674406754067640677406784067940680406814068240683406844068540686406874068840689406904069140692406934069440695406964069740698406994070040701407024070340704407054070640707407084070940710407114071240713407144071540716407174071840719407204072140722407234072440725407264072740728407294073040731407324073340734407354073640737407384073940740407414074240743407444074540746407474074840749407504075140752407534075440755407564075740758407594076040761407624076340764407654076640767407684076940770407714077240773407744077540776407774077840779407804078140782407834078440785407864078740788407894079040791407924079340794407954079640797407984079940800408014080240803408044080540806408074080840809408104081140812408134081440815408164081740818408194082040821408224082340824408254082640827408284082940830408314083240833408344083540836408374083840839408404084140842408434084440845408464084740848408494085040851408524085340854408554085640857408584085940860408614086240863408644086540866408674086840869408704087140872408734087440875408764087740878408794088040881408824088340884408854088640887408884088940890408914089240893408944089540896408974089840899409004090140902409034090440905409064090740908409094091040911409124091340914409154091640917409184091940920409214092240923409244092540926409274092840929409304093140932409334093440935409364093740938409394094040941409424094340944409454094640947409484094940950409514095240953409544095540956409574095840959409604096140962409634096440965409664096740968409694097040971409724097340974409754097640977409784097940980409814098240983409844098540986409874098840989409904099140992409934099440995409964099740998409994100041001410024100341004410054100641007410084100941010410114101241013410144101541016410174101841019410204102141022410234102441025410264102741028410294103041031410324103341034410354103641037410384103941040410414104241043410444104541046410474104841049410504105141052410534105441055410564105741058410594106041061410624106341064410654106641067410684106941070410714107241073410744107541076410774107841079410804108141082410834108441085410864108741088410894109041091410924109341094410954109641097410984109941100411014110241103411044110541106411074110841109411104111141112411134111441115411164111741118411194112041121411224112341124411254112641127411284112941130411314113241133411344113541136411374113841139411404114141142411434114441145411464114741148411494115041151411524115341154411554115641157411584115941160411614116241163411644116541166411674116841169411704117141172411734117441175411764117741178411794118041181411824118341184411854118641187411884118941190411914119241193411944119541196411974119841199412004120141202412034120441205412064120741208412094121041211412124121341214412154121641217412184121941220412214122241223412244122541226412274122841229412304123141232412334123441235412364123741238412394124041241412424124341244412454124641247412484124941250412514125241253412544125541256412574125841259412604126141262412634126441265412664126741268412694127041271412724127341274412754127641277412784127941280412814128241283412844128541286412874128841289412904129141292412934129441295412964129741298412994130041301413024130341304413054130641307413084130941310413114131241313413144131541316413174131841319413204132141322413234132441325413264132741328413294133041331413324133341334413354133641337413384133941340413414134241343413444134541346413474134841349413504135141352413534135441355413564135741358413594136041361413624136341364413654136641367413684136941370413714137241373413744137541376413774137841379413804138141382413834138441385413864138741388413894139041391413924139341394413954139641397413984139941400414014140241403414044140541406414074140841409414104141141412414134141441415414164141741418414194142041421414224142341424414254142641427414284142941430414314143241433414344143541436414374143841439414404144141442414434144441445414464144741448414494145041451414524145341454414554145641457414584145941460414614146241463414644146541466414674146841469414704147141472414734147441475414764147741478414794148041481414824148341484414854148641487414884148941490414914149241493414944149541496414974149841499415004150141502415034150441505415064150741508415094151041511415124151341514415154151641517415184151941520415214152241523415244152541526415274152841529415304153141532415334153441535415364153741538415394154041541415424154341544415454154641547415484154941550415514155241553415544155541556415574155841559415604156141562415634156441565415664156741568415694157041571415724157341574415754157641577415784157941580415814158241583415844158541586415874158841589415904159141592415934159441595415964159741598415994160041601416024160341604416054160641607416084160941610416114161241613416144161541616416174161841619416204162141622416234162441625416264162741628416294163041631416324163341634416354163641637416384163941640416414164241643416444164541646416474164841649416504165141652416534165441655416564165741658416594166041661416624166341664416654166641667416684166941670416714167241673416744167541676416774167841679416804168141682416834168441685416864168741688416894169041691416924169341694416954169641697416984169941700417014170241703417044170541706417074170841709417104171141712417134171441715417164171741718417194172041721417224172341724417254172641727417284172941730417314173241733417344173541736417374173841739417404174141742417434174441745417464174741748417494175041751417524175341754417554175641757417584175941760417614176241763417644176541766417674176841769417704177141772417734177441775417764177741778417794178041781417824178341784417854178641787417884178941790417914179241793417944179541796417974179841799418004180141802418034180441805418064180741808418094181041811418124181341814418154181641817418184181941820418214182241823418244182541826418274182841829418304183141832418334183441835418364183741838418394184041841418424184341844418454184641847418484184941850418514185241853418544185541856418574185841859418604186141862418634186441865418664186741868418694187041871418724187341874418754187641877418784187941880418814188241883418844188541886418874188841889418904189141892418934189441895418964189741898418994190041901419024190341904419054190641907419084190941910419114191241913419144191541916419174191841919419204192141922419234192441925419264192741928419294193041931419324193341934419354193641937419384193941940419414194241943419444194541946419474194841949419504195141952419534195441955419564195741958419594196041961419624196341964419654196641967419684196941970419714197241973419744197541976419774197841979419804198141982419834198441985419864198741988419894199041991419924199341994419954199641997419984199942000420014200242003420044200542006420074200842009420104201142012420134201442015420164201742018420194202042021420224202342024420254202642027420284202942030420314203242033420344203542036420374203842039420404204142042420434204442045420464204742048420494205042051420524205342054420554205642057420584205942060420614206242063420644206542066420674206842069420704207142072420734207442075420764207742078420794208042081420824208342084420854208642087420884208942090420914209242093420944209542096420974209842099421004210142102421034210442105421064210742108421094211042111421124211342114421154211642117421184211942120421214212242123421244212542126421274212842129421304213142132421334213442135421364213742138421394214042141421424214342144421454214642147421484214942150421514215242153421544215542156421574215842159421604216142162421634216442165421664216742168421694217042171421724217342174421754217642177421784217942180421814218242183421844218542186421874218842189421904219142192421934219442195421964219742198421994220042201422024220342204422054220642207422084220942210422114221242213422144221542216422174221842219422204222142222422234222442225422264222742228422294223042231422324223342234422354223642237422384223942240422414224242243422444224542246422474224842249422504225142252422534225442255422564225742258422594226042261422624226342264422654226642267422684226942270422714227242273422744227542276422774227842279422804228142282422834228442285422864228742288422894229042291422924229342294422954229642297422984229942300423014230242303423044230542306423074230842309423104231142312423134231442315423164231742318423194232042321423224232342324423254232642327423284232942330423314233242333423344233542336423374233842339423404234142342423434234442345423464234742348423494235042351423524235342354423554235642357423584235942360423614236242363423644236542366423674236842369423704237142372423734237442375423764237742378423794238042381423824238342384423854238642387423884238942390423914239242393423944239542396423974239842399424004240142402424034240442405424064240742408424094241042411424124241342414424154241642417424184241942420424214242242423424244242542426424274242842429424304243142432424334243442435424364243742438424394244042441424424244342444424454244642447424484244942450424514245242453424544245542456424574245842459424604246142462424634246442465424664246742468424694247042471424724247342474424754247642477424784247942480424814248242483424844248542486424874248842489424904249142492424934249442495424964249742498424994250042501425024250342504425054250642507425084250942510425114251242513425144251542516425174251842519425204252142522425234252442525425264252742528425294253042531425324253342534425354253642537425384253942540425414254242543425444254542546425474254842549425504255142552425534255442555425564255742558425594256042561425624256342564425654256642567425684256942570425714257242573425744257542576425774257842579425804258142582425834258442585425864258742588425894259042591425924259342594425954259642597425984259942600426014260242603426044260542606426074260842609426104261142612426134261442615426164261742618426194262042621426224262342624426254262642627426284262942630426314263242633426344263542636426374263842639426404264142642426434264442645426464264742648426494265042651426524265342654426554265642657426584265942660426614266242663426644266542666426674266842669426704267142672426734267442675426764267742678426794268042681426824268342684426854268642687426884268942690426914269242693426944269542696426974269842699427004270142702427034270442705427064270742708427094271042711427124271342714427154271642717427184271942720427214272242723427244272542726427274272842729427304273142732427334273442735427364273742738427394274042741427424274342744427454274642747427484274942750427514275242753427544275542756427574275842759427604276142762427634276442765427664276742768427694277042771427724277342774427754277642777427784277942780427814278242783427844278542786427874278842789427904279142792427934279442795427964279742798427994280042801428024280342804428054280642807428084280942810428114281242813428144281542816428174281842819428204282142822428234282442825428264282742828428294283042831428324283342834428354283642837428384283942840428414284242843428444284542846428474284842849428504285142852428534285442855428564285742858428594286042861428624286342864428654286642867428684286942870428714287242873428744287542876428774287842879428804288142882428834288442885428864288742888428894289042891428924289342894428954289642897428984289942900429014290242903429044290542906429074290842909429104291142912429134291442915429164291742918429194292042921429224292342924429254292642927429284292942930429314293242933429344293542936429374293842939429404294142942429434294442945429464294742948429494295042951429524295342954429554295642957429584295942960429614296242963429644296542966429674296842969429704297142972429734297442975429764297742978429794298042981429824298342984429854298642987429884298942990429914299242993429944299542996429974299842999430004300143002430034300443005430064300743008430094301043011430124301343014430154301643017430184301943020430214302243023430244302543026430274302843029430304303143032430334303443035430364303743038430394304043041430424304343044430454304643047430484304943050430514305243053430544305543056430574305843059430604306143062430634306443065430664306743068430694307043071430724307343074430754307643077430784307943080430814308243083430844308543086430874308843089430904309143092430934309443095430964309743098430994310043101431024310343104431054310643107431084310943110431114311243113431144311543116431174311843119431204312143122431234312443125431264312743128431294313043131431324313343134431354313643137431384313943140431414314243143431444314543146431474314843149431504315143152431534315443155431564315743158431594316043161431624316343164431654316643167431684316943170431714317243173431744317543176431774317843179431804318143182431834318443185431864318743188431894319043191431924319343194431954319643197431984319943200432014320243203432044320543206432074320843209432104321143212432134321443215432164321743218432194322043221432224322343224432254322643227432284322943230432314323243233432344323543236432374323843239432404324143242432434324443245432464324743248432494325043251432524325343254432554325643257432584325943260432614326243263432644326543266432674326843269432704327143272432734327443275432764327743278432794328043281432824328343284432854328643287432884328943290432914329243293432944329543296432974329843299433004330143302433034330443305433064330743308433094331043311433124331343314433154331643317433184331943320433214332243323433244332543326433274332843329433304333143332433334333443335433364333743338433394334043341433424334343344433454334643347433484334943350433514335243353433544335543356433574335843359433604336143362433634336443365433664336743368433694337043371433724337343374433754337643377433784337943380433814338243383433844338543386433874338843389433904339143392433934339443395433964339743398433994340043401434024340343404434054340643407434084340943410434114341243413434144341543416434174341843419434204342143422434234342443425434264342743428434294343043431434324343343434434354343643437434384343943440434414344243443434444344543446434474344843449434504345143452434534345443455434564345743458434594346043461434624346343464434654346643467434684346943470434714347243473434744347543476434774347843479434804348143482434834348443485434864348743488434894349043491434924349343494434954349643497434984349943500435014350243503435044350543506435074350843509435104351143512435134351443515435164351743518435194352043521435224352343524435254352643527435284352943530435314353243533435344353543536435374353843539435404354143542435434354443545435464354743548435494355043551435524355343554435554355643557435584355943560435614356243563435644356543566435674356843569435704357143572435734357443575435764357743578435794358043581435824358343584435854358643587435884358943590435914359243593435944359543596435974359843599436004360143602436034360443605436064360743608436094361043611436124361343614436154361643617436184361943620436214362243623436244362543626436274362843629436304363143632436334363443635436364363743638436394364043641436424364343644436454364643647436484364943650436514365243653436544365543656436574365843659436604366143662436634366443665436664366743668436694367043671436724367343674436754367643677436784367943680436814368243683436844368543686436874368843689436904369143692436934369443695436964369743698436994370043701437024370343704437054370643707437084370943710437114371243713437144371543716437174371843719437204372143722437234372443725437264372743728437294373043731437324373343734437354373643737437384373943740437414374243743437444374543746437474374843749437504375143752437534375443755437564375743758437594376043761437624376343764437654376643767437684376943770437714377243773437744377543776437774377843779437804378143782437834378443785437864378743788437894379043791437924379343794437954379643797437984379943800438014380243803438044380543806438074380843809438104381143812438134381443815438164381743818438194382043821438224382343824438254382643827438284382943830438314383243833438344383543836438374383843839438404384143842438434384443845438464384743848438494385043851438524385343854438554385643857438584385943860438614386243863438644386543866438674386843869438704387143872438734387443875438764387743878438794388043881438824388343884438854388643887438884388943890438914389243893438944389543896438974389843899439004390143902439034390443905439064390743908439094391043911439124391343914439154391643917439184391943920439214392243923439244392543926439274392843929439304393143932439334393443935439364393743938439394394043941439424394343944439454394643947439484394943950439514395243953439544395543956439574395843959439604396143962439634396443965439664396743968439694397043971439724397343974439754397643977439784397943980439814398243983439844398543986439874398843989439904399143992439934399443995439964399743998439994400044001440024400344004440054400644007440084400944010440114401244013440144401544016440174401844019440204402144022440234402444025440264402744028440294403044031440324403344034440354403644037440384403944040440414404244043440444404544046440474404844049440504405144052440534405444055440564405744058440594406044061440624406344064440654406644067440684406944070440714407244073440744407544076440774407844079440804408144082440834408444085440864408744088440894409044091440924409344094440954409644097440984409944100441014410244103441044410544106441074410844109441104411144112441134411444115441164411744118441194412044121441224412344124441254412644127441284412944130441314413244133441344413544136441374413844139441404414144142441434414444145441464414744148441494415044151441524415344154441554415644157441584415944160441614416244163441644416544166441674416844169441704417144172441734417444175441764417744178441794418044181441824418344184441854418644187441884418944190441914419244193441944419544196441974419844199442004420144202442034420444205442064420744208442094421044211442124421344214442154421644217442184421944220442214422244223442244422544226442274422844229442304423144232442334423444235442364423744238442394424044241442424424344244442454424644247442484424944250442514425244253442544425544256442574425844259442604426144262442634426444265442664426744268442694427044271442724427344274442754427644277442784427944280442814428244283442844428544286442874428844289442904429144292442934429444295442964429744298442994430044301443024430344304443054430644307443084430944310443114431244313443144431544316443174431844319443204432144322443234432444325443264432744328443294433044331443324433344334443354433644337443384433944340443414434244343443444434544346443474434844349443504435144352443534435444355443564435744358443594436044361443624436344364443654436644367443684436944370443714437244373443744437544376443774437844379443804438144382443834438444385443864438744388443894439044391443924439344394443954439644397443984439944400444014440244403444044440544406444074440844409444104441144412444134441444415444164441744418444194442044421444224442344424444254442644427444284442944430444314443244433444344443544436444374443844439444404444144442444434444444445444464444744448444494445044451444524445344454444554445644457444584445944460444614446244463444644446544466444674446844469444704447144472444734447444475444764447744478444794448044481444824448344484444854448644487444884448944490444914449244493444944449544496444974449844499445004450144502445034450444505445064450744508445094451044511445124451344514445154451644517445184451944520445214452244523445244452544526445274452844529445304453144532445334453444535445364453744538445394454044541445424454344544445454454644547445484454944550445514455244553445544455544556445574455844559445604456144562445634456444565445664456744568445694457044571445724457344574445754457644577445784457944580445814458244583445844458544586445874458844589445904459144592445934459444595445964459744598445994460044601446024460344604446054460644607446084460944610446114461244613446144461544616446174461844619446204462144622446234462444625446264462744628446294463044631446324463344634446354463644637446384463944640446414464244643446444464544646446474464844649446504465144652446534465444655446564465744658446594466044661446624466344664446654466644667446684466944670446714467244673446744467544676446774467844679446804468144682446834468444685446864468744688446894469044691446924469344694446954469644697446984469944700447014470244703447044470544706447074470844709447104471144712447134471444715447164471744718447194472044721447224472344724447254472644727447284472944730447314473244733447344473544736447374473844739447404474144742447434474444745447464474744748447494475044751447524475344754447554475644757447584475944760447614476244763447644476544766447674476844769447704477144772447734477444775447764477744778447794478044781447824478344784447854478644787447884478944790447914479244793447944479544796447974479844799448004480144802448034480444805448064480744808448094481044811448124481344814448154481644817448184481944820448214482244823448244482544826448274482844829448304483144832448334483444835448364483744838448394484044841448424484344844448454484644847448484484944850448514485244853448544485544856448574485844859448604486144862448634486444865448664486744868448694487044871448724487344874448754487644877448784487944880448814488244883448844488544886448874488844889448904489144892448934489444895448964489744898448994490044901449024490344904449054490644907449084490944910449114491244913449144491544916449174491844919449204492144922449234492444925449264492744928449294493044931449324493344934449354493644937449384493944940449414494244943449444494544946449474494844949449504495144952449534495444955449564495744958449594496044961449624496344964449654496644967449684496944970449714497244973449744497544976449774497844979449804498144982449834498444985449864498744988449894499044991449924499344994449954499644997449984499945000450014500245003450044500545006450074500845009450104501145012450134501445015450164501745018450194502045021450224502345024450254502645027450284502945030450314503245033450344503545036450374503845039450404504145042450434504445045450464504745048450494505045051450524505345054450554505645057450584505945060450614506245063450644506545066450674506845069450704507145072450734507445075450764507745078450794508045081450824508345084450854508645087450884508945090450914509245093450944509545096450974509845099451004510145102451034510445105451064510745108451094511045111451124511345114451154511645117451184511945120451214512245123451244512545126451274512845129451304513145132451334513445135451364513745138451394514045141451424514345144451454514645147451484514945150451514515245153451544515545156451574515845159451604516145162451634516445165451664516745168451694517045171451724517345174451754517645177451784517945180451814518245183451844518545186451874518845189451904519145192451934519445195451964519745198451994520045201452024520345204452054520645207452084520945210452114521245213452144521545216452174521845219452204522145222452234522445225452264522745228452294523045231452324523345234452354523645237452384523945240452414524245243452444524545246452474524845249452504525145252452534525445255452564525745258452594526045261452624526345264452654526645267452684526945270452714527245273452744527545276452774527845279452804528145282452834528445285452864528745288452894529045291452924529345294452954529645297452984529945300453014530245303453044530545306453074530845309453104531145312453134531445315453164531745318453194532045321453224532345324453254532645327453284532945330453314533245333453344533545336453374533845339453404534145342453434534445345453464534745348453494535045351453524535345354453554535645357453584535945360453614536245363453644536545366453674536845369453704537145372453734537445375453764537745378453794538045381453824538345384453854538645387453884538945390453914539245393453944539545396453974539845399454004540145402454034540445405454064540745408454094541045411454124541345414454154541645417454184541945420454214542245423454244542545426454274542845429454304543145432454334543445435454364543745438454394544045441454424544345444454454544645447454484544945450454514545245453454544545545456454574545845459454604546145462454634546445465454664546745468454694547045471454724547345474454754547645477454784547945480454814548245483454844548545486454874548845489454904549145492454934549445495454964549745498454994550045501455024550345504455054550645507455084550945510455114551245513455144551545516455174551845519455204552145522455234552445525455264552745528455294553045531455324553345534455354553645537455384553945540455414554245543455444554545546455474554845549455504555145552455534555445555455564555745558455594556045561455624556345564455654556645567455684556945570455714557245573455744557545576455774557845579455804558145582455834558445585455864558745588455894559045591455924559345594455954559645597455984559945600456014560245603456044560545606456074560845609456104561145612456134561445615456164561745618456194562045621456224562345624456254562645627456284562945630456314563245633456344563545636456374563845639456404564145642456434564445645456464564745648456494565045651456524565345654456554565645657456584565945660456614566245663456644566545666456674566845669456704567145672456734567445675456764567745678456794568045681456824568345684456854568645687456884568945690456914569245693456944569545696456974569845699457004570145702457034570445705457064570745708457094571045711457124571345714457154571645717457184571945720457214572245723457244572545726457274572845729457304573145732457334573445735457364573745738457394574045741457424574345744457454574645747457484574945750457514575245753457544575545756457574575845759457604576145762457634576445765457664576745768457694577045771457724577345774457754577645777457784577945780457814578245783457844578545786457874578845789457904579145792457934579445795457964579745798457994580045801458024580345804458054580645807458084580945810458114581245813458144581545816458174581845819458204582145822458234582445825458264582745828458294583045831458324583345834458354583645837458384583945840458414584245843458444584545846458474584845849458504585145852458534585445855458564585745858458594586045861458624586345864458654586645867458684586945870458714587245873458744587545876458774587845879458804588145882458834588445885458864588745888458894589045891458924589345894458954589645897458984589945900459014590245903459044590545906459074590845909459104591145912459134591445915459164591745918459194592045921459224592345924459254592645927459284592945930459314593245933459344593545936459374593845939459404594145942459434594445945459464594745948459494595045951459524595345954459554595645957459584595945960459614596245963459644596545966459674596845969459704597145972459734597445975459764597745978459794598045981459824598345984459854598645987459884598945990459914599245993459944599545996459974599845999460004600146002460034600446005460064600746008460094601046011460124601346014460154601646017460184601946020460214602246023460244602546026460274602846029460304603146032460334603446035460364603746038460394604046041460424604346044460454604646047460484604946050460514605246053460544605546056460574605846059460604606146062460634606446065460664606746068460694607046071460724607346074460754607646077460784607946080460814608246083460844608546086460874608846089460904609146092460934609446095460964609746098460994610046101461024610346104461054610646107461084610946110461114611246113461144611546116461174611846119461204612146122461234612446125461264612746128461294613046131461324613346134461354613646137461384613946140461414614246143461444614546146461474614846149461504615146152461534615446155461564615746158461594616046161461624616346164461654616646167461684616946170461714617246173461744617546176461774617846179461804618146182461834618446185461864618746188461894619046191461924619346194461954619646197461984619946200462014620246203462044620546206462074620846209462104621146212462134621446215462164621746218462194622046221462224622346224462254622646227462284622946230462314623246233462344623546236462374623846239462404624146242462434624446245462464624746248462494625046251462524625346254462554625646257462584625946260462614626246263462644626546266462674626846269462704627146272462734627446275462764627746278462794628046281462824628346284462854628646287462884628946290462914629246293462944629546296462974629846299463004630146302463034630446305463064630746308463094631046311463124631346314463154631646317463184631946320463214632246323463244632546326463274632846329463304633146332463334633446335463364633746338463394634046341463424634346344463454634646347463484634946350463514635246353463544635546356463574635846359463604636146362463634636446365463664636746368463694637046371463724637346374463754637646377463784637946380463814638246383463844638546386463874638846389463904639146392463934639446395463964639746398463994640046401464024640346404464054640646407464084640946410464114641246413464144641546416464174641846419464204642146422464234642446425464264642746428464294643046431464324643346434464354643646437464384643946440464414644246443464444644546446464474644846449464504645146452464534645446455464564645746458464594646046461464624646346464464654646646467464684646946470464714647246473464744647546476464774647846479464804648146482464834648446485464864648746488464894649046491464924649346494464954649646497464984649946500465014650246503465044650546506465074650846509465104651146512465134651446515465164651746518465194652046521465224652346524465254652646527465284652946530465314653246533465344653546536465374653846539465404654146542465434654446545465464654746548465494655046551465524655346554465554655646557465584655946560465614656246563465644656546566465674656846569465704657146572465734657446575465764657746578465794658046581465824658346584465854658646587465884658946590465914659246593465944659546596465974659846599466004660146602466034660446605466064660746608466094661046611466124661346614466154661646617466184661946620466214662246623466244662546626466274662846629466304663146632466334663446635466364663746638466394664046641466424664346644466454664646647466484664946650466514665246653466544665546656466574665846659466604666146662466634666446665466664666746668466694667046671466724667346674466754667646677466784667946680466814668246683466844668546686466874668846689466904669146692466934669446695466964669746698466994670046701467024670346704467054670646707467084670946710467114671246713467144671546716467174671846719467204672146722467234672446725467264672746728467294673046731467324673346734467354673646737467384673946740467414674246743467444674546746467474674846749467504675146752467534675446755467564675746758467594676046761467624676346764467654676646767467684676946770467714677246773467744677546776467774677846779467804678146782467834678446785467864678746788467894679046791467924679346794467954679646797467984679946800468014680246803468044680546806468074680846809468104681146812468134681446815468164681746818468194682046821468224682346824468254682646827468284682946830468314683246833468344683546836468374683846839468404684146842468434684446845468464684746848468494685046851468524685346854468554685646857468584685946860468614686246863468644686546866468674686846869468704687146872468734687446875468764687746878468794688046881468824688346884468854688646887468884688946890468914689246893468944689546896468974689846899469004690146902469034690446905469064690746908469094691046911469124691346914469154691646917469184691946920469214692246923469244692546926469274692846929469304693146932469334693446935469364693746938469394694046941469424694346944469454694646947469484694946950469514695246953469544695546956469574695846959469604696146962469634696446965469664696746968469694697046971469724697346974469754697646977469784697946980469814698246983469844698546986469874698846989469904699146992469934699446995469964699746998469994700047001470024700347004470054700647007470084700947010470114701247013470144701547016470174701847019470204702147022470234702447025470264702747028470294703047031470324703347034470354703647037470384703947040470414704247043470444704547046470474704847049470504705147052470534705447055470564705747058470594706047061470624706347064470654706647067470684706947070470714707247073470744707547076470774707847079470804708147082470834708447085470864708747088470894709047091470924709347094470954709647097470984709947100471014710247103471044710547106471074710847109471104711147112471134711447115471164711747118471194712047121471224712347124471254712647127471284712947130471314713247133471344713547136471374713847139471404714147142471434714447145471464714747148471494715047151471524715347154471554715647157471584715947160471614716247163471644716547166471674716847169471704717147172471734717447175471764717747178471794718047181471824718347184471854718647187471884718947190471914719247193471944719547196471974719847199472004720147202472034720447205472064720747208472094721047211472124721347214472154721647217472184721947220472214722247223472244722547226472274722847229472304723147232472334723447235472364723747238472394724047241472424724347244472454724647247472484724947250472514725247253472544725547256472574725847259472604726147262472634726447265472664726747268472694727047271472724727347274472754727647277472784727947280472814728247283472844728547286472874728847289472904729147292472934729447295472964729747298472994730047301473024730347304473054730647307473084730947310473114731247313473144731547316473174731847319473204732147322473234732447325473264732747328473294733047331473324733347334473354733647337473384733947340473414734247343473444734547346473474734847349473504735147352473534735447355473564735747358473594736047361473624736347364473654736647367473684736947370473714737247373473744737547376473774737847379473804738147382473834738447385473864738747388473894739047391473924739347394473954739647397473984739947400474014740247403474044740547406474074740847409474104741147412474134741447415474164741747418474194742047421474224742347424474254742647427474284742947430474314743247433474344743547436474374743847439474404744147442474434744447445474464744747448474494745047451474524745347454474554745647457474584745947460474614746247463474644746547466474674746847469474704747147472474734747447475474764747747478474794748047481474824748347484474854748647487474884748947490474914749247493474944749547496474974749847499475004750147502475034750447505475064750747508475094751047511475124751347514475154751647517475184751947520475214752247523475244752547526475274752847529475304753147532475334753447535475364753747538475394754047541475424754347544475454754647547475484754947550475514755247553475544755547556475574755847559475604756147562475634756447565475664756747568475694757047571475724757347574475754757647577475784757947580475814758247583475844758547586475874758847589475904759147592475934759447595475964759747598475994760047601476024760347604476054760647607476084760947610476114761247613476144761547616476174761847619476204762147622476234762447625476264762747628476294763047631476324763347634476354763647637476384763947640476414764247643476444764547646476474764847649476504765147652476534765447655476564765747658476594766047661476624766347664476654766647667476684766947670476714767247673476744767547676476774767847679476804768147682476834768447685476864768747688476894769047691476924769347694476954769647697476984769947700477014770247703477044770547706477074770847709477104771147712477134771447715477164771747718477194772047721477224772347724477254772647727477284772947730477314773247733477344773547736477374773847739477404774147742477434774447745477464774747748477494775047751477524775347754477554775647757477584775947760477614776247763477644776547766477674776847769477704777147772477734777447775477764777747778477794778047781477824778347784477854778647787477884778947790477914779247793477944779547796477974779847799478004780147802478034780447805478064780747808478094781047811478124781347814478154781647817478184781947820478214782247823478244782547826478274782847829478304783147832478334783447835478364783747838478394784047841478424784347844478454784647847478484784947850478514785247853478544785547856478574785847859478604786147862478634786447865478664786747868478694787047871478724787347874478754787647877478784787947880478814788247883478844788547886478874788847889478904789147892478934789447895478964789747898478994790047901479024790347904479054790647907479084790947910479114791247913479144791547916479174791847919479204792147922479234792447925479264792747928479294793047931479324793347934479354793647937479384793947940479414794247943479444794547946479474794847949479504795147952479534795447955479564795747958479594796047961479624796347964479654796647967479684796947970479714797247973479744797547976479774797847979479804798147982479834798447985479864798747988479894799047991479924799347994479954799647997479984799948000480014800248003480044800548006480074800848009480104801148012480134801448015480164801748018480194802048021480224802348024480254802648027480284802948030480314803248033480344803548036480374803848039480404804148042480434804448045480464804748048480494805048051480524805348054480554805648057480584805948060480614806248063480644806548066480674806848069480704807148072480734807448075480764807748078480794808048081480824808348084480854808648087480884808948090480914809248093480944809548096480974809848099481004810148102481034810448105481064810748108481094811048111481124811348114481154811648117481184811948120481214812248123481244812548126481274812848129481304813148132481334813448135481364813748138481394814048141481424814348144481454814648147481484814948150481514815248153481544815548156481574815848159481604816148162481634816448165481664816748168481694817048171481724817348174481754817648177481784817948180481814818248183481844818548186481874818848189481904819148192481934819448195481964819748198481994820048201482024820348204482054820648207482084820948210482114821248213482144821548216482174821848219482204822148222482234822448225482264822748228482294823048231482324823348234482354823648237482384823948240482414824248243482444824548246482474824848249482504825148252482534825448255482564825748258482594826048261482624826348264482654826648267482684826948270482714827248273482744827548276482774827848279482804828148282482834828448285482864828748288482894829048291482924829348294482954829648297482984829948300483014830248303483044830548306483074830848309483104831148312483134831448315483164831748318483194832048321483224832348324483254832648327483284832948330483314833248333483344833548336483374833848339483404834148342483434834448345483464834748348483494835048351483524835348354483554835648357483584835948360483614836248363483644836548366483674836848369483704837148372483734837448375483764837748378483794838048381483824838348384483854838648387483884838948390483914839248393483944839548396483974839848399484004840148402484034840448405484064840748408484094841048411484124841348414484154841648417484184841948420484214842248423484244842548426484274842848429484304843148432484334843448435484364843748438484394844048441484424844348444484454844648447484484844948450484514845248453484544845548456484574845848459484604846148462484634846448465484664846748468484694847048471484724847348474484754847648477484784847948480484814848248483484844848548486484874848848489484904849148492484934849448495484964849748498484994850048501485024850348504485054850648507485084850948510485114851248513485144851548516485174851848519485204852148522485234852448525485264852748528485294853048531485324853348534485354853648537485384853948540485414854248543485444854548546485474854848549485504855148552485534855448555485564855748558485594856048561485624856348564485654856648567485684856948570485714857248573485744857548576485774857848579485804858148582485834858448585485864858748588485894859048591485924859348594485954859648597485984859948600486014860248603486044860548606486074860848609486104861148612486134861448615486164861748618486194862048621486224862348624486254862648627486284862948630486314863248633486344863548636486374863848639486404864148642486434864448645486464864748648486494865048651486524865348654486554865648657486584865948660486614866248663486644866548666486674866848669486704867148672486734867448675486764867748678486794868048681486824868348684486854868648687486884868948690486914869248693486944869548696486974869848699487004870148702487034870448705487064870748708487094871048711487124871348714487154871648717487184871948720487214872248723487244872548726487274872848729487304873148732487334873448735487364873748738487394874048741487424874348744487454874648747487484874948750487514875248753487544875548756487574875848759487604876148762487634876448765487664876748768487694877048771487724877348774487754877648777487784877948780487814878248783487844878548786487874878848789487904879148792487934879448795487964879748798487994880048801488024880348804488054880648807488084880948810488114881248813488144881548816488174881848819488204882148822488234882448825488264882748828488294883048831488324883348834488354883648837488384883948840488414884248843488444884548846488474884848849488504885148852488534885448855488564885748858488594886048861488624886348864488654886648867488684886948870488714887248873488744887548876488774887848879488804888148882488834888448885488864888748888488894889048891488924889348894488954889648897488984889948900489014890248903489044890548906489074890848909489104891148912489134891448915489164891748918489194892048921489224892348924489254892648927489284892948930489314893248933489344893548936489374893848939489404894148942489434894448945489464894748948489494895048951489524895348954489554895648957489584895948960489614896248963489644896548966489674896848969489704897148972489734897448975489764897748978489794898048981489824898348984489854898648987489884898948990489914899248993489944899548996489974899848999490004900149002490034900449005490064900749008490094901049011490124901349014490154901649017490184901949020490214902249023490244902549026490274902849029490304903149032490334903449035490364903749038490394904049041490424904349044490454904649047490484904949050490514905249053490544905549056490574905849059490604906149062490634906449065490664906749068490694907049071490724907349074490754907649077490784907949080490814908249083490844908549086490874908849089490904909149092490934909449095490964909749098490994910049101491024910349104491054910649107491084910949110491114911249113491144911549116491174911849119491204912149122491234912449125491264912749128491294913049131491324913349134491354913649137491384913949140491414914249143491444914549146491474914849149491504915149152491534915449155491564915749158491594916049161491624916349164491654916649167491684916949170491714917249173491744917549176491774917849179491804918149182491834918449185491864918749188491894919049191491924919349194491954919649197491984919949200492014920249203492044920549206492074920849209492104921149212492134921449215492164921749218492194922049221492224922349224492254922649227492284922949230492314923249233492344923549236492374923849239492404924149242492434924449245492464924749248492494925049251492524925349254492554925649257492584925949260492614926249263492644926549266492674926849269492704927149272492734927449275492764927749278492794928049281492824928349284492854928649287492884928949290492914929249293492944929549296492974929849299493004930149302493034930449305493064930749308493094931049311493124931349314493154931649317493184931949320493214932249323493244932549326493274932849329493304933149332493334933449335493364933749338493394934049341493424934349344493454934649347493484934949350493514935249353493544935549356493574935849359493604936149362493634936449365493664936749368493694937049371493724937349374493754937649377493784937949380493814938249383493844938549386493874938849389493904939149392493934939449395493964939749398493994940049401494024940349404494054940649407494084940949410494114941249413494144941549416494174941849419494204942149422494234942449425494264942749428494294943049431494324943349434494354943649437494384943949440494414944249443494444944549446494474944849449494504945149452494534945449455494564945749458494594946049461494624946349464494654946649467494684946949470494714947249473494744947549476494774947849479494804948149482494834948449485494864948749488494894949049491494924949349494494954949649497494984949949500495014950249503495044950549506495074950849509495104951149512495134951449515495164951749518495194952049521495224952349524495254952649527495284952949530495314953249533495344953549536495374953849539495404954149542495434954449545495464954749548495494955049551495524955349554495554955649557495584955949560495614956249563495644956549566495674956849569495704957149572495734957449575495764957749578495794958049581495824958349584495854958649587495884958949590495914959249593495944959549596495974959849599496004960149602496034960449605496064960749608496094961049611496124961349614496154961649617496184961949620496214962249623496244962549626496274962849629496304963149632496334963449635496364963749638496394964049641496424964349644496454964649647496484964949650496514965249653496544965549656496574965849659496604966149662496634966449665496664966749668496694967049671496724967349674496754967649677496784967949680496814968249683496844968549686496874968849689496904969149692496934969449695496964969749698496994970049701497024970349704497054970649707497084970949710497114971249713497144971549716497174971849719497204972149722497234972449725497264972749728497294973049731497324973349734497354973649737497384973949740497414974249743497444974549746497474974849749497504975149752497534975449755497564975749758497594976049761497624976349764497654976649767497684976949770497714977249773497744977549776497774977849779497804978149782497834978449785497864978749788497894979049791497924979349794497954979649797497984979949800498014980249803498044980549806498074980849809498104981149812498134981449815498164981749818498194982049821498224982349824498254982649827498284982949830498314983249833498344983549836498374983849839498404984149842498434984449845498464984749848498494985049851498524985349854498554985649857498584985949860498614986249863498644986549866498674986849869498704987149872498734987449875498764987749878498794988049881498824988349884498854988649887498884988949890498914989249893498944989549896498974989849899499004990149902499034990449905499064990749908499094991049911499124991349914499154991649917499184991949920499214992249923499244992549926499274992849929499304993149932499334993449935499364993749938499394994049941499424994349944499454994649947499484994949950499514995249953499544995549956499574995849959499604996149962499634996449965499664996749968499694997049971499724997349974499754997649977499784997949980499814998249983499844998549986499874998849989499904999149992499934999449995499964999749998499995000050001500025000350004500055000650007500085000950010500115001250013500145001550016500175001850019500205002150022500235002450025500265002750028500295003050031500325003350034500355003650037500385003950040500415004250043500445004550046500475004850049500505005150052500535005450055500565005750058500595006050061500625006350064500655006650067500685006950070500715007250073500745007550076500775007850079500805008150082500835008450085500865008750088500895009050091500925009350094500955009650097500985009950100501015010250103501045010550106501075010850109501105011150112501135011450115501165011750118501195012050121501225012350124501255012650127501285012950130501315013250133501345013550136501375013850139501405014150142501435014450145501465014750148501495015050151501525015350154501555015650157501585015950160501615016250163501645016550166501675016850169501705017150172501735017450175501765017750178501795018050181501825018350184501855018650187501885018950190501915019250193501945019550196501975019850199502005020150202502035020450205502065020750208502095021050211502125021350214502155021650217502185021950220502215022250223502245022550226502275022850229502305023150232502335023450235502365023750238502395024050241502425024350244502455024650247502485024950250502515025250253502545025550256502575025850259502605026150262502635026450265502665026750268502695027050271502725027350274502755027650277502785027950280502815028250283502845028550286502875028850289502905029150292502935029450295502965029750298502995030050301503025030350304503055030650307503085030950310503115031250313503145031550316503175031850319503205032150322503235032450325503265032750328503295033050331503325033350334503355033650337503385033950340503415034250343503445034550346503475034850349503505035150352503535035450355503565035750358503595036050361503625036350364503655036650367503685036950370503715037250373503745037550376503775037850379503805038150382503835038450385503865038750388503895039050391503925039350394503955039650397503985039950400504015040250403504045040550406504075040850409504105041150412504135041450415504165041750418504195042050421504225042350424504255042650427504285042950430504315043250433504345043550436504375043850439504405044150442504435044450445504465044750448504495045050451504525045350454504555045650457504585045950460504615046250463504645046550466504675046850469504705047150472504735047450475504765047750478504795048050481504825048350484504855048650487504885048950490504915049250493504945049550496504975049850499505005050150502505035050450505505065050750508505095051050511505125051350514505155051650517505185051950520505215052250523505245052550526505275052850529505305053150532505335053450535505365053750538505395054050541505425054350544505455054650547505485054950550505515055250553505545055550556505575055850559505605056150562505635056450565505665056750568505695057050571505725057350574505755057650577505785057950580505815058250583505845058550586505875058850589505905059150592505935059450595505965059750598505995060050601506025060350604506055060650607506085060950610506115061250613506145061550616506175061850619506205062150622506235062450625506265062750628506295063050631506325063350634506355063650637506385063950640506415064250643506445064550646506475064850649506505065150652506535065450655506565065750658506595066050661506625066350664506655066650667506685066950670506715067250673506745067550676506775067850679506805068150682506835068450685506865068750688506895069050691506925069350694506955069650697506985069950700507015070250703507045070550706507075070850709507105071150712507135071450715507165071750718507195072050721507225072350724507255072650727507285072950730507315073250733507345073550736507375073850739507405074150742507435074450745507465074750748507495075050751507525075350754507555075650757507585075950760507615076250763507645076550766507675076850769507705077150772507735077450775507765077750778507795078050781507825078350784507855078650787507885078950790507915079250793507945079550796507975079850799508005080150802508035080450805508065080750808508095081050811508125081350814508155081650817508185081950820508215082250823508245082550826508275082850829508305083150832508335083450835508365083750838508395084050841508425084350844508455084650847508485084950850508515085250853508545085550856508575085850859508605086150862508635086450865508665086750868508695087050871508725087350874508755087650877508785087950880508815088250883508845088550886508875088850889508905089150892508935089450895508965089750898508995090050901509025090350904509055090650907509085090950910509115091250913509145091550916509175091850919509205092150922509235092450925509265092750928509295093050931509325093350934509355093650937509385093950940509415094250943509445094550946509475094850949509505095150952509535095450955509565095750958509595096050961509625096350964509655096650967509685096950970509715097250973509745097550976509775097850979509805098150982509835098450985509865098750988509895099050991509925099350994509955099650997509985099951000510015100251003510045100551006510075100851009510105101151012510135101451015510165101751018510195102051021510225102351024510255102651027510285102951030510315103251033510345103551036510375103851039510405104151042510435104451045510465104751048510495105051051510525105351054510555105651057510585105951060510615106251063510645106551066510675106851069510705107151072510735107451075510765107751078510795108051081510825108351084510855108651087510885108951090510915109251093510945109551096510975109851099511005110151102511035110451105511065110751108511095111051111511125111351114511155111651117511185111951120511215112251123511245112551126511275112851129511305113151132511335113451135511365113751138511395114051141511425114351144511455114651147511485114951150511515115251153511545115551156511575115851159511605116151162511635116451165511665116751168511695117051171511725117351174511755117651177511785117951180511815118251183511845118551186511875118851189511905119151192511935119451195511965119751198511995120051201512025120351204512055120651207512085120951210512115121251213512145121551216512175121851219512205122151222512235122451225512265122751228512295123051231512325123351234512355123651237512385123951240512415124251243512445124551246512475124851249512505125151252512535125451255512565125751258512595126051261512625126351264512655126651267512685126951270512715127251273512745127551276512775127851279512805128151282512835128451285512865128751288512895129051291512925129351294512955129651297512985129951300513015130251303513045130551306513075130851309513105131151312513135131451315513165131751318513195132051321513225132351324513255132651327513285132951330513315133251333513345133551336513375133851339513405134151342513435134451345513465134751348513495135051351513525135351354513555135651357513585135951360513615136251363513645136551366513675136851369513705137151372513735137451375513765137751378513795138051381513825138351384513855138651387513885138951390513915139251393513945139551396513975139851399514005140151402514035140451405514065140751408514095141051411514125141351414514155141651417514185141951420514215142251423514245142551426514275142851429514305143151432514335143451435514365143751438514395144051441514425144351444514455144651447514485144951450514515145251453514545145551456514575145851459514605146151462514635146451465514665146751468514695147051471514725147351474514755147651477514785147951480514815148251483514845148551486514875148851489514905149151492514935149451495514965149751498514995150051501515025150351504515055150651507515085150951510515115151251513515145151551516515175151851519515205152151522515235152451525515265152751528515295153051531515325153351534515355153651537515385153951540515415154251543515445154551546515475154851549515505155151552515535155451555515565155751558515595156051561515625156351564515655156651567515685156951570515715157251573515745157551576515775157851579515805158151582515835158451585515865158751588515895159051591515925159351594515955159651597515985159951600516015160251603516045160551606516075160851609516105161151612516135161451615516165161751618516195162051621516225162351624516255162651627516285162951630516315163251633516345163551636516375163851639516405164151642516435164451645516465164751648516495165051651516525165351654516555165651657516585165951660516615166251663516645166551666516675166851669516705167151672516735167451675516765167751678516795168051681516825168351684516855168651687516885168951690516915169251693516945169551696516975169851699517005170151702517035170451705517065170751708517095171051711517125171351714517155171651717517185171951720517215172251723517245172551726517275172851729517305173151732517335173451735517365173751738517395174051741517425174351744517455174651747517485174951750517515175251753517545175551756517575175851759517605176151762517635176451765517665176751768517695177051771517725177351774517755177651777517785177951780517815178251783517845178551786517875178851789517905179151792517935179451795517965179751798517995180051801518025180351804518055180651807518085180951810518115181251813518145181551816518175181851819518205182151822518235182451825518265182751828518295183051831518325183351834518355183651837518385183951840518415184251843518445184551846518475184851849518505185151852518535185451855518565185751858518595186051861518625186351864518655186651867518685186951870518715187251873518745187551876518775187851879518805188151882518835188451885518865188751888518895189051891518925189351894518955189651897518985189951900519015190251903519045190551906519075190851909519105191151912519135191451915519165191751918519195192051921519225192351924519255192651927519285192951930519315193251933519345193551936519375193851939519405194151942519435194451945519465194751948519495195051951519525195351954519555195651957519585195951960519615196251963519645196551966519675196851969519705197151972519735197451975519765197751978519795198051981519825198351984519855198651987519885198951990519915199251993519945199551996519975199851999520005200152002520035200452005520065200752008520095201052011520125201352014520155201652017520185201952020520215202252023520245202552026520275202852029520305203152032520335203452035520365203752038520395204052041520425204352044520455204652047520485204952050520515205252053520545205552056520575205852059520605206152062520635206452065520665206752068520695207052071520725207352074520755207652077520785207952080520815208252083520845208552086520875208852089520905209152092520935209452095520965209752098520995210052101521025210352104521055210652107521085210952110521115211252113521145211552116521175211852119521205212152122521235212452125521265212752128521295213052131521325213352134521355213652137521385213952140521415214252143521445214552146521475214852149521505215152152521535215452155521565215752158521595216052161521625216352164521655216652167521685216952170521715217252173521745217552176521775217852179521805218152182521835218452185521865218752188521895219052191521925219352194521955219652197521985219952200522015220252203522045220552206522075220852209522105221152212522135221452215522165221752218522195222052221522225222352224522255222652227522285222952230522315223252233522345223552236522375223852239522405224152242522435224452245522465224752248522495225052251522525225352254522555225652257522585225952260522615226252263522645226552266522675226852269522705227152272522735227452275522765227752278522795228052281522825228352284522855228652287522885228952290522915229252293522945229552296522975229852299523005230152302523035230452305523065230752308523095231052311523125231352314523155231652317523185231952320523215232252323523245232552326523275232852329523305233152332523335233452335523365233752338523395234052341523425234352344523455234652347523485234952350523515235252353523545235552356523575235852359523605236152362523635236452365523665236752368523695237052371523725237352374523755237652377523785237952380523815238252383523845238552386523875238852389523905239152392523935239452395523965239752398523995240052401524025240352404524055240652407524085240952410524115241252413524145241552416524175241852419524205242152422524235242452425524265242752428524295243052431524325243352434524355243652437524385243952440524415244252443524445244552446524475244852449524505245152452524535245452455524565245752458524595246052461524625246352464524655246652467524685246952470524715247252473524745247552476524775247852479524805248152482524835248452485524865248752488524895249052491524925249352494524955249652497524985249952500525015250252503525045250552506525075250852509525105251152512525135251452515525165251752518525195252052521525225252352524525255252652527525285252952530525315253252533525345253552536525375253852539525405254152542525435254452545525465254752548525495255052551525525255352554525555255652557525585255952560525615256252563525645256552566525675256852569525705257152572525735257452575525765257752578525795258052581525825258352584525855258652587525885258952590525915259252593525945259552596525975259852599526005260152602526035260452605526065260752608526095261052611526125261352614526155261652617526185261952620526215262252623526245262552626526275262852629526305263152632526335263452635526365263752638526395264052641526425264352644526455264652647526485264952650526515265252653526545265552656526575265852659526605266152662526635266452665526665266752668526695267052671526725267352674526755267652677526785267952680526815268252683526845268552686526875268852689526905269152692526935269452695526965269752698526995270052701527025270352704527055270652707527085270952710527115271252713527145271552716527175271852719527205272152722527235272452725527265272752728527295273052731527325273352734527355273652737527385273952740527415274252743527445274552746527475274852749527505275152752527535275452755527565275752758527595276052761527625276352764527655276652767527685276952770527715277252773527745277552776527775277852779527805278152782527835278452785527865278752788527895279052791527925279352794527955279652797527985279952800528015280252803528045280552806528075280852809528105281152812528135281452815528165281752818528195282052821528225282352824528255282652827528285282952830528315283252833528345283552836528375283852839528405284152842528435284452845528465284752848528495285052851528525285352854528555285652857528585285952860528615286252863528645286552866528675286852869528705287152872528735287452875528765287752878528795288052881528825288352884528855288652887528885288952890528915289252893528945289552896528975289852899529005290152902529035290452905529065290752908529095291052911529125291352914529155291652917529185291952920529215292252923529245292552926529275292852929529305293152932529335293452935529365293752938529395294052941529425294352944529455294652947529485294952950529515295252953529545295552956529575295852959529605296152962529635296452965529665296752968529695297052971529725297352974529755297652977529785297952980529815298252983529845298552986529875298852989529905299152992529935299452995529965299752998529995300053001530025300353004530055300653007530085300953010530115301253013530145301553016530175301853019530205302153022530235302453025530265302753028530295303053031530325303353034530355303653037530385303953040530415304253043530445304553046530475304853049530505305153052530535305453055530565305753058530595306053061530625306353064530655306653067530685306953070530715307253073530745307553076530775307853079530805308153082530835308453085530865308753088530895309053091530925309353094530955309653097530985309953100531015310253103531045310553106531075310853109531105311153112531135311453115531165311753118531195312053121531225312353124531255312653127531285312953130531315313253133531345313553136531375313853139531405314153142531435314453145531465314753148531495315053151531525315353154531555315653157531585315953160531615316253163531645316553166531675316853169531705317153172531735317453175531765317753178531795318053181531825318353184531855318653187531885318953190531915319253193531945319553196531975319853199532005320153202532035320453205532065320753208532095321053211532125321353214532155321653217532185321953220532215322253223532245322553226532275322853229532305323153232532335323453235532365323753238532395324053241532425324353244532455324653247532485324953250532515325253253532545325553256532575325853259532605326153262532635326453265532665326753268532695327053271532725327353274532755327653277532785327953280532815328253283532845328553286532875328853289532905329153292532935329453295532965329753298532995330053301533025330353304533055330653307533085330953310533115331253313533145331553316533175331853319533205332153322533235332453325533265332753328533295333053331533325333353334533355333653337533385333953340533415334253343533445334553346533475334853349533505335153352533535335453355533565335753358533595336053361533625336353364533655336653367533685336953370533715337253373533745337553376533775337853379533805338153382533835338453385533865338753388533895339053391533925339353394533955339653397533985339953400534015340253403534045340553406534075340853409534105341153412534135341453415534165341753418534195342053421534225342353424534255342653427534285342953430534315343253433534345343553436534375343853439534405344153442534435344453445534465344753448534495345053451534525345353454534555345653457534585345953460534615346253463534645346553466534675346853469534705347153472534735347453475534765347753478534795348053481534825348353484534855348653487534885348953490534915349253493534945349553496534975349853499535005350153502535035350453505535065350753508535095351053511535125351353514535155351653517535185351953520535215352253523535245352553526535275352853529535305353153532535335353453535535365353753538535395354053541535425354353544535455354653547535485354953550535515355253553535545355553556535575355853559535605356153562535635356453565535665356753568535695357053571535725357353574535755357653577535785357953580535815358253583535845358553586535875358853589535905359153592535935359453595535965359753598535995360053601536025360353604536055360653607536085360953610536115361253613536145361553616536175361853619536205362153622536235362453625536265362753628536295363053631536325363353634536355363653637536385363953640536415364253643536445364553646536475364853649536505365153652536535365453655536565365753658536595366053661536625366353664536655366653667536685366953670536715367253673536745367553676536775367853679536805368153682536835368453685536865368753688536895369053691536925369353694536955369653697536985369953700537015370253703537045370553706537075370853709537105371153712537135371453715537165371753718537195372053721537225372353724537255372653727537285372953730537315373253733537345373553736537375373853739537405374153742537435374453745537465374753748537495375053751537525375353754537555375653757537585375953760537615376253763537645376553766537675376853769537705377153772537735377453775537765377753778537795378053781537825378353784537855378653787537885378953790537915379253793537945379553796537975379853799538005380153802538035380453805538065380753808538095381053811538125381353814538155381653817538185381953820538215382253823538245382553826538275382853829538305383153832538335383453835538365383753838538395384053841538425384353844538455384653847538485384953850538515385253853538545385553856538575385853859538605386153862538635386453865538665386753868538695387053871538725387353874538755387653877538785387953880538815388253883538845388553886538875388853889538905389153892538935389453895538965389753898538995390053901539025390353904539055390653907539085390953910539115391253913539145391553916539175391853919539205392153922539235392453925539265392753928539295393053931539325393353934539355393653937539385393953940539415394253943539445394553946539475394853949539505395153952539535395453955539565395753958539595396053961539625396353964539655396653967539685396953970539715397253973539745397553976539775397853979539805398153982539835398453985539865398753988539895399053991539925399353994539955399653997539985399954000540015400254003540045400554006540075400854009540105401154012540135401454015540165401754018540195402054021540225402354024540255402654027540285402954030540315403254033540345403554036540375403854039540405404154042540435404454045540465404754048540495405054051540525405354054540555405654057540585405954060540615406254063540645406554066540675406854069540705407154072540735407454075540765407754078540795408054081540825408354084540855408654087540885408954090540915409254093540945409554096540975409854099541005410154102541035410454105541065410754108541095411054111541125411354114541155411654117541185411954120541215412254123541245412554126541275412854129541305413154132541335413454135541365413754138541395414054141541425414354144541455414654147541485414954150541515415254153541545415554156541575415854159541605416154162541635416454165541665416754168541695417054171541725417354174541755417654177541785417954180541815418254183541845418554186541875418854189541905419154192541935419454195541965419754198541995420054201542025420354204542055420654207542085420954210542115421254213542145421554216542175421854219542205422154222542235422454225542265422754228542295423054231542325423354234542355423654237542385423954240542415424254243542445424554246542475424854249542505425154252542535425454255542565425754258542595426054261542625426354264542655426654267542685426954270542715427254273542745427554276542775427854279542805428154282542835428454285542865428754288542895429054291542925429354294542955429654297542985429954300543015430254303543045430554306543075430854309543105431154312543135431454315543165431754318543195432054321543225432354324543255432654327543285432954330543315433254333543345433554336543375433854339543405434154342543435434454345543465434754348543495435054351543525435354354543555435654357543585435954360543615436254363543645436554366543675436854369543705437154372543735437454375543765437754378543795438054381543825438354384543855438654387543885438954390543915439254393543945439554396543975439854399544005440154402544035440454405544065440754408544095441054411544125441354414544155441654417544185441954420544215442254423544245442554426544275442854429544305443154432544335443454435544365443754438544395444054441544425444354444544455444654447544485444954450544515445254453544545445554456544575445854459544605446154462544635446454465544665446754468544695447054471544725447354474544755447654477544785447954480544815448254483544845448554486544875448854489544905449154492544935449454495544965449754498544995450054501545025450354504545055450654507545085450954510545115451254513545145451554516545175451854519545205452154522545235452454525545265452754528545295453054531545325453354534545355453654537545385453954540545415454254543545445454554546545475454854549545505455154552545535455454555545565455754558545595456054561545625456354564545655456654567545685456954570545715457254573545745457554576545775457854579545805458154582545835458454585545865458754588545895459054591545925459354594545955459654597545985459954600546015460254603546045460554606546075460854609546105461154612546135461454615546165461754618546195462054621546225462354624546255462654627546285462954630546315463254633546345463554636546375463854639546405464154642546435464454645546465464754648546495465054651546525465354654546555465654657546585465954660546615466254663546645466554666546675466854669546705467154672546735467454675546765467754678546795468054681546825468354684546855468654687546885468954690546915469254693546945469554696546975469854699547005470154702547035470454705547065470754708547095471054711547125471354714547155471654717547185471954720547215472254723547245472554726547275472854729547305473154732547335473454735547365473754738547395474054741547425474354744547455474654747547485474954750547515475254753547545475554756547575475854759547605476154762547635476454765547665476754768547695477054771547725477354774547755477654777547785477954780547815478254783547845478554786547875478854789547905479154792547935479454795547965479754798547995480054801548025480354804548055480654807548085480954810548115481254813548145481554816548175481854819548205482154822548235482454825548265482754828548295483054831548325483354834548355483654837548385483954840548415484254843548445484554846548475484854849548505485154852548535485454855548565485754858548595486054861548625486354864548655486654867548685486954870548715487254873548745487554876548775487854879548805488154882548835488454885548865488754888548895489054891548925489354894548955489654897548985489954900549015490254903549045490554906549075490854909549105491154912549135491454915549165491754918549195492054921549225492354924549255492654927549285492954930549315493254933549345493554936549375493854939549405494154942549435494454945549465494754948549495495054951549525495354954549555495654957549585495954960549615496254963549645496554966549675496854969549705497154972549735497454975549765497754978549795498054981549825498354984549855498654987549885498954990549915499254993549945499554996549975499854999550005500155002550035500455005550065500755008550095501055011550125501355014550155501655017550185501955020550215502255023550245502555026550275502855029550305503155032550335503455035550365503755038550395504055041550425504355044550455504655047550485504955050550515505255053550545505555056550575505855059550605506155062550635506455065550665506755068550695507055071550725507355074550755507655077550785507955080550815508255083550845508555086550875508855089550905509155092550935509455095550965509755098550995510055101551025510355104551055510655107551085510955110551115511255113551145511555116551175511855119551205512155122551235512455125551265512755128551295513055131551325513355134551355513655137551385513955140551415514255143551445514555146551475514855149551505515155152551535515455155551565515755158551595516055161551625516355164551655516655167551685516955170551715517255173551745517555176551775517855179551805518155182551835518455185551865518755188551895519055191551925519355194551955519655197551985519955200552015520255203552045520555206552075520855209552105521155212552135521455215552165521755218552195522055221552225522355224552255522655227552285522955230552315523255233552345523555236552375523855239552405524155242552435524455245552465524755248552495525055251552525525355254552555525655257552585525955260552615526255263552645526555266552675526855269552705527155272552735527455275552765527755278552795528055281552825528355284552855528655287552885528955290552915529255293552945529555296552975529855299553005530155302553035530455305553065530755308553095531055311553125531355314553155531655317553185531955320553215532255323553245532555326553275532855329553305533155332553335533455335553365533755338553395534055341553425534355344553455534655347553485534955350553515535255353553545535555356553575535855359553605536155362553635536455365553665536755368553695537055371553725537355374553755537655377553785537955380553815538255383553845538555386553875538855389553905539155392553935539455395553965539755398553995540055401554025540355404554055540655407554085540955410554115541255413554145541555416554175541855419554205542155422554235542455425554265542755428554295543055431554325543355434554355543655437554385543955440554415544255443554445544555446554475544855449554505545155452554535545455455554565545755458554595546055461554625546355464554655546655467554685546955470554715547255473554745547555476554775547855479554805548155482554835548455485554865548755488554895549055491554925549355494554955549655497554985549955500555015550255503555045550555506555075550855509555105551155512555135551455515555165551755518555195552055521555225552355524555255552655527555285552955530555315553255533555345553555536555375553855539555405554155542555435554455545555465554755548555495555055551555525555355554555555555655557555585555955560555615556255563555645556555566555675556855569555705557155572555735557455575555765557755578555795558055581555825558355584555855558655587555885558955590555915559255593555945559555596555975559855599556005560155602556035560455605556065560755608556095561055611556125561355614556155561655617556185561955620556215562255623556245562555626556275562855629556305563155632556335563455635556365563755638556395564055641556425564355644556455564655647556485564955650556515565255653556545565555656556575565855659556605566155662556635566455665556665566755668556695567055671556725567355674556755567655677556785567955680556815568255683556845568555686556875568855689556905569155692556935569455695556965569755698556995570055701557025570355704557055570655707557085570955710557115571255713557145571555716557175571855719557205572155722557235572455725557265572755728557295573055731557325573355734557355573655737557385573955740557415574255743557445574555746557475574855749557505575155752557535575455755557565575755758557595576055761557625576355764557655576655767557685576955770557715577255773557745577555776557775577855779557805578155782557835578455785557865578755788557895579055791557925579355794557955579655797557985579955800558015580255803558045580555806558075580855809558105581155812558135581455815558165581755818558195582055821558225582355824558255582655827558285582955830558315583255833558345583555836558375583855839558405584155842558435584455845558465584755848558495585055851558525585355854558555585655857558585585955860558615586255863558645586555866558675586855869558705587155872558735587455875558765587755878558795588055881558825588355884558855588655887558885588955890558915589255893558945589555896558975589855899559005590155902559035590455905559065590755908559095591055911559125591355914559155591655917559185591955920559215592255923559245592555926559275592855929559305593155932559335593455935559365593755938559395594055941559425594355944559455594655947559485594955950559515595255953559545595555956559575595855959559605596155962559635596455965559665596755968559695597055971559725597355974559755597655977559785597955980559815598255983559845598555986559875598855989559905599155992559935599455995559965599755998559995600056001560025600356004560055600656007560085600956010560115601256013560145601556016560175601856019560205602156022560235602456025560265602756028560295603056031560325603356034560355603656037560385603956040560415604256043560445604556046560475604856049560505605156052560535605456055560565605756058560595606056061560625606356064560655606656067560685606956070560715607256073560745607556076560775607856079560805608156082560835608456085560865608756088560895609056091560925609356094560955609656097560985609956100561015610256103561045610556106561075610856109561105611156112561135611456115561165611756118561195612056121561225612356124561255612656127561285612956130561315613256133561345613556136561375613856139561405614156142561435614456145561465614756148561495615056151561525615356154561555615656157561585615956160561615616256163561645616556166561675616856169561705617156172561735617456175561765617756178561795618056181561825618356184561855618656187561885618956190561915619256193561945619556196561975619856199562005620156202562035620456205562065620756208562095621056211562125621356214562155621656217562185621956220562215622256223562245622556226562275622856229562305623156232562335623456235562365623756238562395624056241562425624356244562455624656247562485624956250562515625256253562545625556256562575625856259562605626156262562635626456265562665626756268562695627056271562725627356274562755627656277562785627956280562815628256283562845628556286562875628856289562905629156292562935629456295562965629756298562995630056301563025630356304563055630656307563085630956310563115631256313563145631556316563175631856319563205632156322563235632456325563265632756328563295633056331563325633356334563355633656337563385633956340563415634256343563445634556346563475634856349563505635156352563535635456355563565635756358563595636056361563625636356364563655636656367563685636956370563715637256373563745637556376563775637856379563805638156382563835638456385563865638756388563895639056391563925639356394563955639656397563985639956400564015640256403564045640556406564075640856409564105641156412564135641456415564165641756418564195642056421564225642356424564255642656427564285642956430564315643256433564345643556436564375643856439564405644156442564435644456445564465644756448564495645056451564525645356454564555645656457564585645956460564615646256463564645646556466564675646856469564705647156472564735647456475564765647756478564795648056481564825648356484564855648656487564885648956490564915649256493564945649556496564975649856499565005650156502565035650456505565065650756508565095651056511565125651356514565155651656517565185651956520565215652256523565245652556526565275652856529565305653156532565335653456535565365653756538565395654056541565425654356544565455654656547565485654956550565515655256553565545655556556565575655856559565605656156562565635656456565565665656756568565695657056571565725657356574565755657656577565785657956580565815658256583565845658556586565875658856589565905659156592565935659456595565965659756598565995660056601566025660356604566055660656607566085660956610566115661256613566145661556616566175661856619566205662156622566235662456625566265662756628566295663056631566325663356634566355663656637566385663956640566415664256643566445664556646566475664856649566505665156652566535665456655566565665756658566595666056661566625666356664566655666656667566685666956670566715667256673566745667556676566775667856679566805668156682566835668456685566865668756688566895669056691566925669356694566955669656697566985669956700567015670256703567045670556706567075670856709567105671156712567135671456715567165671756718567195672056721567225672356724567255672656727567285672956730567315673256733567345673556736567375673856739567405674156742567435674456745567465674756748567495675056751567525675356754567555675656757567585675956760567615676256763567645676556766567675676856769567705677156772567735677456775567765677756778567795678056781567825678356784567855678656787567885678956790567915679256793567945679556796567975679856799568005680156802568035680456805568065680756808568095681056811568125681356814568155681656817568185681956820568215682256823568245682556826568275682856829568305683156832568335683456835568365683756838568395684056841568425684356844568455684656847568485684956850568515685256853568545685556856568575685856859568605686156862568635686456865568665686756868568695687056871568725687356874568755687656877568785687956880568815688256883568845688556886568875688856889568905689156892568935689456895568965689756898568995690056901569025690356904569055690656907569085690956910569115691256913569145691556916569175691856919569205692156922569235692456925569265692756928569295693056931569325693356934569355693656937569385693956940569415694256943569445694556946569475694856949569505695156952569535695456955569565695756958569595696056961569625696356964569655696656967569685696956970569715697256973569745697556976569775697856979569805698156982569835698456985569865698756988569895699056991569925699356994569955699656997569985699957000570015700257003570045700557006570075700857009570105701157012570135701457015570165701757018570195702057021570225702357024570255702657027570285702957030570315703257033570345703557036570375703857039570405704157042570435704457045570465704757048570495705057051570525705357054570555705657057570585705957060570615706257063570645706557066570675706857069570705707157072570735707457075570765707757078570795708057081570825708357084570855708657087570885708957090570915709257093570945709557096570975709857099571005710157102571035710457105571065710757108571095711057111571125711357114571155711657117571185711957120571215712257123571245712557126571275712857129571305713157132571335713457135571365713757138571395714057141571425714357144571455714657147571485714957150571515715257153571545715557156571575715857159571605716157162571635716457165571665716757168571695717057171571725717357174571755717657177571785717957180571815718257183571845718557186571875718857189571905719157192571935719457195571965719757198571995720057201572025720357204572055720657207572085720957210572115721257213572145721557216572175721857219572205722157222572235722457225572265722757228572295723057231572325723357234572355723657237572385723957240572415724257243572445724557246572475724857249572505725157252572535725457255572565725757258572595726057261572625726357264572655726657267572685726957270572715727257273572745727557276572775727857279572805728157282572835728457285572865728757288572895729057291572925729357294572955729657297572985729957300573015730257303573045730557306573075730857309573105731157312573135731457315573165731757318573195732057321573225732357324573255732657327573285732957330573315733257333573345733557336573375733857339573405734157342573435734457345573465734757348573495735057351573525735357354573555735657357573585735957360573615736257363573645736557366573675736857369573705737157372573735737457375573765737757378573795738057381573825738357384573855738657387573885738957390573915739257393573945739557396573975739857399574005740157402574035740457405574065740757408574095741057411574125741357414574155741657417574185741957420574215742257423574245742557426574275742857429574305743157432574335743457435574365743757438574395744057441574425744357444574455744657447574485744957450574515745257453574545745557456574575745857459574605746157462574635746457465574665746757468574695747057471574725747357474574755747657477574785747957480574815748257483574845748557486574875748857489574905749157492574935749457495574965749757498574995750057501575025750357504575055750657507575085750957510575115751257513575145751557516575175751857519575205752157522575235752457525575265752757528575295753057531575325753357534575355753657537575385753957540575415754257543575445754557546575475754857549575505755157552575535755457555575565755757558575595756057561575625756357564575655756657567575685756957570575715757257573575745757557576575775757857579575805758157582575835758457585575865758757588575895759057591575925759357594575955759657597575985759957600576015760257603576045760557606576075760857609576105761157612576135761457615576165761757618576195762057621576225762357624576255762657627576285762957630576315763257633576345763557636576375763857639576405764157642576435764457645576465764757648576495765057651576525765357654576555765657657576585765957660576615766257663576645766557666576675766857669576705767157672576735767457675576765767757678576795768057681576825768357684576855768657687576885768957690576915769257693576945769557696576975769857699577005770157702577035770457705577065770757708577095771057711577125771357714577155771657717577185771957720577215772257723577245772557726577275772857729577305773157732577335773457735577365773757738577395774057741577425774357744577455774657747577485774957750577515775257753577545775557756577575775857759577605776157762577635776457765577665776757768577695777057771577725777357774577755777657777577785777957780577815778257783577845778557786577875778857789577905779157792577935779457795577965779757798577995780057801578025780357804578055780657807578085780957810578115781257813578145781557816578175781857819578205782157822578235782457825578265782757828578295783057831578325783357834578355783657837578385783957840578415784257843578445784557846578475784857849578505785157852578535785457855578565785757858578595786057861578625786357864578655786657867578685786957870578715787257873578745787557876578775787857879578805788157882578835788457885578865788757888578895789057891578925789357894578955789657897578985789957900579015790257903579045790557906579075790857909579105791157912579135791457915579165791757918579195792057921579225792357924579255792657927579285792957930579315793257933579345793557936579375793857939579405794157942579435794457945579465794757948579495795057951579525795357954579555795657957579585795957960579615796257963579645796557966579675796857969579705797157972579735797457975579765797757978579795798057981579825798357984579855798657987579885798957990579915799257993579945799557996579975799857999580005800158002580035800458005580065800758008580095801058011580125801358014580155801658017580185801958020580215802258023580245802558026580275802858029580305803158032580335803458035580365803758038580395804058041580425804358044580455804658047580485804958050580515805258053580545805558056580575805858059580605806158062580635806458065580665806758068580695807058071580725807358074580755807658077580785807958080580815808258083580845808558086580875808858089580905809158092580935809458095580965809758098580995810058101581025810358104581055810658107581085810958110581115811258113581145811558116581175811858119581205812158122581235812458125581265812758128581295813058131581325813358134581355813658137581385813958140581415814258143581445814558146581475814858149581505815158152581535815458155581565815758158581595816058161581625816358164581655816658167581685816958170581715817258173581745817558176581775817858179581805818158182581835818458185581865818758188581895819058191581925819358194581955819658197581985819958200582015820258203582045820558206582075820858209582105821158212582135821458215582165821758218582195822058221582225822358224582255822658227582285822958230582315823258233582345823558236582375823858239582405824158242582435824458245582465824758248582495825058251582525825358254582555825658257582585825958260582615826258263582645826558266582675826858269582705827158272582735827458275582765827758278582795828058281582825828358284582855828658287582885828958290582915829258293582945829558296582975829858299583005830158302583035830458305583065830758308583095831058311583125831358314583155831658317583185831958320583215832258323583245832558326583275832858329583305833158332583335833458335583365833758338583395834058341583425834358344583455834658347583485834958350583515835258353583545835558356583575835858359583605836158362583635836458365583665836758368583695837058371583725837358374583755837658377583785837958380583815838258383583845838558386583875838858389583905839158392583935839458395583965839758398583995840058401584025840358404584055840658407584085840958410584115841258413584145841558416584175841858419584205842158422584235842458425584265842758428584295843058431584325843358434584355843658437584385843958440584415844258443584445844558446584475844858449584505845158452584535845458455584565845758458584595846058461584625846358464584655846658467584685846958470584715847258473584745847558476584775847858479584805848158482584835848458485584865848758488584895849058491584925849358494584955849658497584985849958500585015850258503585045850558506585075850858509585105851158512585135851458515585165851758518585195852058521585225852358524585255852658527585285852958530585315853258533585345853558536585375853858539585405854158542585435854458545585465854758548585495855058551585525855358554585555855658557585585855958560585615856258563585645856558566585675856858569585705857158572585735857458575585765857758578585795858058581585825858358584585855858658587585885858958590585915859258593585945859558596585975859858599586005860158602586035860458605586065860758608586095861058611586125861358614586155861658617586185861958620586215862258623586245862558626586275862858629586305863158632586335863458635586365863758638586395864058641586425864358644586455864658647586485864958650586515865258653586545865558656586575865858659586605866158662586635866458665586665866758668586695867058671586725867358674586755867658677586785867958680586815868258683586845868558686586875868858689586905869158692586935869458695586965869758698586995870058701587025870358704587055870658707587085870958710587115871258713587145871558716587175871858719587205872158722587235872458725587265872758728587295873058731587325873358734587355873658737587385873958740587415874258743587445874558746587475874858749587505875158752587535875458755587565875758758587595876058761587625876358764587655876658767587685876958770587715877258773587745877558776587775877858779587805878158782587835878458785587865878758788587895879058791587925879358794587955879658797587985879958800588015880258803588045880558806588075880858809588105881158812588135881458815588165881758818588195882058821588225882358824588255882658827588285882958830588315883258833588345883558836588375883858839588405884158842588435884458845588465884758848588495885058851588525885358854588555885658857588585885958860588615886258863588645886558866588675886858869588705887158872588735887458875588765887758878588795888058881588825888358884588855888658887588885888958890588915889258893588945889558896588975889858899589005890158902589035890458905589065890758908589095891058911589125891358914589155891658917589185891958920589215892258923589245892558926589275892858929589305893158932589335893458935589365893758938589395894058941589425894358944589455894658947589485894958950589515895258953589545895558956589575895858959589605896158962589635896458965589665896758968589695897058971589725897358974589755897658977589785897958980589815898258983589845898558986589875898858989589905899158992589935899458995589965899758998589995900059001590025900359004590055900659007590085900959010590115901259013590145901559016590175901859019590205902159022590235902459025590265902759028590295903059031590325903359034590355903659037590385903959040590415904259043590445904559046590475904859049590505905159052590535905459055590565905759058590595906059061590625906359064590655906659067590685906959070590715907259073590745907559076590775907859079590805908159082590835908459085590865908759088590895909059091590925909359094590955909659097590985909959100591015910259103591045910559106591075910859109591105911159112591135911459115591165911759118591195912059121591225912359124591255912659127591285912959130591315913259133591345913559136591375913859139591405914159142591435914459145591465914759148591495915059151591525915359154591555915659157591585915959160591615916259163591645916559166591675916859169591705917159172591735917459175591765917759178591795918059181591825918359184591855918659187591885918959190591915919259193591945919559196591975919859199592005920159202592035920459205592065920759208592095921059211592125921359214592155921659217592185921959220592215922259223592245922559226592275922859229592305923159232592335923459235592365923759238592395924059241592425924359244592455924659247592485924959250592515925259253592545925559256592575925859259592605926159262592635926459265592665926759268592695927059271592725927359274592755927659277592785927959280592815928259283592845928559286592875928859289592905929159292592935929459295592965929759298592995930059301593025930359304593055930659307593085930959310593115931259313593145931559316593175931859319593205932159322593235932459325593265932759328593295933059331593325933359334593355933659337593385933959340593415934259343593445934559346593475934859349593505935159352593535935459355593565935759358593595936059361593625936359364593655936659367593685936959370593715937259373593745937559376593775937859379593805938159382593835938459385593865938759388593895939059391593925939359394593955939659397593985939959400594015940259403594045940559406594075940859409594105941159412594135941459415594165941759418594195942059421594225942359424594255942659427594285942959430594315943259433594345943559436594375943859439594405944159442594435944459445594465944759448594495945059451594525945359454594555945659457594585945959460594615946259463594645946559466594675946859469594705947159472594735947459475594765947759478594795948059481594825948359484594855948659487594885948959490594915949259493594945949559496594975949859499595005950159502595035950459505595065950759508595095951059511595125951359514595155951659517595185951959520595215952259523595245952559526595275952859529595305953159532595335953459535595365953759538595395954059541595425954359544595455954659547595485954959550595515955259553595545955559556595575955859559595605956159562595635956459565595665956759568595695957059571595725957359574595755957659577595785957959580595815958259583595845958559586595875958859589595905959159592595935959459595595965959759598595995960059601596025960359604596055960659607596085960959610596115961259613596145961559616596175961859619596205962159622596235962459625596265962759628596295963059631596325963359634596355963659637596385963959640596415964259643596445964559646596475964859649596505965159652596535965459655596565965759658596595966059661596625966359664596655966659667596685966959670596715967259673596745967559676596775967859679596805968159682596835968459685596865968759688596895969059691596925969359694596955969659697596985969959700597015970259703597045970559706597075970859709597105971159712597135971459715597165971759718597195972059721597225972359724597255972659727597285972959730597315973259733597345973559736597375973859739597405974159742597435974459745597465974759748597495975059751597525975359754597555975659757597585975959760597615976259763597645976559766597675976859769597705977159772597735977459775597765977759778597795978059781597825978359784597855978659787597885978959790597915979259793597945979559796597975979859799598005980159802598035980459805598065980759808598095981059811598125981359814598155981659817598185981959820598215982259823598245982559826598275982859829598305983159832598335983459835598365983759838598395984059841598425984359844598455984659847598485984959850598515985259853598545985559856598575985859859598605986159862598635986459865598665986759868598695987059871598725987359874598755987659877598785987959880598815988259883598845988559886598875988859889598905989159892598935989459895598965989759898598995990059901599025990359904599055990659907599085990959910599115991259913599145991559916599175991859919599205992159922599235992459925599265992759928599295993059931599325993359934599355993659937599385993959940599415994259943599445994559946599475994859949599505995159952599535995459955599565995759958599595996059961599625996359964599655996659967599685996959970599715997259973599745997559976599775997859979599805998159982599835998459985599865998759988599895999059991599925999359994599955999659997599985999960000600016000260003600046000560006600076000860009600106001160012600136001460015600166001760018600196002060021600226002360024600256002660027600286002960030600316003260033600346003560036600376003860039600406004160042600436004460045600466004760048600496005060051600526005360054600556005660057600586005960060600616006260063600646006560066600676006860069600706007160072600736007460075600766007760078600796008060081600826008360084600856008660087600886008960090600916009260093600946009560096600976009860099601006010160102601036010460105601066010760108601096011060111601126011360114601156011660117601186011960120601216012260123601246012560126601276012860129601306013160132601336013460135601366013760138601396014060141601426014360144601456014660147601486014960150601516015260153601546015560156601576015860159601606016160162601636016460165601666016760168601696017060171601726017360174601756017660177601786017960180601816018260183601846018560186601876018860189601906019160192601936019460195601966019760198601996020060201602026020360204602056020660207602086020960210602116021260213602146021560216602176021860219602206022160222602236022460225602266022760228602296023060231602326023360234602356023660237602386023960240602416024260243602446024560246602476024860249602506025160252602536025460255602566025760258602596026060261602626026360264602656026660267602686026960270602716027260273602746027560276602776027860279602806028160282602836028460285602866028760288602896029060291602926029360294602956029660297602986029960300603016030260303603046030560306603076030860309603106031160312603136031460315603166031760318603196032060321603226032360324603256032660327603286032960330603316033260333603346033560336603376033860339603406034160342603436034460345603466034760348603496035060351603526035360354603556035660357603586035960360603616036260363603646036560366603676036860369603706037160372603736037460375603766037760378603796038060381603826038360384603856038660387603886038960390603916039260393603946039560396603976039860399604006040160402604036040460405604066040760408604096041060411604126041360414604156041660417604186041960420604216042260423604246042560426604276042860429604306043160432604336043460435604366043760438604396044060441604426044360444604456044660447604486044960450604516045260453604546045560456604576045860459604606046160462604636046460465604666046760468604696047060471604726047360474604756047660477604786047960480604816048260483604846048560486604876048860489604906049160492604936049460495604966049760498604996050060501605026050360504605056050660507605086050960510605116051260513605146051560516605176051860519605206052160522605236052460525605266052760528605296053060531605326053360534605356053660537605386053960540605416054260543605446054560546605476054860549605506055160552605536055460555605566055760558605596056060561605626056360564605656056660567605686056960570605716057260573605746057560576605776057860579605806058160582605836058460585605866058760588605896059060591605926059360594605956059660597605986059960600606016060260603606046060560606606076060860609606106061160612606136061460615606166061760618606196062060621606226062360624606256062660627606286062960630606316063260633606346063560636606376063860639606406064160642606436064460645606466064760648606496065060651606526065360654606556065660657606586065960660606616066260663606646066560666606676066860669606706067160672606736067460675606766067760678606796068060681606826068360684606856068660687606886068960690606916069260693606946069560696606976069860699607006070160702607036070460705607066070760708607096071060711607126071360714607156071660717607186071960720607216072260723607246072560726607276072860729607306073160732607336073460735607366073760738607396074060741607426074360744607456074660747607486074960750607516075260753607546075560756607576075860759607606076160762607636076460765607666076760768607696077060771607726077360774607756077660777607786077960780607816078260783607846078560786607876078860789607906079160792607936079460795607966079760798607996080060801608026080360804608056080660807608086080960810608116081260813608146081560816608176081860819608206082160822608236082460825608266082760828608296083060831608326083360834608356083660837608386083960840608416084260843608446084560846608476084860849608506085160852608536085460855608566085760858608596086060861608626086360864608656086660867608686086960870608716087260873608746087560876608776087860879608806088160882608836088460885608866088760888608896089060891608926089360894608956089660897608986089960900609016090260903609046090560906609076090860909609106091160912609136091460915609166091760918609196092060921609226092360924609256092660927609286092960930609316093260933609346093560936609376093860939609406094160942609436094460945609466094760948609496095060951609526095360954609556095660957609586095960960609616096260963609646096560966609676096860969609706097160972609736097460975609766097760978609796098060981609826098360984609856098660987609886098960990609916099260993609946099560996609976099860999610006100161002610036100461005610066100761008610096101061011610126101361014610156101661017610186101961020610216102261023610246102561026610276102861029610306103161032610336103461035610366103761038610396104061041610426104361044610456104661047610486104961050610516105261053610546105561056610576105861059610606106161062610636106461065610666106761068610696107061071610726107361074610756107661077610786107961080610816108261083610846108561086610876108861089610906109161092610936109461095610966109761098610996110061101611026110361104611056110661107611086110961110611116111261113611146111561116611176111861119611206112161122611236112461125611266112761128611296113061131611326113361134611356113661137611386113961140611416114261143611446114561146611476114861149611506115161152611536115461155611566115761158611596116061161611626116361164611656116661167611686116961170611716117261173611746117561176611776117861179611806118161182611836118461185611866118761188611896119061191611926119361194611956119661197611986119961200612016120261203612046120561206612076120861209612106121161212612136121461215612166121761218612196122061221612226122361224612256122661227612286122961230612316123261233612346123561236612376123861239612406124161242612436124461245612466124761248612496125061251612526125361254612556125661257612586125961260612616126261263612646126561266612676126861269612706127161272612736127461275612766127761278612796128061281612826128361284612856128661287612886128961290612916129261293612946129561296612976129861299613006130161302613036130461305613066130761308613096131061311613126131361314613156131661317613186131961320613216132261323613246132561326613276132861329613306133161332613336133461335613366133761338613396134061341613426134361344613456134661347613486134961350613516135261353613546135561356613576135861359613606136161362613636136461365613666136761368613696137061371613726137361374613756137661377613786137961380613816138261383613846138561386613876138861389613906139161392613936139461395613966139761398613996140061401614026140361404614056140661407614086140961410614116141261413614146141561416614176141861419614206142161422614236142461425614266142761428614296143061431614326143361434614356143661437614386143961440614416144261443614446144561446614476144861449614506145161452614536145461455614566145761458614596146061461614626146361464614656146661467614686146961470614716147261473614746147561476614776147861479614806148161482614836148461485614866148761488614896149061491614926149361494614956149661497614986149961500615016150261503615046150561506615076150861509615106151161512615136151461515615166151761518615196152061521615226152361524615256152661527615286152961530615316153261533615346153561536615376153861539615406154161542615436154461545615466154761548615496155061551615526155361554615556155661557615586155961560615616156261563615646156561566615676156861569615706157161572615736157461575615766157761578615796158061581615826158361584615856158661587615886158961590615916159261593615946159561596615976159861599616006160161602616036160461605616066160761608616096161061611616126161361614616156161661617616186161961620616216162261623616246162561626616276162861629616306163161632616336163461635616366163761638616396164061641616426164361644616456164661647616486164961650616516165261653616546165561656616576165861659616606166161662616636166461665616666166761668616696167061671616726167361674616756167661677616786167961680616816168261683616846168561686616876168861689616906169161692616936169461695616966169761698616996170061701617026170361704617056170661707617086170961710617116171261713617146171561716617176171861719617206172161722617236172461725617266172761728617296173061731617326173361734617356173661737617386173961740617416174261743617446174561746617476174861749617506175161752617536175461755617566175761758617596176061761617626176361764617656176661767617686176961770617716177261773617746177561776617776177861779617806178161782617836178461785617866178761788617896179061791617926179361794617956179661797617986179961800618016180261803618046180561806618076180861809618106181161812618136181461815618166181761818618196182061821618226182361824618256182661827618286182961830618316183261833618346183561836618376183861839618406184161842618436184461845618466184761848618496185061851618526185361854618556185661857618586185961860618616186261863618646186561866618676186861869618706187161872618736187461875618766187761878618796188061881618826188361884618856188661887618886188961890618916189261893618946189561896618976189861899619006190161902619036190461905619066190761908619096191061911619126191361914619156191661917619186191961920619216192261923619246192561926619276192861929619306193161932619336193461935619366193761938619396194061941619426194361944619456194661947619486194961950619516195261953619546195561956619576195861959619606196161962619636196461965619666196761968619696197061971619726197361974619756197661977619786197961980619816198261983619846198561986619876198861989619906199161992619936199461995619966199761998619996200062001620026200362004620056200662007620086200962010620116201262013620146201562016620176201862019620206202162022620236202462025620266202762028620296203062031620326203362034620356203662037620386203962040620416204262043620446204562046620476204862049620506205162052620536205462055620566205762058620596206062061620626206362064620656206662067620686206962070620716207262073620746207562076620776207862079620806208162082620836208462085620866208762088620896209062091620926209362094620956209662097620986209962100621016210262103621046210562106621076210862109621106211162112621136211462115621166211762118621196212062121621226212362124621256212662127621286212962130621316213262133621346213562136621376213862139621406214162142621436214462145621466214762148621496215062151621526215362154621556215662157621586215962160621616216262163621646216562166621676216862169621706217162172621736217462175621766217762178621796218062181621826218362184621856218662187621886218962190621916219262193621946219562196621976219862199622006220162202622036220462205622066220762208622096221062211622126221362214622156221662217622186221962220622216222262223622246222562226622276222862229622306223162232622336223462235622366223762238622396224062241622426224362244622456224662247622486224962250622516225262253622546225562256622576225862259622606226162262622636226462265622666226762268622696227062271622726227362274622756227662277622786227962280622816228262283622846228562286622876228862289622906229162292622936229462295622966229762298622996230062301623026230362304623056230662307623086230962310623116231262313623146231562316623176231862319623206232162322623236232462325623266232762328623296233062331623326233362334623356233662337623386233962340623416234262343623446234562346623476234862349623506235162352623536235462355623566235762358623596236062361623626236362364623656236662367623686236962370623716237262373623746237562376623776237862379623806238162382623836238462385623866238762388623896239062391623926239362394623956239662397623986239962400624016240262403624046240562406624076240862409624106241162412624136241462415624166241762418624196242062421624226242362424624256242662427624286242962430624316243262433624346243562436624376243862439624406244162442624436244462445624466244762448624496245062451624526245362454624556245662457624586245962460624616246262463624646246562466624676246862469624706247162472624736247462475624766247762478624796248062481624826248362484624856248662487624886248962490624916249262493624946249562496624976249862499625006250162502625036250462505625066250762508625096251062511625126251362514625156251662517625186251962520625216252262523625246252562526625276252862529625306253162532625336253462535625366253762538625396254062541625426254362544625456254662547625486254962550625516255262553625546255562556625576255862559625606256162562625636256462565625666256762568625696257062571625726257362574625756257662577625786257962580625816258262583625846258562586625876258862589625906259162592625936259462595625966259762598625996260062601626026260362604626056260662607626086260962610626116261262613626146261562616626176261862619626206262162622626236262462625626266262762628626296263062631626326263362634626356263662637626386263962640626416264262643626446264562646626476264862649626506265162652626536265462655626566265762658626596266062661626626266362664626656266662667626686266962670626716267262673626746267562676626776267862679626806268162682626836268462685626866268762688626896269062691626926269362694626956269662697626986269962700627016270262703627046270562706627076270862709627106271162712627136271462715627166271762718627196272062721627226272362724627256272662727627286272962730627316273262733627346273562736627376273862739627406274162742627436274462745627466274762748627496275062751627526275362754627556275662757627586275962760627616276262763627646276562766627676276862769627706277162772627736277462775627766277762778627796278062781627826278362784627856278662787627886278962790627916279262793627946279562796627976279862799628006280162802628036280462805628066280762808628096281062811628126281362814628156281662817628186281962820628216282262823628246282562826628276282862829628306283162832628336283462835628366283762838628396284062841628426284362844628456284662847628486284962850628516285262853628546285562856628576285862859628606286162862628636286462865628666286762868628696287062871628726287362874628756287662877628786287962880628816288262883628846288562886628876288862889628906289162892628936289462895628966289762898628996290062901629026290362904629056290662907629086290962910629116291262913629146291562916629176291862919629206292162922629236292462925629266292762928629296293062931629326293362934629356293662937629386293962940629416294262943629446294562946629476294862949629506295162952629536295462955629566295762958629596296062961629626296362964629656296662967629686296962970629716297262973629746297562976629776297862979629806298162982629836298462985629866298762988629896299062991629926299362994629956299662997629986299963000630016300263003630046300563006630076300863009630106301163012630136301463015630166301763018630196302063021630226302363024630256302663027630286302963030630316303263033630346303563036630376303863039630406304163042630436304463045630466304763048630496305063051630526305363054630556305663057630586305963060630616306263063630646306563066630676306863069630706307163072630736307463075630766307763078630796308063081630826308363084630856308663087630886308963090630916309263093630946309563096630976309863099631006310163102631036310463105631066310763108631096311063111631126311363114631156311663117631186311963120631216312263123631246312563126631276312863129631306313163132631336313463135631366313763138631396314063141631426314363144631456314663147631486314963150631516315263153631546315563156631576315863159631606316163162631636316463165631666316763168631696317063171631726317363174631756317663177631786317963180631816318263183631846318563186631876318863189631906319163192631936319463195631966319763198631996320063201632026320363204632056320663207632086320963210632116321263213632146321563216632176321863219632206322163222632236322463225632266322763228632296323063231632326323363234632356323663237632386323963240632416324263243632446324563246632476324863249632506325163252632536325463255632566325763258632596326063261632626326363264632656326663267632686326963270632716327263273632746327563276632776327863279632806328163282632836328463285632866328763288632896329063291632926329363294632956329663297632986329963300633016330263303633046330563306633076330863309633106331163312633136331463315633166331763318633196332063321633226332363324633256332663327633286332963330633316333263333633346333563336633376333863339633406334163342633436334463345633466334763348633496335063351633526335363354633556335663357633586335963360633616336263363633646336563366633676336863369633706337163372633736337463375633766337763378633796338063381633826338363384633856338663387633886338963390633916339263393633946339563396633976339863399634006340163402634036340463405634066340763408634096341063411634126341363414634156341663417634186341963420634216342263423634246342563426634276342863429634306343163432634336343463435634366343763438634396344063441634426344363444634456344663447634486344963450634516345263453634546345563456634576345863459634606346163462634636346463465634666346763468634696347063471634726347363474634756347663477634786347963480634816348263483634846348563486634876348863489634906349163492634936349463495634966349763498634996350063501635026350363504635056350663507635086350963510635116351263513635146351563516635176351863519635206352163522635236352463525635266352763528635296353063531635326353363534635356353663537635386353963540635416354263543635446354563546635476354863549635506355163552635536355463555635566355763558635596356063561635626356363564635656356663567635686356963570635716357263573635746357563576635776357863579635806358163582635836358463585635866358763588635896359063591635926359363594635956359663597635986359963600636016360263603636046360563606636076360863609636106361163612636136361463615636166361763618636196362063621636226362363624636256362663627636286362963630636316363263633636346363563636636376363863639636406364163642636436364463645636466364763648636496365063651636526365363654636556365663657636586365963660636616366263663636646366563666636676366863669636706367163672636736367463675636766367763678636796368063681636826368363684636856368663687636886368963690636916369263693636946369563696636976369863699637006370163702637036370463705637066370763708637096371063711637126371363714637156371663717637186371963720637216372263723637246372563726637276372863729637306373163732637336373463735637366373763738637396374063741637426374363744637456374663747637486374963750637516375263753637546375563756637576375863759637606376163762637636376463765637666376763768637696377063771637726377363774637756377663777637786377963780637816378263783637846378563786637876378863789637906379163792637936379463795637966379763798637996380063801638026380363804638056380663807638086380963810638116381263813638146381563816638176381863819638206382163822638236382463825638266382763828638296383063831638326383363834638356383663837638386383963840638416384263843638446384563846638476384863849638506385163852638536385463855638566385763858638596386063861638626386363864638656386663867638686386963870638716387263873638746387563876638776387863879638806388163882638836388463885638866388763888638896389063891638926389363894638956389663897638986389963900639016390263903639046390563906639076390863909639106391163912639136391463915639166391763918639196392063921639226392363924639256392663927639286392963930639316393263933639346393563936639376393863939639406394163942639436394463945639466394763948639496395063951639526395363954639556395663957639586395963960639616396263963639646396563966639676396863969639706397163972639736397463975639766397763978639796398063981639826398363984639856398663987639886398963990639916399263993639946399563996639976399863999640006400164002640036400464005640066400764008640096401064011640126401364014640156401664017640186401964020640216402264023640246402564026640276402864029640306403164032640336403464035640366403764038640396404064041640426404364044640456404664047640486404964050640516405264053640546405564056640576405864059640606406164062640636406464065640666406764068640696407064071640726407364074640756407664077640786407964080640816408264083640846408564086640876408864089640906409164092640936409464095640966409764098640996410064101641026410364104641056410664107641086410964110641116411264113641146411564116641176411864119641206412164122641236412464125641266412764128641296413064131641326413364134641356413664137641386413964140641416414264143641446414564146641476414864149641506415164152641536415464155641566415764158641596416064161641626416364164641656416664167641686416964170641716417264173641746417564176641776417864179641806418164182641836418464185641866418764188641896419064191641926419364194641956419664197641986419964200642016420264203642046420564206642076420864209642106421164212642136421464215642166421764218642196422064221642226422364224642256422664227642286422964230642316423264233642346423564236642376423864239642406424164242642436424464245642466424764248642496425064251642526425364254642556425664257642586425964260642616426264263642646426564266642676426864269642706427164272642736427464275642766427764278642796428064281642826428364284642856428664287642886428964290642916429264293642946429564296642976429864299643006430164302643036430464305643066430764308643096431064311643126431364314643156431664317643186431964320643216432264323643246432564326643276432864329643306433164332643336433464335643366433764338643396434064341643426434364344643456434664347643486434964350643516435264353643546435564356643576435864359643606436164362643636436464365643666436764368643696437064371643726437364374643756437664377643786437964380643816438264383643846438564386643876438864389643906439164392643936439464395643966439764398643996440064401644026440364404644056440664407644086440964410644116441264413644146441564416644176441864419644206442164422644236442464425644266442764428644296443064431644326443364434644356443664437644386443964440644416444264443644446444564446644476444864449644506445164452644536445464455644566445764458644596446064461644626446364464644656446664467644686446964470644716447264473644746447564476644776447864479644806448164482644836448464485644866448764488644896449064491644926449364494644956449664497644986449964500645016450264503645046450564506645076450864509645106451164512645136451464515645166451764518645196452064521645226452364524645256452664527645286452964530645316453264533645346453564536645376453864539645406454164542645436454464545645466454764548645496455064551645526455364554645556455664557645586455964560645616456264563645646456564566645676456864569645706457164572645736457464575645766457764578645796458064581645826458364584645856458664587645886458964590645916459264593645946459564596645976459864599646006460164602646036460464605646066460764608646096461064611646126461364614646156461664617646186461964620646216462264623646246462564626646276462864629646306463164632646336463464635646366463764638646396464064641646426464364644646456464664647646486464964650646516465264653646546465564656646576465864659646606466164662646636466464665646666466764668646696467064671646726467364674646756467664677646786467964680646816468264683646846468564686646876468864689646906469164692646936469464695646966469764698646996470064701647026470364704647056470664707647086470964710647116471264713647146471564716647176471864719647206472164722647236472464725647266472764728647296473064731647326473364734647356473664737647386473964740647416474264743647446474564746647476474864749647506475164752647536475464755647566475764758647596476064761647626476364764647656476664767647686476964770647716477264773647746477564776647776477864779647806478164782647836478464785647866478764788647896479064791647926479364794647956479664797647986479964800648016480264803648046480564806648076480864809648106481164812648136481464815648166481764818648196482064821648226482364824648256482664827648286482964830648316483264833648346483564836648376483864839648406484164842648436484464845648466484764848648496485064851648526485364854648556485664857648586485964860648616486264863648646486564866648676486864869648706487164872648736487464875648766487764878648796488064881648826488364884648856488664887648886488964890648916489264893648946489564896648976489864899649006490164902649036490464905649066490764908649096491064911649126491364914649156491664917649186491964920649216492264923649246492564926649276492864929649306493164932649336493464935649366493764938649396494064941649426494364944649456494664947649486494964950649516495264953649546495564956649576495864959649606496164962649636496464965649666496764968649696497064971649726497364974649756497664977649786497964980649816498264983649846498564986649876498864989649906499164992649936499464995649966499764998649996500065001650026500365004650056500665007650086500965010650116501265013650146501565016650176501865019650206502165022650236502465025650266502765028650296503065031650326503365034650356503665037650386503965040650416504265043650446504565046650476504865049650506505165052650536505465055650566505765058650596506065061650626506365064650656506665067650686506965070650716507265073650746507565076650776507865079650806508165082650836508465085650866508765088650896509065091650926509365094650956509665097650986509965100651016510265103651046510565106651076510865109651106511165112651136511465115651166511765118651196512065121651226512365124651256512665127651286512965130651316513265133651346513565136651376513865139651406514165142651436514465145651466514765148651496515065151651526515365154651556515665157651586515965160651616516265163651646516565166651676516865169651706517165172651736517465175651766517765178651796518065181651826518365184651856518665187651886518965190651916519265193651946519565196651976519865199652006520165202652036520465205652066520765208652096521065211652126521365214652156521665217652186521965220652216522265223652246522565226652276522865229652306523165232652336523465235652366523765238652396524065241652426524365244652456524665247652486524965250652516525265253652546525565256652576525865259652606526165262652636526465265652666526765268652696527065271652726527365274652756527665277652786527965280652816528265283652846528565286652876528865289652906529165292652936529465295652966529765298652996530065301653026530365304653056530665307653086530965310653116531265313653146531565316653176531865319653206532165322653236532465325653266532765328653296533065331653326533365334653356533665337653386533965340653416534265343653446534565346653476534865349653506535165352653536535465355653566535765358653596536065361653626536365364653656536665367653686536965370653716537265373653746537565376653776537865379653806538165382653836538465385653866538765388653896539065391653926539365394653956539665397653986539965400654016540265403654046540565406654076540865409654106541165412654136541465415654166541765418654196542065421654226542365424654256542665427654286542965430654316543265433654346543565436654376543865439654406544165442654436544465445654466544765448654496545065451654526545365454654556545665457654586545965460654616546265463654646546565466654676546865469654706547165472654736547465475654766547765478654796548065481654826548365484654856548665487654886548965490654916549265493654946549565496654976549865499655006550165502655036550465505655066550765508655096551065511655126551365514655156551665517655186551965520655216552265523655246552565526655276552865529655306553165532655336553465535655366553765538655396554065541655426554365544655456554665547655486554965550655516555265553655546555565556655576555865559655606556165562655636556465565655666556765568655696557065571655726557365574655756557665577655786557965580655816558265583655846558565586655876558865589655906559165592655936559465595655966559765598655996560065601656026560365604656056560665607656086560965610656116561265613656146561565616656176561865619656206562165622656236562465625656266562765628656296563065631656326563365634656356563665637656386563965640656416564265643656446564565646656476564865649656506565165652656536565465655656566565765658656596566065661656626566365664656656566665667656686566965670656716567265673656746567565676656776567865679656806568165682656836568465685656866568765688656896569065691656926569365694656956569665697656986569965700657016570265703657046570565706657076570865709657106571165712657136571465715657166571765718657196572065721657226572365724657256572665727657286572965730657316573265733657346573565736657376573865739657406574165742657436574465745657466574765748657496575065751657526575365754657556575665757657586575965760657616576265763657646576565766657676576865769657706577165772657736577465775657766577765778657796578065781657826578365784657856578665787657886578965790657916579265793657946579565796657976579865799658006580165802658036580465805658066580765808658096581065811658126581365814658156581665817658186581965820658216582265823658246582565826658276582865829658306583165832658336583465835658366583765838658396584065841658426584365844658456584665847658486584965850658516585265853658546585565856658576585865859658606586165862658636586465865658666586765868658696587065871658726587365874658756587665877658786587965880658816588265883658846588565886658876588865889658906589165892658936589465895658966589765898658996590065901659026590365904659056590665907659086590965910659116591265913659146591565916659176591865919659206592165922659236592465925659266592765928659296593065931659326593365934659356593665937659386593965940659416594265943659446594565946659476594865949659506595165952659536595465955659566595765958659596596065961659626596365964659656596665967659686596965970659716597265973659746597565976659776597865979659806598165982659836598465985659866598765988659896599065991659926599365994659956599665997659986599966000660016600266003660046600566006660076600866009660106601166012660136601466015660166601766018660196602066021660226602366024660256602666027660286602966030660316603266033660346603566036660376603866039660406604166042660436604466045660466604766048660496605066051660526605366054660556605666057660586605966060660616606266063660646606566066660676606866069660706607166072660736607466075660766607766078660796608066081660826608366084660856608666087660886608966090660916609266093660946609566096660976609866099661006610166102661036610466105661066610766108661096611066111661126611366114661156611666117661186611966120661216612266123661246612566126661276612866129661306613166132661336613466135661366613766138661396614066141661426614366144661456614666147661486614966150661516615266153661546615566156661576615866159661606616166162661636616466165661666616766168661696617066171661726617366174661756617666177661786617966180661816618266183661846618566186661876618866189661906619166192661936619466195661966619766198661996620066201662026620366204662056620666207662086620966210662116621266213662146621566216662176621866219662206622166222662236622466225662266622766228662296623066231662326623366234662356623666237662386623966240662416624266243662446624566246662476624866249662506625166252662536625466255662566625766258662596626066261662626626366264662656626666267662686626966270662716627266273662746627566276662776627866279662806628166282662836628466285662866628766288662896629066291662926629366294662956629666297662986629966300663016630266303663046630566306663076630866309663106631166312663136631466315663166631766318663196632066321663226632366324663256632666327663286632966330663316633266333663346633566336663376633866339663406634166342663436634466345663466634766348663496635066351663526635366354663556635666357663586635966360663616636266363663646636566366663676636866369663706637166372663736637466375663766637766378663796638066381663826638366384663856638666387663886638966390663916639266393663946639566396663976639866399664006640166402664036640466405664066640766408664096641066411664126641366414664156641666417664186641966420664216642266423664246642566426664276642866429664306643166432664336643466435664366643766438664396644066441664426644366444664456644666447664486644966450664516645266453664546645566456664576645866459664606646166462664636646466465664666646766468664696647066471664726647366474664756647666477664786647966480664816648266483664846648566486664876648866489664906649166492664936649466495664966649766498664996650066501665026650366504665056650666507665086650966510665116651266513665146651566516665176651866519665206652166522665236652466525665266652766528665296653066531665326653366534665356653666537665386653966540665416654266543665446654566546665476654866549665506655166552665536655466555665566655766558665596656066561665626656366564665656656666567665686656966570665716657266573665746657566576665776657866579665806658166582665836658466585665866658766588665896659066591665926659366594665956659666597665986659966600666016660266603666046660566606666076660866609666106661166612666136661466615666166661766618666196662066621666226662366624666256662666627666286662966630666316663266633666346663566636666376663866639666406664166642666436664466645666466664766648666496665066651666526665366654666556665666657666586665966660666616666266663666646666566666666676666866669666706667166672666736667466675666766667766678666796668066681666826668366684666856668666687666886668966690666916669266693666946669566696666976669866699667006670166702667036670466705667066670766708667096671066711667126671366714667156671666717667186671966720667216672266723667246672566726667276672866729667306673166732667336673466735667366673766738667396674066741667426674366744667456674666747667486674966750667516675266753667546675566756667576675866759667606676166762667636676466765667666676766768667696677066771667726677366774667756677666777667786677966780667816678266783667846678566786667876678866789667906679166792667936679466795667966679766798667996680066801668026680366804668056680666807668086680966810668116681266813668146681566816668176681866819668206682166822668236682466825668266682766828668296683066831668326683366834668356683666837668386683966840668416684266843668446684566846668476684866849668506685166852668536685466855668566685766858668596686066861668626686366864668656686666867668686686966870668716687266873668746687566876668776687866879668806688166882668836688466885668866688766888668896689066891668926689366894668956689666897668986689966900669016690266903669046690566906669076690866909669106691166912669136691466915669166691766918669196692066921669226692366924669256692666927669286692966930669316693266933669346693566936669376693866939669406694166942669436694466945669466694766948669496695066951669526695366954669556695666957669586695966960669616696266963669646696566966669676696866969669706697166972669736697466975669766697766978669796698066981669826698366984669856698666987669886698966990669916699266993669946699566996669976699866999670006700167002670036700467005670066700767008670096701067011670126701367014670156701667017670186701967020670216702267023670246702567026670276702867029670306703167032670336703467035670366703767038670396704067041670426704367044670456704667047670486704967050670516705267053670546705567056670576705867059670606706167062670636706467065670666706767068670696707067071670726707367074670756707667077670786707967080670816708267083670846708567086670876708867089670906709167092670936709467095670966709767098670996710067101671026710367104671056710667107671086710967110671116711267113671146711567116671176711867119671206712167122671236712467125671266712767128671296713067131671326713367134671356713667137671386713967140671416714267143671446714567146671476714867149671506715167152671536715467155671566715767158671596716067161671626716367164671656716667167671686716967170671716717267173671746717567176671776717867179671806718167182671836718467185671866718767188671896719067191671926719367194671956719667197671986719967200672016720267203672046720567206672076720867209672106721167212672136721467215672166721767218672196722067221672226722367224672256722667227672286722967230672316723267233672346723567236672376723867239672406724167242672436724467245672466724767248672496725067251672526725367254672556725667257672586725967260672616726267263672646726567266672676726867269672706727167272672736727467275672766727767278672796728067281672826728367284672856728667287672886728967290672916729267293672946729567296672976729867299673006730167302673036730467305673066730767308673096731067311673126731367314673156731667317673186731967320673216732267323673246732567326673276732867329673306733167332673336733467335673366733767338673396734067341673426734367344673456734667347673486734967350673516735267353673546735567356673576735867359673606736167362673636736467365673666736767368673696737067371673726737367374673756737667377673786737967380673816738267383673846738567386673876738867389673906739167392673936739467395673966739767398673996740067401674026740367404674056740667407674086740967410674116741267413674146741567416674176741867419674206742167422674236742467425674266742767428674296743067431674326743367434674356743667437674386743967440674416744267443674446744567446674476744867449674506745167452674536745467455674566745767458674596746067461674626746367464674656746667467674686746967470674716747267473674746747567476674776747867479674806748167482674836748467485674866748767488674896749067491674926749367494674956749667497674986749967500675016750267503675046750567506675076750867509675106751167512675136751467515675166751767518675196752067521675226752367524675256752667527675286752967530675316753267533675346753567536675376753867539675406754167542675436754467545675466754767548675496755067551675526755367554675556755667557675586755967560675616756267563675646756567566675676756867569675706757167572675736757467575675766757767578675796758067581675826758367584675856758667587675886758967590675916759267593675946759567596675976759867599676006760167602676036760467605676066760767608676096761067611676126761367614676156761667617676186761967620676216762267623676246762567626676276762867629676306763167632676336763467635676366763767638676396764067641676426764367644676456764667647676486764967650676516765267653676546765567656676576765867659676606766167662676636766467665676666766767668676696767067671676726767367674676756767667677676786767967680676816768267683676846768567686676876768867689676906769167692676936769467695676966769767698676996770067701677026770367704677056770667707677086770967710677116771267713677146771567716677176771867719677206772167722677236772467725677266772767728677296773067731677326773367734677356773667737677386773967740677416774267743677446774567746677476774867749677506775167752677536775467755677566775767758677596776067761677626776367764677656776667767677686776967770677716777267773677746777567776677776777867779677806778167782677836778467785677866778767788677896779067791677926779367794677956779667797677986779967800678016780267803678046780567806678076780867809678106781167812678136781467815678166781767818678196782067821678226782367824678256782667827678286782967830678316783267833678346783567836678376783867839678406784167842678436784467845678466784767848678496785067851678526785367854678556785667857678586785967860678616786267863678646786567866678676786867869678706787167872678736787467875678766787767878678796788067881678826788367884678856788667887678886788967890678916789267893678946789567896678976789867899679006790167902679036790467905679066790767908679096791067911679126791367914679156791667917679186791967920679216792267923679246792567926679276792867929679306793167932679336793467935679366793767938679396794067941679426794367944679456794667947679486794967950679516795267953679546795567956679576795867959679606796167962679636796467965679666796767968679696797067971679726797367974679756797667977679786797967980679816798267983679846798567986679876798867989679906799167992679936799467995679966799767998679996800068001680026800368004680056800668007680086800968010680116801268013680146801568016680176801868019680206802168022680236802468025680266802768028680296803068031680326803368034680356803668037680386803968040680416804268043680446804568046680476804868049680506805168052680536805468055680566805768058680596806068061680626806368064680656806668067680686806968070680716807268073680746807568076680776807868079680806808168082680836808468085680866808768088680896809068091680926809368094680956809668097680986809968100681016810268103681046810568106681076810868109681106811168112681136811468115681166811768118681196812068121681226812368124681256812668127681286812968130681316813268133681346813568136681376813868139681406814168142681436814468145681466814768148681496815068151681526815368154681556815668157681586815968160681616816268163681646816568166681676816868169681706817168172681736817468175681766817768178681796818068181681826818368184681856818668187681886818968190681916819268193681946819568196681976819868199682006820168202682036820468205682066820768208682096821068211682126821368214682156821668217682186821968220682216822268223682246822568226682276822868229682306823168232682336823468235682366823768238682396824068241682426824368244682456824668247682486824968250682516825268253682546825568256682576825868259682606826168262682636826468265682666826768268682696827068271682726827368274682756827668277682786827968280682816828268283682846828568286682876828868289682906829168292682936829468295682966829768298682996830068301683026830368304683056830668307683086830968310683116831268313683146831568316683176831868319683206832168322683236832468325683266832768328683296833068331683326833368334683356833668337683386833968340683416834268343683446834568346683476834868349683506835168352683536835468355683566835768358683596836068361683626836368364683656836668367683686836968370683716837268373683746837568376683776837868379683806838168382683836838468385683866838768388683896839068391683926839368394683956839668397683986839968400684016840268403684046840568406684076840868409684106841168412684136841468415684166841768418684196842068421684226842368424684256842668427684286842968430684316843268433684346843568436684376843868439684406844168442684436844468445684466844768448684496845068451684526845368454684556845668457684586845968460684616846268463684646846568466684676846868469684706847168472684736847468475684766847768478684796848068481684826848368484684856848668487684886848968490684916849268493684946849568496684976849868499685006850168502685036850468505685066850768508685096851068511685126851368514685156851668517685186851968520685216852268523685246852568526685276852868529685306853168532685336853468535685366853768538685396854068541685426854368544685456854668547685486854968550685516855268553685546855568556685576855868559685606856168562685636856468565685666856768568685696857068571685726857368574685756857668577685786857968580685816858268583685846858568586685876858868589685906859168592685936859468595685966859768598685996860068601686026860368604686056860668607686086860968610686116861268613686146861568616686176861868619686206862168622686236862468625686266862768628686296863068631686326863368634686356863668637686386863968640686416864268643686446864568646686476864868649686506865168652686536865468655686566865768658686596866068661686626866368664686656866668667686686866968670686716867268673686746867568676686776867868679686806868168682686836868468685686866868768688686896869068691686926869368694686956869668697686986869968700687016870268703687046870568706687076870868709687106871168712687136871468715687166871768718687196872068721687226872368724687256872668727687286872968730687316873268733687346873568736687376873868739687406874168742687436874468745687466874768748687496875068751687526875368754687556875668757687586875968760687616876268763687646876568766687676876868769687706877168772687736877468775687766877768778687796878068781687826878368784687856878668787687886878968790687916879268793687946879568796687976879868799688006880168802688036880468805688066880768808688096881068811688126881368814688156881668817688186881968820688216882268823688246882568826688276882868829688306883168832688336883468835688366883768838688396884068841688426884368844688456884668847688486884968850688516885268853688546885568856688576885868859688606886168862688636886468865688666886768868688696887068871688726887368874688756887668877688786887968880688816888268883688846888568886688876888868889688906889168892688936889468895688966889768898688996890068901689026890368904689056890668907689086890968910689116891268913689146891568916689176891868919689206892168922689236892468925689266892768928689296893068931689326893368934689356893668937689386893968940689416894268943689446894568946689476894868949689506895168952689536895468955689566895768958689596896068961689626896368964689656896668967689686896968970689716897268973689746897568976689776897868979689806898168982689836898468985689866898768988689896899068991689926899368994689956899668997689986899969000690016900269003690046900569006690076900869009690106901169012690136901469015690166901769018690196902069021690226902369024690256902669027690286902969030690316903269033690346903569036690376903869039690406904169042690436904469045690466904769048690496905069051690526905369054690556905669057690586905969060690616906269063690646906569066690676906869069690706907169072690736907469075690766907769078690796908069081690826908369084690856908669087690886908969090690916909269093690946909569096690976909869099691006910169102691036910469105691066910769108691096911069111691126911369114691156911669117691186911969120691216912269123691246912569126691276912869129691306913169132691336913469135691366913769138691396914069141691426914369144691456914669147691486914969150691516915269153691546915569156691576915869159691606916169162691636916469165691666916769168691696917069171691726917369174691756917669177691786917969180691816918269183691846918569186691876918869189691906919169192691936919469195691966919769198691996920069201692026920369204692056920669207692086920969210692116921269213692146921569216692176921869219692206922169222692236922469225692266922769228692296923069231692326923369234692356923669237692386923969240692416924269243692446924569246692476924869249692506925169252692536925469255692566925769258692596926069261692626926369264692656926669267692686926969270692716927269273692746927569276692776927869279692806928169282692836928469285692866928769288692896929069291692926929369294692956929669297692986929969300693016930269303693046930569306693076930869309693106931169312693136931469315693166931769318693196932069321693226932369324693256932669327693286932969330693316933269333693346933569336693376933869339693406934169342693436934469345693466934769348693496935069351693526935369354693556935669357693586935969360693616936269363693646936569366693676936869369693706937169372693736937469375693766937769378693796938069381693826938369384693856938669387693886938969390693916939269393693946939569396693976939869399694006940169402694036940469405694066940769408694096941069411694126941369414694156941669417694186941969420694216942269423694246942569426694276942869429694306943169432694336943469435694366943769438694396944069441694426944369444694456944669447694486944969450694516945269453694546945569456694576945869459694606946169462694636946469465694666946769468694696947069471694726947369474694756947669477694786947969480694816948269483694846948569486694876948869489694906949169492694936949469495694966949769498694996950069501695026950369504695056950669507695086950969510695116951269513695146951569516695176951869519695206952169522695236952469525695266952769528695296953069531695326953369534695356953669537695386953969540695416954269543695446954569546695476954869549695506955169552695536955469555695566955769558695596956069561695626956369564695656956669567695686956969570695716957269573695746957569576695776957869579695806958169582695836958469585695866958769588695896959069591695926959369594695956959669597695986959969600696016960269603696046960569606696076960869609696106961169612696136961469615696166961769618696196962069621696226962369624696256962669627696286962969630696316963269633696346963569636696376963869639696406964169642696436964469645696466964769648696496965069651696526965369654696556965669657696586965969660696616966269663696646966569666696676966869669696706967169672696736967469675696766967769678696796968069681696826968369684696856968669687696886968969690696916969269693696946969569696696976969869699697006970169702697036970469705697066970769708697096971069711697126971369714697156971669717697186971969720697216972269723697246972569726697276972869729697306973169732697336973469735697366973769738697396974069741697426974369744697456974669747697486974969750697516975269753697546975569756697576975869759697606976169762697636976469765697666976769768697696977069771697726977369774697756977669777697786977969780697816978269783697846978569786697876978869789697906979169792697936979469795697966979769798697996980069801698026980369804698056980669807698086980969810698116981269813698146981569816698176981869819698206982169822698236982469825698266982769828698296983069831698326983369834698356983669837698386983969840698416984269843698446984569846698476984869849698506985169852698536985469855698566985769858698596986069861698626986369864698656986669867698686986969870698716987269873698746987569876698776987869879698806988169882698836988469885698866988769888698896989069891698926989369894698956989669897698986989969900699016990269903699046990569906699076990869909699106991169912699136991469915699166991769918699196992069921699226992369924699256992669927699286992969930699316993269933699346993569936699376993869939699406994169942699436994469945699466994769948699496995069951699526995369954699556995669957699586995969960699616996269963699646996569966699676996869969699706997169972699736997469975699766997769978699796998069981699826998369984699856998669987699886998969990699916999269993699946999569996699976999869999700007000170002700037000470005700067000770008700097001070011700127001370014700157001670017700187001970020700217002270023700247002570026700277002870029700307003170032700337003470035700367003770038700397004070041700427004370044700457004670047700487004970050700517005270053700547005570056700577005870059700607006170062700637006470065700667006770068700697007070071700727007370074700757007670077700787007970080700817008270083700847008570086700877008870089700907009170092700937009470095700967009770098700997010070101701027010370104701057010670107701087010970110701117011270113701147011570116701177011870119701207012170122701237012470125701267012770128701297013070131701327013370134701357013670137701387013970140701417014270143701447014570146701477014870149701507015170152701537015470155701567015770158701597016070161701627016370164701657016670167701687016970170701717017270173701747017570176701777017870179701807018170182701837018470185701867018770188701897019070191701927019370194701957019670197701987019970200702017020270203702047020570206702077020870209702107021170212702137021470215702167021770218702197022070221702227022370224702257022670227702287022970230702317023270233702347023570236702377023870239702407024170242702437024470245702467024770248702497025070251702527025370254702557025670257702587025970260702617026270263702647026570266702677026870269702707027170272702737027470275702767027770278702797028070281702827028370284702857028670287702887028970290702917029270293702947029570296702977029870299703007030170302703037030470305703067030770308703097031070311703127031370314703157031670317703187031970320703217032270323703247032570326703277032870329703307033170332703337033470335703367033770338703397034070341703427034370344703457034670347703487034970350703517035270353703547035570356703577035870359703607036170362703637036470365703667036770368703697037070371703727037370374703757037670377703787037970380703817038270383703847038570386703877038870389703907039170392703937039470395703967039770398703997040070401704027040370404704057040670407704087040970410704117041270413704147041570416704177041870419704207042170422704237042470425704267042770428704297043070431704327043370434704357043670437704387043970440704417044270443704447044570446704477044870449704507045170452704537045470455704567045770458704597046070461704627046370464704657046670467704687046970470704717047270473704747047570476704777047870479704807048170482704837048470485704867048770488704897049070491704927049370494704957049670497704987049970500705017050270503705047050570506705077050870509705107051170512705137051470515705167051770518705197052070521705227052370524705257052670527705287052970530705317053270533705347053570536705377053870539705407054170542705437054470545705467054770548705497055070551705527055370554705557055670557705587055970560705617056270563705647056570566705677056870569705707057170572705737057470575705767057770578705797058070581705827058370584705857058670587705887058970590705917059270593705947059570596705977059870599706007060170602706037060470605706067060770608706097061070611706127061370614706157061670617706187061970620706217062270623706247062570626706277062870629706307063170632706337063470635706367063770638706397064070641706427064370644706457064670647706487064970650706517065270653706547065570656706577065870659706607066170662706637066470665706667066770668706697067070671706727067370674706757067670677706787067970680706817068270683706847068570686706877068870689706907069170692706937069470695706967069770698706997070070701707027070370704707057070670707707087070970710707117071270713707147071570716707177071870719707207072170722707237072470725707267072770728707297073070731707327073370734707357073670737707387073970740707417074270743707447074570746707477074870749707507075170752707537075470755707567075770758707597076070761707627076370764707657076670767707687076970770707717077270773707747077570776707777077870779707807078170782707837078470785707867078770788707897079070791707927079370794707957079670797707987079970800708017080270803708047080570806708077080870809708107081170812708137081470815708167081770818708197082070821708227082370824708257082670827708287082970830708317083270833708347083570836708377083870839708407084170842708437084470845708467084770848708497085070851708527085370854708557085670857708587085970860708617086270863708647086570866708677086870869708707087170872708737087470875708767087770878708797088070881708827088370884708857088670887708887088970890708917089270893708947089570896708977089870899709007090170902709037090470905709067090770908709097091070911709127091370914709157091670917709187091970920709217092270923709247092570926709277092870929709307093170932709337093470935709367093770938709397094070941709427094370944709457094670947709487094970950709517095270953709547095570956709577095870959709607096170962709637096470965709667096770968709697097070971709727097370974709757097670977709787097970980709817098270983709847098570986709877098870989709907099170992709937099470995709967099770998709997100071001710027100371004710057100671007710087100971010710117101271013710147101571016710177101871019710207102171022710237102471025710267102771028710297103071031710327103371034710357103671037710387103971040710417104271043710447104571046710477104871049710507105171052710537105471055710567105771058710597106071061710627106371064710657106671067710687106971070710717107271073710747107571076710777107871079710807108171082710837108471085710867108771088710897109071091710927109371094710957109671097710987109971100711017110271103711047110571106711077110871109711107111171112711137111471115711167111771118711197112071121711227112371124711257112671127711287112971130711317113271133711347113571136711377113871139711407114171142711437114471145711467114771148711497115071151711527115371154711557115671157711587115971160711617116271163711647116571166711677116871169711707117171172711737117471175711767117771178711797118071181711827118371184711857118671187711887118971190711917119271193711947119571196711977119871199712007120171202712037120471205712067120771208712097121071211712127121371214712157121671217712187121971220712217122271223712247122571226712277122871229712307123171232712337123471235712367123771238712397124071241712427124371244712457124671247712487124971250712517125271253712547125571256712577125871259712607126171262712637126471265712667126771268712697127071271712727127371274712757127671277712787127971280712817128271283712847128571286712877128871289712907129171292712937129471295712967129771298712997130071301713027130371304713057130671307713087130971310713117131271313713147131571316713177131871319713207132171322713237132471325713267132771328713297133071331713327133371334713357133671337713387133971340713417134271343713447134571346713477134871349713507135171352713537135471355713567135771358713597136071361713627136371364713657136671367713687136971370713717137271373713747137571376713777137871379713807138171382713837138471385713867138771388713897139071391713927139371394713957139671397713987139971400714017140271403714047140571406714077140871409714107141171412714137141471415714167141771418714197142071421714227142371424714257142671427714287142971430714317143271433714347143571436714377143871439714407144171442714437144471445714467144771448714497145071451714527145371454714557145671457714587145971460714617146271463714647146571466714677146871469714707147171472714737147471475714767147771478714797148071481714827148371484714857148671487714887148971490714917149271493714947149571496714977149871499715007150171502715037150471505715067150771508715097151071511715127151371514715157151671517715187151971520715217152271523715247152571526715277152871529715307153171532715337153471535715367153771538715397154071541715427154371544715457154671547715487154971550715517155271553715547155571556715577155871559715607156171562715637156471565715667156771568715697157071571715727157371574715757157671577715787157971580715817158271583715847158571586715877158871589715907159171592715937159471595715967159771598715997160071601716027160371604716057160671607716087160971610716117161271613716147161571616716177161871619716207162171622716237162471625716267162771628716297163071631716327163371634716357163671637716387163971640716417164271643716447164571646716477164871649716507165171652716537165471655716567165771658716597166071661716627166371664716657166671667716687166971670716717167271673716747167571676716777167871679716807168171682716837168471685716867168771688716897169071691716927169371694716957169671697716987169971700717017170271703717047170571706717077170871709717107171171712717137171471715717167171771718717197172071721717227172371724717257172671727717287172971730717317173271733717347173571736717377173871739717407174171742717437174471745717467174771748717497175071751717527175371754717557175671757717587175971760717617176271763717647176571766717677176871769717707177171772717737177471775717767177771778717797178071781717827178371784717857178671787717887178971790717917179271793717947179571796717977179871799718007180171802718037180471805718067180771808718097181071811718127181371814718157181671817718187181971820718217182271823718247182571826718277182871829718307183171832718337183471835718367183771838718397184071841718427184371844718457184671847718487184971850718517185271853718547185571856718577185871859718607186171862718637186471865718667186771868718697187071871718727187371874718757187671877718787187971880718817188271883718847188571886718877188871889718907189171892718937189471895718967189771898718997190071901719027190371904719057190671907719087190971910719117191271913719147191571916719177191871919719207192171922719237192471925719267192771928719297193071931719327193371934719357193671937719387193971940719417194271943719447194571946719477194871949719507195171952719537195471955719567195771958719597196071961719627196371964719657196671967719687196971970719717197271973719747197571976719777197871979719807198171982719837198471985719867198771988719897199071991719927199371994719957199671997719987199972000720017200272003720047200572006720077200872009720107201172012720137201472015720167201772018720197202072021720227202372024720257202672027720287202972030720317203272033720347203572036720377203872039720407204172042720437204472045720467204772048720497205072051720527205372054720557205672057720587205972060720617206272063720647206572066720677206872069720707207172072720737207472075720767207772078720797208072081720827208372084720857208672087720887208972090720917209272093720947209572096720977209872099721007210172102721037210472105721067210772108721097211072111721127211372114721157211672117721187211972120721217212272123721247212572126721277212872129721307213172132721337213472135721367213772138721397214072141721427214372144721457214672147721487214972150721517215272153721547215572156721577215872159721607216172162721637216472165721667216772168721697217072171721727217372174721757217672177721787217972180721817218272183721847218572186721877218872189721907219172192721937219472195721967219772198721997220072201722027220372204722057220672207722087220972210722117221272213722147221572216722177221872219722207222172222722237222472225722267222772228722297223072231722327223372234722357223672237722387223972240722417224272243722447224572246722477224872249722507225172252722537225472255722567225772258722597226072261722627226372264722657226672267722687226972270722717227272273722747227572276722777227872279722807228172282722837228472285722867228772288722897229072291722927229372294722957229672297722987229972300723017230272303723047230572306723077230872309723107231172312723137231472315723167231772318723197232072321723227232372324723257232672327723287232972330723317233272333723347233572336723377233872339723407234172342723437234472345723467234772348723497235072351723527235372354723557235672357723587235972360723617236272363723647236572366723677236872369723707237172372723737237472375723767237772378723797238072381723827238372384723857238672387723887238972390723917239272393723947239572396723977239872399724007240172402724037240472405724067240772408724097241072411724127241372414724157241672417724187241972420724217242272423724247242572426724277242872429724307243172432724337243472435724367243772438724397244072441724427244372444724457244672447724487244972450724517245272453724547245572456724577245872459724607246172462724637246472465724667246772468724697247072471724727247372474724757247672477724787247972480724817248272483724847248572486724877248872489724907249172492724937249472495724967249772498724997250072501725027250372504725057250672507725087250972510725117251272513725147251572516725177251872519725207252172522725237252472525725267252772528725297253072531725327253372534725357253672537725387253972540725417254272543725447254572546725477254872549725507255172552725537255472555725567255772558725597256072561725627256372564725657256672567725687256972570725717257272573725747257572576725777257872579725807258172582725837258472585725867258772588725897259072591725927259372594725957259672597725987259972600726017260272603726047260572606726077260872609726107261172612726137261472615726167261772618726197262072621726227262372624726257262672627726287262972630726317263272633726347263572636726377263872639726407264172642726437264472645726467264772648726497265072651726527265372654726557265672657726587265972660726617266272663726647266572666726677266872669726707267172672726737267472675726767267772678726797268072681726827268372684726857268672687726887268972690726917269272693726947269572696726977269872699727007270172702727037270472705727067270772708727097271072711727127271372714727157271672717727187271972720727217272272723727247272572726727277272872729727307273172732727337273472735727367273772738727397274072741727427274372744727457274672747727487274972750727517275272753727547275572756727577275872759727607276172762727637276472765727667276772768727697277072771727727277372774727757277672777727787277972780727817278272783727847278572786727877278872789727907279172792727937279472795727967279772798727997280072801728027280372804728057280672807728087280972810728117281272813728147281572816728177281872819728207282172822728237282472825728267282772828728297283072831728327283372834728357283672837728387283972840728417284272843728447284572846728477284872849728507285172852728537285472855728567285772858728597286072861728627286372864728657286672867728687286972870728717287272873728747287572876728777287872879728807288172882728837288472885728867288772888728897289072891728927289372894728957289672897728987289972900729017290272903729047290572906729077290872909729107291172912729137291472915729167291772918729197292072921729227292372924729257292672927729287292972930729317293272933729347293572936729377293872939729407294172942729437294472945729467294772948729497295072951729527295372954729557295672957729587295972960729617296272963729647296572966729677296872969729707297172972729737297472975729767297772978729797298072981729827298372984729857298672987729887298972990729917299272993729947299572996729977299872999730007300173002730037300473005730067300773008730097301073011730127301373014730157301673017730187301973020730217302273023730247302573026730277302873029730307303173032730337303473035730367303773038730397304073041730427304373044730457304673047730487304973050730517305273053730547305573056730577305873059730607306173062730637306473065730667306773068730697307073071730727307373074730757307673077730787307973080730817308273083730847308573086730877308873089730907309173092730937309473095730967309773098730997310073101731027310373104731057310673107731087310973110731117311273113731147311573116731177311873119731207312173122731237312473125731267312773128731297313073131731327313373134731357313673137731387313973140731417314273143731447314573146731477314873149731507315173152731537315473155731567315773158731597316073161731627316373164731657316673167731687316973170731717317273173731747317573176731777317873179731807318173182731837318473185731867318773188731897319073191731927319373194731957319673197731987319973200732017320273203732047320573206732077320873209732107321173212732137321473215732167321773218732197322073221732227322373224732257322673227732287322973230732317323273233732347323573236732377323873239732407324173242732437324473245732467324773248732497325073251732527325373254732557325673257732587325973260732617326273263732647326573266732677326873269732707327173272732737327473275732767327773278732797328073281732827328373284732857328673287732887328973290732917329273293732947329573296732977329873299733007330173302733037330473305733067330773308733097331073311733127331373314733157331673317733187331973320733217332273323733247332573326733277332873329733307333173332733337333473335733367333773338733397334073341733427334373344733457334673347733487334973350733517335273353733547335573356733577335873359733607336173362733637336473365733667336773368733697337073371733727337373374733757337673377733787337973380733817338273383733847338573386733877338873389733907339173392733937339473395733967339773398733997340073401734027340373404734057340673407734087340973410734117341273413734147341573416734177341873419734207342173422734237342473425734267342773428734297343073431734327343373434734357343673437734387343973440734417344273443734447344573446734477344873449734507345173452734537345473455734567345773458734597346073461734627346373464734657346673467734687346973470734717347273473734747347573476734777347873479734807348173482734837348473485734867348773488734897349073491734927349373494734957349673497734987349973500735017350273503735047350573506735077350873509735107351173512735137351473515735167351773518735197352073521735227352373524735257352673527735287352973530735317353273533735347353573536735377353873539735407354173542735437354473545735467354773548735497355073551735527355373554735557355673557735587355973560735617356273563735647356573566735677356873569735707357173572735737357473575735767357773578735797358073581735827358373584735857358673587735887358973590735917359273593735947359573596735977359873599736007360173602736037360473605736067360773608736097361073611736127361373614736157361673617736187361973620736217362273623736247362573626736277362873629736307363173632736337363473635736367363773638736397364073641736427364373644736457364673647736487364973650736517365273653736547365573656736577365873659736607366173662736637366473665736667366773668736697367073671736727367373674736757367673677736787367973680736817368273683736847368573686736877368873689736907369173692736937369473695736967369773698736997370073701737027370373704737057370673707737087370973710737117371273713737147371573716737177371873719737207372173722737237372473725737267372773728737297373073731737327373373734737357373673737737387373973740737417374273743737447374573746737477374873749737507375173752737537375473755737567375773758737597376073761737627376373764737657376673767737687376973770737717377273773737747377573776737777377873779737807378173782737837378473785737867378773788737897379073791737927379373794737957379673797737987379973800738017380273803738047380573806738077380873809738107381173812738137381473815738167381773818738197382073821738227382373824738257382673827738287382973830738317383273833738347383573836738377383873839738407384173842738437384473845738467384773848738497385073851738527385373854738557385673857738587385973860738617386273863738647386573866738677386873869738707387173872738737387473875738767387773878738797388073881738827388373884738857388673887738887388973890738917389273893738947389573896738977389873899739007390173902739037390473905739067390773908739097391073911739127391373914739157391673917739187391973920739217392273923739247392573926739277392873929739307393173932739337393473935739367393773938739397394073941739427394373944739457394673947739487394973950739517395273953739547395573956739577395873959739607396173962739637396473965739667396773968739697397073971739727397373974739757397673977739787397973980739817398273983739847398573986739877398873989739907399173992739937399473995739967399773998739997400074001740027400374004740057400674007740087400974010740117401274013740147401574016740177401874019740207402174022740237402474025740267402774028740297403074031740327403374034740357403674037740387403974040740417404274043740447404574046740477404874049740507405174052740537405474055740567405774058740597406074061740627406374064740657406674067740687406974070740717407274073740747407574076740777407874079740807408174082740837408474085740867408774088740897409074091740927409374094740957409674097740987409974100741017410274103741047410574106741077410874109741107411174112741137411474115741167411774118741197412074121741227412374124741257412674127741287412974130741317413274133741347413574136741377413874139741407414174142741437414474145741467414774148741497415074151741527415374154741557415674157741587415974160741617416274163741647416574166741677416874169741707417174172741737417474175741767417774178741797418074181741827418374184741857418674187741887418974190741917419274193741947419574196741977419874199742007420174202742037420474205742067420774208742097421074211742127421374214742157421674217742187421974220742217422274223742247422574226742277422874229742307423174232742337423474235742367423774238742397424074241742427424374244742457424674247742487424974250742517425274253742547425574256742577425874259742607426174262742637426474265742667426774268742697427074271742727427374274742757427674277742787427974280742817428274283742847428574286742877428874289742907429174292742937429474295742967429774298742997430074301743027430374304743057430674307743087430974310743117431274313743147431574316743177431874319743207432174322743237432474325743267432774328743297433074331743327433374334743357433674337743387433974340743417434274343743447434574346743477434874349743507435174352743537435474355743567435774358743597436074361743627436374364743657436674367743687436974370743717437274373743747437574376743777437874379743807438174382743837438474385743867438774388743897439074391743927439374394743957439674397743987439974400744017440274403744047440574406744077440874409744107441174412744137441474415744167441774418744197442074421744227442374424744257442674427744287442974430744317443274433744347443574436744377443874439744407444174442744437444474445744467444774448744497445074451744527445374454744557445674457744587445974460744617446274463744647446574466744677446874469744707447174472744737447474475744767447774478744797448074481744827448374484744857448674487744887448974490744917449274493744947449574496744977449874499745007450174502745037450474505745067450774508745097451074511745127451374514745157451674517745187451974520745217452274523745247452574526745277452874529745307453174532745337453474535745367453774538745397454074541745427454374544745457454674547745487454974550745517455274553745547455574556745577455874559745607456174562745637456474565745667456774568745697457074571745727457374574745757457674577745787457974580745817458274583745847458574586745877458874589745907459174592745937459474595745967459774598745997460074601746027460374604746057460674607746087460974610746117461274613746147461574616746177461874619746207462174622746237462474625746267462774628746297463074631746327463374634746357463674637746387463974640746417464274643746447464574646746477464874649746507465174652746537465474655746567465774658746597466074661746627466374664746657466674667746687466974670746717467274673746747467574676746777467874679746807468174682746837468474685746867468774688746897469074691746927469374694746957469674697746987469974700747017470274703747047470574706747077470874709747107471174712747137471474715747167471774718747197472074721747227472374724747257472674727747287472974730747317473274733747347473574736747377473874739747407474174742747437474474745747467474774748747497475074751747527475374754747557475674757747587475974760747617476274763747647476574766747677476874769747707477174772747737477474775747767477774778747797478074781747827478374784747857478674787747887478974790747917479274793747947479574796747977479874799748007480174802748037480474805748067480774808748097481074811748127481374814748157481674817748187481974820748217482274823748247482574826748277482874829748307483174832748337483474835748367483774838748397484074841748427484374844748457484674847748487484974850748517485274853748547485574856748577485874859748607486174862748637486474865748667486774868748697487074871748727487374874748757487674877748787487974880748817488274883748847488574886748877488874889748907489174892748937489474895748967489774898748997490074901749027490374904749057490674907749087490974910749117491274913749147491574916749177491874919749207492174922749237492474925749267492774928749297493074931749327493374934749357493674937749387493974940749417494274943749447494574946749477494874949749507495174952749537495474955749567495774958749597496074961749627496374964749657496674967749687496974970749717497274973749747497574976749777497874979749807498174982749837498474985749867498774988749897499074991749927499374994749957499674997749987499975000750017500275003750047500575006750077500875009750107501175012750137501475015750167501775018750197502075021750227502375024750257502675027750287502975030750317503275033750347503575036750377503875039750407504175042750437504475045750467504775048750497505075051750527505375054750557505675057750587505975060750617506275063750647506575066750677506875069750707507175072750737507475075750767507775078750797508075081750827508375084750857508675087750887508975090750917509275093750947509575096750977509875099751007510175102751037510475105751067510775108751097511075111751127511375114751157511675117751187511975120751217512275123751247512575126751277512875129751307513175132751337513475135751367513775138751397514075141751427514375144751457514675147751487514975150751517515275153751547515575156751577515875159751607516175162751637516475165751667516775168751697517075171751727517375174751757517675177751787517975180751817518275183751847518575186751877518875189751907519175192751937519475195751967519775198751997520075201752027520375204752057520675207752087520975210752117521275213752147521575216752177521875219752207522175222752237522475225752267522775228752297523075231752327523375234752357523675237752387523975240752417524275243752447524575246752477524875249752507525175252752537525475255752567525775258752597526075261752627526375264752657526675267752687526975270752717527275273752747527575276752777527875279752807528175282752837528475285752867528775288752897529075291752927529375294752957529675297752987529975300753017530275303753047530575306753077530875309753107531175312753137531475315753167531775318753197532075321753227532375324753257532675327753287532975330753317533275333753347533575336753377533875339753407534175342753437534475345753467534775348753497535075351753527535375354753557535675357753587535975360753617536275363753647536575366753677536875369753707537175372753737537475375753767537775378753797538075381753827538375384753857538675387753887538975390753917539275393753947539575396753977539875399754007540175402754037540475405754067540775408754097541075411754127541375414754157541675417754187541975420754217542275423754247542575426754277542875429754307543175432754337543475435754367543775438754397544075441754427544375444754457544675447754487544975450754517545275453754547545575456754577545875459754607546175462754637546475465754667546775468754697547075471754727547375474754757547675477754787547975480754817548275483754847548575486754877548875489754907549175492754937549475495754967549775498754997550075501755027550375504755057550675507755087550975510755117551275513755147551575516755177551875519755207552175522755237552475525755267552775528755297553075531755327553375534755357553675537755387553975540755417554275543755447554575546755477554875549755507555175552755537555475555755567555775558755597556075561755627556375564755657556675567755687556975570755717557275573755747557575576755777557875579755807558175582755837558475585755867558775588755897559075591755927559375594755957559675597755987559975600756017560275603756047560575606756077560875609756107561175612756137561475615756167561775618756197562075621756227562375624756257562675627756287562975630756317563275633756347563575636756377563875639756407564175642756437564475645756467564775648756497565075651756527565375654756557565675657756587565975660756617566275663756647566575666756677566875669756707567175672756737567475675756767567775678756797568075681756827568375684756857568675687756887568975690756917569275693756947569575696756977569875699757007570175702757037570475705757067570775708757097571075711757127571375714757157571675717757187571975720757217572275723757247572575726757277572875729757307573175732757337573475735757367573775738757397574075741757427574375744757457574675747757487574975750757517575275753757547575575756757577575875759757607576175762757637576475765757667576775768757697577075771757727577375774757757577675777757787577975780757817578275783757847578575786757877578875789757907579175792757937579475795757967579775798757997580075801758027580375804758057580675807758087580975810758117581275813758147581575816758177581875819758207582175822758237582475825758267582775828758297583075831758327583375834758357583675837758387583975840758417584275843758447584575846758477584875849758507585175852758537585475855758567585775858758597586075861758627586375864758657586675867758687586975870758717587275873758747587575876758777587875879758807588175882758837588475885758867588775888758897589075891758927589375894758957589675897758987589975900759017590275903759047590575906759077590875909759107591175912759137591475915759167591775918759197592075921759227592375924759257592675927759287592975930759317593275933759347593575936759377593875939759407594175942759437594475945759467594775948759497595075951759527595375954759557595675957759587595975960759617596275963759647596575966759677596875969759707597175972759737597475975759767597775978759797598075981759827598375984759857598675987759887598975990759917599275993759947599575996759977599875999760007600176002760037600476005760067600776008760097601076011760127601376014760157601676017760187601976020760217602276023760247602576026760277602876029760307603176032760337603476035760367603776038760397604076041760427604376044760457604676047760487604976050760517605276053760547605576056760577605876059760607606176062760637606476065760667606776068760697607076071760727607376074760757607676077760787607976080760817608276083760847608576086760877608876089760907609176092760937609476095760967609776098760997610076101761027610376104761057610676107761087610976110761117611276113761147611576116761177611876119761207612176122761237612476125761267612776128761297613076131761327613376134761357613676137761387613976140761417614276143761447614576146761477614876149761507615176152761537615476155761567615776158761597616076161761627616376164761657616676167761687616976170761717617276173761747617576176761777617876179761807618176182761837618476185761867618776188761897619076191761927619376194761957619676197761987619976200762017620276203762047620576206762077620876209762107621176212762137621476215762167621776218762197622076221762227622376224762257622676227762287622976230762317623276233762347623576236762377623876239762407624176242762437624476245762467624776248762497625076251762527625376254762557625676257762587625976260762617626276263762647626576266762677626876269762707627176272762737627476275762767627776278762797628076281762827628376284762857628676287762887628976290762917629276293762947629576296762977629876299763007630176302763037630476305763067630776308763097631076311763127631376314763157631676317763187631976320763217632276323763247632576326763277632876329763307633176332763337633476335763367633776338763397634076341763427634376344763457634676347763487634976350763517635276353763547635576356763577635876359763607636176362763637636476365763667636776368763697637076371763727637376374763757637676377763787637976380763817638276383763847638576386763877638876389763907639176392763937639476395763967639776398763997640076401764027640376404764057640676407764087640976410764117641276413764147641576416764177641876419764207642176422764237642476425764267642776428764297643076431764327643376434764357643676437764387643976440764417644276443764447644576446764477644876449764507645176452764537645476455764567645776458764597646076461764627646376464764657646676467764687646976470764717647276473764747647576476764777647876479764807648176482764837648476485764867648776488764897649076491764927649376494764957649676497764987649976500765017650276503765047650576506765077650876509765107651176512765137651476515765167651776518765197652076521765227652376524765257652676527765287652976530765317653276533765347653576536765377653876539765407654176542765437654476545765467654776548765497655076551765527655376554765557655676557765587655976560765617656276563765647656576566765677656876569765707657176572765737657476575765767657776578765797658076581765827658376584765857658676587765887658976590765917659276593765947659576596765977659876599766007660176602766037660476605766067660776608766097661076611766127661376614766157661676617766187661976620766217662276623766247662576626766277662876629766307663176632766337663476635766367663776638766397664076641766427664376644766457664676647766487664976650766517665276653766547665576656766577665876659766607666176662766637666476665766667666776668766697667076671766727667376674766757667676677766787667976680766817668276683766847668576686766877668876689766907669176692766937669476695766967669776698766997670076701767027670376704767057670676707767087670976710767117671276713767147671576716767177671876719767207672176722767237672476725767267672776728767297673076731767327673376734767357673676737767387673976740767417674276743767447674576746767477674876749767507675176752767537675476755767567675776758767597676076761767627676376764767657676676767767687676976770767717677276773767747677576776767777677876779767807678176782767837678476785767867678776788767897679076791767927679376794767957679676797767987679976800768017680276803768047680576806768077680876809768107681176812768137681476815768167681776818768197682076821768227682376824768257682676827768287682976830768317683276833768347683576836768377683876839768407684176842768437684476845768467684776848768497685076851768527685376854768557685676857768587685976860768617686276863768647686576866768677686876869768707687176872768737687476875768767687776878768797688076881768827688376884768857688676887768887688976890768917689276893768947689576896768977689876899769007690176902769037690476905769067690776908769097691076911769127691376914769157691676917769187691976920769217692276923769247692576926769277692876929769307693176932769337693476935769367693776938769397694076941769427694376944769457694676947769487694976950769517695276953769547695576956769577695876959769607696176962769637696476965769667696776968769697697076971769727697376974769757697676977769787697976980769817698276983769847698576986769877698876989769907699176992769937699476995769967699776998769997700077001770027700377004770057700677007770087700977010770117701277013770147701577016770177701877019770207702177022770237702477025770267702777028770297703077031770327703377034770357703677037770387703977040770417704277043770447704577046770477704877049770507705177052770537705477055770567705777058770597706077061770627706377064770657706677067770687706977070770717707277073770747707577076770777707877079770807708177082770837708477085770867708777088770897709077091770927709377094770957709677097770987709977100771017710277103771047710577106771077710877109771107711177112771137711477115771167711777118771197712077121771227712377124771257712677127771287712977130771317713277133771347713577136771377713877139771407714177142771437714477145771467714777148771497715077151771527715377154771557715677157771587715977160771617716277163771647716577166771677716877169771707717177172771737717477175771767717777178771797718077181771827718377184771857718677187771887718977190771917719277193771947719577196771977719877199772007720177202772037720477205772067720777208772097721077211772127721377214772157721677217772187721977220772217722277223772247722577226772277722877229772307723177232772337723477235772367723777238772397724077241772427724377244772457724677247772487724977250772517725277253772547725577256772577725877259772607726177262772637726477265772667726777268772697727077271772727727377274772757727677277772787727977280772817728277283772847728577286772877728877289772907729177292772937729477295772967729777298772997730077301773027730377304773057730677307773087730977310773117731277313773147731577316773177731877319773207732177322773237732477325773267732777328773297733077331773327733377334773357733677337773387733977340773417734277343773447734577346773477734877349773507735177352773537735477355773567735777358773597736077361773627736377364773657736677367773687736977370773717737277373773747737577376773777737877379773807738177382773837738477385773867738777388773897739077391773927739377394773957739677397773987739977400774017740277403774047740577406774077740877409774107741177412774137741477415774167741777418774197742077421774227742377424774257742677427774287742977430774317743277433774347743577436774377743877439774407744177442774437744477445774467744777448774497745077451774527745377454774557745677457774587745977460774617746277463774647746577466774677746877469774707747177472774737747477475774767747777478774797748077481774827748377484774857748677487774887748977490774917749277493774947749577496774977749877499775007750177502775037750477505775067750777508775097751077511775127751377514775157751677517775187751977520775217752277523775247752577526775277752877529775307753177532775337753477535775367753777538775397754077541775427754377544775457754677547775487754977550775517755277553775547755577556775577755877559775607756177562775637756477565775667756777568775697757077571775727757377574775757757677577775787757977580775817758277583775847758577586775877758877589775907759177592775937759477595775967759777598775997760077601776027760377604776057760677607776087760977610776117761277613776147761577616776177761877619776207762177622776237762477625776267762777628776297763077631776327763377634776357763677637776387763977640776417764277643776447764577646776477764877649776507765177652776537765477655776567765777658776597766077661776627766377664776657766677667776687766977670776717767277673776747767577676776777767877679776807768177682776837768477685776867768777688776897769077691776927769377694776957769677697776987769977700777017770277703777047770577706777077770877709777107771177712777137771477715777167771777718777197772077721777227772377724777257772677727777287772977730777317773277733777347773577736777377773877739777407774177742777437774477745777467774777748777497775077751777527775377754777557775677757777587775977760777617776277763777647776577766777677776877769777707777177772777737777477775777767777777778777797778077781777827778377784777857778677787777887778977790777917779277793777947779577796777977779877799778007780177802778037780477805778067780777808778097781077811778127781377814778157781677817778187781977820778217782277823778247782577826778277782877829778307783177832778337783477835778367783777838778397784077841778427784377844778457784677847778487784977850778517785277853778547785577856778577785877859778607786177862778637786477865778667786777868778697787077871778727787377874778757787677877778787787977880778817788277883778847788577886778877788877889778907789177892778937789477895778967789777898778997790077901779027790377904779057790677907779087790977910779117791277913779147791577916779177791877919779207792177922779237792477925779267792777928779297793077931779327793377934779357793677937779387793977940779417794277943779447794577946779477794877949779507795177952779537795477955779567795777958779597796077961779627796377964779657796677967779687796977970779717797277973779747797577976779777797877979779807798177982779837798477985779867798777988779897799077991779927799377994779957799677997779987799978000780017800278003780047800578006780077800878009780107801178012780137801478015780167801778018780197802078021780227802378024780257802678027780287802978030780317803278033780347803578036780377803878039780407804178042780437804478045780467804778048780497805078051780527805378054780557805678057780587805978060780617806278063780647806578066780677806878069780707807178072780737807478075780767807778078780797808078081780827808378084780857808678087780887808978090780917809278093780947809578096780977809878099781007810178102781037810478105781067810778108781097811078111781127811378114781157811678117781187811978120781217812278123781247812578126781277812878129781307813178132781337813478135781367813778138781397814078141781427814378144781457814678147781487814978150781517815278153781547815578156781577815878159781607816178162781637816478165781667816778168781697817078171781727817378174781757817678177781787817978180781817818278183781847818578186781877818878189781907819178192781937819478195781967819778198781997820078201782027820378204782057820678207782087820978210782117821278213782147821578216782177821878219782207822178222782237822478225782267822778228782297823078231782327823378234782357823678237782387823978240782417824278243782447824578246782477824878249782507825178252782537825478255782567825778258782597826078261782627826378264782657826678267782687826978270782717827278273782747827578276782777827878279782807828178282782837828478285782867828778288782897829078291782927829378294782957829678297782987829978300783017830278303783047830578306783077830878309783107831178312783137831478315783167831778318783197832078321783227832378324783257832678327783287832978330783317833278333783347833578336783377833878339783407834178342783437834478345783467834778348783497835078351783527835378354783557835678357783587835978360783617836278363783647836578366783677836878369783707837178372783737837478375783767837778378783797838078381783827838378384783857838678387783887838978390783917839278393783947839578396783977839878399784007840178402784037840478405784067840778408784097841078411784127841378414784157841678417784187841978420784217842278423784247842578426784277842878429784307843178432784337843478435784367843778438784397844078441784427844378444784457844678447784487844978450784517845278453784547845578456784577845878459784607846178462784637846478465784667846778468784697847078471784727847378474784757847678477784787847978480784817848278483784847848578486784877848878489784907849178492784937849478495784967849778498784997850078501785027850378504785057850678507785087850978510785117851278513785147851578516785177851878519785207852178522785237852478525785267852778528785297853078531785327853378534785357853678537785387853978540785417854278543785447854578546785477854878549785507855178552785537855478555785567855778558785597856078561785627856378564785657856678567785687856978570785717857278573785747857578576785777857878579785807858178582785837858478585785867858778588785897859078591785927859378594785957859678597785987859978600786017860278603786047860578606786077860878609786107861178612786137861478615786167861778618786197862078621786227862378624786257862678627786287862978630786317863278633786347863578636786377863878639786407864178642786437864478645786467864778648786497865078651786527865378654786557865678657786587865978660786617866278663786647866578666786677866878669786707867178672786737867478675786767867778678786797868078681786827868378684786857868678687786887868978690786917869278693786947869578696786977869878699787007870178702787037870478705787067870778708787097871078711787127871378714787157871678717787187871978720787217872278723787247872578726787277872878729787307873178732787337873478735787367873778738787397874078741787427874378744787457874678747787487874978750787517875278753787547875578756787577875878759787607876178762787637876478765787667876778768787697877078771787727877378774787757877678777787787877978780787817878278783787847878578786787877878878789787907879178792787937879478795787967879778798787997880078801788027880378804788057880678807788087880978810788117881278813788147881578816788177881878819788207882178822788237882478825788267882778828788297883078831788327883378834788357883678837788387883978840788417884278843788447884578846788477884878849788507885178852788537885478855788567885778858788597886078861788627886378864788657886678867788687886978870788717887278873788747887578876788777887878879788807888178882788837888478885788867888778888788897889078891788927889378894788957889678897788987889978900789017890278903789047890578906789077890878909789107891178912789137891478915789167891778918789197892078921789227892378924789257892678927789287892978930789317893278933789347893578936789377893878939789407894178942789437894478945789467894778948789497895078951789527895378954789557895678957789587895978960789617896278963789647896578966789677896878969789707897178972789737897478975789767897778978789797898078981789827898378984789857898678987789887898978990789917899278993789947899578996789977899878999790007900179002790037900479005790067900779008790097901079011790127901379014790157901679017790187901979020790217902279023790247902579026790277902879029790307903179032790337903479035790367903779038790397904079041790427904379044790457904679047790487904979050790517905279053790547905579056790577905879059790607906179062790637906479065790667906779068790697907079071790727907379074790757907679077790787907979080790817908279083790847908579086790877908879089790907909179092790937909479095790967909779098790997910079101791027910379104791057910679107791087910979110791117911279113791147911579116791177911879119791207912179122791237912479125791267912779128791297913079131791327913379134791357913679137791387913979140791417914279143791447914579146791477914879149791507915179152791537915479155791567915779158791597916079161791627916379164791657916679167791687916979170791717917279173791747917579176791777917879179791807918179182791837918479185791867918779188791897919079191791927919379194791957919679197791987919979200792017920279203792047920579206792077920879209792107921179212792137921479215792167921779218792197922079221792227922379224792257922679227792287922979230792317923279233792347923579236792377923879239792407924179242792437924479245792467924779248792497925079251792527925379254792557925679257792587925979260792617926279263792647926579266792677926879269792707927179272792737927479275792767927779278792797928079281792827928379284792857928679287792887928979290792917929279293792947929579296792977929879299793007930179302793037930479305793067930779308793097931079311793127931379314793157931679317793187931979320793217932279323793247932579326793277932879329793307933179332793337933479335793367933779338793397934079341793427934379344793457934679347793487934979350793517935279353793547935579356793577935879359793607936179362793637936479365793667936779368793697937079371793727937379374793757937679377793787937979380793817938279383793847938579386793877938879389793907939179392793937939479395793967939779398793997940079401794027940379404794057940679407794087940979410794117941279413794147941579416794177941879419794207942179422794237942479425794267942779428794297943079431794327943379434794357943679437794387943979440794417944279443794447944579446794477944879449794507945179452794537945479455794567945779458794597946079461794627946379464794657946679467794687946979470794717947279473794747947579476794777947879479794807948179482794837948479485794867948779488794897949079491794927949379494794957949679497794987949979500795017950279503795047950579506795077950879509795107951179512795137951479515795167951779518795197952079521795227952379524795257952679527795287952979530795317953279533795347953579536795377953879539795407954179542795437954479545795467954779548795497955079551795527955379554795557955679557795587955979560795617956279563795647956579566795677956879569795707957179572795737957479575795767957779578795797958079581795827958379584795857958679587795887958979590795917959279593795947959579596795977959879599796007960179602796037960479605796067960779608796097961079611796127961379614796157961679617796187961979620796217962279623796247962579626796277962879629796307963179632796337963479635796367963779638796397964079641796427964379644796457964679647796487964979650796517965279653796547965579656796577965879659796607966179662796637966479665796667966779668796697967079671796727967379674796757967679677796787967979680796817968279683796847968579686796877968879689796907969179692796937969479695796967969779698796997970079701797027970379704797057970679707797087970979710797117971279713797147971579716797177971879719797207972179722797237972479725797267972779728797297973079731797327973379734797357973679737797387973979740797417974279743797447974579746797477974879749797507975179752797537975479755797567975779758797597976079761797627976379764797657976679767797687976979770797717977279773797747977579776797777977879779797807978179782797837978479785797867978779788797897979079791797927979379794797957979679797797987979979800798017980279803798047980579806798077980879809798107981179812798137981479815798167981779818798197982079821798227982379824798257982679827798287982979830798317983279833798347983579836798377983879839798407984179842798437984479845798467984779848798497985079851798527985379854798557985679857798587985979860798617986279863798647986579866798677986879869798707987179872798737987479875798767987779878798797988079881798827988379884798857988679887798887988979890798917989279893798947989579896798977989879899799007990179902799037990479905799067990779908799097991079911799127991379914799157991679917799187991979920799217992279923799247992579926799277992879929799307993179932799337993479935799367993779938799397994079941799427994379944799457994679947799487994979950799517995279953799547995579956799577995879959799607996179962799637996479965799667996779968799697997079971799727997379974799757997679977799787997979980799817998279983799847998579986799877998879989799907999179992799937999479995799967999779998799998000080001800028000380004800058000680007800088000980010800118001280013800148001580016800178001880019800208002180022800238002480025800268002780028800298003080031800328003380034800358003680037800388003980040800418004280043800448004580046800478004880049800508005180052800538005480055800568005780058800598006080061800628006380064800658006680067800688006980070800718007280073800748007580076800778007880079800808008180082800838008480085800868008780088800898009080091800928009380094800958009680097800988009980100801018010280103801048010580106801078010880109801108011180112801138011480115801168011780118801198012080121801228012380124801258012680127801288012980130801318013280133801348013580136801378013880139801408014180142801438014480145801468014780148801498015080151801528015380154801558015680157801588015980160801618016280163801648016580166801678016880169801708017180172801738017480175801768017780178801798018080181801828018380184801858018680187801888018980190801918019280193801948019580196801978019880199802008020180202802038020480205802068020780208802098021080211802128021380214802158021680217802188021980220802218022280223802248022580226802278022880229802308023180232802338023480235802368023780238802398024080241802428024380244802458024680247802488024980250802518025280253802548025580256802578025880259802608026180262802638026480265802668026780268802698027080271802728027380274802758027680277802788027980280802818028280283802848028580286802878028880289802908029180292802938029480295802968029780298802998030080301803028030380304803058030680307803088030980310803118031280313803148031580316803178031880319803208032180322803238032480325803268032780328803298033080331803328033380334803358033680337803388033980340803418034280343803448034580346803478034880349803508035180352803538035480355803568035780358803598036080361803628036380364803658036680367803688036980370803718037280373803748037580376803778037880379803808038180382803838038480385803868038780388803898039080391803928039380394803958039680397803988039980400804018040280403804048040580406804078040880409804108041180412804138041480415804168041780418804198042080421804228042380424804258042680427804288042980430804318043280433804348043580436804378043880439804408044180442804438044480445804468044780448804498045080451804528045380454804558045680457804588045980460804618046280463804648046580466804678046880469804708047180472804738047480475804768047780478804798048080481804828048380484804858048680487804888048980490804918049280493804948049580496804978049880499805008050180502805038050480505805068050780508805098051080511805128051380514805158051680517805188051980520805218052280523805248052580526805278052880529805308053180532805338053480535805368053780538805398054080541805428054380544805458054680547805488054980550805518055280553805548055580556805578055880559805608056180562805638056480565805668056780568805698057080571805728057380574805758057680577805788057980580805818058280583805848058580586805878058880589805908059180592805938059480595805968059780598805998060080601806028060380604806058060680607806088060980610806118061280613806148061580616806178061880619806208062180622806238062480625806268062780628806298063080631806328063380634806358063680637806388063980640806418064280643806448064580646806478064880649806508065180652806538065480655806568065780658806598066080661806628066380664806658066680667806688066980670806718067280673806748067580676806778067880679806808068180682806838068480685806868068780688806898069080691806928069380694806958069680697806988069980700807018070280703807048070580706807078070880709807108071180712807138071480715807168071780718807198072080721807228072380724807258072680727807288072980730807318073280733807348073580736807378073880739807408074180742807438074480745807468074780748807498075080751807528075380754807558075680757807588075980760807618076280763807648076580766807678076880769807708077180772807738077480775807768077780778807798078080781807828078380784807858078680787807888078980790807918079280793807948079580796807978079880799808008080180802808038080480805808068080780808808098081080811808128081380814808158081680817808188081980820808218082280823808248082580826808278082880829808308083180832808338083480835808368083780838808398084080841808428084380844808458084680847808488084980850808518085280853808548085580856808578085880859808608086180862808638086480865808668086780868808698087080871808728087380874808758087680877808788087980880808818088280883808848088580886808878088880889808908089180892808938089480895808968089780898808998090080901809028090380904809058090680907809088090980910809118091280913809148091580916809178091880919809208092180922809238092480925809268092780928809298093080931809328093380934809358093680937809388093980940809418094280943809448094580946809478094880949809508095180952809538095480955809568095780958809598096080961809628096380964809658096680967809688096980970809718097280973809748097580976809778097880979809808098180982809838098480985809868098780988809898099080991809928099380994809958099680997809988099981000810018100281003810048100581006810078100881009810108101181012810138101481015810168101781018810198102081021810228102381024810258102681027810288102981030810318103281033810348103581036810378103881039810408104181042810438104481045810468104781048810498105081051810528105381054810558105681057810588105981060810618106281063810648106581066810678106881069810708107181072810738107481075810768107781078810798108081081810828108381084810858108681087810888108981090810918109281093810948109581096810978109881099811008110181102811038110481105811068110781108811098111081111811128111381114811158111681117811188111981120811218112281123811248112581126811278112881129811308113181132811338113481135811368113781138811398114081141811428114381144811458114681147811488114981150811518115281153811548115581156811578115881159811608116181162811638116481165811668116781168811698117081171811728117381174811758117681177811788117981180811818118281183811848118581186811878118881189811908119181192811938119481195811968119781198811998120081201812028120381204812058120681207812088120981210812118121281213812148121581216812178121881219812208122181222812238122481225812268122781228812298123081231812328123381234812358123681237812388123981240812418124281243812448124581246812478124881249812508125181252812538125481255812568125781258812598126081261812628126381264812658126681267812688126981270812718127281273812748127581276812778127881279812808128181282812838128481285812868128781288812898129081291812928129381294812958129681297812988129981300813018130281303813048130581306813078130881309813108131181312813138131481315813168131781318813198132081321813228132381324813258132681327813288132981330813318133281333813348133581336813378133881339813408134181342813438134481345813468134781348813498135081351813528135381354813558135681357813588135981360813618136281363813648136581366813678136881369813708137181372813738137481375813768137781378813798138081381813828138381384813858138681387813888138981390813918139281393813948139581396813978139881399814008140181402814038140481405814068140781408814098141081411814128141381414814158141681417814188141981420814218142281423814248142581426814278142881429814308143181432814338143481435814368143781438814398144081441814428144381444814458144681447814488144981450814518145281453814548145581456814578145881459814608146181462814638146481465814668146781468814698147081471814728147381474814758147681477814788147981480814818148281483814848148581486814878148881489814908149181492814938149481495814968149781498814998150081501815028150381504815058150681507815088150981510815118151281513815148151581516815178151881519815208152181522815238152481525815268152781528815298153081531815328153381534815358153681537815388153981540815418154281543815448154581546815478154881549815508155181552815538155481555815568155781558815598156081561815628156381564815658156681567815688156981570815718157281573815748157581576815778157881579815808158181582815838158481585815868158781588815898159081591815928159381594815958159681597815988159981600816018160281603816048160581606816078160881609816108161181612816138161481615816168161781618816198162081621816228162381624816258162681627816288162981630816318163281633816348163581636816378163881639816408164181642816438164481645816468164781648816498165081651816528165381654816558165681657816588165981660816618166281663816648166581666816678166881669816708167181672816738167481675816768167781678816798168081681816828168381684816858168681687816888168981690816918169281693816948169581696816978169881699817008170181702817038170481705817068170781708817098171081711817128171381714817158171681717817188171981720817218172281723817248172581726817278172881729817308173181732817338173481735817368173781738817398174081741817428174381744817458174681747817488174981750817518175281753817548175581756817578175881759817608176181762817638176481765817668176781768817698177081771817728177381774817758177681777817788177981780817818178281783817848178581786817878178881789817908179181792817938179481795817968179781798817998180081801818028180381804818058180681807818088180981810818118181281813818148181581816818178181881819818208182181822818238182481825818268182781828818298183081831818328183381834818358183681837818388183981840818418184281843818448184581846818478184881849818508185181852818538185481855818568185781858818598186081861818628186381864818658186681867818688186981870818718187281873818748187581876818778187881879818808188181882818838188481885818868188781888818898189081891818928189381894818958189681897818988189981900819018190281903819048190581906819078190881909819108191181912819138191481915819168191781918819198192081921819228192381924819258192681927819288192981930819318193281933819348193581936819378193881939819408194181942819438194481945819468194781948819498195081951819528195381954819558195681957819588195981960819618196281963819648196581966819678196881969819708197181972819738197481975819768197781978819798198081981819828198381984819858198681987819888198981990819918199281993819948199581996819978199881999820008200182002820038200482005820068200782008820098201082011820128201382014820158201682017820188201982020820218202282023820248202582026820278202882029820308203182032820338203482035820368203782038820398204082041820428204382044820458204682047820488204982050820518205282053820548205582056820578205882059820608206182062820638206482065820668206782068820698207082071820728207382074820758207682077820788207982080820818208282083820848208582086820878208882089820908209182092820938209482095820968209782098820998210082101821028210382104821058210682107821088210982110821118211282113821148211582116821178211882119821208212182122821238212482125821268212782128821298213082131821328213382134821358213682137821388213982140821418214282143821448214582146821478214882149821508215182152821538215482155821568215782158821598216082161821628216382164821658216682167821688216982170821718217282173821748217582176821778217882179821808218182182821838218482185821868218782188821898219082191821928219382194821958219682197821988219982200822018220282203822048220582206822078220882209822108221182212822138221482215822168221782218822198222082221822228222382224822258222682227822288222982230822318223282233822348223582236822378223882239822408224182242822438224482245822468224782248822498225082251822528225382254822558225682257822588225982260822618226282263822648226582266822678226882269822708227182272822738227482275822768227782278822798228082281822828228382284822858228682287822888228982290822918229282293822948229582296822978229882299823008230182302823038230482305823068230782308823098231082311823128231382314823158231682317823188231982320823218232282323823248232582326823278232882329823308233182332823338233482335823368233782338823398234082341823428234382344823458234682347823488234982350823518235282353823548235582356823578235882359823608236182362823638236482365823668236782368823698237082371823728237382374823758237682377823788237982380823818238282383823848238582386823878238882389823908239182392823938239482395823968239782398823998240082401824028240382404824058240682407824088240982410824118241282413824148241582416824178241882419824208242182422824238242482425824268242782428824298243082431824328243382434824358243682437824388243982440824418244282443824448244582446824478244882449824508245182452824538245482455824568245782458824598246082461824628246382464824658246682467824688246982470824718247282473824748247582476824778247882479824808248182482824838248482485824868248782488824898249082491824928249382494824958249682497824988249982500825018250282503825048250582506825078250882509825108251182512825138251482515825168251782518825198252082521825228252382524825258252682527825288252982530825318253282533825348253582536825378253882539825408254182542825438254482545825468254782548825498255082551825528255382554825558255682557825588255982560825618256282563825648256582566825678256882569825708257182572825738257482575825768257782578825798258082581825828258382584825858258682587825888258982590825918259282593825948259582596825978259882599826008260182602826038260482605826068260782608826098261082611826128261382614826158261682617826188261982620826218262282623826248262582626826278262882629826308263182632826338263482635826368263782638826398264082641826428264382644826458264682647826488264982650826518265282653826548265582656826578265882659826608266182662826638266482665826668266782668826698267082671826728267382674826758267682677826788267982680826818268282683826848268582686826878268882689826908269182692826938269482695826968269782698826998270082701827028270382704827058270682707827088270982710827118271282713827148271582716827178271882719827208272182722827238272482725827268272782728827298273082731827328273382734827358273682737827388273982740827418274282743827448274582746827478274882749827508275182752827538275482755827568275782758827598276082761827628276382764827658276682767827688276982770827718277282773827748277582776827778277882779827808278182782827838278482785827868278782788827898279082791827928279382794827958279682797827988279982800828018280282803828048280582806828078280882809828108281182812828138281482815828168281782818828198282082821828228282382824828258282682827828288282982830828318283282833828348283582836828378283882839828408284182842828438284482845828468284782848828498285082851828528285382854828558285682857828588285982860828618286282863828648286582866828678286882869828708287182872828738287482875828768287782878828798288082881828828288382884828858288682887828888288982890828918289282893828948289582896828978289882899829008290182902829038290482905829068290782908829098291082911829128291382914829158291682917829188291982920829218292282923829248292582926829278292882929829308293182932829338293482935829368293782938829398294082941829428294382944829458294682947829488294982950829518295282953829548295582956829578295882959829608296182962829638296482965829668296782968829698297082971829728297382974829758297682977829788297982980829818298282983829848298582986829878298882989829908299182992829938299482995829968299782998829998300083001830028300383004830058300683007830088300983010830118301283013830148301583016830178301883019830208302183022830238302483025830268302783028830298303083031830328303383034830358303683037830388303983040830418304283043830448304583046830478304883049830508305183052830538305483055830568305783058830598306083061830628306383064830658306683067830688306983070830718307283073830748307583076830778307883079830808308183082830838308483085830868308783088830898309083091830928309383094830958309683097830988309983100831018310283103831048310583106831078310883109831108311183112831138311483115831168311783118831198312083121831228312383124831258312683127831288312983130831318313283133831348313583136831378313883139831408314183142831438314483145831468314783148831498315083151831528315383154831558315683157831588315983160831618316283163831648316583166831678316883169831708317183172831738317483175831768317783178831798318083181831828318383184831858318683187831888318983190831918319283193831948319583196831978319883199832008320183202832038320483205832068320783208832098321083211832128321383214832158321683217832188321983220832218322283223832248322583226832278322883229832308323183232832338323483235832368323783238832398324083241832428324383244832458324683247832488324983250832518325283253832548325583256832578325883259832608326183262832638326483265832668326783268832698327083271832728327383274832758327683277832788327983280832818328283283832848328583286832878328883289832908329183292832938329483295832968329783298832998330083301833028330383304833058330683307833088330983310833118331283313833148331583316833178331883319833208332183322833238332483325833268332783328833298333083331833328333383334833358333683337833388333983340833418334283343833448334583346833478334883349833508335183352833538335483355833568335783358833598336083361833628336383364833658336683367833688336983370833718337283373833748337583376833778337883379833808338183382833838338483385833868338783388833898339083391833928339383394833958339683397833988339983400834018340283403834048340583406834078340883409834108341183412834138341483415834168341783418834198342083421834228342383424834258342683427834288342983430834318343283433834348343583436834378343883439834408344183442834438344483445834468344783448834498345083451834528345383454834558345683457834588345983460834618346283463834648346583466834678346883469834708347183472834738347483475834768347783478834798348083481834828348383484834858348683487834888348983490834918349283493834948349583496834978349883499835008350183502835038350483505835068350783508835098351083511835128351383514835158351683517835188351983520835218352283523835248352583526835278352883529835308353183532835338353483535835368353783538835398354083541835428354383544835458354683547835488354983550835518355283553835548355583556835578355883559835608356183562835638356483565835668356783568835698357083571835728357383574835758357683577835788357983580835818358283583835848358583586835878358883589835908359183592835938359483595835968359783598835998360083601836028360383604836058360683607836088360983610836118361283613836148361583616836178361883619836208362183622836238362483625836268362783628836298363083631836328363383634836358363683637836388363983640836418364283643836448364583646836478364883649836508365183652836538365483655836568365783658836598366083661836628366383664836658366683667836688366983670836718367283673836748367583676836778367883679836808368183682836838368483685836868368783688836898369083691836928369383694836958369683697836988369983700837018370283703837048370583706837078370883709837108371183712837138371483715837168371783718837198372083721837228372383724837258372683727837288372983730837318373283733837348373583736837378373883739837408374183742837438374483745837468374783748837498375083751837528375383754837558375683757837588375983760837618376283763837648376583766837678376883769837708377183772837738377483775837768377783778837798378083781837828378383784837858378683787837888378983790837918379283793837948379583796837978379883799838008380183802838038380483805838068380783808838098381083811838128381383814838158381683817838188381983820838218382283823838248382583826838278382883829838308383183832838338383483835838368383783838838398384083841838428384383844838458384683847838488384983850838518385283853838548385583856838578385883859838608386183862838638386483865838668386783868838698387083871838728387383874838758387683877838788387983880838818388283883838848388583886838878388883889838908389183892838938389483895838968389783898838998390083901839028390383904839058390683907839088390983910839118391283913839148391583916839178391883919839208392183922839238392483925839268392783928839298393083931839328393383934839358393683937839388393983940839418394283943839448394583946839478394883949839508395183952839538395483955839568395783958839598396083961839628396383964839658396683967839688396983970839718397283973839748397583976839778397883979839808398183982839838398483985839868398783988839898399083991839928399383994839958399683997839988399984000840018400284003840048400584006840078400884009840108401184012840138401484015840168401784018840198402084021840228402384024840258402684027840288402984030840318403284033840348403584036840378403884039840408404184042840438404484045840468404784048840498405084051840528405384054840558405684057840588405984060840618406284063840648406584066840678406884069840708407184072840738407484075840768407784078840798408084081840828408384084840858408684087840888408984090840918409284093840948409584096840978409884099841008410184102841038410484105841068410784108841098411084111841128411384114841158411684117841188411984120841218412284123841248412584126841278412884129841308413184132841338413484135841368413784138841398414084141841428414384144841458414684147841488414984150841518415284153841548415584156841578415884159841608416184162841638416484165841668416784168841698417084171841728417384174841758417684177841788417984180841818418284183841848418584186841878418884189841908419184192841938419484195841968419784198841998420084201842028420384204842058420684207842088420984210842118421284213842148421584216842178421884219842208422184222842238422484225842268422784228842298423084231842328423384234842358423684237842388423984240842418424284243842448424584246842478424884249842508425184252842538425484255842568425784258842598426084261842628426384264842658426684267842688426984270842718427284273842748427584276842778427884279842808428184282842838428484285842868428784288842898429084291842928429384294842958429684297842988429984300843018430284303843048430584306843078430884309843108431184312843138431484315843168431784318843198432084321843228432384324843258432684327843288432984330843318433284333843348433584336843378433884339843408434184342843438434484345843468434784348843498435084351843528435384354843558435684357843588435984360843618436284363843648436584366843678436884369843708437184372843738437484375843768437784378843798438084381843828438384384843858438684387843888438984390843918439284393843948439584396843978439884399844008440184402844038440484405844068440784408844098441084411844128441384414844158441684417844188441984420844218442284423844248442584426844278442884429844308443184432844338443484435844368443784438844398444084441844428444384444844458444684447844488444984450844518445284453844548445584456844578445884459844608446184462844638446484465844668446784468844698447084471844728447384474844758447684477844788447984480844818448284483844848448584486844878448884489844908449184492844938449484495844968449784498844998450084501845028450384504845058450684507845088450984510845118451284513845148451584516845178451884519845208452184522845238452484525845268452784528845298453084531845328453384534845358453684537845388453984540845418454284543845448454584546845478454884549845508455184552845538455484555845568455784558845598456084561845628456384564845658456684567845688456984570845718457284573845748457584576845778457884579845808458184582845838458484585845868458784588845898459084591845928459384594845958459684597845988459984600846018460284603846048460584606846078460884609846108461184612846138461484615846168461784618846198462084621846228462384624846258462684627846288462984630846318463284633846348463584636846378463884639846408464184642846438464484645846468464784648846498465084651846528465384654846558465684657846588465984660846618466284663846648466584666846678466884669846708467184672846738467484675846768467784678846798468084681846828468384684846858468684687846888468984690846918469284693846948469584696846978469884699847008470184702847038470484705847068470784708847098471084711847128471384714847158471684717847188471984720847218472284723847248472584726847278472884729847308473184732847338473484735847368473784738847398474084741847428474384744847458474684747847488474984750847518475284753847548475584756847578475884759847608476184762847638476484765847668476784768847698477084771847728477384774847758477684777847788477984780847818478284783847848478584786847878478884789847908479184792847938479484795847968479784798847998480084801848028480384804848058480684807848088480984810848118481284813848148481584816848178481884819848208482184822848238482484825848268482784828848298483084831848328483384834848358483684837848388483984840848418484284843848448484584846848478484884849848508485184852848538485484855848568485784858848598486084861848628486384864848658486684867848688486984870848718487284873848748487584876848778487884879848808488184882848838488484885848868488784888848898489084891848928489384894848958489684897848988489984900849018490284903849048490584906849078490884909849108491184912849138491484915849168491784918849198492084921849228492384924849258492684927849288492984930849318493284933849348493584936849378493884939849408494184942849438494484945849468494784948849498495084951849528495384954849558495684957849588495984960849618496284963849648496584966849678496884969849708497184972849738497484975849768497784978849798498084981849828498384984849858498684987849888498984990849918499284993849948499584996849978499884999850008500185002850038500485005850068500785008850098501085011850128501385014850158501685017850188501985020850218502285023850248502585026850278502885029850308503185032850338503485035850368503785038850398504085041850428504385044850458504685047850488504985050850518505285053850548505585056850578505885059850608506185062850638506485065850668506785068850698507085071850728507385074850758507685077850788507985080850818508285083850848508585086850878508885089850908509185092850938509485095850968509785098850998510085101851028510385104851058510685107851088510985110851118511285113851148511585116851178511885119851208512185122851238512485125851268512785128851298513085131851328513385134851358513685137851388513985140851418514285143851448514585146851478514885149851508515185152851538515485155851568515785158851598516085161851628516385164851658516685167851688516985170851718517285173851748517585176851778517885179851808518185182851838518485185851868518785188851898519085191851928519385194851958519685197851988519985200852018520285203852048520585206852078520885209852108521185212852138521485215852168521785218852198522085221852228522385224852258522685227852288522985230852318523285233852348523585236852378523885239852408524185242852438524485245852468524785248852498525085251852528525385254852558525685257852588525985260852618526285263852648526585266852678526885269852708527185272852738527485275852768527785278852798528085281852828528385284852858528685287852888528985290852918529285293852948529585296852978529885299853008530185302853038530485305853068530785308853098531085311853128531385314853158531685317853188531985320853218532285323853248532585326853278532885329853308533185332853338533485335853368533785338853398534085341853428534385344853458534685347853488534985350853518535285353853548535585356853578535885359853608536185362853638536485365853668536785368853698537085371853728537385374853758537685377853788537985380853818538285383853848538585386853878538885389853908539185392853938539485395853968539785398853998540085401854028540385404854058540685407854088540985410854118541285413854148541585416854178541885419854208542185422854238542485425854268542785428854298543085431854328543385434854358543685437854388543985440854418544285443854448544585446854478544885449854508545185452854538545485455854568545785458854598546085461854628546385464854658546685467854688546985470854718547285473854748547585476854778547885479854808548185482854838548485485854868548785488854898549085491854928549385494854958549685497854988549985500855018550285503855048550585506855078550885509855108551185512855138551485515855168551785518855198552085521855228552385524855258552685527855288552985530855318553285533855348553585536855378553885539855408554185542855438554485545855468554785548855498555085551855528555385554855558555685557855588555985560855618556285563855648556585566855678556885569855708557185572855738557485575855768557785578855798558085581855828558385584855858558685587855888558985590855918559285593855948559585596855978559885599856008560185602856038560485605856068560785608856098561085611856128561385614856158561685617856188561985620856218562285623856248562585626856278562885629856308563185632856338563485635856368563785638856398564085641856428564385644856458564685647856488564985650856518565285653856548565585656856578565885659856608566185662856638566485665856668566785668856698567085671856728567385674856758567685677856788567985680856818568285683856848568585686856878568885689856908569185692856938569485695856968569785698856998570085701857028570385704857058570685707857088570985710857118571285713857148571585716857178571885719857208572185722857238572485725857268572785728857298573085731857328573385734857358573685737857388573985740857418574285743857448574585746857478574885749857508575185752857538575485755857568575785758857598576085761857628576385764857658576685767857688576985770857718577285773857748577585776857778577885779857808578185782857838578485785857868578785788857898579085791857928579385794857958579685797857988579985800858018580285803858048580585806858078580885809858108581185812858138581485815858168581785818858198582085821858228582385824858258582685827858288582985830858318583285833858348583585836858378583885839858408584185842858438584485845858468584785848858498585085851858528585385854858558585685857858588585985860858618586285863858648586585866858678586885869858708587185872858738587485875858768587785878858798588085881858828588385884858858588685887858888588985890858918589285893858948589585896858978589885899859008590185902859038590485905859068590785908859098591085911859128591385914859158591685917859188591985920859218592285923859248592585926859278592885929859308593185932859338593485935859368593785938859398594085941859428594385944859458594685947859488594985950859518595285953859548595585956859578595885959859608596185962859638596485965859668596785968859698597085971859728597385974859758597685977859788597985980859818598285983859848598585986859878598885989859908599185992859938599485995859968599785998859998600086001860028600386004860058600686007860088600986010860118601286013860148601586016860178601886019860208602186022860238602486025860268602786028860298603086031860328603386034860358603686037860388603986040860418604286043860448604586046860478604886049860508605186052860538605486055860568605786058860598606086061860628606386064860658606686067860688606986070860718607286073860748607586076860778607886079860808608186082860838608486085860868608786088860898609086091860928609386094860958609686097860988609986100861018610286103861048610586106861078610886109861108611186112861138611486115861168611786118861198612086121861228612386124861258612686127861288612986130861318613286133861348613586136861378613886139861408614186142861438614486145861468614786148861498615086151861528615386154861558615686157861588615986160861618616286163861648616586166861678616886169861708617186172861738617486175861768617786178861798618086181861828618386184861858618686187861888618986190861918619286193861948619586196861978619886199862008620186202862038620486205862068620786208862098621086211862128621386214862158621686217862188621986220862218622286223862248622586226862278622886229862308623186232862338623486235862368623786238862398624086241862428624386244862458624686247862488624986250862518625286253862548625586256862578625886259862608626186262862638626486265862668626786268862698627086271862728627386274862758627686277862788627986280862818628286283862848628586286862878628886289862908629186292862938629486295862968629786298862998630086301863028630386304863058630686307863088630986310863118631286313863148631586316863178631886319863208632186322863238632486325863268632786328863298633086331863328633386334863358633686337863388633986340863418634286343863448634586346863478634886349863508635186352863538635486355863568635786358863598636086361863628636386364863658636686367863688636986370863718637286373863748637586376863778637886379863808638186382863838638486385863868638786388863898639086391863928639386394863958639686397863988639986400864018640286403864048640586406864078640886409864108641186412864138641486415864168641786418864198642086421864228642386424864258642686427864288642986430864318643286433864348643586436864378643886439864408644186442864438644486445864468644786448864498645086451864528645386454864558645686457864588645986460864618646286463864648646586466864678646886469864708647186472864738647486475864768647786478864798648086481864828648386484864858648686487864888648986490864918649286493864948649586496864978649886499865008650186502865038650486505865068650786508865098651086511865128651386514865158651686517865188651986520865218652286523865248652586526865278652886529865308653186532865338653486535865368653786538865398654086541865428654386544865458654686547865488654986550865518655286553865548655586556865578655886559865608656186562865638656486565865668656786568865698657086571865728657386574865758657686577865788657986580865818658286583865848658586586865878658886589865908659186592865938659486595865968659786598865998660086601866028660386604866058660686607866088660986610866118661286613866148661586616866178661886619866208662186622866238662486625866268662786628866298663086631866328663386634866358663686637866388663986640866418664286643866448664586646866478664886649866508665186652866538665486655866568665786658866598666086661866628666386664866658666686667866688666986670866718667286673866748667586676866778667886679866808668186682866838668486685866868668786688866898669086691866928669386694866958669686697866988669986700867018670286703867048670586706867078670886709867108671186712867138671486715867168671786718867198672086721867228672386724867258672686727867288672986730867318673286733867348673586736867378673886739867408674186742867438674486745867468674786748867498675086751867528675386754867558675686757867588675986760867618676286763867648676586766867678676886769867708677186772867738677486775867768677786778867798678086781867828678386784867858678686787867888678986790867918679286793867948679586796867978679886799868008680186802868038680486805868068680786808868098681086811868128681386814868158681686817868188681986820868218682286823868248682586826868278682886829868308683186832868338683486835868368683786838868398684086841868428684386844868458684686847868488684986850868518685286853868548685586856868578685886859868608686186862868638686486865868668686786868868698687086871868728687386874868758687686877868788687986880868818688286883868848688586886868878688886889868908689186892868938689486895868968689786898868998690086901869028690386904869058690686907869088690986910869118691286913869148691586916869178691886919869208692186922869238692486925869268692786928869298693086931869328693386934869358693686937869388693986940869418694286943869448694586946869478694886949869508695186952869538695486955869568695786958869598696086961869628696386964869658696686967869688696986970869718697286973869748697586976869778697886979869808698186982869838698486985869868698786988869898699086991869928699386994869958699686997869988699987000870018700287003870048700587006870078700887009870108701187012870138701487015870168701787018870198702087021870228702387024870258702687027870288702987030870318703287033870348703587036870378703887039870408704187042870438704487045870468704787048870498705087051870528705387054870558705687057870588705987060870618706287063870648706587066870678706887069870708707187072870738707487075870768707787078870798708087081870828708387084870858708687087870888708987090870918709287093870948709587096870978709887099871008710187102871038710487105871068710787108871098711087111871128711387114871158711687117871188711987120871218712287123871248712587126871278712887129871308713187132871338713487135871368713787138871398714087141871428714387144871458714687147871488714987150871518715287153871548715587156871578715887159871608716187162871638716487165871668716787168871698717087171871728717387174871758717687177871788717987180871818718287183871848718587186871878718887189871908719187192871938719487195871968719787198871998720087201872028720387204872058720687207872088720987210872118721287213872148721587216872178721887219872208722187222872238722487225872268722787228872298723087231872328723387234872358723687237872388723987240872418724287243872448724587246872478724887249872508725187252872538725487255872568725787258872598726087261872628726387264872658726687267872688726987270872718727287273872748727587276872778727887279872808728187282872838728487285872868728787288872898729087291872928729387294872958729687297872988729987300873018730287303873048730587306873078730887309873108731187312873138731487315873168731787318873198732087321873228732387324873258732687327873288732987330873318733287333873348733587336873378733887339873408734187342873438734487345873468734787348873498735087351873528735387354873558735687357873588735987360873618736287363873648736587366873678736887369873708737187372873738737487375873768737787378873798738087381873828738387384873858738687387873888738987390873918739287393873948739587396873978739887399874008740187402874038740487405874068740787408874098741087411874128741387414874158741687417874188741987420874218742287423874248742587426874278742887429874308743187432874338743487435874368743787438874398744087441874428744387444874458744687447874488744987450874518745287453874548745587456874578745887459874608746187462874638746487465874668746787468874698747087471874728747387474874758747687477874788747987480874818748287483874848748587486874878748887489874908749187492874938749487495874968749787498874998750087501875028750387504875058750687507875088750987510875118751287513875148751587516875178751887519875208752187522875238752487525875268752787528875298753087531875328753387534875358753687537875388753987540875418754287543875448754587546875478754887549875508755187552875538755487555875568755787558875598756087561875628756387564875658756687567875688756987570875718757287573875748757587576875778757887579875808758187582875838758487585875868758787588875898759087591875928759387594875958759687597875988759987600876018760287603876048760587606876078760887609876108761187612876138761487615876168761787618876198762087621876228762387624876258762687627876288762987630876318763287633876348763587636876378763887639876408764187642876438764487645876468764787648876498765087651876528765387654876558765687657876588765987660876618766287663876648766587666876678766887669876708767187672876738767487675876768767787678876798768087681876828768387684876858768687687876888768987690876918769287693876948769587696876978769887699877008770187702877038770487705877068770787708877098771087711877128771387714877158771687717877188771987720877218772287723877248772587726877278772887729877308773187732877338773487735877368773787738877398774087741877428774387744877458774687747877488774987750877518775287753877548775587756877578775887759877608776187762877638776487765877668776787768877698777087771877728777387774877758777687777877788777987780877818778287783877848778587786877878778887789877908779187792877938779487795877968779787798877998780087801878028780387804878058780687807878088780987810878118781287813878148781587816878178781887819878208782187822878238782487825878268782787828878298783087831878328783387834878358783687837878388783987840878418784287843878448784587846878478784887849878508785187852878538785487855878568785787858878598786087861878628786387864878658786687867878688786987870878718787287873878748787587876878778787887879878808788187882878838788487885878868788787888878898789087891878928789387894878958789687897878988789987900879018790287903879048790587906879078790887909879108791187912879138791487915879168791787918879198792087921879228792387924879258792687927879288792987930879318793287933879348793587936879378793887939879408794187942879438794487945879468794787948879498795087951879528795387954879558795687957879588795987960879618796287963879648796587966879678796887969879708797187972879738797487975879768797787978879798798087981879828798387984879858798687987879888798987990879918799287993879948799587996879978799887999880008800188002880038800488005880068800788008880098801088011880128801388014880158801688017880188801988020880218802288023880248802588026880278802888029880308803188032880338803488035880368803788038880398804088041880428804388044880458804688047880488804988050880518805288053880548805588056880578805888059880608806188062880638806488065880668806788068880698807088071880728807388074880758807688077880788807988080880818808288083880848808588086880878808888089880908809188092880938809488095880968809788098880998810088101881028810388104881058810688107881088810988110881118811288113881148811588116881178811888119881208812188122881238812488125881268812788128881298813088131881328813388134881358813688137881388813988140881418814288143881448814588146881478814888149881508815188152881538815488155881568815788158881598816088161881628816388164881658816688167881688816988170881718817288173881748817588176881778817888179881808818188182881838818488185881868818788188881898819088191881928819388194881958819688197881988819988200882018820288203882048820588206882078820888209882108821188212882138821488215882168821788218882198822088221882228822388224882258822688227882288822988230882318823288233882348823588236882378823888239882408824188242882438824488245882468824788248882498825088251882528825388254882558825688257882588825988260882618826288263882648826588266882678826888269882708827188272882738827488275882768827788278882798828088281882828828388284882858828688287882888828988290882918829288293882948829588296882978829888299883008830188302883038830488305883068830788308883098831088311883128831388314883158831688317883188831988320883218832288323883248832588326883278832888329883308833188332883338833488335883368833788338883398834088341883428834388344883458834688347883488834988350883518835288353883548835588356883578835888359883608836188362883638836488365883668836788368883698837088371883728837388374883758837688377883788837988380883818838288383883848838588386883878838888389883908839188392883938839488395883968839788398883998840088401884028840388404884058840688407884088840988410884118841288413884148841588416884178841888419884208842188422884238842488425884268842788428884298843088431884328843388434884358843688437884388843988440884418844288443884448844588446884478844888449884508845188452884538845488455884568845788458884598846088461884628846388464884658846688467884688846988470884718847288473884748847588476884778847888479884808848188482884838848488485884868848788488884898849088491884928849388494884958849688497884988849988500885018850288503885048850588506885078850888509885108851188512885138851488515885168851788518885198852088521885228852388524885258852688527885288852988530885318853288533885348853588536885378853888539885408854188542885438854488545885468854788548885498855088551885528855388554885558855688557885588855988560885618856288563885648856588566885678856888569885708857188572885738857488575885768857788578885798858088581885828858388584885858858688587885888858988590885918859288593885948859588596885978859888599886008860188602886038860488605886068860788608886098861088611886128861388614886158861688617886188861988620886218862288623886248862588626886278862888629886308863188632886338863488635886368863788638886398864088641886428864388644886458864688647886488864988650886518865288653886548865588656886578865888659886608866188662886638866488665886668866788668886698867088671886728867388674886758867688677886788867988680886818868288683886848868588686886878868888689886908869188692886938869488695886968869788698886998870088701887028870388704887058870688707887088870988710887118871288713887148871588716887178871888719887208872188722887238872488725887268872788728887298873088731887328873388734887358873688737887388873988740887418874288743887448874588746887478874888749887508875188752887538875488755887568875788758887598876088761887628876388764887658876688767887688876988770887718877288773887748877588776887778877888779887808878188782887838878488785887868878788788887898879088791887928879388794887958879688797887988879988800888018880288803888048880588806888078880888809888108881188812888138881488815888168881788818888198882088821888228882388824888258882688827888288882988830888318883288833888348883588836888378883888839888408884188842888438884488845888468884788848888498885088851888528885388854888558885688857888588885988860888618886288863888648886588866888678886888869888708887188872888738887488875888768887788878888798888088881888828888388884888858888688887888888888988890888918889288893888948889588896888978889888899889008890188902889038890488905889068890788908889098891088911889128891388914889158891688917889188891988920889218892288923889248892588926889278892888929889308893188932889338893488935889368893788938889398894088941889428894388944889458894688947889488894988950889518895288953889548895588956889578895888959889608896188962889638896488965889668896788968889698897088971889728897388974889758897688977889788897988980889818898288983889848898588986889878898888989889908899188992889938899488995889968899788998889998900089001890028900389004890058900689007890088900989010890118901289013890148901589016890178901889019890208902189022890238902489025890268902789028890298903089031890328903389034890358903689037890388903989040890418904289043890448904589046890478904889049890508905189052890538905489055890568905789058890598906089061890628906389064890658906689067890688906989070890718907289073890748907589076890778907889079890808908189082890838908489085890868908789088890898909089091890928909389094890958909689097890988909989100891018910289103891048910589106891078910889109891108911189112891138911489115891168911789118891198912089121891228912389124891258912689127891288912989130891318913289133891348913589136891378913889139891408914189142891438914489145891468914789148891498915089151891528915389154891558915689157891588915989160891618916289163891648916589166891678916889169891708917189172891738917489175891768917789178891798918089181891828918389184891858918689187891888918989190891918919289193891948919589196891978919889199892008920189202892038920489205892068920789208892098921089211892128921389214892158921689217892188921989220892218922289223892248922589226892278922889229892308923189232892338923489235892368923789238892398924089241892428924389244892458924689247892488924989250892518925289253892548925589256892578925889259892608926189262892638926489265892668926789268892698927089271892728927389274892758927689277892788927989280892818928289283892848928589286892878928889289892908929189292892938929489295892968929789298892998930089301893028930389304893058930689307893088930989310893118931289313893148931589316893178931889319893208932189322893238932489325893268932789328893298933089331893328933389334893358933689337893388933989340893418934289343893448934589346893478934889349893508935189352893538935489355893568935789358893598936089361893628936389364893658936689367893688936989370893718937289373893748937589376893778937889379893808938189382893838938489385893868938789388893898939089391893928939389394893958939689397893988939989400894018940289403894048940589406894078940889409894108941189412894138941489415894168941789418894198942089421894228942389424894258942689427894288942989430894318943289433894348943589436894378943889439894408944189442894438944489445894468944789448894498945089451894528945389454894558945689457894588945989460894618946289463894648946589466894678946889469894708947189472894738947489475894768947789478894798948089481894828948389484894858948689487894888948989490894918949289493894948949589496894978949889499895008950189502895038950489505895068950789508895098951089511895128951389514895158951689517895188951989520895218952289523895248952589526895278952889529895308953189532895338953489535895368953789538895398954089541895428954389544895458954689547895488954989550895518955289553895548955589556895578955889559895608956189562895638956489565895668956789568895698957089571895728957389574895758957689577895788957989580895818958289583895848958589586895878958889589895908959189592895938959489595895968959789598895998960089601896028960389604896058960689607896088960989610896118961289613896148961589616896178961889619896208962189622896238962489625896268962789628896298963089631896328963389634896358963689637896388963989640896418964289643896448964589646896478964889649896508965189652896538965489655896568965789658896598966089661896628966389664896658966689667896688966989670896718967289673896748967589676896778967889679896808968189682896838968489685896868968789688896898969089691896928969389694896958969689697896988969989700897018970289703897048970589706897078970889709897108971189712897138971489715897168971789718897198972089721897228972389724897258972689727897288972989730897318973289733897348973589736897378973889739897408974189742897438974489745897468974789748897498975089751897528975389754897558975689757897588975989760897618976289763897648976589766897678976889769897708977189772897738977489775897768977789778897798978089781897828978389784897858978689787897888978989790897918979289793897948979589796897978979889799898008980189802898038980489805898068980789808898098981089811898128981389814898158981689817898188981989820898218982289823898248982589826898278982889829898308983189832898338983489835898368983789838898398984089841898428984389844898458984689847898488984989850898518985289853898548985589856898578985889859898608986189862898638986489865898668986789868898698987089871898728987389874898758987689877898788987989880898818988289883898848988589886898878988889889898908989189892898938989489895898968989789898898998990089901899028990389904899058990689907899088990989910899118991289913899148991589916899178991889919899208992189922899238992489925899268992789928899298993089931899328993389934899358993689937899388993989940899418994289943899448994589946899478994889949899508995189952899538995489955899568995789958899598996089961899628996389964899658996689967899688996989970899718997289973899748997589976899778997889979899808998189982899838998489985899868998789988899898999089991899928999389994899958999689997899988999990000900019000290003900049000590006900079000890009900109001190012900139001490015900169001790018900199002090021900229002390024900259002690027900289002990030900319003290033900349003590036900379003890039900409004190042900439004490045900469004790048900499005090051900529005390054900559005690057900589005990060900619006290063900649006590066900679006890069900709007190072900739007490075900769007790078900799008090081900829008390084900859008690087900889008990090900919009290093900949009590096900979009890099901009010190102901039010490105901069010790108901099011090111901129011390114901159011690117901189011990120901219012290123901249012590126901279012890129901309013190132901339013490135901369013790138901399014090141901429014390144901459014690147901489014990150901519015290153901549015590156901579015890159901609016190162901639016490165901669016790168901699017090171901729017390174901759017690177901789017990180901819018290183901849018590186901879018890189901909019190192901939019490195901969019790198901999020090201902029020390204902059020690207902089020990210902119021290213902149021590216902179021890219902209022190222902239022490225902269022790228902299023090231902329023390234902359023690237902389023990240902419024290243902449024590246902479024890249902509025190252902539025490255902569025790258902599026090261902629026390264902659026690267902689026990270902719027290273902749027590276902779027890279902809028190282902839028490285902869028790288902899029090291902929029390294902959029690297902989029990300903019030290303903049030590306903079030890309903109031190312903139031490315903169031790318903199032090321903229032390324903259032690327903289032990330903319033290333903349033590336903379033890339903409034190342903439034490345903469034790348903499035090351903529035390354903559035690357903589035990360903619036290363903649036590366903679036890369903709037190372903739037490375903769037790378903799038090381903829038390384903859038690387903889038990390903919039290393903949039590396903979039890399904009040190402904039040490405904069040790408904099041090411904129041390414904159041690417904189041990420904219042290423904249042590426904279042890429904309043190432904339043490435904369043790438904399044090441904429044390444904459044690447904489044990450904519045290453904549045590456904579045890459904609046190462904639046490465904669046790468904699047090471904729047390474904759047690477904789047990480904819048290483904849048590486904879048890489904909049190492904939049490495904969049790498904999050090501905029050390504905059050690507905089050990510905119051290513905149051590516905179051890519905209052190522905239052490525905269052790528905299053090531905329053390534905359053690537905389053990540905419054290543905449054590546905479054890549905509055190552905539055490555905569055790558905599056090561905629056390564905659056690567905689056990570905719057290573905749057590576905779057890579905809058190582905839058490585905869058790588905899059090591905929059390594905959059690597905989059990600906019060290603906049060590606906079060890609906109061190612906139061490615906169061790618906199062090621906229062390624906259062690627906289062990630906319063290633906349063590636906379063890639906409064190642906439064490645906469064790648906499065090651906529065390654906559065690657906589065990660906619066290663906649066590666906679066890669906709067190672906739067490675906769067790678906799068090681906829068390684906859068690687906889068990690906919069290693906949069590696906979069890699907009070190702907039070490705907069070790708907099071090711907129071390714907159071690717907189071990720907219072290723907249072590726907279072890729907309073190732907339073490735907369073790738907399074090741907429074390744907459074690747907489074990750907519075290753907549075590756907579075890759907609076190762907639076490765907669076790768907699077090771907729077390774907759077690777907789077990780907819078290783907849078590786907879078890789907909079190792907939079490795907969079790798907999080090801908029080390804908059080690807908089080990810908119081290813908149081590816908179081890819908209082190822908239082490825908269082790828908299083090831908329083390834908359083690837908389083990840908419084290843908449084590846908479084890849908509085190852908539085490855908569085790858908599086090861908629086390864908659086690867908689086990870908719087290873908749087590876908779087890879908809088190882908839088490885908869088790888908899089090891908929089390894908959089690897908989089990900909019090290903909049090590906909079090890909909109091190912909139091490915909169091790918909199092090921909229092390924909259092690927909289092990930909319093290933909349093590936909379093890939909409094190942909439094490945909469094790948909499095090951909529095390954909559095690957909589095990960909619096290963909649096590966909679096890969909709097190972909739097490975909769097790978909799098090981909829098390984909859098690987909889098990990909919099290993909949099590996909979099890999910009100191002910039100491005910069100791008910099101091011910129101391014910159101691017910189101991020910219102291023910249102591026910279102891029910309103191032910339103491035910369103791038910399104091041910429104391044910459104691047910489104991050910519105291053910549105591056910579105891059910609106191062910639106491065910669106791068910699107091071910729107391074910759107691077910789107991080910819108291083910849108591086910879108891089910909109191092910939109491095910969109791098910999110091101911029110391104911059110691107911089110991110911119111291113911149111591116911179111891119911209112191122911239112491125911269112791128911299113091131911329113391134911359113691137911389113991140911419114291143911449114591146911479114891149911509115191152911539115491155911569115791158911599116091161911629116391164911659116691167911689116991170911719117291173911749117591176911779117891179911809118191182911839118491185911869118791188911899119091191911929119391194911959119691197911989119991200912019120291203912049120591206912079120891209912109121191212912139121491215912169121791218912199122091221912229122391224912259122691227912289122991230912319123291233912349123591236912379123891239912409124191242912439124491245912469124791248912499125091251912529125391254912559125691257912589125991260912619126291263912649126591266912679126891269912709127191272912739127491275912769127791278912799128091281912829128391284912859128691287912889128991290912919129291293912949129591296912979129891299913009130191302913039130491305913069130791308913099131091311913129131391314913159131691317913189131991320913219132291323913249132591326913279132891329913309133191332913339133491335913369133791338913399134091341913429134391344913459134691347913489134991350913519135291353913549135591356913579135891359913609136191362913639136491365913669136791368913699137091371913729137391374913759137691377913789137991380913819138291383913849138591386913879138891389913909139191392913939139491395913969139791398913999140091401914029140391404914059140691407914089140991410914119141291413914149141591416914179141891419914209142191422914239142491425914269142791428914299143091431914329143391434914359143691437914389143991440914419144291443914449144591446914479144891449914509145191452914539145491455914569145791458914599146091461914629146391464914659146691467914689146991470914719147291473914749147591476914779147891479914809148191482914839148491485914869148791488914899149091491914929149391494914959149691497914989149991500915019150291503915049150591506915079150891509915109151191512915139151491515915169151791518915199152091521915229152391524915259152691527915289152991530915319153291533915349153591536915379153891539915409154191542915439154491545915469154791548915499155091551915529155391554915559155691557915589155991560915619156291563915649156591566915679156891569915709157191572915739157491575915769157791578915799158091581915829158391584915859158691587915889158991590915919159291593915949159591596915979159891599916009160191602916039160491605916069160791608916099161091611916129161391614916159161691617916189161991620916219162291623916249162591626916279162891629916309163191632916339163491635916369163791638916399164091641916429164391644916459164691647916489164991650916519165291653916549165591656916579165891659916609166191662916639166491665916669166791668916699167091671916729167391674916759167691677916789167991680916819168291683916849168591686916879168891689916909169191692916939169491695916969169791698916999170091701917029170391704917059170691707917089170991710917119171291713917149171591716917179171891719917209172191722917239172491725917269172791728917299173091731917329173391734917359173691737917389173991740917419174291743917449174591746917479174891749917509175191752917539175491755917569175791758917599176091761917629176391764917659176691767917689176991770917719177291773917749177591776917779177891779917809178191782917839178491785917869178791788917899179091791917929179391794917959179691797917989179991800918019180291803918049180591806918079180891809918109181191812918139181491815918169181791818918199182091821918229182391824918259182691827918289182991830918319183291833918349183591836918379183891839918409184191842918439184491845918469184791848918499185091851918529185391854918559185691857918589185991860918619186291863918649186591866918679186891869918709187191872918739187491875918769187791878918799188091881918829188391884918859188691887918889188991890918919189291893918949189591896918979189891899919009190191902919039190491905919069190791908919099191091911919129191391914919159191691917919189191991920919219192291923919249192591926919279192891929919309193191932919339193491935919369193791938919399194091941919429194391944919459194691947919489194991950919519195291953919549195591956919579195891959919609196191962919639196491965919669196791968919699197091971919729197391974919759197691977919789197991980919819198291983919849198591986919879198891989919909199191992919939199491995919969199791998919999200092001920029200392004920059200692007920089200992010920119201292013920149201592016920179201892019920209202192022920239202492025920269202792028920299203092031920329203392034920359203692037920389203992040920419204292043920449204592046920479204892049920509205192052920539205492055920569205792058920599206092061920629206392064920659206692067920689206992070920719207292073920749207592076920779207892079920809208192082920839208492085920869208792088920899209092091920929209392094920959209692097920989209992100921019210292103921049210592106921079210892109921109211192112921139211492115921169211792118921199212092121921229212392124921259212692127921289212992130921319213292133921349213592136921379213892139921409214192142921439214492145921469214792148921499215092151921529215392154921559215692157921589215992160921619216292163921649216592166921679216892169921709217192172921739217492175921769217792178921799218092181921829218392184921859218692187921889218992190921919219292193921949219592196921979219892199922009220192202922039220492205922069220792208922099221092211922129221392214922159221692217922189221992220922219222292223922249222592226922279222892229922309223192232922339223492235922369223792238922399224092241922429224392244922459224692247922489224992250922519225292253922549225592256922579225892259922609226192262922639226492265922669226792268922699227092271922729227392274922759227692277922789227992280922819228292283922849228592286922879228892289922909229192292922939229492295922969229792298922999230092301923029230392304923059230692307923089230992310923119231292313923149231592316923179231892319923209232192322923239232492325923269232792328923299233092331923329233392334923359233692337923389233992340923419234292343923449234592346923479234892349923509235192352923539235492355923569235792358923599236092361923629236392364923659236692367923689236992370923719237292373923749237592376923779237892379923809238192382923839238492385923869238792388923899239092391923929239392394923959239692397923989239992400924019240292403924049240592406924079240892409924109241192412924139241492415924169241792418924199242092421924229242392424924259242692427924289242992430924319243292433924349243592436924379243892439924409244192442924439244492445924469244792448924499245092451924529245392454924559245692457924589245992460924619246292463924649246592466924679246892469924709247192472924739247492475924769247792478924799248092481924829248392484924859248692487924889248992490924919249292493924949249592496924979249892499925009250192502925039250492505925069250792508925099251092511925129251392514925159251692517925189251992520925219252292523925249252592526925279252892529925309253192532925339253492535925369253792538925399254092541925429254392544925459254692547925489254992550925519255292553925549255592556925579255892559925609256192562925639256492565925669256792568925699257092571925729257392574925759257692577925789257992580925819258292583925849258592586925879258892589925909259192592925939259492595925969259792598925999260092601926029260392604926059260692607926089260992610926119261292613926149261592616926179261892619926209262192622926239262492625926269262792628926299263092631926329263392634926359263692637926389263992640926419264292643926449264592646926479264892649926509265192652926539265492655926569265792658926599266092661926629266392664926659266692667926689266992670926719267292673926749267592676926779267892679926809268192682926839268492685926869268792688926899269092691926929269392694926959269692697926989269992700927019270292703927049270592706927079270892709927109271192712927139271492715927169271792718927199272092721927229272392724927259272692727927289272992730927319273292733927349273592736927379273892739927409274192742927439274492745927469274792748927499275092751927529275392754927559275692757927589275992760927619276292763927649276592766927679276892769927709277192772927739277492775927769277792778927799278092781927829278392784927859278692787927889278992790927919279292793927949279592796927979279892799928009280192802928039280492805928069280792808928099281092811928129281392814928159281692817928189281992820928219282292823928249282592826928279282892829928309283192832928339283492835928369283792838928399284092841928429284392844928459284692847928489284992850928519285292853928549285592856928579285892859928609286192862928639286492865928669286792868928699287092871928729287392874928759287692877928789287992880928819288292883928849288592886928879288892889928909289192892928939289492895928969289792898928999290092901929029290392904929059290692907929089290992910929119291292913929149291592916929179291892919929209292192922929239292492925929269292792928929299293092931929329293392934929359293692937929389293992940929419294292943929449294592946929479294892949929509295192952929539295492955929569295792958929599296092961929629296392964929659296692967929689296992970929719297292973929749297592976929779297892979929809298192982929839298492985929869298792988929899299092991929929299392994929959299692997929989299993000930019300293003930049300593006930079300893009930109301193012930139301493015930169301793018930199302093021930229302393024930259302693027930289302993030930319303293033930349303593036930379303893039930409304193042930439304493045930469304793048930499305093051930529305393054930559305693057930589305993060930619306293063930649306593066930679306893069930709307193072930739307493075930769307793078930799308093081930829308393084930859308693087930889308993090930919309293093930949309593096930979309893099931009310193102931039310493105931069310793108931099311093111931129311393114931159311693117931189311993120931219312293123931249312593126931279312893129931309313193132931339313493135931369313793138931399314093141931429314393144931459314693147931489314993150931519315293153931549315593156931579315893159931609316193162931639316493165931669316793168931699317093171931729317393174931759317693177931789317993180931819318293183931849318593186931879318893189931909319193192931939319493195931969319793198931999320093201932029320393204932059320693207932089320993210932119321293213932149321593216932179321893219932209322193222932239322493225932269322793228932299323093231932329323393234932359323693237932389323993240932419324293243932449324593246932479324893249932509325193252932539325493255932569325793258932599326093261932629326393264932659326693267932689326993270932719327293273932749327593276932779327893279932809328193282932839328493285932869328793288932899329093291932929329393294932959329693297932989329993300933019330293303933049330593306933079330893309933109331193312933139331493315933169331793318933199332093321933229332393324933259332693327933289332993330933319333293333933349333593336933379333893339933409334193342933439334493345933469334793348933499335093351933529335393354933559335693357933589335993360933619336293363933649336593366933679336893369933709337193372933739337493375933769337793378933799338093381933829338393384933859338693387933889338993390933919339293393933949339593396933979339893399934009340193402934039340493405934069340793408934099341093411934129341393414934159341693417934189341993420934219342293423934249342593426934279342893429934309343193432934339343493435934369343793438934399344093441934429344393444934459344693447934489344993450934519345293453934549345593456934579345893459934609346193462934639346493465934669346793468934699347093471934729347393474934759347693477934789347993480934819348293483934849348593486934879348893489934909349193492934939349493495934969349793498934999350093501935029350393504935059350693507935089350993510935119351293513935149351593516935179351893519935209352193522935239352493525935269352793528935299353093531935329353393534935359353693537935389353993540935419354293543935449354593546935479354893549935509355193552935539355493555935569355793558935599356093561935629356393564935659356693567935689356993570935719357293573935749357593576935779357893579935809358193582935839358493585935869358793588935899359093591935929359393594935959359693597935989359993600936019360293603936049360593606936079360893609936109361193612936139361493615936169361793618936199362093621936229362393624936259362693627936289362993630936319363293633936349363593636936379363893639936409364193642936439364493645936469364793648936499365093651936529365393654936559365693657936589365993660936619366293663936649366593666936679366893669936709367193672936739367493675936769367793678936799368093681936829368393684936859368693687936889368993690936919369293693936949369593696936979369893699937009370193702937039370493705937069370793708937099371093711937129371393714937159371693717937189371993720937219372293723937249372593726937279372893729937309373193732937339373493735937369373793738937399374093741937429374393744937459374693747937489374993750937519375293753937549375593756937579375893759937609376193762937639376493765937669376793768937699377093771937729377393774937759377693777937789377993780937819378293783937849378593786937879378893789937909379193792937939379493795937969379793798937999380093801938029380393804938059380693807938089380993810938119381293813938149381593816938179381893819938209382193822938239382493825938269382793828938299383093831938329383393834938359383693837938389383993840938419384293843938449384593846938479384893849938509385193852938539385493855938569385793858938599386093861938629386393864938659386693867938689386993870938719387293873938749387593876938779387893879938809388193882938839388493885938869388793888938899389093891938929389393894938959389693897938989389993900939019390293903939049390593906939079390893909939109391193912939139391493915939169391793918939199392093921939229392393924939259392693927939289392993930939319393293933939349393593936939379393893939939409394193942939439394493945939469394793948939499395093951939529395393954939559395693957939589395993960939619396293963939649396593966939679396893969939709397193972939739397493975939769397793978939799398093981939829398393984939859398693987939889398993990939919399293993939949399593996939979399893999940009400194002940039400494005940069400794008940099401094011940129401394014940159401694017940189401994020940219402294023940249402594026940279402894029940309403194032940339403494035940369403794038940399404094041940429404394044940459404694047940489404994050940519405294053940549405594056940579405894059940609406194062940639406494065940669406794068940699407094071940729407394074940759407694077940789407994080940819408294083940849408594086940879408894089940909409194092940939409494095940969409794098940999410094101941029410394104941059410694107941089410994110941119411294113941149411594116941179411894119941209412194122941239412494125941269412794128941299413094131941329413394134941359413694137941389413994140941419414294143941449414594146941479414894149941509415194152941539415494155941569415794158941599416094161941629416394164941659416694167941689416994170941719417294173941749417594176941779417894179941809418194182941839418494185941869418794188941899419094191941929419394194941959419694197941989419994200942019420294203942049420594206942079420894209942109421194212942139421494215942169421794218942199422094221942229422394224942259422694227942289422994230942319423294233942349423594236942379423894239942409424194242942439424494245942469424794248942499425094251942529425394254942559425694257942589425994260942619426294263942649426594266942679426894269942709427194272942739427494275942769427794278942799428094281942829428394284942859428694287942889428994290942919429294293942949429594296942979429894299943009430194302943039430494305943069430794308943099431094311943129431394314943159431694317943189431994320943219432294323943249432594326943279432894329943309433194332943339433494335943369433794338943399434094341943429434394344943459434694347943489434994350943519435294353943549435594356943579435894359943609436194362943639436494365943669436794368943699437094371943729437394374943759437694377943789437994380943819438294383943849438594386943879438894389943909439194392943939439494395943969439794398943999440094401944029440394404944059440694407944089440994410944119441294413944149441594416944179441894419944209442194422944239442494425944269442794428944299443094431944329443394434944359443694437944389443994440944419444294443944449444594446944479444894449944509445194452944539445494455944569445794458944599446094461944629446394464944659446694467944689446994470944719447294473944749447594476944779447894479944809448194482944839448494485944869448794488944899449094491944929449394494944959449694497944989449994500945019450294503945049450594506945079450894509945109451194512945139451494515945169451794518945199452094521945229452394524945259452694527945289452994530945319453294533945349453594536945379453894539945409454194542945439454494545945469454794548945499455094551945529455394554945559455694557945589455994560945619456294563945649456594566945679456894569945709457194572945739457494575945769457794578945799458094581945829458394584945859458694587945889458994590945919459294593945949459594596945979459894599946009460194602946039460494605946069460794608946099461094611946129461394614946159461694617946189461994620946219462294623946249462594626946279462894629946309463194632946339463494635946369463794638946399464094641946429464394644946459464694647946489464994650946519465294653946549465594656946579465894659946609466194662946639466494665946669466794668946699467094671946729467394674946759467694677946789467994680946819468294683946849468594686946879468894689946909469194692946939469494695946969469794698946999470094701947029470394704947059470694707947089470994710947119471294713947149471594716947179471894719947209472194722947239472494725947269472794728947299473094731947329473394734947359473694737947389473994740947419474294743947449474594746947479474894749947509475194752947539475494755947569475794758947599476094761947629476394764947659476694767947689476994770947719477294773947749477594776947779477894779947809478194782947839478494785947869478794788947899479094791947929479394794947959479694797947989479994800948019480294803948049480594806948079480894809948109481194812948139481494815948169481794818948199482094821948229482394824948259482694827948289482994830948319483294833948349483594836948379483894839948409484194842948439484494845948469484794848948499485094851948529485394854948559485694857948589485994860948619486294863948649486594866948679486894869948709487194872948739487494875948769487794878948799488094881948829488394884948859488694887948889488994890948919489294893948949489594896948979489894899949009490194902949039490494905949069490794908949099491094911949129491394914949159491694917949189491994920949219492294923949249492594926949279492894929949309493194932949339493494935949369493794938949399494094941949429494394944949459494694947949489494994950949519495294953949549495594956949579495894959949609496194962949639496494965949669496794968949699497094971949729497394974949759497694977949789497994980949819498294983949849498594986949879498894989949909499194992949939499494995949969499794998949999500095001950029500395004950059500695007950089500995010950119501295013950149501595016950179501895019950209502195022950239502495025950269502795028950299503095031950329503395034950359503695037950389503995040950419504295043950449504595046950479504895049950509505195052950539505495055950569505795058950599506095061950629506395064950659506695067950689506995070950719507295073950749507595076950779507895079950809508195082950839508495085950869508795088950899509095091950929509395094950959509695097950989509995100951019510295103951049510595106951079510895109951109511195112951139511495115951169511795118951199512095121951229512395124951259512695127951289512995130951319513295133951349513595136951379513895139951409514195142951439514495145951469514795148951499515095151951529515395154951559515695157951589515995160951619516295163951649516595166951679516895169951709517195172951739517495175951769517795178951799518095181951829518395184951859518695187951889518995190951919519295193951949519595196951979519895199952009520195202952039520495205952069520795208952099521095211952129521395214952159521695217952189521995220952219522295223952249522595226952279522895229952309523195232952339523495235952369523795238952399524095241952429524395244952459524695247952489524995250952519525295253952549525595256952579525895259952609526195262952639526495265952669526795268952699527095271952729527395274952759527695277952789527995280952819528295283952849528595286952879528895289952909529195292952939529495295952969529795298952999530095301953029530395304953059530695307953089530995310953119531295313953149531595316953179531895319953209532195322953239532495325953269532795328953299533095331953329533395334953359533695337953389533995340953419534295343953449534595346953479534895349953509535195352953539535495355953569535795358953599536095361953629536395364953659536695367953689536995370953719537295373953749537595376953779537895379953809538195382953839538495385953869538795388953899539095391953929539395394953959539695397953989539995400954019540295403954049540595406954079540895409954109541195412954139541495415954169541795418954199542095421954229542395424954259542695427954289542995430954319543295433954349543595436954379543895439954409544195442954439544495445954469544795448954499545095451954529545395454954559545695457954589545995460954619546295463954649546595466954679546895469954709547195472954739547495475954769547795478954799548095481954829548395484954859548695487954889548995490954919549295493954949549595496954979549895499955009550195502955039550495505955069550795508955099551095511955129551395514955159551695517955189551995520955219552295523955249552595526955279552895529955309553195532955339553495535955369553795538955399554095541955429554395544955459554695547955489554995550955519555295553955549555595556955579555895559955609556195562955639556495565955669556795568955699557095571955729557395574955759557695577955789557995580955819558295583955849558595586955879558895589955909559195592955939559495595955969559795598955999560095601956029560395604956059560695607956089560995610956119561295613956149561595616956179561895619956209562195622956239562495625956269562795628956299563095631956329563395634956359563695637956389563995640956419564295643956449564595646956479564895649956509565195652956539565495655956569565795658956599566095661956629566395664956659566695667956689566995670956719567295673956749567595676956779567895679956809568195682956839568495685956869568795688956899569095691956929569395694956959569695697956989569995700957019570295703957049570595706957079570895709957109571195712957139571495715957169571795718957199572095721957229572395724957259572695727957289572995730957319573295733957349573595736957379573895739957409574195742957439574495745957469574795748957499575095751957529575395754957559575695757957589575995760957619576295763957649576595766957679576895769957709577195772957739577495775957769577795778957799578095781957829578395784957859578695787957889578995790957919579295793957949579595796957979579895799958009580195802958039580495805958069580795808958099581095811958129581395814958159581695817958189581995820958219582295823958249582595826958279582895829958309583195832958339583495835958369583795838958399584095841958429584395844958459584695847958489584995850958519585295853958549585595856958579585895859958609586195862958639586495865958669586795868958699587095871958729587395874958759587695877958789587995880958819588295883958849588595886958879588895889958909589195892958939589495895958969589795898958999590095901959029590395904959059590695907959089590995910959119591295913959149591595916959179591895919959209592195922959239592495925959269592795928959299593095931959329593395934959359593695937959389593995940959419594295943959449594595946959479594895949959509595195952959539595495955959569595795958959599596095961959629596395964959659596695967959689596995970959719597295973959749597595976959779597895979959809598195982959839598495985959869598795988959899599095991959929599395994959959599695997959989599996000960019600296003960049600596006960079600896009960109601196012960139601496015960169601796018960199602096021960229602396024960259602696027960289602996030960319603296033960349603596036960379603896039960409604196042960439604496045960469604796048960499605096051960529605396054960559605696057960589605996060960619606296063960649606596066960679606896069960709607196072960739607496075960769607796078960799608096081960829608396084960859608696087960889608996090960919609296093960949609596096960979609896099961009610196102961039610496105961069610796108961099611096111961129611396114961159611696117961189611996120961219612296123961249612596126961279612896129961309613196132961339613496135961369613796138961399614096141961429614396144961459614696147961489614996150961519615296153961549615596156961579615896159961609616196162961639616496165961669616796168961699617096171961729617396174961759617696177961789617996180961819618296183961849618596186961879618896189961909619196192961939619496195961969619796198961999620096201962029620396204962059620696207962089620996210962119621296213962149621596216962179621896219962209622196222962239622496225962269622796228962299623096231962329623396234962359623696237962389623996240962419624296243962449624596246962479624896249962509625196252962539625496255962569625796258962599626096261962629626396264962659626696267962689626996270962719627296273962749627596276962779627896279962809628196282962839628496285962869628796288962899629096291962929629396294962959629696297962989629996300963019630296303963049630596306963079630896309963109631196312963139631496315963169631796318963199632096321963229632396324963259632696327963289632996330963319633296333963349633596336963379633896339963409634196342963439634496345963469634796348963499635096351963529635396354963559635696357963589635996360963619636296363963649636596366963679636896369963709637196372963739637496375963769637796378963799638096381963829638396384963859638696387963889638996390963919639296393963949639596396963979639896399964009640196402964039640496405964069640796408964099641096411964129641396414964159641696417964189641996420964219642296423964249642596426964279642896429964309643196432964339643496435964369643796438964399644096441964429644396444964459644696447964489644996450964519645296453964549645596456964579645896459964609646196462964639646496465964669646796468964699647096471964729647396474964759647696477964789647996480964819648296483964849648596486964879648896489964909649196492964939649496495964969649796498964999650096501965029650396504965059650696507965089650996510965119651296513965149651596516965179651896519965209652196522965239652496525965269652796528965299653096531965329653396534965359653696537965389653996540965419654296543965449654596546965479654896549965509655196552965539655496555965569655796558965599656096561965629656396564965659656696567965689656996570965719657296573965749657596576965779657896579965809658196582965839658496585965869658796588965899659096591965929659396594965959659696597965989659996600966019660296603966049660596606966079660896609966109661196612966139661496615966169661796618966199662096621966229662396624966259662696627966289662996630966319663296633966349663596636966379663896639966409664196642966439664496645966469664796648966499665096651966529665396654966559665696657966589665996660966619666296663966649666596666966679666896669966709667196672966739667496675966769667796678966799668096681966829668396684966859668696687966889668996690966919669296693966949669596696966979669896699967009670196702967039670496705967069670796708967099671096711967129671396714967159671696717967189671996720967219672296723967249672596726967279672896729967309673196732967339673496735967369673796738967399674096741967429674396744967459674696747967489674996750967519675296753967549675596756967579675896759967609676196762967639676496765967669676796768967699677096771967729677396774967759677696777967789677996780967819678296783967849678596786967879678896789967909679196792967939679496795967969679796798967999680096801968029680396804968059680696807968089680996810968119681296813968149681596816968179681896819968209682196822968239682496825968269682796828968299683096831968329683396834968359683696837968389683996840968419684296843968449684596846968479684896849968509685196852968539685496855968569685796858968599686096861968629686396864968659686696867968689686996870968719687296873968749687596876968779687896879968809688196882968839688496885968869688796888968899689096891968929689396894968959689696897968989689996900969019690296903969049690596906969079690896909969109691196912969139691496915969169691796918969199692096921969229692396924969259692696927969289692996930969319693296933969349693596936969379693896939969409694196942969439694496945969469694796948969499695096951969529695396954969559695696957969589695996960969619696296963969649696596966969679696896969969709697196972969739697496975969769697796978969799698096981969829698396984969859698696987969889698996990969919699296993969949699596996969979699896999970009700197002970039700497005970069700797008970099701097011970129701397014970159701697017970189701997020970219702297023970249702597026970279702897029970309703197032970339703497035970369703797038970399704097041970429704397044970459704697047970489704997050970519705297053970549705597056970579705897059970609706197062970639706497065970669706797068970699707097071970729707397074970759707697077970789707997080970819708297083970849708597086970879708897089970909709197092970939709497095970969709797098970999710097101971029710397104971059710697107971089710997110971119711297113971149711597116971179711897119971209712197122971239712497125971269712797128971299713097131971329713397134971359713697137971389713997140971419714297143971449714597146971479714897149971509715197152971539715497155971569715797158971599716097161971629716397164971659716697167971689716997170971719717297173971749717597176971779717897179971809718197182971839718497185971869718797188971899719097191971929719397194971959719697197971989719997200972019720297203972049720597206972079720897209972109721197212972139721497215972169721797218972199722097221972229722397224972259722697227972289722997230972319723297233972349723597236972379723897239972409724197242972439724497245972469724797248972499725097251972529725397254972559725697257972589725997260972619726297263972649726597266972679726897269972709727197272972739727497275972769727797278972799728097281972829728397284972859728697287972889728997290972919729297293972949729597296972979729897299973009730197302973039730497305973069730797308973099731097311973129731397314973159731697317973189731997320973219732297323973249732597326973279732897329973309733197332973339733497335973369733797338973399734097341973429734397344973459734697347973489734997350973519735297353973549735597356973579735897359973609736197362973639736497365973669736797368973699737097371973729737397374973759737697377973789737997380973819738297383973849738597386973879738897389973909739197392973939739497395973969739797398973999740097401974029740397404974059740697407974089740997410974119741297413974149741597416974179741897419974209742197422974239742497425974269742797428974299743097431974329743397434974359743697437974389743997440974419744297443974449744597446974479744897449974509745197452974539745497455974569745797458974599746097461974629746397464974659746697467974689746997470974719747297473974749747597476974779747897479974809748197482974839748497485974869748797488974899749097491974929749397494974959749697497974989749997500975019750297503975049750597506975079750897509975109751197512975139751497515975169751797518975199752097521975229752397524975259752697527975289752997530975319753297533975349753597536975379753897539975409754197542975439754497545975469754797548975499755097551975529755397554975559755697557975589755997560975619756297563975649756597566975679756897569975709757197572975739757497575975769757797578975799758097581975829758397584975859758697587975889758997590975919759297593975949759597596975979759897599976009760197602976039760497605976069760797608976099761097611976129761397614976159761697617976189761997620976219762297623976249762597626976279762897629976309763197632976339763497635976369763797638976399764097641976429764397644976459764697647976489764997650976519765297653976549765597656976579765897659976609766197662976639766497665976669766797668976699767097671976729767397674976759767697677976789767997680976819768297683976849768597686976879768897689976909769197692976939769497695976969769797698976999770097701977029770397704977059770697707977089770997710977119771297713977149771597716977179771897719977209772197722977239772497725977269772797728977299773097731977329773397734977359773697737977389773997740977419774297743977449774597746977479774897749977509775197752977539775497755977569775797758977599776097761977629776397764977659776697767977689776997770977719777297773977749777597776977779777897779977809778197782977839778497785977869778797788977899779097791977929779397794977959779697797977989779997800978019780297803978049780597806978079780897809978109781197812978139781497815978169781797818978199782097821978229782397824978259782697827978289782997830978319783297833978349783597836978379783897839978409784197842978439784497845978469784797848978499785097851978529785397854978559785697857978589785997860978619786297863978649786597866978679786897869978709787197872978739787497875978769787797878978799788097881978829788397884978859788697887978889788997890978919789297893978949789597896978979789897899979009790197902979039790497905979069790797908979099791097911979129791397914979159791697917979189791997920979219792297923979249792597926979279792897929979309793197932979339793497935979369793797938979399794097941979429794397944979459794697947979489794997950979519795297953979549795597956979579795897959979609796197962979639796497965979669796797968979699797097971979729797397974979759797697977979789797997980979819798297983979849798597986979879798897989979909799197992979939799497995979969799797998979999800098001980029800398004980059800698007980089800998010980119801298013980149801598016980179801898019980209802198022980239802498025980269802798028980299803098031980329803398034980359803698037980389803998040980419804298043980449804598046980479804898049980509805198052980539805498055980569805798058980599806098061980629806398064980659806698067980689806998070980719807298073980749807598076980779807898079980809808198082980839808498085980869808798088980899809098091980929809398094980959809698097980989809998100981019810298103981049810598106981079810898109981109811198112981139811498115981169811798118981199812098121981229812398124981259812698127981289812998130981319813298133981349813598136981379813898139981409814198142981439814498145981469814798148981499815098151981529815398154981559815698157981589815998160981619816298163981649816598166981679816898169981709817198172981739817498175981769817798178981799818098181981829818398184981859818698187981889818998190981919819298193981949819598196981979819898199982009820198202982039820498205982069820798208982099821098211982129821398214982159821698217982189821998220982219822298223982249822598226982279822898229982309823198232982339823498235982369823798238982399824098241982429824398244982459824698247982489824998250982519825298253982549825598256982579825898259982609826198262982639826498265982669826798268982699827098271982729827398274982759827698277982789827998280982819828298283982849828598286982879828898289982909829198292982939829498295982969829798298982999830098301983029830398304983059830698307983089830998310983119831298313983149831598316983179831898319983209832198322983239832498325983269832798328983299833098331983329833398334983359833698337983389833998340983419834298343983449834598346983479834898349983509835198352983539835498355983569835798358983599836098361983629836398364983659836698367983689836998370983719837298373983749837598376983779837898379983809838198382983839838498385983869838798388983899839098391983929839398394983959839698397983989839998400984019840298403984049840598406984079840898409984109841198412984139841498415984169841798418984199842098421984229842398424984259842698427984289842998430984319843298433984349843598436984379843898439984409844198442984439844498445984469844798448984499845098451984529845398454984559845698457984589845998460984619846298463984649846598466984679846898469984709847198472984739847498475984769847798478984799848098481984829848398484984859848698487984889848998490984919849298493984949849598496984979849898499985009850198502985039850498505985069850798508985099851098511985129851398514985159851698517985189851998520985219852298523985249852598526985279852898529985309853198532985339853498535985369853798538985399854098541985429854398544985459854698547985489854998550985519855298553985549855598556985579855898559985609856198562985639856498565985669856798568985699857098571985729857398574985759857698577985789857998580985819858298583985849858598586985879858898589985909859198592985939859498595985969859798598985999860098601986029860398604986059860698607986089860998610986119861298613986149861598616986179861898619986209862198622986239862498625986269862798628986299863098631986329863398634986359863698637986389863998640986419864298643986449864598646986479864898649986509865198652986539865498655986569865798658986599866098661986629866398664986659866698667986689866998670986719867298673986749867598676986779867898679986809868198682986839868498685986869868798688986899869098691986929869398694986959869698697986989869998700987019870298703987049870598706987079870898709987109871198712987139871498715987169871798718987199872098721987229872398724987259872698727987289872998730987319873298733987349873598736987379873898739987409874198742987439874498745987469874798748987499875098751987529875398754987559875698757987589875998760987619876298763987649876598766987679876898769987709877198772987739877498775987769877798778987799878098781987829878398784987859878698787987889878998790987919879298793987949879598796987979879898799988009880198802988039880498805988069880798808988099881098811988129881398814988159881698817988189881998820988219882298823988249882598826988279882898829988309883198832988339883498835988369883798838988399884098841988429884398844988459884698847988489884998850988519885298853988549885598856988579885898859988609886198862988639886498865988669886798868988699887098871988729887398874988759887698877988789887998880988819888298883988849888598886988879888898889988909889198892988939889498895988969889798898988999890098901989029890398904989059890698907989089890998910989119891298913989149891598916989179891898919989209892198922989239892498925989269892798928989299893098931989329893398934989359893698937989389893998940989419894298943989449894598946989479894898949989509895198952989539895498955989569895798958989599896098961989629896398964989659896698967989689896998970989719897298973989749897598976989779897898979989809898198982989839898498985989869898798988989899899098991989929899398994989959899698997989989899999000990019900299003990049900599006990079900899009990109901199012990139901499015990169901799018990199902099021990229902399024990259902699027990289902999030990319903299033990349903599036990379903899039990409904199042990439904499045990469904799048990499905099051990529905399054990559905699057990589905999060990619906299063990649906599066990679906899069990709907199072990739907499075990769907799078990799908099081990829908399084990859908699087990889908999090990919909299093990949909599096990979909899099991009910199102991039910499105991069910799108991099911099111991129911399114991159911699117991189911999120991219912299123991249912599126991279912899129991309913199132991339913499135991369913799138991399914099141991429914399144991459914699147991489914999150991519915299153991549915599156991579915899159991609916199162991639916499165991669916799168991699917099171991729917399174991759917699177991789917999180991819918299183991849918599186991879918899189991909919199192991939919499195991969919799198991999920099201992029920399204992059920699207992089920999210992119921299213992149921599216992179921899219992209922199222992239922499225992269922799228992299923099231992329923399234992359923699237992389923999240992419924299243992449924599246992479924899249992509925199252992539925499255992569925799258992599926099261992629926399264992659926699267992689926999270992719927299273992749927599276992779927899279992809928199282992839928499285992869928799288992899929099291992929929399294992959929699297992989929999300993019930299303993049930599306993079930899309993109931199312993139931499315993169931799318993199932099321993229932399324993259932699327993289932999330993319933299333993349933599336993379933899339993409934199342993439934499345993469934799348993499935099351993529935399354993559935699357993589935999360993619936299363993649936599366993679936899369993709937199372993739937499375993769937799378993799938099381993829938399384993859938699387993889938999390993919939299393993949939599396993979939899399994009940199402994039940499405994069940799408994099941099411994129941399414994159941699417994189941999420994219942299423994249942599426994279942899429994309943199432994339943499435994369943799438994399944099441994429944399444994459944699447994489944999450994519945299453994549945599456994579945899459994609946199462994639946499465994669946799468994699947099471994729947399474994759947699477994789947999480994819948299483994849948599486994879948899489994909949199492994939949499495994969949799498994999950099501995029950399504995059950699507995089950999510995119951299513995149951599516995179951899519995209952199522995239952499525995269952799528995299953099531995329953399534995359953699537995389953999540995419954299543995449954599546995479954899549995509955199552995539955499555995569955799558995599956099561995629956399564995659956699567995689956999570995719957299573995749957599576995779957899579995809958199582995839958499585995869958799588995899959099591995929959399594995959959699597995989959999600996019960299603996049960599606996079960899609996109961199612996139961499615996169961799618996199962099621996229962399624996259962699627996289962999630996319963299633996349963599636996379963899639996409964199642996439964499645996469964799648996499965099651996529965399654996559965699657996589965999660996619966299663996649966599666996679966899669996709967199672996739967499675996769967799678996799968099681996829968399684996859968699687996889968999690996919969299693996949969599696996979969899699997009970199702997039970499705997069970799708997099971099711997129971399714997159971699717997189971999720997219972299723997249972599726997279972899729997309973199732997339973499735997369973799738997399974099741997429974399744997459974699747997489974999750997519975299753997549975599756997579975899759997609976199762997639976499765997669976799768997699977099771997729977399774997759977699777997789977999780997819978299783997849978599786997879978899789997909979199792997939979499795997969979799798997999980099801998029980399804998059980699807998089980999810998119981299813998149981599816998179981899819998209982199822998239982499825998269982799828998299983099831998329983399834998359983699837998389983999840998419984299843998449984599846998479984899849998509985199852998539985499855998569985799858998599986099861998629986399864998659986699867998689986999870998719987299873998749987599876998779987899879998809988199882998839988499885998869988799888998899989099891998929989399894998959989699897998989989999900999019990299903999049990599906999079990899909999109991199912999139991499915999169991799918999199992099921999229992399924999259992699927999289992999930999319993299933999349993599936999379993899939999409994199942999439994499945999469994799948999499995099951999529995399954999559995699957999589995999960999619996299963999649996599966999679996899969999709997199972999739997499975999769997799978999799998099981999829998399984999859998699987999889998999990999919999299993999949999599996999979999899999100000100001100002100003100004100005100006100007100008100009100010100011100012100013100014100015100016100017100018100019100020100021100022100023100024100025100026100027100028100029100030100031100032100033100034100035100036100037100038100039100040100041100042100043100044100045100046100047100048100049100050100051100052100053100054100055100056100057100058100059100060100061100062100063100064100065100066100067100068100069100070100071100072100073100074100075100076100077100078100079100080100081100082100083100084100085100086100087100088100089100090100091100092100093100094100095100096100097100098100099100100100101100102100103100104100105100106100107100108100109100110100111100112100113100114100115100116100117100118100119100120100121100122100123100124100125100126100127100128100129100130100131100132100133100134100135100136100137100138100139100140100141100142100143100144100145100146100147100148100149100150100151100152100153100154100155100156100157100158100159100160100161100162100163100164100165100166100167100168100169100170100171100172100173100174100175100176100177100178100179100180100181100182100183100184100185100186100187100188100189100190100191100192100193100194100195100196100197100198100199100200100201100202100203100204100205100206100207100208100209100210100211100212100213100214100215100216100217100218100219100220100221100222100223100224100225100226100227100228100229100230100231100232100233100234100235100236100237100238100239100240100241100242100243100244100245100246100247100248100249100250100251100252100253100254100255100256100257100258100259100260100261100262100263100264100265100266100267100268100269100270100271100272100273100274100275100276100277100278100279100280100281100282100283100284100285100286100287100288100289100290100291100292100293100294100295100296100297100298100299100300100301100302100303100304100305100306100307100308100309100310100311100312100313100314100315100316100317100318100319100320100321100322100323100324100325100326100327100328100329100330100331100332100333100334100335100336100337100338100339100340100341100342100343100344100345100346100347100348100349100350100351100352100353100354100355100356100357100358100359100360100361100362100363100364100365100366100367100368100369100370100371100372100373100374100375100376100377100378100379100380100381100382100383100384100385100386100387100388100389100390100391100392100393100394100395100396100397100398100399100400100401100402100403100404100405100406100407100408100409100410100411100412100413100414100415100416100417100418100419100420100421100422100423100424100425100426100427100428100429100430100431100432100433100434100435100436100437100438100439100440100441100442100443100444100445100446100447100448100449100450100451100452100453100454100455100456100457100458100459100460100461100462100463100464100465100466100467100468100469100470100471100472100473100474100475100476100477100478100479100480100481100482100483100484100485100486100487100488100489100490100491100492100493100494100495100496100497100498100499100500100501100502100503100504100505100506100507100508100509100510100511100512100513100514100515100516100517100518100519100520100521100522100523100524100525100526100527100528100529100530100531100532100533100534100535100536100537100538100539100540100541100542100543100544100545100546100547100548100549100550100551100552100553100554100555100556100557100558100559100560100561100562100563100564100565100566100567100568100569100570100571100572100573100574100575100576100577100578100579100580100581100582100583100584100585100586100587100588100589100590100591100592100593100594100595100596100597100598100599100600100601100602100603100604100605100606100607100608100609100610100611100612100613100614100615100616100617100618100619100620100621100622100623100624100625100626100627100628100629100630100631100632100633100634100635100636100637100638100639100640100641100642100643100644100645100646100647100648100649100650100651100652100653100654100655100656100657100658100659100660100661100662100663100664100665100666100667100668100669100670100671100672100673100674100675100676100677100678100679100680100681100682100683100684100685100686100687100688100689100690100691100692100693100694100695100696100697100698100699100700100701100702100703100704100705100706100707100708100709100710100711100712100713100714100715100716100717100718100719100720100721100722100723100724100725100726100727100728100729100730100731100732100733100734100735100736100737100738100739100740100741100742100743100744100745100746100747100748100749100750100751100752100753100754100755100756100757100758100759100760100761100762100763100764100765100766100767100768100769100770100771100772100773100774100775100776100777100778100779100780100781100782100783100784100785100786100787100788100789100790100791100792100793100794100795100796100797100798100799100800100801100802100803100804100805100806100807100808100809100810100811100812100813100814100815100816100817100818100819100820100821100822100823100824100825100826100827100828100829100830100831100832100833100834100835100836100837100838100839100840100841100842100843100844100845100846100847100848100849100850100851100852100853100854100855100856100857100858100859100860100861100862100863100864100865100866100867100868100869100870100871100872100873100874100875100876100877100878100879100880100881100882100883100884100885100886100887100888100889100890100891100892100893100894100895100896100897100898100899100900100901100902100903100904100905100906100907100908100909100910100911100912100913100914100915100916100917100918100919100920100921100922100923100924100925100926100927100928100929100930100931100932100933100934100935100936100937100938100939100940100941100942100943100944100945100946100947100948100949100950100951100952100953100954100955100956100957100958100959100960100961100962100963100964100965100966100967100968100969100970100971100972100973100974100975100976100977100978100979100980100981100982100983100984100985100986100987100988100989100990100991100992100993100994100995100996100997100998100999101000101001101002101003101004101005101006101007101008101009101010101011101012101013101014101015101016101017101018101019101020101021101022101023101024101025101026101027101028101029101030101031101032101033101034101035101036101037101038101039101040101041101042101043101044101045101046101047101048101049101050101051101052101053101054101055101056101057101058101059101060101061101062101063101064101065101066101067101068101069101070101071101072101073101074101075101076101077101078101079101080101081101082101083101084101085101086101087101088101089101090101091101092101093101094101095101096101097101098101099101100101101101102101103101104101105101106101107101108101109101110101111101112101113101114101115101116101117101118101119101120101121101122101123101124101125101126101127101128101129101130101131101132101133101134101135101136101137101138101139101140101141101142101143101144101145101146101147101148101149101150101151101152101153101154101155101156101157101158101159101160101161101162101163101164101165101166101167101168101169101170101171101172101173101174101175101176101177101178101179101180101181101182101183101184101185101186101187101188101189101190101191101192101193101194101195101196101197101198101199101200101201101202101203101204101205101206101207101208101209101210101211101212101213101214101215101216101217101218101219101220101221101222101223101224101225101226101227101228101229101230101231101232101233101234101235101236101237101238101239101240101241101242101243101244101245101246101247101248101249101250101251101252101253101254101255101256101257101258101259101260101261101262101263101264101265101266101267101268101269101270101271101272101273101274101275101276101277101278101279101280101281101282101283101284101285101286101287101288101289101290101291101292101293101294101295101296101297101298101299101300101301101302101303101304101305101306101307101308101309101310101311101312101313101314101315101316101317101318101319101320101321101322101323101324101325101326101327101328101329101330101331101332101333101334101335101336101337101338101339101340101341101342101343101344101345101346101347101348101349101350101351101352101353101354101355101356101357101358101359101360101361101362101363101364101365101366101367101368101369101370101371101372101373101374101375101376101377101378101379101380101381101382101383101384101385101386101387101388101389101390101391101392101393101394101395101396101397101398101399101400101401101402101403101404101405101406101407101408101409101410101411101412101413101414101415101416101417101418101419101420101421101422101423101424101425101426101427101428101429101430101431101432101433101434101435101436101437101438101439101440101441101442101443101444101445101446101447101448101449101450101451101452101453101454101455101456101457101458101459101460101461101462101463101464101465101466101467101468101469101470101471101472101473101474101475101476101477101478101479101480101481101482101483101484101485101486101487101488101489101490101491101492101493101494101495101496101497101498101499101500101501101502101503101504101505101506101507101508101509101510101511101512101513101514101515101516101517101518101519101520101521101522101523101524101525101526101527101528101529101530101531101532101533101534101535101536101537101538101539101540101541101542101543101544101545101546101547101548101549101550101551101552101553101554101555101556101557101558101559101560101561101562101563101564101565101566101567101568101569101570101571101572101573101574101575101576101577101578101579101580101581101582101583101584101585101586101587101588101589101590101591101592101593101594101595101596101597101598101599101600101601101602101603101604101605101606101607101608101609101610101611101612101613101614101615101616101617101618101619101620101621101622101623101624101625101626101627101628101629101630101631101632101633101634101635101636101637101638101639101640101641101642101643101644101645101646101647101648101649101650101651101652101653101654101655101656101657101658101659101660101661101662101663101664101665101666101667101668101669101670101671101672101673101674101675101676101677101678101679101680101681101682101683101684101685101686101687101688101689101690101691101692101693101694101695101696101697101698101699101700101701101702101703101704101705101706101707101708101709101710101711101712101713101714101715101716101717101718101719101720101721101722101723101724101725101726101727101728101729101730101731101732101733101734101735101736101737101738101739101740101741101742101743101744101745101746101747101748101749101750101751101752101753101754101755101756101757101758101759101760101761101762101763101764101765101766101767101768101769101770101771101772101773101774101775101776101777101778101779101780101781101782101783101784101785101786101787101788101789101790101791101792101793101794101795101796101797101798101799101800101801101802101803101804101805101806101807101808101809101810101811101812101813101814101815101816101817101818101819101820101821101822101823101824101825101826101827101828101829101830101831101832101833101834101835101836101837101838101839101840101841101842101843101844101845101846101847101848101849101850101851101852101853101854101855101856101857101858101859101860101861101862101863101864101865101866101867101868101869101870101871101872101873101874101875101876101877101878101879101880101881101882101883101884101885101886101887101888101889101890101891101892101893101894101895101896101897101898101899101900101901101902101903101904101905101906101907101908101909101910101911101912101913101914101915101916101917101918101919101920101921101922101923101924101925101926101927101928101929101930101931101932101933101934101935101936101937101938101939101940101941101942101943101944101945101946101947101948101949101950101951101952101953101954101955101956101957101958101959101960101961101962101963101964101965101966101967101968101969101970101971101972101973101974101975101976101977101978101979101980101981101982101983101984101985101986101987101988101989101990101991101992101993101994101995101996101997101998101999102000102001102002102003102004102005102006102007102008102009102010102011102012102013102014102015102016102017102018102019102020102021102022102023102024102025102026102027102028102029102030102031102032102033102034102035102036102037102038102039102040102041102042102043102044102045102046102047102048102049102050102051102052102053102054102055102056102057102058102059102060102061102062102063102064102065102066102067102068102069102070102071102072102073102074102075102076102077102078102079102080102081102082102083102084102085102086102087102088102089102090102091102092102093102094102095102096102097102098102099102100102101102102102103102104102105102106102107102108102109102110102111102112102113102114102115102116102117102118102119102120102121102122102123102124102125102126102127102128102129102130102131102132102133102134102135102136102137102138102139102140102141102142102143102144102145102146102147102148102149102150102151102152102153102154102155102156102157102158102159102160102161102162102163102164102165102166102167102168102169102170102171102172102173102174102175102176102177102178102179102180102181102182102183102184102185102186102187102188102189102190102191102192102193102194102195102196102197102198102199102200102201102202102203102204102205102206102207102208102209102210102211102212102213102214102215102216102217102218102219102220102221102222102223102224102225102226102227102228102229102230102231102232102233102234102235102236102237102238102239102240102241102242102243102244102245102246102247102248102249102250102251102252102253102254102255102256102257102258102259102260102261102262102263102264102265102266102267102268102269102270102271102272102273102274102275102276102277102278102279102280102281102282102283102284102285102286102287102288102289102290102291102292102293102294102295102296102297102298102299102300102301102302102303102304102305102306102307102308102309102310102311102312102313102314102315102316102317102318102319102320102321102322102323102324102325102326102327102328102329102330102331102332102333102334102335102336102337102338102339102340102341102342102343102344102345102346102347102348102349102350102351102352102353102354102355102356102357102358102359102360102361102362102363102364102365102366102367102368102369102370102371102372102373102374102375102376102377102378102379102380102381102382102383102384102385102386102387102388102389102390102391102392102393102394102395102396102397102398102399102400102401102402102403102404102405102406102407102408102409102410102411102412102413102414102415102416102417102418102419102420102421102422102423102424102425102426102427102428102429102430102431102432102433102434102435102436102437102438102439102440102441102442102443102444102445102446102447102448102449102450102451102452102453102454102455102456102457102458102459102460102461102462102463102464102465102466102467102468102469102470102471102472102473102474102475102476102477102478102479102480102481102482102483102484102485102486102487102488102489102490102491102492102493102494102495102496102497102498102499102500102501102502102503102504102505102506102507102508102509102510102511102512102513102514102515102516102517102518102519102520102521102522102523102524102525102526102527102528102529102530102531102532102533102534102535102536102537102538102539102540102541102542102543102544102545102546102547102548102549102550102551102552102553102554102555102556102557102558102559102560102561102562102563102564102565102566102567102568102569102570102571102572102573102574102575102576102577102578102579102580102581102582102583102584102585102586102587102588102589102590102591102592102593102594102595102596102597102598102599102600102601102602102603102604102605102606102607102608102609102610102611102612102613102614102615102616102617102618102619102620102621102622102623102624102625102626102627102628102629102630102631102632102633102634102635102636102637102638102639102640102641102642102643102644102645102646102647102648102649102650102651102652102653102654102655102656102657102658102659102660102661102662102663102664102665102666102667102668102669102670102671102672102673102674102675102676102677102678102679102680102681102682102683102684102685102686102687102688102689102690102691102692102693102694102695102696102697102698102699102700102701102702102703102704102705102706102707102708102709102710102711102712102713102714102715102716102717102718102719102720102721102722102723102724102725102726102727102728102729102730102731102732102733102734102735102736102737102738102739102740102741102742102743102744102745102746102747102748102749102750102751102752102753102754102755102756102757102758102759102760102761102762102763102764102765102766102767102768102769102770102771102772102773102774102775102776102777102778102779102780102781102782102783102784102785102786102787102788102789102790102791102792102793102794102795102796102797102798102799102800102801102802102803102804102805102806102807102808102809102810102811102812102813102814102815102816102817102818102819102820102821102822102823102824102825102826102827102828102829102830102831102832102833102834102835102836102837102838102839102840102841102842102843102844102845102846102847102848102849102850102851102852102853102854102855102856102857102858102859102860102861102862102863102864102865102866102867102868102869102870102871102872102873102874102875102876102877102878102879102880102881102882102883102884102885102886102887102888102889102890102891102892102893102894102895102896102897102898102899102900102901102902102903102904102905102906102907102908102909102910102911102912102913102914102915102916102917102918102919102920102921102922102923102924102925102926102927102928102929102930102931102932102933102934102935102936102937102938102939102940102941102942102943102944102945102946102947102948102949102950102951102952102953102954102955102956102957102958102959102960102961102962102963102964102965102966102967102968102969102970102971102972102973102974102975102976102977102978102979102980102981102982102983102984102985102986102987102988102989102990102991102992102993102994102995102996102997102998102999103000103001103002103003103004103005103006103007103008103009103010103011103012103013103014103015103016103017103018103019103020103021103022103023103024103025103026103027103028103029103030103031103032103033103034103035103036103037103038103039103040103041103042103043103044103045103046103047103048103049103050103051103052103053103054103055103056103057103058103059103060103061103062103063103064103065103066103067103068103069103070103071103072103073103074103075103076103077103078103079103080103081103082103083103084103085103086103087103088103089103090103091103092103093103094103095103096103097103098103099103100103101103102103103103104103105103106103107103108103109103110103111103112103113103114103115103116103117103118103119103120103121103122103123103124103125103126103127103128103129103130103131103132103133103134103135103136103137103138103139103140103141103142103143103144103145103146103147103148103149103150103151103152103153103154103155103156103157103158103159103160103161103162103163103164103165103166103167103168103169103170103171103172103173103174103175103176103177103178103179103180103181103182103183103184103185103186103187103188103189103190103191103192103193103194103195103196103197103198103199103200103201103202103203103204103205103206103207103208103209103210103211103212103213103214103215103216103217103218103219103220103221103222103223103224103225103226103227103228103229103230103231103232103233103234103235103236103237103238103239103240103241103242103243103244103245103246103247103248103249103250103251103252103253103254103255103256103257103258103259103260103261103262103263103264103265103266103267103268103269103270103271103272103273103274103275103276103277103278103279103280103281103282103283103284103285103286103287103288103289103290103291103292103293103294103295103296103297103298103299103300103301103302103303103304103305103306103307103308103309103310103311103312103313103314103315103316103317103318103319103320103321103322103323103324103325103326103327103328103329103330103331103332103333103334103335103336103337103338103339103340103341103342103343103344103345103346103347103348103349103350103351103352103353103354103355103356103357103358103359103360103361103362103363103364103365103366103367103368103369103370103371103372103373103374103375103376103377103378103379103380103381103382103383103384103385103386103387103388103389103390103391103392103393103394103395103396103397103398103399103400103401103402103403103404103405103406103407103408103409103410103411103412103413103414103415103416103417103418103419103420103421103422103423103424103425103426103427103428103429103430103431103432103433103434103435103436103437103438103439103440103441103442103443103444103445103446103447103448103449103450103451103452103453103454103455103456103457103458103459103460103461103462103463103464103465103466103467103468103469103470103471103472103473103474103475103476103477103478103479103480103481103482103483103484103485103486103487103488103489103490103491103492103493103494103495103496103497103498103499103500103501103502103503103504103505103506103507103508103509103510103511103512103513103514103515103516103517103518103519103520103521103522103523103524103525103526103527103528103529103530103531103532103533103534103535103536103537103538103539103540103541103542103543103544103545103546103547103548103549103550103551103552103553103554103555103556103557103558103559103560103561103562103563103564103565103566103567103568103569103570103571103572103573103574103575103576103577103578103579103580103581103582103583103584103585103586103587103588103589103590103591103592103593103594103595103596103597103598103599103600103601103602103603103604103605103606103607103608103609103610103611103612103613103614103615103616103617103618103619103620103621103622103623103624103625103626103627103628103629103630103631103632103633103634103635103636103637103638103639103640103641103642103643103644103645103646103647103648103649103650103651103652103653103654103655103656103657103658103659103660103661103662103663103664103665103666103667103668103669103670103671103672103673103674103675103676103677103678103679103680103681103682103683103684103685103686103687103688103689103690103691103692103693103694103695103696103697103698103699103700103701103702103703103704103705103706103707103708103709103710103711103712103713103714103715103716103717103718103719103720103721103722103723103724103725103726103727103728103729103730103731103732103733103734103735103736103737103738103739103740103741103742103743103744103745103746103747103748103749103750103751103752103753103754103755103756103757103758103759103760103761103762103763103764103765103766103767103768103769103770103771103772103773103774103775103776103777103778103779103780103781103782103783103784103785103786103787103788103789103790103791103792103793103794103795103796103797103798103799103800103801103802103803103804103805103806103807103808103809103810103811103812103813103814103815103816103817103818103819103820103821103822103823103824103825103826103827103828103829103830103831103832103833103834103835103836103837103838103839103840103841103842103843103844103845103846103847103848103849103850103851103852103853103854103855103856103857103858103859103860103861103862103863103864103865103866103867103868103869103870103871103872103873103874103875103876103877103878103879103880103881103882103883103884103885103886103887103888103889103890103891103892103893103894103895103896103897103898103899103900103901103902103903103904103905103906103907103908103909103910103911103912103913103914103915103916103917103918103919103920103921103922103923103924103925103926103927103928103929103930103931103932103933103934103935103936103937103938103939103940103941103942103943103944103945103946103947103948103949103950103951103952103953103954103955103956103957103958103959103960103961103962103963103964103965103966103967103968103969103970103971103972103973103974103975103976103977103978103979103980103981103982103983103984103985103986103987103988103989103990103991103992103993103994103995103996103997103998103999104000104001104002104003104004104005104006104007104008104009104010104011104012104013104014104015104016104017104018104019104020104021104022104023104024104025104026104027104028104029104030104031104032104033104034104035104036104037104038104039104040104041104042104043104044104045104046104047104048104049104050104051104052104053104054104055104056104057104058104059104060104061104062104063104064104065104066104067104068104069104070104071104072104073104074104075104076104077104078104079104080104081104082104083104084104085104086104087104088104089104090104091104092104093104094104095104096104097104098104099104100104101104102104103104104104105104106104107104108104109104110104111104112104113104114104115104116104117104118104119104120104121104122104123104124104125104126104127104128104129104130104131104132104133104134104135104136104137104138104139104140104141104142104143104144104145104146104147104148104149104150104151104152104153104154104155104156104157104158104159104160104161104162104163104164104165104166104167104168104169104170104171104172104173104174104175104176104177104178104179104180104181104182104183104184104185104186104187104188104189104190104191104192104193104194104195104196104197104198104199104200104201104202104203104204104205104206104207104208104209104210104211104212104213104214104215104216104217104218104219104220104221104222104223104224104225104226104227104228104229104230104231104232104233104234104235104236104237104238104239104240104241104242104243104244104245104246104247104248104249104250104251104252104253104254104255104256104257104258104259104260104261104262104263104264104265104266104267104268104269104270104271104272104273104274104275104276104277104278104279104280104281104282104283104284104285104286104287104288104289104290104291104292104293104294104295104296104297104298104299104300104301104302104303104304104305104306104307104308104309104310104311104312104313104314104315104316104317104318104319104320104321104322104323104324104325104326104327104328104329104330104331104332104333104334104335104336104337104338104339104340104341104342104343104344104345104346104347104348104349104350104351104352104353104354104355104356104357104358104359104360104361104362104363104364104365104366104367104368104369104370104371104372104373104374104375104376104377104378104379104380104381104382104383104384104385104386104387104388104389104390104391104392104393104394104395104396104397104398104399104400104401104402104403104404104405104406104407104408104409104410104411104412104413104414104415104416104417104418104419104420104421104422104423104424104425104426104427104428104429104430104431104432104433104434104435104436104437104438104439104440104441104442104443104444104445104446104447104448104449104450104451104452104453104454104455104456104457104458104459104460104461104462104463104464104465104466104467104468104469104470104471104472104473104474104475104476104477104478104479104480104481104482104483104484104485104486104487104488104489104490104491104492104493104494104495104496104497104498104499104500104501104502104503104504104505104506104507104508104509104510104511104512104513104514104515104516104517104518104519104520104521104522104523104524104525104526104527104528104529104530104531104532104533104534104535104536104537104538104539104540104541104542104543104544104545104546104547104548104549104550104551104552104553104554104555104556104557104558104559104560104561104562104563104564104565104566104567104568104569104570104571104572104573104574104575104576104577104578104579104580104581104582104583104584104585104586104587104588104589104590104591104592104593104594104595104596104597104598104599104600104601104602104603104604104605104606104607104608104609104610104611104612104613104614104615104616104617104618104619104620104621104622104623104624104625104626104627104628104629104630104631104632104633104634104635104636104637104638104639104640104641104642104643104644104645104646104647104648104649104650104651104652104653104654104655104656104657104658104659104660104661104662104663104664104665104666104667104668104669104670104671104672104673104674104675104676104677104678104679104680104681104682104683104684104685104686104687104688104689104690104691104692104693104694104695104696104697104698104699104700104701104702104703104704104705104706104707104708104709104710104711104712104713104714104715104716104717104718104719104720104721104722104723104724104725104726104727104728104729104730104731104732104733104734104735104736104737104738104739104740104741104742104743104744104745104746104747104748104749104750104751104752104753104754104755104756104757104758104759104760104761104762104763104764104765104766104767104768104769104770104771104772104773104774104775104776104777104778104779104780104781104782104783104784104785104786104787104788104789104790104791104792104793104794104795104796104797104798104799104800104801104802104803104804104805104806104807104808104809104810104811104812104813104814104815104816104817104818104819104820104821104822104823104824104825104826104827104828104829104830104831104832104833104834104835104836104837104838104839104840104841104842104843104844104845104846104847104848104849104850104851104852104853104854104855104856104857104858104859104860104861104862104863104864104865104866104867104868104869104870104871104872104873104874104875104876104877104878104879104880104881104882104883104884104885104886104887104888104889104890104891104892104893104894104895104896104897104898104899104900104901104902104903104904104905104906104907104908104909104910104911104912104913104914104915104916104917104918104919104920104921104922104923104924104925104926104927104928104929104930104931104932104933104934104935104936104937104938104939104940104941104942104943104944104945104946104947104948104949104950104951104952104953104954104955104956104957104958104959104960104961104962104963104964104965104966104967104968104969104970104971104972104973104974104975104976104977104978104979104980104981104982104983104984104985104986104987104988104989104990104991104992104993104994104995104996104997104998104999105000105001105002105003105004105005105006105007105008105009105010105011105012105013105014105015105016105017105018105019105020105021105022105023105024105025105026105027105028105029105030105031105032105033105034105035105036105037105038105039105040105041105042105043105044105045105046105047105048105049105050105051105052105053105054105055105056105057105058105059105060105061105062105063105064105065105066105067105068105069105070105071105072105073105074105075105076105077105078105079105080105081105082105083105084105085105086105087105088105089105090105091105092105093105094105095105096105097105098105099105100105101105102105103105104105105105106105107105108105109105110105111105112105113105114105115105116105117105118105119105120105121105122105123105124105125105126105127105128105129105130105131105132105133105134105135105136105137105138105139105140105141105142105143105144105145105146105147105148105149105150105151105152105153105154105155105156105157105158105159105160105161105162105163105164105165105166105167105168105169105170105171105172105173105174105175105176105177105178105179105180105181105182105183105184105185105186105187105188105189105190105191105192105193105194105195105196105197105198105199105200105201105202105203105204105205105206105207105208105209105210105211105212105213105214105215105216105217105218105219105220105221105222105223105224105225105226105227105228105229105230105231105232105233105234105235105236105237105238105239105240105241105242105243105244105245105246105247105248105249105250105251105252105253105254105255105256105257105258105259105260105261105262105263105264105265105266105267105268105269105270105271105272105273105274105275105276105277105278105279105280105281105282105283105284105285105286105287105288105289105290105291105292105293105294105295105296105297105298105299105300105301105302105303105304105305105306105307105308105309105310105311105312105313105314105315105316105317105318105319105320105321105322105323105324105325105326105327105328105329105330105331105332105333105334105335105336105337105338105339105340105341105342105343105344105345105346105347105348105349105350105351105352105353105354105355105356105357105358105359105360105361105362105363105364105365105366105367105368105369105370105371105372105373105374105375105376105377105378105379105380105381105382105383105384105385105386105387105388105389105390105391105392105393105394105395105396105397105398105399105400105401105402105403105404105405105406105407105408105409105410105411105412105413105414105415105416105417105418105419105420105421105422105423105424105425105426105427105428105429105430105431105432105433105434105435105436105437105438105439105440105441105442105443105444105445105446105447105448105449105450105451105452105453105454105455105456105457105458105459105460105461105462105463105464105465105466105467105468105469105470105471105472105473105474105475105476105477105478105479105480105481105482105483105484105485105486105487105488105489105490105491105492105493105494105495105496105497105498105499105500105501105502105503105504105505105506105507105508105509105510105511105512105513105514105515105516105517105518105519105520105521105522105523105524105525105526105527105528105529105530105531105532105533105534105535105536105537105538105539105540105541105542105543105544105545105546105547105548105549105550105551105552105553105554105555105556105557105558105559105560105561105562105563105564105565105566105567105568105569105570105571105572105573105574105575105576105577105578105579105580105581105582105583105584105585105586105587105588105589105590105591105592105593105594105595105596105597105598105599105600105601105602105603105604105605105606105607105608105609105610105611105612105613105614105615105616105617105618105619105620105621105622105623105624105625105626105627105628105629105630105631105632105633105634105635105636105637105638105639105640105641105642105643105644105645105646105647105648105649105650105651105652105653105654105655105656105657105658105659105660105661105662105663105664105665105666105667105668105669105670105671105672105673105674105675105676105677105678105679105680105681105682105683105684105685105686105687105688105689105690105691105692105693105694105695105696105697105698105699105700105701105702105703105704105705105706105707105708105709105710105711105712105713105714105715105716105717105718105719105720105721105722105723105724105725105726105727105728105729105730105731105732105733105734105735105736105737105738105739105740105741105742105743105744105745105746105747105748105749105750105751105752105753105754105755105756105757105758105759105760105761105762105763105764105765105766105767105768105769105770105771105772105773105774105775105776105777105778105779105780105781105782105783105784105785105786105787105788105789105790105791105792105793105794105795105796105797105798105799105800105801105802105803105804105805105806105807105808105809105810105811105812105813105814105815105816105817105818105819105820105821105822105823105824105825105826105827105828105829105830105831105832105833105834105835105836105837105838105839105840105841105842105843105844105845105846105847105848105849105850105851105852105853105854105855105856105857105858105859105860105861105862105863105864105865105866105867105868105869105870105871105872105873105874105875105876105877105878105879105880105881105882105883105884105885105886105887105888105889105890105891105892105893105894105895105896105897105898105899105900105901105902105903105904105905105906105907105908105909105910105911105912105913105914105915105916105917105918105919105920105921105922105923105924105925105926105927105928105929105930105931105932105933105934105935105936105937105938105939105940105941105942105943105944105945105946105947105948105949105950105951105952105953105954105955105956105957105958105959105960105961105962105963105964105965105966105967105968105969105970105971105972105973105974105975105976105977105978105979105980105981105982105983105984105985105986105987105988105989105990105991105992105993105994105995105996105997105998105999106000106001106002106003106004106005106006106007106008106009106010106011106012106013106014106015106016106017106018106019106020106021106022106023106024106025106026106027106028106029106030106031106032106033106034106035106036106037106038106039106040106041106042106043106044106045106046106047106048106049106050106051106052106053106054106055106056106057106058106059106060106061106062106063106064106065106066106067106068106069106070106071106072106073106074106075106076106077106078106079106080106081106082106083106084106085106086106087106088106089106090106091106092106093106094106095106096106097106098106099106100106101106102106103106104106105106106106107106108106109106110106111106112106113106114106115106116106117106118106119106120106121106122106123106124106125106126106127106128106129106130106131106132106133106134106135106136106137106138106139106140106141106142106143106144106145106146106147106148106149106150106151106152106153106154106155106156106157106158106159106160106161106162106163106164106165106166106167106168106169106170106171106172106173106174106175106176106177106178106179106180106181106182106183106184106185106186106187106188106189106190106191106192106193106194106195106196106197106198106199106200106201106202106203106204106205106206106207106208106209106210106211106212106213106214106215106216106217106218106219106220106221106222106223106224106225106226106227106228106229106230106231106232106233106234106235106236106237106238106239106240106241106242106243106244106245106246106247106248106249106250106251106252106253106254106255106256106257106258106259106260106261106262106263106264106265106266106267106268106269106270106271106272106273106274106275106276106277106278106279106280106281106282106283106284106285106286106287106288106289106290106291106292106293106294106295106296106297106298106299106300106301106302106303106304106305106306106307106308106309106310106311106312106313106314106315106316106317106318106319106320106321106322106323106324106325106326106327106328106329106330106331106332106333106334106335106336106337106338106339106340106341106342106343106344106345106346106347106348106349106350106351106352106353106354106355106356106357106358106359106360106361106362106363106364106365106366106367106368106369106370106371106372106373106374106375106376106377106378106379106380106381106382106383106384106385106386106387106388106389106390106391106392106393106394106395106396106397106398106399106400106401106402106403106404106405106406106407106408106409106410106411106412106413106414106415106416106417106418106419106420106421106422106423106424106425106426106427106428106429106430106431106432106433106434106435106436106437106438106439106440106441106442106443106444106445106446106447106448106449106450106451106452106453106454106455106456106457106458106459106460106461106462106463106464106465106466106467106468106469106470106471106472106473106474106475106476106477106478106479106480106481106482106483106484106485106486106487106488106489106490106491106492106493106494106495106496106497106498106499106500106501106502106503106504106505106506106507106508106509106510106511106512106513106514106515106516106517106518106519106520106521106522106523106524106525106526106527106528106529106530106531106532106533106534106535106536106537106538106539106540106541106542106543106544106545106546106547106548106549106550106551106552106553106554106555106556106557106558106559106560106561106562106563106564106565106566106567106568106569106570106571106572106573106574106575106576106577106578106579106580106581106582106583106584106585106586106587106588106589106590106591106592106593106594106595106596106597106598106599106600106601106602106603106604106605106606106607106608106609106610106611106612106613106614106615106616106617106618106619106620106621106622106623106624106625106626106627106628106629106630106631106632106633106634106635106636106637106638106639106640106641106642106643106644106645106646106647106648106649106650106651106652106653106654106655106656106657106658106659106660106661106662106663106664106665106666106667106668106669106670106671106672106673106674106675106676106677106678106679106680106681106682106683106684106685106686106687106688106689106690106691106692106693106694106695106696106697106698106699106700106701106702106703106704106705106706106707106708106709106710106711106712106713106714106715106716106717106718106719106720106721106722106723106724106725106726106727106728106729106730106731106732106733106734106735106736106737106738106739106740106741106742106743106744106745106746106747106748106749106750106751106752106753106754106755106756106757106758106759106760106761106762106763106764106765106766106767106768106769106770106771106772106773106774106775106776106777106778106779106780106781106782106783106784106785106786106787106788106789106790106791106792106793106794106795106796106797106798106799106800106801106802106803106804106805106806106807106808106809106810106811106812106813106814106815106816106817106818106819106820106821106822106823106824106825106826106827106828106829106830106831106832106833106834106835106836106837106838106839106840106841106842106843106844106845106846106847106848106849106850106851106852106853106854106855106856106857106858106859106860106861106862106863106864106865106866106867106868106869106870106871106872106873106874106875106876106877106878106879106880106881106882106883106884106885106886106887106888106889106890106891106892106893106894106895106896106897106898106899106900106901106902106903106904106905106906106907106908106909106910106911106912106913106914106915106916106917106918106919106920106921106922106923106924106925106926106927106928106929106930106931106932106933106934106935106936106937106938106939106940106941106942106943106944106945106946106947106948106949106950106951106952106953106954106955106956106957106958106959106960106961106962106963106964106965106966106967106968106969106970106971106972106973106974106975106976106977106978106979106980106981106982106983106984106985106986106987106988106989106990106991106992106993106994106995106996106997106998106999107000107001107002107003107004107005107006107007107008107009107010107011107012107013107014107015107016107017107018107019107020107021107022107023107024107025107026107027107028107029107030107031107032107033107034107035107036107037107038107039107040107041107042107043107044107045107046107047107048107049107050107051107052107053107054107055107056107057107058107059107060107061107062107063107064107065107066107067107068107069107070107071107072107073107074107075107076107077107078107079107080107081107082107083107084107085107086107087107088107089107090107091107092107093107094107095107096107097107098107099107100107101107102107103107104107105107106107107107108107109107110107111107112107113107114107115107116107117107118107119107120107121107122107123107124107125107126107127107128107129107130107131107132107133107134107135107136107137107138107139107140107141107142107143107144107145107146107147107148107149107150107151107152107153107154107155107156107157107158107159107160107161107162107163107164107165107166107167107168107169107170107171107172107173107174107175107176107177107178107179107180107181107182107183107184107185107186107187107188107189107190107191107192107193107194107195107196107197107198107199107200107201107202107203107204107205107206107207107208107209107210107211107212107213107214107215107216107217107218107219107220107221107222107223107224107225107226107227107228107229107230107231107232107233107234107235107236107237107238107239107240107241107242107243107244107245107246107247107248107249107250107251107252107253107254107255107256107257107258107259107260107261107262107263107264107265107266107267107268107269107270107271107272107273107274107275107276107277107278107279107280107281107282107283107284107285107286107287107288107289107290107291107292107293107294107295107296107297107298107299107300107301107302107303107304107305107306107307107308107309107310107311107312107313107314107315107316107317107318107319107320107321107322107323107324107325107326107327107328107329107330107331107332107333107334107335107336107337107338107339107340107341107342107343107344107345107346107347107348107349107350107351107352107353107354107355107356107357107358107359107360107361107362107363107364107365107366107367107368107369107370107371107372107373107374107375107376107377107378107379107380107381107382107383107384107385107386107387107388107389107390107391107392107393107394107395107396107397107398107399107400107401107402107403107404107405107406107407107408107409107410107411107412107413107414107415107416107417107418107419107420107421107422107423107424107425107426107427107428107429107430107431107432107433107434107435107436107437107438107439107440107441107442107443107444107445107446107447107448107449107450107451107452107453107454107455107456107457107458107459107460107461107462107463107464107465107466107467107468107469107470107471107472107473107474107475107476107477107478107479107480107481107482107483107484107485107486107487107488107489107490107491107492107493107494107495107496107497107498107499107500107501107502107503107504107505107506107507107508107509107510107511107512107513107514107515107516107517107518107519107520107521107522107523107524107525107526107527107528107529107530107531107532107533107534107535107536107537107538107539107540107541107542107543107544107545107546107547107548107549107550107551107552107553107554107555107556107557107558107559107560107561107562107563107564107565107566107567107568107569107570107571107572107573107574107575107576107577107578107579107580107581107582107583107584107585107586107587107588107589107590107591107592107593107594107595107596107597107598107599107600107601107602107603107604107605107606107607107608107609107610107611107612107613107614107615107616107617107618107619107620107621107622107623107624107625107626107627107628107629107630107631107632107633107634107635107636107637107638107639107640107641107642107643107644107645107646107647107648107649107650107651107652107653107654107655107656107657107658107659107660107661107662107663107664107665107666107667107668107669107670107671107672107673107674107675107676107677107678107679107680107681107682107683107684107685107686107687107688107689107690107691107692107693107694107695107696107697107698107699107700107701107702107703107704107705107706107707107708107709107710107711107712107713107714107715107716107717107718107719107720107721107722107723107724107725107726107727107728107729107730107731107732107733107734107735107736107737107738107739107740107741107742107743107744107745107746107747107748107749107750107751107752107753107754107755107756107757107758107759107760107761107762107763107764107765107766107767107768107769107770107771107772107773107774107775107776107777107778107779107780107781107782107783107784107785107786107787107788107789107790107791107792107793107794107795107796107797107798107799107800107801107802107803107804107805107806107807107808107809107810107811107812107813107814107815107816107817107818107819107820107821107822107823107824107825107826107827107828107829107830107831107832107833107834107835107836107837107838107839107840107841107842107843107844107845107846107847107848107849107850107851107852107853107854107855107856107857107858107859107860107861107862107863107864107865107866107867107868107869107870107871107872107873107874107875107876107877107878107879107880107881107882107883107884107885107886107887107888107889107890107891107892107893107894107895107896107897107898107899107900107901107902107903107904107905107906107907107908107909107910107911107912107913107914107915107916107917107918107919107920107921107922107923107924107925107926107927107928107929107930107931107932107933107934107935107936107937107938107939107940107941107942107943107944107945107946107947107948107949107950107951107952107953107954107955107956107957107958107959107960107961107962107963107964107965107966107967107968107969107970107971107972107973107974107975107976107977107978107979107980107981107982107983107984107985107986107987107988107989107990107991107992107993107994107995107996107997107998107999108000108001108002108003108004108005108006108007108008108009108010108011108012108013108014108015108016108017108018108019108020108021108022108023108024108025108026108027108028108029108030108031108032108033108034108035108036108037108038108039108040108041108042108043108044108045108046108047108048108049108050108051108052108053108054108055108056108057108058108059108060108061108062108063108064108065108066108067108068108069108070108071108072108073108074108075108076108077108078108079108080108081108082108083108084108085108086108087108088108089108090108091108092108093108094108095108096108097108098108099108100108101108102108103108104108105108106108107108108108109108110108111108112108113108114108115108116108117108118108119108120108121108122108123108124108125108126108127108128108129108130108131108132108133108134108135108136108137108138108139108140108141108142108143108144108145108146108147108148108149108150108151108152108153108154108155108156108157108158108159108160108161108162108163108164108165108166108167108168108169108170108171108172108173108174108175108176108177108178108179108180108181108182108183108184108185108186108187108188108189108190108191108192108193108194108195108196108197108198108199108200108201108202108203108204108205108206108207108208108209108210108211108212108213108214108215108216108217108218108219108220108221108222108223108224108225108226108227108228108229108230108231108232108233108234108235108236108237108238108239108240108241108242108243108244108245108246108247108248108249108250108251108252108253108254108255108256108257108258108259108260108261108262108263108264108265108266108267108268108269108270108271108272108273108274108275108276108277108278108279108280108281108282108283108284108285108286108287108288108289108290108291108292108293108294108295108296108297108298108299108300108301108302108303108304108305108306108307108308108309108310108311108312108313108314108315108316108317108318108319108320108321108322108323108324108325108326108327108328108329108330108331108332108333108334108335108336108337108338108339108340108341108342108343108344108345108346108347108348108349108350108351108352108353108354108355108356108357108358108359108360108361108362108363108364108365108366108367108368108369108370108371108372108373108374108375108376108377108378108379108380108381108382108383108384108385108386108387108388108389108390108391108392108393108394108395108396108397108398108399108400108401108402108403108404108405108406108407108408108409108410108411108412108413108414108415108416108417108418108419108420108421108422108423108424108425108426108427108428108429108430108431108432108433108434108435108436108437108438108439108440108441108442108443108444108445108446108447108448108449108450108451108452108453108454108455108456108457108458108459108460108461108462108463108464108465108466108467108468108469108470108471108472108473108474108475108476108477108478108479108480108481108482108483108484108485108486108487108488108489108490108491108492108493108494108495108496108497108498108499108500108501108502108503108504108505108506108507108508108509108510108511108512108513108514108515108516108517108518108519108520108521108522108523108524108525108526108527108528108529108530108531108532108533108534108535108536108537108538108539108540108541108542108543108544108545108546108547108548108549108550108551108552108553108554108555108556108557108558108559108560108561108562108563108564108565108566108567108568108569108570108571108572108573108574108575108576108577108578108579108580108581108582108583108584108585108586108587108588108589108590108591108592108593108594108595108596108597108598108599108600108601108602108603108604108605108606108607108608108609108610108611108612108613108614108615108616108617108618108619108620108621108622108623108624108625108626108627108628108629108630108631108632108633108634108635108636108637108638108639108640108641108642108643108644108645108646108647108648108649108650108651108652108653108654108655108656108657108658108659108660108661108662108663108664108665108666108667108668108669108670108671108672108673108674108675108676108677108678108679108680108681108682108683108684108685108686108687108688108689108690108691108692108693108694108695108696108697108698108699108700108701108702108703108704108705108706108707108708108709108710108711108712108713108714108715108716108717108718108719108720108721108722108723108724108725108726108727108728108729108730108731108732108733108734108735108736108737108738108739108740108741108742108743108744108745108746108747108748108749108750108751108752108753108754108755108756108757108758108759108760108761108762108763108764108765108766108767108768108769108770108771108772108773108774108775108776108777108778108779108780108781108782108783108784108785108786108787108788108789108790108791108792108793108794108795108796108797108798108799108800108801108802108803108804108805108806108807108808108809108810108811108812108813108814108815108816108817108818108819108820108821108822108823108824108825108826108827108828108829108830108831108832108833108834108835108836108837108838108839108840108841108842108843108844108845108846108847108848108849108850108851108852108853108854108855108856108857108858108859108860108861108862108863108864108865108866108867108868108869108870108871108872108873108874108875108876108877108878108879108880108881108882108883108884108885108886108887108888108889108890108891108892108893108894108895108896108897108898108899108900108901108902108903108904108905108906108907108908108909108910108911108912108913108914108915108916108917108918108919108920108921108922108923108924108925108926108927108928108929108930108931108932108933108934108935108936108937108938108939108940108941108942108943108944108945108946108947108948108949108950108951108952108953108954108955108956108957108958108959108960108961108962108963108964108965108966108967108968108969108970108971108972108973108974108975108976108977108978108979108980108981108982108983108984108985108986108987108988108989108990108991108992108993108994108995108996108997108998108999109000109001109002109003109004109005109006109007109008109009109010109011109012109013109014109015109016109017109018109019109020109021109022109023109024109025109026109027109028109029109030109031109032109033109034109035109036109037109038109039109040109041109042109043109044109045109046109047109048109049109050109051109052109053109054109055109056109057109058109059109060109061109062109063109064109065109066109067109068109069109070109071109072109073109074109075109076109077109078109079109080109081109082109083109084109085109086109087109088109089109090109091109092109093109094109095109096109097109098109099109100109101109102109103109104109105109106109107109108109109109110109111109112109113109114109115109116109117109118109119109120109121109122109123109124109125109126109127109128109129109130109131109132109133109134109135109136109137109138109139109140109141109142109143109144109145109146109147109148109149109150109151109152109153109154109155109156109157109158109159109160109161109162109163109164109165109166109167109168109169109170109171109172109173109174109175109176109177109178109179109180109181109182109183109184109185109186109187109188109189109190109191109192109193109194109195109196109197109198109199109200109201109202109203109204109205109206109207109208109209109210109211109212109213109214109215109216109217109218109219109220109221109222109223109224109225109226109227109228109229109230109231109232109233109234109235109236109237109238109239109240109241109242109243109244109245109246109247109248109249109250109251109252109253109254109255109256109257109258109259109260109261109262109263109264109265109266109267109268109269109270109271109272109273109274109275109276109277109278109279109280109281109282109283109284109285109286109287109288109289109290109291109292109293109294109295109296109297109298109299109300109301109302109303109304109305109306109307109308109309109310109311109312109313109314109315109316109317109318109319109320109321109322109323109324109325109326109327109328109329109330109331109332109333109334109335109336109337109338109339109340109341109342109343109344109345109346109347109348109349109350109351109352109353109354109355109356109357109358109359109360109361109362109363109364109365109366109367109368109369109370109371109372109373109374109375109376109377109378109379109380109381109382109383109384109385109386109387109388109389109390109391109392109393109394109395109396109397109398109399109400109401109402109403109404109405109406109407109408109409109410109411109412109413109414109415109416109417109418109419109420109421109422109423109424109425109426109427109428109429109430109431109432109433109434109435109436109437109438109439109440109441109442109443109444109445109446109447109448109449109450109451109452109453109454109455109456109457109458109459109460109461109462109463109464109465109466109467109468109469109470109471109472109473109474109475109476109477109478109479109480109481109482109483109484109485109486109487109488109489109490109491109492109493109494109495109496109497109498109499109500109501109502109503109504109505109506109507109508109509109510109511109512109513109514109515109516109517109518109519109520109521109522109523109524109525109526109527109528109529109530109531109532109533109534109535109536109537109538109539109540109541109542109543109544109545109546109547109548109549109550109551109552109553109554109555109556109557109558109559109560109561109562109563109564109565109566109567109568109569109570109571109572109573109574109575109576109577109578109579109580109581109582109583109584109585109586109587109588109589109590109591109592109593109594109595109596109597109598109599109600109601109602109603109604109605109606109607109608109609109610109611109612109613109614109615109616109617109618109619109620109621109622109623109624109625109626109627109628109629109630109631109632109633109634109635109636109637109638109639109640109641109642109643109644109645109646109647109648109649109650109651109652109653109654109655109656109657109658109659109660109661109662109663109664109665109666109667109668109669109670109671109672109673109674109675109676109677109678109679109680109681109682109683109684109685109686109687109688109689109690109691109692109693109694109695109696109697109698109699109700109701109702109703109704109705109706109707109708109709109710109711109712109713109714109715109716109717109718109719109720109721109722109723109724109725109726109727109728109729109730109731109732109733109734109735109736109737109738109739109740109741109742109743109744109745109746109747109748109749109750109751109752109753109754109755109756109757109758109759109760109761109762109763109764109765109766109767109768109769109770109771109772109773109774109775109776109777109778109779109780109781109782109783109784109785109786109787109788109789109790109791109792109793109794109795109796109797109798109799109800109801109802109803109804109805109806109807109808109809109810109811109812109813109814109815109816109817109818109819109820109821109822109823109824109825109826109827109828109829109830109831109832109833109834109835109836109837109838109839109840109841109842109843109844109845109846109847109848109849109850109851109852109853109854109855109856109857109858109859109860109861109862109863109864109865109866109867109868109869109870109871109872109873109874109875109876109877109878109879109880109881109882109883109884109885109886109887109888109889109890109891109892109893109894109895109896109897109898109899109900109901109902109903109904109905109906109907109908109909109910109911109912109913109914109915109916109917109918109919109920109921109922109923109924109925109926109927109928109929109930109931109932109933109934109935109936109937109938109939109940109941109942109943109944109945109946109947109948109949109950109951109952109953109954109955109956109957109958109959109960109961109962109963109964109965109966109967109968109969109970109971109972109973109974109975109976109977109978109979109980109981109982109983109984109985109986109987109988109989109990109991109992109993109994109995109996109997109998109999110000110001110002110003110004110005110006110007110008110009110010110011110012110013110014110015110016110017110018110019110020110021110022110023110024110025110026110027110028110029110030110031110032110033110034110035110036110037110038110039110040110041110042110043110044110045110046110047110048110049110050110051110052110053110054110055110056110057110058110059110060110061110062110063110064110065110066110067110068110069110070110071110072110073110074110075110076110077110078110079110080110081110082110083110084110085110086110087110088110089110090110091110092110093110094110095110096110097110098110099110100110101110102110103110104110105110106110107110108110109110110110111110112110113110114110115110116110117110118110119110120110121110122110123110124110125110126110127110128110129110130110131110132110133110134110135110136110137110138110139110140110141110142110143110144110145110146110147110148110149110150110151110152110153110154110155110156110157110158110159110160110161110162110163110164110165110166110167110168110169110170110171110172110173110174110175110176110177110178110179110180110181110182110183110184110185110186110187110188110189110190110191110192110193110194110195110196110197110198110199110200110201110202110203110204110205110206110207110208110209110210110211110212110213110214110215110216110217110218110219110220110221110222110223110224110225110226110227110228110229110230110231110232110233110234110235110236110237110238110239110240110241110242110243110244110245110246110247110248110249110250110251110252110253110254110255110256110257110258110259110260110261110262110263110264110265110266110267110268110269110270110271110272110273110274110275110276110277110278110279110280110281110282110283110284110285110286110287110288110289110290110291110292110293110294110295110296110297110298110299110300110301110302110303110304110305110306110307110308110309110310110311110312110313110314110315110316110317110318110319110320110321110322110323110324110325110326110327110328110329110330110331110332110333110334110335110336110337110338110339110340110341110342110343110344110345110346110347110348110349110350110351110352110353110354110355110356110357110358110359110360110361110362110363110364110365110366110367110368110369110370110371110372110373110374110375110376110377110378110379110380110381110382110383110384110385110386110387110388110389110390110391110392110393110394110395110396110397110398110399110400110401110402110403110404110405110406110407110408110409110410110411110412110413110414110415110416110417110418110419110420110421110422110423110424110425110426110427110428110429110430110431110432110433110434110435110436110437110438110439110440110441110442110443110444110445110446110447110448110449110450110451110452110453110454110455110456110457110458110459110460110461110462110463110464110465110466110467110468110469110470110471110472110473110474110475110476110477110478110479110480110481110482110483110484110485110486110487110488110489110490110491110492110493110494110495110496110497110498110499110500110501110502110503110504110505110506110507110508110509110510110511110512110513110514110515110516110517110518110519110520110521110522110523110524110525110526110527110528110529110530110531110532110533110534110535110536110537110538110539110540110541110542110543110544110545110546110547110548110549110550110551110552110553110554110555110556110557110558110559110560110561110562110563110564110565110566110567110568110569110570110571110572110573110574110575110576110577110578110579110580110581110582110583110584110585110586110587110588110589110590110591110592110593110594110595110596110597110598110599110600110601110602110603110604110605110606110607110608110609110610110611110612110613110614110615110616110617110618110619110620110621110622110623110624110625110626110627110628110629110630110631110632110633110634110635110636110637110638110639110640110641110642110643110644110645110646110647110648110649110650110651110652110653110654110655110656110657110658110659110660110661110662110663110664110665110666110667110668110669110670110671110672110673110674110675110676110677110678110679110680110681110682110683110684110685110686110687110688110689110690110691110692110693110694110695110696110697110698110699110700110701110702110703110704110705110706110707110708110709110710110711110712110713110714110715110716110717110718110719110720110721110722110723110724110725110726110727110728110729110730110731110732110733110734110735110736110737110738110739110740110741110742110743110744110745110746110747110748110749110750110751110752110753110754110755110756110757110758110759110760110761110762110763110764110765110766110767110768110769110770110771110772110773110774110775110776110777110778110779110780110781110782110783110784110785110786110787110788110789110790110791110792110793110794110795110796110797110798110799110800110801110802110803110804110805110806110807110808110809110810110811110812110813110814110815110816110817110818110819110820110821110822110823110824110825110826110827110828110829110830110831110832110833110834110835110836110837110838110839110840110841110842110843110844110845110846110847110848110849110850110851110852110853110854110855110856110857110858110859110860110861110862110863110864110865110866110867110868110869110870110871110872110873110874110875110876110877110878110879110880110881110882110883110884110885110886110887110888110889110890110891110892110893110894110895110896110897110898110899110900110901110902110903110904110905110906110907110908110909110910110911110912110913110914110915110916110917110918110919110920110921110922110923110924110925110926110927110928110929110930110931110932110933110934110935110936110937110938110939110940110941110942110943110944110945110946110947110948110949110950110951110952110953110954110955110956110957110958110959110960110961110962110963110964110965110966110967110968110969110970110971110972110973110974110975110976110977110978110979110980110981110982110983110984110985110986110987110988110989110990110991110992110993110994110995110996110997110998110999111000111001111002111003111004111005111006111007111008111009111010111011111012111013111014111015111016111017111018111019111020111021111022111023111024111025111026111027111028111029111030111031111032111033111034111035111036111037111038111039111040111041111042111043111044111045111046111047111048111049111050111051111052111053111054111055111056111057111058111059111060111061111062111063111064111065111066111067111068111069111070111071111072111073111074111075111076111077111078111079111080111081111082111083111084111085111086111087111088111089111090111091111092111093111094111095111096111097111098111099111100111101111102111103111104111105111106111107111108111109111110111111111112111113111114111115111116111117111118111119111120111121111122111123111124111125111126111127111128111129111130111131111132111133111134111135111136111137111138111139111140111141111142111143111144111145111146111147111148111149111150111151111152111153111154111155111156111157111158111159111160111161111162111163111164111165111166111167111168111169111170111171111172111173111174111175111176111177111178111179111180111181111182111183111184111185111186111187111188111189111190111191111192111193111194111195111196111197111198111199111200111201111202111203111204111205111206111207111208111209111210111211111212111213111214111215111216111217111218111219111220111221111222111223111224111225111226111227111228111229111230111231111232111233111234111235111236111237111238111239111240111241111242111243111244111245111246111247111248111249111250111251111252111253111254111255111256111257111258111259111260111261111262111263111264111265111266111267111268111269111270111271111272111273111274111275111276111277111278111279111280111281111282111283111284111285111286111287111288111289111290111291111292111293111294111295111296111297111298111299111300111301111302111303111304111305111306111307111308111309111310111311111312111313111314111315111316111317111318111319111320111321111322111323111324111325111326111327111328111329111330111331111332111333111334111335111336111337111338111339111340111341111342111343111344111345111346111347111348111349111350111351111352111353111354111355111356111357111358111359111360111361111362111363111364111365111366111367111368111369111370111371111372111373111374111375111376111377111378111379111380111381111382111383111384111385111386111387111388111389111390111391111392111393111394111395111396111397111398111399111400111401111402111403111404111405111406111407111408111409111410111411111412111413111414111415111416111417111418111419111420111421111422111423111424111425111426111427111428111429111430111431111432111433111434111435111436111437111438111439111440111441111442111443111444111445111446111447111448111449111450111451111452111453111454111455111456111457111458111459111460111461111462111463111464111465111466111467111468111469111470111471111472111473111474111475111476111477111478111479111480111481111482111483111484111485111486111487111488111489111490111491111492111493111494111495111496111497111498111499111500111501111502111503111504111505111506111507111508111509111510111511111512111513111514111515111516111517111518111519111520111521111522111523111524111525111526111527111528111529111530111531111532111533111534111535111536111537111538111539111540111541111542111543111544111545111546111547111548111549111550111551111552111553111554111555111556111557111558111559111560111561111562111563111564111565111566111567111568111569111570111571111572111573111574111575111576111577111578111579111580111581111582111583111584111585111586111587111588111589111590111591111592111593111594111595111596111597111598111599111600111601111602111603111604111605111606111607111608111609111610111611111612111613111614111615111616111617111618111619111620111621111622111623111624111625111626111627111628111629111630111631111632111633111634111635111636111637111638111639111640111641111642111643111644111645111646111647111648111649111650111651111652111653111654111655111656111657111658111659111660111661111662111663111664111665111666111667111668111669111670111671111672111673111674111675111676111677111678111679111680111681111682111683111684111685111686111687111688111689111690111691111692111693111694111695111696111697111698111699111700111701111702111703111704111705111706111707111708111709111710111711111712111713111714111715111716111717111718111719111720111721111722111723111724111725111726111727111728111729111730111731111732111733111734111735111736111737111738111739111740111741111742111743111744111745111746111747111748111749111750111751111752111753111754111755111756111757111758111759111760111761111762111763111764111765111766111767111768111769111770111771111772111773111774111775111776111777111778111779111780111781111782111783111784111785111786111787111788111789111790111791111792111793111794111795111796111797111798111799111800111801111802111803111804111805111806111807111808111809111810111811111812111813111814111815111816111817111818111819111820111821111822111823111824111825111826111827111828111829111830111831111832111833111834111835111836111837111838111839111840111841111842111843111844111845111846111847111848111849111850111851111852111853111854111855111856111857111858111859111860111861111862111863111864111865111866111867111868111869111870111871111872111873111874111875111876111877111878111879111880111881111882111883111884111885111886111887111888111889111890111891111892111893111894111895111896111897111898111899111900111901111902111903111904111905111906111907111908111909111910111911111912111913111914111915111916111917111918111919111920111921111922111923111924111925111926111927111928111929111930111931111932111933111934111935111936111937111938111939111940111941111942111943111944111945111946111947111948111949111950111951111952111953111954111955111956111957111958111959111960111961111962111963111964111965111966111967111968111969111970111971111972111973111974111975111976111977111978111979111980111981111982111983111984111985111986111987111988111989111990111991111992111993111994111995111996111997111998111999112000112001112002112003112004112005112006112007112008112009112010112011112012112013112014112015112016112017112018112019112020112021112022112023112024112025112026112027112028112029112030112031112032112033112034112035112036112037112038112039112040112041112042112043112044112045112046112047112048112049112050112051112052112053112054112055112056112057112058112059112060112061112062112063112064112065112066112067112068112069112070112071112072112073112074112075112076112077112078112079112080112081112082112083112084112085112086112087112088112089112090112091112092112093112094112095112096112097112098112099112100112101112102112103112104112105112106112107112108112109112110112111112112112113112114112115112116112117112118112119112120112121112122112123112124112125112126112127112128112129112130112131112132112133112134112135112136112137112138112139112140112141112142112143112144112145112146112147112148112149112150112151112152112153112154112155112156112157112158112159112160112161112162112163112164112165112166112167112168112169112170112171112172112173112174112175112176112177112178112179112180112181112182112183112184112185112186112187112188112189112190112191112192112193112194112195112196112197112198112199112200112201112202112203112204112205112206112207112208112209112210112211112212112213112214112215112216112217112218112219112220112221112222112223112224112225112226112227112228112229112230112231112232112233112234112235112236112237112238112239112240112241112242112243112244112245112246112247112248112249112250112251112252112253112254112255112256112257112258112259112260112261112262112263112264112265112266112267112268112269112270112271112272112273112274112275112276112277112278112279112280112281112282112283112284112285112286112287112288112289112290112291112292112293112294112295112296112297112298112299112300112301112302112303112304112305112306112307112308112309112310112311112312112313112314112315112316112317112318112319112320112321112322112323112324112325112326112327112328112329112330112331112332112333112334112335112336112337112338112339112340112341112342112343112344112345112346112347112348112349112350112351112352112353112354112355112356112357112358112359112360112361112362112363112364112365112366112367112368112369112370112371112372112373112374112375112376112377112378112379112380112381112382112383112384112385112386112387112388112389112390112391112392112393112394112395112396112397112398112399112400112401112402112403112404112405112406112407112408112409112410112411112412112413112414112415112416112417112418112419112420112421112422112423112424112425112426112427112428112429112430112431112432112433112434112435112436112437112438112439112440112441112442112443112444112445112446112447112448112449112450112451112452112453112454112455112456112457112458112459112460112461112462112463112464112465112466112467112468112469112470112471112472112473112474112475112476112477112478112479112480112481112482112483112484112485112486112487112488112489112490112491112492112493112494112495112496112497112498112499112500112501112502112503112504112505112506112507112508112509112510112511112512112513112514112515112516112517112518112519112520112521112522112523112524112525112526112527112528112529112530112531112532112533112534112535112536112537112538112539112540112541112542112543112544112545112546112547112548112549112550112551112552112553112554112555112556112557112558112559112560112561112562112563112564112565112566112567112568112569112570112571112572112573112574112575112576112577112578112579112580112581112582112583112584112585112586112587112588112589112590112591112592112593112594112595112596112597112598112599112600112601112602112603112604112605112606112607112608112609112610112611112612112613112614112615112616112617112618112619112620112621112622112623112624112625112626112627112628112629112630112631112632112633112634112635112636112637112638112639112640112641112642112643112644112645112646112647112648112649112650112651112652112653112654112655112656112657112658112659112660112661112662112663112664112665112666112667112668112669112670112671112672112673112674112675112676112677112678112679112680112681112682112683112684112685112686112687112688112689112690112691112692112693112694112695112696112697112698112699112700112701112702112703112704112705112706112707112708112709112710112711112712112713112714112715112716112717112718112719112720112721112722112723112724112725112726112727112728112729112730112731112732112733112734112735112736112737112738112739112740112741112742112743112744112745112746112747112748112749112750112751112752112753112754112755112756112757112758112759112760112761112762112763112764112765112766112767112768112769112770112771112772112773112774112775112776112777112778112779112780112781112782112783112784112785112786112787112788112789112790112791112792112793112794112795112796112797112798112799112800112801112802112803112804112805112806112807112808112809112810112811112812112813112814112815112816112817112818112819112820112821112822112823112824112825112826112827112828112829112830112831112832112833112834112835112836112837112838112839112840112841112842112843112844112845112846112847112848112849112850112851112852112853112854112855112856112857112858112859112860112861112862112863112864112865112866112867112868112869112870112871112872112873112874112875112876112877112878112879112880112881112882112883112884112885112886112887112888112889112890112891112892112893112894112895112896112897112898112899112900112901112902112903112904112905112906112907112908112909112910112911112912112913112914112915112916112917112918112919112920112921112922112923112924112925112926112927112928112929112930112931112932112933112934112935112936112937112938112939112940112941112942112943112944112945112946112947112948112949112950112951112952112953112954112955112956112957112958112959112960112961112962112963112964112965112966112967112968112969112970112971112972112973112974112975112976112977112978112979112980112981112982112983112984112985112986112987112988112989112990112991112992112993112994112995112996112997112998112999113000113001113002113003113004113005113006113007113008113009113010113011113012113013113014113015113016113017113018113019113020113021113022113023113024113025113026113027113028113029113030113031113032113033113034113035113036113037113038113039113040113041113042113043113044113045113046113047113048113049113050113051113052113053113054113055113056113057113058113059113060113061113062113063113064113065113066113067113068113069113070113071113072113073113074113075113076113077113078113079113080113081113082113083113084113085113086113087113088113089113090113091113092113093113094113095113096113097113098113099113100113101113102113103113104113105113106113107113108113109113110113111113112113113113114113115113116113117113118113119113120113121113122113123113124113125113126113127113128113129113130113131113132113133113134113135113136113137113138113139113140113141113142113143113144113145113146113147113148113149113150113151113152113153113154113155113156113157113158113159113160113161113162113163113164113165113166113167113168113169113170113171113172113173113174113175113176113177113178113179113180113181113182113183113184113185113186113187113188113189113190113191113192113193113194113195113196113197113198113199113200113201113202113203113204113205113206113207113208113209113210113211113212113213113214113215113216113217113218113219113220113221113222113223113224113225113226113227113228113229113230113231113232113233113234113235113236113237113238113239113240113241113242113243113244113245113246113247113248113249113250113251113252113253113254113255113256113257113258113259113260113261113262113263113264113265113266113267113268113269113270113271113272113273113274113275113276113277113278113279113280113281113282113283113284113285113286113287113288113289113290113291113292113293113294113295113296113297113298113299113300113301113302113303113304113305113306113307113308113309113310113311113312113313113314113315113316113317113318113319113320113321113322113323113324113325113326113327113328113329113330113331113332113333113334113335113336113337113338113339113340113341113342113343113344113345113346113347113348113349113350113351113352113353113354113355113356113357113358113359113360113361113362113363113364113365113366113367113368113369113370113371113372113373113374113375113376113377113378113379113380113381113382113383113384113385113386113387113388113389113390113391113392113393113394113395113396113397113398113399113400113401113402113403113404113405113406113407113408113409113410113411113412113413113414113415113416113417113418113419113420113421113422113423113424113425113426113427113428113429113430113431113432113433113434113435113436113437113438113439113440113441113442113443113444113445113446113447113448113449113450113451113452113453113454113455113456113457113458113459113460113461113462113463113464113465113466113467113468113469113470113471113472113473113474113475113476113477113478113479113480113481113482113483113484113485113486113487113488113489113490113491113492113493113494113495113496113497113498113499113500113501113502113503113504113505113506113507113508113509113510113511113512113513113514113515113516113517113518113519113520113521113522113523113524113525113526113527113528113529113530113531113532113533113534113535113536113537113538113539113540113541113542113543113544113545113546113547113548113549113550113551113552113553113554113555113556113557113558113559113560113561113562113563113564113565113566113567113568113569113570113571113572113573113574113575113576113577113578113579113580113581113582113583113584113585113586113587113588113589113590113591113592113593113594113595113596113597113598113599113600113601113602113603113604113605113606113607113608113609113610113611113612113613113614113615113616113617113618113619113620113621113622113623113624113625113626113627113628113629113630113631113632113633113634113635113636113637113638113639113640113641113642113643113644113645113646113647113648113649113650113651113652113653113654113655113656113657113658113659113660113661113662113663113664113665113666113667113668113669113670113671113672113673113674113675113676113677113678113679113680113681113682113683113684113685113686113687113688113689113690113691113692113693113694113695113696113697113698113699113700113701113702113703113704113705113706113707113708113709113710113711113712113713113714113715113716113717113718113719113720113721113722113723113724113725113726113727113728113729113730113731113732113733113734113735113736113737113738113739113740113741113742113743113744113745113746113747113748113749113750113751113752113753113754113755113756113757113758113759113760113761113762113763113764113765113766113767113768113769113770113771113772113773113774113775113776113777113778113779113780113781113782113783113784113785113786113787113788113789113790113791113792113793113794113795113796113797113798113799113800113801113802113803113804113805113806113807113808113809113810113811113812113813113814113815113816113817113818113819113820113821113822113823113824113825113826113827113828113829113830113831113832113833113834113835113836113837113838113839113840113841113842113843113844113845113846113847113848113849113850113851113852113853113854113855113856113857113858113859113860113861113862113863113864113865113866113867113868113869113870113871113872113873113874113875113876113877113878113879113880113881113882113883113884113885113886113887113888113889113890113891113892113893113894113895113896113897113898113899113900113901113902113903113904113905113906113907113908113909113910113911113912113913113914113915113916113917113918113919113920113921113922113923113924113925113926113927113928113929113930113931113932113933113934113935113936113937113938113939113940113941113942113943113944113945113946113947113948113949113950113951113952113953113954113955113956113957113958113959113960113961113962113963113964113965113966113967113968113969113970113971113972113973113974113975113976113977113978113979113980113981113982113983113984113985113986113987113988113989113990113991113992113993113994113995113996113997113998113999114000114001114002114003114004114005114006114007114008114009114010114011114012114013114014114015114016114017114018114019114020114021114022114023114024114025114026114027114028114029114030114031114032114033114034114035114036114037114038114039114040114041114042114043114044114045114046114047114048114049114050114051114052114053114054114055114056114057114058114059114060114061114062114063114064114065114066114067114068114069114070114071114072114073114074114075114076114077114078114079114080114081114082114083114084114085114086114087114088114089114090114091114092114093114094114095114096114097114098114099114100114101114102114103114104114105114106114107114108114109114110114111114112114113114114114115114116114117114118114119114120114121114122114123114124114125114126114127114128114129114130114131114132114133114134114135114136114137114138114139114140114141114142114143114144114145114146114147114148114149114150114151114152114153114154114155114156114157114158114159114160114161114162114163114164114165114166114167114168114169114170114171114172114173114174114175114176114177114178114179114180114181114182114183114184114185114186114187114188114189114190114191114192114193114194114195114196114197114198114199114200114201114202114203114204114205114206114207114208114209114210114211114212114213114214114215114216114217114218114219114220114221114222114223114224114225114226114227114228114229114230114231114232114233114234114235114236114237114238114239114240114241114242114243114244114245114246114247114248114249114250114251114252114253114254114255114256114257114258114259114260114261114262114263114264114265114266114267114268114269114270114271114272114273114274114275114276114277114278114279114280114281114282114283114284114285114286114287114288114289114290114291114292114293114294114295114296114297114298114299114300114301114302114303114304114305114306114307114308114309114310114311114312114313114314114315114316114317114318114319114320114321114322114323114324114325114326114327114328114329114330114331114332114333114334114335114336114337114338114339114340114341114342114343114344114345114346114347114348114349114350114351114352114353114354114355114356114357114358114359114360114361114362114363114364114365114366114367114368114369114370114371114372114373114374114375114376114377114378114379114380114381114382114383114384114385114386114387114388114389114390114391114392114393114394114395114396114397114398114399114400114401114402114403114404114405114406114407114408114409114410114411114412114413114414114415114416114417114418114419114420114421114422114423114424114425114426114427114428114429114430114431114432114433114434114435114436114437114438114439114440114441114442114443114444114445114446114447114448114449114450114451114452114453114454114455114456114457114458114459114460114461114462114463114464114465114466114467114468114469114470114471114472114473114474114475114476114477114478114479114480114481114482114483114484114485114486114487114488114489114490114491114492114493114494114495114496114497114498114499114500114501114502114503114504114505114506114507114508114509114510114511114512114513114514114515114516114517114518114519114520114521114522114523114524114525114526114527114528114529114530114531114532114533114534114535114536114537114538114539114540114541114542114543114544114545114546114547114548114549114550114551114552114553114554114555114556114557114558114559114560114561114562114563114564114565114566114567114568114569114570114571114572114573114574114575114576114577114578114579114580114581114582114583114584114585114586114587114588114589114590114591114592114593114594114595114596114597114598114599114600114601114602114603114604114605114606114607114608114609114610114611114612114613114614114615114616114617114618114619114620114621114622114623114624114625114626114627114628114629114630114631114632114633114634114635114636114637114638114639114640114641114642114643114644114645114646114647114648114649114650114651114652114653114654114655114656114657114658114659114660114661114662114663114664114665114666114667114668114669114670114671114672114673114674114675114676114677114678114679114680114681114682114683114684114685114686114687114688114689114690114691114692114693114694114695114696114697114698114699114700114701114702114703114704114705114706114707114708114709114710114711114712114713114714114715114716114717114718114719114720114721114722114723114724114725114726114727114728114729114730114731114732114733114734114735114736114737114738114739114740114741114742114743114744114745114746114747114748114749114750114751114752114753114754114755114756114757114758114759114760114761114762114763114764114765114766114767114768114769114770114771114772114773114774114775114776114777114778114779114780114781114782114783114784114785114786114787114788114789114790114791114792114793114794114795114796114797114798114799114800114801114802114803114804114805114806114807114808114809114810114811114812114813114814114815114816114817114818114819114820114821114822114823114824114825114826114827114828114829114830114831114832114833114834114835114836114837114838114839114840114841114842114843114844114845114846114847114848114849114850114851114852114853114854114855114856114857114858114859114860114861114862114863114864114865114866114867114868114869114870114871114872114873114874114875114876114877114878114879114880114881114882114883114884114885114886114887114888114889114890114891114892114893114894114895114896114897114898114899114900114901114902114903114904114905114906114907114908114909114910114911114912114913114914114915114916114917114918114919114920114921114922114923114924114925114926114927114928114929114930114931114932114933114934114935114936114937114938114939114940114941114942114943114944114945114946114947114948114949114950114951114952114953114954114955114956114957114958114959114960114961114962114963114964114965114966114967114968114969114970114971114972114973114974114975114976114977114978114979114980114981114982114983114984114985114986114987114988114989114990114991114992114993114994114995114996114997114998114999115000115001115002115003115004115005115006115007115008115009115010115011115012115013115014115015115016115017115018115019115020115021115022115023115024115025115026115027115028115029115030115031115032115033115034115035115036115037115038115039115040115041115042115043115044115045115046115047115048115049115050115051115052115053115054115055115056115057115058115059115060115061115062115063115064115065115066115067115068115069115070115071115072115073115074115075115076115077115078115079115080115081115082115083115084115085115086115087115088115089115090115091115092115093115094115095115096115097115098115099115100115101115102115103115104115105115106115107115108115109115110115111115112115113115114115115115116115117115118115119115120115121115122115123115124115125115126115127115128115129115130115131115132115133115134115135115136115137115138115139115140115141115142115143115144115145115146115147115148115149115150115151115152115153115154115155115156115157115158115159115160115161115162115163115164115165115166115167115168115169115170115171115172115173115174115175115176115177115178115179115180115181115182115183115184115185115186115187115188115189115190115191115192115193115194115195115196115197115198115199115200115201115202115203115204115205115206115207115208115209115210115211115212115213115214115215115216115217115218115219115220115221115222115223115224115225115226115227115228115229115230115231115232115233115234115235115236115237115238115239115240115241115242115243115244115245115246115247115248115249115250115251115252115253115254115255115256115257115258115259115260115261115262115263115264115265115266115267115268115269115270115271115272115273115274115275115276115277115278115279115280115281115282115283115284115285115286115287115288115289115290115291115292115293115294115295115296115297115298115299115300115301115302115303115304115305115306115307115308115309115310115311115312115313115314115315115316115317115318115319115320115321115322115323115324115325115326115327115328115329115330115331115332115333115334115335115336115337115338115339115340115341115342115343115344115345115346115347115348115349115350115351115352115353115354115355115356115357115358115359115360115361115362115363115364115365115366115367115368115369115370115371115372115373115374115375115376115377115378115379115380115381115382115383115384115385115386115387115388115389115390115391115392115393115394115395115396115397115398115399115400115401115402115403115404115405115406115407115408115409115410115411115412115413115414115415115416115417115418115419115420115421115422115423115424115425115426115427115428115429115430115431115432115433115434115435115436115437115438115439115440115441115442115443115444115445115446115447115448115449115450115451115452115453115454115455115456115457115458115459115460115461115462115463115464115465115466115467115468115469115470115471115472115473115474115475115476115477115478115479115480115481115482115483115484115485115486115487115488115489115490115491115492115493115494115495115496115497115498115499115500115501115502115503115504115505115506115507115508115509115510115511115512115513115514115515115516115517115518115519115520115521115522115523115524115525115526115527115528115529115530115531115532115533115534115535115536115537115538115539115540115541115542115543115544115545115546115547115548115549115550115551115552115553115554115555115556115557115558115559115560115561115562115563115564115565115566115567115568115569115570115571115572115573115574115575115576115577115578115579115580115581115582115583115584115585115586115587115588115589115590115591115592115593115594115595115596115597115598115599115600115601115602115603115604115605115606115607115608115609115610115611115612115613115614115615115616115617115618115619115620115621115622115623115624115625115626115627115628115629115630115631115632115633115634115635115636115637115638115639115640115641115642115643115644115645115646115647115648115649115650115651115652115653115654115655115656115657115658115659115660115661115662115663115664115665115666115667115668115669115670115671115672115673115674115675115676115677115678115679115680115681115682115683115684115685115686115687115688115689115690115691115692115693115694115695115696115697115698115699115700115701115702115703115704115705115706115707115708115709115710115711115712115713115714115715115716115717115718115719115720115721115722115723115724115725115726115727115728115729115730115731115732115733115734115735115736115737115738115739115740115741115742115743115744115745115746115747115748115749115750115751115752115753115754115755115756115757115758115759115760115761115762115763115764115765115766115767115768115769115770115771115772115773115774115775115776115777115778115779115780115781115782115783115784115785115786115787115788115789115790115791115792115793115794115795115796115797115798115799115800115801115802115803115804115805115806115807115808115809115810115811115812115813115814115815115816115817115818115819115820115821115822115823115824115825115826115827115828115829115830115831115832115833115834115835115836115837115838115839115840115841115842115843115844115845115846115847115848115849115850115851115852115853115854115855115856115857115858115859115860115861115862115863115864115865115866115867115868115869115870115871115872115873115874115875115876115877115878115879115880115881115882115883115884115885115886115887115888115889115890115891115892115893115894115895115896115897115898115899115900115901115902115903115904115905115906115907115908115909115910115911115912115913115914115915115916115917115918115919115920115921115922115923115924115925115926115927115928115929115930115931115932115933115934115935115936115937115938115939115940115941115942115943115944115945115946115947115948115949115950115951115952115953115954115955115956115957115958115959115960115961115962115963115964115965115966115967115968115969115970115971115972115973115974115975115976115977115978115979115980115981115982115983115984115985115986115987115988115989115990115991115992115993115994115995115996115997115998115999116000116001116002116003116004116005116006116007116008116009116010116011116012116013116014116015116016116017116018116019116020116021116022116023116024116025116026116027116028116029116030116031116032116033116034116035116036116037116038116039116040116041116042116043116044116045116046116047116048116049116050116051116052116053116054116055116056116057116058116059116060116061116062116063116064116065116066116067116068116069116070116071116072116073116074116075116076116077116078116079116080116081116082116083116084116085116086116087116088116089116090116091116092116093116094116095116096116097116098116099116100116101116102116103116104116105116106116107116108116109116110116111116112116113116114116115116116116117116118116119116120116121116122116123116124116125116126116127116128116129116130116131116132116133116134116135116136116137116138116139116140116141116142116143116144116145116146116147116148116149116150116151116152116153116154116155116156116157116158116159116160116161116162116163116164116165116166116167116168116169116170116171116172116173116174116175116176116177116178116179116180116181116182116183116184116185116186116187116188116189116190116191116192116193116194116195116196116197116198116199116200116201116202116203116204116205116206116207116208116209116210116211116212116213116214116215116216116217116218116219116220116221116222116223116224116225116226116227116228116229116230116231116232116233116234116235116236116237116238116239116240116241116242116243116244116245116246116247116248116249116250116251116252116253116254116255116256116257116258116259116260116261116262116263116264116265116266116267116268116269116270116271116272116273116274116275116276116277116278116279116280116281116282116283116284116285116286116287116288116289116290116291116292116293116294116295116296116297116298116299116300116301116302116303116304116305116306116307116308116309116310116311116312116313116314116315116316116317116318116319116320116321116322116323116324116325116326116327116328116329116330116331116332116333116334116335116336116337116338116339116340116341116342116343116344116345116346116347116348116349116350116351116352116353116354116355116356116357116358116359116360116361116362116363116364116365116366116367116368116369116370116371116372116373116374116375116376116377116378116379116380116381116382116383116384116385116386116387116388116389116390116391116392116393116394116395116396116397116398116399116400116401116402116403116404116405116406116407116408116409116410116411116412116413116414116415116416116417116418116419116420116421116422116423116424116425116426116427116428116429116430116431116432116433116434116435116436116437116438116439116440116441116442116443116444116445116446116447116448116449116450116451116452116453116454116455116456116457116458116459116460116461116462116463116464116465116466116467116468116469116470116471116472116473116474116475116476116477116478116479116480116481116482116483116484116485116486116487116488116489116490116491116492116493116494116495116496116497116498116499116500116501116502116503116504116505116506116507116508116509116510116511116512116513116514116515116516116517116518116519116520116521116522116523116524116525116526116527116528116529116530116531116532116533116534116535116536116537116538116539116540116541116542116543116544116545116546116547116548116549116550116551116552116553116554116555116556116557116558116559116560116561116562116563116564116565116566116567116568116569116570116571116572116573116574116575116576116577116578116579116580116581116582116583116584116585116586116587116588116589116590116591116592116593116594116595116596116597116598116599116600116601116602116603116604116605116606116607116608116609116610116611116612116613116614116615116616116617116618116619116620116621116622116623116624116625116626116627116628116629116630116631116632116633116634116635116636116637116638116639116640116641116642116643116644116645116646116647116648116649116650116651116652116653116654116655116656116657116658116659116660116661116662116663116664116665116666116667116668116669116670116671116672116673116674116675116676116677116678116679116680116681116682116683116684116685116686116687116688116689116690116691116692116693116694116695116696116697116698116699116700116701116702116703116704116705116706116707116708116709116710116711116712116713116714116715116716116717116718116719116720116721116722116723116724116725116726116727116728116729116730116731116732116733116734116735116736116737116738116739116740116741116742116743116744116745116746116747116748116749116750116751116752116753116754116755116756116757116758116759116760116761116762116763116764116765116766116767116768116769116770116771116772116773116774116775116776116777116778116779116780116781116782116783116784116785116786116787116788116789116790116791116792116793116794116795116796116797116798116799116800116801116802116803116804116805116806116807116808116809116810116811116812116813116814116815116816116817116818116819116820116821116822116823116824116825116826116827116828116829116830116831116832116833116834116835116836116837116838116839116840116841116842116843116844116845116846116847116848116849116850116851116852116853116854116855116856116857116858116859116860116861116862116863116864116865116866116867116868116869116870116871116872116873116874116875116876116877116878116879116880116881116882116883116884116885116886116887116888116889116890116891116892116893116894116895116896116897116898116899116900116901116902116903116904116905116906116907116908116909116910116911116912116913116914116915116916116917116918116919116920116921116922116923116924116925116926116927116928116929116930116931116932116933116934116935116936116937116938116939116940116941116942116943116944116945116946116947116948116949116950116951116952116953116954116955116956116957116958116959116960116961116962116963116964116965116966116967116968116969116970116971116972116973116974116975116976116977116978116979116980116981116982116983116984116985116986116987116988116989116990116991116992116993116994116995116996116997116998116999117000117001117002117003117004117005117006117007117008117009117010117011117012117013117014117015117016117017117018117019117020117021117022117023117024117025117026117027117028117029117030117031117032117033117034117035117036117037117038117039117040117041117042117043117044117045117046117047117048117049117050117051117052117053117054117055117056117057117058117059117060117061117062117063117064117065117066117067117068117069117070117071117072117073117074117075117076117077117078117079117080117081117082117083117084117085117086117087117088117089117090117091117092117093117094117095117096117097117098117099117100117101117102117103117104117105117106117107117108117109117110117111117112117113117114117115117116117117117118117119117120117121117122117123117124117125117126117127117128117129117130117131117132117133117134117135117136117137117138117139117140117141117142117143117144117145117146117147117148117149117150117151117152117153117154117155117156117157117158117159117160117161117162117163117164117165117166117167117168117169117170117171117172117173117174117175117176117177117178117179117180117181117182117183117184117185117186117187117188117189117190117191117192117193117194117195117196117197117198117199117200117201117202117203117204117205117206117207117208117209117210117211117212117213117214117215117216117217117218117219117220117221117222117223117224117225117226117227117228117229117230117231117232117233117234117235117236117237117238117239117240117241117242117243117244117245117246117247117248117249117250117251117252117253117254117255117256117257117258117259117260117261117262117263117264117265117266117267117268117269117270117271117272117273117274117275117276117277117278117279117280117281117282117283117284117285117286117287117288117289117290117291117292117293117294117295117296117297117298117299117300117301117302117303117304117305117306117307117308117309117310117311117312117313117314117315117316117317117318117319117320117321117322117323117324117325117326117327117328117329117330117331117332117333117334117335117336117337117338117339117340117341117342117343117344117345117346117347117348117349117350117351117352117353117354117355117356117357117358117359117360117361117362117363117364117365117366117367117368117369117370117371117372117373117374117375117376117377117378117379117380117381117382117383117384117385117386117387117388117389117390117391117392117393117394117395117396117397117398117399117400117401117402117403117404117405117406117407117408117409117410117411117412117413117414117415117416117417117418117419117420117421117422117423117424117425117426117427117428117429117430117431117432117433117434117435117436117437117438117439117440117441117442117443117444117445117446117447117448117449117450117451117452117453117454117455117456117457117458117459117460117461117462117463117464117465117466117467117468117469117470117471117472117473117474117475117476117477117478117479117480117481117482117483117484117485117486117487117488117489117490117491117492117493117494117495117496117497117498117499117500117501117502117503117504117505117506117507117508117509117510117511117512117513117514117515117516117517117518117519117520117521117522117523117524117525117526117527117528117529117530117531117532117533117534117535117536117537117538117539117540117541117542117543117544117545117546117547117548117549117550117551117552117553117554117555117556117557117558117559117560117561117562117563117564117565117566117567117568117569117570117571117572117573117574117575117576117577117578117579117580117581117582117583117584117585117586117587117588117589117590117591117592117593117594117595117596117597117598117599117600117601117602117603117604117605117606117607117608117609117610117611117612117613117614117615117616117617117618117619117620117621117622117623117624117625117626117627117628117629117630117631117632117633117634117635117636117637117638117639117640117641117642117643117644117645117646117647117648117649117650117651117652117653117654117655117656117657117658117659117660117661117662117663117664117665117666117667117668117669117670117671117672117673117674117675117676117677117678117679117680117681117682117683117684117685117686117687117688117689117690117691117692117693117694117695117696117697117698117699117700117701117702117703117704117705117706117707117708117709117710117711117712117713117714117715117716117717117718117719117720117721117722117723117724117725117726117727117728117729117730117731117732117733117734117735117736117737117738117739117740117741117742117743117744117745117746117747117748117749117750117751117752117753117754117755117756117757117758117759117760117761117762117763117764117765117766117767117768117769117770117771117772117773117774117775117776117777117778117779117780117781117782117783117784117785117786117787117788117789117790117791117792117793117794117795117796117797117798117799117800117801117802117803117804117805117806117807117808117809117810117811117812117813117814117815117816117817117818117819117820117821117822117823117824117825117826117827117828117829117830117831117832117833117834117835117836117837117838117839117840117841117842117843117844117845117846117847117848117849117850117851117852117853117854117855117856117857117858117859117860117861117862117863117864117865117866117867117868117869117870117871117872117873117874117875117876117877117878117879117880117881117882117883117884117885117886117887117888117889117890117891117892117893117894117895117896117897117898117899117900117901117902117903117904117905117906117907117908117909117910117911117912117913117914117915117916117917117918117919117920117921117922117923117924117925117926117927117928117929117930117931117932117933117934117935117936117937117938117939117940117941117942117943117944117945117946117947117948117949117950117951117952117953117954117955117956117957117958117959117960117961117962117963117964117965117966117967117968117969117970117971117972117973117974117975117976117977117978117979117980117981117982117983117984117985117986117987117988117989117990117991117992117993117994117995117996117997117998117999118000118001118002118003118004118005118006118007118008118009118010118011118012118013118014118015118016118017118018118019118020118021118022118023118024118025118026118027118028118029118030118031118032118033118034118035118036118037118038118039118040118041118042118043118044118045118046118047118048118049118050118051118052118053118054118055118056118057118058118059118060118061118062118063118064118065118066118067118068118069118070118071118072118073118074118075118076118077118078118079118080118081118082118083118084118085118086118087118088118089118090118091118092118093118094118095118096118097118098118099118100118101118102118103118104118105118106118107118108118109118110118111118112118113118114118115118116118117118118118119118120118121118122118123118124118125118126118127118128118129118130118131118132118133118134118135118136118137118138118139118140118141118142118143118144118145118146118147118148118149118150118151118152118153118154118155118156118157118158118159118160118161118162118163118164118165118166118167118168118169118170118171118172118173118174118175118176118177118178118179118180118181118182118183118184118185118186118187118188118189118190118191118192118193118194118195118196118197118198118199118200118201118202118203118204118205118206118207118208118209118210118211118212118213118214118215118216118217118218118219118220118221118222118223118224118225118226118227118228118229118230118231118232118233118234118235118236118237118238118239118240118241118242118243118244118245118246118247118248118249118250118251118252118253118254118255118256118257118258118259118260118261118262118263118264118265118266118267118268118269118270118271118272118273118274118275118276118277118278118279118280118281118282118283118284118285118286118287118288118289118290118291118292118293118294118295118296118297118298118299118300118301118302118303118304118305118306118307118308118309118310118311118312118313118314118315118316118317118318118319118320118321118322118323118324118325118326118327118328118329118330118331118332118333118334118335118336118337118338118339118340118341118342118343118344118345118346118347118348118349118350118351118352118353118354118355118356118357118358118359118360118361118362118363118364118365118366118367118368118369118370118371118372118373118374118375118376118377118378118379118380118381118382118383118384118385118386118387118388118389118390118391118392118393118394118395118396118397118398118399118400118401118402118403118404118405118406118407118408118409118410118411118412118413118414118415118416118417118418118419118420118421118422118423118424118425118426118427118428118429118430118431118432118433118434118435118436118437118438118439118440118441118442118443118444118445118446118447118448118449118450118451118452118453118454118455118456118457118458118459118460118461118462118463118464118465118466118467118468118469118470118471118472118473118474118475118476118477118478118479118480118481118482118483118484118485118486118487118488118489118490118491118492118493118494118495118496118497118498118499118500118501118502118503118504118505118506118507118508118509118510118511118512118513118514118515118516118517118518118519118520118521118522118523118524118525118526118527118528118529118530118531118532118533118534118535118536118537118538118539118540118541118542118543118544118545118546118547118548118549118550118551118552118553118554118555118556118557118558118559118560118561118562118563118564118565118566118567118568118569118570118571118572118573118574118575118576118577118578118579118580118581118582118583118584118585118586118587118588118589118590118591118592118593118594118595118596118597118598118599118600118601118602118603118604118605118606118607118608118609118610118611118612118613118614118615118616118617118618118619118620118621118622118623118624118625118626118627118628118629118630118631118632118633118634118635118636118637118638118639118640118641118642118643118644118645118646118647118648118649118650118651118652118653118654118655118656118657118658118659118660118661118662118663118664118665118666118667118668118669118670118671118672118673118674118675118676118677118678118679118680118681118682118683118684118685118686118687118688118689118690118691118692118693118694118695118696118697118698118699118700118701118702118703118704118705118706118707118708118709118710118711118712118713118714118715118716118717118718118719118720118721118722118723118724118725118726118727118728118729118730118731118732118733118734118735118736118737118738118739118740118741118742118743118744118745118746118747118748118749118750118751118752118753118754118755118756118757118758118759118760118761118762118763118764118765118766118767118768118769118770118771118772118773118774118775118776118777118778118779118780118781118782118783118784118785118786118787118788118789118790118791118792118793118794118795118796118797118798118799118800118801118802118803118804118805118806118807118808118809118810118811118812118813118814118815118816118817118818118819118820118821118822118823118824118825118826118827118828118829118830118831118832118833118834118835118836118837118838118839118840118841118842118843118844118845118846118847118848118849118850118851118852118853118854118855118856118857118858118859118860118861118862118863118864118865118866118867118868118869118870118871118872118873118874118875118876118877118878118879118880118881118882118883118884118885118886118887118888118889118890118891118892118893118894118895118896118897118898118899118900118901118902118903118904118905118906118907118908118909118910118911118912118913118914118915118916118917118918118919118920118921118922118923118924118925118926118927118928118929118930118931118932118933118934118935118936118937118938118939118940118941118942118943118944118945118946118947118948118949118950118951118952118953118954118955118956118957118958118959118960118961118962118963118964118965118966118967118968118969118970118971118972118973118974118975118976118977118978118979118980118981118982118983118984118985118986118987118988118989118990118991118992118993118994118995118996118997118998118999119000119001119002119003119004119005119006119007119008119009119010119011119012119013119014119015119016119017119018119019119020119021119022119023119024119025119026119027119028119029119030119031119032119033119034119035119036119037119038119039119040119041119042119043119044119045119046119047119048119049119050119051119052119053119054119055119056119057119058119059119060119061119062119063119064119065119066119067119068119069119070119071119072119073119074119075119076119077119078119079119080119081119082119083119084119085119086119087119088119089119090119091119092119093119094119095119096119097119098119099119100119101119102119103119104119105119106119107119108119109119110119111119112119113119114119115119116119117119118119119119120119121119122119123119124119125119126119127119128119129119130119131119132119133119134119135119136119137119138119139119140119141119142119143119144119145119146119147119148119149119150119151119152119153119154119155119156119157119158119159119160119161119162119163119164119165119166119167119168119169119170119171119172119173119174119175119176119177119178119179119180119181119182119183119184119185119186119187119188119189119190119191119192119193119194119195119196119197119198119199119200119201119202119203119204119205119206119207119208119209119210119211119212119213119214119215119216119217119218119219119220119221119222119223119224119225119226119227119228119229119230119231119232119233119234119235119236119237119238119239119240119241119242119243119244119245119246119247119248119249119250119251119252119253119254119255119256119257119258119259119260119261119262119263119264119265119266119267119268119269119270119271119272119273119274119275119276119277119278119279119280119281119282119283119284119285119286119287119288119289119290119291119292119293119294119295119296119297119298119299119300119301119302119303119304119305119306119307119308119309119310119311119312119313119314119315119316119317119318119319119320119321119322119323119324119325119326119327119328119329119330119331119332119333119334119335119336119337119338119339119340119341119342119343119344119345119346119347119348119349119350119351119352119353119354119355119356119357119358119359119360119361119362119363119364119365119366119367119368119369119370119371119372119373119374119375119376119377119378119379119380119381119382119383119384119385119386119387119388119389119390119391119392119393119394119395119396119397119398119399119400119401119402119403119404119405119406119407119408119409119410119411119412119413119414119415119416119417119418119419119420119421119422119423119424119425119426119427119428119429119430119431119432119433119434119435119436119437119438119439119440119441119442119443119444119445119446119447119448119449119450119451119452119453119454119455119456119457119458119459119460119461119462119463119464119465119466119467119468119469119470119471119472119473119474119475119476119477119478119479119480119481119482119483119484119485119486119487119488119489119490119491119492119493119494119495119496119497119498119499119500119501119502119503119504119505119506119507119508119509119510119511119512119513119514119515119516119517119518119519119520119521119522119523119524119525119526119527119528119529119530119531119532119533119534119535119536119537119538119539119540119541119542119543119544119545119546119547119548119549119550119551119552119553119554119555119556119557119558119559119560119561119562119563119564119565119566119567119568119569119570119571119572119573119574119575119576119577119578119579119580119581119582119583119584119585119586119587119588119589119590119591119592119593119594119595119596119597119598119599119600119601119602119603119604119605119606119607119608119609119610119611119612119613119614119615119616119617119618119619119620119621119622119623119624119625119626119627119628119629119630119631119632119633119634119635119636119637119638119639119640119641119642119643119644119645119646119647119648119649119650119651119652119653119654119655119656119657119658119659119660119661119662119663119664119665119666119667119668119669119670119671119672119673119674119675119676119677119678119679119680119681119682119683119684119685119686119687119688119689119690119691119692119693119694119695119696119697119698119699119700119701119702119703119704119705119706119707119708119709119710119711119712119713119714119715119716119717119718119719119720119721119722119723119724119725119726119727119728119729119730119731119732119733119734119735119736119737119738119739119740119741119742119743119744119745119746119747119748119749119750119751119752119753119754119755119756119757119758119759119760119761119762119763119764119765119766119767119768119769119770119771119772119773119774119775119776119777119778119779119780119781119782119783119784119785119786119787119788119789119790119791119792119793119794119795119796119797119798119799119800119801119802119803119804119805119806119807119808119809119810119811119812119813119814119815119816119817119818119819119820119821119822119823119824119825119826119827119828119829119830119831119832119833119834119835119836119837119838119839119840119841119842119843119844119845119846119847119848119849119850119851119852119853119854119855119856119857119858119859119860119861119862119863119864119865119866119867119868119869119870119871119872119873119874119875119876119877119878119879119880119881119882119883119884119885119886119887119888119889119890119891119892119893119894119895119896119897119898119899119900119901119902119903119904119905119906119907119908119909119910119911119912119913119914119915119916119917119918119919119920119921119922119923119924119925119926119927119928119929119930119931119932119933119934119935119936119937119938119939119940119941119942119943119944119945119946119947119948119949119950119951119952119953119954119955119956119957119958119959119960119961119962119963119964119965119966119967119968119969119970119971119972119973119974119975119976119977119978119979119980119981119982119983119984119985119986119987119988119989119990119991119992119993119994119995119996119997119998119999120000120001120002120003120004120005120006120007120008120009120010120011120012120013120014120015120016120017120018120019120020120021120022120023120024120025120026120027120028120029120030120031120032120033120034120035120036120037120038120039120040120041120042120043120044120045120046120047120048120049120050120051120052120053120054120055120056120057120058120059120060120061120062120063120064120065120066120067120068120069120070120071120072120073120074120075120076120077120078120079120080120081120082120083120084120085120086120087120088120089120090120091120092120093120094120095120096120097120098120099120100120101120102120103120104120105120106120107120108120109120110120111120112120113120114120115120116120117120118120119120120120121120122120123120124120125120126120127120128120129120130120131120132120133120134120135120136120137120138120139120140120141120142120143120144120145120146120147120148120149120150120151120152120153120154120155120156120157120158120159120160120161120162120163120164120165120166120167120168120169120170120171120172120173120174120175120176120177120178120179120180120181120182120183120184120185120186120187120188120189120190120191120192120193120194120195120196120197120198120199120200120201120202120203120204120205120206120207120208120209120210120211120212120213120214120215120216120217120218120219120220120221120222120223120224120225120226120227120228120229120230120231120232120233120234120235120236120237120238120239120240120241120242120243120244120245120246120247120248120249120250120251120252120253120254120255120256120257120258120259120260120261120262120263120264120265120266120267120268120269120270120271120272120273120274120275120276120277120278120279120280120281120282120283120284120285120286120287120288120289120290120291120292120293120294120295120296120297120298120299120300120301120302120303120304120305120306120307120308120309120310120311120312120313120314120315120316120317120318120319120320120321120322120323120324120325120326120327120328120329120330120331120332120333120334120335120336120337120338120339120340120341120342120343120344120345120346120347120348120349120350120351120352120353120354120355120356120357120358120359120360120361120362120363120364120365120366120367120368120369120370120371120372120373120374120375120376120377120378120379120380120381120382120383120384120385120386120387120388120389120390120391120392120393120394120395120396120397120398120399120400120401120402120403120404120405120406120407120408120409120410120411120412120413120414120415120416120417120418120419120420120421120422120423120424120425120426120427120428120429120430120431120432120433120434120435120436120437120438120439120440120441120442120443120444120445120446120447120448120449120450120451120452120453120454120455120456120457120458120459120460120461120462120463120464120465120466120467120468120469120470120471120472120473120474120475120476120477120478120479120480120481120482120483120484120485120486120487120488120489120490120491120492120493120494120495120496120497120498120499120500120501120502120503120504120505120506120507120508120509120510120511120512120513120514120515120516120517120518120519120520120521120522120523120524120525120526120527120528120529120530120531120532120533120534120535120536120537120538120539120540120541120542120543120544120545120546120547120548120549120550120551120552120553120554120555120556120557120558120559120560120561120562120563120564120565120566120567120568120569120570120571120572120573120574120575120576120577120578120579120580120581120582120583120584120585120586120587120588120589120590120591120592120593120594120595120596120597120598120599120600120601120602120603120604120605120606120607120608120609120610120611120612120613120614120615120616120617120618120619120620120621120622120623120624120625120626120627120628120629120630120631120632120633120634120635120636120637120638120639120640120641120642120643120644120645120646120647120648120649120650120651120652120653120654120655120656120657120658120659120660120661120662120663120664120665120666120667120668120669120670120671120672120673120674120675120676120677120678120679120680120681120682120683120684120685120686120687120688120689120690120691120692120693120694120695120696120697120698120699120700120701120702120703120704120705120706120707120708120709120710120711120712120713120714120715120716120717120718120719120720120721120722120723120724120725120726120727120728120729120730120731120732120733120734120735120736120737120738120739120740120741120742120743120744120745120746120747120748120749120750120751120752120753120754120755120756120757120758120759120760120761120762120763120764120765120766120767120768120769120770120771120772120773120774120775120776120777120778120779120780120781120782120783120784120785120786120787120788120789120790120791120792120793120794120795120796120797120798120799120800120801120802120803120804120805120806120807120808120809120810120811120812120813120814120815120816120817120818120819120820120821120822120823120824120825120826120827120828120829120830120831120832120833120834120835120836120837120838120839120840120841120842120843120844120845120846120847120848120849120850120851120852120853120854120855120856120857120858120859120860120861120862120863120864120865120866120867120868120869120870120871120872120873120874120875120876120877120878120879120880120881120882120883120884120885120886120887120888120889120890120891120892120893120894120895120896120897120898120899120900120901120902120903120904120905120906120907120908120909120910120911120912120913120914120915120916120917120918120919120920120921120922120923120924120925120926120927120928120929120930120931120932120933120934120935120936120937120938120939120940120941120942120943120944120945120946120947120948120949120950120951120952120953120954120955120956120957120958120959120960120961120962120963120964120965120966120967120968120969120970120971120972120973120974120975120976120977120978120979120980120981120982120983120984120985120986120987120988120989120990120991120992120993120994120995120996120997120998120999121000121001121002121003121004121005121006121007121008121009121010121011121012121013121014121015121016121017121018121019121020121021121022121023121024121025121026121027121028121029121030121031121032121033121034121035121036121037121038121039121040121041121042121043121044121045121046121047121048121049121050121051121052121053121054121055121056121057121058121059121060121061121062121063121064121065121066121067121068121069121070121071121072121073121074121075121076121077121078121079121080121081121082121083121084121085121086121087121088121089121090121091121092121093121094121095121096121097121098121099121100121101121102121103121104121105121106121107121108121109121110121111121112121113121114121115121116121117121118121119121120121121121122121123121124121125121126121127121128121129121130121131121132121133121134121135121136121137121138121139121140121141121142121143121144121145121146121147121148121149121150121151121152121153121154121155121156121157121158121159121160121161121162121163121164121165121166121167121168121169121170121171121172121173121174121175121176121177121178121179121180121181121182121183121184121185121186121187121188121189121190121191121192121193121194121195121196121197121198121199121200121201121202121203121204121205121206121207121208121209121210121211121212121213121214121215121216121217121218121219121220121221121222121223121224121225121226121227121228121229121230121231121232121233121234121235121236121237121238121239121240121241121242121243121244121245121246121247121248121249121250121251121252121253121254121255121256121257121258121259121260121261121262121263121264121265121266121267121268121269121270121271121272121273121274121275121276121277121278121279121280121281121282121283121284121285121286121287121288121289121290121291121292121293121294121295121296121297121298121299121300121301121302121303121304121305121306121307121308121309121310121311121312121313121314121315121316121317121318121319121320121321121322121323121324121325121326121327121328121329121330121331121332121333121334121335121336121337121338121339121340121341121342121343121344121345121346121347121348121349121350121351121352121353121354121355121356121357121358121359121360121361121362121363121364121365121366121367121368121369121370121371121372121373121374121375121376121377121378121379121380121381121382121383121384121385121386121387121388121389121390121391121392121393121394121395121396121397121398121399121400121401121402121403121404121405121406121407121408121409121410121411121412121413121414121415121416121417121418121419121420121421121422121423121424121425121426121427121428121429121430121431121432121433121434121435121436121437121438121439121440121441121442121443121444121445121446121447121448121449121450121451121452121453121454121455121456121457121458121459121460121461121462121463121464121465121466121467121468121469121470121471121472121473121474121475121476121477121478121479121480121481121482121483121484121485121486121487121488121489121490121491121492121493121494121495121496121497121498121499121500121501121502121503121504121505121506121507121508121509121510121511121512121513121514121515121516121517121518121519121520121521121522121523121524121525121526121527121528121529121530121531121532121533121534121535121536121537121538121539121540121541121542121543121544121545121546121547121548121549121550121551121552121553121554121555121556121557121558121559121560121561121562121563121564121565121566121567121568121569121570121571121572121573121574121575121576121577121578121579121580121581121582121583121584121585121586121587121588121589121590121591121592121593121594121595121596121597121598121599121600121601121602121603121604121605121606121607121608121609121610121611121612121613121614121615121616121617121618121619121620121621121622121623121624121625121626121627121628121629121630121631121632121633121634121635121636121637121638121639121640121641121642121643121644121645121646121647121648121649121650121651121652121653121654121655121656121657121658121659121660121661121662121663121664121665121666121667121668121669121670121671121672121673121674121675121676121677121678121679121680121681121682121683121684121685121686121687121688121689121690121691121692121693121694121695121696121697121698121699121700121701121702121703121704121705121706121707121708121709121710121711121712121713121714121715121716121717121718121719121720121721121722121723121724121725121726121727121728121729121730121731121732121733121734121735121736121737121738121739121740121741121742121743121744121745121746121747121748121749121750121751121752121753121754121755121756121757121758121759121760121761121762121763121764121765121766121767121768121769121770121771121772121773121774121775121776121777121778121779121780121781121782121783121784121785121786121787121788121789121790121791121792121793121794121795121796121797121798121799121800121801121802121803121804121805121806121807121808121809121810121811121812121813121814121815121816121817121818121819121820121821121822121823121824121825121826121827121828121829121830121831121832121833121834121835121836121837121838121839121840121841121842121843121844121845121846121847121848121849121850121851121852121853121854121855121856121857121858121859121860121861121862121863121864121865121866121867121868121869121870121871121872121873121874121875121876121877121878121879121880121881121882121883121884121885121886121887121888121889121890121891121892121893121894121895121896121897121898121899121900121901121902121903121904121905121906121907121908121909121910121911121912121913121914121915121916121917121918121919121920121921121922121923121924121925121926121927121928121929121930121931121932121933121934121935121936121937121938121939121940121941121942121943121944121945121946121947121948121949121950121951121952121953121954121955121956121957121958121959121960121961121962121963121964121965121966121967121968121969121970121971121972121973121974121975121976121977121978121979121980121981121982121983121984121985121986121987121988121989121990121991121992121993121994121995121996121997121998121999122000122001122002122003122004122005122006122007122008122009122010122011122012122013122014122015122016122017122018122019122020122021122022122023122024122025122026122027122028122029122030122031122032122033122034122035122036122037122038122039122040122041122042122043122044122045122046122047122048122049122050122051122052122053122054122055122056122057122058122059122060122061122062122063122064122065122066122067122068122069122070122071122072122073122074122075122076122077122078122079122080122081122082122083122084122085122086122087122088122089122090122091122092122093122094122095122096122097122098122099122100122101122102122103122104122105122106122107122108122109122110122111122112122113122114122115122116122117122118122119122120122121122122122123122124122125122126122127122128122129122130122131122132122133122134122135122136122137122138122139122140122141122142122143122144122145122146122147122148122149122150122151122152122153122154122155122156122157122158122159122160122161122162122163122164122165122166122167122168122169122170122171122172122173122174122175122176122177122178122179122180122181122182122183122184122185122186122187122188122189122190122191122192122193122194122195122196122197122198122199122200122201122202122203122204122205122206122207122208122209122210122211122212122213122214122215122216122217122218122219122220122221122222122223122224122225122226122227122228122229122230122231122232122233122234122235122236122237122238122239122240122241122242122243122244122245122246122247122248122249122250122251122252122253122254122255122256122257122258122259122260122261122262122263122264122265122266122267122268122269122270122271122272122273122274122275122276122277122278122279122280122281122282122283122284122285122286122287122288122289122290122291122292122293122294122295122296122297122298122299122300122301122302122303122304122305122306122307122308122309122310122311122312122313122314122315122316122317122318122319122320122321122322122323122324122325122326122327122328122329122330122331122332122333122334122335122336122337122338122339122340122341122342122343122344122345122346122347122348122349122350122351122352122353122354122355122356122357122358122359122360122361122362122363122364122365122366122367122368122369122370122371122372122373122374122375122376122377122378122379122380122381122382122383122384122385122386122387122388122389122390122391122392122393122394122395122396122397122398122399122400122401122402122403122404122405122406122407122408122409122410122411122412122413122414122415122416122417122418122419122420122421122422122423122424122425122426122427122428122429122430122431122432122433122434122435122436122437122438122439122440122441122442122443122444122445122446122447122448122449122450122451122452122453122454122455122456122457122458122459122460122461122462122463122464122465122466122467122468122469122470122471122472122473122474122475122476122477122478122479122480122481122482122483122484122485122486122487122488122489122490122491122492122493122494122495122496122497122498122499122500122501122502122503122504122505122506122507122508122509122510122511122512122513122514122515122516122517122518122519122520122521122522122523122524122525122526122527122528122529122530122531122532122533122534122535122536122537122538122539122540122541122542122543122544122545122546122547122548122549122550122551122552122553122554122555122556122557122558122559122560122561122562122563122564122565122566122567122568122569122570122571122572122573122574122575122576122577122578122579122580122581122582122583122584122585122586122587122588122589122590122591122592122593122594122595122596122597122598122599122600122601122602122603122604122605122606122607122608122609122610122611122612122613122614122615122616122617122618122619122620122621122622122623122624122625122626122627122628122629122630122631122632122633122634122635122636122637122638122639122640122641122642122643122644122645122646122647122648122649122650122651122652122653122654122655122656122657122658122659122660122661122662122663122664122665122666122667122668122669122670122671122672122673122674122675122676122677122678122679122680122681122682122683122684122685122686122687122688122689122690122691122692122693122694122695122696122697122698122699122700122701122702122703122704122705122706122707122708122709122710122711122712122713122714122715122716122717122718122719122720122721122722122723122724122725122726122727122728122729122730122731122732122733122734122735122736122737122738122739122740122741122742122743122744122745122746122747122748122749122750122751122752122753122754122755122756122757122758122759122760122761122762122763122764122765122766122767122768122769122770122771122772122773122774122775122776122777122778122779122780122781122782122783122784122785122786122787122788122789122790122791122792122793122794122795122796122797122798122799122800122801122802122803122804122805122806122807122808122809122810122811122812122813122814122815122816122817122818122819122820122821122822122823122824122825122826122827122828122829122830122831122832122833122834122835122836122837122838122839122840122841122842122843122844122845122846122847122848122849122850122851122852122853122854122855122856122857122858122859122860122861122862122863122864122865122866122867122868122869122870122871122872122873122874122875122876122877122878122879122880122881122882122883122884122885122886122887122888122889122890122891122892122893122894122895122896122897122898122899122900122901122902122903122904122905122906122907122908122909122910122911122912122913122914122915122916122917122918122919122920122921122922122923122924122925122926122927122928122929122930122931122932122933122934122935122936122937122938122939122940122941122942122943122944122945122946122947122948122949122950122951122952122953122954122955122956122957122958122959122960122961122962122963122964122965122966122967122968122969122970122971122972122973122974122975122976122977122978122979122980122981122982122983122984122985122986122987122988122989122990122991122992122993122994122995122996122997122998122999123000123001123002123003123004123005123006123007123008123009123010123011123012123013123014123015123016123017123018123019123020123021123022123023123024123025123026123027123028123029123030123031123032123033123034123035123036123037123038123039123040123041123042123043123044123045123046123047123048123049123050123051123052123053123054123055123056123057123058123059123060123061123062123063123064123065123066123067123068123069123070123071123072123073123074123075123076123077123078123079123080123081123082123083123084123085123086123087123088123089123090123091123092123093123094123095123096123097123098123099123100123101123102123103123104123105123106123107123108123109123110123111123112123113123114123115123116123117123118123119123120123121123122123123123124123125123126123127123128123129123130123131123132123133123134123135123136123137123138123139123140123141123142123143123144123145123146123147123148123149123150123151123152123153123154123155123156123157123158123159123160123161123162123163123164123165123166123167123168123169123170123171123172123173123174123175123176123177123178123179123180123181123182123183123184123185123186123187123188123189123190123191123192123193123194123195123196123197123198123199123200123201123202123203123204123205123206123207123208123209123210123211123212123213123214123215123216123217123218123219123220123221123222123223123224123225123226123227123228123229123230123231123232123233123234123235123236123237123238123239123240123241123242123243123244123245123246123247123248123249123250123251123252123253123254123255123256123257123258123259123260123261123262123263123264123265123266123267123268123269123270123271123272123273123274123275123276123277123278123279123280123281123282123283123284123285123286123287123288123289123290123291123292123293123294123295123296123297123298123299123300123301123302123303123304123305123306123307123308123309123310123311123312123313123314123315123316123317123318123319123320123321123322123323123324123325123326123327123328123329123330123331123332123333123334123335123336123337123338123339123340123341123342123343123344123345123346123347123348123349123350123351123352123353123354123355123356123357123358123359123360123361123362123363123364123365123366123367123368123369123370123371123372123373123374123375123376123377123378123379123380123381123382123383123384123385123386123387123388123389123390123391123392123393123394123395123396123397123398123399123400123401123402123403123404123405123406123407123408123409123410123411123412123413123414123415123416123417123418123419123420123421123422123423123424123425123426123427123428123429123430123431123432123433123434123435123436123437123438123439123440123441123442123443123444123445123446123447123448123449123450123451123452123453123454123455123456123457123458123459123460123461123462123463123464123465123466123467123468123469123470123471123472123473123474123475123476123477123478123479123480123481123482123483123484123485123486123487123488123489123490123491123492123493123494123495123496123497123498123499123500123501123502123503123504123505123506123507123508123509123510123511123512123513123514123515123516123517123518123519123520123521123522123523123524123525123526123527123528123529123530123531123532123533123534123535123536123537123538123539123540123541123542123543123544123545123546123547123548123549123550123551123552123553123554123555123556123557123558123559123560123561123562123563123564123565123566123567123568123569123570123571123572123573123574123575123576123577123578123579123580123581123582123583123584123585123586123587123588123589123590123591123592123593123594123595123596123597123598123599123600123601123602123603123604123605123606123607123608123609123610123611123612123613123614123615123616123617123618123619123620123621123622123623123624123625123626123627123628123629123630123631123632123633123634123635123636123637123638123639123640123641123642123643123644123645123646123647123648123649123650123651123652123653123654123655123656123657123658123659123660123661123662123663123664123665123666123667123668123669123670123671123672123673123674123675123676123677123678123679123680123681123682123683123684123685123686123687123688123689123690123691123692123693123694123695123696123697123698123699123700123701123702123703123704123705123706123707123708123709123710123711123712123713123714123715123716123717123718123719123720123721123722123723123724123725123726123727123728123729123730123731123732123733123734123735123736123737123738123739123740123741123742123743123744123745123746123747123748123749123750123751123752123753123754123755123756123757123758123759123760123761123762123763123764123765123766123767123768123769123770123771123772123773123774123775123776123777123778123779123780123781123782123783123784123785123786123787123788123789123790123791123792123793123794123795123796123797123798123799123800123801123802123803123804123805123806123807123808123809123810123811123812123813123814123815123816123817123818123819123820123821123822123823123824123825123826123827123828123829123830123831123832123833123834123835123836123837123838123839123840123841123842123843123844123845123846123847123848123849123850123851123852123853123854123855123856123857123858123859123860123861123862123863123864123865123866123867123868123869123870123871123872123873123874123875123876123877123878123879123880123881123882123883123884123885123886123887123888123889123890123891123892123893123894123895123896123897123898123899123900123901123902123903123904123905123906123907123908123909123910123911123912123913123914123915123916123917123918123919123920123921123922123923123924123925123926123927123928123929123930123931123932123933123934123935123936123937123938123939123940123941123942123943123944123945123946123947123948123949123950123951123952123953123954123955123956123957123958123959123960123961123962123963123964123965123966123967123968123969123970123971123972123973123974123975123976123977123978123979123980123981123982123983123984123985123986123987123988123989123990123991123992123993123994123995123996123997123998123999124000124001124002124003124004124005124006124007124008124009124010124011124012124013124014124015124016124017124018124019124020124021124022124023124024124025124026124027124028124029124030124031124032124033124034124035124036124037124038124039124040124041124042124043124044124045124046124047124048124049124050124051124052124053124054124055124056124057124058124059124060124061124062124063124064124065124066124067124068124069124070124071124072124073124074124075124076124077124078124079124080124081124082124083124084124085124086124087124088124089124090124091124092124093124094124095124096124097124098124099124100124101124102124103124104124105124106124107124108124109124110124111124112124113124114124115124116124117124118124119124120124121124122124123124124124125124126124127124128124129124130124131124132124133124134124135124136124137124138124139124140124141124142124143124144124145124146124147124148124149124150124151124152124153124154124155124156124157124158124159124160124161124162124163124164124165124166124167124168124169124170124171124172124173124174124175124176124177124178124179124180124181124182124183124184124185124186124187124188124189124190124191124192124193124194124195124196124197124198124199124200124201124202124203124204124205124206124207124208124209124210124211124212124213124214124215124216124217124218124219124220124221124222124223124224124225124226124227124228124229124230124231124232124233124234124235124236124237124238124239124240124241124242124243124244124245124246124247124248124249124250124251124252124253124254124255124256124257124258124259124260124261124262124263124264124265124266124267124268124269124270124271124272124273124274124275124276124277124278124279124280124281124282124283124284124285124286124287124288124289124290124291124292124293124294124295124296124297124298124299124300124301124302124303124304124305124306124307124308124309124310124311124312124313124314124315124316124317124318124319124320124321124322124323124324124325124326124327124328124329124330124331124332124333124334124335124336124337124338124339124340124341124342124343124344124345124346124347124348124349124350124351124352124353124354124355124356124357124358124359124360124361124362124363124364124365124366124367124368124369124370124371124372124373124374124375124376124377124378124379124380124381124382124383124384124385124386124387124388124389124390124391124392124393124394124395124396124397124398124399124400124401124402124403124404124405124406124407124408124409124410124411124412124413124414124415124416124417124418124419124420124421124422124423124424124425124426124427124428124429124430124431124432124433124434124435124436124437124438124439124440124441124442124443124444124445124446124447124448124449124450124451124452124453124454124455124456124457124458124459124460124461124462124463124464124465124466124467124468124469124470124471124472124473124474124475124476124477124478124479124480124481124482124483124484124485124486124487124488124489124490124491124492124493124494124495124496124497124498124499124500124501124502124503124504124505124506124507124508124509124510124511124512124513124514124515124516124517124518124519124520124521124522124523124524124525124526124527124528124529124530124531124532124533124534124535124536124537124538124539124540124541124542124543124544124545124546124547124548124549124550124551124552124553124554124555124556124557124558124559124560124561124562124563124564124565124566124567124568124569124570124571124572124573124574124575124576124577124578124579124580124581124582124583124584124585124586124587124588124589124590124591124592124593124594124595124596124597124598124599124600124601124602124603124604124605124606124607124608124609124610124611124612124613124614124615124616124617124618124619124620124621124622124623124624124625124626124627124628124629124630124631124632124633124634124635124636124637124638124639124640124641124642124643124644124645124646124647124648124649124650124651124652124653124654124655124656124657124658124659124660124661124662124663124664124665124666124667124668124669124670124671124672124673124674124675124676124677124678124679124680124681124682124683124684124685124686124687124688124689124690124691124692124693124694124695124696124697124698124699124700124701124702124703124704124705124706124707124708124709124710124711124712124713124714124715124716124717124718124719124720124721124722124723124724124725124726124727124728124729124730124731124732124733124734124735124736124737124738124739124740124741124742124743124744124745124746124747124748124749124750124751124752124753124754124755124756124757124758124759124760124761124762124763124764124765124766124767124768124769124770124771124772124773124774124775124776124777124778124779124780124781124782124783124784124785124786124787124788124789124790124791124792124793124794124795124796124797124798124799124800124801124802124803124804124805124806124807124808124809124810124811124812124813124814124815124816124817124818124819124820124821124822124823124824124825124826124827124828124829124830124831124832124833124834124835124836124837124838124839124840124841124842124843124844124845124846124847124848124849124850124851124852124853124854124855124856124857124858124859124860124861124862124863124864124865124866124867124868124869124870124871124872124873124874124875124876124877124878124879124880124881124882124883124884124885124886124887124888124889124890124891124892124893124894124895124896124897124898124899124900124901124902124903124904124905124906124907124908124909124910124911124912124913124914124915124916124917124918124919124920124921124922124923124924124925124926124927124928124929124930124931124932124933124934124935124936124937124938124939124940124941124942124943124944124945124946124947124948124949124950124951124952124953124954124955124956124957124958124959124960124961124962124963124964124965124966124967124968124969124970124971124972124973124974124975124976124977124978124979124980124981124982124983124984124985124986124987124988124989124990124991124992124993124994124995124996124997124998124999125000125001125002125003125004125005125006125007125008125009125010125011125012125013125014125015125016125017125018125019125020125021125022125023125024125025125026125027125028125029125030125031125032125033125034125035125036125037125038125039125040125041125042125043125044125045125046125047125048125049125050125051125052125053125054125055125056125057125058125059125060125061125062125063125064125065125066125067125068125069125070125071125072125073125074125075125076125077125078125079125080125081125082125083125084125085125086125087125088125089125090125091125092125093125094125095125096125097125098125099125100125101125102125103125104125105125106125107125108125109125110125111125112125113125114125115125116125117125118125119125120125121125122125123125124125125125126125127125128125129125130125131125132125133125134125135125136125137125138125139125140125141125142125143125144125145125146125147125148125149125150125151125152125153125154125155125156125157125158125159125160125161125162125163125164125165125166125167125168125169125170125171125172125173125174125175125176125177125178125179125180125181125182125183125184125185125186125187125188125189125190125191125192125193125194125195125196125197125198125199125200125201125202125203125204125205125206125207125208125209125210125211125212125213125214125215125216125217125218125219125220125221125222125223125224125225125226125227125228125229125230125231125232125233125234125235125236125237125238125239125240125241125242125243125244125245125246125247125248125249125250125251125252125253125254125255125256125257125258125259125260125261125262125263125264125265125266125267125268125269125270125271125272125273125274125275125276125277125278125279125280125281125282125283125284125285125286125287125288125289125290125291125292125293125294125295125296125297125298125299125300125301125302125303125304125305125306125307125308125309125310125311125312125313125314125315125316125317125318125319125320125321125322125323125324125325125326125327125328125329125330125331125332125333125334125335125336125337125338125339125340125341125342125343125344125345125346125347125348125349125350125351125352125353125354125355125356125357125358125359125360125361125362125363125364125365125366125367125368125369125370125371125372125373125374125375125376125377125378125379125380125381125382125383125384125385125386125387125388125389125390125391125392125393125394125395125396125397125398125399125400125401125402125403125404125405125406125407125408125409125410125411125412125413125414125415125416125417125418125419125420125421125422125423125424125425125426125427125428125429125430125431125432125433125434125435125436125437125438125439125440125441125442125443125444125445125446125447125448125449125450125451125452125453125454125455125456125457125458125459125460125461125462125463125464125465125466125467125468125469125470125471125472125473125474125475125476125477125478125479125480125481125482125483125484125485125486125487125488125489125490125491125492125493125494125495125496125497125498125499125500125501125502125503125504125505125506125507125508125509125510125511125512125513125514125515125516125517125518125519125520125521125522125523125524125525125526125527125528125529125530125531125532125533125534125535125536125537125538125539125540125541125542125543125544125545125546125547125548125549125550125551125552125553125554125555125556125557125558125559125560125561125562125563125564125565125566125567125568125569125570125571125572125573125574125575125576125577125578125579125580125581125582125583125584125585125586125587125588125589125590125591125592125593125594125595125596125597125598125599125600125601125602125603125604125605125606125607125608125609125610125611125612125613125614125615125616125617125618125619125620125621125622125623125624125625125626125627125628125629125630125631125632125633125634125635125636125637125638125639125640125641125642125643125644125645125646125647125648125649125650125651125652125653125654125655125656125657125658125659125660125661125662125663125664125665125666125667125668125669125670125671125672125673125674125675125676125677125678125679125680125681125682125683125684125685125686125687125688125689125690125691125692125693125694125695125696125697125698125699125700125701125702125703125704125705125706125707125708125709125710125711125712125713125714125715125716125717125718125719125720125721125722125723125724125725125726125727125728125729125730125731125732125733125734125735125736125737125738125739125740125741125742125743125744125745125746125747125748125749125750125751125752125753125754125755125756125757125758125759125760125761125762125763125764125765125766125767125768125769125770125771125772125773125774125775125776125777125778125779125780125781125782125783125784125785125786125787125788125789125790125791125792125793125794125795125796125797125798125799125800125801125802125803125804125805125806125807125808125809125810125811125812125813125814125815125816125817125818125819125820125821125822125823125824125825125826125827125828125829125830125831125832125833125834125835125836125837125838125839125840125841125842125843125844125845125846125847125848125849125850125851125852125853125854125855125856125857125858125859125860125861125862125863125864125865125866125867125868125869125870125871125872125873125874125875125876125877125878125879125880125881125882125883125884125885125886125887125888125889125890125891125892125893125894125895125896125897125898125899125900125901125902125903125904125905125906125907125908125909125910125911125912125913125914125915125916125917125918125919125920125921125922125923125924125925125926125927125928125929125930125931125932125933125934125935125936125937125938125939125940125941125942125943125944125945125946125947125948125949125950125951125952125953125954125955125956125957125958125959125960125961125962125963125964125965125966125967125968125969125970125971125972125973125974125975125976125977125978125979125980125981125982125983125984125985125986125987125988125989125990125991125992125993125994125995125996125997125998125999126000126001126002126003126004126005126006126007126008126009126010126011126012126013126014126015126016126017126018126019126020126021126022126023126024126025126026126027126028126029126030126031126032126033126034126035126036126037126038126039126040126041126042126043126044126045126046126047126048126049126050126051126052126053126054126055126056126057126058126059126060126061126062126063126064126065126066126067126068126069126070126071126072126073126074126075126076126077126078126079126080126081126082126083126084126085126086126087126088126089126090126091126092126093126094126095126096126097126098126099126100126101126102126103126104126105126106126107126108126109126110126111126112126113126114126115126116126117126118126119126120126121126122126123126124126125126126126127126128126129126130126131126132126133126134126135126136126137126138126139126140126141126142126143126144126145126146126147126148126149126150126151126152126153126154126155126156126157126158126159126160126161126162126163126164126165126166126167126168126169126170126171126172126173126174126175126176126177126178126179126180126181126182126183126184126185126186126187126188126189126190126191126192126193126194126195126196126197126198126199126200126201126202126203126204126205126206126207126208126209126210126211126212126213126214126215126216126217126218126219126220126221126222126223126224126225126226126227126228126229126230126231126232126233126234126235126236126237126238126239126240126241126242126243126244126245126246126247126248126249126250126251126252126253126254126255126256126257126258126259126260126261126262126263126264126265126266126267126268126269126270126271126272126273126274126275126276126277126278126279126280126281126282126283126284126285126286126287126288126289126290126291126292126293126294126295126296126297126298126299126300126301126302126303126304126305126306126307126308126309126310126311126312126313126314126315126316126317126318126319126320126321126322126323126324126325126326126327126328126329126330126331126332126333126334126335126336126337126338126339126340126341126342126343126344126345126346126347126348126349126350126351126352126353126354126355126356126357126358126359126360126361126362126363126364126365126366126367126368126369126370126371126372126373126374126375126376126377126378126379126380126381126382126383126384126385126386126387126388126389126390126391126392126393126394126395126396126397126398126399126400126401126402126403126404126405126406126407126408126409126410126411126412126413126414126415126416126417126418126419126420126421126422126423126424126425126426126427126428126429126430126431126432126433126434126435126436126437126438126439126440126441126442126443126444126445126446126447126448126449126450126451126452126453126454126455126456126457126458126459126460126461126462126463126464126465126466126467126468126469126470126471126472126473126474126475126476126477126478126479126480126481126482126483126484126485126486126487126488126489126490126491126492126493126494126495126496126497126498126499126500126501126502126503126504126505126506126507126508126509126510126511126512126513126514126515126516126517126518126519126520126521126522126523126524126525126526126527126528126529126530126531126532126533126534126535126536126537126538126539126540126541126542126543126544126545126546126547126548126549126550126551126552126553126554126555126556126557126558126559126560126561126562126563126564126565126566126567126568126569126570126571126572126573126574126575126576126577126578126579126580126581126582126583126584126585126586126587126588126589126590126591126592126593126594126595126596126597126598126599126600126601126602126603126604126605126606126607126608126609126610126611126612126613126614126615126616126617126618126619126620126621126622126623126624126625126626126627126628126629126630126631126632126633126634126635126636126637126638126639126640126641126642126643126644126645126646126647126648126649126650126651126652126653126654126655126656126657126658126659126660126661126662126663126664126665126666126667126668126669126670126671126672126673126674126675126676126677126678126679126680126681126682126683126684126685126686126687126688126689126690126691126692126693126694126695126696126697126698126699126700126701126702126703126704126705126706126707126708126709126710126711126712126713126714126715126716126717126718126719126720126721126722126723126724126725126726126727126728126729126730126731126732126733126734126735126736126737126738126739126740126741126742126743126744126745126746126747126748126749126750126751126752126753126754126755126756126757126758126759126760126761126762126763126764126765126766126767126768126769126770126771126772126773126774126775126776126777126778126779126780126781126782126783126784126785126786126787126788126789126790126791126792126793126794126795126796126797126798126799126800126801126802126803126804126805126806126807126808126809126810126811126812126813126814126815126816126817126818126819126820126821126822126823126824126825126826126827126828126829126830126831126832126833126834126835126836126837126838126839126840126841126842126843126844126845126846126847126848126849126850126851126852126853126854126855126856126857126858126859126860126861126862126863126864126865126866126867126868126869126870126871126872126873126874126875126876126877126878126879126880126881126882126883126884126885126886126887126888126889126890126891126892126893126894126895126896126897126898126899126900126901126902126903126904126905126906126907126908126909126910126911126912126913126914126915126916126917126918126919126920126921126922126923126924126925126926126927126928126929126930126931126932126933126934126935126936126937126938126939126940126941126942126943126944126945126946126947126948126949126950126951126952126953126954126955126956126957126958126959126960126961126962126963126964126965126966126967126968126969126970126971126972126973126974126975126976126977126978126979126980126981126982126983126984126985126986126987126988126989126990126991126992126993126994126995126996126997126998126999127000127001127002127003127004127005127006127007127008127009127010127011127012127013127014127015127016127017127018127019127020127021127022127023127024127025127026127027127028127029127030127031127032127033127034127035127036127037127038127039127040127041127042127043127044127045127046127047127048127049127050127051127052127053127054127055127056127057127058127059127060127061127062127063127064127065127066127067127068127069127070127071127072127073127074127075127076127077127078127079127080127081127082127083127084127085127086127087127088127089127090127091127092127093127094127095127096127097127098127099127100127101127102127103127104127105127106127107127108127109127110127111127112127113127114127115127116127117127118127119127120127121127122127123127124127125127126127127127128127129127130127131127132127133127134127135127136127137127138127139127140127141127142127143127144127145127146127147127148127149127150127151127152127153127154127155127156127157127158127159127160127161127162127163127164127165127166127167127168127169127170127171127172127173127174127175127176127177127178127179127180127181127182127183127184127185127186127187127188127189127190127191127192127193127194127195127196127197127198127199127200127201127202127203127204127205127206127207127208127209127210127211127212127213127214127215127216127217127218127219127220127221127222127223127224127225127226127227127228127229127230127231127232127233127234127235127236127237127238127239127240127241127242127243127244127245127246127247127248127249127250127251127252127253127254127255127256127257127258127259127260127261127262127263127264127265127266127267127268127269127270127271127272127273127274127275127276127277127278127279127280127281127282127283127284127285127286127287127288127289127290127291127292127293127294127295127296127297127298127299127300127301127302127303127304127305127306127307127308127309127310127311127312127313127314127315127316127317127318127319127320127321127322127323127324127325127326127327127328127329127330127331127332127333127334127335127336127337127338127339127340127341127342127343127344127345127346127347127348127349127350127351127352127353127354127355127356127357127358127359127360127361127362127363127364127365127366127367127368127369127370127371127372127373127374127375127376127377127378127379127380127381127382127383127384127385127386127387127388127389127390127391127392127393127394127395127396127397127398127399127400127401127402127403127404127405127406127407127408127409127410127411127412127413127414127415127416127417127418127419127420127421127422127423127424127425127426127427127428127429127430127431127432127433127434127435127436127437127438127439127440127441127442127443127444127445127446127447127448127449127450127451127452127453127454127455127456127457127458127459127460127461127462127463127464127465127466127467127468127469127470127471127472127473127474127475127476127477127478127479127480127481127482127483127484127485127486127487127488127489127490127491127492127493127494127495127496127497127498127499127500127501127502127503127504127505127506127507127508127509127510127511127512127513127514127515127516127517127518127519127520127521127522127523127524127525127526127527127528127529127530127531127532127533127534127535127536127537127538127539127540127541127542127543127544127545127546127547127548127549127550127551127552127553127554127555127556127557127558127559127560127561127562127563127564127565127566127567127568127569127570127571127572127573127574127575127576127577127578127579127580127581127582127583127584127585127586127587127588127589127590127591127592127593127594127595127596127597127598127599127600127601127602127603127604127605127606127607127608127609127610127611127612127613127614127615127616127617127618127619127620127621127622127623127624127625127626127627127628127629127630127631127632127633127634127635127636127637127638127639127640127641127642127643127644127645127646127647127648127649127650127651127652127653127654127655127656127657127658127659127660127661127662127663127664127665127666127667127668127669127670127671127672127673127674127675127676127677127678127679127680127681127682127683127684127685127686127687127688127689127690127691127692127693127694127695127696127697127698127699127700127701127702127703127704127705127706127707127708127709127710127711127712127713127714127715127716127717127718127719127720127721127722127723127724127725127726127727127728127729127730127731127732127733127734127735127736127737127738127739127740127741127742127743127744127745127746127747127748127749127750127751127752127753127754127755127756127757127758127759127760127761127762127763127764127765127766127767127768127769127770127771127772127773127774127775127776127777127778127779127780127781127782127783127784127785127786127787127788127789127790127791127792127793127794127795127796127797127798127799127800127801127802127803127804127805127806127807127808127809127810127811127812127813127814127815127816127817127818127819127820127821127822127823127824127825127826127827127828127829127830127831127832127833127834127835127836127837127838127839127840127841127842127843127844127845127846127847127848127849127850127851127852127853127854127855127856127857127858127859127860127861127862127863127864127865127866127867127868127869127870127871127872127873127874127875127876127877127878127879127880127881127882127883127884127885127886127887127888127889127890127891127892127893127894127895127896127897127898127899127900127901127902127903127904127905127906127907127908127909127910127911127912127913127914127915127916127917127918127919127920127921127922127923127924127925127926127927127928127929127930127931127932127933127934127935127936127937127938127939127940127941127942127943127944127945127946127947127948127949127950127951127952127953127954127955127956127957127958127959127960127961127962127963127964127965127966127967127968127969127970127971127972127973127974127975127976127977127978127979127980127981127982127983127984127985127986127987127988127989127990127991127992127993127994127995127996127997127998127999128000128001128002128003128004128005128006128007128008128009128010128011128012128013128014128015128016128017128018128019128020128021128022128023128024128025128026128027128028128029128030128031128032128033128034128035128036128037128038128039128040128041128042128043128044128045128046128047128048128049128050128051128052128053128054128055128056128057128058128059128060128061128062128063128064128065128066128067128068128069128070128071128072128073128074128075128076128077128078128079128080128081128082128083128084128085128086128087128088128089128090128091128092128093128094128095128096128097128098128099128100128101128102128103128104128105128106128107128108128109128110128111128112128113128114128115128116128117128118128119128120128121128122128123128124128125128126128127128128128129128130128131128132128133128134128135128136128137128138128139128140128141128142128143128144128145128146128147128148128149128150128151128152128153128154128155128156128157128158128159128160128161128162128163128164128165128166128167128168128169128170128171128172128173128174128175128176128177128178128179128180128181128182128183128184128185128186128187128188128189128190128191128192128193128194128195128196128197128198128199128200128201128202128203128204128205128206128207128208128209128210128211128212128213128214128215128216128217128218128219128220128221128222128223128224128225128226128227128228128229128230128231128232128233128234128235128236128237128238128239128240128241128242128243128244128245128246128247128248128249128250128251128252128253128254128255128256128257128258128259128260128261128262128263128264128265128266128267128268128269128270128271128272128273128274128275128276128277128278128279128280128281128282128283128284128285128286128287128288128289128290128291128292128293128294128295128296128297128298128299128300128301128302128303128304128305128306128307128308128309128310128311128312128313128314128315128316128317128318128319128320128321128322128323128324128325128326128327128328128329128330128331128332128333128334128335128336128337128338128339128340128341128342128343128344128345128346128347128348128349128350128351128352128353128354128355128356128357128358128359128360128361128362128363128364128365128366128367128368128369128370128371128372128373128374128375128376128377128378128379128380128381128382128383128384128385128386128387128388128389128390128391128392128393128394128395128396128397128398128399128400128401128402128403128404128405128406128407128408128409128410128411128412128413128414128415128416128417128418128419128420128421128422128423128424128425128426128427128428128429128430128431128432128433128434128435128436128437128438128439128440128441128442128443128444128445128446128447128448128449128450128451128452128453128454128455128456128457128458128459128460128461128462128463128464128465128466128467128468128469128470128471128472128473128474128475128476128477128478128479128480128481128482128483128484128485128486128487128488128489128490128491128492128493128494128495128496128497128498128499128500128501128502128503128504128505128506128507128508128509128510128511128512128513128514128515128516128517128518128519128520128521128522128523128524128525128526128527128528128529128530128531128532128533128534128535128536128537128538128539128540128541128542128543128544128545128546128547128548128549128550128551128552128553128554128555128556128557128558128559128560128561128562128563128564128565128566128567128568128569128570128571128572128573128574128575128576128577128578128579128580128581128582128583128584128585128586128587128588128589128590128591128592128593128594128595128596128597128598128599128600128601128602128603128604128605128606128607128608128609128610128611128612128613128614128615128616128617128618128619128620128621128622128623128624128625128626128627128628128629128630128631128632128633128634128635128636128637128638128639128640128641128642128643128644128645128646128647128648128649128650128651128652128653128654128655128656128657128658128659128660128661128662128663128664128665128666128667128668128669128670128671128672128673128674128675128676128677128678128679128680128681128682128683128684128685128686128687128688128689128690128691128692128693128694128695128696128697128698128699128700128701128702128703128704128705128706128707128708128709128710128711128712128713128714128715128716128717128718128719128720128721128722128723128724128725128726128727128728128729128730128731128732128733128734128735128736128737128738128739128740128741128742128743128744128745128746128747128748128749128750128751128752128753128754128755128756128757128758128759128760128761128762128763128764128765128766128767128768128769128770128771128772128773128774128775128776128777128778128779128780128781128782128783128784128785128786128787128788128789128790128791128792128793128794128795128796128797128798128799128800128801128802128803128804128805128806128807128808128809128810128811128812128813128814128815128816128817128818128819128820128821128822128823128824128825128826128827128828128829128830128831128832128833128834128835128836128837128838128839128840128841128842128843128844128845128846128847128848128849128850128851128852128853128854128855128856128857128858128859128860128861128862128863128864128865128866128867128868128869128870128871128872128873128874128875128876128877128878128879128880128881128882128883128884128885128886128887128888128889128890128891128892128893128894128895128896128897128898128899128900128901128902128903128904128905128906128907128908128909128910128911128912128913128914128915128916128917128918128919128920128921128922128923128924128925128926128927128928128929128930128931128932128933128934128935128936128937128938128939128940128941128942128943128944128945128946128947128948128949128950128951128952128953128954128955128956128957128958128959128960128961128962128963128964128965128966128967128968128969128970128971128972128973128974128975128976128977128978128979128980128981128982128983128984128985128986128987128988128989128990128991128992128993128994128995128996128997128998128999129000129001129002129003129004129005129006129007129008129009129010129011129012129013129014129015129016129017129018129019129020129021129022129023129024129025129026129027129028129029129030129031129032129033129034129035129036129037129038129039129040129041129042129043129044129045129046129047129048129049129050129051129052129053129054129055129056129057129058129059129060129061129062129063129064129065129066129067129068129069129070129071129072129073129074129075129076129077129078129079129080129081129082129083129084129085129086129087129088129089129090129091129092129093129094129095129096129097129098129099129100129101129102129103129104129105129106129107129108129109129110129111129112129113129114129115129116129117129118129119129120129121129122129123129124129125129126129127129128129129129130129131129132129133129134129135129136129137129138129139129140129141129142129143129144129145129146129147129148129149129150129151129152129153129154129155129156129157129158129159129160129161129162129163129164129165129166129167129168129169129170129171129172129173129174129175129176129177129178129179129180129181129182129183129184129185129186129187129188129189129190129191129192129193129194129195129196129197129198129199129200129201129202129203129204129205129206129207129208129209129210129211129212129213129214129215129216129217129218129219129220129221129222129223129224129225129226129227129228129229129230129231129232129233129234129235129236129237129238129239129240129241129242129243129244129245129246129247129248129249129250129251129252129253129254129255129256129257129258129259129260129261129262129263129264129265129266129267129268129269129270129271129272129273129274129275129276129277129278129279129280129281129282129283129284129285129286129287129288129289129290129291129292129293129294129295129296129297129298129299129300129301129302129303129304129305129306129307129308129309129310129311129312129313129314129315129316129317129318129319129320129321129322129323129324129325129326129327129328129329129330129331129332129333129334129335129336129337129338129339129340129341129342129343129344129345129346129347129348129349129350129351129352129353129354129355129356129357129358129359129360129361129362129363129364129365129366129367129368129369129370129371129372129373129374129375129376129377129378129379129380129381129382129383129384129385129386129387129388129389129390129391129392129393129394129395129396129397129398129399129400129401129402129403129404129405129406129407129408129409129410129411129412129413129414129415129416129417129418129419129420129421129422129423129424129425129426129427129428129429129430129431129432129433129434129435129436129437129438129439129440129441129442129443129444129445129446129447129448129449129450129451129452129453129454129455129456129457129458129459129460129461129462129463129464129465129466129467129468129469129470129471129472129473129474129475129476129477129478129479129480129481129482129483129484129485129486129487129488129489129490129491129492129493129494129495129496129497129498129499129500129501129502129503129504129505129506129507129508129509129510129511129512129513129514129515129516129517129518129519129520129521129522129523129524129525129526129527129528129529129530129531129532129533129534129535129536129537129538129539129540129541129542129543129544129545129546129547129548129549129550129551129552129553129554129555129556129557129558129559129560129561129562129563129564129565129566129567129568129569129570129571129572129573129574129575129576129577129578129579129580129581129582129583129584129585129586129587129588129589129590129591129592129593129594129595129596129597129598129599129600129601129602129603129604129605129606129607129608129609129610129611129612129613129614129615129616129617129618129619129620129621129622129623129624129625129626129627129628129629129630129631129632129633129634129635129636129637129638129639129640129641129642129643129644129645129646129647129648129649129650129651129652129653129654129655129656129657129658129659129660129661129662129663129664129665129666129667129668129669129670129671129672129673129674129675129676129677129678129679129680129681129682129683129684129685129686129687129688129689129690129691129692129693129694129695129696129697129698129699129700129701129702129703129704129705129706129707129708129709129710129711129712129713129714129715129716129717129718129719129720129721129722129723129724129725129726129727129728129729129730129731129732129733129734129735129736129737129738129739129740129741129742129743129744129745129746129747129748129749129750129751129752129753129754129755129756129757129758129759129760129761129762129763129764129765129766129767129768129769129770129771129772129773129774129775129776129777129778129779129780129781129782129783129784129785129786129787129788129789129790129791129792129793129794129795129796129797129798129799129800129801129802129803129804129805129806129807129808129809129810129811129812129813129814129815129816129817129818129819129820129821129822129823129824129825129826129827129828129829129830129831129832129833129834129835129836129837129838129839129840129841129842129843129844129845129846129847129848129849129850129851129852129853129854129855129856129857129858129859129860129861129862129863129864129865129866129867129868129869129870129871129872129873129874129875129876129877129878129879129880129881129882129883129884129885129886129887129888129889129890129891129892129893129894129895129896129897129898129899129900129901129902129903129904129905129906129907129908129909129910129911129912129913129914129915129916129917129918129919129920129921129922129923129924129925129926129927129928129929129930129931129932129933129934129935129936129937129938129939129940129941129942129943129944129945129946129947129948129949129950129951129952129953129954129955129956129957129958129959129960129961129962129963129964129965129966129967129968129969129970129971129972129973129974129975129976129977129978129979129980129981129982129983129984129985129986129987129988129989129990129991129992129993129994129995129996129997129998129999130000130001130002130003130004130005130006130007130008130009130010130011130012130013130014130015130016130017130018130019130020130021130022130023130024130025130026130027130028130029130030130031130032130033130034130035130036130037130038130039130040130041130042130043130044130045130046130047130048130049130050130051130052130053130054130055130056130057130058130059130060130061130062130063130064130065130066130067130068130069130070130071130072130073130074130075130076130077130078130079130080130081130082130083130084130085130086130087130088130089130090130091130092130093130094130095130096130097130098130099130100130101130102130103130104130105130106130107130108130109130110130111130112130113130114130115130116130117130118130119130120130121130122130123130124130125130126130127130128130129130130130131130132130133130134130135130136130137130138130139130140130141130142130143130144130145130146130147130148130149130150130151130152130153130154130155130156130157130158130159130160130161130162130163130164130165130166130167130168130169130170130171130172130173130174130175130176130177130178130179130180130181130182130183130184130185130186130187130188130189130190130191130192130193130194130195130196130197130198130199130200130201130202130203130204130205130206130207130208130209130210130211130212130213130214130215130216130217130218130219130220130221130222130223130224130225130226130227130228130229130230130231130232130233130234130235130236130237130238130239130240130241130242130243130244130245130246130247130248130249130250130251130252130253130254130255130256130257130258130259130260130261130262130263130264130265130266130267130268130269130270130271130272130273130274130275130276130277130278130279130280130281130282130283130284130285130286130287130288130289130290130291130292130293130294130295130296130297130298130299130300130301130302130303130304130305130306130307130308130309130310130311130312130313130314130315130316130317130318130319130320130321130322130323130324130325130326130327130328130329130330130331130332130333130334130335130336130337130338130339130340130341130342130343130344130345130346130347130348130349130350130351130352130353130354130355130356130357130358130359130360130361130362130363130364130365130366130367130368130369130370130371130372130373130374130375130376130377130378130379130380130381130382130383130384130385130386130387130388130389130390130391130392130393130394130395130396130397130398130399130400130401130402130403130404130405130406130407130408130409130410130411130412130413130414130415130416130417130418130419130420130421130422130423130424130425130426130427130428130429130430130431130432130433130434130435130436130437130438130439130440130441130442130443130444130445130446130447130448130449130450130451130452130453130454130455130456130457130458130459130460130461130462130463130464130465130466130467130468130469130470130471130472130473130474130475130476130477130478130479130480130481130482130483130484130485130486130487130488130489130490130491130492130493130494130495130496130497130498130499130500130501130502130503130504130505130506130507130508130509130510130511130512130513130514130515130516130517130518130519130520130521130522130523130524130525130526130527130528130529130530130531130532130533130534130535130536130537130538130539130540130541130542130543130544130545130546130547130548130549130550130551130552130553130554130555130556130557130558130559130560130561130562130563130564130565130566130567130568130569130570130571130572130573130574130575130576130577130578130579130580130581130582130583130584130585130586130587130588130589130590130591130592130593130594130595130596130597130598130599130600130601130602130603130604130605130606130607130608130609130610130611130612130613130614130615130616130617130618130619130620130621130622130623130624130625130626130627130628130629130630130631130632130633130634130635130636130637130638130639130640130641130642130643130644130645130646130647130648130649130650130651130652130653130654130655130656130657130658130659130660130661130662130663130664130665130666130667130668130669130670130671130672130673130674130675130676130677130678130679130680130681130682130683130684130685130686130687130688130689130690130691130692130693130694130695130696130697130698130699130700130701130702130703130704130705130706130707130708130709130710130711130712130713130714130715130716130717130718130719130720130721130722130723130724130725130726130727130728130729130730130731130732130733130734130735130736130737130738130739130740130741130742130743130744130745130746130747130748130749130750130751130752130753130754130755130756130757130758130759130760130761130762130763130764130765130766130767130768130769130770130771130772130773130774130775130776130777130778130779130780130781130782130783130784130785130786130787130788130789130790130791130792130793130794130795130796130797130798130799130800130801130802130803130804130805130806130807130808130809130810130811130812130813130814130815130816130817130818130819130820130821130822130823130824130825130826130827130828130829130830130831130832130833130834130835130836130837130838130839130840130841130842130843130844130845130846130847130848130849130850130851130852130853130854130855130856130857130858130859130860130861130862130863130864130865130866130867130868130869130870130871130872130873130874130875130876130877130878130879130880130881130882130883130884130885130886130887130888130889130890130891130892130893130894130895130896130897130898130899130900130901130902130903130904130905130906130907130908130909130910130911130912130913130914130915130916130917130918130919130920130921130922130923130924130925130926130927130928130929130930130931130932130933130934130935130936130937130938130939130940130941130942130943130944130945130946130947130948130949130950130951130952130953130954130955130956130957130958130959130960130961130962130963130964130965130966130967130968130969130970130971130972130973130974130975130976130977130978130979130980130981130982130983130984130985130986130987130988130989130990130991130992130993130994130995130996130997130998130999131000131001131002131003131004131005131006131007131008131009131010131011131012131013131014131015131016131017131018131019131020131021131022131023131024131025131026131027131028131029131030131031131032131033131034131035131036131037131038131039131040131041131042131043131044131045131046131047131048131049131050131051131052131053131054131055131056131057131058131059131060131061131062131063131064131065131066131067131068131069131070131071131072131073131074131075131076131077131078131079131080131081131082131083131084131085131086131087131088131089131090131091131092131093131094131095131096131097131098131099131100131101131102131103131104131105131106131107131108131109131110131111131112131113131114131115131116131117131118131119131120131121131122131123131124131125131126131127131128131129131130131131131132131133131134131135131136131137131138131139131140131141131142131143131144131145131146131147131148131149131150131151131152131153131154131155131156131157131158131159131160131161131162131163131164131165131166131167131168131169131170131171131172131173131174131175131176131177131178131179131180131181131182131183131184131185131186131187131188131189131190131191131192131193131194131195131196131197131198131199131200131201131202131203131204131205131206131207131208131209131210131211131212131213131214131215131216131217131218131219131220131221131222131223131224131225131226131227131228131229131230131231131232131233131234131235131236131237131238131239131240131241131242131243131244131245131246131247131248131249131250131251131252131253131254131255131256131257131258131259131260131261131262131263131264131265131266131267131268131269131270131271131272131273131274131275131276131277131278131279131280131281131282131283131284131285131286131287131288131289131290131291131292131293131294131295131296131297131298131299131300131301131302131303131304131305131306131307131308131309131310131311131312131313131314131315131316131317131318131319131320131321131322131323131324131325131326131327131328131329131330131331131332131333131334131335131336131337131338131339131340131341131342131343131344131345131346131347131348131349131350131351131352131353131354131355131356131357131358131359131360131361131362131363131364131365131366131367131368131369131370131371131372131373131374131375131376131377131378131379131380131381131382131383131384131385131386131387131388131389131390131391131392131393131394131395131396131397131398131399131400131401131402131403131404131405131406131407131408131409131410131411131412131413131414131415131416131417131418131419131420131421131422131423131424131425131426131427131428131429131430131431131432131433131434131435131436131437131438131439131440131441131442131443131444131445131446131447131448131449131450131451131452131453131454131455131456131457131458131459131460131461131462131463131464131465131466131467131468131469131470131471131472131473131474131475131476131477131478131479131480131481131482131483131484131485131486131487131488131489131490131491131492131493131494131495131496131497131498131499131500131501131502131503131504131505131506131507131508131509131510131511131512131513131514131515131516131517131518131519131520131521131522131523131524131525131526131527131528131529131530131531131532131533131534131535131536131537131538131539131540131541131542131543131544131545131546131547131548131549131550131551131552131553131554131555131556131557131558131559131560131561131562131563131564131565131566131567131568131569131570131571131572131573131574131575131576131577131578131579131580131581131582131583131584131585131586131587131588131589131590131591131592131593131594131595131596131597131598131599131600131601131602131603131604131605131606131607131608131609131610131611131612131613131614131615131616131617131618131619131620131621131622131623131624131625131626131627131628131629131630131631131632131633131634131635131636131637131638131639131640131641131642131643131644131645131646131647131648131649131650131651131652131653131654131655131656131657131658131659131660131661131662131663131664131665131666131667131668131669131670131671131672131673131674131675131676131677131678131679131680131681131682131683131684131685131686131687131688131689131690131691131692131693131694131695131696131697131698131699131700131701131702131703131704131705131706131707131708131709131710131711131712131713131714131715131716131717131718131719131720131721131722131723131724131725131726131727131728131729131730131731131732131733131734131735131736131737131738131739131740131741131742131743131744131745131746131747131748131749131750131751131752131753131754131755131756131757131758131759131760131761131762131763131764131765131766131767131768131769131770131771131772131773131774131775131776131777131778131779131780131781131782131783131784131785131786131787131788131789131790131791131792131793131794131795131796131797131798131799131800131801131802131803131804131805131806131807131808131809131810131811131812131813131814131815131816131817131818131819131820131821131822131823131824131825131826131827131828131829131830131831131832131833131834131835131836131837131838131839131840131841131842131843131844131845131846131847131848131849131850131851131852131853131854131855131856131857131858131859131860131861131862131863131864131865131866131867131868131869131870131871131872131873131874131875131876131877131878131879131880131881131882131883131884131885131886131887131888131889131890131891131892131893131894131895131896131897131898131899131900131901131902131903131904131905131906131907131908131909131910131911131912131913131914131915131916131917131918131919131920131921131922131923131924131925131926131927131928131929131930131931131932131933131934131935131936131937131938131939131940131941131942131943131944131945131946131947131948131949131950131951131952131953131954131955131956131957131958131959131960131961131962131963131964131965131966131967131968131969131970131971131972131973131974131975131976131977131978131979131980131981131982131983131984131985131986131987131988131989131990131991131992131993131994131995131996131997131998131999132000132001132002132003132004132005132006132007132008132009132010132011132012132013132014132015132016132017132018132019132020132021132022132023132024132025132026132027132028132029132030132031132032132033132034132035132036132037132038132039132040132041132042132043132044132045132046132047132048132049132050132051132052132053132054132055132056132057132058132059132060132061132062132063132064132065132066132067132068132069132070132071132072132073132074132075132076132077132078132079132080132081132082132083132084132085132086132087132088132089132090132091132092132093132094132095132096132097132098132099132100132101132102132103132104132105132106132107132108132109132110132111132112132113132114132115132116132117132118132119132120132121132122132123132124132125132126132127132128132129132130132131132132132133132134132135132136132137132138132139132140132141132142132143132144132145132146132147132148132149132150132151132152132153132154132155132156132157132158132159132160132161132162132163132164132165132166132167132168132169132170132171132172132173132174132175132176132177132178132179132180132181132182132183132184132185132186132187132188132189132190132191132192132193132194132195132196132197132198132199132200132201132202132203132204132205132206132207132208132209132210132211132212132213132214132215132216132217132218132219132220132221132222132223132224132225132226132227132228132229132230132231132232132233132234132235132236132237132238132239132240132241132242132243132244132245132246132247132248132249132250132251132252132253132254132255132256132257132258132259132260132261132262132263132264132265132266132267132268132269132270132271132272132273132274132275132276132277132278132279132280132281132282132283132284132285132286132287132288132289132290132291132292132293132294132295132296132297132298132299132300132301132302132303132304132305132306132307132308132309132310132311132312132313132314132315132316132317132318132319132320132321132322132323132324132325132326132327132328132329132330132331132332132333132334132335132336132337132338132339132340132341132342132343132344132345132346132347132348132349132350132351132352132353132354132355132356132357132358132359132360132361132362132363132364132365132366132367132368132369132370132371132372132373132374132375132376132377132378132379132380132381132382132383132384132385132386132387132388132389132390132391132392132393132394132395132396132397132398132399132400132401132402132403132404132405132406132407132408132409132410132411132412132413132414132415132416132417132418132419132420132421132422132423132424132425132426132427132428132429132430132431132432132433132434132435132436132437132438132439132440132441132442132443132444132445132446132447132448132449132450132451132452132453132454132455132456132457132458132459132460132461132462132463132464132465132466132467132468132469132470132471132472132473132474132475132476132477132478132479132480132481132482132483132484132485132486132487132488132489132490132491132492132493132494132495132496132497132498132499132500132501132502132503132504132505132506132507132508132509132510132511132512132513132514132515132516132517132518132519132520132521132522132523132524132525132526132527132528132529132530132531132532132533132534132535132536132537132538132539132540132541132542132543132544132545132546132547132548132549132550132551132552132553132554132555132556132557132558132559132560132561132562132563132564132565132566132567132568132569132570132571132572132573132574132575132576132577132578132579132580132581132582132583132584132585132586132587132588132589132590132591132592132593132594132595132596132597132598132599132600132601132602132603132604132605132606132607132608132609132610132611132612132613132614132615132616132617132618132619132620132621132622132623132624132625132626132627132628132629132630132631132632132633132634132635132636132637132638132639132640132641132642132643132644132645132646132647132648132649132650132651132652132653132654132655132656132657132658132659132660132661132662132663132664132665132666132667132668132669132670132671132672132673132674132675132676132677132678132679132680132681132682132683132684132685132686132687132688132689132690132691132692132693132694132695132696132697132698132699132700132701132702132703132704132705132706132707132708132709132710132711132712132713132714132715132716132717132718132719132720132721132722132723132724132725132726132727132728132729132730132731132732132733132734132735132736132737132738132739132740132741132742132743132744132745132746132747132748132749132750132751132752132753132754132755132756132757132758132759132760132761132762132763132764132765132766132767132768132769132770132771132772132773132774132775132776132777132778132779132780132781132782132783132784132785132786132787132788132789132790132791132792132793132794132795132796132797132798132799132800132801132802132803132804132805132806132807132808132809132810132811132812132813132814132815132816132817132818132819132820132821132822132823132824132825132826132827132828132829132830132831132832132833132834132835132836132837132838132839132840132841132842132843132844132845132846132847132848132849132850132851132852132853132854132855132856132857132858132859132860132861132862132863132864132865132866132867132868132869132870132871132872132873132874132875132876132877132878132879132880132881132882132883132884132885132886132887132888132889132890132891132892132893132894132895132896132897132898132899132900132901132902132903132904132905132906132907132908132909132910132911132912132913132914132915132916132917132918132919132920132921132922132923132924132925132926132927132928132929132930132931132932132933132934132935132936132937132938132939132940132941132942132943132944132945132946132947132948132949132950132951132952132953132954132955132956132957132958132959132960132961132962132963132964132965132966132967132968132969132970132971132972132973132974132975132976132977132978132979132980132981132982132983132984132985132986132987132988132989132990132991132992132993132994132995132996132997132998132999133000133001133002133003133004133005133006133007133008133009133010133011133012133013133014133015133016133017133018133019133020133021133022133023133024133025133026133027133028133029133030133031133032133033133034133035133036133037133038133039133040133041133042133043133044133045133046133047133048133049133050133051133052133053133054133055133056133057133058133059133060133061133062133063133064133065133066133067133068133069133070133071133072133073133074133075133076133077133078133079133080133081133082133083133084133085133086133087133088133089133090133091133092133093133094133095133096133097133098133099133100133101133102133103133104133105133106133107133108133109133110133111133112133113133114133115133116133117133118133119133120133121133122133123133124133125133126133127133128133129133130133131133132133133133134133135133136133137133138133139133140133141133142133143133144133145133146133147133148133149133150133151133152133153133154133155133156133157133158133159133160133161133162133163133164133165133166133167133168133169133170133171133172133173133174133175133176133177133178133179133180133181133182133183133184133185133186133187133188133189133190133191133192133193133194133195133196133197133198133199133200133201133202133203133204133205133206133207133208133209133210133211133212133213133214133215133216133217133218133219133220133221133222133223133224133225133226133227133228133229133230133231133232133233133234133235133236133237133238133239133240133241133242133243133244133245133246133247133248133249133250133251133252133253133254133255133256133257133258133259133260133261133262133263133264133265133266133267133268133269133270133271133272133273133274133275133276133277133278133279133280133281133282133283133284133285133286133287133288133289133290133291133292133293133294133295133296133297133298133299133300133301133302133303133304133305133306133307133308133309133310133311133312133313133314133315133316133317133318133319133320133321133322133323133324133325133326133327133328133329133330133331133332133333133334133335133336133337133338133339133340133341133342133343133344133345133346133347133348133349133350133351133352133353133354133355133356133357133358133359133360133361133362133363133364133365133366133367133368133369133370133371133372133373133374133375133376133377133378133379133380133381133382133383133384133385133386133387133388133389133390133391133392133393133394133395133396133397133398133399133400133401133402133403133404133405133406133407133408133409133410133411133412133413133414133415133416133417133418133419133420133421133422133423133424133425133426133427133428133429133430133431133432133433133434133435133436133437133438133439133440133441133442133443133444133445133446133447133448133449133450133451133452133453133454133455133456133457133458133459133460133461133462133463133464133465133466133467133468133469133470133471133472133473133474133475133476133477133478133479133480133481133482133483133484133485133486133487133488133489133490133491133492133493133494133495133496133497133498133499133500133501133502133503133504133505133506133507133508133509133510133511133512133513133514133515133516133517133518133519133520133521133522133523133524133525133526133527133528133529133530133531133532133533133534133535133536133537133538133539133540133541133542133543133544133545133546133547133548133549133550133551133552133553133554133555133556133557133558133559133560133561133562133563133564133565133566133567133568133569133570133571133572133573133574133575133576133577133578133579133580133581133582133583133584133585133586133587133588133589133590133591133592133593133594133595133596133597133598133599133600133601133602133603133604133605133606133607133608133609133610133611133612133613133614133615133616133617133618133619133620133621133622133623133624133625133626133627133628133629133630133631133632133633133634133635133636133637133638133639133640133641133642133643133644133645133646133647133648133649133650133651133652133653133654133655133656133657133658133659133660133661133662133663133664133665133666133667133668133669133670133671133672133673133674133675133676133677133678133679133680133681133682133683133684133685133686133687133688133689133690133691133692133693133694133695133696133697133698133699133700133701133702133703133704133705133706133707133708133709133710133711133712133713133714133715133716133717133718133719133720133721133722133723133724133725133726133727133728133729133730133731133732133733133734133735133736133737133738133739133740133741133742133743133744133745133746133747133748133749133750133751133752133753133754133755133756133757133758133759133760133761133762133763133764133765133766133767133768133769133770133771133772133773133774133775133776133777133778133779133780133781133782133783133784133785133786133787133788133789133790133791133792133793133794133795133796133797133798133799133800133801133802133803133804133805133806133807133808133809133810133811133812133813133814133815133816133817133818133819133820133821133822133823133824133825133826133827133828133829133830133831133832133833133834133835133836133837133838133839133840133841133842133843133844133845133846133847133848133849133850133851133852133853133854133855133856133857133858133859133860133861133862133863133864133865133866133867133868133869133870133871133872133873133874133875133876133877133878133879133880133881133882133883133884133885133886133887133888133889133890133891133892133893133894133895133896133897133898133899133900133901133902133903133904133905133906133907133908133909133910133911133912133913133914133915133916133917133918133919133920133921133922133923133924133925133926133927133928133929133930133931133932133933133934133935133936133937133938133939133940133941133942133943133944133945133946133947133948133949133950133951133952133953133954133955133956133957133958133959133960133961133962133963133964133965133966133967133968133969133970133971133972133973133974133975133976133977133978133979133980133981133982133983133984133985133986133987133988133989133990133991133992133993133994133995133996133997133998133999134000134001134002134003134004134005134006134007134008134009134010134011134012134013134014134015134016134017134018134019134020134021134022134023134024134025134026134027134028134029134030134031134032134033134034134035134036134037134038134039134040134041134042134043134044134045134046134047134048134049134050134051134052134053134054134055134056134057134058134059134060134061134062134063134064134065134066134067134068134069134070134071134072134073134074134075134076134077134078134079134080134081134082134083134084134085134086134087134088134089134090134091134092134093134094134095134096134097134098134099134100134101134102134103134104134105134106134107134108134109134110134111134112134113134114134115134116134117134118134119134120134121134122134123134124134125134126134127134128134129134130134131134132134133134134134135134136134137134138134139134140134141134142134143134144134145134146134147134148134149134150134151134152134153134154134155134156134157134158134159134160134161134162134163134164134165134166134167134168134169134170134171134172134173134174134175134176134177134178134179134180134181134182134183134184134185134186134187134188134189134190134191134192134193134194134195134196134197134198134199134200134201134202134203134204134205134206134207134208134209134210134211134212134213134214134215134216134217134218134219134220134221134222134223134224134225134226134227134228134229134230134231134232134233134234134235134236134237134238134239134240134241134242134243134244134245134246134247134248134249134250134251134252134253134254134255134256134257134258134259134260134261134262134263134264134265134266134267134268134269134270134271134272134273134274134275134276134277134278134279134280134281134282134283134284134285134286134287134288134289134290134291134292134293134294134295134296134297134298134299134300134301134302134303134304134305134306134307134308134309134310134311134312134313134314134315134316134317134318134319134320134321134322134323134324134325134326134327134328134329134330134331134332134333134334134335134336134337134338134339134340134341134342134343134344134345134346134347134348134349134350134351134352134353134354134355134356134357134358134359134360134361134362134363134364134365134366134367134368134369134370134371134372134373134374134375134376134377134378134379134380134381134382134383134384134385134386134387134388134389134390134391134392134393134394134395134396134397134398134399134400134401134402134403134404134405134406134407134408134409134410134411134412134413134414134415134416134417134418134419134420134421134422134423134424134425134426134427134428134429134430134431134432134433134434134435134436134437134438134439134440134441134442134443134444134445134446134447134448134449134450134451134452134453134454134455134456134457134458134459134460134461134462134463134464134465134466134467134468134469134470134471134472134473134474134475134476134477134478134479134480134481134482134483134484134485134486134487134488134489134490134491134492134493134494134495134496134497134498134499134500134501134502134503134504134505134506134507134508134509134510134511134512134513134514134515134516134517134518134519134520134521134522134523134524134525134526134527134528134529134530134531134532134533134534134535134536134537134538134539134540134541134542134543134544134545134546134547134548134549134550134551134552134553134554134555134556134557134558134559134560134561134562134563134564134565134566134567134568134569134570134571134572134573134574134575134576134577134578134579134580134581134582134583134584134585134586134587134588134589134590134591134592134593134594134595134596134597134598134599134600134601134602134603134604134605134606134607134608134609134610134611134612134613134614134615134616134617134618134619134620134621134622134623134624134625134626134627134628134629134630134631134632134633134634134635134636134637134638134639134640134641134642134643134644134645134646134647134648134649134650134651134652134653134654134655134656134657134658134659134660134661134662134663134664134665134666134667134668134669134670134671134672134673134674134675134676134677134678134679134680134681134682134683134684134685134686134687134688134689134690134691134692134693134694134695134696134697134698134699134700134701134702134703134704134705134706134707134708134709134710134711134712134713134714134715134716134717134718134719134720134721134722134723134724134725134726134727134728134729134730134731134732134733134734134735134736134737134738134739134740134741134742134743134744134745134746134747134748134749134750134751134752134753134754134755134756134757134758134759134760134761134762134763134764134765134766134767134768134769134770134771134772134773134774134775134776134777134778134779134780134781134782134783134784134785134786134787134788134789134790134791134792134793134794134795134796134797134798134799134800134801134802134803134804134805134806134807134808134809134810134811134812134813134814134815134816134817134818134819134820134821134822134823134824134825134826134827134828134829134830134831134832134833134834134835134836134837134838134839134840134841134842134843134844134845134846134847134848134849134850134851134852134853134854134855134856134857134858134859134860134861134862134863134864134865134866134867134868134869134870134871134872134873134874134875134876134877134878134879134880134881134882134883134884134885134886134887134888134889134890134891134892134893134894134895134896134897134898134899134900134901134902134903134904134905134906134907134908134909134910134911134912134913134914134915134916134917134918134919134920134921134922134923134924134925134926134927134928134929134930134931134932134933134934134935134936134937134938134939134940134941134942134943134944134945134946134947134948134949134950134951134952134953134954134955134956134957134958134959134960134961134962134963134964134965134966134967134968134969134970134971134972134973134974134975134976134977134978134979134980134981134982134983134984134985134986134987134988134989134990134991134992134993134994134995134996134997134998134999135000135001135002135003135004135005135006135007135008135009135010135011135012135013135014135015135016135017135018135019135020135021135022135023135024135025135026135027135028135029135030135031135032135033135034135035135036135037135038135039135040135041135042135043135044135045135046135047135048135049135050135051135052135053135054135055135056135057135058135059135060135061135062135063135064135065135066135067135068135069135070135071135072135073135074135075135076135077135078135079135080135081135082135083135084135085135086135087135088135089135090135091135092135093135094135095135096135097135098135099135100135101135102135103135104135105135106135107135108135109135110135111135112135113135114135115135116135117135118135119135120135121135122135123135124135125135126135127135128135129135130135131135132135133135134135135135136135137135138135139135140135141135142135143135144135145135146135147135148135149135150135151135152135153135154135155135156135157135158135159135160135161135162135163135164135165135166135167135168135169135170135171135172135173135174135175135176135177135178135179135180135181135182135183135184135185135186135187135188135189135190135191135192135193135194135195135196135197135198135199135200135201135202135203135204135205135206135207135208135209135210135211135212135213135214135215135216135217135218135219135220135221135222135223135224135225135226135227135228135229135230135231135232135233135234135235135236135237135238135239135240135241135242135243135244135245135246135247135248135249135250135251135252135253135254135255135256135257135258135259135260135261135262135263135264135265135266135267135268135269135270135271135272135273135274135275135276135277135278135279135280135281135282135283135284135285135286135287135288135289135290135291135292135293135294135295135296135297135298135299135300135301135302135303135304135305135306135307135308135309135310135311135312135313135314135315135316135317135318135319135320135321135322135323135324135325135326135327135328135329135330135331135332135333135334135335135336135337135338135339135340135341135342135343135344135345135346135347135348135349135350135351135352135353135354135355135356135357135358135359135360135361135362135363135364135365135366135367135368135369135370135371135372135373135374135375135376135377135378135379135380135381135382135383135384135385135386135387135388135389135390135391135392135393135394135395135396135397135398135399135400135401135402135403135404135405135406135407135408135409135410135411135412135413135414135415135416135417135418135419135420135421135422135423135424135425135426135427135428135429135430135431135432135433135434135435135436135437135438135439135440135441135442135443135444135445135446135447135448135449135450135451135452135453135454135455135456135457135458135459135460135461135462135463135464135465135466135467135468135469135470135471135472135473135474135475135476135477135478135479135480135481135482135483135484135485135486135487135488135489135490135491135492135493135494135495135496135497135498135499135500135501135502135503135504135505135506135507135508135509135510135511135512135513135514135515135516135517135518135519135520135521135522135523135524135525135526135527135528135529135530135531135532135533135534135535135536135537135538135539135540135541135542135543135544135545135546135547135548135549135550135551135552135553135554135555135556135557135558135559135560135561135562135563135564135565135566135567135568135569135570135571135572135573135574135575135576135577135578135579135580135581135582135583135584135585135586135587135588135589135590135591135592135593135594135595135596135597135598135599135600135601135602135603135604135605135606135607135608135609135610135611135612135613135614135615135616135617135618135619135620135621135622135623135624135625135626135627135628135629135630135631135632135633135634135635135636135637135638135639135640135641135642135643135644135645135646135647135648135649135650135651135652135653135654135655135656135657135658135659135660135661135662135663135664135665135666135667135668135669135670135671135672135673135674135675135676135677135678135679135680135681135682135683135684135685135686135687135688135689135690135691135692135693135694135695135696135697135698135699135700135701135702135703135704135705135706135707135708135709135710135711135712135713135714135715135716135717135718135719135720135721135722135723135724135725135726135727135728135729135730135731135732135733135734135735135736135737135738135739135740135741135742135743135744135745135746135747135748135749135750135751135752135753135754135755135756135757135758135759135760135761135762135763135764135765135766135767135768135769135770135771135772135773135774135775135776135777135778135779135780135781135782135783135784135785135786135787135788135789135790135791135792135793135794135795135796135797135798135799135800135801135802135803135804135805135806135807135808135809135810135811135812135813135814135815135816135817135818135819135820135821135822135823135824135825135826135827135828135829135830135831135832135833135834135835135836135837135838135839135840135841135842135843135844135845135846135847135848135849135850135851135852135853135854135855135856135857135858135859135860135861135862135863135864135865135866135867135868135869135870135871135872135873135874135875135876135877135878135879135880135881135882135883135884135885135886135887135888135889135890135891135892135893135894135895135896135897135898135899135900135901135902135903135904135905135906135907135908135909135910135911135912135913135914135915135916135917135918135919135920135921135922135923135924135925135926135927135928135929135930135931135932135933135934135935135936135937135938135939135940135941135942135943135944135945135946135947135948135949135950135951135952135953135954135955135956135957135958135959135960135961135962135963135964135965135966135967135968135969135970135971135972135973135974135975135976135977135978135979135980135981135982135983135984135985135986135987135988135989135990135991135992135993135994135995135996135997135998135999136000136001136002136003136004136005136006136007136008136009136010136011136012136013136014136015136016136017136018136019136020136021136022136023136024136025136026136027136028136029136030136031136032136033136034136035136036136037136038136039136040136041136042136043136044136045136046136047136048136049136050136051136052136053136054136055136056136057136058136059136060136061136062136063136064136065136066136067136068136069136070136071136072136073136074136075136076136077136078136079136080136081136082136083136084136085136086136087136088136089136090136091136092136093136094136095136096136097136098136099136100136101136102136103136104136105136106136107136108136109136110136111136112136113136114136115136116136117136118136119136120136121136122136123136124136125136126136127136128136129136130136131136132136133136134136135136136136137136138136139136140136141136142136143136144136145136146136147136148136149136150136151136152136153136154136155136156136157136158136159136160136161136162136163136164136165136166136167136168136169136170136171136172136173136174136175136176136177136178136179136180136181136182136183136184136185136186136187136188136189136190136191136192136193136194136195136196136197136198136199136200136201136202136203136204136205136206136207136208136209136210136211136212136213136214136215136216136217136218136219136220136221136222136223136224136225136226136227136228136229136230136231136232136233136234136235136236136237136238136239136240136241136242136243136244136245136246136247136248136249136250136251136252136253136254136255136256136257136258136259136260136261136262136263136264136265136266136267136268136269136270136271136272136273136274136275136276136277136278136279136280136281136282136283136284136285136286136287136288136289136290136291136292136293136294136295136296136297136298136299136300136301136302136303136304136305136306136307136308136309136310136311136312136313136314136315136316136317136318136319136320136321136322136323136324136325136326136327136328136329136330136331136332136333136334136335136336136337136338136339136340136341136342136343136344136345136346136347136348136349136350136351136352136353136354136355136356136357136358136359136360136361136362136363136364136365136366136367136368136369136370136371136372136373136374136375136376136377136378136379136380136381136382136383136384136385136386136387136388136389136390136391136392136393136394136395136396136397136398136399136400136401136402136403136404136405136406136407136408136409136410136411136412136413136414136415136416136417136418136419136420136421136422136423136424136425136426136427136428136429136430136431136432136433136434136435136436136437136438136439136440136441136442136443136444136445136446136447136448136449136450136451136452136453136454136455136456136457136458136459136460136461136462136463136464136465136466136467136468136469136470136471136472136473136474136475136476136477136478136479136480136481136482136483136484136485136486136487136488136489136490136491136492136493136494136495136496136497136498136499136500136501136502136503136504136505136506136507136508136509136510136511136512136513136514136515136516136517136518136519136520136521136522136523136524136525136526136527136528136529136530136531136532136533136534136535136536136537136538136539136540136541136542136543136544136545136546136547136548136549136550136551136552136553136554136555136556136557136558136559136560136561136562136563136564136565136566136567136568136569136570136571136572136573136574136575136576136577136578136579136580136581136582136583136584136585136586136587136588136589136590136591136592136593136594136595136596136597136598136599136600136601136602136603136604136605136606136607136608136609136610136611136612136613136614136615136616136617136618136619136620136621136622136623136624136625136626136627136628136629136630136631136632136633136634136635136636136637136638136639136640136641136642136643136644136645136646136647136648136649136650136651136652136653136654136655136656136657136658136659136660136661136662136663136664136665136666136667136668136669136670136671136672136673136674136675136676136677136678136679136680136681136682136683136684136685136686136687136688136689136690136691136692136693136694136695136696136697136698136699136700136701136702136703136704136705136706136707136708136709136710136711136712136713136714136715136716136717136718136719136720136721136722136723136724136725136726136727136728136729136730136731136732136733136734136735136736136737136738136739136740136741136742136743136744136745136746136747136748136749136750136751136752136753136754136755136756136757136758136759136760136761136762136763136764136765136766136767136768136769136770136771136772136773136774136775136776136777136778136779136780136781136782136783136784136785136786136787136788136789136790136791136792136793136794136795136796136797136798136799136800136801136802136803136804136805136806136807136808136809136810136811136812136813136814136815136816136817136818136819136820136821136822136823136824136825136826136827136828136829136830136831136832136833136834136835136836136837136838136839136840136841136842136843136844136845136846136847136848136849136850136851136852136853136854136855136856136857136858136859136860136861136862136863136864136865136866136867136868136869136870136871136872136873136874136875136876136877136878136879136880136881136882136883136884136885136886136887136888136889136890136891136892136893136894136895136896136897136898136899136900136901136902136903136904136905136906136907136908136909136910136911136912136913136914136915136916136917136918136919136920136921136922136923136924136925136926136927136928136929136930136931136932136933136934136935136936136937136938136939136940136941136942136943136944136945136946136947136948136949136950136951136952136953136954136955136956136957136958136959136960136961136962136963136964136965136966136967136968136969136970136971136972136973136974136975136976136977136978136979136980136981136982136983136984136985136986136987136988136989136990136991136992136993136994136995136996136997136998136999137000137001137002137003137004137005137006137007137008137009137010137011137012137013137014137015137016137017137018137019137020137021137022137023137024137025137026137027137028137029137030137031137032137033137034137035137036137037137038137039137040137041137042137043137044137045137046137047137048137049137050137051137052137053137054137055137056137057137058137059137060137061137062137063137064137065137066137067137068137069137070137071137072137073137074137075137076137077137078137079137080137081137082137083137084137085137086137087137088137089137090137091137092137093137094137095137096137097137098137099137100137101137102137103137104137105137106137107137108137109137110137111137112137113137114137115137116137117137118137119137120137121137122137123137124137125137126137127137128137129137130137131137132137133137134137135137136137137137138137139137140137141137142137143137144137145137146137147137148137149137150137151137152137153137154137155137156137157137158137159137160137161137162137163137164137165137166137167137168137169137170137171137172137173137174137175137176137177137178137179137180137181137182137183137184137185137186137187137188137189137190137191137192137193137194137195137196137197137198137199137200137201137202137203137204137205137206137207137208137209137210137211137212137213137214137215137216137217137218137219137220137221137222137223137224137225137226137227137228137229137230137231137232137233137234137235137236137237137238137239137240137241137242137243137244137245137246137247137248137249137250137251137252137253137254137255137256137257137258137259137260137261137262137263137264137265137266137267137268137269137270137271137272137273137274137275137276137277137278137279137280137281137282137283137284137285137286137287137288137289137290137291137292137293137294137295137296137297137298137299137300137301137302137303137304137305137306137307137308137309137310137311137312137313137314137315137316137317137318137319137320137321137322137323137324137325137326137327137328137329137330137331137332137333137334137335137336137337137338137339137340137341137342137343137344137345137346137347137348137349137350137351137352137353137354137355137356137357137358137359137360137361137362137363137364137365137366137367137368137369137370137371137372137373137374137375137376137377137378137379137380137381137382137383137384137385137386137387137388137389137390137391137392137393137394137395137396137397137398137399137400137401137402137403137404137405137406137407137408137409137410137411137412137413137414137415137416137417137418137419137420137421137422137423137424137425137426137427137428137429137430137431137432137433137434137435137436137437137438137439137440137441137442137443137444137445137446137447137448137449137450137451137452137453137454137455137456137457137458137459137460137461137462137463137464137465137466137467137468137469137470137471137472137473137474137475137476137477137478137479137480137481137482137483137484137485137486137487137488137489137490137491137492137493137494137495137496137497137498137499137500137501137502137503137504137505137506137507137508137509137510137511137512137513137514137515137516137517137518137519137520137521137522137523137524137525137526137527137528137529137530137531137532137533137534137535137536137537137538137539137540137541137542137543137544137545137546137547137548137549137550137551137552137553137554137555137556137557137558137559137560137561137562137563137564137565137566137567137568137569137570137571137572137573137574137575137576137577137578137579137580137581137582137583137584137585137586137587137588137589137590137591137592137593137594137595137596137597137598137599137600137601137602137603137604137605137606137607137608137609137610137611137612137613137614137615137616137617137618137619137620137621137622137623137624137625137626137627137628137629137630137631137632137633137634137635137636137637137638137639137640137641137642137643137644137645137646137647137648137649137650137651137652137653137654137655137656137657137658137659137660137661137662137663137664137665137666137667137668137669137670137671137672137673137674137675137676137677137678137679137680137681137682137683137684137685137686137687137688137689137690137691137692137693137694137695137696137697137698137699137700137701137702137703137704137705137706137707137708137709137710137711137712137713137714137715137716137717137718137719137720137721137722137723137724137725137726137727137728137729137730137731137732137733137734137735137736137737137738137739137740137741137742137743137744137745137746137747137748137749137750137751137752137753137754137755137756137757137758137759137760137761137762137763137764137765137766137767137768137769137770137771137772137773137774137775137776137777137778137779137780137781137782137783137784137785137786137787137788137789137790137791137792137793137794137795137796137797137798137799137800137801137802137803137804137805137806137807137808137809137810137811137812137813137814137815137816137817137818137819137820137821137822137823137824137825137826137827137828137829137830137831137832137833137834137835137836137837137838137839137840137841137842137843137844137845137846137847137848137849137850137851137852137853137854137855137856137857137858137859137860137861137862137863137864137865137866137867137868137869137870137871137872137873137874137875137876137877137878137879137880137881137882137883137884137885137886137887137888137889137890137891137892137893137894137895137896137897137898137899137900137901137902137903137904137905137906137907137908137909137910137911137912137913137914137915137916137917137918137919137920137921137922137923137924137925137926137927137928137929137930137931137932137933137934137935137936137937137938137939137940137941137942137943137944137945137946137947137948137949137950137951137952137953137954137955137956137957137958137959137960137961137962137963137964137965137966137967137968137969137970137971137972137973137974137975137976137977137978137979137980137981137982137983137984137985137986137987137988137989137990137991137992137993137994137995137996137997137998137999138000138001138002138003138004138005138006138007138008138009138010138011138012138013138014138015138016138017138018138019138020138021138022138023138024138025138026138027138028138029138030138031138032138033138034138035138036138037138038138039138040138041138042138043138044138045138046138047138048138049138050138051138052138053138054138055138056138057138058138059138060138061138062138063138064138065138066138067138068138069138070138071138072138073138074138075138076138077138078138079138080138081138082138083138084138085138086138087138088138089138090138091138092138093138094138095138096138097138098138099138100138101138102138103138104138105138106138107138108138109138110138111138112138113138114138115138116138117138118138119138120138121138122138123138124138125138126138127138128138129138130138131138132138133138134138135138136138137138138138139138140138141138142138143138144138145138146138147138148138149138150138151138152138153138154138155138156138157138158138159138160138161138162138163138164138165138166138167138168138169138170138171138172138173138174138175138176138177138178138179138180138181138182138183138184138185138186138187138188138189138190138191138192138193138194138195138196138197138198138199138200138201138202138203138204138205138206138207138208138209138210138211138212138213138214138215138216138217138218138219138220138221138222138223138224138225138226138227138228138229138230138231138232138233138234138235138236138237138238138239138240138241138242138243138244138245138246138247138248138249138250138251138252138253138254138255138256138257138258138259138260138261138262138263138264138265138266138267138268138269138270138271138272138273138274138275138276138277138278138279138280138281138282138283138284138285138286138287138288138289138290138291138292138293138294138295138296138297138298138299138300138301138302138303138304138305138306138307138308138309138310138311138312138313138314138315138316138317138318138319138320138321138322138323138324138325138326138327138328138329138330138331138332138333138334138335138336138337138338138339138340138341138342138343138344138345138346138347138348138349138350138351138352138353138354138355138356138357138358138359138360138361138362138363138364138365138366138367138368138369138370138371138372138373138374138375138376138377138378138379138380138381138382138383138384138385138386138387138388138389138390138391138392138393138394138395138396138397138398138399138400138401138402138403138404138405138406138407138408138409138410138411138412138413138414138415138416138417138418138419138420138421138422138423138424138425138426138427138428138429138430138431138432138433138434138435138436138437138438138439138440138441138442138443138444138445138446138447138448138449138450138451138452138453138454138455138456138457138458138459138460138461138462138463138464138465138466138467138468138469138470138471138472138473138474138475138476138477138478138479138480138481138482138483138484138485138486138487138488138489138490138491138492138493138494138495138496138497138498138499138500138501138502138503138504138505138506138507138508138509138510138511138512138513138514138515138516138517138518138519138520138521138522138523138524138525138526138527138528138529138530138531138532138533138534138535138536138537138538138539138540138541138542138543138544138545138546138547138548138549138550138551138552138553138554138555138556138557138558138559138560138561138562138563138564138565138566138567138568138569138570138571138572138573138574138575138576138577138578138579138580138581138582138583138584138585138586138587138588138589138590138591138592138593138594138595138596138597138598138599138600138601138602138603138604138605138606138607138608138609138610138611138612138613138614138615138616138617138618138619138620138621138622138623138624138625138626138627138628138629138630138631138632138633138634138635138636138637138638138639138640138641138642138643138644138645138646138647138648138649138650138651138652138653138654138655138656138657138658138659138660138661138662138663138664138665138666138667138668138669138670138671138672138673138674138675138676138677138678138679138680138681138682138683138684138685138686138687138688138689138690138691138692138693138694138695138696138697138698138699138700138701138702138703138704138705138706138707138708138709138710138711138712138713138714138715138716138717138718138719138720138721138722138723138724138725138726138727138728138729138730138731138732138733138734138735138736138737138738138739138740138741138742138743138744138745138746138747138748138749138750138751138752138753138754138755138756138757138758138759138760138761138762138763138764138765138766138767138768138769138770138771138772138773138774138775138776138777138778138779138780138781138782138783138784138785138786138787138788138789138790138791138792138793138794138795138796138797138798138799138800138801138802138803138804138805138806138807138808138809138810138811138812138813138814138815138816138817138818138819138820138821138822138823138824138825138826138827138828138829138830138831138832138833138834138835138836138837138838138839138840138841138842138843138844138845138846138847138848138849138850138851138852138853138854138855138856138857138858138859138860138861138862138863138864138865138866138867138868138869138870138871138872138873138874138875138876138877138878138879138880138881138882138883138884138885138886138887138888138889138890138891138892138893138894138895138896138897138898138899138900138901138902138903138904138905138906138907138908138909138910138911138912138913138914138915138916138917138918138919138920138921138922138923138924138925138926138927138928138929138930138931138932138933138934138935138936138937138938138939138940138941138942138943138944138945138946138947138948138949138950138951138952138953138954138955138956138957138958138959138960138961138962138963138964138965138966138967138968138969138970138971138972138973138974138975138976138977138978138979138980138981138982138983138984138985138986138987138988138989138990138991138992138993138994138995138996138997138998138999139000139001139002139003139004139005139006139007139008139009139010139011139012139013139014139015139016139017139018139019139020139021139022139023139024139025139026139027139028139029139030139031139032139033139034139035139036139037139038139039139040139041139042139043139044139045139046139047139048139049139050139051139052139053139054139055139056139057139058139059139060139061139062139063139064139065139066139067139068139069139070139071139072139073139074139075139076139077139078139079139080139081139082139083139084139085139086139087139088139089139090139091139092139093139094139095139096139097139098139099139100139101139102139103139104139105139106139107139108139109139110139111139112139113139114139115139116139117139118139119139120139121139122139123139124139125139126139127139128139129139130139131139132139133139134139135139136139137139138139139139140139141139142139143139144139145139146139147139148139149139150139151139152139153139154139155139156139157139158139159139160139161139162139163139164139165139166139167139168139169139170139171139172139173139174139175139176139177139178139179139180139181139182139183139184139185139186139187139188139189139190139191139192139193139194139195139196139197139198139199139200139201139202139203139204139205139206139207139208139209139210139211139212139213139214139215139216139217139218139219139220139221139222139223139224139225139226139227139228139229139230139231139232139233139234139235139236139237139238139239139240139241139242139243139244139245139246139247139248139249139250139251139252139253139254139255139256139257139258139259139260139261139262139263139264139265139266139267139268139269139270139271139272139273139274139275139276139277139278139279139280139281139282139283139284139285139286139287139288139289139290139291139292139293139294139295139296139297139298139299139300139301139302139303139304139305139306139307139308139309139310139311139312139313139314139315139316139317139318139319139320139321139322139323139324139325139326139327139328139329139330139331139332139333139334139335139336139337139338139339139340139341139342139343139344139345139346139347139348139349139350139351139352139353139354139355139356139357139358139359139360139361139362139363139364139365139366139367139368139369139370139371139372139373139374139375139376139377139378139379139380139381139382139383139384139385139386139387139388139389139390139391139392139393139394139395139396139397139398139399139400139401139402139403139404139405139406139407139408139409139410139411139412139413139414139415139416139417139418139419139420139421139422139423139424139425139426139427139428139429139430139431139432139433139434139435139436139437139438139439139440139441139442139443139444139445139446139447139448139449139450139451139452139453139454139455139456139457139458139459139460139461139462139463139464139465139466139467139468139469139470139471139472139473139474139475139476139477139478139479139480139481139482139483139484139485139486139487139488139489139490139491139492139493139494139495139496139497139498139499139500139501139502139503139504139505139506139507139508139509139510139511139512139513139514139515139516139517139518139519139520139521139522139523139524139525139526139527139528139529139530139531139532139533139534139535139536139537139538139539139540139541139542139543139544139545139546139547139548139549139550139551139552139553139554139555139556139557139558139559139560139561139562139563139564139565139566139567139568139569139570139571139572139573139574139575139576139577139578139579139580139581139582139583139584139585139586139587139588139589139590139591139592139593139594139595139596139597139598139599139600139601139602139603139604139605139606139607139608139609139610139611139612139613139614139615139616139617139618139619139620139621139622139623139624139625139626139627139628139629139630139631139632139633139634139635139636139637139638139639139640139641139642139643139644139645139646139647139648139649139650139651139652139653139654139655139656139657139658139659139660139661139662139663139664139665139666139667139668139669139670139671139672139673139674139675139676139677139678139679139680139681139682139683139684139685139686139687139688139689139690139691139692139693139694139695139696139697139698139699139700139701139702139703139704139705139706139707139708139709139710139711139712139713139714139715139716139717139718139719139720139721139722139723139724139725139726139727139728139729139730139731139732139733139734139735139736139737139738139739139740139741139742139743139744139745139746139747139748139749139750139751139752139753139754139755139756139757139758139759139760139761139762139763139764139765139766139767139768139769139770139771139772139773139774139775139776139777139778139779139780139781139782139783139784139785139786139787139788139789139790139791139792139793139794139795139796139797139798139799139800139801139802139803139804139805139806139807139808139809139810139811139812139813139814139815139816139817139818139819139820139821139822139823139824139825139826139827139828139829139830139831139832139833139834139835139836139837139838139839139840139841139842139843139844139845139846139847139848139849139850139851139852139853139854139855139856
  1. diff -Nur linux-3.18.14/arch/arm/boot/dts/ads7846-overlay.dts linux-rpi/arch/arm/boot/dts/ads7846-overlay.dts
  2. --- linux-3.18.14/arch/arm/boot/dts/ads7846-overlay.dts 1969-12-31 18:00:00.000000000 -0600
  3. +++ linux-rpi/arch/arm/boot/dts/ads7846-overlay.dts 2015-05-31 14:46:07.961661006 -0500
  4. @@ -0,0 +1,83 @@
  5. +/*
  6. + * Generic Device Tree overlay for the ADS7846 touch controller
  7. + *
  8. + */
  9. +
  10. +/dts-v1/;
  11. +/plugin/;
  12. +
  13. +/ {
  14. + compatible = "brcm,bcm2835", "brcm,bcm2708", "brcm,bcm2709";
  15. +
  16. + fragment@0 {
  17. + target = <&spi0>;
  18. + __overlay__ {
  19. + status = "okay";
  20. +
  21. + spidev@0{
  22. + status = "disabled";
  23. + };
  24. +
  25. + spidev@1{
  26. + status = "disabled";
  27. + };
  28. + };
  29. + };
  30. +
  31. + fragment@1 {
  32. + target = <&gpio>;
  33. + __overlay__ {
  34. + ads7846_pins: ads7846_pins {
  35. + brcm,pins = <255>; /* illegal default value */
  36. + brcm,function = <0>; /* in */
  37. + brcm,pull = <0>; /* none */
  38. + };
  39. + };
  40. + };
  41. +
  42. + fragment@2 {
  43. + target = <&spi0>;
  44. + __overlay__ {
  45. + /* needed to avoid dtc warning */
  46. + #address-cells = <1>;
  47. + #size-cells = <0>;
  48. +
  49. + ads7846: ads7846@1 {
  50. + compatible = "ti,ads7846";
  51. + reg = <1>;
  52. + pinctrl-names = "default";
  53. + pinctrl-0 = <&ads7846_pins>;
  54. +
  55. + spi-max-frequency = <2000000>;
  56. + interrupts = <255 2>; /* high-to-low edge triggered */
  57. + interrupt-parent = <&gpio>;
  58. + pendown-gpio = <&gpio 255 0>;
  59. +
  60. + /* driver defaults */
  61. + ti,x-min = /bits/ 16 <0>;
  62. + ti,y-min = /bits/ 16 <0>;
  63. + ti,x-max = /bits/ 16 <0x0FFF>;
  64. + ti,y-max = /bits/ 16 <0x0FFF>;
  65. + ti,pressure-min = /bits/ 16 <0>;
  66. + ti,pressure-max = /bits/ 16 <0xFFFF>;
  67. + ti,x-plate-ohms = /bits/ 16 <400>;
  68. + };
  69. + };
  70. + };
  71. + __overrides__ {
  72. + cs = <&ads7846>,"reg:0";
  73. + speed = <&ads7846>,"spi-max-frequency:0";
  74. + penirq = <&ads7846_pins>,"brcm,pins:0", /* REQUIRED */
  75. + <&ads7846>,"interrupts:0",
  76. + <&ads7846>,"pendown-gpio:4";
  77. + penirq_pull = <&ads7846_pins>,"brcm,pull:0";
  78. + swapxy = <&ads7846>,"ti,swap-xy?";
  79. + xmin = <&ads7846>,"ti,x-min;0";
  80. + ymin = <&ads7846>,"ti,y-min;0";
  81. + xmax = <&ads7846>,"ti,x-max;0";
  82. + ymax = <&ads7846>,"ti,y-max;0";
  83. + pmin = <&ads7846>,"ti,pressure-min;0";
  84. + pmax = <&ads7846>,"ti,pressure-max;0";
  85. + xohms = <&ads7846>,"ti,x-plate-ohms;0";
  86. + };
  87. +};
  88. diff -Nur linux-3.18.14/arch/arm/boot/dts/bcm2708.dtsi linux-rpi/arch/arm/boot/dts/bcm2708.dtsi
  89. --- linux-3.18.14/arch/arm/boot/dts/bcm2708.dtsi 1969-12-31 18:00:00.000000000 -0600
  90. +++ linux-rpi/arch/arm/boot/dts/bcm2708.dtsi 2015-05-31 14:46:07.981661006 -0500
  91. @@ -0,0 +1,128 @@
  92. +/include/ "skeleton.dtsi"
  93. +
  94. +/ {
  95. + compatible = "brcm,bcm2708";
  96. + model = "BCM2708";
  97. +
  98. + interrupt-parent = <&intc>;
  99. +
  100. + chosen {
  101. + /* No padding required - the boot loader can do that. */
  102. + bootargs = "";
  103. + };
  104. +
  105. + soc: soc {
  106. + compatible = "simple-bus";
  107. + #address-cells = <1>;
  108. + #size-cells = <1>;
  109. + ranges = <0x7e000000 0x20000000 0x01000000>;
  110. +
  111. + intc: interrupt-controller {
  112. + compatible = "brcm,bcm2708-armctrl-ic";
  113. + reg = <0x7e00b200 0x200>;
  114. + interrupt-controller;
  115. + #interrupt-cells = <2>;
  116. + };
  117. +
  118. + gpio: gpio {
  119. + compatible = "brcm,bcm2835-gpio";
  120. + reg = <0x7e200000 0xb4>;
  121. + interrupts = <2 17>, <2 18>;
  122. +
  123. + gpio-controller;
  124. + #gpio-cells = <2>;
  125. +
  126. + interrupt-controller;
  127. + #interrupt-cells = <2>;
  128. + };
  129. +
  130. + mmc: mmc@7e300000 {
  131. + compatible = "brcm,bcm2835-mmc";
  132. + reg = <0x7e300000 0x100>;
  133. + interrupts = <2 30>;
  134. + clocks = <&clk_mmc>;
  135. + //dmas = <&dma 11>,
  136. + // <&dma 11>;
  137. + dma-names = "tx", "rx";
  138. + status = "disabled";
  139. + };
  140. +
  141. + i2s: i2s@7e203000 {
  142. + compatible = "brcm,bcm2708-i2s";
  143. + reg = <0x7e203000 0x20>,
  144. + <0x7e101098 0x02>;
  145. +
  146. + //dmas = <&dma 2>,
  147. + // <&dma 3>;
  148. + dma-names = "tx", "rx";
  149. + status = "disabled";
  150. + };
  151. +
  152. + spi0: spi@7e204000 {
  153. + compatible = "brcm,bcm2708-spi";
  154. + reg = <0x7e204000 0x1000>;
  155. + interrupts = <2 22>;
  156. + clocks = <&clk_spi>;
  157. + #address-cells = <1>;
  158. + #size-cells = <0>;
  159. + status = "disabled";
  160. + };
  161. +
  162. + i2c0: i2c@7e205000 {
  163. + compatible = "brcm,bcm2708-i2c";
  164. + reg = <0x7e205000 0x1000>;
  165. + interrupts = <2 21>;
  166. + clocks = <&clk_i2c>;
  167. + #address-cells = <1>;
  168. + #size-cells = <0>;
  169. + status = "disabled";
  170. + };
  171. +
  172. + i2c1: i2c@7e804000 {
  173. + compatible = "brcm,bcm2708-i2c";
  174. + reg = <0x7e804000 0x1000>;
  175. + interrupts = <2 21>;
  176. + clocks = <&clk_i2c>;
  177. + #address-cells = <1>;
  178. + #size-cells = <0>;
  179. + status = "disabled";
  180. + };
  181. +
  182. + leds: leds {
  183. + compatible = "gpio-leds";
  184. + };
  185. +
  186. + arm-pmu {
  187. + compatible = "arm,arm1176-pmu";
  188. + };
  189. + };
  190. +
  191. + clocks {
  192. + compatible = "simple-bus";
  193. + #address-cells = <1>;
  194. + #size-cells = <0>;
  195. +
  196. + clk_mmc: clock@0 {
  197. + compatible = "fixed-clock";
  198. + reg = <0>;
  199. + #clock-cells = <0>;
  200. + clock-output-names = "mmc";
  201. + clock-frequency = <250000000>;
  202. + };
  203. +
  204. + clk_i2c: i2c {
  205. + compatible = "fixed-clock";
  206. + reg = <1>;
  207. + #clock-cells = <0>;
  208. + clock-frequency = <250000000>;
  209. + };
  210. +
  211. + clk_spi: clock@2 {
  212. + compatible = "fixed-clock";
  213. + reg = <2>;
  214. + #clock-cells = <0>;
  215. + clock-output-names = "spi";
  216. + clock-frequency = <250000000>;
  217. + };
  218. + };
  219. +};
  220. diff -Nur linux-3.18.14/arch/arm/boot/dts/bcm2708-rpi-b.dts linux-rpi/arch/arm/boot/dts/bcm2708-rpi-b.dts
  221. --- linux-3.18.14/arch/arm/boot/dts/bcm2708-rpi-b.dts 1969-12-31 18:00:00.000000000 -0600
  222. +++ linux-rpi/arch/arm/boot/dts/bcm2708-rpi-b.dts 2015-05-31 14:46:07.981661006 -0500
  223. @@ -0,0 +1,112 @@
  224. +/dts-v1/;
  225. +
  226. +/include/ "bcm2708.dtsi"
  227. +
  228. +/ {
  229. + compatible = "brcm,bcm2708";
  230. + model = "Raspberry Pi Model B";
  231. +
  232. + aliases {
  233. + soc = &soc;
  234. + spi0 = &spi0;
  235. + i2c0 = &i2c0;
  236. + i2c1 = &i2c1;
  237. + i2s = &i2s;
  238. + gpio = &gpio;
  239. + intc = &intc;
  240. + leds = &leds;
  241. + sound = &sound;
  242. + };
  243. +
  244. + sound: sound {
  245. + };
  246. +};
  247. +
  248. +&gpio {
  249. + spi0_pins: spi0_pins {
  250. + brcm,pins = <7 8 9 10 11>;
  251. + brcm,function = <4>; /* alt0 */
  252. + };
  253. +
  254. + i2c0_pins: i2c0 {
  255. + brcm,pins = <0 1>;
  256. + brcm,function = <4>;
  257. + };
  258. +
  259. + i2c1_pins: i2c1 {
  260. + brcm,pins = <2 3>;
  261. + brcm,function = <4>;
  262. + };
  263. +
  264. + i2s_pins: i2s {
  265. + brcm,pins = <28 29 30 31>;
  266. + brcm,function = <4>; /* alt0 */
  267. + };
  268. +};
  269. +
  270. +&mmc {
  271. + status = "okay";
  272. + bus-width = <4>;
  273. +};
  274. +
  275. +&spi0 {
  276. + pinctrl-names = "default";
  277. + pinctrl-0 = <&spi0_pins>;
  278. +
  279. + spidev@0{
  280. + compatible = "spidev";
  281. + reg = <0>; /* CE0 */
  282. + #address-cells = <1>;
  283. + #size-cells = <0>;
  284. + spi-max-frequency = <500000>;
  285. + };
  286. +
  287. + spidev@1{
  288. + compatible = "spidev";
  289. + reg = <1>; /* CE1 */
  290. + #address-cells = <1>;
  291. + #size-cells = <0>;
  292. + spi-max-frequency = <500000>;
  293. + };
  294. +};
  295. +
  296. +&i2c0 {
  297. + pinctrl-names = "default";
  298. + pinctrl-0 = <&i2c0_pins>;
  299. + clock-frequency = <100000>;
  300. +};
  301. +
  302. +&i2c1 {
  303. + pinctrl-names = "default";
  304. + pinctrl-0 = <&i2c1_pins>;
  305. + clock-frequency = <100000>;
  306. +};
  307. +
  308. +&i2s {
  309. + #sound-dai-cells = <0>;
  310. + pinctrl-names = "default";
  311. + pinctrl-0 = <&i2s_pins>;
  312. +};
  313. +
  314. +&leds {
  315. + act_led: act {
  316. + label = "led0";
  317. + linux,default-trigger = "mmc0";
  318. + gpios = <&gpio 16 1>;
  319. + };
  320. +};
  321. +
  322. +/ {
  323. + __overrides__ {
  324. + i2s = <&i2s>,"status";
  325. + spi = <&spi0>,"status";
  326. + i2c0 = <&i2c0>,"status";
  327. + i2c1 = <&i2c1>,"status";
  328. + i2c0_baudrate = <&i2c0>,"clock-frequency:0";
  329. + i2c1_baudrate = <&i2c1>,"clock-frequency:0";
  330. +
  331. + act_led_gpio = <&act_led>,"gpios:4";
  332. + act_led_activelow = <&act_led>,"gpios:8";
  333. + act_led_trigger = <&act_led>,"linux,default-trigger";
  334. + };
  335. +};
  336. diff -Nur linux-3.18.14/arch/arm/boot/dts/bcm2708-rpi-b-plus.dts linux-rpi/arch/arm/boot/dts/bcm2708-rpi-b-plus.dts
  337. --- linux-3.18.14/arch/arm/boot/dts/bcm2708-rpi-b-plus.dts 1969-12-31 18:00:00.000000000 -0600
  338. +++ linux-rpi/arch/arm/boot/dts/bcm2708-rpi-b-plus.dts 2015-05-31 14:46:07.981661006 -0500
  339. @@ -0,0 +1,122 @@
  340. +/dts-v1/;
  341. +
  342. +/include/ "bcm2708.dtsi"
  343. +
  344. +/ {
  345. + compatible = "brcm,bcm2708";
  346. + model = "Raspberry Pi Model B+";
  347. +
  348. + aliases {
  349. + soc = &soc;
  350. + spi0 = &spi0;
  351. + i2c0 = &i2c0;
  352. + i2c1 = &i2c1;
  353. + i2s = &i2s;
  354. + gpio = &gpio;
  355. + intc = &intc;
  356. + leds = &leds;
  357. + sound = &sound;
  358. + };
  359. +
  360. + sound: sound {
  361. + };
  362. +};
  363. +
  364. +&gpio {
  365. + spi0_pins: spi0_pins {
  366. + brcm,pins = <7 8 9 10 11>;
  367. + brcm,function = <4>; /* alt0 */
  368. + };
  369. +
  370. + i2c0_pins: i2c0 {
  371. + brcm,pins = <0 1>;
  372. + brcm,function = <4>;
  373. + };
  374. +
  375. + i2c1_pins: i2c1 {
  376. + brcm,pins = <2 3>;
  377. + brcm,function = <4>;
  378. + };
  379. +
  380. + i2s_pins: i2s {
  381. + brcm,pins = <18 19 20 21>;
  382. + brcm,function = <4>; /* alt0 */
  383. + };
  384. +};
  385. +
  386. +&mmc {
  387. + status = "okay";
  388. + bus-width = <4>;
  389. +};
  390. +
  391. +&spi0 {
  392. + pinctrl-names = "default";
  393. + pinctrl-0 = <&spi0_pins>;
  394. +
  395. + spidev@0{
  396. + compatible = "spidev";
  397. + reg = <0>; /* CE0 */
  398. + #address-cells = <1>;
  399. + #size-cells = <0>;
  400. + spi-max-frequency = <500000>;
  401. + };
  402. +
  403. + spidev@1{
  404. + compatible = "spidev";
  405. + reg = <1>; /* CE1 */
  406. + #address-cells = <1>;
  407. + #size-cells = <0>;
  408. + spi-max-frequency = <500000>;
  409. + };
  410. +};
  411. +
  412. +&i2c0 {
  413. + pinctrl-names = "default";
  414. + pinctrl-0 = <&i2c0_pins>;
  415. + clock-frequency = <100000>;
  416. +};
  417. +
  418. +&i2c1 {
  419. + pinctrl-names = "default";
  420. + pinctrl-0 = <&i2c1_pins>;
  421. + clock-frequency = <100000>;
  422. +};
  423. +
  424. +&i2s {
  425. + #sound-dai-cells = <0>;
  426. + pinctrl-names = "default";
  427. + pinctrl-0 = <&i2s_pins>;
  428. +};
  429. +
  430. +&leds {
  431. + act_led: act {
  432. + label = "led0";
  433. + linux,default-trigger = "mmc0";
  434. + gpios = <&gpio 47 0>;
  435. + };
  436. +
  437. + pwr_led: pwr {
  438. + label = "led1";
  439. + linux,default-trigger = "input";
  440. + gpios = <&gpio 35 0>;
  441. + };
  442. +};
  443. +
  444. +/ {
  445. + __overrides__ {
  446. + i2s = <&i2s>,"status";
  447. + spi = <&spi0>,"status";
  448. + i2c0 = <&i2c0>,"status";
  449. + i2c1 = <&i2c1>,"status";
  450. + i2c0_baudrate = <&i2c0>,"clock-frequency:0";
  451. + i2c1_baudrate = <&i2c1>,"clock-frequency:0";
  452. +
  453. + act_led_gpio = <&act_led>,"gpios:4";
  454. + act_led_activelow = <&act_led>,"gpios:8";
  455. + act_led_trigger = <&act_led>,"linux,default-trigger";
  456. +
  457. + pwr_led_gpio = <&pwr_led>,"gpios:4";
  458. + pwr_led_activelow = <&pwr_led>,"gpios:8";
  459. + pwr_led_trigger = <&pwr_led>,"linux,default-trigger";
  460. + };
  461. +};
  462. diff -Nur linux-3.18.14/arch/arm/boot/dts/bcm2708-rpi-cm.dts linux-rpi/arch/arm/boot/dts/bcm2708-rpi-cm.dts
  463. --- linux-3.18.14/arch/arm/boot/dts/bcm2708-rpi-cm.dts 1969-12-31 18:00:00.000000000 -0600
  464. +++ linux-rpi/arch/arm/boot/dts/bcm2708-rpi-cm.dts 2015-05-31 14:46:07.981661006 -0500
  465. @@ -0,0 +1,7 @@
  466. +/dts-v1/;
  467. +
  468. +/include/ "bcm2708-rpi-cm.dtsi"
  469. +
  470. +/ {
  471. + model = "Raspberry Pi Compute Module";
  472. +};
  473. diff -Nur linux-3.18.14/arch/arm/boot/dts/bcm2708-rpi-cm.dtsi linux-rpi/arch/arm/boot/dts/bcm2708-rpi-cm.dtsi
  474. --- linux-3.18.14/arch/arm/boot/dts/bcm2708-rpi-cm.dtsi 1969-12-31 18:00:00.000000000 -0600
  475. +++ linux-rpi/arch/arm/boot/dts/bcm2708-rpi-cm.dtsi 2015-05-31 14:46:07.981661006 -0500
  476. @@ -0,0 +1,39 @@
  477. +/include/ "bcm2708.dtsi"
  478. +
  479. +/ {
  480. + aliases {
  481. + soc = &soc;
  482. + spi0 = &spi0;
  483. + i2c0 = &i2c0;
  484. + i2c1 = &i2c1;
  485. + i2s = &i2s;
  486. + gpio = &gpio;
  487. + intc = &intc;
  488. + leds = &leds;
  489. + sound = &sound;
  490. + };
  491. +
  492. + sound: sound {
  493. + };
  494. +};
  495. +
  496. +&leds {
  497. + act_led: act {
  498. + label = "led0";
  499. + linux,default-trigger = "mmc0";
  500. + gpios = <&gpio 47 0>;
  501. + };
  502. +};
  503. +
  504. +&mmc {
  505. + status = "okay";
  506. + bus-width = <4>;
  507. +};
  508. +
  509. +/ {
  510. + __overrides__ {
  511. + act_led_gpio = <&act_led>,"gpios:4";
  512. + act_led_activelow = <&act_led>,"gpios:8";
  513. + act_led_trigger = <&act_led>,"linux,default-trigger";
  514. + };
  515. +};
  516. diff -Nur linux-3.18.14/arch/arm/boot/dts/bcm2709.dtsi linux-rpi/arch/arm/boot/dts/bcm2709.dtsi
  517. --- linux-3.18.14/arch/arm/boot/dts/bcm2709.dtsi 1969-12-31 18:00:00.000000000 -0600
  518. +++ linux-rpi/arch/arm/boot/dts/bcm2709.dtsi 2015-05-31 14:46:07.981661006 -0500
  519. @@ -0,0 +1,179 @@
  520. +/include/ "skeleton.dtsi"
  521. +
  522. +/ {
  523. + compatible = "brcm,bcm2709";
  524. + model = "BCM2709";
  525. +
  526. + interrupt-parent = <&intc>;
  527. +
  528. + chosen {
  529. + /* No padding required - the boot loader can do that. */
  530. + bootargs = "";
  531. + };
  532. +
  533. + soc: soc {
  534. + compatible = "simple-bus";
  535. + #address-cells = <1>;
  536. + #size-cells = <1>;
  537. + ranges = <0x7e000000 0x3f000000 0x01000000>;
  538. +
  539. + intc: interrupt-controller {
  540. + compatible = "brcm,bcm2708-armctrl-ic";
  541. + reg = <0x7e00b200 0x200>;
  542. + interrupt-controller;
  543. + #interrupt-cells = <2>;
  544. + };
  545. +
  546. + gpio: gpio {
  547. + compatible = "brcm,bcm2835-gpio";
  548. + reg = <0x7e200000 0xb4>;
  549. + interrupts = <2 17>, <2 18>;
  550. +
  551. + gpio-controller;
  552. + #gpio-cells = <2>;
  553. +
  554. + interrupt-controller;
  555. + #interrupt-cells = <2>;
  556. + };
  557. +
  558. + mmc: mmc@7e300000 {
  559. + compatible = "brcm,bcm2835-mmc";
  560. + reg = <0x7e300000 0x100>;
  561. + interrupts = <2 30>;
  562. + clocks = <&clk_mmc>;
  563. + //dmas = <&dma 11>,
  564. + // <&dma 11>;
  565. + dma-names = "tx", "rx";
  566. + status = "disabled";
  567. + };
  568. +
  569. + i2s: i2s@7e203000 {
  570. + compatible = "brcm,bcm2708-i2s";
  571. + reg = <0x7e203000 0x20>,
  572. + <0x7e101098 0x02>;
  573. +
  574. + //dmas = <&dma 2>,
  575. + // <&dma 3>;
  576. + dma-names = "tx", "rx";
  577. + status = "disabled";
  578. + };
  579. +
  580. + spi0: spi@7e204000 {
  581. + compatible = "brcm,bcm2708-spi";
  582. + reg = <0x7e204000 0x1000>;
  583. + interrupts = <2 22>;
  584. + clocks = <&clk_spi>;
  585. + #address-cells = <1>;
  586. + #size-cells = <0>;
  587. + status = "disabled";
  588. + };
  589. +
  590. + i2c0: i2c@7e205000 {
  591. + compatible = "brcm,bcm2708-i2c";
  592. + reg = <0x7e205000 0x1000>;
  593. + interrupts = <2 21>;
  594. + clocks = <&clk_i2c>;
  595. + #address-cells = <1>;
  596. + #size-cells = <0>;
  597. + status = "disabled";
  598. + };
  599. +
  600. + i2c1: i2c@7e804000 {
  601. + compatible = "brcm,bcm2708-i2c";
  602. + reg = <0x7e804000 0x1000>;
  603. + interrupts = <2 21>;
  604. + clocks = <&clk_i2c>;
  605. + #address-cells = <1>;
  606. + #size-cells = <0>;
  607. + status = "disabled";
  608. + };
  609. +
  610. + leds: leds {
  611. + compatible = "gpio-leds";
  612. + };
  613. +
  614. + arm-pmu {
  615. + compatible = "arm,cortex-a7-pmu";
  616. + interrupts = <3 9>;
  617. + };
  618. + };
  619. +
  620. + clocks {
  621. + compatible = "simple-bus";
  622. + #address-cells = <1>;
  623. + #size-cells = <0>;
  624. +
  625. + clk_mmc: clock@0 {
  626. + compatible = "fixed-clock";
  627. + reg = <0>;
  628. + #clock-cells = <0>;
  629. + clock-output-names = "mmc";
  630. + clock-frequency = <250000000>;
  631. + };
  632. +
  633. + clk_i2c: i2c {
  634. + compatible = "fixed-clock";
  635. + reg = <1>;
  636. + #clock-cells = <0>;
  637. + clock-frequency = <250000000>;
  638. + };
  639. +
  640. + clk_spi: clock@2 {
  641. + compatible = "fixed-clock";
  642. + reg = <2>;
  643. + #clock-cells = <0>;
  644. + clock-output-names = "spi";
  645. + clock-frequency = <250000000>;
  646. + };
  647. + };
  648. +
  649. + timer {
  650. + compatible = "arm,armv7-timer";
  651. + clock-frequency = <19200000>;
  652. + interrupts = <3 0>, // PHYS_SECURE_PPI
  653. + <3 1>, // PHYS_NONSECURE_PPI
  654. + <3 3>, // VIRT_PPI
  655. + <3 2>; // HYP_PPI
  656. + always-on;
  657. + };
  658. +
  659. + cpus: cpus {
  660. + #address-cells = <1>;
  661. + #size-cells = <0>;
  662. +
  663. + v7_cpu0: cpu@0 {
  664. + device_type = "cpu";
  665. + compatible = "arm,cortex-a7";
  666. + reg = <0xf00>;
  667. + clock-frequency = <800000000>;
  668. + };
  669. +
  670. + v7_cpu1: cpu@1 {
  671. + device_type = "cpu";
  672. + compatible = "arm,cortex-a7";
  673. + reg = <0xf01>;
  674. + clock-frequency = <800000000>;
  675. + };
  676. +
  677. + v7_cpu2: cpu@2 {
  678. + device_type = "cpu";
  679. + compatible = "arm,cortex-a7";
  680. + reg = <0xf02>;
  681. + clock-frequency = <800000000>;
  682. + };
  683. +
  684. + v7_cpu3: cpu@3 {
  685. + device_type = "cpu";
  686. + compatible = "arm,cortex-a7";
  687. + reg = <0xf03>;
  688. + clock-frequency = <800000000>;
  689. + };
  690. + };
  691. +
  692. + __overrides__ {
  693. + arm_freq = <&v7_cpu0>, "clock-frequency:0",
  694. + <&v7_cpu1>, "clock-frequency:0",
  695. + <&v7_cpu2>, "clock-frequency:0",
  696. + <&v7_cpu3>, "clock-frequency:0";
  697. + };
  698. +};
  699. diff -Nur linux-3.18.14/arch/arm/boot/dts/bcm2709-rpi-2-b.dts linux-rpi/arch/arm/boot/dts/bcm2709-rpi-2-b.dts
  700. --- linux-3.18.14/arch/arm/boot/dts/bcm2709-rpi-2-b.dts 1969-12-31 18:00:00.000000000 -0600
  701. +++ linux-rpi/arch/arm/boot/dts/bcm2709-rpi-2-b.dts 2015-05-31 14:46:07.981661006 -0500
  702. @@ -0,0 +1,122 @@
  703. +/dts-v1/;
  704. +
  705. +/include/ "bcm2709.dtsi"
  706. +
  707. +/ {
  708. + compatible = "brcm,bcm2709";
  709. + model = "Raspberry Pi 2 Model B";
  710. +
  711. + aliases {
  712. + soc = &soc;
  713. + spi0 = &spi0;
  714. + i2c0 = &i2c0;
  715. + i2c1 = &i2c1;
  716. + i2s = &i2s;
  717. + gpio = &gpio;
  718. + intc = &intc;
  719. + leds = &leds;
  720. + sound = &sound;
  721. + };
  722. +
  723. + sound: sound {
  724. + };
  725. +};
  726. +
  727. +&gpio {
  728. + spi0_pins: spi0_pins {
  729. + brcm,pins = <7 8 9 10 11>;
  730. + brcm,function = <4>; /* alt0 */
  731. + };
  732. +
  733. + i2c0_pins: i2c0 {
  734. + brcm,pins = <0 1>;
  735. + brcm,function = <4>;
  736. + };
  737. +
  738. + i2c1_pins: i2c1 {
  739. + brcm,pins = <2 3>;
  740. + brcm,function = <4>;
  741. + };
  742. +
  743. + i2s_pins: i2s {
  744. + brcm,pins = <18 19 20 21>;
  745. + brcm,function = <4>; /* alt0 */
  746. + };
  747. +};
  748. +
  749. +&mmc {
  750. + status = "okay";
  751. + bus-width = <4>;
  752. +};
  753. +
  754. +&spi0 {
  755. + pinctrl-names = "default";
  756. + pinctrl-0 = <&spi0_pins>;
  757. +
  758. + spidev@0{
  759. + compatible = "spidev";
  760. + reg = <0>; /* CE0 */
  761. + #address-cells = <1>;
  762. + #size-cells = <0>;
  763. + spi-max-frequency = <500000>;
  764. + };
  765. +
  766. + spidev@1{
  767. + compatible = "spidev";
  768. + reg = <1>; /* CE1 */
  769. + #address-cells = <1>;
  770. + #size-cells = <0>;
  771. + spi-max-frequency = <500000>;
  772. + };
  773. +};
  774. +
  775. +&i2c0 {
  776. + pinctrl-names = "default";
  777. + pinctrl-0 = <&i2c0_pins>;
  778. + clock-frequency = <100000>;
  779. +};
  780. +
  781. +&i2c1 {
  782. + pinctrl-names = "default";
  783. + pinctrl-0 = <&i2c1_pins>;
  784. + clock-frequency = <100000>;
  785. +};
  786. +
  787. +&i2s {
  788. + #sound-dai-cells = <0>;
  789. + pinctrl-names = "default";
  790. + pinctrl-0 = <&i2s_pins>;
  791. +};
  792. +
  793. +&leds {
  794. + act_led: act {
  795. + label = "led0";
  796. + linux,default-trigger = "mmc0";
  797. + gpios = <&gpio 47 0>;
  798. + };
  799. +
  800. + pwr_led: pwr {
  801. + label = "led1";
  802. + linux,default-trigger = "input";
  803. + gpios = <&gpio 35 0>;
  804. + };
  805. +};
  806. +
  807. +/ {
  808. + __overrides__ {
  809. + i2s = <&i2s>,"status";
  810. + spi = <&spi0>,"status";
  811. + i2c0 = <&i2c0>,"status";
  812. + i2c1 = <&i2c1>,"status";
  813. + i2c0_baudrate = <&i2c0>,"clock-frequency:0";
  814. + i2c1_baudrate = <&i2c1>,"clock-frequency:0";
  815. +
  816. + act_led_gpio = <&act_led>,"gpios:4";
  817. + act_led_activelow = <&act_led>,"gpios:8";
  818. + act_led_trigger = <&act_led>,"linux,default-trigger";
  819. +
  820. + pwr_led_gpio = <&pwr_led>,"gpios:4";
  821. + pwr_led_activelow = <&pwr_led>,"gpios:8";
  822. + pwr_led_trigger = <&pwr_led>,"linux,default-trigger";
  823. + };
  824. +};
  825. diff -Nur linux-3.18.14/arch/arm/boot/dts/bcm2835.dtsi linux-rpi/arch/arm/boot/dts/bcm2835.dtsi
  826. --- linux-3.18.14/arch/arm/boot/dts/bcm2835.dtsi 2015-05-20 10:04:50.000000000 -0500
  827. +++ linux-rpi/arch/arm/boot/dts/bcm2835.dtsi 2015-05-31 14:46:07.981661006 -0500
  828. @@ -122,11 +122,14 @@
  829. status = "disabled";
  830. };
  831. - sdhci: sdhci@7e300000 {
  832. - compatible = "brcm,bcm2835-sdhci";
  833. + mmc: mmc@7e300000 {
  834. + compatible = "brcm,bcm2835-mmc";
  835. reg = <0x7e300000 0x100>;
  836. interrupts = <2 30>;
  837. clocks = <&clk_mmc>;
  838. + dmas = <&dma 11>,
  839. + <&dma 11>;
  840. + dma-names = "tx", "rx";
  841. status = "disabled";
  842. };
  843. @@ -161,7 +164,7 @@
  844. reg = <0>;
  845. #clock-cells = <0>;
  846. clock-output-names = "mmc";
  847. - clock-frequency = <100000000>;
  848. + clock-frequency = <250000000>;
  849. };
  850. clk_i2c: clock@1 {
  851. diff -Nur linux-3.18.14/arch/arm/boot/dts/bcm2835-rpi-b.dts linux-rpi/arch/arm/boot/dts/bcm2835-rpi-b.dts
  852. --- linux-3.18.14/arch/arm/boot/dts/bcm2835-rpi-b.dts 2015-05-20 10:04:50.000000000 -0500
  853. +++ linux-rpi/arch/arm/boot/dts/bcm2835-rpi-b.dts 2015-05-31 14:46:07.981661006 -0500
  854. @@ -57,7 +57,7 @@
  855. clock-frequency = <100000>;
  856. };
  857. -&sdhci {
  858. +&mmc {
  859. status = "okay";
  860. bus-width = <4>;
  861. };
  862. diff -Nur linux-3.18.14/arch/arm/boot/dts/bmp085_i2c-sensor-overlay.dts linux-rpi/arch/arm/boot/dts/bmp085_i2c-sensor-overlay.dts
  863. --- linux-3.18.14/arch/arm/boot/dts/bmp085_i2c-sensor-overlay.dts 1969-12-31 18:00:00.000000000 -0600
  864. +++ linux-rpi/arch/arm/boot/dts/bmp085_i2c-sensor-overlay.dts 2015-05-31 14:46:07.981661006 -0500
  865. @@ -0,0 +1,23 @@
  866. +// Definitions for BMP085/BMP180 digital barometric pressure and temperature sensors from Bosch Sensortec
  867. +/dts-v1/;
  868. +/plugin/;
  869. +
  870. +/ {
  871. + compatible = "brcm,bcm2708";
  872. +
  873. + fragment@0 {
  874. + target = <&i2c1>;
  875. + __overlay__ {
  876. + #address-cells = <1>;
  877. + #size-cells = <0>;
  878. + status = "okay";
  879. +
  880. + bmp085@77 {
  881. + compatible = "bosch,bmp085";
  882. + reg = <0x77>;
  883. + default-oversampling = <3>;
  884. + status = "okay";
  885. + };
  886. + };
  887. + };
  888. +};
  889. diff -Nur linux-3.18.14/arch/arm/boot/dts/ds1307-rtc-overlay.dts linux-rpi/arch/arm/boot/dts/ds1307-rtc-overlay.dts
  890. --- linux-3.18.14/arch/arm/boot/dts/ds1307-rtc-overlay.dts 1969-12-31 18:00:00.000000000 -0600
  891. +++ linux-rpi/arch/arm/boot/dts/ds1307-rtc-overlay.dts 2015-05-31 14:46:07.981661006 -0500
  892. @@ -0,0 +1,22 @@
  893. +// Definitions for DS1307 Real Time Clock
  894. +/dts-v1/;
  895. +/plugin/;
  896. +
  897. +/ {
  898. + compatible = "brcm,bcm2708";
  899. +
  900. + fragment@0 {
  901. + target = <&i2c1>;
  902. + __overlay__ {
  903. + #address-cells = <1>;
  904. + #size-cells = <0>;
  905. + status = "okay";
  906. +
  907. + ds1307@68 {
  908. + compatible = "maxim,ds1307";
  909. + reg = <0x68>;
  910. + status = "okay";
  911. + };
  912. + };
  913. + };
  914. +};
  915. diff -Nur linux-3.18.14/arch/arm/boot/dts/enc28j60-overlay.dts linux-rpi/arch/arm/boot/dts/enc28j60-overlay.dts
  916. --- linux-3.18.14/arch/arm/boot/dts/enc28j60-overlay.dts 1969-12-31 18:00:00.000000000 -0600
  917. +++ linux-rpi/arch/arm/boot/dts/enc28j60-overlay.dts 2015-05-31 14:46:07.985661006 -0500
  918. @@ -0,0 +1,50 @@
  919. +// Overlay for the Microchip ENC28J60 Ethernet Controller
  920. +/dts-v1/;
  921. +/plugin/;
  922. +
  923. +/ {
  924. + compatible = "brcm,bcm2708";
  925. +
  926. + fragment@0 {
  927. + target = <&spi0>;
  928. + __overlay__ {
  929. + /* needed to avoid dtc warning */
  930. + #address-cells = <1>;
  931. + #size-cells = <0>;
  932. +
  933. + status = "okay";
  934. +
  935. + spidev@0{
  936. + status = "disabled";
  937. + };
  938. +
  939. + eth1: enc28j60@0{
  940. + compatible = "microchip,enc28j60";
  941. + reg = <0>; /* CE0 */
  942. + pinctrl-names = "default";
  943. + pinctrl-0 = <&eth1_pins>;
  944. + interrupt-parent = <&gpio>;
  945. + interrupts = <25 0x2>; /* falling edge */
  946. + spi-max-frequency = <12000000>;
  947. + status = "okay";
  948. + };
  949. + };
  950. + };
  951. +
  952. + fragment@1 {
  953. + target = <&gpio>;
  954. + __overlay__ {
  955. + eth1_pins: eth1_pins {
  956. + brcm,pins = <25>;
  957. + brcm,function = <0>; /* in */
  958. + brcm,pull = <0>; /* none */
  959. + };
  960. + };
  961. + };
  962. +
  963. + __overrides__ {
  964. + int_pin = <&eth1>, "interrupts:0",
  965. + <&eth1_pins>, "brcm,pins:0";
  966. + speed = <&eth1>, "spi-max-frequency:0";
  967. + };
  968. +};
  969. diff -Nur linux-3.18.14/arch/arm/boot/dts/hifiberry-amp-overlay.dts linux-rpi/arch/arm/boot/dts/hifiberry-amp-overlay.dts
  970. --- linux-3.18.14/arch/arm/boot/dts/hifiberry-amp-overlay.dts 1969-12-31 18:00:00.000000000 -0600
  971. +++ linux-rpi/arch/arm/boot/dts/hifiberry-amp-overlay.dts 2015-05-31 14:46:08.001661006 -0500
  972. @@ -0,0 +1,39 @@
  973. +// Definitions for HiFiBerry Amp/Amp+
  974. +/dts-v1/;
  975. +/plugin/;
  976. +
  977. +/ {
  978. + compatible = "brcm,bcm2708";
  979. +
  980. + fragment@0 {
  981. + target = <&sound>;
  982. + __overlay__ {
  983. + compatible = "hifiberry,hifiberry-amp";
  984. + i2s-controller = <&i2s>;
  985. + status = "okay";
  986. + };
  987. + };
  988. +
  989. + fragment@1 {
  990. + target = <&i2s>;
  991. + __overlay__ {
  992. + status = "okay";
  993. + };
  994. + };
  995. +
  996. + fragment@2 {
  997. + target = <&i2c1>;
  998. + __overlay__ {
  999. + #address-cells = <1>;
  1000. + #size-cells = <0>;
  1001. + status = "okay";
  1002. +
  1003. + tas5713@1b {
  1004. + #sound-dai-cells = <0>;
  1005. + compatible = "ti,tas5713";
  1006. + reg = <0x1b>;
  1007. + status = "okay";
  1008. + };
  1009. + };
  1010. + };
  1011. +};
  1012. diff -Nur linux-3.18.14/arch/arm/boot/dts/hifiberry-dac-overlay.dts linux-rpi/arch/arm/boot/dts/hifiberry-dac-overlay.dts
  1013. --- linux-3.18.14/arch/arm/boot/dts/hifiberry-dac-overlay.dts 1969-12-31 18:00:00.000000000 -0600
  1014. +++ linux-rpi/arch/arm/boot/dts/hifiberry-dac-overlay.dts 2015-05-31 14:46:08.001661006 -0500
  1015. @@ -0,0 +1,34 @@
  1016. +// Definitions for HiFiBerry DAC
  1017. +/dts-v1/;
  1018. +/plugin/;
  1019. +
  1020. +/ {
  1021. + compatible = "brcm,bcm2708";
  1022. +
  1023. + fragment@0 {
  1024. + target = <&sound>;
  1025. + __overlay__ {
  1026. + compatible = "hifiberry,hifiberry-dac";
  1027. + i2s-controller = <&i2s>;
  1028. + status = "okay";
  1029. + };
  1030. + };
  1031. +
  1032. + fragment@1 {
  1033. + target = <&i2s>;
  1034. + __overlay__ {
  1035. + status = "okay";
  1036. + };
  1037. + };
  1038. +
  1039. + fragment@2 {
  1040. + target-path = "/";
  1041. + __overlay__ {
  1042. + pcm5102a-codec {
  1043. + #sound-dai-cells = <0>;
  1044. + compatible = "ti,pcm5102a";
  1045. + status = "okay";
  1046. + };
  1047. + };
  1048. + };
  1049. +};
  1050. diff -Nur linux-3.18.14/arch/arm/boot/dts/hifiberry-dacplus-overlay.dts linux-rpi/arch/arm/boot/dts/hifiberry-dacplus-overlay.dts
  1051. --- linux-3.18.14/arch/arm/boot/dts/hifiberry-dacplus-overlay.dts 1969-12-31 18:00:00.000000000 -0600
  1052. +++ linux-rpi/arch/arm/boot/dts/hifiberry-dacplus-overlay.dts 2015-05-31 14:46:08.001661006 -0500
  1053. @@ -0,0 +1,39 @@
  1054. +// Definitions for HiFiBerry DAC+
  1055. +/dts-v1/;
  1056. +/plugin/;
  1057. +
  1058. +/ {
  1059. + compatible = "brcm,bcm2708";
  1060. +
  1061. + fragment@0 {
  1062. + target = <&sound>;
  1063. + __overlay__ {
  1064. + compatible = "hifiberry,hifiberry-dacplus";
  1065. + i2s-controller = <&i2s>;
  1066. + status = "okay";
  1067. + };
  1068. + };
  1069. +
  1070. + fragment@1 {
  1071. + target = <&i2s>;
  1072. + __overlay__ {
  1073. + status = "okay";
  1074. + };
  1075. + };
  1076. +
  1077. + fragment@2 {
  1078. + target = <&i2c1>;
  1079. + __overlay__ {
  1080. + #address-cells = <1>;
  1081. + #size-cells = <0>;
  1082. + status = "okay";
  1083. +
  1084. + pcm5122@4d {
  1085. + #sound-dai-cells = <0>;
  1086. + compatible = "ti,pcm5122";
  1087. + reg = <0x4d>;
  1088. + status = "okay";
  1089. + };
  1090. + };
  1091. + };
  1092. +};
  1093. diff -Nur linux-3.18.14/arch/arm/boot/dts/hifiberry-digi-overlay.dts linux-rpi/arch/arm/boot/dts/hifiberry-digi-overlay.dts
  1094. --- linux-3.18.14/arch/arm/boot/dts/hifiberry-digi-overlay.dts 1969-12-31 18:00:00.000000000 -0600
  1095. +++ linux-rpi/arch/arm/boot/dts/hifiberry-digi-overlay.dts 2015-05-31 14:46:08.001661006 -0500
  1096. @@ -0,0 +1,39 @@
  1097. +// Definitions for HiFiBerry Digi
  1098. +/dts-v1/;
  1099. +/plugin/;
  1100. +
  1101. +/ {
  1102. + compatible = "brcm,bcm2708";
  1103. +
  1104. + fragment@0 {
  1105. + target = <&sound>;
  1106. + __overlay__ {
  1107. + compatible = "hifiberry,hifiberry-digi";
  1108. + i2s-controller = <&i2s>;
  1109. + status = "okay";
  1110. + };
  1111. + };
  1112. +
  1113. + fragment@1 {
  1114. + target = <&i2s>;
  1115. + __overlay__ {
  1116. + status = "okay";
  1117. + };
  1118. + };
  1119. +
  1120. + fragment@2 {
  1121. + target = <&i2c1>;
  1122. + __overlay__ {
  1123. + #address-cells = <1>;
  1124. + #size-cells = <0>;
  1125. + status = "okay";
  1126. +
  1127. + wm8804@3b {
  1128. + #sound-dai-cells = <0>;
  1129. + compatible = "wlf,wm8804";
  1130. + reg = <0x3b>;
  1131. + status = "okay";
  1132. + };
  1133. + };
  1134. + };
  1135. +};
  1136. diff -Nur linux-3.18.14/arch/arm/boot/dts/hy28a-overlay.dts linux-rpi/arch/arm/boot/dts/hy28a-overlay.dts
  1137. --- linux-3.18.14/arch/arm/boot/dts/hy28a-overlay.dts 1969-12-31 18:00:00.000000000 -0600
  1138. +++ linux-rpi/arch/arm/boot/dts/hy28a-overlay.dts 2015-05-31 14:46:08.001661006 -0500
  1139. @@ -0,0 +1,87 @@
  1140. +/*
  1141. + * Device Tree overlay for HY28A display
  1142. + *
  1143. + */
  1144. +
  1145. +/dts-v1/;
  1146. +/plugin/;
  1147. +
  1148. +/ {
  1149. + compatible = "brcm,bcm2835", "brcm,bcm2708", "brcm,bcm2709";
  1150. +
  1151. + fragment@0 {
  1152. + target = <&spi0>;
  1153. + __overlay__ {
  1154. + status = "okay";
  1155. +
  1156. + spidev@0{
  1157. + status = "disabled";
  1158. + };
  1159. +
  1160. + spidev@1{
  1161. + status = "disabled";
  1162. + };
  1163. + };
  1164. + };
  1165. +
  1166. + fragment@1 {
  1167. + target = <&gpio>;
  1168. + __overlay__ {
  1169. + hy28a_pins: hy28a_pins {
  1170. + brcm,pins = <17 25 18>;
  1171. + brcm,function = <0 1 1>; /* in out out */
  1172. + };
  1173. + };
  1174. + };
  1175. +
  1176. + fragment@2 {
  1177. + target = <&spi0>;
  1178. + __overlay__ {
  1179. + /* needed to avoid dtc warning */
  1180. + #address-cells = <1>;
  1181. + #size-cells = <0>;
  1182. +
  1183. + hy28a: hy28a@0{
  1184. + compatible = "ilitek,ili9320";
  1185. + reg = <0>;
  1186. + pinctrl-names = "default";
  1187. + pinctrl-0 = <&hy28a_pins>;
  1188. +
  1189. + spi-max-frequency = <32000000>;
  1190. + spi-cpol;
  1191. + spi-cpha;
  1192. + rotate = <270>;
  1193. + bgr;
  1194. + fps = <50>;
  1195. + buswidth = <8>;
  1196. + startbyte = <0x70>;
  1197. + reset-gpios = <&gpio 25 0>;
  1198. + led-gpios = <&gpio 18 1>;
  1199. + debug = <0>;
  1200. + };
  1201. +
  1202. + hy28a_ts: hy28a-ts@1 {
  1203. + compatible = "ti,ads7846";
  1204. + reg = <1>;
  1205. +
  1206. + spi-max-frequency = <2000000>;
  1207. + interrupts = <17 2>; /* high-to-low edge triggered */
  1208. + interrupt-parent = <&gpio>;
  1209. + pendown-gpio = <&gpio 17 0>;
  1210. + ti,x-plate-ohms = /bits/ 16 <100>;
  1211. + ti,pressure-max = /bits/ 16 <255>;
  1212. + };
  1213. + };
  1214. + };
  1215. + __overrides__ {
  1216. + speed = <&hy28a>,"spi-max-frequency:0";
  1217. + rotate = <&hy28a>,"rotate:0";
  1218. + fps = <&hy28a>,"fps:0";
  1219. + debug = <&hy28a>,"debug:0";
  1220. + xohms = <&hy28a_ts>,"ti,x-plate-ohms;0";
  1221. + resetgpio = <&hy28a>,"reset-gpios:4",
  1222. + <&hy28a_pins>, "brcm,pins:1";
  1223. + ledgpio = <&hy28a>,"led-gpios:4",
  1224. + <&hy28a_pins>, "brcm,pins:2";
  1225. + };
  1226. +};
  1227. diff -Nur linux-3.18.14/arch/arm/boot/dts/hy28b-overlay.dts linux-rpi/arch/arm/boot/dts/hy28b-overlay.dts
  1228. --- linux-3.18.14/arch/arm/boot/dts/hy28b-overlay.dts 1969-12-31 18:00:00.000000000 -0600
  1229. +++ linux-rpi/arch/arm/boot/dts/hy28b-overlay.dts 2015-05-31 14:46:08.001661006 -0500
  1230. @@ -0,0 +1,142 @@
  1231. +/*
  1232. + * Device Tree overlay for HY28b display shield by Texy
  1233. + *
  1234. + */
  1235. +
  1236. +/dts-v1/;
  1237. +/plugin/;
  1238. +
  1239. +/ {
  1240. + compatible = "brcm,bcm2835", "brcm,bcm2708", "brcm,bcm2709";
  1241. +
  1242. + fragment@0 {
  1243. + target = <&spi0>;
  1244. + __overlay__ {
  1245. + status = "okay";
  1246. +
  1247. + spidev@0{
  1248. + status = "disabled";
  1249. + };
  1250. +
  1251. + spidev@1{
  1252. + status = "disabled";
  1253. + };
  1254. + };
  1255. + };
  1256. +
  1257. + fragment@1 {
  1258. + target = <&gpio>;
  1259. + __overlay__ {
  1260. + hy28b_pins: hy28b_pins {
  1261. + brcm,pins = <17 25 18>;
  1262. + brcm,function = <0 1 1>; /* in out out */
  1263. + };
  1264. + };
  1265. + };
  1266. +
  1267. + fragment@2 {
  1268. + target = <&spi0>;
  1269. + __overlay__ {
  1270. + /* needed to avoid dtc warning */
  1271. + #address-cells = <1>;
  1272. + #size-cells = <0>;
  1273. +
  1274. + hy28b: hy28b@0{
  1275. + compatible = "ilitek,ili9325";
  1276. + reg = <0>;
  1277. + pinctrl-names = "default";
  1278. + pinctrl-0 = <&hy28b_pins>;
  1279. +
  1280. + spi-max-frequency = <48000000>;
  1281. + spi-cpol;
  1282. + spi-cpha;
  1283. + rotate = <270>;
  1284. + bgr;
  1285. + fps = <50>;
  1286. + buswidth = <8>;
  1287. + startbyte = <0x70>;
  1288. + reset-gpios = <&gpio 25 0>;
  1289. + led-gpios = <&gpio 18 1>;
  1290. +
  1291. + gamma = "04 1F 4 7 7 0 7 7 6 0\n0F 00 1 7 4 0 0 0 6 7";
  1292. +
  1293. + init = <0x10000e7 0x0010
  1294. + 0x1000000 0x0001
  1295. + 0x1000001 0x0100
  1296. + 0x1000002 0x0700
  1297. + 0x1000003 0x1030
  1298. + 0x1000004 0x0000
  1299. + 0x1000008 0x0207
  1300. + 0x1000009 0x0000
  1301. + 0x100000a 0x0000
  1302. + 0x100000c 0x0001
  1303. + 0x100000d 0x0000
  1304. + 0x100000f 0x0000
  1305. + 0x1000010 0x0000
  1306. + 0x1000011 0x0007
  1307. + 0x1000012 0x0000
  1308. + 0x1000013 0x0000
  1309. + 0x2000032
  1310. + 0x1000010 0x1590
  1311. + 0x1000011 0x0227
  1312. + 0x2000032
  1313. + 0x1000012 0x009c
  1314. + 0x2000032
  1315. + 0x1000013 0x1900
  1316. + 0x1000029 0x0023
  1317. + 0x100002b 0x000e
  1318. + 0x2000032
  1319. + 0x1000020 0x0000
  1320. + 0x1000021 0x0000
  1321. + 0x2000032
  1322. + 0x1000050 0x0000
  1323. + 0x1000051 0x00ef
  1324. + 0x1000052 0x0000
  1325. + 0x1000053 0x013f
  1326. + 0x1000060 0xa700
  1327. + 0x1000061 0x0001
  1328. + 0x100006a 0x0000
  1329. + 0x1000080 0x0000
  1330. + 0x1000081 0x0000
  1331. + 0x1000082 0x0000
  1332. + 0x1000083 0x0000
  1333. + 0x1000084 0x0000
  1334. + 0x1000085 0x0000
  1335. + 0x1000090 0x0010
  1336. + 0x1000092 0x0000
  1337. + 0x1000093 0x0003
  1338. + 0x1000095 0x0110
  1339. + 0x1000097 0x0000
  1340. + 0x1000098 0x0000
  1341. + 0x1000007 0x0133
  1342. + 0x1000020 0x0000
  1343. + 0x1000021 0x0000
  1344. + 0x2000064>;
  1345. + debug = <0>;
  1346. + };
  1347. +
  1348. + hy28b_ts: hy28b-ts@1 {
  1349. + compatible = "ti,ads7846";
  1350. + reg = <1>;
  1351. +
  1352. + spi-max-frequency = <2000000>;
  1353. + interrupts = <17 2>; /* high-to-low edge triggered */
  1354. + interrupt-parent = <&gpio>;
  1355. + pendown-gpio = <&gpio 17 0>;
  1356. + ti,x-plate-ohms = /bits/ 16 <100>;
  1357. + ti,pressure-max = /bits/ 16 <255>;
  1358. + };
  1359. + };
  1360. + };
  1361. + __overrides__ {
  1362. + speed = <&hy28b>,"spi-max-frequency:0";
  1363. + rotate = <&hy28b>,"rotate:0";
  1364. + fps = <&hy28b>,"fps:0";
  1365. + debug = <&hy28b>,"debug:0";
  1366. + xohms = <&hy28b_ts>,"ti,x-plate-ohms;0";
  1367. + resetgpio = <&hy28b>,"reset-gpios:4",
  1368. + <&hy28b_pins>, "brcm,pins:1";
  1369. + ledgpio = <&hy28b>,"led-gpios:4",
  1370. + <&hy28b_pins>, "brcm,pins:2";
  1371. + };
  1372. +};
  1373. diff -Nur linux-3.18.14/arch/arm/boot/dts/i2c-rtc-overlay.dts linux-rpi/arch/arm/boot/dts/i2c-rtc-overlay.dts
  1374. --- linux-3.18.14/arch/arm/boot/dts/i2c-rtc-overlay.dts 1969-12-31 18:00:00.000000000 -0600
  1375. +++ linux-rpi/arch/arm/boot/dts/i2c-rtc-overlay.dts 2015-05-31 14:46:08.001661006 -0500
  1376. @@ -0,0 +1,49 @@
  1377. +// Definitions for several I2C based Real Time Clocks
  1378. +/dts-v1/;
  1379. +/plugin/;
  1380. +
  1381. +/ {
  1382. + compatible = "brcm,bcm2708";
  1383. +
  1384. + fragment@0 {
  1385. + target = <&i2c1>;
  1386. + __overlay__ {
  1387. + #address-cells = <1>;
  1388. + #size-cells = <0>;
  1389. + status = "okay";
  1390. +
  1391. + ds1307: ds1307@68 {
  1392. + compatible = "maxim,ds1307";
  1393. + reg = <0x68>;
  1394. + status = "disable";
  1395. + };
  1396. + ds3231: ds3231@68 {
  1397. + compatible = "maxim,ds3231";
  1398. + reg = <0x68>;
  1399. + status = "disable";
  1400. + };
  1401. + pcf2127: pcf2127@51 {
  1402. + compatible = "nxp,pcf2127";
  1403. + reg = <0x51>;
  1404. + status = "disable";
  1405. + };
  1406. + pcf8523: pcf8523@68 {
  1407. + compatible = "nxp,pcf8523";
  1408. + reg = <0x68>;
  1409. + status = "disable";
  1410. + };
  1411. + pcf8563: pcf8563@51 {
  1412. + compatible = "nxp,pcf8563";
  1413. + reg = <0x51>;
  1414. + status = "disable";
  1415. + };
  1416. + };
  1417. + };
  1418. + __overrides__ {
  1419. + ds1307 = <&ds1307>,"status";
  1420. + ds3231 = <&ds3231>,"status";
  1421. + pcf2127 = <&pcf2127>,"status";
  1422. + pcf8523 = <&pcf8523>,"status";
  1423. + pcf8563 = <&pcf8563>,"status";
  1424. + };
  1425. +};
  1426. diff -Nur linux-3.18.14/arch/arm/boot/dts/iqaudio-dac-overlay.dts linux-rpi/arch/arm/boot/dts/iqaudio-dac-overlay.dts
  1427. --- linux-3.18.14/arch/arm/boot/dts/iqaudio-dac-overlay.dts 1969-12-31 18:00:00.000000000 -0600
  1428. +++ linux-rpi/arch/arm/boot/dts/iqaudio-dac-overlay.dts 2015-05-31 14:46:08.029661006 -0500
  1429. @@ -0,0 +1,39 @@
  1430. +// Definitions for IQaudIO DAC
  1431. +/dts-v1/;
  1432. +/plugin/;
  1433. +
  1434. +/ {
  1435. + compatible = "brcm,bcm2708";
  1436. +
  1437. + fragment@0 {
  1438. + target = <&sound>;
  1439. + __overlay__ {
  1440. + compatible = "iqaudio,iqaudio-dac";
  1441. + i2s-controller = <&i2s>;
  1442. + status = "okay";
  1443. + };
  1444. + };
  1445. +
  1446. + fragment@1 {
  1447. + target = <&i2s>;
  1448. + __overlay__ {
  1449. + status = "okay";
  1450. + };
  1451. + };
  1452. +
  1453. + fragment@2 {
  1454. + target = <&i2c1>;
  1455. + __overlay__ {
  1456. + #address-cells = <1>;
  1457. + #size-cells = <0>;
  1458. + status = "okay";
  1459. +
  1460. + pcm5122@4c {
  1461. + #sound-dai-cells = <0>;
  1462. + compatible = "ti,pcm5122";
  1463. + reg = <0x4c>;
  1464. + status = "okay";
  1465. + };
  1466. + };
  1467. + };
  1468. +};
  1469. diff -Nur linux-3.18.14/arch/arm/boot/dts/iqaudio-dacplus-overlay.dts linux-rpi/arch/arm/boot/dts/iqaudio-dacplus-overlay.dts
  1470. --- linux-3.18.14/arch/arm/boot/dts/iqaudio-dacplus-overlay.dts 1969-12-31 18:00:00.000000000 -0600
  1471. +++ linux-rpi/arch/arm/boot/dts/iqaudio-dacplus-overlay.dts 2015-05-31 14:46:08.029661006 -0500
  1472. @@ -0,0 +1,39 @@
  1473. +// Definitions for IQaudIO DAC+
  1474. +/dts-v1/;
  1475. +/plugin/;
  1476. +
  1477. +/ {
  1478. + compatible = "brcm,bcm2708";
  1479. +
  1480. + fragment@0 {
  1481. + target = <&sound>;
  1482. + __overlay__ {
  1483. + compatible = "iqaudio,iqaudio-dac";
  1484. + i2s-controller = <&i2s>;
  1485. + status = "okay";
  1486. + };
  1487. + };
  1488. +
  1489. + fragment@1 {
  1490. + target = <&i2s>;
  1491. + __overlay__ {
  1492. + status = "okay";
  1493. + };
  1494. + };
  1495. +
  1496. + fragment@2 {
  1497. + target = <&i2c1>;
  1498. + __overlay__ {
  1499. + #address-cells = <1>;
  1500. + #size-cells = <0>;
  1501. + status = "okay";
  1502. +
  1503. + pcm5122@4c {
  1504. + #sound-dai-cells = <0>;
  1505. + compatible = "ti,pcm5122";
  1506. + reg = <0x4c>;
  1507. + status = "okay";
  1508. + };
  1509. + };
  1510. + };
  1511. +};
  1512. diff -Nur linux-3.18.14/arch/arm/boot/dts/lirc-rpi-overlay.dts linux-rpi/arch/arm/boot/dts/lirc-rpi-overlay.dts
  1513. --- linux-3.18.14/arch/arm/boot/dts/lirc-rpi-overlay.dts 1969-12-31 18:00:00.000000000 -0600
  1514. +++ linux-rpi/arch/arm/boot/dts/lirc-rpi-overlay.dts 2015-05-31 14:46:08.033661006 -0500
  1515. @@ -0,0 +1,57 @@
  1516. +// Definitions for lirc-rpi module
  1517. +/dts-v1/;
  1518. +/plugin/;
  1519. +
  1520. +/ {
  1521. + compatible = "brcm,bcm2708";
  1522. +
  1523. + fragment@0 {
  1524. + target-path = "/";
  1525. + __overlay__ {
  1526. + lirc_rpi: lirc_rpi {
  1527. + compatible = "rpi,lirc-rpi";
  1528. + pinctrl-names = "default";
  1529. + pinctrl-0 = <&lirc_pins>;
  1530. + status = "okay";
  1531. +
  1532. + // Override autodetection of IR receiver circuit
  1533. + // (0 = active high, 1 = active low, -1 = no override )
  1534. + rpi,sense = <0xffffffff>;
  1535. +
  1536. + // Software carrier
  1537. + // (0 = off, 1 = on)
  1538. + rpi,softcarrier = <1>;
  1539. +
  1540. + // Invert output
  1541. + // (0 = off, 1 = on)
  1542. + rpi,invert = <0>;
  1543. +
  1544. + // Enable debugging messages
  1545. + // (0 = off, 1 = on)
  1546. + rpi,debug = <0>;
  1547. + };
  1548. + };
  1549. + };
  1550. +
  1551. + fragment@1 {
  1552. + target = <&gpio>;
  1553. + __overlay__ {
  1554. + lirc_pins: lirc_pins {
  1555. + brcm,pins = <17 18>;
  1556. + brcm,function = <1 0>; // out in
  1557. + brcm,pull = <0 1>; // off down
  1558. + };
  1559. + };
  1560. + };
  1561. +
  1562. + __overrides__ {
  1563. + gpio_out_pin = <&lirc_pins>,"brcm,pins:0";
  1564. + gpio_in_pin = <&lirc_pins>,"brcm,pins:4";
  1565. + gpio_in_pull = <&lirc_pins>,"brcm,pull:4";
  1566. +
  1567. + sense = <&lirc_rpi>,"rpi,sense:0";
  1568. + softcarrier = <&lirc_rpi>,"rpi,softcarrier:0";
  1569. + invert = <&lirc_rpi>,"rpi,invert:0";
  1570. + debug = <&lirc_rpi>,"rpi,debug:0";
  1571. + };
  1572. +};
  1573. diff -Nur linux-3.18.14/arch/arm/boot/dts/Makefile linux-rpi/arch/arm/boot/dts/Makefile
  1574. --- linux-3.18.14/arch/arm/boot/dts/Makefile 2015-05-20 10:04:50.000000000 -0500
  1575. +++ linux-rpi/arch/arm/boot/dts/Makefile 2015-05-31 14:46:07.961661006 -0500
  1576. @@ -53,7 +53,50 @@
  1577. dtb-$(CONFIG_ARCH_ATLAS6) += atlas6-evb.dtb
  1578. dtb-$(CONFIG_ARCH_AXXIA) += axm5516-amarillo.dtb
  1579. +
  1580. +# Raspberry Pi
  1581. +ifeq ($(CONFIG_BCM2708_DT),y)
  1582. + RPI_DT_OVERLAYS=y
  1583. +endif
  1584. +ifeq ($(CONFIG_BCM2709_DT),y)
  1585. + RPI_DT_OVERLAYS=y
  1586. +endif
  1587. +dtb-$(CONFIG_BCM2708_DT) += bcm2708-rpi-b.dtb
  1588. +dtb-$(CONFIG_BCM2708_DT) += bcm2708-rpi-b-plus.dtb
  1589. +dtb-$(CONFIG_BCM2708_DT) += bcm2708-rpi-cm.dtb
  1590. +dtb-$(CONFIG_BCM2709_DT) += bcm2709-rpi-2-b.dtb
  1591. +dtb-$(RPI_DT_OVERLAYS) += ads7846-overlay.dtb
  1592. +dtb-$(RPI_DT_OVERLAYS) += bmp085_i2c-sensor-overlay.dtb
  1593. +dtb-$(RPI_DT_OVERLAYS) += ds1307-rtc-overlay.dtb
  1594. +dtb-$(RPI_DT_OVERLAYS) += enc28j60-overlay.dtb
  1595. +dtb-$(RPI_DT_OVERLAYS) += i2c-rtc-overlay.dtb
  1596. +dtb-$(RPI_DT_OVERLAYS) += hifiberry-dac-overlay.dtb
  1597. +dtb-$(RPI_DT_OVERLAYS) += hifiberry-dacplus-overlay.dtb
  1598. +dtb-$(RPI_DT_OVERLAYS) += hifiberry-digi-overlay.dtb
  1599. +dtb-$(RPI_DT_OVERLAYS) += hifiberry-amp-overlay.dtb
  1600. +dtb-$(RPI_DT_OVERLAYS) += hy28a-overlay.dtb
  1601. +dtb-$(RPI_DT_OVERLAYS) += hy28b-overlay.dtb
  1602. +dtb-$(RPI_DT_OVERLAYS) += iqaudio-dac-overlay.dtb
  1603. +dtb-$(RPI_DT_OVERLAYS) += iqaudio-dacplus-overlay.dtb
  1604. +dtb-$(RPI_DT_OVERLAYS) += rpi-dac-overlay.dtb
  1605. +dtb-$(RPI_DT_OVERLAYS) += rpi-proto-overlay.dtb
  1606. +dtb-$(RPI_DT_OVERLAYS) += lirc-rpi-overlay.dtb
  1607. +dtb-$(RPI_DT_OVERLAYS) += mmc-overlay.dtb
  1608. +dtb-$(RPI_DT_OVERLAYS) += mz61581-overlay.dtb
  1609. +dtb-$(RPI_DT_OVERLAYS) += pcf2127-rtc-overlay.dtb
  1610. +dtb-$(RPI_DT_OVERLAYS) += pcf8523-rtc-overlay.dtb
  1611. +dtb-$(RPI_DT_OVERLAYS) += piscreen-overlay.dtb
  1612. +dtb-$(RPI_DT_OVERLAYS) += pitft28-resistive-overlay.dtb
  1613. +dtb-$(RPI_DT_OVERLAYS) += pps-gpio-overlay.dtb
  1614. +dtb-$(RPI_DT_OVERLAYS) += rpi-display-overlay.dtb
  1615. +dtb-$(RPI_DT_OVERLAYS) += sdhost-overlay.dtb
  1616. +dtb-$(RPI_DT_OVERLAYS) += tinylcd35-overlay.dtb
  1617. +dtb-$(RPI_DT_OVERLAYS) += w1-gpio-overlay.dtb
  1618. +dtb-$(RPI_DT_OVERLAYS) += w1-gpio-pullup-overlay.dtb
  1619. +dtb-$(RPI_DT_OVERLAYS) += spi-bcm2835-overlay.dtb
  1620. +dtb-$(RPI_DT_OVERLAYS) += mcp2515-can0-overlay.dtb
  1621. dtb-$(CONFIG_ARCH_BCM2835) += bcm2835-rpi-b.dtb
  1622. +
  1623. dtb-$(CONFIG_ARCH_BCM_5301X) += bcm4708-netgear-r6250.dtb
  1624. dtb-$(CONFIG_ARCH_BCM_63XX) += bcm963138dvt.dtb
  1625. dtb-$(CONFIG_ARCH_BCM_MOBILE) += bcm28155-ap.dtb \
  1626. @@ -519,6 +562,12 @@
  1627. targets += dtbs dtbs_install
  1628. targets += $(dtb-y)
  1629. +
  1630. +endif
  1631. +
  1632. +# Enable fixups to support overlays on BCM2708 platforms
  1633. +ifeq ($(RPI_DT_OVERLAYS),y)
  1634. + DTC_FLAGS ?= -@
  1635. endif
  1636. # *.dtb used to be generated in the directory above. Clean out the
  1637. diff -Nur linux-3.18.14/arch/arm/boot/dts/mcp2515-can0-overlay.dts linux-rpi/arch/arm/boot/dts/mcp2515-can0-overlay.dts
  1638. --- linux-3.18.14/arch/arm/boot/dts/mcp2515-can0-overlay.dts 1969-12-31 18:00:00.000000000 -0600
  1639. +++ linux-rpi/arch/arm/boot/dts/mcp2515-can0-overlay.dts 2015-05-31 14:46:08.033661006 -0500
  1640. @@ -0,0 +1,69 @@
  1641. +/*
  1642. + * Device tree overlay for mcp251x/can0 on spi0.0
  1643. + */
  1644. +
  1645. +/dts-v1/;
  1646. +/plugin/;
  1647. +
  1648. +/ {
  1649. + compatible = "brcm,bcm2835", "brcm,bcm2836", "brcm,bcm2708", "brcm,bcm2709";
  1650. + /* disable spi-dev for spi0.0 */
  1651. + fragment@0 {
  1652. + target = <&spi0>;
  1653. + __overlay__ {
  1654. + status = "okay";
  1655. + spidev@0{
  1656. + status = "disabled";
  1657. + };
  1658. + };
  1659. + };
  1660. +
  1661. + /* the interrupt pin of the can-controller */
  1662. + fragment@1 {
  1663. + target = <&gpio>;
  1664. + __overlay__ {
  1665. + can0_pins: can0_pins {
  1666. + brcm,pins = <25>;
  1667. + brcm,function = <0>; /* input */
  1668. + };
  1669. + };
  1670. + };
  1671. +
  1672. + /* the clock/oscillator of the can-controller */
  1673. + fragment@2 {
  1674. + target-path = "/clocks";
  1675. + __overlay__ {
  1676. + /* external oscillator of mcp2515 on SPI0.0 */
  1677. + can0_osc: can0_osc {
  1678. + compatible = "fixed-clock";
  1679. + #clock-cells = <0>;
  1680. + clock-frequency = <16000000>;
  1681. + };
  1682. + };
  1683. + };
  1684. +
  1685. + /* the spi config of the can-controller itself binding everything together */
  1686. + fragment@3 {
  1687. + target = <&spi0>;
  1688. + __overlay__ {
  1689. + /* needed to avoid dtc warning */
  1690. + #address-cells = <1>;
  1691. + #size-cells = <0>;
  1692. + can0: mcp2515@0 {
  1693. + reg = <0>;
  1694. + compatible = "microchip,mcp2515";
  1695. + pinctrl-names = "default";
  1696. + pinctrl-0 = <&can0_pins>;
  1697. + spi-max-frequency = <10000000>;
  1698. + interrupt-parent = <&gpio>;
  1699. + interrupts = <25 0x2>;
  1700. + clocks = <&can0_osc>;
  1701. + };
  1702. + };
  1703. + };
  1704. + __overrides__ {
  1705. + oscillator = <&can0_osc>,"clock-frequency:0";
  1706. + spimaxfrequency = <&can0>,"spi-max-frequency:0";
  1707. + interrupt = <&can0_pins>,"brcm,pins:0",<&can0>,"interrupts:0";
  1708. + };
  1709. +};
  1710. diff -Nur linux-3.18.14/arch/arm/boot/dts/mmc-overlay.dts linux-rpi/arch/arm/boot/dts/mmc-overlay.dts
  1711. --- linux-3.18.14/arch/arm/boot/dts/mmc-overlay.dts 1969-12-31 18:00:00.000000000 -0600
  1712. +++ linux-rpi/arch/arm/boot/dts/mmc-overlay.dts 2015-05-31 14:46:08.033661006 -0500
  1713. @@ -0,0 +1,19 @@
  1714. +/dts-v1/;
  1715. +/plugin/;
  1716. +
  1717. +/{
  1718. + compatible = "brcm,bcm2708";
  1719. +
  1720. + fragment@0 {
  1721. + target = <&mmc>;
  1722. +
  1723. + __overlay__ {
  1724. + brcm,overclock-50 = <0>;
  1725. + };
  1726. + };
  1727. +
  1728. + __overrides__ {
  1729. + overclock_50 = <&mmc>,"brcm,overclock-50:0";
  1730. + force_pio = <&mmc>,"brcm,force-pio?";
  1731. + };
  1732. +};
  1733. diff -Nur linux-3.18.14/arch/arm/boot/dts/mz61581-overlay.dts linux-rpi/arch/arm/boot/dts/mz61581-overlay.dts
  1734. --- linux-3.18.14/arch/arm/boot/dts/mz61581-overlay.dts 1969-12-31 18:00:00.000000000 -0600
  1735. +++ linux-rpi/arch/arm/boot/dts/mz61581-overlay.dts 2015-05-31 14:46:08.041661006 -0500
  1736. @@ -0,0 +1,109 @@
  1737. +/*
  1738. + * Device Tree overlay for MZ61581-PI-EXT 2014.12.28 by Tontec
  1739. + *
  1740. + */
  1741. +
  1742. +/dts-v1/;
  1743. +/plugin/;
  1744. +
  1745. +/ {
  1746. + compatible = "brcm,bcm2835", "brcm,bcm2708", "brcm,bcm2709";
  1747. +
  1748. + fragment@0 {
  1749. + target = <&spi0>;
  1750. + __overlay__ {
  1751. + status = "okay";
  1752. +
  1753. + spidev@0{
  1754. + status = "disabled";
  1755. + };
  1756. +
  1757. + spidev@1{
  1758. + status = "disabled";
  1759. + };
  1760. + };
  1761. + };
  1762. +
  1763. + fragment@1 {
  1764. + target = <&gpio>;
  1765. + __overlay__ {
  1766. + mz61581_pins: mz61581_pins {
  1767. + brcm,pins = <4 15 18 25>;
  1768. + brcm,function = <0 1 1 1>; /* in out out out */
  1769. + };
  1770. + };
  1771. + };
  1772. +
  1773. + fragment@2 {
  1774. + target = <&spi0>;
  1775. + __overlay__ {
  1776. + /* needed to avoid dtc warning */
  1777. + #address-cells = <1>;
  1778. + #size-cells = <0>;
  1779. +
  1780. + mz61581: mz61581@0{
  1781. + compatible = "samsung,s6d02a1";
  1782. + reg = <0>;
  1783. + pinctrl-names = "default";
  1784. + pinctrl-0 = <&mz61581_pins>;
  1785. +
  1786. + spi-max-frequency = <128000000>;
  1787. + spi-cpol;
  1788. + spi-cpha;
  1789. +
  1790. + width = <320>;
  1791. + height = <480>;
  1792. + rotate = <270>;
  1793. + bgr;
  1794. + fps = <30>;
  1795. + buswidth = <8>;
  1796. +
  1797. + reset-gpios = <&gpio 15 0>;
  1798. + dc-gpios = <&gpio 25 0>;
  1799. + led-gpios = <&gpio 18 0>;
  1800. +
  1801. + init = <0x10000b0 00
  1802. + 0x1000011
  1803. + 0x20000ff
  1804. + 0x10000b3 0x02 0x00 0x00 0x00
  1805. + 0x10000c0 0x13 0x3b 0x00 0x02 0x00 0x01 0x00 0x43
  1806. + 0x10000c1 0x08 0x16 0x08 0x08
  1807. + 0x10000c4 0x11 0x07 0x03 0x03
  1808. + 0x10000c6 0x00
  1809. + 0x10000c8 0x03 0x03 0x13 0x5c 0x03 0x07 0x14 0x08 0x00 0x21 0x08 0x14 0x07 0x53 0x0c 0x13 0x03 0x03 0x21 0x00
  1810. + 0x1000035 0x00
  1811. + 0x1000036 0xa0
  1812. + 0x100003a 0x55
  1813. + 0x1000044 0x00 0x01
  1814. + 0x10000d0 0x07 0x07 0x1d 0x03
  1815. + 0x10000d1 0x03 0x30 0x10
  1816. + 0x10000d2 0x03 0x14 0x04
  1817. + 0x1000029
  1818. + 0x100002c>;
  1819. +
  1820. + /* This is a workaround to make sure the init sequence slows down and doesn't fail */
  1821. + debug = <3>;
  1822. + };
  1823. +
  1824. + mz61581_ts: mz61581_ts@1 {
  1825. + compatible = "ti,ads7846";
  1826. + reg = <1>;
  1827. +
  1828. + spi-max-frequency = <2000000>;
  1829. + interrupts = <4 2>; /* high-to-low edge triggered */
  1830. + interrupt-parent = <&gpio>;
  1831. + pendown-gpio = <&gpio 4 0>;
  1832. +
  1833. + ti,x-plate-ohms = /bits/ 16 <60>;
  1834. + ti,pressure-max = /bits/ 16 <255>;
  1835. + };
  1836. + };
  1837. + };
  1838. + __overrides__ {
  1839. + speed = <&mz61581>, "spi-max-frequency:0";
  1840. + rotate = <&mz61581>, "rotate:0";
  1841. + fps = <&mz61581>, "fps:0";
  1842. + debug = <&mz61581>, "debug:0";
  1843. + xohms = <&mz61581_ts>,"ti,x-plate-ohms;0";
  1844. + };
  1845. +};
  1846. diff -Nur linux-3.18.14/arch/arm/boot/dts/pcf2127-rtc-overlay.dts linux-rpi/arch/arm/boot/dts/pcf2127-rtc-overlay.dts
  1847. --- linux-3.18.14/arch/arm/boot/dts/pcf2127-rtc-overlay.dts 1969-12-31 18:00:00.000000000 -0600
  1848. +++ linux-rpi/arch/arm/boot/dts/pcf2127-rtc-overlay.dts 2015-05-31 14:46:08.045661006 -0500
  1849. @@ -0,0 +1,22 @@
  1850. +// Definitions for PCF2127 Real Time Clock
  1851. +/dts-v1/;
  1852. +/plugin/;
  1853. +
  1854. +/ {
  1855. + compatible = "brcm,bcm2708";
  1856. +
  1857. + fragment@0 {
  1858. + target = <&i2c1>;
  1859. + __overlay__ {
  1860. + #address-cells = <1>;
  1861. + #size-cells = <0>;
  1862. + status = "okay";
  1863. +
  1864. + pcf2127@51 {
  1865. + compatible = "nxp,pcf2127";
  1866. + reg = <0x51>;
  1867. + status = "okay";
  1868. + };
  1869. + };
  1870. + };
  1871. +};
  1872. diff -Nur linux-3.18.14/arch/arm/boot/dts/pcf8523-rtc-overlay.dts linux-rpi/arch/arm/boot/dts/pcf8523-rtc-overlay.dts
  1873. --- linux-3.18.14/arch/arm/boot/dts/pcf8523-rtc-overlay.dts 1969-12-31 18:00:00.000000000 -0600
  1874. +++ linux-rpi/arch/arm/boot/dts/pcf8523-rtc-overlay.dts 2015-05-31 14:46:08.045661006 -0500
  1875. @@ -0,0 +1,22 @@
  1876. +// Definitions for PCF8523 Real Time Clock
  1877. +/dts-v1/;
  1878. +/plugin/;
  1879. +
  1880. +/ {
  1881. + compatible = "brcm,bcm2708";
  1882. +
  1883. + fragment@0 {
  1884. + target = <&i2c1>;
  1885. + __overlay__ {
  1886. + #address-cells = <1>;
  1887. + #size-cells = <0>;
  1888. + status = "okay";
  1889. +
  1890. + pcf8523@68 {
  1891. + compatible = "nxp,pcf8523";
  1892. + reg = <0x68>;
  1893. + status = "okay";
  1894. + };
  1895. + };
  1896. + };
  1897. +};
  1898. diff -Nur linux-3.18.14/arch/arm/boot/dts/piscreen-overlay.dts linux-rpi/arch/arm/boot/dts/piscreen-overlay.dts
  1899. --- linux-3.18.14/arch/arm/boot/dts/piscreen-overlay.dts 1969-12-31 18:00:00.000000000 -0600
  1900. +++ linux-rpi/arch/arm/boot/dts/piscreen-overlay.dts 2015-05-31 14:46:08.045661006 -0500
  1901. @@ -0,0 +1,96 @@
  1902. +/*
  1903. + * Device Tree overlay for PiScreen 3.5" display shield by Ozzmaker
  1904. + *
  1905. + */
  1906. +
  1907. +/dts-v1/;
  1908. +/plugin/;
  1909. +
  1910. +/ {
  1911. + compatible = "brcm,bcm2835", "brcm,bcm2708", "brcm,bcm2709";
  1912. +
  1913. + fragment@0 {
  1914. + target = <&spi0>;
  1915. + __overlay__ {
  1916. + status = "okay";
  1917. +
  1918. + spidev@0{
  1919. + status = "disabled";
  1920. + };
  1921. +
  1922. + spidev@1{
  1923. + status = "disabled";
  1924. + };
  1925. + };
  1926. + };
  1927. +
  1928. + fragment@1 {
  1929. + target = <&gpio>;
  1930. + __overlay__ {
  1931. + piscreen_pins: piscreen_pins {
  1932. + brcm,pins = <17 25 24 22>;
  1933. + brcm,function = <0 1 1 1>; /* in out out out */
  1934. + };
  1935. + };
  1936. + };
  1937. +
  1938. + fragment@2 {
  1939. + target = <&spi0>;
  1940. + __overlay__ {
  1941. + /* needed to avoid dtc warning */
  1942. + #address-cells = <1>;
  1943. + #size-cells = <0>;
  1944. +
  1945. + piscreen: piscreen@0{
  1946. + compatible = "ilitek,ili9486";
  1947. + reg = <0>;
  1948. + pinctrl-names = "default";
  1949. + pinctrl-0 = <&piscreen_pins>;
  1950. +
  1951. + spi-max-frequency = <24000000>;
  1952. + rotate = <270>;
  1953. + bgr;
  1954. + fps = <30>;
  1955. + buswidth = <8>;
  1956. + regwidth = <16>;
  1957. + reset-gpios = <&gpio 25 0>;
  1958. + dc-gpios = <&gpio 24 0>;
  1959. + led-gpios = <&gpio 22 1>;
  1960. + debug = <0>;
  1961. +
  1962. + init = <0x10000b0 0x00
  1963. + 0x1000011
  1964. + 0x20000ff
  1965. + 0x100003a 0x55
  1966. + 0x1000036 0x28
  1967. + 0x10000c2 0x44
  1968. + 0x10000c5 0x00 0x00 0x00 0x00
  1969. + 0x10000e0 0x0f 0x1f 0x1c 0x0c 0x0f 0x08 0x48 0x98 0x37 0x0a 0x13 0x04 0x11 0x0d 0x00
  1970. + 0x10000e1 0x0f 0x32 0x2e 0x0b 0x0d 0x05 0x47 0x75 0x37 0x06 0x10 0x03 0x24 0x20 0x00
  1971. + 0x10000e2 0x0f 0x32 0x2e 0x0b 0x0d 0x05 0x47 0x75 0x37 0x06 0x10 0x03 0x24 0x20 0x00
  1972. + 0x1000011
  1973. + 0x1000029>;
  1974. + };
  1975. +
  1976. + piscreen_ts: piscreen-ts@1 {
  1977. + compatible = "ti,ads7846";
  1978. + reg = <1>;
  1979. +
  1980. + spi-max-frequency = <2000000>;
  1981. + interrupts = <17 2>; /* high-to-low edge triggered */
  1982. + interrupt-parent = <&gpio>;
  1983. + pendown-gpio = <&gpio 17 0>;
  1984. + ti,swap-xy;
  1985. + ti,x-plate-ohms = /bits/ 16 <100>;
  1986. + ti,pressure-max = /bits/ 16 <255>;
  1987. + };
  1988. + };
  1989. + };
  1990. + __overrides__ {
  1991. + speed = <&piscreen>,"spi-max-frequency:0";
  1992. + rotate = <&piscreen>,"rotate:0";
  1993. + fps = <&piscreen>,"fps:0";
  1994. + debug = <&piscreen>,"debug:0";
  1995. + xohms = <&piscreen_ts>,"ti,x-plate-ohms;0";
  1996. + };
  1997. +};
  1998. diff -Nur linux-3.18.14/arch/arm/boot/dts/pitft28-resistive-overlay.dts linux-rpi/arch/arm/boot/dts/pitft28-resistive-overlay.dts
  1999. --- linux-3.18.14/arch/arm/boot/dts/pitft28-resistive-overlay.dts 1969-12-31 18:00:00.000000000 -0600
  2000. +++ linux-rpi/arch/arm/boot/dts/pitft28-resistive-overlay.dts 2015-05-31 14:46:08.045661006 -0500
  2001. @@ -0,0 +1,115 @@
  2002. +/*
  2003. + * Device Tree overlay for Adafruit PiTFT 2.8" resistive touch screen
  2004. + *
  2005. + */
  2006. +
  2007. +/dts-v1/;
  2008. +/plugin/;
  2009. +
  2010. +/ {
  2011. + compatible = "brcm,bcm2835", "brcm,bcm2708", "brcm,bcm2709";
  2012. +
  2013. + fragment@0 {
  2014. + target = <&spi0>;
  2015. + __overlay__ {
  2016. + status = "okay";
  2017. +
  2018. + spidev@0{
  2019. + status = "disabled";
  2020. + };
  2021. +
  2022. + spidev@1{
  2023. + status = "disabled";
  2024. + };
  2025. + };
  2026. + };
  2027. +
  2028. + fragment@1 {
  2029. + target = <&gpio>;
  2030. + __overlay__ {
  2031. + pitft_pins: pitft_pins {
  2032. + brcm,pins = <24 25>;
  2033. + brcm,function = <0 1>; /* in out */
  2034. + brcm,pull = <2 0>; /* pullup none */
  2035. + };
  2036. + };
  2037. + };
  2038. +
  2039. + fragment@2 {
  2040. + target = <&spi0>;
  2041. + __overlay__ {
  2042. + /* needed to avoid dtc warning */
  2043. + #address-cells = <1>;
  2044. + #size-cells = <0>;
  2045. +
  2046. + pitft: pitft@0{
  2047. + compatible = "ilitek,ili9340";
  2048. + reg = <0>;
  2049. + pinctrl-names = "default";
  2050. + pinctrl-0 = <&pitft_pins>;
  2051. +
  2052. + spi-max-frequency = <32000000>;
  2053. + rotate = <90>;
  2054. + fps = <25>;
  2055. + bgr;
  2056. + buswidth = <8>;
  2057. + dc-gpios = <&gpio 25 0>;
  2058. + debug = <0>;
  2059. + };
  2060. +
  2061. + pitft_ts@1 {
  2062. + #address-cells = <1>;
  2063. + #size-cells = <0>;
  2064. + compatible = "st,stmpe610";
  2065. + reg = <1>;
  2066. +
  2067. + spi-max-frequency = <500000>;
  2068. + irq-gpio = <&gpio 24 0x2>; /* IRQF_TRIGGER_FALLING */
  2069. + interrupts = <24 2>; /* high-to-low edge triggered */
  2070. + interrupt-parent = <&gpio>;
  2071. + interrupt-controller;
  2072. +
  2073. + stmpe_touchscreen {
  2074. + compatible = "st,stmpe-ts";
  2075. + st,sample-time = <4>;
  2076. + st,mod-12b = <1>;
  2077. + st,ref-sel = <0>;
  2078. + st,adc-freq = <2>;
  2079. + st,ave-ctrl = <3>;
  2080. + st,touch-det-delay = <4>;
  2081. + st,settling = <2>;
  2082. + st,fraction-z = <7>;
  2083. + st,i-drive = <0>;
  2084. + };
  2085. +
  2086. + stmpe_gpio: stmpe_gpio {
  2087. + #gpio-cells = <2>;
  2088. + compatible = "st,stmpe-gpio";
  2089. + /*
  2090. + * only GPIO2 is wired/available
  2091. + * and it is wired to the backlight
  2092. + */
  2093. + st,norequest-mask = <0x7b>;
  2094. + };
  2095. + };
  2096. + };
  2097. + };
  2098. +
  2099. + fragment@3 {
  2100. + target-path = "/soc";
  2101. + __overlay__ {
  2102. + backlight {
  2103. + compatible = "gpio-backlight";
  2104. + gpios = <&stmpe_gpio 2 0>;
  2105. + default-on;
  2106. + };
  2107. + };
  2108. + };
  2109. +
  2110. + __overrides__ {
  2111. + speed = <&pitft>,"spi-max-frequency:0";
  2112. + rotate = <&pitft>,"rotate:0";
  2113. + fps = <&pitft>,"fps:0";
  2114. + debug = <&pitft>,"debug:0";
  2115. + };
  2116. +};
  2117. diff -Nur linux-3.18.14/arch/arm/boot/dts/pps-gpio-overlay.dts linux-rpi/arch/arm/boot/dts/pps-gpio-overlay.dts
  2118. --- linux-3.18.14/arch/arm/boot/dts/pps-gpio-overlay.dts 1969-12-31 18:00:00.000000000 -0600
  2119. +++ linux-rpi/arch/arm/boot/dts/pps-gpio-overlay.dts 2015-05-31 14:46:08.061661005 -0500
  2120. @@ -0,0 +1,34 @@
  2121. +/dts-v1/;
  2122. +/plugin/;
  2123. +
  2124. +/ {
  2125. + compatible = "brcm,bcm2708";
  2126. + fragment@0 {
  2127. + target-path = "/";
  2128. + __overlay__ {
  2129. + pps: pps {
  2130. + compatible = "pps-gpio";
  2131. + pinctrl-names = "default";
  2132. + pinctrl-0 = <&pps_pins>;
  2133. + gpios = <&gpio 18 0>;
  2134. + status = "okay";
  2135. + };
  2136. + };
  2137. + };
  2138. +
  2139. + fragment@1 {
  2140. + target = <&gpio>;
  2141. + __overlay__ {
  2142. + pps_pins: pps_pins {
  2143. + brcm,pins = <18>;
  2144. + brcm,function = <0>; // in
  2145. + brcm,pull = <0>; // off
  2146. + };
  2147. + };
  2148. + };
  2149. +
  2150. + __overrides__ {
  2151. + gpiopin = <&pps>,"gpios:4",
  2152. + <&pps_pins>,"brcm,pins:0";
  2153. + };
  2154. +};
  2155. diff -Nur linux-3.18.14/arch/arm/boot/dts/rpi-dac-overlay.dts linux-rpi/arch/arm/boot/dts/rpi-dac-overlay.dts
  2156. --- linux-3.18.14/arch/arm/boot/dts/rpi-dac-overlay.dts 1969-12-31 18:00:00.000000000 -0600
  2157. +++ linux-rpi/arch/arm/boot/dts/rpi-dac-overlay.dts 2015-05-31 14:46:08.061661005 -0500
  2158. @@ -0,0 +1,34 @@
  2159. +// Definitions for RPi DAC
  2160. +/dts-v1/;
  2161. +/plugin/;
  2162. +
  2163. +/ {
  2164. + compatible = "brcm,bcm2708";
  2165. +
  2166. + fragment@0 {
  2167. + target = <&sound>;
  2168. + __overlay__ {
  2169. + compatible = "rpi,rpi-dac";
  2170. + i2s-controller = <&i2s>;
  2171. + status = "okay";
  2172. + };
  2173. + };
  2174. +
  2175. + fragment@1 {
  2176. + target = <&i2s>;
  2177. + __overlay__ {
  2178. + status = "okay";
  2179. + };
  2180. + };
  2181. +
  2182. + fragment@2 {
  2183. + target-path = "/";
  2184. + __overlay__ {
  2185. + pcm1794a-codec {
  2186. + #sound-dai-cells = <0>;
  2187. + compatible = "ti,pcm1794a";
  2188. + status = "okay";
  2189. + };
  2190. + };
  2191. + };
  2192. +};
  2193. diff -Nur linux-3.18.14/arch/arm/boot/dts/rpi-display-overlay.dts linux-rpi/arch/arm/boot/dts/rpi-display-overlay.dts
  2194. --- linux-3.18.14/arch/arm/boot/dts/rpi-display-overlay.dts 1969-12-31 18:00:00.000000000 -0600
  2195. +++ linux-rpi/arch/arm/boot/dts/rpi-display-overlay.dts 2015-05-31 14:46:08.061661005 -0500
  2196. @@ -0,0 +1,82 @@
  2197. +/*
  2198. + * Device Tree overlay for rpi-display by Watterott
  2199. + *
  2200. + */
  2201. +
  2202. +/dts-v1/;
  2203. +/plugin/;
  2204. +
  2205. +/ {
  2206. + compatible = "brcm,bcm2835", "brcm,bcm2708", "brcm,bcm2709";
  2207. +
  2208. + fragment@0 {
  2209. + target = <&spi0>;
  2210. + __overlay__ {
  2211. + status = "okay";
  2212. +
  2213. + spidev@0{
  2214. + status = "disabled";
  2215. + };
  2216. +
  2217. + spidev@1{
  2218. + status = "disabled";
  2219. + };
  2220. + };
  2221. + };
  2222. +
  2223. + fragment@1 {
  2224. + target = <&gpio>;
  2225. + __overlay__ {
  2226. + rpi_display_pins: rpi_display_pins {
  2227. + brcm,pins = <18 23 24 25>;
  2228. + brcm,function = <1 1 1 0>; /* out out out in */
  2229. + brcm,pull = <0 0 0 2>; /* - - - up */
  2230. + };
  2231. + };
  2232. + };
  2233. +
  2234. + fragment@2 {
  2235. + target = <&spi0>;
  2236. + __overlay__ {
  2237. + /* needed to avoid dtc warning */
  2238. + #address-cells = <1>;
  2239. + #size-cells = <0>;
  2240. +
  2241. + rpidisplay: rpi-display@0{
  2242. + compatible = "ilitek,ili9341";
  2243. + reg = <0>;
  2244. + pinctrl-names = "default";
  2245. + pinctrl-0 = <&rpi_display_pins>;
  2246. +
  2247. + spi-max-frequency = <32000000>;
  2248. + rotate = <270>;
  2249. + bgr;
  2250. + fps = <30>;
  2251. + buswidth = <8>;
  2252. + reset-gpios = <&gpio 23 0>;
  2253. + dc-gpios = <&gpio 24 0>;
  2254. + led-gpios = <&gpio 18 1>;
  2255. + debug = <0>;
  2256. + };
  2257. +
  2258. + rpidisplay_ts: rpi-display-ts@1 {
  2259. + compatible = "ti,ads7846";
  2260. + reg = <1>;
  2261. +
  2262. + spi-max-frequency = <2000000>;
  2263. + interrupts = <25 2>; /* high-to-low edge triggered */
  2264. + interrupt-parent = <&gpio>;
  2265. + pendown-gpio = <&gpio 25 0>;
  2266. + ti,x-plate-ohms = /bits/ 16 <60>;
  2267. + ti,pressure-max = /bits/ 16 <255>;
  2268. + };
  2269. + };
  2270. + };
  2271. + __overrides__ {
  2272. + speed = <&rpidisplay>,"spi-max-frequency:0";
  2273. + rotate = <&rpidisplay>,"rotate:0";
  2274. + fps = <&rpidisplay>,"fps:0";
  2275. + debug = <&rpidisplay>,"debug:0";
  2276. + xohms = <&rpidisplay_ts>,"ti,x-plate-ohms;0";
  2277. + };
  2278. +};
  2279. diff -Nur linux-3.18.14/arch/arm/boot/dts/rpi-proto-overlay.dts linux-rpi/arch/arm/boot/dts/rpi-proto-overlay.dts
  2280. --- linux-3.18.14/arch/arm/boot/dts/rpi-proto-overlay.dts 1969-12-31 18:00:00.000000000 -0600
  2281. +++ linux-rpi/arch/arm/boot/dts/rpi-proto-overlay.dts 2015-05-31 14:46:08.061661005 -0500
  2282. @@ -0,0 +1,39 @@
  2283. +// Definitions for Rpi-Proto
  2284. +/dts-v1/;
  2285. +/plugin/;
  2286. +
  2287. +/ {
  2288. + compatible = "brcm,bcm2708";
  2289. +
  2290. + fragment@0 {
  2291. + target = <&sound>;
  2292. + __overlay__ {
  2293. + compatible = "rpi,rpi-proto";
  2294. + i2s-controller = <&i2s>;
  2295. + status = "okay";
  2296. + };
  2297. + };
  2298. +
  2299. + fragment@1 {
  2300. + target = <&i2s>;
  2301. + __overlay__ {
  2302. + status = "okay";
  2303. + };
  2304. + };
  2305. +
  2306. + fragment@2 {
  2307. + target = <&i2c1>;
  2308. + __overlay__ {
  2309. + #address-cells = <1>;
  2310. + #size-cells = <0>;
  2311. + status = "okay";
  2312. +
  2313. + wm8731@1a {
  2314. + #sound-dai-cells = <0>;
  2315. + compatible = "wlf,wm8731";
  2316. + reg = <0x1a>;
  2317. + status = "okay";
  2318. + };
  2319. + };
  2320. + };
  2321. +};
  2322. diff -Nur linux-3.18.14/arch/arm/boot/dts/sdhost-overlay.dts linux-rpi/arch/arm/boot/dts/sdhost-overlay.dts
  2323. --- linux-3.18.14/arch/arm/boot/dts/sdhost-overlay.dts 1969-12-31 18:00:00.000000000 -0600
  2324. +++ linux-rpi/arch/arm/boot/dts/sdhost-overlay.dts 2015-05-31 14:46:08.065661006 -0500
  2325. @@ -0,0 +1,75 @@
  2326. +/dts-v1/;
  2327. +/plugin/;
  2328. +
  2329. +/{
  2330. + compatible = "brcm,bcm2708";
  2331. +
  2332. + fragment@0 {
  2333. + target = <&soc>;
  2334. + __overlay__ {
  2335. + #address-cells = <1>;
  2336. + #size-cells = <1>;
  2337. +
  2338. + sdhost: sdhost@7e202000 {
  2339. + compatible = "brcm,bcm2835-sdhost";
  2340. + reg = <0x7e202000 0x100>;
  2341. + pinctrl-names = "default";
  2342. + pinctrl-0 = <&sdhost_pins>;
  2343. + interrupts = <2 24>;
  2344. + clocks = <&clk_sdhost>;
  2345. + //dmas = <&dma 13>,
  2346. + // <&dma 13>;
  2347. + dma-names = "tx", "rx";
  2348. + brcm,delay-after-stop = <0>;
  2349. + brcm,overclock-50 = <0>;
  2350. + status = "okay";
  2351. + };
  2352. +
  2353. + clocks {
  2354. + #address-cells = <1>;
  2355. + #size-cells = <0>;
  2356. +
  2357. + clk_sdhost: clock@3 {
  2358. + compatible = "fixed-clock";
  2359. + reg = <0>;
  2360. + #clock-cells = <0>;
  2361. + clock-output-names = "sdhost";
  2362. + clock-frequency = <250000000>;
  2363. + };
  2364. + };
  2365. + };
  2366. + };
  2367. +
  2368. + fragment@1 {
  2369. + target = <&gpio>;
  2370. + __overlay__ {
  2371. + sdhost_pins: sdhost_pins {
  2372. + brcm,pins = <48 49 50 51 52 53>;
  2373. + brcm,function = <4>; /* alt0 */
  2374. + };
  2375. + };
  2376. + };
  2377. +
  2378. + fragment@2 {
  2379. + target = <&mmc>;
  2380. + __overlay__ {
  2381. + /* Find a way to disable the other driver */
  2382. + compatible = "";
  2383. + status = "disabled";
  2384. + };
  2385. + };
  2386. +
  2387. + fragment@3 {
  2388. + target-path = "/__overrides__";
  2389. + __overlay__ {
  2390. + sdhost_freq = <&clk_sdhost>,"clock-frequency:0";
  2391. + };
  2392. + };
  2393. +
  2394. + __overrides__ {
  2395. + delay_after_stop = <&sdhost>,"brcm,delay-after-stop:0";
  2396. + overclock_50 = <&sdhost>,"brcm,overclock-50:0";
  2397. + force_pio = <&sdhost>,"brcm,force-pio?";
  2398. + sdhost_freq = <&clk_sdhost>,"clock-frequency:0";
  2399. + };
  2400. +};
  2401. diff -Nur linux-3.18.14/arch/arm/boot/dts/spi-bcm2835-overlay.dts linux-rpi/arch/arm/boot/dts/spi-bcm2835-overlay.dts
  2402. --- linux-3.18.14/arch/arm/boot/dts/spi-bcm2835-overlay.dts 1969-12-31 18:00:00.000000000 -0600
  2403. +++ linux-rpi/arch/arm/boot/dts/spi-bcm2835-overlay.dts 2015-05-31 14:46:08.065661006 -0500
  2404. @@ -0,0 +1,18 @@
  2405. +/*
  2406. + * Device tree overlay for spi-bcm2835
  2407. + */
  2408. +
  2409. +/dts-v1/;
  2410. +/plugin/;
  2411. +
  2412. +/ {
  2413. + compatible = "brcm,bcm2835", "brcm,bcm2836", "brcm,bcm2708", "brcm,bcm2709";
  2414. + /* setting up compatiblity to allow loading the spi-bcm2835 driver */
  2415. + fragment@0 {
  2416. + target = <&spi0>;
  2417. + __overlay__ {
  2418. + status = "okay";
  2419. + compatible = "brcm,bcm2835-spi";
  2420. + };
  2421. + };
  2422. +};
  2423. diff -Nur linux-3.18.14/arch/arm/boot/dts/tinylcd35-overlay.dts linux-rpi/arch/arm/boot/dts/tinylcd35-overlay.dts
  2424. --- linux-3.18.14/arch/arm/boot/dts/tinylcd35-overlay.dts 1969-12-31 18:00:00.000000000 -0600
  2425. +++ linux-rpi/arch/arm/boot/dts/tinylcd35-overlay.dts 2015-05-31 14:46:08.073661005 -0500
  2426. @@ -0,0 +1,216 @@
  2427. +/*
  2428. + * tinylcd35-overlay.dts
  2429. + *
  2430. + * -------------------------------------------------
  2431. + * www.tinlylcd.com
  2432. + * -------------------------------------------------
  2433. + * Device---Driver-----BUS GPIO's
  2434. + * display tinylcd35 spi0.0 25 24 18
  2435. + * touch ads7846 spi0.1 5
  2436. + * rtc ds1307 i2c1-0068
  2437. + * rtc pcf8563 i2c1-0051
  2438. + * keypad gpio-keys --------- 17 22 27 23 28
  2439. + *
  2440. + *
  2441. + * TinyLCD.com 3.5 inch TFT
  2442. + *
  2443. + * Version 001
  2444. + * 5/3/2015 -- Noralf Trønnes Initial Device tree framework
  2445. + * 10/3/2015 -- tinylcd@gmail.com added ds1307 support.
  2446. + *
  2447. + */
  2448. +
  2449. +/dts-v1/;
  2450. +/plugin/;
  2451. +
  2452. +/ {
  2453. + compatible = "brcm,bcm2835", "brcm,bcm2708", "brcm,bcm2709";
  2454. +
  2455. + fragment@0 {
  2456. + target = <&spi0>;
  2457. + __overlay__ {
  2458. + status = "okay";
  2459. +
  2460. + spidev@0{
  2461. + status = "disabled";
  2462. + };
  2463. +
  2464. + spidev@1{
  2465. + status = "disabled";
  2466. + };
  2467. + };
  2468. + };
  2469. +
  2470. + fragment@1 {
  2471. + target = <&gpio>;
  2472. + __overlay__ {
  2473. + tinylcd35_pins: tinylcd35_pins {
  2474. + brcm,pins = <25 24 18>;
  2475. + brcm,function = <1>; /* out */
  2476. + };
  2477. + tinylcd35_ts_pins: tinylcd35_ts_pins {
  2478. + brcm,pins = <5>;
  2479. + brcm,function = <0>; /* in */
  2480. + };
  2481. + keypad_pins: keypad_pins {
  2482. + brcm,pins = <4 17 22 23 27>;
  2483. + brcm,function = <0>; /* in */
  2484. + brcm,pull = <1>; /* down */
  2485. + };
  2486. + };
  2487. + };
  2488. +
  2489. + fragment@2 {
  2490. + target = <&spi0>;
  2491. + __overlay__ {
  2492. + /* needed to avoid dtc warning */
  2493. + #address-cells = <1>;
  2494. + #size-cells = <0>;
  2495. +
  2496. + tinylcd35: tinylcd35@0{
  2497. + compatible = "neosec,tinylcd";
  2498. + reg = <0>;
  2499. + pinctrl-names = "default";
  2500. + pinctrl-0 = <&tinylcd35_pins>,
  2501. + <&tinylcd35_ts_pins>;
  2502. +
  2503. + spi-max-frequency = <48000000>;
  2504. + rotate = <270>;
  2505. + fps = <20>;
  2506. + bgr;
  2507. + buswidth = <8>;
  2508. + reset-gpios = <&gpio 25 0>;
  2509. + dc-gpios = <&gpio 24 0>;
  2510. + led-gpios = <&gpio 18 1>;
  2511. + debug = <0>;
  2512. +
  2513. + init = <0x10000B0 0x80
  2514. + 0x10000C0 0x0A 0x0A
  2515. + 0x10000C1 0x01 0x01
  2516. + 0x10000C2 0x33
  2517. + 0x10000C5 0x00 0x42 0x80
  2518. + 0x10000B1 0xD0 0x11
  2519. + 0x10000B4 0x02
  2520. + 0x10000B6 0x00 0x22 0x3B
  2521. + 0x10000B7 0x07
  2522. + 0x1000036 0x58
  2523. + 0x10000F0 0x36 0xA5 0xD3
  2524. + 0x10000E5 0x80
  2525. + 0x10000E5 0x01
  2526. + 0x10000B3 0x00
  2527. + 0x10000E5 0x00
  2528. + 0x10000F0 0x36 0xA5 0x53
  2529. + 0x10000E0 0x00 0x35 0x33 0x00 0x00 0x00 0x00 0x35 0x33 0x00 0x00 0x00
  2530. + 0x100003A 0x55
  2531. + 0x1000011
  2532. + 0x2000001
  2533. + 0x1000029>;
  2534. + };
  2535. +
  2536. + tinylcd35_ts: tinylcd35_ts@1 {
  2537. + compatible = "ti,ads7846";
  2538. + reg = <1>;
  2539. + status = "disabled";
  2540. +
  2541. + spi-max-frequency = <2000000>;
  2542. + interrupts = <5 2>; /* high-to-low edge triggered */
  2543. + interrupt-parent = <&gpio>;
  2544. + pendown-gpio = <&gpio 5 0>;
  2545. + ti,x-plate-ohms = /bits/ 16 <100>;
  2546. + ti,pressure-max = /bits/ 16 <255>;
  2547. + };
  2548. + };
  2549. + };
  2550. +
  2551. + /* RTC */
  2552. +
  2553. + fragment@3 {
  2554. + target = <&i2c1>;
  2555. + __overlay__ {
  2556. + #address-cells = <1>;
  2557. + #size-cells = <0>;
  2558. +
  2559. + pcf8563: pcf8563@51 {
  2560. + compatible = "nxp,pcf8563";
  2561. + reg = <0x51>;
  2562. + status = "disabled";
  2563. + };
  2564. + };
  2565. + };
  2566. +
  2567. + fragment@4 {
  2568. + target = <&i2c1>;
  2569. + __overlay__ {
  2570. + #address-cells = <1>;
  2571. + #size-cells = <0>;
  2572. +
  2573. + ds1307: ds1307@68 {
  2574. + compatible = "maxim,ds1307";
  2575. + reg = <0x68>;
  2576. + status = "disabled";
  2577. + };
  2578. + };
  2579. + };
  2580. +
  2581. + /*
  2582. + * Values for input event code is found under the
  2583. + * 'Keys and buttons' heading in include/uapi/linux/input.h
  2584. + */
  2585. + fragment@5 {
  2586. + target-path = "/soc";
  2587. + __overlay__ {
  2588. + keypad: keypad {
  2589. + compatible = "gpio-keys";
  2590. + #address-cells = <1>;
  2591. + #size-cells = <0>;
  2592. + pinctrl-names = "default";
  2593. + pinctrl-0 = <&keypad_pins>;
  2594. + status = "disabled";
  2595. + autorepeat;
  2596. +
  2597. + button@17 {
  2598. + label = "GPIO KEY_UP";
  2599. + linux,code = <103>;
  2600. + gpios = <&gpio 17 0>;
  2601. + };
  2602. + button@22 {
  2603. + label = "GPIO KEY_DOWN";
  2604. + linux,code = <108>;
  2605. + gpios = <&gpio 22 0>;
  2606. + };
  2607. + button@27 {
  2608. + label = "GPIO KEY_LEFT";
  2609. + linux,code = <105>;
  2610. + gpios = <&gpio 27 0>;
  2611. + };
  2612. + button@23 {
  2613. + label = "GPIO KEY_RIGHT";
  2614. + linux,code = <106>;
  2615. + gpios = <&gpio 23 0>;
  2616. + };
  2617. + button@4 {
  2618. + label = "GPIO KEY_ENTER";
  2619. + linux,code = <28>;
  2620. + gpios = <&gpio 4 0>;
  2621. + };
  2622. + };
  2623. + };
  2624. + };
  2625. +
  2626. + __overrides__ {
  2627. + speed = <&tinylcd35>,"spi-max-frequency:0";
  2628. + rotate = <&tinylcd35>,"rotate:0";
  2629. + fps = <&tinylcd35>,"fps:0";
  2630. + debug = <&tinylcd35>,"debug:0";
  2631. + touch = <&tinylcd35_ts>,"status";
  2632. + touchgpio = <&tinylcd35_ts_pins>,"brcm,pins:0",
  2633. + <&tinylcd35_ts>,"interrupts:0",
  2634. + <&tinylcd35_ts>,"pendown-gpio:4";
  2635. + xohms = <&tinylcd35_ts>,"ti,x-plate-ohms;0";
  2636. + rtc-pcf = <&i2c1>,"status",
  2637. + <&pcf8563>,"status";
  2638. + rtc-ds = <&i2c1>,"status",
  2639. + <&ds1307>,"status";
  2640. + keypad = <&keypad>,"status";
  2641. + };
  2642. +};
  2643. diff -Nur linux-3.18.14/arch/arm/boot/dts/w1-gpio-overlay.dts linux-rpi/arch/arm/boot/dts/w1-gpio-overlay.dts
  2644. --- linux-3.18.14/arch/arm/boot/dts/w1-gpio-overlay.dts 1969-12-31 18:00:00.000000000 -0600
  2645. +++ linux-rpi/arch/arm/boot/dts/w1-gpio-overlay.dts 2015-05-31 14:46:08.089661005 -0500
  2646. @@ -0,0 +1,39 @@
  2647. +// Definitions for w1-gpio module (without external pullup)
  2648. +/dts-v1/;
  2649. +/plugin/;
  2650. +
  2651. +/ {
  2652. + compatible = "brcm,bcm2708";
  2653. +
  2654. + fragment@0 {
  2655. + target-path = "/";
  2656. + __overlay__ {
  2657. +
  2658. + w1: onewire@0 {
  2659. + compatible = "w1-gpio";
  2660. + pinctrl-names = "default";
  2661. + pinctrl-0 = <&w1_pins>;
  2662. + gpios = <&gpio 4 0>;
  2663. + rpi,parasitic-power = <0>;
  2664. + status = "okay";
  2665. + };
  2666. + };
  2667. + };
  2668. +
  2669. + fragment@1 {
  2670. + target = <&gpio>;
  2671. + __overlay__ {
  2672. + w1_pins: w1_pins {
  2673. + brcm,pins = <4>;
  2674. + brcm,function = <0>; // in (initially)
  2675. + brcm,pull = <0>; // off
  2676. + };
  2677. + };
  2678. + };
  2679. +
  2680. + __overrides__ {
  2681. + gpiopin = <&w1>,"gpios:4",
  2682. + <&w1_pins>,"brcm,pins:0";
  2683. + pullup = <&w1>,"rpi,parasitic-power:0";
  2684. + };
  2685. +};
  2686. diff -Nur linux-3.18.14/arch/arm/boot/dts/w1-gpio-pullup-overlay.dts linux-rpi/arch/arm/boot/dts/w1-gpio-pullup-overlay.dts
  2687. --- linux-3.18.14/arch/arm/boot/dts/w1-gpio-pullup-overlay.dts 1969-12-31 18:00:00.000000000 -0600
  2688. +++ linux-rpi/arch/arm/boot/dts/w1-gpio-pullup-overlay.dts 2015-05-31 14:46:08.089661005 -0500
  2689. @@ -0,0 +1,41 @@
  2690. +// Definitions for w1-gpio module (with external pullup)
  2691. +/dts-v1/;
  2692. +/plugin/;
  2693. +
  2694. +/ {
  2695. + compatible = "brcm,bcm2708";
  2696. +
  2697. + fragment@0 {
  2698. + target-path = "/";
  2699. + __overlay__ {
  2700. +
  2701. + w1: onewire@0 {
  2702. + compatible = "w1-gpio";
  2703. + pinctrl-names = "default";
  2704. + pinctrl-0 = <&w1_pins>;
  2705. + gpios = <&gpio 4 0>, <&gpio 5 1>;
  2706. + rpi,parasitic-power = <0>;
  2707. + status = "okay";
  2708. + };
  2709. + };
  2710. + };
  2711. +
  2712. + fragment@1 {
  2713. + target = <&gpio>;
  2714. + __overlay__ {
  2715. + w1_pins: w1_pins {
  2716. + brcm,pins = <4 5>;
  2717. + brcm,function = <0 1>; // in out
  2718. + brcm,pull = <0 0>; // off off
  2719. + };
  2720. + };
  2721. + };
  2722. +
  2723. + __overrides__ {
  2724. + gpiopin = <&w1>,"gpios:4",
  2725. + <&w1_pins>,"brcm,pins:0";
  2726. + extpullup = <&w1>,"gpios:16",
  2727. + <&w1_pins>,"brcm,pins:4";
  2728. + pullup = <&w1>,"rpi,parasitic-power:0";
  2729. + };
  2730. +};
  2731. diff -Nur linux-3.18.14/arch/arm/configs/bcm2709_defconfig linux-rpi/arch/arm/configs/bcm2709_defconfig
  2732. --- linux-3.18.14/arch/arm/configs/bcm2709_defconfig 1969-12-31 18:00:00.000000000 -0600
  2733. +++ linux-rpi/arch/arm/configs/bcm2709_defconfig 2015-05-31 14:46:08.113661005 -0500
  2734. @@ -0,0 +1,1207 @@
  2735. +# CONFIG_ARM_PATCH_PHYS_VIRT is not set
  2736. +CONFIG_PHYS_OFFSET=0
  2737. +CONFIG_LOCALVERSION="-v7"
  2738. +# CONFIG_LOCALVERSION_AUTO is not set
  2739. +CONFIG_SYSVIPC=y
  2740. +CONFIG_POSIX_MQUEUE=y
  2741. +CONFIG_FHANDLE=y
  2742. +CONFIG_AUDIT=y
  2743. +CONFIG_NO_HZ=y
  2744. +CONFIG_HIGH_RES_TIMERS=y
  2745. +CONFIG_BSD_PROCESS_ACCT=y
  2746. +CONFIG_BSD_PROCESS_ACCT_V3=y
  2747. +CONFIG_TASKSTATS=y
  2748. +CONFIG_TASK_DELAY_ACCT=y
  2749. +CONFIG_TASK_XACCT=y
  2750. +CONFIG_TASK_IO_ACCOUNTING=y
  2751. +CONFIG_IKCONFIG=y
  2752. +CONFIG_IKCONFIG_PROC=y
  2753. +CONFIG_CGROUP_FREEZER=y
  2754. +CONFIG_CGROUP_DEVICE=y
  2755. +CONFIG_CGROUP_CPUACCT=y
  2756. +CONFIG_RESOURCE_COUNTERS=y
  2757. +CONFIG_MEMCG=y
  2758. +CONFIG_BLK_CGROUP=y
  2759. +CONFIG_NAMESPACES=y
  2760. +CONFIG_SCHED_AUTOGROUP=y
  2761. +CONFIG_BLK_DEV_INITRD=y
  2762. +CONFIG_EMBEDDED=y
  2763. +# CONFIG_COMPAT_BRK is not set
  2764. +CONFIG_PROFILING=y
  2765. +CONFIG_OPROFILE=m
  2766. +CONFIG_KPROBES=y
  2767. +CONFIG_JUMP_LABEL=y
  2768. +CONFIG_MODULES=y
  2769. +CONFIG_MODULE_UNLOAD=y
  2770. +CONFIG_MODVERSIONS=y
  2771. +CONFIG_MODULE_SRCVERSION_ALL=y
  2772. +CONFIG_BLK_DEV_THROTTLING=y
  2773. +CONFIG_PARTITION_ADVANCED=y
  2774. +CONFIG_MAC_PARTITION=y
  2775. +CONFIG_CFQ_GROUP_IOSCHED=y
  2776. +CONFIG_ARCH_BCM2709=y
  2777. +CONFIG_BCM2709_DT=y
  2778. +# CONFIG_CACHE_L2X0 is not set
  2779. +CONFIG_SMP=y
  2780. +CONFIG_HAVE_ARM_ARCH_TIMER=y
  2781. +CONFIG_VMSPLIT_2G=y
  2782. +CONFIG_PREEMPT=y
  2783. +CONFIG_AEABI=y
  2784. +CONFIG_OABI_COMPAT=y
  2785. +CONFIG_CLEANCACHE=y
  2786. +CONFIG_FRONTSWAP=y
  2787. +CONFIG_CMA=y
  2788. +CONFIG_ZSMALLOC=m
  2789. +CONFIG_PGTABLE_MAPPING=y
  2790. +CONFIG_UACCESS_WITH_MEMCPY=y
  2791. +CONFIG_SECCOMP=y
  2792. +CONFIG_ZBOOT_ROM_TEXT=0x0
  2793. +CONFIG_ZBOOT_ROM_BSS=0x0
  2794. +CONFIG_CMDLINE="console=ttyAMA0,115200 kgdboc=ttyAMA0,115200 root=/dev/mmcblk0p2 rootfstype=ext4 rootwait"
  2795. +CONFIG_CPU_FREQ=y
  2796. +CONFIG_CPU_FREQ_STAT=m
  2797. +CONFIG_CPU_FREQ_STAT_DETAILS=y
  2798. +CONFIG_CPU_FREQ_DEFAULT_GOV_POWERSAVE=y
  2799. +CONFIG_CPU_FREQ_GOV_PERFORMANCE=y
  2800. +CONFIG_CPU_FREQ_GOV_USERSPACE=y
  2801. +CONFIG_CPU_FREQ_GOV_ONDEMAND=y
  2802. +CONFIG_CPU_FREQ_GOV_CONSERVATIVE=y
  2803. +CONFIG_VFP=y
  2804. +CONFIG_NEON=y
  2805. +CONFIG_KERNEL_MODE_NEON=y
  2806. +CONFIG_BINFMT_MISC=m
  2807. +# CONFIG_SUSPEND is not set
  2808. +CONFIG_NET=y
  2809. +CONFIG_PACKET=y
  2810. +CONFIG_UNIX=y
  2811. +CONFIG_XFRM_USER=y
  2812. +CONFIG_NET_KEY=m
  2813. +CONFIG_INET=y
  2814. +CONFIG_IP_MULTICAST=y
  2815. +CONFIG_IP_ADVANCED_ROUTER=y
  2816. +CONFIG_IP_MULTIPLE_TABLES=y
  2817. +CONFIG_IP_ROUTE_MULTIPATH=y
  2818. +CONFIG_IP_ROUTE_VERBOSE=y
  2819. +CONFIG_IP_PNP=y
  2820. +CONFIG_IP_PNP_DHCP=y
  2821. +CONFIG_IP_PNP_RARP=y
  2822. +CONFIG_NET_IPIP=m
  2823. +CONFIG_NET_IPGRE_DEMUX=m
  2824. +CONFIG_NET_IPGRE=m
  2825. +CONFIG_IP_MROUTE=y
  2826. +CONFIG_IP_MROUTE_MULTIPLE_TABLES=y
  2827. +CONFIG_IP_PIMSM_V1=y
  2828. +CONFIG_IP_PIMSM_V2=y
  2829. +CONFIG_SYN_COOKIES=y
  2830. +CONFIG_INET_AH=m
  2831. +CONFIG_INET_ESP=m
  2832. +CONFIG_INET_IPCOMP=m
  2833. +CONFIG_INET_XFRM_MODE_TRANSPORT=m
  2834. +CONFIG_INET_XFRM_MODE_TUNNEL=m
  2835. +CONFIG_INET_XFRM_MODE_BEET=m
  2836. +CONFIG_INET_LRO=m
  2837. +CONFIG_INET_DIAG=m
  2838. +CONFIG_INET6_AH=m
  2839. +CONFIG_INET6_ESP=m
  2840. +CONFIG_INET6_IPCOMP=m
  2841. +CONFIG_IPV6_TUNNEL=m
  2842. +CONFIG_IPV6_MULTIPLE_TABLES=y
  2843. +CONFIG_IPV6_MROUTE=y
  2844. +CONFIG_IPV6_MROUTE_MULTIPLE_TABLES=y
  2845. +CONFIG_IPV6_PIMSM_V2=y
  2846. +CONFIG_NETFILTER=y
  2847. +CONFIG_NF_CONNTRACK=m
  2848. +CONFIG_NF_CONNTRACK_ZONES=y
  2849. +CONFIG_NF_CONNTRACK_EVENTS=y
  2850. +CONFIG_NF_CONNTRACK_TIMESTAMP=y
  2851. +CONFIG_NF_CT_PROTO_DCCP=m
  2852. +CONFIG_NF_CT_PROTO_UDPLITE=m
  2853. +CONFIG_NF_CONNTRACK_AMANDA=m
  2854. +CONFIG_NF_CONNTRACK_FTP=m
  2855. +CONFIG_NF_CONNTRACK_H323=m
  2856. +CONFIG_NF_CONNTRACK_IRC=m
  2857. +CONFIG_NF_CONNTRACK_NETBIOS_NS=m
  2858. +CONFIG_NF_CONNTRACK_SNMP=m
  2859. +CONFIG_NF_CONNTRACK_PPTP=m
  2860. +CONFIG_NF_CONNTRACK_SANE=m
  2861. +CONFIG_NF_CONNTRACK_SIP=m
  2862. +CONFIG_NF_CONNTRACK_TFTP=m
  2863. +CONFIG_NF_CT_NETLINK=m
  2864. +CONFIG_NETFILTER_XT_SET=m
  2865. +CONFIG_NETFILTER_XT_TARGET_AUDIT=m
  2866. +CONFIG_NETFILTER_XT_TARGET_CHECKSUM=m
  2867. +CONFIG_NETFILTER_XT_TARGET_CLASSIFY=m
  2868. +CONFIG_NETFILTER_XT_TARGET_CONNMARK=m
  2869. +CONFIG_NETFILTER_XT_TARGET_DSCP=m
  2870. +CONFIG_NETFILTER_XT_TARGET_HMARK=m
  2871. +CONFIG_NETFILTER_XT_TARGET_IDLETIMER=m
  2872. +CONFIG_NETFILTER_XT_TARGET_LED=m
  2873. +CONFIG_NETFILTER_XT_TARGET_LOG=m
  2874. +CONFIG_NETFILTER_XT_TARGET_MARK=m
  2875. +CONFIG_NETFILTER_XT_TARGET_NFLOG=m
  2876. +CONFIG_NETFILTER_XT_TARGET_NFQUEUE=m
  2877. +CONFIG_NETFILTER_XT_TARGET_NOTRACK=m
  2878. +CONFIG_NETFILTER_XT_TARGET_TEE=m
  2879. +CONFIG_NETFILTER_XT_TARGET_TPROXY=m
  2880. +CONFIG_NETFILTER_XT_TARGET_TRACE=m
  2881. +CONFIG_NETFILTER_XT_TARGET_TCPMSS=m
  2882. +CONFIG_NETFILTER_XT_TARGET_TCPOPTSTRIP=m
  2883. +CONFIG_NETFILTER_XT_MATCH_ADDRTYPE=m
  2884. +CONFIG_NETFILTER_XT_MATCH_BPF=m
  2885. +CONFIG_NETFILTER_XT_MATCH_CLUSTER=m
  2886. +CONFIG_NETFILTER_XT_MATCH_COMMENT=m
  2887. +CONFIG_NETFILTER_XT_MATCH_CONNBYTES=m
  2888. +CONFIG_NETFILTER_XT_MATCH_CONNLABEL=m
  2889. +CONFIG_NETFILTER_XT_MATCH_CONNLIMIT=m
  2890. +CONFIG_NETFILTER_XT_MATCH_CONNMARK=m
  2891. +CONFIG_NETFILTER_XT_MATCH_CONNTRACK=m
  2892. +CONFIG_NETFILTER_XT_MATCH_CPU=m
  2893. +CONFIG_NETFILTER_XT_MATCH_DCCP=m
  2894. +CONFIG_NETFILTER_XT_MATCH_DEVGROUP=m
  2895. +CONFIG_NETFILTER_XT_MATCH_DSCP=m
  2896. +CONFIG_NETFILTER_XT_MATCH_ESP=m
  2897. +CONFIG_NETFILTER_XT_MATCH_HASHLIMIT=m
  2898. +CONFIG_NETFILTER_XT_MATCH_HELPER=m
  2899. +CONFIG_NETFILTER_XT_MATCH_IPRANGE=m
  2900. +CONFIG_NETFILTER_XT_MATCH_IPVS=m
  2901. +CONFIG_NETFILTER_XT_MATCH_LENGTH=m
  2902. +CONFIG_NETFILTER_XT_MATCH_LIMIT=m
  2903. +CONFIG_NETFILTER_XT_MATCH_MAC=m
  2904. +CONFIG_NETFILTER_XT_MATCH_MARK=m
  2905. +CONFIG_NETFILTER_XT_MATCH_MULTIPORT=m
  2906. +CONFIG_NETFILTER_XT_MATCH_NFACCT=m
  2907. +CONFIG_NETFILTER_XT_MATCH_OSF=m
  2908. +CONFIG_NETFILTER_XT_MATCH_OWNER=m
  2909. +CONFIG_NETFILTER_XT_MATCH_POLICY=m
  2910. +CONFIG_NETFILTER_XT_MATCH_PHYSDEV=m
  2911. +CONFIG_NETFILTER_XT_MATCH_PKTTYPE=m
  2912. +CONFIG_NETFILTER_XT_MATCH_QUOTA=m
  2913. +CONFIG_NETFILTER_XT_MATCH_RATEEST=m
  2914. +CONFIG_NETFILTER_XT_MATCH_REALM=m
  2915. +CONFIG_NETFILTER_XT_MATCH_RECENT=m
  2916. +CONFIG_NETFILTER_XT_MATCH_SOCKET=m
  2917. +CONFIG_NETFILTER_XT_MATCH_STATE=m
  2918. +CONFIG_NETFILTER_XT_MATCH_STATISTIC=m
  2919. +CONFIG_NETFILTER_XT_MATCH_STRING=m
  2920. +CONFIG_NETFILTER_XT_MATCH_TCPMSS=m
  2921. +CONFIG_NETFILTER_XT_MATCH_TIME=m
  2922. +CONFIG_NETFILTER_XT_MATCH_U32=m
  2923. +CONFIG_IP_SET=m
  2924. +CONFIG_IP_SET_BITMAP_IP=m
  2925. +CONFIG_IP_SET_BITMAP_IPMAC=m
  2926. +CONFIG_IP_SET_BITMAP_PORT=m
  2927. +CONFIG_IP_SET_HASH_IP=m
  2928. +CONFIG_IP_SET_HASH_IPPORT=m
  2929. +CONFIG_IP_SET_HASH_IPPORTIP=m
  2930. +CONFIG_IP_SET_HASH_IPPORTNET=m
  2931. +CONFIG_IP_SET_HASH_NET=m
  2932. +CONFIG_IP_SET_HASH_NETPORT=m
  2933. +CONFIG_IP_SET_HASH_NETIFACE=m
  2934. +CONFIG_IP_SET_LIST_SET=m
  2935. +CONFIG_IP_VS=m
  2936. +CONFIG_IP_VS_PROTO_TCP=y
  2937. +CONFIG_IP_VS_PROTO_UDP=y
  2938. +CONFIG_IP_VS_PROTO_ESP=y
  2939. +CONFIG_IP_VS_PROTO_AH=y
  2940. +CONFIG_IP_VS_PROTO_SCTP=y
  2941. +CONFIG_IP_VS_RR=m
  2942. +CONFIG_IP_VS_WRR=m
  2943. +CONFIG_IP_VS_LC=m
  2944. +CONFIG_IP_VS_WLC=m
  2945. +CONFIG_IP_VS_LBLC=m
  2946. +CONFIG_IP_VS_LBLCR=m
  2947. +CONFIG_IP_VS_DH=m
  2948. +CONFIG_IP_VS_SH=m
  2949. +CONFIG_IP_VS_SED=m
  2950. +CONFIG_IP_VS_NQ=m
  2951. +CONFIG_IP_VS_FTP=m
  2952. +CONFIG_IP_VS_PE_SIP=m
  2953. +CONFIG_NF_CONNTRACK_IPV4=m
  2954. +CONFIG_IP_NF_IPTABLES=m
  2955. +CONFIG_IP_NF_MATCH_AH=m
  2956. +CONFIG_IP_NF_MATCH_ECN=m
  2957. +CONFIG_IP_NF_MATCH_TTL=m
  2958. +CONFIG_IP_NF_FILTER=m
  2959. +CONFIG_IP_NF_TARGET_REJECT=m
  2960. +CONFIG_IP_NF_NAT=m
  2961. +CONFIG_IP_NF_TARGET_MASQUERADE=m
  2962. +CONFIG_IP_NF_TARGET_NETMAP=m
  2963. +CONFIG_IP_NF_TARGET_REDIRECT=m
  2964. +CONFIG_IP_NF_MANGLE=m
  2965. +CONFIG_IP_NF_TARGET_CLUSTERIP=m
  2966. +CONFIG_IP_NF_TARGET_ECN=m
  2967. +CONFIG_IP_NF_TARGET_TTL=m
  2968. +CONFIG_IP_NF_RAW=m
  2969. +CONFIG_IP_NF_ARPTABLES=m
  2970. +CONFIG_IP_NF_ARPFILTER=m
  2971. +CONFIG_IP_NF_ARP_MANGLE=m
  2972. +CONFIG_NF_CONNTRACK_IPV6=m
  2973. +CONFIG_IP6_NF_IPTABLES=m
  2974. +CONFIG_IP6_NF_MATCH_AH=m
  2975. +CONFIG_IP6_NF_MATCH_EUI64=m
  2976. +CONFIG_IP6_NF_MATCH_FRAG=m
  2977. +CONFIG_IP6_NF_MATCH_OPTS=m
  2978. +CONFIG_IP6_NF_MATCH_HL=m
  2979. +CONFIG_IP6_NF_MATCH_IPV6HEADER=m
  2980. +CONFIG_IP6_NF_MATCH_MH=m
  2981. +CONFIG_IP6_NF_MATCH_RT=m
  2982. +CONFIG_IP6_NF_TARGET_HL=m
  2983. +CONFIG_IP6_NF_FILTER=m
  2984. +CONFIG_IP6_NF_TARGET_REJECT=m
  2985. +CONFIG_IP6_NF_MANGLE=m
  2986. +CONFIG_IP6_NF_RAW=m
  2987. +CONFIG_IP6_NF_NAT=m
  2988. +CONFIG_IP6_NF_TARGET_MASQUERADE=m
  2989. +CONFIG_IP6_NF_TARGET_NPT=m
  2990. +CONFIG_BRIDGE_NF_EBTABLES=m
  2991. +CONFIG_BRIDGE_EBT_BROUTE=m
  2992. +CONFIG_BRIDGE_EBT_T_FILTER=m
  2993. +CONFIG_BRIDGE_EBT_T_NAT=m
  2994. +CONFIG_BRIDGE_EBT_802_3=m
  2995. +CONFIG_BRIDGE_EBT_AMONG=m
  2996. +CONFIG_BRIDGE_EBT_ARP=m
  2997. +CONFIG_BRIDGE_EBT_IP=m
  2998. +CONFIG_BRIDGE_EBT_IP6=m
  2999. +CONFIG_BRIDGE_EBT_LIMIT=m
  3000. +CONFIG_BRIDGE_EBT_MARK=m
  3001. +CONFIG_BRIDGE_EBT_PKTTYPE=m
  3002. +CONFIG_BRIDGE_EBT_STP=m
  3003. +CONFIG_BRIDGE_EBT_VLAN=m
  3004. +CONFIG_BRIDGE_EBT_ARPREPLY=m
  3005. +CONFIG_BRIDGE_EBT_DNAT=m
  3006. +CONFIG_BRIDGE_EBT_MARK_T=m
  3007. +CONFIG_BRIDGE_EBT_REDIRECT=m
  3008. +CONFIG_BRIDGE_EBT_SNAT=m
  3009. +CONFIG_BRIDGE_EBT_LOG=m
  3010. +CONFIG_BRIDGE_EBT_NFLOG=m
  3011. +CONFIG_SCTP_COOKIE_HMAC_SHA1=y
  3012. +CONFIG_ATM=m
  3013. +CONFIG_L2TP=m
  3014. +CONFIG_L2TP_V3=y
  3015. +CONFIG_L2TP_IP=m
  3016. +CONFIG_L2TP_ETH=m
  3017. +CONFIG_BRIDGE=m
  3018. +CONFIG_VLAN_8021Q=m
  3019. +CONFIG_VLAN_8021Q_GVRP=y
  3020. +CONFIG_ATALK=m
  3021. +CONFIG_6LOWPAN=m
  3022. +CONFIG_NET_SCHED=y
  3023. +CONFIG_NET_SCH_CBQ=m
  3024. +CONFIG_NET_SCH_HTB=m
  3025. +CONFIG_NET_SCH_HFSC=m
  3026. +CONFIG_NET_SCH_PRIO=m
  3027. +CONFIG_NET_SCH_MULTIQ=m
  3028. +CONFIG_NET_SCH_RED=m
  3029. +CONFIG_NET_SCH_SFB=m
  3030. +CONFIG_NET_SCH_SFQ=m
  3031. +CONFIG_NET_SCH_TEQL=m
  3032. +CONFIG_NET_SCH_TBF=m
  3033. +CONFIG_NET_SCH_GRED=m
  3034. +CONFIG_NET_SCH_DSMARK=m
  3035. +CONFIG_NET_SCH_NETEM=m
  3036. +CONFIG_NET_SCH_DRR=m
  3037. +CONFIG_NET_SCH_MQPRIO=m
  3038. +CONFIG_NET_SCH_CHOKE=m
  3039. +CONFIG_NET_SCH_QFQ=m
  3040. +CONFIG_NET_SCH_CODEL=m
  3041. +CONFIG_NET_SCH_FQ_CODEL=m
  3042. +CONFIG_NET_SCH_INGRESS=m
  3043. +CONFIG_NET_SCH_PLUG=m
  3044. +CONFIG_NET_CLS_BASIC=m
  3045. +CONFIG_NET_CLS_TCINDEX=m
  3046. +CONFIG_NET_CLS_ROUTE4=m
  3047. +CONFIG_NET_CLS_FW=m
  3048. +CONFIG_NET_CLS_U32=m
  3049. +CONFIG_CLS_U32_MARK=y
  3050. +CONFIG_NET_CLS_RSVP=m
  3051. +CONFIG_NET_CLS_RSVP6=m
  3052. +CONFIG_NET_CLS_FLOW=m
  3053. +CONFIG_NET_CLS_CGROUP=m
  3054. +CONFIG_NET_EMATCH=y
  3055. +CONFIG_NET_EMATCH_CMP=m
  3056. +CONFIG_NET_EMATCH_NBYTE=m
  3057. +CONFIG_NET_EMATCH_U32=m
  3058. +CONFIG_NET_EMATCH_META=m
  3059. +CONFIG_NET_EMATCH_TEXT=m
  3060. +CONFIG_NET_EMATCH_IPSET=m
  3061. +CONFIG_NET_CLS_ACT=y
  3062. +CONFIG_NET_ACT_POLICE=m
  3063. +CONFIG_NET_ACT_GACT=m
  3064. +CONFIG_GACT_PROB=y
  3065. +CONFIG_NET_ACT_MIRRED=m
  3066. +CONFIG_NET_ACT_IPT=m
  3067. +CONFIG_NET_ACT_NAT=m
  3068. +CONFIG_NET_ACT_PEDIT=m
  3069. +CONFIG_NET_ACT_SIMP=m
  3070. +CONFIG_NET_ACT_SKBEDIT=m
  3071. +CONFIG_NET_ACT_CSUM=m
  3072. +CONFIG_BATMAN_ADV=m
  3073. +CONFIG_OPENVSWITCH=m
  3074. +CONFIG_NET_PKTGEN=m
  3075. +CONFIG_HAMRADIO=y
  3076. +CONFIG_AX25=m
  3077. +CONFIG_NETROM=m
  3078. +CONFIG_ROSE=m
  3079. +CONFIG_MKISS=m
  3080. +CONFIG_6PACK=m
  3081. +CONFIG_BPQETHER=m
  3082. +CONFIG_BAYCOM_SER_FDX=m
  3083. +CONFIG_BAYCOM_SER_HDX=m
  3084. +CONFIG_YAM=m
  3085. +CONFIG_CAN=m
  3086. +CONFIG_CAN_VCAN=m
  3087. +CONFIG_CAN_MCP251X=m
  3088. +CONFIG_IRDA=m
  3089. +CONFIG_IRLAN=m
  3090. +CONFIG_IRNET=m
  3091. +CONFIG_IRCOMM=m
  3092. +CONFIG_IRDA_ULTRA=y
  3093. +CONFIG_IRDA_CACHE_LAST_LSAP=y
  3094. +CONFIG_IRDA_FAST_RR=y
  3095. +CONFIG_IRTTY_SIR=m
  3096. +CONFIG_KINGSUN_DONGLE=m
  3097. +CONFIG_KSDAZZLE_DONGLE=m
  3098. +CONFIG_KS959_DONGLE=m
  3099. +CONFIG_USB_IRDA=m
  3100. +CONFIG_SIGMATEL_FIR=m
  3101. +CONFIG_MCS_FIR=m
  3102. +CONFIG_BT=m
  3103. +CONFIG_BT_6LOWPAN=m
  3104. +CONFIG_BT_RFCOMM=m
  3105. +CONFIG_BT_RFCOMM_TTY=y
  3106. +CONFIG_BT_BNEP=m
  3107. +CONFIG_BT_BNEP_MC_FILTER=y
  3108. +CONFIG_BT_BNEP_PROTO_FILTER=y
  3109. +CONFIG_BT_HIDP=m
  3110. +CONFIG_BT_HCIBTUSB=m
  3111. +CONFIG_BT_HCIBCM203X=m
  3112. +CONFIG_BT_HCIBPA10X=m
  3113. +CONFIG_BT_HCIBFUSB=m
  3114. +CONFIG_BT_HCIVHCI=m
  3115. +CONFIG_BT_MRVL=m
  3116. +CONFIG_BT_MRVL_SDIO=m
  3117. +CONFIG_BT_ATH3K=m
  3118. +CONFIG_BT_WILINK=m
  3119. +CONFIG_MAC80211=m
  3120. +CONFIG_MAC80211_MESH=y
  3121. +CONFIG_WIMAX=m
  3122. +CONFIG_RFKILL=m
  3123. +CONFIG_RFKILL_INPUT=y
  3124. +CONFIG_NET_9P=m
  3125. +CONFIG_NFC=m
  3126. +CONFIG_NFC_PN533=m
  3127. +CONFIG_DEVTMPFS=y
  3128. +CONFIG_DEVTMPFS_MOUNT=y
  3129. +CONFIG_DMA_CMA=y
  3130. +CONFIG_CMA_SIZE_MBYTES=5
  3131. +CONFIG_ZRAM=m
  3132. +CONFIG_ZRAM_LZ4_COMPRESS=y
  3133. +CONFIG_BLK_DEV_LOOP=y
  3134. +CONFIG_BLK_DEV_CRYPTOLOOP=m
  3135. +CONFIG_BLK_DEV_DRBD=m
  3136. +CONFIG_BLK_DEV_NBD=m
  3137. +CONFIG_BLK_DEV_RAM=y
  3138. +CONFIG_CDROM_PKTCDVD=m
  3139. +CONFIG_ATA_OVER_ETH=m
  3140. +CONFIG_EEPROM_AT24=m
  3141. +CONFIG_SCSI=y
  3142. +# CONFIG_SCSI_PROC_FS is not set
  3143. +CONFIG_BLK_DEV_SD=y
  3144. +CONFIG_CHR_DEV_ST=m
  3145. +CONFIG_CHR_DEV_OSST=m
  3146. +CONFIG_BLK_DEV_SR=m
  3147. +CONFIG_CHR_DEV_SG=m
  3148. +CONFIG_SCSI_ISCSI_ATTRS=y
  3149. +CONFIG_ISCSI_TCP=m
  3150. +CONFIG_ISCSI_BOOT_SYSFS=m
  3151. +CONFIG_MD=y
  3152. +CONFIG_MD_LINEAR=m
  3153. +CONFIG_MD_RAID0=m
  3154. +CONFIG_BLK_DEV_DM=m
  3155. +CONFIG_DM_CRYPT=m
  3156. +CONFIG_DM_SNAPSHOT=m
  3157. +CONFIG_DM_MIRROR=m
  3158. +CONFIG_DM_LOG_USERSPACE=m
  3159. +CONFIG_DM_RAID=m
  3160. +CONFIG_DM_ZERO=m
  3161. +CONFIG_DM_DELAY=m
  3162. +CONFIG_NETDEVICES=y
  3163. +CONFIG_BONDING=m
  3164. +CONFIG_DUMMY=m
  3165. +CONFIG_IFB=m
  3166. +CONFIG_MACVLAN=m
  3167. +CONFIG_NETCONSOLE=m
  3168. +CONFIG_TUN=m
  3169. +CONFIG_VETH=m
  3170. +CONFIG_ENC28J60=m
  3171. +CONFIG_MDIO_BITBANG=m
  3172. +CONFIG_PPP=m
  3173. +CONFIG_PPP_BSDCOMP=m
  3174. +CONFIG_PPP_DEFLATE=m
  3175. +CONFIG_PPP_FILTER=y
  3176. +CONFIG_PPP_MPPE=m
  3177. +CONFIG_PPP_MULTILINK=y
  3178. +CONFIG_PPPOATM=m
  3179. +CONFIG_PPPOE=m
  3180. +CONFIG_PPPOL2TP=m
  3181. +CONFIG_PPP_ASYNC=m
  3182. +CONFIG_PPP_SYNC_TTY=m
  3183. +CONFIG_SLIP=m
  3184. +CONFIG_SLIP_COMPRESSED=y
  3185. +CONFIG_SLIP_SMART=y
  3186. +CONFIG_USB_CATC=m
  3187. +CONFIG_USB_KAWETH=m
  3188. +CONFIG_USB_PEGASUS=m
  3189. +CONFIG_USB_RTL8150=m
  3190. +CONFIG_USB_RTL8152=m
  3191. +CONFIG_USB_USBNET=y
  3192. +CONFIG_USB_NET_AX8817X=m
  3193. +CONFIG_USB_NET_AX88179_178A=m
  3194. +CONFIG_USB_NET_CDCETHER=m
  3195. +CONFIG_USB_NET_CDC_EEM=m
  3196. +CONFIG_USB_NET_CDC_NCM=m
  3197. +CONFIG_USB_NET_HUAWEI_CDC_NCM=m
  3198. +CONFIG_USB_NET_CDC_MBIM=m
  3199. +CONFIG_USB_NET_DM9601=m
  3200. +CONFIG_USB_NET_SR9700=m
  3201. +CONFIG_USB_NET_SR9800=m
  3202. +CONFIG_USB_NET_SMSC75XX=m
  3203. +CONFIG_USB_NET_SMSC95XX=y
  3204. +CONFIG_USB_NET_GL620A=m
  3205. +CONFIG_USB_NET_NET1080=m
  3206. +CONFIG_USB_NET_PLUSB=m
  3207. +CONFIG_USB_NET_MCS7830=m
  3208. +CONFIG_USB_NET_CDC_SUBSET=m
  3209. +CONFIG_USB_ALI_M5632=y
  3210. +CONFIG_USB_AN2720=y
  3211. +CONFIG_USB_EPSON2888=y
  3212. +CONFIG_USB_KC2190=y
  3213. +CONFIG_USB_NET_ZAURUS=m
  3214. +CONFIG_USB_NET_CX82310_ETH=m
  3215. +CONFIG_USB_NET_KALMIA=m
  3216. +CONFIG_USB_NET_QMI_WWAN=m
  3217. +CONFIG_USB_HSO=m
  3218. +CONFIG_USB_NET_INT51X1=m
  3219. +CONFIG_USB_IPHETH=m
  3220. +CONFIG_USB_SIERRA_NET=m
  3221. +CONFIG_USB_VL600=m
  3222. +CONFIG_LIBERTAS_THINFIRM=m
  3223. +CONFIG_LIBERTAS_THINFIRM_USB=m
  3224. +CONFIG_AT76C50X_USB=m
  3225. +CONFIG_USB_ZD1201=m
  3226. +CONFIG_USB_NET_RNDIS_WLAN=m
  3227. +CONFIG_RTL8187=m
  3228. +CONFIG_MAC80211_HWSIM=m
  3229. +CONFIG_ATH_CARDS=m
  3230. +CONFIG_ATH9K=m
  3231. +CONFIG_ATH9K_HTC=m
  3232. +CONFIG_CARL9170=m
  3233. +CONFIG_ATH6KL=m
  3234. +CONFIG_ATH6KL_USB=m
  3235. +CONFIG_AR5523=m
  3236. +CONFIG_B43=m
  3237. +# CONFIG_B43_PHY_N is not set
  3238. +CONFIG_B43LEGACY=m
  3239. +CONFIG_BRCMFMAC=m
  3240. +CONFIG_BRCMFMAC_USB=y
  3241. +CONFIG_HOSTAP=m
  3242. +CONFIG_LIBERTAS=m
  3243. +CONFIG_LIBERTAS_USB=m
  3244. +CONFIG_LIBERTAS_SDIO=m
  3245. +CONFIG_P54_COMMON=m
  3246. +CONFIG_P54_USB=m
  3247. +CONFIG_RT2X00=m
  3248. +CONFIG_RT2500USB=m
  3249. +CONFIG_RT73USB=m
  3250. +CONFIG_RT2800USB=m
  3251. +CONFIG_RT2800USB_RT3573=y
  3252. +CONFIG_RT2800USB_RT53XX=y
  3253. +CONFIG_RT2800USB_RT55XX=y
  3254. +CONFIG_RT2800USB_UNKNOWN=y
  3255. +CONFIG_RTL8192CU=m
  3256. +CONFIG_ZD1211RW=m
  3257. +CONFIG_MWIFIEX=m
  3258. +CONFIG_MWIFIEX_SDIO=m
  3259. +CONFIG_WIMAX_I2400M_USB=m
  3260. +CONFIG_INPUT_POLLDEV=m
  3261. +# CONFIG_INPUT_MOUSEDEV_PSAUX is not set
  3262. +CONFIG_INPUT_JOYDEV=m
  3263. +CONFIG_INPUT_EVDEV=m
  3264. +# CONFIG_KEYBOARD_ATKBD is not set
  3265. +CONFIG_KEYBOARD_GPIO=m
  3266. +# CONFIG_INPUT_MOUSE is not set
  3267. +CONFIG_INPUT_JOYSTICK=y
  3268. +CONFIG_JOYSTICK_IFORCE=m
  3269. +CONFIG_JOYSTICK_IFORCE_USB=y
  3270. +CONFIG_JOYSTICK_XPAD=m
  3271. +CONFIG_JOYSTICK_XPAD_FF=y
  3272. +CONFIG_INPUT_TOUCHSCREEN=y
  3273. +CONFIG_TOUCHSCREEN_ADS7846=m
  3274. +CONFIG_TOUCHSCREEN_EGALAX=m
  3275. +CONFIG_TOUCHSCREEN_USB_COMPOSITE=m
  3276. +CONFIG_TOUCHSCREEN_STMPE=m
  3277. +CONFIG_INPUT_MISC=y
  3278. +CONFIG_INPUT_AD714X=m
  3279. +CONFIG_INPUT_ATI_REMOTE2=m
  3280. +CONFIG_INPUT_KEYSPAN_REMOTE=m
  3281. +CONFIG_INPUT_POWERMATE=m
  3282. +CONFIG_INPUT_YEALINK=m
  3283. +CONFIG_INPUT_CM109=m
  3284. +CONFIG_INPUT_UINPUT=m
  3285. +CONFIG_INPUT_GPIO_ROTARY_ENCODER=m
  3286. +CONFIG_INPUT_ADXL34X=m
  3287. +CONFIG_INPUT_CMA3000=m
  3288. +CONFIG_SERIO=m
  3289. +CONFIG_SERIO_RAW=m
  3290. +CONFIG_GAMEPORT=m
  3291. +CONFIG_GAMEPORT_NS558=m
  3292. +CONFIG_GAMEPORT_L4=m
  3293. +CONFIG_DEVPTS_MULTIPLE_INSTANCES=y
  3294. +# CONFIG_LEGACY_PTYS is not set
  3295. +# CONFIG_DEVKMEM is not set
  3296. +CONFIG_SERIAL_AMBA_PL011=y
  3297. +CONFIG_SERIAL_AMBA_PL011_CONSOLE=y
  3298. +CONFIG_TTY_PRINTK=y
  3299. +CONFIG_HW_RANDOM=y
  3300. +CONFIG_HW_RANDOM_BCM2708=m
  3301. +CONFIG_RAW_DRIVER=y
  3302. +CONFIG_BRCM_CHAR_DRIVERS=y
  3303. +CONFIG_BCM_VC_CMA=y
  3304. +CONFIG_BCM_VC_SM=y
  3305. +CONFIG_I2C=y
  3306. +CONFIG_I2C_CHARDEV=m
  3307. +CONFIG_I2C_MUX=m
  3308. +CONFIG_I2C_BCM2708=m
  3309. +CONFIG_SPI=y
  3310. +CONFIG_SPI_BCM2835=m
  3311. +CONFIG_SPI_BCM2708=m
  3312. +CONFIG_SPI_SPIDEV=y
  3313. +CONFIG_PPS=m
  3314. +CONFIG_PPS_CLIENT_LDISC=m
  3315. +CONFIG_PPS_CLIENT_GPIO=m
  3316. +CONFIG_GPIO_SYSFS=y
  3317. +CONFIG_GPIO_ARIZONA=m
  3318. +CONFIG_GPIO_STMPE=y
  3319. +CONFIG_W1=m
  3320. +CONFIG_W1_MASTER_DS2490=m
  3321. +CONFIG_W1_MASTER_DS2482=m
  3322. +CONFIG_W1_MASTER_DS1WM=m
  3323. +CONFIG_W1_MASTER_GPIO=m
  3324. +CONFIG_W1_SLAVE_THERM=m
  3325. +CONFIG_W1_SLAVE_SMEM=m
  3326. +CONFIG_W1_SLAVE_DS2408=m
  3327. +CONFIG_W1_SLAVE_DS2413=m
  3328. +CONFIG_W1_SLAVE_DS2406=m
  3329. +CONFIG_W1_SLAVE_DS2423=m
  3330. +CONFIG_W1_SLAVE_DS2431=m
  3331. +CONFIG_W1_SLAVE_DS2433=m
  3332. +CONFIG_W1_SLAVE_DS2760=m
  3333. +CONFIG_W1_SLAVE_DS2780=m
  3334. +CONFIG_W1_SLAVE_DS2781=m
  3335. +CONFIG_W1_SLAVE_DS28E04=m
  3336. +CONFIG_W1_SLAVE_BQ27000=m
  3337. +CONFIG_BATTERY_DS2760=m
  3338. +# CONFIG_HWMON is not set
  3339. +CONFIG_THERMAL=y
  3340. +CONFIG_THERMAL_BCM2835=y
  3341. +CONFIG_WATCHDOG=y
  3342. +CONFIG_BCM2708_WDT=m
  3343. +CONFIG_UCB1400_CORE=m
  3344. +CONFIG_MFD_STMPE=y
  3345. +CONFIG_STMPE_SPI=y
  3346. +CONFIG_MFD_ARIZONA_I2C=m
  3347. +CONFIG_MFD_ARIZONA_SPI=m
  3348. +CONFIG_MFD_WM5102=y
  3349. +CONFIG_MEDIA_SUPPORT=m
  3350. +CONFIG_MEDIA_CAMERA_SUPPORT=y
  3351. +CONFIG_MEDIA_ANALOG_TV_SUPPORT=y
  3352. +CONFIG_MEDIA_DIGITAL_TV_SUPPORT=y
  3353. +CONFIG_MEDIA_RADIO_SUPPORT=y
  3354. +CONFIG_MEDIA_RC_SUPPORT=y
  3355. +CONFIG_MEDIA_CONTROLLER=y
  3356. +CONFIG_LIRC=m
  3357. +CONFIG_RC_DEVICES=y
  3358. +CONFIG_RC_ATI_REMOTE=m
  3359. +CONFIG_IR_IMON=m
  3360. +CONFIG_IR_MCEUSB=m
  3361. +CONFIG_IR_REDRAT3=m
  3362. +CONFIG_IR_STREAMZAP=m
  3363. +CONFIG_IR_IGUANA=m
  3364. +CONFIG_IR_TTUSBIR=m
  3365. +CONFIG_RC_LOOPBACK=m
  3366. +CONFIG_IR_GPIO_CIR=m
  3367. +CONFIG_MEDIA_USB_SUPPORT=y
  3368. +CONFIG_USB_VIDEO_CLASS=m
  3369. +CONFIG_USB_M5602=m
  3370. +CONFIG_USB_STV06XX=m
  3371. +CONFIG_USB_GL860=m
  3372. +CONFIG_USB_GSPCA_BENQ=m
  3373. +CONFIG_USB_GSPCA_CONEX=m
  3374. +CONFIG_USB_GSPCA_CPIA1=m
  3375. +CONFIG_USB_GSPCA_DTCS033=m
  3376. +CONFIG_USB_GSPCA_ETOMS=m
  3377. +CONFIG_USB_GSPCA_FINEPIX=m
  3378. +CONFIG_USB_GSPCA_JEILINJ=m
  3379. +CONFIG_USB_GSPCA_JL2005BCD=m
  3380. +CONFIG_USB_GSPCA_KINECT=m
  3381. +CONFIG_USB_GSPCA_KONICA=m
  3382. +CONFIG_USB_GSPCA_MARS=m
  3383. +CONFIG_USB_GSPCA_MR97310A=m
  3384. +CONFIG_USB_GSPCA_NW80X=m
  3385. +CONFIG_USB_GSPCA_OV519=m
  3386. +CONFIG_USB_GSPCA_OV534=m
  3387. +CONFIG_USB_GSPCA_OV534_9=m
  3388. +CONFIG_USB_GSPCA_PAC207=m
  3389. +CONFIG_USB_GSPCA_PAC7302=m
  3390. +CONFIG_USB_GSPCA_PAC7311=m
  3391. +CONFIG_USB_GSPCA_SE401=m
  3392. +CONFIG_USB_GSPCA_SN9C2028=m
  3393. +CONFIG_USB_GSPCA_SN9C20X=m
  3394. +CONFIG_USB_GSPCA_SONIXB=m
  3395. +CONFIG_USB_GSPCA_SONIXJ=m
  3396. +CONFIG_USB_GSPCA_SPCA500=m
  3397. +CONFIG_USB_GSPCA_SPCA501=m
  3398. +CONFIG_USB_GSPCA_SPCA505=m
  3399. +CONFIG_USB_GSPCA_SPCA506=m
  3400. +CONFIG_USB_GSPCA_SPCA508=m
  3401. +CONFIG_USB_GSPCA_SPCA561=m
  3402. +CONFIG_USB_GSPCA_SPCA1528=m
  3403. +CONFIG_USB_GSPCA_SQ905=m
  3404. +CONFIG_USB_GSPCA_SQ905C=m
  3405. +CONFIG_USB_GSPCA_SQ930X=m
  3406. +CONFIG_USB_GSPCA_STK014=m
  3407. +CONFIG_USB_GSPCA_STK1135=m
  3408. +CONFIG_USB_GSPCA_STV0680=m
  3409. +CONFIG_USB_GSPCA_SUNPLUS=m
  3410. +CONFIG_USB_GSPCA_T613=m
  3411. +CONFIG_USB_GSPCA_TOPRO=m
  3412. +CONFIG_USB_GSPCA_TV8532=m
  3413. +CONFIG_USB_GSPCA_VC032X=m
  3414. +CONFIG_USB_GSPCA_VICAM=m
  3415. +CONFIG_USB_GSPCA_XIRLINK_CIT=m
  3416. +CONFIG_USB_GSPCA_ZC3XX=m
  3417. +CONFIG_USB_PWC=m
  3418. +CONFIG_VIDEO_CPIA2=m
  3419. +CONFIG_USB_ZR364XX=m
  3420. +CONFIG_USB_STKWEBCAM=m
  3421. +CONFIG_USB_S2255=m
  3422. +CONFIG_VIDEO_USBTV=m
  3423. +CONFIG_VIDEO_PVRUSB2=m
  3424. +CONFIG_VIDEO_HDPVR=m
  3425. +CONFIG_VIDEO_TLG2300=m
  3426. +CONFIG_VIDEO_USBVISION=m
  3427. +CONFIG_VIDEO_STK1160_COMMON=m
  3428. +CONFIG_VIDEO_STK1160_AC97=y
  3429. +CONFIG_VIDEO_GO7007=m
  3430. +CONFIG_VIDEO_GO7007_USB=m
  3431. +CONFIG_VIDEO_GO7007_USB_S2250_BOARD=m
  3432. +CONFIG_VIDEO_AU0828=m
  3433. +CONFIG_VIDEO_AU0828_RC=y
  3434. +CONFIG_VIDEO_CX231XX=m
  3435. +CONFIG_VIDEO_CX231XX_ALSA=m
  3436. +CONFIG_VIDEO_CX231XX_DVB=m
  3437. +CONFIG_VIDEO_TM6000=m
  3438. +CONFIG_VIDEO_TM6000_ALSA=m
  3439. +CONFIG_VIDEO_TM6000_DVB=m
  3440. +CONFIG_DVB_USB=m
  3441. +CONFIG_DVB_USB_A800=m
  3442. +CONFIG_DVB_USB_DIBUSB_MB=m
  3443. +CONFIG_DVB_USB_DIBUSB_MB_FAULTY=y
  3444. +CONFIG_DVB_USB_DIBUSB_MC=m
  3445. +CONFIG_DVB_USB_DIB0700=m
  3446. +CONFIG_DVB_USB_UMT_010=m
  3447. +CONFIG_DVB_USB_CXUSB=m
  3448. +CONFIG_DVB_USB_M920X=m
  3449. +CONFIG_DVB_USB_DIGITV=m
  3450. +CONFIG_DVB_USB_VP7045=m
  3451. +CONFIG_DVB_USB_VP702X=m
  3452. +CONFIG_DVB_USB_GP8PSK=m
  3453. +CONFIG_DVB_USB_NOVA_T_USB2=m
  3454. +CONFIG_DVB_USB_TTUSB2=m
  3455. +CONFIG_DVB_USB_DTT200U=m
  3456. +CONFIG_DVB_USB_OPERA1=m
  3457. +CONFIG_DVB_USB_AF9005=m
  3458. +CONFIG_DVB_USB_AF9005_REMOTE=m
  3459. +CONFIG_DVB_USB_PCTV452E=m
  3460. +CONFIG_DVB_USB_DW2102=m
  3461. +CONFIG_DVB_USB_CINERGY_T2=m
  3462. +CONFIG_DVB_USB_DTV5100=m
  3463. +CONFIG_DVB_USB_FRIIO=m
  3464. +CONFIG_DVB_USB_AZ6027=m
  3465. +CONFIG_DVB_USB_TECHNISAT_USB2=m
  3466. +CONFIG_DVB_USB_V2=m
  3467. +CONFIG_DVB_USB_AF9015=m
  3468. +CONFIG_DVB_USB_AF9035=m
  3469. +CONFIG_DVB_USB_ANYSEE=m
  3470. +CONFIG_DVB_USB_AU6610=m
  3471. +CONFIG_DVB_USB_AZ6007=m
  3472. +CONFIG_DVB_USB_CE6230=m
  3473. +CONFIG_DVB_USB_EC168=m
  3474. +CONFIG_DVB_USB_GL861=m
  3475. +CONFIG_DVB_USB_LME2510=m
  3476. +CONFIG_DVB_USB_MXL111SF=m
  3477. +CONFIG_DVB_USB_RTL28XXU=m
  3478. +CONFIG_DVB_USB_DVBSKY=m
  3479. +CONFIG_SMS_USB_DRV=m
  3480. +CONFIG_DVB_B2C2_FLEXCOP_USB=m
  3481. +CONFIG_DVB_AS102=m
  3482. +CONFIG_VIDEO_EM28XX=m
  3483. +CONFIG_VIDEO_EM28XX_V4L2=m
  3484. +CONFIG_VIDEO_EM28XX_ALSA=m
  3485. +CONFIG_VIDEO_EM28XX_DVB=m
  3486. +CONFIG_V4L_PLATFORM_DRIVERS=y
  3487. +CONFIG_VIDEO_BCM2835=y
  3488. +CONFIG_VIDEO_BCM2835_MMAL=m
  3489. +CONFIG_RADIO_SI470X=y
  3490. +CONFIG_USB_SI470X=m
  3491. +CONFIG_I2C_SI470X=m
  3492. +CONFIG_RADIO_SI4713=m
  3493. +CONFIG_I2C_SI4713=m
  3494. +CONFIG_USB_MR800=m
  3495. +CONFIG_USB_DSBR=m
  3496. +CONFIG_RADIO_SHARK=m
  3497. +CONFIG_RADIO_SHARK2=m
  3498. +CONFIG_USB_KEENE=m
  3499. +CONFIG_USB_MA901=m
  3500. +CONFIG_RADIO_TEA5764=m
  3501. +CONFIG_RADIO_SAA7706H=m
  3502. +CONFIG_RADIO_TEF6862=m
  3503. +CONFIG_RADIO_WL1273=m
  3504. +CONFIG_RADIO_WL128X=m
  3505. +# CONFIG_MEDIA_SUBDRV_AUTOSELECT is not set
  3506. +CONFIG_VIDEO_UDA1342=m
  3507. +CONFIG_VIDEO_SONY_BTF_MPX=m
  3508. +CONFIG_VIDEO_TVP5150=m
  3509. +CONFIG_VIDEO_TW2804=m
  3510. +CONFIG_VIDEO_TW9903=m
  3511. +CONFIG_VIDEO_TW9906=m
  3512. +CONFIG_VIDEO_OV7640=m
  3513. +CONFIG_VIDEO_MT9V011=m
  3514. +CONFIG_FB=y
  3515. +CONFIG_FB_BCM2708=y
  3516. +CONFIG_FB_UDL=m
  3517. +CONFIG_FB_SSD1307=m
  3518. +# CONFIG_BACKLIGHT_GENERIC is not set
  3519. +CONFIG_BACKLIGHT_GPIO=m
  3520. +CONFIG_FRAMEBUFFER_CONSOLE=y
  3521. +CONFIG_LOGO=y
  3522. +# CONFIG_LOGO_LINUX_MONO is not set
  3523. +# CONFIG_LOGO_LINUX_VGA16 is not set
  3524. +CONFIG_SOUND=y
  3525. +CONFIG_SND=m
  3526. +CONFIG_SND_SEQUENCER=m
  3527. +CONFIG_SND_SEQ_DUMMY=m
  3528. +CONFIG_SND_MIXER_OSS=m
  3529. +CONFIG_SND_PCM_OSS=m
  3530. +CONFIG_SND_SEQUENCER_OSS=y
  3531. +CONFIG_SND_HRTIMER=m
  3532. +CONFIG_SND_DUMMY=m
  3533. +CONFIG_SND_ALOOP=m
  3534. +CONFIG_SND_VIRMIDI=m
  3535. +CONFIG_SND_MTPAV=m
  3536. +CONFIG_SND_SERIAL_U16550=m
  3537. +CONFIG_SND_MPU401=m
  3538. +CONFIG_SND_BCM2835=m
  3539. +CONFIG_SND_USB_AUDIO=m
  3540. +CONFIG_SND_USB_UA101=m
  3541. +CONFIG_SND_USB_CAIAQ=m
  3542. +CONFIG_SND_USB_CAIAQ_INPUT=y
  3543. +CONFIG_SND_USB_6FIRE=m
  3544. +CONFIG_SND_SOC=m
  3545. +CONFIG_SND_BCM2708_SOC_I2S=m
  3546. +CONFIG_SND_BCM2708_SOC_HIFIBERRY_DAC=m
  3547. +CONFIG_SND_BCM2708_SOC_HIFIBERRY_DACPLUS=m
  3548. +CONFIG_SND_BCM2708_SOC_HIFIBERRY_DIGI=m
  3549. +CONFIG_SND_BCM2708_SOC_HIFIBERRY_AMP=m
  3550. +CONFIG_SND_BCM2708_SOC_RPI_DAC=m
  3551. +CONFIG_SND_BCM2708_SOC_RPI_PROTO=m
  3552. +CONFIG_SND_BCM2708_SOC_IQAUDIO_DAC=m
  3553. +CONFIG_SND_SIMPLE_CARD=m
  3554. +CONFIG_SOUND_PRIME=m
  3555. +CONFIG_HIDRAW=y
  3556. +CONFIG_HID_A4TECH=m
  3557. +CONFIG_HID_ACRUX=m
  3558. +CONFIG_HID_APPLE=m
  3559. +CONFIG_HID_BELKIN=m
  3560. +CONFIG_HID_CHERRY=m
  3561. +CONFIG_HID_CHICONY=m
  3562. +CONFIG_HID_CYPRESS=m
  3563. +CONFIG_HID_DRAGONRISE=m
  3564. +CONFIG_HID_EMS_FF=m
  3565. +CONFIG_HID_ELECOM=m
  3566. +CONFIG_HID_ELO=m
  3567. +CONFIG_HID_EZKEY=m
  3568. +CONFIG_HID_HOLTEK=m
  3569. +CONFIG_HID_KEYTOUCH=m
  3570. +CONFIG_HID_KYE=m
  3571. +CONFIG_HID_UCLOGIC=m
  3572. +CONFIG_HID_WALTOP=m
  3573. +CONFIG_HID_GYRATION=m
  3574. +CONFIG_HID_TWINHAN=m
  3575. +CONFIG_HID_KENSINGTON=m
  3576. +CONFIG_HID_LCPOWER=m
  3577. +CONFIG_HID_LOGITECH=m
  3578. +CONFIG_HID_MAGICMOUSE=m
  3579. +CONFIG_HID_MICROSOFT=m
  3580. +CONFIG_HID_MONTEREY=m
  3581. +CONFIG_HID_MULTITOUCH=m
  3582. +CONFIG_HID_NTRIG=m
  3583. +CONFIG_HID_ORTEK=m
  3584. +CONFIG_HID_PANTHERLORD=m
  3585. +CONFIG_HID_PETALYNX=m
  3586. +CONFIG_HID_PICOLCD=m
  3587. +CONFIG_HID_ROCCAT=m
  3588. +CONFIG_HID_SAMSUNG=m
  3589. +CONFIG_HID_SONY=m
  3590. +CONFIG_HID_SPEEDLINK=m
  3591. +CONFIG_HID_SUNPLUS=m
  3592. +CONFIG_HID_GREENASIA=m
  3593. +CONFIG_HID_SMARTJOYPLUS=m
  3594. +CONFIG_HID_TOPSEED=m
  3595. +CONFIG_HID_THINGM=m
  3596. +CONFIG_HID_THRUSTMASTER=m
  3597. +CONFIG_HID_WACOM=m
  3598. +CONFIG_HID_WIIMOTE=m
  3599. +CONFIG_HID_XINMO=m
  3600. +CONFIG_HID_ZEROPLUS=m
  3601. +CONFIG_HID_ZYDACRON=m
  3602. +CONFIG_HID_PID=y
  3603. +CONFIG_USB_HIDDEV=y
  3604. +CONFIG_USB=y
  3605. +CONFIG_USB_ANNOUNCE_NEW_DEVICES=y
  3606. +CONFIG_USB_MON=m
  3607. +CONFIG_USB_DWCOTG=y
  3608. +CONFIG_USB_PRINTER=m
  3609. +CONFIG_USB_STORAGE=y
  3610. +CONFIG_USB_STORAGE_REALTEK=m
  3611. +CONFIG_USB_STORAGE_DATAFAB=m
  3612. +CONFIG_USB_STORAGE_FREECOM=m
  3613. +CONFIG_USB_STORAGE_ISD200=m
  3614. +CONFIG_USB_STORAGE_USBAT=m
  3615. +CONFIG_USB_STORAGE_SDDR09=m
  3616. +CONFIG_USB_STORAGE_SDDR55=m
  3617. +CONFIG_USB_STORAGE_JUMPSHOT=m
  3618. +CONFIG_USB_STORAGE_ALAUDA=m
  3619. +CONFIG_USB_STORAGE_ONETOUCH=m
  3620. +CONFIG_USB_STORAGE_KARMA=m
  3621. +CONFIG_USB_STORAGE_CYPRESS_ATACB=m
  3622. +CONFIG_USB_STORAGE_ENE_UB6250=m
  3623. +CONFIG_USB_MDC800=m
  3624. +CONFIG_USB_MICROTEK=m
  3625. +CONFIG_USBIP_CORE=m
  3626. +CONFIG_USBIP_VHCI_HCD=m
  3627. +CONFIG_USBIP_HOST=m
  3628. +CONFIG_USB_SERIAL=m
  3629. +CONFIG_USB_SERIAL_GENERIC=y
  3630. +CONFIG_USB_SERIAL_AIRCABLE=m
  3631. +CONFIG_USB_SERIAL_ARK3116=m
  3632. +CONFIG_USB_SERIAL_BELKIN=m
  3633. +CONFIG_USB_SERIAL_CH341=m
  3634. +CONFIG_USB_SERIAL_WHITEHEAT=m
  3635. +CONFIG_USB_SERIAL_DIGI_ACCELEPORT=m
  3636. +CONFIG_USB_SERIAL_CP210X=m
  3637. +CONFIG_USB_SERIAL_CYPRESS_M8=m
  3638. +CONFIG_USB_SERIAL_EMPEG=m
  3639. +CONFIG_USB_SERIAL_FTDI_SIO=m
  3640. +CONFIG_USB_SERIAL_VISOR=m
  3641. +CONFIG_USB_SERIAL_IPAQ=m
  3642. +CONFIG_USB_SERIAL_IR=m
  3643. +CONFIG_USB_SERIAL_EDGEPORT=m
  3644. +CONFIG_USB_SERIAL_EDGEPORT_TI=m
  3645. +CONFIG_USB_SERIAL_F81232=m
  3646. +CONFIG_USB_SERIAL_GARMIN=m
  3647. +CONFIG_USB_SERIAL_IPW=m
  3648. +CONFIG_USB_SERIAL_IUU=m
  3649. +CONFIG_USB_SERIAL_KEYSPAN_PDA=m
  3650. +CONFIG_USB_SERIAL_KEYSPAN=m
  3651. +CONFIG_USB_SERIAL_KLSI=m
  3652. +CONFIG_USB_SERIAL_KOBIL_SCT=m
  3653. +CONFIG_USB_SERIAL_MCT_U232=m
  3654. +CONFIG_USB_SERIAL_METRO=m
  3655. +CONFIG_USB_SERIAL_MOS7720=m
  3656. +CONFIG_USB_SERIAL_MOS7840=m
  3657. +CONFIG_USB_SERIAL_NAVMAN=m
  3658. +CONFIG_USB_SERIAL_PL2303=m
  3659. +CONFIG_USB_SERIAL_OTI6858=m
  3660. +CONFIG_USB_SERIAL_QCAUX=m
  3661. +CONFIG_USB_SERIAL_QUALCOMM=m
  3662. +CONFIG_USB_SERIAL_SPCP8X5=m
  3663. +CONFIG_USB_SERIAL_SAFE=m
  3664. +CONFIG_USB_SERIAL_SIERRAWIRELESS=m
  3665. +CONFIG_USB_SERIAL_SYMBOL=m
  3666. +CONFIG_USB_SERIAL_TI=m
  3667. +CONFIG_USB_SERIAL_CYBERJACK=m
  3668. +CONFIG_USB_SERIAL_XIRCOM=m
  3669. +CONFIG_USB_SERIAL_OPTION=m
  3670. +CONFIG_USB_SERIAL_OMNINET=m
  3671. +CONFIG_USB_SERIAL_OPTICON=m
  3672. +CONFIG_USB_SERIAL_XSENS_MT=m
  3673. +CONFIG_USB_SERIAL_WISHBONE=m
  3674. +CONFIG_USB_SERIAL_SSU100=m
  3675. +CONFIG_USB_SERIAL_QT2=m
  3676. +CONFIG_USB_SERIAL_DEBUG=m
  3677. +CONFIG_USB_EMI62=m
  3678. +CONFIG_USB_EMI26=m
  3679. +CONFIG_USB_ADUTUX=m
  3680. +CONFIG_USB_SEVSEG=m
  3681. +CONFIG_USB_RIO500=m
  3682. +CONFIG_USB_LEGOTOWER=m
  3683. +CONFIG_USB_LCD=m
  3684. +CONFIG_USB_LED=m
  3685. +CONFIG_USB_CYPRESS_CY7C63=m
  3686. +CONFIG_USB_CYTHERM=m
  3687. +CONFIG_USB_IDMOUSE=m
  3688. +CONFIG_USB_FTDI_ELAN=m
  3689. +CONFIG_USB_APPLEDISPLAY=m
  3690. +CONFIG_USB_LD=m
  3691. +CONFIG_USB_TRANCEVIBRATOR=m
  3692. +CONFIG_USB_IOWARRIOR=m
  3693. +CONFIG_USB_TEST=m
  3694. +CONFIG_USB_ISIGHTFW=m
  3695. +CONFIG_USB_YUREX=m
  3696. +CONFIG_USB_ATM=m
  3697. +CONFIG_USB_SPEEDTOUCH=m
  3698. +CONFIG_USB_CXACRU=m
  3699. +CONFIG_USB_UEAGLEATM=m
  3700. +CONFIG_USB_XUSBATM=m
  3701. +CONFIG_MMC=y
  3702. +CONFIG_MMC_BLOCK_MINORS=32
  3703. +CONFIG_MMC_BCM2835=y
  3704. +CONFIG_MMC_BCM2835_DMA=y
  3705. +CONFIG_MMC_BCM2835_SDHOST=y
  3706. +CONFIG_MMC_SDHCI=y
  3707. +CONFIG_MMC_SDHCI_PLTFM=y
  3708. +CONFIG_MMC_SPI=m
  3709. +CONFIG_LEDS_CLASS=y
  3710. +CONFIG_LEDS_GPIO=y
  3711. +CONFIG_LEDS_TRIGGER_TIMER=y
  3712. +CONFIG_LEDS_TRIGGER_ONESHOT=y
  3713. +CONFIG_LEDS_TRIGGER_HEARTBEAT=y
  3714. +CONFIG_LEDS_TRIGGER_BACKLIGHT=y
  3715. +CONFIG_LEDS_TRIGGER_CPU=y
  3716. +CONFIG_LEDS_TRIGGER_GPIO=y
  3717. +CONFIG_LEDS_TRIGGER_DEFAULT_ON=y
  3718. +CONFIG_LEDS_TRIGGER_TRANSIENT=m
  3719. +CONFIG_LEDS_TRIGGER_CAMERA=m
  3720. +CONFIG_LEDS_TRIGGER_INPUT=y
  3721. +CONFIG_RTC_CLASS=y
  3722. +# CONFIG_RTC_HCTOSYS is not set
  3723. +CONFIG_RTC_DRV_DS1307=m
  3724. +CONFIG_RTC_DRV_DS1374=m
  3725. +CONFIG_RTC_DRV_DS1672=m
  3726. +CONFIG_RTC_DRV_DS3232=m
  3727. +CONFIG_RTC_DRV_MAX6900=m
  3728. +CONFIG_RTC_DRV_RS5C372=m
  3729. +CONFIG_RTC_DRV_ISL1208=m
  3730. +CONFIG_RTC_DRV_ISL12022=m
  3731. +CONFIG_RTC_DRV_ISL12057=m
  3732. +CONFIG_RTC_DRV_X1205=m
  3733. +CONFIG_RTC_DRV_PCF2127=m
  3734. +CONFIG_RTC_DRV_PCF8523=m
  3735. +CONFIG_RTC_DRV_PCF8563=m
  3736. +CONFIG_RTC_DRV_PCF8583=m
  3737. +CONFIG_RTC_DRV_M41T80=m
  3738. +CONFIG_RTC_DRV_BQ32K=m
  3739. +CONFIG_RTC_DRV_S35390A=m
  3740. +CONFIG_RTC_DRV_FM3130=m
  3741. +CONFIG_RTC_DRV_RX8581=m
  3742. +CONFIG_RTC_DRV_RX8025=m
  3743. +CONFIG_RTC_DRV_EM3027=m
  3744. +CONFIG_RTC_DRV_RV3029C2=m
  3745. +CONFIG_RTC_DRV_M41T93=m
  3746. +CONFIG_RTC_DRV_M41T94=m
  3747. +CONFIG_RTC_DRV_DS1305=m
  3748. +CONFIG_RTC_DRV_DS1390=m
  3749. +CONFIG_RTC_DRV_MAX6902=m
  3750. +CONFIG_RTC_DRV_R9701=m
  3751. +CONFIG_RTC_DRV_RS5C348=m
  3752. +CONFIG_RTC_DRV_DS3234=m
  3753. +CONFIG_RTC_DRV_PCF2123=m
  3754. +CONFIG_RTC_DRV_RX4581=m
  3755. +CONFIG_DMADEVICES=y
  3756. +CONFIG_DMA_BCM2708=y
  3757. +CONFIG_UIO=m
  3758. +CONFIG_UIO_PDRV_GENIRQ=m
  3759. +CONFIG_STAGING=y
  3760. +CONFIG_PRISM2_USB=m
  3761. +CONFIG_R8712U=m
  3762. +CONFIG_R8188EU=m
  3763. +CONFIG_R8723AU=m
  3764. +CONFIG_VT6656=m
  3765. +CONFIG_SPEAKUP=m
  3766. +CONFIG_SPEAKUP_SYNTH_SOFT=m
  3767. +CONFIG_STAGING_MEDIA=y
  3768. +CONFIG_LIRC_STAGING=y
  3769. +CONFIG_LIRC_IGORPLUGUSB=m
  3770. +CONFIG_LIRC_IMON=m
  3771. +CONFIG_LIRC_RPI=m
  3772. +CONFIG_LIRC_SASEM=m
  3773. +CONFIG_LIRC_SERIAL=m
  3774. +CONFIG_FB_TFT=m
  3775. +CONFIG_FB_TFT_AGM1264K_FL=m
  3776. +CONFIG_FB_TFT_BD663474=m
  3777. +CONFIG_FB_TFT_HX8340BN=m
  3778. +CONFIG_FB_TFT_HX8347D=m
  3779. +CONFIG_FB_TFT_HX8353D=m
  3780. +CONFIG_FB_TFT_ILI9320=m
  3781. +CONFIG_FB_TFT_ILI9325=m
  3782. +CONFIG_FB_TFT_ILI9340=m
  3783. +CONFIG_FB_TFT_ILI9341=m
  3784. +CONFIG_FB_TFT_ILI9481=m
  3785. +CONFIG_FB_TFT_ILI9486=m
  3786. +CONFIG_FB_TFT_PCD8544=m
  3787. +CONFIG_FB_TFT_RA8875=m
  3788. +CONFIG_FB_TFT_S6D02A1=m
  3789. +CONFIG_FB_TFT_S6D1121=m
  3790. +CONFIG_FB_TFT_SSD1289=m
  3791. +CONFIG_FB_TFT_SSD1306=m
  3792. +CONFIG_FB_TFT_SSD1331=m
  3793. +CONFIG_FB_TFT_SSD1351=m
  3794. +CONFIG_FB_TFT_ST7735R=m
  3795. +CONFIG_FB_TFT_TINYLCD=m
  3796. +CONFIG_FB_TFT_TLS8204=m
  3797. +CONFIG_FB_TFT_UC1701=m
  3798. +CONFIG_FB_TFT_UPD161704=m
  3799. +CONFIG_FB_TFT_WATTEROTT=m
  3800. +CONFIG_FB_FLEX=m
  3801. +CONFIG_FB_TFT_FBTFT_DEVICE=m
  3802. +# CONFIG_IOMMU_SUPPORT is not set
  3803. +CONFIG_EXTCON=m
  3804. +CONFIG_EXTCON_ARIZONA=m
  3805. +CONFIG_EXT4_FS=y
  3806. +CONFIG_EXT4_FS_POSIX_ACL=y
  3807. +CONFIG_EXT4_FS_SECURITY=y
  3808. +CONFIG_REISERFS_FS=m
  3809. +CONFIG_REISERFS_FS_XATTR=y
  3810. +CONFIG_REISERFS_FS_POSIX_ACL=y
  3811. +CONFIG_REISERFS_FS_SECURITY=y
  3812. +CONFIG_JFS_FS=m
  3813. +CONFIG_JFS_POSIX_ACL=y
  3814. +CONFIG_JFS_SECURITY=y
  3815. +CONFIG_JFS_STATISTICS=y
  3816. +CONFIG_XFS_FS=m
  3817. +CONFIG_XFS_QUOTA=y
  3818. +CONFIG_XFS_POSIX_ACL=y
  3819. +CONFIG_XFS_RT=y
  3820. +CONFIG_GFS2_FS=m
  3821. +CONFIG_OCFS2_FS=m
  3822. +CONFIG_BTRFS_FS=m
  3823. +CONFIG_BTRFS_FS_POSIX_ACL=y
  3824. +CONFIG_NILFS2_FS=m
  3825. +CONFIG_FANOTIFY=y
  3826. +CONFIG_QFMT_V1=m
  3827. +CONFIG_QFMT_V2=m
  3828. +CONFIG_AUTOFS4_FS=y
  3829. +CONFIG_FUSE_FS=m
  3830. +CONFIG_CUSE=m
  3831. +CONFIG_FSCACHE=y
  3832. +CONFIG_FSCACHE_STATS=y
  3833. +CONFIG_FSCACHE_HISTOGRAM=y
  3834. +CONFIG_CACHEFILES=y
  3835. +CONFIG_ISO9660_FS=m
  3836. +CONFIG_JOLIET=y
  3837. +CONFIG_ZISOFS=y
  3838. +CONFIG_UDF_FS=m
  3839. +CONFIG_MSDOS_FS=y
  3840. +CONFIG_VFAT_FS=y
  3841. +CONFIG_FAT_DEFAULT_IOCHARSET="ascii"
  3842. +CONFIG_NTFS_FS=m
  3843. +CONFIG_NTFS_RW=y
  3844. +CONFIG_TMPFS=y
  3845. +CONFIG_TMPFS_POSIX_ACL=y
  3846. +CONFIG_CONFIGFS_FS=y
  3847. +CONFIG_ECRYPT_FS=m
  3848. +CONFIG_HFS_FS=m
  3849. +CONFIG_HFSPLUS_FS=m
  3850. +CONFIG_SQUASHFS=m
  3851. +CONFIG_SQUASHFS_XATTR=y
  3852. +CONFIG_SQUASHFS_LZO=y
  3853. +CONFIG_SQUASHFS_XZ=y
  3854. +CONFIG_F2FS_FS=y
  3855. +CONFIG_NFS_FS=y
  3856. +CONFIG_NFS_V3_ACL=y
  3857. +CONFIG_NFS_V4=y
  3858. +CONFIG_NFS_SWAP=y
  3859. +CONFIG_ROOT_NFS=y
  3860. +CONFIG_NFS_FSCACHE=y
  3861. +CONFIG_NFSD=m
  3862. +CONFIG_NFSD_V3_ACL=y
  3863. +CONFIG_NFSD_V4=y
  3864. +CONFIG_CIFS=m
  3865. +CONFIG_CIFS_WEAK_PW_HASH=y
  3866. +CONFIG_CIFS_UPCALL=y
  3867. +CONFIG_CIFS_XATTR=y
  3868. +CONFIG_CIFS_POSIX=y
  3869. +CONFIG_9P_FS=m
  3870. +CONFIG_9P_FS_POSIX_ACL=y
  3871. +CONFIG_NLS_DEFAULT="utf8"
  3872. +CONFIG_NLS_CODEPAGE_437=y
  3873. +CONFIG_NLS_CODEPAGE_737=m
  3874. +CONFIG_NLS_CODEPAGE_775=m
  3875. +CONFIG_NLS_CODEPAGE_850=m
  3876. +CONFIG_NLS_CODEPAGE_852=m
  3877. +CONFIG_NLS_CODEPAGE_855=m
  3878. +CONFIG_NLS_CODEPAGE_857=m
  3879. +CONFIG_NLS_CODEPAGE_860=m
  3880. +CONFIG_NLS_CODEPAGE_861=m
  3881. +CONFIG_NLS_CODEPAGE_862=m
  3882. +CONFIG_NLS_CODEPAGE_863=m
  3883. +CONFIG_NLS_CODEPAGE_864=m
  3884. +CONFIG_NLS_CODEPAGE_865=m
  3885. +CONFIG_NLS_CODEPAGE_866=m
  3886. +CONFIG_NLS_CODEPAGE_869=m
  3887. +CONFIG_NLS_CODEPAGE_936=m
  3888. +CONFIG_NLS_CODEPAGE_950=m
  3889. +CONFIG_NLS_CODEPAGE_932=m
  3890. +CONFIG_NLS_CODEPAGE_949=m
  3891. +CONFIG_NLS_CODEPAGE_874=m
  3892. +CONFIG_NLS_ISO8859_8=m
  3893. +CONFIG_NLS_CODEPAGE_1250=m
  3894. +CONFIG_NLS_CODEPAGE_1251=m
  3895. +CONFIG_NLS_ASCII=y
  3896. +CONFIG_NLS_ISO8859_1=m
  3897. +CONFIG_NLS_ISO8859_2=m
  3898. +CONFIG_NLS_ISO8859_3=m
  3899. +CONFIG_NLS_ISO8859_4=m
  3900. +CONFIG_NLS_ISO8859_5=m
  3901. +CONFIG_NLS_ISO8859_6=m
  3902. +CONFIG_NLS_ISO8859_7=m
  3903. +CONFIG_NLS_ISO8859_9=m
  3904. +CONFIG_NLS_ISO8859_13=m
  3905. +CONFIG_NLS_ISO8859_14=m
  3906. +CONFIG_NLS_ISO8859_15=m
  3907. +CONFIG_NLS_KOI8_R=m
  3908. +CONFIG_NLS_KOI8_U=m
  3909. +CONFIG_DLM=m
  3910. +CONFIG_PRINTK_TIME=y
  3911. +CONFIG_BOOT_PRINTK_DELAY=y
  3912. +CONFIG_DEBUG_MEMORY_INIT=y
  3913. +CONFIG_DETECT_HUNG_TASK=y
  3914. +CONFIG_TIMER_STATS=y
  3915. +# CONFIG_DEBUG_PREEMPT is not set
  3916. +CONFIG_IRQSOFF_TRACER=y
  3917. +CONFIG_SCHED_TRACER=y
  3918. +CONFIG_STACK_TRACER=y
  3919. +CONFIG_BLK_DEV_IO_TRACE=y
  3920. +# CONFIG_KPROBE_EVENT is not set
  3921. +CONFIG_FUNCTION_PROFILER=y
  3922. +CONFIG_KGDB=y
  3923. +CONFIG_KGDB_KDB=y
  3924. +CONFIG_KDB_KEYBOARD=y
  3925. +CONFIG_CRYPTO_USER=m
  3926. +CONFIG_CRYPTO_NULL=m
  3927. +CONFIG_CRYPTO_CBC=y
  3928. +CONFIG_CRYPTO_CTS=m
  3929. +CONFIG_CRYPTO_XTS=m
  3930. +CONFIG_CRYPTO_XCBC=m
  3931. +CONFIG_CRYPTO_SHA1_ARM_NEON=m
  3932. +CONFIG_CRYPTO_SHA512_ARM_NEON=m
  3933. +CONFIG_CRYPTO_TGR192=m
  3934. +CONFIG_CRYPTO_WP512=m
  3935. +CONFIG_CRYPTO_AES_ARM_BS=m
  3936. +CONFIG_CRYPTO_CAST5=m
  3937. +CONFIG_CRYPTO_DES=y
  3938. +# CONFIG_CRYPTO_ANSI_CPRNG is not set
  3939. +# CONFIG_CRYPTO_HW is not set
  3940. +CONFIG_CRC_ITU_T=y
  3941. +CONFIG_LIBCRC32C=y
  3942. diff -Nur linux-3.18.14/arch/arm/configs/bcmrpi_defconfig linux-rpi/arch/arm/configs/bcmrpi_defconfig
  3943. --- linux-3.18.14/arch/arm/configs/bcmrpi_defconfig 1969-12-31 18:00:00.000000000 -0600
  3944. +++ linux-rpi/arch/arm/configs/bcmrpi_defconfig 2015-05-31 14:46:08.113661005 -0500
  3945. @@ -0,0 +1,1203 @@
  3946. +# CONFIG_ARM_PATCH_PHYS_VIRT is not set
  3947. +CONFIG_PHYS_OFFSET=0
  3948. +# CONFIG_LOCALVERSION_AUTO is not set
  3949. +CONFIG_SYSVIPC=y
  3950. +CONFIG_POSIX_MQUEUE=y
  3951. +CONFIG_FHANDLE=y
  3952. +CONFIG_AUDIT=y
  3953. +CONFIG_NO_HZ=y
  3954. +CONFIG_HIGH_RES_TIMERS=y
  3955. +CONFIG_BSD_PROCESS_ACCT=y
  3956. +CONFIG_BSD_PROCESS_ACCT_V3=y
  3957. +CONFIG_TASKSTATS=y
  3958. +CONFIG_TASK_DELAY_ACCT=y
  3959. +CONFIG_TASK_XACCT=y
  3960. +CONFIG_TASK_IO_ACCOUNTING=y
  3961. +CONFIG_IKCONFIG=y
  3962. +CONFIG_IKCONFIG_PROC=y
  3963. +CONFIG_CGROUP_FREEZER=y
  3964. +CONFIG_CGROUP_DEVICE=y
  3965. +CONFIG_CGROUP_CPUACCT=y
  3966. +CONFIG_RESOURCE_COUNTERS=y
  3967. +CONFIG_MEMCG=y
  3968. +CONFIG_BLK_CGROUP=y
  3969. +CONFIG_NAMESPACES=y
  3970. +CONFIG_SCHED_AUTOGROUP=y
  3971. +CONFIG_BLK_DEV_INITRD=y
  3972. +CONFIG_EMBEDDED=y
  3973. +# CONFIG_COMPAT_BRK is not set
  3974. +CONFIG_PROFILING=y
  3975. +CONFIG_OPROFILE=m
  3976. +CONFIG_KPROBES=y
  3977. +CONFIG_JUMP_LABEL=y
  3978. +CONFIG_MODULES=y
  3979. +CONFIG_MODULE_UNLOAD=y
  3980. +CONFIG_MODVERSIONS=y
  3981. +CONFIG_MODULE_SRCVERSION_ALL=y
  3982. +CONFIG_BLK_DEV_THROTTLING=y
  3983. +CONFIG_PARTITION_ADVANCED=y
  3984. +CONFIG_MAC_PARTITION=y
  3985. +CONFIG_CFQ_GROUP_IOSCHED=y
  3986. +CONFIG_ARCH_BCM2708=y
  3987. +CONFIG_BCM2708_DT=y
  3988. +CONFIG_PREEMPT=y
  3989. +CONFIG_AEABI=y
  3990. +CONFIG_OABI_COMPAT=y
  3991. +CONFIG_CLEANCACHE=y
  3992. +CONFIG_FRONTSWAP=y
  3993. +CONFIG_CMA=y
  3994. +CONFIG_ZSMALLOC=m
  3995. +CONFIG_PGTABLE_MAPPING=y
  3996. +CONFIG_UACCESS_WITH_MEMCPY=y
  3997. +CONFIG_SECCOMP=y
  3998. +CONFIG_ZBOOT_ROM_TEXT=0x0
  3999. +CONFIG_ZBOOT_ROM_BSS=0x0
  4000. +CONFIG_CMDLINE="console=ttyAMA0,115200 kgdboc=ttyAMA0,115200 root=/dev/mmcblk0p2 rootfstype=ext4 rootwait"
  4001. +CONFIG_KEXEC=y
  4002. +CONFIG_CPU_FREQ=y
  4003. +CONFIG_CPU_FREQ_STAT=m
  4004. +CONFIG_CPU_FREQ_STAT_DETAILS=y
  4005. +CONFIG_CPU_FREQ_DEFAULT_GOV_POWERSAVE=y
  4006. +CONFIG_CPU_FREQ_GOV_PERFORMANCE=y
  4007. +CONFIG_CPU_FREQ_GOV_USERSPACE=y
  4008. +CONFIG_CPU_FREQ_GOV_ONDEMAND=y
  4009. +CONFIG_CPU_FREQ_GOV_CONSERVATIVE=y
  4010. +CONFIG_VFP=y
  4011. +CONFIG_BINFMT_MISC=m
  4012. +# CONFIG_SUSPEND is not set
  4013. +CONFIG_NET=y
  4014. +CONFIG_PACKET=y
  4015. +CONFIG_UNIX=y
  4016. +CONFIG_XFRM_USER=y
  4017. +CONFIG_NET_KEY=m
  4018. +CONFIG_INET=y
  4019. +CONFIG_IP_MULTICAST=y
  4020. +CONFIG_IP_ADVANCED_ROUTER=y
  4021. +CONFIG_IP_MULTIPLE_TABLES=y
  4022. +CONFIG_IP_ROUTE_MULTIPATH=y
  4023. +CONFIG_IP_ROUTE_VERBOSE=y
  4024. +CONFIG_IP_PNP=y
  4025. +CONFIG_IP_PNP_DHCP=y
  4026. +CONFIG_IP_PNP_RARP=y
  4027. +CONFIG_NET_IPIP=m
  4028. +CONFIG_NET_IPGRE_DEMUX=m
  4029. +CONFIG_NET_IPGRE=m
  4030. +CONFIG_IP_MROUTE=y
  4031. +CONFIG_IP_MROUTE_MULTIPLE_TABLES=y
  4032. +CONFIG_IP_PIMSM_V1=y
  4033. +CONFIG_IP_PIMSM_V2=y
  4034. +CONFIG_SYN_COOKIES=y
  4035. +CONFIG_INET_AH=m
  4036. +CONFIG_INET_ESP=m
  4037. +CONFIG_INET_IPCOMP=m
  4038. +CONFIG_INET_XFRM_MODE_TRANSPORT=m
  4039. +CONFIG_INET_XFRM_MODE_TUNNEL=m
  4040. +CONFIG_INET_XFRM_MODE_BEET=m
  4041. +CONFIG_INET_LRO=m
  4042. +CONFIG_INET_DIAG=m
  4043. +CONFIG_INET6_AH=m
  4044. +CONFIG_INET6_ESP=m
  4045. +CONFIG_INET6_IPCOMP=m
  4046. +CONFIG_IPV6_TUNNEL=m
  4047. +CONFIG_IPV6_MULTIPLE_TABLES=y
  4048. +CONFIG_IPV6_MROUTE=y
  4049. +CONFIG_IPV6_MROUTE_MULTIPLE_TABLES=y
  4050. +CONFIG_IPV6_PIMSM_V2=y
  4051. +CONFIG_NETFILTER=y
  4052. +CONFIG_NF_CONNTRACK=m
  4053. +CONFIG_NF_CONNTRACK_ZONES=y
  4054. +CONFIG_NF_CONNTRACK_EVENTS=y
  4055. +CONFIG_NF_CONNTRACK_TIMESTAMP=y
  4056. +CONFIG_NF_CT_PROTO_DCCP=m
  4057. +CONFIG_NF_CT_PROTO_UDPLITE=m
  4058. +CONFIG_NF_CONNTRACK_AMANDA=m
  4059. +CONFIG_NF_CONNTRACK_FTP=m
  4060. +CONFIG_NF_CONNTRACK_H323=m
  4061. +CONFIG_NF_CONNTRACK_IRC=m
  4062. +CONFIG_NF_CONNTRACK_NETBIOS_NS=m
  4063. +CONFIG_NF_CONNTRACK_SNMP=m
  4064. +CONFIG_NF_CONNTRACK_PPTP=m
  4065. +CONFIG_NF_CONNTRACK_SANE=m
  4066. +CONFIG_NF_CONNTRACK_SIP=m
  4067. +CONFIG_NF_CONNTRACK_TFTP=m
  4068. +CONFIG_NF_CT_NETLINK=m
  4069. +CONFIG_NETFILTER_XT_SET=m
  4070. +CONFIG_NETFILTER_XT_TARGET_AUDIT=m
  4071. +CONFIG_NETFILTER_XT_TARGET_CHECKSUM=m
  4072. +CONFIG_NETFILTER_XT_TARGET_CLASSIFY=m
  4073. +CONFIG_NETFILTER_XT_TARGET_CONNMARK=m
  4074. +CONFIG_NETFILTER_XT_TARGET_DSCP=m
  4075. +CONFIG_NETFILTER_XT_TARGET_HMARK=m
  4076. +CONFIG_NETFILTER_XT_TARGET_IDLETIMER=m
  4077. +CONFIG_NETFILTER_XT_TARGET_LED=m
  4078. +CONFIG_NETFILTER_XT_TARGET_LOG=m
  4079. +CONFIG_NETFILTER_XT_TARGET_MARK=m
  4080. +CONFIG_NETFILTER_XT_TARGET_NFLOG=m
  4081. +CONFIG_NETFILTER_XT_TARGET_NFQUEUE=m
  4082. +CONFIG_NETFILTER_XT_TARGET_NOTRACK=m
  4083. +CONFIG_NETFILTER_XT_TARGET_TEE=m
  4084. +CONFIG_NETFILTER_XT_TARGET_TPROXY=m
  4085. +CONFIG_NETFILTER_XT_TARGET_TRACE=m
  4086. +CONFIG_NETFILTER_XT_TARGET_TCPMSS=m
  4087. +CONFIG_NETFILTER_XT_TARGET_TCPOPTSTRIP=m
  4088. +CONFIG_NETFILTER_XT_MATCH_ADDRTYPE=m
  4089. +CONFIG_NETFILTER_XT_MATCH_BPF=m
  4090. +CONFIG_NETFILTER_XT_MATCH_CLUSTER=m
  4091. +CONFIG_NETFILTER_XT_MATCH_COMMENT=m
  4092. +CONFIG_NETFILTER_XT_MATCH_CONNBYTES=m
  4093. +CONFIG_NETFILTER_XT_MATCH_CONNLABEL=m
  4094. +CONFIG_NETFILTER_XT_MATCH_CONNLIMIT=m
  4095. +CONFIG_NETFILTER_XT_MATCH_CONNMARK=m
  4096. +CONFIG_NETFILTER_XT_MATCH_CONNTRACK=m
  4097. +CONFIG_NETFILTER_XT_MATCH_CPU=m
  4098. +CONFIG_NETFILTER_XT_MATCH_DCCP=m
  4099. +CONFIG_NETFILTER_XT_MATCH_DEVGROUP=m
  4100. +CONFIG_NETFILTER_XT_MATCH_DSCP=m
  4101. +CONFIG_NETFILTER_XT_MATCH_ESP=m
  4102. +CONFIG_NETFILTER_XT_MATCH_HASHLIMIT=m
  4103. +CONFIG_NETFILTER_XT_MATCH_HELPER=m
  4104. +CONFIG_NETFILTER_XT_MATCH_IPRANGE=m
  4105. +CONFIG_NETFILTER_XT_MATCH_IPVS=m
  4106. +CONFIG_NETFILTER_XT_MATCH_LENGTH=m
  4107. +CONFIG_NETFILTER_XT_MATCH_LIMIT=m
  4108. +CONFIG_NETFILTER_XT_MATCH_MAC=m
  4109. +CONFIG_NETFILTER_XT_MATCH_MARK=m
  4110. +CONFIG_NETFILTER_XT_MATCH_MULTIPORT=m
  4111. +CONFIG_NETFILTER_XT_MATCH_NFACCT=m
  4112. +CONFIG_NETFILTER_XT_MATCH_OSF=m
  4113. +CONFIG_NETFILTER_XT_MATCH_OWNER=m
  4114. +CONFIG_NETFILTER_XT_MATCH_POLICY=m
  4115. +CONFIG_NETFILTER_XT_MATCH_PHYSDEV=m
  4116. +CONFIG_NETFILTER_XT_MATCH_PKTTYPE=m
  4117. +CONFIG_NETFILTER_XT_MATCH_QUOTA=m
  4118. +CONFIG_NETFILTER_XT_MATCH_RATEEST=m
  4119. +CONFIG_NETFILTER_XT_MATCH_REALM=m
  4120. +CONFIG_NETFILTER_XT_MATCH_RECENT=m
  4121. +CONFIG_NETFILTER_XT_MATCH_SOCKET=m
  4122. +CONFIG_NETFILTER_XT_MATCH_STATE=m
  4123. +CONFIG_NETFILTER_XT_MATCH_STATISTIC=m
  4124. +CONFIG_NETFILTER_XT_MATCH_STRING=m
  4125. +CONFIG_NETFILTER_XT_MATCH_TCPMSS=m
  4126. +CONFIG_NETFILTER_XT_MATCH_TIME=m
  4127. +CONFIG_NETFILTER_XT_MATCH_U32=m
  4128. +CONFIG_IP_SET=m
  4129. +CONFIG_IP_SET_BITMAP_IP=m
  4130. +CONFIG_IP_SET_BITMAP_IPMAC=m
  4131. +CONFIG_IP_SET_BITMAP_PORT=m
  4132. +CONFIG_IP_SET_HASH_IP=m
  4133. +CONFIG_IP_SET_HASH_IPPORT=m
  4134. +CONFIG_IP_SET_HASH_IPPORTIP=m
  4135. +CONFIG_IP_SET_HASH_IPPORTNET=m
  4136. +CONFIG_IP_SET_HASH_NET=m
  4137. +CONFIG_IP_SET_HASH_NETPORT=m
  4138. +CONFIG_IP_SET_HASH_NETIFACE=m
  4139. +CONFIG_IP_SET_LIST_SET=m
  4140. +CONFIG_IP_VS=m
  4141. +CONFIG_IP_VS_PROTO_TCP=y
  4142. +CONFIG_IP_VS_PROTO_UDP=y
  4143. +CONFIG_IP_VS_PROTO_ESP=y
  4144. +CONFIG_IP_VS_PROTO_AH=y
  4145. +CONFIG_IP_VS_PROTO_SCTP=y
  4146. +CONFIG_IP_VS_RR=m
  4147. +CONFIG_IP_VS_WRR=m
  4148. +CONFIG_IP_VS_LC=m
  4149. +CONFIG_IP_VS_WLC=m
  4150. +CONFIG_IP_VS_LBLC=m
  4151. +CONFIG_IP_VS_LBLCR=m
  4152. +CONFIG_IP_VS_DH=m
  4153. +CONFIG_IP_VS_SH=m
  4154. +CONFIG_IP_VS_SED=m
  4155. +CONFIG_IP_VS_NQ=m
  4156. +CONFIG_IP_VS_FTP=m
  4157. +CONFIG_IP_VS_PE_SIP=m
  4158. +CONFIG_NF_CONNTRACK_IPV4=m
  4159. +CONFIG_IP_NF_IPTABLES=m
  4160. +CONFIG_IP_NF_MATCH_AH=m
  4161. +CONFIG_IP_NF_MATCH_ECN=m
  4162. +CONFIG_IP_NF_MATCH_TTL=m
  4163. +CONFIG_IP_NF_FILTER=m
  4164. +CONFIG_IP_NF_TARGET_REJECT=m
  4165. +CONFIG_IP_NF_NAT=m
  4166. +CONFIG_IP_NF_TARGET_MASQUERADE=m
  4167. +CONFIG_IP_NF_TARGET_NETMAP=m
  4168. +CONFIG_IP_NF_TARGET_REDIRECT=m
  4169. +CONFIG_IP_NF_MANGLE=m
  4170. +CONFIG_IP_NF_TARGET_CLUSTERIP=m
  4171. +CONFIG_IP_NF_TARGET_ECN=m
  4172. +CONFIG_IP_NF_TARGET_TTL=m
  4173. +CONFIG_IP_NF_RAW=m
  4174. +CONFIG_IP_NF_ARPTABLES=m
  4175. +CONFIG_IP_NF_ARPFILTER=m
  4176. +CONFIG_IP_NF_ARP_MANGLE=m
  4177. +CONFIG_NF_CONNTRACK_IPV6=m
  4178. +CONFIG_IP6_NF_IPTABLES=m
  4179. +CONFIG_IP6_NF_MATCH_AH=m
  4180. +CONFIG_IP6_NF_MATCH_EUI64=m
  4181. +CONFIG_IP6_NF_MATCH_FRAG=m
  4182. +CONFIG_IP6_NF_MATCH_OPTS=m
  4183. +CONFIG_IP6_NF_MATCH_HL=m
  4184. +CONFIG_IP6_NF_MATCH_IPV6HEADER=m
  4185. +CONFIG_IP6_NF_MATCH_MH=m
  4186. +CONFIG_IP6_NF_MATCH_RT=m
  4187. +CONFIG_IP6_NF_TARGET_HL=m
  4188. +CONFIG_IP6_NF_FILTER=m
  4189. +CONFIG_IP6_NF_TARGET_REJECT=m
  4190. +CONFIG_IP6_NF_MANGLE=m
  4191. +CONFIG_IP6_NF_RAW=m
  4192. +CONFIG_IP6_NF_NAT=m
  4193. +CONFIG_IP6_NF_TARGET_MASQUERADE=m
  4194. +CONFIG_IP6_NF_TARGET_NPT=m
  4195. +CONFIG_BRIDGE_NF_EBTABLES=m
  4196. +CONFIG_BRIDGE_EBT_BROUTE=m
  4197. +CONFIG_BRIDGE_EBT_T_FILTER=m
  4198. +CONFIG_BRIDGE_EBT_T_NAT=m
  4199. +CONFIG_BRIDGE_EBT_802_3=m
  4200. +CONFIG_BRIDGE_EBT_AMONG=m
  4201. +CONFIG_BRIDGE_EBT_ARP=m
  4202. +CONFIG_BRIDGE_EBT_IP=m
  4203. +CONFIG_BRIDGE_EBT_IP6=m
  4204. +CONFIG_BRIDGE_EBT_LIMIT=m
  4205. +CONFIG_BRIDGE_EBT_MARK=m
  4206. +CONFIG_BRIDGE_EBT_PKTTYPE=m
  4207. +CONFIG_BRIDGE_EBT_STP=m
  4208. +CONFIG_BRIDGE_EBT_VLAN=m
  4209. +CONFIG_BRIDGE_EBT_ARPREPLY=m
  4210. +CONFIG_BRIDGE_EBT_DNAT=m
  4211. +CONFIG_BRIDGE_EBT_MARK_T=m
  4212. +CONFIG_BRIDGE_EBT_REDIRECT=m
  4213. +CONFIG_BRIDGE_EBT_SNAT=m
  4214. +CONFIG_BRIDGE_EBT_LOG=m
  4215. +CONFIG_BRIDGE_EBT_NFLOG=m
  4216. +CONFIG_SCTP_COOKIE_HMAC_SHA1=y
  4217. +CONFIG_ATM=m
  4218. +CONFIG_L2TP=m
  4219. +CONFIG_L2TP_V3=y
  4220. +CONFIG_L2TP_IP=m
  4221. +CONFIG_L2TP_ETH=m
  4222. +CONFIG_BRIDGE=m
  4223. +CONFIG_VLAN_8021Q=m
  4224. +CONFIG_VLAN_8021Q_GVRP=y
  4225. +CONFIG_ATALK=m
  4226. +CONFIG_6LOWPAN=m
  4227. +CONFIG_NET_SCHED=y
  4228. +CONFIG_NET_SCH_CBQ=m
  4229. +CONFIG_NET_SCH_HTB=m
  4230. +CONFIG_NET_SCH_HFSC=m
  4231. +CONFIG_NET_SCH_PRIO=m
  4232. +CONFIG_NET_SCH_MULTIQ=m
  4233. +CONFIG_NET_SCH_RED=m
  4234. +CONFIG_NET_SCH_SFB=m
  4235. +CONFIG_NET_SCH_SFQ=m
  4236. +CONFIG_NET_SCH_TEQL=m
  4237. +CONFIG_NET_SCH_TBF=m
  4238. +CONFIG_NET_SCH_GRED=m
  4239. +CONFIG_NET_SCH_DSMARK=m
  4240. +CONFIG_NET_SCH_NETEM=m
  4241. +CONFIG_NET_SCH_DRR=m
  4242. +CONFIG_NET_SCH_MQPRIO=m
  4243. +CONFIG_NET_SCH_CHOKE=m
  4244. +CONFIG_NET_SCH_QFQ=m
  4245. +CONFIG_NET_SCH_CODEL=m
  4246. +CONFIG_NET_SCH_FQ_CODEL=m
  4247. +CONFIG_NET_SCH_INGRESS=m
  4248. +CONFIG_NET_SCH_PLUG=m
  4249. +CONFIG_NET_CLS_BASIC=m
  4250. +CONFIG_NET_CLS_TCINDEX=m
  4251. +CONFIG_NET_CLS_ROUTE4=m
  4252. +CONFIG_NET_CLS_FW=m
  4253. +CONFIG_NET_CLS_U32=m
  4254. +CONFIG_CLS_U32_MARK=y
  4255. +CONFIG_NET_CLS_RSVP=m
  4256. +CONFIG_NET_CLS_RSVP6=m
  4257. +CONFIG_NET_CLS_FLOW=m
  4258. +CONFIG_NET_CLS_CGROUP=m
  4259. +CONFIG_NET_EMATCH=y
  4260. +CONFIG_NET_EMATCH_CMP=m
  4261. +CONFIG_NET_EMATCH_NBYTE=m
  4262. +CONFIG_NET_EMATCH_U32=m
  4263. +CONFIG_NET_EMATCH_META=m
  4264. +CONFIG_NET_EMATCH_TEXT=m
  4265. +CONFIG_NET_EMATCH_IPSET=m
  4266. +CONFIG_NET_CLS_ACT=y
  4267. +CONFIG_NET_ACT_POLICE=m
  4268. +CONFIG_NET_ACT_GACT=m
  4269. +CONFIG_GACT_PROB=y
  4270. +CONFIG_NET_ACT_MIRRED=m
  4271. +CONFIG_NET_ACT_IPT=m
  4272. +CONFIG_NET_ACT_NAT=m
  4273. +CONFIG_NET_ACT_PEDIT=m
  4274. +CONFIG_NET_ACT_SIMP=m
  4275. +CONFIG_NET_ACT_SKBEDIT=m
  4276. +CONFIG_NET_ACT_CSUM=m
  4277. +CONFIG_BATMAN_ADV=m
  4278. +CONFIG_OPENVSWITCH=m
  4279. +CONFIG_NET_PKTGEN=m
  4280. +CONFIG_HAMRADIO=y
  4281. +CONFIG_AX25=m
  4282. +CONFIG_NETROM=m
  4283. +CONFIG_ROSE=m
  4284. +CONFIG_MKISS=m
  4285. +CONFIG_6PACK=m
  4286. +CONFIG_BPQETHER=m
  4287. +CONFIG_BAYCOM_SER_FDX=m
  4288. +CONFIG_BAYCOM_SER_HDX=m
  4289. +CONFIG_YAM=m
  4290. +CONFIG_CAN=m
  4291. +CONFIG_CAN_VCAN=m
  4292. +CONFIG_CAN_MCP251X=m
  4293. +CONFIG_IRDA=m
  4294. +CONFIG_IRLAN=m
  4295. +CONFIG_IRNET=m
  4296. +CONFIG_IRCOMM=m
  4297. +CONFIG_IRDA_ULTRA=y
  4298. +CONFIG_IRDA_CACHE_LAST_LSAP=y
  4299. +CONFIG_IRDA_FAST_RR=y
  4300. +CONFIG_IRTTY_SIR=m
  4301. +CONFIG_KINGSUN_DONGLE=m
  4302. +CONFIG_KSDAZZLE_DONGLE=m
  4303. +CONFIG_KS959_DONGLE=m
  4304. +CONFIG_USB_IRDA=m
  4305. +CONFIG_SIGMATEL_FIR=m
  4306. +CONFIG_MCS_FIR=m
  4307. +CONFIG_BT=m
  4308. +CONFIG_BT_6LOWPAN=m
  4309. +CONFIG_BT_RFCOMM=m
  4310. +CONFIG_BT_RFCOMM_TTY=y
  4311. +CONFIG_BT_BNEP=m
  4312. +CONFIG_BT_BNEP_MC_FILTER=y
  4313. +CONFIG_BT_BNEP_PROTO_FILTER=y
  4314. +CONFIG_BT_HIDP=m
  4315. +CONFIG_BT_HCIBTUSB=m
  4316. +CONFIG_BT_HCIBCM203X=m
  4317. +CONFIG_BT_HCIBPA10X=m
  4318. +CONFIG_BT_HCIBFUSB=m
  4319. +CONFIG_BT_HCIVHCI=m
  4320. +CONFIG_BT_MRVL=m
  4321. +CONFIG_BT_MRVL_SDIO=m
  4322. +CONFIG_BT_ATH3K=m
  4323. +CONFIG_BT_WILINK=m
  4324. +CONFIG_MAC80211=m
  4325. +CONFIG_MAC80211_MESH=y
  4326. +CONFIG_WIMAX=m
  4327. +CONFIG_RFKILL=m
  4328. +CONFIG_RFKILL_INPUT=y
  4329. +CONFIG_NET_9P=m
  4330. +CONFIG_NFC=m
  4331. +CONFIG_NFC_PN533=m
  4332. +CONFIG_DEVTMPFS=y
  4333. +CONFIG_DEVTMPFS_MOUNT=y
  4334. +CONFIG_DMA_CMA=y
  4335. +CONFIG_CMA_SIZE_MBYTES=5
  4336. +CONFIG_ZRAM=m
  4337. +CONFIG_ZRAM_LZ4_COMPRESS=y
  4338. +CONFIG_BLK_DEV_LOOP=y
  4339. +CONFIG_BLK_DEV_CRYPTOLOOP=m
  4340. +CONFIG_BLK_DEV_DRBD=m
  4341. +CONFIG_BLK_DEV_NBD=m
  4342. +CONFIG_BLK_DEV_RAM=y
  4343. +CONFIG_CDROM_PKTCDVD=m
  4344. +CONFIG_ATA_OVER_ETH=m
  4345. +CONFIG_EEPROM_AT24=m
  4346. +CONFIG_SCSI=y
  4347. +# CONFIG_SCSI_PROC_FS is not set
  4348. +CONFIG_BLK_DEV_SD=y
  4349. +CONFIG_CHR_DEV_ST=m
  4350. +CONFIG_CHR_DEV_OSST=m
  4351. +CONFIG_BLK_DEV_SR=m
  4352. +CONFIG_CHR_DEV_SG=m
  4353. +CONFIG_SCSI_ISCSI_ATTRS=y
  4354. +CONFIG_ISCSI_TCP=m
  4355. +CONFIG_ISCSI_BOOT_SYSFS=m
  4356. +CONFIG_MD=y
  4357. +CONFIG_MD_LINEAR=m
  4358. +CONFIG_MD_RAID0=m
  4359. +CONFIG_BLK_DEV_DM=m
  4360. +CONFIG_DM_CRYPT=m
  4361. +CONFIG_DM_SNAPSHOT=m
  4362. +CONFIG_DM_MIRROR=m
  4363. +CONFIG_DM_LOG_USERSPACE=m
  4364. +CONFIG_DM_RAID=m
  4365. +CONFIG_DM_ZERO=m
  4366. +CONFIG_DM_DELAY=m
  4367. +CONFIG_NETDEVICES=y
  4368. +CONFIG_BONDING=m
  4369. +CONFIG_DUMMY=m
  4370. +CONFIG_IFB=m
  4371. +CONFIG_MACVLAN=m
  4372. +CONFIG_NETCONSOLE=m
  4373. +CONFIG_TUN=m
  4374. +CONFIG_VETH=m
  4375. +CONFIG_ENC28J60=m
  4376. +CONFIG_MDIO_BITBANG=m
  4377. +CONFIG_PPP=m
  4378. +CONFIG_PPP_BSDCOMP=m
  4379. +CONFIG_PPP_DEFLATE=m
  4380. +CONFIG_PPP_FILTER=y
  4381. +CONFIG_PPP_MPPE=m
  4382. +CONFIG_PPP_MULTILINK=y
  4383. +CONFIG_PPPOATM=m
  4384. +CONFIG_PPPOE=m
  4385. +CONFIG_PPPOL2TP=m
  4386. +CONFIG_PPP_ASYNC=m
  4387. +CONFIG_PPP_SYNC_TTY=m
  4388. +CONFIG_SLIP=m
  4389. +CONFIG_SLIP_COMPRESSED=y
  4390. +CONFIG_SLIP_SMART=y
  4391. +CONFIG_USB_CATC=m
  4392. +CONFIG_USB_KAWETH=m
  4393. +CONFIG_USB_PEGASUS=m
  4394. +CONFIG_USB_RTL8150=m
  4395. +CONFIG_USB_RTL8152=m
  4396. +CONFIG_USB_USBNET=y
  4397. +CONFIG_USB_NET_AX8817X=m
  4398. +CONFIG_USB_NET_AX88179_178A=m
  4399. +CONFIG_USB_NET_CDCETHER=m
  4400. +CONFIG_USB_NET_CDC_EEM=m
  4401. +CONFIG_USB_NET_CDC_NCM=m
  4402. +CONFIG_USB_NET_HUAWEI_CDC_NCM=m
  4403. +CONFIG_USB_NET_CDC_MBIM=m
  4404. +CONFIG_USB_NET_DM9601=m
  4405. +CONFIG_USB_NET_SR9700=m
  4406. +CONFIG_USB_NET_SR9800=m
  4407. +CONFIG_USB_NET_SMSC75XX=m
  4408. +CONFIG_USB_NET_SMSC95XX=y
  4409. +CONFIG_USB_NET_GL620A=m
  4410. +CONFIG_USB_NET_NET1080=m
  4411. +CONFIG_USB_NET_PLUSB=m
  4412. +CONFIG_USB_NET_MCS7830=m
  4413. +CONFIG_USB_NET_CDC_SUBSET=m
  4414. +CONFIG_USB_ALI_M5632=y
  4415. +CONFIG_USB_AN2720=y
  4416. +CONFIG_USB_EPSON2888=y
  4417. +CONFIG_USB_KC2190=y
  4418. +CONFIG_USB_NET_ZAURUS=m
  4419. +CONFIG_USB_NET_CX82310_ETH=m
  4420. +CONFIG_USB_NET_KALMIA=m
  4421. +CONFIG_USB_NET_QMI_WWAN=m
  4422. +CONFIG_USB_HSO=m
  4423. +CONFIG_USB_NET_INT51X1=m
  4424. +CONFIG_USB_IPHETH=m
  4425. +CONFIG_USB_SIERRA_NET=m
  4426. +CONFIG_USB_VL600=m
  4427. +CONFIG_LIBERTAS_THINFIRM=m
  4428. +CONFIG_LIBERTAS_THINFIRM_USB=m
  4429. +CONFIG_AT76C50X_USB=m
  4430. +CONFIG_USB_ZD1201=m
  4431. +CONFIG_USB_NET_RNDIS_WLAN=m
  4432. +CONFIG_RTL8187=m
  4433. +CONFIG_MAC80211_HWSIM=m
  4434. +CONFIG_ATH_CARDS=m
  4435. +CONFIG_ATH9K=m
  4436. +CONFIG_ATH9K_HTC=m
  4437. +CONFIG_CARL9170=m
  4438. +CONFIG_ATH6KL=m
  4439. +CONFIG_ATH6KL_USB=m
  4440. +CONFIG_AR5523=m
  4441. +CONFIG_B43=m
  4442. +# CONFIG_B43_PHY_N is not set
  4443. +CONFIG_B43LEGACY=m
  4444. +CONFIG_BRCMFMAC=m
  4445. +CONFIG_BRCMFMAC_USB=y
  4446. +CONFIG_HOSTAP=m
  4447. +CONFIG_LIBERTAS=m
  4448. +CONFIG_LIBERTAS_USB=m
  4449. +CONFIG_LIBERTAS_SDIO=m
  4450. +CONFIG_P54_COMMON=m
  4451. +CONFIG_P54_USB=m
  4452. +CONFIG_RT2X00=m
  4453. +CONFIG_RT2500USB=m
  4454. +CONFIG_RT73USB=m
  4455. +CONFIG_RT2800USB=m
  4456. +CONFIG_RT2800USB_RT3573=y
  4457. +CONFIG_RT2800USB_RT53XX=y
  4458. +CONFIG_RT2800USB_RT55XX=y
  4459. +CONFIG_RT2800USB_UNKNOWN=y
  4460. +CONFIG_RTL8192CU=m
  4461. +CONFIG_ZD1211RW=m
  4462. +CONFIG_MWIFIEX=m
  4463. +CONFIG_MWIFIEX_SDIO=m
  4464. +CONFIG_WIMAX_I2400M_USB=m
  4465. +CONFIG_INPUT_POLLDEV=m
  4466. +# CONFIG_INPUT_MOUSEDEV_PSAUX is not set
  4467. +CONFIG_INPUT_JOYDEV=m
  4468. +CONFIG_INPUT_EVDEV=m
  4469. +# CONFIG_KEYBOARD_ATKBD is not set
  4470. +CONFIG_KEYBOARD_GPIO=m
  4471. +# CONFIG_INPUT_MOUSE is not set
  4472. +CONFIG_INPUT_JOYSTICK=y
  4473. +CONFIG_JOYSTICK_IFORCE=m
  4474. +CONFIG_JOYSTICK_IFORCE_USB=y
  4475. +CONFIG_JOYSTICK_XPAD=m
  4476. +CONFIG_JOYSTICK_XPAD_FF=y
  4477. +CONFIG_INPUT_TOUCHSCREEN=y
  4478. +CONFIG_TOUCHSCREEN_ADS7846=m
  4479. +CONFIG_TOUCHSCREEN_EGALAX=m
  4480. +CONFIG_TOUCHSCREEN_USB_COMPOSITE=m
  4481. +CONFIG_TOUCHSCREEN_STMPE=m
  4482. +CONFIG_INPUT_MISC=y
  4483. +CONFIG_INPUT_AD714X=m
  4484. +CONFIG_INPUT_ATI_REMOTE2=m
  4485. +CONFIG_INPUT_KEYSPAN_REMOTE=m
  4486. +CONFIG_INPUT_POWERMATE=m
  4487. +CONFIG_INPUT_YEALINK=m
  4488. +CONFIG_INPUT_CM109=m
  4489. +CONFIG_INPUT_UINPUT=m
  4490. +CONFIG_INPUT_GPIO_ROTARY_ENCODER=m
  4491. +CONFIG_INPUT_ADXL34X=m
  4492. +CONFIG_INPUT_CMA3000=m
  4493. +CONFIG_SERIO=m
  4494. +CONFIG_SERIO_RAW=m
  4495. +CONFIG_GAMEPORT=m
  4496. +CONFIG_GAMEPORT_NS558=m
  4497. +CONFIG_GAMEPORT_L4=m
  4498. +CONFIG_DEVPTS_MULTIPLE_INSTANCES=y
  4499. +# CONFIG_LEGACY_PTYS is not set
  4500. +# CONFIG_DEVKMEM is not set
  4501. +CONFIG_SERIAL_AMBA_PL011=y
  4502. +CONFIG_SERIAL_AMBA_PL011_CONSOLE=y
  4503. +CONFIG_TTY_PRINTK=y
  4504. +CONFIG_HW_RANDOM=y
  4505. +CONFIG_HW_RANDOM_BCM2708=m
  4506. +CONFIG_RAW_DRIVER=y
  4507. +CONFIG_BRCM_CHAR_DRIVERS=y
  4508. +CONFIG_BCM_VC_CMA=y
  4509. +CONFIG_BCM_VC_SM=y
  4510. +CONFIG_I2C=y
  4511. +CONFIG_I2C_CHARDEV=m
  4512. +CONFIG_I2C_MUX=m
  4513. +CONFIG_I2C_BCM2708=m
  4514. +CONFIG_SPI=y
  4515. +CONFIG_SPI_BCM2835=m
  4516. +CONFIG_SPI_BCM2708=m
  4517. +CONFIG_SPI_SPIDEV=y
  4518. +CONFIG_PPS=m
  4519. +CONFIG_PPS_CLIENT_LDISC=m
  4520. +CONFIG_PPS_CLIENT_GPIO=m
  4521. +CONFIG_GPIO_SYSFS=y
  4522. +CONFIG_GPIO_ARIZONA=m
  4523. +CONFIG_GPIO_STMPE=y
  4524. +CONFIG_W1=m
  4525. +CONFIG_W1_MASTER_DS2490=m
  4526. +CONFIG_W1_MASTER_DS2482=m
  4527. +CONFIG_W1_MASTER_DS1WM=m
  4528. +CONFIG_W1_MASTER_GPIO=m
  4529. +CONFIG_W1_SLAVE_THERM=m
  4530. +CONFIG_W1_SLAVE_SMEM=m
  4531. +CONFIG_W1_SLAVE_DS2408=m
  4532. +CONFIG_W1_SLAVE_DS2413=m
  4533. +CONFIG_W1_SLAVE_DS2406=m
  4534. +CONFIG_W1_SLAVE_DS2423=m
  4535. +CONFIG_W1_SLAVE_DS2431=m
  4536. +CONFIG_W1_SLAVE_DS2433=m
  4537. +CONFIG_W1_SLAVE_DS2760=m
  4538. +CONFIG_W1_SLAVE_DS2780=m
  4539. +CONFIG_W1_SLAVE_DS2781=m
  4540. +CONFIG_W1_SLAVE_DS28E04=m
  4541. +CONFIG_W1_SLAVE_BQ27000=m
  4542. +CONFIG_BATTERY_DS2760=m
  4543. +# CONFIG_HWMON is not set
  4544. +CONFIG_THERMAL=y
  4545. +CONFIG_THERMAL_BCM2835=y
  4546. +CONFIG_WATCHDOG=y
  4547. +CONFIG_BCM2708_WDT=m
  4548. +CONFIG_UCB1400_CORE=m
  4549. +CONFIG_MFD_STMPE=y
  4550. +CONFIG_STMPE_SPI=y
  4551. +CONFIG_MFD_ARIZONA_I2C=m
  4552. +CONFIG_MFD_ARIZONA_SPI=m
  4553. +CONFIG_MFD_WM5102=y
  4554. +CONFIG_MEDIA_SUPPORT=m
  4555. +CONFIG_MEDIA_CAMERA_SUPPORT=y
  4556. +CONFIG_MEDIA_ANALOG_TV_SUPPORT=y
  4557. +CONFIG_MEDIA_DIGITAL_TV_SUPPORT=y
  4558. +CONFIG_MEDIA_RADIO_SUPPORT=y
  4559. +CONFIG_MEDIA_RC_SUPPORT=y
  4560. +CONFIG_MEDIA_CONTROLLER=y
  4561. +CONFIG_LIRC=m
  4562. +CONFIG_RC_DEVICES=y
  4563. +CONFIG_RC_ATI_REMOTE=m
  4564. +CONFIG_IR_IMON=m
  4565. +CONFIG_IR_MCEUSB=m
  4566. +CONFIG_IR_REDRAT3=m
  4567. +CONFIG_IR_STREAMZAP=m
  4568. +CONFIG_IR_IGUANA=m
  4569. +CONFIG_IR_TTUSBIR=m
  4570. +CONFIG_RC_LOOPBACK=m
  4571. +CONFIG_IR_GPIO_CIR=m
  4572. +CONFIG_MEDIA_USB_SUPPORT=y
  4573. +CONFIG_USB_VIDEO_CLASS=m
  4574. +CONFIG_USB_M5602=m
  4575. +CONFIG_USB_STV06XX=m
  4576. +CONFIG_USB_GL860=m
  4577. +CONFIG_USB_GSPCA_BENQ=m
  4578. +CONFIG_USB_GSPCA_CONEX=m
  4579. +CONFIG_USB_GSPCA_CPIA1=m
  4580. +CONFIG_USB_GSPCA_DTCS033=m
  4581. +CONFIG_USB_GSPCA_ETOMS=m
  4582. +CONFIG_USB_GSPCA_FINEPIX=m
  4583. +CONFIG_USB_GSPCA_JEILINJ=m
  4584. +CONFIG_USB_GSPCA_JL2005BCD=m
  4585. +CONFIG_USB_GSPCA_KINECT=m
  4586. +CONFIG_USB_GSPCA_KONICA=m
  4587. +CONFIG_USB_GSPCA_MARS=m
  4588. +CONFIG_USB_GSPCA_MR97310A=m
  4589. +CONFIG_USB_GSPCA_NW80X=m
  4590. +CONFIG_USB_GSPCA_OV519=m
  4591. +CONFIG_USB_GSPCA_OV534=m
  4592. +CONFIG_USB_GSPCA_OV534_9=m
  4593. +CONFIG_USB_GSPCA_PAC207=m
  4594. +CONFIG_USB_GSPCA_PAC7302=m
  4595. +CONFIG_USB_GSPCA_PAC7311=m
  4596. +CONFIG_USB_GSPCA_SE401=m
  4597. +CONFIG_USB_GSPCA_SN9C2028=m
  4598. +CONFIG_USB_GSPCA_SN9C20X=m
  4599. +CONFIG_USB_GSPCA_SONIXB=m
  4600. +CONFIG_USB_GSPCA_SONIXJ=m
  4601. +CONFIG_USB_GSPCA_SPCA500=m
  4602. +CONFIG_USB_GSPCA_SPCA501=m
  4603. +CONFIG_USB_GSPCA_SPCA505=m
  4604. +CONFIG_USB_GSPCA_SPCA506=m
  4605. +CONFIG_USB_GSPCA_SPCA508=m
  4606. +CONFIG_USB_GSPCA_SPCA561=m
  4607. +CONFIG_USB_GSPCA_SPCA1528=m
  4608. +CONFIG_USB_GSPCA_SQ905=m
  4609. +CONFIG_USB_GSPCA_SQ905C=m
  4610. +CONFIG_USB_GSPCA_SQ930X=m
  4611. +CONFIG_USB_GSPCA_STK014=m
  4612. +CONFIG_USB_GSPCA_STK1135=m
  4613. +CONFIG_USB_GSPCA_STV0680=m
  4614. +CONFIG_USB_GSPCA_SUNPLUS=m
  4615. +CONFIG_USB_GSPCA_T613=m
  4616. +CONFIG_USB_GSPCA_TOPRO=m
  4617. +CONFIG_USB_GSPCA_TV8532=m
  4618. +CONFIG_USB_GSPCA_VC032X=m
  4619. +CONFIG_USB_GSPCA_VICAM=m
  4620. +CONFIG_USB_GSPCA_XIRLINK_CIT=m
  4621. +CONFIG_USB_GSPCA_ZC3XX=m
  4622. +CONFIG_USB_PWC=m
  4623. +CONFIG_VIDEO_CPIA2=m
  4624. +CONFIG_USB_ZR364XX=m
  4625. +CONFIG_USB_STKWEBCAM=m
  4626. +CONFIG_USB_S2255=m
  4627. +CONFIG_VIDEO_USBTV=m
  4628. +CONFIG_VIDEO_PVRUSB2=m
  4629. +CONFIG_VIDEO_HDPVR=m
  4630. +CONFIG_VIDEO_TLG2300=m
  4631. +CONFIG_VIDEO_USBVISION=m
  4632. +CONFIG_VIDEO_STK1160_COMMON=m
  4633. +CONFIG_VIDEO_STK1160_AC97=y
  4634. +CONFIG_VIDEO_GO7007=m
  4635. +CONFIG_VIDEO_GO7007_USB=m
  4636. +CONFIG_VIDEO_GO7007_USB_S2250_BOARD=m
  4637. +CONFIG_VIDEO_AU0828=m
  4638. +CONFIG_VIDEO_AU0828_RC=y
  4639. +CONFIG_VIDEO_CX231XX=m
  4640. +CONFIG_VIDEO_CX231XX_ALSA=m
  4641. +CONFIG_VIDEO_CX231XX_DVB=m
  4642. +CONFIG_VIDEO_TM6000=m
  4643. +CONFIG_VIDEO_TM6000_ALSA=m
  4644. +CONFIG_VIDEO_TM6000_DVB=m
  4645. +CONFIG_DVB_USB=m
  4646. +CONFIG_DVB_USB_A800=m
  4647. +CONFIG_DVB_USB_DIBUSB_MB=m
  4648. +CONFIG_DVB_USB_DIBUSB_MB_FAULTY=y
  4649. +CONFIG_DVB_USB_DIBUSB_MC=m
  4650. +CONFIG_DVB_USB_DIB0700=m
  4651. +CONFIG_DVB_USB_UMT_010=m
  4652. +CONFIG_DVB_USB_CXUSB=m
  4653. +CONFIG_DVB_USB_M920X=m
  4654. +CONFIG_DVB_USB_DIGITV=m
  4655. +CONFIG_DVB_USB_VP7045=m
  4656. +CONFIG_DVB_USB_VP702X=m
  4657. +CONFIG_DVB_USB_GP8PSK=m
  4658. +CONFIG_DVB_USB_NOVA_T_USB2=m
  4659. +CONFIG_DVB_USB_TTUSB2=m
  4660. +CONFIG_DVB_USB_DTT200U=m
  4661. +CONFIG_DVB_USB_OPERA1=m
  4662. +CONFIG_DVB_USB_AF9005=m
  4663. +CONFIG_DVB_USB_AF9005_REMOTE=m
  4664. +CONFIG_DVB_USB_PCTV452E=m
  4665. +CONFIG_DVB_USB_DW2102=m
  4666. +CONFIG_DVB_USB_CINERGY_T2=m
  4667. +CONFIG_DVB_USB_DTV5100=m
  4668. +CONFIG_DVB_USB_FRIIO=m
  4669. +CONFIG_DVB_USB_AZ6027=m
  4670. +CONFIG_DVB_USB_TECHNISAT_USB2=m
  4671. +CONFIG_DVB_USB_V2=m
  4672. +CONFIG_DVB_USB_AF9015=m
  4673. +CONFIG_DVB_USB_AF9035=m
  4674. +CONFIG_DVB_USB_ANYSEE=m
  4675. +CONFIG_DVB_USB_AU6610=m
  4676. +CONFIG_DVB_USB_AZ6007=m
  4677. +CONFIG_DVB_USB_CE6230=m
  4678. +CONFIG_DVB_USB_EC168=m
  4679. +CONFIG_DVB_USB_GL861=m
  4680. +CONFIG_DVB_USB_LME2510=m
  4681. +CONFIG_DVB_USB_MXL111SF=m
  4682. +CONFIG_DVB_USB_RTL28XXU=m
  4683. +CONFIG_DVB_USB_DVBSKY=m
  4684. +CONFIG_SMS_USB_DRV=m
  4685. +CONFIG_DVB_B2C2_FLEXCOP_USB=m
  4686. +CONFIG_DVB_AS102=m
  4687. +CONFIG_VIDEO_EM28XX=m
  4688. +CONFIG_VIDEO_EM28XX_V4L2=m
  4689. +CONFIG_VIDEO_EM28XX_ALSA=m
  4690. +CONFIG_VIDEO_EM28XX_DVB=m
  4691. +CONFIG_V4L_PLATFORM_DRIVERS=y
  4692. +CONFIG_VIDEO_BCM2835=y
  4693. +CONFIG_VIDEO_BCM2835_MMAL=m
  4694. +CONFIG_RADIO_SI470X=y
  4695. +CONFIG_USB_SI470X=m
  4696. +CONFIG_I2C_SI470X=m
  4697. +CONFIG_RADIO_SI4713=m
  4698. +CONFIG_I2C_SI4713=m
  4699. +CONFIG_USB_MR800=m
  4700. +CONFIG_USB_DSBR=m
  4701. +CONFIG_RADIO_SHARK=m
  4702. +CONFIG_RADIO_SHARK2=m
  4703. +CONFIG_USB_KEENE=m
  4704. +CONFIG_USB_MA901=m
  4705. +CONFIG_RADIO_TEA5764=m
  4706. +CONFIG_RADIO_SAA7706H=m
  4707. +CONFIG_RADIO_TEF6862=m
  4708. +CONFIG_RADIO_WL1273=m
  4709. +CONFIG_RADIO_WL128X=m
  4710. +# CONFIG_MEDIA_SUBDRV_AUTOSELECT is not set
  4711. +CONFIG_VIDEO_UDA1342=m
  4712. +CONFIG_VIDEO_SONY_BTF_MPX=m
  4713. +CONFIG_VIDEO_TVP5150=m
  4714. +CONFIG_VIDEO_TW2804=m
  4715. +CONFIG_VIDEO_TW9903=m
  4716. +CONFIG_VIDEO_TW9906=m
  4717. +CONFIG_VIDEO_OV7640=m
  4718. +CONFIG_VIDEO_MT9V011=m
  4719. +CONFIG_FB=y
  4720. +CONFIG_FB_BCM2708=y
  4721. +CONFIG_FB_UDL=m
  4722. +CONFIG_FB_SSD1307=m
  4723. +# CONFIG_BACKLIGHT_GENERIC is not set
  4724. +CONFIG_BACKLIGHT_GPIO=m
  4725. +CONFIG_FRAMEBUFFER_CONSOLE=y
  4726. +CONFIG_LOGO=y
  4727. +# CONFIG_LOGO_LINUX_MONO is not set
  4728. +# CONFIG_LOGO_LINUX_VGA16 is not set
  4729. +CONFIG_SOUND=y
  4730. +CONFIG_SND=m
  4731. +CONFIG_SND_SEQUENCER=m
  4732. +CONFIG_SND_SEQ_DUMMY=m
  4733. +CONFIG_SND_MIXER_OSS=m
  4734. +CONFIG_SND_PCM_OSS=m
  4735. +CONFIG_SND_SEQUENCER_OSS=y
  4736. +CONFIG_SND_HRTIMER=m
  4737. +CONFIG_SND_DUMMY=m
  4738. +CONFIG_SND_ALOOP=m
  4739. +CONFIG_SND_VIRMIDI=m
  4740. +CONFIG_SND_MTPAV=m
  4741. +CONFIG_SND_SERIAL_U16550=m
  4742. +CONFIG_SND_MPU401=m
  4743. +CONFIG_SND_BCM2835=m
  4744. +CONFIG_SND_USB_AUDIO=m
  4745. +CONFIG_SND_USB_UA101=m
  4746. +CONFIG_SND_USB_CAIAQ=m
  4747. +CONFIG_SND_USB_CAIAQ_INPUT=y
  4748. +CONFIG_SND_USB_6FIRE=m
  4749. +CONFIG_SND_SOC=m
  4750. +CONFIG_SND_BCM2708_SOC_I2S=m
  4751. +CONFIG_SND_BCM2708_SOC_HIFIBERRY_DAC=m
  4752. +CONFIG_SND_BCM2708_SOC_HIFIBERRY_DACPLUS=m
  4753. +CONFIG_SND_BCM2708_SOC_HIFIBERRY_DIGI=m
  4754. +CONFIG_SND_BCM2708_SOC_HIFIBERRY_AMP=m
  4755. +CONFIG_SND_BCM2708_SOC_RPI_DAC=m
  4756. +CONFIG_SND_BCM2708_SOC_RPI_PROTO=m
  4757. +CONFIG_SND_BCM2708_SOC_IQAUDIO_DAC=m
  4758. +CONFIG_SND_SIMPLE_CARD=m
  4759. +CONFIG_SOUND_PRIME=m
  4760. +CONFIG_HIDRAW=y
  4761. +CONFIG_HID_A4TECH=m
  4762. +CONFIG_HID_ACRUX=m
  4763. +CONFIG_HID_APPLE=m
  4764. +CONFIG_HID_BELKIN=m
  4765. +CONFIG_HID_CHERRY=m
  4766. +CONFIG_HID_CHICONY=m
  4767. +CONFIG_HID_CYPRESS=m
  4768. +CONFIG_HID_DRAGONRISE=m
  4769. +CONFIG_HID_EMS_FF=m
  4770. +CONFIG_HID_ELECOM=m
  4771. +CONFIG_HID_ELO=m
  4772. +CONFIG_HID_EZKEY=m
  4773. +CONFIG_HID_HOLTEK=m
  4774. +CONFIG_HID_KEYTOUCH=m
  4775. +CONFIG_HID_KYE=m
  4776. +CONFIG_HID_UCLOGIC=m
  4777. +CONFIG_HID_WALTOP=m
  4778. +CONFIG_HID_GYRATION=m
  4779. +CONFIG_HID_TWINHAN=m
  4780. +CONFIG_HID_KENSINGTON=m
  4781. +CONFIG_HID_LCPOWER=m
  4782. +CONFIG_HID_LOGITECH=m
  4783. +CONFIG_HID_MAGICMOUSE=m
  4784. +CONFIG_HID_MICROSOFT=m
  4785. +CONFIG_HID_MONTEREY=m
  4786. +CONFIG_HID_MULTITOUCH=m
  4787. +CONFIG_HID_NTRIG=m
  4788. +CONFIG_HID_ORTEK=m
  4789. +CONFIG_HID_PANTHERLORD=m
  4790. +CONFIG_HID_PETALYNX=m
  4791. +CONFIG_HID_PICOLCD=m
  4792. +CONFIG_HID_ROCCAT=m
  4793. +CONFIG_HID_SAMSUNG=m
  4794. +CONFIG_HID_SONY=m
  4795. +CONFIG_HID_SPEEDLINK=m
  4796. +CONFIG_HID_SUNPLUS=m
  4797. +CONFIG_HID_GREENASIA=m
  4798. +CONFIG_HID_SMARTJOYPLUS=m
  4799. +CONFIG_HID_TOPSEED=m
  4800. +CONFIG_HID_THINGM=m
  4801. +CONFIG_HID_THRUSTMASTER=m
  4802. +CONFIG_HID_WACOM=m
  4803. +CONFIG_HID_WIIMOTE=m
  4804. +CONFIG_HID_XINMO=m
  4805. +CONFIG_HID_ZEROPLUS=m
  4806. +CONFIG_HID_ZYDACRON=m
  4807. +CONFIG_HID_PID=y
  4808. +CONFIG_USB_HIDDEV=y
  4809. +CONFIG_USB=y
  4810. +CONFIG_USB_ANNOUNCE_NEW_DEVICES=y
  4811. +CONFIG_USB_MON=m
  4812. +CONFIG_USB_DWCOTG=y
  4813. +CONFIG_USB_PRINTER=m
  4814. +CONFIG_USB_STORAGE=y
  4815. +CONFIG_USB_STORAGE_REALTEK=m
  4816. +CONFIG_USB_STORAGE_DATAFAB=m
  4817. +CONFIG_USB_STORAGE_FREECOM=m
  4818. +CONFIG_USB_STORAGE_ISD200=m
  4819. +CONFIG_USB_STORAGE_USBAT=m
  4820. +CONFIG_USB_STORAGE_SDDR09=m
  4821. +CONFIG_USB_STORAGE_SDDR55=m
  4822. +CONFIG_USB_STORAGE_JUMPSHOT=m
  4823. +CONFIG_USB_STORAGE_ALAUDA=m
  4824. +CONFIG_USB_STORAGE_ONETOUCH=m
  4825. +CONFIG_USB_STORAGE_KARMA=m
  4826. +CONFIG_USB_STORAGE_CYPRESS_ATACB=m
  4827. +CONFIG_USB_STORAGE_ENE_UB6250=m
  4828. +CONFIG_USB_MDC800=m
  4829. +CONFIG_USB_MICROTEK=m
  4830. +CONFIG_USBIP_CORE=m
  4831. +CONFIG_USBIP_VHCI_HCD=m
  4832. +CONFIG_USBIP_HOST=m
  4833. +CONFIG_USB_SERIAL=m
  4834. +CONFIG_USB_SERIAL_GENERIC=y
  4835. +CONFIG_USB_SERIAL_AIRCABLE=m
  4836. +CONFIG_USB_SERIAL_ARK3116=m
  4837. +CONFIG_USB_SERIAL_BELKIN=m
  4838. +CONFIG_USB_SERIAL_CH341=m
  4839. +CONFIG_USB_SERIAL_WHITEHEAT=m
  4840. +CONFIG_USB_SERIAL_DIGI_ACCELEPORT=m
  4841. +CONFIG_USB_SERIAL_CP210X=m
  4842. +CONFIG_USB_SERIAL_CYPRESS_M8=m
  4843. +CONFIG_USB_SERIAL_EMPEG=m
  4844. +CONFIG_USB_SERIAL_FTDI_SIO=m
  4845. +CONFIG_USB_SERIAL_VISOR=m
  4846. +CONFIG_USB_SERIAL_IPAQ=m
  4847. +CONFIG_USB_SERIAL_IR=m
  4848. +CONFIG_USB_SERIAL_EDGEPORT=m
  4849. +CONFIG_USB_SERIAL_EDGEPORT_TI=m
  4850. +CONFIG_USB_SERIAL_F81232=m
  4851. +CONFIG_USB_SERIAL_GARMIN=m
  4852. +CONFIG_USB_SERIAL_IPW=m
  4853. +CONFIG_USB_SERIAL_IUU=m
  4854. +CONFIG_USB_SERIAL_KEYSPAN_PDA=m
  4855. +CONFIG_USB_SERIAL_KEYSPAN=m
  4856. +CONFIG_USB_SERIAL_KLSI=m
  4857. +CONFIG_USB_SERIAL_KOBIL_SCT=m
  4858. +CONFIG_USB_SERIAL_MCT_U232=m
  4859. +CONFIG_USB_SERIAL_METRO=m
  4860. +CONFIG_USB_SERIAL_MOS7720=m
  4861. +CONFIG_USB_SERIAL_MOS7840=m
  4862. +CONFIG_USB_SERIAL_NAVMAN=m
  4863. +CONFIG_USB_SERIAL_PL2303=m
  4864. +CONFIG_USB_SERIAL_OTI6858=m
  4865. +CONFIG_USB_SERIAL_QCAUX=m
  4866. +CONFIG_USB_SERIAL_QUALCOMM=m
  4867. +CONFIG_USB_SERIAL_SPCP8X5=m
  4868. +CONFIG_USB_SERIAL_SAFE=m
  4869. +CONFIG_USB_SERIAL_SIERRAWIRELESS=m
  4870. +CONFIG_USB_SERIAL_SYMBOL=m
  4871. +CONFIG_USB_SERIAL_TI=m
  4872. +CONFIG_USB_SERIAL_CYBERJACK=m
  4873. +CONFIG_USB_SERIAL_XIRCOM=m
  4874. +CONFIG_USB_SERIAL_OPTION=m
  4875. +CONFIG_USB_SERIAL_OMNINET=m
  4876. +CONFIG_USB_SERIAL_OPTICON=m
  4877. +CONFIG_USB_SERIAL_XSENS_MT=m
  4878. +CONFIG_USB_SERIAL_WISHBONE=m
  4879. +CONFIG_USB_SERIAL_SSU100=m
  4880. +CONFIG_USB_SERIAL_QT2=m
  4881. +CONFIG_USB_SERIAL_DEBUG=m
  4882. +CONFIG_USB_EMI62=m
  4883. +CONFIG_USB_EMI26=m
  4884. +CONFIG_USB_ADUTUX=m
  4885. +CONFIG_USB_SEVSEG=m
  4886. +CONFIG_USB_RIO500=m
  4887. +CONFIG_USB_LEGOTOWER=m
  4888. +CONFIG_USB_LCD=m
  4889. +CONFIG_USB_LED=m
  4890. +CONFIG_USB_CYPRESS_CY7C63=m
  4891. +CONFIG_USB_CYTHERM=m
  4892. +CONFIG_USB_IDMOUSE=m
  4893. +CONFIG_USB_FTDI_ELAN=m
  4894. +CONFIG_USB_APPLEDISPLAY=m
  4895. +CONFIG_USB_LD=m
  4896. +CONFIG_USB_TRANCEVIBRATOR=m
  4897. +CONFIG_USB_IOWARRIOR=m
  4898. +CONFIG_USB_TEST=m
  4899. +CONFIG_USB_ISIGHTFW=m
  4900. +CONFIG_USB_YUREX=m
  4901. +CONFIG_USB_ATM=m
  4902. +CONFIG_USB_SPEEDTOUCH=m
  4903. +CONFIG_USB_CXACRU=m
  4904. +CONFIG_USB_UEAGLEATM=m
  4905. +CONFIG_USB_XUSBATM=m
  4906. +CONFIG_MMC=y
  4907. +CONFIG_MMC_BLOCK_MINORS=32
  4908. +CONFIG_MMC_BCM2835=y
  4909. +CONFIG_MMC_BCM2835_DMA=y
  4910. +CONFIG_MMC_BCM2835_SDHOST=y
  4911. +CONFIG_MMC_SDHCI=y
  4912. +CONFIG_MMC_SDHCI_PLTFM=y
  4913. +CONFIG_MMC_SPI=m
  4914. +CONFIG_LEDS_CLASS=y
  4915. +CONFIG_LEDS_GPIO=y
  4916. +CONFIG_LEDS_TRIGGER_TIMER=y
  4917. +CONFIG_LEDS_TRIGGER_ONESHOT=y
  4918. +CONFIG_LEDS_TRIGGER_HEARTBEAT=y
  4919. +CONFIG_LEDS_TRIGGER_BACKLIGHT=y
  4920. +CONFIG_LEDS_TRIGGER_CPU=y
  4921. +CONFIG_LEDS_TRIGGER_GPIO=y
  4922. +CONFIG_LEDS_TRIGGER_DEFAULT_ON=y
  4923. +CONFIG_LEDS_TRIGGER_TRANSIENT=m
  4924. +CONFIG_LEDS_TRIGGER_CAMERA=m
  4925. +CONFIG_LEDS_TRIGGER_INPUT=y
  4926. +CONFIG_RTC_CLASS=y
  4927. +# CONFIG_RTC_HCTOSYS is not set
  4928. +CONFIG_RTC_DRV_DS1307=m
  4929. +CONFIG_RTC_DRV_DS1374=m
  4930. +CONFIG_RTC_DRV_DS1672=m
  4931. +CONFIG_RTC_DRV_DS3232=m
  4932. +CONFIG_RTC_DRV_MAX6900=m
  4933. +CONFIG_RTC_DRV_RS5C372=m
  4934. +CONFIG_RTC_DRV_ISL1208=m
  4935. +CONFIG_RTC_DRV_ISL12022=m
  4936. +CONFIG_RTC_DRV_ISL12057=m
  4937. +CONFIG_RTC_DRV_X1205=m
  4938. +CONFIG_RTC_DRV_PCF2127=m
  4939. +CONFIG_RTC_DRV_PCF8523=m
  4940. +CONFIG_RTC_DRV_PCF8563=m
  4941. +CONFIG_RTC_DRV_PCF8583=m
  4942. +CONFIG_RTC_DRV_M41T80=m
  4943. +CONFIG_RTC_DRV_BQ32K=m
  4944. +CONFIG_RTC_DRV_S35390A=m
  4945. +CONFIG_RTC_DRV_FM3130=m
  4946. +CONFIG_RTC_DRV_RX8581=m
  4947. +CONFIG_RTC_DRV_RX8025=m
  4948. +CONFIG_RTC_DRV_EM3027=m
  4949. +CONFIG_RTC_DRV_RV3029C2=m
  4950. +CONFIG_RTC_DRV_M41T93=m
  4951. +CONFIG_RTC_DRV_M41T94=m
  4952. +CONFIG_RTC_DRV_DS1305=m
  4953. +CONFIG_RTC_DRV_DS1390=m
  4954. +CONFIG_RTC_DRV_MAX6902=m
  4955. +CONFIG_RTC_DRV_R9701=m
  4956. +CONFIG_RTC_DRV_RS5C348=m
  4957. +CONFIG_RTC_DRV_DS3234=m
  4958. +CONFIG_RTC_DRV_PCF2123=m
  4959. +CONFIG_RTC_DRV_RX4581=m
  4960. +CONFIG_DMADEVICES=y
  4961. +CONFIG_DMA_BCM2708=y
  4962. +CONFIG_UIO=m
  4963. +CONFIG_UIO_PDRV_GENIRQ=m
  4964. +CONFIG_STAGING=y
  4965. +CONFIG_PRISM2_USB=m
  4966. +CONFIG_R8712U=m
  4967. +CONFIG_R8188EU=m
  4968. +CONFIG_R8723AU=m
  4969. +CONFIG_VT6656=m
  4970. +CONFIG_SPEAKUP=m
  4971. +CONFIG_SPEAKUP_SYNTH_SOFT=m
  4972. +CONFIG_STAGING_MEDIA=y
  4973. +CONFIG_LIRC_STAGING=y
  4974. +CONFIG_LIRC_IGORPLUGUSB=m
  4975. +CONFIG_LIRC_IMON=m
  4976. +CONFIG_LIRC_RPI=m
  4977. +CONFIG_LIRC_SASEM=m
  4978. +CONFIG_LIRC_SERIAL=m
  4979. +CONFIG_FB_TFT=m
  4980. +CONFIG_FB_TFT_AGM1264K_FL=m
  4981. +CONFIG_FB_TFT_BD663474=m
  4982. +CONFIG_FB_TFT_HX8340BN=m
  4983. +CONFIG_FB_TFT_HX8347D=m
  4984. +CONFIG_FB_TFT_HX8353D=m
  4985. +CONFIG_FB_TFT_ILI9320=m
  4986. +CONFIG_FB_TFT_ILI9325=m
  4987. +CONFIG_FB_TFT_ILI9340=m
  4988. +CONFIG_FB_TFT_ILI9341=m
  4989. +CONFIG_FB_TFT_ILI9481=m
  4990. +CONFIG_FB_TFT_ILI9486=m
  4991. +CONFIG_FB_TFT_PCD8544=m
  4992. +CONFIG_FB_TFT_RA8875=m
  4993. +CONFIG_FB_TFT_S6D02A1=m
  4994. +CONFIG_FB_TFT_S6D1121=m
  4995. +CONFIG_FB_TFT_SSD1289=m
  4996. +CONFIG_FB_TFT_SSD1306=m
  4997. +CONFIG_FB_TFT_SSD1331=m
  4998. +CONFIG_FB_TFT_SSD1351=m
  4999. +CONFIG_FB_TFT_ST7735R=m
  5000. +CONFIG_FB_TFT_TINYLCD=m
  5001. +CONFIG_FB_TFT_TLS8204=m
  5002. +CONFIG_FB_TFT_UC1701=m
  5003. +CONFIG_FB_TFT_UPD161704=m
  5004. +CONFIG_FB_TFT_WATTEROTT=m
  5005. +CONFIG_FB_FLEX=m
  5006. +CONFIG_FB_TFT_FBTFT_DEVICE=m
  5007. +# CONFIG_IOMMU_SUPPORT is not set
  5008. +CONFIG_EXTCON=m
  5009. +CONFIG_EXTCON_ARIZONA=m
  5010. +CONFIG_EXT4_FS=y
  5011. +CONFIG_EXT4_FS_POSIX_ACL=y
  5012. +CONFIG_EXT4_FS_SECURITY=y
  5013. +CONFIG_REISERFS_FS=m
  5014. +CONFIG_REISERFS_FS_XATTR=y
  5015. +CONFIG_REISERFS_FS_POSIX_ACL=y
  5016. +CONFIG_REISERFS_FS_SECURITY=y
  5017. +CONFIG_JFS_FS=m
  5018. +CONFIG_JFS_POSIX_ACL=y
  5019. +CONFIG_JFS_SECURITY=y
  5020. +CONFIG_JFS_STATISTICS=y
  5021. +CONFIG_XFS_FS=m
  5022. +CONFIG_XFS_QUOTA=y
  5023. +CONFIG_XFS_POSIX_ACL=y
  5024. +CONFIG_XFS_RT=y
  5025. +CONFIG_GFS2_FS=m
  5026. +CONFIG_OCFS2_FS=m
  5027. +CONFIG_BTRFS_FS=m
  5028. +CONFIG_BTRFS_FS_POSIX_ACL=y
  5029. +CONFIG_NILFS2_FS=m
  5030. +CONFIG_FANOTIFY=y
  5031. +CONFIG_QFMT_V1=m
  5032. +CONFIG_QFMT_V2=m
  5033. +CONFIG_AUTOFS4_FS=y
  5034. +CONFIG_FUSE_FS=m
  5035. +CONFIG_CUSE=m
  5036. +CONFIG_FSCACHE=y
  5037. +CONFIG_FSCACHE_STATS=y
  5038. +CONFIG_FSCACHE_HISTOGRAM=y
  5039. +CONFIG_CACHEFILES=y
  5040. +CONFIG_ISO9660_FS=m
  5041. +CONFIG_JOLIET=y
  5042. +CONFIG_ZISOFS=y
  5043. +CONFIG_UDF_FS=m
  5044. +CONFIG_MSDOS_FS=y
  5045. +CONFIG_VFAT_FS=y
  5046. +CONFIG_FAT_DEFAULT_IOCHARSET="ascii"
  5047. +CONFIG_NTFS_FS=m
  5048. +CONFIG_NTFS_RW=y
  5049. +CONFIG_TMPFS=y
  5050. +CONFIG_TMPFS_POSIX_ACL=y
  5051. +CONFIG_CONFIGFS_FS=y
  5052. +CONFIG_ECRYPT_FS=m
  5053. +CONFIG_HFS_FS=m
  5054. +CONFIG_HFSPLUS_FS=m
  5055. +CONFIG_SQUASHFS=m
  5056. +CONFIG_SQUASHFS_XATTR=y
  5057. +CONFIG_SQUASHFS_LZO=y
  5058. +CONFIG_SQUASHFS_XZ=y
  5059. +CONFIG_F2FS_FS=y
  5060. +CONFIG_NFS_FS=y
  5061. +CONFIG_NFS_V3_ACL=y
  5062. +CONFIG_NFS_V4=y
  5063. +CONFIG_NFS_SWAP=y
  5064. +CONFIG_ROOT_NFS=y
  5065. +CONFIG_NFS_FSCACHE=y
  5066. +CONFIG_NFSD=m
  5067. +CONFIG_NFSD_V3_ACL=y
  5068. +CONFIG_NFSD_V4=y
  5069. +CONFIG_CIFS=m
  5070. +CONFIG_CIFS_WEAK_PW_HASH=y
  5071. +CONFIG_CIFS_UPCALL=y
  5072. +CONFIG_CIFS_XATTR=y
  5073. +CONFIG_CIFS_POSIX=y
  5074. +CONFIG_9P_FS=m
  5075. +CONFIG_9P_FS_POSIX_ACL=y
  5076. +CONFIG_NLS_DEFAULT="utf8"
  5077. +CONFIG_NLS_CODEPAGE_437=y
  5078. +CONFIG_NLS_CODEPAGE_737=m
  5079. +CONFIG_NLS_CODEPAGE_775=m
  5080. +CONFIG_NLS_CODEPAGE_850=m
  5081. +CONFIG_NLS_CODEPAGE_852=m
  5082. +CONFIG_NLS_CODEPAGE_855=m
  5083. +CONFIG_NLS_CODEPAGE_857=m
  5084. +CONFIG_NLS_CODEPAGE_860=m
  5085. +CONFIG_NLS_CODEPAGE_861=m
  5086. +CONFIG_NLS_CODEPAGE_862=m
  5087. +CONFIG_NLS_CODEPAGE_863=m
  5088. +CONFIG_NLS_CODEPAGE_864=m
  5089. +CONFIG_NLS_CODEPAGE_865=m
  5090. +CONFIG_NLS_CODEPAGE_866=m
  5091. +CONFIG_NLS_CODEPAGE_869=m
  5092. +CONFIG_NLS_CODEPAGE_936=m
  5093. +CONFIG_NLS_CODEPAGE_950=m
  5094. +CONFIG_NLS_CODEPAGE_932=m
  5095. +CONFIG_NLS_CODEPAGE_949=m
  5096. +CONFIG_NLS_CODEPAGE_874=m
  5097. +CONFIG_NLS_ISO8859_8=m
  5098. +CONFIG_NLS_CODEPAGE_1250=m
  5099. +CONFIG_NLS_CODEPAGE_1251=m
  5100. +CONFIG_NLS_ASCII=y
  5101. +CONFIG_NLS_ISO8859_1=m
  5102. +CONFIG_NLS_ISO8859_2=m
  5103. +CONFIG_NLS_ISO8859_3=m
  5104. +CONFIG_NLS_ISO8859_4=m
  5105. +CONFIG_NLS_ISO8859_5=m
  5106. +CONFIG_NLS_ISO8859_6=m
  5107. +CONFIG_NLS_ISO8859_7=m
  5108. +CONFIG_NLS_ISO8859_9=m
  5109. +CONFIG_NLS_ISO8859_13=m
  5110. +CONFIG_NLS_ISO8859_14=m
  5111. +CONFIG_NLS_ISO8859_15=m
  5112. +CONFIG_NLS_KOI8_R=m
  5113. +CONFIG_NLS_KOI8_U=m
  5114. +CONFIG_DLM=m
  5115. +CONFIG_PRINTK_TIME=y
  5116. +CONFIG_BOOT_PRINTK_DELAY=y
  5117. +CONFIG_DEBUG_MEMORY_INIT=y
  5118. +CONFIG_DETECT_HUNG_TASK=y
  5119. +CONFIG_TIMER_STATS=y
  5120. +# CONFIG_DEBUG_PREEMPT is not set
  5121. +CONFIG_LATENCYTOP=y
  5122. +CONFIG_IRQSOFF_TRACER=y
  5123. +CONFIG_SCHED_TRACER=y
  5124. +CONFIG_STACK_TRACER=y
  5125. +CONFIG_BLK_DEV_IO_TRACE=y
  5126. +# CONFIG_KPROBE_EVENT is not set
  5127. +CONFIG_FUNCTION_PROFILER=y
  5128. +CONFIG_KGDB=y
  5129. +CONFIG_KGDB_KDB=y
  5130. +CONFIG_KDB_KEYBOARD=y
  5131. +CONFIG_CRYPTO_USER=m
  5132. +CONFIG_CRYPTO_NULL=m
  5133. +CONFIG_CRYPTO_CRYPTD=m
  5134. +CONFIG_CRYPTO_CBC=y
  5135. +CONFIG_CRYPTO_CTS=m
  5136. +CONFIG_CRYPTO_XTS=m
  5137. +CONFIG_CRYPTO_XCBC=m
  5138. +CONFIG_CRYPTO_SHA1_ARM=m
  5139. +CONFIG_CRYPTO_SHA512=m
  5140. +CONFIG_CRYPTO_TGR192=m
  5141. +CONFIG_CRYPTO_WP512=m
  5142. +CONFIG_CRYPTO_AES_ARM=m
  5143. +CONFIG_CRYPTO_CAST5=m
  5144. +CONFIG_CRYPTO_DES=y
  5145. +# CONFIG_CRYPTO_ANSI_CPRNG is not set
  5146. +# CONFIG_CRYPTO_HW is not set
  5147. +CONFIG_CRC_ITU_T=y
  5148. +CONFIG_LIBCRC32C=y
  5149. diff -Nur linux-3.18.14/arch/arm/include/asm/dma-mapping.h linux-rpi/arch/arm/include/asm/dma-mapping.h
  5150. --- linux-3.18.14/arch/arm/include/asm/dma-mapping.h 2015-05-20 10:04:50.000000000 -0500
  5151. +++ linux-rpi/arch/arm/include/asm/dma-mapping.h 2015-05-31 14:46:08.129661005 -0500
  5152. @@ -58,37 +58,21 @@
  5153. #ifndef __arch_pfn_to_dma
  5154. static inline dma_addr_t pfn_to_dma(struct device *dev, unsigned long pfn)
  5155. {
  5156. - if (dev)
  5157. - pfn -= dev->dma_pfn_offset;
  5158. return (dma_addr_t)__pfn_to_bus(pfn);
  5159. }
  5160. static inline unsigned long dma_to_pfn(struct device *dev, dma_addr_t addr)
  5161. {
  5162. - unsigned long pfn = __bus_to_pfn(addr);
  5163. -
  5164. - if (dev)
  5165. - pfn += dev->dma_pfn_offset;
  5166. -
  5167. - return pfn;
  5168. + return __bus_to_pfn(addr);
  5169. }
  5170. static inline void *dma_to_virt(struct device *dev, dma_addr_t addr)
  5171. {
  5172. - if (dev) {
  5173. - unsigned long pfn = dma_to_pfn(dev, addr);
  5174. -
  5175. - return phys_to_virt(__pfn_to_phys(pfn));
  5176. - }
  5177. -
  5178. return (void *)__bus_to_virt((unsigned long)addr);
  5179. }
  5180. static inline dma_addr_t virt_to_dma(struct device *dev, void *addr)
  5181. {
  5182. - if (dev)
  5183. - return pfn_to_dma(dev, virt_to_pfn(addr));
  5184. -
  5185. return (dma_addr_t)__virt_to_bus((unsigned long)(addr));
  5186. }
  5187. diff -Nur linux-3.18.14/arch/arm/include/asm/entry-macro-multi.S linux-rpi/arch/arm/include/asm/entry-macro-multi.S
  5188. --- linux-3.18.14/arch/arm/include/asm/entry-macro-multi.S 2015-05-20 10:04:50.000000000 -0500
  5189. +++ linux-rpi/arch/arm/include/asm/entry-macro-multi.S 2015-05-31 14:46:08.129661005 -0500
  5190. @@ -1,5 +1,6 @@
  5191. #include <asm/assembler.h>
  5192. +#ifndef CONFIG_ARCH_BCM2709
  5193. /*
  5194. * Interrupt handling. Preserves r7, r8, r9
  5195. */
  5196. @@ -28,6 +29,7 @@
  5197. #endif
  5198. 9997:
  5199. .endm
  5200. +#endif
  5201. .macro arch_irq_handler, symbol_name
  5202. .align 5
  5203. diff -Nur linux-3.18.14/arch/arm/include/asm/irqflags.h linux-rpi/arch/arm/include/asm/irqflags.h
  5204. --- linux-3.18.14/arch/arm/include/asm/irqflags.h 2015-05-20 10:04:50.000000000 -0500
  5205. +++ linux-rpi/arch/arm/include/asm/irqflags.h 2015-05-31 14:46:08.141661005 -0500
  5206. @@ -145,12 +145,22 @@
  5207. }
  5208. /*
  5209. - * restore saved IRQ & FIQ state
  5210. + * restore saved IRQ state
  5211. */
  5212. static inline void arch_local_irq_restore(unsigned long flags)
  5213. {
  5214. - asm volatile(
  5215. - " msr " IRQMASK_REG_NAME_W ", %0 @ local_irq_restore"
  5216. + unsigned long temp = 0;
  5217. + flags &= ~(1 << 6);
  5218. + asm volatile (
  5219. + " mrs %0, cpsr"
  5220. + : "=r" (temp)
  5221. + :
  5222. + : "memory", "cc");
  5223. + /* Preserve FIQ bit */
  5224. + temp &= (1 << 6);
  5225. + flags = flags | temp;
  5226. + asm volatile (
  5227. + " msr cpsr_c, %0 @ local_irq_restore"
  5228. :
  5229. : "r" (flags)
  5230. : "memory", "cc");
  5231. diff -Nur linux-3.18.14/arch/arm/include/asm/string.h linux-rpi/arch/arm/include/asm/string.h
  5232. --- linux-3.18.14/arch/arm/include/asm/string.h 2015-05-20 10:04:50.000000000 -0500
  5233. +++ linux-rpi/arch/arm/include/asm/string.h 2015-05-31 14:46:08.145661005 -0500
  5234. @@ -24,6 +24,11 @@
  5235. #define __HAVE_ARCH_MEMSET
  5236. extern void * memset(void *, int, __kernel_size_t);
  5237. +#ifdef CONFIG_MACH_BCM2708
  5238. +#define __HAVE_ARCH_MEMCMP
  5239. +extern int memcmp(const void *, const void *, size_t);
  5240. +#endif
  5241. +
  5242. extern void __memzero(void *ptr, __kernel_size_t n);
  5243. #define memset(p,v,n) \
  5244. diff -Nur linux-3.18.14/arch/arm/include/asm/uaccess.h linux-rpi/arch/arm/include/asm/uaccess.h
  5245. --- linux-3.18.14/arch/arm/include/asm/uaccess.h 2015-05-20 10:04:50.000000000 -0500
  5246. +++ linux-rpi/arch/arm/include/asm/uaccess.h 2015-05-31 14:46:08.145661005 -0500
  5247. @@ -475,6 +475,7 @@
  5248. #ifdef CONFIG_MMU
  5249. extern unsigned long __must_check __copy_from_user(void *to, const void __user *from, unsigned long n);
  5250. +extern unsigned long __must_check __copy_from_user_std(void *to, const void __user *from, unsigned long n);
  5251. extern unsigned long __must_check __copy_to_user(void __user *to, const void *from, unsigned long n);
  5252. extern unsigned long __must_check __copy_to_user_std(void __user *to, const void *from, unsigned long n);
  5253. extern unsigned long __must_check __clear_user(void __user *addr, unsigned long n);
  5254. diff -Nur linux-3.18.14/arch/arm/Kconfig linux-rpi/arch/arm/Kconfig
  5255. --- linux-3.18.14/arch/arm/Kconfig 2015-05-20 10:04:50.000000000 -0500
  5256. +++ linux-rpi/arch/arm/Kconfig 2015-05-31 14:46:07.957661007 -0500
  5257. @@ -381,6 +381,23 @@
  5258. This enables support for systems based on Atmel
  5259. AT91RM9200 and AT91SAM9* processors.
  5260. +config ARCH_BCM2708
  5261. + bool "Broadcom BCM2708 family"
  5262. + select CPU_V6
  5263. + select ARM_AMBA
  5264. + select HAVE_SCHED_CLOCK
  5265. + select NEED_MACH_GPIO_H
  5266. + select NEED_MACH_MEMORY_H
  5267. + select COMMON_CLK
  5268. + select ARCH_HAS_CPUFREQ
  5269. + select GENERIC_CLOCKEVENTS
  5270. + select ARM_ERRATA_411920
  5271. + select MACH_BCM2708
  5272. + select VC4
  5273. + select FIQ
  5274. + help
  5275. + This enables support for Broadcom BCM2708 boards.
  5276. +
  5277. config ARCH_CLPS711X
  5278. bool "Cirrus Logic CLPS711x/EP721x/EP731x-based"
  5279. select ARCH_REQUIRE_GPIOLIB
  5280. @@ -786,6 +803,26 @@
  5281. help
  5282. Support for older TI OMAP1 (omap7xx, omap15xx or omap16xx)
  5283. +config ARCH_BCM2709
  5284. + bool "Broadcom BCM2709 family"
  5285. + select ARCH_HAS_BARRIERS if SMP
  5286. + select CPU_V7
  5287. + select HAVE_SMP
  5288. + select ARM_AMBA
  5289. + select MIGHT_HAVE_CACHE_L2X0
  5290. + select HAVE_SCHED_CLOCK
  5291. + select NEED_MACH_MEMORY_H
  5292. + select NEED_MACH_IO_H
  5293. + select COMMON_CLK
  5294. + select ARCH_HAS_CPUFREQ
  5295. + select GENERIC_CLOCKEVENTS
  5296. + select MACH_BCM2709
  5297. + select VC4
  5298. + select FIQ
  5299. +# select ZONE_DMA
  5300. + help
  5301. + This enables support for Broadcom BCM2709 boards.
  5302. +
  5303. endchoice
  5304. menu "Multiple platform selection"
  5305. @@ -972,6 +1009,8 @@
  5306. source "arch/arm/mach-vt8500/Kconfig"
  5307. source "arch/arm/mach-w90x900/Kconfig"
  5308. +source "arch/arm/mach-bcm2708/Kconfig"
  5309. +source "arch/arm/mach-bcm2709/Kconfig"
  5310. source "arch/arm/mach-zynq/Kconfig"
  5311. diff -Nur linux-3.18.14/arch/arm/Kconfig.debug linux-rpi/arch/arm/Kconfig.debug
  5312. --- linux-3.18.14/arch/arm/Kconfig.debug 2015-05-20 10:04:50.000000000 -0500
  5313. +++ linux-rpi/arch/arm/Kconfig.debug 2015-05-31 14:46:07.961661006 -0500
  5314. @@ -985,6 +985,14 @@
  5315. options; the platform specific options are deprecated
  5316. and will be soon removed.
  5317. + config DEBUG_BCM2708_UART0
  5318. + bool "Broadcom BCM2708 UART0 (PL011)"
  5319. + depends on MACH_BCM2708
  5320. + help
  5321. + Say Y here if you want the debug print routines to direct
  5322. + their output to UART 0. The port must have been initialised
  5323. + by the boot-loader before use.
  5324. +
  5325. endchoice
  5326. config DEBUG_EXYNOS_UART
  5327. diff -Nur linux-3.18.14/arch/arm/kernel/fiqasm.S linux-rpi/arch/arm/kernel/fiqasm.S
  5328. --- linux-3.18.14/arch/arm/kernel/fiqasm.S 2015-05-20 10:04:50.000000000 -0500
  5329. +++ linux-rpi/arch/arm/kernel/fiqasm.S 2015-05-31 14:46:08.157661005 -0500
  5330. @@ -47,3 +47,7 @@
  5331. mov r0, r0 @ avoid hazard prior to ARMv4
  5332. ret lr
  5333. ENDPROC(__get_fiq_regs)
  5334. +
  5335. +ENTRY(__FIQ_Branch)
  5336. + mov pc, r8
  5337. +ENDPROC(__FIQ_Branch)
  5338. diff -Nur linux-3.18.14/arch/arm/kernel/head.S linux-rpi/arch/arm/kernel/head.S
  5339. --- linux-3.18.14/arch/arm/kernel/head.S 2015-05-20 10:04:50.000000000 -0500
  5340. +++ linux-rpi/arch/arm/kernel/head.S 2015-05-31 14:46:08.157661005 -0500
  5341. @@ -673,6 +673,14 @@
  5342. ldrcc r7, [r4], #4 @ use branch for delay slot
  5343. bcc 1b
  5344. ret lr
  5345. + nop
  5346. + nop
  5347. + nop
  5348. + nop
  5349. + nop
  5350. + nop
  5351. + nop
  5352. + nop
  5353. #endif
  5354. ENDPROC(__fixup_a_pv_table)
  5355. diff -Nur linux-3.18.14/arch/arm/kernel/process.c linux-rpi/arch/arm/kernel/process.c
  5356. --- linux-3.18.14/arch/arm/kernel/process.c 2015-05-20 10:04:50.000000000 -0500
  5357. +++ linux-rpi/arch/arm/kernel/process.c 2015-05-31 14:46:08.169661004 -0500
  5358. @@ -172,6 +172,16 @@
  5359. }
  5360. #endif
  5361. +char bcm2708_reboot_mode = 'h';
  5362. +
  5363. +int __init reboot_setup(char *str)
  5364. +{
  5365. + bcm2708_reboot_mode = str[0];
  5366. + return 1;
  5367. +}
  5368. +
  5369. +__setup("reboot=", reboot_setup);
  5370. +
  5371. /*
  5372. * Called by kexec, immediately prior to machine_kexec().
  5373. *
  5374. diff -Nur linux-3.18.14/arch/arm/lib/arm-mem.h linux-rpi/arch/arm/lib/arm-mem.h
  5375. --- linux-3.18.14/arch/arm/lib/arm-mem.h 1969-12-31 18:00:00.000000000 -0600
  5376. +++ linux-rpi/arch/arm/lib/arm-mem.h 2015-05-31 14:46:08.177661005 -0500
  5377. @@ -0,0 +1,159 @@
  5378. +/*
  5379. +Copyright (c) 2013, Raspberry Pi Foundation
  5380. +Copyright (c) 2013, RISC OS Open Ltd
  5381. +All rights reserved.
  5382. +
  5383. +Redistribution and use in source and binary forms, with or without
  5384. +modification, are permitted provided that the following conditions are met:
  5385. + * Redistributions of source code must retain the above copyright
  5386. + notice, this list of conditions and the following disclaimer.
  5387. + * Redistributions in binary form must reproduce the above copyright
  5388. + notice, this list of conditions and the following disclaimer in the
  5389. + documentation and/or other materials provided with the distribution.
  5390. + * Neither the name of the copyright holder nor the
  5391. + names of its contributors may be used to endorse or promote products
  5392. + derived from this software without specific prior written permission.
  5393. +
  5394. +THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS "AS IS" AND
  5395. +ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE IMPLIED
  5396. +WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE ARE
  5397. +DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT HOLDER OR CONTRIBUTORS BE LIABLE FOR ANY
  5398. +DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES
  5399. +(INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES;
  5400. +LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND
  5401. +ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT
  5402. +(INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE OF THIS
  5403. +SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
  5404. +*/
  5405. +
  5406. +.macro myfunc fname
  5407. + .func fname
  5408. + .global fname
  5409. +fname:
  5410. +.endm
  5411. +
  5412. +.macro preload_leading_step1 backwards, ptr, base
  5413. +/* If the destination is already 16-byte aligned, then we need to preload
  5414. + * between 0 and prefetch_distance (inclusive) cache lines ahead so there
  5415. + * are no gaps when the inner loop starts.
  5416. + */
  5417. + .if backwards
  5418. + sub ptr, base, #1
  5419. + bic ptr, ptr, #31
  5420. + .else
  5421. + bic ptr, base, #31
  5422. + .endif
  5423. + .set OFFSET, 0
  5424. + .rept prefetch_distance+1
  5425. + pld [ptr, #OFFSET]
  5426. + .if backwards
  5427. + .set OFFSET, OFFSET-32
  5428. + .else
  5429. + .set OFFSET, OFFSET+32
  5430. + .endif
  5431. + .endr
  5432. +.endm
  5433. +
  5434. +.macro preload_leading_step2 backwards, ptr, base, leading_bytes, tmp
  5435. +/* However, if the destination is not 16-byte aligned, we may need to
  5436. + * preload one more cache line than that. The question we need to ask is:
  5437. + * are the leading bytes more than the amount by which the source
  5438. + * pointer will be rounded down for preloading, and if so, by how many
  5439. + * cache lines?
  5440. + */
  5441. + .if backwards
  5442. +/* Here we compare against how many bytes we are into the
  5443. + * cache line, counting down from the highest such address.
  5444. + * Effectively, we want to calculate
  5445. + * leading_bytes = dst&15
  5446. + * cacheline_offset = 31-((src-leading_bytes-1)&31)
  5447. + * extra_needed = leading_bytes - cacheline_offset
  5448. + * and test if extra_needed is <= 0, or rearranging:
  5449. + * leading_bytes + (src-leading_bytes-1)&31 <= 31
  5450. + */
  5451. + mov tmp, base, lsl #32-5
  5452. + sbc tmp, tmp, leading_bytes, lsl #32-5
  5453. + adds tmp, tmp, leading_bytes, lsl #32-5
  5454. + bcc 61f
  5455. + pld [ptr, #-32*(prefetch_distance+1)]
  5456. + .else
  5457. +/* Effectively, we want to calculate
  5458. + * leading_bytes = (-dst)&15
  5459. + * cacheline_offset = (src+leading_bytes)&31
  5460. + * extra_needed = leading_bytes - cacheline_offset
  5461. + * and test if extra_needed is <= 0.
  5462. + */
  5463. + mov tmp, base, lsl #32-5
  5464. + add tmp, tmp, leading_bytes, lsl #32-5
  5465. + rsbs tmp, tmp, leading_bytes, lsl #32-5
  5466. + bls 61f
  5467. + pld [ptr, #32*(prefetch_distance+1)]
  5468. + .endif
  5469. +61:
  5470. +.endm
  5471. +
  5472. +.macro preload_trailing backwards, base, remain, tmp
  5473. + /* We need either 0, 1 or 2 extra preloads */
  5474. + .if backwards
  5475. + rsb tmp, base, #0
  5476. + mov tmp, tmp, lsl #32-5
  5477. + .else
  5478. + mov tmp, base, lsl #32-5
  5479. + .endif
  5480. + adds tmp, tmp, remain, lsl #32-5
  5481. + adceqs tmp, tmp, #0
  5482. + /* The instruction above has two effects: ensures Z is only
  5483. + * set if C was clear (so Z indicates that both shifted quantities
  5484. + * were 0), and clears C if Z was set (so C indicates that the sum
  5485. + * of the shifted quantities was greater and not equal to 32) */
  5486. + beq 82f
  5487. + .if backwards
  5488. + sub tmp, base, #1
  5489. + bic tmp, tmp, #31
  5490. + .else
  5491. + bic tmp, base, #31
  5492. + .endif
  5493. + bcc 81f
  5494. + .if backwards
  5495. + pld [tmp, #-32*(prefetch_distance+1)]
  5496. +81:
  5497. + pld [tmp, #-32*prefetch_distance]
  5498. + .else
  5499. + pld [tmp, #32*(prefetch_distance+2)]
  5500. +81:
  5501. + pld [tmp, #32*(prefetch_distance+1)]
  5502. + .endif
  5503. +82:
  5504. +.endm
  5505. +
  5506. +.macro preload_all backwards, narrow_case, shift, base, remain, tmp0, tmp1
  5507. + .if backwards
  5508. + sub tmp0, base, #1
  5509. + bic tmp0, tmp0, #31
  5510. + pld [tmp0]
  5511. + sub tmp1, base, remain, lsl #shift
  5512. + .else
  5513. + bic tmp0, base, #31
  5514. + pld [tmp0]
  5515. + add tmp1, base, remain, lsl #shift
  5516. + sub tmp1, tmp1, #1
  5517. + .endif
  5518. + bic tmp1, tmp1, #31
  5519. + cmp tmp1, tmp0
  5520. + beq 92f
  5521. + .if narrow_case
  5522. + /* In this case, all the data fits in either 1 or 2 cache lines */
  5523. + pld [tmp1]
  5524. + .else
  5525. +91:
  5526. + .if backwards
  5527. + sub tmp0, tmp0, #32
  5528. + .else
  5529. + add tmp0, tmp0, #32
  5530. + .endif
  5531. + cmp tmp0, tmp1
  5532. + pld [tmp0]
  5533. + bne 91b
  5534. + .endif
  5535. +92:
  5536. +.endm
  5537. diff -Nur linux-3.18.14/arch/arm/lib/copy_from_user.S linux-rpi/arch/arm/lib/copy_from_user.S
  5538. --- linux-3.18.14/arch/arm/lib/copy_from_user.S 2015-05-20 10:04:50.000000000 -0500
  5539. +++ linux-rpi/arch/arm/lib/copy_from_user.S 2015-05-31 14:46:08.177661005 -0500
  5540. @@ -84,11 +84,13 @@
  5541. .text
  5542. -ENTRY(__copy_from_user)
  5543. +ENTRY(__copy_from_user_std)
  5544. +WEAK(__copy_from_user)
  5545. #include "copy_template.S"
  5546. ENDPROC(__copy_from_user)
  5547. +ENDPROC(__copy_from_user_std)
  5548. .pushsection .fixup,"ax"
  5549. .align 0
  5550. diff -Nur linux-3.18.14/arch/arm/lib/exports_rpi.c linux-rpi/arch/arm/lib/exports_rpi.c
  5551. --- linux-3.18.14/arch/arm/lib/exports_rpi.c 1969-12-31 18:00:00.000000000 -0600
  5552. +++ linux-rpi/arch/arm/lib/exports_rpi.c 2015-05-31 14:46:08.177661005 -0500
  5553. @@ -0,0 +1,37 @@
  5554. +/**
  5555. + * Copyright (c) 2014, Raspberry Pi (Trading) Ltd.
  5556. + *
  5557. + * Redistribution and use in source and binary forms, with or without
  5558. + * modification, are permitted provided that the following conditions
  5559. + * are met:
  5560. + * 1. Redistributions of source code must retain the above copyright
  5561. + * notice, this list of conditions, and the following disclaimer,
  5562. + * without modification.
  5563. + * 2. Redistributions in binary form must reproduce the above copyright
  5564. + * notice, this list of conditions and the following disclaimer in the
  5565. + * documentation and/or other materials provided with the distribution.
  5566. + * 3. The names of the above-listed copyright holders may not be used
  5567. + * to endorse or promote products derived from this software without
  5568. + * specific prior written permission.
  5569. + *
  5570. + * ALTERNATIVELY, this software may be distributed under the terms of the
  5571. + * GNU General Public License ("GPL") version 2, as published by the Free
  5572. + * Software Foundation.
  5573. + *
  5574. + * THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS "AS
  5575. + * IS" AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO,
  5576. + * THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR
  5577. + * PURPOSE ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT OWNER OR
  5578. + * CONTRIBUTORS BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL,
  5579. + * EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO,
  5580. + * PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR
  5581. + * PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF
  5582. + * LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING
  5583. + * NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE OF THIS
  5584. + * SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
  5585. + */
  5586. +
  5587. +#include <linux/kernel.h>
  5588. +#include <linux/module.h>
  5589. +
  5590. +EXPORT_SYMBOL(memcmp);
  5591. diff -Nur linux-3.18.14/arch/arm/lib/Makefile linux-rpi/arch/arm/lib/Makefile
  5592. --- linux-3.18.14/arch/arm/lib/Makefile 2015-05-20 10:04:50.000000000 -0500
  5593. +++ linux-rpi/arch/arm/lib/Makefile 2015-05-31 14:46:08.177661005 -0500
  5594. @@ -6,15 +6,24 @@
  5595. lib-y := backtrace.o changebit.o csumipv6.o csumpartial.o \
  5596. csumpartialcopy.o csumpartialcopyuser.o clearbit.o \
  5597. - delay.o delay-loop.o findbit.o memchr.o memcpy.o \
  5598. - memmove.o memset.o memzero.o setbit.o \
  5599. - strchr.o strrchr.o \
  5600. + delay.o delay-loop.o findbit.o memchr.o memzero.o \
  5601. + setbit.o strchr.o strrchr.o \
  5602. testchangebit.o testclearbit.o testsetbit.o \
  5603. ashldi3.o ashrdi3.o lshrdi3.o muldi3.o \
  5604. ucmpdi2.o lib1funcs.o div64.o \
  5605. io-readsb.o io-writesb.o io-readsl.o io-writesl.o \
  5606. call_with_stack.o bswapsdi2.o
  5607. +# Choose optimised implementations for Raspberry Pi
  5608. +ifeq ($(CONFIG_MACH_BCM2708),y)
  5609. + CFLAGS_uaccess_with_memcpy.o += -DCOPY_FROM_USER_THRESHOLD=1600
  5610. + CFLAGS_uaccess_with_memcpy.o += -DCOPY_TO_USER_THRESHOLD=672
  5611. + obj-$(CONFIG_MODULES) += exports_rpi.o
  5612. + lib-y += memcpy_rpi.o memmove_rpi.o memset_rpi.o memcmp_rpi.o
  5613. +else
  5614. + lib-y += memcpy.o memmove.o memset.o
  5615. +endif
  5616. +
  5617. mmu-y := clear_user.o copy_page.o getuser.o putuser.o
  5618. # the code in uaccess.S is not preemption safe and
  5619. diff -Nur linux-3.18.14/arch/arm/lib/memcmp_rpi.S linux-rpi/arch/arm/lib/memcmp_rpi.S
  5620. --- linux-3.18.14/arch/arm/lib/memcmp_rpi.S 1969-12-31 18:00:00.000000000 -0600
  5621. +++ linux-rpi/arch/arm/lib/memcmp_rpi.S 2015-05-31 14:46:08.177661005 -0500
  5622. @@ -0,0 +1,285 @@
  5623. +/*
  5624. +Copyright (c) 2013, Raspberry Pi Foundation
  5625. +Copyright (c) 2013, RISC OS Open Ltd
  5626. +All rights reserved.
  5627. +
  5628. +Redistribution and use in source and binary forms, with or without
  5629. +modification, are permitted provided that the following conditions are met:
  5630. + * Redistributions of source code must retain the above copyright
  5631. + notice, this list of conditions and the following disclaimer.
  5632. + * Redistributions in binary form must reproduce the above copyright
  5633. + notice, this list of conditions and the following disclaimer in the
  5634. + documentation and/or other materials provided with the distribution.
  5635. + * Neither the name of the copyright holder nor the
  5636. + names of its contributors may be used to endorse or promote products
  5637. + derived from this software without specific prior written permission.
  5638. +
  5639. +THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS "AS IS" AND
  5640. +ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE IMPLIED
  5641. +WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE ARE
  5642. +DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT HOLDER OR CONTRIBUTORS BE LIABLE FOR ANY
  5643. +DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES
  5644. +(INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES;
  5645. +LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND
  5646. +ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT
  5647. +(INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE OF THIS
  5648. +SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
  5649. +*/
  5650. +
  5651. +#include <linux/linkage.h>
  5652. +#include "arm-mem.h"
  5653. +
  5654. +/* Prevent the stack from becoming executable */
  5655. +#if defined(__linux__) && defined(__ELF__)
  5656. +.section .note.GNU-stack,"",%progbits
  5657. +#endif
  5658. +
  5659. + .text
  5660. + .arch armv6
  5661. + .object_arch armv4
  5662. + .arm
  5663. + .altmacro
  5664. + .p2align 2
  5665. +
  5666. +.macro memcmp_process_head unaligned
  5667. + .if unaligned
  5668. + ldr DAT0, [S_1], #4
  5669. + ldr DAT1, [S_1], #4
  5670. + ldr DAT2, [S_1], #4
  5671. + ldr DAT3, [S_1], #4
  5672. + .else
  5673. + ldmia S_1!, {DAT0, DAT1, DAT2, DAT3}
  5674. + .endif
  5675. + ldmia S_2!, {DAT4, DAT5, DAT6, DAT7}
  5676. +.endm
  5677. +
  5678. +.macro memcmp_process_tail
  5679. + cmp DAT0, DAT4
  5680. + cmpeq DAT1, DAT5
  5681. + cmpeq DAT2, DAT6
  5682. + cmpeq DAT3, DAT7
  5683. + bne 200f
  5684. +.endm
  5685. +
  5686. +.macro memcmp_leading_31bytes
  5687. + movs DAT0, OFF, lsl #31
  5688. + ldrmib DAT0, [S_1], #1
  5689. + ldrcsh DAT1, [S_1], #2
  5690. + ldrmib DAT4, [S_2], #1
  5691. + ldrcsh DAT5, [S_2], #2
  5692. + movpl DAT0, #0
  5693. + movcc DAT1, #0
  5694. + movpl DAT4, #0
  5695. + movcc DAT5, #0
  5696. + submi N, N, #1
  5697. + subcs N, N, #2
  5698. + cmp DAT0, DAT4
  5699. + cmpeq DAT1, DAT5
  5700. + bne 200f
  5701. + movs DAT0, OFF, lsl #29
  5702. + ldrmi DAT0, [S_1], #4
  5703. + ldrcs DAT1, [S_1], #4
  5704. + ldrcs DAT2, [S_1], #4
  5705. + ldrmi DAT4, [S_2], #4
  5706. + ldmcsia S_2!, {DAT5, DAT6}
  5707. + movpl DAT0, #0
  5708. + movcc DAT1, #0
  5709. + movcc DAT2, #0
  5710. + movpl DAT4, #0
  5711. + movcc DAT5, #0
  5712. + movcc DAT6, #0
  5713. + submi N, N, #4
  5714. + subcs N, N, #8
  5715. + cmp DAT0, DAT4
  5716. + cmpeq DAT1, DAT5
  5717. + cmpeq DAT2, DAT6
  5718. + bne 200f
  5719. + tst OFF, #16
  5720. + beq 105f
  5721. + memcmp_process_head 1
  5722. + sub N, N, #16
  5723. + memcmp_process_tail
  5724. +105:
  5725. +.endm
  5726. +
  5727. +.macro memcmp_trailing_15bytes unaligned
  5728. + movs N, N, lsl #29
  5729. + .if unaligned
  5730. + ldrcs DAT0, [S_1], #4
  5731. + ldrcs DAT1, [S_1], #4
  5732. + .else
  5733. + ldmcsia S_1!, {DAT0, DAT1}
  5734. + .endif
  5735. + ldrmi DAT2, [S_1], #4
  5736. + ldmcsia S_2!, {DAT4, DAT5}
  5737. + ldrmi DAT6, [S_2], #4
  5738. + movcc DAT0, #0
  5739. + movcc DAT1, #0
  5740. + movpl DAT2, #0
  5741. + movcc DAT4, #0
  5742. + movcc DAT5, #0
  5743. + movpl DAT6, #0
  5744. + cmp DAT0, DAT4
  5745. + cmpeq DAT1, DAT5
  5746. + cmpeq DAT2, DAT6
  5747. + bne 200f
  5748. + movs N, N, lsl #2
  5749. + ldrcsh DAT0, [S_1], #2
  5750. + ldrmib DAT1, [S_1]
  5751. + ldrcsh DAT4, [S_2], #2
  5752. + ldrmib DAT5, [S_2]
  5753. + movcc DAT0, #0
  5754. + movpl DAT1, #0
  5755. + movcc DAT4, #0
  5756. + movpl DAT5, #0
  5757. + cmp DAT0, DAT4
  5758. + cmpeq DAT1, DAT5
  5759. + bne 200f
  5760. +.endm
  5761. +
  5762. +.macro memcmp_long_inner_loop unaligned
  5763. +110:
  5764. + memcmp_process_head unaligned
  5765. + pld [S_2, #prefetch_distance*32 + 16]
  5766. + memcmp_process_tail
  5767. + memcmp_process_head unaligned
  5768. + pld [S_1, OFF]
  5769. + memcmp_process_tail
  5770. + subs N, N, #32
  5771. + bhs 110b
  5772. + /* Just before the final (prefetch_distance+1) 32-byte blocks,
  5773. + * deal with final preloads */
  5774. + preload_trailing 0, S_1, N, DAT0
  5775. + preload_trailing 0, S_2, N, DAT0
  5776. + add N, N, #(prefetch_distance+2)*32 - 16
  5777. +120:
  5778. + memcmp_process_head unaligned
  5779. + memcmp_process_tail
  5780. + subs N, N, #16
  5781. + bhs 120b
  5782. + /* Trailing words and bytes */
  5783. + tst N, #15
  5784. + beq 199f
  5785. + memcmp_trailing_15bytes unaligned
  5786. +199: /* Reached end without detecting a difference */
  5787. + mov a1, #0
  5788. + setend le
  5789. + pop {DAT1-DAT6, pc}
  5790. +.endm
  5791. +
  5792. +.macro memcmp_short_inner_loop unaligned
  5793. + subs N, N, #16 /* simplifies inner loop termination */
  5794. + blo 122f
  5795. +120:
  5796. + memcmp_process_head unaligned
  5797. + memcmp_process_tail
  5798. + subs N, N, #16
  5799. + bhs 120b
  5800. +122: /* Trailing words and bytes */
  5801. + tst N, #15
  5802. + beq 199f
  5803. + memcmp_trailing_15bytes unaligned
  5804. +199: /* Reached end without detecting a difference */
  5805. + mov a1, #0
  5806. + setend le
  5807. + pop {DAT1-DAT6, pc}
  5808. +.endm
  5809. +
  5810. +/*
  5811. + * int memcmp(const void *s1, const void *s2, size_t n);
  5812. + * On entry:
  5813. + * a1 = pointer to buffer 1
  5814. + * a2 = pointer to buffer 2
  5815. + * a3 = number of bytes to compare (as unsigned chars)
  5816. + * On exit:
  5817. + * a1 = >0/=0/<0 if s1 >/=/< s2
  5818. + */
  5819. +
  5820. +.set prefetch_distance, 2
  5821. +
  5822. +ENTRY(memcmp)
  5823. + S_1 .req a1
  5824. + S_2 .req a2
  5825. + N .req a3
  5826. + DAT0 .req a4
  5827. + DAT1 .req v1
  5828. + DAT2 .req v2
  5829. + DAT3 .req v3
  5830. + DAT4 .req v4
  5831. + DAT5 .req v5
  5832. + DAT6 .req v6
  5833. + DAT7 .req ip
  5834. + OFF .req lr
  5835. +
  5836. + push {DAT1-DAT6, lr}
  5837. + setend be /* lowest-addressed bytes are most significant */
  5838. +
  5839. + /* To preload ahead as we go, we need at least (prefetch_distance+2) 32-byte blocks */
  5840. + cmp N, #(prefetch_distance+3)*32 - 1
  5841. + blo 170f
  5842. +
  5843. + /* Long case */
  5844. + /* Adjust N so that the decrement instruction can also test for
  5845. + * inner loop termination. We want it to stop when there are
  5846. + * (prefetch_distance+1) complete blocks to go. */
  5847. + sub N, N, #(prefetch_distance+2)*32
  5848. + preload_leading_step1 0, DAT0, S_1
  5849. + preload_leading_step1 0, DAT1, S_2
  5850. + tst S_2, #31
  5851. + beq 154f
  5852. + rsb OFF, S_2, #0 /* no need to AND with 15 here */
  5853. + preload_leading_step2 0, DAT0, S_1, OFF, DAT2
  5854. + preload_leading_step2 0, DAT1, S_2, OFF, DAT2
  5855. + memcmp_leading_31bytes
  5856. +154: /* Second source now cacheline (32-byte) aligned; we have at
  5857. + * least one prefetch to go. */
  5858. + /* Prefetch offset is best selected such that it lies in the
  5859. + * first 8 of each 32 bytes - but it's just as easy to aim for
  5860. + * the first one */
  5861. + and OFF, S_1, #31
  5862. + rsb OFF, OFF, #32*prefetch_distance
  5863. + tst S_1, #3
  5864. + bne 140f
  5865. + memcmp_long_inner_loop 0
  5866. +140: memcmp_long_inner_loop 1
  5867. +
  5868. +170: /* Short case */
  5869. + teq N, #0
  5870. + beq 199f
  5871. + preload_all 0, 0, 0, S_1, N, DAT0, DAT1
  5872. + preload_all 0, 0, 0, S_2, N, DAT0, DAT1
  5873. + tst S_2, #3
  5874. + beq 174f
  5875. +172: subs N, N, #1
  5876. + blo 199f
  5877. + ldrb DAT0, [S_1], #1
  5878. + ldrb DAT4, [S_2], #1
  5879. + cmp DAT0, DAT4
  5880. + bne 200f
  5881. + tst S_2, #3
  5882. + bne 172b
  5883. +174: /* Second source now 4-byte aligned; we have 0 or more bytes to go */
  5884. + tst S_1, #3
  5885. + bne 140f
  5886. + memcmp_short_inner_loop 0
  5887. +140: memcmp_short_inner_loop 1
  5888. +
  5889. +200: /* Difference found: determine sign. */
  5890. + movhi a1, #1
  5891. + movlo a1, #-1
  5892. + setend le
  5893. + pop {DAT1-DAT6, pc}
  5894. +
  5895. + .unreq S_1
  5896. + .unreq S_2
  5897. + .unreq N
  5898. + .unreq DAT0
  5899. + .unreq DAT1
  5900. + .unreq DAT2
  5901. + .unreq DAT3
  5902. + .unreq DAT4
  5903. + .unreq DAT5
  5904. + .unreq DAT6
  5905. + .unreq DAT7
  5906. + .unreq OFF
  5907. +ENDPROC(memcmp)
  5908. diff -Nur linux-3.18.14/arch/arm/lib/memcpymove.h linux-rpi/arch/arm/lib/memcpymove.h
  5909. --- linux-3.18.14/arch/arm/lib/memcpymove.h 1969-12-31 18:00:00.000000000 -0600
  5910. +++ linux-rpi/arch/arm/lib/memcpymove.h 2015-05-31 14:46:08.177661005 -0500
  5911. @@ -0,0 +1,506 @@
  5912. +/*
  5913. +Copyright (c) 2013, Raspberry Pi Foundation
  5914. +Copyright (c) 2013, RISC OS Open Ltd
  5915. +All rights reserved.
  5916. +
  5917. +Redistribution and use in source and binary forms, with or without
  5918. +modification, are permitted provided that the following conditions are met:
  5919. + * Redistributions of source code must retain the above copyright
  5920. + notice, this list of conditions and the following disclaimer.
  5921. + * Redistributions in binary form must reproduce the above copyright
  5922. + notice, this list of conditions and the following disclaimer in the
  5923. + documentation and/or other materials provided with the distribution.
  5924. + * Neither the name of the copyright holder nor the
  5925. + names of its contributors may be used to endorse or promote products
  5926. + derived from this software without specific prior written permission.
  5927. +
  5928. +THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS "AS IS" AND
  5929. +ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE IMPLIED
  5930. +WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE ARE
  5931. +DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT HOLDER OR CONTRIBUTORS BE LIABLE FOR ANY
  5932. +DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES
  5933. +(INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES;
  5934. +LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND
  5935. +ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT
  5936. +(INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE OF THIS
  5937. +SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
  5938. +*/
  5939. +
  5940. +.macro unaligned_words backwards, align, use_pld, words, r0, r1, r2, r3, r4, r5, r6, r7, r8
  5941. + .if words == 1
  5942. + .if backwards
  5943. + mov r1, r0, lsl #32-align*8
  5944. + ldr r0, [S, #-4]!
  5945. + orr r1, r1, r0, lsr #align*8
  5946. + str r1, [D, #-4]!
  5947. + .else
  5948. + mov r0, r1, lsr #align*8
  5949. + ldr r1, [S, #4]!
  5950. + orr r0, r0, r1, lsl #32-align*8
  5951. + str r0, [D], #4
  5952. + .endif
  5953. + .elseif words == 2
  5954. + .if backwards
  5955. + ldr r1, [S, #-4]!
  5956. + mov r2, r0, lsl #32-align*8
  5957. + ldr r0, [S, #-4]!
  5958. + orr r2, r2, r1, lsr #align*8
  5959. + mov r1, r1, lsl #32-align*8
  5960. + orr r1, r1, r0, lsr #align*8
  5961. + stmdb D!, {r1, r2}
  5962. + .else
  5963. + ldr r1, [S, #4]!
  5964. + mov r0, r2, lsr #align*8
  5965. + ldr r2, [S, #4]!
  5966. + orr r0, r0, r1, lsl #32-align*8
  5967. + mov r1, r1, lsr #align*8
  5968. + orr r1, r1, r2, lsl #32-align*8
  5969. + stmia D!, {r0, r1}
  5970. + .endif
  5971. + .elseif words == 4
  5972. + .if backwards
  5973. + ldmdb S!, {r2, r3}
  5974. + mov r4, r0, lsl #32-align*8
  5975. + ldmdb S!, {r0, r1}
  5976. + orr r4, r4, r3, lsr #align*8
  5977. + mov r3, r3, lsl #32-align*8
  5978. + orr r3, r3, r2, lsr #align*8
  5979. + mov r2, r2, lsl #32-align*8
  5980. + orr r2, r2, r1, lsr #align*8
  5981. + mov r1, r1, lsl #32-align*8
  5982. + orr r1, r1, r0, lsr #align*8
  5983. + stmdb D!, {r1, r2, r3, r4}
  5984. + .else
  5985. + ldmib S!, {r1, r2}
  5986. + mov r0, r4, lsr #align*8
  5987. + ldmib S!, {r3, r4}
  5988. + orr r0, r0, r1, lsl #32-align*8
  5989. + mov r1, r1, lsr #align*8
  5990. + orr r1, r1, r2, lsl #32-align*8
  5991. + mov r2, r2, lsr #align*8
  5992. + orr r2, r2, r3, lsl #32-align*8
  5993. + mov r3, r3, lsr #align*8
  5994. + orr r3, r3, r4, lsl #32-align*8
  5995. + stmia D!, {r0, r1, r2, r3}
  5996. + .endif
  5997. + .elseif words == 8
  5998. + .if backwards
  5999. + ldmdb S!, {r4, r5, r6, r7}
  6000. + mov r8, r0, lsl #32-align*8
  6001. + ldmdb S!, {r0, r1, r2, r3}
  6002. + .if use_pld
  6003. + pld [S, OFF]
  6004. + .endif
  6005. + orr r8, r8, r7, lsr #align*8
  6006. + mov r7, r7, lsl #32-align*8
  6007. + orr r7, r7, r6, lsr #align*8
  6008. + mov r6, r6, lsl #32-align*8
  6009. + orr r6, r6, r5, lsr #align*8
  6010. + mov r5, r5, lsl #32-align*8
  6011. + orr r5, r5, r4, lsr #align*8
  6012. + mov r4, r4, lsl #32-align*8
  6013. + orr r4, r4, r3, lsr #align*8
  6014. + mov r3, r3, lsl #32-align*8
  6015. + orr r3, r3, r2, lsr #align*8
  6016. + mov r2, r2, lsl #32-align*8
  6017. + orr r2, r2, r1, lsr #align*8
  6018. + mov r1, r1, lsl #32-align*8
  6019. + orr r1, r1, r0, lsr #align*8
  6020. + stmdb D!, {r5, r6, r7, r8}
  6021. + stmdb D!, {r1, r2, r3, r4}
  6022. + .else
  6023. + ldmib S!, {r1, r2, r3, r4}
  6024. + mov r0, r8, lsr #align*8
  6025. + ldmib S!, {r5, r6, r7, r8}
  6026. + .if use_pld
  6027. + pld [S, OFF]
  6028. + .endif
  6029. + orr r0, r0, r1, lsl #32-align*8
  6030. + mov r1, r1, lsr #align*8
  6031. + orr r1, r1, r2, lsl #32-align*8
  6032. + mov r2, r2, lsr #align*8
  6033. + orr r2, r2, r3, lsl #32-align*8
  6034. + mov r3, r3, lsr #align*8
  6035. + orr r3, r3, r4, lsl #32-align*8
  6036. + mov r4, r4, lsr #align*8
  6037. + orr r4, r4, r5, lsl #32-align*8
  6038. + mov r5, r5, lsr #align*8
  6039. + orr r5, r5, r6, lsl #32-align*8
  6040. + mov r6, r6, lsr #align*8
  6041. + orr r6, r6, r7, lsl #32-align*8
  6042. + mov r7, r7, lsr #align*8
  6043. + orr r7, r7, r8, lsl #32-align*8
  6044. + stmia D!, {r0, r1, r2, r3}
  6045. + stmia D!, {r4, r5, r6, r7}
  6046. + .endif
  6047. + .endif
  6048. +.endm
  6049. +
  6050. +.macro memcpy_leading_15bytes backwards, align
  6051. + movs DAT1, DAT2, lsl #31
  6052. + sub N, N, DAT2
  6053. + .if backwards
  6054. + ldrmib DAT0, [S, #-1]!
  6055. + ldrcsh DAT1, [S, #-2]!
  6056. + strmib DAT0, [D, #-1]!
  6057. + strcsh DAT1, [D, #-2]!
  6058. + .else
  6059. + ldrmib DAT0, [S], #1
  6060. + ldrcsh DAT1, [S], #2
  6061. + strmib DAT0, [D], #1
  6062. + strcsh DAT1, [D], #2
  6063. + .endif
  6064. + movs DAT1, DAT2, lsl #29
  6065. + .if backwards
  6066. + ldrmi DAT0, [S, #-4]!
  6067. + .if align == 0
  6068. + ldmcsdb S!, {DAT1, DAT2}
  6069. + .else
  6070. + ldrcs DAT2, [S, #-4]!
  6071. + ldrcs DAT1, [S, #-4]!
  6072. + .endif
  6073. + strmi DAT0, [D, #-4]!
  6074. + stmcsdb D!, {DAT1, DAT2}
  6075. + .else
  6076. + ldrmi DAT0, [S], #4
  6077. + .if align == 0
  6078. + ldmcsia S!, {DAT1, DAT2}
  6079. + .else
  6080. + ldrcs DAT1, [S], #4
  6081. + ldrcs DAT2, [S], #4
  6082. + .endif
  6083. + strmi DAT0, [D], #4
  6084. + stmcsia D!, {DAT1, DAT2}
  6085. + .endif
  6086. +.endm
  6087. +
  6088. +.macro memcpy_trailing_15bytes backwards, align
  6089. + movs N, N, lsl #29
  6090. + .if backwards
  6091. + .if align == 0
  6092. + ldmcsdb S!, {DAT0, DAT1}
  6093. + .else
  6094. + ldrcs DAT1, [S, #-4]!
  6095. + ldrcs DAT0, [S, #-4]!
  6096. + .endif
  6097. + ldrmi DAT2, [S, #-4]!
  6098. + stmcsdb D!, {DAT0, DAT1}
  6099. + strmi DAT2, [D, #-4]!
  6100. + .else
  6101. + .if align == 0
  6102. + ldmcsia S!, {DAT0, DAT1}
  6103. + .else
  6104. + ldrcs DAT0, [S], #4
  6105. + ldrcs DAT1, [S], #4
  6106. + .endif
  6107. + ldrmi DAT2, [S], #4
  6108. + stmcsia D!, {DAT0, DAT1}
  6109. + strmi DAT2, [D], #4
  6110. + .endif
  6111. + movs N, N, lsl #2
  6112. + .if backwards
  6113. + ldrcsh DAT0, [S, #-2]!
  6114. + ldrmib DAT1, [S, #-1]
  6115. + strcsh DAT0, [D, #-2]!
  6116. + strmib DAT1, [D, #-1]
  6117. + .else
  6118. + ldrcsh DAT0, [S], #2
  6119. + ldrmib DAT1, [S]
  6120. + strcsh DAT0, [D], #2
  6121. + strmib DAT1, [D]
  6122. + .endif
  6123. +.endm
  6124. +
  6125. +.macro memcpy_long_inner_loop backwards, align
  6126. + .if align != 0
  6127. + .if backwards
  6128. + ldr DAT0, [S, #-align]!
  6129. + .else
  6130. + ldr LAST, [S, #-align]!
  6131. + .endif
  6132. + .endif
  6133. +110:
  6134. + .if align == 0
  6135. + .if backwards
  6136. + ldmdb S!, {DAT0, DAT1, DAT2, DAT3, DAT4, DAT5, DAT6, LAST}
  6137. + pld [S, OFF]
  6138. + stmdb D!, {DAT4, DAT5, DAT6, LAST}
  6139. + stmdb D!, {DAT0, DAT1, DAT2, DAT3}
  6140. + .else
  6141. + ldmia S!, {DAT0, DAT1, DAT2, DAT3, DAT4, DAT5, DAT6, LAST}
  6142. + pld [S, OFF]
  6143. + stmia D!, {DAT0, DAT1, DAT2, DAT3}
  6144. + stmia D!, {DAT4, DAT5, DAT6, LAST}
  6145. + .endif
  6146. + .else
  6147. + unaligned_words backwards, align, 1, 8, DAT0, DAT1, DAT2, DAT3, DAT4, DAT5, DAT6, DAT7, LAST
  6148. + .endif
  6149. + subs N, N, #32
  6150. + bhs 110b
  6151. + /* Just before the final (prefetch_distance+1) 32-byte blocks, deal with final preloads */
  6152. + preload_trailing backwards, S, N, OFF
  6153. + add N, N, #(prefetch_distance+2)*32 - 32
  6154. +120:
  6155. + .if align == 0
  6156. + .if backwards
  6157. + ldmdb S!, {DAT0, DAT1, DAT2, DAT3, DAT4, DAT5, DAT6, LAST}
  6158. + stmdb D!, {DAT4, DAT5, DAT6, LAST}
  6159. + stmdb D!, {DAT0, DAT1, DAT2, DAT3}
  6160. + .else
  6161. + ldmia S!, {DAT0, DAT1, DAT2, DAT3, DAT4, DAT5, DAT6, LAST}
  6162. + stmia D!, {DAT0, DAT1, DAT2, DAT3}
  6163. + stmia D!, {DAT4, DAT5, DAT6, LAST}
  6164. + .endif
  6165. + .else
  6166. + unaligned_words backwards, align, 0, 8, DAT0, DAT1, DAT2, DAT3, DAT4, DAT5, DAT6, DAT7, LAST
  6167. + .endif
  6168. + subs N, N, #32
  6169. + bhs 120b
  6170. + tst N, #16
  6171. + .if align == 0
  6172. + .if backwards
  6173. + ldmnedb S!, {DAT0, DAT1, DAT2, LAST}
  6174. + stmnedb D!, {DAT0, DAT1, DAT2, LAST}
  6175. + .else
  6176. + ldmneia S!, {DAT0, DAT1, DAT2, LAST}
  6177. + stmneia D!, {DAT0, DAT1, DAT2, LAST}
  6178. + .endif
  6179. + .else
  6180. + beq 130f
  6181. + unaligned_words backwards, align, 0, 4, DAT0, DAT1, DAT2, DAT3, LAST
  6182. +130:
  6183. + .endif
  6184. + /* Trailing words and bytes */
  6185. + tst N, #15
  6186. + beq 199f
  6187. + .if align != 0
  6188. + add S, S, #align
  6189. + .endif
  6190. + memcpy_trailing_15bytes backwards, align
  6191. +199:
  6192. + pop {DAT3, DAT4, DAT5, DAT6, DAT7}
  6193. + pop {D, DAT1, DAT2, pc}
  6194. +.endm
  6195. +
  6196. +.macro memcpy_medium_inner_loop backwards, align
  6197. +120:
  6198. + .if backwards
  6199. + .if align == 0
  6200. + ldmdb S!, {DAT0, DAT1, DAT2, LAST}
  6201. + .else
  6202. + ldr LAST, [S, #-4]!
  6203. + ldr DAT2, [S, #-4]!
  6204. + ldr DAT1, [S, #-4]!
  6205. + ldr DAT0, [S, #-4]!
  6206. + .endif
  6207. + stmdb D!, {DAT0, DAT1, DAT2, LAST}
  6208. + .else
  6209. + .if align == 0
  6210. + ldmia S!, {DAT0, DAT1, DAT2, LAST}
  6211. + .else
  6212. + ldr DAT0, [S], #4
  6213. + ldr DAT1, [S], #4
  6214. + ldr DAT2, [S], #4
  6215. + ldr LAST, [S], #4
  6216. + .endif
  6217. + stmia D!, {DAT0, DAT1, DAT2, LAST}
  6218. + .endif
  6219. + subs N, N, #16
  6220. + bhs 120b
  6221. + /* Trailing words and bytes */
  6222. + tst N, #15
  6223. + beq 199f
  6224. + memcpy_trailing_15bytes backwards, align
  6225. +199:
  6226. + pop {D, DAT1, DAT2, pc}
  6227. +.endm
  6228. +
  6229. +.macro memcpy_short_inner_loop backwards, align
  6230. + tst N, #16
  6231. + .if backwards
  6232. + .if align == 0
  6233. + ldmnedb S!, {DAT0, DAT1, DAT2, LAST}
  6234. + .else
  6235. + ldrne LAST, [S, #-4]!
  6236. + ldrne DAT2, [S, #-4]!
  6237. + ldrne DAT1, [S, #-4]!
  6238. + ldrne DAT0, [S, #-4]!
  6239. + .endif
  6240. + stmnedb D!, {DAT0, DAT1, DAT2, LAST}
  6241. + .else
  6242. + .if align == 0
  6243. + ldmneia S!, {DAT0, DAT1, DAT2, LAST}
  6244. + .else
  6245. + ldrne DAT0, [S], #4
  6246. + ldrne DAT1, [S], #4
  6247. + ldrne DAT2, [S], #4
  6248. + ldrne LAST, [S], #4
  6249. + .endif
  6250. + stmneia D!, {DAT0, DAT1, DAT2, LAST}
  6251. + .endif
  6252. + memcpy_trailing_15bytes backwards, align
  6253. +199:
  6254. + pop {D, DAT1, DAT2, pc}
  6255. +.endm
  6256. +
  6257. +.macro memcpy backwards
  6258. + D .req a1
  6259. + S .req a2
  6260. + N .req a3
  6261. + DAT0 .req a4
  6262. + DAT1 .req v1
  6263. + DAT2 .req v2
  6264. + DAT3 .req v3
  6265. + DAT4 .req v4
  6266. + DAT5 .req v5
  6267. + DAT6 .req v6
  6268. + DAT7 .req sl
  6269. + LAST .req ip
  6270. + OFF .req lr
  6271. +
  6272. + .cfi_startproc
  6273. +
  6274. + push {D, DAT1, DAT2, lr}
  6275. +
  6276. + .cfi_def_cfa_offset 16
  6277. + .cfi_rel_offset D, 0
  6278. + .cfi_undefined S
  6279. + .cfi_undefined N
  6280. + .cfi_undefined DAT0
  6281. + .cfi_rel_offset DAT1, 4
  6282. + .cfi_rel_offset DAT2, 8
  6283. + .cfi_undefined LAST
  6284. + .cfi_rel_offset lr, 12
  6285. +
  6286. + .if backwards
  6287. + add D, D, N
  6288. + add S, S, N
  6289. + .endif
  6290. +
  6291. + /* See if we're guaranteed to have at least one 16-byte aligned 16-byte write */
  6292. + cmp N, #31
  6293. + blo 170f
  6294. + /* To preload ahead as we go, we need at least (prefetch_distance+2) 32-byte blocks */
  6295. + cmp N, #(prefetch_distance+3)*32 - 1
  6296. + blo 160f
  6297. +
  6298. + /* Long case */
  6299. + push {DAT3, DAT4, DAT5, DAT6, DAT7}
  6300. +
  6301. + .cfi_def_cfa_offset 36
  6302. + .cfi_rel_offset D, 20
  6303. + .cfi_rel_offset DAT1, 24
  6304. + .cfi_rel_offset DAT2, 28
  6305. + .cfi_rel_offset DAT3, 0
  6306. + .cfi_rel_offset DAT4, 4
  6307. + .cfi_rel_offset DAT5, 8
  6308. + .cfi_rel_offset DAT6, 12
  6309. + .cfi_rel_offset DAT7, 16
  6310. + .cfi_rel_offset lr, 32
  6311. +
  6312. + /* Adjust N so that the decrement instruction can also test for
  6313. + * inner loop termination. We want it to stop when there are
  6314. + * (prefetch_distance+1) complete blocks to go. */
  6315. + sub N, N, #(prefetch_distance+2)*32
  6316. + preload_leading_step1 backwards, DAT0, S
  6317. + .if backwards
  6318. + /* Bug in GAS: it accepts, but mis-assembles the instruction
  6319. + * ands DAT2, D, #60, 2
  6320. + * which sets DAT2 to the number of leading bytes until destination is aligned and also clears C (sets borrow)
  6321. + */
  6322. + .word 0xE210513C
  6323. + beq 154f
  6324. + .else
  6325. + ands DAT2, D, #15
  6326. + beq 154f
  6327. + rsb DAT2, DAT2, #16 /* number of leading bytes until destination aligned */
  6328. + .endif
  6329. + preload_leading_step2 backwards, DAT0, S, DAT2, OFF
  6330. + memcpy_leading_15bytes backwards, 1
  6331. +154: /* Destination now 16-byte aligned; we have at least one prefetch as well as at least one 16-byte output block */
  6332. + /* Prefetch offset is best selected such that it lies in the first 8 of each 32 bytes - but it's just as easy to aim for the first one */
  6333. + .if backwards
  6334. + rsb OFF, S, #3
  6335. + and OFF, OFF, #28
  6336. + sub OFF, OFF, #32*(prefetch_distance+1)
  6337. + .else
  6338. + and OFF, S, #28
  6339. + rsb OFF, OFF, #32*prefetch_distance
  6340. + .endif
  6341. + movs DAT0, S, lsl #31
  6342. + bhi 157f
  6343. + bcs 156f
  6344. + bmi 155f
  6345. + memcpy_long_inner_loop backwards, 0
  6346. +155: memcpy_long_inner_loop backwards, 1
  6347. +156: memcpy_long_inner_loop backwards, 2
  6348. +157: memcpy_long_inner_loop backwards, 3
  6349. +
  6350. + .cfi_def_cfa_offset 16
  6351. + .cfi_rel_offset D, 0
  6352. + .cfi_rel_offset DAT1, 4
  6353. + .cfi_rel_offset DAT2, 8
  6354. + .cfi_same_value DAT3
  6355. + .cfi_same_value DAT4
  6356. + .cfi_same_value DAT5
  6357. + .cfi_same_value DAT6
  6358. + .cfi_same_value DAT7
  6359. + .cfi_rel_offset lr, 12
  6360. +
  6361. +160: /* Medium case */
  6362. + preload_all backwards, 0, 0, S, N, DAT2, OFF
  6363. + sub N, N, #16 /* simplifies inner loop termination */
  6364. + .if backwards
  6365. + ands DAT2, D, #15
  6366. + beq 164f
  6367. + .else
  6368. + ands DAT2, D, #15
  6369. + beq 164f
  6370. + rsb DAT2, DAT2, #16
  6371. + .endif
  6372. + memcpy_leading_15bytes backwards, align
  6373. +164: /* Destination now 16-byte aligned; we have at least one 16-byte output block */
  6374. + tst S, #3
  6375. + bne 140f
  6376. + memcpy_medium_inner_loop backwards, 0
  6377. +140: memcpy_medium_inner_loop backwards, 1
  6378. +
  6379. +170: /* Short case, less than 31 bytes, so no guarantee of at least one 16-byte block */
  6380. + teq N, #0
  6381. + beq 199f
  6382. + preload_all backwards, 1, 0, S, N, DAT2, LAST
  6383. + tst D, #3
  6384. + beq 174f
  6385. +172: subs N, N, #1
  6386. + blo 199f
  6387. + .if backwards
  6388. + ldrb DAT0, [S, #-1]!
  6389. + strb DAT0, [D, #-1]!
  6390. + .else
  6391. + ldrb DAT0, [S], #1
  6392. + strb DAT0, [D], #1
  6393. + .endif
  6394. + tst D, #3
  6395. + bne 172b
  6396. +174: /* Destination now 4-byte aligned; we have 0 or more output bytes to go */
  6397. + tst S, #3
  6398. + bne 140f
  6399. + memcpy_short_inner_loop backwards, 0
  6400. +140: memcpy_short_inner_loop backwards, 1
  6401. +
  6402. + .cfi_endproc
  6403. +
  6404. + .unreq D
  6405. + .unreq S
  6406. + .unreq N
  6407. + .unreq DAT0
  6408. + .unreq DAT1
  6409. + .unreq DAT2
  6410. + .unreq DAT3
  6411. + .unreq DAT4
  6412. + .unreq DAT5
  6413. + .unreq DAT6
  6414. + .unreq DAT7
  6415. + .unreq LAST
  6416. + .unreq OFF
  6417. +.endm
  6418. diff -Nur linux-3.18.14/arch/arm/lib/memcpy_rpi.S linux-rpi/arch/arm/lib/memcpy_rpi.S
  6419. --- linux-3.18.14/arch/arm/lib/memcpy_rpi.S 1969-12-31 18:00:00.000000000 -0600
  6420. +++ linux-rpi/arch/arm/lib/memcpy_rpi.S 2015-05-31 14:46:08.177661005 -0500
  6421. @@ -0,0 +1,59 @@
  6422. +/*
  6423. +Copyright (c) 2013, Raspberry Pi Foundation
  6424. +Copyright (c) 2013, RISC OS Open Ltd
  6425. +All rights reserved.
  6426. +
  6427. +Redistribution and use in source and binary forms, with or without
  6428. +modification, are permitted provided that the following conditions are met:
  6429. + * Redistributions of source code must retain the above copyright
  6430. + notice, this list of conditions and the following disclaimer.
  6431. + * Redistributions in binary form must reproduce the above copyright
  6432. + notice, this list of conditions and the following disclaimer in the
  6433. + documentation and/or other materials provided with the distribution.
  6434. + * Neither the name of the copyright holder nor the
  6435. + names of its contributors may be used to endorse or promote products
  6436. + derived from this software without specific prior written permission.
  6437. +
  6438. +THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS "AS IS" AND
  6439. +ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE IMPLIED
  6440. +WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE ARE
  6441. +DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT HOLDER OR CONTRIBUTORS BE LIABLE FOR ANY
  6442. +DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES
  6443. +(INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES;
  6444. +LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND
  6445. +ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT
  6446. +(INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE OF THIS
  6447. +SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
  6448. +*/
  6449. +
  6450. +#include <linux/linkage.h>
  6451. +#include "arm-mem.h"
  6452. +#include "memcpymove.h"
  6453. +
  6454. +/* Prevent the stack from becoming executable */
  6455. +#if defined(__linux__) && defined(__ELF__)
  6456. +.section .note.GNU-stack,"",%progbits
  6457. +#endif
  6458. +
  6459. + .text
  6460. + .arch armv6
  6461. + .object_arch armv4
  6462. + .arm
  6463. + .altmacro
  6464. + .p2align 2
  6465. +
  6466. +/*
  6467. + * void *memcpy(void * restrict s1, const void * restrict s2, size_t n);
  6468. + * On entry:
  6469. + * a1 = pointer to destination
  6470. + * a2 = pointer to source
  6471. + * a3 = number of bytes to copy
  6472. + * On exit:
  6473. + * a1 preserved
  6474. + */
  6475. +
  6476. +.set prefetch_distance, 3
  6477. +
  6478. +ENTRY(memcpy)
  6479. + memcpy 0
  6480. +ENDPROC(memcpy)
  6481. diff -Nur linux-3.18.14/arch/arm/lib/memmove_rpi.S linux-rpi/arch/arm/lib/memmove_rpi.S
  6482. --- linux-3.18.14/arch/arm/lib/memmove_rpi.S 1969-12-31 18:00:00.000000000 -0600
  6483. +++ linux-rpi/arch/arm/lib/memmove_rpi.S 2015-05-31 14:46:08.177661005 -0500
  6484. @@ -0,0 +1,61 @@
  6485. +/*
  6486. +Copyright (c) 2013, Raspberry Pi Foundation
  6487. +Copyright (c) 2013, RISC OS Open Ltd
  6488. +All rights reserved.
  6489. +
  6490. +Redistribution and use in source and binary forms, with or without
  6491. +modification, are permitted provided that the following conditions are met:
  6492. + * Redistributions of source code must retain the above copyright
  6493. + notice, this list of conditions and the following disclaimer.
  6494. + * Redistributions in binary form must reproduce the above copyright
  6495. + notice, this list of conditions and the following disclaimer in the
  6496. + documentation and/or other materials provided with the distribution.
  6497. + * Neither the name of the copyright holder nor the
  6498. + names of its contributors may be used to endorse or promote products
  6499. + derived from this software without specific prior written permission.
  6500. +
  6501. +THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS "AS IS" AND
  6502. +ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE IMPLIED
  6503. +WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE ARE
  6504. +DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT HOLDER OR CONTRIBUTORS BE LIABLE FOR ANY
  6505. +DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES
  6506. +(INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES;
  6507. +LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND
  6508. +ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT
  6509. +(INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE OF THIS
  6510. +SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
  6511. +*/
  6512. +
  6513. +#include <linux/linkage.h>
  6514. +#include "arm-mem.h"
  6515. +#include "memcpymove.h"
  6516. +
  6517. +/* Prevent the stack from becoming executable */
  6518. +#if defined(__linux__) && defined(__ELF__)
  6519. +.section .note.GNU-stack,"",%progbits
  6520. +#endif
  6521. +
  6522. + .text
  6523. + .arch armv6
  6524. + .object_arch armv4
  6525. + .arm
  6526. + .altmacro
  6527. + .p2align 2
  6528. +
  6529. +/*
  6530. + * void *memmove(void *s1, const void *s2, size_t n);
  6531. + * On entry:
  6532. + * a1 = pointer to destination
  6533. + * a2 = pointer to source
  6534. + * a3 = number of bytes to copy
  6535. + * On exit:
  6536. + * a1 preserved
  6537. + */
  6538. +
  6539. +.set prefetch_distance, 3
  6540. +
  6541. +ENTRY(memmove)
  6542. + cmp a2, a1
  6543. + bpl memcpy /* pl works even over -1 - 0 and 0x7fffffff - 0x80000000 boundaries */
  6544. + memcpy 1
  6545. +ENDPROC(memmove)
  6546. diff -Nur linux-3.18.14/arch/arm/lib/memset_rpi.S linux-rpi/arch/arm/lib/memset_rpi.S
  6547. --- linux-3.18.14/arch/arm/lib/memset_rpi.S 1969-12-31 18:00:00.000000000 -0600
  6548. +++ linux-rpi/arch/arm/lib/memset_rpi.S 2015-05-31 14:46:08.177661005 -0500
  6549. @@ -0,0 +1,121 @@
  6550. +/*
  6551. +Copyright (c) 2013, Raspberry Pi Foundation
  6552. +Copyright (c) 2013, RISC OS Open Ltd
  6553. +All rights reserved.
  6554. +
  6555. +Redistribution and use in source and binary forms, with or without
  6556. +modification, are permitted provided that the following conditions are met:
  6557. + * Redistributions of source code must retain the above copyright
  6558. + notice, this list of conditions and the following disclaimer.
  6559. + * Redistributions in binary form must reproduce the above copyright
  6560. + notice, this list of conditions and the following disclaimer in the
  6561. + documentation and/or other materials provided with the distribution.
  6562. + * Neither the name of the copyright holder nor the
  6563. + names of its contributors may be used to endorse or promote products
  6564. + derived from this software without specific prior written permission.
  6565. +
  6566. +THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS "AS IS" AND
  6567. +ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE IMPLIED
  6568. +WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE ARE
  6569. +DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT HOLDER OR CONTRIBUTORS BE LIABLE FOR ANY
  6570. +DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES
  6571. +(INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES;
  6572. +LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND
  6573. +ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT
  6574. +(INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE OF THIS
  6575. +SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
  6576. +*/
  6577. +
  6578. +#include <linux/linkage.h>
  6579. +#include "arm-mem.h"
  6580. +
  6581. +/* Prevent the stack from becoming executable */
  6582. +#if defined(__linux__) && defined(__ELF__)
  6583. +.section .note.GNU-stack,"",%progbits
  6584. +#endif
  6585. +
  6586. + .text
  6587. + .arch armv6
  6588. + .object_arch armv4
  6589. + .arm
  6590. + .altmacro
  6591. + .p2align 2
  6592. +
  6593. +/*
  6594. + * void *memset(void *s, int c, size_t n);
  6595. + * On entry:
  6596. + * a1 = pointer to buffer to fill
  6597. + * a2 = byte pattern to fill with (caller-narrowed)
  6598. + * a3 = number of bytes to fill
  6599. + * On exit:
  6600. + * a1 preserved
  6601. + */
  6602. +ENTRY(memset)
  6603. + S .req a1
  6604. + DAT0 .req a2
  6605. + N .req a3
  6606. + DAT1 .req a4
  6607. + DAT2 .req ip
  6608. + DAT3 .req lr
  6609. +
  6610. + orr DAT0, DAT0, lsl #8
  6611. + push {S, lr}
  6612. + orr DAT0, DAT0, lsl #16
  6613. + mov DAT1, DAT0
  6614. +
  6615. + /* See if we're guaranteed to have at least one 16-byte aligned 16-byte write */
  6616. + cmp N, #31
  6617. + blo 170f
  6618. +
  6619. +161: sub N, N, #16 /* simplifies inner loop termination */
  6620. + /* Leading words and bytes */
  6621. + tst S, #15
  6622. + beq 164f
  6623. + rsb DAT3, S, #0 /* bits 0-3 = number of leading bytes until aligned */
  6624. + movs DAT2, DAT3, lsl #31
  6625. + submi N, N, #1
  6626. + strmib DAT0, [S], #1
  6627. + subcs N, N, #2
  6628. + strcsh DAT0, [S], #2
  6629. + movs DAT2, DAT3, lsl #29
  6630. + submi N, N, #4
  6631. + strmi DAT0, [S], #4
  6632. + subcs N, N, #8
  6633. + stmcsia S!, {DAT0, DAT1}
  6634. +164: /* Delayed set up of DAT2 and DAT3 so we could use them as scratch registers above */
  6635. + mov DAT2, DAT0
  6636. + mov DAT3, DAT0
  6637. + /* Now the inner loop of 16-byte stores */
  6638. +165: stmia S!, {DAT0, DAT1, DAT2, DAT3}
  6639. + subs N, N, #16
  6640. + bhs 165b
  6641. +166: /* Trailing words and bytes */
  6642. + movs N, N, lsl #29
  6643. + stmcsia S!, {DAT0, DAT1}
  6644. + strmi DAT0, [S], #4
  6645. + movs N, N, lsl #2
  6646. + strcsh DAT0, [S], #2
  6647. + strmib DAT0, [S]
  6648. +199: pop {S, pc}
  6649. +
  6650. +170: /* Short case */
  6651. + mov DAT2, DAT0
  6652. + mov DAT3, DAT0
  6653. + tst S, #3
  6654. + beq 174f
  6655. +172: subs N, N, #1
  6656. + blo 199b
  6657. + strb DAT0, [S], #1
  6658. + tst S, #3
  6659. + bne 172b
  6660. +174: tst N, #16
  6661. + stmneia S!, {DAT0, DAT1, DAT2, DAT3}
  6662. + b 166b
  6663. +
  6664. + .unreq S
  6665. + .unreq DAT0
  6666. + .unreq N
  6667. + .unreq DAT1
  6668. + .unreq DAT2
  6669. + .unreq DAT3
  6670. +ENDPROC(memset)
  6671. diff -Nur linux-3.18.14/arch/arm/lib/uaccess_with_memcpy.c linux-rpi/arch/arm/lib/uaccess_with_memcpy.c
  6672. --- linux-3.18.14/arch/arm/lib/uaccess_with_memcpy.c 2015-05-20 10:04:50.000000000 -0500
  6673. +++ linux-rpi/arch/arm/lib/uaccess_with_memcpy.c 2015-05-31 14:46:08.177661005 -0500
  6674. @@ -22,6 +22,14 @@
  6675. #include <asm/current.h>
  6676. #include <asm/page.h>
  6677. +#ifndef COPY_FROM_USER_THRESHOLD
  6678. +#define COPY_FROM_USER_THRESHOLD 64
  6679. +#endif
  6680. +
  6681. +#ifndef COPY_TO_USER_THRESHOLD
  6682. +#define COPY_TO_USER_THRESHOLD 64
  6683. +#endif
  6684. +
  6685. static int
  6686. pin_page_for_write(const void __user *_addr, pte_t **ptep, spinlock_t **ptlp)
  6687. {
  6688. @@ -85,7 +93,44 @@
  6689. return 1;
  6690. }
  6691. -static unsigned long noinline
  6692. +static int
  6693. +pin_page_for_read(const void __user *_addr, pte_t **ptep, spinlock_t **ptlp)
  6694. +{
  6695. + unsigned long addr = (unsigned long)_addr;
  6696. + pgd_t *pgd;
  6697. + pmd_t *pmd;
  6698. + pte_t *pte;
  6699. + pud_t *pud;
  6700. + spinlock_t *ptl;
  6701. +
  6702. + pgd = pgd_offset(current->mm, addr);
  6703. + if (unlikely(pgd_none(*pgd) || pgd_bad(*pgd)))
  6704. + {
  6705. + return 0;
  6706. + }
  6707. + pud = pud_offset(pgd, addr);
  6708. + if (unlikely(pud_none(*pud) || pud_bad(*pud)))
  6709. + {
  6710. + return 0;
  6711. + }
  6712. +
  6713. + pmd = pmd_offset(pud, addr);
  6714. + if (unlikely(pmd_none(*pmd) || pmd_bad(*pmd)))
  6715. + return 0;
  6716. +
  6717. + pte = pte_offset_map_lock(current->mm, pmd, addr, &ptl);
  6718. + if (unlikely(!pte_present(*pte) || !pte_young(*pte))) {
  6719. + pte_unmap_unlock(pte, ptl);
  6720. + return 0;
  6721. + }
  6722. +
  6723. + *ptep = pte;
  6724. + *ptlp = ptl;
  6725. +
  6726. + return 1;
  6727. +}
  6728. +
  6729. +unsigned long noinline
  6730. __copy_to_user_memcpy(void __user *to, const void *from, unsigned long n)
  6731. {
  6732. int atomic;
  6733. @@ -135,6 +180,54 @@
  6734. return n;
  6735. }
  6736. +unsigned long noinline
  6737. +__copy_from_user_memcpy(void *to, const void __user *from, unsigned long n)
  6738. +{
  6739. + int atomic;
  6740. +
  6741. + if (unlikely(segment_eq(get_fs(), KERNEL_DS))) {
  6742. + memcpy(to, (const void *)from, n);
  6743. + return 0;
  6744. + }
  6745. +
  6746. + /* the mmap semaphore is taken only if not in an atomic context */
  6747. + atomic = in_atomic();
  6748. +
  6749. + if (!atomic)
  6750. + down_read(&current->mm->mmap_sem);
  6751. + while (n) {
  6752. + pte_t *pte;
  6753. + spinlock_t *ptl;
  6754. + int tocopy;
  6755. +
  6756. + while (!pin_page_for_read(from, &pte, &ptl)) {
  6757. + char temp;
  6758. + if (!atomic)
  6759. + up_read(&current->mm->mmap_sem);
  6760. + if (__get_user(temp, (char __user *)from))
  6761. + goto out;
  6762. + if (!atomic)
  6763. + down_read(&current->mm->mmap_sem);
  6764. + }
  6765. +
  6766. + tocopy = (~(unsigned long)from & ~PAGE_MASK) + 1;
  6767. + if (tocopy > n)
  6768. + tocopy = n;
  6769. +
  6770. + memcpy(to, (const void *)from, tocopy);
  6771. + to += tocopy;
  6772. + from += tocopy;
  6773. + n -= tocopy;
  6774. +
  6775. + pte_unmap_unlock(pte, ptl);
  6776. + }
  6777. + if (!atomic)
  6778. + up_read(&current->mm->mmap_sem);
  6779. +
  6780. +out:
  6781. + return n;
  6782. +}
  6783. +
  6784. unsigned long
  6785. __copy_to_user(void __user *to, const void *from, unsigned long n)
  6786. {
  6787. @@ -145,10 +238,25 @@
  6788. * With frame pointer disabled, tail call optimization kicks in
  6789. * as well making this test almost invisible.
  6790. */
  6791. - if (n < 64)
  6792. + if (n < COPY_TO_USER_THRESHOLD)
  6793. return __copy_to_user_std(to, from, n);
  6794. return __copy_to_user_memcpy(to, from, n);
  6795. }
  6796. +
  6797. +unsigned long
  6798. +__copy_from_user(void *to, const void __user *from, unsigned long n)
  6799. +{
  6800. + /*
  6801. + * This test is stubbed out of the main function above to keep
  6802. + * the overhead for small copies low by avoiding a large
  6803. + * register dump on the stack just to reload them right away.
  6804. + * With frame pointer disabled, tail call optimization kicks in
  6805. + * as well making this test almost invisible.
  6806. + */
  6807. + if (n < COPY_FROM_USER_THRESHOLD)
  6808. + return __copy_from_user_std(to, from, n);
  6809. + return __copy_from_user_memcpy(to, from, n);
  6810. +}
  6811. static unsigned long noinline
  6812. __clear_user_memset(void __user *addr, unsigned long n)
  6813. diff -Nur linux-3.18.14/arch/arm/mach-bcm2708/armctrl.c linux-rpi/arch/arm/mach-bcm2708/armctrl.c
  6814. --- linux-3.18.14/arch/arm/mach-bcm2708/armctrl.c 1969-12-31 18:00:00.000000000 -0600
  6815. +++ linux-rpi/arch/arm/mach-bcm2708/armctrl.c 2015-05-31 14:46:08.209661004 -0500
  6816. @@ -0,0 +1,315 @@
  6817. +/*
  6818. + * linux/arch/arm/mach-bcm2708/armctrl.c
  6819. + *
  6820. + * Copyright (C) 2010 Broadcom
  6821. + *
  6822. + * This program is free software; you can redistribute it and/or modify
  6823. + * it under the terms of the GNU General Public License as published by
  6824. + * the Free Software Foundation; either version 2 of the License, or
  6825. + * (at your option) any later version.
  6826. + *
  6827. + * This program is distributed in the hope that it will be useful,
  6828. + * but WITHOUT ANY WARRANTY; without even the implied warranty of
  6829. + * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
  6830. + * GNU General Public License for more details.
  6831. + *
  6832. + * You should have received a copy of the GNU General Public License
  6833. + * along with this program; if not, write to the Free Software
  6834. + * Foundation, Inc., 59 Temple Place, Suite 330, Boston, MA 02111-1307 USA
  6835. + */
  6836. +#include <linux/init.h>
  6837. +#include <linux/list.h>
  6838. +#include <linux/io.h>
  6839. +#include <linux/version.h>
  6840. +#include <linux/syscore_ops.h>
  6841. +#include <linux/interrupt.h>
  6842. +#include <linux/irqdomain.h>
  6843. +#include <linux/of.h>
  6844. +
  6845. +#include <asm/mach/irq.h>
  6846. +#include <mach/hardware.h>
  6847. +#include "armctrl.h"
  6848. +
  6849. +/* For support of kernels >= 3.0 assume only one VIC for now*/
  6850. +static unsigned int remap_irqs[(INTERRUPT_ARASANSDIO + 1) - INTERRUPT_JPEG] = {
  6851. + INTERRUPT_VC_JPEG,
  6852. + INTERRUPT_VC_USB,
  6853. + INTERRUPT_VC_3D,
  6854. + INTERRUPT_VC_DMA2,
  6855. + INTERRUPT_VC_DMA3,
  6856. + INTERRUPT_VC_I2C,
  6857. + INTERRUPT_VC_SPI,
  6858. + INTERRUPT_VC_I2SPCM,
  6859. + INTERRUPT_VC_SDIO,
  6860. + INTERRUPT_VC_UART,
  6861. + INTERRUPT_VC_ARASANSDIO
  6862. +};
  6863. +
  6864. +static void armctrl_mask_irq(struct irq_data *d)
  6865. +{
  6866. + static const unsigned int disables[4] = {
  6867. + ARM_IRQ_DIBL1,
  6868. + ARM_IRQ_DIBL2,
  6869. + ARM_IRQ_DIBL3,
  6870. + 0
  6871. + };
  6872. +
  6873. + if (d->irq >= FIQ_START) {
  6874. + writel(0, __io_address(ARM_IRQ_FAST));
  6875. + } else {
  6876. + unsigned int data = (unsigned int)irq_get_chip_data(d->irq);
  6877. + writel(1 << (data & 0x1f), __io_address(disables[(data >> 5) & 0x3]));
  6878. + }
  6879. +}
  6880. +
  6881. +static void armctrl_unmask_irq(struct irq_data *d)
  6882. +{
  6883. + static const unsigned int enables[4] = {
  6884. + ARM_IRQ_ENBL1,
  6885. + ARM_IRQ_ENBL2,
  6886. + ARM_IRQ_ENBL3,
  6887. + 0
  6888. + };
  6889. +
  6890. + if (d->irq >= FIQ_START) {
  6891. + unsigned int data =
  6892. + (unsigned int)irq_get_chip_data(d->irq) - FIQ_START;
  6893. + writel(0x80 | data, __io_address(ARM_IRQ_FAST));
  6894. + } else {
  6895. + unsigned int data = (unsigned int)irq_get_chip_data(d->irq);
  6896. + writel(1 << (data & 0x1f), __io_address(enables[(data >> 5) & 0x3]));
  6897. + }
  6898. +}
  6899. +
  6900. +#ifdef CONFIG_OF
  6901. +
  6902. +#define NR_IRQS_BANK0 21
  6903. +#define NR_BANKS 3
  6904. +#define IRQS_PER_BANK 32
  6905. +
  6906. +/* from drivers/irqchip/irq-bcm2835.c */
  6907. +static int armctrl_xlate(struct irq_domain *d, struct device_node *ctrlr,
  6908. + const u32 *intspec, unsigned int intsize,
  6909. + unsigned long *out_hwirq, unsigned int *out_type)
  6910. +{
  6911. + if (WARN_ON(intsize != 2))
  6912. + return -EINVAL;
  6913. +
  6914. + if (WARN_ON(intspec[0] >= NR_BANKS))
  6915. + return -EINVAL;
  6916. +
  6917. + if (WARN_ON(intspec[1] >= IRQS_PER_BANK))
  6918. + return -EINVAL;
  6919. +
  6920. + if (WARN_ON(intspec[0] == 0 && intspec[1] >= NR_IRQS_BANK0))
  6921. + return -EINVAL;
  6922. +
  6923. + if (intspec[0] == 0)
  6924. + *out_hwirq = ARM_IRQ0_BASE + intspec[1];
  6925. + else if (intspec[0] == 1)
  6926. + *out_hwirq = ARM_IRQ1_BASE + intspec[1];
  6927. + else
  6928. + *out_hwirq = ARM_IRQ2_BASE + intspec[1];
  6929. +
  6930. + /* reverse remap_irqs[] */
  6931. + switch (*out_hwirq) {
  6932. + case INTERRUPT_VC_JPEG:
  6933. + *out_hwirq = INTERRUPT_JPEG;
  6934. + break;
  6935. + case INTERRUPT_VC_USB:
  6936. + *out_hwirq = INTERRUPT_USB;
  6937. + break;
  6938. + case INTERRUPT_VC_3D:
  6939. + *out_hwirq = INTERRUPT_3D;
  6940. + break;
  6941. + case INTERRUPT_VC_DMA2:
  6942. + *out_hwirq = INTERRUPT_DMA2;
  6943. + break;
  6944. + case INTERRUPT_VC_DMA3:
  6945. + *out_hwirq = INTERRUPT_DMA3;
  6946. + break;
  6947. + case INTERRUPT_VC_I2C:
  6948. + *out_hwirq = INTERRUPT_I2C;
  6949. + break;
  6950. + case INTERRUPT_VC_SPI:
  6951. + *out_hwirq = INTERRUPT_SPI;
  6952. + break;
  6953. + case INTERRUPT_VC_I2SPCM:
  6954. + *out_hwirq = INTERRUPT_I2SPCM;
  6955. + break;
  6956. + case INTERRUPT_VC_SDIO:
  6957. + *out_hwirq = INTERRUPT_SDIO;
  6958. + break;
  6959. + case INTERRUPT_VC_UART:
  6960. + *out_hwirq = INTERRUPT_UART;
  6961. + break;
  6962. + case INTERRUPT_VC_ARASANSDIO:
  6963. + *out_hwirq = INTERRUPT_ARASANSDIO;
  6964. + break;
  6965. + }
  6966. +
  6967. + *out_type = IRQ_TYPE_NONE;
  6968. + return 0;
  6969. +}
  6970. +
  6971. +static struct irq_domain_ops armctrl_ops = {
  6972. + .xlate = armctrl_xlate
  6973. +};
  6974. +
  6975. +void __init armctrl_dt_init(void)
  6976. +{
  6977. + struct device_node *np;
  6978. + struct irq_domain *domain;
  6979. +
  6980. + np = of_find_compatible_node(NULL, NULL, "brcm,bcm2708-armctrl-ic");
  6981. + if (!np)
  6982. + return;
  6983. +
  6984. + domain = irq_domain_add_legacy(np, BCM2708_ALLOC_IRQS,
  6985. + IRQ_ARMCTRL_START, 0,
  6986. + &armctrl_ops, NULL);
  6987. + WARN_ON(!domain);
  6988. +}
  6989. +#else
  6990. +void __init armctrl_dt_init(void) { }
  6991. +#endif /* CONFIG_OF */
  6992. +
  6993. +#if defined(CONFIG_PM)
  6994. +
  6995. +/* for kernels 3.xx use the new syscore_ops apis but for older kernels use the sys dev class */
  6996. +
  6997. +/* Static defines
  6998. + * struct armctrl_device - VIC PM device (< 3.xx)
  6999. + * @sysdev: The system device which is registered. (< 3.xx)
  7000. + * @irq: The IRQ number for the base of the VIC.
  7001. + * @base: The register base for the VIC.
  7002. + * @resume_sources: A bitmask of interrupts for resume.
  7003. + * @resume_irqs: The IRQs enabled for resume.
  7004. + * @int_select: Save for VIC_INT_SELECT.
  7005. + * @int_enable: Save for VIC_INT_ENABLE.
  7006. + * @soft_int: Save for VIC_INT_SOFT.
  7007. + * @protect: Save for VIC_PROTECT.
  7008. + */
  7009. +struct armctrl_info {
  7010. + void __iomem *base;
  7011. + int irq;
  7012. + u32 resume_sources;
  7013. + u32 resume_irqs;
  7014. + u32 int_select;
  7015. + u32 int_enable;
  7016. + u32 soft_int;
  7017. + u32 protect;
  7018. +} armctrl;
  7019. +
  7020. +static int armctrl_suspend(void)
  7021. +{
  7022. + return 0;
  7023. +}
  7024. +
  7025. +static void armctrl_resume(void)
  7026. +{
  7027. + return;
  7028. +}
  7029. +
  7030. +/**
  7031. + * armctrl_pm_register - Register a VIC for later power management control
  7032. + * @base: The base address of the VIC.
  7033. + * @irq: The base IRQ for the VIC.
  7034. + * @resume_sources: bitmask of interrupts allowed for resume sources.
  7035. + *
  7036. + * For older kernels (< 3.xx) do -
  7037. + * Register the VIC with the system device tree so that it can be notified
  7038. + * of suspend and resume requests and ensure that the correct actions are
  7039. + * taken to re-instate the settings on resume.
  7040. + */
  7041. +static void __init armctrl_pm_register(void __iomem * base, unsigned int irq,
  7042. + u32 resume_sources)
  7043. +{
  7044. + armctrl.base = base;
  7045. + armctrl.resume_sources = resume_sources;
  7046. + armctrl.irq = irq;
  7047. +}
  7048. +
  7049. +static int armctrl_set_wake(struct irq_data *d, unsigned int on)
  7050. +{
  7051. + unsigned int off = d->irq & 31;
  7052. + u32 bit = 1 << off;
  7053. +
  7054. + if (!(bit & armctrl.resume_sources))
  7055. + return -EINVAL;
  7056. +
  7057. + if (on)
  7058. + armctrl.resume_irqs |= bit;
  7059. + else
  7060. + armctrl.resume_irqs &= ~bit;
  7061. +
  7062. + return 0;
  7063. +}
  7064. +
  7065. +#else
  7066. +static inline void armctrl_pm_register(void __iomem * base, unsigned int irq,
  7067. + u32 arg1)
  7068. +{
  7069. +}
  7070. +
  7071. +#define armctrl_suspend NULL
  7072. +#define armctrl_resume NULL
  7073. +#define armctrl_set_wake NULL
  7074. +#endif /* CONFIG_PM */
  7075. +
  7076. +static struct syscore_ops armctrl_syscore_ops = {
  7077. + .suspend = armctrl_suspend,
  7078. + .resume = armctrl_resume,
  7079. +};
  7080. +
  7081. +/**
  7082. + * armctrl_syscore_init - initicall to register VIC pm functions
  7083. + *
  7084. + * This is called via late_initcall() to register
  7085. + * the resources for the VICs due to the early
  7086. + * nature of the VIC's registration.
  7087. +*/
  7088. +static int __init armctrl_syscore_init(void)
  7089. +{
  7090. + register_syscore_ops(&armctrl_syscore_ops);
  7091. + return 0;
  7092. +}
  7093. +
  7094. +late_initcall(armctrl_syscore_init);
  7095. +
  7096. +static struct irq_chip armctrl_chip = {
  7097. + .name = "ARMCTRL",
  7098. + .irq_ack = NULL,
  7099. + .irq_mask = armctrl_mask_irq,
  7100. + .irq_unmask = armctrl_unmask_irq,
  7101. + .irq_set_wake = armctrl_set_wake,
  7102. +};
  7103. +
  7104. +/**
  7105. + * armctrl_init - initialise a vectored interrupt controller
  7106. + * @base: iomem base address
  7107. + * @irq_start: starting interrupt number, must be muliple of 32
  7108. + * @armctrl_sources: bitmask of interrupt sources to allow
  7109. + * @resume_sources: bitmask of interrupt sources to allow for resume
  7110. + */
  7111. +int __init armctrl_init(void __iomem * base, unsigned int irq_start,
  7112. + u32 armctrl_sources, u32 resume_sources)
  7113. +{
  7114. + unsigned int irq;
  7115. +
  7116. + for (irq = 0; irq < BCM2708_ALLOC_IRQS; irq++) {
  7117. + unsigned int data = irq;
  7118. + if (irq >= INTERRUPT_JPEG && irq <= INTERRUPT_ARASANSDIO)
  7119. + data = remap_irqs[irq - INTERRUPT_JPEG];
  7120. +
  7121. + irq_set_chip(irq, &armctrl_chip);
  7122. + irq_set_chip_data(irq, (void *)data);
  7123. + irq_set_handler(irq, handle_level_irq);
  7124. + set_irq_flags(irq, IRQF_VALID | IRQF_PROBE | IRQF_DISABLED);
  7125. + }
  7126. +
  7127. + armctrl_pm_register(base, irq_start, resume_sources);
  7128. + init_FIQ(FIQ_START);
  7129. + armctrl_dt_init();
  7130. + return 0;
  7131. +}
  7132. diff -Nur linux-3.18.14/arch/arm/mach-bcm2708/armctrl.h linux-rpi/arch/arm/mach-bcm2708/armctrl.h
  7133. --- linux-3.18.14/arch/arm/mach-bcm2708/armctrl.h 1969-12-31 18:00:00.000000000 -0600
  7134. +++ linux-rpi/arch/arm/mach-bcm2708/armctrl.h 2015-05-31 14:46:08.209661004 -0500
  7135. @@ -0,0 +1,27 @@
  7136. +/*
  7137. + * linux/arch/arm/mach-bcm2708/armctrl.h
  7138. + *
  7139. + * Copyright (C) 2010 Broadcom
  7140. + *
  7141. + * This program is free software; you can redistribute it and/or modify
  7142. + * it under the terms of the GNU General Public License as published by
  7143. + * the Free Software Foundation; either version 2 of the License, or
  7144. + * (at your option) any later version.
  7145. + *
  7146. + * This program is distributed in the hope that it will be useful,
  7147. + * but WITHOUT ANY WARRANTY; without even the implied warranty of
  7148. + * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
  7149. + * GNU General Public License for more details.
  7150. + *
  7151. + * You should have received a copy of the GNU General Public License
  7152. + * along with this program; if not, write to the Free Software
  7153. + * Foundation, Inc., 59 Temple Place, Suite 330, Boston, MA 02111-1307 USA
  7154. + */
  7155. +
  7156. +#ifndef __BCM2708_ARMCTRL_H
  7157. +#define __BCM2708_ARMCTRL_H
  7158. +
  7159. +extern int __init armctrl_init(void __iomem * base, unsigned int irq_start,
  7160. + u32 armctrl_sources, u32 resume_sources);
  7161. +
  7162. +#endif
  7163. diff -Nur linux-3.18.14/arch/arm/mach-bcm2708/bcm2708.c linux-rpi/arch/arm/mach-bcm2708/bcm2708.c
  7164. --- linux-3.18.14/arch/arm/mach-bcm2708/bcm2708.c 1969-12-31 18:00:00.000000000 -0600
  7165. +++ linux-rpi/arch/arm/mach-bcm2708/bcm2708.c 2015-05-31 14:46:08.209661004 -0500
  7166. @@ -0,0 +1,1133 @@
  7167. +/*
  7168. + * linux/arch/arm/mach-bcm2708/bcm2708.c
  7169. + *
  7170. + * Copyright (C) 2010 Broadcom
  7171. + *
  7172. + * This program is free software; you can redistribute it and/or modify
  7173. + * it under the terms of the GNU General Public License as published by
  7174. + * the Free Software Foundation; either version 2 of the License, or
  7175. + * (at your option) any later version.
  7176. + *
  7177. + * This program is distributed in the hope that it will be useful,
  7178. + * but WITHOUT ANY WARRANTY; without even the implied warranty of
  7179. + * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
  7180. + * GNU General Public License for more details.
  7181. + *
  7182. + * You should have received a copy of the GNU General Public License
  7183. + * along with this program; if not, write to the Free Software
  7184. + * Foundation, Inc., 59 Temple Place, Suite 330, Boston, MA 02111-1307 USA
  7185. + */
  7186. +
  7187. +#include <linux/init.h>
  7188. +#include <linux/device.h>
  7189. +#include <linux/dma-mapping.h>
  7190. +#include <linux/serial_8250.h>
  7191. +#include <linux/platform_device.h>
  7192. +#include <linux/syscore_ops.h>
  7193. +#include <linux/interrupt.h>
  7194. +#include <linux/amba/bus.h>
  7195. +#include <linux/amba/clcd.h>
  7196. +#include <linux/clk-provider.h>
  7197. +#include <linux/clkdev.h>
  7198. +#include <linux/clockchips.h>
  7199. +#include <linux/cnt32_to_63.h>
  7200. +#include <linux/io.h>
  7201. +#include <linux/module.h>
  7202. +#include <linux/of_platform.h>
  7203. +#include <linux/spi/spi.h>
  7204. +#include <linux/gpio/machine.h>
  7205. +#include <linux/w1-gpio.h>
  7206. +#include <linux/pps-gpio.h>
  7207. +
  7208. +#include <linux/version.h>
  7209. +#include <linux/clkdev.h>
  7210. +#include <asm/system_info.h>
  7211. +#include <mach/hardware.h>
  7212. +#include <asm/irq.h>
  7213. +#include <linux/leds.h>
  7214. +#include <asm/mach-types.h>
  7215. +#include <linux/sched_clock.h>
  7216. +
  7217. +#include <asm/mach/arch.h>
  7218. +#include <asm/mach/flash.h>
  7219. +#include <asm/mach/irq.h>
  7220. +#include <asm/mach/time.h>
  7221. +#include <asm/mach/map.h>
  7222. +
  7223. +#include <mach/timex.h>
  7224. +#include <mach/dma.h>
  7225. +#include <mach/vcio.h>
  7226. +#include <mach/system.h>
  7227. +
  7228. +#include <linux/delay.h>
  7229. +
  7230. +#include "bcm2708.h"
  7231. +#include "armctrl.h"
  7232. +
  7233. +#ifdef CONFIG_BCM_VC_CMA
  7234. +#include <linux/broadcom/vc_cma.h>
  7235. +#endif
  7236. +
  7237. +
  7238. +/* Effectively we have an IOMMU (ARM<->VideoCore map) that is set up to
  7239. + * give us IO access only to 64Mbytes of physical memory (26 bits). We could
  7240. + * represent this window by setting our dmamasks to 26 bits but, in fact
  7241. + * we're not going to use addresses outside this range (they're not in real
  7242. + * memory) so we don't bother.
  7243. + *
  7244. + * In the future we might include code to use this IOMMU to remap other
  7245. + * physical addresses onto VideoCore memory then the use of 32-bits would be
  7246. + * more legitimate.
  7247. + */
  7248. +#define DMA_MASK_BITS_COMMON 32
  7249. +
  7250. +// use GPIO 4 for the one-wire GPIO pin, if enabled
  7251. +#define W1_GPIO 4
  7252. +// ensure one-wire GPIO pullup is disabled by default
  7253. +#define W1_PULLUP -1
  7254. +
  7255. +/* command line parameters */
  7256. +static unsigned boardrev, serial;
  7257. +static unsigned uart_clock = UART0_CLOCK;
  7258. +static unsigned disk_led_gpio = 16;
  7259. +static unsigned disk_led_active_low = 1;
  7260. +static unsigned reboot_part = 0;
  7261. +static unsigned w1_gpio_pin = W1_GPIO;
  7262. +static unsigned w1_gpio_pullup = W1_PULLUP;
  7263. +static int pps_gpio_pin = -1;
  7264. +static bool vc_i2c_override = false;
  7265. +
  7266. +static unsigned use_dt = 0;
  7267. +
  7268. +static void __init bcm2708_init_led(void);
  7269. +
  7270. +void __init bcm2708_init_irq(void)
  7271. +{
  7272. + armctrl_init(__io_address(ARMCTRL_IC_BASE), 0, 0, 0);
  7273. +}
  7274. +
  7275. +static struct map_desc bcm2708_io_desc[] __initdata = {
  7276. + {
  7277. + .virtual = IO_ADDRESS(ARMCTRL_BASE),
  7278. + .pfn = __phys_to_pfn(ARMCTRL_BASE),
  7279. + .length = SZ_4K,
  7280. + .type = MT_DEVICE},
  7281. + {
  7282. + .virtual = IO_ADDRESS(UART0_BASE),
  7283. + .pfn = __phys_to_pfn(UART0_BASE),
  7284. + .length = SZ_4K,
  7285. + .type = MT_DEVICE},
  7286. + {
  7287. + .virtual = IO_ADDRESS(UART1_BASE),
  7288. + .pfn = __phys_to_pfn(UART1_BASE),
  7289. + .length = SZ_4K,
  7290. + .type = MT_DEVICE},
  7291. + {
  7292. + .virtual = IO_ADDRESS(DMA_BASE),
  7293. + .pfn = __phys_to_pfn(DMA_BASE),
  7294. + .length = SZ_4K,
  7295. + .type = MT_DEVICE},
  7296. + {
  7297. + .virtual = IO_ADDRESS(MCORE_BASE),
  7298. + .pfn = __phys_to_pfn(MCORE_BASE),
  7299. + .length = SZ_4K,
  7300. + .type = MT_DEVICE},
  7301. + {
  7302. + .virtual = IO_ADDRESS(ST_BASE),
  7303. + .pfn = __phys_to_pfn(ST_BASE),
  7304. + .length = SZ_4K,
  7305. + .type = MT_DEVICE},
  7306. + {
  7307. + .virtual = IO_ADDRESS(USB_BASE),
  7308. + .pfn = __phys_to_pfn(USB_BASE),
  7309. + .length = SZ_128K,
  7310. + .type = MT_DEVICE},
  7311. + {
  7312. + .virtual = IO_ADDRESS(PM_BASE),
  7313. + .pfn = __phys_to_pfn(PM_BASE),
  7314. + .length = SZ_4K,
  7315. + .type = MT_DEVICE},
  7316. + {
  7317. + .virtual = IO_ADDRESS(GPIO_BASE),
  7318. + .pfn = __phys_to_pfn(GPIO_BASE),
  7319. + .length = SZ_4K,
  7320. + .type = MT_DEVICE}
  7321. +};
  7322. +
  7323. +void __init bcm2708_map_io(void)
  7324. +{
  7325. + iotable_init(bcm2708_io_desc, ARRAY_SIZE(bcm2708_io_desc));
  7326. +}
  7327. +
  7328. +/* The STC is a free running counter that increments at the rate of 1MHz */
  7329. +#define STC_FREQ_HZ 1000000
  7330. +
  7331. +static inline uint32_t timer_read(void)
  7332. +{
  7333. + /* STC: a free running counter that increments at the rate of 1MHz */
  7334. + return readl(__io_address(ST_BASE + 0x04));
  7335. +}
  7336. +
  7337. +static unsigned long bcm2708_read_current_timer(void)
  7338. +{
  7339. + return timer_read();
  7340. +}
  7341. +
  7342. +static u64 notrace bcm2708_read_sched_clock(void)
  7343. +{
  7344. + return timer_read();
  7345. +}
  7346. +
  7347. +static cycle_t clksrc_read(struct clocksource *cs)
  7348. +{
  7349. + return timer_read();
  7350. +}
  7351. +
  7352. +static struct clocksource clocksource_stc = {
  7353. + .name = "stc",
  7354. + .rating = 300,
  7355. + .read = clksrc_read,
  7356. + .mask = CLOCKSOURCE_MASK(32),
  7357. + .flags = CLOCK_SOURCE_IS_CONTINUOUS,
  7358. +};
  7359. +
  7360. +unsigned long frc_clock_ticks32(void)
  7361. +{
  7362. + return timer_read();
  7363. +}
  7364. +
  7365. +static void __init bcm2708_clocksource_init(void)
  7366. +{
  7367. + if (clocksource_register_hz(&clocksource_stc, STC_FREQ_HZ)) {
  7368. + printk(KERN_ERR "timer: failed to initialize clock "
  7369. + "source %s\n", clocksource_stc.name);
  7370. + }
  7371. +}
  7372. +
  7373. +struct clk __init *bcm2708_clk_register(const char *name, unsigned long fixed_rate)
  7374. +{
  7375. + struct clk *clk;
  7376. +
  7377. + clk = clk_register_fixed_rate(NULL, name, NULL, CLK_IS_ROOT,
  7378. + fixed_rate);
  7379. + if (IS_ERR(clk))
  7380. + pr_err("%s not registered\n", name);
  7381. +
  7382. + return clk;
  7383. +}
  7384. +
  7385. +void __init bcm2708_register_clkdev(struct clk *clk, const char *name)
  7386. +{
  7387. + int ret;
  7388. +
  7389. + ret = clk_register_clkdev(clk, NULL, name);
  7390. + if (ret)
  7391. + pr_err("%s alias not registered\n", name);
  7392. +}
  7393. +
  7394. +void __init bcm2708_init_clocks(void)
  7395. +{
  7396. + struct clk *clk;
  7397. +
  7398. + clk = bcm2708_clk_register("uart0_clk", uart_clock);
  7399. + bcm2708_register_clkdev(clk, "dev:f1");
  7400. +
  7401. + clk = bcm2708_clk_register("sdhost_clk", 250000000);
  7402. + bcm2708_register_clkdev(clk, "mmc-bcm2835.0");
  7403. + bcm2708_register_clkdev(clk, "bcm2708_spi.0");
  7404. + bcm2708_register_clkdev(clk, "bcm2708_i2c.0");
  7405. + bcm2708_register_clkdev(clk, "bcm2708_i2c.1");
  7406. +}
  7407. +
  7408. +#define UART0_IRQ { IRQ_UART, 0 /*NO_IRQ*/ }
  7409. +#define UART0_DMA { 15, 14 }
  7410. +
  7411. +AMBA_DEVICE(uart0, "dev:f1", UART0, NULL);
  7412. +
  7413. +static struct amba_device *amba_devs[] __initdata = {
  7414. + &uart0_device,
  7415. +};
  7416. +
  7417. +static struct resource bcm2708_dmaman_resources[] = {
  7418. + {
  7419. + .start = DMA_BASE,
  7420. + .end = DMA_BASE + SZ_4K - 1,
  7421. + .flags = IORESOURCE_MEM,
  7422. + }
  7423. +};
  7424. +
  7425. +static struct platform_device bcm2708_dmaman_device = {
  7426. + .name = BCM_DMAMAN_DRIVER_NAME,
  7427. + .id = 0, /* first bcm2708_dma */
  7428. + .resource = bcm2708_dmaman_resources,
  7429. + .num_resources = ARRAY_SIZE(bcm2708_dmaman_resources),
  7430. +};
  7431. +
  7432. +#if defined(CONFIG_W1_MASTER_GPIO) || defined(CONFIG_W1_MASTER_GPIO_MODULE)
  7433. +static struct w1_gpio_platform_data w1_gpio_pdata = {
  7434. + .pin = W1_GPIO,
  7435. + .ext_pullup_enable_pin = W1_PULLUP,
  7436. + .is_open_drain = 0,
  7437. +};
  7438. +
  7439. +static struct platform_device w1_device = {
  7440. + .name = "w1-gpio",
  7441. + .id = -1,
  7442. + .dev.platform_data = &w1_gpio_pdata,
  7443. +};
  7444. +#endif
  7445. +
  7446. +static struct pps_gpio_platform_data pps_gpio_info = {
  7447. + .assert_falling_edge = false,
  7448. + .capture_clear = false,
  7449. + .gpio_pin = -1,
  7450. + .gpio_label = "PPS",
  7451. +};
  7452. +
  7453. +static struct platform_device pps_gpio_device = {
  7454. + .name = "pps-gpio",
  7455. + .id = PLATFORM_DEVID_NONE,
  7456. + .dev.platform_data = &pps_gpio_info,
  7457. +};
  7458. +
  7459. +static u64 fb_dmamask = DMA_BIT_MASK(DMA_MASK_BITS_COMMON);
  7460. +
  7461. +static struct platform_device bcm2708_fb_device = {
  7462. + .name = "bcm2708_fb",
  7463. + .id = -1, /* only one bcm2708_fb */
  7464. + .resource = NULL,
  7465. + .num_resources = 0,
  7466. + .dev = {
  7467. + .dma_mask = &fb_dmamask,
  7468. + .coherent_dma_mask = DMA_BIT_MASK(DMA_MASK_BITS_COMMON),
  7469. + },
  7470. +};
  7471. +
  7472. +static struct plat_serial8250_port bcm2708_uart1_platform_data[] = {
  7473. + {
  7474. + .mapbase = UART1_BASE + 0x40,
  7475. + .irq = IRQ_AUX,
  7476. + .uartclk = 125000000,
  7477. + .regshift = 2,
  7478. + .iotype = UPIO_MEM,
  7479. + .flags = UPF_FIXED_TYPE | UPF_IOREMAP | UPF_SKIP_TEST,
  7480. + .type = PORT_8250,
  7481. + },
  7482. + {},
  7483. +};
  7484. +
  7485. +static struct platform_device bcm2708_uart1_device = {
  7486. + .name = "serial8250",
  7487. + .id = PLAT8250_DEV_PLATFORM,
  7488. + .dev = {
  7489. + .platform_data = bcm2708_uart1_platform_data,
  7490. + },
  7491. +};
  7492. +
  7493. +static struct resource bcm2708_usb_resources[] = {
  7494. + [0] = {
  7495. + .start = USB_BASE,
  7496. + .end = USB_BASE + SZ_128K - 1,
  7497. + .flags = IORESOURCE_MEM,
  7498. + },
  7499. + [1] = {
  7500. + .start = MPHI_BASE,
  7501. + .end = MPHI_BASE + SZ_4K - 1,
  7502. + .flags = IORESOURCE_MEM,
  7503. + },
  7504. + [2] = {
  7505. + .start = IRQ_HOSTPORT,
  7506. + .end = IRQ_HOSTPORT,
  7507. + .flags = IORESOURCE_IRQ,
  7508. + },
  7509. + [3] = {
  7510. + .start = IRQ_USB,
  7511. + .end = IRQ_USB,
  7512. + .flags = IORESOURCE_IRQ,
  7513. + },
  7514. +};
  7515. +
  7516. +
  7517. +static u64 usb_dmamask = DMA_BIT_MASK(DMA_MASK_BITS_COMMON);
  7518. +
  7519. +static struct platform_device bcm2708_usb_device = {
  7520. + .name = "bcm2708_usb",
  7521. + .id = -1, /* only one bcm2708_usb */
  7522. + .resource = bcm2708_usb_resources,
  7523. + .num_resources = ARRAY_SIZE(bcm2708_usb_resources),
  7524. + .dev = {
  7525. + .dma_mask = &usb_dmamask,
  7526. + .coherent_dma_mask = DMA_BIT_MASK(DMA_MASK_BITS_COMMON),
  7527. + },
  7528. +};
  7529. +
  7530. +static struct resource bcm2708_vcio_resources[] = {
  7531. + [0] = { /* mailbox/semaphore/doorbell access */
  7532. + .start = MCORE_BASE,
  7533. + .end = MCORE_BASE + SZ_4K - 1,
  7534. + .flags = IORESOURCE_MEM,
  7535. + },
  7536. +};
  7537. +
  7538. +static u64 vcio_dmamask = DMA_BIT_MASK(DMA_MASK_BITS_COMMON);
  7539. +
  7540. +static struct platform_device bcm2708_vcio_device = {
  7541. + .name = BCM_VCIO_DRIVER_NAME,
  7542. + .id = -1, /* only one VideoCore I/O area */
  7543. + .resource = bcm2708_vcio_resources,
  7544. + .num_resources = ARRAY_SIZE(bcm2708_vcio_resources),
  7545. + .dev = {
  7546. + .dma_mask = &vcio_dmamask,
  7547. + .coherent_dma_mask = DMA_BIT_MASK(DMA_MASK_BITS_COMMON),
  7548. + },
  7549. +};
  7550. +
  7551. +#ifdef CONFIG_BCM2708_GPIO
  7552. +#define BCM_GPIO_DRIVER_NAME "bcm2708_gpio"
  7553. +
  7554. +static struct resource bcm2708_gpio_resources[] = {
  7555. + [0] = { /* general purpose I/O */
  7556. + .start = GPIO_BASE,
  7557. + .end = GPIO_BASE + SZ_4K - 1,
  7558. + .flags = IORESOURCE_MEM,
  7559. + },
  7560. +};
  7561. +
  7562. +static u64 gpio_dmamask = DMA_BIT_MASK(DMA_MASK_BITS_COMMON);
  7563. +
  7564. +static struct platform_device bcm2708_gpio_device = {
  7565. + .name = BCM_GPIO_DRIVER_NAME,
  7566. + .id = -1, /* only one VideoCore I/O area */
  7567. + .resource = bcm2708_gpio_resources,
  7568. + .num_resources = ARRAY_SIZE(bcm2708_gpio_resources),
  7569. + .dev = {
  7570. + .dma_mask = &gpio_dmamask,
  7571. + .coherent_dma_mask = DMA_BIT_MASK(DMA_MASK_BITS_COMMON),
  7572. + },
  7573. +};
  7574. +#endif
  7575. +
  7576. +static struct resource bcm2708_systemtimer_resources[] = {
  7577. + [0] = { /* system timer access */
  7578. + .start = ST_BASE,
  7579. + .end = ST_BASE + SZ_4K - 1,
  7580. + .flags = IORESOURCE_MEM,
  7581. + },
  7582. + {
  7583. + .start = IRQ_TIMER3,
  7584. + .end = IRQ_TIMER3,
  7585. + .flags = IORESOURCE_IRQ,
  7586. + }
  7587. +
  7588. +};
  7589. +
  7590. +static u64 systemtimer_dmamask = DMA_BIT_MASK(DMA_MASK_BITS_COMMON);
  7591. +
  7592. +static struct platform_device bcm2708_systemtimer_device = {
  7593. + .name = "bcm2708_systemtimer",
  7594. + .id = -1, /* only one VideoCore I/O area */
  7595. + .resource = bcm2708_systemtimer_resources,
  7596. + .num_resources = ARRAY_SIZE(bcm2708_systemtimer_resources),
  7597. + .dev = {
  7598. + .dma_mask = &systemtimer_dmamask,
  7599. + .coherent_dma_mask = DMA_BIT_MASK(DMA_MASK_BITS_COMMON),
  7600. + },
  7601. +};
  7602. +
  7603. +#ifdef CONFIG_MMC_BCM2835 /* Arasan emmc SD (new) */
  7604. +static struct resource bcm2835_emmc_resources[] = {
  7605. + [0] = {
  7606. + .start = EMMC_BASE,
  7607. + .end = EMMC_BASE + SZ_256 - 1, /* we only need this area */
  7608. + /* the memory map actually makes SZ_4K available */
  7609. + .flags = IORESOURCE_MEM,
  7610. + },
  7611. + [1] = {
  7612. + .start = IRQ_ARASANSDIO,
  7613. + .end = IRQ_ARASANSDIO,
  7614. + .flags = IORESOURCE_IRQ,
  7615. + },
  7616. +};
  7617. +
  7618. +static u64 bcm2835_emmc_dmamask = 0xffffffffUL;
  7619. +
  7620. +struct platform_device bcm2835_emmc_device = {
  7621. + .name = "mmc-bcm2835",
  7622. + .id = 0,
  7623. + .num_resources = ARRAY_SIZE(bcm2835_emmc_resources),
  7624. + .resource = bcm2835_emmc_resources,
  7625. + .dev = {
  7626. + .dma_mask = &bcm2835_emmc_dmamask,
  7627. + .coherent_dma_mask = 0xffffffffUL},
  7628. +};
  7629. +#endif /* CONFIG_MMC_BCM2835 */
  7630. +
  7631. +static struct resource bcm2708_powerman_resources[] = {
  7632. + [0] = {
  7633. + .start = PM_BASE,
  7634. + .end = PM_BASE + SZ_256 - 1,
  7635. + .flags = IORESOURCE_MEM,
  7636. + },
  7637. +};
  7638. +
  7639. +static u64 powerman_dmamask = DMA_BIT_MASK(DMA_MASK_BITS_COMMON);
  7640. +
  7641. +struct platform_device bcm2708_powerman_device = {
  7642. + .name = "bcm2708_powerman",
  7643. + .id = 0,
  7644. + .num_resources = ARRAY_SIZE(bcm2708_powerman_resources),
  7645. + .resource = bcm2708_powerman_resources,
  7646. + .dev = {
  7647. + .dma_mask = &powerman_dmamask,
  7648. + .coherent_dma_mask = 0xffffffffUL},
  7649. +};
  7650. +
  7651. +
  7652. +static struct platform_device bcm2708_alsa_devices[] = {
  7653. + [0] = {
  7654. + .name = "bcm2835_AUD0",
  7655. + .id = 0, /* first audio device */
  7656. + .resource = 0,
  7657. + .num_resources = 0,
  7658. + },
  7659. + [1] = {
  7660. + .name = "bcm2835_AUD1",
  7661. + .id = 1, /* second audio device */
  7662. + .resource = 0,
  7663. + .num_resources = 0,
  7664. + },
  7665. + [2] = {
  7666. + .name = "bcm2835_AUD2",
  7667. + .id = 2, /* third audio device */
  7668. + .resource = 0,
  7669. + .num_resources = 0,
  7670. + },
  7671. + [3] = {
  7672. + .name = "bcm2835_AUD3",
  7673. + .id = 3, /* forth audio device */
  7674. + .resource = 0,
  7675. + .num_resources = 0,
  7676. + },
  7677. + [4] = {
  7678. + .name = "bcm2835_AUD4",
  7679. + .id = 4, /* fifth audio device */
  7680. + .resource = 0,
  7681. + .num_resources = 0,
  7682. + },
  7683. + [5] = {
  7684. + .name = "bcm2835_AUD5",
  7685. + .id = 5, /* sixth audio device */
  7686. + .resource = 0,
  7687. + .num_resources = 0,
  7688. + },
  7689. + [6] = {
  7690. + .name = "bcm2835_AUD6",
  7691. + .id = 6, /* seventh audio device */
  7692. + .resource = 0,
  7693. + .num_resources = 0,
  7694. + },
  7695. + [7] = {
  7696. + .name = "bcm2835_AUD7",
  7697. + .id = 7, /* eighth audio device */
  7698. + .resource = 0,
  7699. + .num_resources = 0,
  7700. + },
  7701. +};
  7702. +
  7703. +static struct resource bcm2708_spi_resources[] = {
  7704. + {
  7705. + .start = SPI0_BASE,
  7706. + .end = SPI0_BASE + SZ_256 - 1,
  7707. + .flags = IORESOURCE_MEM,
  7708. + }, {
  7709. + .start = IRQ_SPI,
  7710. + .end = IRQ_SPI,
  7711. + .flags = IORESOURCE_IRQ,
  7712. + }
  7713. +};
  7714. +
  7715. +
  7716. +static u64 bcm2708_spi_dmamask = DMA_BIT_MASK(DMA_MASK_BITS_COMMON);
  7717. +static struct platform_device bcm2708_spi_device = {
  7718. + .name = "bcm2708_spi",
  7719. + .id = 0,
  7720. + .num_resources = ARRAY_SIZE(bcm2708_spi_resources),
  7721. + .resource = bcm2708_spi_resources,
  7722. + .dev = {
  7723. + .dma_mask = &bcm2708_spi_dmamask,
  7724. + .coherent_dma_mask = DMA_BIT_MASK(DMA_MASK_BITS_COMMON)},
  7725. +};
  7726. +
  7727. +#ifdef CONFIG_BCM2708_SPIDEV
  7728. +static struct spi_board_info bcm2708_spi_devices[] = {
  7729. +#ifdef CONFIG_SPI_SPIDEV
  7730. + {
  7731. + .modalias = "spidev",
  7732. + .max_speed_hz = 500000,
  7733. + .bus_num = 0,
  7734. + .chip_select = 0,
  7735. + .mode = SPI_MODE_0,
  7736. + }, {
  7737. + .modalias = "spidev",
  7738. + .max_speed_hz = 500000,
  7739. + .bus_num = 0,
  7740. + .chip_select = 1,
  7741. + .mode = SPI_MODE_0,
  7742. + }
  7743. +#endif
  7744. +};
  7745. +#endif
  7746. +
  7747. +static struct resource bcm2708_bsc0_resources[] = {
  7748. + {
  7749. + .start = BSC0_BASE,
  7750. + .end = BSC0_BASE + SZ_256 - 1,
  7751. + .flags = IORESOURCE_MEM,
  7752. + }, {
  7753. + .start = INTERRUPT_I2C,
  7754. + .end = INTERRUPT_I2C,
  7755. + .flags = IORESOURCE_IRQ,
  7756. + }
  7757. +};
  7758. +
  7759. +static struct platform_device bcm2708_bsc0_device = {
  7760. + .name = "bcm2708_i2c",
  7761. + .id = 0,
  7762. + .num_resources = ARRAY_SIZE(bcm2708_bsc0_resources),
  7763. + .resource = bcm2708_bsc0_resources,
  7764. +};
  7765. +
  7766. +
  7767. +static struct resource bcm2708_bsc1_resources[] = {
  7768. + {
  7769. + .start = BSC1_BASE,
  7770. + .end = BSC1_BASE + SZ_256 - 1,
  7771. + .flags = IORESOURCE_MEM,
  7772. + }, {
  7773. + .start = INTERRUPT_I2C,
  7774. + .end = INTERRUPT_I2C,
  7775. + .flags = IORESOURCE_IRQ,
  7776. + }
  7777. +};
  7778. +
  7779. +static struct platform_device bcm2708_bsc1_device = {
  7780. + .name = "bcm2708_i2c",
  7781. + .id = 1,
  7782. + .num_resources = ARRAY_SIZE(bcm2708_bsc1_resources),
  7783. + .resource = bcm2708_bsc1_resources,
  7784. +};
  7785. +
  7786. +static struct platform_device bcm2835_hwmon_device = {
  7787. + .name = "bcm2835_hwmon",
  7788. +};
  7789. +
  7790. +static struct platform_device bcm2835_thermal_device = {
  7791. + .name = "bcm2835_thermal",
  7792. +};
  7793. +
  7794. +#if defined(CONFIG_SND_BCM2708_SOC_I2S) || defined(CONFIG_SND_BCM2708_SOC_I2S_MODULE)
  7795. +static struct resource bcm2708_i2s_resources[] = {
  7796. + {
  7797. + .start = I2S_BASE,
  7798. + .end = I2S_BASE + 0x20,
  7799. + .flags = IORESOURCE_MEM,
  7800. + },
  7801. + {
  7802. + .start = PCM_CLOCK_BASE,
  7803. + .end = PCM_CLOCK_BASE + 0x02,
  7804. + .flags = IORESOURCE_MEM,
  7805. + }
  7806. +};
  7807. +
  7808. +static struct platform_device bcm2708_i2s_device = {
  7809. + .name = "bcm2708-i2s",
  7810. + .id = 0,
  7811. + .num_resources = ARRAY_SIZE(bcm2708_i2s_resources),
  7812. + .resource = bcm2708_i2s_resources,
  7813. +};
  7814. +#endif
  7815. +
  7816. +#if defined(CONFIG_SND_BCM2708_SOC_HIFIBERRY_DAC) || defined(CONFIG_SND_BCM2708_SOC_HIFIBERRY_DAC_MODULE)
  7817. +static struct platform_device snd_hifiberry_dac_device = {
  7818. + .name = "snd-hifiberry-dac",
  7819. + .id = 0,
  7820. + .num_resources = 0,
  7821. +};
  7822. +
  7823. +static struct platform_device snd_pcm5102a_codec_device = {
  7824. + .name = "pcm5102a-codec",
  7825. + .id = -1,
  7826. + .num_resources = 0,
  7827. +};
  7828. +#endif
  7829. +
  7830. +#if defined(CONFIG_SND_BCM2708_SOC_HIFIBERRY_DACPLUS) || defined(CONFIG_SND_BCM2708_SOC_HIFIBERRY_DACPLUS_MODULE)
  7831. +static struct platform_device snd_rpi_hifiberry_dacplus_device = {
  7832. + .name = "snd-rpi-hifiberry-dacplus",
  7833. + .id = 0,
  7834. + .num_resources = 0,
  7835. +};
  7836. +
  7837. +static struct i2c_board_info __initdata snd_pcm512x_hbdacplus_i2c_devices[] = {
  7838. + {
  7839. + I2C_BOARD_INFO("pcm5122", 0x4d)
  7840. + },
  7841. +};
  7842. +#endif
  7843. +
  7844. +#if defined(CONFIG_SND_BCM2708_SOC_HIFIBERRY_DIGI) || defined(CONFIG_SND_BCM2708_SOC_HIFIBERRY_DIGI_MODULE)
  7845. +static struct platform_device snd_hifiberry_digi_device = {
  7846. + .name = "snd-hifiberry-digi",
  7847. + .id = 0,
  7848. + .num_resources = 0,
  7849. +};
  7850. +
  7851. +static struct i2c_board_info __initdata snd_wm8804_i2c_devices[] = {
  7852. + {
  7853. + I2C_BOARD_INFO("wm8804", 0x3b)
  7854. + },
  7855. +};
  7856. +
  7857. +#endif
  7858. +
  7859. +#if defined(CONFIG_SND_BCM2708_SOC_HIFIBERRY_AMP) || defined(CONFIG_SND_BCM2708_SOC_HIFIBERRY_AMP_MODULE)
  7860. +static struct platform_device snd_hifiberry_amp_device = {
  7861. + .name = "snd-hifiberry-amp",
  7862. + .id = 0,
  7863. + .num_resources = 0,
  7864. +};
  7865. +
  7866. +static struct i2c_board_info __initdata snd_tas5713_i2c_devices[] = {
  7867. + {
  7868. + I2C_BOARD_INFO("tas5713", 0x1b)
  7869. + },
  7870. +};
  7871. +#endif
  7872. +
  7873. +#if defined(CONFIG_SND_BCM2708_SOC_RPI_DAC) || defined(CONFIG_SND_BCM2708_SOC_RPI_DAC_MODULE)
  7874. +static struct platform_device snd_rpi_dac_device = {
  7875. + .name = "snd-rpi-dac",
  7876. + .id = 0,
  7877. + .num_resources = 0,
  7878. +};
  7879. +
  7880. +static struct platform_device snd_pcm1794a_codec_device = {
  7881. + .name = "pcm1794a-codec",
  7882. + .id = -1,
  7883. + .num_resources = 0,
  7884. +};
  7885. +#endif
  7886. +
  7887. +
  7888. +#if defined(CONFIG_SND_BCM2708_SOC_IQAUDIO_DAC) || defined(CONFIG_SND_BCM2708_SOC_IQAUDIO_DAC_MODULE)
  7889. +static struct platform_device snd_rpi_iqaudio_dac_device = {
  7890. + .name = "snd-rpi-iqaudio-dac",
  7891. + .id = 0,
  7892. + .num_resources = 0,
  7893. +};
  7894. +
  7895. +// Use the actual device name rather than generic driver name
  7896. +static struct i2c_board_info __initdata snd_pcm512x_i2c_devices[] = {
  7897. + {
  7898. + I2C_BOARD_INFO("pcm5122", 0x4c)
  7899. + },
  7900. +};
  7901. +#endif
  7902. +
  7903. +int __init bcm_register_device(struct platform_device *pdev)
  7904. +{
  7905. + int ret;
  7906. +
  7907. + ret = platform_device_register(pdev);
  7908. + if (ret)
  7909. + pr_debug("Unable to register platform device '%s': %d\n",
  7910. + pdev->name, ret);
  7911. +
  7912. + return ret;
  7913. +}
  7914. +
  7915. +/*
  7916. + * Use these macros for platform and i2c devices that are present in the
  7917. + * Device Tree. This way the devices are only added on non-DT systems.
  7918. + */
  7919. +#define bcm_register_device_dt(pdev) \
  7920. + if (!use_dt) bcm_register_device(pdev)
  7921. +
  7922. +#define i2c_register_board_info_dt(busnum, info, n) \
  7923. + if (!use_dt) i2c_register_board_info(busnum, info, n)
  7924. +
  7925. +int calc_rsts(int partition)
  7926. +{
  7927. + return PM_PASSWORD |
  7928. + ((partition & (1 << 0)) << 0) |
  7929. + ((partition & (1 << 1)) << 1) |
  7930. + ((partition & (1 << 2)) << 2) |
  7931. + ((partition & (1 << 3)) << 3) |
  7932. + ((partition & (1 << 4)) << 4) |
  7933. + ((partition & (1 << 5)) << 5);
  7934. +}
  7935. +
  7936. +static void bcm2708_restart(enum reboot_mode mode, const char *cmd)
  7937. +{
  7938. + extern char bcm2708_reboot_mode;
  7939. + uint32_t pm_rstc, pm_wdog;
  7940. + uint32_t timeout = 10;
  7941. + uint32_t pm_rsts = 0;
  7942. +
  7943. + if(bcm2708_reboot_mode == 'q')
  7944. + {
  7945. + // NOOBS < 1.3 booting with reboot=q
  7946. + pm_rsts = readl(__io_address(PM_RSTS));
  7947. + pm_rsts = PM_PASSWORD | pm_rsts | PM_RSTS_HADWRQ_SET;
  7948. + }
  7949. + else if(bcm2708_reboot_mode == 'p')
  7950. + {
  7951. + // NOOBS < 1.3 halting
  7952. + pm_rsts = readl(__io_address(PM_RSTS));
  7953. + pm_rsts = PM_PASSWORD | pm_rsts | PM_RSTS_HADWRH_SET;
  7954. + }
  7955. + else
  7956. + {
  7957. + pm_rsts = calc_rsts(reboot_part);
  7958. + }
  7959. +
  7960. + writel(pm_rsts, __io_address(PM_RSTS));
  7961. +
  7962. + /* Setup watchdog for reset */
  7963. + pm_rstc = readl(__io_address(PM_RSTC));
  7964. +
  7965. + pm_wdog = PM_PASSWORD | (timeout & PM_WDOG_TIME_SET); // watchdog timer = timer clock / 16; need password (31:16) + value (11:0)
  7966. + pm_rstc = PM_PASSWORD | (pm_rstc & PM_RSTC_WRCFG_CLR) | PM_RSTC_WRCFG_FULL_RESET;
  7967. +
  7968. + writel(pm_wdog, __io_address(PM_WDOG));
  7969. + writel(pm_rstc, __io_address(PM_RSTC));
  7970. +}
  7971. +
  7972. +/* We can't really power off, but if we do the normal reset scheme, and indicate to bootcode.bin not to reboot, then most of the chip will be powered off */
  7973. +static void bcm2708_power_off(void)
  7974. +{
  7975. + extern char bcm2708_reboot_mode;
  7976. + if(bcm2708_reboot_mode == 'q')
  7977. + {
  7978. + // NOOBS < v1.3
  7979. + bcm2708_restart('p', "");
  7980. + }
  7981. + else
  7982. + {
  7983. + /* partition 63 is special code for HALT the bootloader knows not to boot*/
  7984. + reboot_part = 63;
  7985. + /* continue with normal reset mechanism */
  7986. + bcm2708_restart(0, "");
  7987. + }
  7988. +}
  7989. +
  7990. +#ifdef CONFIG_OF
  7991. +static void __init bcm2708_dt_init(void)
  7992. +{
  7993. + int ret;
  7994. +
  7995. + of_clk_init(NULL);
  7996. + ret = of_platform_populate(NULL, of_default_bus_match_table, NULL, NULL);
  7997. + if (ret) {
  7998. + pr_err("of_platform_populate failed: %d\n", ret);
  7999. + /* Proceed as if CONFIG_OF was not defined */
  8000. + } else {
  8001. + use_dt = 1;
  8002. + }
  8003. +}
  8004. +#else
  8005. +static void __init bcm2708_dt_init(void) { }
  8006. +#endif /* CONFIG_OF */
  8007. +
  8008. +void __init bcm2708_init(void)
  8009. +{
  8010. + int i;
  8011. +
  8012. +#if defined(CONFIG_BCM_VC_CMA)
  8013. + vc_cma_early_init();
  8014. +#endif
  8015. + printk("bcm2708.uart_clock = %d\n", uart_clock);
  8016. + pm_power_off = bcm2708_power_off;
  8017. +
  8018. + bcm2708_init_clocks();
  8019. + bcm2708_dt_init();
  8020. +
  8021. + bcm_register_device(&bcm2708_dmaman_device);
  8022. + bcm_register_device(&bcm2708_vcio_device);
  8023. +#ifdef CONFIG_BCM2708_GPIO
  8024. + bcm_register_device_dt(&bcm2708_gpio_device);
  8025. +#endif
  8026. +
  8027. +#if defined(CONFIG_PPS_CLIENT_GPIO) || defined(CONFIG_PPS_CLIENT_GPIO_MODULE)
  8028. + if (!use_dt && (pps_gpio_pin >= 0)) {
  8029. + pr_info("bcm2708: GPIO %d setup as pps-gpio device\n", pps_gpio_pin);
  8030. + pps_gpio_info.gpio_pin = pps_gpio_pin;
  8031. + pps_gpio_device.id = pps_gpio_pin;
  8032. + bcm_register_device(&pps_gpio_device);
  8033. + }
  8034. +#endif
  8035. +
  8036. +#if defined(CONFIG_W1_MASTER_GPIO) || defined(CONFIG_W1_MASTER_GPIO_MODULE)
  8037. + w1_gpio_pdata.pin = w1_gpio_pin;
  8038. + w1_gpio_pdata.ext_pullup_enable_pin = w1_gpio_pullup;
  8039. + bcm_register_device_dt(&w1_device);
  8040. +#endif
  8041. + bcm_register_device(&bcm2708_systemtimer_device);
  8042. + bcm_register_device(&bcm2708_fb_device);
  8043. + bcm_register_device(&bcm2708_usb_device);
  8044. + bcm_register_device(&bcm2708_uart1_device);
  8045. + bcm_register_device(&bcm2708_powerman_device);
  8046. +
  8047. +#ifdef CONFIG_MMC_BCM2835
  8048. + bcm_register_device_dt(&bcm2835_emmc_device);
  8049. +#endif
  8050. + bcm2708_init_led();
  8051. + for (i = 0; i < ARRAY_SIZE(bcm2708_alsa_devices); i++)
  8052. + bcm_register_device(&bcm2708_alsa_devices[i]);
  8053. +
  8054. + bcm_register_device(&bcm2835_hwmon_device);
  8055. + bcm_register_device(&bcm2835_thermal_device);
  8056. +
  8057. + bcm_register_device_dt(&bcm2708_spi_device);
  8058. +
  8059. + if (vc_i2c_override) {
  8060. + bcm_register_device_dt(&bcm2708_bsc0_device);
  8061. + bcm_register_device_dt(&bcm2708_bsc1_device);
  8062. + } else if ((boardrev & 0xffffff) == 0x2 || (boardrev & 0xffffff) == 0x3) {
  8063. + bcm_register_device_dt(&bcm2708_bsc0_device);
  8064. + } else {
  8065. + bcm_register_device_dt(&bcm2708_bsc1_device);
  8066. + }
  8067. +
  8068. +#if defined(CONFIG_SND_BCM2708_SOC_I2S) || defined(CONFIG_SND_BCM2708_SOC_I2S_MODULE)
  8069. + bcm_register_device_dt(&bcm2708_i2s_device);
  8070. +#endif
  8071. +
  8072. +#if defined(CONFIG_SND_BCM2708_SOC_HIFIBERRY_DAC) || defined(CONFIG_SND_BCM2708_SOC_HIFIBERRY_DAC_MODULE)
  8073. + bcm_register_device_dt(&snd_hifiberry_dac_device);
  8074. + bcm_register_device_dt(&snd_pcm5102a_codec_device);
  8075. +#endif
  8076. +
  8077. +#if defined(CONFIG_SND_BCM2708_SOC_HIFIBERRY_DACPLUS) || defined(CONFIG_SND_BCM2708_SOC_HIFIBERRY_DACPLUS_MODULE)
  8078. + bcm_register_device_dt(&snd_rpi_hifiberry_dacplus_device);
  8079. + i2c_register_board_info_dt(1, snd_pcm512x_hbdacplus_i2c_devices, ARRAY_SIZE(snd_pcm512x_hbdacplus_i2c_devices));
  8080. +#endif
  8081. +
  8082. +#if defined(CONFIG_SND_BCM2708_SOC_HIFIBERRY_DIGI) || defined(CONFIG_SND_BCM2708_SOC_HIFIBERRY_DIGI_MODULE)
  8083. + bcm_register_device_dt(&snd_hifiberry_digi_device);
  8084. + i2c_register_board_info_dt(1, snd_wm8804_i2c_devices, ARRAY_SIZE(snd_wm8804_i2c_devices));
  8085. +#endif
  8086. +
  8087. +#if defined(CONFIG_SND_BCM2708_SOC_HIFIBERRY_AMP) || defined(CONFIG_SND_BCM2708_SOC_HIFIBERRY_AMP_MODULE)
  8088. + bcm_register_device_dt(&snd_hifiberry_amp_device);
  8089. + i2c_register_board_info_dt(1, snd_tas5713_i2c_devices, ARRAY_SIZE(snd_tas5713_i2c_devices));
  8090. +#endif
  8091. +
  8092. +#if defined(CONFIG_SND_BCM2708_SOC_RPI_DAC) || defined(CONFIG_SND_BCM2708_SOC_RPI_DAC_MODULE)
  8093. + bcm_register_device_dt(&snd_rpi_dac_device);
  8094. + bcm_register_device_dt(&snd_pcm1794a_codec_device);
  8095. +#endif
  8096. +
  8097. +#if defined(CONFIG_SND_BCM2708_SOC_IQAUDIO_DAC) || defined(CONFIG_SND_BCM2708_SOC_IQAUDIO_DAC_MODULE)
  8098. + bcm_register_device_dt(&snd_rpi_iqaudio_dac_device);
  8099. + i2c_register_board_info_dt(1, snd_pcm512x_i2c_devices, ARRAY_SIZE(snd_pcm512x_i2c_devices));
  8100. +#endif
  8101. +
  8102. +
  8103. + for (i = 0; i < ARRAY_SIZE(amba_devs); i++) {
  8104. + struct amba_device *d = amba_devs[i];
  8105. + amba_device_register(d, &iomem_resource);
  8106. + }
  8107. + system_rev = boardrev;
  8108. + system_serial_low = serial;
  8109. +
  8110. +#ifdef CONFIG_BCM2708_SPIDEV
  8111. + if (!use_dt)
  8112. + spi_register_board_info(bcm2708_spi_devices,
  8113. + ARRAY_SIZE(bcm2708_spi_devices));
  8114. +#endif
  8115. +}
  8116. +
  8117. +static void timer_set_mode(enum clock_event_mode mode,
  8118. + struct clock_event_device *clk)
  8119. +{
  8120. + switch (mode) {
  8121. + case CLOCK_EVT_MODE_ONESHOT: /* Leave the timer disabled, .set_next_event will enable it */
  8122. + case CLOCK_EVT_MODE_SHUTDOWN:
  8123. + break;
  8124. + case CLOCK_EVT_MODE_PERIODIC:
  8125. +
  8126. + case CLOCK_EVT_MODE_UNUSED:
  8127. + case CLOCK_EVT_MODE_RESUME:
  8128. +
  8129. + default:
  8130. + printk(KERN_ERR "timer_set_mode: unhandled mode:%d\n",
  8131. + (int)mode);
  8132. + break;
  8133. + }
  8134. +
  8135. +}
  8136. +
  8137. +static int timer_set_next_event(unsigned long cycles,
  8138. + struct clock_event_device *unused)
  8139. +{
  8140. + unsigned long stc;
  8141. + do {
  8142. + stc = readl(__io_address(ST_BASE + 0x04));
  8143. + /* We could take a FIQ here, which may push ST above STC3 */
  8144. + writel(stc + cycles, __io_address(ST_BASE + 0x18));
  8145. + } while ((signed long) cycles >= 0 &&
  8146. + (signed long) (readl(__io_address(ST_BASE + 0x04)) - stc)
  8147. + >= (signed long) cycles);
  8148. + return 0;
  8149. +}
  8150. +
  8151. +static struct clock_event_device timer0_clockevent = {
  8152. + .name = "timer0",
  8153. + .shift = 32,
  8154. + .features = CLOCK_EVT_FEAT_ONESHOT,
  8155. + .set_mode = timer_set_mode,
  8156. + .set_next_event = timer_set_next_event,
  8157. +};
  8158. +
  8159. +/*
  8160. + * IRQ handler for the timer
  8161. + */
  8162. +static irqreturn_t bcm2708_timer_interrupt(int irq, void *dev_id)
  8163. +{
  8164. + struct clock_event_device *evt = &timer0_clockevent;
  8165. +
  8166. + writel(1 << 3, __io_address(ST_BASE + 0x00)); /* stcs clear timer int */
  8167. +
  8168. + evt->event_handler(evt);
  8169. +
  8170. + return IRQ_HANDLED;
  8171. +}
  8172. +
  8173. +static struct irqaction bcm2708_timer_irq = {
  8174. + .name = "BCM2708 Timer Tick",
  8175. + .flags = IRQF_DISABLED | IRQF_TIMER | IRQF_IRQPOLL,
  8176. + .handler = bcm2708_timer_interrupt,
  8177. +};
  8178. +
  8179. +/*
  8180. + * Set up timer interrupt, and return the current time in seconds.
  8181. + */
  8182. +
  8183. +static struct delay_timer bcm2708_delay_timer = {
  8184. + .read_current_timer = bcm2708_read_current_timer,
  8185. + .freq = STC_FREQ_HZ,
  8186. +};
  8187. +
  8188. +static void __init bcm2708_timer_init(void)
  8189. +{
  8190. + /* init high res timer */
  8191. + bcm2708_clocksource_init();
  8192. +
  8193. + /*
  8194. + * Initialise to a known state (all timers off)
  8195. + */
  8196. + writel(0, __io_address(ARM_T_CONTROL));
  8197. + /*
  8198. + * Make irqs happen for the system timer
  8199. + */
  8200. + setup_irq(IRQ_TIMER3, &bcm2708_timer_irq);
  8201. +
  8202. + sched_clock_register(bcm2708_read_sched_clock, 32, STC_FREQ_HZ);
  8203. +
  8204. + timer0_clockevent.mult =
  8205. + div_sc(STC_FREQ_HZ, NSEC_PER_SEC, timer0_clockevent.shift);
  8206. + timer0_clockevent.max_delta_ns =
  8207. + clockevent_delta2ns(0xffffffff, &timer0_clockevent);
  8208. + timer0_clockevent.min_delta_ns =
  8209. + clockevent_delta2ns(0xf, &timer0_clockevent);
  8210. +
  8211. + timer0_clockevent.cpumask = cpumask_of(0);
  8212. + clockevents_register_device(&timer0_clockevent);
  8213. +
  8214. + register_current_timer_delay(&bcm2708_delay_timer);
  8215. +}
  8216. +
  8217. +#if defined(CONFIG_LEDS_GPIO) || defined(CONFIG_LEDS_GPIO_MODULE)
  8218. +#include <linux/leds.h>
  8219. +
  8220. +static struct gpio_led bcm2708_leds[] = {
  8221. + [0] = {
  8222. + .gpio = 16,
  8223. + .name = "led0",
  8224. + .default_trigger = "mmc0",
  8225. + .active_low = 1,
  8226. + },
  8227. +};
  8228. +
  8229. +static struct gpio_led_platform_data bcm2708_led_pdata = {
  8230. + .num_leds = ARRAY_SIZE(bcm2708_leds),
  8231. + .leds = bcm2708_leds,
  8232. +};
  8233. +
  8234. +static struct platform_device bcm2708_led_device = {
  8235. + .name = "leds-gpio",
  8236. + .id = -1,
  8237. + .dev = {
  8238. + .platform_data = &bcm2708_led_pdata,
  8239. + },
  8240. +};
  8241. +
  8242. +static void __init bcm2708_init_led(void)
  8243. +{
  8244. + bcm2708_leds[0].gpio = disk_led_gpio;
  8245. + bcm2708_leds[0].active_low = disk_led_active_low;
  8246. + bcm_register_device_dt(&bcm2708_led_device);
  8247. +}
  8248. +#else
  8249. +static inline void bcm2708_init_led(void)
  8250. +{
  8251. +}
  8252. +#endif
  8253. +
  8254. +void __init bcm2708_init_early(void)
  8255. +{
  8256. + /*
  8257. + * Some devices allocate their coherent buffers from atomic
  8258. + * context. Increase size of atomic coherent pool to make sure such
  8259. + * the allocations won't fail.
  8260. + */
  8261. + init_dma_coherent_pool_size(SZ_4M);
  8262. +}
  8263. +
  8264. +static void __init board_reserve(void)
  8265. +{
  8266. +#if defined(CONFIG_BCM_VC_CMA)
  8267. + vc_cma_reserve();
  8268. +#endif
  8269. +}
  8270. +
  8271. +static const char * const bcm2708_compat[] = {
  8272. + "brcm,bcm2708",
  8273. + NULL
  8274. +};
  8275. +
  8276. +MACHINE_START(BCM2708, "BCM2708")
  8277. + /* Maintainer: Broadcom Europe Ltd. */
  8278. + .map_io = bcm2708_map_io,
  8279. + .init_irq = bcm2708_init_irq,
  8280. + .init_time = bcm2708_timer_init,
  8281. + .init_machine = bcm2708_init,
  8282. + .init_early = bcm2708_init_early,
  8283. + .reserve = board_reserve,
  8284. + .restart = bcm2708_restart,
  8285. + .dt_compat = bcm2708_compat,
  8286. +MACHINE_END
  8287. +
  8288. +module_param(boardrev, uint, 0644);
  8289. +module_param(serial, uint, 0644);
  8290. +module_param(uart_clock, uint, 0644);
  8291. +module_param(disk_led_gpio, uint, 0644);
  8292. +module_param(disk_led_active_low, uint, 0644);
  8293. +module_param(reboot_part, uint, 0644);
  8294. +module_param(w1_gpio_pin, uint, 0644);
  8295. +module_param(w1_gpio_pullup, uint, 0644);
  8296. +module_param(pps_gpio_pin, int, 0644);
  8297. +MODULE_PARM_DESC(pps_gpio_pin, "Set GPIO pin to reserve for PPS");
  8298. +module_param(vc_i2c_override, bool, 0644);
  8299. +MODULE_PARM_DESC(vc_i2c_override, "Allow the use of VC's I2C peripheral.");
  8300. diff -Nur linux-3.18.14/arch/arm/mach-bcm2708/bcm2708_gpio.c linux-rpi/arch/arm/mach-bcm2708/bcm2708_gpio.c
  8301. --- linux-3.18.14/arch/arm/mach-bcm2708/bcm2708_gpio.c 1969-12-31 18:00:00.000000000 -0600
  8302. +++ linux-rpi/arch/arm/mach-bcm2708/bcm2708_gpio.c 2015-05-31 14:46:08.209661004 -0500
  8303. @@ -0,0 +1,426 @@
  8304. +/*
  8305. + * linux/arch/arm/mach-bcm2708/bcm2708_gpio.c
  8306. + *
  8307. + * Copyright (C) 2010 Broadcom
  8308. + *
  8309. + * This program is free software; you can redistribute it and/or modify
  8310. + * it under the terms of the GNU General Public License version 2 as
  8311. + * published by the Free Software Foundation.
  8312. + *
  8313. + */
  8314. +
  8315. +#include <linux/spinlock.h>
  8316. +#include <linux/module.h>
  8317. +#include <linux/delay.h>
  8318. +#include <linux/list.h>
  8319. +#include <linux/io.h>
  8320. +#include <linux/irq.h>
  8321. +#include <linux/interrupt.h>
  8322. +#include <linux/slab.h>
  8323. +#include <mach/gpio.h>
  8324. +#include <linux/gpio.h>
  8325. +#include <linux/platform_device.h>
  8326. +#include <mach/platform.h>
  8327. +#include <linux/pinctrl/consumer.h>
  8328. +
  8329. +#include <linux/platform_data/bcm2708.h>
  8330. +
  8331. +#define BCM_GPIO_DRIVER_NAME "bcm2708_gpio"
  8332. +#define DRIVER_NAME BCM_GPIO_DRIVER_NAME
  8333. +#define BCM_GPIO_USE_IRQ 1
  8334. +
  8335. +#define GPIOFSEL(x) (0x00+(x)*4)
  8336. +#define GPIOSET(x) (0x1c+(x)*4)
  8337. +#define GPIOCLR(x) (0x28+(x)*4)
  8338. +#define GPIOLEV(x) (0x34+(x)*4)
  8339. +#define GPIOEDS(x) (0x40+(x)*4)
  8340. +#define GPIOREN(x) (0x4c+(x)*4)
  8341. +#define GPIOFEN(x) (0x58+(x)*4)
  8342. +#define GPIOHEN(x) (0x64+(x)*4)
  8343. +#define GPIOLEN(x) (0x70+(x)*4)
  8344. +#define GPIOAREN(x) (0x7c+(x)*4)
  8345. +#define GPIOAFEN(x) (0x88+(x)*4)
  8346. +#define GPIOUD(x) (0x94+(x)*4)
  8347. +#define GPIOUDCLK(x) (0x98+(x)*4)
  8348. +
  8349. +#define GPIO_BANKS 2
  8350. +
  8351. +enum { GPIO_FSEL_INPUT, GPIO_FSEL_OUTPUT,
  8352. + GPIO_FSEL_ALT5, GPIO_FSEL_ALT_4,
  8353. + GPIO_FSEL_ALT0, GPIO_FSEL_ALT1,
  8354. + GPIO_FSEL_ALT2, GPIO_FSEL_ALT3,
  8355. +};
  8356. +
  8357. + /* Each of the two spinlocks protects a different set of hardware
  8358. + * regiters and data structurs. This decouples the code of the IRQ from
  8359. + * the GPIO code. This also makes the case of a GPIO routine call from
  8360. + * the IRQ code simpler.
  8361. + */
  8362. +static DEFINE_SPINLOCK(lock); /* GPIO registers */
  8363. +
  8364. +struct bcm2708_gpio {
  8365. + struct list_head list;
  8366. + void __iomem *base;
  8367. + struct gpio_chip gc;
  8368. + unsigned long rising[(BCM2708_NR_GPIOS + 31) / 32];
  8369. + unsigned long falling[(BCM2708_NR_GPIOS + 31) / 32];
  8370. + unsigned long high[(BCM2708_NR_GPIOS + 31) / 32];
  8371. + unsigned long low[(BCM2708_NR_GPIOS + 31) / 32];
  8372. +};
  8373. +
  8374. +static int bcm2708_set_function(struct gpio_chip *gc, unsigned offset,
  8375. + int function)
  8376. +{
  8377. + struct bcm2708_gpio *gpio = container_of(gc, struct bcm2708_gpio, gc);
  8378. + unsigned long flags;
  8379. + unsigned gpiodir;
  8380. + unsigned gpio_bank = offset / 10;
  8381. + unsigned gpio_field_offset = (offset - 10 * gpio_bank) * 3;
  8382. +
  8383. +//printk(KERN_ERR DRIVER_NAME ": bcm2708_gpio_set_function %p (%d,%d)\n", gc, offset, function);
  8384. + if (offset >= BCM2708_NR_GPIOS)
  8385. + return -EINVAL;
  8386. +
  8387. + spin_lock_irqsave(&lock, flags);
  8388. +
  8389. + gpiodir = readl(gpio->base + GPIOFSEL(gpio_bank));
  8390. + gpiodir &= ~(7 << gpio_field_offset);
  8391. + gpiodir |= function << gpio_field_offset;
  8392. + writel(gpiodir, gpio->base + GPIOFSEL(gpio_bank));
  8393. + spin_unlock_irqrestore(&lock, flags);
  8394. + gpiodir = readl(gpio->base + GPIOFSEL(gpio_bank));
  8395. +
  8396. + return 0;
  8397. +}
  8398. +
  8399. +static int bcm2708_gpio_dir_in(struct gpio_chip *gc, unsigned offset)
  8400. +{
  8401. + return bcm2708_set_function(gc, offset, GPIO_FSEL_INPUT);
  8402. +}
  8403. +
  8404. +static void bcm2708_gpio_set(struct gpio_chip *gc, unsigned offset, int value);
  8405. +static int bcm2708_gpio_dir_out(struct gpio_chip *gc, unsigned offset,
  8406. + int value)
  8407. +{
  8408. + int ret;
  8409. + ret = bcm2708_set_function(gc, offset, GPIO_FSEL_OUTPUT);
  8410. + if (ret >= 0)
  8411. + bcm2708_gpio_set(gc, offset, value);
  8412. + return ret;
  8413. +}
  8414. +
  8415. +static int bcm2708_gpio_get(struct gpio_chip *gc, unsigned offset)
  8416. +{
  8417. + struct bcm2708_gpio *gpio = container_of(gc, struct bcm2708_gpio, gc);
  8418. + unsigned gpio_bank = offset / 32;
  8419. + unsigned gpio_field_offset = (offset - 32 * gpio_bank);
  8420. + unsigned lev;
  8421. +
  8422. + if (offset >= BCM2708_NR_GPIOS)
  8423. + return 0;
  8424. + lev = readl(gpio->base + GPIOLEV(gpio_bank));
  8425. +//printk(KERN_ERR DRIVER_NAME ": bcm2708_gpio_get %p (%d)=%d\n", gc, offset, 0x1 & (lev>>gpio_field_offset));
  8426. + return 0x1 & (lev >> gpio_field_offset);
  8427. +}
  8428. +
  8429. +static void bcm2708_gpio_set(struct gpio_chip *gc, unsigned offset, int value)
  8430. +{
  8431. + struct bcm2708_gpio *gpio = container_of(gc, struct bcm2708_gpio, gc);
  8432. + unsigned gpio_bank = offset / 32;
  8433. + unsigned gpio_field_offset = (offset - 32 * gpio_bank);
  8434. +//printk(KERN_ERR DRIVER_NAME ": bcm2708_gpio_set %p (%d=%d)\n", gc, offset, value);
  8435. + if (offset >= BCM2708_NR_GPIOS)
  8436. + return;
  8437. + if (value)
  8438. + writel(1 << gpio_field_offset, gpio->base + GPIOSET(gpio_bank));
  8439. + else
  8440. + writel(1 << gpio_field_offset, gpio->base + GPIOCLR(gpio_bank));
  8441. +}
  8442. +
  8443. +/**********************
  8444. + * extension to configure pullups
  8445. + */
  8446. +int bcm2708_gpio_setpull(struct gpio_chip *gc, unsigned offset,
  8447. + bcm2708_gpio_pull_t value)
  8448. +{
  8449. + struct bcm2708_gpio *gpio = container_of(gc, struct bcm2708_gpio, gc);
  8450. + unsigned gpio_bank = offset / 32;
  8451. + unsigned gpio_field_offset = (offset - 32 * gpio_bank);
  8452. +
  8453. + if (offset >= BCM2708_NR_GPIOS)
  8454. + return -EINVAL;
  8455. +
  8456. + switch (value) {
  8457. + case BCM2708_PULL_UP:
  8458. + writel(2, gpio->base + GPIOUD(0));
  8459. + break;
  8460. + case BCM2708_PULL_DOWN:
  8461. + writel(1, gpio->base + GPIOUD(0));
  8462. + break;
  8463. + case BCM2708_PULL_OFF:
  8464. + writel(0, gpio->base + GPIOUD(0));
  8465. + break;
  8466. + }
  8467. +
  8468. + udelay(5);
  8469. + writel(1 << gpio_field_offset, gpio->base + GPIOUDCLK(gpio_bank));
  8470. + udelay(5);
  8471. + writel(0, gpio->base + GPIOUD(0));
  8472. + writel(0 << gpio_field_offset, gpio->base + GPIOUDCLK(gpio_bank));
  8473. +
  8474. + return 0;
  8475. +}
  8476. +EXPORT_SYMBOL(bcm2708_gpio_setpull);
  8477. +
  8478. +/*************************************************************************************************************************
  8479. + * bcm2708 GPIO IRQ
  8480. + */
  8481. +
  8482. +#if BCM_GPIO_USE_IRQ
  8483. +
  8484. +static int bcm2708_gpio_to_irq(struct gpio_chip *chip, unsigned gpio)
  8485. +{
  8486. + return gpio_to_irq(gpio);
  8487. +}
  8488. +
  8489. +static int bcm2708_gpio_irq_set_type(struct irq_data *d, unsigned type)
  8490. +{
  8491. + unsigned irq = d->irq;
  8492. + struct bcm2708_gpio *gpio = irq_get_chip_data(irq);
  8493. + unsigned gn = irq_to_gpio(irq);
  8494. + unsigned gb = gn / 32;
  8495. + unsigned go = gn % 32;
  8496. +
  8497. + gpio->rising[gb] &= ~(1 << go);
  8498. + gpio->falling[gb] &= ~(1 << go);
  8499. + gpio->high[gb] &= ~(1 << go);
  8500. + gpio->low[gb] &= ~(1 << go);
  8501. +
  8502. + if (type & ~(IRQ_TYPE_EDGE_FALLING | IRQ_TYPE_EDGE_RISING | IRQ_TYPE_LEVEL_LOW | IRQ_TYPE_LEVEL_HIGH))
  8503. + return -EINVAL;
  8504. +
  8505. + if (type & IRQ_TYPE_EDGE_RISING)
  8506. + gpio->rising[gb] |= (1 << go);
  8507. + if (type & IRQ_TYPE_EDGE_FALLING)
  8508. + gpio->falling[gb] |= (1 << go);
  8509. + if (type & IRQ_TYPE_LEVEL_HIGH)
  8510. + gpio->high[gb] |= (1 << go);
  8511. + if (type & IRQ_TYPE_LEVEL_LOW)
  8512. + gpio->low[gb] |= (1 << go);
  8513. + return 0;
  8514. +}
  8515. +
  8516. +static void bcm2708_gpio_irq_mask(struct irq_data *d)
  8517. +{
  8518. + unsigned irq = d->irq;
  8519. + struct bcm2708_gpio *gpio = irq_get_chip_data(irq);
  8520. + unsigned gn = irq_to_gpio(irq);
  8521. + unsigned gb = gn / 32;
  8522. + unsigned long rising = readl(gpio->base + GPIOREN(gb));
  8523. + unsigned long falling = readl(gpio->base + GPIOFEN(gb));
  8524. + unsigned long high = readl(gpio->base + GPIOHEN(gb));
  8525. + unsigned long low = readl(gpio->base + GPIOLEN(gb));
  8526. +
  8527. + gn = gn % 32;
  8528. +
  8529. + writel(rising & ~(1 << gn), gpio->base + GPIOREN(gb));
  8530. + writel(falling & ~(1 << gn), gpio->base + GPIOFEN(gb));
  8531. + writel(high & ~(1 << gn), gpio->base + GPIOHEN(gb));
  8532. + writel(low & ~(1 << gn), gpio->base + GPIOLEN(gb));
  8533. +}
  8534. +
  8535. +static void bcm2708_gpio_irq_unmask(struct irq_data *d)
  8536. +{
  8537. + unsigned irq = d->irq;
  8538. + struct bcm2708_gpio *gpio = irq_get_chip_data(irq);
  8539. + unsigned gn = irq_to_gpio(irq);
  8540. + unsigned gb = gn / 32;
  8541. + unsigned go = gn % 32;
  8542. + unsigned long rising = readl(gpio->base + GPIOREN(gb));
  8543. + unsigned long falling = readl(gpio->base + GPIOFEN(gb));
  8544. + unsigned long high = readl(gpio->base + GPIOHEN(gb));
  8545. + unsigned long low = readl(gpio->base + GPIOLEN(gb));
  8546. +
  8547. + if (gpio->rising[gb] & (1 << go)) {
  8548. + writel(rising | (1 << go), gpio->base + GPIOREN(gb));
  8549. + } else {
  8550. + writel(rising & ~(1 << go), gpio->base + GPIOREN(gb));
  8551. + }
  8552. +
  8553. + if (gpio->falling[gb] & (1 << go)) {
  8554. + writel(falling | (1 << go), gpio->base + GPIOFEN(gb));
  8555. + } else {
  8556. + writel(falling & ~(1 << go), gpio->base + GPIOFEN(gb));
  8557. + }
  8558. +
  8559. + if (gpio->high[gb] & (1 << go)) {
  8560. + writel(high | (1 << go), gpio->base + GPIOHEN(gb));
  8561. + } else {
  8562. + writel(high & ~(1 << go), gpio->base + GPIOHEN(gb));
  8563. + }
  8564. +
  8565. + if (gpio->low[gb] & (1 << go)) {
  8566. + writel(low | (1 << go), gpio->base + GPIOLEN(gb));
  8567. + } else {
  8568. + writel(low & ~(1 << go), gpio->base + GPIOLEN(gb));
  8569. + }
  8570. +}
  8571. +
  8572. +static struct irq_chip bcm2708_irqchip = {
  8573. + .name = "GPIO",
  8574. + .irq_enable = bcm2708_gpio_irq_unmask,
  8575. + .irq_disable = bcm2708_gpio_irq_mask,
  8576. + .irq_unmask = bcm2708_gpio_irq_unmask,
  8577. + .irq_mask = bcm2708_gpio_irq_mask,
  8578. + .irq_set_type = bcm2708_gpio_irq_set_type,
  8579. +};
  8580. +
  8581. +static irqreturn_t bcm2708_gpio_interrupt(int irq, void *dev_id)
  8582. +{
  8583. + unsigned long edsr;
  8584. + unsigned bank;
  8585. + int i;
  8586. + unsigned gpio;
  8587. + unsigned level_bits;
  8588. + struct bcm2708_gpio *gpio_data = dev_id;
  8589. +
  8590. + for (bank = 0; bank < GPIO_BANKS; bank++) {
  8591. + edsr = readl(__io_address(GPIO_BASE) + GPIOEDS(bank));
  8592. + level_bits = gpio_data->high[bank] | gpio_data->low[bank];
  8593. +
  8594. + for_each_set_bit(i, &edsr, 32) {
  8595. + gpio = i + bank * 32;
  8596. + /* ack edge triggered IRQs immediately */
  8597. + if (!(level_bits & (1<<i)))
  8598. + writel(1<<i,
  8599. + __io_address(GPIO_BASE) + GPIOEDS(bank));
  8600. + generic_handle_irq(gpio_to_irq(gpio));
  8601. + /* ack level triggered IRQ after handling them */
  8602. + if (level_bits & (1<<i))
  8603. + writel(1<<i,
  8604. + __io_address(GPIO_BASE) + GPIOEDS(bank));
  8605. + }
  8606. + }
  8607. + return IRQ_HANDLED;
  8608. +}
  8609. +
  8610. +static struct irqaction bcm2708_gpio_irq = {
  8611. + .name = "BCM2708 GPIO catchall handler",
  8612. + .flags = IRQF_DISABLED | IRQF_TIMER | IRQF_IRQPOLL,
  8613. + .handler = bcm2708_gpio_interrupt,
  8614. +};
  8615. +
  8616. +static void bcm2708_gpio_irq_init(struct bcm2708_gpio *ucb)
  8617. +{
  8618. + unsigned irq;
  8619. +
  8620. + ucb->gc.to_irq = bcm2708_gpio_to_irq;
  8621. +
  8622. + for (irq = GPIO_IRQ_START; irq < (GPIO_IRQ_START + GPIO_IRQS); irq++) {
  8623. + irq_set_chip_data(irq, ucb);
  8624. + irq_set_chip_and_handler(irq, &bcm2708_irqchip,
  8625. + handle_simple_irq);
  8626. + set_irq_flags(irq, IRQF_VALID);
  8627. + }
  8628. +
  8629. + bcm2708_gpio_irq.dev_id = ucb;
  8630. + setup_irq(IRQ_GPIO3, &bcm2708_gpio_irq);
  8631. +}
  8632. +
  8633. +#else
  8634. +
  8635. +static void bcm2708_gpio_irq_init(struct bcm2708_gpio *ucb)
  8636. +{
  8637. +}
  8638. +
  8639. +#endif /* #if BCM_GPIO_USE_IRQ ***************************************************************************************************************** */
  8640. +
  8641. +static int bcm2708_gpio_probe(struct platform_device *dev)
  8642. +{
  8643. + struct bcm2708_gpio *ucb;
  8644. + struct resource *res;
  8645. + int bank;
  8646. + int err = 0;
  8647. +
  8648. + printk(KERN_INFO DRIVER_NAME ": bcm2708_gpio_probe %p\n", dev);
  8649. +
  8650. + ucb = kzalloc(sizeof(*ucb), GFP_KERNEL);
  8651. + if (NULL == ucb) {
  8652. + printk(KERN_ERR DRIVER_NAME ": failed to allocate "
  8653. + "mailbox memory\n");
  8654. + err = -ENOMEM;
  8655. + goto err;
  8656. + }
  8657. +
  8658. + res = platform_get_resource(dev, IORESOURCE_MEM, 0);
  8659. +
  8660. + platform_set_drvdata(dev, ucb);
  8661. + ucb->base = __io_address(GPIO_BASE);
  8662. +
  8663. + ucb->gc.label = "bcm2708_gpio";
  8664. + ucb->gc.base = 0;
  8665. + ucb->gc.ngpio = BCM2708_NR_GPIOS;
  8666. + ucb->gc.owner = THIS_MODULE;
  8667. +
  8668. + ucb->gc.direction_input = bcm2708_gpio_dir_in;
  8669. + ucb->gc.direction_output = bcm2708_gpio_dir_out;
  8670. + ucb->gc.get = bcm2708_gpio_get;
  8671. + ucb->gc.set = bcm2708_gpio_set;
  8672. + ucb->gc.can_sleep = 0;
  8673. +
  8674. + for (bank = 0; bank < GPIO_BANKS; bank++) {
  8675. + writel(0, ucb->base + GPIOREN(bank));
  8676. + writel(0, ucb->base + GPIOFEN(bank));
  8677. + writel(0, ucb->base + GPIOHEN(bank));
  8678. + writel(0, ucb->base + GPIOLEN(bank));
  8679. + writel(0, ucb->base + GPIOAREN(bank));
  8680. + writel(0, ucb->base + GPIOAFEN(bank));
  8681. + writel(~0, ucb->base + GPIOEDS(bank));
  8682. + }
  8683. +
  8684. + bcm2708_gpio_irq_init(ucb);
  8685. +
  8686. + err = gpiochip_add(&ucb->gc);
  8687. +
  8688. +err:
  8689. + return err;
  8690. +
  8691. +}
  8692. +
  8693. +static int bcm2708_gpio_remove(struct platform_device *dev)
  8694. +{
  8695. + int err = 0;
  8696. + struct bcm2708_gpio *ucb = platform_get_drvdata(dev);
  8697. +
  8698. + printk(KERN_ERR DRIVER_NAME ": bcm2708_gpio_remove %p\n", dev);
  8699. +
  8700. + gpiochip_remove(&ucb->gc);
  8701. +
  8702. + platform_set_drvdata(dev, NULL);
  8703. + kfree(ucb);
  8704. +
  8705. + return err;
  8706. +}
  8707. +
  8708. +static struct platform_driver bcm2708_gpio_driver = {
  8709. + .probe = bcm2708_gpio_probe,
  8710. + .remove = bcm2708_gpio_remove,
  8711. + .driver = {
  8712. + .name = "bcm2708_gpio"},
  8713. +};
  8714. +
  8715. +static int __init bcm2708_gpio_init(void)
  8716. +{
  8717. + return platform_driver_register(&bcm2708_gpio_driver);
  8718. +}
  8719. +
  8720. +static void __exit bcm2708_gpio_exit(void)
  8721. +{
  8722. + platform_driver_unregister(&bcm2708_gpio_driver);
  8723. +}
  8724. +
  8725. +module_init(bcm2708_gpio_init);
  8726. +module_exit(bcm2708_gpio_exit);
  8727. +
  8728. +MODULE_DESCRIPTION("Broadcom BCM2708 GPIO driver");
  8729. +MODULE_LICENSE("GPL");
  8730. diff -Nur linux-3.18.14/arch/arm/mach-bcm2708/bcm2708.h linux-rpi/arch/arm/mach-bcm2708/bcm2708.h
  8731. --- linux-3.18.14/arch/arm/mach-bcm2708/bcm2708.h 1969-12-31 18:00:00.000000000 -0600
  8732. +++ linux-rpi/arch/arm/mach-bcm2708/bcm2708.h 2015-05-31 14:46:08.209661004 -0500
  8733. @@ -0,0 +1,49 @@
  8734. +/*
  8735. + * linux/arch/arm/mach-bcm2708/bcm2708.h
  8736. + *
  8737. + * BCM2708 machine support header
  8738. + *
  8739. + * Copyright (C) 2010 Broadcom
  8740. + *
  8741. + * This program is free software; you can redistribute it and/or modify
  8742. + * it under the terms of the GNU General Public License as published by
  8743. + * the Free Software Foundation; either version 2 of the License, or
  8744. + * (at your option) any later version.
  8745. + *
  8746. + * This program is distributed in the hope that it will be useful,
  8747. + * but WITHOUT ANY WARRANTY; without even the implied warranty of
  8748. + * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
  8749. + * GNU General Public License for more details.
  8750. + *
  8751. + * You should have received a copy of the GNU General Public License
  8752. + * along with this program; if not, write to the Free Software
  8753. + * Foundation, Inc., 59 Temple Place, Suite 330, Boston, MA 02111-1307 USA
  8754. + */
  8755. +
  8756. +#ifndef __BCM2708_BCM2708_H
  8757. +#define __BCM2708_BCM2708_H
  8758. +
  8759. +#include <linux/amba/bus.h>
  8760. +
  8761. +extern void __init bcm2708_init(void);
  8762. +extern void __init bcm2708_init_irq(void);
  8763. +extern void __init bcm2708_map_io(void);
  8764. +extern struct sys_timer bcm2708_timer;
  8765. +extern unsigned int mmc_status(struct device *dev);
  8766. +
  8767. +#define AMBA_DEVICE(name, busid, base, plat) \
  8768. +static struct amba_device name##_device = { \
  8769. + .dev = { \
  8770. + .coherent_dma_mask = ~0, \
  8771. + .init_name = busid, \
  8772. + .platform_data = plat, \
  8773. + }, \
  8774. + .res = { \
  8775. + .start = base##_BASE, \
  8776. + .end = (base##_BASE) + SZ_4K - 1,\
  8777. + .flags = IORESOURCE_MEM, \
  8778. + }, \
  8779. + .irq = base##_IRQ, \
  8780. +}
  8781. +
  8782. +#endif
  8783. diff -Nur linux-3.18.14/arch/arm/mach-bcm2708/dma.c linux-rpi/arch/arm/mach-bcm2708/dma.c
  8784. --- linux-3.18.14/arch/arm/mach-bcm2708/dma.c 1969-12-31 18:00:00.000000000 -0600
  8785. +++ linux-rpi/arch/arm/mach-bcm2708/dma.c 2015-05-31 14:46:08.209661004 -0500
  8786. @@ -0,0 +1,409 @@
  8787. +/*
  8788. + * linux/arch/arm/mach-bcm2708/dma.c
  8789. + *
  8790. + * Copyright (C) 2010 Broadcom
  8791. + *
  8792. + * This program is free software; you can redistribute it and/or modify
  8793. + * it under the terms of the GNU General Public License version 2 as
  8794. + * published by the Free Software Foundation.
  8795. + */
  8796. +
  8797. +#include <linux/slab.h>
  8798. +#include <linux/device.h>
  8799. +#include <linux/platform_device.h>
  8800. +#include <linux/module.h>
  8801. +#include <linux/scatterlist.h>
  8802. +
  8803. +#include <mach/dma.h>
  8804. +#include <mach/irqs.h>
  8805. +
  8806. +/*****************************************************************************\
  8807. + * *
  8808. + * Configuration *
  8809. + * *
  8810. +\*****************************************************************************/
  8811. +
  8812. +#define CACHE_LINE_MASK 31
  8813. +#define DRIVER_NAME BCM_DMAMAN_DRIVER_NAME
  8814. +#define DEFAULT_DMACHAN_BITMAP 0x10 /* channel 4 only */
  8815. +
  8816. +/* valid only for channels 0 - 14, 15 has its own base address */
  8817. +#define BCM2708_DMA_CHAN(n) ((n)<<8) /* base address */
  8818. +#define BCM2708_DMA_CHANIO(dma_base, n) \
  8819. + ((void __iomem *)((char *)(dma_base)+BCM2708_DMA_CHAN(n)))
  8820. +
  8821. +
  8822. +/*****************************************************************************\
  8823. + * *
  8824. + * DMA Auxilliary Functions *
  8825. + * *
  8826. +\*****************************************************************************/
  8827. +
  8828. +/* A DMA buffer on an arbitrary boundary may separate a cache line into a
  8829. + section inside the DMA buffer and another section outside it.
  8830. + Even if we flush DMA buffers from the cache there is always the chance that
  8831. + during a DMA someone will access the part of a cache line that is outside
  8832. + the DMA buffer - which will then bring in unwelcome data.
  8833. + Without being able to dictate our own buffer pools we must insist that
  8834. + DMA buffers consist of a whole number of cache lines.
  8835. +*/
  8836. +
  8837. +extern int
  8838. +bcm_sg_suitable_for_dma(struct scatterlist *sg_ptr, int sg_len)
  8839. +{
  8840. + int i;
  8841. +
  8842. + for (i = 0; i < sg_len; i++) {
  8843. + if (sg_ptr[i].offset & CACHE_LINE_MASK ||
  8844. + sg_ptr[i].length & CACHE_LINE_MASK)
  8845. + return 0;
  8846. + }
  8847. +
  8848. + return 1;
  8849. +}
  8850. +EXPORT_SYMBOL_GPL(bcm_sg_suitable_for_dma);
  8851. +
  8852. +extern void
  8853. +bcm_dma_start(void __iomem *dma_chan_base, dma_addr_t control_block)
  8854. +{
  8855. + dsb(); /* ARM data synchronization (push) operation */
  8856. +
  8857. + writel(control_block, dma_chan_base + BCM2708_DMA_ADDR);
  8858. + writel(BCM2708_DMA_ACTIVE, dma_chan_base + BCM2708_DMA_CS);
  8859. +}
  8860. +
  8861. +extern void bcm_dma_wait_idle(void __iomem *dma_chan_base)
  8862. +{
  8863. + dsb();
  8864. +
  8865. + /* ugly busy wait only option for now */
  8866. + while (readl(dma_chan_base + BCM2708_DMA_CS) & BCM2708_DMA_ACTIVE)
  8867. + cpu_relax();
  8868. +}
  8869. +
  8870. +EXPORT_SYMBOL_GPL(bcm_dma_start);
  8871. +
  8872. +extern bool bcm_dma_is_busy(void __iomem *dma_chan_base)
  8873. +{
  8874. + dsb();
  8875. +
  8876. + return readl(dma_chan_base + BCM2708_DMA_CS) & BCM2708_DMA_ACTIVE;
  8877. +}
  8878. +EXPORT_SYMBOL_GPL(bcm_dma_is_busy);
  8879. +
  8880. +/* Complete an ongoing DMA (assuming its results are to be ignored)
  8881. + Does nothing if there is no DMA in progress.
  8882. + This routine waits for the current AXI transfer to complete before
  8883. + terminating the current DMA. If the current transfer is hung on a DREQ used
  8884. + by an uncooperative peripheral the AXI transfer may never complete. In this
  8885. + case the routine times out and return a non-zero error code.
  8886. + Use of this routine doesn't guarantee that the ongoing or aborted DMA
  8887. + does not produce an interrupt.
  8888. +*/
  8889. +extern int
  8890. +bcm_dma_abort(void __iomem *dma_chan_base)
  8891. +{
  8892. + unsigned long int cs;
  8893. + int rc = 0;
  8894. +
  8895. + cs = readl(dma_chan_base + BCM2708_DMA_CS);
  8896. +
  8897. + if (BCM2708_DMA_ACTIVE & cs) {
  8898. + long int timeout = 10000;
  8899. +
  8900. + /* write 0 to the active bit - pause the DMA */
  8901. + writel(0, dma_chan_base + BCM2708_DMA_CS);
  8902. +
  8903. + /* wait for any current AXI transfer to complete */
  8904. + while (0 != (cs & BCM2708_DMA_ISPAUSED) && --timeout >= 0)
  8905. + cs = readl(dma_chan_base + BCM2708_DMA_CS);
  8906. +
  8907. + if (0 != (cs & BCM2708_DMA_ISPAUSED)) {
  8908. + /* we'll un-pause when we set of our next DMA */
  8909. + rc = -ETIMEDOUT;
  8910. +
  8911. + } else if (BCM2708_DMA_ACTIVE & cs) {
  8912. + /* terminate the control block chain */
  8913. + writel(0, dma_chan_base + BCM2708_DMA_NEXTCB);
  8914. +
  8915. + /* abort the whole DMA */
  8916. + writel(BCM2708_DMA_ABORT | BCM2708_DMA_ACTIVE,
  8917. + dma_chan_base + BCM2708_DMA_CS);
  8918. + }
  8919. + }
  8920. +
  8921. + return rc;
  8922. +}
  8923. +EXPORT_SYMBOL_GPL(bcm_dma_abort);
  8924. +
  8925. +
  8926. +/***************************************************************************** \
  8927. + * *
  8928. + * DMA Manager Device Methods *
  8929. + * *
  8930. +\*****************************************************************************/
  8931. +
  8932. +struct vc_dmaman {
  8933. + void __iomem *dma_base;
  8934. + u32 chan_available; /* bitmap of available channels */
  8935. + u32 has_feature[BCM_DMA_FEATURE_COUNT]; /* bitmap of feature presence */
  8936. +};
  8937. +
  8938. +static void vc_dmaman_init(struct vc_dmaman *dmaman, void __iomem *dma_base,
  8939. + u32 chans_available)
  8940. +{
  8941. + dmaman->dma_base = dma_base;
  8942. + dmaman->chan_available = chans_available;
  8943. + dmaman->has_feature[BCM_DMA_FEATURE_FAST_ORD] = 0x0c; /* chans 2 & 3 */
  8944. + dmaman->has_feature[BCM_DMA_FEATURE_BULK_ORD] = 0x01; /* chan 0 */
  8945. + dmaman->has_feature[BCM_DMA_FEATURE_NORMAL_ORD] = 0xfe; /* chans 1 to 7 */
  8946. + dmaman->has_feature[BCM_DMA_FEATURE_LITE_ORD] = 0x7f00; /* chans 8 to 14 */
  8947. +}
  8948. +
  8949. +static int vc_dmaman_chan_alloc(struct vc_dmaman *dmaman,
  8950. + unsigned preferred_feature_set)
  8951. +{
  8952. + u32 chans;
  8953. + int feature;
  8954. +
  8955. + chans = dmaman->chan_available;
  8956. + for (feature = 0; feature < BCM_DMA_FEATURE_COUNT; feature++)
  8957. + /* select the subset of available channels with the desired
  8958. + feature so long as some of the candidate channels have that
  8959. + feature */
  8960. + if ((preferred_feature_set & (1 << feature)) &&
  8961. + (chans & dmaman->has_feature[feature]))
  8962. + chans &= dmaman->has_feature[feature];
  8963. +
  8964. + if (chans) {
  8965. + int chan = 0;
  8966. + /* return the ordinal of the first channel in the bitmap */
  8967. + while (chans != 0 && (chans & 1) == 0) {
  8968. + chans >>= 1;
  8969. + chan++;
  8970. + }
  8971. + /* claim the channel */
  8972. + dmaman->chan_available &= ~(1 << chan);
  8973. + return chan;
  8974. + } else
  8975. + return -ENOMEM;
  8976. +}
  8977. +
  8978. +static int vc_dmaman_chan_free(struct vc_dmaman *dmaman, int chan)
  8979. +{
  8980. + if (chan < 0)
  8981. + return -EINVAL;
  8982. + else if ((1 << chan) & dmaman->chan_available)
  8983. + return -EIDRM;
  8984. + else {
  8985. + dmaman->chan_available |= (1 << chan);
  8986. + return 0;
  8987. + }
  8988. +}
  8989. +
  8990. +/*****************************************************************************\
  8991. + * *
  8992. + * DMA IRQs *
  8993. + * *
  8994. +\*****************************************************************************/
  8995. +
  8996. +static unsigned char bcm_dma_irqs[] = {
  8997. + IRQ_DMA0,
  8998. + IRQ_DMA1,
  8999. + IRQ_DMA2,
  9000. + IRQ_DMA3,
  9001. + IRQ_DMA4,
  9002. + IRQ_DMA5,
  9003. + IRQ_DMA6,
  9004. + IRQ_DMA7,
  9005. + IRQ_DMA8,
  9006. + IRQ_DMA9,
  9007. + IRQ_DMA10,
  9008. + IRQ_DMA11,
  9009. + IRQ_DMA12
  9010. +};
  9011. +
  9012. +
  9013. +/***************************************************************************** \
  9014. + * *
  9015. + * DMA Manager Monitor *
  9016. + * *
  9017. +\*****************************************************************************/
  9018. +
  9019. +static struct device *dmaman_dev; /* we assume there's only one! */
  9020. +
  9021. +extern int bcm_dma_chan_alloc(unsigned preferred_feature_set,
  9022. + void __iomem **out_dma_base, int *out_dma_irq)
  9023. +{
  9024. + if (!dmaman_dev)
  9025. + return -ENODEV;
  9026. + else {
  9027. + struct vc_dmaman *dmaman = dev_get_drvdata(dmaman_dev);
  9028. + int rc;
  9029. +
  9030. + device_lock(dmaman_dev);
  9031. + rc = vc_dmaman_chan_alloc(dmaman, preferred_feature_set);
  9032. + if (rc >= 0) {
  9033. + *out_dma_base = BCM2708_DMA_CHANIO(dmaman->dma_base,
  9034. + rc);
  9035. + *out_dma_irq = bcm_dma_irqs[rc];
  9036. + }
  9037. + device_unlock(dmaman_dev);
  9038. +
  9039. + return rc;
  9040. + }
  9041. +}
  9042. +EXPORT_SYMBOL_GPL(bcm_dma_chan_alloc);
  9043. +
  9044. +extern int bcm_dma_chan_free(int channel)
  9045. +{
  9046. + if (dmaman_dev) {
  9047. + struct vc_dmaman *dmaman = dev_get_drvdata(dmaman_dev);
  9048. + int rc;
  9049. +
  9050. + device_lock(dmaman_dev);
  9051. + rc = vc_dmaman_chan_free(dmaman, channel);
  9052. + device_unlock(dmaman_dev);
  9053. +
  9054. + return rc;
  9055. + } else
  9056. + return -ENODEV;
  9057. +}
  9058. +EXPORT_SYMBOL_GPL(bcm_dma_chan_free);
  9059. +
  9060. +static int dev_dmaman_register(const char *dev_name, struct device *dev)
  9061. +{
  9062. + int rc = dmaman_dev ? -EINVAL : 0;
  9063. + dmaman_dev = dev;
  9064. + return rc;
  9065. +}
  9066. +
  9067. +static void dev_dmaman_deregister(const char *dev_name, struct device *dev)
  9068. +{
  9069. + dmaman_dev = NULL;
  9070. +}
  9071. +
  9072. +/*****************************************************************************\
  9073. + * *
  9074. + * DMA Device *
  9075. + * *
  9076. +\*****************************************************************************/
  9077. +
  9078. +static int dmachans = -1; /* module parameter */
  9079. +
  9080. +static int bcm_dmaman_probe(struct platform_device *pdev)
  9081. +{
  9082. + int ret = 0;
  9083. + struct vc_dmaman *dmaman;
  9084. + struct resource *dma_res = NULL;
  9085. + void __iomem *dma_base = NULL;
  9086. + int have_dma_region = 0;
  9087. +
  9088. + dmaman = kzalloc(sizeof(*dmaman), GFP_KERNEL);
  9089. + if (NULL == dmaman) {
  9090. + printk(KERN_ERR DRIVER_NAME ": failed to allocate "
  9091. + "DMA management memory\n");
  9092. + ret = -ENOMEM;
  9093. + } else {
  9094. +
  9095. + dma_res = platform_get_resource(pdev, IORESOURCE_MEM, 0);
  9096. + if (dma_res == NULL) {
  9097. + printk(KERN_ERR DRIVER_NAME ": failed to obtain memory "
  9098. + "resource\n");
  9099. + ret = -ENODEV;
  9100. + } else if (!request_mem_region(dma_res->start,
  9101. + resource_size(dma_res),
  9102. + DRIVER_NAME)) {
  9103. + dev_err(&pdev->dev, "cannot obtain DMA region\n");
  9104. + ret = -EBUSY;
  9105. + } else {
  9106. + have_dma_region = 1;
  9107. + dma_base = ioremap(dma_res->start,
  9108. + resource_size(dma_res));
  9109. + if (!dma_base) {
  9110. + dev_err(&pdev->dev, "cannot map DMA region\n");
  9111. + ret = -ENOMEM;
  9112. + } else {
  9113. + /* use module parameter if one was provided */
  9114. + if (dmachans > 0)
  9115. + vc_dmaman_init(dmaman, dma_base,
  9116. + dmachans);
  9117. + else
  9118. + vc_dmaman_init(dmaman, dma_base,
  9119. + DEFAULT_DMACHAN_BITMAP);
  9120. +
  9121. + platform_set_drvdata(pdev, dmaman);
  9122. + dev_dmaman_register(DRIVER_NAME, &pdev->dev);
  9123. +
  9124. + printk(KERN_INFO DRIVER_NAME ": DMA manager "
  9125. + "at %p\n", dma_base);
  9126. + }
  9127. + }
  9128. + }
  9129. + if (ret != 0) {
  9130. + if (dma_base)
  9131. + iounmap(dma_base);
  9132. + if (dma_res && have_dma_region)
  9133. + release_mem_region(dma_res->start,
  9134. + resource_size(dma_res));
  9135. + if (dmaman)
  9136. + kfree(dmaman);
  9137. + }
  9138. + return ret;
  9139. +}
  9140. +
  9141. +static int bcm_dmaman_remove(struct platform_device *pdev)
  9142. +{
  9143. + struct vc_dmaman *dmaman = platform_get_drvdata(pdev);
  9144. +
  9145. + platform_set_drvdata(pdev, NULL);
  9146. + dev_dmaman_deregister(DRIVER_NAME, &pdev->dev);
  9147. + kfree(dmaman);
  9148. +
  9149. + return 0;
  9150. +}
  9151. +
  9152. +static struct platform_driver bcm_dmaman_driver = {
  9153. + .probe = bcm_dmaman_probe,
  9154. + .remove = bcm_dmaman_remove,
  9155. +
  9156. + .driver = {
  9157. + .name = DRIVER_NAME,
  9158. + .owner = THIS_MODULE,
  9159. + },
  9160. +};
  9161. +
  9162. +/*****************************************************************************\
  9163. + * *
  9164. + * Driver init/exit *
  9165. + * *
  9166. +\*****************************************************************************/
  9167. +
  9168. +static int __init bcm_dmaman_drv_init(void)
  9169. +{
  9170. + int ret;
  9171. +
  9172. + ret = platform_driver_register(&bcm_dmaman_driver);
  9173. + if (ret != 0) {
  9174. + printk(KERN_ERR DRIVER_NAME ": failed to register "
  9175. + "on platform\n");
  9176. + }
  9177. +
  9178. + return ret;
  9179. +}
  9180. +
  9181. +static void __exit bcm_dmaman_drv_exit(void)
  9182. +{
  9183. + platform_driver_unregister(&bcm_dmaman_driver);
  9184. +}
  9185. +
  9186. +module_init(bcm_dmaman_drv_init);
  9187. +module_exit(bcm_dmaman_drv_exit);
  9188. +
  9189. +module_param(dmachans, int, 0644);
  9190. +
  9191. +MODULE_AUTHOR("Gray Girling <grayg@broadcom.com>");
  9192. +MODULE_DESCRIPTION("DMA channel manager driver");
  9193. +MODULE_LICENSE("GPL");
  9194. +
  9195. +MODULE_PARM_DESC(dmachans, "Bitmap of DMA channels available to the ARM");
  9196. diff -Nur linux-3.18.14/arch/arm/mach-bcm2708/include/mach/arm_control.h linux-rpi/arch/arm/mach-bcm2708/include/mach/arm_control.h
  9197. --- linux-3.18.14/arch/arm/mach-bcm2708/include/mach/arm_control.h 1969-12-31 18:00:00.000000000 -0600
  9198. +++ linux-rpi/arch/arm/mach-bcm2708/include/mach/arm_control.h 2015-05-31 14:46:08.209661004 -0500
  9199. @@ -0,0 +1,419 @@
  9200. +/*
  9201. + * linux/arch/arm/mach-bcm2708/arm_control.h
  9202. + *
  9203. + * Copyright (C) 2010 Broadcom
  9204. + *
  9205. + * This program is free software; you can redistribute it and/or modify
  9206. + * it under the terms of the GNU General Public License as published by
  9207. + * the Free Software Foundation; either version 2 of the License, or
  9208. + * (at your option) any later version.
  9209. + *
  9210. + * This program is distributed in the hope that it will be useful,
  9211. + * but WITHOUT ANY WARRANTY; without even the implied warranty of
  9212. + * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
  9213. + * GNU General Public License for more details.
  9214. + *
  9215. + * You should have received a copy of the GNU General Public License
  9216. + * along with this program; if not, write to the Free Software
  9217. + * Foundation, Inc., 59 Temple Place, Suite 330, Boston, MA 02111-1307 USA
  9218. + */
  9219. +
  9220. +#ifndef __BCM2708_ARM_CONTROL_H
  9221. +#define __BCM2708_ARM_CONTROL_H
  9222. +
  9223. +/*
  9224. + * Definitions and addresses for the ARM CONTROL logic
  9225. + * This file is manually generated.
  9226. + */
  9227. +
  9228. +#define ARM_BASE 0x7E00B000
  9229. +
  9230. +/* Basic configuration */
  9231. +#define ARM_CONTROL0 HW_REGISTER_RW(ARM_BASE+0x000)
  9232. +#define ARM_C0_SIZ128M 0x00000000
  9233. +#define ARM_C0_SIZ256M 0x00000001
  9234. +#define ARM_C0_SIZ512M 0x00000002
  9235. +#define ARM_C0_SIZ1G 0x00000003
  9236. +#define ARM_C0_BRESP0 0x00000000
  9237. +#define ARM_C0_BRESP1 0x00000004
  9238. +#define ARM_C0_BRESP2 0x00000008
  9239. +#define ARM_C0_BOOTHI 0x00000010
  9240. +#define ARM_C0_UNUSED05 0x00000020 /* free */
  9241. +#define ARM_C0_FULLPERI 0x00000040
  9242. +#define ARM_C0_UNUSED78 0x00000180 /* free */
  9243. +#define ARM_C0_JTAGMASK 0x00000E00
  9244. +#define ARM_C0_JTAGOFF 0x00000000
  9245. +#define ARM_C0_JTAGBASH 0x00000800 /* Debug on GPIO off */
  9246. +#define ARM_C0_JTAGGPIO 0x00000C00 /* Debug on GPIO on */
  9247. +#define ARM_C0_APROTMSK 0x0000F000
  9248. +#define ARM_C0_DBG0SYNC 0x00010000 /* VPU0 halt sync */
  9249. +#define ARM_C0_DBG1SYNC 0x00020000 /* VPU1 halt sync */
  9250. +#define ARM_C0_SWDBGREQ 0x00040000 /* HW debug request */
  9251. +#define ARM_C0_PASSHALT 0x00080000 /* ARM halt passed to debugger */
  9252. +#define ARM_C0_PRIO_PER 0x00F00000 /* per priority mask */
  9253. +#define ARM_C0_PRIO_L2 0x0F000000
  9254. +#define ARM_C0_PRIO_UC 0xF0000000
  9255. +
  9256. +#define ARM_C0_APROTPASS 0x0000A000 /* Translate 1:1 */
  9257. +#define ARM_C0_APROTUSER 0x00000000 /* Only user mode */
  9258. +#define ARM_C0_APROTSYST 0x0000F000 /* Only system mode */
  9259. +
  9260. +
  9261. +#define ARM_CONTROL1 HW_REGISTER_RW(ARM_BASE+0x440)
  9262. +#define ARM_C1_TIMER 0x00000001 /* re-route timer IRQ to VC */
  9263. +#define ARM_C1_MAIL 0x00000002 /* re-route Mail IRQ to VC */
  9264. +#define ARM_C1_BELL0 0x00000004 /* re-route Doorbell 0 to VC */
  9265. +#define ARM_C1_BELL1 0x00000008 /* re-route Doorbell 1 to VC */
  9266. +#define ARM_C1_PERSON 0x00000100 /* peripherals on */
  9267. +#define ARM_C1_REQSTOP 0x00000200 /* ASYNC bridge request stop */
  9268. +
  9269. +#define ARM_STATUS HW_REGISTER_RW(ARM_BASE+0x444)
  9270. +#define ARM_S_ACKSTOP 0x80000000 /* Bridge stopped */
  9271. +#define ARM_S_READPEND 0x000003FF /* pending reads counter */
  9272. +#define ARM_S_WRITPEND 0x000FFC00 /* pending writes counter */
  9273. +
  9274. +#define ARM_ERRHALT HW_REGISTER_RW(ARM_BASE+0x448)
  9275. +#define ARM_EH_PERIBURST 0x00000001 /* Burst write seen on peri bus */
  9276. +#define ARM_EH_ILLADDRS1 0x00000002 /* Address bits 25-27 error */
  9277. +#define ARM_EH_ILLADDRS2 0x00000004 /* Address bits 31-28 error */
  9278. +#define ARM_EH_VPU0HALT 0x00000008 /* VPU0 halted & in debug mode */
  9279. +#define ARM_EH_VPU1HALT 0x00000010 /* VPU1 halted & in debug mode */
  9280. +#define ARM_EH_ARMHALT 0x00000020 /* ARM in halted debug mode */
  9281. +
  9282. +#define ARM_ID_SECURE HW_REGISTER_RW(ARM_BASE+0x00C)
  9283. +#define ARM_ID HW_REGISTER_RW(ARM_BASE+0x44C)
  9284. +#define ARM_IDVAL 0x364D5241
  9285. +
  9286. +/* Translation memory */
  9287. +#define ARM_TRANSLATE HW_REGISTER_RW(ARM_BASE+0x100)
  9288. +/* 32 locations: 0x100.. 0x17F */
  9289. +/* 32 spare means we CAN go to 64 pages.... */
  9290. +
  9291. +
  9292. +/* Interrupts */
  9293. +#define ARM_IRQ_PEND0 HW_REGISTER_RW(ARM_BASE+0x200) /* Top IRQ bits */
  9294. +#define ARM_I0_TIMER 0x00000001 /* timer IRQ */
  9295. +#define ARM_I0_MAIL 0x00000002 /* Mail IRQ */
  9296. +#define ARM_I0_BELL0 0x00000004 /* Doorbell 0 */
  9297. +#define ARM_I0_BELL1 0x00000008 /* Doorbell 1 */
  9298. +#define ARM_I0_BANK1 0x00000100 /* Bank1 IRQ */
  9299. +#define ARM_I0_BANK2 0x00000200 /* Bank2 IRQ */
  9300. +
  9301. +#define ARM_IRQ_PEND1 HW_REGISTER_RW(ARM_BASE+0x204) /* All bank1 IRQ bits */
  9302. +/* todo: all I1_interrupt sources */
  9303. +#define ARM_IRQ_PEND2 HW_REGISTER_RW(ARM_BASE+0x208) /* All bank2 IRQ bits */
  9304. +/* todo: all I2_interrupt sources */
  9305. +
  9306. +#define ARM_IRQ_FAST HW_REGISTER_RW(ARM_BASE+0x20C) /* FIQ control */
  9307. +#define ARM_IF_INDEX 0x0000007F /* FIQ select */
  9308. +#define ARM_IF_ENABLE 0x00000080 /* FIQ enable */
  9309. +#define ARM_IF_VCMASK 0x0000003F /* FIQ = (index from VC source) */
  9310. +#define ARM_IF_TIMER 0x00000040 /* FIQ = ARM timer */
  9311. +#define ARM_IF_MAIL 0x00000041 /* FIQ = ARM Mail */
  9312. +#define ARM_IF_BELL0 0x00000042 /* FIQ = ARM Doorbell 0 */
  9313. +#define ARM_IF_BELL1 0x00000043 /* FIQ = ARM Doorbell 1 */
  9314. +#define ARM_IF_VP0HALT 0x00000044 /* FIQ = VPU0 Halt seen */
  9315. +#define ARM_IF_VP1HALT 0x00000045 /* FIQ = VPU1 Halt seen */
  9316. +#define ARM_IF_ILLEGAL 0x00000046 /* FIQ = Illegal access seen */
  9317. +
  9318. +#define ARM_IRQ_ENBL1 HW_REGISTER_RW(ARM_BASE+0x210) /* Bank1 enable bits */
  9319. +#define ARM_IRQ_ENBL2 HW_REGISTER_RW(ARM_BASE+0x214) /* Bank2 enable bits */
  9320. +#define ARM_IRQ_ENBL3 HW_REGISTER_RW(ARM_BASE+0x218) /* ARM irqs enable bits */
  9321. +#define ARM_IRQ_DIBL1 HW_REGISTER_RW(ARM_BASE+0x21C) /* Bank1 disable bits */
  9322. +#define ARM_IRQ_DIBL2 HW_REGISTER_RW(ARM_BASE+0x220) /* Bank2 disable bits */
  9323. +#define ARM_IRQ_DIBL3 HW_REGISTER_RW(ARM_BASE+0x224) /* ARM irqs disable bits */
  9324. +#define ARM_IE_TIMER 0x00000001 /* Timer IRQ */
  9325. +#define ARM_IE_MAIL 0x00000002 /* Mail IRQ */
  9326. +#define ARM_IE_BELL0 0x00000004 /* Doorbell 0 */
  9327. +#define ARM_IE_BELL1 0x00000008 /* Doorbell 1 */
  9328. +#define ARM_IE_VP0HALT 0x00000010 /* VPU0 Halt */
  9329. +#define ARM_IE_VP1HALT 0x00000020 /* VPU1 Halt */
  9330. +#define ARM_IE_ILLEGAL 0x00000040 /* Illegal access seen */
  9331. +
  9332. +/* Timer */
  9333. +/* For reg. fields see sp804 spec. */
  9334. +#define ARM_T_LOAD HW_REGISTER_RW(ARM_BASE+0x400)
  9335. +#define ARM_T_VALUE HW_REGISTER_RW(ARM_BASE+0x404)
  9336. +#define ARM_T_CONTROL HW_REGISTER_RW(ARM_BASE+0x408)
  9337. +#define ARM_T_IRQCNTL HW_REGISTER_RW(ARM_BASE+0x40C)
  9338. +#define ARM_T_RAWIRQ HW_REGISTER_RW(ARM_BASE+0x410)
  9339. +#define ARM_T_MSKIRQ HW_REGISTER_RW(ARM_BASE+0x414)
  9340. +#define ARM_T_RELOAD HW_REGISTER_RW(ARM_BASE+0x418)
  9341. +#define ARM_T_PREDIV HW_REGISTER_RW(ARM_BASE+0x41c)
  9342. +#define ARM_T_FREECNT HW_REGISTER_RW(ARM_BASE+0x420)
  9343. +
  9344. +#define TIMER_CTRL_ONESHOT (1 << 0)
  9345. +#define TIMER_CTRL_32BIT (1 << 1)
  9346. +#define TIMER_CTRL_DIV1 (0 << 2)
  9347. +#define TIMER_CTRL_DIV16 (1 << 2)
  9348. +#define TIMER_CTRL_DIV256 (2 << 2)
  9349. +#define TIMER_CTRL_IE (1 << 5)
  9350. +#define TIMER_CTRL_PERIODIC (1 << 6)
  9351. +#define TIMER_CTRL_ENABLE (1 << 7)
  9352. +#define TIMER_CTRL_DBGHALT (1 << 8)
  9353. +#define TIMER_CTRL_ENAFREE (1 << 9)
  9354. +#define TIMER_CTRL_FREEDIV_SHIFT 16)
  9355. +#define TIMER_CTRL_FREEDIV_MASK 0xff
  9356. +
  9357. +/* Semaphores, Doorbells, Mailboxes */
  9358. +#define ARM_SBM_OWN0 (ARM_BASE+0x800)
  9359. +#define ARM_SBM_OWN1 (ARM_BASE+0x900)
  9360. +#define ARM_SBM_OWN2 (ARM_BASE+0xA00)
  9361. +#define ARM_SBM_OWN3 (ARM_BASE+0xB00)
  9362. +
  9363. +/* MAILBOXES
  9364. + * Register flags are common across all
  9365. + * owner registers. See end of this section
  9366. + *
  9367. + * Semaphores, Doorbells, Mailboxes Owner 0
  9368. + *
  9369. + */
  9370. +
  9371. +#define ARM_0_SEMS HW_REGISTER_RW(ARM_SBM_OWN0+0x00)
  9372. +#define ARM_0_SEM0 HW_REGISTER_RW(ARM_SBM_OWN0+0x00)
  9373. +#define ARM_0_SEM1 HW_REGISTER_RW(ARM_SBM_OWN0+0x04)
  9374. +#define ARM_0_SEM2 HW_REGISTER_RW(ARM_SBM_OWN0+0x08)
  9375. +#define ARM_0_SEM3 HW_REGISTER_RW(ARM_SBM_OWN0+0x0C)
  9376. +#define ARM_0_SEM4 HW_REGISTER_RW(ARM_SBM_OWN0+0x10)
  9377. +#define ARM_0_SEM5 HW_REGISTER_RW(ARM_SBM_OWN0+0x14)
  9378. +#define ARM_0_SEM6 HW_REGISTER_RW(ARM_SBM_OWN0+0x18)
  9379. +#define ARM_0_SEM7 HW_REGISTER_RW(ARM_SBM_OWN0+0x1C)
  9380. +#define ARM_0_BELL0 HW_REGISTER_RW(ARM_SBM_OWN0+0x40)
  9381. +#define ARM_0_BELL1 HW_REGISTER_RW(ARM_SBM_OWN0+0x44)
  9382. +#define ARM_0_BELL2 HW_REGISTER_RW(ARM_SBM_OWN0+0x48)
  9383. +#define ARM_0_BELL3 HW_REGISTER_RW(ARM_SBM_OWN0+0x4C)
  9384. +/* MAILBOX 0 access in Owner 0 area */
  9385. +/* Some addresses should ONLY be used by owner 0 */
  9386. +#define ARM_0_MAIL0_WRT HW_REGISTER_RW(ARM_SBM_OWN0+0x80) /* .. 0x8C (4 locations) */
  9387. +#define ARM_0_MAIL0_RD HW_REGISTER_RW(ARM_SBM_OWN0+0x80) /* .. 0x8C (4 locations) Normal read */
  9388. +#define ARM_0_MAIL0_POL HW_REGISTER_RW(ARM_SBM_OWN0+0x90) /* none-pop read */
  9389. +#define ARM_0_MAIL0_SND HW_REGISTER_RW(ARM_SBM_OWN0+0x94) /* Sender read (only LS 2 bits) */
  9390. +#define ARM_0_MAIL0_STA HW_REGISTER_RW(ARM_SBM_OWN0+0x98) /* Status read */
  9391. +#define ARM_0_MAIL0_CNF HW_REGISTER_RW(ARM_SBM_OWN0+0x9C) /* Config read/write */
  9392. +/* MAILBOX 1 access in Owner 0 area */
  9393. +/* Owner 0 should only WRITE to this mailbox */
  9394. +#define ARM_0_MAIL1_WRT HW_REGISTER_RW(ARM_SBM_OWN0+0xA0) /* .. 0xAC (4 locations) */
  9395. +/*#define ARM_0_MAIL1_RD HW_REGISTER_RW(ARM_SBM_OWN0+0xA0) */ /* DO NOT USE THIS !!!!! */
  9396. +/*#define ARM_0_MAIL1_POL HW_REGISTER_RW(ARM_SBM_OWN0+0xB0) */ /* DO NOT USE THIS !!!!! */
  9397. +/*#define ARM_0_MAIL1_SND HW_REGISTER_RW(ARM_SBM_OWN0+0xB4) */ /* DO NOT USE THIS !!!!! */
  9398. +#define ARM_0_MAIL1_STA HW_REGISTER_RW(ARM_SBM_OWN0+0xB8) /* Status read */
  9399. +/*#define ARM_0_MAIL1_CNF HW_REGISTER_RW(ARM_SBM_OWN0+0xBC) */ /* DO NOT USE THIS !!!!! */
  9400. +/* General SEM, BELL, MAIL config/status */
  9401. +#define ARM_0_SEMCLRDBG HW_REGISTER_RW(ARM_SBM_OWN0+0xE0) /* semaphore clear/debug register */
  9402. +#define ARM_0_BELLCLRDBG HW_REGISTER_RW(ARM_SBM_OWN0+0xE4) /* Doorbells clear/debug register */
  9403. +#define ARM_0_ALL_IRQS HW_REGISTER_RW(ARM_SBM_OWN0+0xF8) /* ALL interrupts */
  9404. +#define ARM_0_MY_IRQS HW_REGISTER_RW(ARM_SBM_OWN0+0xFC) /* IRQS pending for owner 0 */
  9405. +
  9406. +/* Semaphores, Doorbells, Mailboxes Owner 1 */
  9407. +#define ARM_1_SEMS HW_REGISTER_RW(ARM_SBM_OWN1+0x00)
  9408. +#define ARM_1_SEM0 HW_REGISTER_RW(ARM_SBM_OWN1+0x00)
  9409. +#define ARM_1_SEM1 HW_REGISTER_RW(ARM_SBM_OWN1+0x04)
  9410. +#define ARM_1_SEM2 HW_REGISTER_RW(ARM_SBM_OWN1+0x08)
  9411. +#define ARM_1_SEM3 HW_REGISTER_RW(ARM_SBM_OWN1+0x0C)
  9412. +#define ARM_1_SEM4 HW_REGISTER_RW(ARM_SBM_OWN1+0x10)
  9413. +#define ARM_1_SEM5 HW_REGISTER_RW(ARM_SBM_OWN1+0x14)
  9414. +#define ARM_1_SEM6 HW_REGISTER_RW(ARM_SBM_OWN1+0x18)
  9415. +#define ARM_1_SEM7 HW_REGISTER_RW(ARM_SBM_OWN1+0x1C)
  9416. +#define ARM_1_BELL0 HW_REGISTER_RW(ARM_SBM_OWN1+0x40)
  9417. +#define ARM_1_BELL1 HW_REGISTER_RW(ARM_SBM_OWN1+0x44)
  9418. +#define ARM_1_BELL2 HW_REGISTER_RW(ARM_SBM_OWN1+0x48)
  9419. +#define ARM_1_BELL3 HW_REGISTER_RW(ARM_SBM_OWN1+0x4C)
  9420. +/* MAILBOX 0 access in Owner 0 area */
  9421. +/* Owner 1 should only WRITE to this mailbox */
  9422. +#define ARM_1_MAIL0_WRT HW_REGISTER_RW(ARM_SBM_OWN1+0x80) /* .. 0x8C (4 locations) */
  9423. +/*#define ARM_1_MAIL0_RD HW_REGISTER_RW(ARM_SBM_OWN1+0x80) */ /* DO NOT USE THIS !!!!! */
  9424. +/*#define ARM_1_MAIL0_POL HW_REGISTER_RW(ARM_SBM_OWN1+0x90) */ /* DO NOT USE THIS !!!!! */
  9425. +/*#define ARM_1_MAIL0_SND HW_REGISTER_RW(ARM_SBM_OWN1+0x94) */ /* DO NOT USE THIS !!!!! */
  9426. +#define ARM_1_MAIL0_STA HW_REGISTER_RW(ARM_SBM_OWN1+0x98) /* Status read */
  9427. +/*#define ARM_1_MAIL0_CNF HW_REGISTER_RW(ARM_SBM_OWN1+0x9C) */ /* DO NOT USE THIS !!!!! */
  9428. +/* MAILBOX 1 access in Owner 0 area */
  9429. +#define ARM_1_MAIL1_WRT HW_REGISTER_RW(ARM_SBM_OWN1+0xA0) /* .. 0xAC (4 locations) */
  9430. +#define ARM_1_MAIL1_RD HW_REGISTER_RW(ARM_SBM_OWN1+0xA0) /* .. 0xAC (4 locations) Normal read */
  9431. +#define ARM_1_MAIL1_POL HW_REGISTER_RW(ARM_SBM_OWN1+0xB0) /* none-pop read */
  9432. +#define ARM_1_MAIL1_SND HW_REGISTER_RW(ARM_SBM_OWN1+0xB4) /* Sender read (only LS 2 bits) */
  9433. +#define ARM_1_MAIL1_STA HW_REGISTER_RW(ARM_SBM_OWN1+0xB8) /* Status read */
  9434. +#define ARM_1_MAIL1_CNF HW_REGISTER_RW(ARM_SBM_OWN1+0xBC)
  9435. +/* General SEM, BELL, MAIL config/status */
  9436. +#define ARM_1_SEMCLRDBG HW_REGISTER_RW(ARM_SBM_OWN1+0xE0) /* semaphore clear/debug register */
  9437. +#define ARM_1_BELLCLRDBG HW_REGISTER_RW(ARM_SBM_OWN1+0xE4) /* Doorbells clear/debug register */
  9438. +#define ARM_1_MY_IRQS HW_REGISTER_RW(ARM_SBM_OWN1+0xFC) /* IRQS pending for owner 1 */
  9439. +#define ARM_1_ALL_IRQS HW_REGISTER_RW(ARM_SBM_OWN1+0xF8) /* ALL interrupts */
  9440. +
  9441. +/* Semaphores, Doorbells, Mailboxes Owner 2 */
  9442. +#define ARM_2_SEMS HW_REGISTER_RW(ARM_SBM_OWN2+0x00)
  9443. +#define ARM_2_SEM0 HW_REGISTER_RW(ARM_SBM_OWN2+0x00)
  9444. +#define ARM_2_SEM1 HW_REGISTER_RW(ARM_SBM_OWN2+0x04)
  9445. +#define ARM_2_SEM2 HW_REGISTER_RW(ARM_SBM_OWN2+0x08)
  9446. +#define ARM_2_SEM3 HW_REGISTER_RW(ARM_SBM_OWN2+0x0C)
  9447. +#define ARM_2_SEM4 HW_REGISTER_RW(ARM_SBM_OWN2+0x10)
  9448. +#define ARM_2_SEM5 HW_REGISTER_RW(ARM_SBM_OWN2+0x14)
  9449. +#define ARM_2_SEM6 HW_REGISTER_RW(ARM_SBM_OWN2+0x18)
  9450. +#define ARM_2_SEM7 HW_REGISTER_RW(ARM_SBM_OWN2+0x1C)
  9451. +#define ARM_2_BELL0 HW_REGISTER_RW(ARM_SBM_OWN2+0x40)
  9452. +#define ARM_2_BELL1 HW_REGISTER_RW(ARM_SBM_OWN2+0x44)
  9453. +#define ARM_2_BELL2 HW_REGISTER_RW(ARM_SBM_OWN2+0x48)
  9454. +#define ARM_2_BELL3 HW_REGISTER_RW(ARM_SBM_OWN2+0x4C)
  9455. +/* MAILBOX 0 access in Owner 2 area */
  9456. +/* Owner 2 should only WRITE to this mailbox */
  9457. +#define ARM_2_MAIL0_WRT HW_REGISTER_RW(ARM_SBM_OWN2+0x80) /* .. 0x8C (4 locations) */
  9458. +/*#define ARM_2_MAIL0_RD HW_REGISTER_RW(ARM_SBM_OWN2+0x80) */ /* DO NOT USE THIS !!!!! */
  9459. +/*#define ARM_2_MAIL0_POL HW_REGISTER_RW(ARM_SBM_OWN2+0x90) */ /* DO NOT USE THIS !!!!! */
  9460. +/*#define ARM_2_MAIL0_SND HW_REGISTER_RW(ARM_SBM_OWN2+0x94) */ /* DO NOT USE THIS !!!!! */
  9461. +#define ARM_2_MAIL0_STA HW_REGISTER_RW(ARM_SBM_OWN2+0x98) /* Status read */
  9462. +/*#define ARM_2_MAIL0_CNF HW_REGISTER_RW(ARM_SBM_OWN2+0x9C) */ /* DO NOT USE THIS !!!!! */
  9463. +/* MAILBOX 1 access in Owner 2 area */
  9464. +/* Owner 2 should only WRITE to this mailbox */
  9465. +#define ARM_2_MAIL1_WRT HW_REGISTER_RW(ARM_SBM_OWN2+0xA0) /* .. 0xAC (4 locations) */
  9466. +/*#define ARM_2_MAIL1_RD HW_REGISTER_RW(ARM_SBM_OWN2+0xA0) */ /* DO NOT USE THIS !!!!! */
  9467. +/*#define ARM_2_MAIL1_POL HW_REGISTER_RW(ARM_SBM_OWN2+0xB0) */ /* DO NOT USE THIS !!!!! */
  9468. +/*#define ARM_2_MAIL1_SND HW_REGISTER_RW(ARM_SBM_OWN2+0xB4) */ /* DO NOT USE THIS !!!!! */
  9469. +#define ARM_2_MAIL1_STA HW_REGISTER_RW(ARM_SBM_OWN2+0xB8) /* Status read */
  9470. +/*#define ARM_2_MAIL1_CNF HW_REGISTER_RW(ARM_SBM_OWN2+0xBC) */ /* DO NOT USE THIS !!!!! */
  9471. +/* General SEM, BELL, MAIL config/status */
  9472. +#define ARM_2_SEMCLRDBG HW_REGISTER_RW(ARM_SBM_OWN2+0xE0) /* semaphore clear/debug register */
  9473. +#define ARM_2_BELLCLRDBG HW_REGISTER_RW(ARM_SBM_OWN2+0xE4) /* Doorbells clear/debug register */
  9474. +#define ARM_2_MY_IRQS HW_REGISTER_RW(ARM_SBM_OWN2+0xFC) /* IRQS pending for owner 2 */
  9475. +#define ARM_2_ALL_IRQS HW_REGISTER_RW(ARM_SBM_OWN2+0xF8) /* ALL interrupts */
  9476. +
  9477. +/* Semaphores, Doorbells, Mailboxes Owner 3 */
  9478. +#define ARM_3_SEMS HW_REGISTER_RW(ARM_SBM_OWN3+0x00)
  9479. +#define ARM_3_SEM0 HW_REGISTER_RW(ARM_SBM_OWN3+0x00)
  9480. +#define ARM_3_SEM1 HW_REGISTER_RW(ARM_SBM_OWN3+0x04)
  9481. +#define ARM_3_SEM2 HW_REGISTER_RW(ARM_SBM_OWN3+0x08)
  9482. +#define ARM_3_SEM3 HW_REGISTER_RW(ARM_SBM_OWN3+0x0C)
  9483. +#define ARM_3_SEM4 HW_REGISTER_RW(ARM_SBM_OWN3+0x10)
  9484. +#define ARM_3_SEM5 HW_REGISTER_RW(ARM_SBM_OWN3+0x14)
  9485. +#define ARM_3_SEM6 HW_REGISTER_RW(ARM_SBM_OWN3+0x18)
  9486. +#define ARM_3_SEM7 HW_REGISTER_RW(ARM_SBM_OWN3+0x1C)
  9487. +#define ARM_3_BELL0 HW_REGISTER_RW(ARM_SBM_OWN3+0x40)
  9488. +#define ARM_3_BELL1 HW_REGISTER_RW(ARM_SBM_OWN3+0x44)
  9489. +#define ARM_3_BELL2 HW_REGISTER_RW(ARM_SBM_OWN3+0x48)
  9490. +#define ARM_3_BELL3 HW_REGISTER_RW(ARM_SBM_OWN3+0x4C)
  9491. +/* MAILBOX 0 access in Owner 3 area */
  9492. +/* Owner 3 should only WRITE to this mailbox */
  9493. +#define ARM_3_MAIL0_WRT HW_REGISTER_RW(ARM_SBM_OWN3+0x80) /* .. 0x8C (4 locations) */
  9494. +/*#define ARM_3_MAIL0_RD HW_REGISTER_RW(ARM_SBM_OWN3+0x80) */ /* DO NOT USE THIS !!!!! */
  9495. +/*#define ARM_3_MAIL0_POL HW_REGISTER_RW(ARM_SBM_OWN3+0x90) */ /* DO NOT USE THIS !!!!! */
  9496. +/*#define ARM_3_MAIL0_SND HW_REGISTER_RW(ARM_SBM_OWN3+0x94) */ /* DO NOT USE THIS !!!!! */
  9497. +#define ARM_3_MAIL0_STA HW_REGISTER_RW(ARM_SBM_OWN3+0x98) /* Status read */
  9498. +/*#define ARM_3_MAIL0_CNF HW_REGISTER_RW(ARM_SBM_OWN3+0x9C) */ /* DO NOT USE THIS !!!!! */
  9499. +/* MAILBOX 1 access in Owner 3 area */
  9500. +/* Owner 3 should only WRITE to this mailbox */
  9501. +#define ARM_3_MAIL1_WRT HW_REGISTER_RW(ARM_SBM_OWN3+0xA0) /* .. 0xAC (4 locations) */
  9502. +/*#define ARM_3_MAIL1_RD HW_REGISTER_RW(ARM_SBM_OWN3+0xA0) */ /* DO NOT USE THIS !!!!! */
  9503. +/*#define ARM_3_MAIL1_POL HW_REGISTER_RW(ARM_SBM_OWN3+0xB0) */ /* DO NOT USE THIS !!!!! */
  9504. +/*#define ARM_3_MAIL1_SND HW_REGISTER_RW(ARM_SBM_OWN3+0xB4) */ /* DO NOT USE THIS !!!!! */
  9505. +#define ARM_3_MAIL1_STA HW_REGISTER_RW(ARM_SBM_OWN3+0xB8) /* Status read */
  9506. +/*#define ARM_3_MAIL1_CNF HW_REGISTER_RW(ARM_SBM_OWN3+0xBC) */ /* DO NOT USE THIS !!!!! */
  9507. +/* General SEM, BELL, MAIL config/status */
  9508. +#define ARM_3_SEMCLRDBG HW_REGISTER_RW(ARM_SBM_OWN3+0xE0) /* semaphore clear/debug register */
  9509. +#define ARM_3_BELLCLRDBG HW_REGISTER_RW(ARM_SBM_OWN3+0xE4) /* Doorbells clear/debug register */
  9510. +#define ARM_3_MY_IRQS HW_REGISTER_RW(ARM_SBM_OWN3+0xFC) /* IRQS pending for owner 3 */
  9511. +#define ARM_3_ALL_IRQS HW_REGISTER_RW(ARM_SBM_OWN3+0xF8) /* ALL interrupts */
  9512. +
  9513. +
  9514. +
  9515. +/* Mailbox flags. Valid for all owners */
  9516. +
  9517. +/* Mailbox status register (...0x98) */
  9518. +#define ARM_MS_FULL 0x80000000
  9519. +#define ARM_MS_EMPTY 0x40000000
  9520. +#define ARM_MS_LEVEL 0x400000FF /* Max. value depdnds on mailbox depth parameter */
  9521. +
  9522. +/* MAILBOX config/status register (...0x9C) */
  9523. +/* ANY write to this register clears the error bits! */
  9524. +#define ARM_MC_IHAVEDATAIRQEN 0x00000001 /* mailbox irq enable: has data */
  9525. +#define ARM_MC_IHAVESPACEIRQEN 0x00000002 /* mailbox irq enable: has space */
  9526. +#define ARM_MC_OPPISEMPTYIRQEN 0x00000004 /* mailbox irq enable: Opp. is empty */
  9527. +#define ARM_MC_MAIL_CLEAR 0x00000008 /* mailbox clear write 1, then 0 */
  9528. +#define ARM_MC_IHAVEDATAIRQPEND 0x00000010 /* mailbox irq pending: has space */
  9529. +#define ARM_MC_IHAVESPACEIRQPEND 0x00000020 /* mailbox irq pending: Opp. is empty */
  9530. +#define ARM_MC_OPPISEMPTYIRQPEND 0x00000040 /* mailbox irq pending */
  9531. +/* Bit 7 is unused */
  9532. +#define ARM_MC_ERRNOOWN 0x00000100 /* error : none owner read from mailbox */
  9533. +#define ARM_MC_ERROVERFLW 0x00000200 /* error : write to fill mailbox */
  9534. +#define ARM_MC_ERRUNDRFLW 0x00000400 /* error : read from empty mailbox */
  9535. +
  9536. +/* Semaphore clear/debug register (...0xE0) */
  9537. +#define ARM_SD_OWN0 0x00000003 /* Owner of sem 0 */
  9538. +#define ARM_SD_OWN1 0x0000000C /* Owner of sem 1 */
  9539. +#define ARM_SD_OWN2 0x00000030 /* Owner of sem 2 */
  9540. +#define ARM_SD_OWN3 0x000000C0 /* Owner of sem 3 */
  9541. +#define ARM_SD_OWN4 0x00000300 /* Owner of sem 4 */
  9542. +#define ARM_SD_OWN5 0x00000C00 /* Owner of sem 5 */
  9543. +#define ARM_SD_OWN6 0x00003000 /* Owner of sem 6 */
  9544. +#define ARM_SD_OWN7 0x0000C000 /* Owner of sem 7 */
  9545. +#define ARM_SD_SEM0 0x00010000 /* Status of sem 0 */
  9546. +#define ARM_SD_SEM1 0x00020000 /* Status of sem 1 */
  9547. +#define ARM_SD_SEM2 0x00040000 /* Status of sem 2 */
  9548. +#define ARM_SD_SEM3 0x00080000 /* Status of sem 3 */
  9549. +#define ARM_SD_SEM4 0x00100000 /* Status of sem 4 */
  9550. +#define ARM_SD_SEM5 0x00200000 /* Status of sem 5 */
  9551. +#define ARM_SD_SEM6 0x00400000 /* Status of sem 6 */
  9552. +#define ARM_SD_SEM7 0x00800000 /* Status of sem 7 */
  9553. +
  9554. +/* Doorbells clear/debug register (...0xE4) */
  9555. +#define ARM_BD_OWN0 0x00000003 /* Owner of doorbell 0 */
  9556. +#define ARM_BD_OWN1 0x0000000C /* Owner of doorbell 1 */
  9557. +#define ARM_BD_OWN2 0x00000030 /* Owner of doorbell 2 */
  9558. +#define ARM_BD_OWN3 0x000000C0 /* Owner of doorbell 3 */
  9559. +#define ARM_BD_BELL0 0x00000100 /* Status of doorbell 0 */
  9560. +#define ARM_BD_BELL1 0x00000200 /* Status of doorbell 1 */
  9561. +#define ARM_BD_BELL2 0x00000400 /* Status of doorbell 2 */
  9562. +#define ARM_BD_BELL3 0x00000800 /* Status of doorbell 3 */
  9563. +
  9564. +/* MY IRQS register (...0xF8) */
  9565. +#define ARM_MYIRQ_BELL 0x00000001 /* This owner has a doorbell IRQ */
  9566. +#define ARM_MYIRQ_MAIL 0x00000002 /* This owner has a mailbox IRQ */
  9567. +
  9568. +/* ALL IRQS register (...0xF8) */
  9569. +#define ARM_AIS_BELL0 0x00000001 /* Doorbell 0 IRQ pending */
  9570. +#define ARM_AIS_BELL1 0x00000002 /* Doorbell 1 IRQ pending */
  9571. +#define ARM_AIS_BELL2 0x00000004 /* Doorbell 2 IRQ pending */
  9572. +#define ARM_AIS_BELL3 0x00000008 /* Doorbell 3 IRQ pending */
  9573. +#define ARM_AIS0_HAVEDATA 0x00000010 /* MAIL 0 has data IRQ pending */
  9574. +#define ARM_AIS0_HAVESPAC 0x00000020 /* MAIL 0 has space IRQ pending */
  9575. +#define ARM_AIS0_OPPEMPTY 0x00000040 /* MAIL 0 opposite is empty IRQ */
  9576. +#define ARM_AIS1_HAVEDATA 0x00000080 /* MAIL 1 has data IRQ pending */
  9577. +#define ARM_AIS1_HAVESPAC 0x00000100 /* MAIL 1 has space IRQ pending */
  9578. +#define ARM_AIS1_OPPEMPTY 0x00000200 /* MAIL 1 opposite is empty IRQ */
  9579. +/* Note that bell-0, bell-1 and MAIL0 IRQ go only to the ARM */
  9580. +/* Whilst that bell-2, bell-3 and MAIL1 IRQ go only to the VC */
  9581. +/* */
  9582. +/* ARM JTAG BASH */
  9583. +/* */
  9584. +#define AJB_BASE 0x7e2000c0
  9585. +
  9586. +#define AJBCONF HW_REGISTER_RW(AJB_BASE+0x00)
  9587. +#define AJB_BITS0 0x000000
  9588. +#define AJB_BITS4 0x000004
  9589. +#define AJB_BITS8 0x000008
  9590. +#define AJB_BITS12 0x00000C
  9591. +#define AJB_BITS16 0x000010
  9592. +#define AJB_BITS20 0x000014
  9593. +#define AJB_BITS24 0x000018
  9594. +#define AJB_BITS28 0x00001C
  9595. +#define AJB_BITS32 0x000020
  9596. +#define AJB_BITS34 0x000022
  9597. +#define AJB_OUT_MS 0x000040
  9598. +#define AJB_OUT_LS 0x000000
  9599. +#define AJB_INV_CLK 0x000080
  9600. +#define AJB_D0_RISE 0x000100
  9601. +#define AJB_D0_FALL 0x000000
  9602. +#define AJB_D1_RISE 0x000200
  9603. +#define AJB_D1_FALL 0x000000
  9604. +#define AJB_IN_RISE 0x000400
  9605. +#define AJB_IN_FALL 0x000000
  9606. +#define AJB_ENABLE 0x000800
  9607. +#define AJB_HOLD0 0x000000
  9608. +#define AJB_HOLD1 0x001000
  9609. +#define AJB_HOLD2 0x002000
  9610. +#define AJB_HOLD3 0x003000
  9611. +#define AJB_RESETN 0x004000
  9612. +#define AJB_CLKSHFT 16
  9613. +#define AJB_BUSY 0x80000000
  9614. +#define AJBTMS HW_REGISTER_RW(AJB_BASE+0x04)
  9615. +#define AJBTDI HW_REGISTER_RW(AJB_BASE+0x08)
  9616. +#define AJBTDO HW_REGISTER_RW(AJB_BASE+0x0c)
  9617. +
  9618. +#endif
  9619. diff -Nur linux-3.18.14/arch/arm/mach-bcm2708/include/mach/arm_power.h linux-rpi/arch/arm/mach-bcm2708/include/mach/arm_power.h
  9620. --- linux-3.18.14/arch/arm/mach-bcm2708/include/mach/arm_power.h 1969-12-31 18:00:00.000000000 -0600
  9621. +++ linux-rpi/arch/arm/mach-bcm2708/include/mach/arm_power.h 2015-05-31 14:46:08.209661004 -0500
  9622. @@ -0,0 +1,62 @@
  9623. +/*
  9624. + * linux/arch/arm/mach-bcm2708/include/mach/arm_power.h
  9625. + *
  9626. + * Copyright (C) 2010 Broadcom
  9627. + *
  9628. + * This program is free software; you can redistribute it and/or modify
  9629. + * it under the terms of the GNU General Public License as published by
  9630. + * the Free Software Foundation; either version 2 of the License, or
  9631. + * (at your option) any later version.
  9632. + *
  9633. + * This program is distributed in the hope that it will be useful,
  9634. + * but WITHOUT ANY WARRANTY; without even the implied warranty of
  9635. + * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
  9636. + * GNU General Public License for more details.
  9637. + *
  9638. + * You should have received a copy of the GNU General Public License
  9639. + * along with this program; if not, write to the Free Software
  9640. + * Foundation, Inc., 59 Temple Place, Suite 330, Boston, MA 02111-1307 USA
  9641. + */
  9642. +
  9643. +#ifndef _ARM_POWER_H
  9644. +#define _ARM_POWER_H
  9645. +
  9646. +/* Use meaningful names on each side */
  9647. +#ifdef __VIDEOCORE__
  9648. +#define PREFIX(x) ARM_##x
  9649. +#else
  9650. +#define PREFIX(x) BCM_##x
  9651. +#endif
  9652. +
  9653. +enum {
  9654. + PREFIX(POWER_SDCARD_BIT),
  9655. + PREFIX(POWER_UART_BIT),
  9656. + PREFIX(POWER_MINIUART_BIT),
  9657. + PREFIX(POWER_USB_BIT),
  9658. + PREFIX(POWER_I2C0_BIT),
  9659. + PREFIX(POWER_I2C1_BIT),
  9660. + PREFIX(POWER_I2C2_BIT),
  9661. + PREFIX(POWER_SPI_BIT),
  9662. + PREFIX(POWER_CCP2TX_BIT),
  9663. + PREFIX(POWER_DSI_BIT),
  9664. +
  9665. + PREFIX(POWER_MAX)
  9666. +};
  9667. +
  9668. +enum {
  9669. + PREFIX(POWER_SDCARD) = (1 << PREFIX(POWER_SDCARD_BIT)),
  9670. + PREFIX(POWER_UART) = (1 << PREFIX(POWER_UART_BIT)),
  9671. + PREFIX(POWER_MINIUART) = (1 << PREFIX(POWER_MINIUART_BIT)),
  9672. + PREFIX(POWER_USB) = (1 << PREFIX(POWER_USB_BIT)),
  9673. + PREFIX(POWER_I2C0) = (1 << PREFIX(POWER_I2C0_BIT)),
  9674. + PREFIX(POWER_I2C1_MASK) = (1 << PREFIX(POWER_I2C1_BIT)),
  9675. + PREFIX(POWER_I2C2_MASK) = (1 << PREFIX(POWER_I2C2_BIT)),
  9676. + PREFIX(POWER_SPI_MASK) = (1 << PREFIX(POWER_SPI_BIT)),
  9677. + PREFIX(POWER_CCP2TX_MASK) = (1 << PREFIX(POWER_CCP2TX_BIT)),
  9678. + PREFIX(POWER_DSI) = (1 << PREFIX(POWER_DSI_BIT)),
  9679. +
  9680. + PREFIX(POWER_MASK) = (1 << PREFIX(POWER_MAX)) - 1,
  9681. + PREFIX(POWER_NONE) = 0
  9682. +};
  9683. +
  9684. +#endif
  9685. diff -Nur linux-3.18.14/arch/arm/mach-bcm2708/include/mach/clkdev.h linux-rpi/arch/arm/mach-bcm2708/include/mach/clkdev.h
  9686. --- linux-3.18.14/arch/arm/mach-bcm2708/include/mach/clkdev.h 1969-12-31 18:00:00.000000000 -0600
  9687. +++ linux-rpi/arch/arm/mach-bcm2708/include/mach/clkdev.h 2015-05-31 14:46:08.209661004 -0500
  9688. @@ -0,0 +1,7 @@
  9689. +#ifndef __ASM_MACH_CLKDEV_H
  9690. +#define __ASM_MACH_CLKDEV_H
  9691. +
  9692. +#define __clk_get(clk) ({ 1; })
  9693. +#define __clk_put(clk) do { } while (0)
  9694. +
  9695. +#endif
  9696. diff -Nur linux-3.18.14/arch/arm/mach-bcm2708/include/mach/debug-macro.S linux-rpi/arch/arm/mach-bcm2708/include/mach/debug-macro.S
  9697. --- linux-3.18.14/arch/arm/mach-bcm2708/include/mach/debug-macro.S 1969-12-31 18:00:00.000000000 -0600
  9698. +++ linux-rpi/arch/arm/mach-bcm2708/include/mach/debug-macro.S 2015-05-31 14:46:08.209661004 -0500
  9699. @@ -0,0 +1,22 @@
  9700. +/* arch/arm/mach-bcm2708/include/mach/debug-macro.S
  9701. + *
  9702. + * Debugging macro include header
  9703. + *
  9704. + * Copyright (C) 2010 Broadcom
  9705. + * Copyright (C) 1994-1999 Russell King
  9706. + * Moved from linux/arch/arm/kernel/debug.S by Ben Dooks
  9707. + *
  9708. + * This program is free software; you can redistribute it and/or modify
  9709. + * it under the terms of the GNU General Public License version 2 as
  9710. + * published by the Free Software Foundation.
  9711. + *
  9712. +*/
  9713. +
  9714. +#include <mach/platform.h>
  9715. +
  9716. + .macro addruart, rp, rv, tmp
  9717. + ldr \rp, =UART0_BASE
  9718. + ldr \rv, =IO_ADDRESS(UART0_BASE)
  9719. + .endm
  9720. +
  9721. +#include <debug/pl01x.S>
  9722. diff -Nur linux-3.18.14/arch/arm/mach-bcm2708/include/mach/dma.h linux-rpi/arch/arm/mach-bcm2708/include/mach/dma.h
  9723. --- linux-3.18.14/arch/arm/mach-bcm2708/include/mach/dma.h 1969-12-31 18:00:00.000000000 -0600
  9724. +++ linux-rpi/arch/arm/mach-bcm2708/include/mach/dma.h 2015-05-31 14:46:08.209661004 -0500
  9725. @@ -0,0 +1,94 @@
  9726. +/*
  9727. + * linux/arch/arm/mach-bcm2708/include/mach/dma.h
  9728. + *
  9729. + * Copyright (C) 2010 Broadcom
  9730. + *
  9731. + * This program is free software; you can redistribute it and/or modify
  9732. + * it under the terms of the GNU General Public License version 2 as
  9733. + * published by the Free Software Foundation.
  9734. + */
  9735. +
  9736. +
  9737. +#ifndef _MACH_BCM2708_DMA_H
  9738. +#define _MACH_BCM2708_DMA_H
  9739. +
  9740. +#define BCM_DMAMAN_DRIVER_NAME "bcm2708_dma"
  9741. +
  9742. +/* DMA CS Control and Status bits */
  9743. +#define BCM2708_DMA_ACTIVE (1 << 0)
  9744. +#define BCM2708_DMA_INT (1 << 2)
  9745. +#define BCM2708_DMA_ISPAUSED (1 << 4) /* Pause requested or not active */
  9746. +#define BCM2708_DMA_ISHELD (1 << 5) /* Is held by DREQ flow control */
  9747. +#define BCM2708_DMA_ERR (1 << 8)
  9748. +#define BCM2708_DMA_ABORT (1 << 30) /* stop current CB, go to next, WO */
  9749. +#define BCM2708_DMA_RESET (1 << 31) /* WO, self clearing */
  9750. +
  9751. +/* DMA control block "info" field bits */
  9752. +#define BCM2708_DMA_INT_EN (1 << 0)
  9753. +#define BCM2708_DMA_TDMODE (1 << 1)
  9754. +#define BCM2708_DMA_WAIT_RESP (1 << 3)
  9755. +#define BCM2708_DMA_D_INC (1 << 4)
  9756. +#define BCM2708_DMA_D_WIDTH (1 << 5)
  9757. +#define BCM2708_DMA_D_DREQ (1 << 6)
  9758. +#define BCM2708_DMA_S_INC (1 << 8)
  9759. +#define BCM2708_DMA_S_WIDTH (1 << 9)
  9760. +#define BCM2708_DMA_S_DREQ (1 << 10)
  9761. +
  9762. +#define BCM2708_DMA_BURST(x) (((x)&0xf) << 12)
  9763. +#define BCM2708_DMA_PER_MAP(x) ((x) << 16)
  9764. +#define BCM2708_DMA_WAITS(x) (((x)&0x1f) << 21)
  9765. +
  9766. +#define BCM2708_DMA_DREQ_EMMC 11
  9767. +#define BCM2708_DMA_DREQ_SDHOST 13
  9768. +
  9769. +#define BCM2708_DMA_CS 0x00 /* Control and Status */
  9770. +#define BCM2708_DMA_ADDR 0x04
  9771. +/* the current control block appears in the following registers - read only */
  9772. +#define BCM2708_DMA_INFO 0x08
  9773. +#define BCM2708_DMA_SOURCE_AD 0x0c
  9774. +#define BCM2708_DMA_DEST_AD 0x10
  9775. +#define BCM2708_DMA_NEXTCB 0x1C
  9776. +#define BCM2708_DMA_DEBUG 0x20
  9777. +
  9778. +#define BCM2708_DMA4_CS (BCM2708_DMA_CHAN(4)+BCM2708_DMA_CS)
  9779. +#define BCM2708_DMA4_ADDR (BCM2708_DMA_CHAN(4)+BCM2708_DMA_ADDR)
  9780. +
  9781. +#define BCM2708_DMA_TDMODE_LEN(w, h) ((h) << 16 | (w))
  9782. +
  9783. +struct bcm2708_dma_cb {
  9784. + unsigned long info;
  9785. + unsigned long src;
  9786. + unsigned long dst;
  9787. + unsigned long length;
  9788. + unsigned long stride;
  9789. + unsigned long next;
  9790. + unsigned long pad[2];
  9791. +};
  9792. +struct scatterlist;
  9793. +
  9794. +extern int bcm_sg_suitable_for_dma(struct scatterlist *sg_ptr, int sg_len);
  9795. +extern void bcm_dma_start(void __iomem *dma_chan_base,
  9796. + dma_addr_t control_block);
  9797. +extern void bcm_dma_wait_idle(void __iomem *dma_chan_base);
  9798. +extern bool bcm_dma_is_busy(void __iomem *dma_chan_base);
  9799. +extern int /*rc*/ bcm_dma_abort(void __iomem *dma_chan_base);
  9800. +
  9801. +/* When listing features we can ask for when allocating DMA channels give
  9802. + those with higher priority smaller ordinal numbers */
  9803. +#define BCM_DMA_FEATURE_FAST_ORD 0
  9804. +#define BCM_DMA_FEATURE_BULK_ORD 1
  9805. +#define BCM_DMA_FEATURE_NORMAL_ORD 2
  9806. +#define BCM_DMA_FEATURE_LITE_ORD 3
  9807. +#define BCM_DMA_FEATURE_FAST (1<<BCM_DMA_FEATURE_FAST_ORD)
  9808. +#define BCM_DMA_FEATURE_BULK (1<<BCM_DMA_FEATURE_BULK_ORD)
  9809. +#define BCM_DMA_FEATURE_NORMAL (1<<BCM_DMA_FEATURE_NORMAL_ORD)
  9810. +#define BCM_DMA_FEATURE_LITE (1<<BCM_DMA_FEATURE_LITE_ORD)
  9811. +#define BCM_DMA_FEATURE_COUNT 4
  9812. +
  9813. +/* return channel no or -ve error */
  9814. +extern int bcm_dma_chan_alloc(unsigned preferred_feature_set,
  9815. + void __iomem **out_dma_base, int *out_dma_irq);
  9816. +extern int bcm_dma_chan_free(int channel);
  9817. +
  9818. +
  9819. +#endif /* _MACH_BCM2708_DMA_H */
  9820. diff -Nur linux-3.18.14/arch/arm/mach-bcm2708/include/mach/entry-macro.S linux-rpi/arch/arm/mach-bcm2708/include/mach/entry-macro.S
  9821. --- linux-3.18.14/arch/arm/mach-bcm2708/include/mach/entry-macro.S 1969-12-31 18:00:00.000000000 -0600
  9822. +++ linux-rpi/arch/arm/mach-bcm2708/include/mach/entry-macro.S 2015-05-31 14:46:08.209661004 -0500
  9823. @@ -0,0 +1,69 @@
  9824. +/*
  9825. + * arch/arm/mach-bcm2708/include/mach/entry-macro.S
  9826. + *
  9827. + * Low-level IRQ helper macros for BCM2708 platforms
  9828. + *
  9829. + * Copyright (C) 2010 Broadcom
  9830. + *
  9831. + * This program is free software; you can redistribute it and/or modify
  9832. + * it under the terms of the GNU General Public License as published by
  9833. + * the Free Software Foundation; either version 2 of the License, or
  9834. + * (at your option) any later version.
  9835. + *
  9836. + * This program is distributed in the hope that it will be useful,
  9837. + * but WITHOUT ANY WARRANTY; without even the implied warranty of
  9838. + * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
  9839. + * GNU General Public License for more details.
  9840. + *
  9841. + * You should have received a copy of the GNU General Public License
  9842. + * along with this program; if not, write to the Free Software
  9843. + * Foundation, Inc., 59 Temple Place, Suite 330, Boston, MA 02111-1307 USA
  9844. + */
  9845. +#include <mach/hardware.h>
  9846. +
  9847. + .macro disable_fiq
  9848. + .endm
  9849. +
  9850. + .macro get_irqnr_preamble, base, tmp
  9851. + ldr \base, =IO_ADDRESS(ARMCTRL_IC_BASE)
  9852. + .endm
  9853. +
  9854. + .macro arch_ret_to_user, tmp1, tmp2
  9855. + .endm
  9856. +
  9857. + .macro get_irqnr_and_base, irqnr, irqstat, base, tmp
  9858. + /* get masked status */
  9859. + ldr \irqstat, [\base, #(ARM_IRQ_PEND0 - ARMCTRL_IC_BASE)]
  9860. + mov \irqnr, #(ARM_IRQ0_BASE + 31)
  9861. + and \tmp, \irqstat, #0x300 @ save bits 8 and 9
  9862. + /* clear bits 8 and 9, and test */
  9863. + bics \irqstat, \irqstat, #0x300
  9864. + bne 1010f
  9865. +
  9866. + tst \tmp, #0x100
  9867. + ldrne \irqstat, [\base, #(ARM_IRQ_PEND1 - ARMCTRL_IC_BASE)]
  9868. + movne \irqnr, #(ARM_IRQ1_BASE + 31)
  9869. + @ Mask out the interrupts also present in PEND0 - see SW-5809
  9870. + bicne \irqstat, #((1<<7) | (1<<9) | (1<<10))
  9871. + bicne \irqstat, #((1<<18) | (1<<19))
  9872. + bne 1010f
  9873. +
  9874. + tst \tmp, #0x200
  9875. + ldrne \irqstat, [\base, #(ARM_IRQ_PEND2 - ARMCTRL_IC_BASE)]
  9876. + movne \irqnr, #(ARM_IRQ2_BASE + 31)
  9877. + @ Mask out the interrupts also present in PEND0 - see SW-5809
  9878. + bicne \irqstat, #((1<<21) | (1<<22) | (1<<23) | (1<<24) | (1<<25))
  9879. + bicne \irqstat, #((1<<30))
  9880. + beq 1020f
  9881. +
  9882. +1010:
  9883. + @ For non-zero x, LSB(x) = 31 - CLZ(x^(x-1))
  9884. + @ N.B. CLZ is an ARM5 instruction.
  9885. + sub \tmp, \irqstat, #1
  9886. + eor \irqstat, \irqstat, \tmp
  9887. + clz \tmp, \irqstat
  9888. + sub \irqnr, \tmp
  9889. +
  9890. +1020: @ EQ will be set if no irqs pending
  9891. +
  9892. + .endm
  9893. diff -Nur linux-3.18.14/arch/arm/mach-bcm2708/include/mach/frc.h linux-rpi/arch/arm/mach-bcm2708/include/mach/frc.h
  9894. --- linux-3.18.14/arch/arm/mach-bcm2708/include/mach/frc.h 1969-12-31 18:00:00.000000000 -0600
  9895. +++ linux-rpi/arch/arm/mach-bcm2708/include/mach/frc.h 2015-05-31 14:46:08.209661004 -0500
  9896. @@ -0,0 +1,38 @@
  9897. +/*
  9898. + * arch/arm/mach-bcm2708/include/mach/timex.h
  9899. + *
  9900. + * BCM2708 free running counter (timer)
  9901. + *
  9902. + * Copyright (C) 2010 Broadcom
  9903. + *
  9904. + * This program is free software; you can redistribute it and/or modify
  9905. + * it under the terms of the GNU General Public License as published by
  9906. + * the Free Software Foundation; either version 2 of the License, or
  9907. + * (at your option) any later version.
  9908. + *
  9909. + * This program is distributed in the hope that it will be useful,
  9910. + * but WITHOUT ANY WARRANTY; without even the implied warranty of
  9911. + * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
  9912. + * GNU General Public License for more details.
  9913. + *
  9914. + * You should have received a copy of the GNU General Public License
  9915. + * along with this program; if not, write to the Free Software
  9916. + * Foundation, Inc., 59 Temple Place, Suite 330, Boston, MA 02111-1307 USA
  9917. + */
  9918. +
  9919. +#ifndef _MACH_FRC_H
  9920. +#define _MACH_FRC_H
  9921. +
  9922. +#define FRC_TICK_RATE (1000000)
  9923. +
  9924. +/*! Free running counter incrementing at the CLOCK_TICK_RATE
  9925. + (slightly faster than frc_clock_ticks63()
  9926. + */
  9927. +extern unsigned long frc_clock_ticks32(void);
  9928. +
  9929. +/*! Free running counter incrementing at the CLOCK_TICK_RATE
  9930. + * Note - top bit should be ignored (see cnt32_to_63)
  9931. + */
  9932. +extern unsigned long long frc_clock_ticks63(void);
  9933. +
  9934. +#endif
  9935. diff -Nur linux-3.18.14/arch/arm/mach-bcm2708/include/mach/gpio.h linux-rpi/arch/arm/mach-bcm2708/include/mach/gpio.h
  9936. --- linux-3.18.14/arch/arm/mach-bcm2708/include/mach/gpio.h 1969-12-31 18:00:00.000000000 -0600
  9937. +++ linux-rpi/arch/arm/mach-bcm2708/include/mach/gpio.h 2015-05-31 14:46:08.209661004 -0500
  9938. @@ -0,0 +1,17 @@
  9939. +/*
  9940. + * arch/arm/mach-bcm2708/include/mach/gpio.h
  9941. + *
  9942. + * This file is licensed under the terms of the GNU General Public
  9943. + * License version 2. This program is licensed "as is" without any
  9944. + * warranty of any kind, whether express or implied.
  9945. + */
  9946. +
  9947. +#ifndef __ASM_ARCH_GPIO_H
  9948. +#define __ASM_ARCH_GPIO_H
  9949. +
  9950. +#define BCM2708_NR_GPIOS 54 // number of gpio lines
  9951. +
  9952. +#define gpio_to_irq(x) ((x) + GPIO_IRQ_START)
  9953. +#define irq_to_gpio(x) ((x) - GPIO_IRQ_START)
  9954. +
  9955. +#endif
  9956. diff -Nur linux-3.18.14/arch/arm/mach-bcm2708/include/mach/hardware.h linux-rpi/arch/arm/mach-bcm2708/include/mach/hardware.h
  9957. --- linux-3.18.14/arch/arm/mach-bcm2708/include/mach/hardware.h 1969-12-31 18:00:00.000000000 -0600
  9958. +++ linux-rpi/arch/arm/mach-bcm2708/include/mach/hardware.h 2015-05-31 14:46:08.209661004 -0500
  9959. @@ -0,0 +1,28 @@
  9960. +/*
  9961. + * arch/arm/mach-bcm2708/include/mach/hardware.h
  9962. + *
  9963. + * This file contains the hardware definitions of the BCM2708 devices.
  9964. + *
  9965. + * Copyright (C) 2010 Broadcom
  9966. + *
  9967. + * This program is free software; you can redistribute it and/or modify
  9968. + * it under the terms of the GNU General Public License as published by
  9969. + * the Free Software Foundation; either version 2 of the License, or
  9970. + * (at your option) any later version.
  9971. + *
  9972. + * This program is distributed in the hope that it will be useful,
  9973. + * but WITHOUT ANY WARRANTY; without even the implied warranty of
  9974. + * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
  9975. + * GNU General Public License for more details.
  9976. + *
  9977. + * You should have received a copy of the GNU General Public License
  9978. + * along with this program; if not, write to the Free Software
  9979. + * Foundation, Inc., 59 Temple Place, Suite 330, Boston, MA 02111-1307 USA
  9980. + */
  9981. +#ifndef __ASM_ARCH_HARDWARE_H
  9982. +#define __ASM_ARCH_HARDWARE_H
  9983. +
  9984. +#include <asm/sizes.h>
  9985. +#include <mach/platform.h>
  9986. +
  9987. +#endif
  9988. diff -Nur linux-3.18.14/arch/arm/mach-bcm2708/include/mach/io.h linux-rpi/arch/arm/mach-bcm2708/include/mach/io.h
  9989. --- linux-3.18.14/arch/arm/mach-bcm2708/include/mach/io.h 1969-12-31 18:00:00.000000000 -0600
  9990. +++ linux-rpi/arch/arm/mach-bcm2708/include/mach/io.h 2015-05-31 14:46:08.209661004 -0500
  9991. @@ -0,0 +1,27 @@
  9992. +/*
  9993. + * arch/arm/mach-bcm2708/include/mach/io.h
  9994. + *
  9995. + * Copyright (C) 2003 ARM Limited
  9996. + *
  9997. + * This program is free software; you can redistribute it and/or modify
  9998. + * it under the terms of the GNU General Public License as published by
  9999. + * the Free Software Foundation; either version 2 of the License, or
  10000. + * (at your option) any later version.
  10001. + *
  10002. + * This program is distributed in the hope that it will be useful,
  10003. + * but WITHOUT ANY WARRANTY; without even the implied warranty of
  10004. + * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
  10005. + * GNU General Public License for more details.
  10006. + *
  10007. + * You should have received a copy of the GNU General Public License
  10008. + * along with this program; if not, write to the Free Software
  10009. + * Foundation, Inc., 59 Temple Place, Suite 330, Boston, MA 02111-1307 USA
  10010. + */
  10011. +#ifndef __ASM_ARM_ARCH_IO_H
  10012. +#define __ASM_ARM_ARCH_IO_H
  10013. +
  10014. +#define IO_SPACE_LIMIT 0xffffffff
  10015. +
  10016. +#define __io(a) __typesafe_io(a)
  10017. +
  10018. +#endif
  10019. diff -Nur linux-3.18.14/arch/arm/mach-bcm2708/include/mach/irqs.h linux-rpi/arch/arm/mach-bcm2708/include/mach/irqs.h
  10020. --- linux-3.18.14/arch/arm/mach-bcm2708/include/mach/irqs.h 1969-12-31 18:00:00.000000000 -0600
  10021. +++ linux-rpi/arch/arm/mach-bcm2708/include/mach/irqs.h 2015-05-31 14:46:08.209661004 -0500
  10022. @@ -0,0 +1,199 @@
  10023. +/*
  10024. + * arch/arm/mach-bcm2708/include/mach/irqs.h
  10025. + *
  10026. + * Copyright (C) 2010 Broadcom
  10027. + * Copyright (C) 2003 ARM Limited
  10028. + * Copyright (C) 2000 Deep Blue Solutions Ltd.
  10029. + *
  10030. + * This program is free software; you can redistribute it and/or modify
  10031. + * it under the terms of the GNU General Public License as published by
  10032. + * the Free Software Foundation; either version 2 of the License, or
  10033. + * (at your option) any later version.
  10034. + *
  10035. + * This program is distributed in the hope that it will be useful,
  10036. + * but WITHOUT ANY WARRANTY; without even the implied warranty of
  10037. + * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
  10038. + * GNU General Public License for more details.
  10039. + *
  10040. + * You should have received a copy of the GNU General Public License
  10041. + * along with this program; if not, write to the Free Software
  10042. + * Foundation, Inc., 59 Temple Place, Suite 330, Boston, MA 02111-1307 USA
  10043. + */
  10044. +
  10045. +#ifndef _BCM2708_IRQS_H_
  10046. +#define _BCM2708_IRQS_H_
  10047. +
  10048. +#include <mach/platform.h>
  10049. +
  10050. +/*
  10051. + * IRQ interrupts definitions are the same as the INT definitions
  10052. + * held within platform.h
  10053. + */
  10054. +#define IRQ_ARMCTRL_START 0
  10055. +#define IRQ_TIMER0 (IRQ_ARMCTRL_START + INTERRUPT_TIMER0)
  10056. +#define IRQ_TIMER1 (IRQ_ARMCTRL_START + INTERRUPT_TIMER1)
  10057. +#define IRQ_TIMER2 (IRQ_ARMCTRL_START + INTERRUPT_TIMER2)
  10058. +#define IRQ_TIMER3 (IRQ_ARMCTRL_START + INTERRUPT_TIMER3)
  10059. +#define IRQ_CODEC0 (IRQ_ARMCTRL_START + INTERRUPT_CODEC0)
  10060. +#define IRQ_CODEC1 (IRQ_ARMCTRL_START + INTERRUPT_CODEC1)
  10061. +#define IRQ_CODEC2 (IRQ_ARMCTRL_START + INTERRUPT_CODEC2)
  10062. +#define IRQ_JPEG (IRQ_ARMCTRL_START + INTERRUPT_JPEG)
  10063. +#define IRQ_ISP (IRQ_ARMCTRL_START + INTERRUPT_ISP)
  10064. +#define IRQ_USB (IRQ_ARMCTRL_START + INTERRUPT_USB)
  10065. +#define IRQ_3D (IRQ_ARMCTRL_START + INTERRUPT_3D)
  10066. +#define IRQ_TRANSPOSER (IRQ_ARMCTRL_START + INTERRUPT_TRANSPOSER)
  10067. +#define IRQ_MULTICORESYNC0 (IRQ_ARMCTRL_START + INTERRUPT_MULTICORESYNC0)
  10068. +#define IRQ_MULTICORESYNC1 (IRQ_ARMCTRL_START + INTERRUPT_MULTICORESYNC1)
  10069. +#define IRQ_MULTICORESYNC2 (IRQ_ARMCTRL_START + INTERRUPT_MULTICORESYNC2)
  10070. +#define IRQ_MULTICORESYNC3 (IRQ_ARMCTRL_START + INTERRUPT_MULTICORESYNC3)
  10071. +#define IRQ_DMA0 (IRQ_ARMCTRL_START + INTERRUPT_DMA0)
  10072. +#define IRQ_DMA1 (IRQ_ARMCTRL_START + INTERRUPT_DMA1)
  10073. +#define IRQ_DMA2 (IRQ_ARMCTRL_START + INTERRUPT_DMA2)
  10074. +#define IRQ_DMA3 (IRQ_ARMCTRL_START + INTERRUPT_DMA3)
  10075. +#define IRQ_DMA4 (IRQ_ARMCTRL_START + INTERRUPT_DMA4)
  10076. +#define IRQ_DMA5 (IRQ_ARMCTRL_START + INTERRUPT_DMA5)
  10077. +#define IRQ_DMA6 (IRQ_ARMCTRL_START + INTERRUPT_DMA6)
  10078. +#define IRQ_DMA7 (IRQ_ARMCTRL_START + INTERRUPT_DMA7)
  10079. +#define IRQ_DMA8 (IRQ_ARMCTRL_START + INTERRUPT_DMA8)
  10080. +#define IRQ_DMA9 (IRQ_ARMCTRL_START + INTERRUPT_DMA9)
  10081. +#define IRQ_DMA10 (IRQ_ARMCTRL_START + INTERRUPT_DMA10)
  10082. +#define IRQ_DMA11 (IRQ_ARMCTRL_START + INTERRUPT_DMA11)
  10083. +#define IRQ_DMA12 (IRQ_ARMCTRL_START + INTERRUPT_DMA12)
  10084. +#define IRQ_AUX (IRQ_ARMCTRL_START + INTERRUPT_AUX)
  10085. +#define IRQ_ARM (IRQ_ARMCTRL_START + INTERRUPT_ARM)
  10086. +#define IRQ_VPUDMA (IRQ_ARMCTRL_START + INTERRUPT_VPUDMA)
  10087. +#define IRQ_HOSTPORT (IRQ_ARMCTRL_START + INTERRUPT_HOSTPORT)
  10088. +#define IRQ_VIDEOSCALER (IRQ_ARMCTRL_START + INTERRUPT_VIDEOSCALER)
  10089. +#define IRQ_CCP2TX (IRQ_ARMCTRL_START + INTERRUPT_CCP2TX)
  10090. +#define IRQ_SDC (IRQ_ARMCTRL_START + INTERRUPT_SDC)
  10091. +#define IRQ_DSI0 (IRQ_ARMCTRL_START + INTERRUPT_DSI0)
  10092. +#define IRQ_AVE (IRQ_ARMCTRL_START + INTERRUPT_AVE)
  10093. +#define IRQ_CAM0 (IRQ_ARMCTRL_START + INTERRUPT_CAM0)
  10094. +#define IRQ_CAM1 (IRQ_ARMCTRL_START + INTERRUPT_CAM1)
  10095. +#define IRQ_HDMI0 (IRQ_ARMCTRL_START + INTERRUPT_HDMI0)
  10096. +#define IRQ_HDMI1 (IRQ_ARMCTRL_START + INTERRUPT_HDMI1)
  10097. +#define IRQ_PIXELVALVE1 (IRQ_ARMCTRL_START + INTERRUPT_PIXELVALVE1)
  10098. +#define IRQ_I2CSPISLV (IRQ_ARMCTRL_START + INTERRUPT_I2CSPISLV)
  10099. +#define IRQ_DSI1 (IRQ_ARMCTRL_START + INTERRUPT_DSI1)
  10100. +#define IRQ_PWA0 (IRQ_ARMCTRL_START + INTERRUPT_PWA0)
  10101. +#define IRQ_PWA1 (IRQ_ARMCTRL_START + INTERRUPT_PWA1)
  10102. +#define IRQ_CPR (IRQ_ARMCTRL_START + INTERRUPT_CPR)
  10103. +#define IRQ_SMI (IRQ_ARMCTRL_START + INTERRUPT_SMI)
  10104. +#define IRQ_GPIO0 (IRQ_ARMCTRL_START + INTERRUPT_GPIO0)
  10105. +#define IRQ_GPIO1 (IRQ_ARMCTRL_START + INTERRUPT_GPIO1)
  10106. +#define IRQ_GPIO2 (IRQ_ARMCTRL_START + INTERRUPT_GPIO2)
  10107. +#define IRQ_GPIO3 (IRQ_ARMCTRL_START + INTERRUPT_GPIO3)
  10108. +#define IRQ_I2C (IRQ_ARMCTRL_START + INTERRUPT_I2C)
  10109. +#define IRQ_SPI (IRQ_ARMCTRL_START + INTERRUPT_SPI)
  10110. +#define IRQ_I2SPCM (IRQ_ARMCTRL_START + INTERRUPT_I2SPCM)
  10111. +#define IRQ_SDIO (IRQ_ARMCTRL_START + INTERRUPT_SDIO)
  10112. +#define IRQ_UART (IRQ_ARMCTRL_START + INTERRUPT_UART)
  10113. +#define IRQ_SLIMBUS (IRQ_ARMCTRL_START + INTERRUPT_SLIMBUS)
  10114. +#define IRQ_VEC (IRQ_ARMCTRL_START + INTERRUPT_VEC)
  10115. +#define IRQ_CPG (IRQ_ARMCTRL_START + INTERRUPT_CPG)
  10116. +#define IRQ_RNG (IRQ_ARMCTRL_START + INTERRUPT_RNG)
  10117. +#define IRQ_ARASANSDIO (IRQ_ARMCTRL_START + INTERRUPT_ARASANSDIO)
  10118. +#define IRQ_AVSPMON (IRQ_ARMCTRL_START + INTERRUPT_AVSPMON)
  10119. +
  10120. +#define IRQ_ARM_TIMER (IRQ_ARMCTRL_START + INTERRUPT_ARM_TIMER)
  10121. +#define IRQ_ARM_MAILBOX (IRQ_ARMCTRL_START + INTERRUPT_ARM_MAILBOX)
  10122. +#define IRQ_ARM_DOORBELL_0 (IRQ_ARMCTRL_START + INTERRUPT_ARM_DOORBELL_0)
  10123. +#define IRQ_ARM_DOORBELL_1 (IRQ_ARMCTRL_START + INTERRUPT_ARM_DOORBELL_1)
  10124. +#define IRQ_VPU0_HALTED (IRQ_ARMCTRL_START + INTERRUPT_VPU0_HALTED)
  10125. +#define IRQ_VPU1_HALTED (IRQ_ARMCTRL_START + INTERRUPT_VPU1_HALTED)
  10126. +#define IRQ_ILLEGAL_TYPE0 (IRQ_ARMCTRL_START + INTERRUPT_ILLEGAL_TYPE0)
  10127. +#define IRQ_ILLEGAL_TYPE1 (IRQ_ARMCTRL_START + INTERRUPT_ILLEGAL_TYPE1)
  10128. +#define IRQ_PENDING1 (IRQ_ARMCTRL_START + INTERRUPT_PENDING1)
  10129. +#define IRQ_PENDING2 (IRQ_ARMCTRL_START + INTERRUPT_PENDING2)
  10130. +
  10131. +#define FIQ_START HARD_IRQS
  10132. +
  10133. +/*
  10134. + * FIQ interrupts definitions are the same as the INT definitions.
  10135. + */
  10136. +#define FIQ_TIMER0 (FIQ_START+INTERRUPT_TIMER0)
  10137. +#define FIQ_TIMER1 (FIQ_START+INTERRUPT_TIMER1)
  10138. +#define FIQ_TIMER2 (FIQ_START+INTERRUPT_TIMER2)
  10139. +#define FIQ_TIMER3 (FIQ_START+INTERRUPT_TIMER3)
  10140. +#define FIQ_CODEC0 (FIQ_START+INTERRUPT_CODEC0)
  10141. +#define FIQ_CODEC1 (FIQ_START+INTERRUPT_CODEC1)
  10142. +#define FIQ_CODEC2 (FIQ_START+INTERRUPT_CODEC2)
  10143. +#define FIQ_JPEG (FIQ_START+INTERRUPT_JPEG)
  10144. +#define FIQ_ISP (FIQ_START+INTERRUPT_ISP)
  10145. +#define FIQ_USB (FIQ_START+INTERRUPT_USB)
  10146. +#define FIQ_3D (FIQ_START+INTERRUPT_3D)
  10147. +#define FIQ_TRANSPOSER (FIQ_START+INTERRUPT_TRANSPOSER)
  10148. +#define FIQ_MULTICORESYNC0 (FIQ_START+INTERRUPT_MULTICORESYNC0)
  10149. +#define FIQ_MULTICORESYNC1 (FIQ_START+INTERRUPT_MULTICORESYNC1)
  10150. +#define FIQ_MULTICORESYNC2 (FIQ_START+INTERRUPT_MULTICORESYNC2)
  10151. +#define FIQ_MULTICORESYNC3 (FIQ_START+INTERRUPT_MULTICORESYNC3)
  10152. +#define FIQ_DMA0 (FIQ_START+INTERRUPT_DMA0)
  10153. +#define FIQ_DMA1 (FIQ_START+INTERRUPT_DMA1)
  10154. +#define FIQ_DMA2 (FIQ_START+INTERRUPT_DMA2)
  10155. +#define FIQ_DMA3 (FIQ_START+INTERRUPT_DMA3)
  10156. +#define FIQ_DMA4 (FIQ_START+INTERRUPT_DMA4)
  10157. +#define FIQ_DMA5 (FIQ_START+INTERRUPT_DMA5)
  10158. +#define FIQ_DMA6 (FIQ_START+INTERRUPT_DMA6)
  10159. +#define FIQ_DMA7 (FIQ_START+INTERRUPT_DMA7)
  10160. +#define FIQ_DMA8 (FIQ_START+INTERRUPT_DMA8)
  10161. +#define FIQ_DMA9 (FIQ_START+INTERRUPT_DMA9)
  10162. +#define FIQ_DMA10 (FIQ_START+INTERRUPT_DMA10)
  10163. +#define FIQ_DMA11 (FIQ_START+INTERRUPT_DMA11)
  10164. +#define FIQ_DMA12 (FIQ_START+INTERRUPT_DMA12)
  10165. +#define FIQ_AUX (FIQ_START+INTERRUPT_AUX)
  10166. +#define FIQ_ARM (FIQ_START+INTERRUPT_ARM)
  10167. +#define FIQ_VPUDMA (FIQ_START+INTERRUPT_VPUDMA)
  10168. +#define FIQ_HOSTPORT (FIQ_START+INTERRUPT_HOSTPORT)
  10169. +#define FIQ_VIDEOSCALER (FIQ_START+INTERRUPT_VIDEOSCALER)
  10170. +#define FIQ_CCP2TX (FIQ_START+INTERRUPT_CCP2TX)
  10171. +#define FIQ_SDC (FIQ_START+INTERRUPT_SDC)
  10172. +#define FIQ_DSI0 (FIQ_START+INTERRUPT_DSI0)
  10173. +#define FIQ_AVE (FIQ_START+INTERRUPT_AVE)
  10174. +#define FIQ_CAM0 (FIQ_START+INTERRUPT_CAM0)
  10175. +#define FIQ_CAM1 (FIQ_START+INTERRUPT_CAM1)
  10176. +#define FIQ_HDMI0 (FIQ_START+INTERRUPT_HDMI0)
  10177. +#define FIQ_HDMI1 (FIQ_START+INTERRUPT_HDMI1)
  10178. +#define FIQ_PIXELVALVE1 (FIQ_START+INTERRUPT_PIXELVALVE1)
  10179. +#define FIQ_I2CSPISLV (FIQ_START+INTERRUPT_I2CSPISLV)
  10180. +#define FIQ_DSI1 (FIQ_START+INTERRUPT_DSI1)
  10181. +#define FIQ_PWA0 (FIQ_START+INTERRUPT_PWA0)
  10182. +#define FIQ_PWA1 (FIQ_START+INTERRUPT_PWA1)
  10183. +#define FIQ_CPR (FIQ_START+INTERRUPT_CPR)
  10184. +#define FIQ_SMI (FIQ_START+INTERRUPT_SMI)
  10185. +#define FIQ_GPIO0 (FIQ_START+INTERRUPT_GPIO0)
  10186. +#define FIQ_GPIO1 (FIQ_START+INTERRUPT_GPIO1)
  10187. +#define FIQ_GPIO2 (FIQ_START+INTERRUPT_GPIO2)
  10188. +#define FIQ_GPIO3 (FIQ_START+INTERRUPT_GPIO3)
  10189. +#define FIQ_I2C (FIQ_START+INTERRUPT_I2C)
  10190. +#define FIQ_SPI (FIQ_START+INTERRUPT_SPI)
  10191. +#define FIQ_I2SPCM (FIQ_START+INTERRUPT_I2SPCM)
  10192. +#define FIQ_SDIO (FIQ_START+INTERRUPT_SDIO)
  10193. +#define FIQ_UART (FIQ_START+INTERRUPT_UART)
  10194. +#define FIQ_SLIMBUS (FIQ_START+INTERRUPT_SLIMBUS)
  10195. +#define FIQ_VEC (FIQ_START+INTERRUPT_VEC)
  10196. +#define FIQ_CPG (FIQ_START+INTERRUPT_CPG)
  10197. +#define FIQ_RNG (FIQ_START+INTERRUPT_RNG)
  10198. +#define FIQ_ARASANSDIO (FIQ_START+INTERRUPT_ARASANSDIO)
  10199. +#define FIQ_AVSPMON (FIQ_START+INTERRUPT_AVSPMON)
  10200. +
  10201. +#define FIQ_ARM_TIMER (FIQ_START+INTERRUPT_ARM_TIMER)
  10202. +#define FIQ_ARM_MAILBOX (FIQ_START+INTERRUPT_ARM_MAILBOX)
  10203. +#define FIQ_ARM_DOORBELL_0 (FIQ_START+INTERRUPT_ARM_DOORBELL_0)
  10204. +#define FIQ_ARM_DOORBELL_1 (FIQ_START+INTERRUPT_ARM_DOORBELL_1)
  10205. +#define FIQ_VPU0_HALTED (FIQ_START+INTERRUPT_VPU0_HALTED)
  10206. +#define FIQ_VPU1_HALTED (FIQ_START+INTERRUPT_VPU1_HALTED)
  10207. +#define FIQ_ILLEGAL_TYPE0 (FIQ_START+INTERRUPT_ILLEGAL_TYPE0)
  10208. +#define FIQ_ILLEGAL_TYPE1 (FIQ_START+INTERRUPT_ILLEGAL_TYPE1)
  10209. +#define FIQ_PENDING1 (FIQ_START+INTERRUPT_PENDING1)
  10210. +#define FIQ_PENDING2 (FIQ_START+INTERRUPT_PENDING2)
  10211. +
  10212. +#define HARD_IRQS (64 + 21)
  10213. +#define FIQ_IRQS (64 + 21)
  10214. +#define GPIO_IRQ_START (HARD_IRQS + FIQ_IRQS)
  10215. +#define GPIO_IRQS (32*5)
  10216. +#define SPARE_ALLOC_IRQS 64
  10217. +#define BCM2708_ALLOC_IRQS (HARD_IRQS+FIQ_IRQS+GPIO_IRQS+SPARE_ALLOC_IRQS)
  10218. +#define FREE_IRQS 128
  10219. +#define NR_IRQS (BCM2708_ALLOC_IRQS+FREE_IRQS)
  10220. +
  10221. +#endif /* _BCM2708_IRQS_H_ */
  10222. diff -Nur linux-3.18.14/arch/arm/mach-bcm2708/include/mach/memory.h linux-rpi/arch/arm/mach-bcm2708/include/mach/memory.h
  10223. --- linux-3.18.14/arch/arm/mach-bcm2708/include/mach/memory.h 1969-12-31 18:00:00.000000000 -0600
  10224. +++ linux-rpi/arch/arm/mach-bcm2708/include/mach/memory.h 2015-05-31 14:46:08.209661004 -0500
  10225. @@ -0,0 +1,57 @@
  10226. +/*
  10227. + * arch/arm/mach-bcm2708/include/mach/memory.h
  10228. + *
  10229. + * Copyright (C) 2010 Broadcom
  10230. + *
  10231. + * This program is free software; you can redistribute it and/or modify
  10232. + * it under the terms of the GNU General Public License as published by
  10233. + * the Free Software Foundation; either version 2 of the License, or
  10234. + * (at your option) any later version.
  10235. + *
  10236. + * This program is distributed in the hope that it will be useful,
  10237. + * but WITHOUT ANY WARRANTY; without even the implied warranty of
  10238. + * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
  10239. + * GNU General Public License for more details.
  10240. + *
  10241. + * You should have received a copy of the GNU General Public License
  10242. + * along with this program; if not, write to the Free Software
  10243. + * Foundation, Inc., 59 Temple Place, Suite 330, Boston, MA 02111-1307 USA
  10244. + */
  10245. +#ifndef __ASM_ARCH_MEMORY_H
  10246. +#define __ASM_ARCH_MEMORY_H
  10247. +
  10248. +/* Memory overview:
  10249. +
  10250. + [ARMcore] <--virtual addr-->
  10251. + [ARMmmu] <--physical addr-->
  10252. + [GERTmap] <--bus add-->
  10253. + [VCperiph]
  10254. +
  10255. +*/
  10256. +
  10257. +/*
  10258. + * Physical DRAM offset.
  10259. + */
  10260. +#define BCM_PLAT_PHYS_OFFSET UL(0x00000000)
  10261. +#define VC_ARMMEM_OFFSET UL(0x00000000) /* offset in VC of ARM memory */
  10262. +
  10263. +#ifdef CONFIG_BCM2708_NOL2CACHE
  10264. + #define _REAL_BUS_OFFSET UL(0xC0000000) /* don't use L1 or L2 caches */
  10265. +#else
  10266. + #define _REAL_BUS_OFFSET UL(0x40000000) /* use L2 cache */
  10267. +#endif
  10268. +
  10269. +/* We're using the memory at 64M in the VideoCore for Linux - this adjustment
  10270. + * will provide the offset into this area as well as setting the bits that
  10271. + * stop the L1 and L2 cache from being used
  10272. + *
  10273. + * WARNING: this only works because the ARM is given memory at a fixed location
  10274. + * (ARMMEM_OFFSET)
  10275. + */
  10276. +#define BUS_OFFSET (VC_ARMMEM_OFFSET + _REAL_BUS_OFFSET)
  10277. +#define __virt_to_bus(x) ((x) + (BUS_OFFSET - PAGE_OFFSET))
  10278. +#define __bus_to_virt(x) ((x) - (BUS_OFFSET - PAGE_OFFSET))
  10279. +#define __pfn_to_bus(x) (__pfn_to_phys(x) + (BUS_OFFSET - BCM_PLAT_PHYS_OFFSET))
  10280. +#define __bus_to_pfn(x) __phys_to_pfn((x) - (BUS_OFFSET - BCM_PLAT_PHYS_OFFSET))
  10281. +
  10282. +#endif
  10283. diff -Nur linux-3.18.14/arch/arm/mach-bcm2708/include/mach/platform.h linux-rpi/arch/arm/mach-bcm2708/include/mach/platform.h
  10284. --- linux-3.18.14/arch/arm/mach-bcm2708/include/mach/platform.h 1969-12-31 18:00:00.000000000 -0600
  10285. +++ linux-rpi/arch/arm/mach-bcm2708/include/mach/platform.h 2015-05-31 14:46:08.209661004 -0500
  10286. @@ -0,0 +1,228 @@
  10287. +/*
  10288. + * arch/arm/mach-bcm2708/include/mach/platform.h
  10289. + *
  10290. + * Copyright (C) 2010 Broadcom
  10291. + *
  10292. + * This program is free software; you can redistribute it and/or modify
  10293. + * it under the terms of the GNU General Public License as published by
  10294. + * the Free Software Foundation; either version 2 of the License, or
  10295. + * (at your option) any later version.
  10296. + *
  10297. + * This program is distributed in the hope that it will be useful,
  10298. + * but WITHOUT ANY WARRANTY; without even the implied warranty of
  10299. + * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
  10300. + * GNU General Public License for more details.
  10301. + *
  10302. + * You should have received a copy of the GNU General Public License
  10303. + * along with this program; if not, write to the Free Software
  10304. + * Foundation, Inc., 59 Temple Place, Suite 330, Boston, MA 02111-1307 USA
  10305. + */
  10306. +
  10307. +#ifndef _BCM2708_PLATFORM_H
  10308. +#define _BCM2708_PLATFORM_H
  10309. +
  10310. +
  10311. +/* macros to get at IO space when running virtually */
  10312. +#define IO_ADDRESS(x) (((x) & 0x0fffffff) + (((x) >> 4) & 0x0f000000) + 0xf0000000)
  10313. +
  10314. +#define __io_address(n) IOMEM(IO_ADDRESS(n))
  10315. +
  10316. +
  10317. +/*
  10318. + * SDRAM
  10319. + */
  10320. +#define BCM2708_SDRAM_BASE 0x00000000
  10321. +
  10322. +/*
  10323. + * Logic expansion modules
  10324. + *
  10325. + */
  10326. +
  10327. +
  10328. +/* ------------------------------------------------------------------------
  10329. + * BCM2708 ARMCTRL Registers
  10330. + * ------------------------------------------------------------------------
  10331. + */
  10332. +
  10333. +#define HW_REGISTER_RW(addr) (addr)
  10334. +#define HW_REGISTER_RO(addr) (addr)
  10335. +
  10336. +#include "arm_control.h"
  10337. +#undef ARM_BASE
  10338. +
  10339. +/*
  10340. + * Definitions and addresses for the ARM CONTROL logic
  10341. + * This file is manually generated.
  10342. + */
  10343. +
  10344. +#define BCM2708_PERI_BASE 0x20000000
  10345. +#define IC0_BASE (BCM2708_PERI_BASE + 0x2000)
  10346. +#define ST_BASE (BCM2708_PERI_BASE + 0x3000) /* System Timer */
  10347. +#define MPHI_BASE (BCM2708_PERI_BASE + 0x6000) /* Message -based Parallel Host Interface */
  10348. +#define DMA_BASE (BCM2708_PERI_BASE + 0x7000) /* DMA controller */
  10349. +#define ARM_BASE (BCM2708_PERI_BASE + 0xB000) /* BCM2708 ARM control block */
  10350. +#define PM_BASE (BCM2708_PERI_BASE + 0x100000) /* Power Management, Reset controller and Watchdog registers */
  10351. +#define PCM_CLOCK_BASE (BCM2708_PERI_BASE + 0x101098) /* PCM Clock */
  10352. +#define RNG_BASE (BCM2708_PERI_BASE + 0x104000) /* Hardware RNG */
  10353. +#define GPIO_BASE (BCM2708_PERI_BASE + 0x200000) /* GPIO */
  10354. +#define UART0_BASE (BCM2708_PERI_BASE + 0x201000) /* Uart 0 */
  10355. +#define MMCI0_BASE (BCM2708_PERI_BASE + 0x202000) /* MMC interface */
  10356. +#define I2S_BASE (BCM2708_PERI_BASE + 0x203000) /* I2S */
  10357. +#define SPI0_BASE (BCM2708_PERI_BASE + 0x204000) /* SPI0 */
  10358. +#define BSC0_BASE (BCM2708_PERI_BASE + 0x205000) /* BSC0 I2C/TWI */
  10359. +#define UART1_BASE (BCM2708_PERI_BASE + 0x215000) /* Uart 1 */
  10360. +#define EMMC_BASE (BCM2708_PERI_BASE + 0x300000) /* eMMC interface */
  10361. +#define SMI_BASE (BCM2708_PERI_BASE + 0x600000) /* SMI */
  10362. +#define BSC1_BASE (BCM2708_PERI_BASE + 0x804000) /* BSC1 I2C/TWI */
  10363. +#define USB_BASE (BCM2708_PERI_BASE + 0x980000) /* DTC_OTG USB controller */
  10364. +#define MCORE_BASE (BCM2708_PERI_BASE + 0x0000) /* Fake frame buffer device (actually the multicore sync block*/
  10365. +
  10366. +#define ARMCTRL_BASE (ARM_BASE + 0x000)
  10367. +#define ARMCTRL_IC_BASE (ARM_BASE + 0x200) /* ARM interrupt controller */
  10368. +#define ARMCTRL_TIMER0_1_BASE (ARM_BASE + 0x400) /* Timer 0 and 1 */
  10369. +#define ARMCTRL_0_SBM_BASE (ARM_BASE + 0x800) /* User 0 (ARM)'s Semaphores Doorbells and Mailboxes */
  10370. +
  10371. +
  10372. +/*
  10373. + * Interrupt assignments
  10374. + */
  10375. +
  10376. +#define ARM_IRQ1_BASE 0
  10377. +#define INTERRUPT_TIMER0 (ARM_IRQ1_BASE + 0)
  10378. +#define INTERRUPT_TIMER1 (ARM_IRQ1_BASE + 1)
  10379. +#define INTERRUPT_TIMER2 (ARM_IRQ1_BASE + 2)
  10380. +#define INTERRUPT_TIMER3 (ARM_IRQ1_BASE + 3)
  10381. +#define INTERRUPT_CODEC0 (ARM_IRQ1_BASE + 4)
  10382. +#define INTERRUPT_CODEC1 (ARM_IRQ1_BASE + 5)
  10383. +#define INTERRUPT_CODEC2 (ARM_IRQ1_BASE + 6)
  10384. +#define INTERRUPT_VC_JPEG (ARM_IRQ1_BASE + 7)
  10385. +#define INTERRUPT_ISP (ARM_IRQ1_BASE + 8)
  10386. +#define INTERRUPT_VC_USB (ARM_IRQ1_BASE + 9)
  10387. +#define INTERRUPT_VC_3D (ARM_IRQ1_BASE + 10)
  10388. +#define INTERRUPT_TRANSPOSER (ARM_IRQ1_BASE + 11)
  10389. +#define INTERRUPT_MULTICORESYNC0 (ARM_IRQ1_BASE + 12)
  10390. +#define INTERRUPT_MULTICORESYNC1 (ARM_IRQ1_BASE + 13)
  10391. +#define INTERRUPT_MULTICORESYNC2 (ARM_IRQ1_BASE + 14)
  10392. +#define INTERRUPT_MULTICORESYNC3 (ARM_IRQ1_BASE + 15)
  10393. +#define INTERRUPT_DMA0 (ARM_IRQ1_BASE + 16)
  10394. +#define INTERRUPT_DMA1 (ARM_IRQ1_BASE + 17)
  10395. +#define INTERRUPT_VC_DMA2 (ARM_IRQ1_BASE + 18)
  10396. +#define INTERRUPT_VC_DMA3 (ARM_IRQ1_BASE + 19)
  10397. +#define INTERRUPT_DMA4 (ARM_IRQ1_BASE + 20)
  10398. +#define INTERRUPT_DMA5 (ARM_IRQ1_BASE + 21)
  10399. +#define INTERRUPT_DMA6 (ARM_IRQ1_BASE + 22)
  10400. +#define INTERRUPT_DMA7 (ARM_IRQ1_BASE + 23)
  10401. +#define INTERRUPT_DMA8 (ARM_IRQ1_BASE + 24)
  10402. +#define INTERRUPT_DMA9 (ARM_IRQ1_BASE + 25)
  10403. +#define INTERRUPT_DMA10 (ARM_IRQ1_BASE + 26)
  10404. +#define INTERRUPT_DMA11 (ARM_IRQ1_BASE + 27)
  10405. +#define INTERRUPT_DMA12 (ARM_IRQ1_BASE + 28)
  10406. +#define INTERRUPT_AUX (ARM_IRQ1_BASE + 29)
  10407. +#define INTERRUPT_ARM (ARM_IRQ1_BASE + 30)
  10408. +#define INTERRUPT_VPUDMA (ARM_IRQ1_BASE + 31)
  10409. +
  10410. +#define ARM_IRQ2_BASE 32
  10411. +#define INTERRUPT_HOSTPORT (ARM_IRQ2_BASE + 0)
  10412. +#define INTERRUPT_VIDEOSCALER (ARM_IRQ2_BASE + 1)
  10413. +#define INTERRUPT_CCP2TX (ARM_IRQ2_BASE + 2)
  10414. +#define INTERRUPT_SDC (ARM_IRQ2_BASE + 3)
  10415. +#define INTERRUPT_DSI0 (ARM_IRQ2_BASE + 4)
  10416. +#define INTERRUPT_AVE (ARM_IRQ2_BASE + 5)
  10417. +#define INTERRUPT_CAM0 (ARM_IRQ2_BASE + 6)
  10418. +#define INTERRUPT_CAM1 (ARM_IRQ2_BASE + 7)
  10419. +#define INTERRUPT_HDMI0 (ARM_IRQ2_BASE + 8)
  10420. +#define INTERRUPT_HDMI1 (ARM_IRQ2_BASE + 9)
  10421. +#define INTERRUPT_PIXELVALVE1 (ARM_IRQ2_BASE + 10)
  10422. +#define INTERRUPT_I2CSPISLV (ARM_IRQ2_BASE + 11)
  10423. +#define INTERRUPT_DSI1 (ARM_IRQ2_BASE + 12)
  10424. +#define INTERRUPT_PWA0 (ARM_IRQ2_BASE + 13)
  10425. +#define INTERRUPT_PWA1 (ARM_IRQ2_BASE + 14)
  10426. +#define INTERRUPT_CPR (ARM_IRQ2_BASE + 15)
  10427. +#define INTERRUPT_SMI (ARM_IRQ2_BASE + 16)
  10428. +#define INTERRUPT_GPIO0 (ARM_IRQ2_BASE + 17)
  10429. +#define INTERRUPT_GPIO1 (ARM_IRQ2_BASE + 18)
  10430. +#define INTERRUPT_GPIO2 (ARM_IRQ2_BASE + 19)
  10431. +#define INTERRUPT_GPIO3 (ARM_IRQ2_BASE + 20)
  10432. +#define INTERRUPT_VC_I2C (ARM_IRQ2_BASE + 21)
  10433. +#define INTERRUPT_VC_SPI (ARM_IRQ2_BASE + 22)
  10434. +#define INTERRUPT_VC_I2SPCM (ARM_IRQ2_BASE + 23)
  10435. +#define INTERRUPT_VC_SDIO (ARM_IRQ2_BASE + 24)
  10436. +#define INTERRUPT_VC_UART (ARM_IRQ2_BASE + 25)
  10437. +#define INTERRUPT_SLIMBUS (ARM_IRQ2_BASE + 26)
  10438. +#define INTERRUPT_VEC (ARM_IRQ2_BASE + 27)
  10439. +#define INTERRUPT_CPG (ARM_IRQ2_BASE + 28)
  10440. +#define INTERRUPT_RNG (ARM_IRQ2_BASE + 29)
  10441. +#define INTERRUPT_VC_ARASANSDIO (ARM_IRQ2_BASE + 30)
  10442. +#define INTERRUPT_AVSPMON (ARM_IRQ2_BASE + 31)
  10443. +
  10444. +#define ARM_IRQ0_BASE 64
  10445. +#define INTERRUPT_ARM_TIMER (ARM_IRQ0_BASE + 0)
  10446. +#define INTERRUPT_ARM_MAILBOX (ARM_IRQ0_BASE + 1)
  10447. +#define INTERRUPT_ARM_DOORBELL_0 (ARM_IRQ0_BASE + 2)
  10448. +#define INTERRUPT_ARM_DOORBELL_1 (ARM_IRQ0_BASE + 3)
  10449. +#define INTERRUPT_VPU0_HALTED (ARM_IRQ0_BASE + 4)
  10450. +#define INTERRUPT_VPU1_HALTED (ARM_IRQ0_BASE + 5)
  10451. +#define INTERRUPT_ILLEGAL_TYPE0 (ARM_IRQ0_BASE + 6)
  10452. +#define INTERRUPT_ILLEGAL_TYPE1 (ARM_IRQ0_BASE + 7)
  10453. +#define INTERRUPT_PENDING1 (ARM_IRQ0_BASE + 8)
  10454. +#define INTERRUPT_PENDING2 (ARM_IRQ0_BASE + 9)
  10455. +#define INTERRUPT_JPEG (ARM_IRQ0_BASE + 10)
  10456. +#define INTERRUPT_USB (ARM_IRQ0_BASE + 11)
  10457. +#define INTERRUPT_3D (ARM_IRQ0_BASE + 12)
  10458. +#define INTERRUPT_DMA2 (ARM_IRQ0_BASE + 13)
  10459. +#define INTERRUPT_DMA3 (ARM_IRQ0_BASE + 14)
  10460. +#define INTERRUPT_I2C (ARM_IRQ0_BASE + 15)
  10461. +#define INTERRUPT_SPI (ARM_IRQ0_BASE + 16)
  10462. +#define INTERRUPT_I2SPCM (ARM_IRQ0_BASE + 17)
  10463. +#define INTERRUPT_SDIO (ARM_IRQ0_BASE + 18)
  10464. +#define INTERRUPT_UART (ARM_IRQ0_BASE + 19)
  10465. +#define INTERRUPT_ARASANSDIO (ARM_IRQ0_BASE + 20)
  10466. +
  10467. +#define MAXIRQNUM (32 + 32 + 20)
  10468. +#define MAXFIQNUM (32 + 32 + 20)
  10469. +
  10470. +#define MAX_TIMER 2
  10471. +#define MAX_PERIOD 699050
  10472. +#define TICKS_PER_uSEC 1
  10473. +
  10474. +/*
  10475. + * These are useconds NOT ticks.
  10476. + *
  10477. + */
  10478. +#define mSEC_1 1000
  10479. +#define mSEC_5 (mSEC_1 * 5)
  10480. +#define mSEC_10 (mSEC_1 * 10)
  10481. +#define mSEC_25 (mSEC_1 * 25)
  10482. +#define SEC_1 (mSEC_1 * 1000)
  10483. +
  10484. +/*
  10485. + * Watchdog
  10486. + */
  10487. +#define PM_RSTC (PM_BASE+0x1c)
  10488. +#define PM_RSTS (PM_BASE+0x20)
  10489. +#define PM_WDOG (PM_BASE+0x24)
  10490. +
  10491. +#define PM_WDOG_RESET 0000000000
  10492. +#define PM_PASSWORD 0x5a000000
  10493. +#define PM_WDOG_TIME_SET 0x000fffff
  10494. +#define PM_RSTC_WRCFG_CLR 0xffffffcf
  10495. +#define PM_RSTC_WRCFG_SET 0x00000030
  10496. +#define PM_RSTC_WRCFG_FULL_RESET 0x00000020
  10497. +#define PM_RSTC_RESET 0x00000102
  10498. +
  10499. +#define PM_RSTS_HADPOR_SET 0x00001000
  10500. +#define PM_RSTS_HADSRH_SET 0x00000400
  10501. +#define PM_RSTS_HADSRF_SET 0x00000200
  10502. +#define PM_RSTS_HADSRQ_SET 0x00000100
  10503. +#define PM_RSTS_HADWRH_SET 0x00000040
  10504. +#define PM_RSTS_HADWRF_SET 0x00000020
  10505. +#define PM_RSTS_HADWRQ_SET 0x00000010
  10506. +#define PM_RSTS_HADDRH_SET 0x00000004
  10507. +#define PM_RSTS_HADDRF_SET 0x00000002
  10508. +#define PM_RSTS_HADDRQ_SET 0x00000001
  10509. +
  10510. +#define UART0_CLOCK 3000000
  10511. +
  10512. +#endif
  10513. +
  10514. +/* END */
  10515. diff -Nur linux-3.18.14/arch/arm/mach-bcm2708/include/mach/power.h linux-rpi/arch/arm/mach-bcm2708/include/mach/power.h
  10516. --- linux-3.18.14/arch/arm/mach-bcm2708/include/mach/power.h 1969-12-31 18:00:00.000000000 -0600
  10517. +++ linux-rpi/arch/arm/mach-bcm2708/include/mach/power.h 2015-05-31 14:46:08.209661004 -0500
  10518. @@ -0,0 +1,26 @@
  10519. +/*
  10520. + * linux/arch/arm/mach-bcm2708/power.h
  10521. + *
  10522. + * Copyright (C) 2010 Broadcom
  10523. + *
  10524. + * This program is free software; you can redistribute it and/or modify
  10525. + * it under the terms of the GNU General Public License version 2 as
  10526. + * published by the Free Software Foundation.
  10527. + *
  10528. + * This device provides a shared mechanism for controlling the power to
  10529. + * VideoCore subsystems.
  10530. + */
  10531. +
  10532. +#ifndef _MACH_BCM2708_POWER_H
  10533. +#define _MACH_BCM2708_POWER_H
  10534. +
  10535. +#include <linux/types.h>
  10536. +#include <mach/arm_power.h>
  10537. +
  10538. +typedef unsigned int BCM_POWER_HANDLE_T;
  10539. +
  10540. +extern int bcm_power_open(BCM_POWER_HANDLE_T *handle);
  10541. +extern int bcm_power_request(BCM_POWER_HANDLE_T handle, uint32_t request);
  10542. +extern int bcm_power_close(BCM_POWER_HANDLE_T handle);
  10543. +
  10544. +#endif
  10545. diff -Nur linux-3.18.14/arch/arm/mach-bcm2708/include/mach/system.h linux-rpi/arch/arm/mach-bcm2708/include/mach/system.h
  10546. --- linux-3.18.14/arch/arm/mach-bcm2708/include/mach/system.h 1969-12-31 18:00:00.000000000 -0600
  10547. +++ linux-rpi/arch/arm/mach-bcm2708/include/mach/system.h 2015-05-31 14:46:08.209661004 -0500
  10548. @@ -0,0 +1,38 @@
  10549. +/*
  10550. + * arch/arm/mach-bcm2708/include/mach/system.h
  10551. + *
  10552. + * Copyright (C) 2010 Broadcom
  10553. + * Copyright (C) 2003 ARM Limited
  10554. + * Copyright (C) 2000 Deep Blue Solutions Ltd
  10555. + *
  10556. + * This program is free software; you can redistribute it and/or modify
  10557. + * it under the terms of the GNU General Public License as published by
  10558. + * the Free Software Foundation; either version 2 of the License, or
  10559. + * (at your option) any later version.
  10560. + *
  10561. + * This program is distributed in the hope that it will be useful,
  10562. + * but WITHOUT ANY WARRANTY; without even the implied warranty of
  10563. + * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
  10564. + * GNU General Public License for more details.
  10565. + *
  10566. + * You should have received a copy of the GNU General Public License
  10567. + * along with this program; if not, write to the Free Software
  10568. + * Foundation, Inc., 59 Temple Place, Suite 330, Boston, MA 02111-1307 USA
  10569. + */
  10570. +#ifndef __ASM_ARCH_SYSTEM_H
  10571. +#define __ASM_ARCH_SYSTEM_H
  10572. +
  10573. +#include <linux/io.h>
  10574. +#include <mach/hardware.h>
  10575. +#include <mach/platform.h>
  10576. +
  10577. +static inline void arch_idle(void)
  10578. +{
  10579. + /*
  10580. + * This should do all the clock switching
  10581. + * and wait for interrupt tricks
  10582. + */
  10583. + cpu_do_idle();
  10584. +}
  10585. +
  10586. +#endif
  10587. diff -Nur linux-3.18.14/arch/arm/mach-bcm2708/include/mach/timex.h linux-rpi/arch/arm/mach-bcm2708/include/mach/timex.h
  10588. --- linux-3.18.14/arch/arm/mach-bcm2708/include/mach/timex.h 1969-12-31 18:00:00.000000000 -0600
  10589. +++ linux-rpi/arch/arm/mach-bcm2708/include/mach/timex.h 2015-05-31 14:46:08.209661004 -0500
  10590. @@ -0,0 +1,23 @@
  10591. +/*
  10592. + * arch/arm/mach-bcm2708/include/mach/timex.h
  10593. + *
  10594. + * BCM2708 sysem clock frequency
  10595. + *
  10596. + * Copyright (C) 2010 Broadcom
  10597. + *
  10598. + * This program is free software; you can redistribute it and/or modify
  10599. + * it under the terms of the GNU General Public License as published by
  10600. + * the Free Software Foundation; either version 2 of the License, or
  10601. + * (at your option) any later version.
  10602. + *
  10603. + * This program is distributed in the hope that it will be useful,
  10604. + * but WITHOUT ANY WARRANTY; without even the implied warranty of
  10605. + * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
  10606. + * GNU General Public License for more details.
  10607. + *
  10608. + * You should have received a copy of the GNU General Public License
  10609. + * along with this program; if not, write to the Free Software
  10610. + * Foundation, Inc., 59 Temple Place, Suite 330, Boston, MA 02111-1307 USA
  10611. + */
  10612. +
  10613. +#define CLOCK_TICK_RATE (1000000)
  10614. diff -Nur linux-3.18.14/arch/arm/mach-bcm2708/include/mach/uncompress.h linux-rpi/arch/arm/mach-bcm2708/include/mach/uncompress.h
  10615. --- linux-3.18.14/arch/arm/mach-bcm2708/include/mach/uncompress.h 1969-12-31 18:00:00.000000000 -0600
  10616. +++ linux-rpi/arch/arm/mach-bcm2708/include/mach/uncompress.h 2015-05-31 14:46:08.209661004 -0500
  10617. @@ -0,0 +1,84 @@
  10618. +/*
  10619. + * arch/arm/mach-bcn2708/include/mach/uncompress.h
  10620. + *
  10621. + * Copyright (C) 2010 Broadcom
  10622. + * Copyright (C) 2003 ARM Limited
  10623. + *
  10624. + * This program is free software; you can redistribute it and/or modify
  10625. + * it under the terms of the GNU General Public License as published by
  10626. + * the Free Software Foundation; either version 2 of the License, or
  10627. + * (at your option) any later version.
  10628. + *
  10629. + * This program is distributed in the hope that it will be useful,
  10630. + * but WITHOUT ANY WARRANTY; without even the implied warranty of
  10631. + * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
  10632. + * GNU General Public License for more details.
  10633. + *
  10634. + * You should have received a copy of the GNU General Public License
  10635. + * along with this program; if not, write to the Free Software
  10636. + * Foundation, Inc., 59 Temple Place, Suite 330, Boston, MA 02111-1307 USA
  10637. + */
  10638. +
  10639. +#include <linux/io.h>
  10640. +#include <linux/amba/serial.h>
  10641. +#include <mach/hardware.h>
  10642. +
  10643. +#define UART_BAUD 115200
  10644. +
  10645. +#define BCM2708_UART_DR __io(UART0_BASE + UART01x_DR)
  10646. +#define BCM2708_UART_FR __io(UART0_BASE + UART01x_FR)
  10647. +#define BCM2708_UART_IBRD __io(UART0_BASE + UART011_IBRD)
  10648. +#define BCM2708_UART_FBRD __io(UART0_BASE + UART011_FBRD)
  10649. +#define BCM2708_UART_LCRH __io(UART0_BASE + UART011_LCRH)
  10650. +#define BCM2708_UART_CR __io(UART0_BASE + UART011_CR)
  10651. +
  10652. +/*
  10653. + * This does not append a newline
  10654. + */
  10655. +static inline void putc(int c)
  10656. +{
  10657. + while (__raw_readl(BCM2708_UART_FR) & UART01x_FR_TXFF)
  10658. + barrier();
  10659. +
  10660. + __raw_writel(c, BCM2708_UART_DR);
  10661. +}
  10662. +
  10663. +static inline void flush(void)
  10664. +{
  10665. + int fr;
  10666. +
  10667. + do {
  10668. + fr = __raw_readl(BCM2708_UART_FR);
  10669. + barrier();
  10670. + } while ((fr & (UART011_FR_TXFE | UART01x_FR_BUSY)) != UART011_FR_TXFE);
  10671. +}
  10672. +
  10673. +static inline void arch_decomp_setup(void)
  10674. +{
  10675. + int temp, div, rem, frac;
  10676. +
  10677. + temp = 16 * UART_BAUD;
  10678. + div = UART0_CLOCK / temp;
  10679. + rem = UART0_CLOCK % temp;
  10680. + temp = (8 * rem) / UART_BAUD;
  10681. + frac = (temp >> 1) + (temp & 1);
  10682. +
  10683. + /* Make sure the UART is disabled before we start */
  10684. + __raw_writel(0, BCM2708_UART_CR);
  10685. +
  10686. + /* Set the baud rate */
  10687. + __raw_writel(div, BCM2708_UART_IBRD);
  10688. + __raw_writel(frac, BCM2708_UART_FBRD);
  10689. +
  10690. + /* Set the UART to 8n1, FIFO enabled */
  10691. + __raw_writel(UART01x_LCRH_WLEN_8 | UART01x_LCRH_FEN, BCM2708_UART_LCRH);
  10692. +
  10693. + /* Enable the UART */
  10694. + __raw_writel(UART01x_CR_UARTEN | UART011_CR_TXE | UART011_CR_RXE,
  10695. + BCM2708_UART_CR);
  10696. +}
  10697. +
  10698. +/*
  10699. + * nothing to do
  10700. + */
  10701. +#define arch_decomp_wdog()
  10702. diff -Nur linux-3.18.14/arch/arm/mach-bcm2708/include/mach/vcio.h linux-rpi/arch/arm/mach-bcm2708/include/mach/vcio.h
  10703. --- linux-3.18.14/arch/arm/mach-bcm2708/include/mach/vcio.h 1969-12-31 18:00:00.000000000 -0600
  10704. +++ linux-rpi/arch/arm/mach-bcm2708/include/mach/vcio.h 2015-05-31 14:46:08.209661004 -0500
  10705. @@ -0,0 +1,165 @@
  10706. +/*
  10707. + * arch/arm/mach-bcm2708/include/mach/vcio.h
  10708. + *
  10709. + * Copyright (C) 2010 Broadcom
  10710. + *
  10711. + * This program is free software; you can redistribute it and/or modify
  10712. + * it under the terms of the GNU General Public License as published by
  10713. + * the Free Software Foundation; either version 2 of the License, or
  10714. + * (at your option) any later version.
  10715. + *
  10716. + * This program is distributed in the hope that it will be useful,
  10717. + * but WITHOUT ANY WARRANTY; without even the implied warranty of
  10718. + * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
  10719. + * GNU General Public License for more details.
  10720. + *
  10721. + * You should have received a copy of the GNU General Public License
  10722. + * along with this program; if not, write to the Free Software
  10723. + * Foundation, Inc., 59 Temple Place, Suite 330, Boston, MA 02111-1307 USA
  10724. + */
  10725. +#ifndef _MACH_BCM2708_VCIO_H
  10726. +#define _MACH_BCM2708_VCIO_H
  10727. +
  10728. +/* Routines to handle I/O via the VideoCore "ARM control" registers
  10729. + * (semaphores, doorbells, mailboxes)
  10730. + */
  10731. +
  10732. +#define BCM_VCIO_DRIVER_NAME "bcm2708_vcio"
  10733. +
  10734. +/* Constants shared with the ARM identifying separate mailbox channels */
  10735. +#define MBOX_CHAN_POWER 0 /* for use by the power management interface */
  10736. +#define MBOX_CHAN_FB 1 /* for use by the frame buffer */
  10737. +#define MBOX_CHAN_VCHIQ 3 /* for use by the VCHIQ interface */
  10738. +#define MBOX_CHAN_PROPERTY 8 /* for use by the property channel */
  10739. +#define MBOX_CHAN_COUNT 9
  10740. +
  10741. +enum {
  10742. + VCMSG_PROCESS_REQUEST = 0x00000000
  10743. +};
  10744. +enum {
  10745. + VCMSG_REQUEST_SUCCESSFUL = 0x80000000,
  10746. + VCMSG_REQUEST_FAILED = 0x80000001
  10747. +};
  10748. +/* Mailbox property tags */
  10749. +enum {
  10750. + VCMSG_PROPERTY_END = 0x00000000,
  10751. + VCMSG_GET_FIRMWARE_REVISION = 0x00000001,
  10752. + VCMSG_GET_BOARD_MODEL = 0x00010001,
  10753. + VCMSG_GET_BOARD_REVISION = 0x00010002,
  10754. + VCMSG_GET_BOARD_MAC_ADDRESS = 0x00010003,
  10755. + VCMSG_GET_BOARD_SERIAL = 0x00010004,
  10756. + VCMSG_GET_ARM_MEMORY = 0x00010005,
  10757. + VCMSG_GET_VC_MEMORY = 0x00010006,
  10758. + VCMSG_GET_CLOCKS = 0x00010007,
  10759. + VCMSG_GET_COMMAND_LINE = 0x00050001,
  10760. + VCMSG_GET_DMA_CHANNELS = 0x00060001,
  10761. + VCMSG_GET_POWER_STATE = 0x00020001,
  10762. + VCMSG_GET_TIMING = 0x00020002,
  10763. + VCMSG_SET_POWER_STATE = 0x00028001,
  10764. + VCMSG_GET_CLOCK_STATE = 0x00030001,
  10765. + VCMSG_SET_CLOCK_STATE = 0x00038001,
  10766. + VCMSG_GET_CLOCK_RATE = 0x00030002,
  10767. + VCMSG_SET_CLOCK_RATE = 0x00038002,
  10768. + VCMSG_GET_VOLTAGE = 0x00030003,
  10769. + VCMSG_SET_VOLTAGE = 0x00038003,
  10770. + VCMSG_GET_MAX_CLOCK = 0x00030004,
  10771. + VCMSG_GET_MAX_VOLTAGE = 0x00030005,
  10772. + VCMSG_GET_TEMPERATURE = 0x00030006,
  10773. + VCMSG_GET_MIN_CLOCK = 0x00030007,
  10774. + VCMSG_GET_MIN_VOLTAGE = 0x00030008,
  10775. + VCMSG_GET_TURBO = 0x00030009,
  10776. + VCMSG_GET_MAX_TEMPERATURE = 0x0003000a,
  10777. + VCMSG_GET_STC = 0x0003000b,
  10778. + VCMSG_SET_TURBO = 0x00038009,
  10779. + VCMSG_SET_ALLOCATE_MEM = 0x0003000c,
  10780. + VCMSG_SET_LOCK_MEM = 0x0003000d,
  10781. + VCMSG_SET_UNLOCK_MEM = 0x0003000e,
  10782. + VCMSG_SET_RELEASE_MEM = 0x0003000f,
  10783. + VCMSG_SET_EXECUTE_CODE = 0x00030010,
  10784. + VCMSG_SET_EXECUTE_QPU = 0x00030011,
  10785. + VCMSG_SET_ENABLE_QPU = 0x00030012,
  10786. + VCMSG_GET_RESOURCE_HANDLE = 0x00030014,
  10787. + VCMSG_GET_EDID_BLOCK = 0x00030020,
  10788. + VCMSG_GET_CUSTOMER_OTP = 0x00030021,
  10789. + VCMSG_SET_CUSTOMER_OTP = 0x00038021,
  10790. + VCMSG_SET_ALLOCATE_BUFFER = 0x00040001,
  10791. + VCMSG_SET_RELEASE_BUFFER = 0x00048001,
  10792. + VCMSG_SET_BLANK_SCREEN = 0x00040002,
  10793. + VCMSG_TST_BLANK_SCREEN = 0x00044002,
  10794. + VCMSG_GET_PHYSICAL_WIDTH_HEIGHT = 0x00040003,
  10795. + VCMSG_TST_PHYSICAL_WIDTH_HEIGHT = 0x00044003,
  10796. + VCMSG_SET_PHYSICAL_WIDTH_HEIGHT = 0x00048003,
  10797. + VCMSG_GET_VIRTUAL_WIDTH_HEIGHT = 0x00040004,
  10798. + VCMSG_TST_VIRTUAL_WIDTH_HEIGHT = 0x00044004,
  10799. + VCMSG_SET_VIRTUAL_WIDTH_HEIGHT = 0x00048004,
  10800. + VCMSG_GET_DEPTH = 0x00040005,
  10801. + VCMSG_TST_DEPTH = 0x00044005,
  10802. + VCMSG_SET_DEPTH = 0x00048005,
  10803. + VCMSG_GET_PIXEL_ORDER = 0x00040006,
  10804. + VCMSG_TST_PIXEL_ORDER = 0x00044006,
  10805. + VCMSG_SET_PIXEL_ORDER = 0x00048006,
  10806. + VCMSG_GET_ALPHA_MODE = 0x00040007,
  10807. + VCMSG_TST_ALPHA_MODE = 0x00044007,
  10808. + VCMSG_SET_ALPHA_MODE = 0x00048007,
  10809. + VCMSG_GET_PITCH = 0x00040008,
  10810. + VCMSG_TST_PITCH = 0x00044008,
  10811. + VCMSG_SET_PITCH = 0x00048008,
  10812. + VCMSG_GET_VIRTUAL_OFFSET = 0x00040009,
  10813. + VCMSG_TST_VIRTUAL_OFFSET = 0x00044009,
  10814. + VCMSG_SET_VIRTUAL_OFFSET = 0x00048009,
  10815. + VCMSG_GET_OVERSCAN = 0x0004000a,
  10816. + VCMSG_TST_OVERSCAN = 0x0004400a,
  10817. + VCMSG_SET_OVERSCAN = 0x0004800a,
  10818. + VCMSG_GET_PALETTE = 0x0004000b,
  10819. + VCMSG_TST_PALETTE = 0x0004400b,
  10820. + VCMSG_SET_PALETTE = 0x0004800b,
  10821. + VCMSG_GET_LAYER = 0x0004000c,
  10822. + VCMSG_TST_LAYER = 0x0004400c,
  10823. + VCMSG_SET_LAYER = 0x0004800c,
  10824. + VCMSG_GET_TRANSFORM = 0x0004000d,
  10825. + VCMSG_TST_TRANSFORM = 0x0004400d,
  10826. + VCMSG_SET_TRANSFORM = 0x0004800d,
  10827. + VCMSG_TST_VSYNC = 0x0004400e,
  10828. + VCMSG_SET_VSYNC = 0x0004800e,
  10829. + VCMSG_SET_CURSOR_INFO = 0x00008010,
  10830. + VCMSG_SET_CURSOR_STATE = 0x00008011,
  10831. +};
  10832. +
  10833. +extern int /*rc*/ bcm_mailbox_read(unsigned chan, uint32_t *data28);
  10834. +extern int /*rc*/ bcm_mailbox_write(unsigned chan, uint32_t data28);
  10835. +extern int /*rc*/ bcm_mailbox_property(void *data, int size);
  10836. +
  10837. +#include <linux/ioctl.h>
  10838. +
  10839. +/*
  10840. + * The major device number. We can't rely on dynamic
  10841. + * registration any more, because ioctls need to know
  10842. + * it.
  10843. + */
  10844. +#define MAJOR_NUM 100
  10845. +
  10846. +/*
  10847. + * Set the message of the device driver
  10848. + */
  10849. +#define IOCTL_MBOX_PROPERTY _IOWR(MAJOR_NUM, 0, char *)
  10850. +/*
  10851. + * _IOWR means that we're creating an ioctl command
  10852. + * number for passing information from a user process
  10853. + * to the kernel module and from the kernel module to user process
  10854. + *
  10855. + * The first arguments, MAJOR_NUM, is the major device
  10856. + * number we're using.
  10857. + *
  10858. + * The second argument is the number of the command
  10859. + * (there could be several with different meanings).
  10860. + *
  10861. + * The third argument is the type we want to get from
  10862. + * the process to the kernel.
  10863. + */
  10864. +
  10865. +/*
  10866. + * The name of the device file
  10867. + */
  10868. +#define DEVICE_FILE_NAME "vcio"
  10869. +
  10870. +#endif
  10871. diff -Nur linux-3.18.14/arch/arm/mach-bcm2708/include/mach/vc_mem.h linux-rpi/arch/arm/mach-bcm2708/include/mach/vc_mem.h
  10872. --- linux-3.18.14/arch/arm/mach-bcm2708/include/mach/vc_mem.h 1969-12-31 18:00:00.000000000 -0600
  10873. +++ linux-rpi/arch/arm/mach-bcm2708/include/mach/vc_mem.h 2015-05-31 14:46:08.209661004 -0500
  10874. @@ -0,0 +1,35 @@
  10875. +/*****************************************************************************
  10876. +* Copyright 2010 - 2011 Broadcom Corporation. All rights reserved.
  10877. +*
  10878. +* Unless you and Broadcom execute a separate written software license
  10879. +* agreement governing use of this software, this software is licensed to you
  10880. +* under the terms of the GNU General Public License version 2, available at
  10881. +* http://www.broadcom.com/licenses/GPLv2.php (the "GPL").
  10882. +*
  10883. +* Notwithstanding the above, under no circumstances may you combine this
  10884. +* software in any way with any other Broadcom software provided under a
  10885. +* license other than the GPL, without Broadcom's express prior written
  10886. +* consent.
  10887. +*****************************************************************************/
  10888. +
  10889. +#if !defined( VC_MEM_H )
  10890. +#define VC_MEM_H
  10891. +
  10892. +#include <linux/ioctl.h>
  10893. +
  10894. +#define VC_MEM_IOC_MAGIC 'v'
  10895. +
  10896. +#define VC_MEM_IOC_MEM_PHYS_ADDR _IOR( VC_MEM_IOC_MAGIC, 0, unsigned long )
  10897. +#define VC_MEM_IOC_MEM_SIZE _IOR( VC_MEM_IOC_MAGIC, 1, unsigned int )
  10898. +#define VC_MEM_IOC_MEM_BASE _IOR( VC_MEM_IOC_MAGIC, 2, unsigned int )
  10899. +#define VC_MEM_IOC_MEM_LOAD _IOR( VC_MEM_IOC_MAGIC, 3, unsigned int )
  10900. +
  10901. +#if defined( __KERNEL__ )
  10902. +#define VC_MEM_TO_ARM_ADDR_MASK 0x3FFFFFFF
  10903. +
  10904. +extern unsigned long mm_vc_mem_phys_addr;
  10905. +extern unsigned int mm_vc_mem_size;
  10906. +extern int vc_mem_get_current_size( void );
  10907. +#endif
  10908. +
  10909. +#endif /* VC_MEM_H */
  10910. diff -Nur linux-3.18.14/arch/arm/mach-bcm2708/include/mach/vc_sm_defs.h linux-rpi/arch/arm/mach-bcm2708/include/mach/vc_sm_defs.h
  10911. --- linux-3.18.14/arch/arm/mach-bcm2708/include/mach/vc_sm_defs.h 1969-12-31 18:00:00.000000000 -0600
  10912. +++ linux-rpi/arch/arm/mach-bcm2708/include/mach/vc_sm_defs.h 2015-05-31 14:46:08.209661004 -0500
  10913. @@ -0,0 +1,181 @@
  10914. +/*****************************************************************************
  10915. +* Copyright 2011 Broadcom Corporation. All rights reserved.
  10916. +*
  10917. +* Unless you and Broadcom execute a separate written software license
  10918. +* agreement governing use of this software, this software is licensed to you
  10919. +* under the terms of the GNU General Public License version 2, available at
  10920. +* http://www.broadcom.com/licenses/GPLv2.php (the "GPL").
  10921. +*
  10922. +* Notwithstanding the above, under no circumstances may you combine this
  10923. +* software in any way with any other Broadcom software provided under a
  10924. +* license other than the GPL, without Broadcom's express prior written
  10925. +* consent.
  10926. +*****************************************************************************/
  10927. +
  10928. +#ifndef __VC_SM_DEFS_H__INCLUDED__
  10929. +#define __VC_SM_DEFS_H__INCLUDED__
  10930. +
  10931. +/* FourCC code used for VCHI connection */
  10932. +#define VC_SM_SERVER_NAME MAKE_FOURCC("SMEM")
  10933. +
  10934. +/* Maximum message length */
  10935. +#define VC_SM_MAX_MSG_LEN (sizeof(VC_SM_MSG_UNION_T) + \
  10936. + sizeof(VC_SM_MSG_HDR_T))
  10937. +#define VC_SM_MAX_RSP_LEN (sizeof(VC_SM_MSG_UNION_T))
  10938. +
  10939. +/* Resource name maximum size */
  10940. +#define VC_SM_RESOURCE_NAME 32
  10941. +
  10942. +/* All message types supported for HOST->VC direction */
  10943. +typedef enum {
  10944. + /* Allocate shared memory block */
  10945. + VC_SM_MSG_TYPE_ALLOC,
  10946. + /* Lock allocated shared memory block */
  10947. + VC_SM_MSG_TYPE_LOCK,
  10948. + /* Unlock allocated shared memory block */
  10949. + VC_SM_MSG_TYPE_UNLOCK,
  10950. + /* Unlock allocated shared memory block, do not answer command */
  10951. + VC_SM_MSG_TYPE_UNLOCK_NOANS,
  10952. + /* Free shared memory block */
  10953. + VC_SM_MSG_TYPE_FREE,
  10954. + /* Resize a shared memory block */
  10955. + VC_SM_MSG_TYPE_RESIZE,
  10956. + /* Walk the allocated shared memory block(s) */
  10957. + VC_SM_MSG_TYPE_WALK_ALLOC,
  10958. +
  10959. + /* A previously applied action will need to be reverted */
  10960. + VC_SM_MSG_TYPE_ACTION_CLEAN,
  10961. + VC_SM_MSG_TYPE_MAX
  10962. +} VC_SM_MSG_TYPE;
  10963. +
  10964. +/* Type of memory to be allocated */
  10965. +typedef enum {
  10966. + VC_SM_ALLOC_CACHED,
  10967. + VC_SM_ALLOC_NON_CACHED,
  10968. +
  10969. +} VC_SM_ALLOC_TYPE_T;
  10970. +
  10971. +/* Message header for all messages in HOST->VC direction */
  10972. +typedef struct {
  10973. + int32_t type;
  10974. + uint32_t trans_id;
  10975. + uint8_t body[0];
  10976. +
  10977. +} VC_SM_MSG_HDR_T;
  10978. +
  10979. +/* Request to allocate memory (HOST->VC) */
  10980. +typedef struct {
  10981. + /* type of memory to allocate */
  10982. + VC_SM_ALLOC_TYPE_T type;
  10983. + /* byte amount of data to allocate per unit */
  10984. + uint32_t base_unit;
  10985. + /* number of unit to allocate */
  10986. + uint32_t num_unit;
  10987. + /* alignement to be applied on allocation */
  10988. + uint32_t alignement;
  10989. + /* identity of who allocated this block */
  10990. + uint32_t allocator;
  10991. + /* resource name (for easier tracking on vc side) */
  10992. + char name[VC_SM_RESOURCE_NAME];
  10993. +
  10994. +} VC_SM_ALLOC_T;
  10995. +
  10996. +/* Result of a requested memory allocation (VC->HOST) */
  10997. +typedef struct {
  10998. + /* Transaction identifier */
  10999. + uint32_t trans_id;
  11000. +
  11001. + /* Resource handle */
  11002. + uint32_t res_handle;
  11003. + /* Pointer to resource buffer */
  11004. + void *res_mem;
  11005. + /* Resource base size (bytes) */
  11006. + uint32_t res_base_size;
  11007. + /* Resource number */
  11008. + uint32_t res_num;
  11009. +
  11010. +} VC_SM_ALLOC_RESULT_T;
  11011. +
  11012. +/* Request to free a previously allocated memory (HOST->VC) */
  11013. +typedef struct {
  11014. + /* Resource handle (returned from alloc) */
  11015. + uint32_t res_handle;
  11016. + /* Resource buffer (returned from alloc) */
  11017. + void *res_mem;
  11018. +
  11019. +} VC_SM_FREE_T;
  11020. +
  11021. +/* Request to lock a previously allocated memory (HOST->VC) */
  11022. +typedef struct {
  11023. + /* Resource handle (returned from alloc) */
  11024. + uint32_t res_handle;
  11025. + /* Resource buffer (returned from alloc) */
  11026. + void *res_mem;
  11027. +
  11028. +} VC_SM_LOCK_UNLOCK_T;
  11029. +
  11030. +/* Request to resize a previously allocated memory (HOST->VC) */
  11031. +typedef struct {
  11032. + /* Resource handle (returned from alloc) */
  11033. + uint32_t res_handle;
  11034. + /* Resource buffer (returned from alloc) */
  11035. + void *res_mem;
  11036. + /* Resource *new* size requested (bytes) */
  11037. + uint32_t res_new_size;
  11038. +
  11039. +} VC_SM_RESIZE_T;
  11040. +
  11041. +/* Result of a requested memory lock (VC->HOST) */
  11042. +typedef struct {
  11043. + /* Transaction identifier */
  11044. + uint32_t trans_id;
  11045. +
  11046. + /* Resource handle */
  11047. + uint32_t res_handle;
  11048. + /* Pointer to resource buffer */
  11049. + void *res_mem;
  11050. + /* Pointer to former resource buffer if the memory
  11051. + * was reallocated */
  11052. + void *res_old_mem;
  11053. +
  11054. +} VC_SM_LOCK_RESULT_T;
  11055. +
  11056. +/* Generic result for a request (VC->HOST) */
  11057. +typedef struct {
  11058. + /* Transaction identifier */
  11059. + uint32_t trans_id;
  11060. +
  11061. + int32_t success;
  11062. +
  11063. +} VC_SM_RESULT_T;
  11064. +
  11065. +/* Request to revert a previously applied action (HOST->VC) */
  11066. +typedef struct {
  11067. + /* Action of interest */
  11068. + VC_SM_MSG_TYPE res_action;
  11069. + /* Transaction identifier for the action of interest */
  11070. + uint32_t action_trans_id;
  11071. +
  11072. +} VC_SM_ACTION_CLEAN_T;
  11073. +
  11074. +/* Request to remove all data associated with a given allocator (HOST->VC) */
  11075. +typedef struct {
  11076. + /* Allocator identifier */
  11077. + uint32_t allocator;
  11078. +
  11079. +} VC_SM_FREE_ALL_T;
  11080. +
  11081. +/* Union of ALL messages */
  11082. +typedef union {
  11083. + VC_SM_ALLOC_T alloc;
  11084. + VC_SM_ALLOC_RESULT_T alloc_result;
  11085. + VC_SM_FREE_T free;
  11086. + VC_SM_ACTION_CLEAN_T action_clean;
  11087. + VC_SM_RESIZE_T resize;
  11088. + VC_SM_LOCK_RESULT_T lock_result;
  11089. + VC_SM_RESULT_T result;
  11090. + VC_SM_FREE_ALL_T free_all;
  11091. +
  11092. +} VC_SM_MSG_UNION_T;
  11093. +
  11094. +#endif /* __VC_SM_DEFS_H__INCLUDED__ */
  11095. diff -Nur linux-3.18.14/arch/arm/mach-bcm2708/include/mach/vc_sm_knl.h linux-rpi/arch/arm/mach-bcm2708/include/mach/vc_sm_knl.h
  11096. --- linux-3.18.14/arch/arm/mach-bcm2708/include/mach/vc_sm_knl.h 1969-12-31 18:00:00.000000000 -0600
  11097. +++ linux-rpi/arch/arm/mach-bcm2708/include/mach/vc_sm_knl.h 2015-05-31 14:46:08.209661004 -0500
  11098. @@ -0,0 +1,55 @@
  11099. +/*****************************************************************************
  11100. +* Copyright 2011 Broadcom Corporation. All rights reserved.
  11101. +*
  11102. +* Unless you and Broadcom execute a separate written software license
  11103. +* agreement governing use of this software, this software is licensed to you
  11104. +* under the terms of the GNU General Public License version 2, available at
  11105. +* http://www.broadcom.com/licenses/GPLv2.php (the "GPL").
  11106. +*
  11107. +* Notwithstanding the above, under no circumstances may you combine this
  11108. +* software in any way with any other Broadcom software provided under a
  11109. +* license other than the GPL, without Broadcom's express prior written
  11110. +* consent.
  11111. +*****************************************************************************/
  11112. +
  11113. +#ifndef __VC_SM_KNL_H__INCLUDED__
  11114. +#define __VC_SM_KNL_H__INCLUDED__
  11115. +
  11116. +#if !defined(__KERNEL__)
  11117. +#error "This interface is for kernel use only..."
  11118. +#endif
  11119. +
  11120. +/* Type of memory to be locked (ie mapped) */
  11121. +typedef enum {
  11122. + VC_SM_LOCK_CACHED,
  11123. + VC_SM_LOCK_NON_CACHED,
  11124. +
  11125. +} VC_SM_LOCK_CACHE_MODE_T;
  11126. +
  11127. +/* Allocate a shared memory handle and block.
  11128. +*/
  11129. +int vc_sm_alloc(VC_SM_ALLOC_T *alloc, int *handle);
  11130. +
  11131. +/* Free a previously allocated shared memory handle and block.
  11132. +*/
  11133. +int vc_sm_free(int handle);
  11134. +
  11135. +/* Lock a memory handle for use by kernel.
  11136. +*/
  11137. +int vc_sm_lock(int handle, VC_SM_LOCK_CACHE_MODE_T mode,
  11138. + long unsigned int *data);
  11139. +
  11140. +/* Unlock a memory handle in use by kernel.
  11141. +*/
  11142. +int vc_sm_unlock(int handle, int flush, int no_vc_unlock);
  11143. +
  11144. +/* Get an internal resource handle mapped from the external one.
  11145. +*/
  11146. +int vc_sm_int_handle(int handle);
  11147. +
  11148. +/* Map a shared memory region for use by kernel.
  11149. +*/
  11150. +int vc_sm_map(int handle, unsigned int sm_addr, VC_SM_LOCK_CACHE_MODE_T mode,
  11151. + long unsigned int *data);
  11152. +
  11153. +#endif /* __VC_SM_KNL_H__INCLUDED__ */
  11154. diff -Nur linux-3.18.14/arch/arm/mach-bcm2708/include/mach/vc_vchi_sm.h linux-rpi/arch/arm/mach-bcm2708/include/mach/vc_vchi_sm.h
  11155. --- linux-3.18.14/arch/arm/mach-bcm2708/include/mach/vc_vchi_sm.h 1969-12-31 18:00:00.000000000 -0600
  11156. +++ linux-rpi/arch/arm/mach-bcm2708/include/mach/vc_vchi_sm.h 2015-05-31 14:46:08.209661004 -0500
  11157. @@ -0,0 +1,82 @@
  11158. +/*****************************************************************************
  11159. +* Copyright 2011 Broadcom Corporation. All rights reserved.
  11160. +*
  11161. +* Unless you and Broadcom execute a separate written software license
  11162. +* agreement governing use of this software, this software is licensed to you
  11163. +* under the terms of the GNU General Public License version 2, available at
  11164. +* http://www.broadcom.com/licenses/GPLv2.php (the "GPL").
  11165. +*
  11166. +* Notwithstanding the above, under no circumstances may you combine this
  11167. +* software in any way with any other Broadcom software provided under a
  11168. +* license other than the GPL, without Broadcom's express prior written
  11169. +* consent.
  11170. +*****************************************************************************/
  11171. +
  11172. +#ifndef __VC_VCHI_SM_H__INCLUDED__
  11173. +#define __VC_VCHI_SM_H__INCLUDED__
  11174. +
  11175. +#include "interface/vchi/vchi.h"
  11176. +
  11177. +#include "vc_sm_defs.h"
  11178. +
  11179. +/* Forward declare.
  11180. +*/
  11181. +typedef struct sm_instance *VC_VCHI_SM_HANDLE_T;
  11182. +
  11183. +/* Initialize the shared memory service, opens up vchi connection to talk to it.
  11184. +*/
  11185. +VC_VCHI_SM_HANDLE_T vc_vchi_sm_init(VCHI_INSTANCE_T vchi_instance,
  11186. + VCHI_CONNECTION_T **vchi_connections,
  11187. + uint32_t num_connections);
  11188. +
  11189. +/* Terminates the shared memory service.
  11190. +*/
  11191. +int vc_vchi_sm_stop(VC_VCHI_SM_HANDLE_T *handle);
  11192. +
  11193. +/* Ask the shared memory service to allocate some memory on videocre and
  11194. +** return the result of this allocation (which upon success will be a pointer
  11195. +** to some memory in videocore space).
  11196. +*/
  11197. +int vc_vchi_sm_alloc(VC_VCHI_SM_HANDLE_T handle,
  11198. + VC_SM_ALLOC_T *alloc,
  11199. + VC_SM_ALLOC_RESULT_T *alloc_result, uint32_t *trans_id);
  11200. +
  11201. +/* Ask the shared memory service to free up some memory that was previously
  11202. +** allocated by the vc_vchi_sm_alloc function call.
  11203. +*/
  11204. +int vc_vchi_sm_free(VC_VCHI_SM_HANDLE_T handle,
  11205. + VC_SM_FREE_T *free, uint32_t *trans_id);
  11206. +
  11207. +/* Ask the shared memory service to lock up some memory that was previously
  11208. +** allocated by the vc_vchi_sm_alloc function call.
  11209. +*/
  11210. +int vc_vchi_sm_lock(VC_VCHI_SM_HANDLE_T handle,
  11211. + VC_SM_LOCK_UNLOCK_T *lock_unlock,
  11212. + VC_SM_LOCK_RESULT_T *lock_result, uint32_t *trans_id);
  11213. +
  11214. +/* Ask the shared memory service to unlock some memory that was previously
  11215. +** allocated by the vc_vchi_sm_alloc function call.
  11216. +*/
  11217. +int vc_vchi_sm_unlock(VC_VCHI_SM_HANDLE_T handle,
  11218. + VC_SM_LOCK_UNLOCK_T *lock_unlock,
  11219. + uint32_t *trans_id, uint8_t wait_reply);
  11220. +
  11221. +/* Ask the shared memory service to resize some memory that was previously
  11222. +** allocated by the vc_vchi_sm_alloc function call.
  11223. +*/
  11224. +int vc_vchi_sm_resize(VC_VCHI_SM_HANDLE_T handle,
  11225. + VC_SM_RESIZE_T *resize, uint32_t *trans_id);
  11226. +
  11227. +/* Walk the allocated resources on the videocore side, the allocation will
  11228. +** show up in the log. This is purely for debug/information and takes no
  11229. +** specific actions.
  11230. +*/
  11231. +int vc_vchi_sm_walk_alloc(VC_VCHI_SM_HANDLE_T handle);
  11232. +
  11233. +/* Clean up following a previously interrupted action which left the system
  11234. +** in a bad state of some sort.
  11235. +*/
  11236. +int vc_vchi_sm_clean_up(VC_VCHI_SM_HANDLE_T handle,
  11237. + VC_SM_ACTION_CLEAN_T *action_clean);
  11238. +
  11239. +#endif /* __VC_VCHI_SM_H__INCLUDED__ */
  11240. diff -Nur linux-3.18.14/arch/arm/mach-bcm2708/include/mach/vmalloc.h linux-rpi/arch/arm/mach-bcm2708/include/mach/vmalloc.h
  11241. --- linux-3.18.14/arch/arm/mach-bcm2708/include/mach/vmalloc.h 1969-12-31 18:00:00.000000000 -0600
  11242. +++ linux-rpi/arch/arm/mach-bcm2708/include/mach/vmalloc.h 2015-05-31 14:46:08.209661004 -0500
  11243. @@ -0,0 +1,20 @@
  11244. +/*
  11245. + * arch/arm/mach-bcm2708/include/mach/vmalloc.h
  11246. + *
  11247. + * Copyright (C) 2010 Broadcom
  11248. + *
  11249. + * This program is free software; you can redistribute it and/or modify
  11250. + * it under the terms of the GNU General Public License as published by
  11251. + * the Free Software Foundation; either version 2 of the License, or
  11252. + * (at your option) any later version.
  11253. + *
  11254. + * This program is distributed in the hope that it will be useful,
  11255. + * but WITHOUT ANY WARRANTY; without even the implied warranty of
  11256. + * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
  11257. + * GNU General Public License for more details.
  11258. + *
  11259. + * You should have received a copy of the GNU General Public License
  11260. + * along with this program; if not, write to the Free Software
  11261. + * Foundation, Inc., 59 Temple Place, Suite 330, Boston, MA 02111-1307 USA
  11262. + */
  11263. +#define VMALLOC_END (0xe8000000)
  11264. diff -Nur linux-3.18.14/arch/arm/mach-bcm2708/include/mach/vmcs_sm_ioctl.h linux-rpi/arch/arm/mach-bcm2708/include/mach/vmcs_sm_ioctl.h
  11265. --- linux-3.18.14/arch/arm/mach-bcm2708/include/mach/vmcs_sm_ioctl.h 1969-12-31 18:00:00.000000000 -0600
  11266. +++ linux-rpi/arch/arm/mach-bcm2708/include/mach/vmcs_sm_ioctl.h 2015-05-31 14:46:08.209661004 -0500
  11267. @@ -0,0 +1,248 @@
  11268. +/*****************************************************************************
  11269. +* Copyright 2011 Broadcom Corporation. All rights reserved.
  11270. +*
  11271. +* Unless you and Broadcom execute a separate written software license
  11272. +* agreement governing use of this software, this software is licensed to you
  11273. +* under the terms of the GNU General Public License version 2, available at
  11274. +* http://www.broadcom.com/licenses/GPLv2.php (the "GPL").
  11275. +*
  11276. +* Notwithstanding the above, under no circumstances may you combine this
  11277. +* software in any way with any other Broadcom software provided under a
  11278. +* license other than the GPL, without Broadcom's express prior written
  11279. +* consent.
  11280. +*
  11281. +*****************************************************************************/
  11282. +
  11283. +#if !defined(__VMCS_SM_IOCTL_H__INCLUDED__)
  11284. +#define __VMCS_SM_IOCTL_H__INCLUDED__
  11285. +
  11286. +/* ---- Include Files ---------------------------------------------------- */
  11287. +
  11288. +#if defined(__KERNEL__)
  11289. +#include <linux/types.h> /* Needed for standard types */
  11290. +#else
  11291. +#include <stdint.h>
  11292. +#endif
  11293. +
  11294. +#include <linux/ioctl.h>
  11295. +
  11296. +/* ---- Constants and Types ---------------------------------------------- */
  11297. +
  11298. +#define VMCS_SM_RESOURCE_NAME 32
  11299. +#define VMCS_SM_RESOURCE_NAME_DEFAULT "sm-host-resource"
  11300. +
  11301. +/* Type define used to create unique IOCTL number */
  11302. +#define VMCS_SM_MAGIC_TYPE 'I'
  11303. +
  11304. +/* IOCTL commands */
  11305. +enum vmcs_sm_cmd_e {
  11306. + VMCS_SM_CMD_ALLOC = 0x5A, /* Start at 0x5A arbitrarily */
  11307. + VMCS_SM_CMD_ALLOC_SHARE,
  11308. + VMCS_SM_CMD_LOCK,
  11309. + VMCS_SM_CMD_LOCK_CACHE,
  11310. + VMCS_SM_CMD_UNLOCK,
  11311. + VMCS_SM_CMD_RESIZE,
  11312. + VMCS_SM_CMD_UNMAP,
  11313. + VMCS_SM_CMD_FREE,
  11314. + VMCS_SM_CMD_FLUSH,
  11315. + VMCS_SM_CMD_INVALID,
  11316. +
  11317. + VMCS_SM_CMD_SIZE_USR_HANDLE,
  11318. + VMCS_SM_CMD_CHK_USR_HANDLE,
  11319. +
  11320. + VMCS_SM_CMD_MAPPED_USR_HANDLE,
  11321. + VMCS_SM_CMD_MAPPED_USR_ADDRESS,
  11322. + VMCS_SM_CMD_MAPPED_VC_HDL_FROM_ADDR,
  11323. + VMCS_SM_CMD_MAPPED_VC_HDL_FROM_HDL,
  11324. + VMCS_SM_CMD_MAPPED_VC_ADDR_FROM_HDL,
  11325. +
  11326. + VMCS_SM_CMD_VC_WALK_ALLOC,
  11327. + VMCS_SM_CMD_HOST_WALK_MAP,
  11328. + VMCS_SM_CMD_HOST_WALK_PID_ALLOC,
  11329. + VMCS_SM_CMD_HOST_WALK_PID_MAP,
  11330. +
  11331. + VMCS_SM_CMD_CLEAN_INVALID,
  11332. +
  11333. + VMCS_SM_CMD_LAST /* Do no delete */
  11334. +};
  11335. +
  11336. +/* Cache type supported, conveniently matches the user space definition in
  11337. +** user-vcsm.h.
  11338. +*/
  11339. +enum vmcs_sm_cache_e {
  11340. + VMCS_SM_CACHE_NONE,
  11341. + VMCS_SM_CACHE_HOST,
  11342. + VMCS_SM_CACHE_VC,
  11343. + VMCS_SM_CACHE_BOTH,
  11344. +};
  11345. +
  11346. +/* IOCTL Data structures */
  11347. +struct vmcs_sm_ioctl_alloc {
  11348. + /* user -> kernel */
  11349. + unsigned int size;
  11350. + unsigned int num;
  11351. + enum vmcs_sm_cache_e cached;
  11352. + char name[VMCS_SM_RESOURCE_NAME];
  11353. +
  11354. + /* kernel -> user */
  11355. + unsigned int handle;
  11356. + /* unsigned int base_addr; */
  11357. +};
  11358. +
  11359. +struct vmcs_sm_ioctl_alloc_share {
  11360. + /* user -> kernel */
  11361. + unsigned int handle;
  11362. + unsigned int size;
  11363. +};
  11364. +
  11365. +struct vmcs_sm_ioctl_free {
  11366. + /* user -> kernel */
  11367. + unsigned int handle;
  11368. + /* unsigned int base_addr; */
  11369. +};
  11370. +
  11371. +struct vmcs_sm_ioctl_lock_unlock {
  11372. + /* user -> kernel */
  11373. + unsigned int handle;
  11374. +
  11375. + /* kernel -> user */
  11376. + unsigned int addr;
  11377. +};
  11378. +
  11379. +struct vmcs_sm_ioctl_lock_cache {
  11380. + /* user -> kernel */
  11381. + unsigned int handle;
  11382. + enum vmcs_sm_cache_e cached;
  11383. +};
  11384. +
  11385. +struct vmcs_sm_ioctl_resize {
  11386. + /* user -> kernel */
  11387. + unsigned int handle;
  11388. + unsigned int new_size;
  11389. +
  11390. + /* kernel -> user */
  11391. + unsigned int old_size;
  11392. +};
  11393. +
  11394. +struct vmcs_sm_ioctl_map {
  11395. + /* user -> kernel */
  11396. + /* and kernel -> user */
  11397. + unsigned int pid;
  11398. + unsigned int handle;
  11399. + unsigned int addr;
  11400. +
  11401. + /* kernel -> user */
  11402. + unsigned int size;
  11403. +};
  11404. +
  11405. +struct vmcs_sm_ioctl_walk {
  11406. + /* user -> kernel */
  11407. + unsigned int pid;
  11408. +};
  11409. +
  11410. +struct vmcs_sm_ioctl_chk {
  11411. + /* user -> kernel */
  11412. + unsigned int handle;
  11413. +
  11414. + /* kernel -> user */
  11415. + unsigned int addr;
  11416. + unsigned int size;
  11417. + enum vmcs_sm_cache_e cache;
  11418. +};
  11419. +
  11420. +struct vmcs_sm_ioctl_size {
  11421. + /* user -> kernel */
  11422. + unsigned int handle;
  11423. +
  11424. + /* kernel -> user */
  11425. + unsigned int size;
  11426. +};
  11427. +
  11428. +struct vmcs_sm_ioctl_cache {
  11429. + /* user -> kernel */
  11430. + unsigned int handle;
  11431. + unsigned int addr;
  11432. + unsigned int size;
  11433. +};
  11434. +
  11435. +struct vmcs_sm_ioctl_clean_invalid {
  11436. + /* user -> kernel */
  11437. + struct {
  11438. + unsigned int cmd;
  11439. + unsigned int handle;
  11440. + unsigned int addr;
  11441. + unsigned int size;
  11442. + } s[8];
  11443. +};
  11444. +
  11445. +/* IOCTL numbers */
  11446. +#define VMCS_SM_IOCTL_MEM_ALLOC\
  11447. + _IOR(VMCS_SM_MAGIC_TYPE, VMCS_SM_CMD_ALLOC,\
  11448. + struct vmcs_sm_ioctl_alloc)
  11449. +#define VMCS_SM_IOCTL_MEM_ALLOC_SHARE\
  11450. + _IOR(VMCS_SM_MAGIC_TYPE, VMCS_SM_CMD_ALLOC_SHARE,\
  11451. + struct vmcs_sm_ioctl_alloc_share)
  11452. +#define VMCS_SM_IOCTL_MEM_LOCK\
  11453. + _IOR(VMCS_SM_MAGIC_TYPE, VMCS_SM_CMD_LOCK,\
  11454. + struct vmcs_sm_ioctl_lock_unlock)
  11455. +#define VMCS_SM_IOCTL_MEM_LOCK_CACHE\
  11456. + _IOR(VMCS_SM_MAGIC_TYPE, VMCS_SM_CMD_LOCK_CACHE,\
  11457. + struct vmcs_sm_ioctl_lock_cache)
  11458. +#define VMCS_SM_IOCTL_MEM_UNLOCK\
  11459. + _IOR(VMCS_SM_MAGIC_TYPE, VMCS_SM_CMD_UNLOCK,\
  11460. + struct vmcs_sm_ioctl_lock_unlock)
  11461. +#define VMCS_SM_IOCTL_MEM_RESIZE\
  11462. + _IOR(VMCS_SM_MAGIC_TYPE, VMCS_SM_CMD_RESIZE,\
  11463. + struct vmcs_sm_ioctl_resize)
  11464. +#define VMCS_SM_IOCTL_MEM_FREE\
  11465. + _IOR(VMCS_SM_MAGIC_TYPE, VMCS_SM_CMD_FREE,\
  11466. + struct vmcs_sm_ioctl_free)
  11467. +#define VMCS_SM_IOCTL_MEM_FLUSH\
  11468. + _IOR(VMCS_SM_MAGIC_TYPE, VMCS_SM_CMD_FLUSH,\
  11469. + struct vmcs_sm_ioctl_cache)
  11470. +#define VMCS_SM_IOCTL_MEM_INVALID\
  11471. + _IOR(VMCS_SM_MAGIC_TYPE, VMCS_SM_CMD_INVALID,\
  11472. + struct vmcs_sm_ioctl_cache)
  11473. +#define VMCS_SM_IOCTL_MEM_CLEAN_INVALID\
  11474. + _IOR(VMCS_SM_MAGIC_TYPE, VMCS_SM_CMD_CLEAN_INVALID,\
  11475. + struct vmcs_sm_ioctl_clean_invalid)
  11476. +
  11477. +#define VMCS_SM_IOCTL_SIZE_USR_HDL\
  11478. + _IOR(VMCS_SM_MAGIC_TYPE, VMCS_SM_CMD_SIZE_USR_HANDLE,\
  11479. + struct vmcs_sm_ioctl_size)
  11480. +#define VMCS_SM_IOCTL_CHK_USR_HDL\
  11481. + _IOR(VMCS_SM_MAGIC_TYPE, VMCS_SM_CMD_CHK_USR_HANDLE,\
  11482. + struct vmcs_sm_ioctl_chk)
  11483. +
  11484. +#define VMCS_SM_IOCTL_MAP_USR_HDL\
  11485. + _IOR(VMCS_SM_MAGIC_TYPE, VMCS_SM_CMD_MAPPED_USR_HANDLE,\
  11486. + struct vmcs_sm_ioctl_map)
  11487. +#define VMCS_SM_IOCTL_MAP_USR_ADDRESS\
  11488. + _IOR(VMCS_SM_MAGIC_TYPE, VMCS_SM_CMD_MAPPED_USR_ADDRESS,\
  11489. + struct vmcs_sm_ioctl_map)
  11490. +#define VMCS_SM_IOCTL_MAP_VC_HDL_FR_ADDR\
  11491. + _IOR(VMCS_SM_MAGIC_TYPE, VMCS_SM_CMD_MAPPED_VC_HDL_FROM_ADDR,\
  11492. + struct vmcs_sm_ioctl_map)
  11493. +#define VMCS_SM_IOCTL_MAP_VC_HDL_FR_HDL\
  11494. + _IOR(VMCS_SM_MAGIC_TYPE, VMCS_SM_CMD_MAPPED_VC_HDL_FROM_HDL,\
  11495. + struct vmcs_sm_ioctl_map)
  11496. +#define VMCS_SM_IOCTL_MAP_VC_ADDR_FR_HDL\
  11497. + _IOR(VMCS_SM_MAGIC_TYPE, VMCS_SM_CMD_MAPPED_VC_ADDR_FROM_HDL,\
  11498. + struct vmcs_sm_ioctl_map)
  11499. +
  11500. +#define VMCS_SM_IOCTL_VC_WALK_ALLOC\
  11501. + _IO(VMCS_SM_MAGIC_TYPE, VMCS_SM_CMD_VC_WALK_ALLOC)
  11502. +#define VMCS_SM_IOCTL_HOST_WALK_MAP\
  11503. + _IO(VMCS_SM_MAGIC_TYPE, VMCS_SM_CMD_HOST_WALK_MAP)
  11504. +#define VMCS_SM_IOCTL_HOST_WALK_PID_ALLOC\
  11505. + _IOR(VMCS_SM_MAGIC_TYPE, VMCS_SM_CMD_HOST_WALK_PID_ALLOC,\
  11506. + struct vmcs_sm_ioctl_walk)
  11507. +#define VMCS_SM_IOCTL_HOST_WALK_PID_MAP\
  11508. + _IOR(VMCS_SM_MAGIC_TYPE, VMCS_SM_CMD_HOST_WALK_PID_MAP,\
  11509. + struct vmcs_sm_ioctl_walk)
  11510. +
  11511. +/* ---- Variable Externs ------------------------------------------------- */
  11512. +
  11513. +/* ---- Function Prototypes ---------------------------------------------- */
  11514. +
  11515. +#endif /* __VMCS_SM_IOCTL_H__INCLUDED__ */
  11516. diff -Nur linux-3.18.14/arch/arm/mach-bcm2708/Kconfig linux-rpi/arch/arm/mach-bcm2708/Kconfig
  11517. --- linux-3.18.14/arch/arm/mach-bcm2708/Kconfig 1969-12-31 18:00:00.000000000 -0600
  11518. +++ linux-rpi/arch/arm/mach-bcm2708/Kconfig 2015-05-31 14:46:08.209661004 -0500
  11519. @@ -0,0 +1,52 @@
  11520. +menu "Broadcom BCM2708 Implementations"
  11521. + depends on ARCH_BCM2708
  11522. +
  11523. +config MACH_BCM2708
  11524. + bool "Broadcom BCM2708 Development Platform"
  11525. + select NEED_MACH_MEMORY_H
  11526. + select NEED_MACH_IO_H
  11527. + select CPU_V6
  11528. + help
  11529. + Include support for the Broadcom(R) BCM2708 platform.
  11530. +
  11531. +config BCM2708_DT
  11532. + bool "BCM2708 Device Tree support"
  11533. + depends on MACH_BCM2708
  11534. + default n
  11535. + select USE_OF
  11536. + select ARCH_REQUIRE_GPIOLIB
  11537. + select PINCTRL
  11538. + select PINCTRL_BCM2835
  11539. + help
  11540. + Enable Device Tree support for BCM2708
  11541. +
  11542. +config BCM2708_GPIO
  11543. + bool "BCM2708 gpio support"
  11544. + depends on MACH_BCM2708
  11545. + select ARCH_REQUIRE_GPIOLIB
  11546. + default y
  11547. + help
  11548. + Include support for the Broadcom(R) BCM2708 gpio.
  11549. +
  11550. +config BCM2708_VCMEM
  11551. + bool "Videocore Memory"
  11552. + depends on MACH_BCM2708
  11553. + default y
  11554. + help
  11555. + Helper for videocore memory access and total size allocation.
  11556. +
  11557. +config BCM2708_NOL2CACHE
  11558. + bool "Videocore L2 cache disable"
  11559. + depends on MACH_BCM2708
  11560. + default n
  11561. + help
  11562. + Do not allow ARM to use GPU's L2 cache. Requires disable_l2cache in config.txt.
  11563. +
  11564. +config BCM2708_SPIDEV
  11565. + bool "Bind spidev to SPI0 master"
  11566. + depends on MACH_BCM2708
  11567. + depends on SPI
  11568. + default y
  11569. + help
  11570. + Binds spidev driver to the SPI0 master
  11571. +endmenu
  11572. diff -Nur linux-3.18.14/arch/arm/mach-bcm2708/Makefile linux-rpi/arch/arm/mach-bcm2708/Makefile
  11573. --- linux-3.18.14/arch/arm/mach-bcm2708/Makefile 1969-12-31 18:00:00.000000000 -0600
  11574. +++ linux-rpi/arch/arm/mach-bcm2708/Makefile 2015-05-31 14:46:08.209661004 -0500
  11575. @@ -0,0 +1,7 @@
  11576. +#
  11577. +# Makefile for the linux kernel.
  11578. +#
  11579. +
  11580. +obj-$(CONFIG_MACH_BCM2708) += bcm2708.o armctrl.o vcio.o power.o dma.o
  11581. +obj-$(CONFIG_BCM2708_GPIO) += bcm2708_gpio.o
  11582. +obj-$(CONFIG_BCM2708_VCMEM) += vc_mem.o
  11583. diff -Nur linux-3.18.14/arch/arm/mach-bcm2708/Makefile.boot linux-rpi/arch/arm/mach-bcm2708/Makefile.boot
  11584. --- linux-3.18.14/arch/arm/mach-bcm2708/Makefile.boot 1969-12-31 18:00:00.000000000 -0600
  11585. +++ linux-rpi/arch/arm/mach-bcm2708/Makefile.boot 2015-05-31 14:46:08.209661004 -0500
  11586. @@ -0,0 +1,3 @@
  11587. + zreladdr-y := 0x00008000
  11588. +params_phys-y := 0x00000100
  11589. +initrd_phys-y := 0x00800000
  11590. diff -Nur linux-3.18.14/arch/arm/mach-bcm2708/power.c linux-rpi/arch/arm/mach-bcm2708/power.c
  11591. --- linux-3.18.14/arch/arm/mach-bcm2708/power.c 1969-12-31 18:00:00.000000000 -0600
  11592. +++ linux-rpi/arch/arm/mach-bcm2708/power.c 2015-05-31 14:46:08.209661004 -0500
  11593. @@ -0,0 +1,197 @@
  11594. +/*
  11595. + * linux/arch/arm/mach-bcm2708/power.c
  11596. + *
  11597. + * Copyright (C) 2010 Broadcom
  11598. + *
  11599. + * This program is free software; you can redistribute it and/or modify
  11600. + * it under the terms of the GNU General Public License version 2 as
  11601. + * published by the Free Software Foundation.
  11602. + *
  11603. + * This device provides a shared mechanism for controlling the power to
  11604. + * VideoCore subsystems.
  11605. + */
  11606. +
  11607. +#include <linux/module.h>
  11608. +#include <linux/semaphore.h>
  11609. +#include <linux/bug.h>
  11610. +#include <mach/power.h>
  11611. +#include <mach/vcio.h>
  11612. +#include <mach/arm_power.h>
  11613. +
  11614. +#define DRIVER_NAME "bcm2708_power"
  11615. +
  11616. +#define BCM_POWER_MAXCLIENTS 4
  11617. +#define BCM_POWER_NOCLIENT (1<<31)
  11618. +
  11619. +/* Some drivers expect there devices to be permanently powered */
  11620. +
  11621. +#ifdef CONFIG_USB
  11622. +#define BCM_POWER_ALWAYS_ON (BCM_POWER_USB)
  11623. +#endif
  11624. +
  11625. +#if 1
  11626. +#define DPRINTK printk
  11627. +#else
  11628. +#define DPRINTK if (0) printk
  11629. +#endif
  11630. +
  11631. +struct state_struct {
  11632. + uint32_t global_request;
  11633. + uint32_t client_request[BCM_POWER_MAXCLIENTS];
  11634. + struct semaphore client_mutex;
  11635. + struct semaphore mutex;
  11636. +} g_state;
  11637. +
  11638. +int bcm_power_open(BCM_POWER_HANDLE_T *handle)
  11639. +{
  11640. + BCM_POWER_HANDLE_T i;
  11641. + int ret = -EBUSY;
  11642. +
  11643. + down(&g_state.client_mutex);
  11644. +
  11645. + for (i = 0; i < BCM_POWER_MAXCLIENTS; i++) {
  11646. + if (g_state.client_request[i] == BCM_POWER_NOCLIENT) {
  11647. + g_state.client_request[i] = BCM_POWER_NONE;
  11648. + *handle = i;
  11649. + ret = 0;
  11650. + break;
  11651. + }
  11652. + }
  11653. +
  11654. + up(&g_state.client_mutex);
  11655. +
  11656. + DPRINTK("bcm_power_open() -> %d\n", *handle);
  11657. +
  11658. + return ret;
  11659. +}
  11660. +EXPORT_SYMBOL_GPL(bcm_power_open);
  11661. +
  11662. +int bcm_power_request(BCM_POWER_HANDLE_T handle, uint32_t request)
  11663. +{
  11664. + int rc = 0;
  11665. +
  11666. + DPRINTK("bcm_power_request(%d, %x)\n", handle, request);
  11667. +
  11668. + if ((handle < BCM_POWER_MAXCLIENTS) &&
  11669. + (g_state.client_request[handle] != BCM_POWER_NOCLIENT)) {
  11670. + if (down_interruptible(&g_state.mutex) != 0) {
  11671. + DPRINTK("bcm_power_request -> interrupted\n");
  11672. + return -EINTR;
  11673. + }
  11674. +
  11675. + if (request != g_state.client_request[handle]) {
  11676. + uint32_t others_request = 0;
  11677. + uint32_t global_request;
  11678. + BCM_POWER_HANDLE_T i;
  11679. +
  11680. + for (i = 0; i < BCM_POWER_MAXCLIENTS; i++) {
  11681. + if (i != handle)
  11682. + others_request |=
  11683. + g_state.client_request[i];
  11684. + }
  11685. + others_request &= ~BCM_POWER_NOCLIENT;
  11686. +
  11687. + global_request = request | others_request;
  11688. + if (global_request != g_state.global_request) {
  11689. + uint32_t actual;
  11690. +
  11691. + /* Send a request to VideoCore */
  11692. + bcm_mailbox_write(MBOX_CHAN_POWER,
  11693. + global_request << 4);
  11694. +
  11695. + /* Wait for a response during power-up */
  11696. + if (global_request & ~g_state.global_request) {
  11697. + rc = bcm_mailbox_read(MBOX_CHAN_POWER,
  11698. + &actual);
  11699. + DPRINTK
  11700. + ("bcm_mailbox_read -> %08x, %d\n",
  11701. + actual, rc);
  11702. + actual >>= 4;
  11703. + } else {
  11704. + rc = 0;
  11705. + actual = global_request;
  11706. + }
  11707. +
  11708. + if (rc == 0) {
  11709. + if (actual != global_request) {
  11710. + printk(KERN_ERR
  11711. + "%s: prev global %x, new global %x, actual %x, request %x, others_request %x\n",
  11712. + __func__,
  11713. + g_state.global_request,
  11714. + global_request, actual, request, others_request);
  11715. + /* A failure */
  11716. + BUG_ON((others_request & actual)
  11717. + != others_request);
  11718. + request &= actual;
  11719. + rc = -EIO;
  11720. + }
  11721. +
  11722. + g_state.global_request = actual;
  11723. + g_state.client_request[handle] =
  11724. + request;
  11725. + }
  11726. + }
  11727. + }
  11728. + up(&g_state.mutex);
  11729. + } else {
  11730. + rc = -EINVAL;
  11731. + }
  11732. + DPRINTK("bcm_power_request -> %d\n", rc);
  11733. + return rc;
  11734. +}
  11735. +EXPORT_SYMBOL_GPL(bcm_power_request);
  11736. +
  11737. +int bcm_power_close(BCM_POWER_HANDLE_T handle)
  11738. +{
  11739. + int rc;
  11740. +
  11741. + DPRINTK("bcm_power_close(%d)\n", handle);
  11742. +
  11743. + rc = bcm_power_request(handle, BCM_POWER_NONE);
  11744. + if (rc == 0)
  11745. + g_state.client_request[handle] = BCM_POWER_NOCLIENT;
  11746. +
  11747. + return rc;
  11748. +}
  11749. +EXPORT_SYMBOL_GPL(bcm_power_close);
  11750. +
  11751. +static int __init bcm_power_init(void)
  11752. +{
  11753. +#if defined(BCM_POWER_ALWAYS_ON)
  11754. + BCM_POWER_HANDLE_T always_on_handle;
  11755. +#endif
  11756. + int rc = 0;
  11757. + int i;
  11758. +
  11759. + printk(KERN_INFO "bcm_power: Broadcom power driver\n");
  11760. + bcm_mailbox_write(MBOX_CHAN_POWER, 0);
  11761. +
  11762. + for (i = 0; i < BCM_POWER_MAXCLIENTS; i++)
  11763. + g_state.client_request[i] = BCM_POWER_NOCLIENT;
  11764. +
  11765. + sema_init(&g_state.client_mutex, 1);
  11766. + sema_init(&g_state.mutex, 1);
  11767. +
  11768. + g_state.global_request = 0;
  11769. +
  11770. +#if defined(BCM_POWER_ALWAYS_ON)
  11771. + if (BCM_POWER_ALWAYS_ON) {
  11772. + bcm_power_open(&always_on_handle);
  11773. + bcm_power_request(always_on_handle, BCM_POWER_ALWAYS_ON);
  11774. + }
  11775. +#endif
  11776. +
  11777. + return rc;
  11778. +}
  11779. +
  11780. +static void __exit bcm_power_exit(void)
  11781. +{
  11782. + bcm_mailbox_write(MBOX_CHAN_POWER, 0);
  11783. +}
  11784. +
  11785. +arch_initcall(bcm_power_init); /* Initialize early */
  11786. +module_exit(bcm_power_exit);
  11787. +
  11788. +MODULE_AUTHOR("Phil Elwell");
  11789. +MODULE_DESCRIPTION("Interface to BCM2708 power management");
  11790. +MODULE_LICENSE("GPL");
  11791. diff -Nur linux-3.18.14/arch/arm/mach-bcm2708/vcio.c linux-rpi/arch/arm/mach-bcm2708/vcio.c
  11792. --- linux-3.18.14/arch/arm/mach-bcm2708/vcio.c 1969-12-31 18:00:00.000000000 -0600
  11793. +++ linux-rpi/arch/arm/mach-bcm2708/vcio.c 2015-05-31 14:46:08.209661004 -0500
  11794. @@ -0,0 +1,484 @@
  11795. +/*
  11796. + * linux/arch/arm/mach-bcm2708/vcio.c
  11797. + *
  11798. + * Copyright (C) 2010 Broadcom
  11799. + *
  11800. + * This program is free software; you can redistribute it and/or modify
  11801. + * it under the terms of the GNU General Public License version 2 as
  11802. + * published by the Free Software Foundation.
  11803. + *
  11804. + * This device provides a shared mechanism for writing to the mailboxes,
  11805. + * semaphores, doorbells etc. that are shared between the ARM and the
  11806. + * VideoCore processor
  11807. + */
  11808. +
  11809. +#if defined(CONFIG_SERIAL_BCM_MBOX_CONSOLE) && defined(CONFIG_MAGIC_SYSRQ)
  11810. +#define SUPPORT_SYSRQ
  11811. +#endif
  11812. +
  11813. +#include <linux/module.h>
  11814. +#include <linux/console.h>
  11815. +#include <linux/serial_core.h>
  11816. +#include <linux/serial.h>
  11817. +#include <linux/errno.h>
  11818. +#include <linux/device.h>
  11819. +#include <linux/init.h>
  11820. +#include <linux/mm.h>
  11821. +#include <linux/dma-mapping.h>
  11822. +#include <linux/platform_device.h>
  11823. +#include <linux/sysrq.h>
  11824. +#include <linux/delay.h>
  11825. +#include <linux/slab.h>
  11826. +#include <linux/interrupt.h>
  11827. +#include <linux/irq.h>
  11828. +
  11829. +#include <linux/io.h>
  11830. +
  11831. +#include <mach/vcio.h>
  11832. +#include <mach/platform.h>
  11833. +
  11834. +#include <asm/uaccess.h>
  11835. +
  11836. +
  11837. +#define DRIVER_NAME BCM_VCIO_DRIVER_NAME
  11838. +
  11839. +/* ----------------------------------------------------------------------
  11840. + * Mailbox
  11841. + * -------------------------------------------------------------------- */
  11842. +
  11843. +/* offsets from a mail box base address */
  11844. +#define MAIL_WRT 0x00 /* write - and next 4 words */
  11845. +#define MAIL_RD 0x00 /* read - and next 4 words */
  11846. +#define MAIL_POL 0x10 /* read without popping the fifo */
  11847. +#define MAIL_SND 0x14 /* sender ID (bottom two bits) */
  11848. +#define MAIL_STA 0x18 /* status */
  11849. +#define MAIL_CNF 0x1C /* configuration */
  11850. +
  11851. +#define MBOX_MSG(chan, data28) (((data28) & ~0xf) | ((chan) & 0xf))
  11852. +#define MBOX_MSG_LSB(chan, data28) (((data28) << 4) | ((chan) & 0xf))
  11853. +#define MBOX_CHAN(msg) ((msg) & 0xf)
  11854. +#define MBOX_DATA28(msg) ((msg) & ~0xf)
  11855. +#define MBOX_DATA28_LSB(msg) (((uint32_t)msg) >> 4)
  11856. +
  11857. +#define MBOX_MAGIC 0xd0d0c0de
  11858. +static struct class *vcio_class = NULL;
  11859. +struct vc_mailbox {
  11860. + struct device *dev; /* parent device */
  11861. + void __iomem *status;
  11862. + void __iomem *config;
  11863. + void __iomem *read;
  11864. + void __iomem *write;
  11865. + uint32_t msg[MBOX_CHAN_COUNT];
  11866. + struct semaphore sema[MBOX_CHAN_COUNT];
  11867. + uint32_t magic;
  11868. +};
  11869. +
  11870. +static void mbox_init(struct vc_mailbox *mbox_out, struct device *dev,
  11871. + uint32_t addr_mbox)
  11872. +{
  11873. + int i;
  11874. +
  11875. + mbox_out->dev = dev;
  11876. + mbox_out->status = __io_address(addr_mbox + MAIL_STA);
  11877. + mbox_out->config = __io_address(addr_mbox + MAIL_CNF);
  11878. + mbox_out->read = __io_address(addr_mbox + MAIL_RD);
  11879. + /* Write to the other mailbox */
  11880. + mbox_out->write =
  11881. + __io_address((addr_mbox ^ ARM_0_MAIL0_WRT ^ ARM_0_MAIL1_WRT) +
  11882. + MAIL_WRT);
  11883. +
  11884. + for (i = 0; i < MBOX_CHAN_COUNT; i++) {
  11885. + mbox_out->msg[i] = 0;
  11886. + sema_init(&mbox_out->sema[i], 0);
  11887. + }
  11888. +
  11889. + /* Enable the interrupt on data reception */
  11890. + writel(ARM_MC_IHAVEDATAIRQEN, mbox_out->config);
  11891. +
  11892. + mbox_out->magic = MBOX_MAGIC;
  11893. +}
  11894. +
  11895. +static int mbox_write(struct vc_mailbox *mbox, unsigned chan, uint32_t data28)
  11896. +{
  11897. + int rc;
  11898. +
  11899. + if (mbox->magic != MBOX_MAGIC)
  11900. + rc = -EINVAL;
  11901. + else {
  11902. + /* wait for the mailbox FIFO to have some space in it */
  11903. + while (0 != (readl(mbox->status) & ARM_MS_FULL))
  11904. + cpu_relax();
  11905. +
  11906. + writel(MBOX_MSG(chan, data28), mbox->write);
  11907. + rc = 0;
  11908. + }
  11909. + return rc;
  11910. +}
  11911. +
  11912. +static int mbox_read(struct vc_mailbox *mbox, unsigned chan, uint32_t *data28)
  11913. +{
  11914. + int rc;
  11915. +
  11916. + if (mbox->magic != MBOX_MAGIC)
  11917. + rc = -EINVAL;
  11918. + else {
  11919. + down(&mbox->sema[chan]);
  11920. + *data28 = MBOX_DATA28(mbox->msg[chan]);
  11921. + mbox->msg[chan] = 0;
  11922. + rc = 0;
  11923. + }
  11924. + return rc;
  11925. +}
  11926. +
  11927. +static irqreturn_t mbox_irq(int irq, void *dev_id)
  11928. +{
  11929. + /* wait for the mailbox FIFO to have some data in it */
  11930. + struct vc_mailbox *mbox = (struct vc_mailbox *) dev_id;
  11931. + int status = readl(mbox->status);
  11932. + int ret = IRQ_NONE;
  11933. +
  11934. + while (!(status & ARM_MS_EMPTY)) {
  11935. + uint32_t msg = readl(mbox->read);
  11936. + int chan = MBOX_CHAN(msg);
  11937. + if (chan < MBOX_CHAN_COUNT) {
  11938. + if (mbox->msg[chan]) {
  11939. + /* Overflow */
  11940. + printk(KERN_ERR DRIVER_NAME
  11941. + ": mbox chan %d overflow - drop %08x\n",
  11942. + chan, msg);
  11943. + } else {
  11944. + mbox->msg[chan] = (msg | 0xf);
  11945. + up(&mbox->sema[chan]);
  11946. + }
  11947. + } else {
  11948. + printk(KERN_ERR DRIVER_NAME
  11949. + ": invalid channel selector (msg %08x)\n", msg);
  11950. + }
  11951. + ret = IRQ_HANDLED;
  11952. + status = readl(mbox->status);
  11953. + }
  11954. + return ret;
  11955. +}
  11956. +
  11957. +static struct irqaction mbox_irqaction = {
  11958. + .name = "ARM Mailbox IRQ",
  11959. + .flags = IRQF_DISABLED | IRQF_IRQPOLL,
  11960. + .handler = mbox_irq,
  11961. +};
  11962. +
  11963. +/* ----------------------------------------------------------------------
  11964. + * Mailbox Methods
  11965. + * -------------------------------------------------------------------- */
  11966. +
  11967. +static struct device *mbox_dev; /* we assume there's only one! */
  11968. +
  11969. +static int dev_mbox_write(struct device *dev, unsigned chan, uint32_t data28)
  11970. +{
  11971. + int rc;
  11972. +
  11973. + struct vc_mailbox *mailbox = dev_get_drvdata(dev);
  11974. + device_lock(dev);
  11975. + rc = mbox_write(mailbox, chan, data28);
  11976. + device_unlock(dev);
  11977. +
  11978. + return rc;
  11979. +}
  11980. +
  11981. +static int dev_mbox_read(struct device *dev, unsigned chan, uint32_t *data28)
  11982. +{
  11983. + int rc;
  11984. +
  11985. + struct vc_mailbox *mailbox = dev_get_drvdata(dev);
  11986. + device_lock(dev);
  11987. + rc = mbox_read(mailbox, chan, data28);
  11988. + device_unlock(dev);
  11989. +
  11990. + return rc;
  11991. +}
  11992. +
  11993. +extern int bcm_mailbox_write(unsigned chan, uint32_t data28)
  11994. +{
  11995. + if (mbox_dev)
  11996. + return dev_mbox_write(mbox_dev, chan, data28);
  11997. + else
  11998. + return -ENODEV;
  11999. +}
  12000. +EXPORT_SYMBOL_GPL(bcm_mailbox_write);
  12001. +
  12002. +extern int bcm_mailbox_read(unsigned chan, uint32_t *data28)
  12003. +{
  12004. + if (mbox_dev)
  12005. + return dev_mbox_read(mbox_dev, chan, data28);
  12006. + else
  12007. + return -ENODEV;
  12008. +}
  12009. +EXPORT_SYMBOL_GPL(bcm_mailbox_read);
  12010. +
  12011. +static void dev_mbox_register(const char *dev_name, struct device *dev)
  12012. +{
  12013. + mbox_dev = dev;
  12014. +}
  12015. +
  12016. +static int mbox_copy_from_user(void *dst, const void *src, int size)
  12017. +{
  12018. + if ( (uint32_t)src < TASK_SIZE)
  12019. + {
  12020. + return copy_from_user(dst, src, size);
  12021. + }
  12022. + else
  12023. + {
  12024. + memcpy( dst, src, size );
  12025. + return 0;
  12026. + }
  12027. +}
  12028. +
  12029. +static int mbox_copy_to_user(void *dst, const void *src, int size)
  12030. +{
  12031. + if ( (uint32_t)dst < TASK_SIZE)
  12032. + {
  12033. + return copy_to_user(dst, src, size);
  12034. + }
  12035. + else
  12036. + {
  12037. + memcpy( dst, src, size );
  12038. + return 0;
  12039. + }
  12040. +}
  12041. +
  12042. +static DEFINE_MUTEX(mailbox_lock);
  12043. +extern int bcm_mailbox_property(void *data, int size)
  12044. +{
  12045. + uint32_t success;
  12046. + dma_addr_t mem_bus; /* the memory address accessed from videocore */
  12047. + void *mem_kern; /* the memory address accessed from driver */
  12048. + int s = 0;
  12049. +
  12050. + mutex_lock(&mailbox_lock);
  12051. + /* allocate some memory for the messages communicating with GPU */
  12052. + mem_kern = dma_alloc_coherent(NULL, PAGE_ALIGN(size), &mem_bus, GFP_ATOMIC);
  12053. + if (mem_kern) {
  12054. + /* create the message */
  12055. + mbox_copy_from_user(mem_kern, data, size);
  12056. +
  12057. + /* send the message */
  12058. + wmb();
  12059. + s = bcm_mailbox_write(MBOX_CHAN_PROPERTY, (uint32_t)mem_bus);
  12060. + if (s == 0) {
  12061. + s = bcm_mailbox_read(MBOX_CHAN_PROPERTY, &success);
  12062. + }
  12063. + if (s == 0) {
  12064. + /* copy the response */
  12065. + rmb();
  12066. + mbox_copy_to_user(data, mem_kern, size);
  12067. + }
  12068. + dma_free_coherent(NULL, PAGE_ALIGN(size), mem_kern, mem_bus);
  12069. + } else {
  12070. + s = -ENOMEM;
  12071. + }
  12072. + if (s != 0)
  12073. + printk(KERN_ERR DRIVER_NAME ": %s failed (%d)\n", __func__, s);
  12074. +
  12075. + mutex_unlock(&mailbox_lock);
  12076. + return s;
  12077. +}
  12078. +EXPORT_SYMBOL_GPL(bcm_mailbox_property);
  12079. +
  12080. +/* ----------------------------------------------------------------------
  12081. + * Platform Device for Mailbox
  12082. + * -------------------------------------------------------------------- */
  12083. +
  12084. +/*
  12085. + * Is the device open right now? Used to prevent
  12086. + * concurent access into the same device
  12087. + */
  12088. +static int Device_Open = 0;
  12089. +
  12090. +/*
  12091. + * This is called whenever a process attempts to open the device file
  12092. + */
  12093. +static int device_open(struct inode *inode, struct file *file)
  12094. +{
  12095. + /*
  12096. + * We don't want to talk to two processes at the same time
  12097. + */
  12098. + if (Device_Open)
  12099. + return -EBUSY;
  12100. +
  12101. + Device_Open++;
  12102. + /*
  12103. + * Initialize the message
  12104. + */
  12105. + try_module_get(THIS_MODULE);
  12106. + return 0;
  12107. +}
  12108. +
  12109. +static int device_release(struct inode *inode, struct file *file)
  12110. +{
  12111. + /*
  12112. + * We're now ready for our next caller
  12113. + */
  12114. + Device_Open--;
  12115. +
  12116. + module_put(THIS_MODULE);
  12117. + return 0;
  12118. +}
  12119. +
  12120. +/*
  12121. + * This function is called whenever a process tries to do an ioctl on our
  12122. + * device file. We get two extra parameters (additional to the inode and file
  12123. + * structures, which all device functions get): the number of the ioctl called
  12124. + * and the parameter given to the ioctl function.
  12125. + *
  12126. + * If the ioctl is write or read/write (meaning output is returned to the
  12127. + * calling process), the ioctl call returns the output of this function.
  12128. + *
  12129. + */
  12130. +static long device_ioctl(struct file *file, /* see include/linux/fs.h */
  12131. + unsigned int ioctl_num, /* number and param for ioctl */
  12132. + unsigned long ioctl_param)
  12133. +{
  12134. + unsigned size;
  12135. + /*
  12136. + * Switch according to the ioctl called
  12137. + */
  12138. + switch (ioctl_num) {
  12139. + case IOCTL_MBOX_PROPERTY:
  12140. + /*
  12141. + * Receive a pointer to a message (in user space) and set that
  12142. + * to be the device's message. Get the parameter given to
  12143. + * ioctl by the process.
  12144. + */
  12145. + mbox_copy_from_user(&size, (void *)ioctl_param, sizeof size);
  12146. + return bcm_mailbox_property((void *)ioctl_param, size);
  12147. + break;
  12148. + default:
  12149. + printk(KERN_ERR DRIVER_NAME "unknown ioctl: %d\n", ioctl_num);
  12150. + return -EINVAL;
  12151. + }
  12152. +
  12153. + return 0;
  12154. +}
  12155. +
  12156. +/* Module Declarations */
  12157. +
  12158. +/*
  12159. + * This structure will hold the functions to be called
  12160. + * when a process does something to the device we
  12161. + * created. Since a pointer to this structure is kept in
  12162. + * the devices table, it can't be local to
  12163. + * init_module. NULL is for unimplemented functios.
  12164. + */
  12165. +struct file_operations fops = {
  12166. + .unlocked_ioctl = device_ioctl,
  12167. + .open = device_open,
  12168. + .release = device_release, /* a.k.a. close */
  12169. +};
  12170. +
  12171. +static int bcm_vcio_probe(struct platform_device *pdev)
  12172. +{
  12173. + int ret = 0;
  12174. + struct vc_mailbox *mailbox;
  12175. +
  12176. + mailbox = kzalloc(sizeof(*mailbox), GFP_KERNEL);
  12177. + if (NULL == mailbox) {
  12178. + printk(KERN_ERR DRIVER_NAME ": failed to allocate "
  12179. + "mailbox memory\n");
  12180. + ret = -ENOMEM;
  12181. + } else {
  12182. + struct resource *res;
  12183. +
  12184. + res = platform_get_resource(pdev, IORESOURCE_MEM, 0);
  12185. + if (res == NULL) {
  12186. + printk(KERN_ERR DRIVER_NAME ": failed to obtain memory "
  12187. + "resource\n");
  12188. + ret = -ENODEV;
  12189. + kfree(mailbox);
  12190. + } else {
  12191. + /* should be based on the registers from res really */
  12192. + mbox_init(mailbox, &pdev->dev, ARM_0_MAIL0_RD);
  12193. +
  12194. + platform_set_drvdata(pdev, mailbox);
  12195. + dev_mbox_register(DRIVER_NAME, &pdev->dev);
  12196. +
  12197. + mbox_irqaction.dev_id = mailbox;
  12198. + setup_irq(IRQ_ARM_MAILBOX, &mbox_irqaction);
  12199. + printk(KERN_INFO DRIVER_NAME ": mailbox at %p\n",
  12200. + __io_address(ARM_0_MAIL0_RD));
  12201. + }
  12202. + }
  12203. +
  12204. + if (ret == 0) {
  12205. + /*
  12206. + * Register the character device
  12207. + */
  12208. + ret = register_chrdev(MAJOR_NUM, DEVICE_FILE_NAME, &fops);
  12209. +
  12210. + /*
  12211. + * Negative values signify an error
  12212. + */
  12213. + if (ret < 0) {
  12214. + printk(KERN_ERR DRIVER_NAME
  12215. + "Failed registering the character device %d\n", ret);
  12216. + return ret;
  12217. + }
  12218. + vcio_class = class_create(THIS_MODULE, BCM_VCIO_DRIVER_NAME);
  12219. + if (IS_ERR(vcio_class)) {
  12220. + ret = PTR_ERR(vcio_class);
  12221. + return ret ;
  12222. + }
  12223. + device_create(vcio_class, NULL, MKDEV(MAJOR_NUM, 0), NULL,
  12224. + "vcio");
  12225. + }
  12226. + return ret;
  12227. +}
  12228. +
  12229. +static int bcm_vcio_remove(struct platform_device *pdev)
  12230. +{
  12231. + struct vc_mailbox *mailbox = platform_get_drvdata(pdev);
  12232. +
  12233. + platform_set_drvdata(pdev, NULL);
  12234. + kfree(mailbox);
  12235. +
  12236. + return 0;
  12237. +}
  12238. +
  12239. +static struct platform_driver bcm_mbox_driver = {
  12240. + .probe = bcm_vcio_probe,
  12241. + .remove = bcm_vcio_remove,
  12242. +
  12243. + .driver = {
  12244. + .name = DRIVER_NAME,
  12245. + .owner = THIS_MODULE,
  12246. + },
  12247. +};
  12248. +
  12249. +static int __init bcm_mbox_init(void)
  12250. +{
  12251. + int ret;
  12252. +
  12253. + printk(KERN_INFO "mailbox: Broadcom VideoCore Mailbox driver\n");
  12254. +
  12255. + ret = platform_driver_register(&bcm_mbox_driver);
  12256. + if (ret != 0) {
  12257. + printk(KERN_ERR DRIVER_NAME ": failed to register "
  12258. + "on platform\n");
  12259. + }
  12260. +
  12261. + return ret;
  12262. +}
  12263. +
  12264. +static void __exit bcm_mbox_exit(void)
  12265. +{
  12266. + device_destroy(vcio_class,MKDEV(MAJOR_NUM, 0));
  12267. + class_destroy(vcio_class);
  12268. + unregister_chrdev(MAJOR_NUM, DEVICE_FILE_NAME);
  12269. + platform_driver_unregister(&bcm_mbox_driver);
  12270. +}
  12271. +
  12272. +arch_initcall(bcm_mbox_init); /* Initialize early */
  12273. +module_exit(bcm_mbox_exit);
  12274. +
  12275. +MODULE_AUTHOR("Gray Girling");
  12276. +MODULE_DESCRIPTION("ARM I/O to VideoCore processor");
  12277. +MODULE_LICENSE("GPL");
  12278. +MODULE_ALIAS("platform:bcm-mbox");
  12279. diff -Nur linux-3.18.14/arch/arm/mach-bcm2708/vc_mem.c linux-rpi/arch/arm/mach-bcm2708/vc_mem.c
  12280. --- linux-3.18.14/arch/arm/mach-bcm2708/vc_mem.c 1969-12-31 18:00:00.000000000 -0600
  12281. +++ linux-rpi/arch/arm/mach-bcm2708/vc_mem.c 2015-05-31 14:46:08.209661004 -0500
  12282. @@ -0,0 +1,432 @@
  12283. +/*****************************************************************************
  12284. +* Copyright 2010 - 2011 Broadcom Corporation. All rights reserved.
  12285. +*
  12286. +* Unless you and Broadcom execute a separate written software license
  12287. +* agreement governing use of this software, this software is licensed to you
  12288. +* under the terms of the GNU General Public License version 2, available at
  12289. +* http://www.broadcom.com/licenses/GPLv2.php (the "GPL").
  12290. +*
  12291. +* Notwithstanding the above, under no circumstances may you combine this
  12292. +* software in any way with any other Broadcom software provided under a
  12293. +* license other than the GPL, without Broadcom's express prior written
  12294. +* consent.
  12295. +*****************************************************************************/
  12296. +
  12297. +#include <linux/kernel.h>
  12298. +#include <linux/module.h>
  12299. +#include <linux/fs.h>
  12300. +#include <linux/device.h>
  12301. +#include <linux/cdev.h>
  12302. +#include <linux/mm.h>
  12303. +#include <linux/slab.h>
  12304. +#include <linux/debugfs.h>
  12305. +#include <asm/uaccess.h>
  12306. +#include <linux/dma-mapping.h>
  12307. +
  12308. +#ifdef CONFIG_ARCH_KONA
  12309. +#include <chal/chal_ipc.h>
  12310. +#elif CONFIG_ARCH_BCM2708
  12311. +#else
  12312. +#include <csp/chal_ipc.h>
  12313. +#endif
  12314. +
  12315. +#include "mach/vc_mem.h"
  12316. +#include <mach/vcio.h>
  12317. +
  12318. +#define DRIVER_NAME "vc-mem"
  12319. +
  12320. +// Device (/dev) related variables
  12321. +static dev_t vc_mem_devnum = 0;
  12322. +static struct class *vc_mem_class = NULL;
  12323. +static struct cdev vc_mem_cdev;
  12324. +static int vc_mem_inited = 0;
  12325. +
  12326. +#ifdef CONFIG_DEBUG_FS
  12327. +static struct dentry *vc_mem_debugfs_entry;
  12328. +#endif
  12329. +
  12330. +/*
  12331. + * Videocore memory addresses and size
  12332. + *
  12333. + * Drivers that wish to know the videocore memory addresses and sizes should
  12334. + * use these variables instead of the MM_IO_BASE and MM_ADDR_IO defines in
  12335. + * headers. This allows the other drivers to not be tied down to a a certain
  12336. + * address/size at compile time.
  12337. + *
  12338. + * In the future, the goal is to have the videocore memory virtual address and
  12339. + * size be calculated at boot time rather than at compile time. The decision of
  12340. + * where the videocore memory resides and its size would be in the hands of the
  12341. + * bootloader (and/or kernel). When that happens, the values of these variables
  12342. + * would be calculated and assigned in the init function.
  12343. + */
  12344. +// in the 2835 VC in mapped above ARM, but ARM has full access to VC space
  12345. +unsigned long mm_vc_mem_phys_addr = 0x00000000;
  12346. +unsigned int mm_vc_mem_size = 0;
  12347. +unsigned int mm_vc_mem_base = 0;
  12348. +
  12349. +EXPORT_SYMBOL(mm_vc_mem_phys_addr);
  12350. +EXPORT_SYMBOL(mm_vc_mem_size);
  12351. +EXPORT_SYMBOL(mm_vc_mem_base);
  12352. +
  12353. +static uint phys_addr = 0;
  12354. +static uint mem_size = 0;
  12355. +static uint mem_base = 0;
  12356. +
  12357. +
  12358. +/****************************************************************************
  12359. +*
  12360. +* vc_mem_open
  12361. +*
  12362. +***************************************************************************/
  12363. +
  12364. +static int
  12365. +vc_mem_open(struct inode *inode, struct file *file)
  12366. +{
  12367. + (void) inode;
  12368. + (void) file;
  12369. +
  12370. + pr_debug("%s: called file = 0x%p\n", __func__, file);
  12371. +
  12372. + return 0;
  12373. +}
  12374. +
  12375. +/****************************************************************************
  12376. +*
  12377. +* vc_mem_release
  12378. +*
  12379. +***************************************************************************/
  12380. +
  12381. +static int
  12382. +vc_mem_release(struct inode *inode, struct file *file)
  12383. +{
  12384. + (void) inode;
  12385. + (void) file;
  12386. +
  12387. + pr_debug("%s: called file = 0x%p\n", __func__, file);
  12388. +
  12389. + return 0;
  12390. +}
  12391. +
  12392. +/****************************************************************************
  12393. +*
  12394. +* vc_mem_get_size
  12395. +*
  12396. +***************************************************************************/
  12397. +
  12398. +static void
  12399. +vc_mem_get_size(void)
  12400. +{
  12401. +}
  12402. +
  12403. +/****************************************************************************
  12404. +*
  12405. +* vc_mem_get_base
  12406. +*
  12407. +***************************************************************************/
  12408. +
  12409. +static void
  12410. +vc_mem_get_base(void)
  12411. +{
  12412. +}
  12413. +
  12414. +/****************************************************************************
  12415. +*
  12416. +* vc_mem_get_current_size
  12417. +*
  12418. +***************************************************************************/
  12419. +
  12420. +int
  12421. +vc_mem_get_current_size(void)
  12422. +{
  12423. + return mm_vc_mem_size;
  12424. +}
  12425. +
  12426. +EXPORT_SYMBOL_GPL(vc_mem_get_current_size);
  12427. +
  12428. +/****************************************************************************
  12429. +*
  12430. +* vc_mem_ioctl
  12431. +*
  12432. +***************************************************************************/
  12433. +
  12434. +static long
  12435. +vc_mem_ioctl(struct file *file, unsigned int cmd, unsigned long arg)
  12436. +{
  12437. + int rc = 0;
  12438. +
  12439. + (void) cmd;
  12440. + (void) arg;
  12441. +
  12442. + pr_debug("%s: called file = 0x%p\n", __func__, file);
  12443. +
  12444. + switch (cmd) {
  12445. + case VC_MEM_IOC_MEM_PHYS_ADDR:
  12446. + {
  12447. + pr_debug("%s: VC_MEM_IOC_MEM_PHYS_ADDR=0x%p\n",
  12448. + __func__, (void *) mm_vc_mem_phys_addr);
  12449. +
  12450. + if (copy_to_user((void *) arg, &mm_vc_mem_phys_addr,
  12451. + sizeof (mm_vc_mem_phys_addr)) != 0) {
  12452. + rc = -EFAULT;
  12453. + }
  12454. + break;
  12455. + }
  12456. + case VC_MEM_IOC_MEM_SIZE:
  12457. + {
  12458. + // Get the videocore memory size first
  12459. + vc_mem_get_size();
  12460. +
  12461. + pr_debug("%s: VC_MEM_IOC_MEM_SIZE=%u\n", __func__,
  12462. + mm_vc_mem_size);
  12463. +
  12464. + if (copy_to_user((void *) arg, &mm_vc_mem_size,
  12465. + sizeof (mm_vc_mem_size)) != 0) {
  12466. + rc = -EFAULT;
  12467. + }
  12468. + break;
  12469. + }
  12470. + case VC_MEM_IOC_MEM_BASE:
  12471. + {
  12472. + // Get the videocore memory base
  12473. + vc_mem_get_base();
  12474. +
  12475. + pr_debug("%s: VC_MEM_IOC_MEM_BASE=%u\n", __func__,
  12476. + mm_vc_mem_base);
  12477. +
  12478. + if (copy_to_user((void *) arg, &mm_vc_mem_base,
  12479. + sizeof (mm_vc_mem_base)) != 0) {
  12480. + rc = -EFAULT;
  12481. + }
  12482. + break;
  12483. + }
  12484. + case VC_MEM_IOC_MEM_LOAD:
  12485. + {
  12486. + // Get the videocore memory base
  12487. + vc_mem_get_base();
  12488. +
  12489. + pr_debug("%s: VC_MEM_IOC_MEM_LOAD=%u\n", __func__,
  12490. + mm_vc_mem_base);
  12491. +
  12492. + if (copy_to_user((void *) arg, &mm_vc_mem_base,
  12493. + sizeof (mm_vc_mem_base)) != 0) {
  12494. + rc = -EFAULT;
  12495. + }
  12496. + break;
  12497. + }
  12498. + default:
  12499. + {
  12500. + return -ENOTTY;
  12501. + }
  12502. + }
  12503. + pr_debug("%s: file = 0x%p returning %d\n", __func__, file, rc);
  12504. +
  12505. + return rc;
  12506. +}
  12507. +
  12508. +/****************************************************************************
  12509. +*
  12510. +* vc_mem_mmap
  12511. +*
  12512. +***************************************************************************/
  12513. +
  12514. +static int
  12515. +vc_mem_mmap(struct file *filp, struct vm_area_struct *vma)
  12516. +{
  12517. + int rc = 0;
  12518. + unsigned long length = vma->vm_end - vma->vm_start;
  12519. + unsigned long offset = vma->vm_pgoff << PAGE_SHIFT;
  12520. +
  12521. + pr_debug("%s: vm_start = 0x%08lx vm_end = 0x%08lx vm_pgoff = 0x%08lx\n",
  12522. + __func__, (long) vma->vm_start, (long) vma->vm_end,
  12523. + (long) vma->vm_pgoff);
  12524. +
  12525. + if (offset + length > mm_vc_mem_size) {
  12526. + pr_err("%s: length %ld is too big\n", __func__, length);
  12527. + return -EINVAL;
  12528. + }
  12529. + // Do not cache the memory map
  12530. + vma->vm_page_prot = pgprot_noncached(vma->vm_page_prot);
  12531. +
  12532. + rc = remap_pfn_range(vma, vma->vm_start,
  12533. + (mm_vc_mem_phys_addr >> PAGE_SHIFT) +
  12534. + vma->vm_pgoff, length, vma->vm_page_prot);
  12535. + if (rc != 0) {
  12536. + pr_err("%s: remap_pfn_range failed (rc=%d)\n", __func__, rc);
  12537. + }
  12538. +
  12539. + return rc;
  12540. +}
  12541. +
  12542. +/****************************************************************************
  12543. +*
  12544. +* File Operations for the driver.
  12545. +*
  12546. +***************************************************************************/
  12547. +
  12548. +static const struct file_operations vc_mem_fops = {
  12549. + .owner = THIS_MODULE,
  12550. + .open = vc_mem_open,
  12551. + .release = vc_mem_release,
  12552. + .unlocked_ioctl = vc_mem_ioctl,
  12553. + .mmap = vc_mem_mmap,
  12554. +};
  12555. +
  12556. +#ifdef CONFIG_DEBUG_FS
  12557. +static void vc_mem_debugfs_deinit(void)
  12558. +{
  12559. + debugfs_remove_recursive(vc_mem_debugfs_entry);
  12560. + vc_mem_debugfs_entry = NULL;
  12561. +}
  12562. +
  12563. +
  12564. +static int vc_mem_debugfs_init(
  12565. + struct device *dev)
  12566. +{
  12567. + vc_mem_debugfs_entry = debugfs_create_dir(DRIVER_NAME, NULL);
  12568. + if (!vc_mem_debugfs_entry) {
  12569. + dev_warn(dev, "could not create debugfs entry\n");
  12570. + return -EFAULT;
  12571. + }
  12572. +
  12573. + if (!debugfs_create_x32("vc_mem_phys_addr",
  12574. + 0444,
  12575. + vc_mem_debugfs_entry,
  12576. + (u32 *)&mm_vc_mem_phys_addr)) {
  12577. + dev_warn(dev, "%s:could not create vc_mem_phys entry\n",
  12578. + __func__);
  12579. + goto fail;
  12580. + }
  12581. +
  12582. + if (!debugfs_create_x32("vc_mem_size",
  12583. + 0444,
  12584. + vc_mem_debugfs_entry,
  12585. + (u32 *)&mm_vc_mem_size)) {
  12586. + dev_warn(dev, "%s:could not create vc_mem_size entry\n",
  12587. + __func__);
  12588. + goto fail;
  12589. + }
  12590. +
  12591. + if (!debugfs_create_x32("vc_mem_base",
  12592. + 0444,
  12593. + vc_mem_debugfs_entry,
  12594. + (u32 *)&mm_vc_mem_base)) {
  12595. + dev_warn(dev, "%s:could not create vc_mem_base entry\n",
  12596. + __func__);
  12597. + goto fail;
  12598. + }
  12599. +
  12600. + return 0;
  12601. +
  12602. +fail:
  12603. + vc_mem_debugfs_deinit();
  12604. + return -EFAULT;
  12605. +}
  12606. +
  12607. +#endif /* CONFIG_DEBUG_FS */
  12608. +
  12609. +
  12610. +/****************************************************************************
  12611. +*
  12612. +* vc_mem_init
  12613. +*
  12614. +***************************************************************************/
  12615. +
  12616. +static int __init
  12617. +vc_mem_init(void)
  12618. +{
  12619. + int rc = -EFAULT;
  12620. + struct device *dev;
  12621. +
  12622. + pr_debug("%s: called\n", __func__);
  12623. +
  12624. + mm_vc_mem_phys_addr = phys_addr;
  12625. + mm_vc_mem_size = mem_size;
  12626. + mm_vc_mem_base = mem_base;
  12627. +
  12628. + vc_mem_get_size();
  12629. +
  12630. + pr_info("vc-mem: phys_addr:0x%08lx mem_base=0x%08x mem_size:0x%08x(%u MiB)\n",
  12631. + mm_vc_mem_phys_addr, mm_vc_mem_base, mm_vc_mem_size, mm_vc_mem_size / (1024 * 1024));
  12632. +
  12633. + if ((rc = alloc_chrdev_region(&vc_mem_devnum, 0, 1, DRIVER_NAME)) < 0) {
  12634. + pr_err("%s: alloc_chrdev_region failed (rc=%d)\n",
  12635. + __func__, rc);
  12636. + goto out_err;
  12637. + }
  12638. +
  12639. + cdev_init(&vc_mem_cdev, &vc_mem_fops);
  12640. + if ((rc = cdev_add(&vc_mem_cdev, vc_mem_devnum, 1)) != 0) {
  12641. + pr_err("%s: cdev_add failed (rc=%d)\n", __func__, rc);
  12642. + goto out_unregister;
  12643. + }
  12644. +
  12645. + vc_mem_class = class_create(THIS_MODULE, DRIVER_NAME);
  12646. + if (IS_ERR(vc_mem_class)) {
  12647. + rc = PTR_ERR(vc_mem_class);
  12648. + pr_err("%s: class_create failed (rc=%d)\n", __func__, rc);
  12649. + goto out_cdev_del;
  12650. + }
  12651. +
  12652. + dev = device_create(vc_mem_class, NULL, vc_mem_devnum, NULL,
  12653. + DRIVER_NAME);
  12654. + if (IS_ERR(dev)) {
  12655. + rc = PTR_ERR(dev);
  12656. + pr_err("%s: device_create failed (rc=%d)\n", __func__, rc);
  12657. + goto out_class_destroy;
  12658. + }
  12659. +
  12660. +#ifdef CONFIG_DEBUG_FS
  12661. + /* don't fail if the debug entries cannot be created */
  12662. + vc_mem_debugfs_init(dev);
  12663. +#endif
  12664. +
  12665. + vc_mem_inited = 1;
  12666. + return 0;
  12667. +
  12668. + device_destroy(vc_mem_class, vc_mem_devnum);
  12669. +
  12670. + out_class_destroy:
  12671. + class_destroy(vc_mem_class);
  12672. + vc_mem_class = NULL;
  12673. +
  12674. + out_cdev_del:
  12675. + cdev_del(&vc_mem_cdev);
  12676. +
  12677. + out_unregister:
  12678. + unregister_chrdev_region(vc_mem_devnum, 1);
  12679. +
  12680. + out_err:
  12681. + return -1;
  12682. +}
  12683. +
  12684. +/****************************************************************************
  12685. +*
  12686. +* vc_mem_exit
  12687. +*
  12688. +***************************************************************************/
  12689. +
  12690. +static void __exit
  12691. +vc_mem_exit(void)
  12692. +{
  12693. + pr_debug("%s: called\n", __func__);
  12694. +
  12695. + if (vc_mem_inited) {
  12696. +#if CONFIG_DEBUG_FS
  12697. + vc_mem_debugfs_deinit();
  12698. +#endif
  12699. + device_destroy(vc_mem_class, vc_mem_devnum);
  12700. + class_destroy(vc_mem_class);
  12701. + cdev_del(&vc_mem_cdev);
  12702. + unregister_chrdev_region(vc_mem_devnum, 1);
  12703. + }
  12704. +}
  12705. +
  12706. +module_init(vc_mem_init);
  12707. +module_exit(vc_mem_exit);
  12708. +MODULE_LICENSE("GPL");
  12709. +MODULE_AUTHOR("Broadcom Corporation");
  12710. +
  12711. +module_param(phys_addr, uint, 0644);
  12712. +module_param(mem_size, uint, 0644);
  12713. +module_param(mem_base, uint, 0644);
  12714. +
  12715. diff -Nur linux-3.18.14/arch/arm/mach-bcm2709/armctrl.c linux-rpi/arch/arm/mach-bcm2709/armctrl.c
  12716. --- linux-3.18.14/arch/arm/mach-bcm2709/armctrl.c 1969-12-31 18:00:00.000000000 -0600
  12717. +++ linux-rpi/arch/arm/mach-bcm2709/armctrl.c 2015-05-31 14:46:08.209661004 -0500
  12718. @@ -0,0 +1,369 @@
  12719. +/*
  12720. + * linux/arch/arm/mach-bcm2708/armctrl.c
  12721. + *
  12722. + * Copyright (C) 2010 Broadcom
  12723. + *
  12724. + * This program is free software; you can redistribute it and/or modify
  12725. + * it under the terms of the GNU General Public License as published by
  12726. + * the Free Software Foundation; either version 2 of the License, or
  12727. + * (at your option) any later version.
  12728. + *
  12729. + * This program is distributed in the hope that it will be useful,
  12730. + * but WITHOUT ANY WARRANTY; without even the implied warranty of
  12731. + * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
  12732. + * GNU General Public License for more details.
  12733. + *
  12734. + * You should have received a copy of the GNU General Public License
  12735. + * along with this program; if not, write to the Free Software
  12736. + * Foundation, Inc., 59 Temple Place, Suite 330, Boston, MA 02111-1307 USA
  12737. + */
  12738. +#include <linux/init.h>
  12739. +#include <linux/list.h>
  12740. +#include <linux/io.h>
  12741. +#include <linux/version.h>
  12742. +#include <linux/syscore_ops.h>
  12743. +#include <linux/interrupt.h>
  12744. +#include <linux/irqdomain.h>
  12745. +#include <linux/of.h>
  12746. +
  12747. +#include <asm/mach/irq.h>
  12748. +#include <mach/hardware.h>
  12749. +#include "armctrl.h"
  12750. +
  12751. +/* For support of kernels >= 3.0 assume only one VIC for now*/
  12752. +static unsigned int remap_irqs[(INTERRUPT_ARASANSDIO + 1) - INTERRUPT_JPEG] = {
  12753. + INTERRUPT_VC_JPEG,
  12754. + INTERRUPT_VC_USB,
  12755. + INTERRUPT_VC_3D,
  12756. + INTERRUPT_VC_DMA2,
  12757. + INTERRUPT_VC_DMA3,
  12758. + INTERRUPT_VC_I2C,
  12759. + INTERRUPT_VC_SPI,
  12760. + INTERRUPT_VC_I2SPCM,
  12761. + INTERRUPT_VC_SDIO,
  12762. + INTERRUPT_VC_UART,
  12763. + INTERRUPT_VC_ARASANSDIO
  12764. +};
  12765. +
  12766. +static void armctrl_mask_irq(struct irq_data *d)
  12767. +{
  12768. + static const unsigned int disables[4] = {
  12769. + ARM_IRQ_DIBL1,
  12770. + ARM_IRQ_DIBL2,
  12771. + ARM_IRQ_DIBL3,
  12772. + 0
  12773. + };
  12774. + int i;
  12775. + if (d->irq >= FIQ_START) {
  12776. + writel(0, __io_address(ARM_IRQ_FAST));
  12777. + } else if (d->irq >= IRQ_ARM_LOCAL_CNTPSIRQ && d->irq < IRQ_ARM_LOCAL_CNTPSIRQ + 4) {
  12778. +#if 1
  12779. + unsigned int data = (unsigned int)irq_get_chip_data(d->irq) - IRQ_ARM_LOCAL_CNTPSIRQ;
  12780. + for (i=0; i<4; i++) // i = raw_smp_processor_id(); //
  12781. + {
  12782. + unsigned int val = readl(__io_address(ARM_LOCAL_TIMER_INT_CONTROL0 + 4*i));
  12783. + writel(val &~ (1 << data), __io_address(ARM_LOCAL_TIMER_INT_CONTROL0 + 4*i));
  12784. + }
  12785. +#endif
  12786. + } else if (d->irq >= IRQ_ARM_LOCAL_MAILBOX0 && d->irq < IRQ_ARM_LOCAL_MAILBOX0 + 4) {
  12787. +#if 0
  12788. + unsigned int data = (unsigned int)irq_get_chip_data(d->irq) - IRQ_ARM_LOCAL_MAILBOX0;
  12789. + for (i=0; i<4; i++) {
  12790. + unsigned int val = readl(__io_address(ARM_LOCAL_MAILBOX_INT_CONTROL0 + 4*i));
  12791. + writel(val &~ (1 << data), __io_address(ARM_LOCAL_MAILBOX_INT_CONTROL0 + 4*i));
  12792. + }
  12793. +#endif
  12794. + } else if (d->irq >= ARM_IRQ1_BASE && d->irq < ARM_IRQ_LOCAL_BASE) {
  12795. + unsigned int data = (unsigned int)irq_get_chip_data(d->irq);
  12796. + writel(1 << (data & 0x1f), __io_address(disables[(data >> 5) & 0x3]));
  12797. + } else if (d->irq == INTERRUPT_ARM_LOCAL_PMU_FAST) {
  12798. + writel(0xf, __io_address(ARM_LOCAL_PM_ROUTING_CLR));
  12799. + } else { printk("%s: %d\n", __func__, d->irq); BUG(); }
  12800. +}
  12801. +
  12802. +static void armctrl_unmask_irq(struct irq_data *d)
  12803. +{
  12804. + static const unsigned int enables[4] = {
  12805. + ARM_IRQ_ENBL1,
  12806. + ARM_IRQ_ENBL2,
  12807. + ARM_IRQ_ENBL3,
  12808. + 0
  12809. + };
  12810. + int i;
  12811. + if (d->irq >= FIQ_START) {
  12812. + unsigned int data;
  12813. + if (num_online_cpus() > 1) {
  12814. + data = readl(__io_address(ARM_LOCAL_GPU_INT_ROUTING));
  12815. + data &= ~0xc;
  12816. + data |= (1 << 2);
  12817. + writel(data, __io_address(ARM_LOCAL_GPU_INT_ROUTING));
  12818. + }
  12819. + /* Unmask in ARMCTRL block after routing it properly */
  12820. + data = (unsigned int)irq_get_chip_data(d->irq) - FIQ_START;
  12821. + writel(0x80 | data, __io_address(ARM_IRQ_FAST));
  12822. + } else if (d->irq >= IRQ_ARM_LOCAL_CNTPSIRQ && d->irq < IRQ_ARM_LOCAL_CNTPSIRQ + 4) {
  12823. +#if 1
  12824. + unsigned int data = (unsigned int)irq_get_chip_data(d->irq) - IRQ_ARM_LOCAL_CNTPSIRQ;
  12825. + for (i=0; i<4; i++) // i = raw_smp_processor_id();
  12826. + {
  12827. + unsigned int val = readl(__io_address(ARM_LOCAL_TIMER_INT_CONTROL0 + 4*i));
  12828. + writel(val | (1 << data), __io_address(ARM_LOCAL_TIMER_INT_CONTROL0 + 4*i));
  12829. + }
  12830. +#endif
  12831. + } else if (d->irq >= IRQ_ARM_LOCAL_MAILBOX0 && d->irq < IRQ_ARM_LOCAL_MAILBOX0 + 4) {
  12832. +#if 0
  12833. + unsigned int data = (unsigned int)irq_get_chip_data(d->irq) - IRQ_ARM_LOCAL_MAILBOX0;
  12834. + for (i=0; i<4; i++) {
  12835. + unsigned int val = readl(__io_address(ARM_LOCAL_MAILBOX_INT_CONTROL0 + 4*i));
  12836. + writel(val | (1 << data), __io_address(ARM_LOCAL_MAILBOX_INT_CONTROL0 + 4*i));
  12837. + }
  12838. +#endif
  12839. + } else if (d->irq >= ARM_IRQ1_BASE && d->irq < ARM_IRQ_LOCAL_BASE) {
  12840. + unsigned int data = (unsigned int)irq_get_chip_data(d->irq);
  12841. + writel(1 << (data & 0x1f), __io_address(enables[(data >> 5) & 0x3]));
  12842. + } else if (d->irq == INTERRUPT_ARM_LOCAL_PMU_FAST) {
  12843. + writel(0xf, __io_address(ARM_LOCAL_PM_ROUTING_SET));
  12844. + } else { printk("%s: %d\n", __func__, d->irq); BUG(); }
  12845. +}
  12846. +
  12847. +#ifdef CONFIG_OF
  12848. +
  12849. +#define NR_IRQS_BANK0 21
  12850. +#define NR_BANKS 4
  12851. +#define IRQS_PER_BANK 32
  12852. +
  12853. +/* from drivers/irqchip/irq-bcm2835.c */
  12854. +static int armctrl_xlate(struct irq_domain *d, struct device_node *ctrlr,
  12855. + const u32 *intspec, unsigned int intsize,
  12856. + unsigned long *out_hwirq, unsigned int *out_type)
  12857. +{
  12858. + if (WARN_ON(intsize != 2))
  12859. + return -EINVAL;
  12860. +
  12861. + if (WARN_ON(intspec[0] >= NR_BANKS))
  12862. + return -EINVAL;
  12863. +
  12864. + if (WARN_ON(intspec[1] >= IRQS_PER_BANK))
  12865. + return -EINVAL;
  12866. +
  12867. + if (WARN_ON(intspec[0] == 0 && intspec[1] >= NR_IRQS_BANK0))
  12868. + return -EINVAL;
  12869. +
  12870. + if (WARN_ON(intspec[0] == 3 && intspec[1] > 3 && intspec[1] != 5 && intspec[1] != 9))
  12871. + return -EINVAL;
  12872. +
  12873. + if (intspec[0] == 0)
  12874. + *out_hwirq = ARM_IRQ0_BASE + intspec[1];
  12875. + else if (intspec[0] == 1)
  12876. + *out_hwirq = ARM_IRQ1_BASE + intspec[1];
  12877. + else if (intspec[0] == 2)
  12878. + *out_hwirq = ARM_IRQ2_BASE + intspec[1];
  12879. + else
  12880. + *out_hwirq = ARM_IRQ_LOCAL_BASE + intspec[1];
  12881. +
  12882. + /* reverse remap_irqs[] */
  12883. + switch (*out_hwirq) {
  12884. + case INTERRUPT_VC_JPEG:
  12885. + *out_hwirq = INTERRUPT_JPEG;
  12886. + break;
  12887. + case INTERRUPT_VC_USB:
  12888. + *out_hwirq = INTERRUPT_USB;
  12889. + break;
  12890. + case INTERRUPT_VC_3D:
  12891. + *out_hwirq = INTERRUPT_3D;
  12892. + break;
  12893. + case INTERRUPT_VC_DMA2:
  12894. + *out_hwirq = INTERRUPT_DMA2;
  12895. + break;
  12896. + case INTERRUPT_VC_DMA3:
  12897. + *out_hwirq = INTERRUPT_DMA3;
  12898. + break;
  12899. + case INTERRUPT_VC_I2C:
  12900. + *out_hwirq = INTERRUPT_I2C;
  12901. + break;
  12902. + case INTERRUPT_VC_SPI:
  12903. + *out_hwirq = INTERRUPT_SPI;
  12904. + break;
  12905. + case INTERRUPT_VC_I2SPCM:
  12906. + *out_hwirq = INTERRUPT_I2SPCM;
  12907. + break;
  12908. + case INTERRUPT_VC_SDIO:
  12909. + *out_hwirq = INTERRUPT_SDIO;
  12910. + break;
  12911. + case INTERRUPT_VC_UART:
  12912. + *out_hwirq = INTERRUPT_UART;
  12913. + break;
  12914. + case INTERRUPT_VC_ARASANSDIO:
  12915. + *out_hwirq = INTERRUPT_ARASANSDIO;
  12916. + break;
  12917. + }
  12918. +
  12919. + *out_type = IRQ_TYPE_NONE;
  12920. + return 0;
  12921. +}
  12922. +
  12923. +static struct irq_domain_ops armctrl_ops = {
  12924. + .xlate = armctrl_xlate
  12925. +};
  12926. +
  12927. +void __init armctrl_dt_init(void)
  12928. +{
  12929. + struct device_node *np;
  12930. + struct irq_domain *domain;
  12931. +
  12932. + np = of_find_compatible_node(NULL, NULL, "brcm,bcm2708-armctrl-ic");
  12933. + if (!np)
  12934. + return;
  12935. +
  12936. + domain = irq_domain_add_legacy(np, BCM2708_ALLOC_IRQS,
  12937. + IRQ_ARMCTRL_START, 0,
  12938. + &armctrl_ops, NULL);
  12939. + WARN_ON(!domain);
  12940. +}
  12941. +#else
  12942. +void __init armctrl_dt_init(void) { }
  12943. +#endif /* CONFIG_OF */
  12944. +
  12945. +#if defined(CONFIG_PM)
  12946. +
  12947. +/* for kernels 3.xx use the new syscore_ops apis but for older kernels use the sys dev class */
  12948. +
  12949. +/* Static defines
  12950. + * struct armctrl_device - VIC PM device (< 3.xx)
  12951. + * @sysdev: The system device which is registered. (< 3.xx)
  12952. + * @irq: The IRQ number for the base of the VIC.
  12953. + * @base: The register base for the VIC.
  12954. + * @resume_sources: A bitmask of interrupts for resume.
  12955. + * @resume_irqs: The IRQs enabled for resume.
  12956. + * @int_select: Save for VIC_INT_SELECT.
  12957. + * @int_enable: Save for VIC_INT_ENABLE.
  12958. + * @soft_int: Save for VIC_INT_SOFT.
  12959. + * @protect: Save for VIC_PROTECT.
  12960. + */
  12961. +struct armctrl_info {
  12962. + void __iomem *base;
  12963. + int irq;
  12964. + u32 resume_sources;
  12965. + u32 resume_irqs;
  12966. + u32 int_select;
  12967. + u32 int_enable;
  12968. + u32 soft_int;
  12969. + u32 protect;
  12970. +} armctrl;
  12971. +
  12972. +static int armctrl_suspend(void)
  12973. +{
  12974. + return 0;
  12975. +}
  12976. +
  12977. +static void armctrl_resume(void)
  12978. +{
  12979. + return;
  12980. +}
  12981. +
  12982. +/**
  12983. + * armctrl_pm_register - Register a VIC for later power management control
  12984. + * @base: The base address of the VIC.
  12985. + * @irq: The base IRQ for the VIC.
  12986. + * @resume_sources: bitmask of interrupts allowed for resume sources.
  12987. + *
  12988. + * For older kernels (< 3.xx) do -
  12989. + * Register the VIC with the system device tree so that it can be notified
  12990. + * of suspend and resume requests and ensure that the correct actions are
  12991. + * taken to re-instate the settings on resume.
  12992. + */
  12993. +static void __init armctrl_pm_register(void __iomem * base, unsigned int irq,
  12994. + u32 resume_sources)
  12995. +{
  12996. + armctrl.base = base;
  12997. + armctrl.resume_sources = resume_sources;
  12998. + armctrl.irq = irq;
  12999. +}
  13000. +
  13001. +static int armctrl_set_wake(struct irq_data *d, unsigned int on)
  13002. +{
  13003. + unsigned int off = d->irq & 31;
  13004. + u32 bit = 1 << off;
  13005. +
  13006. + if (!(bit & armctrl.resume_sources))
  13007. + return -EINVAL;
  13008. +
  13009. + if (on)
  13010. + armctrl.resume_irqs |= bit;
  13011. + else
  13012. + armctrl.resume_irqs &= ~bit;
  13013. +
  13014. + return 0;
  13015. +}
  13016. +
  13017. +#else
  13018. +static inline void armctrl_pm_register(void __iomem * base, unsigned int irq,
  13019. + u32 arg1)
  13020. +{
  13021. +}
  13022. +
  13023. +#define armctrl_suspend NULL
  13024. +#define armctrl_resume NULL
  13025. +#define armctrl_set_wake NULL
  13026. +#endif /* CONFIG_PM */
  13027. +
  13028. +static struct syscore_ops armctrl_syscore_ops = {
  13029. + .suspend = armctrl_suspend,
  13030. + .resume = armctrl_resume,
  13031. +};
  13032. +
  13033. +/**
  13034. + * armctrl_syscore_init - initicall to register VIC pm functions
  13035. + *
  13036. + * This is called via late_initcall() to register
  13037. + * the resources for the VICs due to the early
  13038. + * nature of the VIC's registration.
  13039. +*/
  13040. +static int __init armctrl_syscore_init(void)
  13041. +{
  13042. + register_syscore_ops(&armctrl_syscore_ops);
  13043. + return 0;
  13044. +}
  13045. +
  13046. +late_initcall(armctrl_syscore_init);
  13047. +
  13048. +static struct irq_chip armctrl_chip = {
  13049. + .name = "ARMCTRL",
  13050. + .irq_ack = NULL,
  13051. + .irq_mask = armctrl_mask_irq,
  13052. + .irq_unmask = armctrl_unmask_irq,
  13053. + .irq_set_wake = armctrl_set_wake,
  13054. +};
  13055. +
  13056. +/**
  13057. + * armctrl_init - initialise a vectored interrupt controller
  13058. + * @base: iomem base address
  13059. + * @irq_start: starting interrupt number, must be muliple of 32
  13060. + * @armctrl_sources: bitmask of interrupt sources to allow
  13061. + * @resume_sources: bitmask of interrupt sources to allow for resume
  13062. + */
  13063. +int __init armctrl_init(void __iomem * base, unsigned int irq_start,
  13064. + u32 armctrl_sources, u32 resume_sources)
  13065. +{
  13066. + unsigned int irq;
  13067. +
  13068. + for (irq = 0; irq < BCM2708_ALLOC_IRQS; irq++) {
  13069. + unsigned int data = irq;
  13070. + if (irq >= INTERRUPT_JPEG && irq <= INTERRUPT_ARASANSDIO)
  13071. + data = remap_irqs[irq - INTERRUPT_JPEG];
  13072. + if (irq >= IRQ_ARM_LOCAL_CNTPSIRQ && irq <= IRQ_ARM_LOCAL_TIMER) {
  13073. + irq_set_percpu_devid(irq);
  13074. + irq_set_chip_and_handler(irq, &armctrl_chip, handle_percpu_devid_irq);
  13075. + set_irq_flags(irq, IRQF_VALID | IRQF_NOAUTOEN);
  13076. + } else {
  13077. + irq_set_chip_and_handler(irq, &armctrl_chip, handle_level_irq);
  13078. + set_irq_flags(irq, IRQF_VALID | IRQF_PROBE | IRQF_DISABLED);
  13079. + }
  13080. + irq_set_chip_data(irq, (void *)data);
  13081. + }
  13082. +
  13083. + armctrl_pm_register(base, irq_start, resume_sources);
  13084. + init_FIQ(FIQ_START);
  13085. + armctrl_dt_init();
  13086. + return 0;
  13087. +}
  13088. diff -Nur linux-3.18.14/arch/arm/mach-bcm2709/armctrl.h linux-rpi/arch/arm/mach-bcm2709/armctrl.h
  13089. --- linux-3.18.14/arch/arm/mach-bcm2709/armctrl.h 1969-12-31 18:00:00.000000000 -0600
  13090. +++ linux-rpi/arch/arm/mach-bcm2709/armctrl.h 2015-05-31 14:46:08.209661004 -0500
  13091. @@ -0,0 +1,27 @@
  13092. +/*
  13093. + * linux/arch/arm/mach-bcm2708/armctrl.h
  13094. + *
  13095. + * Copyright (C) 2010 Broadcom
  13096. + *
  13097. + * This program is free software; you can redistribute it and/or modify
  13098. + * it under the terms of the GNU General Public License as published by
  13099. + * the Free Software Foundation; either version 2 of the License, or
  13100. + * (at your option) any later version.
  13101. + *
  13102. + * This program is distributed in the hope that it will be useful,
  13103. + * but WITHOUT ANY WARRANTY; without even the implied warranty of
  13104. + * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
  13105. + * GNU General Public License for more details.
  13106. + *
  13107. + * You should have received a copy of the GNU General Public License
  13108. + * along with this program; if not, write to the Free Software
  13109. + * Foundation, Inc., 59 Temple Place, Suite 330, Boston, MA 02111-1307 USA
  13110. + */
  13111. +
  13112. +#ifndef __BCM2708_ARMCTRL_H
  13113. +#define __BCM2708_ARMCTRL_H
  13114. +
  13115. +extern int __init armctrl_init(void __iomem * base, unsigned int irq_start,
  13116. + u32 armctrl_sources, u32 resume_sources);
  13117. +
  13118. +#endif
  13119. diff -Nur linux-3.18.14/arch/arm/mach-bcm2709/bcm2708_gpio.c linux-rpi/arch/arm/mach-bcm2709/bcm2708_gpio.c
  13120. --- linux-3.18.14/arch/arm/mach-bcm2709/bcm2708_gpio.c 1969-12-31 18:00:00.000000000 -0600
  13121. +++ linux-rpi/arch/arm/mach-bcm2709/bcm2708_gpio.c 2015-05-31 14:46:08.209661004 -0500
  13122. @@ -0,0 +1,426 @@
  13123. +/*
  13124. + * linux/arch/arm/mach-bcm2708/bcm2708_gpio.c
  13125. + *
  13126. + * Copyright (C) 2010 Broadcom
  13127. + *
  13128. + * This program is free software; you can redistribute it and/or modify
  13129. + * it under the terms of the GNU General Public License version 2 as
  13130. + * published by the Free Software Foundation.
  13131. + *
  13132. + */
  13133. +
  13134. +#include <linux/spinlock.h>
  13135. +#include <linux/module.h>
  13136. +#include <linux/delay.h>
  13137. +#include <linux/list.h>
  13138. +#include <linux/io.h>
  13139. +#include <linux/irq.h>
  13140. +#include <linux/interrupt.h>
  13141. +#include <linux/slab.h>
  13142. +#include <mach/gpio.h>
  13143. +#include <linux/gpio.h>
  13144. +#include <linux/platform_device.h>
  13145. +#include <mach/platform.h>
  13146. +#include <linux/pinctrl/consumer.h>
  13147. +
  13148. +#include <linux/platform_data/bcm2708.h>
  13149. +
  13150. +#define BCM_GPIO_DRIVER_NAME "bcm2708_gpio"
  13151. +#define DRIVER_NAME BCM_GPIO_DRIVER_NAME
  13152. +#define BCM_GPIO_USE_IRQ 1
  13153. +
  13154. +#define GPIOFSEL(x) (0x00+(x)*4)
  13155. +#define GPIOSET(x) (0x1c+(x)*4)
  13156. +#define GPIOCLR(x) (0x28+(x)*4)
  13157. +#define GPIOLEV(x) (0x34+(x)*4)
  13158. +#define GPIOEDS(x) (0x40+(x)*4)
  13159. +#define GPIOREN(x) (0x4c+(x)*4)
  13160. +#define GPIOFEN(x) (0x58+(x)*4)
  13161. +#define GPIOHEN(x) (0x64+(x)*4)
  13162. +#define GPIOLEN(x) (0x70+(x)*4)
  13163. +#define GPIOAREN(x) (0x7c+(x)*4)
  13164. +#define GPIOAFEN(x) (0x88+(x)*4)
  13165. +#define GPIOUD(x) (0x94+(x)*4)
  13166. +#define GPIOUDCLK(x) (0x98+(x)*4)
  13167. +
  13168. +#define GPIO_BANKS 2
  13169. +
  13170. +enum { GPIO_FSEL_INPUT, GPIO_FSEL_OUTPUT,
  13171. + GPIO_FSEL_ALT5, GPIO_FSEL_ALT_4,
  13172. + GPIO_FSEL_ALT0, GPIO_FSEL_ALT1,
  13173. + GPIO_FSEL_ALT2, GPIO_FSEL_ALT3,
  13174. +};
  13175. +
  13176. + /* Each of the two spinlocks protects a different set of hardware
  13177. + * regiters and data structurs. This decouples the code of the IRQ from
  13178. + * the GPIO code. This also makes the case of a GPIO routine call from
  13179. + * the IRQ code simpler.
  13180. + */
  13181. +static DEFINE_SPINLOCK(lock); /* GPIO registers */
  13182. +
  13183. +struct bcm2708_gpio {
  13184. + struct list_head list;
  13185. + void __iomem *base;
  13186. + struct gpio_chip gc;
  13187. + unsigned long rising[(BCM2708_NR_GPIOS + 31) / 32];
  13188. + unsigned long falling[(BCM2708_NR_GPIOS + 31) / 32];
  13189. + unsigned long high[(BCM2708_NR_GPIOS + 31) / 32];
  13190. + unsigned long low[(BCM2708_NR_GPIOS + 31) / 32];
  13191. +};
  13192. +
  13193. +static int bcm2708_set_function(struct gpio_chip *gc, unsigned offset,
  13194. + int function)
  13195. +{
  13196. + struct bcm2708_gpio *gpio = container_of(gc, struct bcm2708_gpio, gc);
  13197. + unsigned long flags;
  13198. + unsigned gpiodir;
  13199. + unsigned gpio_bank = offset / 10;
  13200. + unsigned gpio_field_offset = (offset - 10 * gpio_bank) * 3;
  13201. +
  13202. +//printk(KERN_ERR DRIVER_NAME ": bcm2708_gpio_set_function %p (%d,%d)\n", gc, offset, function);
  13203. + if (offset >= BCM2708_NR_GPIOS)
  13204. + return -EINVAL;
  13205. +
  13206. + spin_lock_irqsave(&lock, flags);
  13207. +
  13208. + gpiodir = readl(gpio->base + GPIOFSEL(gpio_bank));
  13209. + gpiodir &= ~(7 << gpio_field_offset);
  13210. + gpiodir |= function << gpio_field_offset;
  13211. + writel(gpiodir, gpio->base + GPIOFSEL(gpio_bank));
  13212. + spin_unlock_irqrestore(&lock, flags);
  13213. + gpiodir = readl(gpio->base + GPIOFSEL(gpio_bank));
  13214. +
  13215. + return 0;
  13216. +}
  13217. +
  13218. +static int bcm2708_gpio_dir_in(struct gpio_chip *gc, unsigned offset)
  13219. +{
  13220. + return bcm2708_set_function(gc, offset, GPIO_FSEL_INPUT);
  13221. +}
  13222. +
  13223. +static void bcm2708_gpio_set(struct gpio_chip *gc, unsigned offset, int value);
  13224. +static int bcm2708_gpio_dir_out(struct gpio_chip *gc, unsigned offset,
  13225. + int value)
  13226. +{
  13227. + int ret;
  13228. + ret = bcm2708_set_function(gc, offset, GPIO_FSEL_OUTPUT);
  13229. + if (ret >= 0)
  13230. + bcm2708_gpio_set(gc, offset, value);
  13231. + return ret;
  13232. +}
  13233. +
  13234. +static int bcm2708_gpio_get(struct gpio_chip *gc, unsigned offset)
  13235. +{
  13236. + struct bcm2708_gpio *gpio = container_of(gc, struct bcm2708_gpio, gc);
  13237. + unsigned gpio_bank = offset / 32;
  13238. + unsigned gpio_field_offset = (offset - 32 * gpio_bank);
  13239. + unsigned lev;
  13240. +
  13241. + if (offset >= BCM2708_NR_GPIOS)
  13242. + return 0;
  13243. + lev = readl(gpio->base + GPIOLEV(gpio_bank));
  13244. +//printk(KERN_ERR DRIVER_NAME ": bcm2708_gpio_get %p (%d)=%d\n", gc, offset, 0x1 & (lev>>gpio_field_offset));
  13245. + return 0x1 & (lev >> gpio_field_offset);
  13246. +}
  13247. +
  13248. +static void bcm2708_gpio_set(struct gpio_chip *gc, unsigned offset, int value)
  13249. +{
  13250. + struct bcm2708_gpio *gpio = container_of(gc, struct bcm2708_gpio, gc);
  13251. + unsigned gpio_bank = offset / 32;
  13252. + unsigned gpio_field_offset = (offset - 32 * gpio_bank);
  13253. +//printk(KERN_ERR DRIVER_NAME ": bcm2708_gpio_set %p (%d=%d)\n", gc, offset, value);
  13254. + if (offset >= BCM2708_NR_GPIOS)
  13255. + return;
  13256. + if (value)
  13257. + writel(1 << gpio_field_offset, gpio->base + GPIOSET(gpio_bank));
  13258. + else
  13259. + writel(1 << gpio_field_offset, gpio->base + GPIOCLR(gpio_bank));
  13260. +}
  13261. +
  13262. +/**********************
  13263. + * extension to configure pullups
  13264. + */
  13265. +int bcm2708_gpio_setpull(struct gpio_chip *gc, unsigned offset,
  13266. + bcm2708_gpio_pull_t value)
  13267. +{
  13268. + struct bcm2708_gpio *gpio = container_of(gc, struct bcm2708_gpio, gc);
  13269. + unsigned gpio_bank = offset / 32;
  13270. + unsigned gpio_field_offset = (offset - 32 * gpio_bank);
  13271. +
  13272. + if (offset >= BCM2708_NR_GPIOS)
  13273. + return -EINVAL;
  13274. +
  13275. + switch (value) {
  13276. + case BCM2708_PULL_UP:
  13277. + writel(2, gpio->base + GPIOUD(0));
  13278. + break;
  13279. + case BCM2708_PULL_DOWN:
  13280. + writel(1, gpio->base + GPIOUD(0));
  13281. + break;
  13282. + case BCM2708_PULL_OFF:
  13283. + writel(0, gpio->base + GPIOUD(0));
  13284. + break;
  13285. + }
  13286. +
  13287. + udelay(5);
  13288. + writel(1 << gpio_field_offset, gpio->base + GPIOUDCLK(gpio_bank));
  13289. + udelay(5);
  13290. + writel(0, gpio->base + GPIOUD(0));
  13291. + writel(0 << gpio_field_offset, gpio->base + GPIOUDCLK(gpio_bank));
  13292. +
  13293. + return 0;
  13294. +}
  13295. +EXPORT_SYMBOL(bcm2708_gpio_setpull);
  13296. +
  13297. +/*************************************************************************************************************************
  13298. + * bcm2708 GPIO IRQ
  13299. + */
  13300. +
  13301. +#if BCM_GPIO_USE_IRQ
  13302. +
  13303. +static int bcm2708_gpio_to_irq(struct gpio_chip *chip, unsigned gpio)
  13304. +{
  13305. + return gpio_to_irq(gpio);
  13306. +}
  13307. +
  13308. +static int bcm2708_gpio_irq_set_type(struct irq_data *d, unsigned type)
  13309. +{
  13310. + unsigned irq = d->irq;
  13311. + struct bcm2708_gpio *gpio = irq_get_chip_data(irq);
  13312. + unsigned gn = irq_to_gpio(irq);
  13313. + unsigned gb = gn / 32;
  13314. + unsigned go = gn % 32;
  13315. +
  13316. + gpio->rising[gb] &= ~(1 << go);
  13317. + gpio->falling[gb] &= ~(1 << go);
  13318. + gpio->high[gb] &= ~(1 << go);
  13319. + gpio->low[gb] &= ~(1 << go);
  13320. +
  13321. + if (type & ~(IRQ_TYPE_EDGE_FALLING | IRQ_TYPE_EDGE_RISING | IRQ_TYPE_LEVEL_LOW | IRQ_TYPE_LEVEL_HIGH))
  13322. + return -EINVAL;
  13323. +
  13324. + if (type & IRQ_TYPE_EDGE_RISING)
  13325. + gpio->rising[gb] |= (1 << go);
  13326. + if (type & IRQ_TYPE_EDGE_FALLING)
  13327. + gpio->falling[gb] |= (1 << go);
  13328. + if (type & IRQ_TYPE_LEVEL_HIGH)
  13329. + gpio->high[gb] |= (1 << go);
  13330. + if (type & IRQ_TYPE_LEVEL_LOW)
  13331. + gpio->low[gb] |= (1 << go);
  13332. + return 0;
  13333. +}
  13334. +
  13335. +static void bcm2708_gpio_irq_mask(struct irq_data *d)
  13336. +{
  13337. + unsigned irq = d->irq;
  13338. + struct bcm2708_gpio *gpio = irq_get_chip_data(irq);
  13339. + unsigned gn = irq_to_gpio(irq);
  13340. + unsigned gb = gn / 32;
  13341. + unsigned long rising = readl(gpio->base + GPIOREN(gb));
  13342. + unsigned long falling = readl(gpio->base + GPIOFEN(gb));
  13343. + unsigned long high = readl(gpio->base + GPIOHEN(gb));
  13344. + unsigned long low = readl(gpio->base + GPIOLEN(gb));
  13345. +
  13346. + gn = gn % 32;
  13347. +
  13348. + writel(rising & ~(1 << gn), gpio->base + GPIOREN(gb));
  13349. + writel(falling & ~(1 << gn), gpio->base + GPIOFEN(gb));
  13350. + writel(high & ~(1 << gn), gpio->base + GPIOHEN(gb));
  13351. + writel(low & ~(1 << gn), gpio->base + GPIOLEN(gb));
  13352. +}
  13353. +
  13354. +static void bcm2708_gpio_irq_unmask(struct irq_data *d)
  13355. +{
  13356. + unsigned irq = d->irq;
  13357. + struct bcm2708_gpio *gpio = irq_get_chip_data(irq);
  13358. + unsigned gn = irq_to_gpio(irq);
  13359. + unsigned gb = gn / 32;
  13360. + unsigned go = gn % 32;
  13361. + unsigned long rising = readl(gpio->base + GPIOREN(gb));
  13362. + unsigned long falling = readl(gpio->base + GPIOFEN(gb));
  13363. + unsigned long high = readl(gpio->base + GPIOHEN(gb));
  13364. + unsigned long low = readl(gpio->base + GPIOLEN(gb));
  13365. +
  13366. + if (gpio->rising[gb] & (1 << go)) {
  13367. + writel(rising | (1 << go), gpio->base + GPIOREN(gb));
  13368. + } else {
  13369. + writel(rising & ~(1 << go), gpio->base + GPIOREN(gb));
  13370. + }
  13371. +
  13372. + if (gpio->falling[gb] & (1 << go)) {
  13373. + writel(falling | (1 << go), gpio->base + GPIOFEN(gb));
  13374. + } else {
  13375. + writel(falling & ~(1 << go), gpio->base + GPIOFEN(gb));
  13376. + }
  13377. +
  13378. + if (gpio->high[gb] & (1 << go)) {
  13379. + writel(high | (1 << go), gpio->base + GPIOHEN(gb));
  13380. + } else {
  13381. + writel(high & ~(1 << go), gpio->base + GPIOHEN(gb));
  13382. + }
  13383. +
  13384. + if (gpio->low[gb] & (1 << go)) {
  13385. + writel(low | (1 << go), gpio->base + GPIOLEN(gb));
  13386. + } else {
  13387. + writel(low & ~(1 << go), gpio->base + GPIOLEN(gb));
  13388. + }
  13389. +}
  13390. +
  13391. +static struct irq_chip bcm2708_irqchip = {
  13392. + .name = "GPIO",
  13393. + .irq_enable = bcm2708_gpio_irq_unmask,
  13394. + .irq_disable = bcm2708_gpio_irq_mask,
  13395. + .irq_unmask = bcm2708_gpio_irq_unmask,
  13396. + .irq_mask = bcm2708_gpio_irq_mask,
  13397. + .irq_set_type = bcm2708_gpio_irq_set_type,
  13398. +};
  13399. +
  13400. +static irqreturn_t bcm2708_gpio_interrupt(int irq, void *dev_id)
  13401. +{
  13402. + unsigned long edsr;
  13403. + unsigned bank;
  13404. + int i;
  13405. + unsigned gpio;
  13406. + unsigned level_bits;
  13407. + struct bcm2708_gpio *gpio_data = dev_id;
  13408. +
  13409. + for (bank = 0; bank < GPIO_BANKS; bank++) {
  13410. + edsr = readl(__io_address(GPIO_BASE) + GPIOEDS(bank));
  13411. + level_bits = gpio_data->high[bank] | gpio_data->low[bank];
  13412. +
  13413. + for_each_set_bit(i, &edsr, 32) {
  13414. + gpio = i + bank * 32;
  13415. + /* ack edge triggered IRQs immediately */
  13416. + if (!(level_bits & (1<<i)))
  13417. + writel(1<<i,
  13418. + __io_address(GPIO_BASE) + GPIOEDS(bank));
  13419. + generic_handle_irq(gpio_to_irq(gpio));
  13420. + /* ack level triggered IRQ after handling them */
  13421. + if (level_bits & (1<<i))
  13422. + writel(1<<i,
  13423. + __io_address(GPIO_BASE) + GPIOEDS(bank));
  13424. + }
  13425. + }
  13426. + return IRQ_HANDLED;
  13427. +}
  13428. +
  13429. +static struct irqaction bcm2708_gpio_irq = {
  13430. + .name = "BCM2708 GPIO catchall handler",
  13431. + .flags = IRQF_DISABLED | IRQF_TIMER | IRQF_IRQPOLL,
  13432. + .handler = bcm2708_gpio_interrupt,
  13433. +};
  13434. +
  13435. +static void bcm2708_gpio_irq_init(struct bcm2708_gpio *ucb)
  13436. +{
  13437. + unsigned irq;
  13438. +
  13439. + ucb->gc.to_irq = bcm2708_gpio_to_irq;
  13440. +
  13441. + for (irq = GPIO_IRQ_START; irq < (GPIO_IRQ_START + GPIO_IRQS); irq++) {
  13442. + irq_set_chip_data(irq, ucb);
  13443. + irq_set_chip_and_handler(irq, &bcm2708_irqchip,
  13444. + handle_simple_irq);
  13445. + set_irq_flags(irq, IRQF_VALID);
  13446. + }
  13447. +
  13448. + bcm2708_gpio_irq.dev_id = ucb;
  13449. + setup_irq(IRQ_GPIO3, &bcm2708_gpio_irq);
  13450. +}
  13451. +
  13452. +#else
  13453. +
  13454. +static void bcm2708_gpio_irq_init(struct bcm2708_gpio *ucb)
  13455. +{
  13456. +}
  13457. +
  13458. +#endif /* #if BCM_GPIO_USE_IRQ ***************************************************************************************************************** */
  13459. +
  13460. +static int bcm2708_gpio_probe(struct platform_device *dev)
  13461. +{
  13462. + struct bcm2708_gpio *ucb;
  13463. + struct resource *res;
  13464. + int bank;
  13465. + int err = 0;
  13466. +
  13467. + printk(KERN_INFO DRIVER_NAME ": bcm2708_gpio_probe %p\n", dev);
  13468. +
  13469. + ucb = kzalloc(sizeof(*ucb), GFP_KERNEL);
  13470. + if (NULL == ucb) {
  13471. + printk(KERN_ERR DRIVER_NAME ": failed to allocate "
  13472. + "mailbox memory\n");
  13473. + err = -ENOMEM;
  13474. + goto err;
  13475. + }
  13476. +
  13477. + res = platform_get_resource(dev, IORESOURCE_MEM, 0);
  13478. +
  13479. + platform_set_drvdata(dev, ucb);
  13480. + ucb->base = __io_address(GPIO_BASE);
  13481. +
  13482. + ucb->gc.label = "bcm2708_gpio";
  13483. + ucb->gc.base = 0;
  13484. + ucb->gc.ngpio = BCM2708_NR_GPIOS;
  13485. + ucb->gc.owner = THIS_MODULE;
  13486. +
  13487. + ucb->gc.direction_input = bcm2708_gpio_dir_in;
  13488. + ucb->gc.direction_output = bcm2708_gpio_dir_out;
  13489. + ucb->gc.get = bcm2708_gpio_get;
  13490. + ucb->gc.set = bcm2708_gpio_set;
  13491. + ucb->gc.can_sleep = 0;
  13492. +
  13493. + for (bank = 0; bank < GPIO_BANKS; bank++) {
  13494. + writel(0, ucb->base + GPIOREN(bank));
  13495. + writel(0, ucb->base + GPIOFEN(bank));
  13496. + writel(0, ucb->base + GPIOHEN(bank));
  13497. + writel(0, ucb->base + GPIOLEN(bank));
  13498. + writel(0, ucb->base + GPIOAREN(bank));
  13499. + writel(0, ucb->base + GPIOAFEN(bank));
  13500. + writel(~0, ucb->base + GPIOEDS(bank));
  13501. + }
  13502. +
  13503. + bcm2708_gpio_irq_init(ucb);
  13504. +
  13505. + err = gpiochip_add(&ucb->gc);
  13506. +
  13507. +err:
  13508. + return err;
  13509. +
  13510. +}
  13511. +
  13512. +static int bcm2708_gpio_remove(struct platform_device *dev)
  13513. +{
  13514. + int err = 0;
  13515. + struct bcm2708_gpio *ucb = platform_get_drvdata(dev);
  13516. +
  13517. + printk(KERN_ERR DRIVER_NAME ": bcm2708_gpio_remove %p\n", dev);
  13518. +
  13519. + gpiochip_remove(&ucb->gc);
  13520. +
  13521. + platform_set_drvdata(dev, NULL);
  13522. + kfree(ucb);
  13523. +
  13524. + return err;
  13525. +}
  13526. +
  13527. +static struct platform_driver bcm2708_gpio_driver = {
  13528. + .probe = bcm2708_gpio_probe,
  13529. + .remove = bcm2708_gpio_remove,
  13530. + .driver = {
  13531. + .name = "bcm2708_gpio"},
  13532. +};
  13533. +
  13534. +static int __init bcm2708_gpio_init(void)
  13535. +{
  13536. + return platform_driver_register(&bcm2708_gpio_driver);
  13537. +}
  13538. +
  13539. +static void __exit bcm2708_gpio_exit(void)
  13540. +{
  13541. + platform_driver_unregister(&bcm2708_gpio_driver);
  13542. +}
  13543. +
  13544. +module_init(bcm2708_gpio_init);
  13545. +module_exit(bcm2708_gpio_exit);
  13546. +
  13547. +MODULE_DESCRIPTION("Broadcom BCM2708 GPIO driver");
  13548. +MODULE_LICENSE("GPL");
  13549. diff -Nur linux-3.18.14/arch/arm/mach-bcm2709/bcm2709.c linux-rpi/arch/arm/mach-bcm2709/bcm2709.c
  13550. --- linux-3.18.14/arch/arm/mach-bcm2709/bcm2709.c 1969-12-31 18:00:00.000000000 -0600
  13551. +++ linux-rpi/arch/arm/mach-bcm2709/bcm2709.c 2015-05-31 14:46:08.209661004 -0500
  13552. @@ -0,0 +1,1298 @@
  13553. +/*
  13554. + * linux/arch/arm/mach-bcm2709/bcm2709.c
  13555. + *
  13556. + * Copyright (C) 2010 Broadcom
  13557. + *
  13558. + * This program is free software; you can redistribute it and/or modify
  13559. + * it under the terms of the GNU General Public License as published by
  13560. + * the Free Software Foundation; either version 2 of the License, or
  13561. + * (at your option) any later version.
  13562. + *
  13563. + * This program is distributed in the hope that it will be useful,
  13564. + * but WITHOUT ANY WARRANTY; without even the implied warranty of
  13565. + * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
  13566. + * GNU General Public License for more details.
  13567. + *
  13568. + * You should have received a copy of the GNU General Public License
  13569. + * along with this program; if not, write to the Free Software
  13570. + * Foundation, Inc., 59 Temple Place, Suite 330, Boston, MA 02111-1307 USA
  13571. + */
  13572. +
  13573. +#include <linux/init.h>
  13574. +#include <linux/device.h>
  13575. +#include <linux/dma-mapping.h>
  13576. +#include <linux/serial_8250.h>
  13577. +#include <linux/platform_device.h>
  13578. +#include <linux/syscore_ops.h>
  13579. +#include <linux/interrupt.h>
  13580. +#include <linux/amba/bus.h>
  13581. +#include <linux/amba/clcd.h>
  13582. +#include <linux/clk-provider.h>
  13583. +#include <linux/clkdev.h>
  13584. +#include <linux/clockchips.h>
  13585. +#include <linux/cnt32_to_63.h>
  13586. +#include <linux/io.h>
  13587. +#include <linux/module.h>
  13588. +#include <linux/of_platform.h>
  13589. +#include <linux/spi/spi.h>
  13590. +#include <linux/gpio/machine.h>
  13591. +#include <linux/w1-gpio.h>
  13592. +#include <linux/pps-gpio.h>
  13593. +
  13594. +#include <linux/version.h>
  13595. +#include <linux/clkdev.h>
  13596. +#include <asm/system_info.h>
  13597. +#include <mach/hardware.h>
  13598. +#include <asm/irq.h>
  13599. +#include <linux/leds.h>
  13600. +#include <asm/mach-types.h>
  13601. +#include <asm/cputype.h>
  13602. +#include <linux/sched_clock.h>
  13603. +
  13604. +#include <asm/mach/arch.h>
  13605. +#include <asm/mach/flash.h>
  13606. +#include <asm/mach/irq.h>
  13607. +#include <asm/mach/time.h>
  13608. +#include <asm/mach/map.h>
  13609. +
  13610. +#include <mach/timex.h>
  13611. +#include <mach/dma.h>
  13612. +#include <mach/vcio.h>
  13613. +#include <mach/system.h>
  13614. +
  13615. +#include <linux/delay.h>
  13616. +
  13617. +#include "bcm2709.h"
  13618. +#include "armctrl.h"
  13619. +
  13620. +#ifdef CONFIG_BCM_VC_CMA
  13621. +#include <linux/broadcom/vc_cma.h>
  13622. +#endif
  13623. +
  13624. +//#define SYSTEM_TIMER
  13625. +
  13626. +/* Effectively we have an IOMMU (ARM<->VideoCore map) that is set up to
  13627. + * give us IO access only to 64Mbytes of physical memory (26 bits). We could
  13628. + * represent this window by setting our dmamasks to 26 bits but, in fact
  13629. + * we're not going to use addresses outside this range (they're not in real
  13630. + * memory) so we don't bother.
  13631. + *
  13632. + * In the future we might include code to use this IOMMU to remap other
  13633. + * physical addresses onto VideoCore memory then the use of 32-bits would be
  13634. + * more legitimate.
  13635. + */
  13636. +#define DMA_MASK_BITS_COMMON 32
  13637. +
  13638. +// use GPIO 4 for the one-wire GPIO pin, if enabled
  13639. +#define W1_GPIO 4
  13640. +// ensure one-wire GPIO pullup is disabled by default
  13641. +#define W1_PULLUP -1
  13642. +
  13643. +/* command line parameters */
  13644. +static unsigned boardrev, serial;
  13645. +static unsigned uart_clock = UART0_CLOCK;
  13646. +static unsigned disk_led_gpio = 16;
  13647. +static unsigned disk_led_active_low = 1;
  13648. +static unsigned reboot_part = 0;
  13649. +static unsigned w1_gpio_pin = W1_GPIO;
  13650. +static unsigned w1_gpio_pullup = W1_PULLUP;
  13651. +static int pps_gpio_pin = -1;
  13652. +static bool vc_i2c_override = false;
  13653. +
  13654. +static unsigned use_dt = 0;
  13655. +
  13656. +static void __init bcm2709_init_led(void);
  13657. +
  13658. +void __init bcm2709_init_irq(void)
  13659. +{
  13660. + armctrl_init(__io_address(ARMCTRL_IC_BASE), 0, 0, 0);
  13661. +}
  13662. +
  13663. +static struct map_desc bcm2709_io_desc[] __initdata = {
  13664. + {
  13665. + .virtual = IO_ADDRESS(ARMCTRL_BASE),
  13666. + .pfn = __phys_to_pfn(ARMCTRL_BASE),
  13667. + .length = SZ_4K,
  13668. + .type = MT_DEVICE},
  13669. + {
  13670. + .virtual = IO_ADDRESS(UART0_BASE),
  13671. + .pfn = __phys_to_pfn(UART0_BASE),
  13672. + .length = SZ_4K,
  13673. + .type = MT_DEVICE},
  13674. + {
  13675. + .virtual = IO_ADDRESS(UART1_BASE),
  13676. + .pfn = __phys_to_pfn(UART1_BASE),
  13677. + .length = SZ_4K,
  13678. + .type = MT_DEVICE},
  13679. + {
  13680. + .virtual = IO_ADDRESS(DMA_BASE),
  13681. + .pfn = __phys_to_pfn(DMA_BASE),
  13682. + .length = SZ_4K,
  13683. + .type = MT_DEVICE},
  13684. + {
  13685. + .virtual = IO_ADDRESS(MCORE_BASE),
  13686. + .pfn = __phys_to_pfn(MCORE_BASE),
  13687. + .length = SZ_4K,
  13688. + .type = MT_DEVICE},
  13689. + {
  13690. + .virtual = IO_ADDRESS(ST_BASE),
  13691. + .pfn = __phys_to_pfn(ST_BASE),
  13692. + .length = SZ_4K,
  13693. + .type = MT_DEVICE},
  13694. + {
  13695. + .virtual = IO_ADDRESS(USB_BASE),
  13696. + .pfn = __phys_to_pfn(USB_BASE),
  13697. + .length = SZ_128K,
  13698. + .type = MT_DEVICE},
  13699. + {
  13700. + .virtual = IO_ADDRESS(PM_BASE),
  13701. + .pfn = __phys_to_pfn(PM_BASE),
  13702. + .length = SZ_4K,
  13703. + .type = MT_DEVICE},
  13704. + {
  13705. + .virtual = IO_ADDRESS(GPIO_BASE),
  13706. + .pfn = __phys_to_pfn(GPIO_BASE),
  13707. + .length = SZ_4K,
  13708. + .type = MT_DEVICE},
  13709. + {
  13710. + .virtual = IO_ADDRESS(ARM_LOCAL_BASE),
  13711. + .pfn = __phys_to_pfn(ARM_LOCAL_BASE),
  13712. + .length = SZ_4K,
  13713. + .type = MT_DEVICE},
  13714. +};
  13715. +
  13716. +void __init bcm2709_map_io(void)
  13717. +{
  13718. + iotable_init(bcm2709_io_desc, ARRAY_SIZE(bcm2709_io_desc));
  13719. +}
  13720. +
  13721. +#ifdef SYSTEM_TIMER
  13722. +
  13723. +/* The STC is a free running counter that increments at the rate of 1MHz */
  13724. +#define STC_FREQ_HZ 1000000
  13725. +
  13726. +static inline uint32_t timer_read(void)
  13727. +{
  13728. + /* STC: a free running counter that increments at the rate of 1MHz */
  13729. + return readl(__io_address(ST_BASE + 0x04));
  13730. +}
  13731. +
  13732. +static unsigned long bcm2709_read_current_timer(void)
  13733. +{
  13734. + return timer_read();
  13735. +}
  13736. +
  13737. +static u64 notrace bcm2709_read_sched_clock(void)
  13738. +{
  13739. + return timer_read();
  13740. +}
  13741. +
  13742. +static cycle_t clksrc_read(struct clocksource *cs)
  13743. +{
  13744. + return timer_read();
  13745. +}
  13746. +
  13747. +static struct clocksource clocksource_stc = {
  13748. + .name = "stc",
  13749. + .rating = 300,
  13750. + .read = clksrc_read,
  13751. + .mask = CLOCKSOURCE_MASK(32),
  13752. + .flags = CLOCK_SOURCE_IS_CONTINUOUS,
  13753. +};
  13754. +
  13755. +unsigned long frc_clock_ticks32(void)
  13756. +{
  13757. + return timer_read();
  13758. +}
  13759. +
  13760. +static void __init bcm2709_clocksource_init(void)
  13761. +{
  13762. + if (clocksource_register_hz(&clocksource_stc, STC_FREQ_HZ)) {
  13763. + printk(KERN_ERR "timer: failed to initialize clock "
  13764. + "source %s\n", clocksource_stc.name);
  13765. + }
  13766. +}
  13767. +#endif
  13768. +
  13769. +struct clk __init *bcm2709_clk_register(const char *name, unsigned long fixed_rate)
  13770. +{
  13771. + struct clk *clk;
  13772. +
  13773. + clk = clk_register_fixed_rate(NULL, name, NULL, CLK_IS_ROOT,
  13774. + fixed_rate);
  13775. + if (IS_ERR(clk))
  13776. + pr_err("%s not registered\n", name);
  13777. +
  13778. + return clk;
  13779. +}
  13780. +
  13781. +void __init bcm2709_register_clkdev(struct clk *clk, const char *name)
  13782. +{
  13783. + int ret;
  13784. +
  13785. + ret = clk_register_clkdev(clk, NULL, name);
  13786. + if (ret)
  13787. + pr_err("%s alias not registered\n", name);
  13788. +}
  13789. +
  13790. +void __init bcm2709_init_clocks(void)
  13791. +{
  13792. + struct clk *clk;
  13793. +
  13794. + clk = bcm2709_clk_register("uart0_clk", uart_clock);
  13795. + bcm2709_register_clkdev(clk, "dev:f1");
  13796. +
  13797. + clk = bcm2709_clk_register("sdhost_clk", 250000000);
  13798. + bcm2709_register_clkdev(clk, "mmc-bcm2835.0");
  13799. + bcm2709_register_clkdev(clk, "bcm2708_spi.0");
  13800. + bcm2709_register_clkdev(clk, "bcm2708_i2c.0");
  13801. + bcm2709_register_clkdev(clk, "bcm2708_i2c.1");
  13802. +}
  13803. +
  13804. +#define UART0_IRQ { IRQ_UART, 0 /*NO_IRQ*/ }
  13805. +#define UART0_DMA { 15, 14 }
  13806. +
  13807. +AMBA_DEVICE(uart0, "dev:f1", UART0, NULL);
  13808. +
  13809. +static struct amba_device *amba_devs[] __initdata = {
  13810. + &uart0_device,
  13811. +};
  13812. +
  13813. +static struct resource bcm2708_dmaman_resources[] = {
  13814. + {
  13815. + .start = DMA_BASE,
  13816. + .end = DMA_BASE + SZ_4K - 1,
  13817. + .flags = IORESOURCE_MEM,
  13818. + }
  13819. +};
  13820. +
  13821. +static struct platform_device bcm2708_dmaman_device = {
  13822. + .name = BCM_DMAMAN_DRIVER_NAME,
  13823. + .id = 0, /* first bcm2708_dma */
  13824. + .resource = bcm2708_dmaman_resources,
  13825. + .num_resources = ARRAY_SIZE(bcm2708_dmaman_resources),
  13826. +};
  13827. +
  13828. +#if defined(CONFIG_W1_MASTER_GPIO) || defined(CONFIG_W1_MASTER_GPIO_MODULE)
  13829. +static struct w1_gpio_platform_data w1_gpio_pdata = {
  13830. + .pin = W1_GPIO,
  13831. + .ext_pullup_enable_pin = W1_PULLUP,
  13832. + .is_open_drain = 0,
  13833. +};
  13834. +
  13835. +static struct platform_device w1_device = {
  13836. + .name = "w1-gpio",
  13837. + .id = -1,
  13838. + .dev.platform_data = &w1_gpio_pdata,
  13839. +};
  13840. +#endif
  13841. +
  13842. +static struct pps_gpio_platform_data pps_gpio_info = {
  13843. + .assert_falling_edge = false,
  13844. + .capture_clear = false,
  13845. + .gpio_pin = -1,
  13846. + .gpio_label = "PPS",
  13847. +};
  13848. +
  13849. +static struct platform_device pps_gpio_device = {
  13850. + .name = "pps-gpio",
  13851. + .id = PLATFORM_DEVID_NONE,
  13852. + .dev.platform_data = &pps_gpio_info,
  13853. +};
  13854. +
  13855. +static u64 fb_dmamask = DMA_BIT_MASK(DMA_MASK_BITS_COMMON);
  13856. +
  13857. +static struct platform_device bcm2708_fb_device = {
  13858. + .name = "bcm2708_fb",
  13859. + .id = -1, /* only one bcm2708_fb */
  13860. + .resource = NULL,
  13861. + .num_resources = 0,
  13862. + .dev = {
  13863. + .dma_mask = &fb_dmamask,
  13864. + .coherent_dma_mask = DMA_BIT_MASK(DMA_MASK_BITS_COMMON),
  13865. + },
  13866. +};
  13867. +
  13868. +static struct plat_serial8250_port bcm2708_uart1_platform_data[] = {
  13869. + {
  13870. + .mapbase = UART1_BASE + 0x40,
  13871. + .irq = IRQ_AUX,
  13872. + .uartclk = 125000000,
  13873. + .regshift = 2,
  13874. + .iotype = UPIO_MEM,
  13875. + .flags = UPF_FIXED_TYPE | UPF_IOREMAP | UPF_SKIP_TEST,
  13876. + .type = PORT_8250,
  13877. + },
  13878. + {},
  13879. +};
  13880. +
  13881. +static struct platform_device bcm2708_uart1_device = {
  13882. + .name = "serial8250",
  13883. + .id = PLAT8250_DEV_PLATFORM,
  13884. + .dev = {
  13885. + .platform_data = bcm2708_uart1_platform_data,
  13886. + },
  13887. +};
  13888. +
  13889. +static struct resource bcm2708_usb_resources[] = {
  13890. + [0] = {
  13891. + .start = USB_BASE,
  13892. + .end = USB_BASE + SZ_128K - 1,
  13893. + .flags = IORESOURCE_MEM,
  13894. + },
  13895. + [1] = {
  13896. + .start = MPHI_BASE,
  13897. + .end = MPHI_BASE + SZ_4K - 1,
  13898. + .flags = IORESOURCE_MEM,
  13899. + },
  13900. + [2] = {
  13901. + .start = IRQ_HOSTPORT,
  13902. + .end = IRQ_HOSTPORT,
  13903. + .flags = IORESOURCE_IRQ,
  13904. + },
  13905. + [3] = {
  13906. + .start = IRQ_USB,
  13907. + .end = IRQ_USB,
  13908. + .flags = IORESOURCE_IRQ,
  13909. + },
  13910. + [4] = {
  13911. + .start = ARM_LOCAL_BASE,
  13912. + .end = ARM_LOCAL_BASE + SZ_4K - 1,
  13913. + .flags = IORESOURCE_MEM,
  13914. + },
  13915. + [5] = {
  13916. + .start = IRQ_ARM_LOCAL_MAILBOX1,
  13917. + .end = IRQ_ARM_LOCAL_MAILBOX1,
  13918. + .flags = IORESOURCE_IRQ
  13919. + },
  13920. +};
  13921. +
  13922. +
  13923. +static u64 usb_dmamask = DMA_BIT_MASK(DMA_MASK_BITS_COMMON);
  13924. +
  13925. +static struct platform_device bcm2708_usb_device = {
  13926. + .name = "bcm2708_usb",
  13927. + .id = -1, /* only one bcm2708_usb */
  13928. + .resource = bcm2708_usb_resources,
  13929. + .num_resources = ARRAY_SIZE(bcm2708_usb_resources),
  13930. + .dev = {
  13931. + .dma_mask = &usb_dmamask,
  13932. + .coherent_dma_mask = DMA_BIT_MASK(DMA_MASK_BITS_COMMON),
  13933. + },
  13934. +};
  13935. +
  13936. +static struct resource bcm2708_vcio_resources[] = {
  13937. + [0] = { /* mailbox/semaphore/doorbell access */
  13938. + .start = MCORE_BASE,
  13939. + .end = MCORE_BASE + SZ_4K - 1,
  13940. + .flags = IORESOURCE_MEM,
  13941. + },
  13942. +};
  13943. +
  13944. +static u64 vcio_dmamask = DMA_BIT_MASK(DMA_MASK_BITS_COMMON);
  13945. +
  13946. +static struct platform_device bcm2708_vcio_device = {
  13947. + .name = BCM_VCIO_DRIVER_NAME,
  13948. + .id = -1, /* only one VideoCore I/O area */
  13949. + .resource = bcm2708_vcio_resources,
  13950. + .num_resources = ARRAY_SIZE(bcm2708_vcio_resources),
  13951. + .dev = {
  13952. + .dma_mask = &vcio_dmamask,
  13953. + .coherent_dma_mask = DMA_BIT_MASK(DMA_MASK_BITS_COMMON),
  13954. + },
  13955. +};
  13956. +
  13957. +#ifdef CONFIG_BCM2708_GPIO
  13958. +#define BCM_GPIO_DRIVER_NAME "bcm2708_gpio"
  13959. +
  13960. +static struct resource bcm2708_gpio_resources[] = {
  13961. + [0] = { /* general purpose I/O */
  13962. + .start = GPIO_BASE,
  13963. + .end = GPIO_BASE + SZ_4K - 1,
  13964. + .flags = IORESOURCE_MEM,
  13965. + },
  13966. +};
  13967. +
  13968. +static u64 gpio_dmamask = DMA_BIT_MASK(DMA_MASK_BITS_COMMON);
  13969. +
  13970. +static struct platform_device bcm2708_gpio_device = {
  13971. + .name = BCM_GPIO_DRIVER_NAME,
  13972. + .id = -1, /* only one VideoCore I/O area */
  13973. + .resource = bcm2708_gpio_resources,
  13974. + .num_resources = ARRAY_SIZE(bcm2708_gpio_resources),
  13975. + .dev = {
  13976. + .dma_mask = &gpio_dmamask,
  13977. + .coherent_dma_mask = DMA_BIT_MASK(DMA_MASK_BITS_COMMON),
  13978. + },
  13979. +};
  13980. +#endif
  13981. +
  13982. +#ifdef SYSTEM_TIMER
  13983. +static struct resource bcm2708_systemtimer_resources[] = {
  13984. + [0] = { /* system timer access */
  13985. + .start = ST_BASE,
  13986. + .end = ST_BASE + SZ_4K - 1,
  13987. + .flags = IORESOURCE_MEM,
  13988. + },
  13989. + {
  13990. + .start = IRQ_TIMER3,
  13991. + .end = IRQ_TIMER3,
  13992. + .flags = IORESOURCE_IRQ,
  13993. + }
  13994. +
  13995. +};
  13996. +
  13997. +static u64 systemtimer_dmamask = DMA_BIT_MASK(DMA_MASK_BITS_COMMON);
  13998. +
  13999. +static struct platform_device bcm2708_systemtimer_device = {
  14000. + .name = "bcm2708_systemtimer",
  14001. + .id = -1, /* only one VideoCore I/O area */
  14002. + .resource = bcm2708_systemtimer_resources,
  14003. + .num_resources = ARRAY_SIZE(bcm2708_systemtimer_resources),
  14004. + .dev = {
  14005. + .dma_mask = &systemtimer_dmamask,
  14006. + .coherent_dma_mask = DMA_BIT_MASK(DMA_MASK_BITS_COMMON),
  14007. + },
  14008. +};
  14009. +#endif
  14010. +
  14011. +#ifdef CONFIG_MMC_BCM2835 /* Arasan emmc SD (new) */
  14012. +static struct resource bcm2835_emmc_resources[] = {
  14013. + [0] = {
  14014. + .start = EMMC_BASE,
  14015. + .end = EMMC_BASE + SZ_256 - 1, /* we only need this area */
  14016. + /* the memory map actually makes SZ_4K available */
  14017. + .flags = IORESOURCE_MEM,
  14018. + },
  14019. + [1] = {
  14020. + .start = IRQ_ARASANSDIO,
  14021. + .end = IRQ_ARASANSDIO,
  14022. + .flags = IORESOURCE_IRQ,
  14023. + },
  14024. +};
  14025. +
  14026. +static u64 bcm2835_emmc_dmamask = 0xffffffffUL;
  14027. +
  14028. +struct platform_device bcm2835_emmc_device = {
  14029. + .name = "mmc-bcm2835",
  14030. + .id = 0,
  14031. + .num_resources = ARRAY_SIZE(bcm2835_emmc_resources),
  14032. + .resource = bcm2835_emmc_resources,
  14033. + .dev = {
  14034. + .dma_mask = &bcm2835_emmc_dmamask,
  14035. + .coherent_dma_mask = 0xffffffffUL},
  14036. +};
  14037. +#endif /* CONFIG_MMC_BCM2835 */
  14038. +
  14039. +static struct resource bcm2708_powerman_resources[] = {
  14040. + [0] = {
  14041. + .start = PM_BASE,
  14042. + .end = PM_BASE + SZ_256 - 1,
  14043. + .flags = IORESOURCE_MEM,
  14044. + },
  14045. +};
  14046. +
  14047. +static u64 powerman_dmamask = DMA_BIT_MASK(DMA_MASK_BITS_COMMON);
  14048. +
  14049. +struct platform_device bcm2708_powerman_device = {
  14050. + .name = "bcm2708_powerman",
  14051. + .id = 0,
  14052. + .num_resources = ARRAY_SIZE(bcm2708_powerman_resources),
  14053. + .resource = bcm2708_powerman_resources,
  14054. + .dev = {
  14055. + .dma_mask = &powerman_dmamask,
  14056. + .coherent_dma_mask = 0xffffffffUL},
  14057. +};
  14058. +
  14059. +
  14060. +static struct platform_device bcm2708_alsa_devices[] = {
  14061. + [0] = {
  14062. + .name = "bcm2835_AUD0",
  14063. + .id = 0, /* first audio device */
  14064. + .resource = 0,
  14065. + .num_resources = 0,
  14066. + },
  14067. + [1] = {
  14068. + .name = "bcm2835_AUD1",
  14069. + .id = 1, /* second audio device */
  14070. + .resource = 0,
  14071. + .num_resources = 0,
  14072. + },
  14073. + [2] = {
  14074. + .name = "bcm2835_AUD2",
  14075. + .id = 2, /* third audio device */
  14076. + .resource = 0,
  14077. + .num_resources = 0,
  14078. + },
  14079. + [3] = {
  14080. + .name = "bcm2835_AUD3",
  14081. + .id = 3, /* forth audio device */
  14082. + .resource = 0,
  14083. + .num_resources = 0,
  14084. + },
  14085. + [4] = {
  14086. + .name = "bcm2835_AUD4",
  14087. + .id = 4, /* fifth audio device */
  14088. + .resource = 0,
  14089. + .num_resources = 0,
  14090. + },
  14091. + [5] = {
  14092. + .name = "bcm2835_AUD5",
  14093. + .id = 5, /* sixth audio device */
  14094. + .resource = 0,
  14095. + .num_resources = 0,
  14096. + },
  14097. + [6] = {
  14098. + .name = "bcm2835_AUD6",
  14099. + .id = 6, /* seventh audio device */
  14100. + .resource = 0,
  14101. + .num_resources = 0,
  14102. + },
  14103. + [7] = {
  14104. + .name = "bcm2835_AUD7",
  14105. + .id = 7, /* eighth audio device */
  14106. + .resource = 0,
  14107. + .num_resources = 0,
  14108. + },
  14109. +};
  14110. +
  14111. +static struct resource bcm2708_spi_resources[] = {
  14112. + {
  14113. + .start = SPI0_BASE,
  14114. + .end = SPI0_BASE + SZ_256 - 1,
  14115. + .flags = IORESOURCE_MEM,
  14116. + }, {
  14117. + .start = IRQ_SPI,
  14118. + .end = IRQ_SPI,
  14119. + .flags = IORESOURCE_IRQ,
  14120. + }
  14121. +};
  14122. +
  14123. +
  14124. +static u64 bcm2708_spi_dmamask = DMA_BIT_MASK(DMA_MASK_BITS_COMMON);
  14125. +static struct platform_device bcm2708_spi_device = {
  14126. + .name = "bcm2708_spi",
  14127. + .id = 0,
  14128. + .num_resources = ARRAY_SIZE(bcm2708_spi_resources),
  14129. + .resource = bcm2708_spi_resources,
  14130. + .dev = {
  14131. + .dma_mask = &bcm2708_spi_dmamask,
  14132. + .coherent_dma_mask = DMA_BIT_MASK(DMA_MASK_BITS_COMMON)},
  14133. +};
  14134. +
  14135. +#ifdef CONFIG_BCM2708_SPIDEV
  14136. +static struct spi_board_info bcm2708_spi_devices[] = {
  14137. +#ifdef CONFIG_SPI_SPIDEV
  14138. + {
  14139. + .modalias = "spidev",
  14140. + .max_speed_hz = 500000,
  14141. + .bus_num = 0,
  14142. + .chip_select = 0,
  14143. + .mode = SPI_MODE_0,
  14144. + }, {
  14145. + .modalias = "spidev",
  14146. + .max_speed_hz = 500000,
  14147. + .bus_num = 0,
  14148. + .chip_select = 1,
  14149. + .mode = SPI_MODE_0,
  14150. + }
  14151. +#endif
  14152. +};
  14153. +#endif
  14154. +
  14155. +static struct resource bcm2708_bsc0_resources[] = {
  14156. + {
  14157. + .start = BSC0_BASE,
  14158. + .end = BSC0_BASE + SZ_256 - 1,
  14159. + .flags = IORESOURCE_MEM,
  14160. + }, {
  14161. + .start = INTERRUPT_I2C,
  14162. + .end = INTERRUPT_I2C,
  14163. + .flags = IORESOURCE_IRQ,
  14164. + }
  14165. +};
  14166. +
  14167. +static struct platform_device bcm2708_bsc0_device = {
  14168. + .name = "bcm2708_i2c",
  14169. + .id = 0,
  14170. + .num_resources = ARRAY_SIZE(bcm2708_bsc0_resources),
  14171. + .resource = bcm2708_bsc0_resources,
  14172. +};
  14173. +
  14174. +
  14175. +static struct resource bcm2708_bsc1_resources[] = {
  14176. + {
  14177. + .start = BSC1_BASE,
  14178. + .end = BSC1_BASE + SZ_256 - 1,
  14179. + .flags = IORESOURCE_MEM,
  14180. + }, {
  14181. + .start = INTERRUPT_I2C,
  14182. + .end = INTERRUPT_I2C,
  14183. + .flags = IORESOURCE_IRQ,
  14184. + }
  14185. +};
  14186. +
  14187. +static struct platform_device bcm2708_bsc1_device = {
  14188. + .name = "bcm2708_i2c",
  14189. + .id = 1,
  14190. + .num_resources = ARRAY_SIZE(bcm2708_bsc1_resources),
  14191. + .resource = bcm2708_bsc1_resources,
  14192. +};
  14193. +
  14194. +static struct platform_device bcm2835_hwmon_device = {
  14195. + .name = "bcm2835_hwmon",
  14196. +};
  14197. +
  14198. +static struct platform_device bcm2835_thermal_device = {
  14199. + .name = "bcm2835_thermal",
  14200. +};
  14201. +
  14202. +#if defined(CONFIG_SND_BCM2708_SOC_I2S) || defined(CONFIG_SND_BCM2708_SOC_I2S_MODULE)
  14203. +static struct resource bcm2708_i2s_resources[] = {
  14204. + {
  14205. + .start = I2S_BASE,
  14206. + .end = I2S_BASE + 0x20,
  14207. + .flags = IORESOURCE_MEM,
  14208. + },
  14209. + {
  14210. + .start = PCM_CLOCK_BASE,
  14211. + .end = PCM_CLOCK_BASE + 0x02,
  14212. + .flags = IORESOURCE_MEM,
  14213. + }
  14214. +};
  14215. +
  14216. +static struct platform_device bcm2708_i2s_device = {
  14217. + .name = "bcm2708-i2s",
  14218. + .id = 0,
  14219. + .num_resources = ARRAY_SIZE(bcm2708_i2s_resources),
  14220. + .resource = bcm2708_i2s_resources,
  14221. +};
  14222. +#endif
  14223. +
  14224. +#if defined(CONFIG_SND_BCM2708_SOC_HIFIBERRY_DAC) || defined(CONFIG_SND_BCM2708_SOC_HIFIBERRY_DAC_MODULE)
  14225. +static struct platform_device snd_hifiberry_dac_device = {
  14226. + .name = "snd-hifiberry-dac",
  14227. + .id = 0,
  14228. + .num_resources = 0,
  14229. +};
  14230. +
  14231. +static struct platform_device snd_pcm5102a_codec_device = {
  14232. + .name = "pcm5102a-codec",
  14233. + .id = -1,
  14234. + .num_resources = 0,
  14235. +};
  14236. +#endif
  14237. +
  14238. +#if defined(CONFIG_SND_BCM2708_SOC_HIFIBERRY_DACPLUS) || defined(CONFIG_SND_BCM2708_SOC_HIFIBERRY_DACPLUS_MODULE)
  14239. +static struct platform_device snd_rpi_hifiberry_dacplus_device = {
  14240. + .name = "snd-rpi-hifiberry-dacplus",
  14241. + .id = 0,
  14242. + .num_resources = 0,
  14243. +};
  14244. +
  14245. +static struct i2c_board_info __initdata snd_pcm512x_hbdacplus_i2c_devices[] = {
  14246. + {
  14247. + I2C_BOARD_INFO("pcm5122", 0x4d)
  14248. + },
  14249. +};
  14250. +#endif
  14251. +
  14252. +#if defined(CONFIG_SND_BCM2708_SOC_HIFIBERRY_DIGI) || defined(CONFIG_SND_BCM2708_SOC_HIFIBERRY_DIGI_MODULE)
  14253. +static struct platform_device snd_hifiberry_digi_device = {
  14254. + .name = "snd-hifiberry-digi",
  14255. + .id = 0,
  14256. + .num_resources = 0,
  14257. +};
  14258. +
  14259. +static struct i2c_board_info __initdata snd_wm8804_i2c_devices[] = {
  14260. + {
  14261. + I2C_BOARD_INFO("wm8804", 0x3b)
  14262. + },
  14263. +};
  14264. +
  14265. +#endif
  14266. +
  14267. +#if defined(CONFIG_SND_BCM2708_SOC_HIFIBERRY_AMP) || defined(CONFIG_SND_BCM2708_SOC_HIFIBERRY_AMP_MODULE)
  14268. +static struct platform_device snd_hifiberry_amp_device = {
  14269. + .name = "snd-hifiberry-amp",
  14270. + .id = 0,
  14271. + .num_resources = 0,
  14272. +};
  14273. +
  14274. +static struct i2c_board_info __initdata snd_tas5713_i2c_devices[] = {
  14275. + {
  14276. + I2C_BOARD_INFO("tas5713", 0x1b)
  14277. + },
  14278. +};
  14279. +#endif
  14280. +
  14281. +#if defined(CONFIG_SND_BCM2708_SOC_RPI_DAC) || defined(CONFIG_SND_BCM2708_SOC_RPI_DAC_MODULE)
  14282. +static struct platform_device snd_rpi_dac_device = {
  14283. + .name = "snd-rpi-dac",
  14284. + .id = 0,
  14285. + .num_resources = 0,
  14286. +};
  14287. +
  14288. +static struct platform_device snd_pcm1794a_codec_device = {
  14289. + .name = "pcm1794a-codec",
  14290. + .id = -1,
  14291. + .num_resources = 0,
  14292. +};
  14293. +#endif
  14294. +
  14295. +
  14296. +#if defined(CONFIG_SND_BCM2708_SOC_IQAUDIO_DAC) || defined(CONFIG_SND_BCM2708_SOC_IQAUDIO_DAC_MODULE)
  14297. +static struct platform_device snd_rpi_iqaudio_dac_device = {
  14298. + .name = "snd-rpi-iqaudio-dac",
  14299. + .id = 0,
  14300. + .num_resources = 0,
  14301. +};
  14302. +
  14303. +// Use the actual device name rather than generic driver name
  14304. +static struct i2c_board_info __initdata snd_pcm512x_i2c_devices[] = {
  14305. + {
  14306. + I2C_BOARD_INFO("pcm5122", 0x4c)
  14307. + },
  14308. +};
  14309. +#endif
  14310. +
  14311. +int __init bcm_register_device(struct platform_device *pdev)
  14312. +{
  14313. + int ret;
  14314. +
  14315. + ret = platform_device_register(pdev);
  14316. + if (ret)
  14317. + pr_debug("Unable to register platform device '%s': %d\n",
  14318. + pdev->name, ret);
  14319. +
  14320. + return ret;
  14321. +}
  14322. +
  14323. +/*
  14324. + * Use these macros for platform and i2c devices that are present in the
  14325. + * Device Tree. This way the devices are only added on non-DT systems.
  14326. + */
  14327. +#define bcm_register_device_dt(pdev) \
  14328. + if (!use_dt) bcm_register_device(pdev)
  14329. +
  14330. +#define i2c_register_board_info_dt(busnum, info, n) \
  14331. + if (!use_dt) i2c_register_board_info(busnum, info, n)
  14332. +
  14333. +int calc_rsts(int partition)
  14334. +{
  14335. + return PM_PASSWORD |
  14336. + ((partition & (1 << 0)) << 0) |
  14337. + ((partition & (1 << 1)) << 1) |
  14338. + ((partition & (1 << 2)) << 2) |
  14339. + ((partition & (1 << 3)) << 3) |
  14340. + ((partition & (1 << 4)) << 4) |
  14341. + ((partition & (1 << 5)) << 5);
  14342. +}
  14343. +
  14344. +static void bcm2709_restart(enum reboot_mode mode, const char *cmd)
  14345. +{
  14346. + extern char bcm2708_reboot_mode;
  14347. + uint32_t pm_rstc, pm_wdog;
  14348. + uint32_t timeout = 10;
  14349. + uint32_t pm_rsts = 0;
  14350. +
  14351. + if(bcm2708_reboot_mode == 'q')
  14352. + {
  14353. + // NOOBS < 1.3 booting with reboot=q
  14354. + pm_rsts = readl(__io_address(PM_RSTS));
  14355. + pm_rsts = PM_PASSWORD | pm_rsts | PM_RSTS_HADWRQ_SET;
  14356. + }
  14357. + else if(bcm2708_reboot_mode == 'p')
  14358. + {
  14359. + // NOOBS < 1.3 halting
  14360. + pm_rsts = readl(__io_address(PM_RSTS));
  14361. + pm_rsts = PM_PASSWORD | pm_rsts | PM_RSTS_HADWRH_SET;
  14362. + }
  14363. + else
  14364. + {
  14365. + pm_rsts = calc_rsts(reboot_part);
  14366. + }
  14367. +
  14368. + writel(pm_rsts, __io_address(PM_RSTS));
  14369. +
  14370. + /* Setup watchdog for reset */
  14371. + pm_rstc = readl(__io_address(PM_RSTC));
  14372. +
  14373. + pm_wdog = PM_PASSWORD | (timeout & PM_WDOG_TIME_SET); // watchdog timer = timer clock / 16; need password (31:16) + value (11:0)
  14374. + pm_rstc = PM_PASSWORD | (pm_rstc & PM_RSTC_WRCFG_CLR) | PM_RSTC_WRCFG_FULL_RESET;
  14375. +
  14376. + writel(pm_wdog, __io_address(PM_WDOG));
  14377. + writel(pm_rstc, __io_address(PM_RSTC));
  14378. +}
  14379. +
  14380. +/* We can't really power off, but if we do the normal reset scheme, and indicate to bootcode.bin not to reboot, then most of the chip will be powered off */
  14381. +static void bcm2709_power_off(void)
  14382. +{
  14383. + extern char bcm2708_reboot_mode;
  14384. + if(bcm2708_reboot_mode == 'q')
  14385. + {
  14386. + // NOOBS < v1.3
  14387. + bcm2709_restart('p', "");
  14388. + }
  14389. + else
  14390. + {
  14391. + /* partition 63 is special code for HALT the bootloader knows not to boot*/
  14392. + reboot_part = 63;
  14393. + /* continue with normal reset mechanism */
  14394. + bcm2709_restart(0, "");
  14395. + }
  14396. +}
  14397. +
  14398. +#ifdef CONFIG_OF
  14399. +static void __init bcm2709_dt_init(void)
  14400. +{
  14401. + int ret;
  14402. +
  14403. + ret = of_platform_populate(NULL, of_default_bus_match_table, NULL, NULL);
  14404. + if (ret) {
  14405. + pr_err("of_platform_populate failed: %d\n", ret);
  14406. + use_dt = 0;
  14407. + }
  14408. +}
  14409. +#else
  14410. +static void __init bcm2709_dt_init(void) { }
  14411. +#endif /* CONFIG_OF */
  14412. +
  14413. +void __init bcm2709_init(void)
  14414. +{
  14415. + int i;
  14416. +
  14417. +#if defined(CONFIG_BCM_VC_CMA)
  14418. + vc_cma_early_init();
  14419. +#endif
  14420. + printk("bcm2709.uart_clock = %d\n", uart_clock);
  14421. + pm_power_off = bcm2709_power_off;
  14422. +
  14423. + bcm2709_init_clocks();
  14424. + if (use_dt)
  14425. + bcm2709_dt_init();
  14426. +
  14427. + bcm_register_device(&bcm2708_dmaman_device);
  14428. + bcm_register_device(&bcm2708_vcio_device);
  14429. +#ifdef CONFIG_BCM2708_GPIO
  14430. + bcm_register_device_dt(&bcm2708_gpio_device);
  14431. +#endif
  14432. +
  14433. +#if defined(CONFIG_PPS_CLIENT_GPIO) || defined(CONFIG_PPS_CLIENT_GPIO_MODULE)
  14434. + if (!use_dt && (pps_gpio_pin >= 0)) {
  14435. + pr_info("bcm2709: GPIO %d setup as pps-gpio device\n", pps_gpio_pin);
  14436. + pps_gpio_info.gpio_pin = pps_gpio_pin;
  14437. + pps_gpio_device.id = pps_gpio_pin;
  14438. + bcm_register_device(&pps_gpio_device);
  14439. + }
  14440. +#endif
  14441. +
  14442. +#if defined(CONFIG_W1_MASTER_GPIO) || defined(CONFIG_W1_MASTER_GPIO_MODULE)
  14443. + w1_gpio_pdata.pin = w1_gpio_pin;
  14444. + w1_gpio_pdata.ext_pullup_enable_pin = w1_gpio_pullup;
  14445. + bcm_register_device_dt(&w1_device);
  14446. +#endif
  14447. +#ifdef SYSTEM_TIMER
  14448. + bcm_register_device(&bcm2708_systemtimer_device);
  14449. +#endif
  14450. + bcm_register_device(&bcm2708_fb_device);
  14451. + bcm_register_device(&bcm2708_usb_device);
  14452. + bcm_register_device(&bcm2708_uart1_device);
  14453. + bcm_register_device(&bcm2708_powerman_device);
  14454. +
  14455. +#ifdef CONFIG_MMC_BCM2835
  14456. + bcm_register_device_dt(&bcm2835_emmc_device);
  14457. +#endif
  14458. + bcm2709_init_led();
  14459. + for (i = 0; i < ARRAY_SIZE(bcm2708_alsa_devices); i++)
  14460. + bcm_register_device(&bcm2708_alsa_devices[i]);
  14461. +
  14462. + bcm_register_device(&bcm2835_hwmon_device);
  14463. + bcm_register_device(&bcm2835_thermal_device);
  14464. +
  14465. + bcm_register_device_dt(&bcm2708_spi_device);
  14466. +
  14467. + if (vc_i2c_override) {
  14468. + bcm_register_device_dt(&bcm2708_bsc0_device);
  14469. + bcm_register_device_dt(&bcm2708_bsc1_device);
  14470. + } else if ((boardrev & 0xffffff) == 0x2 || (boardrev & 0xffffff) == 0x3) {
  14471. + bcm_register_device_dt(&bcm2708_bsc0_device);
  14472. + } else {
  14473. + bcm_register_device_dt(&bcm2708_bsc1_device);
  14474. + }
  14475. +
  14476. +#if defined(CONFIG_SND_BCM2708_SOC_I2S) || defined(CONFIG_SND_BCM2708_SOC_I2S_MODULE)
  14477. + bcm_register_device_dt(&bcm2708_i2s_device);
  14478. +#endif
  14479. +
  14480. +#if defined(CONFIG_SND_BCM2708_SOC_HIFIBERRY_DAC) || defined(CONFIG_SND_BCM2708_SOC_HIFIBERRY_DAC_MODULE)
  14481. + bcm_register_device_dt(&snd_hifiberry_dac_device);
  14482. + bcm_register_device_dt(&snd_pcm5102a_codec_device);
  14483. +#endif
  14484. +
  14485. +#if defined(CONFIG_SND_BCM2708_SOC_HIFIBERRY_DACPLUS) || defined(CONFIG_SND_BCM2708_SOC_HIFIBERRY_DACPLUS_MODULE)
  14486. + bcm_register_device_dt(&snd_rpi_hifiberry_dacplus_device);
  14487. + i2c_register_board_info_dt(1, snd_pcm512x_hbdacplus_i2c_devices, ARRAY_SIZE(snd_pcm512x_hbdacplus_i2c_devices));
  14488. +#endif
  14489. +
  14490. +#if defined(CONFIG_SND_BCM2708_SOC_HIFIBERRY_DIGI) || defined(CONFIG_SND_BCM2708_SOC_HIFIBERRY_DIGI_MODULE)
  14491. + bcm_register_device_dt(&snd_hifiberry_digi_device);
  14492. + i2c_register_board_info_dt(1, snd_wm8804_i2c_devices, ARRAY_SIZE(snd_wm8804_i2c_devices));
  14493. +#endif
  14494. +
  14495. +#if defined(CONFIG_SND_BCM2708_SOC_HIFIBERRY_AMP) || defined(CONFIG_SND_BCM2708_SOC_HIFIBERRY_AMP_MODULE)
  14496. + bcm_register_device_dt(&snd_hifiberry_amp_device);
  14497. + i2c_register_board_info_dt(1, snd_tas5713_i2c_devices, ARRAY_SIZE(snd_tas5713_i2c_devices));
  14498. +#endif
  14499. +
  14500. +#if defined(CONFIG_SND_BCM2708_SOC_RPI_DAC) || defined(CONFIG_SND_BCM2708_SOC_RPI_DAC_MODULE)
  14501. + bcm_register_device_dt(&snd_rpi_dac_device);
  14502. + bcm_register_device_dt(&snd_pcm1794a_codec_device);
  14503. +#endif
  14504. +
  14505. +#if defined(CONFIG_SND_BCM2708_SOC_IQAUDIO_DAC) || defined(CONFIG_SND_BCM2708_SOC_IQAUDIO_DAC_MODULE)
  14506. + bcm_register_device_dt(&snd_rpi_iqaudio_dac_device);
  14507. + i2c_register_board_info_dt(1, snd_pcm512x_i2c_devices, ARRAY_SIZE(snd_pcm512x_i2c_devices));
  14508. +#endif
  14509. +
  14510. +
  14511. + for (i = 0; i < ARRAY_SIZE(amba_devs); i++) {
  14512. + struct amba_device *d = amba_devs[i];
  14513. + amba_device_register(d, &iomem_resource);
  14514. + }
  14515. + system_rev = boardrev;
  14516. + system_serial_low = serial;
  14517. +
  14518. +#ifdef CONFIG_BCM2708_SPIDEV
  14519. + if (!use_dt)
  14520. + spi_register_board_info(bcm2708_spi_devices,
  14521. + ARRAY_SIZE(bcm2708_spi_devices));
  14522. +#endif
  14523. +}
  14524. +
  14525. +#ifdef SYSTEM_TIMER
  14526. +static void timer_set_mode(enum clock_event_mode mode,
  14527. + struct clock_event_device *clk)
  14528. +{
  14529. + switch (mode) {
  14530. + case CLOCK_EVT_MODE_ONESHOT: /* Leave the timer disabled, .set_next_event will enable it */
  14531. + case CLOCK_EVT_MODE_SHUTDOWN:
  14532. + break;
  14533. + case CLOCK_EVT_MODE_PERIODIC:
  14534. +
  14535. + case CLOCK_EVT_MODE_UNUSED:
  14536. + case CLOCK_EVT_MODE_RESUME:
  14537. +
  14538. + default:
  14539. + printk(KERN_ERR "timer_set_mode: unhandled mode:%d\n",
  14540. + (int)mode);
  14541. + break;
  14542. + }
  14543. +
  14544. +}
  14545. +
  14546. +static int timer_set_next_event(unsigned long cycles,
  14547. + struct clock_event_device *unused)
  14548. +{
  14549. + unsigned long stc;
  14550. + do {
  14551. + stc = readl(__io_address(ST_BASE + 0x04));
  14552. + /* We could take a FIQ here, which may push ST above STC3 */
  14553. + writel(stc + cycles, __io_address(ST_BASE + 0x18));
  14554. + } while ((signed long) cycles >= 0 &&
  14555. + (signed long) (readl(__io_address(ST_BASE + 0x04)) - stc)
  14556. + >= (signed long) cycles);
  14557. + return 0;
  14558. +}
  14559. +
  14560. +static struct clock_event_device timer0_clockevent = {
  14561. + .name = "timer0",
  14562. + .shift = 32,
  14563. + .features = CLOCK_EVT_FEAT_ONESHOT,
  14564. + .set_mode = timer_set_mode,
  14565. + .set_next_event = timer_set_next_event,
  14566. +};
  14567. +
  14568. +/*
  14569. + * IRQ handler for the timer
  14570. + */
  14571. +static irqreturn_t bcm2709_timer_interrupt(int irq, void *dev_id)
  14572. +{
  14573. + struct clock_event_device *evt = &timer0_clockevent;
  14574. +
  14575. + writel(1 << 3, __io_address(ST_BASE + 0x00)); /* stcs clear timer int */
  14576. +
  14577. + evt->event_handler(evt);
  14578. +
  14579. + return IRQ_HANDLED;
  14580. +}
  14581. +
  14582. +static struct irqaction bcm2709_timer_irq = {
  14583. + .name = "BCM2709 Timer Tick",
  14584. + .flags = IRQF_DISABLED | IRQF_TIMER | IRQF_IRQPOLL,
  14585. + .handler = bcm2709_timer_interrupt,
  14586. +};
  14587. +
  14588. +/*
  14589. + * Set up timer interrupt, and return the current time in seconds.
  14590. + */
  14591. +
  14592. +static struct delay_timer bcm2709_delay_timer = {
  14593. + .read_current_timer = bcm2709_read_current_timer,
  14594. + .freq = STC_FREQ_HZ,
  14595. +};
  14596. +
  14597. +static void __init bcm2709_timer_init(void)
  14598. +{
  14599. + /* init high res timer */
  14600. + bcm2709_clocksource_init();
  14601. +
  14602. + /*
  14603. + * Make irqs happen for the system timer
  14604. + */
  14605. + setup_irq(IRQ_TIMER3, &bcm2708_timer_irq);
  14606. +
  14607. + sched_clock_register(bcm2709_read_sched_clock, 32, STC_FREQ_HZ);
  14608. +
  14609. + timer0_clockevent.mult =
  14610. + div_sc(STC_FREQ_HZ, NSEC_PER_SEC, timer0_clockevent.shift);
  14611. + timer0_clockevent.max_delta_ns =
  14612. + clockevent_delta2ns(0xffffffff, &timer0_clockevent);
  14613. + timer0_clockevent.min_delta_ns =
  14614. + clockevent_delta2ns(0xf, &timer0_clockevent);
  14615. +
  14616. + timer0_clockevent.cpumask = cpumask_of(0);
  14617. + clockevents_register_device(&timer0_clockevent);
  14618. +
  14619. + register_current_timer_delay(&bcm2708_delay_timer);
  14620. +}
  14621. +
  14622. +#else
  14623. +
  14624. +static void __init bcm2709_timer_init(void)
  14625. +{
  14626. + extern void dc4_arch_timer_init(void);
  14627. + // timer control
  14628. + writel(0, __io_address(ARM_LOCAL_CONTROL));
  14629. + // timer pre_scaler
  14630. + writel(0x80000000, __io_address(ARM_LOCAL_PRESCALER)); // 19.2MHz
  14631. + //writel(0x06AAAAAB, __io_address(ARM_LOCAL_PRESCALER)); // 1MHz
  14632. +
  14633. + if (use_dt)
  14634. + {
  14635. + of_clk_init(NULL);
  14636. + clocksource_of_init();
  14637. + }
  14638. + else
  14639. + dc4_arch_timer_init();
  14640. +}
  14641. +
  14642. +#endif
  14643. +
  14644. +#if defined(CONFIG_LEDS_GPIO) || defined(CONFIG_LEDS_GPIO_MODULE)
  14645. +#include <linux/leds.h>
  14646. +
  14647. +static struct gpio_led bcm2709_leds[] = {
  14648. + [0] = {
  14649. + .gpio = 16,
  14650. + .name = "led0",
  14651. + .default_trigger = "mmc0",
  14652. + .active_low = 1,
  14653. + },
  14654. +};
  14655. +
  14656. +static struct gpio_led_platform_data bcm2709_led_pdata = {
  14657. + .num_leds = ARRAY_SIZE(bcm2709_leds),
  14658. + .leds = bcm2709_leds,
  14659. +};
  14660. +
  14661. +static struct platform_device bcm2709_led_device = {
  14662. + .name = "leds-gpio",
  14663. + .id = -1,
  14664. + .dev = {
  14665. + .platform_data = &bcm2709_led_pdata,
  14666. + },
  14667. +};
  14668. +
  14669. +static void __init bcm2709_init_led(void)
  14670. +{
  14671. + bcm2709_leds[0].gpio = disk_led_gpio;
  14672. + bcm2709_leds[0].active_low = disk_led_active_low;
  14673. + bcm_register_device_dt(&bcm2709_led_device);
  14674. +}
  14675. +#else
  14676. +static inline void bcm2709_init_led(void)
  14677. +{
  14678. +}
  14679. +#endif
  14680. +
  14681. +void __init bcm2709_init_early(void)
  14682. +{
  14683. + /*
  14684. + * Some devices allocate their coherent buffers from atomic
  14685. + * context. Increase size of atomic coherent pool to make sure such
  14686. + * the allocations won't fail.
  14687. + */
  14688. + init_dma_coherent_pool_size(SZ_4M);
  14689. +
  14690. +#ifdef CONFIG_OF
  14691. + if (of_allnodes)
  14692. + use_dt = 1;
  14693. +#endif
  14694. +}
  14695. +
  14696. +static void __init board_reserve(void)
  14697. +{
  14698. +#if defined(CONFIG_BCM_VC_CMA)
  14699. + vc_cma_reserve();
  14700. +#endif
  14701. +}
  14702. +
  14703. +
  14704. +#include <linux/smp.h>
  14705. +
  14706. +#include <mach/hardware.h>
  14707. +#include <asm/cacheflush.h>
  14708. +#include <asm/smp_plat.h>
  14709. +int dc4=0;
  14710. +//void dc4_log(unsigned x) { if (dc4) writel((x), __io_address(ST_BASE+10 + raw_smp_processor_id()*4)); }
  14711. +void dc4_log_dead(unsigned x) { if (dc4) writel((readl(__io_address(ST_BASE+0x10 + raw_smp_processor_id()*4)) & 0xffff) | ((x)<<16), __io_address(ST_BASE+0x10 + raw_smp_processor_id()*4)); }
  14712. +
  14713. +static void bcm2835_send_doorbell(const struct cpumask *mask, unsigned int irq)
  14714. +{
  14715. + int cpu;
  14716. + /*
  14717. + * Ensure that stores to Normal memory are visible to the
  14718. + * other CPUs before issuing the IPI.
  14719. + */
  14720. + dsb();
  14721. +
  14722. + /* Convert our logical CPU mask into a physical one. */
  14723. + for_each_cpu(cpu, mask)
  14724. + {
  14725. + /* submit softirq */
  14726. + writel(1<<irq, __io_address(ARM_LOCAL_MAILBOX0_SET0 + 0x10 * MPIDR_AFFINITY_LEVEL(cpu_logical_map(cpu), 0)));
  14727. + }
  14728. +}
  14729. +
  14730. +void __init bcm2709_smp_init_cpus(void)
  14731. +{
  14732. + void secondary_startup(void);
  14733. + unsigned int i, ncores;
  14734. +
  14735. + ncores = 4; // xxx scu_get_core_count(NULL);
  14736. + printk("[%s] enter (%x->%x)\n", __FUNCTION__, (unsigned)virt_to_phys((void *)secondary_startup), (unsigned)__io_address(ST_BASE + 0x10));
  14737. + printk("[%s] ncores=%d\n", __FUNCTION__, ncores);
  14738. +
  14739. + for (i = 0; i < ncores; i++) {
  14740. + set_cpu_possible(i, true);
  14741. + /* enable IRQ (not FIQ) */
  14742. + writel(0x1, __io_address(ARM_LOCAL_MAILBOX_INT_CONTROL0 + 0x4 * i));
  14743. + //writel(0xf, __io_address(ARM_LOCAL_TIMER_INT_CONTROL0 + 0x4 * i));
  14744. + }
  14745. + set_smp_cross_call(bcm2835_send_doorbell);
  14746. +}
  14747. +
  14748. +/*
  14749. + * for arch/arm/kernel/smp.c:smp_prepare_cpus(unsigned int max_cpus)
  14750. + */
  14751. +void __init bcm2709_smp_prepare_cpus(unsigned int max_cpus)
  14752. +{
  14753. + //void __iomem *scu_base;
  14754. +
  14755. + printk("[%s] enter\n", __FUNCTION__);
  14756. + //scu_base = scu_base_addr();
  14757. + //scu_enable(scu_base);
  14758. +}
  14759. +
  14760. +/*
  14761. + * for linux/arch/arm/kernel/smp.c:secondary_start_kernel(void)
  14762. + */
  14763. +void __cpuinit bcm2709_secondary_init(unsigned int cpu)
  14764. +{
  14765. + printk("[%s] enter cpu:%d\n", __FUNCTION__, cpu);
  14766. + //gic_secondary_init(0);
  14767. +}
  14768. +
  14769. +/*
  14770. + * for linux/arch/arm/kernel/smp.c:__cpu_up(..)
  14771. + */
  14772. +int __cpuinit bcm2709_boot_secondary(unsigned int cpu, struct task_struct *idle)
  14773. +{
  14774. + void secondary_startup(void);
  14775. + void *mbox_set = __io_address(ARM_LOCAL_MAILBOX3_SET0 + 0x10 * MPIDR_AFFINITY_LEVEL(cpu_logical_map(cpu), 0));
  14776. + void *mbox_clr = __io_address(ARM_LOCAL_MAILBOX3_CLR0 + 0x10 * MPIDR_AFFINITY_LEVEL(cpu_logical_map(cpu), 0));
  14777. + unsigned secondary_boot = (unsigned)virt_to_phys((void *)secondary_startup);
  14778. + int timeout=20;
  14779. + unsigned t = -1;
  14780. + //printk("[%s] enter cpu:%d (%x->%p) %x\n", __FUNCTION__, cpu, secondary_boot, wake, readl(wake));
  14781. +
  14782. + dsb();
  14783. + BUG_ON(readl(mbox_clr) != 0);
  14784. + writel(secondary_boot, mbox_set);
  14785. +
  14786. + while (--timeout > 0) {
  14787. + t = readl(mbox_clr);
  14788. + if (t == 0) break;
  14789. + cpu_relax();
  14790. + }
  14791. + if (timeout==0)
  14792. + printk("[%s] cpu:%d failed to start (%x)\n", __FUNCTION__, cpu, t);
  14793. + else
  14794. + printk("[%s] cpu:%d started (%x) %d\n", __FUNCTION__, cpu, t, timeout);
  14795. +
  14796. + return 0;
  14797. +}
  14798. +
  14799. +
  14800. +struct smp_operations bcm2709_smp_ops __initdata = {
  14801. + .smp_init_cpus = bcm2709_smp_init_cpus,
  14802. + .smp_prepare_cpus = bcm2709_smp_prepare_cpus,
  14803. + .smp_secondary_init = bcm2709_secondary_init,
  14804. + .smp_boot_secondary = bcm2709_boot_secondary,
  14805. +};
  14806. +
  14807. +static const char * const bcm2709_compat[] = {
  14808. + "brcm,bcm2709",
  14809. + "brcm,bcm2708", /* Could use bcm2708 in a pinch */
  14810. + NULL
  14811. +};
  14812. +
  14813. +MACHINE_START(BCM2709, "BCM2709")
  14814. + /* Maintainer: Broadcom Europe Ltd. */
  14815. + .smp = smp_ops(bcm2709_smp_ops),
  14816. + .map_io = bcm2709_map_io,
  14817. + .init_irq = bcm2709_init_irq,
  14818. + .init_time = bcm2709_timer_init,
  14819. + .init_machine = bcm2709_init,
  14820. + .init_early = bcm2709_init_early,
  14821. + .reserve = board_reserve,
  14822. + .restart = bcm2709_restart,
  14823. + .dt_compat = bcm2709_compat,
  14824. +MACHINE_END
  14825. +
  14826. +MACHINE_START(BCM2708, "BCM2709")
  14827. + /* Maintainer: Broadcom Europe Ltd. */
  14828. + .smp = smp_ops(bcm2709_smp_ops),
  14829. + .map_io = bcm2709_map_io,
  14830. + .init_irq = bcm2709_init_irq,
  14831. + .init_time = bcm2709_timer_init,
  14832. + .init_machine = bcm2709_init,
  14833. + .init_early = bcm2709_init_early,
  14834. + .reserve = board_reserve,
  14835. + .restart = bcm2709_restart,
  14836. + .dt_compat = bcm2709_compat,
  14837. +MACHINE_END
  14838. +
  14839. +module_param(boardrev, uint, 0644);
  14840. +module_param(serial, uint, 0644);
  14841. +module_param(uart_clock, uint, 0644);
  14842. +module_param(disk_led_gpio, uint, 0644);
  14843. +module_param(disk_led_active_low, uint, 0644);
  14844. +module_param(reboot_part, uint, 0644);
  14845. +module_param(w1_gpio_pin, uint, 0644);
  14846. +module_param(w1_gpio_pullup, uint, 0644);
  14847. +module_param(pps_gpio_pin, int, 0644);
  14848. +MODULE_PARM_DESC(pps_gpio_pin, "Set GPIO pin to reserve for PPS");
  14849. +module_param(vc_i2c_override, bool, 0644);
  14850. +MODULE_PARM_DESC(vc_i2c_override, "Allow the use of VC's I2C peripheral.");
  14851. diff -Nur linux-3.18.14/arch/arm/mach-bcm2709/bcm2709.h linux-rpi/arch/arm/mach-bcm2709/bcm2709.h
  14852. --- linux-3.18.14/arch/arm/mach-bcm2709/bcm2709.h 1969-12-31 18:00:00.000000000 -0600
  14853. +++ linux-rpi/arch/arm/mach-bcm2709/bcm2709.h 2015-05-31 14:46:08.209661004 -0500
  14854. @@ -0,0 +1,49 @@
  14855. +/*
  14856. + * linux/arch/arm/mach-bcm2708/bcm2708.h
  14857. + *
  14858. + * BCM2708 machine support header
  14859. + *
  14860. + * Copyright (C) 2010 Broadcom
  14861. + *
  14862. + * This program is free software; you can redistribute it and/or modify
  14863. + * it under the terms of the GNU General Public License as published by
  14864. + * the Free Software Foundation; either version 2 of the License, or
  14865. + * (at your option) any later version.
  14866. + *
  14867. + * This program is distributed in the hope that it will be useful,
  14868. + * but WITHOUT ANY WARRANTY; without even the implied warranty of
  14869. + * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
  14870. + * GNU General Public License for more details.
  14871. + *
  14872. + * You should have received a copy of the GNU General Public License
  14873. + * along with this program; if not, write to the Free Software
  14874. + * Foundation, Inc., 59 Temple Place, Suite 330, Boston, MA 02111-1307 USA
  14875. + */
  14876. +
  14877. +#ifndef __BCM2708_BCM2708_H
  14878. +#define __BCM2708_BCM2708_H
  14879. +
  14880. +#include <linux/amba/bus.h>
  14881. +
  14882. +extern void __init bcm2708_init(void);
  14883. +extern void __init bcm2708_init_irq(void);
  14884. +extern void __init bcm2708_map_io(void);
  14885. +extern struct sys_timer bcm2708_timer;
  14886. +extern unsigned int mmc_status(struct device *dev);
  14887. +
  14888. +#define AMBA_DEVICE(name, busid, base, plat) \
  14889. +static struct amba_device name##_device = { \
  14890. + .dev = { \
  14891. + .coherent_dma_mask = ~0, \
  14892. + .init_name = busid, \
  14893. + .platform_data = plat, \
  14894. + }, \
  14895. + .res = { \
  14896. + .start = base##_BASE, \
  14897. + .end = (base##_BASE) + SZ_4K - 1,\
  14898. + .flags = IORESOURCE_MEM, \
  14899. + }, \
  14900. + .irq = base##_IRQ, \
  14901. +}
  14902. +
  14903. +#endif
  14904. diff -Nur linux-3.18.14/arch/arm/mach-bcm2709/clock.c linux-rpi/arch/arm/mach-bcm2709/clock.c
  14905. --- linux-3.18.14/arch/arm/mach-bcm2709/clock.c 1969-12-31 18:00:00.000000000 -0600
  14906. +++ linux-rpi/arch/arm/mach-bcm2709/clock.c 2015-05-31 14:46:08.209661004 -0500
  14907. @@ -0,0 +1,61 @@
  14908. +/*
  14909. + * linux/arch/arm/mach-bcm2708/clock.c
  14910. + *
  14911. + * Copyright (C) 2010 Broadcom
  14912. + *
  14913. + * This program is free software; you can redistribute it and/or modify
  14914. + * it under the terms of the GNU General Public License as published by
  14915. + * the Free Software Foundation; either version 2 of the License, or
  14916. + * (at your option) any later version.
  14917. + *
  14918. + * This program is distributed in the hope that it will be useful,
  14919. + * but WITHOUT ANY WARRANTY; without even the implied warranty of
  14920. + * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
  14921. + * GNU General Public License for more details.
  14922. + *
  14923. + * You should have received a copy of the GNU General Public License
  14924. + * along with this program; if not, write to the Free Software
  14925. + * Foundation, Inc., 59 Temple Place, Suite 330, Boston, MA 02111-1307 USA
  14926. + */
  14927. +#include <linux/module.h>
  14928. +#include <linux/kernel.h>
  14929. +#include <linux/device.h>
  14930. +#include <linux/list.h>
  14931. +#include <linux/errno.h>
  14932. +#include <linux/err.h>
  14933. +#include <linux/string.h>
  14934. +#include <linux/clk.h>
  14935. +#include <linux/mutex.h>
  14936. +
  14937. +#include <asm/clkdev.h>
  14938. +
  14939. +#include "clock.h"
  14940. +
  14941. +int clk_enable(struct clk *clk)
  14942. +{
  14943. + return 0;
  14944. +}
  14945. +EXPORT_SYMBOL(clk_enable);
  14946. +
  14947. +void clk_disable(struct clk *clk)
  14948. +{
  14949. +}
  14950. +EXPORT_SYMBOL(clk_disable);
  14951. +
  14952. +unsigned long clk_get_rate(struct clk *clk)
  14953. +{
  14954. + return clk->rate;
  14955. +}
  14956. +EXPORT_SYMBOL(clk_get_rate);
  14957. +
  14958. +long clk_round_rate(struct clk *clk, unsigned long rate)
  14959. +{
  14960. + return clk->rate;
  14961. +}
  14962. +EXPORT_SYMBOL(clk_round_rate);
  14963. +
  14964. +int clk_set_rate(struct clk *clk, unsigned long rate)
  14965. +{
  14966. + return -EIO;
  14967. +}
  14968. +EXPORT_SYMBOL(clk_set_rate);
  14969. diff -Nur linux-3.18.14/arch/arm/mach-bcm2709/clock.h linux-rpi/arch/arm/mach-bcm2709/clock.h
  14970. --- linux-3.18.14/arch/arm/mach-bcm2709/clock.h 1969-12-31 18:00:00.000000000 -0600
  14971. +++ linux-rpi/arch/arm/mach-bcm2709/clock.h 2015-05-31 14:46:08.209661004 -0500
  14972. @@ -0,0 +1,24 @@
  14973. +/*
  14974. + * linux/arch/arm/mach-bcm2708/clock.h
  14975. + *
  14976. + * Copyright (C) 2010 Broadcom
  14977. + *
  14978. + * This program is free software; you can redistribute it and/or modify
  14979. + * it under the terms of the GNU General Public License as published by
  14980. + * the Free Software Foundation; either version 2 of the License, or
  14981. + * (at your option) any later version.
  14982. + *
  14983. + * This program is distributed in the hope that it will be useful,
  14984. + * but WITHOUT ANY WARRANTY; without even the implied warranty of
  14985. + * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
  14986. + * GNU General Public License for more details.
  14987. + *
  14988. + * You should have received a copy of the GNU General Public License
  14989. + * along with this program; if not, write to the Free Software
  14990. + * Foundation, Inc., 59 Temple Place, Suite 330, Boston, MA 02111-1307 USA
  14991. + */
  14992. +struct module;
  14993. +
  14994. +struct clk {
  14995. + unsigned long rate;
  14996. +};
  14997. diff -Nur linux-3.18.14/arch/arm/mach-bcm2709/delay.S linux-rpi/arch/arm/mach-bcm2709/delay.S
  14998. --- linux-3.18.14/arch/arm/mach-bcm2709/delay.S 1969-12-31 18:00:00.000000000 -0600
  14999. +++ linux-rpi/arch/arm/mach-bcm2709/delay.S 2015-05-31 14:46:08.209661004 -0500
  15000. @@ -0,0 +1,21 @@
  15001. +/*
  15002. + * linux/arch/arm/lib/delay.S
  15003. + *
  15004. + * Copyright (C) 1995, 1996 Russell King
  15005. + *
  15006. + * This program is free software; you can redistribute it and/or modify
  15007. + * it under the terms of the GNU General Public License version 2 as
  15008. + * published by the Free Software Foundation.
  15009. + */
  15010. +#include <linux/linkage.h>
  15011. +#include <asm/assembler.h>
  15012. +#include <asm/param.h>
  15013. +
  15014. + .text
  15015. +.align 3 @ 8 byte alignment seems to be needed to avoid fetching stalls
  15016. +@ Delay routine
  15017. +ENTRY(bcm2708_delay)
  15018. + subs r0, r0, #1
  15019. + bhi bcm2708_delay
  15020. + mov pc, lr
  15021. +ENDPROC(bcm2708_delay)
  15022. diff -Nur linux-3.18.14/arch/arm/mach-bcm2709/dma.c linux-rpi/arch/arm/mach-bcm2709/dma.c
  15023. --- linux-3.18.14/arch/arm/mach-bcm2709/dma.c 1969-12-31 18:00:00.000000000 -0600
  15024. +++ linux-rpi/arch/arm/mach-bcm2709/dma.c 2015-05-31 14:46:08.213661004 -0500
  15025. @@ -0,0 +1,409 @@
  15026. +/*
  15027. + * linux/arch/arm/mach-bcm2708/dma.c
  15028. + *
  15029. + * Copyright (C) 2010 Broadcom
  15030. + *
  15031. + * This program is free software; you can redistribute it and/or modify
  15032. + * it under the terms of the GNU General Public License version 2 as
  15033. + * published by the Free Software Foundation.
  15034. + */
  15035. +
  15036. +#include <linux/slab.h>
  15037. +#include <linux/device.h>
  15038. +#include <linux/platform_device.h>
  15039. +#include <linux/module.h>
  15040. +#include <linux/scatterlist.h>
  15041. +
  15042. +#include <mach/dma.h>
  15043. +#include <mach/irqs.h>
  15044. +
  15045. +/*****************************************************************************\
  15046. + * *
  15047. + * Configuration *
  15048. + * *
  15049. +\*****************************************************************************/
  15050. +
  15051. +#define CACHE_LINE_MASK 31
  15052. +#define DRIVER_NAME BCM_DMAMAN_DRIVER_NAME
  15053. +#define DEFAULT_DMACHAN_BITMAP 0x10 /* channel 4 only */
  15054. +
  15055. +/* valid only for channels 0 - 14, 15 has its own base address */
  15056. +#define BCM2708_DMA_CHAN(n) ((n)<<8) /* base address */
  15057. +#define BCM2708_DMA_CHANIO(dma_base, n) \
  15058. + ((void __iomem *)((char *)(dma_base)+BCM2708_DMA_CHAN(n)))
  15059. +
  15060. +
  15061. +/*****************************************************************************\
  15062. + * *
  15063. + * DMA Auxilliary Functions *
  15064. + * *
  15065. +\*****************************************************************************/
  15066. +
  15067. +/* A DMA buffer on an arbitrary boundary may separate a cache line into a
  15068. + section inside the DMA buffer and another section outside it.
  15069. + Even if we flush DMA buffers from the cache there is always the chance that
  15070. + during a DMA someone will access the part of a cache line that is outside
  15071. + the DMA buffer - which will then bring in unwelcome data.
  15072. + Without being able to dictate our own buffer pools we must insist that
  15073. + DMA buffers consist of a whole number of cache lines.
  15074. +*/
  15075. +
  15076. +extern int
  15077. +bcm_sg_suitable_for_dma(struct scatterlist *sg_ptr, int sg_len)
  15078. +{
  15079. + int i;
  15080. +
  15081. + for (i = 0; i < sg_len; i++) {
  15082. + if (sg_ptr[i].offset & CACHE_LINE_MASK ||
  15083. + sg_ptr[i].length & CACHE_LINE_MASK)
  15084. + return 0;
  15085. + }
  15086. +
  15087. + return 1;
  15088. +}
  15089. +EXPORT_SYMBOL_GPL(bcm_sg_suitable_for_dma);
  15090. +
  15091. +extern void
  15092. +bcm_dma_start(void __iomem *dma_chan_base, dma_addr_t control_block)
  15093. +{
  15094. + dsb(); /* ARM data synchronization (push) operation */
  15095. +
  15096. + writel(control_block, dma_chan_base + BCM2708_DMA_ADDR);
  15097. + writel(BCM2708_DMA_ACTIVE, dma_chan_base + BCM2708_DMA_CS);
  15098. +}
  15099. +
  15100. +extern void bcm_dma_wait_idle(void __iomem *dma_chan_base)
  15101. +{
  15102. + dsb();
  15103. +
  15104. + /* ugly busy wait only option for now */
  15105. + while (readl(dma_chan_base + BCM2708_DMA_CS) & BCM2708_DMA_ACTIVE)
  15106. + cpu_relax();
  15107. +}
  15108. +
  15109. +EXPORT_SYMBOL_GPL(bcm_dma_start);
  15110. +
  15111. +extern bool bcm_dma_is_busy(void __iomem *dma_chan_base)
  15112. +{
  15113. + dsb();
  15114. +
  15115. + return readl(dma_chan_base + BCM2708_DMA_CS) & BCM2708_DMA_ACTIVE;
  15116. +}
  15117. +EXPORT_SYMBOL_GPL(bcm_dma_is_busy);
  15118. +
  15119. +/* Complete an ongoing DMA (assuming its results are to be ignored)
  15120. + Does nothing if there is no DMA in progress.
  15121. + This routine waits for the current AXI transfer to complete before
  15122. + terminating the current DMA. If the current transfer is hung on a DREQ used
  15123. + by an uncooperative peripheral the AXI transfer may never complete. In this
  15124. + case the routine times out and return a non-zero error code.
  15125. + Use of this routine doesn't guarantee that the ongoing or aborted DMA
  15126. + does not produce an interrupt.
  15127. +*/
  15128. +extern int
  15129. +bcm_dma_abort(void __iomem *dma_chan_base)
  15130. +{
  15131. + unsigned long int cs;
  15132. + int rc = 0;
  15133. +
  15134. + cs = readl(dma_chan_base + BCM2708_DMA_CS);
  15135. +
  15136. + if (BCM2708_DMA_ACTIVE & cs) {
  15137. + long int timeout = 10000;
  15138. +
  15139. + /* write 0 to the active bit - pause the DMA */
  15140. + writel(0, dma_chan_base + BCM2708_DMA_CS);
  15141. +
  15142. + /* wait for any current AXI transfer to complete */
  15143. + while (0 != (cs & BCM2708_DMA_ISPAUSED) && --timeout >= 0)
  15144. + cs = readl(dma_chan_base + BCM2708_DMA_CS);
  15145. +
  15146. + if (0 != (cs & BCM2708_DMA_ISPAUSED)) {
  15147. + /* we'll un-pause when we set of our next DMA */
  15148. + rc = -ETIMEDOUT;
  15149. +
  15150. + } else if (BCM2708_DMA_ACTIVE & cs) {
  15151. + /* terminate the control block chain */
  15152. + writel(0, dma_chan_base + BCM2708_DMA_NEXTCB);
  15153. +
  15154. + /* abort the whole DMA */
  15155. + writel(BCM2708_DMA_ABORT | BCM2708_DMA_ACTIVE,
  15156. + dma_chan_base + BCM2708_DMA_CS);
  15157. + }
  15158. + }
  15159. +
  15160. + return rc;
  15161. +}
  15162. +EXPORT_SYMBOL_GPL(bcm_dma_abort);
  15163. +
  15164. +
  15165. +/***************************************************************************** \
  15166. + * *
  15167. + * DMA Manager Device Methods *
  15168. + * *
  15169. +\*****************************************************************************/
  15170. +
  15171. +struct vc_dmaman {
  15172. + void __iomem *dma_base;
  15173. + u32 chan_available; /* bitmap of available channels */
  15174. + u32 has_feature[BCM_DMA_FEATURE_COUNT]; /* bitmap of feature presence */
  15175. +};
  15176. +
  15177. +static void vc_dmaman_init(struct vc_dmaman *dmaman, void __iomem *dma_base,
  15178. + u32 chans_available)
  15179. +{
  15180. + dmaman->dma_base = dma_base;
  15181. + dmaman->chan_available = chans_available;
  15182. + dmaman->has_feature[BCM_DMA_FEATURE_FAST_ORD] = 0x0c; /* chans 2 & 3 */
  15183. + dmaman->has_feature[BCM_DMA_FEATURE_BULK_ORD] = 0x01; /* chan 0 */
  15184. + dmaman->has_feature[BCM_DMA_FEATURE_NORMAL_ORD] = 0xfe; /* chans 1 to 7 */
  15185. + dmaman->has_feature[BCM_DMA_FEATURE_LITE_ORD] = 0x7f00; /* chans 8 to 14 */
  15186. +}
  15187. +
  15188. +static int vc_dmaman_chan_alloc(struct vc_dmaman *dmaman,
  15189. + unsigned preferred_feature_set)
  15190. +{
  15191. + u32 chans;
  15192. + int feature;
  15193. +
  15194. + chans = dmaman->chan_available;
  15195. + for (feature = 0; feature < BCM_DMA_FEATURE_COUNT; feature++)
  15196. + /* select the subset of available channels with the desired
  15197. + feature so long as some of the candidate channels have that
  15198. + feature */
  15199. + if ((preferred_feature_set & (1 << feature)) &&
  15200. + (chans & dmaman->has_feature[feature]))
  15201. + chans &= dmaman->has_feature[feature];
  15202. +
  15203. + if (chans) {
  15204. + int chan = 0;
  15205. + /* return the ordinal of the first channel in the bitmap */
  15206. + while (chans != 0 && (chans & 1) == 0) {
  15207. + chans >>= 1;
  15208. + chan++;
  15209. + }
  15210. + /* claim the channel */
  15211. + dmaman->chan_available &= ~(1 << chan);
  15212. + return chan;
  15213. + } else
  15214. + return -ENOMEM;
  15215. +}
  15216. +
  15217. +static int vc_dmaman_chan_free(struct vc_dmaman *dmaman, int chan)
  15218. +{
  15219. + if (chan < 0)
  15220. + return -EINVAL;
  15221. + else if ((1 << chan) & dmaman->chan_available)
  15222. + return -EIDRM;
  15223. + else {
  15224. + dmaman->chan_available |= (1 << chan);
  15225. + return 0;
  15226. + }
  15227. +}
  15228. +
  15229. +/*****************************************************************************\
  15230. + * *
  15231. + * DMA IRQs *
  15232. + * *
  15233. +\*****************************************************************************/
  15234. +
  15235. +static unsigned char bcm_dma_irqs[] = {
  15236. + IRQ_DMA0,
  15237. + IRQ_DMA1,
  15238. + IRQ_DMA2,
  15239. + IRQ_DMA3,
  15240. + IRQ_DMA4,
  15241. + IRQ_DMA5,
  15242. + IRQ_DMA6,
  15243. + IRQ_DMA7,
  15244. + IRQ_DMA8,
  15245. + IRQ_DMA9,
  15246. + IRQ_DMA10,
  15247. + IRQ_DMA11,
  15248. + IRQ_DMA12
  15249. +};
  15250. +
  15251. +
  15252. +/***************************************************************************** \
  15253. + * *
  15254. + * DMA Manager Monitor *
  15255. + * *
  15256. +\*****************************************************************************/
  15257. +
  15258. +static struct device *dmaman_dev; /* we assume there's only one! */
  15259. +
  15260. +extern int bcm_dma_chan_alloc(unsigned preferred_feature_set,
  15261. + void __iomem **out_dma_base, int *out_dma_irq)
  15262. +{
  15263. + if (!dmaman_dev)
  15264. + return -ENODEV;
  15265. + else {
  15266. + struct vc_dmaman *dmaman = dev_get_drvdata(dmaman_dev);
  15267. + int rc;
  15268. +
  15269. + device_lock(dmaman_dev);
  15270. + rc = vc_dmaman_chan_alloc(dmaman, preferred_feature_set);
  15271. + if (rc >= 0) {
  15272. + *out_dma_base = BCM2708_DMA_CHANIO(dmaman->dma_base,
  15273. + rc);
  15274. + *out_dma_irq = bcm_dma_irqs[rc];
  15275. + }
  15276. + device_unlock(dmaman_dev);
  15277. +
  15278. + return rc;
  15279. + }
  15280. +}
  15281. +EXPORT_SYMBOL_GPL(bcm_dma_chan_alloc);
  15282. +
  15283. +extern int bcm_dma_chan_free(int channel)
  15284. +{
  15285. + if (dmaman_dev) {
  15286. + struct vc_dmaman *dmaman = dev_get_drvdata(dmaman_dev);
  15287. + int rc;
  15288. +
  15289. + device_lock(dmaman_dev);
  15290. + rc = vc_dmaman_chan_free(dmaman, channel);
  15291. + device_unlock(dmaman_dev);
  15292. +
  15293. + return rc;
  15294. + } else
  15295. + return -ENODEV;
  15296. +}
  15297. +EXPORT_SYMBOL_GPL(bcm_dma_chan_free);
  15298. +
  15299. +static int dev_dmaman_register(const char *dev_name, struct device *dev)
  15300. +{
  15301. + int rc = dmaman_dev ? -EINVAL : 0;
  15302. + dmaman_dev = dev;
  15303. + return rc;
  15304. +}
  15305. +
  15306. +static void dev_dmaman_deregister(const char *dev_name, struct device *dev)
  15307. +{
  15308. + dmaman_dev = NULL;
  15309. +}
  15310. +
  15311. +/*****************************************************************************\
  15312. + * *
  15313. + * DMA Device *
  15314. + * *
  15315. +\*****************************************************************************/
  15316. +
  15317. +static int dmachans = -1; /* module parameter */
  15318. +
  15319. +static int bcm_dmaman_probe(struct platform_device *pdev)
  15320. +{
  15321. + int ret = 0;
  15322. + struct vc_dmaman *dmaman;
  15323. + struct resource *dma_res = NULL;
  15324. + void __iomem *dma_base = NULL;
  15325. + int have_dma_region = 0;
  15326. +
  15327. + dmaman = kzalloc(sizeof(*dmaman), GFP_KERNEL);
  15328. + if (NULL == dmaman) {
  15329. + printk(KERN_ERR DRIVER_NAME ": failed to allocate "
  15330. + "DMA management memory\n");
  15331. + ret = -ENOMEM;
  15332. + } else {
  15333. +
  15334. + dma_res = platform_get_resource(pdev, IORESOURCE_MEM, 0);
  15335. + if (dma_res == NULL) {
  15336. + printk(KERN_ERR DRIVER_NAME ": failed to obtain memory "
  15337. + "resource\n");
  15338. + ret = -ENODEV;
  15339. + } else if (!request_mem_region(dma_res->start,
  15340. + resource_size(dma_res),
  15341. + DRIVER_NAME)) {
  15342. + dev_err(&pdev->dev, "cannot obtain DMA region\n");
  15343. + ret = -EBUSY;
  15344. + } else {
  15345. + have_dma_region = 1;
  15346. + dma_base = ioremap(dma_res->start,
  15347. + resource_size(dma_res));
  15348. + if (!dma_base) {
  15349. + dev_err(&pdev->dev, "cannot map DMA region\n");
  15350. + ret = -ENOMEM;
  15351. + } else {
  15352. + /* use module parameter if one was provided */
  15353. + if (dmachans > 0)
  15354. + vc_dmaman_init(dmaman, dma_base,
  15355. + dmachans);
  15356. + else
  15357. + vc_dmaman_init(dmaman, dma_base,
  15358. + DEFAULT_DMACHAN_BITMAP);
  15359. +
  15360. + platform_set_drvdata(pdev, dmaman);
  15361. + dev_dmaman_register(DRIVER_NAME, &pdev->dev);
  15362. +
  15363. + printk(KERN_INFO DRIVER_NAME ": DMA manager "
  15364. + "at %p\n", dma_base);
  15365. + }
  15366. + }
  15367. + }
  15368. + if (ret != 0) {
  15369. + if (dma_base)
  15370. + iounmap(dma_base);
  15371. + if (dma_res && have_dma_region)
  15372. + release_mem_region(dma_res->start,
  15373. + resource_size(dma_res));
  15374. + if (dmaman)
  15375. + kfree(dmaman);
  15376. + }
  15377. + return ret;
  15378. +}
  15379. +
  15380. +static int bcm_dmaman_remove(struct platform_device *pdev)
  15381. +{
  15382. + struct vc_dmaman *dmaman = platform_get_drvdata(pdev);
  15383. +
  15384. + platform_set_drvdata(pdev, NULL);
  15385. + dev_dmaman_deregister(DRIVER_NAME, &pdev->dev);
  15386. + kfree(dmaman);
  15387. +
  15388. + return 0;
  15389. +}
  15390. +
  15391. +static struct platform_driver bcm_dmaman_driver = {
  15392. + .probe = bcm_dmaman_probe,
  15393. + .remove = bcm_dmaman_remove,
  15394. +
  15395. + .driver = {
  15396. + .name = DRIVER_NAME,
  15397. + .owner = THIS_MODULE,
  15398. + },
  15399. +};
  15400. +
  15401. +/*****************************************************************************\
  15402. + * *
  15403. + * Driver init/exit *
  15404. + * *
  15405. +\*****************************************************************************/
  15406. +
  15407. +static int __init bcm_dmaman_drv_init(void)
  15408. +{
  15409. + int ret;
  15410. +
  15411. + ret = platform_driver_register(&bcm_dmaman_driver);
  15412. + if (ret != 0) {
  15413. + printk(KERN_ERR DRIVER_NAME ": failed to register "
  15414. + "on platform\n");
  15415. + }
  15416. +
  15417. + return ret;
  15418. +}
  15419. +
  15420. +static void __exit bcm_dmaman_drv_exit(void)
  15421. +{
  15422. + platform_driver_unregister(&bcm_dmaman_driver);
  15423. +}
  15424. +
  15425. +module_init(bcm_dmaman_drv_init);
  15426. +module_exit(bcm_dmaman_drv_exit);
  15427. +
  15428. +module_param(dmachans, int, 0644);
  15429. +
  15430. +MODULE_AUTHOR("Gray Girling <grayg@broadcom.com>");
  15431. +MODULE_DESCRIPTION("DMA channel manager driver");
  15432. +MODULE_LICENSE("GPL");
  15433. +
  15434. +MODULE_PARM_DESC(dmachans, "Bitmap of DMA channels available to the ARM");
  15435. diff -Nur linux-3.18.14/arch/arm/mach-bcm2709/dmaer.c linux-rpi/arch/arm/mach-bcm2709/dmaer.c
  15436. --- linux-3.18.14/arch/arm/mach-bcm2709/dmaer.c 1969-12-31 18:00:00.000000000 -0600
  15437. +++ linux-rpi/arch/arm/mach-bcm2709/dmaer.c 2015-05-31 14:46:08.213661004 -0500
  15438. @@ -0,0 +1,886 @@
  15439. +#include <linux/init.h>
  15440. +#include <linux/sched.h>
  15441. +#include <linux/module.h>
  15442. +#include <linux/types.h>
  15443. +#include <linux/kdev_t.h>
  15444. +#include <linux/fs.h>
  15445. +#include <linux/cdev.h>
  15446. +#include <linux/mm.h>
  15447. +#include <linux/slab.h>
  15448. +#include <linux/pagemap.h>
  15449. +#include <linux/device.h>
  15450. +#include <linux/jiffies.h>
  15451. +#include <linux/timex.h>
  15452. +#include <linux/dma-mapping.h>
  15453. +
  15454. +#include <asm/uaccess.h>
  15455. +#include <asm/atomic.h>
  15456. +#include <asm/cacheflush.h>
  15457. +#include <asm/io.h>
  15458. +
  15459. +#include <mach/dma.h>
  15460. +#include <mach/vc_support.h>
  15461. +
  15462. +#ifdef ECLIPSE_IGNORE
  15463. +
  15464. +#define __user
  15465. +#define __init
  15466. +#define __exit
  15467. +#define __iomem
  15468. +#define KERN_DEBUG
  15469. +#define KERN_ERR
  15470. +#define KERN_WARNING
  15471. +#define KERN_INFO
  15472. +#define _IOWR(a, b, c) b
  15473. +#define _IOW(a, b, c) b
  15474. +#define _IO(a, b) b
  15475. +
  15476. +#endif
  15477. +
  15478. +//#define inline
  15479. +
  15480. +#define PRINTK(args...) printk(args)
  15481. +//#define PRINTK_VERBOSE(args...) printk(args)
  15482. +//#define PRINTK(args...)
  15483. +#define PRINTK_VERBOSE(args...)
  15484. +
  15485. +/***** TYPES ****/
  15486. +#define PAGES_PER_LIST 500
  15487. +struct PageList
  15488. +{
  15489. + struct page *m_pPages[PAGES_PER_LIST];
  15490. + unsigned int m_used;
  15491. + struct PageList *m_pNext;
  15492. +};
  15493. +
  15494. +struct VmaPageList
  15495. +{
  15496. + //each vma has a linked list of pages associated with it
  15497. + struct PageList *m_pPageHead;
  15498. + struct PageList *m_pPageTail;
  15499. + unsigned int m_refCount;
  15500. +};
  15501. +
  15502. +struct DmaControlBlock
  15503. +{
  15504. + unsigned int m_transferInfo;
  15505. + void __user *m_pSourceAddr;
  15506. + void __user *m_pDestAddr;
  15507. + unsigned int m_xferLen;
  15508. + unsigned int m_tdStride;
  15509. + struct DmaControlBlock *m_pNext;
  15510. + unsigned int m_blank1, m_blank2;
  15511. +};
  15512. +
  15513. +/***** DEFINES ******/
  15514. +//magic number defining the module
  15515. +#define DMA_MAGIC 0xdd
  15516. +
  15517. +//do user virtual to physical translation of the CB chain
  15518. +#define DMA_PREPARE _IOWR(DMA_MAGIC, 0, struct DmaControlBlock *)
  15519. +
  15520. +//kick the pre-prepared CB chain
  15521. +#define DMA_KICK _IOW(DMA_MAGIC, 1, struct DmaControlBlock *)
  15522. +
  15523. +//prepare it, kick it, wait for it
  15524. +#define DMA_PREPARE_KICK_WAIT _IOWR(DMA_MAGIC, 2, struct DmaControlBlock *)
  15525. +
  15526. +//prepare it, kick it, don't wait for it
  15527. +#define DMA_PREPARE_KICK _IOWR(DMA_MAGIC, 3, struct DmaControlBlock *)
  15528. +
  15529. +//not currently implemented
  15530. +#define DMA_WAIT_ONE _IO(DMA_MAGIC, 4, struct DmaControlBlock *)
  15531. +
  15532. +//wait on all kicked CB chains
  15533. +#define DMA_WAIT_ALL _IO(DMA_MAGIC, 5)
  15534. +
  15535. +//in order to discover the largest AXI burst that should be programmed into the transfer params
  15536. +#define DMA_MAX_BURST _IO(DMA_MAGIC, 6)
  15537. +
  15538. +//set the address range through which the user address is assumed to already by a physical address
  15539. +#define DMA_SET_MIN_PHYS _IOW(DMA_MAGIC, 7, unsigned long)
  15540. +#define DMA_SET_MAX_PHYS _IOW(DMA_MAGIC, 8, unsigned long)
  15541. +#define DMA_SET_PHYS_OFFSET _IOW(DMA_MAGIC, 9, unsigned long)
  15542. +
  15543. +//used to define the size for the CMA-based allocation *in pages*, can only be done once once the file is opened
  15544. +#define DMA_CMA_SET_SIZE _IOW(DMA_MAGIC, 10, unsigned long)
  15545. +
  15546. +//used to get the version of the module, to test for a capability
  15547. +#define DMA_GET_VERSION _IO(DMA_MAGIC, 99)
  15548. +
  15549. +#define VERSION_NUMBER 1
  15550. +
  15551. +#define VIRT_TO_BUS_CACHE_SIZE 8
  15552. +
  15553. +/***** FILE OPS *****/
  15554. +static int Open(struct inode *pInode, struct file *pFile);
  15555. +static int Release(struct inode *pInode, struct file *pFile);
  15556. +static long Ioctl(struct file *pFile, unsigned int cmd, unsigned long arg);
  15557. +static ssize_t Read(struct file *pFile, char __user *pUser, size_t count, loff_t *offp);
  15558. +static int Mmap(struct file *pFile, struct vm_area_struct *pVma);
  15559. +
  15560. +/***** VMA OPS ****/
  15561. +static void VmaOpen4k(struct vm_area_struct *pVma);
  15562. +static void VmaClose4k(struct vm_area_struct *pVma);
  15563. +static int VmaFault4k(struct vm_area_struct *pVma, struct vm_fault *pVmf);
  15564. +
  15565. +/**** DMA PROTOTYPES */
  15566. +static struct DmaControlBlock __user *DmaPrepare(struct DmaControlBlock __user *pUserCB, int *pError);
  15567. +static int DmaKick(struct DmaControlBlock __user *pUserCB);
  15568. +static void DmaWaitAll(void);
  15569. +
  15570. +/**** GENERIC ****/
  15571. +static int __init dmaer_init(void);
  15572. +static void __exit dmaer_exit(void);
  15573. +
  15574. +/*** OPS ***/
  15575. +static struct vm_operations_struct g_vmOps4k = {
  15576. + .open = VmaOpen4k,
  15577. + .close = VmaClose4k,
  15578. + .fault = VmaFault4k,
  15579. +};
  15580. +
  15581. +static struct file_operations g_fOps = {
  15582. + .owner = THIS_MODULE,
  15583. + .llseek = 0,
  15584. + .read = Read,
  15585. + .write = 0,
  15586. + .unlocked_ioctl = Ioctl,
  15587. + .open = Open,
  15588. + .release = Release,
  15589. + .mmap = Mmap,
  15590. +};
  15591. +
  15592. +/***** GLOBALS ******/
  15593. +static dev_t g_majorMinor;
  15594. +
  15595. +//tracking usage of the two files
  15596. +static atomic_t g_oneLock4k = ATOMIC_INIT(1);
  15597. +
  15598. +//device operations
  15599. +static struct cdev g_cDev;
  15600. +static int g_trackedPages = 0;
  15601. +
  15602. +//dma control
  15603. +static unsigned int *g_pDmaChanBase;
  15604. +static int g_dmaIrq;
  15605. +static int g_dmaChan;
  15606. +
  15607. +//cma allocation
  15608. +static int g_cmaHandle;
  15609. +
  15610. +//user virtual to bus address translation acceleration
  15611. +static unsigned long g_virtAddr[VIRT_TO_BUS_CACHE_SIZE];
  15612. +static unsigned long g_busAddr[VIRT_TO_BUS_CACHE_SIZE];
  15613. +static unsigned long g_cbVirtAddr;
  15614. +static unsigned long g_cbBusAddr;
  15615. +static int g_cacheInsertAt;
  15616. +static int g_cacheHit, g_cacheMiss;
  15617. +
  15618. +//off by default
  15619. +static void __user *g_pMinPhys;
  15620. +static void __user *g_pMaxPhys;
  15621. +static unsigned long g_physOffset;
  15622. +
  15623. +/****** CACHE OPERATIONS ********/
  15624. +static inline void FlushAddrCache(void)
  15625. +{
  15626. + int count = 0;
  15627. + for (count = 0; count < VIRT_TO_BUS_CACHE_SIZE; count++)
  15628. + g_virtAddr[count] = 0xffffffff; //never going to match as we always chop the bottom bits anyway
  15629. +
  15630. + g_cbVirtAddr = 0xffffffff;
  15631. +
  15632. + g_cacheInsertAt = 0;
  15633. +}
  15634. +
  15635. +//translate from a user virtual address to a bus address by mapping the page
  15636. +//NB this won't lock a page in memory, so to avoid potential paging issues using kernel logical addresses
  15637. +static inline void __iomem *UserVirtualToBus(void __user *pUser)
  15638. +{
  15639. + int mapped;
  15640. + struct page *pPage;
  15641. + void *phys;
  15642. +
  15643. + //map it (requiring that the pointer points to something that does not hang off the page boundary)
  15644. + mapped = get_user_pages(current, current->mm,
  15645. + (unsigned long)pUser, 1,
  15646. + 1, 0,
  15647. + &pPage,
  15648. + 0);
  15649. +
  15650. + if (mapped <= 0) //error
  15651. + return 0;
  15652. +
  15653. + PRINTK_VERBOSE(KERN_DEBUG "user virtual %p arm phys %p bus %p\n",
  15654. + pUser, page_address(pPage), (void __iomem *)__virt_to_bus(page_address(pPage)));
  15655. +
  15656. + //get the arm physical address
  15657. + phys = page_address(pPage) + offset_in_page(pUser);
  15658. + page_cache_release(pPage);
  15659. +
  15660. + //and now the bus address
  15661. + return (void __iomem *)__virt_to_bus(phys);
  15662. +}
  15663. +
  15664. +static inline void __iomem *UserVirtualToBusViaCbCache(void __user *pUser)
  15665. +{
  15666. + unsigned long virtual_page = (unsigned long)pUser & ~4095;
  15667. + unsigned long page_offset = (unsigned long)pUser & 4095;
  15668. + unsigned long bus_addr;
  15669. +
  15670. + if (g_cbVirtAddr == virtual_page)
  15671. + {
  15672. + bus_addr = g_cbBusAddr + page_offset;
  15673. + g_cacheHit++;
  15674. + return (void __iomem *)bus_addr;
  15675. + }
  15676. + else
  15677. + {
  15678. + bus_addr = (unsigned long)UserVirtualToBus(pUser);
  15679. +
  15680. + if (!bus_addr)
  15681. + return 0;
  15682. +
  15683. + g_cbVirtAddr = virtual_page;
  15684. + g_cbBusAddr = bus_addr & ~4095;
  15685. + g_cacheMiss++;
  15686. +
  15687. + return (void __iomem *)bus_addr;
  15688. + }
  15689. +}
  15690. +
  15691. +//do the same as above, by query our virt->bus cache
  15692. +static inline void __iomem *UserVirtualToBusViaCache(void __user *pUser)
  15693. +{
  15694. + int count;
  15695. + //get the page and its offset
  15696. + unsigned long virtual_page = (unsigned long)pUser & ~4095;
  15697. + unsigned long page_offset = (unsigned long)pUser & 4095;
  15698. + unsigned long bus_addr;
  15699. +
  15700. + if (pUser >= g_pMinPhys && pUser < g_pMaxPhys)
  15701. + {
  15702. + PRINTK_VERBOSE(KERN_DEBUG "user->phys passthrough on %p\n", pUser);
  15703. + return (void __iomem *)((unsigned long)pUser + g_physOffset);
  15704. + }
  15705. +
  15706. + //check the cache for our entry
  15707. + for (count = 0; count < VIRT_TO_BUS_CACHE_SIZE; count++)
  15708. + if (g_virtAddr[count] == virtual_page)
  15709. + {
  15710. + bus_addr = g_busAddr[count] + page_offset;
  15711. + g_cacheHit++;
  15712. + return (void __iomem *)bus_addr;
  15713. + }
  15714. +
  15715. + //not found, look up manually and then insert its page address
  15716. + bus_addr = (unsigned long)UserVirtualToBus(pUser);
  15717. +
  15718. + if (!bus_addr)
  15719. + return 0;
  15720. +
  15721. + g_virtAddr[g_cacheInsertAt] = virtual_page;
  15722. + g_busAddr[g_cacheInsertAt] = bus_addr & ~4095;
  15723. +
  15724. + //round robin
  15725. + g_cacheInsertAt++;
  15726. + if (g_cacheInsertAt == VIRT_TO_BUS_CACHE_SIZE)
  15727. + g_cacheInsertAt = 0;
  15728. +
  15729. + g_cacheMiss++;
  15730. +
  15731. + return (void __iomem *)bus_addr;
  15732. +}
  15733. +
  15734. +/***** FILE OPERATIONS ****/
  15735. +static int Open(struct inode *pInode, struct file *pFile)
  15736. +{
  15737. + PRINTK(KERN_DEBUG "file opening: %d/%d\n", imajor(pInode), iminor(pInode));
  15738. +
  15739. + //check which device we are
  15740. + if (iminor(pInode) == 0) //4k
  15741. + {
  15742. + //only one at a time
  15743. + if (!atomic_dec_and_test(&g_oneLock4k))
  15744. + {
  15745. + atomic_inc(&g_oneLock4k);
  15746. + return -EBUSY;
  15747. + }
  15748. + }
  15749. + else
  15750. + return -EINVAL;
  15751. +
  15752. + //todo there will be trouble if two different processes open the files
  15753. +
  15754. + //reset after any file is opened
  15755. + g_pMinPhys = (void __user *)-1;
  15756. + g_pMaxPhys = (void __user *)0;
  15757. + g_physOffset = 0;
  15758. + g_cmaHandle = 0;
  15759. +
  15760. + return 0;
  15761. +}
  15762. +
  15763. +static int Release(struct inode *pInode, struct file *pFile)
  15764. +{
  15765. + PRINTK(KERN_DEBUG "file closing, %d pages tracked\n", g_trackedPages);
  15766. + if (g_trackedPages)
  15767. + PRINTK(KERN_ERR "we\'re leaking memory!\n");
  15768. +
  15769. + //wait for any dmas to finish
  15770. + DmaWaitAll();
  15771. +
  15772. + //free this memory on the application closing the file or it crashing (implicitly closing the file)
  15773. + if (g_cmaHandle)
  15774. + {
  15775. + PRINTK(KERN_DEBUG "unlocking vc memory\n");
  15776. + if (UnlockVcMemory(g_cmaHandle))
  15777. + PRINTK(KERN_ERR "uh-oh, unable to unlock vc memory!\n");
  15778. + PRINTK(KERN_DEBUG "releasing vc memory\n");
  15779. + if (ReleaseVcMemory(g_cmaHandle))
  15780. + PRINTK(KERN_ERR "uh-oh, unable to release vc memory!\n");
  15781. + }
  15782. +
  15783. + if (iminor(pInode) == 0)
  15784. + atomic_inc(&g_oneLock4k);
  15785. + else
  15786. + return -EINVAL;
  15787. +
  15788. + return 0;
  15789. +}
  15790. +
  15791. +static struct DmaControlBlock __user *DmaPrepare(struct DmaControlBlock __user *pUserCB, int *pError)
  15792. +{
  15793. + struct DmaControlBlock kernCB;
  15794. + struct DmaControlBlock __user *pUNext;
  15795. + void __iomem *pSourceBus, __iomem *pDestBus;
  15796. +
  15797. + //get the control block into kernel memory so we can work on it
  15798. + if (copy_from_user(&kernCB, pUserCB, sizeof(struct DmaControlBlock)) != 0)
  15799. + {
  15800. + PRINTK(KERN_ERR "copy_from_user failed for user cb %p\n", pUserCB);
  15801. + *pError = 1;
  15802. + return 0;
  15803. + }
  15804. +
  15805. + if (kernCB.m_pSourceAddr == 0 || kernCB.m_pDestAddr == 0)
  15806. + {
  15807. + PRINTK(KERN_ERR "faulty source (%p) dest (%p) addresses for user cb %p\n",
  15808. + kernCB.m_pSourceAddr, kernCB.m_pDestAddr, pUserCB);
  15809. + *pError = 1;
  15810. + return 0;
  15811. + }
  15812. +
  15813. + pSourceBus = UserVirtualToBusViaCache(kernCB.m_pSourceAddr);
  15814. + pDestBus = UserVirtualToBusViaCache(kernCB.m_pDestAddr);
  15815. +
  15816. + if (!pSourceBus || !pDestBus)
  15817. + {
  15818. + PRINTK(KERN_ERR "virtual to bus translation failure for source/dest %p/%p->%p/%p\n",
  15819. + kernCB.m_pSourceAddr, kernCB.m_pDestAddr,
  15820. + pSourceBus, pDestBus);
  15821. + *pError = 1;
  15822. + return 0;
  15823. + }
  15824. +
  15825. + //update the user structure with the new bus addresses
  15826. + kernCB.m_pSourceAddr = pSourceBus;
  15827. + kernCB.m_pDestAddr = pDestBus;
  15828. +
  15829. + PRINTK_VERBOSE(KERN_DEBUG "final source %p dest %p\n", kernCB.m_pSourceAddr, kernCB.m_pDestAddr);
  15830. +
  15831. + //sort out the bus address for the next block
  15832. + pUNext = kernCB.m_pNext;
  15833. +
  15834. + if (kernCB.m_pNext)
  15835. + {
  15836. + void __iomem *pNextBus;
  15837. + pNextBus = UserVirtualToBusViaCbCache(kernCB.m_pNext);
  15838. +
  15839. + if (!pNextBus)
  15840. + {
  15841. + PRINTK(KERN_ERR "virtual to bus translation failure for m_pNext\n");
  15842. + *pError = 1;
  15843. + return 0;
  15844. + }
  15845. +
  15846. + //update the pointer with the bus address
  15847. + kernCB.m_pNext = pNextBus;
  15848. + }
  15849. +
  15850. + //write it back to user space
  15851. + if (copy_to_user(pUserCB, &kernCB, sizeof(struct DmaControlBlock)) != 0)
  15852. + {
  15853. + PRINTK(KERN_ERR "copy_to_user failed for cb %p\n", pUserCB);
  15854. + *pError = 1;
  15855. + return 0;
  15856. + }
  15857. +
  15858. + __cpuc_flush_dcache_area(pUserCB, 32);
  15859. +
  15860. + *pError = 0;
  15861. + return pUNext;
  15862. +}
  15863. +
  15864. +static int DmaKick(struct DmaControlBlock __user *pUserCB)
  15865. +{
  15866. + void __iomem *pBusCB;
  15867. +
  15868. + pBusCB = UserVirtualToBusViaCbCache(pUserCB);
  15869. + if (!pBusCB)
  15870. + {
  15871. + PRINTK(KERN_ERR "virtual to bus translation failure for cb\n");
  15872. + return 1;
  15873. + }
  15874. +
  15875. + //flush_cache_all();
  15876. +
  15877. + bcm_dma_start(g_pDmaChanBase, (dma_addr_t)pBusCB);
  15878. +
  15879. + return 0;
  15880. +}
  15881. +
  15882. +static void DmaWaitAll(void)
  15883. +{
  15884. + int counter = 0;
  15885. + volatile int inner_count;
  15886. + volatile unsigned int cs;
  15887. + unsigned long time_before, time_after;
  15888. +
  15889. + time_before = jiffies;
  15890. + //bcm_dma_wait_idle(g_pDmaChanBase);
  15891. + dsb();
  15892. +
  15893. + cs = readl(g_pDmaChanBase);
  15894. +
  15895. + while ((cs & 1) == 1)
  15896. + {
  15897. + cs = readl(g_pDmaChanBase);
  15898. + counter++;
  15899. +
  15900. + for (inner_count = 0; inner_count < 32; inner_count++);
  15901. +
  15902. + asm volatile ("MCR p15,0,r0,c7,c0,4 \n");
  15903. + //cpu_do_idle();
  15904. + if (counter >= 1000000)
  15905. + {
  15906. + PRINTK(KERN_WARNING "DMA failed to finish in a timely fashion\n");
  15907. + break;
  15908. + }
  15909. + }
  15910. + time_after = jiffies;
  15911. + PRINTK_VERBOSE(KERN_DEBUG "done, counter %d, cs %08x", counter, cs);
  15912. + PRINTK_VERBOSE(KERN_DEBUG "took %ld jiffies, %d HZ\n", time_after - time_before, HZ);
  15913. +}
  15914. +
  15915. +static long Ioctl(struct file *pFile, unsigned int cmd, unsigned long arg)
  15916. +{
  15917. + int error = 0;
  15918. + PRINTK_VERBOSE(KERN_DEBUG "ioctl cmd %x arg %lx\n", cmd, arg);
  15919. +
  15920. + switch (cmd)
  15921. + {
  15922. + case DMA_PREPARE:
  15923. + case DMA_PREPARE_KICK:
  15924. + case DMA_PREPARE_KICK_WAIT:
  15925. + {
  15926. + struct DmaControlBlock __user *pUCB = (struct DmaControlBlock *)arg;
  15927. + int steps = 0;
  15928. + unsigned long start_time = jiffies;
  15929. + (void)start_time;
  15930. +
  15931. + //flush our address cache
  15932. + FlushAddrCache();
  15933. +
  15934. + PRINTK_VERBOSE(KERN_DEBUG "dma prepare\n");
  15935. +
  15936. + //do virtual to bus translation for each entry
  15937. + do
  15938. + {
  15939. + pUCB = DmaPrepare(pUCB, &error);
  15940. + } while (error == 0 && ++steps && pUCB);
  15941. + PRINTK_VERBOSE(KERN_DEBUG "prepare done in %d steps, %ld\n", steps, jiffies - start_time);
  15942. +
  15943. + //carry straight on if we want to kick too
  15944. + if (cmd == DMA_PREPARE || error)
  15945. + {
  15946. + PRINTK_VERBOSE(KERN_DEBUG "falling out\n");
  15947. + return error ? -EINVAL : 0;
  15948. + }
  15949. + }
  15950. + case DMA_KICK:
  15951. + PRINTK_VERBOSE(KERN_DEBUG "dma begin\n");
  15952. +
  15953. + if (cmd == DMA_KICK)
  15954. + FlushAddrCache();
  15955. +
  15956. + DmaKick((struct DmaControlBlock __user *)arg);
  15957. +
  15958. + if (cmd != DMA_PREPARE_KICK_WAIT)
  15959. + break;
  15960. +/* case DMA_WAIT_ONE:
  15961. + //PRINTK(KERN_DEBUG "dma wait one\n");
  15962. + break;*/
  15963. + case DMA_WAIT_ALL:
  15964. + //PRINTK(KERN_DEBUG "dma wait all\n");
  15965. + DmaWaitAll();
  15966. + break;
  15967. + case DMA_MAX_BURST:
  15968. + if (g_dmaChan == 0)
  15969. + return 10;
  15970. + else
  15971. + return 5;
  15972. + case DMA_SET_MIN_PHYS:
  15973. + g_pMinPhys = (void __user *)arg;
  15974. + PRINTK(KERN_DEBUG "min/max user/phys bypass set to %p %p\n", g_pMinPhys, g_pMaxPhys);
  15975. + break;
  15976. + case DMA_SET_MAX_PHYS:
  15977. + g_pMaxPhys = (void __user *)arg;
  15978. + PRINTK(KERN_DEBUG "min/max user/phys bypass set to %p %p\n", g_pMinPhys, g_pMaxPhys);
  15979. + break;
  15980. + case DMA_SET_PHYS_OFFSET:
  15981. + g_physOffset = arg;
  15982. + PRINTK(KERN_DEBUG "user/phys bypass offset set to %ld\n", g_physOffset);
  15983. + break;
  15984. + case DMA_CMA_SET_SIZE:
  15985. + {
  15986. + unsigned int pBusAddr;
  15987. +
  15988. + if (g_cmaHandle)
  15989. + {
  15990. + PRINTK(KERN_ERR "memory has already been allocated (handle %d)\n", g_cmaHandle);
  15991. + return -EINVAL;
  15992. + }
  15993. +
  15994. + PRINTK(KERN_INFO "allocating %ld bytes of VC memory\n", arg * 4096);
  15995. +
  15996. + //get the memory
  15997. + if (AllocateVcMemory(&g_cmaHandle, arg * 4096, 4096, MEM_FLAG_L1_NONALLOCATING | MEM_FLAG_NO_INIT | MEM_FLAG_HINT_PERMALOCK))
  15998. + {
  15999. + PRINTK(KERN_ERR "failed to allocate %ld bytes of VC memory\n", arg * 4096);
  16000. + g_cmaHandle = 0;
  16001. + return -EINVAL;
  16002. + }
  16003. +
  16004. + //get an address for it
  16005. + PRINTK(KERN_INFO "trying to map VC memory\n");
  16006. +
  16007. + if (LockVcMemory(&pBusAddr, g_cmaHandle))
  16008. + {
  16009. + PRINTK(KERN_ERR "failed to map CMA handle %d, releasing memory\n", g_cmaHandle);
  16010. + ReleaseVcMemory(g_cmaHandle);
  16011. + g_cmaHandle = 0;
  16012. + }
  16013. +
  16014. + PRINTK(KERN_INFO "bus address for CMA memory is %x\n", pBusAddr);
  16015. + return pBusAddr;
  16016. + }
  16017. + case DMA_GET_VERSION:
  16018. + PRINTK(KERN_DEBUG "returning version number, %d\n", VERSION_NUMBER);
  16019. + return VERSION_NUMBER;
  16020. + default:
  16021. + PRINTK(KERN_DEBUG "unknown ioctl: %d\n", cmd);
  16022. + return -EINVAL;
  16023. + }
  16024. +
  16025. + return 0;
  16026. +}
  16027. +
  16028. +static ssize_t Read(struct file *pFile, char __user *pUser, size_t count, loff_t *offp)
  16029. +{
  16030. + return -EIO;
  16031. +}
  16032. +
  16033. +static int Mmap(struct file *pFile, struct vm_area_struct *pVma)
  16034. +{
  16035. + struct PageList *pPages;
  16036. + struct VmaPageList *pVmaList;
  16037. +
  16038. + PRINTK_VERBOSE(KERN_DEBUG "MMAP vma %p, length %ld (%s %d)\n",
  16039. + pVma, pVma->vm_end - pVma->vm_start,
  16040. + current->comm, current->pid);
  16041. + PRINTK_VERBOSE(KERN_DEBUG "MMAP %p %d (tracked %d)\n", pVma, current->pid, g_trackedPages);
  16042. +
  16043. + //make a new page list
  16044. + pPages = (struct PageList *)kmalloc(sizeof(struct PageList), GFP_KERNEL);
  16045. + if (!pPages)
  16046. + {
  16047. + PRINTK(KERN_ERR "couldn\'t allocate a new page list (%s %d)\n",
  16048. + current->comm, current->pid);
  16049. + return -ENOMEM;
  16050. + }
  16051. +
  16052. + //clear the page list
  16053. + pPages->m_used = 0;
  16054. + pPages->m_pNext = 0;
  16055. +
  16056. + //insert our vma and new page list somewhere
  16057. + if (!pVma->vm_private_data)
  16058. + {
  16059. + struct VmaPageList *pList;
  16060. +
  16061. + PRINTK_VERBOSE(KERN_DEBUG "new vma list, making new one (%s %d)\n",
  16062. + current->comm, current->pid);
  16063. +
  16064. + //make a new vma list
  16065. + pList = (struct VmaPageList *)kmalloc(sizeof(struct VmaPageList), GFP_KERNEL);
  16066. + if (!pList)
  16067. + {
  16068. + PRINTK(KERN_ERR "couldn\'t allocate vma page list (%s %d)\n",
  16069. + current->comm, current->pid);
  16070. + kfree(pPages);
  16071. + return -ENOMEM;
  16072. + }
  16073. +
  16074. + //clear this list
  16075. + pVma->vm_private_data = (void *)pList;
  16076. + pList->m_refCount = 0;
  16077. + }
  16078. +
  16079. + pVmaList = (struct VmaPageList *)pVma->vm_private_data;
  16080. +
  16081. + //add it to the vma list
  16082. + pVmaList->m_pPageHead = pPages;
  16083. + pVmaList->m_pPageTail = pPages;
  16084. +
  16085. + pVma->vm_ops = &g_vmOps4k;
  16086. + pVma->vm_flags |= VM_IO;
  16087. +
  16088. + VmaOpen4k(pVma);
  16089. +
  16090. + return 0;
  16091. +}
  16092. +
  16093. +/****** VMA OPERATIONS ******/
  16094. +
  16095. +static void VmaOpen4k(struct vm_area_struct *pVma)
  16096. +{
  16097. + struct VmaPageList *pVmaList;
  16098. +
  16099. + PRINTK_VERBOSE(KERN_DEBUG "vma open %p private %p (%s %d), %d live pages\n", pVma, pVma->vm_private_data, current->comm, current->pid, g_trackedPages);
  16100. + PRINTK_VERBOSE(KERN_DEBUG "OPEN %p %d %ld pages (tracked pages %d)\n",
  16101. + pVma, current->pid, (pVma->vm_end - pVma->vm_start) >> 12,
  16102. + g_trackedPages);
  16103. +
  16104. + pVmaList = (struct VmaPageList *)pVma->vm_private_data;
  16105. +
  16106. + if (pVmaList)
  16107. + {
  16108. + pVmaList->m_refCount++;
  16109. + PRINTK_VERBOSE(KERN_DEBUG "ref count is now %d\n", pVmaList->m_refCount);
  16110. + }
  16111. + else
  16112. + {
  16113. + PRINTK_VERBOSE(KERN_DEBUG "err, open but no vma page list\n");
  16114. + }
  16115. +}
  16116. +
  16117. +static void VmaClose4k(struct vm_area_struct *pVma)
  16118. +{
  16119. + struct VmaPageList *pVmaList;
  16120. + int freed = 0;
  16121. +
  16122. + PRINTK_VERBOSE(KERN_DEBUG "vma close %p private %p (%s %d)\n", pVma, pVma->vm_private_data, current->comm, current->pid);
  16123. +
  16124. + //wait for any dmas to finish
  16125. + DmaWaitAll();
  16126. +
  16127. + //find our vma in the list
  16128. + pVmaList = (struct VmaPageList *)pVma->vm_private_data;
  16129. +
  16130. + //may be a fork
  16131. + if (pVmaList)
  16132. + {
  16133. + struct PageList *pPages;
  16134. +
  16135. + pVmaList->m_refCount--;
  16136. +
  16137. + if (pVmaList->m_refCount == 0)
  16138. + {
  16139. + PRINTK_VERBOSE(KERN_DEBUG "found vma, freeing pages (%s %d)\n",
  16140. + current->comm, current->pid);
  16141. +
  16142. + pPages = pVmaList->m_pPageHead;
  16143. +
  16144. + if (!pPages)
  16145. + {
  16146. + PRINTK(KERN_ERR "no page list (%s %d)!\n",
  16147. + current->comm, current->pid);
  16148. + return;
  16149. + }
  16150. +
  16151. + while (pPages)
  16152. + {
  16153. + struct PageList *next;
  16154. + int count;
  16155. +
  16156. + PRINTK_VERBOSE(KERN_DEBUG "page list (%s %d)\n",
  16157. + current->comm, current->pid);
  16158. +
  16159. + next = pPages->m_pNext;
  16160. + for (count = 0; count < pPages->m_used; count++)
  16161. + {
  16162. + PRINTK_VERBOSE(KERN_DEBUG "freeing page %p (%s %d)\n",
  16163. + pPages->m_pPages[count],
  16164. + current->comm, current->pid);
  16165. + __free_pages(pPages->m_pPages[count], 0);
  16166. + g_trackedPages--;
  16167. + freed++;
  16168. + }
  16169. +
  16170. + PRINTK_VERBOSE(KERN_DEBUG "freeing page list (%s %d)\n",
  16171. + current->comm, current->pid);
  16172. + kfree(pPages);
  16173. + pPages = next;
  16174. + }
  16175. +
  16176. + //remove our vma from the list
  16177. + kfree(pVmaList);
  16178. + pVma->vm_private_data = 0;
  16179. + }
  16180. + else
  16181. + {
  16182. + PRINTK_VERBOSE(KERN_DEBUG "ref count is %d, not closing\n", pVmaList->m_refCount);
  16183. + }
  16184. + }
  16185. + else
  16186. + {
  16187. + PRINTK_VERBOSE(KERN_ERR "uh-oh, vma %p not found (%s %d)!\n", pVma, current->comm, current->pid);
  16188. + PRINTK_VERBOSE(KERN_ERR "CLOSE ERR\n");
  16189. + }
  16190. +
  16191. + PRINTK_VERBOSE(KERN_DEBUG "CLOSE %p %d %d pages (tracked pages %d)",
  16192. + pVma, current->pid, freed, g_trackedPages);
  16193. +
  16194. + PRINTK_VERBOSE(KERN_DEBUG "%d pages open\n", g_trackedPages);
  16195. +}
  16196. +
  16197. +static int VmaFault4k(struct vm_area_struct *pVma, struct vm_fault *pVmf)
  16198. +{
  16199. + PRINTK_VERBOSE(KERN_DEBUG "vma fault for vma %p private %p at offset %ld (%s %d)\n", pVma, pVma->vm_private_data, pVmf->pgoff,
  16200. + current->comm, current->pid);
  16201. + PRINTK_VERBOSE(KERN_DEBUG "FAULT\n");
  16202. + pVmf->page = alloc_page(GFP_KERNEL);
  16203. +
  16204. + if (pVmf->page)
  16205. + {
  16206. + PRINTK_VERBOSE(KERN_DEBUG "alloc page virtual %p\n", page_address(pVmf->page));
  16207. + }
  16208. +
  16209. + if (!pVmf->page)
  16210. + {
  16211. + PRINTK(KERN_ERR "vma fault oom (%s %d)\n", current->comm, current->pid);
  16212. + return VM_FAULT_OOM;
  16213. + }
  16214. + else
  16215. + {
  16216. + struct VmaPageList *pVmaList;
  16217. +
  16218. + get_page(pVmf->page);
  16219. + g_trackedPages++;
  16220. +
  16221. + //find our vma in the list
  16222. + pVmaList = (struct VmaPageList *)pVma->vm_private_data;
  16223. +
  16224. + if (pVmaList)
  16225. + {
  16226. + PRINTK_VERBOSE(KERN_DEBUG "vma found (%s %d)\n", current->comm, current->pid);
  16227. +
  16228. + if (pVmaList->m_pPageTail->m_used == PAGES_PER_LIST)
  16229. + {
  16230. + PRINTK_VERBOSE(KERN_DEBUG "making new page list (%s %d)\n", current->comm, current->pid);
  16231. + //making a new page list
  16232. + pVmaList->m_pPageTail->m_pNext = (struct PageList *)kmalloc(sizeof(struct PageList), GFP_KERNEL);
  16233. + if (!pVmaList->m_pPageTail->m_pNext)
  16234. + return -ENOMEM;
  16235. +
  16236. + //update the tail pointer
  16237. + pVmaList->m_pPageTail = pVmaList->m_pPageTail->m_pNext;
  16238. + pVmaList->m_pPageTail->m_used = 0;
  16239. + pVmaList->m_pPageTail->m_pNext = 0;
  16240. + }
  16241. +
  16242. + PRINTK_VERBOSE(KERN_DEBUG "adding page to list (%s %d)\n", current->comm, current->pid);
  16243. +
  16244. + pVmaList->m_pPageTail->m_pPages[pVmaList->m_pPageTail->m_used] = pVmf->page;
  16245. + pVmaList->m_pPageTail->m_used++;
  16246. + }
  16247. + else
  16248. + PRINTK(KERN_ERR "returned page for vma we don\'t know %p (%s %d)\n", pVma, current->comm, current->pid);
  16249. +
  16250. + return 0;
  16251. + }
  16252. +}
  16253. +
  16254. +/****** GENERIC FUNCTIONS ******/
  16255. +static int __init dmaer_init(void)
  16256. +{
  16257. + int result = alloc_chrdev_region(&g_majorMinor, 0, 1, "dmaer");
  16258. + if (result < 0)
  16259. + {
  16260. + PRINTK(KERN_ERR "unable to get major device number\n");
  16261. + return result;
  16262. + }
  16263. + else
  16264. + PRINTK(KERN_DEBUG "major device number %d\n", MAJOR(g_majorMinor));
  16265. +
  16266. + PRINTK(KERN_DEBUG "vma list size %d, page list size %d, page size %ld\n",
  16267. + sizeof(struct VmaPageList), sizeof(struct PageList), PAGE_SIZE);
  16268. +
  16269. + //get a dma channel to work with
  16270. + result = bcm_dma_chan_alloc(BCM_DMA_FEATURE_FAST, (void **)&g_pDmaChanBase, &g_dmaIrq);
  16271. +
  16272. + //uncomment to force to channel 0
  16273. + //result = 0;
  16274. + //g_pDmaChanBase = 0xce808000;
  16275. +
  16276. + if (result < 0)
  16277. + {
  16278. + PRINTK(KERN_ERR "failed to allocate dma channel\n");
  16279. + cdev_del(&g_cDev);
  16280. + unregister_chrdev_region(g_majorMinor, 1);
  16281. + }
  16282. +
  16283. + //reset the channel
  16284. + PRINTK(KERN_DEBUG "allocated dma channel %d (%p), initial state %08x\n", result, g_pDmaChanBase, *g_pDmaChanBase);
  16285. + *g_pDmaChanBase = 1 << 31;
  16286. + PRINTK(KERN_DEBUG "post-reset %08x\n", *g_pDmaChanBase);
  16287. +
  16288. + g_dmaChan = result;
  16289. +
  16290. + //clear the cache stats
  16291. + g_cacheHit = 0;
  16292. + g_cacheMiss = 0;
  16293. +
  16294. + //register our device - after this we are go go go
  16295. + cdev_init(&g_cDev, &g_fOps);
  16296. + g_cDev.owner = THIS_MODULE;
  16297. + g_cDev.ops = &g_fOps;
  16298. +
  16299. + result = cdev_add(&g_cDev, g_majorMinor, 1);
  16300. + if (result < 0)
  16301. + {
  16302. + PRINTK(KERN_ERR "failed to add character device\n");
  16303. + unregister_chrdev_region(g_majorMinor, 1);
  16304. + bcm_dma_chan_free(g_dmaChan);
  16305. + return result;
  16306. + }
  16307. +
  16308. + return 0;
  16309. +}
  16310. +
  16311. +static void __exit dmaer_exit(void)
  16312. +{
  16313. + PRINTK(KERN_INFO "closing dmaer device, cache stats: %d hits %d misses\n", g_cacheHit, g_cacheMiss);
  16314. + //unregister the device
  16315. + cdev_del(&g_cDev);
  16316. + unregister_chrdev_region(g_majorMinor, 1);
  16317. + //free the dma channel
  16318. + bcm_dma_chan_free(g_dmaChan);
  16319. +}
  16320. +
  16321. +MODULE_LICENSE("Dual BSD/GPL");
  16322. +MODULE_AUTHOR("Simon Hall");
  16323. +module_init(dmaer_init);
  16324. +module_exit(dmaer_exit);
  16325. diff -Nur linux-3.18.14/arch/arm/mach-bcm2709/include/mach/arm_control.h linux-rpi/arch/arm/mach-bcm2709/include/mach/arm_control.h
  16326. --- linux-3.18.14/arch/arm/mach-bcm2709/include/mach/arm_control.h 1969-12-31 18:00:00.000000000 -0600
  16327. +++ linux-rpi/arch/arm/mach-bcm2709/include/mach/arm_control.h 2015-05-31 14:46:08.213661004 -0500
  16328. @@ -0,0 +1,493 @@
  16329. +/*
  16330. + * linux/arch/arm/mach-bcm2708/arm_control.h
  16331. + *
  16332. + * Copyright (C) 2010 Broadcom
  16333. + *
  16334. + * This program is free software; you can redistribute it and/or modify
  16335. + * it under the terms of the GNU General Public License as published by
  16336. + * the Free Software Foundation; either version 2 of the License, or
  16337. + * (at your option) any later version.
  16338. + *
  16339. + * This program is distributed in the hope that it will be useful,
  16340. + * but WITHOUT ANY WARRANTY; without even the implied warranty of
  16341. + * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
  16342. + * GNU General Public License for more details.
  16343. + *
  16344. + * You should have received a copy of the GNU General Public License
  16345. + * along with this program; if not, write to the Free Software
  16346. + * Foundation, Inc., 59 Temple Place, Suite 330, Boston, MA 02111-1307 USA
  16347. + */
  16348. +
  16349. +#ifndef __BCM2708_ARM_CONTROL_H
  16350. +#define __BCM2708_ARM_CONTROL_H
  16351. +
  16352. +/*
  16353. + * Definitions and addresses for the ARM CONTROL logic
  16354. + * This file is manually generated.
  16355. + */
  16356. +
  16357. +#define ARM_BASE 0x7E00B000
  16358. +
  16359. +/* Basic configuration */
  16360. +#define ARM_CONTROL0 HW_REGISTER_RW(ARM_BASE+0x000)
  16361. +#define ARM_C0_SIZ128M 0x00000000
  16362. +#define ARM_C0_SIZ256M 0x00000001
  16363. +#define ARM_C0_SIZ512M 0x00000002
  16364. +#define ARM_C0_SIZ1G 0x00000003
  16365. +#define ARM_C0_BRESP0 0x00000000
  16366. +#define ARM_C0_BRESP1 0x00000004
  16367. +#define ARM_C0_BRESP2 0x00000008
  16368. +#define ARM_C0_BOOTHI 0x00000010
  16369. +#define ARM_C0_UNUSED05 0x00000020 /* free */
  16370. +#define ARM_C0_FULLPERI 0x00000040
  16371. +#define ARM_C0_UNUSED78 0x00000180 /* free */
  16372. +#define ARM_C0_JTAGMASK 0x00000E00
  16373. +#define ARM_C0_JTAGOFF 0x00000000
  16374. +#define ARM_C0_JTAGBASH 0x00000800 /* Debug on GPIO off */
  16375. +#define ARM_C0_JTAGGPIO 0x00000C00 /* Debug on GPIO on */
  16376. +#define ARM_C0_APROTMSK 0x0000F000
  16377. +#define ARM_C0_DBG0SYNC 0x00010000 /* VPU0 halt sync */
  16378. +#define ARM_C0_DBG1SYNC 0x00020000 /* VPU1 halt sync */
  16379. +#define ARM_C0_SWDBGREQ 0x00040000 /* HW debug request */
  16380. +#define ARM_C0_PASSHALT 0x00080000 /* ARM halt passed to debugger */
  16381. +#define ARM_C0_PRIO_PER 0x00F00000 /* per priority mask */
  16382. +#define ARM_C0_PRIO_L2 0x0F000000
  16383. +#define ARM_C0_PRIO_UC 0xF0000000
  16384. +
  16385. +#define ARM_C0_APROTPASS 0x0000A000 /* Translate 1:1 */
  16386. +#define ARM_C0_APROTUSER 0x00000000 /* Only user mode */
  16387. +#define ARM_C0_APROTSYST 0x0000F000 /* Only system mode */
  16388. +
  16389. +
  16390. +#define ARM_CONTROL1 HW_REGISTER_RW(ARM_BASE+0x440)
  16391. +#define ARM_C1_TIMER 0x00000001 /* re-route timer IRQ to VC */
  16392. +#define ARM_C1_MAIL 0x00000002 /* re-route Mail IRQ to VC */
  16393. +#define ARM_C1_BELL0 0x00000004 /* re-route Doorbell 0 to VC */
  16394. +#define ARM_C1_BELL1 0x00000008 /* re-route Doorbell 1 to VC */
  16395. +#define ARM_C1_PERSON 0x00000100 /* peripherals on */
  16396. +#define ARM_C1_REQSTOP 0x00000200 /* ASYNC bridge request stop */
  16397. +
  16398. +#define ARM_STATUS HW_REGISTER_RW(ARM_BASE+0x444)
  16399. +#define ARM_S_ACKSTOP 0x80000000 /* Bridge stopped */
  16400. +#define ARM_S_READPEND 0x000003FF /* pending reads counter */
  16401. +#define ARM_S_WRITPEND 0x000FFC00 /* pending writes counter */
  16402. +
  16403. +#define ARM_ERRHALT HW_REGISTER_RW(ARM_BASE+0x448)
  16404. +#define ARM_EH_PERIBURST 0x00000001 /* Burst write seen on peri bus */
  16405. +#define ARM_EH_ILLADDRS1 0x00000002 /* Address bits 25-27 error */
  16406. +#define ARM_EH_ILLADDRS2 0x00000004 /* Address bits 31-28 error */
  16407. +#define ARM_EH_VPU0HALT 0x00000008 /* VPU0 halted & in debug mode */
  16408. +#define ARM_EH_VPU1HALT 0x00000010 /* VPU1 halted & in debug mode */
  16409. +#define ARM_EH_ARMHALT 0x00000020 /* ARM in halted debug mode */
  16410. +
  16411. +#define ARM_ID_SECURE HW_REGISTER_RW(ARM_BASE+0x00C)
  16412. +#define ARM_ID HW_REGISTER_RW(ARM_BASE+0x44C)
  16413. +#define ARM_IDVAL 0x364D5241
  16414. +
  16415. +/* Translation memory */
  16416. +#define ARM_TRANSLATE HW_REGISTER_RW(ARM_BASE+0x100)
  16417. +/* 32 locations: 0x100.. 0x17F */
  16418. +/* 32 spare means we CAN go to 64 pages.... */
  16419. +
  16420. +
  16421. +/* Interrupts */
  16422. +#define ARM_IRQ_PEND0 HW_REGISTER_RW(ARM_BASE+0x200) /* Top IRQ bits */
  16423. +#define ARM_I0_TIMER 0x00000001 /* timer IRQ */
  16424. +#define ARM_I0_MAIL 0x00000002 /* Mail IRQ */
  16425. +#define ARM_I0_BELL0 0x00000004 /* Doorbell 0 */
  16426. +#define ARM_I0_BELL1 0x00000008 /* Doorbell 1 */
  16427. +#define ARM_I0_BANK1 0x00000100 /* Bank1 IRQ */
  16428. +#define ARM_I0_BANK2 0x00000200 /* Bank2 IRQ */
  16429. +
  16430. +#define ARM_IRQ_PEND1 HW_REGISTER_RW(ARM_BASE+0x204) /* All bank1 IRQ bits */
  16431. +/* todo: all I1_interrupt sources */
  16432. +#define ARM_IRQ_PEND2 HW_REGISTER_RW(ARM_BASE+0x208) /* All bank2 IRQ bits */
  16433. +/* todo: all I2_interrupt sources */
  16434. +
  16435. +#define ARM_IRQ_FAST HW_REGISTER_RW(ARM_BASE+0x20C) /* FIQ control */
  16436. +#define ARM_IF_INDEX 0x0000007F /* FIQ select */
  16437. +#define ARM_IF_ENABLE 0x00000080 /* FIQ enable */
  16438. +#define ARM_IF_VCMASK 0x0000003F /* FIQ = (index from VC source) */
  16439. +#define ARM_IF_TIMER 0x00000040 /* FIQ = ARM timer */
  16440. +#define ARM_IF_MAIL 0x00000041 /* FIQ = ARM Mail */
  16441. +#define ARM_IF_BELL0 0x00000042 /* FIQ = ARM Doorbell 0 */
  16442. +#define ARM_IF_BELL1 0x00000043 /* FIQ = ARM Doorbell 1 */
  16443. +#define ARM_IF_VP0HALT 0x00000044 /* FIQ = VPU0 Halt seen */
  16444. +#define ARM_IF_VP1HALT 0x00000045 /* FIQ = VPU1 Halt seen */
  16445. +#define ARM_IF_ILLEGAL 0x00000046 /* FIQ = Illegal access seen */
  16446. +
  16447. +#define ARM_IRQ_ENBL1 HW_REGISTER_RW(ARM_BASE+0x210) /* Bank1 enable bits */
  16448. +#define ARM_IRQ_ENBL2 HW_REGISTER_RW(ARM_BASE+0x214) /* Bank2 enable bits */
  16449. +#define ARM_IRQ_ENBL3 HW_REGISTER_RW(ARM_BASE+0x218) /* ARM irqs enable bits */
  16450. +#define ARM_IRQ_DIBL1 HW_REGISTER_RW(ARM_BASE+0x21C) /* Bank1 disable bits */
  16451. +#define ARM_IRQ_DIBL2 HW_REGISTER_RW(ARM_BASE+0x220) /* Bank2 disable bits */
  16452. +#define ARM_IRQ_DIBL3 HW_REGISTER_RW(ARM_BASE+0x224) /* ARM irqs disable bits */
  16453. +#define ARM_IE_TIMER 0x00000001 /* Timer IRQ */
  16454. +#define ARM_IE_MAIL 0x00000002 /* Mail IRQ */
  16455. +#define ARM_IE_BELL0 0x00000004 /* Doorbell 0 */
  16456. +#define ARM_IE_BELL1 0x00000008 /* Doorbell 1 */
  16457. +#define ARM_IE_VP0HALT 0x00000010 /* VPU0 Halt */
  16458. +#define ARM_IE_VP1HALT 0x00000020 /* VPU1 Halt */
  16459. +#define ARM_IE_ILLEGAL 0x00000040 /* Illegal access seen */
  16460. +
  16461. +/* Timer */
  16462. +/* For reg. fields see sp804 spec. */
  16463. +#define ARM_T_LOAD HW_REGISTER_RW(ARM_BASE+0x400)
  16464. +#define ARM_T_VALUE HW_REGISTER_RW(ARM_BASE+0x404)
  16465. +#define ARM_T_CONTROL HW_REGISTER_RW(ARM_BASE+0x408)
  16466. +#define ARM_T_IRQCNTL HW_REGISTER_RW(ARM_BASE+0x40C)
  16467. +#define ARM_T_RAWIRQ HW_REGISTER_RW(ARM_BASE+0x410)
  16468. +#define ARM_T_MSKIRQ HW_REGISTER_RW(ARM_BASE+0x414)
  16469. +#define ARM_T_RELOAD HW_REGISTER_RW(ARM_BASE+0x418)
  16470. +#define ARM_T_PREDIV HW_REGISTER_RW(ARM_BASE+0x41c)
  16471. +#define ARM_T_FREECNT HW_REGISTER_RW(ARM_BASE+0x420)
  16472. +
  16473. +#define TIMER_CTRL_ONESHOT (1 << 0)
  16474. +#define TIMER_CTRL_32BIT (1 << 1)
  16475. +#define TIMER_CTRL_DIV1 (0 << 2)
  16476. +#define TIMER_CTRL_DIV16 (1 << 2)
  16477. +#define TIMER_CTRL_DIV256 (2 << 2)
  16478. +#define TIMER_CTRL_IE (1 << 5)
  16479. +#define TIMER_CTRL_PERIODIC (1 << 6)
  16480. +#define TIMER_CTRL_ENABLE (1 << 7)
  16481. +#define TIMER_CTRL_DBGHALT (1 << 8)
  16482. +#define TIMER_CTRL_ENAFREE (1 << 9)
  16483. +#define TIMER_CTRL_FREEDIV_SHIFT 16)
  16484. +#define TIMER_CTRL_FREEDIV_MASK 0xff
  16485. +
  16486. +/* Semaphores, Doorbells, Mailboxes */
  16487. +#define ARM_SBM_OWN0 (ARM_BASE+0x800)
  16488. +#define ARM_SBM_OWN1 (ARM_BASE+0x900)
  16489. +#define ARM_SBM_OWN2 (ARM_BASE+0xA00)
  16490. +#define ARM_SBM_OWN3 (ARM_BASE+0xB00)
  16491. +
  16492. +/* MAILBOXES
  16493. + * Register flags are common across all
  16494. + * owner registers. See end of this section
  16495. + *
  16496. + * Semaphores, Doorbells, Mailboxes Owner 0
  16497. + *
  16498. + */
  16499. +
  16500. +#define ARM_0_SEMS HW_REGISTER_RW(ARM_SBM_OWN0+0x00)
  16501. +#define ARM_0_SEM0 HW_REGISTER_RW(ARM_SBM_OWN0+0x00)
  16502. +#define ARM_0_SEM1 HW_REGISTER_RW(ARM_SBM_OWN0+0x04)
  16503. +#define ARM_0_SEM2 HW_REGISTER_RW(ARM_SBM_OWN0+0x08)
  16504. +#define ARM_0_SEM3 HW_REGISTER_RW(ARM_SBM_OWN0+0x0C)
  16505. +#define ARM_0_SEM4 HW_REGISTER_RW(ARM_SBM_OWN0+0x10)
  16506. +#define ARM_0_SEM5 HW_REGISTER_RW(ARM_SBM_OWN0+0x14)
  16507. +#define ARM_0_SEM6 HW_REGISTER_RW(ARM_SBM_OWN0+0x18)
  16508. +#define ARM_0_SEM7 HW_REGISTER_RW(ARM_SBM_OWN0+0x1C)
  16509. +#define ARM_0_BELL0 HW_REGISTER_RW(ARM_SBM_OWN0+0x40)
  16510. +#define ARM_0_BELL1 HW_REGISTER_RW(ARM_SBM_OWN0+0x44)
  16511. +#define ARM_0_BELL2 HW_REGISTER_RW(ARM_SBM_OWN0+0x48)
  16512. +#define ARM_0_BELL3 HW_REGISTER_RW(ARM_SBM_OWN0+0x4C)
  16513. +/* MAILBOX 0 access in Owner 0 area */
  16514. +/* Some addresses should ONLY be used by owner 0 */
  16515. +#define ARM_0_MAIL0_WRT HW_REGISTER_RW(ARM_SBM_OWN0+0x80) /* .. 0x8C (4 locations) */
  16516. +#define ARM_0_MAIL0_RD HW_REGISTER_RW(ARM_SBM_OWN0+0x80) /* .. 0x8C (4 locations) Normal read */
  16517. +#define ARM_0_MAIL0_POL HW_REGISTER_RW(ARM_SBM_OWN0+0x90) /* none-pop read */
  16518. +#define ARM_0_MAIL0_SND HW_REGISTER_RW(ARM_SBM_OWN0+0x94) /* Sender read (only LS 2 bits) */
  16519. +#define ARM_0_MAIL0_STA HW_REGISTER_RW(ARM_SBM_OWN0+0x98) /* Status read */
  16520. +#define ARM_0_MAIL0_CNF HW_REGISTER_RW(ARM_SBM_OWN0+0x9C) /* Config read/write */
  16521. +/* MAILBOX 1 access in Owner 0 area */
  16522. +/* Owner 0 should only WRITE to this mailbox */
  16523. +#define ARM_0_MAIL1_WRT HW_REGISTER_RW(ARM_SBM_OWN0+0xA0) /* .. 0xAC (4 locations) */
  16524. +/*#define ARM_0_MAIL1_RD HW_REGISTER_RW(ARM_SBM_OWN0+0xA0) */ /* DO NOT USE THIS !!!!! */
  16525. +/*#define ARM_0_MAIL1_POL HW_REGISTER_RW(ARM_SBM_OWN0+0xB0) */ /* DO NOT USE THIS !!!!! */
  16526. +/*#define ARM_0_MAIL1_SND HW_REGISTER_RW(ARM_SBM_OWN0+0xB4) */ /* DO NOT USE THIS !!!!! */
  16527. +#define ARM_0_MAIL1_STA HW_REGISTER_RW(ARM_SBM_OWN0+0xB8) /* Status read */
  16528. +/*#define ARM_0_MAIL1_CNF HW_REGISTER_RW(ARM_SBM_OWN0+0xBC) */ /* DO NOT USE THIS !!!!! */
  16529. +/* General SEM, BELL, MAIL config/status */
  16530. +#define ARM_0_SEMCLRDBG HW_REGISTER_RW(ARM_SBM_OWN0+0xE0) /* semaphore clear/debug register */
  16531. +#define ARM_0_BELLCLRDBG HW_REGISTER_RW(ARM_SBM_OWN0+0xE4) /* Doorbells clear/debug register */
  16532. +#define ARM_0_ALL_IRQS HW_REGISTER_RW(ARM_SBM_OWN0+0xF8) /* ALL interrupts */
  16533. +#define ARM_0_MY_IRQS HW_REGISTER_RW(ARM_SBM_OWN0+0xFC) /* IRQS pending for owner 0 */
  16534. +
  16535. +/* Semaphores, Doorbells, Mailboxes Owner 1 */
  16536. +#define ARM_1_SEMS HW_REGISTER_RW(ARM_SBM_OWN1+0x00)
  16537. +#define ARM_1_SEM0 HW_REGISTER_RW(ARM_SBM_OWN1+0x00)
  16538. +#define ARM_1_SEM1 HW_REGISTER_RW(ARM_SBM_OWN1+0x04)
  16539. +#define ARM_1_SEM2 HW_REGISTER_RW(ARM_SBM_OWN1+0x08)
  16540. +#define ARM_1_SEM3 HW_REGISTER_RW(ARM_SBM_OWN1+0x0C)
  16541. +#define ARM_1_SEM4 HW_REGISTER_RW(ARM_SBM_OWN1+0x10)
  16542. +#define ARM_1_SEM5 HW_REGISTER_RW(ARM_SBM_OWN1+0x14)
  16543. +#define ARM_1_SEM6 HW_REGISTER_RW(ARM_SBM_OWN1+0x18)
  16544. +#define ARM_1_SEM7 HW_REGISTER_RW(ARM_SBM_OWN1+0x1C)
  16545. +#define ARM_1_BELL0 HW_REGISTER_RW(ARM_SBM_OWN1+0x40)
  16546. +#define ARM_1_BELL1 HW_REGISTER_RW(ARM_SBM_OWN1+0x44)
  16547. +#define ARM_1_BELL2 HW_REGISTER_RW(ARM_SBM_OWN1+0x48)
  16548. +#define ARM_1_BELL3 HW_REGISTER_RW(ARM_SBM_OWN1+0x4C)
  16549. +/* MAILBOX 0 access in Owner 0 area */
  16550. +/* Owner 1 should only WRITE to this mailbox */
  16551. +#define ARM_1_MAIL0_WRT HW_REGISTER_RW(ARM_SBM_OWN1+0x80) /* .. 0x8C (4 locations) */
  16552. +/*#define ARM_1_MAIL0_RD HW_REGISTER_RW(ARM_SBM_OWN1+0x80) */ /* DO NOT USE THIS !!!!! */
  16553. +/*#define ARM_1_MAIL0_POL HW_REGISTER_RW(ARM_SBM_OWN1+0x90) */ /* DO NOT USE THIS !!!!! */
  16554. +/*#define ARM_1_MAIL0_SND HW_REGISTER_RW(ARM_SBM_OWN1+0x94) */ /* DO NOT USE THIS !!!!! */
  16555. +#define ARM_1_MAIL0_STA HW_REGISTER_RW(ARM_SBM_OWN1+0x98) /* Status read */
  16556. +/*#define ARM_1_MAIL0_CNF HW_REGISTER_RW(ARM_SBM_OWN1+0x9C) */ /* DO NOT USE THIS !!!!! */
  16557. +/* MAILBOX 1 access in Owner 0 area */
  16558. +#define ARM_1_MAIL1_WRT HW_REGISTER_RW(ARM_SBM_OWN1+0xA0) /* .. 0xAC (4 locations) */
  16559. +#define ARM_1_MAIL1_RD HW_REGISTER_RW(ARM_SBM_OWN1+0xA0) /* .. 0xAC (4 locations) Normal read */
  16560. +#define ARM_1_MAIL1_POL HW_REGISTER_RW(ARM_SBM_OWN1+0xB0) /* none-pop read */
  16561. +#define ARM_1_MAIL1_SND HW_REGISTER_RW(ARM_SBM_OWN1+0xB4) /* Sender read (only LS 2 bits) */
  16562. +#define ARM_1_MAIL1_STA HW_REGISTER_RW(ARM_SBM_OWN1+0xB8) /* Status read */
  16563. +#define ARM_1_MAIL1_CNF HW_REGISTER_RW(ARM_SBM_OWN1+0xBC)
  16564. +/* General SEM, BELL, MAIL config/status */
  16565. +#define ARM_1_SEMCLRDBG HW_REGISTER_RW(ARM_SBM_OWN1+0xE0) /* semaphore clear/debug register */
  16566. +#define ARM_1_BELLCLRDBG HW_REGISTER_RW(ARM_SBM_OWN1+0xE4) /* Doorbells clear/debug register */
  16567. +#define ARM_1_MY_IRQS HW_REGISTER_RW(ARM_SBM_OWN1+0xFC) /* IRQS pending for owner 1 */
  16568. +#define ARM_1_ALL_IRQS HW_REGISTER_RW(ARM_SBM_OWN1+0xF8) /* ALL interrupts */
  16569. +
  16570. +/* Semaphores, Doorbells, Mailboxes Owner 2 */
  16571. +#define ARM_2_SEMS HW_REGISTER_RW(ARM_SBM_OWN2+0x00)
  16572. +#define ARM_2_SEM0 HW_REGISTER_RW(ARM_SBM_OWN2+0x00)
  16573. +#define ARM_2_SEM1 HW_REGISTER_RW(ARM_SBM_OWN2+0x04)
  16574. +#define ARM_2_SEM2 HW_REGISTER_RW(ARM_SBM_OWN2+0x08)
  16575. +#define ARM_2_SEM3 HW_REGISTER_RW(ARM_SBM_OWN2+0x0C)
  16576. +#define ARM_2_SEM4 HW_REGISTER_RW(ARM_SBM_OWN2+0x10)
  16577. +#define ARM_2_SEM5 HW_REGISTER_RW(ARM_SBM_OWN2+0x14)
  16578. +#define ARM_2_SEM6 HW_REGISTER_RW(ARM_SBM_OWN2+0x18)
  16579. +#define ARM_2_SEM7 HW_REGISTER_RW(ARM_SBM_OWN2+0x1C)
  16580. +#define ARM_2_BELL0 HW_REGISTER_RW(ARM_SBM_OWN2+0x40)
  16581. +#define ARM_2_BELL1 HW_REGISTER_RW(ARM_SBM_OWN2+0x44)
  16582. +#define ARM_2_BELL2 HW_REGISTER_RW(ARM_SBM_OWN2+0x48)
  16583. +#define ARM_2_BELL3 HW_REGISTER_RW(ARM_SBM_OWN2+0x4C)
  16584. +/* MAILBOX 0 access in Owner 2 area */
  16585. +/* Owner 2 should only WRITE to this mailbox */
  16586. +#define ARM_2_MAIL0_WRT HW_REGISTER_RW(ARM_SBM_OWN2+0x80) /* .. 0x8C (4 locations) */
  16587. +/*#define ARM_2_MAIL0_RD HW_REGISTER_RW(ARM_SBM_OWN2+0x80) */ /* DO NOT USE THIS !!!!! */
  16588. +/*#define ARM_2_MAIL0_POL HW_REGISTER_RW(ARM_SBM_OWN2+0x90) */ /* DO NOT USE THIS !!!!! */
  16589. +/*#define ARM_2_MAIL0_SND HW_REGISTER_RW(ARM_SBM_OWN2+0x94) */ /* DO NOT USE THIS !!!!! */
  16590. +#define ARM_2_MAIL0_STA HW_REGISTER_RW(ARM_SBM_OWN2+0x98) /* Status read */
  16591. +/*#define ARM_2_MAIL0_CNF HW_REGISTER_RW(ARM_SBM_OWN2+0x9C) */ /* DO NOT USE THIS !!!!! */
  16592. +/* MAILBOX 1 access in Owner 2 area */
  16593. +/* Owner 2 should only WRITE to this mailbox */
  16594. +#define ARM_2_MAIL1_WRT HW_REGISTER_RW(ARM_SBM_OWN2+0xA0) /* .. 0xAC (4 locations) */
  16595. +/*#define ARM_2_MAIL1_RD HW_REGISTER_RW(ARM_SBM_OWN2+0xA0) */ /* DO NOT USE THIS !!!!! */
  16596. +/*#define ARM_2_MAIL1_POL HW_REGISTER_RW(ARM_SBM_OWN2+0xB0) */ /* DO NOT USE THIS !!!!! */
  16597. +/*#define ARM_2_MAIL1_SND HW_REGISTER_RW(ARM_SBM_OWN2+0xB4) */ /* DO NOT USE THIS !!!!! */
  16598. +#define ARM_2_MAIL1_STA HW_REGISTER_RW(ARM_SBM_OWN2+0xB8) /* Status read */
  16599. +/*#define ARM_2_MAIL1_CNF HW_REGISTER_RW(ARM_SBM_OWN2+0xBC) */ /* DO NOT USE THIS !!!!! */
  16600. +/* General SEM, BELL, MAIL config/status */
  16601. +#define ARM_2_SEMCLRDBG HW_REGISTER_RW(ARM_SBM_OWN2+0xE0) /* semaphore clear/debug register */
  16602. +#define ARM_2_BELLCLRDBG HW_REGISTER_RW(ARM_SBM_OWN2+0xE4) /* Doorbells clear/debug register */
  16603. +#define ARM_2_MY_IRQS HW_REGISTER_RW(ARM_SBM_OWN2+0xFC) /* IRQS pending for owner 2 */
  16604. +#define ARM_2_ALL_IRQS HW_REGISTER_RW(ARM_SBM_OWN2+0xF8) /* ALL interrupts */
  16605. +
  16606. +/* Semaphores, Doorbells, Mailboxes Owner 3 */
  16607. +#define ARM_3_SEMS HW_REGISTER_RW(ARM_SBM_OWN3+0x00)
  16608. +#define ARM_3_SEM0 HW_REGISTER_RW(ARM_SBM_OWN3+0x00)
  16609. +#define ARM_3_SEM1 HW_REGISTER_RW(ARM_SBM_OWN3+0x04)
  16610. +#define ARM_3_SEM2 HW_REGISTER_RW(ARM_SBM_OWN3+0x08)
  16611. +#define ARM_3_SEM3 HW_REGISTER_RW(ARM_SBM_OWN3+0x0C)
  16612. +#define ARM_3_SEM4 HW_REGISTER_RW(ARM_SBM_OWN3+0x10)
  16613. +#define ARM_3_SEM5 HW_REGISTER_RW(ARM_SBM_OWN3+0x14)
  16614. +#define ARM_3_SEM6 HW_REGISTER_RW(ARM_SBM_OWN3+0x18)
  16615. +#define ARM_3_SEM7 HW_REGISTER_RW(ARM_SBM_OWN3+0x1C)
  16616. +#define ARM_3_BELL0 HW_REGISTER_RW(ARM_SBM_OWN3+0x40)
  16617. +#define ARM_3_BELL1 HW_REGISTER_RW(ARM_SBM_OWN3+0x44)
  16618. +#define ARM_3_BELL2 HW_REGISTER_RW(ARM_SBM_OWN3+0x48)
  16619. +#define ARM_3_BELL3 HW_REGISTER_RW(ARM_SBM_OWN3+0x4C)
  16620. +/* MAILBOX 0 access in Owner 3 area */
  16621. +/* Owner 3 should only WRITE to this mailbox */
  16622. +#define ARM_3_MAIL0_WRT HW_REGISTER_RW(ARM_SBM_OWN3+0x80) /* .. 0x8C (4 locations) */
  16623. +/*#define ARM_3_MAIL0_RD HW_REGISTER_RW(ARM_SBM_OWN3+0x80) */ /* DO NOT USE THIS !!!!! */
  16624. +/*#define ARM_3_MAIL0_POL HW_REGISTER_RW(ARM_SBM_OWN3+0x90) */ /* DO NOT USE THIS !!!!! */
  16625. +/*#define ARM_3_MAIL0_SND HW_REGISTER_RW(ARM_SBM_OWN3+0x94) */ /* DO NOT USE THIS !!!!! */
  16626. +#define ARM_3_MAIL0_STA HW_REGISTER_RW(ARM_SBM_OWN3+0x98) /* Status read */
  16627. +/*#define ARM_3_MAIL0_CNF HW_REGISTER_RW(ARM_SBM_OWN3+0x9C) */ /* DO NOT USE THIS !!!!! */
  16628. +/* MAILBOX 1 access in Owner 3 area */
  16629. +/* Owner 3 should only WRITE to this mailbox */
  16630. +#define ARM_3_MAIL1_WRT HW_REGISTER_RW(ARM_SBM_OWN3+0xA0) /* .. 0xAC (4 locations) */
  16631. +/*#define ARM_3_MAIL1_RD HW_REGISTER_RW(ARM_SBM_OWN3+0xA0) */ /* DO NOT USE THIS !!!!! */
  16632. +/*#define ARM_3_MAIL1_POL HW_REGISTER_RW(ARM_SBM_OWN3+0xB0) */ /* DO NOT USE THIS !!!!! */
  16633. +/*#define ARM_3_MAIL1_SND HW_REGISTER_RW(ARM_SBM_OWN3+0xB4) */ /* DO NOT USE THIS !!!!! */
  16634. +#define ARM_3_MAIL1_STA HW_REGISTER_RW(ARM_SBM_OWN3+0xB8) /* Status read */
  16635. +/*#define ARM_3_MAIL1_CNF HW_REGISTER_RW(ARM_SBM_OWN3+0xBC) */ /* DO NOT USE THIS !!!!! */
  16636. +/* General SEM, BELL, MAIL config/status */
  16637. +#define ARM_3_SEMCLRDBG HW_REGISTER_RW(ARM_SBM_OWN3+0xE0) /* semaphore clear/debug register */
  16638. +#define ARM_3_BELLCLRDBG HW_REGISTER_RW(ARM_SBM_OWN3+0xE4) /* Doorbells clear/debug register */
  16639. +#define ARM_3_MY_IRQS HW_REGISTER_RW(ARM_SBM_OWN3+0xFC) /* IRQS pending for owner 3 */
  16640. +#define ARM_3_ALL_IRQS HW_REGISTER_RW(ARM_SBM_OWN3+0xF8) /* ALL interrupts */
  16641. +
  16642. +
  16643. +
  16644. +/* Mailbox flags. Valid for all owners */
  16645. +
  16646. +/* Mailbox status register (...0x98) */
  16647. +#define ARM_MS_FULL 0x80000000
  16648. +#define ARM_MS_EMPTY 0x40000000
  16649. +#define ARM_MS_LEVEL 0x400000FF /* Max. value depdnds on mailbox depth parameter */
  16650. +
  16651. +/* MAILBOX config/status register (...0x9C) */
  16652. +/* ANY write to this register clears the error bits! */
  16653. +#define ARM_MC_IHAVEDATAIRQEN 0x00000001 /* mailbox irq enable: has data */
  16654. +#define ARM_MC_IHAVESPACEIRQEN 0x00000002 /* mailbox irq enable: has space */
  16655. +#define ARM_MC_OPPISEMPTYIRQEN 0x00000004 /* mailbox irq enable: Opp. is empty */
  16656. +#define ARM_MC_MAIL_CLEAR 0x00000008 /* mailbox clear write 1, then 0 */
  16657. +#define ARM_MC_IHAVEDATAIRQPEND 0x00000010 /* mailbox irq pending: has space */
  16658. +#define ARM_MC_IHAVESPACEIRQPEND 0x00000020 /* mailbox irq pending: Opp. is empty */
  16659. +#define ARM_MC_OPPISEMPTYIRQPEND 0x00000040 /* mailbox irq pending */
  16660. +/* Bit 7 is unused */
  16661. +#define ARM_MC_ERRNOOWN 0x00000100 /* error : none owner read from mailbox */
  16662. +#define ARM_MC_ERROVERFLW 0x00000200 /* error : write to fill mailbox */
  16663. +#define ARM_MC_ERRUNDRFLW 0x00000400 /* error : read from empty mailbox */
  16664. +
  16665. +/* Semaphore clear/debug register (...0xE0) */
  16666. +#define ARM_SD_OWN0 0x00000003 /* Owner of sem 0 */
  16667. +#define ARM_SD_OWN1 0x0000000C /* Owner of sem 1 */
  16668. +#define ARM_SD_OWN2 0x00000030 /* Owner of sem 2 */
  16669. +#define ARM_SD_OWN3 0x000000C0 /* Owner of sem 3 */
  16670. +#define ARM_SD_OWN4 0x00000300 /* Owner of sem 4 */
  16671. +#define ARM_SD_OWN5 0x00000C00 /* Owner of sem 5 */
  16672. +#define ARM_SD_OWN6 0x00003000 /* Owner of sem 6 */
  16673. +#define ARM_SD_OWN7 0x0000C000 /* Owner of sem 7 */
  16674. +#define ARM_SD_SEM0 0x00010000 /* Status of sem 0 */
  16675. +#define ARM_SD_SEM1 0x00020000 /* Status of sem 1 */
  16676. +#define ARM_SD_SEM2 0x00040000 /* Status of sem 2 */
  16677. +#define ARM_SD_SEM3 0x00080000 /* Status of sem 3 */
  16678. +#define ARM_SD_SEM4 0x00100000 /* Status of sem 4 */
  16679. +#define ARM_SD_SEM5 0x00200000 /* Status of sem 5 */
  16680. +#define ARM_SD_SEM6 0x00400000 /* Status of sem 6 */
  16681. +#define ARM_SD_SEM7 0x00800000 /* Status of sem 7 */
  16682. +
  16683. +/* Doorbells clear/debug register (...0xE4) */
  16684. +#define ARM_BD_OWN0 0x00000003 /* Owner of doorbell 0 */
  16685. +#define ARM_BD_OWN1 0x0000000C /* Owner of doorbell 1 */
  16686. +#define ARM_BD_OWN2 0x00000030 /* Owner of doorbell 2 */
  16687. +#define ARM_BD_OWN3 0x000000C0 /* Owner of doorbell 3 */
  16688. +#define ARM_BD_BELL0 0x00000100 /* Status of doorbell 0 */
  16689. +#define ARM_BD_BELL1 0x00000200 /* Status of doorbell 1 */
  16690. +#define ARM_BD_BELL2 0x00000400 /* Status of doorbell 2 */
  16691. +#define ARM_BD_BELL3 0x00000800 /* Status of doorbell 3 */
  16692. +
  16693. +/* MY IRQS register (...0xF8) */
  16694. +#define ARM_MYIRQ_BELL 0x00000001 /* This owner has a doorbell IRQ */
  16695. +#define ARM_MYIRQ_MAIL 0x00000002 /* This owner has a mailbox IRQ */
  16696. +
  16697. +/* ALL IRQS register (...0xF8) */
  16698. +#define ARM_AIS_BELL0 0x00000001 /* Doorbell 0 IRQ pending */
  16699. +#define ARM_AIS_BELL1 0x00000002 /* Doorbell 1 IRQ pending */
  16700. +#define ARM_AIS_BELL2 0x00000004 /* Doorbell 2 IRQ pending */
  16701. +#define ARM_AIS_BELL3 0x00000008 /* Doorbell 3 IRQ pending */
  16702. +#define ARM_AIS0_HAVEDATA 0x00000010 /* MAIL 0 has data IRQ pending */
  16703. +#define ARM_AIS0_HAVESPAC 0x00000020 /* MAIL 0 has space IRQ pending */
  16704. +#define ARM_AIS0_OPPEMPTY 0x00000040 /* MAIL 0 opposite is empty IRQ */
  16705. +#define ARM_AIS1_HAVEDATA 0x00000080 /* MAIL 1 has data IRQ pending */
  16706. +#define ARM_AIS1_HAVESPAC 0x00000100 /* MAIL 1 has space IRQ pending */
  16707. +#define ARM_AIS1_OPPEMPTY 0x00000200 /* MAIL 1 opposite is empty IRQ */
  16708. +/* Note that bell-0, bell-1 and MAIL0 IRQ go only to the ARM */
  16709. +/* Whilst that bell-2, bell-3 and MAIL1 IRQ go only to the VC */
  16710. +/* */
  16711. +/* ARM JTAG BASH */
  16712. +/* */
  16713. +#define AJB_BASE 0x7e2000c0
  16714. +
  16715. +#define AJBCONF HW_REGISTER_RW(AJB_BASE+0x00)
  16716. +#define AJB_BITS0 0x000000
  16717. +#define AJB_BITS4 0x000004
  16718. +#define AJB_BITS8 0x000008
  16719. +#define AJB_BITS12 0x00000C
  16720. +#define AJB_BITS16 0x000010
  16721. +#define AJB_BITS20 0x000014
  16722. +#define AJB_BITS24 0x000018
  16723. +#define AJB_BITS28 0x00001C
  16724. +#define AJB_BITS32 0x000020
  16725. +#define AJB_BITS34 0x000022
  16726. +#define AJB_OUT_MS 0x000040
  16727. +#define AJB_OUT_LS 0x000000
  16728. +#define AJB_INV_CLK 0x000080
  16729. +#define AJB_D0_RISE 0x000100
  16730. +#define AJB_D0_FALL 0x000000
  16731. +#define AJB_D1_RISE 0x000200
  16732. +#define AJB_D1_FALL 0x000000
  16733. +#define AJB_IN_RISE 0x000400
  16734. +#define AJB_IN_FALL 0x000000
  16735. +#define AJB_ENABLE 0x000800
  16736. +#define AJB_HOLD0 0x000000
  16737. +#define AJB_HOLD1 0x001000
  16738. +#define AJB_HOLD2 0x002000
  16739. +#define AJB_HOLD3 0x003000
  16740. +#define AJB_RESETN 0x004000
  16741. +#define AJB_CLKSHFT 16
  16742. +#define AJB_BUSY 0x80000000
  16743. +#define AJBTMS HW_REGISTER_RW(AJB_BASE+0x04)
  16744. +#define AJBTDI HW_REGISTER_RW(AJB_BASE+0x08)
  16745. +#define AJBTDO HW_REGISTER_RW(AJB_BASE+0x0c)
  16746. +
  16747. +#define ARM_LOCAL_BASE 0x40000000
  16748. +#define ARM_LOCAL_CONTROL HW_REGISTER_RW(ARM_LOCAL_BASE+0x000)
  16749. +#define ARM_LOCAL_PRESCALER HW_REGISTER_RW(ARM_LOCAL_BASE+0x008)
  16750. +#define ARM_LOCAL_GPU_INT_ROUTING HW_REGISTER_RW(ARM_LOCAL_BASE+0x00C)
  16751. +#define ARM_LOCAL_PM_ROUTING_SET HW_REGISTER_RW(ARM_LOCAL_BASE+0x010)
  16752. +#define ARM_LOCAL_PM_ROUTING_CLR HW_REGISTER_RW(ARM_LOCAL_BASE+0x014)
  16753. +#define ARM_LOCAL_TIMER_LS HW_REGISTER_RW(ARM_LOCAL_BASE+0x01C)
  16754. +#define ARM_LOCAL_TIMER_MS HW_REGISTER_RW(ARM_LOCAL_BASE+0x020)
  16755. +#define ARM_LOCAL_INT_ROUTING HW_REGISTER_RW(ARM_LOCAL_BASE+0x024)
  16756. +#define ARM_LOCAL_AXI_COUNT HW_REGISTER_RW(ARM_LOCAL_BASE+0x02C)
  16757. +#define ARM_LOCAL_AXI_IRQ HW_REGISTER_RW(ARM_LOCAL_BASE+0x030)
  16758. +#define ARM_LOCAL_TIMER_CONTROL HW_REGISTER_RW(ARM_LOCAL_BASE+0x034)
  16759. +#define ARM_LOCAL_TIMER_WRITE HW_REGISTER_RW(ARM_LOCAL_BASE+0x038)
  16760. +
  16761. +#define ARM_LOCAL_TIMER_INT_CONTROL0 HW_REGISTER_RW(ARM_LOCAL_BASE+0x040)
  16762. +#define ARM_LOCAL_TIMER_INT_CONTROL1 HW_REGISTER_RW(ARM_LOCAL_BASE+0x044)
  16763. +#define ARM_LOCAL_TIMER_INT_CONTROL2 HW_REGISTER_RW(ARM_LOCAL_BASE+0x048)
  16764. +#define ARM_LOCAL_TIMER_INT_CONTROL3 HW_REGISTER_RW(ARM_LOCAL_BASE+0x04C)
  16765. +
  16766. +#define ARM_LOCAL_MAILBOX_INT_CONTROL0 HW_REGISTER_RW(ARM_LOCAL_BASE+0x050)
  16767. +#define ARM_LOCAL_MAILBOX_INT_CONTROL1 HW_REGISTER_RW(ARM_LOCAL_BASE+0x054)
  16768. +#define ARM_LOCAL_MAILBOX_INT_CONTROL2 HW_REGISTER_RW(ARM_LOCAL_BASE+0x058)
  16769. +#define ARM_LOCAL_MAILBOX_INT_CONTROL3 HW_REGISTER_RW(ARM_LOCAL_BASE+0x05C)
  16770. +
  16771. +#define ARM_LOCAL_IRQ_PENDING0 HW_REGISTER_RW(ARM_LOCAL_BASE+0x060)
  16772. +#define ARM_LOCAL_IRQ_PENDING1 HW_REGISTER_RW(ARM_LOCAL_BASE+0x064)
  16773. +#define ARM_LOCAL_IRQ_PENDING2 HW_REGISTER_RW(ARM_LOCAL_BASE+0x068)
  16774. +#define ARM_LOCAL_IRQ_PENDING3 HW_REGISTER_RW(ARM_LOCAL_BASE+0x06C)
  16775. +
  16776. +#define ARM_LOCAL_FIQ_PENDING0 HW_REGISTER_RW(ARM_LOCAL_BASE+0x070)
  16777. +#define ARM_LOCAL_FIQ_PENDING1 HW_REGISTER_RW(ARM_LOCAL_BASE+0x074)
  16778. +#define ARM_LOCAL_FIQ_PENDING2 HW_REGISTER_RW(ARM_LOCAL_BASE+0x078)
  16779. +#define ARM_LOCAL_FIQ_PENDING3 HW_REGISTER_RW(ARM_LOCAL_BASE+0x07C)
  16780. +
  16781. +#define ARM_LOCAL_MAILBOX0_SET0 HW_REGISTER_RW(ARM_LOCAL_BASE+0x080)
  16782. +#define ARM_LOCAL_MAILBOX1_SET0 HW_REGISTER_RW(ARM_LOCAL_BASE+0x084)
  16783. +#define ARM_LOCAL_MAILBOX2_SET0 HW_REGISTER_RW(ARM_LOCAL_BASE+0x088)
  16784. +#define ARM_LOCAL_MAILBOX3_SET0 HW_REGISTER_RW(ARM_LOCAL_BASE+0x08C)
  16785. +
  16786. +#define ARM_LOCAL_MAILBOX0_SET1 HW_REGISTER_RW(ARM_LOCAL_BASE+0x090)
  16787. +#define ARM_LOCAL_MAILBOX1_SET1 HW_REGISTER_RW(ARM_LOCAL_BASE+0x094)
  16788. +#define ARM_LOCAL_MAILBOX2_SET1 HW_REGISTER_RW(ARM_LOCAL_BASE+0x098)
  16789. +#define ARM_LOCAL_MAILBOX3_SET1 HW_REGISTER_RW(ARM_LOCAL_BASE+0x09C)
  16790. +
  16791. +#define ARM_LOCAL_MAILBOX0_SET2 HW_REGISTER_RW(ARM_LOCAL_BASE+0x0A0)
  16792. +#define ARM_LOCAL_MAILBOX1_SET2 HW_REGISTER_RW(ARM_LOCAL_BASE+0x0A4)
  16793. +#define ARM_LOCAL_MAILBOX2_SET2 HW_REGISTER_RW(ARM_LOCAL_BASE+0x0A8)
  16794. +#define ARM_LOCAL_MAILBOX3_SET2 HW_REGISTER_RW(ARM_LOCAL_BASE+0x0AC)
  16795. +
  16796. +#define ARM_LOCAL_MAILBOX0_SET3 HW_REGISTER_RW(ARM_LOCAL_BASE+0x0B0)
  16797. +#define ARM_LOCAL_MAILBOX1_SET3 HW_REGISTER_RW(ARM_LOCAL_BASE+0x0B4)
  16798. +#define ARM_LOCAL_MAILBOX2_SET3 HW_REGISTER_RW(ARM_LOCAL_BASE+0x0B8)
  16799. +#define ARM_LOCAL_MAILBOX3_SET3 HW_REGISTER_RW(ARM_LOCAL_BASE+0x0BC)
  16800. +
  16801. +#define ARM_LOCAL_MAILBOX0_CLR0 HW_REGISTER_RW(ARM_LOCAL_BASE+0x0C0)
  16802. +#define ARM_LOCAL_MAILBOX1_CLR0 HW_REGISTER_RW(ARM_LOCAL_BASE+0x0C4)
  16803. +#define ARM_LOCAL_MAILBOX2_CLR0 HW_REGISTER_RW(ARM_LOCAL_BASE+0x0C8)
  16804. +#define ARM_LOCAL_MAILBOX3_CLR0 HW_REGISTER_RW(ARM_LOCAL_BASE+0x0CC)
  16805. +
  16806. +#define ARM_LOCAL_MAILBOX0_CLR1 HW_REGISTER_RW(ARM_LOCAL_BASE+0x0D0)
  16807. +#define ARM_LOCAL_MAILBOX1_CLR1 HW_REGISTER_RW(ARM_LOCAL_BASE+0x0D4)
  16808. +#define ARM_LOCAL_MAILBOX2_CLR1 HW_REGISTER_RW(ARM_LOCAL_BASE+0x0D8)
  16809. +#define ARM_LOCAL_MAILBOX3_CLR1 HW_REGISTER_RW(ARM_LOCAL_BASE+0x0DC)
  16810. +
  16811. +#define ARM_LOCAL_MAILBOX0_CLR2 HW_REGISTER_RW(ARM_LOCAL_BASE+0x0E0)
  16812. +#define ARM_LOCAL_MAILBOX1_CLR2 HW_REGISTER_RW(ARM_LOCAL_BASE+0x0E4)
  16813. +#define ARM_LOCAL_MAILBOX2_CLR2 HW_REGISTER_RW(ARM_LOCAL_BASE+0x0E8)
  16814. +#define ARM_LOCAL_MAILBOX3_CLR2 HW_REGISTER_RW(ARM_LOCAL_BASE+0x0EC)
  16815. +
  16816. +#define ARM_LOCAL_MAILBOX0_CLR3 HW_REGISTER_RW(ARM_LOCAL_BASE+0x0F0)
  16817. +#define ARM_LOCAL_MAILBOX1_CLR3 HW_REGISTER_RW(ARM_LOCAL_BASE+0x0F4)
  16818. +#define ARM_LOCAL_MAILBOX2_CLR3 HW_REGISTER_RW(ARM_LOCAL_BASE+0x0F8)
  16819. +#define ARM_LOCAL_MAILBOX3_CLR3 HW_REGISTER_RW(ARM_LOCAL_BASE+0x0FC)
  16820. +
  16821. +#endif
  16822. diff -Nur linux-3.18.14/arch/arm/mach-bcm2709/include/mach/arm_power.h linux-rpi/arch/arm/mach-bcm2709/include/mach/arm_power.h
  16823. --- linux-3.18.14/arch/arm/mach-bcm2709/include/mach/arm_power.h 1969-12-31 18:00:00.000000000 -0600
  16824. +++ linux-rpi/arch/arm/mach-bcm2709/include/mach/arm_power.h 2015-05-31 14:46:08.213661004 -0500
  16825. @@ -0,0 +1,62 @@
  16826. +/*
  16827. + * linux/arch/arm/mach-bcm2708/include/mach/arm_power.h
  16828. + *
  16829. + * Copyright (C) 2010 Broadcom
  16830. + *
  16831. + * This program is free software; you can redistribute it and/or modify
  16832. + * it under the terms of the GNU General Public License as published by
  16833. + * the Free Software Foundation; either version 2 of the License, or
  16834. + * (at your option) any later version.
  16835. + *
  16836. + * This program is distributed in the hope that it will be useful,
  16837. + * but WITHOUT ANY WARRANTY; without even the implied warranty of
  16838. + * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
  16839. + * GNU General Public License for more details.
  16840. + *
  16841. + * You should have received a copy of the GNU General Public License
  16842. + * along with this program; if not, write to the Free Software
  16843. + * Foundation, Inc., 59 Temple Place, Suite 330, Boston, MA 02111-1307 USA
  16844. + */
  16845. +
  16846. +#ifndef _ARM_POWER_H
  16847. +#define _ARM_POWER_H
  16848. +
  16849. +/* Use meaningful names on each side */
  16850. +#ifdef __VIDEOCORE__
  16851. +#define PREFIX(x) ARM_##x
  16852. +#else
  16853. +#define PREFIX(x) BCM_##x
  16854. +#endif
  16855. +
  16856. +enum {
  16857. + PREFIX(POWER_SDCARD_BIT),
  16858. + PREFIX(POWER_UART_BIT),
  16859. + PREFIX(POWER_MINIUART_BIT),
  16860. + PREFIX(POWER_USB_BIT),
  16861. + PREFIX(POWER_I2C0_BIT),
  16862. + PREFIX(POWER_I2C1_BIT),
  16863. + PREFIX(POWER_I2C2_BIT),
  16864. + PREFIX(POWER_SPI_BIT),
  16865. + PREFIX(POWER_CCP2TX_BIT),
  16866. + PREFIX(POWER_DSI_BIT),
  16867. +
  16868. + PREFIX(POWER_MAX)
  16869. +};
  16870. +
  16871. +enum {
  16872. + PREFIX(POWER_SDCARD) = (1 << PREFIX(POWER_SDCARD_BIT)),
  16873. + PREFIX(POWER_UART) = (1 << PREFIX(POWER_UART_BIT)),
  16874. + PREFIX(POWER_MINIUART) = (1 << PREFIX(POWER_MINIUART_BIT)),
  16875. + PREFIX(POWER_USB) = (1 << PREFIX(POWER_USB_BIT)),
  16876. + PREFIX(POWER_I2C0) = (1 << PREFIX(POWER_I2C0_BIT)),
  16877. + PREFIX(POWER_I2C1_MASK) = (1 << PREFIX(POWER_I2C1_BIT)),
  16878. + PREFIX(POWER_I2C2_MASK) = (1 << PREFIX(POWER_I2C2_BIT)),
  16879. + PREFIX(POWER_SPI_MASK) = (1 << PREFIX(POWER_SPI_BIT)),
  16880. + PREFIX(POWER_CCP2TX_MASK) = (1 << PREFIX(POWER_CCP2TX_BIT)),
  16881. + PREFIX(POWER_DSI) = (1 << PREFIX(POWER_DSI_BIT)),
  16882. +
  16883. + PREFIX(POWER_MASK) = (1 << PREFIX(POWER_MAX)) - 1,
  16884. + PREFIX(POWER_NONE) = 0
  16885. +};
  16886. +
  16887. +#endif
  16888. diff -Nur linux-3.18.14/arch/arm/mach-bcm2709/include/mach/barriers.h linux-rpi/arch/arm/mach-bcm2709/include/mach/barriers.h
  16889. --- linux-3.18.14/arch/arm/mach-bcm2709/include/mach/barriers.h 1969-12-31 18:00:00.000000000 -0600
  16890. +++ linux-rpi/arch/arm/mach-bcm2709/include/mach/barriers.h 2015-05-31 14:46:08.213661004 -0500
  16891. @@ -0,0 +1,3 @@
  16892. +#define mb() dsb()
  16893. +#define rmb() dsb()
  16894. +#define wmb() mb()
  16895. diff -Nur linux-3.18.14/arch/arm/mach-bcm2709/include/mach/clkdev.h linux-rpi/arch/arm/mach-bcm2709/include/mach/clkdev.h
  16896. --- linux-3.18.14/arch/arm/mach-bcm2709/include/mach/clkdev.h 1969-12-31 18:00:00.000000000 -0600
  16897. +++ linux-rpi/arch/arm/mach-bcm2709/include/mach/clkdev.h 2015-05-31 14:46:08.213661004 -0500
  16898. @@ -0,0 +1,7 @@
  16899. +#ifndef __ASM_MACH_CLKDEV_H
  16900. +#define __ASM_MACH_CLKDEV_H
  16901. +
  16902. +#define __clk_get(clk) ({ 1; })
  16903. +#define __clk_put(clk) do { } while (0)
  16904. +
  16905. +#endif
  16906. diff -Nur linux-3.18.14/arch/arm/mach-bcm2709/include/mach/debug-macro.S linux-rpi/arch/arm/mach-bcm2709/include/mach/debug-macro.S
  16907. --- linux-3.18.14/arch/arm/mach-bcm2709/include/mach/debug-macro.S 1969-12-31 18:00:00.000000000 -0600
  16908. +++ linux-rpi/arch/arm/mach-bcm2709/include/mach/debug-macro.S 2015-05-31 14:46:08.213661004 -0500
  16909. @@ -0,0 +1,22 @@
  16910. +/* arch/arm/mach-bcm2708/include/mach/debug-macro.S
  16911. + *
  16912. + * Debugging macro include header
  16913. + *
  16914. + * Copyright (C) 2010 Broadcom
  16915. + * Copyright (C) 1994-1999 Russell King
  16916. + * Moved from linux/arch/arm/kernel/debug.S by Ben Dooks
  16917. + *
  16918. + * This program is free software; you can redistribute it and/or modify
  16919. + * it under the terms of the GNU General Public License version 2 as
  16920. + * published by the Free Software Foundation.
  16921. + *
  16922. +*/
  16923. +
  16924. +#include <mach/platform.h>
  16925. +
  16926. + .macro addruart, rp, rv, tmp
  16927. + ldr \rp, =UART0_BASE
  16928. + ldr \rv, =IO_ADDRESS(UART0_BASE)
  16929. + .endm
  16930. +
  16931. +#include <debug/pl01x.S>
  16932. diff -Nur linux-3.18.14/arch/arm/mach-bcm2709/include/mach/dma.h linux-rpi/arch/arm/mach-bcm2709/include/mach/dma.h
  16933. --- linux-3.18.14/arch/arm/mach-bcm2709/include/mach/dma.h 1969-12-31 18:00:00.000000000 -0600
  16934. +++ linux-rpi/arch/arm/mach-bcm2709/include/mach/dma.h 2015-05-31 14:46:08.213661004 -0500
  16935. @@ -0,0 +1,94 @@
  16936. +/*
  16937. + * linux/arch/arm/mach-bcm2708/include/mach/dma.h
  16938. + *
  16939. + * Copyright (C) 2010 Broadcom
  16940. + *
  16941. + * This program is free software; you can redistribute it and/or modify
  16942. + * it under the terms of the GNU General Public License version 2 as
  16943. + * published by the Free Software Foundation.
  16944. + */
  16945. +
  16946. +
  16947. +#ifndef _MACH_BCM2708_DMA_H
  16948. +#define _MACH_BCM2708_DMA_H
  16949. +
  16950. +#define BCM_DMAMAN_DRIVER_NAME "bcm2708_dma"
  16951. +
  16952. +/* DMA CS Control and Status bits */
  16953. +#define BCM2708_DMA_ACTIVE (1 << 0)
  16954. +#define BCM2708_DMA_INT (1 << 2)
  16955. +#define BCM2708_DMA_ISPAUSED (1 << 4) /* Pause requested or not active */
  16956. +#define BCM2708_DMA_ISHELD (1 << 5) /* Is held by DREQ flow control */
  16957. +#define BCM2708_DMA_ERR (1 << 8)
  16958. +#define BCM2708_DMA_ABORT (1 << 30) /* stop current CB, go to next, WO */
  16959. +#define BCM2708_DMA_RESET (1 << 31) /* WO, self clearing */
  16960. +
  16961. +/* DMA control block "info" field bits */
  16962. +#define BCM2708_DMA_INT_EN (1 << 0)
  16963. +#define BCM2708_DMA_TDMODE (1 << 1)
  16964. +#define BCM2708_DMA_WAIT_RESP (1 << 3)
  16965. +#define BCM2708_DMA_D_INC (1 << 4)
  16966. +#define BCM2708_DMA_D_WIDTH (1 << 5)
  16967. +#define BCM2708_DMA_D_DREQ (1 << 6)
  16968. +#define BCM2708_DMA_S_INC (1 << 8)
  16969. +#define BCM2708_DMA_S_WIDTH (1 << 9)
  16970. +#define BCM2708_DMA_S_DREQ (1 << 10)
  16971. +
  16972. +#define BCM2708_DMA_BURST(x) (((x)&0xf) << 12)
  16973. +#define BCM2708_DMA_PER_MAP(x) ((x) << 16)
  16974. +#define BCM2708_DMA_WAITS(x) (((x)&0x1f) << 21)
  16975. +
  16976. +#define BCM2708_DMA_DREQ_EMMC 11
  16977. +#define BCM2708_DMA_DREQ_SDHOST 13
  16978. +
  16979. +#define BCM2708_DMA_CS 0x00 /* Control and Status */
  16980. +#define BCM2708_DMA_ADDR 0x04
  16981. +/* the current control block appears in the following registers - read only */
  16982. +#define BCM2708_DMA_INFO 0x08
  16983. +#define BCM2708_DMA_SOURCE_AD 0x0c
  16984. +#define BCM2708_DMA_DEST_AD 0x10
  16985. +#define BCM2708_DMA_NEXTCB 0x1C
  16986. +#define BCM2708_DMA_DEBUG 0x20
  16987. +
  16988. +#define BCM2708_DMA4_CS (BCM2708_DMA_CHAN(4)+BCM2708_DMA_CS)
  16989. +#define BCM2708_DMA4_ADDR (BCM2708_DMA_CHAN(4)+BCM2708_DMA_ADDR)
  16990. +
  16991. +#define BCM2708_DMA_TDMODE_LEN(w, h) ((h) << 16 | (w))
  16992. +
  16993. +struct bcm2708_dma_cb {
  16994. + unsigned long info;
  16995. + unsigned long src;
  16996. + unsigned long dst;
  16997. + unsigned long length;
  16998. + unsigned long stride;
  16999. + unsigned long next;
  17000. + unsigned long pad[2];
  17001. +};
  17002. +struct scatterlist;
  17003. +
  17004. +extern int bcm_sg_suitable_for_dma(struct scatterlist *sg_ptr, int sg_len);
  17005. +extern void bcm_dma_start(void __iomem *dma_chan_base,
  17006. + dma_addr_t control_block);
  17007. +extern void bcm_dma_wait_idle(void __iomem *dma_chan_base);
  17008. +extern bool bcm_dma_is_busy(void __iomem *dma_chan_base);
  17009. +extern int /*rc*/ bcm_dma_abort(void __iomem *dma_chan_base);
  17010. +
  17011. +/* When listing features we can ask for when allocating DMA channels give
  17012. + those with higher priority smaller ordinal numbers */
  17013. +#define BCM_DMA_FEATURE_FAST_ORD 0
  17014. +#define BCM_DMA_FEATURE_BULK_ORD 1
  17015. +#define BCM_DMA_FEATURE_NORMAL_ORD 2
  17016. +#define BCM_DMA_FEATURE_LITE_ORD 3
  17017. +#define BCM_DMA_FEATURE_FAST (1<<BCM_DMA_FEATURE_FAST_ORD)
  17018. +#define BCM_DMA_FEATURE_BULK (1<<BCM_DMA_FEATURE_BULK_ORD)
  17019. +#define BCM_DMA_FEATURE_NORMAL (1<<BCM_DMA_FEATURE_NORMAL_ORD)
  17020. +#define BCM_DMA_FEATURE_LITE (1<<BCM_DMA_FEATURE_LITE_ORD)
  17021. +#define BCM_DMA_FEATURE_COUNT 4
  17022. +
  17023. +/* return channel no or -ve error */
  17024. +extern int bcm_dma_chan_alloc(unsigned preferred_feature_set,
  17025. + void __iomem **out_dma_base, int *out_dma_irq);
  17026. +extern int bcm_dma_chan_free(int channel);
  17027. +
  17028. +
  17029. +#endif /* _MACH_BCM2708_DMA_H */
  17030. diff -Nur linux-3.18.14/arch/arm/mach-bcm2709/include/mach/entry-macro.S linux-rpi/arch/arm/mach-bcm2709/include/mach/entry-macro.S
  17031. --- linux-3.18.14/arch/arm/mach-bcm2709/include/mach/entry-macro.S 1969-12-31 18:00:00.000000000 -0600
  17032. +++ linux-rpi/arch/arm/mach-bcm2709/include/mach/entry-macro.S 2015-05-31 14:46:08.213661004 -0500
  17033. @@ -0,0 +1,120 @@
  17034. +/*
  17035. + * arch/arm/mach-bcm2708/include/mach/entry-macro.S
  17036. + *
  17037. + * Low-level IRQ helper macros for BCM2708 platforms
  17038. + *
  17039. + * Copyright (C) 2010 Broadcom
  17040. + *
  17041. + * This program is free software; you can redistribute it and/or modify
  17042. + * it under the terms of the GNU General Public License as published by
  17043. + * the Free Software Foundation; either version 2 of the License, or
  17044. + * (at your option) any later version.
  17045. + *
  17046. + * This program is distributed in the hope that it will be useful,
  17047. + * but WITHOUT ANY WARRANTY; without even the implied warranty of
  17048. + * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
  17049. + * GNU General Public License for more details.
  17050. + *
  17051. + * You should have received a copy of the GNU General Public License
  17052. + * along with this program; if not, write to the Free Software
  17053. + * Foundation, Inc., 59 Temple Place, Suite 330, Boston, MA 02111-1307 USA
  17054. + */
  17055. +#include <mach/hardware.h>
  17056. +#include <mach/irqs.h>
  17057. +
  17058. + .macro arch_ret_to_user, tmp1, tmp2
  17059. + .endm
  17060. +
  17061. + .macro get_irqnr_and_base, irqnr, irqstat, base, tmp
  17062. +
  17063. + /* get core number */
  17064. + mrc p15, 0, \base, c0, c0, 5
  17065. + ubfx \base, \base, #0, #2
  17066. +
  17067. + /* get core's local interrupt controller */
  17068. + ldr \irqstat, = __io_address(ARM_LOCAL_IRQ_PENDING0) @ local interrupt source
  17069. + add \irqstat, \irqstat, \base, lsl #2
  17070. + ldr \tmp, [\irqstat]
  17071. +
  17072. + /* test for mailbox0 (IPI) interrupt */
  17073. + tst \tmp, #0x10
  17074. + beq 1030f
  17075. +
  17076. + /* get core's mailbox interrupt control */
  17077. + ldr \irqstat, = __io_address(ARM_LOCAL_MAILBOX0_CLR0) @ mbox_clr
  17078. + add \irqstat, \irqstat, \base, lsl #4
  17079. + ldr \tmp, [\irqstat]
  17080. + clz \tmp, \tmp
  17081. + rsb \irqnr, \tmp, #31
  17082. + mov \tmp, #1
  17083. + lsl \tmp, \irqnr
  17084. + str \tmp, [\irqstat] @ clear interrupt source
  17085. + dsb
  17086. + mov r1, sp
  17087. + adr lr, BSYM(1b)
  17088. + b do_IPI
  17089. +
  17090. +1030:
  17091. + /* check gpu interrupt */
  17092. + tst \tmp, #0x100
  17093. + beq 1040f
  17094. +
  17095. + ldr \base, =IO_ADDRESS(ARMCTRL_IC_BASE)
  17096. + /* get masked status */
  17097. + ldr \irqstat, [\base, #(ARM_IRQ_PEND0 - ARMCTRL_IC_BASE)]
  17098. + mov \irqnr, #(ARM_IRQ0_BASE + 31)
  17099. + and \tmp, \irqstat, #0x300 @ save bits 8 and 9
  17100. + /* clear bits 8 and 9, and test */
  17101. + bics \irqstat, \irqstat, #0x300
  17102. + bne 1010f
  17103. +
  17104. + tst \tmp, #0x100
  17105. + ldrne \irqstat, [\base, #(ARM_IRQ_PEND1 - ARMCTRL_IC_BASE)]
  17106. + movne \irqnr, #(ARM_IRQ1_BASE + 31)
  17107. + @ Mask out the interrupts also present in PEND0 - see SW-5809
  17108. + bicne \irqstat, #((1<<7) | (1<<9) | (1<<10))
  17109. + bicne \irqstat, #((1<<18) | (1<<19))
  17110. + bne 1010f
  17111. +
  17112. + tst \tmp, #0x200
  17113. + ldrne \irqstat, [\base, #(ARM_IRQ_PEND2 - ARMCTRL_IC_BASE)]
  17114. + movne \irqnr, #(ARM_IRQ2_BASE + 31)
  17115. + @ Mask out the interrupts also present in PEND0 - see SW-5809
  17116. + bicne \irqstat, #((1<<21) | (1<<22) | (1<<23) | (1<<24) | (1<<25))
  17117. + bicne \irqstat, #((1<<30))
  17118. + beq 1020f
  17119. +1010:
  17120. + @ For non-zero x, LSB(x) = 31 - CLZ(x^(x-1))
  17121. + sub \tmp, \irqstat, #1
  17122. + eor \irqstat, \irqstat, \tmp
  17123. + clz \tmp, \irqstat
  17124. + sub \irqnr, \tmp
  17125. + b 1050f
  17126. +1040:
  17127. + cmp \tmp, #0
  17128. + beq 1020f
  17129. +
  17130. + /* handle local (e.g. timer) interrupts */
  17131. + @ For non-zero x, LSB(x) = 31 - CLZ(x^(x-1))
  17132. + mov \irqnr, #(ARM_IRQ_LOCAL_BASE + 31)
  17133. + sub \irqstat, \tmp, #1
  17134. + eor \irqstat, \irqstat, \tmp
  17135. + clz \tmp, \irqstat
  17136. + sub \irqnr, \tmp
  17137. +1050:
  17138. + mov r1, sp
  17139. + @
  17140. + @ routine called with r0 = irq number, r1 = struct pt_regs *
  17141. + @
  17142. + adr lr, BSYM(1b)
  17143. + b asm_do_IRQ
  17144. +
  17145. +1020: @ EQ will be set if no irqs pending
  17146. + .endm
  17147. +
  17148. +/*
  17149. + * Interrupt handling. Preserves r7, r8, r9
  17150. + */
  17151. + .macro arch_irq_handler_default
  17152. +1: get_irqnr_and_base r0, r2, r6, lr
  17153. + .endm
  17154. diff -Nur linux-3.18.14/arch/arm/mach-bcm2709/include/mach/frc.h linux-rpi/arch/arm/mach-bcm2709/include/mach/frc.h
  17155. --- linux-3.18.14/arch/arm/mach-bcm2709/include/mach/frc.h 1969-12-31 18:00:00.000000000 -0600
  17156. +++ linux-rpi/arch/arm/mach-bcm2709/include/mach/frc.h 2015-05-31 14:46:08.213661004 -0500
  17157. @@ -0,0 +1,38 @@
  17158. +/*
  17159. + * arch/arm/mach-bcm2708/include/mach/timex.h
  17160. + *
  17161. + * BCM2708 free running counter (timer)
  17162. + *
  17163. + * Copyright (C) 2010 Broadcom
  17164. + *
  17165. + * This program is free software; you can redistribute it and/or modify
  17166. + * it under the terms of the GNU General Public License as published by
  17167. + * the Free Software Foundation; either version 2 of the License, or
  17168. + * (at your option) any later version.
  17169. + *
  17170. + * This program is distributed in the hope that it will be useful,
  17171. + * but WITHOUT ANY WARRANTY; without even the implied warranty of
  17172. + * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
  17173. + * GNU General Public License for more details.
  17174. + *
  17175. + * You should have received a copy of the GNU General Public License
  17176. + * along with this program; if not, write to the Free Software
  17177. + * Foundation, Inc., 59 Temple Place, Suite 330, Boston, MA 02111-1307 USA
  17178. + */
  17179. +
  17180. +#ifndef _MACH_FRC_H
  17181. +#define _MACH_FRC_H
  17182. +
  17183. +#define FRC_TICK_RATE (1000000)
  17184. +
  17185. +/*! Free running counter incrementing at the CLOCK_TICK_RATE
  17186. + (slightly faster than frc_clock_ticks63()
  17187. + */
  17188. +extern unsigned long frc_clock_ticks32(void);
  17189. +
  17190. +/*! Free running counter incrementing at the CLOCK_TICK_RATE
  17191. + * Note - top bit should be ignored (see cnt32_to_63)
  17192. + */
  17193. +extern unsigned long long frc_clock_ticks63(void);
  17194. +
  17195. +#endif
  17196. diff -Nur linux-3.18.14/arch/arm/mach-bcm2709/include/mach/gpio.h linux-rpi/arch/arm/mach-bcm2709/include/mach/gpio.h
  17197. --- linux-3.18.14/arch/arm/mach-bcm2709/include/mach/gpio.h 1969-12-31 18:00:00.000000000 -0600
  17198. +++ linux-rpi/arch/arm/mach-bcm2709/include/mach/gpio.h 2015-05-31 14:46:08.213661004 -0500
  17199. @@ -0,0 +1,17 @@
  17200. +/*
  17201. + * arch/arm/mach-bcm2708/include/mach/gpio.h
  17202. + *
  17203. + * This file is licensed under the terms of the GNU General Public
  17204. + * License version 2. This program is licensed "as is" without any
  17205. + * warranty of any kind, whether express or implied.
  17206. + */
  17207. +
  17208. +#ifndef __ASM_ARCH_GPIO_H
  17209. +#define __ASM_ARCH_GPIO_H
  17210. +
  17211. +#define BCM2708_NR_GPIOS 54 // number of gpio lines
  17212. +
  17213. +#define gpio_to_irq(x) ((x) + GPIO_IRQ_START)
  17214. +#define irq_to_gpio(x) ((x) - GPIO_IRQ_START)
  17215. +
  17216. +#endif
  17217. diff -Nur linux-3.18.14/arch/arm/mach-bcm2709/include/mach/hardware.h linux-rpi/arch/arm/mach-bcm2709/include/mach/hardware.h
  17218. --- linux-3.18.14/arch/arm/mach-bcm2709/include/mach/hardware.h 1969-12-31 18:00:00.000000000 -0600
  17219. +++ linux-rpi/arch/arm/mach-bcm2709/include/mach/hardware.h 2015-05-31 14:46:08.213661004 -0500
  17220. @@ -0,0 +1,28 @@
  17221. +/*
  17222. + * arch/arm/mach-bcm2708/include/mach/hardware.h
  17223. + *
  17224. + * This file contains the hardware definitions of the BCM2708 devices.
  17225. + *
  17226. + * Copyright (C) 2010 Broadcom
  17227. + *
  17228. + * This program is free software; you can redistribute it and/or modify
  17229. + * it under the terms of the GNU General Public License as published by
  17230. + * the Free Software Foundation; either version 2 of the License, or
  17231. + * (at your option) any later version.
  17232. + *
  17233. + * This program is distributed in the hope that it will be useful,
  17234. + * but WITHOUT ANY WARRANTY; without even the implied warranty of
  17235. + * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
  17236. + * GNU General Public License for more details.
  17237. + *
  17238. + * You should have received a copy of the GNU General Public License
  17239. + * along with this program; if not, write to the Free Software
  17240. + * Foundation, Inc., 59 Temple Place, Suite 330, Boston, MA 02111-1307 USA
  17241. + */
  17242. +#ifndef __ASM_ARCH_HARDWARE_H
  17243. +#define __ASM_ARCH_HARDWARE_H
  17244. +
  17245. +#include <asm/sizes.h>
  17246. +#include <mach/platform.h>
  17247. +
  17248. +#endif
  17249. diff -Nur linux-3.18.14/arch/arm/mach-bcm2709/include/mach/io.h linux-rpi/arch/arm/mach-bcm2709/include/mach/io.h
  17250. --- linux-3.18.14/arch/arm/mach-bcm2709/include/mach/io.h 1969-12-31 18:00:00.000000000 -0600
  17251. +++ linux-rpi/arch/arm/mach-bcm2709/include/mach/io.h 2015-05-31 14:46:08.213661004 -0500
  17252. @@ -0,0 +1,27 @@
  17253. +/*
  17254. + * arch/arm/mach-bcm2708/include/mach/io.h
  17255. + *
  17256. + * Copyright (C) 2003 ARM Limited
  17257. + *
  17258. + * This program is free software; you can redistribute it and/or modify
  17259. + * it under the terms of the GNU General Public License as published by
  17260. + * the Free Software Foundation; either version 2 of the License, or
  17261. + * (at your option) any later version.
  17262. + *
  17263. + * This program is distributed in the hope that it will be useful,
  17264. + * but WITHOUT ANY WARRANTY; without even the implied warranty of
  17265. + * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
  17266. + * GNU General Public License for more details.
  17267. + *
  17268. + * You should have received a copy of the GNU General Public License
  17269. + * along with this program; if not, write to the Free Software
  17270. + * Foundation, Inc., 59 Temple Place, Suite 330, Boston, MA 02111-1307 USA
  17271. + */
  17272. +#ifndef __ASM_ARM_ARCH_IO_H
  17273. +#define __ASM_ARM_ARCH_IO_H
  17274. +
  17275. +#define IO_SPACE_LIMIT 0xffffffff
  17276. +
  17277. +#define __io(a) __typesafe_io(a)
  17278. +
  17279. +#endif
  17280. diff -Nur linux-3.18.14/arch/arm/mach-bcm2709/include/mach/irqs.h linux-rpi/arch/arm/mach-bcm2709/include/mach/irqs.h
  17281. --- linux-3.18.14/arch/arm/mach-bcm2709/include/mach/irqs.h 1969-12-31 18:00:00.000000000 -0600
  17282. +++ linux-rpi/arch/arm/mach-bcm2709/include/mach/irqs.h 2015-05-31 14:46:08.213661004 -0500
  17283. @@ -0,0 +1,225 @@
  17284. +/*
  17285. + * arch/arm/mach-bcm2708/include/mach/irqs.h
  17286. + *
  17287. + * Copyright (C) 2010 Broadcom
  17288. + * Copyright (C) 2003 ARM Limited
  17289. + * Copyright (C) 2000 Deep Blue Solutions Ltd.
  17290. + *
  17291. + * This program is free software; you can redistribute it and/or modify
  17292. + * it under the terms of the GNU General Public License as published by
  17293. + * the Free Software Foundation; either version 2 of the License, or
  17294. + * (at your option) any later version.
  17295. + *
  17296. + * This program is distributed in the hope that it will be useful,
  17297. + * but WITHOUT ANY WARRANTY; without even the implied warranty of
  17298. + * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
  17299. + * GNU General Public License for more details.
  17300. + *
  17301. + * You should have received a copy of the GNU General Public License
  17302. + * along with this program; if not, write to the Free Software
  17303. + * Foundation, Inc., 59 Temple Place, Suite 330, Boston, MA 02111-1307 USA
  17304. + */
  17305. +
  17306. +#ifndef _BCM2708_IRQS_H_
  17307. +#define _BCM2708_IRQS_H_
  17308. +
  17309. +#include <mach/platform.h>
  17310. +
  17311. +/*
  17312. + * IRQ interrupts definitions are the same as the INT definitions
  17313. + * held within platform.h
  17314. + */
  17315. +#define IRQ_ARMCTRL_START 0
  17316. +#define IRQ_TIMER0 (IRQ_ARMCTRL_START + INTERRUPT_TIMER0)
  17317. +#define IRQ_TIMER1 (IRQ_ARMCTRL_START + INTERRUPT_TIMER1)
  17318. +#define IRQ_TIMER2 (IRQ_ARMCTRL_START + INTERRUPT_TIMER2)
  17319. +#define IRQ_TIMER3 (IRQ_ARMCTRL_START + INTERRUPT_TIMER3)
  17320. +#define IRQ_CODEC0 (IRQ_ARMCTRL_START + INTERRUPT_CODEC0)
  17321. +#define IRQ_CODEC1 (IRQ_ARMCTRL_START + INTERRUPT_CODEC1)
  17322. +#define IRQ_CODEC2 (IRQ_ARMCTRL_START + INTERRUPT_CODEC2)
  17323. +#define IRQ_JPEG (IRQ_ARMCTRL_START + INTERRUPT_JPEG)
  17324. +#define IRQ_ISP (IRQ_ARMCTRL_START + INTERRUPT_ISP)
  17325. +#define IRQ_USB (IRQ_ARMCTRL_START + INTERRUPT_USB)
  17326. +#define IRQ_3D (IRQ_ARMCTRL_START + INTERRUPT_3D)
  17327. +#define IRQ_TRANSPOSER (IRQ_ARMCTRL_START + INTERRUPT_TRANSPOSER)
  17328. +#define IRQ_MULTICORESYNC0 (IRQ_ARMCTRL_START + INTERRUPT_MULTICORESYNC0)
  17329. +#define IRQ_MULTICORESYNC1 (IRQ_ARMCTRL_START + INTERRUPT_MULTICORESYNC1)
  17330. +#define IRQ_MULTICORESYNC2 (IRQ_ARMCTRL_START + INTERRUPT_MULTICORESYNC2)
  17331. +#define IRQ_MULTICORESYNC3 (IRQ_ARMCTRL_START + INTERRUPT_MULTICORESYNC3)
  17332. +#define IRQ_DMA0 (IRQ_ARMCTRL_START + INTERRUPT_DMA0)
  17333. +#define IRQ_DMA1 (IRQ_ARMCTRL_START + INTERRUPT_DMA1)
  17334. +#define IRQ_DMA2 (IRQ_ARMCTRL_START + INTERRUPT_DMA2)
  17335. +#define IRQ_DMA3 (IRQ_ARMCTRL_START + INTERRUPT_DMA3)
  17336. +#define IRQ_DMA4 (IRQ_ARMCTRL_START + INTERRUPT_DMA4)
  17337. +#define IRQ_DMA5 (IRQ_ARMCTRL_START + INTERRUPT_DMA5)
  17338. +#define IRQ_DMA6 (IRQ_ARMCTRL_START + INTERRUPT_DMA6)
  17339. +#define IRQ_DMA7 (IRQ_ARMCTRL_START + INTERRUPT_DMA7)
  17340. +#define IRQ_DMA8 (IRQ_ARMCTRL_START + INTERRUPT_DMA8)
  17341. +#define IRQ_DMA9 (IRQ_ARMCTRL_START + INTERRUPT_DMA9)
  17342. +#define IRQ_DMA10 (IRQ_ARMCTRL_START + INTERRUPT_DMA10)
  17343. +#define IRQ_DMA11 (IRQ_ARMCTRL_START + INTERRUPT_DMA11)
  17344. +#define IRQ_DMA12 (IRQ_ARMCTRL_START + INTERRUPT_DMA12)
  17345. +#define IRQ_AUX (IRQ_ARMCTRL_START + INTERRUPT_AUX)
  17346. +#define IRQ_ARM (IRQ_ARMCTRL_START + INTERRUPT_ARM)
  17347. +#define IRQ_VPUDMA (IRQ_ARMCTRL_START + INTERRUPT_VPUDMA)
  17348. +#define IRQ_HOSTPORT (IRQ_ARMCTRL_START + INTERRUPT_HOSTPORT)
  17349. +#define IRQ_VIDEOSCALER (IRQ_ARMCTRL_START + INTERRUPT_VIDEOSCALER)
  17350. +#define IRQ_CCP2TX (IRQ_ARMCTRL_START + INTERRUPT_CCP2TX)
  17351. +#define IRQ_SDC (IRQ_ARMCTRL_START + INTERRUPT_SDC)
  17352. +#define IRQ_DSI0 (IRQ_ARMCTRL_START + INTERRUPT_DSI0)
  17353. +#define IRQ_AVE (IRQ_ARMCTRL_START + INTERRUPT_AVE)
  17354. +#define IRQ_CAM0 (IRQ_ARMCTRL_START + INTERRUPT_CAM0)
  17355. +#define IRQ_CAM1 (IRQ_ARMCTRL_START + INTERRUPT_CAM1)
  17356. +#define IRQ_HDMI0 (IRQ_ARMCTRL_START + INTERRUPT_HDMI0)
  17357. +#define IRQ_HDMI1 (IRQ_ARMCTRL_START + INTERRUPT_HDMI1)
  17358. +#define IRQ_PIXELVALVE1 (IRQ_ARMCTRL_START + INTERRUPT_PIXELVALVE1)
  17359. +#define IRQ_I2CSPISLV (IRQ_ARMCTRL_START + INTERRUPT_I2CSPISLV)
  17360. +#define IRQ_DSI1 (IRQ_ARMCTRL_START + INTERRUPT_DSI1)
  17361. +#define IRQ_PWA0 (IRQ_ARMCTRL_START + INTERRUPT_PWA0)
  17362. +#define IRQ_PWA1 (IRQ_ARMCTRL_START + INTERRUPT_PWA1)
  17363. +#define IRQ_CPR (IRQ_ARMCTRL_START + INTERRUPT_CPR)
  17364. +#define IRQ_SMI (IRQ_ARMCTRL_START + INTERRUPT_SMI)
  17365. +#define IRQ_GPIO0 (IRQ_ARMCTRL_START + INTERRUPT_GPIO0)
  17366. +#define IRQ_GPIO1 (IRQ_ARMCTRL_START + INTERRUPT_GPIO1)
  17367. +#define IRQ_GPIO2 (IRQ_ARMCTRL_START + INTERRUPT_GPIO2)
  17368. +#define IRQ_GPIO3 (IRQ_ARMCTRL_START + INTERRUPT_GPIO3)
  17369. +#define IRQ_I2C (IRQ_ARMCTRL_START + INTERRUPT_I2C)
  17370. +#define IRQ_SPI (IRQ_ARMCTRL_START + INTERRUPT_SPI)
  17371. +#define IRQ_I2SPCM (IRQ_ARMCTRL_START + INTERRUPT_I2SPCM)
  17372. +#define IRQ_SDIO (IRQ_ARMCTRL_START + INTERRUPT_SDIO)
  17373. +#define IRQ_UART (IRQ_ARMCTRL_START + INTERRUPT_UART)
  17374. +#define IRQ_SLIMBUS (IRQ_ARMCTRL_START + INTERRUPT_SLIMBUS)
  17375. +#define IRQ_VEC (IRQ_ARMCTRL_START + INTERRUPT_VEC)
  17376. +#define IRQ_CPG (IRQ_ARMCTRL_START + INTERRUPT_CPG)
  17377. +#define IRQ_RNG (IRQ_ARMCTRL_START + INTERRUPT_RNG)
  17378. +#define IRQ_ARASANSDIO (IRQ_ARMCTRL_START + INTERRUPT_ARASANSDIO)
  17379. +#define IRQ_AVSPMON (IRQ_ARMCTRL_START + INTERRUPT_AVSPMON)
  17380. +
  17381. +#define IRQ_ARM_TIMER (IRQ_ARMCTRL_START + INTERRUPT_ARM_TIMER)
  17382. +#define IRQ_ARM_MAILBOX (IRQ_ARMCTRL_START + INTERRUPT_ARM_MAILBOX)
  17383. +#define IRQ_ARM_DOORBELL_0 (IRQ_ARMCTRL_START + INTERRUPT_ARM_DOORBELL_0)
  17384. +#define IRQ_ARM_DOORBELL_1 (IRQ_ARMCTRL_START + INTERRUPT_ARM_DOORBELL_1)
  17385. +#define IRQ_VPU0_HALTED (IRQ_ARMCTRL_START + INTERRUPT_VPU0_HALTED)
  17386. +#define IRQ_VPU1_HALTED (IRQ_ARMCTRL_START + INTERRUPT_VPU1_HALTED)
  17387. +#define IRQ_ILLEGAL_TYPE0 (IRQ_ARMCTRL_START + INTERRUPT_ILLEGAL_TYPE0)
  17388. +#define IRQ_ILLEGAL_TYPE1 (IRQ_ARMCTRL_START + INTERRUPT_ILLEGAL_TYPE1)
  17389. +#define IRQ_PENDING1 (IRQ_ARMCTRL_START + INTERRUPT_PENDING1)
  17390. +#define IRQ_PENDING2 (IRQ_ARMCTRL_START + INTERRUPT_PENDING2)
  17391. +
  17392. +#define IRQ_ARM_LOCAL_CNTPSIRQ (IRQ_ARMCTRL_START + INTERRUPT_ARM_LOCAL_CNTPSIRQ)
  17393. +#define IRQ_ARM_LOCAL_CNTPNSIRQ (IRQ_ARMCTRL_START + INTERRUPT_ARM_LOCAL_CNTPNSIRQ)
  17394. +#define IRQ_ARM_LOCAL_CNTHPIRQ (IRQ_ARMCTRL_START + INTERRUPT_ARM_LOCAL_CNTHPIRQ)
  17395. +#define IRQ_ARM_LOCAL_CNTVIRQ (IRQ_ARMCTRL_START + INTERRUPT_ARM_LOCAL_CNTVIRQ)
  17396. +#define IRQ_ARM_LOCAL_MAILBOX0 (IRQ_ARMCTRL_START + INTERRUPT_ARM_LOCAL_MAILBOX0)
  17397. +#define IRQ_ARM_LOCAL_MAILBOX1 (IRQ_ARMCTRL_START + INTERRUPT_ARM_LOCAL_MAILBOX1)
  17398. +#define IRQ_ARM_LOCAL_MAILBOX2 (IRQ_ARMCTRL_START + INTERRUPT_ARM_LOCAL_MAILBOX2)
  17399. +#define IRQ_ARM_LOCAL_MAILBOX3 (IRQ_ARMCTRL_START + INTERRUPT_ARM_LOCAL_MAILBOX3)
  17400. +#define IRQ_ARM_LOCAL_GPU_FAST (IRQ_ARMCTRL_START + INTERRUPT_ARM_LOCAL_GPU_FAST)
  17401. +#define IRQ_ARM_LOCAL_PMU_FAST (IRQ_ARMCTRL_START + INTERRUPT_ARM_LOCAL_PMU_FAST)
  17402. +#define IRQ_ARM_LOCAL_ZERO (IRQ_ARMCTRL_START + INTERRUPT_ARM_LOCAL_ZERO)
  17403. +#define IRQ_ARM_LOCAL_TIMER (IRQ_ARMCTRL_START + INTERRUPT_ARM_LOCAL_TIMER)
  17404. +
  17405. +#define FIQ_START HARD_IRQS
  17406. +
  17407. +/*
  17408. + * FIQ interrupts definitions are the same as the INT definitions.
  17409. + */
  17410. +#define FIQ_TIMER0 (FIQ_START+INTERRUPT_TIMER0)
  17411. +#define FIQ_TIMER1 (FIQ_START+INTERRUPT_TIMER1)
  17412. +#define FIQ_TIMER2 (FIQ_START+INTERRUPT_TIMER2)
  17413. +#define FIQ_TIMER3 (FIQ_START+INTERRUPT_TIMER3)
  17414. +#define FIQ_CODEC0 (FIQ_START+INTERRUPT_CODEC0)
  17415. +#define FIQ_CODEC1 (FIQ_START+INTERRUPT_CODEC1)
  17416. +#define FIQ_CODEC2 (FIQ_START+INTERRUPT_CODEC2)
  17417. +#define FIQ_JPEG (FIQ_START+INTERRUPT_JPEG)
  17418. +#define FIQ_ISP (FIQ_START+INTERRUPT_ISP)
  17419. +#define FIQ_USB (FIQ_START+INTERRUPT_USB)
  17420. +#define FIQ_3D (FIQ_START+INTERRUPT_3D)
  17421. +#define FIQ_TRANSPOSER (FIQ_START+INTERRUPT_TRANSPOSER)
  17422. +#define FIQ_MULTICORESYNC0 (FIQ_START+INTERRUPT_MULTICORESYNC0)
  17423. +#define FIQ_MULTICORESYNC1 (FIQ_START+INTERRUPT_MULTICORESYNC1)
  17424. +#define FIQ_MULTICORESYNC2 (FIQ_START+INTERRUPT_MULTICORESYNC2)
  17425. +#define FIQ_MULTICORESYNC3 (FIQ_START+INTERRUPT_MULTICORESYNC3)
  17426. +#define FIQ_DMA0 (FIQ_START+INTERRUPT_DMA0)
  17427. +#define FIQ_DMA1 (FIQ_START+INTERRUPT_DMA1)
  17428. +#define FIQ_DMA2 (FIQ_START+INTERRUPT_DMA2)
  17429. +#define FIQ_DMA3 (FIQ_START+INTERRUPT_DMA3)
  17430. +#define FIQ_DMA4 (FIQ_START+INTERRUPT_DMA4)
  17431. +#define FIQ_DMA5 (FIQ_START+INTERRUPT_DMA5)
  17432. +#define FIQ_DMA6 (FIQ_START+INTERRUPT_DMA6)
  17433. +#define FIQ_DMA7 (FIQ_START+INTERRUPT_DMA7)
  17434. +#define FIQ_DMA8 (FIQ_START+INTERRUPT_DMA8)
  17435. +#define FIQ_DMA9 (FIQ_START+INTERRUPT_DMA9)
  17436. +#define FIQ_DMA10 (FIQ_START+INTERRUPT_DMA10)
  17437. +#define FIQ_DMA11 (FIQ_START+INTERRUPT_DMA11)
  17438. +#define FIQ_DMA12 (FIQ_START+INTERRUPT_DMA12)
  17439. +#define FIQ_AUX (FIQ_START+INTERRUPT_AUX)
  17440. +#define FIQ_ARM (FIQ_START+INTERRUPT_ARM)
  17441. +#define FIQ_VPUDMA (FIQ_START+INTERRUPT_VPUDMA)
  17442. +#define FIQ_HOSTPORT (FIQ_START+INTERRUPT_HOSTPORT)
  17443. +#define FIQ_VIDEOSCALER (FIQ_START+INTERRUPT_VIDEOSCALER)
  17444. +#define FIQ_CCP2TX (FIQ_START+INTERRUPT_CCP2TX)
  17445. +#define FIQ_SDC (FIQ_START+INTERRUPT_SDC)
  17446. +#define FIQ_DSI0 (FIQ_START+INTERRUPT_DSI0)
  17447. +#define FIQ_AVE (FIQ_START+INTERRUPT_AVE)
  17448. +#define FIQ_CAM0 (FIQ_START+INTERRUPT_CAM0)
  17449. +#define FIQ_CAM1 (FIQ_START+INTERRUPT_CAM1)
  17450. +#define FIQ_HDMI0 (FIQ_START+INTERRUPT_HDMI0)
  17451. +#define FIQ_HDMI1 (FIQ_START+INTERRUPT_HDMI1)
  17452. +#define FIQ_PIXELVALVE1 (FIQ_START+INTERRUPT_PIXELVALVE1)
  17453. +#define FIQ_I2CSPISLV (FIQ_START+INTERRUPT_I2CSPISLV)
  17454. +#define FIQ_DSI1 (FIQ_START+INTERRUPT_DSI1)
  17455. +#define FIQ_PWA0 (FIQ_START+INTERRUPT_PWA0)
  17456. +#define FIQ_PWA1 (FIQ_START+INTERRUPT_PWA1)
  17457. +#define FIQ_CPR (FIQ_START+INTERRUPT_CPR)
  17458. +#define FIQ_SMI (FIQ_START+INTERRUPT_SMI)
  17459. +#define FIQ_GPIO0 (FIQ_START+INTERRUPT_GPIO0)
  17460. +#define FIQ_GPIO1 (FIQ_START+INTERRUPT_GPIO1)
  17461. +#define FIQ_GPIO2 (FIQ_START+INTERRUPT_GPIO2)
  17462. +#define FIQ_GPIO3 (FIQ_START+INTERRUPT_GPIO3)
  17463. +#define FIQ_I2C (FIQ_START+INTERRUPT_I2C)
  17464. +#define FIQ_SPI (FIQ_START+INTERRUPT_SPI)
  17465. +#define FIQ_I2SPCM (FIQ_START+INTERRUPT_I2SPCM)
  17466. +#define FIQ_SDIO (FIQ_START+INTERRUPT_SDIO)
  17467. +#define FIQ_UART (FIQ_START+INTERRUPT_UART)
  17468. +#define FIQ_SLIMBUS (FIQ_START+INTERRUPT_SLIMBUS)
  17469. +#define FIQ_VEC (FIQ_START+INTERRUPT_VEC)
  17470. +#define FIQ_CPG (FIQ_START+INTERRUPT_CPG)
  17471. +#define FIQ_RNG (FIQ_START+INTERRUPT_RNG)
  17472. +#define FIQ_ARASANSDIO (FIQ_START+INTERRUPT_ARASANSDIO)
  17473. +#define FIQ_AVSPMON (FIQ_START+INTERRUPT_AVSPMON)
  17474. +
  17475. +#define FIQ_ARM_TIMER (FIQ_START+INTERRUPT_ARM_TIMER)
  17476. +#define FIQ_ARM_MAILBOX (FIQ_START+INTERRUPT_ARM_MAILBOX)
  17477. +#define FIQ_ARM_DOORBELL_0 (FIQ_START+INTERRUPT_ARM_DOORBELL_0)
  17478. +#define FIQ_ARM_DOORBELL_1 (FIQ_START+INTERRUPT_ARM_DOORBELL_1)
  17479. +#define FIQ_VPU0_HALTED (FIQ_START+INTERRUPT_VPU0_HALTED)
  17480. +#define FIQ_VPU1_HALTED (FIQ_START+INTERRUPT_VPU1_HALTED)
  17481. +#define FIQ_ILLEGAL_TYPE0 (FIQ_START+INTERRUPT_ILLEGAL_TYPE0)
  17482. +#define FIQ_ILLEGAL_TYPE1 (FIQ_START+INTERRUPT_ILLEGAL_TYPE1)
  17483. +#define FIQ_PENDING1 (FIQ_START+INTERRUPT_PENDING1)
  17484. +#define FIQ_PENDING2 (FIQ_START+INTERRUPT_PENDING2)
  17485. +
  17486. +#define FIQ_ARM_LOCAL_CNTPSIRQ (FIQ_ARMCTRL_START + INTERRUPT_ARM_LOCAL_CNTPSIRQ)
  17487. +#define FIQ_ARM_LOCAL_CNTPNSIRQ (FIQ_ARMCTRL_START + INTERRUPT_ARM_LOCAL_CNTPNSIRQ)
  17488. +#define FIQ_ARM_LOCAL_CNTHPIRQ (FIQ_ARMCTRL_START + INTERRUPT_ARM_LOCAL_CNTHPIRQ)
  17489. +#define FIQ_ARM_LOCAL_CNTVIRQ (FIQ_ARMCTRL_START + INTERRUPT_ARM_LOCAL_CNTVIRQ)
  17490. +#define FIQ_ARM_LOCAL_MAILBOX0 (FIQ_ARMCTRL_START + INTERRUPT_ARM_LOCAL_MAILBOX0)
  17491. +#define FIQ_ARM_LOCAL_MAILBOX1 (FIQ_ARMCTRL_START + INTERRUPT_ARM_LOCAL_MAILBOX1)
  17492. +#define FIQ_ARM_LOCAL_MAILBOX2 (FIQ_ARMCTRL_START + INTERRUPT_ARM_LOCAL_MAILBOX2)
  17493. +#define FIQ_ARM_LOCAL_MAILBOX3 (FIQ_ARMCTRL_START + INTERRUPT_ARM_LOCAL_MAILBOX3)
  17494. +#define FIQ_ARM_LOCAL_GPU_FAST (FIQ_ARMCTRL_START + INTERRUPT_ARM_LOCAL_GPU_FAST)
  17495. +#define FIQ_ARM_LOCAL_PMU_FAST (FIQ_ARMCTRL_START + INTERRUPT_ARM_LOCAL_PMU_FAST)
  17496. +#define FIQ_ARM_LOCAL_ZERO (FIQ_ARMCTRL_START + INTERRUPT_ARM_LOCAL_ZERO)
  17497. +#define FIQ_ARM_LOCAL_TIMER (FIQ_ARMCTRL_START + INTERRUPT_ARM_LOCAL_TIMER)
  17498. +
  17499. +#define HARD_IRQS (128)
  17500. +#define FIQ_IRQS (128)
  17501. +#define GPIO_IRQ_START (HARD_IRQS + FIQ_IRQS)
  17502. +#define GPIO_IRQS (32*5)
  17503. +#define SPARE_ALLOC_IRQS 64
  17504. +#define BCM2708_ALLOC_IRQS (HARD_IRQS+FIQ_IRQS+GPIO_IRQS+SPARE_ALLOC_IRQS)
  17505. +#define FREE_IRQS 128
  17506. +#define NR_IRQS (BCM2708_ALLOC_IRQS+FREE_IRQS)
  17507. +
  17508. +#endif /* _BCM2708_IRQS_H_ */
  17509. diff -Nur linux-3.18.14/arch/arm/mach-bcm2709/include/mach/memory.h linux-rpi/arch/arm/mach-bcm2709/include/mach/memory.h
  17510. --- linux-3.18.14/arch/arm/mach-bcm2709/include/mach/memory.h 1969-12-31 18:00:00.000000000 -0600
  17511. +++ linux-rpi/arch/arm/mach-bcm2709/include/mach/memory.h 2015-05-31 14:46:08.213661004 -0500
  17512. @@ -0,0 +1,57 @@
  17513. +/*
  17514. + * arch/arm/mach-bcm2708/include/mach/memory.h
  17515. + *
  17516. + * Copyright (C) 2010 Broadcom
  17517. + *
  17518. + * This program is free software; you can redistribute it and/or modify
  17519. + * it under the terms of the GNU General Public License as published by
  17520. + * the Free Software Foundation; either version 2 of the License, or
  17521. + * (at your option) any later version.
  17522. + *
  17523. + * This program is distributed in the hope that it will be useful,
  17524. + * but WITHOUT ANY WARRANTY; without even the implied warranty of
  17525. + * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
  17526. + * GNU General Public License for more details.
  17527. + *
  17528. + * You should have received a copy of the GNU General Public License
  17529. + * along with this program; if not, write to the Free Software
  17530. + * Foundation, Inc., 59 Temple Place, Suite 330, Boston, MA 02111-1307 USA
  17531. + */
  17532. +#ifndef __ASM_ARCH_MEMORY_H
  17533. +#define __ASM_ARCH_MEMORY_H
  17534. +
  17535. +/* Memory overview:
  17536. +
  17537. + [ARMcore] <--virtual addr-->
  17538. + [ARMmmu] <--physical addr-->
  17539. + [GERTmap] <--bus add-->
  17540. + [VCperiph]
  17541. +
  17542. +*/
  17543. +
  17544. +/*
  17545. + * Physical DRAM offset.
  17546. + */
  17547. +#define BCM_PLAT_PHYS_OFFSET UL(0x00000000)
  17548. +#define VC_ARMMEM_OFFSET UL(0x00000000) /* offset in VC of ARM memory */
  17549. +
  17550. +#ifdef CONFIG_BCM2708_NOL2CACHE
  17551. + #define _REAL_BUS_OFFSET UL(0xC0000000) /* don't use L1 or L2 caches */
  17552. +#else
  17553. + #define _REAL_BUS_OFFSET UL(0x40000000) /* use L2 cache */
  17554. +#endif
  17555. +
  17556. +/* We're using the memory at 64M in the VideoCore for Linux - this adjustment
  17557. + * will provide the offset into this area as well as setting the bits that
  17558. + * stop the L1 and L2 cache from being used
  17559. + *
  17560. + * WARNING: this only works because the ARM is given memory at a fixed location
  17561. + * (ARMMEM_OFFSET)
  17562. + */
  17563. +#define BUS_OFFSET (VC_ARMMEM_OFFSET + _REAL_BUS_OFFSET)
  17564. +#define __virt_to_bus(x) ((x) + (BUS_OFFSET - PAGE_OFFSET))
  17565. +#define __bus_to_virt(x) ((x) - (BUS_OFFSET - PAGE_OFFSET))
  17566. +#define __pfn_to_bus(x) (__pfn_to_phys(x) + (BUS_OFFSET - BCM_PLAT_PHYS_OFFSET))
  17567. +#define __bus_to_pfn(x) __phys_to_pfn((x) - (BUS_OFFSET - BCM_PLAT_PHYS_OFFSET))
  17568. +
  17569. +#endif
  17570. diff -Nur linux-3.18.14/arch/arm/mach-bcm2709/include/mach/platform.h linux-rpi/arch/arm/mach-bcm2709/include/mach/platform.h
  17571. --- linux-3.18.14/arch/arm/mach-bcm2709/include/mach/platform.h 1969-12-31 18:00:00.000000000 -0600
  17572. +++ linux-rpi/arch/arm/mach-bcm2709/include/mach/platform.h 2015-05-31 14:46:08.213661004 -0500
  17573. @@ -0,0 +1,225 @@
  17574. +/*
  17575. + * arch/arm/mach-bcm2708/include/mach/platform.h
  17576. + *
  17577. + * Copyright (C) 2010 Broadcom
  17578. + *
  17579. + * This program is free software; you can redistribute it and/or modify
  17580. + * it under the terms of the GNU General Public License as published by
  17581. + * the Free Software Foundation; either version 2 of the License, or
  17582. + * (at your option) any later version.
  17583. + *
  17584. + * This program is distributed in the hope that it will be useful,
  17585. + * but WITHOUT ANY WARRANTY; without even the implied warranty of
  17586. + * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
  17587. + * GNU General Public License for more details.
  17588. + *
  17589. + * You should have received a copy of the GNU General Public License
  17590. + * along with this program; if not, write to the Free Software
  17591. + * Foundation, Inc., 59 Temple Place, Suite 330, Boston, MA 02111-1307 USA
  17592. + */
  17593. +
  17594. +#ifndef _BCM2708_PLATFORM_H
  17595. +#define _BCM2708_PLATFORM_H
  17596. +
  17597. +
  17598. +/* macros to get at IO space when running virtually */
  17599. +#define IO_ADDRESS(x) (((x) & 0x00ffffff) + (((x) >> 4) & 0x0f000000) + 0xf0000000)
  17600. +
  17601. +#define __io_address(n) IOMEM(IO_ADDRESS(n))
  17602. +
  17603. +
  17604. +/*
  17605. + * SDRAM
  17606. + */
  17607. +#define BCM2708_SDRAM_BASE 0x00000000
  17608. +
  17609. +/*
  17610. + * Logic expansion modules
  17611. + *
  17612. + */
  17613. +
  17614. +
  17615. +/* ------------------------------------------------------------------------
  17616. + * BCM2708 ARMCTRL Registers
  17617. + * ------------------------------------------------------------------------
  17618. + */
  17619. +
  17620. +#define HW_REGISTER_RW(addr) (addr)
  17621. +#define HW_REGISTER_RO(addr) (addr)
  17622. +
  17623. +#include "arm_control.h"
  17624. +#undef ARM_BASE
  17625. +
  17626. +/*
  17627. + * Definitions and addresses for the ARM CONTROL logic
  17628. + * This file is manually generated.
  17629. + */
  17630. +
  17631. +#define BCM2708_PERI_BASE 0x3F000000
  17632. +#define IC0_BASE (BCM2708_PERI_BASE + 0x2000)
  17633. +#define ST_BASE (BCM2708_PERI_BASE + 0x3000) /* System Timer */
  17634. +#define MPHI_BASE (BCM2708_PERI_BASE + 0x6000) /* Message -based Parallel Host Interface */
  17635. +#define DMA_BASE (BCM2708_PERI_BASE + 0x7000) /* DMA controller */
  17636. +#define ARM_BASE (BCM2708_PERI_BASE + 0xB000) /* BCM2708 ARM control block */
  17637. +#define PM_BASE (BCM2708_PERI_BASE + 0x100000) /* Power Management, Reset controller and Watchdog registers */
  17638. +#define PCM_CLOCK_BASE (BCM2708_PERI_BASE + 0x101098) /* PCM Clock */
  17639. +#define RNG_BASE (BCM2708_PERI_BASE + 0x104000) /* Hardware RNG */
  17640. +#define GPIO_BASE (BCM2708_PERI_BASE + 0x200000) /* GPIO */
  17641. +#define UART0_BASE (BCM2708_PERI_BASE + 0x201000) /* Uart 0 */
  17642. +#define MMCI0_BASE (BCM2708_PERI_BASE + 0x202000) /* MMC interface */
  17643. +#define I2S_BASE (BCM2708_PERI_BASE + 0x203000) /* I2S */
  17644. +#define SPI0_BASE (BCM2708_PERI_BASE + 0x204000) /* SPI0 */
  17645. +#define BSC0_BASE (BCM2708_PERI_BASE + 0x205000) /* BSC0 I2C/TWI */
  17646. +#define UART1_BASE (BCM2708_PERI_BASE + 0x215000) /* Uart 1 */
  17647. +#define EMMC_BASE (BCM2708_PERI_BASE + 0x300000) /* eMMC interface */
  17648. +#define SMI_BASE (BCM2708_PERI_BASE + 0x600000) /* SMI */
  17649. +#define BSC1_BASE (BCM2708_PERI_BASE + 0x804000) /* BSC1 I2C/TWI */
  17650. +#define USB_BASE (BCM2708_PERI_BASE + 0x980000) /* DTC_OTG USB controller */
  17651. +#define MCORE_BASE (BCM2708_PERI_BASE + 0x0000) /* Fake frame buffer device (actually the multicore sync block*/
  17652. +
  17653. +#define ARMCTRL_BASE (ARM_BASE + 0x000)
  17654. +#define ARMCTRL_IC_BASE (ARM_BASE + 0x200) /* ARM interrupt controller */
  17655. +#define ARMCTRL_TIMER0_1_BASE (ARM_BASE + 0x400) /* Timer 0 and 1 */
  17656. +#define ARMCTRL_0_SBM_BASE (ARM_BASE + 0x800) /* User 0 (ARM)'s Semaphores Doorbells and Mailboxes */
  17657. +
  17658. +
  17659. +/*
  17660. + * Interrupt assignments
  17661. + */
  17662. +
  17663. +#define ARM_IRQ1_BASE 0
  17664. +#define INTERRUPT_TIMER0 (ARM_IRQ1_BASE + 0)
  17665. +#define INTERRUPT_TIMER1 (ARM_IRQ1_BASE + 1)
  17666. +#define INTERRUPT_TIMER2 (ARM_IRQ1_BASE + 2)
  17667. +#define INTERRUPT_TIMER3 (ARM_IRQ1_BASE + 3)
  17668. +#define INTERRUPT_CODEC0 (ARM_IRQ1_BASE + 4)
  17669. +#define INTERRUPT_CODEC1 (ARM_IRQ1_BASE + 5)
  17670. +#define INTERRUPT_CODEC2 (ARM_IRQ1_BASE + 6)
  17671. +#define INTERRUPT_VC_JPEG (ARM_IRQ1_BASE + 7)
  17672. +#define INTERRUPT_ISP (ARM_IRQ1_BASE + 8)
  17673. +#define INTERRUPT_VC_USB (ARM_IRQ1_BASE + 9)
  17674. +#define INTERRUPT_VC_3D (ARM_IRQ1_BASE + 10)
  17675. +#define INTERRUPT_TRANSPOSER (ARM_IRQ1_BASE + 11)
  17676. +#define INTERRUPT_MULTICORESYNC0 (ARM_IRQ1_BASE + 12)
  17677. +#define INTERRUPT_MULTICORESYNC1 (ARM_IRQ1_BASE + 13)
  17678. +#define INTERRUPT_MULTICORESYNC2 (ARM_IRQ1_BASE + 14)
  17679. +#define INTERRUPT_MULTICORESYNC3 (ARM_IRQ1_BASE + 15)
  17680. +#define INTERRUPT_DMA0 (ARM_IRQ1_BASE + 16)
  17681. +#define INTERRUPT_DMA1 (ARM_IRQ1_BASE + 17)
  17682. +#define INTERRUPT_VC_DMA2 (ARM_IRQ1_BASE + 18)
  17683. +#define INTERRUPT_VC_DMA3 (ARM_IRQ1_BASE + 19)
  17684. +#define INTERRUPT_DMA4 (ARM_IRQ1_BASE + 20)
  17685. +#define INTERRUPT_DMA5 (ARM_IRQ1_BASE + 21)
  17686. +#define INTERRUPT_DMA6 (ARM_IRQ1_BASE + 22)
  17687. +#define INTERRUPT_DMA7 (ARM_IRQ1_BASE + 23)
  17688. +#define INTERRUPT_DMA8 (ARM_IRQ1_BASE + 24)
  17689. +#define INTERRUPT_DMA9 (ARM_IRQ1_BASE + 25)
  17690. +#define INTERRUPT_DMA10 (ARM_IRQ1_BASE + 26)
  17691. +#define INTERRUPT_DMA11 (ARM_IRQ1_BASE + 27)
  17692. +#define INTERRUPT_DMA12 (ARM_IRQ1_BASE + 28)
  17693. +#define INTERRUPT_AUX (ARM_IRQ1_BASE + 29)
  17694. +#define INTERRUPT_ARM (ARM_IRQ1_BASE + 30)
  17695. +#define INTERRUPT_VPUDMA (ARM_IRQ1_BASE + 31)
  17696. +
  17697. +#define ARM_IRQ2_BASE 32
  17698. +#define INTERRUPT_HOSTPORT (ARM_IRQ2_BASE + 0)
  17699. +#define INTERRUPT_VIDEOSCALER (ARM_IRQ2_BASE + 1)
  17700. +#define INTERRUPT_CCP2TX (ARM_IRQ2_BASE + 2)
  17701. +#define INTERRUPT_SDC (ARM_IRQ2_BASE + 3)
  17702. +#define INTERRUPT_DSI0 (ARM_IRQ2_BASE + 4)
  17703. +#define INTERRUPT_AVE (ARM_IRQ2_BASE + 5)
  17704. +#define INTERRUPT_CAM0 (ARM_IRQ2_BASE + 6)
  17705. +#define INTERRUPT_CAM1 (ARM_IRQ2_BASE + 7)
  17706. +#define INTERRUPT_HDMI0 (ARM_IRQ2_BASE + 8)
  17707. +#define INTERRUPT_HDMI1 (ARM_IRQ2_BASE + 9)
  17708. +#define INTERRUPT_PIXELVALVE1 (ARM_IRQ2_BASE + 10)
  17709. +#define INTERRUPT_I2CSPISLV (ARM_IRQ2_BASE + 11)
  17710. +#define INTERRUPT_DSI1 (ARM_IRQ2_BASE + 12)
  17711. +#define INTERRUPT_PWA0 (ARM_IRQ2_BASE + 13)
  17712. +#define INTERRUPT_PWA1 (ARM_IRQ2_BASE + 14)
  17713. +#define INTERRUPT_CPR (ARM_IRQ2_BASE + 15)
  17714. +#define INTERRUPT_SMI (ARM_IRQ2_BASE + 16)
  17715. +#define INTERRUPT_GPIO0 (ARM_IRQ2_BASE + 17)
  17716. +#define INTERRUPT_GPIO1 (ARM_IRQ2_BASE + 18)
  17717. +#define INTERRUPT_GPIO2 (ARM_IRQ2_BASE + 19)
  17718. +#define INTERRUPT_GPIO3 (ARM_IRQ2_BASE + 20)
  17719. +#define INTERRUPT_VC_I2C (ARM_IRQ2_BASE + 21)
  17720. +#define INTERRUPT_VC_SPI (ARM_IRQ2_BASE + 22)
  17721. +#define INTERRUPT_VC_I2SPCM (ARM_IRQ2_BASE + 23)
  17722. +#define INTERRUPT_VC_SDIO (ARM_IRQ2_BASE + 24)
  17723. +#define INTERRUPT_VC_UART (ARM_IRQ2_BASE + 25)
  17724. +#define INTERRUPT_SLIMBUS (ARM_IRQ2_BASE + 26)
  17725. +#define INTERRUPT_VEC (ARM_IRQ2_BASE + 27)
  17726. +#define INTERRUPT_CPG (ARM_IRQ2_BASE + 28)
  17727. +#define INTERRUPT_RNG (ARM_IRQ2_BASE + 29)
  17728. +#define INTERRUPT_VC_ARASANSDIO (ARM_IRQ2_BASE + 30)
  17729. +#define INTERRUPT_AVSPMON (ARM_IRQ2_BASE + 31)
  17730. +
  17731. +#define ARM_IRQ0_BASE 64
  17732. +#define INTERRUPT_ARM_TIMER (ARM_IRQ0_BASE + 0)
  17733. +#define INTERRUPT_ARM_MAILBOX (ARM_IRQ0_BASE + 1)
  17734. +#define INTERRUPT_ARM_DOORBELL_0 (ARM_IRQ0_BASE + 2)
  17735. +#define INTERRUPT_ARM_DOORBELL_1 (ARM_IRQ0_BASE + 3)
  17736. +#define INTERRUPT_VPU0_HALTED (ARM_IRQ0_BASE + 4)
  17737. +#define INTERRUPT_VPU1_HALTED (ARM_IRQ0_BASE + 5)
  17738. +#define INTERRUPT_ILLEGAL_TYPE0 (ARM_IRQ0_BASE + 6)
  17739. +#define INTERRUPT_ILLEGAL_TYPE1 (ARM_IRQ0_BASE + 7)
  17740. +#define INTERRUPT_PENDING1 (ARM_IRQ0_BASE + 8)
  17741. +#define INTERRUPT_PENDING2 (ARM_IRQ0_BASE + 9)
  17742. +#define INTERRUPT_JPEG (ARM_IRQ0_BASE + 10)
  17743. +#define INTERRUPT_USB (ARM_IRQ0_BASE + 11)
  17744. +#define INTERRUPT_3D (ARM_IRQ0_BASE + 12)
  17745. +#define INTERRUPT_DMA2 (ARM_IRQ0_BASE + 13)
  17746. +#define INTERRUPT_DMA3 (ARM_IRQ0_BASE + 14)
  17747. +#define INTERRUPT_I2C (ARM_IRQ0_BASE + 15)
  17748. +#define INTERRUPT_SPI (ARM_IRQ0_BASE + 16)
  17749. +#define INTERRUPT_I2SPCM (ARM_IRQ0_BASE + 17)
  17750. +#define INTERRUPT_SDIO (ARM_IRQ0_BASE + 18)
  17751. +#define INTERRUPT_UART (ARM_IRQ0_BASE + 19)
  17752. +#define INTERRUPT_ARASANSDIO (ARM_IRQ0_BASE + 20)
  17753. +
  17754. +#define ARM_IRQ_LOCAL_BASE 96
  17755. +#define INTERRUPT_ARM_LOCAL_CNTPSIRQ (ARM_IRQ_LOCAL_BASE + 0)
  17756. +#define INTERRUPT_ARM_LOCAL_CNTPNSIRQ (ARM_IRQ_LOCAL_BASE + 1)
  17757. +#define INTERRUPT_ARM_LOCAL_CNTHPIRQ (ARM_IRQ_LOCAL_BASE + 2)
  17758. +#define INTERRUPT_ARM_LOCAL_CNTVIRQ (ARM_IRQ_LOCAL_BASE + 3)
  17759. +#define INTERRUPT_ARM_LOCAL_MAILBOX0 (ARM_IRQ_LOCAL_BASE + 4)
  17760. +#define INTERRUPT_ARM_LOCAL_MAILBOX1 (ARM_IRQ_LOCAL_BASE + 5)
  17761. +#define INTERRUPT_ARM_LOCAL_MAILBOX2 (ARM_IRQ_LOCAL_BASE + 6)
  17762. +#define INTERRUPT_ARM_LOCAL_MAILBOX3 (ARM_IRQ_LOCAL_BASE + 7)
  17763. +#define INTERRUPT_ARM_LOCAL_GPU_FAST (ARM_IRQ_LOCAL_BASE + 8)
  17764. +#define INTERRUPT_ARM_LOCAL_PMU_FAST (ARM_IRQ_LOCAL_BASE + 9)
  17765. +#define INTERRUPT_ARM_LOCAL_ZERO (ARM_IRQ_LOCAL_BASE + 10)
  17766. +#define INTERRUPT_ARM_LOCAL_TIMER (ARM_IRQ_LOCAL_BASE + 11)
  17767. +
  17768. +/*
  17769. + * Watchdog
  17770. + */
  17771. +#define PM_RSTC (PM_BASE+0x1c)
  17772. +#define PM_RSTS (PM_BASE+0x20)
  17773. +#define PM_WDOG (PM_BASE+0x24)
  17774. +
  17775. +#define PM_WDOG_RESET 0000000000
  17776. +#define PM_PASSWORD 0x5a000000
  17777. +#define PM_WDOG_TIME_SET 0x000fffff
  17778. +#define PM_RSTC_WRCFG_CLR 0xffffffcf
  17779. +#define PM_RSTC_WRCFG_SET 0x00000030
  17780. +#define PM_RSTC_WRCFG_FULL_RESET 0x00000020
  17781. +#define PM_RSTC_RESET 0x00000102
  17782. +
  17783. +#define PM_RSTS_HADPOR_SET 0x00001000
  17784. +#define PM_RSTS_HADSRH_SET 0x00000400
  17785. +#define PM_RSTS_HADSRF_SET 0x00000200
  17786. +#define PM_RSTS_HADSRQ_SET 0x00000100
  17787. +#define PM_RSTS_HADWRH_SET 0x00000040
  17788. +#define PM_RSTS_HADWRF_SET 0x00000020
  17789. +#define PM_RSTS_HADWRQ_SET 0x00000010
  17790. +#define PM_RSTS_HADDRH_SET 0x00000004
  17791. +#define PM_RSTS_HADDRF_SET 0x00000002
  17792. +#define PM_RSTS_HADDRQ_SET 0x00000001
  17793. +
  17794. +#define UART0_CLOCK 3000000
  17795. +
  17796. +#endif
  17797. +
  17798. +/* END */
  17799. diff -Nur linux-3.18.14/arch/arm/mach-bcm2709/include/mach/power.h linux-rpi/arch/arm/mach-bcm2709/include/mach/power.h
  17800. --- linux-3.18.14/arch/arm/mach-bcm2709/include/mach/power.h 1969-12-31 18:00:00.000000000 -0600
  17801. +++ linux-rpi/arch/arm/mach-bcm2709/include/mach/power.h 2015-05-31 14:46:08.213661004 -0500
  17802. @@ -0,0 +1,26 @@
  17803. +/*
  17804. + * linux/arch/arm/mach-bcm2708/power.h
  17805. + *
  17806. + * Copyright (C) 2010 Broadcom
  17807. + *
  17808. + * This program is free software; you can redistribute it and/or modify
  17809. + * it under the terms of the GNU General Public License version 2 as
  17810. + * published by the Free Software Foundation.
  17811. + *
  17812. + * This device provides a shared mechanism for controlling the power to
  17813. + * VideoCore subsystems.
  17814. + */
  17815. +
  17816. +#ifndef _MACH_BCM2708_POWER_H
  17817. +#define _MACH_BCM2708_POWER_H
  17818. +
  17819. +#include <linux/types.h>
  17820. +#include <mach/arm_power.h>
  17821. +
  17822. +typedef unsigned int BCM_POWER_HANDLE_T;
  17823. +
  17824. +extern int bcm_power_open(BCM_POWER_HANDLE_T *handle);
  17825. +extern int bcm_power_request(BCM_POWER_HANDLE_T handle, uint32_t request);
  17826. +extern int bcm_power_close(BCM_POWER_HANDLE_T handle);
  17827. +
  17828. +#endif
  17829. diff -Nur linux-3.18.14/arch/arm/mach-bcm2709/include/mach/system.h linux-rpi/arch/arm/mach-bcm2709/include/mach/system.h
  17830. --- linux-3.18.14/arch/arm/mach-bcm2709/include/mach/system.h 1969-12-31 18:00:00.000000000 -0600
  17831. +++ linux-rpi/arch/arm/mach-bcm2709/include/mach/system.h 2015-05-31 14:46:08.213661004 -0500
  17832. @@ -0,0 +1,38 @@
  17833. +/*
  17834. + * arch/arm/mach-bcm2708/include/mach/system.h
  17835. + *
  17836. + * Copyright (C) 2010 Broadcom
  17837. + * Copyright (C) 2003 ARM Limited
  17838. + * Copyright (C) 2000 Deep Blue Solutions Ltd
  17839. + *
  17840. + * This program is free software; you can redistribute it and/or modify
  17841. + * it under the terms of the GNU General Public License as published by
  17842. + * the Free Software Foundation; either version 2 of the License, or
  17843. + * (at your option) any later version.
  17844. + *
  17845. + * This program is distributed in the hope that it will be useful,
  17846. + * but WITHOUT ANY WARRANTY; without even the implied warranty of
  17847. + * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
  17848. + * GNU General Public License for more details.
  17849. + *
  17850. + * You should have received a copy of the GNU General Public License
  17851. + * along with this program; if not, write to the Free Software
  17852. + * Foundation, Inc., 59 Temple Place, Suite 330, Boston, MA 02111-1307 USA
  17853. + */
  17854. +#ifndef __ASM_ARCH_SYSTEM_H
  17855. +#define __ASM_ARCH_SYSTEM_H
  17856. +
  17857. +#include <linux/io.h>
  17858. +#include <mach/hardware.h>
  17859. +#include <mach/platform.h>
  17860. +
  17861. +static inline void arch_idle(void)
  17862. +{
  17863. + /*
  17864. + * This should do all the clock switching
  17865. + * and wait for interrupt tricks
  17866. + */
  17867. + cpu_do_idle();
  17868. +}
  17869. +
  17870. +#endif
  17871. diff -Nur linux-3.18.14/arch/arm/mach-bcm2709/include/mach/timex.h linux-rpi/arch/arm/mach-bcm2709/include/mach/timex.h
  17872. --- linux-3.18.14/arch/arm/mach-bcm2709/include/mach/timex.h 1969-12-31 18:00:00.000000000 -0600
  17873. +++ linux-rpi/arch/arm/mach-bcm2709/include/mach/timex.h 2015-05-31 14:46:08.213661004 -0500
  17874. @@ -0,0 +1,23 @@
  17875. +/*
  17876. + * arch/arm/mach-bcm2708/include/mach/timex.h
  17877. + *
  17878. + * BCM2708 sysem clock frequency
  17879. + *
  17880. + * Copyright (C) 2010 Broadcom
  17881. + *
  17882. + * This program is free software; you can redistribute it and/or modify
  17883. + * it under the terms of the GNU General Public License as published by
  17884. + * the Free Software Foundation; either version 2 of the License, or
  17885. + * (at your option) any later version.
  17886. + *
  17887. + * This program is distributed in the hope that it will be useful,
  17888. + * but WITHOUT ANY WARRANTY; without even the implied warranty of
  17889. + * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
  17890. + * GNU General Public License for more details.
  17891. + *
  17892. + * You should have received a copy of the GNU General Public License
  17893. + * along with this program; if not, write to the Free Software
  17894. + * Foundation, Inc., 59 Temple Place, Suite 330, Boston, MA 02111-1307 USA
  17895. + */
  17896. +
  17897. +#define CLOCK_TICK_RATE (1000000)
  17898. diff -Nur linux-3.18.14/arch/arm/mach-bcm2709/include/mach/uncompress.h linux-rpi/arch/arm/mach-bcm2709/include/mach/uncompress.h
  17899. --- linux-3.18.14/arch/arm/mach-bcm2709/include/mach/uncompress.h 1969-12-31 18:00:00.000000000 -0600
  17900. +++ linux-rpi/arch/arm/mach-bcm2709/include/mach/uncompress.h 2015-05-31 14:46:08.213661004 -0500
  17901. @@ -0,0 +1,84 @@
  17902. +/*
  17903. + * arch/arm/mach-bcn2708/include/mach/uncompress.h
  17904. + *
  17905. + * Copyright (C) 2010 Broadcom
  17906. + * Copyright (C) 2003 ARM Limited
  17907. + *
  17908. + * This program is free software; you can redistribute it and/or modify
  17909. + * it under the terms of the GNU General Public License as published by
  17910. + * the Free Software Foundation; either version 2 of the License, or
  17911. + * (at your option) any later version.
  17912. + *
  17913. + * This program is distributed in the hope that it will be useful,
  17914. + * but WITHOUT ANY WARRANTY; without even the implied warranty of
  17915. + * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
  17916. + * GNU General Public License for more details.
  17917. + *
  17918. + * You should have received a copy of the GNU General Public License
  17919. + * along with this program; if not, write to the Free Software
  17920. + * Foundation, Inc., 59 Temple Place, Suite 330, Boston, MA 02111-1307 USA
  17921. + */
  17922. +
  17923. +#include <linux/io.h>
  17924. +#include <linux/amba/serial.h>
  17925. +#include <mach/hardware.h>
  17926. +
  17927. +#define UART_BAUD 115200
  17928. +
  17929. +#define BCM2708_UART_DR __io(UART0_BASE + UART01x_DR)
  17930. +#define BCM2708_UART_FR __io(UART0_BASE + UART01x_FR)
  17931. +#define BCM2708_UART_IBRD __io(UART0_BASE + UART011_IBRD)
  17932. +#define BCM2708_UART_FBRD __io(UART0_BASE + UART011_FBRD)
  17933. +#define BCM2708_UART_LCRH __io(UART0_BASE + UART011_LCRH)
  17934. +#define BCM2708_UART_CR __io(UART0_BASE + UART011_CR)
  17935. +
  17936. +/*
  17937. + * This does not append a newline
  17938. + */
  17939. +static inline void putc(int c)
  17940. +{
  17941. + while (__raw_readl(BCM2708_UART_FR) & UART01x_FR_TXFF)
  17942. + barrier();
  17943. +
  17944. + __raw_writel(c, BCM2708_UART_DR);
  17945. +}
  17946. +
  17947. +static inline void flush(void)
  17948. +{
  17949. + int fr;
  17950. +
  17951. + do {
  17952. + fr = __raw_readl(BCM2708_UART_FR);
  17953. + barrier();
  17954. + } while ((fr & (UART011_FR_TXFE | UART01x_FR_BUSY)) != UART011_FR_TXFE);
  17955. +}
  17956. +
  17957. +static inline void arch_decomp_setup(void)
  17958. +{
  17959. + int temp, div, rem, frac;
  17960. +
  17961. + temp = 16 * UART_BAUD;
  17962. + div = UART0_CLOCK / temp;
  17963. + rem = UART0_CLOCK % temp;
  17964. + temp = (8 * rem) / UART_BAUD;
  17965. + frac = (temp >> 1) + (temp & 1);
  17966. +
  17967. + /* Make sure the UART is disabled before we start */
  17968. + __raw_writel(0, BCM2708_UART_CR);
  17969. +
  17970. + /* Set the baud rate */
  17971. + __raw_writel(div, BCM2708_UART_IBRD);
  17972. + __raw_writel(frac, BCM2708_UART_FBRD);
  17973. +
  17974. + /* Set the UART to 8n1, FIFO enabled */
  17975. + __raw_writel(UART01x_LCRH_WLEN_8 | UART01x_LCRH_FEN, BCM2708_UART_LCRH);
  17976. +
  17977. + /* Enable the UART */
  17978. + __raw_writel(UART01x_CR_UARTEN | UART011_CR_TXE | UART011_CR_RXE,
  17979. + BCM2708_UART_CR);
  17980. +}
  17981. +
  17982. +/*
  17983. + * nothing to do
  17984. + */
  17985. +#define arch_decomp_wdog()
  17986. diff -Nur linux-3.18.14/arch/arm/mach-bcm2709/include/mach/vcio.h linux-rpi/arch/arm/mach-bcm2709/include/mach/vcio.h
  17987. --- linux-3.18.14/arch/arm/mach-bcm2709/include/mach/vcio.h 1969-12-31 18:00:00.000000000 -0600
  17988. +++ linux-rpi/arch/arm/mach-bcm2709/include/mach/vcio.h 2015-05-31 14:46:08.213661004 -0500
  17989. @@ -0,0 +1,165 @@
  17990. +/*
  17991. + * arch/arm/mach-bcm2708/include/mach/vcio.h
  17992. + *
  17993. + * Copyright (C) 2010 Broadcom
  17994. + *
  17995. + * This program is free software; you can redistribute it and/or modify
  17996. + * it under the terms of the GNU General Public License as published by
  17997. + * the Free Software Foundation; either version 2 of the License, or
  17998. + * (at your option) any later version.
  17999. + *
  18000. + * This program is distributed in the hope that it will be useful,
  18001. + * but WITHOUT ANY WARRANTY; without even the implied warranty of
  18002. + * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
  18003. + * GNU General Public License for more details.
  18004. + *
  18005. + * You should have received a copy of the GNU General Public License
  18006. + * along with this program; if not, write to the Free Software
  18007. + * Foundation, Inc., 59 Temple Place, Suite 330, Boston, MA 02111-1307 USA
  18008. + */
  18009. +#ifndef _MACH_BCM2708_VCIO_H
  18010. +#define _MACH_BCM2708_VCIO_H
  18011. +
  18012. +/* Routines to handle I/O via the VideoCore "ARM control" registers
  18013. + * (semaphores, doorbells, mailboxes)
  18014. + */
  18015. +
  18016. +#define BCM_VCIO_DRIVER_NAME "bcm2708_vcio"
  18017. +
  18018. +/* Constants shared with the ARM identifying separate mailbox channels */
  18019. +#define MBOX_CHAN_POWER 0 /* for use by the power management interface */
  18020. +#define MBOX_CHAN_FB 1 /* for use by the frame buffer */
  18021. +#define MBOX_CHAN_VCHIQ 3 /* for use by the VCHIQ interface */
  18022. +#define MBOX_CHAN_PROPERTY 8 /* for use by the property channel */
  18023. +#define MBOX_CHAN_COUNT 9
  18024. +
  18025. +enum {
  18026. + VCMSG_PROCESS_REQUEST = 0x00000000
  18027. +};
  18028. +enum {
  18029. + VCMSG_REQUEST_SUCCESSFUL = 0x80000000,
  18030. + VCMSG_REQUEST_FAILED = 0x80000001
  18031. +};
  18032. +/* Mailbox property tags */
  18033. +enum {
  18034. + VCMSG_PROPERTY_END = 0x00000000,
  18035. + VCMSG_GET_FIRMWARE_REVISION = 0x00000001,
  18036. + VCMSG_GET_BOARD_MODEL = 0x00010001,
  18037. + VCMSG_GET_BOARD_REVISION = 0x00010002,
  18038. + VCMSG_GET_BOARD_MAC_ADDRESS = 0x00010003,
  18039. + VCMSG_GET_BOARD_SERIAL = 0x00010004,
  18040. + VCMSG_GET_ARM_MEMORY = 0x00010005,
  18041. + VCMSG_GET_VC_MEMORY = 0x00010006,
  18042. + VCMSG_GET_CLOCKS = 0x00010007,
  18043. + VCMSG_GET_COMMAND_LINE = 0x00050001,
  18044. + VCMSG_GET_DMA_CHANNELS = 0x00060001,
  18045. + VCMSG_GET_POWER_STATE = 0x00020001,
  18046. + VCMSG_GET_TIMING = 0x00020002,
  18047. + VCMSG_SET_POWER_STATE = 0x00028001,
  18048. + VCMSG_GET_CLOCK_STATE = 0x00030001,
  18049. + VCMSG_SET_CLOCK_STATE = 0x00038001,
  18050. + VCMSG_GET_CLOCK_RATE = 0x00030002,
  18051. + VCMSG_SET_CLOCK_RATE = 0x00038002,
  18052. + VCMSG_GET_VOLTAGE = 0x00030003,
  18053. + VCMSG_SET_VOLTAGE = 0x00038003,
  18054. + VCMSG_GET_MAX_CLOCK = 0x00030004,
  18055. + VCMSG_GET_MAX_VOLTAGE = 0x00030005,
  18056. + VCMSG_GET_TEMPERATURE = 0x00030006,
  18057. + VCMSG_GET_MIN_CLOCK = 0x00030007,
  18058. + VCMSG_GET_MIN_VOLTAGE = 0x00030008,
  18059. + VCMSG_GET_TURBO = 0x00030009,
  18060. + VCMSG_GET_MAX_TEMPERATURE = 0x0003000a,
  18061. + VCMSG_GET_STC = 0x0003000b,
  18062. + VCMSG_SET_TURBO = 0x00038009,
  18063. + VCMSG_SET_ALLOCATE_MEM = 0x0003000c,
  18064. + VCMSG_SET_LOCK_MEM = 0x0003000d,
  18065. + VCMSG_SET_UNLOCK_MEM = 0x0003000e,
  18066. + VCMSG_SET_RELEASE_MEM = 0x0003000f,
  18067. + VCMSG_SET_EXECUTE_CODE = 0x00030010,
  18068. + VCMSG_SET_EXECUTE_QPU = 0x00030011,
  18069. + VCMSG_SET_ENABLE_QPU = 0x00030012,
  18070. + VCMSG_GET_RESOURCE_HANDLE = 0x00030014,
  18071. + VCMSG_GET_EDID_BLOCK = 0x00030020,
  18072. + VCMSG_GET_CUSTOMER_OTP = 0x00030021,
  18073. + VCMSG_SET_CUSTOMER_OTP = 0x00038021,
  18074. + VCMSG_SET_ALLOCATE_BUFFER = 0x00040001,
  18075. + VCMSG_SET_RELEASE_BUFFER = 0x00048001,
  18076. + VCMSG_SET_BLANK_SCREEN = 0x00040002,
  18077. + VCMSG_TST_BLANK_SCREEN = 0x00044002,
  18078. + VCMSG_GET_PHYSICAL_WIDTH_HEIGHT = 0x00040003,
  18079. + VCMSG_TST_PHYSICAL_WIDTH_HEIGHT = 0x00044003,
  18080. + VCMSG_SET_PHYSICAL_WIDTH_HEIGHT = 0x00048003,
  18081. + VCMSG_GET_VIRTUAL_WIDTH_HEIGHT = 0x00040004,
  18082. + VCMSG_TST_VIRTUAL_WIDTH_HEIGHT = 0x00044004,
  18083. + VCMSG_SET_VIRTUAL_WIDTH_HEIGHT = 0x00048004,
  18084. + VCMSG_GET_DEPTH = 0x00040005,
  18085. + VCMSG_TST_DEPTH = 0x00044005,
  18086. + VCMSG_SET_DEPTH = 0x00048005,
  18087. + VCMSG_GET_PIXEL_ORDER = 0x00040006,
  18088. + VCMSG_TST_PIXEL_ORDER = 0x00044006,
  18089. + VCMSG_SET_PIXEL_ORDER = 0x00048006,
  18090. + VCMSG_GET_ALPHA_MODE = 0x00040007,
  18091. + VCMSG_TST_ALPHA_MODE = 0x00044007,
  18092. + VCMSG_SET_ALPHA_MODE = 0x00048007,
  18093. + VCMSG_GET_PITCH = 0x00040008,
  18094. + VCMSG_TST_PITCH = 0x00044008,
  18095. + VCMSG_SET_PITCH = 0x00048008,
  18096. + VCMSG_GET_VIRTUAL_OFFSET = 0x00040009,
  18097. + VCMSG_TST_VIRTUAL_OFFSET = 0x00044009,
  18098. + VCMSG_SET_VIRTUAL_OFFSET = 0x00048009,
  18099. + VCMSG_GET_OVERSCAN = 0x0004000a,
  18100. + VCMSG_TST_OVERSCAN = 0x0004400a,
  18101. + VCMSG_SET_OVERSCAN = 0x0004800a,
  18102. + VCMSG_GET_PALETTE = 0x0004000b,
  18103. + VCMSG_TST_PALETTE = 0x0004400b,
  18104. + VCMSG_SET_PALETTE = 0x0004800b,
  18105. + VCMSG_GET_LAYER = 0x0004000c,
  18106. + VCMSG_TST_LAYER = 0x0004400c,
  18107. + VCMSG_SET_LAYER = 0x0004800c,
  18108. + VCMSG_GET_TRANSFORM = 0x0004000d,
  18109. + VCMSG_TST_TRANSFORM = 0x0004400d,
  18110. + VCMSG_SET_TRANSFORM = 0x0004800d,
  18111. + VCMSG_TST_VSYNC = 0x0004400e,
  18112. + VCMSG_SET_VSYNC = 0x0004800e,
  18113. + VCMSG_SET_CURSOR_INFO = 0x00008010,
  18114. + VCMSG_SET_CURSOR_STATE = 0x00008011,
  18115. +};
  18116. +
  18117. +extern int /*rc*/ bcm_mailbox_read(unsigned chan, uint32_t *data28);
  18118. +extern int /*rc*/ bcm_mailbox_write(unsigned chan, uint32_t data28);
  18119. +extern int /*rc*/ bcm_mailbox_property(void *data, int size);
  18120. +
  18121. +#include <linux/ioctl.h>
  18122. +
  18123. +/*
  18124. + * The major device number. We can't rely on dynamic
  18125. + * registration any more, because ioctls need to know
  18126. + * it.
  18127. + */
  18128. +#define MAJOR_NUM 100
  18129. +
  18130. +/*
  18131. + * Set the message of the device driver
  18132. + */
  18133. +#define IOCTL_MBOX_PROPERTY _IOWR(MAJOR_NUM, 0, char *)
  18134. +/*
  18135. + * _IOWR means that we're creating an ioctl command
  18136. + * number for passing information from a user process
  18137. + * to the kernel module and from the kernel module to user process
  18138. + *
  18139. + * The first arguments, MAJOR_NUM, is the major device
  18140. + * number we're using.
  18141. + *
  18142. + * The second argument is the number of the command
  18143. + * (there could be several with different meanings).
  18144. + *
  18145. + * The third argument is the type we want to get from
  18146. + * the process to the kernel.
  18147. + */
  18148. +
  18149. +/*
  18150. + * The name of the device file
  18151. + */
  18152. +#define DEVICE_FILE_NAME "vcio"
  18153. +
  18154. +#endif
  18155. diff -Nur linux-3.18.14/arch/arm/mach-bcm2709/include/mach/vc_mem.h linux-rpi/arch/arm/mach-bcm2709/include/mach/vc_mem.h
  18156. --- linux-3.18.14/arch/arm/mach-bcm2709/include/mach/vc_mem.h 1969-12-31 18:00:00.000000000 -0600
  18157. +++ linux-rpi/arch/arm/mach-bcm2709/include/mach/vc_mem.h 2015-05-31 14:46:08.213661004 -0500
  18158. @@ -0,0 +1,35 @@
  18159. +/*****************************************************************************
  18160. +* Copyright 2010 - 2011 Broadcom Corporation. All rights reserved.
  18161. +*
  18162. +* Unless you and Broadcom execute a separate written software license
  18163. +* agreement governing use of this software, this software is licensed to you
  18164. +* under the terms of the GNU General Public License version 2, available at
  18165. +* http://www.broadcom.com/licenses/GPLv2.php (the "GPL").
  18166. +*
  18167. +* Notwithstanding the above, under no circumstances may you combine this
  18168. +* software in any way with any other Broadcom software provided under a
  18169. +* license other than the GPL, without Broadcom's express prior written
  18170. +* consent.
  18171. +*****************************************************************************/
  18172. +
  18173. +#if !defined( VC_MEM_H )
  18174. +#define VC_MEM_H
  18175. +
  18176. +#include <linux/ioctl.h>
  18177. +
  18178. +#define VC_MEM_IOC_MAGIC 'v'
  18179. +
  18180. +#define VC_MEM_IOC_MEM_PHYS_ADDR _IOR( VC_MEM_IOC_MAGIC, 0, unsigned long )
  18181. +#define VC_MEM_IOC_MEM_SIZE _IOR( VC_MEM_IOC_MAGIC, 1, unsigned int )
  18182. +#define VC_MEM_IOC_MEM_BASE _IOR( VC_MEM_IOC_MAGIC, 2, unsigned int )
  18183. +#define VC_MEM_IOC_MEM_LOAD _IOR( VC_MEM_IOC_MAGIC, 3, unsigned int )
  18184. +
  18185. +#if defined( __KERNEL__ )
  18186. +#define VC_MEM_TO_ARM_ADDR_MASK 0x3FFFFFFF
  18187. +
  18188. +extern unsigned long mm_vc_mem_phys_addr;
  18189. +extern unsigned int mm_vc_mem_size;
  18190. +extern int vc_mem_get_current_size( void );
  18191. +#endif
  18192. +
  18193. +#endif /* VC_MEM_H */
  18194. diff -Nur linux-3.18.14/arch/arm/mach-bcm2709/include/mach/vc_support.h linux-rpi/arch/arm/mach-bcm2709/include/mach/vc_support.h
  18195. --- linux-3.18.14/arch/arm/mach-bcm2709/include/mach/vc_support.h 1969-12-31 18:00:00.000000000 -0600
  18196. +++ linux-rpi/arch/arm/mach-bcm2709/include/mach/vc_support.h 2015-05-31 14:46:08.213661004 -0500
  18197. @@ -0,0 +1,69 @@
  18198. +#ifndef _VC_SUPPORT_H_
  18199. +#define _VC_SUPPORT_H_
  18200. +
  18201. +/*
  18202. + * vc_support.h
  18203. + *
  18204. + * Created on: 25 Nov 2012
  18205. + * Author: Simon
  18206. + */
  18207. +
  18208. +enum {
  18209. +/*
  18210. + If a MEM_HANDLE_T is discardable, the memory manager may resize it to size
  18211. + 0 at any time when it is not locked or retained.
  18212. + */
  18213. + MEM_FLAG_DISCARDABLE = 1 << 0,
  18214. +
  18215. + /*
  18216. + If a MEM_HANDLE_T is allocating (or normal), its block of memory will be
  18217. + accessed in an allocating fashion through the cache.
  18218. + */
  18219. + MEM_FLAG_NORMAL = 0 << 2,
  18220. + MEM_FLAG_ALLOCATING = MEM_FLAG_NORMAL,
  18221. +
  18222. + /*
  18223. + If a MEM_HANDLE_T is direct, its block of memory will be accessed
  18224. + directly, bypassing the cache.
  18225. + */
  18226. + MEM_FLAG_DIRECT = 1 << 2,
  18227. +
  18228. + /*
  18229. + If a MEM_HANDLE_T is coherent, its block of memory will be accessed in a
  18230. + non-allocating fashion through the cache.
  18231. + */
  18232. + MEM_FLAG_COHERENT = 2 << 2,
  18233. +
  18234. + /*
  18235. + If a MEM_HANDLE_T is L1-nonallocating, its block of memory will be accessed by
  18236. + the VPU in a fashion which is allocating in L2, but only coherent in L1.
  18237. + */
  18238. + MEM_FLAG_L1_NONALLOCATING = (MEM_FLAG_DIRECT | MEM_FLAG_COHERENT),
  18239. +
  18240. + /*
  18241. + If a MEM_HANDLE_T is zero'd, its contents are set to 0 rather than
  18242. + MEM_HANDLE_INVALID on allocation and resize up.
  18243. + */
  18244. + MEM_FLAG_ZERO = 1 << 4,
  18245. +
  18246. + /*
  18247. + If a MEM_HANDLE_T is uninitialised, it will not be reset to a defined value
  18248. + (either zero, or all 1's) on allocation.
  18249. + */
  18250. + MEM_FLAG_NO_INIT = 1 << 5,
  18251. +
  18252. + /*
  18253. + Hints.
  18254. + */
  18255. + MEM_FLAG_HINT_PERMALOCK = 1 << 6, /* Likely to be locked for long periods of time. */
  18256. +};
  18257. +
  18258. +unsigned int AllocateVcMemory(unsigned int *pHandle, unsigned int size, unsigned int alignment, unsigned int flags);
  18259. +unsigned int ReleaseVcMemory(unsigned int handle);
  18260. +unsigned int LockVcMemory(unsigned int *pBusAddress, unsigned int handle);
  18261. +unsigned int UnlockVcMemory(unsigned int handle);
  18262. +
  18263. +unsigned int ExecuteVcCode(unsigned int code,
  18264. + unsigned int r0, unsigned int r1, unsigned int r2, unsigned int r3, unsigned int r4, unsigned int r5);
  18265. +
  18266. +#endif
  18267. diff -Nur linux-3.18.14/arch/arm/mach-bcm2709/include/mach/vmalloc.h linux-rpi/arch/arm/mach-bcm2709/include/mach/vmalloc.h
  18268. --- linux-3.18.14/arch/arm/mach-bcm2709/include/mach/vmalloc.h 1969-12-31 18:00:00.000000000 -0600
  18269. +++ linux-rpi/arch/arm/mach-bcm2709/include/mach/vmalloc.h 2015-05-31 14:46:08.213661004 -0500
  18270. @@ -0,0 +1,20 @@
  18271. +/*
  18272. + * arch/arm/mach-bcm2708/include/mach/vmalloc.h
  18273. + *
  18274. + * Copyright (C) 2010 Broadcom
  18275. + *
  18276. + * This program is free software; you can redistribute it and/or modify
  18277. + * it under the terms of the GNU General Public License as published by
  18278. + * the Free Software Foundation; either version 2 of the License, or
  18279. + * (at your option) any later version.
  18280. + *
  18281. + * This program is distributed in the hope that it will be useful,
  18282. + * but WITHOUT ANY WARRANTY; without even the implied warranty of
  18283. + * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
  18284. + * GNU General Public License for more details.
  18285. + *
  18286. + * You should have received a copy of the GNU General Public License
  18287. + * along with this program; if not, write to the Free Software
  18288. + * Foundation, Inc., 59 Temple Place, Suite 330, Boston, MA 02111-1307 USA
  18289. + */
  18290. +#define VMALLOC_END (0xff000000)
  18291. diff -Nur linux-3.18.14/arch/arm/mach-bcm2709/Kconfig linux-rpi/arch/arm/mach-bcm2709/Kconfig
  18292. --- linux-3.18.14/arch/arm/mach-bcm2709/Kconfig 1969-12-31 18:00:00.000000000 -0600
  18293. +++ linux-rpi/arch/arm/mach-bcm2709/Kconfig 2015-05-31 14:46:08.209661004 -0500
  18294. @@ -0,0 +1,49 @@
  18295. +menu "Broadcom BCM2709 Implementations"
  18296. + depends on ARCH_BCM2709
  18297. +
  18298. +config MACH_BCM2709
  18299. + bool "Broadcom BCM2709 Development Platform"
  18300. + help
  18301. + Include support for the Broadcom(R) BCM2709 platform.
  18302. +
  18303. +config BCM2709_DT
  18304. + bool "BCM2709 Device Tree support"
  18305. + depends on MACH_BCM2709
  18306. + default n
  18307. + select USE_OF
  18308. + select ARCH_REQUIRE_GPIOLIB
  18309. + select PINCTRL
  18310. + select PINCTRL_BCM2835
  18311. + help
  18312. + Enable Device Tree support for BCM2709
  18313. +
  18314. +config BCM2708_GPIO
  18315. + bool "BCM2709 gpio support"
  18316. + depends on MACH_BCM2709
  18317. + select ARCH_REQUIRE_GPIOLIB
  18318. + default y
  18319. + help
  18320. + Include support for the Broadcom(R) BCM2709 gpio.
  18321. +
  18322. +config BCM2708_VCMEM
  18323. + bool "Videocore Memory"
  18324. + depends on MACH_BCM2709
  18325. + default y
  18326. + help
  18327. + Helper for videocore memory access and total size allocation.
  18328. +
  18329. +config BCM2708_NOL2CACHE
  18330. + bool "Videocore L2 cache disable"
  18331. + depends on MACH_BCM2709
  18332. + default y
  18333. + help
  18334. + Do not allow ARM to use GPU's L2 cache. Requires disable_l2cache in config.txt.
  18335. +
  18336. +config BCM2708_SPIDEV
  18337. + bool "Bind spidev to SPI0 master"
  18338. + depends on MACH_BCM2709
  18339. + depends on SPI
  18340. + default y
  18341. + help
  18342. + Binds spidev driver to the SPI0 master
  18343. +endmenu
  18344. diff -Nur linux-3.18.14/arch/arm/mach-bcm2709/Makefile linux-rpi/arch/arm/mach-bcm2709/Makefile
  18345. --- linux-3.18.14/arch/arm/mach-bcm2709/Makefile 1969-12-31 18:00:00.000000000 -0600
  18346. +++ linux-rpi/arch/arm/mach-bcm2709/Makefile 2015-05-31 14:46:08.209661004 -0500
  18347. @@ -0,0 +1,7 @@
  18348. +#
  18349. +# Makefile for the linux kernel.
  18350. +#
  18351. +
  18352. +obj-$(CONFIG_MACH_BCM2709) += bcm2709.o armctrl.o vcio.o power.o dma.o
  18353. +obj-$(CONFIG_BCM2708_GPIO) += bcm2708_gpio.o
  18354. +obj-$(CONFIG_BCM2708_VCMEM) += vc_mem.o
  18355. diff -Nur linux-3.18.14/arch/arm/mach-bcm2709/Makefile.boot linux-rpi/arch/arm/mach-bcm2709/Makefile.boot
  18356. --- linux-3.18.14/arch/arm/mach-bcm2709/Makefile.boot 1969-12-31 18:00:00.000000000 -0600
  18357. +++ linux-rpi/arch/arm/mach-bcm2709/Makefile.boot 2015-05-31 14:46:08.209661004 -0500
  18358. @@ -0,0 +1,3 @@
  18359. + zreladdr-y := 0x00008000
  18360. +params_phys-y := 0x00000100
  18361. +initrd_phys-y := 0x00800000
  18362. diff -Nur linux-3.18.14/arch/arm/mach-bcm2709/power.c linux-rpi/arch/arm/mach-bcm2709/power.c
  18363. --- linux-3.18.14/arch/arm/mach-bcm2709/power.c 1969-12-31 18:00:00.000000000 -0600
  18364. +++ linux-rpi/arch/arm/mach-bcm2709/power.c 2015-05-31 14:46:08.217661004 -0500
  18365. @@ -0,0 +1,195 @@
  18366. +/*
  18367. + * linux/arch/arm/mach-bcm2708/power.c
  18368. + *
  18369. + * Copyright (C) 2010 Broadcom
  18370. + *
  18371. + * This program is free software; you can redistribute it and/or modify
  18372. + * it under the terms of the GNU General Public License version 2 as
  18373. + * published by the Free Software Foundation.
  18374. + *
  18375. + * This device provides a shared mechanism for controlling the power to
  18376. + * VideoCore subsystems.
  18377. + */
  18378. +
  18379. +#include <linux/module.h>
  18380. +#include <linux/semaphore.h>
  18381. +#include <linux/bug.h>
  18382. +#include <mach/power.h>
  18383. +#include <mach/vcio.h>
  18384. +#include <mach/arm_power.h>
  18385. +
  18386. +#define DRIVER_NAME "bcm2708_power"
  18387. +
  18388. +#define BCM_POWER_MAXCLIENTS 4
  18389. +#define BCM_POWER_NOCLIENT (1<<31)
  18390. +
  18391. +/* Some drivers expect there devices to be permanently powered */
  18392. +#ifdef CONFIG_USB
  18393. +#define BCM_POWER_ALWAYS_ON (BCM_POWER_USB)
  18394. +#endif
  18395. +
  18396. +#if 1
  18397. +#define DPRINTK printk
  18398. +#else
  18399. +#define DPRINTK if (0) printk
  18400. +#endif
  18401. +
  18402. +struct state_struct {
  18403. + uint32_t global_request;
  18404. + uint32_t client_request[BCM_POWER_MAXCLIENTS];
  18405. + struct semaphore client_mutex;
  18406. + struct semaphore mutex;
  18407. +} g_state;
  18408. +
  18409. +int bcm_power_open(BCM_POWER_HANDLE_T *handle)
  18410. +{
  18411. + BCM_POWER_HANDLE_T i;
  18412. + int ret = -EBUSY;
  18413. +
  18414. + down(&g_state.client_mutex);
  18415. +
  18416. + for (i = 0; i < BCM_POWER_MAXCLIENTS; i++) {
  18417. + if (g_state.client_request[i] == BCM_POWER_NOCLIENT) {
  18418. + g_state.client_request[i] = BCM_POWER_NONE;
  18419. + *handle = i;
  18420. + ret = 0;
  18421. + break;
  18422. + }
  18423. + }
  18424. +
  18425. + up(&g_state.client_mutex);
  18426. +
  18427. + DPRINTK("bcm_power_open() -> %d\n", *handle);
  18428. +
  18429. + return ret;
  18430. +}
  18431. +EXPORT_SYMBOL_GPL(bcm_power_open);
  18432. +
  18433. +int bcm_power_request(BCM_POWER_HANDLE_T handle, uint32_t request)
  18434. +{
  18435. + int rc = 0;
  18436. +
  18437. + DPRINTK("bcm_power_request(%d, %x)\n", handle, request);
  18438. +
  18439. + if ((handle < BCM_POWER_MAXCLIENTS) &&
  18440. + (g_state.client_request[handle] != BCM_POWER_NOCLIENT)) {
  18441. + if (down_interruptible(&g_state.mutex) != 0) {
  18442. + DPRINTK("bcm_power_request -> interrupted\n");
  18443. + return -EINTR;
  18444. + }
  18445. +
  18446. + if (request != g_state.client_request[handle]) {
  18447. + uint32_t others_request = 0;
  18448. + uint32_t global_request;
  18449. + BCM_POWER_HANDLE_T i;
  18450. +
  18451. + for (i = 0; i < BCM_POWER_MAXCLIENTS; i++) {
  18452. + if (i != handle)
  18453. + others_request |=
  18454. + g_state.client_request[i];
  18455. + }
  18456. + others_request &= ~BCM_POWER_NOCLIENT;
  18457. +
  18458. + global_request = request | others_request;
  18459. + if (global_request != g_state.global_request) {
  18460. + uint32_t actual;
  18461. +
  18462. + /* Send a request to VideoCore */
  18463. + bcm_mailbox_write(MBOX_CHAN_POWER,
  18464. + global_request << 4);
  18465. +
  18466. + /* Wait for a response during power-up */
  18467. + if (global_request & ~g_state.global_request) {
  18468. + rc = bcm_mailbox_read(MBOX_CHAN_POWER,
  18469. + &actual);
  18470. + DPRINTK
  18471. + ("bcm_mailbox_read -> %08x, %d\n",
  18472. + actual, rc);
  18473. + actual >>= 4;
  18474. + } else {
  18475. + rc = 0;
  18476. + actual = global_request;
  18477. + }
  18478. +
  18479. + if (rc == 0) {
  18480. + if (actual != global_request) {
  18481. + printk(KERN_ERR
  18482. + "%s: prev global %x, new global %x, actual %x, request %x, others_request %x\n",
  18483. + __func__,
  18484. + g_state.global_request,
  18485. + global_request, actual, request, others_request);
  18486. + /* A failure */
  18487. + BUG_ON((others_request & actual)
  18488. + != others_request);
  18489. + request &= actual;
  18490. + rc = -EIO;
  18491. + }
  18492. +
  18493. + g_state.global_request = actual;
  18494. + g_state.client_request[handle] =
  18495. + request;
  18496. + }
  18497. + }
  18498. + }
  18499. + up(&g_state.mutex);
  18500. + } else {
  18501. + rc = -EINVAL;
  18502. + }
  18503. + DPRINTK("bcm_power_request -> %d\n", rc);
  18504. + return rc;
  18505. +}
  18506. +EXPORT_SYMBOL_GPL(bcm_power_request);
  18507. +
  18508. +int bcm_power_close(BCM_POWER_HANDLE_T handle)
  18509. +{
  18510. + int rc;
  18511. +
  18512. + DPRINTK("bcm_power_close(%d)\n", handle);
  18513. +
  18514. + rc = bcm_power_request(handle, BCM_POWER_NONE);
  18515. + if (rc == 0)
  18516. + g_state.client_request[handle] = BCM_POWER_NOCLIENT;
  18517. +
  18518. + return rc;
  18519. +}
  18520. +EXPORT_SYMBOL_GPL(bcm_power_close);
  18521. +
  18522. +static int __init bcm_power_init(void)
  18523. +{
  18524. +#if defined(BCM_POWER_ALWAYS_ON)
  18525. + BCM_POWER_HANDLE_T always_on_handle;
  18526. +#endif
  18527. + int rc = 0;
  18528. + int i;
  18529. +
  18530. + printk(KERN_INFO "bcm_power: Broadcom power driver\n");
  18531. + bcm_mailbox_write(MBOX_CHAN_POWER, 0);
  18532. +
  18533. + for (i = 0; i < BCM_POWER_MAXCLIENTS; i++)
  18534. + g_state.client_request[i] = BCM_POWER_NOCLIENT;
  18535. +
  18536. + sema_init(&g_state.client_mutex, 1);
  18537. + sema_init(&g_state.mutex, 1);
  18538. +
  18539. + g_state.global_request = 0;
  18540. +#if defined(BCM_POWER_ALWAYS_ON)
  18541. + if (BCM_POWER_ALWAYS_ON) {
  18542. + bcm_power_open(&always_on_handle);
  18543. + bcm_power_request(always_on_handle, BCM_POWER_ALWAYS_ON);
  18544. + }
  18545. +#endif
  18546. +
  18547. + return rc;
  18548. +}
  18549. +
  18550. +static void __exit bcm_power_exit(void)
  18551. +{
  18552. + bcm_mailbox_write(MBOX_CHAN_POWER, 0);
  18553. +}
  18554. +
  18555. +arch_initcall(bcm_power_init); /* Initialize early */
  18556. +module_exit(bcm_power_exit);
  18557. +
  18558. +MODULE_AUTHOR("Phil Elwell");
  18559. +MODULE_DESCRIPTION("Interface to BCM2708 power management");
  18560. +MODULE_LICENSE("GPL");
  18561. diff -Nur linux-3.18.14/arch/arm/mach-bcm2709/vcio.c linux-rpi/arch/arm/mach-bcm2709/vcio.c
  18562. --- linux-3.18.14/arch/arm/mach-bcm2709/vcio.c 1969-12-31 18:00:00.000000000 -0600
  18563. +++ linux-rpi/arch/arm/mach-bcm2709/vcio.c 2015-05-31 14:46:08.217661004 -0500
  18564. @@ -0,0 +1,484 @@
  18565. +/*
  18566. + * linux/arch/arm/mach-bcm2708/vcio.c
  18567. + *
  18568. + * Copyright (C) 2010 Broadcom
  18569. + *
  18570. + * This program is free software; you can redistribute it and/or modify
  18571. + * it under the terms of the GNU General Public License version 2 as
  18572. + * published by the Free Software Foundation.
  18573. + *
  18574. + * This device provides a shared mechanism for writing to the mailboxes,
  18575. + * semaphores, doorbells etc. that are shared between the ARM and the
  18576. + * VideoCore processor
  18577. + */
  18578. +
  18579. +#if defined(CONFIG_SERIAL_BCM_MBOX_CONSOLE) && defined(CONFIG_MAGIC_SYSRQ)
  18580. +#define SUPPORT_SYSRQ
  18581. +#endif
  18582. +
  18583. +#include <linux/module.h>
  18584. +#include <linux/console.h>
  18585. +#include <linux/serial_core.h>
  18586. +#include <linux/serial.h>
  18587. +#include <linux/errno.h>
  18588. +#include <linux/device.h>
  18589. +#include <linux/init.h>
  18590. +#include <linux/mm.h>
  18591. +#include <linux/dma-mapping.h>
  18592. +#include <linux/platform_device.h>
  18593. +#include <linux/sysrq.h>
  18594. +#include <linux/delay.h>
  18595. +#include <linux/slab.h>
  18596. +#include <linux/interrupt.h>
  18597. +#include <linux/irq.h>
  18598. +
  18599. +#include <linux/io.h>
  18600. +
  18601. +#include <mach/vcio.h>
  18602. +#include <mach/platform.h>
  18603. +
  18604. +#include <asm/uaccess.h>
  18605. +
  18606. +
  18607. +#define DRIVER_NAME BCM_VCIO_DRIVER_NAME
  18608. +
  18609. +/* ----------------------------------------------------------------------
  18610. + * Mailbox
  18611. + * -------------------------------------------------------------------- */
  18612. +
  18613. +/* offsets from a mail box base address */
  18614. +#define MAIL_WRT 0x00 /* write - and next 4 words */
  18615. +#define MAIL_RD 0x00 /* read - and next 4 words */
  18616. +#define MAIL_POL 0x10 /* read without popping the fifo */
  18617. +#define MAIL_SND 0x14 /* sender ID (bottom two bits) */
  18618. +#define MAIL_STA 0x18 /* status */
  18619. +#define MAIL_CNF 0x1C /* configuration */
  18620. +
  18621. +#define MBOX_MSG(chan, data28) (((data28) & ~0xf) | ((chan) & 0xf))
  18622. +#define MBOX_MSG_LSB(chan, data28) (((data28) << 4) | ((chan) & 0xf))
  18623. +#define MBOX_CHAN(msg) ((msg) & 0xf)
  18624. +#define MBOX_DATA28(msg) ((msg) & ~0xf)
  18625. +#define MBOX_DATA28_LSB(msg) (((uint32_t)msg) >> 4)
  18626. +
  18627. +#define MBOX_MAGIC 0xd0d0c0de
  18628. +static struct class *vcio_class = NULL;
  18629. +struct vc_mailbox {
  18630. + struct device *dev; /* parent device */
  18631. + void __iomem *status;
  18632. + void __iomem *config;
  18633. + void __iomem *read;
  18634. + void __iomem *write;
  18635. + uint32_t msg[MBOX_CHAN_COUNT];
  18636. + struct semaphore sema[MBOX_CHAN_COUNT];
  18637. + uint32_t magic;
  18638. +};
  18639. +
  18640. +static void mbox_init(struct vc_mailbox *mbox_out, struct device *dev,
  18641. + uint32_t addr_mbox)
  18642. +{
  18643. + int i;
  18644. +
  18645. + mbox_out->dev = dev;
  18646. + mbox_out->status = __io_address(addr_mbox + MAIL_STA);
  18647. + mbox_out->config = __io_address(addr_mbox + MAIL_CNF);
  18648. + mbox_out->read = __io_address(addr_mbox + MAIL_RD);
  18649. + /* Write to the other mailbox */
  18650. + mbox_out->write =
  18651. + __io_address((addr_mbox ^ ARM_0_MAIL0_WRT ^ ARM_0_MAIL1_WRT) +
  18652. + MAIL_WRT);
  18653. +
  18654. + for (i = 0; i < MBOX_CHAN_COUNT; i++) {
  18655. + mbox_out->msg[i] = 0;
  18656. + sema_init(&mbox_out->sema[i], 0);
  18657. + }
  18658. +
  18659. + /* Enable the interrupt on data reception */
  18660. + writel(ARM_MC_IHAVEDATAIRQEN, mbox_out->config);
  18661. +
  18662. + mbox_out->magic = MBOX_MAGIC;
  18663. +}
  18664. +
  18665. +static int mbox_write(struct vc_mailbox *mbox, unsigned chan, uint32_t data28)
  18666. +{
  18667. + int rc;
  18668. +
  18669. + if (mbox->magic != MBOX_MAGIC)
  18670. + rc = -EINVAL;
  18671. + else {
  18672. + /* wait for the mailbox FIFO to have some space in it */
  18673. + while (0 != (readl(mbox->status) & ARM_MS_FULL))
  18674. + cpu_relax();
  18675. +
  18676. + writel(MBOX_MSG(chan, data28), mbox->write);
  18677. + rc = 0;
  18678. + }
  18679. + return rc;
  18680. +}
  18681. +
  18682. +static int mbox_read(struct vc_mailbox *mbox, unsigned chan, uint32_t *data28)
  18683. +{
  18684. + int rc;
  18685. +
  18686. + if (mbox->magic != MBOX_MAGIC)
  18687. + rc = -EINVAL;
  18688. + else {
  18689. + down(&mbox->sema[chan]);
  18690. + *data28 = MBOX_DATA28(mbox->msg[chan]);
  18691. + mbox->msg[chan] = 0;
  18692. + rc = 0;
  18693. + }
  18694. + return rc;
  18695. +}
  18696. +
  18697. +static irqreturn_t mbox_irq(int irq, void *dev_id)
  18698. +{
  18699. + /* wait for the mailbox FIFO to have some data in it */
  18700. + struct vc_mailbox *mbox = (struct vc_mailbox *) dev_id;
  18701. + int status = readl(mbox->status);
  18702. + int ret = IRQ_NONE;
  18703. +
  18704. + while (!(status & ARM_MS_EMPTY)) {
  18705. + uint32_t msg = readl(mbox->read);
  18706. + int chan = MBOX_CHAN(msg);
  18707. + if (chan < MBOX_CHAN_COUNT) {
  18708. + if (mbox->msg[chan]) {
  18709. + /* Overflow */
  18710. + printk(KERN_ERR DRIVER_NAME
  18711. + ": mbox chan %d overflow - drop %08x\n",
  18712. + chan, msg);
  18713. + } else {
  18714. + mbox->msg[chan] = (msg | 0xf);
  18715. + up(&mbox->sema[chan]);
  18716. + }
  18717. + } else {
  18718. + printk(KERN_ERR DRIVER_NAME
  18719. + ": invalid channel selector (msg %08x)\n", msg);
  18720. + }
  18721. + ret = IRQ_HANDLED;
  18722. + status = readl(mbox->status);
  18723. + }
  18724. + return ret;
  18725. +}
  18726. +
  18727. +static struct irqaction mbox_irqaction = {
  18728. + .name = "ARM Mailbox IRQ",
  18729. + .flags = IRQF_DISABLED | IRQF_IRQPOLL,
  18730. + .handler = mbox_irq,
  18731. +};
  18732. +
  18733. +/* ----------------------------------------------------------------------
  18734. + * Mailbox Methods
  18735. + * -------------------------------------------------------------------- */
  18736. +
  18737. +static struct device *mbox_dev; /* we assume there's only one! */
  18738. +
  18739. +static int dev_mbox_write(struct device *dev, unsigned chan, uint32_t data28)
  18740. +{
  18741. + int rc;
  18742. +
  18743. + struct vc_mailbox *mailbox = dev_get_drvdata(dev);
  18744. + device_lock(dev);
  18745. + rc = mbox_write(mailbox, chan, data28);
  18746. + device_unlock(dev);
  18747. +
  18748. + return rc;
  18749. +}
  18750. +
  18751. +static int dev_mbox_read(struct device *dev, unsigned chan, uint32_t *data28)
  18752. +{
  18753. + int rc;
  18754. +
  18755. + struct vc_mailbox *mailbox = dev_get_drvdata(dev);
  18756. + device_lock(dev);
  18757. + rc = mbox_read(mailbox, chan, data28);
  18758. + device_unlock(dev);
  18759. +
  18760. + return rc;
  18761. +}
  18762. +
  18763. +extern int bcm_mailbox_write(unsigned chan, uint32_t data28)
  18764. +{
  18765. + if (mbox_dev)
  18766. + return dev_mbox_write(mbox_dev, chan, data28);
  18767. + else
  18768. + return -ENODEV;
  18769. +}
  18770. +EXPORT_SYMBOL_GPL(bcm_mailbox_write);
  18771. +
  18772. +extern int bcm_mailbox_read(unsigned chan, uint32_t *data28)
  18773. +{
  18774. + if (mbox_dev)
  18775. + return dev_mbox_read(mbox_dev, chan, data28);
  18776. + else
  18777. + return -ENODEV;
  18778. +}
  18779. +EXPORT_SYMBOL_GPL(bcm_mailbox_read);
  18780. +
  18781. +static void dev_mbox_register(const char *dev_name, struct device *dev)
  18782. +{
  18783. + mbox_dev = dev;
  18784. +}
  18785. +
  18786. +static int mbox_copy_from_user(void *dst, const void *src, int size)
  18787. +{
  18788. + if ( (uint32_t)src < TASK_SIZE)
  18789. + {
  18790. + return copy_from_user(dst, src, size);
  18791. + }
  18792. + else
  18793. + {
  18794. + memcpy( dst, src, size );
  18795. + return 0;
  18796. + }
  18797. +}
  18798. +
  18799. +static int mbox_copy_to_user(void *dst, const void *src, int size)
  18800. +{
  18801. + if ( (uint32_t)dst < TASK_SIZE)
  18802. + {
  18803. + return copy_to_user(dst, src, size);
  18804. + }
  18805. + else
  18806. + {
  18807. + memcpy( dst, src, size );
  18808. + return 0;
  18809. + }
  18810. +}
  18811. +
  18812. +static DEFINE_MUTEX(mailbox_lock);
  18813. +extern int bcm_mailbox_property(void *data, int size)
  18814. +{
  18815. + uint32_t success;
  18816. + dma_addr_t mem_bus; /* the memory address accessed from videocore */
  18817. + void *mem_kern; /* the memory address accessed from driver */
  18818. + int s = 0;
  18819. +
  18820. + mutex_lock(&mailbox_lock);
  18821. + /* allocate some memory for the messages communicating with GPU */
  18822. + mem_kern = dma_alloc_coherent(NULL, PAGE_ALIGN(size), &mem_bus, GFP_ATOMIC);
  18823. + if (mem_kern) {
  18824. + /* create the message */
  18825. + mbox_copy_from_user(mem_kern, data, size);
  18826. +
  18827. + /* send the message */
  18828. + wmb();
  18829. + s = bcm_mailbox_write(MBOX_CHAN_PROPERTY, (uint32_t)mem_bus);
  18830. + if (s == 0) {
  18831. + s = bcm_mailbox_read(MBOX_CHAN_PROPERTY, &success);
  18832. + }
  18833. + if (s == 0) {
  18834. + /* copy the response */
  18835. + rmb();
  18836. + mbox_copy_to_user(data, mem_kern, size);
  18837. + }
  18838. + dma_free_coherent(NULL, PAGE_ALIGN(size), mem_kern, mem_bus);
  18839. + } else {
  18840. + s = -ENOMEM;
  18841. + }
  18842. + if (s != 0)
  18843. + printk(KERN_ERR DRIVER_NAME ": %s failed (%d)\n", __func__, s);
  18844. +
  18845. + mutex_unlock(&mailbox_lock);
  18846. + return s;
  18847. +}
  18848. +EXPORT_SYMBOL_GPL(bcm_mailbox_property);
  18849. +
  18850. +/* ----------------------------------------------------------------------
  18851. + * Platform Device for Mailbox
  18852. + * -------------------------------------------------------------------- */
  18853. +
  18854. +/*
  18855. + * Is the device open right now? Used to prevent
  18856. + * concurent access into the same device
  18857. + */
  18858. +static int Device_Open = 0;
  18859. +
  18860. +/*
  18861. + * This is called whenever a process attempts to open the device file
  18862. + */
  18863. +static int device_open(struct inode *inode, struct file *file)
  18864. +{
  18865. + /*
  18866. + * We don't want to talk to two processes at the same time
  18867. + */
  18868. + if (Device_Open)
  18869. + return -EBUSY;
  18870. +
  18871. + Device_Open++;
  18872. + /*
  18873. + * Initialize the message
  18874. + */
  18875. + try_module_get(THIS_MODULE);
  18876. + return 0;
  18877. +}
  18878. +
  18879. +static int device_release(struct inode *inode, struct file *file)
  18880. +{
  18881. + /*
  18882. + * We're now ready for our next caller
  18883. + */
  18884. + Device_Open--;
  18885. +
  18886. + module_put(THIS_MODULE);
  18887. + return 0;
  18888. +}
  18889. +
  18890. +/*
  18891. + * This function is called whenever a process tries to do an ioctl on our
  18892. + * device file. We get two extra parameters (additional to the inode and file
  18893. + * structures, which all device functions get): the number of the ioctl called
  18894. + * and the parameter given to the ioctl function.
  18895. + *
  18896. + * If the ioctl is write or read/write (meaning output is returned to the
  18897. + * calling process), the ioctl call returns the output of this function.
  18898. + *
  18899. + */
  18900. +static long device_ioctl(struct file *file, /* see include/linux/fs.h */
  18901. + unsigned int ioctl_num, /* number and param for ioctl */
  18902. + unsigned long ioctl_param)
  18903. +{
  18904. + unsigned size;
  18905. + /*
  18906. + * Switch according to the ioctl called
  18907. + */
  18908. + switch (ioctl_num) {
  18909. + case IOCTL_MBOX_PROPERTY:
  18910. + /*
  18911. + * Receive a pointer to a message (in user space) and set that
  18912. + * to be the device's message. Get the parameter given to
  18913. + * ioctl by the process.
  18914. + */
  18915. + mbox_copy_from_user(&size, (void *)ioctl_param, sizeof size);
  18916. + return bcm_mailbox_property((void *)ioctl_param, size);
  18917. + break;
  18918. + default:
  18919. + printk(KERN_ERR DRIVER_NAME "unknown ioctl: %d\n", ioctl_num);
  18920. + return -EINVAL;
  18921. + }
  18922. +
  18923. + return 0;
  18924. +}
  18925. +
  18926. +/* Module Declarations */
  18927. +
  18928. +/*
  18929. + * This structure will hold the functions to be called
  18930. + * when a process does something to the device we
  18931. + * created. Since a pointer to this structure is kept in
  18932. + * the devices table, it can't be local to
  18933. + * init_module. NULL is for unimplemented functios.
  18934. + */
  18935. +struct file_operations fops = {
  18936. + .unlocked_ioctl = device_ioctl,
  18937. + .open = device_open,
  18938. + .release = device_release, /* a.k.a. close */
  18939. +};
  18940. +
  18941. +static int bcm_vcio_probe(struct platform_device *pdev)
  18942. +{
  18943. + int ret = 0;
  18944. + struct vc_mailbox *mailbox;
  18945. +
  18946. + mailbox = kzalloc(sizeof(*mailbox), GFP_KERNEL);
  18947. + if (NULL == mailbox) {
  18948. + printk(KERN_ERR DRIVER_NAME ": failed to allocate "
  18949. + "mailbox memory\n");
  18950. + ret = -ENOMEM;
  18951. + } else {
  18952. + struct resource *res;
  18953. +
  18954. + res = platform_get_resource(pdev, IORESOURCE_MEM, 0);
  18955. + if (res == NULL) {
  18956. + printk(KERN_ERR DRIVER_NAME ": failed to obtain memory "
  18957. + "resource\n");
  18958. + ret = -ENODEV;
  18959. + kfree(mailbox);
  18960. + } else {
  18961. + /* should be based on the registers from res really */
  18962. + mbox_init(mailbox, &pdev->dev, ARM_0_MAIL0_RD);
  18963. +
  18964. + platform_set_drvdata(pdev, mailbox);
  18965. + dev_mbox_register(DRIVER_NAME, &pdev->dev);
  18966. +
  18967. + mbox_irqaction.dev_id = mailbox;
  18968. + setup_irq(IRQ_ARM_MAILBOX, &mbox_irqaction);
  18969. + printk(KERN_INFO DRIVER_NAME ": mailbox at %p\n",
  18970. + __io_address(ARM_0_MAIL0_RD));
  18971. + }
  18972. + }
  18973. +
  18974. + if (ret == 0) {
  18975. + /*
  18976. + * Register the character device
  18977. + */
  18978. + ret = register_chrdev(MAJOR_NUM, DEVICE_FILE_NAME, &fops);
  18979. +
  18980. + /*
  18981. + * Negative values signify an error
  18982. + */
  18983. + if (ret < 0) {
  18984. + printk(KERN_ERR DRIVER_NAME
  18985. + "Failed registering the character device %d\n", ret);
  18986. + return ret;
  18987. + }
  18988. + vcio_class = class_create(THIS_MODULE, BCM_VCIO_DRIVER_NAME);
  18989. + if (IS_ERR(vcio_class)) {
  18990. + ret = PTR_ERR(vcio_class);
  18991. + return ret ;
  18992. + }
  18993. + device_create(vcio_class, NULL, MKDEV(MAJOR_NUM, 0), NULL,
  18994. + "vcio");
  18995. + }
  18996. + return ret;
  18997. +}
  18998. +
  18999. +static int bcm_vcio_remove(struct platform_device *pdev)
  19000. +{
  19001. + struct vc_mailbox *mailbox = platform_get_drvdata(pdev);
  19002. +
  19003. + platform_set_drvdata(pdev, NULL);
  19004. + kfree(mailbox);
  19005. +
  19006. + return 0;
  19007. +}
  19008. +
  19009. +static struct platform_driver bcm_mbox_driver = {
  19010. + .probe = bcm_vcio_probe,
  19011. + .remove = bcm_vcio_remove,
  19012. +
  19013. + .driver = {
  19014. + .name = DRIVER_NAME,
  19015. + .owner = THIS_MODULE,
  19016. + },
  19017. +};
  19018. +
  19019. +static int __init bcm_mbox_init(void)
  19020. +{
  19021. + int ret;
  19022. +
  19023. + printk(KERN_INFO "mailbox: Broadcom VideoCore Mailbox driver\n");
  19024. +
  19025. + ret = platform_driver_register(&bcm_mbox_driver);
  19026. + if (ret != 0) {
  19027. + printk(KERN_ERR DRIVER_NAME ": failed to register "
  19028. + "on platform\n");
  19029. + }
  19030. +
  19031. + return ret;
  19032. +}
  19033. +
  19034. +static void __exit bcm_mbox_exit(void)
  19035. +{
  19036. + device_destroy(vcio_class,MKDEV(MAJOR_NUM, 0));
  19037. + class_destroy(vcio_class);
  19038. + unregister_chrdev(MAJOR_NUM, DEVICE_FILE_NAME);
  19039. + platform_driver_unregister(&bcm_mbox_driver);
  19040. +}
  19041. +
  19042. +arch_initcall(bcm_mbox_init); /* Initialize early */
  19043. +module_exit(bcm_mbox_exit);
  19044. +
  19045. +MODULE_AUTHOR("Gray Girling");
  19046. +MODULE_DESCRIPTION("ARM I/O to VideoCore processor");
  19047. +MODULE_LICENSE("GPL");
  19048. +MODULE_ALIAS("platform:bcm-mbox");
  19049. diff -Nur linux-3.18.14/arch/arm/mach-bcm2709/vc_mem.c linux-rpi/arch/arm/mach-bcm2709/vc_mem.c
  19050. --- linux-3.18.14/arch/arm/mach-bcm2709/vc_mem.c 1969-12-31 18:00:00.000000000 -0600
  19051. +++ linux-rpi/arch/arm/mach-bcm2709/vc_mem.c 2015-05-31 14:46:08.217661004 -0500
  19052. @@ -0,0 +1,431 @@
  19053. +/*****************************************************************************
  19054. +* Copyright 2010 - 2011 Broadcom Corporation. All rights reserved.
  19055. +*
  19056. +* Unless you and Broadcom execute a separate written software license
  19057. +* agreement governing use of this software, this software is licensed to you
  19058. +* under the terms of the GNU General Public License version 2, available at
  19059. +* http://www.broadcom.com/licenses/GPLv2.php (the "GPL").
  19060. +*
  19061. +* Notwithstanding the above, under no circumstances may you combine this
  19062. +* software in any way with any other Broadcom software provided under a
  19063. +* license other than the GPL, without Broadcom's express prior written
  19064. +* consent.
  19065. +*****************************************************************************/
  19066. +
  19067. +#include <linux/kernel.h>
  19068. +#include <linux/module.h>
  19069. +#include <linux/fs.h>
  19070. +#include <linux/device.h>
  19071. +#include <linux/cdev.h>
  19072. +#include <linux/mm.h>
  19073. +#include <linux/slab.h>
  19074. +#include <linux/debugfs.h>
  19075. +#include <asm/uaccess.h>
  19076. +#include <linux/dma-mapping.h>
  19077. +
  19078. +#ifdef CONFIG_ARCH_KONA
  19079. +#include <chal/chal_ipc.h>
  19080. +#elif defined(CONFIG_ARCH_BCM2708) || defined(CONFIG_ARCH_BCM2709)
  19081. +#else
  19082. +#include <csp/chal_ipc.h>
  19083. +#endif
  19084. +
  19085. +#include "mach/vc_mem.h"
  19086. +#include <mach/vcio.h>
  19087. +
  19088. +#define DRIVER_NAME "vc-mem"
  19089. +
  19090. +// Device (/dev) related variables
  19091. +static dev_t vc_mem_devnum = 0;
  19092. +static struct class *vc_mem_class = NULL;
  19093. +static struct cdev vc_mem_cdev;
  19094. +static int vc_mem_inited = 0;
  19095. +
  19096. +#ifdef CONFIG_DEBUG_FS
  19097. +static struct dentry *vc_mem_debugfs_entry;
  19098. +#endif
  19099. +
  19100. +/*
  19101. + * Videocore memory addresses and size
  19102. + *
  19103. + * Drivers that wish to know the videocore memory addresses and sizes should
  19104. + * use these variables instead of the MM_IO_BASE and MM_ADDR_IO defines in
  19105. + * headers. This allows the other drivers to not be tied down to a a certain
  19106. + * address/size at compile time.
  19107. + *
  19108. + * In the future, the goal is to have the videocore memory virtual address and
  19109. + * size be calculated at boot time rather than at compile time. The decision of
  19110. + * where the videocore memory resides and its size would be in the hands of the
  19111. + * bootloader (and/or kernel). When that happens, the values of these variables
  19112. + * would be calculated and assigned in the init function.
  19113. + */
  19114. +// in the 2835 VC in mapped above ARM, but ARM has full access to VC space
  19115. +unsigned long mm_vc_mem_phys_addr = 0x00000000;
  19116. +unsigned int mm_vc_mem_size = 0;
  19117. +unsigned int mm_vc_mem_base = 0;
  19118. +
  19119. +EXPORT_SYMBOL(mm_vc_mem_phys_addr);
  19120. +EXPORT_SYMBOL(mm_vc_mem_size);
  19121. +EXPORT_SYMBOL(mm_vc_mem_base);
  19122. +
  19123. +static uint phys_addr = 0;
  19124. +static uint mem_size = 0;
  19125. +static uint mem_base = 0;
  19126. +
  19127. +
  19128. +/****************************************************************************
  19129. +*
  19130. +* vc_mem_open
  19131. +*
  19132. +***************************************************************************/
  19133. +
  19134. +static int
  19135. +vc_mem_open(struct inode *inode, struct file *file)
  19136. +{
  19137. + (void) inode;
  19138. + (void) file;
  19139. +
  19140. + pr_debug("%s: called file = 0x%p\n", __func__, file);
  19141. +
  19142. + return 0;
  19143. +}
  19144. +
  19145. +/****************************************************************************
  19146. +*
  19147. +* vc_mem_release
  19148. +*
  19149. +***************************************************************************/
  19150. +
  19151. +static int
  19152. +vc_mem_release(struct inode *inode, struct file *file)
  19153. +{
  19154. + (void) inode;
  19155. + (void) file;
  19156. +
  19157. + pr_debug("%s: called file = 0x%p\n", __func__, file);
  19158. +
  19159. + return 0;
  19160. +}
  19161. +
  19162. +/****************************************************************************
  19163. +*
  19164. +* vc_mem_get_size
  19165. +*
  19166. +***************************************************************************/
  19167. +
  19168. +static void
  19169. +vc_mem_get_size(void)
  19170. +{
  19171. +}
  19172. +
  19173. +/****************************************************************************
  19174. +*
  19175. +* vc_mem_get_base
  19176. +*
  19177. +***************************************************************************/
  19178. +
  19179. +static void
  19180. +vc_mem_get_base(void)
  19181. +{
  19182. +}
  19183. +
  19184. +/****************************************************************************
  19185. +*
  19186. +* vc_mem_get_current_size
  19187. +*
  19188. +***************************************************************************/
  19189. +
  19190. +int
  19191. +vc_mem_get_current_size(void)
  19192. +{
  19193. + return mm_vc_mem_size;
  19194. +}
  19195. +
  19196. +EXPORT_SYMBOL_GPL(vc_mem_get_current_size);
  19197. +
  19198. +/****************************************************************************
  19199. +*
  19200. +* vc_mem_ioctl
  19201. +*
  19202. +***************************************************************************/
  19203. +
  19204. +static long
  19205. +vc_mem_ioctl(struct file *file, unsigned int cmd, unsigned long arg)
  19206. +{
  19207. + int rc = 0;
  19208. +
  19209. + (void) cmd;
  19210. + (void) arg;
  19211. +
  19212. + pr_debug("%s: called file = 0x%p\n", __func__, file);
  19213. +
  19214. + switch (cmd) {
  19215. + case VC_MEM_IOC_MEM_PHYS_ADDR:
  19216. + {
  19217. + pr_debug("%s: VC_MEM_IOC_MEM_PHYS_ADDR=0x%p\n",
  19218. + __func__, (void *) mm_vc_mem_phys_addr);
  19219. +
  19220. + if (copy_to_user((void *) arg, &mm_vc_mem_phys_addr,
  19221. + sizeof (mm_vc_mem_phys_addr)) != 0) {
  19222. + rc = -EFAULT;
  19223. + }
  19224. + break;
  19225. + }
  19226. + case VC_MEM_IOC_MEM_SIZE:
  19227. + {
  19228. + // Get the videocore memory size first
  19229. + vc_mem_get_size();
  19230. +
  19231. + pr_debug("%s: VC_MEM_IOC_MEM_SIZE=%u\n", __func__,
  19232. + mm_vc_mem_size);
  19233. +
  19234. + if (copy_to_user((void *) arg, &mm_vc_mem_size,
  19235. + sizeof (mm_vc_mem_size)) != 0) {
  19236. + rc = -EFAULT;
  19237. + }
  19238. + break;
  19239. + }
  19240. + case VC_MEM_IOC_MEM_BASE:
  19241. + {
  19242. + // Get the videocore memory base
  19243. + vc_mem_get_base();
  19244. +
  19245. + pr_debug("%s: VC_MEM_IOC_MEM_BASE=%u\n", __func__,
  19246. + mm_vc_mem_base);
  19247. +
  19248. + if (copy_to_user((void *) arg, &mm_vc_mem_base,
  19249. + sizeof (mm_vc_mem_base)) != 0) {
  19250. + rc = -EFAULT;
  19251. + }
  19252. + break;
  19253. + }
  19254. + case VC_MEM_IOC_MEM_LOAD:
  19255. + {
  19256. + // Get the videocore memory base
  19257. + vc_mem_get_base();
  19258. +
  19259. + pr_debug("%s: VC_MEM_IOC_MEM_LOAD=%u\n", __func__,
  19260. + mm_vc_mem_base);
  19261. +
  19262. + if (copy_to_user((void *) arg, &mm_vc_mem_base,
  19263. + sizeof (mm_vc_mem_base)) != 0) {
  19264. + rc = -EFAULT;
  19265. + }
  19266. + break;
  19267. + }
  19268. + default:
  19269. + {
  19270. + return -ENOTTY;
  19271. + }
  19272. + }
  19273. + pr_debug("%s: file = 0x%p returning %d\n", __func__, file, rc);
  19274. +
  19275. + return rc;
  19276. +}
  19277. +
  19278. +/****************************************************************************
  19279. +*
  19280. +* vc_mem_mmap
  19281. +*
  19282. +***************************************************************************/
  19283. +
  19284. +static int
  19285. +vc_mem_mmap(struct file *filp, struct vm_area_struct *vma)
  19286. +{
  19287. + int rc = 0;
  19288. + unsigned long length = vma->vm_end - vma->vm_start;
  19289. + unsigned long offset = vma->vm_pgoff << PAGE_SHIFT;
  19290. +
  19291. + pr_debug("%s: vm_start = 0x%08lx vm_end = 0x%08lx vm_pgoff = 0x%08lx\n",
  19292. + __func__, (long) vma->vm_start, (long) vma->vm_end,
  19293. + (long) vma->vm_pgoff);
  19294. +
  19295. + if (offset + length > mm_vc_mem_size) {
  19296. + pr_err("%s: length %ld is too big\n", __func__, length);
  19297. + return -EINVAL;
  19298. + }
  19299. + // Do not cache the memory map
  19300. + vma->vm_page_prot = pgprot_noncached(vma->vm_page_prot);
  19301. +
  19302. + rc = remap_pfn_range(vma, vma->vm_start,
  19303. + (mm_vc_mem_phys_addr >> PAGE_SHIFT) +
  19304. + vma->vm_pgoff, length, vma->vm_page_prot);
  19305. + if (rc != 0) {
  19306. + pr_err("%s: remap_pfn_range failed (rc=%d)\n", __func__, rc);
  19307. + }
  19308. +
  19309. + return rc;
  19310. +}
  19311. +
  19312. +/****************************************************************************
  19313. +*
  19314. +* File Operations for the driver.
  19315. +*
  19316. +***************************************************************************/
  19317. +
  19318. +static const struct file_operations vc_mem_fops = {
  19319. + .owner = THIS_MODULE,
  19320. + .open = vc_mem_open,
  19321. + .release = vc_mem_release,
  19322. + .unlocked_ioctl = vc_mem_ioctl,
  19323. + .mmap = vc_mem_mmap,
  19324. +};
  19325. +
  19326. +#ifdef CONFIG_DEBUG_FS
  19327. +static void vc_mem_debugfs_deinit(void)
  19328. +{
  19329. + debugfs_remove_recursive(vc_mem_debugfs_entry);
  19330. + vc_mem_debugfs_entry = NULL;
  19331. +}
  19332. +
  19333. +
  19334. +static int vc_mem_debugfs_init(
  19335. + struct device *dev)
  19336. +{
  19337. + vc_mem_debugfs_entry = debugfs_create_dir(DRIVER_NAME, NULL);
  19338. + if (!vc_mem_debugfs_entry) {
  19339. + dev_warn(dev, "could not create debugfs entry\n");
  19340. + return -EFAULT;
  19341. + }
  19342. +
  19343. + if (!debugfs_create_x32("vc_mem_phys_addr",
  19344. + 0444,
  19345. + vc_mem_debugfs_entry,
  19346. + (u32 *)&mm_vc_mem_phys_addr)) {
  19347. + dev_warn(dev, "%s:could not create vc_mem_phys entry\n",
  19348. + __func__);
  19349. + goto fail;
  19350. + }
  19351. +
  19352. + if (!debugfs_create_x32("vc_mem_size",
  19353. + 0444,
  19354. + vc_mem_debugfs_entry,
  19355. + (u32 *)&mm_vc_mem_size)) {
  19356. + dev_warn(dev, "%s:could not create vc_mem_size entry\n",
  19357. + __func__);
  19358. + goto fail;
  19359. + }
  19360. +
  19361. + if (!debugfs_create_x32("vc_mem_base",
  19362. + 0444,
  19363. + vc_mem_debugfs_entry,
  19364. + (u32 *)&mm_vc_mem_base)) {
  19365. + dev_warn(dev, "%s:could not create vc_mem_base entry\n",
  19366. + __func__);
  19367. + goto fail;
  19368. + }
  19369. +
  19370. + return 0;
  19371. +
  19372. +fail:
  19373. + vc_mem_debugfs_deinit();
  19374. + return -EFAULT;
  19375. +}
  19376. +
  19377. +#endif /* CONFIG_DEBUG_FS */
  19378. +
  19379. +
  19380. +/****************************************************************************
  19381. +*
  19382. +* vc_mem_init
  19383. +*
  19384. +***************************************************************************/
  19385. +
  19386. +static int __init
  19387. +vc_mem_init(void)
  19388. +{
  19389. + int rc = -EFAULT;
  19390. + struct device *dev;
  19391. +
  19392. + pr_debug("%s: called\n", __func__);
  19393. +
  19394. + mm_vc_mem_phys_addr = phys_addr;
  19395. + mm_vc_mem_size = mem_size;
  19396. + mm_vc_mem_base = mem_base;
  19397. +
  19398. + vc_mem_get_size();
  19399. +
  19400. + pr_info("vc-mem: phys_addr:0x%08lx mem_base=0x%08x mem_size:0x%08x(%u MiB)\n",
  19401. + mm_vc_mem_phys_addr, mm_vc_mem_base, mm_vc_mem_size, mm_vc_mem_size / (1024 * 1024));
  19402. +
  19403. + if ((rc = alloc_chrdev_region(&vc_mem_devnum, 0, 1, DRIVER_NAME)) < 0) {
  19404. + pr_err("%s: alloc_chrdev_region failed (rc=%d)\n",
  19405. + __func__, rc);
  19406. + goto out_err;
  19407. + }
  19408. +
  19409. + cdev_init(&vc_mem_cdev, &vc_mem_fops);
  19410. + if ((rc = cdev_add(&vc_mem_cdev, vc_mem_devnum, 1)) != 0) {
  19411. + pr_err("%s: cdev_add failed (rc=%d)\n", __func__, rc);
  19412. + goto out_unregister;
  19413. + }
  19414. +
  19415. + vc_mem_class = class_create(THIS_MODULE, DRIVER_NAME);
  19416. + if (IS_ERR(vc_mem_class)) {
  19417. + rc = PTR_ERR(vc_mem_class);
  19418. + pr_err("%s: class_create failed (rc=%d)\n", __func__, rc);
  19419. + goto out_cdev_del;
  19420. + }
  19421. +
  19422. + dev = device_create(vc_mem_class, NULL, vc_mem_devnum, NULL,
  19423. + DRIVER_NAME);
  19424. + if (IS_ERR(dev)) {
  19425. + rc = PTR_ERR(dev);
  19426. + pr_err("%s: device_create failed (rc=%d)\n", __func__, rc);
  19427. + goto out_class_destroy;
  19428. + }
  19429. +
  19430. +#ifdef CONFIG_DEBUG_FS
  19431. + /* don't fail if the debug entries cannot be created */
  19432. + vc_mem_debugfs_init(dev);
  19433. +#endif
  19434. +
  19435. + vc_mem_inited = 1;
  19436. + return 0;
  19437. +
  19438. + device_destroy(vc_mem_class, vc_mem_devnum);
  19439. +
  19440. + out_class_destroy:
  19441. + class_destroy(vc_mem_class);
  19442. + vc_mem_class = NULL;
  19443. +
  19444. + out_cdev_del:
  19445. + cdev_del(&vc_mem_cdev);
  19446. +
  19447. + out_unregister:
  19448. + unregister_chrdev_region(vc_mem_devnum, 1);
  19449. +
  19450. + out_err:
  19451. + return -1;
  19452. +}
  19453. +
  19454. +/****************************************************************************
  19455. +*
  19456. +* vc_mem_exit
  19457. +*
  19458. +***************************************************************************/
  19459. +
  19460. +static void __exit
  19461. +vc_mem_exit(void)
  19462. +{
  19463. + pr_debug("%s: called\n", __func__);
  19464. +
  19465. + if (vc_mem_inited) {
  19466. +#if CONFIG_DEBUG_FS
  19467. + vc_mem_debugfs_deinit();
  19468. +#endif
  19469. + device_destroy(vc_mem_class, vc_mem_devnum);
  19470. + class_destroy(vc_mem_class);
  19471. + cdev_del(&vc_mem_cdev);
  19472. + unregister_chrdev_region(vc_mem_devnum, 1);
  19473. + }
  19474. +}
  19475. +
  19476. +module_init(vc_mem_init);
  19477. +module_exit(vc_mem_exit);
  19478. +MODULE_LICENSE("GPL");
  19479. +MODULE_AUTHOR("Broadcom Corporation");
  19480. +
  19481. +module_param(phys_addr, uint, 0644);
  19482. +module_param(mem_size, uint, 0644);
  19483. +module_param(mem_base, uint, 0644);
  19484. diff -Nur linux-3.18.14/arch/arm/mach-bcm2709/vc_support.c linux-rpi/arch/arm/mach-bcm2709/vc_support.c
  19485. --- linux-3.18.14/arch/arm/mach-bcm2709/vc_support.c 1969-12-31 18:00:00.000000000 -0600
  19486. +++ linux-rpi/arch/arm/mach-bcm2709/vc_support.c 2015-05-31 14:46:08.217661004 -0500
  19487. @@ -0,0 +1,318 @@
  19488. +/*
  19489. + * vc_support.c
  19490. + *
  19491. + * Created on: 25 Nov 2012
  19492. + * Author: Simon
  19493. + */
  19494. +
  19495. +#include <linux/module.h>
  19496. +#include <mach/vcio.h>
  19497. +
  19498. +#ifdef ECLIPSE_IGNORE
  19499. +
  19500. +#define __user
  19501. +#define __init
  19502. +#define __exit
  19503. +#define __iomem
  19504. +#define KERN_DEBUG
  19505. +#define KERN_ERR
  19506. +#define KERN_WARNING
  19507. +#define KERN_INFO
  19508. +#define _IOWR(a, b, c) b
  19509. +#define _IOW(a, b, c) b
  19510. +#define _IO(a, b) b
  19511. +
  19512. +#endif
  19513. +
  19514. +/****** VC MAILBOX FUNCTIONALITY ******/
  19515. +unsigned int AllocateVcMemory(unsigned int *pHandle, unsigned int size, unsigned int alignment, unsigned int flags)
  19516. +{
  19517. + struct vc_msg
  19518. + {
  19519. + unsigned int m_msgSize;
  19520. + unsigned int m_response;
  19521. +
  19522. + struct vc_tag
  19523. + {
  19524. + unsigned int m_tagId;
  19525. + unsigned int m_sendBufferSize;
  19526. + union {
  19527. + unsigned int m_sendDataSize;
  19528. + unsigned int m_recvDataSize;
  19529. + };
  19530. +
  19531. + struct args
  19532. + {
  19533. + union {
  19534. + unsigned int m_size;
  19535. + unsigned int m_handle;
  19536. + };
  19537. + unsigned int m_alignment;
  19538. + unsigned int m_flags;
  19539. + } m_args;
  19540. + } m_tag;
  19541. +
  19542. + unsigned int m_endTag;
  19543. + } msg;
  19544. + int s;
  19545. +
  19546. + msg.m_msgSize = sizeof(msg);
  19547. + msg.m_response = 0;
  19548. + msg.m_endTag = 0;
  19549. +
  19550. + //fill in the tag for the allocation command
  19551. + msg.m_tag.m_tagId = 0x3000c;
  19552. + msg.m_tag.m_sendBufferSize = 12;
  19553. + msg.m_tag.m_sendDataSize = 12;
  19554. +
  19555. + //fill in our args
  19556. + msg.m_tag.m_args.m_size = size;
  19557. + msg.m_tag.m_args.m_alignment = alignment;
  19558. + msg.m_tag.m_args.m_flags = flags;
  19559. +
  19560. + //run the command
  19561. + s = bcm_mailbox_property(&msg, sizeof(msg));
  19562. +
  19563. + if (s == 0 && msg.m_response == 0x80000000 && msg.m_tag.m_recvDataSize == 0x80000004)
  19564. + {
  19565. + *pHandle = msg.m_tag.m_args.m_handle;
  19566. + return 0;
  19567. + }
  19568. + else
  19569. + {
  19570. + printk(KERN_ERR "failed to allocate vc memory: s=%d response=%08x recv data size=%08x\n",
  19571. + s, msg.m_response, msg.m_tag.m_recvDataSize);
  19572. + return 1;
  19573. + }
  19574. +}
  19575. +
  19576. +unsigned int ReleaseVcMemory(unsigned int handle)
  19577. +{
  19578. + struct vc_msg
  19579. + {
  19580. + unsigned int m_msgSize;
  19581. + unsigned int m_response;
  19582. +
  19583. + struct vc_tag
  19584. + {
  19585. + unsigned int m_tagId;
  19586. + unsigned int m_sendBufferSize;
  19587. + union {
  19588. + unsigned int m_sendDataSize;
  19589. + unsigned int m_recvDataSize;
  19590. + };
  19591. +
  19592. + struct args
  19593. + {
  19594. + union {
  19595. + unsigned int m_handle;
  19596. + unsigned int m_error;
  19597. + };
  19598. + } m_args;
  19599. + } m_tag;
  19600. +
  19601. + unsigned int m_endTag;
  19602. + } msg;
  19603. + int s;
  19604. +
  19605. + msg.m_msgSize = sizeof(msg);
  19606. + msg.m_response = 0;
  19607. + msg.m_endTag = 0;
  19608. +
  19609. + //fill in the tag for the release command
  19610. + msg.m_tag.m_tagId = 0x3000f;
  19611. + msg.m_tag.m_sendBufferSize = 4;
  19612. + msg.m_tag.m_sendDataSize = 4;
  19613. +
  19614. + //pass across the handle
  19615. + msg.m_tag.m_args.m_handle = handle;
  19616. +
  19617. + s = bcm_mailbox_property(&msg, sizeof(msg));
  19618. +
  19619. + if (s == 0 && msg.m_response == 0x80000000 && msg.m_tag.m_recvDataSize == 0x80000004 && msg.m_tag.m_args.m_error == 0)
  19620. + return 0;
  19621. + else
  19622. + {
  19623. + printk(KERN_ERR "failed to release vc memory: s=%d response=%08x recv data size=%08x error=%08x\n",
  19624. + s, msg.m_response, msg.m_tag.m_recvDataSize, msg.m_tag.m_args.m_error);
  19625. + return 1;
  19626. + }
  19627. +}
  19628. +
  19629. +unsigned int LockVcMemory(unsigned int *pBusAddress, unsigned int handle)
  19630. +{
  19631. + struct vc_msg
  19632. + {
  19633. + unsigned int m_msgSize;
  19634. + unsigned int m_response;
  19635. +
  19636. + struct vc_tag
  19637. + {
  19638. + unsigned int m_tagId;
  19639. + unsigned int m_sendBufferSize;
  19640. + union {
  19641. + unsigned int m_sendDataSize;
  19642. + unsigned int m_recvDataSize;
  19643. + };
  19644. +
  19645. + struct args
  19646. + {
  19647. + union {
  19648. + unsigned int m_handle;
  19649. + unsigned int m_busAddress;
  19650. + };
  19651. + } m_args;
  19652. + } m_tag;
  19653. +
  19654. + unsigned int m_endTag;
  19655. + } msg;
  19656. + int s;
  19657. +
  19658. + msg.m_msgSize = sizeof(msg);
  19659. + msg.m_response = 0;
  19660. + msg.m_endTag = 0;
  19661. +
  19662. + //fill in the tag for the lock command
  19663. + msg.m_tag.m_tagId = 0x3000d;
  19664. + msg.m_tag.m_sendBufferSize = 4;
  19665. + msg.m_tag.m_sendDataSize = 4;
  19666. +
  19667. + //pass across the handle
  19668. + msg.m_tag.m_args.m_handle = handle;
  19669. +
  19670. + s = bcm_mailbox_property(&msg, sizeof(msg));
  19671. +
  19672. + if (s == 0 && msg.m_response == 0x80000000 && msg.m_tag.m_recvDataSize == 0x80000004)
  19673. + {
  19674. + //pick out the bus address
  19675. + *pBusAddress = msg.m_tag.m_args.m_busAddress;
  19676. + return 0;
  19677. + }
  19678. + else
  19679. + {
  19680. + printk(KERN_ERR "failed to lock vc memory: s=%d response=%08x recv data size=%08x\n",
  19681. + s, msg.m_response, msg.m_tag.m_recvDataSize);
  19682. + return 1;
  19683. + }
  19684. +}
  19685. +
  19686. +unsigned int UnlockVcMemory(unsigned int handle)
  19687. +{
  19688. + struct vc_msg
  19689. + {
  19690. + unsigned int m_msgSize;
  19691. + unsigned int m_response;
  19692. +
  19693. + struct vc_tag
  19694. + {
  19695. + unsigned int m_tagId;
  19696. + unsigned int m_sendBufferSize;
  19697. + union {
  19698. + unsigned int m_sendDataSize;
  19699. + unsigned int m_recvDataSize;
  19700. + };
  19701. +
  19702. + struct args
  19703. + {
  19704. + union {
  19705. + unsigned int m_handle;
  19706. + unsigned int m_error;
  19707. + };
  19708. + } m_args;
  19709. + } m_tag;
  19710. +
  19711. + unsigned int m_endTag;
  19712. + } msg;
  19713. + int s;
  19714. +
  19715. + msg.m_msgSize = sizeof(msg);
  19716. + msg.m_response = 0;
  19717. + msg.m_endTag = 0;
  19718. +
  19719. + //fill in the tag for the unlock command
  19720. + msg.m_tag.m_tagId = 0x3000e;
  19721. + msg.m_tag.m_sendBufferSize = 4;
  19722. + msg.m_tag.m_sendDataSize = 4;
  19723. +
  19724. + //pass across the handle
  19725. + msg.m_tag.m_args.m_handle = handle;
  19726. +
  19727. + s = bcm_mailbox_property(&msg, sizeof(msg));
  19728. +
  19729. + //check the error code too
  19730. + if (s == 0 && msg.m_response == 0x80000000 && msg.m_tag.m_recvDataSize == 0x80000004 && msg.m_tag.m_args.m_error == 0)
  19731. + return 0;
  19732. + else
  19733. + {
  19734. + printk(KERN_ERR "failed to unlock vc memory: s=%d response=%08x recv data size=%08x error%08x\n",
  19735. + s, msg.m_response, msg.m_tag.m_recvDataSize, msg.m_tag.m_args.m_error);
  19736. + return 1;
  19737. + }
  19738. +}
  19739. +
  19740. +unsigned int ExecuteVcCode(unsigned int code,
  19741. + unsigned int r0, unsigned int r1, unsigned int r2, unsigned int r3, unsigned int r4, unsigned int r5)
  19742. +{
  19743. + struct vc_msg
  19744. + {
  19745. + unsigned int m_msgSize;
  19746. + unsigned int m_response;
  19747. +
  19748. + struct vc_tag
  19749. + {
  19750. + unsigned int m_tagId;
  19751. + unsigned int m_sendBufferSize;
  19752. + union {
  19753. + unsigned int m_sendDataSize;
  19754. + unsigned int m_recvDataSize;
  19755. + };
  19756. +
  19757. + struct args
  19758. + {
  19759. + union {
  19760. + unsigned int m_pCode;
  19761. + unsigned int m_return;
  19762. + };
  19763. + unsigned int m_r0;
  19764. + unsigned int m_r1;
  19765. + unsigned int m_r2;
  19766. + unsigned int m_r3;
  19767. + unsigned int m_r4;
  19768. + unsigned int m_r5;
  19769. + } m_args;
  19770. + } m_tag;
  19771. +
  19772. + unsigned int m_endTag;
  19773. + } msg;
  19774. + int s;
  19775. +
  19776. + msg.m_msgSize = sizeof(msg);
  19777. + msg.m_response = 0;
  19778. + msg.m_endTag = 0;
  19779. +
  19780. + //fill in the tag for the unlock command
  19781. + msg.m_tag.m_tagId = 0x30010;
  19782. + msg.m_tag.m_sendBufferSize = 28;
  19783. + msg.m_tag.m_sendDataSize = 28;
  19784. +
  19785. + //pass across the handle
  19786. + msg.m_tag.m_args.m_pCode = code;
  19787. + msg.m_tag.m_args.m_r0 = r0;
  19788. + msg.m_tag.m_args.m_r1 = r1;
  19789. + msg.m_tag.m_args.m_r2 = r2;
  19790. + msg.m_tag.m_args.m_r3 = r3;
  19791. + msg.m_tag.m_args.m_r4 = r4;
  19792. + msg.m_tag.m_args.m_r5 = r5;
  19793. +
  19794. + s = bcm_mailbox_property(&msg, sizeof(msg));
  19795. +
  19796. + //check the error code too
  19797. + if (s == 0 && msg.m_response == 0x80000000 && msg.m_tag.m_recvDataSize == 0x80000004)
  19798. + return msg.m_tag.m_args.m_return;
  19799. + else
  19800. + {
  19801. + printk(KERN_ERR "failed to execute: s=%d response=%08x recv data size=%08x\n",
  19802. + s, msg.m_response, msg.m_tag.m_recvDataSize);
  19803. + return 1;
  19804. + }
  19805. +}
  19806. diff -Nur linux-3.18.14/arch/arm/Makefile linux-rpi/arch/arm/Makefile
  19807. --- linux-3.18.14/arch/arm/Makefile 2015-05-20 10:04:50.000000000 -0500
  19808. +++ linux-rpi/arch/arm/Makefile 2015-05-31 14:46:07.961661006 -0500
  19809. @@ -146,6 +146,8 @@
  19810. machine-$(CONFIG_ARCH_AT91) += at91
  19811. machine-$(CONFIG_ARCH_AXXIA) += axxia
  19812. machine-$(CONFIG_ARCH_BCM) += bcm
  19813. +machine-$(CONFIG_ARCH_BCM2708) += bcm2708
  19814. +machine-$(CONFIG_ARCH_BCM2709) += bcm2709
  19815. machine-$(CONFIG_ARCH_BERLIN) += berlin
  19816. machine-$(CONFIG_ARCH_CLPS711X) += clps711x
  19817. machine-$(CONFIG_ARCH_CNS3XXX) += cns3xxx
  19818. diff -Nur linux-3.18.14/arch/arm/mm/Kconfig linux-rpi/arch/arm/mm/Kconfig
  19819. --- linux-3.18.14/arch/arm/mm/Kconfig 2015-05-20 10:04:50.000000000 -0500
  19820. +++ linux-rpi/arch/arm/mm/Kconfig 2015-05-31 14:46:08.565661001 -0500
  19821. @@ -358,7 +358,7 @@
  19822. # ARMv6
  19823. config CPU_V6
  19824. - bool "Support ARM V6 processor" if ARCH_INTEGRATOR || MACH_REALVIEW_EB || MACH_REALVIEW_PBX
  19825. + bool "Support ARM V6 processor" if ARCH_INTEGRATOR || MACH_REALVIEW_EB || MACH_REALVIEW_PBX || MACH_BCM2708
  19826. select CPU_32v6
  19827. select CPU_ABRT_EV6
  19828. select CPU_CACHE_V6
  19829. diff -Nur linux-3.18.14/arch/arm/mm/proc-v6.S linux-rpi/arch/arm/mm/proc-v6.S
  19830. --- linux-3.18.14/arch/arm/mm/proc-v6.S 2015-05-20 10:04:50.000000000 -0500
  19831. +++ linux-rpi/arch/arm/mm/proc-v6.S 2015-05-31 14:46:08.585661001 -0500
  19832. @@ -73,10 +73,19 @@
  19833. *
  19834. * IRQs are already disabled.
  19835. */
  19836. +
  19837. +/* See jira SW-5991 for details of this workaround */
  19838. ENTRY(cpu_v6_do_idle)
  19839. - mov r1, #0
  19840. - mcr p15, 0, r1, c7, c10, 4 @ DWB - WFI may enter a low-power mode
  19841. - mcr p15, 0, r1, c7, c0, 4 @ wait for interrupt
  19842. + .align 5
  19843. + mov r1, #2
  19844. +1: subs r1, #1
  19845. + nop
  19846. + mcreq p15, 0, r1, c7, c10, 4 @ DWB - WFI may enter a low-power mode
  19847. + mcreq p15, 0, r1, c7, c0, 4 @ wait for interrupt
  19848. + nop
  19849. + nop
  19850. + nop
  19851. + bne 1b
  19852. ret lr
  19853. ENTRY(cpu_v6_dcache_clean_area)
  19854. diff -Nur linux-3.18.14/arch/arm/mm/proc-v7.S linux-rpi/arch/arm/mm/proc-v7.S
  19855. --- linux-3.18.14/arch/arm/mm/proc-v7.S 2015-05-20 10:04:50.000000000 -0500
  19856. +++ linux-rpi/arch/arm/mm/proc-v7.S 2015-05-31 14:46:08.585661001 -0500
  19857. @@ -441,6 +441,7 @@
  19858. orr r0, r0, r6 @ set them
  19859. THUMB( orr r0, r0, #1 << 30 ) @ Thumb exceptions
  19860. ret lr @ return to head.S:__ret
  19861. + .space 256
  19862. ENDPROC(__v7_setup)
  19863. .align 2
  19864. diff -Nur linux-3.18.14/arch/arm/tools/mach-types linux-rpi/arch/arm/tools/mach-types
  19865. --- linux-3.18.14/arch/arm/tools/mach-types 2015-05-20 10:04:50.000000000 -0500
  19866. +++ linux-rpi/arch/arm/tools/mach-types 2015-05-31 14:46:08.617661000 -0500
  19867. @@ -522,6 +522,8 @@
  19868. prima2_evb MACH_PRIMA2_EVB PRIMA2_EVB 3103
  19869. paz00 MACH_PAZ00 PAZ00 3128
  19870. acmenetusfoxg20 MACH_ACMENETUSFOXG20 ACMENETUSFOXG20 3129
  19871. +bcm2708 MACH_BCM2708 BCM2708 3138
  19872. +bcm2709 MACH_BCM2709 BCM2709 3139
  19873. ag5evm MACH_AG5EVM AG5EVM 3189
  19874. ics_if_voip MACH_ICS_IF_VOIP ICS_IF_VOIP 3206
  19875. wlf_cragg_6410 MACH_WLF_CRAGG_6410 WLF_CRAGG_6410 3207
  19876. diff -Nur linux-3.18.14/Documentation/sound/alsa/ControlNames.txt linux-rpi/Documentation/sound/alsa/ControlNames.txt
  19877. --- linux-3.18.14/Documentation/sound/alsa/ControlNames.txt 2015-05-20 10:04:50.000000000 -0500
  19878. +++ linux-rpi/Documentation/sound/alsa/ControlNames.txt 2015-05-31 14:46:07.825661008 -0500
  19879. @@ -49,11 +49,11 @@
  19880. IEC958
  19881. Exceptions:
  19882. - [Digital] Capture Source
  19883. - [Digital] Capture Switch (aka input gain switch)
  19884. - [Digital] Capture Volume (aka input gain volume)
  19885. - [Digital] Playback Switch (aka output gain switch)
  19886. - [Digital] Playback Volume (aka output gain volume)
  19887. + [Analogue|Digital] Capture Source
  19888. + [Analogue|Digital] Capture Switch (aka input gain switch)
  19889. + [Analogue|Digital] Capture Volume (aka input gain volume)
  19890. + [Analogue|Digital] Playback Switch (aka output gain switch)
  19891. + [Analogue|Digital] Playback Volume (aka output gain volume)
  19892. Tone Control - Switch
  19893. Tone Control - Bass
  19894. Tone Control - Treble
  19895. diff -Nur linux-3.18.14/Documentation/video4linux/bcm2835-v4l2.txt linux-rpi/Documentation/video4linux/bcm2835-v4l2.txt
  19896. --- linux-3.18.14/Documentation/video4linux/bcm2835-v4l2.txt 1969-12-31 18:00:00.000000000 -0600
  19897. +++ linux-rpi/Documentation/video4linux/bcm2835-v4l2.txt 2015-05-31 14:46:07.861661007 -0500
  19898. @@ -0,0 +1,60 @@
  19899. +
  19900. +BCM2835 (aka Raspberry Pi) V4L2 driver
  19901. +======================================
  19902. +
  19903. +1. Copyright
  19904. +============
  19905. +
  19906. +Copyright © 2013 Raspberry Pi (Trading) Ltd.
  19907. +
  19908. +2. License
  19909. +==========
  19910. +
  19911. +This program is free software; you can redistribute it and/or modify
  19912. +it under the terms of the GNU General Public License as published by
  19913. +the Free Software Foundation; either version 2 of the License, or
  19914. +(at your option) any later version.
  19915. +
  19916. +This program is distributed in the hope that it will be useful,
  19917. +but WITHOUT ANY WARRANTY; without even the implied warranty of
  19918. +MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
  19919. +GNU General Public License for more details.
  19920. +
  19921. +You should have received a copy of the GNU General Public License
  19922. +along with this program; if not, write to the Free Software
  19923. +Foundation, Inc., 675 Mass Ave, Cambridge, MA 02139, USA.
  19924. +
  19925. +3. Quick Start
  19926. +==============
  19927. +
  19928. +You need a version 1.0 or later of v4l2-ctl, available from:
  19929. + git://git.linuxtv.org/v4l-utils.git
  19930. +
  19931. +$ sudo modprobe bcm2835-v4l2
  19932. +
  19933. +Turn on the overlay:
  19934. +
  19935. +$ v4l2-ctl --overlay=1
  19936. +
  19937. +Turn off the overlay:
  19938. +
  19939. +$ v4l2-ctl --overlay=0
  19940. +
  19941. +Set the capture format for video:
  19942. +
  19943. +$ v4l2-ctl --set-fmt-video=width=1920,height=1088,pixelformat=4
  19944. +
  19945. +(Note: 1088 not 1080).
  19946. +
  19947. +Capture:
  19948. +
  19949. +$ v4l2-ctl --stream-mmap=3 --stream-count=100 --stream-to=somefile.h264
  19950. +
  19951. +Stills capture:
  19952. +
  19953. +$ v4l2-ctl --set-fmt-video=width=2592,height=1944,pixelformat=3
  19954. +$ v4l2-ctl --stream-mmap=3 --stream-count=1 --stream-to=somefile.jpg
  19955. +
  19956. +List of available formats:
  19957. +
  19958. +$ v4l2-ctl --list-formats
  19959. diff -Nur linux-3.18.14/drivers/char/broadcom/Kconfig linux-rpi/drivers/char/broadcom/Kconfig
  19960. --- linux-3.18.14/drivers/char/broadcom/Kconfig 1969-12-31 18:00:00.000000000 -0600
  19961. +++ linux-rpi/drivers/char/broadcom/Kconfig 2015-05-31 14:46:10.057660987 -0500
  19962. @@ -0,0 +1,22 @@
  19963. +#
  19964. +# Broadcom char driver config
  19965. +#
  19966. +
  19967. +menuconfig BRCM_CHAR_DRIVERS
  19968. + bool "Broadcom Char Drivers"
  19969. + help
  19970. + Broadcom's char drivers
  19971. +
  19972. +config BCM_VC_CMA
  19973. + bool "Videocore CMA"
  19974. + depends on CMA && BRCM_CHAR_DRIVERS && BCM2708_VCHIQ
  19975. + default n
  19976. + help
  19977. + Helper for videocore CMA access.
  19978. +
  19979. +config BCM_VC_SM
  19980. + tristate "VMCS Shared Memory"
  19981. + default n
  19982. + help
  19983. + Support for the VC shared memory on the Broadcom reference
  19984. + design. Uses the VCHIQ stack.
  19985. diff -Nur linux-3.18.14/drivers/char/broadcom/Makefile linux-rpi/drivers/char/broadcom/Makefile
  19986. --- linux-3.18.14/drivers/char/broadcom/Makefile 1969-12-31 18:00:00.000000000 -0600
  19987. +++ linux-rpi/drivers/char/broadcom/Makefile 2015-05-31 14:46:10.057660987 -0500
  19988. @@ -0,0 +1,2 @@
  19989. +obj-$(CONFIG_BCM_VC_CMA) += vc_cma/
  19990. +obj-$(CONFIG_BCM_VC_SM) += vc_sm/
  19991. diff -Nur linux-3.18.14/drivers/char/broadcom/vc_cma/Makefile linux-rpi/drivers/char/broadcom/vc_cma/Makefile
  19992. --- linux-3.18.14/drivers/char/broadcom/vc_cma/Makefile 1969-12-31 18:00:00.000000000 -0600
  19993. +++ linux-rpi/drivers/char/broadcom/vc_cma/Makefile 2015-05-31 14:46:10.057660987 -0500
  19994. @@ -0,0 +1,14 @@
  19995. +ccflags-y += -Wall -Wstrict-prototypes -Wno-trigraphs
  19996. +ccflags-y += -Werror
  19997. +ccflags-y += -Iinclude/linux/broadcom
  19998. +ccflags-y += -Idrivers/misc/vc04_services
  19999. +ccflags-y += -Idrivers/misc/vc04_services/interface/vchi
  20000. +ccflags-y += -Idrivers/misc/vc04_services/interface/vchiq_arm
  20001. +
  20002. +ccflags-y += -D__KERNEL__
  20003. +ccflags-y += -D__linux__
  20004. +ccflags-y += -Werror
  20005. +
  20006. +obj-$(CONFIG_BCM_VC_CMA) += vc-cma.o
  20007. +
  20008. +vc-cma-objs := vc_cma.o
  20009. diff -Nur linux-3.18.14/drivers/char/broadcom/vc_cma/vc_cma.c linux-rpi/drivers/char/broadcom/vc_cma/vc_cma.c
  20010. --- linux-3.18.14/drivers/char/broadcom/vc_cma/vc_cma.c 1969-12-31 18:00:00.000000000 -0600
  20011. +++ linux-rpi/drivers/char/broadcom/vc_cma/vc_cma.c 2015-05-31 14:46:10.057660987 -0500
  20012. @@ -0,0 +1,1193 @@
  20013. +/**
  20014. + * Copyright (c) 2010-2012 Broadcom. All rights reserved.
  20015. + *
  20016. + * Redistribution and use in source and binary forms, with or without
  20017. + * modification, are permitted provided that the following conditions
  20018. + * are met:
  20019. + * 1. Redistributions of source code must retain the above copyright
  20020. + * notice, this list of conditions, and the following disclaimer,
  20021. + * without modification.
  20022. + * 2. Redistributions in binary form must reproduce the above copyright
  20023. + * notice, this list of conditions and the following disclaimer in the
  20024. + * documentation and/or other materials provided with the distribution.
  20025. + * 3. The names of the above-listed copyright holders may not be used
  20026. + * to endorse or promote products derived from this software without
  20027. + * specific prior written permission.
  20028. + *
  20029. + * ALTERNATIVELY, this software may be distributed under the terms of the
  20030. + * GNU General Public License ("GPL") version 2, as published by the Free
  20031. + * Software Foundation.
  20032. + *
  20033. + * THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS "AS
  20034. + * IS" AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO,
  20035. + * THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR
  20036. + * PURPOSE ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT OWNER OR
  20037. + * CONTRIBUTORS BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL,
  20038. + * EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO,
  20039. + * PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR
  20040. + * PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF
  20041. + * LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING
  20042. + * NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE OF THIS
  20043. + * SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
  20044. + */
  20045. +
  20046. +#include <linux/kernel.h>
  20047. +#include <linux/module.h>
  20048. +#include <linux/kthread.h>
  20049. +#include <linux/fs.h>
  20050. +#include <linux/device.h>
  20051. +#include <linux/cdev.h>
  20052. +#include <linux/mm.h>
  20053. +#include <linux/proc_fs.h>
  20054. +#include <linux/seq_file.h>
  20055. +#include <linux/dma-mapping.h>
  20056. +#include <linux/dma-contiguous.h>
  20057. +#include <linux/platform_device.h>
  20058. +#include <linux/uaccess.h>
  20059. +#include <asm/cacheflush.h>
  20060. +
  20061. +#include "vc_cma.h"
  20062. +
  20063. +#include "vchiq_util.h"
  20064. +#include "vchiq_connected.h"
  20065. +//#include "debug_sym.h"
  20066. +//#include "vc_mem.h"
  20067. +
  20068. +#define DRIVER_NAME "vc-cma"
  20069. +
  20070. +#define LOG_DBG(fmt, ...) \
  20071. + if (vc_cma_debug) \
  20072. + printk(KERN_INFO fmt "\n", ##__VA_ARGS__)
  20073. +#define LOG_INFO(fmt, ...) \
  20074. + printk(KERN_INFO fmt "\n", ##__VA_ARGS__)
  20075. +#define LOG_ERR(fmt, ...) \
  20076. + printk(KERN_ERR fmt "\n", ##__VA_ARGS__)
  20077. +
  20078. +#define VC_CMA_FOURCC VCHIQ_MAKE_FOURCC('C', 'M', 'A', ' ')
  20079. +#define VC_CMA_VERSION 2
  20080. +
  20081. +#define VC_CMA_CHUNK_ORDER 6 /* 256K */
  20082. +#define VC_CMA_CHUNK_SIZE (4096 << VC_CMA_CHUNK_ORDER)
  20083. +#define VC_CMA_MAX_PARAMS_PER_MSG \
  20084. + ((VCHIQ_MAX_MSG_SIZE - sizeof(unsigned short))/sizeof(unsigned short))
  20085. +#define VC_CMA_RESERVE_COUNT_MAX 16
  20086. +
  20087. +#define PAGES_PER_CHUNK (VC_CMA_CHUNK_SIZE / PAGE_SIZE)
  20088. +
  20089. +#define VCADDR_TO_PHYSADDR(vcaddr) (mm_vc_mem_phys_addr + vcaddr)
  20090. +
  20091. +#define loud_error(...) \
  20092. + LOG_ERR("===== " __VA_ARGS__)
  20093. +
  20094. +enum {
  20095. + VC_CMA_MSG_QUIT,
  20096. + VC_CMA_MSG_OPEN,
  20097. + VC_CMA_MSG_TICK,
  20098. + VC_CMA_MSG_ALLOC, /* chunk count */
  20099. + VC_CMA_MSG_FREE, /* chunk, chunk, ... */
  20100. + VC_CMA_MSG_ALLOCATED, /* chunk, chunk, ... */
  20101. + VC_CMA_MSG_REQUEST_ALLOC, /* chunk count */
  20102. + VC_CMA_MSG_REQUEST_FREE, /* chunk count */
  20103. + VC_CMA_MSG_RESERVE, /* bytes lo, bytes hi */
  20104. + VC_CMA_MSG_UPDATE_RESERVE,
  20105. + VC_CMA_MSG_MAX
  20106. +};
  20107. +
  20108. +struct cma_msg {
  20109. + unsigned short type;
  20110. + unsigned short params[VC_CMA_MAX_PARAMS_PER_MSG];
  20111. +};
  20112. +
  20113. +struct vc_cma_reserve_user {
  20114. + unsigned int pid;
  20115. + unsigned int reserve;
  20116. +};
  20117. +
  20118. +/* Device (/dev) related variables */
  20119. +static dev_t vc_cma_devnum;
  20120. +static struct class *vc_cma_class;
  20121. +static struct cdev vc_cma_cdev;
  20122. +static int vc_cma_inited;
  20123. +static int vc_cma_debug;
  20124. +
  20125. +/* Proc entry */
  20126. +static struct proc_dir_entry *vc_cma_proc_entry;
  20127. +
  20128. +phys_addr_t vc_cma_base;
  20129. +struct page *vc_cma_base_page;
  20130. +unsigned int vc_cma_size;
  20131. +EXPORT_SYMBOL(vc_cma_size);
  20132. +unsigned int vc_cma_initial;
  20133. +unsigned int vc_cma_chunks;
  20134. +unsigned int vc_cma_chunks_used;
  20135. +unsigned int vc_cma_chunks_reserved;
  20136. +
  20137. +
  20138. +void *vc_cma_dma_alloc;
  20139. +unsigned int vc_cma_dma_size;
  20140. +
  20141. +static int in_loud_error;
  20142. +
  20143. +unsigned int vc_cma_reserve_total;
  20144. +unsigned int vc_cma_reserve_count;
  20145. +struct vc_cma_reserve_user vc_cma_reserve_users[VC_CMA_RESERVE_COUNT_MAX];
  20146. +static DEFINE_SEMAPHORE(vc_cma_reserve_mutex);
  20147. +static DEFINE_SEMAPHORE(vc_cma_worker_queue_push_mutex);
  20148. +
  20149. +static u64 vc_cma_dma_mask = DMA_BIT_MASK(32);
  20150. +static struct platform_device vc_cma_device = {
  20151. + .name = "vc-cma",
  20152. + .id = 0,
  20153. + .dev = {
  20154. + .dma_mask = &vc_cma_dma_mask,
  20155. + .coherent_dma_mask = DMA_BIT_MASK(32),
  20156. + },
  20157. +};
  20158. +
  20159. +static VCHIQ_INSTANCE_T cma_instance;
  20160. +static VCHIQ_SERVICE_HANDLE_T cma_service;
  20161. +static VCHIU_QUEUE_T cma_msg_queue;
  20162. +static struct task_struct *cma_worker;
  20163. +
  20164. +static int vc_cma_set_reserve(unsigned int reserve, unsigned int pid);
  20165. +static int vc_cma_alloc_chunks(int num_chunks, struct cma_msg *reply);
  20166. +static VCHIQ_STATUS_T cma_service_callback(VCHIQ_REASON_T reason,
  20167. + VCHIQ_HEADER_T * header,
  20168. + VCHIQ_SERVICE_HANDLE_T service,
  20169. + void *bulk_userdata);
  20170. +static void send_vc_msg(unsigned short type,
  20171. + unsigned short param1, unsigned short param2);
  20172. +static bool send_worker_msg(VCHIQ_HEADER_T * msg);
  20173. +
  20174. +static int early_vc_cma_mem(char *p)
  20175. +{
  20176. + unsigned int new_size;
  20177. + printk(KERN_NOTICE "early_vc_cma_mem(%s)", p);
  20178. + vc_cma_size = memparse(p, &p);
  20179. + vc_cma_initial = vc_cma_size;
  20180. + if (*p == '/')
  20181. + vc_cma_size = memparse(p + 1, &p);
  20182. + if (*p == '@')
  20183. + vc_cma_base = memparse(p + 1, &p);
  20184. +
  20185. + new_size = (vc_cma_size - ((-vc_cma_base) & (VC_CMA_CHUNK_SIZE - 1)))
  20186. + & ~(VC_CMA_CHUNK_SIZE - 1);
  20187. + if (new_size > vc_cma_size)
  20188. + vc_cma_size = 0;
  20189. + vc_cma_initial = (vc_cma_initial + VC_CMA_CHUNK_SIZE - 1)
  20190. + & ~(VC_CMA_CHUNK_SIZE - 1);
  20191. + if (vc_cma_initial > vc_cma_size)
  20192. + vc_cma_initial = vc_cma_size;
  20193. + vc_cma_base = (vc_cma_base + VC_CMA_CHUNK_SIZE - 1)
  20194. + & ~(VC_CMA_CHUNK_SIZE - 1);
  20195. +
  20196. + printk(KERN_NOTICE " -> initial %x, size %x, base %x", vc_cma_initial,
  20197. + vc_cma_size, (unsigned int)vc_cma_base);
  20198. +
  20199. + return 0;
  20200. +}
  20201. +
  20202. +early_param("vc-cma-mem", early_vc_cma_mem);
  20203. +
  20204. +void vc_cma_early_init(void)
  20205. +{
  20206. + LOG_DBG("vc_cma_early_init - vc_cma_chunks = %d", vc_cma_chunks);
  20207. + if (vc_cma_size) {
  20208. + int rc = platform_device_register(&vc_cma_device);
  20209. + LOG_DBG("platform_device_register -> %d", rc);
  20210. + }
  20211. +}
  20212. +
  20213. +void vc_cma_reserve(void)
  20214. +{
  20215. + /* if vc_cma_size is set, then declare vc CMA area of the same
  20216. + * size from the end of memory
  20217. + */
  20218. + if (vc_cma_size) {
  20219. + if (dma_declare_contiguous(&vc_cma_device.dev, vc_cma_size,
  20220. + vc_cma_base, 0) == 0) {
  20221. + if (!dev_get_cma_area(NULL)) {
  20222. + /* There is no default CMA area - make this
  20223. + the default */
  20224. + struct cma *vc_cma_area = dev_get_cma_area(
  20225. + &vc_cma_device.dev);
  20226. + dma_contiguous_set_default(vc_cma_area);
  20227. + LOG_INFO("vc_cma_reserve - using vc_cma as "
  20228. + "the default contiguous DMA area");
  20229. + }
  20230. + } else {
  20231. + LOG_ERR("vc_cma: dma_declare_contiguous(%x,%x) failed",
  20232. + vc_cma_size, (unsigned int)vc_cma_base);
  20233. + vc_cma_size = 0;
  20234. + }
  20235. + }
  20236. + vc_cma_chunks = vc_cma_size / VC_CMA_CHUNK_SIZE;
  20237. +}
  20238. +
  20239. +/****************************************************************************
  20240. +*
  20241. +* vc_cma_open
  20242. +*
  20243. +***************************************************************************/
  20244. +
  20245. +static int vc_cma_open(struct inode *inode, struct file *file)
  20246. +{
  20247. + (void)inode;
  20248. + (void)file;
  20249. +
  20250. + return 0;
  20251. +}
  20252. +
  20253. +/****************************************************************************
  20254. +*
  20255. +* vc_cma_release
  20256. +*
  20257. +***************************************************************************/
  20258. +
  20259. +static int vc_cma_release(struct inode *inode, struct file *file)
  20260. +{
  20261. + (void)inode;
  20262. + (void)file;
  20263. +
  20264. + vc_cma_set_reserve(0, current->tgid);
  20265. +
  20266. + return 0;
  20267. +}
  20268. +
  20269. +/****************************************************************************
  20270. +*
  20271. +* vc_cma_ioctl
  20272. +*
  20273. +***************************************************************************/
  20274. +
  20275. +static long vc_cma_ioctl(struct file *file, unsigned int cmd, unsigned long arg)
  20276. +{
  20277. + int rc = 0;
  20278. +
  20279. + (void)cmd;
  20280. + (void)arg;
  20281. +
  20282. + switch (cmd) {
  20283. + case VC_CMA_IOC_RESERVE:
  20284. + rc = vc_cma_set_reserve((unsigned int)arg, current->tgid);
  20285. + if (rc >= 0)
  20286. + rc = 0;
  20287. + break;
  20288. + default:
  20289. + LOG_ERR("vc-cma: Unknown ioctl %x", cmd);
  20290. + return -ENOTTY;
  20291. + }
  20292. +
  20293. + return rc;
  20294. +}
  20295. +
  20296. +/****************************************************************************
  20297. +*
  20298. +* File Operations for the driver.
  20299. +*
  20300. +***************************************************************************/
  20301. +
  20302. +static const struct file_operations vc_cma_fops = {
  20303. + .owner = THIS_MODULE,
  20304. + .open = vc_cma_open,
  20305. + .release = vc_cma_release,
  20306. + .unlocked_ioctl = vc_cma_ioctl,
  20307. +};
  20308. +
  20309. +/****************************************************************************
  20310. +*
  20311. +* vc_cma_proc_open
  20312. +*
  20313. +***************************************************************************/
  20314. +
  20315. +static int vc_cma_show_info(struct seq_file *m, void *v)
  20316. +{
  20317. + int i;
  20318. +
  20319. + seq_printf(m, "Videocore CMA:\n");
  20320. + seq_printf(m, " Base : %08x\n", (unsigned int)vc_cma_base);
  20321. + seq_printf(m, " Length : %08x\n", vc_cma_size);
  20322. + seq_printf(m, " Initial : %08x\n", vc_cma_initial);
  20323. + seq_printf(m, " Chunk size : %08x\n", VC_CMA_CHUNK_SIZE);
  20324. + seq_printf(m, " Chunks : %4d (%d bytes)\n",
  20325. + (int)vc_cma_chunks,
  20326. + (int)(vc_cma_chunks * VC_CMA_CHUNK_SIZE));
  20327. + seq_printf(m, " Used : %4d (%d bytes)\n",
  20328. + (int)vc_cma_chunks_used,
  20329. + (int)(vc_cma_chunks_used * VC_CMA_CHUNK_SIZE));
  20330. + seq_printf(m, " Reserved : %4d (%d bytes)\n",
  20331. + (unsigned int)vc_cma_chunks_reserved,
  20332. + (int)(vc_cma_chunks_reserved * VC_CMA_CHUNK_SIZE));
  20333. +
  20334. + for (i = 0; i < vc_cma_reserve_count; i++) {
  20335. + struct vc_cma_reserve_user *user = &vc_cma_reserve_users[i];
  20336. + seq_printf(m, " PID %5d: %d bytes\n", user->pid,
  20337. + user->reserve);
  20338. + }
  20339. + seq_printf(m, " dma_alloc : %p (%d pages)\n",
  20340. + vc_cma_dma_alloc ? page_address(vc_cma_dma_alloc) : 0,
  20341. + vc_cma_dma_size);
  20342. +
  20343. + seq_printf(m, "\n");
  20344. +
  20345. + return 0;
  20346. +}
  20347. +
  20348. +static int vc_cma_proc_open(struct inode *inode, struct file *file)
  20349. +{
  20350. + return single_open(file, vc_cma_show_info, NULL);
  20351. +}
  20352. +
  20353. +/****************************************************************************
  20354. +*
  20355. +* vc_cma_proc_write
  20356. +*
  20357. +***************************************************************************/
  20358. +
  20359. +static int vc_cma_proc_write(struct file *file,
  20360. + const char __user *buffer,
  20361. + size_t size, loff_t *ppos)
  20362. +{
  20363. + int rc = -EFAULT;
  20364. + char input_str[20];
  20365. +
  20366. + memset(input_str, 0, sizeof(input_str));
  20367. +
  20368. + if (size > sizeof(input_str)) {
  20369. + LOG_ERR("%s: input string length too long", __func__);
  20370. + goto out;
  20371. + }
  20372. +
  20373. + if (copy_from_user(input_str, buffer, size - 1)) {
  20374. + LOG_ERR("%s: failed to get input string", __func__);
  20375. + goto out;
  20376. + }
  20377. +#define ALLOC_STR "alloc"
  20378. +#define FREE_STR "free"
  20379. +#define DEBUG_STR "debug"
  20380. +#define RESERVE_STR "reserve"
  20381. +#define DMA_ALLOC_STR "dma_alloc"
  20382. +#define DMA_FREE_STR "dma_free"
  20383. + if (strncmp(input_str, ALLOC_STR, strlen(ALLOC_STR)) == 0) {
  20384. + int alloc_size;
  20385. + char *p = input_str + strlen(ALLOC_STR);
  20386. +
  20387. + while (*p == ' ')
  20388. + p++;
  20389. + alloc_size = memparse(p, NULL);
  20390. + LOG_INFO("/proc/vc-cma: alloc %d", alloc_size);
  20391. + if (alloc_size)
  20392. + send_vc_msg(VC_CMA_MSG_REQUEST_FREE,
  20393. + alloc_size / VC_CMA_CHUNK_SIZE, 0);
  20394. + else
  20395. + LOG_ERR("invalid size '%s'", p);
  20396. + rc = size;
  20397. + } else if (strncmp(input_str, FREE_STR, strlen(FREE_STR)) == 0) {
  20398. + int alloc_size;
  20399. + char *p = input_str + strlen(FREE_STR);
  20400. +
  20401. + while (*p == ' ')
  20402. + p++;
  20403. + alloc_size = memparse(p, NULL);
  20404. + LOG_INFO("/proc/vc-cma: free %d", alloc_size);
  20405. + if (alloc_size)
  20406. + send_vc_msg(VC_CMA_MSG_REQUEST_ALLOC,
  20407. + alloc_size / VC_CMA_CHUNK_SIZE, 0);
  20408. + else
  20409. + LOG_ERR("invalid size '%s'", p);
  20410. + rc = size;
  20411. + } else if (strncmp(input_str, DEBUG_STR, strlen(DEBUG_STR)) == 0) {
  20412. + char *p = input_str + strlen(DEBUG_STR);
  20413. + while (*p == ' ')
  20414. + p++;
  20415. + if ((strcmp(p, "on") == 0) || (strcmp(p, "1") == 0))
  20416. + vc_cma_debug = 1;
  20417. + else if ((strcmp(p, "off") == 0) || (strcmp(p, "0") == 0))
  20418. + vc_cma_debug = 0;
  20419. + LOG_INFO("/proc/vc-cma: debug %s", vc_cma_debug ? "on" : "off");
  20420. + rc = size;
  20421. + } else if (strncmp(input_str, RESERVE_STR, strlen(RESERVE_STR)) == 0) {
  20422. + int alloc_size;
  20423. + int reserved;
  20424. + char *p = input_str + strlen(RESERVE_STR);
  20425. + while (*p == ' ')
  20426. + p++;
  20427. + alloc_size = memparse(p, NULL);
  20428. +
  20429. + reserved = vc_cma_set_reserve(alloc_size, current->tgid);
  20430. + rc = (reserved >= 0) ? size : reserved;
  20431. + } else if (strncmp(input_str, DMA_ALLOC_STR, strlen(DMA_ALLOC_STR)) == 0) {
  20432. + int alloc_size;
  20433. + char *p = input_str + strlen(DMA_ALLOC_STR);
  20434. + while (*p == ' ')
  20435. + p++;
  20436. + alloc_size = memparse(p, NULL);
  20437. +
  20438. + if (vc_cma_dma_alloc) {
  20439. + dma_release_from_contiguous(NULL, vc_cma_dma_alloc,
  20440. + vc_cma_dma_size);
  20441. + vc_cma_dma_alloc = NULL;
  20442. + vc_cma_dma_size = 0;
  20443. + }
  20444. + vc_cma_dma_alloc = dma_alloc_from_contiguous(NULL, alloc_size, 0);
  20445. + vc_cma_dma_size = (vc_cma_dma_alloc ? alloc_size : 0);
  20446. + if (vc_cma_dma_alloc)
  20447. + LOG_INFO("dma_alloc(%d pages) -> %p", alloc_size, page_address(vc_cma_dma_alloc));
  20448. + else
  20449. + LOG_ERR("dma_alloc(%d pages) failed", alloc_size);
  20450. + rc = size;
  20451. + } else if (strncmp(input_str, DMA_FREE_STR, strlen(DMA_FREE_STR)) == 0) {
  20452. + if (vc_cma_dma_alloc) {
  20453. + dma_release_from_contiguous(NULL, vc_cma_dma_alloc,
  20454. + vc_cma_dma_size);
  20455. + vc_cma_dma_alloc = NULL;
  20456. + vc_cma_dma_size = 0;
  20457. + }
  20458. + rc = size;
  20459. + }
  20460. +
  20461. +out:
  20462. + return rc;
  20463. +}
  20464. +
  20465. +/****************************************************************************
  20466. +*
  20467. +* File Operations for /proc interface.
  20468. +*
  20469. +***************************************************************************/
  20470. +
  20471. +static const struct file_operations vc_cma_proc_fops = {
  20472. + .open = vc_cma_proc_open,
  20473. + .read = seq_read,
  20474. + .write = vc_cma_proc_write,
  20475. + .llseek = seq_lseek,
  20476. + .release = single_release
  20477. +};
  20478. +
  20479. +static int vc_cma_set_reserve(unsigned int reserve, unsigned int pid)
  20480. +{
  20481. + struct vc_cma_reserve_user *user = NULL;
  20482. + int delta = 0;
  20483. + int i;
  20484. +
  20485. + if (down_interruptible(&vc_cma_reserve_mutex))
  20486. + return -ERESTARTSYS;
  20487. +
  20488. + for (i = 0; i < vc_cma_reserve_count; i++) {
  20489. + if (pid == vc_cma_reserve_users[i].pid) {
  20490. + user = &vc_cma_reserve_users[i];
  20491. + delta = reserve - user->reserve;
  20492. + if (reserve)
  20493. + user->reserve = reserve;
  20494. + else {
  20495. + /* Remove this entry by copying downwards */
  20496. + while ((i + 1) < vc_cma_reserve_count) {
  20497. + user[0].pid = user[1].pid;
  20498. + user[0].reserve = user[1].reserve;
  20499. + user++;
  20500. + i++;
  20501. + }
  20502. + vc_cma_reserve_count--;
  20503. + user = NULL;
  20504. + }
  20505. + break;
  20506. + }
  20507. + }
  20508. +
  20509. + if (reserve && !user) {
  20510. + if (vc_cma_reserve_count == VC_CMA_RESERVE_COUNT_MAX) {
  20511. + LOG_ERR("vc-cma: Too many reservations - "
  20512. + "increase CMA_RESERVE_COUNT_MAX");
  20513. + up(&vc_cma_reserve_mutex);
  20514. + return -EBUSY;
  20515. + }
  20516. + user = &vc_cma_reserve_users[vc_cma_reserve_count];
  20517. + user->pid = pid;
  20518. + user->reserve = reserve;
  20519. + delta = reserve;
  20520. + vc_cma_reserve_count++;
  20521. + }
  20522. +
  20523. + vc_cma_reserve_total += delta;
  20524. +
  20525. + send_vc_msg(VC_CMA_MSG_RESERVE,
  20526. + vc_cma_reserve_total & 0xffff, vc_cma_reserve_total >> 16);
  20527. +
  20528. + send_worker_msg((VCHIQ_HEADER_T *) VC_CMA_MSG_UPDATE_RESERVE);
  20529. +
  20530. + LOG_DBG("/proc/vc-cma: reserve %d (PID %d) - total %u",
  20531. + reserve, pid, vc_cma_reserve_total);
  20532. +
  20533. + up(&vc_cma_reserve_mutex);
  20534. +
  20535. + return vc_cma_reserve_total;
  20536. +}
  20537. +
  20538. +static VCHIQ_STATUS_T cma_service_callback(VCHIQ_REASON_T reason,
  20539. + VCHIQ_HEADER_T * header,
  20540. + VCHIQ_SERVICE_HANDLE_T service,
  20541. + void *bulk_userdata)
  20542. +{
  20543. + switch (reason) {
  20544. + case VCHIQ_MESSAGE_AVAILABLE:
  20545. + if (!send_worker_msg(header))
  20546. + return VCHIQ_RETRY;
  20547. + break;
  20548. + case VCHIQ_SERVICE_CLOSED:
  20549. + LOG_DBG("CMA service closed");
  20550. + break;
  20551. + default:
  20552. + LOG_ERR("Unexpected CMA callback reason %d", reason);
  20553. + break;
  20554. + }
  20555. + return VCHIQ_SUCCESS;
  20556. +}
  20557. +
  20558. +static void send_vc_msg(unsigned short type,
  20559. + unsigned short param1, unsigned short param2)
  20560. +{
  20561. + unsigned short msg[] = { type, param1, param2 };
  20562. + VCHIQ_ELEMENT_T elem = { &msg, sizeof(msg) };
  20563. + VCHIQ_STATUS_T ret;
  20564. + vchiq_use_service(cma_service);
  20565. + ret = vchiq_queue_message(cma_service, &elem, 1);
  20566. + vchiq_release_service(cma_service);
  20567. + if (ret != VCHIQ_SUCCESS)
  20568. + LOG_ERR("vchiq_queue_message returned %x", ret);
  20569. +}
  20570. +
  20571. +static bool send_worker_msg(VCHIQ_HEADER_T * msg)
  20572. +{
  20573. + if (down_interruptible(&vc_cma_worker_queue_push_mutex))
  20574. + return false;
  20575. + vchiu_queue_push(&cma_msg_queue, msg);
  20576. + up(&vc_cma_worker_queue_push_mutex);
  20577. + return true;
  20578. +}
  20579. +
  20580. +static int vc_cma_alloc_chunks(int num_chunks, struct cma_msg *reply)
  20581. +{
  20582. + int i;
  20583. + for (i = 0; i < num_chunks; i++) {
  20584. + struct page *chunk;
  20585. + unsigned int chunk_num;
  20586. + uint8_t *chunk_addr;
  20587. + size_t chunk_size = PAGES_PER_CHUNK << PAGE_SHIFT;
  20588. +
  20589. + chunk = dma_alloc_from_contiguous(&vc_cma_device.dev,
  20590. + PAGES_PER_CHUNK,
  20591. + VC_CMA_CHUNK_ORDER);
  20592. + if (!chunk)
  20593. + break;
  20594. +
  20595. + chunk_addr = page_address(chunk);
  20596. + dmac_flush_range(chunk_addr, chunk_addr + chunk_size);
  20597. + outer_inv_range(__pa(chunk_addr), __pa(chunk_addr) +
  20598. + chunk_size);
  20599. +
  20600. + chunk_num =
  20601. + (page_to_phys(chunk) - vc_cma_base) / VC_CMA_CHUNK_SIZE;
  20602. + BUG_ON(((page_to_phys(chunk) - vc_cma_base) %
  20603. + VC_CMA_CHUNK_SIZE) != 0);
  20604. + if (chunk_num >= vc_cma_chunks) {
  20605. + phys_addr_t _pa = vc_cma_base + vc_cma_size - 1;
  20606. + LOG_ERR("%s: ===============================",
  20607. + __func__);
  20608. + LOG_ERR("%s: chunk phys %x, vc_cma %pa-%pa - "
  20609. + "bad SPARSEMEM configuration?",
  20610. + __func__, (unsigned int)page_to_phys(chunk),
  20611. + &vc_cma_base, &_pa);
  20612. + LOG_ERR("%s: dev->cma_area = %p", __func__,
  20613. + (void*)0/*vc_cma_device.dev.cma_area*/);
  20614. + LOG_ERR("%s: ===============================",
  20615. + __func__);
  20616. + break;
  20617. + }
  20618. + reply->params[i] = chunk_num;
  20619. + vc_cma_chunks_used++;
  20620. + }
  20621. +
  20622. + if (i < num_chunks) {
  20623. + LOG_ERR("%s: dma_alloc_from_contiguous failed "
  20624. + "for %x bytes (alloc %d of %d, %d free)",
  20625. + __func__, VC_CMA_CHUNK_SIZE, i,
  20626. + num_chunks, vc_cma_chunks - vc_cma_chunks_used);
  20627. + num_chunks = i;
  20628. + }
  20629. +
  20630. + LOG_DBG("CMA allocated %d chunks -> %d used",
  20631. + num_chunks, vc_cma_chunks_used);
  20632. + reply->type = VC_CMA_MSG_ALLOCATED;
  20633. +
  20634. + {
  20635. + VCHIQ_ELEMENT_T elem = {
  20636. + reply,
  20637. + offsetof(struct cma_msg, params[0]) +
  20638. + num_chunks * sizeof(reply->params[0])
  20639. + };
  20640. + VCHIQ_STATUS_T ret;
  20641. + vchiq_use_service(cma_service);
  20642. + ret = vchiq_queue_message(cma_service, &elem, 1);
  20643. + vchiq_release_service(cma_service);
  20644. + if (ret != VCHIQ_SUCCESS)
  20645. + LOG_ERR("vchiq_queue_message return " "%x", ret);
  20646. + }
  20647. +
  20648. + return num_chunks;
  20649. +}
  20650. +
  20651. +static int cma_worker_proc(void *param)
  20652. +{
  20653. + static struct cma_msg reply;
  20654. + (void)param;
  20655. +
  20656. + while (1) {
  20657. + VCHIQ_HEADER_T *msg;
  20658. + static struct cma_msg msg_copy;
  20659. + struct cma_msg *cma_msg = &msg_copy;
  20660. + int type, msg_size;
  20661. +
  20662. + msg = vchiu_queue_pop(&cma_msg_queue);
  20663. + if ((unsigned int)msg >= VC_CMA_MSG_MAX) {
  20664. + msg_size = msg->size;
  20665. + memcpy(&msg_copy, msg->data, msg_size);
  20666. + type = cma_msg->type;
  20667. + vchiq_release_message(cma_service, msg);
  20668. + } else {
  20669. + msg_size = 0;
  20670. + type = (int)msg;
  20671. + if (type == VC_CMA_MSG_QUIT)
  20672. + break;
  20673. + else if (type == VC_CMA_MSG_UPDATE_RESERVE) {
  20674. + msg = NULL;
  20675. + cma_msg = NULL;
  20676. + } else {
  20677. + BUG();
  20678. + continue;
  20679. + }
  20680. + }
  20681. +
  20682. + switch (type) {
  20683. + case VC_CMA_MSG_ALLOC:{
  20684. + int num_chunks, free_chunks;
  20685. + num_chunks = cma_msg->params[0];
  20686. + free_chunks =
  20687. + vc_cma_chunks - vc_cma_chunks_used;
  20688. + LOG_DBG("CMA_MSG_ALLOC(%d chunks)", num_chunks);
  20689. + if (num_chunks > VC_CMA_MAX_PARAMS_PER_MSG) {
  20690. + LOG_ERR
  20691. + ("CMA_MSG_ALLOC - chunk count (%d) "
  20692. + "exceeds VC_CMA_MAX_PARAMS_PER_MSG (%d)",
  20693. + num_chunks,
  20694. + VC_CMA_MAX_PARAMS_PER_MSG);
  20695. + num_chunks = VC_CMA_MAX_PARAMS_PER_MSG;
  20696. + }
  20697. +
  20698. + if (num_chunks > free_chunks) {
  20699. + LOG_ERR
  20700. + ("CMA_MSG_ALLOC - chunk count (%d) "
  20701. + "exceeds free chunks (%d)",
  20702. + num_chunks, free_chunks);
  20703. + num_chunks = free_chunks;
  20704. + }
  20705. +
  20706. + vc_cma_alloc_chunks(num_chunks, &reply);
  20707. + }
  20708. + break;
  20709. +
  20710. + case VC_CMA_MSG_FREE:{
  20711. + int chunk_count =
  20712. + (msg_size -
  20713. + offsetof(struct cma_msg,
  20714. + params)) /
  20715. + sizeof(cma_msg->params[0]);
  20716. + int i;
  20717. + BUG_ON(chunk_count <= 0);
  20718. +
  20719. + LOG_DBG("CMA_MSG_FREE(%d chunks - %x, ...)",
  20720. + chunk_count, cma_msg->params[0]);
  20721. + for (i = 0; i < chunk_count; i++) {
  20722. + int chunk_num = cma_msg->params[i];
  20723. + struct page *page = vc_cma_base_page +
  20724. + chunk_num * PAGES_PER_CHUNK;
  20725. + if (chunk_num >= vc_cma_chunks) {
  20726. + LOG_ERR
  20727. + ("CMA_MSG_FREE - chunk %d of %d"
  20728. + " (value %x) exceeds maximum "
  20729. + "(%x)", i, chunk_count,
  20730. + chunk_num,
  20731. + vc_cma_chunks - 1);
  20732. + break;
  20733. + }
  20734. +
  20735. + if (!dma_release_from_contiguous
  20736. + (&vc_cma_device.dev, page,
  20737. + PAGES_PER_CHUNK)) {
  20738. + phys_addr_t _pa = page_to_phys(page);
  20739. + LOG_ERR
  20740. + ("CMA_MSG_FREE - failed to "
  20741. + "release chunk %d (phys %pa, "
  20742. + "page %x)", chunk_num,
  20743. + &_pa,
  20744. + (unsigned int)page);
  20745. + }
  20746. + vc_cma_chunks_used--;
  20747. + }
  20748. + LOG_DBG("CMA released %d chunks -> %d used",
  20749. + i, vc_cma_chunks_used);
  20750. + }
  20751. + break;
  20752. +
  20753. + case VC_CMA_MSG_UPDATE_RESERVE:{
  20754. + int chunks_needed =
  20755. + ((vc_cma_reserve_total + VC_CMA_CHUNK_SIZE -
  20756. + 1)
  20757. + / VC_CMA_CHUNK_SIZE) -
  20758. + vc_cma_chunks_reserved;
  20759. +
  20760. + LOG_DBG
  20761. + ("CMA_MSG_UPDATE_RESERVE(%d chunks needed)",
  20762. + chunks_needed);
  20763. +
  20764. + /* Cap the reservations to what is available */
  20765. + if (chunks_needed > 0) {
  20766. + if (chunks_needed >
  20767. + (vc_cma_chunks -
  20768. + vc_cma_chunks_used))
  20769. + chunks_needed =
  20770. + (vc_cma_chunks -
  20771. + vc_cma_chunks_used);
  20772. +
  20773. + chunks_needed =
  20774. + vc_cma_alloc_chunks(chunks_needed,
  20775. + &reply);
  20776. + }
  20777. +
  20778. + LOG_DBG
  20779. + ("CMA_MSG_UPDATE_RESERVE(%d chunks allocated)",
  20780. + chunks_needed);
  20781. + vc_cma_chunks_reserved += chunks_needed;
  20782. + }
  20783. + break;
  20784. +
  20785. + default:
  20786. + LOG_ERR("unexpected msg type %d", type);
  20787. + break;
  20788. + }
  20789. + }
  20790. +
  20791. + LOG_DBG("quitting...");
  20792. + return 0;
  20793. +}
  20794. +
  20795. +/****************************************************************************
  20796. +*
  20797. +* vc_cma_connected_init
  20798. +*
  20799. +* This function is called once the videocore has been connected.
  20800. +*
  20801. +***************************************************************************/
  20802. +
  20803. +static void vc_cma_connected_init(void)
  20804. +{
  20805. + VCHIQ_SERVICE_PARAMS_T service_params;
  20806. +
  20807. + LOG_DBG("vc_cma_connected_init");
  20808. +
  20809. + if (!vchiu_queue_init(&cma_msg_queue, 16)) {
  20810. + LOG_ERR("could not create CMA msg queue");
  20811. + goto fail_queue;
  20812. + }
  20813. +
  20814. + if (vchiq_initialise(&cma_instance) != VCHIQ_SUCCESS)
  20815. + goto fail_vchiq_init;
  20816. +
  20817. + vchiq_connect(cma_instance);
  20818. +
  20819. + service_params.fourcc = VC_CMA_FOURCC;
  20820. + service_params.callback = cma_service_callback;
  20821. + service_params.userdata = NULL;
  20822. + service_params.version = VC_CMA_VERSION;
  20823. + service_params.version_min = VC_CMA_VERSION;
  20824. +
  20825. + if (vchiq_open_service(cma_instance, &service_params,
  20826. + &cma_service) != VCHIQ_SUCCESS) {
  20827. + LOG_ERR("failed to open service - already in use?");
  20828. + goto fail_vchiq_open;
  20829. + }
  20830. +
  20831. + vchiq_release_service(cma_service);
  20832. +
  20833. + cma_worker = kthread_create(cma_worker_proc, NULL, "cma_worker");
  20834. + if (!cma_worker) {
  20835. + LOG_ERR("could not create CMA worker thread");
  20836. + goto fail_worker;
  20837. + }
  20838. + set_user_nice(cma_worker, -20);
  20839. + wake_up_process(cma_worker);
  20840. +
  20841. + return;
  20842. +
  20843. +fail_worker:
  20844. + vchiq_close_service(cma_service);
  20845. +fail_vchiq_open:
  20846. + vchiq_shutdown(cma_instance);
  20847. +fail_vchiq_init:
  20848. + vchiu_queue_delete(&cma_msg_queue);
  20849. +fail_queue:
  20850. + return;
  20851. +}
  20852. +
  20853. +void
  20854. +loud_error_header(void)
  20855. +{
  20856. + if (in_loud_error)
  20857. + return;
  20858. +
  20859. + LOG_ERR("============================================================"
  20860. + "================");
  20861. + LOG_ERR("============================================================"
  20862. + "================");
  20863. + LOG_ERR("=====");
  20864. +
  20865. + in_loud_error = 1;
  20866. +}
  20867. +
  20868. +void
  20869. +loud_error_footer(void)
  20870. +{
  20871. + if (!in_loud_error)
  20872. + return;
  20873. +
  20874. + LOG_ERR("=====");
  20875. + LOG_ERR("============================================================"
  20876. + "================");
  20877. + LOG_ERR("============================================================"
  20878. + "================");
  20879. +
  20880. + in_loud_error = 0;
  20881. +}
  20882. +
  20883. +#if 1
  20884. +static int check_cma_config(void) { return 1; }
  20885. +#else
  20886. +static int
  20887. +read_vc_debug_var(VC_MEM_ACCESS_HANDLE_T handle,
  20888. + const char *symbol,
  20889. + void *buf, size_t bufsize)
  20890. +{
  20891. + VC_MEM_ADDR_T vcMemAddr;
  20892. + size_t vcMemSize;
  20893. + uint8_t *mapAddr;
  20894. + off_t vcMapAddr;
  20895. +
  20896. + if (!LookupVideoCoreSymbol(handle, symbol,
  20897. + &vcMemAddr,
  20898. + &vcMemSize)) {
  20899. + loud_error_header();
  20900. + loud_error(
  20901. + "failed to find VC symbol \"%s\".",
  20902. + symbol);
  20903. + loud_error_footer();
  20904. + return 0;
  20905. + }
  20906. +
  20907. + if (vcMemSize != bufsize) {
  20908. + loud_error_header();
  20909. + loud_error(
  20910. + "VC symbol \"%s\" is the wrong size.",
  20911. + symbol);
  20912. + loud_error_footer();
  20913. + return 0;
  20914. + }
  20915. +
  20916. + vcMapAddr = (off_t)vcMemAddr & VC_MEM_TO_ARM_ADDR_MASK;
  20917. + vcMapAddr += mm_vc_mem_phys_addr;
  20918. + mapAddr = ioremap_nocache(vcMapAddr, vcMemSize);
  20919. + if (mapAddr == 0) {
  20920. + loud_error_header();
  20921. + loud_error(
  20922. + "failed to ioremap \"%s\" @ 0x%x "
  20923. + "(phys: 0x%x, size: %u).",
  20924. + symbol,
  20925. + (unsigned int)vcMapAddr,
  20926. + (unsigned int)vcMemAddr,
  20927. + (unsigned int)vcMemSize);
  20928. + loud_error_footer();
  20929. + return 0;
  20930. + }
  20931. +
  20932. + memcpy(buf, mapAddr, bufsize);
  20933. + iounmap(mapAddr);
  20934. +
  20935. + return 1;
  20936. +}
  20937. +
  20938. +
  20939. +static int
  20940. +check_cma_config(void)
  20941. +{
  20942. + VC_MEM_ACCESS_HANDLE_T mem_hndl;
  20943. + VC_MEM_ADDR_T mempool_start;
  20944. + VC_MEM_ADDR_T mempool_end;
  20945. + VC_MEM_ADDR_T mempool_offline_start;
  20946. + VC_MEM_ADDR_T mempool_offline_end;
  20947. + VC_MEM_ADDR_T cam_alloc_base;
  20948. + VC_MEM_ADDR_T cam_alloc_size;
  20949. + VC_MEM_ADDR_T cam_alloc_end;
  20950. + int success = 0;
  20951. +
  20952. + if (OpenVideoCoreMemory(&mem_hndl) != 0)
  20953. + goto out;
  20954. +
  20955. + /* Read the relevant VideoCore variables */
  20956. + if (!read_vc_debug_var(mem_hndl, "__MEMPOOL_START",
  20957. + &mempool_start,
  20958. + sizeof(mempool_start)))
  20959. + goto close;
  20960. +
  20961. + if (!read_vc_debug_var(mem_hndl, "__MEMPOOL_END",
  20962. + &mempool_end,
  20963. + sizeof(mempool_end)))
  20964. + goto close;
  20965. +
  20966. + if (!read_vc_debug_var(mem_hndl, "__MEMPOOL_OFFLINE_START",
  20967. + &mempool_offline_start,
  20968. + sizeof(mempool_offline_start)))
  20969. + goto close;
  20970. +
  20971. + if (!read_vc_debug_var(mem_hndl, "__MEMPOOL_OFFLINE_END",
  20972. + &mempool_offline_end,
  20973. + sizeof(mempool_offline_end)))
  20974. + goto close;
  20975. +
  20976. + if (!read_vc_debug_var(mem_hndl, "cam_alloc_base",
  20977. + &cam_alloc_base,
  20978. + sizeof(cam_alloc_base)))
  20979. + goto close;
  20980. +
  20981. + if (!read_vc_debug_var(mem_hndl, "cam_alloc_size",
  20982. + &cam_alloc_size,
  20983. + sizeof(cam_alloc_size)))
  20984. + goto close;
  20985. +
  20986. + cam_alloc_end = cam_alloc_base + cam_alloc_size;
  20987. +
  20988. + success = 1;
  20989. +
  20990. + /* Now the sanity checks */
  20991. + if (!mempool_offline_start)
  20992. + mempool_offline_start = mempool_start;
  20993. + if (!mempool_offline_end)
  20994. + mempool_offline_end = mempool_end;
  20995. +
  20996. + if (VCADDR_TO_PHYSADDR(mempool_offline_start) != vc_cma_base) {
  20997. + loud_error_header();
  20998. + loud_error(
  20999. + "__MEMPOOL_OFFLINE_START(%x -> %lx) doesn't match "
  21000. + "vc_cma_base(%x)",
  21001. + mempool_offline_start,
  21002. + VCADDR_TO_PHYSADDR(mempool_offline_start),
  21003. + vc_cma_base);
  21004. + success = 0;
  21005. + }
  21006. +
  21007. + if (VCADDR_TO_PHYSADDR(mempool_offline_end) !=
  21008. + (vc_cma_base + vc_cma_size)) {
  21009. + loud_error_header();
  21010. + loud_error(
  21011. + "__MEMPOOL_OFFLINE_END(%x -> %lx) doesn't match "
  21012. + "vc_cma_base(%x) + vc_cma_size(%x) = %x",
  21013. + mempool_offline_start,
  21014. + VCADDR_TO_PHYSADDR(mempool_offline_end),
  21015. + vc_cma_base, vc_cma_size, vc_cma_base + vc_cma_size);
  21016. + success = 0;
  21017. + }
  21018. +
  21019. + if (mempool_end < mempool_start) {
  21020. + loud_error_header();
  21021. + loud_error(
  21022. + "__MEMPOOL_END(%x) must not be before "
  21023. + "__MEMPOOL_START(%x)",
  21024. + mempool_end,
  21025. + mempool_start);
  21026. + success = 0;
  21027. + }
  21028. +
  21029. + if (mempool_offline_end < mempool_offline_start) {
  21030. + loud_error_header();
  21031. + loud_error(
  21032. + "__MEMPOOL_OFFLINE_END(%x) must not be before "
  21033. + "__MEMPOOL_OFFLINE_START(%x)",
  21034. + mempool_offline_end,
  21035. + mempool_offline_start);
  21036. + success = 0;
  21037. + }
  21038. +
  21039. + if (mempool_offline_start < mempool_start) {
  21040. + loud_error_header();
  21041. + loud_error(
  21042. + "__MEMPOOL_OFFLINE_START(%x) must not be before "
  21043. + "__MEMPOOL_START(%x)",
  21044. + mempool_offline_start,
  21045. + mempool_start);
  21046. + success = 0;
  21047. + }
  21048. +
  21049. + if (mempool_offline_end > mempool_end) {
  21050. + loud_error_header();
  21051. + loud_error(
  21052. + "__MEMPOOL_OFFLINE_END(%x) must not be after "
  21053. + "__MEMPOOL_END(%x)",
  21054. + mempool_offline_end,
  21055. + mempool_end);
  21056. + success = 0;
  21057. + }
  21058. +
  21059. + if ((cam_alloc_base < mempool_end) &&
  21060. + (cam_alloc_end > mempool_start)) {
  21061. + loud_error_header();
  21062. + loud_error(
  21063. + "cam_alloc pool(%x-%x) overlaps "
  21064. + "mempool(%x-%x)",
  21065. + cam_alloc_base, cam_alloc_end,
  21066. + mempool_start, mempool_end);
  21067. + success = 0;
  21068. + }
  21069. +
  21070. + loud_error_footer();
  21071. +
  21072. +close:
  21073. + CloseVideoCoreMemory(mem_hndl);
  21074. +
  21075. +out:
  21076. + return success;
  21077. +}
  21078. +#endif
  21079. +
  21080. +static int vc_cma_init(void)
  21081. +{
  21082. + int rc = -EFAULT;
  21083. + struct device *dev;
  21084. +
  21085. + if (!check_cma_config())
  21086. + goto out_release;
  21087. +
  21088. + LOG_INFO("vc-cma: Videocore CMA driver");
  21089. + LOG_INFO("vc-cma: vc_cma_base = %pa", &vc_cma_base);
  21090. + LOG_INFO("vc-cma: vc_cma_size = 0x%08x (%u MiB)",
  21091. + vc_cma_size, vc_cma_size / (1024 * 1024));
  21092. + LOG_INFO("vc-cma: vc_cma_initial = 0x%08x (%u MiB)",
  21093. + vc_cma_initial, vc_cma_initial / (1024 * 1024));
  21094. +
  21095. + vc_cma_base_page = phys_to_page(vc_cma_base);
  21096. +
  21097. + if (vc_cma_chunks) {
  21098. + int chunks_needed = vc_cma_initial / VC_CMA_CHUNK_SIZE;
  21099. +
  21100. + for (vc_cma_chunks_used = 0;
  21101. + vc_cma_chunks_used < chunks_needed; vc_cma_chunks_used++) {
  21102. + struct page *chunk;
  21103. + chunk = dma_alloc_from_contiguous(&vc_cma_device.dev,
  21104. + PAGES_PER_CHUNK,
  21105. + VC_CMA_CHUNK_ORDER);
  21106. + if (!chunk)
  21107. + break;
  21108. + BUG_ON(((page_to_phys(chunk) - vc_cma_base) %
  21109. + VC_CMA_CHUNK_SIZE) != 0);
  21110. + }
  21111. + if (vc_cma_chunks_used != chunks_needed) {
  21112. + LOG_ERR("%s: dma_alloc_from_contiguous failed (%d "
  21113. + "bytes, allocation %d of %d)",
  21114. + __func__, VC_CMA_CHUNK_SIZE,
  21115. + vc_cma_chunks_used, chunks_needed);
  21116. + goto out_release;
  21117. + }
  21118. +
  21119. + vchiq_add_connected_callback(vc_cma_connected_init);
  21120. + }
  21121. +
  21122. + rc = alloc_chrdev_region(&vc_cma_devnum, 0, 1, DRIVER_NAME);
  21123. + if (rc < 0) {
  21124. + LOG_ERR("%s: alloc_chrdev_region failed (rc=%d)", __func__, rc);
  21125. + goto out_release;
  21126. + }
  21127. +
  21128. + cdev_init(&vc_cma_cdev, &vc_cma_fops);
  21129. + rc = cdev_add(&vc_cma_cdev, vc_cma_devnum, 1);
  21130. + if (rc != 0) {
  21131. + LOG_ERR("%s: cdev_add failed (rc=%d)", __func__, rc);
  21132. + goto out_unregister;
  21133. + }
  21134. +
  21135. + vc_cma_class = class_create(THIS_MODULE, DRIVER_NAME);
  21136. + if (IS_ERR(vc_cma_class)) {
  21137. + rc = PTR_ERR(vc_cma_class);
  21138. + LOG_ERR("%s: class_create failed (rc=%d)", __func__, rc);
  21139. + goto out_cdev_del;
  21140. + }
  21141. +
  21142. + dev = device_create(vc_cma_class, NULL, vc_cma_devnum, NULL,
  21143. + DRIVER_NAME);
  21144. + if (IS_ERR(dev)) {
  21145. + rc = PTR_ERR(dev);
  21146. + LOG_ERR("%s: device_create failed (rc=%d)", __func__, rc);
  21147. + goto out_class_destroy;
  21148. + }
  21149. +
  21150. + vc_cma_proc_entry = proc_create(DRIVER_NAME, 0444, NULL, &vc_cma_proc_fops);
  21151. + if (vc_cma_proc_entry == NULL) {
  21152. + rc = -EFAULT;
  21153. + LOG_ERR("%s: proc_create failed", __func__);
  21154. + goto out_device_destroy;
  21155. + }
  21156. +
  21157. + vc_cma_inited = 1;
  21158. + return 0;
  21159. +
  21160. +out_device_destroy:
  21161. + device_destroy(vc_cma_class, vc_cma_devnum);
  21162. +
  21163. +out_class_destroy:
  21164. + class_destroy(vc_cma_class);
  21165. + vc_cma_class = NULL;
  21166. +
  21167. +out_cdev_del:
  21168. + cdev_del(&vc_cma_cdev);
  21169. +
  21170. +out_unregister:
  21171. + unregister_chrdev_region(vc_cma_devnum, 1);
  21172. +
  21173. +out_release:
  21174. + /* It is tempting to try to clean up by calling
  21175. + dma_release_from_contiguous for all allocated chunks, but it isn't
  21176. + a very safe thing to do. If vc_cma_initial is non-zero it is because
  21177. + VideoCore is already using that memory, so giving it back to Linux
  21178. + is likely to be fatal.
  21179. + */
  21180. + return -1;
  21181. +}
  21182. +
  21183. +/****************************************************************************
  21184. +*
  21185. +* vc_cma_exit
  21186. +*
  21187. +***************************************************************************/
  21188. +
  21189. +static void __exit vc_cma_exit(void)
  21190. +{
  21191. + LOG_DBG("%s: called", __func__);
  21192. +
  21193. + if (vc_cma_inited) {
  21194. + remove_proc_entry(DRIVER_NAME, NULL);
  21195. + device_destroy(vc_cma_class, vc_cma_devnum);
  21196. + class_destroy(vc_cma_class);
  21197. + cdev_del(&vc_cma_cdev);
  21198. + unregister_chrdev_region(vc_cma_devnum, 1);
  21199. + }
  21200. +}
  21201. +
  21202. +module_init(vc_cma_init);
  21203. +module_exit(vc_cma_exit);
  21204. +MODULE_LICENSE("GPL");
  21205. +MODULE_AUTHOR("Broadcom Corporation");
  21206. diff -Nur linux-3.18.14/drivers/char/broadcom/vc_sm/Makefile linux-rpi/drivers/char/broadcom/vc_sm/Makefile
  21207. --- linux-3.18.14/drivers/char/broadcom/vc_sm/Makefile 1969-12-31 18:00:00.000000000 -0600
  21208. +++ linux-rpi/drivers/char/broadcom/vc_sm/Makefile 2015-05-31 14:46:10.057660987 -0500
  21209. @@ -0,0 +1,21 @@
  21210. +EXTRA_CFLAGS += -Wall -Wstrict-prototypes -Wno-trigraphs -O2
  21211. +
  21212. +EXTRA_CFLAGS += -I"./arch/arm/mach-bcm2708/include/mach"
  21213. +EXTRA_CFLAGS += -I"drivers/misc/vc04_services"
  21214. +EXTRA_CFLAGS += -I"drivers/misc/vc04_services/interface/vchi"
  21215. +EXTRA_CFLAGS += -I"drivers/misc/vc04_services/interface/vchiq_arm"
  21216. +EXTRA_CFLAGS += -I"$(srctree)/fs/"
  21217. +
  21218. +EXTRA_CFLAGS += -DOS_ASSERT_FAILURE
  21219. +EXTRA_CFLAGS += -D__STDC_VERSION=199901L
  21220. +EXTRA_CFLAGS += -D__STDC_VERSION__=199901L
  21221. +EXTRA_CFLAGS += -D__VCCOREVER__=0
  21222. +EXTRA_CFLAGS += -D__KERNEL__
  21223. +EXTRA_CFLAGS += -D__linux__
  21224. +EXTRA_CFLAGS += -Werror
  21225. +
  21226. +obj-$(CONFIG_BCM_VC_SM) := vc-sm.o
  21227. +
  21228. +vc-sm-objs := \
  21229. + vmcs_sm.o \
  21230. + vc_vchi_sm.o
  21231. diff -Nur linux-3.18.14/drivers/char/broadcom/vc_sm/vc_vchi_sm.c linux-rpi/drivers/char/broadcom/vc_sm/vc_vchi_sm.c
  21232. --- linux-3.18.14/drivers/char/broadcom/vc_sm/vc_vchi_sm.c 1969-12-31 18:00:00.000000000 -0600
  21233. +++ linux-rpi/drivers/char/broadcom/vc_sm/vc_vchi_sm.c 2015-05-31 14:46:10.057660987 -0500
  21234. @@ -0,0 +1,492 @@
  21235. +/*****************************************************************************
  21236. +* Copyright 2011-2012 Broadcom Corporation. All rights reserved.
  21237. +*
  21238. +* Unless you and Broadcom execute a separate written software license
  21239. +* agreement governing use of this software, this software is licensed to you
  21240. +* under the terms of the GNU General Public License version 2, available at
  21241. +* http://www.broadcom.com/licenses/GPLv2.php (the "GPL").
  21242. +*
  21243. +* Notwithstanding the above, under no circumstances may you combine this
  21244. +* software in any way with any other Broadcom software provided under a
  21245. +* license other than the GPL, without Broadcom's express prior written
  21246. +* consent.
  21247. +*****************************************************************************/
  21248. +
  21249. +/* ---- Include Files ----------------------------------------------------- */
  21250. +#include <linux/types.h>
  21251. +#include <linux/kernel.h>
  21252. +#include <linux/list.h>
  21253. +#include <linux/semaphore.h>
  21254. +#include <linux/mutex.h>
  21255. +#include <linux/slab.h>
  21256. +#include <linux/kthread.h>
  21257. +
  21258. +#include "vc_vchi_sm.h"
  21259. +
  21260. +#define VC_SM_VER 1
  21261. +#define VC_SM_MIN_VER 0
  21262. +
  21263. +/* ---- Private Constants and Types -------------------------------------- */
  21264. +
  21265. +/* Command blocks come from a pool */
  21266. +#define SM_MAX_NUM_CMD_RSP_BLKS 32
  21267. +
  21268. +struct sm_cmd_rsp_blk {
  21269. + struct list_head head; /* To create lists */
  21270. + struct semaphore sema; /* To be signaled when the response is there */
  21271. +
  21272. + uint16_t id;
  21273. + uint16_t length;
  21274. +
  21275. + uint8_t msg[VC_SM_MAX_MSG_LEN];
  21276. +
  21277. + uint32_t wait:1;
  21278. + uint32_t sent:1;
  21279. + uint32_t alloc:1;
  21280. +
  21281. +};
  21282. +
  21283. +struct sm_instance {
  21284. + uint32_t num_connections;
  21285. + VCHI_SERVICE_HANDLE_T vchi_handle[VCHI_MAX_NUM_CONNECTIONS];
  21286. + struct task_struct *io_thread;
  21287. + struct semaphore io_sema;
  21288. +
  21289. + uint32_t trans_id;
  21290. +
  21291. + struct mutex lock;
  21292. + struct list_head cmd_list;
  21293. + struct list_head rsp_list;
  21294. + struct list_head dead_list;
  21295. +
  21296. + struct sm_cmd_rsp_blk free_blk[SM_MAX_NUM_CMD_RSP_BLKS];
  21297. + struct list_head free_list;
  21298. + struct mutex free_lock;
  21299. + struct semaphore free_sema;
  21300. +
  21301. +};
  21302. +
  21303. +/* ---- Private Variables ------------------------------------------------ */
  21304. +
  21305. +/* ---- Private Function Prototypes -------------------------------------- */
  21306. +
  21307. +/* ---- Private Functions ------------------------------------------------ */
  21308. +static struct
  21309. +sm_cmd_rsp_blk *vc_vchi_cmd_create(struct sm_instance *instance,
  21310. + VC_SM_MSG_TYPE id, void *msg,
  21311. + uint32_t size, int wait)
  21312. +{
  21313. + struct sm_cmd_rsp_blk *blk;
  21314. + VC_SM_MSG_HDR_T *hdr;
  21315. +
  21316. + if (down_interruptible(&instance->free_sema)) {
  21317. + blk = kmalloc(sizeof(*blk), GFP_KERNEL);
  21318. + if (!blk)
  21319. + return NULL;
  21320. +
  21321. + blk->alloc = 1;
  21322. + sema_init(&blk->sema, 0);
  21323. + } else {
  21324. + mutex_lock(&instance->free_lock);
  21325. + blk =
  21326. + list_first_entry(&instance->free_list,
  21327. + struct sm_cmd_rsp_blk, head);
  21328. + list_del(&blk->head);
  21329. + mutex_unlock(&instance->free_lock);
  21330. + }
  21331. +
  21332. + blk->sent = 0;
  21333. + blk->wait = wait;
  21334. + blk->length = sizeof(*hdr) + size;
  21335. +
  21336. + hdr = (VC_SM_MSG_HDR_T *) blk->msg;
  21337. + hdr->type = id;
  21338. + mutex_lock(&instance->lock);
  21339. + hdr->trans_id = blk->id = ++instance->trans_id;
  21340. + mutex_unlock(&instance->lock);
  21341. +
  21342. + if (size)
  21343. + memcpy(hdr->body, msg, size);
  21344. +
  21345. + return blk;
  21346. +}
  21347. +
  21348. +static void
  21349. +vc_vchi_cmd_delete(struct sm_instance *instance, struct sm_cmd_rsp_blk *blk)
  21350. +{
  21351. + if (blk->alloc) {
  21352. + kfree(blk);
  21353. + return;
  21354. + }
  21355. +
  21356. + mutex_lock(&instance->free_lock);
  21357. + list_add(&blk->head, &instance->free_list);
  21358. + mutex_unlock(&instance->free_lock);
  21359. + up(&instance->free_sema);
  21360. +}
  21361. +
  21362. +static int vc_vchi_sm_videocore_io(void *arg)
  21363. +{
  21364. + struct sm_instance *instance = arg;
  21365. + struct sm_cmd_rsp_blk *cmd = NULL, *cmd_tmp;
  21366. + VC_SM_RESULT_T *reply;
  21367. + uint32_t reply_len;
  21368. + int32_t status;
  21369. + int svc_use = 1;
  21370. +
  21371. + while (1) {
  21372. + if (svc_use)
  21373. + vchi_service_release(instance->vchi_handle[0]);
  21374. + svc_use = 0;
  21375. + if (!down_interruptible(&instance->io_sema)) {
  21376. + vchi_service_use(instance->vchi_handle[0]);
  21377. + svc_use = 1;
  21378. +
  21379. + do {
  21380. + unsigned int flags;
  21381. + /*
  21382. + * Get new command and move it to response list
  21383. + */
  21384. + mutex_lock(&instance->lock);
  21385. + if (list_empty(&instance->cmd_list)) {
  21386. + /* no more commands to process */
  21387. + mutex_unlock(&instance->lock);
  21388. + break;
  21389. + }
  21390. + cmd =
  21391. + list_first_entry(&instance->cmd_list,
  21392. + struct sm_cmd_rsp_blk,
  21393. + head);
  21394. + list_move(&cmd->head, &instance->rsp_list);
  21395. + cmd->sent = 1;
  21396. + mutex_unlock(&instance->lock);
  21397. +
  21398. + /* Send the command */
  21399. + flags = VCHI_FLAGS_BLOCK_UNTIL_QUEUED;
  21400. + status = vchi_msg_queue(
  21401. + instance->vchi_handle[0],
  21402. + cmd->msg, cmd->length,
  21403. + flags, NULL);
  21404. + if (status) {
  21405. + pr_err("%s: failed to queue message (%d)",
  21406. + __func__, status);
  21407. + }
  21408. +
  21409. + /* If no reply is needed then we're done */
  21410. + if (!cmd->wait) {
  21411. + mutex_lock(&instance->lock);
  21412. + list_del(&cmd->head);
  21413. + mutex_unlock(&instance->lock);
  21414. + vc_vchi_cmd_delete(instance, cmd);
  21415. + continue;
  21416. + }
  21417. +
  21418. + if (status) {
  21419. + up(&cmd->sema);
  21420. + continue;
  21421. + }
  21422. +
  21423. + } while (1);
  21424. +
  21425. + while (!vchi_msg_peek
  21426. + (instance->vchi_handle[0], (void **)&reply,
  21427. + &reply_len, VCHI_FLAGS_NONE)) {
  21428. + mutex_lock(&instance->lock);
  21429. + list_for_each_entry(cmd, &instance->rsp_list,
  21430. + head) {
  21431. + if (cmd->id == reply->trans_id)
  21432. + break;
  21433. + }
  21434. + mutex_unlock(&instance->lock);
  21435. +
  21436. + if (&cmd->head == &instance->rsp_list) {
  21437. + pr_debug("%s: received response %u, throw away...",
  21438. + __func__, reply->trans_id);
  21439. + } else if (reply_len > sizeof(cmd->msg)) {
  21440. + pr_err("%s: reply too big (%u) %u, throw away...",
  21441. + __func__, reply_len,
  21442. + reply->trans_id);
  21443. + } else {
  21444. + memcpy(cmd->msg, reply, reply_len);
  21445. + up(&cmd->sema);
  21446. + }
  21447. +
  21448. + vchi_msg_remove(instance->vchi_handle[0]);
  21449. + }
  21450. +
  21451. + /* Go through the dead list and free them */
  21452. + mutex_lock(&instance->lock);
  21453. + list_for_each_entry_safe(cmd, cmd_tmp,
  21454. + &instance->dead_list, head) {
  21455. + list_del(&cmd->head);
  21456. + vc_vchi_cmd_delete(instance, cmd);
  21457. + }
  21458. + mutex_unlock(&instance->lock);
  21459. + }
  21460. + }
  21461. +
  21462. + return 0;
  21463. +}
  21464. +
  21465. +static void vc_sm_vchi_callback(void *param,
  21466. + const VCHI_CALLBACK_REASON_T reason,
  21467. + void *msg_handle)
  21468. +{
  21469. + struct sm_instance *instance = param;
  21470. +
  21471. + (void)msg_handle;
  21472. +
  21473. + switch (reason) {
  21474. + case VCHI_CALLBACK_MSG_AVAILABLE:
  21475. + up(&instance->io_sema);
  21476. + break;
  21477. +
  21478. + case VCHI_CALLBACK_SERVICE_CLOSED:
  21479. + pr_info("%s: service CLOSED!!", __func__);
  21480. + default:
  21481. + break;
  21482. + }
  21483. +}
  21484. +
  21485. +VC_VCHI_SM_HANDLE_T vc_vchi_sm_init(VCHI_INSTANCE_T vchi_instance,
  21486. + VCHI_CONNECTION_T **vchi_connections,
  21487. + uint32_t num_connections)
  21488. +{
  21489. + uint32_t i;
  21490. + struct sm_instance *instance;
  21491. + int status;
  21492. +
  21493. + pr_debug("%s: start", __func__);
  21494. +
  21495. + if (num_connections > VCHI_MAX_NUM_CONNECTIONS) {
  21496. + pr_err("%s: unsupported number of connections %u (max=%u)",
  21497. + __func__, num_connections, VCHI_MAX_NUM_CONNECTIONS);
  21498. +
  21499. + goto err_null;
  21500. + }
  21501. + /* Allocate memory for this instance */
  21502. + instance = kzalloc(sizeof(*instance), GFP_KERNEL);
  21503. +
  21504. + /* Misc initialisations */
  21505. + mutex_init(&instance->lock);
  21506. + sema_init(&instance->io_sema, 0);
  21507. + INIT_LIST_HEAD(&instance->cmd_list);
  21508. + INIT_LIST_HEAD(&instance->rsp_list);
  21509. + INIT_LIST_HEAD(&instance->dead_list);
  21510. + INIT_LIST_HEAD(&instance->free_list);
  21511. + sema_init(&instance->free_sema, SM_MAX_NUM_CMD_RSP_BLKS);
  21512. + mutex_init(&instance->free_lock);
  21513. + for (i = 0; i < SM_MAX_NUM_CMD_RSP_BLKS; i++) {
  21514. + sema_init(&instance->free_blk[i].sema, 0);
  21515. + list_add(&instance->free_blk[i].head, &instance->free_list);
  21516. + }
  21517. +
  21518. + /* Open the VCHI service connections */
  21519. + instance->num_connections = num_connections;
  21520. + for (i = 0; i < num_connections; i++) {
  21521. + SERVICE_CREATION_T params = {
  21522. + VCHI_VERSION_EX(VC_SM_VER, VC_SM_MIN_VER),
  21523. + VC_SM_SERVER_NAME,
  21524. + vchi_connections[i],
  21525. + 0,
  21526. + 0,
  21527. + vc_sm_vchi_callback,
  21528. + instance,
  21529. + 0,
  21530. + 0,
  21531. + 0,
  21532. + };
  21533. +
  21534. + status = vchi_service_open(vchi_instance,
  21535. + &params, &instance->vchi_handle[i]);
  21536. + if (status) {
  21537. + pr_err("%s: failed to open VCHI service (%d)",
  21538. + __func__, status);
  21539. +
  21540. + goto err_close_services;
  21541. + }
  21542. + }
  21543. +
  21544. + /* Create the thread which takes care of all io to/from videoocore. */
  21545. + instance->io_thread = kthread_create(&vc_vchi_sm_videocore_io,
  21546. + (void *)instance, "SMIO");
  21547. + if (instance->io_thread == NULL) {
  21548. + pr_err("%s: failed to create SMIO thread", __func__);
  21549. +
  21550. + goto err_close_services;
  21551. + }
  21552. + set_user_nice(instance->io_thread, -10);
  21553. + wake_up_process(instance->io_thread);
  21554. +
  21555. + pr_debug("%s: success - instance 0x%x", __func__, (unsigned)instance);
  21556. + return instance;
  21557. +
  21558. +err_close_services:
  21559. + for (i = 0; i < instance->num_connections; i++) {
  21560. + if (instance->vchi_handle[i] != NULL)
  21561. + vchi_service_close(instance->vchi_handle[i]);
  21562. + }
  21563. + kfree(instance);
  21564. +err_null:
  21565. + pr_debug("%s: FAILED", __func__);
  21566. + return NULL;
  21567. +}
  21568. +
  21569. +int vc_vchi_sm_stop(VC_VCHI_SM_HANDLE_T *handle)
  21570. +{
  21571. + struct sm_instance *instance;
  21572. + uint32_t i;
  21573. +
  21574. + if (handle == NULL) {
  21575. + pr_err("%s: invalid pointer to handle %p", __func__, handle);
  21576. + goto lock;
  21577. + }
  21578. +
  21579. + if (*handle == NULL) {
  21580. + pr_err("%s: invalid handle %p", __func__, *handle);
  21581. + goto lock;
  21582. + }
  21583. +
  21584. + instance = *handle;
  21585. +
  21586. + /* Close all VCHI service connections */
  21587. + for (i = 0; i < instance->num_connections; i++) {
  21588. + int32_t success;
  21589. + vchi_service_use(instance->vchi_handle[i]);
  21590. +
  21591. + success = vchi_service_close(instance->vchi_handle[i]);
  21592. + }
  21593. +
  21594. + kfree(instance);
  21595. +
  21596. + *handle = NULL;
  21597. + return 0;
  21598. +
  21599. +lock:
  21600. + return -EINVAL;
  21601. +}
  21602. +
  21603. +int vc_vchi_sm_send_msg(VC_VCHI_SM_HANDLE_T handle,
  21604. + VC_SM_MSG_TYPE msg_id,
  21605. + void *msg, uint32_t msg_size,
  21606. + void *result, uint32_t result_size,
  21607. + uint32_t *cur_trans_id, uint8_t wait_reply)
  21608. +{
  21609. + int status = 0;
  21610. + struct sm_instance *instance = handle;
  21611. + struct sm_cmd_rsp_blk *cmd_blk;
  21612. +
  21613. + if (handle == NULL) {
  21614. + pr_err("%s: invalid handle", __func__);
  21615. + return -EINVAL;
  21616. + }
  21617. + if (msg == NULL) {
  21618. + pr_err("%s: invalid msg pointer", __func__);
  21619. + return -EINVAL;
  21620. + }
  21621. +
  21622. + cmd_blk =
  21623. + vc_vchi_cmd_create(instance, msg_id, msg, msg_size, wait_reply);
  21624. + if (cmd_blk == NULL) {
  21625. + pr_err("[%s]: failed to allocate global tracking resource",
  21626. + __func__);
  21627. + return -ENOMEM;
  21628. + }
  21629. +
  21630. + if (cur_trans_id != NULL)
  21631. + *cur_trans_id = cmd_blk->id;
  21632. +
  21633. + mutex_lock(&instance->lock);
  21634. + list_add_tail(&cmd_blk->head, &instance->cmd_list);
  21635. + mutex_unlock(&instance->lock);
  21636. + up(&instance->io_sema);
  21637. +
  21638. + if (!wait_reply)
  21639. + /* We're done */
  21640. + return 0;
  21641. +
  21642. + /* Wait for the response */
  21643. + if (down_interruptible(&cmd_blk->sema)) {
  21644. + mutex_lock(&instance->lock);
  21645. + if (!cmd_blk->sent) {
  21646. + list_del(&cmd_blk->head);
  21647. + mutex_unlock(&instance->lock);
  21648. + vc_vchi_cmd_delete(instance, cmd_blk);
  21649. + return -ENXIO;
  21650. + }
  21651. + mutex_unlock(&instance->lock);
  21652. +
  21653. + mutex_lock(&instance->lock);
  21654. + list_move(&cmd_blk->head, &instance->dead_list);
  21655. + mutex_unlock(&instance->lock);
  21656. + up(&instance->io_sema);
  21657. + return -EINTR; /* We're done */
  21658. + }
  21659. +
  21660. + if (result && result_size) {
  21661. + memcpy(result, cmd_blk->msg, result_size);
  21662. + } else {
  21663. + VC_SM_RESULT_T *res = (VC_SM_RESULT_T *) cmd_blk->msg;
  21664. + status = (res->success == 0) ? 0 : -ENXIO;
  21665. + }
  21666. +
  21667. + mutex_lock(&instance->lock);
  21668. + list_del(&cmd_blk->head);
  21669. + mutex_unlock(&instance->lock);
  21670. + vc_vchi_cmd_delete(instance, cmd_blk);
  21671. + return status;
  21672. +}
  21673. +
  21674. +int vc_vchi_sm_alloc(VC_VCHI_SM_HANDLE_T handle, VC_SM_ALLOC_T *msg,
  21675. + VC_SM_ALLOC_RESULT_T *result, uint32_t *cur_trans_id)
  21676. +{
  21677. + return vc_vchi_sm_send_msg(handle, VC_SM_MSG_TYPE_ALLOC,
  21678. + msg, sizeof(*msg), result, sizeof(*result),
  21679. + cur_trans_id, 1);
  21680. +}
  21681. +
  21682. +int vc_vchi_sm_free(VC_VCHI_SM_HANDLE_T handle,
  21683. + VC_SM_FREE_T *msg, uint32_t *cur_trans_id)
  21684. +{
  21685. + return vc_vchi_sm_send_msg(handle, VC_SM_MSG_TYPE_FREE,
  21686. + msg, sizeof(*msg), 0, 0, cur_trans_id, 0);
  21687. +}
  21688. +
  21689. +int vc_vchi_sm_lock(VC_VCHI_SM_HANDLE_T handle,
  21690. + VC_SM_LOCK_UNLOCK_T *msg,
  21691. + VC_SM_LOCK_RESULT_T *result, uint32_t *cur_trans_id)
  21692. +{
  21693. + return vc_vchi_sm_send_msg(handle, VC_SM_MSG_TYPE_LOCK,
  21694. + msg, sizeof(*msg), result, sizeof(*result),
  21695. + cur_trans_id, 1);
  21696. +}
  21697. +
  21698. +int vc_vchi_sm_unlock(VC_VCHI_SM_HANDLE_T handle,
  21699. + VC_SM_LOCK_UNLOCK_T *msg,
  21700. + uint32_t *cur_trans_id, uint8_t wait_reply)
  21701. +{
  21702. + return vc_vchi_sm_send_msg(handle, wait_reply ?
  21703. + VC_SM_MSG_TYPE_UNLOCK :
  21704. + VC_SM_MSG_TYPE_UNLOCK_NOANS, msg,
  21705. + sizeof(*msg), 0, 0, cur_trans_id,
  21706. + wait_reply);
  21707. +}
  21708. +
  21709. +int vc_vchi_sm_resize(VC_VCHI_SM_HANDLE_T handle, VC_SM_RESIZE_T *msg,
  21710. + uint32_t *cur_trans_id)
  21711. +{
  21712. + return vc_vchi_sm_send_msg(handle, VC_SM_MSG_TYPE_RESIZE,
  21713. + msg, sizeof(*msg), 0, 0, cur_trans_id, 1);
  21714. +}
  21715. +
  21716. +int vc_vchi_sm_walk_alloc(VC_VCHI_SM_HANDLE_T handle)
  21717. +{
  21718. + return vc_vchi_sm_send_msg(handle, VC_SM_MSG_TYPE_WALK_ALLOC,
  21719. + 0, 0, 0, 0, 0, 0);
  21720. +}
  21721. +
  21722. +int vc_vchi_sm_clean_up(VC_VCHI_SM_HANDLE_T handle, VC_SM_ACTION_CLEAN_T *msg)
  21723. +{
  21724. + return vc_vchi_sm_send_msg(handle, VC_SM_MSG_TYPE_ACTION_CLEAN,
  21725. + msg, sizeof(*msg), 0, 0, 0, 0);
  21726. +}
  21727. diff -Nur linux-3.18.14/drivers/char/broadcom/vc_sm/vmcs_sm.c linux-rpi/drivers/char/broadcom/vc_sm/vmcs_sm.c
  21728. --- linux-3.18.14/drivers/char/broadcom/vc_sm/vmcs_sm.c 1969-12-31 18:00:00.000000000 -0600
  21729. +++ linux-rpi/drivers/char/broadcom/vc_sm/vmcs_sm.c 2015-05-31 14:46:10.057660987 -0500
  21730. @@ -0,0 +1,3212 @@
  21731. +/*****************************************************************************
  21732. +* Copyright 2011-2012 Broadcom Corporation. All rights reserved.
  21733. +*
  21734. +* Unless you and Broadcom execute a separate written software license
  21735. +* agreement governing use of this software, this software is licensed to you
  21736. +* under the terms of the GNU General Public License version 2, available at
  21737. +* http://www.broadcom.com/licenses/GPLv2.php (the "GPL").
  21738. +*
  21739. +* Notwithstanding the above, under no circumstances may you combine this
  21740. +* software in any way with any other Broadcom software provided under a
  21741. +* license other than the GPL, without Broadcom's express prior written
  21742. +* consent.
  21743. +*****************************************************************************/
  21744. +
  21745. +/* ---- Include Files ----------------------------------------------------- */
  21746. +
  21747. +#include <linux/cdev.h>
  21748. +#include <linux/device.h>
  21749. +#include <linux/debugfs.h>
  21750. +#include <linux/dma-mapping.h>
  21751. +#include <linux/errno.h>
  21752. +#include <linux/fs.h>
  21753. +#include <linux/hugetlb.h>
  21754. +#include <linux/ioctl.h>
  21755. +#include <linux/kernel.h>
  21756. +#include <linux/list.h>
  21757. +#include <linux/module.h>
  21758. +#include <linux/mm.h>
  21759. +#include <linux/pfn.h>
  21760. +#include <linux/proc_fs.h>
  21761. +#include <linux/pagemap.h>
  21762. +#include <linux/semaphore.h>
  21763. +#include <linux/slab.h>
  21764. +#include <linux/seq_file.h>
  21765. +#include <linux/types.h>
  21766. +#include <asm/cacheflush.h>
  21767. +
  21768. +#include <vc_mem.h>
  21769. +
  21770. +#include "vchiq_connected.h"
  21771. +#include "vc_vchi_sm.h"
  21772. +
  21773. +#include <vmcs_sm_ioctl.h>
  21774. +#include "vc_sm_knl.h"
  21775. +
  21776. +/* ---- Private Constants and Types --------------------------------------- */
  21777. +
  21778. +#define DEVICE_NAME "vcsm"
  21779. +#define DEVICE_MINOR 0
  21780. +
  21781. +#define VC_SM_DIR_ROOT_NAME "vc-smem"
  21782. +#define VC_SM_DIR_ALLOC_NAME "alloc"
  21783. +#define VC_SM_STATE "state"
  21784. +#define VC_SM_STATS "statistics"
  21785. +#define VC_SM_RESOURCES "resources"
  21786. +#define VC_SM_DEBUG "debug"
  21787. +#define VC_SM_WRITE_BUF_SIZE 128
  21788. +
  21789. +/* Statistics tracked per resource and globally.
  21790. +*/
  21791. +enum SM_STATS_T {
  21792. + /* Attempt. */
  21793. + ALLOC,
  21794. + FREE,
  21795. + LOCK,
  21796. + UNLOCK,
  21797. + MAP,
  21798. + FLUSH,
  21799. + INVALID,
  21800. +
  21801. + END_ATTEMPT,
  21802. +
  21803. + /* Failure. */
  21804. + ALLOC_FAIL,
  21805. + FREE_FAIL,
  21806. + LOCK_FAIL,
  21807. + UNLOCK_FAIL,
  21808. + MAP_FAIL,
  21809. + FLUSH_FAIL,
  21810. + INVALID_FAIL,
  21811. +
  21812. + END_ALL,
  21813. +
  21814. +};
  21815. +
  21816. +static const char *const sm_stats_human_read[] = {
  21817. + "Alloc",
  21818. + "Free",
  21819. + "Lock",
  21820. + "Unlock",
  21821. + "Map",
  21822. + "Cache Flush",
  21823. + "Cache Invalidate",
  21824. +};
  21825. +
  21826. +typedef int (*VC_SM_SHOW) (struct seq_file *s, void *v);
  21827. +struct SM_PDE_T {
  21828. + VC_SM_SHOW show; /* Debug fs function hookup. */
  21829. + struct dentry *dir_entry; /* Debug fs directory entry. */
  21830. + void *priv_data; /* Private data */
  21831. +
  21832. +};
  21833. +
  21834. +/* Single resource allocation tracked for all devices.
  21835. +*/
  21836. +struct sm_mmap {
  21837. + struct list_head map_list; /* Linked list of maps. */
  21838. +
  21839. + struct SM_RESOURCE_T *resource; /* Pointer to the resource. */
  21840. +
  21841. + pid_t res_pid; /* PID owning that resource. */
  21842. + unsigned int res_vc_hdl; /* Resource handle (videocore). */
  21843. + unsigned int res_usr_hdl; /* Resource handle (user). */
  21844. +
  21845. + long unsigned int res_addr; /* Mapped virtual address. */
  21846. + struct vm_area_struct *vma; /* VM area for this mapping. */
  21847. + unsigned int ref_count; /* Reference count to this vma. */
  21848. +
  21849. + /* Used to link maps associated with a resource. */
  21850. + struct list_head resource_map_list;
  21851. +};
  21852. +
  21853. +/* Single resource allocation tracked for each opened device.
  21854. +*/
  21855. +struct SM_RESOURCE_T {
  21856. + struct list_head resource_list; /* List of resources. */
  21857. + struct list_head global_resource_list; /* Global list of resources. */
  21858. +
  21859. + pid_t pid; /* PID owning that resource. */
  21860. + uint32_t res_guid; /* Unique identifier. */
  21861. + uint32_t lock_count; /* Lock count for this resource. */
  21862. + uint32_t ref_count; /* Ref count for this resource. */
  21863. +
  21864. + uint32_t res_handle; /* Resource allocation handle. */
  21865. + void *res_base_mem; /* Resource base memory address. */
  21866. + uint32_t res_size; /* Resource size allocated. */
  21867. + enum vmcs_sm_cache_e res_cached; /* Resource cache type. */
  21868. + struct SM_RESOURCE_T *res_shared; /* Shared resource */
  21869. +
  21870. + enum SM_STATS_T res_stats[END_ALL]; /* Resource statistics. */
  21871. +
  21872. + uint8_t map_count; /* Counter of mappings for this resource. */
  21873. + struct list_head map_list; /* Maps associated with a resource. */
  21874. +
  21875. + struct SM_PRIV_DATA_T *private;
  21876. +};
  21877. +
  21878. +/* Private file data associated with each opened device.
  21879. +*/
  21880. +struct SM_PRIV_DATA_T {
  21881. + struct list_head resource_list; /* List of resources. */
  21882. +
  21883. + pid_t pid; /* PID of creator. */
  21884. +
  21885. + struct dentry *dir_pid; /* Debug fs entries root. */
  21886. + struct SM_PDE_T dir_stats; /* Debug fs entries statistics sub-tree. */
  21887. + struct SM_PDE_T dir_res; /* Debug fs resource sub-tree. */
  21888. +
  21889. + int restart_sys; /* Tracks restart on interrupt. */
  21890. + VC_SM_MSG_TYPE int_action; /* Interrupted action. */
  21891. + uint32_t int_trans_id; /* Interrupted transaction. */
  21892. +
  21893. +};
  21894. +
  21895. +/* Global state information.
  21896. +*/
  21897. +struct SM_STATE_T {
  21898. + VC_VCHI_SM_HANDLE_T sm_handle; /* Handle for videocore service. */
  21899. + struct dentry *dir_root; /* Debug fs entries root. */
  21900. + struct dentry *dir_alloc; /* Debug fs entries allocations. */
  21901. + struct SM_PDE_T dir_stats; /* Debug fs entries statistics sub-tree. */
  21902. + struct SM_PDE_T dir_state; /* Debug fs entries state sub-tree. */
  21903. + struct dentry *debug; /* Debug fs entries debug. */
  21904. +
  21905. + struct mutex map_lock; /* Global map lock. */
  21906. + struct list_head map_list; /* List of maps. */
  21907. + struct list_head resource_list; /* List of resources. */
  21908. +
  21909. + enum SM_STATS_T deceased[END_ALL]; /* Natural termination stats. */
  21910. + enum SM_STATS_T terminated[END_ALL]; /* Forced termination stats. */
  21911. + uint32_t res_deceased_cnt; /* Natural termination counter. */
  21912. + uint32_t res_terminated_cnt; /* Forced termination counter. */
  21913. +
  21914. + struct cdev sm_cdev; /* Device. */
  21915. + dev_t sm_devid; /* Device identifier. */
  21916. + struct class *sm_class; /* Class. */
  21917. + struct device *sm_dev; /* Device. */
  21918. +
  21919. + struct SM_PRIV_DATA_T *data_knl; /* Kernel internal data tracking. */
  21920. +
  21921. + struct mutex lock; /* Global lock. */
  21922. + uint32_t guid; /* GUID (next) tracker. */
  21923. +
  21924. +};
  21925. +
  21926. +/* ---- Private Variables ----------------------------------------------- */
  21927. +
  21928. +static struct SM_STATE_T *sm_state;
  21929. +static int sm_inited;
  21930. +
  21931. +static const char *const sm_cache_map_vector[] = {
  21932. + "(null)",
  21933. + "host",
  21934. + "videocore",
  21935. + "host+videocore",
  21936. +};
  21937. +
  21938. +/* ---- Private Function Prototypes -------------------------------------- */
  21939. +
  21940. +/* ---- Private Functions ------------------------------------------------ */
  21941. +
  21942. +static inline unsigned vcaddr_to_pfn(unsigned long vc_addr)
  21943. +{
  21944. + unsigned long pfn = vc_addr & 0x3FFFFFFF;
  21945. + pfn += mm_vc_mem_phys_addr;
  21946. + pfn >>= PAGE_SHIFT;
  21947. + return pfn;
  21948. +}
  21949. +
  21950. +/* Carries over to the state statistics the statistics once owned by a deceased
  21951. +** resource.
  21952. +*/
  21953. +static void vc_sm_resource_deceased(struct SM_RESOURCE_T *p_res, int terminated)
  21954. +{
  21955. + if (sm_state != NULL) {
  21956. + if (p_res != NULL) {
  21957. + int ix;
  21958. +
  21959. + if (terminated)
  21960. + sm_state->res_terminated_cnt++;
  21961. + else
  21962. + sm_state->res_deceased_cnt++;
  21963. +
  21964. + for (ix = 0; ix < END_ALL; ix++) {
  21965. + if (terminated)
  21966. + sm_state->terminated[ix] +=
  21967. + p_res->res_stats[ix];
  21968. + else
  21969. + sm_state->deceased[ix] +=
  21970. + p_res->res_stats[ix];
  21971. + }
  21972. + }
  21973. + }
  21974. +}
  21975. +
  21976. +/* Fetch a videocore handle corresponding to a mapping of the pid+address
  21977. +** returns 0 (ie NULL) if no such handle exists in the global map.
  21978. +*/
  21979. +static unsigned int vmcs_sm_vc_handle_from_pid_and_address(unsigned int pid,
  21980. + unsigned int addr)
  21981. +{
  21982. + struct sm_mmap *map = NULL;
  21983. + unsigned int handle = 0;
  21984. +
  21985. + if (!sm_state || addr == 0)
  21986. + goto out;
  21987. +
  21988. + mutex_lock(&(sm_state->map_lock));
  21989. +
  21990. + /* Lookup the resource.
  21991. + */
  21992. + if (!list_empty(&sm_state->map_list)) {
  21993. + list_for_each_entry(map, &sm_state->map_list, map_list) {
  21994. + if (map->res_pid != pid || map->res_addr != addr)
  21995. + continue;
  21996. +
  21997. + pr_debug("[%s]: global map %p (pid %u, addr %lx) -> vc-hdl %x (usr-hdl %x)\n",
  21998. + __func__, map, map->res_pid, map->res_addr,
  21999. + map->res_vc_hdl, map->res_usr_hdl);
  22000. +
  22001. + handle = map->res_vc_hdl;
  22002. + break;
  22003. + }
  22004. + }
  22005. +
  22006. + mutex_unlock(&(sm_state->map_lock));
  22007. +
  22008. +out:
  22009. + /* Use a debug log here as it may be a valid situation that we query
  22010. + ** for something that is not mapped, we do not want a kernel log each
  22011. + ** time around.
  22012. + **
  22013. + ** There are other error log that would pop up accordingly if someone
  22014. + ** subsequently tries to use something invalid after being told not to
  22015. + ** use it...
  22016. + */
  22017. + if (handle == 0) {
  22018. + pr_debug("[%s]: not a valid map (pid %u, addr %x)\n",
  22019. + __func__, pid, addr);
  22020. + }
  22021. +
  22022. + return handle;
  22023. +}
  22024. +
  22025. +/* Fetch a user handle corresponding to a mapping of the pid+address
  22026. +** returns 0 (ie NULL) if no such handle exists in the global map.
  22027. +*/
  22028. +static unsigned int vmcs_sm_usr_handle_from_pid_and_address(unsigned int pid,
  22029. + unsigned int addr)
  22030. +{
  22031. + struct sm_mmap *map = NULL;
  22032. + unsigned int handle = 0;
  22033. +
  22034. + if (!sm_state || addr == 0)
  22035. + goto out;
  22036. +
  22037. + mutex_lock(&(sm_state->map_lock));
  22038. +
  22039. + /* Lookup the resource.
  22040. + */
  22041. + if (!list_empty(&sm_state->map_list)) {
  22042. + list_for_each_entry(map, &sm_state->map_list, map_list) {
  22043. + if (map->res_pid != pid || map->res_addr != addr)
  22044. + continue;
  22045. +
  22046. + pr_debug("[%s]: global map %p (pid %u, addr %lx) -> usr-hdl %x (vc-hdl %x)\n",
  22047. + __func__, map, map->res_pid, map->res_addr,
  22048. + map->res_usr_hdl, map->res_vc_hdl);
  22049. +
  22050. + handle = map->res_usr_hdl;
  22051. + break;
  22052. + }
  22053. + }
  22054. +
  22055. + mutex_unlock(&(sm_state->map_lock));
  22056. +
  22057. +out:
  22058. + /* Use a debug log here as it may be a valid situation that we query
  22059. + * for something that is not mapped yet.
  22060. + *
  22061. + * There are other error log that would pop up accordingly if someone
  22062. + * subsequently tries to use something invalid after being told not to
  22063. + * use it...
  22064. + */
  22065. + if (handle == 0)
  22066. + pr_debug("[%s]: not a valid map (pid %u, addr %x)\n",
  22067. + __func__, pid, addr);
  22068. +
  22069. + return handle;
  22070. +}
  22071. +
  22072. +#if defined(DO_NOT_USE)
  22073. +/* Fetch an address corresponding to a mapping of the pid+handle
  22074. +** returns 0 (ie NULL) if no such address exists in the global map.
  22075. +*/
  22076. +static unsigned int vmcs_sm_usr_address_from_pid_and_vc_handle(unsigned int pid,
  22077. + unsigned int hdl)
  22078. +{
  22079. + struct sm_mmap *map = NULL;
  22080. + unsigned int addr = 0;
  22081. +
  22082. + if (sm_state == NULL || hdl == 0)
  22083. + goto out;
  22084. +
  22085. + mutex_lock(&(sm_state->map_lock));
  22086. +
  22087. + /* Lookup the resource.
  22088. + */
  22089. + if (!list_empty(&sm_state->map_list)) {
  22090. + list_for_each_entry(map, &sm_state->map_list, map_list) {
  22091. + if (map->res_pid != pid || map->res_vc_hdl != hdl)
  22092. + continue;
  22093. +
  22094. + pr_debug("[%s]: global map %p (pid %u, vc-hdl %x, usr-hdl %x) -> addr %lx\n",
  22095. + __func__, map, map->res_pid, map->res_vc_hdl,
  22096. + map->res_usr_hdl, map->res_addr);
  22097. +
  22098. + addr = map->res_addr;
  22099. + break;
  22100. + }
  22101. + }
  22102. +
  22103. + mutex_unlock(&(sm_state->map_lock));
  22104. +
  22105. +out:
  22106. + /* Use a debug log here as it may be a valid situation that we query
  22107. + ** for something that is not mapped, we do not want a kernel log each
  22108. + ** time around.
  22109. + **
  22110. + ** There are other error log that would pop up accordingly if someone
  22111. + ** subsequently tries to use something invalid after being told not to
  22112. + ** use it...
  22113. + */
  22114. + if (addr == 0)
  22115. + pr_debug("[%s]: not a valid map (pid %u, hdl %x)\n",
  22116. + __func__, pid, hdl);
  22117. +
  22118. + return addr;
  22119. +}
  22120. +#endif
  22121. +
  22122. +/* Fetch an address corresponding to a mapping of the pid+handle
  22123. +** returns 0 (ie NULL) if no such address exists in the global map.
  22124. +*/
  22125. +static unsigned int vmcs_sm_usr_address_from_pid_and_usr_handle(unsigned int
  22126. + pid,
  22127. + unsigned int
  22128. + hdl)
  22129. +{
  22130. + struct sm_mmap *map = NULL;
  22131. + unsigned int addr = 0;
  22132. +
  22133. + if (sm_state == NULL || hdl == 0)
  22134. + goto out;
  22135. +
  22136. + mutex_lock(&(sm_state->map_lock));
  22137. +
  22138. + /* Lookup the resource.
  22139. + */
  22140. + if (!list_empty(&sm_state->map_list)) {
  22141. + list_for_each_entry(map, &sm_state->map_list, map_list) {
  22142. + if (map->res_pid != pid || map->res_usr_hdl != hdl)
  22143. + continue;
  22144. +
  22145. + pr_debug("[%s]: global map %p (pid %u, vc-hdl %x, usr-hdl %x) -> addr %lx\n",
  22146. + __func__, map, map->res_pid, map->res_vc_hdl,
  22147. + map->res_usr_hdl, map->res_addr);
  22148. +
  22149. + addr = map->res_addr;
  22150. + break;
  22151. + }
  22152. + }
  22153. +
  22154. + mutex_unlock(&(sm_state->map_lock));
  22155. +
  22156. +out:
  22157. + /* Use a debug log here as it may be a valid situation that we query
  22158. + * for something that is not mapped, we do not want a kernel log each
  22159. + * time around.
  22160. + *
  22161. + * There are other error log that would pop up accordingly if someone
  22162. + * subsequently tries to use something invalid after being told not to
  22163. + * use it...
  22164. + */
  22165. + if (addr == 0)
  22166. + pr_debug("[%s]: not a valid map (pid %u, hdl %x)\n", __func__,
  22167. + pid, hdl);
  22168. +
  22169. + return addr;
  22170. +}
  22171. +
  22172. +/* Adds a resource mapping to the global data list.
  22173. +*/
  22174. +static void vmcs_sm_add_map(struct SM_STATE_T *state,
  22175. + struct SM_RESOURCE_T *resource, struct sm_mmap *map)
  22176. +{
  22177. + mutex_lock(&(state->map_lock));
  22178. +
  22179. + /* Add to the global list of mappings
  22180. + */
  22181. + list_add(&map->map_list, &state->map_list);
  22182. +
  22183. + /* Add to the list of mappings for this resource
  22184. + */
  22185. + list_add(&map->resource_map_list, &resource->map_list);
  22186. + resource->map_count++;
  22187. +
  22188. + mutex_unlock(&(state->map_lock));
  22189. +
  22190. + pr_debug("[%s]: added map %p (pid %u, vc-hdl %x, usr-hdl %x, addr %lx)\n",
  22191. + __func__, map, map->res_pid, map->res_vc_hdl,
  22192. + map->res_usr_hdl, map->res_addr);
  22193. +}
  22194. +
  22195. +/* Removes a resource mapping from the global data list.
  22196. +*/
  22197. +static void vmcs_sm_remove_map(struct SM_STATE_T *state,
  22198. + struct SM_RESOURCE_T *resource,
  22199. + struct sm_mmap *map)
  22200. +{
  22201. + mutex_lock(&(state->map_lock));
  22202. +
  22203. + /* Remove from the global list of mappings
  22204. + */
  22205. + list_del(&map->map_list);
  22206. +
  22207. + /* Remove from the list of mapping for this resource
  22208. + */
  22209. + list_del(&map->resource_map_list);
  22210. + if (resource->map_count > 0)
  22211. + resource->map_count--;
  22212. +
  22213. + mutex_unlock(&(state->map_lock));
  22214. +
  22215. + pr_debug("[%s]: removed map %p (pid %d, vc-hdl %x, usr-hdl %x, addr %lx)\n",
  22216. + __func__, map, map->res_pid, map->res_vc_hdl, map->res_usr_hdl,
  22217. + map->res_addr);
  22218. +
  22219. + kfree(map);
  22220. +}
  22221. +
  22222. +/* Read callback for the global state proc entry.
  22223. +*/
  22224. +static int vc_sm_global_state_show(struct seq_file *s, void *v)
  22225. +{
  22226. + struct sm_mmap *map = NULL;
  22227. + int map_count = 0;
  22228. +
  22229. + if (sm_state == NULL)
  22230. + return 0;
  22231. +
  22232. + seq_printf(s, "\nVC-ServiceHandle 0x%x\n",
  22233. + (unsigned int)sm_state->sm_handle);
  22234. +
  22235. + /* Log all applicable mapping(s).
  22236. + */
  22237. +
  22238. + mutex_lock(&(sm_state->map_lock));
  22239. +
  22240. + if (!list_empty(&sm_state->map_list)) {
  22241. + list_for_each_entry(map, &sm_state->map_list, map_list) {
  22242. + map_count++;
  22243. +
  22244. + seq_printf(s, "\nMapping 0x%x\n",
  22245. + (unsigned int)map);
  22246. + seq_printf(s, " TGID %u\n",
  22247. + map->res_pid);
  22248. + seq_printf(s, " VC-HDL 0x%x\n",
  22249. + map->res_vc_hdl);
  22250. + seq_printf(s, " USR-HDL 0x%x\n",
  22251. + map->res_usr_hdl);
  22252. + seq_printf(s, " USR-ADDR 0x%lx\n",
  22253. + map->res_addr);
  22254. + }
  22255. + }
  22256. +
  22257. + mutex_unlock(&(sm_state->map_lock));
  22258. + seq_printf(s, "\n\nTotal map count: %d\n\n", map_count);
  22259. +
  22260. + return 0;
  22261. +}
  22262. +
  22263. +static int vc_sm_global_statistics_show(struct seq_file *s, void *v)
  22264. +{
  22265. + int ix;
  22266. +
  22267. + /* Global state tracked statistics.
  22268. + */
  22269. + if (sm_state != NULL) {
  22270. + seq_puts(s, "\nDeceased Resources Statistics\n");
  22271. +
  22272. + seq_printf(s, "\nNatural Cause (%u occurences)\n",
  22273. + sm_state->res_deceased_cnt);
  22274. + for (ix = 0; ix < END_ATTEMPT; ix++) {
  22275. + if (sm_state->deceased[ix] > 0) {
  22276. + seq_printf(s, " %u\t%s\n",
  22277. + sm_state->deceased[ix],
  22278. + sm_stats_human_read[ix]);
  22279. + }
  22280. + }
  22281. + seq_puts(s, "\n");
  22282. + for (ix = 0; ix < END_ATTEMPT; ix++) {
  22283. + if (sm_state->deceased[ix + END_ATTEMPT] > 0) {
  22284. + seq_printf(s, " %u\tFAILED %s\n",
  22285. + sm_state->deceased[ix + END_ATTEMPT],
  22286. + sm_stats_human_read[ix]);
  22287. + }
  22288. + }
  22289. +
  22290. + seq_printf(s, "\nForcefull (%u occurences)\n",
  22291. + sm_state->res_terminated_cnt);
  22292. + for (ix = 0; ix < END_ATTEMPT; ix++) {
  22293. + if (sm_state->terminated[ix] > 0) {
  22294. + seq_printf(s, " %u\t%s\n",
  22295. + sm_state->terminated[ix],
  22296. + sm_stats_human_read[ix]);
  22297. + }
  22298. + }
  22299. + seq_puts(s, "\n");
  22300. + for (ix = 0; ix < END_ATTEMPT; ix++) {
  22301. + if (sm_state->terminated[ix + END_ATTEMPT] > 0) {
  22302. + seq_printf(s, " %u\tFAILED %s\n",
  22303. + sm_state->terminated[ix +
  22304. + END_ATTEMPT],
  22305. + sm_stats_human_read[ix]);
  22306. + }
  22307. + }
  22308. + }
  22309. +
  22310. + return 0;
  22311. +}
  22312. +
  22313. +#if 0
  22314. +/* Read callback for the statistics proc entry.
  22315. +*/
  22316. +static int vc_sm_statistics_show(struct seq_file *s, void *v)
  22317. +{
  22318. + int ix;
  22319. + struct SM_PRIV_DATA_T *file_data;
  22320. + struct SM_RESOURCE_T *resource;
  22321. + int res_count = 0;
  22322. + struct SM_PDE_T *p_pde;
  22323. +
  22324. + p_pde = (struct SM_PDE_T *)(s->private);
  22325. + file_data = (struct SM_PRIV_DATA_T *)(p_pde->priv_data);
  22326. +
  22327. + if (file_data == NULL)
  22328. + return 0;
  22329. +
  22330. + /* Per process statistics.
  22331. + */
  22332. +
  22333. + seq_printf(s, "\nStatistics for TGID %d\n", file_data->pid);
  22334. +
  22335. + mutex_lock(&(sm_state->map_lock));
  22336. +
  22337. + if (!list_empty(&file_data->resource_list)) {
  22338. + list_for_each_entry(resource, &file_data->resource_list,
  22339. + resource_list) {
  22340. + res_count++;
  22341. +
  22342. + seq_printf(s, "\nGUID: 0x%x\n\n",
  22343. + resource->res_guid);
  22344. + for (ix = 0; ix < END_ATTEMPT; ix++) {
  22345. + if (resource->res_stats[ix] > 0) {
  22346. + seq_printf(s,
  22347. + " %u\t%s\n",
  22348. + resource->res_stats[ix],
  22349. + sm_stats_human_read[ix]);
  22350. + }
  22351. + }
  22352. + seq_puts(s, "\n");
  22353. + for (ix = 0; ix < END_ATTEMPT; ix++) {
  22354. + if (resource->res_stats[ix + END_ATTEMPT] > 0) {
  22355. + seq_printf(s,
  22356. + " %u\tFAILED %s\n",
  22357. + resource->res_stats[
  22358. + ix + END_ATTEMPT],
  22359. + sm_stats_human_read[ix]);
  22360. + }
  22361. + }
  22362. + }
  22363. + }
  22364. +
  22365. + mutex_unlock(&(sm_state->map_lock));
  22366. +
  22367. + seq_printf(s, "\nResources Count %d\n", res_count);
  22368. +
  22369. + return 0;
  22370. +}
  22371. +#endif
  22372. +
  22373. +#if 0
  22374. +/* Read callback for the allocation proc entry. */
  22375. +static int vc_sm_alloc_show(struct seq_file *s, void *v)
  22376. +{
  22377. + struct SM_PRIV_DATA_T *file_data;
  22378. + struct SM_RESOURCE_T *resource;
  22379. + int alloc_count = 0;
  22380. + struct SM_PDE_T *p_pde;
  22381. +
  22382. + p_pde = (struct SM_PDE_T *)(s->private);
  22383. + file_data = (struct SM_PRIV_DATA_T *)(p_pde->priv_data);
  22384. +
  22385. + if (!file_data)
  22386. + return 0;
  22387. +
  22388. + /* Per process statistics. */
  22389. + seq_printf(s, "\nAllocation for TGID %d\n", file_data->pid);
  22390. +
  22391. + mutex_lock(&(sm_state->map_lock));
  22392. +
  22393. + if (!list_empty(&file_data->resource_list)) {
  22394. + list_for_each_entry(resource, &file_data->resource_list,
  22395. + resource_list) {
  22396. + alloc_count++;
  22397. +
  22398. + seq_printf(s, "\nGUID: 0x%x\n",
  22399. + resource->res_guid);
  22400. + seq_printf(s, "Lock Count: %u\n",
  22401. + resource->lock_count);
  22402. + seq_printf(s, "Mapped: %s\n",
  22403. + (resource->map_count ? "yes" : "no"));
  22404. + seq_printf(s, "VC-handle: 0x%x\n",
  22405. + resource->res_handle);
  22406. + seq_printf(s, "VC-address: 0x%p\n",
  22407. + resource->res_base_mem);
  22408. + seq_printf(s, "VC-size (bytes): %u\n",
  22409. + resource->res_size);
  22410. + seq_printf(s, "Cache: %s\n",
  22411. + sm_cache_map_vector[resource->res_cached]);
  22412. + }
  22413. + }
  22414. +
  22415. + mutex_unlock(&(sm_state->map_lock));
  22416. +
  22417. + seq_printf(s, "\n\nTotal allocation count: %d\n\n", alloc_count);
  22418. +
  22419. + return 0;
  22420. +}
  22421. +#endif
  22422. +
  22423. +static int vc_sm_seq_file_show(struct seq_file *s, void *v)
  22424. +{
  22425. + struct SM_PDE_T *sm_pde;
  22426. +
  22427. + sm_pde = (struct SM_PDE_T *)(s->private);
  22428. +
  22429. + if (sm_pde && sm_pde->show)
  22430. + sm_pde->show(s, v);
  22431. +
  22432. + return 0;
  22433. +}
  22434. +
  22435. +static int vc_sm_single_open(struct inode *inode, struct file *file)
  22436. +{
  22437. + return single_open(file, vc_sm_seq_file_show, inode->i_private);
  22438. +}
  22439. +
  22440. +static const struct file_operations vc_sm_debug_fs_fops = {
  22441. + .open = vc_sm_single_open,
  22442. + .read = seq_read,
  22443. + .llseek = seq_lseek,
  22444. + .release = single_release,
  22445. +};
  22446. +
  22447. +/* Adds a resource to the private data list which tracks all the allocated
  22448. +** data.
  22449. +*/
  22450. +static void vmcs_sm_add_resource(struct SM_PRIV_DATA_T *privdata,
  22451. + struct SM_RESOURCE_T *resource)
  22452. +{
  22453. + mutex_lock(&(sm_state->map_lock));
  22454. + list_add(&resource->resource_list, &privdata->resource_list);
  22455. + list_add(&resource->global_resource_list, &sm_state->resource_list);
  22456. + mutex_unlock(&(sm_state->map_lock));
  22457. +
  22458. + pr_debug("[%s]: added resource %p (base addr %p, hdl %x, size %u, cache %u)\n",
  22459. + __func__, resource, resource->res_base_mem,
  22460. + resource->res_handle, resource->res_size, resource->res_cached);
  22461. +}
  22462. +
  22463. +/* Locates a resource and acquire a reference on it.
  22464. +** The resource won't be deleted while there is a reference on it.
  22465. +*/
  22466. +static struct SM_RESOURCE_T *vmcs_sm_acquire_resource(struct SM_PRIV_DATA_T
  22467. + *private,
  22468. + unsigned int res_guid)
  22469. +{
  22470. + struct SM_RESOURCE_T *resource, *ret = NULL;
  22471. +
  22472. + mutex_lock(&(sm_state->map_lock));
  22473. +
  22474. + list_for_each_entry(resource, &private->resource_list, resource_list) {
  22475. + if (resource->res_guid != res_guid)
  22476. + continue;
  22477. +
  22478. + pr_debug("[%s]: located resource %p (guid: %x, base addr %p, hdl %x, size %u, cache %u)\n",
  22479. + __func__, resource, resource->res_guid,
  22480. + resource->res_base_mem, resource->res_handle,
  22481. + resource->res_size, resource->res_cached);
  22482. + resource->ref_count++;
  22483. + ret = resource;
  22484. + break;
  22485. + }
  22486. +
  22487. + mutex_unlock(&(sm_state->map_lock));
  22488. +
  22489. + return ret;
  22490. +}
  22491. +
  22492. +/* Locates a resource and acquire a reference on it.
  22493. +** The resource won't be deleted while there is a reference on it.
  22494. +*/
  22495. +static struct SM_RESOURCE_T *vmcs_sm_acquire_first_resource(
  22496. + struct SM_PRIV_DATA_T *private)
  22497. +{
  22498. + struct SM_RESOURCE_T *resource, *ret = NULL;
  22499. +
  22500. + mutex_lock(&(sm_state->map_lock));
  22501. +
  22502. + list_for_each_entry(resource, &private->resource_list, resource_list) {
  22503. + pr_debug("[%s]: located resource %p (guid: %x, base addr %p, hdl %x, size %u, cache %u)\n",
  22504. + __func__, resource, resource->res_guid,
  22505. + resource->res_base_mem, resource->res_handle,
  22506. + resource->res_size, resource->res_cached);
  22507. + resource->ref_count++;
  22508. + ret = resource;
  22509. + break;
  22510. + }
  22511. +
  22512. + mutex_unlock(&(sm_state->map_lock));
  22513. +
  22514. + return ret;
  22515. +}
  22516. +
  22517. +/* Locates a resource and acquire a reference on it.
  22518. +** The resource won't be deleted while there is a reference on it.
  22519. +*/
  22520. +static struct SM_RESOURCE_T *vmcs_sm_acquire_global_resource(unsigned int
  22521. + res_guid)
  22522. +{
  22523. + struct SM_RESOURCE_T *resource, *ret = NULL;
  22524. +
  22525. + mutex_lock(&(sm_state->map_lock));
  22526. +
  22527. + list_for_each_entry(resource, &sm_state->resource_list,
  22528. + global_resource_list) {
  22529. + if (resource->res_guid != res_guid)
  22530. + continue;
  22531. +
  22532. + pr_debug("[%s]: located resource %p (guid: %x, base addr %p, hdl %x, size %u, cache %u)\n",
  22533. + __func__, resource, resource->res_guid,
  22534. + resource->res_base_mem, resource->res_handle,
  22535. + resource->res_size, resource->res_cached);
  22536. + resource->ref_count++;
  22537. + ret = resource;
  22538. + break;
  22539. + }
  22540. +
  22541. + mutex_unlock(&(sm_state->map_lock));
  22542. +
  22543. + return ret;
  22544. +}
  22545. +
  22546. +/* Release a previously acquired resource.
  22547. +** The resource will be deleted when its refcount reaches 0.
  22548. +*/
  22549. +static void vmcs_sm_release_resource(struct SM_RESOURCE_T *resource, int force)
  22550. +{
  22551. + struct SM_PRIV_DATA_T *private = resource->private;
  22552. + struct sm_mmap *map, *map_tmp;
  22553. + struct SM_RESOURCE_T *res_tmp;
  22554. + int ret;
  22555. +
  22556. + mutex_lock(&(sm_state->map_lock));
  22557. +
  22558. + if (--resource->ref_count) {
  22559. + if (force)
  22560. + pr_err("[%s]: resource %p in use\n", __func__, resource);
  22561. +
  22562. + mutex_unlock(&(sm_state->map_lock));
  22563. + return;
  22564. + }
  22565. +
  22566. + /* Time to free the resource. Start by removing it from the list */
  22567. + list_del(&resource->resource_list);
  22568. + list_del(&resource->global_resource_list);
  22569. +
  22570. + /* Walk the global resource list, find out if the resource is used
  22571. + * somewhere else. In which case we don't want to delete it.
  22572. + */
  22573. + list_for_each_entry(res_tmp, &sm_state->resource_list,
  22574. + global_resource_list) {
  22575. + if (res_tmp->res_handle == resource->res_handle) {
  22576. + resource->res_handle = 0;
  22577. + break;
  22578. + }
  22579. + }
  22580. +
  22581. + mutex_unlock(&(sm_state->map_lock));
  22582. +
  22583. + pr_debug("[%s]: freeing data - guid %x, hdl %x, base address %p\n",
  22584. + __func__, resource->res_guid, resource->res_handle,
  22585. + resource->res_base_mem);
  22586. + resource->res_stats[FREE]++;
  22587. +
  22588. + /* Make sure the resource we're removing is unmapped first */
  22589. + if (resource->map_count && !list_empty(&resource->map_list)) {
  22590. + down_write(&current->mm->mmap_sem);
  22591. + list_for_each_entry_safe(map, map_tmp, &resource->map_list,
  22592. + resource_map_list) {
  22593. + ret =
  22594. + do_munmap(current->mm, map->res_addr,
  22595. + resource->res_size);
  22596. + if (ret) {
  22597. + pr_err("[%s]: could not unmap resource %p\n",
  22598. + __func__, resource);
  22599. + }
  22600. + }
  22601. + up_write(&current->mm->mmap_sem);
  22602. + }
  22603. +
  22604. + /* Free up the videocore allocated resource.
  22605. + */
  22606. + if (resource->res_handle) {
  22607. + VC_SM_FREE_T free = {
  22608. + resource->res_handle, resource->res_base_mem
  22609. + };
  22610. + int status = vc_vchi_sm_free(sm_state->sm_handle, &free,
  22611. + &private->int_trans_id);
  22612. + if (status != 0 && status != -EINTR) {
  22613. + pr_err("[%s]: failed to free memory on videocore (status: %u, trans_id: %u)\n",
  22614. + __func__, status, private->int_trans_id);
  22615. + resource->res_stats[FREE_FAIL]++;
  22616. + ret = -EPERM;
  22617. + }
  22618. + }
  22619. +
  22620. + /* Free up the shared resource.
  22621. + */
  22622. + if (resource->res_shared)
  22623. + vmcs_sm_release_resource(resource->res_shared, 0);
  22624. +
  22625. + /* Free up the local resource tracking this allocation.
  22626. + */
  22627. + vc_sm_resource_deceased(resource, force);
  22628. + kfree(resource);
  22629. +}
  22630. +
  22631. +/* Dump the map table for the driver. If process is -1, dumps the whole table,
  22632. +** if process is a valid pid (non -1) dump only the entries associated with the
  22633. +** pid of interest.
  22634. +*/
  22635. +static void vmcs_sm_host_walk_map_per_pid(int pid)
  22636. +{
  22637. + struct sm_mmap *map = NULL;
  22638. +
  22639. + /* Make sure the device was started properly.
  22640. + */
  22641. + if (sm_state == NULL) {
  22642. + pr_err("[%s]: invalid device\n", __func__);
  22643. + return;
  22644. + }
  22645. +
  22646. + mutex_lock(&(sm_state->map_lock));
  22647. +
  22648. + /* Log all applicable mapping(s).
  22649. + */
  22650. + if (!list_empty(&sm_state->map_list)) {
  22651. + list_for_each_entry(map, &sm_state->map_list, map_list) {
  22652. + if (pid == -1 || map->res_pid == pid) {
  22653. + pr_info("[%s]: tgid: %u - vc-hdl: %x, usr-hdl: %x, usr-addr: %lx\n",
  22654. + __func__, map->res_pid, map->res_vc_hdl,
  22655. + map->res_usr_hdl, map->res_addr);
  22656. + }
  22657. + }
  22658. + }
  22659. +
  22660. + mutex_unlock(&(sm_state->map_lock));
  22661. +
  22662. + return;
  22663. +}
  22664. +
  22665. +/* Dump the allocation table from host side point of view. This only dumps the
  22666. +** data allocated for this process/device referenced by the file_data.
  22667. +*/
  22668. +static void vmcs_sm_host_walk_alloc(struct SM_PRIV_DATA_T *file_data)
  22669. +{
  22670. + struct SM_RESOURCE_T *resource = NULL;
  22671. +
  22672. + /* Make sure the device was started properly.
  22673. + */
  22674. + if ((sm_state == NULL) || (file_data == NULL)) {
  22675. + pr_err("[%s]: invalid device\n", __func__);
  22676. + return;
  22677. + }
  22678. +
  22679. + mutex_lock(&(sm_state->map_lock));
  22680. +
  22681. + if (!list_empty(&file_data->resource_list)) {
  22682. + list_for_each_entry(resource, &file_data->resource_list,
  22683. + resource_list) {
  22684. + pr_info("[%s]: guid: %x - hdl: %x, vc-mem: %p, size: %u, cache: %u\n",
  22685. + __func__, resource->res_guid, resource->res_handle,
  22686. + resource->res_base_mem, resource->res_size,
  22687. + resource->res_cached);
  22688. + }
  22689. + }
  22690. +
  22691. + mutex_unlock(&(sm_state->map_lock));
  22692. +
  22693. + return;
  22694. +}
  22695. +
  22696. +/* Create support for private data tracking.
  22697. +*/
  22698. +static struct SM_PRIV_DATA_T *vc_sm_create_priv_data(pid_t id)
  22699. +{
  22700. + char alloc_name[32];
  22701. + struct SM_PRIV_DATA_T *file_data = NULL;
  22702. +
  22703. + /* Allocate private structure. */
  22704. + file_data = kzalloc(sizeof(*file_data), GFP_KERNEL);
  22705. +
  22706. + if (!file_data) {
  22707. + pr_err("[%s]: cannot allocate file data\n", __func__);
  22708. + goto out;
  22709. + }
  22710. +
  22711. + snprintf(alloc_name, sizeof(alloc_name), "%d", id);
  22712. +
  22713. + INIT_LIST_HEAD(&file_data->resource_list);
  22714. + file_data->pid = id;
  22715. + file_data->dir_pid = debugfs_create_dir(alloc_name,
  22716. + sm_state->dir_alloc);
  22717. +#if 0
  22718. + /* TODO: fix this to support querying statistics per pid */
  22719. +
  22720. + if (IS_ERR_OR_NULL(file_data->dir_pid)) {
  22721. + file_data->dir_pid = NULL;
  22722. + } else {
  22723. + struct dentry *dir_entry;
  22724. +
  22725. + dir_entry = debugfs_create_file(VC_SM_RESOURCES, S_IRUGO,
  22726. + file_data->dir_pid, file_data,
  22727. + vc_sm_debug_fs_fops);
  22728. +
  22729. + file_data->dir_res.dir_entry = dir_entry;
  22730. + file_data->dir_res.priv_data = file_data;
  22731. + file_data->dir_res.show = &vc_sm_alloc_show;
  22732. +
  22733. + dir_entry = debugfs_create_file(VC_SM_STATS, S_IRUGO,
  22734. + file_data->dir_pid, file_data,
  22735. + vc_sm_debug_fs_fops);
  22736. +
  22737. + file_data->dir_res.dir_entry = dir_entry;
  22738. + file_data->dir_res.priv_data = file_data;
  22739. + file_data->dir_res.show = &vc_sm_statistics_show;
  22740. + }
  22741. + pr_debug("[%s]: private data allocated %p\n", __func__, file_data);
  22742. +
  22743. +#endif
  22744. +out:
  22745. + return file_data;
  22746. +}
  22747. +
  22748. +/* Open the device. Creates a private state to help track all allocation
  22749. +** associated with this device.
  22750. +*/
  22751. +static int vc_sm_open(struct inode *inode, struct file *file)
  22752. +{
  22753. + int ret = 0;
  22754. +
  22755. + /* Make sure the device was started properly.
  22756. + */
  22757. + if (!sm_state) {
  22758. + pr_err("[%s]: invalid device\n", __func__);
  22759. + ret = -EPERM;
  22760. + goto out;
  22761. + }
  22762. +
  22763. + file->private_data = vc_sm_create_priv_data(current->tgid);
  22764. + if (file->private_data == NULL) {
  22765. + pr_err("[%s]: failed to create data tracker\n", __func__);
  22766. +
  22767. + ret = -ENOMEM;
  22768. + goto out;
  22769. + }
  22770. +
  22771. +out:
  22772. + return ret;
  22773. +}
  22774. +
  22775. +/* Close the device. Free up all resources still associated with this device
  22776. +** at the time.
  22777. +*/
  22778. +static int vc_sm_release(struct inode *inode, struct file *file)
  22779. +{
  22780. + struct SM_PRIV_DATA_T *file_data =
  22781. + (struct SM_PRIV_DATA_T *)file->private_data;
  22782. + struct SM_RESOURCE_T *resource;
  22783. + int ret = 0;
  22784. +
  22785. + /* Make sure the device was started properly.
  22786. + */
  22787. + if (sm_state == NULL || file_data == NULL) {
  22788. + pr_err("[%s]: invalid device\n", __func__);
  22789. + ret = -EPERM;
  22790. + goto out;
  22791. + }
  22792. +
  22793. + pr_debug("[%s]: using private data %p\n", __func__, file_data);
  22794. +
  22795. + if (file_data->restart_sys == -EINTR) {
  22796. + VC_SM_ACTION_CLEAN_T action_clean;
  22797. +
  22798. + pr_debug("[%s]: releasing following EINTR on %u (trans_id: %u) (likely due to signal)...\n",
  22799. + __func__, file_data->int_action,
  22800. + file_data->int_trans_id);
  22801. +
  22802. + action_clean.res_action = file_data->int_action;
  22803. + action_clean.action_trans_id = file_data->int_trans_id;
  22804. +
  22805. + vc_vchi_sm_clean_up(sm_state->sm_handle, &action_clean);
  22806. + }
  22807. +
  22808. + while ((resource = vmcs_sm_acquire_first_resource(file_data)) != NULL) {
  22809. + vmcs_sm_release_resource(resource, 0);
  22810. + vmcs_sm_release_resource(resource, 1);
  22811. + }
  22812. +
  22813. + /* Remove the corresponding proc entry. */
  22814. + debugfs_remove_recursive(file_data->dir_pid);
  22815. +
  22816. + /* Terminate the private data.
  22817. + */
  22818. + kfree(file_data);
  22819. +
  22820. +out:
  22821. + return ret;
  22822. +}
  22823. +
  22824. +static void vcsm_vma_open(struct vm_area_struct *vma)
  22825. +{
  22826. + struct sm_mmap *map = (struct sm_mmap *)vma->vm_private_data;
  22827. +
  22828. + pr_debug("[%s]: virt %lx-%lx, pid %i, pfn %i\n",
  22829. + __func__, vma->vm_start, vma->vm_end, (int)current->tgid,
  22830. + (int)vma->vm_pgoff);
  22831. +
  22832. + map->ref_count++;
  22833. +}
  22834. +
  22835. +static void vcsm_vma_close(struct vm_area_struct *vma)
  22836. +{
  22837. + struct sm_mmap *map = (struct sm_mmap *)vma->vm_private_data;
  22838. +
  22839. + pr_debug("[%s]: virt %lx-%lx, pid %i, pfn %i\n",
  22840. + __func__, vma->vm_start, vma->vm_end, (int)current->tgid,
  22841. + (int)vma->vm_pgoff);
  22842. +
  22843. + map->ref_count--;
  22844. +
  22845. + /* Remove from the map table.
  22846. + */
  22847. + if (map->ref_count == 0)
  22848. + vmcs_sm_remove_map(sm_state, map->resource, map);
  22849. +}
  22850. +
  22851. +static int vcsm_vma_fault(struct vm_area_struct *vma, struct vm_fault *vmf)
  22852. +{
  22853. + struct sm_mmap *map = (struct sm_mmap *)vma->vm_private_data;
  22854. + struct SM_RESOURCE_T *resource = map->resource;
  22855. + pgoff_t page_offset;
  22856. + unsigned long pfn;
  22857. + int ret = 0;
  22858. +
  22859. + /* Lock the resource if necessary.
  22860. + */
  22861. + if (!resource->lock_count) {
  22862. + VC_SM_LOCK_UNLOCK_T lock_unlock;
  22863. + VC_SM_LOCK_RESULT_T lock_result;
  22864. + int status;
  22865. +
  22866. + lock_unlock.res_handle = resource->res_handle;
  22867. + lock_unlock.res_mem = resource->res_base_mem;
  22868. +
  22869. + pr_debug("[%s]: attempt to lock data - hdl %x, base address %p\n",
  22870. + __func__, lock_unlock.res_handle, lock_unlock.res_mem);
  22871. +
  22872. + /* Lock the videocore allocated resource.
  22873. + */
  22874. + status = vc_vchi_sm_lock(sm_state->sm_handle,
  22875. + &lock_unlock, &lock_result, 0);
  22876. + if ((status != 0) ||
  22877. + ((status == 0) && (lock_result.res_mem == NULL))) {
  22878. + pr_err("[%s]: failed to lock memory on videocore (status: %u)\n",
  22879. + __func__, status);
  22880. + resource->res_stats[LOCK_FAIL]++;
  22881. + return VM_FAULT_SIGBUS;
  22882. + }
  22883. +
  22884. + pfn = vcaddr_to_pfn((unsigned long)resource->res_base_mem);
  22885. + outer_inv_range(__pfn_to_phys(pfn),
  22886. + __pfn_to_phys(pfn) + resource->res_size);
  22887. +
  22888. + resource->res_stats[LOCK]++;
  22889. + resource->lock_count++;
  22890. +
  22891. + /* Keep track of the new base memory.
  22892. + */
  22893. + if ((lock_result.res_mem != NULL) &&
  22894. + (lock_result.res_old_mem != NULL) &&
  22895. + (lock_result.res_mem != lock_result.res_old_mem)) {
  22896. + resource->res_base_mem = lock_result.res_mem;
  22897. + }
  22898. + }
  22899. +
  22900. + /* We don't use vmf->pgoff since that has the fake offset */
  22901. + page_offset = ((unsigned long)vmf->virtual_address - vma->vm_start);
  22902. + pfn = (uint32_t)resource->res_base_mem & 0x3FFFFFFF;
  22903. + pfn += mm_vc_mem_phys_addr;
  22904. + pfn += page_offset;
  22905. + pfn >>= PAGE_SHIFT;
  22906. +
  22907. + /* Finally, remap it */
  22908. + ret = vm_insert_pfn(vma, (unsigned long)vmf->virtual_address, pfn);
  22909. +
  22910. + switch (ret) {
  22911. + case 0:
  22912. + case -ERESTARTSYS:
  22913. + return VM_FAULT_NOPAGE;
  22914. + case -ENOMEM:
  22915. + case -EAGAIN:
  22916. + return VM_FAULT_OOM;
  22917. + default:
  22918. + return VM_FAULT_SIGBUS;
  22919. + }
  22920. +}
  22921. +
  22922. +static struct vm_operations_struct vcsm_vm_ops = {
  22923. + .open = vcsm_vma_open,
  22924. + .close = vcsm_vma_close,
  22925. + .fault = vcsm_vma_fault,
  22926. +};
  22927. +
  22928. +/* Walks a VMA and clean each valid page from the cache */
  22929. +static void vcsm_vma_cache_clean_page_range(unsigned long addr,
  22930. + unsigned long end)
  22931. +{
  22932. + pgd_t *pgd;
  22933. + pud_t *pud;
  22934. + pmd_t *pmd;
  22935. + pte_t *pte;
  22936. + unsigned long pgd_next, pud_next, pmd_next;
  22937. +
  22938. + if (addr >= end)
  22939. + return;
  22940. +
  22941. + /* Walk PGD */
  22942. + pgd = pgd_offset(current->mm, addr);
  22943. + do {
  22944. + pgd_next = pgd_addr_end(addr, end);
  22945. +
  22946. + if (pgd_none(*pgd) || pgd_bad(*pgd))
  22947. + continue;
  22948. +
  22949. + /* Walk PUD */
  22950. + pud = pud_offset(pgd, addr);
  22951. + do {
  22952. + pud_next = pud_addr_end(addr, pgd_next);
  22953. + if (pud_none(*pud) || pud_bad(*pud))
  22954. + continue;
  22955. +
  22956. + /* Walk PMD */
  22957. + pmd = pmd_offset(pud, addr);
  22958. + do {
  22959. + pmd_next = pmd_addr_end(addr, pud_next);
  22960. + if (pmd_none(*pmd) || pmd_bad(*pmd))
  22961. + continue;
  22962. +
  22963. + /* Walk PTE */
  22964. + pte = pte_offset_map(pmd, addr);
  22965. + do {
  22966. + if (pte_none(*pte)
  22967. + || !pte_present(*pte))
  22968. + continue;
  22969. +
  22970. + /* Clean + invalidate */
  22971. + dmac_flush_range((const void *) addr,
  22972. + (const void *)
  22973. + (addr + PAGE_SIZE));
  22974. +
  22975. + } while (pte++, addr +=
  22976. + PAGE_SIZE, addr != pmd_next);
  22977. + pte_unmap(pte);
  22978. +
  22979. + } while (pmd++, addr = pmd_next, addr != pud_next);
  22980. +
  22981. + } while (pud++, addr = pud_next, addr != pgd_next);
  22982. + } while (pgd++, addr = pgd_next, addr != end);
  22983. +}
  22984. +
  22985. +/* Map an allocated data into something that the user space.
  22986. +*/
  22987. +static int vc_sm_mmap(struct file *file, struct vm_area_struct *vma)
  22988. +{
  22989. + int ret = 0;
  22990. + struct SM_PRIV_DATA_T *file_data =
  22991. + (struct SM_PRIV_DATA_T *)file->private_data;
  22992. + struct SM_RESOURCE_T *resource = NULL;
  22993. + struct sm_mmap *map = NULL;
  22994. +
  22995. + /* Make sure the device was started properly.
  22996. + */
  22997. + if ((sm_state == NULL) || (file_data == NULL)) {
  22998. + pr_err("[%s]: invalid device\n", __func__);
  22999. + return -EPERM;
  23000. + }
  23001. +
  23002. + pr_debug("[%s]: private data %p, guid %x\n", __func__, file_data,
  23003. + ((unsigned int)vma->vm_pgoff << PAGE_SHIFT));
  23004. +
  23005. + /* We lookup to make sure that the data we are being asked to mmap is
  23006. + ** something that we allocated.
  23007. + **
  23008. + ** We use the offset information as the key to tell us which resource
  23009. + ** we are mapping.
  23010. + */
  23011. + resource = vmcs_sm_acquire_resource(file_data,
  23012. + ((unsigned int)vma->vm_pgoff <<
  23013. + PAGE_SHIFT));
  23014. + if (resource == NULL) {
  23015. + pr_err("[%s]: failed to locate resource for guid %x\n", __func__,
  23016. + ((unsigned int)vma->vm_pgoff << PAGE_SHIFT));
  23017. + return -ENOMEM;
  23018. + }
  23019. +
  23020. + pr_debug("[%s]: guid %x, tgid %u, %u, %u\n",
  23021. + __func__, resource->res_guid, current->tgid, resource->pid,
  23022. + file_data->pid);
  23023. +
  23024. + /* Check permissions.
  23025. + */
  23026. + if (resource->pid && (resource->pid != current->tgid)) {
  23027. + pr_err("[%s]: current tgid %u != %u owner\n",
  23028. + __func__, current->tgid, resource->pid);
  23029. + ret = -EPERM;
  23030. + goto error;
  23031. + }
  23032. +
  23033. + /* Verify that what we are asked to mmap is proper.
  23034. + */
  23035. + if (resource->res_size != (unsigned int)(vma->vm_end - vma->vm_start)) {
  23036. + pr_err("[%s]: size inconsistency (resource: %u - mmap: %u)\n",
  23037. + __func__,
  23038. + resource->res_size,
  23039. + (unsigned int)(vma->vm_end - vma->vm_start));
  23040. +
  23041. + ret = -EINVAL;
  23042. + goto error;
  23043. + }
  23044. +
  23045. + /* Keep track of the tuple in the global resource list such that one
  23046. + * can do a mapping lookup for address/memory handle.
  23047. + */
  23048. + map = kzalloc(sizeof(*map), GFP_KERNEL);
  23049. + if (map == NULL) {
  23050. + pr_err("[%s]: failed to allocate global tracking resource\n",
  23051. + __func__);
  23052. + ret = -ENOMEM;
  23053. + goto error;
  23054. + }
  23055. +
  23056. + map->res_pid = current->tgid;
  23057. + map->res_vc_hdl = resource->res_handle;
  23058. + map->res_usr_hdl = resource->res_guid;
  23059. + map->res_addr = (long unsigned int)vma->vm_start;
  23060. + map->resource = resource;
  23061. + map->vma = vma;
  23062. + vmcs_sm_add_map(sm_state, resource, map);
  23063. +
  23064. + /* We are not actually mapping the pages, we just provide a fault
  23065. + ** handler to allow pages to be mapped when accessed
  23066. + */
  23067. + vma->vm_flags |=
  23068. + VM_IO | VM_PFNMAP | VM_DONTCOPY | VM_DONTEXPAND;
  23069. + vma->vm_ops = &vcsm_vm_ops;
  23070. + vma->vm_private_data = map;
  23071. +
  23072. + /* vm_pgoff is the first PFN of the mapped memory */
  23073. + vma->vm_pgoff = (unsigned long)resource->res_base_mem & 0x3FFFFFFF;
  23074. + vma->vm_pgoff += mm_vc_mem_phys_addr;
  23075. + vma->vm_pgoff >>= PAGE_SHIFT;
  23076. +
  23077. + if ((resource->res_cached == VMCS_SM_CACHE_NONE) ||
  23078. + (resource->res_cached == VMCS_SM_CACHE_VC)) {
  23079. + /* Allocated non host cached memory, honour it.
  23080. + */
  23081. + vma->vm_page_prot = pgprot_noncached(vma->vm_page_prot);
  23082. + }
  23083. +
  23084. + pr_debug("[%s]: resource %p (guid %x) - cnt %u, base address %p, handle %x, size %u (%u), cache %u\n",
  23085. + __func__,
  23086. + resource, resource->res_guid, resource->lock_count,
  23087. + resource->res_base_mem, resource->res_handle,
  23088. + resource->res_size, (unsigned int)(vma->vm_end - vma->vm_start),
  23089. + resource->res_cached);
  23090. +
  23091. + pr_debug("[%s]: resource %p (base address %p, handle %x) - map-count %d, usr-addr %x\n",
  23092. + __func__, resource, resource->res_base_mem,
  23093. + resource->res_handle, resource->map_count,
  23094. + (unsigned int)vma->vm_start);
  23095. +
  23096. + vcsm_vma_open(vma);
  23097. + resource->res_stats[MAP]++;
  23098. + vmcs_sm_release_resource(resource, 0);
  23099. + return 0;
  23100. +
  23101. +error:
  23102. + vmcs_sm_release_resource(resource, 0);
  23103. + resource->res_stats[MAP_FAIL]++;
  23104. + return ret;
  23105. +}
  23106. +
  23107. +/* Allocate a shared memory handle and block.
  23108. +*/
  23109. +int vc_sm_ioctl_alloc(struct SM_PRIV_DATA_T *private,
  23110. + struct vmcs_sm_ioctl_alloc *ioparam)
  23111. +{
  23112. + int ret = 0;
  23113. + int status;
  23114. + struct SM_RESOURCE_T *resource;
  23115. + VC_SM_ALLOC_T alloc = { 0 };
  23116. + VC_SM_ALLOC_RESULT_T result = { 0 };
  23117. +
  23118. + /* Setup our allocation parameters */
  23119. + alloc.type = ((ioparam->cached == VMCS_SM_CACHE_VC)
  23120. + || (ioparam->cached ==
  23121. + VMCS_SM_CACHE_BOTH)) ? VC_SM_ALLOC_CACHED :
  23122. + VC_SM_ALLOC_NON_CACHED;
  23123. + alloc.base_unit = ioparam->size;
  23124. + alloc.num_unit = ioparam->num;
  23125. + alloc.allocator = current->tgid;
  23126. + /* Align to kernel page size */
  23127. + alloc.alignement = 4096;
  23128. + /* Align the size to the kernel page size */
  23129. + alloc.base_unit =
  23130. + (alloc.base_unit + alloc.alignement - 1) & ~(alloc.alignement - 1);
  23131. + if (*ioparam->name) {
  23132. + memcpy(alloc.name, ioparam->name, sizeof(alloc.name) - 1);
  23133. + } else {
  23134. + memcpy(alloc.name, VMCS_SM_RESOURCE_NAME_DEFAULT,
  23135. + sizeof(VMCS_SM_RESOURCE_NAME_DEFAULT));
  23136. + }
  23137. +
  23138. + pr_debug("[%s]: attempt to allocate \"%s\" data - type %u, base %u (%u), num %u, alignement %u\n",
  23139. + __func__, alloc.name, alloc.type, ioparam->size,
  23140. + alloc.base_unit, alloc.num_unit, alloc.alignement);
  23141. +
  23142. + /* Allocate local resource to track this allocation.
  23143. + */
  23144. + resource = kzalloc(sizeof(*resource), GFP_KERNEL);
  23145. + if (!resource) {
  23146. + ret = -ENOMEM;
  23147. + goto error;
  23148. + }
  23149. + INIT_LIST_HEAD(&resource->map_list);
  23150. + resource->ref_count++;
  23151. + resource->pid = current->tgid;
  23152. +
  23153. + /* Allocate the videocore resource.
  23154. + */
  23155. + status = vc_vchi_sm_alloc(sm_state->sm_handle, &alloc, &result,
  23156. + &private->int_trans_id);
  23157. + if (status == -EINTR) {
  23158. + pr_debug("[%s]: requesting allocate memory action restart (trans_id: %u)\n",
  23159. + __func__, private->int_trans_id);
  23160. + ret = -ERESTARTSYS;
  23161. + private->restart_sys = -EINTR;
  23162. + private->int_action = VC_SM_MSG_TYPE_ALLOC;
  23163. + goto error;
  23164. + } else if (status != 0 || (status == 0 && result.res_mem == NULL)) {
  23165. + pr_err("[%s]: failed to allocate memory on videocore (status: %u, trans_id: %u)\n",
  23166. + __func__, status, private->int_trans_id);
  23167. + ret = -ENOMEM;
  23168. + resource->res_stats[ALLOC_FAIL]++;
  23169. + goto error;
  23170. + }
  23171. +
  23172. + /* Keep track of the resource we created.
  23173. + */
  23174. + resource->private = private;
  23175. + resource->res_handle = result.res_handle;
  23176. + resource->res_base_mem = result.res_mem;
  23177. + resource->res_size = alloc.base_unit * alloc.num_unit;
  23178. + resource->res_cached = ioparam->cached;
  23179. +
  23180. + /* Kernel/user GUID. This global identifier is used for mmap'ing the
  23181. + * allocated region from user space, it is passed as the mmap'ing
  23182. + * offset, we use it to 'hide' the videocore handle/address.
  23183. + */
  23184. + mutex_lock(&sm_state->lock);
  23185. + resource->res_guid = ++sm_state->guid;
  23186. + mutex_unlock(&sm_state->lock);
  23187. + resource->res_guid <<= PAGE_SHIFT;
  23188. +
  23189. + vmcs_sm_add_resource(private, resource);
  23190. +
  23191. + pr_debug("[%s]: allocated data - guid %x, hdl %x, base address %p, size %d, cache %d\n",
  23192. + __func__, resource->res_guid, resource->res_handle,
  23193. + resource->res_base_mem, resource->res_size,
  23194. + resource->res_cached);
  23195. +
  23196. + /* We're done */
  23197. + resource->res_stats[ALLOC]++;
  23198. + ioparam->handle = resource->res_guid;
  23199. + return 0;
  23200. +
  23201. +error:
  23202. + pr_err("[%s]: failed to allocate \"%s\" data (%i) - type %u, base %u (%u), num %u, alignment %u\n",
  23203. + __func__, alloc.name, ret, alloc.type, ioparam->size,
  23204. + alloc.base_unit, alloc.num_unit, alloc.alignement);
  23205. + if (resource != NULL) {
  23206. + vc_sm_resource_deceased(resource, 1);
  23207. + kfree(resource);
  23208. + }
  23209. + return ret;
  23210. +}
  23211. +
  23212. +/* Share an allocate memory handle and block.
  23213. +*/
  23214. +int vc_sm_ioctl_alloc_share(struct SM_PRIV_DATA_T *private,
  23215. + struct vmcs_sm_ioctl_alloc_share *ioparam)
  23216. +{
  23217. + struct SM_RESOURCE_T *resource, *shared_resource;
  23218. + int ret = 0;
  23219. +
  23220. + pr_debug("[%s]: attempt to share resource %u\n", __func__,
  23221. + ioparam->handle);
  23222. +
  23223. + shared_resource = vmcs_sm_acquire_global_resource(ioparam->handle);
  23224. + if (shared_resource == NULL) {
  23225. + ret = -ENOMEM;
  23226. + goto error;
  23227. + }
  23228. +
  23229. + /* Allocate local resource to track this allocation.
  23230. + */
  23231. + resource = kzalloc(sizeof(*resource), GFP_KERNEL);
  23232. + if (resource == NULL) {
  23233. + pr_err("[%s]: failed to allocate local tracking resource\n",
  23234. + __func__);
  23235. + ret = -ENOMEM;
  23236. + goto error;
  23237. + }
  23238. + INIT_LIST_HEAD(&resource->map_list);
  23239. + resource->ref_count++;
  23240. + resource->pid = current->tgid;
  23241. +
  23242. + /* Keep track of the resource we created.
  23243. + */
  23244. + resource->private = private;
  23245. + resource->res_handle = shared_resource->res_handle;
  23246. + resource->res_base_mem = shared_resource->res_base_mem;
  23247. + resource->res_size = shared_resource->res_size;
  23248. + resource->res_cached = shared_resource->res_cached;
  23249. + resource->res_shared = shared_resource;
  23250. +
  23251. + mutex_lock(&sm_state->lock);
  23252. + resource->res_guid = ++sm_state->guid;
  23253. + mutex_unlock(&sm_state->lock);
  23254. + resource->res_guid <<= PAGE_SHIFT;
  23255. +
  23256. + vmcs_sm_add_resource(private, resource);
  23257. +
  23258. + pr_debug("[%s]: allocated data - guid %x, hdl %x, base address %p, size %d, cache %d\n",
  23259. + __func__, resource->res_guid, resource->res_handle,
  23260. + resource->res_base_mem, resource->res_size,
  23261. + resource->res_cached);
  23262. +
  23263. + /* We're done */
  23264. + resource->res_stats[ALLOC]++;
  23265. + ioparam->handle = resource->res_guid;
  23266. + ioparam->size = resource->res_size;
  23267. + return 0;
  23268. +
  23269. +error:
  23270. + pr_err("[%s]: failed to share %u\n", __func__, ioparam->handle);
  23271. + if (shared_resource != NULL)
  23272. + vmcs_sm_release_resource(shared_resource, 0);
  23273. +
  23274. + return ret;
  23275. +}
  23276. +
  23277. +/* Free a previously allocated shared memory handle and block.
  23278. +*/
  23279. +static int vc_sm_ioctl_free(struct SM_PRIV_DATA_T *private,
  23280. + struct vmcs_sm_ioctl_free *ioparam)
  23281. +{
  23282. + struct SM_RESOURCE_T *resource =
  23283. + vmcs_sm_acquire_resource(private, ioparam->handle);
  23284. +
  23285. + if (resource == NULL) {
  23286. + pr_err("[%s]: resource for guid %u does not exist\n", __func__,
  23287. + ioparam->handle);
  23288. + return -EINVAL;
  23289. + }
  23290. +
  23291. + /* Check permissions.
  23292. + */
  23293. + if (resource->pid && (resource->pid != current->tgid)) {
  23294. + pr_err("[%s]: current tgid %u != %u owner\n",
  23295. + __func__, current->tgid, resource->pid);
  23296. + vmcs_sm_release_resource(resource, 0);
  23297. + return -EPERM;
  23298. + }
  23299. +
  23300. + vmcs_sm_release_resource(resource, 0);
  23301. + vmcs_sm_release_resource(resource, 0);
  23302. + return 0;
  23303. +}
  23304. +
  23305. +/* Resize a previously allocated shared memory handle and block.
  23306. +*/
  23307. +static int vc_sm_ioctl_resize(struct SM_PRIV_DATA_T *private,
  23308. + struct vmcs_sm_ioctl_resize *ioparam)
  23309. +{
  23310. + int ret = 0;
  23311. + int status;
  23312. + VC_SM_RESIZE_T resize;
  23313. + struct SM_RESOURCE_T *resource;
  23314. +
  23315. + /* Locate resource from GUID.
  23316. + */
  23317. + resource = vmcs_sm_acquire_resource(private, ioparam->handle);
  23318. + if (!resource) {
  23319. + pr_err("[%s]: failed resource - guid %x\n",
  23320. + __func__, ioparam->handle);
  23321. + ret = -EFAULT;
  23322. + goto error;
  23323. + }
  23324. +
  23325. + /* If the resource is locked, its reference count will be not NULL,
  23326. + ** in which case we will not be allowed to resize it anyways, so
  23327. + ** reject the attempt here.
  23328. + */
  23329. + if (resource->lock_count != 0) {
  23330. + pr_err("[%s]: cannot resize - guid %x, ref-cnt %d\n",
  23331. + __func__, ioparam->handle, resource->lock_count);
  23332. + ret = -EFAULT;
  23333. + goto error;
  23334. + }
  23335. +
  23336. + /* Check permissions.
  23337. + */
  23338. + if (resource->pid && (resource->pid != current->tgid)) {
  23339. + pr_err("[%s]: current tgid %u != %u owner\n", __func__,
  23340. + current->tgid, resource->pid);
  23341. + ret = -EPERM;
  23342. + goto error;
  23343. + }
  23344. +
  23345. + if (resource->map_count != 0) {
  23346. + pr_err("[%s]: cannot resize - guid %x, ref-cnt %d\n",
  23347. + __func__, ioparam->handle, resource->map_count);
  23348. + ret = -EFAULT;
  23349. + goto error;
  23350. + }
  23351. +
  23352. + resize.res_handle = resource->res_handle;
  23353. + resize.res_mem = resource->res_base_mem;
  23354. + resize.res_new_size = ioparam->new_size;
  23355. +
  23356. + pr_debug("[%s]: attempt to resize data - guid %x, hdl %x, base address %p\n",
  23357. + __func__, ioparam->handle, resize.res_handle, resize.res_mem);
  23358. +
  23359. + /* Resize the videocore allocated resource.
  23360. + */
  23361. + status = vc_vchi_sm_resize(sm_state->sm_handle, &resize,
  23362. + &private->int_trans_id);
  23363. + if (status == -EINTR) {
  23364. + pr_debug("[%s]: requesting resize memory action restart (trans_id: %u)\n",
  23365. + __func__, private->int_trans_id);
  23366. + ret = -ERESTARTSYS;
  23367. + private->restart_sys = -EINTR;
  23368. + private->int_action = VC_SM_MSG_TYPE_RESIZE;
  23369. + goto error;
  23370. + } else if (status != 0) {
  23371. + pr_err("[%s]: failed to resize memory on videocore (status: %u, trans_id: %u)\n",
  23372. + __func__, status, private->int_trans_id);
  23373. + ret = -EPERM;
  23374. + goto error;
  23375. + }
  23376. +
  23377. + pr_debug("[%s]: success to resize data - hdl %x, size %d -> %d\n",
  23378. + __func__, resize.res_handle, resource->res_size,
  23379. + resize.res_new_size);
  23380. +
  23381. + /* Successfully resized, save the information and inform the user.
  23382. + */
  23383. + ioparam->old_size = resource->res_size;
  23384. + resource->res_size = resize.res_new_size;
  23385. +
  23386. +error:
  23387. + if (resource)
  23388. + vmcs_sm_release_resource(resource, 0);
  23389. +
  23390. + return ret;
  23391. +}
  23392. +
  23393. +/* Lock a previously allocated shared memory handle and block.
  23394. +*/
  23395. +static int vc_sm_ioctl_lock(struct SM_PRIV_DATA_T *private,
  23396. + struct vmcs_sm_ioctl_lock_unlock *ioparam,
  23397. + int change_cache, enum vmcs_sm_cache_e cache_type,
  23398. + unsigned int vc_addr)
  23399. +{
  23400. + int status;
  23401. + VC_SM_LOCK_UNLOCK_T lock;
  23402. + VC_SM_LOCK_RESULT_T result;
  23403. + struct SM_RESOURCE_T *resource;
  23404. + int ret = 0;
  23405. + struct sm_mmap *map, *map_tmp;
  23406. + long unsigned int phys_addr;
  23407. +
  23408. + map = NULL;
  23409. +
  23410. + /* Locate resource from GUID.
  23411. + */
  23412. + resource = vmcs_sm_acquire_resource(private, ioparam->handle);
  23413. + if (resource == NULL) {
  23414. + ret = -EINVAL;
  23415. + goto error;
  23416. + }
  23417. +
  23418. + /* Check permissions.
  23419. + */
  23420. + if (resource->pid && (resource->pid != current->tgid)) {
  23421. + pr_err("[%s]: current tgid %u != %u owner\n", __func__,
  23422. + current->tgid, resource->pid);
  23423. + ret = -EPERM;
  23424. + goto error;
  23425. + }
  23426. +
  23427. + lock.res_handle = resource->res_handle;
  23428. + lock.res_mem = resource->res_base_mem;
  23429. +
  23430. + /* Take the lock and get the address to be mapped.
  23431. + */
  23432. + if (vc_addr == 0) {
  23433. + pr_debug("[%s]: attempt to lock data - guid %x, hdl %x, base address %p\n",
  23434. + __func__, ioparam->handle, lock.res_handle,
  23435. + lock.res_mem);
  23436. +
  23437. + /* Lock the videocore allocated resource.
  23438. + */
  23439. + status = vc_vchi_sm_lock(sm_state->sm_handle, &lock, &result,
  23440. + &private->int_trans_id);
  23441. + if (status == -EINTR) {
  23442. + pr_debug("[%s]: requesting lock memory action restart (trans_id: %u)\n",
  23443. + __func__, private->int_trans_id);
  23444. + ret = -ERESTARTSYS;
  23445. + private->restart_sys = -EINTR;
  23446. + private->int_action = VC_SM_MSG_TYPE_LOCK;
  23447. + goto error;
  23448. + } else if (status != 0 ||
  23449. + (status == 0 && result.res_mem == NULL)) {
  23450. + pr_err("[%s]: failed to lock memory on videocore (status: %u, trans_id: %u)\n",
  23451. + __func__, status, private->int_trans_id);
  23452. + ret = -EPERM;
  23453. + resource->res_stats[LOCK_FAIL]++;
  23454. + goto error;
  23455. + }
  23456. +
  23457. + pr_debug("[%s]: succeed to lock data - hdl %x, base address %p (%p), ref-cnt %d\n",
  23458. + __func__, lock.res_handle, result.res_mem,
  23459. + lock.res_mem, resource->lock_count);
  23460. + }
  23461. + /* Lock assumed taken already, address to be mapped is known.
  23462. + */
  23463. + else
  23464. + resource->res_base_mem = (void *)vc_addr;
  23465. +
  23466. + resource->res_stats[LOCK]++;
  23467. + resource->lock_count++;
  23468. +
  23469. + /* Keep track of the new base memory allocation if it has changed.
  23470. + */
  23471. + if ((vc_addr == 0) &&
  23472. + (result.res_mem != NULL) &&
  23473. + (result.res_old_mem != NULL) &&
  23474. + (result.res_mem != result.res_old_mem)) {
  23475. + resource->res_base_mem = result.res_mem;
  23476. +
  23477. + /* Kernel allocated resources.
  23478. + */
  23479. + if (resource->pid == 0) {
  23480. + if (!list_empty(&resource->map_list)) {
  23481. + list_for_each_entry_safe(map, map_tmp,
  23482. + &resource->map_list,
  23483. + resource_map_list) {
  23484. + if (map->res_addr) {
  23485. + iounmap((void *)map->res_addr);
  23486. + map->res_addr = 0;
  23487. +
  23488. + vmcs_sm_remove_map(sm_state,
  23489. + map->resource,
  23490. + map);
  23491. + break;
  23492. + }
  23493. + }
  23494. + }
  23495. + }
  23496. + }
  23497. +
  23498. + if (change_cache)
  23499. + resource->res_cached = cache_type;
  23500. +
  23501. + if (resource->map_count) {
  23502. + ioparam->addr =
  23503. + vmcs_sm_usr_address_from_pid_and_usr_handle(
  23504. + current->tgid, ioparam->handle);
  23505. +
  23506. + pr_debug("[%s] map_count %d private->pid %d current->tgid %d hnd %x addr %u\n",
  23507. + __func__, resource->map_count, private->pid,
  23508. + current->tgid, ioparam->handle, ioparam->addr);
  23509. + } else {
  23510. + /* Kernel allocated resources.
  23511. + */
  23512. + if (resource->pid == 0) {
  23513. + pr_debug("[%s]: attempt mapping kernel resource - guid %x, hdl %x\n",
  23514. + __func__, ioparam->handle, lock.res_handle);
  23515. +
  23516. + ioparam->addr = 0;
  23517. +
  23518. + map = kzalloc(sizeof(*map), GFP_KERNEL);
  23519. + if (map == NULL) {
  23520. + pr_err("[%s]: failed allocating tracker\n",
  23521. + __func__);
  23522. + ret = -ENOMEM;
  23523. + goto error;
  23524. + } else {
  23525. + phys_addr = (uint32_t)resource->res_base_mem &
  23526. + 0x3FFFFFFF;
  23527. + phys_addr += mm_vc_mem_phys_addr;
  23528. + if (resource->res_cached
  23529. + == VMCS_SM_CACHE_HOST) {
  23530. + ioparam->addr = (long unsigned int)
  23531. + /* TODO - make cached work */
  23532. + ioremap_nocache(phys_addr,
  23533. + resource->res_size);
  23534. +
  23535. + pr_debug("[%s]: mapping kernel - guid %x, hdl %x - cached mapping %u\n",
  23536. + __func__, ioparam->handle,
  23537. + lock.res_handle, ioparam->addr);
  23538. + } else {
  23539. + ioparam->addr = (long unsigned int)
  23540. + ioremap_nocache(phys_addr,
  23541. + resource->res_size);
  23542. +
  23543. + pr_debug("[%s]: mapping kernel- guid %x, hdl %x - non cached mapping %u\n",
  23544. + __func__, ioparam->handle,
  23545. + lock.res_handle, ioparam->addr);
  23546. + }
  23547. +
  23548. + map->res_pid = 0;
  23549. + map->res_vc_hdl = resource->res_handle;
  23550. + map->res_usr_hdl = resource->res_guid;
  23551. + map->res_addr = ioparam->addr;
  23552. + map->resource = resource;
  23553. + map->vma = NULL;
  23554. +
  23555. + vmcs_sm_add_map(sm_state, resource, map);
  23556. + }
  23557. + } else
  23558. + ioparam->addr = 0;
  23559. + }
  23560. +
  23561. +error:
  23562. + if (resource)
  23563. + vmcs_sm_release_resource(resource, 0);
  23564. +
  23565. + return ret;
  23566. +}
  23567. +
  23568. +/* Unlock a previously allocated shared memory handle and block.
  23569. +*/
  23570. +static int vc_sm_ioctl_unlock(struct SM_PRIV_DATA_T *private,
  23571. + struct vmcs_sm_ioctl_lock_unlock *ioparam,
  23572. + int flush, int wait_reply, int no_vc_unlock)
  23573. +{
  23574. + int status;
  23575. + VC_SM_LOCK_UNLOCK_T unlock;
  23576. + struct sm_mmap *map, *map_tmp;
  23577. + struct SM_RESOURCE_T *resource;
  23578. + int ret = 0;
  23579. +
  23580. + map = NULL;
  23581. +
  23582. + /* Locate resource from GUID.
  23583. + */
  23584. + resource = vmcs_sm_acquire_resource(private, ioparam->handle);
  23585. + if (resource == NULL) {
  23586. + ret = -EINVAL;
  23587. + goto error;
  23588. + }
  23589. +
  23590. + /* Check permissions.
  23591. + */
  23592. + if (resource->pid && (resource->pid != current->tgid)) {
  23593. + pr_err("[%s]: current tgid %u != %u owner\n",
  23594. + __func__, current->tgid, resource->pid);
  23595. + ret = -EPERM;
  23596. + goto error;
  23597. + }
  23598. +
  23599. + unlock.res_handle = resource->res_handle;
  23600. + unlock.res_mem = resource->res_base_mem;
  23601. +
  23602. + pr_debug("[%s]: attempt to unlock data - guid %x, hdl %x, base address %p\n",
  23603. + __func__, ioparam->handle, unlock.res_handle, unlock.res_mem);
  23604. +
  23605. + /* User space allocated resources.
  23606. + */
  23607. + if (resource->pid) {
  23608. + /* Flush if requested */
  23609. + if (resource->res_cached && flush) {
  23610. + dma_addr_t phys_addr = 0;
  23611. + resource->res_stats[FLUSH]++;
  23612. +
  23613. + phys_addr =
  23614. + (dma_addr_t)((uint32_t)resource->res_base_mem &
  23615. + 0x3FFFFFFF);
  23616. + phys_addr += (dma_addr_t)mm_vc_mem_phys_addr;
  23617. +
  23618. + /* L1 cache flush */
  23619. + down_read(&current->mm->mmap_sem);
  23620. + list_for_each_entry(map, &resource->map_list,
  23621. + resource_map_list) {
  23622. + if (map->vma) {
  23623. + unsigned long start;
  23624. + unsigned long end;
  23625. + start = map->vma->vm_start;
  23626. + end = map->vma->vm_end;
  23627. +
  23628. + vcsm_vma_cache_clean_page_range(
  23629. + start, end);
  23630. + }
  23631. + }
  23632. + up_read(&current->mm->mmap_sem);
  23633. +
  23634. + /* L2 cache flush */
  23635. + outer_clean_range(phys_addr,
  23636. + phys_addr +
  23637. + (size_t) resource->res_size);
  23638. + }
  23639. +
  23640. + /* We need to zap all the vmas associated with this resource */
  23641. + if (resource->lock_count == 1) {
  23642. + down_read(&current->mm->mmap_sem);
  23643. + list_for_each_entry(map, &resource->map_list,
  23644. + resource_map_list) {
  23645. + if (map->vma) {
  23646. + zap_vma_ptes(map->vma,
  23647. + map->vma->vm_start,
  23648. + map->vma->vm_end -
  23649. + map->vma->vm_start);
  23650. + }
  23651. + }
  23652. + up_read(&current->mm->mmap_sem);
  23653. + }
  23654. + }
  23655. + /* Kernel allocated resources. */
  23656. + else {
  23657. + /* Global + Taken in this context */
  23658. + if (resource->ref_count == 2) {
  23659. + if (!list_empty(&resource->map_list)) {
  23660. + list_for_each_entry_safe(map, map_tmp,
  23661. + &resource->map_list,
  23662. + resource_map_list) {
  23663. + if (map->res_addr) {
  23664. + if (flush &&
  23665. + (resource->res_cached ==
  23666. + VMCS_SM_CACHE_HOST)) {
  23667. + long unsigned int
  23668. + phys_addr;
  23669. + phys_addr = (uint32_t)
  23670. + resource->res_base_mem & 0x3FFFFFFF;
  23671. + phys_addr +=
  23672. + mm_vc_mem_phys_addr;
  23673. +
  23674. + /* L1 cache flush */
  23675. + dmac_flush_range((const
  23676. + void
  23677. + *)
  23678. + map->res_addr, (const void *)
  23679. + (map->res_addr + resource->res_size));
  23680. +
  23681. + /* L2 cache flush */
  23682. + outer_clean_range
  23683. + (phys_addr,
  23684. + phys_addr +
  23685. + (size_t)
  23686. + resource->res_size);
  23687. + }
  23688. +
  23689. + iounmap((void *)map->res_addr);
  23690. + map->res_addr = 0;
  23691. +
  23692. + vmcs_sm_remove_map(sm_state,
  23693. + map->resource,
  23694. + map);
  23695. + break;
  23696. + }
  23697. + }
  23698. + }
  23699. + }
  23700. + }
  23701. +
  23702. + if (resource->lock_count) {
  23703. + /* Bypass the videocore unlock.
  23704. + */
  23705. + if (no_vc_unlock)
  23706. + status = 0;
  23707. + /* Unlock the videocore allocated resource.
  23708. + */
  23709. + else {
  23710. + status =
  23711. + vc_vchi_sm_unlock(sm_state->sm_handle, &unlock,
  23712. + &private->int_trans_id,
  23713. + wait_reply);
  23714. + if (status == -EINTR) {
  23715. + pr_debug("[%s]: requesting unlock memory action restart (trans_id: %u)\n",
  23716. + __func__, private->int_trans_id);
  23717. +
  23718. + ret = -ERESTARTSYS;
  23719. + resource->res_stats[UNLOCK]--;
  23720. + private->restart_sys = -EINTR;
  23721. + private->int_action = VC_SM_MSG_TYPE_UNLOCK;
  23722. + goto error;
  23723. + } else if (status != 0) {
  23724. + pr_err("[%s]: failed to unlock vc mem (status: %u, trans_id: %u)\n",
  23725. + __func__, status, private->int_trans_id);
  23726. +
  23727. + ret = -EPERM;
  23728. + resource->res_stats[UNLOCK_FAIL]++;
  23729. + goto error;
  23730. + }
  23731. + }
  23732. +
  23733. + resource->res_stats[UNLOCK]++;
  23734. + resource->lock_count--;
  23735. + }
  23736. +
  23737. + pr_debug("[%s]: success to unlock data - hdl %x, base address %p, ref-cnt %d\n",
  23738. + __func__, unlock.res_handle, unlock.res_mem,
  23739. + resource->lock_count);
  23740. +
  23741. +error:
  23742. + if (resource)
  23743. + vmcs_sm_release_resource(resource, 0);
  23744. +
  23745. + return ret;
  23746. +}
  23747. +
  23748. +/* Handle control from host. */
  23749. +static long vc_sm_ioctl(struct file *file, unsigned int cmd, unsigned long arg)
  23750. +{
  23751. + int ret = 0;
  23752. + unsigned int cmdnr = _IOC_NR(cmd);
  23753. + struct SM_PRIV_DATA_T *file_data =
  23754. + (struct SM_PRIV_DATA_T *)file->private_data;
  23755. + struct SM_RESOURCE_T *resource = NULL;
  23756. +
  23757. + /* Validate we can work with this device. */
  23758. + if ((sm_state == NULL) || (file_data == NULL)) {
  23759. + pr_err("[%s]: invalid device\n", __func__);
  23760. + ret = -EPERM;
  23761. + goto out;
  23762. + }
  23763. +
  23764. + pr_debug("[%s]: cmd %x tgid %u, owner %u\n", __func__, cmdnr,
  23765. + current->tgid, file_data->pid);
  23766. +
  23767. + /* Action is a re-post of a previously interrupted action? */
  23768. + if (file_data->restart_sys == -EINTR) {
  23769. + VC_SM_ACTION_CLEAN_T action_clean;
  23770. +
  23771. + pr_debug("[%s]: clean up of action %u (trans_id: %u) following EINTR\n",
  23772. + __func__, file_data->int_action,
  23773. + file_data->int_trans_id);
  23774. +
  23775. + action_clean.res_action = file_data->int_action;
  23776. + action_clean.action_trans_id = file_data->int_trans_id;
  23777. +
  23778. + vc_vchi_sm_clean_up(sm_state->sm_handle, &action_clean);
  23779. +
  23780. + file_data->restart_sys = 0;
  23781. + }
  23782. +
  23783. + /* Now process the command.
  23784. + */
  23785. + switch (cmdnr) {
  23786. + /* New memory allocation.
  23787. + */
  23788. + case VMCS_SM_CMD_ALLOC:
  23789. + {
  23790. + struct vmcs_sm_ioctl_alloc ioparam;
  23791. +
  23792. + /* Get the parameter data.
  23793. + */
  23794. + if (copy_from_user
  23795. + (&ioparam, (void *)arg, sizeof(ioparam)) != 0) {
  23796. + pr_err("[%s]: failed to copy-from-user for cmd %x\n",
  23797. + __func__, cmdnr);
  23798. + ret = -EFAULT;
  23799. + goto out;
  23800. + }
  23801. +
  23802. + ret = vc_sm_ioctl_alloc(file_data, &ioparam);
  23803. + if (!ret &&
  23804. + (copy_to_user((void *)arg,
  23805. + &ioparam, sizeof(ioparam)) != 0)) {
  23806. + struct vmcs_sm_ioctl_free freeparam = {
  23807. + ioparam.handle
  23808. + };
  23809. + pr_err("[%s]: failed to copy-to-user for cmd %x\n",
  23810. + __func__, cmdnr);
  23811. + vc_sm_ioctl_free(file_data, &freeparam);
  23812. + ret = -EFAULT;
  23813. + }
  23814. +
  23815. + /* Done.
  23816. + */
  23817. + goto out;
  23818. + }
  23819. + break;
  23820. +
  23821. + /* Share existing memory allocation.
  23822. + */
  23823. + case VMCS_SM_CMD_ALLOC_SHARE:
  23824. + {
  23825. + struct vmcs_sm_ioctl_alloc_share ioparam;
  23826. +
  23827. + /* Get the parameter data.
  23828. + */
  23829. + if (copy_from_user
  23830. + (&ioparam, (void *)arg, sizeof(ioparam)) != 0) {
  23831. + pr_err("[%s]: failed to copy-from-user for cmd %x\n",
  23832. + __func__, cmdnr);
  23833. + ret = -EFAULT;
  23834. + goto out;
  23835. + }
  23836. +
  23837. + ret = vc_sm_ioctl_alloc_share(file_data, &ioparam);
  23838. +
  23839. + /* Copy result back to user.
  23840. + */
  23841. + if (!ret
  23842. + && copy_to_user((void *)arg, &ioparam,
  23843. + sizeof(ioparam)) != 0) {
  23844. + struct vmcs_sm_ioctl_free freeparam = {
  23845. + ioparam.handle
  23846. + };
  23847. + pr_err("[%s]: failed to copy-to-user for cmd %x\n",
  23848. + __func__, cmdnr);
  23849. + vc_sm_ioctl_free(file_data, &freeparam);
  23850. + ret = -EFAULT;
  23851. + }
  23852. +
  23853. + /* Done.
  23854. + */
  23855. + goto out;
  23856. + }
  23857. + break;
  23858. +
  23859. + /* Lock (attempt to) *and* register a cache behavior change.
  23860. + */
  23861. + case VMCS_SM_CMD_LOCK_CACHE:
  23862. + {
  23863. + struct vmcs_sm_ioctl_lock_cache ioparam;
  23864. + struct vmcs_sm_ioctl_lock_unlock lock;
  23865. +
  23866. + /* Get parameter data.
  23867. + */
  23868. + if (copy_from_user
  23869. + (&ioparam, (void *)arg, sizeof(ioparam)) != 0) {
  23870. + pr_err("[%s]: failed to copy-from-user for cmd %x\n",
  23871. + __func__, cmdnr);
  23872. + ret = -EFAULT;
  23873. + goto out;
  23874. + }
  23875. +
  23876. + lock.handle = ioparam.handle;
  23877. + ret =
  23878. + vc_sm_ioctl_lock(file_data, &lock, 1,
  23879. + ioparam.cached, 0);
  23880. +
  23881. + /* Done.
  23882. + */
  23883. + goto out;
  23884. + }
  23885. + break;
  23886. +
  23887. + /* Lock (attempt to) existing memory allocation.
  23888. + */
  23889. + case VMCS_SM_CMD_LOCK:
  23890. + {
  23891. + struct vmcs_sm_ioctl_lock_unlock ioparam;
  23892. +
  23893. + /* Get parameter data.
  23894. + */
  23895. + if (copy_from_user
  23896. + (&ioparam, (void *)arg, sizeof(ioparam)) != 0) {
  23897. + pr_err("[%s]: failed to copy-from-user for cmd %x\n",
  23898. + __func__, cmdnr);
  23899. + ret = -EFAULT;
  23900. + goto out;
  23901. + }
  23902. +
  23903. + ret = vc_sm_ioctl_lock(file_data, &ioparam, 0, 0, 0);
  23904. +
  23905. + /* Copy result back to user.
  23906. + */
  23907. + if (copy_to_user((void *)arg, &ioparam, sizeof(ioparam))
  23908. + != 0) {
  23909. + pr_err("[%s]: failed to copy-to-user for cmd %x\n",
  23910. + __func__, cmdnr);
  23911. + ret = -EFAULT;
  23912. + }
  23913. +
  23914. + /* Done.
  23915. + */
  23916. + goto out;
  23917. + }
  23918. + break;
  23919. +
  23920. + /* Unlock (attempt to) existing memory allocation.
  23921. + */
  23922. + case VMCS_SM_CMD_UNLOCK:
  23923. + {
  23924. + struct vmcs_sm_ioctl_lock_unlock ioparam;
  23925. +
  23926. + /* Get parameter data.
  23927. + */
  23928. + if (copy_from_user
  23929. + (&ioparam, (void *)arg, sizeof(ioparam)) != 0) {
  23930. + pr_err("[%s]: failed to copy-from-user for cmd %x\n",
  23931. + __func__, cmdnr);
  23932. + ret = -EFAULT;
  23933. + goto out;
  23934. + }
  23935. +
  23936. + ret = vc_sm_ioctl_unlock(file_data, &ioparam, 0, 1, 0);
  23937. +
  23938. + /* Done.
  23939. + */
  23940. + goto out;
  23941. + }
  23942. + break;
  23943. +
  23944. + /* Resize (attempt to) existing memory allocation.
  23945. + */
  23946. + case VMCS_SM_CMD_RESIZE:
  23947. + {
  23948. + struct vmcs_sm_ioctl_resize ioparam;
  23949. +
  23950. + /* Get parameter data.
  23951. + */
  23952. + if (copy_from_user
  23953. + (&ioparam, (void *)arg, sizeof(ioparam)) != 0) {
  23954. + pr_err("[%s]: failed to copy-from-user for cmd %x\n",
  23955. + __func__, cmdnr);
  23956. + ret = -EFAULT;
  23957. + goto out;
  23958. + }
  23959. +
  23960. + ret = vc_sm_ioctl_resize(file_data, &ioparam);
  23961. +
  23962. + /* Copy result back to user.
  23963. + */
  23964. + if (copy_to_user((void *)arg, &ioparam, sizeof(ioparam))
  23965. + != 0) {
  23966. + pr_err("[%s]: failed to copy-to-user for cmd %x\n",
  23967. + __func__, cmdnr);
  23968. + ret = -EFAULT;
  23969. + }
  23970. +
  23971. + /* Done.
  23972. + */
  23973. + goto out;
  23974. + }
  23975. + break;
  23976. +
  23977. + /* Terminate existing memory allocation.
  23978. + */
  23979. + case VMCS_SM_CMD_FREE:
  23980. + {
  23981. + struct vmcs_sm_ioctl_free ioparam;
  23982. +
  23983. + /* Get parameter data.
  23984. + */
  23985. + if (copy_from_user
  23986. + (&ioparam, (void *)arg, sizeof(ioparam)) != 0) {
  23987. + pr_err("[%s]: failed to copy-from-user for cmd %x\n",
  23988. + __func__, cmdnr);
  23989. + ret = -EFAULT;
  23990. + goto out;
  23991. + }
  23992. +
  23993. + ret = vc_sm_ioctl_free(file_data, &ioparam);
  23994. +
  23995. + /* Done.
  23996. + */
  23997. + goto out;
  23998. + }
  23999. + break;
  24000. +
  24001. + /* Walk allocation on videocore, information shows up in the
  24002. + ** videocore log.
  24003. + */
  24004. + case VMCS_SM_CMD_VC_WALK_ALLOC:
  24005. + {
  24006. + pr_debug("[%s]: invoking walk alloc\n", __func__);
  24007. +
  24008. + if (vc_vchi_sm_walk_alloc(sm_state->sm_handle) != 0)
  24009. + pr_err("[%s]: failed to walk-alloc on videocore\n",
  24010. + __func__);
  24011. +
  24012. + /* Done.
  24013. + */
  24014. + goto out;
  24015. + }
  24016. + break;
  24017. +/* Walk mapping table on host, information shows up in the
  24018. + ** kernel log.
  24019. + */
  24020. + case VMCS_SM_CMD_HOST_WALK_MAP:
  24021. + {
  24022. + /* Use pid of -1 to tell to walk the whole map. */
  24023. + vmcs_sm_host_walk_map_per_pid(-1);
  24024. +
  24025. + /* Done. */
  24026. + goto out;
  24027. + }
  24028. + break;
  24029. +
  24030. + /* Walk mapping table per process on host. */
  24031. + case VMCS_SM_CMD_HOST_WALK_PID_ALLOC:
  24032. + {
  24033. + struct vmcs_sm_ioctl_walk ioparam;
  24034. +
  24035. + /* Get parameter data. */
  24036. + if (copy_from_user(&ioparam,
  24037. + (void *)arg, sizeof(ioparam)) != 0) {
  24038. + pr_err("[%s]: failed to copy-from-user for cmd %x\n",
  24039. + __func__, cmdnr);
  24040. + ret = -EFAULT;
  24041. + goto out;
  24042. + }
  24043. +
  24044. + vmcs_sm_host_walk_alloc(file_data);
  24045. +
  24046. + /* Done. */
  24047. + goto out;
  24048. + }
  24049. + break;
  24050. +
  24051. + /* Walk allocation per process on host. */
  24052. + case VMCS_SM_CMD_HOST_WALK_PID_MAP:
  24053. + {
  24054. + struct vmcs_sm_ioctl_walk ioparam;
  24055. +
  24056. + /* Get parameter data. */
  24057. + if (copy_from_user(&ioparam,
  24058. + (void *)arg, sizeof(ioparam)) != 0) {
  24059. + pr_err("[%s]: failed to copy-from-user for cmd %x\n",
  24060. + __func__, cmdnr);
  24061. + ret = -EFAULT;
  24062. + goto out;
  24063. + }
  24064. +
  24065. + vmcs_sm_host_walk_map_per_pid(ioparam.pid);
  24066. +
  24067. + /* Done. */
  24068. + goto out;
  24069. + }
  24070. + break;
  24071. +
  24072. + /* Gets the size of the memory associated with a user handle. */
  24073. + case VMCS_SM_CMD_SIZE_USR_HANDLE:
  24074. + {
  24075. + struct vmcs_sm_ioctl_size ioparam;
  24076. +
  24077. + /* Get parameter data. */
  24078. + if (copy_from_user(&ioparam,
  24079. + (void *)arg, sizeof(ioparam)) != 0) {
  24080. + pr_err("[%s]: failed to copy-from-user for cmd %x\n",
  24081. + __func__, cmdnr);
  24082. + ret = -EFAULT;
  24083. + goto out;
  24084. + }
  24085. +
  24086. + /* Locate resource from GUID. */
  24087. + resource =
  24088. + vmcs_sm_acquire_resource(file_data, ioparam.handle);
  24089. + if (resource != NULL) {
  24090. + ioparam.size = resource->res_size;
  24091. + vmcs_sm_release_resource(resource, 0);
  24092. + } else {
  24093. + ioparam.size = 0;
  24094. + }
  24095. +
  24096. + if (copy_to_user((void *)arg,
  24097. + &ioparam, sizeof(ioparam)) != 0) {
  24098. + pr_err("[%s]: failed to copy-to-user for cmd %x\n",
  24099. + __func__, cmdnr);
  24100. + ret = -EFAULT;
  24101. + }
  24102. +
  24103. + /* Done. */
  24104. + goto out;
  24105. + }
  24106. + break;
  24107. +
  24108. + /* Verify we are dealing with a valid resource. */
  24109. + case VMCS_SM_CMD_CHK_USR_HANDLE:
  24110. + {
  24111. + struct vmcs_sm_ioctl_chk ioparam;
  24112. +
  24113. + /* Get parameter data.
  24114. + */
  24115. + if (copy_from_user(&ioparam,
  24116. + (void *)arg, sizeof(ioparam)) != 0) {
  24117. + pr_err("[%s]: failed to copy-from-user for cmd %x\n",
  24118. + __func__, cmdnr);
  24119. +
  24120. + ret = -EFAULT;
  24121. + goto out;
  24122. + }
  24123. +
  24124. + /* Locate resource from GUID. */
  24125. + resource =
  24126. + vmcs_sm_acquire_resource(file_data, ioparam.handle);
  24127. + if (resource == NULL)
  24128. + ret = -EINVAL;
  24129. + /* If the resource is cacheable, return additional
  24130. + * information that may be needed to flush the cache.
  24131. + */
  24132. + else if ((resource->res_cached == VMCS_SM_CACHE_HOST) ||
  24133. + (resource->res_cached == VMCS_SM_CACHE_BOTH)) {
  24134. + ioparam.addr =
  24135. + vmcs_sm_usr_address_from_pid_and_usr_handle
  24136. + (current->tgid, ioparam.handle);
  24137. + ioparam.size = resource->res_size;
  24138. + ioparam.cache = resource->res_cached;
  24139. + } else {
  24140. + ioparam.addr = 0;
  24141. + ioparam.size = 0;
  24142. + ioparam.cache = resource->res_cached;
  24143. + }
  24144. +
  24145. + if (resource)
  24146. + vmcs_sm_release_resource(resource, 0);
  24147. +
  24148. + if (copy_to_user((void *)arg,
  24149. + &ioparam, sizeof(ioparam)) != 0) {
  24150. + pr_err("[%s]: failed to copy-to-user for cmd %x\n",
  24151. + __func__, cmdnr);
  24152. + ret = -EFAULT;
  24153. + }
  24154. +
  24155. + /* Done.
  24156. + */
  24157. + goto out;
  24158. + }
  24159. + break;
  24160. +
  24161. + /*
  24162. + * Maps a user handle given the process and the virtual address.
  24163. + */
  24164. + case VMCS_SM_CMD_MAPPED_USR_HANDLE:
  24165. + {
  24166. + struct vmcs_sm_ioctl_map ioparam;
  24167. +
  24168. + /* Get parameter data. */
  24169. + if (copy_from_user(&ioparam,
  24170. + (void *)arg, sizeof(ioparam)) != 0) {
  24171. + pr_err("[%s]: failed to copy-from-user for cmd %x\n",
  24172. + __func__, cmdnr);
  24173. +
  24174. + ret = -EFAULT;
  24175. + goto out;
  24176. + }
  24177. +
  24178. + ioparam.handle =
  24179. + vmcs_sm_usr_handle_from_pid_and_address(
  24180. + ioparam.pid, ioparam.addr);
  24181. +
  24182. + resource =
  24183. + vmcs_sm_acquire_resource(file_data, ioparam.handle);
  24184. + if ((resource != NULL)
  24185. + && ((resource->res_cached == VMCS_SM_CACHE_HOST)
  24186. + || (resource->res_cached ==
  24187. + VMCS_SM_CACHE_BOTH))) {
  24188. + ioparam.size = resource->res_size;
  24189. + } else {
  24190. + ioparam.size = 0;
  24191. + }
  24192. +
  24193. + if (resource)
  24194. + vmcs_sm_release_resource(resource, 0);
  24195. +
  24196. + if (copy_to_user((void *)arg,
  24197. + &ioparam, sizeof(ioparam)) != 0) {
  24198. + pr_err("[%s]: failed to copy-to-user for cmd %x\n",
  24199. + __func__, cmdnr);
  24200. + ret = -EFAULT;
  24201. + }
  24202. +
  24203. + /* Done. */
  24204. + goto out;
  24205. + }
  24206. + break;
  24207. +
  24208. + /*
  24209. + * Maps a videocore handle given process and virtual address.
  24210. + */
  24211. + case VMCS_SM_CMD_MAPPED_VC_HDL_FROM_ADDR:
  24212. + {
  24213. + struct vmcs_sm_ioctl_map ioparam;
  24214. +
  24215. + /* Get parameter data. */
  24216. + if (copy_from_user(&ioparam,
  24217. + (void *)arg, sizeof(ioparam)) != 0) {
  24218. + pr_err("[%s]: failed to copy-from-user for cmd %x\n",
  24219. + __func__, cmdnr);
  24220. + ret = -EFAULT;
  24221. + goto out;
  24222. + }
  24223. +
  24224. + ioparam.handle = vmcs_sm_vc_handle_from_pid_and_address(
  24225. + ioparam.pid, ioparam.addr);
  24226. +
  24227. + if (copy_to_user((void *)arg,
  24228. + &ioparam, sizeof(ioparam)) != 0) {
  24229. + pr_err("[%s]: failed to copy-to-user for cmd %x\n",
  24230. + __func__, cmdnr);
  24231. +
  24232. + ret = -EFAULT;
  24233. + }
  24234. +
  24235. + /* Done.
  24236. + */
  24237. + goto out;
  24238. + }
  24239. + break;
  24240. +
  24241. + /* Maps a videocore handle given process and user handle. */
  24242. + case VMCS_SM_CMD_MAPPED_VC_HDL_FROM_HDL:
  24243. + {
  24244. + struct vmcs_sm_ioctl_map ioparam;
  24245. +
  24246. + /* Get parameter data. */
  24247. + if (copy_from_user(&ioparam,
  24248. + (void *)arg, sizeof(ioparam)) != 0) {
  24249. + pr_err("[%s]: failed to copy-from-user for cmd %x\n",
  24250. + __func__, cmdnr);
  24251. + ret = -EFAULT;
  24252. + goto out;
  24253. + }
  24254. +
  24255. + /* Locate resource from GUID. */
  24256. + resource =
  24257. + vmcs_sm_acquire_resource(file_data, ioparam.handle);
  24258. + if (resource != NULL) {
  24259. + ioparam.handle = resource->res_handle;
  24260. + vmcs_sm_release_resource(resource, 0);
  24261. + } else {
  24262. + ioparam.handle = 0;
  24263. + }
  24264. +
  24265. + if (copy_to_user((void *)arg,
  24266. + &ioparam, sizeof(ioparam)) != 0) {
  24267. + pr_err("[%s]: failed to copy-to-user for cmd %x\n",
  24268. + __func__, cmdnr);
  24269. +
  24270. + ret = -EFAULT;
  24271. + }
  24272. +
  24273. + /* Done. */
  24274. + goto out;
  24275. + }
  24276. + break;
  24277. +
  24278. + /*
  24279. + * Maps a videocore address given process and videocore handle.
  24280. + */
  24281. + case VMCS_SM_CMD_MAPPED_VC_ADDR_FROM_HDL:
  24282. + {
  24283. + struct vmcs_sm_ioctl_map ioparam;
  24284. +
  24285. + /* Get parameter data. */
  24286. + if (copy_from_user(&ioparam,
  24287. + (void *)arg, sizeof(ioparam)) != 0) {
  24288. + pr_err("[%s]: failed to copy-from-user for cmd %x\n",
  24289. + __func__, cmdnr);
  24290. +
  24291. + ret = -EFAULT;
  24292. + goto out;
  24293. + }
  24294. +
  24295. + /* Locate resource from GUID. */
  24296. + resource =
  24297. + vmcs_sm_acquire_resource(file_data, ioparam.handle);
  24298. + if (resource != NULL) {
  24299. + ioparam.addr =
  24300. + (unsigned int)resource->res_base_mem;
  24301. + vmcs_sm_release_resource(resource, 0);
  24302. + } else {
  24303. + ioparam.addr = 0;
  24304. + }
  24305. +
  24306. + if (copy_to_user((void *)arg,
  24307. + &ioparam, sizeof(ioparam)) != 0) {
  24308. + pr_err("[%s]: failed to copy-to-user for cmd %x\n",
  24309. + __func__, cmdnr);
  24310. + ret = -EFAULT;
  24311. + }
  24312. +
  24313. + /* Done. */
  24314. + goto out;
  24315. + }
  24316. + break;
  24317. +
  24318. + /* Maps a user address given process and vc handle.
  24319. + */
  24320. + case VMCS_SM_CMD_MAPPED_USR_ADDRESS:
  24321. + {
  24322. + struct vmcs_sm_ioctl_map ioparam;
  24323. +
  24324. + /* Get parameter data. */
  24325. + if (copy_from_user(&ioparam,
  24326. + (void *)arg, sizeof(ioparam)) != 0) {
  24327. + pr_err("[%s]: failed to copy-from-user for cmd %x\n",
  24328. + __func__, cmdnr);
  24329. + ret = -EFAULT;
  24330. + goto out;
  24331. + }
  24332. +
  24333. + /*
  24334. + * Return the address information from the mapping,
  24335. + * 0 (ie NULL) if it cannot locate the actual mapping.
  24336. + */
  24337. + ioparam.addr =
  24338. + vmcs_sm_usr_address_from_pid_and_usr_handle
  24339. + (ioparam.pid, ioparam.handle);
  24340. +
  24341. + if (copy_to_user((void *)arg,
  24342. + &ioparam, sizeof(ioparam)) != 0) {
  24343. + pr_err("[%s]: failed to copy-to-user for cmd %x\n",
  24344. + __func__, cmdnr);
  24345. + ret = -EFAULT;
  24346. + }
  24347. +
  24348. + /* Done. */
  24349. + goto out;
  24350. + }
  24351. + break;
  24352. +
  24353. + /* Flush the cache for a given mapping. */
  24354. + case VMCS_SM_CMD_FLUSH:
  24355. + {
  24356. + struct vmcs_sm_ioctl_cache ioparam;
  24357. +
  24358. + /* Get parameter data. */
  24359. + if (copy_from_user(&ioparam,
  24360. + (void *)arg, sizeof(ioparam)) != 0) {
  24361. + pr_err("[%s]: failed to copy-from-user for cmd %x\n",
  24362. + __func__, cmdnr);
  24363. + ret = -EFAULT;
  24364. + goto out;
  24365. + }
  24366. +
  24367. + /* Locate resource from GUID. */
  24368. + resource =
  24369. + vmcs_sm_acquire_resource(file_data, ioparam.handle);
  24370. +
  24371. + if ((resource != NULL) && resource->res_cached) {
  24372. + dma_addr_t phys_addr = 0;
  24373. +
  24374. + resource->res_stats[FLUSH]++;
  24375. +
  24376. + phys_addr =
  24377. + (dma_addr_t)((uint32_t)
  24378. + resource->res_base_mem &
  24379. + 0x3FFFFFFF);
  24380. + phys_addr += (dma_addr_t)mm_vc_mem_phys_addr;
  24381. +
  24382. + /* L1 cache flush */
  24383. + down_read(&current->mm->mmap_sem);
  24384. + vcsm_vma_cache_clean_page_range((unsigned long)
  24385. + ioparam.addr,
  24386. + (unsigned long)
  24387. + ioparam.addr +
  24388. + ioparam.size);
  24389. + up_read(&current->mm->mmap_sem);
  24390. +
  24391. + /* L2 cache flush */
  24392. + outer_clean_range(phys_addr,
  24393. + phys_addr +
  24394. + (size_t) ioparam.size);
  24395. + } else if (resource == NULL) {
  24396. + ret = -EINVAL;
  24397. + goto out;
  24398. + }
  24399. +
  24400. + if (resource)
  24401. + vmcs_sm_release_resource(resource, 0);
  24402. +
  24403. + /* Done. */
  24404. + goto out;
  24405. + }
  24406. + break;
  24407. +
  24408. + /* Invalidate the cache for a given mapping. */
  24409. + case VMCS_SM_CMD_INVALID:
  24410. + {
  24411. + struct vmcs_sm_ioctl_cache ioparam;
  24412. +
  24413. + /* Get parameter data. */
  24414. + if (copy_from_user(&ioparam,
  24415. + (void *)arg, sizeof(ioparam)) != 0) {
  24416. + pr_err("[%s]: failed to copy-from-user for cmd %x\n",
  24417. + __func__, cmdnr);
  24418. + ret = -EFAULT;
  24419. + goto out;
  24420. + }
  24421. +
  24422. + /* Locate resource from GUID.
  24423. + */
  24424. + resource =
  24425. + vmcs_sm_acquire_resource(file_data, ioparam.handle);
  24426. +
  24427. + if ((resource != NULL) && resource->res_cached) {
  24428. + dma_addr_t phys_addr = 0;
  24429. +
  24430. + resource->res_stats[INVALID]++;
  24431. +
  24432. + phys_addr =
  24433. + (dma_addr_t)((uint32_t)
  24434. + resource->res_base_mem &
  24435. + 0x3FFFFFFF);
  24436. + phys_addr += (dma_addr_t)mm_vc_mem_phys_addr;
  24437. +
  24438. + /* L2 cache invalidate */
  24439. + outer_inv_range(phys_addr,
  24440. + phys_addr +
  24441. + (size_t) ioparam.size);
  24442. +
  24443. + /* L1 cache invalidate */
  24444. + down_read(&current->mm->mmap_sem);
  24445. + vcsm_vma_cache_clean_page_range((unsigned long)
  24446. + ioparam.addr,
  24447. + (unsigned long)
  24448. + ioparam.addr +
  24449. + ioparam.size);
  24450. + up_read(&current->mm->mmap_sem);
  24451. + } else if (resource == NULL) {
  24452. + ret = -EINVAL;
  24453. + goto out;
  24454. + }
  24455. +
  24456. + if (resource)
  24457. + vmcs_sm_release_resource(resource, 0);
  24458. +
  24459. + /* Done.
  24460. + */
  24461. + goto out;
  24462. + }
  24463. + break;
  24464. +
  24465. + /* Flush/Invalidate the cache for a given mapping. */
  24466. + case VMCS_SM_CMD_CLEAN_INVALID:
  24467. + {
  24468. + int i;
  24469. + struct vmcs_sm_ioctl_clean_invalid ioparam;
  24470. +
  24471. + /* Get parameter data. */
  24472. + if (copy_from_user(&ioparam,
  24473. + (void *)arg, sizeof(ioparam)) != 0) {
  24474. + pr_err("[%s]: failed to copy-from-user for cmd %x\n",
  24475. + __func__, cmdnr);
  24476. + ret = -EFAULT;
  24477. + goto out;
  24478. + }
  24479. + for (i=0; i<sizeof ioparam.s/sizeof *ioparam.s; i++) {
  24480. + switch (ioparam.s[i].cmd) {
  24481. + default: case 0: break; /* NOOP */
  24482. + case 1: /* L1/L2 invalidate virtual range */
  24483. + case 2: /* L1/L2 clean physical range */
  24484. + case 3: /* L1/L2 clean+invalidate all */
  24485. + {
  24486. + /* Locate resource from GUID.
  24487. + */
  24488. + resource =
  24489. + vmcs_sm_acquire_resource(file_data, ioparam.s[i].handle);
  24490. +
  24491. + if ((resource != NULL) && resource->res_cached) {
  24492. + unsigned long base = ioparam.s[i].addr & ~(PAGE_SIZE-1);
  24493. + unsigned long end = (ioparam.s[i].addr + ioparam.s[i].size + PAGE_SIZE-1) & ~(PAGE_SIZE-1);
  24494. + resource->res_stats[ioparam.s[i].cmd == 1 ? INVALID:FLUSH]++;
  24495. +
  24496. + /* L1/L2 cache flush */
  24497. + down_read(&current->mm->mmap_sem);
  24498. + vcsm_vma_cache_clean_page_range(base, end);
  24499. + up_read(&current->mm->mmap_sem);
  24500. + } else if (resource == NULL) {
  24501. + ret = -EINVAL;
  24502. + goto out;
  24503. + }
  24504. +
  24505. + if (resource)
  24506. + vmcs_sm_release_resource(resource, 0);
  24507. + }
  24508. + break;
  24509. + }
  24510. + }
  24511. + }
  24512. + break;
  24513. +
  24514. + default:
  24515. + {
  24516. + ret = -EINVAL;
  24517. + goto out;
  24518. + }
  24519. + break;
  24520. + }
  24521. +
  24522. +out:
  24523. + return ret;
  24524. +}
  24525. +
  24526. +/* Device operations that we managed in this driver.
  24527. +*/
  24528. +static const struct file_operations vmcs_sm_ops = {
  24529. + .owner = THIS_MODULE,
  24530. + .unlocked_ioctl = vc_sm_ioctl,
  24531. + .open = vc_sm_open,
  24532. + .release = vc_sm_release,
  24533. + .mmap = vc_sm_mmap,
  24534. +};
  24535. +
  24536. +/* Creation of device.
  24537. +*/
  24538. +static int vc_sm_create_sharedmemory(void)
  24539. +{
  24540. + int ret;
  24541. +
  24542. + if (sm_state == NULL) {
  24543. + ret = -ENOMEM;
  24544. + goto out;
  24545. + }
  24546. +
  24547. + /* Create a device class for creating dev nodes.
  24548. + */
  24549. + sm_state->sm_class = class_create(THIS_MODULE, "vc-sm");
  24550. + if (IS_ERR(sm_state->sm_class)) {
  24551. + pr_err("[%s]: unable to create device class\n", __func__);
  24552. + ret = PTR_ERR(sm_state->sm_class);
  24553. + goto out;
  24554. + }
  24555. +
  24556. + /* Create a character driver.
  24557. + */
  24558. + ret = alloc_chrdev_region(&sm_state->sm_devid,
  24559. + DEVICE_MINOR, 1, DEVICE_NAME);
  24560. + if (ret != 0) {
  24561. + pr_err("[%s]: unable to allocate device number\n", __func__);
  24562. + goto out_dev_class_destroy;
  24563. + }
  24564. +
  24565. + cdev_init(&sm_state->sm_cdev, &vmcs_sm_ops);
  24566. + ret = cdev_add(&sm_state->sm_cdev, sm_state->sm_devid, 1);
  24567. + if (ret != 0) {
  24568. + pr_err("[%s]: unable to register device\n", __func__);
  24569. + goto out_chrdev_unreg;
  24570. + }
  24571. +
  24572. + /* Create a device node.
  24573. + */
  24574. + sm_state->sm_dev = device_create(sm_state->sm_class,
  24575. + NULL,
  24576. + MKDEV(MAJOR(sm_state->sm_devid),
  24577. + DEVICE_MINOR), NULL,
  24578. + DEVICE_NAME);
  24579. + if (IS_ERR(sm_state->sm_dev)) {
  24580. + pr_err("[%s]: unable to create device node\n", __func__);
  24581. + ret = PTR_ERR(sm_state->sm_dev);
  24582. + goto out_chrdev_del;
  24583. + }
  24584. +
  24585. + goto out;
  24586. +
  24587. +out_chrdev_del:
  24588. + cdev_del(&sm_state->sm_cdev);
  24589. +out_chrdev_unreg:
  24590. + unregister_chrdev_region(sm_state->sm_devid, 1);
  24591. +out_dev_class_destroy:
  24592. + class_destroy(sm_state->sm_class);
  24593. + sm_state->sm_class = NULL;
  24594. +out:
  24595. + return ret;
  24596. +}
  24597. +
  24598. +/* Termination of the device.
  24599. +*/
  24600. +static int vc_sm_remove_sharedmemory(void)
  24601. +{
  24602. + int ret;
  24603. +
  24604. + if (sm_state == NULL) {
  24605. + /* Nothing to do.
  24606. + */
  24607. + ret = 0;
  24608. + goto out;
  24609. + }
  24610. +
  24611. + /* Remove the sharedmemory character driver.
  24612. + */
  24613. + cdev_del(&sm_state->sm_cdev);
  24614. +
  24615. + /* Unregister region.
  24616. + */
  24617. + unregister_chrdev_region(sm_state->sm_devid, 1);
  24618. +
  24619. + ret = 0;
  24620. + goto out;
  24621. +
  24622. +out:
  24623. + return ret;
  24624. +}
  24625. +
  24626. +/* Videocore connected. */
  24627. +static void vc_sm_connected_init(void)
  24628. +{
  24629. + int ret;
  24630. + VCHI_INSTANCE_T vchi_instance;
  24631. + VCHI_CONNECTION_T *vchi_connection = NULL;
  24632. +
  24633. + pr_info("[%s]: start\n", __func__);
  24634. +
  24635. + /* Allocate memory for the state structure.
  24636. + */
  24637. + sm_state = kzalloc(sizeof(struct SM_STATE_T), GFP_KERNEL);
  24638. + if (sm_state == NULL) {
  24639. + pr_err("[%s]: failed to allocate memory\n", __func__);
  24640. + ret = -ENOMEM;
  24641. + goto out;
  24642. + }
  24643. +
  24644. + mutex_init(&sm_state->lock);
  24645. + mutex_init(&sm_state->map_lock);
  24646. +
  24647. + /* Initialize and create a VCHI connection for the shared memory service
  24648. + ** running on videocore.
  24649. + */
  24650. + ret = vchi_initialise(&vchi_instance);
  24651. + if (ret != 0) {
  24652. + pr_err("[%s]: failed to initialise VCHI instance (ret=%d)\n",
  24653. + __func__, ret);
  24654. +
  24655. + ret = -EIO;
  24656. + goto err_free_mem;
  24657. + }
  24658. +
  24659. + ret = vchi_connect(NULL, 0, vchi_instance);
  24660. + if (ret != 0) {
  24661. + pr_err("[%s]: failed to connect VCHI instance (ret=%d)\n",
  24662. + __func__, ret);
  24663. +
  24664. + ret = -EIO;
  24665. + goto err_free_mem;
  24666. + }
  24667. +
  24668. + /* Initialize an instance of the shared memory service. */
  24669. + sm_state->sm_handle =
  24670. + vc_vchi_sm_init(vchi_instance, &vchi_connection, 1);
  24671. + if (sm_state->sm_handle == NULL) {
  24672. + pr_err("[%s]: failed to initialize shared memory service\n",
  24673. + __func__);
  24674. +
  24675. + ret = -EPERM;
  24676. + goto err_free_mem;
  24677. + }
  24678. +
  24679. + /* Create a debug fs directory entry (root). */
  24680. + sm_state->dir_root = debugfs_create_dir(VC_SM_DIR_ROOT_NAME, NULL);
  24681. + if (!sm_state->dir_root) {
  24682. + pr_err("[%s]: failed to create \'%s\' directory entry\n",
  24683. + __func__, VC_SM_DIR_ROOT_NAME);
  24684. +
  24685. + ret = -EPERM;
  24686. + goto err_stop_sm_service;
  24687. + }
  24688. +
  24689. + sm_state->dir_state.show = &vc_sm_global_state_show;
  24690. + sm_state->dir_state.dir_entry = debugfs_create_file(VC_SM_STATE,
  24691. + S_IRUGO, sm_state->dir_root, &sm_state->dir_state,
  24692. + &vc_sm_debug_fs_fops);
  24693. +
  24694. + sm_state->dir_stats.show = &vc_sm_global_statistics_show;
  24695. + sm_state->dir_stats.dir_entry = debugfs_create_file(VC_SM_STATS,
  24696. + S_IRUGO, sm_state->dir_root, &sm_state->dir_stats,
  24697. + &vc_sm_debug_fs_fops);
  24698. +
  24699. + /* Create the proc entry children. */
  24700. + sm_state->dir_alloc = debugfs_create_dir(VC_SM_DIR_ALLOC_NAME,
  24701. + sm_state->dir_root);
  24702. +
  24703. + /* Create a shared memory device. */
  24704. + ret = vc_sm_create_sharedmemory();
  24705. + if (ret != 0) {
  24706. + pr_err("[%s]: failed to create shared memory device\n",
  24707. + __func__);
  24708. + goto err_remove_debugfs;
  24709. + }
  24710. +
  24711. + INIT_LIST_HEAD(&sm_state->map_list);
  24712. + INIT_LIST_HEAD(&sm_state->resource_list);
  24713. +
  24714. + sm_state->data_knl = vc_sm_create_priv_data(0);
  24715. + if (sm_state->data_knl == NULL) {
  24716. + pr_err("[%s]: failed to create kernel private data tracker\n",
  24717. + __func__);
  24718. + goto err_remove_shared_memory;
  24719. + }
  24720. +
  24721. + /* Done!
  24722. + */
  24723. + sm_inited = 1;
  24724. + goto out;
  24725. +
  24726. +err_remove_shared_memory:
  24727. + vc_sm_remove_sharedmemory();
  24728. +err_remove_debugfs:
  24729. + debugfs_remove_recursive(sm_state->dir_root);
  24730. +err_stop_sm_service:
  24731. + vc_vchi_sm_stop(&sm_state->sm_handle);
  24732. +err_free_mem:
  24733. + kfree(sm_state);
  24734. +out:
  24735. + pr_info("[%s]: end - returning %d\n", __func__, ret);
  24736. +}
  24737. +
  24738. +/* Driver loading. */
  24739. +static int __init vc_sm_init(void)
  24740. +{
  24741. + pr_info("vc-sm: Videocore shared memory driver\n");
  24742. + vchiq_add_connected_callback(vc_sm_connected_init);
  24743. + return 0;
  24744. +}
  24745. +
  24746. +/* Driver unloading. */
  24747. +static void __exit vc_sm_exit(void)
  24748. +{
  24749. + pr_debug("[%s]: start\n", __func__);
  24750. + if (sm_inited) {
  24751. + /* Remove shared memory device.
  24752. + */
  24753. + vc_sm_remove_sharedmemory();
  24754. +
  24755. + /* Remove all proc entries.
  24756. + */
  24757. + debugfs_remove_recursive(sm_state->dir_root);
  24758. +
  24759. + /* Stop the videocore shared memory service.
  24760. + */
  24761. + vc_vchi_sm_stop(&sm_state->sm_handle);
  24762. +
  24763. + /* Free the memory for the state structure.
  24764. + */
  24765. + mutex_destroy(&(sm_state->map_lock));
  24766. + kfree(sm_state);
  24767. + }
  24768. +
  24769. + pr_debug("[%s]: end\n", __func__);
  24770. +}
  24771. +
  24772. +#if defined(__KERNEL__)
  24773. +/* Allocate a shared memory handle and block. */
  24774. +int vc_sm_alloc(VC_SM_ALLOC_T *alloc, int *handle)
  24775. +{
  24776. + struct vmcs_sm_ioctl_alloc ioparam = { 0 };
  24777. + int ret;
  24778. + struct SM_RESOURCE_T *resource;
  24779. +
  24780. + /* Validate we can work with this device.
  24781. + */
  24782. + if (sm_state == NULL || alloc == NULL || handle == NULL) {
  24783. + pr_err("[%s]: invalid input\n", __func__);
  24784. + return -EPERM;
  24785. + }
  24786. +
  24787. + ioparam.size = alloc->base_unit;
  24788. + ioparam.num = alloc->num_unit;
  24789. + ioparam.cached =
  24790. + alloc->type == VC_SM_ALLOC_CACHED ? VMCS_SM_CACHE_VC : 0;
  24791. +
  24792. + ret = vc_sm_ioctl_alloc(sm_state->data_knl, &ioparam);
  24793. +
  24794. + if (ret == 0) {
  24795. + resource =
  24796. + vmcs_sm_acquire_resource(sm_state->data_knl,
  24797. + ioparam.handle);
  24798. + if (resource) {
  24799. + resource->pid = 0;
  24800. + vmcs_sm_release_resource(resource, 0);
  24801. +
  24802. + /* Assign valid handle at this time.
  24803. + */
  24804. + *handle = ioparam.handle;
  24805. + } else {
  24806. + ret = -ENOMEM;
  24807. + }
  24808. + }
  24809. +
  24810. + return ret;
  24811. +}
  24812. +EXPORT_SYMBOL_GPL(vc_sm_alloc);
  24813. +
  24814. +/* Get an internal resource handle mapped from the external one.
  24815. +*/
  24816. +int vc_sm_int_handle(int handle)
  24817. +{
  24818. + struct SM_RESOURCE_T *resource;
  24819. + int ret = 0;
  24820. +
  24821. + /* Validate we can work with this device.
  24822. + */
  24823. + if (sm_state == NULL || handle == 0) {
  24824. + pr_err("[%s]: invalid input\n", __func__);
  24825. + return 0;
  24826. + }
  24827. +
  24828. + /* Locate resource from GUID.
  24829. + */
  24830. + resource = vmcs_sm_acquire_resource(sm_state->data_knl, handle);
  24831. + if (resource) {
  24832. + ret = resource->res_handle;
  24833. + vmcs_sm_release_resource(resource, 0);
  24834. + }
  24835. +
  24836. + return ret;
  24837. +}
  24838. +EXPORT_SYMBOL_GPL(vc_sm_int_handle);
  24839. +
  24840. +/* Free a previously allocated shared memory handle and block.
  24841. +*/
  24842. +int vc_sm_free(int handle)
  24843. +{
  24844. + struct vmcs_sm_ioctl_free ioparam = { handle };
  24845. +
  24846. + /* Validate we can work with this device.
  24847. + */
  24848. + if (sm_state == NULL || handle == 0) {
  24849. + pr_err("[%s]: invalid input\n", __func__);
  24850. + return -EPERM;
  24851. + }
  24852. +
  24853. + return vc_sm_ioctl_free(sm_state->data_knl, &ioparam);
  24854. +}
  24855. +EXPORT_SYMBOL_GPL(vc_sm_free);
  24856. +
  24857. +/* Lock a memory handle for use by kernel.
  24858. +*/
  24859. +int vc_sm_lock(int handle, VC_SM_LOCK_CACHE_MODE_T mode,
  24860. + long unsigned int *data)
  24861. +{
  24862. + struct vmcs_sm_ioctl_lock_unlock ioparam;
  24863. + int ret;
  24864. +
  24865. + /* Validate we can work with this device.
  24866. + */
  24867. + if (sm_state == NULL || handle == 0 || data == NULL) {
  24868. + pr_err("[%s]: invalid input\n", __func__);
  24869. + return -EPERM;
  24870. + }
  24871. +
  24872. + *data = 0;
  24873. +
  24874. + ioparam.handle = handle;
  24875. + ret = vc_sm_ioctl_lock(sm_state->data_knl,
  24876. + &ioparam,
  24877. + 1,
  24878. + ((mode ==
  24879. + VC_SM_LOCK_CACHED) ? VMCS_SM_CACHE_HOST :
  24880. + VMCS_SM_CACHE_NONE), 0);
  24881. +
  24882. + *data = ioparam.addr;
  24883. + return ret;
  24884. +}
  24885. +EXPORT_SYMBOL_GPL(vc_sm_lock);
  24886. +
  24887. +/* Unlock a memory handle in use by kernel.
  24888. +*/
  24889. +int vc_sm_unlock(int handle, int flush, int no_vc_unlock)
  24890. +{
  24891. + struct vmcs_sm_ioctl_lock_unlock ioparam;
  24892. +
  24893. + /* Validate we can work with this device.
  24894. + */
  24895. + if (sm_state == NULL || handle == 0) {
  24896. + pr_err("[%s]: invalid input\n", __func__);
  24897. + return -EPERM;
  24898. + }
  24899. +
  24900. + ioparam.handle = handle;
  24901. + return vc_sm_ioctl_unlock(sm_state->data_knl,
  24902. + &ioparam, flush, 0, no_vc_unlock);
  24903. +}
  24904. +EXPORT_SYMBOL_GPL(vc_sm_unlock);
  24905. +
  24906. +/* Map a shared memory region for use by kernel.
  24907. +*/
  24908. +int vc_sm_map(int handle, unsigned int sm_addr, VC_SM_LOCK_CACHE_MODE_T mode,
  24909. + long unsigned int *data)
  24910. +{
  24911. + struct vmcs_sm_ioctl_lock_unlock ioparam;
  24912. + int ret;
  24913. +
  24914. + /* Validate we can work with this device.
  24915. + */
  24916. + if (sm_state == NULL || handle == 0 || data == NULL || sm_addr == 0) {
  24917. + pr_err("[%s]: invalid input\n", __func__);
  24918. + return -EPERM;
  24919. + }
  24920. +
  24921. + *data = 0;
  24922. +
  24923. + ioparam.handle = handle;
  24924. + ret = vc_sm_ioctl_lock(sm_state->data_knl,
  24925. + &ioparam,
  24926. + 1,
  24927. + ((mode ==
  24928. + VC_SM_LOCK_CACHED) ? VMCS_SM_CACHE_HOST :
  24929. + VMCS_SM_CACHE_NONE), sm_addr);
  24930. +
  24931. + *data = ioparam.addr;
  24932. + return ret;
  24933. +}
  24934. +EXPORT_SYMBOL_GPL(vc_sm_map);
  24935. +#endif
  24936. +
  24937. +late_initcall(vc_sm_init);
  24938. +module_exit(vc_sm_exit);
  24939. +
  24940. +MODULE_AUTHOR("Broadcom");
  24941. +MODULE_DESCRIPTION("VideoCore SharedMemory Driver");
  24942. +MODULE_LICENSE("GPL v2");
  24943. diff -Nur linux-3.18.14/drivers/char/hw_random/bcm2708-rng.c linux-rpi/drivers/char/hw_random/bcm2708-rng.c
  24944. --- linux-3.18.14/drivers/char/hw_random/bcm2708-rng.c 1969-12-31 18:00:00.000000000 -0600
  24945. +++ linux-rpi/drivers/char/hw_random/bcm2708-rng.c 2015-05-31 14:46:10.061660987 -0500
  24946. @@ -0,0 +1,118 @@
  24947. +/**
  24948. + * Copyright (c) 2010-2012 Broadcom. All rights reserved.
  24949. + *
  24950. + * Redistribution and use in source and binary forms, with or without
  24951. + * modification, are permitted provided that the following conditions
  24952. + * are met:
  24953. + * 1. Redistributions of source code must retain the above copyright
  24954. + * notice, this list of conditions, and the following disclaimer,
  24955. + * without modification.
  24956. + * 2. Redistributions in binary form must reproduce the above copyright
  24957. + * notice, this list of conditions and the following disclaimer in the
  24958. + * documentation and/or other materials provided with the distribution.
  24959. + * 3. The names of the above-listed copyright holders may not be used
  24960. + * to endorse or promote products derived from this software without
  24961. + * specific prior written permission.
  24962. + *
  24963. + * ALTERNATIVELY, this software may be distributed under the terms of the
  24964. + * GNU General Public License ("GPL") version 2, as published by the Free
  24965. + * Software Foundation.
  24966. + *
  24967. + * THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS "AS
  24968. + * IS" AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO,
  24969. + * THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR
  24970. + * PURPOSE ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT OWNER OR
  24971. + * CONTRIBUTORS BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL,
  24972. + * EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO,
  24973. + * PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR
  24974. + * PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF
  24975. + * LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING
  24976. + * NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE OF THIS
  24977. + * SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
  24978. + */
  24979. +
  24980. +#include <linux/kernel.h>
  24981. +#include <linux/module.h>
  24982. +#include <linux/init.h>
  24983. +#include <linux/hw_random.h>
  24984. +#include <linux/printk.h>
  24985. +
  24986. +#include <asm/io.h>
  24987. +#include <mach/hardware.h>
  24988. +#include <mach/platform.h>
  24989. +
  24990. +#define RNG_CTRL (0x0)
  24991. +#define RNG_STATUS (0x4)
  24992. +#define RNG_DATA (0x8)
  24993. +#define RNG_FF_THRESHOLD (0xc)
  24994. +
  24995. +/* enable rng */
  24996. +#define RNG_RBGEN 0x1
  24997. +/* double speed, less random mode */
  24998. +#define RNG_RBG2X 0x2
  24999. +
  25000. +/* the initial numbers generated are "less random" so will be discarded */
  25001. +#define RNG_WARMUP_COUNT 0x40000
  25002. +
  25003. +static int bcm2708_rng_data_read(struct hwrng *rng, u32 *buffer)
  25004. +{
  25005. + void __iomem *rng_base = (void __iomem *)rng->priv;
  25006. + unsigned words;
  25007. + /* wait for a random number to be in fifo */
  25008. + do {
  25009. + words = __raw_readl(rng_base + RNG_STATUS)>>24;
  25010. + }
  25011. + while (words == 0);
  25012. + /* read the random number */
  25013. + *buffer = __raw_readl(rng_base + RNG_DATA);
  25014. + return 4;
  25015. +}
  25016. +
  25017. +static struct hwrng bcm2708_rng_ops = {
  25018. + .name = "bcm2708",
  25019. + .data_read = bcm2708_rng_data_read,
  25020. +};
  25021. +
  25022. +static int __init bcm2708_rng_init(void)
  25023. +{
  25024. + void __iomem *rng_base;
  25025. + int err;
  25026. +
  25027. + /* map peripheral */
  25028. + rng_base = ioremap(RNG_BASE, 0x10);
  25029. + pr_info("bcm2708_rng_init=%p\n", rng_base);
  25030. + if (!rng_base) {
  25031. + pr_err("bcm2708_rng_init failed to ioremap\n");
  25032. + return -ENOMEM;
  25033. + }
  25034. + bcm2708_rng_ops.priv = (unsigned long)rng_base;
  25035. +
  25036. + /* set warm-up count & enable */
  25037. + __raw_writel(RNG_WARMUP_COUNT, rng_base + RNG_STATUS);
  25038. + __raw_writel(RNG_RBGEN, rng_base + RNG_CTRL);
  25039. +
  25040. + /* register driver */
  25041. + err = hwrng_register(&bcm2708_rng_ops);
  25042. + if (err) {
  25043. + pr_err("bcm2708_rng_init hwrng_register()=%d\n", err);
  25044. + iounmap(rng_base);
  25045. + }
  25046. + return err;
  25047. +}
  25048. +
  25049. +static void __exit bcm2708_rng_exit(void)
  25050. +{
  25051. + void __iomem *rng_base = (void __iomem *)bcm2708_rng_ops.priv;
  25052. + pr_info("bcm2708_rng_exit\n");
  25053. + /* disable rng hardware */
  25054. + __raw_writel(0, rng_base + RNG_CTRL);
  25055. + /* unregister driver */
  25056. + hwrng_unregister(&bcm2708_rng_ops);
  25057. + iounmap(rng_base);
  25058. +}
  25059. +
  25060. +module_init(bcm2708_rng_init);
  25061. +module_exit(bcm2708_rng_exit);
  25062. +
  25063. +MODULE_DESCRIPTION("BCM2708 H/W Random Number Generator (RNG) driver");
  25064. +MODULE_LICENSE("GPL and additional rights");
  25065. diff -Nur linux-3.18.14/drivers/char/hw_random/Kconfig linux-rpi/drivers/char/hw_random/Kconfig
  25066. --- linux-3.18.14/drivers/char/hw_random/Kconfig 2015-05-20 10:04:50.000000000 -0500
  25067. +++ linux-rpi/drivers/char/hw_random/Kconfig 2015-05-31 14:46:10.057660987 -0500
  25068. @@ -320,6 +320,17 @@
  25069. If unsure, say Y.
  25070. +config HW_RANDOM_BCM2708
  25071. + tristate "BCM2708 generic true random number generator support"
  25072. + depends on HW_RANDOM && (ARCH_BCM2708 || ARCH_BCM2709)
  25073. + ---help---
  25074. + This driver provides the kernel-side support for the BCM2708 hardware.
  25075. +
  25076. + To compile this driver as a module, choose M here: the
  25077. + module will be called bcm2708-rng.
  25078. +
  25079. + If unsure, say N.
  25080. +
  25081. config HW_RANDOM_MSM
  25082. tristate "Qualcomm SoCs Random Number Generator support"
  25083. depends on HW_RANDOM && ARCH_QCOM
  25084. diff -Nur linux-3.18.14/drivers/char/hw_random/Makefile linux-rpi/drivers/char/hw_random/Makefile
  25085. --- linux-3.18.14/drivers/char/hw_random/Makefile 2015-05-20 10:04:50.000000000 -0500
  25086. +++ linux-rpi/drivers/char/hw_random/Makefile 2015-05-31 14:46:10.057660987 -0500
  25087. @@ -28,5 +28,6 @@
  25088. obj-$(CONFIG_HW_RANDOM_EXYNOS) += exynos-rng.o
  25089. obj-$(CONFIG_HW_RANDOM_TPM) += tpm-rng.o
  25090. obj-$(CONFIG_HW_RANDOM_BCM2835) += bcm2835-rng.o
  25091. +obj-$(CONFIG_HW_RANDOM_BCM2708) += bcm2708-rng.o
  25092. obj-$(CONFIG_HW_RANDOM_MSM) += msm-rng.o
  25093. obj-$(CONFIG_HW_RANDOM_XGENE) += xgene-rng.o
  25094. diff -Nur linux-3.18.14/drivers/char/Kconfig linux-rpi/drivers/char/Kconfig
  25095. --- linux-3.18.14/drivers/char/Kconfig 2015-05-20 10:04:50.000000000 -0500
  25096. +++ linux-rpi/drivers/char/Kconfig 2015-05-31 14:46:10.053660987 -0500
  25097. @@ -581,6 +581,8 @@
  25098. source "drivers/s390/char/Kconfig"
  25099. +source "drivers/char/broadcom/Kconfig"
  25100. +
  25101. config MSM_SMD_PKT
  25102. bool "Enable device interface for some SMD packet ports"
  25103. default n
  25104. diff -Nur linux-3.18.14/drivers/char/Makefile linux-rpi/drivers/char/Makefile
  25105. --- linux-3.18.14/drivers/char/Makefile 2015-05-20 10:04:50.000000000 -0500
  25106. +++ linux-rpi/drivers/char/Makefile 2015-05-31 14:46:10.053660987 -0500
  25107. @@ -62,3 +62,4 @@
  25108. obj-$(CONFIG_TILE_SROM) += tile-srom.o
  25109. obj-$(CONFIG_XILLYBUS) += xillybus/
  25110. +obj-$(CONFIG_BRCM_CHAR_DRIVERS) += broadcom/
  25111. diff -Nur linux-3.18.14/drivers/clocksource/arm_arch_timer.c linux-rpi/drivers/clocksource/arm_arch_timer.c
  25112. --- linux-3.18.14/drivers/clocksource/arm_arch_timer.c 2015-05-20 10:04:50.000000000 -0500
  25113. +++ linux-rpi/drivers/clocksource/arm_arch_timer.c 2015-05-31 14:46:10.109660987 -0500
  25114. @@ -795,3 +795,39 @@
  25115. }
  25116. CLOCKSOURCE_OF_DECLARE(armv7_arch_timer_mem, "arm,armv7-timer-mem",
  25117. arch_timer_mem_init);
  25118. +
  25119. +int __init dc4_arch_timer_init(void)
  25120. +{
  25121. + if (arch_timers_present & ARCH_CP15_TIMER) {
  25122. + pr_warn("arch_timer: multiple nodes in dt, skipping\n");
  25123. + return -1;
  25124. + }
  25125. +
  25126. + arch_timers_present |= ARCH_CP15_TIMER;
  25127. +
  25128. + /* Try to determine the frequency from the device tree or CNTFRQ */
  25129. + arch_timer_rate = 19200000;
  25130. +
  25131. + arch_timer_ppi[PHYS_SECURE_PPI] = IRQ_ARM_LOCAL_CNTPSIRQ;
  25132. + arch_timer_ppi[PHYS_NONSECURE_PPI] = IRQ_ARM_LOCAL_CNTPNSIRQ;
  25133. + arch_timer_ppi[VIRT_PPI] = IRQ_ARM_LOCAL_CNTVIRQ;
  25134. + arch_timer_ppi[HYP_PPI] = IRQ_ARM_LOCAL_CNTHPIRQ;
  25135. +
  25136. + /*
  25137. + * If HYP mode is available, we know that the physical timer
  25138. + * has been configured to be accessible from PL1. Use it, so
  25139. + * that a guest can use the virtual timer instead.
  25140. + *
  25141. + * If no interrupt provided for virtual timer, we'll have to
  25142. + * stick to the physical timer. It'd better be accessible...
  25143. + */
  25144. + if (is_hyp_mode_available() || !arch_timer_ppi[VIRT_PPI]) {
  25145. + arch_timer_use_virtual = false;
  25146. + }
  25147. +
  25148. + arch_timer_c3stop = 0;
  25149. +
  25150. + arch_timer_register();
  25151. + arch_timer_common_init();
  25152. + return 0;
  25153. +}
  25154. diff -Nur linux-3.18.14/drivers/cpufreq/bcm2835-cpufreq.c linux-rpi/drivers/cpufreq/bcm2835-cpufreq.c
  25155. --- linux-3.18.14/drivers/cpufreq/bcm2835-cpufreq.c 1969-12-31 18:00:00.000000000 -0600
  25156. +++ linux-rpi/drivers/cpufreq/bcm2835-cpufreq.c 2015-05-31 14:46:10.117660987 -0500
  25157. @@ -0,0 +1,224 @@
  25158. +/*****************************************************************************
  25159. +* Copyright 2011 Broadcom Corporation. All rights reserved.
  25160. +*
  25161. +* Unless you and Broadcom execute a separate written software license
  25162. +* agreement governing use of this software, this software is licensed to you
  25163. +* under the terms of the GNU General Public License version 2, available at
  25164. +* http://www.broadcom.com/licenses/GPLv2.php (the "GPL").
  25165. +*
  25166. +* Notwithstanding the above, under no circumstances may you combine this
  25167. +* software in any way with any other Broadcom software provided under a
  25168. +* license other than the GPL, without Broadcom's express prior written
  25169. +* consent.
  25170. +*****************************************************************************/
  25171. +
  25172. +/*****************************************************************************
  25173. +* FILENAME: bcm2835-cpufreq.h
  25174. +* DESCRIPTION: This driver dynamically manages the CPU Frequency of the ARM
  25175. +* processor. Messages are sent to Videocore either setting or requesting the
  25176. +* frequency of the ARM in order to match an appropiate frequency to the current
  25177. +* usage of the processor. The policy which selects the frequency to use is
  25178. +* defined in the kernel .config file, but can be changed during runtime.
  25179. +*****************************************************************************/
  25180. +
  25181. +/* ---------- INCLUDES ---------- */
  25182. +#include <linux/kernel.h>
  25183. +#include <linux/init.h>
  25184. +#include <linux/module.h>
  25185. +#include <linux/cpufreq.h>
  25186. +#include <mach/vcio.h>
  25187. +
  25188. +/* ---------- DEFINES ---------- */
  25189. +/*#define CPUFREQ_DEBUG_ENABLE*/ /* enable debugging */
  25190. +#define MODULE_NAME "bcm2835-cpufreq"
  25191. +
  25192. +#define VCMSG_ID_ARM_CLOCK 0x000000003 /* Clock/Voltage ID's */
  25193. +
  25194. +/* debug printk macros */
  25195. +#ifdef CPUFREQ_DEBUG_ENABLE
  25196. +#define print_debug(fmt,...) pr_debug("%s:%s:%d: "fmt, MODULE_NAME, __func__, __LINE__, ##__VA_ARGS__)
  25197. +#else
  25198. +#define print_debug(fmt,...)
  25199. +#endif
  25200. +#define print_err(fmt,...) pr_err("%s:%s:%d: "fmt, MODULE_NAME, __func__,__LINE__, ##__VA_ARGS__)
  25201. +#define print_info(fmt,...) pr_info("%s: "fmt, MODULE_NAME, ##__VA_ARGS__)
  25202. +
  25203. +/* tag part of the message */
  25204. +struct vc_msg_tag {
  25205. + uint32_t tag_id; /* the message id */
  25206. + uint32_t buffer_size; /* size of the buffer (which in this case is always 8 bytes) */
  25207. + uint32_t data_size; /* amount of data being sent or received */
  25208. + uint32_t dev_id; /* the ID of the clock/voltage to get or set */
  25209. + uint32_t val; /* the value (e.g. rate (in Hz)) to set */
  25210. +};
  25211. +
  25212. +/* message structure to be sent to videocore */
  25213. +struct vc_msg {
  25214. + uint32_t msg_size; /* simply, sizeof(struct vc_msg) */
  25215. + uint32_t request_code; /* holds various information like the success and number of bytes returned (refer to mailboxes wiki) */
  25216. + struct vc_msg_tag tag; /* the tag structure above to make */
  25217. + uint32_t end_tag; /* an end identifier, should be set to NULL */
  25218. +};
  25219. +
  25220. +/* ---------- GLOBALS ---------- */
  25221. +static struct cpufreq_driver bcm2835_cpufreq_driver; /* the cpufreq driver global */
  25222. +
  25223. +static struct cpufreq_frequency_table bcm2835_freq_table[] = {
  25224. + {0, 0, 0},
  25225. + {0, 0, 0},
  25226. + {0, 0, CPUFREQ_TABLE_END},
  25227. +};
  25228. +
  25229. +/*
  25230. + ===============================================
  25231. + clk_rate either gets or sets the clock rates.
  25232. + ===============================================
  25233. +*/
  25234. +static uint32_t bcm2835_cpufreq_set_clock(int cur_rate, int arm_rate)
  25235. +{
  25236. + int s, actual_rate=0;
  25237. + struct vc_msg msg;
  25238. +
  25239. + /* wipe all previous message data */
  25240. + memset(&msg, 0, sizeof msg);
  25241. +
  25242. + msg.msg_size = sizeof msg;
  25243. +
  25244. + msg.tag.tag_id = VCMSG_SET_CLOCK_RATE;
  25245. + msg.tag.buffer_size = 8;
  25246. + msg.tag.data_size = 8; /* we're sending the clock ID and the new rates which is a total of 2 words */
  25247. + msg.tag.dev_id = VCMSG_ID_ARM_CLOCK;
  25248. + msg.tag.val = arm_rate * 1000;
  25249. +
  25250. + /* send the message */
  25251. + s = bcm_mailbox_property(&msg, sizeof msg);
  25252. +
  25253. + /* check if it was all ok and return the rate in KHz */
  25254. + if (s == 0 && (msg.request_code & 0x80000000))
  25255. + actual_rate = msg.tag.val/1000;
  25256. +
  25257. + print_debug("Setting new frequency = %d -> %d (actual %d)\n", cur_rate, arm_rate, actual_rate);
  25258. + return actual_rate;
  25259. +}
  25260. +
  25261. +static uint32_t bcm2835_cpufreq_get_clock(int tag)
  25262. +{
  25263. + int s;
  25264. + int arm_rate = 0;
  25265. + struct vc_msg msg;
  25266. +
  25267. + /* wipe all previous message data */
  25268. + memset(&msg, 0, sizeof msg);
  25269. +
  25270. + msg.msg_size = sizeof msg;
  25271. + msg.tag.tag_id = tag;
  25272. + msg.tag.buffer_size = 8;
  25273. + msg.tag.data_size = 4; /* we're just sending the clock ID which is one word long */
  25274. + msg.tag.dev_id = VCMSG_ID_ARM_CLOCK;
  25275. +
  25276. + /* send the message */
  25277. + s = bcm_mailbox_property(&msg, sizeof msg);
  25278. +
  25279. + /* check if it was all ok and return the rate in KHz */
  25280. + if (s == 0 && (msg.request_code & 0x80000000))
  25281. + arm_rate = msg.tag.val/1000;
  25282. +
  25283. + print_debug("%s frequency = %d\n",
  25284. + tag == VCMSG_GET_CLOCK_RATE ? "Current":
  25285. + tag == VCMSG_GET_MIN_CLOCK ? "Min":
  25286. + tag == VCMSG_GET_MAX_CLOCK ? "Max":
  25287. + "Unexpected", arm_rate);
  25288. +
  25289. + return arm_rate;
  25290. +}
  25291. +
  25292. +/*
  25293. + ====================================================
  25294. + Module Initialisation registers the cpufreq driver
  25295. + ====================================================
  25296. +*/
  25297. +static int __init bcm2835_cpufreq_module_init(void)
  25298. +{
  25299. + print_debug("IN\n");
  25300. + return cpufreq_register_driver(&bcm2835_cpufreq_driver);
  25301. +}
  25302. +
  25303. +/*
  25304. + =============
  25305. + Module exit
  25306. + =============
  25307. +*/
  25308. +static void __exit bcm2835_cpufreq_module_exit(void)
  25309. +{
  25310. + print_debug("IN\n");
  25311. + cpufreq_unregister_driver(&bcm2835_cpufreq_driver);
  25312. + return;
  25313. +}
  25314. +
  25315. +/*
  25316. + ==============================================================
  25317. + Initialisation function sets up the CPU policy for first use
  25318. + ==============================================================
  25319. +*/
  25320. +static int bcm2835_cpufreq_driver_init(struct cpufreq_policy *policy)
  25321. +{
  25322. + /* measured value of how long it takes to change frequency */
  25323. + const unsigned int transition_latency = 355000; /* ns */
  25324. +
  25325. + /* now find out what the maximum and minimum frequencies are */
  25326. + bcm2835_freq_table[0].frequency = bcm2835_cpufreq_get_clock(VCMSG_GET_MIN_CLOCK);
  25327. + bcm2835_freq_table[1].frequency = bcm2835_cpufreq_get_clock(VCMSG_GET_MAX_CLOCK);
  25328. +
  25329. + print_info("min=%d max=%d\n", bcm2835_freq_table[0].frequency, bcm2835_freq_table[1].frequency);
  25330. + return cpufreq_generic_init(policy, bcm2835_freq_table, transition_latency);
  25331. +}
  25332. +
  25333. +/*
  25334. + =====================================================================
  25335. + Target index function chooses the requested frequency from the table
  25336. + =====================================================================
  25337. +*/
  25338. +
  25339. +static int bcm2835_cpufreq_driver_target_index(struct cpufreq_policy *policy, unsigned int state)
  25340. +{
  25341. + unsigned int target_freq = bcm2835_freq_table[state].frequency;
  25342. + unsigned int cur = bcm2835_cpufreq_set_clock(policy->cur, target_freq);
  25343. +
  25344. + if (!cur)
  25345. + {
  25346. + print_err("Error occurred setting a new frequency (%d)\n", target_freq);
  25347. + return -EINVAL;
  25348. + }
  25349. + print_debug("%s: %i: freq %d->%d\n", policy->governor->name, state, policy->cur, cur);
  25350. + return 0;
  25351. +}
  25352. +
  25353. +/*
  25354. + ======================================================
  25355. + Get function returns the current frequency from table
  25356. + ======================================================
  25357. +*/
  25358. +
  25359. +static unsigned int bcm2835_cpufreq_driver_get(unsigned int cpu)
  25360. +{
  25361. + unsigned int actual_rate = bcm2835_cpufreq_get_clock(VCMSG_GET_CLOCK_RATE);
  25362. + print_debug("%d: freq=%d\n", cpu, actual_rate);
  25363. + return actual_rate <= bcm2835_freq_table[0].frequency ? bcm2835_freq_table[0].frequency : bcm2835_freq_table[1].frequency;
  25364. +}
  25365. +
  25366. +/* the CPUFreq driver */
  25367. +static struct cpufreq_driver bcm2835_cpufreq_driver = {
  25368. + .name = "BCM2835 CPUFreq",
  25369. + .init = bcm2835_cpufreq_driver_init,
  25370. + .verify = cpufreq_generic_frequency_table_verify,
  25371. + .target_index = bcm2835_cpufreq_driver_target_index,
  25372. + .get = bcm2835_cpufreq_driver_get,
  25373. + .attr = cpufreq_generic_attr,
  25374. +};
  25375. +
  25376. +MODULE_AUTHOR("Dorian Peake and Dom Cobley");
  25377. +MODULE_DESCRIPTION("CPU frequency driver for BCM2835 chip");
  25378. +MODULE_LICENSE("GPL");
  25379. +
  25380. +module_init(bcm2835_cpufreq_module_init);
  25381. +module_exit(bcm2835_cpufreq_module_exit);
  25382. diff -Nur linux-3.18.14/drivers/cpufreq/Kconfig.arm linux-rpi/drivers/cpufreq/Kconfig.arm
  25383. --- linux-3.18.14/drivers/cpufreq/Kconfig.arm 2015-05-20 10:04:50.000000000 -0500
  25384. +++ linux-rpi/drivers/cpufreq/Kconfig.arm 2015-05-31 14:46:10.113660987 -0500
  25385. @@ -241,6 +241,14 @@
  25386. help
  25387. This adds the CPUFreq driver support for SPEAr SOCs.
  25388. +config ARM_BCM2835_CPUFREQ
  25389. + bool "BCM2835 Driver"
  25390. + default y
  25391. + help
  25392. + This adds the CPUFreq driver for BCM2835
  25393. +
  25394. + If in doubt, say N.
  25395. +
  25396. config ARM_TEGRA_CPUFREQ
  25397. bool "TEGRA CPUFreq support"
  25398. depends on ARCH_TEGRA
  25399. diff -Nur linux-3.18.14/drivers/cpufreq/Makefile linux-rpi/drivers/cpufreq/Makefile
  25400. --- linux-3.18.14/drivers/cpufreq/Makefile 2015-05-20 10:04:50.000000000 -0500
  25401. +++ linux-rpi/drivers/cpufreq/Makefile 2015-05-31 14:46:10.113660987 -0500
  25402. @@ -75,6 +75,7 @@
  25403. obj-$(CONFIG_ARM_SA1100_CPUFREQ) += sa1100-cpufreq.o
  25404. obj-$(CONFIG_ARM_SA1110_CPUFREQ) += sa1110-cpufreq.o
  25405. obj-$(CONFIG_ARM_SPEAR_CPUFREQ) += spear-cpufreq.o
  25406. +obj-$(CONFIG_ARM_BCM2835_CPUFREQ) += bcm2835-cpufreq.o
  25407. obj-$(CONFIG_ARM_TEGRA_CPUFREQ) += tegra-cpufreq.o
  25408. obj-$(CONFIG_ARM_VEXPRESS_SPC_CPUFREQ) += vexpress-spc-cpufreq.o
  25409. diff -Nur linux-3.18.14/drivers/dma/bcm2708-dmaengine.c linux-rpi/drivers/dma/bcm2708-dmaengine.c
  25410. --- linux-3.18.14/drivers/dma/bcm2708-dmaengine.c 1969-12-31 18:00:00.000000000 -0600
  25411. +++ linux-rpi/drivers/dma/bcm2708-dmaengine.c 2015-05-31 14:46:10.161660986 -0500
  25412. @@ -0,0 +1,1060 @@
  25413. +/*
  25414. + * BCM2835 DMA engine support
  25415. + *
  25416. + * This driver supports cyclic and scatter/gather DMA transfers.
  25417. + *
  25418. + * Author: Florian Meier <florian.meier@koalo.de>
  25419. + * Gellert Weisz <gellert@raspberrypi.org>
  25420. + * Copyright 2013-2014
  25421. + *
  25422. + * Based on
  25423. + * OMAP DMAengine support by Russell King
  25424. + *
  25425. + * BCM2708 DMA Driver
  25426. + * Copyright (C) 2010 Broadcom
  25427. + *
  25428. + * Raspberry Pi PCM I2S ALSA Driver
  25429. + * Copyright (c) by Phil Poole 2013
  25430. + *
  25431. + * MARVELL MMP Peripheral DMA Driver
  25432. + * Copyright 2012 Marvell International Ltd.
  25433. + *
  25434. + * This program is free software; you can redistribute it and/or modify
  25435. + * it under the terms of the GNU General Public License as published by
  25436. + * the Free Software Foundation; either version 2 of the License, or
  25437. + * (at your option) any later version.
  25438. + *
  25439. + * This program is distributed in the hope that it will be useful,
  25440. + * but WITHOUT ANY WARRANTY; without even the implied warranty of
  25441. + * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
  25442. + * GNU General Public License for more details.
  25443. + */
  25444. +
  25445. +#include <linux/dmaengine.h>
  25446. +#include <linux/dma-mapping.h>
  25447. +#include <linux/err.h>
  25448. +#include <linux/init.h>
  25449. +#include <linux/interrupt.h>
  25450. +#include <linux/list.h>
  25451. +#include <linux/module.h>
  25452. +#include <linux/platform_device.h>
  25453. +#include <linux/slab.h>
  25454. +#include <linux/io.h>
  25455. +#include <linux/spinlock.h>
  25456. +
  25457. +#ifndef CONFIG_ARCH_BCM2835
  25458. +
  25459. +/* dma manager */
  25460. +#include <mach/dma.h>
  25461. +
  25462. +//#define DMA_COMPLETE DMA_SUCCESS
  25463. +
  25464. +#endif
  25465. +
  25466. +#include <linux/of.h>
  25467. +#include <linux/of_dma.h>
  25468. +
  25469. +#include "virt-dma.h"
  25470. +
  25471. +static unsigned dma_debug;
  25472. +
  25473. +struct bcm2835_dmadev {
  25474. + struct dma_device ddev;
  25475. + spinlock_t lock;
  25476. + void __iomem *base;
  25477. + struct device_dma_parameters dma_parms;
  25478. +};
  25479. +
  25480. +struct bcm2835_dma_cb {
  25481. + uint32_t info;
  25482. + uint32_t src;
  25483. + uint32_t dst;
  25484. + uint32_t length;
  25485. + uint32_t stride;
  25486. + uint32_t next;
  25487. + uint32_t pad[2];
  25488. +};
  25489. +
  25490. +struct bcm2835_chan {
  25491. + struct virt_dma_chan vc;
  25492. + struct list_head node;
  25493. +
  25494. + struct dma_slave_config cfg;
  25495. + bool cyclic;
  25496. +
  25497. + int ch;
  25498. + struct bcm2835_desc *desc;
  25499. +
  25500. + void __iomem *chan_base;
  25501. + int irq_number;
  25502. +
  25503. + unsigned int dreq;
  25504. +};
  25505. +
  25506. +struct bcm2835_desc {
  25507. + struct virt_dma_desc vd;
  25508. + enum dma_transfer_direction dir;
  25509. +
  25510. + unsigned int control_block_size;
  25511. + struct bcm2835_dma_cb *control_block_base;
  25512. + dma_addr_t control_block_base_phys;
  25513. +
  25514. + unsigned int frames;
  25515. + size_t size;
  25516. +};
  25517. +
  25518. +#define BCM2835_DMA_CS 0x00
  25519. +#define BCM2835_DMA_ADDR 0x04
  25520. +#define BCM2835_DMA_SOURCE_AD 0x0c
  25521. +#define BCM2835_DMA_DEST_AD 0x10
  25522. +#define BCM2835_DMA_NEXTCB 0x1C
  25523. +
  25524. +/* DMA CS Control and Status bits */
  25525. +#define BCM2835_DMA_ACTIVE BIT(0)
  25526. +#define BCM2835_DMA_INT BIT(2)
  25527. +#define BCM2835_DMA_ISPAUSED BIT(4) /* Pause requested or not active */
  25528. +#define BCM2835_DMA_ISHELD BIT(5) /* Is held by DREQ flow control */
  25529. +#define BCM2835_DMA_ERR BIT(8)
  25530. +#define BCM2835_DMA_ABORT BIT(30) /* Stop current CB, go to next, WO */
  25531. +#define BCM2835_DMA_RESET BIT(31) /* WO, self clearing */
  25532. +
  25533. +#define BCM2835_DMA_INT_EN BIT(0)
  25534. +#define BCM2835_DMA_WAIT_RESP BIT(3)
  25535. +#define BCM2835_DMA_D_INC BIT(4)
  25536. +#define BCM2835_DMA_D_WIDTH BIT(5)
  25537. +#define BCM2835_DMA_D_DREQ BIT(6)
  25538. +#define BCM2835_DMA_S_INC BIT(8)
  25539. +#define BCM2835_DMA_S_WIDTH BIT(9)
  25540. +#define BCM2835_DMA_S_DREQ BIT(10)
  25541. +
  25542. +#define BCM2835_DMA_PER_MAP(x) ((x) << 16)
  25543. +#define BCM2835_DMA_WAITS(x) (((x)&0x1f) << 21)
  25544. +
  25545. +#define SDHCI_BCM_DMA_WAITS 0 /* delays slowing DMA transfers: 0-31 */
  25546. +
  25547. +#define BCM2835_DMA_DATA_TYPE_S8 1
  25548. +#define BCM2835_DMA_DATA_TYPE_S16 2
  25549. +#define BCM2835_DMA_DATA_TYPE_S32 4
  25550. +#define BCM2835_DMA_DATA_TYPE_S128 16
  25551. +
  25552. +#define BCM2835_DMA_BULK_MASK BIT(0)
  25553. +#define BCM2835_DMA_FIQ_MASK (BIT(2) | BIT(3))
  25554. +
  25555. +
  25556. +/* Valid only for channels 0 - 14, 15 has its own base address */
  25557. +#define BCM2835_DMA_CHAN(n) ((n) << 8) /* Base address */
  25558. +#define BCM2835_DMA_CHANIO(base, n) ((base) + BCM2835_DMA_CHAN(n))
  25559. +
  25560. +#define MAX_LITE_TRANSFER 32768
  25561. +#define MAX_NORMAL_TRANSFER 1073741824
  25562. +
  25563. +static inline struct bcm2835_dmadev *to_bcm2835_dma_dev(struct dma_device *d)
  25564. +{
  25565. + return container_of(d, struct bcm2835_dmadev, ddev);
  25566. +}
  25567. +
  25568. +static inline struct bcm2835_chan *to_bcm2835_dma_chan(struct dma_chan *c)
  25569. +{
  25570. + return container_of(c, struct bcm2835_chan, vc.chan);
  25571. +}
  25572. +
  25573. +static inline struct bcm2835_desc *to_bcm2835_dma_desc(
  25574. + struct dma_async_tx_descriptor *t)
  25575. +{
  25576. + return container_of(t, struct bcm2835_desc, vd.tx);
  25577. +}
  25578. +
  25579. +static void dma_dumpregs(struct bcm2835_chan *c)
  25580. +{
  25581. + pr_debug("-------------DMA DUMPREGS-------------\n");
  25582. + pr_debug("CS= %u\n",
  25583. + readl(c->chan_base + BCM2835_DMA_CS));
  25584. + pr_debug("ADDR= %u\n",
  25585. + readl(c->chan_base + BCM2835_DMA_ADDR));
  25586. + pr_debug("SOURCE_ADDR= %u\n",
  25587. + readl(c->chan_base + BCM2835_DMA_SOURCE_AD));
  25588. + pr_debug("DEST_AD= %u\n",
  25589. + readl(c->chan_base + BCM2835_DMA_DEST_AD));
  25590. + pr_debug("NEXTCB= %u\n",
  25591. + readl(c->chan_base + BCM2835_DMA_NEXTCB));
  25592. + pr_debug("--------------------------------------\n");
  25593. +}
  25594. +
  25595. +static void bcm2835_dma_desc_free(struct virt_dma_desc *vd)
  25596. +{
  25597. + struct bcm2835_desc *desc = container_of(vd, struct bcm2835_desc, vd);
  25598. + dma_free_coherent(desc->vd.tx.chan->device->dev,
  25599. + desc->control_block_size,
  25600. + desc->control_block_base,
  25601. + desc->control_block_base_phys);
  25602. + kfree(desc);
  25603. +}
  25604. +
  25605. +static int bcm2835_dma_abort(void __iomem *chan_base)
  25606. +{
  25607. + unsigned long cs;
  25608. + long int timeout = 10000;
  25609. +
  25610. + cs = readl(chan_base + BCM2835_DMA_CS);
  25611. + if (!(cs & BCM2835_DMA_ACTIVE))
  25612. + return 0;
  25613. +
  25614. + /* Write 0 to the active bit - Pause the DMA */
  25615. + writel(0, chan_base + BCM2835_DMA_CS);
  25616. +
  25617. + /* Wait for any current AXI transfer to complete */
  25618. + while ((cs & BCM2835_DMA_ISPAUSED) && --timeout) {
  25619. + cpu_relax();
  25620. + cs = readl(chan_base + BCM2835_DMA_CS);
  25621. + }
  25622. +
  25623. + /* We'll un-pause when we set of our next DMA */
  25624. + if (!timeout)
  25625. + return -ETIMEDOUT;
  25626. +
  25627. + if (!(cs & BCM2835_DMA_ACTIVE))
  25628. + return 0;
  25629. +
  25630. + /* Terminate the control block chain */
  25631. + writel(0, chan_base + BCM2835_DMA_NEXTCB);
  25632. +
  25633. + /* Abort the whole DMA */
  25634. + writel(BCM2835_DMA_ABORT | BCM2835_DMA_ACTIVE,
  25635. + chan_base + BCM2835_DMA_CS);
  25636. +
  25637. + return 0;
  25638. +}
  25639. +
  25640. +
  25641. +static void bcm2835_dma_start_desc(struct bcm2835_chan *c)
  25642. +{
  25643. + struct virt_dma_desc *vd = vchan_next_desc(&c->vc);
  25644. + struct bcm2835_desc *d;
  25645. +
  25646. + if (!vd) {
  25647. + c->desc = NULL;
  25648. + return;
  25649. + }
  25650. +
  25651. + list_del(&vd->node);
  25652. +
  25653. + c->desc = d = to_bcm2835_dma_desc(&vd->tx);
  25654. +
  25655. + writel(d->control_block_base_phys, c->chan_base + BCM2835_DMA_ADDR);
  25656. + writel(BCM2835_DMA_ACTIVE, c->chan_base + BCM2835_DMA_CS);
  25657. +
  25658. +}
  25659. +
  25660. +static irqreturn_t bcm2835_dma_callback(int irq, void *data)
  25661. +{
  25662. + struct bcm2835_chan *c = data;
  25663. + struct bcm2835_desc *d;
  25664. + unsigned long flags;
  25665. +
  25666. + spin_lock_irqsave(&c->vc.lock, flags);
  25667. +
  25668. + /* Acknowledge interrupt */
  25669. + writel(BCM2835_DMA_INT, c->chan_base + BCM2835_DMA_CS);
  25670. +
  25671. + d = c->desc;
  25672. +
  25673. + if (d) {
  25674. + if (c->cyclic) {
  25675. + vchan_cyclic_callback(&d->vd);
  25676. +
  25677. + /* Keep the DMA engine running */
  25678. + writel(BCM2835_DMA_ACTIVE,
  25679. + c->chan_base + BCM2835_DMA_CS);
  25680. +
  25681. + } else {
  25682. + vchan_cookie_complete(&c->desc->vd);
  25683. + bcm2835_dma_start_desc(c);
  25684. + }
  25685. + }
  25686. +
  25687. + spin_unlock_irqrestore(&c->vc.lock, flags);
  25688. +
  25689. + return IRQ_HANDLED;
  25690. +}
  25691. +
  25692. +static int bcm2835_dma_alloc_chan_resources(struct dma_chan *chan)
  25693. +{
  25694. + struct bcm2835_chan *c = to_bcm2835_dma_chan(chan);
  25695. + int ret;
  25696. +
  25697. + dev_dbg(c->vc.chan.device->dev,
  25698. + "Allocating DMA channel %d\n", c->ch);
  25699. +
  25700. + ret = request_irq(c->irq_number,
  25701. + bcm2835_dma_callback, 0, "DMA IRQ", c);
  25702. +
  25703. + return ret;
  25704. +}
  25705. +
  25706. +static void bcm2835_dma_free_chan_resources(struct dma_chan *chan)
  25707. +{
  25708. + struct bcm2835_chan *c = to_bcm2835_dma_chan(chan);
  25709. +
  25710. + vchan_free_chan_resources(&c->vc);
  25711. + free_irq(c->irq_number, c);
  25712. +
  25713. + dev_dbg(c->vc.chan.device->dev, "Freeing DMA channel %u\n", c->ch);
  25714. +}
  25715. +
  25716. +static size_t bcm2835_dma_desc_size(struct bcm2835_desc *d)
  25717. +{
  25718. + return d->size;
  25719. +}
  25720. +
  25721. +static size_t bcm2835_dma_desc_size_pos(struct bcm2835_desc *d, dma_addr_t addr)
  25722. +{
  25723. + unsigned int i;
  25724. + size_t size;
  25725. +
  25726. + for (size = i = 0; i < d->frames; i++) {
  25727. + struct bcm2835_dma_cb *control_block =
  25728. + &d->control_block_base[i];
  25729. + size_t this_size = control_block->length;
  25730. + dma_addr_t dma;
  25731. +
  25732. + if (d->dir == DMA_DEV_TO_MEM)
  25733. + dma = control_block->dst;
  25734. + else
  25735. + dma = control_block->src;
  25736. +
  25737. + if (size)
  25738. + size += this_size;
  25739. + else if (addr >= dma && addr < dma + this_size)
  25740. + size += dma + this_size - addr;
  25741. + }
  25742. +
  25743. + return size;
  25744. +}
  25745. +
  25746. +static enum dma_status bcm2835_dma_tx_status(struct dma_chan *chan,
  25747. + dma_cookie_t cookie, struct dma_tx_state *txstate)
  25748. +{
  25749. + struct bcm2835_chan *c = to_bcm2835_dma_chan(chan);
  25750. + struct bcm2835_desc *d;
  25751. + struct virt_dma_desc *vd;
  25752. + enum dma_status ret;
  25753. + unsigned long flags;
  25754. + dma_addr_t pos;
  25755. +
  25756. + ret = dma_cookie_status(chan, cookie, txstate);
  25757. + if (ret == DMA_COMPLETE || !txstate)
  25758. + return ret;
  25759. +
  25760. + spin_lock_irqsave(&c->vc.lock, flags);
  25761. + vd = vchan_find_desc(&c->vc, cookie);
  25762. + if (vd) {
  25763. + txstate->residue =
  25764. + bcm2835_dma_desc_size(to_bcm2835_dma_desc(&vd->tx));
  25765. + } else if (c->desc && c->desc->vd.tx.cookie == cookie) {
  25766. + d = c->desc;
  25767. +
  25768. + if (d->dir == DMA_MEM_TO_DEV)
  25769. + pos = readl(c->chan_base + BCM2835_DMA_SOURCE_AD);
  25770. + else if (d->dir == DMA_DEV_TO_MEM)
  25771. + pos = readl(c->chan_base + BCM2835_DMA_DEST_AD);
  25772. + else
  25773. + pos = 0;
  25774. +
  25775. + txstate->residue = bcm2835_dma_desc_size_pos(d, pos);
  25776. + } else {
  25777. + txstate->residue = 0;
  25778. + }
  25779. +
  25780. + spin_unlock_irqrestore(&c->vc.lock, flags);
  25781. +
  25782. + return ret;
  25783. +}
  25784. +
  25785. +static void bcm2835_dma_issue_pending(struct dma_chan *chan)
  25786. +{
  25787. + struct bcm2835_chan *c = to_bcm2835_dma_chan(chan);
  25788. + unsigned long flags;
  25789. +
  25790. + spin_lock_irqsave(&c->vc.lock, flags);
  25791. + if (vchan_issue_pending(&c->vc) && !c->desc)
  25792. + bcm2835_dma_start_desc(c);
  25793. +
  25794. + spin_unlock_irqrestore(&c->vc.lock, flags);
  25795. +}
  25796. +
  25797. +static struct dma_async_tx_descriptor *bcm2835_dma_prep_dma_cyclic(
  25798. + struct dma_chan *chan, dma_addr_t buf_addr, size_t buf_len,
  25799. + size_t period_len, enum dma_transfer_direction direction,
  25800. + unsigned long flags)
  25801. +{
  25802. + struct bcm2835_chan *c = to_bcm2835_dma_chan(chan);
  25803. + enum dma_slave_buswidth dev_width;
  25804. + struct bcm2835_desc *d;
  25805. + dma_addr_t dev_addr;
  25806. + unsigned int es, sync_type;
  25807. + unsigned int frame, max_size;
  25808. +
  25809. + /* Grab configuration */
  25810. + if (!is_slave_direction(direction)) {
  25811. + dev_err(chan->device->dev, "%s: bad direction?\n", __func__);
  25812. + return NULL;
  25813. + }
  25814. +
  25815. + if (direction == DMA_DEV_TO_MEM) {
  25816. + dev_addr = c->cfg.src_addr;
  25817. + dev_width = c->cfg.src_addr_width;
  25818. + sync_type = BCM2835_DMA_S_DREQ;
  25819. + } else {
  25820. + dev_addr = c->cfg.dst_addr;
  25821. + dev_width = c->cfg.dst_addr_width;
  25822. + sync_type = BCM2835_DMA_D_DREQ;
  25823. + }
  25824. +
  25825. + /* Bus width translates to the element size (ES) */
  25826. + switch (dev_width) {
  25827. + case DMA_SLAVE_BUSWIDTH_4_BYTES:
  25828. + es = BCM2835_DMA_DATA_TYPE_S32;
  25829. + break;
  25830. + default:
  25831. + return NULL;
  25832. + }
  25833. +
  25834. + /* Now allocate and setup the descriptor. */
  25835. + d = kzalloc(sizeof(*d), GFP_NOWAIT);
  25836. + if (!d)
  25837. + return NULL;
  25838. +
  25839. + d->dir = direction;
  25840. +
  25841. + if (c->ch >= 8) /* we have a LITE channel */
  25842. + max_size = MAX_LITE_TRANSFER;
  25843. + else
  25844. + max_size = MAX_NORMAL_TRANSFER;
  25845. + period_len = min(period_len, max_size);
  25846. +
  25847. + d->frames = (buf_len-1) / period_len + 1;
  25848. +
  25849. + /* Allocate memory for control blocks */
  25850. + d->control_block_size = d->frames * sizeof(struct bcm2835_dma_cb);
  25851. + d->control_block_base = dma_zalloc_coherent(chan->device->dev,
  25852. + d->control_block_size, &d->control_block_base_phys,
  25853. + GFP_NOWAIT);
  25854. +
  25855. + if (!d->control_block_base) {
  25856. + kfree(d);
  25857. + return NULL;
  25858. + }
  25859. +
  25860. + /*
  25861. + * Iterate over all frames, create a control block
  25862. + * for each frame and link them together.
  25863. + */
  25864. + for (frame = 0; frame < d->frames; frame++) {
  25865. + struct bcm2835_dma_cb *control_block =
  25866. + &d->control_block_base[frame];
  25867. +
  25868. + /* Setup adresses */
  25869. + if (d->dir == DMA_DEV_TO_MEM) {
  25870. + control_block->info = BCM2835_DMA_D_INC;
  25871. + control_block->src = dev_addr;
  25872. + control_block->dst = buf_addr + frame * period_len;
  25873. + } else {
  25874. + control_block->info = BCM2835_DMA_S_INC;
  25875. + control_block->src = buf_addr + frame * period_len;
  25876. + control_block->dst = dev_addr;
  25877. + }
  25878. +
  25879. + /* Enable interrupt */
  25880. + control_block->info |= BCM2835_DMA_INT_EN;
  25881. +
  25882. + /* Setup synchronization */
  25883. + if (sync_type != 0)
  25884. + control_block->info |= sync_type;
  25885. +
  25886. + /* Setup DREQ channel */
  25887. + if (c->cfg.slave_id != 0)
  25888. + control_block->info |=
  25889. + BCM2835_DMA_PER_MAP(c->cfg.slave_id);
  25890. +
  25891. + /* Length of a frame */
  25892. + if (frame != d->frames-1)
  25893. + control_block->length = period_len;
  25894. + else
  25895. + control_block->length = buf_len - (d->frames - 1) * period_len;
  25896. +
  25897. + d->size += control_block->length;
  25898. +
  25899. + /*
  25900. + * Next block is the next frame.
  25901. + * This function is called on cyclic DMA transfers.
  25902. + * Therefore, wrap around at number of frames.
  25903. + */
  25904. + control_block->next = d->control_block_base_phys +
  25905. + sizeof(struct bcm2835_dma_cb)
  25906. + * ((frame + 1) % d->frames);
  25907. + }
  25908. +
  25909. + c->cyclic = true;
  25910. +
  25911. + return vchan_tx_prep(&c->vc, &d->vd, flags);
  25912. +}
  25913. +
  25914. +
  25915. +static struct dma_async_tx_descriptor *bcm2835_dma_prep_slave_sg(
  25916. + struct dma_chan *chan, struct scatterlist *sgl,
  25917. + unsigned int sg_len, enum dma_transfer_direction direction,
  25918. + unsigned long flags, void *context)
  25919. +{
  25920. + struct bcm2835_chan *c = to_bcm2835_dma_chan(chan);
  25921. + enum dma_slave_buswidth dev_width;
  25922. + struct bcm2835_desc *d;
  25923. + dma_addr_t dev_addr;
  25924. + struct scatterlist *sgent;
  25925. + unsigned int es, sync_type;
  25926. + unsigned int i, j, splitct, max_size;
  25927. +
  25928. + if (!is_slave_direction(direction)) {
  25929. + dev_err(chan->device->dev, "%s: bad direction?\n", __func__);
  25930. + return NULL;
  25931. + }
  25932. +
  25933. + if (direction == DMA_DEV_TO_MEM) {
  25934. + dev_addr = c->cfg.src_addr;
  25935. + dev_width = c->cfg.src_addr_width;
  25936. + sync_type = BCM2835_DMA_S_DREQ;
  25937. + } else {
  25938. + dev_addr = c->cfg.dst_addr;
  25939. + dev_width = c->cfg.dst_addr_width;
  25940. + sync_type = BCM2835_DMA_D_DREQ;
  25941. + }
  25942. +
  25943. + /* Bus width translates to the element size (ES) */
  25944. + switch (dev_width) {
  25945. + case DMA_SLAVE_BUSWIDTH_4_BYTES:
  25946. + es = BCM2835_DMA_DATA_TYPE_S32;
  25947. + break;
  25948. + default:
  25949. + return NULL;
  25950. + }
  25951. +
  25952. + /* Now allocate and setup the descriptor. */
  25953. + d = kzalloc(sizeof(*d), GFP_NOWAIT);
  25954. + if (!d)
  25955. + return NULL;
  25956. +
  25957. + d->dir = direction;
  25958. +
  25959. + if (c->ch >= 8) /* we have a LITE channel */
  25960. + max_size = MAX_LITE_TRANSFER;
  25961. + else
  25962. + max_size = MAX_NORMAL_TRANSFER;
  25963. +
  25964. + /* We store the length of the SG list in d->frames
  25965. + taking care to account for splitting up transfers
  25966. + too large for a LITE channel */
  25967. +
  25968. + d->frames = 0;
  25969. + for_each_sg(sgl, sgent, sg_len, i) {
  25970. + uint32_t len = sg_dma_len(sgent);
  25971. + d->frames += 1 + len / max_size;
  25972. + }
  25973. +
  25974. + /* Allocate memory for control blocks */
  25975. + d->control_block_size = d->frames * sizeof(struct bcm2835_dma_cb);
  25976. + d->control_block_base = dma_zalloc_coherent(chan->device->dev,
  25977. + d->control_block_size, &d->control_block_base_phys,
  25978. + GFP_NOWAIT);
  25979. +
  25980. + if (!d->control_block_base) {
  25981. + kfree(d);
  25982. + return NULL;
  25983. + }
  25984. +
  25985. + /*
  25986. + * Iterate over all SG entries, create a control block
  25987. + * for each frame and link them together.
  25988. + */
  25989. +
  25990. + /* we count the number of times an SG entry had to be splitct
  25991. + as a result of using a LITE channel */
  25992. + splitct = 0;
  25993. +
  25994. + for_each_sg(sgl, sgent, sg_len, i) {
  25995. + dma_addr_t addr = sg_dma_address(sgent);
  25996. + uint32_t len = sg_dma_len(sgent);
  25997. +
  25998. + for (j = 0; j < len; j += max_size) {
  25999. + u32 waits = SDHCI_BCM_DMA_WAITS;
  26000. + struct bcm2835_dma_cb *control_block =
  26001. + &d->control_block_base[i+splitct];
  26002. +
  26003. + /* Setup adresses */
  26004. + if (d->dir == DMA_DEV_TO_MEM) {
  26005. + control_block->info = BCM2835_DMA_D_INC |
  26006. + BCM2835_DMA_D_WIDTH | BCM2835_DMA_S_DREQ;
  26007. + control_block->src = dev_addr;
  26008. + control_block->dst = addr + (dma_addr_t)j;
  26009. + } else {
  26010. + control_block->info = BCM2835_DMA_S_INC |
  26011. + BCM2835_DMA_S_WIDTH | BCM2835_DMA_D_DREQ;
  26012. + control_block->src = addr + (dma_addr_t)j;
  26013. + control_block->dst = dev_addr;
  26014. + }
  26015. +
  26016. + /* Common part */
  26017. + if ((dma_debug >> 0) & 0x1f)
  26018. + waits = (dma_debug >> 0) & 0x1f;
  26019. + control_block->info |= BCM2835_DMA_WAITS(waits);
  26020. + control_block->info |= BCM2835_DMA_WAIT_RESP;
  26021. +
  26022. + /* Enable */
  26023. + if (i == sg_len-1 && len-j <= max_size)
  26024. + control_block->info |= BCM2835_DMA_INT_EN;
  26025. +
  26026. + /* Setup synchronization */
  26027. + if (sync_type != 0)
  26028. + control_block->info |= sync_type;
  26029. +
  26030. + /* Setup DREQ channel */
  26031. + c->dreq = c->cfg.slave_id; /* DREQ loaded from config */
  26032. +
  26033. + if (c->dreq != 0)
  26034. + control_block->info |=
  26035. + BCM2835_DMA_PER_MAP(c->dreq);
  26036. +
  26037. + /* Length of a frame */
  26038. + control_block->length = min(len-j, max_size);
  26039. + d->size += control_block->length;
  26040. +
  26041. + /*
  26042. + * Next block is the next frame.
  26043. + */
  26044. + if (i < sg_len-1 || len-j > max_size) {
  26045. + /* next block is the next frame. */
  26046. + control_block->next = d->control_block_base_phys +
  26047. + sizeof(struct bcm2835_dma_cb) * (i + splitct + 1);
  26048. + } else {
  26049. + /* next block is empty. */
  26050. + control_block->next = 0;
  26051. + }
  26052. +
  26053. + if (len-j > max_size)
  26054. + splitct++;
  26055. + }
  26056. + }
  26057. +
  26058. + c->cyclic = false;
  26059. +
  26060. + return vchan_tx_prep(&c->vc, &d->vd, flags);
  26061. +}
  26062. +
  26063. +static int bcm2835_dma_slave_config(struct bcm2835_chan *c,
  26064. + struct dma_slave_config *cfg)
  26065. +{
  26066. + if ((cfg->direction == DMA_DEV_TO_MEM &&
  26067. + cfg->src_addr_width != DMA_SLAVE_BUSWIDTH_4_BYTES) ||
  26068. + (cfg->direction == DMA_MEM_TO_DEV &&
  26069. + cfg->dst_addr_width != DMA_SLAVE_BUSWIDTH_4_BYTES) ||
  26070. + !is_slave_direction(cfg->direction)) {
  26071. + return -EINVAL;
  26072. + }
  26073. +
  26074. + c->cfg = *cfg;
  26075. +
  26076. + return 0;
  26077. +}
  26078. +
  26079. +static int bcm2835_dma_terminate_all(struct bcm2835_chan *c)
  26080. +{
  26081. + struct bcm2835_dmadev *d = to_bcm2835_dma_dev(c->vc.chan.device);
  26082. + unsigned long flags;
  26083. + int timeout = 10000;
  26084. + LIST_HEAD(head);
  26085. +
  26086. + spin_lock_irqsave(&c->vc.lock, flags);
  26087. +
  26088. + /* Prevent this channel being scheduled */
  26089. + spin_lock(&d->lock);
  26090. + list_del_init(&c->node);
  26091. + spin_unlock(&d->lock);
  26092. +
  26093. + /*
  26094. + * Stop DMA activity: we assume the callback will not be called
  26095. + * after bcm_dma_abort() returns (even if it does, it will see
  26096. + * c->desc is NULL and exit.)
  26097. + */
  26098. + if (c->desc) {
  26099. + c->desc = NULL;
  26100. + bcm2835_dma_abort(c->chan_base);
  26101. +
  26102. + /* Wait for stopping */
  26103. + while (--timeout) {
  26104. + if (!(readl(c->chan_base + BCM2835_DMA_CS) &
  26105. + BCM2835_DMA_ACTIVE))
  26106. + break;
  26107. +
  26108. + cpu_relax();
  26109. + }
  26110. +
  26111. + if (!timeout)
  26112. + dev_err(d->ddev.dev, "DMA transfer could not be terminated\n");
  26113. + }
  26114. +
  26115. + vchan_get_all_descriptors(&c->vc, &head);
  26116. + spin_unlock_irqrestore(&c->vc.lock, flags);
  26117. + vchan_dma_desc_free_list(&c->vc, &head);
  26118. +
  26119. + return 0;
  26120. +}
  26121. +
  26122. +static int bcm2835_dma_control(struct dma_chan *chan, enum dma_ctrl_cmd cmd,
  26123. + unsigned long arg)
  26124. +{
  26125. + struct bcm2835_chan *c = to_bcm2835_dma_chan(chan);
  26126. +
  26127. + switch (cmd) {
  26128. + case DMA_SLAVE_CONFIG:
  26129. + return bcm2835_dma_slave_config(c,
  26130. + (struct dma_slave_config *)arg);
  26131. +
  26132. + case DMA_TERMINATE_ALL:
  26133. + return bcm2835_dma_terminate_all(c);
  26134. +
  26135. + default:
  26136. + return -ENXIO;
  26137. + }
  26138. +}
  26139. +
  26140. +#ifdef CONFIG_ARCH_BCM2835
  26141. +static int bcm2835_dma_chan_init(struct bcm2835_dmadev *d, int chan_id, int irq)
  26142. +{
  26143. + struct bcm2835_chan *c;
  26144. +
  26145. + c = devm_kzalloc(d->ddev.dev, sizeof(*c), GFP_KERNEL);
  26146. + if (!c)
  26147. + return -ENOMEM;
  26148. +
  26149. + c->vc.desc_free = bcm2835_dma_desc_free;
  26150. + vchan_init(&c->vc, &d->ddev);
  26151. + INIT_LIST_HEAD(&c->node);
  26152. +
  26153. + d->ddev.chancnt++;
  26154. +
  26155. + c->chan_base = BCM2835_DMA_CHANIO(d->base, chan_id);
  26156. + c->ch = chan_id;
  26157. + c->irq_number = irq;
  26158. +
  26159. + return 0;
  26160. +}
  26161. +#endif
  26162. +
  26163. +static int bcm2708_dma_chan_init(struct bcm2835_dmadev *d,
  26164. + void __iomem *chan_base, int chan_id, int irq)
  26165. +{
  26166. + struct bcm2835_chan *c;
  26167. +
  26168. + c = devm_kzalloc(d->ddev.dev, sizeof(*c), GFP_KERNEL);
  26169. + if (!c)
  26170. + return -ENOMEM;
  26171. +
  26172. + c->vc.desc_free = bcm2835_dma_desc_free;
  26173. + vchan_init(&c->vc, &d->ddev);
  26174. + INIT_LIST_HEAD(&c->node);
  26175. +
  26176. + d->ddev.chancnt++;
  26177. +
  26178. + c->chan_base = chan_base;
  26179. + c->ch = chan_id;
  26180. + c->irq_number = irq;
  26181. +
  26182. + return 0;
  26183. +}
  26184. +
  26185. +
  26186. +static void bcm2835_dma_free(struct bcm2835_dmadev *od)
  26187. +{
  26188. + struct bcm2835_chan *c, *next;
  26189. +
  26190. + list_for_each_entry_safe(c, next, &od->ddev.channels,
  26191. + vc.chan.device_node) {
  26192. + list_del(&c->vc.chan.device_node);
  26193. + tasklet_kill(&c->vc.task);
  26194. + }
  26195. +}
  26196. +
  26197. +static const struct of_device_id bcm2835_dma_of_match[] = {
  26198. + { .compatible = "brcm,bcm2835-dma", },
  26199. + {},
  26200. +};
  26201. +MODULE_DEVICE_TABLE(of, bcm2835_dma_of_match);
  26202. +
  26203. +#ifdef CONFIG_ARCH_BCM2835
  26204. +static struct dma_chan *bcm2835_dma_xlate(struct of_phandle_args *spec,
  26205. + struct of_dma *ofdma)
  26206. +{
  26207. + struct bcm2835_dmadev *d = ofdma->of_dma_data;
  26208. + struct dma_chan *chan;
  26209. +
  26210. + chan = dma_get_any_slave_channel(&d->ddev);
  26211. + if (!chan)
  26212. + return NULL;
  26213. +
  26214. + /* Set DREQ from param */
  26215. + to_bcm2835_dma_chan(chan)->dreq = spec->args[0];
  26216. +
  26217. + return chan;
  26218. +}
  26219. +#endif
  26220. +
  26221. +static int bcm2835_dma_device_slave_caps(struct dma_chan *dchan,
  26222. + struct dma_slave_caps *caps)
  26223. +{
  26224. + caps->src_addr_widths = BIT(DMA_SLAVE_BUSWIDTH_4_BYTES);
  26225. + caps->dstn_addr_widths = BIT(DMA_SLAVE_BUSWIDTH_4_BYTES);
  26226. + caps->directions = BIT(DMA_DEV_TO_MEM) | BIT(DMA_MEM_TO_DEV);
  26227. + caps->residue_granularity = DMA_RESIDUE_GRANULARITY_BURST;
  26228. + caps->cmd_pause = false;
  26229. + caps->cmd_terminate = true;
  26230. +
  26231. + return 0;
  26232. +}
  26233. +
  26234. +static int bcm2835_dma_probe(struct platform_device *pdev)
  26235. +{
  26236. + struct bcm2835_dmadev *od;
  26237. +#ifdef CONFIG_ARCH_BCM2835
  26238. + struct resource *res;
  26239. + void __iomem *base;
  26240. + uint32_t chans_available;
  26241. +#endif
  26242. + int rc;
  26243. + int i;
  26244. + int irq;
  26245. +
  26246. +
  26247. + if (!pdev->dev.dma_mask)
  26248. + pdev->dev.dma_mask = &pdev->dev.coherent_dma_mask;
  26249. +
  26250. + /* If CONFIG_ARCH_BCM2835 is selected, device tree is used */
  26251. + /* hence the difference between probing */
  26252. +
  26253. +#ifndef CONFIG_ARCH_BCM2835
  26254. +
  26255. + rc = dma_set_mask(&pdev->dev, DMA_BIT_MASK(32));
  26256. + if (rc)
  26257. + return rc;
  26258. + dma_set_coherent_mask(&pdev->dev, DMA_BIT_MASK(32));
  26259. +
  26260. +
  26261. + od = devm_kzalloc(&pdev->dev, sizeof(*od), GFP_KERNEL);
  26262. + if (!od)
  26263. + return -ENOMEM;
  26264. +
  26265. + pdev->dev.dma_parms = &od->dma_parms;
  26266. + dma_set_max_seg_size(&pdev->dev, 0x3FFFFFFF);
  26267. +
  26268. +
  26269. + dma_cap_set(DMA_SLAVE, od->ddev.cap_mask);
  26270. + dma_cap_set(DMA_PRIVATE, od->ddev.cap_mask);
  26271. + dma_cap_set(DMA_CYCLIC, od->ddev.cap_mask);
  26272. + od->ddev.device_alloc_chan_resources = bcm2835_dma_alloc_chan_resources;
  26273. + od->ddev.device_free_chan_resources = bcm2835_dma_free_chan_resources;
  26274. + od->ddev.device_tx_status = bcm2835_dma_tx_status;
  26275. + od->ddev.device_issue_pending = bcm2835_dma_issue_pending;
  26276. + od->ddev.device_slave_caps = bcm2835_dma_device_slave_caps;
  26277. + od->ddev.device_prep_dma_cyclic = bcm2835_dma_prep_dma_cyclic;
  26278. + od->ddev.device_prep_slave_sg = bcm2835_dma_prep_slave_sg;
  26279. + od->ddev.device_control = bcm2835_dma_control;
  26280. + od->ddev.dev = &pdev->dev;
  26281. + INIT_LIST_HEAD(&od->ddev.channels);
  26282. + spin_lock_init(&od->lock);
  26283. +
  26284. + platform_set_drvdata(pdev, od);
  26285. +
  26286. + for (i = 0; i < 5; i++) {
  26287. + void __iomem *chan_base;
  26288. + int chan_id;
  26289. +
  26290. + chan_id = bcm_dma_chan_alloc(BCM_DMA_FEATURE_LITE,
  26291. + &chan_base,
  26292. + &irq);
  26293. +
  26294. + if (chan_id < 0)
  26295. + break;
  26296. +
  26297. + rc = bcm2708_dma_chan_init(od, chan_base, chan_id, irq);
  26298. + if (rc)
  26299. + goto err_no_dma;
  26300. + }
  26301. +#else
  26302. + rc = dma_set_mask_and_coherent(&pdev->dev, DMA_BIT_MASK(32));
  26303. + if (rc)
  26304. + return rc;
  26305. +
  26306. +
  26307. + od = devm_kzalloc(&pdev->dev, sizeof(*od), GFP_KERNEL);
  26308. + if (!od)
  26309. + return -ENOMEM;
  26310. +
  26311. + pdev->dev.dma_parms = &od->dma_parms;
  26312. + dma_set_max_seg_size(&pdev->dev, 0x3FFFFFFF);
  26313. +
  26314. +
  26315. + res = platform_get_resource(pdev, IORESOURCE_MEM, 0);
  26316. + base = devm_ioremap_resource(&pdev->dev, res);
  26317. + if (IS_ERR(base))
  26318. + return PTR_ERR(base);
  26319. +
  26320. + od->base = base;
  26321. +
  26322. +
  26323. + dma_cap_set(DMA_SLAVE, od->ddev.cap_mask);
  26324. + dma_cap_set(DMA_PRIVATE, od->ddev.cap_mask);
  26325. + dma_cap_set(DMA_CYCLIC, od->ddev.cap_mask);
  26326. + od->ddev.device_alloc_chan_resources = bcm2835_dma_alloc_chan_resources;
  26327. + od->ddev.device_free_chan_resources = bcm2835_dma_free_chan_resources;
  26328. + od->ddev.device_tx_status = bcm2835_dma_tx_status;
  26329. + od->ddev.device_issue_pending = bcm2835_dma_issue_pending;
  26330. + od->ddev.device_slave_caps = bcm2835_dma_device_slave_caps;
  26331. + od->ddev.device_prep_dma_cyclic = bcm2835_dma_prep_dma_cyclic;
  26332. + od->ddev.device_prep_slave_sg = bcm2835_dma_prep_slave_sg;
  26333. + od->ddev.device_control = bcm2835_dma_control;
  26334. + od->ddev.dev = &pdev->dev;
  26335. + INIT_LIST_HEAD(&od->ddev.channels);
  26336. + spin_lock_init(&od->lock);
  26337. +
  26338. + platform_set_drvdata(pdev, od);
  26339. +
  26340. +
  26341. + /* Request DMA channel mask from device tree */
  26342. + if (of_property_read_u32(pdev->dev.of_node,
  26343. + "brcm,dma-channel-mask",
  26344. + &chans_available)) {
  26345. + dev_err(&pdev->dev, "Failed to get channel mask\n");
  26346. + rc = -EINVAL;
  26347. + goto err_no_dma;
  26348. + }
  26349. +
  26350. +
  26351. + /*
  26352. + * Do not use the FIQ and BULK channels,
  26353. + * because they are used by the GPU.
  26354. + */
  26355. + chans_available &= ~(BCM2835_DMA_FIQ_MASK | BCM2835_DMA_BULK_MASK);
  26356. +
  26357. +
  26358. + for (i = 0; i < pdev->num_resources; i++) {
  26359. + irq = platform_get_irq(pdev, i);
  26360. + if (irq < 0)
  26361. + break;
  26362. +
  26363. + if (chans_available & (1 << i)) {
  26364. + rc = bcm2835_dma_chan_init(od, i, irq);
  26365. + if (rc)
  26366. + goto err_no_dma;
  26367. + }
  26368. + }
  26369. +
  26370. + dev_dbg(&pdev->dev, "Initialized %i DMA channels\n", i);
  26371. +
  26372. + /* Device-tree DMA controller registration */
  26373. + rc = of_dma_controller_register(pdev->dev.of_node,
  26374. + bcm2835_dma_xlate, od);
  26375. + if (rc) {
  26376. + dev_err(&pdev->dev, "Failed to register DMA controller\n");
  26377. + goto err_no_dma;
  26378. + }
  26379. +#endif
  26380. +
  26381. + rc = dma_async_device_register(&od->ddev);
  26382. + if (rc) {
  26383. + dev_err(&pdev->dev,
  26384. + "Failed to register slave DMA engine device: %d\n", rc);
  26385. + goto err_no_dma;
  26386. + }
  26387. +
  26388. + dev_info(&pdev->dev, "Load BCM2835 DMA engine driver\n");
  26389. + if (dma_debug)
  26390. + dev_info(&pdev->dev, "dma_debug:%x\n", dma_debug);
  26391. +
  26392. + return 0;
  26393. +
  26394. +err_no_dma:
  26395. + bcm2835_dma_free(od);
  26396. + return rc;
  26397. +}
  26398. +
  26399. +static int bcm2835_dma_remove(struct platform_device *pdev)
  26400. +{
  26401. + struct bcm2835_dmadev *od = platform_get_drvdata(pdev);
  26402. +
  26403. + dma_async_device_unregister(&od->ddev);
  26404. + bcm2835_dma_free(od);
  26405. +
  26406. + return 0;
  26407. +}
  26408. +
  26409. +#ifndef CONFIG_ARCH_BCM2835
  26410. +
  26411. +
  26412. +static struct platform_driver bcm2835_dma_driver = {
  26413. + .probe = bcm2835_dma_probe,
  26414. + .remove = bcm2835_dma_remove,
  26415. + .driver = {
  26416. + .name = "bcm2708-dmaengine",
  26417. + .owner = THIS_MODULE,
  26418. + },
  26419. +};
  26420. +
  26421. +static struct platform_device *pdev;
  26422. +
  26423. +static const struct platform_device_info bcm2835_dma_dev_info = {
  26424. + .name = "bcm2708-dmaengine",
  26425. + .id = -1,
  26426. +};
  26427. +
  26428. +static int bcm2835_dma_init(void)
  26429. +{
  26430. + int rc = platform_driver_register(&bcm2835_dma_driver);
  26431. +
  26432. + if (rc == 0) {
  26433. + pdev = platform_device_register_full(&bcm2835_dma_dev_info);
  26434. + if (IS_ERR(pdev)) {
  26435. + platform_driver_unregister(&bcm2835_dma_driver);
  26436. + rc = PTR_ERR(pdev);
  26437. + }
  26438. + }
  26439. +
  26440. + return rc;
  26441. +}
  26442. +module_init(bcm2835_dma_init); /* preferable to subsys_initcall */
  26443. +
  26444. +static void __exit bcm2835_dma_exit(void)
  26445. +{
  26446. + platform_device_unregister(pdev);
  26447. + platform_driver_unregister(&bcm2835_dma_driver);
  26448. +}
  26449. +module_exit(bcm2835_dma_exit);
  26450. +
  26451. +#else
  26452. +
  26453. +static struct platform_driver bcm2835_dma_driver = {
  26454. + .probe = bcm2835_dma_probe,
  26455. + .remove = bcm2835_dma_remove,
  26456. + .driver = {
  26457. + .name = "bcm2835-dma",
  26458. + .owner = THIS_MODULE,
  26459. + .of_match_table = of_match_ptr(bcm2835_dma_of_match),
  26460. + },
  26461. +};
  26462. +
  26463. +module_platform_driver(bcm2835_dma_driver);
  26464. +
  26465. +#endif
  26466. +
  26467. +module_param(dma_debug, uint, 0644);
  26468. +MODULE_ALIAS("platform:bcm2835-dma");
  26469. +MODULE_DESCRIPTION("BCM2835 DMA engine driver");
  26470. +MODULE_AUTHOR("Florian Meier <florian.meier@koalo.de>");
  26471. +MODULE_AUTHOR("Gellert Weisz <gellert@raspberrypi.org>");
  26472. +MODULE_LICENSE("GPL v2");
  26473. diff -Nur linux-3.18.14/drivers/dma/Kconfig linux-rpi/drivers/dma/Kconfig
  26474. --- linux-3.18.14/drivers/dma/Kconfig 2015-05-20 10:04:50.000000000 -0500
  26475. +++ linux-rpi/drivers/dma/Kconfig 2015-05-31 14:46:10.157660987 -0500
  26476. @@ -330,6 +330,12 @@
  26477. select DMA_ENGINE
  26478. select DMA_VIRTUAL_CHANNELS
  26479. +config DMA_BCM2708
  26480. + tristate "BCM2708 DMA engine support"
  26481. + depends on MACH_BCM2708 || MACH_BCM2709
  26482. + select DMA_ENGINE
  26483. + select DMA_VIRTUAL_CHANNELS
  26484. +
  26485. config TI_CPPI41
  26486. tristate "AM33xx CPPI41 DMA support"
  26487. depends on ARCH_OMAP
  26488. diff -Nur linux-3.18.14/drivers/dma/Makefile linux-rpi/drivers/dma/Makefile
  26489. --- linux-3.18.14/drivers/dma/Makefile 2015-05-20 10:04:50.000000000 -0500
  26490. +++ linux-rpi/drivers/dma/Makefile 2015-05-31 14:46:10.157660987 -0500
  26491. @@ -38,6 +38,7 @@
  26492. obj-$(CONFIG_MMP_TDMA) += mmp_tdma.o
  26493. obj-$(CONFIG_DMA_OMAP) += omap-dma.o
  26494. obj-$(CONFIG_DMA_BCM2835) += bcm2835-dma.o
  26495. +obj-$(CONFIG_DMA_BCM2708) += bcm2708-dmaengine.o
  26496. obj-$(CONFIG_MMP_PDMA) += mmp_pdma.o
  26497. obj-$(CONFIG_DMA_JZ4740) += dma-jz4740.o
  26498. obj-$(CONFIG_TI_CPPI41) += cppi41.o
  26499. diff -Nur linux-3.18.14/drivers/hid/usbhid/hid-core.c linux-rpi/drivers/hid/usbhid/hid-core.c
  26500. --- linux-3.18.14/drivers/hid/usbhid/hid-core.c 2015-05-20 10:04:50.000000000 -0500
  26501. +++ linux-rpi/drivers/hid/usbhid/hid-core.c 2015-05-31 14:46:10.457660983 -0500
  26502. @@ -49,7 +49,7 @@
  26503. * Module parameters.
  26504. */
  26505. -static unsigned int hid_mousepoll_interval;
  26506. +static unsigned int hid_mousepoll_interval = ~0;
  26507. module_param_named(mousepoll, hid_mousepoll_interval, uint, 0644);
  26508. MODULE_PARM_DESC(mousepoll, "Polling interval of mice");
  26509. @@ -1079,8 +1079,12 @@
  26510. }
  26511. /* Change the polling interval of mice. */
  26512. - if (hid->collection->usage == HID_GD_MOUSE && hid_mousepoll_interval > 0)
  26513. - interval = hid_mousepoll_interval;
  26514. + if (hid->collection->usage == HID_GD_MOUSE) {
  26515. + if (hid_mousepoll_interval == ~0 && interval < 16)
  26516. + interval = 16;
  26517. + else if (hid_mousepoll_interval != ~0 && hid_mousepoll_interval != 0)
  26518. + interval = hid_mousepoll_interval;
  26519. + }
  26520. ret = -ENOMEM;
  26521. if (usb_endpoint_dir_in(endpoint)) {
  26522. diff -Nur linux-3.18.14/drivers/hwmon/bcm2835-hwmon.c linux-rpi/drivers/hwmon/bcm2835-hwmon.c
  26523. --- linux-3.18.14/drivers/hwmon/bcm2835-hwmon.c 1969-12-31 18:00:00.000000000 -0600
  26524. +++ linux-rpi/drivers/hwmon/bcm2835-hwmon.c 2015-05-31 14:46:10.469660984 -0500
  26525. @@ -0,0 +1,219 @@
  26526. +/*****************************************************************************
  26527. +* Copyright 2011 Broadcom Corporation. All rights reserved.
  26528. +*
  26529. +* Unless you and Broadcom execute a separate written software license
  26530. +* agreement governing use of this software, this software is licensed to you
  26531. +* under the terms of the GNU General Public License version 2, available at
  26532. +* http://www.broadcom.com/licenses/GPLv2.php (the "GPL").
  26533. +*
  26534. +* Notwithstanding the above, under no circumstances may you combine this
  26535. +* software in any way with any other Broadcom software provided under a
  26536. +* license other than the GPL, without Broadcom's express prior written
  26537. +* consent.
  26538. +*****************************************************************************/
  26539. +
  26540. +#include <linux/kernel.h>
  26541. +#include <linux/module.h>
  26542. +#include <linux/init.h>
  26543. +#include <linux/hwmon.h>
  26544. +#include <linux/hwmon-sysfs.h>
  26545. +#include <linux/platform_device.h>
  26546. +#include <linux/sysfs.h>
  26547. +#include <mach/vcio.h>
  26548. +#include <linux/slab.h>
  26549. +#include <linux/err.h>
  26550. +
  26551. +#define MODULE_NAME "bcm2835_hwmon"
  26552. +
  26553. +/*#define HWMON_DEBUG_ENABLE*/
  26554. +
  26555. +#ifdef HWMON_DEBUG_ENABLE
  26556. +#define print_debug(fmt,...) printk(KERN_INFO "%s:%s:%d: "fmt"\n", MODULE_NAME, __func__, __LINE__, ##__VA_ARGS__)
  26557. +#else
  26558. +#define print_debug(fmt,...)
  26559. +#endif
  26560. +#define print_err(fmt,...) printk(KERN_ERR "%s:%s:%d: "fmt"\n", MODULE_NAME, __func__,__LINE__, ##__VA_ARGS__)
  26561. +#define print_info(fmt,...) printk(KERN_INFO "%s: "fmt"\n", MODULE_NAME, ##__VA_ARGS__)
  26562. +
  26563. +#define VC_TAG_GET_TEMP 0x00030006
  26564. +#define VC_TAG_GET_MAX_TEMP 0x0003000A
  26565. +
  26566. +/* --- STRUCTS --- */
  26567. +struct bcm2835_hwmon_data {
  26568. + struct device *hwmon_dev;
  26569. +};
  26570. +
  26571. +/* tag part of the message */
  26572. +struct vc_msg_tag {
  26573. + uint32_t tag_id; /* the tag ID for the temperature */
  26574. + uint32_t buffer_size; /* size of the buffer (should be 8) */
  26575. + uint32_t request_code; /* identifies message as a request (should be 0) */
  26576. + uint32_t id; /* extra ID field (should be 0) */
  26577. + uint32_t val; /* returned value of the temperature */
  26578. +};
  26579. +
  26580. +/* message structure to be sent to videocore */
  26581. +struct vc_msg {
  26582. + uint32_t msg_size; /* simply, sizeof(struct vc_msg) */
  26583. + uint32_t request_code; /* holds various information like the success and number of bytes returned (refer to mailboxes wiki) */
  26584. + struct vc_msg_tag tag; /* the tag structure above to make */
  26585. + uint32_t end_tag; /* an end identifier, should be set to NULL */
  26586. +};
  26587. +
  26588. +typedef enum {
  26589. + TEMP,
  26590. + MAX_TEMP,
  26591. +} temp_type;
  26592. +
  26593. +/* --- PROTOTYPES --- */
  26594. +static ssize_t bcm2835_get_temp(struct device *dev, struct device_attribute *attr, char *buf);
  26595. +static ssize_t bcm2835_get_name(struct device *dev, struct device_attribute *attr, char *buf);
  26596. +
  26597. +/* --- GLOBALS --- */
  26598. +
  26599. +static struct bcm2835_hwmon_data *bcm2835_data;
  26600. +static struct platform_driver bcm2835_hwmon_driver;
  26601. +
  26602. +static SENSOR_DEVICE_ATTR(name, S_IRUGO,bcm2835_get_name,NULL,0);
  26603. +static SENSOR_DEVICE_ATTR(temp1_input,S_IRUGO,bcm2835_get_temp,NULL,TEMP);
  26604. +static SENSOR_DEVICE_ATTR(temp1_max,S_IRUGO,bcm2835_get_temp,NULL,MAX_TEMP);
  26605. +
  26606. +static struct attribute* bcm2835_attributes[] = {
  26607. + &sensor_dev_attr_name.dev_attr.attr,
  26608. + &sensor_dev_attr_temp1_input.dev_attr.attr,
  26609. + &sensor_dev_attr_temp1_max.dev_attr.attr,
  26610. + NULL,
  26611. +};
  26612. +
  26613. +static struct attribute_group bcm2835_attr_group = {
  26614. + .attrs = bcm2835_attributes,
  26615. +};
  26616. +
  26617. +/* --- FUNCTIONS --- */
  26618. +
  26619. +static ssize_t bcm2835_get_name(struct device *dev, struct device_attribute *attr, char *buf)
  26620. +{
  26621. + return sprintf(buf,"bcm2835_hwmon\n");
  26622. +}
  26623. +
  26624. +static ssize_t bcm2835_get_temp(struct device *dev, struct device_attribute *attr, char *buf)
  26625. +{
  26626. + struct vc_msg msg;
  26627. + int result;
  26628. + uint temp = 0;
  26629. + int index = ((struct sensor_device_attribute*)to_sensor_dev_attr(attr))->index;
  26630. +
  26631. + print_debug("IN");
  26632. +
  26633. + /* wipe all previous message data */
  26634. + memset(&msg, 0, sizeof msg);
  26635. +
  26636. + /* determine the message type */
  26637. + if(index == TEMP)
  26638. + msg.tag.tag_id = VC_TAG_GET_TEMP;
  26639. + else if (index == MAX_TEMP)
  26640. + msg.tag.tag_id = VC_TAG_GET_MAX_TEMP;
  26641. + else
  26642. + {
  26643. + print_debug("Unknown temperature message!");
  26644. + return -EINVAL;
  26645. + }
  26646. +
  26647. + msg.msg_size = sizeof msg;
  26648. + msg.tag.buffer_size = 8;
  26649. +
  26650. + /* send the message */
  26651. + result = bcm_mailbox_property(&msg, sizeof msg);
  26652. +
  26653. + /* check if it was all ok and return the rate in milli degrees C */
  26654. + if (result == 0 && (msg.request_code & 0x80000000))
  26655. + temp = (uint)msg.tag.val;
  26656. + #ifdef HWMON_DEBUG_ENABLE
  26657. + else
  26658. + print_debug("Failed to get temperature!");
  26659. + #endif
  26660. + print_debug("Got temperature as %u",temp);
  26661. + print_debug("OUT");
  26662. + return sprintf(buf, "%u\n", temp);
  26663. +}
  26664. +
  26665. +
  26666. +static int bcm2835_hwmon_probe(struct platform_device *pdev)
  26667. +{
  26668. + int err;
  26669. +
  26670. + print_debug("IN");
  26671. + print_debug("HWMON Driver has been probed!");
  26672. +
  26673. + /* check that the device isn't null!*/
  26674. + if(pdev == NULL)
  26675. + {
  26676. + print_debug("Platform device is empty!");
  26677. + return -ENODEV;
  26678. + }
  26679. +
  26680. + /* allocate memory for neccessary data */
  26681. + bcm2835_data = kzalloc(sizeof(struct bcm2835_hwmon_data),GFP_KERNEL);
  26682. + if(!bcm2835_data)
  26683. + {
  26684. + print_debug("Unable to allocate memory for hwmon data!");
  26685. + err = -ENOMEM;
  26686. + goto kzalloc_error;
  26687. + }
  26688. +
  26689. + /* create the sysfs files */
  26690. + if(sysfs_create_group(&pdev->dev.kobj, &bcm2835_attr_group))
  26691. + {
  26692. + print_debug("Unable to create sysfs files!");
  26693. + err = -EFAULT;
  26694. + goto sysfs_error;
  26695. + }
  26696. +
  26697. + /* register the hwmon device */
  26698. + bcm2835_data->hwmon_dev = hwmon_device_register(&pdev->dev);
  26699. + if (IS_ERR(bcm2835_data->hwmon_dev))
  26700. + {
  26701. + err = PTR_ERR(bcm2835_data->hwmon_dev);
  26702. + goto hwmon_error;
  26703. + }
  26704. + print_debug("OUT");
  26705. + return 0;
  26706. +
  26707. + /* error goto's */
  26708. + hwmon_error:
  26709. + sysfs_remove_group(&pdev->dev.kobj, &bcm2835_attr_group);
  26710. +
  26711. + sysfs_error:
  26712. + kfree(bcm2835_data);
  26713. +
  26714. + kzalloc_error:
  26715. +
  26716. + return err;
  26717. +
  26718. +}
  26719. +
  26720. +static int bcm2835_hwmon_remove(struct platform_device *pdev)
  26721. +{
  26722. + print_debug("IN");
  26723. + hwmon_device_unregister(bcm2835_data->hwmon_dev);
  26724. +
  26725. + sysfs_remove_group(&pdev->dev.kobj, &bcm2835_attr_group);
  26726. + print_debug("OUT");
  26727. + return 0;
  26728. +}
  26729. +
  26730. +/* Hwmon Driver */
  26731. +static struct platform_driver bcm2835_hwmon_driver = {
  26732. + .probe = bcm2835_hwmon_probe,
  26733. + .remove = bcm2835_hwmon_remove,
  26734. + .driver = {
  26735. + .name = "bcm2835_hwmon",
  26736. + .owner = THIS_MODULE,
  26737. + },
  26738. +};
  26739. +
  26740. +MODULE_LICENSE("GPL");
  26741. +MODULE_AUTHOR("Dorian Peake");
  26742. +MODULE_DESCRIPTION("HW Monitor driver for bcm2835 chip");
  26743. +
  26744. +module_platform_driver(bcm2835_hwmon_driver);
  26745. diff -Nur linux-3.18.14/drivers/hwmon/Kconfig linux-rpi/drivers/hwmon/Kconfig
  26746. --- linux-3.18.14/drivers/hwmon/Kconfig 2015-05-20 10:04:50.000000000 -0500
  26747. +++ linux-rpi/drivers/hwmon/Kconfig 2015-05-31 14:46:10.461660983 -0500
  26748. @@ -1680,6 +1680,16 @@
  26749. This driver provides support for the Ultra45 workstation environmental
  26750. sensors.
  26751. +config SENSORS_BCM2835
  26752. + depends on THERMAL_BCM2835=n
  26753. + tristate "Broadcom BCM2835 HWMON Driver"
  26754. + help
  26755. + If you say yes here you get support for the hardware
  26756. + monitoring features of the BCM2835 Chip
  26757. +
  26758. + This driver can also be built as a module. If so, the module
  26759. + will be called bcm2835-hwmon.
  26760. +
  26761. if ACPI
  26762. comment "ACPI drivers"
  26763. diff -Nur linux-3.18.14/drivers/hwmon/Makefile linux-rpi/drivers/hwmon/Makefile
  26764. --- linux-3.18.14/drivers/hwmon/Makefile 2015-05-20 10:04:50.000000000 -0500
  26765. +++ linux-rpi/drivers/hwmon/Makefile 2015-05-31 14:46:10.461660983 -0500
  26766. @@ -153,6 +153,7 @@
  26767. obj-$(CONFIG_SENSORS_W83L786NG) += w83l786ng.o
  26768. obj-$(CONFIG_SENSORS_WM831X) += wm831x-hwmon.o
  26769. obj-$(CONFIG_SENSORS_WM8350) += wm8350-hwmon.o
  26770. +obj-$(CONFIG_SENSORS_BCM2835) += bcm2835-hwmon.o
  26771. obj-$(CONFIG_PMBUS) += pmbus/
  26772. diff -Nur linux-3.18.14/drivers/i2c/busses/i2c-bcm2708.c linux-rpi/drivers/i2c/busses/i2c-bcm2708.c
  26773. --- linux-3.18.14/drivers/i2c/busses/i2c-bcm2708.c 1969-12-31 18:00:00.000000000 -0600
  26774. +++ linux-rpi/drivers/i2c/busses/i2c-bcm2708.c 2015-05-31 14:46:10.493660983 -0500
  26775. @@ -0,0 +1,522 @@
  26776. +/*
  26777. + * Driver for Broadcom BCM2708 BSC Controllers
  26778. + *
  26779. + * Copyright (C) 2012 Chris Boot & Frank Buss
  26780. + *
  26781. + * This driver is inspired by:
  26782. + * i2c-ocores.c, by Peter Korsgaard <jacmet@sunsite.dk>
  26783. + *
  26784. + * This program is free software; you can redistribute it and/or modify
  26785. + * it under the terms of the GNU General Public License as published by
  26786. + * the Free Software Foundation; either version 2 of the License, or
  26787. + * (at your option) any later version.
  26788. + *
  26789. + * This program is distributed in the hope that it will be useful,
  26790. + * but WITHOUT ANY WARRANTY; without even the implied warranty of
  26791. + * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
  26792. + * GNU General Public License for more details.
  26793. + *
  26794. + * You should have received a copy of the GNU General Public License
  26795. + * along with this program; if not, write to the Free Software
  26796. + * Foundation, Inc., 59 Temple Place - Suite 330, Boston, MA 02111-1307, USA.
  26797. + */
  26798. +
  26799. +#include <linux/kernel.h>
  26800. +#include <linux/module.h>
  26801. +#include <linux/spinlock.h>
  26802. +#include <linux/clk.h>
  26803. +#include <linux/err.h>
  26804. +#include <linux/of.h>
  26805. +#include <linux/platform_device.h>
  26806. +#include <linux/io.h>
  26807. +#include <linux/slab.h>
  26808. +#include <linux/i2c.h>
  26809. +#include <linux/interrupt.h>
  26810. +#include <linux/sched.h>
  26811. +#include <linux/wait.h>
  26812. +
  26813. +/* BSC register offsets */
  26814. +#define BSC_C 0x00
  26815. +#define BSC_S 0x04
  26816. +#define BSC_DLEN 0x08
  26817. +#define BSC_A 0x0c
  26818. +#define BSC_FIFO 0x10
  26819. +#define BSC_DIV 0x14
  26820. +#define BSC_DEL 0x18
  26821. +#define BSC_CLKT 0x1c
  26822. +
  26823. +/* Bitfields in BSC_C */
  26824. +#define BSC_C_I2CEN 0x00008000
  26825. +#define BSC_C_INTR 0x00000400
  26826. +#define BSC_C_INTT 0x00000200
  26827. +#define BSC_C_INTD 0x00000100
  26828. +#define BSC_C_ST 0x00000080
  26829. +#define BSC_C_CLEAR_1 0x00000020
  26830. +#define BSC_C_CLEAR_2 0x00000010
  26831. +#define BSC_C_READ 0x00000001
  26832. +
  26833. +/* Bitfields in BSC_S */
  26834. +#define BSC_S_CLKT 0x00000200
  26835. +#define BSC_S_ERR 0x00000100
  26836. +#define BSC_S_RXF 0x00000080
  26837. +#define BSC_S_TXE 0x00000040
  26838. +#define BSC_S_RXD 0x00000020
  26839. +#define BSC_S_TXD 0x00000010
  26840. +#define BSC_S_RXR 0x00000008
  26841. +#define BSC_S_TXW 0x00000004
  26842. +#define BSC_S_DONE 0x00000002
  26843. +#define BSC_S_TA 0x00000001
  26844. +
  26845. +#define I2C_TIMEOUT_MS 150
  26846. +#define I2C_WAIT_LOOP_COUNT 40
  26847. +
  26848. +#define DRV_NAME "bcm2708_i2c"
  26849. +
  26850. +static unsigned int baudrate = CONFIG_I2C_BCM2708_BAUDRATE;
  26851. +module_param(baudrate, uint, S_IRUSR | S_IWUSR | S_IRGRP | S_IWGRP);
  26852. +MODULE_PARM_DESC(baudrate, "The I2C baudrate");
  26853. +
  26854. +static bool combined = false;
  26855. +module_param(combined, bool, 0644);
  26856. +MODULE_PARM_DESC(combined, "Use combined transactions");
  26857. +
  26858. +struct bcm2708_i2c {
  26859. + struct i2c_adapter adapter;
  26860. +
  26861. + spinlock_t lock;
  26862. + void __iomem *base;
  26863. + int irq;
  26864. + struct clk *clk;
  26865. + u32 cdiv;
  26866. +
  26867. + struct completion done;
  26868. +
  26869. + struct i2c_msg *msg;
  26870. + int pos;
  26871. + int nmsgs;
  26872. + bool error;
  26873. +};
  26874. +
  26875. +/*
  26876. + * This function sets the ALT mode on the I2C pins so that we can use them with
  26877. + * the BSC hardware.
  26878. + *
  26879. + * FIXME: This is a hack. Use pinmux / pinctrl.
  26880. + */
  26881. +static void bcm2708_i2c_init_pinmode(int id)
  26882. +{
  26883. +#define INP_GPIO(g) *(gpio+((g)/10)) &= ~(7<<(((g)%10)*3))
  26884. +#define SET_GPIO_ALT(g,a) *(gpio+(((g)/10))) |= (((a)<=3?(a)+4:(a)==4?3:2)<<(((g)%10)*3))
  26885. +
  26886. + int pin;
  26887. + u32 *gpio = ioremap(GPIO_BASE, SZ_16K);
  26888. +
  26889. + BUG_ON(id != 0 && id != 1);
  26890. + /* BSC0 is on GPIO 0 & 1, BSC1 is on GPIO 2 & 3 */
  26891. + for (pin = id*2+0; pin <= id*2+1; pin++) {
  26892. + printk("bcm2708_i2c_init_pinmode(%d,%d)\n", id, pin);
  26893. + INP_GPIO(pin); /* set mode to GPIO input first */
  26894. + SET_GPIO_ALT(pin, 0); /* set mode to ALT 0 */
  26895. + }
  26896. +
  26897. + iounmap(gpio);
  26898. +
  26899. +#undef INP_GPIO
  26900. +#undef SET_GPIO_ALT
  26901. +}
  26902. +
  26903. +static inline u32 bcm2708_rd(struct bcm2708_i2c *bi, unsigned reg)
  26904. +{
  26905. + return readl(bi->base + reg);
  26906. +}
  26907. +
  26908. +static inline void bcm2708_wr(struct bcm2708_i2c *bi, unsigned reg, u32 val)
  26909. +{
  26910. + writel(val, bi->base + reg);
  26911. +}
  26912. +
  26913. +static inline void bcm2708_bsc_reset(struct bcm2708_i2c *bi)
  26914. +{
  26915. + bcm2708_wr(bi, BSC_C, 0);
  26916. + bcm2708_wr(bi, BSC_S, BSC_S_CLKT | BSC_S_ERR | BSC_S_DONE);
  26917. +}
  26918. +
  26919. +static inline void bcm2708_bsc_fifo_drain(struct bcm2708_i2c *bi)
  26920. +{
  26921. + while ((bcm2708_rd(bi, BSC_S) & BSC_S_RXD) && (bi->pos < bi->msg->len))
  26922. + bi->msg->buf[bi->pos++] = bcm2708_rd(bi, BSC_FIFO);
  26923. +}
  26924. +
  26925. +static inline void bcm2708_bsc_fifo_fill(struct bcm2708_i2c *bi)
  26926. +{
  26927. + while ((bcm2708_rd(bi, BSC_S) & BSC_S_TXD) && (bi->pos < bi->msg->len))
  26928. + bcm2708_wr(bi, BSC_FIFO, bi->msg->buf[bi->pos++]);
  26929. +}
  26930. +
  26931. +static inline int bcm2708_bsc_setup(struct bcm2708_i2c *bi)
  26932. +{
  26933. + u32 cdiv, s;
  26934. + u32 c = BSC_C_I2CEN | BSC_C_INTD | BSC_C_ST | BSC_C_CLEAR_1;
  26935. + int wait_loops = I2C_WAIT_LOOP_COUNT;
  26936. +
  26937. + /* Can't call clk_get_rate as it locks a mutex and here we are spinlocked.
  26938. + * Use the value that we cached in the probe.
  26939. + */
  26940. + cdiv = bi->cdiv;
  26941. +
  26942. + if (bi->msg->flags & I2C_M_RD)
  26943. + c |= BSC_C_INTR | BSC_C_READ;
  26944. + else
  26945. + c |= BSC_C_INTT;
  26946. +
  26947. + bcm2708_wr(bi, BSC_DIV, cdiv);
  26948. + bcm2708_wr(bi, BSC_A, bi->msg->addr);
  26949. + bcm2708_wr(bi, BSC_DLEN, bi->msg->len);
  26950. + if (combined)
  26951. + {
  26952. + /* Do the next two messages meet combined transaction criteria?
  26953. + - Current message is a write, next message is a read
  26954. + - Both messages to same slave address
  26955. + - Write message can fit inside FIFO (16 bytes or less) */
  26956. + if ( (bi->nmsgs > 1) &&
  26957. + !(bi->msg[0].flags & I2C_M_RD) && (bi->msg[1].flags & I2C_M_RD) &&
  26958. + (bi->msg[0].addr == bi->msg[1].addr) && (bi->msg[0].len <= 16)) {
  26959. + /* Fill FIFO with entire write message (16 byte FIFO) */
  26960. + while (bi->pos < bi->msg->len) {
  26961. + bcm2708_wr(bi, BSC_FIFO, bi->msg->buf[bi->pos++]);
  26962. + }
  26963. + /* Start write transfer (no interrupts, don't clear FIFO) */
  26964. + bcm2708_wr(bi, BSC_C, BSC_C_I2CEN | BSC_C_ST);
  26965. +
  26966. + /* poll for transfer start bit (should only take 1-20 polls) */
  26967. + do {
  26968. + s = bcm2708_rd(bi, BSC_S);
  26969. + } while (!(s & (BSC_S_TA | BSC_S_ERR | BSC_S_CLKT | BSC_S_DONE)) && --wait_loops >= 0);
  26970. +
  26971. + /* did we time out or some error occured? */
  26972. + if (wait_loops < 0 || (s & (BSC_S_ERR | BSC_S_CLKT))) {
  26973. + return -1;
  26974. + }
  26975. +
  26976. + /* Send next read message before the write transfer finishes. */
  26977. + bi->nmsgs--;
  26978. + bi->msg++;
  26979. + bi->pos = 0;
  26980. + bcm2708_wr(bi, BSC_DLEN, bi->msg->len);
  26981. + c = BSC_C_I2CEN | BSC_C_INTD | BSC_C_INTR | BSC_C_ST | BSC_C_READ;
  26982. + }
  26983. + }
  26984. + bcm2708_wr(bi, BSC_C, c);
  26985. +
  26986. + return 0;
  26987. +}
  26988. +
  26989. +static irqreturn_t bcm2708_i2c_interrupt(int irq, void *dev_id)
  26990. +{
  26991. + struct bcm2708_i2c *bi = dev_id;
  26992. + bool handled = true;
  26993. + u32 s;
  26994. + int ret;
  26995. +
  26996. + spin_lock(&bi->lock);
  26997. +
  26998. + /* we may see camera interrupts on the "other" I2C channel
  26999. + Just return if we've not sent anything */
  27000. + if (!bi->nmsgs || !bi->msg) {
  27001. + goto early_exit;
  27002. + }
  27003. +
  27004. + s = bcm2708_rd(bi, BSC_S);
  27005. +
  27006. + if (s & (BSC_S_CLKT | BSC_S_ERR)) {
  27007. + bcm2708_bsc_reset(bi);
  27008. + bi->error = true;
  27009. +
  27010. + bi->msg = 0; /* to inform the that all work is done */
  27011. + bi->nmsgs = 0;
  27012. + /* wake up our bh */
  27013. + complete(&bi->done);
  27014. + } else if (s & BSC_S_DONE) {
  27015. + bi->nmsgs--;
  27016. +
  27017. + if (bi->msg->flags & I2C_M_RD) {
  27018. + bcm2708_bsc_fifo_drain(bi);
  27019. + }
  27020. +
  27021. + bcm2708_bsc_reset(bi);
  27022. +
  27023. + if (bi->nmsgs) {
  27024. + /* advance to next message */
  27025. + bi->msg++;
  27026. + bi->pos = 0;
  27027. + ret = bcm2708_bsc_setup(bi);
  27028. + if (ret < 0) {
  27029. + bcm2708_bsc_reset(bi);
  27030. + bi->error = true;
  27031. + bi->msg = 0; /* to inform the that all work is done */
  27032. + bi->nmsgs = 0;
  27033. + /* wake up our bh */
  27034. + complete(&bi->done);
  27035. + goto early_exit;
  27036. + }
  27037. + } else {
  27038. + bi->msg = 0; /* to inform the that all work is done */
  27039. + bi->nmsgs = 0;
  27040. + /* wake up our bh */
  27041. + complete(&bi->done);
  27042. + }
  27043. + } else if (s & BSC_S_TXW) {
  27044. + bcm2708_bsc_fifo_fill(bi);
  27045. + } else if (s & BSC_S_RXR) {
  27046. + bcm2708_bsc_fifo_drain(bi);
  27047. + } else {
  27048. + handled = false;
  27049. + }
  27050. +
  27051. +early_exit:
  27052. + spin_unlock(&bi->lock);
  27053. +
  27054. + return handled ? IRQ_HANDLED : IRQ_NONE;
  27055. +}
  27056. +
  27057. +static int bcm2708_i2c_master_xfer(struct i2c_adapter *adap,
  27058. + struct i2c_msg *msgs, int num)
  27059. +{
  27060. + struct bcm2708_i2c *bi = adap->algo_data;
  27061. + unsigned long flags;
  27062. + int ret;
  27063. +
  27064. + spin_lock_irqsave(&bi->lock, flags);
  27065. +
  27066. + reinit_completion(&bi->done);
  27067. + bi->msg = msgs;
  27068. + bi->pos = 0;
  27069. + bi->nmsgs = num;
  27070. + bi->error = false;
  27071. +
  27072. + ret = bcm2708_bsc_setup(bi);
  27073. +
  27074. + spin_unlock_irqrestore(&bi->lock, flags);
  27075. +
  27076. + /* check the result of the setup */
  27077. + if (ret < 0)
  27078. + {
  27079. + dev_err(&adap->dev, "transfer setup timed out\n");
  27080. + goto error_timeout;
  27081. + }
  27082. +
  27083. + ret = wait_for_completion_timeout(&bi->done, msecs_to_jiffies(I2C_TIMEOUT_MS));
  27084. + if (ret == 0) {
  27085. + dev_err(&adap->dev, "transfer timed out\n");
  27086. + goto error_timeout;
  27087. + }
  27088. +
  27089. + ret = bi->error ? -EIO : num;
  27090. + return ret;
  27091. +
  27092. +error_timeout:
  27093. + spin_lock_irqsave(&bi->lock, flags);
  27094. + bcm2708_bsc_reset(bi);
  27095. + bi->msg = 0; /* to inform the interrupt handler that there's nothing else to be done */
  27096. + bi->nmsgs = 0;
  27097. + spin_unlock_irqrestore(&bi->lock, flags);
  27098. + return -ETIMEDOUT;
  27099. +}
  27100. +
  27101. +static u32 bcm2708_i2c_functionality(struct i2c_adapter *adap)
  27102. +{
  27103. + return I2C_FUNC_I2C | /*I2C_FUNC_10BIT_ADDR |*/ I2C_FUNC_SMBUS_EMUL;
  27104. +}
  27105. +
  27106. +static struct i2c_algorithm bcm2708_i2c_algorithm = {
  27107. + .master_xfer = bcm2708_i2c_master_xfer,
  27108. + .functionality = bcm2708_i2c_functionality,
  27109. +};
  27110. +
  27111. +static int bcm2708_i2c_probe(struct platform_device *pdev)
  27112. +{
  27113. + struct resource *regs;
  27114. + int irq, err = -ENOMEM;
  27115. + struct clk *clk;
  27116. + struct bcm2708_i2c *bi;
  27117. + struct i2c_adapter *adap;
  27118. + unsigned long bus_hz;
  27119. + u32 cdiv;
  27120. +
  27121. + if (pdev->dev.of_node) {
  27122. + u32 bus_clk_rate;
  27123. + pdev->id = of_alias_get_id(pdev->dev.of_node, "i2c");
  27124. + if (pdev->id < 0) {
  27125. + dev_err(&pdev->dev, "alias is missing\n");
  27126. + return -EINVAL;
  27127. + }
  27128. + if (!of_property_read_u32(pdev->dev.of_node,
  27129. + "clock-frequency", &bus_clk_rate))
  27130. + baudrate = bus_clk_rate;
  27131. + else
  27132. + dev_warn(&pdev->dev,
  27133. + "Could not read clock-frequency property\n");
  27134. + }
  27135. +
  27136. + regs = platform_get_resource(pdev, IORESOURCE_MEM, 0);
  27137. + if (!regs) {
  27138. + dev_err(&pdev->dev, "could not get IO memory\n");
  27139. + return -ENXIO;
  27140. + }
  27141. +
  27142. + irq = platform_get_irq(pdev, 0);
  27143. + if (irq < 0) {
  27144. + dev_err(&pdev->dev, "could not get IRQ\n");
  27145. + return irq;
  27146. + }
  27147. +
  27148. + clk = clk_get(&pdev->dev, NULL);
  27149. + if (IS_ERR(clk)) {
  27150. + dev_err(&pdev->dev, "could not find clk: %ld\n", PTR_ERR(clk));
  27151. + return PTR_ERR(clk);
  27152. + }
  27153. +
  27154. + err = clk_prepare_enable(clk);
  27155. + if (err) {
  27156. + dev_err(&pdev->dev, "could not enable clk: %d\n", err);
  27157. + goto out_clk_put;
  27158. + }
  27159. +
  27160. + if (!pdev->dev.of_node)
  27161. + bcm2708_i2c_init_pinmode(pdev->id);
  27162. +
  27163. + bi = kzalloc(sizeof(*bi), GFP_KERNEL);
  27164. + if (!bi)
  27165. + goto out_clk_disable;
  27166. +
  27167. + platform_set_drvdata(pdev, bi);
  27168. +
  27169. + adap = &bi->adapter;
  27170. + adap->class = I2C_CLASS_HWMON | I2C_CLASS_DDC;
  27171. + adap->algo = &bcm2708_i2c_algorithm;
  27172. + adap->algo_data = bi;
  27173. + adap->dev.parent = &pdev->dev;
  27174. + adap->nr = pdev->id;
  27175. + strlcpy(adap->name, dev_name(&pdev->dev), sizeof(adap->name));
  27176. + adap->dev.of_node = pdev->dev.of_node;
  27177. +
  27178. + switch (pdev->id) {
  27179. + case 0:
  27180. + adap->class = I2C_CLASS_HWMON;
  27181. + break;
  27182. + case 1:
  27183. + adap->class = I2C_CLASS_DDC;
  27184. + break;
  27185. + default:
  27186. + dev_err(&pdev->dev, "can only bind to BSC 0 or 1\n");
  27187. + err = -ENXIO;
  27188. + goto out_free_bi;
  27189. + }
  27190. +
  27191. + spin_lock_init(&bi->lock);
  27192. + init_completion(&bi->done);
  27193. +
  27194. + bi->base = ioremap(regs->start, resource_size(regs));
  27195. + if (!bi->base) {
  27196. + dev_err(&pdev->dev, "could not remap memory\n");
  27197. + goto out_free_bi;
  27198. + }
  27199. +
  27200. + bi->irq = irq;
  27201. + bi->clk = clk;
  27202. +
  27203. + err = request_irq(irq, bcm2708_i2c_interrupt, IRQF_SHARED,
  27204. + dev_name(&pdev->dev), bi);
  27205. + if (err) {
  27206. + dev_err(&pdev->dev, "could not request IRQ: %d\n", err);
  27207. + goto out_iounmap;
  27208. + }
  27209. +
  27210. + bcm2708_bsc_reset(bi);
  27211. +
  27212. + err = i2c_add_numbered_adapter(adap);
  27213. + if (err < 0) {
  27214. + dev_err(&pdev->dev, "could not add I2C adapter: %d\n", err);
  27215. + goto out_free_irq;
  27216. + }
  27217. +
  27218. + bus_hz = clk_get_rate(bi->clk);
  27219. + cdiv = bus_hz / baudrate;
  27220. + if (cdiv > 0xffff) {
  27221. + cdiv = 0xffff;
  27222. + baudrate = bus_hz / cdiv;
  27223. + }
  27224. + bi->cdiv = cdiv;
  27225. +
  27226. + dev_info(&pdev->dev, "BSC%d Controller at 0x%08lx (irq %d) (baudrate %d)\n",
  27227. + pdev->id, (unsigned long)regs->start, irq, baudrate);
  27228. +
  27229. + return 0;
  27230. +
  27231. +out_free_irq:
  27232. + free_irq(bi->irq, bi);
  27233. +out_iounmap:
  27234. + iounmap(bi->base);
  27235. +out_free_bi:
  27236. + kfree(bi);
  27237. +out_clk_disable:
  27238. + clk_disable_unprepare(clk);
  27239. +out_clk_put:
  27240. + clk_put(clk);
  27241. + return err;
  27242. +}
  27243. +
  27244. +static int bcm2708_i2c_remove(struct platform_device *pdev)
  27245. +{
  27246. + struct bcm2708_i2c *bi = platform_get_drvdata(pdev);
  27247. +
  27248. + platform_set_drvdata(pdev, NULL);
  27249. +
  27250. + i2c_del_adapter(&bi->adapter);
  27251. + free_irq(bi->irq, bi);
  27252. + iounmap(bi->base);
  27253. + clk_disable_unprepare(bi->clk);
  27254. + clk_put(bi->clk);
  27255. + kfree(bi);
  27256. +
  27257. + return 0;
  27258. +}
  27259. +
  27260. +static const struct of_device_id bcm2708_i2c_of_match[] = {
  27261. + { .compatible = "brcm,bcm2708-i2c" },
  27262. + {},
  27263. +};
  27264. +MODULE_DEVICE_TABLE(of, bcm2708_i2c_of_match);
  27265. +
  27266. +static struct platform_driver bcm2708_i2c_driver = {
  27267. + .driver = {
  27268. + .name = DRV_NAME,
  27269. + .owner = THIS_MODULE,
  27270. + .of_match_table = bcm2708_i2c_of_match,
  27271. + },
  27272. + .probe = bcm2708_i2c_probe,
  27273. + .remove = bcm2708_i2c_remove,
  27274. +};
  27275. +
  27276. +// module_platform_driver(bcm2708_i2c_driver);
  27277. +
  27278. +
  27279. +static int __init bcm2708_i2c_init(void)
  27280. +{
  27281. + return platform_driver_register(&bcm2708_i2c_driver);
  27282. +}
  27283. +
  27284. +static void __exit bcm2708_i2c_exit(void)
  27285. +{
  27286. + platform_driver_unregister(&bcm2708_i2c_driver);
  27287. +}
  27288. +
  27289. +module_init(bcm2708_i2c_init);
  27290. +module_exit(bcm2708_i2c_exit);
  27291. +
  27292. +
  27293. +
  27294. +MODULE_DESCRIPTION("BSC controller driver for Broadcom BCM2708");
  27295. +MODULE_AUTHOR("Chris Boot <bootc@bootc.net>");
  27296. +MODULE_LICENSE("GPL v2");
  27297. +MODULE_ALIAS("platform:" DRV_NAME);
  27298. diff -Nur linux-3.18.14/drivers/i2c/busses/Kconfig linux-rpi/drivers/i2c/busses/Kconfig
  27299. --- linux-3.18.14/drivers/i2c/busses/Kconfig 2015-05-20 10:04:50.000000000 -0500
  27300. +++ linux-rpi/drivers/i2c/busses/Kconfig 2015-05-31 14:46:10.489660983 -0500
  27301. @@ -361,7 +361,7 @@
  27302. config I2C_BCM2835
  27303. tristate "Broadcom BCM2835 I2C controller"
  27304. - depends on ARCH_BCM2835
  27305. + depends on ARCH_BCM2835 || ARCH_BCM2708 || ARCH_BCM2709
  27306. help
  27307. If you say yes to this option, support will be included for the
  27308. BCM2835 I2C controller.
  27309. @@ -371,6 +371,25 @@
  27310. This support is also available as a module. If so, the module
  27311. will be called i2c-bcm2835.
  27312. +config I2C_BCM2708
  27313. + tristate "BCM2708 BSC"
  27314. + depends on MACH_BCM2708 || MACH_BCM2709
  27315. + help
  27316. + Enabling this option will add BSC (Broadcom Serial Controller)
  27317. + support for the BCM2708. BSC is a Broadcom proprietary bus compatible
  27318. + with I2C/TWI/SMBus.
  27319. +
  27320. +config I2C_BCM2708_BAUDRATE
  27321. + prompt "BCM2708 I2C baudrate"
  27322. + depends on I2C_BCM2708
  27323. + int
  27324. + default 100000
  27325. + help
  27326. + Set the I2C baudrate. This will alter the default value. A
  27327. + different baudrate can be set by using a module parameter as well. If
  27328. + no parameter is provided when loading, this is the value that will be
  27329. + used.
  27330. +
  27331. config I2C_BCM_KONA
  27332. tristate "BCM Kona I2C adapter"
  27333. depends on ARCH_BCM_MOBILE
  27334. diff -Nur linux-3.18.14/drivers/i2c/busses/Makefile linux-rpi/drivers/i2c/busses/Makefile
  27335. --- linux-3.18.14/drivers/i2c/busses/Makefile 2015-05-20 10:04:50.000000000 -0500
  27336. +++ linux-rpi/drivers/i2c/busses/Makefile 2015-05-31 14:46:10.489660983 -0500
  27337. @@ -33,6 +33,7 @@
  27338. obj-$(CONFIG_I2C_AU1550) += i2c-au1550.o
  27339. obj-$(CONFIG_I2C_AXXIA) += i2c-axxia.o
  27340. obj-$(CONFIG_I2C_BCM2835) += i2c-bcm2835.o
  27341. +obj-$(CONFIG_I2C_BCM2708) += i2c-bcm2708.o
  27342. obj-$(CONFIG_I2C_BLACKFIN_TWI) += i2c-bfin-twi.o
  27343. obj-$(CONFIG_I2C_CADENCE) += i2c-cadence.o
  27344. obj-$(CONFIG_I2C_CBUS_GPIO) += i2c-cbus-gpio.o
  27345. diff -Nur linux-3.18.14/drivers/leds/trigger/Kconfig linux-rpi/drivers/leds/trigger/Kconfig
  27346. --- linux-3.18.14/drivers/leds/trigger/Kconfig 2015-05-20 10:04:50.000000000 -0500
  27347. +++ linux-rpi/drivers/leds/trigger/Kconfig 2015-05-31 14:46:10.769660981 -0500
  27348. @@ -108,4 +108,11 @@
  27349. This enables direct flash/torch on/off by the driver, kernel space.
  27350. If unsure, say Y.
  27351. +config LEDS_TRIGGER_INPUT
  27352. + tristate "LED Input Trigger"
  27353. + depends on LEDS_TRIGGERS
  27354. + help
  27355. + This allows the GPIOs assigned to be LEDs to be initialised to inputs.
  27356. + If unsure, say Y.
  27357. +
  27358. endif # LEDS_TRIGGERS
  27359. diff -Nur linux-3.18.14/drivers/leds/trigger/ledtrig-input.c linux-rpi/drivers/leds/trigger/ledtrig-input.c
  27360. --- linux-3.18.14/drivers/leds/trigger/ledtrig-input.c 1969-12-31 18:00:00.000000000 -0600
  27361. +++ linux-rpi/drivers/leds/trigger/ledtrig-input.c 2015-05-31 14:46:10.769660981 -0500
  27362. @@ -0,0 +1,65 @@
  27363. +/*
  27364. + * Set LED GPIO to Input "Trigger"
  27365. + *
  27366. + * Copyright 2015 Phil Elwell <phil@raspberrypi.org>
  27367. + *
  27368. + * Based on Nick Forbes's ledtrig-default-on.c.
  27369. + *
  27370. + * This program is free software; you can redistribute it and/or modify
  27371. + * it under the terms of the GNU General Public License version 2 as
  27372. + * published by the Free Software Foundation.
  27373. + *
  27374. + */
  27375. +
  27376. +#include <linux/module.h>
  27377. +#include <linux/kernel.h>
  27378. +#include <linux/init.h>
  27379. +#include <linux/leds.h>
  27380. +#include <linux/gpio.h>
  27381. +#include "../leds.h"
  27382. +
  27383. +/* This is a hack to get at the private 'gpio' member */
  27384. +
  27385. +struct gpio_led_data {
  27386. + struct led_classdev cdev;
  27387. + unsigned gpio;
  27388. +};
  27389. +
  27390. +static void input_trig_activate(struct led_classdev *led_cdev)
  27391. +{
  27392. + struct gpio_led_data *led_dat =
  27393. + container_of(led_cdev, struct gpio_led_data, cdev);
  27394. + if (gpio_is_valid(led_dat->gpio))
  27395. + gpio_direction_input(led_dat->gpio);
  27396. +}
  27397. +
  27398. +static void input_trig_deactivate(struct led_classdev *led_cdev)
  27399. +{
  27400. + struct gpio_led_data *led_dat =
  27401. + container_of(led_cdev, struct gpio_led_data, cdev);
  27402. + if (gpio_is_valid(led_dat->gpio))
  27403. + gpio_direction_output(led_dat->gpio, 0);
  27404. +}
  27405. +
  27406. +static struct led_trigger input_led_trigger = {
  27407. + .name = "input",
  27408. + .activate = input_trig_activate,
  27409. + .deactivate = input_trig_deactivate,
  27410. +};
  27411. +
  27412. +static int __init input_trig_init(void)
  27413. +{
  27414. + return led_trigger_register(&input_led_trigger);
  27415. +}
  27416. +
  27417. +static void __exit input_trig_exit(void)
  27418. +{
  27419. + led_trigger_unregister(&input_led_trigger);
  27420. +}
  27421. +
  27422. +module_init(input_trig_init);
  27423. +module_exit(input_trig_exit);
  27424. +
  27425. +MODULE_AUTHOR("Phil Elwell <phil@raspberrypi.org>");
  27426. +MODULE_DESCRIPTION("Set LED GPIO to Input \"trigger\"");
  27427. +MODULE_LICENSE("GPL");
  27428. diff -Nur linux-3.18.14/drivers/leds/trigger/Makefile linux-rpi/drivers/leds/trigger/Makefile
  27429. --- linux-3.18.14/drivers/leds/trigger/Makefile 2015-05-20 10:04:50.000000000 -0500
  27430. +++ linux-rpi/drivers/leds/trigger/Makefile 2015-05-31 14:46:10.769660981 -0500
  27431. @@ -8,3 +8,4 @@
  27432. obj-$(CONFIG_LEDS_TRIGGER_DEFAULT_ON) += ledtrig-default-on.o
  27433. obj-$(CONFIG_LEDS_TRIGGER_TRANSIENT) += ledtrig-transient.o
  27434. obj-$(CONFIG_LEDS_TRIGGER_CAMERA) += ledtrig-camera.o
  27435. +obj-$(CONFIG_LEDS_TRIGGER_INPUT) += ledtrig-input.o
  27436. diff -Nur linux-3.18.14/drivers/media/platform/bcm2835/bcm2835-camera.c linux-rpi/drivers/media/platform/bcm2835/bcm2835-camera.c
  27437. --- linux-3.18.14/drivers/media/platform/bcm2835/bcm2835-camera.c 1969-12-31 18:00:00.000000000 -0600
  27438. +++ linux-rpi/drivers/media/platform/bcm2835/bcm2835-camera.c 2015-05-31 14:46:10.937660979 -0500
  27439. @@ -0,0 +1,1828 @@
  27440. +/*
  27441. + * Broadcom BM2835 V4L2 driver
  27442. + *
  27443. + * Copyright © 2013 Raspberry Pi (Trading) Ltd.
  27444. + *
  27445. + * This file is subject to the terms and conditions of the GNU General Public
  27446. + * License. See the file COPYING in the main directory of this archive
  27447. + * for more details.
  27448. + *
  27449. + * Authors: Vincent Sanders <vincent.sanders@collabora.co.uk>
  27450. + * Dave Stevenson <dsteve@broadcom.com>
  27451. + * Simon Mellor <simellor@broadcom.com>
  27452. + * Luke Diamand <luked@broadcom.com>
  27453. + */
  27454. +
  27455. +#include <linux/errno.h>
  27456. +#include <linux/kernel.h>
  27457. +#include <linux/module.h>
  27458. +#include <linux/slab.h>
  27459. +#include <media/videobuf2-vmalloc.h>
  27460. +#include <media/videobuf2-dma-contig.h>
  27461. +#include <media/v4l2-device.h>
  27462. +#include <media/v4l2-ioctl.h>
  27463. +#include <media/v4l2-ctrls.h>
  27464. +#include <media/v4l2-fh.h>
  27465. +#include <media/v4l2-event.h>
  27466. +#include <media/v4l2-common.h>
  27467. +#include <linux/delay.h>
  27468. +
  27469. +#include "mmal-common.h"
  27470. +#include "mmal-encodings.h"
  27471. +#include "mmal-vchiq.h"
  27472. +#include "mmal-msg.h"
  27473. +#include "mmal-parameters.h"
  27474. +#include "bcm2835-camera.h"
  27475. +
  27476. +#define BM2835_MMAL_VERSION "0.0.2"
  27477. +#define BM2835_MMAL_MODULE_NAME "bcm2835-v4l2"
  27478. +#define MIN_WIDTH 16
  27479. +#define MIN_HEIGHT 16
  27480. +#define MAX_WIDTH 2592
  27481. +#define MAX_HEIGHT 1944
  27482. +#define MIN_BUFFER_SIZE (80*1024)
  27483. +
  27484. +#define MAX_VIDEO_MODE_WIDTH 1280
  27485. +#define MAX_VIDEO_MODE_HEIGHT 720
  27486. +
  27487. +MODULE_DESCRIPTION("Broadcom 2835 MMAL video capture");
  27488. +MODULE_AUTHOR("Vincent Sanders");
  27489. +MODULE_LICENSE("GPL");
  27490. +MODULE_VERSION(BM2835_MMAL_VERSION);
  27491. +
  27492. +int bcm2835_v4l2_debug;
  27493. +module_param_named(debug, bcm2835_v4l2_debug, int, 0644);
  27494. +MODULE_PARM_DESC(bcm2835_v4l2_debug, "Debug level 0-2");
  27495. +
  27496. +int max_video_width = MAX_VIDEO_MODE_WIDTH;
  27497. +int max_video_height = MAX_VIDEO_MODE_HEIGHT;
  27498. +module_param(max_video_width, int, S_IRUSR | S_IWUSR | S_IRGRP | S_IROTH);
  27499. +MODULE_PARM_DESC(max_video_width, "Threshold for video mode");
  27500. +module_param(max_video_height, int, S_IRUSR | S_IWUSR | S_IRGRP | S_IROTH);
  27501. +MODULE_PARM_DESC(max_video_height, "Threshold for video mode");
  27502. +
  27503. +/* Gstreamer bug https://bugzilla.gnome.org/show_bug.cgi?id=726521
  27504. + * v4l2src does bad (and actually wrong) things when the vidioc_enum_framesizes
  27505. + * function says type V4L2_FRMSIZE_TYPE_STEPWISE, which we do by default.
  27506. + * It's happier if we just don't say anything at all, when it then
  27507. + * sets up a load of defaults that it thinks might work.
  27508. + * If gst_v4l2src_is_broken is non-zero, then we remove the function from
  27509. + * our function table list (actually switch to an alternate set, but same
  27510. + * result).
  27511. + */
  27512. +int gst_v4l2src_is_broken = 0;
  27513. +module_param(gst_v4l2src_is_broken, int, S_IRUSR | S_IWUSR | S_IRGRP | S_IROTH);
  27514. +MODULE_PARM_DESC(gst_v4l2src_is_broken, "If non-zero, enable workaround for Gstreamer");
  27515. +
  27516. +static struct bm2835_mmal_dev *gdev; /* global device data */
  27517. +
  27518. +#define FPS_MIN 1
  27519. +#define FPS_MAX 90
  27520. +
  27521. +/* timeperframe: min/max and default */
  27522. +static const struct v4l2_fract
  27523. + tpf_min = {.numerator = 1, .denominator = FPS_MAX},
  27524. + tpf_max = {.numerator = 1, .denominator = FPS_MIN},
  27525. + tpf_default = {.numerator = 1000, .denominator = 30000};
  27526. +
  27527. +/* video formats */
  27528. +static struct mmal_fmt formats[] = {
  27529. + {
  27530. + .name = "4:2:0, packed YUV",
  27531. + .fourcc = V4L2_PIX_FMT_YUV420,
  27532. + .flags = 0,
  27533. + .mmal = MMAL_ENCODING_I420,
  27534. + .depth = 12,
  27535. + .mmal_component = MMAL_COMPONENT_CAMERA,
  27536. + },
  27537. + {
  27538. + .name = "4:2:2, packed, YUYV",
  27539. + .fourcc = V4L2_PIX_FMT_YUYV,
  27540. + .flags = 0,
  27541. + .mmal = MMAL_ENCODING_YUYV,
  27542. + .depth = 16,
  27543. + .mmal_component = MMAL_COMPONENT_CAMERA,
  27544. + },
  27545. + {
  27546. + .name = "RGB24 (LE)",
  27547. + .fourcc = V4L2_PIX_FMT_RGB24,
  27548. + .flags = 0,
  27549. + .mmal = MMAL_ENCODING_BGR24,
  27550. + .depth = 24,
  27551. + .mmal_component = MMAL_COMPONENT_CAMERA,
  27552. + },
  27553. + {
  27554. + .name = "JPEG",
  27555. + .fourcc = V4L2_PIX_FMT_JPEG,
  27556. + .flags = V4L2_FMT_FLAG_COMPRESSED,
  27557. + .mmal = MMAL_ENCODING_JPEG,
  27558. + .depth = 8,
  27559. + .mmal_component = MMAL_COMPONENT_IMAGE_ENCODE,
  27560. + },
  27561. + {
  27562. + .name = "H264",
  27563. + .fourcc = V4L2_PIX_FMT_H264,
  27564. + .flags = V4L2_FMT_FLAG_COMPRESSED,
  27565. + .mmal = MMAL_ENCODING_H264,
  27566. + .depth = 8,
  27567. + .mmal_component = MMAL_COMPONENT_VIDEO_ENCODE,
  27568. + },
  27569. + {
  27570. + .name = "MJPEG",
  27571. + .fourcc = V4L2_PIX_FMT_MJPEG,
  27572. + .flags = V4L2_FMT_FLAG_COMPRESSED,
  27573. + .mmal = MMAL_ENCODING_MJPEG,
  27574. + .depth = 8,
  27575. + .mmal_component = MMAL_COMPONENT_VIDEO_ENCODE,
  27576. + },
  27577. + {
  27578. + .name = "4:2:2, packed, YVYU",
  27579. + .fourcc = V4L2_PIX_FMT_YVYU,
  27580. + .flags = 0,
  27581. + .mmal = MMAL_ENCODING_YVYU,
  27582. + .depth = 16,
  27583. + .mmal_component = MMAL_COMPONENT_CAMERA,
  27584. + },
  27585. + {
  27586. + .name = "4:2:2, packed, VYUY",
  27587. + .fourcc = V4L2_PIX_FMT_VYUY,
  27588. + .flags = 0,
  27589. + .mmal = MMAL_ENCODING_VYUY,
  27590. + .depth = 16,
  27591. + .mmal_component = MMAL_COMPONENT_CAMERA,
  27592. + },
  27593. + {
  27594. + .name = "4:2:2, packed, UYVY",
  27595. + .fourcc = V4L2_PIX_FMT_UYVY,
  27596. + .flags = 0,
  27597. + .mmal = MMAL_ENCODING_UYVY,
  27598. + .depth = 16,
  27599. + .mmal_component = MMAL_COMPONENT_CAMERA,
  27600. + },
  27601. + {
  27602. + .name = "4:2:0, packed, NV12",
  27603. + .fourcc = V4L2_PIX_FMT_NV12,
  27604. + .flags = 0,
  27605. + .mmal = MMAL_ENCODING_NV12,
  27606. + .depth = 12,
  27607. + .mmal_component = MMAL_COMPONENT_CAMERA,
  27608. + },
  27609. + {
  27610. + .name = "RGB24 (BE)",
  27611. + .fourcc = V4L2_PIX_FMT_BGR24,
  27612. + .flags = 0,
  27613. + .mmal = MMAL_ENCODING_RGB24,
  27614. + .depth = 24,
  27615. + .mmal_component = MMAL_COMPONENT_CAMERA,
  27616. + },
  27617. + {
  27618. + .name = "4:2:0, packed YVU",
  27619. + .fourcc = V4L2_PIX_FMT_YVU420,
  27620. + .flags = 0,
  27621. + .mmal = MMAL_ENCODING_YV12,
  27622. + .depth = 12,
  27623. + .mmal_component = MMAL_COMPONENT_CAMERA,
  27624. + },
  27625. + {
  27626. + .name = "4:2:0, packed, NV21",
  27627. + .fourcc = V4L2_PIX_FMT_NV21,
  27628. + .flags = 0,
  27629. + .mmal = MMAL_ENCODING_NV21,
  27630. + .depth = 12,
  27631. + .mmal_component = MMAL_COMPONENT_CAMERA,
  27632. + },
  27633. + {
  27634. + .name = "RGB32 (BE)",
  27635. + .fourcc = V4L2_PIX_FMT_BGR32,
  27636. + .flags = 0,
  27637. + .mmal = MMAL_ENCODING_BGRA,
  27638. + .depth = 32,
  27639. + .mmal_component = MMAL_COMPONENT_CAMERA,
  27640. + },
  27641. +};
  27642. +
  27643. +static struct mmal_fmt *get_format(struct v4l2_format *f)
  27644. +{
  27645. + struct mmal_fmt *fmt;
  27646. + unsigned int k;
  27647. +
  27648. + for (k = 0; k < ARRAY_SIZE(formats); k++) {
  27649. + fmt = &formats[k];
  27650. + if (fmt->fourcc == f->fmt.pix.pixelformat)
  27651. + break;
  27652. + }
  27653. +
  27654. + if (k == ARRAY_SIZE(formats))
  27655. + return NULL;
  27656. +
  27657. + return &formats[k];
  27658. +}
  27659. +
  27660. +/* ------------------------------------------------------------------
  27661. + Videobuf queue operations
  27662. + ------------------------------------------------------------------*/
  27663. +
  27664. +static int queue_setup(struct vb2_queue *vq, const struct v4l2_format *fmt,
  27665. + unsigned int *nbuffers, unsigned int *nplanes,
  27666. + unsigned int sizes[], void *alloc_ctxs[])
  27667. +{
  27668. + struct bm2835_mmal_dev *dev = vb2_get_drv_priv(vq);
  27669. + unsigned long size;
  27670. +
  27671. + /* refuse queue setup if port is not configured */
  27672. + if (dev->capture.port == NULL) {
  27673. + v4l2_err(&dev->v4l2_dev,
  27674. + "%s: capture port not configured\n", __func__);
  27675. + return -EINVAL;
  27676. + }
  27677. +
  27678. + size = dev->capture.port->current_buffer.size;
  27679. + if (size == 0) {
  27680. + v4l2_err(&dev->v4l2_dev,
  27681. + "%s: capture port buffer size is zero\n", __func__);
  27682. + return -EINVAL;
  27683. + }
  27684. +
  27685. + if (*nbuffers < (dev->capture.port->current_buffer.num + 2))
  27686. + *nbuffers = (dev->capture.port->current_buffer.num + 2);
  27687. +
  27688. + *nplanes = 1;
  27689. +
  27690. + sizes[0] = size;
  27691. +
  27692. + /*
  27693. + * videobuf2-vmalloc allocator is context-less so no need to set
  27694. + * alloc_ctxs array.
  27695. + */
  27696. +
  27697. + v4l2_dbg(1, bcm2835_v4l2_debug, &dev->v4l2_dev, "%s: dev:%p\n",
  27698. + __func__, dev);
  27699. +
  27700. + return 0;
  27701. +}
  27702. +
  27703. +static int buffer_prepare(struct vb2_buffer *vb)
  27704. +{
  27705. + struct bm2835_mmal_dev *dev = vb2_get_drv_priv(vb->vb2_queue);
  27706. + unsigned long size;
  27707. +
  27708. + v4l2_dbg(1, bcm2835_v4l2_debug, &dev->v4l2_dev, "%s: dev:%p\n",
  27709. + __func__, dev);
  27710. +
  27711. + BUG_ON(dev->capture.port == NULL);
  27712. + BUG_ON(dev->capture.fmt == NULL);
  27713. +
  27714. + size = dev->capture.stride * dev->capture.height;
  27715. + if (vb2_plane_size(vb, 0) < size) {
  27716. + v4l2_err(&dev->v4l2_dev,
  27717. + "%s data will not fit into plane (%lu < %lu)\n",
  27718. + __func__, vb2_plane_size(vb, 0), size);
  27719. + return -EINVAL;
  27720. + }
  27721. +
  27722. + return 0;
  27723. +}
  27724. +
  27725. +static inline bool is_capturing(struct bm2835_mmal_dev *dev)
  27726. +{
  27727. + return dev->capture.camera_port ==
  27728. + &dev->
  27729. + component[MMAL_COMPONENT_CAMERA]->output[MMAL_CAMERA_PORT_CAPTURE];
  27730. +}
  27731. +
  27732. +static void buffer_cb(struct vchiq_mmal_instance *instance,
  27733. + struct vchiq_mmal_port *port,
  27734. + int status,
  27735. + struct mmal_buffer *buf,
  27736. + unsigned long length, u32 mmal_flags, s64 dts, s64 pts)
  27737. +{
  27738. + struct bm2835_mmal_dev *dev = port->cb_ctx;
  27739. +
  27740. + v4l2_dbg(1, bcm2835_v4l2_debug, &dev->v4l2_dev,
  27741. + "%s: status:%d, buf:%p, length:%lu, flags %u, pts %lld\n",
  27742. + __func__, status, buf, length, mmal_flags, pts);
  27743. +
  27744. + if (status != 0) {
  27745. + /* error in transfer */
  27746. + if (buf != NULL) {
  27747. + /* there was a buffer with the error so return it */
  27748. + vb2_buffer_done(&buf->vb, VB2_BUF_STATE_ERROR);
  27749. + }
  27750. + return;
  27751. + } else if (length == 0) {
  27752. + /* stream ended */
  27753. + if (buf != NULL) {
  27754. + /* this should only ever happen if the port is
  27755. + * disabled and there are buffers still queued
  27756. + */
  27757. + vb2_buffer_done(&buf->vb, VB2_BUF_STATE_ERROR);
  27758. + pr_debug("Empty buffer");
  27759. + } else if (dev->capture.frame_count) {
  27760. + /* grab another frame */
  27761. + if (is_capturing(dev)) {
  27762. + pr_debug("Grab another frame");
  27763. + vchiq_mmal_port_parameter_set(
  27764. + instance,
  27765. + dev->capture.
  27766. + camera_port,
  27767. + MMAL_PARAMETER_CAPTURE,
  27768. + &dev->capture.
  27769. + frame_count,
  27770. + sizeof(dev->capture.frame_count));
  27771. + }
  27772. + } else {
  27773. + /* signal frame completion */
  27774. + complete(&dev->capture.frame_cmplt);
  27775. + }
  27776. + } else {
  27777. + if (dev->capture.frame_count) {
  27778. + if (dev->capture.vc_start_timestamp != -1 &&
  27779. + pts != 0) {
  27780. + s64 runtime_us = pts -
  27781. + dev->capture.vc_start_timestamp;
  27782. + u32 div = 0;
  27783. + u32 rem = 0;
  27784. +
  27785. + div =
  27786. + div_u64_rem(runtime_us, USEC_PER_SEC, &rem);
  27787. + buf->vb.v4l2_buf.timestamp.tv_sec =
  27788. + dev->capture.kernel_start_ts.tv_sec - 1 +
  27789. + div;
  27790. + buf->vb.v4l2_buf.timestamp.tv_usec =
  27791. + dev->capture.kernel_start_ts.tv_usec + rem;
  27792. +
  27793. + if (buf->vb.v4l2_buf.timestamp.tv_usec >=
  27794. + USEC_PER_SEC) {
  27795. + buf->vb.v4l2_buf.timestamp.tv_sec++;
  27796. + buf->vb.v4l2_buf.timestamp.tv_usec -=
  27797. + USEC_PER_SEC;
  27798. + }
  27799. + v4l2_dbg(1, bcm2835_v4l2_debug, &dev->v4l2_dev,
  27800. + "Convert start time %d.%06d and %llu "
  27801. + "with offset %llu to %d.%06d\n",
  27802. + (int)dev->capture.kernel_start_ts.
  27803. + tv_sec,
  27804. + (int)dev->capture.kernel_start_ts.
  27805. + tv_usec,
  27806. + dev->capture.vc_start_timestamp, pts,
  27807. + (int)buf->vb.v4l2_buf.timestamp.tv_sec,
  27808. + (int)buf->vb.v4l2_buf.timestamp.
  27809. + tv_usec);
  27810. + } else {
  27811. + v4l2_get_timestamp(&buf->vb.v4l2_buf.timestamp);
  27812. + }
  27813. +
  27814. + vb2_set_plane_payload(&buf->vb, 0, length);
  27815. + vb2_buffer_done(&buf->vb, VB2_BUF_STATE_DONE);
  27816. +
  27817. + if (mmal_flags & MMAL_BUFFER_HEADER_FLAG_EOS &&
  27818. + is_capturing(dev)) {
  27819. + v4l2_dbg(1, bcm2835_v4l2_debug, &dev->v4l2_dev,
  27820. + "Grab another frame as buffer has EOS");
  27821. + vchiq_mmal_port_parameter_set(
  27822. + instance,
  27823. + dev->capture.
  27824. + camera_port,
  27825. + MMAL_PARAMETER_CAPTURE,
  27826. + &dev->capture.
  27827. + frame_count,
  27828. + sizeof(dev->capture.frame_count));
  27829. + }
  27830. + } else {
  27831. + /* signal frame completion */
  27832. + complete(&dev->capture.frame_cmplt);
  27833. + }
  27834. + }
  27835. +}
  27836. +
  27837. +static int enable_camera(struct bm2835_mmal_dev *dev)
  27838. +{
  27839. + int ret;
  27840. + if (!dev->camera_use_count) {
  27841. + ret = vchiq_mmal_component_enable(
  27842. + dev->instance,
  27843. + dev->component[MMAL_COMPONENT_CAMERA]);
  27844. + if (ret < 0) {
  27845. + v4l2_err(&dev->v4l2_dev,
  27846. + "Failed enabling camera, ret %d\n", ret);
  27847. + return -EINVAL;
  27848. + }
  27849. + }
  27850. + dev->camera_use_count++;
  27851. + v4l2_dbg(1, bcm2835_v4l2_debug,
  27852. + &dev->v4l2_dev, "enabled camera (refcount %d)\n",
  27853. + dev->camera_use_count);
  27854. + return 0;
  27855. +}
  27856. +
  27857. +static int disable_camera(struct bm2835_mmal_dev *dev)
  27858. +{
  27859. + int ret;
  27860. + if (!dev->camera_use_count) {
  27861. + v4l2_err(&dev->v4l2_dev,
  27862. + "Disabled the camera when already disabled\n");
  27863. + return -EINVAL;
  27864. + }
  27865. + dev->camera_use_count--;
  27866. + if (!dev->camera_use_count) {
  27867. + unsigned int i = 0xFFFFFFFF;
  27868. + v4l2_dbg(1, bcm2835_v4l2_debug, &dev->v4l2_dev,
  27869. + "Disabling camera\n");
  27870. + ret =
  27871. + vchiq_mmal_component_disable(
  27872. + dev->instance,
  27873. + dev->component[MMAL_COMPONENT_CAMERA]);
  27874. + if (ret < 0) {
  27875. + v4l2_err(&dev->v4l2_dev,
  27876. + "Failed disabling camera, ret %d\n", ret);
  27877. + return -EINVAL;
  27878. + }
  27879. + vchiq_mmal_port_parameter_set(
  27880. + dev->instance,
  27881. + &dev->component[MMAL_COMPONENT_CAMERA]->control,
  27882. + MMAL_PARAMETER_CAMERA_NUM, &i,
  27883. + sizeof(i));
  27884. + }
  27885. + v4l2_dbg(1, bcm2835_v4l2_debug, &dev->v4l2_dev,
  27886. + "Camera refcount now %d\n", dev->camera_use_count);
  27887. + return 0;
  27888. +}
  27889. +
  27890. +static void buffer_queue(struct vb2_buffer *vb)
  27891. +{
  27892. + struct bm2835_mmal_dev *dev = vb2_get_drv_priv(vb->vb2_queue);
  27893. + struct mmal_buffer *buf = container_of(vb, struct mmal_buffer, vb);
  27894. + int ret;
  27895. +
  27896. + v4l2_dbg(1, bcm2835_v4l2_debug, &dev->v4l2_dev,
  27897. + "%s: dev:%p buf:%p\n", __func__, dev, buf);
  27898. +
  27899. + buf->buffer = vb2_plane_vaddr(&buf->vb, 0);
  27900. + buf->buffer_size = vb2_plane_size(&buf->vb, 0);
  27901. +
  27902. + ret = vchiq_mmal_submit_buffer(dev->instance, dev->capture.port, buf);
  27903. + if (ret < 0)
  27904. + v4l2_err(&dev->v4l2_dev, "%s: error submitting buffer\n",
  27905. + __func__);
  27906. +}
  27907. +
  27908. +static int start_streaming(struct vb2_queue *vq, unsigned int count)
  27909. +{
  27910. + struct bm2835_mmal_dev *dev = vb2_get_drv_priv(vq);
  27911. + int ret;
  27912. + int parameter_size;
  27913. +
  27914. + v4l2_dbg(1, bcm2835_v4l2_debug, &dev->v4l2_dev, "%s: dev:%p\n",
  27915. + __func__, dev);
  27916. +
  27917. + /* ensure a format has actually been set */
  27918. + if (dev->capture.port == NULL)
  27919. + return -EINVAL;
  27920. +
  27921. + if (enable_camera(dev) < 0) {
  27922. + v4l2_err(&dev->v4l2_dev, "Failed to enable camera\n");
  27923. + return -EINVAL;
  27924. + }
  27925. +
  27926. + /*init_completion(&dev->capture.frame_cmplt); */
  27927. +
  27928. + /* enable frame capture */
  27929. + dev->capture.frame_count = 1;
  27930. +
  27931. + /* if the preview is not already running, wait for a few frames for AGC
  27932. + * to settle down.
  27933. + */
  27934. + if (!dev->component[MMAL_COMPONENT_PREVIEW]->enabled)
  27935. + msleep(300);
  27936. +
  27937. + /* enable the connection from camera to encoder (if applicable) */
  27938. + if (dev->capture.camera_port != dev->capture.port
  27939. + && dev->capture.camera_port) {
  27940. + ret = vchiq_mmal_port_enable(dev->instance,
  27941. + dev->capture.camera_port, NULL);
  27942. + if (ret) {
  27943. + v4l2_err(&dev->v4l2_dev,
  27944. + "Failed to enable encode tunnel - error %d\n",
  27945. + ret);
  27946. + return -1;
  27947. + }
  27948. + }
  27949. +
  27950. + /* Get VC timestamp at this point in time */
  27951. + parameter_size = sizeof(dev->capture.vc_start_timestamp);
  27952. + if (vchiq_mmal_port_parameter_get(dev->instance,
  27953. + dev->capture.camera_port,
  27954. + MMAL_PARAMETER_SYSTEM_TIME,
  27955. + &dev->capture.vc_start_timestamp,
  27956. + &parameter_size)) {
  27957. + v4l2_err(&dev->v4l2_dev,
  27958. + "Failed to get VC start time - update your VC f/w\n");
  27959. +
  27960. + /* Flag to indicate just to rely on kernel timestamps */
  27961. + dev->capture.vc_start_timestamp = -1;
  27962. + } else
  27963. + v4l2_dbg(1, bcm2835_v4l2_debug, &dev->v4l2_dev,
  27964. + "Start time %lld size %d\n",
  27965. + dev->capture.vc_start_timestamp, parameter_size);
  27966. +
  27967. + v4l2_get_timestamp(&dev->capture.kernel_start_ts);
  27968. +
  27969. + /* enable the camera port */
  27970. + dev->capture.port->cb_ctx = dev;
  27971. + ret =
  27972. + vchiq_mmal_port_enable(dev->instance, dev->capture.port, buffer_cb);
  27973. + if (ret) {
  27974. + v4l2_err(&dev->v4l2_dev,
  27975. + "Failed to enable capture port - error %d. "
  27976. + "Disabling camera port again\n", ret);
  27977. +
  27978. + vchiq_mmal_port_disable(dev->instance,
  27979. + dev->capture.camera_port);
  27980. + if (disable_camera(dev) < 0) {
  27981. + v4l2_err(&dev->v4l2_dev, "Failed to disable camera\n");
  27982. + return -EINVAL;
  27983. + }
  27984. + return -1;
  27985. + }
  27986. +
  27987. + /* capture the first frame */
  27988. + vchiq_mmal_port_parameter_set(dev->instance,
  27989. + dev->capture.camera_port,
  27990. + MMAL_PARAMETER_CAPTURE,
  27991. + &dev->capture.frame_count,
  27992. + sizeof(dev->capture.frame_count));
  27993. + return 0;
  27994. +}
  27995. +
  27996. +/* abort streaming and wait for last buffer */
  27997. +static void stop_streaming(struct vb2_queue *vq)
  27998. +{
  27999. + int ret;
  28000. + struct bm2835_mmal_dev *dev = vb2_get_drv_priv(vq);
  28001. +
  28002. + v4l2_dbg(1, bcm2835_v4l2_debug, &dev->v4l2_dev, "%s: dev:%p\n",
  28003. + __func__, dev);
  28004. +
  28005. + init_completion(&dev->capture.frame_cmplt);
  28006. + dev->capture.frame_count = 0;
  28007. +
  28008. + /* ensure a format has actually been set */
  28009. + if (dev->capture.port == NULL) {
  28010. + v4l2_err(&dev->v4l2_dev,
  28011. + "no capture port - stream not started?\n");
  28012. + return;
  28013. + }
  28014. +
  28015. + v4l2_dbg(1, bcm2835_v4l2_debug, &dev->v4l2_dev, "stopping capturing\n");
  28016. +
  28017. + /* stop capturing frames */
  28018. + vchiq_mmal_port_parameter_set(dev->instance,
  28019. + dev->capture.camera_port,
  28020. + MMAL_PARAMETER_CAPTURE,
  28021. + &dev->capture.frame_count,
  28022. + sizeof(dev->capture.frame_count));
  28023. +
  28024. + /* wait for last frame to complete */
  28025. + ret = wait_for_completion_timeout(&dev->capture.frame_cmplt, HZ);
  28026. + if (ret <= 0)
  28027. + v4l2_err(&dev->v4l2_dev,
  28028. + "error %d waiting for frame completion\n", ret);
  28029. +
  28030. + v4l2_dbg(1, bcm2835_v4l2_debug, &dev->v4l2_dev,
  28031. + "disabling connection\n");
  28032. +
  28033. + /* disable the connection from camera to encoder */
  28034. + ret = vchiq_mmal_port_disable(dev->instance, dev->capture.camera_port);
  28035. + if (!ret && dev->capture.camera_port != dev->capture.port) {
  28036. + v4l2_dbg(1, bcm2835_v4l2_debug, &dev->v4l2_dev,
  28037. + "disabling port\n");
  28038. + ret = vchiq_mmal_port_disable(dev->instance, dev->capture.port);
  28039. + } else if (dev->capture.camera_port != dev->capture.port) {
  28040. + v4l2_err(&dev->v4l2_dev, "port_disable failed, error %d\n",
  28041. + ret);
  28042. + }
  28043. +
  28044. + if (disable_camera(dev) < 0)
  28045. + v4l2_err(&dev->v4l2_dev, "Failed to disable camera\n");
  28046. +}
  28047. +
  28048. +static void bm2835_mmal_lock(struct vb2_queue *vq)
  28049. +{
  28050. + struct bm2835_mmal_dev *dev = vb2_get_drv_priv(vq);
  28051. + mutex_lock(&dev->mutex);
  28052. +}
  28053. +
  28054. +static void bm2835_mmal_unlock(struct vb2_queue *vq)
  28055. +{
  28056. + struct bm2835_mmal_dev *dev = vb2_get_drv_priv(vq);
  28057. + mutex_unlock(&dev->mutex);
  28058. +}
  28059. +
  28060. +static struct vb2_ops bm2835_mmal_video_qops = {
  28061. + .queue_setup = queue_setup,
  28062. + .buf_prepare = buffer_prepare,
  28063. + .buf_queue = buffer_queue,
  28064. + .start_streaming = start_streaming,
  28065. + .stop_streaming = stop_streaming,
  28066. + .wait_prepare = bm2835_mmal_unlock,
  28067. + .wait_finish = bm2835_mmal_lock,
  28068. +};
  28069. +
  28070. +/* ------------------------------------------------------------------
  28071. + IOCTL operations
  28072. + ------------------------------------------------------------------*/
  28073. +
  28074. +/* overlay ioctl */
  28075. +static int vidioc_enum_fmt_vid_overlay(struct file *file, void *priv,
  28076. + struct v4l2_fmtdesc *f)
  28077. +{
  28078. + struct mmal_fmt *fmt;
  28079. +
  28080. + if (f->index >= ARRAY_SIZE(formats))
  28081. + return -EINVAL;
  28082. +
  28083. + fmt = &formats[f->index];
  28084. +
  28085. + strlcpy(f->description, fmt->name, sizeof(f->description));
  28086. + f->pixelformat = fmt->fourcc;
  28087. + f->flags = fmt->flags;
  28088. +
  28089. + return 0;
  28090. +}
  28091. +
  28092. +static int vidioc_g_fmt_vid_overlay(struct file *file, void *priv,
  28093. + struct v4l2_format *f)
  28094. +{
  28095. + struct bm2835_mmal_dev *dev = video_drvdata(file);
  28096. +
  28097. + f->fmt.win = dev->overlay;
  28098. +
  28099. + return 0;
  28100. +}
  28101. +
  28102. +static int vidioc_try_fmt_vid_overlay(struct file *file, void *priv,
  28103. + struct v4l2_format *f)
  28104. +{
  28105. + /* Only support one format so get the current one. */
  28106. + vidioc_g_fmt_vid_overlay(file, priv, f);
  28107. +
  28108. + /* todo: allow the size and/or offset to be changed. */
  28109. + return 0;
  28110. +}
  28111. +
  28112. +static int vidioc_s_fmt_vid_overlay(struct file *file, void *priv,
  28113. + struct v4l2_format *f)
  28114. +{
  28115. + struct bm2835_mmal_dev *dev = video_drvdata(file);
  28116. +
  28117. + vidioc_try_fmt_vid_overlay(file, priv, f);
  28118. +
  28119. + dev->overlay = f->fmt.win;
  28120. +
  28121. + /* todo: program the preview port parameters */
  28122. + return 0;
  28123. +}
  28124. +
  28125. +static int vidioc_overlay(struct file *file, void *f, unsigned int on)
  28126. +{
  28127. + int ret;
  28128. + struct bm2835_mmal_dev *dev = video_drvdata(file);
  28129. + struct vchiq_mmal_port *src;
  28130. + struct vchiq_mmal_port *dst;
  28131. + struct mmal_parameter_displayregion prev_config = {
  28132. + .set = MMAL_DISPLAY_SET_LAYER | MMAL_DISPLAY_SET_ALPHA |
  28133. + MMAL_DISPLAY_SET_DEST_RECT | MMAL_DISPLAY_SET_FULLSCREEN,
  28134. + .layer = PREVIEW_LAYER,
  28135. + .alpha = 255,
  28136. + .fullscreen = 0,
  28137. + .dest_rect = {
  28138. + .x = dev->overlay.w.left,
  28139. + .y = dev->overlay.w.top,
  28140. + .width = dev->overlay.w.width,
  28141. + .height = dev->overlay.w.height,
  28142. + },
  28143. + };
  28144. +
  28145. + if ((on && dev->component[MMAL_COMPONENT_PREVIEW]->enabled) ||
  28146. + (!on && !dev->component[MMAL_COMPONENT_PREVIEW]->enabled))
  28147. + return 0; /* already in requested state */
  28148. +
  28149. + src =
  28150. + &dev->component[MMAL_COMPONENT_CAMERA]->
  28151. + output[MMAL_CAMERA_PORT_PREVIEW];
  28152. +
  28153. + if (!on) {
  28154. + /* disconnect preview ports and disable component */
  28155. + ret = vchiq_mmal_port_disable(dev->instance, src);
  28156. + if (!ret)
  28157. + ret =
  28158. + vchiq_mmal_port_connect_tunnel(dev->instance, src,
  28159. + NULL);
  28160. + if (ret >= 0)
  28161. + ret = vchiq_mmal_component_disable(
  28162. + dev->instance,
  28163. + dev->component[MMAL_COMPONENT_PREVIEW]);
  28164. +
  28165. + disable_camera(dev);
  28166. + return ret;
  28167. + }
  28168. +
  28169. + /* set preview port format and connect it to output */
  28170. + dst = &dev->component[MMAL_COMPONENT_PREVIEW]->input[0];
  28171. +
  28172. + ret = vchiq_mmal_port_set_format(dev->instance, src);
  28173. + if (ret < 0)
  28174. + goto error;
  28175. +
  28176. + ret = vchiq_mmal_port_parameter_set(dev->instance, dst,
  28177. + MMAL_PARAMETER_DISPLAYREGION,
  28178. + &prev_config, sizeof(prev_config));
  28179. + if (ret < 0)
  28180. + goto error;
  28181. +
  28182. + if (enable_camera(dev) < 0)
  28183. + goto error;
  28184. +
  28185. + ret = vchiq_mmal_component_enable(
  28186. + dev->instance,
  28187. + dev->component[MMAL_COMPONENT_PREVIEW]);
  28188. + if (ret < 0)
  28189. + goto error;
  28190. +
  28191. + v4l2_dbg(1, bcm2835_v4l2_debug, &dev->v4l2_dev, "connecting %p to %p\n",
  28192. + src, dst);
  28193. + ret = vchiq_mmal_port_connect_tunnel(dev->instance, src, dst);
  28194. + if (!ret)
  28195. + ret = vchiq_mmal_port_enable(dev->instance, src, NULL);
  28196. +error:
  28197. + return ret;
  28198. +}
  28199. +
  28200. +static int vidioc_g_fbuf(struct file *file, void *fh,
  28201. + struct v4l2_framebuffer *a)
  28202. +{
  28203. + /* The video overlay must stay within the framebuffer and can't be
  28204. + positioned independently. */
  28205. + struct bm2835_mmal_dev *dev = video_drvdata(file);
  28206. + struct vchiq_mmal_port *preview_port =
  28207. + &dev->component[MMAL_COMPONENT_CAMERA]->
  28208. + output[MMAL_CAMERA_PORT_PREVIEW];
  28209. + a->flags = V4L2_FBUF_FLAG_OVERLAY;
  28210. + a->fmt.width = preview_port->es.video.width;
  28211. + a->fmt.height = preview_port->es.video.height;
  28212. + a->fmt.pixelformat = V4L2_PIX_FMT_YUV420;
  28213. + a->fmt.bytesperline = (preview_port->es.video.width * 3)>>1;
  28214. + a->fmt.sizeimage = (preview_port->es.video.width *
  28215. + preview_port->es.video.height * 3)>>1;
  28216. + a->fmt.colorspace = V4L2_COLORSPACE_SMPTE170M;
  28217. +
  28218. + return 0;
  28219. +}
  28220. +
  28221. +/* input ioctls */
  28222. +static int vidioc_enum_input(struct file *file, void *priv,
  28223. + struct v4l2_input *inp)
  28224. +{
  28225. + /* only a single camera input */
  28226. + if (inp->index != 0)
  28227. + return -EINVAL;
  28228. +
  28229. + inp->type = V4L2_INPUT_TYPE_CAMERA;
  28230. + sprintf(inp->name, "Camera %u", inp->index);
  28231. + return 0;
  28232. +}
  28233. +
  28234. +static int vidioc_g_input(struct file *file, void *priv, unsigned int *i)
  28235. +{
  28236. + *i = 0;
  28237. + return 0;
  28238. +}
  28239. +
  28240. +static int vidioc_s_input(struct file *file, void *priv, unsigned int i)
  28241. +{
  28242. + if (i != 0)
  28243. + return -EINVAL;
  28244. +
  28245. + return 0;
  28246. +}
  28247. +
  28248. +/* capture ioctls */
  28249. +static int vidioc_querycap(struct file *file, void *priv,
  28250. + struct v4l2_capability *cap)
  28251. +{
  28252. + struct bm2835_mmal_dev *dev = video_drvdata(file);
  28253. + u32 major;
  28254. + u32 minor;
  28255. +
  28256. + vchiq_mmal_version(dev->instance, &major, &minor);
  28257. +
  28258. + strcpy(cap->driver, "bm2835 mmal");
  28259. + snprintf(cap->card, sizeof(cap->card), "mmal service %d.%d",
  28260. + major, minor);
  28261. +
  28262. + snprintf(cap->bus_info, sizeof(cap->bus_info),
  28263. + "platform:%s", dev->v4l2_dev.name);
  28264. + cap->device_caps = V4L2_CAP_VIDEO_CAPTURE | V4L2_CAP_VIDEO_OVERLAY |
  28265. + V4L2_CAP_STREAMING | V4L2_CAP_READWRITE;
  28266. + cap->capabilities = cap->device_caps | V4L2_CAP_DEVICE_CAPS;
  28267. +
  28268. + return 0;
  28269. +}
  28270. +
  28271. +static int vidioc_enum_fmt_vid_cap(struct file *file, void *priv,
  28272. + struct v4l2_fmtdesc *f)
  28273. +{
  28274. + struct mmal_fmt *fmt;
  28275. +
  28276. + if (f->index >= ARRAY_SIZE(formats))
  28277. + return -EINVAL;
  28278. +
  28279. + fmt = &formats[f->index];
  28280. +
  28281. + strlcpy(f->description, fmt->name, sizeof(f->description));
  28282. + f->pixelformat = fmt->fourcc;
  28283. + f->flags = fmt->flags;
  28284. +
  28285. + return 0;
  28286. +}
  28287. +
  28288. +static int vidioc_g_fmt_vid_cap(struct file *file, void *priv,
  28289. + struct v4l2_format *f)
  28290. +{
  28291. + struct bm2835_mmal_dev *dev = video_drvdata(file);
  28292. +
  28293. + f->fmt.pix.width = dev->capture.width;
  28294. + f->fmt.pix.height = dev->capture.height;
  28295. + f->fmt.pix.field = V4L2_FIELD_NONE;
  28296. + f->fmt.pix.pixelformat = dev->capture.fmt->fourcc;
  28297. + f->fmt.pix.bytesperline = dev->capture.stride;
  28298. + f->fmt.pix.sizeimage = dev->capture.buffersize;
  28299. +
  28300. + if (dev->capture.fmt->fourcc == V4L2_PIX_FMT_RGB24)
  28301. + f->fmt.pix.colorspace = V4L2_COLORSPACE_SRGB;
  28302. + else if (dev->capture.fmt->fourcc == V4L2_PIX_FMT_JPEG)
  28303. + f->fmt.pix.colorspace = V4L2_COLORSPACE_JPEG;
  28304. + else
  28305. + f->fmt.pix.colorspace = V4L2_COLORSPACE_SMPTE170M;
  28306. + f->fmt.pix.priv = 0;
  28307. +
  28308. + v4l2_dump_pix_format(1, bcm2835_v4l2_debug, &dev->v4l2_dev, &f->fmt.pix,
  28309. + __func__);
  28310. + return 0;
  28311. +}
  28312. +
  28313. +static int vidioc_try_fmt_vid_cap(struct file *file, void *priv,
  28314. + struct v4l2_format *f)
  28315. +{
  28316. + struct bm2835_mmal_dev *dev = video_drvdata(file);
  28317. + struct mmal_fmt *mfmt;
  28318. +
  28319. + mfmt = get_format(f);
  28320. + if (!mfmt) {
  28321. + v4l2_dbg(1, bcm2835_v4l2_debug, &dev->v4l2_dev,
  28322. + "Fourcc format (0x%08x) unknown.\n",
  28323. + f->fmt.pix.pixelformat);
  28324. + f->fmt.pix.pixelformat = formats[0].fourcc;
  28325. + mfmt = get_format(f);
  28326. + }
  28327. +
  28328. + f->fmt.pix.field = V4L2_FIELD_NONE;
  28329. +
  28330. + v4l2_dbg(1, bcm2835_v4l2_debug, &dev->v4l2_dev,
  28331. + "Clipping/aligning %dx%d format %08X\n",
  28332. + f->fmt.pix.width, f->fmt.pix.height, f->fmt.pix.pixelformat);
  28333. +
  28334. + v4l_bound_align_image(&f->fmt.pix.width, MIN_WIDTH, MAX_WIDTH, 1,
  28335. + &f->fmt.pix.height, MIN_HEIGHT, MAX_HEIGHT, 1, 0);
  28336. + f->fmt.pix.bytesperline = (f->fmt.pix.width * mfmt->depth)>>3;
  28337. +
  28338. + /* Image buffer has to be padded to allow for alignment, even though
  28339. + * we then remove that padding before delivering the buffer.
  28340. + */
  28341. + f->fmt.pix.sizeimage = ((f->fmt.pix.height+15)&~15) *
  28342. + (((f->fmt.pix.width+31)&~31) * mfmt->depth) >> 3;
  28343. +
  28344. + if ((mfmt->flags & V4L2_FMT_FLAG_COMPRESSED) &&
  28345. + f->fmt.pix.sizeimage < MIN_BUFFER_SIZE)
  28346. + f->fmt.pix.sizeimage = MIN_BUFFER_SIZE;
  28347. +
  28348. + if (f->fmt.pix.pixelformat == V4L2_PIX_FMT_RGB24)
  28349. + f->fmt.pix.colorspace = V4L2_COLORSPACE_SRGB;
  28350. + else if (f->fmt.pix.pixelformat == V4L2_PIX_FMT_JPEG)
  28351. + f->fmt.pix.colorspace = V4L2_COLORSPACE_JPEG;
  28352. + else
  28353. + f->fmt.pix.colorspace = V4L2_COLORSPACE_SMPTE170M;
  28354. + f->fmt.pix.priv = 0;
  28355. +
  28356. + v4l2_dbg(1, bcm2835_v4l2_debug, &dev->v4l2_dev,
  28357. + "Now %dx%d format %08X\n",
  28358. + f->fmt.pix.width, f->fmt.pix.height, f->fmt.pix.pixelformat);
  28359. +
  28360. + v4l2_dump_pix_format(1, bcm2835_v4l2_debug, &dev->v4l2_dev, &f->fmt.pix,
  28361. + __func__);
  28362. + return 0;
  28363. +}
  28364. +
  28365. +static int mmal_setup_components(struct bm2835_mmal_dev *dev,
  28366. + struct v4l2_format *f)
  28367. +{
  28368. + int ret;
  28369. + struct vchiq_mmal_port *port = NULL, *camera_port = NULL;
  28370. + struct vchiq_mmal_component *encode_component = NULL;
  28371. + struct mmal_fmt *mfmt = get_format(f);
  28372. +
  28373. + BUG_ON(!mfmt);
  28374. +
  28375. + if (dev->capture.encode_component) {
  28376. + v4l2_dbg(1, bcm2835_v4l2_debug, &dev->v4l2_dev,
  28377. + "vid_cap - disconnect previous tunnel\n");
  28378. +
  28379. + /* Disconnect any previous connection */
  28380. + vchiq_mmal_port_connect_tunnel(dev->instance,
  28381. + dev->capture.camera_port, NULL);
  28382. + dev->capture.camera_port = NULL;
  28383. + ret = vchiq_mmal_component_disable(dev->instance,
  28384. + dev->capture.
  28385. + encode_component);
  28386. + if (ret)
  28387. + v4l2_err(&dev->v4l2_dev,
  28388. + "Failed to disable encode component %d\n",
  28389. + ret);
  28390. +
  28391. + dev->capture.encode_component = NULL;
  28392. + }
  28393. + /* format dependant port setup */
  28394. + switch (mfmt->mmal_component) {
  28395. + case MMAL_COMPONENT_CAMERA:
  28396. + /* Make a further decision on port based on resolution */
  28397. + if (f->fmt.pix.width <= max_video_width
  28398. + && f->fmt.pix.height <= max_video_height)
  28399. + camera_port = port =
  28400. + &dev->component[MMAL_COMPONENT_CAMERA]->
  28401. + output[MMAL_CAMERA_PORT_VIDEO];
  28402. + else
  28403. + camera_port = port =
  28404. + &dev->component[MMAL_COMPONENT_CAMERA]->
  28405. + output[MMAL_CAMERA_PORT_CAPTURE];
  28406. + break;
  28407. + case MMAL_COMPONENT_IMAGE_ENCODE:
  28408. + encode_component = dev->component[MMAL_COMPONENT_IMAGE_ENCODE];
  28409. + port = &dev->component[MMAL_COMPONENT_IMAGE_ENCODE]->output[0];
  28410. + camera_port =
  28411. + &dev->component[MMAL_COMPONENT_CAMERA]->
  28412. + output[MMAL_CAMERA_PORT_CAPTURE];
  28413. + break;
  28414. + case MMAL_COMPONENT_VIDEO_ENCODE:
  28415. + encode_component = dev->component[MMAL_COMPONENT_VIDEO_ENCODE];
  28416. + port = &dev->component[MMAL_COMPONENT_VIDEO_ENCODE]->output[0];
  28417. + camera_port =
  28418. + &dev->component[MMAL_COMPONENT_CAMERA]->
  28419. + output[MMAL_CAMERA_PORT_VIDEO];
  28420. + break;
  28421. + default:
  28422. + break;
  28423. + }
  28424. +
  28425. + if (!port)
  28426. + return -EINVAL;
  28427. +
  28428. + if (encode_component)
  28429. + camera_port->format.encoding = MMAL_ENCODING_OPAQUE;
  28430. + else
  28431. + camera_port->format.encoding = mfmt->mmal;
  28432. +
  28433. + camera_port->format.encoding_variant = 0;
  28434. + camera_port->es.video.width = f->fmt.pix.width;
  28435. + camera_port->es.video.height = f->fmt.pix.height;
  28436. + camera_port->es.video.crop.x = 0;
  28437. + camera_port->es.video.crop.y = 0;
  28438. + camera_port->es.video.crop.width = f->fmt.pix.width;
  28439. + camera_port->es.video.crop.height = f->fmt.pix.height;
  28440. + camera_port->es.video.frame_rate.num = 0;
  28441. + camera_port->es.video.frame_rate.den = 1;
  28442. + camera_port->es.video.color_space = MMAL_COLOR_SPACE_JPEG_JFIF;
  28443. +
  28444. + ret = vchiq_mmal_port_set_format(dev->instance, camera_port);
  28445. +
  28446. + if (!ret
  28447. + && camera_port ==
  28448. + &dev->component[MMAL_COMPONENT_CAMERA]->
  28449. + output[MMAL_CAMERA_PORT_VIDEO]) {
  28450. + bool overlay_enabled =
  28451. + !!dev->component[MMAL_COMPONENT_PREVIEW]->enabled;
  28452. + struct vchiq_mmal_port *preview_port =
  28453. + &dev->component[MMAL_COMPONENT_CAMERA]->
  28454. + output[MMAL_CAMERA_PORT_PREVIEW];
  28455. + /* Preview and encode ports need to match on resolution */
  28456. + if (overlay_enabled) {
  28457. + /* Need to disable the overlay before we can update
  28458. + * the resolution
  28459. + */
  28460. + ret =
  28461. + vchiq_mmal_port_disable(dev->instance,
  28462. + preview_port);
  28463. + if (!ret)
  28464. + ret =
  28465. + vchiq_mmal_port_connect_tunnel(
  28466. + dev->instance,
  28467. + preview_port,
  28468. + NULL);
  28469. + }
  28470. + preview_port->es.video.width = f->fmt.pix.width;
  28471. + preview_port->es.video.height = f->fmt.pix.height;
  28472. + preview_port->es.video.crop.x = 0;
  28473. + preview_port->es.video.crop.y = 0;
  28474. + preview_port->es.video.crop.width = f->fmt.pix.width;
  28475. + preview_port->es.video.crop.height = f->fmt.pix.height;
  28476. + preview_port->es.video.frame_rate.num =
  28477. + dev->capture.timeperframe.denominator;
  28478. + preview_port->es.video.frame_rate.den =
  28479. + dev->capture.timeperframe.numerator;
  28480. + ret = vchiq_mmal_port_set_format(dev->instance, preview_port);
  28481. + if (overlay_enabled) {
  28482. + ret = vchiq_mmal_port_connect_tunnel(
  28483. + dev->instance,
  28484. + preview_port,
  28485. + &dev->component[MMAL_COMPONENT_PREVIEW]->input[0]);
  28486. + if (!ret)
  28487. + ret = vchiq_mmal_port_enable(dev->instance,
  28488. + preview_port,
  28489. + NULL);
  28490. + }
  28491. + }
  28492. +
  28493. + if (ret) {
  28494. + v4l2_dbg(1, bcm2835_v4l2_debug, &dev->v4l2_dev,
  28495. + "%s failed to set format %dx%d %08X\n", __func__,
  28496. + f->fmt.pix.width, f->fmt.pix.height,
  28497. + f->fmt.pix.pixelformat);
  28498. + /* ensure capture is not going to be tried */
  28499. + dev->capture.port = NULL;
  28500. + } else {
  28501. + if (encode_component) {
  28502. + v4l2_dbg(1, bcm2835_v4l2_debug, &dev->v4l2_dev,
  28503. + "vid_cap - set up encode comp\n");
  28504. +
  28505. + /* configure buffering */
  28506. + camera_port->current_buffer.size =
  28507. + camera_port->recommended_buffer.size;
  28508. + camera_port->current_buffer.num =
  28509. + camera_port->recommended_buffer.num;
  28510. +
  28511. + ret =
  28512. + vchiq_mmal_port_connect_tunnel(
  28513. + dev->instance,
  28514. + camera_port,
  28515. + &encode_component->input[0]);
  28516. + if (ret) {
  28517. + v4l2_dbg(1, bcm2835_v4l2_debug,
  28518. + &dev->v4l2_dev,
  28519. + "%s failed to create connection\n",
  28520. + __func__);
  28521. + /* ensure capture is not going to be tried */
  28522. + dev->capture.port = NULL;
  28523. + } else {
  28524. + port->es.video.width = f->fmt.pix.width;
  28525. + port->es.video.height = f->fmt.pix.height;
  28526. + port->es.video.crop.x = 0;
  28527. + port->es.video.crop.y = 0;
  28528. + port->es.video.crop.width = f->fmt.pix.width;
  28529. + port->es.video.crop.height = f->fmt.pix.height;
  28530. + port->es.video.frame_rate.num =
  28531. + dev->capture.timeperframe.denominator;
  28532. + port->es.video.frame_rate.den =
  28533. + dev->capture.timeperframe.numerator;
  28534. +
  28535. + port->format.encoding = mfmt->mmal;
  28536. + port->format.encoding_variant = 0;
  28537. + /* Set any encoding specific parameters */
  28538. + switch (mfmt->mmal_component) {
  28539. + case MMAL_COMPONENT_VIDEO_ENCODE:
  28540. + port->format.bitrate =
  28541. + dev->capture.encode_bitrate;
  28542. + break;
  28543. + case MMAL_COMPONENT_IMAGE_ENCODE:
  28544. + /* Could set EXIF parameters here */
  28545. + break;
  28546. + default:
  28547. + break;
  28548. + }
  28549. + ret = vchiq_mmal_port_set_format(dev->instance,
  28550. + port);
  28551. + if (ret)
  28552. + v4l2_dbg(1, bcm2835_v4l2_debug,
  28553. + &dev->v4l2_dev,
  28554. + "%s failed to set format %dx%d fmt %08X\n",
  28555. + __func__,
  28556. + f->fmt.pix.width,
  28557. + f->fmt.pix.height,
  28558. + f->fmt.pix.pixelformat
  28559. + );
  28560. + }
  28561. +
  28562. + if (!ret) {
  28563. + ret = vchiq_mmal_component_enable(
  28564. + dev->instance,
  28565. + encode_component);
  28566. + if (ret) {
  28567. + v4l2_dbg(1, bcm2835_v4l2_debug,
  28568. + &dev->v4l2_dev,
  28569. + "%s Failed to enable encode components\n",
  28570. + __func__);
  28571. + }
  28572. + }
  28573. + if (!ret) {
  28574. + /* configure buffering */
  28575. + port->current_buffer.num = 1;
  28576. + port->current_buffer.size =
  28577. + f->fmt.pix.sizeimage;
  28578. + if (port->format.encoding ==
  28579. + MMAL_ENCODING_JPEG) {
  28580. + v4l2_dbg(1, bcm2835_v4l2_debug,
  28581. + &dev->v4l2_dev,
  28582. + "JPG - buf size now %d was %d\n",
  28583. + f->fmt.pix.sizeimage,
  28584. + port->current_buffer.size);
  28585. + port->current_buffer.size =
  28586. + (f->fmt.pix.sizeimage <
  28587. + (100 << 10))
  28588. + ? (100 << 10) : f->fmt.pix.
  28589. + sizeimage;
  28590. + }
  28591. + v4l2_dbg(1, bcm2835_v4l2_debug,
  28592. + &dev->v4l2_dev,
  28593. + "vid_cap - cur_buf.size set to %d\n",
  28594. + f->fmt.pix.sizeimage);
  28595. + port->current_buffer.alignment = 0;
  28596. + }
  28597. + } else {
  28598. + /* configure buffering */
  28599. + camera_port->current_buffer.num = 1;
  28600. + camera_port->current_buffer.size = f->fmt.pix.sizeimage;
  28601. + camera_port->current_buffer.alignment = 0;
  28602. + }
  28603. +
  28604. + if (!ret) {
  28605. + dev->capture.fmt = mfmt;
  28606. + dev->capture.stride = f->fmt.pix.bytesperline;
  28607. + dev->capture.width = camera_port->es.video.crop.width;
  28608. + dev->capture.height = camera_port->es.video.crop.height;
  28609. + dev->capture.buffersize = port->current_buffer.size;
  28610. +
  28611. + /* select port for capture */
  28612. + dev->capture.port = port;
  28613. + dev->capture.camera_port = camera_port;
  28614. + dev->capture.encode_component = encode_component;
  28615. + v4l2_dbg(1, bcm2835_v4l2_debug,
  28616. + &dev->v4l2_dev,
  28617. + "Set dev->capture.fmt %08X, %dx%d, stride %d, size %d",
  28618. + port->format.encoding,
  28619. + dev->capture.width, dev->capture.height,
  28620. + dev->capture.stride, dev->capture.buffersize);
  28621. + }
  28622. + }
  28623. +
  28624. + /* todo: Need to convert the vchiq/mmal error into a v4l2 error. */
  28625. + return ret;
  28626. +}
  28627. +
  28628. +static int vidioc_s_fmt_vid_cap(struct file *file, void *priv,
  28629. + struct v4l2_format *f)
  28630. +{
  28631. + int ret;
  28632. + struct bm2835_mmal_dev *dev = video_drvdata(file);
  28633. + struct mmal_fmt *mfmt;
  28634. +
  28635. + /* try the format to set valid parameters */
  28636. + ret = vidioc_try_fmt_vid_cap(file, priv, f);
  28637. + if (ret) {
  28638. + v4l2_err(&dev->v4l2_dev,
  28639. + "vid_cap - vidioc_try_fmt_vid_cap failed\n");
  28640. + return ret;
  28641. + }
  28642. +
  28643. + /* if a capture is running refuse to set format */
  28644. + if (vb2_is_busy(&dev->capture.vb_vidq)) {
  28645. + v4l2_info(&dev->v4l2_dev, "%s device busy\n", __func__);
  28646. + return -EBUSY;
  28647. + }
  28648. +
  28649. + /* If the format is unsupported v4l2 says we should switch to
  28650. + * a supported one and not return an error. */
  28651. + mfmt = get_format(f);
  28652. + if (!mfmt) {
  28653. + v4l2_dbg(1, bcm2835_v4l2_debug, &dev->v4l2_dev,
  28654. + "Fourcc format (0x%08x) unknown.\n",
  28655. + f->fmt.pix.pixelformat);
  28656. + f->fmt.pix.pixelformat = formats[0].fourcc;
  28657. + mfmt = get_format(f);
  28658. + }
  28659. +
  28660. + ret = mmal_setup_components(dev, f);
  28661. + if (ret != 0) {
  28662. + v4l2_err(&dev->v4l2_dev,
  28663. + "%s: failed to setup mmal components: %d\n",
  28664. + __func__, ret);
  28665. + ret = -EINVAL;
  28666. + }
  28667. +
  28668. + return ret;
  28669. +}
  28670. +
  28671. +int vidioc_enum_framesizes(struct file *file, void *fh,
  28672. + struct v4l2_frmsizeenum *fsize)
  28673. +{
  28674. + static const struct v4l2_frmsize_stepwise sizes = {
  28675. + MIN_WIDTH, MAX_WIDTH, 2,
  28676. + MIN_HEIGHT, MAX_HEIGHT, 2
  28677. + };
  28678. + int i;
  28679. +
  28680. + if (fsize->index)
  28681. + return -EINVAL;
  28682. + for (i = 0; i < ARRAY_SIZE(formats); i++)
  28683. + if (formats[i].fourcc == fsize->pixel_format)
  28684. + break;
  28685. + if (i == ARRAY_SIZE(formats))
  28686. + return -EINVAL;
  28687. + fsize->type = V4L2_FRMSIZE_TYPE_STEPWISE;
  28688. + fsize->stepwise = sizes;
  28689. + return 0;
  28690. +}
  28691. +
  28692. +/* timeperframe is arbitrary and continous */
  28693. +static int vidioc_enum_frameintervals(struct file *file, void *priv,
  28694. + struct v4l2_frmivalenum *fival)
  28695. +{
  28696. + int i;
  28697. +
  28698. + if (fival->index)
  28699. + return -EINVAL;
  28700. +
  28701. + for (i = 0; i < ARRAY_SIZE(formats); i++)
  28702. + if (formats[i].fourcc == fival->pixel_format)
  28703. + break;
  28704. + if (i == ARRAY_SIZE(formats))
  28705. + return -EINVAL;
  28706. +
  28707. + /* regarding width & height - we support any within range */
  28708. + if (fival->width < MIN_WIDTH || fival->width > MAX_WIDTH ||
  28709. + fival->height < MIN_HEIGHT || fival->height > MAX_HEIGHT)
  28710. + return -EINVAL;
  28711. +
  28712. + fival->type = V4L2_FRMIVAL_TYPE_CONTINUOUS;
  28713. +
  28714. + /* fill in stepwise (step=1.0 is requred by V4L2 spec) */
  28715. + fival->stepwise.min = tpf_min;
  28716. + fival->stepwise.max = tpf_max;
  28717. + fival->stepwise.step = (struct v4l2_fract) {1, 1};
  28718. +
  28719. + return 0;
  28720. +}
  28721. +
  28722. +static int vidioc_g_parm(struct file *file, void *priv,
  28723. + struct v4l2_streamparm *parm)
  28724. +{
  28725. + struct bm2835_mmal_dev *dev = video_drvdata(file);
  28726. +
  28727. + if (parm->type != V4L2_BUF_TYPE_VIDEO_CAPTURE)
  28728. + return -EINVAL;
  28729. +
  28730. + parm->parm.capture.capability = V4L2_CAP_TIMEPERFRAME;
  28731. + parm->parm.capture.timeperframe = dev->capture.timeperframe;
  28732. + parm->parm.capture.readbuffers = 1;
  28733. + return 0;
  28734. +}
  28735. +
  28736. +#define FRACT_CMP(a, OP, b) \
  28737. + ((u64)(a).numerator * (b).denominator OP \
  28738. + (u64)(b).numerator * (a).denominator)
  28739. +
  28740. +static int vidioc_s_parm(struct file *file, void *priv,
  28741. + struct v4l2_streamparm *parm)
  28742. +{
  28743. + struct bm2835_mmal_dev *dev = video_drvdata(file);
  28744. + struct v4l2_fract tpf;
  28745. + struct mmal_parameter_rational fps_param;
  28746. +
  28747. + if (parm->type != V4L2_BUF_TYPE_VIDEO_CAPTURE)
  28748. + return -EINVAL;
  28749. +
  28750. + tpf = parm->parm.capture.timeperframe;
  28751. +
  28752. + /* tpf: {*, 0} resets timing; clip to [min, max]*/
  28753. + tpf = tpf.denominator ? tpf : tpf_default;
  28754. + tpf = FRACT_CMP(tpf, <, tpf_min) ? tpf_min : tpf;
  28755. + tpf = FRACT_CMP(tpf, >, tpf_max) ? tpf_max : tpf;
  28756. +
  28757. + dev->capture.timeperframe = tpf;
  28758. + parm->parm.capture.timeperframe = tpf;
  28759. + parm->parm.capture.readbuffers = 1;
  28760. +
  28761. + fps_param.num = 0; /* Select variable fps, and then use
  28762. + * FPS_RANGE to select the actual limits.
  28763. + */
  28764. + fps_param.den = 1;
  28765. + set_framerate_params(dev);
  28766. +
  28767. + return 0;
  28768. +}
  28769. +
  28770. +static const struct v4l2_ioctl_ops camera0_ioctl_ops = {
  28771. + /* overlay */
  28772. + .vidioc_enum_fmt_vid_overlay = vidioc_enum_fmt_vid_overlay,
  28773. + .vidioc_g_fmt_vid_overlay = vidioc_g_fmt_vid_overlay,
  28774. + .vidioc_try_fmt_vid_overlay = vidioc_try_fmt_vid_overlay,
  28775. + .vidioc_s_fmt_vid_overlay = vidioc_s_fmt_vid_overlay,
  28776. + .vidioc_overlay = vidioc_overlay,
  28777. + .vidioc_g_fbuf = vidioc_g_fbuf,
  28778. +
  28779. + /* inputs */
  28780. + .vidioc_enum_input = vidioc_enum_input,
  28781. + .vidioc_g_input = vidioc_g_input,
  28782. + .vidioc_s_input = vidioc_s_input,
  28783. +
  28784. + /* capture */
  28785. + .vidioc_querycap = vidioc_querycap,
  28786. + .vidioc_enum_fmt_vid_cap = vidioc_enum_fmt_vid_cap,
  28787. + .vidioc_g_fmt_vid_cap = vidioc_g_fmt_vid_cap,
  28788. + .vidioc_try_fmt_vid_cap = vidioc_try_fmt_vid_cap,
  28789. + .vidioc_s_fmt_vid_cap = vidioc_s_fmt_vid_cap,
  28790. +
  28791. + /* buffer management */
  28792. + .vidioc_reqbufs = vb2_ioctl_reqbufs,
  28793. + .vidioc_create_bufs = vb2_ioctl_create_bufs,
  28794. + .vidioc_prepare_buf = vb2_ioctl_prepare_buf,
  28795. + .vidioc_querybuf = vb2_ioctl_querybuf,
  28796. + .vidioc_qbuf = vb2_ioctl_qbuf,
  28797. + .vidioc_dqbuf = vb2_ioctl_dqbuf,
  28798. + .vidioc_enum_framesizes = vidioc_enum_framesizes,
  28799. + .vidioc_enum_frameintervals = vidioc_enum_frameintervals,
  28800. + .vidioc_g_parm = vidioc_g_parm,
  28801. + .vidioc_s_parm = vidioc_s_parm,
  28802. + .vidioc_streamon = vb2_ioctl_streamon,
  28803. + .vidioc_streamoff = vb2_ioctl_streamoff,
  28804. +
  28805. + .vidioc_log_status = v4l2_ctrl_log_status,
  28806. + .vidioc_subscribe_event = v4l2_ctrl_subscribe_event,
  28807. + .vidioc_unsubscribe_event = v4l2_event_unsubscribe,
  28808. +};
  28809. +
  28810. +static const struct v4l2_ioctl_ops camera0_ioctl_ops_gstreamer = {
  28811. + /* overlay */
  28812. + .vidioc_enum_fmt_vid_overlay = vidioc_enum_fmt_vid_overlay,
  28813. + .vidioc_g_fmt_vid_overlay = vidioc_g_fmt_vid_overlay,
  28814. + .vidioc_try_fmt_vid_overlay = vidioc_try_fmt_vid_overlay,
  28815. + .vidioc_s_fmt_vid_overlay = vidioc_s_fmt_vid_overlay,
  28816. + .vidioc_overlay = vidioc_overlay,
  28817. + .vidioc_g_fbuf = vidioc_g_fbuf,
  28818. +
  28819. + /* inputs */
  28820. + .vidioc_enum_input = vidioc_enum_input,
  28821. + .vidioc_g_input = vidioc_g_input,
  28822. + .vidioc_s_input = vidioc_s_input,
  28823. +
  28824. + /* capture */
  28825. + .vidioc_querycap = vidioc_querycap,
  28826. + .vidioc_enum_fmt_vid_cap = vidioc_enum_fmt_vid_cap,
  28827. + .vidioc_g_fmt_vid_cap = vidioc_g_fmt_vid_cap,
  28828. + .vidioc_try_fmt_vid_cap = vidioc_try_fmt_vid_cap,
  28829. + .vidioc_s_fmt_vid_cap = vidioc_s_fmt_vid_cap,
  28830. +
  28831. + /* buffer management */
  28832. + .vidioc_reqbufs = vb2_ioctl_reqbufs,
  28833. + .vidioc_create_bufs = vb2_ioctl_create_bufs,
  28834. + .vidioc_prepare_buf = vb2_ioctl_prepare_buf,
  28835. + .vidioc_querybuf = vb2_ioctl_querybuf,
  28836. + .vidioc_qbuf = vb2_ioctl_qbuf,
  28837. + .vidioc_dqbuf = vb2_ioctl_dqbuf,
  28838. + /* Remove this function ptr to fix gstreamer bug
  28839. + .vidioc_enum_framesizes = vidioc_enum_framesizes, */
  28840. + .vidioc_enum_frameintervals = vidioc_enum_frameintervals,
  28841. + .vidioc_g_parm = vidioc_g_parm,
  28842. + .vidioc_s_parm = vidioc_s_parm,
  28843. + .vidioc_streamon = vb2_ioctl_streamon,
  28844. + .vidioc_streamoff = vb2_ioctl_streamoff,
  28845. +
  28846. + .vidioc_log_status = v4l2_ctrl_log_status,
  28847. + .vidioc_subscribe_event = v4l2_ctrl_subscribe_event,
  28848. + .vidioc_unsubscribe_event = v4l2_event_unsubscribe,
  28849. +};
  28850. +
  28851. +/* ------------------------------------------------------------------
  28852. + Driver init/finalise
  28853. + ------------------------------------------------------------------*/
  28854. +
  28855. +static const struct v4l2_file_operations camera0_fops = {
  28856. + .owner = THIS_MODULE,
  28857. + .open = v4l2_fh_open,
  28858. + .release = vb2_fop_release,
  28859. + .read = vb2_fop_read,
  28860. + .poll = vb2_fop_poll,
  28861. + .unlocked_ioctl = video_ioctl2, /* V4L2 ioctl handler */
  28862. + .mmap = vb2_fop_mmap,
  28863. +};
  28864. +
  28865. +static struct video_device vdev_template = {
  28866. + .name = "camera0",
  28867. + .fops = &camera0_fops,
  28868. + .ioctl_ops = &camera0_ioctl_ops,
  28869. + .release = video_device_release_empty,
  28870. +};
  28871. +
  28872. +static int set_camera_parameters(struct vchiq_mmal_instance *instance,
  28873. + struct vchiq_mmal_component *camera)
  28874. +{
  28875. + int ret;
  28876. + struct mmal_parameter_camera_config cam_config = {
  28877. + .max_stills_w = MAX_WIDTH,
  28878. + .max_stills_h = MAX_HEIGHT,
  28879. + .stills_yuv422 = 1,
  28880. + .one_shot_stills = 1,
  28881. + .max_preview_video_w = (max_video_width > 1920) ?
  28882. + max_video_width : 1920,
  28883. + .max_preview_video_h = (max_video_height > 1088) ?
  28884. + max_video_height : 1088,
  28885. + .num_preview_video_frames = 3,
  28886. + .stills_capture_circular_buffer_height = 0,
  28887. + .fast_preview_resume = 0,
  28888. + .use_stc_timestamp = MMAL_PARAM_TIMESTAMP_MODE_RAW_STC
  28889. + };
  28890. +
  28891. + ret = vchiq_mmal_port_parameter_set(instance, &camera->control,
  28892. + MMAL_PARAMETER_CAMERA_CONFIG,
  28893. + &cam_config, sizeof(cam_config));
  28894. + return ret;
  28895. +}
  28896. +
  28897. +/* MMAL instance and component init */
  28898. +static int __init mmal_init(struct bm2835_mmal_dev *dev)
  28899. +{
  28900. + int ret;
  28901. + struct mmal_es_format *format;
  28902. + u32 bool_true = 1;
  28903. +
  28904. + ret = vchiq_mmal_init(&dev->instance);
  28905. + if (ret < 0)
  28906. + return ret;
  28907. +
  28908. + /* get the camera component ready */
  28909. + ret = vchiq_mmal_component_init(dev->instance, "ril.camera",
  28910. + &dev->component[MMAL_COMPONENT_CAMERA]);
  28911. + if (ret < 0)
  28912. + goto unreg_mmal;
  28913. +
  28914. + if (dev->component[MMAL_COMPONENT_CAMERA]->outputs <
  28915. + MMAL_CAMERA_PORT_COUNT) {
  28916. + ret = -EINVAL;
  28917. + goto unreg_camera;
  28918. + }
  28919. +
  28920. + ret = set_camera_parameters(dev->instance,
  28921. + dev->component[MMAL_COMPONENT_CAMERA]);
  28922. + if (ret < 0)
  28923. + goto unreg_camera;
  28924. +
  28925. + format =
  28926. + &dev->component[MMAL_COMPONENT_CAMERA]->
  28927. + output[MMAL_CAMERA_PORT_PREVIEW].format;
  28928. +
  28929. + format->encoding = MMAL_ENCODING_OPAQUE;
  28930. + format->encoding_variant = MMAL_ENCODING_I420;
  28931. +
  28932. + format->es->video.width = 1024;
  28933. + format->es->video.height = 768;
  28934. + format->es->video.crop.x = 0;
  28935. + format->es->video.crop.y = 0;
  28936. + format->es->video.crop.width = 1024;
  28937. + format->es->video.crop.height = 768;
  28938. + format->es->video.frame_rate.num = 0; /* Rely on fps_range */
  28939. + format->es->video.frame_rate.den = 1;
  28940. +
  28941. + format =
  28942. + &dev->component[MMAL_COMPONENT_CAMERA]->
  28943. + output[MMAL_CAMERA_PORT_VIDEO].format;
  28944. +
  28945. + format->encoding = MMAL_ENCODING_OPAQUE;
  28946. + format->encoding_variant = MMAL_ENCODING_I420;
  28947. +
  28948. + format->es->video.width = 1024;
  28949. + format->es->video.height = 768;
  28950. + format->es->video.crop.x = 0;
  28951. + format->es->video.crop.y = 0;
  28952. + format->es->video.crop.width = 1024;
  28953. + format->es->video.crop.height = 768;
  28954. + format->es->video.frame_rate.num = 0; /* Rely on fps_range */
  28955. + format->es->video.frame_rate.den = 1;
  28956. +
  28957. + vchiq_mmal_port_parameter_set(dev->instance,
  28958. + &dev->component[MMAL_COMPONENT_CAMERA]->
  28959. + output[MMAL_CAMERA_PORT_VIDEO],
  28960. + MMAL_PARAMETER_NO_IMAGE_PADDING,
  28961. + &bool_true, sizeof(bool_true));
  28962. +
  28963. + format =
  28964. + &dev->component[MMAL_COMPONENT_CAMERA]->
  28965. + output[MMAL_CAMERA_PORT_CAPTURE].format;
  28966. +
  28967. + format->encoding = MMAL_ENCODING_OPAQUE;
  28968. +
  28969. + format->es->video.width = 2592;
  28970. + format->es->video.height = 1944;
  28971. + format->es->video.crop.x = 0;
  28972. + format->es->video.crop.y = 0;
  28973. + format->es->video.crop.width = 2592;
  28974. + format->es->video.crop.height = 1944;
  28975. + format->es->video.frame_rate.num = 0; /* Rely on fps_range */
  28976. + format->es->video.frame_rate.den = 1;
  28977. +
  28978. + dev->capture.width = format->es->video.width;
  28979. + dev->capture.height = format->es->video.height;
  28980. + dev->capture.fmt = &formats[0];
  28981. + dev->capture.encode_component = NULL;
  28982. + dev->capture.timeperframe = tpf_default;
  28983. + dev->capture.enc_profile = V4L2_MPEG_VIDEO_H264_PROFILE_HIGH;
  28984. + dev->capture.enc_level = V4L2_MPEG_VIDEO_H264_LEVEL_4_0;
  28985. +
  28986. + vchiq_mmal_port_parameter_set(dev->instance,
  28987. + &dev->component[MMAL_COMPONENT_CAMERA]->
  28988. + output[MMAL_CAMERA_PORT_CAPTURE],
  28989. + MMAL_PARAMETER_NO_IMAGE_PADDING,
  28990. + &bool_true, sizeof(bool_true));
  28991. +
  28992. + /* get the preview component ready */
  28993. + ret = vchiq_mmal_component_init(
  28994. + dev->instance, "ril.video_render",
  28995. + &dev->component[MMAL_COMPONENT_PREVIEW]);
  28996. + if (ret < 0)
  28997. + goto unreg_camera;
  28998. +
  28999. + if (dev->component[MMAL_COMPONENT_PREVIEW]->inputs < 1) {
  29000. + ret = -EINVAL;
  29001. + pr_debug("too few input ports %d needed %d\n",
  29002. + dev->component[MMAL_COMPONENT_PREVIEW]->inputs, 1);
  29003. + goto unreg_preview;
  29004. + }
  29005. +
  29006. + /* get the image encoder component ready */
  29007. + ret = vchiq_mmal_component_init(
  29008. + dev->instance, "ril.image_encode",
  29009. + &dev->component[MMAL_COMPONENT_IMAGE_ENCODE]);
  29010. + if (ret < 0)
  29011. + goto unreg_preview;
  29012. +
  29013. + if (dev->component[MMAL_COMPONENT_IMAGE_ENCODE]->inputs < 1) {
  29014. + ret = -EINVAL;
  29015. + v4l2_err(&dev->v4l2_dev, "too few input ports %d needed %d\n",
  29016. + dev->component[MMAL_COMPONENT_IMAGE_ENCODE]->inputs,
  29017. + 1);
  29018. + goto unreg_image_encoder;
  29019. + }
  29020. +
  29021. + /* get the video encoder component ready */
  29022. + ret = vchiq_mmal_component_init(dev->instance, "ril.video_encode",
  29023. + &dev->
  29024. + component[MMAL_COMPONENT_VIDEO_ENCODE]);
  29025. + if (ret < 0)
  29026. + goto unreg_image_encoder;
  29027. +
  29028. + if (dev->component[MMAL_COMPONENT_VIDEO_ENCODE]->inputs < 1) {
  29029. + ret = -EINVAL;
  29030. + v4l2_err(&dev->v4l2_dev, "too few input ports %d needed %d\n",
  29031. + dev->component[MMAL_COMPONENT_VIDEO_ENCODE]->inputs,
  29032. + 1);
  29033. + goto unreg_vid_encoder;
  29034. + }
  29035. +
  29036. + {
  29037. + struct vchiq_mmal_port *encoder_port =
  29038. + &dev->component[MMAL_COMPONENT_VIDEO_ENCODE]->output[0];
  29039. + encoder_port->format.encoding = MMAL_ENCODING_H264;
  29040. + ret = vchiq_mmal_port_set_format(dev->instance,
  29041. + encoder_port);
  29042. + }
  29043. +
  29044. + {
  29045. + unsigned int enable = 1;
  29046. + vchiq_mmal_port_parameter_set(
  29047. + dev->instance,
  29048. + &dev->component[MMAL_COMPONENT_VIDEO_ENCODE]->control,
  29049. + MMAL_PARAMETER_VIDEO_IMMUTABLE_INPUT,
  29050. + &enable, sizeof(enable));
  29051. +
  29052. + vchiq_mmal_port_parameter_set(dev->instance,
  29053. + &dev->component[MMAL_COMPONENT_VIDEO_ENCODE]->control,
  29054. + MMAL_PARAMETER_MINIMISE_FRAGMENTATION,
  29055. + &enable,
  29056. + sizeof(enable));
  29057. + }
  29058. + ret = bm2835_mmal_set_all_camera_controls(dev);
  29059. + if (ret < 0)
  29060. + goto unreg_vid_encoder;
  29061. +
  29062. + return 0;
  29063. +
  29064. +unreg_vid_encoder:
  29065. + pr_err("Cleanup: Destroy video encoder\n");
  29066. + vchiq_mmal_component_finalise(
  29067. + dev->instance,
  29068. + dev->component[MMAL_COMPONENT_VIDEO_ENCODE]);
  29069. +
  29070. +unreg_image_encoder:
  29071. + pr_err("Cleanup: Destroy image encoder\n");
  29072. + vchiq_mmal_component_finalise(
  29073. + dev->instance,
  29074. + dev->component[MMAL_COMPONENT_IMAGE_ENCODE]);
  29075. +
  29076. +unreg_preview:
  29077. + pr_err("Cleanup: Destroy video render\n");
  29078. + vchiq_mmal_component_finalise(dev->instance,
  29079. + dev->component[MMAL_COMPONENT_PREVIEW]);
  29080. +
  29081. +unreg_camera:
  29082. + pr_err("Cleanup: Destroy camera\n");
  29083. + vchiq_mmal_component_finalise(dev->instance,
  29084. + dev->component[MMAL_COMPONENT_CAMERA]);
  29085. +
  29086. +unreg_mmal:
  29087. + vchiq_mmal_finalise(dev->instance);
  29088. + return ret;
  29089. +}
  29090. +
  29091. +static int __init bm2835_mmal_init_device(struct bm2835_mmal_dev *dev,
  29092. + struct video_device *vfd)
  29093. +{
  29094. + int ret;
  29095. +
  29096. + *vfd = vdev_template;
  29097. + if (gst_v4l2src_is_broken) {
  29098. + v4l2_info(&dev->v4l2_dev,
  29099. + "Work-around for gstreamer issue is active.\n");
  29100. + vfd->ioctl_ops = &camera0_ioctl_ops_gstreamer;
  29101. + }
  29102. +
  29103. + vfd->v4l2_dev = &dev->v4l2_dev;
  29104. +
  29105. + vfd->lock = &dev->mutex;
  29106. +
  29107. + vfd->queue = &dev->capture.vb_vidq;
  29108. +
  29109. + /* video device needs to be able to access instance data */
  29110. + video_set_drvdata(vfd, dev);
  29111. +
  29112. + ret = video_register_device(vfd, VFL_TYPE_GRABBER, -1);
  29113. + if (ret < 0)
  29114. + return ret;
  29115. +
  29116. + v4l2_info(vfd->v4l2_dev,
  29117. + "V4L2 device registered as %s - stills mode > %dx%d\n",
  29118. + video_device_node_name(vfd), max_video_width, max_video_height);
  29119. +
  29120. + return 0;
  29121. +}
  29122. +
  29123. +static struct v4l2_format default_v4l2_format = {
  29124. + .fmt.pix.pixelformat = V4L2_PIX_FMT_JPEG,
  29125. + .fmt.pix.width = 1024,
  29126. + .fmt.pix.bytesperline = 1024,
  29127. + .fmt.pix.height = 768,
  29128. + .fmt.pix.sizeimage = 1024*768,
  29129. +};
  29130. +
  29131. +static int __init bm2835_mmal_init(void)
  29132. +{
  29133. + int ret;
  29134. + struct bm2835_mmal_dev *dev;
  29135. + struct vb2_queue *q;
  29136. +
  29137. + dev = kzalloc(sizeof(*gdev), GFP_KERNEL);
  29138. + if (!dev)
  29139. + return -ENOMEM;
  29140. +
  29141. + /* setup device defaults */
  29142. + dev->overlay.w.left = 150;
  29143. + dev->overlay.w.top = 50;
  29144. + dev->overlay.w.width = 1024;
  29145. + dev->overlay.w.height = 768;
  29146. + dev->overlay.clipcount = 0;
  29147. + dev->overlay.field = V4L2_FIELD_NONE;
  29148. +
  29149. + dev->capture.fmt = &formats[3]; /* JPEG */
  29150. +
  29151. + /* v4l device registration */
  29152. + snprintf(dev->v4l2_dev.name, sizeof(dev->v4l2_dev.name),
  29153. + "%s", BM2835_MMAL_MODULE_NAME);
  29154. + ret = v4l2_device_register(NULL, &dev->v4l2_dev);
  29155. + if (ret)
  29156. + goto free_dev;
  29157. +
  29158. + /* setup v4l controls */
  29159. + ret = bm2835_mmal_init_controls(dev, &dev->ctrl_handler);
  29160. + if (ret < 0)
  29161. + goto unreg_dev;
  29162. + dev->v4l2_dev.ctrl_handler = &dev->ctrl_handler;
  29163. +
  29164. + /* mmal init */
  29165. + ret = mmal_init(dev);
  29166. + if (ret < 0)
  29167. + goto unreg_dev;
  29168. +
  29169. + /* initialize queue */
  29170. + q = &dev->capture.vb_vidq;
  29171. + memset(q, 0, sizeof(*q));
  29172. + q->type = V4L2_BUF_TYPE_VIDEO_CAPTURE;
  29173. + q->io_modes = VB2_MMAP | VB2_USERPTR | VB2_READ;
  29174. + q->drv_priv = dev;
  29175. + q->buf_struct_size = sizeof(struct mmal_buffer);
  29176. + q->ops = &bm2835_mmal_video_qops;
  29177. + q->mem_ops = &vb2_vmalloc_memops;
  29178. + q->timestamp_flags = V4L2_BUF_FLAG_TIMESTAMP_MONOTONIC;
  29179. + ret = vb2_queue_init(q);
  29180. + if (ret < 0)
  29181. + goto unreg_dev;
  29182. +
  29183. + /* v4l2 core mutex used to protect all fops and v4l2 ioctls. */
  29184. + mutex_init(&dev->mutex);
  29185. +
  29186. + /* initialise video devices */
  29187. + ret = bm2835_mmal_init_device(dev, &dev->vdev);
  29188. + if (ret < 0)
  29189. + goto unreg_dev;
  29190. +
  29191. + /* Really want to call vidioc_s_fmt_vid_cap with the default
  29192. + * format, but currently the APIs don't join up.
  29193. + */
  29194. + ret = mmal_setup_components(dev, &default_v4l2_format);
  29195. + if (ret < 0) {
  29196. + v4l2_err(&dev->v4l2_dev,
  29197. + "%s: could not setup components\n", __func__);
  29198. + goto unreg_dev;
  29199. + }
  29200. +
  29201. + v4l2_info(&dev->v4l2_dev,
  29202. + "Broadcom 2835 MMAL video capture ver %s loaded.\n",
  29203. + BM2835_MMAL_VERSION);
  29204. +
  29205. + gdev = dev;
  29206. + return 0;
  29207. +
  29208. +unreg_dev:
  29209. + v4l2_ctrl_handler_free(&dev->ctrl_handler);
  29210. + v4l2_device_unregister(&dev->v4l2_dev);
  29211. +
  29212. +free_dev:
  29213. + kfree(dev);
  29214. +
  29215. + v4l2_err(&dev->v4l2_dev,
  29216. + "%s: error %d while loading driver\n",
  29217. + BM2835_MMAL_MODULE_NAME, ret);
  29218. +
  29219. + return ret;
  29220. +}
  29221. +
  29222. +static void __exit bm2835_mmal_exit(void)
  29223. +{
  29224. + if (!gdev)
  29225. + return;
  29226. +
  29227. + v4l2_info(&gdev->v4l2_dev, "unregistering %s\n",
  29228. + video_device_node_name(&gdev->vdev));
  29229. +
  29230. + video_unregister_device(&gdev->vdev);
  29231. +
  29232. + if (gdev->capture.encode_component) {
  29233. + v4l2_dbg(1, bcm2835_v4l2_debug, &gdev->v4l2_dev,
  29234. + "mmal_exit - disconnect tunnel\n");
  29235. + vchiq_mmal_port_connect_tunnel(gdev->instance,
  29236. + gdev->capture.camera_port, NULL);
  29237. + vchiq_mmal_component_disable(gdev->instance,
  29238. + gdev->capture.encode_component);
  29239. + }
  29240. + vchiq_mmal_component_disable(gdev->instance,
  29241. + gdev->component[MMAL_COMPONENT_CAMERA]);
  29242. +
  29243. + vchiq_mmal_component_finalise(gdev->instance,
  29244. + gdev->
  29245. + component[MMAL_COMPONENT_VIDEO_ENCODE]);
  29246. +
  29247. + vchiq_mmal_component_finalise(gdev->instance,
  29248. + gdev->
  29249. + component[MMAL_COMPONENT_IMAGE_ENCODE]);
  29250. +
  29251. + vchiq_mmal_component_finalise(gdev->instance,
  29252. + gdev->component[MMAL_COMPONENT_PREVIEW]);
  29253. +
  29254. + vchiq_mmal_component_finalise(gdev->instance,
  29255. + gdev->component[MMAL_COMPONENT_CAMERA]);
  29256. +
  29257. + vchiq_mmal_finalise(gdev->instance);
  29258. +
  29259. + v4l2_ctrl_handler_free(&gdev->ctrl_handler);
  29260. +
  29261. + v4l2_device_unregister(&gdev->v4l2_dev);
  29262. +
  29263. + kfree(gdev);
  29264. +}
  29265. +
  29266. +module_init(bm2835_mmal_init);
  29267. +module_exit(bm2835_mmal_exit);
  29268. diff -Nur linux-3.18.14/drivers/media/platform/bcm2835/bcm2835-camera.h linux-rpi/drivers/media/platform/bcm2835/bcm2835-camera.h
  29269. --- linux-3.18.14/drivers/media/platform/bcm2835/bcm2835-camera.h 1969-12-31 18:00:00.000000000 -0600
  29270. +++ linux-rpi/drivers/media/platform/bcm2835/bcm2835-camera.h 2015-05-31 14:46:10.937660979 -0500
  29271. @@ -0,0 +1,126 @@
  29272. +/*
  29273. + * Broadcom BM2835 V4L2 driver
  29274. + *
  29275. + * Copyright © 2013 Raspberry Pi (Trading) Ltd.
  29276. + *
  29277. + * This file is subject to the terms and conditions of the GNU General Public
  29278. + * License. See the file COPYING in the main directory of this archive
  29279. + * for more details.
  29280. + *
  29281. + * Authors: Vincent Sanders <vincent.sanders@collabora.co.uk>
  29282. + * Dave Stevenson <dsteve@broadcom.com>
  29283. + * Simon Mellor <simellor@broadcom.com>
  29284. + * Luke Diamand <luked@broadcom.com>
  29285. + *
  29286. + * core driver device
  29287. + */
  29288. +
  29289. +#define V4L2_CTRL_COUNT 28 /* number of v4l controls */
  29290. +
  29291. +enum {
  29292. + MMAL_COMPONENT_CAMERA = 0,
  29293. + MMAL_COMPONENT_PREVIEW,
  29294. + MMAL_COMPONENT_IMAGE_ENCODE,
  29295. + MMAL_COMPONENT_VIDEO_ENCODE,
  29296. + MMAL_COMPONENT_COUNT
  29297. +};
  29298. +
  29299. +enum {
  29300. + MMAL_CAMERA_PORT_PREVIEW = 0,
  29301. + MMAL_CAMERA_PORT_VIDEO,
  29302. + MMAL_CAMERA_PORT_CAPTURE,
  29303. + MMAL_CAMERA_PORT_COUNT
  29304. +};
  29305. +
  29306. +#define PREVIEW_LAYER 2
  29307. +
  29308. +extern int bcm2835_v4l2_debug;
  29309. +
  29310. +struct bm2835_mmal_dev {
  29311. + /* v4l2 devices */
  29312. + struct v4l2_device v4l2_dev;
  29313. + struct video_device vdev;
  29314. + struct mutex mutex;
  29315. +
  29316. + /* controls */
  29317. + struct v4l2_ctrl_handler ctrl_handler;
  29318. + struct v4l2_ctrl *ctrls[V4L2_CTRL_COUNT];
  29319. + enum v4l2_scene_mode scene_mode;
  29320. + struct mmal_colourfx colourfx;
  29321. + int hflip;
  29322. + int vflip;
  29323. + int red_gain;
  29324. + int blue_gain;
  29325. + enum mmal_parameter_exposuremode exposure_mode_user;
  29326. + enum v4l2_exposure_auto_type exposure_mode_v4l2_user;
  29327. + /* active exposure mode may differ if selected via a scene mode */
  29328. + enum mmal_parameter_exposuremode exposure_mode_active;
  29329. + enum mmal_parameter_exposuremeteringmode metering_mode;
  29330. + unsigned int manual_shutter_speed;
  29331. + bool exp_auto_priority;
  29332. +
  29333. + /* allocated mmal instance and components */
  29334. + struct vchiq_mmal_instance *instance;
  29335. + struct vchiq_mmal_component *component[MMAL_COMPONENT_COUNT];
  29336. + int camera_use_count;
  29337. +
  29338. + struct v4l2_window overlay;
  29339. +
  29340. + struct {
  29341. + unsigned int width; /* width */
  29342. + unsigned int height; /* height */
  29343. + unsigned int stride; /* stride */
  29344. + unsigned int buffersize; /* buffer size with padding */
  29345. + struct mmal_fmt *fmt;
  29346. + struct v4l2_fract timeperframe;
  29347. +
  29348. + /* H264 encode bitrate */
  29349. + int encode_bitrate;
  29350. + /* H264 bitrate mode. CBR/VBR */
  29351. + int encode_bitrate_mode;
  29352. + /* H264 profile */
  29353. + enum v4l2_mpeg_video_h264_profile enc_profile;
  29354. + /* H264 level */
  29355. + enum v4l2_mpeg_video_h264_level enc_level;
  29356. + /* JPEG Q-factor */
  29357. + int q_factor;
  29358. +
  29359. + struct vb2_queue vb_vidq;
  29360. +
  29361. + /* VC start timestamp for streaming */
  29362. + s64 vc_start_timestamp;
  29363. + /* Kernel start timestamp for streaming */
  29364. + struct timeval kernel_start_ts;
  29365. +
  29366. + struct vchiq_mmal_port *port; /* port being used for capture */
  29367. + /* camera port being used for capture */
  29368. + struct vchiq_mmal_port *camera_port;
  29369. + /* component being used for encode */
  29370. + struct vchiq_mmal_component *encode_component;
  29371. + /* number of frames remaining which driver should capture */
  29372. + unsigned int frame_count;
  29373. + /* last frame completion */
  29374. + struct completion frame_cmplt;
  29375. +
  29376. + } capture;
  29377. +
  29378. +};
  29379. +
  29380. +int bm2835_mmal_init_controls(
  29381. + struct bm2835_mmal_dev *dev,
  29382. + struct v4l2_ctrl_handler *hdl);
  29383. +
  29384. +int bm2835_mmal_set_all_camera_controls(struct bm2835_mmal_dev *dev);
  29385. +int set_framerate_params(struct bm2835_mmal_dev *dev);
  29386. +
  29387. +/* Debug helpers */
  29388. +
  29389. +#define v4l2_dump_pix_format(level, debug, dev, pix_fmt, desc) \
  29390. +{ \
  29391. + v4l2_dbg(level, debug, dev, \
  29392. +"%s: w %u h %u field %u pfmt 0x%x bpl %u sz_img %u colorspace 0x%x priv %u\n", \
  29393. + desc == NULL ? "" : desc, \
  29394. + (pix_fmt)->width, (pix_fmt)->height, (pix_fmt)->field, \
  29395. + (pix_fmt)->pixelformat, (pix_fmt)->bytesperline, \
  29396. + (pix_fmt)->sizeimage, (pix_fmt)->colorspace, (pix_fmt)->priv); \
  29397. +}
  29398. diff -Nur linux-3.18.14/drivers/media/platform/bcm2835/controls.c linux-rpi/drivers/media/platform/bcm2835/controls.c
  29399. --- linux-3.18.14/drivers/media/platform/bcm2835/controls.c 1969-12-31 18:00:00.000000000 -0600
  29400. +++ linux-rpi/drivers/media/platform/bcm2835/controls.c 2015-05-31 14:46:10.937660979 -0500
  29401. @@ -0,0 +1,1322 @@
  29402. +/*
  29403. + * Broadcom BM2835 V4L2 driver
  29404. + *
  29405. + * Copyright © 2013 Raspberry Pi (Trading) Ltd.
  29406. + *
  29407. + * This file is subject to the terms and conditions of the GNU General Public
  29408. + * License. See the file COPYING in the main directory of this archive
  29409. + * for more details.
  29410. + *
  29411. + * Authors: Vincent Sanders <vincent.sanders@collabora.co.uk>
  29412. + * Dave Stevenson <dsteve@broadcom.com>
  29413. + * Simon Mellor <simellor@broadcom.com>
  29414. + * Luke Diamand <luked@broadcom.com>
  29415. + */
  29416. +
  29417. +#include <linux/errno.h>
  29418. +#include <linux/kernel.h>
  29419. +#include <linux/module.h>
  29420. +#include <linux/slab.h>
  29421. +#include <media/videobuf2-vmalloc.h>
  29422. +#include <media/v4l2-device.h>
  29423. +#include <media/v4l2-ioctl.h>
  29424. +#include <media/v4l2-ctrls.h>
  29425. +#include <media/v4l2-fh.h>
  29426. +#include <media/v4l2-event.h>
  29427. +#include <media/v4l2-common.h>
  29428. +
  29429. +#include "mmal-common.h"
  29430. +#include "mmal-vchiq.h"
  29431. +#include "mmal-parameters.h"
  29432. +#include "bcm2835-camera.h"
  29433. +
  29434. +/* The supported V4L2_CID_AUTO_EXPOSURE_BIAS values are from -4.0 to +4.0.
  29435. + * MMAL values are in 1/6th increments so the MMAL range is -24 to +24.
  29436. + * V4L2 docs say value "is expressed in terms of EV, drivers should interpret
  29437. + * the values as 0.001 EV units, where the value 1000 stands for +1 EV."
  29438. + * V4L2 is limited to a max of 32 values in a menu, so count in 1/3rds from
  29439. + * -4 to +4
  29440. + */
  29441. +static const s64 ev_bias_qmenu[] = {
  29442. + -4000, -3667, -3333,
  29443. + -3000, -2667, -2333,
  29444. + -2000, -1667, -1333,
  29445. + -1000, -667, -333,
  29446. + 0, 333, 667,
  29447. + 1000, 1333, 1667,
  29448. + 2000, 2333, 2667,
  29449. + 3000, 3333, 3667,
  29450. + 4000
  29451. +};
  29452. +
  29453. +/* Supported ISO values
  29454. + * ISOO = auto ISO
  29455. + */
  29456. +static const s64 iso_qmenu[] = {
  29457. + 0, 100, 200, 400, 800,
  29458. +};
  29459. +
  29460. +static const s64 mains_freq_qmenu[] = {
  29461. + V4L2_CID_POWER_LINE_FREQUENCY_DISABLED,
  29462. + V4L2_CID_POWER_LINE_FREQUENCY_50HZ,
  29463. + V4L2_CID_POWER_LINE_FREQUENCY_60HZ,
  29464. + V4L2_CID_POWER_LINE_FREQUENCY_AUTO
  29465. +};
  29466. +
  29467. +/* Supported video encode modes */
  29468. +static const s64 bitrate_mode_qmenu[] = {
  29469. + (s64)V4L2_MPEG_VIDEO_BITRATE_MODE_VBR,
  29470. + (s64)V4L2_MPEG_VIDEO_BITRATE_MODE_CBR,
  29471. +};
  29472. +
  29473. +enum bm2835_mmal_ctrl_type {
  29474. + MMAL_CONTROL_TYPE_STD,
  29475. + MMAL_CONTROL_TYPE_STD_MENU,
  29476. + MMAL_CONTROL_TYPE_INT_MENU,
  29477. + MMAL_CONTROL_TYPE_CLUSTER, /* special cluster entry */
  29478. +};
  29479. +
  29480. +struct bm2835_mmal_v4l2_ctrl;
  29481. +
  29482. +typedef int(bm2835_mmal_v4l2_ctrl_cb)(
  29483. + struct bm2835_mmal_dev *dev,
  29484. + struct v4l2_ctrl *ctrl,
  29485. + const struct bm2835_mmal_v4l2_ctrl *mmal_ctrl);
  29486. +
  29487. +struct bm2835_mmal_v4l2_ctrl {
  29488. + u32 id; /* v4l2 control identifier */
  29489. + enum bm2835_mmal_ctrl_type type;
  29490. + /* control minimum value or
  29491. + * mask for MMAL_CONTROL_TYPE_STD_MENU */
  29492. + s32 min;
  29493. + s32 max; /* maximum value of control */
  29494. + s32 def; /* default value of control */
  29495. + s32 step; /* step size of the control */
  29496. + const s64 *imenu; /* integer menu array */
  29497. + u32 mmal_id; /* mmal parameter id */
  29498. + bm2835_mmal_v4l2_ctrl_cb *setter;
  29499. + bool ignore_errors;
  29500. +};
  29501. +
  29502. +struct v4l2_to_mmal_effects_setting {
  29503. + u32 v4l2_effect;
  29504. + u32 mmal_effect;
  29505. + s32 col_fx_enable;
  29506. + s32 col_fx_fixed_cbcr;
  29507. + u32 u;
  29508. + u32 v;
  29509. + u32 num_effect_params;
  29510. + u32 effect_params[MMAL_MAX_IMAGEFX_PARAMETERS];
  29511. +};
  29512. +
  29513. +static const struct v4l2_to_mmal_effects_setting
  29514. + v4l2_to_mmal_effects_values[] = {
  29515. + { V4L2_COLORFX_NONE, MMAL_PARAM_IMAGEFX_NONE,
  29516. + 0, 0, 0, 0, 0, {0, 0, 0, 0, 0} },
  29517. + { V4L2_COLORFX_BW, MMAL_PARAM_IMAGEFX_NONE,
  29518. + 1, 0, 128, 128, 0, {0, 0, 0, 0, 0} },
  29519. + { V4L2_COLORFX_SEPIA, MMAL_PARAM_IMAGEFX_NONE,
  29520. + 1, 0, 87, 151, 0, {0, 0, 0, 0, 0} },
  29521. + { V4L2_COLORFX_NEGATIVE, MMAL_PARAM_IMAGEFX_NEGATIVE,
  29522. + 0, 0, 0, 0, 0, {0, 0, 0, 0, 0} },
  29523. + { V4L2_COLORFX_EMBOSS, MMAL_PARAM_IMAGEFX_EMBOSS,
  29524. + 0, 0, 0, 0, 0, {0, 0, 0, 0, 0} },
  29525. + { V4L2_COLORFX_SKETCH, MMAL_PARAM_IMAGEFX_SKETCH,
  29526. + 0, 0, 0, 0, 0, {0, 0, 0, 0, 0} },
  29527. + { V4L2_COLORFX_SKY_BLUE, MMAL_PARAM_IMAGEFX_PASTEL,
  29528. + 0, 0, 0, 0, 0, {0, 0, 0, 0, 0} },
  29529. + { V4L2_COLORFX_GRASS_GREEN, MMAL_PARAM_IMAGEFX_WATERCOLOUR,
  29530. + 0, 0, 0, 0, 0, {0, 0, 0, 0, 0} },
  29531. + { V4L2_COLORFX_SKIN_WHITEN, MMAL_PARAM_IMAGEFX_WASHEDOUT,
  29532. + 0, 0, 0, 0, 0, {0, 0, 0, 0, 0} },
  29533. + { V4L2_COLORFX_VIVID, MMAL_PARAM_IMAGEFX_SATURATION,
  29534. + 0, 0, 0, 0, 0, {0, 0, 0, 0, 0} },
  29535. + { V4L2_COLORFX_AQUA, MMAL_PARAM_IMAGEFX_NONE,
  29536. + 1, 0, 171, 121, 0, {0, 0, 0, 0, 0} },
  29537. + { V4L2_COLORFX_ART_FREEZE, MMAL_PARAM_IMAGEFX_HATCH,
  29538. + 0, 0, 0, 0, 0, {0, 0, 0, 0, 0} },
  29539. + { V4L2_COLORFX_SILHOUETTE, MMAL_PARAM_IMAGEFX_FILM,
  29540. + 0, 0, 0, 0, 0, {0, 0, 0, 0, 0} },
  29541. + { V4L2_COLORFX_SOLARIZATION, MMAL_PARAM_IMAGEFX_SOLARIZE,
  29542. + 0, 0, 0, 0, 5, {1, 128, 160, 160, 48} },
  29543. + { V4L2_COLORFX_ANTIQUE, MMAL_PARAM_IMAGEFX_COLOURBALANCE,
  29544. + 0, 0, 0, 0, 3, {108, 274, 238, 0, 0} },
  29545. + { V4L2_COLORFX_SET_CBCR, MMAL_PARAM_IMAGEFX_NONE,
  29546. + 1, 1, 0, 0, 0, {0, 0, 0, 0, 0} }
  29547. +};
  29548. +
  29549. +struct v4l2_mmal_scene_config {
  29550. + enum v4l2_scene_mode v4l2_scene;
  29551. + enum mmal_parameter_exposuremode exposure_mode;
  29552. + enum mmal_parameter_exposuremeteringmode metering_mode;
  29553. +};
  29554. +
  29555. +static const struct v4l2_mmal_scene_config scene_configs[] = {
  29556. + /* V4L2_SCENE_MODE_NONE automatically added */
  29557. + {
  29558. + V4L2_SCENE_MODE_NIGHT,
  29559. + MMAL_PARAM_EXPOSUREMODE_NIGHT,
  29560. + MMAL_PARAM_EXPOSUREMETERINGMODE_AVERAGE
  29561. + },
  29562. + {
  29563. + V4L2_SCENE_MODE_SPORTS,
  29564. + MMAL_PARAM_EXPOSUREMODE_SPORTS,
  29565. + MMAL_PARAM_EXPOSUREMETERINGMODE_AVERAGE
  29566. + },
  29567. +};
  29568. +
  29569. +/* control handlers*/
  29570. +
  29571. +static int ctrl_set_rational(struct bm2835_mmal_dev *dev,
  29572. + struct v4l2_ctrl *ctrl,
  29573. + const struct bm2835_mmal_v4l2_ctrl *mmal_ctrl)
  29574. +{
  29575. + struct mmal_parameter_rational rational_value;
  29576. + struct vchiq_mmal_port *control;
  29577. +
  29578. + control = &dev->component[MMAL_COMPONENT_CAMERA]->control;
  29579. +
  29580. + rational_value.num = ctrl->val;
  29581. + rational_value.den = 100;
  29582. +
  29583. + return vchiq_mmal_port_parameter_set(dev->instance, control,
  29584. + mmal_ctrl->mmal_id,
  29585. + &rational_value,
  29586. + sizeof(rational_value));
  29587. +}
  29588. +
  29589. +static int ctrl_set_value(struct bm2835_mmal_dev *dev,
  29590. + struct v4l2_ctrl *ctrl,
  29591. + const struct bm2835_mmal_v4l2_ctrl *mmal_ctrl)
  29592. +{
  29593. + u32 u32_value;
  29594. + struct vchiq_mmal_port *control;
  29595. +
  29596. + control = &dev->component[MMAL_COMPONENT_CAMERA]->control;
  29597. +
  29598. + u32_value = ctrl->val;
  29599. +
  29600. + return vchiq_mmal_port_parameter_set(dev->instance, control,
  29601. + mmal_ctrl->mmal_id,
  29602. + &u32_value, sizeof(u32_value));
  29603. +}
  29604. +
  29605. +static int ctrl_set_value_menu(struct bm2835_mmal_dev *dev,
  29606. + struct v4l2_ctrl *ctrl,
  29607. + const struct bm2835_mmal_v4l2_ctrl *mmal_ctrl)
  29608. +{
  29609. + u32 u32_value;
  29610. + struct vchiq_mmal_port *control;
  29611. +
  29612. + if (ctrl->val > mmal_ctrl->max || ctrl->val < mmal_ctrl->min)
  29613. + return 1;
  29614. +
  29615. + control = &dev->component[MMAL_COMPONENT_CAMERA]->control;
  29616. +
  29617. + u32_value = mmal_ctrl->imenu[ctrl->val];
  29618. +
  29619. + return vchiq_mmal_port_parameter_set(dev->instance, control,
  29620. + mmal_ctrl->mmal_id,
  29621. + &u32_value, sizeof(u32_value));
  29622. +}
  29623. +
  29624. +static int ctrl_set_value_ev(struct bm2835_mmal_dev *dev,
  29625. + struct v4l2_ctrl *ctrl,
  29626. + const struct bm2835_mmal_v4l2_ctrl *mmal_ctrl)
  29627. +{
  29628. + s32 s32_value;
  29629. + struct vchiq_mmal_port *control;
  29630. +
  29631. + control = &dev->component[MMAL_COMPONENT_CAMERA]->control;
  29632. +
  29633. + s32_value = (ctrl->val-12)*2; /* Convert from index to 1/6ths */
  29634. +
  29635. + return vchiq_mmal_port_parameter_set(dev->instance, control,
  29636. + mmal_ctrl->mmal_id,
  29637. + &s32_value, sizeof(s32_value));
  29638. +}
  29639. +
  29640. +static int ctrl_set_rotate(struct bm2835_mmal_dev *dev,
  29641. + struct v4l2_ctrl *ctrl,
  29642. + const struct bm2835_mmal_v4l2_ctrl *mmal_ctrl)
  29643. +{
  29644. + int ret;
  29645. + u32 u32_value;
  29646. + struct vchiq_mmal_component *camera;
  29647. +
  29648. + camera = dev->component[MMAL_COMPONENT_CAMERA];
  29649. +
  29650. + u32_value = ((ctrl->val % 360) / 90) * 90;
  29651. +
  29652. + ret = vchiq_mmal_port_parameter_set(dev->instance, &camera->output[0],
  29653. + mmal_ctrl->mmal_id,
  29654. + &u32_value, sizeof(u32_value));
  29655. + if (ret < 0)
  29656. + return ret;
  29657. +
  29658. + ret = vchiq_mmal_port_parameter_set(dev->instance, &camera->output[1],
  29659. + mmal_ctrl->mmal_id,
  29660. + &u32_value, sizeof(u32_value));
  29661. + if (ret < 0)
  29662. + return ret;
  29663. +
  29664. + ret = vchiq_mmal_port_parameter_set(dev->instance, &camera->output[2],
  29665. + mmal_ctrl->mmal_id,
  29666. + &u32_value, sizeof(u32_value));
  29667. +
  29668. + return ret;
  29669. +}
  29670. +
  29671. +static int ctrl_set_flip(struct bm2835_mmal_dev *dev,
  29672. + struct v4l2_ctrl *ctrl,
  29673. + const struct bm2835_mmal_v4l2_ctrl *mmal_ctrl)
  29674. +{
  29675. + int ret;
  29676. + u32 u32_value;
  29677. + struct vchiq_mmal_component *camera;
  29678. +
  29679. + if (ctrl->id == V4L2_CID_HFLIP)
  29680. + dev->hflip = ctrl->val;
  29681. + else
  29682. + dev->vflip = ctrl->val;
  29683. +
  29684. + camera = dev->component[MMAL_COMPONENT_CAMERA];
  29685. +
  29686. + if (dev->hflip && dev->vflip)
  29687. + u32_value = MMAL_PARAM_MIRROR_BOTH;
  29688. + else if (dev->hflip)
  29689. + u32_value = MMAL_PARAM_MIRROR_HORIZONTAL;
  29690. + else if (dev->vflip)
  29691. + u32_value = MMAL_PARAM_MIRROR_VERTICAL;
  29692. + else
  29693. + u32_value = MMAL_PARAM_MIRROR_NONE;
  29694. +
  29695. + ret = vchiq_mmal_port_parameter_set(dev->instance, &camera->output[0],
  29696. + mmal_ctrl->mmal_id,
  29697. + &u32_value, sizeof(u32_value));
  29698. + if (ret < 0)
  29699. + return ret;
  29700. +
  29701. + ret = vchiq_mmal_port_parameter_set(dev->instance, &camera->output[1],
  29702. + mmal_ctrl->mmal_id,
  29703. + &u32_value, sizeof(u32_value));
  29704. + if (ret < 0)
  29705. + return ret;
  29706. +
  29707. + ret = vchiq_mmal_port_parameter_set(dev->instance, &camera->output[2],
  29708. + mmal_ctrl->mmal_id,
  29709. + &u32_value, sizeof(u32_value));
  29710. +
  29711. + return ret;
  29712. +
  29713. +}
  29714. +
  29715. +static int ctrl_set_exposure(struct bm2835_mmal_dev *dev,
  29716. + struct v4l2_ctrl *ctrl,
  29717. + const struct bm2835_mmal_v4l2_ctrl *mmal_ctrl)
  29718. +{
  29719. + enum mmal_parameter_exposuremode exp_mode = dev->exposure_mode_user;
  29720. + u32 shutter_speed = 0;
  29721. + struct vchiq_mmal_port *control;
  29722. + int ret = 0;
  29723. +
  29724. + control = &dev->component[MMAL_COMPONENT_CAMERA]->control;
  29725. +
  29726. + if (mmal_ctrl->mmal_id == MMAL_PARAMETER_SHUTTER_SPEED) {
  29727. + /* V4L2 is in 100usec increments.
  29728. + * MMAL is 1usec.
  29729. + */
  29730. + dev->manual_shutter_speed = ctrl->val * 100;
  29731. + } else if (mmal_ctrl->mmal_id == MMAL_PARAMETER_EXPOSURE_MODE) {
  29732. + switch (ctrl->val) {
  29733. + case V4L2_EXPOSURE_AUTO:
  29734. + exp_mode = MMAL_PARAM_EXPOSUREMODE_AUTO;
  29735. + break;
  29736. +
  29737. + case V4L2_EXPOSURE_MANUAL:
  29738. + exp_mode = MMAL_PARAM_EXPOSUREMODE_OFF;
  29739. + break;
  29740. + }
  29741. + dev->exposure_mode_user = exp_mode;
  29742. + dev->exposure_mode_v4l2_user = ctrl->val;
  29743. + } else if (mmal_ctrl->id == V4L2_CID_EXPOSURE_AUTO_PRIORITY) {
  29744. + dev->exp_auto_priority = ctrl->val;
  29745. + }
  29746. +
  29747. + if (dev->scene_mode == V4L2_SCENE_MODE_NONE) {
  29748. + if (exp_mode == MMAL_PARAM_EXPOSUREMODE_OFF)
  29749. + shutter_speed = dev->manual_shutter_speed;
  29750. +
  29751. + ret = vchiq_mmal_port_parameter_set(dev->instance,
  29752. + control,
  29753. + MMAL_PARAMETER_SHUTTER_SPEED,
  29754. + &shutter_speed,
  29755. + sizeof(shutter_speed));
  29756. + ret += vchiq_mmal_port_parameter_set(dev->instance,
  29757. + control,
  29758. + MMAL_PARAMETER_EXPOSURE_MODE,
  29759. + &exp_mode,
  29760. + sizeof(u32));
  29761. + dev->exposure_mode_active = exp_mode;
  29762. + }
  29763. + /* exposure_dynamic_framerate (V4L2_CID_EXPOSURE_AUTO_PRIORITY) should
  29764. + * always apply irrespective of scene mode.
  29765. + */
  29766. + ret += set_framerate_params(dev);
  29767. +
  29768. + return ret;
  29769. +}
  29770. +
  29771. +static int ctrl_set_metering_mode(struct bm2835_mmal_dev *dev,
  29772. + struct v4l2_ctrl *ctrl,
  29773. + const struct bm2835_mmal_v4l2_ctrl *mmal_ctrl)
  29774. +{
  29775. + switch (ctrl->val) {
  29776. + case V4L2_EXPOSURE_METERING_AVERAGE:
  29777. + dev->metering_mode = MMAL_PARAM_EXPOSUREMETERINGMODE_AVERAGE;
  29778. + break;
  29779. +
  29780. + case V4L2_EXPOSURE_METERING_CENTER_WEIGHTED:
  29781. + dev->metering_mode = MMAL_PARAM_EXPOSUREMETERINGMODE_BACKLIT;
  29782. + break;
  29783. +
  29784. + case V4L2_EXPOSURE_METERING_SPOT:
  29785. + dev->metering_mode = MMAL_PARAM_EXPOSUREMETERINGMODE_SPOT;
  29786. + break;
  29787. +
  29788. + /* todo matrix weighting not added to Linux API till 3.9
  29789. + case V4L2_EXPOSURE_METERING_MATRIX:
  29790. + dev->metering_mode = MMAL_PARAM_EXPOSUREMETERINGMODE_MATRIX;
  29791. + break;
  29792. + */
  29793. +
  29794. + }
  29795. +
  29796. + if (dev->scene_mode == V4L2_SCENE_MODE_NONE) {
  29797. + struct vchiq_mmal_port *control;
  29798. + u32 u32_value = dev->metering_mode;
  29799. +
  29800. + control = &dev->component[MMAL_COMPONENT_CAMERA]->control;
  29801. +
  29802. + return vchiq_mmal_port_parameter_set(dev->instance, control,
  29803. + mmal_ctrl->mmal_id,
  29804. + &u32_value, sizeof(u32_value));
  29805. + } else
  29806. + return 0;
  29807. +}
  29808. +
  29809. +static int ctrl_set_flicker_avoidance(struct bm2835_mmal_dev *dev,
  29810. + struct v4l2_ctrl *ctrl,
  29811. + const struct bm2835_mmal_v4l2_ctrl *mmal_ctrl)
  29812. +{
  29813. + u32 u32_value;
  29814. + struct vchiq_mmal_port *control;
  29815. +
  29816. + control = &dev->component[MMAL_COMPONENT_CAMERA]->control;
  29817. +
  29818. + switch (ctrl->val) {
  29819. + case V4L2_CID_POWER_LINE_FREQUENCY_DISABLED:
  29820. + u32_value = MMAL_PARAM_FLICKERAVOID_OFF;
  29821. + break;
  29822. + case V4L2_CID_POWER_LINE_FREQUENCY_50HZ:
  29823. + u32_value = MMAL_PARAM_FLICKERAVOID_50HZ;
  29824. + break;
  29825. + case V4L2_CID_POWER_LINE_FREQUENCY_60HZ:
  29826. + u32_value = MMAL_PARAM_FLICKERAVOID_60HZ;
  29827. + break;
  29828. + case V4L2_CID_POWER_LINE_FREQUENCY_AUTO:
  29829. + u32_value = MMAL_PARAM_FLICKERAVOID_AUTO;
  29830. + break;
  29831. + }
  29832. +
  29833. + return vchiq_mmal_port_parameter_set(dev->instance, control,
  29834. + mmal_ctrl->mmal_id,
  29835. + &u32_value, sizeof(u32_value));
  29836. +}
  29837. +
  29838. +static int ctrl_set_awb_mode(struct bm2835_mmal_dev *dev,
  29839. + struct v4l2_ctrl *ctrl,
  29840. + const struct bm2835_mmal_v4l2_ctrl *mmal_ctrl)
  29841. +{
  29842. + u32 u32_value;
  29843. + struct vchiq_mmal_port *control;
  29844. +
  29845. + control = &dev->component[MMAL_COMPONENT_CAMERA]->control;
  29846. +
  29847. + switch (ctrl->val) {
  29848. + case V4L2_WHITE_BALANCE_MANUAL:
  29849. + u32_value = MMAL_PARAM_AWBMODE_OFF;
  29850. + break;
  29851. +
  29852. + case V4L2_WHITE_BALANCE_AUTO:
  29853. + u32_value = MMAL_PARAM_AWBMODE_AUTO;
  29854. + break;
  29855. +
  29856. + case V4L2_WHITE_BALANCE_INCANDESCENT:
  29857. + u32_value = MMAL_PARAM_AWBMODE_INCANDESCENT;
  29858. + break;
  29859. +
  29860. + case V4L2_WHITE_BALANCE_FLUORESCENT:
  29861. + u32_value = MMAL_PARAM_AWBMODE_FLUORESCENT;
  29862. + break;
  29863. +
  29864. + case V4L2_WHITE_BALANCE_FLUORESCENT_H:
  29865. + u32_value = MMAL_PARAM_AWBMODE_TUNGSTEN;
  29866. + break;
  29867. +
  29868. + case V4L2_WHITE_BALANCE_HORIZON:
  29869. + u32_value = MMAL_PARAM_AWBMODE_HORIZON;
  29870. + break;
  29871. +
  29872. + case V4L2_WHITE_BALANCE_DAYLIGHT:
  29873. + u32_value = MMAL_PARAM_AWBMODE_SUNLIGHT;
  29874. + break;
  29875. +
  29876. + case V4L2_WHITE_BALANCE_FLASH:
  29877. + u32_value = MMAL_PARAM_AWBMODE_FLASH;
  29878. + break;
  29879. +
  29880. + case V4L2_WHITE_BALANCE_CLOUDY:
  29881. + u32_value = MMAL_PARAM_AWBMODE_CLOUDY;
  29882. + break;
  29883. +
  29884. + case V4L2_WHITE_BALANCE_SHADE:
  29885. + u32_value = MMAL_PARAM_AWBMODE_SHADE;
  29886. + break;
  29887. +
  29888. + }
  29889. +
  29890. + return vchiq_mmal_port_parameter_set(dev->instance, control,
  29891. + mmal_ctrl->mmal_id,
  29892. + &u32_value, sizeof(u32_value));
  29893. +}
  29894. +
  29895. +static int ctrl_set_awb_gains(struct bm2835_mmal_dev *dev,
  29896. + struct v4l2_ctrl *ctrl,
  29897. + const struct bm2835_mmal_v4l2_ctrl *mmal_ctrl)
  29898. +{
  29899. + struct vchiq_mmal_port *control;
  29900. + struct mmal_parameter_awbgains gains;
  29901. +
  29902. + control = &dev->component[MMAL_COMPONENT_CAMERA]->control;
  29903. +
  29904. + if (ctrl->id == V4L2_CID_RED_BALANCE)
  29905. + dev->red_gain = ctrl->val;
  29906. + else if (ctrl->id == V4L2_CID_BLUE_BALANCE)
  29907. + dev->blue_gain = ctrl->val;
  29908. +
  29909. + gains.r_gain.num = dev->red_gain;
  29910. + gains.b_gain.num = dev->blue_gain;
  29911. + gains.r_gain.den = gains.b_gain.den = 1000;
  29912. +
  29913. + return vchiq_mmal_port_parameter_set(dev->instance, control,
  29914. + mmal_ctrl->mmal_id,
  29915. + &gains, sizeof(gains));
  29916. +}
  29917. +
  29918. +static int ctrl_set_image_effect(struct bm2835_mmal_dev *dev,
  29919. + struct v4l2_ctrl *ctrl,
  29920. + const struct bm2835_mmal_v4l2_ctrl *mmal_ctrl)
  29921. +{
  29922. + int ret = -EINVAL;
  29923. + int i, j;
  29924. + struct vchiq_mmal_port *control;
  29925. + struct mmal_parameter_imagefx_parameters imagefx;
  29926. +
  29927. + for (i = 0; i < ARRAY_SIZE(v4l2_to_mmal_effects_values); i++) {
  29928. + if (ctrl->val == v4l2_to_mmal_effects_values[i].v4l2_effect) {
  29929. +
  29930. + imagefx.effect =
  29931. + v4l2_to_mmal_effects_values[i].mmal_effect;
  29932. + imagefx.num_effect_params =
  29933. + v4l2_to_mmal_effects_values[i].num_effect_params;
  29934. +
  29935. + if (imagefx.num_effect_params > MMAL_MAX_IMAGEFX_PARAMETERS)
  29936. + imagefx.num_effect_params = MMAL_MAX_IMAGEFX_PARAMETERS;
  29937. +
  29938. + for (j = 0; j < imagefx.num_effect_params; j++)
  29939. + imagefx.effect_parameter[j] =
  29940. + v4l2_to_mmal_effects_values[i].effect_params[j];
  29941. +
  29942. + dev->colourfx.enable =
  29943. + v4l2_to_mmal_effects_values[i].col_fx_enable;
  29944. + if (!v4l2_to_mmal_effects_values[i].col_fx_fixed_cbcr) {
  29945. + dev->colourfx.u =
  29946. + v4l2_to_mmal_effects_values[i].u;
  29947. + dev->colourfx.v =
  29948. + v4l2_to_mmal_effects_values[i].v;
  29949. + }
  29950. +
  29951. + control = &dev->component[MMAL_COMPONENT_CAMERA]->control;
  29952. +
  29953. + ret = vchiq_mmal_port_parameter_set(
  29954. + dev->instance, control,
  29955. + MMAL_PARAMETER_IMAGE_EFFECT_PARAMETERS,
  29956. + &imagefx, sizeof(imagefx));
  29957. + if (ret)
  29958. + goto exit;
  29959. +
  29960. + ret = vchiq_mmal_port_parameter_set(
  29961. + dev->instance, control,
  29962. + MMAL_PARAMETER_COLOUR_EFFECT,
  29963. + &dev->colourfx, sizeof(dev->colourfx));
  29964. + }
  29965. + }
  29966. +
  29967. +exit:
  29968. + v4l2_dbg(1, bcm2835_v4l2_debug, &dev->v4l2_dev,
  29969. + "mmal_ctrl:%p ctrl id:0x%x ctrl val:%d imagefx:0x%x color_effect:%s u:%d v:%d ret %d(%d)\n",
  29970. + mmal_ctrl, ctrl->id, ctrl->val, imagefx.effect,
  29971. + dev->colourfx.enable ? "true" : "false",
  29972. + dev->colourfx.u, dev->colourfx.v,
  29973. + ret, (ret == 0 ? 0 : -EINVAL));
  29974. + return (ret == 0 ? 0 : EINVAL);
  29975. +}
  29976. +
  29977. +static int ctrl_set_colfx(struct bm2835_mmal_dev *dev,
  29978. + struct v4l2_ctrl *ctrl,
  29979. + const struct bm2835_mmal_v4l2_ctrl *mmal_ctrl)
  29980. +{
  29981. + int ret = -EINVAL;
  29982. + struct vchiq_mmal_port *control;
  29983. +
  29984. + control = &dev->component[MMAL_COMPONENT_CAMERA]->control;
  29985. +
  29986. + dev->colourfx.enable = (ctrl->val & 0xff00) >> 8;
  29987. + dev->colourfx.enable = ctrl->val & 0xff;
  29988. +
  29989. + ret = vchiq_mmal_port_parameter_set(dev->instance, control,
  29990. + MMAL_PARAMETER_COLOUR_EFFECT,
  29991. + &dev->colourfx, sizeof(dev->colourfx));
  29992. +
  29993. + v4l2_dbg(1, bcm2835_v4l2_debug, &dev->v4l2_dev,
  29994. + "%s: After: mmal_ctrl:%p ctrl id:0x%x ctrl val:%d ret %d(%d)\n",
  29995. + __func__, mmal_ctrl, ctrl->id, ctrl->val, ret,
  29996. + (ret == 0 ? 0 : -EINVAL));
  29997. + return (ret == 0 ? 0 : EINVAL);
  29998. +}
  29999. +
  30000. +static int ctrl_set_bitrate(struct bm2835_mmal_dev *dev,
  30001. + struct v4l2_ctrl *ctrl,
  30002. + const struct bm2835_mmal_v4l2_ctrl *mmal_ctrl)
  30003. +{
  30004. + int ret;
  30005. + struct vchiq_mmal_port *encoder_out;
  30006. +
  30007. + dev->capture.encode_bitrate = ctrl->val;
  30008. +
  30009. + encoder_out = &dev->component[MMAL_COMPONENT_VIDEO_ENCODE]->output[0];
  30010. +
  30011. + ret = vchiq_mmal_port_parameter_set(dev->instance, encoder_out,
  30012. + mmal_ctrl->mmal_id,
  30013. + &ctrl->val, sizeof(ctrl->val));
  30014. + ret = 0;
  30015. + return ret;
  30016. +}
  30017. +
  30018. +static int ctrl_set_bitrate_mode(struct bm2835_mmal_dev *dev,
  30019. + struct v4l2_ctrl *ctrl,
  30020. + const struct bm2835_mmal_v4l2_ctrl *mmal_ctrl)
  30021. +{
  30022. + u32 bitrate_mode;
  30023. + struct vchiq_mmal_port *encoder_out;
  30024. +
  30025. + encoder_out = &dev->component[MMAL_COMPONENT_VIDEO_ENCODE]->output[0];
  30026. +
  30027. + dev->capture.encode_bitrate_mode = ctrl->val;
  30028. + switch (ctrl->val) {
  30029. + default:
  30030. + case V4L2_MPEG_VIDEO_BITRATE_MODE_VBR:
  30031. + bitrate_mode = MMAL_VIDEO_RATECONTROL_VARIABLE;
  30032. + break;
  30033. + case V4L2_MPEG_VIDEO_BITRATE_MODE_CBR:
  30034. + bitrate_mode = MMAL_VIDEO_RATECONTROL_CONSTANT;
  30035. + break;
  30036. + }
  30037. +
  30038. + vchiq_mmal_port_parameter_set(dev->instance, encoder_out,
  30039. + mmal_ctrl->mmal_id,
  30040. + &bitrate_mode,
  30041. + sizeof(bitrate_mode));
  30042. + return 0;
  30043. +}
  30044. +
  30045. +static int ctrl_set_image_encode_output(struct bm2835_mmal_dev *dev,
  30046. + struct v4l2_ctrl *ctrl,
  30047. + const struct bm2835_mmal_v4l2_ctrl *mmal_ctrl)
  30048. +{
  30049. + u32 u32_value;
  30050. + struct vchiq_mmal_port *jpeg_out;
  30051. +
  30052. + jpeg_out = &dev->component[MMAL_COMPONENT_IMAGE_ENCODE]->output[0];
  30053. +
  30054. + u32_value = ctrl->val;
  30055. +
  30056. + return vchiq_mmal_port_parameter_set(dev->instance, jpeg_out,
  30057. + mmal_ctrl->mmal_id,
  30058. + &u32_value, sizeof(u32_value));
  30059. +}
  30060. +
  30061. +static int ctrl_set_video_encode_param_output(struct bm2835_mmal_dev *dev,
  30062. + struct v4l2_ctrl *ctrl,
  30063. + const struct bm2835_mmal_v4l2_ctrl *mmal_ctrl)
  30064. +{
  30065. + u32 u32_value;
  30066. + struct vchiq_mmal_port *vid_enc_ctl;
  30067. +
  30068. + vid_enc_ctl = &dev->component[MMAL_COMPONENT_VIDEO_ENCODE]->output[0];
  30069. +
  30070. + u32_value = ctrl->val;
  30071. +
  30072. + return vchiq_mmal_port_parameter_set(dev->instance, vid_enc_ctl,
  30073. + mmal_ctrl->mmal_id,
  30074. + &u32_value, sizeof(u32_value));
  30075. +}
  30076. +
  30077. +static int ctrl_set_video_encode_profile_level(struct bm2835_mmal_dev *dev,
  30078. + struct v4l2_ctrl *ctrl,
  30079. + const struct bm2835_mmal_v4l2_ctrl *mmal_ctrl)
  30080. +{
  30081. + struct mmal_parameter_video_profile param;
  30082. + int ret = 0;
  30083. +
  30084. + if (ctrl->id == V4L2_CID_MPEG_VIDEO_H264_PROFILE) {
  30085. + switch (ctrl->val) {
  30086. + case V4L2_MPEG_VIDEO_H264_PROFILE_BASELINE:
  30087. + case V4L2_MPEG_VIDEO_H264_PROFILE_CONSTRAINED_BASELINE:
  30088. + case V4L2_MPEG_VIDEO_H264_PROFILE_MAIN:
  30089. + case V4L2_MPEG_VIDEO_H264_PROFILE_HIGH:
  30090. + dev->capture.enc_profile = ctrl->val;
  30091. + break;
  30092. + default:
  30093. + ret = -EINVAL;
  30094. + break;
  30095. + }
  30096. + } else if (ctrl->id == V4L2_CID_MPEG_VIDEO_H264_LEVEL) {
  30097. + switch (ctrl->val) {
  30098. + case V4L2_MPEG_VIDEO_H264_LEVEL_1_0:
  30099. + case V4L2_MPEG_VIDEO_H264_LEVEL_1B:
  30100. + case V4L2_MPEG_VIDEO_H264_LEVEL_1_1:
  30101. + case V4L2_MPEG_VIDEO_H264_LEVEL_1_2:
  30102. + case V4L2_MPEG_VIDEO_H264_LEVEL_1_3:
  30103. + case V4L2_MPEG_VIDEO_H264_LEVEL_2_0:
  30104. + case V4L2_MPEG_VIDEO_H264_LEVEL_2_1:
  30105. + case V4L2_MPEG_VIDEO_H264_LEVEL_2_2:
  30106. + case V4L2_MPEG_VIDEO_H264_LEVEL_3_0:
  30107. + case V4L2_MPEG_VIDEO_H264_LEVEL_3_1:
  30108. + case V4L2_MPEG_VIDEO_H264_LEVEL_3_2:
  30109. + case V4L2_MPEG_VIDEO_H264_LEVEL_4_0:
  30110. + dev->capture.enc_level = ctrl->val;
  30111. + break;
  30112. + default:
  30113. + ret = -EINVAL;
  30114. + break;
  30115. + }
  30116. + }
  30117. +
  30118. + if (!ret) {
  30119. + switch (dev->capture.enc_profile) {
  30120. + case V4L2_MPEG_VIDEO_H264_PROFILE_BASELINE:
  30121. + param.profile = MMAL_VIDEO_PROFILE_H264_BASELINE;
  30122. + break;
  30123. + case V4L2_MPEG_VIDEO_H264_PROFILE_CONSTRAINED_BASELINE:
  30124. + param.profile =
  30125. + MMAL_VIDEO_PROFILE_H264_CONSTRAINED_BASELINE;
  30126. + break;
  30127. + case V4L2_MPEG_VIDEO_H264_PROFILE_MAIN:
  30128. + param.profile = MMAL_VIDEO_PROFILE_H264_MAIN;
  30129. + break;
  30130. + case V4L2_MPEG_VIDEO_H264_PROFILE_HIGH:
  30131. + param.profile = MMAL_VIDEO_PROFILE_H264_HIGH;
  30132. + break;
  30133. + default:
  30134. + /* Should never get here */
  30135. + break;
  30136. + }
  30137. +
  30138. + switch (dev->capture.enc_level) {
  30139. + case V4L2_MPEG_VIDEO_H264_LEVEL_1_0:
  30140. + param.level = MMAL_VIDEO_LEVEL_H264_1;
  30141. + break;
  30142. + case V4L2_MPEG_VIDEO_H264_LEVEL_1B:
  30143. + param.level = MMAL_VIDEO_LEVEL_H264_1b;
  30144. + break;
  30145. + case V4L2_MPEG_VIDEO_H264_LEVEL_1_1:
  30146. + param.level = MMAL_VIDEO_LEVEL_H264_11;
  30147. + break;
  30148. + case V4L2_MPEG_VIDEO_H264_LEVEL_1_2:
  30149. + param.level = MMAL_VIDEO_LEVEL_H264_12;
  30150. + break;
  30151. + case V4L2_MPEG_VIDEO_H264_LEVEL_1_3:
  30152. + param.level = MMAL_VIDEO_LEVEL_H264_13;
  30153. + break;
  30154. + case V4L2_MPEG_VIDEO_H264_LEVEL_2_0:
  30155. + param.level = MMAL_VIDEO_LEVEL_H264_2;
  30156. + break;
  30157. + case V4L2_MPEG_VIDEO_H264_LEVEL_2_1:
  30158. + param.level = MMAL_VIDEO_LEVEL_H264_21;
  30159. + break;
  30160. + case V4L2_MPEG_VIDEO_H264_LEVEL_2_2:
  30161. + param.level = MMAL_VIDEO_LEVEL_H264_22;
  30162. + break;
  30163. + case V4L2_MPEG_VIDEO_H264_LEVEL_3_0:
  30164. + param.level = MMAL_VIDEO_LEVEL_H264_3;
  30165. + break;
  30166. + case V4L2_MPEG_VIDEO_H264_LEVEL_3_1:
  30167. + param.level = MMAL_VIDEO_LEVEL_H264_31;
  30168. + break;
  30169. + case V4L2_MPEG_VIDEO_H264_LEVEL_3_2:
  30170. + param.level = MMAL_VIDEO_LEVEL_H264_32;
  30171. + break;
  30172. + case V4L2_MPEG_VIDEO_H264_LEVEL_4_0:
  30173. + param.level = MMAL_VIDEO_LEVEL_H264_4;
  30174. + break;
  30175. + default:
  30176. + /* Should never get here */
  30177. + break;
  30178. + }
  30179. +
  30180. + ret = vchiq_mmal_port_parameter_set(dev->instance,
  30181. + &dev->component[MMAL_COMPONENT_VIDEO_ENCODE]->output[0],
  30182. + mmal_ctrl->mmal_id,
  30183. + &param, sizeof(param));
  30184. + }
  30185. + return ret;
  30186. +}
  30187. +
  30188. +static int ctrl_set_scene_mode(struct bm2835_mmal_dev *dev,
  30189. + struct v4l2_ctrl *ctrl,
  30190. + const struct bm2835_mmal_v4l2_ctrl *mmal_ctrl)
  30191. +{
  30192. + int ret = 0;
  30193. + int shutter_speed;
  30194. + struct vchiq_mmal_port *control;
  30195. +
  30196. + v4l2_dbg(0, bcm2835_v4l2_debug, &dev->v4l2_dev,
  30197. + "scene mode selected %d, was %d\n", ctrl->val,
  30198. + dev->scene_mode);
  30199. + control = &dev->component[MMAL_COMPONENT_CAMERA]->control;
  30200. +
  30201. + if (ctrl->val == dev->scene_mode)
  30202. + return 0;
  30203. +
  30204. + if (ctrl->val == V4L2_SCENE_MODE_NONE) {
  30205. + /* Restore all user selections */
  30206. + dev->scene_mode = V4L2_SCENE_MODE_NONE;
  30207. +
  30208. + if (dev->exposure_mode_user == MMAL_PARAM_EXPOSUREMODE_OFF)
  30209. + shutter_speed = dev->manual_shutter_speed;
  30210. + else
  30211. + shutter_speed = 0;
  30212. +
  30213. + v4l2_dbg(0, bcm2835_v4l2_debug, &dev->v4l2_dev,
  30214. + "%s: scene mode none: shut_speed %d, exp_mode %d, metering %d\n",
  30215. + __func__, shutter_speed, dev->exposure_mode_user,
  30216. + dev->metering_mode);
  30217. + ret = vchiq_mmal_port_parameter_set(dev->instance,
  30218. + control,
  30219. + MMAL_PARAMETER_SHUTTER_SPEED,
  30220. + &shutter_speed,
  30221. + sizeof(shutter_speed));
  30222. + ret += vchiq_mmal_port_parameter_set(dev->instance,
  30223. + control,
  30224. + MMAL_PARAMETER_EXPOSURE_MODE,
  30225. + &dev->exposure_mode_user,
  30226. + sizeof(u32));
  30227. + dev->exposure_mode_active = dev->exposure_mode_user;
  30228. + ret += vchiq_mmal_port_parameter_set(dev->instance,
  30229. + control,
  30230. + MMAL_PARAMETER_EXP_METERING_MODE,
  30231. + &dev->metering_mode,
  30232. + sizeof(u32));
  30233. + ret += set_framerate_params(dev);
  30234. + } else {
  30235. + /* Set up scene mode */
  30236. + int i;
  30237. + const struct v4l2_mmal_scene_config *scene = NULL;
  30238. + int shutter_speed;
  30239. + enum mmal_parameter_exposuremode exposure_mode;
  30240. + enum mmal_parameter_exposuremeteringmode metering_mode;
  30241. +
  30242. + for (i = 0; i < ARRAY_SIZE(scene_configs); i++) {
  30243. + if (scene_configs[i].v4l2_scene ==
  30244. + ctrl->val) {
  30245. + scene = &scene_configs[i];
  30246. + break;
  30247. + }
  30248. + }
  30249. + if (i >= ARRAY_SIZE(scene_configs))
  30250. + return -EINVAL;
  30251. +
  30252. + /* Set all the values */
  30253. + dev->scene_mode = ctrl->val;
  30254. +
  30255. + if (scene->exposure_mode == MMAL_PARAM_EXPOSUREMODE_OFF)
  30256. + shutter_speed = dev->manual_shutter_speed;
  30257. + else
  30258. + shutter_speed = 0;
  30259. + exposure_mode = scene->exposure_mode;
  30260. + metering_mode = scene->metering_mode;
  30261. +
  30262. + v4l2_dbg(1, bcm2835_v4l2_debug, &dev->v4l2_dev,
  30263. + "%s: scene mode none: shut_speed %d, exp_mode %d, metering %d\n",
  30264. + __func__, shutter_speed, exposure_mode, metering_mode);
  30265. +
  30266. + ret = vchiq_mmal_port_parameter_set(dev->instance, control,
  30267. + MMAL_PARAMETER_SHUTTER_SPEED,
  30268. + &shutter_speed,
  30269. + sizeof(shutter_speed));
  30270. + ret += vchiq_mmal_port_parameter_set(dev->instance,
  30271. + control,
  30272. + MMAL_PARAMETER_EXPOSURE_MODE,
  30273. + &exposure_mode,
  30274. + sizeof(u32));
  30275. + dev->exposure_mode_active = exposure_mode;
  30276. + ret += vchiq_mmal_port_parameter_set(dev->instance, control,
  30277. + MMAL_PARAMETER_EXPOSURE_MODE,
  30278. + &exposure_mode,
  30279. + sizeof(u32));
  30280. + ret += vchiq_mmal_port_parameter_set(dev->instance, control,
  30281. + MMAL_PARAMETER_EXP_METERING_MODE,
  30282. + &metering_mode,
  30283. + sizeof(u32));
  30284. + ret += set_framerate_params(dev);
  30285. + }
  30286. + if (ret) {
  30287. + v4l2_dbg(1, bcm2835_v4l2_debug, &dev->v4l2_dev,
  30288. + "%s: Setting scene to %d, ret=%d\n",
  30289. + __func__, ctrl->val, ret);
  30290. + ret = -EINVAL;
  30291. + }
  30292. + return 0;
  30293. +}
  30294. +
  30295. +static int bm2835_mmal_s_ctrl(struct v4l2_ctrl *ctrl)
  30296. +{
  30297. + struct bm2835_mmal_dev *dev =
  30298. + container_of(ctrl->handler, struct bm2835_mmal_dev,
  30299. + ctrl_handler);
  30300. + const struct bm2835_mmal_v4l2_ctrl *mmal_ctrl = ctrl->priv;
  30301. + int ret;
  30302. +
  30303. + if ((mmal_ctrl == NULL) ||
  30304. + (mmal_ctrl->id != ctrl->id) ||
  30305. + (mmal_ctrl->setter == NULL)) {
  30306. + pr_warn("mmal_ctrl:%p ctrl id:%d\n", mmal_ctrl, ctrl->id);
  30307. + return -EINVAL;
  30308. + }
  30309. +
  30310. + ret = mmal_ctrl->setter(dev, ctrl, mmal_ctrl);
  30311. + if (ret)
  30312. + pr_warn("ctrl id:%d/MMAL param %08X- returned ret %d\n",
  30313. + ctrl->id, mmal_ctrl->mmal_id, ret);
  30314. + if (mmal_ctrl->ignore_errors)
  30315. + ret = 0;
  30316. + return ret;
  30317. +}
  30318. +
  30319. +static const struct v4l2_ctrl_ops bm2835_mmal_ctrl_ops = {
  30320. + .s_ctrl = bm2835_mmal_s_ctrl,
  30321. +};
  30322. +
  30323. +
  30324. +
  30325. +static const struct bm2835_mmal_v4l2_ctrl v4l2_ctrls[V4L2_CTRL_COUNT] = {
  30326. + {
  30327. + V4L2_CID_SATURATION, MMAL_CONTROL_TYPE_STD,
  30328. + -100, 100, 0, 1, NULL,
  30329. + MMAL_PARAMETER_SATURATION,
  30330. + &ctrl_set_rational,
  30331. + false
  30332. + },
  30333. + {
  30334. + V4L2_CID_SHARPNESS, MMAL_CONTROL_TYPE_STD,
  30335. + -100, 100, 0, 1, NULL,
  30336. + MMAL_PARAMETER_SHARPNESS,
  30337. + &ctrl_set_rational,
  30338. + false
  30339. + },
  30340. + {
  30341. + V4L2_CID_CONTRAST, MMAL_CONTROL_TYPE_STD,
  30342. + -100, 100, 0, 1, NULL,
  30343. + MMAL_PARAMETER_CONTRAST,
  30344. + &ctrl_set_rational,
  30345. + false
  30346. + },
  30347. + {
  30348. + V4L2_CID_BRIGHTNESS, MMAL_CONTROL_TYPE_STD,
  30349. + 0, 100, 50, 1, NULL,
  30350. + MMAL_PARAMETER_BRIGHTNESS,
  30351. + &ctrl_set_rational,
  30352. + false
  30353. + },
  30354. + {
  30355. + V4L2_CID_ISO_SENSITIVITY, MMAL_CONTROL_TYPE_INT_MENU,
  30356. + 0, ARRAY_SIZE(iso_qmenu) - 1, 0, 1, iso_qmenu,
  30357. + MMAL_PARAMETER_ISO,
  30358. + &ctrl_set_value_menu,
  30359. + false
  30360. + },
  30361. + {
  30362. + V4L2_CID_IMAGE_STABILIZATION, MMAL_CONTROL_TYPE_STD,
  30363. + 0, 1, 0, 1, NULL,
  30364. + MMAL_PARAMETER_VIDEO_STABILISATION,
  30365. + &ctrl_set_value,
  30366. + false
  30367. + },
  30368. +/* {
  30369. + 0, MMAL_CONTROL_TYPE_CLUSTER, 3, 1, 0, NULL, 0, NULL
  30370. + }, */
  30371. + {
  30372. + V4L2_CID_EXPOSURE_AUTO, MMAL_CONTROL_TYPE_STD_MENU,
  30373. + ~0x03, 3, V4L2_EXPOSURE_AUTO, 0, NULL,
  30374. + MMAL_PARAMETER_EXPOSURE_MODE,
  30375. + &ctrl_set_exposure,
  30376. + false
  30377. + },
  30378. +/* todo this needs mixing in with set exposure
  30379. + {
  30380. + V4L2_CID_SCENE_MODE, MMAL_CONTROL_TYPE_STD_MENU,
  30381. + },
  30382. + */
  30383. + {
  30384. + V4L2_CID_EXPOSURE_ABSOLUTE, MMAL_CONTROL_TYPE_STD,
  30385. + /* Units of 100usecs */
  30386. + 1, 1*1000*10, 100*10, 1, NULL,
  30387. + MMAL_PARAMETER_SHUTTER_SPEED,
  30388. + &ctrl_set_exposure,
  30389. + false
  30390. + },
  30391. + {
  30392. + V4L2_CID_AUTO_EXPOSURE_BIAS, MMAL_CONTROL_TYPE_INT_MENU,
  30393. + 0, ARRAY_SIZE(ev_bias_qmenu) - 1,
  30394. + (ARRAY_SIZE(ev_bias_qmenu)+1)/2 - 1, 0, ev_bias_qmenu,
  30395. + MMAL_PARAMETER_EXPOSURE_COMP,
  30396. + &ctrl_set_value_ev,
  30397. + false
  30398. + },
  30399. + {
  30400. + V4L2_CID_EXPOSURE_AUTO_PRIORITY, MMAL_CONTROL_TYPE_STD,
  30401. + 0, 1,
  30402. + 0, 1, NULL,
  30403. + 0, /* Dummy MMAL ID as it gets mapped into FPS range*/
  30404. + &ctrl_set_exposure,
  30405. + false
  30406. + },
  30407. + {
  30408. + V4L2_CID_EXPOSURE_METERING,
  30409. + MMAL_CONTROL_TYPE_STD_MENU,
  30410. + ~0x7, 2, V4L2_EXPOSURE_METERING_AVERAGE, 0, NULL,
  30411. + MMAL_PARAMETER_EXP_METERING_MODE,
  30412. + &ctrl_set_metering_mode,
  30413. + false
  30414. + },
  30415. + {
  30416. + V4L2_CID_AUTO_N_PRESET_WHITE_BALANCE,
  30417. + MMAL_CONTROL_TYPE_STD_MENU,
  30418. + ~0x3ff, 9, V4L2_WHITE_BALANCE_AUTO, 0, NULL,
  30419. + MMAL_PARAMETER_AWB_MODE,
  30420. + &ctrl_set_awb_mode,
  30421. + false
  30422. + },
  30423. + {
  30424. + V4L2_CID_RED_BALANCE, MMAL_CONTROL_TYPE_STD,
  30425. + 1, 7999, 1000, 1, NULL,
  30426. + MMAL_PARAMETER_CUSTOM_AWB_GAINS,
  30427. + &ctrl_set_awb_gains,
  30428. + false
  30429. + },
  30430. + {
  30431. + V4L2_CID_BLUE_BALANCE, MMAL_CONTROL_TYPE_STD,
  30432. + 1, 7999, 1000, 1, NULL,
  30433. + MMAL_PARAMETER_CUSTOM_AWB_GAINS,
  30434. + &ctrl_set_awb_gains,
  30435. + false
  30436. + },
  30437. + {
  30438. + V4L2_CID_COLORFX, MMAL_CONTROL_TYPE_STD_MENU,
  30439. + 0, 15, V4L2_COLORFX_NONE, 0, NULL,
  30440. + MMAL_PARAMETER_IMAGE_EFFECT,
  30441. + &ctrl_set_image_effect,
  30442. + false
  30443. + },
  30444. + {
  30445. + V4L2_CID_COLORFX_CBCR, MMAL_CONTROL_TYPE_STD,
  30446. + 0, 0xffff, 0x8080, 1, NULL,
  30447. + MMAL_PARAMETER_COLOUR_EFFECT,
  30448. + &ctrl_set_colfx,
  30449. + false
  30450. + },
  30451. + {
  30452. + V4L2_CID_ROTATE, MMAL_CONTROL_TYPE_STD,
  30453. + 0, 360, 0, 90, NULL,
  30454. + MMAL_PARAMETER_ROTATION,
  30455. + &ctrl_set_rotate,
  30456. + false
  30457. + },
  30458. + {
  30459. + V4L2_CID_HFLIP, MMAL_CONTROL_TYPE_STD,
  30460. + 0, 1, 0, 1, NULL,
  30461. + MMAL_PARAMETER_MIRROR,
  30462. + &ctrl_set_flip,
  30463. + false
  30464. + },
  30465. + {
  30466. + V4L2_CID_VFLIP, MMAL_CONTROL_TYPE_STD,
  30467. + 0, 1, 0, 1, NULL,
  30468. + MMAL_PARAMETER_MIRROR,
  30469. + &ctrl_set_flip,
  30470. + false
  30471. + },
  30472. + {
  30473. + V4L2_CID_MPEG_VIDEO_BITRATE_MODE, MMAL_CONTROL_TYPE_STD_MENU,
  30474. + 0, ARRAY_SIZE(bitrate_mode_qmenu) - 1,
  30475. + 0, 0, bitrate_mode_qmenu,
  30476. + MMAL_PARAMETER_RATECONTROL,
  30477. + &ctrl_set_bitrate_mode,
  30478. + false
  30479. + },
  30480. + {
  30481. + V4L2_CID_MPEG_VIDEO_BITRATE, MMAL_CONTROL_TYPE_STD,
  30482. + 25*1000, 25*1000*1000, 10*1000*1000, 25*1000, NULL,
  30483. + MMAL_PARAMETER_VIDEO_BIT_RATE,
  30484. + &ctrl_set_bitrate,
  30485. + false
  30486. + },
  30487. + {
  30488. + V4L2_CID_JPEG_COMPRESSION_QUALITY, MMAL_CONTROL_TYPE_STD,
  30489. + 1, 100,
  30490. + 30, 1, NULL,
  30491. + MMAL_PARAMETER_JPEG_Q_FACTOR,
  30492. + &ctrl_set_image_encode_output,
  30493. + false
  30494. + },
  30495. + {
  30496. + V4L2_CID_POWER_LINE_FREQUENCY, MMAL_CONTROL_TYPE_STD_MENU,
  30497. + 0, ARRAY_SIZE(mains_freq_qmenu) - 1,
  30498. + 1, 1, NULL,
  30499. + MMAL_PARAMETER_FLICKER_AVOID,
  30500. + &ctrl_set_flicker_avoidance,
  30501. + false
  30502. + },
  30503. + {
  30504. + V4L2_CID_MPEG_VIDEO_REPEAT_SEQ_HEADER, MMAL_CONTROL_TYPE_STD,
  30505. + 0, 1,
  30506. + 0, 1, NULL,
  30507. + MMAL_PARAMETER_VIDEO_ENCODE_INLINE_HEADER,
  30508. + &ctrl_set_video_encode_param_output,
  30509. + true /* Errors ignored as requires latest firmware to work */
  30510. + },
  30511. + {
  30512. + V4L2_CID_MPEG_VIDEO_H264_PROFILE,
  30513. + MMAL_CONTROL_TYPE_STD_MENU,
  30514. + ~((1<<V4L2_MPEG_VIDEO_H264_PROFILE_BASELINE) |
  30515. + (1<<V4L2_MPEG_VIDEO_H264_PROFILE_CONSTRAINED_BASELINE) |
  30516. + (1<<V4L2_MPEG_VIDEO_H264_PROFILE_MAIN) |
  30517. + (1<<V4L2_MPEG_VIDEO_H264_PROFILE_HIGH)),
  30518. + V4L2_MPEG_VIDEO_H264_PROFILE_HIGH,
  30519. + V4L2_MPEG_VIDEO_H264_PROFILE_HIGH, 1, NULL,
  30520. + MMAL_PARAMETER_PROFILE,
  30521. + &ctrl_set_video_encode_profile_level,
  30522. + false
  30523. + },
  30524. + {
  30525. + V4L2_CID_MPEG_VIDEO_H264_LEVEL, MMAL_CONTROL_TYPE_STD_MENU,
  30526. + ~((1<<V4L2_MPEG_VIDEO_H264_LEVEL_1_0) |
  30527. + (1<<V4L2_MPEG_VIDEO_H264_LEVEL_1B) |
  30528. + (1<<V4L2_MPEG_VIDEO_H264_LEVEL_1_1) |
  30529. + (1<<V4L2_MPEG_VIDEO_H264_LEVEL_1_2) |
  30530. + (1<<V4L2_MPEG_VIDEO_H264_LEVEL_1_3) |
  30531. + (1<<V4L2_MPEG_VIDEO_H264_LEVEL_2_0) |
  30532. + (1<<V4L2_MPEG_VIDEO_H264_LEVEL_2_1) |
  30533. + (1<<V4L2_MPEG_VIDEO_H264_LEVEL_2_2) |
  30534. + (1<<V4L2_MPEG_VIDEO_H264_LEVEL_3_0) |
  30535. + (1<<V4L2_MPEG_VIDEO_H264_LEVEL_3_1) |
  30536. + (1<<V4L2_MPEG_VIDEO_H264_LEVEL_3_2) |
  30537. + (1<<V4L2_MPEG_VIDEO_H264_LEVEL_4_0)),
  30538. + V4L2_MPEG_VIDEO_H264_LEVEL_4_0,
  30539. + V4L2_MPEG_VIDEO_H264_LEVEL_4_0, 1, NULL,
  30540. + MMAL_PARAMETER_PROFILE,
  30541. + &ctrl_set_video_encode_profile_level,
  30542. + false
  30543. + },
  30544. + {
  30545. + V4L2_CID_SCENE_MODE, MMAL_CONTROL_TYPE_STD_MENU,
  30546. + -1, /* Min is computed at runtime */
  30547. + V4L2_SCENE_MODE_TEXT,
  30548. + V4L2_SCENE_MODE_NONE, 1, NULL,
  30549. + MMAL_PARAMETER_PROFILE,
  30550. + &ctrl_set_scene_mode,
  30551. + false
  30552. + },
  30553. + {
  30554. + V4L2_CID_MPEG_VIDEO_H264_I_PERIOD, MMAL_CONTROL_TYPE_STD,
  30555. + 0, 0x7FFFFFFF, 60, 1, NULL,
  30556. + MMAL_PARAMETER_INTRAPERIOD,
  30557. + &ctrl_set_video_encode_param_output,
  30558. + false
  30559. + },
  30560. +};
  30561. +
  30562. +int bm2835_mmal_set_all_camera_controls(struct bm2835_mmal_dev *dev)
  30563. +{
  30564. + int c;
  30565. + int ret = 0;
  30566. +
  30567. + for (c = 0; c < V4L2_CTRL_COUNT; c++) {
  30568. + if ((dev->ctrls[c]) && (v4l2_ctrls[c].setter)) {
  30569. + ret = v4l2_ctrls[c].setter(dev, dev->ctrls[c],
  30570. + &v4l2_ctrls[c]);
  30571. + if (!v4l2_ctrls[c].ignore_errors && ret) {
  30572. + v4l2_dbg(1, bcm2835_v4l2_debug, &dev->v4l2_dev,
  30573. + "Failed when setting default values for ctrl %d\n",
  30574. + c);
  30575. + break;
  30576. + }
  30577. + }
  30578. + }
  30579. + return ret;
  30580. +}
  30581. +
  30582. +int set_framerate_params(struct bm2835_mmal_dev *dev)
  30583. +{
  30584. + struct mmal_parameter_fps_range fps_range;
  30585. + int ret;
  30586. +
  30587. + if ((dev->exposure_mode_active != MMAL_PARAM_EXPOSUREMODE_OFF) &&
  30588. + (dev->exp_auto_priority)) {
  30589. + /* Variable FPS. Define min FPS as 1fps.
  30590. + * Max as max defined FPS.
  30591. + */
  30592. + fps_range.fps_low.num = 1;
  30593. + fps_range.fps_low.den = 1;
  30594. + fps_range.fps_high.num = dev->capture.timeperframe.denominator;
  30595. + fps_range.fps_high.den = dev->capture.timeperframe.numerator;
  30596. + } else {
  30597. + /* Fixed FPS - set min and max to be the same */
  30598. + fps_range.fps_low.num = fps_range.fps_high.num =
  30599. + dev->capture.timeperframe.denominator;
  30600. + fps_range.fps_low.den = fps_range.fps_high.den =
  30601. + dev->capture.timeperframe.numerator;
  30602. + }
  30603. +
  30604. + v4l2_dbg(1, bcm2835_v4l2_debug, &dev->v4l2_dev,
  30605. + "Set fps range to %d/%d to %d/%d\n",
  30606. + fps_range.fps_low.num,
  30607. + fps_range.fps_low.den,
  30608. + fps_range.fps_high.num,
  30609. + fps_range.fps_high.den
  30610. + );
  30611. +
  30612. + ret = vchiq_mmal_port_parameter_set(dev->instance,
  30613. + &dev->component[MMAL_COMPONENT_CAMERA]->
  30614. + output[MMAL_CAMERA_PORT_PREVIEW],
  30615. + MMAL_PARAMETER_FPS_RANGE,
  30616. + &fps_range, sizeof(fps_range));
  30617. + ret += vchiq_mmal_port_parameter_set(dev->instance,
  30618. + &dev->component[MMAL_COMPONENT_CAMERA]->
  30619. + output[MMAL_CAMERA_PORT_VIDEO],
  30620. + MMAL_PARAMETER_FPS_RANGE,
  30621. + &fps_range, sizeof(fps_range));
  30622. + ret += vchiq_mmal_port_parameter_set(dev->instance,
  30623. + &dev->component[MMAL_COMPONENT_CAMERA]->
  30624. + output[MMAL_CAMERA_PORT_CAPTURE],
  30625. + MMAL_PARAMETER_FPS_RANGE,
  30626. + &fps_range, sizeof(fps_range));
  30627. + if (ret)
  30628. + v4l2_dbg(0, bcm2835_v4l2_debug, &dev->v4l2_dev,
  30629. + "Failed to set fps ret %d\n",
  30630. + ret);
  30631. +
  30632. + return ret;
  30633. +
  30634. +}
  30635. +
  30636. +int bm2835_mmal_init_controls(struct bm2835_mmal_dev *dev,
  30637. + struct v4l2_ctrl_handler *hdl)
  30638. +{
  30639. + int c;
  30640. + const struct bm2835_mmal_v4l2_ctrl *ctrl;
  30641. +
  30642. + v4l2_ctrl_handler_init(hdl, V4L2_CTRL_COUNT);
  30643. +
  30644. + for (c = 0; c < V4L2_CTRL_COUNT; c++) {
  30645. + ctrl = &v4l2_ctrls[c];
  30646. +
  30647. + switch (ctrl->type) {
  30648. + case MMAL_CONTROL_TYPE_STD:
  30649. + dev->ctrls[c] = v4l2_ctrl_new_std(hdl,
  30650. + &bm2835_mmal_ctrl_ops, ctrl->id,
  30651. + ctrl->min, ctrl->max, ctrl->step, ctrl->def);
  30652. + break;
  30653. +
  30654. + case MMAL_CONTROL_TYPE_STD_MENU:
  30655. + {
  30656. + int mask = ctrl->min;
  30657. +
  30658. + if (ctrl->id == V4L2_CID_SCENE_MODE) {
  30659. + /* Special handling to work out the mask
  30660. + * value based on the scene_configs array
  30661. + * at runtime. Reduces the chance of
  30662. + * mismatches.
  30663. + */
  30664. + int i;
  30665. + mask = 1<<V4L2_SCENE_MODE_NONE;
  30666. + for (i = 0;
  30667. + i < ARRAY_SIZE(scene_configs);
  30668. + i++) {
  30669. + mask |= 1<<scene_configs[i].v4l2_scene;
  30670. + }
  30671. + mask = ~mask;
  30672. + }
  30673. +
  30674. + dev->ctrls[c] = v4l2_ctrl_new_std_menu(hdl,
  30675. + &bm2835_mmal_ctrl_ops, ctrl->id,
  30676. + ctrl->max, mask, ctrl->def);
  30677. + break;
  30678. + }
  30679. +
  30680. + case MMAL_CONTROL_TYPE_INT_MENU:
  30681. + dev->ctrls[c] = v4l2_ctrl_new_int_menu(hdl,
  30682. + &bm2835_mmal_ctrl_ops, ctrl->id,
  30683. + ctrl->max, ctrl->def, ctrl->imenu);
  30684. + break;
  30685. +
  30686. + case MMAL_CONTROL_TYPE_CLUSTER:
  30687. + /* skip this entry when constructing controls */
  30688. + continue;
  30689. + }
  30690. +
  30691. + if (hdl->error)
  30692. + break;
  30693. +
  30694. + dev->ctrls[c]->priv = (void *)ctrl;
  30695. + }
  30696. +
  30697. + if (hdl->error) {
  30698. + pr_err("error adding control %d/%d id 0x%x\n", c,
  30699. + V4L2_CTRL_COUNT, ctrl->id);
  30700. + return hdl->error;
  30701. + }
  30702. +
  30703. + for (c = 0; c < V4L2_CTRL_COUNT; c++) {
  30704. + ctrl = &v4l2_ctrls[c];
  30705. +
  30706. + switch (ctrl->type) {
  30707. + case MMAL_CONTROL_TYPE_CLUSTER:
  30708. + v4l2_ctrl_auto_cluster(ctrl->min,
  30709. + &dev->ctrls[c+1],
  30710. + ctrl->max,
  30711. + ctrl->def);
  30712. + break;
  30713. +
  30714. + case MMAL_CONTROL_TYPE_STD:
  30715. + case MMAL_CONTROL_TYPE_STD_MENU:
  30716. + case MMAL_CONTROL_TYPE_INT_MENU:
  30717. + break;
  30718. + }
  30719. +
  30720. + }
  30721. +
  30722. + return 0;
  30723. +}
  30724. diff -Nur linux-3.18.14/drivers/media/platform/bcm2835/Kconfig linux-rpi/drivers/media/platform/bcm2835/Kconfig
  30725. --- linux-3.18.14/drivers/media/platform/bcm2835/Kconfig 1969-12-31 18:00:00.000000000 -0600
  30726. +++ linux-rpi/drivers/media/platform/bcm2835/Kconfig 2015-05-31 14:46:10.937660979 -0500
  30727. @@ -0,0 +1,25 @@
  30728. +# Broadcom VideoCore IV v4l2 camera support
  30729. +
  30730. +config VIDEO_BCM2835
  30731. + bool "Broadcom BCM2835 camera interface driver"
  30732. + depends on VIDEO_V4L2 && (ARCH_BCM2708 || ARCH_BCM2709)
  30733. + ---help---
  30734. + Say Y here to enable camera host interface devices for
  30735. + Broadcom BCM2835 SoC. This operates over the VCHIQ interface
  30736. + to a service running on VideoCore.
  30737. +
  30738. +
  30739. +if VIDEO_BCM2835
  30740. +
  30741. +config VIDEO_BCM2835_MMAL
  30742. + tristate "Broadcom BM2835 MMAL camera interface driver"
  30743. + depends on BCM2708_VCHIQ
  30744. + select VIDEOBUF2_VMALLOC
  30745. + ---help---
  30746. + This is a V4L2 driver for the Broadcom BCM2835 MMAL camera host interface
  30747. +
  30748. + To compile this driver as a module, choose M here: the
  30749. + module will be called bcm2835-v4l2.o
  30750. +
  30751. +
  30752. +endif # VIDEO_BM2835
  30753. diff -Nur linux-3.18.14/drivers/media/platform/bcm2835/Makefile linux-rpi/drivers/media/platform/bcm2835/Makefile
  30754. --- linux-3.18.14/drivers/media/platform/bcm2835/Makefile 1969-12-31 18:00:00.000000000 -0600
  30755. +++ linux-rpi/drivers/media/platform/bcm2835/Makefile 2015-05-31 14:46:10.937660979 -0500
  30756. @@ -0,0 +1,5 @@
  30757. +bcm2835-v4l2-objs := bcm2835-camera.o controls.o mmal-vchiq.o
  30758. +
  30759. +obj-$(CONFIG_VIDEO_BCM2835_MMAL) += bcm2835-v4l2.o
  30760. +
  30761. +ccflags-$(CONFIG_VIDEO_BCM2835) += -Idrivers/misc/vc04_services -Idrivers/misc/vc04_services/interface/vcos/linuxkernel -D__VCCOREVER__=0x04000000
  30762. diff -Nur linux-3.18.14/drivers/media/platform/bcm2835/mmal-common.h linux-rpi/drivers/media/platform/bcm2835/mmal-common.h
  30763. --- linux-3.18.14/drivers/media/platform/bcm2835/mmal-common.h 1969-12-31 18:00:00.000000000 -0600
  30764. +++ linux-rpi/drivers/media/platform/bcm2835/mmal-common.h 2015-05-31 14:46:10.937660979 -0500
  30765. @@ -0,0 +1,53 @@
  30766. +/*
  30767. + * Broadcom BM2835 V4L2 driver
  30768. + *
  30769. + * Copyright © 2013 Raspberry Pi (Trading) Ltd.
  30770. + *
  30771. + * This file is subject to the terms and conditions of the GNU General Public
  30772. + * License. See the file COPYING in the main directory of this archive
  30773. + * for more details.
  30774. + *
  30775. + * Authors: Vincent Sanders <vincent.sanders@collabora.co.uk>
  30776. + * Dave Stevenson <dsteve@broadcom.com>
  30777. + * Simon Mellor <simellor@broadcom.com>
  30778. + * Luke Diamand <luked@broadcom.com>
  30779. + *
  30780. + * MMAL structures
  30781. + *
  30782. + */
  30783. +
  30784. +#define MMAL_FOURCC(a, b, c, d) ((a) | (b << 8) | (c << 16) | (d << 24))
  30785. +#define MMAL_MAGIC MMAL_FOURCC('m', 'm', 'a', 'l')
  30786. +
  30787. +/** Special value signalling that time is not known */
  30788. +#define MMAL_TIME_UNKNOWN (1LL<<63)
  30789. +
  30790. +/* mapping between v4l and mmal video modes */
  30791. +struct mmal_fmt {
  30792. + char *name;
  30793. + u32 fourcc; /* v4l2 format id */
  30794. + int flags; /* v4l2 flags field */
  30795. + u32 mmal;
  30796. + int depth;
  30797. + u32 mmal_component; /* MMAL component index to be used to encode */
  30798. +};
  30799. +
  30800. +/* buffer for one video frame */
  30801. +struct mmal_buffer {
  30802. + /* v4l buffer data -- must be first */
  30803. + struct vb2_buffer vb;
  30804. +
  30805. + /* list of buffers available */
  30806. + struct list_head list;
  30807. +
  30808. + void *buffer; /* buffer pointer */
  30809. + unsigned long buffer_size; /* size of allocated buffer */
  30810. +};
  30811. +
  30812. +/* */
  30813. +struct mmal_colourfx {
  30814. + s32 enable;
  30815. + u32 u;
  30816. + u32 v;
  30817. +};
  30818. +
  30819. diff -Nur linux-3.18.14/drivers/media/platform/bcm2835/mmal-encodings.h linux-rpi/drivers/media/platform/bcm2835/mmal-encodings.h
  30820. --- linux-3.18.14/drivers/media/platform/bcm2835/mmal-encodings.h 1969-12-31 18:00:00.000000000 -0600
  30821. +++ linux-rpi/drivers/media/platform/bcm2835/mmal-encodings.h 2015-05-31 14:46:10.937660979 -0500
  30822. @@ -0,0 +1,127 @@
  30823. +/*
  30824. + * Broadcom BM2835 V4L2 driver
  30825. + *
  30826. + * Copyright © 2013 Raspberry Pi (Trading) Ltd.
  30827. + *
  30828. + * This file is subject to the terms and conditions of the GNU General Public
  30829. + * License. See the file COPYING in the main directory of this archive
  30830. + * for more details.
  30831. + *
  30832. + * Authors: Vincent Sanders <vincent.sanders@collabora.co.uk>
  30833. + * Dave Stevenson <dsteve@broadcom.com>
  30834. + * Simon Mellor <simellor@broadcom.com>
  30835. + * Luke Diamand <luked@broadcom.com>
  30836. + */
  30837. +#ifndef MMAL_ENCODINGS_H
  30838. +#define MMAL_ENCODINGS_H
  30839. +
  30840. +#define MMAL_ENCODING_H264 MMAL_FOURCC('H', '2', '6', '4')
  30841. +#define MMAL_ENCODING_H263 MMAL_FOURCC('H', '2', '6', '3')
  30842. +#define MMAL_ENCODING_MP4V MMAL_FOURCC('M', 'P', '4', 'V')
  30843. +#define MMAL_ENCODING_MP2V MMAL_FOURCC('M', 'P', '2', 'V')
  30844. +#define MMAL_ENCODING_MP1V MMAL_FOURCC('M', 'P', '1', 'V')
  30845. +#define MMAL_ENCODING_WMV3 MMAL_FOURCC('W', 'M', 'V', '3')
  30846. +#define MMAL_ENCODING_WMV2 MMAL_FOURCC('W', 'M', 'V', '2')
  30847. +#define MMAL_ENCODING_WMV1 MMAL_FOURCC('W', 'M', 'V', '1')
  30848. +#define MMAL_ENCODING_WVC1 MMAL_FOURCC('W', 'V', 'C', '1')
  30849. +#define MMAL_ENCODING_VP8 MMAL_FOURCC('V', 'P', '8', ' ')
  30850. +#define MMAL_ENCODING_VP7 MMAL_FOURCC('V', 'P', '7', ' ')
  30851. +#define MMAL_ENCODING_VP6 MMAL_FOURCC('V', 'P', '6', ' ')
  30852. +#define MMAL_ENCODING_THEORA MMAL_FOURCC('T', 'H', 'E', 'O')
  30853. +#define MMAL_ENCODING_SPARK MMAL_FOURCC('S', 'P', 'R', 'K')
  30854. +#define MMAL_ENCODING_MJPEG MMAL_FOURCC('M', 'J', 'P', 'G')
  30855. +
  30856. +#define MMAL_ENCODING_JPEG MMAL_FOURCC('J', 'P', 'E', 'G')
  30857. +#define MMAL_ENCODING_GIF MMAL_FOURCC('G', 'I', 'F', ' ')
  30858. +#define MMAL_ENCODING_PNG MMAL_FOURCC('P', 'N', 'G', ' ')
  30859. +#define MMAL_ENCODING_PPM MMAL_FOURCC('P', 'P', 'M', ' ')
  30860. +#define MMAL_ENCODING_TGA MMAL_FOURCC('T', 'G', 'A', ' ')
  30861. +#define MMAL_ENCODING_BMP MMAL_FOURCC('B', 'M', 'P', ' ')
  30862. +
  30863. +#define MMAL_ENCODING_I420 MMAL_FOURCC('I', '4', '2', '0')
  30864. +#define MMAL_ENCODING_I420_SLICE MMAL_FOURCC('S', '4', '2', '0')
  30865. +#define MMAL_ENCODING_YV12 MMAL_FOURCC('Y', 'V', '1', '2')
  30866. +#define MMAL_ENCODING_I422 MMAL_FOURCC('I', '4', '2', '2')
  30867. +#define MMAL_ENCODING_I422_SLICE MMAL_FOURCC('S', '4', '2', '2')
  30868. +#define MMAL_ENCODING_YUYV MMAL_FOURCC('Y', 'U', 'Y', 'V')
  30869. +#define MMAL_ENCODING_YVYU MMAL_FOURCC('Y', 'V', 'Y', 'U')
  30870. +#define MMAL_ENCODING_UYVY MMAL_FOURCC('U', 'Y', 'V', 'Y')
  30871. +#define MMAL_ENCODING_VYUY MMAL_FOURCC('V', 'Y', 'U', 'Y')
  30872. +#define MMAL_ENCODING_NV12 MMAL_FOURCC('N', 'V', '1', '2')
  30873. +#define MMAL_ENCODING_NV21 MMAL_FOURCC('N', 'V', '2', '1')
  30874. +#define MMAL_ENCODING_ARGB MMAL_FOURCC('A', 'R', 'G', 'B')
  30875. +#define MMAL_ENCODING_RGBA MMAL_FOURCC('R', 'G', 'B', 'A')
  30876. +#define MMAL_ENCODING_ABGR MMAL_FOURCC('A', 'B', 'G', 'R')
  30877. +#define MMAL_ENCODING_BGRA MMAL_FOURCC('B', 'G', 'R', 'A')
  30878. +#define MMAL_ENCODING_RGB16 MMAL_FOURCC('R', 'G', 'B', '2')
  30879. +#define MMAL_ENCODING_RGB24 MMAL_FOURCC('R', 'G', 'B', '3')
  30880. +#define MMAL_ENCODING_RGB32 MMAL_FOURCC('R', 'G', 'B', '4')
  30881. +#define MMAL_ENCODING_BGR16 MMAL_FOURCC('B', 'G', 'R', '2')
  30882. +#define MMAL_ENCODING_BGR24 MMAL_FOURCC('B', 'G', 'R', '3')
  30883. +#define MMAL_ENCODING_BGR32 MMAL_FOURCC('B', 'G', 'R', '4')
  30884. +
  30885. +/** SAND Video (YUVUV128) format, native format understood by VideoCore.
  30886. + * This format is *not* opaque - if requested you will receive full frames
  30887. + * of YUV_UV video.
  30888. + */
  30889. +#define MMAL_ENCODING_YUVUV128 MMAL_FOURCC('S', 'A', 'N', 'D')
  30890. +
  30891. +/** VideoCore opaque image format, image handles are returned to
  30892. + * the host but not the actual image data.
  30893. + */
  30894. +#define MMAL_ENCODING_OPAQUE MMAL_FOURCC('O', 'P', 'Q', 'V')
  30895. +
  30896. +/** An EGL image handle
  30897. + */
  30898. +#define MMAL_ENCODING_EGL_IMAGE MMAL_FOURCC('E', 'G', 'L', 'I')
  30899. +
  30900. +/* }@ */
  30901. +
  30902. +/** \name Pre-defined audio encodings */
  30903. +/* @{ */
  30904. +#define MMAL_ENCODING_PCM_UNSIGNED_BE MMAL_FOURCC('P', 'C', 'M', 'U')
  30905. +#define MMAL_ENCODING_PCM_UNSIGNED_LE MMAL_FOURCC('p', 'c', 'm', 'u')
  30906. +#define MMAL_ENCODING_PCM_SIGNED_BE MMAL_FOURCC('P', 'C', 'M', 'S')
  30907. +#define MMAL_ENCODING_PCM_SIGNED_LE MMAL_FOURCC('p', 'c', 'm', 's')
  30908. +#define MMAL_ENCODING_PCM_FLOAT_BE MMAL_FOURCC('P', 'C', 'M', 'F')
  30909. +#define MMAL_ENCODING_PCM_FLOAT_LE MMAL_FOURCC('p', 'c', 'm', 'f')
  30910. +
  30911. +/* Pre-defined H264 encoding variants */
  30912. +
  30913. +/** ISO 14496-10 Annex B byte stream format */
  30914. +#define MMAL_ENCODING_VARIANT_H264_DEFAULT 0
  30915. +/** ISO 14496-15 AVC stream format */
  30916. +#define MMAL_ENCODING_VARIANT_H264_AVC1 MMAL_FOURCC('A', 'V', 'C', '1')
  30917. +/** Implicitly delineated NAL units without emulation prevention */
  30918. +#define MMAL_ENCODING_VARIANT_H264_RAW MMAL_FOURCC('R', 'A', 'W', ' ')
  30919. +
  30920. +
  30921. +/** \defgroup MmalColorSpace List of pre-defined video color spaces
  30922. + * This defines a list of common color spaces. This list isn't exhaustive and
  30923. + * is only provided as a convenience to avoid clients having to use FourCC
  30924. + * codes directly. However components are allowed to define and use their own
  30925. + * FourCC codes.
  30926. + */
  30927. +/* @{ */
  30928. +
  30929. +/** Unknown color space */
  30930. +#define MMAL_COLOR_SPACE_UNKNOWN 0
  30931. +/** ITU-R BT.601-5 [SDTV] */
  30932. +#define MMAL_COLOR_SPACE_ITUR_BT601 MMAL_FOURCC('Y', '6', '0', '1')
  30933. +/** ITU-R BT.709-3 [HDTV] */
  30934. +#define MMAL_COLOR_SPACE_ITUR_BT709 MMAL_FOURCC('Y', '7', '0', '9')
  30935. +/** JPEG JFIF */
  30936. +#define MMAL_COLOR_SPACE_JPEG_JFIF MMAL_FOURCC('Y', 'J', 'F', 'I')
  30937. +/** Title 47 Code of Federal Regulations (2003) 73.682 (a) (20) */
  30938. +#define MMAL_COLOR_SPACE_FCC MMAL_FOURCC('Y', 'F', 'C', 'C')
  30939. +/** Society of Motion Picture and Television Engineers 240M (1999) */
  30940. +#define MMAL_COLOR_SPACE_SMPTE240M MMAL_FOURCC('Y', '2', '4', '0')
  30941. +/** ITU-R BT.470-2 System M */
  30942. +#define MMAL_COLOR_SPACE_BT470_2_M MMAL_FOURCC('Y', '_', '_', 'M')
  30943. +/** ITU-R BT.470-2 System BG */
  30944. +#define MMAL_COLOR_SPACE_BT470_2_BG MMAL_FOURCC('Y', '_', 'B', 'G')
  30945. +/** JPEG JFIF, but with 16..255 luma */
  30946. +#define MMAL_COLOR_SPACE_JFIF_Y16_255 MMAL_FOURCC('Y', 'Y', '1', '6')
  30947. +/* @} MmalColorSpace List */
  30948. +
  30949. +#endif /* MMAL_ENCODINGS_H */
  30950. diff -Nur linux-3.18.14/drivers/media/platform/bcm2835/mmal-msg-common.h linux-rpi/drivers/media/platform/bcm2835/mmal-msg-common.h
  30951. --- linux-3.18.14/drivers/media/platform/bcm2835/mmal-msg-common.h 1969-12-31 18:00:00.000000000 -0600
  30952. +++ linux-rpi/drivers/media/platform/bcm2835/mmal-msg-common.h 2015-05-31 14:46:10.937660979 -0500
  30953. @@ -0,0 +1,50 @@
  30954. +/*
  30955. + * Broadcom BM2835 V4L2 driver
  30956. + *
  30957. + * Copyright © 2013 Raspberry Pi (Trading) Ltd.
  30958. + *
  30959. + * This file is subject to the terms and conditions of the GNU General Public
  30960. + * License. See the file COPYING in the main directory of this archive
  30961. + * for more details.
  30962. + *
  30963. + * Authors: Vincent Sanders <vincent.sanders@collabora.co.uk>
  30964. + * Dave Stevenson <dsteve@broadcom.com>
  30965. + * Simon Mellor <simellor@broadcom.com>
  30966. + * Luke Diamand <luked@broadcom.com>
  30967. + */
  30968. +
  30969. +#ifndef MMAL_MSG_COMMON_H
  30970. +#define MMAL_MSG_COMMON_H
  30971. +
  30972. +enum mmal_msg_status {
  30973. + MMAL_MSG_STATUS_SUCCESS = 0, /**< Success */
  30974. + MMAL_MSG_STATUS_ENOMEM, /**< Out of memory */
  30975. + MMAL_MSG_STATUS_ENOSPC, /**< Out of resources other than memory */
  30976. + MMAL_MSG_STATUS_EINVAL, /**< Argument is invalid */
  30977. + MMAL_MSG_STATUS_ENOSYS, /**< Function not implemented */
  30978. + MMAL_MSG_STATUS_ENOENT, /**< No such file or directory */
  30979. + MMAL_MSG_STATUS_ENXIO, /**< No such device or address */
  30980. + MMAL_MSG_STATUS_EIO, /**< I/O error */
  30981. + MMAL_MSG_STATUS_ESPIPE, /**< Illegal seek */
  30982. + MMAL_MSG_STATUS_ECORRUPT, /**< Data is corrupt \attention */
  30983. + MMAL_MSG_STATUS_ENOTREADY, /**< Component is not ready */
  30984. + MMAL_MSG_STATUS_ECONFIG, /**< Component is not configured */
  30985. + MMAL_MSG_STATUS_EISCONN, /**< Port is already connected */
  30986. + MMAL_MSG_STATUS_ENOTCONN, /**< Port is disconnected */
  30987. + MMAL_MSG_STATUS_EAGAIN, /**< Resource temporarily unavailable. */
  30988. + MMAL_MSG_STATUS_EFAULT, /**< Bad address */
  30989. +};
  30990. +
  30991. +struct mmal_rect {
  30992. + s32 x; /**< x coordinate (from left) */
  30993. + s32 y; /**< y coordinate (from top) */
  30994. + s32 width; /**< width */
  30995. + s32 height; /**< height */
  30996. +};
  30997. +
  30998. +struct mmal_rational {
  30999. + s32 num; /**< Numerator */
  31000. + s32 den; /**< Denominator */
  31001. +};
  31002. +
  31003. +#endif /* MMAL_MSG_COMMON_H */
  31004. diff -Nur linux-3.18.14/drivers/media/platform/bcm2835/mmal-msg-format.h linux-rpi/drivers/media/platform/bcm2835/mmal-msg-format.h
  31005. --- linux-3.18.14/drivers/media/platform/bcm2835/mmal-msg-format.h 1969-12-31 18:00:00.000000000 -0600
  31006. +++ linux-rpi/drivers/media/platform/bcm2835/mmal-msg-format.h 2015-05-31 14:46:10.937660979 -0500
  31007. @@ -0,0 +1,81 @@
  31008. +/*
  31009. + * Broadcom BM2835 V4L2 driver
  31010. + *
  31011. + * Copyright © 2013 Raspberry Pi (Trading) Ltd.
  31012. + *
  31013. + * This file is subject to the terms and conditions of the GNU General Public
  31014. + * License. See the file COPYING in the main directory of this archive
  31015. + * for more details.
  31016. + *
  31017. + * Authors: Vincent Sanders <vincent.sanders@collabora.co.uk>
  31018. + * Dave Stevenson <dsteve@broadcom.com>
  31019. + * Simon Mellor <simellor@broadcom.com>
  31020. + * Luke Diamand <luked@broadcom.com>
  31021. + */
  31022. +
  31023. +#ifndef MMAL_MSG_FORMAT_H
  31024. +#define MMAL_MSG_FORMAT_H
  31025. +
  31026. +#include "mmal-msg-common.h"
  31027. +
  31028. +/* MMAL_ES_FORMAT_T */
  31029. +
  31030. +
  31031. +struct mmal_audio_format {
  31032. + u32 channels; /**< Number of audio channels */
  31033. + u32 sample_rate; /**< Sample rate */
  31034. +
  31035. + u32 bits_per_sample; /**< Bits per sample */
  31036. + u32 block_align; /**< Size of a block of data */
  31037. +};
  31038. +
  31039. +struct mmal_video_format {
  31040. + u32 width; /**< Width of frame in pixels */
  31041. + u32 height; /**< Height of frame in rows of pixels */
  31042. + struct mmal_rect crop; /**< Visible region of the frame */
  31043. + struct mmal_rational frame_rate; /**< Frame rate */
  31044. + struct mmal_rational par; /**< Pixel aspect ratio */
  31045. +
  31046. + /* FourCC specifying the color space of the video stream. See the
  31047. + * \ref MmalColorSpace "pre-defined color spaces" for some examples.
  31048. + */
  31049. + u32 color_space;
  31050. +};
  31051. +
  31052. +struct mmal_subpicture_format {
  31053. + u32 x_offset;
  31054. + u32 y_offset;
  31055. +};
  31056. +
  31057. +union mmal_es_specific_format {
  31058. + struct mmal_audio_format audio;
  31059. + struct mmal_video_format video;
  31060. + struct mmal_subpicture_format subpicture;
  31061. +};
  31062. +
  31063. +/** Definition of an elementary stream format (MMAL_ES_FORMAT_T) */
  31064. +struct mmal_es_format {
  31065. + u32 type; /* enum mmal_es_type */
  31066. +
  31067. + u32 encoding; /* FourCC specifying encoding of the elementary stream.*/
  31068. + u32 encoding_variant; /* FourCC specifying the specific
  31069. + * encoding variant of the elementary
  31070. + * stream.
  31071. + */
  31072. +
  31073. + union mmal_es_specific_format *es; /* TODO: pointers in
  31074. + * message serialisation?!?
  31075. + */
  31076. + /* Type specific
  31077. + * information for the
  31078. + * elementary stream
  31079. + */
  31080. +
  31081. + u32 bitrate; /**< Bitrate in bits per second */
  31082. + u32 flags; /**< Flags describing properties of the elementary stream. */
  31083. +
  31084. + u32 extradata_size; /**< Size of the codec specific data */
  31085. + u8 *extradata; /**< Codec specific data */
  31086. +};
  31087. +
  31088. +#endif /* MMAL_MSG_FORMAT_H */
  31089. diff -Nur linux-3.18.14/drivers/media/platform/bcm2835/mmal-msg.h linux-rpi/drivers/media/platform/bcm2835/mmal-msg.h
  31090. --- linux-3.18.14/drivers/media/platform/bcm2835/mmal-msg.h 1969-12-31 18:00:00.000000000 -0600
  31091. +++ linux-rpi/drivers/media/platform/bcm2835/mmal-msg.h 2015-05-31 14:46:10.937660979 -0500
  31092. @@ -0,0 +1,404 @@
  31093. +/*
  31094. + * Broadcom BM2835 V4L2 driver
  31095. + *
  31096. + * Copyright © 2013 Raspberry Pi (Trading) Ltd.
  31097. + *
  31098. + * This file is subject to the terms and conditions of the GNU General Public
  31099. + * License. See the file COPYING in the main directory of this archive
  31100. + * for more details.
  31101. + *
  31102. + * Authors: Vincent Sanders <vincent.sanders@collabora.co.uk>
  31103. + * Dave Stevenson <dsteve@broadcom.com>
  31104. + * Simon Mellor <simellor@broadcom.com>
  31105. + * Luke Diamand <luked@broadcom.com>
  31106. + */
  31107. +
  31108. +/* all the data structures which serialise the MMAL protocol. note
  31109. + * these are directly mapped onto the recived message data.
  31110. + *
  31111. + * BEWARE: They seem to *assume* pointers are u32 and that there is no
  31112. + * structure padding!
  31113. + *
  31114. + * NOTE: this implementation uses kernel types to ensure sizes. Rather
  31115. + * than assigning values to enums to force their size the
  31116. + * implementation uses fixed size types and not the enums (though the
  31117. + * comments have the actual enum type
  31118. + */
  31119. +
  31120. +#define VC_MMAL_VER 15
  31121. +#define VC_MMAL_MIN_VER 10
  31122. +#define VC_MMAL_SERVER_NAME MAKE_FOURCC("mmal")
  31123. +
  31124. +/* max total message size is 512 bytes */
  31125. +#define MMAL_MSG_MAX_SIZE 512
  31126. +/* with six 32bit header elements max payload is therefore 488 bytes */
  31127. +#define MMAL_MSG_MAX_PAYLOAD 488
  31128. +
  31129. +#include "mmal-msg-common.h"
  31130. +#include "mmal-msg-format.h"
  31131. +#include "mmal-msg-port.h"
  31132. +
  31133. +enum mmal_msg_type {
  31134. + MMAL_MSG_TYPE_QUIT = 1,
  31135. + MMAL_MSG_TYPE_SERVICE_CLOSED,
  31136. + MMAL_MSG_TYPE_GET_VERSION,
  31137. + MMAL_MSG_TYPE_COMPONENT_CREATE,
  31138. + MMAL_MSG_TYPE_COMPONENT_DESTROY, /* 5 */
  31139. + MMAL_MSG_TYPE_COMPONENT_ENABLE,
  31140. + MMAL_MSG_TYPE_COMPONENT_DISABLE,
  31141. + MMAL_MSG_TYPE_PORT_INFO_GET,
  31142. + MMAL_MSG_TYPE_PORT_INFO_SET,
  31143. + MMAL_MSG_TYPE_PORT_ACTION, /* 10 */
  31144. + MMAL_MSG_TYPE_BUFFER_FROM_HOST,
  31145. + MMAL_MSG_TYPE_BUFFER_TO_HOST,
  31146. + MMAL_MSG_TYPE_GET_STATS,
  31147. + MMAL_MSG_TYPE_PORT_PARAMETER_SET,
  31148. + MMAL_MSG_TYPE_PORT_PARAMETER_GET, /* 15 */
  31149. + MMAL_MSG_TYPE_EVENT_TO_HOST,
  31150. + MMAL_MSG_TYPE_GET_CORE_STATS_FOR_PORT,
  31151. + MMAL_MSG_TYPE_OPAQUE_ALLOCATOR,
  31152. + MMAL_MSG_TYPE_CONSUME_MEM,
  31153. + MMAL_MSG_TYPE_LMK, /* 20 */
  31154. + MMAL_MSG_TYPE_OPAQUE_ALLOCATOR_DESC,
  31155. + MMAL_MSG_TYPE_DRM_GET_LHS32,
  31156. + MMAL_MSG_TYPE_DRM_GET_TIME,
  31157. + MMAL_MSG_TYPE_BUFFER_FROM_HOST_ZEROLEN,
  31158. + MMAL_MSG_TYPE_PORT_FLUSH, /* 25 */
  31159. + MMAL_MSG_TYPE_HOST_LOG,
  31160. + MMAL_MSG_TYPE_MSG_LAST
  31161. +};
  31162. +
  31163. +/* port action request messages differ depending on the action type */
  31164. +enum mmal_msg_port_action_type {
  31165. + MMAL_MSG_PORT_ACTION_TYPE_UNKNOWN = 0, /* Unkown action */
  31166. + MMAL_MSG_PORT_ACTION_TYPE_ENABLE, /* Enable a port */
  31167. + MMAL_MSG_PORT_ACTION_TYPE_DISABLE, /* Disable a port */
  31168. + MMAL_MSG_PORT_ACTION_TYPE_FLUSH, /* Flush a port */
  31169. + MMAL_MSG_PORT_ACTION_TYPE_CONNECT, /* Connect ports */
  31170. + MMAL_MSG_PORT_ACTION_TYPE_DISCONNECT, /* Disconnect ports */
  31171. + MMAL_MSG_PORT_ACTION_TYPE_SET_REQUIREMENTS, /* Set buffer requirements*/
  31172. +};
  31173. +
  31174. +struct mmal_msg_header {
  31175. + u32 magic;
  31176. + u32 type; /** enum mmal_msg_type */
  31177. +
  31178. + /* Opaque handle to the control service */
  31179. + struct mmal_control_service *control_service;
  31180. +
  31181. + struct mmal_msg_context *context; /** a u32 per message context */
  31182. + u32 status; /** The status of the vchiq operation */
  31183. + u32 padding;
  31184. +};
  31185. +
  31186. +/* Send from VC to host to report version */
  31187. +struct mmal_msg_version {
  31188. + u32 flags;
  31189. + u32 major;
  31190. + u32 minor;
  31191. + u32 minimum;
  31192. +};
  31193. +
  31194. +/* request to VC to create component */
  31195. +struct mmal_msg_component_create {
  31196. + void *client_component; /* component context */
  31197. + char name[128];
  31198. + u32 pid; /* For debug */
  31199. +};
  31200. +
  31201. +/* reply from VC to component creation request */
  31202. +struct mmal_msg_component_create_reply {
  31203. + u32 status; /** enum mmal_msg_status - how does this differ to
  31204. + * the one in the header?
  31205. + */
  31206. + u32 component_handle; /* VideoCore handle for component */
  31207. + u32 input_num; /* Number of input ports */
  31208. + u32 output_num; /* Number of output ports */
  31209. + u32 clock_num; /* Number of clock ports */
  31210. +};
  31211. +
  31212. +/* request to VC to destroy a component */
  31213. +struct mmal_msg_component_destroy {
  31214. + u32 component_handle;
  31215. +};
  31216. +
  31217. +struct mmal_msg_component_destroy_reply {
  31218. + u32 status; /** The component destruction status */
  31219. +};
  31220. +
  31221. +
  31222. +/* request and reply to VC to enable a component */
  31223. +struct mmal_msg_component_enable {
  31224. + u32 component_handle;
  31225. +};
  31226. +
  31227. +struct mmal_msg_component_enable_reply {
  31228. + u32 status; /** The component enable status */
  31229. +};
  31230. +
  31231. +
  31232. +/* request and reply to VC to disable a component */
  31233. +struct mmal_msg_component_disable {
  31234. + u32 component_handle;
  31235. +};
  31236. +
  31237. +struct mmal_msg_component_disable_reply {
  31238. + u32 status; /** The component disable status */
  31239. +};
  31240. +
  31241. +/* request to VC to get port information */
  31242. +struct mmal_msg_port_info_get {
  31243. + u32 component_handle; /* component handle port is associated with */
  31244. + u32 port_type; /* enum mmal_msg_port_type */
  31245. + u32 index; /* port index to query */
  31246. +};
  31247. +
  31248. +/* reply from VC to get port info request */
  31249. +struct mmal_msg_port_info_get_reply {
  31250. + u32 status; /** enum mmal_msg_status */
  31251. + u32 component_handle; /* component handle port is associated with */
  31252. + u32 port_type; /* enum mmal_msg_port_type */
  31253. + u32 port_index; /* port indexed in query */
  31254. + s32 found; /* unused */
  31255. + u32 port_handle; /**< Handle to use for this port */
  31256. + struct mmal_port port;
  31257. + struct mmal_es_format format; /* elementry stream format */
  31258. + union mmal_es_specific_format es; /* es type specific data */
  31259. + u8 extradata[MMAL_FORMAT_EXTRADATA_MAX_SIZE]; /* es extra data */
  31260. +};
  31261. +
  31262. +/* request to VC to set port information */
  31263. +struct mmal_msg_port_info_set {
  31264. + u32 component_handle;
  31265. + u32 port_type; /* enum mmal_msg_port_type */
  31266. + u32 port_index; /* port indexed in query */
  31267. + struct mmal_port port;
  31268. + struct mmal_es_format format;
  31269. + union mmal_es_specific_format es;
  31270. + u8 extradata[MMAL_FORMAT_EXTRADATA_MAX_SIZE];
  31271. +};
  31272. +
  31273. +/* reply from VC to port info set request */
  31274. +struct mmal_msg_port_info_set_reply {
  31275. + u32 status;
  31276. + u32 component_handle; /* component handle port is associated with */
  31277. + u32 port_type; /* enum mmal_msg_port_type */
  31278. + u32 index; /* port indexed in query */
  31279. + s32 found; /* unused */
  31280. + u32 port_handle; /**< Handle to use for this port */
  31281. + struct mmal_port port;
  31282. + struct mmal_es_format format;
  31283. + union mmal_es_specific_format es;
  31284. + u8 extradata[MMAL_FORMAT_EXTRADATA_MAX_SIZE];
  31285. +};
  31286. +
  31287. +
  31288. +/* port action requests that take a mmal_port as a parameter */
  31289. +struct mmal_msg_port_action_port {
  31290. + u32 component_handle;
  31291. + u32 port_handle;
  31292. + u32 action; /* enum mmal_msg_port_action_type */
  31293. + struct mmal_port port;
  31294. +};
  31295. +
  31296. +/* port action requests that take handles as a parameter */
  31297. +struct mmal_msg_port_action_handle {
  31298. + u32 component_handle;
  31299. + u32 port_handle;
  31300. + u32 action; /* enum mmal_msg_port_action_type */
  31301. + u32 connect_component_handle;
  31302. + u32 connect_port_handle;
  31303. +};
  31304. +
  31305. +struct mmal_msg_port_action_reply {
  31306. + u32 status; /** The port action operation status */
  31307. +};
  31308. +
  31309. +
  31310. +
  31311. +
  31312. +/* MMAL buffer transfer */
  31313. +
  31314. +/** Size of space reserved in a buffer message for short messages. */
  31315. +#define MMAL_VC_SHORT_DATA 128
  31316. +
  31317. +/** Signals that the current payload is the end of the stream of data */
  31318. +#define MMAL_BUFFER_HEADER_FLAG_EOS (1<<0)
  31319. +/** Signals that the start of the current payload starts a frame */
  31320. +#define MMAL_BUFFER_HEADER_FLAG_FRAME_START (1<<1)
  31321. +/** Signals that the end of the current payload ends a frame */
  31322. +#define MMAL_BUFFER_HEADER_FLAG_FRAME_END (1<<2)
  31323. +/** Signals that the current payload contains only complete frames (>1) */
  31324. +#define MMAL_BUFFER_HEADER_FLAG_FRAME \
  31325. + (MMAL_BUFFER_HEADER_FLAG_FRAME_START|MMAL_BUFFER_HEADER_FLAG_FRAME_END)
  31326. +/** Signals that the current payload is a keyframe (i.e. self decodable) */
  31327. +#define MMAL_BUFFER_HEADER_FLAG_KEYFRAME (1<<3)
  31328. +/** Signals a discontinuity in the stream of data (e.g. after a seek).
  31329. + * Can be used for instance by a decoder to reset its state */
  31330. +#define MMAL_BUFFER_HEADER_FLAG_DISCONTINUITY (1<<4)
  31331. +/** Signals a buffer containing some kind of config data for the component
  31332. + * (e.g. codec config data) */
  31333. +#define MMAL_BUFFER_HEADER_FLAG_CONFIG (1<<5)
  31334. +/** Signals an encrypted payload */
  31335. +#define MMAL_BUFFER_HEADER_FLAG_ENCRYPTED (1<<6)
  31336. +/** Signals a buffer containing side information */
  31337. +#define MMAL_BUFFER_HEADER_FLAG_CODECSIDEINFO (1<<7)
  31338. +/** Signals a buffer which is the snapshot/postview image from a stills
  31339. + * capture
  31340. + */
  31341. +#define MMAL_BUFFER_HEADER_FLAGS_SNAPSHOT (1<<8)
  31342. +/** Signals a buffer which contains data known to be corrupted */
  31343. +#define MMAL_BUFFER_HEADER_FLAG_CORRUPTED (1<<9)
  31344. +/** Signals that a buffer failed to be transmitted */
  31345. +#define MMAL_BUFFER_HEADER_FLAG_TRANSMISSION_FAILED (1<<10)
  31346. +
  31347. +struct mmal_driver_buffer {
  31348. + u32 magic;
  31349. + u32 component_handle;
  31350. + u32 port_handle;
  31351. + void *client_context;
  31352. +};
  31353. +
  31354. +/* buffer header */
  31355. +struct mmal_buffer_header {
  31356. + struct mmal_buffer_header *next; /* next header */
  31357. + void *priv; /* framework private data */
  31358. + u32 cmd;
  31359. + void *data;
  31360. + u32 alloc_size;
  31361. + u32 length;
  31362. + u32 offset;
  31363. + u32 flags;
  31364. + s64 pts;
  31365. + s64 dts;
  31366. + void *type;
  31367. + void *user_data;
  31368. +};
  31369. +
  31370. +struct mmal_buffer_header_type_specific {
  31371. + union {
  31372. + struct {
  31373. + u32 planes;
  31374. + u32 offset[4];
  31375. + u32 pitch[4];
  31376. + u32 flags;
  31377. + } video;
  31378. + } u;
  31379. +};
  31380. +
  31381. +struct mmal_msg_buffer_from_host {
  31382. + /* The front 32 bytes of the buffer header are copied
  31383. + * back to us in the reply to allow for context. This
  31384. + * area is used to store two mmal_driver_buffer structures to
  31385. + * allow for multiple concurrent service users.
  31386. + */
  31387. + /* control data */
  31388. + struct mmal_driver_buffer drvbuf;
  31389. +
  31390. + /* referenced control data for passthrough buffer management */
  31391. + struct mmal_driver_buffer drvbuf_ref;
  31392. + struct mmal_buffer_header buffer_header; /* buffer header itself */
  31393. + struct mmal_buffer_header_type_specific buffer_header_type_specific;
  31394. + s32 is_zero_copy;
  31395. + s32 has_reference;
  31396. +
  31397. + /** allows short data to be xfered in control message */
  31398. + u32 payload_in_message;
  31399. + u8 short_data[MMAL_VC_SHORT_DATA];
  31400. +};
  31401. +
  31402. +
  31403. +/* port parameter setting */
  31404. +
  31405. +#define MMAL_WORKER_PORT_PARAMETER_SPACE 96
  31406. +
  31407. +struct mmal_msg_port_parameter_set {
  31408. + u32 component_handle; /* component */
  31409. + u32 port_handle; /* port */
  31410. + u32 id; /* Parameter ID */
  31411. + u32 size; /* Parameter size */
  31412. + uint32_t value[MMAL_WORKER_PORT_PARAMETER_SPACE];
  31413. +};
  31414. +
  31415. +struct mmal_msg_port_parameter_set_reply {
  31416. + u32 status; /** enum mmal_msg_status todo: how does this
  31417. + * differ to the one in the header?
  31418. + */
  31419. +};
  31420. +
  31421. +/* port parameter getting */
  31422. +
  31423. +struct mmal_msg_port_parameter_get {
  31424. + u32 component_handle; /* component */
  31425. + u32 port_handle; /* port */
  31426. + u32 id; /* Parameter ID */
  31427. + u32 size; /* Parameter size */
  31428. +};
  31429. +
  31430. +struct mmal_msg_port_parameter_get_reply {
  31431. + u32 status; /* Status of mmal_port_parameter_get call */
  31432. + u32 id; /* Parameter ID */
  31433. + u32 size; /* Parameter size */
  31434. + uint32_t value[MMAL_WORKER_PORT_PARAMETER_SPACE];
  31435. +};
  31436. +
  31437. +/* event messages */
  31438. +#define MMAL_WORKER_EVENT_SPACE 256
  31439. +
  31440. +struct mmal_msg_event_to_host {
  31441. + void *client_component; /* component context */
  31442. +
  31443. + u32 port_type;
  31444. + u32 port_num;
  31445. +
  31446. + u32 cmd;
  31447. + u32 length;
  31448. + u8 data[MMAL_WORKER_EVENT_SPACE];
  31449. + struct mmal_buffer_header *delayed_buffer;
  31450. +};
  31451. +
  31452. +/* all mmal messages are serialised through this structure */
  31453. +struct mmal_msg {
  31454. + /* header */
  31455. + struct mmal_msg_header h;
  31456. + /* payload */
  31457. + union {
  31458. + struct mmal_msg_version version;
  31459. +
  31460. + struct mmal_msg_component_create component_create;
  31461. + struct mmal_msg_component_create_reply component_create_reply;
  31462. +
  31463. + struct mmal_msg_component_destroy component_destroy;
  31464. + struct mmal_msg_component_destroy_reply component_destroy_reply;
  31465. +
  31466. + struct mmal_msg_component_enable component_enable;
  31467. + struct mmal_msg_component_enable_reply component_enable_reply;
  31468. +
  31469. + struct mmal_msg_component_disable component_disable;
  31470. + struct mmal_msg_component_disable_reply component_disable_reply;
  31471. +
  31472. + struct mmal_msg_port_info_get port_info_get;
  31473. + struct mmal_msg_port_info_get_reply port_info_get_reply;
  31474. +
  31475. + struct mmal_msg_port_info_set port_info_set;
  31476. + struct mmal_msg_port_info_set_reply port_info_set_reply;
  31477. +
  31478. + struct mmal_msg_port_action_port port_action_port;
  31479. + struct mmal_msg_port_action_handle port_action_handle;
  31480. + struct mmal_msg_port_action_reply port_action_reply;
  31481. +
  31482. + struct mmal_msg_buffer_from_host buffer_from_host;
  31483. +
  31484. + struct mmal_msg_port_parameter_set port_parameter_set;
  31485. + struct mmal_msg_port_parameter_set_reply
  31486. + port_parameter_set_reply;
  31487. + struct mmal_msg_port_parameter_get
  31488. + port_parameter_get;
  31489. + struct mmal_msg_port_parameter_get_reply
  31490. + port_parameter_get_reply;
  31491. +
  31492. + struct mmal_msg_event_to_host event_to_host;
  31493. +
  31494. + u8 payload[MMAL_MSG_MAX_PAYLOAD];
  31495. + } u;
  31496. +};
  31497. diff -Nur linux-3.18.14/drivers/media/platform/bcm2835/mmal-msg-port.h linux-rpi/drivers/media/platform/bcm2835/mmal-msg-port.h
  31498. --- linux-3.18.14/drivers/media/platform/bcm2835/mmal-msg-port.h 1969-12-31 18:00:00.000000000 -0600
  31499. +++ linux-rpi/drivers/media/platform/bcm2835/mmal-msg-port.h 2015-05-31 14:46:10.937660979 -0500
  31500. @@ -0,0 +1,107 @@
  31501. +/*
  31502. + * Broadcom BM2835 V4L2 driver
  31503. + *
  31504. + * Copyright © 2013 Raspberry Pi (Trading) Ltd.
  31505. + *
  31506. + * This file is subject to the terms and conditions of the GNU General Public
  31507. + * License. See the file COPYING in the main directory of this archive
  31508. + * for more details.
  31509. + *
  31510. + * Authors: Vincent Sanders <vincent.sanders@collabora.co.uk>
  31511. + * Dave Stevenson <dsteve@broadcom.com>
  31512. + * Simon Mellor <simellor@broadcom.com>
  31513. + * Luke Diamand <luked@broadcom.com>
  31514. + */
  31515. +
  31516. +/* MMAL_PORT_TYPE_T */
  31517. +enum mmal_port_type {
  31518. + MMAL_PORT_TYPE_UNKNOWN = 0, /**< Unknown port type */
  31519. + MMAL_PORT_TYPE_CONTROL, /**< Control port */
  31520. + MMAL_PORT_TYPE_INPUT, /**< Input port */
  31521. + MMAL_PORT_TYPE_OUTPUT, /**< Output port */
  31522. + MMAL_PORT_TYPE_CLOCK, /**< Clock port */
  31523. +};
  31524. +
  31525. +/** The port is pass-through and doesn't need buffer headers allocated */
  31526. +#define MMAL_PORT_CAPABILITY_PASSTHROUGH 0x01
  31527. +/** The port wants to allocate the buffer payloads.
  31528. + * This signals a preference that payload allocation should be done
  31529. + * on this port for efficiency reasons. */
  31530. +#define MMAL_PORT_CAPABILITY_ALLOCATION 0x02
  31531. +/** The port supports format change events.
  31532. + * This applies to input ports and is used to let the client know
  31533. + * whether the port supports being reconfigured via a format
  31534. + * change event (i.e. without having to disable the port). */
  31535. +#define MMAL_PORT_CAPABILITY_SUPPORTS_EVENT_FORMAT_CHANGE 0x04
  31536. +
  31537. +/* mmal port structure (MMAL_PORT_T)
  31538. + *
  31539. + * most elements are informational only, the pointer values for
  31540. + * interogation messages are generally provided as additional
  31541. + * strucures within the message. When used to set values only teh
  31542. + * buffer_num, buffer_size and userdata parameters are writable.
  31543. + */
  31544. +struct mmal_port {
  31545. + void *priv; /* Private member used by the framework */
  31546. + const char *name; /* Port name. Used for debugging purposes (RO) */
  31547. +
  31548. + u32 type; /* Type of the port (RO) enum mmal_port_type */
  31549. + u16 index; /* Index of the port in its type list (RO) */
  31550. + u16 index_all; /* Index of the port in the list of all ports (RO) */
  31551. +
  31552. + u32 is_enabled; /* Indicates whether the port is enabled or not (RO) */
  31553. + struct mmal_es_format *format; /* Format of the elementary stream */
  31554. +
  31555. + u32 buffer_num_min; /* Minimum number of buffers the port
  31556. + * requires (RO). This is set by the
  31557. + * component.
  31558. + */
  31559. +
  31560. + u32 buffer_size_min; /* Minimum size of buffers the port
  31561. + * requires (RO). This is set by the
  31562. + * component.
  31563. + */
  31564. +
  31565. + u32 buffer_alignment_min; /* Minimum alignment requirement for
  31566. + * the buffers (RO). A value of
  31567. + * zero means no special alignment
  31568. + * requirements. This is set by the
  31569. + * component.
  31570. + */
  31571. +
  31572. + u32 buffer_num_recommended; /* Number of buffers the port
  31573. + * recommends for optimal
  31574. + * performance (RO). A value of
  31575. + * zero means no special
  31576. + * recommendation. This is set
  31577. + * by the component.
  31578. + */
  31579. +
  31580. + u32 buffer_size_recommended; /* Size of buffers the port
  31581. + * recommends for optimal
  31582. + * performance (RO). A value of
  31583. + * zero means no special
  31584. + * recommendation. This is set
  31585. + * by the component.
  31586. + */
  31587. +
  31588. + u32 buffer_num; /* Actual number of buffers the port will use.
  31589. + * This is set by the client.
  31590. + */
  31591. +
  31592. + u32 buffer_size; /* Actual maximum size of the buffers that
  31593. + * will be sent to the port. This is set by
  31594. + * the client.
  31595. + */
  31596. +
  31597. + void *component; /* Component this port belongs to (Read Only) */
  31598. +
  31599. + void *userdata; /* Field reserved for use by the client */
  31600. +
  31601. + u32 capabilities; /* Flags describing the capabilities of a
  31602. + * port (RO). Bitwise combination of \ref
  31603. + * portcapabilities "Port capabilities"
  31604. + * values.
  31605. + */
  31606. +
  31607. +};
  31608. diff -Nur linux-3.18.14/drivers/media/platform/bcm2835/mmal-parameters.h linux-rpi/drivers/media/platform/bcm2835/mmal-parameters.h
  31609. --- linux-3.18.14/drivers/media/platform/bcm2835/mmal-parameters.h 1969-12-31 18:00:00.000000000 -0600
  31610. +++ linux-rpi/drivers/media/platform/bcm2835/mmal-parameters.h 2015-05-31 14:46:10.937660979 -0500
  31611. @@ -0,0 +1,656 @@
  31612. +/*
  31613. + * Broadcom BM2835 V4L2 driver
  31614. + *
  31615. + * Copyright © 2013 Raspberry Pi (Trading) Ltd.
  31616. + *
  31617. + * This file is subject to the terms and conditions of the GNU General Public
  31618. + * License. See the file COPYING in the main directory of this archive
  31619. + * for more details.
  31620. + *
  31621. + * Authors: Vincent Sanders <vincent.sanders@collabora.co.uk>
  31622. + * Dave Stevenson <dsteve@broadcom.com>
  31623. + * Simon Mellor <simellor@broadcom.com>
  31624. + * Luke Diamand <luked@broadcom.com>
  31625. + */
  31626. +
  31627. +/* common parameters */
  31628. +
  31629. +/** @name Parameter groups
  31630. + * Parameters are divided into groups, and then allocated sequentially within
  31631. + * a group using an enum.
  31632. + * @{
  31633. + */
  31634. +
  31635. +/** Common parameter ID group, used with many types of component. */
  31636. +#define MMAL_PARAMETER_GROUP_COMMON (0<<16)
  31637. +/** Camera-specific parameter ID group. */
  31638. +#define MMAL_PARAMETER_GROUP_CAMERA (1<<16)
  31639. +/** Video-specific parameter ID group. */
  31640. +#define MMAL_PARAMETER_GROUP_VIDEO (2<<16)
  31641. +/** Audio-specific parameter ID group. */
  31642. +#define MMAL_PARAMETER_GROUP_AUDIO (3<<16)
  31643. +/** Clock-specific parameter ID group. */
  31644. +#define MMAL_PARAMETER_GROUP_CLOCK (4<<16)
  31645. +/** Miracast-specific parameter ID group. */
  31646. +#define MMAL_PARAMETER_GROUP_MIRACAST (5<<16)
  31647. +
  31648. +/* Common parameters */
  31649. +enum mmal_parameter_common_type {
  31650. + MMAL_PARAMETER_UNUSED /**< Never a valid parameter ID */
  31651. + = MMAL_PARAMETER_GROUP_COMMON,
  31652. + MMAL_PARAMETER_SUPPORTED_ENCODINGS, /**< MMAL_PARAMETER_ENCODING_T */
  31653. + MMAL_PARAMETER_URI, /**< MMAL_PARAMETER_URI_T */
  31654. +
  31655. + /** MMAL_PARAMETER_CHANGE_EVENT_REQUEST_T */
  31656. + MMAL_PARAMETER_CHANGE_EVENT_REQUEST,
  31657. +
  31658. + /** MMAL_PARAMETER_BOOLEAN_T */
  31659. + MMAL_PARAMETER_ZERO_COPY,
  31660. +
  31661. + /**< MMAL_PARAMETER_BUFFER_REQUIREMENTS_T */
  31662. + MMAL_PARAMETER_BUFFER_REQUIREMENTS,
  31663. +
  31664. + MMAL_PARAMETER_STATISTICS, /**< MMAL_PARAMETER_STATISTICS_T */
  31665. + MMAL_PARAMETER_CORE_STATISTICS, /**< MMAL_PARAMETER_CORE_STATISTICS_T */
  31666. + MMAL_PARAMETER_MEM_USAGE, /**< MMAL_PARAMETER_MEM_USAGE_T */
  31667. + MMAL_PARAMETER_BUFFER_FLAG_FILTER, /**< MMAL_PARAMETER_UINT32_T */
  31668. + MMAL_PARAMETER_SEEK, /**< MMAL_PARAMETER_SEEK_T */
  31669. + MMAL_PARAMETER_POWERMON_ENABLE, /**< MMAL_PARAMETER_BOOLEAN_T */
  31670. + MMAL_PARAMETER_LOGGING, /**< MMAL_PARAMETER_LOGGING_T */
  31671. + MMAL_PARAMETER_SYSTEM_TIME, /**< MMAL_PARAMETER_UINT64_T */
  31672. + MMAL_PARAMETER_NO_IMAGE_PADDING /**< MMAL_PARAMETER_BOOLEAN_T */
  31673. +};
  31674. +
  31675. +/* camera parameters */
  31676. +
  31677. +enum mmal_parameter_camera_type {
  31678. + /* 0 */
  31679. + /** @ref MMAL_PARAMETER_THUMBNAIL_CONFIG_T */
  31680. + MMAL_PARAMETER_THUMBNAIL_CONFIGURATION
  31681. + = MMAL_PARAMETER_GROUP_CAMERA,
  31682. + MMAL_PARAMETER_CAPTURE_QUALITY, /**< Unused? */
  31683. + MMAL_PARAMETER_ROTATION, /**< @ref MMAL_PARAMETER_INT32_T */
  31684. + MMAL_PARAMETER_EXIF_DISABLE, /**< @ref MMAL_PARAMETER_BOOLEAN_T */
  31685. + MMAL_PARAMETER_EXIF, /**< @ref MMAL_PARAMETER_EXIF_T */
  31686. + MMAL_PARAMETER_AWB_MODE, /**< @ref MMAL_PARAM_AWBMODE_T */
  31687. + MMAL_PARAMETER_IMAGE_EFFECT, /**< @ref MMAL_PARAMETER_IMAGEFX_T */
  31688. + MMAL_PARAMETER_COLOUR_EFFECT, /**< @ref MMAL_PARAMETER_COLOURFX_T */
  31689. + MMAL_PARAMETER_FLICKER_AVOID, /**< @ref MMAL_PARAMETER_FLICKERAVOID_T */
  31690. + MMAL_PARAMETER_FLASH, /**< @ref MMAL_PARAMETER_FLASH_T */
  31691. + MMAL_PARAMETER_REDEYE, /**< @ref MMAL_PARAMETER_REDEYE_T */
  31692. + MMAL_PARAMETER_FOCUS, /**< @ref MMAL_PARAMETER_FOCUS_T */
  31693. + MMAL_PARAMETER_FOCAL_LENGTHS, /**< Unused? */
  31694. + MMAL_PARAMETER_EXPOSURE_COMP, /**< @ref MMAL_PARAMETER_INT32_T */
  31695. + MMAL_PARAMETER_ZOOM, /**< @ref MMAL_PARAMETER_SCALEFACTOR_T */
  31696. + MMAL_PARAMETER_MIRROR, /**< @ref MMAL_PARAMETER_MIRROR_T */
  31697. +
  31698. + /* 0x10 */
  31699. + MMAL_PARAMETER_CAMERA_NUM, /**< @ref MMAL_PARAMETER_UINT32_T */
  31700. + MMAL_PARAMETER_CAPTURE, /**< @ref MMAL_PARAMETER_BOOLEAN_T */
  31701. + MMAL_PARAMETER_EXPOSURE_MODE, /**< @ref MMAL_PARAMETER_EXPOSUREMODE_T */
  31702. + MMAL_PARAMETER_EXP_METERING_MODE, /**< @ref MMAL_PARAMETER_EXPOSUREMETERINGMODE_T */
  31703. + MMAL_PARAMETER_FOCUS_STATUS, /**< @ref MMAL_PARAMETER_FOCUS_STATUS_T */
  31704. + MMAL_PARAMETER_CAMERA_CONFIG, /**< @ref MMAL_PARAMETER_CAMERA_CONFIG_T */
  31705. + MMAL_PARAMETER_CAPTURE_STATUS, /**< @ref MMAL_PARAMETER_CAPTURE_STATUS_T */
  31706. + MMAL_PARAMETER_FACE_TRACK, /**< @ref MMAL_PARAMETER_FACE_TRACK_T */
  31707. + MMAL_PARAMETER_DRAW_BOX_FACES_AND_FOCUS, /**< @ref MMAL_PARAMETER_BOOLEAN_T */
  31708. + MMAL_PARAMETER_JPEG_Q_FACTOR, /**< @ref MMAL_PARAMETER_UINT32_T */
  31709. + MMAL_PARAMETER_FRAME_RATE, /**< @ref MMAL_PARAMETER_FRAME_RATE_T */
  31710. + MMAL_PARAMETER_USE_STC, /**< @ref MMAL_PARAMETER_CAMERA_STC_MODE_T */
  31711. + MMAL_PARAMETER_CAMERA_INFO, /**< @ref MMAL_PARAMETER_CAMERA_INFO_T */
  31712. + MMAL_PARAMETER_VIDEO_STABILISATION, /**< @ref MMAL_PARAMETER_BOOLEAN_T */
  31713. + MMAL_PARAMETER_FACE_TRACK_RESULTS, /**< @ref MMAL_PARAMETER_FACE_TRACK_RESULTS_T */
  31714. + MMAL_PARAMETER_ENABLE_RAW_CAPTURE, /**< @ref MMAL_PARAMETER_BOOLEAN_T */
  31715. +
  31716. + /* 0x20 */
  31717. + MMAL_PARAMETER_DPF_FILE, /**< @ref MMAL_PARAMETER_URI_T */
  31718. + MMAL_PARAMETER_ENABLE_DPF_FILE, /**< @ref MMAL_PARAMETER_BOOLEAN_T */
  31719. + MMAL_PARAMETER_DPF_FAIL_IS_FATAL, /**< @ref MMAL_PARAMETER_BOOLEAN_T */
  31720. + MMAL_PARAMETER_CAPTURE_MODE, /**< @ref MMAL_PARAMETER_CAPTUREMODE_T */
  31721. + MMAL_PARAMETER_FOCUS_REGIONS, /**< @ref MMAL_PARAMETER_FOCUS_REGIONS_T */
  31722. + MMAL_PARAMETER_INPUT_CROP, /**< @ref MMAL_PARAMETER_INPUT_CROP_T */
  31723. + MMAL_PARAMETER_SENSOR_INFORMATION, /**< @ref MMAL_PARAMETER_SENSOR_INFORMATION_T */
  31724. + MMAL_PARAMETER_FLASH_SELECT, /**< @ref MMAL_PARAMETER_FLASH_SELECT_T */
  31725. + MMAL_PARAMETER_FIELD_OF_VIEW, /**< @ref MMAL_PARAMETER_FIELD_OF_VIEW_T */
  31726. + MMAL_PARAMETER_HIGH_DYNAMIC_RANGE, /**< @ref MMAL_PARAMETER_BOOLEAN_T */
  31727. + MMAL_PARAMETER_DYNAMIC_RANGE_COMPRESSION, /**< @ref MMAL_PARAMETER_DRC_T */
  31728. + MMAL_PARAMETER_ALGORITHM_CONTROL, /**< @ref MMAL_PARAMETER_ALGORITHM_CONTROL_T */
  31729. + MMAL_PARAMETER_SHARPNESS, /**< @ref MMAL_PARAMETER_RATIONAL_T */
  31730. + MMAL_PARAMETER_CONTRAST, /**< @ref MMAL_PARAMETER_RATIONAL_T */
  31731. + MMAL_PARAMETER_BRIGHTNESS, /**< @ref MMAL_PARAMETER_RATIONAL_T */
  31732. + MMAL_PARAMETER_SATURATION, /**< @ref MMAL_PARAMETER_RATIONAL_T */
  31733. +
  31734. + /* 0x30 */
  31735. + MMAL_PARAMETER_ISO, /**< @ref MMAL_PARAMETER_UINT32_T */
  31736. + MMAL_PARAMETER_ANTISHAKE, /**< @ref MMAL_PARAMETER_BOOLEAN_T */
  31737. +
  31738. + /** @ref MMAL_PARAMETER_IMAGEFX_PARAMETERS_T */
  31739. + MMAL_PARAMETER_IMAGE_EFFECT_PARAMETERS,
  31740. +
  31741. + /** @ref MMAL_PARAMETER_BOOLEAN_T */
  31742. + MMAL_PARAMETER_CAMERA_BURST_CAPTURE,
  31743. +
  31744. + /** @ref MMAL_PARAMETER_UINT32_T */
  31745. + MMAL_PARAMETER_CAMERA_MIN_ISO,
  31746. +
  31747. + /** @ref MMAL_PARAMETER_CAMERA_USE_CASE_T */
  31748. + MMAL_PARAMETER_CAMERA_USE_CASE,
  31749. +
  31750. + /**< @ref MMAL_PARAMETER_BOOLEAN_T */
  31751. + MMAL_PARAMETER_CAPTURE_STATS_PASS,
  31752. +
  31753. + /** @ref MMAL_PARAMETER_UINT32_T */
  31754. + MMAL_PARAMETER_CAMERA_CUSTOM_SENSOR_CONFIG,
  31755. +
  31756. + /** @ref MMAL_PARAMETER_BOOLEAN_T */
  31757. + MMAL_PARAMETER_ENABLE_REGISTER_FILE,
  31758. +
  31759. + /** @ref MMAL_PARAMETER_BOOLEAN_T */
  31760. + MMAL_PARAMETER_REGISTER_FAIL_IS_FATAL,
  31761. +
  31762. + /** @ref MMAL_PARAMETER_CONFIGFILE_T */
  31763. + MMAL_PARAMETER_CONFIGFILE_REGISTERS,
  31764. +
  31765. + /** @ref MMAL_PARAMETER_CONFIGFILE_CHUNK_T */
  31766. + MMAL_PARAMETER_CONFIGFILE_CHUNK_REGISTERS,
  31767. + MMAL_PARAMETER_JPEG_ATTACH_LOG, /**< @ref MMAL_PARAMETER_BOOLEAN_T */
  31768. + MMAL_PARAMETER_ZERO_SHUTTER_LAG, /**< @ref MMAL_PARAMETER_ZEROSHUTTERLAG_T */
  31769. + MMAL_PARAMETER_FPS_RANGE, /**< @ref MMAL_PARAMETER_FPS_RANGE_T */
  31770. + MMAL_PARAMETER_CAPTURE_EXPOSURE_COMP, /**< @ref MMAL_PARAMETER_INT32_T */
  31771. +
  31772. + /* 0x40 */
  31773. + MMAL_PARAMETER_SW_SHARPEN_DISABLE, /**< @ref MMAL_PARAMETER_BOOLEAN_T */
  31774. + MMAL_PARAMETER_FLASH_REQUIRED, /**< @ref MMAL_PARAMETER_BOOLEAN_T */
  31775. + MMAL_PARAMETER_SW_SATURATION_DISABLE, /**< @ref MMAL_PARAMETER_BOOLEAN_T */
  31776. + MMAL_PARAMETER_SHUTTER_SPEED, /**< Takes a @ref MMAL_PARAMETER_UINT32_T */
  31777. + MMAL_PARAMETER_CUSTOM_AWB_GAINS, /**< Takes a @ref MMAL_PARAMETER_AWB_GAINS_T */
  31778. +};
  31779. +
  31780. +struct mmal_parameter_rational {
  31781. + s32 num; /**< Numerator */
  31782. + s32 den; /**< Denominator */
  31783. +};
  31784. +
  31785. +enum mmal_parameter_camera_config_timestamp_mode {
  31786. + MMAL_PARAM_TIMESTAMP_MODE_ZERO = 0, /* Always timestamp frames as 0 */
  31787. + MMAL_PARAM_TIMESTAMP_MODE_RAW_STC, /* Use the raw STC value
  31788. + * for the frame timestamp
  31789. + */
  31790. + MMAL_PARAM_TIMESTAMP_MODE_RESET_STC, /* Use the STC timestamp
  31791. + * but subtract the
  31792. + * timestamp of the first
  31793. + * frame sent to give a
  31794. + * zero based timestamp.
  31795. + */
  31796. +};
  31797. +
  31798. +struct mmal_parameter_fps_range {
  31799. + /**< Low end of the permitted framerate range */
  31800. + struct mmal_parameter_rational fps_low;
  31801. + /**< High end of the permitted framerate range */
  31802. + struct mmal_parameter_rational fps_high;
  31803. +};
  31804. +
  31805. +
  31806. +/* camera configuration parameter */
  31807. +struct mmal_parameter_camera_config {
  31808. + /* Parameters for setting up the image pools */
  31809. + u32 max_stills_w; /* Max size of stills capture */
  31810. + u32 max_stills_h;
  31811. + u32 stills_yuv422; /* Allow YUV422 stills capture */
  31812. + u32 one_shot_stills; /* Continuous or one shot stills captures. */
  31813. +
  31814. + u32 max_preview_video_w; /* Max size of the preview or video
  31815. + * capture frames
  31816. + */
  31817. + u32 max_preview_video_h;
  31818. + u32 num_preview_video_frames;
  31819. +
  31820. + /** Sets the height of the circular buffer for stills capture. */
  31821. + u32 stills_capture_circular_buffer_height;
  31822. +
  31823. + /** Allows preview/encode to resume as fast as possible after the stills
  31824. + * input frame has been received, and then processes the still frame in
  31825. + * the background whilst preview/encode has resumed.
  31826. + * Actual mode is controlled by MMAL_PARAMETER_CAPTURE_MODE.
  31827. + */
  31828. + u32 fast_preview_resume;
  31829. +
  31830. + /** Selects algorithm for timestamping frames if
  31831. + * there is no clock component connected.
  31832. + * enum mmal_parameter_camera_config_timestamp_mode
  31833. + */
  31834. + s32 use_stc_timestamp;
  31835. +};
  31836. +
  31837. +
  31838. +enum mmal_parameter_exposuremode {
  31839. + MMAL_PARAM_EXPOSUREMODE_OFF,
  31840. + MMAL_PARAM_EXPOSUREMODE_AUTO,
  31841. + MMAL_PARAM_EXPOSUREMODE_NIGHT,
  31842. + MMAL_PARAM_EXPOSUREMODE_NIGHTPREVIEW,
  31843. + MMAL_PARAM_EXPOSUREMODE_BACKLIGHT,
  31844. + MMAL_PARAM_EXPOSUREMODE_SPOTLIGHT,
  31845. + MMAL_PARAM_EXPOSUREMODE_SPORTS,
  31846. + MMAL_PARAM_EXPOSUREMODE_SNOW,
  31847. + MMAL_PARAM_EXPOSUREMODE_BEACH,
  31848. + MMAL_PARAM_EXPOSUREMODE_VERYLONG,
  31849. + MMAL_PARAM_EXPOSUREMODE_FIXEDFPS,
  31850. + MMAL_PARAM_EXPOSUREMODE_ANTISHAKE,
  31851. + MMAL_PARAM_EXPOSUREMODE_FIREWORKS,
  31852. +};
  31853. +
  31854. +enum mmal_parameter_exposuremeteringmode {
  31855. + MMAL_PARAM_EXPOSUREMETERINGMODE_AVERAGE,
  31856. + MMAL_PARAM_EXPOSUREMETERINGMODE_SPOT,
  31857. + MMAL_PARAM_EXPOSUREMETERINGMODE_BACKLIT,
  31858. + MMAL_PARAM_EXPOSUREMETERINGMODE_MATRIX,
  31859. +};
  31860. +
  31861. +enum mmal_parameter_awbmode {
  31862. + MMAL_PARAM_AWBMODE_OFF,
  31863. + MMAL_PARAM_AWBMODE_AUTO,
  31864. + MMAL_PARAM_AWBMODE_SUNLIGHT,
  31865. + MMAL_PARAM_AWBMODE_CLOUDY,
  31866. + MMAL_PARAM_AWBMODE_SHADE,
  31867. + MMAL_PARAM_AWBMODE_TUNGSTEN,
  31868. + MMAL_PARAM_AWBMODE_FLUORESCENT,
  31869. + MMAL_PARAM_AWBMODE_INCANDESCENT,
  31870. + MMAL_PARAM_AWBMODE_FLASH,
  31871. + MMAL_PARAM_AWBMODE_HORIZON,
  31872. +};
  31873. +
  31874. +enum mmal_parameter_imagefx {
  31875. + MMAL_PARAM_IMAGEFX_NONE,
  31876. + MMAL_PARAM_IMAGEFX_NEGATIVE,
  31877. + MMAL_PARAM_IMAGEFX_SOLARIZE,
  31878. + MMAL_PARAM_IMAGEFX_POSTERIZE,
  31879. + MMAL_PARAM_IMAGEFX_WHITEBOARD,
  31880. + MMAL_PARAM_IMAGEFX_BLACKBOARD,
  31881. + MMAL_PARAM_IMAGEFX_SKETCH,
  31882. + MMAL_PARAM_IMAGEFX_DENOISE,
  31883. + MMAL_PARAM_IMAGEFX_EMBOSS,
  31884. + MMAL_PARAM_IMAGEFX_OILPAINT,
  31885. + MMAL_PARAM_IMAGEFX_HATCH,
  31886. + MMAL_PARAM_IMAGEFX_GPEN,
  31887. + MMAL_PARAM_IMAGEFX_PASTEL,
  31888. + MMAL_PARAM_IMAGEFX_WATERCOLOUR,
  31889. + MMAL_PARAM_IMAGEFX_FILM,
  31890. + MMAL_PARAM_IMAGEFX_BLUR,
  31891. + MMAL_PARAM_IMAGEFX_SATURATION,
  31892. + MMAL_PARAM_IMAGEFX_COLOURSWAP,
  31893. + MMAL_PARAM_IMAGEFX_WASHEDOUT,
  31894. + MMAL_PARAM_IMAGEFX_POSTERISE,
  31895. + MMAL_PARAM_IMAGEFX_COLOURPOINT,
  31896. + MMAL_PARAM_IMAGEFX_COLOURBALANCE,
  31897. + MMAL_PARAM_IMAGEFX_CARTOON,
  31898. +};
  31899. +
  31900. +enum MMAL_PARAM_FLICKERAVOID_T {
  31901. + MMAL_PARAM_FLICKERAVOID_OFF,
  31902. + MMAL_PARAM_FLICKERAVOID_AUTO,
  31903. + MMAL_PARAM_FLICKERAVOID_50HZ,
  31904. + MMAL_PARAM_FLICKERAVOID_60HZ,
  31905. + MMAL_PARAM_FLICKERAVOID_MAX = 0x7FFFFFFF
  31906. +};
  31907. +
  31908. +struct mmal_parameter_awbgains {
  31909. + struct mmal_parameter_rational r_gain; /**< Red gain */
  31910. + struct mmal_parameter_rational b_gain; /**< Blue gain */
  31911. +};
  31912. +
  31913. +/** Manner of video rate control */
  31914. +enum mmal_parameter_rate_control_mode {
  31915. + MMAL_VIDEO_RATECONTROL_DEFAULT,
  31916. + MMAL_VIDEO_RATECONTROL_VARIABLE,
  31917. + MMAL_VIDEO_RATECONTROL_CONSTANT,
  31918. + MMAL_VIDEO_RATECONTROL_VARIABLE_SKIP_FRAMES,
  31919. + MMAL_VIDEO_RATECONTROL_CONSTANT_SKIP_FRAMES
  31920. +};
  31921. +
  31922. +enum mmal_video_profile {
  31923. + MMAL_VIDEO_PROFILE_H263_BASELINE,
  31924. + MMAL_VIDEO_PROFILE_H263_H320CODING,
  31925. + MMAL_VIDEO_PROFILE_H263_BACKWARDCOMPATIBLE,
  31926. + MMAL_VIDEO_PROFILE_H263_ISWV2,
  31927. + MMAL_VIDEO_PROFILE_H263_ISWV3,
  31928. + MMAL_VIDEO_PROFILE_H263_HIGHCOMPRESSION,
  31929. + MMAL_VIDEO_PROFILE_H263_INTERNET,
  31930. + MMAL_VIDEO_PROFILE_H263_INTERLACE,
  31931. + MMAL_VIDEO_PROFILE_H263_HIGHLATENCY,
  31932. + MMAL_VIDEO_PROFILE_MP4V_SIMPLE,
  31933. + MMAL_VIDEO_PROFILE_MP4V_SIMPLESCALABLE,
  31934. + MMAL_VIDEO_PROFILE_MP4V_CORE,
  31935. + MMAL_VIDEO_PROFILE_MP4V_MAIN,
  31936. + MMAL_VIDEO_PROFILE_MP4V_NBIT,
  31937. + MMAL_VIDEO_PROFILE_MP4V_SCALABLETEXTURE,
  31938. + MMAL_VIDEO_PROFILE_MP4V_SIMPLEFACE,
  31939. + MMAL_VIDEO_PROFILE_MP4V_SIMPLEFBA,
  31940. + MMAL_VIDEO_PROFILE_MP4V_BASICANIMATED,
  31941. + MMAL_VIDEO_PROFILE_MP4V_HYBRID,
  31942. + MMAL_VIDEO_PROFILE_MP4V_ADVANCEDREALTIME,
  31943. + MMAL_VIDEO_PROFILE_MP4V_CORESCALABLE,
  31944. + MMAL_VIDEO_PROFILE_MP4V_ADVANCEDCODING,
  31945. + MMAL_VIDEO_PROFILE_MP4V_ADVANCEDCORE,
  31946. + MMAL_VIDEO_PROFILE_MP4V_ADVANCEDSCALABLE,
  31947. + MMAL_VIDEO_PROFILE_MP4V_ADVANCEDSIMPLE,
  31948. + MMAL_VIDEO_PROFILE_H264_BASELINE,
  31949. + MMAL_VIDEO_PROFILE_H264_MAIN,
  31950. + MMAL_VIDEO_PROFILE_H264_EXTENDED,
  31951. + MMAL_VIDEO_PROFILE_H264_HIGH,
  31952. + MMAL_VIDEO_PROFILE_H264_HIGH10,
  31953. + MMAL_VIDEO_PROFILE_H264_HIGH422,
  31954. + MMAL_VIDEO_PROFILE_H264_HIGH444,
  31955. + MMAL_VIDEO_PROFILE_H264_CONSTRAINED_BASELINE,
  31956. + MMAL_VIDEO_PROFILE_DUMMY = 0x7FFFFFFF
  31957. +};
  31958. +
  31959. +enum mmal_video_level {
  31960. + MMAL_VIDEO_LEVEL_H263_10,
  31961. + MMAL_VIDEO_LEVEL_H263_20,
  31962. + MMAL_VIDEO_LEVEL_H263_30,
  31963. + MMAL_VIDEO_LEVEL_H263_40,
  31964. + MMAL_VIDEO_LEVEL_H263_45,
  31965. + MMAL_VIDEO_LEVEL_H263_50,
  31966. + MMAL_VIDEO_LEVEL_H263_60,
  31967. + MMAL_VIDEO_LEVEL_H263_70,
  31968. + MMAL_VIDEO_LEVEL_MP4V_0,
  31969. + MMAL_VIDEO_LEVEL_MP4V_0b,
  31970. + MMAL_VIDEO_LEVEL_MP4V_1,
  31971. + MMAL_VIDEO_LEVEL_MP4V_2,
  31972. + MMAL_VIDEO_LEVEL_MP4V_3,
  31973. + MMAL_VIDEO_LEVEL_MP4V_4,
  31974. + MMAL_VIDEO_LEVEL_MP4V_4a,
  31975. + MMAL_VIDEO_LEVEL_MP4V_5,
  31976. + MMAL_VIDEO_LEVEL_MP4V_6,
  31977. + MMAL_VIDEO_LEVEL_H264_1,
  31978. + MMAL_VIDEO_LEVEL_H264_1b,
  31979. + MMAL_VIDEO_LEVEL_H264_11,
  31980. + MMAL_VIDEO_LEVEL_H264_12,
  31981. + MMAL_VIDEO_LEVEL_H264_13,
  31982. + MMAL_VIDEO_LEVEL_H264_2,
  31983. + MMAL_VIDEO_LEVEL_H264_21,
  31984. + MMAL_VIDEO_LEVEL_H264_22,
  31985. + MMAL_VIDEO_LEVEL_H264_3,
  31986. + MMAL_VIDEO_LEVEL_H264_31,
  31987. + MMAL_VIDEO_LEVEL_H264_32,
  31988. + MMAL_VIDEO_LEVEL_H264_4,
  31989. + MMAL_VIDEO_LEVEL_H264_41,
  31990. + MMAL_VIDEO_LEVEL_H264_42,
  31991. + MMAL_VIDEO_LEVEL_H264_5,
  31992. + MMAL_VIDEO_LEVEL_H264_51,
  31993. + MMAL_VIDEO_LEVEL_DUMMY = 0x7FFFFFFF
  31994. +};
  31995. +
  31996. +struct mmal_parameter_video_profile {
  31997. + enum mmal_video_profile profile;
  31998. + enum mmal_video_level level;
  31999. +};
  32000. +
  32001. +/* video parameters */
  32002. +
  32003. +enum mmal_parameter_video_type {
  32004. + /** @ref MMAL_DISPLAYREGION_T */
  32005. + MMAL_PARAMETER_DISPLAYREGION = MMAL_PARAMETER_GROUP_VIDEO,
  32006. +
  32007. + /** @ref MMAL_PARAMETER_VIDEO_PROFILE_T */
  32008. + MMAL_PARAMETER_SUPPORTED_PROFILES,
  32009. +
  32010. + /** @ref MMAL_PARAMETER_VIDEO_PROFILE_T */
  32011. + MMAL_PARAMETER_PROFILE,
  32012. +
  32013. + /** @ref MMAL_PARAMETER_UINT32_T */
  32014. + MMAL_PARAMETER_INTRAPERIOD,
  32015. +
  32016. + /** @ref MMAL_PARAMETER_VIDEO_RATECONTROL_T */
  32017. + MMAL_PARAMETER_RATECONTROL,
  32018. +
  32019. + /** @ref MMAL_PARAMETER_VIDEO_NALUNITFORMAT_T */
  32020. + MMAL_PARAMETER_NALUNITFORMAT,
  32021. +
  32022. + /** @ref MMAL_PARAMETER_BOOLEAN_T */
  32023. + MMAL_PARAMETER_MINIMISE_FRAGMENTATION,
  32024. +
  32025. + /** @ref MMAL_PARAMETER_UINT32_T.
  32026. + * Setting the value to zero resets to the default (one slice per frame).
  32027. + */
  32028. + MMAL_PARAMETER_MB_ROWS_PER_SLICE,
  32029. +
  32030. + /** @ref MMAL_PARAMETER_VIDEO_LEVEL_EXTENSION_T */
  32031. + MMAL_PARAMETER_VIDEO_LEVEL_EXTENSION,
  32032. +
  32033. + /** @ref MMAL_PARAMETER_VIDEO_EEDE_ENABLE_T */
  32034. + MMAL_PARAMETER_VIDEO_EEDE_ENABLE,
  32035. +
  32036. + /** @ref MMAL_PARAMETER_VIDEO_EEDE_LOSSRATE_T */
  32037. + MMAL_PARAMETER_VIDEO_EEDE_LOSSRATE,
  32038. +
  32039. + /** @ref MMAL_PARAMETER_BOOLEAN_T. Request an I-frame. */
  32040. + MMAL_PARAMETER_VIDEO_REQUEST_I_FRAME,
  32041. + /** @ref MMAL_PARAMETER_VIDEO_INTRA_REFRESH_T */
  32042. + MMAL_PARAMETER_VIDEO_INTRA_REFRESH,
  32043. +
  32044. + /** @ref MMAL_PARAMETER_BOOLEAN_T. */
  32045. + MMAL_PARAMETER_VIDEO_IMMUTABLE_INPUT,
  32046. +
  32047. + /** @ref MMAL_PARAMETER_UINT32_T. Run-time bit rate control */
  32048. + MMAL_PARAMETER_VIDEO_BIT_RATE,
  32049. +
  32050. + /** @ref MMAL_PARAMETER_FRAME_RATE_T */
  32051. + MMAL_PARAMETER_VIDEO_FRAME_RATE,
  32052. +
  32053. + /** @ref MMAL_PARAMETER_UINT32_T. */
  32054. + MMAL_PARAMETER_VIDEO_ENCODE_MIN_QUANT,
  32055. +
  32056. + /** @ref MMAL_PARAMETER_UINT32_T. */
  32057. + MMAL_PARAMETER_VIDEO_ENCODE_MAX_QUANT,
  32058. +
  32059. + /** @ref MMAL_PARAMETER_VIDEO_ENCODE_RC_MODEL_T. */
  32060. + MMAL_PARAMETER_VIDEO_ENCODE_RC_MODEL,
  32061. +
  32062. + MMAL_PARAMETER_EXTRA_BUFFERS, /**< @ref MMAL_PARAMETER_UINT32_T. */
  32063. + /** @ref MMAL_PARAMETER_UINT32_T.
  32064. + * Changing this parameter from the default can reduce frame rate
  32065. + * because image buffers need to be re-pitched.
  32066. + */
  32067. + MMAL_PARAMETER_VIDEO_ALIGN_HORIZ,
  32068. +
  32069. + /** @ref MMAL_PARAMETER_UINT32_T.
  32070. + * Changing this parameter from the default can reduce frame rate
  32071. + * because image buffers need to be re-pitched.
  32072. + */
  32073. + MMAL_PARAMETER_VIDEO_ALIGN_VERT,
  32074. +
  32075. + /** @ref MMAL_PARAMETER_BOOLEAN_T. */
  32076. + MMAL_PARAMETER_VIDEO_DROPPABLE_PFRAMES,
  32077. +
  32078. + /** @ref MMAL_PARAMETER_UINT32_T. */
  32079. + MMAL_PARAMETER_VIDEO_ENCODE_INITIAL_QUANT,
  32080. +
  32081. + /**< @ref MMAL_PARAMETER_UINT32_T. */
  32082. + MMAL_PARAMETER_VIDEO_ENCODE_QP_P,
  32083. +
  32084. + /**< @ref MMAL_PARAMETER_UINT32_T. */
  32085. + MMAL_PARAMETER_VIDEO_ENCODE_RC_SLICE_DQUANT,
  32086. +
  32087. + /** @ref MMAL_PARAMETER_UINT32_T */
  32088. + MMAL_PARAMETER_VIDEO_ENCODE_FRAME_LIMIT_BITS,
  32089. +
  32090. + /** @ref MMAL_PARAMETER_UINT32_T. */
  32091. + MMAL_PARAMETER_VIDEO_ENCODE_PEAK_RATE,
  32092. +
  32093. + /* H264 specific parameters */
  32094. +
  32095. + /** @ref MMAL_PARAMETER_BOOLEAN_T. */
  32096. + MMAL_PARAMETER_VIDEO_ENCODE_H264_DISABLE_CABAC,
  32097. +
  32098. + /** @ref MMAL_PARAMETER_BOOLEAN_T. */
  32099. + MMAL_PARAMETER_VIDEO_ENCODE_H264_LOW_LATENCY,
  32100. +
  32101. + /** @ref MMAL_PARAMETER_BOOLEAN_T. */
  32102. + MMAL_PARAMETER_VIDEO_ENCODE_H264_AU_DELIMITERS,
  32103. +
  32104. + /** @ref MMAL_PARAMETER_UINT32_T. */
  32105. + MMAL_PARAMETER_VIDEO_ENCODE_H264_DEBLOCK_IDC,
  32106. +
  32107. + /** @ref MMAL_PARAMETER_VIDEO_ENCODER_H264_MB_INTRA_MODES_T. */
  32108. + MMAL_PARAMETER_VIDEO_ENCODE_H264_MB_INTRA_MODE,
  32109. +
  32110. + /** @ref MMAL_PARAMETER_BOOLEAN_T */
  32111. + MMAL_PARAMETER_VIDEO_ENCODE_HEADER_ON_OPEN,
  32112. +
  32113. + /** @ref MMAL_PARAMETER_BOOLEAN_T */
  32114. + MMAL_PARAMETER_VIDEO_ENCODE_PRECODE_FOR_QP,
  32115. +
  32116. + /** @ref MMAL_PARAMETER_VIDEO_DRM_INIT_INFO_T. */
  32117. + MMAL_PARAMETER_VIDEO_DRM_INIT_INFO,
  32118. +
  32119. + /** @ref MMAL_PARAMETER_BOOLEAN_T */
  32120. + MMAL_PARAMETER_VIDEO_TIMESTAMP_FIFO,
  32121. +
  32122. + /** @ref MMAL_PARAMETER_BOOLEAN_T */
  32123. + MMAL_PARAMETER_VIDEO_DECODE_ERROR_CONCEALMENT,
  32124. +
  32125. + /** @ref MMAL_PARAMETER_VIDEO_DRM_PROTECT_BUFFER_T. */
  32126. + MMAL_PARAMETER_VIDEO_DRM_PROTECT_BUFFER,
  32127. +
  32128. + /** @ref MMAL_PARAMETER_BYTES_T */
  32129. + MMAL_PARAMETER_VIDEO_DECODE_CONFIG_VD3,
  32130. +
  32131. + /**< @ref MMAL_PARAMETER_BOOLEAN_T */
  32132. + MMAL_PARAMETER_VIDEO_ENCODE_H264_VCL_HRD_PARAMETERS,
  32133. +
  32134. + /**< @ref MMAL_PARAMETER_BOOLEAN_T */
  32135. + MMAL_PARAMETER_VIDEO_ENCODE_H264_LOW_DELAY_HRD_FLAG,
  32136. +
  32137. + /**< @ref MMAL_PARAMETER_BOOLEAN_T */
  32138. + MMAL_PARAMETER_VIDEO_ENCODE_INLINE_HEADER
  32139. +};
  32140. +
  32141. +/** Valid mirror modes */
  32142. +enum mmal_parameter_mirror {
  32143. + MMAL_PARAM_MIRROR_NONE,
  32144. + MMAL_PARAM_MIRROR_VERTICAL,
  32145. + MMAL_PARAM_MIRROR_HORIZONTAL,
  32146. + MMAL_PARAM_MIRROR_BOTH,
  32147. +};
  32148. +
  32149. +enum mmal_parameter_displaytransform {
  32150. + MMAL_DISPLAY_ROT0 = 0,
  32151. + MMAL_DISPLAY_MIRROR_ROT0 = 1,
  32152. + MMAL_DISPLAY_MIRROR_ROT180 = 2,
  32153. + MMAL_DISPLAY_ROT180 = 3,
  32154. + MMAL_DISPLAY_MIRROR_ROT90 = 4,
  32155. + MMAL_DISPLAY_ROT270 = 5,
  32156. + MMAL_DISPLAY_ROT90 = 6,
  32157. + MMAL_DISPLAY_MIRROR_ROT270 = 7,
  32158. +};
  32159. +
  32160. +enum mmal_parameter_displaymode {
  32161. + MMAL_DISPLAY_MODE_FILL = 0,
  32162. + MMAL_DISPLAY_MODE_LETTERBOX = 1,
  32163. +};
  32164. +
  32165. +enum mmal_parameter_displayset {
  32166. + MMAL_DISPLAY_SET_NONE = 0,
  32167. + MMAL_DISPLAY_SET_NUM = 1,
  32168. + MMAL_DISPLAY_SET_FULLSCREEN = 2,
  32169. + MMAL_DISPLAY_SET_TRANSFORM = 4,
  32170. + MMAL_DISPLAY_SET_DEST_RECT = 8,
  32171. + MMAL_DISPLAY_SET_SRC_RECT = 0x10,
  32172. + MMAL_DISPLAY_SET_MODE = 0x20,
  32173. + MMAL_DISPLAY_SET_PIXEL = 0x40,
  32174. + MMAL_DISPLAY_SET_NOASPECT = 0x80,
  32175. + MMAL_DISPLAY_SET_LAYER = 0x100,
  32176. + MMAL_DISPLAY_SET_COPYPROTECT = 0x200,
  32177. + MMAL_DISPLAY_SET_ALPHA = 0x400,
  32178. +};
  32179. +
  32180. +struct mmal_parameter_displayregion {
  32181. + /** Bitfield that indicates which fields are set and should be
  32182. + * used. All other fields will maintain their current value.
  32183. + * \ref MMAL_DISPLAYSET_T defines the bits that can be
  32184. + * combined.
  32185. + */
  32186. + u32 set;
  32187. +
  32188. + /** Describes the display output device, with 0 typically
  32189. + * being a directly connected LCD display. The actual values
  32190. + * will depend on the hardware. Code using hard-wired numbers
  32191. + * (e.g. 2) is certain to fail.
  32192. + */
  32193. +
  32194. + u32 display_num;
  32195. + /** Indicates that we are using the full device screen area,
  32196. + * rather than a window of the display. If zero, then
  32197. + * dest_rect is used to specify a region of the display to
  32198. + * use.
  32199. + */
  32200. +
  32201. + s32 fullscreen;
  32202. + /** Indicates any rotation or flipping used to map frames onto
  32203. + * the natural display orientation.
  32204. + */
  32205. + u32 transform; /* enum mmal_parameter_displaytransform */
  32206. +
  32207. + /** Where to display the frame within the screen, if
  32208. + * fullscreen is zero.
  32209. + */
  32210. + struct vchiq_mmal_rect dest_rect;
  32211. +
  32212. + /** Indicates which area of the frame to display. If all
  32213. + * values are zero, the whole frame will be used.
  32214. + */
  32215. + struct vchiq_mmal_rect src_rect;
  32216. +
  32217. + /** If set to non-zero, indicates that any display scaling
  32218. + * should disregard the aspect ratio of the frame region being
  32219. + * displayed.
  32220. + */
  32221. + s32 noaspect;
  32222. +
  32223. + /** Indicates how the image should be scaled to fit the
  32224. + * display. \code MMAL_DISPLAY_MODE_FILL \endcode indicates
  32225. + * that the image should fill the screen by potentially
  32226. + * cropping the frames. Setting \code mode \endcode to \code
  32227. + * MMAL_DISPLAY_MODE_LETTERBOX \endcode indicates that all the
  32228. + * source region should be displayed and black bars added if
  32229. + * necessary.
  32230. + */
  32231. + u32 mode; /* enum mmal_parameter_displaymode */
  32232. +
  32233. + /** If non-zero, defines the width of a source pixel relative
  32234. + * to \code pixel_y \endcode. If zero, then pixels default to
  32235. + * being square.
  32236. + */
  32237. + u32 pixel_x;
  32238. +
  32239. + /** If non-zero, defines the height of a source pixel relative
  32240. + * to \code pixel_x \endcode. If zero, then pixels default to
  32241. + * being square.
  32242. + */
  32243. + u32 pixel_y;
  32244. +
  32245. + /** Sets the relative depth of the images, with greater values
  32246. + * being in front of smaller values.
  32247. + */
  32248. + u32 layer;
  32249. +
  32250. + /** Set to non-zero to ensure copy protection is used on
  32251. + * output.
  32252. + */
  32253. + s32 copyprotect_required;
  32254. +
  32255. + /** Level of opacity of the layer, where zero is fully
  32256. + * transparent and 255 is fully opaque.
  32257. + */
  32258. + u32 alpha;
  32259. +};
  32260. +
  32261. +#define MMAL_MAX_IMAGEFX_PARAMETERS 5
  32262. +
  32263. +struct mmal_parameter_imagefx_parameters {
  32264. + enum mmal_parameter_imagefx effect;
  32265. + u32 num_effect_params;
  32266. + u32 effect_parameter[MMAL_MAX_IMAGEFX_PARAMETERS];
  32267. +};
  32268. diff -Nur linux-3.18.14/drivers/media/platform/bcm2835/mmal-vchiq.c linux-rpi/drivers/media/platform/bcm2835/mmal-vchiq.c
  32269. --- linux-3.18.14/drivers/media/platform/bcm2835/mmal-vchiq.c 1969-12-31 18:00:00.000000000 -0600
  32270. +++ linux-rpi/drivers/media/platform/bcm2835/mmal-vchiq.c 2015-05-31 14:46:10.937660979 -0500
  32271. @@ -0,0 +1,1916 @@
  32272. +/*
  32273. + * Broadcom BM2835 V4L2 driver
  32274. + *
  32275. + * Copyright © 2013 Raspberry Pi (Trading) Ltd.
  32276. + *
  32277. + * This file is subject to the terms and conditions of the GNU General Public
  32278. + * License. See the file COPYING in the main directory of this archive
  32279. + * for more details.
  32280. + *
  32281. + * Authors: Vincent Sanders <vincent.sanders@collabora.co.uk>
  32282. + * Dave Stevenson <dsteve@broadcom.com>
  32283. + * Simon Mellor <simellor@broadcom.com>
  32284. + * Luke Diamand <luked@broadcom.com>
  32285. + *
  32286. + * V4L2 driver MMAL vchiq interface code
  32287. + */
  32288. +
  32289. +#define pr_fmt(fmt) KBUILD_MODNAME ": " fmt
  32290. +
  32291. +#include <linux/errno.h>
  32292. +#include <linux/kernel.h>
  32293. +#include <linux/mutex.h>
  32294. +#include <linux/mm.h>
  32295. +#include <linux/slab.h>
  32296. +#include <linux/completion.h>
  32297. +#include <linux/vmalloc.h>
  32298. +#include <asm/cacheflush.h>
  32299. +#include <media/videobuf2-vmalloc.h>
  32300. +
  32301. +#include "mmal-common.h"
  32302. +#include "mmal-vchiq.h"
  32303. +#include "mmal-msg.h"
  32304. +
  32305. +#define USE_VCHIQ_ARM
  32306. +#include "interface/vchi/vchi.h"
  32307. +
  32308. +/* maximum number of components supported */
  32309. +#define VCHIQ_MMAL_MAX_COMPONENTS 4
  32310. +
  32311. +/*#define FULL_MSG_DUMP 1*/
  32312. +
  32313. +#ifdef DEBUG
  32314. +static const char *const msg_type_names[] = {
  32315. + "UNKNOWN",
  32316. + "QUIT",
  32317. + "SERVICE_CLOSED",
  32318. + "GET_VERSION",
  32319. + "COMPONENT_CREATE",
  32320. + "COMPONENT_DESTROY",
  32321. + "COMPONENT_ENABLE",
  32322. + "COMPONENT_DISABLE",
  32323. + "PORT_INFO_GET",
  32324. + "PORT_INFO_SET",
  32325. + "PORT_ACTION",
  32326. + "BUFFER_FROM_HOST",
  32327. + "BUFFER_TO_HOST",
  32328. + "GET_STATS",
  32329. + "PORT_PARAMETER_SET",
  32330. + "PORT_PARAMETER_GET",
  32331. + "EVENT_TO_HOST",
  32332. + "GET_CORE_STATS_FOR_PORT",
  32333. + "OPAQUE_ALLOCATOR",
  32334. + "CONSUME_MEM",
  32335. + "LMK",
  32336. + "OPAQUE_ALLOCATOR_DESC",
  32337. + "DRM_GET_LHS32",
  32338. + "DRM_GET_TIME",
  32339. + "BUFFER_FROM_HOST_ZEROLEN",
  32340. + "PORT_FLUSH",
  32341. + "HOST_LOG",
  32342. +};
  32343. +#endif
  32344. +
  32345. +static const char *const port_action_type_names[] = {
  32346. + "UNKNOWN",
  32347. + "ENABLE",
  32348. + "DISABLE",
  32349. + "FLUSH",
  32350. + "CONNECT",
  32351. + "DISCONNECT",
  32352. + "SET_REQUIREMENTS",
  32353. +};
  32354. +
  32355. +#if defined(DEBUG)
  32356. +#if defined(FULL_MSG_DUMP)
  32357. +#define DBG_DUMP_MSG(MSG, MSG_LEN, TITLE) \
  32358. + do { \
  32359. + pr_debug(TITLE" type:%s(%d) length:%d\n", \
  32360. + msg_type_names[(MSG)->h.type], \
  32361. + (MSG)->h.type, (MSG_LEN)); \
  32362. + print_hex_dump(KERN_DEBUG, "<<h: ", DUMP_PREFIX_OFFSET, \
  32363. + 16, 4, (MSG), \
  32364. + sizeof(struct mmal_msg_header), 1); \
  32365. + print_hex_dump(KERN_DEBUG, "<<p: ", DUMP_PREFIX_OFFSET, \
  32366. + 16, 4, \
  32367. + ((u8 *)(MSG)) + sizeof(struct mmal_msg_header),\
  32368. + (MSG_LEN) - sizeof(struct mmal_msg_header), 1); \
  32369. + } while (0)
  32370. +#else
  32371. +#define DBG_DUMP_MSG(MSG, MSG_LEN, TITLE) \
  32372. + { \
  32373. + pr_debug(TITLE" type:%s(%d) length:%d\n", \
  32374. + msg_type_names[(MSG)->h.type], \
  32375. + (MSG)->h.type, (MSG_LEN)); \
  32376. + }
  32377. +#endif
  32378. +#else
  32379. +#define DBG_DUMP_MSG(MSG, MSG_LEN, TITLE)
  32380. +#endif
  32381. +
  32382. +/* normal message context */
  32383. +struct mmal_msg_context {
  32384. + union {
  32385. + struct {
  32386. + /* work struct for defered callback - must come first */
  32387. + struct work_struct work;
  32388. + /* mmal instance */
  32389. + struct vchiq_mmal_instance *instance;
  32390. + /* mmal port */
  32391. + struct vchiq_mmal_port *port;
  32392. + /* actual buffer used to store bulk reply */
  32393. + struct mmal_buffer *buffer;
  32394. + /* amount of buffer used */
  32395. + unsigned long buffer_used;
  32396. + /* MMAL buffer flags */
  32397. + u32 mmal_flags;
  32398. + /* Presentation and Decode timestamps */
  32399. + s64 pts;
  32400. + s64 dts;
  32401. +
  32402. + int status; /* context status */
  32403. +
  32404. + } bulk; /* bulk data */
  32405. +
  32406. + struct {
  32407. + /* message handle to release */
  32408. + VCHI_HELD_MSG_T msg_handle;
  32409. + /* pointer to received message */
  32410. + struct mmal_msg *msg;
  32411. + /* received message length */
  32412. + u32 msg_len;
  32413. + /* completion upon reply */
  32414. + struct completion cmplt;
  32415. + } sync; /* synchronous response */
  32416. + } u;
  32417. +
  32418. +};
  32419. +
  32420. +struct vchiq_mmal_instance {
  32421. + VCHI_SERVICE_HANDLE_T handle;
  32422. +
  32423. + /* ensure serialised access to service */
  32424. + struct mutex vchiq_mutex;
  32425. +
  32426. + /* ensure serialised access to bulk operations */
  32427. + struct mutex bulk_mutex;
  32428. +
  32429. + /* vmalloc page to receive scratch bulk xfers into */
  32430. + void *bulk_scratch;
  32431. +
  32432. + /* component to use next */
  32433. + int component_idx;
  32434. + struct vchiq_mmal_component component[VCHIQ_MMAL_MAX_COMPONENTS];
  32435. +};
  32436. +
  32437. +static struct mmal_msg_context *get_msg_context(struct vchiq_mmal_instance
  32438. + *instance)
  32439. +{
  32440. + struct mmal_msg_context *msg_context;
  32441. +
  32442. + /* todo: should this be allocated from a pool to avoid kmalloc */
  32443. + msg_context = kmalloc(sizeof(*msg_context), GFP_KERNEL);
  32444. + memset(msg_context, 0, sizeof(*msg_context));
  32445. +
  32446. + return msg_context;
  32447. +}
  32448. +
  32449. +static void release_msg_context(struct mmal_msg_context *msg_context)
  32450. +{
  32451. + kfree(msg_context);
  32452. +}
  32453. +
  32454. +/* deals with receipt of event to host message */
  32455. +static void event_to_host_cb(struct vchiq_mmal_instance *instance,
  32456. + struct mmal_msg *msg, u32 msg_len)
  32457. +{
  32458. + pr_debug("unhandled event\n");
  32459. + pr_debug("component:%p port type:%d num:%d cmd:0x%x length:%d\n",
  32460. + msg->u.event_to_host.client_component,
  32461. + msg->u.event_to_host.port_type,
  32462. + msg->u.event_to_host.port_num,
  32463. + msg->u.event_to_host.cmd, msg->u.event_to_host.length);
  32464. +}
  32465. +
  32466. +/* workqueue scheduled callback
  32467. + *
  32468. + * we do this because it is important we do not call any other vchiq
  32469. + * sync calls from witin the message delivery thread
  32470. + */
  32471. +static void buffer_work_cb(struct work_struct *work)
  32472. +{
  32473. + struct mmal_msg_context *msg_context = (struct mmal_msg_context *)work;
  32474. +
  32475. + msg_context->u.bulk.port->buffer_cb(msg_context->u.bulk.instance,
  32476. + msg_context->u.bulk.port,
  32477. + msg_context->u.bulk.status,
  32478. + msg_context->u.bulk.buffer,
  32479. + msg_context->u.bulk.buffer_used,
  32480. + msg_context->u.bulk.mmal_flags,
  32481. + msg_context->u.bulk.dts,
  32482. + msg_context->u.bulk.pts);
  32483. +
  32484. + /* release message context */
  32485. + release_msg_context(msg_context);
  32486. +}
  32487. +
  32488. +/* enqueue a bulk receive for a given message context */
  32489. +static int bulk_receive(struct vchiq_mmal_instance *instance,
  32490. + struct mmal_msg *msg,
  32491. + struct mmal_msg_context *msg_context)
  32492. +{
  32493. + unsigned long rd_len;
  32494. + unsigned long flags = 0;
  32495. + int ret;
  32496. +
  32497. + /* bulk mutex stops other bulk operations while we have a
  32498. + * receive in progress - released in callback
  32499. + */
  32500. + ret = mutex_lock_interruptible(&instance->bulk_mutex);
  32501. + if (ret != 0)
  32502. + return ret;
  32503. +
  32504. + rd_len = msg->u.buffer_from_host.buffer_header.length;
  32505. +
  32506. + /* take buffer from queue */
  32507. + spin_lock_irqsave(&msg_context->u.bulk.port->slock, flags);
  32508. + if (list_empty(&msg_context->u.bulk.port->buffers)) {
  32509. + spin_unlock_irqrestore(&msg_context->u.bulk.port->slock, flags);
  32510. + pr_err("buffer list empty trying to submit bulk receive\n");
  32511. +
  32512. + /* todo: this is a serious error, we should never have
  32513. + * commited a buffer_to_host operation to the mmal
  32514. + * port without the buffer to back it up (underflow
  32515. + * handling) and there is no obvious way to deal with
  32516. + * this - how is the mmal servie going to react when
  32517. + * we fail to do the xfer and reschedule a buffer when
  32518. + * it arrives? perhaps a starved flag to indicate a
  32519. + * waiting bulk receive?
  32520. + */
  32521. +
  32522. + mutex_unlock(&instance->bulk_mutex);
  32523. +
  32524. + return -EINVAL;
  32525. + }
  32526. +
  32527. + msg_context->u.bulk.buffer =
  32528. + list_entry(msg_context->u.bulk.port->buffers.next,
  32529. + struct mmal_buffer, list);
  32530. + list_del(&msg_context->u.bulk.buffer->list);
  32531. +
  32532. + spin_unlock_irqrestore(&msg_context->u.bulk.port->slock, flags);
  32533. +
  32534. + /* ensure we do not overrun the available buffer */
  32535. + if (rd_len > msg_context->u.bulk.buffer->buffer_size) {
  32536. + rd_len = msg_context->u.bulk.buffer->buffer_size;
  32537. + pr_warn("short read as not enough receive buffer space\n");
  32538. + /* todo: is this the correct response, what happens to
  32539. + * the rest of the message data?
  32540. + */
  32541. + }
  32542. +
  32543. + /* store length */
  32544. + msg_context->u.bulk.buffer_used = rd_len;
  32545. + msg_context->u.bulk.mmal_flags =
  32546. + msg->u.buffer_from_host.buffer_header.flags;
  32547. + msg_context->u.bulk.dts = msg->u.buffer_from_host.buffer_header.dts;
  32548. + msg_context->u.bulk.pts = msg->u.buffer_from_host.buffer_header.pts;
  32549. +
  32550. + // only need to flush L1 cache here, as VCHIQ takes care of the L2
  32551. + // cache.
  32552. + __cpuc_flush_dcache_area(msg_context->u.bulk.buffer->buffer, rd_len);
  32553. +
  32554. + /* queue the bulk submission */
  32555. + vchi_service_use(instance->handle);
  32556. + ret = vchi_bulk_queue_receive(instance->handle,
  32557. + msg_context->u.bulk.buffer->buffer,
  32558. + /* Actual receive needs to be a multiple
  32559. + * of 4 bytes
  32560. + */
  32561. + (rd_len + 3) & ~3,
  32562. + VCHI_FLAGS_CALLBACK_WHEN_OP_COMPLETE |
  32563. + VCHI_FLAGS_BLOCK_UNTIL_QUEUED,
  32564. + msg_context);
  32565. +
  32566. + vchi_service_release(instance->handle);
  32567. +
  32568. + if (ret != 0) {
  32569. + /* callback will not be clearing the mutex */
  32570. + mutex_unlock(&instance->bulk_mutex);
  32571. + }
  32572. +
  32573. + return ret;
  32574. +}
  32575. +
  32576. +/* enque a dummy bulk receive for a given message context */
  32577. +static int dummy_bulk_receive(struct vchiq_mmal_instance *instance,
  32578. + struct mmal_msg_context *msg_context)
  32579. +{
  32580. + int ret;
  32581. +
  32582. + /* bulk mutex stops other bulk operations while we have a
  32583. + * receive in progress - released in callback
  32584. + */
  32585. + ret = mutex_lock_interruptible(&instance->bulk_mutex);
  32586. + if (ret != 0)
  32587. + return ret;
  32588. +
  32589. + /* zero length indicates this was a dummy transfer */
  32590. + msg_context->u.bulk.buffer_used = 0;
  32591. +
  32592. + /* queue the bulk submission */
  32593. + vchi_service_use(instance->handle);
  32594. +
  32595. + ret = vchi_bulk_queue_receive(instance->handle,
  32596. + instance->bulk_scratch,
  32597. + 8,
  32598. + VCHI_FLAGS_CALLBACK_WHEN_OP_COMPLETE |
  32599. + VCHI_FLAGS_BLOCK_UNTIL_QUEUED,
  32600. + msg_context);
  32601. +
  32602. + vchi_service_release(instance->handle);
  32603. +
  32604. + if (ret != 0) {
  32605. + /* callback will not be clearing the mutex */
  32606. + mutex_unlock(&instance->bulk_mutex);
  32607. + }
  32608. +
  32609. + return ret;
  32610. +}
  32611. +
  32612. +/* data in message, memcpy from packet into output buffer */
  32613. +static int inline_receive(struct vchiq_mmal_instance *instance,
  32614. + struct mmal_msg *msg,
  32615. + struct mmal_msg_context *msg_context)
  32616. +{
  32617. + unsigned long flags = 0;
  32618. +
  32619. + /* take buffer from queue */
  32620. + spin_lock_irqsave(&msg_context->u.bulk.port->slock, flags);
  32621. + if (list_empty(&msg_context->u.bulk.port->buffers)) {
  32622. + spin_unlock_irqrestore(&msg_context->u.bulk.port->slock, flags);
  32623. + pr_err("buffer list empty trying to receive inline\n");
  32624. +
  32625. + /* todo: this is a serious error, we should never have
  32626. + * commited a buffer_to_host operation to the mmal
  32627. + * port without the buffer to back it up (with
  32628. + * underflow handling) and there is no obvious way to
  32629. + * deal with this. Less bad than the bulk case as we
  32630. + * can just drop this on the floor but...unhelpful
  32631. + */
  32632. + return -EINVAL;
  32633. + }
  32634. +
  32635. + msg_context->u.bulk.buffer =
  32636. + list_entry(msg_context->u.bulk.port->buffers.next,
  32637. + struct mmal_buffer, list);
  32638. + list_del(&msg_context->u.bulk.buffer->list);
  32639. +
  32640. + spin_unlock_irqrestore(&msg_context->u.bulk.port->slock, flags);
  32641. +
  32642. + memcpy(msg_context->u.bulk.buffer->buffer,
  32643. + msg->u.buffer_from_host.short_data,
  32644. + msg->u.buffer_from_host.payload_in_message);
  32645. +
  32646. + msg_context->u.bulk.buffer_used =
  32647. + msg->u.buffer_from_host.payload_in_message;
  32648. +
  32649. + return 0;
  32650. +}
  32651. +
  32652. +/* queue the buffer availability with MMAL_MSG_TYPE_BUFFER_FROM_HOST */
  32653. +static int
  32654. +buffer_from_host(struct vchiq_mmal_instance *instance,
  32655. + struct vchiq_mmal_port *port, struct mmal_buffer *buf)
  32656. +{
  32657. + struct mmal_msg_context *msg_context;
  32658. + struct mmal_msg m;
  32659. + int ret;
  32660. +
  32661. + pr_debug("instance:%p buffer:%p\n", instance->handle, buf);
  32662. +
  32663. + /* bulk mutex stops other bulk operations while we
  32664. + * have a receive in progress
  32665. + */
  32666. + if (mutex_lock_interruptible(&instance->bulk_mutex))
  32667. + return -EINTR;
  32668. +
  32669. + /* get context */
  32670. + msg_context = get_msg_context(instance);
  32671. + if (msg_context == NULL)
  32672. + return -ENOMEM;
  32673. +
  32674. + /* store bulk message context for when data arrives */
  32675. + msg_context->u.bulk.instance = instance;
  32676. + msg_context->u.bulk.port = port;
  32677. + msg_context->u.bulk.buffer = NULL; /* not valid until bulk xfer */
  32678. + msg_context->u.bulk.buffer_used = 0;
  32679. +
  32680. + /* initialise work structure ready to schedule callback */
  32681. + INIT_WORK(&msg_context->u.bulk.work, buffer_work_cb);
  32682. +
  32683. + /* prep the buffer from host message */
  32684. + memset(&m, 0xbc, sizeof(m)); /* just to make debug clearer */
  32685. +
  32686. + m.h.type = MMAL_MSG_TYPE_BUFFER_FROM_HOST;
  32687. + m.h.magic = MMAL_MAGIC;
  32688. + m.h.context = msg_context;
  32689. + m.h.status = 0;
  32690. +
  32691. + /* drvbuf is our private data passed back */
  32692. + m.u.buffer_from_host.drvbuf.magic = MMAL_MAGIC;
  32693. + m.u.buffer_from_host.drvbuf.component_handle = port->component->handle;
  32694. + m.u.buffer_from_host.drvbuf.port_handle = port->handle;
  32695. + m.u.buffer_from_host.drvbuf.client_context = msg_context;
  32696. +
  32697. + /* buffer header */
  32698. + m.u.buffer_from_host.buffer_header.cmd = 0;
  32699. + m.u.buffer_from_host.buffer_header.data = buf->buffer;
  32700. + m.u.buffer_from_host.buffer_header.alloc_size = buf->buffer_size;
  32701. + m.u.buffer_from_host.buffer_header.length = 0; /* nothing used yet */
  32702. + m.u.buffer_from_host.buffer_header.offset = 0; /* no offset */
  32703. + m.u.buffer_from_host.buffer_header.flags = 0; /* no flags */
  32704. + m.u.buffer_from_host.buffer_header.pts = MMAL_TIME_UNKNOWN;
  32705. + m.u.buffer_from_host.buffer_header.dts = MMAL_TIME_UNKNOWN;
  32706. +
  32707. + /* clear buffer type sepecific data */
  32708. + memset(&m.u.buffer_from_host.buffer_header_type_specific, 0,
  32709. + sizeof(m.u.buffer_from_host.buffer_header_type_specific));
  32710. +
  32711. + /* no payload in message */
  32712. + m.u.buffer_from_host.payload_in_message = 0;
  32713. +
  32714. + vchi_service_use(instance->handle);
  32715. +
  32716. + ret = vchi_msg_queue(instance->handle, &m,
  32717. + sizeof(struct mmal_msg_header) +
  32718. + sizeof(m.u.buffer_from_host),
  32719. + VCHI_FLAGS_BLOCK_UNTIL_QUEUED, NULL);
  32720. +
  32721. + if (ret != 0) {
  32722. + release_msg_context(msg_context);
  32723. + /* todo: is this correct error value? */
  32724. + }
  32725. +
  32726. + vchi_service_release(instance->handle);
  32727. +
  32728. + mutex_unlock(&instance->bulk_mutex);
  32729. +
  32730. + return ret;
  32731. +}
  32732. +
  32733. +/* submit a buffer to the mmal sevice
  32734. + *
  32735. + * the buffer_from_host uses size data from the ports next available
  32736. + * mmal_buffer and deals with there being no buffer available by
  32737. + * incrementing the underflow for later
  32738. + */
  32739. +static int port_buffer_from_host(struct vchiq_mmal_instance *instance,
  32740. + struct vchiq_mmal_port *port)
  32741. +{
  32742. + int ret;
  32743. + struct mmal_buffer *buf;
  32744. + unsigned long flags = 0;
  32745. +
  32746. + if (!port->enabled)
  32747. + return -EINVAL;
  32748. +
  32749. + /* peek buffer from queue */
  32750. + spin_lock_irqsave(&port->slock, flags);
  32751. + if (list_empty(&port->buffers)) {
  32752. + port->buffer_underflow++;
  32753. + spin_unlock_irqrestore(&port->slock, flags);
  32754. + return -ENOSPC;
  32755. + }
  32756. +
  32757. + buf = list_entry(port->buffers.next, struct mmal_buffer, list);
  32758. +
  32759. + spin_unlock_irqrestore(&port->slock, flags);
  32760. +
  32761. + /* issue buffer to mmal service */
  32762. + ret = buffer_from_host(instance, port, buf);
  32763. + if (ret) {
  32764. + pr_err("adding buffer header failed\n");
  32765. + /* todo: how should this be dealt with */
  32766. + }
  32767. +
  32768. + return ret;
  32769. +}
  32770. +
  32771. +/* deals with receipt of buffer to host message */
  32772. +static void buffer_to_host_cb(struct vchiq_mmal_instance *instance,
  32773. + struct mmal_msg *msg, u32 msg_len)
  32774. +{
  32775. + struct mmal_msg_context *msg_context;
  32776. +
  32777. + pr_debug("buffer_to_host_cb: instance:%p msg:%p msg_len:%d\n",
  32778. + instance, msg, msg_len);
  32779. +
  32780. + if (msg->u.buffer_from_host.drvbuf.magic == MMAL_MAGIC) {
  32781. + msg_context = msg->u.buffer_from_host.drvbuf.client_context;
  32782. + } else {
  32783. + pr_err("MMAL_MSG_TYPE_BUFFER_TO_HOST with bad magic\n");
  32784. + return;
  32785. + }
  32786. +
  32787. + if (msg->h.status != MMAL_MSG_STATUS_SUCCESS) {
  32788. + /* message reception had an error */
  32789. + pr_warn("error %d in reply\n", msg->h.status);
  32790. +
  32791. + msg_context->u.bulk.status = msg->h.status;
  32792. +
  32793. + } else if (msg->u.buffer_from_host.buffer_header.length == 0) {
  32794. + /* empty buffer */
  32795. + if (msg->u.buffer_from_host.buffer_header.flags &
  32796. + MMAL_BUFFER_HEADER_FLAG_EOS) {
  32797. + msg_context->u.bulk.status =
  32798. + dummy_bulk_receive(instance, msg_context);
  32799. + if (msg_context->u.bulk.status == 0)
  32800. + return; /* successful bulk submission, bulk
  32801. + * completion will trigger callback
  32802. + */
  32803. + } else {
  32804. + /* do callback with empty buffer - not EOS though */
  32805. + msg_context->u.bulk.status = 0;
  32806. + msg_context->u.bulk.buffer_used = 0;
  32807. + }
  32808. + } else if (msg->u.buffer_from_host.payload_in_message == 0) {
  32809. + /* data is not in message, queue a bulk receive */
  32810. + msg_context->u.bulk.status =
  32811. + bulk_receive(instance, msg, msg_context);
  32812. + if (msg_context->u.bulk.status == 0)
  32813. + return; /* successful bulk submission, bulk
  32814. + * completion will trigger callback
  32815. + */
  32816. +
  32817. + /* failed to submit buffer, this will end badly */
  32818. + pr_err("error %d on bulk submission\n",
  32819. + msg_context->u.bulk.status);
  32820. +
  32821. + } else if (msg->u.buffer_from_host.payload_in_message <=
  32822. + MMAL_VC_SHORT_DATA) {
  32823. + /* data payload within message */
  32824. + msg_context->u.bulk.status = inline_receive(instance, msg,
  32825. + msg_context);
  32826. + } else {
  32827. + pr_err("message with invalid short payload\n");
  32828. +
  32829. + /* signal error */
  32830. + msg_context->u.bulk.status = -EINVAL;
  32831. + msg_context->u.bulk.buffer_used =
  32832. + msg->u.buffer_from_host.payload_in_message;
  32833. + }
  32834. +
  32835. + /* replace the buffer header */
  32836. + port_buffer_from_host(instance, msg_context->u.bulk.port);
  32837. +
  32838. + /* schedule the port callback */
  32839. + schedule_work(&msg_context->u.bulk.work);
  32840. +}
  32841. +
  32842. +static void bulk_receive_cb(struct vchiq_mmal_instance *instance,
  32843. + struct mmal_msg_context *msg_context)
  32844. +{
  32845. + /* bulk receive operation complete */
  32846. + mutex_unlock(&msg_context->u.bulk.instance->bulk_mutex);
  32847. +
  32848. + /* replace the buffer header */
  32849. + port_buffer_from_host(msg_context->u.bulk.instance,
  32850. + msg_context->u.bulk.port);
  32851. +
  32852. + msg_context->u.bulk.status = 0;
  32853. +
  32854. + /* schedule the port callback */
  32855. + schedule_work(&msg_context->u.bulk.work);
  32856. +}
  32857. +
  32858. +static void bulk_abort_cb(struct vchiq_mmal_instance *instance,
  32859. + struct mmal_msg_context *msg_context)
  32860. +{
  32861. + pr_err("%s: bulk ABORTED msg_context:%p\n", __func__, msg_context);
  32862. +
  32863. + /* bulk receive operation complete */
  32864. + mutex_unlock(&msg_context->u.bulk.instance->bulk_mutex);
  32865. +
  32866. + /* replace the buffer header */
  32867. + port_buffer_from_host(msg_context->u.bulk.instance,
  32868. + msg_context->u.bulk.port);
  32869. +
  32870. + msg_context->u.bulk.status = -EINTR;
  32871. +
  32872. + schedule_work(&msg_context->u.bulk.work);
  32873. +}
  32874. +
  32875. +/* incoming event service callback */
  32876. +static void service_callback(void *param,
  32877. + const VCHI_CALLBACK_REASON_T reason,
  32878. + void *bulk_ctx)
  32879. +{
  32880. + struct vchiq_mmal_instance *instance = param;
  32881. + int status;
  32882. + u32 msg_len;
  32883. + struct mmal_msg *msg;
  32884. + VCHI_HELD_MSG_T msg_handle;
  32885. +
  32886. + if (!instance) {
  32887. + pr_err("Message callback passed NULL instance\n");
  32888. + return;
  32889. + }
  32890. +
  32891. + switch (reason) {
  32892. + case VCHI_CALLBACK_MSG_AVAILABLE:
  32893. + status = vchi_msg_hold(instance->handle, (void **)&msg,
  32894. + &msg_len, VCHI_FLAGS_NONE, &msg_handle);
  32895. + if (status) {
  32896. + pr_err("Unable to dequeue a message (%d)\n", status);
  32897. + break;
  32898. + }
  32899. +
  32900. + DBG_DUMP_MSG(msg, msg_len, "<<< reply message");
  32901. +
  32902. + /* handling is different for buffer messages */
  32903. + switch (msg->h.type) {
  32904. +
  32905. + case MMAL_MSG_TYPE_BUFFER_FROM_HOST:
  32906. + vchi_held_msg_release(&msg_handle);
  32907. + break;
  32908. +
  32909. + case MMAL_MSG_TYPE_EVENT_TO_HOST:
  32910. + event_to_host_cb(instance, msg, msg_len);
  32911. + vchi_held_msg_release(&msg_handle);
  32912. +
  32913. + break;
  32914. +
  32915. + case MMAL_MSG_TYPE_BUFFER_TO_HOST:
  32916. + buffer_to_host_cb(instance, msg, msg_len);
  32917. + vchi_held_msg_release(&msg_handle);
  32918. + break;
  32919. +
  32920. + default:
  32921. + /* messages dependant on header context to complete */
  32922. +
  32923. + /* todo: the msg.context really ought to be sanity
  32924. + * checked before we just use it, afaict it comes back
  32925. + * and is used raw from the videocore. Perhaps it
  32926. + * should be verified the address lies in the kernel
  32927. + * address space.
  32928. + */
  32929. + if (msg->h.context == NULL) {
  32930. + pr_err("received message context was null!\n");
  32931. + vchi_held_msg_release(&msg_handle);
  32932. + break;
  32933. + }
  32934. +
  32935. + /* fill in context values */
  32936. + msg->h.context->u.sync.msg_handle = msg_handle;
  32937. + msg->h.context->u.sync.msg = msg;
  32938. + msg->h.context->u.sync.msg_len = msg_len;
  32939. +
  32940. + /* todo: should this check (completion_done()
  32941. + * == 1) for no one waiting? or do we need a
  32942. + * flag to tell us the completion has been
  32943. + * interrupted so we can free the message and
  32944. + * its context. This probably also solves the
  32945. + * message arriving after interruption todo
  32946. + * below
  32947. + */
  32948. +
  32949. + /* complete message so caller knows it happened */
  32950. + complete(&msg->h.context->u.sync.cmplt);
  32951. + break;
  32952. + }
  32953. +
  32954. + break;
  32955. +
  32956. + case VCHI_CALLBACK_BULK_RECEIVED:
  32957. + bulk_receive_cb(instance, bulk_ctx);
  32958. + break;
  32959. +
  32960. + case VCHI_CALLBACK_BULK_RECEIVE_ABORTED:
  32961. + bulk_abort_cb(instance, bulk_ctx);
  32962. + break;
  32963. +
  32964. + case VCHI_CALLBACK_SERVICE_CLOSED:
  32965. + /* TODO: consider if this requires action if received when
  32966. + * driver is not explicitly closing the service
  32967. + */
  32968. + break;
  32969. +
  32970. + default:
  32971. + pr_err("Received unhandled message reason %d\n", reason);
  32972. + break;
  32973. + }
  32974. +}
  32975. +
  32976. +static int send_synchronous_mmal_msg(struct vchiq_mmal_instance *instance,
  32977. + struct mmal_msg *msg,
  32978. + unsigned int payload_len,
  32979. + struct mmal_msg **msg_out,
  32980. + VCHI_HELD_MSG_T *msg_handle_out)
  32981. +{
  32982. + struct mmal_msg_context msg_context;
  32983. + int ret;
  32984. +
  32985. + /* payload size must not cause message to exceed max size */
  32986. + if (payload_len >
  32987. + (MMAL_MSG_MAX_SIZE - sizeof(struct mmal_msg_header))) {
  32988. + pr_err("payload length %d exceeds max:%d\n", payload_len,
  32989. + (MMAL_MSG_MAX_SIZE - sizeof(struct mmal_msg_header)));
  32990. + return -EINVAL;
  32991. + }
  32992. +
  32993. + init_completion(&msg_context.u.sync.cmplt);
  32994. +
  32995. + msg->h.magic = MMAL_MAGIC;
  32996. + msg->h.context = &msg_context;
  32997. + msg->h.status = 0;
  32998. +
  32999. + DBG_DUMP_MSG(msg, (sizeof(struct mmal_msg_header) + payload_len),
  33000. + ">>> sync message");
  33001. +
  33002. + vchi_service_use(instance->handle);
  33003. +
  33004. + ret = vchi_msg_queue(instance->handle,
  33005. + msg,
  33006. + sizeof(struct mmal_msg_header) + payload_len,
  33007. + VCHI_FLAGS_BLOCK_UNTIL_QUEUED, NULL);
  33008. +
  33009. + vchi_service_release(instance->handle);
  33010. +
  33011. + if (ret) {
  33012. + pr_err("error %d queuing message\n", ret);
  33013. + return ret;
  33014. + }
  33015. +
  33016. + ret = wait_for_completion_timeout(&msg_context.u.sync.cmplt, 3*HZ);
  33017. + if (ret <= 0) {
  33018. + pr_err("error %d waiting for sync completion\n", ret);
  33019. + if (ret == 0)
  33020. + ret = -ETIME;
  33021. + /* todo: what happens if the message arrives after aborting */
  33022. + return ret;
  33023. + }
  33024. +
  33025. + *msg_out = msg_context.u.sync.msg;
  33026. + *msg_handle_out = msg_context.u.sync.msg_handle;
  33027. +
  33028. + return 0;
  33029. +}
  33030. +
  33031. +static void dump_port_info(struct vchiq_mmal_port *port)
  33032. +{
  33033. + pr_debug("port handle:0x%x enabled:%d\n", port->handle, port->enabled);
  33034. +
  33035. + pr_debug("buffer minimum num:%d size:%d align:%d\n",
  33036. + port->minimum_buffer.num,
  33037. + port->minimum_buffer.size, port->minimum_buffer.alignment);
  33038. +
  33039. + pr_debug("buffer recommended num:%d size:%d align:%d\n",
  33040. + port->recommended_buffer.num,
  33041. + port->recommended_buffer.size,
  33042. + port->recommended_buffer.alignment);
  33043. +
  33044. + pr_debug("buffer current values num:%d size:%d align:%d\n",
  33045. + port->current_buffer.num,
  33046. + port->current_buffer.size, port->current_buffer.alignment);
  33047. +
  33048. + pr_debug("elementry stream: type:%d encoding:0x%x varient:0x%x\n",
  33049. + port->format.type,
  33050. + port->format.encoding, port->format.encoding_variant);
  33051. +
  33052. + pr_debug(" bitrate:%d flags:0x%x\n",
  33053. + port->format.bitrate, port->format.flags);
  33054. +
  33055. + if (port->format.type == MMAL_ES_TYPE_VIDEO) {
  33056. + pr_debug
  33057. + ("es video format: width:%d height:%d colourspace:0x%x\n",
  33058. + port->es.video.width, port->es.video.height,
  33059. + port->es.video.color_space);
  33060. +
  33061. + pr_debug(" : crop xywh %d,%d,%d,%d\n",
  33062. + port->es.video.crop.x,
  33063. + port->es.video.crop.y,
  33064. + port->es.video.crop.width, port->es.video.crop.height);
  33065. + pr_debug(" : framerate %d/%d aspect %d/%d\n",
  33066. + port->es.video.frame_rate.num,
  33067. + port->es.video.frame_rate.den,
  33068. + port->es.video.par.num, port->es.video.par.den);
  33069. + }
  33070. +}
  33071. +
  33072. +static void port_to_mmal_msg(struct vchiq_mmal_port *port, struct mmal_port *p)
  33073. +{
  33074. +
  33075. + /* todo do readonly fields need setting at all? */
  33076. + p->type = port->type;
  33077. + p->index = port->index;
  33078. + p->index_all = 0;
  33079. + p->is_enabled = port->enabled;
  33080. + p->buffer_num_min = port->minimum_buffer.num;
  33081. + p->buffer_size_min = port->minimum_buffer.size;
  33082. + p->buffer_alignment_min = port->minimum_buffer.alignment;
  33083. + p->buffer_num_recommended = port->recommended_buffer.num;
  33084. + p->buffer_size_recommended = port->recommended_buffer.size;
  33085. +
  33086. + /* only three writable fields in a port */
  33087. + p->buffer_num = port->current_buffer.num;
  33088. + p->buffer_size = port->current_buffer.size;
  33089. + p->userdata = port;
  33090. +}
  33091. +
  33092. +static int port_info_set(struct vchiq_mmal_instance *instance,
  33093. + struct vchiq_mmal_port *port)
  33094. +{
  33095. + int ret;
  33096. + struct mmal_msg m;
  33097. + struct mmal_msg *rmsg;
  33098. + VCHI_HELD_MSG_T rmsg_handle;
  33099. +
  33100. + pr_debug("setting port info port %p\n", port);
  33101. + if (!port)
  33102. + return -1;
  33103. + dump_port_info(port);
  33104. +
  33105. + m.h.type = MMAL_MSG_TYPE_PORT_INFO_SET;
  33106. +
  33107. + m.u.port_info_set.component_handle = port->component->handle;
  33108. + m.u.port_info_set.port_type = port->type;
  33109. + m.u.port_info_set.port_index = port->index;
  33110. +
  33111. + port_to_mmal_msg(port, &m.u.port_info_set.port);
  33112. +
  33113. + /* elementry stream format setup */
  33114. + m.u.port_info_set.format.type = port->format.type;
  33115. + m.u.port_info_set.format.encoding = port->format.encoding;
  33116. + m.u.port_info_set.format.encoding_variant =
  33117. + port->format.encoding_variant;
  33118. + m.u.port_info_set.format.bitrate = port->format.bitrate;
  33119. + m.u.port_info_set.format.flags = port->format.flags;
  33120. +
  33121. + memcpy(&m.u.port_info_set.es, &port->es,
  33122. + sizeof(union mmal_es_specific_format));
  33123. +
  33124. + m.u.port_info_set.format.extradata_size = port->format.extradata_size;
  33125. + memcpy(rmsg->u.port_info_set.extradata, port->format.extradata,
  33126. + port->format.extradata_size);
  33127. +
  33128. + ret = send_synchronous_mmal_msg(instance, &m,
  33129. + sizeof(m.u.port_info_set),
  33130. + &rmsg, &rmsg_handle);
  33131. + if (ret)
  33132. + return ret;
  33133. +
  33134. + if (rmsg->h.type != MMAL_MSG_TYPE_PORT_INFO_SET) {
  33135. + /* got an unexpected message type in reply */
  33136. + ret = -EINVAL;
  33137. + goto release_msg;
  33138. + }
  33139. +
  33140. + /* return operation status */
  33141. + ret = -rmsg->u.port_info_get_reply.status;
  33142. +
  33143. + pr_debug("%s:result:%d component:0x%x port:%d\n", __func__, ret,
  33144. + port->component->handle, port->handle);
  33145. +
  33146. +release_msg:
  33147. + vchi_held_msg_release(&rmsg_handle);
  33148. +
  33149. + return ret;
  33150. +
  33151. +}
  33152. +
  33153. +/* use port info get message to retrive port information */
  33154. +static int port_info_get(struct vchiq_mmal_instance *instance,
  33155. + struct vchiq_mmal_port *port)
  33156. +{
  33157. + int ret;
  33158. + struct mmal_msg m;
  33159. + struct mmal_msg *rmsg;
  33160. + VCHI_HELD_MSG_T rmsg_handle;
  33161. +
  33162. + /* port info time */
  33163. + m.h.type = MMAL_MSG_TYPE_PORT_INFO_GET;
  33164. + m.u.port_info_get.component_handle = port->component->handle;
  33165. + m.u.port_info_get.port_type = port->type;
  33166. + m.u.port_info_get.index = port->index;
  33167. +
  33168. + ret = send_synchronous_mmal_msg(instance, &m,
  33169. + sizeof(m.u.port_info_get),
  33170. + &rmsg, &rmsg_handle);
  33171. + if (ret)
  33172. + return ret;
  33173. +
  33174. + if (rmsg->h.type != MMAL_MSG_TYPE_PORT_INFO_GET) {
  33175. + /* got an unexpected message type in reply */
  33176. + ret = -EINVAL;
  33177. + goto release_msg;
  33178. + }
  33179. +
  33180. + /* return operation status */
  33181. + ret = -rmsg->u.port_info_get_reply.status;
  33182. + if (ret != MMAL_MSG_STATUS_SUCCESS)
  33183. + goto release_msg;
  33184. +
  33185. + if (rmsg->u.port_info_get_reply.port.is_enabled == 0)
  33186. + port->enabled = false;
  33187. + else
  33188. + port->enabled = true;
  33189. +
  33190. + /* copy the values out of the message */
  33191. + port->handle = rmsg->u.port_info_get_reply.port_handle;
  33192. +
  33193. + /* port type and index cached to use on port info set becuase
  33194. + * it does not use a port handle
  33195. + */
  33196. + port->type = rmsg->u.port_info_get_reply.port_type;
  33197. + port->index = rmsg->u.port_info_get_reply.port_index;
  33198. +
  33199. + port->minimum_buffer.num =
  33200. + rmsg->u.port_info_get_reply.port.buffer_num_min;
  33201. + port->minimum_buffer.size =
  33202. + rmsg->u.port_info_get_reply.port.buffer_size_min;
  33203. + port->minimum_buffer.alignment =
  33204. + rmsg->u.port_info_get_reply.port.buffer_alignment_min;
  33205. +
  33206. + port->recommended_buffer.alignment =
  33207. + rmsg->u.port_info_get_reply.port.buffer_alignment_min;
  33208. + port->recommended_buffer.num =
  33209. + rmsg->u.port_info_get_reply.port.buffer_num_recommended;
  33210. +
  33211. + port->current_buffer.num = rmsg->u.port_info_get_reply.port.buffer_num;
  33212. + port->current_buffer.size =
  33213. + rmsg->u.port_info_get_reply.port.buffer_size;
  33214. +
  33215. + /* stream format */
  33216. + port->format.type = rmsg->u.port_info_get_reply.format.type;
  33217. + port->format.encoding = rmsg->u.port_info_get_reply.format.encoding;
  33218. + port->format.encoding_variant =
  33219. + rmsg->u.port_info_get_reply.format.encoding_variant;
  33220. + port->format.bitrate = rmsg->u.port_info_get_reply.format.bitrate;
  33221. + port->format.flags = rmsg->u.port_info_get_reply.format.flags;
  33222. +
  33223. + /* elementry stream format */
  33224. + memcpy(&port->es,
  33225. + &rmsg->u.port_info_get_reply.es,
  33226. + sizeof(union mmal_es_specific_format));
  33227. + port->format.es = &port->es;
  33228. +
  33229. + port->format.extradata_size =
  33230. + rmsg->u.port_info_get_reply.format.extradata_size;
  33231. + memcpy(port->format.extradata,
  33232. + rmsg->u.port_info_get_reply.extradata,
  33233. + port->format.extradata_size);
  33234. +
  33235. + pr_debug("received port info\n");
  33236. + dump_port_info(port);
  33237. +
  33238. +release_msg:
  33239. +
  33240. + pr_debug("%s:result:%d component:0x%x port:%d\n",
  33241. + __func__, ret, port->component->handle, port->handle);
  33242. +
  33243. + vchi_held_msg_release(&rmsg_handle);
  33244. +
  33245. + return ret;
  33246. +}
  33247. +
  33248. +/* create comonent on vc */
  33249. +static int create_component(struct vchiq_mmal_instance *instance,
  33250. + struct vchiq_mmal_component *component,
  33251. + const char *name)
  33252. +{
  33253. + int ret;
  33254. + struct mmal_msg m;
  33255. + struct mmal_msg *rmsg;
  33256. + VCHI_HELD_MSG_T rmsg_handle;
  33257. +
  33258. + /* build component create message */
  33259. + m.h.type = MMAL_MSG_TYPE_COMPONENT_CREATE;
  33260. + m.u.component_create.client_component = component;
  33261. + strncpy(m.u.component_create.name, name,
  33262. + sizeof(m.u.component_create.name));
  33263. +
  33264. + ret = send_synchronous_mmal_msg(instance, &m,
  33265. + sizeof(m.u.component_create),
  33266. + &rmsg, &rmsg_handle);
  33267. + if (ret)
  33268. + return ret;
  33269. +
  33270. + if (rmsg->h.type != m.h.type) {
  33271. + /* got an unexpected message type in reply */
  33272. + ret = -EINVAL;
  33273. + goto release_msg;
  33274. + }
  33275. +
  33276. + ret = -rmsg->u.component_create_reply.status;
  33277. + if (ret != MMAL_MSG_STATUS_SUCCESS)
  33278. + goto release_msg;
  33279. +
  33280. + /* a valid component response received */
  33281. + component->handle = rmsg->u.component_create_reply.component_handle;
  33282. + component->inputs = rmsg->u.component_create_reply.input_num;
  33283. + component->outputs = rmsg->u.component_create_reply.output_num;
  33284. + component->clocks = rmsg->u.component_create_reply.clock_num;
  33285. +
  33286. + pr_debug("Component handle:0x%x in:%d out:%d clock:%d\n",
  33287. + component->handle,
  33288. + component->inputs, component->outputs, component->clocks);
  33289. +
  33290. +release_msg:
  33291. + vchi_held_msg_release(&rmsg_handle);
  33292. +
  33293. + return ret;
  33294. +}
  33295. +
  33296. +/* destroys a component on vc */
  33297. +static int destroy_component(struct vchiq_mmal_instance *instance,
  33298. + struct vchiq_mmal_component *component)
  33299. +{
  33300. + int ret;
  33301. + struct mmal_msg m;
  33302. + struct mmal_msg *rmsg;
  33303. + VCHI_HELD_MSG_T rmsg_handle;
  33304. +
  33305. + m.h.type = MMAL_MSG_TYPE_COMPONENT_DESTROY;
  33306. + m.u.component_destroy.component_handle = component->handle;
  33307. +
  33308. + ret = send_synchronous_mmal_msg(instance, &m,
  33309. + sizeof(m.u.component_destroy),
  33310. + &rmsg, &rmsg_handle);
  33311. + if (ret)
  33312. + return ret;
  33313. +
  33314. + if (rmsg->h.type != m.h.type) {
  33315. + /* got an unexpected message type in reply */
  33316. + ret = -EINVAL;
  33317. + goto release_msg;
  33318. + }
  33319. +
  33320. + ret = -rmsg->u.component_destroy_reply.status;
  33321. +
  33322. +release_msg:
  33323. +
  33324. + vchi_held_msg_release(&rmsg_handle);
  33325. +
  33326. + return ret;
  33327. +}
  33328. +
  33329. +/* enable a component on vc */
  33330. +static int enable_component(struct vchiq_mmal_instance *instance,
  33331. + struct vchiq_mmal_component *component)
  33332. +{
  33333. + int ret;
  33334. + struct mmal_msg m;
  33335. + struct mmal_msg *rmsg;
  33336. + VCHI_HELD_MSG_T rmsg_handle;
  33337. +
  33338. + m.h.type = MMAL_MSG_TYPE_COMPONENT_ENABLE;
  33339. + m.u.component_enable.component_handle = component->handle;
  33340. +
  33341. + ret = send_synchronous_mmal_msg(instance, &m,
  33342. + sizeof(m.u.component_enable),
  33343. + &rmsg, &rmsg_handle);
  33344. + if (ret)
  33345. + return ret;
  33346. +
  33347. + if (rmsg->h.type != m.h.type) {
  33348. + /* got an unexpected message type in reply */
  33349. + ret = -EINVAL;
  33350. + goto release_msg;
  33351. + }
  33352. +
  33353. + ret = -rmsg->u.component_enable_reply.status;
  33354. +
  33355. +release_msg:
  33356. + vchi_held_msg_release(&rmsg_handle);
  33357. +
  33358. + return ret;
  33359. +}
  33360. +
  33361. +/* disable a component on vc */
  33362. +static int disable_component(struct vchiq_mmal_instance *instance,
  33363. + struct vchiq_mmal_component *component)
  33364. +{
  33365. + int ret;
  33366. + struct mmal_msg m;
  33367. + struct mmal_msg *rmsg;
  33368. + VCHI_HELD_MSG_T rmsg_handle;
  33369. +
  33370. + m.h.type = MMAL_MSG_TYPE_COMPONENT_DISABLE;
  33371. + m.u.component_disable.component_handle = component->handle;
  33372. +
  33373. + ret = send_synchronous_mmal_msg(instance, &m,
  33374. + sizeof(m.u.component_disable),
  33375. + &rmsg, &rmsg_handle);
  33376. + if (ret)
  33377. + return ret;
  33378. +
  33379. + if (rmsg->h.type != m.h.type) {
  33380. + /* got an unexpected message type in reply */
  33381. + ret = -EINVAL;
  33382. + goto release_msg;
  33383. + }
  33384. +
  33385. + ret = -rmsg->u.component_disable_reply.status;
  33386. +
  33387. +release_msg:
  33388. +
  33389. + vchi_held_msg_release(&rmsg_handle);
  33390. +
  33391. + return ret;
  33392. +}
  33393. +
  33394. +/* get version of mmal implementation */
  33395. +static int get_version(struct vchiq_mmal_instance *instance,
  33396. + u32 *major_out, u32 *minor_out)
  33397. +{
  33398. + int ret;
  33399. + struct mmal_msg m;
  33400. + struct mmal_msg *rmsg;
  33401. + VCHI_HELD_MSG_T rmsg_handle;
  33402. +
  33403. + m.h.type = MMAL_MSG_TYPE_GET_VERSION;
  33404. +
  33405. + ret = send_synchronous_mmal_msg(instance, &m,
  33406. + sizeof(m.u.version),
  33407. + &rmsg, &rmsg_handle);
  33408. + if (ret)
  33409. + return ret;
  33410. +
  33411. + if (rmsg->h.type != m.h.type) {
  33412. + /* got an unexpected message type in reply */
  33413. + ret = -EINVAL;
  33414. + goto release_msg;
  33415. + }
  33416. +
  33417. + *major_out = rmsg->u.version.major;
  33418. + *minor_out = rmsg->u.version.minor;
  33419. +
  33420. +release_msg:
  33421. + vchi_held_msg_release(&rmsg_handle);
  33422. +
  33423. + return ret;
  33424. +}
  33425. +
  33426. +/* do a port action with a port as a parameter */
  33427. +static int port_action_port(struct vchiq_mmal_instance *instance,
  33428. + struct vchiq_mmal_port *port,
  33429. + enum mmal_msg_port_action_type action_type)
  33430. +{
  33431. + int ret;
  33432. + struct mmal_msg m;
  33433. + struct mmal_msg *rmsg;
  33434. + VCHI_HELD_MSG_T rmsg_handle;
  33435. +
  33436. + m.h.type = MMAL_MSG_TYPE_PORT_ACTION;
  33437. + m.u.port_action_port.component_handle = port->component->handle;
  33438. + m.u.port_action_port.port_handle = port->handle;
  33439. + m.u.port_action_port.action = action_type;
  33440. +
  33441. + port_to_mmal_msg(port, &m.u.port_action_port.port);
  33442. +
  33443. + ret = send_synchronous_mmal_msg(instance, &m,
  33444. + sizeof(m.u.port_action_port),
  33445. + &rmsg, &rmsg_handle);
  33446. + if (ret)
  33447. + return ret;
  33448. +
  33449. + if (rmsg->h.type != MMAL_MSG_TYPE_PORT_ACTION) {
  33450. + /* got an unexpected message type in reply */
  33451. + ret = -EINVAL;
  33452. + goto release_msg;
  33453. + }
  33454. +
  33455. + ret = -rmsg->u.port_action_reply.status;
  33456. +
  33457. + pr_debug("%s:result:%d component:0x%x port:%d action:%s(%d)\n",
  33458. + __func__,
  33459. + ret, port->component->handle, port->handle,
  33460. + port_action_type_names[action_type], action_type);
  33461. +
  33462. +release_msg:
  33463. + vchi_held_msg_release(&rmsg_handle);
  33464. +
  33465. + return ret;
  33466. +}
  33467. +
  33468. +/* do a port action with handles as parameters */
  33469. +static int port_action_handle(struct vchiq_mmal_instance *instance,
  33470. + struct vchiq_mmal_port *port,
  33471. + enum mmal_msg_port_action_type action_type,
  33472. + u32 connect_component_handle,
  33473. + u32 connect_port_handle)
  33474. +{
  33475. + int ret;
  33476. + struct mmal_msg m;
  33477. + struct mmal_msg *rmsg;
  33478. + VCHI_HELD_MSG_T rmsg_handle;
  33479. +
  33480. + m.h.type = MMAL_MSG_TYPE_PORT_ACTION;
  33481. +
  33482. + m.u.port_action_handle.component_handle = port->component->handle;
  33483. + m.u.port_action_handle.port_handle = port->handle;
  33484. + m.u.port_action_handle.action = action_type;
  33485. +
  33486. + m.u.port_action_handle.connect_component_handle =
  33487. + connect_component_handle;
  33488. + m.u.port_action_handle.connect_port_handle = connect_port_handle;
  33489. +
  33490. + ret = send_synchronous_mmal_msg(instance, &m,
  33491. + sizeof(m.u.port_action_handle),
  33492. + &rmsg, &rmsg_handle);
  33493. + if (ret)
  33494. + return ret;
  33495. +
  33496. + if (rmsg->h.type != MMAL_MSG_TYPE_PORT_ACTION) {
  33497. + /* got an unexpected message type in reply */
  33498. + ret = -EINVAL;
  33499. + goto release_msg;
  33500. + }
  33501. +
  33502. + ret = -rmsg->u.port_action_reply.status;
  33503. +
  33504. + pr_debug("%s:result:%d component:0x%x port:%d action:%s(%d)" \
  33505. + " connect component:0x%x connect port:%d\n",
  33506. + __func__,
  33507. + ret, port->component->handle, port->handle,
  33508. + port_action_type_names[action_type],
  33509. + action_type, connect_component_handle, connect_port_handle);
  33510. +
  33511. +release_msg:
  33512. + vchi_held_msg_release(&rmsg_handle);
  33513. +
  33514. + return ret;
  33515. +}
  33516. +
  33517. +static int port_parameter_set(struct vchiq_mmal_instance *instance,
  33518. + struct vchiq_mmal_port *port,
  33519. + u32 parameter_id, void *value, u32 value_size)
  33520. +{
  33521. + int ret;
  33522. + struct mmal_msg m;
  33523. + struct mmal_msg *rmsg;
  33524. + VCHI_HELD_MSG_T rmsg_handle;
  33525. +
  33526. + m.h.type = MMAL_MSG_TYPE_PORT_PARAMETER_SET;
  33527. +
  33528. + m.u.port_parameter_set.component_handle = port->component->handle;
  33529. + m.u.port_parameter_set.port_handle = port->handle;
  33530. + m.u.port_parameter_set.id = parameter_id;
  33531. + m.u.port_parameter_set.size = (2 * sizeof(u32)) + value_size;
  33532. + memcpy(&m.u.port_parameter_set.value, value, value_size);
  33533. +
  33534. + ret = send_synchronous_mmal_msg(instance, &m,
  33535. + (4 * sizeof(u32)) + value_size,
  33536. + &rmsg, &rmsg_handle);
  33537. + if (ret)
  33538. + return ret;
  33539. +
  33540. + if (rmsg->h.type != MMAL_MSG_TYPE_PORT_PARAMETER_SET) {
  33541. + /* got an unexpected message type in reply */
  33542. + ret = -EINVAL;
  33543. + goto release_msg;
  33544. + }
  33545. +
  33546. + ret = -rmsg->u.port_parameter_set_reply.status;
  33547. +
  33548. + pr_debug("%s:result:%d component:0x%x port:%d parameter:%d\n",
  33549. + __func__,
  33550. + ret, port->component->handle, port->handle, parameter_id);
  33551. +
  33552. +release_msg:
  33553. + vchi_held_msg_release(&rmsg_handle);
  33554. +
  33555. + return ret;
  33556. +}
  33557. +
  33558. +static int port_parameter_get(struct vchiq_mmal_instance *instance,
  33559. + struct vchiq_mmal_port *port,
  33560. + u32 parameter_id, void *value, u32 *value_size)
  33561. +{
  33562. + int ret;
  33563. + struct mmal_msg m;
  33564. + struct mmal_msg *rmsg;
  33565. + VCHI_HELD_MSG_T rmsg_handle;
  33566. +
  33567. + m.h.type = MMAL_MSG_TYPE_PORT_PARAMETER_GET;
  33568. +
  33569. + m.u.port_parameter_get.component_handle = port->component->handle;
  33570. + m.u.port_parameter_get.port_handle = port->handle;
  33571. + m.u.port_parameter_get.id = parameter_id;
  33572. + m.u.port_parameter_get.size = (2 * sizeof(u32)) + *value_size;
  33573. +
  33574. + ret = send_synchronous_mmal_msg(instance, &m,
  33575. + sizeof(struct
  33576. + mmal_msg_port_parameter_get),
  33577. + &rmsg, &rmsg_handle);
  33578. + if (ret)
  33579. + return ret;
  33580. +
  33581. + if (rmsg->h.type != MMAL_MSG_TYPE_PORT_PARAMETER_GET) {
  33582. + /* got an unexpected message type in reply */
  33583. + pr_err("Incorrect reply type %d\n", rmsg->h.type);
  33584. + ret = -EINVAL;
  33585. + goto release_msg;
  33586. + }
  33587. +
  33588. + ret = -rmsg->u.port_parameter_get_reply.status;
  33589. + if (ret) {
  33590. + /* Copy only as much as we have space for
  33591. + * but report true size of parameter
  33592. + */
  33593. + memcpy(value, &rmsg->u.port_parameter_get_reply.value,
  33594. + *value_size);
  33595. + *value_size = rmsg->u.port_parameter_get_reply.size;
  33596. + } else
  33597. + memcpy(value, &rmsg->u.port_parameter_get_reply.value,
  33598. + rmsg->u.port_parameter_get_reply.size);
  33599. +
  33600. + pr_debug("%s:result:%d component:0x%x port:%d parameter:%d\n", __func__,
  33601. + ret, port->component->handle, port->handle, parameter_id);
  33602. +
  33603. +release_msg:
  33604. + vchi_held_msg_release(&rmsg_handle);
  33605. +
  33606. + return ret;
  33607. +}
  33608. +
  33609. +/* disables a port and drains buffers from it */
  33610. +static int port_disable(struct vchiq_mmal_instance *instance,
  33611. + struct vchiq_mmal_port *port)
  33612. +{
  33613. + int ret;
  33614. + struct list_head *q, *buf_head;
  33615. + unsigned long flags = 0;
  33616. +
  33617. + if (!port->enabled)
  33618. + return 0;
  33619. +
  33620. + port->enabled = false;
  33621. +
  33622. + ret = port_action_port(instance, port,
  33623. + MMAL_MSG_PORT_ACTION_TYPE_DISABLE);
  33624. + if (ret == 0) {
  33625. +
  33626. + /* drain all queued buffers on port */
  33627. + spin_lock_irqsave(&port->slock, flags);
  33628. +
  33629. + list_for_each_safe(buf_head, q, &port->buffers) {
  33630. + struct mmal_buffer *mmalbuf;
  33631. + mmalbuf = list_entry(buf_head, struct mmal_buffer,
  33632. + list);
  33633. + list_del(buf_head);
  33634. + if (port->buffer_cb)
  33635. + port->buffer_cb(instance,
  33636. + port, 0, mmalbuf, 0, 0,
  33637. + MMAL_TIME_UNKNOWN,
  33638. + MMAL_TIME_UNKNOWN);
  33639. + }
  33640. +
  33641. + spin_unlock_irqrestore(&port->slock, flags);
  33642. +
  33643. + ret = port_info_get(instance, port);
  33644. + }
  33645. +
  33646. + return ret;
  33647. +}
  33648. +
  33649. +/* enable a port */
  33650. +static int port_enable(struct vchiq_mmal_instance *instance,
  33651. + struct vchiq_mmal_port *port)
  33652. +{
  33653. + unsigned int hdr_count;
  33654. + struct list_head *buf_head;
  33655. + int ret;
  33656. +
  33657. + if (port->enabled)
  33658. + return 0;
  33659. +
  33660. + /* ensure there are enough buffers queued to cover the buffer headers */
  33661. + if (port->buffer_cb != NULL) {
  33662. + hdr_count = 0;
  33663. + list_for_each(buf_head, &port->buffers) {
  33664. + hdr_count++;
  33665. + }
  33666. + if (hdr_count < port->current_buffer.num)
  33667. + return -ENOSPC;
  33668. + }
  33669. +
  33670. + ret = port_action_port(instance, port,
  33671. + MMAL_MSG_PORT_ACTION_TYPE_ENABLE);
  33672. + if (ret)
  33673. + goto done;
  33674. +
  33675. + port->enabled = true;
  33676. +
  33677. + if (port->buffer_cb) {
  33678. + /* send buffer headers to videocore */
  33679. + hdr_count = 1;
  33680. + list_for_each(buf_head, &port->buffers) {
  33681. + struct mmal_buffer *mmalbuf;
  33682. + mmalbuf = list_entry(buf_head, struct mmal_buffer,
  33683. + list);
  33684. + ret = buffer_from_host(instance, port, mmalbuf);
  33685. + if (ret)
  33686. + goto done;
  33687. +
  33688. + hdr_count++;
  33689. + if (hdr_count > port->current_buffer.num)
  33690. + break;
  33691. + }
  33692. + }
  33693. +
  33694. + ret = port_info_get(instance, port);
  33695. +
  33696. +done:
  33697. + return ret;
  33698. +}
  33699. +
  33700. +/* ------------------------------------------------------------------
  33701. + * Exported API
  33702. + *------------------------------------------------------------------*/
  33703. +
  33704. +int vchiq_mmal_port_set_format(struct vchiq_mmal_instance *instance,
  33705. + struct vchiq_mmal_port *port)
  33706. +{
  33707. + int ret;
  33708. +
  33709. + if (mutex_lock_interruptible(&instance->vchiq_mutex))
  33710. + return -EINTR;
  33711. +
  33712. + ret = port_info_set(instance, port);
  33713. + if (ret)
  33714. + goto release_unlock;
  33715. +
  33716. + /* read what has actually been set */
  33717. + ret = port_info_get(instance, port);
  33718. +
  33719. +release_unlock:
  33720. + mutex_unlock(&instance->vchiq_mutex);
  33721. +
  33722. + return ret;
  33723. +
  33724. +}
  33725. +
  33726. +int vchiq_mmal_port_parameter_set(struct vchiq_mmal_instance *instance,
  33727. + struct vchiq_mmal_port *port,
  33728. + u32 parameter, void *value, u32 value_size)
  33729. +{
  33730. + int ret;
  33731. +
  33732. + if (mutex_lock_interruptible(&instance->vchiq_mutex))
  33733. + return -EINTR;
  33734. +
  33735. + ret = port_parameter_set(instance, port, parameter, value, value_size);
  33736. +
  33737. + mutex_unlock(&instance->vchiq_mutex);
  33738. +
  33739. + return ret;
  33740. +}
  33741. +
  33742. +int vchiq_mmal_port_parameter_get(struct vchiq_mmal_instance *instance,
  33743. + struct vchiq_mmal_port *port,
  33744. + u32 parameter, void *value, u32 *value_size)
  33745. +{
  33746. + int ret;
  33747. +
  33748. + if (mutex_lock_interruptible(&instance->vchiq_mutex))
  33749. + return -EINTR;
  33750. +
  33751. + ret = port_parameter_get(instance, port, parameter, value, value_size);
  33752. +
  33753. + mutex_unlock(&instance->vchiq_mutex);
  33754. +
  33755. + return ret;
  33756. +}
  33757. +
  33758. +/* enable a port
  33759. + *
  33760. + * enables a port and queues buffers for satisfying callbacks if we
  33761. + * provide a callback handler
  33762. + */
  33763. +int vchiq_mmal_port_enable(struct vchiq_mmal_instance *instance,
  33764. + struct vchiq_mmal_port *port,
  33765. + vchiq_mmal_buffer_cb buffer_cb)
  33766. +{
  33767. + int ret;
  33768. +
  33769. + if (mutex_lock_interruptible(&instance->vchiq_mutex))
  33770. + return -EINTR;
  33771. +
  33772. + /* already enabled - noop */
  33773. + if (port->enabled) {
  33774. + ret = 0;
  33775. + goto unlock;
  33776. + }
  33777. +
  33778. + port->buffer_cb = buffer_cb;
  33779. +
  33780. + ret = port_enable(instance, port);
  33781. +
  33782. +unlock:
  33783. + mutex_unlock(&instance->vchiq_mutex);
  33784. +
  33785. + return ret;
  33786. +}
  33787. +
  33788. +int vchiq_mmal_port_disable(struct vchiq_mmal_instance *instance,
  33789. + struct vchiq_mmal_port *port)
  33790. +{
  33791. + int ret;
  33792. +
  33793. + if (mutex_lock_interruptible(&instance->vchiq_mutex))
  33794. + return -EINTR;
  33795. +
  33796. + if (!port->enabled) {
  33797. + mutex_unlock(&instance->vchiq_mutex);
  33798. + return 0;
  33799. + }
  33800. +
  33801. + ret = port_disable(instance, port);
  33802. +
  33803. + mutex_unlock(&instance->vchiq_mutex);
  33804. +
  33805. + return ret;
  33806. +}
  33807. +
  33808. +/* ports will be connected in a tunneled manner so data buffers
  33809. + * are not handled by client.
  33810. + */
  33811. +int vchiq_mmal_port_connect_tunnel(struct vchiq_mmal_instance *instance,
  33812. + struct vchiq_mmal_port *src,
  33813. + struct vchiq_mmal_port *dst)
  33814. +{
  33815. + int ret;
  33816. +
  33817. + if (mutex_lock_interruptible(&instance->vchiq_mutex))
  33818. + return -EINTR;
  33819. +
  33820. + /* disconnect ports if connected */
  33821. + if (src->connected != NULL) {
  33822. + ret = port_disable(instance, src);
  33823. + if (ret) {
  33824. + pr_err("failed disabling src port(%d)\n", ret);
  33825. + goto release_unlock;
  33826. + }
  33827. +
  33828. + /* do not need to disable the destination port as they
  33829. + * are connected and it is done automatically
  33830. + */
  33831. +
  33832. + ret = port_action_handle(instance, src,
  33833. + MMAL_MSG_PORT_ACTION_TYPE_DISCONNECT,
  33834. + src->connected->component->handle,
  33835. + src->connected->handle);
  33836. + if (ret < 0) {
  33837. + pr_err("failed disconnecting src port\n");
  33838. + goto release_unlock;
  33839. + }
  33840. + src->connected->enabled = false;
  33841. + src->connected = NULL;
  33842. + }
  33843. +
  33844. + if (dst == NULL) {
  33845. + /* do not make new connection */
  33846. + ret = 0;
  33847. + pr_debug("not making new connection\n");
  33848. + goto release_unlock;
  33849. + }
  33850. +
  33851. + /* copy src port format to dst */
  33852. + dst->format.encoding = src->format.encoding;
  33853. + dst->es.video.width = src->es.video.width;
  33854. + dst->es.video.height = src->es.video.height;
  33855. + dst->es.video.crop.x = src->es.video.crop.x;
  33856. + dst->es.video.crop.y = src->es.video.crop.y;
  33857. + dst->es.video.crop.width = src->es.video.crop.width;
  33858. + dst->es.video.crop.height = src->es.video.crop.height;
  33859. + dst->es.video.frame_rate.num = src->es.video.frame_rate.num;
  33860. + dst->es.video.frame_rate.den = src->es.video.frame_rate.den;
  33861. +
  33862. + /* set new format */
  33863. + ret = port_info_set(instance, dst);
  33864. + if (ret) {
  33865. + pr_debug("setting port info failed\n");
  33866. + goto release_unlock;
  33867. + }
  33868. +
  33869. + /* read what has actually been set */
  33870. + ret = port_info_get(instance, dst);
  33871. + if (ret) {
  33872. + pr_debug("read back port info failed\n");
  33873. + goto release_unlock;
  33874. + }
  33875. +
  33876. + /* connect two ports together */
  33877. + ret = port_action_handle(instance, src,
  33878. + MMAL_MSG_PORT_ACTION_TYPE_CONNECT,
  33879. + dst->component->handle, dst->handle);
  33880. + if (ret < 0) {
  33881. + pr_debug("connecting port %d:%d to %d:%d failed\n",
  33882. + src->component->handle, src->handle,
  33883. + dst->component->handle, dst->handle);
  33884. + goto release_unlock;
  33885. + }
  33886. + src->connected = dst;
  33887. +
  33888. +release_unlock:
  33889. +
  33890. + mutex_unlock(&instance->vchiq_mutex);
  33891. +
  33892. + return ret;
  33893. +}
  33894. +
  33895. +int vchiq_mmal_submit_buffer(struct vchiq_mmal_instance *instance,
  33896. + struct vchiq_mmal_port *port,
  33897. + struct mmal_buffer *buffer)
  33898. +{
  33899. + unsigned long flags = 0;
  33900. +
  33901. + spin_lock_irqsave(&port->slock, flags);
  33902. + list_add_tail(&buffer->list, &port->buffers);
  33903. + spin_unlock_irqrestore(&port->slock, flags);
  33904. +
  33905. + /* the port previously underflowed because it was missing a
  33906. + * mmal_buffer which has just been added, submit that buffer
  33907. + * to the mmal service.
  33908. + */
  33909. + if (port->buffer_underflow) {
  33910. + port_buffer_from_host(instance, port);
  33911. + port->buffer_underflow--;
  33912. + }
  33913. +
  33914. + return 0;
  33915. +}
  33916. +
  33917. +/* Initialise a mmal component and its ports
  33918. + *
  33919. + */
  33920. +int vchiq_mmal_component_init(struct vchiq_mmal_instance *instance,
  33921. + const char *name,
  33922. + struct vchiq_mmal_component **component_out)
  33923. +{
  33924. + int ret;
  33925. + int idx; /* port index */
  33926. + struct vchiq_mmal_component *component;
  33927. +
  33928. + if (mutex_lock_interruptible(&instance->vchiq_mutex))
  33929. + return -EINTR;
  33930. +
  33931. + if (instance->component_idx == VCHIQ_MMAL_MAX_COMPONENTS) {
  33932. + ret = -EINVAL; /* todo is this correct error? */
  33933. + goto unlock;
  33934. + }
  33935. +
  33936. + component = &instance->component[instance->component_idx];
  33937. +
  33938. + ret = create_component(instance, component, name);
  33939. + if (ret < 0)
  33940. + goto unlock;
  33941. +
  33942. + /* ports info needs gathering */
  33943. + component->control.type = MMAL_PORT_TYPE_CONTROL;
  33944. + component->control.index = 0;
  33945. + component->control.component = component;
  33946. + spin_lock_init(&component->control.slock);
  33947. + INIT_LIST_HEAD(&component->control.buffers);
  33948. + ret = port_info_get(instance, &component->control);
  33949. + if (ret < 0)
  33950. + goto release_component;
  33951. +
  33952. + for (idx = 0; idx < component->inputs; idx++) {
  33953. + component->input[idx].type = MMAL_PORT_TYPE_INPUT;
  33954. + component->input[idx].index = idx;
  33955. + component->input[idx].component = component;
  33956. + spin_lock_init(&component->input[idx].slock);
  33957. + INIT_LIST_HEAD(&component->input[idx].buffers);
  33958. + ret = port_info_get(instance, &component->input[idx]);
  33959. + if (ret < 0)
  33960. + goto release_component;
  33961. + }
  33962. +
  33963. + for (idx = 0; idx < component->outputs; idx++) {
  33964. + component->output[idx].type = MMAL_PORT_TYPE_OUTPUT;
  33965. + component->output[idx].index = idx;
  33966. + component->output[idx].component = component;
  33967. + spin_lock_init(&component->output[idx].slock);
  33968. + INIT_LIST_HEAD(&component->output[idx].buffers);
  33969. + ret = port_info_get(instance, &component->output[idx]);
  33970. + if (ret < 0)
  33971. + goto release_component;
  33972. + }
  33973. +
  33974. + for (idx = 0; idx < component->clocks; idx++) {
  33975. + component->clock[idx].type = MMAL_PORT_TYPE_CLOCK;
  33976. + component->clock[idx].index = idx;
  33977. + component->clock[idx].component = component;
  33978. + spin_lock_init(&component->clock[idx].slock);
  33979. + INIT_LIST_HEAD(&component->clock[idx].buffers);
  33980. + ret = port_info_get(instance, &component->clock[idx]);
  33981. + if (ret < 0)
  33982. + goto release_component;
  33983. + }
  33984. +
  33985. + instance->component_idx++;
  33986. +
  33987. + *component_out = component;
  33988. +
  33989. + mutex_unlock(&instance->vchiq_mutex);
  33990. +
  33991. + return 0;
  33992. +
  33993. +release_component:
  33994. + destroy_component(instance, component);
  33995. +unlock:
  33996. + mutex_unlock(&instance->vchiq_mutex);
  33997. +
  33998. + return ret;
  33999. +}
  34000. +
  34001. +/*
  34002. + * cause a mmal component to be destroyed
  34003. + */
  34004. +int vchiq_mmal_component_finalise(struct vchiq_mmal_instance *instance,
  34005. + struct vchiq_mmal_component *component)
  34006. +{
  34007. + int ret;
  34008. +
  34009. + if (mutex_lock_interruptible(&instance->vchiq_mutex))
  34010. + return -EINTR;
  34011. +
  34012. + if (component->enabled)
  34013. + ret = disable_component(instance, component);
  34014. +
  34015. + ret = destroy_component(instance, component);
  34016. +
  34017. + mutex_unlock(&instance->vchiq_mutex);
  34018. +
  34019. + return ret;
  34020. +}
  34021. +
  34022. +/*
  34023. + * cause a mmal component to be enabled
  34024. + */
  34025. +int vchiq_mmal_component_enable(struct vchiq_mmal_instance *instance,
  34026. + struct vchiq_mmal_component *component)
  34027. +{
  34028. + int ret;
  34029. +
  34030. + if (mutex_lock_interruptible(&instance->vchiq_mutex))
  34031. + return -EINTR;
  34032. +
  34033. + if (component->enabled) {
  34034. + mutex_unlock(&instance->vchiq_mutex);
  34035. + return 0;
  34036. + }
  34037. +
  34038. + ret = enable_component(instance, component);
  34039. + if (ret == 0)
  34040. + component->enabled = true;
  34041. +
  34042. + mutex_unlock(&instance->vchiq_mutex);
  34043. +
  34044. + return ret;
  34045. +}
  34046. +
  34047. +/*
  34048. + * cause a mmal component to be enabled
  34049. + */
  34050. +int vchiq_mmal_component_disable(struct vchiq_mmal_instance *instance,
  34051. + struct vchiq_mmal_component *component)
  34052. +{
  34053. + int ret;
  34054. +
  34055. + if (mutex_lock_interruptible(&instance->vchiq_mutex))
  34056. + return -EINTR;
  34057. +
  34058. + if (!component->enabled) {
  34059. + mutex_unlock(&instance->vchiq_mutex);
  34060. + return 0;
  34061. + }
  34062. +
  34063. + ret = disable_component(instance, component);
  34064. + if (ret == 0)
  34065. + component->enabled = false;
  34066. +
  34067. + mutex_unlock(&instance->vchiq_mutex);
  34068. +
  34069. + return ret;
  34070. +}
  34071. +
  34072. +int vchiq_mmal_version(struct vchiq_mmal_instance *instance,
  34073. + u32 *major_out, u32 *minor_out)
  34074. +{
  34075. + int ret;
  34076. +
  34077. + if (mutex_lock_interruptible(&instance->vchiq_mutex))
  34078. + return -EINTR;
  34079. +
  34080. + ret = get_version(instance, major_out, minor_out);
  34081. +
  34082. + mutex_unlock(&instance->vchiq_mutex);
  34083. +
  34084. + return ret;
  34085. +}
  34086. +
  34087. +int vchiq_mmal_finalise(struct vchiq_mmal_instance *instance)
  34088. +{
  34089. + int status = 0;
  34090. +
  34091. + if (instance == NULL)
  34092. + return -EINVAL;
  34093. +
  34094. + if (mutex_lock_interruptible(&instance->vchiq_mutex))
  34095. + return -EINTR;
  34096. +
  34097. + vchi_service_use(instance->handle);
  34098. +
  34099. + status = vchi_service_close(instance->handle);
  34100. + if (status != 0)
  34101. + pr_err("mmal-vchiq: VCHIQ close failed");
  34102. +
  34103. + mutex_unlock(&instance->vchiq_mutex);
  34104. +
  34105. + vfree(instance->bulk_scratch);
  34106. +
  34107. + kfree(instance);
  34108. +
  34109. + return status;
  34110. +}
  34111. +
  34112. +int vchiq_mmal_init(struct vchiq_mmal_instance **out_instance)
  34113. +{
  34114. + int status;
  34115. + struct vchiq_mmal_instance *instance;
  34116. + static VCHI_CONNECTION_T *vchi_connection;
  34117. + static VCHI_INSTANCE_T vchi_instance;
  34118. + SERVICE_CREATION_T params = {
  34119. + VCHI_VERSION_EX(VC_MMAL_VER, VC_MMAL_MIN_VER),
  34120. + VC_MMAL_SERVER_NAME,
  34121. + vchi_connection,
  34122. + 0, /* rx fifo size (unused) */
  34123. + 0, /* tx fifo size (unused) */
  34124. + service_callback,
  34125. + NULL, /* service callback parameter */
  34126. + 1, /* unaligned bulk receives */
  34127. + 1, /* unaligned bulk transmits */
  34128. + 0 /* want crc check on bulk transfers */
  34129. + };
  34130. +
  34131. + /* compile time checks to ensure structure size as they are
  34132. + * directly (de)serialised from memory.
  34133. + */
  34134. +
  34135. + /* ensure the header structure has packed to the correct size */
  34136. + BUILD_BUG_ON(sizeof(struct mmal_msg_header) != 24);
  34137. +
  34138. + /* ensure message structure does not exceed maximum length */
  34139. + BUILD_BUG_ON(sizeof(struct mmal_msg) > MMAL_MSG_MAX_SIZE);
  34140. +
  34141. + /* mmal port struct is correct size */
  34142. + BUILD_BUG_ON(sizeof(struct mmal_port) != 64);
  34143. +
  34144. + /* create a vchi instance */
  34145. + status = vchi_initialise(&vchi_instance);
  34146. + if (status) {
  34147. + pr_err("Failed to initialise VCHI instance (status=%d)\n",
  34148. + status);
  34149. + return -EIO;
  34150. + }
  34151. +
  34152. + status = vchi_connect(NULL, 0, vchi_instance);
  34153. + if (status) {
  34154. + pr_err("Failed to connect VCHI instance (status=%d)\n", status);
  34155. + return -EIO;
  34156. + }
  34157. +
  34158. + instance = kmalloc(sizeof(*instance), GFP_KERNEL);
  34159. + memset(instance, 0, sizeof(*instance));
  34160. +
  34161. + mutex_init(&instance->vchiq_mutex);
  34162. + mutex_init(&instance->bulk_mutex);
  34163. +
  34164. + instance->bulk_scratch = vmalloc(PAGE_SIZE);
  34165. +
  34166. + params.callback_param = instance;
  34167. +
  34168. + status = vchi_service_open(vchi_instance, &params, &instance->handle);
  34169. + if (status) {
  34170. + pr_err("Failed to open VCHI service connection (status=%d)\n",
  34171. + status);
  34172. + goto err_close_services;
  34173. + }
  34174. +
  34175. + vchi_service_release(instance->handle);
  34176. +
  34177. + *out_instance = instance;
  34178. +
  34179. + return 0;
  34180. +
  34181. +err_close_services:
  34182. +
  34183. + vchi_service_close(instance->handle);
  34184. + vfree(instance->bulk_scratch);
  34185. + kfree(instance);
  34186. + return -ENODEV;
  34187. +}
  34188. diff -Nur linux-3.18.14/drivers/media/platform/bcm2835/mmal-vchiq.h linux-rpi/drivers/media/platform/bcm2835/mmal-vchiq.h
  34189. --- linux-3.18.14/drivers/media/platform/bcm2835/mmal-vchiq.h 1969-12-31 18:00:00.000000000 -0600
  34190. +++ linux-rpi/drivers/media/platform/bcm2835/mmal-vchiq.h 2015-05-31 14:46:10.937660979 -0500
  34191. @@ -0,0 +1,178 @@
  34192. +/*
  34193. + * Broadcom BM2835 V4L2 driver
  34194. + *
  34195. + * Copyright © 2013 Raspberry Pi (Trading) Ltd.
  34196. + *
  34197. + * This file is subject to the terms and conditions of the GNU General Public
  34198. + * License. See the file COPYING in the main directory of this archive
  34199. + * for more details.
  34200. + *
  34201. + * Authors: Vincent Sanders <vincent.sanders@collabora.co.uk>
  34202. + * Dave Stevenson <dsteve@broadcom.com>
  34203. + * Simon Mellor <simellor@broadcom.com>
  34204. + * Luke Diamand <luked@broadcom.com>
  34205. + *
  34206. + * MMAL interface to VCHIQ message passing
  34207. + */
  34208. +
  34209. +#ifndef MMAL_VCHIQ_H
  34210. +#define MMAL_VCHIQ_H
  34211. +
  34212. +#include "mmal-msg-format.h"
  34213. +
  34214. +#define MAX_PORT_COUNT 4
  34215. +
  34216. +/* Maximum size of the format extradata. */
  34217. +#define MMAL_FORMAT_EXTRADATA_MAX_SIZE 128
  34218. +
  34219. +struct vchiq_mmal_instance;
  34220. +
  34221. +enum vchiq_mmal_es_type {
  34222. + MMAL_ES_TYPE_UNKNOWN, /**< Unknown elementary stream type */
  34223. + MMAL_ES_TYPE_CONTROL, /**< Elementary stream of control commands */
  34224. + MMAL_ES_TYPE_AUDIO, /**< Audio elementary stream */
  34225. + MMAL_ES_TYPE_VIDEO, /**< Video elementary stream */
  34226. + MMAL_ES_TYPE_SUBPICTURE /**< Sub-picture elementary stream */
  34227. +};
  34228. +
  34229. +/* rectangle, used lots so it gets its own struct */
  34230. +struct vchiq_mmal_rect {
  34231. + s32 x;
  34232. + s32 y;
  34233. + s32 width;
  34234. + s32 height;
  34235. +};
  34236. +
  34237. +struct vchiq_mmal_port_buffer {
  34238. + unsigned int num; /* number of buffers */
  34239. + u32 size; /* size of buffers */
  34240. + u32 alignment; /* alignment of buffers */
  34241. +};
  34242. +
  34243. +struct vchiq_mmal_port;
  34244. +
  34245. +typedef void (*vchiq_mmal_buffer_cb)(
  34246. + struct vchiq_mmal_instance *instance,
  34247. + struct vchiq_mmal_port *port,
  34248. + int status, struct mmal_buffer *buffer,
  34249. + unsigned long length, u32 mmal_flags, s64 dts, s64 pts);
  34250. +
  34251. +struct vchiq_mmal_port {
  34252. + bool enabled;
  34253. + u32 handle;
  34254. + u32 type; /* port type, cached to use on port info set */
  34255. + u32 index; /* port index, cached to use on port info set */
  34256. +
  34257. + /* component port belongs to, allows simple deref */
  34258. + struct vchiq_mmal_component *component;
  34259. +
  34260. + struct vchiq_mmal_port *connected; /* port conencted to */
  34261. +
  34262. + /* buffer info */
  34263. + struct vchiq_mmal_port_buffer minimum_buffer;
  34264. + struct vchiq_mmal_port_buffer recommended_buffer;
  34265. + struct vchiq_mmal_port_buffer current_buffer;
  34266. +
  34267. + /* stream format */
  34268. + struct mmal_es_format format;
  34269. + /* elementry stream format */
  34270. + union mmal_es_specific_format es;
  34271. +
  34272. + /* data buffers to fill */
  34273. + struct list_head buffers;
  34274. + /* lock to serialise adding and removing buffers from list */
  34275. + spinlock_t slock;
  34276. + /* count of how many buffer header refils have failed because
  34277. + * there was no buffer to satisfy them
  34278. + */
  34279. + int buffer_underflow;
  34280. + /* callback on buffer completion */
  34281. + vchiq_mmal_buffer_cb buffer_cb;
  34282. + /* callback context */
  34283. + void *cb_ctx;
  34284. +};
  34285. +
  34286. +struct vchiq_mmal_component {
  34287. + bool enabled;
  34288. + u32 handle; /* VideoCore handle for component */
  34289. + u32 inputs; /* Number of input ports */
  34290. + u32 outputs; /* Number of output ports */
  34291. + u32 clocks; /* Number of clock ports */
  34292. + struct vchiq_mmal_port control; /* control port */
  34293. + struct vchiq_mmal_port input[MAX_PORT_COUNT]; /* input ports */
  34294. + struct vchiq_mmal_port output[MAX_PORT_COUNT]; /* output ports */
  34295. + struct vchiq_mmal_port clock[MAX_PORT_COUNT]; /* clock ports */
  34296. +};
  34297. +
  34298. +
  34299. +int vchiq_mmal_init(struct vchiq_mmal_instance **out_instance);
  34300. +int vchiq_mmal_finalise(struct vchiq_mmal_instance *instance);
  34301. +
  34302. +/* Initialise a mmal component and its ports
  34303. +*
  34304. +*/
  34305. +int vchiq_mmal_component_init(
  34306. + struct vchiq_mmal_instance *instance,
  34307. + const char *name,
  34308. + struct vchiq_mmal_component **component_out);
  34309. +
  34310. +int vchiq_mmal_component_finalise(
  34311. + struct vchiq_mmal_instance *instance,
  34312. + struct vchiq_mmal_component *component);
  34313. +
  34314. +int vchiq_mmal_component_enable(
  34315. + struct vchiq_mmal_instance *instance,
  34316. + struct vchiq_mmal_component *component);
  34317. +
  34318. +int vchiq_mmal_component_disable(
  34319. + struct vchiq_mmal_instance *instance,
  34320. + struct vchiq_mmal_component *component);
  34321. +
  34322. +
  34323. +
  34324. +/* enable a mmal port
  34325. + *
  34326. + * enables a port and if a buffer callback provided enque buffer
  34327. + * headers as apropriate for the port.
  34328. + */
  34329. +int vchiq_mmal_port_enable(
  34330. + struct vchiq_mmal_instance *instance,
  34331. + struct vchiq_mmal_port *port,
  34332. + vchiq_mmal_buffer_cb buffer_cb);
  34333. +
  34334. +/* disable a port
  34335. + *
  34336. + * disable a port will dequeue any pending buffers
  34337. + */
  34338. +int vchiq_mmal_port_disable(struct vchiq_mmal_instance *instance,
  34339. + struct vchiq_mmal_port *port);
  34340. +
  34341. +
  34342. +int vchiq_mmal_port_parameter_set(struct vchiq_mmal_instance *instance,
  34343. + struct vchiq_mmal_port *port,
  34344. + u32 parameter,
  34345. + void *value,
  34346. + u32 value_size);
  34347. +
  34348. +int vchiq_mmal_port_parameter_get(struct vchiq_mmal_instance *instance,
  34349. + struct vchiq_mmal_port *port,
  34350. + u32 parameter,
  34351. + void *value,
  34352. + u32 *value_size);
  34353. +
  34354. +int vchiq_mmal_port_set_format(struct vchiq_mmal_instance *instance,
  34355. + struct vchiq_mmal_port *port);
  34356. +
  34357. +int vchiq_mmal_port_connect_tunnel(struct vchiq_mmal_instance *instance,
  34358. + struct vchiq_mmal_port *src,
  34359. + struct vchiq_mmal_port *dst);
  34360. +
  34361. +int vchiq_mmal_version(struct vchiq_mmal_instance *instance,
  34362. + u32 *major_out,
  34363. + u32 *minor_out);
  34364. +
  34365. +int vchiq_mmal_submit_buffer(struct vchiq_mmal_instance *instance,
  34366. + struct vchiq_mmal_port *port,
  34367. + struct mmal_buffer *buf);
  34368. +
  34369. +#endif /* MMAL_VCHIQ_H */
  34370. diff -Nur linux-3.18.14/drivers/media/platform/Kconfig linux-rpi/drivers/media/platform/Kconfig
  34371. --- linux-3.18.14/drivers/media/platform/Kconfig 2015-05-20 10:04:50.000000000 -0500
  34372. +++ linux-rpi/drivers/media/platform/Kconfig 2015-05-31 14:46:10.937660979 -0500
  34373. @@ -124,6 +124,7 @@
  34374. source "drivers/media/platform/soc_camera/Kconfig"
  34375. source "drivers/media/platform/exynos4-is/Kconfig"
  34376. source "drivers/media/platform/s5p-tv/Kconfig"
  34377. +source "drivers/media/platform/bcm2835/Kconfig"
  34378. endif # V4L_PLATFORM_DRIVERS
  34379. diff -Nur linux-3.18.14/drivers/media/platform/Makefile linux-rpi/drivers/media/platform/Makefile
  34380. --- linux-3.18.14/drivers/media/platform/Makefile 2015-05-20 10:04:50.000000000 -0500
  34381. +++ linux-rpi/drivers/media/platform/Makefile 2015-05-31 14:46:10.937660979 -0500
  34382. @@ -49,4 +49,6 @@
  34383. obj-y += omap/
  34384. +obj-$(CONFIG_VIDEO_BCM2835) += bcm2835/
  34385. +
  34386. ccflags-y += -I$(srctree)/drivers/media/i2c
  34387. diff -Nur linux-3.18.14/drivers/media/usb/dvb-usb-v2/rtl28xxu.c linux-rpi/drivers/media/usb/dvb-usb-v2/rtl28xxu.c
  34388. --- linux-3.18.14/drivers/media/usb/dvb-usb-v2/rtl28xxu.c 2015-05-20 10:04:50.000000000 -0500
  34389. +++ linux-rpi/drivers/media/usb/dvb-usb-v2/rtl28xxu.c 2015-05-31 14:46:11.029660978 -0500
  34390. @@ -1531,6 +1531,10 @@
  34391. &rtl2832u_props, "Compro VideoMate U620F", NULL) },
  34392. { DVB_USB_DEVICE(USB_VID_KWORLD_2, 0xd394,
  34393. &rtl2832u_props, "MaxMedia HU394-T", NULL) },
  34394. + { DVB_USB_DEVICE(USB_VID_GTEK, 0xb803 /*USB_PID_AUGUST_DVBT205*/,
  34395. + &rtl2832u_props, "August DVB-T 205", NULL) },
  34396. + { DVB_USB_DEVICE(USB_VID_GTEK, 0xa803 /*USB_PID_AUGUST_DVBT205*/,
  34397. + &rtl2832u_props, "August DVB-T 205", NULL) },
  34398. { DVB_USB_DEVICE(USB_VID_LEADTEK, 0x6a03,
  34399. &rtl2832u_props, "Leadtek WinFast DTV Dongle mini", NULL) },
  34400. { DVB_USB_DEVICE(USB_VID_GTEK, USB_PID_CPYTO_REDI_PC50A,
  34401. diff -Nur linux-3.18.14/drivers/misc/Kconfig linux-rpi/drivers/misc/Kconfig
  34402. --- linux-3.18.14/drivers/misc/Kconfig 2015-05-20 10:04:50.000000000 -0500
  34403. +++ linux-rpi/drivers/misc/Kconfig 2015-05-31 14:46:11.133660977 -0500
  34404. @@ -524,6 +524,7 @@
  34405. source "drivers/misc/altera-stapl/Kconfig"
  34406. source "drivers/misc/mei/Kconfig"
  34407. source "drivers/misc/vmw_vmci/Kconfig"
  34408. +source "drivers/misc/vc04_services/Kconfig"
  34409. source "drivers/misc/mic/Kconfig"
  34410. source "drivers/misc/genwqe/Kconfig"
  34411. source "drivers/misc/echo/Kconfig"
  34412. diff -Nur linux-3.18.14/drivers/misc/Makefile linux-rpi/drivers/misc/Makefile
  34413. --- linux-3.18.14/drivers/misc/Makefile 2015-05-20 10:04:50.000000000 -0500
  34414. +++ linux-rpi/drivers/misc/Makefile 2015-05-31 14:46:11.133660977 -0500
  34415. @@ -51,6 +51,7 @@
  34416. obj-$(CONFIG_VMWARE_VMCI) += vmw_vmci/
  34417. obj-$(CONFIG_LATTICE_ECP3_CONFIG) += lattice-ecp3-config.o
  34418. obj-$(CONFIG_SRAM) += sram.o
  34419. +obj-$(CONFIG_BCM2708_VCHIQ) += vc04_services/
  34420. obj-y += mic/
  34421. obj-$(CONFIG_GENWQE) += genwqe/
  34422. obj-$(CONFIG_ECHO) += echo/
  34423. diff -Nur linux-3.18.14/drivers/misc/vc04_services/interface/vchi/connections/connection.h linux-rpi/drivers/misc/vc04_services/interface/vchi/connections/connection.h
  34424. --- linux-3.18.14/drivers/misc/vc04_services/interface/vchi/connections/connection.h 1969-12-31 18:00:00.000000000 -0600
  34425. +++ linux-rpi/drivers/misc/vc04_services/interface/vchi/connections/connection.h 2015-05-31 14:46:11.153660977 -0500
  34426. @@ -0,0 +1,328 @@
  34427. +/**
  34428. + * Copyright (c) 2010-2012 Broadcom. All rights reserved.
  34429. + *
  34430. + * Redistribution and use in source and binary forms, with or without
  34431. + * modification, are permitted provided that the following conditions
  34432. + * are met:
  34433. + * 1. Redistributions of source code must retain the above copyright
  34434. + * notice, this list of conditions, and the following disclaimer,
  34435. + * without modification.
  34436. + * 2. Redistributions in binary form must reproduce the above copyright
  34437. + * notice, this list of conditions and the following disclaimer in the
  34438. + * documentation and/or other materials provided with the distribution.
  34439. + * 3. The names of the above-listed copyright holders may not be used
  34440. + * to endorse or promote products derived from this software without
  34441. + * specific prior written permission.
  34442. + *
  34443. + * ALTERNATIVELY, this software may be distributed under the terms of the
  34444. + * GNU General Public License ("GPL") version 2, as published by the Free
  34445. + * Software Foundation.
  34446. + *
  34447. + * THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS "AS
  34448. + * IS" AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO,
  34449. + * THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR
  34450. + * PURPOSE ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT OWNER OR
  34451. + * CONTRIBUTORS BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL,
  34452. + * EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO,
  34453. + * PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR
  34454. + * PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF
  34455. + * LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING
  34456. + * NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE OF THIS
  34457. + * SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
  34458. + */
  34459. +
  34460. +#ifndef CONNECTION_H_
  34461. +#define CONNECTION_H_
  34462. +
  34463. +#include <linux/kernel.h>
  34464. +#include <linux/types.h>
  34465. +#include <linux/semaphore.h>
  34466. +
  34467. +#include "interface/vchi/vchi_cfg_internal.h"
  34468. +#include "interface/vchi/vchi_common.h"
  34469. +#include "interface/vchi/message_drivers/message.h"
  34470. +
  34471. +/******************************************************************************
  34472. + Global defs
  34473. + *****************************************************************************/
  34474. +
  34475. +// Opaque handle for a connection / service pair
  34476. +typedef struct opaque_vchi_connection_connected_service_handle_t *VCHI_CONNECTION_SERVICE_HANDLE_T;
  34477. +
  34478. +// opaque handle to the connection state information
  34479. +typedef struct opaque_vchi_connection_info_t VCHI_CONNECTION_STATE_T;
  34480. +
  34481. +typedef struct vchi_connection_t VCHI_CONNECTION_T;
  34482. +
  34483. +
  34484. +/******************************************************************************
  34485. + API
  34486. + *****************************************************************************/
  34487. +
  34488. +// Routine to init a connection with a particular low level driver
  34489. +typedef VCHI_CONNECTION_STATE_T * (*VCHI_CONNECTION_INIT_T)( struct vchi_connection_t * connection,
  34490. + const VCHI_MESSAGE_DRIVER_T * driver );
  34491. +
  34492. +// Routine to control CRC enabling at a connection level
  34493. +typedef int32_t (*VCHI_CONNECTION_CRC_CONTROL_T)( VCHI_CONNECTION_STATE_T *state_handle,
  34494. + VCHI_CRC_CONTROL_T control );
  34495. +
  34496. +// Routine to create a service
  34497. +typedef int32_t (*VCHI_CONNECTION_SERVICE_CONNECT_T)( VCHI_CONNECTION_STATE_T *state_handle,
  34498. + int32_t service_id,
  34499. + uint32_t rx_fifo_size,
  34500. + uint32_t tx_fifo_size,
  34501. + int server,
  34502. + VCHI_CALLBACK_T callback,
  34503. + void *callback_param,
  34504. + int32_t want_crc,
  34505. + int32_t want_unaligned_bulk_rx,
  34506. + int32_t want_unaligned_bulk_tx,
  34507. + VCHI_CONNECTION_SERVICE_HANDLE_T *service_handle );
  34508. +
  34509. +// Routine to close a service
  34510. +typedef int32_t (*VCHI_CONNECTION_SERVICE_DISCONNECT_T)( VCHI_CONNECTION_SERVICE_HANDLE_T service_handle );
  34511. +
  34512. +// Routine to queue a message
  34513. +typedef int32_t (*VCHI_CONNECTION_SERVICE_QUEUE_MESSAGE_T)( VCHI_CONNECTION_SERVICE_HANDLE_T service_handle,
  34514. + const void *data,
  34515. + uint32_t data_size,
  34516. + VCHI_FLAGS_T flags,
  34517. + void *msg_handle );
  34518. +
  34519. +// scatter-gather (vector) message queueing
  34520. +typedef int32_t (*VCHI_CONNECTION_SERVICE_QUEUE_MESSAGEV_T)( VCHI_CONNECTION_SERVICE_HANDLE_T service_handle,
  34521. + VCHI_MSG_VECTOR_T *vector,
  34522. + uint32_t count,
  34523. + VCHI_FLAGS_T flags,
  34524. + void *msg_handle );
  34525. +
  34526. +// Routine to dequeue a message
  34527. +typedef int32_t (*VCHI_CONNECTION_SERVICE_DEQUEUE_MESSAGE_T)( VCHI_CONNECTION_SERVICE_HANDLE_T service_handle,
  34528. + void *data,
  34529. + uint32_t max_data_size_to_read,
  34530. + uint32_t *actual_msg_size,
  34531. + VCHI_FLAGS_T flags );
  34532. +
  34533. +// Routine to peek at a message
  34534. +typedef int32_t (*VCHI_CONNECTION_SERVICE_PEEK_MESSAGE_T)( VCHI_CONNECTION_SERVICE_HANDLE_T service_handle,
  34535. + void **data,
  34536. + uint32_t *msg_size,
  34537. + VCHI_FLAGS_T flags );
  34538. +
  34539. +// Routine to hold a message
  34540. +typedef int32_t (*VCHI_CONNECTION_SERVICE_HOLD_MESSAGE_T)( VCHI_CONNECTION_SERVICE_HANDLE_T service_handle,
  34541. + void **data,
  34542. + uint32_t *msg_size,
  34543. + VCHI_FLAGS_T flags,
  34544. + void **message_handle );
  34545. +
  34546. +// Routine to initialise a received message iterator
  34547. +typedef int32_t (*VCHI_CONNECTION_SERVICE_LOOKAHEAD_MESSAGE_T)( VCHI_CONNECTION_SERVICE_HANDLE_T service_handle,
  34548. + VCHI_MSG_ITER_T *iter,
  34549. + VCHI_FLAGS_T flags );
  34550. +
  34551. +// Routine to release a held message
  34552. +typedef int32_t (*VCHI_CONNECTION_HELD_MSG_RELEASE_T)( VCHI_CONNECTION_SERVICE_HANDLE_T service_handle,
  34553. + void *message_handle );
  34554. +
  34555. +// Routine to get info on a held message
  34556. +typedef int32_t (*VCHI_CONNECTION_HELD_MSG_INFO_T)( VCHI_CONNECTION_SERVICE_HANDLE_T service_handle,
  34557. + void *message_handle,
  34558. + void **data,
  34559. + int32_t *msg_size,
  34560. + uint32_t *tx_timestamp,
  34561. + uint32_t *rx_timestamp );
  34562. +
  34563. +// Routine to check whether the iterator has a next message
  34564. +typedef int32_t (*VCHI_CONNECTION_MSG_ITER_HAS_NEXT_T)( VCHI_CONNECTION_SERVICE_HANDLE_T service,
  34565. + const VCHI_MSG_ITER_T *iter );
  34566. +
  34567. +// Routine to advance the iterator
  34568. +typedef int32_t (*VCHI_CONNECTION_MSG_ITER_NEXT_T)( VCHI_CONNECTION_SERVICE_HANDLE_T service,
  34569. + VCHI_MSG_ITER_T *iter,
  34570. + void **data,
  34571. + uint32_t *msg_size );
  34572. +
  34573. +// Routine to remove the last message returned by the iterator
  34574. +typedef int32_t (*VCHI_CONNECTION_MSG_ITER_REMOVE_T)( VCHI_CONNECTION_SERVICE_HANDLE_T service,
  34575. + VCHI_MSG_ITER_T *iter );
  34576. +
  34577. +// Routine to hold the last message returned by the iterator
  34578. +typedef int32_t (*VCHI_CONNECTION_MSG_ITER_HOLD_T)( VCHI_CONNECTION_SERVICE_HANDLE_T service,
  34579. + VCHI_MSG_ITER_T *iter,
  34580. + void **msg_handle );
  34581. +
  34582. +// Routine to transmit bulk data
  34583. +typedef int32_t (*VCHI_CONNECTION_BULK_QUEUE_TRANSMIT_T)( VCHI_CONNECTION_SERVICE_HANDLE_T service_handle,
  34584. + const void *data_src,
  34585. + uint32_t data_size,
  34586. + VCHI_FLAGS_T flags,
  34587. + void *bulk_handle );
  34588. +
  34589. +// Routine to receive data
  34590. +typedef int32_t (*VCHI_CONNECTION_BULK_QUEUE_RECEIVE_T)( VCHI_CONNECTION_SERVICE_HANDLE_T service_handle,
  34591. + void *data_dst,
  34592. + uint32_t data_size,
  34593. + VCHI_FLAGS_T flags,
  34594. + void *bulk_handle );
  34595. +
  34596. +// Routine to report if a server is available
  34597. +typedef int32_t (*VCHI_CONNECTION_SERVER_PRESENT)( VCHI_CONNECTION_STATE_T *state, int32_t service_id, int32_t peer_flags );
  34598. +
  34599. +// Routine to report the number of RX slots available
  34600. +typedef int (*VCHI_CONNECTION_RX_SLOTS_AVAILABLE)( const VCHI_CONNECTION_STATE_T *state );
  34601. +
  34602. +// Routine to report the RX slot size
  34603. +typedef uint32_t (*VCHI_CONNECTION_RX_SLOT_SIZE)( const VCHI_CONNECTION_STATE_T *state );
  34604. +
  34605. +// Callback to indicate that the other side has added a buffer to the rx bulk DMA FIFO
  34606. +typedef void (*VCHI_CONNECTION_RX_BULK_BUFFER_ADDED)(VCHI_CONNECTION_STATE_T *state,
  34607. + int32_t service,
  34608. + uint32_t length,
  34609. + MESSAGE_TX_CHANNEL_T channel,
  34610. + uint32_t channel_params,
  34611. + uint32_t data_length,
  34612. + uint32_t data_offset);
  34613. +
  34614. +// Callback to inform a service that a Xon or Xoff message has been received
  34615. +typedef void (*VCHI_CONNECTION_FLOW_CONTROL)(VCHI_CONNECTION_STATE_T *state, int32_t service_id, int32_t xoff);
  34616. +
  34617. +// Callback to inform a service that a server available reply message has been received
  34618. +typedef void (*VCHI_CONNECTION_SERVER_AVAILABLE_REPLY)(VCHI_CONNECTION_STATE_T *state, int32_t service_id, uint32_t flags);
  34619. +
  34620. +// Callback to indicate that bulk auxiliary messages have arrived
  34621. +typedef void (*VCHI_CONNECTION_BULK_AUX_RECEIVED)(VCHI_CONNECTION_STATE_T *state);
  34622. +
  34623. +// Callback to indicate that bulk auxiliary messages have arrived
  34624. +typedef void (*VCHI_CONNECTION_BULK_AUX_TRANSMITTED)(VCHI_CONNECTION_STATE_T *state, void *handle);
  34625. +
  34626. +// Callback with all the connection info you require
  34627. +typedef void (*VCHI_CONNECTION_INFO)(VCHI_CONNECTION_STATE_T *state, uint32_t protocol_version, uint32_t slot_size, uint32_t num_slots, uint32_t min_bulk_size);
  34628. +
  34629. +// Callback to inform of a disconnect
  34630. +typedef void (*VCHI_CONNECTION_DISCONNECT)(VCHI_CONNECTION_STATE_T *state, uint32_t flags);
  34631. +
  34632. +// Callback to inform of a power control request
  34633. +typedef void (*VCHI_CONNECTION_POWER_CONTROL)(VCHI_CONNECTION_STATE_T *state, MESSAGE_TX_CHANNEL_T channel, int32_t enable);
  34634. +
  34635. +// allocate memory suitably aligned for this connection
  34636. +typedef void * (*VCHI_BUFFER_ALLOCATE)(VCHI_CONNECTION_SERVICE_HANDLE_T service_handle, uint32_t * length);
  34637. +
  34638. +// free memory allocated by buffer_allocate
  34639. +typedef void (*VCHI_BUFFER_FREE)(VCHI_CONNECTION_SERVICE_HANDLE_T service_handle, void * address);
  34640. +
  34641. +
  34642. +/******************************************************************************
  34643. + System driver struct
  34644. + *****************************************************************************/
  34645. +
  34646. +struct opaque_vchi_connection_api_t
  34647. +{
  34648. + // Routine to init the connection
  34649. + VCHI_CONNECTION_INIT_T init;
  34650. +
  34651. + // Connection-level CRC control
  34652. + VCHI_CONNECTION_CRC_CONTROL_T crc_control;
  34653. +
  34654. + // Routine to connect to or create service
  34655. + VCHI_CONNECTION_SERVICE_CONNECT_T service_connect;
  34656. +
  34657. + // Routine to disconnect from a service
  34658. + VCHI_CONNECTION_SERVICE_DISCONNECT_T service_disconnect;
  34659. +
  34660. + // Routine to queue a message
  34661. + VCHI_CONNECTION_SERVICE_QUEUE_MESSAGE_T service_queue_msg;
  34662. +
  34663. + // scatter-gather (vector) message queue
  34664. + VCHI_CONNECTION_SERVICE_QUEUE_MESSAGEV_T service_queue_msgv;
  34665. +
  34666. + // Routine to dequeue a message
  34667. + VCHI_CONNECTION_SERVICE_DEQUEUE_MESSAGE_T service_dequeue_msg;
  34668. +
  34669. + // Routine to peek at a message
  34670. + VCHI_CONNECTION_SERVICE_PEEK_MESSAGE_T service_peek_msg;
  34671. +
  34672. + // Routine to hold a message
  34673. + VCHI_CONNECTION_SERVICE_HOLD_MESSAGE_T service_hold_msg;
  34674. +
  34675. + // Routine to initialise a received message iterator
  34676. + VCHI_CONNECTION_SERVICE_LOOKAHEAD_MESSAGE_T service_look_ahead_msg;
  34677. +
  34678. + // Routine to release a message
  34679. + VCHI_CONNECTION_HELD_MSG_RELEASE_T held_msg_release;
  34680. +
  34681. + // Routine to get information on a held message
  34682. + VCHI_CONNECTION_HELD_MSG_INFO_T held_msg_info;
  34683. +
  34684. + // Routine to check for next message on iterator
  34685. + VCHI_CONNECTION_MSG_ITER_HAS_NEXT_T msg_iter_has_next;
  34686. +
  34687. + // Routine to get next message on iterator
  34688. + VCHI_CONNECTION_MSG_ITER_NEXT_T msg_iter_next;
  34689. +
  34690. + // Routine to remove the last message returned by iterator
  34691. + VCHI_CONNECTION_MSG_ITER_REMOVE_T msg_iter_remove;
  34692. +
  34693. + // Routine to hold the last message returned by iterator
  34694. + VCHI_CONNECTION_MSG_ITER_HOLD_T msg_iter_hold;
  34695. +
  34696. + // Routine to transmit bulk data
  34697. + VCHI_CONNECTION_BULK_QUEUE_TRANSMIT_T bulk_queue_transmit;
  34698. +
  34699. + // Routine to receive data
  34700. + VCHI_CONNECTION_BULK_QUEUE_RECEIVE_T bulk_queue_receive;
  34701. +
  34702. + // Routine to report the available servers
  34703. + VCHI_CONNECTION_SERVER_PRESENT server_present;
  34704. +
  34705. + // Routine to report the number of RX slots available
  34706. + VCHI_CONNECTION_RX_SLOTS_AVAILABLE connection_rx_slots_available;
  34707. +
  34708. + // Routine to report the RX slot size
  34709. + VCHI_CONNECTION_RX_SLOT_SIZE connection_rx_slot_size;
  34710. +
  34711. + // Callback to indicate that the other side has added a buffer to the rx bulk DMA FIFO
  34712. + VCHI_CONNECTION_RX_BULK_BUFFER_ADDED rx_bulk_buffer_added;
  34713. +
  34714. + // Callback to inform a service that a Xon or Xoff message has been received
  34715. + VCHI_CONNECTION_FLOW_CONTROL flow_control;
  34716. +
  34717. + // Callback to inform a service that a server available reply message has been received
  34718. + VCHI_CONNECTION_SERVER_AVAILABLE_REPLY server_available_reply;
  34719. +
  34720. + // Callback to indicate that bulk auxiliary messages have arrived
  34721. + VCHI_CONNECTION_BULK_AUX_RECEIVED bulk_aux_received;
  34722. +
  34723. + // Callback to indicate that a bulk auxiliary message has been transmitted
  34724. + VCHI_CONNECTION_BULK_AUX_TRANSMITTED bulk_aux_transmitted;
  34725. +
  34726. + // Callback to provide information about the connection
  34727. + VCHI_CONNECTION_INFO connection_info;
  34728. +
  34729. + // Callback to notify that peer has requested disconnect
  34730. + VCHI_CONNECTION_DISCONNECT disconnect;
  34731. +
  34732. + // Callback to notify that peer has requested power change
  34733. + VCHI_CONNECTION_POWER_CONTROL power_control;
  34734. +
  34735. + // allocate memory suitably aligned for this connection
  34736. + VCHI_BUFFER_ALLOCATE buffer_allocate;
  34737. +
  34738. + // free memory allocated by buffer_allocate
  34739. + VCHI_BUFFER_FREE buffer_free;
  34740. +
  34741. +};
  34742. +
  34743. +struct vchi_connection_t {
  34744. + const VCHI_CONNECTION_API_T *api;
  34745. + VCHI_CONNECTION_STATE_T *state;
  34746. +#ifdef VCHI_COARSE_LOCKING
  34747. + struct semaphore sem;
  34748. +#endif
  34749. +};
  34750. +
  34751. +
  34752. +#endif /* CONNECTION_H_ */
  34753. +
  34754. +/****************************** End of file **********************************/
  34755. diff -Nur linux-3.18.14/drivers/misc/vc04_services/interface/vchi/message_drivers/message.h linux-rpi/drivers/misc/vc04_services/interface/vchi/message_drivers/message.h
  34756. --- linux-3.18.14/drivers/misc/vc04_services/interface/vchi/message_drivers/message.h 1969-12-31 18:00:00.000000000 -0600
  34757. +++ linux-rpi/drivers/misc/vc04_services/interface/vchi/message_drivers/message.h 2015-05-31 14:46:11.153660977 -0500
  34758. @@ -0,0 +1,204 @@
  34759. +/**
  34760. + * Copyright (c) 2010-2012 Broadcom. All rights reserved.
  34761. + *
  34762. + * Redistribution and use in source and binary forms, with or without
  34763. + * modification, are permitted provided that the following conditions
  34764. + * are met:
  34765. + * 1. Redistributions of source code must retain the above copyright
  34766. + * notice, this list of conditions, and the following disclaimer,
  34767. + * without modification.
  34768. + * 2. Redistributions in binary form must reproduce the above copyright
  34769. + * notice, this list of conditions and the following disclaimer in the
  34770. + * documentation and/or other materials provided with the distribution.
  34771. + * 3. The names of the above-listed copyright holders may not be used
  34772. + * to endorse or promote products derived from this software without
  34773. + * specific prior written permission.
  34774. + *
  34775. + * ALTERNATIVELY, this software may be distributed under the terms of the
  34776. + * GNU General Public License ("GPL") version 2, as published by the Free
  34777. + * Software Foundation.
  34778. + *
  34779. + * THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS "AS
  34780. + * IS" AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO,
  34781. + * THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR
  34782. + * PURPOSE ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT OWNER OR
  34783. + * CONTRIBUTORS BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL,
  34784. + * EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO,
  34785. + * PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR
  34786. + * PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF
  34787. + * LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING
  34788. + * NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE OF THIS
  34789. + * SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
  34790. + */
  34791. +
  34792. +#ifndef _VCHI_MESSAGE_H_
  34793. +#define _VCHI_MESSAGE_H_
  34794. +
  34795. +#include <linux/kernel.h>
  34796. +#include <linux/types.h>
  34797. +#include <linux/semaphore.h>
  34798. +
  34799. +#include "interface/vchi/vchi_cfg_internal.h"
  34800. +#include "interface/vchi/vchi_common.h"
  34801. +
  34802. +
  34803. +typedef enum message_event_type {
  34804. + MESSAGE_EVENT_NONE,
  34805. + MESSAGE_EVENT_NOP,
  34806. + MESSAGE_EVENT_MESSAGE,
  34807. + MESSAGE_EVENT_SLOT_COMPLETE,
  34808. + MESSAGE_EVENT_RX_BULK_PAUSED,
  34809. + MESSAGE_EVENT_RX_BULK_COMPLETE,
  34810. + MESSAGE_EVENT_TX_COMPLETE,
  34811. + MESSAGE_EVENT_MSG_DISCARDED
  34812. +} MESSAGE_EVENT_TYPE_T;
  34813. +
  34814. +typedef enum vchi_msg_flags
  34815. +{
  34816. + VCHI_MSG_FLAGS_NONE = 0x0,
  34817. + VCHI_MSG_FLAGS_TERMINATE_DMA = 0x1
  34818. +} VCHI_MSG_FLAGS_T;
  34819. +
  34820. +typedef enum message_tx_channel
  34821. +{
  34822. + MESSAGE_TX_CHANNEL_MESSAGE = 0,
  34823. + MESSAGE_TX_CHANNEL_BULK = 1 // drivers may provide multiple bulk channels, from 1 upwards
  34824. +} MESSAGE_TX_CHANNEL_T;
  34825. +
  34826. +// Macros used for cycling through bulk channels
  34827. +#define MESSAGE_TX_CHANNEL_BULK_PREV(c) (MESSAGE_TX_CHANNEL_BULK+((c)-MESSAGE_TX_CHANNEL_BULK+VCHI_MAX_BULK_TX_CHANNELS_PER_CONNECTION-1)%VCHI_MAX_BULK_TX_CHANNELS_PER_CONNECTION)
  34828. +#define MESSAGE_TX_CHANNEL_BULK_NEXT(c) (MESSAGE_TX_CHANNEL_BULK+((c)-MESSAGE_TX_CHANNEL_BULK+1)%VCHI_MAX_BULK_TX_CHANNELS_PER_CONNECTION)
  34829. +
  34830. +typedef enum message_rx_channel
  34831. +{
  34832. + MESSAGE_RX_CHANNEL_MESSAGE = 0,
  34833. + MESSAGE_RX_CHANNEL_BULK = 1 // drivers may provide multiple bulk channels, from 1 upwards
  34834. +} MESSAGE_RX_CHANNEL_T;
  34835. +
  34836. +// Message receive slot information
  34837. +typedef struct rx_msg_slot_info {
  34838. +
  34839. + struct rx_msg_slot_info *next;
  34840. + //struct slot_info *prev;
  34841. +#if !defined VCHI_COARSE_LOCKING
  34842. + struct semaphore sem;
  34843. +#endif
  34844. +
  34845. + uint8_t *addr; // base address of slot
  34846. + uint32_t len; // length of slot in bytes
  34847. +
  34848. + uint32_t write_ptr; // hardware causes this to advance
  34849. + uint32_t read_ptr; // this module does the reading
  34850. + int active; // is this slot in the hardware dma fifo?
  34851. + uint32_t msgs_parsed; // count how many messages are in this slot
  34852. + uint32_t msgs_released; // how many messages have been released
  34853. + void *state; // connection state information
  34854. + uint8_t ref_count[VCHI_MAX_SERVICES_PER_CONNECTION]; // reference count for slots held by services
  34855. +} RX_MSG_SLOTINFO_T;
  34856. +
  34857. +// The message driver no longer needs to know about the fields of RX_BULK_SLOTINFO_T - sort this out.
  34858. +// In particular, it mustn't use addr and len - they're the client buffer, but the message
  34859. +// driver will be tasked with sending the aligned core section.
  34860. +typedef struct rx_bulk_slotinfo_t {
  34861. + struct rx_bulk_slotinfo_t *next;
  34862. +
  34863. + struct semaphore *blocking;
  34864. +
  34865. + // needed by DMA
  34866. + void *addr;
  34867. + uint32_t len;
  34868. +
  34869. + // needed for the callback
  34870. + void *service;
  34871. + void *handle;
  34872. + VCHI_FLAGS_T flags;
  34873. +} RX_BULK_SLOTINFO_T;
  34874. +
  34875. +
  34876. +/* ----------------------------------------------------------------------
  34877. + * each connection driver will have a pool of the following struct.
  34878. + *
  34879. + * the pool will be managed by vchi_qman_*
  34880. + * this means there will be multiple queues (single linked lists)
  34881. + * a given struct message_info will be on exactly one of these queues
  34882. + * at any one time
  34883. + * -------------------------------------------------------------------- */
  34884. +typedef struct rx_message_info {
  34885. +
  34886. + struct message_info *next;
  34887. + //struct message_info *prev;
  34888. +
  34889. + uint8_t *addr;
  34890. + uint32_t len;
  34891. + RX_MSG_SLOTINFO_T *slot; // points to whichever slot contains this message
  34892. + uint32_t tx_timestamp;
  34893. + uint32_t rx_timestamp;
  34894. +
  34895. +} RX_MESSAGE_INFO_T;
  34896. +
  34897. +typedef struct {
  34898. + MESSAGE_EVENT_TYPE_T type;
  34899. +
  34900. + struct {
  34901. + // for messages
  34902. + void *addr; // address of message
  34903. + uint16_t slot_delta; // whether this message indicated slot delta
  34904. + uint32_t len; // length of message
  34905. + RX_MSG_SLOTINFO_T *slot; // slot this message is in
  34906. + int32_t service; // service id this message is destined for
  34907. + uint32_t tx_timestamp; // timestamp from the header
  34908. + uint32_t rx_timestamp; // timestamp when we parsed it
  34909. + } message;
  34910. +
  34911. + // FIXME: cleanup slot reporting...
  34912. + RX_MSG_SLOTINFO_T *rx_msg;
  34913. + RX_BULK_SLOTINFO_T *rx_bulk;
  34914. + void *tx_handle;
  34915. + MESSAGE_TX_CHANNEL_T tx_channel;
  34916. +
  34917. +} MESSAGE_EVENT_T;
  34918. +
  34919. +
  34920. +// callbacks
  34921. +typedef void VCHI_MESSAGE_DRIVER_EVENT_CALLBACK_T( void *state );
  34922. +
  34923. +typedef struct {
  34924. + VCHI_MESSAGE_DRIVER_EVENT_CALLBACK_T *event_callback;
  34925. +} VCHI_MESSAGE_DRIVER_OPEN_T;
  34926. +
  34927. +
  34928. +// handle to this instance of message driver (as returned by ->open)
  34929. +typedef struct opaque_mhandle_t *VCHI_MDRIVER_HANDLE_T;
  34930. +
  34931. +struct opaque_vchi_message_driver_t {
  34932. + VCHI_MDRIVER_HANDLE_T *(*open)( VCHI_MESSAGE_DRIVER_OPEN_T *params, void *state );
  34933. + int32_t (*suspending)( VCHI_MDRIVER_HANDLE_T *handle );
  34934. + int32_t (*resumed)( VCHI_MDRIVER_HANDLE_T *handle );
  34935. + int32_t (*power_control)( VCHI_MDRIVER_HANDLE_T *handle, MESSAGE_TX_CHANNEL_T, int32_t enable );
  34936. + int32_t (*add_msg_rx_slot)( VCHI_MDRIVER_HANDLE_T *handle, RX_MSG_SLOTINFO_T *slot ); // rx message
  34937. + int32_t (*add_bulk_rx)( VCHI_MDRIVER_HANDLE_T *handle, void *data, uint32_t len, RX_BULK_SLOTINFO_T *slot ); // rx data (bulk)
  34938. + int32_t (*send)( VCHI_MDRIVER_HANDLE_T *handle, MESSAGE_TX_CHANNEL_T channel, const void *data, uint32_t len, VCHI_MSG_FLAGS_T flags, void *send_handle ); // tx (message & bulk)
  34939. + void (*next_event)( VCHI_MDRIVER_HANDLE_T *handle, MESSAGE_EVENT_T *event ); // get the next event from message_driver
  34940. + int32_t (*enable)( VCHI_MDRIVER_HANDLE_T *handle );
  34941. + int32_t (*form_message)( VCHI_MDRIVER_HANDLE_T *handle, int32_t service_id, VCHI_MSG_VECTOR_T *vector, uint32_t count, void
  34942. + *address, uint32_t length_avail, uint32_t max_total_length, int32_t pad_to_fill, int32_t allow_partial );
  34943. +
  34944. + int32_t (*update_message)( VCHI_MDRIVER_HANDLE_T *handle, void *dest, int16_t *slot_count );
  34945. + int32_t (*buffer_aligned)( VCHI_MDRIVER_HANDLE_T *handle, int tx, int uncached, const void *address, const uint32_t length );
  34946. + void * (*allocate_buffer)( VCHI_MDRIVER_HANDLE_T *handle, uint32_t *length );
  34947. + void (*free_buffer)( VCHI_MDRIVER_HANDLE_T *handle, void *address );
  34948. + int (*rx_slot_size)( VCHI_MDRIVER_HANDLE_T *handle, int msg_size );
  34949. + int (*tx_slot_size)( VCHI_MDRIVER_HANDLE_T *handle, int msg_size );
  34950. +
  34951. + int32_t (*tx_supports_terminate)( const VCHI_MDRIVER_HANDLE_T *handle, MESSAGE_TX_CHANNEL_T channel );
  34952. + uint32_t (*tx_bulk_chunk_size)( const VCHI_MDRIVER_HANDLE_T *handle, MESSAGE_TX_CHANNEL_T channel );
  34953. + int (*tx_alignment)( const VCHI_MDRIVER_HANDLE_T *handle, MESSAGE_TX_CHANNEL_T channel );
  34954. + int (*rx_alignment)( const VCHI_MDRIVER_HANDLE_T *handle, MESSAGE_RX_CHANNEL_T channel );
  34955. + void (*form_bulk_aux)( VCHI_MDRIVER_HANDLE_T *handle, MESSAGE_TX_CHANNEL_T channel, const void *data, uint32_t len, uint32_t chunk_size, const void **aux_data, int32_t *aux_len );
  34956. + void (*debug)( VCHI_MDRIVER_HANDLE_T *handle );
  34957. +};
  34958. +
  34959. +
  34960. +#endif // _VCHI_MESSAGE_H_
  34961. +
  34962. +/****************************** End of file ***********************************/
  34963. diff -Nur linux-3.18.14/drivers/misc/vc04_services/interface/vchi/vchi_cfg.h linux-rpi/drivers/misc/vc04_services/interface/vchi/vchi_cfg.h
  34964. --- linux-3.18.14/drivers/misc/vc04_services/interface/vchi/vchi_cfg.h 1969-12-31 18:00:00.000000000 -0600
  34965. +++ linux-rpi/drivers/misc/vc04_services/interface/vchi/vchi_cfg.h 2015-05-31 14:46:11.153660977 -0500
  34966. @@ -0,0 +1,224 @@
  34967. +/**
  34968. + * Copyright (c) 2010-2012 Broadcom. All rights reserved.
  34969. + *
  34970. + * Redistribution and use in source and binary forms, with or without
  34971. + * modification, are permitted provided that the following conditions
  34972. + * are met:
  34973. + * 1. Redistributions of source code must retain the above copyright
  34974. + * notice, this list of conditions, and the following disclaimer,
  34975. + * without modification.
  34976. + * 2. Redistributions in binary form must reproduce the above copyright
  34977. + * notice, this list of conditions and the following disclaimer in the
  34978. + * documentation and/or other materials provided with the distribution.
  34979. + * 3. The names of the above-listed copyright holders may not be used
  34980. + * to endorse or promote products derived from this software without
  34981. + * specific prior written permission.
  34982. + *
  34983. + * ALTERNATIVELY, this software may be distributed under the terms of the
  34984. + * GNU General Public License ("GPL") version 2, as published by the Free
  34985. + * Software Foundation.
  34986. + *
  34987. + * THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS "AS
  34988. + * IS" AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO,
  34989. + * THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR
  34990. + * PURPOSE ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT OWNER OR
  34991. + * CONTRIBUTORS BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL,
  34992. + * EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO,
  34993. + * PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR
  34994. + * PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF
  34995. + * LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING
  34996. + * NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE OF THIS
  34997. + * SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
  34998. + */
  34999. +
  35000. +#ifndef VCHI_CFG_H_
  35001. +#define VCHI_CFG_H_
  35002. +
  35003. +/****************************************************************************************
  35004. + * Defines in this first section are part of the VCHI API and may be examined by VCHI
  35005. + * services.
  35006. + ***************************************************************************************/
  35007. +
  35008. +/* Required alignment of base addresses for bulk transfer, if unaligned transfers are not enabled */
  35009. +/* Really determined by the message driver, and should be available from a run-time call. */
  35010. +#ifndef VCHI_BULK_ALIGN
  35011. +# if __VCCOREVER__ >= 0x04000000
  35012. +# define VCHI_BULK_ALIGN 32 // Allows for the need to do cache cleans
  35013. +# else
  35014. +# define VCHI_BULK_ALIGN 16
  35015. +# endif
  35016. +#endif
  35017. +
  35018. +/* Required length multiple for bulk transfers, if unaligned transfers are not enabled */
  35019. +/* May be less than or greater than VCHI_BULK_ALIGN */
  35020. +/* Really determined by the message driver, and should be available from a run-time call. */
  35021. +#ifndef VCHI_BULK_GRANULARITY
  35022. +# if __VCCOREVER__ >= 0x04000000
  35023. +# define VCHI_BULK_GRANULARITY 32 // Allows for the need to do cache cleans
  35024. +# else
  35025. +# define VCHI_BULK_GRANULARITY 16
  35026. +# endif
  35027. +#endif
  35028. +
  35029. +/* The largest possible message to be queued with vchi_msg_queue. */
  35030. +#ifndef VCHI_MAX_MSG_SIZE
  35031. +# if defined VCHI_LOCAL_HOST_PORT
  35032. +# define VCHI_MAX_MSG_SIZE 16384 // makes file transfers fast, but should they be using bulk?
  35033. +# else
  35034. +# define VCHI_MAX_MSG_SIZE 4096 // NOTE: THIS MUST BE LARGER THAN OR EQUAL TO THE SIZE OF THE KHRONOS MERGE BUFFER!!
  35035. +# endif
  35036. +#endif
  35037. +
  35038. +/******************************************************************************************
  35039. + * Defines below are system configuration options, and should not be used by VCHI services.
  35040. + *****************************************************************************************/
  35041. +
  35042. +/* How many connections can we support? A localhost implementation uses 2 connections,
  35043. + * 1 for host-app, 1 for VMCS, and these are hooked together by a loopback MPHI VCFW
  35044. + * driver. */
  35045. +#ifndef VCHI_MAX_NUM_CONNECTIONS
  35046. +# define VCHI_MAX_NUM_CONNECTIONS 3
  35047. +#endif
  35048. +
  35049. +/* How many services can we open per connection? Extending this doesn't cost processing time, just a small
  35050. + * amount of static memory. */
  35051. +#ifndef VCHI_MAX_SERVICES_PER_CONNECTION
  35052. +# define VCHI_MAX_SERVICES_PER_CONNECTION 36
  35053. +#endif
  35054. +
  35055. +/* Adjust if using a message driver that supports more logical TX channels */
  35056. +#ifndef VCHI_MAX_BULK_TX_CHANNELS_PER_CONNECTION
  35057. +# define VCHI_MAX_BULK_TX_CHANNELS_PER_CONNECTION 9 // 1 MPHI + 8 CCP2 logical channels
  35058. +#endif
  35059. +
  35060. +/* Adjust if using a message driver that supports more logical RX channels */
  35061. +#ifndef VCHI_MAX_BULK_RX_CHANNELS_PER_CONNECTION
  35062. +# define VCHI_MAX_BULK_RX_CHANNELS_PER_CONNECTION 1 // 1 MPHI
  35063. +#endif
  35064. +
  35065. +/* How many receive slots do we use. This times VCHI_MAX_MSG_SIZE gives the effective
  35066. + * receive queue space, less message headers. */
  35067. +#ifndef VCHI_NUM_READ_SLOTS
  35068. +# if defined(VCHI_LOCAL_HOST_PORT)
  35069. +# define VCHI_NUM_READ_SLOTS 4
  35070. +# else
  35071. +# define VCHI_NUM_READ_SLOTS 48
  35072. +# endif
  35073. +#endif
  35074. +
  35075. +/* Do we utilise overrun facility for receive message slots? Can aid peer transmit
  35076. + * performance. Only define on VideoCore end, talking to host.
  35077. + */
  35078. +//#define VCHI_MSG_RX_OVERRUN
  35079. +
  35080. +/* How many transmit slots do we use. Generally don't need many, as the hardware driver
  35081. + * underneath VCHI will usually have its own buffering. */
  35082. +#ifndef VCHI_NUM_WRITE_SLOTS
  35083. +# define VCHI_NUM_WRITE_SLOTS 4
  35084. +#endif
  35085. +
  35086. +/* If a service has held or queued received messages in VCHI_XOFF_THRESHOLD or more slots,
  35087. + * then it's taking up too much buffer space, and the peer service will be told to stop
  35088. + * transmitting with an XOFF message. For this to be effective, the VCHI_NUM_READ_SLOTS
  35089. + * needs to be considerably bigger than VCHI_NUM_WRITE_SLOTS, or the transmit latency
  35090. + * is too high. */
  35091. +#ifndef VCHI_XOFF_THRESHOLD
  35092. +# define VCHI_XOFF_THRESHOLD (VCHI_NUM_READ_SLOTS / 2)
  35093. +#endif
  35094. +
  35095. +/* After we've sent an XOFF, the peer will be told to resume transmission once the local
  35096. + * service has dequeued/released enough messages that it's now occupying
  35097. + * VCHI_XON_THRESHOLD slots or fewer. */
  35098. +#ifndef VCHI_XON_THRESHOLD
  35099. +# define VCHI_XON_THRESHOLD (VCHI_NUM_READ_SLOTS / 4)
  35100. +#endif
  35101. +
  35102. +/* A size below which a bulk transfer omits the handshake completely and always goes
  35103. + * via the message channel, if bulk auxiliary is being sent on that service. (The user
  35104. + * can guarantee this by enabling unaligned transmits).
  35105. + * Not API. */
  35106. +#ifndef VCHI_MIN_BULK_SIZE
  35107. +# define VCHI_MIN_BULK_SIZE ( VCHI_MAX_MSG_SIZE / 2 < 4096 ? VCHI_MAX_MSG_SIZE / 2 : 4096 )
  35108. +#endif
  35109. +
  35110. +/* Maximum size of bulk transmission chunks, for each interface type. A trade-off between
  35111. + * speed and latency; the smaller the chunk size the better change of messages and other
  35112. + * bulk transmissions getting in when big bulk transfers are happening. Set to 0 to not
  35113. + * break transmissions into chunks.
  35114. + */
  35115. +#ifndef VCHI_MAX_BULK_CHUNK_SIZE_MPHI
  35116. +# define VCHI_MAX_BULK_CHUNK_SIZE_MPHI (16 * 1024)
  35117. +#endif
  35118. +
  35119. +/* NB Chunked CCP2 transmissions violate the letter of the CCP2 spec by using "JPEG8" mode
  35120. + * with multiple-line frames. Only use if the receiver can cope. */
  35121. +#ifndef VCHI_MAX_BULK_CHUNK_SIZE_CCP2
  35122. +# define VCHI_MAX_BULK_CHUNK_SIZE_CCP2 0
  35123. +#endif
  35124. +
  35125. +/* How many TX messages can we have pending in our transmit slots. Once exhausted,
  35126. + * vchi_msg_queue will be blocked. */
  35127. +#ifndef VCHI_TX_MSG_QUEUE_SIZE
  35128. +# define VCHI_TX_MSG_QUEUE_SIZE 256
  35129. +#endif
  35130. +
  35131. +/* How many RX messages can we have parsed in the receive slots. Once exhausted, parsing
  35132. + * will be suspended until older messages are dequeued/released. */
  35133. +#ifndef VCHI_RX_MSG_QUEUE_SIZE
  35134. +# define VCHI_RX_MSG_QUEUE_SIZE 256
  35135. +#endif
  35136. +
  35137. +/* Really should be able to cope if we run out of received message descriptors, by
  35138. + * suspending parsing as the comment above says, but we don't. This sweeps the issue
  35139. + * under the carpet. */
  35140. +#if VCHI_RX_MSG_QUEUE_SIZE < (VCHI_MAX_MSG_SIZE/16 + 1) * VCHI_NUM_READ_SLOTS
  35141. +# undef VCHI_RX_MSG_QUEUE_SIZE
  35142. +# define VCHI_RX_MSG_QUEUE_SIZE (VCHI_MAX_MSG_SIZE/16 + 1) * VCHI_NUM_READ_SLOTS
  35143. +#endif
  35144. +
  35145. +/* How many bulk transmits can we have pending. Once exhausted, vchi_bulk_queue_transmit
  35146. + * will be blocked. */
  35147. +#ifndef VCHI_TX_BULK_QUEUE_SIZE
  35148. +# define VCHI_TX_BULK_QUEUE_SIZE 64
  35149. +#endif
  35150. +
  35151. +/* How many bulk receives can we have pending. Once exhausted, vchi_bulk_queue_receive
  35152. + * will be blocked. */
  35153. +#ifndef VCHI_RX_BULK_QUEUE_SIZE
  35154. +# define VCHI_RX_BULK_QUEUE_SIZE 64
  35155. +#endif
  35156. +
  35157. +/* A limit on how many outstanding bulk requests we expect the peer to give us. If
  35158. + * the peer asks for more than this, VCHI will fail and assert. The number is determined
  35159. + * by the peer's hardware - it's the number of outstanding requests that can be queued
  35160. + * on all bulk channels. VC3's MPHI peripheral allows 16. */
  35161. +#ifndef VCHI_MAX_PEER_BULK_REQUESTS
  35162. +# define VCHI_MAX_PEER_BULK_REQUESTS 32
  35163. +#endif
  35164. +
  35165. +/* Define VCHI_CCP2TX_MANUAL_POWER if the host tells us when to turn the CCP2
  35166. + * transmitter on and off.
  35167. + */
  35168. +/*#define VCHI_CCP2TX_MANUAL_POWER*/
  35169. +
  35170. +#ifndef VCHI_CCP2TX_MANUAL_POWER
  35171. +
  35172. +/* Timeout (in milliseconds) for putting the CCP2TX interface into IDLE state. Set
  35173. + * negative for no IDLE.
  35174. + */
  35175. +# ifndef VCHI_CCP2TX_IDLE_TIMEOUT
  35176. +# define VCHI_CCP2TX_IDLE_TIMEOUT 5
  35177. +# endif
  35178. +
  35179. +/* Timeout (in milliseconds) for putting the CCP2TX interface into OFF state. Set
  35180. + * negative for no OFF.
  35181. + */
  35182. +# ifndef VCHI_CCP2TX_OFF_TIMEOUT
  35183. +# define VCHI_CCP2TX_OFF_TIMEOUT 1000
  35184. +# endif
  35185. +
  35186. +#endif /* VCHI_CCP2TX_MANUAL_POWER */
  35187. +
  35188. +#endif /* VCHI_CFG_H_ */
  35189. +
  35190. +/****************************** End of file **********************************/
  35191. diff -Nur linux-3.18.14/drivers/misc/vc04_services/interface/vchi/vchi_cfg_internal.h linux-rpi/drivers/misc/vc04_services/interface/vchi/vchi_cfg_internal.h
  35192. --- linux-3.18.14/drivers/misc/vc04_services/interface/vchi/vchi_cfg_internal.h 1969-12-31 18:00:00.000000000 -0600
  35193. +++ linux-rpi/drivers/misc/vc04_services/interface/vchi/vchi_cfg_internal.h 2015-05-31 14:46:11.153660977 -0500
  35194. @@ -0,0 +1,71 @@
  35195. +/**
  35196. + * Copyright (c) 2010-2012 Broadcom. All rights reserved.
  35197. + *
  35198. + * Redistribution and use in source and binary forms, with or without
  35199. + * modification, are permitted provided that the following conditions
  35200. + * are met:
  35201. + * 1. Redistributions of source code must retain the above copyright
  35202. + * notice, this list of conditions, and the following disclaimer,
  35203. + * without modification.
  35204. + * 2. Redistributions in binary form must reproduce the above copyright
  35205. + * notice, this list of conditions and the following disclaimer in the
  35206. + * documentation and/or other materials provided with the distribution.
  35207. + * 3. The names of the above-listed copyright holders may not be used
  35208. + * to endorse or promote products derived from this software without
  35209. + * specific prior written permission.
  35210. + *
  35211. + * ALTERNATIVELY, this software may be distributed under the terms of the
  35212. + * GNU General Public License ("GPL") version 2, as published by the Free
  35213. + * Software Foundation.
  35214. + *
  35215. + * THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS "AS
  35216. + * IS" AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO,
  35217. + * THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR
  35218. + * PURPOSE ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT OWNER OR
  35219. + * CONTRIBUTORS BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL,
  35220. + * EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO,
  35221. + * PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR
  35222. + * PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF
  35223. + * LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING
  35224. + * NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE OF THIS
  35225. + * SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
  35226. + */
  35227. +
  35228. +#ifndef VCHI_CFG_INTERNAL_H_
  35229. +#define VCHI_CFG_INTERNAL_H_
  35230. +
  35231. +/****************************************************************************************
  35232. + * Control optimisation attempts.
  35233. + ***************************************************************************************/
  35234. +
  35235. +// Don't use lots of short-term locks - use great long ones, reducing the overall locks-per-second
  35236. +#define VCHI_COARSE_LOCKING
  35237. +
  35238. +// Avoid lock then unlock on exit from blocking queue operations (msg tx, bulk rx/tx)
  35239. +// (only relevant if VCHI_COARSE_LOCKING)
  35240. +#define VCHI_ELIDE_BLOCK_EXIT_LOCK
  35241. +
  35242. +// Avoid lock on non-blocking peek
  35243. +// (only relevant if VCHI_COARSE_LOCKING)
  35244. +#define VCHI_AVOID_PEEK_LOCK
  35245. +
  35246. +// Use one slot-handler thread per connection, rather than 1 thread dealing with all connections in rotation.
  35247. +#define VCHI_MULTIPLE_HANDLER_THREADS
  35248. +
  35249. +// Put free descriptors onto the head of the free queue, rather than the tail, so that we don't thrash
  35250. +// our way through the pool of descriptors.
  35251. +#define VCHI_PUSH_FREE_DESCRIPTORS_ONTO_HEAD
  35252. +
  35253. +// Don't issue a MSG_AVAILABLE callback for every single message. Possibly only safe if VCHI_COARSE_LOCKING.
  35254. +#define VCHI_FEWER_MSG_AVAILABLE_CALLBACKS
  35255. +
  35256. +// Don't use message descriptors for TX messages that don't need them
  35257. +#define VCHI_MINIMISE_TX_MSG_DESCRIPTORS
  35258. +
  35259. +// Nano-locks for multiqueue
  35260. +//#define VCHI_MQUEUE_NANOLOCKS
  35261. +
  35262. +// Lock-free(er) dequeuing
  35263. +//#define VCHI_RX_NANOLOCKS
  35264. +
  35265. +#endif /*VCHI_CFG_INTERNAL_H_*/
  35266. diff -Nur linux-3.18.14/drivers/misc/vc04_services/interface/vchi/vchi_common.h linux-rpi/drivers/misc/vc04_services/interface/vchi/vchi_common.h
  35267. --- linux-3.18.14/drivers/misc/vc04_services/interface/vchi/vchi_common.h 1969-12-31 18:00:00.000000000 -0600
  35268. +++ linux-rpi/drivers/misc/vc04_services/interface/vchi/vchi_common.h 2015-05-31 14:46:11.153660977 -0500
  35269. @@ -0,0 +1,175 @@
  35270. +/**
  35271. + * Copyright (c) 2010-2012 Broadcom. All rights reserved.
  35272. + *
  35273. + * Redistribution and use in source and binary forms, with or without
  35274. + * modification, are permitted provided that the following conditions
  35275. + * are met:
  35276. + * 1. Redistributions of source code must retain the above copyright
  35277. + * notice, this list of conditions, and the following disclaimer,
  35278. + * without modification.
  35279. + * 2. Redistributions in binary form must reproduce the above copyright
  35280. + * notice, this list of conditions and the following disclaimer in the
  35281. + * documentation and/or other materials provided with the distribution.
  35282. + * 3. The names of the above-listed copyright holders may not be used
  35283. + * to endorse or promote products derived from this software without
  35284. + * specific prior written permission.
  35285. + *
  35286. + * ALTERNATIVELY, this software may be distributed under the terms of the
  35287. + * GNU General Public License ("GPL") version 2, as published by the Free
  35288. + * Software Foundation.
  35289. + *
  35290. + * THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS "AS
  35291. + * IS" AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO,
  35292. + * THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR
  35293. + * PURPOSE ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT OWNER OR
  35294. + * CONTRIBUTORS BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL,
  35295. + * EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO,
  35296. + * PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR
  35297. + * PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF
  35298. + * LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING
  35299. + * NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE OF THIS
  35300. + * SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
  35301. + */
  35302. +
  35303. +#ifndef VCHI_COMMON_H_
  35304. +#define VCHI_COMMON_H_
  35305. +
  35306. +
  35307. +//flags used when sending messages (must be bitmapped)
  35308. +typedef enum
  35309. +{
  35310. + VCHI_FLAGS_NONE = 0x0,
  35311. + VCHI_FLAGS_BLOCK_UNTIL_OP_COMPLETE = 0x1, // waits for message to be received, or sent (NB. not the same as being seen on other side)
  35312. + VCHI_FLAGS_CALLBACK_WHEN_OP_COMPLETE = 0x2, // run a callback when message sent
  35313. + VCHI_FLAGS_BLOCK_UNTIL_QUEUED = 0x4, // return once the transfer is in a queue ready to go
  35314. + VCHI_FLAGS_ALLOW_PARTIAL = 0x8,
  35315. + VCHI_FLAGS_BLOCK_UNTIL_DATA_READ = 0x10,
  35316. + VCHI_FLAGS_CALLBACK_WHEN_DATA_READ = 0x20,
  35317. +
  35318. + VCHI_FLAGS_ALIGN_SLOT = 0x000080, // internal use only
  35319. + VCHI_FLAGS_BULK_AUX_QUEUED = 0x010000, // internal use only
  35320. + VCHI_FLAGS_BULK_AUX_COMPLETE = 0x020000, // internal use only
  35321. + VCHI_FLAGS_BULK_DATA_QUEUED = 0x040000, // internal use only
  35322. + VCHI_FLAGS_BULK_DATA_COMPLETE = 0x080000, // internal use only
  35323. + VCHI_FLAGS_INTERNAL = 0xFF0000
  35324. +} VCHI_FLAGS_T;
  35325. +
  35326. +// constants for vchi_crc_control()
  35327. +typedef enum {
  35328. + VCHI_CRC_NOTHING = -1,
  35329. + VCHI_CRC_PER_SERVICE = 0,
  35330. + VCHI_CRC_EVERYTHING = 1,
  35331. +} VCHI_CRC_CONTROL_T;
  35332. +
  35333. +//callback reasons when an event occurs on a service
  35334. +typedef enum
  35335. +{
  35336. + VCHI_CALLBACK_REASON_MIN,
  35337. +
  35338. + //This indicates that there is data available
  35339. + //handle is the msg id that was transmitted with the data
  35340. + // When a message is received and there was no FULL message available previously, send callback
  35341. + // Tasks get kicked by the callback, reset their event and try and read from the fifo until it fails
  35342. + VCHI_CALLBACK_MSG_AVAILABLE,
  35343. + VCHI_CALLBACK_MSG_SENT,
  35344. + VCHI_CALLBACK_MSG_SPACE_AVAILABLE, // XXX not yet implemented
  35345. +
  35346. + // This indicates that a transfer from the other side has completed
  35347. + VCHI_CALLBACK_BULK_RECEIVED,
  35348. + //This indicates that data queued up to be sent has now gone
  35349. + //handle is the msg id that was used when sending the data
  35350. + VCHI_CALLBACK_BULK_SENT,
  35351. + VCHI_CALLBACK_BULK_RX_SPACE_AVAILABLE, // XXX not yet implemented
  35352. + VCHI_CALLBACK_BULK_TX_SPACE_AVAILABLE, // XXX not yet implemented
  35353. +
  35354. + VCHI_CALLBACK_SERVICE_CLOSED,
  35355. +
  35356. + // this side has sent XOFF to peer due to lack of data consumption by service
  35357. + // (suggests the service may need to take some recovery action if it has
  35358. + // been deliberately holding off consuming data)
  35359. + VCHI_CALLBACK_SENT_XOFF,
  35360. + VCHI_CALLBACK_SENT_XON,
  35361. +
  35362. + // indicates that a bulk transfer has finished reading the source buffer
  35363. + VCHI_CALLBACK_BULK_DATA_READ,
  35364. +
  35365. + // power notification events (currently host side only)
  35366. + VCHI_CALLBACK_PEER_OFF,
  35367. + VCHI_CALLBACK_PEER_SUSPENDED,
  35368. + VCHI_CALLBACK_PEER_ON,
  35369. + VCHI_CALLBACK_PEER_RESUMED,
  35370. + VCHI_CALLBACK_FORCED_POWER_OFF,
  35371. +
  35372. +#ifdef USE_VCHIQ_ARM
  35373. + // some extra notifications provided by vchiq_arm
  35374. + VCHI_CALLBACK_SERVICE_OPENED,
  35375. + VCHI_CALLBACK_BULK_RECEIVE_ABORTED,
  35376. + VCHI_CALLBACK_BULK_TRANSMIT_ABORTED,
  35377. +#endif
  35378. +
  35379. + VCHI_CALLBACK_REASON_MAX
  35380. +} VCHI_CALLBACK_REASON_T;
  35381. +
  35382. +// service control options
  35383. +typedef enum
  35384. +{
  35385. + VCHI_SERVICE_OPTION_MIN,
  35386. +
  35387. + VCHI_SERVICE_OPTION_TRACE,
  35388. + VCHI_SERVICE_OPTION_SYNCHRONOUS,
  35389. +
  35390. + VCHI_SERVICE_OPTION_MAX
  35391. +} VCHI_SERVICE_OPTION_T;
  35392. +
  35393. +
  35394. +//Callback used by all services / bulk transfers
  35395. +typedef void (*VCHI_CALLBACK_T)( void *callback_param, //my service local param
  35396. + VCHI_CALLBACK_REASON_T reason,
  35397. + void *handle ); //for transmitting msg's only
  35398. +
  35399. +
  35400. +
  35401. +/*
  35402. + * Define vector struct for scatter-gather (vector) operations
  35403. + * Vectors can be nested - if a vector element has negative length, then
  35404. + * the data pointer is treated as pointing to another vector array, with
  35405. + * '-vec_len' elements. Thus to append a header onto an existing vector,
  35406. + * you can do this:
  35407. + *
  35408. + * void foo(const VCHI_MSG_VECTOR_T *v, int n)
  35409. + * {
  35410. + * VCHI_MSG_VECTOR_T nv[2];
  35411. + * nv[0].vec_base = my_header;
  35412. + * nv[0].vec_len = sizeof my_header;
  35413. + * nv[1].vec_base = v;
  35414. + * nv[1].vec_len = -n;
  35415. + * ...
  35416. + *
  35417. + */
  35418. +typedef struct vchi_msg_vector {
  35419. + const void *vec_base;
  35420. + int32_t vec_len;
  35421. +} VCHI_MSG_VECTOR_T;
  35422. +
  35423. +// Opaque type for a connection API
  35424. +typedef struct opaque_vchi_connection_api_t VCHI_CONNECTION_API_T;
  35425. +
  35426. +// Opaque type for a message driver
  35427. +typedef struct opaque_vchi_message_driver_t VCHI_MESSAGE_DRIVER_T;
  35428. +
  35429. +
  35430. +// Iterator structure for reading ahead through received message queue. Allocated by client,
  35431. +// initialised by vchi_msg_look_ahead. Fields are for internal VCHI use only.
  35432. +// Iterates over messages in queue at the instant of the call to vchi_msg_lookahead -
  35433. +// will not proceed to messages received since. Behaviour is undefined if an iterator
  35434. +// is used again after messages for that service are removed/dequeued by any
  35435. +// means other than vchi_msg_iter_... calls on the iterator itself.
  35436. +typedef struct {
  35437. + struct opaque_vchi_service_t *service;
  35438. + void *last;
  35439. + void *next;
  35440. + void *remove;
  35441. +} VCHI_MSG_ITER_T;
  35442. +
  35443. +
  35444. +#endif // VCHI_COMMON_H_
  35445. diff -Nur linux-3.18.14/drivers/misc/vc04_services/interface/vchi/vchi.h linux-rpi/drivers/misc/vc04_services/interface/vchi/vchi.h
  35446. --- linux-3.18.14/drivers/misc/vc04_services/interface/vchi/vchi.h 1969-12-31 18:00:00.000000000 -0600
  35447. +++ linux-rpi/drivers/misc/vc04_services/interface/vchi/vchi.h 2015-05-31 14:46:11.153660977 -0500
  35448. @@ -0,0 +1,378 @@
  35449. +/**
  35450. + * Copyright (c) 2010-2012 Broadcom. All rights reserved.
  35451. + *
  35452. + * Redistribution and use in source and binary forms, with or without
  35453. + * modification, are permitted provided that the following conditions
  35454. + * are met:
  35455. + * 1. Redistributions of source code must retain the above copyright
  35456. + * notice, this list of conditions, and the following disclaimer,
  35457. + * without modification.
  35458. + * 2. Redistributions in binary form must reproduce the above copyright
  35459. + * notice, this list of conditions and the following disclaimer in the
  35460. + * documentation and/or other materials provided with the distribution.
  35461. + * 3. The names of the above-listed copyright holders may not be used
  35462. + * to endorse or promote products derived from this software without
  35463. + * specific prior written permission.
  35464. + *
  35465. + * ALTERNATIVELY, this software may be distributed under the terms of the
  35466. + * GNU General Public License ("GPL") version 2, as published by the Free
  35467. + * Software Foundation.
  35468. + *
  35469. + * THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS "AS
  35470. + * IS" AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO,
  35471. + * THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR
  35472. + * PURPOSE ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT OWNER OR
  35473. + * CONTRIBUTORS BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL,
  35474. + * EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO,
  35475. + * PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR
  35476. + * PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF
  35477. + * LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING
  35478. + * NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE OF THIS
  35479. + * SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
  35480. + */
  35481. +
  35482. +#ifndef VCHI_H_
  35483. +#define VCHI_H_
  35484. +
  35485. +#include "interface/vchi/vchi_cfg.h"
  35486. +#include "interface/vchi/vchi_common.h"
  35487. +#include "interface/vchi/connections/connection.h"
  35488. +#include "vchi_mh.h"
  35489. +
  35490. +
  35491. +/******************************************************************************
  35492. + Global defs
  35493. + *****************************************************************************/
  35494. +
  35495. +#define VCHI_BULK_ROUND_UP(x) ((((unsigned long)(x))+VCHI_BULK_ALIGN-1) & ~(VCHI_BULK_ALIGN-1))
  35496. +#define VCHI_BULK_ROUND_DOWN(x) (((unsigned long)(x)) & ~(VCHI_BULK_ALIGN-1))
  35497. +#define VCHI_BULK_ALIGN_NBYTES(x) (VCHI_BULK_ALIGNED(x) ? 0 : (VCHI_BULK_ALIGN - ((unsigned long)(x) & (VCHI_BULK_ALIGN-1))))
  35498. +
  35499. +#ifdef USE_VCHIQ_ARM
  35500. +#define VCHI_BULK_ALIGNED(x) 1
  35501. +#else
  35502. +#define VCHI_BULK_ALIGNED(x) (((unsigned long)(x) & (VCHI_BULK_ALIGN-1)) == 0)
  35503. +#endif
  35504. +
  35505. +struct vchi_version {
  35506. + uint32_t version;
  35507. + uint32_t version_min;
  35508. +};
  35509. +#define VCHI_VERSION(v_) { v_, v_ }
  35510. +#define VCHI_VERSION_EX(v_, m_) { v_, m_ }
  35511. +
  35512. +typedef enum
  35513. +{
  35514. + VCHI_VEC_POINTER,
  35515. + VCHI_VEC_HANDLE,
  35516. + VCHI_VEC_LIST
  35517. +} VCHI_MSG_VECTOR_TYPE_T;
  35518. +
  35519. +typedef struct vchi_msg_vector_ex {
  35520. +
  35521. + VCHI_MSG_VECTOR_TYPE_T type;
  35522. + union
  35523. + {
  35524. + // a memory handle
  35525. + struct
  35526. + {
  35527. + VCHI_MEM_HANDLE_T handle;
  35528. + uint32_t offset;
  35529. + int32_t vec_len;
  35530. + } handle;
  35531. +
  35532. + // an ordinary data pointer
  35533. + struct
  35534. + {
  35535. + const void *vec_base;
  35536. + int32_t vec_len;
  35537. + } ptr;
  35538. +
  35539. + // a nested vector list
  35540. + struct
  35541. + {
  35542. + struct vchi_msg_vector_ex *vec;
  35543. + uint32_t vec_len;
  35544. + } list;
  35545. + } u;
  35546. +} VCHI_MSG_VECTOR_EX_T;
  35547. +
  35548. +
  35549. +// Construct an entry in a msg vector for a pointer (p) of length (l)
  35550. +#define VCHI_VEC_POINTER(p,l) VCHI_VEC_POINTER, { { (VCHI_MEM_HANDLE_T)(p), (l) } }
  35551. +
  35552. +// Construct an entry in a msg vector for a message handle (h), starting at offset (o) of length (l)
  35553. +#define VCHI_VEC_HANDLE(h,o,l) VCHI_VEC_HANDLE, { { (h), (o), (l) } }
  35554. +
  35555. +// Macros to manipulate 'FOURCC' values
  35556. +#define MAKE_FOURCC(x) ((int32_t)( (x[0] << 24) | (x[1] << 16) | (x[2] << 8) | x[3] ))
  35557. +#define FOURCC_TO_CHAR(x) (x >> 24) & 0xFF,(x >> 16) & 0xFF,(x >> 8) & 0xFF, x & 0xFF
  35558. +
  35559. +
  35560. +// Opaque service information
  35561. +struct opaque_vchi_service_t;
  35562. +
  35563. +// Descriptor for a held message. Allocated by client, initialised by vchi_msg_hold,
  35564. +// vchi_msg_iter_hold or vchi_msg_iter_hold_next. Fields are for internal VCHI use only.
  35565. +typedef struct
  35566. +{
  35567. + struct opaque_vchi_service_t *service;
  35568. + void *message;
  35569. +} VCHI_HELD_MSG_T;
  35570. +
  35571. +
  35572. +
  35573. +// structure used to provide the information needed to open a server or a client
  35574. +typedef struct {
  35575. + struct vchi_version version;
  35576. + int32_t service_id;
  35577. + VCHI_CONNECTION_T *connection;
  35578. + uint32_t rx_fifo_size;
  35579. + uint32_t tx_fifo_size;
  35580. + VCHI_CALLBACK_T callback;
  35581. + void *callback_param;
  35582. + /* client intends to receive bulk transfers of
  35583. + odd lengths or into unaligned buffers */
  35584. + int32_t want_unaligned_bulk_rx;
  35585. + /* client intends to transmit bulk transfers of
  35586. + odd lengths or out of unaligned buffers */
  35587. + int32_t want_unaligned_bulk_tx;
  35588. + /* client wants to check CRCs on (bulk) xfers.
  35589. + Only needs to be set at 1 end - will do both directions. */
  35590. + int32_t want_crc;
  35591. +} SERVICE_CREATION_T;
  35592. +
  35593. +// Opaque handle for a VCHI instance
  35594. +typedef struct opaque_vchi_instance_handle_t *VCHI_INSTANCE_T;
  35595. +
  35596. +// Opaque handle for a server or client
  35597. +typedef struct opaque_vchi_service_handle_t *VCHI_SERVICE_HANDLE_T;
  35598. +
  35599. +// Service registration & startup
  35600. +typedef void (*VCHI_SERVICE_INIT)(VCHI_INSTANCE_T initialise_instance, VCHI_CONNECTION_T **connections, uint32_t num_connections);
  35601. +
  35602. +typedef struct service_info_tag {
  35603. + const char * const vll_filename; /* VLL to load to start this service. This is an empty string if VLL is "static" */
  35604. + VCHI_SERVICE_INIT init; /* Service initialisation function */
  35605. + void *vll_handle; /* VLL handle; NULL when unloaded or a "static VLL" in build */
  35606. +} SERVICE_INFO_T;
  35607. +
  35608. +/******************************************************************************
  35609. + Global funcs - implementation is specific to which side you are on (local / remote)
  35610. + *****************************************************************************/
  35611. +
  35612. +#ifdef __cplusplus
  35613. +extern "C" {
  35614. +#endif
  35615. +
  35616. +extern /*@observer@*/ VCHI_CONNECTION_T * vchi_create_connection( const VCHI_CONNECTION_API_T * function_table,
  35617. + const VCHI_MESSAGE_DRIVER_T * low_level);
  35618. +
  35619. +
  35620. +// Routine used to initialise the vchi on both local + remote connections
  35621. +extern int32_t vchi_initialise( VCHI_INSTANCE_T *instance_handle );
  35622. +
  35623. +extern int32_t vchi_exit( void );
  35624. +
  35625. +extern int32_t vchi_connect( VCHI_CONNECTION_T **connections,
  35626. + const uint32_t num_connections,
  35627. + VCHI_INSTANCE_T instance_handle );
  35628. +
  35629. +//When this is called, ensure that all services have no data pending.
  35630. +//Bulk transfers can remain 'queued'
  35631. +extern int32_t vchi_disconnect( VCHI_INSTANCE_T instance_handle );
  35632. +
  35633. +// Global control over bulk CRC checking
  35634. +extern int32_t vchi_crc_control( VCHI_CONNECTION_T *connection,
  35635. + VCHI_CRC_CONTROL_T control );
  35636. +
  35637. +// helper functions
  35638. +extern void * vchi_allocate_buffer(VCHI_SERVICE_HANDLE_T handle, uint32_t *length);
  35639. +extern void vchi_free_buffer(VCHI_SERVICE_HANDLE_T handle, void *address);
  35640. +extern uint32_t vchi_current_time(VCHI_INSTANCE_T instance_handle);
  35641. +
  35642. +
  35643. +/******************************************************************************
  35644. + Global service API
  35645. + *****************************************************************************/
  35646. +// Routine to create a named service
  35647. +extern int32_t vchi_service_create( VCHI_INSTANCE_T instance_handle,
  35648. + SERVICE_CREATION_T *setup,
  35649. + VCHI_SERVICE_HANDLE_T *handle );
  35650. +
  35651. +// Routine to destory a service
  35652. +extern int32_t vchi_service_destroy( const VCHI_SERVICE_HANDLE_T handle );
  35653. +
  35654. +// Routine to open a named service
  35655. +extern int32_t vchi_service_open( VCHI_INSTANCE_T instance_handle,
  35656. + SERVICE_CREATION_T *setup,
  35657. + VCHI_SERVICE_HANDLE_T *handle);
  35658. +
  35659. +extern int32_t vchi_get_peer_version( const VCHI_SERVICE_HANDLE_T handle,
  35660. + short *peer_version );
  35661. +
  35662. +// Routine to close a named service
  35663. +extern int32_t vchi_service_close( const VCHI_SERVICE_HANDLE_T handle );
  35664. +
  35665. +// Routine to increment ref count on a named service
  35666. +extern int32_t vchi_service_use( const VCHI_SERVICE_HANDLE_T handle );
  35667. +
  35668. +// Routine to decrement ref count on a named service
  35669. +extern int32_t vchi_service_release( const VCHI_SERVICE_HANDLE_T handle );
  35670. +
  35671. +// Routine to set a control option for a named service
  35672. +extern int32_t vchi_service_set_option( const VCHI_SERVICE_HANDLE_T handle,
  35673. + VCHI_SERVICE_OPTION_T option,
  35674. + int value);
  35675. +
  35676. +// Routine to send a message across a service
  35677. +extern int32_t vchi_msg_queue( VCHI_SERVICE_HANDLE_T handle,
  35678. + const void *data,
  35679. + uint32_t data_size,
  35680. + VCHI_FLAGS_T flags,
  35681. + void *msg_handle );
  35682. +
  35683. +// scatter-gather (vector) and send message
  35684. +int32_t vchi_msg_queuev_ex( VCHI_SERVICE_HANDLE_T handle,
  35685. + VCHI_MSG_VECTOR_EX_T *vector,
  35686. + uint32_t count,
  35687. + VCHI_FLAGS_T flags,
  35688. + void *msg_handle );
  35689. +
  35690. +// legacy scatter-gather (vector) and send message, only handles pointers
  35691. +int32_t vchi_msg_queuev( VCHI_SERVICE_HANDLE_T handle,
  35692. + VCHI_MSG_VECTOR_T *vector,
  35693. + uint32_t count,
  35694. + VCHI_FLAGS_T flags,
  35695. + void *msg_handle );
  35696. +
  35697. +// Routine to receive a msg from a service
  35698. +// Dequeue is equivalent to hold, copy into client buffer, release
  35699. +extern int32_t vchi_msg_dequeue( VCHI_SERVICE_HANDLE_T handle,
  35700. + void *data,
  35701. + uint32_t max_data_size_to_read,
  35702. + uint32_t *actual_msg_size,
  35703. + VCHI_FLAGS_T flags );
  35704. +
  35705. +// Routine to look at a message in place.
  35706. +// The message is not dequeued, so a subsequent call to peek or dequeue
  35707. +// will return the same message.
  35708. +extern int32_t vchi_msg_peek( VCHI_SERVICE_HANDLE_T handle,
  35709. + void **data,
  35710. + uint32_t *msg_size,
  35711. + VCHI_FLAGS_T flags );
  35712. +
  35713. +// Routine to remove a message after it has been read in place with peek
  35714. +// The first message on the queue is dequeued.
  35715. +extern int32_t vchi_msg_remove( VCHI_SERVICE_HANDLE_T handle );
  35716. +
  35717. +// Routine to look at a message in place.
  35718. +// The message is dequeued, so the caller is left holding it; the descriptor is
  35719. +// filled in and must be released when the user has finished with the message.
  35720. +extern int32_t vchi_msg_hold( VCHI_SERVICE_HANDLE_T handle,
  35721. + void **data, // } may be NULL, as info can be
  35722. + uint32_t *msg_size, // } obtained from HELD_MSG_T
  35723. + VCHI_FLAGS_T flags,
  35724. + VCHI_HELD_MSG_T *message_descriptor );
  35725. +
  35726. +// Initialise an iterator to look through messages in place
  35727. +extern int32_t vchi_msg_look_ahead( VCHI_SERVICE_HANDLE_T handle,
  35728. + VCHI_MSG_ITER_T *iter,
  35729. + VCHI_FLAGS_T flags );
  35730. +
  35731. +/******************************************************************************
  35732. + Global service support API - operations on held messages and message iterators
  35733. + *****************************************************************************/
  35734. +
  35735. +// Routine to get the address of a held message
  35736. +extern void *vchi_held_msg_ptr( const VCHI_HELD_MSG_T *message );
  35737. +
  35738. +// Routine to get the size of a held message
  35739. +extern int32_t vchi_held_msg_size( const VCHI_HELD_MSG_T *message );
  35740. +
  35741. +// Routine to get the transmit timestamp as written into the header by the peer
  35742. +extern uint32_t vchi_held_msg_tx_timestamp( const VCHI_HELD_MSG_T *message );
  35743. +
  35744. +// Routine to get the reception timestamp, written as we parsed the header
  35745. +extern uint32_t vchi_held_msg_rx_timestamp( const VCHI_HELD_MSG_T *message );
  35746. +
  35747. +// Routine to release a held message after it has been processed
  35748. +extern int32_t vchi_held_msg_release( VCHI_HELD_MSG_T *message );
  35749. +
  35750. +// Indicates whether the iterator has a next message.
  35751. +extern int32_t vchi_msg_iter_has_next( const VCHI_MSG_ITER_T *iter );
  35752. +
  35753. +// Return the pointer and length for the next message and advance the iterator.
  35754. +extern int32_t vchi_msg_iter_next( VCHI_MSG_ITER_T *iter,
  35755. + void **data,
  35756. + uint32_t *msg_size );
  35757. +
  35758. +// Remove the last message returned by vchi_msg_iter_next.
  35759. +// Can only be called once after each call to vchi_msg_iter_next.
  35760. +extern int32_t vchi_msg_iter_remove( VCHI_MSG_ITER_T *iter );
  35761. +
  35762. +// Hold the last message returned by vchi_msg_iter_next.
  35763. +// Can only be called once after each call to vchi_msg_iter_next.
  35764. +extern int32_t vchi_msg_iter_hold( VCHI_MSG_ITER_T *iter,
  35765. + VCHI_HELD_MSG_T *message );
  35766. +
  35767. +// Return information for the next message, and hold it, advancing the iterator.
  35768. +extern int32_t vchi_msg_iter_hold_next( VCHI_MSG_ITER_T *iter,
  35769. + void **data, // } may be NULL
  35770. + uint32_t *msg_size, // }
  35771. + VCHI_HELD_MSG_T *message );
  35772. +
  35773. +
  35774. +/******************************************************************************
  35775. + Global bulk API
  35776. + *****************************************************************************/
  35777. +
  35778. +// Routine to prepare interface for a transfer from the other side
  35779. +extern int32_t vchi_bulk_queue_receive( VCHI_SERVICE_HANDLE_T handle,
  35780. + void *data_dst,
  35781. + uint32_t data_size,
  35782. + VCHI_FLAGS_T flags,
  35783. + void *transfer_handle );
  35784. +
  35785. +
  35786. +// Prepare interface for a transfer from the other side into relocatable memory.
  35787. +int32_t vchi_bulk_queue_receive_reloc( const VCHI_SERVICE_HANDLE_T handle,
  35788. + VCHI_MEM_HANDLE_T h_dst,
  35789. + uint32_t offset,
  35790. + uint32_t data_size,
  35791. + const VCHI_FLAGS_T flags,
  35792. + void * const bulk_handle );
  35793. +
  35794. +// Routine to queue up data ready for transfer to the other (once they have signalled they are ready)
  35795. +extern int32_t vchi_bulk_queue_transmit( VCHI_SERVICE_HANDLE_T handle,
  35796. + const void *data_src,
  35797. + uint32_t data_size,
  35798. + VCHI_FLAGS_T flags,
  35799. + void *transfer_handle );
  35800. +
  35801. +
  35802. +/******************************************************************************
  35803. + Configuration plumbing
  35804. + *****************************************************************************/
  35805. +
  35806. +// function prototypes for the different mid layers (the state info gives the different physical connections)
  35807. +extern const VCHI_CONNECTION_API_T *single_get_func_table( void );
  35808. +//extern const VCHI_CONNECTION_API_T *local_server_get_func_table( void );
  35809. +//extern const VCHI_CONNECTION_API_T *local_client_get_func_table( void );
  35810. +
  35811. +// declare all message drivers here
  35812. +const VCHI_MESSAGE_DRIVER_T *vchi_mphi_message_driver_func_table( void );
  35813. +
  35814. +#ifdef __cplusplus
  35815. +}
  35816. +#endif
  35817. +
  35818. +extern int32_t vchi_bulk_queue_transmit_reloc( VCHI_SERVICE_HANDLE_T handle,
  35819. + VCHI_MEM_HANDLE_T h_src,
  35820. + uint32_t offset,
  35821. + uint32_t data_size,
  35822. + VCHI_FLAGS_T flags,
  35823. + void *transfer_handle );
  35824. +#endif /* VCHI_H_ */
  35825. +
  35826. +/****************************** End of file **********************************/
  35827. diff -Nur linux-3.18.14/drivers/misc/vc04_services/interface/vchi/vchi_mh.h linux-rpi/drivers/misc/vc04_services/interface/vchi/vchi_mh.h
  35828. --- linux-3.18.14/drivers/misc/vc04_services/interface/vchi/vchi_mh.h 1969-12-31 18:00:00.000000000 -0600
  35829. +++ linux-rpi/drivers/misc/vc04_services/interface/vchi/vchi_mh.h 2015-05-31 14:46:11.153660977 -0500
  35830. @@ -0,0 +1,42 @@
  35831. +/**
  35832. + * Copyright (c) 2010-2012 Broadcom. All rights reserved.
  35833. + *
  35834. + * Redistribution and use in source and binary forms, with or without
  35835. + * modification, are permitted provided that the following conditions
  35836. + * are met:
  35837. + * 1. Redistributions of source code must retain the above copyright
  35838. + * notice, this list of conditions, and the following disclaimer,
  35839. + * without modification.
  35840. + * 2. Redistributions in binary form must reproduce the above copyright
  35841. + * notice, this list of conditions and the following disclaimer in the
  35842. + * documentation and/or other materials provided with the distribution.
  35843. + * 3. The names of the above-listed copyright holders may not be used
  35844. + * to endorse or promote products derived from this software without
  35845. + * specific prior written permission.
  35846. + *
  35847. + * ALTERNATIVELY, this software may be distributed under the terms of the
  35848. + * GNU General Public License ("GPL") version 2, as published by the Free
  35849. + * Software Foundation.
  35850. + *
  35851. + * THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS "AS
  35852. + * IS" AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO,
  35853. + * THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR
  35854. + * PURPOSE ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT OWNER OR
  35855. + * CONTRIBUTORS BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL,
  35856. + * EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO,
  35857. + * PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR
  35858. + * PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF
  35859. + * LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING
  35860. + * NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE OF THIS
  35861. + * SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
  35862. + */
  35863. +
  35864. +#ifndef VCHI_MH_H_
  35865. +#define VCHI_MH_H_
  35866. +
  35867. +#include <linux/types.h>
  35868. +
  35869. +typedef int32_t VCHI_MEM_HANDLE_T;
  35870. +#define VCHI_MEM_HANDLE_INVALID 0
  35871. +
  35872. +#endif
  35873. diff -Nur linux-3.18.14/drivers/misc/vc04_services/interface/vchiq_arm/vchiq_2835_arm.c linux-rpi/drivers/misc/vc04_services/interface/vchiq_arm/vchiq_2835_arm.c
  35874. --- linux-3.18.14/drivers/misc/vc04_services/interface/vchiq_arm/vchiq_2835_arm.c 1969-12-31 18:00:00.000000000 -0600
  35875. +++ linux-rpi/drivers/misc/vc04_services/interface/vchiq_arm/vchiq_2835_arm.c 2015-05-31 14:46:11.153660977 -0500
  35876. @@ -0,0 +1,562 @@
  35877. +/**
  35878. + * Copyright (c) 2010-2012 Broadcom. All rights reserved.
  35879. + *
  35880. + * Redistribution and use in source and binary forms, with or without
  35881. + * modification, are permitted provided that the following conditions
  35882. + * are met:
  35883. + * 1. Redistributions of source code must retain the above copyright
  35884. + * notice, this list of conditions, and the following disclaimer,
  35885. + * without modification.
  35886. + * 2. Redistributions in binary form must reproduce the above copyright
  35887. + * notice, this list of conditions and the following disclaimer in the
  35888. + * documentation and/or other materials provided with the distribution.
  35889. + * 3. The names of the above-listed copyright holders may not be used
  35890. + * to endorse or promote products derived from this software without
  35891. + * specific prior written permission.
  35892. + *
  35893. + * ALTERNATIVELY, this software may be distributed under the terms of the
  35894. + * GNU General Public License ("GPL") version 2, as published by the Free
  35895. + * Software Foundation.
  35896. + *
  35897. + * THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS "AS
  35898. + * IS" AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO,
  35899. + * THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR
  35900. + * PURPOSE ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT OWNER OR
  35901. + * CONTRIBUTORS BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL,
  35902. + * EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO,
  35903. + * PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR
  35904. + * PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF
  35905. + * LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING
  35906. + * NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE OF THIS
  35907. + * SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
  35908. + */
  35909. +
  35910. +#include <linux/kernel.h>
  35911. +#include <linux/types.h>
  35912. +#include <linux/errno.h>
  35913. +#include <linux/interrupt.h>
  35914. +#include <linux/irq.h>
  35915. +#include <linux/pagemap.h>
  35916. +#include <linux/dma-mapping.h>
  35917. +#include <linux/version.h>
  35918. +#include <linux/io.h>
  35919. +#include <linux/uaccess.h>
  35920. +#include <asm/pgtable.h>
  35921. +
  35922. +#include <mach/irqs.h>
  35923. +
  35924. +#include <mach/platform.h>
  35925. +#include <mach/vcio.h>
  35926. +
  35927. +#define TOTAL_SLOTS (VCHIQ_SLOT_ZERO_SLOTS + 2 * 32)
  35928. +
  35929. +#define VCHIQ_DOORBELL_IRQ IRQ_ARM_DOORBELL_0
  35930. +#define VCHIQ_ARM_ADDRESS(x) ((void *)__virt_to_bus((unsigned)x))
  35931. +
  35932. +#include "vchiq_arm.h"
  35933. +#include "vchiq_2835.h"
  35934. +#include "vchiq_connected.h"
  35935. +#include "vchiq_killable.h"
  35936. +
  35937. +#define MAX_FRAGMENTS (VCHIQ_NUM_CURRENT_BULKS * 2)
  35938. +
  35939. +typedef struct vchiq_2835_state_struct {
  35940. + int inited;
  35941. + VCHIQ_ARM_STATE_T arm_state;
  35942. +} VCHIQ_2835_ARM_STATE_T;
  35943. +
  35944. +static char *g_slot_mem;
  35945. +static int g_slot_mem_size;
  35946. +dma_addr_t g_slot_phys;
  35947. +static FRAGMENTS_T *g_fragments_base;
  35948. +static FRAGMENTS_T *g_free_fragments;
  35949. +struct semaphore g_free_fragments_sema;
  35950. +
  35951. +extern int vchiq_arm_log_level;
  35952. +
  35953. +static DEFINE_SEMAPHORE(g_free_fragments_mutex);
  35954. +
  35955. +static irqreturn_t
  35956. +vchiq_doorbell_irq(int irq, void *dev_id);
  35957. +
  35958. +static int
  35959. +create_pagelist(char __user *buf, size_t count, unsigned short type,
  35960. + struct task_struct *task, PAGELIST_T ** ppagelist);
  35961. +
  35962. +static void
  35963. +free_pagelist(PAGELIST_T *pagelist, int actual);
  35964. +
  35965. +int __init
  35966. +vchiq_platform_init(VCHIQ_STATE_T *state)
  35967. +{
  35968. + VCHIQ_SLOT_ZERO_T *vchiq_slot_zero;
  35969. + int frag_mem_size;
  35970. + int err;
  35971. + int i;
  35972. +
  35973. + /* Allocate space for the channels in coherent memory */
  35974. + g_slot_mem_size = PAGE_ALIGN(TOTAL_SLOTS * VCHIQ_SLOT_SIZE);
  35975. + frag_mem_size = PAGE_ALIGN(sizeof(FRAGMENTS_T) * MAX_FRAGMENTS);
  35976. +
  35977. + g_slot_mem = dma_alloc_coherent(NULL, g_slot_mem_size + frag_mem_size,
  35978. + &g_slot_phys, GFP_KERNEL);
  35979. +
  35980. + if (!g_slot_mem) {
  35981. + vchiq_log_error(vchiq_arm_log_level,
  35982. + "Unable to allocate channel memory");
  35983. + err = -ENOMEM;
  35984. + goto failed_alloc;
  35985. + }
  35986. +
  35987. + WARN_ON(((int)g_slot_mem & (PAGE_SIZE - 1)) != 0);
  35988. +
  35989. + vchiq_slot_zero = vchiq_init_slots(g_slot_mem, g_slot_mem_size);
  35990. + if (!vchiq_slot_zero) {
  35991. + err = -EINVAL;
  35992. + goto failed_init_slots;
  35993. + }
  35994. +
  35995. + vchiq_slot_zero->platform_data[VCHIQ_PLATFORM_FRAGMENTS_OFFSET_IDX] =
  35996. + (int)g_slot_phys + g_slot_mem_size;
  35997. + vchiq_slot_zero->platform_data[VCHIQ_PLATFORM_FRAGMENTS_COUNT_IDX] =
  35998. + MAX_FRAGMENTS;
  35999. +
  36000. + g_fragments_base = (FRAGMENTS_T *)(g_slot_mem + g_slot_mem_size);
  36001. + g_slot_mem_size += frag_mem_size;
  36002. +
  36003. + g_free_fragments = g_fragments_base;
  36004. + for (i = 0; i < (MAX_FRAGMENTS - 1); i++) {
  36005. + *(FRAGMENTS_T **)&g_fragments_base[i] =
  36006. + &g_fragments_base[i + 1];
  36007. + }
  36008. + *(FRAGMENTS_T **)&g_fragments_base[i] = NULL;
  36009. + sema_init(&g_free_fragments_sema, MAX_FRAGMENTS);
  36010. +
  36011. + if (vchiq_init_state(state, vchiq_slot_zero, 0/*slave*/) !=
  36012. + VCHIQ_SUCCESS) {
  36013. + err = -EINVAL;
  36014. + goto failed_vchiq_init;
  36015. + }
  36016. +
  36017. + err = request_irq(VCHIQ_DOORBELL_IRQ, vchiq_doorbell_irq,
  36018. + IRQF_IRQPOLL, "VCHIQ doorbell",
  36019. + state);
  36020. + if (err < 0) {
  36021. + vchiq_log_error(vchiq_arm_log_level, "%s: failed to register "
  36022. + "irq=%d err=%d", __func__,
  36023. + VCHIQ_DOORBELL_IRQ, err);
  36024. + goto failed_request_irq;
  36025. + }
  36026. +
  36027. + /* Send the base address of the slots to VideoCore */
  36028. +
  36029. + dsb(); /* Ensure all writes have completed */
  36030. +
  36031. + bcm_mailbox_write(MBOX_CHAN_VCHIQ, (unsigned int)g_slot_phys);
  36032. +
  36033. + vchiq_log_info(vchiq_arm_log_level,
  36034. + "vchiq_init - done (slots %x, phys %x)",
  36035. + (unsigned int)vchiq_slot_zero, g_slot_phys);
  36036. +
  36037. + vchiq_call_connected_callbacks();
  36038. +
  36039. + return 0;
  36040. +
  36041. +failed_request_irq:
  36042. +failed_vchiq_init:
  36043. +failed_init_slots:
  36044. + dma_free_coherent(NULL, g_slot_mem_size, g_slot_mem, g_slot_phys);
  36045. +
  36046. +failed_alloc:
  36047. + return err;
  36048. +}
  36049. +
  36050. +void __exit
  36051. +vchiq_platform_exit(VCHIQ_STATE_T *state)
  36052. +{
  36053. + free_irq(VCHIQ_DOORBELL_IRQ, state);
  36054. + dma_free_coherent(NULL, g_slot_mem_size,
  36055. + g_slot_mem, g_slot_phys);
  36056. +}
  36057. +
  36058. +
  36059. +VCHIQ_STATUS_T
  36060. +vchiq_platform_init_state(VCHIQ_STATE_T *state)
  36061. +{
  36062. + VCHIQ_STATUS_T status = VCHIQ_SUCCESS;
  36063. + state->platform_state = kzalloc(sizeof(VCHIQ_2835_ARM_STATE_T), GFP_KERNEL);
  36064. + ((VCHIQ_2835_ARM_STATE_T*)state->platform_state)->inited = 1;
  36065. + status = vchiq_arm_init_state(state, &((VCHIQ_2835_ARM_STATE_T*)state->platform_state)->arm_state);
  36066. + if(status != VCHIQ_SUCCESS)
  36067. + {
  36068. + ((VCHIQ_2835_ARM_STATE_T*)state->platform_state)->inited = 0;
  36069. + }
  36070. + return status;
  36071. +}
  36072. +
  36073. +VCHIQ_ARM_STATE_T*
  36074. +vchiq_platform_get_arm_state(VCHIQ_STATE_T *state)
  36075. +{
  36076. + if(!((VCHIQ_2835_ARM_STATE_T*)state->platform_state)->inited)
  36077. + {
  36078. + BUG();
  36079. + }
  36080. + return &((VCHIQ_2835_ARM_STATE_T*)state->platform_state)->arm_state;
  36081. +}
  36082. +
  36083. +void
  36084. +remote_event_signal(REMOTE_EVENT_T *event)
  36085. +{
  36086. + wmb();
  36087. +
  36088. + event->fired = 1;
  36089. +
  36090. + dsb(); /* data barrier operation */
  36091. +
  36092. + if (event->armed) {
  36093. + /* trigger vc interrupt */
  36094. +
  36095. + writel(0, __io_address(ARM_0_BELL2));
  36096. + }
  36097. +}
  36098. +
  36099. +int
  36100. +vchiq_copy_from_user(void *dst, const void *src, int size)
  36101. +{
  36102. + if ((uint32_t)src < TASK_SIZE) {
  36103. + return copy_from_user(dst, src, size);
  36104. + } else {
  36105. + memcpy(dst, src, size);
  36106. + return 0;
  36107. + }
  36108. +}
  36109. +
  36110. +VCHIQ_STATUS_T
  36111. +vchiq_prepare_bulk_data(VCHIQ_BULK_T *bulk, VCHI_MEM_HANDLE_T memhandle,
  36112. + void *offset, int size, int dir)
  36113. +{
  36114. + PAGELIST_T *pagelist;
  36115. + int ret;
  36116. +
  36117. + WARN_ON(memhandle != VCHI_MEM_HANDLE_INVALID);
  36118. +
  36119. + ret = create_pagelist((char __user *)offset, size,
  36120. + (dir == VCHIQ_BULK_RECEIVE)
  36121. + ? PAGELIST_READ
  36122. + : PAGELIST_WRITE,
  36123. + current,
  36124. + &pagelist);
  36125. + if (ret != 0)
  36126. + return VCHIQ_ERROR;
  36127. +
  36128. + bulk->handle = memhandle;
  36129. + bulk->data = VCHIQ_ARM_ADDRESS(pagelist);
  36130. +
  36131. + /* Store the pagelist address in remote_data, which isn't used by the
  36132. + slave. */
  36133. + bulk->remote_data = pagelist;
  36134. +
  36135. + return VCHIQ_SUCCESS;
  36136. +}
  36137. +
  36138. +void
  36139. +vchiq_complete_bulk(VCHIQ_BULK_T *bulk)
  36140. +{
  36141. + if (bulk && bulk->remote_data && bulk->actual)
  36142. + free_pagelist((PAGELIST_T *)bulk->remote_data, bulk->actual);
  36143. +}
  36144. +
  36145. +void
  36146. +vchiq_transfer_bulk(VCHIQ_BULK_T *bulk)
  36147. +{
  36148. + /*
  36149. + * This should only be called on the master (VideoCore) side, but
  36150. + * provide an implementation to avoid the need for ifdefery.
  36151. + */
  36152. + BUG();
  36153. +}
  36154. +
  36155. +void
  36156. +vchiq_dump_platform_state(void *dump_context)
  36157. +{
  36158. + char buf[80];
  36159. + int len;
  36160. + len = snprintf(buf, sizeof(buf),
  36161. + " Platform: 2835 (VC master)");
  36162. + vchiq_dump(dump_context, buf, len + 1);
  36163. +}
  36164. +
  36165. +VCHIQ_STATUS_T
  36166. +vchiq_platform_suspend(VCHIQ_STATE_T *state)
  36167. +{
  36168. + return VCHIQ_ERROR;
  36169. +}
  36170. +
  36171. +VCHIQ_STATUS_T
  36172. +vchiq_platform_resume(VCHIQ_STATE_T *state)
  36173. +{
  36174. + return VCHIQ_SUCCESS;
  36175. +}
  36176. +
  36177. +void
  36178. +vchiq_platform_paused(VCHIQ_STATE_T *state)
  36179. +{
  36180. +}
  36181. +
  36182. +void
  36183. +vchiq_platform_resumed(VCHIQ_STATE_T *state)
  36184. +{
  36185. +}
  36186. +
  36187. +int
  36188. +vchiq_platform_videocore_wanted(VCHIQ_STATE_T* state)
  36189. +{
  36190. + return 1; // autosuspend not supported - videocore always wanted
  36191. +}
  36192. +
  36193. +int
  36194. +vchiq_platform_use_suspend_timer(void)
  36195. +{
  36196. + return 0;
  36197. +}
  36198. +void
  36199. +vchiq_dump_platform_use_state(VCHIQ_STATE_T *state)
  36200. +{
  36201. + vchiq_log_info((vchiq_arm_log_level>=VCHIQ_LOG_INFO),"Suspend timer not in use");
  36202. +}
  36203. +void
  36204. +vchiq_platform_handle_timeout(VCHIQ_STATE_T *state)
  36205. +{
  36206. + (void)state;
  36207. +}
  36208. +/*
  36209. + * Local functions
  36210. + */
  36211. +
  36212. +static irqreturn_t
  36213. +vchiq_doorbell_irq(int irq, void *dev_id)
  36214. +{
  36215. + VCHIQ_STATE_T *state = dev_id;
  36216. + irqreturn_t ret = IRQ_NONE;
  36217. + unsigned int status;
  36218. +
  36219. + /* Read (and clear) the doorbell */
  36220. + status = readl(__io_address(ARM_0_BELL0));
  36221. +
  36222. + if (status & 0x4) { /* Was the doorbell rung? */
  36223. + remote_event_pollall(state);
  36224. + ret = IRQ_HANDLED;
  36225. + }
  36226. +
  36227. + return ret;
  36228. +}
  36229. +
  36230. +/* There is a potential problem with partial cache lines (pages?)
  36231. +** at the ends of the block when reading. If the CPU accessed anything in
  36232. +** the same line (page?) then it may have pulled old data into the cache,
  36233. +** obscuring the new data underneath. We can solve this by transferring the
  36234. +** partial cache lines separately, and allowing the ARM to copy into the
  36235. +** cached area.
  36236. +
  36237. +** N.B. This implementation plays slightly fast and loose with the Linux
  36238. +** driver programming rules, e.g. its use of __virt_to_bus instead of
  36239. +** dma_map_single, but it isn't a multi-platform driver and it benefits
  36240. +** from increased speed as a result.
  36241. +*/
  36242. +
  36243. +static int
  36244. +create_pagelist(char __user *buf, size_t count, unsigned short type,
  36245. + struct task_struct *task, PAGELIST_T ** ppagelist)
  36246. +{
  36247. + PAGELIST_T *pagelist;
  36248. + struct page **pages;
  36249. + struct page *page;
  36250. + unsigned long *addrs;
  36251. + unsigned int num_pages, offset, i;
  36252. + char *addr, *base_addr, *next_addr;
  36253. + int run, addridx, actual_pages;
  36254. + unsigned long *need_release;
  36255. +
  36256. + offset = (unsigned int)buf & (PAGE_SIZE - 1);
  36257. + num_pages = (count + offset + PAGE_SIZE - 1) / PAGE_SIZE;
  36258. +
  36259. + *ppagelist = NULL;
  36260. +
  36261. + /* Allocate enough storage to hold the page pointers and the page
  36262. + ** list
  36263. + */
  36264. + pagelist = kmalloc(sizeof(PAGELIST_T) +
  36265. + (num_pages * sizeof(unsigned long)) +
  36266. + sizeof(unsigned long) +
  36267. + (num_pages * sizeof(pages[0])),
  36268. + GFP_KERNEL);
  36269. +
  36270. + vchiq_log_trace(vchiq_arm_log_level,
  36271. + "create_pagelist - %x", (unsigned int)pagelist);
  36272. + if (!pagelist)
  36273. + return -ENOMEM;
  36274. +
  36275. + addrs = pagelist->addrs;
  36276. + need_release = (unsigned long *)(addrs + num_pages);
  36277. + pages = (struct page **)(addrs + num_pages + 1);
  36278. +
  36279. + if (is_vmalloc_addr(buf)) {
  36280. + for (actual_pages = 0; actual_pages < num_pages; actual_pages++) {
  36281. + pages[actual_pages] = vmalloc_to_page(buf + (actual_pages * PAGE_SIZE));
  36282. + }
  36283. + *need_release = 0; /* do not try and release vmalloc pages */
  36284. + } else {
  36285. + down_read(&task->mm->mmap_sem);
  36286. + actual_pages = get_user_pages(task, task->mm,
  36287. + (unsigned long)buf & ~(PAGE_SIZE - 1),
  36288. + num_pages,
  36289. + (type == PAGELIST_READ) /*Write */ ,
  36290. + 0 /*Force */ ,
  36291. + pages,
  36292. + NULL /*vmas */);
  36293. + up_read(&task->mm->mmap_sem);
  36294. +
  36295. + if (actual_pages != num_pages) {
  36296. + vchiq_log_info(vchiq_arm_log_level,
  36297. + "create_pagelist - only %d/%d pages locked",
  36298. + actual_pages,
  36299. + num_pages);
  36300. +
  36301. + /* This is probably due to the process being killed */
  36302. + while (actual_pages > 0)
  36303. + {
  36304. + actual_pages--;
  36305. + page_cache_release(pages[actual_pages]);
  36306. + }
  36307. + kfree(pagelist);
  36308. + if (actual_pages == 0)
  36309. + actual_pages = -ENOMEM;
  36310. + return actual_pages;
  36311. + }
  36312. + *need_release = 1; /* release user pages */
  36313. + }
  36314. +
  36315. + pagelist->length = count;
  36316. + pagelist->type = type;
  36317. + pagelist->offset = offset;
  36318. +
  36319. + /* Group the pages into runs of contiguous pages */
  36320. +
  36321. + base_addr = VCHIQ_ARM_ADDRESS(page_address(pages[0]));
  36322. + next_addr = base_addr + PAGE_SIZE;
  36323. + addridx = 0;
  36324. + run = 0;
  36325. +
  36326. + for (i = 1; i < num_pages; i++) {
  36327. + addr = VCHIQ_ARM_ADDRESS(page_address(pages[i]));
  36328. + if ((addr == next_addr) && (run < (PAGE_SIZE - 1))) {
  36329. + next_addr += PAGE_SIZE;
  36330. + run++;
  36331. + } else {
  36332. + addrs[addridx] = (unsigned long)base_addr + run;
  36333. + addridx++;
  36334. + base_addr = addr;
  36335. + next_addr = addr + PAGE_SIZE;
  36336. + run = 0;
  36337. + }
  36338. + }
  36339. +
  36340. + addrs[addridx] = (unsigned long)base_addr + run;
  36341. + addridx++;
  36342. +
  36343. + /* Partial cache lines (fragments) require special measures */
  36344. + if ((type == PAGELIST_READ) &&
  36345. + ((pagelist->offset & (CACHE_LINE_SIZE - 1)) ||
  36346. + ((pagelist->offset + pagelist->length) &
  36347. + (CACHE_LINE_SIZE - 1)))) {
  36348. + FRAGMENTS_T *fragments;
  36349. +
  36350. + if (down_interruptible(&g_free_fragments_sema) != 0) {
  36351. + kfree(pagelist);
  36352. + return -EINTR;
  36353. + }
  36354. +
  36355. + WARN_ON(g_free_fragments == NULL);
  36356. +
  36357. + down(&g_free_fragments_mutex);
  36358. + fragments = (FRAGMENTS_T *) g_free_fragments;
  36359. + WARN_ON(fragments == NULL);
  36360. + g_free_fragments = *(FRAGMENTS_T **) g_free_fragments;
  36361. + up(&g_free_fragments_mutex);
  36362. + pagelist->type =
  36363. + PAGELIST_READ_WITH_FRAGMENTS + (fragments -
  36364. + g_fragments_base);
  36365. + }
  36366. +
  36367. + for (page = virt_to_page(pagelist);
  36368. + page <= virt_to_page(addrs + num_pages - 1); page++) {
  36369. + flush_dcache_page(page);
  36370. + }
  36371. +
  36372. + *ppagelist = pagelist;
  36373. +
  36374. + return 0;
  36375. +}
  36376. +
  36377. +static void
  36378. +free_pagelist(PAGELIST_T *pagelist, int actual)
  36379. +{
  36380. + unsigned long *need_release;
  36381. + struct page **pages;
  36382. + unsigned int num_pages, i;
  36383. +
  36384. + vchiq_log_trace(vchiq_arm_log_level,
  36385. + "free_pagelist - %x, %d", (unsigned int)pagelist, actual);
  36386. +
  36387. + num_pages =
  36388. + (pagelist->length + pagelist->offset + PAGE_SIZE - 1) /
  36389. + PAGE_SIZE;
  36390. +
  36391. + need_release = (unsigned long *)(pagelist->addrs + num_pages);
  36392. + pages = (struct page **)(pagelist->addrs + num_pages + 1);
  36393. +
  36394. + /* Deal with any partial cache lines (fragments) */
  36395. + if (pagelist->type >= PAGELIST_READ_WITH_FRAGMENTS) {
  36396. + FRAGMENTS_T *fragments = g_fragments_base +
  36397. + (pagelist->type - PAGELIST_READ_WITH_FRAGMENTS);
  36398. + int head_bytes, tail_bytes;
  36399. + head_bytes = (CACHE_LINE_SIZE - pagelist->offset) &
  36400. + (CACHE_LINE_SIZE - 1);
  36401. + tail_bytes = (pagelist->offset + actual) &
  36402. + (CACHE_LINE_SIZE - 1);
  36403. +
  36404. + if ((actual >= 0) && (head_bytes != 0)) {
  36405. + if (head_bytes > actual)
  36406. + head_bytes = actual;
  36407. +
  36408. + memcpy((char *)page_address(pages[0]) +
  36409. + pagelist->offset,
  36410. + fragments->headbuf,
  36411. + head_bytes);
  36412. + }
  36413. + if ((actual >= 0) && (head_bytes < actual) &&
  36414. + (tail_bytes != 0)) {
  36415. + memcpy((char *)page_address(pages[num_pages - 1]) +
  36416. + ((pagelist->offset + actual) &
  36417. + (PAGE_SIZE - 1) & ~(CACHE_LINE_SIZE - 1)),
  36418. + fragments->tailbuf, tail_bytes);
  36419. + }
  36420. +
  36421. + down(&g_free_fragments_mutex);
  36422. + *(FRAGMENTS_T **) fragments = g_free_fragments;
  36423. + g_free_fragments = fragments;
  36424. + up(&g_free_fragments_mutex);
  36425. + up(&g_free_fragments_sema);
  36426. + }
  36427. +
  36428. + if (*need_release) {
  36429. + for (i = 0; i < num_pages; i++) {
  36430. + if (pagelist->type != PAGELIST_WRITE)
  36431. + set_page_dirty(pages[i]);
  36432. +
  36433. + page_cache_release(pages[i]);
  36434. + }
  36435. + }
  36436. +
  36437. + kfree(pagelist);
  36438. +}
  36439. diff -Nur linux-3.18.14/drivers/misc/vc04_services/interface/vchiq_arm/vchiq_2835.h linux-rpi/drivers/misc/vc04_services/interface/vchiq_arm/vchiq_2835.h
  36440. --- linux-3.18.14/drivers/misc/vc04_services/interface/vchiq_arm/vchiq_2835.h 1969-12-31 18:00:00.000000000 -0600
  36441. +++ linux-rpi/drivers/misc/vc04_services/interface/vchiq_arm/vchiq_2835.h 2015-05-31 14:46:11.153660977 -0500
  36442. @@ -0,0 +1,42 @@
  36443. +/**
  36444. + * Copyright (c) 2010-2012 Broadcom. All rights reserved.
  36445. + *
  36446. + * Redistribution and use in source and binary forms, with or without
  36447. + * modification, are permitted provided that the following conditions
  36448. + * are met:
  36449. + * 1. Redistributions of source code must retain the above copyright
  36450. + * notice, this list of conditions, and the following disclaimer,
  36451. + * without modification.
  36452. + * 2. Redistributions in binary form must reproduce the above copyright
  36453. + * notice, this list of conditions and the following disclaimer in the
  36454. + * documentation and/or other materials provided with the distribution.
  36455. + * 3. The names of the above-listed copyright holders may not be used
  36456. + * to endorse or promote products derived from this software without
  36457. + * specific prior written permission.
  36458. + *
  36459. + * ALTERNATIVELY, this software may be distributed under the terms of the
  36460. + * GNU General Public License ("GPL") version 2, as published by the Free
  36461. + * Software Foundation.
  36462. + *
  36463. + * THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS "AS
  36464. + * IS" AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO,
  36465. + * THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR
  36466. + * PURPOSE ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT OWNER OR
  36467. + * CONTRIBUTORS BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL,
  36468. + * EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO,
  36469. + * PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR
  36470. + * PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF
  36471. + * LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING
  36472. + * NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE OF THIS
  36473. + * SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
  36474. + */
  36475. +
  36476. +#ifndef VCHIQ_2835_H
  36477. +#define VCHIQ_2835_H
  36478. +
  36479. +#include "vchiq_pagelist.h"
  36480. +
  36481. +#define VCHIQ_PLATFORM_FRAGMENTS_OFFSET_IDX 0
  36482. +#define VCHIQ_PLATFORM_FRAGMENTS_COUNT_IDX 1
  36483. +
  36484. +#endif /* VCHIQ_2835_H */
  36485. diff -Nur linux-3.18.14/drivers/misc/vc04_services/interface/vchiq_arm/vchiq_arm.c linux-rpi/drivers/misc/vc04_services/interface/vchiq_arm/vchiq_arm.c
  36486. --- linux-3.18.14/drivers/misc/vc04_services/interface/vchiq_arm/vchiq_arm.c 1969-12-31 18:00:00.000000000 -0600
  36487. +++ linux-rpi/drivers/misc/vc04_services/interface/vchiq_arm/vchiq_arm.c 2015-05-31 14:46:11.153660977 -0500
  36488. @@ -0,0 +1,2884 @@
  36489. +/**
  36490. + * Copyright (c) 2014 Raspberry Pi (Trading) Ltd. All rights reserved.
  36491. + * Copyright (c) 2010-2012 Broadcom. All rights reserved.
  36492. + *
  36493. + * Redistribution and use in source and binary forms, with or without
  36494. + * modification, are permitted provided that the following conditions
  36495. + * are met:
  36496. + * 1. Redistributions of source code must retain the above copyright
  36497. + * notice, this list of conditions, and the following disclaimer,
  36498. + * without modification.
  36499. + * 2. Redistributions in binary form must reproduce the above copyright
  36500. + * notice, this list of conditions and the following disclaimer in the
  36501. + * documentation and/or other materials provided with the distribution.
  36502. + * 3. The names of the above-listed copyright holders may not be used
  36503. + * to endorse or promote products derived from this software without
  36504. + * specific prior written permission.
  36505. + *
  36506. + * ALTERNATIVELY, this software may be distributed under the terms of the
  36507. + * GNU General Public License ("GPL") version 2, as published by the Free
  36508. + * Software Foundation.
  36509. + *
  36510. + * THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS "AS
  36511. + * IS" AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO,
  36512. + * THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR
  36513. + * PURPOSE ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT OWNER OR
  36514. + * CONTRIBUTORS BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL,
  36515. + * EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO,
  36516. + * PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR
  36517. + * PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF
  36518. + * LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING
  36519. + * NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE OF THIS
  36520. + * SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
  36521. + */
  36522. +
  36523. +#include <linux/kernel.h>
  36524. +#include <linux/module.h>
  36525. +#include <linux/types.h>
  36526. +#include <linux/errno.h>
  36527. +#include <linux/cdev.h>
  36528. +#include <linux/fs.h>
  36529. +#include <linux/device.h>
  36530. +#include <linux/mm.h>
  36531. +#include <linux/highmem.h>
  36532. +#include <linux/pagemap.h>
  36533. +#include <linux/bug.h>
  36534. +#include <linux/semaphore.h>
  36535. +#include <linux/list.h>
  36536. +
  36537. +#include "vchiq_core.h"
  36538. +#include "vchiq_ioctl.h"
  36539. +#include "vchiq_arm.h"
  36540. +#include "vchiq_debugfs.h"
  36541. +#include "vchiq_killable.h"
  36542. +
  36543. +#define DEVICE_NAME "vchiq"
  36544. +
  36545. +/* Override the default prefix, which would be vchiq_arm (from the filename) */
  36546. +#undef MODULE_PARAM_PREFIX
  36547. +#define MODULE_PARAM_PREFIX DEVICE_NAME "."
  36548. +
  36549. +#define VCHIQ_MINOR 0
  36550. +
  36551. +/* Some per-instance constants */
  36552. +#define MAX_COMPLETIONS 16
  36553. +#define MAX_SERVICES 64
  36554. +#define MAX_ELEMENTS 8
  36555. +#define MSG_QUEUE_SIZE 64
  36556. +
  36557. +#define KEEPALIVE_VER 1
  36558. +#define KEEPALIVE_VER_MIN KEEPALIVE_VER
  36559. +
  36560. +/* Run time control of log level, based on KERN_XXX level. */
  36561. +int vchiq_arm_log_level = VCHIQ_LOG_DEFAULT;
  36562. +int vchiq_susp_log_level = VCHIQ_LOG_ERROR;
  36563. +
  36564. +#define SUSPEND_TIMER_TIMEOUT_MS 100
  36565. +#define SUSPEND_RETRY_TIMER_TIMEOUT_MS 1000
  36566. +
  36567. +#define VC_SUSPEND_NUM_OFFSET 3 /* number of values before idle which are -ve */
  36568. +static const char *const suspend_state_names[] = {
  36569. + "VC_SUSPEND_FORCE_CANCELED",
  36570. + "VC_SUSPEND_REJECTED",
  36571. + "VC_SUSPEND_FAILED",
  36572. + "VC_SUSPEND_IDLE",
  36573. + "VC_SUSPEND_REQUESTED",
  36574. + "VC_SUSPEND_IN_PROGRESS",
  36575. + "VC_SUSPEND_SUSPENDED"
  36576. +};
  36577. +#define VC_RESUME_NUM_OFFSET 1 /* number of values before idle which are -ve */
  36578. +static const char *const resume_state_names[] = {
  36579. + "VC_RESUME_FAILED",
  36580. + "VC_RESUME_IDLE",
  36581. + "VC_RESUME_REQUESTED",
  36582. + "VC_RESUME_IN_PROGRESS",
  36583. + "VC_RESUME_RESUMED"
  36584. +};
  36585. +/* The number of times we allow force suspend to timeout before actually
  36586. +** _forcing_ suspend. This is to cater for SW which fails to release vchiq
  36587. +** correctly - we don't want to prevent ARM suspend indefinitely in this case.
  36588. +*/
  36589. +#define FORCE_SUSPEND_FAIL_MAX 8
  36590. +
  36591. +/* The time in ms allowed for videocore to go idle when force suspend has been
  36592. + * requested */
  36593. +#define FORCE_SUSPEND_TIMEOUT_MS 200
  36594. +
  36595. +
  36596. +static void suspend_timer_callback(unsigned long context);
  36597. +
  36598. +
  36599. +typedef struct user_service_struct {
  36600. + VCHIQ_SERVICE_T *service;
  36601. + void *userdata;
  36602. + VCHIQ_INSTANCE_T instance;
  36603. + char is_vchi;
  36604. + char dequeue_pending;
  36605. + char close_pending;
  36606. + int message_available_pos;
  36607. + int msg_insert;
  36608. + int msg_remove;
  36609. + struct semaphore insert_event;
  36610. + struct semaphore remove_event;
  36611. + struct semaphore close_event;
  36612. + VCHIQ_HEADER_T * msg_queue[MSG_QUEUE_SIZE];
  36613. +} USER_SERVICE_T;
  36614. +
  36615. +struct bulk_waiter_node {
  36616. + struct bulk_waiter bulk_waiter;
  36617. + int pid;
  36618. + struct list_head list;
  36619. +};
  36620. +
  36621. +struct vchiq_instance_struct {
  36622. + VCHIQ_STATE_T *state;
  36623. + VCHIQ_COMPLETION_DATA_T completions[MAX_COMPLETIONS];
  36624. + int completion_insert;
  36625. + int completion_remove;
  36626. + struct semaphore insert_event;
  36627. + struct semaphore remove_event;
  36628. + struct mutex completion_mutex;
  36629. +
  36630. + int connected;
  36631. + int closing;
  36632. + int pid;
  36633. + int mark;
  36634. + int use_close_delivered;
  36635. + int trace;
  36636. +
  36637. + struct list_head bulk_waiter_list;
  36638. + struct mutex bulk_waiter_list_mutex;
  36639. +
  36640. + VCHIQ_DEBUGFS_NODE_T debugfs_node;
  36641. +};
  36642. +
  36643. +typedef struct dump_context_struct {
  36644. + char __user *buf;
  36645. + size_t actual;
  36646. + size_t space;
  36647. + loff_t offset;
  36648. +} DUMP_CONTEXT_T;
  36649. +
  36650. +static struct cdev vchiq_cdev;
  36651. +static dev_t vchiq_devid;
  36652. +static VCHIQ_STATE_T g_state;
  36653. +static struct class *vchiq_class;
  36654. +static struct device *vchiq_dev;
  36655. +static DEFINE_SPINLOCK(msg_queue_spinlock);
  36656. +
  36657. +static const char *const ioctl_names[] = {
  36658. + "CONNECT",
  36659. + "SHUTDOWN",
  36660. + "CREATE_SERVICE",
  36661. + "REMOVE_SERVICE",
  36662. + "QUEUE_MESSAGE",
  36663. + "QUEUE_BULK_TRANSMIT",
  36664. + "QUEUE_BULK_RECEIVE",
  36665. + "AWAIT_COMPLETION",
  36666. + "DEQUEUE_MESSAGE",
  36667. + "GET_CLIENT_ID",
  36668. + "GET_CONFIG",
  36669. + "CLOSE_SERVICE",
  36670. + "USE_SERVICE",
  36671. + "RELEASE_SERVICE",
  36672. + "SET_SERVICE_OPTION",
  36673. + "DUMP_PHYS_MEM",
  36674. + "LIB_VERSION",
  36675. + "CLOSE_DELIVERED"
  36676. +};
  36677. +
  36678. +vchiq_static_assert((sizeof(ioctl_names)/sizeof(ioctl_names[0])) ==
  36679. + (VCHIQ_IOC_MAX + 1));
  36680. +
  36681. +static void
  36682. +dump_phys_mem(void *virt_addr, uint32_t num_bytes);
  36683. +
  36684. +/****************************************************************************
  36685. +*
  36686. +* add_completion
  36687. +*
  36688. +***************************************************************************/
  36689. +
  36690. +static VCHIQ_STATUS_T
  36691. +add_completion(VCHIQ_INSTANCE_T instance, VCHIQ_REASON_T reason,
  36692. + VCHIQ_HEADER_T *header, USER_SERVICE_T *user_service,
  36693. + void *bulk_userdata)
  36694. +{
  36695. + VCHIQ_COMPLETION_DATA_T *completion;
  36696. + DEBUG_INITIALISE(g_state.local)
  36697. +
  36698. + while (instance->completion_insert ==
  36699. + (instance->completion_remove + MAX_COMPLETIONS)) {
  36700. + /* Out of space - wait for the client */
  36701. + DEBUG_TRACE(SERVICE_CALLBACK_LINE);
  36702. + vchiq_log_trace(vchiq_arm_log_level,
  36703. + "add_completion - completion queue full");
  36704. + DEBUG_COUNT(COMPLETION_QUEUE_FULL_COUNT);
  36705. + if (down_interruptible(&instance->remove_event) != 0) {
  36706. + vchiq_log_info(vchiq_arm_log_level,
  36707. + "service_callback interrupted");
  36708. + return VCHIQ_RETRY;
  36709. + } else if (instance->closing) {
  36710. + vchiq_log_info(vchiq_arm_log_level,
  36711. + "service_callback closing");
  36712. + return VCHIQ_ERROR;
  36713. + }
  36714. + DEBUG_TRACE(SERVICE_CALLBACK_LINE);
  36715. + }
  36716. +
  36717. + completion =
  36718. + &instance->completions[instance->completion_insert &
  36719. + (MAX_COMPLETIONS - 1)];
  36720. +
  36721. + completion->header = header;
  36722. + completion->reason = reason;
  36723. + /* N.B. service_userdata is updated while processing AWAIT_COMPLETION */
  36724. + completion->service_userdata = user_service->service;
  36725. + completion->bulk_userdata = bulk_userdata;
  36726. +
  36727. + if (reason == VCHIQ_SERVICE_CLOSED) {
  36728. + /* Take an extra reference, to be held until
  36729. + this CLOSED notification is delivered. */
  36730. + lock_service(user_service->service);
  36731. + if (instance->use_close_delivered)
  36732. + user_service->close_pending = 1;
  36733. + }
  36734. +
  36735. + /* A write barrier is needed here to ensure that the entire completion
  36736. + record is written out before the insert point. */
  36737. + wmb();
  36738. +
  36739. + if (reason == VCHIQ_MESSAGE_AVAILABLE)
  36740. + user_service->message_available_pos =
  36741. + instance->completion_insert;
  36742. + instance->completion_insert++;
  36743. +
  36744. + up(&instance->insert_event);
  36745. +
  36746. + return VCHIQ_SUCCESS;
  36747. +}
  36748. +
  36749. +/****************************************************************************
  36750. +*
  36751. +* service_callback
  36752. +*
  36753. +***************************************************************************/
  36754. +
  36755. +static VCHIQ_STATUS_T
  36756. +service_callback(VCHIQ_REASON_T reason, VCHIQ_HEADER_T *header,
  36757. + VCHIQ_SERVICE_HANDLE_T handle, void *bulk_userdata)
  36758. +{
  36759. + /* How do we ensure the callback goes to the right client?
  36760. + ** The service_user data points to a USER_SERVICE_T record containing
  36761. + ** the original callback and the user state structure, which contains a
  36762. + ** circular buffer for completion records.
  36763. + */
  36764. + USER_SERVICE_T *user_service;
  36765. + VCHIQ_SERVICE_T *service;
  36766. + VCHIQ_INSTANCE_T instance;
  36767. + DEBUG_INITIALISE(g_state.local)
  36768. +
  36769. + DEBUG_TRACE(SERVICE_CALLBACK_LINE);
  36770. +
  36771. + service = handle_to_service(handle);
  36772. + BUG_ON(!service);
  36773. + user_service = (USER_SERVICE_T *)service->base.userdata;
  36774. + instance = user_service->instance;
  36775. +
  36776. + if (!instance || instance->closing)
  36777. + return VCHIQ_SUCCESS;
  36778. +
  36779. + vchiq_log_trace(vchiq_arm_log_level,
  36780. + "service_callback - service %lx(%d,%p), reason %d, header %lx, "
  36781. + "instance %lx, bulk_userdata %lx",
  36782. + (unsigned long)user_service,
  36783. + service->localport, user_service->userdata,
  36784. + reason, (unsigned long)header,
  36785. + (unsigned long)instance, (unsigned long)bulk_userdata);
  36786. +
  36787. + if (header && user_service->is_vchi) {
  36788. + spin_lock(&msg_queue_spinlock);
  36789. + while (user_service->msg_insert ==
  36790. + (user_service->msg_remove + MSG_QUEUE_SIZE)) {
  36791. + spin_unlock(&msg_queue_spinlock);
  36792. + DEBUG_TRACE(SERVICE_CALLBACK_LINE);
  36793. + DEBUG_COUNT(MSG_QUEUE_FULL_COUNT);
  36794. + vchiq_log_trace(vchiq_arm_log_level,
  36795. + "service_callback - msg queue full");
  36796. + /* If there is no MESSAGE_AVAILABLE in the completion
  36797. + ** queue, add one
  36798. + */
  36799. + if ((user_service->message_available_pos -
  36800. + instance->completion_remove) < 0) {
  36801. + VCHIQ_STATUS_T status;
  36802. + vchiq_log_info(vchiq_arm_log_level,
  36803. + "Inserting extra MESSAGE_AVAILABLE");
  36804. + DEBUG_TRACE(SERVICE_CALLBACK_LINE);
  36805. + status = add_completion(instance, reason,
  36806. + NULL, user_service, bulk_userdata);
  36807. + if (status != VCHIQ_SUCCESS) {
  36808. + DEBUG_TRACE(SERVICE_CALLBACK_LINE);
  36809. + return status;
  36810. + }
  36811. + }
  36812. +
  36813. + DEBUG_TRACE(SERVICE_CALLBACK_LINE);
  36814. + if (down_interruptible(&user_service->remove_event)
  36815. + != 0) {
  36816. + vchiq_log_info(vchiq_arm_log_level,
  36817. + "service_callback interrupted");
  36818. + DEBUG_TRACE(SERVICE_CALLBACK_LINE);
  36819. + return VCHIQ_RETRY;
  36820. + } else if (instance->closing) {
  36821. + vchiq_log_info(vchiq_arm_log_level,
  36822. + "service_callback closing");
  36823. + DEBUG_TRACE(SERVICE_CALLBACK_LINE);
  36824. + return VCHIQ_ERROR;
  36825. + }
  36826. + DEBUG_TRACE(SERVICE_CALLBACK_LINE);
  36827. + spin_lock(&msg_queue_spinlock);
  36828. + }
  36829. +
  36830. + user_service->msg_queue[user_service->msg_insert &
  36831. + (MSG_QUEUE_SIZE - 1)] = header;
  36832. + user_service->msg_insert++;
  36833. + spin_unlock(&msg_queue_spinlock);
  36834. +
  36835. + up(&user_service->insert_event);
  36836. +
  36837. + /* If there is a thread waiting in DEQUEUE_MESSAGE, or if
  36838. + ** there is a MESSAGE_AVAILABLE in the completion queue then
  36839. + ** bypass the completion queue.
  36840. + */
  36841. + if (((user_service->message_available_pos -
  36842. + instance->completion_remove) >= 0) ||
  36843. + user_service->dequeue_pending) {
  36844. + DEBUG_TRACE(SERVICE_CALLBACK_LINE);
  36845. + user_service->dequeue_pending = 0;
  36846. + return VCHIQ_SUCCESS;
  36847. + }
  36848. +
  36849. + header = NULL;
  36850. + }
  36851. + DEBUG_TRACE(SERVICE_CALLBACK_LINE);
  36852. +
  36853. + return add_completion(instance, reason, header, user_service,
  36854. + bulk_userdata);
  36855. +}
  36856. +
  36857. +/****************************************************************************
  36858. +*
  36859. +* user_service_free
  36860. +*
  36861. +***************************************************************************/
  36862. +static void
  36863. +user_service_free(void *userdata)
  36864. +{
  36865. + kfree(userdata);
  36866. +}
  36867. +
  36868. +/****************************************************************************
  36869. +*
  36870. +* close_delivered
  36871. +*
  36872. +***************************************************************************/
  36873. +static void close_delivered(USER_SERVICE_T *user_service)
  36874. +{
  36875. + vchiq_log_info(vchiq_arm_log_level,
  36876. + "close_delivered(handle=%x)",
  36877. + user_service->service->handle);
  36878. +
  36879. + if (user_service->close_pending) {
  36880. + /* Allow the underlying service to be culled */
  36881. + unlock_service(user_service->service);
  36882. +
  36883. + /* Wake the user-thread blocked in close_ or remove_service */
  36884. + up(&user_service->close_event);
  36885. +
  36886. + user_service->close_pending = 0;
  36887. + }
  36888. +}
  36889. +
  36890. +/****************************************************************************
  36891. +*
  36892. +* vchiq_ioctl
  36893. +*
  36894. +***************************************************************************/
  36895. +static long
  36896. +vchiq_ioctl(struct file *file, unsigned int cmd, unsigned long arg)
  36897. +{
  36898. + VCHIQ_INSTANCE_T instance = file->private_data;
  36899. + VCHIQ_STATUS_T status = VCHIQ_SUCCESS;
  36900. + VCHIQ_SERVICE_T *service = NULL;
  36901. + long ret = 0;
  36902. + int i, rc;
  36903. + DEBUG_INITIALISE(g_state.local)
  36904. +
  36905. + vchiq_log_trace(vchiq_arm_log_level,
  36906. + "vchiq_ioctl - instance %x, cmd %s, arg %lx",
  36907. + (unsigned int)instance,
  36908. + ((_IOC_TYPE(cmd) == VCHIQ_IOC_MAGIC) &&
  36909. + (_IOC_NR(cmd) <= VCHIQ_IOC_MAX)) ?
  36910. + ioctl_names[_IOC_NR(cmd)] : "<invalid>", arg);
  36911. +
  36912. + switch (cmd) {
  36913. + case VCHIQ_IOC_SHUTDOWN:
  36914. + if (!instance->connected)
  36915. + break;
  36916. +
  36917. + /* Remove all services */
  36918. + i = 0;
  36919. + while ((service = next_service_by_instance(instance->state,
  36920. + instance, &i)) != NULL) {
  36921. + status = vchiq_remove_service(service->handle);
  36922. + unlock_service(service);
  36923. + if (status != VCHIQ_SUCCESS)
  36924. + break;
  36925. + }
  36926. + service = NULL;
  36927. +
  36928. + if (status == VCHIQ_SUCCESS) {
  36929. + /* Wake the completion thread and ask it to exit */
  36930. + instance->closing = 1;
  36931. + up(&instance->insert_event);
  36932. + }
  36933. +
  36934. + break;
  36935. +
  36936. + case VCHIQ_IOC_CONNECT:
  36937. + if (instance->connected) {
  36938. + ret = -EINVAL;
  36939. + break;
  36940. + }
  36941. + rc = mutex_lock_interruptible(&instance->state->mutex);
  36942. + if (rc != 0) {
  36943. + vchiq_log_error(vchiq_arm_log_level,
  36944. + "vchiq: connect: could not lock mutex for "
  36945. + "state %d: %d",
  36946. + instance->state->id, rc);
  36947. + ret = -EINTR;
  36948. + break;
  36949. + }
  36950. + status = vchiq_connect_internal(instance->state, instance);
  36951. + mutex_unlock(&instance->state->mutex);
  36952. +
  36953. + if (status == VCHIQ_SUCCESS)
  36954. + instance->connected = 1;
  36955. + else
  36956. + vchiq_log_error(vchiq_arm_log_level,
  36957. + "vchiq: could not connect: %d", status);
  36958. + break;
  36959. +
  36960. + case VCHIQ_IOC_CREATE_SERVICE: {
  36961. + VCHIQ_CREATE_SERVICE_T args;
  36962. + USER_SERVICE_T *user_service = NULL;
  36963. + void *userdata;
  36964. + int srvstate;
  36965. +
  36966. + if (copy_from_user
  36967. + (&args, (const void __user *)arg,
  36968. + sizeof(args)) != 0) {
  36969. + ret = -EFAULT;
  36970. + break;
  36971. + }
  36972. +
  36973. + user_service = kmalloc(sizeof(USER_SERVICE_T), GFP_KERNEL);
  36974. + if (!user_service) {
  36975. + ret = -ENOMEM;
  36976. + break;
  36977. + }
  36978. +
  36979. + if (args.is_open) {
  36980. + if (!instance->connected) {
  36981. + ret = -ENOTCONN;
  36982. + kfree(user_service);
  36983. + break;
  36984. + }
  36985. + srvstate = VCHIQ_SRVSTATE_OPENING;
  36986. + } else {
  36987. + srvstate =
  36988. + instance->connected ?
  36989. + VCHIQ_SRVSTATE_LISTENING :
  36990. + VCHIQ_SRVSTATE_HIDDEN;
  36991. + }
  36992. +
  36993. + userdata = args.params.userdata;
  36994. + args.params.callback = service_callback;
  36995. + args.params.userdata = user_service;
  36996. + service = vchiq_add_service_internal(
  36997. + instance->state,
  36998. + &args.params, srvstate,
  36999. + instance, user_service_free);
  37000. +
  37001. + if (service != NULL) {
  37002. + user_service->service = service;
  37003. + user_service->userdata = userdata;
  37004. + user_service->instance = instance;
  37005. + user_service->is_vchi = (args.is_vchi != 0);
  37006. + user_service->dequeue_pending = 0;
  37007. + user_service->close_pending = 0;
  37008. + user_service->message_available_pos =
  37009. + instance->completion_remove - 1;
  37010. + user_service->msg_insert = 0;
  37011. + user_service->msg_remove = 0;
  37012. + sema_init(&user_service->insert_event, 0);
  37013. + sema_init(&user_service->remove_event, 0);
  37014. + sema_init(&user_service->close_event, 0);
  37015. +
  37016. + if (args.is_open) {
  37017. + status = vchiq_open_service_internal
  37018. + (service, instance->pid);
  37019. + if (status != VCHIQ_SUCCESS) {
  37020. + vchiq_remove_service(service->handle);
  37021. + service = NULL;
  37022. + ret = (status == VCHIQ_RETRY) ?
  37023. + -EINTR : -EIO;
  37024. + break;
  37025. + }
  37026. + }
  37027. +
  37028. + if (copy_to_user((void __user *)
  37029. + &(((VCHIQ_CREATE_SERVICE_T __user *)
  37030. + arg)->handle),
  37031. + (const void *)&service->handle,
  37032. + sizeof(service->handle)) != 0) {
  37033. + ret = -EFAULT;
  37034. + vchiq_remove_service(service->handle);
  37035. + }
  37036. +
  37037. + service = NULL;
  37038. + } else {
  37039. + ret = -EEXIST;
  37040. + kfree(user_service);
  37041. + }
  37042. + } break;
  37043. +
  37044. + case VCHIQ_IOC_CLOSE_SERVICE: {
  37045. + VCHIQ_SERVICE_HANDLE_T handle = (VCHIQ_SERVICE_HANDLE_T)arg;
  37046. +
  37047. + service = find_service_for_instance(instance, handle);
  37048. + if (service != NULL) {
  37049. + USER_SERVICE_T *user_service =
  37050. + (USER_SERVICE_T *)service->base.userdata;
  37051. + /* close_pending is false on first entry, and when the
  37052. + wait in vchiq_close_service has been interrupted. */
  37053. + if (!user_service->close_pending) {
  37054. + status = vchiq_close_service(service->handle);
  37055. + if (status != VCHIQ_SUCCESS)
  37056. + break;
  37057. + }
  37058. +
  37059. + /* close_pending is true once the underlying service
  37060. + has been closed until the client library calls the
  37061. + CLOSE_DELIVERED ioctl, signalling close_event. */
  37062. + if (user_service->close_pending &&
  37063. + down_interruptible(&user_service->close_event))
  37064. + status = VCHIQ_RETRY;
  37065. + }
  37066. + else
  37067. + ret = -EINVAL;
  37068. + } break;
  37069. +
  37070. + case VCHIQ_IOC_REMOVE_SERVICE: {
  37071. + VCHIQ_SERVICE_HANDLE_T handle = (VCHIQ_SERVICE_HANDLE_T)arg;
  37072. +
  37073. + service = find_service_for_instance(instance, handle);
  37074. + if (service != NULL) {
  37075. + USER_SERVICE_T *user_service =
  37076. + (USER_SERVICE_T *)service->base.userdata;
  37077. + /* close_pending is false on first entry, and when the
  37078. + wait in vchiq_close_service has been interrupted. */
  37079. + if (!user_service->close_pending) {
  37080. + status = vchiq_remove_service(service->handle);
  37081. + if (status != VCHIQ_SUCCESS)
  37082. + break;
  37083. + }
  37084. +
  37085. + /* close_pending is true once the underlying service
  37086. + has been closed until the client library calls the
  37087. + CLOSE_DELIVERED ioctl, signalling close_event. */
  37088. + if (user_service->close_pending &&
  37089. + down_interruptible(&user_service->close_event))
  37090. + status = VCHIQ_RETRY;
  37091. + }
  37092. + else
  37093. + ret = -EINVAL;
  37094. + } break;
  37095. +
  37096. + case VCHIQ_IOC_USE_SERVICE:
  37097. + case VCHIQ_IOC_RELEASE_SERVICE: {
  37098. + VCHIQ_SERVICE_HANDLE_T handle = (VCHIQ_SERVICE_HANDLE_T)arg;
  37099. +
  37100. + service = find_service_for_instance(instance, handle);
  37101. + if (service != NULL) {
  37102. + status = (cmd == VCHIQ_IOC_USE_SERVICE) ?
  37103. + vchiq_use_service_internal(service) :
  37104. + vchiq_release_service_internal(service);
  37105. + if (status != VCHIQ_SUCCESS) {
  37106. + vchiq_log_error(vchiq_susp_log_level,
  37107. + "%s: cmd %s returned error %d for "
  37108. + "service %c%c%c%c:%03d",
  37109. + __func__,
  37110. + (cmd == VCHIQ_IOC_USE_SERVICE) ?
  37111. + "VCHIQ_IOC_USE_SERVICE" :
  37112. + "VCHIQ_IOC_RELEASE_SERVICE",
  37113. + status,
  37114. + VCHIQ_FOURCC_AS_4CHARS(
  37115. + service->base.fourcc),
  37116. + service->client_id);
  37117. + ret = -EINVAL;
  37118. + }
  37119. + } else
  37120. + ret = -EINVAL;
  37121. + } break;
  37122. +
  37123. + case VCHIQ_IOC_QUEUE_MESSAGE: {
  37124. + VCHIQ_QUEUE_MESSAGE_T args;
  37125. + if (copy_from_user
  37126. + (&args, (const void __user *)arg,
  37127. + sizeof(args)) != 0) {
  37128. + ret = -EFAULT;
  37129. + break;
  37130. + }
  37131. +
  37132. + service = find_service_for_instance(instance, args.handle);
  37133. +
  37134. + if ((service != NULL) && (args.count <= MAX_ELEMENTS)) {
  37135. + /* Copy elements into kernel space */
  37136. + VCHIQ_ELEMENT_T elements[MAX_ELEMENTS];
  37137. + if (copy_from_user(elements, args.elements,
  37138. + args.count * sizeof(VCHIQ_ELEMENT_T)) == 0)
  37139. + status = vchiq_queue_message
  37140. + (args.handle,
  37141. + elements, args.count);
  37142. + else
  37143. + ret = -EFAULT;
  37144. + } else {
  37145. + ret = -EINVAL;
  37146. + }
  37147. + } break;
  37148. +
  37149. + case VCHIQ_IOC_QUEUE_BULK_TRANSMIT:
  37150. + case VCHIQ_IOC_QUEUE_BULK_RECEIVE: {
  37151. + VCHIQ_QUEUE_BULK_TRANSFER_T args;
  37152. + struct bulk_waiter_node *waiter = NULL;
  37153. + VCHIQ_BULK_DIR_T dir =
  37154. + (cmd == VCHIQ_IOC_QUEUE_BULK_TRANSMIT) ?
  37155. + VCHIQ_BULK_TRANSMIT : VCHIQ_BULK_RECEIVE;
  37156. +
  37157. + if (copy_from_user
  37158. + (&args, (const void __user *)arg,
  37159. + sizeof(args)) != 0) {
  37160. + ret = -EFAULT;
  37161. + break;
  37162. + }
  37163. +
  37164. + service = find_service_for_instance(instance, args.handle);
  37165. + if (!service) {
  37166. + ret = -EINVAL;
  37167. + break;
  37168. + }
  37169. +
  37170. + if (args.mode == VCHIQ_BULK_MODE_BLOCKING) {
  37171. + waiter = kzalloc(sizeof(struct bulk_waiter_node),
  37172. + GFP_KERNEL);
  37173. + if (!waiter) {
  37174. + ret = -ENOMEM;
  37175. + break;
  37176. + }
  37177. + args.userdata = &waiter->bulk_waiter;
  37178. + } else if (args.mode == VCHIQ_BULK_MODE_WAITING) {
  37179. + struct list_head *pos;
  37180. + mutex_lock(&instance->bulk_waiter_list_mutex);
  37181. + list_for_each(pos, &instance->bulk_waiter_list) {
  37182. + if (list_entry(pos, struct bulk_waiter_node,
  37183. + list)->pid == current->pid) {
  37184. + waiter = list_entry(pos,
  37185. + struct bulk_waiter_node,
  37186. + list);
  37187. + list_del(pos);
  37188. + break;
  37189. + }
  37190. +
  37191. + }
  37192. + mutex_unlock(&instance->bulk_waiter_list_mutex);
  37193. + if (!waiter) {
  37194. + vchiq_log_error(vchiq_arm_log_level,
  37195. + "no bulk_waiter found for pid %d",
  37196. + current->pid);
  37197. + ret = -ESRCH;
  37198. + break;
  37199. + }
  37200. + vchiq_log_info(vchiq_arm_log_level,
  37201. + "found bulk_waiter %x for pid %d",
  37202. + (unsigned int)waiter, current->pid);
  37203. + args.userdata = &waiter->bulk_waiter;
  37204. + }
  37205. + status = vchiq_bulk_transfer
  37206. + (args.handle,
  37207. + VCHI_MEM_HANDLE_INVALID,
  37208. + args.data, args.size,
  37209. + args.userdata, args.mode,
  37210. + dir);
  37211. + if (!waiter)
  37212. + break;
  37213. + if ((status != VCHIQ_RETRY) || fatal_signal_pending(current) ||
  37214. + !waiter->bulk_waiter.bulk) {
  37215. + if (waiter->bulk_waiter.bulk) {
  37216. + /* Cancel the signal when the transfer
  37217. + ** completes. */
  37218. + spin_lock(&bulk_waiter_spinlock);
  37219. + waiter->bulk_waiter.bulk->userdata = NULL;
  37220. + spin_unlock(&bulk_waiter_spinlock);
  37221. + }
  37222. + kfree(waiter);
  37223. + } else {
  37224. + const VCHIQ_BULK_MODE_T mode_waiting =
  37225. + VCHIQ_BULK_MODE_WAITING;
  37226. + waiter->pid = current->pid;
  37227. + mutex_lock(&instance->bulk_waiter_list_mutex);
  37228. + list_add(&waiter->list, &instance->bulk_waiter_list);
  37229. + mutex_unlock(&instance->bulk_waiter_list_mutex);
  37230. + vchiq_log_info(vchiq_arm_log_level,
  37231. + "saved bulk_waiter %x for pid %d",
  37232. + (unsigned int)waiter, current->pid);
  37233. +
  37234. + if (copy_to_user((void __user *)
  37235. + &(((VCHIQ_QUEUE_BULK_TRANSFER_T __user *)
  37236. + arg)->mode),
  37237. + (const void *)&mode_waiting,
  37238. + sizeof(mode_waiting)) != 0)
  37239. + ret = -EFAULT;
  37240. + }
  37241. + } break;
  37242. +
  37243. + case VCHIQ_IOC_AWAIT_COMPLETION: {
  37244. + VCHIQ_AWAIT_COMPLETION_T args;
  37245. +
  37246. + DEBUG_TRACE(AWAIT_COMPLETION_LINE);
  37247. + if (!instance->connected) {
  37248. + ret = -ENOTCONN;
  37249. + break;
  37250. + }
  37251. +
  37252. + if (copy_from_user(&args, (const void __user *)arg,
  37253. + sizeof(args)) != 0) {
  37254. + ret = -EFAULT;
  37255. + break;
  37256. + }
  37257. +
  37258. + mutex_lock(&instance->completion_mutex);
  37259. +
  37260. + DEBUG_TRACE(AWAIT_COMPLETION_LINE);
  37261. + while ((instance->completion_remove ==
  37262. + instance->completion_insert)
  37263. + && !instance->closing) {
  37264. + int rc;
  37265. + DEBUG_TRACE(AWAIT_COMPLETION_LINE);
  37266. + mutex_unlock(&instance->completion_mutex);
  37267. + rc = down_interruptible(&instance->insert_event);
  37268. + mutex_lock(&instance->completion_mutex);
  37269. + if (rc != 0) {
  37270. + DEBUG_TRACE(AWAIT_COMPLETION_LINE);
  37271. + vchiq_log_info(vchiq_arm_log_level,
  37272. + "AWAIT_COMPLETION interrupted");
  37273. + ret = -EINTR;
  37274. + break;
  37275. + }
  37276. + }
  37277. + DEBUG_TRACE(AWAIT_COMPLETION_LINE);
  37278. +
  37279. + /* A read memory barrier is needed to stop prefetch of a stale
  37280. + ** completion record
  37281. + */
  37282. + rmb();
  37283. +
  37284. + if (ret == 0) {
  37285. + int msgbufcount = args.msgbufcount;
  37286. + for (ret = 0; ret < args.count; ret++) {
  37287. + VCHIQ_COMPLETION_DATA_T *completion;
  37288. + VCHIQ_SERVICE_T *service;
  37289. + USER_SERVICE_T *user_service;
  37290. + VCHIQ_HEADER_T *header;
  37291. + if (instance->completion_remove ==
  37292. + instance->completion_insert)
  37293. + break;
  37294. + completion = &instance->completions[
  37295. + instance->completion_remove &
  37296. + (MAX_COMPLETIONS - 1)];
  37297. +
  37298. + service = completion->service_userdata;
  37299. + user_service = service->base.userdata;
  37300. + completion->service_userdata =
  37301. + user_service->userdata;
  37302. +
  37303. + header = completion->header;
  37304. + if (header) {
  37305. + void __user *msgbuf;
  37306. + int msglen;
  37307. +
  37308. + msglen = header->size +
  37309. + sizeof(VCHIQ_HEADER_T);
  37310. + /* This must be a VCHIQ-style service */
  37311. + if (args.msgbufsize < msglen) {
  37312. + vchiq_log_error(
  37313. + vchiq_arm_log_level,
  37314. + "header %x: msgbufsize"
  37315. + " %x < msglen %x",
  37316. + (unsigned int)header,
  37317. + args.msgbufsize,
  37318. + msglen);
  37319. + WARN(1, "invalid message "
  37320. + "size\n");
  37321. + if (ret == 0)
  37322. + ret = -EMSGSIZE;
  37323. + break;
  37324. + }
  37325. + if (msgbufcount <= 0)
  37326. + /* Stall here for lack of a
  37327. + ** buffer for the message. */
  37328. + break;
  37329. + /* Get the pointer from user space */
  37330. + msgbufcount--;
  37331. + if (copy_from_user(&msgbuf,
  37332. + (const void __user *)
  37333. + &args.msgbufs[msgbufcount],
  37334. + sizeof(msgbuf)) != 0) {
  37335. + if (ret == 0)
  37336. + ret = -EFAULT;
  37337. + break;
  37338. + }
  37339. +
  37340. + /* Copy the message to user space */
  37341. + if (copy_to_user(msgbuf, header,
  37342. + msglen) != 0) {
  37343. + if (ret == 0)
  37344. + ret = -EFAULT;
  37345. + break;
  37346. + }
  37347. +
  37348. + /* Now it has been copied, the message
  37349. + ** can be released. */
  37350. + vchiq_release_message(service->handle,
  37351. + header);
  37352. +
  37353. + /* The completion must point to the
  37354. + ** msgbuf. */
  37355. + completion->header = msgbuf;
  37356. + }
  37357. +
  37358. + if ((completion->reason ==
  37359. + VCHIQ_SERVICE_CLOSED) &&
  37360. + !instance->use_close_delivered)
  37361. + unlock_service(service);
  37362. +
  37363. + if (copy_to_user((void __user *)(
  37364. + (size_t)args.buf +
  37365. + ret * sizeof(VCHIQ_COMPLETION_DATA_T)),
  37366. + completion,
  37367. + sizeof(VCHIQ_COMPLETION_DATA_T)) != 0) {
  37368. + if (ret == 0)
  37369. + ret = -EFAULT;
  37370. + break;
  37371. + }
  37372. +
  37373. + instance->completion_remove++;
  37374. + }
  37375. +
  37376. + if (msgbufcount != args.msgbufcount) {
  37377. + if (copy_to_user((void __user *)
  37378. + &((VCHIQ_AWAIT_COMPLETION_T *)arg)->
  37379. + msgbufcount,
  37380. + &msgbufcount,
  37381. + sizeof(msgbufcount)) != 0) {
  37382. + ret = -EFAULT;
  37383. + }
  37384. + }
  37385. + }
  37386. +
  37387. + if (ret != 0)
  37388. + up(&instance->remove_event);
  37389. + mutex_unlock(&instance->completion_mutex);
  37390. + DEBUG_TRACE(AWAIT_COMPLETION_LINE);
  37391. + } break;
  37392. +
  37393. + case VCHIQ_IOC_DEQUEUE_MESSAGE: {
  37394. + VCHIQ_DEQUEUE_MESSAGE_T args;
  37395. + USER_SERVICE_T *user_service;
  37396. + VCHIQ_HEADER_T *header;
  37397. +
  37398. + DEBUG_TRACE(DEQUEUE_MESSAGE_LINE);
  37399. + if (copy_from_user
  37400. + (&args, (const void __user *)arg,
  37401. + sizeof(args)) != 0) {
  37402. + ret = -EFAULT;
  37403. + break;
  37404. + }
  37405. + service = find_service_for_instance(instance, args.handle);
  37406. + if (!service) {
  37407. + ret = -EINVAL;
  37408. + break;
  37409. + }
  37410. + user_service = (USER_SERVICE_T *)service->base.userdata;
  37411. + if (user_service->is_vchi == 0) {
  37412. + ret = -EINVAL;
  37413. + break;
  37414. + }
  37415. +
  37416. + spin_lock(&msg_queue_spinlock);
  37417. + if (user_service->msg_remove == user_service->msg_insert) {
  37418. + if (!args.blocking) {
  37419. + spin_unlock(&msg_queue_spinlock);
  37420. + DEBUG_TRACE(DEQUEUE_MESSAGE_LINE);
  37421. + ret = -EWOULDBLOCK;
  37422. + break;
  37423. + }
  37424. + user_service->dequeue_pending = 1;
  37425. + do {
  37426. + spin_unlock(&msg_queue_spinlock);
  37427. + DEBUG_TRACE(DEQUEUE_MESSAGE_LINE);
  37428. + if (down_interruptible(
  37429. + &user_service->insert_event) != 0) {
  37430. + vchiq_log_info(vchiq_arm_log_level,
  37431. + "DEQUEUE_MESSAGE interrupted");
  37432. + ret = -EINTR;
  37433. + break;
  37434. + }
  37435. + spin_lock(&msg_queue_spinlock);
  37436. + } while (user_service->msg_remove ==
  37437. + user_service->msg_insert);
  37438. +
  37439. + if (ret)
  37440. + break;
  37441. + }
  37442. +
  37443. + BUG_ON((int)(user_service->msg_insert -
  37444. + user_service->msg_remove) < 0);
  37445. +
  37446. + header = user_service->msg_queue[user_service->msg_remove &
  37447. + (MSG_QUEUE_SIZE - 1)];
  37448. + user_service->msg_remove++;
  37449. + spin_unlock(&msg_queue_spinlock);
  37450. +
  37451. + up(&user_service->remove_event);
  37452. + if (header == NULL)
  37453. + ret = -ENOTCONN;
  37454. + else if (header->size <= args.bufsize) {
  37455. + /* Copy to user space if msgbuf is not NULL */
  37456. + if ((args.buf == NULL) ||
  37457. + (copy_to_user((void __user *)args.buf,
  37458. + header->data,
  37459. + header->size) == 0)) {
  37460. + ret = header->size;
  37461. + vchiq_release_message(
  37462. + service->handle,
  37463. + header);
  37464. + } else
  37465. + ret = -EFAULT;
  37466. + } else {
  37467. + vchiq_log_error(vchiq_arm_log_level,
  37468. + "header %x: bufsize %x < size %x",
  37469. + (unsigned int)header, args.bufsize,
  37470. + header->size);
  37471. + WARN(1, "invalid size\n");
  37472. + ret = -EMSGSIZE;
  37473. + }
  37474. + DEBUG_TRACE(DEQUEUE_MESSAGE_LINE);
  37475. + } break;
  37476. +
  37477. + case VCHIQ_IOC_GET_CLIENT_ID: {
  37478. + VCHIQ_SERVICE_HANDLE_T handle = (VCHIQ_SERVICE_HANDLE_T)arg;
  37479. +
  37480. + ret = vchiq_get_client_id(handle);
  37481. + } break;
  37482. +
  37483. + case VCHIQ_IOC_GET_CONFIG: {
  37484. + VCHIQ_GET_CONFIG_T args;
  37485. + VCHIQ_CONFIG_T config;
  37486. +
  37487. + if (copy_from_user(&args, (const void __user *)arg,
  37488. + sizeof(args)) != 0) {
  37489. + ret = -EFAULT;
  37490. + break;
  37491. + }
  37492. + if (args.config_size > sizeof(config)) {
  37493. + ret = -EINVAL;
  37494. + break;
  37495. + }
  37496. + status = vchiq_get_config(instance, args.config_size, &config);
  37497. + if (status == VCHIQ_SUCCESS) {
  37498. + if (copy_to_user((void __user *)args.pconfig,
  37499. + &config, args.config_size) != 0) {
  37500. + ret = -EFAULT;
  37501. + break;
  37502. + }
  37503. + }
  37504. + } break;
  37505. +
  37506. + case VCHIQ_IOC_SET_SERVICE_OPTION: {
  37507. + VCHIQ_SET_SERVICE_OPTION_T args;
  37508. +
  37509. + if (copy_from_user(
  37510. + &args, (const void __user *)arg,
  37511. + sizeof(args)) != 0) {
  37512. + ret = -EFAULT;
  37513. + break;
  37514. + }
  37515. +
  37516. + service = find_service_for_instance(instance, args.handle);
  37517. + if (!service) {
  37518. + ret = -EINVAL;
  37519. + break;
  37520. + }
  37521. +
  37522. + status = vchiq_set_service_option(
  37523. + args.handle, args.option, args.value);
  37524. + } break;
  37525. +
  37526. + case VCHIQ_IOC_DUMP_PHYS_MEM: {
  37527. + VCHIQ_DUMP_MEM_T args;
  37528. +
  37529. + if (copy_from_user
  37530. + (&args, (const void __user *)arg,
  37531. + sizeof(args)) != 0) {
  37532. + ret = -EFAULT;
  37533. + break;
  37534. + }
  37535. + dump_phys_mem(args.virt_addr, args.num_bytes);
  37536. + } break;
  37537. +
  37538. + case VCHIQ_IOC_LIB_VERSION: {
  37539. + unsigned int lib_version = (unsigned int)arg;
  37540. +
  37541. + if (lib_version < VCHIQ_VERSION_MIN)
  37542. + ret = -EINVAL;
  37543. + else if (lib_version >= VCHIQ_VERSION_CLOSE_DELIVERED)
  37544. + instance->use_close_delivered = 1;
  37545. + } break;
  37546. +
  37547. + case VCHIQ_IOC_CLOSE_DELIVERED: {
  37548. + VCHIQ_SERVICE_HANDLE_T handle = (VCHIQ_SERVICE_HANDLE_T)arg;
  37549. +
  37550. + service = find_closed_service_for_instance(instance, handle);
  37551. + if (service != NULL) {
  37552. + USER_SERVICE_T *user_service =
  37553. + (USER_SERVICE_T *)service->base.userdata;
  37554. + close_delivered(user_service);
  37555. + }
  37556. + else
  37557. + ret = -EINVAL;
  37558. + } break;
  37559. +
  37560. + default:
  37561. + ret = -ENOTTY;
  37562. + break;
  37563. + }
  37564. +
  37565. + if (service)
  37566. + unlock_service(service);
  37567. +
  37568. + if (ret == 0) {
  37569. + if (status == VCHIQ_ERROR)
  37570. + ret = -EIO;
  37571. + else if (status == VCHIQ_RETRY)
  37572. + ret = -EINTR;
  37573. + }
  37574. +
  37575. + if ((status == VCHIQ_SUCCESS) && (ret < 0) && (ret != -EINTR) &&
  37576. + (ret != -EWOULDBLOCK))
  37577. + vchiq_log_info(vchiq_arm_log_level,
  37578. + " ioctl instance %lx, cmd %s -> status %d, %ld",
  37579. + (unsigned long)instance,
  37580. + (_IOC_NR(cmd) <= VCHIQ_IOC_MAX) ?
  37581. + ioctl_names[_IOC_NR(cmd)] :
  37582. + "<invalid>",
  37583. + status, ret);
  37584. + else
  37585. + vchiq_log_trace(vchiq_arm_log_level,
  37586. + " ioctl instance %lx, cmd %s -> status %d, %ld",
  37587. + (unsigned long)instance,
  37588. + (_IOC_NR(cmd) <= VCHIQ_IOC_MAX) ?
  37589. + ioctl_names[_IOC_NR(cmd)] :
  37590. + "<invalid>",
  37591. + status, ret);
  37592. +
  37593. + return ret;
  37594. +}
  37595. +
  37596. +/****************************************************************************
  37597. +*
  37598. +* vchiq_open
  37599. +*
  37600. +***************************************************************************/
  37601. +
  37602. +static int
  37603. +vchiq_open(struct inode *inode, struct file *file)
  37604. +{
  37605. + int dev = iminor(inode) & 0x0f;
  37606. + vchiq_log_info(vchiq_arm_log_level, "vchiq_open");
  37607. + switch (dev) {
  37608. + case VCHIQ_MINOR: {
  37609. + int ret;
  37610. + VCHIQ_STATE_T *state = vchiq_get_state();
  37611. + VCHIQ_INSTANCE_T instance;
  37612. +
  37613. + if (!state) {
  37614. + vchiq_log_error(vchiq_arm_log_level,
  37615. + "vchiq has no connection to VideoCore");
  37616. + return -ENOTCONN;
  37617. + }
  37618. +
  37619. + instance = kzalloc(sizeof(*instance), GFP_KERNEL);
  37620. + if (!instance)
  37621. + return -ENOMEM;
  37622. +
  37623. + instance->state = state;
  37624. + instance->pid = current->tgid;
  37625. +
  37626. + ret = vchiq_debugfs_add_instance(instance);
  37627. + if (ret != 0) {
  37628. + kfree(instance);
  37629. + return ret;
  37630. + }
  37631. +
  37632. + sema_init(&instance->insert_event, 0);
  37633. + sema_init(&instance->remove_event, 0);
  37634. + mutex_init(&instance->completion_mutex);
  37635. + mutex_init(&instance->bulk_waiter_list_mutex);
  37636. + INIT_LIST_HEAD(&instance->bulk_waiter_list);
  37637. +
  37638. + file->private_data = instance;
  37639. + } break;
  37640. +
  37641. + default:
  37642. + vchiq_log_error(vchiq_arm_log_level,
  37643. + "Unknown minor device: %d", dev);
  37644. + return -ENXIO;
  37645. + }
  37646. +
  37647. + return 0;
  37648. +}
  37649. +
  37650. +/****************************************************************************
  37651. +*
  37652. +* vchiq_release
  37653. +*
  37654. +***************************************************************************/
  37655. +
  37656. +static int
  37657. +vchiq_release(struct inode *inode, struct file *file)
  37658. +{
  37659. + int dev = iminor(inode) & 0x0f;
  37660. + int ret = 0;
  37661. + switch (dev) {
  37662. + case VCHIQ_MINOR: {
  37663. + VCHIQ_INSTANCE_T instance = file->private_data;
  37664. + VCHIQ_STATE_T *state = vchiq_get_state();
  37665. + VCHIQ_SERVICE_T *service;
  37666. + int i;
  37667. +
  37668. + vchiq_log_info(vchiq_arm_log_level,
  37669. + "vchiq_release: instance=%lx",
  37670. + (unsigned long)instance);
  37671. +
  37672. + if (!state) {
  37673. + ret = -EPERM;
  37674. + goto out;
  37675. + }
  37676. +
  37677. + /* Ensure videocore is awake to allow termination. */
  37678. + vchiq_use_internal(instance->state, NULL,
  37679. + USE_TYPE_VCHIQ);
  37680. +
  37681. + mutex_lock(&instance->completion_mutex);
  37682. +
  37683. + /* Wake the completion thread and ask it to exit */
  37684. + instance->closing = 1;
  37685. + up(&instance->insert_event);
  37686. +
  37687. + mutex_unlock(&instance->completion_mutex);
  37688. +
  37689. + /* Wake the slot handler if the completion queue is full. */
  37690. + up(&instance->remove_event);
  37691. +
  37692. + /* Mark all services for termination... */
  37693. + i = 0;
  37694. + while ((service = next_service_by_instance(state, instance,
  37695. + &i)) != NULL) {
  37696. + USER_SERVICE_T *user_service = service->base.userdata;
  37697. +
  37698. + /* Wake the slot handler if the msg queue is full. */
  37699. + up(&user_service->remove_event);
  37700. +
  37701. + vchiq_terminate_service_internal(service);
  37702. + unlock_service(service);
  37703. + }
  37704. +
  37705. + /* ...and wait for them to die */
  37706. + i = 0;
  37707. + while ((service = next_service_by_instance(state, instance, &i))
  37708. + != NULL) {
  37709. + USER_SERVICE_T *user_service = service->base.userdata;
  37710. +
  37711. + down(&service->remove_event);
  37712. +
  37713. + BUG_ON(service->srvstate != VCHIQ_SRVSTATE_FREE);
  37714. +
  37715. + spin_lock(&msg_queue_spinlock);
  37716. +
  37717. + while (user_service->msg_remove !=
  37718. + user_service->msg_insert) {
  37719. + VCHIQ_HEADER_T *header = user_service->
  37720. + msg_queue[user_service->msg_remove &
  37721. + (MSG_QUEUE_SIZE - 1)];
  37722. + user_service->msg_remove++;
  37723. + spin_unlock(&msg_queue_spinlock);
  37724. +
  37725. + if (header)
  37726. + vchiq_release_message(
  37727. + service->handle,
  37728. + header);
  37729. + spin_lock(&msg_queue_spinlock);
  37730. + }
  37731. +
  37732. + spin_unlock(&msg_queue_spinlock);
  37733. +
  37734. + unlock_service(service);
  37735. + }
  37736. +
  37737. + /* Release any closed services */
  37738. + while (instance->completion_remove !=
  37739. + instance->completion_insert) {
  37740. + VCHIQ_COMPLETION_DATA_T *completion;
  37741. + VCHIQ_SERVICE_T *service;
  37742. + completion = &instance->completions[
  37743. + instance->completion_remove &
  37744. + (MAX_COMPLETIONS - 1)];
  37745. + service = completion->service_userdata;
  37746. + if (completion->reason == VCHIQ_SERVICE_CLOSED)
  37747. + {
  37748. + USER_SERVICE_T *user_service =
  37749. + service->base.userdata;
  37750. +
  37751. + /* Wake any blocked user-thread */
  37752. + if (instance->use_close_delivered)
  37753. + up(&user_service->close_event);
  37754. + unlock_service(service);
  37755. + }
  37756. + instance->completion_remove++;
  37757. + }
  37758. +
  37759. + /* Release the PEER service count. */
  37760. + vchiq_release_internal(instance->state, NULL);
  37761. +
  37762. + {
  37763. + struct list_head *pos, *next;
  37764. + list_for_each_safe(pos, next,
  37765. + &instance->bulk_waiter_list) {
  37766. + struct bulk_waiter_node *waiter;
  37767. + waiter = list_entry(pos,
  37768. + struct bulk_waiter_node,
  37769. + list);
  37770. + list_del(pos);
  37771. + vchiq_log_info(vchiq_arm_log_level,
  37772. + "bulk_waiter - cleaned up %x "
  37773. + "for pid %d",
  37774. + (unsigned int)waiter, waiter->pid);
  37775. + kfree(waiter);
  37776. + }
  37777. + }
  37778. +
  37779. + vchiq_debugfs_remove_instance(instance);
  37780. +
  37781. + kfree(instance);
  37782. + file->private_data = NULL;
  37783. + } break;
  37784. +
  37785. + default:
  37786. + vchiq_log_error(vchiq_arm_log_level,
  37787. + "Unknown minor device: %d", dev);
  37788. + ret = -ENXIO;
  37789. + }
  37790. +
  37791. +out:
  37792. + return ret;
  37793. +}
  37794. +
  37795. +/****************************************************************************
  37796. +*
  37797. +* vchiq_dump
  37798. +*
  37799. +***************************************************************************/
  37800. +
  37801. +void
  37802. +vchiq_dump(void *dump_context, const char *str, int len)
  37803. +{
  37804. + DUMP_CONTEXT_T *context = (DUMP_CONTEXT_T *)dump_context;
  37805. +
  37806. + if (context->actual < context->space) {
  37807. + int copy_bytes;
  37808. + if (context->offset > 0) {
  37809. + int skip_bytes = min(len, (int)context->offset);
  37810. + str += skip_bytes;
  37811. + len -= skip_bytes;
  37812. + context->offset -= skip_bytes;
  37813. + if (context->offset > 0)
  37814. + return;
  37815. + }
  37816. + copy_bytes = min(len, (int)(context->space - context->actual));
  37817. + if (copy_bytes == 0)
  37818. + return;
  37819. + if (copy_to_user(context->buf + context->actual, str,
  37820. + copy_bytes))
  37821. + context->actual = -EFAULT;
  37822. + context->actual += copy_bytes;
  37823. + len -= copy_bytes;
  37824. +
  37825. + /* If tne terminating NUL is included in the length, then it
  37826. + ** marks the end of a line and should be replaced with a
  37827. + ** carriage return. */
  37828. + if ((len == 0) && (str[copy_bytes - 1] == '\0')) {
  37829. + char cr = '\n';
  37830. + if (copy_to_user(context->buf + context->actual - 1,
  37831. + &cr, 1))
  37832. + context->actual = -EFAULT;
  37833. + }
  37834. + }
  37835. +}
  37836. +
  37837. +/****************************************************************************
  37838. +*
  37839. +* vchiq_dump_platform_instance_state
  37840. +*
  37841. +***************************************************************************/
  37842. +
  37843. +void
  37844. +vchiq_dump_platform_instances(void *dump_context)
  37845. +{
  37846. + VCHIQ_STATE_T *state = vchiq_get_state();
  37847. + char buf[80];
  37848. + int len;
  37849. + int i;
  37850. +
  37851. + /* There is no list of instances, so instead scan all services,
  37852. + marking those that have been dumped. */
  37853. +
  37854. + for (i = 0; i < state->unused_service; i++) {
  37855. + VCHIQ_SERVICE_T *service = state->services[i];
  37856. + VCHIQ_INSTANCE_T instance;
  37857. +
  37858. + if (service && (service->base.callback == service_callback)) {
  37859. + instance = service->instance;
  37860. + if (instance)
  37861. + instance->mark = 0;
  37862. + }
  37863. + }
  37864. +
  37865. + for (i = 0; i < state->unused_service; i++) {
  37866. + VCHIQ_SERVICE_T *service = state->services[i];
  37867. + VCHIQ_INSTANCE_T instance;
  37868. +
  37869. + if (service && (service->base.callback == service_callback)) {
  37870. + instance = service->instance;
  37871. + if (instance && !instance->mark) {
  37872. + len = snprintf(buf, sizeof(buf),
  37873. + "Instance %x: pid %d,%s completions "
  37874. + "%d/%d",
  37875. + (unsigned int)instance, instance->pid,
  37876. + instance->connected ? " connected, " :
  37877. + "",
  37878. + instance->completion_insert -
  37879. + instance->completion_remove,
  37880. + MAX_COMPLETIONS);
  37881. +
  37882. + vchiq_dump(dump_context, buf, len + 1);
  37883. +
  37884. + instance->mark = 1;
  37885. + }
  37886. + }
  37887. + }
  37888. +}
  37889. +
  37890. +/****************************************************************************
  37891. +*
  37892. +* vchiq_dump_platform_service_state
  37893. +*
  37894. +***************************************************************************/
  37895. +
  37896. +void
  37897. +vchiq_dump_platform_service_state(void *dump_context, VCHIQ_SERVICE_T *service)
  37898. +{
  37899. + USER_SERVICE_T *user_service = (USER_SERVICE_T *)service->base.userdata;
  37900. + char buf[80];
  37901. + int len;
  37902. +
  37903. + len = snprintf(buf, sizeof(buf), " instance %x",
  37904. + (unsigned int)service->instance);
  37905. +
  37906. + if ((service->base.callback == service_callback) &&
  37907. + user_service->is_vchi) {
  37908. + len += snprintf(buf + len, sizeof(buf) - len,
  37909. + ", %d/%d messages",
  37910. + user_service->msg_insert - user_service->msg_remove,
  37911. + MSG_QUEUE_SIZE);
  37912. +
  37913. + if (user_service->dequeue_pending)
  37914. + len += snprintf(buf + len, sizeof(buf) - len,
  37915. + " (dequeue pending)");
  37916. + }
  37917. +
  37918. + vchiq_dump(dump_context, buf, len + 1);
  37919. +}
  37920. +
  37921. +/****************************************************************************
  37922. +*
  37923. +* dump_user_mem
  37924. +*
  37925. +***************************************************************************/
  37926. +
  37927. +static void
  37928. +dump_phys_mem(void *virt_addr, uint32_t num_bytes)
  37929. +{
  37930. + int rc;
  37931. + uint8_t *end_virt_addr = virt_addr + num_bytes;
  37932. + int num_pages;
  37933. + int offset;
  37934. + int end_offset;
  37935. + int page_idx;
  37936. + int prev_idx;
  37937. + struct page *page;
  37938. + struct page **pages;
  37939. + uint8_t *kmapped_virt_ptr;
  37940. +
  37941. + /* Align virtAddr and endVirtAddr to 16 byte boundaries. */
  37942. +
  37943. + virt_addr = (void *)((unsigned long)virt_addr & ~0x0fuL);
  37944. + end_virt_addr = (void *)(((unsigned long)end_virt_addr + 15uL) &
  37945. + ~0x0fuL);
  37946. +
  37947. + offset = (int)(long)virt_addr & (PAGE_SIZE - 1);
  37948. + end_offset = (int)(long)end_virt_addr & (PAGE_SIZE - 1);
  37949. +
  37950. + num_pages = (offset + num_bytes + PAGE_SIZE - 1) / PAGE_SIZE;
  37951. +
  37952. + pages = kmalloc(sizeof(struct page *) * num_pages, GFP_KERNEL);
  37953. + if (pages == NULL) {
  37954. + vchiq_log_error(vchiq_arm_log_level,
  37955. + "Unable to allocation memory for %d pages\n",
  37956. + num_pages);
  37957. + return;
  37958. + }
  37959. +
  37960. + down_read(&current->mm->mmap_sem);
  37961. + rc = get_user_pages(current, /* task */
  37962. + current->mm, /* mm */
  37963. + (unsigned long)virt_addr, /* start */
  37964. + num_pages, /* len */
  37965. + 0, /* write */
  37966. + 0, /* force */
  37967. + pages, /* pages (array of page pointers) */
  37968. + NULL); /* vmas */
  37969. + up_read(&current->mm->mmap_sem);
  37970. +
  37971. + prev_idx = -1;
  37972. + page = NULL;
  37973. +
  37974. + while (offset < end_offset) {
  37975. +
  37976. + int page_offset = offset % PAGE_SIZE;
  37977. + page_idx = offset / PAGE_SIZE;
  37978. +
  37979. + if (page_idx != prev_idx) {
  37980. +
  37981. + if (page != NULL)
  37982. + kunmap(page);
  37983. + page = pages[page_idx];
  37984. + kmapped_virt_ptr = kmap(page);
  37985. +
  37986. + prev_idx = page_idx;
  37987. + }
  37988. +
  37989. + if (vchiq_arm_log_level >= VCHIQ_LOG_TRACE)
  37990. + vchiq_log_dump_mem("ph",
  37991. + (uint32_t)(unsigned long)&kmapped_virt_ptr[
  37992. + page_offset],
  37993. + &kmapped_virt_ptr[page_offset], 16);
  37994. +
  37995. + offset += 16;
  37996. + }
  37997. + if (page != NULL)
  37998. + kunmap(page);
  37999. +
  38000. + for (page_idx = 0; page_idx < num_pages; page_idx++)
  38001. + page_cache_release(pages[page_idx]);
  38002. +
  38003. + kfree(pages);
  38004. +}
  38005. +
  38006. +/****************************************************************************
  38007. +*
  38008. +* vchiq_read
  38009. +*
  38010. +***************************************************************************/
  38011. +
  38012. +static ssize_t
  38013. +vchiq_read(struct file *file, char __user *buf,
  38014. + size_t count, loff_t *ppos)
  38015. +{
  38016. + DUMP_CONTEXT_T context;
  38017. + context.buf = buf;
  38018. + context.actual = 0;
  38019. + context.space = count;
  38020. + context.offset = *ppos;
  38021. +
  38022. + vchiq_dump_state(&context, &g_state);
  38023. +
  38024. + *ppos += context.actual;
  38025. +
  38026. + return context.actual;
  38027. +}
  38028. +
  38029. +VCHIQ_STATE_T *
  38030. +vchiq_get_state(void)
  38031. +{
  38032. +
  38033. + if (g_state.remote == NULL)
  38034. + printk(KERN_ERR "%s: g_state.remote == NULL\n", __func__);
  38035. + else if (g_state.remote->initialised != 1)
  38036. + printk(KERN_NOTICE "%s: g_state.remote->initialised != 1 (%d)\n",
  38037. + __func__, g_state.remote->initialised);
  38038. +
  38039. + return ((g_state.remote != NULL) &&
  38040. + (g_state.remote->initialised == 1)) ? &g_state : NULL;
  38041. +}
  38042. +
  38043. +static const struct file_operations
  38044. +vchiq_fops = {
  38045. + .owner = THIS_MODULE,
  38046. + .unlocked_ioctl = vchiq_ioctl,
  38047. + .open = vchiq_open,
  38048. + .release = vchiq_release,
  38049. + .read = vchiq_read
  38050. +};
  38051. +
  38052. +/*
  38053. + * Autosuspend related functionality
  38054. + */
  38055. +
  38056. +int
  38057. +vchiq_videocore_wanted(VCHIQ_STATE_T *state)
  38058. +{
  38059. + VCHIQ_ARM_STATE_T *arm_state = vchiq_platform_get_arm_state(state);
  38060. + if (!arm_state)
  38061. + /* autosuspend not supported - always return wanted */
  38062. + return 1;
  38063. + else if (arm_state->blocked_count)
  38064. + return 1;
  38065. + else if (!arm_state->videocore_use_count)
  38066. + /* usage count zero - check for override unless we're forcing */
  38067. + if (arm_state->resume_blocked)
  38068. + return 0;
  38069. + else
  38070. + return vchiq_platform_videocore_wanted(state);
  38071. + else
  38072. + /* non-zero usage count - videocore still required */
  38073. + return 1;
  38074. +}
  38075. +
  38076. +static VCHIQ_STATUS_T
  38077. +vchiq_keepalive_vchiq_callback(VCHIQ_REASON_T reason,
  38078. + VCHIQ_HEADER_T *header,
  38079. + VCHIQ_SERVICE_HANDLE_T service_user,
  38080. + void *bulk_user)
  38081. +{
  38082. + vchiq_log_error(vchiq_susp_log_level,
  38083. + "%s callback reason %d", __func__, reason);
  38084. + return 0;
  38085. +}
  38086. +
  38087. +static int
  38088. +vchiq_keepalive_thread_func(void *v)
  38089. +{
  38090. + VCHIQ_STATE_T *state = (VCHIQ_STATE_T *) v;
  38091. + VCHIQ_ARM_STATE_T *arm_state = vchiq_platform_get_arm_state(state);
  38092. +
  38093. + VCHIQ_STATUS_T status;
  38094. + VCHIQ_INSTANCE_T instance;
  38095. + VCHIQ_SERVICE_HANDLE_T ka_handle;
  38096. +
  38097. + VCHIQ_SERVICE_PARAMS_T params = {
  38098. + .fourcc = VCHIQ_MAKE_FOURCC('K', 'E', 'E', 'P'),
  38099. + .callback = vchiq_keepalive_vchiq_callback,
  38100. + .version = KEEPALIVE_VER,
  38101. + .version_min = KEEPALIVE_VER_MIN
  38102. + };
  38103. +
  38104. + status = vchiq_initialise(&instance);
  38105. + if (status != VCHIQ_SUCCESS) {
  38106. + vchiq_log_error(vchiq_susp_log_level,
  38107. + "%s vchiq_initialise failed %d", __func__, status);
  38108. + goto exit;
  38109. + }
  38110. +
  38111. + status = vchiq_connect(instance);
  38112. + if (status != VCHIQ_SUCCESS) {
  38113. + vchiq_log_error(vchiq_susp_log_level,
  38114. + "%s vchiq_connect failed %d", __func__, status);
  38115. + goto shutdown;
  38116. + }
  38117. +
  38118. + status = vchiq_add_service(instance, &params, &ka_handle);
  38119. + if (status != VCHIQ_SUCCESS) {
  38120. + vchiq_log_error(vchiq_susp_log_level,
  38121. + "%s vchiq_open_service failed %d", __func__, status);
  38122. + goto shutdown;
  38123. + }
  38124. +
  38125. + while (1) {
  38126. + long rc = 0, uc = 0;
  38127. + if (wait_for_completion_interruptible(&arm_state->ka_evt)
  38128. + != 0) {
  38129. + vchiq_log_error(vchiq_susp_log_level,
  38130. + "%s interrupted", __func__);
  38131. + flush_signals(current);
  38132. + continue;
  38133. + }
  38134. +
  38135. + /* read and clear counters. Do release_count then use_count to
  38136. + * prevent getting more releases than uses */
  38137. + rc = atomic_xchg(&arm_state->ka_release_count, 0);
  38138. + uc = atomic_xchg(&arm_state->ka_use_count, 0);
  38139. +
  38140. + /* Call use/release service the requisite number of times.
  38141. + * Process use before release so use counts don't go negative */
  38142. + while (uc--) {
  38143. + atomic_inc(&arm_state->ka_use_ack_count);
  38144. + status = vchiq_use_service(ka_handle);
  38145. + if (status != VCHIQ_SUCCESS) {
  38146. + vchiq_log_error(vchiq_susp_log_level,
  38147. + "%s vchiq_use_service error %d",
  38148. + __func__, status);
  38149. + }
  38150. + }
  38151. + while (rc--) {
  38152. + status = vchiq_release_service(ka_handle);
  38153. + if (status != VCHIQ_SUCCESS) {
  38154. + vchiq_log_error(vchiq_susp_log_level,
  38155. + "%s vchiq_release_service error %d",
  38156. + __func__, status);
  38157. + }
  38158. + }
  38159. + }
  38160. +
  38161. +shutdown:
  38162. + vchiq_shutdown(instance);
  38163. +exit:
  38164. + return 0;
  38165. +}
  38166. +
  38167. +
  38168. +
  38169. +VCHIQ_STATUS_T
  38170. +vchiq_arm_init_state(VCHIQ_STATE_T *state, VCHIQ_ARM_STATE_T *arm_state)
  38171. +{
  38172. + VCHIQ_STATUS_T status = VCHIQ_SUCCESS;
  38173. +
  38174. + if (arm_state) {
  38175. + rwlock_init(&arm_state->susp_res_lock);
  38176. +
  38177. + init_completion(&arm_state->ka_evt);
  38178. + atomic_set(&arm_state->ka_use_count, 0);
  38179. + atomic_set(&arm_state->ka_use_ack_count, 0);
  38180. + atomic_set(&arm_state->ka_release_count, 0);
  38181. +
  38182. + init_completion(&arm_state->vc_suspend_complete);
  38183. +
  38184. + init_completion(&arm_state->vc_resume_complete);
  38185. + /* Initialise to 'done' state. We only want to block on resume
  38186. + * completion while videocore is suspended. */
  38187. + set_resume_state(arm_state, VC_RESUME_RESUMED);
  38188. +
  38189. + init_completion(&arm_state->resume_blocker);
  38190. + /* Initialise to 'done' state. We only want to block on this
  38191. + * completion while resume is blocked */
  38192. + complete_all(&arm_state->resume_blocker);
  38193. +
  38194. + init_completion(&arm_state->blocked_blocker);
  38195. + /* Initialise to 'done' state. We only want to block on this
  38196. + * completion while things are waiting on the resume blocker */
  38197. + complete_all(&arm_state->blocked_blocker);
  38198. +
  38199. + arm_state->suspend_timer_timeout = SUSPEND_TIMER_TIMEOUT_MS;
  38200. + arm_state->suspend_timer_running = 0;
  38201. + init_timer(&arm_state->suspend_timer);
  38202. + arm_state->suspend_timer.data = (unsigned long)(state);
  38203. + arm_state->suspend_timer.function = suspend_timer_callback;
  38204. +
  38205. + arm_state->first_connect = 0;
  38206. +
  38207. + }
  38208. + return status;
  38209. +}
  38210. +
  38211. +/*
  38212. +** Functions to modify the state variables;
  38213. +** set_suspend_state
  38214. +** set_resume_state
  38215. +**
  38216. +** There are more state variables than we might like, so ensure they remain in
  38217. +** step. Suspend and resume state are maintained separately, since most of
  38218. +** these state machines can operate independently. However, there are a few
  38219. +** states where state transitions in one state machine cause a reset to the
  38220. +** other state machine. In addition, there are some completion events which
  38221. +** need to occur on state machine reset and end-state(s), so these are also
  38222. +** dealt with in these functions.
  38223. +**
  38224. +** In all states we set the state variable according to the input, but in some
  38225. +** cases we perform additional steps outlined below;
  38226. +**
  38227. +** VC_SUSPEND_IDLE - Initialise the suspend completion at the same time.
  38228. +** The suspend completion is completed after any suspend
  38229. +** attempt. When we reset the state machine we also reset
  38230. +** the completion. This reset occurs when videocore is
  38231. +** resumed, and also if we initiate suspend after a suspend
  38232. +** failure.
  38233. +**
  38234. +** VC_SUSPEND_IN_PROGRESS - This state is considered the point of no return for
  38235. +** suspend - ie from this point on we must try to suspend
  38236. +** before resuming can occur. We therefore also reset the
  38237. +** resume state machine to VC_RESUME_IDLE in this state.
  38238. +**
  38239. +** VC_SUSPEND_SUSPENDED - Suspend has completed successfully. Also call
  38240. +** complete_all on the suspend completion to notify
  38241. +** anything waiting for suspend to happen.
  38242. +**
  38243. +** VC_SUSPEND_REJECTED - Videocore rejected suspend. Videocore will also
  38244. +** initiate resume, so no need to alter resume state.
  38245. +** We call complete_all on the suspend completion to notify
  38246. +** of suspend rejection.
  38247. +**
  38248. +** VC_SUSPEND_FAILED - We failed to initiate videocore suspend. We notify the
  38249. +** suspend completion and reset the resume state machine.
  38250. +**
  38251. +** VC_RESUME_IDLE - Initialise the resume completion at the same time. The
  38252. +** resume completion is in it's 'done' state whenever
  38253. +** videcore is running. Therfore, the VC_RESUME_IDLE state
  38254. +** implies that videocore is suspended.
  38255. +** Hence, any thread which needs to wait until videocore is
  38256. +** running can wait on this completion - it will only block
  38257. +** if videocore is suspended.
  38258. +**
  38259. +** VC_RESUME_RESUMED - Resume has completed successfully. Videocore is running.
  38260. +** Call complete_all on the resume completion to unblock
  38261. +** any threads waiting for resume. Also reset the suspend
  38262. +** state machine to it's idle state.
  38263. +**
  38264. +** VC_RESUME_FAILED - Currently unused - no mechanism to fail resume exists.
  38265. +*/
  38266. +
  38267. +void
  38268. +set_suspend_state(VCHIQ_ARM_STATE_T *arm_state,
  38269. + enum vc_suspend_status new_state)
  38270. +{
  38271. + /* set the state in all cases */
  38272. + arm_state->vc_suspend_state = new_state;
  38273. +
  38274. + /* state specific additional actions */
  38275. + switch (new_state) {
  38276. + case VC_SUSPEND_FORCE_CANCELED:
  38277. + complete_all(&arm_state->vc_suspend_complete);
  38278. + break;
  38279. + case VC_SUSPEND_REJECTED:
  38280. + complete_all(&arm_state->vc_suspend_complete);
  38281. + break;
  38282. + case VC_SUSPEND_FAILED:
  38283. + complete_all(&arm_state->vc_suspend_complete);
  38284. + arm_state->vc_resume_state = VC_RESUME_RESUMED;
  38285. + complete_all(&arm_state->vc_resume_complete);
  38286. + break;
  38287. + case VC_SUSPEND_IDLE:
  38288. + reinit_completion(&arm_state->vc_suspend_complete);
  38289. + break;
  38290. + case VC_SUSPEND_REQUESTED:
  38291. + break;
  38292. + case VC_SUSPEND_IN_PROGRESS:
  38293. + set_resume_state(arm_state, VC_RESUME_IDLE);
  38294. + break;
  38295. + case VC_SUSPEND_SUSPENDED:
  38296. + complete_all(&arm_state->vc_suspend_complete);
  38297. + break;
  38298. + default:
  38299. + BUG();
  38300. + break;
  38301. + }
  38302. +}
  38303. +
  38304. +void
  38305. +set_resume_state(VCHIQ_ARM_STATE_T *arm_state,
  38306. + enum vc_resume_status new_state)
  38307. +{
  38308. + /* set the state in all cases */
  38309. + arm_state->vc_resume_state = new_state;
  38310. +
  38311. + /* state specific additional actions */
  38312. + switch (new_state) {
  38313. + case VC_RESUME_FAILED:
  38314. + break;
  38315. + case VC_RESUME_IDLE:
  38316. + reinit_completion(&arm_state->vc_resume_complete);
  38317. + break;
  38318. + case VC_RESUME_REQUESTED:
  38319. + break;
  38320. + case VC_RESUME_IN_PROGRESS:
  38321. + break;
  38322. + case VC_RESUME_RESUMED:
  38323. + complete_all(&arm_state->vc_resume_complete);
  38324. + set_suspend_state(arm_state, VC_SUSPEND_IDLE);
  38325. + break;
  38326. + default:
  38327. + BUG();
  38328. + break;
  38329. + }
  38330. +}
  38331. +
  38332. +
  38333. +/* should be called with the write lock held */
  38334. +inline void
  38335. +start_suspend_timer(VCHIQ_ARM_STATE_T *arm_state)
  38336. +{
  38337. + del_timer(&arm_state->suspend_timer);
  38338. + arm_state->suspend_timer.expires = jiffies +
  38339. + msecs_to_jiffies(arm_state->
  38340. + suspend_timer_timeout);
  38341. + add_timer(&arm_state->suspend_timer);
  38342. + arm_state->suspend_timer_running = 1;
  38343. +}
  38344. +
  38345. +/* should be called with the write lock held */
  38346. +static inline void
  38347. +stop_suspend_timer(VCHIQ_ARM_STATE_T *arm_state)
  38348. +{
  38349. + if (arm_state->suspend_timer_running) {
  38350. + del_timer(&arm_state->suspend_timer);
  38351. + arm_state->suspend_timer_running = 0;
  38352. + }
  38353. +}
  38354. +
  38355. +static inline int
  38356. +need_resume(VCHIQ_STATE_T *state)
  38357. +{
  38358. + VCHIQ_ARM_STATE_T *arm_state = vchiq_platform_get_arm_state(state);
  38359. + return (arm_state->vc_suspend_state > VC_SUSPEND_IDLE) &&
  38360. + (arm_state->vc_resume_state < VC_RESUME_REQUESTED) &&
  38361. + vchiq_videocore_wanted(state);
  38362. +}
  38363. +
  38364. +static int
  38365. +block_resume(VCHIQ_ARM_STATE_T *arm_state)
  38366. +{
  38367. + int status = VCHIQ_SUCCESS;
  38368. + const unsigned long timeout_val =
  38369. + msecs_to_jiffies(FORCE_SUSPEND_TIMEOUT_MS);
  38370. + int resume_count = 0;
  38371. +
  38372. + /* Allow any threads which were blocked by the last force suspend to
  38373. + * complete if they haven't already. Only give this one shot; if
  38374. + * blocked_count is incremented after blocked_blocker is completed
  38375. + * (which only happens when blocked_count hits 0) then those threads
  38376. + * will have to wait until next time around */
  38377. + if (arm_state->blocked_count) {
  38378. + reinit_completion(&arm_state->blocked_blocker);
  38379. + write_unlock_bh(&arm_state->susp_res_lock);
  38380. + vchiq_log_info(vchiq_susp_log_level, "%s wait for previously "
  38381. + "blocked clients", __func__);
  38382. + if (wait_for_completion_interruptible_timeout(
  38383. + &arm_state->blocked_blocker, timeout_val)
  38384. + <= 0) {
  38385. + vchiq_log_error(vchiq_susp_log_level, "%s wait for "
  38386. + "previously blocked clients failed" , __func__);
  38387. + status = VCHIQ_ERROR;
  38388. + write_lock_bh(&arm_state->susp_res_lock);
  38389. + goto out;
  38390. + }
  38391. + vchiq_log_info(vchiq_susp_log_level, "%s previously blocked "
  38392. + "clients resumed", __func__);
  38393. + write_lock_bh(&arm_state->susp_res_lock);
  38394. + }
  38395. +
  38396. + /* We need to wait for resume to complete if it's in process */
  38397. + while (arm_state->vc_resume_state != VC_RESUME_RESUMED &&
  38398. + arm_state->vc_resume_state > VC_RESUME_IDLE) {
  38399. + if (resume_count > 1) {
  38400. + status = VCHIQ_ERROR;
  38401. + vchiq_log_error(vchiq_susp_log_level, "%s waited too "
  38402. + "many times for resume" , __func__);
  38403. + goto out;
  38404. + }
  38405. + write_unlock_bh(&arm_state->susp_res_lock);
  38406. + vchiq_log_info(vchiq_susp_log_level, "%s wait for resume",
  38407. + __func__);
  38408. + if (wait_for_completion_interruptible_timeout(
  38409. + &arm_state->vc_resume_complete, timeout_val)
  38410. + <= 0) {
  38411. + vchiq_log_error(vchiq_susp_log_level, "%s wait for "
  38412. + "resume failed (%s)", __func__,
  38413. + resume_state_names[arm_state->vc_resume_state +
  38414. + VC_RESUME_NUM_OFFSET]);
  38415. + status = VCHIQ_ERROR;
  38416. + write_lock_bh(&arm_state->susp_res_lock);
  38417. + goto out;
  38418. + }
  38419. + vchiq_log_info(vchiq_susp_log_level, "%s resumed", __func__);
  38420. + write_lock_bh(&arm_state->susp_res_lock);
  38421. + resume_count++;
  38422. + }
  38423. + reinit_completion(&arm_state->resume_blocker);
  38424. + arm_state->resume_blocked = 1;
  38425. +
  38426. +out:
  38427. + return status;
  38428. +}
  38429. +
  38430. +static inline void
  38431. +unblock_resume(VCHIQ_ARM_STATE_T *arm_state)
  38432. +{
  38433. + complete_all(&arm_state->resume_blocker);
  38434. + arm_state->resume_blocked = 0;
  38435. +}
  38436. +
  38437. +/* Initiate suspend via slot handler. Should be called with the write lock
  38438. + * held */
  38439. +VCHIQ_STATUS_T
  38440. +vchiq_arm_vcsuspend(VCHIQ_STATE_T *state)
  38441. +{
  38442. + VCHIQ_STATUS_T status = VCHIQ_ERROR;
  38443. + VCHIQ_ARM_STATE_T *arm_state = vchiq_platform_get_arm_state(state);
  38444. +
  38445. + if (!arm_state)
  38446. + goto out;
  38447. +
  38448. + vchiq_log_trace(vchiq_susp_log_level, "%s", __func__);
  38449. + status = VCHIQ_SUCCESS;
  38450. +
  38451. +
  38452. + switch (arm_state->vc_suspend_state) {
  38453. + case VC_SUSPEND_REQUESTED:
  38454. + vchiq_log_info(vchiq_susp_log_level, "%s: suspend already "
  38455. + "requested", __func__);
  38456. + break;
  38457. + case VC_SUSPEND_IN_PROGRESS:
  38458. + vchiq_log_info(vchiq_susp_log_level, "%s: suspend already in "
  38459. + "progress", __func__);
  38460. + break;
  38461. +
  38462. + default:
  38463. + /* We don't expect to be in other states, so log but continue
  38464. + * anyway */
  38465. + vchiq_log_error(vchiq_susp_log_level,
  38466. + "%s unexpected suspend state %s", __func__,
  38467. + suspend_state_names[arm_state->vc_suspend_state +
  38468. + VC_SUSPEND_NUM_OFFSET]);
  38469. + /* fall through */
  38470. + case VC_SUSPEND_REJECTED:
  38471. + case VC_SUSPEND_FAILED:
  38472. + /* Ensure any idle state actions have been run */
  38473. + set_suspend_state(arm_state, VC_SUSPEND_IDLE);
  38474. + /* fall through */
  38475. + case VC_SUSPEND_IDLE:
  38476. + vchiq_log_info(vchiq_susp_log_level,
  38477. + "%s: suspending", __func__);
  38478. + set_suspend_state(arm_state, VC_SUSPEND_REQUESTED);
  38479. + /* kick the slot handler thread to initiate suspend */
  38480. + request_poll(state, NULL, 0);
  38481. + break;
  38482. + }
  38483. +
  38484. +out:
  38485. + vchiq_log_trace(vchiq_susp_log_level, "%s exit %d", __func__, status);
  38486. + return status;
  38487. +}
  38488. +
  38489. +void
  38490. +vchiq_platform_check_suspend(VCHIQ_STATE_T *state)
  38491. +{
  38492. + VCHIQ_ARM_STATE_T *arm_state = vchiq_platform_get_arm_state(state);
  38493. + int susp = 0;
  38494. +
  38495. + if (!arm_state)
  38496. + goto out;
  38497. +
  38498. + vchiq_log_trace(vchiq_susp_log_level, "%s", __func__);
  38499. +
  38500. + write_lock_bh(&arm_state->susp_res_lock);
  38501. + if (arm_state->vc_suspend_state == VC_SUSPEND_REQUESTED &&
  38502. + arm_state->vc_resume_state == VC_RESUME_RESUMED) {
  38503. + set_suspend_state(arm_state, VC_SUSPEND_IN_PROGRESS);
  38504. + susp = 1;
  38505. + }
  38506. + write_unlock_bh(&arm_state->susp_res_lock);
  38507. +
  38508. + if (susp)
  38509. + vchiq_platform_suspend(state);
  38510. +
  38511. +out:
  38512. + vchiq_log_trace(vchiq_susp_log_level, "%s exit", __func__);
  38513. + return;
  38514. +}
  38515. +
  38516. +
  38517. +static void
  38518. +output_timeout_error(VCHIQ_STATE_T *state)
  38519. +{
  38520. + VCHIQ_ARM_STATE_T *arm_state = vchiq_platform_get_arm_state(state);
  38521. + char service_err[50] = "";
  38522. + int vc_use_count = arm_state->videocore_use_count;
  38523. + int active_services = state->unused_service;
  38524. + int i;
  38525. +
  38526. + if (!arm_state->videocore_use_count) {
  38527. + snprintf(service_err, 50, " Videocore usecount is 0");
  38528. + goto output_msg;
  38529. + }
  38530. + for (i = 0; i < active_services; i++) {
  38531. + VCHIQ_SERVICE_T *service_ptr = state->services[i];
  38532. + if (service_ptr && service_ptr->service_use_count &&
  38533. + (service_ptr->srvstate != VCHIQ_SRVSTATE_FREE)) {
  38534. + snprintf(service_err, 50, " %c%c%c%c(%d) service has "
  38535. + "use count %d%s", VCHIQ_FOURCC_AS_4CHARS(
  38536. + service_ptr->base.fourcc),
  38537. + service_ptr->client_id,
  38538. + service_ptr->service_use_count,
  38539. + service_ptr->service_use_count ==
  38540. + vc_use_count ? "" : " (+ more)");
  38541. + break;
  38542. + }
  38543. + }
  38544. +
  38545. +output_msg:
  38546. + vchiq_log_error(vchiq_susp_log_level,
  38547. + "timed out waiting for vc suspend (%d).%s",
  38548. + arm_state->autosuspend_override, service_err);
  38549. +
  38550. +}
  38551. +
  38552. +/* Try to get videocore into suspended state, regardless of autosuspend state.
  38553. +** We don't actually force suspend, since videocore may get into a bad state
  38554. +** if we force suspend at a bad time. Instead, we wait for autosuspend to
  38555. +** determine a good point to suspend. If this doesn't happen within 100ms we
  38556. +** report failure.
  38557. +**
  38558. +** Returns VCHIQ_SUCCESS if videocore suspended successfully, VCHIQ_RETRY if
  38559. +** videocore failed to suspend in time or VCHIQ_ERROR if interrupted.
  38560. +*/
  38561. +VCHIQ_STATUS_T
  38562. +vchiq_arm_force_suspend(VCHIQ_STATE_T *state)
  38563. +{
  38564. + VCHIQ_ARM_STATE_T *arm_state = vchiq_platform_get_arm_state(state);
  38565. + VCHIQ_STATUS_T status = VCHIQ_ERROR;
  38566. + long rc = 0;
  38567. + int repeat = -1;
  38568. +
  38569. + if (!arm_state)
  38570. + goto out;
  38571. +
  38572. + vchiq_log_trace(vchiq_susp_log_level, "%s", __func__);
  38573. +
  38574. + write_lock_bh(&arm_state->susp_res_lock);
  38575. +
  38576. + status = block_resume(arm_state);
  38577. + if (status != VCHIQ_SUCCESS)
  38578. + goto unlock;
  38579. + if (arm_state->vc_suspend_state == VC_SUSPEND_SUSPENDED) {
  38580. + /* Already suspended - just block resume and exit */
  38581. + vchiq_log_info(vchiq_susp_log_level, "%s already suspended",
  38582. + __func__);
  38583. + status = VCHIQ_SUCCESS;
  38584. + goto unlock;
  38585. + } else if (arm_state->vc_suspend_state <= VC_SUSPEND_IDLE) {
  38586. + /* initiate suspend immediately in the case that we're waiting
  38587. + * for the timeout */
  38588. + stop_suspend_timer(arm_state);
  38589. + if (!vchiq_videocore_wanted(state)) {
  38590. + vchiq_log_info(vchiq_susp_log_level, "%s videocore "
  38591. + "idle, initiating suspend", __func__);
  38592. + status = vchiq_arm_vcsuspend(state);
  38593. + } else if (arm_state->autosuspend_override <
  38594. + FORCE_SUSPEND_FAIL_MAX) {
  38595. + vchiq_log_info(vchiq_susp_log_level, "%s letting "
  38596. + "videocore go idle", __func__);
  38597. + status = VCHIQ_SUCCESS;
  38598. + } else {
  38599. + vchiq_log_warning(vchiq_susp_log_level, "%s failed too "
  38600. + "many times - attempting suspend", __func__);
  38601. + status = vchiq_arm_vcsuspend(state);
  38602. + }
  38603. + } else {
  38604. + vchiq_log_info(vchiq_susp_log_level, "%s videocore suspend "
  38605. + "in progress - wait for completion", __func__);
  38606. + status = VCHIQ_SUCCESS;
  38607. + }
  38608. +
  38609. + /* Wait for suspend to happen due to system idle (not forced..) */
  38610. + if (status != VCHIQ_SUCCESS)
  38611. + goto unblock_resume;
  38612. +
  38613. + do {
  38614. + write_unlock_bh(&arm_state->susp_res_lock);
  38615. +
  38616. + rc = wait_for_completion_interruptible_timeout(
  38617. + &arm_state->vc_suspend_complete,
  38618. + msecs_to_jiffies(FORCE_SUSPEND_TIMEOUT_MS));
  38619. +
  38620. + write_lock_bh(&arm_state->susp_res_lock);
  38621. + if (rc < 0) {
  38622. + vchiq_log_warning(vchiq_susp_log_level, "%s "
  38623. + "interrupted waiting for suspend", __func__);
  38624. + status = VCHIQ_ERROR;
  38625. + goto unblock_resume;
  38626. + } else if (rc == 0) {
  38627. + if (arm_state->vc_suspend_state > VC_SUSPEND_IDLE) {
  38628. + /* Repeat timeout once if in progress */
  38629. + if (repeat < 0) {
  38630. + repeat = 1;
  38631. + continue;
  38632. + }
  38633. + }
  38634. + arm_state->autosuspend_override++;
  38635. + output_timeout_error(state);
  38636. +
  38637. + status = VCHIQ_RETRY;
  38638. + goto unblock_resume;
  38639. + }
  38640. + } while (0 < (repeat--));
  38641. +
  38642. + /* Check and report state in case we need to abort ARM suspend */
  38643. + if (arm_state->vc_suspend_state != VC_SUSPEND_SUSPENDED) {
  38644. + status = VCHIQ_RETRY;
  38645. + vchiq_log_error(vchiq_susp_log_level,
  38646. + "%s videocore suspend failed (state %s)", __func__,
  38647. + suspend_state_names[arm_state->vc_suspend_state +
  38648. + VC_SUSPEND_NUM_OFFSET]);
  38649. + /* Reset the state only if it's still in an error state.
  38650. + * Something could have already initiated another suspend. */
  38651. + if (arm_state->vc_suspend_state < VC_SUSPEND_IDLE)
  38652. + set_suspend_state(arm_state, VC_SUSPEND_IDLE);
  38653. +
  38654. + goto unblock_resume;
  38655. + }
  38656. +
  38657. + /* successfully suspended - unlock and exit */
  38658. + goto unlock;
  38659. +
  38660. +unblock_resume:
  38661. + /* all error states need to unblock resume before exit */
  38662. + unblock_resume(arm_state);
  38663. +
  38664. +unlock:
  38665. + write_unlock_bh(&arm_state->susp_res_lock);
  38666. +
  38667. +out:
  38668. + vchiq_log_trace(vchiq_susp_log_level, "%s exit %d", __func__, status);
  38669. + return status;
  38670. +}
  38671. +
  38672. +void
  38673. +vchiq_check_suspend(VCHIQ_STATE_T *state)
  38674. +{
  38675. + VCHIQ_ARM_STATE_T *arm_state = vchiq_platform_get_arm_state(state);
  38676. +
  38677. + if (!arm_state)
  38678. + goto out;
  38679. +
  38680. + vchiq_log_trace(vchiq_susp_log_level, "%s", __func__);
  38681. +
  38682. + write_lock_bh(&arm_state->susp_res_lock);
  38683. + if (arm_state->vc_suspend_state != VC_SUSPEND_SUSPENDED &&
  38684. + arm_state->first_connect &&
  38685. + !vchiq_videocore_wanted(state)) {
  38686. + vchiq_arm_vcsuspend(state);
  38687. + }
  38688. + write_unlock_bh(&arm_state->susp_res_lock);
  38689. +
  38690. +out:
  38691. + vchiq_log_trace(vchiq_susp_log_level, "%s exit", __func__);
  38692. + return;
  38693. +}
  38694. +
  38695. +
  38696. +int
  38697. +vchiq_arm_allow_resume(VCHIQ_STATE_T *state)
  38698. +{
  38699. + VCHIQ_ARM_STATE_T *arm_state = vchiq_platform_get_arm_state(state);
  38700. + int resume = 0;
  38701. + int ret = -1;
  38702. +
  38703. + if (!arm_state)
  38704. + goto out;
  38705. +
  38706. + vchiq_log_trace(vchiq_susp_log_level, "%s", __func__);
  38707. +
  38708. + write_lock_bh(&arm_state->susp_res_lock);
  38709. + unblock_resume(arm_state);
  38710. + resume = vchiq_check_resume(state);
  38711. + write_unlock_bh(&arm_state->susp_res_lock);
  38712. +
  38713. + if (resume) {
  38714. + if (wait_for_completion_interruptible(
  38715. + &arm_state->vc_resume_complete) < 0) {
  38716. + vchiq_log_error(vchiq_susp_log_level,
  38717. + "%s interrupted", __func__);
  38718. + /* failed, cannot accurately derive suspend
  38719. + * state, so exit early. */
  38720. + goto out;
  38721. + }
  38722. + }
  38723. +
  38724. + read_lock_bh(&arm_state->susp_res_lock);
  38725. + if (arm_state->vc_suspend_state == VC_SUSPEND_SUSPENDED) {
  38726. + vchiq_log_info(vchiq_susp_log_level,
  38727. + "%s: Videocore remains suspended", __func__);
  38728. + } else {
  38729. + vchiq_log_info(vchiq_susp_log_level,
  38730. + "%s: Videocore resumed", __func__);
  38731. + ret = 0;
  38732. + }
  38733. + read_unlock_bh(&arm_state->susp_res_lock);
  38734. +out:
  38735. + vchiq_log_trace(vchiq_susp_log_level, "%s exit %d", __func__, ret);
  38736. + return ret;
  38737. +}
  38738. +
  38739. +/* This function should be called with the write lock held */
  38740. +int
  38741. +vchiq_check_resume(VCHIQ_STATE_T *state)
  38742. +{
  38743. + VCHIQ_ARM_STATE_T *arm_state = vchiq_platform_get_arm_state(state);
  38744. + int resume = 0;
  38745. +
  38746. + if (!arm_state)
  38747. + goto out;
  38748. +
  38749. + vchiq_log_trace(vchiq_susp_log_level, "%s", __func__);
  38750. +
  38751. + if (need_resume(state)) {
  38752. + set_resume_state(arm_state, VC_RESUME_REQUESTED);
  38753. + request_poll(state, NULL, 0);
  38754. + resume = 1;
  38755. + }
  38756. +
  38757. +out:
  38758. + vchiq_log_trace(vchiq_susp_log_level, "%s exit", __func__);
  38759. + return resume;
  38760. +}
  38761. +
  38762. +void
  38763. +vchiq_platform_check_resume(VCHIQ_STATE_T *state)
  38764. +{
  38765. + VCHIQ_ARM_STATE_T *arm_state = vchiq_platform_get_arm_state(state);
  38766. + int res = 0;
  38767. +
  38768. + if (!arm_state)
  38769. + goto out;
  38770. +
  38771. + vchiq_log_trace(vchiq_susp_log_level, "%s", __func__);
  38772. +
  38773. + write_lock_bh(&arm_state->susp_res_lock);
  38774. + if (arm_state->wake_address == 0) {
  38775. + vchiq_log_info(vchiq_susp_log_level,
  38776. + "%s: already awake", __func__);
  38777. + goto unlock;
  38778. + }
  38779. + if (arm_state->vc_resume_state == VC_RESUME_IN_PROGRESS) {
  38780. + vchiq_log_info(vchiq_susp_log_level,
  38781. + "%s: already resuming", __func__);
  38782. + goto unlock;
  38783. + }
  38784. +
  38785. + if (arm_state->vc_resume_state == VC_RESUME_REQUESTED) {
  38786. + set_resume_state(arm_state, VC_RESUME_IN_PROGRESS);
  38787. + res = 1;
  38788. + } else
  38789. + vchiq_log_trace(vchiq_susp_log_level,
  38790. + "%s: not resuming (resume state %s)", __func__,
  38791. + resume_state_names[arm_state->vc_resume_state +
  38792. + VC_RESUME_NUM_OFFSET]);
  38793. +
  38794. +unlock:
  38795. + write_unlock_bh(&arm_state->susp_res_lock);
  38796. +
  38797. + if (res)
  38798. + vchiq_platform_resume(state);
  38799. +
  38800. +out:
  38801. + vchiq_log_trace(vchiq_susp_log_level, "%s exit", __func__);
  38802. + return;
  38803. +
  38804. +}
  38805. +
  38806. +
  38807. +
  38808. +VCHIQ_STATUS_T
  38809. +vchiq_use_internal(VCHIQ_STATE_T *state, VCHIQ_SERVICE_T *service,
  38810. + enum USE_TYPE_E use_type)
  38811. +{
  38812. + VCHIQ_ARM_STATE_T *arm_state = vchiq_platform_get_arm_state(state);
  38813. + VCHIQ_STATUS_T ret = VCHIQ_SUCCESS;
  38814. + char entity[16];
  38815. + int *entity_uc;
  38816. + int local_uc, local_entity_uc;
  38817. +
  38818. + if (!arm_state)
  38819. + goto out;
  38820. +
  38821. + vchiq_log_trace(vchiq_susp_log_level, "%s", __func__);
  38822. +
  38823. + if (use_type == USE_TYPE_VCHIQ) {
  38824. + sprintf(entity, "VCHIQ: ");
  38825. + entity_uc = &arm_state->peer_use_count;
  38826. + } else if (service) {
  38827. + sprintf(entity, "%c%c%c%c:%03d",
  38828. + VCHIQ_FOURCC_AS_4CHARS(service->base.fourcc),
  38829. + service->client_id);
  38830. + entity_uc = &service->service_use_count;
  38831. + } else {
  38832. + vchiq_log_error(vchiq_susp_log_level, "%s null service "
  38833. + "ptr", __func__);
  38834. + ret = VCHIQ_ERROR;
  38835. + goto out;
  38836. + }
  38837. +
  38838. + write_lock_bh(&arm_state->susp_res_lock);
  38839. + while (arm_state->resume_blocked) {
  38840. + /* If we call 'use' while force suspend is waiting for suspend,
  38841. + * then we're about to block the thread which the force is
  38842. + * waiting to complete, so we're bound to just time out. In this
  38843. + * case, set the suspend state such that the wait will be
  38844. + * canceled, so we can complete as quickly as possible. */
  38845. + if (arm_state->resume_blocked && arm_state->vc_suspend_state ==
  38846. + VC_SUSPEND_IDLE) {
  38847. + set_suspend_state(arm_state, VC_SUSPEND_FORCE_CANCELED);
  38848. + break;
  38849. + }
  38850. + /* If suspend is already in progress then we need to block */
  38851. + if (!try_wait_for_completion(&arm_state->resume_blocker)) {
  38852. + /* Indicate that there are threads waiting on the resume
  38853. + * blocker. These need to be allowed to complete before
  38854. + * a _second_ call to force suspend can complete,
  38855. + * otherwise low priority threads might never actually
  38856. + * continue */
  38857. + arm_state->blocked_count++;
  38858. + write_unlock_bh(&arm_state->susp_res_lock);
  38859. + vchiq_log_info(vchiq_susp_log_level, "%s %s resume "
  38860. + "blocked - waiting...", __func__, entity);
  38861. + if (wait_for_completion_killable(
  38862. + &arm_state->resume_blocker) != 0) {
  38863. + vchiq_log_error(vchiq_susp_log_level, "%s %s "
  38864. + "wait for resume blocker interrupted",
  38865. + __func__, entity);
  38866. + ret = VCHIQ_ERROR;
  38867. + write_lock_bh(&arm_state->susp_res_lock);
  38868. + arm_state->blocked_count--;
  38869. + write_unlock_bh(&arm_state->susp_res_lock);
  38870. + goto out;
  38871. + }
  38872. + vchiq_log_info(vchiq_susp_log_level, "%s %s resume "
  38873. + "unblocked", __func__, entity);
  38874. + write_lock_bh(&arm_state->susp_res_lock);
  38875. + if (--arm_state->blocked_count == 0)
  38876. + complete_all(&arm_state->blocked_blocker);
  38877. + }
  38878. + }
  38879. +
  38880. + stop_suspend_timer(arm_state);
  38881. +
  38882. + local_uc = ++arm_state->videocore_use_count;
  38883. + local_entity_uc = ++(*entity_uc);
  38884. +
  38885. + /* If there's a pending request which hasn't yet been serviced then
  38886. + * just clear it. If we're past VC_SUSPEND_REQUESTED state then
  38887. + * vc_resume_complete will block until we either resume or fail to
  38888. + * suspend */
  38889. + if (arm_state->vc_suspend_state <= VC_SUSPEND_REQUESTED)
  38890. + set_suspend_state(arm_state, VC_SUSPEND_IDLE);
  38891. +
  38892. + if ((use_type != USE_TYPE_SERVICE_NO_RESUME) && need_resume(state)) {
  38893. + set_resume_state(arm_state, VC_RESUME_REQUESTED);
  38894. + vchiq_log_info(vchiq_susp_log_level,
  38895. + "%s %s count %d, state count %d",
  38896. + __func__, entity, local_entity_uc, local_uc);
  38897. + request_poll(state, NULL, 0);
  38898. + } else
  38899. + vchiq_log_trace(vchiq_susp_log_level,
  38900. + "%s %s count %d, state count %d",
  38901. + __func__, entity, *entity_uc, local_uc);
  38902. +
  38903. +
  38904. + write_unlock_bh(&arm_state->susp_res_lock);
  38905. +
  38906. + /* Completion is in a done state when we're not suspended, so this won't
  38907. + * block for the non-suspended case. */
  38908. + if (!try_wait_for_completion(&arm_state->vc_resume_complete)) {
  38909. + vchiq_log_info(vchiq_susp_log_level, "%s %s wait for resume",
  38910. + __func__, entity);
  38911. + if (wait_for_completion_killable(
  38912. + &arm_state->vc_resume_complete) != 0) {
  38913. + vchiq_log_error(vchiq_susp_log_level, "%s %s wait for "
  38914. + "resume interrupted", __func__, entity);
  38915. + ret = VCHIQ_ERROR;
  38916. + goto out;
  38917. + }
  38918. + vchiq_log_info(vchiq_susp_log_level, "%s %s resumed", __func__,
  38919. + entity);
  38920. + }
  38921. +
  38922. + if (ret == VCHIQ_SUCCESS) {
  38923. + VCHIQ_STATUS_T status = VCHIQ_SUCCESS;
  38924. + long ack_cnt = atomic_xchg(&arm_state->ka_use_ack_count, 0);
  38925. + while (ack_cnt && (status == VCHIQ_SUCCESS)) {
  38926. + /* Send the use notify to videocore */
  38927. + status = vchiq_send_remote_use_active(state);
  38928. + if (status == VCHIQ_SUCCESS)
  38929. + ack_cnt--;
  38930. + else
  38931. + atomic_add(ack_cnt,
  38932. + &arm_state->ka_use_ack_count);
  38933. + }
  38934. + }
  38935. +
  38936. +out:
  38937. + vchiq_log_trace(vchiq_susp_log_level, "%s exit %d", __func__, ret);
  38938. + return ret;
  38939. +}
  38940. +
  38941. +VCHIQ_STATUS_T
  38942. +vchiq_release_internal(VCHIQ_STATE_T *state, VCHIQ_SERVICE_T *service)
  38943. +{
  38944. + VCHIQ_ARM_STATE_T *arm_state = vchiq_platform_get_arm_state(state);
  38945. + VCHIQ_STATUS_T ret = VCHIQ_SUCCESS;
  38946. + char entity[16];
  38947. + int *entity_uc;
  38948. + int local_uc, local_entity_uc;
  38949. +
  38950. + if (!arm_state)
  38951. + goto out;
  38952. +
  38953. + vchiq_log_trace(vchiq_susp_log_level, "%s", __func__);
  38954. +
  38955. + if (service) {
  38956. + sprintf(entity, "%c%c%c%c:%03d",
  38957. + VCHIQ_FOURCC_AS_4CHARS(service->base.fourcc),
  38958. + service->client_id);
  38959. + entity_uc = &service->service_use_count;
  38960. + } else {
  38961. + sprintf(entity, "PEER: ");
  38962. + entity_uc = &arm_state->peer_use_count;
  38963. + }
  38964. +
  38965. + write_lock_bh(&arm_state->susp_res_lock);
  38966. + if (!arm_state->videocore_use_count || !(*entity_uc)) {
  38967. + /* Don't use BUG_ON - don't allow user thread to crash kernel */
  38968. + WARN_ON(!arm_state->videocore_use_count);
  38969. + WARN_ON(!(*entity_uc));
  38970. + ret = VCHIQ_ERROR;
  38971. + goto unlock;
  38972. + }
  38973. + local_uc = --arm_state->videocore_use_count;
  38974. + local_entity_uc = --(*entity_uc);
  38975. +
  38976. + if (!vchiq_videocore_wanted(state)) {
  38977. + if (vchiq_platform_use_suspend_timer() &&
  38978. + !arm_state->resume_blocked) {
  38979. + /* Only use the timer if we're not trying to force
  38980. + * suspend (=> resume_blocked) */
  38981. + start_suspend_timer(arm_state);
  38982. + } else {
  38983. + vchiq_log_info(vchiq_susp_log_level,
  38984. + "%s %s count %d, state count %d - suspending",
  38985. + __func__, entity, *entity_uc,
  38986. + arm_state->videocore_use_count);
  38987. + vchiq_arm_vcsuspend(state);
  38988. + }
  38989. + } else
  38990. + vchiq_log_trace(vchiq_susp_log_level,
  38991. + "%s %s count %d, state count %d",
  38992. + __func__, entity, *entity_uc,
  38993. + arm_state->videocore_use_count);
  38994. +
  38995. +unlock:
  38996. + write_unlock_bh(&arm_state->susp_res_lock);
  38997. +
  38998. +out:
  38999. + vchiq_log_trace(vchiq_susp_log_level, "%s exit %d", __func__, ret);
  39000. + return ret;
  39001. +}
  39002. +
  39003. +void
  39004. +vchiq_on_remote_use(VCHIQ_STATE_T *state)
  39005. +{
  39006. + VCHIQ_ARM_STATE_T *arm_state = vchiq_platform_get_arm_state(state);
  39007. + vchiq_log_trace(vchiq_susp_log_level, "%s", __func__);
  39008. + atomic_inc(&arm_state->ka_use_count);
  39009. + complete(&arm_state->ka_evt);
  39010. +}
  39011. +
  39012. +void
  39013. +vchiq_on_remote_release(VCHIQ_STATE_T *state)
  39014. +{
  39015. + VCHIQ_ARM_STATE_T *arm_state = vchiq_platform_get_arm_state(state);
  39016. + vchiq_log_trace(vchiq_susp_log_level, "%s", __func__);
  39017. + atomic_inc(&arm_state->ka_release_count);
  39018. + complete(&arm_state->ka_evt);
  39019. +}
  39020. +
  39021. +VCHIQ_STATUS_T
  39022. +vchiq_use_service_internal(VCHIQ_SERVICE_T *service)
  39023. +{
  39024. + return vchiq_use_internal(service->state, service, USE_TYPE_SERVICE);
  39025. +}
  39026. +
  39027. +VCHIQ_STATUS_T
  39028. +vchiq_release_service_internal(VCHIQ_SERVICE_T *service)
  39029. +{
  39030. + return vchiq_release_internal(service->state, service);
  39031. +}
  39032. +
  39033. +VCHIQ_DEBUGFS_NODE_T *
  39034. +vchiq_instance_get_debugfs_node(VCHIQ_INSTANCE_T instance)
  39035. +{
  39036. + return &instance->debugfs_node;
  39037. +}
  39038. +
  39039. +int
  39040. +vchiq_instance_get_use_count(VCHIQ_INSTANCE_T instance)
  39041. +{
  39042. + VCHIQ_SERVICE_T *service;
  39043. + int use_count = 0, i;
  39044. + i = 0;
  39045. + while ((service = next_service_by_instance(instance->state,
  39046. + instance, &i)) != NULL) {
  39047. + use_count += service->service_use_count;
  39048. + unlock_service(service);
  39049. + }
  39050. + return use_count;
  39051. +}
  39052. +
  39053. +int
  39054. +vchiq_instance_get_pid(VCHIQ_INSTANCE_T instance)
  39055. +{
  39056. + return instance->pid;
  39057. +}
  39058. +
  39059. +int
  39060. +vchiq_instance_get_trace(VCHIQ_INSTANCE_T instance)
  39061. +{
  39062. + return instance->trace;
  39063. +}
  39064. +
  39065. +void
  39066. +vchiq_instance_set_trace(VCHIQ_INSTANCE_T instance, int trace)
  39067. +{
  39068. + VCHIQ_SERVICE_T *service;
  39069. + int i;
  39070. + i = 0;
  39071. + while ((service = next_service_by_instance(instance->state,
  39072. + instance, &i)) != NULL) {
  39073. + service->trace = trace;
  39074. + unlock_service(service);
  39075. + }
  39076. + instance->trace = (trace != 0);
  39077. +}
  39078. +
  39079. +static void suspend_timer_callback(unsigned long context)
  39080. +{
  39081. + VCHIQ_STATE_T *state = (VCHIQ_STATE_T *)context;
  39082. + VCHIQ_ARM_STATE_T *arm_state = vchiq_platform_get_arm_state(state);
  39083. + if (!arm_state)
  39084. + goto out;
  39085. + vchiq_log_info(vchiq_susp_log_level,
  39086. + "%s - suspend timer expired - check suspend", __func__);
  39087. + vchiq_check_suspend(state);
  39088. +out:
  39089. + return;
  39090. +}
  39091. +
  39092. +VCHIQ_STATUS_T
  39093. +vchiq_use_service_no_resume(VCHIQ_SERVICE_HANDLE_T handle)
  39094. +{
  39095. + VCHIQ_STATUS_T ret = VCHIQ_ERROR;
  39096. + VCHIQ_SERVICE_T *service = find_service_by_handle(handle);
  39097. + if (service) {
  39098. + ret = vchiq_use_internal(service->state, service,
  39099. + USE_TYPE_SERVICE_NO_RESUME);
  39100. + unlock_service(service);
  39101. + }
  39102. + return ret;
  39103. +}
  39104. +
  39105. +VCHIQ_STATUS_T
  39106. +vchiq_use_service(VCHIQ_SERVICE_HANDLE_T handle)
  39107. +{
  39108. + VCHIQ_STATUS_T ret = VCHIQ_ERROR;
  39109. + VCHIQ_SERVICE_T *service = find_service_by_handle(handle);
  39110. + if (service) {
  39111. + ret = vchiq_use_internal(service->state, service,
  39112. + USE_TYPE_SERVICE);
  39113. + unlock_service(service);
  39114. + }
  39115. + return ret;
  39116. +}
  39117. +
  39118. +VCHIQ_STATUS_T
  39119. +vchiq_release_service(VCHIQ_SERVICE_HANDLE_T handle)
  39120. +{
  39121. + VCHIQ_STATUS_T ret = VCHIQ_ERROR;
  39122. + VCHIQ_SERVICE_T *service = find_service_by_handle(handle);
  39123. + if (service) {
  39124. + ret = vchiq_release_internal(service->state, service);
  39125. + unlock_service(service);
  39126. + }
  39127. + return ret;
  39128. +}
  39129. +
  39130. +void
  39131. +vchiq_dump_service_use_state(VCHIQ_STATE_T *state)
  39132. +{
  39133. + VCHIQ_ARM_STATE_T *arm_state = vchiq_platform_get_arm_state(state);
  39134. + int i, j = 0;
  39135. + /* Only dump 64 services */
  39136. + static const int local_max_services = 64;
  39137. + /* If there's more than 64 services, only dump ones with
  39138. + * non-zero counts */
  39139. + int only_nonzero = 0;
  39140. + static const char *nz = "<-- preventing suspend";
  39141. +
  39142. + enum vc_suspend_status vc_suspend_state;
  39143. + enum vc_resume_status vc_resume_state;
  39144. + int peer_count;
  39145. + int vc_use_count;
  39146. + int active_services;
  39147. + struct service_data_struct {
  39148. + int fourcc;
  39149. + int clientid;
  39150. + int use_count;
  39151. + } service_data[local_max_services];
  39152. +
  39153. + if (!arm_state)
  39154. + return;
  39155. +
  39156. + read_lock_bh(&arm_state->susp_res_lock);
  39157. + vc_suspend_state = arm_state->vc_suspend_state;
  39158. + vc_resume_state = arm_state->vc_resume_state;
  39159. + peer_count = arm_state->peer_use_count;
  39160. + vc_use_count = arm_state->videocore_use_count;
  39161. + active_services = state->unused_service;
  39162. + if (active_services > local_max_services)
  39163. + only_nonzero = 1;
  39164. +
  39165. + for (i = 0; (i < active_services) && (j < local_max_services); i++) {
  39166. + VCHIQ_SERVICE_T *service_ptr = state->services[i];
  39167. + if (!service_ptr)
  39168. + continue;
  39169. +
  39170. + if (only_nonzero && !service_ptr->service_use_count)
  39171. + continue;
  39172. +
  39173. + if (service_ptr->srvstate != VCHIQ_SRVSTATE_FREE) {
  39174. + service_data[j].fourcc = service_ptr->base.fourcc;
  39175. + service_data[j].clientid = service_ptr->client_id;
  39176. + service_data[j++].use_count = service_ptr->
  39177. + service_use_count;
  39178. + }
  39179. + }
  39180. +
  39181. + read_unlock_bh(&arm_state->susp_res_lock);
  39182. +
  39183. + vchiq_log_warning(vchiq_susp_log_level,
  39184. + "-- Videcore suspend state: %s --",
  39185. + suspend_state_names[vc_suspend_state + VC_SUSPEND_NUM_OFFSET]);
  39186. + vchiq_log_warning(vchiq_susp_log_level,
  39187. + "-- Videcore resume state: %s --",
  39188. + resume_state_names[vc_resume_state + VC_RESUME_NUM_OFFSET]);
  39189. +
  39190. + if (only_nonzero)
  39191. + vchiq_log_warning(vchiq_susp_log_level, "Too many active "
  39192. + "services (%d). Only dumping up to first %d services "
  39193. + "with non-zero use-count", active_services,
  39194. + local_max_services);
  39195. +
  39196. + for (i = 0; i < j; i++) {
  39197. + vchiq_log_warning(vchiq_susp_log_level,
  39198. + "----- %c%c%c%c:%d service count %d %s",
  39199. + VCHIQ_FOURCC_AS_4CHARS(service_data[i].fourcc),
  39200. + service_data[i].clientid,
  39201. + service_data[i].use_count,
  39202. + service_data[i].use_count ? nz : "");
  39203. + }
  39204. + vchiq_log_warning(vchiq_susp_log_level,
  39205. + "----- VCHIQ use count count %d", peer_count);
  39206. + vchiq_log_warning(vchiq_susp_log_level,
  39207. + "--- Overall vchiq instance use count %d", vc_use_count);
  39208. +
  39209. + vchiq_dump_platform_use_state(state);
  39210. +}
  39211. +
  39212. +VCHIQ_STATUS_T
  39213. +vchiq_check_service(VCHIQ_SERVICE_T *service)
  39214. +{
  39215. + VCHIQ_ARM_STATE_T *arm_state;
  39216. + VCHIQ_STATUS_T ret = VCHIQ_ERROR;
  39217. +
  39218. + if (!service || !service->state)
  39219. + goto out;
  39220. +
  39221. + vchiq_log_trace(vchiq_susp_log_level, "%s", __func__);
  39222. +
  39223. + arm_state = vchiq_platform_get_arm_state(service->state);
  39224. +
  39225. + read_lock_bh(&arm_state->susp_res_lock);
  39226. + if (service->service_use_count)
  39227. + ret = VCHIQ_SUCCESS;
  39228. + read_unlock_bh(&arm_state->susp_res_lock);
  39229. +
  39230. + if (ret == VCHIQ_ERROR) {
  39231. + vchiq_log_error(vchiq_susp_log_level,
  39232. + "%s ERROR - %c%c%c%c:%d service count %d, "
  39233. + "state count %d, videocore suspend state %s", __func__,
  39234. + VCHIQ_FOURCC_AS_4CHARS(service->base.fourcc),
  39235. + service->client_id, service->service_use_count,
  39236. + arm_state->videocore_use_count,
  39237. + suspend_state_names[arm_state->vc_suspend_state +
  39238. + VC_SUSPEND_NUM_OFFSET]);
  39239. + vchiq_dump_service_use_state(service->state);
  39240. + }
  39241. +out:
  39242. + return ret;
  39243. +}
  39244. +
  39245. +/* stub functions */
  39246. +void vchiq_on_remote_use_active(VCHIQ_STATE_T *state)
  39247. +{
  39248. + (void)state;
  39249. +}
  39250. +
  39251. +void vchiq_platform_conn_state_changed(VCHIQ_STATE_T *state,
  39252. + VCHIQ_CONNSTATE_T oldstate, VCHIQ_CONNSTATE_T newstate)
  39253. +{
  39254. + VCHIQ_ARM_STATE_T *arm_state = vchiq_platform_get_arm_state(state);
  39255. + vchiq_log_info(vchiq_susp_log_level, "%d: %s->%s", state->id,
  39256. + get_conn_state_name(oldstate), get_conn_state_name(newstate));
  39257. + if (state->conn_state == VCHIQ_CONNSTATE_CONNECTED) {
  39258. + write_lock_bh(&arm_state->susp_res_lock);
  39259. + if (!arm_state->first_connect) {
  39260. + char threadname[10];
  39261. + arm_state->first_connect = 1;
  39262. + write_unlock_bh(&arm_state->susp_res_lock);
  39263. + snprintf(threadname, sizeof(threadname), "VCHIQka-%d",
  39264. + state->id);
  39265. + arm_state->ka_thread = kthread_create(
  39266. + &vchiq_keepalive_thread_func,
  39267. + (void *)state,
  39268. + threadname);
  39269. + if (arm_state->ka_thread == NULL) {
  39270. + vchiq_log_error(vchiq_susp_log_level,
  39271. + "vchiq: FATAL: couldn't create thread %s",
  39272. + threadname);
  39273. + } else {
  39274. + wake_up_process(arm_state->ka_thread);
  39275. + }
  39276. + } else
  39277. + write_unlock_bh(&arm_state->susp_res_lock);
  39278. + }
  39279. +}
  39280. +
  39281. +
  39282. +/****************************************************************************
  39283. +*
  39284. +* vchiq_init - called when the module is loaded.
  39285. +*
  39286. +***************************************************************************/
  39287. +
  39288. +static int __init
  39289. +vchiq_init(void)
  39290. +{
  39291. + int err;
  39292. + void *ptr_err;
  39293. +
  39294. + /* create debugfs entries */
  39295. + err = vchiq_debugfs_init();
  39296. + if (err != 0)
  39297. + goto failed_debugfs_init;
  39298. +
  39299. + err = alloc_chrdev_region(&vchiq_devid, VCHIQ_MINOR, 1, DEVICE_NAME);
  39300. + if (err != 0) {
  39301. + vchiq_log_error(vchiq_arm_log_level,
  39302. + "Unable to allocate device number");
  39303. + goto failed_alloc_chrdev;
  39304. + }
  39305. + cdev_init(&vchiq_cdev, &vchiq_fops);
  39306. + vchiq_cdev.owner = THIS_MODULE;
  39307. + err = cdev_add(&vchiq_cdev, vchiq_devid, 1);
  39308. + if (err != 0) {
  39309. + vchiq_log_error(vchiq_arm_log_level,
  39310. + "Unable to register device");
  39311. + goto failed_cdev_add;
  39312. + }
  39313. +
  39314. + /* create sysfs entries */
  39315. + vchiq_class = class_create(THIS_MODULE, DEVICE_NAME);
  39316. + ptr_err = vchiq_class;
  39317. + if (IS_ERR(ptr_err))
  39318. + goto failed_class_create;
  39319. +
  39320. + vchiq_dev = device_create(vchiq_class, NULL,
  39321. + vchiq_devid, NULL, "vchiq");
  39322. + ptr_err = vchiq_dev;
  39323. + if (IS_ERR(ptr_err))
  39324. + goto failed_device_create;
  39325. +
  39326. + err = vchiq_platform_init(&g_state);
  39327. + if (err != 0)
  39328. + goto failed_platform_init;
  39329. +
  39330. + vchiq_log_info(vchiq_arm_log_level,
  39331. + "vchiq: initialised - version %d (min %d), device %d.%d",
  39332. + VCHIQ_VERSION, VCHIQ_VERSION_MIN,
  39333. + MAJOR(vchiq_devid), MINOR(vchiq_devid));
  39334. +
  39335. + return 0;
  39336. +
  39337. +failed_platform_init:
  39338. + device_destroy(vchiq_class, vchiq_devid);
  39339. +failed_device_create:
  39340. + class_destroy(vchiq_class);
  39341. +failed_class_create:
  39342. + cdev_del(&vchiq_cdev);
  39343. + err = PTR_ERR(ptr_err);
  39344. +failed_cdev_add:
  39345. + unregister_chrdev_region(vchiq_devid, 1);
  39346. +failed_alloc_chrdev:
  39347. + vchiq_debugfs_deinit();
  39348. +failed_debugfs_init:
  39349. + vchiq_log_warning(vchiq_arm_log_level, "could not load vchiq");
  39350. + return err;
  39351. +}
  39352. +
  39353. +/****************************************************************************
  39354. +*
  39355. +* vchiq_exit - called when the module is unloaded.
  39356. +*
  39357. +***************************************************************************/
  39358. +
  39359. +static void __exit
  39360. +vchiq_exit(void)
  39361. +{
  39362. + vchiq_platform_exit(&g_state);
  39363. + device_destroy(vchiq_class, vchiq_devid);
  39364. + class_destroy(vchiq_class);
  39365. + cdev_del(&vchiq_cdev);
  39366. + unregister_chrdev_region(vchiq_devid, 1);
  39367. +}
  39368. +
  39369. +module_init(vchiq_init);
  39370. +module_exit(vchiq_exit);
  39371. +MODULE_LICENSE("GPL");
  39372. +MODULE_AUTHOR("Broadcom Corporation");
  39373. diff -Nur linux-3.18.14/drivers/misc/vc04_services/interface/vchiq_arm/vchiq_arm.h linux-rpi/drivers/misc/vc04_services/interface/vchiq_arm/vchiq_arm.h
  39374. --- linux-3.18.14/drivers/misc/vc04_services/interface/vchiq_arm/vchiq_arm.h 1969-12-31 18:00:00.000000000 -0600
  39375. +++ linux-rpi/drivers/misc/vc04_services/interface/vchiq_arm/vchiq_arm.h 2015-05-31 14:46:11.153660977 -0500
  39376. @@ -0,0 +1,223 @@
  39377. +/**
  39378. + * Copyright (c) 2014 Raspberry Pi (Trading) Ltd. All rights reserved.
  39379. + * Copyright (c) 2010-2012 Broadcom. All rights reserved.
  39380. + *
  39381. + * Redistribution and use in source and binary forms, with or without
  39382. + * modification, are permitted provided that the following conditions
  39383. + * are met:
  39384. + * 1. Redistributions of source code must retain the above copyright
  39385. + * notice, this list of conditions, and the following disclaimer,
  39386. + * without modification.
  39387. + * 2. Redistributions in binary form must reproduce the above copyright
  39388. + * notice, this list of conditions and the following disclaimer in the
  39389. + * documentation and/or other materials provided with the distribution.
  39390. + * 3. The names of the above-listed copyright holders may not be used
  39391. + * to endorse or promote products derived from this software without
  39392. + * specific prior written permission.
  39393. + *
  39394. + * ALTERNATIVELY, this software may be distributed under the terms of the
  39395. + * GNU General Public License ("GPL") version 2, as published by the Free
  39396. + * Software Foundation.
  39397. + *
  39398. + * THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS "AS
  39399. + * IS" AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO,
  39400. + * THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR
  39401. + * PURPOSE ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT OWNER OR
  39402. + * CONTRIBUTORS BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL,
  39403. + * EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO,
  39404. + * PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR
  39405. + * PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF
  39406. + * LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING
  39407. + * NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE OF THIS
  39408. + * SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
  39409. + */
  39410. +
  39411. +#ifndef VCHIQ_ARM_H
  39412. +#define VCHIQ_ARM_H
  39413. +
  39414. +#include <linux/mutex.h>
  39415. +#include <linux/semaphore.h>
  39416. +#include <linux/atomic.h>
  39417. +#include "vchiq_core.h"
  39418. +#include "vchiq_debugfs.h"
  39419. +
  39420. +
  39421. +enum vc_suspend_status {
  39422. + VC_SUSPEND_FORCE_CANCELED = -3, /* Force suspend canceled, too busy */
  39423. + VC_SUSPEND_REJECTED = -2, /* Videocore rejected suspend request */
  39424. + VC_SUSPEND_FAILED = -1, /* Videocore suspend failed */
  39425. + VC_SUSPEND_IDLE = 0, /* VC active, no suspend actions */
  39426. + VC_SUSPEND_REQUESTED, /* User has requested suspend */
  39427. + VC_SUSPEND_IN_PROGRESS, /* Slot handler has recvd suspend request */
  39428. + VC_SUSPEND_SUSPENDED /* Videocore suspend succeeded */
  39429. +};
  39430. +
  39431. +enum vc_resume_status {
  39432. + VC_RESUME_FAILED = -1, /* Videocore resume failed */
  39433. + VC_RESUME_IDLE = 0, /* VC suspended, no resume actions */
  39434. + VC_RESUME_REQUESTED, /* User has requested resume */
  39435. + VC_RESUME_IN_PROGRESS, /* Slot handler has received resume request */
  39436. + VC_RESUME_RESUMED /* Videocore resumed successfully (active) */
  39437. +};
  39438. +
  39439. +
  39440. +enum USE_TYPE_E {
  39441. + USE_TYPE_SERVICE,
  39442. + USE_TYPE_SERVICE_NO_RESUME,
  39443. + USE_TYPE_VCHIQ
  39444. +};
  39445. +
  39446. +
  39447. +
  39448. +typedef struct vchiq_arm_state_struct {
  39449. + /* Keepalive-related data */
  39450. + struct task_struct *ka_thread;
  39451. + struct completion ka_evt;
  39452. + atomic_t ka_use_count;
  39453. + atomic_t ka_use_ack_count;
  39454. + atomic_t ka_release_count;
  39455. +
  39456. + struct completion vc_suspend_complete;
  39457. + struct completion vc_resume_complete;
  39458. +
  39459. + rwlock_t susp_res_lock;
  39460. + enum vc_suspend_status vc_suspend_state;
  39461. + enum vc_resume_status vc_resume_state;
  39462. +
  39463. + unsigned int wake_address;
  39464. +
  39465. + struct timer_list suspend_timer;
  39466. + int suspend_timer_timeout;
  39467. + int suspend_timer_running;
  39468. +
  39469. + /* Global use count for videocore.
  39470. + ** This is equal to the sum of the use counts for all services. When
  39471. + ** this hits zero the videocore suspend procedure will be initiated.
  39472. + */
  39473. + int videocore_use_count;
  39474. +
  39475. + /* Use count to track requests from videocore peer.
  39476. + ** This use count is not associated with a service, so needs to be
  39477. + ** tracked separately with the state.
  39478. + */
  39479. + int peer_use_count;
  39480. +
  39481. + /* Flag to indicate whether resume is blocked. This happens when the
  39482. + ** ARM is suspending
  39483. + */
  39484. + struct completion resume_blocker;
  39485. + int resume_blocked;
  39486. + struct completion blocked_blocker;
  39487. + int blocked_count;
  39488. +
  39489. + int autosuspend_override;
  39490. +
  39491. + /* Flag to indicate that the first vchiq connect has made it through.
  39492. + ** This means that both sides should be fully ready, and we should
  39493. + ** be able to suspend after this point.
  39494. + */
  39495. + int first_connect;
  39496. +
  39497. + unsigned long long suspend_start_time;
  39498. + unsigned long long sleep_start_time;
  39499. + unsigned long long resume_start_time;
  39500. + unsigned long long last_wake_time;
  39501. +
  39502. +} VCHIQ_ARM_STATE_T;
  39503. +
  39504. +extern int vchiq_arm_log_level;
  39505. +extern int vchiq_susp_log_level;
  39506. +
  39507. +extern int __init
  39508. +vchiq_platform_init(VCHIQ_STATE_T *state);
  39509. +
  39510. +extern void __exit
  39511. +vchiq_platform_exit(VCHIQ_STATE_T *state);
  39512. +
  39513. +extern VCHIQ_STATE_T *
  39514. +vchiq_get_state(void);
  39515. +
  39516. +extern VCHIQ_STATUS_T
  39517. +vchiq_arm_vcsuspend(VCHIQ_STATE_T *state);
  39518. +
  39519. +extern VCHIQ_STATUS_T
  39520. +vchiq_arm_force_suspend(VCHIQ_STATE_T *state);
  39521. +
  39522. +extern int
  39523. +vchiq_arm_allow_resume(VCHIQ_STATE_T *state);
  39524. +
  39525. +extern VCHIQ_STATUS_T
  39526. +vchiq_arm_vcresume(VCHIQ_STATE_T *state);
  39527. +
  39528. +extern VCHIQ_STATUS_T
  39529. +vchiq_arm_init_state(VCHIQ_STATE_T *state, VCHIQ_ARM_STATE_T *arm_state);
  39530. +
  39531. +extern int
  39532. +vchiq_check_resume(VCHIQ_STATE_T *state);
  39533. +
  39534. +extern void
  39535. +vchiq_check_suspend(VCHIQ_STATE_T *state);
  39536. + VCHIQ_STATUS_T
  39537. +vchiq_use_service(VCHIQ_SERVICE_HANDLE_T handle);
  39538. +
  39539. +extern VCHIQ_STATUS_T
  39540. +vchiq_release_service(VCHIQ_SERVICE_HANDLE_T handle);
  39541. +
  39542. +extern VCHIQ_STATUS_T
  39543. +vchiq_check_service(VCHIQ_SERVICE_T *service);
  39544. +
  39545. +extern VCHIQ_STATUS_T
  39546. +vchiq_platform_suspend(VCHIQ_STATE_T *state);
  39547. +
  39548. +extern int
  39549. +vchiq_platform_videocore_wanted(VCHIQ_STATE_T *state);
  39550. +
  39551. +extern int
  39552. +vchiq_platform_use_suspend_timer(void);
  39553. +
  39554. +extern void
  39555. +vchiq_dump_platform_use_state(VCHIQ_STATE_T *state);
  39556. +
  39557. +extern void
  39558. +vchiq_dump_service_use_state(VCHIQ_STATE_T *state);
  39559. +
  39560. +extern VCHIQ_ARM_STATE_T*
  39561. +vchiq_platform_get_arm_state(VCHIQ_STATE_T *state);
  39562. +
  39563. +extern int
  39564. +vchiq_videocore_wanted(VCHIQ_STATE_T *state);
  39565. +
  39566. +extern VCHIQ_STATUS_T
  39567. +vchiq_use_internal(VCHIQ_STATE_T *state, VCHIQ_SERVICE_T *service,
  39568. + enum USE_TYPE_E use_type);
  39569. +extern VCHIQ_STATUS_T
  39570. +vchiq_release_internal(VCHIQ_STATE_T *state, VCHIQ_SERVICE_T *service);
  39571. +
  39572. +extern VCHIQ_DEBUGFS_NODE_T *
  39573. +vchiq_instance_get_debugfs_node(VCHIQ_INSTANCE_T instance);
  39574. +
  39575. +extern int
  39576. +vchiq_instance_get_use_count(VCHIQ_INSTANCE_T instance);
  39577. +
  39578. +extern int
  39579. +vchiq_instance_get_pid(VCHIQ_INSTANCE_T instance);
  39580. +
  39581. +extern int
  39582. +vchiq_instance_get_trace(VCHIQ_INSTANCE_T instance);
  39583. +
  39584. +extern void
  39585. +vchiq_instance_set_trace(VCHIQ_INSTANCE_T instance, int trace);
  39586. +
  39587. +extern void
  39588. +set_suspend_state(VCHIQ_ARM_STATE_T *arm_state,
  39589. + enum vc_suspend_status new_state);
  39590. +
  39591. +extern void
  39592. +set_resume_state(VCHIQ_ARM_STATE_T *arm_state,
  39593. + enum vc_resume_status new_state);
  39594. +
  39595. +extern void
  39596. +start_suspend_timer(VCHIQ_ARM_STATE_T *arm_state);
  39597. +
  39598. +
  39599. +#endif /* VCHIQ_ARM_H */
  39600. diff -Nur linux-3.18.14/drivers/misc/vc04_services/interface/vchiq_arm/vchiq_build_info.h linux-rpi/drivers/misc/vc04_services/interface/vchiq_arm/vchiq_build_info.h
  39601. --- linux-3.18.14/drivers/misc/vc04_services/interface/vchiq_arm/vchiq_build_info.h 1969-12-31 18:00:00.000000000 -0600
  39602. +++ linux-rpi/drivers/misc/vc04_services/interface/vchiq_arm/vchiq_build_info.h 2015-05-31 14:46:11.153660977 -0500
  39603. @@ -0,0 +1,37 @@
  39604. +/**
  39605. + * Copyright (c) 2010-2012 Broadcom. All rights reserved.
  39606. + *
  39607. + * Redistribution and use in source and binary forms, with or without
  39608. + * modification, are permitted provided that the following conditions
  39609. + * are met:
  39610. + * 1. Redistributions of source code must retain the above copyright
  39611. + * notice, this list of conditions, and the following disclaimer,
  39612. + * without modification.
  39613. + * 2. Redistributions in binary form must reproduce the above copyright
  39614. + * notice, this list of conditions and the following disclaimer in the
  39615. + * documentation and/or other materials provided with the distribution.
  39616. + * 3. The names of the above-listed copyright holders may not be used
  39617. + * to endorse or promote products derived from this software without
  39618. + * specific prior written permission.
  39619. + *
  39620. + * ALTERNATIVELY, this software may be distributed under the terms of the
  39621. + * GNU General Public License ("GPL") version 2, as published by the Free
  39622. + * Software Foundation.
  39623. + *
  39624. + * THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS "AS
  39625. + * IS" AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO,
  39626. + * THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR
  39627. + * PURPOSE ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT OWNER OR
  39628. + * CONTRIBUTORS BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL,
  39629. + * EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO,
  39630. + * PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR
  39631. + * PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF
  39632. + * LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING
  39633. + * NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE OF THIS
  39634. + * SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
  39635. + */
  39636. +
  39637. +const char *vchiq_get_build_hostname(void);
  39638. +const char *vchiq_get_build_version(void);
  39639. +const char *vchiq_get_build_time(void);
  39640. +const char *vchiq_get_build_date(void);
  39641. diff -Nur linux-3.18.14/drivers/misc/vc04_services/interface/vchiq_arm/vchiq_cfg.h linux-rpi/drivers/misc/vc04_services/interface/vchiq_arm/vchiq_cfg.h
  39642. --- linux-3.18.14/drivers/misc/vc04_services/interface/vchiq_arm/vchiq_cfg.h 1969-12-31 18:00:00.000000000 -0600
  39643. +++ linux-rpi/drivers/misc/vc04_services/interface/vchiq_arm/vchiq_cfg.h 2015-05-31 14:46:11.153660977 -0500
  39644. @@ -0,0 +1,69 @@
  39645. +/**
  39646. + * Copyright (c) 2010-2014 Broadcom. All rights reserved.
  39647. + *
  39648. + * Redistribution and use in source and binary forms, with or without
  39649. + * modification, are permitted provided that the following conditions
  39650. + * are met:
  39651. + * 1. Redistributions of source code must retain the above copyright
  39652. + * notice, this list of conditions, and the following disclaimer,
  39653. + * without modification.
  39654. + * 2. Redistributions in binary form must reproduce the above copyright
  39655. + * notice, this list of conditions and the following disclaimer in the
  39656. + * documentation and/or other materials provided with the distribution.
  39657. + * 3. The names of the above-listed copyright holders may not be used
  39658. + * to endorse or promote products derived from this software without
  39659. + * specific prior written permission.
  39660. + *
  39661. + * ALTERNATIVELY, this software may be distributed under the terms of the
  39662. + * GNU General Public License ("GPL") version 2, as published by the Free
  39663. + * Software Foundation.
  39664. + *
  39665. + * THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS "AS
  39666. + * IS" AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO,
  39667. + * THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR
  39668. + * PURPOSE ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT OWNER OR
  39669. + * CONTRIBUTORS BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL,
  39670. + * EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO,
  39671. + * PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR
  39672. + * PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF
  39673. + * LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING
  39674. + * NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE OF THIS
  39675. + * SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
  39676. + */
  39677. +
  39678. +#ifndef VCHIQ_CFG_H
  39679. +#define VCHIQ_CFG_H
  39680. +
  39681. +#define VCHIQ_MAGIC VCHIQ_MAKE_FOURCC('V', 'C', 'H', 'I')
  39682. +/* The version of VCHIQ - change with any non-trivial change */
  39683. +#define VCHIQ_VERSION 8
  39684. +/* The minimum compatible version - update to match VCHIQ_VERSION with any
  39685. +** incompatible change */
  39686. +#define VCHIQ_VERSION_MIN 3
  39687. +
  39688. +/* The version that introduced the VCHIQ_IOC_LIB_VERSION ioctl */
  39689. +#define VCHIQ_VERSION_LIB_VERSION 7
  39690. +
  39691. +/* The version that introduced the VCHIQ_IOC_CLOSE_DELIVERED ioctl */
  39692. +#define VCHIQ_VERSION_CLOSE_DELIVERED 7
  39693. +
  39694. +/* The version that made it safe to use SYNCHRONOUS mode */
  39695. +#define VCHIQ_VERSION_SYNCHRONOUS_MODE 8
  39696. +
  39697. +#define VCHIQ_MAX_STATES 1
  39698. +#define VCHIQ_MAX_SERVICES 4096
  39699. +#define VCHIQ_MAX_SLOTS 128
  39700. +#define VCHIQ_MAX_SLOTS_PER_SIDE 64
  39701. +
  39702. +#define VCHIQ_NUM_CURRENT_BULKS 32
  39703. +#define VCHIQ_NUM_SERVICE_BULKS 4
  39704. +
  39705. +#ifndef VCHIQ_ENABLE_DEBUG
  39706. +#define VCHIQ_ENABLE_DEBUG 1
  39707. +#endif
  39708. +
  39709. +#ifndef VCHIQ_ENABLE_STATS
  39710. +#define VCHIQ_ENABLE_STATS 1
  39711. +#endif
  39712. +
  39713. +#endif /* VCHIQ_CFG_H */
  39714. diff -Nur linux-3.18.14/drivers/misc/vc04_services/interface/vchiq_arm/vchiq_connected.c linux-rpi/drivers/misc/vc04_services/interface/vchiq_arm/vchiq_connected.c
  39715. --- linux-3.18.14/drivers/misc/vc04_services/interface/vchiq_arm/vchiq_connected.c 1969-12-31 18:00:00.000000000 -0600
  39716. +++ linux-rpi/drivers/misc/vc04_services/interface/vchiq_arm/vchiq_connected.c 2015-05-31 14:46:11.153660977 -0500
  39717. @@ -0,0 +1,120 @@
  39718. +/**
  39719. + * Copyright (c) 2010-2012 Broadcom. All rights reserved.
  39720. + *
  39721. + * Redistribution and use in source and binary forms, with or without
  39722. + * modification, are permitted provided that the following conditions
  39723. + * are met:
  39724. + * 1. Redistributions of source code must retain the above copyright
  39725. + * notice, this list of conditions, and the following disclaimer,
  39726. + * without modification.
  39727. + * 2. Redistributions in binary form must reproduce the above copyright
  39728. + * notice, this list of conditions and the following disclaimer in the
  39729. + * documentation and/or other materials provided with the distribution.
  39730. + * 3. The names of the above-listed copyright holders may not be used
  39731. + * to endorse or promote products derived from this software without
  39732. + * specific prior written permission.
  39733. + *
  39734. + * ALTERNATIVELY, this software may be distributed under the terms of the
  39735. + * GNU General Public License ("GPL") version 2, as published by the Free
  39736. + * Software Foundation.
  39737. + *
  39738. + * THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS "AS
  39739. + * IS" AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO,
  39740. + * THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR
  39741. + * PURPOSE ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT OWNER OR
  39742. + * CONTRIBUTORS BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL,
  39743. + * EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO,
  39744. + * PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR
  39745. + * PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF
  39746. + * LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING
  39747. + * NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE OF THIS
  39748. + * SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
  39749. + */
  39750. +
  39751. +#include "vchiq_connected.h"
  39752. +#include "vchiq_core.h"
  39753. +#include "vchiq_killable.h"
  39754. +#include <linux/module.h>
  39755. +#include <linux/mutex.h>
  39756. +
  39757. +#define MAX_CALLBACKS 10
  39758. +
  39759. +static int g_connected;
  39760. +static int g_num_deferred_callbacks;
  39761. +static VCHIQ_CONNECTED_CALLBACK_T g_deferred_callback[MAX_CALLBACKS];
  39762. +static int g_once_init;
  39763. +static struct mutex g_connected_mutex;
  39764. +
  39765. +/****************************************************************************
  39766. +*
  39767. +* Function to initialize our lock.
  39768. +*
  39769. +***************************************************************************/
  39770. +
  39771. +static void connected_init(void)
  39772. +{
  39773. + if (!g_once_init) {
  39774. + mutex_init(&g_connected_mutex);
  39775. + g_once_init = 1;
  39776. + }
  39777. +}
  39778. +
  39779. +/****************************************************************************
  39780. +*
  39781. +* This function is used to defer initialization until the vchiq stack is
  39782. +* initialized. If the stack is already initialized, then the callback will
  39783. +* be made immediately, otherwise it will be deferred until
  39784. +* vchiq_call_connected_callbacks is called.
  39785. +*
  39786. +***************************************************************************/
  39787. +
  39788. +void vchiq_add_connected_callback(VCHIQ_CONNECTED_CALLBACK_T callback)
  39789. +{
  39790. + connected_init();
  39791. +
  39792. + if (mutex_lock_interruptible(&g_connected_mutex) != 0)
  39793. + return;
  39794. +
  39795. + if (g_connected)
  39796. + /* We're already connected. Call the callback immediately. */
  39797. +
  39798. + callback();
  39799. + else {
  39800. + if (g_num_deferred_callbacks >= MAX_CALLBACKS)
  39801. + vchiq_log_error(vchiq_core_log_level,
  39802. + "There already %d callback registered - "
  39803. + "please increase MAX_CALLBACKS",
  39804. + g_num_deferred_callbacks);
  39805. + else {
  39806. + g_deferred_callback[g_num_deferred_callbacks] =
  39807. + callback;
  39808. + g_num_deferred_callbacks++;
  39809. + }
  39810. + }
  39811. + mutex_unlock(&g_connected_mutex);
  39812. +}
  39813. +
  39814. +/****************************************************************************
  39815. +*
  39816. +* This function is called by the vchiq stack once it has been connected to
  39817. +* the videocore and clients can start to use the stack.
  39818. +*
  39819. +***************************************************************************/
  39820. +
  39821. +void vchiq_call_connected_callbacks(void)
  39822. +{
  39823. + int i;
  39824. +
  39825. + connected_init();
  39826. +
  39827. + if (mutex_lock_interruptible(&g_connected_mutex) != 0)
  39828. + return;
  39829. +
  39830. + for (i = 0; i < g_num_deferred_callbacks; i++)
  39831. + g_deferred_callback[i]();
  39832. +
  39833. + g_num_deferred_callbacks = 0;
  39834. + g_connected = 1;
  39835. + mutex_unlock(&g_connected_mutex);
  39836. +}
  39837. +EXPORT_SYMBOL(vchiq_add_connected_callback);
  39838. diff -Nur linux-3.18.14/drivers/misc/vc04_services/interface/vchiq_arm/vchiq_connected.h linux-rpi/drivers/misc/vc04_services/interface/vchiq_arm/vchiq_connected.h
  39839. --- linux-3.18.14/drivers/misc/vc04_services/interface/vchiq_arm/vchiq_connected.h 1969-12-31 18:00:00.000000000 -0600
  39840. +++ linux-rpi/drivers/misc/vc04_services/interface/vchiq_arm/vchiq_connected.h 2015-05-31 14:46:11.153660977 -0500
  39841. @@ -0,0 +1,50 @@
  39842. +/**
  39843. + * Copyright (c) 2010-2012 Broadcom. All rights reserved.
  39844. + *
  39845. + * Redistribution and use in source and binary forms, with or without
  39846. + * modification, are permitted provided that the following conditions
  39847. + * are met:
  39848. + * 1. Redistributions of source code must retain the above copyright
  39849. + * notice, this list of conditions, and the following disclaimer,
  39850. + * without modification.
  39851. + * 2. Redistributions in binary form must reproduce the above copyright
  39852. + * notice, this list of conditions and the following disclaimer in the
  39853. + * documentation and/or other materials provided with the distribution.
  39854. + * 3. The names of the above-listed copyright holders may not be used
  39855. + * to endorse or promote products derived from this software without
  39856. + * specific prior written permission.
  39857. + *
  39858. + * ALTERNATIVELY, this software may be distributed under the terms of the
  39859. + * GNU General Public License ("GPL") version 2, as published by the Free
  39860. + * Software Foundation.
  39861. + *
  39862. + * THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS "AS
  39863. + * IS" AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO,
  39864. + * THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR
  39865. + * PURPOSE ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT OWNER OR
  39866. + * CONTRIBUTORS BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL,
  39867. + * EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO,
  39868. + * PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR
  39869. + * PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF
  39870. + * LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING
  39871. + * NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE OF THIS
  39872. + * SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
  39873. + */
  39874. +
  39875. +#ifndef VCHIQ_CONNECTED_H
  39876. +#define VCHIQ_CONNECTED_H
  39877. +
  39878. +/* ---- Include Files ----------------------------------------------------- */
  39879. +
  39880. +/* ---- Constants and Types ---------------------------------------------- */
  39881. +
  39882. +typedef void (*VCHIQ_CONNECTED_CALLBACK_T)(void);
  39883. +
  39884. +/* ---- Variable Externs ------------------------------------------------- */
  39885. +
  39886. +/* ---- Function Prototypes ---------------------------------------------- */
  39887. +
  39888. +void vchiq_add_connected_callback(VCHIQ_CONNECTED_CALLBACK_T callback);
  39889. +void vchiq_call_connected_callbacks(void);
  39890. +
  39891. +#endif /* VCHIQ_CONNECTED_H */
  39892. diff -Nur linux-3.18.14/drivers/misc/vc04_services/interface/vchiq_arm/vchiq_core.c linux-rpi/drivers/misc/vc04_services/interface/vchiq_arm/vchiq_core.c
  39893. --- linux-3.18.14/drivers/misc/vc04_services/interface/vchiq_arm/vchiq_core.c 1969-12-31 18:00:00.000000000 -0600
  39894. +++ linux-rpi/drivers/misc/vc04_services/interface/vchiq_arm/vchiq_core.c 2015-05-31 14:46:11.157660977 -0500
  39895. @@ -0,0 +1,3934 @@
  39896. +/**
  39897. + * Copyright (c) 2010-2012 Broadcom. All rights reserved.
  39898. + *
  39899. + * Redistribution and use in source and binary forms, with or without
  39900. + * modification, are permitted provided that the following conditions
  39901. + * are met:
  39902. + * 1. Redistributions of source code must retain the above copyright
  39903. + * notice, this list of conditions, and the following disclaimer,
  39904. + * without modification.
  39905. + * 2. Redistributions in binary form must reproduce the above copyright
  39906. + * notice, this list of conditions and the following disclaimer in the
  39907. + * documentation and/or other materials provided with the distribution.
  39908. + * 3. The names of the above-listed copyright holders may not be used
  39909. + * to endorse or promote products derived from this software without
  39910. + * specific prior written permission.
  39911. + *
  39912. + * ALTERNATIVELY, this software may be distributed under the terms of the
  39913. + * GNU General Public License ("GPL") version 2, as published by the Free
  39914. + * Software Foundation.
  39915. + *
  39916. + * THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS "AS
  39917. + * IS" AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO,
  39918. + * THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR
  39919. + * PURPOSE ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT OWNER OR
  39920. + * CONTRIBUTORS BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL,
  39921. + * EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO,
  39922. + * PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR
  39923. + * PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF
  39924. + * LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING
  39925. + * NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE OF THIS
  39926. + * SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
  39927. + */
  39928. +
  39929. +#include "vchiq_core.h"
  39930. +#include "vchiq_killable.h"
  39931. +
  39932. +#define VCHIQ_SLOT_HANDLER_STACK 8192
  39933. +
  39934. +#define HANDLE_STATE_SHIFT 12
  39935. +
  39936. +#define SLOT_INFO_FROM_INDEX(state, index) (state->slot_info + (index))
  39937. +#define SLOT_DATA_FROM_INDEX(state, index) (state->slot_data + (index))
  39938. +#define SLOT_INDEX_FROM_DATA(state, data) \
  39939. + (((unsigned int)((char *)data - (char *)state->slot_data)) / \
  39940. + VCHIQ_SLOT_SIZE)
  39941. +#define SLOT_INDEX_FROM_INFO(state, info) \
  39942. + ((unsigned int)(info - state->slot_info))
  39943. +#define SLOT_QUEUE_INDEX_FROM_POS(pos) \
  39944. + ((int)((unsigned int)(pos) / VCHIQ_SLOT_SIZE))
  39945. +
  39946. +#define BULK_INDEX(x) (x & (VCHIQ_NUM_SERVICE_BULKS - 1))
  39947. +
  39948. +#define SRVTRACE_LEVEL(srv) \
  39949. + (((srv) && (srv)->trace) ? VCHIQ_LOG_TRACE : vchiq_core_msg_log_level)
  39950. +#define SRVTRACE_ENABLED(srv, lev) \
  39951. + (((srv) && (srv)->trace) || (vchiq_core_msg_log_level >= (lev)))
  39952. +
  39953. +struct vchiq_open_payload {
  39954. + int fourcc;
  39955. + int client_id;
  39956. + short version;
  39957. + short version_min;
  39958. +};
  39959. +
  39960. +struct vchiq_openack_payload {
  39961. + short version;
  39962. +};
  39963. +
  39964. +enum
  39965. +{
  39966. + QMFLAGS_IS_BLOCKING = (1 << 0),
  39967. + QMFLAGS_NO_MUTEX_LOCK = (1 << 1),
  39968. + QMFLAGS_NO_MUTEX_UNLOCK = (1 << 2)
  39969. +};
  39970. +
  39971. +/* we require this for consistency between endpoints */
  39972. +vchiq_static_assert(sizeof(VCHIQ_HEADER_T) == 8);
  39973. +vchiq_static_assert(IS_POW2(sizeof(VCHIQ_HEADER_T)));
  39974. +vchiq_static_assert(IS_POW2(VCHIQ_NUM_CURRENT_BULKS));
  39975. +vchiq_static_assert(IS_POW2(VCHIQ_NUM_SERVICE_BULKS));
  39976. +vchiq_static_assert(IS_POW2(VCHIQ_MAX_SERVICES));
  39977. +vchiq_static_assert(VCHIQ_VERSION >= VCHIQ_VERSION_MIN);
  39978. +
  39979. +/* Run time control of log level, based on KERN_XXX level. */
  39980. +int vchiq_core_log_level = VCHIQ_LOG_DEFAULT;
  39981. +int vchiq_core_msg_log_level = VCHIQ_LOG_DEFAULT;
  39982. +int vchiq_sync_log_level = VCHIQ_LOG_DEFAULT;
  39983. +
  39984. +static atomic_t pause_bulks_count = ATOMIC_INIT(0);
  39985. +
  39986. +static DEFINE_SPINLOCK(service_spinlock);
  39987. +DEFINE_SPINLOCK(bulk_waiter_spinlock);
  39988. +DEFINE_SPINLOCK(quota_spinlock);
  39989. +
  39990. +VCHIQ_STATE_T *vchiq_states[VCHIQ_MAX_STATES];
  39991. +static unsigned int handle_seq;
  39992. +
  39993. +static const char *const srvstate_names[] = {
  39994. + "FREE",
  39995. + "HIDDEN",
  39996. + "LISTENING",
  39997. + "OPENING",
  39998. + "OPEN",
  39999. + "OPENSYNC",
  40000. + "CLOSESENT",
  40001. + "CLOSERECVD",
  40002. + "CLOSEWAIT",
  40003. + "CLOSED"
  40004. +};
  40005. +
  40006. +static const char *const reason_names[] = {
  40007. + "SERVICE_OPENED",
  40008. + "SERVICE_CLOSED",
  40009. + "MESSAGE_AVAILABLE",
  40010. + "BULK_TRANSMIT_DONE",
  40011. + "BULK_RECEIVE_DONE",
  40012. + "BULK_TRANSMIT_ABORTED",
  40013. + "BULK_RECEIVE_ABORTED"
  40014. +};
  40015. +
  40016. +static const char *const conn_state_names[] = {
  40017. + "DISCONNECTED",
  40018. + "CONNECTING",
  40019. + "CONNECTED",
  40020. + "PAUSING",
  40021. + "PAUSE_SENT",
  40022. + "PAUSED",
  40023. + "RESUMING",
  40024. + "PAUSE_TIMEOUT",
  40025. + "RESUME_TIMEOUT"
  40026. +};
  40027. +
  40028. +
  40029. +static void
  40030. +release_message_sync(VCHIQ_STATE_T *state, VCHIQ_HEADER_T *header);
  40031. +
  40032. +static const char *msg_type_str(unsigned int msg_type)
  40033. +{
  40034. + switch (msg_type) {
  40035. + case VCHIQ_MSG_PADDING: return "PADDING";
  40036. + case VCHIQ_MSG_CONNECT: return "CONNECT";
  40037. + case VCHIQ_MSG_OPEN: return "OPEN";
  40038. + case VCHIQ_MSG_OPENACK: return "OPENACK";
  40039. + case VCHIQ_MSG_CLOSE: return "CLOSE";
  40040. + case VCHIQ_MSG_DATA: return "DATA";
  40041. + case VCHIQ_MSG_BULK_RX: return "BULK_RX";
  40042. + case VCHIQ_MSG_BULK_TX: return "BULK_TX";
  40043. + case VCHIQ_MSG_BULK_RX_DONE: return "BULK_RX_DONE";
  40044. + case VCHIQ_MSG_BULK_TX_DONE: return "BULK_TX_DONE";
  40045. + case VCHIQ_MSG_PAUSE: return "PAUSE";
  40046. + case VCHIQ_MSG_RESUME: return "RESUME";
  40047. + case VCHIQ_MSG_REMOTE_USE: return "REMOTE_USE";
  40048. + case VCHIQ_MSG_REMOTE_RELEASE: return "REMOTE_RELEASE";
  40049. + case VCHIQ_MSG_REMOTE_USE_ACTIVE: return "REMOTE_USE_ACTIVE";
  40050. + }
  40051. + return "???";
  40052. +}
  40053. +
  40054. +static inline void
  40055. +vchiq_set_service_state(VCHIQ_SERVICE_T *service, int newstate)
  40056. +{
  40057. + vchiq_log_info(vchiq_core_log_level, "%d: srv:%d %s->%s",
  40058. + service->state->id, service->localport,
  40059. + srvstate_names[service->srvstate],
  40060. + srvstate_names[newstate]);
  40061. + service->srvstate = newstate;
  40062. +}
  40063. +
  40064. +VCHIQ_SERVICE_T *
  40065. +find_service_by_handle(VCHIQ_SERVICE_HANDLE_T handle)
  40066. +{
  40067. + VCHIQ_SERVICE_T *service;
  40068. +
  40069. + spin_lock(&service_spinlock);
  40070. + service = handle_to_service(handle);
  40071. + if (service && (service->srvstate != VCHIQ_SRVSTATE_FREE) &&
  40072. + (service->handle == handle)) {
  40073. + BUG_ON(service->ref_count == 0);
  40074. + service->ref_count++;
  40075. + } else
  40076. + service = NULL;
  40077. + spin_unlock(&service_spinlock);
  40078. +
  40079. + if (!service)
  40080. + vchiq_log_info(vchiq_core_log_level,
  40081. + "Invalid service handle 0x%x", handle);
  40082. +
  40083. + return service;
  40084. +}
  40085. +
  40086. +VCHIQ_SERVICE_T *
  40087. +find_service_by_port(VCHIQ_STATE_T *state, int localport)
  40088. +{
  40089. + VCHIQ_SERVICE_T *service = NULL;
  40090. + if ((unsigned int)localport <= VCHIQ_PORT_MAX) {
  40091. + spin_lock(&service_spinlock);
  40092. + service = state->services[localport];
  40093. + if (service && (service->srvstate != VCHIQ_SRVSTATE_FREE)) {
  40094. + BUG_ON(service->ref_count == 0);
  40095. + service->ref_count++;
  40096. + } else
  40097. + service = NULL;
  40098. + spin_unlock(&service_spinlock);
  40099. + }
  40100. +
  40101. + if (!service)
  40102. + vchiq_log_info(vchiq_core_log_level,
  40103. + "Invalid port %d", localport);
  40104. +
  40105. + return service;
  40106. +}
  40107. +
  40108. +VCHIQ_SERVICE_T *
  40109. +find_service_for_instance(VCHIQ_INSTANCE_T instance,
  40110. + VCHIQ_SERVICE_HANDLE_T handle) {
  40111. + VCHIQ_SERVICE_T *service;
  40112. +
  40113. + spin_lock(&service_spinlock);
  40114. + service = handle_to_service(handle);
  40115. + if (service && (service->srvstate != VCHIQ_SRVSTATE_FREE) &&
  40116. + (service->handle == handle) &&
  40117. + (service->instance == instance)) {
  40118. + BUG_ON(service->ref_count == 0);
  40119. + service->ref_count++;
  40120. + } else
  40121. + service = NULL;
  40122. + spin_unlock(&service_spinlock);
  40123. +
  40124. + if (!service)
  40125. + vchiq_log_info(vchiq_core_log_level,
  40126. + "Invalid service handle 0x%x", handle);
  40127. +
  40128. + return service;
  40129. +}
  40130. +
  40131. +VCHIQ_SERVICE_T *
  40132. +find_closed_service_for_instance(VCHIQ_INSTANCE_T instance,
  40133. + VCHIQ_SERVICE_HANDLE_T handle) {
  40134. + VCHIQ_SERVICE_T *service;
  40135. +
  40136. + spin_lock(&service_spinlock);
  40137. + service = handle_to_service(handle);
  40138. + if (service &&
  40139. + ((service->srvstate == VCHIQ_SRVSTATE_FREE) ||
  40140. + (service->srvstate == VCHIQ_SRVSTATE_CLOSED)) &&
  40141. + (service->handle == handle) &&
  40142. + (service->instance == instance)) {
  40143. + BUG_ON(service->ref_count == 0);
  40144. + service->ref_count++;
  40145. + } else
  40146. + service = NULL;
  40147. + spin_unlock(&service_spinlock);
  40148. +
  40149. + if (!service)
  40150. + vchiq_log_info(vchiq_core_log_level,
  40151. + "Invalid service handle 0x%x", handle);
  40152. +
  40153. + return service;
  40154. +}
  40155. +
  40156. +VCHIQ_SERVICE_T *
  40157. +next_service_by_instance(VCHIQ_STATE_T *state, VCHIQ_INSTANCE_T instance,
  40158. + int *pidx)
  40159. +{
  40160. + VCHIQ_SERVICE_T *service = NULL;
  40161. + int idx = *pidx;
  40162. +
  40163. + spin_lock(&service_spinlock);
  40164. + while (idx < state->unused_service) {
  40165. + VCHIQ_SERVICE_T *srv = state->services[idx++];
  40166. + if (srv && (srv->srvstate != VCHIQ_SRVSTATE_FREE) &&
  40167. + (srv->instance == instance)) {
  40168. + service = srv;
  40169. + BUG_ON(service->ref_count == 0);
  40170. + service->ref_count++;
  40171. + break;
  40172. + }
  40173. + }
  40174. + spin_unlock(&service_spinlock);
  40175. +
  40176. + *pidx = idx;
  40177. +
  40178. + return service;
  40179. +}
  40180. +
  40181. +void
  40182. +lock_service(VCHIQ_SERVICE_T *service)
  40183. +{
  40184. + spin_lock(&service_spinlock);
  40185. + BUG_ON(!service || (service->ref_count == 0));
  40186. + if (service)
  40187. + service->ref_count++;
  40188. + spin_unlock(&service_spinlock);
  40189. +}
  40190. +
  40191. +void
  40192. +unlock_service(VCHIQ_SERVICE_T *service)
  40193. +{
  40194. + VCHIQ_STATE_T *state = service->state;
  40195. + spin_lock(&service_spinlock);
  40196. + BUG_ON(!service || (service->ref_count == 0));
  40197. + if (service && service->ref_count) {
  40198. + service->ref_count--;
  40199. + if (!service->ref_count) {
  40200. + BUG_ON(service->srvstate != VCHIQ_SRVSTATE_FREE);
  40201. + state->services[service->localport] = NULL;
  40202. + } else
  40203. + service = NULL;
  40204. + }
  40205. + spin_unlock(&service_spinlock);
  40206. +
  40207. + if (service && service->userdata_term)
  40208. + service->userdata_term(service->base.userdata);
  40209. +
  40210. + kfree(service);
  40211. +}
  40212. +
  40213. +int
  40214. +vchiq_get_client_id(VCHIQ_SERVICE_HANDLE_T handle)
  40215. +{
  40216. + VCHIQ_SERVICE_T *service = find_service_by_handle(handle);
  40217. + int id;
  40218. +
  40219. + id = service ? service->client_id : 0;
  40220. + if (service)
  40221. + unlock_service(service);
  40222. +
  40223. + return id;
  40224. +}
  40225. +
  40226. +void *
  40227. +vchiq_get_service_userdata(VCHIQ_SERVICE_HANDLE_T handle)
  40228. +{
  40229. + VCHIQ_SERVICE_T *service = handle_to_service(handle);
  40230. +
  40231. + return service ? service->base.userdata : NULL;
  40232. +}
  40233. +
  40234. +int
  40235. +vchiq_get_service_fourcc(VCHIQ_SERVICE_HANDLE_T handle)
  40236. +{
  40237. + VCHIQ_SERVICE_T *service = handle_to_service(handle);
  40238. +
  40239. + return service ? service->base.fourcc : 0;
  40240. +}
  40241. +
  40242. +static void
  40243. +mark_service_closing_internal(VCHIQ_SERVICE_T *service, int sh_thread)
  40244. +{
  40245. + VCHIQ_STATE_T *state = service->state;
  40246. + VCHIQ_SERVICE_QUOTA_T *service_quota;
  40247. +
  40248. + service->closing = 1;
  40249. +
  40250. + /* Synchronise with other threads. */
  40251. + mutex_lock(&state->recycle_mutex);
  40252. + mutex_unlock(&state->recycle_mutex);
  40253. + if (!sh_thread || (state->conn_state != VCHIQ_CONNSTATE_PAUSE_SENT)) {
  40254. + /* If we're pausing then the slot_mutex is held until resume
  40255. + * by the slot handler. Therefore don't try to acquire this
  40256. + * mutex if we're the slot handler and in the pause sent state.
  40257. + * We don't need to in this case anyway. */
  40258. + mutex_lock(&state->slot_mutex);
  40259. + mutex_unlock(&state->slot_mutex);
  40260. + }
  40261. +
  40262. + /* Unblock any sending thread. */
  40263. + service_quota = &state->service_quotas[service->localport];
  40264. + up(&service_quota->quota_event);
  40265. +}
  40266. +
  40267. +static void
  40268. +mark_service_closing(VCHIQ_SERVICE_T *service)
  40269. +{
  40270. + mark_service_closing_internal(service, 0);
  40271. +}
  40272. +
  40273. +static inline VCHIQ_STATUS_T
  40274. +make_service_callback(VCHIQ_SERVICE_T *service, VCHIQ_REASON_T reason,
  40275. + VCHIQ_HEADER_T *header, void *bulk_userdata)
  40276. +{
  40277. + VCHIQ_STATUS_T status;
  40278. + vchiq_log_trace(vchiq_core_log_level, "%d: callback:%d (%s, %x, %x)",
  40279. + service->state->id, service->localport, reason_names[reason],
  40280. + (unsigned int)header, (unsigned int)bulk_userdata);
  40281. + status = service->base.callback(reason, header, service->handle,
  40282. + bulk_userdata);
  40283. + if (status == VCHIQ_ERROR) {
  40284. + vchiq_log_warning(vchiq_core_log_level,
  40285. + "%d: ignoring ERROR from callback to service %x",
  40286. + service->state->id, service->handle);
  40287. + status = VCHIQ_SUCCESS;
  40288. + }
  40289. + return status;
  40290. +}
  40291. +
  40292. +inline void
  40293. +vchiq_set_conn_state(VCHIQ_STATE_T *state, VCHIQ_CONNSTATE_T newstate)
  40294. +{
  40295. + VCHIQ_CONNSTATE_T oldstate = state->conn_state;
  40296. + vchiq_log_info(vchiq_core_log_level, "%d: %s->%s", state->id,
  40297. + conn_state_names[oldstate],
  40298. + conn_state_names[newstate]);
  40299. + state->conn_state = newstate;
  40300. + vchiq_platform_conn_state_changed(state, oldstate, newstate);
  40301. +}
  40302. +
  40303. +static inline void
  40304. +remote_event_create(REMOTE_EVENT_T *event)
  40305. +{
  40306. + event->armed = 0;
  40307. + /* Don't clear the 'fired' flag because it may already have been set
  40308. + ** by the other side. */
  40309. + sema_init(event->event, 0);
  40310. +}
  40311. +
  40312. +static inline void
  40313. +remote_event_destroy(REMOTE_EVENT_T *event)
  40314. +{
  40315. + (void)event;
  40316. +}
  40317. +
  40318. +static inline int
  40319. +remote_event_wait(REMOTE_EVENT_T *event)
  40320. +{
  40321. + if (!event->fired) {
  40322. + event->armed = 1;
  40323. + dsb();
  40324. + if (!event->fired) {
  40325. + if (down_interruptible(event->event) != 0) {
  40326. + event->armed = 0;
  40327. + return 0;
  40328. + }
  40329. + }
  40330. + event->armed = 0;
  40331. + wmb();
  40332. + }
  40333. +
  40334. + event->fired = 0;
  40335. + return 1;
  40336. +}
  40337. +
  40338. +static inline void
  40339. +remote_event_signal_local(REMOTE_EVENT_T *event)
  40340. +{
  40341. + event->armed = 0;
  40342. + up(event->event);
  40343. +}
  40344. +
  40345. +static inline void
  40346. +remote_event_poll(REMOTE_EVENT_T *event)
  40347. +{
  40348. + if (event->fired && event->armed)
  40349. + remote_event_signal_local(event);
  40350. +}
  40351. +
  40352. +void
  40353. +remote_event_pollall(VCHIQ_STATE_T *state)
  40354. +{
  40355. + remote_event_poll(&state->local->sync_trigger);
  40356. + remote_event_poll(&state->local->sync_release);
  40357. + remote_event_poll(&state->local->trigger);
  40358. + remote_event_poll(&state->local->recycle);
  40359. +}
  40360. +
  40361. +/* Round up message sizes so that any space at the end of a slot is always big
  40362. +** enough for a header. This relies on header size being a power of two, which
  40363. +** has been verified earlier by a static assertion. */
  40364. +
  40365. +static inline unsigned int
  40366. +calc_stride(unsigned int size)
  40367. +{
  40368. + /* Allow room for the header */
  40369. + size += sizeof(VCHIQ_HEADER_T);
  40370. +
  40371. + /* Round up */
  40372. + return (size + sizeof(VCHIQ_HEADER_T) - 1) & ~(sizeof(VCHIQ_HEADER_T)
  40373. + - 1);
  40374. +}
  40375. +
  40376. +/* Called by the slot handler thread */
  40377. +static VCHIQ_SERVICE_T *
  40378. +get_listening_service(VCHIQ_STATE_T *state, int fourcc)
  40379. +{
  40380. + int i;
  40381. +
  40382. + WARN_ON(fourcc == VCHIQ_FOURCC_INVALID);
  40383. +
  40384. + for (i = 0; i < state->unused_service; i++) {
  40385. + VCHIQ_SERVICE_T *service = state->services[i];
  40386. + if (service &&
  40387. + (service->public_fourcc == fourcc) &&
  40388. + ((service->srvstate == VCHIQ_SRVSTATE_LISTENING) ||
  40389. + ((service->srvstate == VCHIQ_SRVSTATE_OPEN) &&
  40390. + (service->remoteport == VCHIQ_PORT_FREE)))) {
  40391. + lock_service(service);
  40392. + return service;
  40393. + }
  40394. + }
  40395. +
  40396. + return NULL;
  40397. +}
  40398. +
  40399. +/* Called by the slot handler thread */
  40400. +static VCHIQ_SERVICE_T *
  40401. +get_connected_service(VCHIQ_STATE_T *state, unsigned int port)
  40402. +{
  40403. + int i;
  40404. + for (i = 0; i < state->unused_service; i++) {
  40405. + VCHIQ_SERVICE_T *service = state->services[i];
  40406. + if (service && (service->srvstate == VCHIQ_SRVSTATE_OPEN)
  40407. + && (service->remoteport == port)) {
  40408. + lock_service(service);
  40409. + return service;
  40410. + }
  40411. + }
  40412. + return NULL;
  40413. +}
  40414. +
  40415. +inline void
  40416. +request_poll(VCHIQ_STATE_T *state, VCHIQ_SERVICE_T *service, int poll_type)
  40417. +{
  40418. + uint32_t value;
  40419. +
  40420. + if (service) {
  40421. + do {
  40422. + value = atomic_read(&service->poll_flags);
  40423. + } while (atomic_cmpxchg(&service->poll_flags, value,
  40424. + value | (1 << poll_type)) != value);
  40425. +
  40426. + do {
  40427. + value = atomic_read(&state->poll_services[
  40428. + service->localport>>5]);
  40429. + } while (atomic_cmpxchg(
  40430. + &state->poll_services[service->localport>>5],
  40431. + value, value | (1 << (service->localport & 0x1f)))
  40432. + != value);
  40433. + }
  40434. +
  40435. + state->poll_needed = 1;
  40436. + wmb();
  40437. +
  40438. + /* ... and ensure the slot handler runs. */
  40439. + remote_event_signal_local(&state->local->trigger);
  40440. +}
  40441. +
  40442. +/* Called from queue_message, by the slot handler and application threads,
  40443. +** with slot_mutex held */
  40444. +static VCHIQ_HEADER_T *
  40445. +reserve_space(VCHIQ_STATE_T *state, int space, int is_blocking)
  40446. +{
  40447. + VCHIQ_SHARED_STATE_T *local = state->local;
  40448. + int tx_pos = state->local_tx_pos;
  40449. + int slot_space = VCHIQ_SLOT_SIZE - (tx_pos & VCHIQ_SLOT_MASK);
  40450. +
  40451. + if (space > slot_space) {
  40452. + VCHIQ_HEADER_T *header;
  40453. + /* Fill the remaining space with padding */
  40454. + WARN_ON(state->tx_data == NULL);
  40455. + header = (VCHIQ_HEADER_T *)
  40456. + (state->tx_data + (tx_pos & VCHIQ_SLOT_MASK));
  40457. + header->msgid = VCHIQ_MSGID_PADDING;
  40458. + header->size = slot_space - sizeof(VCHIQ_HEADER_T);
  40459. +
  40460. + tx_pos += slot_space;
  40461. + }
  40462. +
  40463. + /* If necessary, get the next slot. */
  40464. + if ((tx_pos & VCHIQ_SLOT_MASK) == 0) {
  40465. + int slot_index;
  40466. +
  40467. + /* If there is no free slot... */
  40468. +
  40469. + if (down_trylock(&state->slot_available_event) != 0) {
  40470. + /* ...wait for one. */
  40471. +
  40472. + VCHIQ_STATS_INC(state, slot_stalls);
  40473. +
  40474. + /* But first, flush through the last slot. */
  40475. + state->local_tx_pos = tx_pos;
  40476. + local->tx_pos = tx_pos;
  40477. + remote_event_signal(&state->remote->trigger);
  40478. +
  40479. + if (!is_blocking ||
  40480. + (down_interruptible(
  40481. + &state->slot_available_event) != 0))
  40482. + return NULL; /* No space available */
  40483. + }
  40484. +
  40485. + BUG_ON(tx_pos ==
  40486. + (state->slot_queue_available * VCHIQ_SLOT_SIZE));
  40487. +
  40488. + slot_index = local->slot_queue[
  40489. + SLOT_QUEUE_INDEX_FROM_POS(tx_pos) &
  40490. + VCHIQ_SLOT_QUEUE_MASK];
  40491. + state->tx_data =
  40492. + (char *)SLOT_DATA_FROM_INDEX(state, slot_index);
  40493. + }
  40494. +
  40495. + state->local_tx_pos = tx_pos + space;
  40496. +
  40497. + return (VCHIQ_HEADER_T *)(state->tx_data + (tx_pos & VCHIQ_SLOT_MASK));
  40498. +}
  40499. +
  40500. +/* Called by the recycle thread. */
  40501. +static void
  40502. +process_free_queue(VCHIQ_STATE_T *state)
  40503. +{
  40504. + VCHIQ_SHARED_STATE_T *local = state->local;
  40505. + BITSET_T service_found[BITSET_SIZE(VCHIQ_MAX_SERVICES)];
  40506. + int slot_queue_available;
  40507. +
  40508. + /* Use a read memory barrier to ensure that any state that may have
  40509. + ** been modified by another thread is not masked by stale prefetched
  40510. + ** values. */
  40511. + rmb();
  40512. +
  40513. + /* Find slots which have been freed by the other side, and return them
  40514. + ** to the available queue. */
  40515. + slot_queue_available = state->slot_queue_available;
  40516. +
  40517. + while (slot_queue_available != local->slot_queue_recycle) {
  40518. + unsigned int pos;
  40519. + int slot_index = local->slot_queue[slot_queue_available++ &
  40520. + VCHIQ_SLOT_QUEUE_MASK];
  40521. + char *data = (char *)SLOT_DATA_FROM_INDEX(state, slot_index);
  40522. + int data_found = 0;
  40523. +
  40524. + vchiq_log_trace(vchiq_core_log_level, "%d: pfq %d=%x %x %x",
  40525. + state->id, slot_index, (unsigned int)data,
  40526. + local->slot_queue_recycle, slot_queue_available);
  40527. +
  40528. + /* Initialise the bitmask for services which have used this
  40529. + ** slot */
  40530. + BITSET_ZERO(service_found);
  40531. +
  40532. + pos = 0;
  40533. +
  40534. + while (pos < VCHIQ_SLOT_SIZE) {
  40535. + VCHIQ_HEADER_T *header =
  40536. + (VCHIQ_HEADER_T *)(data + pos);
  40537. + int msgid = header->msgid;
  40538. + if (VCHIQ_MSG_TYPE(msgid) == VCHIQ_MSG_DATA) {
  40539. + int port = VCHIQ_MSG_SRCPORT(msgid);
  40540. + VCHIQ_SERVICE_QUOTA_T *service_quota =
  40541. + &state->service_quotas[port];
  40542. + int count;
  40543. + spin_lock(&quota_spinlock);
  40544. + count = service_quota->message_use_count;
  40545. + if (count > 0)
  40546. + service_quota->message_use_count =
  40547. + count - 1;
  40548. + spin_unlock(&quota_spinlock);
  40549. +
  40550. + if (count == service_quota->message_quota)
  40551. + /* Signal the service that it
  40552. + ** has dropped below its quota
  40553. + */
  40554. + up(&service_quota->quota_event);
  40555. + else if (count == 0) {
  40556. + vchiq_log_error(vchiq_core_log_level,
  40557. + "service %d "
  40558. + "message_use_count=%d "
  40559. + "(header %x, msgid %x, "
  40560. + "header->msgid %x, "
  40561. + "header->size %x)",
  40562. + port,
  40563. + service_quota->
  40564. + message_use_count,
  40565. + (unsigned int)header, msgid,
  40566. + header->msgid,
  40567. + header->size);
  40568. + WARN(1, "invalid message use count\n");
  40569. + }
  40570. + if (!BITSET_IS_SET(service_found, port)) {
  40571. + /* Set the found bit for this service */
  40572. + BITSET_SET(service_found, port);
  40573. +
  40574. + spin_lock(&quota_spinlock);
  40575. + count = service_quota->slot_use_count;
  40576. + if (count > 0)
  40577. + service_quota->slot_use_count =
  40578. + count - 1;
  40579. + spin_unlock(&quota_spinlock);
  40580. +
  40581. + if (count > 0) {
  40582. + /* Signal the service in case
  40583. + ** it has dropped below its
  40584. + ** quota */
  40585. + up(&service_quota->quota_event);
  40586. + vchiq_log_trace(
  40587. + vchiq_core_log_level,
  40588. + "%d: pfq:%d %x@%x - "
  40589. + "slot_use->%d",
  40590. + state->id, port,
  40591. + header->size,
  40592. + (unsigned int)header,
  40593. + count - 1);
  40594. + } else {
  40595. + vchiq_log_error(
  40596. + vchiq_core_log_level,
  40597. + "service %d "
  40598. + "slot_use_count"
  40599. + "=%d (header %x"
  40600. + ", msgid %x, "
  40601. + "header->msgid"
  40602. + " %x, header->"
  40603. + "size %x)",
  40604. + port, count,
  40605. + (unsigned int)header,
  40606. + msgid,
  40607. + header->msgid,
  40608. + header->size);
  40609. + WARN(1, "bad slot use count\n");
  40610. + }
  40611. + }
  40612. +
  40613. + data_found = 1;
  40614. + }
  40615. +
  40616. + pos += calc_stride(header->size);
  40617. + if (pos > VCHIQ_SLOT_SIZE) {
  40618. + vchiq_log_error(vchiq_core_log_level,
  40619. + "pfq - pos %x: header %x, msgid %x, "
  40620. + "header->msgid %x, header->size %x",
  40621. + pos, (unsigned int)header, msgid,
  40622. + header->msgid, header->size);
  40623. + WARN(1, "invalid slot position\n");
  40624. + }
  40625. + }
  40626. +
  40627. + if (data_found) {
  40628. + int count;
  40629. + spin_lock(&quota_spinlock);
  40630. + count = state->data_use_count;
  40631. + if (count > 0)
  40632. + state->data_use_count =
  40633. + count - 1;
  40634. + spin_unlock(&quota_spinlock);
  40635. + if (count == state->data_quota)
  40636. + up(&state->data_quota_event);
  40637. + }
  40638. +
  40639. + state->slot_queue_available = slot_queue_available;
  40640. + up(&state->slot_available_event);
  40641. + }
  40642. +}
  40643. +
  40644. +/* Called by the slot handler and application threads */
  40645. +static VCHIQ_STATUS_T
  40646. +queue_message(VCHIQ_STATE_T *state, VCHIQ_SERVICE_T *service,
  40647. + int msgid, const VCHIQ_ELEMENT_T *elements,
  40648. + int count, int size, int flags)
  40649. +{
  40650. + VCHIQ_SHARED_STATE_T *local;
  40651. + VCHIQ_SERVICE_QUOTA_T *service_quota = NULL;
  40652. + VCHIQ_HEADER_T *header;
  40653. + int type = VCHIQ_MSG_TYPE(msgid);
  40654. +
  40655. + unsigned int stride;
  40656. +
  40657. + local = state->local;
  40658. +
  40659. + stride = calc_stride(size);
  40660. +
  40661. + WARN_ON(!(stride <= VCHIQ_SLOT_SIZE));
  40662. +
  40663. + if (!(flags & QMFLAGS_NO_MUTEX_LOCK) &&
  40664. + (mutex_lock_interruptible(&state->slot_mutex) != 0))
  40665. + return VCHIQ_RETRY;
  40666. +
  40667. + if (type == VCHIQ_MSG_DATA) {
  40668. + int tx_end_index;
  40669. +
  40670. + BUG_ON(!service);
  40671. + BUG_ON((flags & (QMFLAGS_NO_MUTEX_LOCK |
  40672. + QMFLAGS_NO_MUTEX_UNLOCK)) != 0);
  40673. +
  40674. + if (service->closing) {
  40675. + /* The service has been closed */
  40676. + mutex_unlock(&state->slot_mutex);
  40677. + return VCHIQ_ERROR;
  40678. + }
  40679. +
  40680. + service_quota = &state->service_quotas[service->localport];
  40681. +
  40682. + spin_lock(&quota_spinlock);
  40683. +
  40684. + /* Ensure this service doesn't use more than its quota of
  40685. + ** messages or slots */
  40686. + tx_end_index = SLOT_QUEUE_INDEX_FROM_POS(
  40687. + state->local_tx_pos + stride - 1);
  40688. +
  40689. + /* Ensure data messages don't use more than their quota of
  40690. + ** slots */
  40691. + while ((tx_end_index != state->previous_data_index) &&
  40692. + (state->data_use_count == state->data_quota)) {
  40693. + VCHIQ_STATS_INC(state, data_stalls);
  40694. + spin_unlock(&quota_spinlock);
  40695. + mutex_unlock(&state->slot_mutex);
  40696. +
  40697. + if (down_interruptible(&state->data_quota_event)
  40698. + != 0)
  40699. + return VCHIQ_RETRY;
  40700. +
  40701. + mutex_lock(&state->slot_mutex);
  40702. + spin_lock(&quota_spinlock);
  40703. + tx_end_index = SLOT_QUEUE_INDEX_FROM_POS(
  40704. + state->local_tx_pos + stride - 1);
  40705. + if ((tx_end_index == state->previous_data_index) ||
  40706. + (state->data_use_count < state->data_quota)) {
  40707. + /* Pass the signal on to other waiters */
  40708. + up(&state->data_quota_event);
  40709. + break;
  40710. + }
  40711. + }
  40712. +
  40713. + while ((service_quota->message_use_count ==
  40714. + service_quota->message_quota) ||
  40715. + ((tx_end_index != service_quota->previous_tx_index) &&
  40716. + (service_quota->slot_use_count ==
  40717. + service_quota->slot_quota))) {
  40718. + spin_unlock(&quota_spinlock);
  40719. + vchiq_log_trace(vchiq_core_log_level,
  40720. + "%d: qm:%d %s,%x - quota stall "
  40721. + "(msg %d, slot %d)",
  40722. + state->id, service->localport,
  40723. + msg_type_str(type), size,
  40724. + service_quota->message_use_count,
  40725. + service_quota->slot_use_count);
  40726. + VCHIQ_SERVICE_STATS_INC(service, quota_stalls);
  40727. + mutex_unlock(&state->slot_mutex);
  40728. + if (down_interruptible(&service_quota->quota_event)
  40729. + != 0)
  40730. + return VCHIQ_RETRY;
  40731. + if (service->closing)
  40732. + return VCHIQ_ERROR;
  40733. + if (mutex_lock_interruptible(&state->slot_mutex) != 0)
  40734. + return VCHIQ_RETRY;
  40735. + if (service->srvstate != VCHIQ_SRVSTATE_OPEN) {
  40736. + /* The service has been closed */
  40737. + mutex_unlock(&state->slot_mutex);
  40738. + return VCHIQ_ERROR;
  40739. + }
  40740. + spin_lock(&quota_spinlock);
  40741. + tx_end_index = SLOT_QUEUE_INDEX_FROM_POS(
  40742. + state->local_tx_pos + stride - 1);
  40743. + }
  40744. +
  40745. + spin_unlock(&quota_spinlock);
  40746. + }
  40747. +
  40748. + header = reserve_space(state, stride, flags & QMFLAGS_IS_BLOCKING);
  40749. +
  40750. + if (!header) {
  40751. + if (service)
  40752. + VCHIQ_SERVICE_STATS_INC(service, slot_stalls);
  40753. + /* In the event of a failure, return the mutex to the
  40754. + state it was in */
  40755. + if (!(flags & QMFLAGS_NO_MUTEX_LOCK))
  40756. + mutex_unlock(&state->slot_mutex);
  40757. + return VCHIQ_RETRY;
  40758. + }
  40759. +
  40760. + if (type == VCHIQ_MSG_DATA) {
  40761. + int i, pos;
  40762. + int tx_end_index;
  40763. + int slot_use_count;
  40764. +
  40765. + vchiq_log_info(vchiq_core_log_level,
  40766. + "%d: qm %s@%x,%x (%d->%d)",
  40767. + state->id,
  40768. + msg_type_str(VCHIQ_MSG_TYPE(msgid)),
  40769. + (unsigned int)header, size,
  40770. + VCHIQ_MSG_SRCPORT(msgid),
  40771. + VCHIQ_MSG_DSTPORT(msgid));
  40772. +
  40773. + BUG_ON(!service);
  40774. + BUG_ON((flags & (QMFLAGS_NO_MUTEX_LOCK |
  40775. + QMFLAGS_NO_MUTEX_UNLOCK)) != 0);
  40776. +
  40777. + for (i = 0, pos = 0; i < (unsigned int)count;
  40778. + pos += elements[i++].size)
  40779. + if (elements[i].size) {
  40780. + if (vchiq_copy_from_user
  40781. + (header->data + pos, elements[i].data,
  40782. + (size_t) elements[i].size) !=
  40783. + VCHIQ_SUCCESS) {
  40784. + mutex_unlock(&state->slot_mutex);
  40785. + VCHIQ_SERVICE_STATS_INC(service,
  40786. + error_count);
  40787. + return VCHIQ_ERROR;
  40788. + }
  40789. + if (i == 0) {
  40790. + if (SRVTRACE_ENABLED(service,
  40791. + VCHIQ_LOG_INFO))
  40792. + vchiq_log_dump_mem("Sent", 0,
  40793. + header->data + pos,
  40794. + min(64u,
  40795. + elements[0].size));
  40796. + }
  40797. + }
  40798. +
  40799. + spin_lock(&quota_spinlock);
  40800. + service_quota->message_use_count++;
  40801. +
  40802. + tx_end_index =
  40803. + SLOT_QUEUE_INDEX_FROM_POS(state->local_tx_pos - 1);
  40804. +
  40805. + /* If this transmission can't fit in the last slot used by any
  40806. + ** service, the data_use_count must be increased. */
  40807. + if (tx_end_index != state->previous_data_index) {
  40808. + state->previous_data_index = tx_end_index;
  40809. + state->data_use_count++;
  40810. + }
  40811. +
  40812. + /* If this isn't the same slot last used by this service,
  40813. + ** the service's slot_use_count must be increased. */
  40814. + if (tx_end_index != service_quota->previous_tx_index) {
  40815. + service_quota->previous_tx_index = tx_end_index;
  40816. + slot_use_count = ++service_quota->slot_use_count;
  40817. + } else {
  40818. + slot_use_count = 0;
  40819. + }
  40820. +
  40821. + spin_unlock(&quota_spinlock);
  40822. +
  40823. + if (slot_use_count)
  40824. + vchiq_log_trace(vchiq_core_log_level,
  40825. + "%d: qm:%d %s,%x - slot_use->%d (hdr %p)",
  40826. + state->id, service->localport,
  40827. + msg_type_str(VCHIQ_MSG_TYPE(msgid)), size,
  40828. + slot_use_count, header);
  40829. +
  40830. + VCHIQ_SERVICE_STATS_INC(service, ctrl_tx_count);
  40831. + VCHIQ_SERVICE_STATS_ADD(service, ctrl_tx_bytes, size);
  40832. + } else {
  40833. + vchiq_log_info(vchiq_core_log_level,
  40834. + "%d: qm %s@%x,%x (%d->%d)", state->id,
  40835. + msg_type_str(VCHIQ_MSG_TYPE(msgid)),
  40836. + (unsigned int)header, size,
  40837. + VCHIQ_MSG_SRCPORT(msgid),
  40838. + VCHIQ_MSG_DSTPORT(msgid));
  40839. + if (size != 0) {
  40840. + WARN_ON(!((count == 1) && (size == elements[0].size)));
  40841. + memcpy(header->data, elements[0].data,
  40842. + elements[0].size);
  40843. + }
  40844. + VCHIQ_STATS_INC(state, ctrl_tx_count);
  40845. + }
  40846. +
  40847. + header->msgid = msgid;
  40848. + header->size = size;
  40849. +
  40850. + {
  40851. + int svc_fourcc;
  40852. +
  40853. + svc_fourcc = service
  40854. + ? service->base.fourcc
  40855. + : VCHIQ_MAKE_FOURCC('?', '?', '?', '?');
  40856. +
  40857. + vchiq_log_info(SRVTRACE_LEVEL(service),
  40858. + "Sent Msg %s(%u) to %c%c%c%c s:%u d:%d len:%d",
  40859. + msg_type_str(VCHIQ_MSG_TYPE(msgid)),
  40860. + VCHIQ_MSG_TYPE(msgid),
  40861. + VCHIQ_FOURCC_AS_4CHARS(svc_fourcc),
  40862. + VCHIQ_MSG_SRCPORT(msgid),
  40863. + VCHIQ_MSG_DSTPORT(msgid),
  40864. + size);
  40865. + }
  40866. +
  40867. + /* Make sure the new header is visible to the peer. */
  40868. + wmb();
  40869. +
  40870. + /* Make the new tx_pos visible to the peer. */
  40871. + local->tx_pos = state->local_tx_pos;
  40872. + wmb();
  40873. +
  40874. + if (service && (type == VCHIQ_MSG_CLOSE))
  40875. + vchiq_set_service_state(service, VCHIQ_SRVSTATE_CLOSESENT);
  40876. +
  40877. + if (!(flags & QMFLAGS_NO_MUTEX_UNLOCK))
  40878. + mutex_unlock(&state->slot_mutex);
  40879. +
  40880. + remote_event_signal(&state->remote->trigger);
  40881. +
  40882. + return VCHIQ_SUCCESS;
  40883. +}
  40884. +
  40885. +/* Called by the slot handler and application threads */
  40886. +static VCHIQ_STATUS_T
  40887. +queue_message_sync(VCHIQ_STATE_T *state, VCHIQ_SERVICE_T *service,
  40888. + int msgid, const VCHIQ_ELEMENT_T *elements,
  40889. + int count, int size, int is_blocking)
  40890. +{
  40891. + VCHIQ_SHARED_STATE_T *local;
  40892. + VCHIQ_HEADER_T *header;
  40893. +
  40894. + local = state->local;
  40895. +
  40896. + if ((VCHIQ_MSG_TYPE(msgid) != VCHIQ_MSG_RESUME) &&
  40897. + (mutex_lock_interruptible(&state->sync_mutex) != 0))
  40898. + return VCHIQ_RETRY;
  40899. +
  40900. + remote_event_wait(&local->sync_release);
  40901. +
  40902. + rmb();
  40903. +
  40904. + header = (VCHIQ_HEADER_T *)SLOT_DATA_FROM_INDEX(state,
  40905. + local->slot_sync);
  40906. +
  40907. + {
  40908. + int oldmsgid = header->msgid;
  40909. + if (oldmsgid != VCHIQ_MSGID_PADDING)
  40910. + vchiq_log_error(vchiq_core_log_level,
  40911. + "%d: qms - msgid %x, not PADDING",
  40912. + state->id, oldmsgid);
  40913. + }
  40914. +
  40915. + if (service) {
  40916. + int i, pos;
  40917. +
  40918. + vchiq_log_info(vchiq_sync_log_level,
  40919. + "%d: qms %s@%x,%x (%d->%d)", state->id,
  40920. + msg_type_str(VCHIQ_MSG_TYPE(msgid)),
  40921. + (unsigned int)header, size,
  40922. + VCHIQ_MSG_SRCPORT(msgid),
  40923. + VCHIQ_MSG_DSTPORT(msgid));
  40924. +
  40925. + for (i = 0, pos = 0; i < (unsigned int)count;
  40926. + pos += elements[i++].size)
  40927. + if (elements[i].size) {
  40928. + if (vchiq_copy_from_user
  40929. + (header->data + pos, elements[i].data,
  40930. + (size_t) elements[i].size) !=
  40931. + VCHIQ_SUCCESS) {
  40932. + mutex_unlock(&state->sync_mutex);
  40933. + VCHIQ_SERVICE_STATS_INC(service,
  40934. + error_count);
  40935. + return VCHIQ_ERROR;
  40936. + }
  40937. + if (i == 0) {
  40938. + if (vchiq_sync_log_level >=
  40939. + VCHIQ_LOG_TRACE)
  40940. + vchiq_log_dump_mem("Sent Sync",
  40941. + 0, header->data + pos,
  40942. + min(64u,
  40943. + elements[0].size));
  40944. + }
  40945. + }
  40946. +
  40947. + VCHIQ_SERVICE_STATS_INC(service, ctrl_tx_count);
  40948. + VCHIQ_SERVICE_STATS_ADD(service, ctrl_tx_bytes, size);
  40949. + } else {
  40950. + vchiq_log_info(vchiq_sync_log_level,
  40951. + "%d: qms %s@%x,%x (%d->%d)", state->id,
  40952. + msg_type_str(VCHIQ_MSG_TYPE(msgid)),
  40953. + (unsigned int)header, size,
  40954. + VCHIQ_MSG_SRCPORT(msgid),
  40955. + VCHIQ_MSG_DSTPORT(msgid));
  40956. + if (size != 0) {
  40957. + WARN_ON(!((count == 1) && (size == elements[0].size)));
  40958. + memcpy(header->data, elements[0].data,
  40959. + elements[0].size);
  40960. + }
  40961. + VCHIQ_STATS_INC(state, ctrl_tx_count);
  40962. + }
  40963. +
  40964. + header->size = size;
  40965. + header->msgid = msgid;
  40966. +
  40967. + if (vchiq_sync_log_level >= VCHIQ_LOG_TRACE) {
  40968. + int svc_fourcc;
  40969. +
  40970. + svc_fourcc = service
  40971. + ? service->base.fourcc
  40972. + : VCHIQ_MAKE_FOURCC('?', '?', '?', '?');
  40973. +
  40974. + vchiq_log_trace(vchiq_sync_log_level,
  40975. + "Sent Sync Msg %s(%u) to %c%c%c%c s:%u d:%d len:%d",
  40976. + msg_type_str(VCHIQ_MSG_TYPE(msgid)),
  40977. + VCHIQ_MSG_TYPE(msgid),
  40978. + VCHIQ_FOURCC_AS_4CHARS(svc_fourcc),
  40979. + VCHIQ_MSG_SRCPORT(msgid),
  40980. + VCHIQ_MSG_DSTPORT(msgid),
  40981. + size);
  40982. + }
  40983. +
  40984. + /* Make sure the new header is visible to the peer. */
  40985. + wmb();
  40986. +
  40987. + remote_event_signal(&state->remote->sync_trigger);
  40988. +
  40989. + if (VCHIQ_MSG_TYPE(msgid) != VCHIQ_MSG_PAUSE)
  40990. + mutex_unlock(&state->sync_mutex);
  40991. +
  40992. + return VCHIQ_SUCCESS;
  40993. +}
  40994. +
  40995. +static inline void
  40996. +claim_slot(VCHIQ_SLOT_INFO_T *slot)
  40997. +{
  40998. + slot->use_count++;
  40999. +}
  41000. +
  41001. +static void
  41002. +release_slot(VCHIQ_STATE_T *state, VCHIQ_SLOT_INFO_T *slot_info,
  41003. + VCHIQ_HEADER_T *header, VCHIQ_SERVICE_T *service)
  41004. +{
  41005. + int release_count;
  41006. +
  41007. + mutex_lock(&state->recycle_mutex);
  41008. +
  41009. + if (header) {
  41010. + int msgid = header->msgid;
  41011. + if (((msgid & VCHIQ_MSGID_CLAIMED) == 0) ||
  41012. + (service && service->closing)) {
  41013. + mutex_unlock(&state->recycle_mutex);
  41014. + return;
  41015. + }
  41016. +
  41017. + /* Rewrite the message header to prevent a double
  41018. + ** release */
  41019. + header->msgid = msgid & ~VCHIQ_MSGID_CLAIMED;
  41020. + }
  41021. +
  41022. + release_count = slot_info->release_count;
  41023. + slot_info->release_count = ++release_count;
  41024. +
  41025. + if (release_count == slot_info->use_count) {
  41026. + int slot_queue_recycle;
  41027. + /* Add to the freed queue */
  41028. +
  41029. + /* A read barrier is necessary here to prevent speculative
  41030. + ** fetches of remote->slot_queue_recycle from overtaking the
  41031. + ** mutex. */
  41032. + rmb();
  41033. +
  41034. + slot_queue_recycle = state->remote->slot_queue_recycle;
  41035. + state->remote->slot_queue[slot_queue_recycle &
  41036. + VCHIQ_SLOT_QUEUE_MASK] =
  41037. + SLOT_INDEX_FROM_INFO(state, slot_info);
  41038. + state->remote->slot_queue_recycle = slot_queue_recycle + 1;
  41039. + vchiq_log_info(vchiq_core_log_level,
  41040. + "%d: release_slot %d - recycle->%x",
  41041. + state->id, SLOT_INDEX_FROM_INFO(state, slot_info),
  41042. + state->remote->slot_queue_recycle);
  41043. +
  41044. + /* A write barrier is necessary, but remote_event_signal
  41045. + ** contains one. */
  41046. + remote_event_signal(&state->remote->recycle);
  41047. + }
  41048. +
  41049. + mutex_unlock(&state->recycle_mutex);
  41050. +}
  41051. +
  41052. +/* Called by the slot handler - don't hold the bulk mutex */
  41053. +static VCHIQ_STATUS_T
  41054. +notify_bulks(VCHIQ_SERVICE_T *service, VCHIQ_BULK_QUEUE_T *queue,
  41055. + int retry_poll)
  41056. +{
  41057. + VCHIQ_STATUS_T status = VCHIQ_SUCCESS;
  41058. +
  41059. + vchiq_log_trace(vchiq_core_log_level,
  41060. + "%d: nb:%d %cx - p=%x rn=%x r=%x",
  41061. + service->state->id, service->localport,
  41062. + (queue == &service->bulk_tx) ? 't' : 'r',
  41063. + queue->process, queue->remote_notify, queue->remove);
  41064. +
  41065. + if (service->state->is_master) {
  41066. + while (queue->remote_notify != queue->process) {
  41067. + VCHIQ_BULK_T *bulk =
  41068. + &queue->bulks[BULK_INDEX(queue->remote_notify)];
  41069. + int msgtype = (bulk->dir == VCHIQ_BULK_TRANSMIT) ?
  41070. + VCHIQ_MSG_BULK_RX_DONE : VCHIQ_MSG_BULK_TX_DONE;
  41071. + int msgid = VCHIQ_MAKE_MSG(msgtype, service->localport,
  41072. + service->remoteport);
  41073. + VCHIQ_ELEMENT_T element = { &bulk->actual, 4 };
  41074. + /* Only reply to non-dummy bulk requests */
  41075. + if (bulk->remote_data) {
  41076. + status = queue_message(service->state, NULL,
  41077. + msgid, &element, 1, 4, 0);
  41078. + if (status != VCHIQ_SUCCESS)
  41079. + break;
  41080. + }
  41081. + queue->remote_notify++;
  41082. + }
  41083. + } else {
  41084. + queue->remote_notify = queue->process;
  41085. + }
  41086. +
  41087. + if (status == VCHIQ_SUCCESS) {
  41088. + while (queue->remove != queue->remote_notify) {
  41089. + VCHIQ_BULK_T *bulk =
  41090. + &queue->bulks[BULK_INDEX(queue->remove)];
  41091. +
  41092. + /* Only generate callbacks for non-dummy bulk
  41093. + ** requests, and non-terminated services */
  41094. + if (bulk->data && service->instance) {
  41095. + if (bulk->actual != VCHIQ_BULK_ACTUAL_ABORTED) {
  41096. + if (bulk->dir == VCHIQ_BULK_TRANSMIT) {
  41097. + VCHIQ_SERVICE_STATS_INC(service,
  41098. + bulk_tx_count);
  41099. + VCHIQ_SERVICE_STATS_ADD(service,
  41100. + bulk_tx_bytes,
  41101. + bulk->actual);
  41102. + } else {
  41103. + VCHIQ_SERVICE_STATS_INC(service,
  41104. + bulk_rx_count);
  41105. + VCHIQ_SERVICE_STATS_ADD(service,
  41106. + bulk_rx_bytes,
  41107. + bulk->actual);
  41108. + }
  41109. + } else {
  41110. + VCHIQ_SERVICE_STATS_INC(service,
  41111. + bulk_aborted_count);
  41112. + }
  41113. + if (bulk->mode == VCHIQ_BULK_MODE_BLOCKING) {
  41114. + struct bulk_waiter *waiter;
  41115. + spin_lock(&bulk_waiter_spinlock);
  41116. + waiter = bulk->userdata;
  41117. + if (waiter) {
  41118. + waiter->actual = bulk->actual;
  41119. + up(&waiter->event);
  41120. + }
  41121. + spin_unlock(&bulk_waiter_spinlock);
  41122. + } else if (bulk->mode ==
  41123. + VCHIQ_BULK_MODE_CALLBACK) {
  41124. + VCHIQ_REASON_T reason = (bulk->dir ==
  41125. + VCHIQ_BULK_TRANSMIT) ?
  41126. + ((bulk->actual ==
  41127. + VCHIQ_BULK_ACTUAL_ABORTED) ?
  41128. + VCHIQ_BULK_TRANSMIT_ABORTED :
  41129. + VCHIQ_BULK_TRANSMIT_DONE) :
  41130. + ((bulk->actual ==
  41131. + VCHIQ_BULK_ACTUAL_ABORTED) ?
  41132. + VCHIQ_BULK_RECEIVE_ABORTED :
  41133. + VCHIQ_BULK_RECEIVE_DONE);
  41134. + status = make_service_callback(service,
  41135. + reason, NULL, bulk->userdata);
  41136. + if (status == VCHIQ_RETRY)
  41137. + break;
  41138. + }
  41139. + }
  41140. +
  41141. + queue->remove++;
  41142. + up(&service->bulk_remove_event);
  41143. + }
  41144. + if (!retry_poll)
  41145. + status = VCHIQ_SUCCESS;
  41146. + }
  41147. +
  41148. + if (status == VCHIQ_RETRY)
  41149. + request_poll(service->state, service,
  41150. + (queue == &service->bulk_tx) ?
  41151. + VCHIQ_POLL_TXNOTIFY : VCHIQ_POLL_RXNOTIFY);
  41152. +
  41153. + return status;
  41154. +}
  41155. +
  41156. +/* Called by the slot handler thread */
  41157. +static void
  41158. +poll_services(VCHIQ_STATE_T *state)
  41159. +{
  41160. + int group, i;
  41161. +
  41162. + for (group = 0; group < BITSET_SIZE(state->unused_service); group++) {
  41163. + uint32_t flags;
  41164. + flags = atomic_xchg(&state->poll_services[group], 0);
  41165. + for (i = 0; flags; i++) {
  41166. + if (flags & (1 << i)) {
  41167. + VCHIQ_SERVICE_T *service =
  41168. + find_service_by_port(state,
  41169. + (group<<5) + i);
  41170. + uint32_t service_flags;
  41171. + flags &= ~(1 << i);
  41172. + if (!service)
  41173. + continue;
  41174. + service_flags =
  41175. + atomic_xchg(&service->poll_flags, 0);
  41176. + if (service_flags &
  41177. + (1 << VCHIQ_POLL_REMOVE)) {
  41178. + vchiq_log_info(vchiq_core_log_level,
  41179. + "%d: ps - remove %d<->%d",
  41180. + state->id, service->localport,
  41181. + service->remoteport);
  41182. +
  41183. + /* Make it look like a client, because
  41184. + it must be removed and not left in
  41185. + the LISTENING state. */
  41186. + service->public_fourcc =
  41187. + VCHIQ_FOURCC_INVALID;
  41188. +
  41189. + if (vchiq_close_service_internal(
  41190. + service, 0/*!close_recvd*/) !=
  41191. + VCHIQ_SUCCESS)
  41192. + request_poll(state, service,
  41193. + VCHIQ_POLL_REMOVE);
  41194. + } else if (service_flags &
  41195. + (1 << VCHIQ_POLL_TERMINATE)) {
  41196. + vchiq_log_info(vchiq_core_log_level,
  41197. + "%d: ps - terminate %d<->%d",
  41198. + state->id, service->localport,
  41199. + service->remoteport);
  41200. + if (vchiq_close_service_internal(
  41201. + service, 0/*!close_recvd*/) !=
  41202. + VCHIQ_SUCCESS)
  41203. + request_poll(state, service,
  41204. + VCHIQ_POLL_TERMINATE);
  41205. + }
  41206. + if (service_flags & (1 << VCHIQ_POLL_TXNOTIFY))
  41207. + notify_bulks(service,
  41208. + &service->bulk_tx,
  41209. + 1/*retry_poll*/);
  41210. + if (service_flags & (1 << VCHIQ_POLL_RXNOTIFY))
  41211. + notify_bulks(service,
  41212. + &service->bulk_rx,
  41213. + 1/*retry_poll*/);
  41214. + unlock_service(service);
  41215. + }
  41216. + }
  41217. + }
  41218. +}
  41219. +
  41220. +/* Called by the slot handler or application threads, holding the bulk mutex. */
  41221. +static int
  41222. +resolve_bulks(VCHIQ_SERVICE_T *service, VCHIQ_BULK_QUEUE_T *queue)
  41223. +{
  41224. + VCHIQ_STATE_T *state = service->state;
  41225. + int resolved = 0;
  41226. + int rc;
  41227. +
  41228. + while ((queue->process != queue->local_insert) &&
  41229. + (queue->process != queue->remote_insert)) {
  41230. + VCHIQ_BULK_T *bulk = &queue->bulks[BULK_INDEX(queue->process)];
  41231. +
  41232. + vchiq_log_trace(vchiq_core_log_level,
  41233. + "%d: rb:%d %cx - li=%x ri=%x p=%x",
  41234. + state->id, service->localport,
  41235. + (queue == &service->bulk_tx) ? 't' : 'r',
  41236. + queue->local_insert, queue->remote_insert,
  41237. + queue->process);
  41238. +
  41239. + WARN_ON(!((int)(queue->local_insert - queue->process) > 0));
  41240. + WARN_ON(!((int)(queue->remote_insert - queue->process) > 0));
  41241. +
  41242. + rc = mutex_lock_interruptible(&state->bulk_transfer_mutex);
  41243. + if (rc != 0)
  41244. + break;
  41245. +
  41246. + vchiq_transfer_bulk(bulk);
  41247. + mutex_unlock(&state->bulk_transfer_mutex);
  41248. +
  41249. + if (SRVTRACE_ENABLED(service, VCHIQ_LOG_INFO)) {
  41250. + const char *header = (queue == &service->bulk_tx) ?
  41251. + "Send Bulk to" : "Recv Bulk from";
  41252. + if (bulk->actual != VCHIQ_BULK_ACTUAL_ABORTED)
  41253. + vchiq_log_info(SRVTRACE_LEVEL(service),
  41254. + "%s %c%c%c%c d:%d len:%d %x<->%x",
  41255. + header,
  41256. + VCHIQ_FOURCC_AS_4CHARS(
  41257. + service->base.fourcc),
  41258. + service->remoteport,
  41259. + bulk->size,
  41260. + (unsigned int)bulk->data,
  41261. + (unsigned int)bulk->remote_data);
  41262. + else
  41263. + vchiq_log_info(SRVTRACE_LEVEL(service),
  41264. + "%s %c%c%c%c d:%d ABORTED - tx len:%d,"
  41265. + " rx len:%d %x<->%x",
  41266. + header,
  41267. + VCHIQ_FOURCC_AS_4CHARS(
  41268. + service->base.fourcc),
  41269. + service->remoteport,
  41270. + bulk->size,
  41271. + bulk->remote_size,
  41272. + (unsigned int)bulk->data,
  41273. + (unsigned int)bulk->remote_data);
  41274. + }
  41275. +
  41276. + vchiq_complete_bulk(bulk);
  41277. + queue->process++;
  41278. + resolved++;
  41279. + }
  41280. + return resolved;
  41281. +}
  41282. +
  41283. +/* Called with the bulk_mutex held */
  41284. +static void
  41285. +abort_outstanding_bulks(VCHIQ_SERVICE_T *service, VCHIQ_BULK_QUEUE_T *queue)
  41286. +{
  41287. + int is_tx = (queue == &service->bulk_tx);
  41288. + vchiq_log_trace(vchiq_core_log_level,
  41289. + "%d: aob:%d %cx - li=%x ri=%x p=%x",
  41290. + service->state->id, service->localport, is_tx ? 't' : 'r',
  41291. + queue->local_insert, queue->remote_insert, queue->process);
  41292. +
  41293. + WARN_ON(!((int)(queue->local_insert - queue->process) >= 0));
  41294. + WARN_ON(!((int)(queue->remote_insert - queue->process) >= 0));
  41295. +
  41296. + while ((queue->process != queue->local_insert) ||
  41297. + (queue->process != queue->remote_insert)) {
  41298. + VCHIQ_BULK_T *bulk = &queue->bulks[BULK_INDEX(queue->process)];
  41299. +
  41300. + if (queue->process == queue->remote_insert) {
  41301. + /* fabricate a matching dummy bulk */
  41302. + bulk->remote_data = NULL;
  41303. + bulk->remote_size = 0;
  41304. + queue->remote_insert++;
  41305. + }
  41306. +
  41307. + if (queue->process != queue->local_insert) {
  41308. + vchiq_complete_bulk(bulk);
  41309. +
  41310. + vchiq_log_info(SRVTRACE_LEVEL(service),
  41311. + "%s %c%c%c%c d:%d ABORTED - tx len:%d, "
  41312. + "rx len:%d",
  41313. + is_tx ? "Send Bulk to" : "Recv Bulk from",
  41314. + VCHIQ_FOURCC_AS_4CHARS(service->base.fourcc),
  41315. + service->remoteport,
  41316. + bulk->size,
  41317. + bulk->remote_size);
  41318. + } else {
  41319. + /* fabricate a matching dummy bulk */
  41320. + bulk->data = NULL;
  41321. + bulk->size = 0;
  41322. + bulk->actual = VCHIQ_BULK_ACTUAL_ABORTED;
  41323. + bulk->dir = is_tx ? VCHIQ_BULK_TRANSMIT :
  41324. + VCHIQ_BULK_RECEIVE;
  41325. + queue->local_insert++;
  41326. + }
  41327. +
  41328. + queue->process++;
  41329. + }
  41330. +}
  41331. +
  41332. +/* Called from the slot handler thread */
  41333. +static void
  41334. +pause_bulks(VCHIQ_STATE_T *state)
  41335. +{
  41336. + if (unlikely(atomic_inc_return(&pause_bulks_count) != 1)) {
  41337. + WARN_ON_ONCE(1);
  41338. + atomic_set(&pause_bulks_count, 1);
  41339. + return;
  41340. + }
  41341. +
  41342. + /* Block bulk transfers from all services */
  41343. + mutex_lock(&state->bulk_transfer_mutex);
  41344. +}
  41345. +
  41346. +/* Called from the slot handler thread */
  41347. +static void
  41348. +resume_bulks(VCHIQ_STATE_T *state)
  41349. +{
  41350. + int i;
  41351. + if (unlikely(atomic_dec_return(&pause_bulks_count) != 0)) {
  41352. + WARN_ON_ONCE(1);
  41353. + atomic_set(&pause_bulks_count, 0);
  41354. + return;
  41355. + }
  41356. +
  41357. + /* Allow bulk transfers from all services */
  41358. + mutex_unlock(&state->bulk_transfer_mutex);
  41359. +
  41360. + if (state->deferred_bulks == 0)
  41361. + return;
  41362. +
  41363. + /* Deal with any bulks which had to be deferred due to being in
  41364. + * paused state. Don't try to match up to number of deferred bulks
  41365. + * in case we've had something come and close the service in the
  41366. + * interim - just process all bulk queues for all services */
  41367. + vchiq_log_info(vchiq_core_log_level, "%s: processing %d deferred bulks",
  41368. + __func__, state->deferred_bulks);
  41369. +
  41370. + for (i = 0; i < state->unused_service; i++) {
  41371. + VCHIQ_SERVICE_T *service = state->services[i];
  41372. + int resolved_rx = 0;
  41373. + int resolved_tx = 0;
  41374. + if (!service || (service->srvstate != VCHIQ_SRVSTATE_OPEN))
  41375. + continue;
  41376. +
  41377. + mutex_lock(&service->bulk_mutex);
  41378. + resolved_rx = resolve_bulks(service, &service->bulk_rx);
  41379. + resolved_tx = resolve_bulks(service, &service->bulk_tx);
  41380. + mutex_unlock(&service->bulk_mutex);
  41381. + if (resolved_rx)
  41382. + notify_bulks(service, &service->bulk_rx, 1);
  41383. + if (resolved_tx)
  41384. + notify_bulks(service, &service->bulk_tx, 1);
  41385. + }
  41386. + state->deferred_bulks = 0;
  41387. +}
  41388. +
  41389. +static int
  41390. +parse_open(VCHIQ_STATE_T *state, VCHIQ_HEADER_T *header)
  41391. +{
  41392. + VCHIQ_SERVICE_T *service = NULL;
  41393. + int msgid, size;
  41394. + int type;
  41395. + unsigned int localport, remoteport;
  41396. +
  41397. + msgid = header->msgid;
  41398. + size = header->size;
  41399. + type = VCHIQ_MSG_TYPE(msgid);
  41400. + localport = VCHIQ_MSG_DSTPORT(msgid);
  41401. + remoteport = VCHIQ_MSG_SRCPORT(msgid);
  41402. + if (size >= sizeof(struct vchiq_open_payload)) {
  41403. + const struct vchiq_open_payload *payload =
  41404. + (struct vchiq_open_payload *)header->data;
  41405. + unsigned int fourcc;
  41406. +
  41407. + fourcc = payload->fourcc;
  41408. + vchiq_log_info(vchiq_core_log_level,
  41409. + "%d: prs OPEN@%x (%d->'%c%c%c%c')",
  41410. + state->id, (unsigned int)header,
  41411. + localport,
  41412. + VCHIQ_FOURCC_AS_4CHARS(fourcc));
  41413. +
  41414. + service = get_listening_service(state, fourcc);
  41415. +
  41416. + if (service) {
  41417. + /* A matching service exists */
  41418. + short version = payload->version;
  41419. + short version_min = payload->version_min;
  41420. + if ((service->version < version_min) ||
  41421. + (version < service->version_min)) {
  41422. + /* Version mismatch */
  41423. + vchiq_loud_error_header();
  41424. + vchiq_loud_error("%d: service %d (%c%c%c%c) "
  41425. + "version mismatch - local (%d, min %d)"
  41426. + " vs. remote (%d, min %d)",
  41427. + state->id, service->localport,
  41428. + VCHIQ_FOURCC_AS_4CHARS(fourcc),
  41429. + service->version, service->version_min,
  41430. + version, version_min);
  41431. + vchiq_loud_error_footer();
  41432. + unlock_service(service);
  41433. + service = NULL;
  41434. + goto fail_open;
  41435. + }
  41436. + service->peer_version = version;
  41437. +
  41438. + if (service->srvstate == VCHIQ_SRVSTATE_LISTENING) {
  41439. + struct vchiq_openack_payload ack_payload = {
  41440. + service->version
  41441. + };
  41442. + VCHIQ_ELEMENT_T body = {
  41443. + &ack_payload,
  41444. + sizeof(ack_payload)
  41445. + };
  41446. +
  41447. + if (state->version_common <
  41448. + VCHIQ_VERSION_SYNCHRONOUS_MODE)
  41449. + service->sync = 0;
  41450. +
  41451. + /* Acknowledge the OPEN */
  41452. + if (service->sync &&
  41453. + (state->version_common >=
  41454. + VCHIQ_VERSION_SYNCHRONOUS_MODE)) {
  41455. + if (queue_message_sync(state, NULL,
  41456. + VCHIQ_MAKE_MSG(
  41457. + VCHIQ_MSG_OPENACK,
  41458. + service->localport,
  41459. + remoteport),
  41460. + &body, 1, sizeof(ack_payload),
  41461. + 0) == VCHIQ_RETRY)
  41462. + goto bail_not_ready;
  41463. + } else {
  41464. + if (queue_message(state, NULL,
  41465. + VCHIQ_MAKE_MSG(
  41466. + VCHIQ_MSG_OPENACK,
  41467. + service->localport,
  41468. + remoteport),
  41469. + &body, 1, sizeof(ack_payload),
  41470. + 0) == VCHIQ_RETRY)
  41471. + goto bail_not_ready;
  41472. + }
  41473. +
  41474. + /* The service is now open */
  41475. + vchiq_set_service_state(service,
  41476. + service->sync ? VCHIQ_SRVSTATE_OPENSYNC
  41477. + : VCHIQ_SRVSTATE_OPEN);
  41478. + }
  41479. +
  41480. + service->remoteport = remoteport;
  41481. + service->client_id = ((int *)header->data)[1];
  41482. + if (make_service_callback(service, VCHIQ_SERVICE_OPENED,
  41483. + NULL, NULL) == VCHIQ_RETRY) {
  41484. + /* Bail out if not ready */
  41485. + service->remoteport = VCHIQ_PORT_FREE;
  41486. + goto bail_not_ready;
  41487. + }
  41488. +
  41489. + /* Success - the message has been dealt with */
  41490. + unlock_service(service);
  41491. + return 1;
  41492. + }
  41493. + }
  41494. +
  41495. +fail_open:
  41496. + /* No available service, or an invalid request - send a CLOSE */
  41497. + if (queue_message(state, NULL,
  41498. + VCHIQ_MAKE_MSG(VCHIQ_MSG_CLOSE, 0, VCHIQ_MSG_SRCPORT(msgid)),
  41499. + NULL, 0, 0, 0) == VCHIQ_RETRY)
  41500. + goto bail_not_ready;
  41501. +
  41502. + return 1;
  41503. +
  41504. +bail_not_ready:
  41505. + if (service)
  41506. + unlock_service(service);
  41507. +
  41508. + return 0;
  41509. +}
  41510. +
  41511. +/* Called by the slot handler thread */
  41512. +static void
  41513. +parse_rx_slots(VCHIQ_STATE_T *state)
  41514. +{
  41515. + VCHIQ_SHARED_STATE_T *remote = state->remote;
  41516. + VCHIQ_SERVICE_T *service = NULL;
  41517. + int tx_pos;
  41518. + DEBUG_INITIALISE(state->local)
  41519. +
  41520. + tx_pos = remote->tx_pos;
  41521. +
  41522. + while (state->rx_pos != tx_pos) {
  41523. + VCHIQ_HEADER_T *header;
  41524. + int msgid, size;
  41525. + int type;
  41526. + unsigned int localport, remoteport;
  41527. +
  41528. + DEBUG_TRACE(PARSE_LINE);
  41529. + if (!state->rx_data) {
  41530. + int rx_index;
  41531. + WARN_ON(!((state->rx_pos & VCHIQ_SLOT_MASK) == 0));
  41532. + rx_index = remote->slot_queue[
  41533. + SLOT_QUEUE_INDEX_FROM_POS(state->rx_pos) &
  41534. + VCHIQ_SLOT_QUEUE_MASK];
  41535. + state->rx_data = (char *)SLOT_DATA_FROM_INDEX(state,
  41536. + rx_index);
  41537. + state->rx_info = SLOT_INFO_FROM_INDEX(state, rx_index);
  41538. +
  41539. + /* Initialise use_count to one, and increment
  41540. + ** release_count at the end of the slot to avoid
  41541. + ** releasing the slot prematurely. */
  41542. + state->rx_info->use_count = 1;
  41543. + state->rx_info->release_count = 0;
  41544. + }
  41545. +
  41546. + header = (VCHIQ_HEADER_T *)(state->rx_data +
  41547. + (state->rx_pos & VCHIQ_SLOT_MASK));
  41548. + DEBUG_VALUE(PARSE_HEADER, (int)header);
  41549. + msgid = header->msgid;
  41550. + DEBUG_VALUE(PARSE_MSGID, msgid);
  41551. + size = header->size;
  41552. + type = VCHIQ_MSG_TYPE(msgid);
  41553. + localport = VCHIQ_MSG_DSTPORT(msgid);
  41554. + remoteport = VCHIQ_MSG_SRCPORT(msgid);
  41555. +
  41556. + if (type != VCHIQ_MSG_DATA)
  41557. + VCHIQ_STATS_INC(state, ctrl_rx_count);
  41558. +
  41559. + switch (type) {
  41560. + case VCHIQ_MSG_OPENACK:
  41561. + case VCHIQ_MSG_CLOSE:
  41562. + case VCHIQ_MSG_DATA:
  41563. + case VCHIQ_MSG_BULK_RX:
  41564. + case VCHIQ_MSG_BULK_TX:
  41565. + case VCHIQ_MSG_BULK_RX_DONE:
  41566. + case VCHIQ_MSG_BULK_TX_DONE:
  41567. + service = find_service_by_port(state, localport);
  41568. + if ((!service ||
  41569. + ((service->remoteport != remoteport) &&
  41570. + (service->remoteport != VCHIQ_PORT_FREE))) &&
  41571. + (localport == 0) &&
  41572. + (type == VCHIQ_MSG_CLOSE)) {
  41573. + /* This could be a CLOSE from a client which
  41574. + hadn't yet received the OPENACK - look for
  41575. + the connected service */
  41576. + if (service)
  41577. + unlock_service(service);
  41578. + service = get_connected_service(state,
  41579. + remoteport);
  41580. + if (service)
  41581. + vchiq_log_warning(vchiq_core_log_level,
  41582. + "%d: prs %s@%x (%d->%d) - "
  41583. + "found connected service %d",
  41584. + state->id, msg_type_str(type),
  41585. + (unsigned int)header,
  41586. + remoteport, localport,
  41587. + service->localport);
  41588. + }
  41589. +
  41590. + if (!service) {
  41591. + vchiq_log_error(vchiq_core_log_level,
  41592. + "%d: prs %s@%x (%d->%d) - "
  41593. + "invalid/closed service %d",
  41594. + state->id, msg_type_str(type),
  41595. + (unsigned int)header,
  41596. + remoteport, localport, localport);
  41597. + goto skip_message;
  41598. + }
  41599. + break;
  41600. + default:
  41601. + break;
  41602. + }
  41603. +
  41604. + if (SRVTRACE_ENABLED(service, VCHIQ_LOG_INFO)) {
  41605. + int svc_fourcc;
  41606. +
  41607. + svc_fourcc = service
  41608. + ? service->base.fourcc
  41609. + : VCHIQ_MAKE_FOURCC('?', '?', '?', '?');
  41610. + vchiq_log_info(SRVTRACE_LEVEL(service),
  41611. + "Rcvd Msg %s(%u) from %c%c%c%c s:%d d:%d "
  41612. + "len:%d",
  41613. + msg_type_str(type), type,
  41614. + VCHIQ_FOURCC_AS_4CHARS(svc_fourcc),
  41615. + remoteport, localport, size);
  41616. + if (size > 0)
  41617. + vchiq_log_dump_mem("Rcvd", 0, header->data,
  41618. + min(64, size));
  41619. + }
  41620. +
  41621. + if (((unsigned int)header & VCHIQ_SLOT_MASK) + calc_stride(size)
  41622. + > VCHIQ_SLOT_SIZE) {
  41623. + vchiq_log_error(vchiq_core_log_level,
  41624. + "header %x (msgid %x) - size %x too big for "
  41625. + "slot",
  41626. + (unsigned int)header, (unsigned int)msgid,
  41627. + (unsigned int)size);
  41628. + WARN(1, "oversized for slot\n");
  41629. + }
  41630. +
  41631. + switch (type) {
  41632. + case VCHIQ_MSG_OPEN:
  41633. + WARN_ON(!(VCHIQ_MSG_DSTPORT(msgid) == 0));
  41634. + if (!parse_open(state, header))
  41635. + goto bail_not_ready;
  41636. + break;
  41637. + case VCHIQ_MSG_OPENACK:
  41638. + if (size >= sizeof(struct vchiq_openack_payload)) {
  41639. + const struct vchiq_openack_payload *payload =
  41640. + (struct vchiq_openack_payload *)
  41641. + header->data;
  41642. + service->peer_version = payload->version;
  41643. + }
  41644. + vchiq_log_info(vchiq_core_log_level,
  41645. + "%d: prs OPENACK@%x,%x (%d->%d) v:%d",
  41646. + state->id, (unsigned int)header, size,
  41647. + remoteport, localport, service->peer_version);
  41648. + if (service->srvstate ==
  41649. + VCHIQ_SRVSTATE_OPENING) {
  41650. + service->remoteport = remoteport;
  41651. + vchiq_set_service_state(service,
  41652. + VCHIQ_SRVSTATE_OPEN);
  41653. + up(&service->remove_event);
  41654. + } else
  41655. + vchiq_log_error(vchiq_core_log_level,
  41656. + "OPENACK received in state %s",
  41657. + srvstate_names[service->srvstate]);
  41658. + break;
  41659. + case VCHIQ_MSG_CLOSE:
  41660. + WARN_ON(size != 0); /* There should be no data */
  41661. +
  41662. + vchiq_log_info(vchiq_core_log_level,
  41663. + "%d: prs CLOSE@%x (%d->%d)",
  41664. + state->id, (unsigned int)header,
  41665. + remoteport, localport);
  41666. +
  41667. + mark_service_closing_internal(service, 1);
  41668. +
  41669. + if (vchiq_close_service_internal(service,
  41670. + 1/*close_recvd*/) == VCHIQ_RETRY)
  41671. + goto bail_not_ready;
  41672. +
  41673. + vchiq_log_info(vchiq_core_log_level,
  41674. + "Close Service %c%c%c%c s:%u d:%d",
  41675. + VCHIQ_FOURCC_AS_4CHARS(service->base.fourcc),
  41676. + service->localport,
  41677. + service->remoteport);
  41678. + break;
  41679. + case VCHIQ_MSG_DATA:
  41680. + vchiq_log_trace(vchiq_core_log_level,
  41681. + "%d: prs DATA@%x,%x (%d->%d)",
  41682. + state->id, (unsigned int)header, size,
  41683. + remoteport, localport);
  41684. +
  41685. + if ((service->remoteport == remoteport)
  41686. + && (service->srvstate ==
  41687. + VCHIQ_SRVSTATE_OPEN)) {
  41688. + header->msgid = msgid | VCHIQ_MSGID_CLAIMED;
  41689. + claim_slot(state->rx_info);
  41690. + DEBUG_TRACE(PARSE_LINE);
  41691. + if (make_service_callback(service,
  41692. + VCHIQ_MESSAGE_AVAILABLE, header,
  41693. + NULL) == VCHIQ_RETRY) {
  41694. + DEBUG_TRACE(PARSE_LINE);
  41695. + goto bail_not_ready;
  41696. + }
  41697. + VCHIQ_SERVICE_STATS_INC(service, ctrl_rx_count);
  41698. + VCHIQ_SERVICE_STATS_ADD(service, ctrl_rx_bytes,
  41699. + size);
  41700. + } else {
  41701. + VCHIQ_STATS_INC(state, error_count);
  41702. + }
  41703. + break;
  41704. + case VCHIQ_MSG_CONNECT:
  41705. + vchiq_log_info(vchiq_core_log_level,
  41706. + "%d: prs CONNECT@%x",
  41707. + state->id, (unsigned int)header);
  41708. + state->version_common = ((VCHIQ_SLOT_ZERO_T *)
  41709. + state->slot_data)->version;
  41710. + up(&state->connect);
  41711. + break;
  41712. + case VCHIQ_MSG_BULK_RX:
  41713. + case VCHIQ_MSG_BULK_TX: {
  41714. + VCHIQ_BULK_QUEUE_T *queue;
  41715. + WARN_ON(!state->is_master);
  41716. + queue = (type == VCHIQ_MSG_BULK_RX) ?
  41717. + &service->bulk_tx : &service->bulk_rx;
  41718. + if ((service->remoteport == remoteport)
  41719. + && (service->srvstate ==
  41720. + VCHIQ_SRVSTATE_OPEN)) {
  41721. + VCHIQ_BULK_T *bulk;
  41722. + int resolved = 0;
  41723. +
  41724. + DEBUG_TRACE(PARSE_LINE);
  41725. + if (mutex_lock_interruptible(
  41726. + &service->bulk_mutex) != 0) {
  41727. + DEBUG_TRACE(PARSE_LINE);
  41728. + goto bail_not_ready;
  41729. + }
  41730. +
  41731. + WARN_ON(!(queue->remote_insert < queue->remove +
  41732. + VCHIQ_NUM_SERVICE_BULKS));
  41733. + bulk = &queue->bulks[
  41734. + BULK_INDEX(queue->remote_insert)];
  41735. + bulk->remote_data =
  41736. + (void *)((int *)header->data)[0];
  41737. + bulk->remote_size = ((int *)header->data)[1];
  41738. + wmb();
  41739. +
  41740. + vchiq_log_info(vchiq_core_log_level,
  41741. + "%d: prs %s@%x (%d->%d) %x@%x",
  41742. + state->id, msg_type_str(type),
  41743. + (unsigned int)header,
  41744. + remoteport, localport,
  41745. + bulk->remote_size,
  41746. + (unsigned int)bulk->remote_data);
  41747. +
  41748. + queue->remote_insert++;
  41749. +
  41750. + if (atomic_read(&pause_bulks_count)) {
  41751. + state->deferred_bulks++;
  41752. + vchiq_log_info(vchiq_core_log_level,
  41753. + "%s: deferring bulk (%d)",
  41754. + __func__,
  41755. + state->deferred_bulks);
  41756. + if (state->conn_state !=
  41757. + VCHIQ_CONNSTATE_PAUSE_SENT)
  41758. + vchiq_log_error(
  41759. + vchiq_core_log_level,
  41760. + "%s: bulks paused in "
  41761. + "unexpected state %s",
  41762. + __func__,
  41763. + conn_state_names[
  41764. + state->conn_state]);
  41765. + } else if (state->conn_state ==
  41766. + VCHIQ_CONNSTATE_CONNECTED) {
  41767. + DEBUG_TRACE(PARSE_LINE);
  41768. + resolved = resolve_bulks(service,
  41769. + queue);
  41770. + }
  41771. +
  41772. + mutex_unlock(&service->bulk_mutex);
  41773. + if (resolved)
  41774. + notify_bulks(service, queue,
  41775. + 1/*retry_poll*/);
  41776. + }
  41777. + } break;
  41778. + case VCHIQ_MSG_BULK_RX_DONE:
  41779. + case VCHIQ_MSG_BULK_TX_DONE:
  41780. + WARN_ON(state->is_master);
  41781. + if ((service->remoteport == remoteport)
  41782. + && (service->srvstate !=
  41783. + VCHIQ_SRVSTATE_FREE)) {
  41784. + VCHIQ_BULK_QUEUE_T *queue;
  41785. + VCHIQ_BULK_T *bulk;
  41786. +
  41787. + queue = (type == VCHIQ_MSG_BULK_RX_DONE) ?
  41788. + &service->bulk_rx : &service->bulk_tx;
  41789. +
  41790. + DEBUG_TRACE(PARSE_LINE);
  41791. + if (mutex_lock_interruptible(
  41792. + &service->bulk_mutex) != 0) {
  41793. + DEBUG_TRACE(PARSE_LINE);
  41794. + goto bail_not_ready;
  41795. + }
  41796. + if ((int)(queue->remote_insert -
  41797. + queue->local_insert) >= 0) {
  41798. + vchiq_log_error(vchiq_core_log_level,
  41799. + "%d: prs %s@%x (%d->%d) "
  41800. + "unexpected (ri=%d,li=%d)",
  41801. + state->id, msg_type_str(type),
  41802. + (unsigned int)header,
  41803. + remoteport, localport,
  41804. + queue->remote_insert,
  41805. + queue->local_insert);
  41806. + mutex_unlock(&service->bulk_mutex);
  41807. + break;
  41808. + }
  41809. +
  41810. + BUG_ON(queue->process == queue->local_insert);
  41811. + BUG_ON(queue->process != queue->remote_insert);
  41812. +
  41813. + bulk = &queue->bulks[
  41814. + BULK_INDEX(queue->remote_insert)];
  41815. + bulk->actual = *(int *)header->data;
  41816. + queue->remote_insert++;
  41817. +
  41818. + vchiq_log_info(vchiq_core_log_level,
  41819. + "%d: prs %s@%x (%d->%d) %x@%x",
  41820. + state->id, msg_type_str(type),
  41821. + (unsigned int)header,
  41822. + remoteport, localport,
  41823. + bulk->actual, (unsigned int)bulk->data);
  41824. +
  41825. + vchiq_log_trace(vchiq_core_log_level,
  41826. + "%d: prs:%d %cx li=%x ri=%x p=%x",
  41827. + state->id, localport,
  41828. + (type == VCHIQ_MSG_BULK_RX_DONE) ?
  41829. + 'r' : 't',
  41830. + queue->local_insert,
  41831. + queue->remote_insert, queue->process);
  41832. +
  41833. + DEBUG_TRACE(PARSE_LINE);
  41834. + WARN_ON(queue->process == queue->local_insert);
  41835. + vchiq_complete_bulk(bulk);
  41836. + queue->process++;
  41837. + mutex_unlock(&service->bulk_mutex);
  41838. + DEBUG_TRACE(PARSE_LINE);
  41839. + notify_bulks(service, queue, 1/*retry_poll*/);
  41840. + DEBUG_TRACE(PARSE_LINE);
  41841. + }
  41842. + break;
  41843. + case VCHIQ_MSG_PADDING:
  41844. + vchiq_log_trace(vchiq_core_log_level,
  41845. + "%d: prs PADDING@%x,%x",
  41846. + state->id, (unsigned int)header, size);
  41847. + break;
  41848. + case VCHIQ_MSG_PAUSE:
  41849. + /* If initiated, signal the application thread */
  41850. + vchiq_log_trace(vchiq_core_log_level,
  41851. + "%d: prs PAUSE@%x,%x",
  41852. + state->id, (unsigned int)header, size);
  41853. + if (state->conn_state == VCHIQ_CONNSTATE_PAUSED) {
  41854. + vchiq_log_error(vchiq_core_log_level,
  41855. + "%d: PAUSE received in state PAUSED",
  41856. + state->id);
  41857. + break;
  41858. + }
  41859. + if (state->conn_state != VCHIQ_CONNSTATE_PAUSE_SENT) {
  41860. + /* Send a PAUSE in response */
  41861. + if (queue_message(state, NULL,
  41862. + VCHIQ_MAKE_MSG(VCHIQ_MSG_PAUSE, 0, 0),
  41863. + NULL, 0, 0, QMFLAGS_NO_MUTEX_UNLOCK)
  41864. + == VCHIQ_RETRY)
  41865. + goto bail_not_ready;
  41866. + if (state->is_master)
  41867. + pause_bulks(state);
  41868. + }
  41869. + /* At this point slot_mutex is held */
  41870. + vchiq_set_conn_state(state, VCHIQ_CONNSTATE_PAUSED);
  41871. + vchiq_platform_paused(state);
  41872. + break;
  41873. + case VCHIQ_MSG_RESUME:
  41874. + vchiq_log_trace(vchiq_core_log_level,
  41875. + "%d: prs RESUME@%x,%x",
  41876. + state->id, (unsigned int)header, size);
  41877. + /* Release the slot mutex */
  41878. + mutex_unlock(&state->slot_mutex);
  41879. + if (state->is_master)
  41880. + resume_bulks(state);
  41881. + vchiq_set_conn_state(state, VCHIQ_CONNSTATE_CONNECTED);
  41882. + vchiq_platform_resumed(state);
  41883. + break;
  41884. +
  41885. + case VCHIQ_MSG_REMOTE_USE:
  41886. + vchiq_on_remote_use(state);
  41887. + break;
  41888. + case VCHIQ_MSG_REMOTE_RELEASE:
  41889. + vchiq_on_remote_release(state);
  41890. + break;
  41891. + case VCHIQ_MSG_REMOTE_USE_ACTIVE:
  41892. + vchiq_on_remote_use_active(state);
  41893. + break;
  41894. +
  41895. + default:
  41896. + vchiq_log_error(vchiq_core_log_level,
  41897. + "%d: prs invalid msgid %x@%x,%x",
  41898. + state->id, msgid, (unsigned int)header, size);
  41899. + WARN(1, "invalid message\n");
  41900. + break;
  41901. + }
  41902. +
  41903. +skip_message:
  41904. + if (service) {
  41905. + unlock_service(service);
  41906. + service = NULL;
  41907. + }
  41908. +
  41909. + state->rx_pos += calc_stride(size);
  41910. +
  41911. + DEBUG_TRACE(PARSE_LINE);
  41912. + /* Perform some housekeeping when the end of the slot is
  41913. + ** reached. */
  41914. + if ((state->rx_pos & VCHIQ_SLOT_MASK) == 0) {
  41915. + /* Remove the extra reference count. */
  41916. + release_slot(state, state->rx_info, NULL, NULL);
  41917. + state->rx_data = NULL;
  41918. + }
  41919. + }
  41920. +
  41921. +bail_not_ready:
  41922. + if (service)
  41923. + unlock_service(service);
  41924. +}
  41925. +
  41926. +/* Called by the slot handler thread */
  41927. +static int
  41928. +slot_handler_func(void *v)
  41929. +{
  41930. + VCHIQ_STATE_T *state = (VCHIQ_STATE_T *) v;
  41931. + VCHIQ_SHARED_STATE_T *local = state->local;
  41932. + DEBUG_INITIALISE(local)
  41933. +
  41934. + while (1) {
  41935. + DEBUG_COUNT(SLOT_HANDLER_COUNT);
  41936. + DEBUG_TRACE(SLOT_HANDLER_LINE);
  41937. + remote_event_wait(&local->trigger);
  41938. +
  41939. + rmb();
  41940. +
  41941. + DEBUG_TRACE(SLOT_HANDLER_LINE);
  41942. + if (state->poll_needed) {
  41943. + /* Check if we need to suspend - may change our
  41944. + * conn_state */
  41945. + vchiq_platform_check_suspend(state);
  41946. +
  41947. + state->poll_needed = 0;
  41948. +
  41949. + /* Handle service polling and other rare conditions here
  41950. + ** out of the mainline code */
  41951. + switch (state->conn_state) {
  41952. + case VCHIQ_CONNSTATE_CONNECTED:
  41953. + /* Poll the services as requested */
  41954. + poll_services(state);
  41955. + break;
  41956. +
  41957. + case VCHIQ_CONNSTATE_PAUSING:
  41958. + if (state->is_master)
  41959. + pause_bulks(state);
  41960. + if (queue_message(state, NULL,
  41961. + VCHIQ_MAKE_MSG(VCHIQ_MSG_PAUSE, 0, 0),
  41962. + NULL, 0, 0,
  41963. + QMFLAGS_NO_MUTEX_UNLOCK)
  41964. + != VCHIQ_RETRY) {
  41965. + vchiq_set_conn_state(state,
  41966. + VCHIQ_CONNSTATE_PAUSE_SENT);
  41967. + } else {
  41968. + if (state->is_master)
  41969. + resume_bulks(state);
  41970. + /* Retry later */
  41971. + state->poll_needed = 1;
  41972. + }
  41973. + break;
  41974. +
  41975. + case VCHIQ_CONNSTATE_PAUSED:
  41976. + vchiq_platform_resume(state);
  41977. + break;
  41978. +
  41979. + case VCHIQ_CONNSTATE_RESUMING:
  41980. + if (queue_message(state, NULL,
  41981. + VCHIQ_MAKE_MSG(VCHIQ_MSG_RESUME, 0, 0),
  41982. + NULL, 0, 0, QMFLAGS_NO_MUTEX_LOCK)
  41983. + != VCHIQ_RETRY) {
  41984. + if (state->is_master)
  41985. + resume_bulks(state);
  41986. + vchiq_set_conn_state(state,
  41987. + VCHIQ_CONNSTATE_CONNECTED);
  41988. + vchiq_platform_resumed(state);
  41989. + } else {
  41990. + /* This should really be impossible,
  41991. + ** since the PAUSE should have flushed
  41992. + ** through outstanding messages. */
  41993. + vchiq_log_error(vchiq_core_log_level,
  41994. + "Failed to send RESUME "
  41995. + "message");
  41996. + BUG();
  41997. + }
  41998. + break;
  41999. +
  42000. + case VCHIQ_CONNSTATE_PAUSE_TIMEOUT:
  42001. + case VCHIQ_CONNSTATE_RESUME_TIMEOUT:
  42002. + vchiq_platform_handle_timeout(state);
  42003. + break;
  42004. + default:
  42005. + break;
  42006. + }
  42007. +
  42008. +
  42009. + }
  42010. +
  42011. + DEBUG_TRACE(SLOT_HANDLER_LINE);
  42012. + parse_rx_slots(state);
  42013. + }
  42014. + return 0;
  42015. +}
  42016. +
  42017. +
  42018. +/* Called by the recycle thread */
  42019. +static int
  42020. +recycle_func(void *v)
  42021. +{
  42022. + VCHIQ_STATE_T *state = (VCHIQ_STATE_T *) v;
  42023. + VCHIQ_SHARED_STATE_T *local = state->local;
  42024. +
  42025. + while (1) {
  42026. + remote_event_wait(&local->recycle);
  42027. +
  42028. + process_free_queue(state);
  42029. + }
  42030. + return 0;
  42031. +}
  42032. +
  42033. +
  42034. +/* Called by the sync thread */
  42035. +static int
  42036. +sync_func(void *v)
  42037. +{
  42038. + VCHIQ_STATE_T *state = (VCHIQ_STATE_T *) v;
  42039. + VCHIQ_SHARED_STATE_T *local = state->local;
  42040. + VCHIQ_HEADER_T *header = (VCHIQ_HEADER_T *)SLOT_DATA_FROM_INDEX(state,
  42041. + state->remote->slot_sync);
  42042. +
  42043. + while (1) {
  42044. + VCHIQ_SERVICE_T *service;
  42045. + int msgid, size;
  42046. + int type;
  42047. + unsigned int localport, remoteport;
  42048. +
  42049. + remote_event_wait(&local->sync_trigger);
  42050. +
  42051. + rmb();
  42052. +
  42053. + msgid = header->msgid;
  42054. + size = header->size;
  42055. + type = VCHIQ_MSG_TYPE(msgid);
  42056. + localport = VCHIQ_MSG_DSTPORT(msgid);
  42057. + remoteport = VCHIQ_MSG_SRCPORT(msgid);
  42058. +
  42059. + service = find_service_by_port(state, localport);
  42060. +
  42061. + if (!service) {
  42062. + vchiq_log_error(vchiq_sync_log_level,
  42063. + "%d: sf %s@%x (%d->%d) - "
  42064. + "invalid/closed service %d",
  42065. + state->id, msg_type_str(type),
  42066. + (unsigned int)header,
  42067. + remoteport, localport, localport);
  42068. + release_message_sync(state, header);
  42069. + continue;
  42070. + }
  42071. +
  42072. + if (vchiq_sync_log_level >= VCHIQ_LOG_TRACE) {
  42073. + int svc_fourcc;
  42074. +
  42075. + svc_fourcc = service
  42076. + ? service->base.fourcc
  42077. + : VCHIQ_MAKE_FOURCC('?', '?', '?', '?');
  42078. + vchiq_log_trace(vchiq_sync_log_level,
  42079. + "Rcvd Msg %s from %c%c%c%c s:%d d:%d len:%d",
  42080. + msg_type_str(type),
  42081. + VCHIQ_FOURCC_AS_4CHARS(svc_fourcc),
  42082. + remoteport, localport, size);
  42083. + if (size > 0)
  42084. + vchiq_log_dump_mem("Rcvd", 0, header->data,
  42085. + min(64, size));
  42086. + }
  42087. +
  42088. + switch (type) {
  42089. + case VCHIQ_MSG_OPENACK:
  42090. + if (size >= sizeof(struct vchiq_openack_payload)) {
  42091. + const struct vchiq_openack_payload *payload =
  42092. + (struct vchiq_openack_payload *)
  42093. + header->data;
  42094. + service->peer_version = payload->version;
  42095. + }
  42096. + vchiq_log_info(vchiq_sync_log_level,
  42097. + "%d: sf OPENACK@%x,%x (%d->%d) v:%d",
  42098. + state->id, (unsigned int)header, size,
  42099. + remoteport, localport, service->peer_version);
  42100. + if (service->srvstate == VCHIQ_SRVSTATE_OPENING) {
  42101. + service->remoteport = remoteport;
  42102. + vchiq_set_service_state(service,
  42103. + VCHIQ_SRVSTATE_OPENSYNC);
  42104. + service->sync = 1;
  42105. + up(&service->remove_event);
  42106. + }
  42107. + release_message_sync(state, header);
  42108. + break;
  42109. +
  42110. + case VCHIQ_MSG_DATA:
  42111. + vchiq_log_trace(vchiq_sync_log_level,
  42112. + "%d: sf DATA@%x,%x (%d->%d)",
  42113. + state->id, (unsigned int)header, size,
  42114. + remoteport, localport);
  42115. +
  42116. + if ((service->remoteport == remoteport) &&
  42117. + (service->srvstate ==
  42118. + VCHIQ_SRVSTATE_OPENSYNC)) {
  42119. + if (make_service_callback(service,
  42120. + VCHIQ_MESSAGE_AVAILABLE, header,
  42121. + NULL) == VCHIQ_RETRY)
  42122. + vchiq_log_error(vchiq_sync_log_level,
  42123. + "synchronous callback to "
  42124. + "service %d returns "
  42125. + "VCHIQ_RETRY",
  42126. + localport);
  42127. + }
  42128. + break;
  42129. +
  42130. + default:
  42131. + vchiq_log_error(vchiq_sync_log_level,
  42132. + "%d: sf unexpected msgid %x@%x,%x",
  42133. + state->id, msgid, (unsigned int)header, size);
  42134. + release_message_sync(state, header);
  42135. + break;
  42136. + }
  42137. +
  42138. + unlock_service(service);
  42139. + }
  42140. +
  42141. + return 0;
  42142. +}
  42143. +
  42144. +
  42145. +static void
  42146. +init_bulk_queue(VCHIQ_BULK_QUEUE_T *queue)
  42147. +{
  42148. + queue->local_insert = 0;
  42149. + queue->remote_insert = 0;
  42150. + queue->process = 0;
  42151. + queue->remote_notify = 0;
  42152. + queue->remove = 0;
  42153. +}
  42154. +
  42155. +
  42156. +inline const char *
  42157. +get_conn_state_name(VCHIQ_CONNSTATE_T conn_state)
  42158. +{
  42159. + return conn_state_names[conn_state];
  42160. +}
  42161. +
  42162. +
  42163. +VCHIQ_SLOT_ZERO_T *
  42164. +vchiq_init_slots(void *mem_base, int mem_size)
  42165. +{
  42166. + int mem_align = (VCHIQ_SLOT_SIZE - (int)mem_base) & VCHIQ_SLOT_MASK;
  42167. + VCHIQ_SLOT_ZERO_T *slot_zero =
  42168. + (VCHIQ_SLOT_ZERO_T *)((char *)mem_base + mem_align);
  42169. + int num_slots = (mem_size - mem_align)/VCHIQ_SLOT_SIZE;
  42170. + int first_data_slot = VCHIQ_SLOT_ZERO_SLOTS;
  42171. +
  42172. + /* Ensure there is enough memory to run an absolutely minimum system */
  42173. + num_slots -= first_data_slot;
  42174. +
  42175. + if (num_slots < 4) {
  42176. + vchiq_log_error(vchiq_core_log_level,
  42177. + "vchiq_init_slots - insufficient memory %x bytes",
  42178. + mem_size);
  42179. + return NULL;
  42180. + }
  42181. +
  42182. + memset(slot_zero, 0, sizeof(VCHIQ_SLOT_ZERO_T));
  42183. +
  42184. + slot_zero->magic = VCHIQ_MAGIC;
  42185. + slot_zero->version = VCHIQ_VERSION;
  42186. + slot_zero->version_min = VCHIQ_VERSION_MIN;
  42187. + slot_zero->slot_zero_size = sizeof(VCHIQ_SLOT_ZERO_T);
  42188. + slot_zero->slot_size = VCHIQ_SLOT_SIZE;
  42189. + slot_zero->max_slots = VCHIQ_MAX_SLOTS;
  42190. + slot_zero->max_slots_per_side = VCHIQ_MAX_SLOTS_PER_SIDE;
  42191. +
  42192. + slot_zero->master.slot_sync = first_data_slot;
  42193. + slot_zero->master.slot_first = first_data_slot + 1;
  42194. + slot_zero->master.slot_last = first_data_slot + (num_slots/2) - 1;
  42195. + slot_zero->slave.slot_sync = first_data_slot + (num_slots/2);
  42196. + slot_zero->slave.slot_first = first_data_slot + (num_slots/2) + 1;
  42197. + slot_zero->slave.slot_last = first_data_slot + num_slots - 1;
  42198. +
  42199. + return slot_zero;
  42200. +}
  42201. +
  42202. +VCHIQ_STATUS_T
  42203. +vchiq_init_state(VCHIQ_STATE_T *state, VCHIQ_SLOT_ZERO_T *slot_zero,
  42204. + int is_master)
  42205. +{
  42206. + VCHIQ_SHARED_STATE_T *local;
  42207. + VCHIQ_SHARED_STATE_T *remote;
  42208. + VCHIQ_STATUS_T status;
  42209. + char threadname[10];
  42210. + static int id;
  42211. + int i;
  42212. +
  42213. + vchiq_log_warning(vchiq_core_log_level,
  42214. + "%s: slot_zero = 0x%08lx, is_master = %d",
  42215. + __func__, (unsigned long)slot_zero, is_master);
  42216. +
  42217. + /* Check the input configuration */
  42218. +
  42219. + if (slot_zero->magic != VCHIQ_MAGIC) {
  42220. + vchiq_loud_error_header();
  42221. + vchiq_loud_error("Invalid VCHIQ magic value found.");
  42222. + vchiq_loud_error("slot_zero=%x: magic=%x (expected %x)",
  42223. + (unsigned int)slot_zero, slot_zero->magic, VCHIQ_MAGIC);
  42224. + vchiq_loud_error_footer();
  42225. + return VCHIQ_ERROR;
  42226. + }
  42227. +
  42228. + if (slot_zero->version < VCHIQ_VERSION_MIN) {
  42229. + vchiq_loud_error_header();
  42230. + vchiq_loud_error("Incompatible VCHIQ versions found.");
  42231. + vchiq_loud_error("slot_zero=%x: VideoCore version=%d "
  42232. + "(minimum %d)",
  42233. + (unsigned int)slot_zero, slot_zero->version,
  42234. + VCHIQ_VERSION_MIN);
  42235. + vchiq_loud_error("Restart with a newer VideoCore image.");
  42236. + vchiq_loud_error_footer();
  42237. + return VCHIQ_ERROR;
  42238. + }
  42239. +
  42240. + if (VCHIQ_VERSION < slot_zero->version_min) {
  42241. + vchiq_loud_error_header();
  42242. + vchiq_loud_error("Incompatible VCHIQ versions found.");
  42243. + vchiq_loud_error("slot_zero=%x: version=%d (VideoCore "
  42244. + "minimum %d)",
  42245. + (unsigned int)slot_zero, VCHIQ_VERSION,
  42246. + slot_zero->version_min);
  42247. + vchiq_loud_error("Restart with a newer kernel.");
  42248. + vchiq_loud_error_footer();
  42249. + return VCHIQ_ERROR;
  42250. + }
  42251. +
  42252. + if ((slot_zero->slot_zero_size != sizeof(VCHIQ_SLOT_ZERO_T)) ||
  42253. + (slot_zero->slot_size != VCHIQ_SLOT_SIZE) ||
  42254. + (slot_zero->max_slots != VCHIQ_MAX_SLOTS) ||
  42255. + (slot_zero->max_slots_per_side != VCHIQ_MAX_SLOTS_PER_SIDE)) {
  42256. + vchiq_loud_error_header();
  42257. + if (slot_zero->slot_zero_size != sizeof(VCHIQ_SLOT_ZERO_T))
  42258. + vchiq_loud_error("slot_zero=%x: slot_zero_size=%x "
  42259. + "(expected %x)",
  42260. + (unsigned int)slot_zero,
  42261. + slot_zero->slot_zero_size,
  42262. + sizeof(VCHIQ_SLOT_ZERO_T));
  42263. + if (slot_zero->slot_size != VCHIQ_SLOT_SIZE)
  42264. + vchiq_loud_error("slot_zero=%x: slot_size=%d "
  42265. + "(expected %d",
  42266. + (unsigned int)slot_zero, slot_zero->slot_size,
  42267. + VCHIQ_SLOT_SIZE);
  42268. + if (slot_zero->max_slots != VCHIQ_MAX_SLOTS)
  42269. + vchiq_loud_error("slot_zero=%x: max_slots=%d "
  42270. + "(expected %d)",
  42271. + (unsigned int)slot_zero, slot_zero->max_slots,
  42272. + VCHIQ_MAX_SLOTS);
  42273. + if (slot_zero->max_slots_per_side != VCHIQ_MAX_SLOTS_PER_SIDE)
  42274. + vchiq_loud_error("slot_zero=%x: max_slots_per_side=%d "
  42275. + "(expected %d)",
  42276. + (unsigned int)slot_zero,
  42277. + slot_zero->max_slots_per_side,
  42278. + VCHIQ_MAX_SLOTS_PER_SIDE);
  42279. + vchiq_loud_error_footer();
  42280. + return VCHIQ_ERROR;
  42281. + }
  42282. +
  42283. + if (VCHIQ_VERSION < slot_zero->version)
  42284. + slot_zero->version = VCHIQ_VERSION;
  42285. +
  42286. + if (is_master) {
  42287. + local = &slot_zero->master;
  42288. + remote = &slot_zero->slave;
  42289. + } else {
  42290. + local = &slot_zero->slave;
  42291. + remote = &slot_zero->master;
  42292. + }
  42293. +
  42294. + if (local->initialised) {
  42295. + vchiq_loud_error_header();
  42296. + if (remote->initialised)
  42297. + vchiq_loud_error("local state has already been "
  42298. + "initialised");
  42299. + else
  42300. + vchiq_loud_error("master/slave mismatch - two %ss",
  42301. + is_master ? "master" : "slave");
  42302. + vchiq_loud_error_footer();
  42303. + return VCHIQ_ERROR;
  42304. + }
  42305. +
  42306. + memset(state, 0, sizeof(VCHIQ_STATE_T));
  42307. +
  42308. + state->id = id++;
  42309. + state->is_master = is_master;
  42310. +
  42311. + /*
  42312. + initialize shared state pointers
  42313. + */
  42314. +
  42315. + state->local = local;
  42316. + state->remote = remote;
  42317. + state->slot_data = (VCHIQ_SLOT_T *)slot_zero;
  42318. +
  42319. + /*
  42320. + initialize events and mutexes
  42321. + */
  42322. +
  42323. + sema_init(&state->connect, 0);
  42324. + mutex_init(&state->mutex);
  42325. + sema_init(&state->trigger_event, 0);
  42326. + sema_init(&state->recycle_event, 0);
  42327. + sema_init(&state->sync_trigger_event, 0);
  42328. + sema_init(&state->sync_release_event, 0);
  42329. +
  42330. + mutex_init(&state->slot_mutex);
  42331. + mutex_init(&state->recycle_mutex);
  42332. + mutex_init(&state->sync_mutex);
  42333. + mutex_init(&state->bulk_transfer_mutex);
  42334. +
  42335. + sema_init(&state->slot_available_event, 0);
  42336. + sema_init(&state->slot_remove_event, 0);
  42337. + sema_init(&state->data_quota_event, 0);
  42338. +
  42339. + state->slot_queue_available = 0;
  42340. +
  42341. + for (i = 0; i < VCHIQ_MAX_SERVICES; i++) {
  42342. + VCHIQ_SERVICE_QUOTA_T *service_quota =
  42343. + &state->service_quotas[i];
  42344. + sema_init(&service_quota->quota_event, 0);
  42345. + }
  42346. +
  42347. + for (i = local->slot_first; i <= local->slot_last; i++) {
  42348. + local->slot_queue[state->slot_queue_available++] = i;
  42349. + up(&state->slot_available_event);
  42350. + }
  42351. +
  42352. + state->default_slot_quota = state->slot_queue_available/2;
  42353. + state->default_message_quota =
  42354. + min((unsigned short)(state->default_slot_quota * 256),
  42355. + (unsigned short)~0);
  42356. +
  42357. + state->previous_data_index = -1;
  42358. + state->data_use_count = 0;
  42359. + state->data_quota = state->slot_queue_available - 1;
  42360. +
  42361. + local->trigger.event = &state->trigger_event;
  42362. + remote_event_create(&local->trigger);
  42363. + local->tx_pos = 0;
  42364. +
  42365. + local->recycle.event = &state->recycle_event;
  42366. + remote_event_create(&local->recycle);
  42367. + local->slot_queue_recycle = state->slot_queue_available;
  42368. +
  42369. + local->sync_trigger.event = &state->sync_trigger_event;
  42370. + remote_event_create(&local->sync_trigger);
  42371. +
  42372. + local->sync_release.event = &state->sync_release_event;
  42373. + remote_event_create(&local->sync_release);
  42374. +
  42375. + /* At start-of-day, the slot is empty and available */
  42376. + ((VCHIQ_HEADER_T *)SLOT_DATA_FROM_INDEX(state, local->slot_sync))->msgid
  42377. + = VCHIQ_MSGID_PADDING;
  42378. + remote_event_signal_local(&local->sync_release);
  42379. +
  42380. + local->debug[DEBUG_ENTRIES] = DEBUG_MAX;
  42381. +
  42382. + status = vchiq_platform_init_state(state);
  42383. +
  42384. + /*
  42385. + bring up slot handler thread
  42386. + */
  42387. + snprintf(threadname, sizeof(threadname), "VCHIQ-%d", state->id);
  42388. + state->slot_handler_thread = kthread_create(&slot_handler_func,
  42389. + (void *)state,
  42390. + threadname);
  42391. +
  42392. + if (state->slot_handler_thread == NULL) {
  42393. + vchiq_loud_error_header();
  42394. + vchiq_loud_error("couldn't create thread %s", threadname);
  42395. + vchiq_loud_error_footer();
  42396. + return VCHIQ_ERROR;
  42397. + }
  42398. + set_user_nice(state->slot_handler_thread, -19);
  42399. + wake_up_process(state->slot_handler_thread);
  42400. +
  42401. + snprintf(threadname, sizeof(threadname), "VCHIQr-%d", state->id);
  42402. + state->recycle_thread = kthread_create(&recycle_func,
  42403. + (void *)state,
  42404. + threadname);
  42405. + if (state->recycle_thread == NULL) {
  42406. + vchiq_loud_error_header();
  42407. + vchiq_loud_error("couldn't create thread %s", threadname);
  42408. + vchiq_loud_error_footer();
  42409. + return VCHIQ_ERROR;
  42410. + }
  42411. + set_user_nice(state->recycle_thread, -19);
  42412. + wake_up_process(state->recycle_thread);
  42413. +
  42414. + snprintf(threadname, sizeof(threadname), "VCHIQs-%d", state->id);
  42415. + state->sync_thread = kthread_create(&sync_func,
  42416. + (void *)state,
  42417. + threadname);
  42418. + if (state->sync_thread == NULL) {
  42419. + vchiq_loud_error_header();
  42420. + vchiq_loud_error("couldn't create thread %s", threadname);
  42421. + vchiq_loud_error_footer();
  42422. + return VCHIQ_ERROR;
  42423. + }
  42424. + set_user_nice(state->sync_thread, -20);
  42425. + wake_up_process(state->sync_thread);
  42426. +
  42427. + BUG_ON(state->id >= VCHIQ_MAX_STATES);
  42428. + vchiq_states[state->id] = state;
  42429. +
  42430. + /* Indicate readiness to the other side */
  42431. + local->initialised = 1;
  42432. +
  42433. + return status;
  42434. +}
  42435. +
  42436. +/* Called from application thread when a client or server service is created. */
  42437. +VCHIQ_SERVICE_T *
  42438. +vchiq_add_service_internal(VCHIQ_STATE_T *state,
  42439. + const VCHIQ_SERVICE_PARAMS_T *params, int srvstate,
  42440. + VCHIQ_INSTANCE_T instance, VCHIQ_USERDATA_TERM_T userdata_term)
  42441. +{
  42442. + VCHIQ_SERVICE_T *service;
  42443. +
  42444. + service = kmalloc(sizeof(VCHIQ_SERVICE_T), GFP_KERNEL);
  42445. + if (service) {
  42446. + service->base.fourcc = params->fourcc;
  42447. + service->base.callback = params->callback;
  42448. + service->base.userdata = params->userdata;
  42449. + service->handle = VCHIQ_SERVICE_HANDLE_INVALID;
  42450. + service->ref_count = 1;
  42451. + service->srvstate = VCHIQ_SRVSTATE_FREE;
  42452. + service->userdata_term = userdata_term;
  42453. + service->localport = VCHIQ_PORT_FREE;
  42454. + service->remoteport = VCHIQ_PORT_FREE;
  42455. +
  42456. + service->public_fourcc = (srvstate == VCHIQ_SRVSTATE_OPENING) ?
  42457. + VCHIQ_FOURCC_INVALID : params->fourcc;
  42458. + service->client_id = 0;
  42459. + service->auto_close = 1;
  42460. + service->sync = 0;
  42461. + service->closing = 0;
  42462. + service->trace = 0;
  42463. + atomic_set(&service->poll_flags, 0);
  42464. + service->version = params->version;
  42465. + service->version_min = params->version_min;
  42466. + service->state = state;
  42467. + service->instance = instance;
  42468. + service->service_use_count = 0;
  42469. + init_bulk_queue(&service->bulk_tx);
  42470. + init_bulk_queue(&service->bulk_rx);
  42471. + sema_init(&service->remove_event, 0);
  42472. + sema_init(&service->bulk_remove_event, 0);
  42473. + mutex_init(&service->bulk_mutex);
  42474. + memset(&service->stats, 0, sizeof(service->stats));
  42475. + } else {
  42476. + vchiq_log_error(vchiq_core_log_level,
  42477. + "Out of memory");
  42478. + }
  42479. +
  42480. + if (service) {
  42481. + VCHIQ_SERVICE_T **pservice = NULL;
  42482. + int i;
  42483. +
  42484. + /* Although it is perfectly possible to use service_spinlock
  42485. + ** to protect the creation of services, it is overkill as it
  42486. + ** disables interrupts while the array is searched.
  42487. + ** The only danger is of another thread trying to create a
  42488. + ** service - service deletion is safe.
  42489. + ** Therefore it is preferable to use state->mutex which,
  42490. + ** although slower to claim, doesn't block interrupts while
  42491. + ** it is held.
  42492. + */
  42493. +
  42494. + mutex_lock(&state->mutex);
  42495. +
  42496. + /* Prepare to use a previously unused service */
  42497. + if (state->unused_service < VCHIQ_MAX_SERVICES)
  42498. + pservice = &state->services[state->unused_service];
  42499. +
  42500. + if (srvstate == VCHIQ_SRVSTATE_OPENING) {
  42501. + for (i = 0; i < state->unused_service; i++) {
  42502. + VCHIQ_SERVICE_T *srv = state->services[i];
  42503. + if (!srv) {
  42504. + pservice = &state->services[i];
  42505. + break;
  42506. + }
  42507. + }
  42508. + } else {
  42509. + for (i = (state->unused_service - 1); i >= 0; i--) {
  42510. + VCHIQ_SERVICE_T *srv = state->services[i];
  42511. + if (!srv)
  42512. + pservice = &state->services[i];
  42513. + else if ((srv->public_fourcc == params->fourcc)
  42514. + && ((srv->instance != instance) ||
  42515. + (srv->base.callback !=
  42516. + params->callback))) {
  42517. + /* There is another server using this
  42518. + ** fourcc which doesn't match. */
  42519. + pservice = NULL;
  42520. + break;
  42521. + }
  42522. + }
  42523. + }
  42524. +
  42525. + if (pservice) {
  42526. + service->localport = (pservice - state->services);
  42527. + if (!handle_seq)
  42528. + handle_seq = VCHIQ_MAX_STATES *
  42529. + VCHIQ_MAX_SERVICES;
  42530. + service->handle = handle_seq |
  42531. + (state->id * VCHIQ_MAX_SERVICES) |
  42532. + service->localport;
  42533. + handle_seq += VCHIQ_MAX_STATES * VCHIQ_MAX_SERVICES;
  42534. + *pservice = service;
  42535. + if (pservice == &state->services[state->unused_service])
  42536. + state->unused_service++;
  42537. + }
  42538. +
  42539. + mutex_unlock(&state->mutex);
  42540. +
  42541. + if (!pservice) {
  42542. + kfree(service);
  42543. + service = NULL;
  42544. + }
  42545. + }
  42546. +
  42547. + if (service) {
  42548. + VCHIQ_SERVICE_QUOTA_T *service_quota =
  42549. + &state->service_quotas[service->localport];
  42550. + service_quota->slot_quota = state->default_slot_quota;
  42551. + service_quota->message_quota = state->default_message_quota;
  42552. + if (service_quota->slot_use_count == 0)
  42553. + service_quota->previous_tx_index =
  42554. + SLOT_QUEUE_INDEX_FROM_POS(state->local_tx_pos)
  42555. + - 1;
  42556. +
  42557. + /* Bring this service online */
  42558. + vchiq_set_service_state(service, srvstate);
  42559. +
  42560. + vchiq_log_info(vchiq_core_msg_log_level,
  42561. + "%s Service %c%c%c%c SrcPort:%d",
  42562. + (srvstate == VCHIQ_SRVSTATE_OPENING)
  42563. + ? "Open" : "Add",
  42564. + VCHIQ_FOURCC_AS_4CHARS(params->fourcc),
  42565. + service->localport);
  42566. + }
  42567. +
  42568. + /* Don't unlock the service - leave it with a ref_count of 1. */
  42569. +
  42570. + return service;
  42571. +}
  42572. +
  42573. +VCHIQ_STATUS_T
  42574. +vchiq_open_service_internal(VCHIQ_SERVICE_T *service, int client_id)
  42575. +{
  42576. + struct vchiq_open_payload payload = {
  42577. + service->base.fourcc,
  42578. + client_id,
  42579. + service->version,
  42580. + service->version_min
  42581. + };
  42582. + VCHIQ_ELEMENT_T body = { &payload, sizeof(payload) };
  42583. + VCHIQ_STATUS_T status = VCHIQ_SUCCESS;
  42584. +
  42585. + service->client_id = client_id;
  42586. + vchiq_use_service_internal(service);
  42587. + status = queue_message(service->state, NULL,
  42588. + VCHIQ_MAKE_MSG(VCHIQ_MSG_OPEN, service->localport, 0),
  42589. + &body, 1, sizeof(payload), QMFLAGS_IS_BLOCKING);
  42590. + if (status == VCHIQ_SUCCESS) {
  42591. + /* Wait for the ACK/NAK */
  42592. + if (down_interruptible(&service->remove_event) != 0) {
  42593. + status = VCHIQ_RETRY;
  42594. + vchiq_release_service_internal(service);
  42595. + } else if ((service->srvstate != VCHIQ_SRVSTATE_OPEN) &&
  42596. + (service->srvstate != VCHIQ_SRVSTATE_OPENSYNC)) {
  42597. + if (service->srvstate != VCHIQ_SRVSTATE_CLOSEWAIT)
  42598. + vchiq_log_error(vchiq_core_log_level,
  42599. + "%d: osi - srvstate = %s (ref %d)",
  42600. + service->state->id,
  42601. + srvstate_names[service->srvstate],
  42602. + service->ref_count);
  42603. + status = VCHIQ_ERROR;
  42604. + VCHIQ_SERVICE_STATS_INC(service, error_count);
  42605. + vchiq_release_service_internal(service);
  42606. + }
  42607. + }
  42608. + return status;
  42609. +}
  42610. +
  42611. +static void
  42612. +release_service_messages(VCHIQ_SERVICE_T *service)
  42613. +{
  42614. + VCHIQ_STATE_T *state = service->state;
  42615. + int slot_last = state->remote->slot_last;
  42616. + int i;
  42617. +
  42618. + /* Release any claimed messages aimed at this service */
  42619. +
  42620. + if (service->sync) {
  42621. + VCHIQ_HEADER_T *header =
  42622. + (VCHIQ_HEADER_T *)SLOT_DATA_FROM_INDEX(state,
  42623. + state->remote->slot_sync);
  42624. + if (VCHIQ_MSG_DSTPORT(header->msgid) == service->localport)
  42625. + release_message_sync(state, header);
  42626. +
  42627. + return;
  42628. + }
  42629. +
  42630. + for (i = state->remote->slot_first; i <= slot_last; i++) {
  42631. + VCHIQ_SLOT_INFO_T *slot_info =
  42632. + SLOT_INFO_FROM_INDEX(state, i);
  42633. + if (slot_info->release_count != slot_info->use_count) {
  42634. + char *data =
  42635. + (char *)SLOT_DATA_FROM_INDEX(state, i);
  42636. + unsigned int pos, end;
  42637. +
  42638. + end = VCHIQ_SLOT_SIZE;
  42639. + if (data == state->rx_data)
  42640. + /* This buffer is still being read from - stop
  42641. + ** at the current read position */
  42642. + end = state->rx_pos & VCHIQ_SLOT_MASK;
  42643. +
  42644. + pos = 0;
  42645. +
  42646. + while (pos < end) {
  42647. + VCHIQ_HEADER_T *header =
  42648. + (VCHIQ_HEADER_T *)(data + pos);
  42649. + int msgid = header->msgid;
  42650. + int port = VCHIQ_MSG_DSTPORT(msgid);
  42651. + if ((port == service->localport) &&
  42652. + (msgid & VCHIQ_MSGID_CLAIMED)) {
  42653. + vchiq_log_info(vchiq_core_log_level,
  42654. + " fsi - hdr %x",
  42655. + (unsigned int)header);
  42656. + release_slot(state, slot_info, header,
  42657. + NULL);
  42658. + }
  42659. + pos += calc_stride(header->size);
  42660. + if (pos > VCHIQ_SLOT_SIZE) {
  42661. + vchiq_log_error(vchiq_core_log_level,
  42662. + "fsi - pos %x: header %x, "
  42663. + "msgid %x, header->msgid %x, "
  42664. + "header->size %x",
  42665. + pos, (unsigned int)header,
  42666. + msgid, header->msgid,
  42667. + header->size);
  42668. + WARN(1, "invalid slot position\n");
  42669. + }
  42670. + }
  42671. + }
  42672. + }
  42673. +}
  42674. +
  42675. +static int
  42676. +do_abort_bulks(VCHIQ_SERVICE_T *service)
  42677. +{
  42678. + VCHIQ_STATUS_T status;
  42679. +
  42680. + /* Abort any outstanding bulk transfers */
  42681. + if (mutex_lock_interruptible(&service->bulk_mutex) != 0)
  42682. + return 0;
  42683. + abort_outstanding_bulks(service, &service->bulk_tx);
  42684. + abort_outstanding_bulks(service, &service->bulk_rx);
  42685. + mutex_unlock(&service->bulk_mutex);
  42686. +
  42687. + status = notify_bulks(service, &service->bulk_tx, 0/*!retry_poll*/);
  42688. + if (status == VCHIQ_SUCCESS)
  42689. + status = notify_bulks(service, &service->bulk_rx,
  42690. + 0/*!retry_poll*/);
  42691. + return (status == VCHIQ_SUCCESS);
  42692. +}
  42693. +
  42694. +static VCHIQ_STATUS_T
  42695. +close_service_complete(VCHIQ_SERVICE_T *service, int failstate)
  42696. +{
  42697. + VCHIQ_STATUS_T status;
  42698. + int is_server = (service->public_fourcc != VCHIQ_FOURCC_INVALID);
  42699. + int newstate;
  42700. +
  42701. + switch (service->srvstate) {
  42702. + case VCHIQ_SRVSTATE_OPEN:
  42703. + case VCHIQ_SRVSTATE_CLOSESENT:
  42704. + case VCHIQ_SRVSTATE_CLOSERECVD:
  42705. + if (is_server) {
  42706. + if (service->auto_close) {
  42707. + service->client_id = 0;
  42708. + service->remoteport = VCHIQ_PORT_FREE;
  42709. + newstate = VCHIQ_SRVSTATE_LISTENING;
  42710. + } else
  42711. + newstate = VCHIQ_SRVSTATE_CLOSEWAIT;
  42712. + } else
  42713. + newstate = VCHIQ_SRVSTATE_CLOSED;
  42714. + vchiq_set_service_state(service, newstate);
  42715. + break;
  42716. + case VCHIQ_SRVSTATE_LISTENING:
  42717. + break;
  42718. + default:
  42719. + vchiq_log_error(vchiq_core_log_level,
  42720. + "close_service_complete(%x) called in state %s",
  42721. + service->handle, srvstate_names[service->srvstate]);
  42722. + WARN(1, "close_service_complete in unexpected state\n");
  42723. + return VCHIQ_ERROR;
  42724. + }
  42725. +
  42726. + status = make_service_callback(service,
  42727. + VCHIQ_SERVICE_CLOSED, NULL, NULL);
  42728. +
  42729. + if (status != VCHIQ_RETRY) {
  42730. + int uc = service->service_use_count;
  42731. + int i;
  42732. + /* Complete the close process */
  42733. + for (i = 0; i < uc; i++)
  42734. + /* cater for cases where close is forced and the
  42735. + ** client may not close all it's handles */
  42736. + vchiq_release_service_internal(service);
  42737. +
  42738. + service->client_id = 0;
  42739. + service->remoteport = VCHIQ_PORT_FREE;
  42740. +
  42741. + if (service->srvstate == VCHIQ_SRVSTATE_CLOSED)
  42742. + vchiq_free_service_internal(service);
  42743. + else if (service->srvstate != VCHIQ_SRVSTATE_CLOSEWAIT) {
  42744. + if (is_server)
  42745. + service->closing = 0;
  42746. +
  42747. + up(&service->remove_event);
  42748. + }
  42749. + } else
  42750. + vchiq_set_service_state(service, failstate);
  42751. +
  42752. + return status;
  42753. +}
  42754. +
  42755. +/* Called by the slot handler */
  42756. +VCHIQ_STATUS_T
  42757. +vchiq_close_service_internal(VCHIQ_SERVICE_T *service, int close_recvd)
  42758. +{
  42759. + VCHIQ_STATE_T *state = service->state;
  42760. + VCHIQ_STATUS_T status = VCHIQ_SUCCESS;
  42761. + int is_server = (service->public_fourcc != VCHIQ_FOURCC_INVALID);
  42762. +
  42763. + vchiq_log_info(vchiq_core_log_level, "%d: csi:%d,%d (%s)",
  42764. + service->state->id, service->localport, close_recvd,
  42765. + srvstate_names[service->srvstate]);
  42766. +
  42767. + switch (service->srvstate) {
  42768. + case VCHIQ_SRVSTATE_CLOSED:
  42769. + case VCHIQ_SRVSTATE_HIDDEN:
  42770. + case VCHIQ_SRVSTATE_LISTENING:
  42771. + case VCHIQ_SRVSTATE_CLOSEWAIT:
  42772. + if (close_recvd)
  42773. + vchiq_log_error(vchiq_core_log_level,
  42774. + "vchiq_close_service_internal(1) called "
  42775. + "in state %s",
  42776. + srvstate_names[service->srvstate]);
  42777. + else if (is_server) {
  42778. + if (service->srvstate == VCHIQ_SRVSTATE_LISTENING) {
  42779. + status = VCHIQ_ERROR;
  42780. + } else {
  42781. + service->client_id = 0;
  42782. + service->remoteport = VCHIQ_PORT_FREE;
  42783. + if (service->srvstate ==
  42784. + VCHIQ_SRVSTATE_CLOSEWAIT)
  42785. + vchiq_set_service_state(service,
  42786. + VCHIQ_SRVSTATE_LISTENING);
  42787. + }
  42788. + up(&service->remove_event);
  42789. + } else
  42790. + vchiq_free_service_internal(service);
  42791. + break;
  42792. + case VCHIQ_SRVSTATE_OPENING:
  42793. + if (close_recvd) {
  42794. + /* The open was rejected - tell the user */
  42795. + vchiq_set_service_state(service,
  42796. + VCHIQ_SRVSTATE_CLOSEWAIT);
  42797. + up(&service->remove_event);
  42798. + } else {
  42799. + /* Shutdown mid-open - let the other side know */
  42800. + status = queue_message(state, service,
  42801. + VCHIQ_MAKE_MSG
  42802. + (VCHIQ_MSG_CLOSE,
  42803. + service->localport,
  42804. + VCHIQ_MSG_DSTPORT(service->remoteport)),
  42805. + NULL, 0, 0, 0);
  42806. + }
  42807. + break;
  42808. +
  42809. + case VCHIQ_SRVSTATE_OPENSYNC:
  42810. + mutex_lock(&state->sync_mutex);
  42811. + /* Drop through */
  42812. +
  42813. + case VCHIQ_SRVSTATE_OPEN:
  42814. + if (state->is_master || close_recvd) {
  42815. + if (!do_abort_bulks(service))
  42816. + status = VCHIQ_RETRY;
  42817. + }
  42818. +
  42819. + release_service_messages(service);
  42820. +
  42821. + if (status == VCHIQ_SUCCESS)
  42822. + status = queue_message(state, service,
  42823. + VCHIQ_MAKE_MSG
  42824. + (VCHIQ_MSG_CLOSE,
  42825. + service->localport,
  42826. + VCHIQ_MSG_DSTPORT(service->remoteport)),
  42827. + NULL, 0, 0, QMFLAGS_NO_MUTEX_UNLOCK);
  42828. +
  42829. + if (status == VCHIQ_SUCCESS) {
  42830. + if (!close_recvd) {
  42831. + /* Change the state while the mutex is
  42832. + still held */
  42833. + vchiq_set_service_state(service,
  42834. + VCHIQ_SRVSTATE_CLOSESENT);
  42835. + mutex_unlock(&state->slot_mutex);
  42836. + if (service->sync)
  42837. + mutex_unlock(&state->sync_mutex);
  42838. + break;
  42839. + }
  42840. + } else if (service->srvstate == VCHIQ_SRVSTATE_OPENSYNC) {
  42841. + mutex_unlock(&state->sync_mutex);
  42842. + break;
  42843. + } else
  42844. + break;
  42845. +
  42846. + /* Change the state while the mutex is still held */
  42847. + vchiq_set_service_state(service, VCHIQ_SRVSTATE_CLOSERECVD);
  42848. + mutex_unlock(&state->slot_mutex);
  42849. + if (service->sync)
  42850. + mutex_unlock(&state->sync_mutex);
  42851. +
  42852. + status = close_service_complete(service,
  42853. + VCHIQ_SRVSTATE_CLOSERECVD);
  42854. + break;
  42855. +
  42856. + case VCHIQ_SRVSTATE_CLOSESENT:
  42857. + if (!close_recvd)
  42858. + /* This happens when a process is killed mid-close */
  42859. + break;
  42860. +
  42861. + if (!state->is_master) {
  42862. + if (!do_abort_bulks(service)) {
  42863. + status = VCHIQ_RETRY;
  42864. + break;
  42865. + }
  42866. + }
  42867. +
  42868. + if (status == VCHIQ_SUCCESS)
  42869. + status = close_service_complete(service,
  42870. + VCHIQ_SRVSTATE_CLOSERECVD);
  42871. + break;
  42872. +
  42873. + case VCHIQ_SRVSTATE_CLOSERECVD:
  42874. + if (!close_recvd && is_server)
  42875. + /* Force into LISTENING mode */
  42876. + vchiq_set_service_state(service,
  42877. + VCHIQ_SRVSTATE_LISTENING);
  42878. + status = close_service_complete(service,
  42879. + VCHIQ_SRVSTATE_CLOSERECVD);
  42880. + break;
  42881. +
  42882. + default:
  42883. + vchiq_log_error(vchiq_core_log_level,
  42884. + "vchiq_close_service_internal(%d) called in state %s",
  42885. + close_recvd, srvstate_names[service->srvstate]);
  42886. + break;
  42887. + }
  42888. +
  42889. + return status;
  42890. +}
  42891. +
  42892. +/* Called from the application process upon process death */
  42893. +void
  42894. +vchiq_terminate_service_internal(VCHIQ_SERVICE_T *service)
  42895. +{
  42896. + VCHIQ_STATE_T *state = service->state;
  42897. +
  42898. + vchiq_log_info(vchiq_core_log_level, "%d: tsi - (%d<->%d)",
  42899. + state->id, service->localport, service->remoteport);
  42900. +
  42901. + mark_service_closing(service);
  42902. +
  42903. + /* Mark the service for removal by the slot handler */
  42904. + request_poll(state, service, VCHIQ_POLL_REMOVE);
  42905. +}
  42906. +
  42907. +/* Called from the slot handler */
  42908. +void
  42909. +vchiq_free_service_internal(VCHIQ_SERVICE_T *service)
  42910. +{
  42911. + VCHIQ_STATE_T *state = service->state;
  42912. +
  42913. + vchiq_log_info(vchiq_core_log_level, "%d: fsi - (%d)",
  42914. + state->id, service->localport);
  42915. +
  42916. + switch (service->srvstate) {
  42917. + case VCHIQ_SRVSTATE_OPENING:
  42918. + case VCHIQ_SRVSTATE_CLOSED:
  42919. + case VCHIQ_SRVSTATE_HIDDEN:
  42920. + case VCHIQ_SRVSTATE_LISTENING:
  42921. + case VCHIQ_SRVSTATE_CLOSEWAIT:
  42922. + break;
  42923. + default:
  42924. + vchiq_log_error(vchiq_core_log_level,
  42925. + "%d: fsi - (%d) in state %s",
  42926. + state->id, service->localport,
  42927. + srvstate_names[service->srvstate]);
  42928. + return;
  42929. + }
  42930. +
  42931. + vchiq_set_service_state(service, VCHIQ_SRVSTATE_FREE);
  42932. +
  42933. + up(&service->remove_event);
  42934. +
  42935. + /* Release the initial lock */
  42936. + unlock_service(service);
  42937. +}
  42938. +
  42939. +VCHIQ_STATUS_T
  42940. +vchiq_connect_internal(VCHIQ_STATE_T *state, VCHIQ_INSTANCE_T instance)
  42941. +{
  42942. + VCHIQ_SERVICE_T *service;
  42943. + int i;
  42944. +
  42945. + /* Find all services registered to this client and enable them. */
  42946. + i = 0;
  42947. + while ((service = next_service_by_instance(state, instance,
  42948. + &i)) != NULL) {
  42949. + if (service->srvstate == VCHIQ_SRVSTATE_HIDDEN)
  42950. + vchiq_set_service_state(service,
  42951. + VCHIQ_SRVSTATE_LISTENING);
  42952. + unlock_service(service);
  42953. + }
  42954. +
  42955. + if (state->conn_state == VCHIQ_CONNSTATE_DISCONNECTED) {
  42956. + if (queue_message(state, NULL,
  42957. + VCHIQ_MAKE_MSG(VCHIQ_MSG_CONNECT, 0, 0), NULL, 0,
  42958. + 0, QMFLAGS_IS_BLOCKING) == VCHIQ_RETRY)
  42959. + return VCHIQ_RETRY;
  42960. +
  42961. + vchiq_set_conn_state(state, VCHIQ_CONNSTATE_CONNECTING);
  42962. + }
  42963. +
  42964. + if (state->conn_state == VCHIQ_CONNSTATE_CONNECTING) {
  42965. + if (down_interruptible(&state->connect) != 0)
  42966. + return VCHIQ_RETRY;
  42967. +
  42968. + vchiq_set_conn_state(state, VCHIQ_CONNSTATE_CONNECTED);
  42969. + up(&state->connect);
  42970. + }
  42971. +
  42972. + return VCHIQ_SUCCESS;
  42973. +}
  42974. +
  42975. +VCHIQ_STATUS_T
  42976. +vchiq_shutdown_internal(VCHIQ_STATE_T *state, VCHIQ_INSTANCE_T instance)
  42977. +{
  42978. + VCHIQ_SERVICE_T *service;
  42979. + int i;
  42980. +
  42981. + /* Find all services registered to this client and enable them. */
  42982. + i = 0;
  42983. + while ((service = next_service_by_instance(state, instance,
  42984. + &i)) != NULL) {
  42985. + (void)vchiq_remove_service(service->handle);
  42986. + unlock_service(service);
  42987. + }
  42988. +
  42989. + return VCHIQ_SUCCESS;
  42990. +}
  42991. +
  42992. +VCHIQ_STATUS_T
  42993. +vchiq_pause_internal(VCHIQ_STATE_T *state)
  42994. +{
  42995. + VCHIQ_STATUS_T status = VCHIQ_SUCCESS;
  42996. +
  42997. + switch (state->conn_state) {
  42998. + case VCHIQ_CONNSTATE_CONNECTED:
  42999. + /* Request a pause */
  43000. + vchiq_set_conn_state(state, VCHIQ_CONNSTATE_PAUSING);
  43001. + request_poll(state, NULL, 0);
  43002. + break;
  43003. + default:
  43004. + vchiq_log_error(vchiq_core_log_level,
  43005. + "vchiq_pause_internal in state %s\n",
  43006. + conn_state_names[state->conn_state]);
  43007. + status = VCHIQ_ERROR;
  43008. + VCHIQ_STATS_INC(state, error_count);
  43009. + break;
  43010. + }
  43011. +
  43012. + return status;
  43013. +}
  43014. +
  43015. +VCHIQ_STATUS_T
  43016. +vchiq_resume_internal(VCHIQ_STATE_T *state)
  43017. +{
  43018. + VCHIQ_STATUS_T status = VCHIQ_SUCCESS;
  43019. +
  43020. + if (state->conn_state == VCHIQ_CONNSTATE_PAUSED) {
  43021. + vchiq_set_conn_state(state, VCHIQ_CONNSTATE_RESUMING);
  43022. + request_poll(state, NULL, 0);
  43023. + } else {
  43024. + status = VCHIQ_ERROR;
  43025. + VCHIQ_STATS_INC(state, error_count);
  43026. + }
  43027. +
  43028. + return status;
  43029. +}
  43030. +
  43031. +VCHIQ_STATUS_T
  43032. +vchiq_close_service(VCHIQ_SERVICE_HANDLE_T handle)
  43033. +{
  43034. + /* Unregister the service */
  43035. + VCHIQ_SERVICE_T *service = find_service_by_handle(handle);
  43036. + VCHIQ_STATUS_T status = VCHIQ_SUCCESS;
  43037. +
  43038. + if (!service)
  43039. + return VCHIQ_ERROR;
  43040. +
  43041. + vchiq_log_info(vchiq_core_log_level,
  43042. + "%d: close_service:%d",
  43043. + service->state->id, service->localport);
  43044. +
  43045. + if ((service->srvstate == VCHIQ_SRVSTATE_FREE) ||
  43046. + (service->srvstate == VCHIQ_SRVSTATE_LISTENING) ||
  43047. + (service->srvstate == VCHIQ_SRVSTATE_HIDDEN)) {
  43048. + unlock_service(service);
  43049. + return VCHIQ_ERROR;
  43050. + }
  43051. +
  43052. + mark_service_closing(service);
  43053. +
  43054. + if (current == service->state->slot_handler_thread) {
  43055. + status = vchiq_close_service_internal(service,
  43056. + 0/*!close_recvd*/);
  43057. + BUG_ON(status == VCHIQ_RETRY);
  43058. + } else {
  43059. + /* Mark the service for termination by the slot handler */
  43060. + request_poll(service->state, service, VCHIQ_POLL_TERMINATE);
  43061. + }
  43062. +
  43063. + while (1) {
  43064. + if (down_interruptible(&service->remove_event) != 0) {
  43065. + status = VCHIQ_RETRY;
  43066. + break;
  43067. + }
  43068. +
  43069. + if ((service->srvstate == VCHIQ_SRVSTATE_FREE) ||
  43070. + (service->srvstate == VCHIQ_SRVSTATE_LISTENING) ||
  43071. + (service->srvstate == VCHIQ_SRVSTATE_OPEN))
  43072. + break;
  43073. +
  43074. + vchiq_log_warning(vchiq_core_log_level,
  43075. + "%d: close_service:%d - waiting in state %s",
  43076. + service->state->id, service->localport,
  43077. + srvstate_names[service->srvstate]);
  43078. + }
  43079. +
  43080. + if ((status == VCHIQ_SUCCESS) &&
  43081. + (service->srvstate != VCHIQ_SRVSTATE_FREE) &&
  43082. + (service->srvstate != VCHIQ_SRVSTATE_LISTENING))
  43083. + status = VCHIQ_ERROR;
  43084. +
  43085. + unlock_service(service);
  43086. +
  43087. + return status;
  43088. +}
  43089. +
  43090. +VCHIQ_STATUS_T
  43091. +vchiq_remove_service(VCHIQ_SERVICE_HANDLE_T handle)
  43092. +{
  43093. + /* Unregister the service */
  43094. + VCHIQ_SERVICE_T *service = find_service_by_handle(handle);
  43095. + VCHIQ_STATUS_T status = VCHIQ_SUCCESS;
  43096. +
  43097. + if (!service)
  43098. + return VCHIQ_ERROR;
  43099. +
  43100. + vchiq_log_info(vchiq_core_log_level,
  43101. + "%d: remove_service:%d",
  43102. + service->state->id, service->localport);
  43103. +
  43104. + if (service->srvstate == VCHIQ_SRVSTATE_FREE) {
  43105. + unlock_service(service);
  43106. + return VCHIQ_ERROR;
  43107. + }
  43108. +
  43109. + mark_service_closing(service);
  43110. +
  43111. + if ((service->srvstate == VCHIQ_SRVSTATE_HIDDEN) ||
  43112. + (current == service->state->slot_handler_thread)) {
  43113. + /* Make it look like a client, because it must be removed and
  43114. + not left in the LISTENING state. */
  43115. + service->public_fourcc = VCHIQ_FOURCC_INVALID;
  43116. +
  43117. + status = vchiq_close_service_internal(service,
  43118. + 0/*!close_recvd*/);
  43119. + BUG_ON(status == VCHIQ_RETRY);
  43120. + } else {
  43121. + /* Mark the service for removal by the slot handler */
  43122. + request_poll(service->state, service, VCHIQ_POLL_REMOVE);
  43123. + }
  43124. + while (1) {
  43125. + if (down_interruptible(&service->remove_event) != 0) {
  43126. + status = VCHIQ_RETRY;
  43127. + break;
  43128. + }
  43129. +
  43130. + if ((service->srvstate == VCHIQ_SRVSTATE_FREE) ||
  43131. + (service->srvstate == VCHIQ_SRVSTATE_OPEN))
  43132. + break;
  43133. +
  43134. + vchiq_log_warning(vchiq_core_log_level,
  43135. + "%d: remove_service:%d - waiting in state %s",
  43136. + service->state->id, service->localport,
  43137. + srvstate_names[service->srvstate]);
  43138. + }
  43139. +
  43140. + if ((status == VCHIQ_SUCCESS) &&
  43141. + (service->srvstate != VCHIQ_SRVSTATE_FREE))
  43142. + status = VCHIQ_ERROR;
  43143. +
  43144. + unlock_service(service);
  43145. +
  43146. + return status;
  43147. +}
  43148. +
  43149. +
  43150. +/* This function may be called by kernel threads or user threads.
  43151. + * User threads may receive VCHIQ_RETRY to indicate that a signal has been
  43152. + * received and the call should be retried after being returned to user
  43153. + * context.
  43154. + * When called in blocking mode, the userdata field points to a bulk_waiter
  43155. + * structure.
  43156. + */
  43157. +VCHIQ_STATUS_T
  43158. +vchiq_bulk_transfer(VCHIQ_SERVICE_HANDLE_T handle,
  43159. + VCHI_MEM_HANDLE_T memhandle, void *offset, int size, void *userdata,
  43160. + VCHIQ_BULK_MODE_T mode, VCHIQ_BULK_DIR_T dir)
  43161. +{
  43162. + VCHIQ_SERVICE_T *service = find_service_by_handle(handle);
  43163. + VCHIQ_BULK_QUEUE_T *queue;
  43164. + VCHIQ_BULK_T *bulk;
  43165. + VCHIQ_STATE_T *state;
  43166. + struct bulk_waiter *bulk_waiter = NULL;
  43167. + const char dir_char = (dir == VCHIQ_BULK_TRANSMIT) ? 't' : 'r';
  43168. + const int dir_msgtype = (dir == VCHIQ_BULK_TRANSMIT) ?
  43169. + VCHIQ_MSG_BULK_TX : VCHIQ_MSG_BULK_RX;
  43170. + VCHIQ_STATUS_T status = VCHIQ_ERROR;
  43171. +
  43172. + if (!service ||
  43173. + (service->srvstate != VCHIQ_SRVSTATE_OPEN) ||
  43174. + ((memhandle == VCHI_MEM_HANDLE_INVALID) && (offset == NULL)) ||
  43175. + (vchiq_check_service(service) != VCHIQ_SUCCESS))
  43176. + goto error_exit;
  43177. +
  43178. + switch (mode) {
  43179. + case VCHIQ_BULK_MODE_NOCALLBACK:
  43180. + case VCHIQ_BULK_MODE_CALLBACK:
  43181. + break;
  43182. + case VCHIQ_BULK_MODE_BLOCKING:
  43183. + bulk_waiter = (struct bulk_waiter *)userdata;
  43184. + sema_init(&bulk_waiter->event, 0);
  43185. + bulk_waiter->actual = 0;
  43186. + bulk_waiter->bulk = NULL;
  43187. + break;
  43188. + case VCHIQ_BULK_MODE_WAITING:
  43189. + bulk_waiter = (struct bulk_waiter *)userdata;
  43190. + bulk = bulk_waiter->bulk;
  43191. + goto waiting;
  43192. + default:
  43193. + goto error_exit;
  43194. + }
  43195. +
  43196. + state = service->state;
  43197. +
  43198. + queue = (dir == VCHIQ_BULK_TRANSMIT) ?
  43199. + &service->bulk_tx : &service->bulk_rx;
  43200. +
  43201. + if (mutex_lock_interruptible(&service->bulk_mutex) != 0) {
  43202. + status = VCHIQ_RETRY;
  43203. + goto error_exit;
  43204. + }
  43205. +
  43206. + if (queue->local_insert == queue->remove + VCHIQ_NUM_SERVICE_BULKS) {
  43207. + VCHIQ_SERVICE_STATS_INC(service, bulk_stalls);
  43208. + do {
  43209. + mutex_unlock(&service->bulk_mutex);
  43210. + if (down_interruptible(&service->bulk_remove_event)
  43211. + != 0) {
  43212. + status = VCHIQ_RETRY;
  43213. + goto error_exit;
  43214. + }
  43215. + if (mutex_lock_interruptible(&service->bulk_mutex)
  43216. + != 0) {
  43217. + status = VCHIQ_RETRY;
  43218. + goto error_exit;
  43219. + }
  43220. + } while (queue->local_insert == queue->remove +
  43221. + VCHIQ_NUM_SERVICE_BULKS);
  43222. + }
  43223. +
  43224. + bulk = &queue->bulks[BULK_INDEX(queue->local_insert)];
  43225. +
  43226. + bulk->mode = mode;
  43227. + bulk->dir = dir;
  43228. + bulk->userdata = userdata;
  43229. + bulk->size = size;
  43230. + bulk->actual = VCHIQ_BULK_ACTUAL_ABORTED;
  43231. +
  43232. + if (vchiq_prepare_bulk_data(bulk, memhandle, offset, size, dir) !=
  43233. + VCHIQ_SUCCESS)
  43234. + goto unlock_error_exit;
  43235. +
  43236. + wmb();
  43237. +
  43238. + vchiq_log_info(vchiq_core_log_level,
  43239. + "%d: bt (%d->%d) %cx %x@%x %x",
  43240. + state->id,
  43241. + service->localport, service->remoteport, dir_char,
  43242. + size, (unsigned int)bulk->data, (unsigned int)userdata);
  43243. +
  43244. + /* The slot mutex must be held when the service is being closed, so
  43245. + claim it here to ensure that isn't happening */
  43246. + if (mutex_lock_interruptible(&state->slot_mutex) != 0) {
  43247. + status = VCHIQ_RETRY;
  43248. + goto cancel_bulk_error_exit;
  43249. + }
  43250. +
  43251. + if (service->srvstate != VCHIQ_SRVSTATE_OPEN)
  43252. + goto unlock_both_error_exit;
  43253. +
  43254. + if (state->is_master) {
  43255. + queue->local_insert++;
  43256. + if (resolve_bulks(service, queue))
  43257. + request_poll(state, service,
  43258. + (dir == VCHIQ_BULK_TRANSMIT) ?
  43259. + VCHIQ_POLL_TXNOTIFY : VCHIQ_POLL_RXNOTIFY);
  43260. + } else {
  43261. + int payload[2] = { (int)bulk->data, bulk->size };
  43262. + VCHIQ_ELEMENT_T element = { payload, sizeof(payload) };
  43263. +
  43264. + status = queue_message(state, NULL,
  43265. + VCHIQ_MAKE_MSG(dir_msgtype,
  43266. + service->localport, service->remoteport),
  43267. + &element, 1, sizeof(payload),
  43268. + QMFLAGS_IS_BLOCKING |
  43269. + QMFLAGS_NO_MUTEX_LOCK |
  43270. + QMFLAGS_NO_MUTEX_UNLOCK);
  43271. + if (status != VCHIQ_SUCCESS) {
  43272. + goto unlock_both_error_exit;
  43273. + }
  43274. + queue->local_insert++;
  43275. + }
  43276. +
  43277. + mutex_unlock(&state->slot_mutex);
  43278. + mutex_unlock(&service->bulk_mutex);
  43279. +
  43280. + vchiq_log_trace(vchiq_core_log_level,
  43281. + "%d: bt:%d %cx li=%x ri=%x p=%x",
  43282. + state->id,
  43283. + service->localport, dir_char,
  43284. + queue->local_insert, queue->remote_insert, queue->process);
  43285. +
  43286. +waiting:
  43287. + unlock_service(service);
  43288. +
  43289. + status = VCHIQ_SUCCESS;
  43290. +
  43291. + if (bulk_waiter) {
  43292. + bulk_waiter->bulk = bulk;
  43293. + if (down_interruptible(&bulk_waiter->event) != 0)
  43294. + status = VCHIQ_RETRY;
  43295. + else if (bulk_waiter->actual == VCHIQ_BULK_ACTUAL_ABORTED)
  43296. + status = VCHIQ_ERROR;
  43297. + }
  43298. +
  43299. + return status;
  43300. +
  43301. +unlock_both_error_exit:
  43302. + mutex_unlock(&state->slot_mutex);
  43303. +cancel_bulk_error_exit:
  43304. + vchiq_complete_bulk(bulk);
  43305. +unlock_error_exit:
  43306. + mutex_unlock(&service->bulk_mutex);
  43307. +
  43308. +error_exit:
  43309. + if (service)
  43310. + unlock_service(service);
  43311. + return status;
  43312. +}
  43313. +
  43314. +VCHIQ_STATUS_T
  43315. +vchiq_queue_message(VCHIQ_SERVICE_HANDLE_T handle,
  43316. + const VCHIQ_ELEMENT_T *elements, unsigned int count)
  43317. +{
  43318. + VCHIQ_SERVICE_T *service = find_service_by_handle(handle);
  43319. + VCHIQ_STATUS_T status = VCHIQ_ERROR;
  43320. +
  43321. + unsigned int size = 0;
  43322. + unsigned int i;
  43323. +
  43324. + if (!service ||
  43325. + (vchiq_check_service(service) != VCHIQ_SUCCESS))
  43326. + goto error_exit;
  43327. +
  43328. + for (i = 0; i < (unsigned int)count; i++) {
  43329. + if (elements[i].size) {
  43330. + if (elements[i].data == NULL) {
  43331. + VCHIQ_SERVICE_STATS_INC(service, error_count);
  43332. + goto error_exit;
  43333. + }
  43334. + size += elements[i].size;
  43335. + }
  43336. + }
  43337. +
  43338. + if (size > VCHIQ_MAX_MSG_SIZE) {
  43339. + VCHIQ_SERVICE_STATS_INC(service, error_count);
  43340. + goto error_exit;
  43341. + }
  43342. +
  43343. + switch (service->srvstate) {
  43344. + case VCHIQ_SRVSTATE_OPEN:
  43345. + status = queue_message(service->state, service,
  43346. + VCHIQ_MAKE_MSG(VCHIQ_MSG_DATA,
  43347. + service->localport,
  43348. + service->remoteport),
  43349. + elements, count, size, 1);
  43350. + break;
  43351. + case VCHIQ_SRVSTATE_OPENSYNC:
  43352. + status = queue_message_sync(service->state, service,
  43353. + VCHIQ_MAKE_MSG(VCHIQ_MSG_DATA,
  43354. + service->localport,
  43355. + service->remoteport),
  43356. + elements, count, size, 1);
  43357. + break;
  43358. + default:
  43359. + status = VCHIQ_ERROR;
  43360. + break;
  43361. + }
  43362. +
  43363. +error_exit:
  43364. + if (service)
  43365. + unlock_service(service);
  43366. +
  43367. + return status;
  43368. +}
  43369. +
  43370. +void
  43371. +vchiq_release_message(VCHIQ_SERVICE_HANDLE_T handle, VCHIQ_HEADER_T *header)
  43372. +{
  43373. + VCHIQ_SERVICE_T *service = find_service_by_handle(handle);
  43374. + VCHIQ_SHARED_STATE_T *remote;
  43375. + VCHIQ_STATE_T *state;
  43376. + int slot_index;
  43377. +
  43378. + if (!service)
  43379. + return;
  43380. +
  43381. + state = service->state;
  43382. + remote = state->remote;
  43383. +
  43384. + slot_index = SLOT_INDEX_FROM_DATA(state, (void *)header);
  43385. +
  43386. + if ((slot_index >= remote->slot_first) &&
  43387. + (slot_index <= remote->slot_last)) {
  43388. + int msgid = header->msgid;
  43389. + if (msgid & VCHIQ_MSGID_CLAIMED) {
  43390. + VCHIQ_SLOT_INFO_T *slot_info =
  43391. + SLOT_INFO_FROM_INDEX(state, slot_index);
  43392. +
  43393. + release_slot(state, slot_info, header, service);
  43394. + }
  43395. + } else if (slot_index == remote->slot_sync)
  43396. + release_message_sync(state, header);
  43397. +
  43398. + unlock_service(service);
  43399. +}
  43400. +
  43401. +static void
  43402. +release_message_sync(VCHIQ_STATE_T *state, VCHIQ_HEADER_T *header)
  43403. +{
  43404. + header->msgid = VCHIQ_MSGID_PADDING;
  43405. + wmb();
  43406. + remote_event_signal(&state->remote->sync_release);
  43407. +}
  43408. +
  43409. +VCHIQ_STATUS_T
  43410. +vchiq_get_peer_version(VCHIQ_SERVICE_HANDLE_T handle, short *peer_version)
  43411. +{
  43412. + VCHIQ_STATUS_T status = VCHIQ_ERROR;
  43413. + VCHIQ_SERVICE_T *service = find_service_by_handle(handle);
  43414. +
  43415. + if (!service ||
  43416. + (vchiq_check_service(service) != VCHIQ_SUCCESS) ||
  43417. + !peer_version)
  43418. + goto exit;
  43419. + *peer_version = service->peer_version;
  43420. + status = VCHIQ_SUCCESS;
  43421. +
  43422. +exit:
  43423. + if (service)
  43424. + unlock_service(service);
  43425. + return status;
  43426. +}
  43427. +
  43428. +VCHIQ_STATUS_T
  43429. +vchiq_get_config(VCHIQ_INSTANCE_T instance,
  43430. + int config_size, VCHIQ_CONFIG_T *pconfig)
  43431. +{
  43432. + VCHIQ_CONFIG_T config;
  43433. +
  43434. + (void)instance;
  43435. +
  43436. + config.max_msg_size = VCHIQ_MAX_MSG_SIZE;
  43437. + config.bulk_threshold = VCHIQ_MAX_MSG_SIZE;
  43438. + config.max_outstanding_bulks = VCHIQ_NUM_SERVICE_BULKS;
  43439. + config.max_services = VCHIQ_MAX_SERVICES;
  43440. + config.version = VCHIQ_VERSION;
  43441. + config.version_min = VCHIQ_VERSION_MIN;
  43442. +
  43443. + if (config_size > sizeof(VCHIQ_CONFIG_T))
  43444. + return VCHIQ_ERROR;
  43445. +
  43446. + memcpy(pconfig, &config,
  43447. + min(config_size, (int)(sizeof(VCHIQ_CONFIG_T))));
  43448. +
  43449. + return VCHIQ_SUCCESS;
  43450. +}
  43451. +
  43452. +VCHIQ_STATUS_T
  43453. +vchiq_set_service_option(VCHIQ_SERVICE_HANDLE_T handle,
  43454. + VCHIQ_SERVICE_OPTION_T option, int value)
  43455. +{
  43456. + VCHIQ_SERVICE_T *service = find_service_by_handle(handle);
  43457. + VCHIQ_STATUS_T status = VCHIQ_ERROR;
  43458. +
  43459. + if (service) {
  43460. + switch (option) {
  43461. + case VCHIQ_SERVICE_OPTION_AUTOCLOSE:
  43462. + service->auto_close = value;
  43463. + status = VCHIQ_SUCCESS;
  43464. + break;
  43465. +
  43466. + case VCHIQ_SERVICE_OPTION_SLOT_QUOTA: {
  43467. + VCHIQ_SERVICE_QUOTA_T *service_quota =
  43468. + &service->state->service_quotas[
  43469. + service->localport];
  43470. + if (value == 0)
  43471. + value = service->state->default_slot_quota;
  43472. + if ((value >= service_quota->slot_use_count) &&
  43473. + (value < (unsigned short)~0)) {
  43474. + service_quota->slot_quota = value;
  43475. + if ((value >= service_quota->slot_use_count) &&
  43476. + (service_quota->message_quota >=
  43477. + service_quota->message_use_count)) {
  43478. + /* Signal the service that it may have
  43479. + ** dropped below its quota */
  43480. + up(&service_quota->quota_event);
  43481. + }
  43482. + status = VCHIQ_SUCCESS;
  43483. + }
  43484. + } break;
  43485. +
  43486. + case VCHIQ_SERVICE_OPTION_MESSAGE_QUOTA: {
  43487. + VCHIQ_SERVICE_QUOTA_T *service_quota =
  43488. + &service->state->service_quotas[
  43489. + service->localport];
  43490. + if (value == 0)
  43491. + value = service->state->default_message_quota;
  43492. + if ((value >= service_quota->message_use_count) &&
  43493. + (value < (unsigned short)~0)) {
  43494. + service_quota->message_quota = value;
  43495. + if ((value >=
  43496. + service_quota->message_use_count) &&
  43497. + (service_quota->slot_quota >=
  43498. + service_quota->slot_use_count))
  43499. + /* Signal the service that it may have
  43500. + ** dropped below its quota */
  43501. + up(&service_quota->quota_event);
  43502. + status = VCHIQ_SUCCESS;
  43503. + }
  43504. + } break;
  43505. +
  43506. + case VCHIQ_SERVICE_OPTION_SYNCHRONOUS:
  43507. + if ((service->srvstate == VCHIQ_SRVSTATE_HIDDEN) ||
  43508. + (service->srvstate ==
  43509. + VCHIQ_SRVSTATE_LISTENING)) {
  43510. + service->sync = value;
  43511. + status = VCHIQ_SUCCESS;
  43512. + }
  43513. + break;
  43514. +
  43515. + case VCHIQ_SERVICE_OPTION_TRACE:
  43516. + service->trace = value;
  43517. + status = VCHIQ_SUCCESS;
  43518. + break;
  43519. +
  43520. + default:
  43521. + break;
  43522. + }
  43523. + unlock_service(service);
  43524. + }
  43525. +
  43526. + return status;
  43527. +}
  43528. +
  43529. +void
  43530. +vchiq_dump_shared_state(void *dump_context, VCHIQ_STATE_T *state,
  43531. + VCHIQ_SHARED_STATE_T *shared, const char *label)
  43532. +{
  43533. + static const char *const debug_names[] = {
  43534. + "<entries>",
  43535. + "SLOT_HANDLER_COUNT",
  43536. + "SLOT_HANDLER_LINE",
  43537. + "PARSE_LINE",
  43538. + "PARSE_HEADER",
  43539. + "PARSE_MSGID",
  43540. + "AWAIT_COMPLETION_LINE",
  43541. + "DEQUEUE_MESSAGE_LINE",
  43542. + "SERVICE_CALLBACK_LINE",
  43543. + "MSG_QUEUE_FULL_COUNT",
  43544. + "COMPLETION_QUEUE_FULL_COUNT"
  43545. + };
  43546. + int i;
  43547. +
  43548. + char buf[80];
  43549. + int len;
  43550. + len = snprintf(buf, sizeof(buf),
  43551. + " %s: slots %d-%d tx_pos=%x recycle=%x",
  43552. + label, shared->slot_first, shared->slot_last,
  43553. + shared->tx_pos, shared->slot_queue_recycle);
  43554. + vchiq_dump(dump_context, buf, len + 1);
  43555. +
  43556. + len = snprintf(buf, sizeof(buf),
  43557. + " Slots claimed:");
  43558. + vchiq_dump(dump_context, buf, len + 1);
  43559. +
  43560. + for (i = shared->slot_first; i <= shared->slot_last; i++) {
  43561. + VCHIQ_SLOT_INFO_T slot_info = *SLOT_INFO_FROM_INDEX(state, i);
  43562. + if (slot_info.use_count != slot_info.release_count) {
  43563. + len = snprintf(buf, sizeof(buf),
  43564. + " %d: %d/%d", i, slot_info.use_count,
  43565. + slot_info.release_count);
  43566. + vchiq_dump(dump_context, buf, len + 1);
  43567. + }
  43568. + }
  43569. +
  43570. + for (i = 1; i < shared->debug[DEBUG_ENTRIES]; i++) {
  43571. + len = snprintf(buf, sizeof(buf), " DEBUG: %s = %d(%x)",
  43572. + debug_names[i], shared->debug[i], shared->debug[i]);
  43573. + vchiq_dump(dump_context, buf, len + 1);
  43574. + }
  43575. +}
  43576. +
  43577. +void
  43578. +vchiq_dump_state(void *dump_context, VCHIQ_STATE_T *state)
  43579. +{
  43580. + char buf[80];
  43581. + int len;
  43582. + int i;
  43583. +
  43584. + len = snprintf(buf, sizeof(buf), "State %d: %s", state->id,
  43585. + conn_state_names[state->conn_state]);
  43586. + vchiq_dump(dump_context, buf, len + 1);
  43587. +
  43588. + len = snprintf(buf, sizeof(buf),
  43589. + " tx_pos=%x(@%x), rx_pos=%x(@%x)",
  43590. + state->local->tx_pos,
  43591. + (uint32_t)state->tx_data +
  43592. + (state->local_tx_pos & VCHIQ_SLOT_MASK),
  43593. + state->rx_pos,
  43594. + (uint32_t)state->rx_data +
  43595. + (state->rx_pos & VCHIQ_SLOT_MASK));
  43596. + vchiq_dump(dump_context, buf, len + 1);
  43597. +
  43598. + len = snprintf(buf, sizeof(buf),
  43599. + " Version: %d (min %d)",
  43600. + VCHIQ_VERSION, VCHIQ_VERSION_MIN);
  43601. + vchiq_dump(dump_context, buf, len + 1);
  43602. +
  43603. + if (VCHIQ_ENABLE_STATS) {
  43604. + len = snprintf(buf, sizeof(buf),
  43605. + " Stats: ctrl_tx_count=%d, ctrl_rx_count=%d, "
  43606. + "error_count=%d",
  43607. + state->stats.ctrl_tx_count, state->stats.ctrl_rx_count,
  43608. + state->stats.error_count);
  43609. + vchiq_dump(dump_context, buf, len + 1);
  43610. + }
  43611. +
  43612. + len = snprintf(buf, sizeof(buf),
  43613. + " Slots: %d available (%d data), %d recyclable, %d stalls "
  43614. + "(%d data)",
  43615. + ((state->slot_queue_available * VCHIQ_SLOT_SIZE) -
  43616. + state->local_tx_pos) / VCHIQ_SLOT_SIZE,
  43617. + state->data_quota - state->data_use_count,
  43618. + state->local->slot_queue_recycle - state->slot_queue_available,
  43619. + state->stats.slot_stalls, state->stats.data_stalls);
  43620. + vchiq_dump(dump_context, buf, len + 1);
  43621. +
  43622. + vchiq_dump_platform_state(dump_context);
  43623. +
  43624. + vchiq_dump_shared_state(dump_context, state, state->local, "Local");
  43625. + vchiq_dump_shared_state(dump_context, state, state->remote, "Remote");
  43626. +
  43627. + vchiq_dump_platform_instances(dump_context);
  43628. +
  43629. + for (i = 0; i < state->unused_service; i++) {
  43630. + VCHIQ_SERVICE_T *service = find_service_by_port(state, i);
  43631. +
  43632. + if (service) {
  43633. + vchiq_dump_service_state(dump_context, service);
  43634. + unlock_service(service);
  43635. + }
  43636. + }
  43637. +}
  43638. +
  43639. +void
  43640. +vchiq_dump_service_state(void *dump_context, VCHIQ_SERVICE_T *service)
  43641. +{
  43642. + char buf[80];
  43643. + int len;
  43644. +
  43645. + len = snprintf(buf, sizeof(buf), "Service %d: %s (ref %u)",
  43646. + service->localport, srvstate_names[service->srvstate],
  43647. + service->ref_count - 1); /*Don't include the lock just taken*/
  43648. +
  43649. + if (service->srvstate != VCHIQ_SRVSTATE_FREE) {
  43650. + char remoteport[30];
  43651. + VCHIQ_SERVICE_QUOTA_T *service_quota =
  43652. + &service->state->service_quotas[service->localport];
  43653. + int fourcc = service->base.fourcc;
  43654. + int tx_pending, rx_pending;
  43655. + if (service->remoteport != VCHIQ_PORT_FREE) {
  43656. + int len2 = snprintf(remoteport, sizeof(remoteport),
  43657. + "%d", service->remoteport);
  43658. + if (service->public_fourcc != VCHIQ_FOURCC_INVALID)
  43659. + snprintf(remoteport + len2,
  43660. + sizeof(remoteport) - len2,
  43661. + " (client %x)", service->client_id);
  43662. + } else
  43663. + strcpy(remoteport, "n/a");
  43664. +
  43665. + len += snprintf(buf + len, sizeof(buf) - len,
  43666. + " '%c%c%c%c' remote %s (msg use %d/%d, slot use %d/%d)",
  43667. + VCHIQ_FOURCC_AS_4CHARS(fourcc),
  43668. + remoteport,
  43669. + service_quota->message_use_count,
  43670. + service_quota->message_quota,
  43671. + service_quota->slot_use_count,
  43672. + service_quota->slot_quota);
  43673. +
  43674. + vchiq_dump(dump_context, buf, len + 1);
  43675. +
  43676. + tx_pending = service->bulk_tx.local_insert -
  43677. + service->bulk_tx.remote_insert;
  43678. +
  43679. + rx_pending = service->bulk_rx.local_insert -
  43680. + service->bulk_rx.remote_insert;
  43681. +
  43682. + len = snprintf(buf, sizeof(buf),
  43683. + " Bulk: tx_pending=%d (size %d),"
  43684. + " rx_pending=%d (size %d)",
  43685. + tx_pending,
  43686. + tx_pending ? service->bulk_tx.bulks[
  43687. + BULK_INDEX(service->bulk_tx.remove)].size : 0,
  43688. + rx_pending,
  43689. + rx_pending ? service->bulk_rx.bulks[
  43690. + BULK_INDEX(service->bulk_rx.remove)].size : 0);
  43691. +
  43692. + if (VCHIQ_ENABLE_STATS) {
  43693. + vchiq_dump(dump_context, buf, len + 1);
  43694. +
  43695. + len = snprintf(buf, sizeof(buf),
  43696. + " Ctrl: tx_count=%d, tx_bytes=%llu, "
  43697. + "rx_count=%d, rx_bytes=%llu",
  43698. + service->stats.ctrl_tx_count,
  43699. + service->stats.ctrl_tx_bytes,
  43700. + service->stats.ctrl_rx_count,
  43701. + service->stats.ctrl_rx_bytes);
  43702. + vchiq_dump(dump_context, buf, len + 1);
  43703. +
  43704. + len = snprintf(buf, sizeof(buf),
  43705. + " Bulk: tx_count=%d, tx_bytes=%llu, "
  43706. + "rx_count=%d, rx_bytes=%llu",
  43707. + service->stats.bulk_tx_count,
  43708. + service->stats.bulk_tx_bytes,
  43709. + service->stats.bulk_rx_count,
  43710. + service->stats.bulk_rx_bytes);
  43711. + vchiq_dump(dump_context, buf, len + 1);
  43712. +
  43713. + len = snprintf(buf, sizeof(buf),
  43714. + " %d quota stalls, %d slot stalls, "
  43715. + "%d bulk stalls, %d aborted, %d errors",
  43716. + service->stats.quota_stalls,
  43717. + service->stats.slot_stalls,
  43718. + service->stats.bulk_stalls,
  43719. + service->stats.bulk_aborted_count,
  43720. + service->stats.error_count);
  43721. + }
  43722. + }
  43723. +
  43724. + vchiq_dump(dump_context, buf, len + 1);
  43725. +
  43726. + if (service->srvstate != VCHIQ_SRVSTATE_FREE)
  43727. + vchiq_dump_platform_service_state(dump_context, service);
  43728. +}
  43729. +
  43730. +
  43731. +void
  43732. +vchiq_loud_error_header(void)
  43733. +{
  43734. + vchiq_log_error(vchiq_core_log_level,
  43735. + "============================================================"
  43736. + "================");
  43737. + vchiq_log_error(vchiq_core_log_level,
  43738. + "============================================================"
  43739. + "================");
  43740. + vchiq_log_error(vchiq_core_log_level, "=====");
  43741. +}
  43742. +
  43743. +void
  43744. +vchiq_loud_error_footer(void)
  43745. +{
  43746. + vchiq_log_error(vchiq_core_log_level, "=====");
  43747. + vchiq_log_error(vchiq_core_log_level,
  43748. + "============================================================"
  43749. + "================");
  43750. + vchiq_log_error(vchiq_core_log_level,
  43751. + "============================================================"
  43752. + "================");
  43753. +}
  43754. +
  43755. +
  43756. +VCHIQ_STATUS_T vchiq_send_remote_use(VCHIQ_STATE_T *state)
  43757. +{
  43758. + VCHIQ_STATUS_T status = VCHIQ_RETRY;
  43759. + if (state->conn_state != VCHIQ_CONNSTATE_DISCONNECTED)
  43760. + status = queue_message(state, NULL,
  43761. + VCHIQ_MAKE_MSG(VCHIQ_MSG_REMOTE_USE, 0, 0),
  43762. + NULL, 0, 0, 0);
  43763. + return status;
  43764. +}
  43765. +
  43766. +VCHIQ_STATUS_T vchiq_send_remote_release(VCHIQ_STATE_T *state)
  43767. +{
  43768. + VCHIQ_STATUS_T status = VCHIQ_RETRY;
  43769. + if (state->conn_state != VCHIQ_CONNSTATE_DISCONNECTED)
  43770. + status = queue_message(state, NULL,
  43771. + VCHIQ_MAKE_MSG(VCHIQ_MSG_REMOTE_RELEASE, 0, 0),
  43772. + NULL, 0, 0, 0);
  43773. + return status;
  43774. +}
  43775. +
  43776. +VCHIQ_STATUS_T vchiq_send_remote_use_active(VCHIQ_STATE_T *state)
  43777. +{
  43778. + VCHIQ_STATUS_T status = VCHIQ_RETRY;
  43779. + if (state->conn_state != VCHIQ_CONNSTATE_DISCONNECTED)
  43780. + status = queue_message(state, NULL,
  43781. + VCHIQ_MAKE_MSG(VCHIQ_MSG_REMOTE_USE_ACTIVE, 0, 0),
  43782. + NULL, 0, 0, 0);
  43783. + return status;
  43784. +}
  43785. +
  43786. +void vchiq_log_dump_mem(const char *label, uint32_t addr, const void *voidMem,
  43787. + size_t numBytes)
  43788. +{
  43789. + const uint8_t *mem = (const uint8_t *)voidMem;
  43790. + size_t offset;
  43791. + char lineBuf[100];
  43792. + char *s;
  43793. +
  43794. + while (numBytes > 0) {
  43795. + s = lineBuf;
  43796. +
  43797. + for (offset = 0; offset < 16; offset++) {
  43798. + if (offset < numBytes)
  43799. + s += snprintf(s, 4, "%02x ", mem[offset]);
  43800. + else
  43801. + s += snprintf(s, 4, " ");
  43802. + }
  43803. +
  43804. + for (offset = 0; offset < 16; offset++) {
  43805. + if (offset < numBytes) {
  43806. + uint8_t ch = mem[offset];
  43807. +
  43808. + if ((ch < ' ') || (ch > '~'))
  43809. + ch = '.';
  43810. + *s++ = (char)ch;
  43811. + }
  43812. + }
  43813. + *s++ = '\0';
  43814. +
  43815. + if ((label != NULL) && (*label != '\0'))
  43816. + vchiq_log_trace(VCHIQ_LOG_TRACE,
  43817. + "%s: %08x: %s", label, addr, lineBuf);
  43818. + else
  43819. + vchiq_log_trace(VCHIQ_LOG_TRACE,
  43820. + "%08x: %s", addr, lineBuf);
  43821. +
  43822. + addr += 16;
  43823. + mem += 16;
  43824. + if (numBytes > 16)
  43825. + numBytes -= 16;
  43826. + else
  43827. + numBytes = 0;
  43828. + }
  43829. +}
  43830. diff -Nur linux-3.18.14/drivers/misc/vc04_services/interface/vchiq_arm/vchiq_core.h linux-rpi/drivers/misc/vc04_services/interface/vchiq_arm/vchiq_core.h
  43831. --- linux-3.18.14/drivers/misc/vc04_services/interface/vchiq_arm/vchiq_core.h 1969-12-31 18:00:00.000000000 -0600
  43832. +++ linux-rpi/drivers/misc/vc04_services/interface/vchiq_arm/vchiq_core.h 2015-05-31 14:46:11.157660977 -0500
  43833. @@ -0,0 +1,712 @@
  43834. +/**
  43835. + * Copyright (c) 2010-2012 Broadcom. All rights reserved.
  43836. + *
  43837. + * Redistribution and use in source and binary forms, with or without
  43838. + * modification, are permitted provided that the following conditions
  43839. + * are met:
  43840. + * 1. Redistributions of source code must retain the above copyright
  43841. + * notice, this list of conditions, and the following disclaimer,
  43842. + * without modification.
  43843. + * 2. Redistributions in binary form must reproduce the above copyright
  43844. + * notice, this list of conditions and the following disclaimer in the
  43845. + * documentation and/or other materials provided with the distribution.
  43846. + * 3. The names of the above-listed copyright holders may not be used
  43847. + * to endorse or promote products derived from this software without
  43848. + * specific prior written permission.
  43849. + *
  43850. + * ALTERNATIVELY, this software may be distributed under the terms of the
  43851. + * GNU General Public License ("GPL") version 2, as published by the Free
  43852. + * Software Foundation.
  43853. + *
  43854. + * THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS "AS
  43855. + * IS" AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO,
  43856. + * THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR
  43857. + * PURPOSE ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT OWNER OR
  43858. + * CONTRIBUTORS BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL,
  43859. + * EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO,
  43860. + * PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR
  43861. + * PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF
  43862. + * LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING
  43863. + * NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE OF THIS
  43864. + * SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
  43865. + */
  43866. +
  43867. +#ifndef VCHIQ_CORE_H
  43868. +#define VCHIQ_CORE_H
  43869. +
  43870. +#include <linux/mutex.h>
  43871. +#include <linux/semaphore.h>
  43872. +#include <linux/kthread.h>
  43873. +
  43874. +#include "vchiq_cfg.h"
  43875. +
  43876. +#include "vchiq.h"
  43877. +
  43878. +/* Run time control of log level, based on KERN_XXX level. */
  43879. +#define VCHIQ_LOG_DEFAULT 4
  43880. +#define VCHIQ_LOG_ERROR 3
  43881. +#define VCHIQ_LOG_WARNING 4
  43882. +#define VCHIQ_LOG_INFO 6
  43883. +#define VCHIQ_LOG_TRACE 7
  43884. +
  43885. +#define VCHIQ_LOG_PREFIX KERN_INFO "vchiq: "
  43886. +
  43887. +#ifndef vchiq_log_error
  43888. +#define vchiq_log_error(cat, fmt, ...) \
  43889. + do { if (cat >= VCHIQ_LOG_ERROR) \
  43890. + printk(VCHIQ_LOG_PREFIX fmt "\n", ##__VA_ARGS__); } while (0)
  43891. +#endif
  43892. +#ifndef vchiq_log_warning
  43893. +#define vchiq_log_warning(cat, fmt, ...) \
  43894. + do { if (cat >= VCHIQ_LOG_WARNING) \
  43895. + printk(VCHIQ_LOG_PREFIX fmt "\n", ##__VA_ARGS__); } while (0)
  43896. +#endif
  43897. +#ifndef vchiq_log_info
  43898. +#define vchiq_log_info(cat, fmt, ...) \
  43899. + do { if (cat >= VCHIQ_LOG_INFO) \
  43900. + printk(VCHIQ_LOG_PREFIX fmt "\n", ##__VA_ARGS__); } while (0)
  43901. +#endif
  43902. +#ifndef vchiq_log_trace
  43903. +#define vchiq_log_trace(cat, fmt, ...) \
  43904. + do { if (cat >= VCHIQ_LOG_TRACE) \
  43905. + printk(VCHIQ_LOG_PREFIX fmt "\n", ##__VA_ARGS__); } while (0)
  43906. +#endif
  43907. +
  43908. +#define vchiq_loud_error(...) \
  43909. + vchiq_log_error(vchiq_core_log_level, "===== " __VA_ARGS__)
  43910. +
  43911. +#ifndef vchiq_static_assert
  43912. +#define vchiq_static_assert(cond) __attribute__((unused)) \
  43913. + extern int vchiq_static_assert[(cond) ? 1 : -1]
  43914. +#endif
  43915. +
  43916. +#define IS_POW2(x) (x && ((x & (x - 1)) == 0))
  43917. +
  43918. +/* Ensure that the slot size and maximum number of slots are powers of 2 */
  43919. +vchiq_static_assert(IS_POW2(VCHIQ_SLOT_SIZE));
  43920. +vchiq_static_assert(IS_POW2(VCHIQ_MAX_SLOTS));
  43921. +vchiq_static_assert(IS_POW2(VCHIQ_MAX_SLOTS_PER_SIDE));
  43922. +
  43923. +#define VCHIQ_SLOT_MASK (VCHIQ_SLOT_SIZE - 1)
  43924. +#define VCHIQ_SLOT_QUEUE_MASK (VCHIQ_MAX_SLOTS_PER_SIDE - 1)
  43925. +#define VCHIQ_SLOT_ZERO_SLOTS ((sizeof(VCHIQ_SLOT_ZERO_T) + \
  43926. + VCHIQ_SLOT_SIZE - 1) / VCHIQ_SLOT_SIZE)
  43927. +
  43928. +#define VCHIQ_MSG_PADDING 0 /* - */
  43929. +#define VCHIQ_MSG_CONNECT 1 /* - */
  43930. +#define VCHIQ_MSG_OPEN 2 /* + (srcport, -), fourcc, client_id */
  43931. +#define VCHIQ_MSG_OPENACK 3 /* + (srcport, dstport) */
  43932. +#define VCHIQ_MSG_CLOSE 4 /* + (srcport, dstport) */
  43933. +#define VCHIQ_MSG_DATA 5 /* + (srcport, dstport) */
  43934. +#define VCHIQ_MSG_BULK_RX 6 /* + (srcport, dstport), data, size */
  43935. +#define VCHIQ_MSG_BULK_TX 7 /* + (srcport, dstport), data, size */
  43936. +#define VCHIQ_MSG_BULK_RX_DONE 8 /* + (srcport, dstport), actual */
  43937. +#define VCHIQ_MSG_BULK_TX_DONE 9 /* + (srcport, dstport), actual */
  43938. +#define VCHIQ_MSG_PAUSE 10 /* - */
  43939. +#define VCHIQ_MSG_RESUME 11 /* - */
  43940. +#define VCHIQ_MSG_REMOTE_USE 12 /* - */
  43941. +#define VCHIQ_MSG_REMOTE_RELEASE 13 /* - */
  43942. +#define VCHIQ_MSG_REMOTE_USE_ACTIVE 14 /* - */
  43943. +
  43944. +#define VCHIQ_PORT_MAX (VCHIQ_MAX_SERVICES - 1)
  43945. +#define VCHIQ_PORT_FREE 0x1000
  43946. +#define VCHIQ_PORT_IS_VALID(port) (port < VCHIQ_PORT_FREE)
  43947. +#define VCHIQ_MAKE_MSG(type, srcport, dstport) \
  43948. + ((type<<24) | (srcport<<12) | (dstport<<0))
  43949. +#define VCHIQ_MSG_TYPE(msgid) ((unsigned int)msgid >> 24)
  43950. +#define VCHIQ_MSG_SRCPORT(msgid) \
  43951. + (unsigned short)(((unsigned int)msgid >> 12) & 0xfff)
  43952. +#define VCHIQ_MSG_DSTPORT(msgid) \
  43953. + ((unsigned short)msgid & 0xfff)
  43954. +
  43955. +#define VCHIQ_FOURCC_AS_4CHARS(fourcc) \
  43956. + ((fourcc) >> 24) & 0xff, \
  43957. + ((fourcc) >> 16) & 0xff, \
  43958. + ((fourcc) >> 8) & 0xff, \
  43959. + (fourcc) & 0xff
  43960. +
  43961. +/* Ensure the fields are wide enough */
  43962. +vchiq_static_assert(VCHIQ_MSG_SRCPORT(VCHIQ_MAKE_MSG(0, 0, VCHIQ_PORT_MAX))
  43963. + == 0);
  43964. +vchiq_static_assert(VCHIQ_MSG_TYPE(VCHIQ_MAKE_MSG(0, VCHIQ_PORT_MAX, 0)) == 0);
  43965. +vchiq_static_assert((unsigned int)VCHIQ_PORT_MAX <
  43966. + (unsigned int)VCHIQ_PORT_FREE);
  43967. +
  43968. +#define VCHIQ_MSGID_PADDING VCHIQ_MAKE_MSG(VCHIQ_MSG_PADDING, 0, 0)
  43969. +#define VCHIQ_MSGID_CLAIMED 0x40000000
  43970. +
  43971. +#define VCHIQ_FOURCC_INVALID 0x00000000
  43972. +#define VCHIQ_FOURCC_IS_LEGAL(fourcc) (fourcc != VCHIQ_FOURCC_INVALID)
  43973. +
  43974. +#define VCHIQ_BULK_ACTUAL_ABORTED -1
  43975. +
  43976. +typedef uint32_t BITSET_T;
  43977. +
  43978. +vchiq_static_assert((sizeof(BITSET_T) * 8) == 32);
  43979. +
  43980. +#define BITSET_SIZE(b) ((b + 31) >> 5)
  43981. +#define BITSET_WORD(b) (b >> 5)
  43982. +#define BITSET_BIT(b) (1 << (b & 31))
  43983. +#define BITSET_ZERO(bs) memset(bs, 0, sizeof(bs))
  43984. +#define BITSET_IS_SET(bs, b) (bs[BITSET_WORD(b)] & BITSET_BIT(b))
  43985. +#define BITSET_SET(bs, b) (bs[BITSET_WORD(b)] |= BITSET_BIT(b))
  43986. +#define BITSET_CLR(bs, b) (bs[BITSET_WORD(b)] &= ~BITSET_BIT(b))
  43987. +
  43988. +#if VCHIQ_ENABLE_STATS
  43989. +#define VCHIQ_STATS_INC(state, stat) (state->stats. stat++)
  43990. +#define VCHIQ_SERVICE_STATS_INC(service, stat) (service->stats. stat++)
  43991. +#define VCHIQ_SERVICE_STATS_ADD(service, stat, addend) \
  43992. + (service->stats. stat += addend)
  43993. +#else
  43994. +#define VCHIQ_STATS_INC(state, stat) ((void)0)
  43995. +#define VCHIQ_SERVICE_STATS_INC(service, stat) ((void)0)
  43996. +#define VCHIQ_SERVICE_STATS_ADD(service, stat, addend) ((void)0)
  43997. +#endif
  43998. +
  43999. +enum {
  44000. + DEBUG_ENTRIES,
  44001. +#if VCHIQ_ENABLE_DEBUG
  44002. + DEBUG_SLOT_HANDLER_COUNT,
  44003. + DEBUG_SLOT_HANDLER_LINE,
  44004. + DEBUG_PARSE_LINE,
  44005. + DEBUG_PARSE_HEADER,
  44006. + DEBUG_PARSE_MSGID,
  44007. + DEBUG_AWAIT_COMPLETION_LINE,
  44008. + DEBUG_DEQUEUE_MESSAGE_LINE,
  44009. + DEBUG_SERVICE_CALLBACK_LINE,
  44010. + DEBUG_MSG_QUEUE_FULL_COUNT,
  44011. + DEBUG_COMPLETION_QUEUE_FULL_COUNT,
  44012. +#endif
  44013. + DEBUG_MAX
  44014. +};
  44015. +
  44016. +#if VCHIQ_ENABLE_DEBUG
  44017. +
  44018. +#define DEBUG_INITIALISE(local) int *debug_ptr = (local)->debug;
  44019. +#define DEBUG_TRACE(d) \
  44020. + do { debug_ptr[DEBUG_ ## d] = __LINE__; dsb(); } while (0)
  44021. +#define DEBUG_VALUE(d, v) \
  44022. + do { debug_ptr[DEBUG_ ## d] = (v); dsb(); } while (0)
  44023. +#define DEBUG_COUNT(d) \
  44024. + do { debug_ptr[DEBUG_ ## d]++; dsb(); } while (0)
  44025. +
  44026. +#else /* VCHIQ_ENABLE_DEBUG */
  44027. +
  44028. +#define DEBUG_INITIALISE(local)
  44029. +#define DEBUG_TRACE(d)
  44030. +#define DEBUG_VALUE(d, v)
  44031. +#define DEBUG_COUNT(d)
  44032. +
  44033. +#endif /* VCHIQ_ENABLE_DEBUG */
  44034. +
  44035. +typedef enum {
  44036. + VCHIQ_CONNSTATE_DISCONNECTED,
  44037. + VCHIQ_CONNSTATE_CONNECTING,
  44038. + VCHIQ_CONNSTATE_CONNECTED,
  44039. + VCHIQ_CONNSTATE_PAUSING,
  44040. + VCHIQ_CONNSTATE_PAUSE_SENT,
  44041. + VCHIQ_CONNSTATE_PAUSED,
  44042. + VCHIQ_CONNSTATE_RESUMING,
  44043. + VCHIQ_CONNSTATE_PAUSE_TIMEOUT,
  44044. + VCHIQ_CONNSTATE_RESUME_TIMEOUT
  44045. +} VCHIQ_CONNSTATE_T;
  44046. +
  44047. +enum {
  44048. + VCHIQ_SRVSTATE_FREE,
  44049. + VCHIQ_SRVSTATE_HIDDEN,
  44050. + VCHIQ_SRVSTATE_LISTENING,
  44051. + VCHIQ_SRVSTATE_OPENING,
  44052. + VCHIQ_SRVSTATE_OPEN,
  44053. + VCHIQ_SRVSTATE_OPENSYNC,
  44054. + VCHIQ_SRVSTATE_CLOSESENT,
  44055. + VCHIQ_SRVSTATE_CLOSERECVD,
  44056. + VCHIQ_SRVSTATE_CLOSEWAIT,
  44057. + VCHIQ_SRVSTATE_CLOSED
  44058. +};
  44059. +
  44060. +enum {
  44061. + VCHIQ_POLL_TERMINATE,
  44062. + VCHIQ_POLL_REMOVE,
  44063. + VCHIQ_POLL_TXNOTIFY,
  44064. + VCHIQ_POLL_RXNOTIFY,
  44065. + VCHIQ_POLL_COUNT
  44066. +};
  44067. +
  44068. +typedef enum {
  44069. + VCHIQ_BULK_TRANSMIT,
  44070. + VCHIQ_BULK_RECEIVE
  44071. +} VCHIQ_BULK_DIR_T;
  44072. +
  44073. +typedef void (*VCHIQ_USERDATA_TERM_T)(void *userdata);
  44074. +
  44075. +typedef struct vchiq_bulk_struct {
  44076. + short mode;
  44077. + short dir;
  44078. + void *userdata;
  44079. + VCHI_MEM_HANDLE_T handle;
  44080. + void *data;
  44081. + int size;
  44082. + void *remote_data;
  44083. + int remote_size;
  44084. + int actual;
  44085. +} VCHIQ_BULK_T;
  44086. +
  44087. +typedef struct vchiq_bulk_queue_struct {
  44088. + int local_insert; /* Where to insert the next local bulk */
  44089. + int remote_insert; /* Where to insert the next remote bulk (master) */
  44090. + int process; /* Bulk to transfer next */
  44091. + int remote_notify; /* Bulk to notify the remote client of next (mstr) */
  44092. + int remove; /* Bulk to notify the local client of, and remove,
  44093. + ** next */
  44094. + VCHIQ_BULK_T bulks[VCHIQ_NUM_SERVICE_BULKS];
  44095. +} VCHIQ_BULK_QUEUE_T;
  44096. +
  44097. +typedef struct remote_event_struct {
  44098. + int armed;
  44099. + int fired;
  44100. + struct semaphore *event;
  44101. +} REMOTE_EVENT_T;
  44102. +
  44103. +typedef struct opaque_platform_state_t *VCHIQ_PLATFORM_STATE_T;
  44104. +
  44105. +typedef struct vchiq_state_struct VCHIQ_STATE_T;
  44106. +
  44107. +typedef struct vchiq_slot_struct {
  44108. + char data[VCHIQ_SLOT_SIZE];
  44109. +} VCHIQ_SLOT_T;
  44110. +
  44111. +typedef struct vchiq_slot_info_struct {
  44112. + /* Use two counters rather than one to avoid the need for a mutex. */
  44113. + short use_count;
  44114. + short release_count;
  44115. +} VCHIQ_SLOT_INFO_T;
  44116. +
  44117. +typedef struct vchiq_service_struct {
  44118. + VCHIQ_SERVICE_BASE_T base;
  44119. + VCHIQ_SERVICE_HANDLE_T handle;
  44120. + unsigned int ref_count;
  44121. + int srvstate;
  44122. + VCHIQ_USERDATA_TERM_T userdata_term;
  44123. + unsigned int localport;
  44124. + unsigned int remoteport;
  44125. + int public_fourcc;
  44126. + int client_id;
  44127. + char auto_close;
  44128. + char sync;
  44129. + char closing;
  44130. + char trace;
  44131. + atomic_t poll_flags;
  44132. + short version;
  44133. + short version_min;
  44134. + short peer_version;
  44135. +
  44136. + VCHIQ_STATE_T *state;
  44137. + VCHIQ_INSTANCE_T instance;
  44138. +
  44139. + int service_use_count;
  44140. +
  44141. + VCHIQ_BULK_QUEUE_T bulk_tx;
  44142. + VCHIQ_BULK_QUEUE_T bulk_rx;
  44143. +
  44144. + struct semaphore remove_event;
  44145. + struct semaphore bulk_remove_event;
  44146. + struct mutex bulk_mutex;
  44147. +
  44148. + struct service_stats_struct {
  44149. + int quota_stalls;
  44150. + int slot_stalls;
  44151. + int bulk_stalls;
  44152. + int error_count;
  44153. + int ctrl_tx_count;
  44154. + int ctrl_rx_count;
  44155. + int bulk_tx_count;
  44156. + int bulk_rx_count;
  44157. + int bulk_aborted_count;
  44158. + uint64_t ctrl_tx_bytes;
  44159. + uint64_t ctrl_rx_bytes;
  44160. + uint64_t bulk_tx_bytes;
  44161. + uint64_t bulk_rx_bytes;
  44162. + } stats;
  44163. +} VCHIQ_SERVICE_T;
  44164. +
  44165. +/* The quota information is outside VCHIQ_SERVICE_T so that it can be
  44166. + statically allocated, since for accounting reasons a service's slot
  44167. + usage is carried over between users of the same port number.
  44168. + */
  44169. +typedef struct vchiq_service_quota_struct {
  44170. + unsigned short slot_quota;
  44171. + unsigned short slot_use_count;
  44172. + unsigned short message_quota;
  44173. + unsigned short message_use_count;
  44174. + struct semaphore quota_event;
  44175. + int previous_tx_index;
  44176. +} VCHIQ_SERVICE_QUOTA_T;
  44177. +
  44178. +typedef struct vchiq_shared_state_struct {
  44179. +
  44180. + /* A non-zero value here indicates that the content is valid. */
  44181. + int initialised;
  44182. +
  44183. + /* The first and last (inclusive) slots allocated to the owner. */
  44184. + int slot_first;
  44185. + int slot_last;
  44186. +
  44187. + /* The slot allocated to synchronous messages from the owner. */
  44188. + int slot_sync;
  44189. +
  44190. + /* Signalling this event indicates that owner's slot handler thread
  44191. + ** should run. */
  44192. + REMOTE_EVENT_T trigger;
  44193. +
  44194. + /* Indicates the byte position within the stream where the next message
  44195. + ** will be written. The least significant bits are an index into the
  44196. + ** slot. The next bits are the index of the slot in slot_queue. */
  44197. + int tx_pos;
  44198. +
  44199. + /* This event should be signalled when a slot is recycled. */
  44200. + REMOTE_EVENT_T recycle;
  44201. +
  44202. + /* The slot_queue index where the next recycled slot will be written. */
  44203. + int slot_queue_recycle;
  44204. +
  44205. + /* This event should be signalled when a synchronous message is sent. */
  44206. + REMOTE_EVENT_T sync_trigger;
  44207. +
  44208. + /* This event should be signalled when a synchronous message has been
  44209. + ** released. */
  44210. + REMOTE_EVENT_T sync_release;
  44211. +
  44212. + /* A circular buffer of slot indexes. */
  44213. + int slot_queue[VCHIQ_MAX_SLOTS_PER_SIDE];
  44214. +
  44215. + /* Debugging state */
  44216. + int debug[DEBUG_MAX];
  44217. +} VCHIQ_SHARED_STATE_T;
  44218. +
  44219. +typedef struct vchiq_slot_zero_struct {
  44220. + int magic;
  44221. + short version;
  44222. + short version_min;
  44223. + int slot_zero_size;
  44224. + int slot_size;
  44225. + int max_slots;
  44226. + int max_slots_per_side;
  44227. + int platform_data[2];
  44228. + VCHIQ_SHARED_STATE_T master;
  44229. + VCHIQ_SHARED_STATE_T slave;
  44230. + VCHIQ_SLOT_INFO_T slots[VCHIQ_MAX_SLOTS];
  44231. +} VCHIQ_SLOT_ZERO_T;
  44232. +
  44233. +struct vchiq_state_struct {
  44234. + int id;
  44235. + int initialised;
  44236. + VCHIQ_CONNSTATE_T conn_state;
  44237. + int is_master;
  44238. + short version_common;
  44239. +
  44240. + VCHIQ_SHARED_STATE_T *local;
  44241. + VCHIQ_SHARED_STATE_T *remote;
  44242. + VCHIQ_SLOT_T *slot_data;
  44243. +
  44244. + unsigned short default_slot_quota;
  44245. + unsigned short default_message_quota;
  44246. +
  44247. + /* Event indicating connect message received */
  44248. + struct semaphore connect;
  44249. +
  44250. + /* Mutex protecting services */
  44251. + struct mutex mutex;
  44252. + VCHIQ_INSTANCE_T *instance;
  44253. +
  44254. + /* Processes incoming messages */
  44255. + struct task_struct *slot_handler_thread;
  44256. +
  44257. + /* Processes recycled slots */
  44258. + struct task_struct *recycle_thread;
  44259. +
  44260. + /* Processes synchronous messages */
  44261. + struct task_struct *sync_thread;
  44262. +
  44263. + /* Local implementation of the trigger remote event */
  44264. + struct semaphore trigger_event;
  44265. +
  44266. + /* Local implementation of the recycle remote event */
  44267. + struct semaphore recycle_event;
  44268. +
  44269. + /* Local implementation of the sync trigger remote event */
  44270. + struct semaphore sync_trigger_event;
  44271. +
  44272. + /* Local implementation of the sync release remote event */
  44273. + struct semaphore sync_release_event;
  44274. +
  44275. + char *tx_data;
  44276. + char *rx_data;
  44277. + VCHIQ_SLOT_INFO_T *rx_info;
  44278. +
  44279. + struct mutex slot_mutex;
  44280. +
  44281. + struct mutex recycle_mutex;
  44282. +
  44283. + struct mutex sync_mutex;
  44284. +
  44285. + struct mutex bulk_transfer_mutex;
  44286. +
  44287. + /* Indicates the byte position within the stream from where the next
  44288. + ** message will be read. The least significant bits are an index into
  44289. + ** the slot.The next bits are the index of the slot in
  44290. + ** remote->slot_queue. */
  44291. + int rx_pos;
  44292. +
  44293. + /* A cached copy of local->tx_pos. Only write to local->tx_pos, and read
  44294. + from remote->tx_pos. */
  44295. + int local_tx_pos;
  44296. +
  44297. + /* The slot_queue index of the slot to become available next. */
  44298. + int slot_queue_available;
  44299. +
  44300. + /* A flag to indicate if any poll has been requested */
  44301. + int poll_needed;
  44302. +
  44303. + /* Ths index of the previous slot used for data messages. */
  44304. + int previous_data_index;
  44305. +
  44306. + /* The number of slots occupied by data messages. */
  44307. + unsigned short data_use_count;
  44308. +
  44309. + /* The maximum number of slots to be occupied by data messages. */
  44310. + unsigned short data_quota;
  44311. +
  44312. + /* An array of bit sets indicating which services must be polled. */
  44313. + atomic_t poll_services[BITSET_SIZE(VCHIQ_MAX_SERVICES)];
  44314. +
  44315. + /* The number of the first unused service */
  44316. + int unused_service;
  44317. +
  44318. + /* Signalled when a free slot becomes available. */
  44319. + struct semaphore slot_available_event;
  44320. +
  44321. + struct semaphore slot_remove_event;
  44322. +
  44323. + /* Signalled when a free data slot becomes available. */
  44324. + struct semaphore data_quota_event;
  44325. +
  44326. + /* Incremented when there are bulk transfers which cannot be processed
  44327. + * whilst paused and must be processed on resume */
  44328. + int deferred_bulks;
  44329. +
  44330. + struct state_stats_struct {
  44331. + int slot_stalls;
  44332. + int data_stalls;
  44333. + int ctrl_tx_count;
  44334. + int ctrl_rx_count;
  44335. + int error_count;
  44336. + } stats;
  44337. +
  44338. + VCHIQ_SERVICE_T * services[VCHIQ_MAX_SERVICES];
  44339. + VCHIQ_SERVICE_QUOTA_T service_quotas[VCHIQ_MAX_SERVICES];
  44340. + VCHIQ_SLOT_INFO_T slot_info[VCHIQ_MAX_SLOTS];
  44341. +
  44342. + VCHIQ_PLATFORM_STATE_T platform_state;
  44343. +};
  44344. +
  44345. +struct bulk_waiter {
  44346. + VCHIQ_BULK_T *bulk;
  44347. + struct semaphore event;
  44348. + int actual;
  44349. +};
  44350. +
  44351. +extern spinlock_t bulk_waiter_spinlock;
  44352. +
  44353. +extern int vchiq_core_log_level;
  44354. +extern int vchiq_core_msg_log_level;
  44355. +extern int vchiq_sync_log_level;
  44356. +
  44357. +extern VCHIQ_STATE_T *vchiq_states[VCHIQ_MAX_STATES];
  44358. +
  44359. +extern const char *
  44360. +get_conn_state_name(VCHIQ_CONNSTATE_T conn_state);
  44361. +
  44362. +extern VCHIQ_SLOT_ZERO_T *
  44363. +vchiq_init_slots(void *mem_base, int mem_size);
  44364. +
  44365. +extern VCHIQ_STATUS_T
  44366. +vchiq_init_state(VCHIQ_STATE_T *state, VCHIQ_SLOT_ZERO_T *slot_zero,
  44367. + int is_master);
  44368. +
  44369. +extern VCHIQ_STATUS_T
  44370. +vchiq_connect_internal(VCHIQ_STATE_T *state, VCHIQ_INSTANCE_T instance);
  44371. +
  44372. +extern VCHIQ_SERVICE_T *
  44373. +vchiq_add_service_internal(VCHIQ_STATE_T *state,
  44374. + const VCHIQ_SERVICE_PARAMS_T *params, int srvstate,
  44375. + VCHIQ_INSTANCE_T instance, VCHIQ_USERDATA_TERM_T userdata_term);
  44376. +
  44377. +extern VCHIQ_STATUS_T
  44378. +vchiq_open_service_internal(VCHIQ_SERVICE_T *service, int client_id);
  44379. +
  44380. +extern VCHIQ_STATUS_T
  44381. +vchiq_close_service_internal(VCHIQ_SERVICE_T *service, int close_recvd);
  44382. +
  44383. +extern void
  44384. +vchiq_terminate_service_internal(VCHIQ_SERVICE_T *service);
  44385. +
  44386. +extern void
  44387. +vchiq_free_service_internal(VCHIQ_SERVICE_T *service);
  44388. +
  44389. +extern VCHIQ_STATUS_T
  44390. +vchiq_shutdown_internal(VCHIQ_STATE_T *state, VCHIQ_INSTANCE_T instance);
  44391. +
  44392. +extern VCHIQ_STATUS_T
  44393. +vchiq_pause_internal(VCHIQ_STATE_T *state);
  44394. +
  44395. +extern VCHIQ_STATUS_T
  44396. +vchiq_resume_internal(VCHIQ_STATE_T *state);
  44397. +
  44398. +extern void
  44399. +remote_event_pollall(VCHIQ_STATE_T *state);
  44400. +
  44401. +extern VCHIQ_STATUS_T
  44402. +vchiq_bulk_transfer(VCHIQ_SERVICE_HANDLE_T handle,
  44403. + VCHI_MEM_HANDLE_T memhandle, void *offset, int size, void *userdata,
  44404. + VCHIQ_BULK_MODE_T mode, VCHIQ_BULK_DIR_T dir);
  44405. +
  44406. +extern void
  44407. +vchiq_dump_state(void *dump_context, VCHIQ_STATE_T *state);
  44408. +
  44409. +extern void
  44410. +vchiq_dump_service_state(void *dump_context, VCHIQ_SERVICE_T *service);
  44411. +
  44412. +extern void
  44413. +vchiq_loud_error_header(void);
  44414. +
  44415. +extern void
  44416. +vchiq_loud_error_footer(void);
  44417. +
  44418. +extern void
  44419. +request_poll(VCHIQ_STATE_T *state, VCHIQ_SERVICE_T *service, int poll_type);
  44420. +
  44421. +static inline VCHIQ_SERVICE_T *
  44422. +handle_to_service(VCHIQ_SERVICE_HANDLE_T handle)
  44423. +{
  44424. + VCHIQ_STATE_T *state = vchiq_states[(handle / VCHIQ_MAX_SERVICES) &
  44425. + (VCHIQ_MAX_STATES - 1)];
  44426. + if (!state)
  44427. + return NULL;
  44428. +
  44429. + return state->services[handle & (VCHIQ_MAX_SERVICES - 1)];
  44430. +}
  44431. +
  44432. +extern VCHIQ_SERVICE_T *
  44433. +find_service_by_handle(VCHIQ_SERVICE_HANDLE_T handle);
  44434. +
  44435. +extern VCHIQ_SERVICE_T *
  44436. +find_service_by_port(VCHIQ_STATE_T *state, int localport);
  44437. +
  44438. +extern VCHIQ_SERVICE_T *
  44439. +find_service_for_instance(VCHIQ_INSTANCE_T instance,
  44440. + VCHIQ_SERVICE_HANDLE_T handle);
  44441. +
  44442. +extern VCHIQ_SERVICE_T *
  44443. +find_closed_service_for_instance(VCHIQ_INSTANCE_T instance,
  44444. + VCHIQ_SERVICE_HANDLE_T handle);
  44445. +
  44446. +extern VCHIQ_SERVICE_T *
  44447. +next_service_by_instance(VCHIQ_STATE_T *state, VCHIQ_INSTANCE_T instance,
  44448. + int *pidx);
  44449. +
  44450. +extern void
  44451. +lock_service(VCHIQ_SERVICE_T *service);
  44452. +
  44453. +extern void
  44454. +unlock_service(VCHIQ_SERVICE_T *service);
  44455. +
  44456. +/* The following functions are called from vchiq_core, and external
  44457. +** implementations must be provided. */
  44458. +
  44459. +extern VCHIQ_STATUS_T
  44460. +vchiq_prepare_bulk_data(VCHIQ_BULK_T *bulk,
  44461. + VCHI_MEM_HANDLE_T memhandle, void *offset, int size, int dir);
  44462. +
  44463. +extern void
  44464. +vchiq_transfer_bulk(VCHIQ_BULK_T *bulk);
  44465. +
  44466. +extern void
  44467. +vchiq_complete_bulk(VCHIQ_BULK_T *bulk);
  44468. +
  44469. +extern VCHIQ_STATUS_T
  44470. +vchiq_copy_from_user(void *dst, const void *src, int size);
  44471. +
  44472. +extern void
  44473. +remote_event_signal(REMOTE_EVENT_T *event);
  44474. +
  44475. +void
  44476. +vchiq_platform_check_suspend(VCHIQ_STATE_T *state);
  44477. +
  44478. +extern void
  44479. +vchiq_platform_paused(VCHIQ_STATE_T *state);
  44480. +
  44481. +extern VCHIQ_STATUS_T
  44482. +vchiq_platform_resume(VCHIQ_STATE_T *state);
  44483. +
  44484. +extern void
  44485. +vchiq_platform_resumed(VCHIQ_STATE_T *state);
  44486. +
  44487. +extern void
  44488. +vchiq_dump(void *dump_context, const char *str, int len);
  44489. +
  44490. +extern void
  44491. +vchiq_dump_platform_state(void *dump_context);
  44492. +
  44493. +extern void
  44494. +vchiq_dump_platform_instances(void *dump_context);
  44495. +
  44496. +extern void
  44497. +vchiq_dump_platform_service_state(void *dump_context,
  44498. + VCHIQ_SERVICE_T *service);
  44499. +
  44500. +extern VCHIQ_STATUS_T
  44501. +vchiq_use_service_internal(VCHIQ_SERVICE_T *service);
  44502. +
  44503. +extern VCHIQ_STATUS_T
  44504. +vchiq_release_service_internal(VCHIQ_SERVICE_T *service);
  44505. +
  44506. +extern void
  44507. +vchiq_on_remote_use(VCHIQ_STATE_T *state);
  44508. +
  44509. +extern void
  44510. +vchiq_on_remote_release(VCHIQ_STATE_T *state);
  44511. +
  44512. +extern VCHIQ_STATUS_T
  44513. +vchiq_platform_init_state(VCHIQ_STATE_T *state);
  44514. +
  44515. +extern VCHIQ_STATUS_T
  44516. +vchiq_check_service(VCHIQ_SERVICE_T *service);
  44517. +
  44518. +extern void
  44519. +vchiq_on_remote_use_active(VCHIQ_STATE_T *state);
  44520. +
  44521. +extern VCHIQ_STATUS_T
  44522. +vchiq_send_remote_use(VCHIQ_STATE_T *state);
  44523. +
  44524. +extern VCHIQ_STATUS_T
  44525. +vchiq_send_remote_release(VCHIQ_STATE_T *state);
  44526. +
  44527. +extern VCHIQ_STATUS_T
  44528. +vchiq_send_remote_use_active(VCHIQ_STATE_T *state);
  44529. +
  44530. +extern void
  44531. +vchiq_platform_conn_state_changed(VCHIQ_STATE_T *state,
  44532. + VCHIQ_CONNSTATE_T oldstate, VCHIQ_CONNSTATE_T newstate);
  44533. +
  44534. +extern void
  44535. +vchiq_platform_handle_timeout(VCHIQ_STATE_T *state);
  44536. +
  44537. +extern void
  44538. +vchiq_set_conn_state(VCHIQ_STATE_T *state, VCHIQ_CONNSTATE_T newstate);
  44539. +
  44540. +
  44541. +extern void
  44542. +vchiq_log_dump_mem(const char *label, uint32_t addr, const void *voidMem,
  44543. + size_t numBytes);
  44544. +
  44545. +#endif
  44546. diff -Nur linux-3.18.14/drivers/misc/vc04_services/interface/vchiq_arm/vchiq_debugfs.c linux-rpi/drivers/misc/vc04_services/interface/vchiq_arm/vchiq_debugfs.c
  44547. --- linux-3.18.14/drivers/misc/vc04_services/interface/vchiq_arm/vchiq_debugfs.c 1969-12-31 18:00:00.000000000 -0600
  44548. +++ linux-rpi/drivers/misc/vc04_services/interface/vchiq_arm/vchiq_debugfs.c 2015-05-31 14:46:11.157660977 -0500
  44549. @@ -0,0 +1,383 @@
  44550. +/**
  44551. + * Copyright (c) 2014 Raspberry Pi (Trading) Ltd. All rights reserved.
  44552. + * Copyright (c) 2010-2012 Broadcom. All rights reserved.
  44553. + *
  44554. + * Redistribution and use in source and binary forms, with or without
  44555. + * modification, are permitted provided that the following conditions
  44556. + * are met:
  44557. + * 1. Redistributions of source code must retain the above copyright
  44558. + * notice, this list of conditions, and the following disclaimer,
  44559. + * without modification.
  44560. + * 2. Redistributions in binary form must reproduce the above copyright
  44561. + * notice, this list of conditions and the following disclaimer in the
  44562. + * documentation and/or other materials provided with the distribution.
  44563. + * 3. The names of the above-listed copyright holders may not be used
  44564. + * to endorse or promote products derived from this software without
  44565. + * specific prior written permission.
  44566. + *
  44567. + * ALTERNATIVELY, this software may be distributed under the terms of the
  44568. + * GNU General Public License ("GPL") version 2, as published by the Free
  44569. + * Software Foundation.
  44570. + *
  44571. + * THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS "AS
  44572. + * IS" AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO,
  44573. + * THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR
  44574. + * PURPOSE ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT OWNER OR
  44575. + * CONTRIBUTORS BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL,
  44576. + * EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO,
  44577. + * PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR
  44578. + * PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF
  44579. + * LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING
  44580. + * NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE OF THIS
  44581. + * SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
  44582. + */
  44583. +
  44584. +
  44585. +#include <linux/debugfs.h>
  44586. +#include "vchiq_core.h"
  44587. +#include "vchiq_arm.h"
  44588. +#include "vchiq_debugfs.h"
  44589. +
  44590. +#ifdef CONFIG_DEBUG_FS
  44591. +
  44592. +/****************************************************************************
  44593. +*
  44594. +* log category entries
  44595. +*
  44596. +***************************************************************************/
  44597. +#define DEBUGFS_WRITE_BUF_SIZE 256
  44598. +
  44599. +#define VCHIQ_LOG_ERROR_STR "error"
  44600. +#define VCHIQ_LOG_WARNING_STR "warning"
  44601. +#define VCHIQ_LOG_INFO_STR "info"
  44602. +#define VCHIQ_LOG_TRACE_STR "trace"
  44603. +
  44604. +
  44605. +/* Top-level debug info */
  44606. +struct vchiq_debugfs_info {
  44607. + /* Global 'vchiq' debugfs entry used by all instances */
  44608. + struct dentry *vchiq_cfg_dir;
  44609. +
  44610. + /* one entry per client process */
  44611. + struct dentry *clients;
  44612. +
  44613. + /* log categories */
  44614. + struct dentry *log_categories;
  44615. +};
  44616. +
  44617. +static struct vchiq_debugfs_info debugfs_info;
  44618. +
  44619. +/* Log category debugfs entries */
  44620. +struct vchiq_debugfs_log_entry {
  44621. + const char *name;
  44622. + int *plevel;
  44623. + struct dentry *dir;
  44624. +};
  44625. +
  44626. +static struct vchiq_debugfs_log_entry vchiq_debugfs_log_entries[] = {
  44627. + { "core", &vchiq_core_log_level },
  44628. + { "msg", &vchiq_core_msg_log_level },
  44629. + { "sync", &vchiq_sync_log_level },
  44630. + { "susp", &vchiq_susp_log_level },
  44631. + { "arm", &vchiq_arm_log_level },
  44632. +};
  44633. +static int n_log_entries =
  44634. + sizeof(vchiq_debugfs_log_entries)/sizeof(vchiq_debugfs_log_entries[0]);
  44635. +
  44636. +
  44637. +static struct dentry *vchiq_clients_top(void);
  44638. +static struct dentry *vchiq_debugfs_top(void);
  44639. +
  44640. +static int debugfs_log_show(struct seq_file *f, void *offset)
  44641. +{
  44642. + int *levp = f->private;
  44643. + char *log_value = NULL;
  44644. +
  44645. + switch (*levp) {
  44646. + case VCHIQ_LOG_ERROR:
  44647. + log_value = VCHIQ_LOG_ERROR_STR;
  44648. + break;
  44649. + case VCHIQ_LOG_WARNING:
  44650. + log_value = VCHIQ_LOG_WARNING_STR;
  44651. + break;
  44652. + case VCHIQ_LOG_INFO:
  44653. + log_value = VCHIQ_LOG_INFO_STR;
  44654. + break;
  44655. + case VCHIQ_LOG_TRACE:
  44656. + log_value = VCHIQ_LOG_TRACE_STR;
  44657. + break;
  44658. + default:
  44659. + break;
  44660. + }
  44661. +
  44662. + seq_printf(f, "%s\n", log_value ? log_value : "(null)");
  44663. +
  44664. + return 0;
  44665. +}
  44666. +
  44667. +static int debugfs_log_open(struct inode *inode, struct file *file)
  44668. +{
  44669. + return single_open(file, debugfs_log_show, inode->i_private);
  44670. +}
  44671. +
  44672. +static int debugfs_log_write(struct file *file,
  44673. + const char __user *buffer,
  44674. + size_t count, loff_t *ppos)
  44675. +{
  44676. + struct seq_file *f = (struct seq_file *)file->private_data;
  44677. + int *levp = f->private;
  44678. + char kbuf[DEBUGFS_WRITE_BUF_SIZE + 1];
  44679. +
  44680. + memset(kbuf, 0, DEBUGFS_WRITE_BUF_SIZE + 1);
  44681. + if (count >= DEBUGFS_WRITE_BUF_SIZE)
  44682. + count = DEBUGFS_WRITE_BUF_SIZE;
  44683. +
  44684. + if (copy_from_user(kbuf, buffer, count) != 0)
  44685. + return -EFAULT;
  44686. + kbuf[count - 1] = 0;
  44687. +
  44688. + if (strncmp("error", kbuf, strlen("error")) == 0)
  44689. + *levp = VCHIQ_LOG_ERROR;
  44690. + else if (strncmp("warning", kbuf, strlen("warning")) == 0)
  44691. + *levp = VCHIQ_LOG_WARNING;
  44692. + else if (strncmp("info", kbuf, strlen("info")) == 0)
  44693. + *levp = VCHIQ_LOG_INFO;
  44694. + else if (strncmp("trace", kbuf, strlen("trace")) == 0)
  44695. + *levp = VCHIQ_LOG_TRACE;
  44696. + else
  44697. + *levp = VCHIQ_LOG_DEFAULT;
  44698. +
  44699. + *ppos += count;
  44700. +
  44701. + return count;
  44702. +}
  44703. +
  44704. +static const struct file_operations debugfs_log_fops = {
  44705. + .owner = THIS_MODULE,
  44706. + .open = debugfs_log_open,
  44707. + .write = debugfs_log_write,
  44708. + .read = seq_read,
  44709. + .llseek = seq_lseek,
  44710. + .release = single_release,
  44711. +};
  44712. +
  44713. +/* create an entry under <debugfs>/vchiq/log for each log category */
  44714. +static int vchiq_debugfs_create_log_entries(struct dentry *top)
  44715. +{
  44716. + struct dentry *dir;
  44717. + size_t i;
  44718. + int ret = 0;
  44719. + dir = debugfs_create_dir("log", vchiq_debugfs_top());
  44720. + if (!dir)
  44721. + return -ENOMEM;
  44722. + debugfs_info.log_categories = dir;
  44723. +
  44724. + for (i = 0; i < n_log_entries; i++) {
  44725. + void *levp = (void *)vchiq_debugfs_log_entries[i].plevel;
  44726. + dir = debugfs_create_file(vchiq_debugfs_log_entries[i].name,
  44727. + 0644,
  44728. + debugfs_info.log_categories,
  44729. + levp,
  44730. + &debugfs_log_fops);
  44731. + if (!dir) {
  44732. + ret = -ENOMEM;
  44733. + break;
  44734. + }
  44735. +
  44736. + vchiq_debugfs_log_entries[i].dir = dir;
  44737. + }
  44738. + return ret;
  44739. +}
  44740. +
  44741. +static int debugfs_usecount_show(struct seq_file *f, void *offset)
  44742. +{
  44743. + VCHIQ_INSTANCE_T instance = f->private;
  44744. + int use_count;
  44745. +
  44746. + use_count = vchiq_instance_get_use_count(instance);
  44747. + seq_printf(f, "%d\n", use_count);
  44748. +
  44749. + return 0;
  44750. +}
  44751. +
  44752. +static int debugfs_usecount_open(struct inode *inode, struct file *file)
  44753. +{
  44754. + return single_open(file, debugfs_usecount_show, inode->i_private);
  44755. +}
  44756. +
  44757. +static const struct file_operations debugfs_usecount_fops = {
  44758. + .owner = THIS_MODULE,
  44759. + .open = debugfs_usecount_open,
  44760. + .read = seq_read,
  44761. + .llseek = seq_lseek,
  44762. + .release = single_release,
  44763. +};
  44764. +
  44765. +static int debugfs_trace_show(struct seq_file *f, void *offset)
  44766. +{
  44767. + VCHIQ_INSTANCE_T instance = f->private;
  44768. + int trace;
  44769. +
  44770. + trace = vchiq_instance_get_trace(instance);
  44771. + seq_printf(f, "%s\n", trace ? "Y" : "N");
  44772. +
  44773. + return 0;
  44774. +}
  44775. +
  44776. +static int debugfs_trace_open(struct inode *inode, struct file *file)
  44777. +{
  44778. + return single_open(file, debugfs_trace_show, inode->i_private);
  44779. +}
  44780. +
  44781. +static int debugfs_trace_write(struct file *file,
  44782. + const char __user *buffer,
  44783. + size_t count, loff_t *ppos)
  44784. +{
  44785. + struct seq_file *f = (struct seq_file *)file->private_data;
  44786. + VCHIQ_INSTANCE_T instance = f->private;
  44787. + char firstchar;
  44788. +
  44789. + if (copy_from_user(&firstchar, buffer, 1) != 0)
  44790. + return -EFAULT;
  44791. +
  44792. + switch (firstchar) {
  44793. + case 'Y':
  44794. + case 'y':
  44795. + case '1':
  44796. + vchiq_instance_set_trace(instance, 1);
  44797. + break;
  44798. + case 'N':
  44799. + case 'n':
  44800. + case '0':
  44801. + vchiq_instance_set_trace(instance, 0);
  44802. + break;
  44803. + default:
  44804. + break;
  44805. + }
  44806. +
  44807. + *ppos += count;
  44808. +
  44809. + return count;
  44810. +}
  44811. +
  44812. +static const struct file_operations debugfs_trace_fops = {
  44813. + .owner = THIS_MODULE,
  44814. + .open = debugfs_trace_open,
  44815. + .write = debugfs_trace_write,
  44816. + .read = seq_read,
  44817. + .llseek = seq_lseek,
  44818. + .release = single_release,
  44819. +};
  44820. +
  44821. +/* add an instance (process) to the debugfs entries */
  44822. +int vchiq_debugfs_add_instance(VCHIQ_INSTANCE_T instance)
  44823. +{
  44824. + char pidstr[16];
  44825. + struct dentry *top, *use_count, *trace;
  44826. + struct dentry *clients = vchiq_clients_top();
  44827. +
  44828. + snprintf(pidstr, sizeof(pidstr), "%d",
  44829. + vchiq_instance_get_pid(instance));
  44830. +
  44831. + top = debugfs_create_dir(pidstr, clients);
  44832. + if (!top)
  44833. + goto fail_top;
  44834. +
  44835. + use_count = debugfs_create_file("use_count",
  44836. + 0444, top,
  44837. + instance,
  44838. + &debugfs_usecount_fops);
  44839. + if (!use_count)
  44840. + goto fail_use_count;
  44841. +
  44842. + trace = debugfs_create_file("trace",
  44843. + 0644, top,
  44844. + instance,
  44845. + &debugfs_trace_fops);
  44846. + if (!trace)
  44847. + goto fail_trace;
  44848. +
  44849. + vchiq_instance_get_debugfs_node(instance)->dentry = top;
  44850. +
  44851. + return 0;
  44852. +
  44853. +fail_trace:
  44854. + debugfs_remove(use_count);
  44855. +fail_use_count:
  44856. + debugfs_remove(top);
  44857. +fail_top:
  44858. + return -ENOMEM;
  44859. +}
  44860. +
  44861. +void vchiq_debugfs_remove_instance(VCHIQ_INSTANCE_T instance)
  44862. +{
  44863. + VCHIQ_DEBUGFS_NODE_T *node = vchiq_instance_get_debugfs_node(instance);
  44864. + debugfs_remove_recursive(node->dentry);
  44865. +}
  44866. +
  44867. +
  44868. +int vchiq_debugfs_init(void)
  44869. +{
  44870. + BUG_ON(debugfs_info.vchiq_cfg_dir != NULL);
  44871. +
  44872. + debugfs_info.vchiq_cfg_dir = debugfs_create_dir("vchiq", NULL);
  44873. + if (debugfs_info.vchiq_cfg_dir == NULL)
  44874. + goto fail;
  44875. +
  44876. + debugfs_info.clients = debugfs_create_dir("clients",
  44877. + vchiq_debugfs_top());
  44878. + if (!debugfs_info.clients)
  44879. + goto fail;
  44880. +
  44881. + if (vchiq_debugfs_create_log_entries(vchiq_debugfs_top()) != 0)
  44882. + goto fail;
  44883. +
  44884. + return 0;
  44885. +
  44886. +fail:
  44887. + vchiq_debugfs_deinit();
  44888. + vchiq_log_error(vchiq_arm_log_level,
  44889. + "%s: failed to create debugfs directory",
  44890. + __func__);
  44891. +
  44892. + return -ENOMEM;
  44893. +}
  44894. +
  44895. +/* remove all the debugfs entries */
  44896. +void vchiq_debugfs_deinit(void)
  44897. +{
  44898. + debugfs_remove_recursive(vchiq_debugfs_top());
  44899. +}
  44900. +
  44901. +static struct dentry *vchiq_clients_top(void)
  44902. +{
  44903. + return debugfs_info.clients;
  44904. +}
  44905. +
  44906. +static struct dentry *vchiq_debugfs_top(void)
  44907. +{
  44908. + BUG_ON(debugfs_info.vchiq_cfg_dir == NULL);
  44909. + return debugfs_info.vchiq_cfg_dir;
  44910. +}
  44911. +
  44912. +#else /* CONFIG_DEBUG_FS */
  44913. +
  44914. +int vchiq_debugfs_init(void)
  44915. +{
  44916. + return 0;
  44917. +}
  44918. +
  44919. +void vchiq_debugfs_deinit(void)
  44920. +{
  44921. +}
  44922. +
  44923. +int vchiq_debugfs_add_instance(VCHIQ_INSTANCE_T instance)
  44924. +{
  44925. + return 0;
  44926. +}
  44927. +
  44928. +void vchiq_debugfs_remove_instance(VCHIQ_INSTANCE_T instance)
  44929. +{
  44930. +}
  44931. +
  44932. +#endif /* CONFIG_DEBUG_FS */
  44933. diff -Nur linux-3.18.14/drivers/misc/vc04_services/interface/vchiq_arm/vchiq_debugfs.h linux-rpi/drivers/misc/vc04_services/interface/vchiq_arm/vchiq_debugfs.h
  44934. --- linux-3.18.14/drivers/misc/vc04_services/interface/vchiq_arm/vchiq_debugfs.h 1969-12-31 18:00:00.000000000 -0600
  44935. +++ linux-rpi/drivers/misc/vc04_services/interface/vchiq_arm/vchiq_debugfs.h 2015-05-31 14:46:11.157660977 -0500
  44936. @@ -0,0 +1,52 @@
  44937. +/**
  44938. + * Copyright (c) 2014 Raspberry Pi (Trading) Ltd. All rights reserved.
  44939. + *
  44940. + * Redistribution and use in source and binary forms, with or without
  44941. + * modification, are permitted provided that the following conditions
  44942. + * are met:
  44943. + * 1. Redistributions of source code must retain the above copyright
  44944. + * notice, this list of conditions, and the following disclaimer,
  44945. + * without modification.
  44946. + * 2. Redistributions in binary form must reproduce the above copyright
  44947. + * notice, this list of conditions and the following disclaimer in the
  44948. + * documentation and/or other materials provided with the distribution.
  44949. + * 3. The names of the above-listed copyright holders may not be used
  44950. + * to endorse or promote products derived from this software without
  44951. + * specific prior written permission.
  44952. + *
  44953. + * ALTERNATIVELY, this software may be distributed under the terms of the
  44954. + * GNU General Public License ("GPL") version 2, as published by the Free
  44955. + * Software Foundation.
  44956. + *
  44957. + * THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS "AS
  44958. + * IS" AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO,
  44959. + * THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR
  44960. + * PURPOSE ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT OWNER OR
  44961. + * CONTRIBUTORS BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL,
  44962. + * EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO,
  44963. + * PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR
  44964. + * PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF
  44965. + * LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING
  44966. + * NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE OF THIS
  44967. + * SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
  44968. + */
  44969. +
  44970. +#ifndef VCHIQ_DEBUGFS_H
  44971. +#define VCHIQ_DEBUGFS_H
  44972. +
  44973. +#include "vchiq_core.h"
  44974. +
  44975. +typedef struct vchiq_debugfs_node_struct
  44976. +{
  44977. + struct dentry *dentry;
  44978. +} VCHIQ_DEBUGFS_NODE_T;
  44979. +
  44980. +int vchiq_debugfs_init(void);
  44981. +
  44982. +void vchiq_debugfs_deinit(void);
  44983. +
  44984. +int vchiq_debugfs_add_instance(VCHIQ_INSTANCE_T instance);
  44985. +
  44986. +void vchiq_debugfs_remove_instance(VCHIQ_INSTANCE_T instance);
  44987. +
  44988. +#endif /* VCHIQ_DEBUGFS_H */
  44989. diff -Nur linux-3.18.14/drivers/misc/vc04_services/interface/vchiq_arm/vchiq_genversion linux-rpi/drivers/misc/vc04_services/interface/vchiq_arm/vchiq_genversion
  44990. --- linux-3.18.14/drivers/misc/vc04_services/interface/vchiq_arm/vchiq_genversion 1969-12-31 18:00:00.000000000 -0600
  44991. +++ linux-rpi/drivers/misc/vc04_services/interface/vchiq_arm/vchiq_genversion 2015-05-31 14:46:11.157660977 -0500
  44992. @@ -0,0 +1,87 @@
  44993. +#!/usr/bin/perl -w
  44994. +
  44995. +use strict;
  44996. +
  44997. +#
  44998. +# Generate a version from available information
  44999. +#
  45000. +
  45001. +my $prefix = shift @ARGV;
  45002. +my $root = shift @ARGV;
  45003. +
  45004. +
  45005. +if ( not defined $root ) {
  45006. + die "usage: $0 prefix root-dir\n";
  45007. +}
  45008. +
  45009. +if ( ! -d $root ) {
  45010. + die "root directory $root not found\n";
  45011. +}
  45012. +
  45013. +my $version = "unknown";
  45014. +my $tainted = "";
  45015. +
  45016. +if ( -d "$root/.git" ) {
  45017. + # attempt to work out git version. only do so
  45018. + # on a linux build host, as cygwin builds are
  45019. + # already slow enough
  45020. +
  45021. + if ( -f "/usr/bin/git" || -f "/usr/local/bin/git" ) {
  45022. + if (not open(F, "git --git-dir $root/.git rev-parse --verify HEAD|")) {
  45023. + $version = "no git version";
  45024. + }
  45025. + else {
  45026. + $version = <F>;
  45027. + $version =~ s/[ \r\n]*$//; # chomp may not be enough (cygwin).
  45028. + $version =~ s/^[ \r\n]*//; # chomp may not be enough (cygwin).
  45029. + }
  45030. +
  45031. + if (open(G, "git --git-dir $root/.git status --porcelain|")) {
  45032. + $tainted = <G>;
  45033. + $tainted =~ s/[ \r\n]*$//; # chomp may not be enough (cygwin).
  45034. + $tainted =~ s/^[ \r\n]*//; # chomp may not be enough (cygwin).
  45035. + if (length $tainted) {
  45036. + $version = join ' ', $version, "(tainted)";
  45037. + }
  45038. + else {
  45039. + $version = join ' ', $version, "(clean)";
  45040. + }
  45041. + }
  45042. + }
  45043. +}
  45044. +
  45045. +my $hostname = `hostname`;
  45046. +$hostname =~ s/[ \r\n]*$//; # chomp may not be enough (cygwin).
  45047. +$hostname =~ s/^[ \r\n]*//; # chomp may not be enough (cygwin).
  45048. +
  45049. +
  45050. +print STDERR "Version $version\n";
  45051. +print <<EOF;
  45052. +#include "${prefix}_build_info.h"
  45053. +#include <linux/broadcom/vc_debug_sym.h>
  45054. +
  45055. +VC_DEBUG_DECLARE_STRING_VAR( ${prefix}_build_hostname, "$hostname" );
  45056. +VC_DEBUG_DECLARE_STRING_VAR( ${prefix}_build_version, "$version" );
  45057. +VC_DEBUG_DECLARE_STRING_VAR( ${prefix}_build_time, __TIME__ );
  45058. +VC_DEBUG_DECLARE_STRING_VAR( ${prefix}_build_date, __DATE__ );
  45059. +
  45060. +const char *vchiq_get_build_hostname( void )
  45061. +{
  45062. + return vchiq_build_hostname;
  45063. +}
  45064. +
  45065. +const char *vchiq_get_build_version( void )
  45066. +{
  45067. + return vchiq_build_version;
  45068. +}
  45069. +
  45070. +const char *vchiq_get_build_date( void )
  45071. +{
  45072. + return vchiq_build_date;
  45073. +}
  45074. +
  45075. +const char *vchiq_get_build_time( void )
  45076. +{
  45077. + return vchiq_build_time;
  45078. +}
  45079. +EOF
  45080. diff -Nur linux-3.18.14/drivers/misc/vc04_services/interface/vchiq_arm/vchiq.h linux-rpi/drivers/misc/vc04_services/interface/vchiq_arm/vchiq.h
  45081. --- linux-3.18.14/drivers/misc/vc04_services/interface/vchiq_arm/vchiq.h 1969-12-31 18:00:00.000000000 -0600
  45082. +++ linux-rpi/drivers/misc/vc04_services/interface/vchiq_arm/vchiq.h 2015-05-31 14:46:11.153660977 -0500
  45083. @@ -0,0 +1,40 @@
  45084. +/**
  45085. + * Copyright (c) 2010-2012 Broadcom. All rights reserved.
  45086. + *
  45087. + * Redistribution and use in source and binary forms, with or without
  45088. + * modification, are permitted provided that the following conditions
  45089. + * are met:
  45090. + * 1. Redistributions of source code must retain the above copyright
  45091. + * notice, this list of conditions, and the following disclaimer,
  45092. + * without modification.
  45093. + * 2. Redistributions in binary form must reproduce the above copyright
  45094. + * notice, this list of conditions and the following disclaimer in the
  45095. + * documentation and/or other materials provided with the distribution.
  45096. + * 3. The names of the above-listed copyright holders may not be used
  45097. + * to endorse or promote products derived from this software without
  45098. + * specific prior written permission.
  45099. + *
  45100. + * ALTERNATIVELY, this software may be distributed under the terms of the
  45101. + * GNU General Public License ("GPL") version 2, as published by the Free
  45102. + * Software Foundation.
  45103. + *
  45104. + * THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS "AS
  45105. + * IS" AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO,
  45106. + * THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR
  45107. + * PURPOSE ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT OWNER OR
  45108. + * CONTRIBUTORS BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL,
  45109. + * EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO,
  45110. + * PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR
  45111. + * PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF
  45112. + * LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING
  45113. + * NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE OF THIS
  45114. + * SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
  45115. + */
  45116. +
  45117. +#ifndef VCHIQ_VCHIQ_H
  45118. +#define VCHIQ_VCHIQ_H
  45119. +
  45120. +#include "vchiq_if.h"
  45121. +#include "vchiq_util.h"
  45122. +
  45123. +#endif
  45124. diff -Nur linux-3.18.14/drivers/misc/vc04_services/interface/vchiq_arm/vchiq_if.h linux-rpi/drivers/misc/vc04_services/interface/vchiq_arm/vchiq_if.h
  45125. --- linux-3.18.14/drivers/misc/vc04_services/interface/vchiq_arm/vchiq_if.h 1969-12-31 18:00:00.000000000 -0600
  45126. +++ linux-rpi/drivers/misc/vc04_services/interface/vchiq_arm/vchiq_if.h 2015-05-31 14:46:11.157660977 -0500
  45127. @@ -0,0 +1,189 @@
  45128. +/**
  45129. + * Copyright (c) 2010-2012 Broadcom. All rights reserved.
  45130. + *
  45131. + * Redistribution and use in source and binary forms, with or without
  45132. + * modification, are permitted provided that the following conditions
  45133. + * are met:
  45134. + * 1. Redistributions of source code must retain the above copyright
  45135. + * notice, this list of conditions, and the following disclaimer,
  45136. + * without modification.
  45137. + * 2. Redistributions in binary form must reproduce the above copyright
  45138. + * notice, this list of conditions and the following disclaimer in the
  45139. + * documentation and/or other materials provided with the distribution.
  45140. + * 3. The names of the above-listed copyright holders may not be used
  45141. + * to endorse or promote products derived from this software without
  45142. + * specific prior written permission.
  45143. + *
  45144. + * ALTERNATIVELY, this software may be distributed under the terms of the
  45145. + * GNU General Public License ("GPL") version 2, as published by the Free
  45146. + * Software Foundation.
  45147. + *
  45148. + * THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS "AS
  45149. + * IS" AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO,
  45150. + * THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR
  45151. + * PURPOSE ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT OWNER OR
  45152. + * CONTRIBUTORS BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL,
  45153. + * EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO,
  45154. + * PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR
  45155. + * PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF
  45156. + * LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING
  45157. + * NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE OF THIS
  45158. + * SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
  45159. + */
  45160. +
  45161. +#ifndef VCHIQ_IF_H
  45162. +#define VCHIQ_IF_H
  45163. +
  45164. +#include "interface/vchi/vchi_mh.h"
  45165. +
  45166. +#define VCHIQ_SERVICE_HANDLE_INVALID 0
  45167. +
  45168. +#define VCHIQ_SLOT_SIZE 4096
  45169. +#define VCHIQ_MAX_MSG_SIZE (VCHIQ_SLOT_SIZE - sizeof(VCHIQ_HEADER_T))
  45170. +#define VCHIQ_CHANNEL_SIZE VCHIQ_MAX_MSG_SIZE /* For backwards compatibility */
  45171. +
  45172. +#define VCHIQ_MAKE_FOURCC(x0, x1, x2, x3) \
  45173. + (((x0) << 24) | ((x1) << 16) | ((x2) << 8) | (x3))
  45174. +#define VCHIQ_GET_SERVICE_USERDATA(service) vchiq_get_service_userdata(service)
  45175. +#define VCHIQ_GET_SERVICE_FOURCC(service) vchiq_get_service_fourcc(service)
  45176. +
  45177. +typedef enum {
  45178. + VCHIQ_SERVICE_OPENED, /* service, -, - */
  45179. + VCHIQ_SERVICE_CLOSED, /* service, -, - */
  45180. + VCHIQ_MESSAGE_AVAILABLE, /* service, header, - */
  45181. + VCHIQ_BULK_TRANSMIT_DONE, /* service, -, bulk_userdata */
  45182. + VCHIQ_BULK_RECEIVE_DONE, /* service, -, bulk_userdata */
  45183. + VCHIQ_BULK_TRANSMIT_ABORTED, /* service, -, bulk_userdata */
  45184. + VCHIQ_BULK_RECEIVE_ABORTED /* service, -, bulk_userdata */
  45185. +} VCHIQ_REASON_T;
  45186. +
  45187. +typedef enum {
  45188. + VCHIQ_ERROR = -1,
  45189. + VCHIQ_SUCCESS = 0,
  45190. + VCHIQ_RETRY = 1
  45191. +} VCHIQ_STATUS_T;
  45192. +
  45193. +typedef enum {
  45194. + VCHIQ_BULK_MODE_CALLBACK,
  45195. + VCHIQ_BULK_MODE_BLOCKING,
  45196. + VCHIQ_BULK_MODE_NOCALLBACK,
  45197. + VCHIQ_BULK_MODE_WAITING /* Reserved for internal use */
  45198. +} VCHIQ_BULK_MODE_T;
  45199. +
  45200. +typedef enum {
  45201. + VCHIQ_SERVICE_OPTION_AUTOCLOSE,
  45202. + VCHIQ_SERVICE_OPTION_SLOT_QUOTA,
  45203. + VCHIQ_SERVICE_OPTION_MESSAGE_QUOTA,
  45204. + VCHIQ_SERVICE_OPTION_SYNCHRONOUS,
  45205. + VCHIQ_SERVICE_OPTION_TRACE
  45206. +} VCHIQ_SERVICE_OPTION_T;
  45207. +
  45208. +typedef struct vchiq_header_struct {
  45209. + /* The message identifier - opaque to applications. */
  45210. + int msgid;
  45211. +
  45212. + /* Size of message data. */
  45213. + unsigned int size;
  45214. +
  45215. + char data[0]; /* message */
  45216. +} VCHIQ_HEADER_T;
  45217. +
  45218. +typedef struct {
  45219. + const void *data;
  45220. + unsigned int size;
  45221. +} VCHIQ_ELEMENT_T;
  45222. +
  45223. +typedef unsigned int VCHIQ_SERVICE_HANDLE_T;
  45224. +
  45225. +typedef VCHIQ_STATUS_T (*VCHIQ_CALLBACK_T)(VCHIQ_REASON_T, VCHIQ_HEADER_T *,
  45226. + VCHIQ_SERVICE_HANDLE_T, void *);
  45227. +
  45228. +typedef struct vchiq_service_base_struct {
  45229. + int fourcc;
  45230. + VCHIQ_CALLBACK_T callback;
  45231. + void *userdata;
  45232. +} VCHIQ_SERVICE_BASE_T;
  45233. +
  45234. +typedef struct vchiq_service_params_struct {
  45235. + int fourcc;
  45236. + VCHIQ_CALLBACK_T callback;
  45237. + void *userdata;
  45238. + short version; /* Increment for non-trivial changes */
  45239. + short version_min; /* Update for incompatible changes */
  45240. +} VCHIQ_SERVICE_PARAMS_T;
  45241. +
  45242. +typedef struct vchiq_config_struct {
  45243. + unsigned int max_msg_size;
  45244. + unsigned int bulk_threshold; /* The message size above which it
  45245. + is better to use a bulk transfer
  45246. + (<= max_msg_size) */
  45247. + unsigned int max_outstanding_bulks;
  45248. + unsigned int max_services;
  45249. + short version; /* The version of VCHIQ */
  45250. + short version_min; /* The minimum compatible version of VCHIQ */
  45251. +} VCHIQ_CONFIG_T;
  45252. +
  45253. +typedef struct vchiq_instance_struct *VCHIQ_INSTANCE_T;
  45254. +typedef void (*VCHIQ_REMOTE_USE_CALLBACK_T)(void *cb_arg);
  45255. +
  45256. +extern VCHIQ_STATUS_T vchiq_initialise(VCHIQ_INSTANCE_T *pinstance);
  45257. +extern VCHIQ_STATUS_T vchiq_shutdown(VCHIQ_INSTANCE_T instance);
  45258. +extern VCHIQ_STATUS_T vchiq_connect(VCHIQ_INSTANCE_T instance);
  45259. +extern VCHIQ_STATUS_T vchiq_add_service(VCHIQ_INSTANCE_T instance,
  45260. + const VCHIQ_SERVICE_PARAMS_T *params,
  45261. + VCHIQ_SERVICE_HANDLE_T *pservice);
  45262. +extern VCHIQ_STATUS_T vchiq_open_service(VCHIQ_INSTANCE_T instance,
  45263. + const VCHIQ_SERVICE_PARAMS_T *params,
  45264. + VCHIQ_SERVICE_HANDLE_T *pservice);
  45265. +extern VCHIQ_STATUS_T vchiq_close_service(VCHIQ_SERVICE_HANDLE_T service);
  45266. +extern VCHIQ_STATUS_T vchiq_remove_service(VCHIQ_SERVICE_HANDLE_T service);
  45267. +extern VCHIQ_STATUS_T vchiq_use_service(VCHIQ_SERVICE_HANDLE_T service);
  45268. +extern VCHIQ_STATUS_T vchiq_use_service_no_resume(
  45269. + VCHIQ_SERVICE_HANDLE_T service);
  45270. +extern VCHIQ_STATUS_T vchiq_release_service(VCHIQ_SERVICE_HANDLE_T service);
  45271. +
  45272. +extern VCHIQ_STATUS_T vchiq_queue_message(VCHIQ_SERVICE_HANDLE_T service,
  45273. + const VCHIQ_ELEMENT_T *elements, unsigned int count);
  45274. +extern void vchiq_release_message(VCHIQ_SERVICE_HANDLE_T service,
  45275. + VCHIQ_HEADER_T *header);
  45276. +extern VCHIQ_STATUS_T vchiq_queue_bulk_transmit(VCHIQ_SERVICE_HANDLE_T service,
  45277. + const void *data, unsigned int size, void *userdata);
  45278. +extern VCHIQ_STATUS_T vchiq_queue_bulk_receive(VCHIQ_SERVICE_HANDLE_T service,
  45279. + void *data, unsigned int size, void *userdata);
  45280. +extern VCHIQ_STATUS_T vchiq_queue_bulk_transmit_handle(
  45281. + VCHIQ_SERVICE_HANDLE_T service, VCHI_MEM_HANDLE_T handle,
  45282. + const void *offset, unsigned int size, void *userdata);
  45283. +extern VCHIQ_STATUS_T vchiq_queue_bulk_receive_handle(
  45284. + VCHIQ_SERVICE_HANDLE_T service, VCHI_MEM_HANDLE_T handle,
  45285. + void *offset, unsigned int size, void *userdata);
  45286. +extern VCHIQ_STATUS_T vchiq_bulk_transmit(VCHIQ_SERVICE_HANDLE_T service,
  45287. + const void *data, unsigned int size, void *userdata,
  45288. + VCHIQ_BULK_MODE_T mode);
  45289. +extern VCHIQ_STATUS_T vchiq_bulk_receive(VCHIQ_SERVICE_HANDLE_T service,
  45290. + void *data, unsigned int size, void *userdata,
  45291. + VCHIQ_BULK_MODE_T mode);
  45292. +extern VCHIQ_STATUS_T vchiq_bulk_transmit_handle(VCHIQ_SERVICE_HANDLE_T service,
  45293. + VCHI_MEM_HANDLE_T handle, const void *offset, unsigned int size,
  45294. + void *userdata, VCHIQ_BULK_MODE_T mode);
  45295. +extern VCHIQ_STATUS_T vchiq_bulk_receive_handle(VCHIQ_SERVICE_HANDLE_T service,
  45296. + VCHI_MEM_HANDLE_T handle, void *offset, unsigned int size,
  45297. + void *userdata, VCHIQ_BULK_MODE_T mode);
  45298. +extern int vchiq_get_client_id(VCHIQ_SERVICE_HANDLE_T service);
  45299. +extern void *vchiq_get_service_userdata(VCHIQ_SERVICE_HANDLE_T service);
  45300. +extern int vchiq_get_service_fourcc(VCHIQ_SERVICE_HANDLE_T service);
  45301. +extern VCHIQ_STATUS_T vchiq_get_config(VCHIQ_INSTANCE_T instance,
  45302. + int config_size, VCHIQ_CONFIG_T *pconfig);
  45303. +extern VCHIQ_STATUS_T vchiq_set_service_option(VCHIQ_SERVICE_HANDLE_T service,
  45304. + VCHIQ_SERVICE_OPTION_T option, int value);
  45305. +
  45306. +extern VCHIQ_STATUS_T vchiq_remote_use(VCHIQ_INSTANCE_T instance,
  45307. + VCHIQ_REMOTE_USE_CALLBACK_T callback, void *cb_arg);
  45308. +extern VCHIQ_STATUS_T vchiq_remote_release(VCHIQ_INSTANCE_T instance);
  45309. +
  45310. +extern VCHIQ_STATUS_T vchiq_dump_phys_mem(VCHIQ_SERVICE_HANDLE_T service,
  45311. + void *ptr, size_t num_bytes);
  45312. +
  45313. +extern VCHIQ_STATUS_T vchiq_get_peer_version(VCHIQ_SERVICE_HANDLE_T handle,
  45314. + short *peer_version);
  45315. +
  45316. +#endif /* VCHIQ_IF_H */
  45317. diff -Nur linux-3.18.14/drivers/misc/vc04_services/interface/vchiq_arm/vchiq_ioctl.h linux-rpi/drivers/misc/vc04_services/interface/vchiq_arm/vchiq_ioctl.h
  45318. --- linux-3.18.14/drivers/misc/vc04_services/interface/vchiq_arm/vchiq_ioctl.h 1969-12-31 18:00:00.000000000 -0600
  45319. +++ linux-rpi/drivers/misc/vc04_services/interface/vchiq_arm/vchiq_ioctl.h 2015-05-31 14:46:11.157660977 -0500
  45320. @@ -0,0 +1,131 @@
  45321. +/**
  45322. + * Copyright (c) 2010-2012 Broadcom. All rights reserved.
  45323. + *
  45324. + * Redistribution and use in source and binary forms, with or without
  45325. + * modification, are permitted provided that the following conditions
  45326. + * are met:
  45327. + * 1. Redistributions of source code must retain the above copyright
  45328. + * notice, this list of conditions, and the following disclaimer,
  45329. + * without modification.
  45330. + * 2. Redistributions in binary form must reproduce the above copyright
  45331. + * notice, this list of conditions and the following disclaimer in the
  45332. + * documentation and/or other materials provided with the distribution.
  45333. + * 3. The names of the above-listed copyright holders may not be used
  45334. + * to endorse or promote products derived from this software without
  45335. + * specific prior written permission.
  45336. + *
  45337. + * ALTERNATIVELY, this software may be distributed under the terms of the
  45338. + * GNU General Public License ("GPL") version 2, as published by the Free
  45339. + * Software Foundation.
  45340. + *
  45341. + * THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS "AS
  45342. + * IS" AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO,
  45343. + * THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR
  45344. + * PURPOSE ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT OWNER OR
  45345. + * CONTRIBUTORS BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL,
  45346. + * EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO,
  45347. + * PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR
  45348. + * PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF
  45349. + * LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING
  45350. + * NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE OF THIS
  45351. + * SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
  45352. + */
  45353. +
  45354. +#ifndef VCHIQ_IOCTLS_H
  45355. +#define VCHIQ_IOCTLS_H
  45356. +
  45357. +#include <linux/ioctl.h>
  45358. +#include "vchiq_if.h"
  45359. +
  45360. +#define VCHIQ_IOC_MAGIC 0xc4
  45361. +#define VCHIQ_INVALID_HANDLE (~0)
  45362. +
  45363. +typedef struct {
  45364. + VCHIQ_SERVICE_PARAMS_T params;
  45365. + int is_open;
  45366. + int is_vchi;
  45367. + unsigned int handle; /* OUT */
  45368. +} VCHIQ_CREATE_SERVICE_T;
  45369. +
  45370. +typedef struct {
  45371. + unsigned int handle;
  45372. + unsigned int count;
  45373. + const VCHIQ_ELEMENT_T *elements;
  45374. +} VCHIQ_QUEUE_MESSAGE_T;
  45375. +
  45376. +typedef struct {
  45377. + unsigned int handle;
  45378. + void *data;
  45379. + unsigned int size;
  45380. + void *userdata;
  45381. + VCHIQ_BULK_MODE_T mode;
  45382. +} VCHIQ_QUEUE_BULK_TRANSFER_T;
  45383. +
  45384. +typedef struct {
  45385. + VCHIQ_REASON_T reason;
  45386. + VCHIQ_HEADER_T *header;
  45387. + void *service_userdata;
  45388. + void *bulk_userdata;
  45389. +} VCHIQ_COMPLETION_DATA_T;
  45390. +
  45391. +typedef struct {
  45392. + unsigned int count;
  45393. + VCHIQ_COMPLETION_DATA_T *buf;
  45394. + unsigned int msgbufsize;
  45395. + unsigned int msgbufcount; /* IN/OUT */
  45396. + void **msgbufs;
  45397. +} VCHIQ_AWAIT_COMPLETION_T;
  45398. +
  45399. +typedef struct {
  45400. + unsigned int handle;
  45401. + int blocking;
  45402. + unsigned int bufsize;
  45403. + void *buf;
  45404. +} VCHIQ_DEQUEUE_MESSAGE_T;
  45405. +
  45406. +typedef struct {
  45407. + unsigned int config_size;
  45408. + VCHIQ_CONFIG_T *pconfig;
  45409. +} VCHIQ_GET_CONFIG_T;
  45410. +
  45411. +typedef struct {
  45412. + unsigned int handle;
  45413. + VCHIQ_SERVICE_OPTION_T option;
  45414. + int value;
  45415. +} VCHIQ_SET_SERVICE_OPTION_T;
  45416. +
  45417. +typedef struct {
  45418. + void *virt_addr;
  45419. + size_t num_bytes;
  45420. +} VCHIQ_DUMP_MEM_T;
  45421. +
  45422. +#define VCHIQ_IOC_CONNECT _IO(VCHIQ_IOC_MAGIC, 0)
  45423. +#define VCHIQ_IOC_SHUTDOWN _IO(VCHIQ_IOC_MAGIC, 1)
  45424. +#define VCHIQ_IOC_CREATE_SERVICE \
  45425. + _IOWR(VCHIQ_IOC_MAGIC, 2, VCHIQ_CREATE_SERVICE_T)
  45426. +#define VCHIQ_IOC_REMOVE_SERVICE _IO(VCHIQ_IOC_MAGIC, 3)
  45427. +#define VCHIQ_IOC_QUEUE_MESSAGE \
  45428. + _IOW(VCHIQ_IOC_MAGIC, 4, VCHIQ_QUEUE_MESSAGE_T)
  45429. +#define VCHIQ_IOC_QUEUE_BULK_TRANSMIT \
  45430. + _IOWR(VCHIQ_IOC_MAGIC, 5, VCHIQ_QUEUE_BULK_TRANSFER_T)
  45431. +#define VCHIQ_IOC_QUEUE_BULK_RECEIVE \
  45432. + _IOWR(VCHIQ_IOC_MAGIC, 6, VCHIQ_QUEUE_BULK_TRANSFER_T)
  45433. +#define VCHIQ_IOC_AWAIT_COMPLETION \
  45434. + _IOWR(VCHIQ_IOC_MAGIC, 7, VCHIQ_AWAIT_COMPLETION_T)
  45435. +#define VCHIQ_IOC_DEQUEUE_MESSAGE \
  45436. + _IOWR(VCHIQ_IOC_MAGIC, 8, VCHIQ_DEQUEUE_MESSAGE_T)
  45437. +#define VCHIQ_IOC_GET_CLIENT_ID _IO(VCHIQ_IOC_MAGIC, 9)
  45438. +#define VCHIQ_IOC_GET_CONFIG \
  45439. + _IOWR(VCHIQ_IOC_MAGIC, 10, VCHIQ_GET_CONFIG_T)
  45440. +#define VCHIQ_IOC_CLOSE_SERVICE _IO(VCHIQ_IOC_MAGIC, 11)
  45441. +#define VCHIQ_IOC_USE_SERVICE _IO(VCHIQ_IOC_MAGIC, 12)
  45442. +#define VCHIQ_IOC_RELEASE_SERVICE _IO(VCHIQ_IOC_MAGIC, 13)
  45443. +#define VCHIQ_IOC_SET_SERVICE_OPTION \
  45444. + _IOW(VCHIQ_IOC_MAGIC, 14, VCHIQ_SET_SERVICE_OPTION_T)
  45445. +#define VCHIQ_IOC_DUMP_PHYS_MEM \
  45446. + _IOW(VCHIQ_IOC_MAGIC, 15, VCHIQ_DUMP_MEM_T)
  45447. +#define VCHIQ_IOC_LIB_VERSION _IO(VCHIQ_IOC_MAGIC, 16)
  45448. +#define VCHIQ_IOC_CLOSE_DELIVERED _IO(VCHIQ_IOC_MAGIC, 17)
  45449. +#define VCHIQ_IOC_MAX 17
  45450. +
  45451. +#endif
  45452. diff -Nur linux-3.18.14/drivers/misc/vc04_services/interface/vchiq_arm/vchiq_kern_lib.c linux-rpi/drivers/misc/vc04_services/interface/vchiq_arm/vchiq_kern_lib.c
  45453. --- linux-3.18.14/drivers/misc/vc04_services/interface/vchiq_arm/vchiq_kern_lib.c 1969-12-31 18:00:00.000000000 -0600
  45454. +++ linux-rpi/drivers/misc/vc04_services/interface/vchiq_arm/vchiq_kern_lib.c 2015-05-31 14:46:11.157660977 -0500
  45455. @@ -0,0 +1,458 @@
  45456. +/**
  45457. + * Copyright (c) 2010-2012 Broadcom. All rights reserved.
  45458. + *
  45459. + * Redistribution and use in source and binary forms, with or without
  45460. + * modification, are permitted provided that the following conditions
  45461. + * are met:
  45462. + * 1. Redistributions of source code must retain the above copyright
  45463. + * notice, this list of conditions, and the following disclaimer,
  45464. + * without modification.
  45465. + * 2. Redistributions in binary form must reproduce the above copyright
  45466. + * notice, this list of conditions and the following disclaimer in the
  45467. + * documentation and/or other materials provided with the distribution.
  45468. + * 3. The names of the above-listed copyright holders may not be used
  45469. + * to endorse or promote products derived from this software without
  45470. + * specific prior written permission.
  45471. + *
  45472. + * ALTERNATIVELY, this software may be distributed under the terms of the
  45473. + * GNU General Public License ("GPL") version 2, as published by the Free
  45474. + * Software Foundation.
  45475. + *
  45476. + * THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS "AS
  45477. + * IS" AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO,
  45478. + * THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR
  45479. + * PURPOSE ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT OWNER OR
  45480. + * CONTRIBUTORS BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL,
  45481. + * EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO,
  45482. + * PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR
  45483. + * PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF
  45484. + * LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING
  45485. + * NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE OF THIS
  45486. + * SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
  45487. + */
  45488. +
  45489. +/* ---- Include Files ---------------------------------------------------- */
  45490. +
  45491. +#include <linux/kernel.h>
  45492. +#include <linux/module.h>
  45493. +#include <linux/mutex.h>
  45494. +
  45495. +#include "vchiq_core.h"
  45496. +#include "vchiq_arm.h"
  45497. +#include "vchiq_killable.h"
  45498. +
  45499. +/* ---- Public Variables ------------------------------------------------- */
  45500. +
  45501. +/* ---- Private Constants and Types -------------------------------------- */
  45502. +
  45503. +struct bulk_waiter_node {
  45504. + struct bulk_waiter bulk_waiter;
  45505. + int pid;
  45506. + struct list_head list;
  45507. +};
  45508. +
  45509. +struct vchiq_instance_struct {
  45510. + VCHIQ_STATE_T *state;
  45511. +
  45512. + int connected;
  45513. +
  45514. + struct list_head bulk_waiter_list;
  45515. + struct mutex bulk_waiter_list_mutex;
  45516. +};
  45517. +
  45518. +static VCHIQ_STATUS_T
  45519. +vchiq_blocking_bulk_transfer(VCHIQ_SERVICE_HANDLE_T handle, void *data,
  45520. + unsigned int size, VCHIQ_BULK_DIR_T dir);
  45521. +
  45522. +/****************************************************************************
  45523. +*
  45524. +* vchiq_initialise
  45525. +*
  45526. +***************************************************************************/
  45527. +#define VCHIQ_INIT_RETRIES 10
  45528. +VCHIQ_STATUS_T vchiq_initialise(VCHIQ_INSTANCE_T *instanceOut)
  45529. +{
  45530. + VCHIQ_STATUS_T status = VCHIQ_ERROR;
  45531. + VCHIQ_STATE_T *state;
  45532. + VCHIQ_INSTANCE_T instance = NULL;
  45533. + int i;
  45534. +
  45535. + vchiq_log_trace(vchiq_core_log_level, "%s called", __func__);
  45536. +
  45537. + /* VideoCore may not be ready due to boot up timing.
  45538. + It may never be ready if kernel and firmware are mismatched, so don't block forever. */
  45539. + for (i=0; i<VCHIQ_INIT_RETRIES; i++) {
  45540. + state = vchiq_get_state();
  45541. + if (state)
  45542. + break;
  45543. + udelay(500);
  45544. + }
  45545. + if (i==VCHIQ_INIT_RETRIES) {
  45546. + vchiq_log_error(vchiq_core_log_level,
  45547. + "%s: videocore not initialized\n", __func__);
  45548. + goto failed;
  45549. + } else if (i>0) {
  45550. + vchiq_log_warning(vchiq_core_log_level,
  45551. + "%s: videocore initialized after %d retries\n", __func__, i);
  45552. + }
  45553. +
  45554. + instance = kzalloc(sizeof(*instance), GFP_KERNEL);
  45555. + if (!instance) {
  45556. + vchiq_log_error(vchiq_core_log_level,
  45557. + "%s: error allocating vchiq instance\n", __func__);
  45558. + goto failed;
  45559. + }
  45560. +
  45561. + instance->connected = 0;
  45562. + instance->state = state;
  45563. + mutex_init(&instance->bulk_waiter_list_mutex);
  45564. + INIT_LIST_HEAD(&instance->bulk_waiter_list);
  45565. +
  45566. + *instanceOut = instance;
  45567. +
  45568. + status = VCHIQ_SUCCESS;
  45569. +
  45570. +failed:
  45571. + vchiq_log_trace(vchiq_core_log_level,
  45572. + "%s(%p): returning %d", __func__, instance, status);
  45573. +
  45574. + return status;
  45575. +}
  45576. +EXPORT_SYMBOL(vchiq_initialise);
  45577. +
  45578. +/****************************************************************************
  45579. +*
  45580. +* vchiq_shutdown
  45581. +*
  45582. +***************************************************************************/
  45583. +
  45584. +VCHIQ_STATUS_T vchiq_shutdown(VCHIQ_INSTANCE_T instance)
  45585. +{
  45586. + VCHIQ_STATUS_T status;
  45587. + VCHIQ_STATE_T *state = instance->state;
  45588. +
  45589. + vchiq_log_trace(vchiq_core_log_level,
  45590. + "%s(%p) called", __func__, instance);
  45591. +
  45592. + if (mutex_lock_interruptible(&state->mutex) != 0)
  45593. + return VCHIQ_RETRY;
  45594. +
  45595. + /* Remove all services */
  45596. + status = vchiq_shutdown_internal(state, instance);
  45597. +
  45598. + mutex_unlock(&state->mutex);
  45599. +
  45600. + vchiq_log_trace(vchiq_core_log_level,
  45601. + "%s(%p): returning %d", __func__, instance, status);
  45602. +
  45603. + if (status == VCHIQ_SUCCESS) {
  45604. + struct list_head *pos, *next;
  45605. + list_for_each_safe(pos, next,
  45606. + &instance->bulk_waiter_list) {
  45607. + struct bulk_waiter_node *waiter;
  45608. + waiter = list_entry(pos,
  45609. + struct bulk_waiter_node,
  45610. + list);
  45611. + list_del(pos);
  45612. + vchiq_log_info(vchiq_arm_log_level,
  45613. + "bulk_waiter - cleaned up %x "
  45614. + "for pid %d",
  45615. + (unsigned int)waiter, waiter->pid);
  45616. + kfree(waiter);
  45617. + }
  45618. + kfree(instance);
  45619. + }
  45620. +
  45621. + return status;
  45622. +}
  45623. +EXPORT_SYMBOL(vchiq_shutdown);
  45624. +
  45625. +/****************************************************************************
  45626. +*
  45627. +* vchiq_is_connected
  45628. +*
  45629. +***************************************************************************/
  45630. +
  45631. +int vchiq_is_connected(VCHIQ_INSTANCE_T instance)
  45632. +{
  45633. + return instance->connected;
  45634. +}
  45635. +
  45636. +/****************************************************************************
  45637. +*
  45638. +* vchiq_connect
  45639. +*
  45640. +***************************************************************************/
  45641. +
  45642. +VCHIQ_STATUS_T vchiq_connect(VCHIQ_INSTANCE_T instance)
  45643. +{
  45644. + VCHIQ_STATUS_T status;
  45645. + VCHIQ_STATE_T *state = instance->state;
  45646. +
  45647. + vchiq_log_trace(vchiq_core_log_level,
  45648. + "%s(%p) called", __func__, instance);
  45649. +
  45650. + if (mutex_lock_interruptible(&state->mutex) != 0) {
  45651. + vchiq_log_trace(vchiq_core_log_level,
  45652. + "%s: call to mutex_lock failed", __func__);
  45653. + status = VCHIQ_RETRY;
  45654. + goto failed;
  45655. + }
  45656. + status = vchiq_connect_internal(state, instance);
  45657. +
  45658. + if (status == VCHIQ_SUCCESS)
  45659. + instance->connected = 1;
  45660. +
  45661. + mutex_unlock(&state->mutex);
  45662. +
  45663. +failed:
  45664. + vchiq_log_trace(vchiq_core_log_level,
  45665. + "%s(%p): returning %d", __func__, instance, status);
  45666. +
  45667. + return status;
  45668. +}
  45669. +EXPORT_SYMBOL(vchiq_connect);
  45670. +
  45671. +/****************************************************************************
  45672. +*
  45673. +* vchiq_add_service
  45674. +*
  45675. +***************************************************************************/
  45676. +
  45677. +VCHIQ_STATUS_T vchiq_add_service(
  45678. + VCHIQ_INSTANCE_T instance,
  45679. + const VCHIQ_SERVICE_PARAMS_T *params,
  45680. + VCHIQ_SERVICE_HANDLE_T *phandle)
  45681. +{
  45682. + VCHIQ_STATUS_T status;
  45683. + VCHIQ_STATE_T *state = instance->state;
  45684. + VCHIQ_SERVICE_T *service = NULL;
  45685. + int srvstate;
  45686. +
  45687. + vchiq_log_trace(vchiq_core_log_level,
  45688. + "%s(%p) called", __func__, instance);
  45689. +
  45690. + *phandle = VCHIQ_SERVICE_HANDLE_INVALID;
  45691. +
  45692. + srvstate = vchiq_is_connected(instance)
  45693. + ? VCHIQ_SRVSTATE_LISTENING
  45694. + : VCHIQ_SRVSTATE_HIDDEN;
  45695. +
  45696. + service = vchiq_add_service_internal(
  45697. + state,
  45698. + params,
  45699. + srvstate,
  45700. + instance,
  45701. + NULL);
  45702. +
  45703. + if (service) {
  45704. + *phandle = service->handle;
  45705. + status = VCHIQ_SUCCESS;
  45706. + } else
  45707. + status = VCHIQ_ERROR;
  45708. +
  45709. + vchiq_log_trace(vchiq_core_log_level,
  45710. + "%s(%p): returning %d", __func__, instance, status);
  45711. +
  45712. + return status;
  45713. +}
  45714. +EXPORT_SYMBOL(vchiq_add_service);
  45715. +
  45716. +/****************************************************************************
  45717. +*
  45718. +* vchiq_open_service
  45719. +*
  45720. +***************************************************************************/
  45721. +
  45722. +VCHIQ_STATUS_T vchiq_open_service(
  45723. + VCHIQ_INSTANCE_T instance,
  45724. + const VCHIQ_SERVICE_PARAMS_T *params,
  45725. + VCHIQ_SERVICE_HANDLE_T *phandle)
  45726. +{
  45727. + VCHIQ_STATUS_T status = VCHIQ_ERROR;
  45728. + VCHIQ_STATE_T *state = instance->state;
  45729. + VCHIQ_SERVICE_T *service = NULL;
  45730. +
  45731. + vchiq_log_trace(vchiq_core_log_level,
  45732. + "%s(%p) called", __func__, instance);
  45733. +
  45734. + *phandle = VCHIQ_SERVICE_HANDLE_INVALID;
  45735. +
  45736. + if (!vchiq_is_connected(instance))
  45737. + goto failed;
  45738. +
  45739. + service = vchiq_add_service_internal(state,
  45740. + params,
  45741. + VCHIQ_SRVSTATE_OPENING,
  45742. + instance,
  45743. + NULL);
  45744. +
  45745. + if (service) {
  45746. + *phandle = service->handle;
  45747. + status = vchiq_open_service_internal(service, current->pid);
  45748. + if (status != VCHIQ_SUCCESS) {
  45749. + vchiq_remove_service(service->handle);
  45750. + *phandle = VCHIQ_SERVICE_HANDLE_INVALID;
  45751. + }
  45752. + }
  45753. +
  45754. +failed:
  45755. + vchiq_log_trace(vchiq_core_log_level,
  45756. + "%s(%p): returning %d", __func__, instance, status);
  45757. +
  45758. + return status;
  45759. +}
  45760. +EXPORT_SYMBOL(vchiq_open_service);
  45761. +
  45762. +VCHIQ_STATUS_T
  45763. +vchiq_queue_bulk_transmit(VCHIQ_SERVICE_HANDLE_T handle,
  45764. + const void *data, unsigned int size, void *userdata)
  45765. +{
  45766. + return vchiq_bulk_transfer(handle,
  45767. + VCHI_MEM_HANDLE_INVALID, (void *)data, size, userdata,
  45768. + VCHIQ_BULK_MODE_CALLBACK, VCHIQ_BULK_TRANSMIT);
  45769. +}
  45770. +EXPORT_SYMBOL(vchiq_queue_bulk_transmit);
  45771. +
  45772. +VCHIQ_STATUS_T
  45773. +vchiq_queue_bulk_receive(VCHIQ_SERVICE_HANDLE_T handle, void *data,
  45774. + unsigned int size, void *userdata)
  45775. +{
  45776. + return vchiq_bulk_transfer(handle,
  45777. + VCHI_MEM_HANDLE_INVALID, data, size, userdata,
  45778. + VCHIQ_BULK_MODE_CALLBACK, VCHIQ_BULK_RECEIVE);
  45779. +}
  45780. +EXPORT_SYMBOL(vchiq_queue_bulk_receive);
  45781. +
  45782. +VCHIQ_STATUS_T
  45783. +vchiq_bulk_transmit(VCHIQ_SERVICE_HANDLE_T handle, const void *data,
  45784. + unsigned int size, void *userdata, VCHIQ_BULK_MODE_T mode)
  45785. +{
  45786. + VCHIQ_STATUS_T status;
  45787. +
  45788. + switch (mode) {
  45789. + case VCHIQ_BULK_MODE_NOCALLBACK:
  45790. + case VCHIQ_BULK_MODE_CALLBACK:
  45791. + status = vchiq_bulk_transfer(handle,
  45792. + VCHI_MEM_HANDLE_INVALID, (void *)data, size, userdata,
  45793. + mode, VCHIQ_BULK_TRANSMIT);
  45794. + break;
  45795. + case VCHIQ_BULK_MODE_BLOCKING:
  45796. + status = vchiq_blocking_bulk_transfer(handle,
  45797. + (void *)data, size, VCHIQ_BULK_TRANSMIT);
  45798. + break;
  45799. + default:
  45800. + return VCHIQ_ERROR;
  45801. + }
  45802. +
  45803. + return status;
  45804. +}
  45805. +EXPORT_SYMBOL(vchiq_bulk_transmit);
  45806. +
  45807. +VCHIQ_STATUS_T
  45808. +vchiq_bulk_receive(VCHIQ_SERVICE_HANDLE_T handle, void *data,
  45809. + unsigned int size, void *userdata, VCHIQ_BULK_MODE_T mode)
  45810. +{
  45811. + VCHIQ_STATUS_T status;
  45812. +
  45813. + switch (mode) {
  45814. + case VCHIQ_BULK_MODE_NOCALLBACK:
  45815. + case VCHIQ_BULK_MODE_CALLBACK:
  45816. + status = vchiq_bulk_transfer(handle,
  45817. + VCHI_MEM_HANDLE_INVALID, data, size, userdata,
  45818. + mode, VCHIQ_BULK_RECEIVE);
  45819. + break;
  45820. + case VCHIQ_BULK_MODE_BLOCKING:
  45821. + status = vchiq_blocking_bulk_transfer(handle,
  45822. + (void *)data, size, VCHIQ_BULK_RECEIVE);
  45823. + break;
  45824. + default:
  45825. + return VCHIQ_ERROR;
  45826. + }
  45827. +
  45828. + return status;
  45829. +}
  45830. +EXPORT_SYMBOL(vchiq_bulk_receive);
  45831. +
  45832. +static VCHIQ_STATUS_T
  45833. +vchiq_blocking_bulk_transfer(VCHIQ_SERVICE_HANDLE_T handle, void *data,
  45834. + unsigned int size, VCHIQ_BULK_DIR_T dir)
  45835. +{
  45836. + VCHIQ_INSTANCE_T instance;
  45837. + VCHIQ_SERVICE_T *service;
  45838. + VCHIQ_STATUS_T status;
  45839. + struct bulk_waiter_node *waiter = NULL;
  45840. + struct list_head *pos;
  45841. +
  45842. + service = find_service_by_handle(handle);
  45843. + if (!service)
  45844. + return VCHIQ_ERROR;
  45845. +
  45846. + instance = service->instance;
  45847. +
  45848. + unlock_service(service);
  45849. +
  45850. + mutex_lock(&instance->bulk_waiter_list_mutex);
  45851. + list_for_each(pos, &instance->bulk_waiter_list) {
  45852. + if (list_entry(pos, struct bulk_waiter_node,
  45853. + list)->pid == current->pid) {
  45854. + waiter = list_entry(pos,
  45855. + struct bulk_waiter_node,
  45856. + list);
  45857. + list_del(pos);
  45858. + break;
  45859. + }
  45860. + }
  45861. + mutex_unlock(&instance->bulk_waiter_list_mutex);
  45862. +
  45863. + if (waiter) {
  45864. + VCHIQ_BULK_T *bulk = waiter->bulk_waiter.bulk;
  45865. + if (bulk) {
  45866. + /* This thread has an outstanding bulk transfer. */
  45867. + if ((bulk->data != data) ||
  45868. + (bulk->size != size)) {
  45869. + /* This is not a retry of the previous one.
  45870. + ** Cancel the signal when the transfer
  45871. + ** completes. */
  45872. + spin_lock(&bulk_waiter_spinlock);
  45873. + bulk->userdata = NULL;
  45874. + spin_unlock(&bulk_waiter_spinlock);
  45875. + }
  45876. + }
  45877. + }
  45878. +
  45879. + if (!waiter) {
  45880. + waiter = kzalloc(sizeof(struct bulk_waiter_node), GFP_KERNEL);
  45881. + if (!waiter) {
  45882. + vchiq_log_error(vchiq_core_log_level,
  45883. + "%s - out of memory", __func__);
  45884. + return VCHIQ_ERROR;
  45885. + }
  45886. + }
  45887. +
  45888. + status = vchiq_bulk_transfer(handle, VCHI_MEM_HANDLE_INVALID,
  45889. + data, size, &waiter->bulk_waiter, VCHIQ_BULK_MODE_BLOCKING,
  45890. + dir);
  45891. + if ((status != VCHIQ_RETRY) || fatal_signal_pending(current) ||
  45892. + !waiter->bulk_waiter.bulk) {
  45893. + VCHIQ_BULK_T *bulk = waiter->bulk_waiter.bulk;
  45894. + if (bulk) {
  45895. + /* Cancel the signal when the transfer
  45896. + ** completes. */
  45897. + spin_lock(&bulk_waiter_spinlock);
  45898. + bulk->userdata = NULL;
  45899. + spin_unlock(&bulk_waiter_spinlock);
  45900. + }
  45901. + kfree(waiter);
  45902. + } else {
  45903. + waiter->pid = current->pid;
  45904. + mutex_lock(&instance->bulk_waiter_list_mutex);
  45905. + list_add(&waiter->list, &instance->bulk_waiter_list);
  45906. + mutex_unlock(&instance->bulk_waiter_list_mutex);
  45907. + vchiq_log_info(vchiq_arm_log_level,
  45908. + "saved bulk_waiter %x for pid %d",
  45909. + (unsigned int)waiter, current->pid);
  45910. + }
  45911. +
  45912. + return status;
  45913. +}
  45914. diff -Nur linux-3.18.14/drivers/misc/vc04_services/interface/vchiq_arm/vchiq_killable.h linux-rpi/drivers/misc/vc04_services/interface/vchiq_arm/vchiq_killable.h
  45915. --- linux-3.18.14/drivers/misc/vc04_services/interface/vchiq_arm/vchiq_killable.h 1969-12-31 18:00:00.000000000 -0600
  45916. +++ linux-rpi/drivers/misc/vc04_services/interface/vchiq_arm/vchiq_killable.h 2015-05-31 14:46:11.157660977 -0500
  45917. @@ -0,0 +1,69 @@
  45918. +/**
  45919. + * Copyright (c) 2010-2012 Broadcom. All rights reserved.
  45920. + *
  45921. + * Redistribution and use in source and binary forms, with or without
  45922. + * modification, are permitted provided that the following conditions
  45923. + * are met:
  45924. + * 1. Redistributions of source code must retain the above copyright
  45925. + * notice, this list of conditions, and the following disclaimer,
  45926. + * without modification.
  45927. + * 2. Redistributions in binary form must reproduce the above copyright
  45928. + * notice, this list of conditions and the following disclaimer in the
  45929. + * documentation and/or other materials provided with the distribution.
  45930. + * 3. The names of the above-listed copyright holders may not be used
  45931. + * to endorse or promote products derived from this software without
  45932. + * specific prior written permission.
  45933. + *
  45934. + * ALTERNATIVELY, this software may be distributed under the terms of the
  45935. + * GNU General Public License ("GPL") version 2, as published by the Free
  45936. + * Software Foundation.
  45937. + *
  45938. + * THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS "AS
  45939. + * IS" AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO,
  45940. + * THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR
  45941. + * PURPOSE ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT OWNER OR
  45942. + * CONTRIBUTORS BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL,
  45943. + * EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO,
  45944. + * PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR
  45945. + * PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF
  45946. + * LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING
  45947. + * NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE OF THIS
  45948. + * SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
  45949. + */
  45950. +
  45951. +#ifndef VCHIQ_KILLABLE_H
  45952. +#define VCHIQ_KILLABLE_H
  45953. +
  45954. +#include <linux/mutex.h>
  45955. +#include <linux/semaphore.h>
  45956. +
  45957. +#define SHUTDOWN_SIGS (sigmask(SIGKILL) | sigmask(SIGINT) | sigmask(SIGQUIT) | sigmask(SIGTRAP) | sigmask(SIGSTOP) | sigmask(SIGCONT))
  45958. +
  45959. +static inline int __must_check down_interruptible_killable(struct semaphore *sem)
  45960. +{
  45961. + /* Allow interception of killable signals only. We don't want to be interrupted by harmless signals like SIGALRM */
  45962. + int ret;
  45963. + sigset_t blocked, oldset;
  45964. + siginitsetinv(&blocked, SHUTDOWN_SIGS);
  45965. + sigprocmask(SIG_SETMASK, &blocked, &oldset);
  45966. + ret = down_interruptible(sem);
  45967. + sigprocmask(SIG_SETMASK, &oldset, NULL);
  45968. + return ret;
  45969. +}
  45970. +#define down_interruptible down_interruptible_killable
  45971. +
  45972. +
  45973. +static inline int __must_check mutex_lock_interruptible_killable(struct mutex *lock)
  45974. +{
  45975. + /* Allow interception of killable signals only. We don't want to be interrupted by harmless signals like SIGALRM */
  45976. + int ret;
  45977. + sigset_t blocked, oldset;
  45978. + siginitsetinv(&blocked, SHUTDOWN_SIGS);
  45979. + sigprocmask(SIG_SETMASK, &blocked, &oldset);
  45980. + ret = mutex_lock_interruptible(lock);
  45981. + sigprocmask(SIG_SETMASK, &oldset, NULL);
  45982. + return ret;
  45983. +}
  45984. +#define mutex_lock_interruptible mutex_lock_interruptible_killable
  45985. +
  45986. +#endif
  45987. diff -Nur linux-3.18.14/drivers/misc/vc04_services/interface/vchiq_arm/vchiq_memdrv.h linux-rpi/drivers/misc/vc04_services/interface/vchiq_arm/vchiq_memdrv.h
  45988. --- linux-3.18.14/drivers/misc/vc04_services/interface/vchiq_arm/vchiq_memdrv.h 1969-12-31 18:00:00.000000000 -0600
  45989. +++ linux-rpi/drivers/misc/vc04_services/interface/vchiq_arm/vchiq_memdrv.h 2015-05-31 14:46:11.157660977 -0500
  45990. @@ -0,0 +1,71 @@
  45991. +/**
  45992. + * Copyright (c) 2010-2012 Broadcom. All rights reserved.
  45993. + *
  45994. + * Redistribution and use in source and binary forms, with or without
  45995. + * modification, are permitted provided that the following conditions
  45996. + * are met:
  45997. + * 1. Redistributions of source code must retain the above copyright
  45998. + * notice, this list of conditions, and the following disclaimer,
  45999. + * without modification.
  46000. + * 2. Redistributions in binary form must reproduce the above copyright
  46001. + * notice, this list of conditions and the following disclaimer in the
  46002. + * documentation and/or other materials provided with the distribution.
  46003. + * 3. The names of the above-listed copyright holders may not be used
  46004. + * to endorse or promote products derived from this software without
  46005. + * specific prior written permission.
  46006. + *
  46007. + * ALTERNATIVELY, this software may be distributed under the terms of the
  46008. + * GNU General Public License ("GPL") version 2, as published by the Free
  46009. + * Software Foundation.
  46010. + *
  46011. + * THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS "AS
  46012. + * IS" AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO,
  46013. + * THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR
  46014. + * PURPOSE ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT OWNER OR
  46015. + * CONTRIBUTORS BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL,
  46016. + * EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO,
  46017. + * PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR
  46018. + * PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF
  46019. + * LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING
  46020. + * NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE OF THIS
  46021. + * SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
  46022. + */
  46023. +
  46024. +#ifndef VCHIQ_MEMDRV_H
  46025. +#define VCHIQ_MEMDRV_H
  46026. +
  46027. +/* ---- Include Files ----------------------------------------------------- */
  46028. +
  46029. +#include <linux/kernel.h>
  46030. +#include "vchiq_if.h"
  46031. +
  46032. +/* ---- Constants and Types ---------------------------------------------- */
  46033. +
  46034. +typedef struct {
  46035. + void *armSharedMemVirt;
  46036. + dma_addr_t armSharedMemPhys;
  46037. + size_t armSharedMemSize;
  46038. +
  46039. + void *vcSharedMemVirt;
  46040. + dma_addr_t vcSharedMemPhys;
  46041. + size_t vcSharedMemSize;
  46042. +} VCHIQ_SHARED_MEM_INFO_T;
  46043. +
  46044. +/* ---- Variable Externs ------------------------------------------------- */
  46045. +
  46046. +/* ---- Function Prototypes ---------------------------------------------- */
  46047. +
  46048. +void vchiq_get_shared_mem_info(VCHIQ_SHARED_MEM_INFO_T *info);
  46049. +
  46050. +VCHIQ_STATUS_T vchiq_memdrv_initialise(void);
  46051. +
  46052. +VCHIQ_STATUS_T vchiq_userdrv_create_instance(
  46053. + const VCHIQ_PLATFORM_DATA_T * platform_data);
  46054. +
  46055. +VCHIQ_STATUS_T vchiq_userdrv_suspend(
  46056. + const VCHIQ_PLATFORM_DATA_T * platform_data);
  46057. +
  46058. +VCHIQ_STATUS_T vchiq_userdrv_resume(
  46059. + const VCHIQ_PLATFORM_DATA_T * platform_data);
  46060. +
  46061. +#endif
  46062. diff -Nur linux-3.18.14/drivers/misc/vc04_services/interface/vchiq_arm/vchiq_pagelist.h linux-rpi/drivers/misc/vc04_services/interface/vchiq_arm/vchiq_pagelist.h
  46063. --- linux-3.18.14/drivers/misc/vc04_services/interface/vchiq_arm/vchiq_pagelist.h 1969-12-31 18:00:00.000000000 -0600
  46064. +++ linux-rpi/drivers/misc/vc04_services/interface/vchiq_arm/vchiq_pagelist.h 2015-05-31 14:46:11.157660977 -0500
  46065. @@ -0,0 +1,58 @@
  46066. +/**
  46067. + * Copyright (c) 2010-2012 Broadcom. All rights reserved.
  46068. + *
  46069. + * Redistribution and use in source and binary forms, with or without
  46070. + * modification, are permitted provided that the following conditions
  46071. + * are met:
  46072. + * 1. Redistributions of source code must retain the above copyright
  46073. + * notice, this list of conditions, and the following disclaimer,
  46074. + * without modification.
  46075. + * 2. Redistributions in binary form must reproduce the above copyright
  46076. + * notice, this list of conditions and the following disclaimer in the
  46077. + * documentation and/or other materials provided with the distribution.
  46078. + * 3. The names of the above-listed copyright holders may not be used
  46079. + * to endorse or promote products derived from this software without
  46080. + * specific prior written permission.
  46081. + *
  46082. + * ALTERNATIVELY, this software may be distributed under the terms of the
  46083. + * GNU General Public License ("GPL") version 2, as published by the Free
  46084. + * Software Foundation.
  46085. + *
  46086. + * THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS "AS
  46087. + * IS" AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO,
  46088. + * THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR
  46089. + * PURPOSE ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT OWNER OR
  46090. + * CONTRIBUTORS BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL,
  46091. + * EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO,
  46092. + * PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR
  46093. + * PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF
  46094. + * LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING
  46095. + * NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE OF THIS
  46096. + * SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
  46097. + */
  46098. +
  46099. +#ifndef VCHIQ_PAGELIST_H
  46100. +#define VCHIQ_PAGELIST_H
  46101. +
  46102. +#ifndef PAGE_SIZE
  46103. +#define PAGE_SIZE 4096
  46104. +#endif
  46105. +#define CACHE_LINE_SIZE 32
  46106. +#define PAGELIST_WRITE 0
  46107. +#define PAGELIST_READ 1
  46108. +#define PAGELIST_READ_WITH_FRAGMENTS 2
  46109. +
  46110. +typedef struct pagelist_struct {
  46111. + unsigned long length;
  46112. + unsigned short type;
  46113. + unsigned short offset;
  46114. + unsigned long addrs[1]; /* N.B. 12 LSBs hold the number of following
  46115. + pages at consecutive addresses. */
  46116. +} PAGELIST_T;
  46117. +
  46118. +typedef struct fragments_struct {
  46119. + char headbuf[CACHE_LINE_SIZE];
  46120. + char tailbuf[CACHE_LINE_SIZE];
  46121. +} FRAGMENTS_T;
  46122. +
  46123. +#endif /* VCHIQ_PAGELIST_H */
  46124. diff -Nur linux-3.18.14/drivers/misc/vc04_services/interface/vchiq_arm/vchiq_shim.c linux-rpi/drivers/misc/vc04_services/interface/vchiq_arm/vchiq_shim.c
  46125. --- linux-3.18.14/drivers/misc/vc04_services/interface/vchiq_arm/vchiq_shim.c 1969-12-31 18:00:00.000000000 -0600
  46126. +++ linux-rpi/drivers/misc/vc04_services/interface/vchiq_arm/vchiq_shim.c 2015-05-31 14:46:11.157660977 -0500
  46127. @@ -0,0 +1,860 @@
  46128. +/**
  46129. + * Copyright (c) 2010-2012 Broadcom. All rights reserved.
  46130. + *
  46131. + * Redistribution and use in source and binary forms, with or without
  46132. + * modification, are permitted provided that the following conditions
  46133. + * are met:
  46134. + * 1. Redistributions of source code must retain the above copyright
  46135. + * notice, this list of conditions, and the following disclaimer,
  46136. + * without modification.
  46137. + * 2. Redistributions in binary form must reproduce the above copyright
  46138. + * notice, this list of conditions and the following disclaimer in the
  46139. + * documentation and/or other materials provided with the distribution.
  46140. + * 3. The names of the above-listed copyright holders may not be used
  46141. + * to endorse or promote products derived from this software without
  46142. + * specific prior written permission.
  46143. + *
  46144. + * ALTERNATIVELY, this software may be distributed under the terms of the
  46145. + * GNU General Public License ("GPL") version 2, as published by the Free
  46146. + * Software Foundation.
  46147. + *
  46148. + * THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS "AS
  46149. + * IS" AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO,
  46150. + * THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR
  46151. + * PURPOSE ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT OWNER OR
  46152. + * CONTRIBUTORS BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL,
  46153. + * EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO,
  46154. + * PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR
  46155. + * PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF
  46156. + * LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING
  46157. + * NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE OF THIS
  46158. + * SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
  46159. + */
  46160. +#include <linux/module.h>
  46161. +#include <linux/types.h>
  46162. +
  46163. +#include "interface/vchi/vchi.h"
  46164. +#include "vchiq.h"
  46165. +#include "vchiq_core.h"
  46166. +
  46167. +#include "vchiq_util.h"
  46168. +
  46169. +#include <stddef.h>
  46170. +
  46171. +#define vchiq_status_to_vchi(status) ((int32_t)status)
  46172. +
  46173. +typedef struct {
  46174. + VCHIQ_SERVICE_HANDLE_T handle;
  46175. +
  46176. + VCHIU_QUEUE_T queue;
  46177. +
  46178. + VCHI_CALLBACK_T callback;
  46179. + void *callback_param;
  46180. +} SHIM_SERVICE_T;
  46181. +
  46182. +/* ----------------------------------------------------------------------
  46183. + * return pointer to the mphi message driver function table
  46184. + * -------------------------------------------------------------------- */
  46185. +const VCHI_MESSAGE_DRIVER_T *
  46186. +vchi_mphi_message_driver_func_table(void)
  46187. +{
  46188. + return NULL;
  46189. +}
  46190. +
  46191. +/* ----------------------------------------------------------------------
  46192. + * return a pointer to the 'single' connection driver fops
  46193. + * -------------------------------------------------------------------- */
  46194. +const VCHI_CONNECTION_API_T *
  46195. +single_get_func_table(void)
  46196. +{
  46197. + return NULL;
  46198. +}
  46199. +
  46200. +VCHI_CONNECTION_T *vchi_create_connection(
  46201. + const VCHI_CONNECTION_API_T *function_table,
  46202. + const VCHI_MESSAGE_DRIVER_T *low_level)
  46203. +{
  46204. + (void)function_table;
  46205. + (void)low_level;
  46206. + return NULL;
  46207. +}
  46208. +
  46209. +/***********************************************************
  46210. + * Name: vchi_msg_peek
  46211. + *
  46212. + * Arguments: const VCHI_SERVICE_HANDLE_T handle,
  46213. + * void **data,
  46214. + * uint32_t *msg_size,
  46215. +
  46216. +
  46217. + * VCHI_FLAGS_T flags
  46218. + *
  46219. + * Description: Routine to return a pointer to the current message (to allow in
  46220. + * place processing). The message can be removed using
  46221. + * vchi_msg_remove when you're finished
  46222. + *
  46223. + * Returns: int32_t - success == 0
  46224. + *
  46225. + ***********************************************************/
  46226. +int32_t vchi_msg_peek(VCHI_SERVICE_HANDLE_T handle,
  46227. + void **data,
  46228. + uint32_t *msg_size,
  46229. + VCHI_FLAGS_T flags)
  46230. +{
  46231. + SHIM_SERVICE_T *service = (SHIM_SERVICE_T *)handle;
  46232. + VCHIQ_HEADER_T *header;
  46233. +
  46234. + WARN_ON((flags != VCHI_FLAGS_NONE) &&
  46235. + (flags != VCHI_FLAGS_BLOCK_UNTIL_OP_COMPLETE));
  46236. +
  46237. + if (flags == VCHI_FLAGS_NONE)
  46238. + if (vchiu_queue_is_empty(&service->queue))
  46239. + return -1;
  46240. +
  46241. + header = vchiu_queue_peek(&service->queue);
  46242. +
  46243. + *data = header->data;
  46244. + *msg_size = header->size;
  46245. +
  46246. + return 0;
  46247. +}
  46248. +EXPORT_SYMBOL(vchi_msg_peek);
  46249. +
  46250. +/***********************************************************
  46251. + * Name: vchi_msg_remove
  46252. + *
  46253. + * Arguments: const VCHI_SERVICE_HANDLE_T handle,
  46254. + *
  46255. + * Description: Routine to remove a message (after it has been read with
  46256. + * vchi_msg_peek)
  46257. + *
  46258. + * Returns: int32_t - success == 0
  46259. + *
  46260. + ***********************************************************/
  46261. +int32_t vchi_msg_remove(VCHI_SERVICE_HANDLE_T handle)
  46262. +{
  46263. + SHIM_SERVICE_T *service = (SHIM_SERVICE_T *)handle;
  46264. + VCHIQ_HEADER_T *header;
  46265. +
  46266. + header = vchiu_queue_pop(&service->queue);
  46267. +
  46268. + vchiq_release_message(service->handle, header);
  46269. +
  46270. + return 0;
  46271. +}
  46272. +EXPORT_SYMBOL(vchi_msg_remove);
  46273. +
  46274. +/***********************************************************
  46275. + * Name: vchi_msg_queue
  46276. + *
  46277. + * Arguments: VCHI_SERVICE_HANDLE_T handle,
  46278. + * const void *data,
  46279. + * uint32_t data_size,
  46280. + * VCHI_FLAGS_T flags,
  46281. + * void *msg_handle,
  46282. + *
  46283. + * Description: Thin wrapper to queue a message onto a connection
  46284. + *
  46285. + * Returns: int32_t - success == 0
  46286. + *
  46287. + ***********************************************************/
  46288. +int32_t vchi_msg_queue(VCHI_SERVICE_HANDLE_T handle,
  46289. + const void *data,
  46290. + uint32_t data_size,
  46291. + VCHI_FLAGS_T flags,
  46292. + void *msg_handle)
  46293. +{
  46294. + SHIM_SERVICE_T *service = (SHIM_SERVICE_T *)handle;
  46295. + VCHIQ_ELEMENT_T element = {data, data_size};
  46296. + VCHIQ_STATUS_T status;
  46297. +
  46298. + (void)msg_handle;
  46299. +
  46300. + WARN_ON(flags != VCHI_FLAGS_BLOCK_UNTIL_QUEUED);
  46301. +
  46302. + status = vchiq_queue_message(service->handle, &element, 1);
  46303. +
  46304. + /* vchiq_queue_message() may return VCHIQ_RETRY, so we need to
  46305. + ** implement a retry mechanism since this function is supposed
  46306. + ** to block until queued
  46307. + */
  46308. + while (status == VCHIQ_RETRY) {
  46309. + msleep(1);
  46310. + status = vchiq_queue_message(service->handle, &element, 1);
  46311. + }
  46312. +
  46313. + return vchiq_status_to_vchi(status);
  46314. +}
  46315. +EXPORT_SYMBOL(vchi_msg_queue);
  46316. +
  46317. +/***********************************************************
  46318. + * Name: vchi_bulk_queue_receive
  46319. + *
  46320. + * Arguments: VCHI_BULK_HANDLE_T handle,
  46321. + * void *data_dst,
  46322. + * const uint32_t data_size,
  46323. + * VCHI_FLAGS_T flags
  46324. + * void *bulk_handle
  46325. + *
  46326. + * Description: Routine to setup a rcv buffer
  46327. + *
  46328. + * Returns: int32_t - success == 0
  46329. + *
  46330. + ***********************************************************/
  46331. +int32_t vchi_bulk_queue_receive(VCHI_SERVICE_HANDLE_T handle,
  46332. + void *data_dst,
  46333. + uint32_t data_size,
  46334. + VCHI_FLAGS_T flags,
  46335. + void *bulk_handle)
  46336. +{
  46337. + SHIM_SERVICE_T *service = (SHIM_SERVICE_T *)handle;
  46338. + VCHIQ_BULK_MODE_T mode;
  46339. + VCHIQ_STATUS_T status;
  46340. +
  46341. + switch ((int)flags) {
  46342. + case VCHI_FLAGS_CALLBACK_WHEN_OP_COMPLETE
  46343. + | VCHI_FLAGS_BLOCK_UNTIL_QUEUED:
  46344. + WARN_ON(!service->callback);
  46345. + mode = VCHIQ_BULK_MODE_CALLBACK;
  46346. + break;
  46347. + case VCHI_FLAGS_BLOCK_UNTIL_OP_COMPLETE:
  46348. + mode = VCHIQ_BULK_MODE_BLOCKING;
  46349. + break;
  46350. + case VCHI_FLAGS_BLOCK_UNTIL_QUEUED:
  46351. + case VCHI_FLAGS_NONE:
  46352. + mode = VCHIQ_BULK_MODE_NOCALLBACK;
  46353. + break;
  46354. + default:
  46355. + WARN(1, "unsupported message\n");
  46356. + return vchiq_status_to_vchi(VCHIQ_ERROR);
  46357. + }
  46358. +
  46359. + status = vchiq_bulk_receive(service->handle, data_dst, data_size,
  46360. + bulk_handle, mode);
  46361. +
  46362. + /* vchiq_bulk_receive() may return VCHIQ_RETRY, so we need to
  46363. + ** implement a retry mechanism since this function is supposed
  46364. + ** to block until queued
  46365. + */
  46366. + while (status == VCHIQ_RETRY) {
  46367. + msleep(1);
  46368. + status = vchiq_bulk_receive(service->handle, data_dst,
  46369. + data_size, bulk_handle, mode);
  46370. + }
  46371. +
  46372. + return vchiq_status_to_vchi(status);
  46373. +}
  46374. +EXPORT_SYMBOL(vchi_bulk_queue_receive);
  46375. +
  46376. +/***********************************************************
  46377. + * Name: vchi_bulk_queue_transmit
  46378. + *
  46379. + * Arguments: VCHI_BULK_HANDLE_T handle,
  46380. + * const void *data_src,
  46381. + * uint32_t data_size,
  46382. + * VCHI_FLAGS_T flags,
  46383. + * void *bulk_handle
  46384. + *
  46385. + * Description: Routine to transmit some data
  46386. + *
  46387. + * Returns: int32_t - success == 0
  46388. + *
  46389. + ***********************************************************/
  46390. +int32_t vchi_bulk_queue_transmit(VCHI_SERVICE_HANDLE_T handle,
  46391. + const void *data_src,
  46392. + uint32_t data_size,
  46393. + VCHI_FLAGS_T flags,
  46394. + void *bulk_handle)
  46395. +{
  46396. + SHIM_SERVICE_T *service = (SHIM_SERVICE_T *)handle;
  46397. + VCHIQ_BULK_MODE_T mode;
  46398. + VCHIQ_STATUS_T status;
  46399. +
  46400. + switch ((int)flags) {
  46401. + case VCHI_FLAGS_CALLBACK_WHEN_OP_COMPLETE
  46402. + | VCHI_FLAGS_BLOCK_UNTIL_QUEUED:
  46403. + WARN_ON(!service->callback);
  46404. + mode = VCHIQ_BULK_MODE_CALLBACK;
  46405. + break;
  46406. + case VCHI_FLAGS_BLOCK_UNTIL_DATA_READ:
  46407. + case VCHI_FLAGS_BLOCK_UNTIL_OP_COMPLETE:
  46408. + mode = VCHIQ_BULK_MODE_BLOCKING;
  46409. + break;
  46410. + case VCHI_FLAGS_BLOCK_UNTIL_QUEUED:
  46411. + case VCHI_FLAGS_NONE:
  46412. + mode = VCHIQ_BULK_MODE_NOCALLBACK;
  46413. + break;
  46414. + default:
  46415. + WARN(1, "unsupported message\n");
  46416. + return vchiq_status_to_vchi(VCHIQ_ERROR);
  46417. + }
  46418. +
  46419. + status = vchiq_bulk_transmit(service->handle, data_src, data_size,
  46420. + bulk_handle, mode);
  46421. +
  46422. + /* vchiq_bulk_transmit() may return VCHIQ_RETRY, so we need to
  46423. + ** implement a retry mechanism since this function is supposed
  46424. + ** to block until queued
  46425. + */
  46426. + while (status == VCHIQ_RETRY) {
  46427. + msleep(1);
  46428. + status = vchiq_bulk_transmit(service->handle, data_src,
  46429. + data_size, bulk_handle, mode);
  46430. + }
  46431. +
  46432. + return vchiq_status_to_vchi(status);
  46433. +}
  46434. +EXPORT_SYMBOL(vchi_bulk_queue_transmit);
  46435. +
  46436. +/***********************************************************
  46437. + * Name: vchi_msg_dequeue
  46438. + *
  46439. + * Arguments: VCHI_SERVICE_HANDLE_T handle,
  46440. + * void *data,
  46441. + * uint32_t max_data_size_to_read,
  46442. + * uint32_t *actual_msg_size
  46443. + * VCHI_FLAGS_T flags
  46444. + *
  46445. + * Description: Routine to dequeue a message into the supplied buffer
  46446. + *
  46447. + * Returns: int32_t - success == 0
  46448. + *
  46449. + ***********************************************************/
  46450. +int32_t vchi_msg_dequeue(VCHI_SERVICE_HANDLE_T handle,
  46451. + void *data,
  46452. + uint32_t max_data_size_to_read,
  46453. + uint32_t *actual_msg_size,
  46454. + VCHI_FLAGS_T flags)
  46455. +{
  46456. + SHIM_SERVICE_T *service = (SHIM_SERVICE_T *)handle;
  46457. + VCHIQ_HEADER_T *header;
  46458. +
  46459. + WARN_ON((flags != VCHI_FLAGS_NONE) &&
  46460. + (flags != VCHI_FLAGS_BLOCK_UNTIL_OP_COMPLETE));
  46461. +
  46462. + if (flags == VCHI_FLAGS_NONE)
  46463. + if (vchiu_queue_is_empty(&service->queue))
  46464. + return -1;
  46465. +
  46466. + header = vchiu_queue_pop(&service->queue);
  46467. +
  46468. + memcpy(data, header->data, header->size < max_data_size_to_read ?
  46469. + header->size : max_data_size_to_read);
  46470. +
  46471. + *actual_msg_size = header->size;
  46472. +
  46473. + vchiq_release_message(service->handle, header);
  46474. +
  46475. + return 0;
  46476. +}
  46477. +EXPORT_SYMBOL(vchi_msg_dequeue);
  46478. +
  46479. +/***********************************************************
  46480. + * Name: vchi_msg_queuev
  46481. + *
  46482. + * Arguments: VCHI_SERVICE_HANDLE_T handle,
  46483. + * VCHI_MSG_VECTOR_T *vector,
  46484. + * uint32_t count,
  46485. + * VCHI_FLAGS_T flags,
  46486. + * void *msg_handle
  46487. + *
  46488. + * Description: Thin wrapper to queue a message onto a connection
  46489. + *
  46490. + * Returns: int32_t - success == 0
  46491. + *
  46492. + ***********************************************************/
  46493. +
  46494. +vchiq_static_assert(sizeof(VCHI_MSG_VECTOR_T) == sizeof(VCHIQ_ELEMENT_T));
  46495. +vchiq_static_assert(offsetof(VCHI_MSG_VECTOR_T, vec_base) ==
  46496. + offsetof(VCHIQ_ELEMENT_T, data));
  46497. +vchiq_static_assert(offsetof(VCHI_MSG_VECTOR_T, vec_len) ==
  46498. + offsetof(VCHIQ_ELEMENT_T, size));
  46499. +
  46500. +int32_t vchi_msg_queuev(VCHI_SERVICE_HANDLE_T handle,
  46501. + VCHI_MSG_VECTOR_T *vector,
  46502. + uint32_t count,
  46503. + VCHI_FLAGS_T flags,
  46504. + void *msg_handle)
  46505. +{
  46506. + SHIM_SERVICE_T *service = (SHIM_SERVICE_T *)handle;
  46507. +
  46508. + (void)msg_handle;
  46509. +
  46510. + WARN_ON(flags != VCHI_FLAGS_BLOCK_UNTIL_QUEUED);
  46511. +
  46512. + return vchiq_status_to_vchi(vchiq_queue_message(service->handle,
  46513. + (const VCHIQ_ELEMENT_T *)vector, count));
  46514. +}
  46515. +EXPORT_SYMBOL(vchi_msg_queuev);
  46516. +
  46517. +/***********************************************************
  46518. + * Name: vchi_held_msg_release
  46519. + *
  46520. + * Arguments: VCHI_HELD_MSG_T *message
  46521. + *
  46522. + * Description: Routine to release a held message (after it has been read with
  46523. + * vchi_msg_hold)
  46524. + *
  46525. + * Returns: int32_t - success == 0
  46526. + *
  46527. + ***********************************************************/
  46528. +int32_t vchi_held_msg_release(VCHI_HELD_MSG_T *message)
  46529. +{
  46530. + vchiq_release_message((VCHIQ_SERVICE_HANDLE_T)message->service,
  46531. + (VCHIQ_HEADER_T *)message->message);
  46532. +
  46533. + return 0;
  46534. +}
  46535. +EXPORT_SYMBOL(vchi_held_msg_release);
  46536. +
  46537. +/***********************************************************
  46538. + * Name: vchi_msg_hold
  46539. + *
  46540. + * Arguments: VCHI_SERVICE_HANDLE_T handle,
  46541. + * void **data,
  46542. + * uint32_t *msg_size,
  46543. + * VCHI_FLAGS_T flags,
  46544. + * VCHI_HELD_MSG_T *message_handle
  46545. + *
  46546. + * Description: Routine to return a pointer to the current message (to allow
  46547. + * in place processing). The message is dequeued - don't forget
  46548. + * to release the message using vchi_held_msg_release when you're
  46549. + * finished.
  46550. + *
  46551. + * Returns: int32_t - success == 0
  46552. + *
  46553. + ***********************************************************/
  46554. +int32_t vchi_msg_hold(VCHI_SERVICE_HANDLE_T handle,
  46555. + void **data,
  46556. + uint32_t *msg_size,
  46557. + VCHI_FLAGS_T flags,
  46558. + VCHI_HELD_MSG_T *message_handle)
  46559. +{
  46560. + SHIM_SERVICE_T *service = (SHIM_SERVICE_T *)handle;
  46561. + VCHIQ_HEADER_T *header;
  46562. +
  46563. + WARN_ON((flags != VCHI_FLAGS_NONE) &&
  46564. + (flags != VCHI_FLAGS_BLOCK_UNTIL_OP_COMPLETE));
  46565. +
  46566. + if (flags == VCHI_FLAGS_NONE)
  46567. + if (vchiu_queue_is_empty(&service->queue))
  46568. + return -1;
  46569. +
  46570. + header = vchiu_queue_pop(&service->queue);
  46571. +
  46572. + *data = header->data;
  46573. + *msg_size = header->size;
  46574. +
  46575. + message_handle->service =
  46576. + (struct opaque_vchi_service_t *)service->handle;
  46577. + message_handle->message = header;
  46578. +
  46579. + return 0;
  46580. +}
  46581. +EXPORT_SYMBOL(vchi_msg_hold);
  46582. +
  46583. +/***********************************************************
  46584. + * Name: vchi_initialise
  46585. + *
  46586. + * Arguments: VCHI_INSTANCE_T *instance_handle
  46587. + *
  46588. + * Description: Initialises the hardware but does not transmit anything
  46589. + * When run as a Host App this will be called twice hence the need
  46590. + * to malloc the state information
  46591. + *
  46592. + * Returns: 0 if successful, failure otherwise
  46593. + *
  46594. + ***********************************************************/
  46595. +
  46596. +int32_t vchi_initialise(VCHI_INSTANCE_T *instance_handle)
  46597. +{
  46598. + VCHIQ_INSTANCE_T instance;
  46599. + VCHIQ_STATUS_T status;
  46600. +
  46601. + status = vchiq_initialise(&instance);
  46602. +
  46603. + *instance_handle = (VCHI_INSTANCE_T)instance;
  46604. +
  46605. + return vchiq_status_to_vchi(status);
  46606. +}
  46607. +EXPORT_SYMBOL(vchi_initialise);
  46608. +
  46609. +/***********************************************************
  46610. + * Name: vchi_connect
  46611. + *
  46612. + * Arguments: VCHI_CONNECTION_T **connections
  46613. + * const uint32_t num_connections
  46614. + * VCHI_INSTANCE_T instance_handle)
  46615. + *
  46616. + * Description: Starts the command service on each connection,
  46617. + * causing INIT messages to be pinged back and forth
  46618. + *
  46619. + * Returns: 0 if successful, failure otherwise
  46620. + *
  46621. + ***********************************************************/
  46622. +int32_t vchi_connect(VCHI_CONNECTION_T **connections,
  46623. + const uint32_t num_connections,
  46624. + VCHI_INSTANCE_T instance_handle)
  46625. +{
  46626. + VCHIQ_INSTANCE_T instance = (VCHIQ_INSTANCE_T)instance_handle;
  46627. +
  46628. + (void)connections;
  46629. + (void)num_connections;
  46630. +
  46631. + return vchiq_connect(instance);
  46632. +}
  46633. +EXPORT_SYMBOL(vchi_connect);
  46634. +
  46635. +
  46636. +/***********************************************************
  46637. + * Name: vchi_disconnect
  46638. + *
  46639. + * Arguments: VCHI_INSTANCE_T instance_handle
  46640. + *
  46641. + * Description: Stops the command service on each connection,
  46642. + * causing DE-INIT messages to be pinged back and forth
  46643. + *
  46644. + * Returns: 0 if successful, failure otherwise
  46645. + *
  46646. + ***********************************************************/
  46647. +int32_t vchi_disconnect(VCHI_INSTANCE_T instance_handle)
  46648. +{
  46649. + VCHIQ_INSTANCE_T instance = (VCHIQ_INSTANCE_T)instance_handle;
  46650. + return vchiq_status_to_vchi(vchiq_shutdown(instance));
  46651. +}
  46652. +EXPORT_SYMBOL(vchi_disconnect);
  46653. +
  46654. +
  46655. +/***********************************************************
  46656. + * Name: vchi_service_open
  46657. + * Name: vchi_service_create
  46658. + *
  46659. + * Arguments: VCHI_INSTANCE_T *instance_handle
  46660. + * SERVICE_CREATION_T *setup,
  46661. + * VCHI_SERVICE_HANDLE_T *handle
  46662. + *
  46663. + * Description: Routine to open a service
  46664. + *
  46665. + * Returns: int32_t - success == 0
  46666. + *
  46667. + ***********************************************************/
  46668. +
  46669. +static VCHIQ_STATUS_T shim_callback(VCHIQ_REASON_T reason,
  46670. + VCHIQ_HEADER_T *header, VCHIQ_SERVICE_HANDLE_T handle, void *bulk_user)
  46671. +{
  46672. + SHIM_SERVICE_T *service =
  46673. + (SHIM_SERVICE_T *)VCHIQ_GET_SERVICE_USERDATA(handle);
  46674. +
  46675. + if (!service->callback)
  46676. + goto release;
  46677. +
  46678. + switch (reason) {
  46679. + case VCHIQ_MESSAGE_AVAILABLE:
  46680. + vchiu_queue_push(&service->queue, header);
  46681. +
  46682. + service->callback(service->callback_param,
  46683. + VCHI_CALLBACK_MSG_AVAILABLE, NULL);
  46684. +
  46685. + goto done;
  46686. + break;
  46687. +
  46688. + case VCHIQ_BULK_TRANSMIT_DONE:
  46689. + service->callback(service->callback_param,
  46690. + VCHI_CALLBACK_BULK_SENT, bulk_user);
  46691. + break;
  46692. +
  46693. + case VCHIQ_BULK_RECEIVE_DONE:
  46694. + service->callback(service->callback_param,
  46695. + VCHI_CALLBACK_BULK_RECEIVED, bulk_user);
  46696. + break;
  46697. +
  46698. + case VCHIQ_SERVICE_CLOSED:
  46699. + service->callback(service->callback_param,
  46700. + VCHI_CALLBACK_SERVICE_CLOSED, NULL);
  46701. + break;
  46702. +
  46703. + case VCHIQ_SERVICE_OPENED:
  46704. + /* No equivalent VCHI reason */
  46705. + break;
  46706. +
  46707. + case VCHIQ_BULK_TRANSMIT_ABORTED:
  46708. + service->callback(service->callback_param,
  46709. + VCHI_CALLBACK_BULK_TRANSMIT_ABORTED,
  46710. + bulk_user);
  46711. + break;
  46712. +
  46713. + case VCHIQ_BULK_RECEIVE_ABORTED:
  46714. + service->callback(service->callback_param,
  46715. + VCHI_CALLBACK_BULK_RECEIVE_ABORTED,
  46716. + bulk_user);
  46717. + break;
  46718. +
  46719. + default:
  46720. + WARN(1, "not supported\n");
  46721. + break;
  46722. + }
  46723. +
  46724. +release:
  46725. + vchiq_release_message(service->handle, header);
  46726. +done:
  46727. + return VCHIQ_SUCCESS;
  46728. +}
  46729. +
  46730. +static SHIM_SERVICE_T *service_alloc(VCHIQ_INSTANCE_T instance,
  46731. + SERVICE_CREATION_T *setup)
  46732. +{
  46733. + SHIM_SERVICE_T *service = kzalloc(sizeof(SHIM_SERVICE_T), GFP_KERNEL);
  46734. +
  46735. + (void)instance;
  46736. +
  46737. + if (service) {
  46738. + if (vchiu_queue_init(&service->queue, 64)) {
  46739. + service->callback = setup->callback;
  46740. + service->callback_param = setup->callback_param;
  46741. + } else {
  46742. + kfree(service);
  46743. + service = NULL;
  46744. + }
  46745. + }
  46746. +
  46747. + return service;
  46748. +}
  46749. +
  46750. +static void service_free(SHIM_SERVICE_T *service)
  46751. +{
  46752. + if (service) {
  46753. + vchiu_queue_delete(&service->queue);
  46754. + kfree(service);
  46755. + }
  46756. +}
  46757. +
  46758. +int32_t vchi_service_open(VCHI_INSTANCE_T instance_handle,
  46759. + SERVICE_CREATION_T *setup,
  46760. + VCHI_SERVICE_HANDLE_T *handle)
  46761. +{
  46762. + VCHIQ_INSTANCE_T instance = (VCHIQ_INSTANCE_T)instance_handle;
  46763. + SHIM_SERVICE_T *service = service_alloc(instance, setup);
  46764. +
  46765. + *handle = (VCHI_SERVICE_HANDLE_T)service;
  46766. +
  46767. + if (service) {
  46768. + VCHIQ_SERVICE_PARAMS_T params;
  46769. + VCHIQ_STATUS_T status;
  46770. +
  46771. + memset(&params, 0, sizeof(params));
  46772. + params.fourcc = setup->service_id;
  46773. + params.callback = shim_callback;
  46774. + params.userdata = service;
  46775. + params.version = setup->version.version;
  46776. + params.version_min = setup->version.version_min;
  46777. +
  46778. + status = vchiq_open_service(instance, &params,
  46779. + &service->handle);
  46780. + if (status != VCHIQ_SUCCESS) {
  46781. + service_free(service);
  46782. + service = NULL;
  46783. + *handle = NULL;
  46784. + }
  46785. + }
  46786. +
  46787. + return (service != NULL) ? 0 : -1;
  46788. +}
  46789. +EXPORT_SYMBOL(vchi_service_open);
  46790. +
  46791. +int32_t vchi_service_create(VCHI_INSTANCE_T instance_handle,
  46792. + SERVICE_CREATION_T *setup,
  46793. + VCHI_SERVICE_HANDLE_T *handle)
  46794. +{
  46795. + VCHIQ_INSTANCE_T instance = (VCHIQ_INSTANCE_T)instance_handle;
  46796. + SHIM_SERVICE_T *service = service_alloc(instance, setup);
  46797. +
  46798. + *handle = (VCHI_SERVICE_HANDLE_T)service;
  46799. +
  46800. + if (service) {
  46801. + VCHIQ_SERVICE_PARAMS_T params;
  46802. + VCHIQ_STATUS_T status;
  46803. +
  46804. + memset(&params, 0, sizeof(params));
  46805. + params.fourcc = setup->service_id;
  46806. + params.callback = shim_callback;
  46807. + params.userdata = service;
  46808. + params.version = setup->version.version;
  46809. + params.version_min = setup->version.version_min;
  46810. + status = vchiq_add_service(instance, &params, &service->handle);
  46811. +
  46812. + if (status != VCHIQ_SUCCESS) {
  46813. + service_free(service);
  46814. + service = NULL;
  46815. + *handle = NULL;
  46816. + }
  46817. + }
  46818. +
  46819. + return (service != NULL) ? 0 : -1;
  46820. +}
  46821. +EXPORT_SYMBOL(vchi_service_create);
  46822. +
  46823. +int32_t vchi_service_close(const VCHI_SERVICE_HANDLE_T handle)
  46824. +{
  46825. + int32_t ret = -1;
  46826. + SHIM_SERVICE_T *service = (SHIM_SERVICE_T *)handle;
  46827. + if (service) {
  46828. + VCHIQ_STATUS_T status = vchiq_close_service(service->handle);
  46829. + if (status == VCHIQ_SUCCESS) {
  46830. + service_free(service);
  46831. + service = NULL;
  46832. + }
  46833. +
  46834. + ret = vchiq_status_to_vchi(status);
  46835. + }
  46836. + return ret;
  46837. +}
  46838. +EXPORT_SYMBOL(vchi_service_close);
  46839. +
  46840. +int32_t vchi_service_destroy(const VCHI_SERVICE_HANDLE_T handle)
  46841. +{
  46842. + int32_t ret = -1;
  46843. + SHIM_SERVICE_T *service = (SHIM_SERVICE_T *)handle;
  46844. + if (service) {
  46845. + VCHIQ_STATUS_T status = vchiq_remove_service(service->handle);
  46846. + if (status == VCHIQ_SUCCESS) {
  46847. + service_free(service);
  46848. + service = NULL;
  46849. + }
  46850. +
  46851. + ret = vchiq_status_to_vchi(status);
  46852. + }
  46853. + return ret;
  46854. +}
  46855. +EXPORT_SYMBOL(vchi_service_destroy);
  46856. +
  46857. +int32_t vchi_service_set_option(const VCHI_SERVICE_HANDLE_T handle,
  46858. + VCHI_SERVICE_OPTION_T option,
  46859. + int value)
  46860. +{
  46861. + int32_t ret = -1;
  46862. + SHIM_SERVICE_T *service = (SHIM_SERVICE_T *)handle;
  46863. + VCHIQ_SERVICE_OPTION_T vchiq_option;
  46864. + switch (option) {
  46865. + case VCHI_SERVICE_OPTION_TRACE:
  46866. + vchiq_option = VCHIQ_SERVICE_OPTION_TRACE;
  46867. + break;
  46868. + case VCHI_SERVICE_OPTION_SYNCHRONOUS:
  46869. + vchiq_option = VCHIQ_SERVICE_OPTION_SYNCHRONOUS;
  46870. + break;
  46871. + default:
  46872. + service = NULL;
  46873. + break;
  46874. + }
  46875. + if (service) {
  46876. + VCHIQ_STATUS_T status =
  46877. + vchiq_set_service_option(service->handle,
  46878. + vchiq_option,
  46879. + value);
  46880. +
  46881. + ret = vchiq_status_to_vchi(status);
  46882. + }
  46883. + return ret;
  46884. +}
  46885. +EXPORT_SYMBOL(vchi_service_set_option);
  46886. +
  46887. +int32_t vchi_get_peer_version( const VCHI_SERVICE_HANDLE_T handle, short *peer_version )
  46888. +{
  46889. + int32_t ret = -1;
  46890. + SHIM_SERVICE_T *service = (SHIM_SERVICE_T *)handle;
  46891. + if(service)
  46892. + {
  46893. + VCHIQ_STATUS_T status = vchiq_get_peer_version(service->handle, peer_version);
  46894. + ret = vchiq_status_to_vchi( status );
  46895. + }
  46896. + return ret;
  46897. +}
  46898. +EXPORT_SYMBOL(vchi_get_peer_version);
  46899. +
  46900. +/* ----------------------------------------------------------------------
  46901. + * read a uint32_t from buffer.
  46902. + * network format is defined to be little endian
  46903. + * -------------------------------------------------------------------- */
  46904. +uint32_t
  46905. +vchi_readbuf_uint32(const void *_ptr)
  46906. +{
  46907. + const unsigned char *ptr = _ptr;
  46908. + return ptr[0] | (ptr[1] << 8) | (ptr[2] << 16) | (ptr[3] << 24);
  46909. +}
  46910. +
  46911. +/* ----------------------------------------------------------------------
  46912. + * write a uint32_t to buffer.
  46913. + * network format is defined to be little endian
  46914. + * -------------------------------------------------------------------- */
  46915. +void
  46916. +vchi_writebuf_uint32(void *_ptr, uint32_t value)
  46917. +{
  46918. + unsigned char *ptr = _ptr;
  46919. + ptr[0] = (unsigned char)((value >> 0) & 0xFF);
  46920. + ptr[1] = (unsigned char)((value >> 8) & 0xFF);
  46921. + ptr[2] = (unsigned char)((value >> 16) & 0xFF);
  46922. + ptr[3] = (unsigned char)((value >> 24) & 0xFF);
  46923. +}
  46924. +
  46925. +/* ----------------------------------------------------------------------
  46926. + * read a uint16_t from buffer.
  46927. + * network format is defined to be little endian
  46928. + * -------------------------------------------------------------------- */
  46929. +uint16_t
  46930. +vchi_readbuf_uint16(const void *_ptr)
  46931. +{
  46932. + const unsigned char *ptr = _ptr;
  46933. + return ptr[0] | (ptr[1] << 8);
  46934. +}
  46935. +
  46936. +/* ----------------------------------------------------------------------
  46937. + * write a uint16_t into the buffer.
  46938. + * network format is defined to be little endian
  46939. + * -------------------------------------------------------------------- */
  46940. +void
  46941. +vchi_writebuf_uint16(void *_ptr, uint16_t value)
  46942. +{
  46943. + unsigned char *ptr = _ptr;
  46944. + ptr[0] = (value >> 0) & 0xFF;
  46945. + ptr[1] = (value >> 8) & 0xFF;
  46946. +}
  46947. +
  46948. +/***********************************************************
  46949. + * Name: vchi_service_use
  46950. + *
  46951. + * Arguments: const VCHI_SERVICE_HANDLE_T handle
  46952. + *
  46953. + * Description: Routine to increment refcount on a service
  46954. + *
  46955. + * Returns: void
  46956. + *
  46957. + ***********************************************************/
  46958. +int32_t vchi_service_use(const VCHI_SERVICE_HANDLE_T handle)
  46959. +{
  46960. + int32_t ret = -1;
  46961. + SHIM_SERVICE_T *service = (SHIM_SERVICE_T *)handle;
  46962. + if (service)
  46963. + ret = vchiq_status_to_vchi(vchiq_use_service(service->handle));
  46964. + return ret;
  46965. +}
  46966. +EXPORT_SYMBOL(vchi_service_use);
  46967. +
  46968. +/***********************************************************
  46969. + * Name: vchi_service_release
  46970. + *
  46971. + * Arguments: const VCHI_SERVICE_HANDLE_T handle
  46972. + *
  46973. + * Description: Routine to decrement refcount on a service
  46974. + *
  46975. + * Returns: void
  46976. + *
  46977. + ***********************************************************/
  46978. +int32_t vchi_service_release(const VCHI_SERVICE_HANDLE_T handle)
  46979. +{
  46980. + int32_t ret = -1;
  46981. + SHIM_SERVICE_T *service = (SHIM_SERVICE_T *)handle;
  46982. + if (service)
  46983. + ret = vchiq_status_to_vchi(
  46984. + vchiq_release_service(service->handle));
  46985. + return ret;
  46986. +}
  46987. +EXPORT_SYMBOL(vchi_service_release);
  46988. diff -Nur linux-3.18.14/drivers/misc/vc04_services/interface/vchiq_arm/vchiq_util.c linux-rpi/drivers/misc/vc04_services/interface/vchiq_arm/vchiq_util.c
  46989. --- linux-3.18.14/drivers/misc/vc04_services/interface/vchiq_arm/vchiq_util.c 1969-12-31 18:00:00.000000000 -0600
  46990. +++ linux-rpi/drivers/misc/vc04_services/interface/vchiq_arm/vchiq_util.c 2015-05-31 14:46:11.157660977 -0500
  46991. @@ -0,0 +1,152 @@
  46992. +/**
  46993. + * Copyright (c) 2010-2012 Broadcom. All rights reserved.
  46994. + *
  46995. + * Redistribution and use in source and binary forms, with or without
  46996. + * modification, are permitted provided that the following conditions
  46997. + * are met:
  46998. + * 1. Redistributions of source code must retain the above copyright
  46999. + * notice, this list of conditions, and the following disclaimer,
  47000. + * without modification.
  47001. + * 2. Redistributions in binary form must reproduce the above copyright
  47002. + * notice, this list of conditions and the following disclaimer in the
  47003. + * documentation and/or other materials provided with the distribution.
  47004. + * 3. The names of the above-listed copyright holders may not be used
  47005. + * to endorse or promote products derived from this software without
  47006. + * specific prior written permission.
  47007. + *
  47008. + * ALTERNATIVELY, this software may be distributed under the terms of the
  47009. + * GNU General Public License ("GPL") version 2, as published by the Free
  47010. + * Software Foundation.
  47011. + *
  47012. + * THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS "AS
  47013. + * IS" AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO,
  47014. + * THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR
  47015. + * PURPOSE ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT OWNER OR
  47016. + * CONTRIBUTORS BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL,
  47017. + * EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO,
  47018. + * PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR
  47019. + * PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF
  47020. + * LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING
  47021. + * NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE OF THIS
  47022. + * SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
  47023. + */
  47024. +
  47025. +#include "vchiq_util.h"
  47026. +#include "vchiq_killable.h"
  47027. +
  47028. +static inline int is_pow2(int i)
  47029. +{
  47030. + return i && !(i & (i - 1));
  47031. +}
  47032. +
  47033. +int vchiu_queue_init(VCHIU_QUEUE_T *queue, int size)
  47034. +{
  47035. + WARN_ON(!is_pow2(size));
  47036. +
  47037. + queue->size = size;
  47038. + queue->read = 0;
  47039. + queue->write = 0;
  47040. +
  47041. + sema_init(&queue->pop, 0);
  47042. + sema_init(&queue->push, 0);
  47043. +
  47044. + queue->storage = kzalloc(size * sizeof(VCHIQ_HEADER_T *), GFP_KERNEL);
  47045. + if (queue->storage == NULL) {
  47046. + vchiu_queue_delete(queue);
  47047. + return 0;
  47048. + }
  47049. + return 1;
  47050. +}
  47051. +
  47052. +void vchiu_queue_delete(VCHIU_QUEUE_T *queue)
  47053. +{
  47054. + if (queue->storage != NULL)
  47055. + kfree(queue->storage);
  47056. +}
  47057. +
  47058. +int vchiu_queue_is_empty(VCHIU_QUEUE_T *queue)
  47059. +{
  47060. + return queue->read == queue->write;
  47061. +}
  47062. +
  47063. +int vchiu_queue_is_full(VCHIU_QUEUE_T *queue)
  47064. +{
  47065. + return queue->write == queue->read + queue->size;
  47066. +}
  47067. +
  47068. +void vchiu_queue_push(VCHIU_QUEUE_T *queue, VCHIQ_HEADER_T *header)
  47069. +{
  47070. + while (queue->write == queue->read + queue->size) {
  47071. + if (down_interruptible(&queue->pop) != 0) {
  47072. + flush_signals(current);
  47073. + }
  47074. + }
  47075. +
  47076. + /*
  47077. + * Write to queue->storage must be visible after read from
  47078. + * queue->read
  47079. + */
  47080. + smp_mb();
  47081. +
  47082. + queue->storage[queue->write & (queue->size - 1)] = header;
  47083. +
  47084. + /*
  47085. + * Write to queue->storage must be visible before write to
  47086. + * queue->write
  47087. + */
  47088. + smp_wmb();
  47089. +
  47090. + queue->write++;
  47091. +
  47092. + up(&queue->push);
  47093. +}
  47094. +
  47095. +VCHIQ_HEADER_T *vchiu_queue_peek(VCHIU_QUEUE_T *queue)
  47096. +{
  47097. + while (queue->write == queue->read) {
  47098. + if (down_interruptible(&queue->push) != 0) {
  47099. + flush_signals(current);
  47100. + }
  47101. + }
  47102. +
  47103. + up(&queue->push); // We haven't removed anything from the queue.
  47104. +
  47105. + /*
  47106. + * Read from queue->storage must be visible after read from
  47107. + * queue->write
  47108. + */
  47109. + smp_rmb();
  47110. +
  47111. + return queue->storage[queue->read & (queue->size - 1)];
  47112. +}
  47113. +
  47114. +VCHIQ_HEADER_T *vchiu_queue_pop(VCHIU_QUEUE_T *queue)
  47115. +{
  47116. + VCHIQ_HEADER_T *header;
  47117. +
  47118. + while (queue->write == queue->read) {
  47119. + if (down_interruptible(&queue->push) != 0) {
  47120. + flush_signals(current);
  47121. + }
  47122. + }
  47123. +
  47124. + /*
  47125. + * Read from queue->storage must be visible after read from
  47126. + * queue->write
  47127. + */
  47128. + smp_rmb();
  47129. +
  47130. + header = queue->storage[queue->read & (queue->size - 1)];
  47131. +
  47132. + /*
  47133. + * Read from queue->storage must be visible before write to
  47134. + * queue->read
  47135. + */
  47136. + smp_mb();
  47137. +
  47138. + queue->read++;
  47139. +
  47140. + up(&queue->pop);
  47141. +
  47142. + return header;
  47143. +}
  47144. diff -Nur linux-3.18.14/drivers/misc/vc04_services/interface/vchiq_arm/vchiq_util.h linux-rpi/drivers/misc/vc04_services/interface/vchiq_arm/vchiq_util.h
  47145. --- linux-3.18.14/drivers/misc/vc04_services/interface/vchiq_arm/vchiq_util.h 1969-12-31 18:00:00.000000000 -0600
  47146. +++ linux-rpi/drivers/misc/vc04_services/interface/vchiq_arm/vchiq_util.h 2015-05-31 14:46:11.157660977 -0500
  47147. @@ -0,0 +1,81 @@
  47148. +/**
  47149. + * Copyright (c) 2010-2012 Broadcom. All rights reserved.
  47150. + *
  47151. + * Redistribution and use in source and binary forms, with or without
  47152. + * modification, are permitted provided that the following conditions
  47153. + * are met:
  47154. + * 1. Redistributions of source code must retain the above copyright
  47155. + * notice, this list of conditions, and the following disclaimer,
  47156. + * without modification.
  47157. + * 2. Redistributions in binary form must reproduce the above copyright
  47158. + * notice, this list of conditions and the following disclaimer in the
  47159. + * documentation and/or other materials provided with the distribution.
  47160. + * 3. The names of the above-listed copyright holders may not be used
  47161. + * to endorse or promote products derived from this software without
  47162. + * specific prior written permission.
  47163. + *
  47164. + * ALTERNATIVELY, this software may be distributed under the terms of the
  47165. + * GNU General Public License ("GPL") version 2, as published by the Free
  47166. + * Software Foundation.
  47167. + *
  47168. + * THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS "AS
  47169. + * IS" AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO,
  47170. + * THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR
  47171. + * PURPOSE ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT OWNER OR
  47172. + * CONTRIBUTORS BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL,
  47173. + * EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO,
  47174. + * PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR
  47175. + * PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF
  47176. + * LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING
  47177. + * NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE OF THIS
  47178. + * SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
  47179. + */
  47180. +
  47181. +#ifndef VCHIQ_UTIL_H
  47182. +#define VCHIQ_UTIL_H
  47183. +
  47184. +#include <linux/types.h>
  47185. +#include <linux/semaphore.h>
  47186. +#include <linux/mutex.h>
  47187. +#include <linux/bitops.h>
  47188. +#include <linux/kthread.h>
  47189. +#include <linux/wait.h>
  47190. +#include <linux/vmalloc.h>
  47191. +#include <linux/jiffies.h>
  47192. +#include <linux/delay.h>
  47193. +#include <linux/string.h>
  47194. +#include <linux/types.h>
  47195. +#include <linux/interrupt.h>
  47196. +#include <linux/random.h>
  47197. +#include <linux/sched.h>
  47198. +#include <linux/ctype.h>
  47199. +#include <linux/uaccess.h>
  47200. +#include <linux/time.h> /* for time_t */
  47201. +#include <linux/slab.h>
  47202. +#include <linux/vmalloc.h>
  47203. +
  47204. +#include "vchiq_if.h"
  47205. +
  47206. +typedef struct {
  47207. + int size;
  47208. + int read;
  47209. + int write;
  47210. +
  47211. + struct semaphore pop;
  47212. + struct semaphore push;
  47213. +
  47214. + VCHIQ_HEADER_T **storage;
  47215. +} VCHIU_QUEUE_T;
  47216. +
  47217. +extern int vchiu_queue_init(VCHIU_QUEUE_T *queue, int size);
  47218. +extern void vchiu_queue_delete(VCHIU_QUEUE_T *queue);
  47219. +
  47220. +extern int vchiu_queue_is_empty(VCHIU_QUEUE_T *queue);
  47221. +extern int vchiu_queue_is_full(VCHIU_QUEUE_T *queue);
  47222. +
  47223. +extern void vchiu_queue_push(VCHIU_QUEUE_T *queue, VCHIQ_HEADER_T *header);
  47224. +
  47225. +extern VCHIQ_HEADER_T *vchiu_queue_peek(VCHIU_QUEUE_T *queue);
  47226. +extern VCHIQ_HEADER_T *vchiu_queue_pop(VCHIU_QUEUE_T *queue);
  47227. +
  47228. +#endif
  47229. diff -Nur linux-3.18.14/drivers/misc/vc04_services/interface/vchiq_arm/vchiq_version.c linux-rpi/drivers/misc/vc04_services/interface/vchiq_arm/vchiq_version.c
  47230. --- linux-3.18.14/drivers/misc/vc04_services/interface/vchiq_arm/vchiq_version.c 1969-12-31 18:00:00.000000000 -0600
  47231. +++ linux-rpi/drivers/misc/vc04_services/interface/vchiq_arm/vchiq_version.c 2015-05-31 14:46:11.157660977 -0500
  47232. @@ -0,0 +1,59 @@
  47233. +/**
  47234. + * Copyright (c) 2010-2012 Broadcom. All rights reserved.
  47235. + *
  47236. + * Redistribution and use in source and binary forms, with or without
  47237. + * modification, are permitted provided that the following conditions
  47238. + * are met:
  47239. + * 1. Redistributions of source code must retain the above copyright
  47240. + * notice, this list of conditions, and the following disclaimer,
  47241. + * without modification.
  47242. + * 2. Redistributions in binary form must reproduce the above copyright
  47243. + * notice, this list of conditions and the following disclaimer in the
  47244. + * documentation and/or other materials provided with the distribution.
  47245. + * 3. The names of the above-listed copyright holders may not be used
  47246. + * to endorse or promote products derived from this software without
  47247. + * specific prior written permission.
  47248. + *
  47249. + * ALTERNATIVELY, this software may be distributed under the terms of the
  47250. + * GNU General Public License ("GPL") version 2, as published by the Free
  47251. + * Software Foundation.
  47252. + *
  47253. + * THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS "AS
  47254. + * IS" AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO,
  47255. + * THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR
  47256. + * PURPOSE ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT OWNER OR
  47257. + * CONTRIBUTORS BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL,
  47258. + * EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO,
  47259. + * PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR
  47260. + * PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF
  47261. + * LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING
  47262. + * NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE OF THIS
  47263. + * SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
  47264. + */
  47265. +#include "vchiq_build_info.h"
  47266. +#include <linux/broadcom/vc_debug_sym.h>
  47267. +
  47268. +VC_DEBUG_DECLARE_STRING_VAR( vchiq_build_hostname, "dc4-arm-01" );
  47269. +VC_DEBUG_DECLARE_STRING_VAR( vchiq_build_version, "9245b4c35b99b3870e1f7dc598c5692b3c66a6f0 (tainted)" );
  47270. +VC_DEBUG_DECLARE_STRING_VAR( vchiq_build_time, __TIME__ );
  47271. +VC_DEBUG_DECLARE_STRING_VAR( vchiq_build_date, __DATE__ );
  47272. +
  47273. +const char *vchiq_get_build_hostname( void )
  47274. +{
  47275. + return vchiq_build_hostname;
  47276. +}
  47277. +
  47278. +const char *vchiq_get_build_version( void )
  47279. +{
  47280. + return vchiq_build_version;
  47281. +}
  47282. +
  47283. +const char *vchiq_get_build_date( void )
  47284. +{
  47285. + return vchiq_build_date;
  47286. +}
  47287. +
  47288. +const char *vchiq_get_build_time( void )
  47289. +{
  47290. + return vchiq_build_time;
  47291. +}
  47292. diff -Nur linux-3.18.14/drivers/misc/vc04_services/Kconfig linux-rpi/drivers/misc/vc04_services/Kconfig
  47293. --- linux-3.18.14/drivers/misc/vc04_services/Kconfig 1969-12-31 18:00:00.000000000 -0600
  47294. +++ linux-rpi/drivers/misc/vc04_services/Kconfig 2015-05-31 14:46:11.153660977 -0500
  47295. @@ -0,0 +1,9 @@
  47296. +config BCM2708_VCHIQ
  47297. + tristate "Videocore VCHIQ"
  47298. + depends on MACH_BCM2708 || MACH_BCM2709
  47299. + default y
  47300. + help
  47301. + Kernel to VideoCore communication interface for the
  47302. + BCM2708 family of products.
  47303. + Defaults to Y when the Broadcom Videocore services
  47304. + are included in the build, N otherwise.
  47305. diff -Nur linux-3.18.14/drivers/misc/vc04_services/Makefile linux-rpi/drivers/misc/vc04_services/Makefile
  47306. --- linux-3.18.14/drivers/misc/vc04_services/Makefile 1969-12-31 18:00:00.000000000 -0600
  47307. +++ linux-rpi/drivers/misc/vc04_services/Makefile 2015-05-31 14:46:11.153660977 -0500
  47308. @@ -0,0 +1,14 @@
  47309. +obj-$(CONFIG_BCM2708_VCHIQ) += vchiq.o
  47310. +
  47311. +vchiq-objs := \
  47312. + interface/vchiq_arm/vchiq_core.o \
  47313. + interface/vchiq_arm/vchiq_arm.o \
  47314. + interface/vchiq_arm/vchiq_kern_lib.o \
  47315. + interface/vchiq_arm/vchiq_2835_arm.o \
  47316. + interface/vchiq_arm/vchiq_debugfs.o \
  47317. + interface/vchiq_arm/vchiq_shim.o \
  47318. + interface/vchiq_arm/vchiq_util.o \
  47319. + interface/vchiq_arm/vchiq_connected.o \
  47320. +
  47321. +ccflags-y += -DVCOS_VERIFY_BKPTS=1 -Idrivers/misc/vc04_services -DUSE_VCHIQ_ARM -D__VCCOREVER__=0x04000000
  47322. +
  47323. diff -Nur linux-3.18.14/drivers/mmc/card/block.c linux-rpi/drivers/mmc/card/block.c
  47324. --- linux-3.18.14/drivers/mmc/card/block.c 2015-05-20 10:04:50.000000000 -0500
  47325. +++ linux-rpi/drivers/mmc/card/block.c 2015-05-31 14:46:11.157660977 -0500
  47326. @@ -1406,6 +1406,7 @@
  47327. brq->data.blocks = card->host->ops->multi_io_quirk(card,
  47328. (rq_data_dir(req) == READ) ?
  47329. MMC_DATA_READ : MMC_DATA_WRITE,
  47330. + blk_rq_pos(req),
  47331. brq->data.blocks);
  47332. }
  47333. diff -Nur linux-3.18.14/drivers/mmc/core/quirks.c linux-rpi/drivers/mmc/core/quirks.c
  47334. --- linux-3.18.14/drivers/mmc/core/quirks.c 2015-05-20 10:04:50.000000000 -0500
  47335. +++ linux-rpi/drivers/mmc/core/quirks.c 2015-05-31 14:46:11.161660977 -0500
  47336. @@ -71,6 +71,7 @@
  47337. void mmc_fixup_device(struct mmc_card *card, const struct mmc_fixup *table)
  47338. {
  47339. + extern unsigned mmc_debug;
  47340. const struct mmc_fixup *f;
  47341. u64 rev = cid_rev_card(card);
  47342. @@ -95,5 +96,10 @@
  47343. f->vendor_fixup(card, f->data);
  47344. }
  47345. }
  47346. + /* SDHCI on BCM2708 - bug causes a certain sequence of CMD23 operations to fail.
  47347. + * Disable this flag for all cards (fall-back to CMD25/CMD18 multi-block transfers).
  47348. + */
  47349. + if (mmc_debug & (1<<13))
  47350. + card->quirks |= MMC_QUIRK_BLK_NO_CMD23;
  47351. }
  47352. EXPORT_SYMBOL(mmc_fixup_device);
  47353. diff -Nur linux-3.18.14/drivers/mmc/host/bcm2835-mmc.c linux-rpi/drivers/mmc/host/bcm2835-mmc.c
  47354. --- linux-3.18.14/drivers/mmc/host/bcm2835-mmc.c 1969-12-31 18:00:00.000000000 -0600
  47355. +++ linux-rpi/drivers/mmc/host/bcm2835-mmc.c 2015-05-31 14:46:11.165660977 -0500
  47356. @@ -0,0 +1,1563 @@
  47357. +/*
  47358. + * BCM2835 MMC host driver.
  47359. + *
  47360. + * Author: Gellert Weisz <gellert@raspberrypi.org>
  47361. + * Copyright 2014
  47362. + *
  47363. + * Based on
  47364. + * sdhci-bcm2708.c by Broadcom
  47365. + * sdhci-bcm2835.c by Stephen Warren and Oleksandr Tymoshenko
  47366. + * sdhci.c and sdhci-pci.c by Pierre Ossman
  47367. + *
  47368. + * This program is free software; you can redistribute it and/or modify it
  47369. + * under the terms and conditions of the GNU General Public License,
  47370. + * version 2, as published by the Free Software Foundation.
  47371. + *
  47372. + * This program is distributed in the hope it will be useful, but WITHOUT
  47373. + * ANY WARRANTY; without even the implied warranty of MERCHANTABILITY or
  47374. + * FITNESS FOR A PARTICULAR PURPOSE. See the GNU General Public License for
  47375. + * more details.
  47376. + *
  47377. + * You should have received a copy of the GNU General Public License
  47378. + * along with this program. If not, see <http://www.gnu.org/licenses/>.
  47379. + */
  47380. +
  47381. +#include <linux/delay.h>
  47382. +#include <linux/module.h>
  47383. +#include <linux/io.h>
  47384. +#include <linux/mmc/mmc.h>
  47385. +#include <linux/mmc/host.h>
  47386. +#include <linux/mmc/sd.h>
  47387. +#include <linux/scatterlist.h>
  47388. +#include <linux/of_address.h>
  47389. +#include <linux/of_irq.h>
  47390. +#include <linux/clk.h>
  47391. +#include <linux/platform_device.h>
  47392. +#include <linux/err.h>
  47393. +#include <linux/blkdev.h>
  47394. +#include <linux/dmaengine.h>
  47395. +#include <linux/dma-mapping.h>
  47396. +#include <linux/of_dma.h>
  47397. +
  47398. +#include "sdhci.h"
  47399. +
  47400. +
  47401. +#define DRIVER_NAME "mmc-bcm2835"
  47402. +
  47403. +#define DBG(f, x...) \
  47404. +pr_debug(DRIVER_NAME " [%s()]: " f, __func__, ## x)
  47405. +
  47406. +#ifndef CONFIG_MMC_BCM2835_DMA
  47407. + #define FORCE_PIO
  47408. +#endif
  47409. +
  47410. +
  47411. +/* the inclusive limit in bytes under which PIO will be used instead of DMA */
  47412. +#ifdef CONFIG_MMC_BCM2835_PIO_DMA_BARRIER
  47413. +#define PIO_DMA_BARRIER CONFIG_MMC_BCM2835_PIO_DMA_BARRIER
  47414. +#else
  47415. +#define PIO_DMA_BARRIER 00
  47416. +#endif
  47417. +
  47418. +#define MIN_FREQ 400000
  47419. +#define TIMEOUT_VAL 0xE
  47420. +#define BCM2835_SDHCI_WRITE_DELAY(f) (((2 * 1000000) / f) + 1)
  47421. +
  47422. +#ifndef BCM2708_PERI_BASE
  47423. + #define BCM2708_PERI_BASE 0x20000000
  47424. +#endif
  47425. +
  47426. +/* FIXME: Needs IOMMU support */
  47427. +#define BCM2835_VCMMU_SHIFT (0x7E000000 - BCM2708_PERI_BASE)
  47428. +
  47429. +
  47430. +/*static */unsigned mmc_debug;
  47431. +/*static */unsigned mmc_debug2;
  47432. +
  47433. +struct bcm2835_host {
  47434. + spinlock_t lock;
  47435. +
  47436. + void __iomem *ioaddr;
  47437. + u32 phys_addr;
  47438. +
  47439. + struct mmc_host *mmc;
  47440. +
  47441. + u32 timeout;
  47442. +
  47443. + int clock; /* Current clock speed */
  47444. + u8 pwr; /* Current voltage */
  47445. +
  47446. + unsigned int max_clk; /* Max possible freq */
  47447. + unsigned int timeout_clk; /* Timeout freq (KHz) */
  47448. + unsigned int clk_mul; /* Clock Muliplier value */
  47449. +
  47450. + struct tasklet_struct finish_tasklet; /* Tasklet structures */
  47451. +
  47452. + struct timer_list timer; /* Timer for timeouts */
  47453. +
  47454. + struct sg_mapping_iter sg_miter; /* SG state for PIO */
  47455. + unsigned int blocks; /* remaining PIO blocks */
  47456. +
  47457. + int irq; /* Device IRQ */
  47458. +
  47459. +
  47460. + u32 ier; /* cached registers */
  47461. +
  47462. + struct mmc_request *mrq; /* Current request */
  47463. + struct mmc_command *cmd; /* Current command */
  47464. + struct mmc_data *data; /* Current data request */
  47465. + unsigned int data_early:1; /* Data finished before cmd */
  47466. +
  47467. + wait_queue_head_t buf_ready_int; /* Waitqueue for Buffer Read Ready interrupt */
  47468. +
  47469. + u32 thread_isr;
  47470. +
  47471. + u32 shadow;
  47472. +
  47473. + /*DMA part*/
  47474. + struct dma_chan *dma_chan_rx; /* DMA channel for reads */
  47475. + struct dma_chan *dma_chan_tx; /* DMA channel for writes */
  47476. + struct dma_async_tx_descriptor *tx_desc; /* descriptor */
  47477. +
  47478. + bool have_dma;
  47479. + bool use_dma;
  47480. + /*end of DMA part*/
  47481. +
  47482. + int max_delay; /* maximum length of time spent waiting */
  47483. +
  47484. + int flags; /* Host attributes */
  47485. +#define SDHCI_USE_SDMA (1<<0) /* Host is SDMA capable */
  47486. +#define SDHCI_USE_ADMA (1<<1) /* Host is ADMA capable */
  47487. +#define SDHCI_REQ_USE_DMA (1<<2) /* Use DMA for this req. */
  47488. +#define SDHCI_DEVICE_DEAD (1<<3) /* Device unresponsive */
  47489. +#define SDHCI_AUTO_CMD12 (1<<6) /* Auto CMD12 support */
  47490. +#define SDHCI_AUTO_CMD23 (1<<7) /* Auto CMD23 support */
  47491. +#define SDHCI_PV_ENABLED (1<<8) /* Preset value enabled */
  47492. +#define SDHCI_SDIO_IRQ_ENABLED (1<<9) /* SDIO irq enabled */
  47493. +#define SDHCI_USE_PLATDMA (1<<12) /* Host uses 3rd party DMA */
  47494. +
  47495. + u32 overclock_50; /* frequency to use when 50MHz is requested (in MHz) */
  47496. + u32 max_overclock; /* Highest reported */
  47497. +};
  47498. +
  47499. +
  47500. +static inline void bcm2835_mmc_writel(struct bcm2835_host *host, u32 val, int reg, int from)
  47501. +{
  47502. + u32 delay;
  47503. + lockdep_assert_held_once(&host->lock);
  47504. + writel(val, host->ioaddr + reg);
  47505. + udelay(BCM2835_SDHCI_WRITE_DELAY(max(host->clock, MIN_FREQ)));
  47506. +
  47507. + delay = ((mmc_debug >> 16) & 0xf) << ((mmc_debug >> 20) & 0xf);
  47508. + if (delay && !((1<<from) & mmc_debug2))
  47509. + udelay(delay);
  47510. +}
  47511. +
  47512. +static inline void mmc_raw_writel(struct bcm2835_host *host, u32 val, int reg)
  47513. +{
  47514. + u32 delay;
  47515. + lockdep_assert_held_once(&host->lock);
  47516. + writel(val, host->ioaddr + reg);
  47517. +
  47518. + delay = ((mmc_debug >> 24) & 0xf) << ((mmc_debug >> 28) & 0xf);
  47519. + if (delay)
  47520. + udelay(delay);
  47521. +}
  47522. +
  47523. +static inline u32 bcm2835_mmc_readl(struct bcm2835_host *host, int reg)
  47524. +{
  47525. + lockdep_assert_held_once(&host->lock);
  47526. + return readl(host->ioaddr + reg);
  47527. +}
  47528. +
  47529. +static inline void bcm2835_mmc_writew(struct bcm2835_host *host, u16 val, int reg)
  47530. +{
  47531. + u32 oldval = (reg == SDHCI_COMMAND) ? host->shadow :
  47532. + bcm2835_mmc_readl(host, reg & ~3);
  47533. + u32 word_num = (reg >> 1) & 1;
  47534. + u32 word_shift = word_num * 16;
  47535. + u32 mask = 0xffff << word_shift;
  47536. + u32 newval = (oldval & ~mask) | (val << word_shift);
  47537. +
  47538. + if (reg == SDHCI_TRANSFER_MODE)
  47539. + host->shadow = newval;
  47540. + else
  47541. + bcm2835_mmc_writel(host, newval, reg & ~3, 0);
  47542. +
  47543. +}
  47544. +
  47545. +static inline void bcm2835_mmc_writeb(struct bcm2835_host *host, u8 val, int reg)
  47546. +{
  47547. + u32 oldval = bcm2835_mmc_readl(host, reg & ~3);
  47548. + u32 byte_num = reg & 3;
  47549. + u32 byte_shift = byte_num * 8;
  47550. + u32 mask = 0xff << byte_shift;
  47551. + u32 newval = (oldval & ~mask) | (val << byte_shift);
  47552. +
  47553. + bcm2835_mmc_writel(host, newval, reg & ~3, 1);
  47554. +}
  47555. +
  47556. +
  47557. +static inline u16 bcm2835_mmc_readw(struct bcm2835_host *host, int reg)
  47558. +{
  47559. + u32 val = bcm2835_mmc_readl(host, (reg & ~3));
  47560. + u32 word_num = (reg >> 1) & 1;
  47561. + u32 word_shift = word_num * 16;
  47562. + u32 word = (val >> word_shift) & 0xffff;
  47563. +
  47564. + return word;
  47565. +}
  47566. +
  47567. +static inline u8 bcm2835_mmc_readb(struct bcm2835_host *host, int reg)
  47568. +{
  47569. + u32 val = bcm2835_mmc_readl(host, (reg & ~3));
  47570. + u32 byte_num = reg & 3;
  47571. + u32 byte_shift = byte_num * 8;
  47572. + u32 byte = (val >> byte_shift) & 0xff;
  47573. +
  47574. + return byte;
  47575. +}
  47576. +
  47577. +static void bcm2835_mmc_unsignal_irqs(struct bcm2835_host *host, u32 clear)
  47578. +{
  47579. + u32 ier;
  47580. +
  47581. + ier = bcm2835_mmc_readl(host, SDHCI_SIGNAL_ENABLE);
  47582. + ier &= ~clear;
  47583. + /* change which requests generate IRQs - makes no difference to
  47584. + the content of SDHCI_INT_STATUS, or the need to acknowledge IRQs */
  47585. + bcm2835_mmc_writel(host, ier, SDHCI_SIGNAL_ENABLE, 2);
  47586. +}
  47587. +
  47588. +
  47589. +static void bcm2835_mmc_dumpregs(struct bcm2835_host *host)
  47590. +{
  47591. + pr_debug(DRIVER_NAME ": =========== REGISTER DUMP (%s)===========\n",
  47592. + mmc_hostname(host->mmc));
  47593. +
  47594. + pr_debug(DRIVER_NAME ": Sys addr: 0x%08x | Version: 0x%08x\n",
  47595. + bcm2835_mmc_readl(host, SDHCI_DMA_ADDRESS),
  47596. + bcm2835_mmc_readw(host, SDHCI_HOST_VERSION));
  47597. + pr_debug(DRIVER_NAME ": Blk size: 0x%08x | Blk cnt: 0x%08x\n",
  47598. + bcm2835_mmc_readw(host, SDHCI_BLOCK_SIZE),
  47599. + bcm2835_mmc_readw(host, SDHCI_BLOCK_COUNT));
  47600. + pr_debug(DRIVER_NAME ": Argument: 0x%08x | Trn mode: 0x%08x\n",
  47601. + bcm2835_mmc_readl(host, SDHCI_ARGUMENT),
  47602. + bcm2835_mmc_readw(host, SDHCI_TRANSFER_MODE));
  47603. + pr_debug(DRIVER_NAME ": Present: 0x%08x | Host ctl: 0x%08x\n",
  47604. + bcm2835_mmc_readl(host, SDHCI_PRESENT_STATE),
  47605. + bcm2835_mmc_readb(host, SDHCI_HOST_CONTROL));
  47606. + pr_debug(DRIVER_NAME ": Power: 0x%08x | Blk gap: 0x%08x\n",
  47607. + bcm2835_mmc_readb(host, SDHCI_POWER_CONTROL),
  47608. + bcm2835_mmc_readb(host, SDHCI_BLOCK_GAP_CONTROL));
  47609. + pr_debug(DRIVER_NAME ": Wake-up: 0x%08x | Clock: 0x%08x\n",
  47610. + bcm2835_mmc_readb(host, SDHCI_WAKE_UP_CONTROL),
  47611. + bcm2835_mmc_readw(host, SDHCI_CLOCK_CONTROL));
  47612. + pr_debug(DRIVER_NAME ": Timeout: 0x%08x | Int stat: 0x%08x\n",
  47613. + bcm2835_mmc_readb(host, SDHCI_TIMEOUT_CONTROL),
  47614. + bcm2835_mmc_readl(host, SDHCI_INT_STATUS));
  47615. + pr_debug(DRIVER_NAME ": Int enab: 0x%08x | Sig enab: 0x%08x\n",
  47616. + bcm2835_mmc_readl(host, SDHCI_INT_ENABLE),
  47617. + bcm2835_mmc_readl(host, SDHCI_SIGNAL_ENABLE));
  47618. + pr_debug(DRIVER_NAME ": AC12 err: 0x%08x | Slot int: 0x%08x\n",
  47619. + bcm2835_mmc_readw(host, SDHCI_ACMD12_ERR),
  47620. + bcm2835_mmc_readw(host, SDHCI_SLOT_INT_STATUS));
  47621. + pr_debug(DRIVER_NAME ": Caps: 0x%08x | Caps_1: 0x%08x\n",
  47622. + bcm2835_mmc_readl(host, SDHCI_CAPABILITIES),
  47623. + bcm2835_mmc_readl(host, SDHCI_CAPABILITIES_1));
  47624. + pr_debug(DRIVER_NAME ": Cmd: 0x%08x | Max curr: 0x%08x\n",
  47625. + bcm2835_mmc_readw(host, SDHCI_COMMAND),
  47626. + bcm2835_mmc_readl(host, SDHCI_MAX_CURRENT));
  47627. + pr_debug(DRIVER_NAME ": Host ctl2: 0x%08x\n",
  47628. + bcm2835_mmc_readw(host, SDHCI_HOST_CONTROL2));
  47629. +
  47630. + pr_debug(DRIVER_NAME ": ===========================================\n");
  47631. +}
  47632. +
  47633. +
  47634. +static void bcm2835_mmc_reset(struct bcm2835_host *host, u8 mask)
  47635. +{
  47636. + unsigned long timeout;
  47637. + unsigned long flags;
  47638. +
  47639. + spin_lock_irqsave(&host->lock, flags);
  47640. + bcm2835_mmc_writeb(host, mask, SDHCI_SOFTWARE_RESET);
  47641. +
  47642. + if (mask & SDHCI_RESET_ALL)
  47643. + host->clock = 0;
  47644. +
  47645. + /* Wait max 100 ms */
  47646. + timeout = 100;
  47647. +
  47648. + /* hw clears the bit when it's done */
  47649. + while (bcm2835_mmc_readb(host, SDHCI_SOFTWARE_RESET) & mask) {
  47650. + if (timeout == 0) {
  47651. + pr_err("%s: Reset 0x%x never completed.\n",
  47652. + mmc_hostname(host->mmc), (int)mask);
  47653. + bcm2835_mmc_dumpregs(host);
  47654. + return;
  47655. + }
  47656. + timeout--;
  47657. + spin_unlock_irqrestore(&host->lock, flags);
  47658. + mdelay(1);
  47659. + spin_lock_irqsave(&host->lock, flags);
  47660. + }
  47661. +
  47662. + if (100-timeout > 10 && 100-timeout > host->max_delay) {
  47663. + host->max_delay = 100-timeout;
  47664. + pr_warning("Warning: MMC controller hung for %d ms\n", host->max_delay);
  47665. + }
  47666. + spin_unlock_irqrestore(&host->lock, flags);
  47667. +}
  47668. +
  47669. +static void bcm2835_mmc_set_ios(struct mmc_host *mmc, struct mmc_ios *ios);
  47670. +
  47671. +static void bcm2835_mmc_init(struct bcm2835_host *host, int soft)
  47672. +{
  47673. + unsigned long flags;
  47674. + if (soft)
  47675. + bcm2835_mmc_reset(host, SDHCI_RESET_CMD|SDHCI_RESET_DATA);
  47676. + else
  47677. + bcm2835_mmc_reset(host, SDHCI_RESET_ALL);
  47678. +
  47679. + host->ier = SDHCI_INT_BUS_POWER | SDHCI_INT_DATA_END_BIT |
  47680. + SDHCI_INT_DATA_CRC | SDHCI_INT_DATA_TIMEOUT |
  47681. + SDHCI_INT_INDEX | SDHCI_INT_END_BIT | SDHCI_INT_CRC |
  47682. + SDHCI_INT_TIMEOUT | SDHCI_INT_DATA_END |
  47683. + SDHCI_INT_RESPONSE;
  47684. +
  47685. + spin_lock_irqsave(&host->lock, flags);
  47686. + bcm2835_mmc_writel(host, host->ier, SDHCI_INT_ENABLE, 3);
  47687. + bcm2835_mmc_writel(host, host->ier, SDHCI_SIGNAL_ENABLE, 3);
  47688. + spin_unlock_irqrestore(&host->lock, flags);
  47689. +
  47690. + if (soft) {
  47691. + /* force clock reconfiguration */
  47692. + host->clock = 0;
  47693. + bcm2835_mmc_set_ios(host->mmc, &host->mmc->ios);
  47694. + }
  47695. +}
  47696. +
  47697. +
  47698. +
  47699. +static void bcm2835_mmc_finish_data(struct bcm2835_host *host);
  47700. +
  47701. +static void bcm2835_mmc_dma_complete(void *param)
  47702. +{
  47703. + struct bcm2835_host *host = param;
  47704. + struct dma_chan *dma_chan;
  47705. + unsigned long flags;
  47706. + u32 dir_data;
  47707. +
  47708. + spin_lock_irqsave(&host->lock, flags);
  47709. +
  47710. + if (host->data && !(host->data->flags & MMC_DATA_WRITE)) {
  47711. + /* otherwise handled in SDHCI IRQ */
  47712. + dma_chan = host->dma_chan_rx;
  47713. + dir_data = DMA_FROM_DEVICE;
  47714. +
  47715. + dma_unmap_sg(dma_chan->device->dev,
  47716. + host->data->sg, host->data->sg_len,
  47717. + dir_data);
  47718. +
  47719. + bcm2835_mmc_finish_data(host);
  47720. + }
  47721. +
  47722. + spin_unlock_irqrestore(&host->lock, flags);
  47723. +}
  47724. +
  47725. +static void bcm2835_bcm2835_mmc_read_block_pio(struct bcm2835_host *host)
  47726. +{
  47727. + unsigned long flags;
  47728. + size_t blksize, len, chunk;
  47729. +
  47730. + u32 uninitialized_var(scratch);
  47731. + u8 *buf;
  47732. +
  47733. + blksize = host->data->blksz;
  47734. + chunk = 0;
  47735. +
  47736. + local_irq_save(flags);
  47737. +
  47738. + while (blksize) {
  47739. + if (!sg_miter_next(&host->sg_miter))
  47740. + BUG();
  47741. +
  47742. + len = min(host->sg_miter.length, blksize);
  47743. +
  47744. + blksize -= len;
  47745. + host->sg_miter.consumed = len;
  47746. +
  47747. + buf = host->sg_miter.addr;
  47748. +
  47749. + while (len) {
  47750. + if (chunk == 0) {
  47751. + scratch = bcm2835_mmc_readl(host, SDHCI_BUFFER);
  47752. + chunk = 4;
  47753. + }
  47754. +
  47755. + *buf = scratch & 0xFF;
  47756. +
  47757. + buf++;
  47758. + scratch >>= 8;
  47759. + chunk--;
  47760. + len--;
  47761. + }
  47762. + }
  47763. +
  47764. + sg_miter_stop(&host->sg_miter);
  47765. +
  47766. + local_irq_restore(flags);
  47767. +}
  47768. +
  47769. +static void bcm2835_bcm2835_mmc_write_block_pio(struct bcm2835_host *host)
  47770. +{
  47771. + unsigned long flags;
  47772. + size_t blksize, len, chunk;
  47773. + u32 scratch;
  47774. + u8 *buf;
  47775. +
  47776. + blksize = host->data->blksz;
  47777. + chunk = 0;
  47778. + chunk = 0;
  47779. + scratch = 0;
  47780. +
  47781. + local_irq_save(flags);
  47782. +
  47783. + while (blksize) {
  47784. + if (!sg_miter_next(&host->sg_miter))
  47785. + BUG();
  47786. +
  47787. + len = min(host->sg_miter.length, blksize);
  47788. +
  47789. + blksize -= len;
  47790. + host->sg_miter.consumed = len;
  47791. +
  47792. + buf = host->sg_miter.addr;
  47793. +
  47794. + while (len) {
  47795. + scratch |= (u32)*buf << (chunk * 8);
  47796. +
  47797. + buf++;
  47798. + chunk++;
  47799. + len--;
  47800. +
  47801. + if ((chunk == 4) || ((len == 0) && (blksize == 0))) {
  47802. + mmc_raw_writel(host, scratch, SDHCI_BUFFER);
  47803. + chunk = 0;
  47804. + scratch = 0;
  47805. + }
  47806. + }
  47807. + }
  47808. +
  47809. + sg_miter_stop(&host->sg_miter);
  47810. +
  47811. + local_irq_restore(flags);
  47812. +}
  47813. +
  47814. +
  47815. +static void bcm2835_mmc_transfer_pio(struct bcm2835_host *host)
  47816. +{
  47817. + u32 mask;
  47818. +
  47819. + BUG_ON(!host->data);
  47820. +
  47821. + if (host->blocks == 0)
  47822. + return;
  47823. +
  47824. + if (host->data->flags & MMC_DATA_READ)
  47825. + mask = SDHCI_DATA_AVAILABLE;
  47826. + else
  47827. + mask = SDHCI_SPACE_AVAILABLE;
  47828. +
  47829. + while (bcm2835_mmc_readl(host, SDHCI_PRESENT_STATE) & mask) {
  47830. +
  47831. + if (host->data->flags & MMC_DATA_READ)
  47832. + bcm2835_bcm2835_mmc_read_block_pio(host);
  47833. + else
  47834. + bcm2835_bcm2835_mmc_write_block_pio(host);
  47835. +
  47836. + host->blocks--;
  47837. +
  47838. + /* QUIRK used in sdhci.c removes the 'if' */
  47839. + /* but it seems this is unnecessary */
  47840. + if (host->blocks == 0)
  47841. + break;
  47842. +
  47843. +
  47844. + }
  47845. +}
  47846. +
  47847. +
  47848. +static void bcm2835_mmc_transfer_dma(struct bcm2835_host *host)
  47849. +{
  47850. + u32 len, dir_data, dir_slave;
  47851. + struct dma_async_tx_descriptor *desc = NULL;
  47852. + struct dma_chan *dma_chan;
  47853. +
  47854. +
  47855. + WARN_ON(!host->data);
  47856. +
  47857. + if (!host->data)
  47858. + return;
  47859. +
  47860. + if (host->blocks == 0)
  47861. + return;
  47862. +
  47863. + if (host->data->flags & MMC_DATA_READ) {
  47864. + dma_chan = host->dma_chan_rx;
  47865. + dir_data = DMA_FROM_DEVICE;
  47866. + dir_slave = DMA_DEV_TO_MEM;
  47867. + } else {
  47868. + dma_chan = host->dma_chan_tx;
  47869. + dir_data = DMA_TO_DEVICE;
  47870. + dir_slave = DMA_MEM_TO_DEV;
  47871. + }
  47872. +
  47873. + BUG_ON(!dma_chan->device);
  47874. + BUG_ON(!dma_chan->device->dev);
  47875. + BUG_ON(!host->data->sg);
  47876. +
  47877. + len = dma_map_sg(dma_chan->device->dev, host->data->sg,
  47878. + host->data->sg_len, dir_data);
  47879. + if (len > 0) {
  47880. + desc = dmaengine_prep_slave_sg(dma_chan, host->data->sg,
  47881. + len, dir_slave,
  47882. + DMA_PREP_INTERRUPT | DMA_CTRL_ACK);
  47883. + } else {
  47884. + dev_err(mmc_dev(host->mmc), "dma_map_sg returned zero length\n");
  47885. + }
  47886. + if (desc) {
  47887. + unsigned long flags;
  47888. + spin_lock_irqsave(&host->lock, flags);
  47889. + bcm2835_mmc_unsignal_irqs(host, SDHCI_INT_DATA_AVAIL |
  47890. + SDHCI_INT_SPACE_AVAIL);
  47891. + host->tx_desc = desc;
  47892. + desc->callback = bcm2835_mmc_dma_complete;
  47893. + desc->callback_param = host;
  47894. + spin_unlock_irqrestore(&host->lock, flags);
  47895. + dmaengine_submit(desc);
  47896. + dma_async_issue_pending(dma_chan);
  47897. + }
  47898. +
  47899. +}
  47900. +
  47901. +
  47902. +
  47903. +static void bcm2835_mmc_set_transfer_irqs(struct bcm2835_host *host)
  47904. +{
  47905. + u32 pio_irqs = SDHCI_INT_DATA_AVAIL | SDHCI_INT_SPACE_AVAIL;
  47906. + u32 dma_irqs = SDHCI_INT_DMA_END | SDHCI_INT_ADMA_ERROR;
  47907. +
  47908. + if (host->use_dma)
  47909. + host->ier = (host->ier & ~pio_irqs) | dma_irqs;
  47910. + else
  47911. + host->ier = (host->ier & ~dma_irqs) | pio_irqs;
  47912. +
  47913. + bcm2835_mmc_writel(host, host->ier, SDHCI_INT_ENABLE, 4);
  47914. + bcm2835_mmc_writel(host, host->ier, SDHCI_SIGNAL_ENABLE, 4);
  47915. +}
  47916. +
  47917. +
  47918. +static void bcm2835_mmc_prepare_data(struct bcm2835_host *host, struct mmc_command *cmd)
  47919. +{
  47920. + u8 count;
  47921. + struct mmc_data *data = cmd->data;
  47922. +
  47923. + WARN_ON(host->data);
  47924. +
  47925. + if (data || (cmd->flags & MMC_RSP_BUSY)) {
  47926. + count = TIMEOUT_VAL;
  47927. + bcm2835_mmc_writeb(host, count, SDHCI_TIMEOUT_CONTROL);
  47928. + }
  47929. +
  47930. + if (!data)
  47931. + return;
  47932. +
  47933. + /* Sanity checks */
  47934. + BUG_ON(data->blksz * data->blocks > 524288);
  47935. + BUG_ON(data->blksz > host->mmc->max_blk_size);
  47936. + BUG_ON(data->blocks > 65535);
  47937. +
  47938. + host->data = data;
  47939. + host->data_early = 0;
  47940. + host->data->bytes_xfered = 0;
  47941. +
  47942. +
  47943. + if (!(host->flags & SDHCI_REQ_USE_DMA)) {
  47944. + int flags;
  47945. +
  47946. + flags = SG_MITER_ATOMIC;
  47947. + if (host->data->flags & MMC_DATA_READ)
  47948. + flags |= SG_MITER_TO_SG;
  47949. + else
  47950. + flags |= SG_MITER_FROM_SG;
  47951. + sg_miter_start(&host->sg_miter, data->sg, data->sg_len, flags);
  47952. + host->blocks = data->blocks;
  47953. + }
  47954. +
  47955. + host->use_dma = host->have_dma && data->blocks > PIO_DMA_BARRIER;
  47956. +
  47957. + bcm2835_mmc_set_transfer_irqs(host);
  47958. +
  47959. + /* Set the DMA boundary value and block size */
  47960. + bcm2835_mmc_writew(host, SDHCI_MAKE_BLKSZ(SDHCI_DEFAULT_BOUNDARY_ARG,
  47961. + data->blksz), SDHCI_BLOCK_SIZE);
  47962. + bcm2835_mmc_writew(host, data->blocks, SDHCI_BLOCK_COUNT);
  47963. +
  47964. + BUG_ON(!host->data);
  47965. +}
  47966. +
  47967. +static void bcm2835_mmc_set_transfer_mode(struct bcm2835_host *host,
  47968. + struct mmc_command *cmd)
  47969. +{
  47970. + u16 mode;
  47971. + struct mmc_data *data = cmd->data;
  47972. +
  47973. + if (data == NULL) {
  47974. + /* clear Auto CMD settings for no data CMDs */
  47975. + mode = bcm2835_mmc_readw(host, SDHCI_TRANSFER_MODE);
  47976. + bcm2835_mmc_writew(host, mode & ~(SDHCI_TRNS_AUTO_CMD12 |
  47977. + SDHCI_TRNS_AUTO_CMD23), SDHCI_TRANSFER_MODE);
  47978. + return;
  47979. + }
  47980. +
  47981. + WARN_ON(!host->data);
  47982. +
  47983. + mode = SDHCI_TRNS_BLK_CNT_EN;
  47984. +
  47985. + if ((mmc_op_multi(cmd->opcode) || data->blocks > 1)) {
  47986. + mode |= SDHCI_TRNS_MULTI;
  47987. +
  47988. + /*
  47989. + * If we are sending CMD23, CMD12 never gets sent
  47990. + * on successful completion (so no Auto-CMD12).
  47991. + */
  47992. + if (!host->mrq->sbc && (host->flags & SDHCI_AUTO_CMD12))
  47993. + mode |= SDHCI_TRNS_AUTO_CMD12;
  47994. + else if (host->mrq->sbc && (host->flags & SDHCI_AUTO_CMD23)) {
  47995. + mode |= SDHCI_TRNS_AUTO_CMD23;
  47996. + bcm2835_mmc_writel(host, host->mrq->sbc->arg, SDHCI_ARGUMENT2, 5);
  47997. + }
  47998. + }
  47999. +
  48000. + if (data->flags & MMC_DATA_READ)
  48001. + mode |= SDHCI_TRNS_READ;
  48002. + if (host->flags & SDHCI_REQ_USE_DMA)
  48003. + mode |= SDHCI_TRNS_DMA;
  48004. +
  48005. + bcm2835_mmc_writew(host, mode, SDHCI_TRANSFER_MODE);
  48006. +}
  48007. +
  48008. +void bcm2835_mmc_send_command(struct bcm2835_host *host, struct mmc_command *cmd)
  48009. +{
  48010. + int flags;
  48011. + u32 mask;
  48012. + unsigned long timeout;
  48013. +
  48014. + WARN_ON(host->cmd);
  48015. +
  48016. + /* Wait max 10 ms */
  48017. + timeout = 1000;
  48018. +
  48019. + mask = SDHCI_CMD_INHIBIT;
  48020. + if ((cmd->data != NULL) || (cmd->flags & MMC_RSP_BUSY))
  48021. + mask |= SDHCI_DATA_INHIBIT;
  48022. +
  48023. + /* We shouldn't wait for data inihibit for stop commands, even
  48024. + though they might use busy signaling */
  48025. + if (host->mrq->data && (cmd == host->mrq->data->stop))
  48026. + mask &= ~SDHCI_DATA_INHIBIT;
  48027. +
  48028. + while (bcm2835_mmc_readl(host, SDHCI_PRESENT_STATE) & mask) {
  48029. + if (timeout == 0) {
  48030. + pr_err("%s: Controller never released inhibit bit(s).\n",
  48031. + mmc_hostname(host->mmc));
  48032. + bcm2835_mmc_dumpregs(host);
  48033. + cmd->error = -EIO;
  48034. + tasklet_schedule(&host->finish_tasklet);
  48035. + return;
  48036. + }
  48037. + timeout--;
  48038. + udelay(10);
  48039. + }
  48040. +
  48041. + if ((1000-timeout)/100 > 1 && (1000-timeout)/100 > host->max_delay) {
  48042. + host->max_delay = (1000-timeout)/100;
  48043. + pr_warning("Warning: MMC controller hung for %d ms\n", host->max_delay);
  48044. + }
  48045. +
  48046. + timeout = jiffies;
  48047. +#ifdef CONFIG_ARCH_BCM2835
  48048. + if (!cmd->data && cmd->busy_timeout > 9000)
  48049. + timeout += DIV_ROUND_UP(cmd->busy_timeout, 1000) * HZ + HZ;
  48050. + else
  48051. +#endif
  48052. + timeout += 10 * HZ;
  48053. + mod_timer(&host->timer, timeout);
  48054. +
  48055. + host->cmd = cmd;
  48056. +
  48057. + bcm2835_mmc_prepare_data(host, cmd);
  48058. +
  48059. + bcm2835_mmc_writel(host, cmd->arg, SDHCI_ARGUMENT, 6);
  48060. +
  48061. + bcm2835_mmc_set_transfer_mode(host, cmd);
  48062. +
  48063. + if ((cmd->flags & MMC_RSP_136) && (cmd->flags & MMC_RSP_BUSY)) {
  48064. + pr_err("%s: Unsupported response type!\n",
  48065. + mmc_hostname(host->mmc));
  48066. + cmd->error = -EINVAL;
  48067. + tasklet_schedule(&host->finish_tasklet);
  48068. + return;
  48069. + }
  48070. +
  48071. + if (!(cmd->flags & MMC_RSP_PRESENT))
  48072. + flags = SDHCI_CMD_RESP_NONE;
  48073. + else if (cmd->flags & MMC_RSP_136)
  48074. + flags = SDHCI_CMD_RESP_LONG;
  48075. + else if (cmd->flags & MMC_RSP_BUSY)
  48076. + flags = SDHCI_CMD_RESP_SHORT_BUSY;
  48077. + else
  48078. + flags = SDHCI_CMD_RESP_SHORT;
  48079. +
  48080. + if (cmd->flags & MMC_RSP_CRC)
  48081. + flags |= SDHCI_CMD_CRC;
  48082. + if (cmd->flags & MMC_RSP_OPCODE)
  48083. + flags |= SDHCI_CMD_INDEX;
  48084. +
  48085. + if (cmd->data)
  48086. + flags |= SDHCI_CMD_DATA;
  48087. +
  48088. + bcm2835_mmc_writew(host, SDHCI_MAKE_CMD(cmd->opcode, flags), SDHCI_COMMAND);
  48089. +}
  48090. +
  48091. +
  48092. +static void bcm2835_mmc_finish_data(struct bcm2835_host *host)
  48093. +{
  48094. + struct mmc_data *data;
  48095. +
  48096. + BUG_ON(!host->data);
  48097. +
  48098. + data = host->data;
  48099. + host->data = NULL;
  48100. +
  48101. + if (data->error)
  48102. + data->bytes_xfered = 0;
  48103. + else
  48104. + data->bytes_xfered = data->blksz * data->blocks;
  48105. +
  48106. + /*
  48107. + * Need to send CMD12 if -
  48108. + * a) open-ended multiblock transfer (no CMD23)
  48109. + * b) error in multiblock transfer
  48110. + */
  48111. + if (data->stop &&
  48112. + (data->error ||
  48113. + !host->mrq->sbc)) {
  48114. +
  48115. + /*
  48116. + * The controller needs a reset of internal state machines
  48117. + * upon error conditions.
  48118. + */
  48119. + if (data->error) {
  48120. + bcm2835_mmc_reset(host, SDHCI_RESET_CMD);
  48121. + bcm2835_mmc_reset(host, SDHCI_RESET_DATA);
  48122. + }
  48123. +
  48124. + bcm2835_mmc_send_command(host, data->stop);
  48125. + } else
  48126. + tasklet_schedule(&host->finish_tasklet);
  48127. +}
  48128. +
  48129. +static void bcm2835_mmc_finish_command(struct bcm2835_host *host)
  48130. +{
  48131. + int i;
  48132. +
  48133. + BUG_ON(host->cmd == NULL);
  48134. +
  48135. + if (host->cmd->flags & MMC_RSP_PRESENT) {
  48136. + if (host->cmd->flags & MMC_RSP_136) {
  48137. + /* CRC is stripped so we need to do some shifting. */
  48138. + for (i = 0; i < 4; i++) {
  48139. + host->cmd->resp[i] = bcm2835_mmc_readl(host,
  48140. + SDHCI_RESPONSE + (3-i)*4) << 8;
  48141. + if (i != 3)
  48142. + host->cmd->resp[i] |=
  48143. + bcm2835_mmc_readb(host,
  48144. + SDHCI_RESPONSE + (3-i)*4-1);
  48145. + }
  48146. + } else {
  48147. + host->cmd->resp[0] = bcm2835_mmc_readl(host, SDHCI_RESPONSE);
  48148. + }
  48149. + }
  48150. +
  48151. + host->cmd->error = 0;
  48152. +
  48153. + /* Finished CMD23, now send actual command. */
  48154. + if (host->cmd == host->mrq->sbc) {
  48155. + host->cmd = NULL;
  48156. + bcm2835_mmc_send_command(host, host->mrq->cmd);
  48157. +
  48158. + if (host->mrq->cmd->data && host->use_dma) {
  48159. + /* DMA transfer starts now, PIO starts after interrupt */
  48160. + bcm2835_mmc_transfer_dma(host);
  48161. + }
  48162. + } else {
  48163. +
  48164. + /* Processed actual command. */
  48165. + if (host->data && host->data_early)
  48166. + bcm2835_mmc_finish_data(host);
  48167. +
  48168. + if (!host->cmd->data)
  48169. + tasklet_schedule(&host->finish_tasklet);
  48170. +
  48171. + host->cmd = NULL;
  48172. + }
  48173. +}
  48174. +
  48175. +
  48176. +static void bcm2835_mmc_timeout_timer(unsigned long data)
  48177. +{
  48178. + struct bcm2835_host *host;
  48179. + unsigned long flags;
  48180. +
  48181. + host = (struct bcm2835_host *)data;
  48182. +
  48183. + spin_lock_irqsave(&host->lock, flags);
  48184. +
  48185. + if (host->mrq) {
  48186. + pr_err("%s: Timeout waiting for hardware interrupt.\n",
  48187. + mmc_hostname(host->mmc));
  48188. + bcm2835_mmc_dumpregs(host);
  48189. +
  48190. + if (host->data) {
  48191. + host->data->error = -ETIMEDOUT;
  48192. + bcm2835_mmc_finish_data(host);
  48193. + } else {
  48194. + if (host->cmd)
  48195. + host->cmd->error = -ETIMEDOUT;
  48196. + else
  48197. + host->mrq->cmd->error = -ETIMEDOUT;
  48198. +
  48199. + tasklet_schedule(&host->finish_tasklet);
  48200. + }
  48201. + }
  48202. +
  48203. + mmiowb();
  48204. + spin_unlock_irqrestore(&host->lock, flags);
  48205. +}
  48206. +
  48207. +
  48208. +static void bcm2835_mmc_enable_sdio_irq_nolock(struct bcm2835_host *host, int enable)
  48209. +{
  48210. + if (!(host->flags & SDHCI_DEVICE_DEAD)) {
  48211. + if (enable)
  48212. + host->ier |= SDHCI_INT_CARD_INT;
  48213. + else
  48214. + host->ier &= ~SDHCI_INT_CARD_INT;
  48215. +
  48216. + bcm2835_mmc_writel(host, host->ier, SDHCI_INT_ENABLE, 7);
  48217. + bcm2835_mmc_writel(host, host->ier, SDHCI_SIGNAL_ENABLE, 7);
  48218. + mmiowb();
  48219. + }
  48220. +}
  48221. +
  48222. +static void bcm2835_mmc_enable_sdio_irq(struct mmc_host *mmc, int enable)
  48223. +{
  48224. + struct bcm2835_host *host = mmc_priv(mmc);
  48225. + unsigned long flags;
  48226. +
  48227. + spin_lock_irqsave(&host->lock, flags);
  48228. + if (enable)
  48229. + host->flags |= SDHCI_SDIO_IRQ_ENABLED;
  48230. + else
  48231. + host->flags &= ~SDHCI_SDIO_IRQ_ENABLED;
  48232. +
  48233. + bcm2835_mmc_enable_sdio_irq_nolock(host, enable);
  48234. + spin_unlock_irqrestore(&host->lock, flags);
  48235. +}
  48236. +
  48237. +static void bcm2835_mmc_cmd_irq(struct bcm2835_host *host, u32 intmask)
  48238. +{
  48239. +
  48240. + BUG_ON(intmask == 0);
  48241. +
  48242. + if (!host->cmd) {
  48243. + pr_err("%s: Got command interrupt 0x%08x even "
  48244. + "though no command operation was in progress.\n",
  48245. + mmc_hostname(host->mmc), (unsigned)intmask);
  48246. + bcm2835_mmc_dumpregs(host);
  48247. + return;
  48248. + }
  48249. +
  48250. + if (intmask & SDHCI_INT_TIMEOUT)
  48251. + host->cmd->error = -ETIMEDOUT;
  48252. + else if (intmask & (SDHCI_INT_CRC | SDHCI_INT_END_BIT |
  48253. + SDHCI_INT_INDEX)) {
  48254. + host->cmd->error = -EILSEQ;
  48255. + }
  48256. +
  48257. + if (host->cmd->error) {
  48258. + tasklet_schedule(&host->finish_tasklet);
  48259. + return;
  48260. + }
  48261. +
  48262. + if (intmask & SDHCI_INT_RESPONSE)
  48263. + bcm2835_mmc_finish_command(host);
  48264. +
  48265. +}
  48266. +
  48267. +static void bcm2835_mmc_data_irq(struct bcm2835_host *host, u32 intmask)
  48268. +{
  48269. + struct dma_chan *dma_chan;
  48270. + u32 dir_data;
  48271. +
  48272. + BUG_ON(intmask == 0);
  48273. +
  48274. + if (!host->data) {
  48275. + /*
  48276. + * The "data complete" interrupt is also used to
  48277. + * indicate that a busy state has ended. See comment
  48278. + * above in sdhci_cmd_irq().
  48279. + */
  48280. + if (host->cmd && (host->cmd->flags & MMC_RSP_BUSY)) {
  48281. + if (intmask & SDHCI_INT_DATA_END) {
  48282. + bcm2835_mmc_finish_command(host);
  48283. + return;
  48284. + }
  48285. + }
  48286. +
  48287. + pr_debug("%s: Got data interrupt 0x%08x even "
  48288. + "though no data operation was in progress.\n",
  48289. + mmc_hostname(host->mmc), (unsigned)intmask);
  48290. + bcm2835_mmc_dumpregs(host);
  48291. +
  48292. + return;
  48293. + }
  48294. +
  48295. + if (intmask & SDHCI_INT_DATA_TIMEOUT)
  48296. + host->data->error = -ETIMEDOUT;
  48297. + else if (intmask & SDHCI_INT_DATA_END_BIT)
  48298. + host->data->error = -EILSEQ;
  48299. + else if ((intmask & SDHCI_INT_DATA_CRC) &&
  48300. + SDHCI_GET_CMD(bcm2835_mmc_readw(host, SDHCI_COMMAND))
  48301. + != MMC_BUS_TEST_R)
  48302. + host->data->error = -EILSEQ;
  48303. +
  48304. + if (host->use_dma) {
  48305. + if (host->data->flags & MMC_DATA_WRITE) {
  48306. + /* IRQ handled here */
  48307. +
  48308. + dma_chan = host->dma_chan_tx;
  48309. + dir_data = DMA_TO_DEVICE;
  48310. + dma_unmap_sg(dma_chan->device->dev,
  48311. + host->data->sg, host->data->sg_len,
  48312. + dir_data);
  48313. +
  48314. + bcm2835_mmc_finish_data(host);
  48315. + }
  48316. +
  48317. + } else {
  48318. + if (host->data->error)
  48319. + bcm2835_mmc_finish_data(host);
  48320. + else {
  48321. + if (intmask & (SDHCI_INT_DATA_AVAIL | SDHCI_INT_SPACE_AVAIL))
  48322. + bcm2835_mmc_transfer_pio(host);
  48323. +
  48324. + if (intmask & SDHCI_INT_DATA_END) {
  48325. + if (host->cmd) {
  48326. + /*
  48327. + * Data managed to finish before the
  48328. + * command completed. Make sure we do
  48329. + * things in the proper order.
  48330. + */
  48331. + host->data_early = 1;
  48332. + } else {
  48333. + bcm2835_mmc_finish_data(host);
  48334. + }
  48335. + }
  48336. + }
  48337. + }
  48338. +}
  48339. +
  48340. +
  48341. +static irqreturn_t bcm2835_mmc_irq(int irq, void *dev_id)
  48342. +{
  48343. + irqreturn_t result = IRQ_NONE;
  48344. + struct bcm2835_host *host = dev_id;
  48345. + u32 intmask, mask, unexpected = 0;
  48346. + int max_loops = 16;
  48347. +#ifndef CONFIG_ARCH_BCM2835
  48348. + int cardint = 0;
  48349. +#endif
  48350. +
  48351. + spin_lock(&host->lock);
  48352. +
  48353. + intmask = bcm2835_mmc_readl(host, SDHCI_INT_STATUS);
  48354. +
  48355. + if (!intmask || intmask == 0xffffffff) {
  48356. + result = IRQ_NONE;
  48357. + goto out;
  48358. + }
  48359. +
  48360. + do {
  48361. + /* Clear selected interrupts. */
  48362. + mask = intmask & (SDHCI_INT_CMD_MASK | SDHCI_INT_DATA_MASK |
  48363. + SDHCI_INT_BUS_POWER);
  48364. + bcm2835_mmc_writel(host, mask, SDHCI_INT_STATUS, 8);
  48365. +
  48366. +
  48367. + if (intmask & SDHCI_INT_CMD_MASK)
  48368. + bcm2835_mmc_cmd_irq(host, intmask & SDHCI_INT_CMD_MASK);
  48369. +
  48370. + if (intmask & SDHCI_INT_DATA_MASK)
  48371. + bcm2835_mmc_data_irq(host, intmask & SDHCI_INT_DATA_MASK);
  48372. +
  48373. + if (intmask & SDHCI_INT_BUS_POWER)
  48374. + pr_err("%s: Card is consuming too much power!\n",
  48375. + mmc_hostname(host->mmc));
  48376. +
  48377. + if (intmask & SDHCI_INT_CARD_INT) {
  48378. +#ifndef CONFIG_ARCH_BCM2835
  48379. + cardint = 1;
  48380. +#else
  48381. + bcm2835_mmc_enable_sdio_irq_nolock(host, false);
  48382. + host->thread_isr |= SDHCI_INT_CARD_INT;
  48383. + result = IRQ_WAKE_THREAD;
  48384. +#endif
  48385. + }
  48386. +
  48387. + intmask &= ~(SDHCI_INT_CARD_INSERT | SDHCI_INT_CARD_REMOVE |
  48388. + SDHCI_INT_CMD_MASK | SDHCI_INT_DATA_MASK |
  48389. + SDHCI_INT_ERROR | SDHCI_INT_BUS_POWER |
  48390. + SDHCI_INT_CARD_INT);
  48391. +
  48392. + if (intmask) {
  48393. + unexpected |= intmask;
  48394. + bcm2835_mmc_writel(host, intmask, SDHCI_INT_STATUS, 9);
  48395. + }
  48396. +
  48397. + if (result == IRQ_NONE)
  48398. + result = IRQ_HANDLED;
  48399. +
  48400. + intmask = bcm2835_mmc_readl(host, SDHCI_INT_STATUS);
  48401. + } while (intmask && --max_loops);
  48402. +out:
  48403. + spin_unlock(&host->lock);
  48404. +
  48405. + if (unexpected) {
  48406. + pr_err("%s: Unexpected interrupt 0x%08x.\n",
  48407. + mmc_hostname(host->mmc), unexpected);
  48408. + bcm2835_mmc_dumpregs(host);
  48409. + }
  48410. +
  48411. +#ifndef CONFIG_ARCH_BCM2835
  48412. + if (cardint)
  48413. + mmc_signal_sdio_irq(host->mmc);
  48414. +#endif
  48415. +
  48416. + return result;
  48417. +}
  48418. +
  48419. +#ifdef CONFIG_ARCH_BCM2835
  48420. +static irqreturn_t bcm2835_mmc_thread_irq(int irq, void *dev_id)
  48421. +{
  48422. + struct bcm2835_host *host = dev_id;
  48423. + unsigned long flags;
  48424. + u32 isr;
  48425. +
  48426. + spin_lock_irqsave(&host->lock, flags);
  48427. + isr = host->thread_isr;
  48428. + host->thread_isr = 0;
  48429. + spin_unlock_irqrestore(&host->lock, flags);
  48430. +
  48431. + if (isr & SDHCI_INT_CARD_INT) {
  48432. + sdio_run_irqs(host->mmc);
  48433. +
  48434. + spin_lock_irqsave(&host->lock, flags);
  48435. + if (host->flags & SDHCI_SDIO_IRQ_ENABLED)
  48436. + bcm2835_mmc_enable_sdio_irq_nolock(host, true);
  48437. + spin_unlock_irqrestore(&host->lock, flags);
  48438. + }
  48439. +
  48440. + return isr ? IRQ_HANDLED : IRQ_NONE;
  48441. +}
  48442. +#endif
  48443. +
  48444. +
  48445. +
  48446. +void bcm2835_mmc_set_clock(struct bcm2835_host *host, unsigned int clock)
  48447. +{
  48448. + int div = 0; /* Initialized for compiler warning */
  48449. + int real_div = div, clk_mul = 1;
  48450. + u16 clk = 0;
  48451. + unsigned long timeout;
  48452. + unsigned int input_clock = clock;
  48453. +
  48454. + if (host->overclock_50 && (clock == 50000000))
  48455. + clock = host->overclock_50 * 1000000 + 999999;
  48456. +
  48457. + host->mmc->actual_clock = 0;
  48458. +
  48459. + bcm2835_mmc_writew(host, 0, SDHCI_CLOCK_CONTROL);
  48460. +
  48461. + if (clock == 0)
  48462. + return;
  48463. +
  48464. + /* Version 3.00 divisors must be a multiple of 2. */
  48465. + if (host->max_clk <= clock)
  48466. + div = 1;
  48467. + else {
  48468. + for (div = 2; div < SDHCI_MAX_DIV_SPEC_300;
  48469. + div += 2) {
  48470. + if ((host->max_clk / div) <= clock)
  48471. + break;
  48472. + }
  48473. + }
  48474. +
  48475. + real_div = div;
  48476. + div >>= 1;
  48477. +
  48478. + if (real_div)
  48479. + clock = (host->max_clk * clk_mul) / real_div;
  48480. + host->mmc->actual_clock = clock;
  48481. +
  48482. + if ((clock > input_clock) && (clock > host->max_overclock)) {
  48483. + pr_warn("%s: Overclocking to %dHz\n",
  48484. + mmc_hostname(host->mmc), clock);
  48485. + host->max_overclock = clock;
  48486. + }
  48487. +
  48488. + clk |= (div & SDHCI_DIV_MASK) << SDHCI_DIVIDER_SHIFT;
  48489. + clk |= ((div & SDHCI_DIV_HI_MASK) >> SDHCI_DIV_MASK_LEN)
  48490. + << SDHCI_DIVIDER_HI_SHIFT;
  48491. + clk |= SDHCI_CLOCK_INT_EN;
  48492. + bcm2835_mmc_writew(host, clk, SDHCI_CLOCK_CONTROL);
  48493. +
  48494. + /* Wait max 20 ms */
  48495. + timeout = 20;
  48496. + while (!((clk = bcm2835_mmc_readw(host, SDHCI_CLOCK_CONTROL))
  48497. + & SDHCI_CLOCK_INT_STABLE)) {
  48498. + if (timeout == 0) {
  48499. + pr_err("%s: Internal clock never "
  48500. + "stabilised.\n", mmc_hostname(host->mmc));
  48501. + bcm2835_mmc_dumpregs(host);
  48502. + return;
  48503. + }
  48504. + timeout--;
  48505. + mdelay(1);
  48506. + }
  48507. +
  48508. + if (20-timeout > 10 && 20-timeout > host->max_delay) {
  48509. + host->max_delay = 20-timeout;
  48510. + pr_warning("Warning: MMC controller hung for %d ms\n", host->max_delay);
  48511. + }
  48512. +
  48513. + clk |= SDHCI_CLOCK_CARD_EN;
  48514. + bcm2835_mmc_writew(host, clk, SDHCI_CLOCK_CONTROL);
  48515. +}
  48516. +
  48517. +static void bcm2835_mmc_request(struct mmc_host *mmc, struct mmc_request *mrq)
  48518. +{
  48519. + struct bcm2835_host *host;
  48520. + unsigned long flags;
  48521. +
  48522. + host = mmc_priv(mmc);
  48523. +
  48524. + spin_lock_irqsave(&host->lock, flags);
  48525. +
  48526. + WARN_ON(host->mrq != NULL);
  48527. +
  48528. + host->mrq = mrq;
  48529. +
  48530. + if (mrq->sbc && !(host->flags & SDHCI_AUTO_CMD23))
  48531. + bcm2835_mmc_send_command(host, mrq->sbc);
  48532. + else
  48533. + bcm2835_mmc_send_command(host, mrq->cmd);
  48534. +
  48535. + mmiowb();
  48536. + spin_unlock_irqrestore(&host->lock, flags);
  48537. +
  48538. + if (!(mrq->sbc && !(host->flags & SDHCI_AUTO_CMD23)) && mrq->cmd->data && host->use_dma) {
  48539. + /* DMA transfer starts now, PIO starts after interrupt */
  48540. + bcm2835_mmc_transfer_dma(host);
  48541. + }
  48542. +}
  48543. +
  48544. +
  48545. +static void bcm2835_mmc_set_ios(struct mmc_host *mmc, struct mmc_ios *ios)
  48546. +{
  48547. +
  48548. + struct bcm2835_host *host = mmc_priv(mmc);
  48549. + unsigned long flags;
  48550. + u8 ctrl;
  48551. + u16 clk, ctrl_2;
  48552. +
  48553. + pr_debug("bcm2835_mmc_set_ios: clock %d, pwr %d, bus_width %d, timing %d, vdd %d, drv_type %d\n",
  48554. + ios->clock, ios->power_mode, ios->bus_width,
  48555. + ios->timing, ios->signal_voltage, ios->drv_type);
  48556. +
  48557. + spin_lock_irqsave(&host->lock, flags);
  48558. +
  48559. + if (!ios->clock || ios->clock != host->clock) {
  48560. + bcm2835_mmc_set_clock(host, ios->clock);
  48561. + host->clock = ios->clock;
  48562. + }
  48563. +
  48564. + if (host->pwr != SDHCI_POWER_330) {
  48565. + host->pwr = SDHCI_POWER_330;
  48566. + bcm2835_mmc_writeb(host, SDHCI_POWER_330 | SDHCI_POWER_ON, SDHCI_POWER_CONTROL);
  48567. + }
  48568. +
  48569. + ctrl = bcm2835_mmc_readb(host, SDHCI_HOST_CONTROL);
  48570. +
  48571. + /* set bus width */
  48572. + ctrl &= ~SDHCI_CTRL_8BITBUS;
  48573. + if (ios->bus_width == MMC_BUS_WIDTH_4)
  48574. + ctrl |= SDHCI_CTRL_4BITBUS;
  48575. + else
  48576. + ctrl &= ~SDHCI_CTRL_4BITBUS;
  48577. +
  48578. + ctrl &= ~SDHCI_CTRL_HISPD; /* NO_HISPD_BIT */
  48579. +
  48580. +
  48581. + bcm2835_mmc_writeb(host, ctrl, SDHCI_HOST_CONTROL);
  48582. + /*
  48583. + * We only need to set Driver Strength if the
  48584. + * preset value enable is not set.
  48585. + */
  48586. + ctrl_2 = bcm2835_mmc_readw(host, SDHCI_HOST_CONTROL2);
  48587. + ctrl_2 &= ~SDHCI_CTRL_DRV_TYPE_MASK;
  48588. + if (ios->drv_type == MMC_SET_DRIVER_TYPE_A)
  48589. + ctrl_2 |= SDHCI_CTRL_DRV_TYPE_A;
  48590. + else if (ios->drv_type == MMC_SET_DRIVER_TYPE_C)
  48591. + ctrl_2 |= SDHCI_CTRL_DRV_TYPE_C;
  48592. +
  48593. + bcm2835_mmc_writew(host, ctrl_2, SDHCI_HOST_CONTROL2);
  48594. +
  48595. + /* Reset SD Clock Enable */
  48596. + clk = bcm2835_mmc_readw(host, SDHCI_CLOCK_CONTROL);
  48597. + clk &= ~SDHCI_CLOCK_CARD_EN;
  48598. + bcm2835_mmc_writew(host, clk, SDHCI_CLOCK_CONTROL);
  48599. +
  48600. + /* Re-enable SD Clock */
  48601. + bcm2835_mmc_set_clock(host, host->clock);
  48602. + bcm2835_mmc_writeb(host, ctrl, SDHCI_HOST_CONTROL);
  48603. +
  48604. + mmiowb();
  48605. +
  48606. + spin_unlock_irqrestore(&host->lock, flags);
  48607. +}
  48608. +
  48609. +
  48610. +static struct mmc_host_ops bcm2835_ops = {
  48611. + .request = bcm2835_mmc_request,
  48612. + .set_ios = bcm2835_mmc_set_ios,
  48613. + .enable_sdio_irq = bcm2835_mmc_enable_sdio_irq,
  48614. +};
  48615. +
  48616. +
  48617. +static void bcm2835_mmc_tasklet_finish(unsigned long param)
  48618. +{
  48619. + struct bcm2835_host *host;
  48620. + unsigned long flags;
  48621. + struct mmc_request *mrq;
  48622. +
  48623. + host = (struct bcm2835_host *)param;
  48624. +
  48625. + spin_lock_irqsave(&host->lock, flags);
  48626. +
  48627. + /*
  48628. + * If this tasklet gets rescheduled while running, it will
  48629. + * be run again afterwards but without any active request.
  48630. + */
  48631. + if (!host->mrq) {
  48632. + spin_unlock_irqrestore(&host->lock, flags);
  48633. + return;
  48634. + }
  48635. +
  48636. + del_timer(&host->timer);
  48637. +
  48638. + mrq = host->mrq;
  48639. +
  48640. + /*
  48641. + * The controller needs a reset of internal state machines
  48642. + * upon error conditions.
  48643. + */
  48644. + if (!(host->flags & SDHCI_DEVICE_DEAD) &&
  48645. + ((mrq->cmd && mrq->cmd->error) ||
  48646. + (mrq->data && (mrq->data->error ||
  48647. + (mrq->data->stop && mrq->data->stop->error))))) {
  48648. +
  48649. + spin_unlock_irqrestore(&host->lock, flags);
  48650. + bcm2835_mmc_reset(host, SDHCI_RESET_CMD);
  48651. + bcm2835_mmc_reset(host, SDHCI_RESET_DATA);
  48652. + spin_lock_irqsave(&host->lock, flags);
  48653. + }
  48654. +
  48655. + host->mrq = NULL;
  48656. + host->cmd = NULL;
  48657. + host->data = NULL;
  48658. +
  48659. + mmiowb();
  48660. +
  48661. + spin_unlock_irqrestore(&host->lock, flags);
  48662. + mmc_request_done(host->mmc, mrq);
  48663. +}
  48664. +
  48665. +
  48666. +
  48667. +static int bcm2835_mmc_add_host(struct bcm2835_host *host)
  48668. +{
  48669. + struct mmc_host *mmc = host->mmc;
  48670. + struct device *dev = mmc->parent;
  48671. +#ifndef FORCE_PIO
  48672. + struct dma_slave_config cfg;
  48673. +#endif
  48674. + int ret;
  48675. +
  48676. + bcm2835_mmc_reset(host, SDHCI_RESET_ALL);
  48677. +
  48678. + host->clk_mul = 0;
  48679. +
  48680. + mmc->f_max = host->max_clk;
  48681. + mmc->f_max = host->max_clk;
  48682. + mmc->f_min = host->max_clk / SDHCI_MAX_DIV_SPEC_300;
  48683. +
  48684. + /* SDHCI_QUIRK_DATA_TIMEOUT_USES_SDCLK */
  48685. + host->timeout_clk = mmc->f_max / 1000;
  48686. +#ifdef CONFIG_ARCH_BCM2835
  48687. + mmc->max_busy_timeout = (1 << 27) / host->timeout_clk;
  48688. +#endif
  48689. + /* host controller capabilities */
  48690. + mmc->caps = MMC_CAP_CMD23 | MMC_CAP_ERASE | MMC_CAP_NEEDS_POLL | MMC_CAP_SDIO_IRQ |
  48691. + MMC_CAP_SD_HIGHSPEED | MMC_CAP_MMC_HIGHSPEED | MMC_CAP_4_BIT_DATA;
  48692. +
  48693. + host->flags = SDHCI_AUTO_CMD23;
  48694. +
  48695. + if (mmc_debug || mmc_debug2)
  48696. + pr_info("mmc_debug:%x mmc_debug2:%x\n", mmc_debug, mmc_debug2);
  48697. +#ifdef FORCE_PIO
  48698. + dev_info(dev, "Forcing PIO mode\n");
  48699. + host->have_dma = false;
  48700. +#else
  48701. + if (IS_ERR_OR_NULL(host->dma_chan_tx) ||
  48702. + IS_ERR_OR_NULL(host->dma_chan_rx)) {
  48703. + dev_err(dev, "%s: Unable to initialise DMA channels. Falling back to PIO\n",
  48704. + DRIVER_NAME);
  48705. + host->have_dma = false;
  48706. + } else {
  48707. + dev_info(dev, "DMA channels allocated");
  48708. + host->have_dma = true;
  48709. +
  48710. + cfg.src_addr_width = DMA_SLAVE_BUSWIDTH_4_BYTES;
  48711. + cfg.dst_addr_width = DMA_SLAVE_BUSWIDTH_4_BYTES;
  48712. + cfg.slave_id = 11; /* DREQ channel */
  48713. +
  48714. + cfg.direction = DMA_MEM_TO_DEV;
  48715. + cfg.src_addr = 0;
  48716. + cfg.dst_addr = host->phys_addr + SDHCI_BUFFER;
  48717. + ret = dmaengine_slave_config(host->dma_chan_tx, &cfg);
  48718. +
  48719. + cfg.direction = DMA_DEV_TO_MEM;
  48720. + cfg.src_addr = host->phys_addr + SDHCI_BUFFER;
  48721. + cfg.dst_addr = 0;
  48722. + ret = dmaengine_slave_config(host->dma_chan_rx, &cfg);
  48723. + }
  48724. +#endif
  48725. + mmc->max_segs = 128;
  48726. + mmc->max_req_size = 524288;
  48727. + mmc->max_seg_size = mmc->max_req_size;
  48728. + mmc->max_blk_size = 512;
  48729. + mmc->max_blk_count = 65535;
  48730. +
  48731. + /* report supported voltage ranges */
  48732. + mmc->ocr_avail = MMC_VDD_32_33 | MMC_VDD_33_34;
  48733. +
  48734. + tasklet_init(&host->finish_tasklet,
  48735. + bcm2835_mmc_tasklet_finish, (unsigned long)host);
  48736. +
  48737. + setup_timer(&host->timer, bcm2835_mmc_timeout_timer, (unsigned long)host);
  48738. + init_waitqueue_head(&host->buf_ready_int);
  48739. +
  48740. + bcm2835_mmc_init(host, 0);
  48741. +#ifndef CONFIG_ARCH_BCM2835
  48742. + ret = devm_request_irq(dev, host->irq, bcm2835_mmc_irq, 0,
  48743. + mmc_hostname(mmc), host);
  48744. +#else
  48745. + ret = devm_request_threaded_irq(dev, host->irq, bcm2835_mmc_irq,
  48746. + bcm2835_mmc_thread_irq, IRQF_SHARED,
  48747. + mmc_hostname(mmc), host);
  48748. +#endif
  48749. + if (ret) {
  48750. + dev_err(dev, "Failed to request IRQ %d: %d\n", host->irq, ret);
  48751. + goto untasklet;
  48752. + }
  48753. +
  48754. + mmiowb();
  48755. + mmc_add_host(mmc);
  48756. +
  48757. + return 0;
  48758. +
  48759. +untasklet:
  48760. + tasklet_kill(&host->finish_tasklet);
  48761. +
  48762. + return ret;
  48763. +}
  48764. +
  48765. +static int bcm2835_mmc_probe(struct platform_device *pdev)
  48766. +{
  48767. + struct device *dev = &pdev->dev;
  48768. + struct device_node *node = dev->of_node;
  48769. + struct clk *clk;
  48770. + struct resource *iomem;
  48771. + struct bcm2835_host *host;
  48772. + struct mmc_host *mmc;
  48773. + int ret;
  48774. +
  48775. + mmc = mmc_alloc_host(sizeof(*host), dev);
  48776. + if (!mmc)
  48777. + return -ENOMEM;
  48778. +
  48779. + mmc->ops = &bcm2835_ops;
  48780. + host = mmc_priv(mmc);
  48781. + host->mmc = mmc;
  48782. + host->timeout = msecs_to_jiffies(1000);
  48783. + spin_lock_init(&host->lock);
  48784. +
  48785. + iomem = platform_get_resource(pdev, IORESOURCE_MEM, 0);
  48786. + host->ioaddr = devm_ioremap_resource(dev, iomem);
  48787. + if (IS_ERR(host->ioaddr)) {
  48788. + ret = PTR_ERR(host->ioaddr);
  48789. + goto err;
  48790. + }
  48791. +
  48792. + host->phys_addr = iomem->start + BCM2835_VCMMU_SHIFT;
  48793. +
  48794. +#ifndef FORCE_PIO
  48795. + if (node && of_property_read_bool(node, "dmas")) {
  48796. + host->dma_chan_tx = of_dma_request_slave_channel(node, "tx");
  48797. + host->dma_chan_rx = of_dma_request_slave_channel(node, "rx");
  48798. + } else {
  48799. + dma_cap_mask_t mask;
  48800. +
  48801. + dma_cap_zero(mask);
  48802. + /* we don't care about the channel, any would work */
  48803. + dma_cap_set(DMA_SLAVE, mask);
  48804. + host->dma_chan_tx = dma_request_channel(mask, NULL, NULL);
  48805. + host->dma_chan_rx = dma_request_channel(mask, NULL, NULL);
  48806. + }
  48807. +#endif
  48808. + clk = devm_clk_get(dev, NULL);
  48809. + if (IS_ERR(clk)) {
  48810. + dev_err(dev, "could not get clk\n");
  48811. + ret = PTR_ERR(clk);
  48812. + goto err;
  48813. + }
  48814. +
  48815. + host->max_clk = clk_get_rate(clk);
  48816. +
  48817. + host->irq = platform_get_irq(pdev, 0);
  48818. + if (host->irq <= 0) {
  48819. + dev_err(dev, "get IRQ failed\n");
  48820. + ret = -EINVAL;
  48821. + goto err;
  48822. + }
  48823. +
  48824. + if (node) {
  48825. + mmc_of_parse(mmc);
  48826. +
  48827. + /* Read any custom properties */
  48828. + of_property_read_u32(node,
  48829. + "brcm,overclock-50",
  48830. + &host->overclock_50);
  48831. + } else {
  48832. + mmc->caps |= MMC_CAP_4_BIT_DATA;
  48833. + }
  48834. +
  48835. + ret = bcm2835_mmc_add_host(host);
  48836. + if (ret)
  48837. + goto err;
  48838. +
  48839. + platform_set_drvdata(pdev, host);
  48840. +
  48841. + return 0;
  48842. +err:
  48843. + mmc_free_host(mmc);
  48844. +
  48845. + return ret;
  48846. +}
  48847. +
  48848. +static int bcm2835_mmc_remove(struct platform_device *pdev)
  48849. +{
  48850. + struct bcm2835_host *host = platform_get_drvdata(pdev);
  48851. + unsigned long flags;
  48852. + int dead;
  48853. + u32 scratch;
  48854. +
  48855. + dead = 0;
  48856. + scratch = bcm2835_mmc_readl(host, SDHCI_INT_STATUS);
  48857. + if (scratch == (u32)-1)
  48858. + dead = 1;
  48859. +
  48860. +
  48861. + if (dead) {
  48862. + spin_lock_irqsave(&host->lock, flags);
  48863. +
  48864. + host->flags |= SDHCI_DEVICE_DEAD;
  48865. +
  48866. + if (host->mrq) {
  48867. + pr_err("%s: Controller removed during "
  48868. + " transfer!\n", mmc_hostname(host->mmc));
  48869. +
  48870. + host->mrq->cmd->error = -ENOMEDIUM;
  48871. + tasklet_schedule(&host->finish_tasklet);
  48872. + }
  48873. +
  48874. + spin_unlock_irqrestore(&host->lock, flags);
  48875. + }
  48876. +
  48877. + mmc_remove_host(host->mmc);
  48878. +
  48879. + if (!dead)
  48880. + bcm2835_mmc_reset(host, SDHCI_RESET_ALL);
  48881. +
  48882. + free_irq(host->irq, host);
  48883. +
  48884. + del_timer_sync(&host->timer);
  48885. +
  48886. + tasklet_kill(&host->finish_tasklet);
  48887. +
  48888. + mmc_free_host(host->mmc);
  48889. + platform_set_drvdata(pdev, NULL);
  48890. +
  48891. + return 0;
  48892. +}
  48893. +
  48894. +
  48895. +static const struct of_device_id bcm2835_mmc_match[] = {
  48896. + { .compatible = "brcm,bcm2835-mmc" },
  48897. + { }
  48898. +};
  48899. +MODULE_DEVICE_TABLE(of, bcm2835_mmc_match);
  48900. +
  48901. +
  48902. +
  48903. +static struct platform_driver bcm2835_mmc_driver = {
  48904. + .probe = bcm2835_mmc_probe,
  48905. + .remove = bcm2835_mmc_remove,
  48906. + .driver = {
  48907. + .name = DRIVER_NAME,
  48908. + .owner = THIS_MODULE,
  48909. + .of_match_table = bcm2835_mmc_match,
  48910. + },
  48911. +};
  48912. +module_platform_driver(bcm2835_mmc_driver);
  48913. +
  48914. +module_param(mmc_debug, uint, 0644);
  48915. +module_param(mmc_debug2, uint, 0644);
  48916. +MODULE_ALIAS("platform:mmc-bcm2835");
  48917. +MODULE_DESCRIPTION("BCM2835 SDHCI driver");
  48918. +MODULE_LICENSE("GPL v2");
  48919. +MODULE_AUTHOR("Gellert Weisz");
  48920. diff -Nur linux-3.18.14/drivers/mmc/host/bcm2835-sdhost.c linux-rpi/drivers/mmc/host/bcm2835-sdhost.c
  48921. --- linux-3.18.14/drivers/mmc/host/bcm2835-sdhost.c 1969-12-31 18:00:00.000000000 -0600
  48922. +++ linux-rpi/drivers/mmc/host/bcm2835-sdhost.c 2015-05-31 14:46:11.165660977 -0500
  48923. @@ -0,0 +1,1706 @@
  48924. +/*
  48925. + * BCM2835 SD host driver.
  48926. + *
  48927. + * Author: Phil Elwell <phil@raspberrypi.org>
  48928. + * Copyright 2015
  48929. + *
  48930. + * Based on
  48931. + * mmc-bcm2835.c by Gellert Weisz
  48932. + * which is, in turn, based on
  48933. + * sdhci-bcm2708.c by Broadcom
  48934. + * sdhci-bcm2835.c by Stephen Warren and Oleksandr Tymoshenko
  48935. + * sdhci.c and sdhci-pci.c by Pierre Ossman
  48936. + *
  48937. + * This program is free software; you can redistribute it and/or modify it
  48938. + * under the terms and conditions of the GNU General Public License,
  48939. + * version 2, as published by the Free Software Foundation.
  48940. + *
  48941. + * This program is distributed in the hope it will be useful, but WITHOUT
  48942. + * ANY WARRANTY; without even the implied warranty of MERCHANTABILITY or
  48943. + * FITNESS FOR A PARTICULAR PURPOSE. See the GNU General Public License for
  48944. + * more details.
  48945. + *
  48946. + * You should have received a copy of the GNU General Public License
  48947. + * along with this program. If not, see <http://www.gnu.org/licenses/>.
  48948. + */
  48949. +
  48950. +#define SAFE_READ_THRESHOLD 4
  48951. +#define SAFE_WRITE_THRESHOLD 4
  48952. +#define ALLOW_DMA 1
  48953. +#define ALLOW_CMD23 0
  48954. +#define ALLOW_FAST 1
  48955. +#define USE_BLOCK_IRQ 1
  48956. +
  48957. +#include <linux/delay.h>
  48958. +#include <linux/module.h>
  48959. +#include <linux/io.h>
  48960. +#include <linux/mmc/mmc.h>
  48961. +#include <linux/mmc/host.h>
  48962. +#include <linux/mmc/sd.h>
  48963. +#include <linux/scatterlist.h>
  48964. +#include <linux/of_address.h>
  48965. +#include <linux/of_irq.h>
  48966. +#include <linux/clk.h>
  48967. +#include <linux/platform_device.h>
  48968. +#include <linux/err.h>
  48969. +#include <linux/blkdev.h>
  48970. +#include <linux/dmaengine.h>
  48971. +#include <linux/dma-mapping.h>
  48972. +#include <linux/of_dma.h>
  48973. +#include <linux/time.h>
  48974. +
  48975. +#define DRIVER_NAME "sdhost-bcm2835"
  48976. +
  48977. +#define SDCMD 0x00 /* Command to SD card - 16 R/W */
  48978. +#define SDARG 0x04 /* Argument to SD card - 32 R/W */
  48979. +#define SDTOUT 0x08 /* Start value for timeout counter - 32 R/W */
  48980. +#define SDCDIV 0x0c /* Start value for clock divider - 11 R/W */
  48981. +#define SDRSP0 0x10 /* SD card response (31:0) - 32 R */
  48982. +#define SDRSP1 0x14 /* SD card response (63:32) - 32 R */
  48983. +#define SDRSP2 0x18 /* SD card response (95:64) - 32 R */
  48984. +#define SDRSP3 0x1c /* SD card response (127:96) - 32 R */
  48985. +#define SDHSTS 0x20 /* SD host status - 11 R */
  48986. +#define SDVDD 0x30 /* SD card power control - 1 R/W */
  48987. +#define SDEDM 0x34 /* Emergency Debug Mode - 13 R/W */
  48988. +#define SDHCFG 0x38 /* Host configuration - 2 R/W */
  48989. +#define SDHBCT 0x3c /* Host byte count (debug) - 32 R/W */
  48990. +#define SDDATA 0x40 /* Data to/from SD card - 32 R/W */
  48991. +#define SDHBLC 0x50 /* Host block count (SDIO/SDHC) - 9 R/W */
  48992. +
  48993. +#define SDCMD_NEW_FLAG 0x8000
  48994. +#define SDCMD_FAIL_FLAG 0x4000
  48995. +#define SDCMD_BUSYWAIT 0x800
  48996. +#define SDCMD_NO_RESPONSE 0x400
  48997. +#define SDCMD_LONG_RESPONSE 0x200
  48998. +#define SDCMD_WRITE_CMD 0x80
  48999. +#define SDCMD_READ_CMD 0x40
  49000. +#define SDCMD_CMD_MASK 0x3f
  49001. +
  49002. +#define SDCDIV_MAX_CDIV 0x7ff
  49003. +
  49004. +#define SDHSTS_BUSY_IRPT 0x400
  49005. +#define SDHSTS_BLOCK_IRPT 0x200
  49006. +#define SDHSTS_SDIO_IRPT 0x100
  49007. +#define SDHSTS_REW_TIME_OUT 0x80
  49008. +#define SDHSTS_CMD_TIME_OUT 0x40
  49009. +#define SDHSTS_CRC16_ERROR 0x20
  49010. +#define SDHSTS_CRC7_ERROR 0x10
  49011. +#define SDHSTS_FIFO_ERROR 0x08
  49012. +/* Reserved */
  49013. +/* Reserved */
  49014. +#define SDHSTS_DATA_FLAG 0x01
  49015. +
  49016. +#define SDHSTS_TRANSFER_ERROR_MASK (SDHSTS_CRC16_ERROR|SDHSTS_REW_TIME_OUT|SDHSTS_FIFO_ERROR)
  49017. +#define SDHSTS_ERROR_MASK (SDHSTS_CMD_TIME_OUT|SDHSTS_TRANSFER_ERROR_MASK)
  49018. +/* SDHSTS_CRC7_ERROR - ignore this as MMC cards generate this spuriously */
  49019. +
  49020. +#define SDHCFG_BUSY_IRPT_EN (1<<10)
  49021. +#define SDHCFG_BLOCK_IRPT_EN (1<<8)
  49022. +#define SDHCFG_SDIO_IRPT_EN (1<<5)
  49023. +#define SDHCFG_DATA_IRPT_EN (1<<4)
  49024. +#define SDHCFG_SLOW_CARD (1<<3)
  49025. +#define SDHCFG_WIDE_EXT_BUS (1<<2)
  49026. +#define SDHCFG_WIDE_INT_BUS (1<<1)
  49027. +#define SDHCFG_REL_CMD_LINE (1<<0)
  49028. +
  49029. +#define SDEDM_FORCE_DATA_MODE (1<<19)
  49030. +#define SDEDM_CLOCK_PULSE (1<<20)
  49031. +#define SDEDM_BYPASS (1<<21)
  49032. +
  49033. +#define SDEDM_WRITE_THRESHOLD_SHIFT 9
  49034. +#define SDEDM_READ_THRESHOLD_SHIFT 14
  49035. +#define SDEDM_THRESHOLD_MASK 0x1f
  49036. +
  49037. +/* the inclusive limit in bytes under which PIO will be used instead of DMA */
  49038. +#ifdef CONFIG_MMC_BCM2835_SDHOST_PIO_DMA_BARRIER
  49039. +#define PIO_DMA_BARRIER CONFIG_MMC_BCM2835_SDHOST_PIO_DMA_BARRIER
  49040. +#else
  49041. +#define PIO_DMA_BARRIER 0
  49042. +#endif
  49043. +
  49044. +#define MIN_FREQ 400000
  49045. +#define TIMEOUT_VAL 0xE
  49046. +#define BCM2835_SDHOST_WRITE_DELAY(f) (((2 * 1000000) / f) + 1)
  49047. +
  49048. +#ifndef BCM2708_PERI_BASE
  49049. + #define BCM2708_PERI_BASE 0x20000000
  49050. +#endif
  49051. +
  49052. +/* FIXME: Needs IOMMU support */
  49053. +#define BCM2835_VCMMU_SHIFT (0x7E000000 - BCM2708_PERI_BASE)
  49054. +
  49055. +
  49056. +struct bcm2835_host {
  49057. + spinlock_t lock;
  49058. +
  49059. + void __iomem *ioaddr;
  49060. + u32 phys_addr;
  49061. +
  49062. + struct mmc_host *mmc;
  49063. +
  49064. + u32 timeout;
  49065. +
  49066. + int clock; /* Current clock speed */
  49067. +
  49068. + bool slow_card; /* Force 11-bit divisor */
  49069. +
  49070. + unsigned int max_clk; /* Max possible freq */
  49071. + unsigned int timeout_clk; /* Timeout freq (KHz) */
  49072. +
  49073. + struct tasklet_struct finish_tasklet; /* Tasklet structures */
  49074. +
  49075. + struct timer_list timer; /* Timer for timeouts */
  49076. +
  49077. + struct sg_mapping_iter sg_miter; /* SG state for PIO */
  49078. + unsigned int blocks; /* remaining PIO blocks */
  49079. +
  49080. + int irq; /* Device IRQ */
  49081. +
  49082. +
  49083. + /* cached registers */
  49084. + u32 hcfg;
  49085. + u32 cdiv;
  49086. +
  49087. + struct mmc_request *mrq; /* Current request */
  49088. + struct mmc_command *cmd; /* Current command */
  49089. + struct mmc_data *data; /* Current data request */
  49090. + unsigned int data_complete:1; /* Data finished before cmd */
  49091. +
  49092. + unsigned int flush_fifo:1; /* Drain the fifo when finishing */
  49093. +
  49094. + unsigned int use_busy:1; /* Wait for busy interrupt */
  49095. +
  49096. + u32 thread_isr;
  49097. +
  49098. + /*DMA part*/
  49099. + struct dma_chan *dma_chan_rx; /* DMA channel for reads */
  49100. + struct dma_chan *dma_chan_tx; /* DMA channel for writes */
  49101. +
  49102. + bool allow_dma;
  49103. + bool have_dma;
  49104. + bool use_dma;
  49105. + /*end of DMA part*/
  49106. +
  49107. + int max_delay; /* maximum length of time spent waiting */
  49108. + struct timeval stop_time; /* when the last stop was issued */
  49109. + u32 delay_after_stop; /* minimum time between stop and subsequent data transfer */
  49110. + u32 overclock_50; /* frequency to use when 50MHz is requested (in MHz) */
  49111. + u32 max_overclock; /* Highest reported */
  49112. +};
  49113. +
  49114. +
  49115. +static inline void bcm2835_sdhost_write(struct bcm2835_host *host, u32 val, int reg)
  49116. +{
  49117. + writel(val, host->ioaddr + reg);
  49118. +}
  49119. +
  49120. +static inline u32 bcm2835_sdhost_read(struct bcm2835_host *host, int reg)
  49121. +{
  49122. + return readl(host->ioaddr + reg);
  49123. +}
  49124. +
  49125. +static inline u32 bcm2835_sdhost_read_relaxed(struct bcm2835_host *host, int reg)
  49126. +{
  49127. + return readl_relaxed(host->ioaddr + reg);
  49128. +}
  49129. +
  49130. +static void bcm2835_sdhost_dumpregs(struct bcm2835_host *host)
  49131. +{
  49132. + pr_info(DRIVER_NAME ": =========== REGISTER DUMP (%s)===========\n",
  49133. + mmc_hostname(host->mmc));
  49134. +
  49135. + pr_info(DRIVER_NAME ": SDCMD 0x%08x\n",
  49136. + bcm2835_sdhost_read(host, SDCMD));
  49137. + pr_info(DRIVER_NAME ": SDARG 0x%08x\n",
  49138. + bcm2835_sdhost_read(host, SDARG));
  49139. + pr_info(DRIVER_NAME ": SDTOUT 0x%08x\n",
  49140. + bcm2835_sdhost_read(host, SDTOUT));
  49141. + pr_info(DRIVER_NAME ": SDCDIV 0x%08x\n",
  49142. + bcm2835_sdhost_read(host, SDCDIV));
  49143. + pr_info(DRIVER_NAME ": SDRSP0 0x%08x\n",
  49144. + bcm2835_sdhost_read(host, SDRSP0));
  49145. + pr_info(DRIVER_NAME ": SDRSP1 0x%08x\n",
  49146. + bcm2835_sdhost_read(host, SDRSP1));
  49147. + pr_info(DRIVER_NAME ": SDRSP2 0x%08x\n",
  49148. + bcm2835_sdhost_read(host, SDRSP2));
  49149. + pr_info(DRIVER_NAME ": SDRSP3 0x%08x\n",
  49150. + bcm2835_sdhost_read(host, SDRSP3));
  49151. + pr_info(DRIVER_NAME ": SDHSTS 0x%08x\n",
  49152. + bcm2835_sdhost_read(host, SDHSTS));
  49153. + pr_info(DRIVER_NAME ": SDVDD 0x%08x\n",
  49154. + bcm2835_sdhost_read(host, SDVDD));
  49155. + pr_info(DRIVER_NAME ": SDEDM 0x%08x\n",
  49156. + bcm2835_sdhost_read(host, SDEDM));
  49157. + pr_info(DRIVER_NAME ": SDHCFG 0x%08x\n",
  49158. + bcm2835_sdhost_read(host, SDHCFG));
  49159. + pr_info(DRIVER_NAME ": SDHBCT 0x%08x\n",
  49160. + bcm2835_sdhost_read(host, SDHBCT));
  49161. + pr_info(DRIVER_NAME ": SDHBLC 0x%08x\n",
  49162. + bcm2835_sdhost_read(host, SDHBLC));
  49163. +
  49164. + pr_debug(DRIVER_NAME ": ===========================================\n");
  49165. +}
  49166. +
  49167. +
  49168. +static void bcm2835_sdhost_set_power(struct bcm2835_host *host, bool on)
  49169. +{
  49170. + bcm2835_sdhost_write(host, on ? 1 : 0, SDVDD);
  49171. +}
  49172. +
  49173. +
  49174. +static void bcm2835_sdhost_reset(struct bcm2835_host *host)
  49175. +{
  49176. + u32 temp;
  49177. +
  49178. + pr_debug("bcm2835_sdhost_reset\n");
  49179. +
  49180. + bcm2835_sdhost_set_power(host, false);
  49181. +
  49182. + bcm2835_sdhost_write(host, 0, SDCMD);
  49183. + bcm2835_sdhost_write(host, 0, SDARG);
  49184. + bcm2835_sdhost_write(host, 0xf00000, SDTOUT);
  49185. + bcm2835_sdhost_write(host, 0, SDCDIV);
  49186. + bcm2835_sdhost_write(host, 0x7f8, SDHSTS); /* Write 1s to clear */
  49187. + bcm2835_sdhost_write(host, 0, SDHCFG);
  49188. + bcm2835_sdhost_write(host, 0, SDHBCT);
  49189. + bcm2835_sdhost_write(host, 0, SDHBLC);
  49190. +
  49191. + /* Limit fifo usage due to silicon bug */
  49192. + temp = bcm2835_sdhost_read(host, SDEDM);
  49193. + temp &= ~((SDEDM_THRESHOLD_MASK<<SDEDM_READ_THRESHOLD_SHIFT) |
  49194. + (SDEDM_THRESHOLD_MASK<<SDEDM_WRITE_THRESHOLD_SHIFT));
  49195. + temp |= (SAFE_READ_THRESHOLD << SDEDM_READ_THRESHOLD_SHIFT) |
  49196. + (SAFE_WRITE_THRESHOLD << SDEDM_WRITE_THRESHOLD_SHIFT);
  49197. + bcm2835_sdhost_write(host, temp, SDEDM);
  49198. + mdelay(10);
  49199. + bcm2835_sdhost_set_power(host, true);
  49200. + mdelay(10);
  49201. + host->clock = 0;
  49202. + bcm2835_sdhost_write(host, host->hcfg, SDHCFG);
  49203. + bcm2835_sdhost_write(host, host->cdiv, SDCDIV);
  49204. + mmiowb();
  49205. +}
  49206. +
  49207. +static void bcm2835_sdhost_set_ios(struct mmc_host *mmc, struct mmc_ios *ios);
  49208. +
  49209. +static void bcm2835_sdhost_init(struct bcm2835_host *host, int soft)
  49210. +{
  49211. + pr_debug("bcm2835_sdhost_init(%d)\n", soft);
  49212. +
  49213. + /* Set interrupt enables */
  49214. + host->hcfg = SDHCFG_BUSY_IRPT_EN;
  49215. +
  49216. + bcm2835_sdhost_reset(host);
  49217. +
  49218. + if (soft) {
  49219. + /* force clock reconfiguration */
  49220. + host->clock = 0;
  49221. + bcm2835_sdhost_set_ios(host->mmc, &host->mmc->ios);
  49222. + }
  49223. +}
  49224. +
  49225. +static bool bcm2835_sdhost_is_write_complete(struct bcm2835_host *host)
  49226. +{
  49227. + bool write_complete = ((bcm2835_sdhost_read(host, SDEDM) & 0xf) == 1);
  49228. +
  49229. + if (!write_complete) {
  49230. + /* Request an IRQ for the last block */
  49231. + host->hcfg |= SDHCFG_BLOCK_IRPT_EN;
  49232. + bcm2835_sdhost_write(host, host->hcfg, SDHCFG);
  49233. + if ((bcm2835_sdhost_read(host, SDEDM) & 0xf) == 1) {
  49234. + /* The write has now completed. Disable the interrupt
  49235. + and clear the status flag */
  49236. + host->hcfg &= ~SDHCFG_BLOCK_IRPT_EN;
  49237. + bcm2835_sdhost_write(host, host->hcfg, SDHCFG);
  49238. + bcm2835_sdhost_write(host, SDHSTS_BLOCK_IRPT, SDHSTS);
  49239. + write_complete = true;
  49240. + }
  49241. + }
  49242. +
  49243. + return write_complete;
  49244. +}
  49245. +
  49246. +static void bcm2835_sdhost_wait_write_complete(struct bcm2835_host *host)
  49247. +{
  49248. + int timediff;
  49249. +#ifdef DEBUG
  49250. + static struct timeval start_time;
  49251. + static int max_stall_time = 0;
  49252. + static int total_stall_time = 0;
  49253. + struct timeval before, after;
  49254. +
  49255. + do_gettimeofday(&before);
  49256. + if (max_stall_time == 0)
  49257. + start_time = before;
  49258. +#endif
  49259. +
  49260. + timediff = 0;
  49261. +
  49262. + while (1) {
  49263. + u32 edm = bcm2835_sdhost_read(host, SDEDM);
  49264. + if ((edm & 0xf) == 1)
  49265. + break;
  49266. + timediff++;
  49267. + if (timediff > 5000000) {
  49268. +#ifdef DEBUG
  49269. + do_gettimeofday(&after);
  49270. + timediff = (after.tv_sec - before.tv_sec)*1000000 +
  49271. + (after.tv_usec - before.tv_usec);
  49272. +
  49273. + pr_err(" wait_write_complete - still waiting after %dus\n",
  49274. + timediff);
  49275. +#else
  49276. + pr_err(" wait_write_complete - still waiting after %d retries\n",
  49277. + timediff);
  49278. +#endif
  49279. + bcm2835_sdhost_dumpregs(host);
  49280. + host->data->error = -ETIMEDOUT;
  49281. + return;
  49282. + }
  49283. + }
  49284. +
  49285. +#ifdef DEBUG
  49286. + do_gettimeofday(&after);
  49287. + timediff = (after.tv_sec - before.tv_sec)*1000000 + (after.tv_usec - before.tv_usec);
  49288. +
  49289. + total_stall_time += timediff;
  49290. + if (timediff > max_stall_time)
  49291. + max_stall_time = timediff;
  49292. +
  49293. + if ((after.tv_sec - start_time.tv_sec) > 10) {
  49294. + pr_debug(" wait_write_complete - max wait %dus, total %dus\n",
  49295. + max_stall_time, total_stall_time);
  49296. + start_time = after;
  49297. + max_stall_time = 0;
  49298. + total_stall_time = 0;
  49299. + }
  49300. +#endif
  49301. +}
  49302. +
  49303. +static void bcm2835_sdhost_finish_data(struct bcm2835_host *host);
  49304. +
  49305. +static void bcm2835_sdhost_dma_complete(void *param)
  49306. +{
  49307. + struct bcm2835_host *host = param;
  49308. + struct dma_chan *dma_chan;
  49309. + unsigned long flags;
  49310. + u32 dir_data;
  49311. +
  49312. + spin_lock_irqsave(&host->lock, flags);
  49313. +
  49314. + if (host->data) {
  49315. + bool write_complete;
  49316. + if (USE_BLOCK_IRQ)
  49317. + write_complete = bcm2835_sdhost_is_write_complete(host);
  49318. + else {
  49319. + bcm2835_sdhost_wait_write_complete(host);
  49320. + write_complete = true;
  49321. + }
  49322. + pr_debug("dma_complete() - write_complete=%d\n",
  49323. + write_complete);
  49324. +
  49325. + if (write_complete || (host->data->flags & MMC_DATA_READ))
  49326. + {
  49327. + if (write_complete) {
  49328. + dma_chan = host->dma_chan_tx;
  49329. + dir_data = DMA_TO_DEVICE;
  49330. + } else {
  49331. + dma_chan = host->dma_chan_rx;
  49332. + dir_data = DMA_FROM_DEVICE;
  49333. + }
  49334. +
  49335. + dma_unmap_sg(dma_chan->device->dev,
  49336. + host->data->sg, host->data->sg_len,
  49337. + dir_data);
  49338. +
  49339. + bcm2835_sdhost_finish_data(host);
  49340. + }
  49341. + }
  49342. +
  49343. + spin_unlock_irqrestore(&host->lock, flags);
  49344. +}
  49345. +
  49346. +static void bcm2835_sdhost_read_block_pio(struct bcm2835_host *host)
  49347. +{
  49348. + unsigned long flags;
  49349. + size_t blksize, len;
  49350. + u32 *buf;
  49351. +
  49352. + blksize = host->data->blksz;
  49353. +
  49354. + local_irq_save(flags);
  49355. +
  49356. + while (blksize) {
  49357. + if (!sg_miter_next(&host->sg_miter))
  49358. + BUG();
  49359. +
  49360. + len = min(host->sg_miter.length, blksize);
  49361. + BUG_ON(len % 4);
  49362. +
  49363. + blksize -= len;
  49364. + host->sg_miter.consumed = len;
  49365. +
  49366. + buf = (u32 *)host->sg_miter.addr;
  49367. +
  49368. + while (len) {
  49369. + while (1) {
  49370. + u32 hsts;
  49371. + hsts = bcm2835_sdhost_read(host, SDHSTS);
  49372. + if (hsts & SDHSTS_DATA_FLAG)
  49373. + break;
  49374. +
  49375. + if (hsts & SDHSTS_ERROR_MASK) {
  49376. + pr_err("%s: Transfer error - HSTS %x, HBCT %x - %x left\n",
  49377. + mmc_hostname(host->mmc),
  49378. + hsts,
  49379. + bcm2835_sdhost_read(host, SDHBCT),
  49380. + blksize + len);
  49381. + if (hsts & SDHSTS_REW_TIME_OUT)
  49382. + host->data->error = -ETIMEDOUT;
  49383. + else if (hsts & (SDHSTS_CRC16_ERROR ||
  49384. + SDHSTS_CRC7_ERROR))
  49385. + host->data->error = -EILSEQ;
  49386. + else {
  49387. + pr_err("%s: unexpected data error\n",
  49388. + mmc_hostname(host->mmc));
  49389. + bcm2835_sdhost_dumpregs(host);
  49390. + host->cmd->error = -EIO;
  49391. + }
  49392. + }
  49393. + }
  49394. +
  49395. + *(buf++) = bcm2835_sdhost_read(host, SDDATA);
  49396. + len -= 4;
  49397. + }
  49398. + }
  49399. +
  49400. + sg_miter_stop(&host->sg_miter);
  49401. +
  49402. + local_irq_restore(flags);
  49403. +}
  49404. +
  49405. +static void bcm2835_sdhost_write_block_pio(struct bcm2835_host *host)
  49406. +{
  49407. + unsigned long flags;
  49408. + size_t blksize, len;
  49409. + u32 *buf;
  49410. +
  49411. + blksize = host->data->blksz;
  49412. +
  49413. + local_irq_save(flags);
  49414. +
  49415. + while (blksize) {
  49416. + if (!sg_miter_next(&host->sg_miter))
  49417. + BUG();
  49418. +
  49419. + len = min(host->sg_miter.length, blksize);
  49420. + BUG_ON(len % 4);
  49421. +
  49422. + blksize -= len;
  49423. + host->sg_miter.consumed = len;
  49424. +
  49425. + buf = host->sg_miter.addr;
  49426. +
  49427. + while (len) {
  49428. + while (!(bcm2835_sdhost_read(host, SDHSTS) & SDHSTS_DATA_FLAG))
  49429. + continue;
  49430. + bcm2835_sdhost_write(host, *(buf++), SDDATA);
  49431. + len -= 4;
  49432. + }
  49433. + }
  49434. +
  49435. + sg_miter_stop(&host->sg_miter);
  49436. +
  49437. + local_irq_restore(flags);
  49438. +}
  49439. +
  49440. +
  49441. +static void bcm2835_sdhost_transfer_pio(struct bcm2835_host *host)
  49442. +{
  49443. + BUG_ON(!host->data);
  49444. +
  49445. + if (host->data->flags & MMC_DATA_READ)
  49446. + bcm2835_sdhost_read_block_pio(host);
  49447. + else
  49448. + bcm2835_sdhost_write_block_pio(host);
  49449. +}
  49450. +
  49451. +
  49452. +static void bcm2835_sdhost_transfer_dma(struct bcm2835_host *host)
  49453. +{
  49454. + u32 len, dir_data, dir_slave;
  49455. + struct dma_async_tx_descriptor *desc = NULL;
  49456. + struct dma_chan *dma_chan;
  49457. +
  49458. + pr_debug("bcm2835_sdhost_transfer_dma()\n");
  49459. +
  49460. + WARN_ON(!host->data);
  49461. +
  49462. + if (!host->data)
  49463. + return;
  49464. +
  49465. + if (host->data->flags & MMC_DATA_READ) {
  49466. + dma_chan = host->dma_chan_rx;
  49467. + dir_data = DMA_FROM_DEVICE;
  49468. + dir_slave = DMA_DEV_TO_MEM;
  49469. + } else {
  49470. + dma_chan = host->dma_chan_tx;
  49471. + dir_data = DMA_TO_DEVICE;
  49472. + dir_slave = DMA_MEM_TO_DEV;
  49473. + }
  49474. +
  49475. + BUG_ON(!dma_chan->device);
  49476. + BUG_ON(!dma_chan->device->dev);
  49477. + BUG_ON(!host->data->sg);
  49478. +
  49479. + len = dma_map_sg(dma_chan->device->dev, host->data->sg,
  49480. + host->data->sg_len, dir_data);
  49481. + if (len > 0) {
  49482. + desc = dmaengine_prep_slave_sg(dma_chan, host->data->sg,
  49483. + len, dir_slave,
  49484. + DMA_PREP_INTERRUPT | DMA_CTRL_ACK);
  49485. + } else {
  49486. + dev_err(mmc_dev(host->mmc), "dma_map_sg returned zero length\n");
  49487. + }
  49488. + if (desc) {
  49489. + desc->callback = bcm2835_sdhost_dma_complete;
  49490. + desc->callback_param = host;
  49491. + dmaengine_submit(desc);
  49492. + dma_async_issue_pending(dma_chan);
  49493. + }
  49494. +
  49495. +}
  49496. +
  49497. +
  49498. +static void bcm2835_sdhost_set_transfer_irqs(struct bcm2835_host *host)
  49499. +{
  49500. + u32 all_irqs = SDHCFG_DATA_IRPT_EN | SDHCFG_BLOCK_IRPT_EN |
  49501. + SDHCFG_BUSY_IRPT_EN;
  49502. + if (host->use_dma)
  49503. + host->hcfg = (host->hcfg & ~all_irqs) |
  49504. + SDHCFG_BUSY_IRPT_EN;
  49505. + else
  49506. + host->hcfg = (host->hcfg & ~all_irqs) |
  49507. + SDHCFG_DATA_IRPT_EN |
  49508. + SDHCFG_BUSY_IRPT_EN;
  49509. +
  49510. + bcm2835_sdhost_write(host, host->hcfg, SDHCFG);
  49511. +}
  49512. +
  49513. +
  49514. +static void bcm2835_sdhost_prepare_data(struct bcm2835_host *host, struct mmc_command *cmd)
  49515. +{
  49516. + struct mmc_data *data = cmd->data;
  49517. +
  49518. + WARN_ON(host->data);
  49519. +
  49520. + if (!data)
  49521. + return;
  49522. +
  49523. + /* Sanity checks */
  49524. + BUG_ON(data->blksz * data->blocks > 524288);
  49525. + BUG_ON(data->blksz > host->mmc->max_blk_size);
  49526. + BUG_ON(data->blocks > 65535);
  49527. +
  49528. + host->data = data;
  49529. + host->data_complete = 0;
  49530. + host->flush_fifo = 0;
  49531. + host->data->bytes_xfered = 0;
  49532. +
  49533. + if (!host->use_dma) {
  49534. + int flags;
  49535. +
  49536. + flags = SG_MITER_ATOMIC;
  49537. + if (data->flags & MMC_DATA_READ)
  49538. + flags |= SG_MITER_TO_SG;
  49539. + else
  49540. + flags |= SG_MITER_FROM_SG;
  49541. + sg_miter_start(&host->sg_miter, data->sg, data->sg_len, flags);
  49542. + host->blocks = data->blocks;
  49543. + }
  49544. +
  49545. + host->use_dma = host->have_dma && data->blocks > PIO_DMA_BARRIER;
  49546. +
  49547. + bcm2835_sdhost_set_transfer_irqs(host);
  49548. +
  49549. + bcm2835_sdhost_write(host, data->blksz, SDHBCT);
  49550. + if (host->use_dma)
  49551. + bcm2835_sdhost_write(host, data->blocks, SDHBLC);
  49552. +
  49553. + BUG_ON(!host->data);
  49554. +}
  49555. +
  49556. +
  49557. +void bcm2835_sdhost_send_command(struct bcm2835_host *host, struct mmc_command *cmd)
  49558. +{
  49559. + u32 sdcmd;
  49560. + unsigned long timeout;
  49561. +
  49562. + WARN_ON(host->cmd);
  49563. +
  49564. + if (1) {
  49565. + pr_debug("bcm2835_sdhost_send_command: %08x %08x (flags %x)\n",
  49566. + cmd->opcode, cmd->arg, (cmd->flags & 0xff) | (cmd->data ? cmd->data->flags : 0));
  49567. + if (cmd->data)
  49568. + pr_debug("bcm2835_sdhost_send_command: %s %d*%x\n",
  49569. + (cmd->data->flags & MMC_DATA_READ) ?
  49570. + "read" : "write", cmd->data->blocks,
  49571. + cmd->data->blksz);
  49572. + }
  49573. +
  49574. + /* Wait max 10 ms */
  49575. + timeout = 1000;
  49576. +
  49577. + while (bcm2835_sdhost_read(host, SDCMD) & SDCMD_NEW_FLAG) {
  49578. + if (timeout == 0) {
  49579. + pr_err("%s: Previous command never completed.\n",
  49580. + mmc_hostname(host->mmc));
  49581. + bcm2835_sdhost_dumpregs(host);
  49582. + cmd->error = -EIO;
  49583. + tasklet_schedule(&host->finish_tasklet);
  49584. + return;
  49585. + }
  49586. + timeout--;
  49587. + udelay(10);
  49588. + }
  49589. +
  49590. + if ((1000-timeout)/100 > 1 && (1000-timeout)/100 > host->max_delay) {
  49591. + host->max_delay = (1000-timeout)/100;
  49592. + pr_warning("Warning: SDHost controller hung for %d ms\n", host->max_delay);
  49593. + }
  49594. +
  49595. + timeout = jiffies;
  49596. +#ifdef CONFIG_ARCH_BCM2835
  49597. + if (!cmd->data && cmd->busy_timeout > 9000)
  49598. + timeout += DIV_ROUND_UP(cmd->busy_timeout, 1000) * HZ + HZ;
  49599. + else
  49600. +#endif
  49601. + timeout += 10 * HZ;
  49602. + mod_timer(&host->timer, timeout);
  49603. +
  49604. + host->cmd = cmd;
  49605. +
  49606. + bcm2835_sdhost_prepare_data(host, cmd);
  49607. +
  49608. + bcm2835_sdhost_write(host, cmd->arg, SDARG);
  49609. +
  49610. + if ((cmd->flags & MMC_RSP_136) && (cmd->flags & MMC_RSP_BUSY)) {
  49611. + pr_err("%s: Unsupported response type!\n",
  49612. + mmc_hostname(host->mmc));
  49613. + cmd->error = -EINVAL;
  49614. + tasklet_schedule(&host->finish_tasklet);
  49615. + return;
  49616. + }
  49617. +
  49618. + sdcmd = cmd->opcode & SDCMD_CMD_MASK;
  49619. +
  49620. + if (!(cmd->flags & MMC_RSP_PRESENT))
  49621. + sdcmd |= SDCMD_NO_RESPONSE;
  49622. + else {
  49623. + if (cmd->flags & MMC_RSP_136)
  49624. + sdcmd |= SDCMD_LONG_RESPONSE;
  49625. + if (cmd->flags & MMC_RSP_BUSY) {
  49626. + sdcmd |= SDCMD_BUSYWAIT;
  49627. + host->use_busy = 1;
  49628. + }
  49629. + }
  49630. +
  49631. + if (cmd->data) {
  49632. + if (host->delay_after_stop) {
  49633. + struct timeval now;
  49634. + int time_since_stop;
  49635. + do_gettimeofday(&now);
  49636. + time_since_stop = (now.tv_sec - host->stop_time.tv_sec);
  49637. + if (time_since_stop < 2) {
  49638. + /* Possibly less than one second */
  49639. + time_since_stop = time_since_stop * 1000000 +
  49640. + (now.tv_usec - host->stop_time.tv_usec);
  49641. + if (time_since_stop < host->delay_after_stop)
  49642. + udelay(host->delay_after_stop -
  49643. + time_since_stop);
  49644. + }
  49645. + }
  49646. +
  49647. + if (cmd->data->flags & MMC_DATA_WRITE)
  49648. + sdcmd |= SDCMD_WRITE_CMD;
  49649. + if (cmd->data->flags & MMC_DATA_READ)
  49650. + sdcmd |= SDCMD_READ_CMD;
  49651. + }
  49652. +
  49653. + bcm2835_sdhost_write(host, sdcmd | SDCMD_NEW_FLAG, SDCMD);
  49654. +}
  49655. +
  49656. +
  49657. +static void bcm2835_sdhost_finish_command(struct bcm2835_host *host);
  49658. +static void bcm2835_sdhost_transfer_complete(struct bcm2835_host *host);
  49659. +
  49660. +static void bcm2835_sdhost_finish_data(struct bcm2835_host *host)
  49661. +{
  49662. + struct mmc_data *data;
  49663. +
  49664. + data = host->data;
  49665. + BUG_ON(!data);
  49666. +
  49667. + pr_debug("finish_data(error %d, stop %d, sbc %d)\n",
  49668. + data->error, data->stop ? 1 : 0,
  49669. + host->mrq->sbc ? 1 : 0);
  49670. +
  49671. + host->hcfg &= ~(SDHCFG_DATA_IRPT_EN | SDHCFG_BLOCK_IRPT_EN);
  49672. + bcm2835_sdhost_write(host, host->hcfg, SDHCFG);
  49673. +
  49674. + if (data->error) {
  49675. + data->bytes_xfered = 0;
  49676. + } else
  49677. + data->bytes_xfered = data->blksz * data->blocks;
  49678. +
  49679. + host->data_complete = 1;
  49680. +
  49681. + if (host->cmd) {
  49682. + /*
  49683. + * Data managed to finish before the
  49684. + * command completed. Make sure we do
  49685. + * things in the proper order.
  49686. + */
  49687. + pr_debug("Finished early - HSTS %x\n",
  49688. + bcm2835_sdhost_read(host, SDHSTS));
  49689. + }
  49690. + else
  49691. + bcm2835_sdhost_transfer_complete(host);
  49692. +}
  49693. +
  49694. +
  49695. +static void bcm2835_sdhost_transfer_complete(struct bcm2835_host *host)
  49696. +{
  49697. + struct mmc_data *data;
  49698. +
  49699. + BUG_ON(host->cmd);
  49700. + BUG_ON(!host->data);
  49701. + BUG_ON(!host->data_complete);
  49702. +
  49703. + data = host->data;
  49704. + host->data = NULL;
  49705. +
  49706. + pr_debug("transfer_complete(error %d, stop %d)\n",
  49707. + data->error, data->stop ? 1 : 0);
  49708. +
  49709. + if (data->error)
  49710. + /*
  49711. + * The controller needs a reset of internal state machines
  49712. + * upon error conditions.
  49713. + */
  49714. + bcm2835_sdhost_reset(host);
  49715. +
  49716. + /*
  49717. + * Need to send CMD12 if -
  49718. + * a) open-ended multiblock transfer (no CMD23)
  49719. + * b) error in multiblock transfer
  49720. + */
  49721. + if (data->stop &&
  49722. + (data->error ||
  49723. + !host->mrq->sbc)) {
  49724. + host->flush_fifo = 1;
  49725. + bcm2835_sdhost_send_command(host, data->stop);
  49726. + if (host->delay_after_stop)
  49727. + do_gettimeofday(&host->stop_time);
  49728. + if (!host->use_busy)
  49729. + bcm2835_sdhost_finish_command(host);
  49730. + } else {
  49731. + tasklet_schedule(&host->finish_tasklet);
  49732. + }
  49733. +}
  49734. +
  49735. +static void bcm2835_sdhost_finish_command(struct bcm2835_host *host)
  49736. +{
  49737. + u32 sdcmd;
  49738. + int timeout = 1000;
  49739. +#ifdef DEBUG
  49740. + struct timeval before, after;
  49741. + int timediff = 0;
  49742. +#endif
  49743. +
  49744. + pr_debug("finish_command(%x)\n", bcm2835_sdhost_read(host, SDCMD));
  49745. +
  49746. + BUG_ON(!host->cmd || !host->mrq);
  49747. +
  49748. +#ifdef DEBUG
  49749. + do_gettimeofday(&before);
  49750. +#endif
  49751. + for (sdcmd = bcm2835_sdhost_read(host, SDCMD);
  49752. + (sdcmd & SDCMD_NEW_FLAG) && timeout;
  49753. + timeout--) {
  49754. + if (host->flush_fifo) {
  49755. + while (bcm2835_sdhost_read(host, SDHSTS) &
  49756. + SDHSTS_DATA_FLAG)
  49757. + (void)bcm2835_sdhost_read(host, SDDATA);
  49758. + }
  49759. + udelay(10);
  49760. + sdcmd = bcm2835_sdhost_read(host, SDCMD);
  49761. + }
  49762. +#ifdef DEBUG
  49763. + do_gettimeofday(&after);
  49764. + timediff = (after.tv_sec - before.tv_sec)*1000000 +
  49765. + (after.tv_usec - before.tv_usec);
  49766. +
  49767. + pr_debug(" finish_command - waited %dus\n", timediff);
  49768. +#endif
  49769. +
  49770. + if (timeout == 0) {
  49771. + pr_err("%s: Command never completed.\n",
  49772. + mmc_hostname(host->mmc));
  49773. + bcm2835_sdhost_dumpregs(host);
  49774. + host->cmd->error = -EIO;
  49775. + tasklet_schedule(&host->finish_tasklet);
  49776. + return;
  49777. + }
  49778. +
  49779. + if (host->flush_fifo) {
  49780. + for (timeout = 100;
  49781. + (bcm2835_sdhost_read(host, SDHSTS) & SDHSTS_DATA_FLAG) && timeout;
  49782. + timeout--) {
  49783. + (void)bcm2835_sdhost_read(host, SDDATA);
  49784. + }
  49785. + host->flush_fifo = 0;
  49786. + if (timeout == 0) {
  49787. + pr_err("%s: FIFO never drained.\n",
  49788. + mmc_hostname(host->mmc));
  49789. + bcm2835_sdhost_dumpregs(host);
  49790. + host->cmd->error = -EIO;
  49791. + tasklet_schedule(&host->finish_tasklet);
  49792. + return;
  49793. + }
  49794. + }
  49795. +
  49796. + /* Check for errors */
  49797. + if (sdcmd & SDCMD_FAIL_FLAG)
  49798. + {
  49799. + u32 sdhsts = bcm2835_sdhost_read(host, SDHSTS);
  49800. +
  49801. + pr_debug("%s: error detected - CMD %x, HSTS %03x, EDM %x\n",
  49802. + mmc_hostname(host->mmc), sdcmd, sdhsts,
  49803. + bcm2835_sdhost_read(host, SDEDM));
  49804. +
  49805. + if (sdhsts & SDHSTS_CMD_TIME_OUT)
  49806. + host->cmd->error = -ETIMEDOUT;
  49807. + else
  49808. + {
  49809. + pr_err("%s: unexpected command error\n",
  49810. + mmc_hostname(host->mmc));
  49811. + bcm2835_sdhost_dumpregs(host);
  49812. + host->cmd->error = -EIO;
  49813. + }
  49814. + tasklet_schedule(&host->finish_tasklet);
  49815. + return;
  49816. + }
  49817. +
  49818. + if (host->cmd->flags & MMC_RSP_PRESENT) {
  49819. + if (host->cmd->flags & MMC_RSP_136) {
  49820. + int i;
  49821. + for (i = 0; i < 4; i++)
  49822. + host->cmd->resp[3 - i] = bcm2835_sdhost_read(host, SDRSP0 + i*4);
  49823. + pr_debug("bcm2835_sdhost_finish_command: %08x %08x %08x %08x\n",
  49824. + host->cmd->resp[0], host->cmd->resp[1], host->cmd->resp[2], host->cmd->resp[3]);
  49825. + } else {
  49826. + host->cmd->resp[0] = bcm2835_sdhost_read(host, SDRSP0);
  49827. + pr_debug("bcm2835_sdhost_finish_command: %08x\n",
  49828. + host->cmd->resp[0]);
  49829. + }
  49830. + }
  49831. +
  49832. + host->cmd->error = 0;
  49833. +
  49834. + if (host->cmd == host->mrq->sbc) {
  49835. + /* Finished CMD23, now send actual command. */
  49836. + host->cmd = NULL;
  49837. + bcm2835_sdhost_send_command(host, host->mrq->cmd);
  49838. +
  49839. + if (host->cmd->data && host->use_dma)
  49840. + /* DMA transfer starts now, PIO starts after irq */
  49841. + bcm2835_sdhost_transfer_dma(host);
  49842. +
  49843. + if (!host->use_busy)
  49844. + bcm2835_sdhost_finish_command(host);
  49845. + } else if (host->cmd == host->mrq->stop)
  49846. + /* Finished CMD12 */
  49847. + tasklet_schedule(&host->finish_tasklet);
  49848. + else {
  49849. + /* Processed actual command. */
  49850. + host->cmd = NULL;
  49851. + if (!host->data)
  49852. + tasklet_schedule(&host->finish_tasklet);
  49853. + else if (host->data_complete)
  49854. + bcm2835_sdhost_transfer_complete(host);
  49855. + }
  49856. +}
  49857. +
  49858. +static void bcm2835_sdhost_timeout_timer(unsigned long data)
  49859. +{
  49860. + struct bcm2835_host *host;
  49861. + unsigned long flags;
  49862. +
  49863. + host = (struct bcm2835_host *)data;
  49864. +
  49865. + spin_lock_irqsave(&host->lock, flags);
  49866. +
  49867. + if (host->mrq) {
  49868. + pr_err("%s: Timeout waiting for hardware interrupt.\n",
  49869. + mmc_hostname(host->mmc));
  49870. + bcm2835_sdhost_dumpregs(host);
  49871. +
  49872. + if (host->data) {
  49873. + host->data->error = -ETIMEDOUT;
  49874. + bcm2835_sdhost_finish_data(host);
  49875. + } else {
  49876. + if (host->cmd)
  49877. + host->cmd->error = -ETIMEDOUT;
  49878. + else
  49879. + host->mrq->cmd->error = -ETIMEDOUT;
  49880. +
  49881. + pr_debug("timeout_timer tasklet_schedule\n");
  49882. + tasklet_schedule(&host->finish_tasklet);
  49883. + }
  49884. + }
  49885. +
  49886. + mmiowb();
  49887. + spin_unlock_irqrestore(&host->lock, flags);
  49888. +}
  49889. +
  49890. +static void bcm2835_sdhost_enable_sdio_irq_nolock(struct bcm2835_host *host, int enable)
  49891. +{
  49892. + if (enable)
  49893. + host->hcfg |= SDHCFG_SDIO_IRPT_EN;
  49894. + else
  49895. + host->hcfg &= ~SDHCFG_SDIO_IRPT_EN;
  49896. + bcm2835_sdhost_write(host, host->hcfg, SDHCFG);
  49897. + mmiowb();
  49898. +}
  49899. +
  49900. +static void bcm2835_sdhost_enable_sdio_irq(struct mmc_host *mmc, int enable)
  49901. +{
  49902. + struct bcm2835_host *host = mmc_priv(mmc);
  49903. + unsigned long flags;
  49904. +
  49905. + pr_debug("bcm2835_sdhost_enable_sdio_irq(%d)\n", enable);
  49906. + spin_lock_irqsave(&host->lock, flags);
  49907. + bcm2835_sdhost_enable_sdio_irq_nolock(host, enable);
  49908. + spin_unlock_irqrestore(&host->lock, flags);
  49909. +}
  49910. +
  49911. +static u32 bcm2835_sdhost_busy_irq(struct bcm2835_host *host, u32 intmask)
  49912. +{
  49913. + const u32 handled = (SDHSTS_CMD_TIME_OUT | SDHSTS_CRC16_ERROR |
  49914. + SDHSTS_CRC7_ERROR | SDHSTS_FIFO_ERROR);
  49915. +
  49916. + if (!host->cmd) {
  49917. + pr_err("%s: Got command busy interrupt 0x%08x even "
  49918. + "though no command operation was in progress.\n",
  49919. + mmc_hostname(host->mmc), (unsigned)intmask);
  49920. + bcm2835_sdhost_dumpregs(host);
  49921. + return 0;
  49922. + }
  49923. +
  49924. + if (!host->use_busy) {
  49925. + pr_err("%s: Got command busy interrupt 0x%08x even "
  49926. + "though not expecting one.\n",
  49927. + mmc_hostname(host->mmc), (unsigned)intmask);
  49928. + bcm2835_sdhost_dumpregs(host);
  49929. + return 0;
  49930. + }
  49931. + host->use_busy = 0;
  49932. +
  49933. + if (intmask & SDHSTS_CMD_TIME_OUT)
  49934. + host->cmd->error = -ETIMEDOUT;
  49935. + else if (intmask & (SDHSTS_CRC16_ERROR | SDHSTS_CRC7_ERROR |
  49936. + SDHSTS_FIFO_ERROR))
  49937. + host->cmd->error = -EILSEQ;
  49938. +
  49939. + if (host->cmd->error)
  49940. + tasklet_schedule(&host->finish_tasklet);
  49941. + else
  49942. + bcm2835_sdhost_finish_command(host);
  49943. +
  49944. + return handled;
  49945. +}
  49946. +
  49947. +static u32 bcm2835_sdhost_data_irq(struct bcm2835_host *host, u32 intmask)
  49948. +{
  49949. + const u32 handled = (SDHSTS_CMD_TIME_OUT | SDHSTS_CRC16_ERROR |
  49950. + SDHSTS_CRC7_ERROR | SDHSTS_FIFO_ERROR);
  49951. +
  49952. + /* There are no dedicated data/space available interrupt
  49953. + status bits, so it is necessary to use the single shared
  49954. + data/space available FIFO status bits. It is therefore not
  49955. + an error to get here when there is no data transfer in
  49956. + progress. */
  49957. + if (!host->data)
  49958. + return 0;
  49959. +
  49960. + // XXX FIFO_ERROR
  49961. + if (intmask & SDHSTS_CMD_TIME_OUT)
  49962. + host->cmd->error = -ETIMEDOUT;
  49963. + else if ((intmask & (SDHSTS_CRC16_ERROR | SDHSTS_CRC7_ERROR)) &&
  49964. + ((bcm2835_sdhost_read(host, SDCMD) & SDCMD_CMD_MASK)
  49965. + != MMC_BUS_TEST_R))
  49966. + host->cmd->error = -EILSEQ;
  49967. +
  49968. + /* Use the block interrupt for writes after the first block */
  49969. + if (host->data->flags & MMC_DATA_WRITE) {
  49970. + host->hcfg &= ~(SDHCFG_DATA_IRPT_EN);
  49971. + host->hcfg |= SDHCFG_BLOCK_IRPT_EN;
  49972. + bcm2835_sdhost_write(host, host->hcfg, SDHCFG);
  49973. + if (host->data->error)
  49974. + bcm2835_sdhost_finish_data(host);
  49975. + else
  49976. + bcm2835_sdhost_transfer_pio(host);
  49977. + } else {
  49978. + if (!host->data->error) {
  49979. + bcm2835_sdhost_transfer_pio(host);
  49980. + host->blocks--;
  49981. + }
  49982. + if ((host->blocks == 0) || host->data->error)
  49983. + bcm2835_sdhost_finish_data(host);
  49984. + }
  49985. +
  49986. + return handled;
  49987. +}
  49988. +
  49989. +static u32 bcm2835_sdhost_block_irq(struct bcm2835_host *host, u32 intmask)
  49990. +{
  49991. + struct dma_chan *dma_chan;
  49992. + u32 dir_data;
  49993. + const u32 handled = (SDHSTS_CMD_TIME_OUT | SDHSTS_CRC16_ERROR |
  49994. + SDHSTS_CRC7_ERROR | SDHSTS_FIFO_ERROR);
  49995. +
  49996. + if (!host->data) {
  49997. + pr_err("%s: Got block interrupt 0x%08x even "
  49998. + "though no data operation was in progress.\n",
  49999. + mmc_hostname(host->mmc), (unsigned)intmask);
  50000. + bcm2835_sdhost_dumpregs(host);
  50001. + return handled;
  50002. + }
  50003. +
  50004. + if (intmask & SDHSTS_CMD_TIME_OUT)
  50005. + host->cmd->error = -ETIMEDOUT;
  50006. + else if ((intmask & (SDHSTS_CRC16_ERROR | SDHSTS_CRC7_ERROR)) &&
  50007. + ((bcm2835_sdhost_read(host, SDCMD) & SDCMD_CMD_MASK)
  50008. + != MMC_BUS_TEST_R))
  50009. + host->cmd->error = -EILSEQ;
  50010. +
  50011. + if (!host->use_dma) {
  50012. + BUG_ON(!host->blocks);
  50013. + host->blocks--;
  50014. + if ((host->blocks == 0) || host->data->error)
  50015. + bcm2835_sdhost_finish_data(host);
  50016. + else
  50017. + bcm2835_sdhost_transfer_pio(host);
  50018. + } else if (host->data->flags & MMC_DATA_WRITE) {
  50019. + dma_chan = host->dma_chan_tx;
  50020. + dir_data = DMA_TO_DEVICE;
  50021. + dma_unmap_sg(dma_chan->device->dev,
  50022. + host->data->sg, host->data->sg_len,
  50023. + dir_data);
  50024. +
  50025. + bcm2835_sdhost_finish_data(host);
  50026. + }
  50027. +
  50028. + return handled;
  50029. +}
  50030. +
  50031. +
  50032. +static irqreturn_t bcm2835_sdhost_irq(int irq, void *dev_id)
  50033. +{
  50034. + irqreturn_t result = IRQ_NONE;
  50035. + struct bcm2835_host *host = dev_id;
  50036. + u32 unexpected = 0, early = 0;
  50037. + int loops = 0;
  50038. +#ifndef CONFIG_ARCH_BCM2835
  50039. + int cardint = 0;
  50040. +#endif
  50041. + spin_lock(&host->lock);
  50042. +
  50043. + for (loops = 0; loops < 1; loops++) {
  50044. + u32 intmask, handled;
  50045. +
  50046. + intmask = bcm2835_sdhost_read(host, SDHSTS);
  50047. + handled = intmask & (SDHSTS_BUSY_IRPT |
  50048. + SDHSTS_BLOCK_IRPT |
  50049. + SDHSTS_SDIO_IRPT |
  50050. + SDHSTS_DATA_FLAG);
  50051. + if ((handled == SDHSTS_DATA_FLAG) && // XXX
  50052. + (loops == 0) && !host->data) {
  50053. + pr_err("%s: sdhost_irq data interrupt 0x%08x even "
  50054. + "though no data operation was in progress.\n",
  50055. + mmc_hostname(host->mmc),
  50056. + (unsigned)intmask);
  50057. +
  50058. + bcm2835_sdhost_dumpregs(host);
  50059. + }
  50060. +
  50061. + if (!handled)
  50062. + break;
  50063. +
  50064. + if (loops)
  50065. + early |= handled;
  50066. +
  50067. + result = IRQ_HANDLED;
  50068. +
  50069. + /* Clear all interrupts and notifications */
  50070. + bcm2835_sdhost_write(host, intmask, SDHSTS);
  50071. +
  50072. + if (intmask & SDHSTS_BUSY_IRPT)
  50073. + handled |= bcm2835_sdhost_busy_irq(host, intmask);
  50074. +
  50075. + /* There is no true data interrupt status bit, so it is
  50076. + necessary to qualify the data flag with the interrupt
  50077. + enable bit */
  50078. + if ((intmask & SDHSTS_DATA_FLAG) &&
  50079. + (host->hcfg & SDHCFG_DATA_IRPT_EN))
  50080. + handled |= bcm2835_sdhost_data_irq(host, intmask);
  50081. +
  50082. + if (intmask & SDHSTS_BLOCK_IRPT)
  50083. + handled |= bcm2835_sdhost_block_irq(host, intmask);
  50084. +
  50085. + if (intmask & SDHSTS_SDIO_IRPT) {
  50086. +#ifndef CONFIG_ARCH_BCM2835
  50087. + cardint = 1;
  50088. +#else
  50089. + bcm2835_sdhost_enable_sdio_irq_nolock(host, false);
  50090. + host->thread_isr |= SDHSTS_SDIO_IRPT;
  50091. + result = IRQ_WAKE_THREAD;
  50092. +#endif
  50093. + }
  50094. +
  50095. + unexpected |= (intmask & ~handled);
  50096. + }
  50097. +
  50098. + mmiowb();
  50099. +
  50100. + spin_unlock(&host->lock);
  50101. +
  50102. + if (early)
  50103. + pr_debug("%s: early %x (loops %d)\n", mmc_hostname(host->mmc), early, loops);
  50104. +
  50105. + if (unexpected) {
  50106. + pr_err("%s: Unexpected interrupt 0x%08x.\n",
  50107. + mmc_hostname(host->mmc), unexpected);
  50108. + bcm2835_sdhost_dumpregs(host);
  50109. + }
  50110. +
  50111. +#ifndef CONFIG_ARCH_BCM2835
  50112. + if (cardint)
  50113. + mmc_signal_sdio_irq(host->mmc);
  50114. +#endif
  50115. +
  50116. + return result;
  50117. +}
  50118. +
  50119. +#ifdef CONFIG_ARCH_BCM2835
  50120. +static irqreturn_t bcm2835_sdhost_thread_irq(int irq, void *dev_id)
  50121. +{
  50122. + struct bcm2835_host *host = dev_id;
  50123. + unsigned long flags;
  50124. + u32 isr;
  50125. +
  50126. + spin_lock_irqsave(&host->lock, flags);
  50127. + isr = host->thread_isr;
  50128. + host->thread_isr = 0;
  50129. + spin_unlock_irqrestore(&host->lock, flags);
  50130. +
  50131. + if (isr & SDHSTS_SDIO_IRPT) {
  50132. + sdio_run_irqs(host->mmc);
  50133. +
  50134. +/* Is this necessary? Why re-enable an interrupt which is enabled?
  50135. + spin_lock_irqsave(&host->lock, flags);
  50136. + if (host->flags & SDHSTS_SDIO_IRPT_ENABLED)
  50137. + bcm2835_sdhost_enable_sdio_irq_nolock(host, true);
  50138. + spin_unlock_irqrestore(&host->lock, flags);
  50139. +*/
  50140. + }
  50141. +
  50142. + return isr ? IRQ_HANDLED : IRQ_NONE;
  50143. +}
  50144. +#endif
  50145. +
  50146. +
  50147. +
  50148. +void bcm2835_sdhost_set_clock(struct bcm2835_host *host, unsigned int clock)
  50149. +{
  50150. + int div = 0; /* Initialized for compiler warning */
  50151. + unsigned int input_clock = clock;
  50152. +
  50153. + if (host->overclock_50 && (clock == 50000000))
  50154. + clock = host->overclock_50 * 1000000 + 999999;
  50155. +
  50156. + /* The SDCDIV register has 11 bits, and holds (div - 2).
  50157. + But in data mode the max is 50MHz wihout a minimum, and only the
  50158. + bottom 3 bits are used. Since the switch over is automatic (unless
  50159. + we have marked the card as slow...), chosen values have to make
  50160. + sense in both modes.
  50161. + Ident mode must be 100-400KHz, so can range check the requested
  50162. + clock. CMD15 must be used to return to data mode, so this can be
  50163. + monitored.
  50164. +
  50165. + clock 250MHz -> 0->125MHz, 1->83.3MHz, 2->62.5MHz, 3->50.0MHz
  50166. + 4->41.7MHz, 5->35.7MHz, 6->31.3MHz, 7->27.8MHz
  50167. +
  50168. + 623->400KHz/27.8MHz
  50169. + reset value (507)->491159/50MHz
  50170. +
  50171. + BUT, the 3-bit clock divisor in data mode is too small if the
  50172. + core clock is higher than 250MHz, so instead use the SLOW_CARD
  50173. + configuration bit to force the use of the ident clock divisor
  50174. + at all times.
  50175. + */
  50176. +
  50177. + host->mmc->actual_clock = 0;
  50178. +
  50179. + if (clock < 100000) {
  50180. + /* Can't stop the clock, but make it as slow as possible
  50181. + * to show willing
  50182. + */
  50183. + host->cdiv = SDCDIV_MAX_CDIV;
  50184. + bcm2835_sdhost_write(host, host->cdiv, SDCDIV);
  50185. + return;
  50186. + }
  50187. +
  50188. + div = host->max_clk / clock;
  50189. + if (div < 2)
  50190. + div = 2;
  50191. + if ((host->max_clk / div) > clock)
  50192. + div++;
  50193. + div -= 2;
  50194. +
  50195. + if (div > SDCDIV_MAX_CDIV)
  50196. + div = SDCDIV_MAX_CDIV;
  50197. +
  50198. + clock = host->max_clk / (div + 2);
  50199. + host->mmc->actual_clock = clock;
  50200. +
  50201. + if ((clock > input_clock) && (clock > host->max_overclock)) {
  50202. + pr_warn("%s: Overclocking to %dHz\n",
  50203. + mmc_hostname(host->mmc), clock);
  50204. + host->max_overclock = clock;
  50205. + }
  50206. +
  50207. + host->cdiv = div;
  50208. + bcm2835_sdhost_write(host, host->cdiv, SDCDIV);
  50209. +
  50210. + pr_debug(DRIVER_NAME ": clock=%d -> max_clk=%d, cdiv=%x (actual clock %d)\n",
  50211. + input_clock, host->max_clk, host->cdiv, host->mmc->actual_clock);
  50212. +}
  50213. +
  50214. +static void bcm2835_sdhost_request(struct mmc_host *mmc, struct mmc_request *mrq)
  50215. +{
  50216. + struct bcm2835_host *host;
  50217. + unsigned long flags;
  50218. +
  50219. + if (1) {
  50220. + struct mmc_command *cmd = mrq->cmd;
  50221. + const char *src = "cmd";
  50222. + BUG_ON(!cmd);
  50223. + pr_debug("bcm2835_sdhost_request: %s %08x %08x (flags %x)\n",
  50224. + src, cmd->opcode, cmd->arg, cmd->flags);
  50225. + if (cmd->data)
  50226. + pr_debug("bcm2835_sdhost_request: %s %d*%d\n",
  50227. + (cmd->data->flags & MMC_DATA_READ) ?
  50228. + "read" : "write", cmd->data->blocks,
  50229. + cmd->data->blksz);
  50230. + }
  50231. +
  50232. + if (mrq->data && !is_power_of_2(mrq->data->blksz)) {
  50233. + pr_err("%s: Unsupported block size (%d bytes)\n",
  50234. + mmc_hostname(mmc), mrq->data->blksz);
  50235. + mrq->cmd->error = -EINVAL;
  50236. + mmc_request_done(mmc, mrq);
  50237. + return;
  50238. + }
  50239. +
  50240. + host = mmc_priv(mmc);
  50241. +
  50242. + spin_lock_irqsave(&host->lock, flags);
  50243. +
  50244. + WARN_ON(host->mrq != NULL);
  50245. +
  50246. + host->mrq = mrq;
  50247. +
  50248. + if (mrq->sbc)
  50249. + bcm2835_sdhost_send_command(host, mrq->sbc);
  50250. + else
  50251. + bcm2835_sdhost_send_command(host, mrq->cmd);
  50252. +
  50253. + mmiowb();
  50254. + spin_unlock_irqrestore(&host->lock, flags);
  50255. +
  50256. + if (!mrq->sbc && mrq->cmd->data && host->use_dma)
  50257. + /* DMA transfer starts now, PIO starts after irq */
  50258. + bcm2835_sdhost_transfer_dma(host);
  50259. +
  50260. + if (!host->use_busy)
  50261. + bcm2835_sdhost_finish_command(host);
  50262. +}
  50263. +
  50264. +
  50265. +static void bcm2835_sdhost_set_ios(struct mmc_host *mmc, struct mmc_ios *ios)
  50266. +{
  50267. +
  50268. + struct bcm2835_host *host = mmc_priv(mmc);
  50269. + unsigned long flags;
  50270. +
  50271. + pr_debug("bcm2835_sdhost_set_ios: clock %d, pwr %d, bus_width %d, timing %d, vdd %d, drv_type %d\n",
  50272. + ios->clock, ios->power_mode, ios->bus_width,
  50273. + ios->timing, ios->signal_voltage, ios->drv_type);
  50274. +
  50275. + spin_lock_irqsave(&host->lock, flags);
  50276. +
  50277. + if (!ios->clock || ios->clock != host->clock) {
  50278. + bcm2835_sdhost_set_clock(host, ios->clock);
  50279. + host->clock = ios->clock;
  50280. + }
  50281. +
  50282. + /* set bus width */
  50283. + host->hcfg &= ~SDHCFG_WIDE_EXT_BUS;
  50284. + if (ios->bus_width == MMC_BUS_WIDTH_4)
  50285. + host->hcfg |= SDHCFG_WIDE_EXT_BUS;
  50286. +
  50287. + host->hcfg |= SDHCFG_WIDE_INT_BUS;
  50288. +
  50289. + /* Disable clever clock switching, to cope with fast core clocks */
  50290. + host->hcfg |= SDHCFG_SLOW_CARD;
  50291. +
  50292. + bcm2835_sdhost_write(host, host->hcfg, SDHCFG);
  50293. +
  50294. + mmiowb();
  50295. +
  50296. + spin_unlock_irqrestore(&host->lock, flags);
  50297. +}
  50298. +
  50299. +static int bcm2835_sdhost_multi_io_quirk(struct mmc_card *card,
  50300. + unsigned int direction,
  50301. + u32 blk_pos, int blk_size)
  50302. +{
  50303. + /* There is a bug in the host controller hardware that makes
  50304. + reading the final sector of the card as part of a multiple read
  50305. + problematic. Detect that case and shorten the read accordingly.
  50306. + */
  50307. + /* csd.capacity is in weird units - convert to sectors */
  50308. + u32 card_sectors = (card->csd.capacity << (card->csd.read_blkbits - 9));
  50309. +
  50310. + if ((direction == MMC_DATA_READ) &&
  50311. + ((blk_pos + blk_size) == card_sectors))
  50312. + blk_size--;
  50313. +
  50314. + return blk_size;
  50315. +}
  50316. +
  50317. +
  50318. +static struct mmc_host_ops bcm2835_sdhost_ops = {
  50319. + .request = bcm2835_sdhost_request,
  50320. + .set_ios = bcm2835_sdhost_set_ios,
  50321. + .enable_sdio_irq = bcm2835_sdhost_enable_sdio_irq,
  50322. + .multi_io_quirk = bcm2835_sdhost_multi_io_quirk,
  50323. +};
  50324. +
  50325. +
  50326. +static void bcm2835_sdhost_tasklet_finish(unsigned long param)
  50327. +{
  50328. + struct bcm2835_host *host;
  50329. + unsigned long flags;
  50330. + struct mmc_request *mrq;
  50331. +
  50332. + host = (struct bcm2835_host *)param;
  50333. +
  50334. + spin_lock_irqsave(&host->lock, flags);
  50335. +
  50336. + /*
  50337. + * If this tasklet gets rescheduled while running, it will
  50338. + * be run again afterwards but without any active request.
  50339. + */
  50340. + if (!host->mrq) {
  50341. + spin_unlock_irqrestore(&host->lock, flags);
  50342. + return;
  50343. + }
  50344. +
  50345. + del_timer(&host->timer);
  50346. +
  50347. + mrq = host->mrq;
  50348. +
  50349. + /*
  50350. + * The controller needs a reset of internal state machines
  50351. + * upon error conditions.
  50352. + */
  50353. + if (((mrq->cmd && mrq->cmd->error) ||
  50354. + (mrq->data && (mrq->data->error ||
  50355. + (mrq->data->stop && mrq->data->stop->error))))) {
  50356. +
  50357. + bcm2835_sdhost_reset(host);
  50358. + }
  50359. +
  50360. + host->mrq = NULL;
  50361. + host->cmd = NULL;
  50362. + host->data = NULL;
  50363. +
  50364. + mmiowb();
  50365. +
  50366. + spin_unlock_irqrestore(&host->lock, flags);
  50367. + mmc_request_done(host->mmc, mrq);
  50368. +}
  50369. +
  50370. +
  50371. +
  50372. +int bcm2835_sdhost_add_host(struct bcm2835_host *host)
  50373. +{
  50374. + struct mmc_host *mmc;
  50375. + struct dma_slave_config cfg;
  50376. + int ret;
  50377. +
  50378. + mmc = host->mmc;
  50379. +
  50380. + bcm2835_sdhost_reset(host);
  50381. +
  50382. + mmc->f_max = host->max_clk;
  50383. + mmc->f_min = host->max_clk / SDCDIV_MAX_CDIV;
  50384. +
  50385. + /* SDHCI_QUIRK_DATA_TIMEOUT_USES_SDCLK */
  50386. + host->timeout_clk = mmc->f_max / 1000;
  50387. +#ifdef CONFIG_ARCH_BCM2835
  50388. + mmc->max_busy_timeout = (1 << 27) / host->timeout_clk;
  50389. +#endif
  50390. + /* host controller capabilities */
  50391. + mmc->caps |= /* MMC_CAP_SDIO_IRQ |*/ MMC_CAP_4_BIT_DATA |
  50392. + MMC_CAP_SD_HIGHSPEED | MMC_CAP_MMC_HIGHSPEED |
  50393. + MMC_CAP_NEEDS_POLL |
  50394. + (ALLOW_CMD23 * MMC_CAP_CMD23);
  50395. +
  50396. + spin_lock_init(&host->lock);
  50397. +
  50398. + if (host->allow_dma) {
  50399. + if (IS_ERR_OR_NULL(host->dma_chan_tx) ||
  50400. + IS_ERR_OR_NULL(host->dma_chan_rx)) {
  50401. + pr_err("%s: Unable to initialise DMA channels. Falling back to PIO\n", DRIVER_NAME);
  50402. + host->have_dma = false;
  50403. + } else {
  50404. + pr_info("DMA channels allocated for the SDHost driver");
  50405. + host->have_dma = true;
  50406. +
  50407. + cfg.src_addr_width = DMA_SLAVE_BUSWIDTH_4_BYTES;
  50408. + cfg.dst_addr_width = DMA_SLAVE_BUSWIDTH_4_BYTES;
  50409. + cfg.slave_id = 13; /* DREQ channel */
  50410. +
  50411. + cfg.direction = DMA_MEM_TO_DEV;
  50412. + cfg.src_addr = 0;
  50413. + cfg.dst_addr = host->phys_addr + SDDATA;
  50414. + ret = dmaengine_slave_config(host->dma_chan_tx, &cfg);
  50415. +
  50416. + cfg.direction = DMA_DEV_TO_MEM;
  50417. + cfg.src_addr = host->phys_addr + SDDATA;
  50418. + cfg.dst_addr = 0;
  50419. + ret = dmaengine_slave_config(host->dma_chan_rx, &cfg);
  50420. + }
  50421. + } else {
  50422. + pr_info("Forcing PIO mode\n");
  50423. + host->have_dma = false;
  50424. + }
  50425. +
  50426. + mmc->max_segs = 128;
  50427. + mmc->max_req_size = 524288;
  50428. + mmc->max_seg_size = mmc->max_req_size;
  50429. + mmc->max_blk_size = 512;
  50430. + mmc->max_blk_count = 65535;
  50431. +
  50432. + /* report supported voltage ranges */
  50433. + mmc->ocr_avail = MMC_VDD_32_33 | MMC_VDD_33_34;
  50434. +
  50435. + tasklet_init(&host->finish_tasklet,
  50436. + bcm2835_sdhost_tasklet_finish, (unsigned long)host);
  50437. +
  50438. + setup_timer(&host->timer, bcm2835_sdhost_timeout_timer, (unsigned long)host);
  50439. +
  50440. + bcm2835_sdhost_init(host, 0);
  50441. +#ifndef CONFIG_ARCH_BCM2835
  50442. + ret = request_irq(host->irq, bcm2835_sdhost_irq, 0 /*IRQF_SHARED*/,
  50443. + mmc_hostname(mmc), host);
  50444. +#else
  50445. + ret = request_threaded_irq(host->irq, bcm2835_sdhost_irq, bcm2835_sdhost_thread_irq,
  50446. + IRQF_SHARED, mmc_hostname(mmc), host);
  50447. +#endif
  50448. + if (ret) {
  50449. + pr_err("%s: Failed to request IRQ %d: %d\n",
  50450. + mmc_hostname(mmc), host->irq, ret);
  50451. + goto untasklet;
  50452. + }
  50453. +
  50454. + mmiowb();
  50455. + mmc_add_host(mmc);
  50456. +
  50457. + pr_info("Load BCM2835 SDHost driver\n");
  50458. + if (host->delay_after_stop)
  50459. + pr_info("BCM2835 SDHost: delay_after_stop=%dus\n",
  50460. + host->delay_after_stop);
  50461. +
  50462. + return 0;
  50463. +
  50464. +untasklet:
  50465. + tasklet_kill(&host->finish_tasklet);
  50466. +
  50467. + return ret;
  50468. +}
  50469. +
  50470. +static int bcm2835_sdhost_probe(struct platform_device *pdev)
  50471. +{
  50472. + struct device *dev = &pdev->dev;
  50473. + struct device_node *node = dev->of_node;
  50474. + struct clk *clk;
  50475. + struct resource *iomem;
  50476. + struct bcm2835_host *host;
  50477. + struct mmc_host *mmc;
  50478. + int ret;
  50479. +
  50480. + pr_debug("bcm2835_sdhost_probe\n");
  50481. + mmc = mmc_alloc_host(sizeof(*host), dev);
  50482. + if (!mmc)
  50483. + return -ENOMEM;
  50484. +
  50485. + mmc->ops = &bcm2835_sdhost_ops;
  50486. + host = mmc_priv(mmc);
  50487. + host->mmc = mmc;
  50488. + host->timeout = msecs_to_jiffies(1000);
  50489. + spin_lock_init(&host->lock);
  50490. +
  50491. + iomem = platform_get_resource(pdev, IORESOURCE_MEM, 0);
  50492. + host->ioaddr = devm_ioremap_resource(dev, iomem);
  50493. + if (IS_ERR(host->ioaddr)) {
  50494. + ret = PTR_ERR(host->ioaddr);
  50495. + goto err;
  50496. + }
  50497. +
  50498. + host->phys_addr = iomem->start + BCM2835_VCMMU_SHIFT;
  50499. + pr_debug(" - ioaddr %lx, iomem->start %lx, phys_addr %lx\n",
  50500. + (unsigned long)host->ioaddr,
  50501. + (unsigned long)iomem->start,
  50502. + (unsigned long)host->phys_addr);
  50503. +
  50504. + host->allow_dma = ALLOW_DMA;
  50505. +
  50506. + if (node) {
  50507. + /* Read any custom properties */
  50508. + of_property_read_u32(node,
  50509. + "brcm,delay-after-stop",
  50510. + &host->delay_after_stop);
  50511. + of_property_read_u32(node,
  50512. + "brcm,overclock-50",
  50513. + &host->overclock_50);
  50514. + host->allow_dma = ALLOW_DMA &&
  50515. + !of_property_read_bool(node, "brcm,force-pio");
  50516. + }
  50517. +
  50518. + if (host->allow_dma) {
  50519. + dma_cap_mask_t mask;
  50520. +
  50521. + dma_cap_zero(mask);
  50522. + /* we don't care about the channel, any would work */
  50523. + dma_cap_set(DMA_SLAVE, mask);
  50524. +
  50525. + if (node) {
  50526. + host->dma_chan_tx =
  50527. + dma_request_slave_channel(dev, "tx");
  50528. + host->dma_chan_rx =
  50529. + dma_request_slave_channel(dev, "rx");
  50530. + }
  50531. +
  50532. + if (!host->dma_chan_tx)
  50533. + host->dma_chan_tx =
  50534. + dma_request_channel(mask, NULL, NULL);
  50535. +
  50536. + if (!host->dma_chan_rx)
  50537. + host->dma_chan_rx =
  50538. + dma_request_channel(mask, NULL, NULL);
  50539. + }
  50540. +
  50541. + clk = devm_clk_get(dev, NULL);
  50542. + if (IS_ERR(clk)) {
  50543. + dev_err(dev, "could not get clk\n");
  50544. + ret = PTR_ERR(clk);
  50545. + goto err;
  50546. + }
  50547. +
  50548. + host->max_clk = clk_get_rate(clk);
  50549. +
  50550. + host->irq = platform_get_irq(pdev, 0);
  50551. + if (host->irq <= 0) {
  50552. + dev_err(dev, "get IRQ failed\n");
  50553. + ret = -EINVAL;
  50554. + goto err;
  50555. + }
  50556. +
  50557. + pr_debug(" - max_clk %lx, irq %d\n",
  50558. + (unsigned long)host->max_clk,
  50559. + (int)host->irq);
  50560. +
  50561. + if (node)
  50562. + mmc_of_parse(mmc);
  50563. + else
  50564. + mmc->caps |= MMC_CAP_4_BIT_DATA;
  50565. +
  50566. + ret = bcm2835_sdhost_add_host(host);
  50567. + if (ret)
  50568. + goto err;
  50569. +
  50570. + platform_set_drvdata(pdev, host);
  50571. +
  50572. + pr_debug("bcm2835_sdhost_probe -> OK\n");
  50573. +
  50574. + return 0;
  50575. +
  50576. +err:
  50577. + pr_debug("bcm2835_sdhost_probe -> err %d\n", ret);
  50578. + mmc_free_host(mmc);
  50579. +
  50580. + return ret;
  50581. +}
  50582. +
  50583. +static int bcm2835_sdhost_remove(struct platform_device *pdev)
  50584. +{
  50585. + struct bcm2835_host *host = platform_get_drvdata(pdev);
  50586. +
  50587. + pr_debug("bcm2835_sdhost_remove\n");
  50588. +
  50589. + mmc_remove_host(host->mmc);
  50590. +
  50591. + bcm2835_sdhost_set_power(host, false);
  50592. +
  50593. + free_irq(host->irq, host);
  50594. +
  50595. + del_timer_sync(&host->timer);
  50596. +
  50597. + tasklet_kill(&host->finish_tasklet);
  50598. +
  50599. + mmc_free_host(host->mmc);
  50600. + platform_set_drvdata(pdev, NULL);
  50601. +
  50602. + pr_debug("bcm2835_sdhost_remove - OK\n");
  50603. + return 0;
  50604. +}
  50605. +
  50606. +
  50607. +static const struct of_device_id bcm2835_sdhost_match[] = {
  50608. + { .compatible = "brcm,bcm2835-sdhost" },
  50609. + { }
  50610. +};
  50611. +MODULE_DEVICE_TABLE(of, bcm2835_sdhost_match);
  50612. +
  50613. +
  50614. +
  50615. +static struct platform_driver bcm2835_sdhost_driver = {
  50616. + .probe = bcm2835_sdhost_probe,
  50617. + .remove = bcm2835_sdhost_remove,
  50618. + .driver = {
  50619. + .name = DRIVER_NAME,
  50620. + .owner = THIS_MODULE,
  50621. + .of_match_table = bcm2835_sdhost_match,
  50622. + },
  50623. +};
  50624. +module_platform_driver(bcm2835_sdhost_driver);
  50625. +
  50626. +MODULE_ALIAS("platform:sdhost-bcm2835");
  50627. +MODULE_DESCRIPTION("BCM2835 SDHost driver");
  50628. +MODULE_LICENSE("GPL v2");
  50629. +MODULE_AUTHOR("Phil Elwell");
  50630. diff -Nur linux-3.18.14/drivers/mmc/host/Kconfig linux-rpi/drivers/mmc/host/Kconfig
  50631. --- linux-3.18.14/drivers/mmc/host/Kconfig 2015-05-20 10:04:50.000000000 -0500
  50632. +++ linux-rpi/drivers/mmc/host/Kconfig 2015-05-31 14:46:11.161660977 -0500
  50633. @@ -4,6 +4,45 @@
  50634. comment "MMC/SD/SDIO Host Controller Drivers"
  50635. +config MMC_BCM2835
  50636. + tristate "MMC support on BCM2835"
  50637. + depends on MACH_BCM2708 || MACH_BCM2709 || ARCH_BCM2835
  50638. + help
  50639. + This selects the MMC Interface on BCM2835.
  50640. +
  50641. + If you have a controller with this interface, say Y or M here.
  50642. +
  50643. + If unsure, say N.
  50644. +
  50645. +config MMC_BCM2835_DMA
  50646. + bool "DMA support on BCM2835 Arasan controller"
  50647. + depends on MMC_BCM2835
  50648. + help
  50649. + Enable DMA support on the Arasan SDHCI controller in Broadcom 2708
  50650. + based chips.
  50651. +
  50652. + If unsure, say N.
  50653. +
  50654. +config MMC_BCM2835_PIO_DMA_BARRIER
  50655. + int "Block count limit for PIO transfers"
  50656. + depends on MMC_BCM2835 && MMC_BCM2835_DMA
  50657. + range 0 256
  50658. + default 2
  50659. + help
  50660. + The inclusive limit in bytes under which PIO will be used instead of DMA
  50661. +
  50662. + If unsure, say 2 here.
  50663. +
  50664. +config MMC_BCM2835_SDHOST
  50665. + tristate "Support for the SDHost controller on BCM2708/9"
  50666. + depends on MACH_BCM2708 || MACH_BCM2709 || ARCH_BCM2835
  50667. + help
  50668. + This selects the SDHost controller on BCM2835/6.
  50669. +
  50670. + If you have a controller with this interface, say Y or M here.
  50671. +
  50672. + If unsure, say N.
  50673. +
  50674. config MMC_ARMMMCI
  50675. tristate "ARM AMBA Multimedia Card Interface support"
  50676. depends on ARM_AMBA
  50677. @@ -281,17 +320,6 @@
  50678. If you have a controller with this interface, say Y or M here.
  50679. -config MMC_SDHCI_BCM2835
  50680. - tristate "SDHCI platform support for the BCM2835 SD/MMC Controller"
  50681. - depends on ARCH_BCM2835
  50682. - depends on MMC_SDHCI_PLTFM
  50683. - select MMC_SDHCI_IO_ACCESSORS
  50684. - help
  50685. - This selects the BCM2835 SD/MMC controller. If you have a BCM2835
  50686. - platform with SD or MMC devices, say Y or M here.
  50687. -
  50688. - If unsure, say N.
  50689. -
  50690. config MMC_MOXART
  50691. tristate "MOXART SD/MMC Host Controller support"
  50692. depends on ARCH_MOXART && MMC
  50693. diff -Nur linux-3.18.14/drivers/mmc/host/Makefile linux-rpi/drivers/mmc/host/Makefile
  50694. --- linux-3.18.14/drivers/mmc/host/Makefile 2015-05-20 10:04:50.000000000 -0500
  50695. +++ linux-rpi/drivers/mmc/host/Makefile 2015-05-31 14:46:11.161660977 -0500
  50696. @@ -17,6 +17,8 @@
  50697. obj-$(CONFIG_MMC_SDHCI_S3C) += sdhci-s3c.o
  50698. obj-$(CONFIG_MMC_SDHCI_SIRF) += sdhci-sirf.o
  50699. obj-$(CONFIG_MMC_SDHCI_SPEAR) += sdhci-spear.o
  50700. +obj-$(CONFIG_MMC_BCM2835_SDHOST) += bcm2835-sdhost.o
  50701. +obj-$(CONFIG_MMC_BCM2835) += bcm2835-mmc.o
  50702. obj-$(CONFIG_MMC_WBSD) += wbsd.o
  50703. obj-$(CONFIG_MMC_AU1X) += au1xmmc.o
  50704. obj-$(CONFIG_MMC_OMAP) += omap.o
  50705. diff -Nur linux-3.18.14/drivers/mmc/host/omap_hsmmc.c linux-rpi/drivers/mmc/host/omap_hsmmc.c
  50706. --- linux-3.18.14/drivers/mmc/host/omap_hsmmc.c 2015-05-20 10:04:50.000000000 -0500
  50707. +++ linux-rpi/drivers/mmc/host/omap_hsmmc.c 2015-05-31 14:46:11.169660977 -0500
  50708. @@ -1832,7 +1832,9 @@
  50709. }
  50710. static int omap_hsmmc_multi_io_quirk(struct mmc_card *card,
  50711. - unsigned int direction, int blk_size)
  50712. + unsigned int direction,
  50713. + u32 blk_pos,
  50714. + int blk_size)
  50715. {
  50716. /* This controller can't do multiblock reads due to hw bugs */
  50717. if (direction == MMC_DATA_READ)
  50718. diff -Nur linux-3.18.14/drivers/mmc/host/sh_mobile_sdhi.c linux-rpi/drivers/mmc/host/sh_mobile_sdhi.c
  50719. --- linux-3.18.14/drivers/mmc/host/sh_mobile_sdhi.c 2015-05-20 10:04:50.000000000 -0500
  50720. +++ linux-rpi/drivers/mmc/host/sh_mobile_sdhi.c 2015-05-31 14:46:11.181660977 -0500
  50721. @@ -139,7 +139,9 @@
  50722. }
  50723. static int sh_mobile_sdhi_multi_io_quirk(struct mmc_card *card,
  50724. - unsigned int direction, int blk_size)
  50725. + unsigned int direction,
  50726. + u32 blk_pos,
  50727. + int blk_size)
  50728. {
  50729. /*
  50730. * In Renesas controllers, when performing a
  50731. diff -Nur linux-3.18.14/drivers/mmc/host/tmio_mmc_pio.c linux-rpi/drivers/mmc/host/tmio_mmc_pio.c
  50732. --- linux-3.18.14/drivers/mmc/host/tmio_mmc_pio.c 2015-05-20 10:04:50.000000000 -0500
  50733. +++ linux-rpi/drivers/mmc/host/tmio_mmc_pio.c 2015-05-31 14:46:11.181660977 -0500
  50734. @@ -1002,7 +1002,9 @@
  50735. }
  50736. static int tmio_multi_io_quirk(struct mmc_card *card,
  50737. - unsigned int direction, int blk_size)
  50738. + unsigned int direction,
  50739. + u32 blk_pos,
  50740. + int blk_size)
  50741. {
  50742. struct tmio_mmc_host *host = mmc_priv(card->host);
  50743. struct tmio_mmc_data *pdata = host->pdata;
  50744. diff -Nur linux-3.18.14/drivers/net/ethernet/microchip/enc28j60.c linux-rpi/drivers/net/ethernet/microchip/enc28j60.c
  50745. --- linux-3.18.14/drivers/net/ethernet/microchip/enc28j60.c 2015-05-20 10:04:50.000000000 -0500
  50746. +++ linux-rpi/drivers/net/ethernet/microchip/enc28j60.c 2015-05-31 14:46:11.465660974 -0500
  50747. @@ -1630,10 +1630,21 @@
  50748. return 0;
  50749. }
  50750. +#ifdef CONFIG_OF
  50751. +static const struct of_device_id enc28j60_of_match[] = {
  50752. + { .compatible = "microchip,enc28j60", },
  50753. + { /* sentinel */ }
  50754. +};
  50755. +MODULE_DEVICE_TABLE(of, enc28j60_of_match);
  50756. +#endif
  50757. +
  50758. static struct spi_driver enc28j60_driver = {
  50759. .driver = {
  50760. .name = DRV_NAME,
  50761. .owner = THIS_MODULE,
  50762. +#ifdef CONFIG_OF
  50763. + .of_match_table = enc28j60_of_match,
  50764. +#endif
  50765. },
  50766. .probe = enc28j60_probe,
  50767. .remove = enc28j60_remove,
  50768. diff -Nur linux-3.18.14/drivers/net/usb/smsc95xx.c linux-rpi/drivers/net/usb/smsc95xx.c
  50769. --- linux-3.18.14/drivers/net/usb/smsc95xx.c 2015-05-20 10:04:50.000000000 -0500
  50770. +++ linux-rpi/drivers/net/usb/smsc95xx.c 2015-05-31 14:46:11.597660973 -0500
  50771. @@ -59,6 +59,7 @@
  50772. #define SUSPEND_SUSPEND3 (0x08)
  50773. #define SUSPEND_ALLMODES (SUSPEND_SUSPEND0 | SUSPEND_SUSPEND1 | \
  50774. SUSPEND_SUSPEND2 | SUSPEND_SUSPEND3)
  50775. +#define MAC_ADDR_LEN (6)
  50776. struct smsc95xx_priv {
  50777. u32 mac_cr;
  50778. @@ -70,10 +71,14 @@
  50779. u8 suspend_flags;
  50780. };
  50781. -static bool turbo_mode = true;
  50782. +static bool turbo_mode = false;
  50783. module_param(turbo_mode, bool, 0644);
  50784. MODULE_PARM_DESC(turbo_mode, "Enable multiple frames per Rx transaction");
  50785. +static char *macaddr = ":";
  50786. +module_param(macaddr, charp, 0);
  50787. +MODULE_PARM_DESC(macaddr, "MAC address");
  50788. +
  50789. static int __must_check __smsc95xx_read_reg(struct usbnet *dev, u32 index,
  50790. u32 *data, int in_pm)
  50791. {
  50792. @@ -763,8 +768,59 @@
  50793. return generic_mii_ioctl(&dev->mii, if_mii(rq), cmd, NULL);
  50794. }
  50795. +/* Check the macaddr module parameter for a MAC address */
  50796. +static int smsc95xx_is_macaddr_param(struct usbnet *dev, u8 *dev_mac)
  50797. +{
  50798. + int i, j, got_num, num;
  50799. + u8 mtbl[MAC_ADDR_LEN];
  50800. +
  50801. + if (macaddr[0] == ':')
  50802. + return 0;
  50803. +
  50804. + i = 0;
  50805. + j = 0;
  50806. + num = 0;
  50807. + got_num = 0;
  50808. + while (j < MAC_ADDR_LEN) {
  50809. + if (macaddr[i] && macaddr[i] != ':') {
  50810. + got_num++;
  50811. + if ('0' <= macaddr[i] && macaddr[i] <= '9')
  50812. + num = num * 16 + macaddr[i] - '0';
  50813. + else if ('A' <= macaddr[i] && macaddr[i] <= 'F')
  50814. + num = num * 16 + 10 + macaddr[i] - 'A';
  50815. + else if ('a' <= macaddr[i] && macaddr[i] <= 'f')
  50816. + num = num * 16 + 10 + macaddr[i] - 'a';
  50817. + else
  50818. + break;
  50819. + i++;
  50820. + } else if (got_num == 2) {
  50821. + mtbl[j++] = (u8) num;
  50822. + num = 0;
  50823. + got_num = 0;
  50824. + i++;
  50825. + } else {
  50826. + break;
  50827. + }
  50828. + }
  50829. +
  50830. + if (j == MAC_ADDR_LEN) {
  50831. + netif_dbg(dev, ifup, dev->net, "Overriding MAC address with: "
  50832. + "%02x:%02x:%02x:%02x:%02x:%02x\n", mtbl[0], mtbl[1], mtbl[2],
  50833. + mtbl[3], mtbl[4], mtbl[5]);
  50834. + for (i = 0; i < MAC_ADDR_LEN; i++)
  50835. + dev_mac[i] = mtbl[i];
  50836. + return 1;
  50837. + } else {
  50838. + return 0;
  50839. + }
  50840. +}
  50841. +
  50842. static void smsc95xx_init_mac_address(struct usbnet *dev)
  50843. {
  50844. + /* Check module parameters */
  50845. + if (smsc95xx_is_macaddr_param(dev, dev->net->dev_addr))
  50846. + return;
  50847. +
  50848. /* try reading mac address from EEPROM */
  50849. if (smsc95xx_read_eeprom(dev, EEPROM_MAC_OFFSET, ETH_ALEN,
  50850. dev->net->dev_addr) == 0) {
  50851. @@ -1783,7 +1839,6 @@
  50852. if (dev->net->features & NETIF_F_RXCSUM)
  50853. smsc95xx_rx_csum_offload(skb);
  50854. skb_trim(skb, skb->len - 4); /* remove fcs */
  50855. - skb->truesize = size + sizeof(struct sk_buff);
  50856. return 1;
  50857. }
  50858. @@ -1801,7 +1856,6 @@
  50859. if (dev->net->features & NETIF_F_RXCSUM)
  50860. smsc95xx_rx_csum_offload(ax_skb);
  50861. skb_trim(ax_skb, ax_skb->len - 4); /* remove fcs */
  50862. - ax_skb->truesize = size + sizeof(struct sk_buff);
  50863. usbnet_skb_return(dev, ax_skb);
  50864. }
  50865. diff -Nur linux-3.18.14/drivers/of/fdt.c linux-rpi/drivers/of/fdt.c
  50866. --- linux-3.18.14/drivers/of/fdt.c 2015-05-20 10:04:50.000000000 -0500
  50867. +++ linux-rpi/drivers/of/fdt.c 2015-05-31 14:46:11.969660970 -0500
  50868. @@ -901,19 +901,38 @@
  50869. /* Retrieve command line */
  50870. p = of_get_flat_dt_prop(node, "bootargs", &l);
  50871. - if (p != NULL && l > 0)
  50872. - strlcpy(data, p, min((int)l, COMMAND_LINE_SIZE));
  50873. /*
  50874. * CONFIG_CMDLINE is meant to be a default in case nothing else
  50875. * managed to set the command line, unless CONFIG_CMDLINE_FORCE
  50876. * is set in which case we override whatever was found earlier.
  50877. + *
  50878. + * However, it can be useful to be able to treat the default as
  50879. + * a starting point to be extended using CONFIG_CMDLINE_EXTEND.
  50880. */
  50881. + ((char *)data)[0] = '\0';
  50882. +
  50883. #ifdef CONFIG_CMDLINE
  50884. -#ifndef CONFIG_CMDLINE_FORCE
  50885. - if (!((char *)data)[0])
  50886. + strlcpy(data, CONFIG_CMDLINE, COMMAND_LINE_SIZE);
  50887. +
  50888. + if (p != NULL && l > 0) {
  50889. +#if defined(CONFIG_CMDLINE_EXTEND)
  50890. + int len = strlen(data);
  50891. + if (len > 0) {
  50892. + strlcat(data, " ", COMMAND_LINE_SIZE);
  50893. + len++;
  50894. + }
  50895. + strlcpy((char *)data + len, p, min((int)l, COMMAND_LINE_SIZE - len));
  50896. +#elif defined(CONFIG_CMDLINE_FORCE)
  50897. + pr_warning("Ignoring bootargs property (using the default kernel command line)\n");
  50898. +#else
  50899. + /* Neither extend nor force - just override */
  50900. + strlcpy(data, p, min((int)l, COMMAND_LINE_SIZE));
  50901. #endif
  50902. - strlcpy(data, CONFIG_CMDLINE, COMMAND_LINE_SIZE);
  50903. + }
  50904. +#else /* CONFIG_CMDLINE */
  50905. + if (p != NULL && l > 0) {
  50906. + strlcpy(data, p, min((int)l, COMMAND_LINE_SIZE));
  50907. #endif /* CONFIG_CMDLINE */
  50908. pr_debug("Command line is: %s\n", (char*)data);
  50909. @@ -1083,8 +1102,12 @@
  50910. static int __init of_flat_dt_debugfs_export_fdt(void)
  50911. {
  50912. - struct dentry *d = debugfs_create_dir("device-tree", NULL);
  50913. + struct dentry *d;
  50914. +
  50915. + if (!initial_boot_params)
  50916. + return -ENOENT;
  50917. + d = debugfs_create_dir("device-tree", NULL);
  50918. if (!d)
  50919. return -ENOENT;
  50920. diff -Nur linux-3.18.14/drivers/pinctrl/pinctrl-bcm2835.c linux-rpi/drivers/pinctrl/pinctrl-bcm2835.c
  50921. --- linux-3.18.14/drivers/pinctrl/pinctrl-bcm2835.c 2015-05-20 10:04:50.000000000 -0500
  50922. +++ linux-rpi/drivers/pinctrl/pinctrl-bcm2835.c 2015-05-31 14:46:12.077660969 -0500
  50923. @@ -47,6 +47,7 @@
  50924. #define MODULE_NAME "pinctrl-bcm2835"
  50925. #define BCM2835_NUM_GPIOS 54
  50926. #define BCM2835_NUM_BANKS 2
  50927. +#define BCM2835_NUM_IRQS 3
  50928. #define BCM2835_PIN_BITMAP_SZ \
  50929. DIV_ROUND_UP(BCM2835_NUM_GPIOS, sizeof(unsigned long) * 8)
  50930. @@ -88,13 +89,13 @@
  50931. struct bcm2835_gpio_irqdata {
  50932. struct bcm2835_pinctrl *pc;
  50933. - int bank;
  50934. + int irqgroup;
  50935. };
  50936. struct bcm2835_pinctrl {
  50937. struct device *dev;
  50938. void __iomem *base;
  50939. - int irq[BCM2835_NUM_BANKS];
  50940. + int irq[BCM2835_NUM_IRQS];
  50941. /* note: locking assumes each bank will have its own unsigned long */
  50942. unsigned long enabled_irq_map[BCM2835_NUM_BANKS];
  50943. @@ -105,7 +106,7 @@
  50944. struct gpio_chip gpio_chip;
  50945. struct pinctrl_gpio_range gpio_range;
  50946. - struct bcm2835_gpio_irqdata irq_data[BCM2835_NUM_BANKS];
  50947. + struct bcm2835_gpio_irqdata irq_data[BCM2835_NUM_IRQS];
  50948. spinlock_t irq_lock[BCM2835_NUM_BANKS];
  50949. };
  50950. @@ -355,7 +356,14 @@
  50951. static int bcm2835_gpio_direction_output(struct gpio_chip *chip,
  50952. unsigned offset, int value)
  50953. {
  50954. - return pinctrl_gpio_direction_output(chip->base + offset);
  50955. + struct bcm2835_pinctrl *pc = dev_get_drvdata(chip->dev);
  50956. + int ret;
  50957. +
  50958. + ret = pinctrl_gpio_direction_output(chip->base + offset);
  50959. + if (ret >= 0)
  50960. + bcm2835_gpio_set_bit(pc, value ? GPSET0 : GPCLR0, offset);
  50961. +
  50962. + return ret;
  50963. }
  50964. static void bcm2835_gpio_set(struct gpio_chip *chip, unsigned offset, int value)
  50965. @@ -382,22 +390,21 @@
  50966. .get = bcm2835_gpio_get,
  50967. .set = bcm2835_gpio_set,
  50968. .to_irq = bcm2835_gpio_to_irq,
  50969. - .base = -1,
  50970. + .base = 0,
  50971. .ngpio = BCM2835_NUM_GPIOS,
  50972. .can_sleep = false,
  50973. };
  50974. -static irqreturn_t bcm2835_gpio_irq_handler(int irq, void *dev_id)
  50975. +static int bcm2835_gpio_irq_handle_bank(struct bcm2835_pinctrl *pc,
  50976. + unsigned int bank, u32 mask)
  50977. {
  50978. - struct bcm2835_gpio_irqdata *irqdata = dev_id;
  50979. - struct bcm2835_pinctrl *pc = irqdata->pc;
  50980. - int bank = irqdata->bank;
  50981. unsigned long events;
  50982. unsigned offset;
  50983. unsigned gpio;
  50984. unsigned int type;
  50985. events = bcm2835_gpio_rd(pc, GPEDS0 + bank * 4);
  50986. + events &= mask;
  50987. events &= pc->enabled_irq_map[bank];
  50988. for_each_set_bit(offset, &events, 32) {
  50989. gpio = (32 * bank) + offset;
  50990. @@ -413,7 +420,30 @@
  50991. if (type & IRQ_TYPE_LEVEL_MASK)
  50992. bcm2835_gpio_set_bit(pc, GPEDS0, gpio);
  50993. }
  50994. - return events ? IRQ_HANDLED : IRQ_NONE;
  50995. +
  50996. + return (events != 0);
  50997. +}
  50998. +
  50999. +static irqreturn_t bcm2835_gpio_irq_handler(int irq, void *dev_id)
  51000. +{
  51001. + struct bcm2835_gpio_irqdata *irqdata = dev_id;
  51002. + struct bcm2835_pinctrl *pc = irqdata->pc;
  51003. + int handled = 0;
  51004. +
  51005. + switch (irqdata->irqgroup) {
  51006. + case 0: /* IRQ0 covers GPIOs 0-27 */
  51007. + handled = bcm2835_gpio_irq_handle_bank(pc, 0, 0x0fffffff);
  51008. + break;
  51009. + case 1: /* IRQ1 covers GPIOs 28-45 */
  51010. + handled = bcm2835_gpio_irq_handle_bank(pc, 0, 0xf0000000) |
  51011. + bcm2835_gpio_irq_handle_bank(pc, 1, 0x00003fff);
  51012. + break;
  51013. + case 2: /* IRQ2 covers GPIOs 46-53 */
  51014. + handled = bcm2835_gpio_irq_handle_bank(pc, 1, 0x003fc000);
  51015. + break;
  51016. + }
  51017. +
  51018. + return handled ? IRQ_HANDLED : IRQ_NONE;
  51019. }
  51020. static inline void __bcm2835_gpio_irq_config(struct bcm2835_pinctrl *pc,
  51021. @@ -985,8 +1015,6 @@
  51022. for (i = 0; i < BCM2835_NUM_BANKS; i++) {
  51023. unsigned long events;
  51024. unsigned offset;
  51025. - int len;
  51026. - char *name;
  51027. /* clear event detection flags */
  51028. bcm2835_gpio_wr(pc, GPREN0 + i * 4, 0);
  51029. @@ -1001,10 +1029,17 @@
  51030. for_each_set_bit(offset, &events, 32)
  51031. bcm2835_gpio_wr(pc, GPEDS0 + i * 4, BIT(offset));
  51032. + spin_lock_init(&pc->irq_lock[i]);
  51033. + }
  51034. +
  51035. + for (i = 0; i < BCM2835_NUM_IRQS; i++) {
  51036. + int len;
  51037. + char *name;
  51038. pc->irq[i] = irq_of_parse_and_map(np, i);
  51039. + if (pc->irq[i] == 0)
  51040. + break;
  51041. pc->irq_data[i].pc = pc;
  51042. - pc->irq_data[i].bank = i;
  51043. - spin_lock_init(&pc->irq_lock[i]);
  51044. + pc->irq_data[i].irqgroup = i;
  51045. len = strlen(dev_name(pc->dev)) + 16;
  51046. name = devm_kzalloc(pc->dev, len, GFP_KERNEL);
  51047. diff -Nur linux-3.18.14/drivers/rtc/rtc-ds1307.c linux-rpi/drivers/rtc/rtc-ds1307.c
  51048. --- linux-3.18.14/drivers/rtc/rtc-ds1307.c 2015-05-20 10:04:50.000000000 -0500
  51049. +++ linux-rpi/drivers/rtc/rtc-ds1307.c 2015-05-31 14:46:12.229660968 -0500
  51050. @@ -1241,6 +1241,14 @@
  51051. return 0;
  51052. }
  51053. +#ifdef CONFIG_OF
  51054. +static const struct of_device_id ds1307_of_match[] = {
  51055. + { .compatible = "maxim,ds1307" },
  51056. + { }
  51057. +};
  51058. +MODULE_DEVICE_TABLE(of, ds1307_of_match);
  51059. +#endif
  51060. +
  51061. static struct i2c_driver ds1307_driver = {
  51062. .driver = {
  51063. .name = "rtc-ds1307",
  51064. diff -Nur linux-3.18.14/drivers/spi/Kconfig linux-rpi/drivers/spi/Kconfig
  51065. --- linux-3.18.14/drivers/spi/Kconfig 2015-05-20 10:04:50.000000000 -0500
  51066. +++ linux-rpi/drivers/spi/Kconfig 2015-05-31 14:46:12.493660965 -0500
  51067. @@ -77,7 +77,7 @@
  51068. config SPI_BCM2835
  51069. tristate "BCM2835 SPI controller"
  51070. - depends on ARCH_BCM2835 || COMPILE_TEST
  51071. + depends on ARCH_BCM2835 || ARCH_BCM2708 || ARCH_BCM2709 || COMPILE_TEST
  51072. help
  51073. This selects a driver for the Broadcom BCM2835 SPI master.
  51074. @@ -86,6 +86,14 @@
  51075. is for the regular SPI controller. Slave mode operation is not also
  51076. not supported.
  51077. +config SPI_BCM2708
  51078. + tristate "BCM2708 SPI controller driver (SPI0)"
  51079. + depends on MACH_BCM2708 || MACH_BCM2709
  51080. + help
  51081. + This selects a driver for the Broadcom BCM2708 SPI master (SPI0). This
  51082. + driver is not compatible with the "Universal SPI Master" or the SPI slave
  51083. + device.
  51084. +
  51085. config SPI_BFIN5XX
  51086. tristate "SPI controller driver for ADI Blackfin5xx"
  51087. depends on BLACKFIN && !BF60x
  51088. diff -Nur linux-3.18.14/drivers/spi/Makefile linux-rpi/drivers/spi/Makefile
  51089. --- linux-3.18.14/drivers/spi/Makefile 2015-05-20 10:04:50.000000000 -0500
  51090. +++ linux-rpi/drivers/spi/Makefile 2015-05-31 14:46:12.493660965 -0500
  51091. @@ -20,6 +20,7 @@
  51092. obj-$(CONFIG_SPI_BCM63XX_HSSPI) += spi-bcm63xx-hsspi.o
  51093. obj-$(CONFIG_SPI_BFIN5XX) += spi-bfin5xx.o
  51094. obj-$(CONFIG_SPI_ADI_V3) += spi-adi-v3.o
  51095. +obj-$(CONFIG_SPI_BCM2708) += spi-bcm2708.o
  51096. obj-$(CONFIG_SPI_BFIN_SPORT) += spi-bfin-sport.o
  51097. obj-$(CONFIG_SPI_BITBANG) += spi-bitbang.o
  51098. obj-$(CONFIG_SPI_BUTTERFLY) += spi-butterfly.o
  51099. diff -Nur linux-3.18.14/drivers/spi/spi-bcm2708.c linux-rpi/drivers/spi/spi-bcm2708.c
  51100. --- linux-3.18.14/drivers/spi/spi-bcm2708.c 1969-12-31 18:00:00.000000000 -0600
  51101. +++ linux-rpi/drivers/spi/spi-bcm2708.c 2015-05-31 14:46:12.493660965 -0500
  51102. @@ -0,0 +1,635 @@
  51103. +/*
  51104. + * Driver for Broadcom BCM2708 SPI Controllers
  51105. + *
  51106. + * Copyright (C) 2012 Chris Boot
  51107. + *
  51108. + * This driver is inspired by:
  51109. + * spi-ath79.c, Copyright (C) 2009-2011 Gabor Juhos <juhosg@openwrt.org>
  51110. + * spi-atmel.c, Copyright (C) 2006 Atmel Corporation
  51111. + *
  51112. + * This program is free software; you can redistribute it and/or modify
  51113. + * it under the terms of the GNU General Public License as published by
  51114. + * the Free Software Foundation; either version 2 of the License, or
  51115. + * (at your option) any later version.
  51116. + *
  51117. + * This program is distributed in the hope that it will be useful,
  51118. + * but WITHOUT ANY WARRANTY; without even the implied warranty of
  51119. + * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
  51120. + * GNU General Public License for more details.
  51121. + *
  51122. + * You should have received a copy of the GNU General Public License
  51123. + * along with this program; if not, write to the Free Software
  51124. + * Foundation, Inc., 59 Temple Place - Suite 330, Boston, MA 02111-1307, USA.
  51125. + */
  51126. +
  51127. +#include <linux/kernel.h>
  51128. +#include <linux/module.h>
  51129. +#include <linux/spinlock.h>
  51130. +#include <linux/clk.h>
  51131. +#include <linux/err.h>
  51132. +#include <linux/platform_device.h>
  51133. +#include <linux/io.h>
  51134. +#include <linux/spi/spi.h>
  51135. +#include <linux/interrupt.h>
  51136. +#include <linux/delay.h>
  51137. +#include <linux/log2.h>
  51138. +#include <linux/sched.h>
  51139. +#include <linux/wait.h>
  51140. +
  51141. +/* SPI register offsets */
  51142. +#define SPI_CS 0x00
  51143. +#define SPI_FIFO 0x04
  51144. +#define SPI_CLK 0x08
  51145. +#define SPI_DLEN 0x0c
  51146. +#define SPI_LTOH 0x10
  51147. +#define SPI_DC 0x14
  51148. +
  51149. +/* Bitfields in CS */
  51150. +#define SPI_CS_LEN_LONG 0x02000000
  51151. +#define SPI_CS_DMA_LEN 0x01000000
  51152. +#define SPI_CS_CSPOL2 0x00800000
  51153. +#define SPI_CS_CSPOL1 0x00400000
  51154. +#define SPI_CS_CSPOL0 0x00200000
  51155. +#define SPI_CS_RXF 0x00100000
  51156. +#define SPI_CS_RXR 0x00080000
  51157. +#define SPI_CS_TXD 0x00040000
  51158. +#define SPI_CS_RXD 0x00020000
  51159. +#define SPI_CS_DONE 0x00010000
  51160. +#define SPI_CS_LEN 0x00002000
  51161. +#define SPI_CS_REN 0x00001000
  51162. +#define SPI_CS_ADCS 0x00000800
  51163. +#define SPI_CS_INTR 0x00000400
  51164. +#define SPI_CS_INTD 0x00000200
  51165. +#define SPI_CS_DMAEN 0x00000100
  51166. +#define SPI_CS_TA 0x00000080
  51167. +#define SPI_CS_CSPOL 0x00000040
  51168. +#define SPI_CS_CLEAR_RX 0x00000020
  51169. +#define SPI_CS_CLEAR_TX 0x00000010
  51170. +#define SPI_CS_CPOL 0x00000008
  51171. +#define SPI_CS_CPHA 0x00000004
  51172. +#define SPI_CS_CS_10 0x00000002
  51173. +#define SPI_CS_CS_01 0x00000001
  51174. +
  51175. +#define SPI_TIMEOUT_MS 150
  51176. +
  51177. +#define DRV_NAME "bcm2708_spi"
  51178. +
  51179. +struct bcm2708_spi {
  51180. + spinlock_t lock;
  51181. + void __iomem *base;
  51182. + int irq;
  51183. + struct clk *clk;
  51184. + bool stopping;
  51185. +
  51186. + struct list_head queue;
  51187. + struct workqueue_struct *workq;
  51188. + struct work_struct work;
  51189. + struct completion done;
  51190. +
  51191. + const u8 *tx_buf;
  51192. + u8 *rx_buf;
  51193. + int len;
  51194. +};
  51195. +
  51196. +struct bcm2708_spi_state {
  51197. + u32 cs;
  51198. + u16 cdiv;
  51199. +};
  51200. +
  51201. +/*
  51202. + * This function sets the ALT mode on the SPI pins so that we can use them with
  51203. + * the SPI hardware.
  51204. + *
  51205. + * FIXME: This is a hack. Use pinmux / pinctrl.
  51206. + */
  51207. +static void bcm2708_init_pinmode(void)
  51208. +{
  51209. +#define INP_GPIO(g) *(gpio+((g)/10)) &= ~(7<<(((g)%10)*3))
  51210. +#define SET_GPIO_ALT(g,a) *(gpio+(((g)/10))) |= (((a)<=3?(a)+4:(a)==4?3:2)<<(((g)%10)*3))
  51211. +
  51212. + int pin;
  51213. + u32 *gpio = ioremap(GPIO_BASE, SZ_16K);
  51214. +
  51215. + /* SPI is on GPIO 7..11 */
  51216. + for (pin = 7; pin <= 11; pin++) {
  51217. + INP_GPIO(pin); /* set mode to GPIO input first */
  51218. + SET_GPIO_ALT(pin, 0); /* set mode to ALT 0 */
  51219. + }
  51220. +
  51221. + iounmap(gpio);
  51222. +
  51223. +#undef INP_GPIO
  51224. +#undef SET_GPIO_ALT
  51225. +}
  51226. +
  51227. +static inline u32 bcm2708_rd(struct bcm2708_spi *bs, unsigned reg)
  51228. +{
  51229. + return readl(bs->base + reg);
  51230. +}
  51231. +
  51232. +static inline void bcm2708_wr(struct bcm2708_spi *bs, unsigned reg, u32 val)
  51233. +{
  51234. + writel(val, bs->base + reg);
  51235. +}
  51236. +
  51237. +static inline void bcm2708_rd_fifo(struct bcm2708_spi *bs, int len)
  51238. +{
  51239. + u8 byte;
  51240. +
  51241. + while (len--) {
  51242. + byte = bcm2708_rd(bs, SPI_FIFO);
  51243. + if (bs->rx_buf)
  51244. + *bs->rx_buf++ = byte;
  51245. + }
  51246. +}
  51247. +
  51248. +static inline void bcm2708_wr_fifo(struct bcm2708_spi *bs, int len)
  51249. +{
  51250. + u8 byte;
  51251. + u16 val;
  51252. +
  51253. + if (len > bs->len)
  51254. + len = bs->len;
  51255. +
  51256. + if (unlikely(bcm2708_rd(bs, SPI_CS) & SPI_CS_LEN)) {
  51257. + /* LoSSI mode */
  51258. + if (unlikely(len % 2)) {
  51259. + printk(KERN_ERR"bcm2708_wr_fifo: length must be even, skipping.\n");
  51260. + bs->len = 0;
  51261. + return;
  51262. + }
  51263. + while (len) {
  51264. + if (bs->tx_buf) {
  51265. + val = *(const u16 *)bs->tx_buf;
  51266. + bs->tx_buf += 2;
  51267. + } else
  51268. + val = 0;
  51269. + bcm2708_wr(bs, SPI_FIFO, val);
  51270. + bs->len -= 2;
  51271. + len -= 2;
  51272. + }
  51273. + return;
  51274. + }
  51275. +
  51276. + while (len--) {
  51277. + byte = bs->tx_buf ? *bs->tx_buf++ : 0;
  51278. + bcm2708_wr(bs, SPI_FIFO, byte);
  51279. + bs->len--;
  51280. + }
  51281. +}
  51282. +
  51283. +static irqreturn_t bcm2708_spi_interrupt(int irq, void *dev_id)
  51284. +{
  51285. + struct spi_master *master = dev_id;
  51286. + struct bcm2708_spi *bs = spi_master_get_devdata(master);
  51287. + u32 cs;
  51288. +
  51289. + spin_lock(&bs->lock);
  51290. +
  51291. + cs = bcm2708_rd(bs, SPI_CS);
  51292. +
  51293. + if (cs & SPI_CS_DONE) {
  51294. + if (bs->len) { /* first interrupt in a transfer */
  51295. + /* fill the TX fifo with up to 16 bytes */
  51296. + bcm2708_wr_fifo(bs, 16);
  51297. + } else { /* transfer complete */
  51298. + /* disable interrupts */
  51299. + cs &= ~(SPI_CS_INTR | SPI_CS_INTD);
  51300. + bcm2708_wr(bs, SPI_CS, cs);
  51301. +
  51302. + /* drain RX FIFO */
  51303. + while (cs & SPI_CS_RXD) {
  51304. + bcm2708_rd_fifo(bs, 1);
  51305. + cs = bcm2708_rd(bs, SPI_CS);
  51306. + }
  51307. +
  51308. + /* wake up our bh */
  51309. + complete(&bs->done);
  51310. + }
  51311. + } else if (cs & SPI_CS_RXR) {
  51312. + /* read 12 bytes of data */
  51313. + bcm2708_rd_fifo(bs, 12);
  51314. +
  51315. + /* write up to 12 bytes */
  51316. + bcm2708_wr_fifo(bs, 12);
  51317. + }
  51318. +
  51319. + spin_unlock(&bs->lock);
  51320. +
  51321. + return IRQ_HANDLED;
  51322. +}
  51323. +
  51324. +static int bcm2708_setup_state(struct spi_master *master,
  51325. + struct device *dev, struct bcm2708_spi_state *state,
  51326. + u32 hz, u8 csel, u8 mode, u8 bpw)
  51327. +{
  51328. + struct bcm2708_spi *bs = spi_master_get_devdata(master);
  51329. + int cdiv;
  51330. + unsigned long bus_hz;
  51331. + u32 cs = 0;
  51332. +
  51333. + bus_hz = clk_get_rate(bs->clk);
  51334. +
  51335. + if (hz >= bus_hz) {
  51336. + cdiv = 2; /* bus_hz / 2 is as fast as we can go */
  51337. + } else if (hz) {
  51338. + cdiv = DIV_ROUND_UP(bus_hz, hz);
  51339. +
  51340. + /* CDIV must be a power of 2, so round up */
  51341. + cdiv = roundup_pow_of_two(cdiv);
  51342. +
  51343. + if (cdiv > 65536) {
  51344. + dev_dbg(dev,
  51345. + "setup: %d Hz too slow, cdiv %u; min %ld Hz\n",
  51346. + hz, cdiv, bus_hz / 65536);
  51347. + return -EINVAL;
  51348. + } else if (cdiv == 65536) {
  51349. + cdiv = 0;
  51350. + } else if (cdiv == 1) {
  51351. + cdiv = 2; /* 1 gets rounded down to 0; == 65536 */
  51352. + }
  51353. + } else {
  51354. + cdiv = 0;
  51355. + }
  51356. +
  51357. + switch (bpw) {
  51358. + case 8:
  51359. + break;
  51360. + case 9:
  51361. + /* Reading in LoSSI mode is a special case. See 'BCM2835 ARM Peripherals' datasheet */
  51362. + cs |= SPI_CS_LEN;
  51363. + break;
  51364. + default:
  51365. + dev_dbg(dev, "setup: invalid bits_per_word %u (must be 8 or 9)\n",
  51366. + bpw);
  51367. + return -EINVAL;
  51368. + }
  51369. +
  51370. + if (mode & SPI_CPOL)
  51371. + cs |= SPI_CS_CPOL;
  51372. + if (mode & SPI_CPHA)
  51373. + cs |= SPI_CS_CPHA;
  51374. +
  51375. + if (!(mode & SPI_NO_CS)) {
  51376. + if (mode & SPI_CS_HIGH) {
  51377. + cs |= SPI_CS_CSPOL;
  51378. + cs |= SPI_CS_CSPOL0 << csel;
  51379. + }
  51380. +
  51381. + cs |= csel;
  51382. + } else {
  51383. + cs |= SPI_CS_CS_10 | SPI_CS_CS_01;
  51384. + }
  51385. +
  51386. + if (state) {
  51387. + state->cs = cs;
  51388. + state->cdiv = cdiv;
  51389. + dev_dbg(dev, "setup: want %d Hz; "
  51390. + "bus_hz=%lu / cdiv=%u == %lu Hz; "
  51391. + "mode %u: cs 0x%08X\n",
  51392. + hz, bus_hz, cdiv, bus_hz/cdiv, mode, cs);
  51393. + }
  51394. +
  51395. + return 0;
  51396. +}
  51397. +
  51398. +static int bcm2708_process_transfer(struct bcm2708_spi *bs,
  51399. + struct spi_message *msg, struct spi_transfer *xfer)
  51400. +{
  51401. + struct spi_device *spi = msg->spi;
  51402. + struct bcm2708_spi_state state, *stp;
  51403. + int ret;
  51404. + u32 cs;
  51405. +
  51406. + if (bs->stopping)
  51407. + return -ESHUTDOWN;
  51408. +
  51409. + if (xfer->bits_per_word || xfer->speed_hz) {
  51410. + ret = bcm2708_setup_state(spi->master, &spi->dev, &state,
  51411. + xfer->speed_hz ? xfer->speed_hz : spi->max_speed_hz,
  51412. + spi->chip_select, spi->mode,
  51413. + xfer->bits_per_word ? xfer->bits_per_word :
  51414. + spi->bits_per_word);
  51415. + if (ret)
  51416. + return ret;
  51417. +
  51418. + stp = &state;
  51419. + } else {
  51420. + stp = spi->controller_state;
  51421. + }
  51422. +
  51423. + reinit_completion(&bs->done);
  51424. + bs->tx_buf = xfer->tx_buf;
  51425. + bs->rx_buf = xfer->rx_buf;
  51426. + bs->len = xfer->len;
  51427. +
  51428. + cs = stp->cs | SPI_CS_INTR | SPI_CS_INTD | SPI_CS_TA;
  51429. +
  51430. + bcm2708_wr(bs, SPI_CLK, stp->cdiv);
  51431. + bcm2708_wr(bs, SPI_CS, cs);
  51432. +
  51433. + ret = wait_for_completion_timeout(&bs->done,
  51434. + msecs_to_jiffies(SPI_TIMEOUT_MS));
  51435. + if (ret == 0) {
  51436. + dev_err(&spi->dev, "transfer timed out\n");
  51437. + return -ETIMEDOUT;
  51438. + }
  51439. +
  51440. + if (xfer->delay_usecs)
  51441. + udelay(xfer->delay_usecs);
  51442. +
  51443. + if (list_is_last(&xfer->transfer_list, &msg->transfers) ||
  51444. + xfer->cs_change) {
  51445. + /* clear TA and interrupt flags */
  51446. + bcm2708_wr(bs, SPI_CS, stp->cs);
  51447. + }
  51448. +
  51449. + msg->actual_length += (xfer->len - bs->len);
  51450. +
  51451. + return 0;
  51452. +}
  51453. +
  51454. +static void bcm2708_work(struct work_struct *work)
  51455. +{
  51456. + struct bcm2708_spi *bs = container_of(work, struct bcm2708_spi, work);
  51457. + unsigned long flags;
  51458. + struct spi_message *msg;
  51459. + struct spi_transfer *xfer;
  51460. + int status = 0;
  51461. +
  51462. + spin_lock_irqsave(&bs->lock, flags);
  51463. + while (!list_empty(&bs->queue)) {
  51464. + msg = list_first_entry(&bs->queue, struct spi_message, queue);
  51465. + list_del_init(&msg->queue);
  51466. + spin_unlock_irqrestore(&bs->lock, flags);
  51467. +
  51468. + list_for_each_entry(xfer, &msg->transfers, transfer_list) {
  51469. + status = bcm2708_process_transfer(bs, msg, xfer);
  51470. + if (status)
  51471. + break;
  51472. + }
  51473. +
  51474. + msg->status = status;
  51475. + msg->complete(msg->context);
  51476. +
  51477. + spin_lock_irqsave(&bs->lock, flags);
  51478. + }
  51479. + spin_unlock_irqrestore(&bs->lock, flags);
  51480. +}
  51481. +
  51482. +static int bcm2708_spi_setup(struct spi_device *spi)
  51483. +{
  51484. + struct bcm2708_spi *bs = spi_master_get_devdata(spi->master);
  51485. + struct bcm2708_spi_state *state;
  51486. + int ret;
  51487. +
  51488. + if (bs->stopping)
  51489. + return -ESHUTDOWN;
  51490. +
  51491. + if (!(spi->mode & SPI_NO_CS) &&
  51492. + (spi->chip_select > spi->master->num_chipselect)) {
  51493. + dev_dbg(&spi->dev,
  51494. + "setup: invalid chipselect %u (%u defined)\n",
  51495. + spi->chip_select, spi->master->num_chipselect);
  51496. + return -EINVAL;
  51497. + }
  51498. +
  51499. + state = spi->controller_state;
  51500. + if (!state) {
  51501. + state = kzalloc(sizeof(*state), GFP_KERNEL);
  51502. + if (!state)
  51503. + return -ENOMEM;
  51504. +
  51505. + spi->controller_state = state;
  51506. + }
  51507. +
  51508. + ret = bcm2708_setup_state(spi->master, &spi->dev, state,
  51509. + spi->max_speed_hz, spi->chip_select, spi->mode,
  51510. + spi->bits_per_word);
  51511. + if (ret < 0) {
  51512. + kfree(state);
  51513. + spi->controller_state = NULL;
  51514. + return ret;
  51515. + }
  51516. +
  51517. + dev_dbg(&spi->dev,
  51518. + "setup: cd %d: %d Hz, bpw %u, mode 0x%x -> CS=%08x CDIV=%04x\n",
  51519. + spi->chip_select, spi->max_speed_hz, spi->bits_per_word,
  51520. + spi->mode, state->cs, state->cdiv);
  51521. +
  51522. + return 0;
  51523. +}
  51524. +
  51525. +static int bcm2708_spi_transfer(struct spi_device *spi, struct spi_message *msg)
  51526. +{
  51527. + struct bcm2708_spi *bs = spi_master_get_devdata(spi->master);
  51528. + struct spi_transfer *xfer;
  51529. + int ret;
  51530. + unsigned long flags;
  51531. +
  51532. + if (unlikely(list_empty(&msg->transfers)))
  51533. + return -EINVAL;
  51534. +
  51535. + if (bs->stopping)
  51536. + return -ESHUTDOWN;
  51537. +
  51538. + list_for_each_entry(xfer, &msg->transfers, transfer_list) {
  51539. + if (!(xfer->tx_buf || xfer->rx_buf) && xfer->len) {
  51540. + dev_dbg(&spi->dev, "missing rx or tx buf\n");
  51541. + return -EINVAL;
  51542. + }
  51543. +
  51544. + if (!xfer->bits_per_word || xfer->speed_hz)
  51545. + continue;
  51546. +
  51547. + ret = bcm2708_setup_state(spi->master, &spi->dev, NULL,
  51548. + xfer->speed_hz ? xfer->speed_hz : spi->max_speed_hz,
  51549. + spi->chip_select, spi->mode,
  51550. + xfer->bits_per_word ? xfer->bits_per_word :
  51551. + spi->bits_per_word);
  51552. + if (ret)
  51553. + return ret;
  51554. + }
  51555. +
  51556. + msg->status = -EINPROGRESS;
  51557. + msg->actual_length = 0;
  51558. +
  51559. + spin_lock_irqsave(&bs->lock, flags);
  51560. + list_add_tail(&msg->queue, &bs->queue);
  51561. + queue_work(bs->workq, &bs->work);
  51562. + spin_unlock_irqrestore(&bs->lock, flags);
  51563. +
  51564. + return 0;
  51565. +}
  51566. +
  51567. +static void bcm2708_spi_cleanup(struct spi_device *spi)
  51568. +{
  51569. + if (spi->controller_state) {
  51570. + kfree(spi->controller_state);
  51571. + spi->controller_state = NULL;
  51572. + }
  51573. +}
  51574. +
  51575. +static int bcm2708_spi_probe(struct platform_device *pdev)
  51576. +{
  51577. + struct resource *regs;
  51578. + int irq, err = -ENOMEM;
  51579. + struct clk *clk;
  51580. + struct spi_master *master;
  51581. + struct bcm2708_spi *bs;
  51582. +
  51583. + regs = platform_get_resource(pdev, IORESOURCE_MEM, 0);
  51584. + if (!regs) {
  51585. + dev_err(&pdev->dev, "could not get IO memory\n");
  51586. + return -ENXIO;
  51587. + }
  51588. +
  51589. + irq = platform_get_irq(pdev, 0);
  51590. + if (irq < 0) {
  51591. + dev_err(&pdev->dev, "could not get IRQ\n");
  51592. + return irq;
  51593. + }
  51594. +
  51595. + clk = clk_get(&pdev->dev, NULL);
  51596. + if (IS_ERR(clk)) {
  51597. + dev_err(&pdev->dev, "could not find clk: %ld\n", PTR_ERR(clk));
  51598. + return PTR_ERR(clk);
  51599. + }
  51600. +
  51601. + bcm2708_init_pinmode();
  51602. +
  51603. + master = spi_alloc_master(&pdev->dev, sizeof(*bs));
  51604. + if (!master) {
  51605. + dev_err(&pdev->dev, "spi_alloc_master() failed\n");
  51606. + goto out_clk_put;
  51607. + }
  51608. +
  51609. + /* the spi->mode bits understood by this driver: */
  51610. + master->mode_bits = SPI_CPOL | SPI_CPHA | SPI_CS_HIGH | SPI_NO_CS;
  51611. +
  51612. + master->bus_num = pdev->id;
  51613. + master->num_chipselect = 3;
  51614. + master->setup = bcm2708_spi_setup;
  51615. + master->transfer = bcm2708_spi_transfer;
  51616. + master->cleanup = bcm2708_spi_cleanup;
  51617. + master->dev.of_node = pdev->dev.of_node;
  51618. + platform_set_drvdata(pdev, master);
  51619. +
  51620. + bs = spi_master_get_devdata(master);
  51621. +
  51622. + spin_lock_init(&bs->lock);
  51623. + INIT_LIST_HEAD(&bs->queue);
  51624. + init_completion(&bs->done);
  51625. + INIT_WORK(&bs->work, bcm2708_work);
  51626. +
  51627. + bs->base = ioremap(regs->start, resource_size(regs));
  51628. + if (!bs->base) {
  51629. + dev_err(&pdev->dev, "could not remap memory\n");
  51630. + goto out_master_put;
  51631. + }
  51632. +
  51633. + bs->workq = create_singlethread_workqueue(dev_name(&pdev->dev));
  51634. + if (!bs->workq) {
  51635. + dev_err(&pdev->dev, "could not create workqueue\n");
  51636. + goto out_iounmap;
  51637. + }
  51638. +
  51639. + bs->irq = irq;
  51640. + bs->clk = clk;
  51641. + bs->stopping = false;
  51642. +
  51643. + err = request_irq(irq, bcm2708_spi_interrupt, 0, dev_name(&pdev->dev),
  51644. + master);
  51645. + if (err) {
  51646. + dev_err(&pdev->dev, "could not request IRQ: %d\n", err);
  51647. + goto out_workqueue;
  51648. + }
  51649. +
  51650. + /* initialise the hardware */
  51651. + clk_prepare_enable(clk);
  51652. + bcm2708_wr(bs, SPI_CS, SPI_CS_REN | SPI_CS_CLEAR_RX | SPI_CS_CLEAR_TX);
  51653. +
  51654. + err = spi_register_master(master);
  51655. + if (err) {
  51656. + dev_err(&pdev->dev, "could not register SPI master: %d\n", err);
  51657. + goto out_free_irq;
  51658. + }
  51659. +
  51660. + dev_info(&pdev->dev, "SPI Controller at 0x%08lx (irq %d)\n",
  51661. + (unsigned long)regs->start, irq);
  51662. +
  51663. + return 0;
  51664. +
  51665. +out_free_irq:
  51666. + free_irq(bs->irq, master);
  51667. + clk_disable_unprepare(bs->clk);
  51668. +out_workqueue:
  51669. + destroy_workqueue(bs->workq);
  51670. +out_iounmap:
  51671. + iounmap(bs->base);
  51672. +out_master_put:
  51673. + spi_master_put(master);
  51674. +out_clk_put:
  51675. + clk_put(clk);
  51676. + return err;
  51677. +}
  51678. +
  51679. +static int bcm2708_spi_remove(struct platform_device *pdev)
  51680. +{
  51681. + struct spi_master *master = platform_get_drvdata(pdev);
  51682. + struct bcm2708_spi *bs = spi_master_get_devdata(master);
  51683. +
  51684. + /* reset the hardware and block queue progress */
  51685. + spin_lock_irq(&bs->lock);
  51686. + bs->stopping = true;
  51687. + bcm2708_wr(bs, SPI_CS, SPI_CS_CLEAR_RX | SPI_CS_CLEAR_TX);
  51688. + spin_unlock_irq(&bs->lock);
  51689. +
  51690. + flush_work(&bs->work);
  51691. +
  51692. + clk_disable_unprepare(bs->clk);
  51693. + clk_put(bs->clk);
  51694. + free_irq(bs->irq, master);
  51695. + iounmap(bs->base);
  51696. +
  51697. + spi_unregister_master(master);
  51698. +
  51699. + return 0;
  51700. +}
  51701. +
  51702. +static const struct of_device_id bcm2708_spi_match[] = {
  51703. + { .compatible = "brcm,bcm2708-spi", },
  51704. + {}
  51705. +};
  51706. +MODULE_DEVICE_TABLE(of, bcm2708_spi_match);
  51707. +
  51708. +static struct platform_driver bcm2708_spi_driver = {
  51709. + .driver = {
  51710. + .name = DRV_NAME,
  51711. + .owner = THIS_MODULE,
  51712. + .of_match_table = bcm2708_spi_match,
  51713. + },
  51714. + .probe = bcm2708_spi_probe,
  51715. + .remove = bcm2708_spi_remove,
  51716. +};
  51717. +
  51718. +
  51719. +static int __init bcm2708_spi_init(void)
  51720. +{
  51721. + return platform_driver_probe(&bcm2708_spi_driver, bcm2708_spi_probe);
  51722. +}
  51723. +module_init(bcm2708_spi_init);
  51724. +
  51725. +static void __exit bcm2708_spi_exit(void)
  51726. +{
  51727. + platform_driver_unregister(&bcm2708_spi_driver);
  51728. +}
  51729. +module_exit(bcm2708_spi_exit);
  51730. +
  51731. +
  51732. +//module_platform_driver(bcm2708_spi_driver);
  51733. +
  51734. +MODULE_DESCRIPTION("SPI controller driver for Broadcom BCM2708");
  51735. +MODULE_AUTHOR("Chris Boot <bootc@bootc.net>");
  51736. +MODULE_LICENSE("GPL v2");
  51737. +MODULE_ALIAS("platform:" DRV_NAME);
  51738. diff -Nur linux-3.18.14/drivers/spi/spi-bcm2835.c linux-rpi/drivers/spi/spi-bcm2835.c
  51739. --- linux-3.18.14/drivers/spi/spi-bcm2835.c 2015-05-20 10:04:50.000000000 -0500
  51740. +++ linux-rpi/drivers/spi/spi-bcm2835.c 2015-05-31 14:46:12.493660965 -0500
  51741. @@ -3,6 +3,7 @@
  51742. *
  51743. * Copyright (C) 2012 Chris Boot
  51744. * Copyright (C) 2013 Stephen Warren
  51745. + * Copyright (C) 2015 Martin Sperl
  51746. *
  51747. * This driver is inspired by:
  51748. * spi-ath79.c, Copyright (C) 2009-2011 Gabor Juhos <juhosg@openwrt.org>
  51749. @@ -33,6 +34,7 @@
  51750. #include <linux/module.h>
  51751. #include <linux/of.h>
  51752. #include <linux/of_irq.h>
  51753. +#include <linux/of_gpio.h>
  51754. #include <linux/of_device.h>
  51755. #include <linux/spi/spi.h>
  51756. @@ -70,8 +72,10 @@
  51757. #define BCM2835_SPI_CS_CS_10 0x00000002
  51758. #define BCM2835_SPI_CS_CS_01 0x00000001
  51759. -#define BCM2835_SPI_TIMEOUT_MS 30000
  51760. -#define BCM2835_SPI_MODE_BITS (SPI_CPOL | SPI_CPHA | SPI_CS_HIGH | SPI_NO_CS)
  51761. +#define BCM2835_SPI_POLLING_LIMIT_US 30
  51762. +#define BCM2835_SPI_TIMEOUT_MS 30000
  51763. +#define BCM2835_SPI_MODE_BITS (SPI_CPOL | SPI_CPHA | SPI_CS_HIGH \
  51764. + | SPI_NO_CS | SPI_3WIRE)
  51765. #define DRV_NAME "spi-bcm2835"
  51766. @@ -79,10 +83,10 @@
  51767. void __iomem *regs;
  51768. struct clk *clk;
  51769. int irq;
  51770. - struct completion done;
  51771. const u8 *tx_buf;
  51772. u8 *rx_buf;
  51773. - int len;
  51774. + int tx_len;
  51775. + int rx_len;
  51776. };
  51777. static inline u32 bcm2835_rd(struct bcm2835_spi *bs, unsigned reg)
  51778. @@ -95,205 +99,314 @@
  51779. writel(val, bs->regs + reg);
  51780. }
  51781. -static inline void bcm2835_rd_fifo(struct bcm2835_spi *bs, int len)
  51782. +static inline void bcm2835_rd_fifo(struct bcm2835_spi *bs)
  51783. {
  51784. u8 byte;
  51785. - while (len--) {
  51786. + while ((bs->rx_len) &&
  51787. + (bcm2835_rd(bs, BCM2835_SPI_CS) & BCM2835_SPI_CS_RXD)) {
  51788. byte = bcm2835_rd(bs, BCM2835_SPI_FIFO);
  51789. if (bs->rx_buf)
  51790. *bs->rx_buf++ = byte;
  51791. + bs->rx_len--;
  51792. }
  51793. }
  51794. -static inline void bcm2835_wr_fifo(struct bcm2835_spi *bs, int len)
  51795. +static inline void bcm2835_wr_fifo(struct bcm2835_spi *bs)
  51796. {
  51797. u8 byte;
  51798. - if (len > bs->len)
  51799. - len = bs->len;
  51800. -
  51801. - while (len--) {
  51802. + while ((bs->tx_len) &&
  51803. + (bcm2835_rd(bs, BCM2835_SPI_CS) & BCM2835_SPI_CS_TXD)) {
  51804. byte = bs->tx_buf ? *bs->tx_buf++ : 0;
  51805. bcm2835_wr(bs, BCM2835_SPI_FIFO, byte);
  51806. - bs->len--;
  51807. + bs->tx_len--;
  51808. }
  51809. }
  51810. +static void bcm2835_spi_reset_hw(struct spi_master *master)
  51811. +{
  51812. + struct bcm2835_spi *bs = spi_master_get_devdata(master);
  51813. + u32 cs = bcm2835_rd(bs, BCM2835_SPI_CS);
  51814. +
  51815. + /* Disable SPI interrupts and transfer */
  51816. + cs &= ~(BCM2835_SPI_CS_INTR |
  51817. + BCM2835_SPI_CS_INTD |
  51818. + BCM2835_SPI_CS_TA);
  51819. + /* and reset RX/TX FIFOS */
  51820. + cs |= BCM2835_SPI_CS_CLEAR_RX | BCM2835_SPI_CS_CLEAR_TX;
  51821. +
  51822. + /* and reset the SPI_HW */
  51823. + bcm2835_wr(bs, BCM2835_SPI_CS, cs);
  51824. +}
  51825. +
  51826. static irqreturn_t bcm2835_spi_interrupt(int irq, void *dev_id)
  51827. {
  51828. struct spi_master *master = dev_id;
  51829. struct bcm2835_spi *bs = spi_master_get_devdata(master);
  51830. - u32 cs = bcm2835_rd(bs, BCM2835_SPI_CS);
  51831. - /*
  51832. - * RXR - RX needs Reading. This means 12 (or more) bytes have been
  51833. - * transmitted and hence 12 (or more) bytes have been received.
  51834. - *
  51835. - * The FIFO is 16-bytes deep. We check for this interrupt to keep the
  51836. - * FIFO full; we have a 4-byte-time buffer for IRQ latency. We check
  51837. - * this before DONE (TX empty) just in case we delayed processing this
  51838. - * interrupt for some reason.
  51839. - *
  51840. - * We only check for this case if we have more bytes to TX; at the end
  51841. - * of the transfer, we ignore this pipelining optimization, and let
  51842. - * bcm2835_spi_finish_transfer() drain the RX FIFO.
  51843. + /* Read as many bytes as possible from FIFO */
  51844. + bcm2835_rd_fifo(bs);
  51845. + /* Write as many bytes as possible to FIFO */
  51846. + bcm2835_wr_fifo(bs);
  51847. +
  51848. + /* based on flags decide if we can finish the transfer */
  51849. + if (bcm2835_rd(bs, BCM2835_SPI_CS) & BCM2835_SPI_CS_DONE) {
  51850. + /* Transfer complete - reset SPI HW */
  51851. + bcm2835_spi_reset_hw(master);
  51852. + /* wake up the framework */
  51853. + complete(&master->xfer_completion);
  51854. + }
  51855. +
  51856. + return IRQ_HANDLED;
  51857. +}
  51858. +
  51859. +static int bcm2835_spi_transfer_one_poll(struct spi_master *master,
  51860. + struct spi_device *spi,
  51861. + struct spi_transfer *tfr,
  51862. + u32 cs,
  51863. + unsigned long xfer_time_us)
  51864. +{
  51865. + struct bcm2835_spi *bs = spi_master_get_devdata(master);
  51866. + /* set timeout to 1 second of maximum polling */
  51867. + unsigned long timeout = jiffies + HZ;
  51868. +
  51869. + /* enable HW block without interrupts */
  51870. + bcm2835_wr(bs, BCM2835_SPI_CS, cs | BCM2835_SPI_CS_TA);
  51871. +
  51872. + /* loop until finished the transfer */
  51873. + while (bs->rx_len) {
  51874. + /* read from fifo as much as possible */
  51875. + bcm2835_rd_fifo(bs);
  51876. + /* fill in tx fifo as much as possible */
  51877. + bcm2835_wr_fifo(bs);
  51878. + /* if we still expect some data after the read,
  51879. + * check for a possible timeout
  51880. + */
  51881. + if (bs->rx_len && time_after(jiffies, timeout)) {
  51882. + /* Transfer complete - reset SPI HW */
  51883. + bcm2835_spi_reset_hw(master);
  51884. + /* and return timeout */
  51885. + return -ETIMEDOUT;
  51886. + }
  51887. + }
  51888. +
  51889. + /* Transfer complete - reset SPI HW */
  51890. + bcm2835_spi_reset_hw(master);
  51891. + /* and return without waiting for completion */
  51892. + return 0;
  51893. +}
  51894. +
  51895. +static int bcm2835_spi_transfer_one_irq(struct spi_master *master,
  51896. + struct spi_device *spi,
  51897. + struct spi_transfer *tfr,
  51898. + u32 cs)
  51899. +{
  51900. + struct bcm2835_spi *bs = spi_master_get_devdata(master);
  51901. +
  51902. + /* fill in fifo if we have gpio-cs
  51903. + * note that there have been rare events where the native-CS
  51904. + * flapped for <1us which may change the behaviour
  51905. + * with gpio-cs this does not happen, so it is implemented
  51906. + * only for this case
  51907. */
  51908. - if (bs->len && (cs & BCM2835_SPI_CS_RXR)) {
  51909. - /* Read 12 bytes of data */
  51910. - bcm2835_rd_fifo(bs, 12);
  51911. -
  51912. - /* Write up to 12 bytes */
  51913. - bcm2835_wr_fifo(bs, 12);
  51914. -
  51915. - /*
  51916. - * We must have written something to the TX FIFO due to the
  51917. - * bs->len check above, so cannot be DONE. Hence, return
  51918. - * early. Note that DONE could also be set if we serviced an
  51919. - * RXR interrupt really late.
  51920. + if (gpio_is_valid(spi->cs_gpio)) {
  51921. + /* enable HW block, but without interrupts enabled
  51922. + * this would triggern an immediate interrupt
  51923. */
  51924. - return IRQ_HANDLED;
  51925. + bcm2835_wr(bs, BCM2835_SPI_CS,
  51926. + cs | BCM2835_SPI_CS_TA);
  51927. + /* fill in tx fifo as much as possible */
  51928. + bcm2835_wr_fifo(bs);
  51929. }
  51930. /*
  51931. - * DONE - TX empty. This occurs when we first enable the transfer
  51932. - * since we do not pre-fill the TX FIFO. At any other time, given that
  51933. - * we refill the TX FIFO above based on RXR, and hence ignore DONE if
  51934. - * RXR is set, DONE really does mean end-of-transfer.
  51935. + * Enable the HW block. This will immediately trigger a DONE (TX
  51936. + * empty) interrupt, upon which we will fill the TX FIFO with the
  51937. + * first TX bytes. Pre-filling the TX FIFO here to avoid the
  51938. + * interrupt doesn't work:-(
  51939. */
  51940. - if (cs & BCM2835_SPI_CS_DONE) {
  51941. - if (bs->len) { /* First interrupt in a transfer */
  51942. - bcm2835_wr_fifo(bs, 16);
  51943. - } else { /* Transfer complete */
  51944. - /* Disable SPI interrupts */
  51945. - cs &= ~(BCM2835_SPI_CS_INTR | BCM2835_SPI_CS_INTD);
  51946. - bcm2835_wr(bs, BCM2835_SPI_CS, cs);
  51947. -
  51948. - /*
  51949. - * Wake up bcm2835_spi_transfer_one(), which will call
  51950. - * bcm2835_spi_finish_transfer(), to drain the RX FIFO.
  51951. - */
  51952. - complete(&bs->done);
  51953. - }
  51954. -
  51955. - return IRQ_HANDLED;
  51956. - }
  51957. + cs |= BCM2835_SPI_CS_INTR | BCM2835_SPI_CS_INTD | BCM2835_SPI_CS_TA;
  51958. + bcm2835_wr(bs, BCM2835_SPI_CS, cs);
  51959. - return IRQ_NONE;
  51960. + /* signal that we need to wait for completion */
  51961. + return 1;
  51962. }
  51963. -static int bcm2835_spi_start_transfer(struct spi_device *spi,
  51964. - struct spi_transfer *tfr)
  51965. +static int bcm2835_spi_transfer_one(struct spi_master *master,
  51966. + struct spi_device *spi,
  51967. + struct spi_transfer *tfr)
  51968. {
  51969. - struct bcm2835_spi *bs = spi_master_get_devdata(spi->master);
  51970. + struct bcm2835_spi *bs = spi_master_get_devdata(master);
  51971. unsigned long spi_hz, clk_hz, cdiv;
  51972. - u32 cs = BCM2835_SPI_CS_INTR | BCM2835_SPI_CS_INTD | BCM2835_SPI_CS_TA;
  51973. + unsigned long spi_used_hz, xfer_time_us;
  51974. + u32 cs = bcm2835_rd(bs, BCM2835_SPI_CS);
  51975. + /* set clock */
  51976. spi_hz = tfr->speed_hz;
  51977. clk_hz = clk_get_rate(bs->clk);
  51978. if (spi_hz >= clk_hz / 2) {
  51979. cdiv = 2; /* clk_hz/2 is the fastest we can go */
  51980. } else if (spi_hz) {
  51981. - /* CDIV must be a power of two */
  51982. - cdiv = roundup_pow_of_two(DIV_ROUND_UP(clk_hz, spi_hz));
  51983. + /* CDIV must be a multiple of two */
  51984. + cdiv = DIV_ROUND_UP(clk_hz, spi_hz);
  51985. + cdiv += (cdiv % 2);
  51986. if (cdiv >= 65536)
  51987. cdiv = 0; /* 0 is the slowest we can go */
  51988. - } else
  51989. + } else {
  51990. cdiv = 0; /* 0 is the slowest we can go */
  51991. + }
  51992. + spi_used_hz = cdiv ? (clk_hz / cdiv) : (clk_hz / 65536);
  51993. + bcm2835_wr(bs, BCM2835_SPI_CLK, cdiv);
  51994. + /* handle all the modes */
  51995. + if ((spi->mode & SPI_3WIRE) && (tfr->rx_buf))
  51996. + cs |= BCM2835_SPI_CS_REN;
  51997. if (spi->mode & SPI_CPOL)
  51998. cs |= BCM2835_SPI_CS_CPOL;
  51999. if (spi->mode & SPI_CPHA)
  52000. cs |= BCM2835_SPI_CS_CPHA;
  52001. - if (!(spi->mode & SPI_NO_CS)) {
  52002. - if (spi->mode & SPI_CS_HIGH) {
  52003. - cs |= BCM2835_SPI_CS_CSPOL;
  52004. - cs |= BCM2835_SPI_CS_CSPOL0 << spi->chip_select;
  52005. - }
  52006. -
  52007. - cs |= spi->chip_select;
  52008. - }
  52009. + /* for gpio_cs set dummy CS so that no HW-CS get changed
  52010. + * we can not run this in bcm2835_spi_set_cs, as it does
  52011. + * not get called for cs_gpio cases, so we need to do it here
  52012. + */
  52013. + if (gpio_is_valid(spi->cs_gpio) || (spi->mode & SPI_NO_CS))
  52014. + cs |= BCM2835_SPI_CS_CS_10 | BCM2835_SPI_CS_CS_01;
  52015. - reinit_completion(&bs->done);
  52016. + /* set transmit buffers and length */
  52017. bs->tx_buf = tfr->tx_buf;
  52018. bs->rx_buf = tfr->rx_buf;
  52019. - bs->len = tfr->len;
  52020. + bs->tx_len = tfr->len;
  52021. + bs->rx_len = tfr->len;
  52022. - bcm2835_wr(bs, BCM2835_SPI_CLK, cdiv);
  52023. - /*
  52024. - * Enable the HW block. This will immediately trigger a DONE (TX
  52025. - * empty) interrupt, upon which we will fill the TX FIFO with the
  52026. - * first TX bytes. Pre-filling the TX FIFO here to avoid the
  52027. - * interrupt doesn't work:-(
  52028. - */
  52029. - bcm2835_wr(bs, BCM2835_SPI_CS, cs);
  52030. + /* calculate the estimated time in us the transfer runs */
  52031. + xfer_time_us = tfr->len
  52032. + * 9 /* clocks/byte - SPI-HW waits 1 clock after each byte */
  52033. + * 1000000 / spi_used_hz;
  52034. +
  52035. + /* for short requests run polling*/
  52036. + if (xfer_time_us <= BCM2835_SPI_POLLING_LIMIT_US)
  52037. + return bcm2835_spi_transfer_one_poll(master, spi, tfr,
  52038. + cs, xfer_time_us);
  52039. - return 0;
  52040. + return bcm2835_spi_transfer_one_irq(master, spi, tfr, cs);
  52041. }
  52042. -static int bcm2835_spi_finish_transfer(struct spi_device *spi,
  52043. - struct spi_transfer *tfr, bool cs_change)
  52044. +static void bcm2835_spi_handle_err(struct spi_master *master,
  52045. + struct spi_message *msg)
  52046. {
  52047. - struct bcm2835_spi *bs = spi_master_get_devdata(spi->master);
  52048. - u32 cs = bcm2835_rd(bs, BCM2835_SPI_CS);
  52049. -
  52050. - /* Drain RX FIFO */
  52051. - while (cs & BCM2835_SPI_CS_RXD) {
  52052. - bcm2835_rd_fifo(bs, 1);
  52053. - cs = bcm2835_rd(bs, BCM2835_SPI_CS);
  52054. - }
  52055. -
  52056. - if (tfr->delay_usecs)
  52057. - udelay(tfr->delay_usecs);
  52058. -
  52059. - if (cs_change)
  52060. - /* Clear TA flag */
  52061. - bcm2835_wr(bs, BCM2835_SPI_CS, cs & ~BCM2835_SPI_CS_TA);
  52062. -
  52063. - return 0;
  52064. + bcm2835_spi_reset_hw(master);
  52065. }
  52066. -static int bcm2835_spi_transfer_one(struct spi_master *master,
  52067. - struct spi_message *mesg)
  52068. +static void bcm2835_spi_set_cs(struct spi_device *spi, bool gpio_level)
  52069. {
  52070. - struct bcm2835_spi *bs = spi_master_get_devdata(master);
  52071. - struct spi_transfer *tfr;
  52072. - struct spi_device *spi = mesg->spi;
  52073. - int err = 0;
  52074. - unsigned int timeout;
  52075. - bool cs_change;
  52076. -
  52077. - list_for_each_entry(tfr, &mesg->transfers, transfer_list) {
  52078. - err = bcm2835_spi_start_transfer(spi, tfr);
  52079. - if (err)
  52080. - goto out;
  52081. -
  52082. - timeout = wait_for_completion_timeout(&bs->done,
  52083. - msecs_to_jiffies(BCM2835_SPI_TIMEOUT_MS));
  52084. - if (!timeout) {
  52085. - err = -ETIMEDOUT;
  52086. - goto out;
  52087. - }
  52088. + /*
  52089. + * we can assume that we are "native" as per spi_set_cs
  52090. + * calling us ONLY when cs_gpio is not set
  52091. + * we can also assume that we are CS < 3 as per bcm2835_spi_setup
  52092. + * we would not get called because of error handling there.
  52093. + * the level passed is the electrical level not enabled/disabled
  52094. + * so it has to get translated back to enable/disable
  52095. + * see spi_set_cs in spi.c for the implementation
  52096. + */
  52097. - cs_change = tfr->cs_change ||
  52098. - list_is_last(&tfr->transfer_list, &mesg->transfers);
  52099. + struct spi_master *master = spi->master;
  52100. + struct bcm2835_spi *bs = spi_master_get_devdata(master);
  52101. + u32 cs = bcm2835_rd(bs, BCM2835_SPI_CS);
  52102. + bool enable;
  52103. - err = bcm2835_spi_finish_transfer(spi, tfr, cs_change);
  52104. - if (err)
  52105. - goto out;
  52106. + /* calculate the enable flag from the passed gpio_level */
  52107. + enable = (spi->mode & SPI_CS_HIGH) ? gpio_level : !gpio_level;
  52108. - mesg->actual_length += (tfr->len - bs->len);
  52109. + /* set flags for "reverse" polarity in the registers */
  52110. + if (spi->mode & SPI_CS_HIGH) {
  52111. + /* set the correct CS-bits */
  52112. + cs |= BCM2835_SPI_CS_CSPOL;
  52113. + cs |= BCM2835_SPI_CS_CSPOL0 << spi->chip_select;
  52114. + } else {
  52115. + /* clean the CS-bits */
  52116. + cs &= ~BCM2835_SPI_CS_CSPOL;
  52117. + cs &= ~(BCM2835_SPI_CS_CSPOL0 << spi->chip_select);
  52118. + }
  52119. +
  52120. + /* select the correct chip_select depending on disabled/enabled */
  52121. + if (enable) {
  52122. + /* set cs correctly */
  52123. + if (spi->mode & SPI_NO_CS) {
  52124. + /* use the "undefined" chip-select */
  52125. + cs |= BCM2835_SPI_CS_CS_10 | BCM2835_SPI_CS_CS_01;
  52126. + } else {
  52127. + /* set the chip select */
  52128. + cs &= ~(BCM2835_SPI_CS_CS_10 | BCM2835_SPI_CS_CS_01);
  52129. + cs |= spi->chip_select;
  52130. + }
  52131. + } else {
  52132. + /* disable CSPOL which puts HW-CS into deselected state */
  52133. + cs &= ~BCM2835_SPI_CS_CSPOL;
  52134. + /* use the "undefined" chip-select as precaution */
  52135. + cs |= BCM2835_SPI_CS_CS_10 | BCM2835_SPI_CS_CS_01;
  52136. }
  52137. -out:
  52138. - /* Clear FIFOs, and disable the HW block */
  52139. - bcm2835_wr(bs, BCM2835_SPI_CS,
  52140. - BCM2835_SPI_CS_CLEAR_RX | BCM2835_SPI_CS_CLEAR_TX);
  52141. - mesg->status = err;
  52142. - spi_finalize_current_message(master);
  52143. + /* finally set the calculated flags in SPI_CS */
  52144. + bcm2835_wr(bs, BCM2835_SPI_CS, cs);
  52145. +}
  52146. +
  52147. +static int chip_match_name(struct gpio_chip *chip, void *data)
  52148. +{
  52149. + return !strcmp(chip->label, data);
  52150. +}
  52151. +
  52152. +static int bcm2835_spi_setup(struct spi_device *spi)
  52153. +{
  52154. + int err;
  52155. + struct gpio_chip *chip;
  52156. + /*
  52157. + * sanity checking the native-chipselects
  52158. + */
  52159. + if (spi->mode & SPI_NO_CS)
  52160. + return 0;
  52161. + if (gpio_is_valid(spi->cs_gpio))
  52162. + return 0;
  52163. + if (spi->chip_select > 1) {
  52164. + /* error in the case of native CS requested with CS > 1
  52165. + * officially there is a CS2, but it is not documented
  52166. + * which GPIO is connected with that...
  52167. + */
  52168. + dev_err(&spi->dev,
  52169. + "setup: only two native chip-selects are supported\n");
  52170. + return -EINVAL;
  52171. + }
  52172. + /* now translate native cs to GPIO */
  52173. +
  52174. + /* get the gpio chip for the base */
  52175. + chip = gpiochip_find("pinctrl-bcm2835", chip_match_name);
  52176. + if (!chip)
  52177. + return 0;
  52178. +
  52179. + /* and calculate the real CS */
  52180. + spi->cs_gpio = chip->base + 8 - spi->chip_select;
  52181. +
  52182. + /* and set up the "mode" and level */
  52183. + dev_info(&spi->dev, "setting up native-CS%i as GPIO %i\n",
  52184. + spi->chip_select, spi->cs_gpio);
  52185. +
  52186. + /* set up GPIO as output and pull to the correct level */
  52187. + err = gpio_direction_output(spi->cs_gpio,
  52188. + (spi->mode & SPI_CS_HIGH) ? 0 : 1);
  52189. + if (err) {
  52190. + dev_err(&spi->dev,
  52191. + "could not set CS%i gpio %i as output: %i",
  52192. + spi->chip_select, spi->cs_gpio, err);
  52193. + return err;
  52194. + }
  52195. + /* the implementation of pinctrl-bcm2835 currently does not
  52196. + * set the GPIO value when using gpio_direction_output
  52197. + * so we are setting it here explicitly
  52198. + */
  52199. + gpio_set_value(spi->cs_gpio, (spi->mode & SPI_CS_HIGH) ? 0 : 1);
  52200. return 0;
  52201. }
  52202. @@ -316,13 +429,14 @@
  52203. master->mode_bits = BCM2835_SPI_MODE_BITS;
  52204. master->bits_per_word_mask = SPI_BPW_MASK(8);
  52205. master->num_chipselect = 3;
  52206. - master->transfer_one_message = bcm2835_spi_transfer_one;
  52207. + master->setup = bcm2835_spi_setup;
  52208. + master->set_cs = bcm2835_spi_set_cs;
  52209. + master->transfer_one = bcm2835_spi_transfer_one;
  52210. + //master->handle_err = bcm2835_spi_handle_err;
  52211. master->dev.of_node = pdev->dev.of_node;
  52212. bs = spi_master_get_devdata(master);
  52213. - init_completion(&bs->done);
  52214. -
  52215. res = platform_get_resource(pdev, IORESOURCE_MEM, 0);
  52216. bs->regs = devm_ioremap_resource(&pdev->dev, res);
  52217. if (IS_ERR(bs->regs)) {
  52218. @@ -347,13 +461,13 @@
  52219. clk_prepare_enable(bs->clk);
  52220. err = devm_request_irq(&pdev->dev, bs->irq, bcm2835_spi_interrupt, 0,
  52221. - dev_name(&pdev->dev), master);
  52222. + dev_name(&pdev->dev), master);
  52223. if (err) {
  52224. dev_err(&pdev->dev, "could not request IRQ: %d\n", err);
  52225. goto out_clk_disable;
  52226. }
  52227. - /* initialise the hardware */
  52228. + /* initialise the hardware with the default polarities */
  52229. bcm2835_wr(bs, BCM2835_SPI_CS,
  52230. BCM2835_SPI_CS_CLEAR_RX | BCM2835_SPI_CS_CLEAR_TX);
  52231. diff -Nur linux-3.18.14/drivers/staging/fbtft/fb_agm1264k-fl.c linux-rpi/drivers/staging/fbtft/fb_agm1264k-fl.c
  52232. --- linux-3.18.14/drivers/staging/fbtft/fb_agm1264k-fl.c 1969-12-31 18:00:00.000000000 -0600
  52233. +++ linux-rpi/drivers/staging/fbtft/fb_agm1264k-fl.c 2015-05-31 14:46:12.565660964 -0500
  52234. @@ -0,0 +1,462 @@
  52235. +/*
  52236. + * FB driver for Two KS0108 LCD controllers in AGM1264K-FL display
  52237. + *
  52238. + * Copyright (C) 2014 ololoshka2871
  52239. + *
  52240. + * This program is free software; you can redistribute it and/or modify
  52241. + * it under the terms of the GNU General Public License as published by
  52242. + * the Free Software Foundation; either version 2 of the License, or
  52243. + * (at your option) any later version.
  52244. + *
  52245. + * This program is distributed in the hope that it will be useful,
  52246. + * but WITHOUT ANY WARRANTY; without even the implied warranty of
  52247. + * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
  52248. + * GNU General Public License for more details.
  52249. + */
  52250. +
  52251. +#include <linux/module.h>
  52252. +#include <linux/kernel.h>
  52253. +#include <linux/init.h>
  52254. +#include <linux/gpio.h>
  52255. +#include <linux/delay.h>
  52256. +#include <linux/slab.h>
  52257. +
  52258. +#include "fbtft.h"
  52259. +
  52260. +/* Uncomment text line to use negative image on display */
  52261. +/*#define NEGATIVE*/
  52262. +
  52263. +#define WHITE 0xff
  52264. +#define BLACK 0
  52265. +
  52266. +#define DRVNAME "fb_agm1264k-fl"
  52267. +#define WIDTH 64
  52268. +#define HEIGHT 64
  52269. +#define TOTALWIDTH (WIDTH * 2) /* because 2 x ks0108 in one display */
  52270. +#define FPS 20
  52271. +
  52272. +#define EPIN gpio.wr
  52273. +#define RS gpio.dc
  52274. +#define RW gpio.aux[2]
  52275. +#define CS0 gpio.aux[0]
  52276. +#define CS1 gpio.aux[1]
  52277. +
  52278. +
  52279. +/* diffusing error (“Floyd-Steinberg”) */
  52280. +#define DIFFUSING_MATRIX_WIDTH 2
  52281. +#define DIFFUSING_MATRIX_HEIGHT 2
  52282. +
  52283. +static const signed char
  52284. +diffusing_matrix[DIFFUSING_MATRIX_WIDTH][DIFFUSING_MATRIX_HEIGHT] = {
  52285. + {-1, 3},
  52286. + {3, 2},
  52287. +};
  52288. +
  52289. +static const unsigned char gamma_correction_table[] = {
  52290. +0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 1, 1, 1, 1, 1, 1, 1, 1,
  52291. +1, 1, 2, 2, 2, 2, 2, 2, 2, 3, 3, 3, 3, 3, 4, 4, 4, 4, 5, 5, 5, 5, 6,
  52292. +6, 6, 6, 7, 7, 7, 8, 8, 8, 9, 9, 9, 10, 10, 11, 11, 11, 12, 12, 13,
  52293. +13, 13, 14, 14, 15, 15, 16, 16, 17, 17, 18, 18, 19, 19, 20, 20, 21,
  52294. +22, 22, 23, 23, 24, 25, 25, 26, 26, 27, 28, 28, 29, 30, 30, 31, 32,
  52295. +33, 33, 34, 35, 35, 36, 37, 38, 39, 39, 40, 41, 42, 43, 43, 44, 45,
  52296. +46, 47, 48, 49, 49, 50, 51, 52, 53, 54, 55, 56, 57, 58, 59, 60, 61,
  52297. +62, 63, 64, 65, 66, 67, 68, 69, 70, 71, 73, 74, 75, 76, 77, 78, 79, 81,
  52298. +82, 83, 84, 85, 87, 88, 89, 90, 91, 93, 94, 95, 97, 98, 99, 100, 102,
  52299. +103, 105, 106, 107, 109, 110, 111, 113, 114, 116, 117, 119, 120, 121,
  52300. +123, 124, 126, 127, 129, 130, 132, 133, 135, 137, 138, 140, 141, 143,
  52301. +145, 146, 148, 149, 151, 153, 154, 156, 158, 159, 161, 163, 165, 166,
  52302. +168, 170, 172, 173, 175, 177, 179, 181, 182, 184, 186, 188, 190, 192,
  52303. +194, 196, 197, 199, 201, 203, 205, 207, 209, 211, 213, 215, 217, 219,
  52304. +221, 223, 225, 227, 229, 231, 234, 236, 238, 240, 242, 244, 246, 248,
  52305. +251, 253, 255
  52306. +};
  52307. +
  52308. +static int init_display(struct fbtft_par *par)
  52309. +{
  52310. + u8 i;
  52311. +
  52312. + fbtft_par_dbg(DEBUG_INIT_DISPLAY, par, "%s()\n", __func__);
  52313. +
  52314. + par->fbtftops.reset(par);
  52315. +
  52316. + for (i = 0; i < 2; ++i) {
  52317. + write_reg(par, i, 0x3f); /* display on */
  52318. + write_reg(par, i, 0x40); /* set x to 0 */
  52319. + write_reg(par, i, 0xb0); /* set page to 0 */
  52320. + write_reg(par, i, 0xc0); /* set start line to 0 */
  52321. + }
  52322. +
  52323. + return 0;
  52324. +}
  52325. +
  52326. +static void reset(struct fbtft_par *par)
  52327. +{
  52328. + if (par->gpio.reset == -1)
  52329. + return;
  52330. +
  52331. + fbtft_dev_dbg(DEBUG_RESET, par, par->info->device, "%s()\n", __func__);
  52332. +
  52333. + gpio_set_value(par->gpio.reset, 0);
  52334. + udelay(20);
  52335. + gpio_set_value(par->gpio.reset, 1);
  52336. + mdelay(120);
  52337. +}
  52338. +
  52339. +/* Check if all necessary GPIOS defined */
  52340. +static int verify_gpios(struct fbtft_par *par)
  52341. +{
  52342. + int i;
  52343. +
  52344. + fbtft_dev_dbg(DEBUG_VERIFY_GPIOS, par, par->info->device,
  52345. + "%s()\n", __func__);
  52346. +
  52347. + if (par->EPIN < 0) {
  52348. + dev_err(par->info->device,
  52349. + "Missing info about 'wr' (aka E) gpio. Aborting.\n");
  52350. + return -EINVAL;
  52351. + }
  52352. + for (i = 0; i < 8; ++i) {
  52353. + if (par->gpio.db[i] < 0) {
  52354. + dev_err(par->info->device,
  52355. + "Missing info about 'db[%i]' gpio. Aborting.\n",
  52356. + i);
  52357. + return -EINVAL;
  52358. + }
  52359. + }
  52360. + if (par->CS0 < 0) {
  52361. + dev_err(par->info->device,
  52362. + "Missing info about 'cs0' gpio. Aborting.\n");
  52363. + return -EINVAL;
  52364. + }
  52365. + if (par->CS1 < 0) {
  52366. + dev_err(par->info->device,
  52367. + "Missing info about 'cs1' gpio. Aborting.\n");
  52368. + return -EINVAL;
  52369. + }
  52370. + if (par->RW < 0) {
  52371. + dev_err(par->info->device,
  52372. + "Missing info about 'rw' gpio. Aborting.\n");
  52373. + return -EINVAL;
  52374. + }
  52375. +
  52376. + return 0;
  52377. +}
  52378. +
  52379. +static unsigned long
  52380. +request_gpios_match(struct fbtft_par *par, const struct fbtft_gpio *gpio)
  52381. +{
  52382. + fbtft_dev_dbg(DEBUG_REQUEST_GPIOS_MATCH, par, par->info->device,
  52383. + "%s('%s')\n", __func__, gpio->name);
  52384. +
  52385. + if (strcasecmp(gpio->name, "wr") == 0) {
  52386. + /* left ks0108 E pin */
  52387. + par->EPIN = gpio->gpio;
  52388. + return GPIOF_OUT_INIT_LOW;
  52389. + } else if (strcasecmp(gpio->name, "cs0") == 0) {
  52390. + /* left ks0108 controller pin */
  52391. + par->CS0 = gpio->gpio;
  52392. + return GPIOF_OUT_INIT_HIGH;
  52393. + } else if (strcasecmp(gpio->name, "cs1") == 0) {
  52394. + /* right ks0108 controller pin */
  52395. + par->CS1 = gpio->gpio;
  52396. + return GPIOF_OUT_INIT_HIGH;
  52397. + }
  52398. +
  52399. + /* if write (rw = 0) e(1->0) perform write */
  52400. + /* if read (rw = 1) e(0->1) set data on D0-7*/
  52401. + else if (strcasecmp(gpio->name, "rw") == 0) {
  52402. + par->RW = gpio->gpio;
  52403. + return GPIOF_OUT_INIT_LOW;
  52404. + }
  52405. +
  52406. + return FBTFT_GPIO_NO_MATCH;
  52407. +}
  52408. +
  52409. +/* This function oses to enter commands
  52410. + * first byte - destination controller 0 or 1
  52411. + * folowing - commands
  52412. + */
  52413. +static void write_reg8_bus8(struct fbtft_par *par, int len, ...)
  52414. +{
  52415. + va_list args;
  52416. + int i, ret;
  52417. + u8 *buf = (u8 *)par->buf;
  52418. +
  52419. + if (unlikely(par->debug & DEBUG_WRITE_REGISTER)) {
  52420. + va_start(args, len);
  52421. + for (i = 0; i < len; i++)
  52422. + buf[i] = (u8)va_arg(args, unsigned int);
  52423. +
  52424. + va_end(args);
  52425. + fbtft_par_dbg_hex(DEBUG_WRITE_REGISTER, par,
  52426. + par->info->device, u8, buf, len, "%s: ", __func__);
  52427. + }
  52428. +
  52429. + va_start(args, len);
  52430. +
  52431. + *buf = (u8)va_arg(args, unsigned int);
  52432. +
  52433. + if (*buf > 1) {
  52434. + va_end(args);
  52435. + dev_err(par->info->device, "%s: Incorrect chip sellect request (%d)\n",
  52436. + __func__, *buf);
  52437. + return;
  52438. + }
  52439. +
  52440. + /* select chip */
  52441. + if (*buf) {
  52442. + /* cs1 */
  52443. + gpio_set_value(par->CS0, 1);
  52444. + gpio_set_value(par->CS1, 0);
  52445. + } else {
  52446. + /* cs0 */
  52447. + gpio_set_value(par->CS0, 0);
  52448. + gpio_set_value(par->CS1, 1);
  52449. + }
  52450. +
  52451. + gpio_set_value(par->RS, 0); /* RS->0 (command mode) */
  52452. + len--;
  52453. +
  52454. + if (len) {
  52455. + i = len;
  52456. + while (i--)
  52457. + *buf++ = (u8)va_arg(args, unsigned int);
  52458. + ret = par->fbtftops.write(par, par->buf, len * (sizeof(u8)));
  52459. + if (ret < 0) {
  52460. + va_end(args);
  52461. + dev_err(par->info->device, "%s: write() failed and returned %d\n",
  52462. + __func__, ret);
  52463. + return;
  52464. + }
  52465. + }
  52466. +
  52467. + va_end(args);
  52468. +}
  52469. +
  52470. +static struct
  52471. +{
  52472. + int xs, ys_page, xe, ye_page;
  52473. +} addr_win;
  52474. +
  52475. +/* save display writing zone */
  52476. +static void set_addr_win(struct fbtft_par *par, int xs, int ys, int xe, int ye)
  52477. +{
  52478. + addr_win.xs = xs;
  52479. + addr_win.ys_page = ys / 8;
  52480. + addr_win.xe = xe;
  52481. + addr_win.ye_page = ye / 8;
  52482. +
  52483. + fbtft_par_dbg(DEBUG_SET_ADDR_WIN, par,
  52484. + "%s(xs=%d, ys_page=%d, xe=%d, ye_page=%d)\n", __func__,
  52485. + addr_win.xs, addr_win.ys_page, addr_win.xe, addr_win.ye_page);
  52486. +}
  52487. +
  52488. +static void
  52489. +construct_line_bitmap(struct fbtft_par *par, u8 *dest, signed short *src,
  52490. + int xs, int xe, int y)
  52491. +{
  52492. + int x, i;
  52493. +
  52494. + for (x = xs; x < xe; ++x) {
  52495. + u8 res = 0;
  52496. +
  52497. + for (i = 0; i < 8; i++)
  52498. + if (src[(y * 8 + i) * par->info->var.xres + x])
  52499. + res |= 1 << i;
  52500. +#ifdef NEGATIVE
  52501. + *dest++ = res;
  52502. +#else
  52503. + *dest++ = ~res;
  52504. +#endif
  52505. + }
  52506. +}
  52507. +
  52508. +static int write_vmem(struct fbtft_par *par, size_t offset, size_t len)
  52509. +{
  52510. + u16 *vmem16 = (u16 *)par->info->screen_base;
  52511. + u8 *buf = par->txbuf.buf;
  52512. + int x, y;
  52513. + int ret = 0;
  52514. +
  52515. + /* buffer to convert RGB565 -> grayscale16 -> Ditherd image 1bpp */
  52516. + signed short *convert_buf = kmalloc(par->info->var.xres *
  52517. + par->info->var.yres * sizeof(signed short), GFP_NOIO);
  52518. +
  52519. + fbtft_par_dbg(DEBUG_WRITE_VMEM, par, "%s()\n", __func__);
  52520. +
  52521. + /* converting to grayscale16 */
  52522. + for (x = 0; x < par->info->var.xres; ++x)
  52523. + for (y = 0; y < par->info->var.yres; ++y) {
  52524. + u16 pixel = vmem16[y * par->info->var.xres + x];
  52525. + u16 b = pixel & 0x1f;
  52526. + u16 g = (pixel & (0x3f << 5)) >> 5;
  52527. + u16 r = (pixel & (0x1f << (5 + 6))) >> (5 + 6);
  52528. +
  52529. + pixel = (299 * r + 587 * g + 114 * b) / 200;
  52530. + if (pixel > 255)
  52531. + pixel = 255;
  52532. +
  52533. + /* gamma-correction by table */
  52534. + convert_buf[y * par->info->var.xres + x] =
  52535. + (signed short)gamma_correction_table[pixel];
  52536. + }
  52537. +
  52538. + /* Image Dithering */
  52539. + for (x = 0; x < par->info->var.xres; ++x)
  52540. + for (y = 0; y < par->info->var.yres; ++y) {
  52541. + signed short pixel =
  52542. + convert_buf[y * par->info->var.xres + x];
  52543. + signed short error_b = pixel - BLACK;
  52544. + signed short error_w = pixel - WHITE;
  52545. + signed short error;
  52546. + u16 i, j;
  52547. +
  52548. + /* what color close? */
  52549. + if (abs(error_b) >= abs(error_w)) {
  52550. + /* white */
  52551. + error = error_w;
  52552. + pixel = 0xff;
  52553. + } else {
  52554. + /* black */
  52555. + error = error_b;
  52556. + pixel = 0;
  52557. + }
  52558. +
  52559. + error /= 8;
  52560. +
  52561. + /* diffusion matrix row */
  52562. + for (i = 0; i < DIFFUSING_MATRIX_WIDTH; ++i)
  52563. + /* diffusion matrix column */
  52564. + for (j = 0; j < DIFFUSING_MATRIX_HEIGHT; ++j) {
  52565. + signed short *write_pos;
  52566. + signed char coeff;
  52567. +
  52568. + /* skip pixels out of zone */
  52569. + if (x + i < 0 ||
  52570. + x + i >= par->info->var.xres
  52571. + || y + j >= par->info->var.yres)
  52572. + continue;
  52573. + write_pos = &convert_buf[
  52574. + (y + j) * par->info->var.xres +
  52575. + x + i];
  52576. + coeff = diffusing_matrix[i][j];
  52577. + if (coeff == -1)
  52578. + /* pixel itself */
  52579. + *write_pos = pixel;
  52580. + else {
  52581. + signed short p = *write_pos +
  52582. + error * coeff;
  52583. +
  52584. + if (p > WHITE)
  52585. + p = WHITE;
  52586. + if (p < BLACK)
  52587. + p = BLACK;
  52588. + *write_pos = p;
  52589. + }
  52590. + }
  52591. + }
  52592. +
  52593. + /* 1 string = 2 pages */
  52594. + for (y = addr_win.ys_page; y <= addr_win.ye_page; ++y) {
  52595. + /* left half of display */
  52596. + if (addr_win.xs < par->info->var.xres / 2) {
  52597. + construct_line_bitmap(par, buf, convert_buf,
  52598. + addr_win.xs, par->info->var.xres / 2, y);
  52599. +
  52600. + len = par->info->var.xres / 2 - addr_win.xs;
  52601. +
  52602. + /* select left side (sc0)
  52603. + * set addr
  52604. + */
  52605. + write_reg(par, 0x00, (1 << 6) | (u8)addr_win.xs);
  52606. + write_reg(par, 0x00, (0x17 << 3) | (u8)y);
  52607. +
  52608. + /* write bitmap */
  52609. + gpio_set_value(par->RS, 1); /* RS->1 (data mode) */
  52610. + ret = par->fbtftops.write(par, buf, len);
  52611. + if (ret < 0)
  52612. + dev_err(par->info->device,
  52613. + "%s: write failed and returned: %d\n",
  52614. + __func__, ret);
  52615. + }
  52616. + /* right half of display */
  52617. + if (addr_win.xe >= par->info->var.xres / 2) {
  52618. + construct_line_bitmap(par, buf,
  52619. + convert_buf, par->info->var.xres / 2,
  52620. + addr_win.xe + 1, y);
  52621. +
  52622. + len = addr_win.xe + 1 - par->info->var.xres / 2;
  52623. +
  52624. + /* select right side (sc1)
  52625. + * set addr
  52626. + */
  52627. + write_reg(par, 0x01, (1 << 6));
  52628. + write_reg(par, 0x01, (0x17 << 3) | (u8)y);
  52629. +
  52630. + /* write bitmap */
  52631. + gpio_set_value(par->RS, 1); /* RS->1 (data mode) */
  52632. + par->fbtftops.write(par, buf, len);
  52633. + if (ret < 0)
  52634. + dev_err(par->info->device,
  52635. + "%s: write failed and returned: %d\n",
  52636. + __func__, ret);
  52637. + }
  52638. + }
  52639. + kfree(convert_buf);
  52640. +
  52641. + gpio_set_value(par->CS0, 1);
  52642. + gpio_set_value(par->CS1, 1);
  52643. +
  52644. + return ret;
  52645. +}
  52646. +
  52647. +static int write(struct fbtft_par *par, void *buf, size_t len)
  52648. +{
  52649. + fbtft_par_dbg_hex(DEBUG_WRITE, par, par->info->device, u8, buf, len,
  52650. + "%s(len=%d): ", __func__, len);
  52651. +
  52652. + gpio_set_value(par->RW, 0); /* set write mode */
  52653. +
  52654. +
  52655. + while (len--) {
  52656. + u8 i, data;
  52657. +
  52658. + data = *(u8 *) buf++;
  52659. +
  52660. + /* set data bus */
  52661. + for (i = 0; i < 8; ++i)
  52662. + gpio_set_value(par->gpio.db[i], data & (1 << i));
  52663. + /* set E */
  52664. + gpio_set_value(par->EPIN, 1);
  52665. + udelay(5);
  52666. + /* unset E - write */
  52667. + gpio_set_value(par->EPIN, 0);
  52668. + udelay(1);
  52669. + }
  52670. +
  52671. + return 0;
  52672. +}
  52673. +
  52674. +static struct fbtft_display display = {
  52675. + .regwidth = 8,
  52676. + .width = TOTALWIDTH,
  52677. + .height = HEIGHT,
  52678. + .fps = FPS,
  52679. + .fbtftops = {
  52680. + .init_display = init_display,
  52681. + .set_addr_win = set_addr_win,
  52682. + .verify_gpios = verify_gpios,
  52683. + .request_gpios_match = request_gpios_match,
  52684. + .reset = reset,
  52685. + .write = write,
  52686. + .write_register = write_reg8_bus8,
  52687. + .write_vmem = write_vmem,
  52688. + },
  52689. +};
  52690. +FBTFT_REGISTER_DRIVER(DRVNAME, "displaytronic,fb_agm1264k-fl", &display);
  52691. +
  52692. +MODULE_ALIAS("platform:" DRVNAME);
  52693. +
  52694. +MODULE_DESCRIPTION("Two KS0108 LCD controllers in AGM1264K-FL display");
  52695. +MODULE_AUTHOR("ololoshka2871");
  52696. +MODULE_LICENSE("GPL");
  52697. diff -Nur linux-3.18.14/drivers/staging/fbtft/fb_bd663474.c linux-rpi/drivers/staging/fbtft/fb_bd663474.c
  52698. --- linux-3.18.14/drivers/staging/fbtft/fb_bd663474.c 1969-12-31 18:00:00.000000000 -0600
  52699. +++ linux-rpi/drivers/staging/fbtft/fb_bd663474.c 2015-05-31 14:46:12.565660964 -0500
  52700. @@ -0,0 +1,193 @@
  52701. +/*
  52702. + * FB driver for the uPD161704 LCD Controller
  52703. + *
  52704. + * Copyright (C) 2014 Seong-Woo Kim
  52705. + *
  52706. + * Based on fb_ili9325.c by Noralf Tronnes
  52707. + * Based on ili9325.c by Jeroen Domburg
  52708. + * Init code from UTFT library by Henning Karlsen
  52709. + *
  52710. + * This program is free software; you can redistribute it and/or modify
  52711. + * it under the terms of the GNU General Public License as published by
  52712. + * the Free Software Foundation; either version 2 of the License, or
  52713. + * (at your option) any later version.
  52714. + *
  52715. + * This program is distributed in the hope that it will be useful,
  52716. + * but WITHOUT ANY WARRANTY; without even the implied warranty of
  52717. + * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
  52718. + * GNU General Public License for more details.
  52719. + *
  52720. + * You should have received a copy of the GNU General Public License
  52721. + * along with this program; if not, write to the Free Software
  52722. + * Foundation, Inc., 675 Mass Ave, Cambridge, MA 02139, USA.
  52723. + */
  52724. +
  52725. +#include <linux/module.h>
  52726. +#include <linux/kernel.h>
  52727. +#include <linux/init.h>
  52728. +#include <linux/gpio.h>
  52729. +#include <linux/delay.h>
  52730. +
  52731. +#include "fbtft.h"
  52732. +
  52733. +#define DRVNAME "fb_bd663474"
  52734. +#define WIDTH 240
  52735. +#define HEIGHT 320
  52736. +#define BPP 16
  52737. +
  52738. +static int init_display(struct fbtft_par *par)
  52739. +{
  52740. + fbtft_par_dbg(DEBUG_INIT_DISPLAY, par, "%s()\n", __func__);
  52741. +
  52742. + if (par->gpio.cs != -1)
  52743. + gpio_set_value(par->gpio.cs, 0); /* Activate chip */
  52744. +
  52745. + par->fbtftops.reset(par);
  52746. +
  52747. + /* Initialization sequence from Lib_UTFT */
  52748. +
  52749. + /* oscillator start */
  52750. + write_reg(par, 0x000,0x0001); /*oscillator 0: stop, 1: operation */
  52751. + mdelay(10);
  52752. +
  52753. + /* Power settings */
  52754. + write_reg(par, 0x100, 0x0000 ); /* power supply setup */
  52755. + write_reg(par, 0x101, 0x0000 );
  52756. + write_reg(par, 0x102, 0x3110 );
  52757. + write_reg(par, 0x103, 0xe200 );
  52758. + write_reg(par, 0x110, 0x009d );
  52759. + write_reg(par, 0x111, 0x0022 );
  52760. + write_reg(par, 0x100, 0x0120 );
  52761. + mdelay( 20 );
  52762. +
  52763. + write_reg(par, 0x100, 0x3120 );
  52764. + mdelay( 80 );
  52765. + /* Display control */
  52766. + write_reg(par, 0x001, 0x0100 );
  52767. + write_reg(par, 0x002, 0x0000 );
  52768. + write_reg(par, 0x003, 0x1230 );
  52769. + write_reg(par, 0x006, 0x0000 );
  52770. + write_reg(par, 0x007, 0x0101 );
  52771. + write_reg(par, 0x008, 0x0808 );
  52772. + write_reg(par, 0x009, 0x0000 );
  52773. + write_reg(par, 0x00b, 0x0000 );
  52774. + write_reg(par, 0x00c, 0x0000 );
  52775. + write_reg(par, 0x00d, 0x0018 );
  52776. + /* LTPS control settings */
  52777. + write_reg(par, 0x012, 0x0000 );
  52778. + write_reg(par, 0x013, 0x0000 );
  52779. + write_reg(par, 0x018, 0x0000 );
  52780. + write_reg(par, 0x019, 0x0000 );
  52781. +
  52782. + write_reg(par, 0x203, 0x0000 );
  52783. + write_reg(par, 0x204, 0x0000 );
  52784. +
  52785. + write_reg(par, 0x210, 0x0000 );
  52786. + write_reg(par, 0x211, 0x00ef );
  52787. + write_reg(par, 0x212, 0x0000 );
  52788. + write_reg(par, 0x213, 0x013f );
  52789. + write_reg(par, 0x214, 0x0000 );
  52790. + write_reg(par, 0x215, 0x0000 );
  52791. + write_reg(par, 0x216, 0x0000 );
  52792. + write_reg(par, 0x217, 0x0000 );
  52793. +
  52794. + /* Gray scale settings */
  52795. + write_reg(par, 0x300, 0x5343);
  52796. + write_reg(par, 0x301, 0x1021);
  52797. + write_reg(par, 0x302, 0x0003);
  52798. + write_reg(par, 0x303, 0x0011);
  52799. + write_reg(par, 0x304, 0x050a);
  52800. + write_reg(par, 0x305, 0x4342);
  52801. + write_reg(par, 0x306, 0x1100);
  52802. + write_reg(par, 0x307, 0x0003);
  52803. + write_reg(par, 0x308, 0x1201);
  52804. + write_reg(par, 0x309, 0x050a);
  52805. +
  52806. + /* RAM access settings */
  52807. + write_reg(par, 0x400, 0x4027 );
  52808. + write_reg(par, 0x401, 0x0000 );
  52809. + write_reg(par, 0x402, 0x0000 ); /* First screen drive position (1) */
  52810. + write_reg(par, 0x403, 0x013f ); /* First screen drive position (2) */
  52811. + write_reg(par, 0x404, 0x0000 );
  52812. +
  52813. + write_reg(par, 0x200, 0x0000 );
  52814. + write_reg(par, 0x201, 0x0000 );
  52815. + write_reg(par, 0x100, 0x7120 );
  52816. + write_reg(par, 0x007, 0x0103 );
  52817. + mdelay( 10 );
  52818. + write_reg(par, 0x007, 0x0113 );
  52819. +
  52820. + return 0;
  52821. +}
  52822. +
  52823. +static void set_addr_win(struct fbtft_par *par, int xs, int ys, int xe, int ye)
  52824. +{
  52825. + fbtft_par_dbg(DEBUG_SET_ADDR_WIN, par,
  52826. + "%s(xs=%d, ys=%d, xe=%d, ye=%d)\n", __func__, xs, ys, xe, ye);
  52827. + switch (par->info->var.rotate) {
  52828. + /* R200h = Horizontal GRAM Start Address */
  52829. + /* R201h = Vertical GRAM Start Address */
  52830. + case 0:
  52831. + write_reg(par, 0x0200, xs);
  52832. + write_reg(par, 0x0201, ys);
  52833. + break;
  52834. + case 180:
  52835. + write_reg(par, 0x0200, WIDTH - 1 - xs);
  52836. + write_reg(par, 0x0201, HEIGHT - 1 - ys);
  52837. + break;
  52838. + case 270:
  52839. + write_reg(par, 0x0200, WIDTH - 1 - ys);
  52840. + write_reg(par, 0x0201, xs);
  52841. + break;
  52842. + case 90:
  52843. + write_reg(par, 0x0200, ys);
  52844. + write_reg(par, 0x0201, HEIGHT - 1 - xs);
  52845. + break;
  52846. + }
  52847. + write_reg(par, 0x202); /* Write Data to GRAM */
  52848. +}
  52849. +
  52850. +static int set_var(struct fbtft_par *par)
  52851. +{
  52852. + fbtft_par_dbg(DEBUG_INIT_DISPLAY, par, "%s()\n", __func__);
  52853. +
  52854. + switch (par->info->var.rotate) {
  52855. + /* AM: GRAM update direction */
  52856. + case 0:
  52857. + write_reg(par, 0x003, 0x1230);
  52858. + break;
  52859. + case 180:
  52860. + write_reg(par, 0x003, 0x1200);
  52861. + break;
  52862. + case 270:
  52863. + write_reg(par, 0x003, 0x1228);
  52864. + break;
  52865. + case 90:
  52866. + write_reg(par, 0x003, 0x1218);
  52867. + break;
  52868. + }
  52869. +
  52870. + return 0;
  52871. +}
  52872. +
  52873. +static struct fbtft_display display = {
  52874. + .regwidth = 16,
  52875. + .width = WIDTH,
  52876. + .height = HEIGHT,
  52877. + .bpp = BPP,
  52878. + .fbtftops = {
  52879. + .init_display = init_display,
  52880. + .set_addr_win = set_addr_win,
  52881. + .set_var = set_var,
  52882. + },
  52883. +};
  52884. +FBTFT_REGISTER_DRIVER(DRVNAME, "hitachi,bd663474", &display);
  52885. +
  52886. +MODULE_ALIAS("spi:" DRVNAME);
  52887. +MODULE_ALIAS("platform:" DRVNAME);
  52888. +MODULE_ALIAS("spi:bd663474");
  52889. +MODULE_ALIAS("platform:bd663474");
  52890. +
  52891. +MODULE_DESCRIPTION("FB driver for the uPD161704 LCD Controller");
  52892. +MODULE_AUTHOR("Seong-Woo Kim");
  52893. +MODULE_LICENSE("GPL");
  52894. diff -Nur linux-3.18.14/drivers/staging/fbtft/fb_hx8340bn.c linux-rpi/drivers/staging/fbtft/fb_hx8340bn.c
  52895. --- linux-3.18.14/drivers/staging/fbtft/fb_hx8340bn.c 1969-12-31 18:00:00.000000000 -0600
  52896. +++ linux-rpi/drivers/staging/fbtft/fb_hx8340bn.c 2015-05-31 14:46:12.565660964 -0500
  52897. @@ -0,0 +1,229 @@
  52898. +/*
  52899. + * FB driver for the HX8340BN LCD Controller
  52900. + *
  52901. + * This display uses 9-bit SPI: Data/Command bit + 8 data bits
  52902. + * For platforms that doesn't support 9-bit, the driver is capable
  52903. + * of emulating this using 8-bit transfer.
  52904. + * This is done by transfering eight 9-bit words in 9 bytes.
  52905. + *
  52906. + * Copyright (C) 2013 Noralf Tronnes
  52907. + *
  52908. + * This program is free software; you can redistribute it and/or modify
  52909. + * it under the terms of the GNU General Public License as published by
  52910. + * the Free Software Foundation; either version 2 of the License, or
  52911. + * (at your option) any later version.
  52912. + *
  52913. + * This program is distributed in the hope that it will be useful,
  52914. + * but WITHOUT ANY WARRANTY; without even the implied warranty of
  52915. + * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
  52916. + * GNU General Public License for more details.
  52917. + *
  52918. + * You should have received a copy of the GNU General Public License
  52919. + * along with this program; if not, write to the Free Software
  52920. + * Foundation, Inc., 675 Mass Ave, Cambridge, MA 02139, USA.
  52921. + */
  52922. +
  52923. +#include <linux/module.h>
  52924. +#include <linux/kernel.h>
  52925. +#include <linux/init.h>
  52926. +#include <linux/vmalloc.h>
  52927. +#include <linux/spi/spi.h>
  52928. +#include <linux/delay.h>
  52929. +
  52930. +#include "fbtft.h"
  52931. +
  52932. +#define DRVNAME "fb_hx8340bn"
  52933. +#define WIDTH 176
  52934. +#define HEIGHT 220
  52935. +#define TXBUFLEN (4 * PAGE_SIZE)
  52936. +#define DEFAULT_GAMMA "1 3 0E 5 0 2 09 0 6 1 7 1 0 2 2\n" \
  52937. + "3 3 17 8 4 7 05 7 6 0 3 1 6 0 0 "
  52938. +
  52939. +
  52940. +static bool emulate;
  52941. +module_param(emulate, bool, 0);
  52942. +MODULE_PARM_DESC(emulate, "Force emulation in 9-bit mode");
  52943. +
  52944. +
  52945. +static int init_display(struct fbtft_par *par)
  52946. +{
  52947. + fbtft_par_dbg(DEBUG_INIT_DISPLAY, par, "%s()\n", __func__);
  52948. +
  52949. + par->fbtftops.reset(par);
  52950. +
  52951. + /* BTL221722-276L startup sequence, from datasheet */
  52952. +
  52953. + /* SETEXTCOM: Set extended command set (C1h)
  52954. + This command is used to set extended command set access enable.
  52955. + Enable: After command (C1h), must write: ffh,83h,40h */
  52956. + write_reg(par, 0xC1, 0xFF, 0x83, 0x40);
  52957. +
  52958. + /* Sleep out
  52959. + This command turns off sleep mode.
  52960. + In this mode the DC/DC converter is enabled, Internal oscillator
  52961. + is started, and panel scanning is started. */
  52962. + write_reg(par, 0x11);
  52963. + mdelay(150);
  52964. +
  52965. + /* Undoc'd register? */
  52966. + write_reg(par, 0xCA, 0x70, 0x00, 0xD9);
  52967. +
  52968. + /* SETOSC: Set Internal Oscillator (B0h)
  52969. + This command is used to set internal oscillator related settings */
  52970. + /* OSC_EN: Enable internal oscillator */
  52971. + /* Internal oscillator frequency: 125% x 2.52MHz */
  52972. + write_reg(par, 0xB0, 0x01, 0x11);
  52973. +
  52974. + /* Drive ability setting */
  52975. + write_reg(par, 0xC9, 0x90, 0x49, 0x10, 0x28, 0x28, 0x10, 0x00, 0x06);
  52976. + mdelay(20);
  52977. +
  52978. + /* SETPWCTR5: Set Power Control 5(B5h)
  52979. + This command is used to set VCOM Low and VCOM High Voltage */
  52980. + /* VCOMH 0110101 : 3.925 */
  52981. + /* VCOML 0100000 : -1.700 */
  52982. + /* 45h=69 VCOMH: "VMH" + 5d VCOML: "VMH" + 5d */
  52983. + write_reg(par, 0xB5, 0x35, 0x20, 0x45);
  52984. +
  52985. + /* SETPWCTR4: Set Power Control 4(B4h)
  52986. + VRH[4:0]: Specify the VREG1 voltage adjusting.
  52987. + VREG1 voltage is for gamma voltage setting.
  52988. + BT[2:0]: Switch the output factor of step-up circuit 2
  52989. + for VGH and VGL voltage generation. */
  52990. + write_reg(par, 0xB4, 0x33, 0x25, 0x4C);
  52991. + mdelay(10);
  52992. +
  52993. + /* Interface Pixel Format (3Ah)
  52994. + This command is used to define the format of RGB picture data,
  52995. + which is to be transfer via the system and RGB interface. */
  52996. + /* RGB interface: 16 Bit/Pixel */
  52997. + write_reg(par, 0x3A, 0x05);
  52998. +
  52999. + /* Display on (29h)
  53000. + This command is used to recover from DISPLAY OFF mode.
  53001. + Output from the Frame Memory is enabled. */
  53002. + write_reg(par, 0x29);
  53003. + mdelay(10);
  53004. +
  53005. + return 0;
  53006. +}
  53007. +
  53008. +void set_addr_win(struct fbtft_par *par, int xs, int ys, int xe, int ye)
  53009. +{
  53010. + fbtft_par_dbg(DEBUG_SET_ADDR_WIN, par,
  53011. + "%s(xs=%d, ys=%d, xe=%d, ye=%d)\n", __func__, xs, ys, xe, ye);
  53012. +
  53013. + write_reg(par, FBTFT_CASET, 0x00, xs, 0x00, xe);
  53014. + write_reg(par, FBTFT_RASET, 0x00, ys, 0x00, ye);
  53015. + write_reg(par, FBTFT_RAMWR);
  53016. +}
  53017. +
  53018. +static int set_var(struct fbtft_par *par)
  53019. +{
  53020. + fbtft_par_dbg(DEBUG_INIT_DISPLAY, par, "%s()\n", __func__);
  53021. +
  53022. + /* MADCTL - Memory data access control */
  53023. + /* RGB/BGR can be set with H/W pin SRGB and MADCTL BGR bit */
  53024. +#define MY (1 << 7)
  53025. +#define MX (1 << 6)
  53026. +#define MV (1 << 5)
  53027. + switch (par->info->var.rotate) {
  53028. + case 0:
  53029. + write_reg(par, 0x36, (par->bgr << 3));
  53030. + break;
  53031. + case 270:
  53032. + write_reg(par, 0x36, MX | MV | (par->bgr << 3));
  53033. + break;
  53034. + case 180:
  53035. + write_reg(par, 0x36, MX | MY | (par->bgr << 3));
  53036. + break;
  53037. + case 90:
  53038. + write_reg(par, 0x36, MY | MV | (par->bgr << 3));
  53039. + break;
  53040. + }
  53041. +
  53042. + return 0;
  53043. +}
  53044. +
  53045. +/*
  53046. + Gamma Curve selection, GC (only GC0 can be customized):
  53047. + 0 = 2.2, 1 = 1.8, 2 = 2.5, 3 = 1.0
  53048. + Gamma string format:
  53049. + OP0 OP1 CP0 CP1 CP2 CP3 CP4 MP0 MP1 MP2 MP3 MP4 MP5 CGM0 CGM1
  53050. + ON0 ON1 CN0 CN1 CN2 CN3 CN4 MN0 MN1 MN2 MN3 MN4 MN5 XXXX GC
  53051. +*/
  53052. +#define CURVE(num, idx) curves[num*par->gamma.num_values + idx]
  53053. +static int set_gamma(struct fbtft_par *par, unsigned long *curves)
  53054. +{
  53055. + unsigned long mask[] = {
  53056. + 0b1111, 0b1111, 0b11111, 0b1111, 0b1111, 0b1111, 0b11111,
  53057. + 0b111, 0b111, 0b111, 0b111, 0b111, 0b111, 0b11, 0b11,
  53058. + 0b1111, 0b1111, 0b11111, 0b1111, 0b1111, 0b1111, 0b11111,
  53059. + 0b111, 0b111, 0b111, 0b111, 0b111, 0b111, 0b0, 0b0 };
  53060. + int i, j;
  53061. +
  53062. + fbtft_par_dbg(DEBUG_INIT_DISPLAY, par, "%s()\n", __func__);
  53063. +
  53064. + /* apply mask */
  53065. + for (i = 0; i < par->gamma.num_curves; i++)
  53066. + for (j = 0; j < par->gamma.num_values; j++)
  53067. + CURVE(i, j) &= mask[i * par->gamma.num_values + j];
  53068. +
  53069. + write_reg(par, 0x26, 1 << CURVE(1, 14)); /* Gamma Set (26h) */
  53070. +
  53071. + if (CURVE(1, 14))
  53072. + return 0; /* only GC0 can be customized */
  53073. +
  53074. + write_reg(par, 0xC2,
  53075. + (CURVE(0, 8) << 4) | CURVE(0, 7),
  53076. + (CURVE(0, 10) << 4) | CURVE(0, 9),
  53077. + (CURVE(0, 12) << 4) | CURVE(0, 11),
  53078. + CURVE(0, 2),
  53079. + (CURVE(0, 4) << 4) | CURVE(0, 3),
  53080. + CURVE(0, 5),
  53081. + CURVE(0, 6),
  53082. + (CURVE(0, 1) << 4) | CURVE(0, 0),
  53083. + (CURVE(0, 14) << 2) | CURVE(0, 13));
  53084. +
  53085. + write_reg(par, 0xC3,
  53086. + (CURVE(1, 8) << 4) | CURVE(1, 7),
  53087. + (CURVE(1, 10) << 4) | CURVE(1, 9),
  53088. + (CURVE(1, 12) << 4) | CURVE(1, 11),
  53089. + CURVE(1, 2),
  53090. + (CURVE(1, 4) << 4) | CURVE(1, 3),
  53091. + CURVE(1, 5),
  53092. + CURVE(1, 6),
  53093. + (CURVE(1, 1) << 4) | CURVE(1, 0));
  53094. +
  53095. + mdelay(10);
  53096. +
  53097. + return 0;
  53098. +}
  53099. +#undef CURVE
  53100. +
  53101. +
  53102. +static struct fbtft_display display = {
  53103. + .regwidth = 8,
  53104. + .width = WIDTH,
  53105. + .height = HEIGHT,
  53106. + .txbuflen = TXBUFLEN,
  53107. + .gamma_num = 2,
  53108. + .gamma_len = 15,
  53109. + .gamma = DEFAULT_GAMMA,
  53110. + .fbtftops = {
  53111. + .init_display = init_display,
  53112. + .set_addr_win = set_addr_win,
  53113. + .set_var = set_var,
  53114. + .set_gamma = set_gamma,
  53115. + },
  53116. +};
  53117. +FBTFT_REGISTER_DRIVER(DRVNAME, "himax,hx8340bn", &display);
  53118. +
  53119. +MODULE_ALIAS("spi:" DRVNAME);
  53120. +MODULE_ALIAS("platform:" DRVNAME);
  53121. +MODULE_ALIAS("spi:hx8340bn");
  53122. +MODULE_ALIAS("platform:hx8340bn");
  53123. +
  53124. +MODULE_DESCRIPTION("FB driver for the HX8340BN LCD Controller");
  53125. +MODULE_AUTHOR("Noralf Tronnes");
  53126. +MODULE_LICENSE("GPL");
  53127. diff -Nur linux-3.18.14/drivers/staging/fbtft/fb_hx8347d.c linux-rpi/drivers/staging/fbtft/fb_hx8347d.c
  53128. --- linux-3.18.14/drivers/staging/fbtft/fb_hx8347d.c 1969-12-31 18:00:00.000000000 -0600
  53129. +++ linux-rpi/drivers/staging/fbtft/fb_hx8347d.c 2015-05-31 14:46:12.565660964 -0500
  53130. @@ -0,0 +1,181 @@
  53131. +/*
  53132. + * FB driver for the HX8347D LCD Controller
  53133. + *
  53134. + * Copyright (C) 2013 Christian Vogelgsang
  53135. + *
  53136. + * Based on driver code found here: https://github.com/watterott/r61505u-Adapter
  53137. + *
  53138. + * This program is free software; you can redistribute it and/or modify
  53139. + * it under the terms of the GNU General Public License as published by
  53140. + * the Free Software Foundation; either version 2 of the License, or
  53141. + * (at your option) any later version.
  53142. + *
  53143. + * This program is distributed in the hope that it will be useful,
  53144. + * but WITHOUT ANY WARRANTY; without even the implied warranty of
  53145. + * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
  53146. + * GNU General Public License for more details.
  53147. + *
  53148. + * You should have received a copy of the GNU General Public License
  53149. + * along with this program; if not, write to the Free Software
  53150. + * Foundation, Inc., 675 Mass Ave, Cambridge, MA 02139, USA.
  53151. + */
  53152. +
  53153. +#include <linux/module.h>
  53154. +#include <linux/kernel.h>
  53155. +#include <linux/init.h>
  53156. +#include <linux/delay.h>
  53157. +
  53158. +#include "fbtft.h"
  53159. +
  53160. +#define DRVNAME "fb_hx8347d"
  53161. +#define WIDTH 320
  53162. +#define HEIGHT 240
  53163. +#define DEFAULT_GAMMA "0 0 0 0 0 0 0 0 0 0 0 0 0 0\n" \
  53164. + "0 0 0 0 0 0 0 0 0 0 0 0 0 0"
  53165. +
  53166. +
  53167. +static int init_display(struct fbtft_par *par)
  53168. +{
  53169. + fbtft_par_dbg(DEBUG_INIT_DISPLAY, par, "%s()\n", __func__);
  53170. +
  53171. + par->fbtftops.reset(par);
  53172. +
  53173. + /* driving ability */
  53174. + write_reg(par, 0xEA, 0x00);
  53175. + write_reg(par, 0xEB, 0x20);
  53176. + write_reg(par, 0xEC, 0x0C);
  53177. + write_reg(par, 0xED, 0xC4);
  53178. + write_reg(par, 0xE8, 0x40);
  53179. + write_reg(par, 0xE9, 0x38);
  53180. + write_reg(par, 0xF1, 0x01);
  53181. + write_reg(par, 0xF2, 0x10);
  53182. + write_reg(par, 0x27, 0xA3);
  53183. +
  53184. + /* power voltage */
  53185. + write_reg(par, 0x1B, 0x1B);
  53186. + write_reg(par, 0x1A, 0x01);
  53187. + write_reg(par, 0x24, 0x2F);
  53188. + write_reg(par, 0x25, 0x57);
  53189. +
  53190. + /* VCOM offset */
  53191. + write_reg(par, 0x23, 0x8D); /* for flicker adjust */
  53192. +
  53193. + /* power on */
  53194. + write_reg(par, 0x18, 0x36);
  53195. + write_reg(par, 0x19, 0x01); /* start osc */
  53196. + write_reg(par, 0x01, 0x00); /* wakeup */
  53197. + write_reg(par, 0x1F, 0x88);
  53198. + mdelay(5);
  53199. + write_reg(par, 0x1F, 0x80);
  53200. + mdelay(5);
  53201. + write_reg(par, 0x1F, 0x90);
  53202. + mdelay(5);
  53203. + write_reg(par, 0x1F, 0xD0);
  53204. + mdelay(5);
  53205. +
  53206. + /* color selection */
  53207. + write_reg(par, 0x17, 0x05); /* 65k */
  53208. +
  53209. + /*panel characteristic */
  53210. + write_reg(par, 0x36, 0x00);
  53211. +
  53212. + /*display on */
  53213. + write_reg(par, 0x28, 0x38);
  53214. + mdelay(40);
  53215. + write_reg(par, 0x28, 0x3C);
  53216. +
  53217. + /* orientation */
  53218. + write_reg(par, 0x16, 0x60 | (par->bgr << 3));
  53219. +
  53220. + return 0;
  53221. +}
  53222. +
  53223. +static void set_addr_win(struct fbtft_par *par, int xs, int ys, int xe, int ye)
  53224. +{
  53225. + fbtft_par_dbg(DEBUG_SET_ADDR_WIN, par,
  53226. + "%s(xs=%d, ys=%d, xe=%d, ye=%d)\n", __func__, xs, ys, xe, ye);
  53227. +
  53228. + write_reg(par, 0x02, (xs >> 8) & 0xFF);
  53229. + write_reg(par, 0x03, xs & 0xFF);
  53230. + write_reg(par, 0x04, (xe >> 8) & 0xFF);
  53231. + write_reg(par, 0x05, xe & 0xFF);
  53232. + write_reg(par, 0x06, (ys >> 8) & 0xFF);
  53233. + write_reg(par, 0x07, ys & 0xFF);
  53234. + write_reg(par, 0x08, (ye >> 8) & 0xFF);
  53235. + write_reg(par, 0x09, ye & 0xFF);
  53236. + write_reg(par, 0x22);
  53237. +}
  53238. +
  53239. +/*
  53240. + Gamma string format:
  53241. + VRP0 VRP1 VRP2 VRP3 VRP4 VRP5 PRP0 PRP1 PKP0 PKP1 PKP2 PKP3 PKP4 CGM
  53242. + VRN0 VRN1 VRN2 VRN3 VRN4 VRN5 PRN0 PRN1 PKN0 PKN1 PKN2 PKN3 PKN4 CGM
  53243. +*/
  53244. +#define CURVE(num, idx) curves[num*par->gamma.num_values + idx]
  53245. +static int set_gamma(struct fbtft_par *par, unsigned long *curves)
  53246. +{
  53247. + unsigned long mask[] = {
  53248. + 0b111111, 0b111111, 0b111111, 0b111111, 0b111111, 0b111111,
  53249. + 0b1111111, 0b1111111,
  53250. + 0b11111, 0b11111, 0b11111, 0b11111, 0b11111,
  53251. + 0b1111};
  53252. + int i, j;
  53253. + int acc = 0;
  53254. +
  53255. + fbtft_par_dbg(DEBUG_INIT_DISPLAY, par, "%s()\n", __func__);
  53256. +
  53257. + /* apply mask */
  53258. + for (i = 0; i < par->gamma.num_curves; i++)
  53259. + for (j = 0; j < par->gamma.num_values; j++) {
  53260. + acc += CURVE(i, j);
  53261. + CURVE(i, j) &= mask[j];
  53262. + }
  53263. +
  53264. + if (acc == 0) /* skip if all values are zero */
  53265. + return 0;
  53266. +
  53267. + for (i = 0; i < par->gamma.num_curves; i++) {
  53268. + write_reg(par, 0x40 + (i * 0x10), CURVE(i, 0));
  53269. + write_reg(par, 0x41 + (i * 0x10), CURVE(i, 1));
  53270. + write_reg(par, 0x42 + (i * 0x10), CURVE(i, 2));
  53271. + write_reg(par, 0x43 + (i * 0x10), CURVE(i, 3));
  53272. + write_reg(par, 0x44 + (i * 0x10), CURVE(i, 4));
  53273. + write_reg(par, 0x45 + (i * 0x10), CURVE(i, 5));
  53274. + write_reg(par, 0x46 + (i * 0x10), CURVE(i, 6));
  53275. + write_reg(par, 0x47 + (i * 0x10), CURVE(i, 7));
  53276. + write_reg(par, 0x48 + (i * 0x10), CURVE(i, 8));
  53277. + write_reg(par, 0x49 + (i * 0x10), CURVE(i, 9));
  53278. + write_reg(par, 0x4A + (i * 0x10), CURVE(i, 10));
  53279. + write_reg(par, 0x4B + (i * 0x10), CURVE(i, 11));
  53280. + write_reg(par, 0x4C + (i * 0x10), CURVE(i, 12));
  53281. + }
  53282. + write_reg(par, 0x5D, (CURVE(1, 0) << 4) | CURVE(0, 0));
  53283. +
  53284. + return 0;
  53285. +}
  53286. +#undef CURVE
  53287. +
  53288. +
  53289. +static struct fbtft_display display = {
  53290. + .regwidth = 8,
  53291. + .width = WIDTH,
  53292. + .height = HEIGHT,
  53293. + .gamma_num = 2,
  53294. + .gamma_len = 14,
  53295. + .gamma = DEFAULT_GAMMA,
  53296. + .fbtftops = {
  53297. + .init_display = init_display,
  53298. + .set_addr_win = set_addr_win,
  53299. + .set_gamma = set_gamma,
  53300. + },
  53301. +};
  53302. +FBTFT_REGISTER_DRIVER(DRVNAME, "himax,hx8347d", &display);
  53303. +
  53304. +MODULE_ALIAS("spi:" DRVNAME);
  53305. +MODULE_ALIAS("platform:" DRVNAME);
  53306. +MODULE_ALIAS("spi:hx8347d");
  53307. +MODULE_ALIAS("platform:hx8347d");
  53308. +
  53309. +MODULE_DESCRIPTION("FB driver for the HX8347D LCD Controller");
  53310. +MODULE_AUTHOR("Christian Vogelgsang");
  53311. +MODULE_LICENSE("GPL");
  53312. diff -Nur linux-3.18.14/drivers/staging/fbtft/fb_hx8353d.c linux-rpi/drivers/staging/fbtft/fb_hx8353d.c
  53313. --- linux-3.18.14/drivers/staging/fbtft/fb_hx8353d.c 1969-12-31 18:00:00.000000000 -0600
  53314. +++ linux-rpi/drivers/staging/fbtft/fb_hx8353d.c 2015-05-31 14:46:12.565660964 -0500
  53315. @@ -0,0 +1,166 @@
  53316. +/*
  53317. + * FB driver for the HX8353D LCD Controller
  53318. + *
  53319. + * Copyright (c) 2014 Petr Olivka
  53320. + * Copyright (c) 2013 Noralf Tronnes
  53321. + *
  53322. + * This program is free software; you can redistribute it and/or modify
  53323. + * it under the terms of the GNU General Public License as published by
  53324. + * the Free Software Foundation; either version 2 of the License, or
  53325. + * (at your option) any later version.
  53326. + *
  53327. + * This program is distributed in the hope that it will be useful,
  53328. + * but WITHOUT ANY WARRANTY; without even the implied warranty of
  53329. + * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
  53330. + * GNU General Public License for more details.
  53331. + *
  53332. + * You should have received a copy of the GNU General Public License
  53333. + * along with this program; if not, write to the Free Software
  53334. + * Foundation, Inc., 675 Mass Ave, Cambridge, MA 02139, USA.
  53335. + */
  53336. +
  53337. +#include <linux/module.h>
  53338. +#include <linux/kernel.h>
  53339. +#include <linux/init.h>
  53340. +#include <linux/delay.h>
  53341. +
  53342. +#include "fbtft.h"
  53343. +
  53344. +#define DRVNAME "fb_hx8353d"
  53345. +#define DEFAULT_GAMMA "50 77 40 08 BF 00 03 0F 00 01 73 00 72 03 B0 0F 08 00 0F"
  53346. +
  53347. +static int init_display(struct fbtft_par *par)
  53348. +{
  53349. +
  53350. + fbtft_par_dbg(DEBUG_INIT_DISPLAY, par, "%s()\n", __func__);
  53351. +
  53352. + par->fbtftops.reset(par);
  53353. + mdelay(150);
  53354. +
  53355. + /* SETEXTC */
  53356. + write_reg(par, 0xB9, 0xFF, 0x83, 0x53);
  53357. +
  53358. + /* RADJ */
  53359. + write_reg(par, 0xB0, 0x3C, 0x01);
  53360. +
  53361. + /* VCOM */
  53362. + write_reg(par, 0xB6, 0x94, 0x6C, 0x50);
  53363. +
  53364. + /* PWR */
  53365. + write_reg(par, 0xB1, 0x00, 0x01, 0x1B, 0x03, 0x01, 0x08, 0x77, 0x89);
  53366. +
  53367. + /* COLMOD */
  53368. + write_reg(par, 0x3A, 0x05);
  53369. +
  53370. + /* MEM ACCESS */
  53371. + write_reg(par, 0x36, 0xC0);
  53372. +
  53373. + /* SLPOUT - Sleep out & booster on */
  53374. + write_reg(par, 0x11);
  53375. + mdelay(150);
  53376. +
  53377. + /* DISPON - Display On */
  53378. + write_reg(par, 0x29);
  53379. +
  53380. + /* RGBSET */
  53381. + write_reg(par, 0x2D,
  53382. + 0, 2, 4, 6, 8, 10, 12, 14, 16, 18, 20, 22, 24, 26, 28, 30,
  53383. + 32, 34, 36, 38, 40, 42, 44, 46, 48, 50, 52, 54, 56, 58, 60, 62,
  53384. + 0, 1, 2, 3, 4, 5, 6, 7, 8, 9, 10, 11, 12, 13, 14, 15,
  53385. + 16, 17, 18, 19, 20, 21, 22, 23, 24, 25, 26, 27, 28, 29, 30, 31,
  53386. + 32, 33, 34, 35, 36, 37, 38, 39, 40, 41, 42, 43, 44, 45, 46, 47,
  53387. + 48, 49, 50, 51, 52, 53, 54, 55, 56, 57, 58, 59, 60, 61, 62, 63,
  53388. + 0, 2, 4, 6, 8, 10, 12, 14, 16, 18, 20, 22, 24, 26, 28, 30,
  53389. + 32, 34, 36, 38, 40, 42, 44, 46, 48, 50, 52, 54, 56, 58, 60, 62);
  53390. +
  53391. + return 0;
  53392. +};
  53393. +
  53394. +static void set_addr_win(struct fbtft_par *par, int xs, int ys, int xe, int ye)
  53395. +{
  53396. + fbtft_par_dbg(DEBUG_SET_ADDR_WIN, par,
  53397. + "%s(xs=%d, ys=%d, xe=%d, ye=%d)\n", __func__, xs, ys, xe, ye);
  53398. +
  53399. + /* column address */
  53400. + write_reg(par, 0x2a, xs >> 8, xs & 0xff, xe >> 8, xe & 0xff);
  53401. +
  53402. + /* row adress */
  53403. + write_reg(par, 0x2b, ys >> 8, ys & 0xff, ye >> 8, ye & 0xff);
  53404. +
  53405. + /* memory write */
  53406. + write_reg(par, 0x2c);
  53407. +}
  53408. +
  53409. +#define my (1 << 7)
  53410. +#define mx (1 << 6)
  53411. +#define mv (1 << 5)
  53412. +static int set_var(struct fbtft_par *par)
  53413. +{
  53414. + fbtft_par_dbg(DEBUG_INIT_DISPLAY, par, "%s()\n", __func__);
  53415. +
  53416. + /* madctl - memory data access control
  53417. + rgb/bgr:
  53418. + 1. mode selection pin srgb
  53419. + rgb h/w pin for color filter setting: 0=rgb, 1=bgr
  53420. + 2. madctl rgb bit
  53421. + rgb-bgr order color filter panel: 0=rgb, 1=bgr */
  53422. + switch (par->info->var.rotate) {
  53423. + case 0:
  53424. + write_reg(par, 0x36, mx | my | (par->bgr << 3));
  53425. + break;
  53426. + case 270:
  53427. + write_reg(par, 0x36, my | mv | (par->bgr << 3));
  53428. + break;
  53429. + case 180:
  53430. + write_reg(par, 0x36, (par->bgr << 3));
  53431. + break;
  53432. + case 90:
  53433. + write_reg(par, 0x36, mx | mv | (par->bgr << 3));
  53434. + break;
  53435. + }
  53436. +
  53437. + return 0;
  53438. +}
  53439. +
  53440. +/*
  53441. + gamma string format:
  53442. +*/
  53443. +static int set_gamma(struct fbtft_par *par, unsigned long *curves)
  53444. +{
  53445. + fbtft_par_dbg(DEBUG_INIT_DISPLAY, par, "%s()\n", __func__);
  53446. +
  53447. + write_reg(par, 0xE0,
  53448. + curves[0], curves[1], curves[2], curves[3],
  53449. + curves[4], curves[5], curves[6], curves[7],
  53450. + curves[8], curves[9], curves[10], curves[11],
  53451. + curves[12], curves[13], curves[14], curves[15],
  53452. + curves[16], curves[17], curves[18]);
  53453. +
  53454. + return 0;
  53455. +}
  53456. +
  53457. +
  53458. +static struct fbtft_display display = {
  53459. + .regwidth = 8,
  53460. + .width = 128,
  53461. + .height = 160,
  53462. + .gamma_num = 1,
  53463. + .gamma_len = 19,
  53464. + .gamma = DEFAULT_GAMMA,
  53465. + .fbtftops = {
  53466. + .init_display = init_display,
  53467. + .set_addr_win = set_addr_win,
  53468. + .set_var = set_var,
  53469. + .set_gamma = set_gamma,
  53470. + },
  53471. +};
  53472. +FBTFT_REGISTER_DRIVER(DRVNAME, "himax,hx8353d", &display);
  53473. +
  53474. +MODULE_ALIAS("spi:" DRVNAME);
  53475. +MODULE_ALIAS("platform:" DRVNAME);
  53476. +MODULE_ALIAS("spi:hx8353d");
  53477. +MODULE_ALIAS("platform:hx8353d");
  53478. +
  53479. +MODULE_DESCRIPTION("FB driver for the HX8353D LCD Controller");
  53480. +MODULE_AUTHOR("Petr Olivka");
  53481. +MODULE_LICENSE("GPL");
  53482. diff -Nur linux-3.18.14/drivers/staging/fbtft/fb_ili9320.c linux-rpi/drivers/staging/fbtft/fb_ili9320.c
  53483. --- linux-3.18.14/drivers/staging/fbtft/fb_ili9320.c 1969-12-31 18:00:00.000000000 -0600
  53484. +++ linux-rpi/drivers/staging/fbtft/fb_ili9320.c 2015-05-31 14:46:12.565660964 -0500
  53485. @@ -0,0 +1,234 @@
  53486. +/*
  53487. + * FB driver for the ILI9320 LCD Controller
  53488. + *
  53489. + * Copyright (C) 2013 Noralf Tronnes
  53490. + *
  53491. + * This program is free software; you can redistribute it and/or modify
  53492. + * it under the terms of the GNU General Public License as published by
  53493. + * the Free Software Foundation; either version 2 of the License, or
  53494. + * (at your option) any later version.
  53495. + *
  53496. + * This program is distributed in the hope that it will be useful,
  53497. + * but WITHOUT ANY WARRANTY; without even the implied warranty of
  53498. + * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
  53499. + * GNU General Public License for more details.
  53500. + *
  53501. + * You should have received a copy of the GNU General Public License
  53502. + * along with this program; if not, write to the Free Software
  53503. + * Foundation, Inc., 675 Mass Ave, Cambridge, MA 02139, USA.
  53504. + */
  53505. +
  53506. +#include <linux/module.h>
  53507. +#include <linux/kernel.h>
  53508. +#include <linux/init.h>
  53509. +#include <linux/gpio.h>
  53510. +#include <linux/spi/spi.h>
  53511. +#include <linux/delay.h>
  53512. +
  53513. +#include "fbtft.h"
  53514. +
  53515. +#define DRVNAME "fb_ili9320"
  53516. +#define WIDTH 240
  53517. +#define HEIGHT 320
  53518. +#define DEFAULT_GAMMA "07 07 6 0 0 0 5 5 4 0\n" \
  53519. + "07 08 4 7 5 1 2 0 7 7"
  53520. +
  53521. +
  53522. +static unsigned read_devicecode(struct fbtft_par *par)
  53523. +{
  53524. + int ret;
  53525. + u8 rxbuf[8] = {0, };
  53526. +
  53527. + write_reg(par, 0x0000);
  53528. + ret = par->fbtftops.read(par, rxbuf, 4);
  53529. + return (rxbuf[2] << 8) | rxbuf[3];
  53530. +}
  53531. +
  53532. +static int init_display(struct fbtft_par *par)
  53533. +{
  53534. + unsigned devcode;
  53535. + fbtft_par_dbg(DEBUG_INIT_DISPLAY, par, "%s()\n", __func__);
  53536. +
  53537. + par->fbtftops.reset(par);
  53538. +
  53539. + devcode = read_devicecode(par);
  53540. + fbtft_par_dbg(DEBUG_INIT_DISPLAY, par, "Device code: 0x%04X\n",
  53541. + devcode);
  53542. + if ((devcode != 0x0000) && (devcode != 0x9320))
  53543. + dev_warn(par->info->device,
  53544. + "Unrecognized Device code: 0x%04X (expected 0x9320)\n",
  53545. + devcode);
  53546. +
  53547. + /* Initialization sequence from ILI9320 Application Notes */
  53548. +
  53549. + /* *********** Start Initial Sequence ********* */
  53550. + write_reg(par, 0x00E5, 0x8000); /* Set the Vcore voltage and this setting is must. */
  53551. + write_reg(par, 0x0000, 0x0001); /* Start internal OSC. */
  53552. + write_reg(par, 0x0001, 0x0100); /* set SS and SM bit */
  53553. + write_reg(par, 0x0002, 0x0700); /* set 1 line inversion */
  53554. + write_reg(par, 0x0004, 0x0000); /* Resize register */
  53555. + write_reg(par, 0x0008, 0x0202); /* set the back and front porch */
  53556. + write_reg(par, 0x0009, 0x0000); /* set non-display area refresh cycle */
  53557. + write_reg(par, 0x000A, 0x0000); /* FMARK function */
  53558. + write_reg(par, 0x000C, 0x0000); /* RGB interface setting */
  53559. + write_reg(par, 0x000D, 0x0000); /* Frame marker Position */
  53560. + write_reg(par, 0x000F, 0x0000); /* RGB interface polarity */
  53561. +
  53562. + /* ***********Power On sequence *************** */
  53563. + write_reg(par, 0x0010, 0x0000); /* SAP, BT[3:0], AP, DSTB, SLP, STB */
  53564. + write_reg(par, 0x0011, 0x0007); /* DC1[2:0], DC0[2:0], VC[2:0] */
  53565. + write_reg(par, 0x0012, 0x0000); /* VREG1OUT voltage */
  53566. + write_reg(par, 0x0013, 0x0000); /* VDV[4:0] for VCOM amplitude */
  53567. + mdelay(200); /* Dis-charge capacitor power voltage */
  53568. + write_reg(par, 0x0010, 0x17B0); /* SAP, BT[3:0], AP, DSTB, SLP, STB */
  53569. + write_reg(par, 0x0011, 0x0031); /* R11h=0x0031 at VCI=3.3V DC1[2:0], DC0[2:0], VC[2:0] */
  53570. + mdelay(50);
  53571. + write_reg(par, 0x0012, 0x0138); /* R12h=0x0138 at VCI=3.3V VREG1OUT voltage */
  53572. + mdelay(50);
  53573. + write_reg(par, 0x0013, 0x1800); /* R13h=0x1800 at VCI=3.3V VDV[4:0] for VCOM amplitude */
  53574. + write_reg(par, 0x0029, 0x0008); /* R29h=0x0008 at VCI=3.3V VCM[4:0] for VCOMH */
  53575. + mdelay(50);
  53576. + write_reg(par, 0x0020, 0x0000); /* GRAM horizontal Address */
  53577. + write_reg(par, 0x0021, 0x0000); /* GRAM Vertical Address */
  53578. +
  53579. + /* ------------------ Set GRAM area --------------- */
  53580. + write_reg(par, 0x0050, 0x0000); /* Horizontal GRAM Start Address */
  53581. + write_reg(par, 0x0051, 0x00EF); /* Horizontal GRAM End Address */
  53582. + write_reg(par, 0x0052, 0x0000); /* Vertical GRAM Start Address */
  53583. + write_reg(par, 0x0053, 0x013F); /* Vertical GRAM Start Address */
  53584. + write_reg(par, 0x0060, 0x2700); /* Gate Scan Line */
  53585. + write_reg(par, 0x0061, 0x0001); /* NDL,VLE, REV */
  53586. + write_reg(par, 0x006A, 0x0000); /* set scrolling line */
  53587. +
  53588. + /* -------------- Partial Display Control --------- */
  53589. + write_reg(par, 0x0080, 0x0000);
  53590. + write_reg(par, 0x0081, 0x0000);
  53591. + write_reg(par, 0x0082, 0x0000);
  53592. + write_reg(par, 0x0083, 0x0000);
  53593. + write_reg(par, 0x0084, 0x0000);
  53594. + write_reg(par, 0x0085, 0x0000);
  53595. +
  53596. + /* -------------- Panel Control ------------------- */
  53597. + write_reg(par, 0x0090, 0x0010);
  53598. + write_reg(par, 0x0092, 0x0000);
  53599. + write_reg(par, 0x0093, 0x0003);
  53600. + write_reg(par, 0x0095, 0x0110);
  53601. + write_reg(par, 0x0097, 0x0000);
  53602. + write_reg(par, 0x0098, 0x0000);
  53603. + write_reg(par, 0x0007, 0x0173); /* 262K color and display ON */
  53604. +
  53605. + return 0;
  53606. +}
  53607. +
  53608. +static void set_addr_win(struct fbtft_par *par, int xs, int ys, int xe, int ye)
  53609. +{
  53610. + fbtft_par_dbg(DEBUG_SET_ADDR_WIN, par,
  53611. + "%s(xs=%d, ys=%d, xe=%d, ye=%d)\n", __func__, xs, ys, xe, ye);
  53612. +
  53613. + switch (par->info->var.rotate) {
  53614. + /* R20h = Horizontal GRAM Start Address */
  53615. + /* R21h = Vertical GRAM Start Address */
  53616. + case 0:
  53617. + write_reg(par, 0x0020, xs);
  53618. + write_reg(par, 0x0021, ys);
  53619. + break;
  53620. + case 180:
  53621. + write_reg(par, 0x0020, WIDTH - 1 - xs);
  53622. + write_reg(par, 0x0021, HEIGHT - 1 - ys);
  53623. + break;
  53624. + case 270:
  53625. + write_reg(par, 0x0020, WIDTH - 1 - ys);
  53626. + write_reg(par, 0x0021, xs);
  53627. + break;
  53628. + case 90:
  53629. + write_reg(par, 0x0020, ys);
  53630. + write_reg(par, 0x0021, HEIGHT - 1 - xs);
  53631. + break;
  53632. + }
  53633. + write_reg(par, 0x0022); /* Write Data to GRAM */
  53634. +}
  53635. +
  53636. +static int set_var(struct fbtft_par *par)
  53637. +{
  53638. + fbtft_par_dbg(DEBUG_INIT_DISPLAY, par, "%s()\n", __func__);
  53639. +
  53640. + switch (par->info->var.rotate) {
  53641. + case 0:
  53642. + write_reg(par, 0x3, (par->bgr << 12) | 0x30);
  53643. + break;
  53644. + case 270:
  53645. + write_reg(par, 0x3, (par->bgr << 12) | 0x28);
  53646. + break;
  53647. + case 180:
  53648. + write_reg(par, 0x3, (par->bgr << 12) | 0x00);
  53649. + break;
  53650. + case 90:
  53651. + write_reg(par, 0x3, (par->bgr << 12) | 0x18);
  53652. + break;
  53653. + }
  53654. + return 0;
  53655. +}
  53656. +
  53657. +/*
  53658. + Gamma string format:
  53659. + VRP0 VRP1 RP0 RP1 KP0 KP1 KP2 KP3 KP4 KP5
  53660. + VRN0 VRN1 RN0 RN1 KN0 KN1 KN2 KN3 KN4 KN5
  53661. +*/
  53662. +#define CURVE(num, idx) curves[num*par->gamma.num_values + idx]
  53663. +static int set_gamma(struct fbtft_par *par, unsigned long *curves)
  53664. +{
  53665. + unsigned long mask[] = {
  53666. + 0b11111, 0b11111, 0b111, 0b111, 0b111,
  53667. + 0b111, 0b111, 0b111, 0b111, 0b111,
  53668. + 0b11111, 0b11111, 0b111, 0b111, 0b111,
  53669. + 0b111, 0b111, 0b111, 0b111, 0b111 };
  53670. + int i, j;
  53671. +
  53672. + fbtft_par_dbg(DEBUG_INIT_DISPLAY, par, "%s()\n", __func__);
  53673. +
  53674. + /* apply mask */
  53675. + for (i = 0; i < 2; i++)
  53676. + for (j = 0; j < 10; j++)
  53677. + CURVE(i, j) &= mask[i*par->gamma.num_values + j];
  53678. +
  53679. + write_reg(par, 0x0030, CURVE(0, 5) << 8 | CURVE(0, 4));
  53680. + write_reg(par, 0x0031, CURVE(0, 7) << 8 | CURVE(0, 6));
  53681. + write_reg(par, 0x0032, CURVE(0, 9) << 8 | CURVE(0, 8));
  53682. + write_reg(par, 0x0035, CURVE(0, 3) << 8 | CURVE(0, 2));
  53683. + write_reg(par, 0x0036, CURVE(0, 1) << 8 | CURVE(0, 0));
  53684. +
  53685. + write_reg(par, 0x0037, CURVE(1, 5) << 8 | CURVE(1, 4));
  53686. + write_reg(par, 0x0038, CURVE(1, 7) << 8 | CURVE(1, 6));
  53687. + write_reg(par, 0x0039, CURVE(1, 9) << 8 | CURVE(1, 8));
  53688. + write_reg(par, 0x003C, CURVE(1, 3) << 8 | CURVE(1, 2));
  53689. + write_reg(par, 0x003D, CURVE(1, 1) << 8 | CURVE(1, 0));
  53690. +
  53691. + return 0;
  53692. +}
  53693. +#undef CURVE
  53694. +
  53695. +
  53696. +static struct fbtft_display display = {
  53697. + .regwidth = 16,
  53698. + .width = WIDTH,
  53699. + .height = HEIGHT,
  53700. + .gamma_num = 2,
  53701. + .gamma_len = 10,
  53702. + .gamma = DEFAULT_GAMMA,
  53703. + .fbtftops = {
  53704. + .init_display = init_display,
  53705. + .set_addr_win = set_addr_win,
  53706. + .set_var = set_var,
  53707. + .set_gamma = set_gamma,
  53708. + },
  53709. +};
  53710. +FBTFT_REGISTER_DRIVER(DRVNAME, "ilitek,ili9320", &display);
  53711. +
  53712. +MODULE_ALIAS("spi:" DRVNAME);
  53713. +MODULE_ALIAS("platform:" DRVNAME);
  53714. +MODULE_ALIAS("spi:ili9320");
  53715. +MODULE_ALIAS("platform:ili9320");
  53716. +
  53717. +MODULE_DESCRIPTION("FB driver for the ILI9320 LCD Controller");
  53718. +MODULE_AUTHOR("Noralf Tronnes");
  53719. +MODULE_LICENSE("GPL");
  53720. diff -Nur linux-3.18.14/drivers/staging/fbtft/fb_ili9325.c linux-rpi/drivers/staging/fbtft/fb_ili9325.c
  53721. --- linux-3.18.14/drivers/staging/fbtft/fb_ili9325.c 1969-12-31 18:00:00.000000000 -0600
  53722. +++ linux-rpi/drivers/staging/fbtft/fb_ili9325.c 2015-05-31 14:46:12.565660964 -0500
  53723. @@ -0,0 +1,291 @@
  53724. +/*
  53725. + * FB driver for the ILI9325 LCD Controller
  53726. + *
  53727. + * Copyright (C) 2013 Noralf Tronnes
  53728. + *
  53729. + * Based on ili9325.c by Jeroen Domburg
  53730. + *
  53731. + * This program is free software; you can redistribute it and/or modify
  53732. + * it under the terms of the GNU General Public License as published by
  53733. + * the Free Software Foundation; either version 2 of the License, or
  53734. + * (at your option) any later version.
  53735. + *
  53736. + * This program is distributed in the hope that it will be useful,
  53737. + * but WITHOUT ANY WARRANTY; without even the implied warranty of
  53738. + * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
  53739. + * GNU General Public License for more details.
  53740. + *
  53741. + * You should have received a copy of the GNU General Public License
  53742. + * along with this program; if not, write to the Free Software
  53743. + * Foundation, Inc., 675 Mass Ave, Cambridge, MA 02139, USA.
  53744. + */
  53745. +
  53746. +#include <linux/module.h>
  53747. +#include <linux/kernel.h>
  53748. +#include <linux/init.h>
  53749. +#include <linux/gpio.h>
  53750. +#include <linux/delay.h>
  53751. +
  53752. +#include "fbtft.h"
  53753. +
  53754. +#define DRVNAME "fb_ili9325"
  53755. +#define WIDTH 240
  53756. +#define HEIGHT 320
  53757. +#define BPP 16
  53758. +#define FPS 20
  53759. +#define DEFAULT_GAMMA "0F 00 7 2 0 0 6 5 4 1\n" \
  53760. + "04 16 2 7 6 3 2 1 7 7"
  53761. +
  53762. +
  53763. +static unsigned bt = 6; /* VGL=Vci*4 , VGH=Vci*4 */
  53764. +module_param(bt, uint, 0);
  53765. +MODULE_PARM_DESC(bt, "Sets the factor used in the step-up circuits");
  53766. +
  53767. +static unsigned vc = 0b011; /* Vci1=Vci*0.80 */
  53768. +module_param(vc, uint, 0);
  53769. +MODULE_PARM_DESC(vc,
  53770. +"Sets the ratio factor of Vci to generate the reference voltages Vci1");
  53771. +
  53772. +static unsigned vrh = 0b1101; /* VREG1OUT=Vci*1.85 */
  53773. +module_param(vrh, uint, 0);
  53774. +MODULE_PARM_DESC(vrh,
  53775. +"Set the amplifying rate (1.6 ~ 1.9) of Vci applied to output the VREG1OUT");
  53776. +
  53777. +static unsigned vdv = 0b10010; /* VCOMH amplitude=VREG1OUT*0.98 */
  53778. +module_param(vdv, uint, 0);
  53779. +MODULE_PARM_DESC(vdv,
  53780. +"Select the factor of VREG1OUT to set the amplitude of Vcom");
  53781. +
  53782. +static unsigned vcm = 0b001010; /* VCOMH=VREG1OUT*0.735 */
  53783. +module_param(vcm, uint, 0);
  53784. +MODULE_PARM_DESC(vcm, "Set the internal VcomH voltage");
  53785. +
  53786. +
  53787. +/*
  53788. +Verify that this configuration is within the Voltage limits
  53789. +
  53790. +Display module configuration: Vcc = IOVcc = Vci = 3.3V
  53791. +
  53792. + Voltages
  53793. +----------
  53794. +Vci = 3.3
  53795. +Vci1 = Vci * 0.80 = 2.64
  53796. +DDVDH = Vci1 * 2 = 5.28
  53797. +VCL = -Vci1 = -2.64
  53798. +VREG1OUT = Vci * 1.85 = 4.88
  53799. +VCOMH = VREG1OUT * 0.735 = 3.59
  53800. +VCOM amplitude = VREG1OUT * 0.98 = 4.79
  53801. +VGH = Vci * 4 = 13.2
  53802. +VGL = -Vci * 4 = -13.2
  53803. +
  53804. + Limits
  53805. +--------
  53806. +Power supplies
  53807. +1.65 < IOVcc < 3.30 => 1.65 < 3.3 < 3.30
  53808. +2.40 < Vcc < 3.30 => 2.40 < 3.3 < 3.30
  53809. +2.50 < Vci < 3.30 => 2.50 < 3.3 < 3.30
  53810. +
  53811. +Source/VCOM power supply voltage
  53812. + 4.50 < DDVDH < 6.0 => 4.50 < 5.28 < 6.0
  53813. +-3.0 < VCL < -2.0 => -3.0 < -2.64 < -2.0
  53814. +VCI - VCL < 6.0 => 5.94 < 6.0
  53815. +
  53816. +Gate driver output voltage
  53817. + 10 < VGH < 20 => 10 < 13.2 < 20
  53818. +-15 < VGL < -5 => -15 < -13.2 < -5
  53819. +VGH - VGL < 32 => 26.4 < 32
  53820. +
  53821. +VCOM driver output voltage
  53822. +VCOMH - VCOML < 6.0 => 4.79 < 6.0
  53823. +*/
  53824. +
  53825. +static int init_display(struct fbtft_par *par)
  53826. +{
  53827. + fbtft_par_dbg(DEBUG_INIT_DISPLAY, par, "%s()\n", __func__);
  53828. +
  53829. + par->fbtftops.reset(par);
  53830. +
  53831. + if (par->gpio.cs != -1)
  53832. + gpio_set_value(par->gpio.cs, 0); /* Activate chip */
  53833. +
  53834. + bt &= 0b111;
  53835. + vc &= 0b111;
  53836. + vrh &= 0b1111;
  53837. + vdv &= 0b11111;
  53838. + vcm &= 0b111111;
  53839. +
  53840. + /* Initialization sequence from ILI9325 Application Notes */
  53841. +
  53842. + /* ----------- Start Initial Sequence ----------- */
  53843. + write_reg(par, 0x00E3, 0x3008); /* Set internal timing */
  53844. + write_reg(par, 0x00E7, 0x0012); /* Set internal timing */
  53845. + write_reg(par, 0x00EF, 0x1231); /* Set internal timing */
  53846. + write_reg(par, 0x0001, 0x0100); /* set SS and SM bit */
  53847. + write_reg(par, 0x0002, 0x0700); /* set 1 line inversion */
  53848. + write_reg(par, 0x0004, 0x0000); /* Resize register */
  53849. + write_reg(par, 0x0008, 0x0207); /* set the back porch and front porch */
  53850. + write_reg(par, 0x0009, 0x0000); /* set non-display area refresh cycle */
  53851. + write_reg(par, 0x000A, 0x0000); /* FMARK function */
  53852. + write_reg(par, 0x000C, 0x0000); /* RGB interface setting */
  53853. + write_reg(par, 0x000D, 0x0000); /* Frame marker Position */
  53854. + write_reg(par, 0x000F, 0x0000); /* RGB interface polarity */
  53855. +
  53856. + /* ----------- Power On sequence ----------- */
  53857. + write_reg(par, 0x0010, 0x0000); /* SAP, BT[3:0], AP, DSTB, SLP, STB */
  53858. + write_reg(par, 0x0011, 0x0007); /* DC1[2:0], DC0[2:0], VC[2:0] */
  53859. + write_reg(par, 0x0012, 0x0000); /* VREG1OUT voltage */
  53860. + write_reg(par, 0x0013, 0x0000); /* VDV[4:0] for VCOM amplitude */
  53861. + mdelay(200); /* Dis-charge capacitor power voltage */
  53862. + write_reg(par, 0x0010, /* SAP, BT[3:0], AP, DSTB, SLP, STB */
  53863. + (1 << 12) | (bt << 8) | (1 << 7) | (0b001 << 4));
  53864. + write_reg(par, 0x0011, 0x220 | vc); /* DC1[2:0], DC0[2:0], VC[2:0] */
  53865. + mdelay(50); /* Delay 50ms */
  53866. + write_reg(par, 0x0012, vrh); /* Internal reference voltage= Vci; */
  53867. + mdelay(50); /* Delay 50ms */
  53868. + write_reg(par, 0x0013, vdv << 8); /* Set VDV[4:0] for VCOM amplitude */
  53869. + write_reg(par, 0x0029, vcm); /* Set VCM[5:0] for VCOMH */
  53870. + write_reg(par, 0x002B, 0x000C); /* Set Frame Rate */
  53871. + mdelay(50); /* Delay 50ms */
  53872. + write_reg(par, 0x0020, 0x0000); /* GRAM horizontal Address */
  53873. + write_reg(par, 0x0021, 0x0000); /* GRAM Vertical Address */
  53874. +
  53875. + /*------------------ Set GRAM area --------------- */
  53876. + write_reg(par, 0x0050, 0x0000); /* Horizontal GRAM Start Address */
  53877. + write_reg(par, 0x0051, 0x00EF); /* Horizontal GRAM End Address */
  53878. + write_reg(par, 0x0052, 0x0000); /* Vertical GRAM Start Address */
  53879. + write_reg(par, 0x0053, 0x013F); /* Vertical GRAM Start Address */
  53880. + write_reg(par, 0x0060, 0xA700); /* Gate Scan Line */
  53881. + write_reg(par, 0x0061, 0x0001); /* NDL,VLE, REV */
  53882. + write_reg(par, 0x006A, 0x0000); /* set scrolling line */
  53883. +
  53884. + /*-------------- Partial Display Control --------- */
  53885. + write_reg(par, 0x0080, 0x0000);
  53886. + write_reg(par, 0x0081, 0x0000);
  53887. + write_reg(par, 0x0082, 0x0000);
  53888. + write_reg(par, 0x0083, 0x0000);
  53889. + write_reg(par, 0x0084, 0x0000);
  53890. + write_reg(par, 0x0085, 0x0000);
  53891. +
  53892. + /*-------------- Panel Control ------------------- */
  53893. + write_reg(par, 0x0090, 0x0010);
  53894. + write_reg(par, 0x0092, 0x0600);
  53895. + write_reg(par, 0x0007, 0x0133); /* 262K color and display ON */
  53896. +
  53897. + return 0;
  53898. +}
  53899. +
  53900. +static void set_addr_win(struct fbtft_par *par, int xs, int ys, int xe, int ye)
  53901. +{
  53902. + fbtft_par_dbg(DEBUG_SET_ADDR_WIN, par,
  53903. + "%s(xs=%d, ys=%d, xe=%d, ye=%d)\n", __func__, xs, ys, xe, ye);
  53904. + switch (par->info->var.rotate) {
  53905. + /* R20h = Horizontal GRAM Start Address */
  53906. + /* R21h = Vertical GRAM Start Address */
  53907. + case 0:
  53908. + write_reg(par, 0x0020, xs);
  53909. + write_reg(par, 0x0021, ys);
  53910. + break;
  53911. + case 180:
  53912. + write_reg(par, 0x0020, WIDTH - 1 - xs);
  53913. + write_reg(par, 0x0021, HEIGHT - 1 - ys);
  53914. + break;
  53915. + case 270:
  53916. + write_reg(par, 0x0020, WIDTH - 1 - ys);
  53917. + write_reg(par, 0x0021, xs);
  53918. + break;
  53919. + case 90:
  53920. + write_reg(par, 0x0020, ys);
  53921. + write_reg(par, 0x0021, HEIGHT - 1 - xs);
  53922. + break;
  53923. + }
  53924. + write_reg(par, 0x0022); /* Write Data to GRAM */
  53925. +}
  53926. +
  53927. +static int set_var(struct fbtft_par *par)
  53928. +{
  53929. + fbtft_par_dbg(DEBUG_INIT_DISPLAY, par, "%s()\n", __func__);
  53930. +
  53931. + switch (par->info->var.rotate) {
  53932. + /* AM: GRAM update direction */
  53933. + case 0:
  53934. + write_reg(par, 0x03, 0x0030 | (par->bgr << 12));
  53935. + break;
  53936. + case 180:
  53937. + write_reg(par, 0x03, 0x0000 | (par->bgr << 12));
  53938. + break;
  53939. + case 270:
  53940. + write_reg(par, 0x03, 0x0028 | (par->bgr << 12));
  53941. + break;
  53942. + case 90:
  53943. + write_reg(par, 0x03, 0x0018 | (par->bgr << 12));
  53944. + break;
  53945. + }
  53946. +
  53947. + return 0;
  53948. +}
  53949. +
  53950. +/*
  53951. + Gamma string format:
  53952. + VRP0 VRP1 RP0 RP1 KP0 KP1 KP2 KP3 KP4 KP5
  53953. + VRN0 VRN1 RN0 RN1 KN0 KN1 KN2 KN3 KN4 KN5
  53954. +*/
  53955. +#define CURVE(num, idx) curves[num*par->gamma.num_values + idx]
  53956. +static int set_gamma(struct fbtft_par *par, unsigned long *curves)
  53957. +{
  53958. + unsigned long mask[] = {
  53959. + 0b11111, 0b11111, 0b111, 0b111, 0b111,
  53960. + 0b111, 0b111, 0b111, 0b111, 0b111,
  53961. + 0b11111, 0b11111, 0b111, 0b111, 0b111,
  53962. + 0b111, 0b111, 0b111, 0b111, 0b111 };
  53963. + int i, j;
  53964. +
  53965. + fbtft_par_dbg(DEBUG_INIT_DISPLAY, par, "%s()\n", __func__);
  53966. +
  53967. + /* apply mask */
  53968. + for (i = 0; i < 2; i++)
  53969. + for (j = 0; j < 10; j++)
  53970. + CURVE(i, j) &= mask[i*par->gamma.num_values + j];
  53971. +
  53972. + write_reg(par, 0x0030, CURVE(0, 5) << 8 | CURVE(0, 4));
  53973. + write_reg(par, 0x0031, CURVE(0, 7) << 8 | CURVE(0, 6));
  53974. + write_reg(par, 0x0032, CURVE(0, 9) << 8 | CURVE(0, 8));
  53975. + write_reg(par, 0x0035, CURVE(0, 3) << 8 | CURVE(0, 2));
  53976. + write_reg(par, 0x0036, CURVE(0, 1) << 8 | CURVE(0, 0));
  53977. +
  53978. + write_reg(par, 0x0037, CURVE(1, 5) << 8 | CURVE(1, 4));
  53979. + write_reg(par, 0x0038, CURVE(1, 7) << 8 | CURVE(1, 6));
  53980. + write_reg(par, 0x0039, CURVE(1, 9) << 8 | CURVE(1, 8));
  53981. + write_reg(par, 0x003C, CURVE(1, 3) << 8 | CURVE(1, 2));
  53982. + write_reg(par, 0x003D, CURVE(1, 1) << 8 | CURVE(1, 0));
  53983. +
  53984. + return 0;
  53985. +}
  53986. +#undef CURVE
  53987. +
  53988. +
  53989. +static struct fbtft_display display = {
  53990. + .regwidth = 16,
  53991. + .width = WIDTH,
  53992. + .height = HEIGHT,
  53993. + .bpp = BPP,
  53994. + .fps = FPS,
  53995. + .gamma_num = 2,
  53996. + .gamma_len = 10,
  53997. + .gamma = DEFAULT_GAMMA,
  53998. + .fbtftops = {
  53999. + .init_display = init_display,
  54000. + .set_addr_win = set_addr_win,
  54001. + .set_var = set_var,
  54002. + .set_gamma = set_gamma,
  54003. + },
  54004. +};
  54005. +FBTFT_REGISTER_DRIVER(DRVNAME, "ilitek,ili9325", &display);
  54006. +
  54007. +MODULE_ALIAS("spi:" DRVNAME);
  54008. +MODULE_ALIAS("platform:" DRVNAME);
  54009. +MODULE_ALIAS("spi:ili9325");
  54010. +MODULE_ALIAS("platform:ili9325");
  54011. +
  54012. +MODULE_DESCRIPTION("FB driver for the ILI9325 LCD Controller");
  54013. +MODULE_AUTHOR("Noralf Tronnes");
  54014. +MODULE_LICENSE("GPL");
  54015. diff -Nur linux-3.18.14/drivers/staging/fbtft/fb_ili9340.c linux-rpi/drivers/staging/fbtft/fb_ili9340.c
  54016. --- linux-3.18.14/drivers/staging/fbtft/fb_ili9340.c 1969-12-31 18:00:00.000000000 -0600
  54017. +++ linux-rpi/drivers/staging/fbtft/fb_ili9340.c 2015-05-31 14:46:12.565660964 -0500
  54018. @@ -0,0 +1,163 @@
  54019. +/*
  54020. + * FB driver for the ILI9340 LCD Controller
  54021. + *
  54022. + * Copyright (C) 2013 Noralf Tronnes
  54023. + *
  54024. + * This program is free software; you can redistribute it and/or modify
  54025. + * it under the terms of the GNU General Public License as published by
  54026. + * the Free Software Foundation; either version 2 of the License, or
  54027. + * (at your option) any later version.
  54028. + *
  54029. + * This program is distributed in the hope that it will be useful,
  54030. + * but WITHOUT ANY WARRANTY; without even the implied warranty of
  54031. + * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
  54032. + * GNU General Public License for more details.
  54033. + *
  54034. + * You should have received a copy of the GNU General Public License
  54035. + * along with this program; if not, write to the Free Software
  54036. + * Foundation, Inc., 675 Mass Ave, Cambridge, MA 02139, USA.
  54037. + */
  54038. +
  54039. +#include <linux/module.h>
  54040. +#include <linux/kernel.h>
  54041. +#include <linux/init.h>
  54042. +#include <linux/gpio.h>
  54043. +#include <linux/delay.h>
  54044. +
  54045. +#include "fbtft.h"
  54046. +
  54047. +#define DRVNAME "fb_ili9340"
  54048. +#define WIDTH 240
  54049. +#define HEIGHT 320
  54050. +
  54051. +
  54052. +/* Init sequence taken from: Arduino Library for the Adafruit 2.2" display */
  54053. +static int init_display(struct fbtft_par *par)
  54054. +{
  54055. + fbtft_par_dbg(DEBUG_INIT_DISPLAY, par, "%s()\n", __func__);
  54056. +
  54057. + par->fbtftops.reset(par);
  54058. +
  54059. + write_reg(par, 0xEF, 0x03, 0x80, 0x02);
  54060. + write_reg(par, 0xCF, 0x00 , 0XC1 , 0X30);
  54061. + write_reg(par, 0xED, 0x64 , 0x03 , 0X12 , 0X81);
  54062. + write_reg(par, 0xE8, 0x85 , 0x00 , 0x78);
  54063. + write_reg(par, 0xCB, 0x39 , 0x2C , 0x00 , 0x34 , 0x02);
  54064. + write_reg(par, 0xF7, 0x20);
  54065. + write_reg(par, 0xEA, 0x00 , 0x00);
  54066. +
  54067. + /* Power Control 1 */
  54068. + write_reg(par, 0xC0, 0x23);
  54069. +
  54070. + /* Power Control 2 */
  54071. + write_reg(par, 0xC1, 0x10);
  54072. +
  54073. + /* VCOM Control 1 */
  54074. + write_reg(par, 0xC5, 0x3e, 0x28);
  54075. +
  54076. + /* VCOM Control 2 */
  54077. + write_reg(par, 0xC7, 0x86);
  54078. +
  54079. + /* COLMOD: Pixel Format Set */
  54080. + /* 16 bits/pixel */
  54081. + write_reg(par, 0x3A, 0x55);
  54082. +
  54083. + /* Frame Rate Control */
  54084. + /* Division ratio = fosc, Frame Rate = 79Hz */
  54085. + write_reg(par, 0xB1, 0x00, 0x18);
  54086. +
  54087. + /* Display Function Control */
  54088. + write_reg(par, 0xB6, 0x08, 0x82, 0x27);
  54089. +
  54090. + /* Gamma Function Disable */
  54091. + write_reg(par, 0xF2, 0x00);
  54092. +
  54093. + /* Gamma curve selected */
  54094. + write_reg(par, 0x26, 0x01);
  54095. +
  54096. + /* Positive Gamma Correction */
  54097. + write_reg(par, 0xE0,
  54098. + 0x0F, 0x31, 0x2B, 0x0C, 0x0E, 0x08, 0x4E, 0xF1,
  54099. + 0x37, 0x07, 0x10, 0x03, 0x0E, 0x09, 0x00);
  54100. +
  54101. + /* Negative Gamma Correction */
  54102. + write_reg(par, 0xE1,
  54103. + 0x00, 0x0E, 0x14, 0x03, 0x11, 0x07, 0x31, 0xC1,
  54104. + 0x48, 0x08, 0x0F, 0x0C, 0x31, 0x36, 0x0F);
  54105. +
  54106. + /* Sleep OUT */
  54107. + write_reg(par, 0x11);
  54108. +
  54109. + mdelay(120);
  54110. +
  54111. + /* Display ON */
  54112. + write_reg(par, 0x29);
  54113. +
  54114. + return 0;
  54115. +}
  54116. +
  54117. +static void set_addr_win(struct fbtft_par *par, int xs, int ys, int xe, int ye)
  54118. +{
  54119. + fbtft_par_dbg(DEBUG_SET_ADDR_WIN, par,
  54120. + "%s(xs=%d, ys=%d, xe=%d, ye=%d)\n", __func__, xs, ys, xe, ye);
  54121. +
  54122. + /* Column address */
  54123. + write_reg(par, 0x2A, xs >> 8, xs & 0xFF, xe >> 8, xe & 0xFF);
  54124. +
  54125. + /* Row adress */
  54126. + write_reg(par, 0x2B, ys >> 8, ys & 0xFF, ye >> 8, ye & 0xFF);
  54127. +
  54128. + /* Memory write */
  54129. + write_reg(par, 0x2C);
  54130. +}
  54131. +
  54132. +#define ILI9340_MADCTL_MV 0x20
  54133. +#define ILI9340_MADCTL_MX 0x40
  54134. +#define ILI9340_MADCTL_MY 0x80
  54135. +static int set_var(struct fbtft_par *par)
  54136. +{
  54137. + u8 val;
  54138. +
  54139. + fbtft_par_dbg(DEBUG_INIT_DISPLAY, par, "%s()\n", __func__);
  54140. +
  54141. + switch (par->info->var.rotate) {
  54142. + case 270:
  54143. + val = ILI9340_MADCTL_MV;
  54144. + break;
  54145. + case 180:
  54146. + val = ILI9340_MADCTL_MY;
  54147. + break;
  54148. + case 90:
  54149. + val = ILI9340_MADCTL_MV | ILI9340_MADCTL_MY | ILI9340_MADCTL_MX;
  54150. + break;
  54151. + default:
  54152. + val = ILI9340_MADCTL_MX;
  54153. + break;
  54154. + }
  54155. + /* Memory Access Control */
  54156. + write_reg(par, 0x36, val | (par->bgr << 3));
  54157. +
  54158. + return 0;
  54159. +}
  54160. +
  54161. +
  54162. +static struct fbtft_display display = {
  54163. + .regwidth = 8,
  54164. + .width = WIDTH,
  54165. + .height = HEIGHT,
  54166. + .fbtftops = {
  54167. + .init_display = init_display,
  54168. + .set_addr_win = set_addr_win,
  54169. + .set_var = set_var,
  54170. + },
  54171. +};
  54172. +FBTFT_REGISTER_DRIVER(DRVNAME, "ilitek,ili9340", &display);
  54173. +
  54174. +MODULE_ALIAS("spi:" DRVNAME);
  54175. +MODULE_ALIAS("platform:" DRVNAME);
  54176. +MODULE_ALIAS("spi:ili9340");
  54177. +MODULE_ALIAS("platform:ili9340");
  54178. +
  54179. +MODULE_DESCRIPTION("FB driver for the ILI9340 LCD Controller");
  54180. +MODULE_AUTHOR("Noralf Tronnes");
  54181. +MODULE_LICENSE("GPL");
  54182. diff -Nur linux-3.18.14/drivers/staging/fbtft/fb_ili9341.c linux-rpi/drivers/staging/fbtft/fb_ili9341.c
  54183. --- linux-3.18.14/drivers/staging/fbtft/fb_ili9341.c 1969-12-31 18:00:00.000000000 -0600
  54184. +++ linux-rpi/drivers/staging/fbtft/fb_ili9341.c 2015-05-31 14:46:12.565660964 -0500
  54185. @@ -0,0 +1,179 @@
  54186. +/*
  54187. + * FB driver for the ILI9341 LCD display controller
  54188. + *
  54189. + * This display uses 9-bit SPI: Data/Command bit + 8 data bits
  54190. + * For platforms that doesn't support 9-bit, the driver is capable
  54191. + * of emulating this using 8-bit transfer.
  54192. + * This is done by transfering eight 9-bit words in 9 bytes.
  54193. + *
  54194. + * Copyright (C) 2013 Christian Vogelgsang
  54195. + * Based on adafruit22fb.c by Noralf Tronnes
  54196. + *
  54197. + * This program is free software; you can redistribute it and/or modify
  54198. + * it under the terms of the GNU General Public License as published by
  54199. + * the Free Software Foundation; either version 2 of the License, or
  54200. + * (at your option) any later version.
  54201. + *
  54202. + * This program is distributed in the hope that it will be useful,
  54203. + * but WITHOUT ANY WARRANTY; without even the implied warranty of
  54204. + * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
  54205. + * GNU General Public License for more details.
  54206. + *
  54207. + * You should have received a copy of the GNU General Public License
  54208. + * along with this program; if not, write to the Free Software
  54209. + * Foundation, Inc., 675 Mass Ave, Cambridge, MA 02139, USA.
  54210. + */
  54211. +
  54212. +#include <linux/module.h>
  54213. +#include <linux/kernel.h>
  54214. +#include <linux/init.h>
  54215. +#include <linux/delay.h>
  54216. +
  54217. +#include "fbtft.h"
  54218. +
  54219. +#define DRVNAME "fb_ili9341"
  54220. +#define WIDTH 240
  54221. +#define HEIGHT 320
  54222. +#define TXBUFLEN (4 * PAGE_SIZE)
  54223. +#define DEFAULT_GAMMA "1F 1A 18 0A 0F 06 45 87 32 0A 07 02 07 05 00\n" \
  54224. + "00 25 27 05 10 09 3A 78 4D 05 18 0D 38 3A 1F"
  54225. +
  54226. +
  54227. +static int init_display(struct fbtft_par *par)
  54228. +{
  54229. + fbtft_par_dbg(DEBUG_INIT_DISPLAY, par, "%s()\n", __func__);
  54230. +
  54231. + par->fbtftops.reset(par);
  54232. +
  54233. + /* startup sequence for MI0283QT-9A */
  54234. + write_reg(par, 0x01); /* software reset */
  54235. + mdelay(5);
  54236. + write_reg(par, 0x28); /* display off */
  54237. + /* --------------------------------------------------------- */
  54238. + write_reg(par, 0xCF, 0x00, 0x83, 0x30);
  54239. + write_reg(par, 0xED, 0x64, 0x03, 0x12, 0x81);
  54240. + write_reg(par, 0xE8, 0x85, 0x01, 0x79);
  54241. + write_reg(par, 0xCB, 0x39, 0X2C, 0x00, 0x34, 0x02);
  54242. + write_reg(par, 0xF7, 0x20);
  54243. + write_reg(par, 0xEA, 0x00, 0x00);
  54244. + /* ------------power control-------------------------------- */
  54245. + write_reg(par, 0xC0, 0x26);
  54246. + write_reg(par, 0xC1, 0x11);
  54247. + /* ------------VCOM --------- */
  54248. + write_reg(par, 0xC5, 0x35, 0x3E);
  54249. + write_reg(par, 0xC7, 0xBE);
  54250. + /* ------------memory access control------------------------ */
  54251. + write_reg(par, 0x3A, 0x55); /* 16bit pixel */
  54252. + /* ------------frame rate----------------------------------- */
  54253. + write_reg(par, 0xB1, 0x00, 0x1B);
  54254. + /* ------------Gamma---------------------------------------- */
  54255. + /* write_reg(par, 0xF2, 0x08); */ /* Gamma Function Disable */
  54256. + write_reg(par, 0x26, 0x01);
  54257. + /* ------------display-------------------------------------- */
  54258. + write_reg(par, 0xB7, 0x07); /* entry mode set */
  54259. + write_reg(par, 0xB6, 0x0A, 0x82, 0x27, 0x00);
  54260. + write_reg(par, 0x11); /* sleep out */
  54261. + mdelay(100);
  54262. + write_reg(par, 0x29); /* display on */
  54263. + mdelay(20);
  54264. +
  54265. + return 0;
  54266. +}
  54267. +
  54268. +static void set_addr_win(struct fbtft_par *par, int xs, int ys, int xe, int ye)
  54269. +{
  54270. + fbtft_par_dbg(DEBUG_SET_ADDR_WIN, par,
  54271. + "%s(xs=%d, ys=%d, xe=%d, ye=%d)\n", __func__, xs, ys, xe, ye);
  54272. +
  54273. + /* Column address set */
  54274. + write_reg(par, 0x2A,
  54275. + (xs >> 8) & 0xFF, xs & 0xFF, (xe >> 8) & 0xFF, xe & 0xFF);
  54276. +
  54277. + /* Row adress set */
  54278. + write_reg(par, 0x2B,
  54279. + (ys >> 8) & 0xFF, ys & 0xFF, (ye >> 8) & 0xFF, ye & 0xFF);
  54280. +
  54281. + /* Memory write */
  54282. + write_reg(par, 0x2C);
  54283. +}
  54284. +
  54285. +#define MEM_Y (7) /* MY row address order */
  54286. +#define MEM_X (6) /* MX column address order */
  54287. +#define MEM_V (5) /* MV row / column exchange */
  54288. +#define MEM_L (4) /* ML vertical refresh order */
  54289. +#define MEM_H (2) /* MH horizontal refresh order */
  54290. +#define MEM_BGR (3) /* RGB-BGR Order */
  54291. +static int set_var(struct fbtft_par *par)
  54292. +{
  54293. + fbtft_par_dbg(DEBUG_INIT_DISPLAY, par, "%s()\n", __func__);
  54294. +
  54295. + switch (par->info->var.rotate) {
  54296. + case 0:
  54297. + write_reg(par, 0x36, (1 << MEM_X) | (par->bgr << MEM_BGR));
  54298. + break;
  54299. + case 270:
  54300. + write_reg(par, 0x36,
  54301. + (1<<MEM_V) | (1 << MEM_L) | (par->bgr << MEM_BGR));
  54302. + break;
  54303. + case 180:
  54304. + write_reg(par, 0x36, (1 << MEM_Y) | (par->bgr << MEM_BGR));
  54305. + break;
  54306. + case 90:
  54307. + write_reg(par, 0x36, (1 << MEM_Y) | (1 << MEM_X) |
  54308. + (1 << MEM_V) | (par->bgr << MEM_BGR));
  54309. + break;
  54310. + }
  54311. +
  54312. + return 0;
  54313. +}
  54314. +
  54315. +/*
  54316. + Gamma string format:
  54317. + Positive: Par1 Par2 [...] Par15
  54318. + Negative: Par1 Par2 [...] Par15
  54319. +*/
  54320. +#define CURVE(num, idx) curves[num*par->gamma.num_values + idx]
  54321. +static int set_gamma(struct fbtft_par *par, unsigned long *curves)
  54322. +{
  54323. + int i;
  54324. +
  54325. + fbtft_par_dbg(DEBUG_INIT_DISPLAY, par, "%s()\n", __func__);
  54326. +
  54327. + for (i = 0; i < par->gamma.num_curves; i++)
  54328. + write_reg(par, 0xE0 + i,
  54329. + CURVE(i, 0), CURVE(i, 1), CURVE(i, 2),
  54330. + CURVE(i, 3), CURVE(i, 4), CURVE(i, 5),
  54331. + CURVE(i, 6), CURVE(i, 7), CURVE(i, 8),
  54332. + CURVE(i, 9), CURVE(i, 10), CURVE(i, 11),
  54333. + CURVE(i, 12), CURVE(i, 13), CURVE(i, 14));
  54334. +
  54335. + return 0;
  54336. +}
  54337. +#undef CURVE
  54338. +
  54339. +
  54340. +static struct fbtft_display display = {
  54341. + .regwidth = 8,
  54342. + .width = WIDTH,
  54343. + .height = HEIGHT,
  54344. + .txbuflen = TXBUFLEN,
  54345. + .gamma_num = 2,
  54346. + .gamma_len = 15,
  54347. + .gamma = DEFAULT_GAMMA,
  54348. + .fbtftops = {
  54349. + .init_display = init_display,
  54350. + .set_addr_win = set_addr_win,
  54351. + .set_var = set_var,
  54352. + .set_gamma = set_gamma,
  54353. + },
  54354. +};
  54355. +FBTFT_REGISTER_DRIVER(DRVNAME, "ilitek,ili9341", &display);
  54356. +
  54357. +MODULE_ALIAS("spi:" DRVNAME);
  54358. +MODULE_ALIAS("platform:" DRVNAME);
  54359. +MODULE_ALIAS("spi:ili9341");
  54360. +MODULE_ALIAS("platform:ili9341");
  54361. +
  54362. +MODULE_DESCRIPTION("FB driver for the ILI9341 LCD display controller");
  54363. +MODULE_AUTHOR("Christian Vogelgsang");
  54364. +MODULE_LICENSE("GPL");
  54365. diff -Nur linux-3.18.14/drivers/staging/fbtft/fb_ili9481.c linux-rpi/drivers/staging/fbtft/fb_ili9481.c
  54366. --- linux-3.18.14/drivers/staging/fbtft/fb_ili9481.c 1969-12-31 18:00:00.000000000 -0600
  54367. +++ linux-rpi/drivers/staging/fbtft/fb_ili9481.c 2015-05-31 14:46:12.565660964 -0500
  54368. @@ -0,0 +1,117 @@
  54369. +/*
  54370. + * FB driver for the ILI9481 LCD Controller
  54371. + *
  54372. + * Copyright (c) 2014 Petr Olivka
  54373. + * Copyright (c) 2013 Noralf Tronnes
  54374. + *
  54375. + * This program is free software; you can redistribute it and/or modify
  54376. + * it under the terms of the GNU General Public License as published by
  54377. + * the Free Software Foundation; either version 2 of the License, or
  54378. + * (at your option) any later version.
  54379. + *
  54380. + * This program is distributed in the hope that it will be useful,
  54381. + * but WITHOUT ANY WARRANTY; without even the implied warranty of
  54382. + * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
  54383. + * GNU General Public License for more details.
  54384. + *
  54385. + * You should have received a copy of the GNU General Public License
  54386. + * along with this program; if not, write to the Free Software
  54387. + * Foundation, Inc., 675 Mass Ave, Cambridge, MA 02139, USA.
  54388. + */
  54389. +
  54390. +#include <linux/module.h>
  54391. +#include <linux/kernel.h>
  54392. +#include <linux/init.h>
  54393. +#include <linux/delay.h>
  54394. +
  54395. +#include "fbtft.h"
  54396. +
  54397. +#define DRVNAME "fb_ili9481"
  54398. +#define WIDTH 320
  54399. +#define HEIGHT 480
  54400. +
  54401. +static int default_init_sequence[] = {
  54402. +
  54403. + /* SLP_OUT - Sleep out */
  54404. + -1, 0x11,
  54405. + -2, 50,
  54406. + /* Power setting */
  54407. + -1, 0xD0, 0x07, 0x42, 0x18,
  54408. + /* VCOM */
  54409. + -1, 0xD1, 0x00, 0x07, 0x10,
  54410. + /* Power setting for norm. mode */
  54411. + -1, 0xD2, 0x01, 0x02,
  54412. + /* Panel driving setting */
  54413. + -1, 0xC0, 0x10, 0x3B, 0x00, 0x02, 0x11,
  54414. + /* Frame rate & inv. */
  54415. + -1, 0xC5, 0x03,
  54416. + /* Pixel format */
  54417. + -1, 0x3A, 0x55,
  54418. + /* Gamma */
  54419. + -1, 0xC8, 0x00, 0x32, 0x36, 0x45, 0x06, 0x16,
  54420. + 0x37, 0x75, 0x77, 0x54, 0x0C, 0x00,
  54421. + /* DISP_ON */
  54422. + -1, 0x29,
  54423. + -3
  54424. +};
  54425. +
  54426. +static void set_addr_win(struct fbtft_par *par, int xs, int ys, int xe, int ye)
  54427. +{
  54428. + fbtft_par_dbg(DEBUG_SET_ADDR_WIN, par,
  54429. + "%s(xs=%d, ys=%d, xe=%d, ye=%d)\n", __func__, xs, ys, xe, ye);
  54430. +
  54431. + /* column address */
  54432. + write_reg(par, 0x2a, xs >> 8, xs & 0xff, xe >> 8, xe & 0xff);
  54433. +
  54434. + /* row adress */
  54435. + write_reg(par, 0x2b, ys >> 8, ys & 0xff, ye >> 8, ye & 0xff);
  54436. +
  54437. + /* memory write */
  54438. + write_reg(par, 0x2c);
  54439. +}
  54440. +
  54441. +#define HFLIP 0x01
  54442. +#define VFLIP 0x02
  54443. +#define ROWxCOL 0x20
  54444. +static int set_var(struct fbtft_par *par)
  54445. +{
  54446. + fbtft_par_dbg(DEBUG_INIT_DISPLAY, par, "%s()\n", __func__);
  54447. +
  54448. + switch (par->info->var.rotate) {
  54449. + case 270:
  54450. + write_reg(par, 0x36, ROWxCOL | HFLIP | VFLIP | (par->bgr << 3));
  54451. + break;
  54452. + case 180:
  54453. + write_reg(par, 0x36, VFLIP | (par->bgr << 3));
  54454. + break;
  54455. + case 90:
  54456. + write_reg(par, 0x36, ROWxCOL | (par->bgr << 3));
  54457. + break;
  54458. + default:
  54459. + write_reg(par, 0x36, HFLIP | (par->bgr << 3));
  54460. + break;
  54461. + }
  54462. +
  54463. + return 0;
  54464. +}
  54465. +
  54466. +static struct fbtft_display display = {
  54467. + .regwidth = 8,
  54468. + .width = WIDTH,
  54469. + .height = HEIGHT,
  54470. + .init_sequence = default_init_sequence,
  54471. + .fbtftops = {
  54472. + .set_addr_win = set_addr_win,
  54473. + .set_var = set_var,
  54474. + },
  54475. +};
  54476. +FBTFT_REGISTER_DRIVER(DRVNAME, "ilitek,ili9481", &display);
  54477. +
  54478. +MODULE_ALIAS("spi:" DRVNAME);
  54479. +MODULE_ALIAS("platform:" DRVNAME);
  54480. +MODULE_ALIAS("spi:ili9481");
  54481. +MODULE_ALIAS("platform:ili9481");
  54482. +
  54483. +MODULE_DESCRIPTION("FB driver for the ILI9481 LCD Controller");
  54484. +MODULE_AUTHOR("Petr Olivka");
  54485. +MODULE_LICENSE("GPL");
  54486. diff -Nur linux-3.18.14/drivers/staging/fbtft/fb_ili9486.c linux-rpi/drivers/staging/fbtft/fb_ili9486.c
  54487. --- linux-3.18.14/drivers/staging/fbtft/fb_ili9486.c 1969-12-31 18:00:00.000000000 -0600
  54488. +++ linux-rpi/drivers/staging/fbtft/fb_ili9486.c 2015-05-31 14:46:12.565660964 -0500
  54489. @@ -0,0 +1,121 @@
  54490. +/*
  54491. + * FB driver for the ILI9486 LCD Controller
  54492. + *
  54493. + * Copyright (C) 2014 Noralf Tronnes
  54494. + *
  54495. + * This program is free software; you can redistribute it and/or modify
  54496. + * it under the terms of the GNU General Public License as published by
  54497. + * the Free Software Foundation; either version 2 of the License, or
  54498. + * (at your option) any later version.
  54499. + *
  54500. + * This program is distributed in the hope that it will be useful,
  54501. + * but WITHOUT ANY WARRANTY; without even the implied warranty of
  54502. + * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
  54503. + * GNU General Public License for more details.
  54504. + *
  54505. + * You should have received a copy of the GNU General Public License
  54506. + * along with this program; if not, write to the Free Software
  54507. + * Foundation, Inc., 675 Mass Ave, Cambridge, MA 02139, USA.
  54508. + */
  54509. +
  54510. +#include <linux/module.h>
  54511. +#include <linux/kernel.h>
  54512. +#include <linux/init.h>
  54513. +
  54514. +#include "fbtft.h"
  54515. +
  54516. +#define DRVNAME "fb_ili9486"
  54517. +#define WIDTH 320
  54518. +#define HEIGHT 480
  54519. +
  54520. +
  54521. +/* this init sequence matches PiScreen */
  54522. +static int default_init_sequence[] = {
  54523. + /* Interface Mode Control */
  54524. + -1, 0xb0, 0x0,
  54525. + /* Sleep OUT */
  54526. + -1, 0x11,
  54527. + -2, 250,
  54528. + /* Interface Pixel Format */
  54529. + -1, 0x3A, 0x55,
  54530. + /* Power Control 3 */
  54531. + -1, 0xC2, 0x44,
  54532. + /* VCOM Control 1 */
  54533. + -1, 0xC5, 0x00, 0x00, 0x00, 0x00,
  54534. + /* PGAMCTRL(Positive Gamma Control) */
  54535. + -1, 0xE0, 0x0F, 0x1F, 0x1C, 0x0C, 0x0F, 0x08, 0x48, 0x98,
  54536. + 0x37, 0x0A, 0x13, 0x04, 0x11, 0x0D, 0x00,
  54537. + /* NGAMCTRL(Negative Gamma Control) */
  54538. + -1, 0xE1, 0x0F, 0x32, 0x2E, 0x0B, 0x0D, 0x05, 0x47, 0x75,
  54539. + 0x37, 0x06, 0x10, 0x03, 0x24, 0x20, 0x00,
  54540. + /* Digital Gamma Control 1 */
  54541. + -1, 0xE2, 0x0F, 0x32, 0x2E, 0x0B, 0x0D, 0x05, 0x47, 0x75,
  54542. + 0x37, 0x06, 0x10, 0x03, 0x24, 0x20, 0x00,
  54543. + /* Sleep OUT */
  54544. + -1, 0x11,
  54545. + /* Display ON */
  54546. + -1, 0x29,
  54547. + /* end marker */
  54548. + -3
  54549. +};
  54550. +
  54551. +static void set_addr_win(struct fbtft_par *par, int xs, int ys, int xe, int ye)
  54552. +{
  54553. + fbtft_par_dbg(DEBUG_SET_ADDR_WIN, par,
  54554. + "%s(xs=%d, ys=%d, xe=%d, ye=%d)\n", __func__, xs, ys, xe, ye);
  54555. +
  54556. + /* Column address */
  54557. + write_reg(par, 0x2A, xs >> 8, xs & 0xFF, xe >> 8, xe & 0xFF);
  54558. +
  54559. + /* Row adress */
  54560. + write_reg(par, 0x2B, ys >> 8, ys & 0xFF, ye >> 8, ye & 0xFF);
  54561. +
  54562. + /* Memory write */
  54563. + write_reg(par, 0x2C);
  54564. +}
  54565. +
  54566. +static int set_var(struct fbtft_par *par)
  54567. +{
  54568. + fbtft_par_dbg(DEBUG_INIT_DISPLAY, par, "%s()\n", __func__);
  54569. +
  54570. + switch (par->info->var.rotate) {
  54571. + case 0:
  54572. + write_reg(par, 0x36, 0x80 | (par->bgr << 3));
  54573. + break;
  54574. + case 90:
  54575. + write_reg(par, 0x36, 0x20 | (par->bgr << 3));
  54576. + break;
  54577. + case 180:
  54578. + write_reg(par, 0x36, 0x40 | (par->bgr << 3));
  54579. + break;
  54580. + case 270:
  54581. + write_reg(par, 0x36, 0xE0 | (par->bgr << 3));
  54582. + break;
  54583. + default:
  54584. + break;
  54585. + }
  54586. +
  54587. + return 0;
  54588. +}
  54589. +
  54590. +
  54591. +static struct fbtft_display display = {
  54592. + .regwidth = 8,
  54593. + .width = WIDTH,
  54594. + .height = HEIGHT,
  54595. + .init_sequence = default_init_sequence,
  54596. + .fbtftops = {
  54597. + .set_addr_win = set_addr_win,
  54598. + .set_var = set_var,
  54599. + },
  54600. +};
  54601. +FBTFT_REGISTER_DRIVER(DRVNAME, "ilitek,ili9486", &display);
  54602. +
  54603. +MODULE_ALIAS("spi:" DRVNAME);
  54604. +MODULE_ALIAS("platform:" DRVNAME);
  54605. +MODULE_ALIAS("spi:ili9486");
  54606. +MODULE_ALIAS("platform:ili9486");
  54607. +
  54608. +MODULE_DESCRIPTION("FB driver for the ILI9486 LCD Controller");
  54609. +MODULE_AUTHOR("Noralf Tronnes");
  54610. +MODULE_LICENSE("GPL");
  54611. diff -Nur linux-3.18.14/drivers/staging/fbtft/fb_pcd8544.c linux-rpi/drivers/staging/fbtft/fb_pcd8544.c
  54612. --- linux-3.18.14/drivers/staging/fbtft/fb_pcd8544.c 1969-12-31 18:00:00.000000000 -0600
  54613. +++ linux-rpi/drivers/staging/fbtft/fb_pcd8544.c 2015-05-31 14:46:12.565660964 -0500
  54614. @@ -0,0 +1,177 @@
  54615. +/*
  54616. + * FB driver for the PCD8544 LCD Controller
  54617. + *
  54618. + * The display is monochrome and the video memory is RGB565.
  54619. + * Any pixel value except 0 turns the pixel on.
  54620. + *
  54621. + * Copyright (C) 2013 Noralf Tronnes
  54622. + *
  54623. + * This program is free software; you can redistribute it and/or modify
  54624. + * it under the terms of the GNU General Public License as published by
  54625. + * the Free Software Foundation; either version 2 of the License, or
  54626. + * (at your option) any later version.
  54627. + *
  54628. + * This program is distributed in the hope that it will be useful,
  54629. + * but WITHOUT ANY WARRANTY; without even the implied warranty of
  54630. + * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
  54631. + * GNU General Public License for more details.
  54632. + *
  54633. + * You should have received a copy of the GNU General Public License
  54634. + * along with this program; if not, write to the Free Software
  54635. + * Foundation, Inc., 675 Mass Ave, Cambridge, MA 02139, USA.
  54636. + */
  54637. +
  54638. +#include <linux/module.h>
  54639. +#include <linux/kernel.h>
  54640. +#include <linux/init.h>
  54641. +#include <linux/gpio.h>
  54642. +#include <linux/spi/spi.h>
  54643. +#include <linux/delay.h>
  54644. +
  54645. +#include "fbtft.h"
  54646. +
  54647. +#define DRVNAME "fb_pcd8544"
  54648. +#define WIDTH 84
  54649. +#define HEIGHT 48
  54650. +#define TXBUFLEN (84*6)
  54651. +#define DEFAULT_GAMMA "40" /* gamma is used to control contrast in this driver */
  54652. +
  54653. +static unsigned tc;
  54654. +module_param(tc, uint, 0);
  54655. +MODULE_PARM_DESC(tc, "TC[1:0] Temperature coefficient: 0-3 (default: 0)");
  54656. +
  54657. +static unsigned bs = 4;
  54658. +module_param(bs, uint, 0);
  54659. +MODULE_PARM_DESC(bs, "BS[2:0] Bias voltage level: 0-7 (default: 4)");
  54660. +
  54661. +
  54662. +static int init_display(struct fbtft_par *par)
  54663. +{
  54664. + fbtft_par_dbg(DEBUG_INIT_DISPLAY, par, "%s()\n", __func__);
  54665. +
  54666. + par->fbtftops.reset(par);
  54667. +
  54668. + /* Function set */
  54669. + write_reg(par, 0x21); /* 5:1 1
  54670. + 2:0 PD - Powerdown control: chip is active
  54671. + 1:0 V - Entry mode: horizontal addressing
  54672. + 0:1 H - Extended instruction set control: extended
  54673. + */
  54674. +
  54675. + /* H=1 Temperature control */
  54676. + write_reg(par, 0x04 | (tc & 0x3)); /*
  54677. + 2:1 1
  54678. + 1:x TC1 - Temperature Coefficient: 0x10
  54679. + 0:x TC0
  54680. + */
  54681. +
  54682. + /* H=1 Bias system */
  54683. + write_reg(par, 0x10 | (bs & 0x7)); /*
  54684. + 4:1 1
  54685. + 3:0 0
  54686. + 2:x BS2 - Bias System
  54687. + 1:x BS1
  54688. + 0:x BS0
  54689. + */
  54690. +
  54691. + /* Function set */
  54692. + write_reg(par, 0x22); /* 5:1 1
  54693. + 2:0 PD - Powerdown control: chip is active
  54694. + 1:1 V - Entry mode: vertical addressing
  54695. + 0:0 H - Extended instruction set control: basic
  54696. + */
  54697. +
  54698. + /* H=0 Display control */
  54699. + write_reg(par, 0x08 | 4); /*
  54700. + 3:1 1
  54701. + 2:1 D - DE: 10=normal mode
  54702. + 1:0 0
  54703. + 0:0 E
  54704. + */
  54705. +
  54706. + return 0;
  54707. +}
  54708. +
  54709. +static void set_addr_win(struct fbtft_par *par, int xs, int ys, int xe, int ye)
  54710. +{
  54711. + fbtft_par_dbg(DEBUG_SET_ADDR_WIN, par, "%s(xs=%d, ys=%d, xe=%d, ye=%d)\n", __func__, xs, ys, xe, ye);
  54712. +
  54713. + /* H=0 Set X address of RAM */
  54714. + write_reg(par, 0x80); /* 7:1 1
  54715. + 6-0: X[6:0] - 0x00
  54716. + */
  54717. +
  54718. + /* H=0 Set Y address of RAM */
  54719. + write_reg(par, 0x40); /* 7:0 0
  54720. + 6:1 1
  54721. + 2-0: Y[2:0] - 0x0
  54722. + */
  54723. +}
  54724. +
  54725. +static int write_vmem(struct fbtft_par *par, size_t offset, size_t len)
  54726. +{
  54727. + u16 *vmem16 = (u16 *)par->info->screen_base;
  54728. + u8 *buf = par->txbuf.buf;
  54729. + int x, y, i;
  54730. + int ret = 0;
  54731. +
  54732. + fbtft_par_dbg(DEBUG_WRITE_VMEM, par, "%s()\n", __func__);
  54733. +
  54734. + for (x = 0; x < 84; x++) {
  54735. + for (y = 0; y < 6; y++) {
  54736. + *buf = 0x00;
  54737. + for (i = 0; i < 8; i++) {
  54738. + *buf |= (vmem16[(y*8+i)*84+x] ? 1 : 0) << i;
  54739. + }
  54740. + buf++;
  54741. + }
  54742. + }
  54743. +
  54744. + /* Write data */
  54745. + gpio_set_value(par->gpio.dc, 1);
  54746. + ret = par->fbtftops.write(par, par->txbuf.buf, 6*84);
  54747. + if (ret < 0)
  54748. + dev_err(par->info->device, "%s: write failed and returned: %d\n", __func__, ret);
  54749. +
  54750. + return ret;
  54751. +}
  54752. +
  54753. +static int set_gamma(struct fbtft_par *par, unsigned long *curves)
  54754. +{
  54755. + fbtft_par_dbg(DEBUG_INIT_DISPLAY, par, "%s()\n", __func__);
  54756. +
  54757. + /* apply mask */
  54758. + curves[0] &= 0x7F;
  54759. +
  54760. + write_reg(par, 0x23); /* turn on extended instruction set */
  54761. + write_reg(par, 0x80 | curves[0]);
  54762. + write_reg(par, 0x22); /* turn off extended instruction set */
  54763. +
  54764. + return 0;
  54765. +}
  54766. +
  54767. +
  54768. +static struct fbtft_display display = {
  54769. + .regwidth = 8,
  54770. + .width = WIDTH,
  54771. + .height = HEIGHT,
  54772. + .txbuflen = TXBUFLEN,
  54773. + .gamma_num = 1,
  54774. + .gamma_len = 1,
  54775. + .gamma = DEFAULT_GAMMA,
  54776. + .fbtftops = {
  54777. + .init_display = init_display,
  54778. + .set_addr_win = set_addr_win,
  54779. + .write_vmem = write_vmem,
  54780. + .set_gamma = set_gamma,
  54781. + },
  54782. + .backlight = 1,
  54783. +};
  54784. +FBTFT_REGISTER_DRIVER(DRVNAME, "philips,pdc8544", &display);
  54785. +
  54786. +MODULE_ALIAS("spi:" DRVNAME);
  54787. +MODULE_ALIAS("spi:pdc8544");
  54788. +
  54789. +MODULE_DESCRIPTION("FB driver for the PCD8544 LCD Controller");
  54790. +MODULE_AUTHOR("Noralf Tronnes");
  54791. +MODULE_LICENSE("GPL");
  54792. diff -Nur linux-3.18.14/drivers/staging/fbtft/fb_ra8875.c linux-rpi/drivers/staging/fbtft/fb_ra8875.c
  54793. --- linux-3.18.14/drivers/staging/fbtft/fb_ra8875.c 1969-12-31 18:00:00.000000000 -0600
  54794. +++ linux-rpi/drivers/staging/fbtft/fb_ra8875.c 2015-05-31 14:46:12.565660964 -0500
  54795. @@ -0,0 +1,331 @@
  54796. +/******************************************************************************
  54797. +
  54798. + ProjectName: FBTFT driver ***** *****
  54799. + for the RA8875 LCD Controller * * ************
  54800. + * ** ** * *
  54801. + Copyright © by Pf@nne & NOTRO * * * * * **** *
  54802. + * * * * * * *
  54803. + Last modification by: * * * * **** *
  54804. + - Pf@nne (pf@nne-mail.de) * * ***** *
  54805. + * * * *******
  54806. + ***** * *
  54807. + Date : 10.06.2014 * *
  54808. + Version : V1.13 *****
  54809. + Revison : 5
  54810. +
  54811. +*******************************************************************************
  54812. + * This program is free software; you can redistribute it and/or modify
  54813. + * it under the terms of the GNU General Public License as published by
  54814. + * the Free Software Foundation; either version 2 of the License, or
  54815. + * (at your option) any later version.
  54816. + *
  54817. + * This program is distributed in the hope that it will be useful,
  54818. + * but WITHOUT ANY WARRANTY; without even the implied warranty of
  54819. + * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
  54820. + * GNU General Public License for more details.
  54821. + *
  54822. + * You should have received a copy of the GNU General Public License
  54823. + * along with this program; if not, write to the Free Software
  54824. + * Foundation, Inc., 675 Mass Ave, Cambridge, MA 02139, USA.
  54825. + */
  54826. +
  54827. +#include <linux/module.h>
  54828. +#include <linux/kernel.h>
  54829. +#include <linux/init.h>
  54830. +#include <linux/delay.h>
  54831. +
  54832. +#include <linux/gpio.h>
  54833. +#include "fbtft.h"
  54834. +
  54835. +#define DRVNAME "fb_ra8875"
  54836. +
  54837. +static int write_spi(struct fbtft_par *par, void *buf, size_t len)
  54838. +{
  54839. + struct spi_transfer t = {
  54840. + .tx_buf = buf,
  54841. + .len = len,
  54842. + .speed_hz = 1000000,
  54843. + };
  54844. + struct spi_message m;
  54845. +
  54846. + fbtft_par_dbg_hex(DEBUG_WRITE, par, par->info->device, u8, buf, len,
  54847. + "%s(len=%d): ", __func__, len);
  54848. +
  54849. + if (!par->spi) {
  54850. + dev_err(par->info->device,
  54851. + "%s: par->spi is unexpectedly NULL\n", __func__);
  54852. + return -1;
  54853. + }
  54854. +
  54855. + spi_message_init(&m);
  54856. + if (par->txbuf.dma && buf == par->txbuf.buf) {
  54857. + t.tx_dma = par->txbuf.dma;
  54858. + m.is_dma_mapped = 1;
  54859. + }
  54860. + spi_message_add_tail(&t, &m);
  54861. + return spi_sync(par->spi, &m);
  54862. +}
  54863. +
  54864. +static int init_display(struct fbtft_par *par)
  54865. +{
  54866. + gpio_set_value(par->gpio.dc, 1);
  54867. +
  54868. + fbtft_par_dbg(DEBUG_INIT_DISPLAY, par,
  54869. + "%s()\n", __func__);
  54870. + fbtft_par_dbg(DEBUG_INIT_DISPLAY, par,
  54871. + "display size %dx%d\n", par->info->var.xres, par->info->var.yres);
  54872. +
  54873. + par->fbtftops.reset(par);
  54874. +
  54875. + if ((par->info->var.xres == 320) && (par->info->var.yres == 240)) {
  54876. + /* PLL clock frequency */
  54877. + write_reg(par, 0x88 , 0x0A);
  54878. + write_reg(par, 0x89 , 0x02);
  54879. + mdelay(10);
  54880. + /* color deep / MCU Interface */
  54881. + write_reg(par, 0x10 , 0x0C);
  54882. + /* pixel clock period */
  54883. + write_reg(par, 0x04 , 0x03);
  54884. + mdelay(1);
  54885. + /* horizontal settings */
  54886. + write_reg(par, 0x14 , 0x27);
  54887. + write_reg(par, 0x15 , 0x00);
  54888. + write_reg(par, 0x16 , 0x05);
  54889. + write_reg(par, 0x17 , 0x04);
  54890. + write_reg(par, 0x18 , 0x03);
  54891. + /* vertical settings */
  54892. + write_reg(par, 0x19 , 0xEF);
  54893. + write_reg(par, 0x1A , 0x00);
  54894. + write_reg(par, 0x1B , 0x05);
  54895. + write_reg(par, 0x1C , 0x00);
  54896. + write_reg(par, 0x1D , 0x0E);
  54897. + write_reg(par, 0x1E , 0x00);
  54898. + write_reg(par, 0x1F , 0x02);
  54899. + } else if ((par->info->var.xres == 480) && (par->info->var.yres == 272)) {
  54900. + /* PLL clock frequency */
  54901. + write_reg(par, 0x88 , 0x0A);
  54902. + write_reg(par, 0x89 , 0x02);
  54903. + mdelay(10);
  54904. + /* color deep / MCU Interface */
  54905. + write_reg(par, 0x10 , 0x0C);
  54906. + /* pixel clock period */
  54907. + write_reg(par, 0x04 , 0x82);
  54908. + mdelay(1);
  54909. + /* horizontal settings */
  54910. + write_reg(par, 0x14 , 0x3B);
  54911. + write_reg(par, 0x15 , 0x00);
  54912. + write_reg(par, 0x16 , 0x01);
  54913. + write_reg(par, 0x17 , 0x00);
  54914. + write_reg(par, 0x18 , 0x05);
  54915. + /* vertical settings */
  54916. + write_reg(par, 0x19 , 0x0F);
  54917. + write_reg(par, 0x1A , 0x01);
  54918. + write_reg(par, 0x1B , 0x02);
  54919. + write_reg(par, 0x1C , 0x00);
  54920. + write_reg(par, 0x1D , 0x07);
  54921. + write_reg(par, 0x1E , 0x00);
  54922. + write_reg(par, 0x1F , 0x09);
  54923. + } else if ((par->info->var.xres == 640) && (par->info->var.yres == 480)) {
  54924. + /* PLL clock frequency */
  54925. + write_reg(par, 0x88 , 0x0B);
  54926. + write_reg(par, 0x89 , 0x02);
  54927. + mdelay(10);
  54928. + /* color deep / MCU Interface */
  54929. + write_reg(par, 0x10 , 0x0C);
  54930. + /* pixel clock period */
  54931. + write_reg(par, 0x04 , 0x01);
  54932. + mdelay(1);
  54933. + /* horizontal settings */
  54934. + write_reg(par, 0x14 , 0x4F);
  54935. + write_reg(par, 0x15 , 0x05);
  54936. + write_reg(par, 0x16 , 0x0F);
  54937. + write_reg(par, 0x17 , 0x01);
  54938. + write_reg(par, 0x18 , 0x00);
  54939. + /* vertical settings */
  54940. + write_reg(par, 0x19 , 0xDF);
  54941. + write_reg(par, 0x1A , 0x01);
  54942. + write_reg(par, 0x1B , 0x0A);
  54943. + write_reg(par, 0x1C , 0x00);
  54944. + write_reg(par, 0x1D , 0x0E);
  54945. + write_reg(par, 0x1E , 0x00);
  54946. + write_reg(par, 0x1F , 0x01);
  54947. + } else if ((par->info->var.xres == 800) && (par->info->var.yres == 480)) {
  54948. + /* PLL clock frequency */
  54949. + write_reg(par, 0x88 , 0x0B);
  54950. + write_reg(par, 0x89 , 0x02);
  54951. + mdelay(10);
  54952. + /* color deep / MCU Interface */
  54953. + write_reg(par, 0x10 , 0x0C);
  54954. + /* pixel clock period */
  54955. + write_reg(par, 0x04 , 0x81);
  54956. + mdelay(1);
  54957. + /* horizontal settings */
  54958. + write_reg(par, 0x14 , 0x63);
  54959. + write_reg(par, 0x15 , 0x03);
  54960. + write_reg(par, 0x16 , 0x03);
  54961. + write_reg(par, 0x17 , 0x02);
  54962. + write_reg(par, 0x18 , 0x00);
  54963. + /* vertical settings */
  54964. + write_reg(par, 0x19 , 0xDF);
  54965. + write_reg(par, 0x1A , 0x01);
  54966. + write_reg(par, 0x1B , 0x14);
  54967. + write_reg(par, 0x1C , 0x00);
  54968. + write_reg(par, 0x1D , 0x06);
  54969. + write_reg(par, 0x1E , 0x00);
  54970. + write_reg(par, 0x1F , 0x01);
  54971. + } else {
  54972. + dev_err(par->info->device, "display size is not supported!!");
  54973. + return -1;
  54974. + }
  54975. +
  54976. + /* PWM clock */
  54977. + write_reg(par, 0x8a , 0x81);
  54978. + write_reg(par, 0x8b , 0xFF);
  54979. + mdelay(10);
  54980. +
  54981. + /* Display ON */
  54982. + write_reg(par, 0x01 , 0x80);
  54983. + mdelay(10);
  54984. +
  54985. + return 0;
  54986. +}
  54987. +
  54988. +static void set_addr_win(struct fbtft_par *par, int xs, int ys, int xe, int ye)
  54989. +{
  54990. + fbtft_par_dbg(DEBUG_SET_ADDR_WIN, par,
  54991. + "%s(xs=%d, ys=%d, xe=%d, ye=%d)\n", __func__, xs, ys, xe, ye);
  54992. +
  54993. + /* Set_Active_Window */
  54994. + write_reg(par, 0x30 , xs & 0x00FF);
  54995. + write_reg(par, 0x31 , (xs & 0xFF00) >> 8);
  54996. + write_reg(par, 0x32 , ys & 0x00FF);
  54997. + write_reg(par, 0x33 , (ys & 0xFF00) >> 8);
  54998. + write_reg(par, 0x34 , (xs+xe) & 0x00FF);
  54999. + write_reg(par, 0x35 , ((xs+xe) & 0xFF00) >> 8);
  55000. + write_reg(par, 0x36 , (ys+ye) & 0x00FF);
  55001. + write_reg(par, 0x37 , ((ys+ye) & 0xFF00) >> 8);
  55002. +
  55003. + /* Set_Memory_Write_Cursor */
  55004. + write_reg(par, 0x46, xs & 0xff);
  55005. + write_reg(par, 0x47, (xs >> 8) & 0x03);
  55006. + write_reg(par, 0x48, ys & 0xff);
  55007. + write_reg(par, 0x49, (ys >> 8) & 0x01);
  55008. +
  55009. + write_reg(par, 0x02);
  55010. +}
  55011. +
  55012. +static void write_reg8_bus8(struct fbtft_par *par, int len, ...)
  55013. +{
  55014. + va_list args;
  55015. + int i, ret;
  55016. + u8 *buf = (u8 *)par->buf;
  55017. +
  55018. + /* slow down spi-speed for writing registers */
  55019. + par->fbtftops.write = write_spi;
  55020. +
  55021. + if (unlikely(par->debug & DEBUG_WRITE_REGISTER)) {
  55022. + va_start(args, len);
  55023. + for (i = 0; i < len; i++)
  55024. + buf[i] = (u8)va_arg(args, unsigned int);
  55025. + va_end(args);
  55026. + fbtft_par_dbg_hex(DEBUG_WRITE_REGISTER, par, par->info->device,
  55027. + u8, buf, len, "%s: ", __func__);
  55028. + }
  55029. +
  55030. + va_start(args, len);
  55031. + *buf++ = 0x80;
  55032. + *buf = (u8)va_arg(args, unsigned int);
  55033. + ret = par->fbtftops.write(par, par->buf, 2);
  55034. + if (ret < 0) {
  55035. + va_end(args);
  55036. + dev_err(par->info->device, "%s: write() failed and returned %dn",
  55037. + __func__, ret);
  55038. + return;
  55039. + }
  55040. + len--;
  55041. +
  55042. + udelay(100);
  55043. +
  55044. + if (len) {
  55045. + buf = (u8 *)par->buf;
  55046. + *buf++ = 0x00;
  55047. + i = len;
  55048. + while (i--)
  55049. + *buf++ = (u8)va_arg(args, unsigned int);
  55050. +
  55051. + ret = par->fbtftops.write(par, par->buf, len + 1);
  55052. + if (ret < 0) {
  55053. + va_end(args);
  55054. + dev_err(par->info->device, "%s: write() failed and returned %dn",
  55055. + __func__, ret);
  55056. + return;
  55057. + }
  55058. + }
  55059. + va_end(args);
  55060. +
  55061. + /* restore user spi-speed */
  55062. + par->fbtftops.write = fbtft_write_spi;
  55063. + udelay(100);
  55064. +}
  55065. +
  55066. +static int write_vmem16_bus8(struct fbtft_par *par, size_t offset, size_t len)
  55067. +{
  55068. + u16 *vmem16;
  55069. + u16 *txbuf16 = (u16 *)par->txbuf.buf;
  55070. + size_t remain;
  55071. + size_t to_copy;
  55072. + size_t tx_array_size;
  55073. + int i;
  55074. + int ret = 0;
  55075. + size_t startbyte_size = 0;
  55076. +
  55077. + fbtft_par_dbg(DEBUG_WRITE_VMEM, par, "%s(offset=%zu, len=%zu)\n",
  55078. + __func__, offset, len);
  55079. +
  55080. + remain = len / 2;
  55081. + vmem16 = (u16 *)(par->info->screen_base + offset);
  55082. + tx_array_size = par->txbuf.len / 2;
  55083. + txbuf16 = (u16 *)(par->txbuf.buf + 1);
  55084. + tx_array_size -= 2;
  55085. + *(u8 *)(par->txbuf.buf) = 0x00;
  55086. + startbyte_size = 1;
  55087. +
  55088. + while (remain) {
  55089. + to_copy = remain > tx_array_size ? tx_array_size : remain;
  55090. + dev_dbg(par->info->device, " to_copy=%zu, remain=%zu\n",
  55091. + to_copy, remain - to_copy);
  55092. +
  55093. + for (i = 0; i < to_copy; i++)
  55094. + txbuf16[i] = cpu_to_be16(vmem16[i]);
  55095. +
  55096. + vmem16 = vmem16 + to_copy;
  55097. + ret = par->fbtftops.write(par, par->txbuf.buf,
  55098. + startbyte_size + to_copy * 2);
  55099. + if (ret < 0)
  55100. + return ret;
  55101. + remain -= to_copy;
  55102. + }
  55103. +
  55104. + return ret;
  55105. +}
  55106. +
  55107. +static struct fbtft_display display = {
  55108. + .regwidth = 8,
  55109. + .fbtftops = {
  55110. + .init_display = init_display,
  55111. + .set_addr_win = set_addr_win,
  55112. + .write_register = write_reg8_bus8,
  55113. + .write_vmem = write_vmem16_bus8,
  55114. + .write = write_spi,
  55115. + },
  55116. +};
  55117. +FBTFT_REGISTER_DRIVER(DRVNAME, "raio,ra8875", &display);
  55118. +
  55119. +MODULE_ALIAS("spi:" DRVNAME);
  55120. +MODULE_ALIAS("platform:" DRVNAME);
  55121. +MODULE_ALIAS("spi:ra8875");
  55122. +MODULE_ALIAS("platform:ra8875");
  55123. +
  55124. +MODULE_DESCRIPTION("FB driver for the RA8875 LCD Controller");
  55125. +MODULE_AUTHOR("Pf@nne");
  55126. +MODULE_LICENSE("GPL");
  55127. diff -Nur linux-3.18.14/drivers/staging/fbtft/fb_s6d02a1.c linux-rpi/drivers/staging/fbtft/fb_s6d02a1.c
  55128. --- linux-3.18.14/drivers/staging/fbtft/fb_s6d02a1.c 1969-12-31 18:00:00.000000000 -0600
  55129. +++ linux-rpi/drivers/staging/fbtft/fb_s6d02a1.c 2015-05-31 14:46:12.565660964 -0500
  55130. @@ -0,0 +1,168 @@
  55131. +/*
  55132. + * FB driver for the S6D02A1 LCD Controller
  55133. + *
  55134. + * Based on fb_st7735r.c by Noralf Tronnes
  55135. + * Init code from UTFT library by Henning Karlsen
  55136. + *
  55137. + * This program is free software; you can redistribute it and/or modify
  55138. + * it under the terms of the GNU General Public License as published by
  55139. + * the Free Software Foundation; either version 2 of the License, or
  55140. + * (at your option) any later version.
  55141. + *
  55142. + * This program is distributed in the hope that it will be useful,
  55143. + * but WITHOUT ANY WARRANTY; without even the implied warranty of
  55144. + * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
  55145. + * GNU General Public License for more details.
  55146. + *
  55147. + * You should have received a copy of the GNU General Public License
  55148. + * along with this program; if not, write to the Free Software
  55149. + * Foundation, Inc., 675 Mass Ave, Cambridge, MA 02139, USA.
  55150. + */
  55151. +
  55152. +#include <linux/module.h>
  55153. +#include <linux/kernel.h>
  55154. +#include <linux/init.h>
  55155. +
  55156. +#include "fbtft.h"
  55157. +
  55158. +#define DRVNAME "fb_s6d02a1"
  55159. +
  55160. +static int default_init_sequence[] = {
  55161. +
  55162. + -1, 0xf0, 0x5a, 0x5a,
  55163. +
  55164. + -1, 0xfc, 0x5a, 0x5a,
  55165. +
  55166. + -1, 0xfa, 0x02, 0x1f, 0x00, 0x10, 0x22, 0x30, 0x38, 0x3A, 0x3A, 0x3A, 0x3A, 0x3A, 0x3d, 0x02, 0x01,
  55167. +
  55168. + -1, 0xfb, 0x21, 0x00, 0x02, 0x04, 0x07, 0x0a, 0x0b, 0x0c, 0x0c, 0x16, 0x1e, 0x30, 0x3f, 0x01, 0x02,
  55169. +
  55170. + /* power setting sequence */
  55171. + -1, 0xfd, 0x00, 0x00, 0x00, 0x17, 0x10, 0x00, 0x01, 0x01, 0x00, 0x1f, 0x1f,
  55172. +
  55173. + -1, 0xf4, 0x00, 0x00, 0x00, 0x00, 0x00, 0x3f, 0x3f, 0x07, 0x00, 0x3C, 0x36, 0x00, 0x3C, 0x36, 0x00,
  55174. +
  55175. + -1, 0xf5, 0x00, 0x70, 0x66, 0x00, 0x00, 0x00, 0x00, 0x00, 0x00, 0x00, 0x6d, 0x66, 0x06,
  55176. +
  55177. + -1, 0xf6, 0x02, 0x00, 0x3f, 0x00, 0x00, 0x00, 0x02, 0x00, 0x06, 0x01, 0x00,
  55178. +
  55179. + -1, 0xf2, 0x00, 0x01, 0x03, 0x08, 0x08, 0x04, 0x00, 0x00, 0x00, 0x00, 0x00, 0x01, 0x00, 0x00, 0x04, 0x08, 0x08,
  55180. +
  55181. + -1, 0xf8, 0x11,
  55182. +
  55183. + -1, 0xf7, 0xc8, 0x20, 0x00, 0x00,
  55184. +
  55185. + -1, 0xf3, 0x00, 0x00,
  55186. +
  55187. + -1, 0x11,
  55188. + -2, 50,
  55189. +
  55190. + -1, 0xf3, 0x00, 0x01,
  55191. + -2, 50,
  55192. + -1, 0xf3, 0x00, 0x03,
  55193. + -2, 50,
  55194. + -1, 0xf3, 0x00, 0x07,
  55195. + -2, 50,
  55196. + -1, 0xf3, 0x00, 0x0f,
  55197. + -2, 50,
  55198. +
  55199. + -1, 0xf4, 0x00, 0x04, 0x00, 0x00, 0x00, 0x3f, 0x3f, 0x07, 0x00, 0x3C, 0x36, 0x00, 0x3C, 0x36, 0x00,
  55200. + -2, 50,
  55201. +
  55202. + -1, 0xf3, 0x00, 0x1f,
  55203. + -2, 50,
  55204. + -1, 0xf3, 0x00, 0x7f,
  55205. + -2, 50,
  55206. +
  55207. + -1, 0xf3, 0x00, 0xff,
  55208. + -2, 50,
  55209. +
  55210. + -1, 0xfd, 0x00, 0x00, 0x00, 0x17, 0x10, 0x00, 0x00, 0x01, 0x00, 0x16, 0x16,
  55211. +
  55212. + -1, 0xf4, 0x00, 0x09, 0x00, 0x00, 0x00, 0x3f, 0x3f, 0x07, 0x00, 0x3C, 0x36, 0x00, 0x3C, 0x36, 0x00,
  55213. +
  55214. + /* initializing sequence */
  55215. +
  55216. + -1, 0x36, 0x08,
  55217. +
  55218. + -1, 0x35, 0x00,
  55219. +
  55220. + -1, 0x3a, 0x05,
  55221. +
  55222. + /* gamma setting sequence */
  55223. + -1, 0x26, 0x01, /* preset gamma curves, possible values 0x01, 0x02, 0x04, 0x08 */
  55224. +
  55225. + -2, 150,
  55226. + -1, 0x29,
  55227. + -1, 0x2c,
  55228. + /* end marker */
  55229. + -3
  55230. +
  55231. +};
  55232. +
  55233. +static void set_addr_win(struct fbtft_par *par, int xs, int ys, int xe, int ye)
  55234. +{
  55235. + fbtft_par_dbg(DEBUG_SET_ADDR_WIN, par,
  55236. + "%s(xs=%d, ys=%d, xe=%d, ye=%d)\n", __func__, xs, ys, xe, ye);
  55237. +
  55238. + /* Column address */
  55239. + write_reg(par, 0x2A, xs >> 8, xs & 0xFF, xe >> 8, xe & 0xFF);
  55240. +
  55241. + /* Row adress */
  55242. + write_reg(par, 0x2B, ys >> 8, ys & 0xFF, ye >> 8, ye & 0xFF);
  55243. +
  55244. + /* Memory write */
  55245. + write_reg(par, 0x2C);
  55246. +}
  55247. +
  55248. +#define MY (1 << 7)
  55249. +#define MX (1 << 6)
  55250. +#define MV (1 << 5)
  55251. +static int set_var(struct fbtft_par *par)
  55252. +{
  55253. + fbtft_par_dbg(DEBUG_INIT_DISPLAY, par, "%s()\n", __func__);
  55254. +
  55255. + /* MADCTL - Memory data access control
  55256. + RGB/BGR:
  55257. + 1. Mode selection pin SRGB
  55258. + RGB H/W pin for color filter setting: 0=RGB, 1=BGR
  55259. + 2. MADCTL RGB bit
  55260. + RGB-BGR ORDER color filter panel: 0=RGB, 1=BGR */
  55261. + switch (par->info->var.rotate) {
  55262. + case 0:
  55263. + write_reg(par, 0x36, MX | MY | (par->bgr << 3));
  55264. + break;
  55265. + case 270:
  55266. + write_reg(par, 0x36, MY | MV | (par->bgr << 3));
  55267. + break;
  55268. + case 180:
  55269. + write_reg(par, 0x36, (par->bgr << 3));
  55270. + break;
  55271. + case 90:
  55272. + write_reg(par, 0x36, MX | MV | (par->bgr << 3));
  55273. + break;
  55274. + }
  55275. +
  55276. + return 0;
  55277. +}
  55278. +
  55279. +static struct fbtft_display display = {
  55280. + .regwidth = 8,
  55281. + .width = 128,
  55282. + .height = 160,
  55283. + .init_sequence = default_init_sequence,
  55284. + .fbtftops = {
  55285. + .set_addr_win = set_addr_win,
  55286. + .set_var = set_var,
  55287. + },
  55288. +};
  55289. +FBTFT_REGISTER_DRIVER(DRVNAME, "samsung,s6d02a1", &display);
  55290. +
  55291. +MODULE_ALIAS("spi:" DRVNAME);
  55292. +MODULE_ALIAS("platform:" DRVNAME);
  55293. +MODULE_ALIAS("spi:s6d02a1");
  55294. +MODULE_ALIAS("platform:s6d02a1");
  55295. +
  55296. +MODULE_DESCRIPTION("FB driver for the S6D02A1 LCD Controller");
  55297. +MODULE_AUTHOR("WOLFGANG BUENING");
  55298. +MODULE_LICENSE("GPL");
  55299. diff -Nur linux-3.18.14/drivers/staging/fbtft/fb_s6d1121.c linux-rpi/drivers/staging/fbtft/fb_s6d1121.c
  55300. --- linux-3.18.14/drivers/staging/fbtft/fb_s6d1121.c 1969-12-31 18:00:00.000000000 -0600
  55301. +++ linux-rpi/drivers/staging/fbtft/fb_s6d1121.c 2015-05-31 14:46:12.565660964 -0500
  55302. @@ -0,0 +1,208 @@
  55303. +/*
  55304. + * FB driver for the S6D1121 LCD Controller
  55305. + *
  55306. + * Copyright (C) 2013 Roman Rolinsky
  55307. + *
  55308. + * Based on fb_ili9325.c by Noralf Tronnes
  55309. + * Based on ili9325.c by Jeroen Domburg
  55310. + * Init code from UTFT library by Henning Karlsen
  55311. + *
  55312. + * This program is free software; you can redistribute it and/or modify
  55313. + * it under the terms of the GNU General Public License as published by
  55314. + * the Free Software Foundation; either version 2 of the License, or
  55315. + * (at your option) any later version.
  55316. + *
  55317. + * This program is distributed in the hope that it will be useful,
  55318. + * but WITHOUT ANY WARRANTY; without even the implied warranty of
  55319. + * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
  55320. + * GNU General Public License for more details.
  55321. + *
  55322. + * You should have received a copy of the GNU General Public License
  55323. + * along with this program; if not, write to the Free Software
  55324. + * Foundation, Inc., 675 Mass Ave, Cambridge, MA 02139, USA.
  55325. + */
  55326. +
  55327. +#include <linux/module.h>
  55328. +#include <linux/kernel.h>
  55329. +#include <linux/init.h>
  55330. +#include <linux/gpio.h>
  55331. +#include <linux/delay.h>
  55332. +
  55333. +#include "fbtft.h"
  55334. +
  55335. +#define DRVNAME "fb_s6d1121"
  55336. +#define WIDTH 240
  55337. +#define HEIGHT 320
  55338. +#define BPP 16
  55339. +#define FPS 20
  55340. +#define DEFAULT_GAMMA "26 09 24 2C 1F 23 24 25 22 26 25 23 0D 00\n" \
  55341. + "1C 1A 13 1D 0B 11 12 10 13 15 36 19 00 0D"
  55342. +
  55343. +static int init_display(struct fbtft_par *par)
  55344. +{
  55345. + fbtft_par_dbg(DEBUG_INIT_DISPLAY, par, "%s()\n", __func__);
  55346. +
  55347. + par->fbtftops.reset(par);
  55348. +
  55349. + if (par->gpio.cs != -1)
  55350. + gpio_set_value(par->gpio.cs, 0); /* Activate chip */
  55351. +
  55352. + /* Initialization sequence from Lib_UTFT */
  55353. +
  55354. + write_reg(par, 0x0011, 0x2004);
  55355. + write_reg(par, 0x0013, 0xCC00);
  55356. + write_reg(par, 0x0015, 0x2600);
  55357. + write_reg(par, 0x0014, 0x252A);
  55358. + write_reg(par, 0x0012, 0x0033);
  55359. + write_reg(par, 0x0013, 0xCC04);
  55360. + write_reg(par, 0x0013, 0xCC06);
  55361. + write_reg(par, 0x0013, 0xCC4F);
  55362. + write_reg(par, 0x0013, 0x674F);
  55363. + write_reg(par, 0x0011, 0x2003);
  55364. + write_reg(par, 0x0016, 0x0007);
  55365. + write_reg(par, 0x0002, 0x0013);
  55366. + write_reg(par, 0x0003, 0x0003);
  55367. + write_reg(par, 0x0001, 0x0127);
  55368. + write_reg(par, 0x0008, 0x0303);
  55369. + write_reg(par, 0x000A, 0x000B);
  55370. + write_reg(par, 0x000B, 0x0003);
  55371. + write_reg(par, 0x000C, 0x0000);
  55372. + write_reg(par, 0x0041, 0x0000);
  55373. + write_reg(par, 0x0050, 0x0000);
  55374. + write_reg(par, 0x0060, 0x0005);
  55375. + write_reg(par, 0x0070, 0x000B);
  55376. + write_reg(par, 0x0071, 0x0000);
  55377. + write_reg(par, 0x0078, 0x0000);
  55378. + write_reg(par, 0x007A, 0x0000);
  55379. + write_reg(par, 0x0079, 0x0007);
  55380. + write_reg(par, 0x0007, 0x0051);
  55381. + write_reg(par, 0x0007, 0x0053);
  55382. + write_reg(par, 0x0079, 0x0000);
  55383. +
  55384. + write_reg(par, 0x0022); /* Write Data to GRAM */
  55385. +
  55386. + return 0;
  55387. +}
  55388. +
  55389. +static void set_addr_win(struct fbtft_par *par, int xs, int ys, int xe, int ye)
  55390. +{
  55391. + fbtft_par_dbg(DEBUG_SET_ADDR_WIN, par,
  55392. + "%s(xs=%d, ys=%d, xe=%d, ye=%d)\n", __func__, xs, ys, xe, ye);
  55393. + switch (par->info->var.rotate) {
  55394. + /* R20h = Horizontal GRAM Start Address */
  55395. + /* R21h = Vertical GRAM Start Address */
  55396. + case 0:
  55397. + write_reg(par, 0x0020, xs);
  55398. + write_reg(par, 0x0021, ys);
  55399. + break;
  55400. + case 180:
  55401. + write_reg(par, 0x0020, WIDTH - 1 - xs);
  55402. + write_reg(par, 0x0021, HEIGHT - 1 - ys);
  55403. + break;
  55404. + case 270:
  55405. + write_reg(par, 0x0020, WIDTH - 1 - ys);
  55406. + write_reg(par, 0x0021, xs);
  55407. + break;
  55408. + case 90:
  55409. + write_reg(par, 0x0020, ys);
  55410. + write_reg(par, 0x0021, HEIGHT - 1 - xs);
  55411. + break;
  55412. + }
  55413. + write_reg(par, 0x0022); /* Write Data to GRAM */
  55414. +}
  55415. +
  55416. +static int set_var(struct fbtft_par *par)
  55417. +{
  55418. + fbtft_par_dbg(DEBUG_INIT_DISPLAY, par, "%s()\n", __func__);
  55419. +
  55420. + switch (par->info->var.rotate) {
  55421. + /* AM: GRAM update direction */
  55422. + case 0:
  55423. + write_reg(par, 0x03, 0x0003 | (par->bgr << 12));
  55424. + break;
  55425. + case 180:
  55426. + write_reg(par, 0x03, 0x0000 | (par->bgr << 12));
  55427. + break;
  55428. + case 270:
  55429. + write_reg(par, 0x03, 0x000A | (par->bgr << 12));
  55430. + break;
  55431. + case 90:
  55432. + write_reg(par, 0x03, 0x0009 | (par->bgr << 12));
  55433. + break;
  55434. + }
  55435. +
  55436. + return 0;
  55437. +}
  55438. +
  55439. +/*
  55440. + Gamma string format:
  55441. + PKP0 PKP1 PKP2 PKP3 PKP4 PKP5 PKP6 PKP7 PKP8 PKP9 PKP10 PKP11 VRP0 VRP1
  55442. + PKN0 PKN1 PKN2 PKN3 PKN4 PKN5 PKN6 PKN7 PRN8 PRN9 PRN10 PRN11 VRN0 VRN1
  55443. +*/
  55444. +#define CURVE(num, idx) curves[num*par->gamma.num_values + idx]
  55445. +static int set_gamma(struct fbtft_par *par, unsigned long *curves)
  55446. +{
  55447. + unsigned long mask[] = {
  55448. + 0b111111, 0b111111, 0b111111, 0b111111, 0b111111, 0b111111,
  55449. + 0b111111, 0b111111, 0b111111, 0b111111, 0b111111, 0b111111,
  55450. + 0b11111, 0b11111,
  55451. + 0b111111, 0b111111, 0b111111, 0b111111, 0b111111, 0b111111,
  55452. + 0b111111, 0b111111, 0b111111, 0b111111, 0b111111, 0b111111,
  55453. + 0b11111, 0b11111 };
  55454. + int i, j;
  55455. +
  55456. + fbtft_par_dbg(DEBUG_INIT_DISPLAY, par, "%s()\n", __func__);
  55457. +
  55458. + /* apply mask */
  55459. + for (i = 0; i < 2; i++)
  55460. + for (j = 0; j < 14; j++)
  55461. + CURVE(i, j) &= mask[i*par->gamma.num_values + j];
  55462. +
  55463. + write_reg(par, 0x0030, CURVE(0, 1) << 8 | CURVE(0, 0));
  55464. + write_reg(par, 0x0031, CURVE(0, 3) << 8 | CURVE(0, 2));
  55465. + write_reg(par, 0x0032, CURVE(0, 5) << 8 | CURVE(0, 3));
  55466. + write_reg(par, 0x0033, CURVE(0, 7) << 8 | CURVE(0, 6));
  55467. + write_reg(par, 0x0034, CURVE(0, 9) << 8 | CURVE(0, 8));
  55468. + write_reg(par, 0x0035, CURVE(0, 11) << 8 | CURVE(0, 10));
  55469. +
  55470. + write_reg(par, 0x0036, CURVE(1, 1) << 8 | CURVE(1, 0));
  55471. + write_reg(par, 0x0037, CURVE(1, 3) << 8 | CURVE(1, 2));
  55472. + write_reg(par, 0x0038, CURVE(1, 5) << 8 | CURVE(1, 4));
  55473. + write_reg(par, 0x0039, CURVE(1, 7) << 8 | CURVE(1, 6));
  55474. + write_reg(par, 0x003A, CURVE(1, 9) << 8 | CURVE(1, 8));
  55475. + write_reg(par, 0x003B, CURVE(1, 11) << 8 | CURVE(1, 10));
  55476. +
  55477. + write_reg(par, 0x003C, CURVE(0, 13) << 8 | CURVE(0, 12));
  55478. + write_reg(par, 0x003D, CURVE(1, 13) << 8 | CURVE(1, 12));
  55479. +
  55480. + return 0;
  55481. +}
  55482. +#undef CURVE
  55483. +
  55484. +
  55485. +static struct fbtft_display display = {
  55486. + .regwidth = 16,
  55487. + .width = WIDTH,
  55488. + .height = HEIGHT,
  55489. + .bpp = BPP,
  55490. + .fps = FPS,
  55491. + .gamma_num = 2,
  55492. + .gamma_len = 14,
  55493. + .gamma = DEFAULT_GAMMA,
  55494. + .fbtftops = {
  55495. + .init_display = init_display,
  55496. + .set_addr_win = set_addr_win,
  55497. + .set_var = set_var,
  55498. + .set_gamma = set_gamma,
  55499. + },
  55500. +};
  55501. +FBTFT_REGISTER_DRIVER(DRVNAME, "samsung,s6d1121", &display);
  55502. +
  55503. +MODULE_ALIAS("spi:" DRVNAME);
  55504. +MODULE_ALIAS("platform:" DRVNAME);
  55505. +MODULE_ALIAS("spi:s6d1121");
  55506. +MODULE_ALIAS("platform:s6d1121");
  55507. +
  55508. +MODULE_DESCRIPTION("FB driver for the S6D1121 LCD Controller");
  55509. +MODULE_AUTHOR("Roman Rolinsky");
  55510. +MODULE_LICENSE("GPL");
  55511. diff -Nur linux-3.18.14/drivers/staging/fbtft/fb_ssd1289.c linux-rpi/drivers/staging/fbtft/fb_ssd1289.c
  55512. --- linux-3.18.14/drivers/staging/fbtft/fb_ssd1289.c 1969-12-31 18:00:00.000000000 -0600
  55513. +++ linux-rpi/drivers/staging/fbtft/fb_ssd1289.c 2015-05-31 14:46:12.565660964 -0500
  55514. @@ -0,0 +1,206 @@
  55515. +/*
  55516. + * FB driver for the SSD1289 LCD Controller
  55517. + *
  55518. + * Copyright (C) 2013 Noralf Tronnes
  55519. + *
  55520. + * Init sequence taken from ITDB02_Graph16.cpp - (C)2010-2011 Henning Karlsen
  55521. + *
  55522. + * This program is free software; you can redistribute it and/or modify
  55523. + * it under the terms of the GNU General Public License as published by
  55524. + * the Free Software Foundation; either version 2 of the License, or
  55525. + * (at your option) any later version.
  55526. + *
  55527. + * This program is distributed in the hope that it will be useful,
  55528. + * but WITHOUT ANY WARRANTY; without even the implied warranty of
  55529. + * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
  55530. + * GNU General Public License for more details.
  55531. + *
  55532. + * You should have received a copy of the GNU General Public License
  55533. + * along with this program; if not, write to the Free Software
  55534. + * Foundation, Inc., 675 Mass Ave, Cambridge, MA 02139, USA.
  55535. + */
  55536. +
  55537. +#include <linux/module.h>
  55538. +#include <linux/kernel.h>
  55539. +#include <linux/init.h>
  55540. +#include <linux/gpio.h>
  55541. +
  55542. +#include "fbtft.h"
  55543. +
  55544. +#define DRVNAME "fb_ssd1289"
  55545. +#define WIDTH 240
  55546. +#define HEIGHT 320
  55547. +#define DEFAULT_GAMMA "02 03 2 5 7 7 4 2 4 2\n" \
  55548. + "02 03 2 5 7 5 4 2 4 2"
  55549. +
  55550. +static unsigned reg11 = 0x6040;
  55551. +module_param(reg11, uint, 0);
  55552. +MODULE_PARM_DESC(reg11, "Register 11h value");
  55553. +
  55554. +
  55555. +static int init_display(struct fbtft_par *par)
  55556. +{
  55557. + fbtft_par_dbg(DEBUG_INIT_DISPLAY, par, "%s()\n", __func__);
  55558. +
  55559. + par->fbtftops.reset(par);
  55560. +
  55561. + if (par->gpio.cs != -1)
  55562. + gpio_set_value(par->gpio.cs, 0); /* Activate chip */
  55563. +
  55564. + write_reg(par, 0x00, 0x0001);
  55565. + write_reg(par, 0x03, 0xA8A4);
  55566. + write_reg(par, 0x0C, 0x0000);
  55567. + write_reg(par, 0x0D, 0x080C);
  55568. + write_reg(par, 0x0E, 0x2B00);
  55569. + write_reg(par, 0x1E, 0x00B7);
  55570. + write_reg(par, 0x01,
  55571. + (1 << 13) | (par->bgr << 11) | (1 << 9) | (HEIGHT - 1));
  55572. + write_reg(par, 0x02, 0x0600);
  55573. + write_reg(par, 0x10, 0x0000);
  55574. + write_reg(par, 0x05, 0x0000);
  55575. + write_reg(par, 0x06, 0x0000);
  55576. + write_reg(par, 0x16, 0xEF1C);
  55577. + write_reg(par, 0x17, 0x0003);
  55578. + write_reg(par, 0x07, 0x0233);
  55579. + write_reg(par, 0x0B, 0x0000);
  55580. + write_reg(par, 0x0F, 0x0000);
  55581. + write_reg(par, 0x41, 0x0000);
  55582. + write_reg(par, 0x42, 0x0000);
  55583. + write_reg(par, 0x48, 0x0000);
  55584. + write_reg(par, 0x49, 0x013F);
  55585. + write_reg(par, 0x4A, 0x0000);
  55586. + write_reg(par, 0x4B, 0x0000);
  55587. + write_reg(par, 0x44, 0xEF00);
  55588. + write_reg(par, 0x45, 0x0000);
  55589. + write_reg(par, 0x46, 0x013F);
  55590. + write_reg(par, 0x23, 0x0000);
  55591. + write_reg(par, 0x24, 0x0000);
  55592. + write_reg(par, 0x25, 0x8000);
  55593. + write_reg(par, 0x4f, 0x0000);
  55594. + write_reg(par, 0x4e, 0x0000);
  55595. + write_reg(par, 0x22);
  55596. + return 0;
  55597. +}
  55598. +
  55599. +static void set_addr_win(struct fbtft_par *par, int xs, int ys, int xe, int ye)
  55600. +{
  55601. + fbtft_par_dbg(DEBUG_SET_ADDR_WIN, par,
  55602. + "%s(xs=%d, ys=%d, xe=%d, ye=%d)\n", __func__, xs, ys, xe, ye);
  55603. +
  55604. + switch (par->info->var.rotate) {
  55605. + /* R4Eh - Set GDDRAM X address counter */
  55606. + /* R4Fh - Set GDDRAM Y address counter */
  55607. + case 0:
  55608. + write_reg(par, 0x4e, xs);
  55609. + write_reg(par, 0x4f, ys);
  55610. + break;
  55611. + case 180:
  55612. + write_reg(par, 0x4e, par->info->var.xres - 1 - xs);
  55613. + write_reg(par, 0x4f, par->info->var.yres - 1 - ys);
  55614. + break;
  55615. + case 270:
  55616. + write_reg(par, 0x4e, par->info->var.yres - 1 - ys);
  55617. + write_reg(par, 0x4f, xs);
  55618. + break;
  55619. + case 90:
  55620. + write_reg(par, 0x4e, ys);
  55621. + write_reg(par, 0x4f, par->info->var.xres - 1 - xs);
  55622. + break;
  55623. + }
  55624. +
  55625. + /* R22h - RAM data write */
  55626. + write_reg(par, 0x22);
  55627. +}
  55628. +
  55629. +static int set_var(struct fbtft_par *par)
  55630. +{
  55631. + fbtft_par_dbg(DEBUG_INIT_DISPLAY, par, "%s()\n", __func__);
  55632. +
  55633. + if (par->fbtftops.init_display != init_display) {
  55634. + /* don't risk messing up register 11h */
  55635. + fbtft_par_dbg(DEBUG_INIT_DISPLAY, par,
  55636. + "%s: skipping since custom init_display() is used\n",
  55637. + __func__);
  55638. + return 0;
  55639. + }
  55640. +
  55641. + switch (par->info->var.rotate) {
  55642. + case 0:
  55643. + write_reg(par, 0x11, reg11 | 0b110000);
  55644. + break;
  55645. + case 270:
  55646. + write_reg(par, 0x11, reg11 | 0b101000);
  55647. + break;
  55648. + case 180:
  55649. + write_reg(par, 0x11, reg11 | 0b000000);
  55650. + break;
  55651. + case 90:
  55652. + write_reg(par, 0x11, reg11 | 0b011000);
  55653. + break;
  55654. + }
  55655. +
  55656. + return 0;
  55657. +}
  55658. +
  55659. +/*
  55660. + Gamma string format:
  55661. + VRP0 VRP1 PRP0 PRP1 PKP0 PKP1 PKP2 PKP3 PKP4 PKP5
  55662. + VRN0 VRN1 PRN0 PRN1 PKN0 PKN1 PKN2 PKN3 PKN4 PKN5
  55663. +*/
  55664. +#define CURVE(num, idx) curves[num*par->gamma.num_values + idx]
  55665. +static int set_gamma(struct fbtft_par *par, unsigned long *curves)
  55666. +{
  55667. + unsigned long mask[] = {
  55668. + 0b11111, 0b11111, 0b111, 0b111, 0b111,
  55669. + 0b111, 0b111, 0b111, 0b111, 0b111,
  55670. + 0b11111, 0b11111, 0b111, 0b111, 0b111,
  55671. + 0b111, 0b111, 0b111, 0b111, 0b111 };
  55672. + int i, j;
  55673. +
  55674. + fbtft_par_dbg(DEBUG_INIT_DISPLAY, par, "%s()\n", __func__);
  55675. +
  55676. + /* apply mask */
  55677. + for (i = 0; i < 2; i++)
  55678. + for (j = 0; j < 10; j++)
  55679. + CURVE(i, j) &= mask[i*par->gamma.num_values + j];
  55680. +
  55681. + write_reg(par, 0x0030, CURVE(0, 5) << 8 | CURVE(0, 4));
  55682. + write_reg(par, 0x0031, CURVE(0, 7) << 8 | CURVE(0, 6));
  55683. + write_reg(par, 0x0032, CURVE(0, 9) << 8 | CURVE(0, 8));
  55684. + write_reg(par, 0x0033, CURVE(0, 3) << 8 | CURVE(0, 2));
  55685. + write_reg(par, 0x0034, CURVE(1, 5) << 8 | CURVE(1, 4));
  55686. + write_reg(par, 0x0035, CURVE(1, 7) << 8 | CURVE(1, 6));
  55687. + write_reg(par, 0x0036, CURVE(1, 9) << 8 | CURVE(1, 8));
  55688. + write_reg(par, 0x0037, CURVE(1, 3) << 8 | CURVE(1, 2));
  55689. + write_reg(par, 0x003A, CURVE(0, 1) << 8 | CURVE(0, 0));
  55690. + write_reg(par, 0x003B, CURVE(1, 1) << 8 | CURVE(1, 0));
  55691. +
  55692. + return 0;
  55693. +}
  55694. +#undef CURVE
  55695. +
  55696. +
  55697. +static struct fbtft_display display = {
  55698. + .regwidth = 16,
  55699. + .width = WIDTH,
  55700. + .height = HEIGHT,
  55701. + .gamma_num = 2,
  55702. + .gamma_len = 10,
  55703. + .gamma = DEFAULT_GAMMA,
  55704. + .fbtftops = {
  55705. + .init_display = init_display,
  55706. + .set_addr_win = set_addr_win,
  55707. + .set_var = set_var,
  55708. + .set_gamma = set_gamma,
  55709. + },
  55710. +};
  55711. +FBTFT_REGISTER_DRIVER(DRVNAME, "solomon,ssd1289", &display);
  55712. +
  55713. +MODULE_ALIAS("spi:" DRVNAME);
  55714. +MODULE_ALIAS("platform:" DRVNAME);
  55715. +MODULE_ALIAS("spi:ssd1289");
  55716. +MODULE_ALIAS("platform:ssd1289");
  55717. +
  55718. +MODULE_DESCRIPTION("FB driver for the SSD1289 LCD Controller");
  55719. +MODULE_AUTHOR("Noralf Tronnes");
  55720. +MODULE_LICENSE("GPL");
  55721. diff -Nur linux-3.18.14/drivers/staging/fbtft/fb_ssd1306.c linux-rpi/drivers/staging/fbtft/fb_ssd1306.c
  55722. --- linux-3.18.14/drivers/staging/fbtft/fb_ssd1306.c 1969-12-31 18:00:00.000000000 -0600
  55723. +++ linux-rpi/drivers/staging/fbtft/fb_ssd1306.c 2015-05-31 14:46:12.565660964 -0500
  55724. @@ -0,0 +1,229 @@
  55725. +/*
  55726. + * FB driver for the SSD1306 OLED Controller
  55727. + *
  55728. + * Copyright (C) 2013 Noralf Tronnes
  55729. + *
  55730. + * This program is free software; you can redistribute it and/or modify
  55731. + * it under the terms of the GNU General Public License as published by
  55732. + * the Free Software Foundation; either version 2 of the License, or
  55733. + * (at your option) any later version.
  55734. + *
  55735. + * This program is distributed in the hope that it will be useful,
  55736. + * but WITHOUT ANY WARRANTY; without even the implied warranty of
  55737. + * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
  55738. + * GNU General Public License for more details.
  55739. + *
  55740. + * You should have received a copy of the GNU General Public License
  55741. + * along with this program; if not, write to the Free Software
  55742. + * Foundation, Inc., 675 Mass Ave, Cambridge, MA 02139, USA.
  55743. + */
  55744. +
  55745. +#include <linux/module.h>
  55746. +#include <linux/kernel.h>
  55747. +#include <linux/init.h>
  55748. +#include <linux/gpio.h>
  55749. +#include <linux/delay.h>
  55750. +
  55751. +#include "fbtft.h"
  55752. +
  55753. +#define DRVNAME "fb_ssd1306"
  55754. +#define WIDTH 128
  55755. +#define HEIGHT 64
  55756. +
  55757. +
  55758. +/*
  55759. + write_reg() caveat:
  55760. +
  55761. + This doesn't work because D/C has to be LOW for both values:
  55762. + write_reg(par, val1, val2);
  55763. +
  55764. + Do it like this:
  55765. + write_reg(par, val1);
  55766. + write_reg(par, val2);
  55767. +*/
  55768. +
  55769. +/* Init sequence taken from the Adafruit SSD1306 Arduino library */
  55770. +static int init_display(struct fbtft_par *par)
  55771. +{
  55772. + fbtft_par_dbg(DEBUG_INIT_DISPLAY, par, "%s()\n", __func__);
  55773. +
  55774. + par->fbtftops.reset(par);
  55775. +
  55776. + if (par->gamma.curves[0] == 0) {
  55777. + mutex_lock(&par->gamma.lock);
  55778. + if (par->info->var.yres == 64)
  55779. + par->gamma.curves[0] = 0xCF;
  55780. + else
  55781. + par->gamma.curves[0] = 0x8F;
  55782. + mutex_unlock(&par->gamma.lock);
  55783. + }
  55784. +
  55785. + /* Set Display OFF */
  55786. + write_reg(par, 0xAE);
  55787. +
  55788. + /* Set Display Clock Divide Ratio/ Oscillator Frequency */
  55789. + write_reg(par, 0xD5);
  55790. + write_reg(par, 0x80);
  55791. +
  55792. + /* Set Multiplex Ratio */
  55793. + write_reg(par, 0xA8);
  55794. + if (par->info->var.yres == 64)
  55795. + write_reg(par, 0x3F);
  55796. + else
  55797. + write_reg(par, 0x1F);
  55798. +
  55799. + /* Set Display Offset */
  55800. + write_reg(par, 0xD3);
  55801. + write_reg(par, 0x0);
  55802. +
  55803. + /* Set Display Start Line */
  55804. + write_reg(par, 0x40 | 0x0);
  55805. +
  55806. + /* Charge Pump Setting */
  55807. + write_reg(par, 0x8D);
  55808. + /* A[2] = 1b, Enable charge pump during display on */
  55809. + write_reg(par, 0x14);
  55810. +
  55811. + /* Set Memory Addressing Mode */
  55812. + write_reg(par, 0x20);
  55813. + /* Vertical addressing mode */
  55814. + write_reg(par, 0x01);
  55815. +
  55816. + /*Set Segment Re-map */
  55817. + /* column address 127 is mapped to SEG0 */
  55818. + write_reg(par, 0xA0 | 0x1);
  55819. +
  55820. + /* Set COM Output Scan Direction */
  55821. + /* remapped mode. Scan from COM[N-1] to COM0 */
  55822. + write_reg(par, 0xC8);
  55823. +
  55824. + /* Set COM Pins Hardware Configuration */
  55825. + write_reg(par, 0xDA);
  55826. + if (par->info->var.yres == 64)
  55827. + /* A[4]=1b, Alternative COM pin configuration */
  55828. + write_reg(par, 0x12);
  55829. + else
  55830. + /* A[4]=0b, Sequential COM pin configuration */
  55831. + write_reg(par, 0x02);
  55832. +
  55833. + /* Set Pre-charge Period */
  55834. + write_reg(par, 0xD9);
  55835. + write_reg(par, 0xF1);
  55836. +
  55837. + /* Set VCOMH Deselect Level */
  55838. + write_reg(par, 0xDB);
  55839. + /* according to the datasheet, this value is out of bounds */
  55840. + write_reg(par, 0x40);
  55841. +
  55842. + /* Entire Display ON */
  55843. + /* Resume to RAM content display. Output follows RAM content */
  55844. + write_reg(par, 0xA4);
  55845. +
  55846. + /* Set Normal Display
  55847. + 0 in RAM: OFF in display panel
  55848. + 1 in RAM: ON in display panel */
  55849. + write_reg(par, 0xA6);
  55850. +
  55851. + /* Set Display ON */
  55852. + write_reg(par, 0xAF);
  55853. +
  55854. + return 0;
  55855. +}
  55856. +
  55857. +static void set_addr_win(struct fbtft_par *par, int xs, int ys, int xe, int ye)
  55858. +{
  55859. + fbtft_par_dbg(DEBUG_SET_ADDR_WIN, par,
  55860. + "%s(xs=%d, ys=%d, xe=%d, ye=%d)\n", __func__, xs, ys, xe, ye);
  55861. +
  55862. + /* Set Lower Column Start Address for Page Addressing Mode */
  55863. + write_reg(par, 0x00 | 0x0);
  55864. + /* Set Higher Column Start Address for Page Addressing Mode */
  55865. + write_reg(par, 0x10 | 0x0);
  55866. + /* Set Display Start Line */
  55867. + write_reg(par, 0x40 | 0x0);
  55868. +}
  55869. +
  55870. +static int blank(struct fbtft_par *par, bool on)
  55871. +{
  55872. + fbtft_par_dbg(DEBUG_BLANK, par, "%s(blank=%s)\n",
  55873. + __func__, on ? "true" : "false");
  55874. +
  55875. + if (on)
  55876. + write_reg(par, 0xAE);
  55877. + else
  55878. + write_reg(par, 0xAF);
  55879. + return 0;
  55880. +}
  55881. +
  55882. +/* Gamma is used to control Contrast */
  55883. +static int set_gamma(struct fbtft_par *par, unsigned long *curves)
  55884. +{
  55885. + fbtft_par_dbg(DEBUG_INIT_DISPLAY, par, "%s()\n", __func__);
  55886. +
  55887. + /* apply mask */
  55888. + curves[0] &= 0xFF;
  55889. +
  55890. + /* Set Contrast Control for BANK0 */
  55891. + write_reg(par, 0x81);
  55892. + write_reg(par, curves[0]);
  55893. +
  55894. + return 0;
  55895. +}
  55896. +
  55897. +static int write_vmem(struct fbtft_par *par, size_t offset, size_t len)
  55898. +{
  55899. + u16 *vmem16 = (u16 *)par->info->screen_base;
  55900. + u8 *buf = par->txbuf.buf;
  55901. + int x, y, i;
  55902. + int ret = 0;
  55903. +
  55904. + fbtft_par_dbg(DEBUG_WRITE_VMEM, par, "%s()\n", __func__);
  55905. +
  55906. + for (x = 0; x < par->info->var.xres; x++) {
  55907. + for (y = 0; y < par->info->var.yres/8; y++) {
  55908. + *buf = 0x00;
  55909. + for (i = 0; i < 8; i++)
  55910. + *buf |= (vmem16[(y*8+i)*par->info->var.xres+x] ? 1 : 0) << i;
  55911. + buf++;
  55912. + }
  55913. + }
  55914. +
  55915. + /* Write data */
  55916. + gpio_set_value(par->gpio.dc, 1);
  55917. + ret = par->fbtftops.write(par, par->txbuf.buf,
  55918. + par->info->var.xres*par->info->var.yres/8);
  55919. + if (ret < 0)
  55920. + dev_err(par->info->device,
  55921. + "%s: write failed and returned: %d\n", __func__, ret);
  55922. +
  55923. + return ret;
  55924. +}
  55925. +
  55926. +
  55927. +static struct fbtft_display display = {
  55928. + .regwidth = 8,
  55929. + .width = WIDTH,
  55930. + .height = HEIGHT,
  55931. + .gamma_num = 1,
  55932. + .gamma_len = 1,
  55933. + .gamma = "00",
  55934. + .fbtftops = {
  55935. + .write_vmem = write_vmem,
  55936. + .init_display = init_display,
  55937. + .set_addr_win = set_addr_win,
  55938. + .blank = blank,
  55939. + .set_gamma = set_gamma,
  55940. + },
  55941. +};
  55942. +
  55943. +
  55944. +FBTFT_REGISTER_DRIVER(DRVNAME, "solomon,ssd1306", &display);
  55945. +
  55946. +MODULE_ALIAS("spi:" DRVNAME);
  55947. +MODULE_ALIAS("platform:" DRVNAME);
  55948. +MODULE_ALIAS("spi:ssd1306");
  55949. +MODULE_ALIAS("platform:ssd1306");
  55950. +
  55951. +MODULE_DESCRIPTION("SSD1306 OLED Driver");
  55952. +MODULE_AUTHOR("Noralf Tronnes");
  55953. +MODULE_LICENSE("GPL");
  55954. diff -Nur linux-3.18.14/drivers/staging/fbtft/fb_ssd1331.c linux-rpi/drivers/staging/fbtft/fb_ssd1331.c
  55955. --- linux-3.18.14/drivers/staging/fbtft/fb_ssd1331.c 1969-12-31 18:00:00.000000000 -0600
  55956. +++ linux-rpi/drivers/staging/fbtft/fb_ssd1331.c 2015-05-31 14:46:12.565660964 -0500
  55957. @@ -0,0 +1,205 @@
  55958. +#include <linux/module.h>
  55959. +#include <linux/kernel.h>
  55960. +#include <linux/init.h>
  55961. +#include <linux/gpio.h>
  55962. +#include <linux/spi/spi.h>
  55963. +#include <linux/delay.h>
  55964. +
  55965. +#include "fbtft.h"
  55966. +
  55967. +#define DRVNAME "fb_ssd1331"
  55968. +#define WIDTH 96
  55969. +#define HEIGHT 64
  55970. +#define GAMMA_NUM 1
  55971. +#define GAMMA_LEN 63
  55972. +#define DEFAULT_GAMMA "0 2 2 2 2 2 2 2 " \
  55973. + "2 2 2 2 2 2 2 2 " \
  55974. + "2 2 2 2 2 2 2 2 " \
  55975. + "2 2 2 2 2 2 2 2 " \
  55976. + "2 2 2 2 2 2 2 2 " \
  55977. + "2 2 2 2 2 2 2 2 " \
  55978. + "2 2 2 2 2 2 2 2 " \
  55979. + "2 2 2 2 2 2 2" \
  55980. +
  55981. +static int init_display(struct fbtft_par *par)
  55982. +{
  55983. + fbtft_par_dbg(DEBUG_INIT_DISPLAY, par, "%s()\n", __func__);
  55984. +
  55985. + par->fbtftops.reset(par);
  55986. +
  55987. + write_reg(par, 0xae); /* Display Off */
  55988. + write_reg(par, 0xa0, 0x70 | (par->bgr << 2)); /* Set Colour Depth */
  55989. + write_reg(par, 0x72); // RGB colour
  55990. + write_reg(par, 0xa1, 0x00); /* Set Display Start Line */
  55991. + write_reg(par, 0xa2, 0x00); /* Set Display Offset */
  55992. + write_reg(par, 0xa4); /* NORMALDISPLAY */
  55993. + write_reg(par, 0xa8, 0x3f); // Set multiplex
  55994. + write_reg(par, 0xad, 0x8e); // Set master
  55995. + // write_reg(par, 0xb0, 0x0b); // Set power mode
  55996. + write_reg(par, 0xb1, 0x31); // Precharge
  55997. + write_reg(par, 0xb3, 0xf0); // Clock div
  55998. + write_reg(par, 0x8a, 0x64); // Precharge A
  55999. + write_reg(par, 0x8b, 0x78); // Precharge B
  56000. + write_reg(par, 0x8c, 0x64); // Precharge C
  56001. + write_reg(par, 0xbb, 0x3a); // Precharge level
  56002. + write_reg(par, 0xbe, 0x3e); // vcomh
  56003. + write_reg(par, 0x87, 0x06); // Master current
  56004. + write_reg(par, 0x81, 0x91); // Contrast A
  56005. + write_reg(par, 0x82, 0x50); // Contrast B
  56006. + write_reg(par, 0x83, 0x7d); // Contrast C
  56007. + write_reg(par, 0xaf); /* Set Sleep Mode Display On */
  56008. +
  56009. + return 0;
  56010. +}
  56011. +
  56012. +static void set_addr_win(struct fbtft_par *par, int xs, int ys, int xe, int ye)
  56013. +{
  56014. + fbtft_par_dbg(DEBUG_SET_ADDR_WIN, par,
  56015. + "%s(xs=%d, ys=%d, xe=%d, ye=%d)\n", __func__, xs, ys, xe, ye);
  56016. +
  56017. + write_reg(par, 0x15, xs, xe);
  56018. + write_reg(par, 0x75, ys, ye);
  56019. +}
  56020. +
  56021. +static void write_reg8_bus8(struct fbtft_par *par, int len, ...)
  56022. +{
  56023. + va_list args;
  56024. + int i, ret;
  56025. + u8 *buf = (u8 *)par->buf;
  56026. +
  56027. + if (unlikely(par->debug & DEBUG_WRITE_REGISTER)) {
  56028. + va_start(args, len);
  56029. + for (i = 0; i < len; i++) {
  56030. + buf[i] = (u8)va_arg(args, unsigned int);
  56031. + }
  56032. + va_end(args);
  56033. + fbtft_par_dbg_hex(DEBUG_WRITE_REGISTER, par, par->info->device, u8, buf, len, "%s: ", __func__);
  56034. + }
  56035. +
  56036. + va_start(args, len);
  56037. +
  56038. + *buf = (u8)va_arg(args, unsigned int);
  56039. + if (par->gpio.dc != -1)
  56040. + gpio_set_value(par->gpio.dc, 0);
  56041. + ret = par->fbtftops.write(par, par->buf, sizeof(u8));
  56042. + if (ret < 0) {
  56043. + va_end(args);
  56044. + dev_err(par->info->device, "%s: write() failed and returned %d\n", __func__, ret);
  56045. + return;
  56046. + }
  56047. + len--;
  56048. +
  56049. + if (len) {
  56050. + i = len;
  56051. + while (i--) {
  56052. + *buf++ = (u8)va_arg(args, unsigned int);
  56053. + }
  56054. + ret = par->fbtftops.write(par, par->buf, len * (sizeof(u8)));
  56055. + if (ret < 0) {
  56056. + va_end(args);
  56057. + dev_err(par->info->device, "%s: write() failed and returned %d\n", __func__, ret);
  56058. + return;
  56059. + }
  56060. + }
  56061. + if (par->gpio.dc != -1)
  56062. + gpio_set_value(par->gpio.dc, 1);
  56063. + va_end(args);
  56064. +}
  56065. +
  56066. +/*
  56067. + Grayscale Lookup Table
  56068. + GS1 - GS63
  56069. + The driver Gamma curve contains the relative values between the entries
  56070. + in the Lookup table.
  56071. +
  56072. + From datasheet:
  56073. + 8.8 Gray Scale Decoder
  56074. +
  56075. + there are total 180 Gamma Settings (Setting 0 to Setting 180)
  56076. + available for the Gray Scale table.
  56077. +
  56078. + The gray scale is defined in incremental way, with reference
  56079. + to the length of previous table entry:
  56080. + Setting of GS1 has to be >= 0
  56081. + Setting of GS2 has to be > Setting of GS1 +1
  56082. + Setting of GS3 has to be > Setting of GS2 +1
  56083. + :
  56084. + Setting of GS63 has to be > Setting of GS62 +1
  56085. +
  56086. +
  56087. +*/
  56088. +static int set_gamma(struct fbtft_par *par, unsigned long *curves)
  56089. +{
  56090. + unsigned long tmp[GAMMA_NUM * GAMMA_LEN];
  56091. + int i, acc = 0;
  56092. +
  56093. + fbtft_par_dbg(DEBUG_INIT_DISPLAY, par, "%s()\n", __func__);
  56094. +
  56095. + for (i = 0; i < 63; i++) {
  56096. + if (i > 0 && curves[i] < 2) {
  56097. + dev_err(par->info->device,
  56098. + "Illegal value in Grayscale Lookup Table at index %d. " \
  56099. + "Must be greater than 1\n", i);
  56100. + return -EINVAL;
  56101. + }
  56102. + acc += curves[i];
  56103. + tmp[i] = acc;
  56104. + if (acc > 180) {
  56105. + dev_err(par->info->device,
  56106. + "Illegal value(s) in Grayscale Lookup Table. " \
  56107. + "At index=%d, the accumulated value has exceeded 180\n", i);
  56108. + return -EINVAL;
  56109. + }
  56110. + }
  56111. +
  56112. + write_reg(par, 0xB8,
  56113. + tmp[0], tmp[1], tmp[2], tmp[3], tmp[4], tmp[5], tmp[6], tmp[7],
  56114. + tmp[8], tmp[9], tmp[10], tmp[11], tmp[12], tmp[13], tmp[14], tmp[15],
  56115. + tmp[16], tmp[17], tmp[18], tmp[19], tmp[20], tmp[21], tmp[22], tmp[23],
  56116. + tmp[24], tmp[25], tmp[26], tmp[27], tmp[28], tmp[29], tmp[30], tmp[31],
  56117. + tmp[32], tmp[33], tmp[34], tmp[35], tmp[36], tmp[37], tmp[38], tmp[39],
  56118. + tmp[40], tmp[41], tmp[42], tmp[43], tmp[44], tmp[45], tmp[46], tmp[47],
  56119. + tmp[48], tmp[49], tmp[50], tmp[51], tmp[52], tmp[53], tmp[54], tmp[55],
  56120. + tmp[56], tmp[57], tmp[58], tmp[59], tmp[60], tmp[61], tmp[62]);
  56121. +
  56122. + return 0;
  56123. +}
  56124. +
  56125. +static int blank(struct fbtft_par *par, bool on)
  56126. +{
  56127. + fbtft_par_dbg(DEBUG_BLANK, par, "%s(blank=%s)\n",
  56128. + __func__, on ? "true" : "false");
  56129. + if (on)
  56130. + write_reg(par, 0xAE);
  56131. + else
  56132. + write_reg(par, 0xAF);
  56133. + return 0;
  56134. +}
  56135. +
  56136. +
  56137. +static struct fbtft_display display = {
  56138. + .regwidth = 8,
  56139. + .width = WIDTH,
  56140. + .height = HEIGHT,
  56141. + .gamma_num = GAMMA_NUM,
  56142. + .gamma_len = GAMMA_LEN,
  56143. + .gamma = DEFAULT_GAMMA,
  56144. + .fbtftops = {
  56145. + .write_register = write_reg8_bus8,
  56146. + .init_display = init_display,
  56147. + .set_addr_win = set_addr_win,
  56148. + .set_gamma = set_gamma,
  56149. + .blank = blank,
  56150. + },
  56151. +};
  56152. +
  56153. +FBTFT_REGISTER_DRIVER(DRVNAME, "solomon,ssd1331", &display);
  56154. +
  56155. +MODULE_ALIAS("spi:" DRVNAME);
  56156. +MODULE_ALIAS("platform:" DRVNAME);
  56157. +MODULE_ALIAS("spi:ssd1331");
  56158. +MODULE_ALIAS("platform:ssd1331");
  56159. +
  56160. +MODULE_DESCRIPTION("SSD1331 OLED Driver");
  56161. +MODULE_AUTHOR("Alec Smecher (adapted from SSD1351 by James Davies)");
  56162. +MODULE_LICENSE("GPL");
  56163. diff -Nur linux-3.18.14/drivers/staging/fbtft/fb_ssd1351.c linux-rpi/drivers/staging/fbtft/fb_ssd1351.c
  56164. --- linux-3.18.14/drivers/staging/fbtft/fb_ssd1351.c 1969-12-31 18:00:00.000000000 -0600
  56165. +++ linux-rpi/drivers/staging/fbtft/fb_ssd1351.c 2015-05-31 14:46:12.565660964 -0500
  56166. @@ -0,0 +1,258 @@
  56167. +#include <linux/module.h>
  56168. +#include <linux/kernel.h>
  56169. +#include <linux/init.h>
  56170. +#include <linux/gpio.h>
  56171. +#include <linux/spi/spi.h>
  56172. +#include <linux/delay.h>
  56173. +
  56174. +#include "fbtft.h"
  56175. +
  56176. +#define DRVNAME "fb_ssd1351"
  56177. +#define WIDTH 128
  56178. +#define HEIGHT 128
  56179. +#define GAMMA_NUM 1
  56180. +#define GAMMA_LEN 63
  56181. +#define DEFAULT_GAMMA "0 2 2 2 2 2 2 2 " \
  56182. + "2 2 2 2 2 2 2 2 " \
  56183. + "2 2 2 2 2 2 2 2 " \
  56184. + "2 2 2 2 2 2 2 2 " \
  56185. + "2 2 2 2 2 2 2 2 " \
  56186. + "2 2 2 2 2 2 2 2 " \
  56187. + "2 2 2 2 2 2 2 2 " \
  56188. + "2 2 2 2 2 2 2" \
  56189. +
  56190. +static void register_onboard_backlight(struct fbtft_par *par);
  56191. +
  56192. +static int init_display(struct fbtft_par *par)
  56193. +{
  56194. + fbtft_par_dbg(DEBUG_INIT_DISPLAY, par, "%s()\n", __func__);
  56195. +
  56196. + if (par->pdata
  56197. + && par->pdata->display.backlight == FBTFT_ONBOARD_BACKLIGHT) {
  56198. + /* module uses onboard GPIO for panel power */
  56199. + par->fbtftops.register_backlight = register_onboard_backlight;
  56200. + }
  56201. +
  56202. + par->fbtftops.reset(par);
  56203. +
  56204. + write_reg(par, 0xfd, 0x12); /* Command Lock */
  56205. + write_reg(par, 0xfd, 0xb1); /* Command Lock */
  56206. + write_reg(par, 0xae); /* Display Off */
  56207. + write_reg(par, 0xb3, 0xf1); /* Front Clock Div */
  56208. + write_reg(par, 0xca, 0x7f); /* Set Mux Ratio */
  56209. + write_reg(par, 0x15, 0x00, 0x7f); /* Set Column Address */
  56210. + write_reg(par, 0x75, 0x00, 0x7f); /* Set Row Address */
  56211. + write_reg(par, 0xa1, 0x00); /* Set Display Start Line */
  56212. + write_reg(par, 0xa2, 0x00); /* Set Display Offset */
  56213. + write_reg(par, 0xb5, 0x00); /* Set GPIO */
  56214. + write_reg(par, 0xab, 0x01); /* Set Function Selection */
  56215. + write_reg(par, 0xb1, 0x32); /* Set Phase Length */
  56216. + write_reg(par, 0xb4, 0xa0, 0xb5, 0x55); /* Set Segment Low Voltage */
  56217. + write_reg(par, 0xbb, 0x17); /* Set Precharge Voltage */
  56218. + write_reg(par, 0xbe, 0x05); /* Set VComH Voltage */
  56219. + write_reg(par, 0xc1, 0xc8, 0x80, 0xc8); /* Set Contrast */
  56220. + write_reg(par, 0xc7, 0x0f); /* Set Master Contrast */
  56221. + write_reg(par, 0xb6, 0x01); /* Set Second Precharge Period */
  56222. + write_reg(par, 0xa6); /* Set Display Mode Reset */
  56223. + write_reg(par, 0xaf); /* Set Sleep Mode Display On */
  56224. +
  56225. + return 0;
  56226. +}
  56227. +
  56228. +static void set_addr_win(struct fbtft_par *par, int xs, int ys, int xe, int ye)
  56229. +{
  56230. + fbtft_par_dbg(DEBUG_SET_ADDR_WIN, par,
  56231. + "%s(xs=%d, ys=%d, xe=%d, ye=%d)\n", __func__, xs, ys, xe, ye);
  56232. +
  56233. + write_reg(par, 0x15, xs, xe);
  56234. + write_reg(par, 0x75, ys, ye);
  56235. + write_reg(par, 0x5c);
  56236. +}
  56237. +
  56238. +static int set_var(struct fbtft_par *par)
  56239. +{
  56240. + unsigned remap;
  56241. + fbtft_par_dbg(DEBUG_INIT_DISPLAY, par, "%s()\n", __func__);
  56242. +
  56243. + if (par->fbtftops.init_display != init_display) {
  56244. + /* don't risk messing up register A0h */
  56245. + fbtft_par_dbg(DEBUG_INIT_DISPLAY, par,
  56246. + "%s: skipping since custom init_display() is used\n",
  56247. + __func__);
  56248. + return 0;
  56249. + }
  56250. +
  56251. + remap = 0x60 | (par->bgr << 2); /* Set Colour Depth */
  56252. +
  56253. + switch (par->info->var.rotate) {
  56254. + case 0:
  56255. + write_reg(par, 0xA0, remap | 0b00 | 1<<4);
  56256. + break;
  56257. + case 270:
  56258. + write_reg(par, 0xA0, remap | 0b11 | 1<<4);
  56259. + break;
  56260. + case 180:
  56261. + write_reg(par, 0xA0, remap | 0b10);
  56262. + break;
  56263. + case 90:
  56264. + write_reg(par, 0xA0, remap | 0b01);
  56265. + break;
  56266. + }
  56267. +
  56268. + return 0;
  56269. +}
  56270. +
  56271. +/*
  56272. + Grayscale Lookup Table
  56273. + GS1 - GS63
  56274. + The driver Gamma curve contains the relative values between the entries
  56275. + in the Lookup table.
  56276. +
  56277. + From datasheet:
  56278. + 8.8 Gray Scale Decoder
  56279. +
  56280. + there are total 180 Gamma Settings (Setting 0 to Setting 180)
  56281. + available for the Gray Scale table.
  56282. +
  56283. + The gray scale is defined in incremental way, with reference
  56284. + to the length of previous table entry:
  56285. + Setting of GS1 has to be >= 0
  56286. + Setting of GS2 has to be > Setting of GS1 +1
  56287. + Setting of GS3 has to be > Setting of GS2 +1
  56288. + :
  56289. + Setting of GS63 has to be > Setting of GS62 +1
  56290. +
  56291. +
  56292. +*/
  56293. +static int set_gamma(struct fbtft_par *par, unsigned long *curves)
  56294. +{
  56295. + unsigned long tmp[GAMMA_NUM * GAMMA_LEN];
  56296. + int i, acc = 0;
  56297. +
  56298. + fbtft_par_dbg(DEBUG_INIT_DISPLAY, par, "%s()\n", __func__);
  56299. +
  56300. + for (i = 0; i < 63; i++) {
  56301. + if (i > 0 && curves[i] < 2) {
  56302. + dev_err(par->info->device,
  56303. + "Illegal value in Grayscale Lookup Table at index %d. " \
  56304. + "Must be greater than 1\n", i);
  56305. + return -EINVAL;
  56306. + }
  56307. + acc += curves[i];
  56308. + tmp[i] = acc;
  56309. + if (acc > 180) {
  56310. + dev_err(par->info->device,
  56311. + "Illegal value(s) in Grayscale Lookup Table. " \
  56312. + "At index=%d, the accumulated value has exceeded 180\n", i);
  56313. + return -EINVAL;
  56314. + }
  56315. + }
  56316. +
  56317. + write_reg(par, 0xB8,
  56318. + tmp[0], tmp[1], tmp[2], tmp[3], tmp[4], tmp[5], tmp[6], tmp[7],
  56319. + tmp[8], tmp[9], tmp[10], tmp[11], tmp[12], tmp[13], tmp[14], tmp[15],
  56320. + tmp[16], tmp[17], tmp[18], tmp[19], tmp[20], tmp[21], tmp[22], tmp[23],
  56321. + tmp[24], tmp[25], tmp[26], tmp[27], tmp[28], tmp[29], tmp[30], tmp[31],
  56322. + tmp[32], tmp[33], tmp[34], tmp[35], tmp[36], tmp[37], tmp[38], tmp[39],
  56323. + tmp[40], tmp[41], tmp[42], tmp[43], tmp[44], tmp[45], tmp[46], tmp[47],
  56324. + tmp[48], tmp[49], tmp[50], tmp[51], tmp[52], tmp[53], tmp[54], tmp[55],
  56325. + tmp[56], tmp[57], tmp[58], tmp[59], tmp[60], tmp[61], tmp[62]);
  56326. +
  56327. + return 0;
  56328. +}
  56329. +
  56330. +static int blank(struct fbtft_par *par, bool on)
  56331. +{
  56332. + fbtft_par_dbg(DEBUG_BLANK, par, "%s(blank=%s)\n",
  56333. + __func__, on ? "true" : "false");
  56334. + if (on)
  56335. + write_reg(par, 0xAE);
  56336. + else
  56337. + write_reg(par, 0xAF);
  56338. + return 0;
  56339. +}
  56340. +
  56341. +
  56342. +static struct fbtft_display display = {
  56343. + .regwidth = 8,
  56344. + .width = WIDTH,
  56345. + .height = HEIGHT,
  56346. + .gamma_num = GAMMA_NUM,
  56347. + .gamma_len = GAMMA_LEN,
  56348. + .gamma = DEFAULT_GAMMA,
  56349. + .fbtftops = {
  56350. + .init_display = init_display,
  56351. + .set_addr_win = set_addr_win,
  56352. + .set_var = set_var,
  56353. + .set_gamma = set_gamma,
  56354. + .blank = blank,
  56355. + },
  56356. +};
  56357. +
  56358. +#ifdef CONFIG_FB_BACKLIGHT
  56359. +static int update_onboard_backlight(struct backlight_device *bd)
  56360. +{
  56361. + struct fbtft_par *par = bl_get_data(bd);
  56362. + bool on;
  56363. +
  56364. + fbtft_par_dbg(DEBUG_BACKLIGHT, par,
  56365. + "%s: power=%d, fb_blank=%d\n",
  56366. + __func__, bd->props.power, bd->props.fb_blank);
  56367. +
  56368. + on = (bd->props.power == FB_BLANK_UNBLANK)
  56369. + && (bd->props.fb_blank == FB_BLANK_UNBLANK);
  56370. + /* Onboard backlight connected to GPIO0 on SSD1351, GPIO1 unused */
  56371. + write_reg(par, 0xB5, on ? 0x03 : 0x02);
  56372. +
  56373. + return 0;
  56374. +}
  56375. +
  56376. +static void register_onboard_backlight(struct fbtft_par *par)
  56377. +{
  56378. + struct backlight_device *bd;
  56379. + struct backlight_properties bl_props = { 0, };
  56380. + struct backlight_ops *bl_ops;
  56381. +
  56382. + fbtft_par_dbg(DEBUG_BACKLIGHT, par, "%s()\n", __func__);
  56383. +
  56384. + bl_ops = devm_kzalloc(par->info->device, sizeof(struct backlight_ops),
  56385. + GFP_KERNEL);
  56386. + if (!bl_ops) {
  56387. + dev_err(par->info->device,
  56388. + "%s: could not allocate memory for backlight operations.\n",
  56389. + __func__);
  56390. + return;
  56391. + }
  56392. +
  56393. + bl_ops->update_status = update_onboard_backlight;
  56394. + bl_props.type = BACKLIGHT_RAW;
  56395. + bl_props.power = FB_BLANK_POWERDOWN;
  56396. +
  56397. + bd = backlight_device_register(dev_driver_string(par->info->device),
  56398. + par->info->device, par, bl_ops, &bl_props);
  56399. + if (IS_ERR(bd)) {
  56400. + dev_err(par->info->device,
  56401. + "cannot register backlight device (%ld)\n",
  56402. + PTR_ERR(bd));
  56403. + return;
  56404. + }
  56405. + par->info->bl_dev = bd;
  56406. +
  56407. + if (!par->fbtftops.unregister_backlight)
  56408. + par->fbtftops.unregister_backlight = fbtft_unregister_backlight;
  56409. +}
  56410. +#else
  56411. +static void register_onboard_backlight(struct fbtft_par *par) { };
  56412. +#endif
  56413. +
  56414. +
  56415. +FBTFT_REGISTER_DRIVER(DRVNAME, "solomon,ssd1351", &display);
  56416. +
  56417. +MODULE_ALIAS("spi:" DRVNAME);
  56418. +MODULE_ALIAS("platform:" DRVNAME);
  56419. +MODULE_ALIAS("spi:ssd1351");
  56420. +MODULE_ALIAS("platform:ssd1351");
  56421. +
  56422. +MODULE_DESCRIPTION("SSD1351 OLED Driver");
  56423. +MODULE_AUTHOR("James Davies");
  56424. +MODULE_LICENSE("GPL");
  56425. diff -Nur linux-3.18.14/drivers/staging/fbtft/fb_st7735r.c linux-rpi/drivers/staging/fbtft/fb_st7735r.c
  56426. --- linux-3.18.14/drivers/staging/fbtft/fb_st7735r.c 1969-12-31 18:00:00.000000000 -0600
  56427. +++ linux-rpi/drivers/staging/fbtft/fb_st7735r.c 2015-05-31 14:46:12.565660964 -0500
  56428. @@ -0,0 +1,195 @@
  56429. +/*
  56430. + * FB driver for the ST7735R LCD Controller
  56431. + *
  56432. + * Copyright (C) 2013 Noralf Tronnes
  56433. + *
  56434. + * This program is free software; you can redistribute it and/or modify
  56435. + * it under the terms of the GNU General Public License as published by
  56436. + * the Free Software Foundation; either version 2 of the License, or
  56437. + * (at your option) any later version.
  56438. + *
  56439. + * This program is distributed in the hope that it will be useful,
  56440. + * but WITHOUT ANY WARRANTY; without even the implied warranty of
  56441. + * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
  56442. + * GNU General Public License for more details.
  56443. + *
  56444. + * You should have received a copy of the GNU General Public License
  56445. + * along with this program; if not, write to the Free Software
  56446. + * Foundation, Inc., 675 Mass Ave, Cambridge, MA 02139, USA.
  56447. + */
  56448. +
  56449. +#include <linux/module.h>
  56450. +#include <linux/kernel.h>
  56451. +#include <linux/init.h>
  56452. +
  56453. +#include "fbtft.h"
  56454. +
  56455. +#define DRVNAME "fb_st7735r"
  56456. +#define DEFAULT_GAMMA "0F 1A 0F 18 2F 28 20 22 1F 1B 23 37 00 07 02 10\n" \
  56457. + "0F 1B 0F 17 33 2C 29 2E 30 30 39 3F 00 07 03 10"
  56458. +
  56459. +
  56460. +static int default_init_sequence[] = {
  56461. + /* SWRESET - Software reset */
  56462. + -1, 0x01,
  56463. + -2, 150, /* delay */
  56464. +
  56465. + /* SLPOUT - Sleep out & booster on */
  56466. + -1, 0x11,
  56467. + -2, 500, /* delay */
  56468. +
  56469. + /* FRMCTR1 - frame rate control: normal mode
  56470. + frame rate = fosc / (1 x 2 + 40) * (LINE + 2C + 2D) */
  56471. + -1, 0xB1, 0x01, 0x2C, 0x2D,
  56472. +
  56473. + /* FRMCTR2 - frame rate control: idle mode
  56474. + frame rate = fosc / (1 x 2 + 40) * (LINE + 2C + 2D) */
  56475. + -1, 0xB2, 0x01, 0x2C, 0x2D,
  56476. +
  56477. + /* FRMCTR3 - frame rate control - partial mode
  56478. + dot inversion mode, line inversion mode */
  56479. + -1, 0xB3, 0x01, 0x2C, 0x2D, 0x01, 0x2C, 0x2D,
  56480. +
  56481. + /* INVCTR - display inversion control
  56482. + no inversion */
  56483. + -1, 0xB4, 0x07,
  56484. +
  56485. + /* PWCTR1 - Power Control
  56486. + -4.6V, AUTO mode */
  56487. + -1, 0xC0, 0xA2, 0x02, 0x84,
  56488. +
  56489. + /* PWCTR2 - Power Control
  56490. + VGH25 = 2.4C VGSEL = -10 VGH = 3 * AVDD */
  56491. + -1, 0xC1, 0xC5,
  56492. +
  56493. + /* PWCTR3 - Power Control
  56494. + Opamp current small, Boost frequency */
  56495. + -1, 0xC2, 0x0A, 0x00,
  56496. +
  56497. + /* PWCTR4 - Power Control
  56498. + BCLK/2, Opamp current small & Medium low */
  56499. + -1, 0xC3,0x8A,0x2A,
  56500. +
  56501. + /* PWCTR5 - Power Control */
  56502. + -1, 0xC4, 0x8A, 0xEE,
  56503. +
  56504. + /* VMCTR1 - Power Control */
  56505. + -1, 0xC5, 0x0E,
  56506. +
  56507. + /* INVOFF - Display inversion off */
  56508. + -1, 0x20,
  56509. +
  56510. + /* COLMOD - Interface pixel format */
  56511. + -1, 0x3A, 0x05,
  56512. +
  56513. + /* DISPON - Display On */
  56514. + -1, 0x29,
  56515. + -2, 100, /* delay */
  56516. +
  56517. + /* NORON - Partial off (Normal) */
  56518. + -1, 0x13,
  56519. + -2, 10, /* delay */
  56520. +
  56521. + /* end marker */
  56522. + -3
  56523. +};
  56524. +
  56525. +static void set_addr_win(struct fbtft_par *par, int xs, int ys, int xe, int ye)
  56526. +{
  56527. + fbtft_par_dbg(DEBUG_SET_ADDR_WIN, par,
  56528. + "%s(xs=%d, ys=%d, xe=%d, ye=%d)\n", __func__, xs, ys, xe, ye);
  56529. +
  56530. + /* Column address */
  56531. + write_reg(par, 0x2A, xs >> 8, xs & 0xFF, xe >> 8, xe & 0xFF);
  56532. +
  56533. + /* Row adress */
  56534. + write_reg(par, 0x2B, ys >> 8, ys & 0xFF, ye >> 8, ye & 0xFF);
  56535. +
  56536. + /* Memory write */
  56537. + write_reg(par, 0x2C);
  56538. +}
  56539. +
  56540. +#define MY (1 << 7)
  56541. +#define MX (1 << 6)
  56542. +#define MV (1 << 5)
  56543. +static int set_var(struct fbtft_par *par)
  56544. +{
  56545. + fbtft_par_dbg(DEBUG_INIT_DISPLAY, par, "%s()\n", __func__);
  56546. +
  56547. + /* MADCTL - Memory data access control
  56548. + RGB/BGR:
  56549. + 1. Mode selection pin SRGB
  56550. + RGB H/W pin for color filter setting: 0=RGB, 1=BGR
  56551. + 2. MADCTL RGB bit
  56552. + RGB-BGR ORDER color filter panel: 0=RGB, 1=BGR */
  56553. + switch (par->info->var.rotate) {
  56554. + case 0:
  56555. + write_reg(par, 0x36, MX | MY | (par->bgr << 3));
  56556. + break;
  56557. + case 270:
  56558. + write_reg(par, 0x36, MY | MV | (par->bgr << 3));
  56559. + break;
  56560. + case 180:
  56561. + write_reg(par, 0x36, (par->bgr << 3));
  56562. + break;
  56563. + case 90:
  56564. + write_reg(par, 0x36, MX | MV | (par->bgr << 3));
  56565. + break;
  56566. + }
  56567. +
  56568. + return 0;
  56569. +}
  56570. +
  56571. +/*
  56572. + Gamma string format:
  56573. + VRF0P VOS0P PK0P PK1P PK2P PK3P PK4P PK5P PK6P PK7P PK8P PK9P SELV0P SELV1P SELV62P SELV63P
  56574. + VRF0N VOS0N PK0N PK1N PK2N PK3N PK4N PK5N PK6N PK7N PK8N PK9N SELV0N SELV1N SELV62N SELV63N
  56575. +*/
  56576. +#define CURVE(num, idx) curves[num*par->gamma.num_values + idx]
  56577. +static int set_gamma(struct fbtft_par *par, unsigned long *curves)
  56578. +{
  56579. + int i,j;
  56580. +
  56581. + fbtft_par_dbg(DEBUG_INIT_DISPLAY, par, "%s()\n", __func__);
  56582. +
  56583. + /* apply mask */
  56584. + for (i = 0; i < par->gamma.num_curves; i++)
  56585. + for (j = 0; j < par->gamma.num_values; j++)
  56586. + CURVE(i,j) &= 0b111111;
  56587. +
  56588. + for (i = 0; i < par->gamma.num_curves; i++)
  56589. + write_reg(par, 0xE0 + i,
  56590. + CURVE(i, 0), CURVE(i, 1), CURVE(i, 2), CURVE(i, 3),
  56591. + CURVE(i, 4), CURVE(i, 5), CURVE(i, 6), CURVE(i, 7),
  56592. + CURVE(i, 8), CURVE(i, 9), CURVE(i, 10), CURVE(i, 11),
  56593. + CURVE(i, 12), CURVE(i, 13), CURVE(i, 14), CURVE(i,15));
  56594. +
  56595. + return 0;
  56596. +}
  56597. +#undef CURVE
  56598. +
  56599. +
  56600. +static struct fbtft_display display = {
  56601. + .regwidth = 8,
  56602. + .width = 128,
  56603. + .height = 160,
  56604. + .init_sequence = default_init_sequence,
  56605. + .gamma_num = 2,
  56606. + .gamma_len = 16,
  56607. + .gamma = DEFAULT_GAMMA,
  56608. + .fbtftops = {
  56609. + .set_addr_win = set_addr_win,
  56610. + .set_var = set_var,
  56611. + .set_gamma = set_gamma,
  56612. + },
  56613. +};
  56614. +FBTFT_REGISTER_DRIVER(DRVNAME, "sitronix,st7735r", &display);
  56615. +
  56616. +MODULE_ALIAS("spi:" DRVNAME);
  56617. +MODULE_ALIAS("platform:" DRVNAME);
  56618. +MODULE_ALIAS("spi:st7735r");
  56619. +MODULE_ALIAS("platform:st7735r");
  56620. +
  56621. +MODULE_DESCRIPTION("FB driver for the ST7735R LCD Controller");
  56622. +MODULE_AUTHOR("Noralf Tronnes");
  56623. +MODULE_LICENSE("GPL");
  56624. diff -Nur linux-3.18.14/drivers/staging/fbtft/fbtft-bus.c linux-rpi/drivers/staging/fbtft/fbtft-bus.c
  56625. --- linux-3.18.14/drivers/staging/fbtft/fbtft-bus.c 1969-12-31 18:00:00.000000000 -0600
  56626. +++ linux-rpi/drivers/staging/fbtft/fbtft-bus.c 2015-05-31 14:46:12.565660964 -0500
  56627. @@ -0,0 +1,256 @@
  56628. +#include <linux/export.h>
  56629. +#include <linux/errno.h>
  56630. +#include <linux/gpio.h>
  56631. +#include <linux/spi/spi.h>
  56632. +#include "fbtft.h"
  56633. +
  56634. +
  56635. +
  56636. +
  56637. +/*****************************************************************************
  56638. + *
  56639. + * void (*write_reg)(struct fbtft_par *par, int len, ...);
  56640. + *
  56641. + *****************************************************************************/
  56642. +
  56643. +#define define_fbtft_write_reg(func, type, modifier) \
  56644. +void func(struct fbtft_par *par, int len, ...) \
  56645. +{ \
  56646. + va_list args; \
  56647. + int i, ret; \
  56648. + int offset = 0; \
  56649. + type *buf = (type *)par->buf; \
  56650. + \
  56651. + if (unlikely(par->debug & DEBUG_WRITE_REGISTER)) { \
  56652. + va_start(args, len); \
  56653. + for (i = 0; i < len; i++) { \
  56654. + buf[i] = (type)va_arg(args, unsigned int); \
  56655. + } \
  56656. + va_end(args); \
  56657. + fbtft_par_dbg_hex(DEBUG_WRITE_REGISTER, par, par->info->device, type, buf, len, "%s: ", __func__); \
  56658. + } \
  56659. + \
  56660. + va_start(args, len); \
  56661. + \
  56662. + if (par->startbyte) { \
  56663. + *(u8 *)par->buf = par->startbyte; \
  56664. + buf = (type *)(par->buf + 1); \
  56665. + offset = 1; \
  56666. + } \
  56667. + \
  56668. + *buf = modifier((type)va_arg(args, unsigned int)); \
  56669. + if (par->gpio.dc != -1) \
  56670. + gpio_set_value(par->gpio.dc, 0); \
  56671. + ret = par->fbtftops.write(par, par->buf, sizeof(type)+offset); \
  56672. + if (ret < 0) { \
  56673. + va_end(args); \
  56674. + dev_err(par->info->device, "%s: write() failed and returned %d\n", __func__, ret); \
  56675. + return; \
  56676. + } \
  56677. + len--; \
  56678. + \
  56679. + if (par->startbyte) \
  56680. + *(u8 *)par->buf = par->startbyte | 0x2; \
  56681. + \
  56682. + if (len) { \
  56683. + i = len; \
  56684. + while (i--) { \
  56685. + *buf++ = modifier((type)va_arg(args, unsigned int)); \
  56686. + } \
  56687. + if (par->gpio.dc != -1) \
  56688. + gpio_set_value(par->gpio.dc, 1); \
  56689. + ret = par->fbtftops.write(par, par->buf, len * (sizeof(type)+offset)); \
  56690. + if (ret < 0) { \
  56691. + va_end(args); \
  56692. + dev_err(par->info->device, "%s: write() failed and returned %d\n", __func__, ret); \
  56693. + return; \
  56694. + } \
  56695. + } \
  56696. + va_end(args); \
  56697. +} \
  56698. +EXPORT_SYMBOL(func);
  56699. +
  56700. +define_fbtft_write_reg(fbtft_write_reg8_bus8, u8, )
  56701. +define_fbtft_write_reg(fbtft_write_reg16_bus8, u16, cpu_to_be16)
  56702. +define_fbtft_write_reg(fbtft_write_reg16_bus16, u16, )
  56703. +
  56704. +void fbtft_write_reg8_bus9(struct fbtft_par *par, int len, ...)
  56705. +{
  56706. + va_list args;
  56707. + int i, ret;
  56708. + int pad = 0;
  56709. + u16 *buf = (u16 *)par->buf;
  56710. +
  56711. + if (unlikely(par->debug & DEBUG_WRITE_REGISTER)) {
  56712. + va_start(args, len);
  56713. + for (i = 0; i < len; i++)
  56714. + *(((u8 *)buf) + i) = (u8)va_arg(args, unsigned int);
  56715. + va_end(args);
  56716. + fbtft_par_dbg_hex(DEBUG_WRITE_REGISTER, par,
  56717. + par->info->device, u8, buf, len, "%s: ", __func__);
  56718. + }
  56719. + if (len <= 0)
  56720. + return;
  56721. +
  56722. + if (par->spi && (par->spi->bits_per_word == 8)) {
  56723. + /* we're emulating 9-bit, pad start of buffer with no-ops
  56724. + (assuming here that zero is a no-op) */
  56725. + pad = (len % 4) ? 4 - (len % 4) : 0;
  56726. + for (i = 0; i < pad; i++)
  56727. + *buf++ = 0x000;
  56728. + }
  56729. +
  56730. + va_start(args, len);
  56731. + *buf++ = (u8)va_arg(args, unsigned int);
  56732. + i = len - 1;
  56733. + while (i--) {
  56734. + *buf = (u8)va_arg(args, unsigned int);
  56735. + *buf++ |= 0x100; /* dc=1 */
  56736. + }
  56737. + va_end(args);
  56738. + ret = par->fbtftops.write(par, par->buf, (len + pad) * sizeof(u16));
  56739. + if (ret < 0) {
  56740. + dev_err(par->info->device,
  56741. + "%s: write() failed and returned %d\n", __func__, ret);
  56742. + return;
  56743. + }
  56744. +}
  56745. +EXPORT_SYMBOL(fbtft_write_reg8_bus9);
  56746. +
  56747. +
  56748. +
  56749. +
  56750. +/*****************************************************************************
  56751. + *
  56752. + * int (*write_vmem)(struct fbtft_par *par);
  56753. + *
  56754. + *****************************************************************************/
  56755. +
  56756. +/* 16 bit pixel over 8-bit databus */
  56757. +int fbtft_write_vmem16_bus8(struct fbtft_par *par, size_t offset, size_t len)
  56758. +{
  56759. + u16 *vmem16;
  56760. + u16 *txbuf16 = (u16 *)par->txbuf.buf;
  56761. + size_t remain;
  56762. + size_t to_copy;
  56763. + size_t tx_array_size;
  56764. + int i;
  56765. + int ret = 0;
  56766. + size_t startbyte_size = 0;
  56767. +
  56768. + fbtft_par_dbg(DEBUG_WRITE_VMEM, par, "%s(offset=%zu, len=%zu)\n",
  56769. + __func__, offset, len);
  56770. +
  56771. + remain = len / 2;
  56772. + vmem16 = (u16 *)(par->info->screen_base + offset);
  56773. +
  56774. + if (par->gpio.dc != -1)
  56775. + gpio_set_value(par->gpio.dc, 1);
  56776. +
  56777. + /* non buffered write */
  56778. + if (!par->txbuf.buf)
  56779. + return par->fbtftops.write(par, vmem16, len);
  56780. +
  56781. + /* buffered write */
  56782. + tx_array_size = par->txbuf.len / 2;
  56783. +
  56784. + if (par->startbyte) {
  56785. + txbuf16 = (u16 *)(par->txbuf.buf + 1);
  56786. + tx_array_size -= 2;
  56787. + *(u8 *)(par->txbuf.buf) = par->startbyte | 0x2;
  56788. + startbyte_size = 1;
  56789. + }
  56790. +
  56791. + while (remain) {
  56792. + to_copy = remain > tx_array_size ? tx_array_size : remain;
  56793. + dev_dbg(par->info->device, " to_copy=%zu, remain=%zu\n",
  56794. + to_copy, remain - to_copy);
  56795. +
  56796. + for (i = 0; i < to_copy; i++)
  56797. + txbuf16[i] = cpu_to_be16(vmem16[i]);
  56798. +
  56799. + vmem16 = vmem16 + to_copy;
  56800. + ret = par->fbtftops.write(par, par->txbuf.buf,
  56801. + startbyte_size + to_copy * 2);
  56802. + if (ret < 0)
  56803. + return ret;
  56804. + remain -= to_copy;
  56805. + }
  56806. +
  56807. + return ret;
  56808. +}
  56809. +EXPORT_SYMBOL(fbtft_write_vmem16_bus8);
  56810. +
  56811. +/* 16 bit pixel over 9-bit SPI bus: dc + high byte, dc + low byte */
  56812. +int fbtft_write_vmem16_bus9(struct fbtft_par *par, size_t offset, size_t len)
  56813. +{
  56814. + u8 *vmem8;
  56815. + u16 *txbuf16 = par->txbuf.buf;
  56816. + size_t remain;
  56817. + size_t to_copy;
  56818. + size_t tx_array_size;
  56819. + int i;
  56820. + int ret = 0;
  56821. +
  56822. + fbtft_par_dbg(DEBUG_WRITE_VMEM, par, "%s(offset=%zu, len=%zu)\n",
  56823. + __func__, offset, len);
  56824. +
  56825. + if (!par->txbuf.buf) {
  56826. + dev_err(par->info->device, "%s: txbuf.buf is NULL\n", __func__);
  56827. + return -1;
  56828. + }
  56829. +
  56830. + remain = len;
  56831. + vmem8 = par->info->screen_base + offset;
  56832. +
  56833. + tx_array_size = par->txbuf.len / 2;
  56834. +
  56835. + while (remain) {
  56836. + to_copy = remain > tx_array_size ? tx_array_size : remain;
  56837. + dev_dbg(par->info->device, " to_copy=%zu, remain=%zu\n",
  56838. + to_copy, remain - to_copy);
  56839. +
  56840. +#ifdef __LITTLE_ENDIAN
  56841. + for (i = 0; i < to_copy; i += 2) {
  56842. + txbuf16[i] = 0x0100 | vmem8[i+1];
  56843. + txbuf16[i+1] = 0x0100 | vmem8[i];
  56844. + }
  56845. +#else
  56846. + for (i = 0; i < to_copy; i++)
  56847. + txbuf16[i] = 0x0100 | vmem8[i];
  56848. +#endif
  56849. + vmem8 = vmem8 + to_copy;
  56850. + ret = par->fbtftops.write(par, par->txbuf.buf, to_copy*2);
  56851. + if (ret < 0)
  56852. + return ret;
  56853. + remain -= to_copy;
  56854. + }
  56855. +
  56856. + return ret;
  56857. +}
  56858. +EXPORT_SYMBOL(fbtft_write_vmem16_bus9);
  56859. +
  56860. +int fbtft_write_vmem8_bus8(struct fbtft_par *par, size_t offset, size_t len)
  56861. +{
  56862. + dev_err(par->info->device, "%s: function not implemented\n", __func__);
  56863. + return -1;
  56864. +}
  56865. +EXPORT_SYMBOL(fbtft_write_vmem8_bus8);
  56866. +
  56867. +/* 16 bit pixel over 16-bit databus */
  56868. +int fbtft_write_vmem16_bus16(struct fbtft_par *par, size_t offset, size_t len)
  56869. +{
  56870. + u16 *vmem16;
  56871. +
  56872. + fbtft_par_dbg(DEBUG_WRITE_VMEM, par, "%s(offset=%zu, len=%zu)\n",
  56873. + __func__, offset, len);
  56874. +
  56875. + vmem16 = (u16 *)(par->info->screen_base + offset);
  56876. +
  56877. + if (par->gpio.dc != -1)
  56878. + gpio_set_value(par->gpio.dc, 1);
  56879. +
  56880. + /* no need for buffered write with 16-bit bus */
  56881. + return par->fbtftops.write(par, vmem16, len);
  56882. +}
  56883. +EXPORT_SYMBOL(fbtft_write_vmem16_bus16);
  56884. diff -Nur linux-3.18.14/drivers/staging/fbtft/fbtft-core.c linux-rpi/drivers/staging/fbtft/fbtft-core.c
  56885. --- linux-3.18.14/drivers/staging/fbtft/fbtft-core.c 1969-12-31 18:00:00.000000000 -0600
  56886. +++ linux-rpi/drivers/staging/fbtft/fbtft-core.c 2015-05-31 14:46:12.565660964 -0500
  56887. @@ -0,0 +1,1521 @@
  56888. +/*
  56889. + * Copyright (C) 2013 Noralf Tronnes
  56890. + *
  56891. + * This driver is inspired by:
  56892. + * st7735fb.c, Copyright (C) 2011, Matt Porter
  56893. + * broadsheetfb.c, Copyright (C) 2008, Jaya Kumar
  56894. + *
  56895. + * This program is free software; you can redistribute it and/or modify
  56896. + * it under the terms of the GNU General Public License as published by
  56897. + * the Free Software Foundation; either version 2 of the License, or
  56898. + * (at your option) any later version.
  56899. + *
  56900. + * This program is distributed in the hope that it will be useful,
  56901. + * but WITHOUT ANY WARRANTY; without even the implied warranty of
  56902. + * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
  56903. + * GNU General Public License for more details.
  56904. + *
  56905. + * You should have received a copy of the GNU General Public License
  56906. + * along with this program; if not, write to the Free Software
  56907. + * Foundation, Inc., 675 Mass Ave, Cambridge, MA 02139, USA.
  56908. + */
  56909. +
  56910. +#include <linux/module.h>
  56911. +#include <linux/kernel.h>
  56912. +#include <linux/errno.h>
  56913. +#include <linux/string.h>
  56914. +#include <linux/mm.h>
  56915. +#include <linux/vmalloc.h>
  56916. +#include <linux/slab.h>
  56917. +#include <linux/init.h>
  56918. +#include <linux/fb.h>
  56919. +#include <linux/gpio.h>
  56920. +#include <linux/spi/spi.h>
  56921. +#include <linux/delay.h>
  56922. +#include <linux/uaccess.h>
  56923. +#include <linux/backlight.h>
  56924. +#include <linux/platform_device.h>
  56925. +#include <linux/spinlock.h>
  56926. +#include <linux/dma-mapping.h>
  56927. +#include <linux/of.h>
  56928. +#include <linux/of_gpio.h>
  56929. +
  56930. +#include "fbtft.h"
  56931. +
  56932. +extern void fbtft_sysfs_init(struct fbtft_par *par);
  56933. +extern void fbtft_sysfs_exit(struct fbtft_par *par);
  56934. +extern void fbtft_expand_debug_value(unsigned long *debug);
  56935. +extern int fbtft_gamma_parse_str(struct fbtft_par *par, unsigned long *curves,
  56936. + const char *str, int size);
  56937. +
  56938. +static unsigned long debug;
  56939. +module_param(debug, ulong , 0);
  56940. +MODULE_PARM_DESC(debug, "override device debug level");
  56941. +
  56942. +static bool dma = true;
  56943. +module_param(dma, bool, 0);
  56944. +MODULE_PARM_DESC(dma, "Use DMA buffer");
  56945. +
  56946. +
  56947. +void fbtft_dbg_hex(const struct device *dev, int groupsize,
  56948. + void *buf, size_t len, const char *fmt, ...)
  56949. +{
  56950. + va_list args;
  56951. + static char textbuf[512];
  56952. + char *text = textbuf;
  56953. + size_t text_len;
  56954. +
  56955. + va_start(args, fmt);
  56956. + text_len = vscnprintf(text, sizeof(textbuf), fmt, args);
  56957. + va_end(args);
  56958. +
  56959. + hex_dump_to_buffer(buf, len, 32, groupsize, text + text_len,
  56960. + 512 - text_len, false);
  56961. +
  56962. + if (len > 32)
  56963. + dev_info(dev, "%s ...\n", text);
  56964. + else
  56965. + dev_info(dev, "%s\n", text);
  56966. +}
  56967. +EXPORT_SYMBOL(fbtft_dbg_hex);
  56968. +
  56969. +static unsigned long fbtft_request_gpios_match(struct fbtft_par *par,
  56970. + const struct fbtft_gpio *gpio)
  56971. +{
  56972. + int ret;
  56973. + long val;
  56974. +
  56975. + fbtft_par_dbg(DEBUG_REQUEST_GPIOS_MATCH, par, "%s('%s')\n",
  56976. + __func__, gpio->name);
  56977. +
  56978. + if (strcasecmp(gpio->name, "reset") == 0) {
  56979. + par->gpio.reset = gpio->gpio;
  56980. + return GPIOF_OUT_INIT_HIGH;
  56981. + } else if (strcasecmp(gpio->name, "dc") == 0) {
  56982. + par->gpio.dc = gpio->gpio;
  56983. + return GPIOF_OUT_INIT_LOW;
  56984. + } else if (strcasecmp(gpio->name, "cs") == 0) {
  56985. + par->gpio.cs = gpio->gpio;
  56986. + return GPIOF_OUT_INIT_HIGH;
  56987. + } else if (strcasecmp(gpio->name, "wr") == 0) {
  56988. + par->gpio.wr = gpio->gpio;
  56989. + return GPIOF_OUT_INIT_HIGH;
  56990. + } else if (strcasecmp(gpio->name, "rd") == 0) {
  56991. + par->gpio.rd = gpio->gpio;
  56992. + return GPIOF_OUT_INIT_HIGH;
  56993. + } else if (strcasecmp(gpio->name, "latch") == 0) {
  56994. + par->gpio.latch = gpio->gpio;
  56995. + return GPIOF_OUT_INIT_LOW;
  56996. + } else if (gpio->name[0] == 'd' && gpio->name[1] == 'b') {
  56997. + ret = kstrtol(&gpio->name[2], 10, &val);
  56998. + if (ret == 0 && val < 16) {
  56999. + par->gpio.db[val] = gpio->gpio;
  57000. + return GPIOF_OUT_INIT_LOW;
  57001. + }
  57002. + } else if (strcasecmp(gpio->name, "led") == 0) {
  57003. + par->gpio.led[0] = gpio->gpio;
  57004. + return GPIOF_OUT_INIT_LOW;
  57005. + } else if (strcasecmp(gpio->name, "led_") == 0) {
  57006. + par->gpio.led[0] = gpio->gpio;
  57007. + return GPIOF_OUT_INIT_HIGH;
  57008. + }
  57009. +
  57010. + return FBTFT_GPIO_NO_MATCH;
  57011. +}
  57012. +
  57013. +static int fbtft_request_gpios(struct fbtft_par *par)
  57014. +{
  57015. + struct fbtft_platform_data *pdata = par->pdata;
  57016. + const struct fbtft_gpio *gpio;
  57017. + unsigned long flags;
  57018. + int ret;
  57019. +
  57020. + if (pdata && pdata->gpios) {
  57021. + gpio = pdata->gpios;
  57022. + while (gpio->name[0]) {
  57023. + flags = FBTFT_GPIO_NO_MATCH;
  57024. + /* if driver provides match function, try it first,
  57025. + if no match use our own */
  57026. + if (par->fbtftops.request_gpios_match)
  57027. + flags = par->fbtftops.request_gpios_match(par, gpio);
  57028. + if (flags == FBTFT_GPIO_NO_MATCH)
  57029. + flags = fbtft_request_gpios_match(par, gpio);
  57030. + if (flags != FBTFT_GPIO_NO_MATCH) {
  57031. + ret = devm_gpio_request_one(par->info->device,
  57032. + gpio->gpio, flags,
  57033. + par->info->device->driver->name);
  57034. + if (ret < 0) {
  57035. + dev_err(par->info->device,
  57036. + "%s: gpio_request_one('%s'=%d) failed with %d\n",
  57037. + __func__, gpio->name,
  57038. + gpio->gpio, ret);
  57039. + return ret;
  57040. + }
  57041. + fbtft_par_dbg(DEBUG_REQUEST_GPIOS, par,
  57042. + "%s: '%s' = GPIO%d\n",
  57043. + __func__, gpio->name, gpio->gpio);
  57044. + }
  57045. + gpio++;
  57046. + }
  57047. + }
  57048. +
  57049. + return 0;
  57050. +}
  57051. +
  57052. +#ifdef CONFIG_OF
  57053. +static int fbtft_request_one_gpio(struct fbtft_par *par,
  57054. + const char *name, int index, int *gpiop)
  57055. +{
  57056. + struct device *dev = par->info->device;
  57057. + struct device_node *node = dev->of_node;
  57058. + int gpio, flags, ret = 0;
  57059. + enum of_gpio_flags of_flags;
  57060. +
  57061. + if (of_find_property(node, name, NULL)) {
  57062. + gpio = of_get_named_gpio_flags(node, name, index, &of_flags);
  57063. + if (gpio == -ENOENT)
  57064. + return 0;
  57065. + if (gpio == -EPROBE_DEFER)
  57066. + return gpio;
  57067. + if (gpio < 0) {
  57068. + dev_err(dev,
  57069. + "failed to get '%s' from DT\n", name);
  57070. + return gpio;
  57071. + }
  57072. +
  57073. + /* active low translates to initially low */
  57074. + flags = (of_flags & OF_GPIO_ACTIVE_LOW) ? GPIOF_OUT_INIT_LOW :
  57075. + GPIOF_OUT_INIT_HIGH;
  57076. + ret = devm_gpio_request_one(dev, gpio, flags,
  57077. + dev->driver->name);
  57078. + if (ret) {
  57079. + dev_err(dev,
  57080. + "gpio_request_one('%s'=%d) failed with %d\n",
  57081. + name, gpio, ret);
  57082. + return ret;
  57083. + }
  57084. + if (gpiop)
  57085. + *gpiop = gpio;
  57086. + fbtft_par_dbg(DEBUG_REQUEST_GPIOS, par, "%s: '%s' = GPIO%d\n",
  57087. + __func__, name, gpio);
  57088. + }
  57089. +
  57090. + return ret;
  57091. +}
  57092. +
  57093. +static int fbtft_request_gpios_dt(struct fbtft_par *par)
  57094. +{
  57095. + int i;
  57096. + int ret;
  57097. +
  57098. + if (!par->info->device->of_node)
  57099. + return -EINVAL;
  57100. +
  57101. + ret = fbtft_request_one_gpio(par, "reset-gpios", 0, &par->gpio.reset);
  57102. + if (ret)
  57103. + return ret;
  57104. + ret = fbtft_request_one_gpio(par, "dc-gpios", 0, &par->gpio.dc);
  57105. + if (ret)
  57106. + return ret;
  57107. + ret = fbtft_request_one_gpio(par, "rd-gpios", 0, &par->gpio.rd);
  57108. + if (ret)
  57109. + return ret;
  57110. + ret = fbtft_request_one_gpio(par, "wr-gpios", 0, &par->gpio.wr);
  57111. + if (ret)
  57112. + return ret;
  57113. + ret = fbtft_request_one_gpio(par, "cs-gpios", 0, &par->gpio.cs);
  57114. + if (ret)
  57115. + return ret;
  57116. + ret = fbtft_request_one_gpio(par, "latch-gpios", 0, &par->gpio.latch);
  57117. + if (ret)
  57118. + return ret;
  57119. + for (i = 0; i < 16; i++) {
  57120. + ret = fbtft_request_one_gpio(par, "db-gpios", i,
  57121. + &par->gpio.db[i]);
  57122. + if (ret)
  57123. + return ret;
  57124. + ret = fbtft_request_one_gpio(par, "led-gpios", i,
  57125. + &par->gpio.led[i]);
  57126. + if (ret)
  57127. + return ret;
  57128. + ret = fbtft_request_one_gpio(par, "aux-gpios", i,
  57129. + &par->gpio.aux[i]);
  57130. + if (ret)
  57131. + return ret;
  57132. + }
  57133. +
  57134. + return 0;
  57135. +}
  57136. +#endif
  57137. +
  57138. +#ifdef CONFIG_FB_BACKLIGHT
  57139. +static int fbtft_backlight_update_status(struct backlight_device *bd)
  57140. +{
  57141. + struct fbtft_par *par = bl_get_data(bd);
  57142. + bool polarity = !!(bd->props.state & BL_CORE_DRIVER1);
  57143. +
  57144. + fbtft_par_dbg(DEBUG_BACKLIGHT, par,
  57145. + "%s: polarity=%d, power=%d, fb_blank=%d\n",
  57146. + __func__, polarity, bd->props.power, bd->props.fb_blank);
  57147. +
  57148. + if ((bd->props.power == FB_BLANK_UNBLANK) && (bd->props.fb_blank == FB_BLANK_UNBLANK))
  57149. + gpio_set_value(par->gpio.led[0], polarity);
  57150. + else
  57151. + gpio_set_value(par->gpio.led[0], !polarity);
  57152. +
  57153. + return 0;
  57154. +}
  57155. +
  57156. +static int fbtft_backlight_get_brightness(struct backlight_device *bd)
  57157. +{
  57158. + return bd->props.brightness;
  57159. +}
  57160. +
  57161. +void fbtft_unregister_backlight(struct fbtft_par *par)
  57162. +{
  57163. + const struct backlight_ops *bl_ops;
  57164. +
  57165. + fbtft_par_dbg(DEBUG_BACKLIGHT, par, "%s()\n", __func__);
  57166. +
  57167. + if (par->info->bl_dev) {
  57168. + par->info->bl_dev->props.power = FB_BLANK_POWERDOWN;
  57169. + backlight_update_status(par->info->bl_dev);
  57170. + bl_ops = par->info->bl_dev->ops;
  57171. + backlight_device_unregister(par->info->bl_dev);
  57172. + par->info->bl_dev = NULL;
  57173. + }
  57174. +}
  57175. +
  57176. +void fbtft_register_backlight(struct fbtft_par *par)
  57177. +{
  57178. + struct backlight_device *bd;
  57179. + struct backlight_properties bl_props = { 0, };
  57180. + struct backlight_ops *bl_ops;
  57181. +
  57182. + fbtft_par_dbg(DEBUG_BACKLIGHT, par, "%s()\n", __func__);
  57183. +
  57184. + if (par->gpio.led[0] == -1) {
  57185. + fbtft_par_dbg(DEBUG_BACKLIGHT, par,
  57186. + "%s(): led pin not set, exiting.\n", __func__);
  57187. + return;
  57188. + }
  57189. +
  57190. + bl_ops = devm_kzalloc(par->info->device, sizeof(struct backlight_ops),
  57191. + GFP_KERNEL);
  57192. + if (!bl_ops) {
  57193. + dev_err(par->info->device,
  57194. + "%s: could not allocate memeory for backlight operations.\n",
  57195. + __func__);
  57196. + return;
  57197. + }
  57198. +
  57199. + bl_ops->get_brightness = fbtft_backlight_get_brightness;
  57200. + bl_ops->update_status = fbtft_backlight_update_status;
  57201. + bl_props.type = BACKLIGHT_RAW;
  57202. + /* Assume backlight is off, get polarity from current state of pin */
  57203. + bl_props.power = FB_BLANK_POWERDOWN;
  57204. + if (!gpio_get_value(par->gpio.led[0]))
  57205. + bl_props.state |= BL_CORE_DRIVER1;
  57206. +
  57207. + bd = backlight_device_register(dev_driver_string(par->info->device),
  57208. + par->info->device, par, bl_ops, &bl_props);
  57209. + if (IS_ERR(bd)) {
  57210. + dev_err(par->info->device,
  57211. + "cannot register backlight device (%ld)\n",
  57212. + PTR_ERR(bd));
  57213. + return;
  57214. + }
  57215. + par->info->bl_dev = bd;
  57216. +
  57217. + if (!par->fbtftops.unregister_backlight)
  57218. + par->fbtftops.unregister_backlight = fbtft_unregister_backlight;
  57219. +}
  57220. +#else
  57221. +void fbtft_register_backlight(struct fbtft_par *par) { };
  57222. +void fbtft_unregister_backlight(struct fbtft_par *par) { };
  57223. +#endif
  57224. +EXPORT_SYMBOL(fbtft_register_backlight);
  57225. +EXPORT_SYMBOL(fbtft_unregister_backlight);
  57226. +
  57227. +static void fbtft_set_addr_win(struct fbtft_par *par, int xs, int ys, int xe,
  57228. + int ye)
  57229. +{
  57230. + fbtft_par_dbg(DEBUG_SET_ADDR_WIN, par,
  57231. + "%s(xs=%d, ys=%d, xe=%d, ye=%d)\n", __func__, xs, ys, xe, ye);
  57232. +
  57233. + /* Column address set */
  57234. + write_reg(par, 0x2A,
  57235. + (xs >> 8) & 0xFF, xs & 0xFF, (xe >> 8) & 0xFF, xe & 0xFF);
  57236. +
  57237. + /* Row adress set */
  57238. + write_reg(par, 0x2B,
  57239. + (ys >> 8) & 0xFF, ys & 0xFF, (ye >> 8) & 0xFF, ye & 0xFF);
  57240. +
  57241. + /* Memory write */
  57242. + write_reg(par, 0x2C);
  57243. +}
  57244. +
  57245. +
  57246. +static void fbtft_reset(struct fbtft_par *par)
  57247. +{
  57248. + if (par->gpio.reset == -1)
  57249. + return;
  57250. + fbtft_par_dbg(DEBUG_RESET, par, "%s()\n", __func__);
  57251. + gpio_set_value(par->gpio.reset, 0);
  57252. + udelay(20);
  57253. + gpio_set_value(par->gpio.reset, 1);
  57254. + mdelay(120);
  57255. +}
  57256. +
  57257. +
  57258. +static void fbtft_update_display(struct fbtft_par *par, unsigned start_line,
  57259. + unsigned end_line)
  57260. +{
  57261. + size_t offset, len;
  57262. + struct timespec ts_start, ts_end, ts_fps, ts_duration;
  57263. + long fps_ms, fps_us, duration_ms, duration_us;
  57264. + long fps, throughput;
  57265. + bool timeit = false;
  57266. + int ret = 0;
  57267. +
  57268. + if (unlikely(par->debug & (DEBUG_TIME_FIRST_UPDATE | DEBUG_TIME_EACH_UPDATE))) {
  57269. + if ((par->debug & DEBUG_TIME_EACH_UPDATE) || \
  57270. + ((par->debug & DEBUG_TIME_FIRST_UPDATE) && !par->first_update_done)) {
  57271. + getnstimeofday(&ts_start);
  57272. + timeit = true;
  57273. + }
  57274. + }
  57275. +
  57276. + /* Sanity checks */
  57277. + if (start_line > end_line) {
  57278. + dev_warn(par->info->device,
  57279. + "%s: start_line=%u is larger than end_line=%u. Shouldn't happen, will do full display update\n",
  57280. + __func__, start_line, end_line);
  57281. + start_line = 0;
  57282. + end_line = par->info->var.yres - 1;
  57283. + }
  57284. + if (start_line > par->info->var.yres - 1 || end_line > par->info->var.yres - 1) {
  57285. + dev_warn(par->info->device,
  57286. + "%s: start_line=%u or end_line=%u is larger than max=%d. Shouldn't happen, will do full display update\n",
  57287. + __func__, start_line, end_line, par->info->var.yres - 1);
  57288. + start_line = 0;
  57289. + end_line = par->info->var.yres - 1;
  57290. + }
  57291. +
  57292. + fbtft_par_dbg(DEBUG_UPDATE_DISPLAY, par, "%s(start_line=%u, end_line=%u)\n",
  57293. + __func__, start_line, end_line);
  57294. +
  57295. + if (par->fbtftops.set_addr_win)
  57296. + par->fbtftops.set_addr_win(par, 0, start_line,
  57297. + par->info->var.xres-1, end_line);
  57298. +
  57299. + offset = start_line * par->info->fix.line_length;
  57300. + len = (end_line - start_line + 1) * par->info->fix.line_length;
  57301. + ret = par->fbtftops.write_vmem(par, offset, len);
  57302. + if (ret < 0)
  57303. + dev_err(par->info->device,
  57304. + "%s: write_vmem failed to update display buffer\n",
  57305. + __func__);
  57306. +
  57307. + if (unlikely(timeit)) {
  57308. + getnstimeofday(&ts_end);
  57309. + if (par->update_time.tv_nsec == 0 && par->update_time.tv_sec == 0) {
  57310. + par->update_time.tv_sec = ts_start.tv_sec;
  57311. + par->update_time.tv_nsec = ts_start.tv_nsec;
  57312. + }
  57313. + ts_fps = timespec_sub(ts_start, par->update_time);
  57314. + par->update_time.tv_sec = ts_start.tv_sec;
  57315. + par->update_time.tv_nsec = ts_start.tv_nsec;
  57316. + fps_ms = (ts_fps.tv_sec * 1000) + ((ts_fps.tv_nsec / 1000000) % 1000);
  57317. + fps_us = (ts_fps.tv_nsec / 1000) % 1000;
  57318. + fps = fps_ms * 1000 + fps_us;
  57319. + fps = fps ? 1000000 / fps : 0;
  57320. +
  57321. + ts_duration = timespec_sub(ts_end, ts_start);
  57322. + duration_ms = (ts_duration.tv_sec * 1000) + ((ts_duration.tv_nsec / 1000000) % 1000);
  57323. + duration_us = (ts_duration.tv_nsec / 1000) % 1000;
  57324. + throughput = duration_ms * 1000 + duration_us;
  57325. + throughput = throughput ? (len * 1000) / throughput : 0;
  57326. + throughput = throughput * 1000 / 1024;
  57327. +
  57328. + dev_info(par->info->device,
  57329. + "Display update: %ld kB/s (%ld.%.3ld ms), fps=%ld (%ld.%.3ld ms)\n",
  57330. + throughput, duration_ms, duration_us,
  57331. + fps, fps_ms, fps_us);
  57332. + par->first_update_done = true;
  57333. + }
  57334. +}
  57335. +
  57336. +
  57337. +static void fbtft_mkdirty(struct fb_info *info, int y, int height)
  57338. +{
  57339. + struct fbtft_par *par = info->par;
  57340. + struct fb_deferred_io *fbdefio = info->fbdefio;
  57341. +
  57342. + /* special case, needed ? */
  57343. + if (y == -1) {
  57344. + y = 0;
  57345. + height = info->var.yres - 1;
  57346. + }
  57347. +
  57348. + /* Mark display lines/area as dirty */
  57349. + spin_lock(&par->dirty_lock);
  57350. + if (y < par->dirty_lines_start)
  57351. + par->dirty_lines_start = y;
  57352. + if (y + height - 1 > par->dirty_lines_end)
  57353. + par->dirty_lines_end = y + height - 1;
  57354. + spin_unlock(&par->dirty_lock);
  57355. +
  57356. + /* Schedule deferred_io to update display (no-op if already on queue)*/
  57357. + schedule_delayed_work(&info->deferred_work, fbdefio->delay);
  57358. +}
  57359. +
  57360. +static void fbtft_deferred_io(struct fb_info *info, struct list_head *pagelist)
  57361. +{
  57362. + struct fbtft_par *par = info->par;
  57363. + unsigned dirty_lines_start, dirty_lines_end;
  57364. + struct page *page;
  57365. + unsigned long index;
  57366. + unsigned y_low = 0, y_high = 0;
  57367. + int count = 0;
  57368. +
  57369. + spin_lock(&par->dirty_lock);
  57370. + dirty_lines_start = par->dirty_lines_start;
  57371. + dirty_lines_end = par->dirty_lines_end;
  57372. + /* set display line markers as clean */
  57373. + par->dirty_lines_start = par->info->var.yres - 1;
  57374. + par->dirty_lines_end = 0;
  57375. + spin_unlock(&par->dirty_lock);
  57376. +
  57377. + /* Mark display lines as dirty */
  57378. + list_for_each_entry(page, pagelist, lru) {
  57379. + count++;
  57380. + index = page->index << PAGE_SHIFT;
  57381. + y_low = index / info->fix.line_length;
  57382. + y_high = (index + PAGE_SIZE - 1) / info->fix.line_length;
  57383. + fbtft_dev_dbg(DEBUG_DEFERRED_IO, par, info->device,
  57384. + "page->index=%lu y_low=%d y_high=%d\n",
  57385. + page->index, y_low, y_high);
  57386. + if (y_high > info->var.yres - 1)
  57387. + y_high = info->var.yres - 1;
  57388. + if (y_low < dirty_lines_start)
  57389. + dirty_lines_start = y_low;
  57390. + if (y_high > dirty_lines_end)
  57391. + dirty_lines_end = y_high;
  57392. + }
  57393. +
  57394. + par->fbtftops.update_display(info->par,
  57395. + dirty_lines_start, dirty_lines_end);
  57396. +}
  57397. +
  57398. +
  57399. +static void fbtft_fb_fillrect(struct fb_info *info,
  57400. + const struct fb_fillrect *rect)
  57401. +{
  57402. + struct fbtft_par *par = info->par;
  57403. +
  57404. + fbtft_dev_dbg(DEBUG_FB_FILLRECT, par, info->dev,
  57405. + "%s: dx=%d, dy=%d, width=%d, height=%d\n",
  57406. + __func__, rect->dx, rect->dy, rect->width, rect->height);
  57407. + sys_fillrect(info, rect);
  57408. +
  57409. + par->fbtftops.mkdirty(info, rect->dy, rect->height);
  57410. +}
  57411. +
  57412. +static void fbtft_fb_copyarea(struct fb_info *info,
  57413. + const struct fb_copyarea *area)
  57414. +{
  57415. + struct fbtft_par *par = info->par;
  57416. +
  57417. + fbtft_dev_dbg(DEBUG_FB_COPYAREA, par, info->dev,
  57418. + "%s: dx=%d, dy=%d, width=%d, height=%d\n",
  57419. + __func__, area->dx, area->dy, area->width, area->height);
  57420. + sys_copyarea(info, area);
  57421. +
  57422. + par->fbtftops.mkdirty(info, area->dy, area->height);
  57423. +}
  57424. +
  57425. +static void fbtft_fb_imageblit(struct fb_info *info,
  57426. + const struct fb_image *image)
  57427. +{
  57428. + struct fbtft_par *par = info->par;
  57429. +
  57430. + fbtft_dev_dbg(DEBUG_FB_IMAGEBLIT, par, info->dev,
  57431. + "%s: dx=%d, dy=%d, width=%d, height=%d\n",
  57432. + __func__, image->dx, image->dy, image->width, image->height);
  57433. + sys_imageblit(info, image);
  57434. +
  57435. + par->fbtftops.mkdirty(info, image->dy, image->height);
  57436. +}
  57437. +
  57438. +static ssize_t fbtft_fb_write(struct fb_info *info, const char __user *buf,
  57439. + size_t count, loff_t *ppos)
  57440. +{
  57441. + struct fbtft_par *par = info->par;
  57442. + ssize_t res;
  57443. +
  57444. + fbtft_dev_dbg(DEBUG_FB_WRITE, par, info->dev,
  57445. + "%s: count=%zd, ppos=%llu\n", __func__, count, *ppos);
  57446. + res = fb_sys_write(info, buf, count, ppos);
  57447. +
  57448. + /* TODO: only mark changed area
  57449. + update all for now */
  57450. + par->fbtftops.mkdirty(info, -1, 0);
  57451. +
  57452. + return res;
  57453. +}
  57454. +
  57455. +/* from pxafb.c */
  57456. +static unsigned int chan_to_field(unsigned chan, struct fb_bitfield *bf)
  57457. +{
  57458. + chan &= 0xffff;
  57459. + chan >>= 16 - bf->length;
  57460. + return chan << bf->offset;
  57461. +}
  57462. +
  57463. +static int fbtft_fb_setcolreg(unsigned regno, unsigned red, unsigned green,
  57464. + unsigned blue, unsigned transp,
  57465. + struct fb_info *info)
  57466. +{
  57467. + struct fbtft_par *par = info->par;
  57468. + unsigned val;
  57469. + int ret = 1;
  57470. +
  57471. + fbtft_dev_dbg(DEBUG_FB_SETCOLREG, par, info->dev,
  57472. + "%s(regno=%u, red=0x%X, green=0x%X, blue=0x%X, trans=0x%X)\n",
  57473. + __func__, regno, red, green, blue, transp);
  57474. +
  57475. + switch (info->fix.visual) {
  57476. + case FB_VISUAL_TRUECOLOR:
  57477. + if (regno < 16) {
  57478. + u32 *pal = info->pseudo_palette;
  57479. +
  57480. + val = chan_to_field(red, &info->var.red);
  57481. + val |= chan_to_field(green, &info->var.green);
  57482. + val |= chan_to_field(blue, &info->var.blue);
  57483. +
  57484. + pal[regno] = val;
  57485. + ret = 0;
  57486. + }
  57487. + break;
  57488. +
  57489. + }
  57490. + return ret;
  57491. +}
  57492. +
  57493. +static int fbtft_fb_blank(int blank, struct fb_info *info)
  57494. +{
  57495. + struct fbtft_par *par = info->par;
  57496. + int ret = -EINVAL;
  57497. +
  57498. + fbtft_dev_dbg(DEBUG_FB_BLANK, par, info->dev, "%s(blank=%d)\n",
  57499. + __func__, blank);
  57500. +
  57501. + if (!par->fbtftops.blank)
  57502. + return ret;
  57503. +
  57504. + switch (blank) {
  57505. + case FB_BLANK_POWERDOWN:
  57506. + case FB_BLANK_VSYNC_SUSPEND:
  57507. + case FB_BLANK_HSYNC_SUSPEND:
  57508. + case FB_BLANK_NORMAL:
  57509. + ret = par->fbtftops.blank(par, true);
  57510. + break;
  57511. + case FB_BLANK_UNBLANK:
  57512. + ret = par->fbtftops.blank(par, false);
  57513. + break;
  57514. + }
  57515. + return ret;
  57516. +}
  57517. +
  57518. +static void fbtft_merge_fbtftops(struct fbtft_ops *dst, struct fbtft_ops *src)
  57519. +{
  57520. + if (src->write)
  57521. + dst->write = src->write;
  57522. + if (src->read)
  57523. + dst->read = src->read;
  57524. + if (src->write_vmem)
  57525. + dst->write_vmem = src->write_vmem;
  57526. + if (src->write_register)
  57527. + dst->write_register = src->write_register;
  57528. + if (src->set_addr_win)
  57529. + dst->set_addr_win = src->set_addr_win;
  57530. + if (src->reset)
  57531. + dst->reset = src->reset;
  57532. + if (src->mkdirty)
  57533. + dst->mkdirty = src->mkdirty;
  57534. + if (src->update_display)
  57535. + dst->update_display = src->update_display;
  57536. + if (src->init_display)
  57537. + dst->init_display = src->init_display;
  57538. + if (src->blank)
  57539. + dst->blank = src->blank;
  57540. + if (src->request_gpios_match)
  57541. + dst->request_gpios_match = src->request_gpios_match;
  57542. + if (src->request_gpios)
  57543. + dst->request_gpios = src->request_gpios;
  57544. + if (src->verify_gpios)
  57545. + dst->verify_gpios = src->verify_gpios;
  57546. + if (src->register_backlight)
  57547. + dst->register_backlight = src->register_backlight;
  57548. + if (src->unregister_backlight)
  57549. + dst->unregister_backlight = src->unregister_backlight;
  57550. + if (src->set_var)
  57551. + dst->set_var = src->set_var;
  57552. + if (src->set_gamma)
  57553. + dst->set_gamma = src->set_gamma;
  57554. +}
  57555. +
  57556. +/**
  57557. + * fbtft_framebuffer_alloc - creates a new frame buffer info structure
  57558. + *
  57559. + * @display: pointer to structure describing the display
  57560. + * @dev: pointer to the device for this fb, this can be NULL
  57561. + *
  57562. + * Creates a new frame buffer info structure.
  57563. + *
  57564. + * Also creates and populates the following structures:
  57565. + * info->fbops
  57566. + * info->fbdefio
  57567. + * info->pseudo_palette
  57568. + * par->fbtftops
  57569. + * par->txbuf
  57570. + *
  57571. + * Returns the new structure, or NULL if an error occurred.
  57572. + *
  57573. + */
  57574. +struct fb_info *fbtft_framebuffer_alloc(struct fbtft_display *display,
  57575. + struct device *dev)
  57576. +{
  57577. + struct fb_info *info;
  57578. + struct fbtft_par *par;
  57579. + struct fb_ops *fbops = NULL;
  57580. + struct fb_deferred_io *fbdefio = NULL;
  57581. + struct fbtft_platform_data *pdata = dev->platform_data;
  57582. + u8 *vmem = NULL;
  57583. + void *txbuf = NULL;
  57584. + void *buf = NULL;
  57585. + unsigned width;
  57586. + unsigned height;
  57587. + int txbuflen = display->txbuflen;
  57588. + unsigned bpp = display->bpp;
  57589. + unsigned fps = display->fps;
  57590. + int vmem_size, i;
  57591. + int *init_sequence = display->init_sequence;
  57592. + char *gamma = display->gamma;
  57593. + unsigned long *gamma_curves = NULL;
  57594. +
  57595. + /* sanity check */
  57596. + if (display->gamma_num * display->gamma_len > FBTFT_GAMMA_MAX_VALUES_TOTAL) {
  57597. + dev_err(dev,
  57598. + "%s: FBTFT_GAMMA_MAX_VALUES_TOTAL=%d is exceeded\n",
  57599. + __func__, FBTFT_GAMMA_MAX_VALUES_TOTAL);
  57600. + return NULL;
  57601. + }
  57602. +
  57603. + /* defaults */
  57604. + if (!fps)
  57605. + fps = 20;
  57606. + if (!bpp)
  57607. + bpp = 16;
  57608. +
  57609. + if (!pdata) {
  57610. + dev_err(dev, "platform data is missing\n");
  57611. + return NULL;
  57612. + }
  57613. +
  57614. + /* override driver values? */
  57615. + if (pdata->fps)
  57616. + fps = pdata->fps;
  57617. + if (pdata->txbuflen)
  57618. + txbuflen = pdata->txbuflen;
  57619. + if (pdata->display.init_sequence)
  57620. + init_sequence = pdata->display.init_sequence;
  57621. + if (pdata->gamma)
  57622. + gamma = pdata->gamma;
  57623. + if (pdata->display.debug)
  57624. + display->debug = pdata->display.debug;
  57625. + if (pdata->display.backlight)
  57626. + display->backlight = pdata->display.backlight;
  57627. + if (pdata->display.width)
  57628. + display->width = pdata->display.width;
  57629. + if (pdata->display.height)
  57630. + display->height = pdata->display.height;
  57631. + if (pdata->display.buswidth)
  57632. + display->buswidth = pdata->display.buswidth;
  57633. + if (pdata->display.regwidth)
  57634. + display->regwidth = pdata->display.regwidth;
  57635. +
  57636. + display->debug |= debug;
  57637. + fbtft_expand_debug_value(&display->debug);
  57638. +
  57639. + switch (pdata->rotate) {
  57640. + case 90:
  57641. + case 270:
  57642. + width = display->height;
  57643. + height = display->width;
  57644. + break;
  57645. + default:
  57646. + width = display->width;
  57647. + height = display->height;
  57648. + }
  57649. +
  57650. + vmem_size = display->width * display->height * bpp / 8;
  57651. + vmem = vzalloc(vmem_size);
  57652. + if (!vmem)
  57653. + goto alloc_fail;
  57654. +
  57655. + fbops = devm_kzalloc(dev, sizeof(struct fb_ops), GFP_KERNEL);
  57656. + if (!fbops)
  57657. + goto alloc_fail;
  57658. +
  57659. + fbdefio = devm_kzalloc(dev, sizeof(struct fb_deferred_io), GFP_KERNEL);
  57660. + if (!fbdefio)
  57661. + goto alloc_fail;
  57662. +
  57663. + buf = devm_kzalloc(dev, 128, GFP_KERNEL);
  57664. + if (!buf)
  57665. + goto alloc_fail;
  57666. +
  57667. + if (display->gamma_num && display->gamma_len) {
  57668. + gamma_curves = devm_kzalloc(dev, display->gamma_num * display->gamma_len * sizeof(gamma_curves[0]),
  57669. + GFP_KERNEL);
  57670. + if (!gamma_curves)
  57671. + goto alloc_fail;
  57672. + }
  57673. +
  57674. + info = framebuffer_alloc(sizeof(struct fbtft_par), dev);
  57675. + if (!info)
  57676. + goto alloc_fail;
  57677. +
  57678. + info->screen_base = (u8 __force __iomem *)vmem;
  57679. + info->fbops = fbops;
  57680. + info->fbdefio = fbdefio;
  57681. +
  57682. + fbops->owner = dev->driver->owner;
  57683. + fbops->fb_read = fb_sys_read;
  57684. + fbops->fb_write = fbtft_fb_write;
  57685. + fbops->fb_fillrect = fbtft_fb_fillrect;
  57686. + fbops->fb_copyarea = fbtft_fb_copyarea;
  57687. + fbops->fb_imageblit = fbtft_fb_imageblit;
  57688. + fbops->fb_setcolreg = fbtft_fb_setcolreg;
  57689. + fbops->fb_blank = fbtft_fb_blank;
  57690. +
  57691. + fbdefio->delay = HZ/fps;
  57692. + fbdefio->deferred_io = fbtft_deferred_io;
  57693. + fb_deferred_io_init(info);
  57694. +
  57695. + strncpy(info->fix.id, dev->driver->name, 16);
  57696. + info->fix.type = FB_TYPE_PACKED_PIXELS;
  57697. + info->fix.visual = FB_VISUAL_TRUECOLOR;
  57698. + info->fix.xpanstep = 0;
  57699. + info->fix.ypanstep = 0;
  57700. + info->fix.ywrapstep = 0;
  57701. + info->fix.line_length = width*bpp/8;
  57702. + info->fix.accel = FB_ACCEL_NONE;
  57703. + info->fix.smem_len = vmem_size;
  57704. +
  57705. + info->var.rotate = pdata->rotate;
  57706. + info->var.xres = width;
  57707. + info->var.yres = height;
  57708. + info->var.xres_virtual = info->var.xres;
  57709. + info->var.yres_virtual = info->var.yres;
  57710. + info->var.bits_per_pixel = bpp;
  57711. + info->var.nonstd = 1;
  57712. +
  57713. + /* RGB565 */
  57714. + info->var.red.offset = 11;
  57715. + info->var.red.length = 5;
  57716. + info->var.green.offset = 5;
  57717. + info->var.green.length = 6;
  57718. + info->var.blue.offset = 0;
  57719. + info->var.blue.length = 5;
  57720. + info->var.transp.offset = 0;
  57721. + info->var.transp.length = 0;
  57722. +
  57723. + info->flags = FBINFO_FLAG_DEFAULT | FBINFO_VIRTFB;
  57724. +
  57725. + par = info->par;
  57726. + par->info = info;
  57727. + par->pdata = dev->platform_data;
  57728. + par->debug = display->debug;
  57729. + par->buf = buf;
  57730. + spin_lock_init(&par->dirty_lock);
  57731. + par->bgr = pdata->bgr;
  57732. + par->startbyte = pdata->startbyte;
  57733. + par->init_sequence = init_sequence;
  57734. + par->gamma.curves = gamma_curves;
  57735. + par->gamma.num_curves = display->gamma_num;
  57736. + par->gamma.num_values = display->gamma_len;
  57737. + mutex_init(&par->gamma.lock);
  57738. + info->pseudo_palette = par->pseudo_palette;
  57739. +
  57740. + if (par->gamma.curves && gamma) {
  57741. + if (fbtft_gamma_parse_str(par,
  57742. + par->gamma.curves, gamma, strlen(gamma)))
  57743. + goto alloc_fail;
  57744. + }
  57745. +
  57746. + /* Transmit buffer */
  57747. + if (txbuflen == -1)
  57748. + txbuflen = vmem_size + 2; /* add in case startbyte is used */
  57749. +
  57750. +#ifdef __LITTLE_ENDIAN
  57751. + if ((!txbuflen) && (bpp > 8))
  57752. + txbuflen = PAGE_SIZE; /* need buffer for byteswapping */
  57753. +#endif
  57754. +
  57755. + if (txbuflen > 0) {
  57756. + if (dma) {
  57757. + dev->coherent_dma_mask = ~0;
  57758. + txbuf = dmam_alloc_coherent(dev, txbuflen, &par->txbuf.dma, GFP_DMA);
  57759. + } else {
  57760. + txbuf = devm_kzalloc(par->info->device, txbuflen, GFP_KERNEL);
  57761. + }
  57762. + if (!txbuf)
  57763. + goto alloc_fail;
  57764. + par->txbuf.buf = txbuf;
  57765. + par->txbuf.len = txbuflen;
  57766. + }
  57767. +
  57768. + /* Initialize gpios to disabled */
  57769. + par->gpio.reset = -1;
  57770. + par->gpio.dc = -1;
  57771. + par->gpio.rd = -1;
  57772. + par->gpio.wr = -1;
  57773. + par->gpio.cs = -1;
  57774. + par->gpio.latch = -1;
  57775. + for (i = 0; i < 16; i++) {
  57776. + par->gpio.db[i] = -1;
  57777. + par->gpio.led[i] = -1;
  57778. + par->gpio.aux[i] = -1;
  57779. + }
  57780. +
  57781. + /* default fbtft operations */
  57782. + par->fbtftops.write = fbtft_write_spi;
  57783. + par->fbtftops.read = fbtft_read_spi;
  57784. + par->fbtftops.write_vmem = fbtft_write_vmem16_bus8;
  57785. + par->fbtftops.write_register = fbtft_write_reg8_bus8;
  57786. + par->fbtftops.set_addr_win = fbtft_set_addr_win;
  57787. + par->fbtftops.reset = fbtft_reset;
  57788. + par->fbtftops.mkdirty = fbtft_mkdirty;
  57789. + par->fbtftops.update_display = fbtft_update_display;
  57790. + par->fbtftops.request_gpios = fbtft_request_gpios;
  57791. + if (display->backlight)
  57792. + par->fbtftops.register_backlight = fbtft_register_backlight;
  57793. +
  57794. + /* use driver provided functions */
  57795. + fbtft_merge_fbtftops(&par->fbtftops, &display->fbtftops);
  57796. +
  57797. + return info;
  57798. +
  57799. +alloc_fail:
  57800. + vfree(vmem);
  57801. +
  57802. + return NULL;
  57803. +}
  57804. +EXPORT_SYMBOL(fbtft_framebuffer_alloc);
  57805. +
  57806. +/**
  57807. + * fbtft_framebuffer_release - frees up all memory used by the framebuffer
  57808. + *
  57809. + * @info: frame buffer info structure
  57810. + *
  57811. + */
  57812. +void fbtft_framebuffer_release(struct fb_info *info)
  57813. +{
  57814. + fb_deferred_io_cleanup(info);
  57815. + vfree(info->screen_base);
  57816. + framebuffer_release(info);
  57817. +}
  57818. +EXPORT_SYMBOL(fbtft_framebuffer_release);
  57819. +
  57820. +/**
  57821. + * fbtft_register_framebuffer - registers a tft frame buffer device
  57822. + * @fb_info: frame buffer info structure
  57823. + *
  57824. + * Sets SPI driverdata if needed
  57825. + * Requests needed gpios.
  57826. + * Initializes display
  57827. + * Updates display.
  57828. + * Registers a frame buffer device @fb_info.
  57829. + *
  57830. + * Returns negative errno on error, or zero for success.
  57831. + *
  57832. + */
  57833. +int fbtft_register_framebuffer(struct fb_info *fb_info)
  57834. +{
  57835. + int ret;
  57836. + char text1[50] = "";
  57837. + char text2[50] = "";
  57838. + struct fbtft_par *par = fb_info->par;
  57839. + struct spi_device *spi = par->spi;
  57840. +
  57841. + /* sanity checks */
  57842. + if (!par->fbtftops.init_display) {
  57843. + dev_err(fb_info->device, "missing fbtftops.init_display()\n");
  57844. + return -EINVAL;
  57845. + }
  57846. +
  57847. + if (spi)
  57848. + spi_set_drvdata(spi, fb_info);
  57849. + if (par->pdev)
  57850. + platform_set_drvdata(par->pdev, fb_info);
  57851. +
  57852. + ret = par->fbtftops.request_gpios(par);
  57853. + if (ret < 0)
  57854. + goto reg_fail;
  57855. +
  57856. + if (par->fbtftops.verify_gpios) {
  57857. + ret = par->fbtftops.verify_gpios(par);
  57858. + if (ret < 0)
  57859. + goto reg_fail;
  57860. + }
  57861. +
  57862. + ret = par->fbtftops.init_display(par);
  57863. + if (ret < 0)
  57864. + goto reg_fail;
  57865. + if (par->fbtftops.set_var) {
  57866. + ret = par->fbtftops.set_var(par);
  57867. + if (ret < 0)
  57868. + goto reg_fail;
  57869. + }
  57870. +
  57871. + /* update the entire display */
  57872. + par->fbtftops.update_display(par, 0, par->info->var.yres - 1);
  57873. +
  57874. + if (par->fbtftops.set_gamma && par->gamma.curves) {
  57875. + ret = par->fbtftops.set_gamma(par, par->gamma.curves);
  57876. + if (ret)
  57877. + goto reg_fail;
  57878. + }
  57879. +
  57880. + if (par->fbtftops.register_backlight)
  57881. + par->fbtftops.register_backlight(par);
  57882. +
  57883. + ret = register_framebuffer(fb_info);
  57884. + if (ret < 0)
  57885. + goto reg_fail;
  57886. +
  57887. + fbtft_sysfs_init(par);
  57888. +
  57889. + if (par->txbuf.buf)
  57890. + sprintf(text1, ", %d KiB %sbuffer memory",
  57891. + par->txbuf.len >> 10, par->txbuf.dma ? "DMA " : "");
  57892. + if (spi)
  57893. + sprintf(text2, ", spi%d.%d at %d MHz", spi->master->bus_num,
  57894. + spi->chip_select, spi->max_speed_hz/1000000);
  57895. + dev_info(fb_info->dev,
  57896. + "%s frame buffer, %dx%d, %d KiB video memory%s, fps=%lu%s\n",
  57897. + fb_info->fix.id, fb_info->var.xres, fb_info->var.yres,
  57898. + fb_info->fix.smem_len >> 10, text1,
  57899. + HZ/fb_info->fbdefio->delay, text2);
  57900. +
  57901. +#ifdef CONFIG_FB_BACKLIGHT
  57902. + /* Turn on backlight if available */
  57903. + if (fb_info->bl_dev) {
  57904. + fb_info->bl_dev->props.power = FB_BLANK_UNBLANK;
  57905. + fb_info->bl_dev->ops->update_status(fb_info->bl_dev);
  57906. + }
  57907. +#endif
  57908. +
  57909. + return 0;
  57910. +
  57911. +reg_fail:
  57912. + if (par->fbtftops.unregister_backlight)
  57913. + par->fbtftops.unregister_backlight(par);
  57914. + if (spi)
  57915. + spi_set_drvdata(spi, NULL);
  57916. + if (par->pdev)
  57917. + platform_set_drvdata(par->pdev, NULL);
  57918. +
  57919. + return ret;
  57920. +}
  57921. +EXPORT_SYMBOL(fbtft_register_framebuffer);
  57922. +
  57923. +/**
  57924. + * fbtft_unregister_framebuffer - releases a tft frame buffer device
  57925. + * @fb_info: frame buffer info structure
  57926. + *
  57927. + * Frees SPI driverdata if needed
  57928. + * Frees gpios.
  57929. + * Unregisters frame buffer device.
  57930. + *
  57931. + */
  57932. +int fbtft_unregister_framebuffer(struct fb_info *fb_info)
  57933. +{
  57934. + struct fbtft_par *par = fb_info->par;
  57935. + struct spi_device *spi = par->spi;
  57936. + int ret;
  57937. +
  57938. + if (spi)
  57939. + spi_set_drvdata(spi, NULL);
  57940. + if (par->pdev)
  57941. + platform_set_drvdata(par->pdev, NULL);
  57942. + if (par->fbtftops.unregister_backlight)
  57943. + par->fbtftops.unregister_backlight(par);
  57944. + fbtft_sysfs_exit(par);
  57945. + ret = unregister_framebuffer(fb_info);
  57946. + return ret;
  57947. +}
  57948. +EXPORT_SYMBOL(fbtft_unregister_framebuffer);
  57949. +
  57950. +#ifdef CONFIG_OF
  57951. +/**
  57952. + * fbtft_init_display_dt() - Device Tree init_display() function
  57953. + * @par: Driver data
  57954. + *
  57955. + * Return: 0 if successful, negative if error
  57956. + */
  57957. +static int fbtft_init_display_dt(struct fbtft_par *par)
  57958. +{
  57959. + struct device_node *node = par->info->device->of_node;
  57960. + struct property *prop;
  57961. + const __be32 *p;
  57962. + u32 val;
  57963. + int buf[64], i, j;
  57964. + char msg[128];
  57965. + char str[16];
  57966. +
  57967. + fbtft_par_dbg(DEBUG_INIT_DISPLAY, par, "%s()\n", __func__);
  57968. +
  57969. + if (!node)
  57970. + return -EINVAL;
  57971. +
  57972. + prop = of_find_property(node, "init", NULL);
  57973. + p = of_prop_next_u32(prop, NULL, &val);
  57974. + if (!p)
  57975. + return -EINVAL;
  57976. + while (p) {
  57977. + if (val & FBTFT_OF_INIT_CMD) {
  57978. + val &= 0xFFFF;
  57979. + i = 0;
  57980. + while (p && !(val & 0xFFFF0000)) {
  57981. + if (i > 63) {
  57982. + dev_err(par->info->device,
  57983. + "%s: Maximum register values exceeded\n",
  57984. + __func__);
  57985. + return -EINVAL;
  57986. + }
  57987. + buf[i++] = val;
  57988. + p = of_prop_next_u32(prop, p, &val);
  57989. + }
  57990. + /* make debug message */
  57991. + msg[0] = '\0';
  57992. + for (j = 0; j < i; j++) {
  57993. + snprintf(str, 128, " %02X", buf[j]);
  57994. + strcat(msg, str);
  57995. + }
  57996. + fbtft_par_dbg(DEBUG_INIT_DISPLAY, par,
  57997. + "init: write_register:%s\n", msg);
  57998. +
  57999. + par->fbtftops.write_register(par, i,
  58000. + buf[0], buf[1], buf[2], buf[3],
  58001. + buf[4], buf[5], buf[6], buf[7],
  58002. + buf[8], buf[9], buf[10], buf[11],
  58003. + buf[12], buf[13], buf[14], buf[15],
  58004. + buf[16], buf[17], buf[18], buf[19],
  58005. + buf[20], buf[21], buf[22], buf[23],
  58006. + buf[24], buf[25], buf[26], buf[27],
  58007. + buf[28], buf[29], buf[30], buf[31],
  58008. + buf[32], buf[33], buf[34], buf[35],
  58009. + buf[36], buf[37], buf[38], buf[39],
  58010. + buf[40], buf[41], buf[42], buf[43],
  58011. + buf[44], buf[45], buf[46], buf[47],
  58012. + buf[48], buf[49], buf[50], buf[51],
  58013. + buf[52], buf[53], buf[54], buf[55],
  58014. + buf[56], buf[57], buf[58], buf[59],
  58015. + buf[60], buf[61], buf[62], buf[63]);
  58016. + } else if (val & FBTFT_OF_INIT_DELAY) {
  58017. + fbtft_par_dbg(DEBUG_INIT_DISPLAY, par,
  58018. + "init: msleep(%u)\n", val & 0xFFFF);
  58019. + msleep(val & 0xFFFF);
  58020. + p = of_prop_next_u32(prop, p, &val);
  58021. + } else {
  58022. + dev_err(par->info->device, "illegal init value 0x%X\n",
  58023. + val);
  58024. + return -EINVAL;
  58025. + }
  58026. + }
  58027. +
  58028. + return 0;
  58029. +}
  58030. +#endif
  58031. +
  58032. +/**
  58033. + * fbtft_init_display() - Generic init_display() function
  58034. + * @par: Driver data
  58035. + *
  58036. + * Uses par->init_sequence to do the initialization
  58037. + *
  58038. + * Return: 0 if successful, negative if error
  58039. + */
  58040. +int fbtft_init_display(struct fbtft_par *par)
  58041. +{
  58042. + int buf[64];
  58043. + char msg[128];
  58044. + char str[16];
  58045. + int i = 0;
  58046. + int j;
  58047. +
  58048. + fbtft_par_dbg(DEBUG_INIT_DISPLAY, par, "%s()\n", __func__);
  58049. +
  58050. + /* sanity check */
  58051. + if (!par->init_sequence) {
  58052. + dev_err(par->info->device,
  58053. + "error: init_sequence is not set\n");
  58054. + return -EINVAL;
  58055. + }
  58056. +
  58057. + /* make sure stop marker exists */
  58058. + for (i = 0; i < FBTFT_MAX_INIT_SEQUENCE; i++)
  58059. + if (par->init_sequence[i] == -3)
  58060. + break;
  58061. + if (i == FBTFT_MAX_INIT_SEQUENCE) {
  58062. + dev_err(par->info->device,
  58063. + "missing stop marker at end of init sequence\n");
  58064. + return -EINVAL;
  58065. + }
  58066. +
  58067. + par->fbtftops.reset(par);
  58068. + if (par->gpio.cs != -1)
  58069. + gpio_set_value(par->gpio.cs, 0); /* Activate chip */
  58070. +
  58071. + i = 0;
  58072. + while (i < FBTFT_MAX_INIT_SEQUENCE) {
  58073. + if (par->init_sequence[i] == -3) {
  58074. + /* done */
  58075. + return 0;
  58076. + }
  58077. + if (par->init_sequence[i] >= 0) {
  58078. + dev_err(par->info->device,
  58079. + "missing delimiter at position %d\n", i);
  58080. + return -EINVAL;
  58081. + }
  58082. + if (par->init_sequence[i+1] < 0) {
  58083. + dev_err(par->info->device,
  58084. + "missing value after delimiter %d at position %d\n",
  58085. + par->init_sequence[i], i);
  58086. + return -EINVAL;
  58087. + }
  58088. + switch (par->init_sequence[i]) {
  58089. + case -1:
  58090. + i++;
  58091. + /* make debug message */
  58092. + strcpy(msg, "");
  58093. + j = i + 1;
  58094. + while (par->init_sequence[j] >= 0) {
  58095. + sprintf(str, "0x%02X ", par->init_sequence[j]);
  58096. + strcat(msg, str);
  58097. + j++;
  58098. + }
  58099. + fbtft_par_dbg(DEBUG_INIT_DISPLAY, par,
  58100. + "init: write(0x%02X) %s\n",
  58101. + par->init_sequence[i], msg);
  58102. +
  58103. + /* Write */
  58104. + j = 0;
  58105. + while (par->init_sequence[i] >= 0) {
  58106. + if (j > 63) {
  58107. + dev_err(par->info->device,
  58108. + "%s: Maximum register values exceeded\n",
  58109. + __func__);
  58110. + return -EINVAL;
  58111. + }
  58112. + buf[j++] = par->init_sequence[i++];
  58113. + }
  58114. + par->fbtftops.write_register(par, j,
  58115. + buf[0], buf[1], buf[2], buf[3],
  58116. + buf[4], buf[5], buf[6], buf[7],
  58117. + buf[8], buf[9], buf[10], buf[11],
  58118. + buf[12], buf[13], buf[14], buf[15],
  58119. + buf[16], buf[17], buf[18], buf[19],
  58120. + buf[20], buf[21], buf[22], buf[23],
  58121. + buf[24], buf[25], buf[26], buf[27],
  58122. + buf[28], buf[29], buf[30], buf[31],
  58123. + buf[32], buf[33], buf[34], buf[35],
  58124. + buf[36], buf[37], buf[38], buf[39],
  58125. + buf[40], buf[41], buf[42], buf[43],
  58126. + buf[44], buf[45], buf[46], buf[47],
  58127. + buf[48], buf[49], buf[50], buf[51],
  58128. + buf[52], buf[53], buf[54], buf[55],
  58129. + buf[56], buf[57], buf[58], buf[59],
  58130. + buf[60], buf[61], buf[62], buf[63]);
  58131. + break;
  58132. + case -2:
  58133. + i++;
  58134. + fbtft_par_dbg(DEBUG_INIT_DISPLAY, par,
  58135. + "init: mdelay(%d)\n", par->init_sequence[i]);
  58136. + mdelay(par->init_sequence[i++]);
  58137. + break;
  58138. + default:
  58139. + dev_err(par->info->device,
  58140. + "unknown delimiter %d at position %d\n",
  58141. + par->init_sequence[i], i);
  58142. + return -EINVAL;
  58143. + }
  58144. + }
  58145. +
  58146. + dev_err(par->info->device,
  58147. + "%s: something is wrong. Shouldn't get here.\n", __func__);
  58148. + return -EINVAL;
  58149. +}
  58150. +EXPORT_SYMBOL(fbtft_init_display);
  58151. +
  58152. +/**
  58153. + * fbtft_verify_gpios() - Generic verify_gpios() function
  58154. + * @par: Driver data
  58155. + *
  58156. + * Uses @spi, @pdev and @buswidth to determine which GPIOs is needed
  58157. + *
  58158. + * Return: 0 if successful, negative if error
  58159. + */
  58160. +static int fbtft_verify_gpios(struct fbtft_par *par)
  58161. +{
  58162. + struct fbtft_platform_data *pdata;
  58163. + int i;
  58164. +
  58165. + fbtft_par_dbg(DEBUG_VERIFY_GPIOS, par, "%s()\n", __func__);
  58166. +
  58167. + pdata = par->info->device->platform_data;
  58168. + if (pdata->display.buswidth != 9 && par->startbyte == 0 && \
  58169. + par->gpio.dc < 0) {
  58170. + dev_err(par->info->device,
  58171. + "Missing info about 'dc' gpio. Aborting.\n");
  58172. + return -EINVAL;
  58173. + }
  58174. +
  58175. + if (!par->pdev)
  58176. + return 0;
  58177. +
  58178. + if (par->gpio.wr < 0) {
  58179. + dev_err(par->info->device, "Missing 'wr' gpio. Aborting.\n");
  58180. + return -EINVAL;
  58181. + }
  58182. + for (i = 0; i < pdata->display.buswidth; i++) {
  58183. + if (par->gpio.db[i] < 0) {
  58184. + dev_err(par->info->device,
  58185. + "Missing 'db%02d' gpio. Aborting.\n", i);
  58186. + return -EINVAL;
  58187. + }
  58188. + }
  58189. +
  58190. + return 0;
  58191. +}
  58192. +
  58193. +#ifdef CONFIG_OF
  58194. +/* returns 0 if the property is not present */
  58195. +static u32 fbtft_of_value(struct device_node *node, const char *propname)
  58196. +{
  58197. + int ret;
  58198. + u32 val = 0;
  58199. +
  58200. + ret = of_property_read_u32(node, propname, &val);
  58201. + if (ret == 0)
  58202. + pr_info("%s: %s = %u\n", __func__, propname, val);
  58203. +
  58204. + return val;
  58205. +}
  58206. +
  58207. +static struct fbtft_platform_data *fbtft_probe_dt(struct device *dev)
  58208. +{
  58209. + struct device_node *node = dev->of_node;
  58210. + struct fbtft_platform_data *pdata;
  58211. +
  58212. + if (!node) {
  58213. + dev_err(dev, "Missing platform data or DT\n");
  58214. + return ERR_PTR(-EINVAL);
  58215. + }
  58216. +
  58217. + pdata = devm_kzalloc(dev, sizeof(*pdata), GFP_KERNEL);
  58218. + if (!pdata)
  58219. + return ERR_PTR(-ENOMEM);
  58220. +
  58221. + pdata->display.width = fbtft_of_value(node, "width");
  58222. + pdata->display.height = fbtft_of_value(node, "height");
  58223. + pdata->display.regwidth = fbtft_of_value(node, "regwidth");
  58224. + pdata->display.buswidth = fbtft_of_value(node, "buswidth");
  58225. + pdata->display.backlight = fbtft_of_value(node, "backlight");
  58226. + pdata->display.bpp = fbtft_of_value(node, "bpp");
  58227. + pdata->display.debug = fbtft_of_value(node, "debug");
  58228. + pdata->rotate = fbtft_of_value(node, "rotate");
  58229. + pdata->bgr = of_property_read_bool(node, "bgr");
  58230. + pdata->fps = fbtft_of_value(node, "fps");
  58231. + pdata->txbuflen = fbtft_of_value(node, "txbuflen");
  58232. + pdata->startbyte = fbtft_of_value(node, "startbyte");
  58233. + of_property_read_string(node, "gamma", (const char **)&pdata->gamma);
  58234. +
  58235. + if (of_find_property(node, "led-gpios", NULL))
  58236. + pdata->display.backlight = 1;
  58237. + if (of_find_property(node, "init", NULL))
  58238. + pdata->display.fbtftops.init_display = fbtft_init_display_dt;
  58239. + pdata->display.fbtftops.request_gpios = fbtft_request_gpios_dt;
  58240. +
  58241. + return pdata;
  58242. +}
  58243. +#else
  58244. +static struct fbtft_platform_data *fbtft_probe_dt(struct device *dev)
  58245. +{
  58246. + dev_err(dev, "Missing platform data\n");
  58247. + return ERR_PTR(-EINVAL);
  58248. +}
  58249. +#endif
  58250. +
  58251. +/**
  58252. + * fbtft_probe_common() - Generic device probe() helper function
  58253. + * @display: Display properties
  58254. + * @sdev: SPI device
  58255. + * @pdev: Platform device
  58256. + *
  58257. + * Allocates, initializes and registers a framebuffer
  58258. + *
  58259. + * Either @sdev or @pdev should be NULL
  58260. + *
  58261. + * Return: 0 if successful, negative if error
  58262. + */
  58263. +int fbtft_probe_common(struct fbtft_display *display,
  58264. + struct spi_device *sdev, struct platform_device *pdev)
  58265. +{
  58266. + struct device *dev;
  58267. + struct fb_info *info;
  58268. + struct fbtft_par *par;
  58269. + struct fbtft_platform_data *pdata;
  58270. + int ret;
  58271. +
  58272. + if (sdev)
  58273. + dev = &sdev->dev;
  58274. + else
  58275. + dev = &pdev->dev;
  58276. +
  58277. + if (unlikely(display->debug & DEBUG_DRIVER_INIT_FUNCTIONS))
  58278. + dev_info(dev, "%s()\n", __func__);
  58279. +
  58280. + pdata = dev->platform_data;
  58281. + if (!pdata) {
  58282. + pdata = fbtft_probe_dt(dev);
  58283. + if (IS_ERR(pdata))
  58284. + return PTR_ERR(pdata);
  58285. + dev->platform_data = pdata;
  58286. + }
  58287. +
  58288. + info = fbtft_framebuffer_alloc(display, dev);
  58289. + if (!info)
  58290. + return -ENOMEM;
  58291. +
  58292. + par = info->par;
  58293. + par->spi = sdev;
  58294. + par->pdev = pdev;
  58295. +
  58296. + if (display->buswidth == 0) {
  58297. + dev_err(dev, "buswidth is not set\n");
  58298. + return -EINVAL;
  58299. + }
  58300. +
  58301. + /* write register functions */
  58302. + if (display->regwidth == 8 && display->buswidth == 8) {
  58303. + par->fbtftops.write_register = fbtft_write_reg8_bus8;
  58304. + } else
  58305. + if (display->regwidth == 8 && display->buswidth == 9 && par->spi) {
  58306. + par->fbtftops.write_register = fbtft_write_reg8_bus9;
  58307. + } else if (display->regwidth == 16 && display->buswidth == 8) {
  58308. + par->fbtftops.write_register = fbtft_write_reg16_bus8;
  58309. + } else if (display->regwidth == 16 && display->buswidth == 16) {
  58310. + par->fbtftops.write_register = fbtft_write_reg16_bus16;
  58311. + } else {
  58312. + dev_warn(dev,
  58313. + "no default functions for regwidth=%d and buswidth=%d\n",
  58314. + display->regwidth, display->buswidth);
  58315. + }
  58316. +
  58317. + /* write_vmem() functions */
  58318. + if (display->buswidth == 8)
  58319. + par->fbtftops.write_vmem = fbtft_write_vmem16_bus8;
  58320. + else if (display->buswidth == 9)
  58321. + par->fbtftops.write_vmem = fbtft_write_vmem16_bus9;
  58322. + else if (display->buswidth == 16)
  58323. + par->fbtftops.write_vmem = fbtft_write_vmem16_bus16;
  58324. +
  58325. + /* GPIO write() functions */
  58326. + if (par->pdev) {
  58327. + if (display->buswidth == 8)
  58328. + par->fbtftops.write = fbtft_write_gpio8_wr;
  58329. + else if (display->buswidth == 16)
  58330. + par->fbtftops.write = fbtft_write_gpio16_wr;
  58331. + }
  58332. +
  58333. + /* 9-bit SPI setup */
  58334. + if (par->spi && display->buswidth == 9) {
  58335. + par->spi->bits_per_word = 9;
  58336. + ret = par->spi->master->setup(par->spi);
  58337. + if (ret) {
  58338. + dev_warn(&par->spi->dev,
  58339. + "9-bit SPI not available, emulating using 8-bit.\n");
  58340. + par->spi->bits_per_word = 8;
  58341. + ret = par->spi->master->setup(par->spi);
  58342. + if (ret)
  58343. + goto out_release;
  58344. + /* allocate buffer with room for dc bits */
  58345. + par->extra = devm_kzalloc(par->info->device,
  58346. + par->txbuf.len + (par->txbuf.len / 8) + 8,
  58347. + GFP_KERNEL);
  58348. + if (!par->extra) {
  58349. + ret = -ENOMEM;
  58350. + goto out_release;
  58351. + }
  58352. + par->fbtftops.write = fbtft_write_spi_emulate_9;
  58353. + }
  58354. + }
  58355. +
  58356. + if (!par->fbtftops.verify_gpios)
  58357. + par->fbtftops.verify_gpios = fbtft_verify_gpios;
  58358. +
  58359. + /* make sure we still use the driver provided functions */
  58360. + fbtft_merge_fbtftops(&par->fbtftops, &display->fbtftops);
  58361. +
  58362. + /* use init_sequence if provided */
  58363. + if (par->init_sequence)
  58364. + par->fbtftops.init_display = fbtft_init_display;
  58365. +
  58366. + /* use platform_data provided functions above all */
  58367. + fbtft_merge_fbtftops(&par->fbtftops, &pdata->display.fbtftops);
  58368. +
  58369. + ret = fbtft_register_framebuffer(info);
  58370. + if (ret < 0)
  58371. + goto out_release;
  58372. +
  58373. + return 0;
  58374. +
  58375. +out_release:
  58376. + fbtft_framebuffer_release(info);
  58377. +
  58378. + return ret;
  58379. +}
  58380. +EXPORT_SYMBOL(fbtft_probe_common);
  58381. +
  58382. +/**
  58383. + * fbtft_remove_common() - Generic device remove() helper function
  58384. + * @dev: Device
  58385. + * @info: Framebuffer
  58386. + *
  58387. + * Unregisters and releases the framebuffer
  58388. + *
  58389. + * Return: 0 if successful, negative if error
  58390. + */
  58391. +int fbtft_remove_common(struct device *dev, struct fb_info *info)
  58392. +{
  58393. + struct fbtft_par *par;
  58394. +
  58395. + if (!info)
  58396. + return -EINVAL;
  58397. + par = info->par;
  58398. + if (par)
  58399. + fbtft_par_dbg(DEBUG_DRIVER_INIT_FUNCTIONS, par,
  58400. + "%s()\n", __func__);
  58401. + fbtft_unregister_framebuffer(info);
  58402. + fbtft_framebuffer_release(info);
  58403. +
  58404. + return 0;
  58405. +}
  58406. +EXPORT_SYMBOL(fbtft_remove_common);
  58407. +
  58408. +MODULE_LICENSE("GPL");
  58409. diff -Nur linux-3.18.14/drivers/staging/fbtft/fbtft_device.c linux-rpi/drivers/staging/fbtft/fbtft_device.c
  58410. --- linux-3.18.14/drivers/staging/fbtft/fbtft_device.c 1969-12-31 18:00:00.000000000 -0600
  58411. +++ linux-rpi/drivers/staging/fbtft/fbtft_device.c 2015-05-31 14:46:12.565660964 -0500
  58412. @@ -0,0 +1,1444 @@
  58413. +/*
  58414. + *
  58415. + * Copyright (C) 2013, Noralf Tronnes
  58416. + *
  58417. + * This program is free software; you can redistribute it and/or modify
  58418. + * it under the terms of the GNU General Public License as published by
  58419. + * the Free Software Foundation; either version 2 of the License, or
  58420. + * (at your option) any later version.
  58421. + *
  58422. + * This program is distributed in the hope that it will be useful,
  58423. + * but WITHOUT ANY WARRANTY; without even the implied warranty of
  58424. + * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
  58425. + * GNU General Public License for more details.
  58426. + *
  58427. + * You should have received a copy of the GNU General Public License
  58428. + * along with this program; if not, write to the Free Software
  58429. + * Foundation, Inc., 675 Mass Ave, Cambridge, MA 02139, USA.
  58430. + */
  58431. +
  58432. +#include <linux/module.h>
  58433. +#include <linux/kernel.h>
  58434. +#include <linux/init.h>
  58435. +#include <linux/gpio.h>
  58436. +#include <linux/spi/spi.h>
  58437. +
  58438. +#include "fbtft.h"
  58439. +
  58440. +#define DRVNAME "fbtft_device"
  58441. +
  58442. +#define MAX_GPIOS 32
  58443. +
  58444. +struct spi_device *spi_device;
  58445. +struct platform_device *p_device;
  58446. +
  58447. +static char *name;
  58448. +module_param(name, charp, 0);
  58449. +MODULE_PARM_DESC(name, "Devicename (required). " \
  58450. +"name=list => list all supported devices.");
  58451. +
  58452. +static unsigned rotate;
  58453. +module_param(rotate, uint, 0);
  58454. +MODULE_PARM_DESC(rotate,
  58455. +"Angle to rotate display counter clockwise: 0, 90, 180, 270");
  58456. +
  58457. +static unsigned busnum;
  58458. +module_param(busnum, uint, 0);
  58459. +MODULE_PARM_DESC(busnum, "SPI bus number (default=0)");
  58460. +
  58461. +static unsigned cs;
  58462. +module_param(cs, uint, 0);
  58463. +MODULE_PARM_DESC(cs, "SPI chip select (default=0)");
  58464. +
  58465. +static unsigned speed;
  58466. +module_param(speed, uint, 0);
  58467. +MODULE_PARM_DESC(speed, "SPI speed (override device default)");
  58468. +
  58469. +static int mode = -1;
  58470. +module_param(mode, int, 0);
  58471. +MODULE_PARM_DESC(mode, "SPI mode (override device default)");
  58472. +
  58473. +static char *gpios;
  58474. +module_param(gpios, charp, 0);
  58475. +MODULE_PARM_DESC(gpios,
  58476. +"List of gpios. Comma separated with the form: reset:23,dc:24 " \
  58477. +"(when overriding the default, all gpios must be specified)");
  58478. +
  58479. +static unsigned fps;
  58480. +module_param(fps, uint, 0);
  58481. +MODULE_PARM_DESC(fps, "Frames per second (override driver default)");
  58482. +
  58483. +static char *gamma;
  58484. +module_param(gamma, charp, 0);
  58485. +MODULE_PARM_DESC(gamma,
  58486. +"String representation of Gamma Curve(s). Driver specific.");
  58487. +
  58488. +static int txbuflen;
  58489. +module_param(txbuflen, int, 0);
  58490. +MODULE_PARM_DESC(txbuflen, "txbuflen (override driver default)");
  58491. +
  58492. +static int bgr = -1;
  58493. +module_param(bgr, int, 0);
  58494. +MODULE_PARM_DESC(bgr,
  58495. +"BGR bit (supported by some drivers).");
  58496. +
  58497. +static unsigned startbyte;
  58498. +module_param(startbyte, uint, 0);
  58499. +MODULE_PARM_DESC(startbyte, "Sets the Start byte used by some SPI displays.");
  58500. +
  58501. +static bool custom;
  58502. +module_param(custom, bool, 0);
  58503. +MODULE_PARM_DESC(custom, "Add a custom display device. " \
  58504. +"Use speed= argument to make it a SPI device, else platform_device");
  58505. +
  58506. +static unsigned width;
  58507. +module_param(width, uint, 0);
  58508. +MODULE_PARM_DESC(width, "Display width, used with the custom argument");
  58509. +
  58510. +static unsigned height;
  58511. +module_param(height, uint, 0);
  58512. +MODULE_PARM_DESC(height, "Display height, used with the custom argument");
  58513. +
  58514. +static unsigned buswidth = 8;
  58515. +module_param(buswidth, uint, 0);
  58516. +MODULE_PARM_DESC(buswidth, "Display bus width, used with the custom argument");
  58517. +
  58518. +static int init[FBTFT_MAX_INIT_SEQUENCE];
  58519. +static int init_num;
  58520. +module_param_array(init, int, &init_num, 0);
  58521. +MODULE_PARM_DESC(init, "Init sequence, used with the custom argument");
  58522. +
  58523. +static unsigned long debug;
  58524. +module_param(debug, ulong , 0);
  58525. +MODULE_PARM_DESC(debug,
  58526. +"level: 0-7 (the remaining 29 bits is for advanced usage)");
  58527. +
  58528. +static unsigned verbose = 3;
  58529. +module_param(verbose, uint, 0);
  58530. +MODULE_PARM_DESC(verbose,
  58531. +"0 silent, >0 show gpios, >1 show devices, >2 show devices before (default=3)");
  58532. +
  58533. +
  58534. +struct fbtft_device_display {
  58535. + char *name;
  58536. + struct spi_board_info *spi;
  58537. + struct platform_device *pdev;
  58538. +};
  58539. +
  58540. +static void fbtft_device_pdev_release(struct device *dev);
  58541. +
  58542. +static int write_gpio16_wr_slow(struct fbtft_par *par, void *buf, size_t len);
  58543. +static void adafruit18_green_tab_set_addr_win(struct fbtft_par *par,
  58544. + int xs, int ys, int xe, int ye);
  58545. +
  58546. +#define ADAFRUIT18_GAMMA \
  58547. + "02 1c 07 12 37 32 29 2d 29 25 2B 39 00 01 03 10\n" \
  58548. + "03 1d 07 06 2E 2C 29 2D 2E 2E 37 3F 00 00 02 10"
  58549. +
  58550. +static int hy28b_init_sequence[] = {
  58551. + -1,0x00e7,0x0010,-1,0x0000,0x0001,-1,0x0001,0x0100,-1,0x0002,0x0700,
  58552. + -1,0x0003,0x1030,-1,0x0004,0x0000,-1,0x0008,0x0207,-1,0x0009,0x0000,
  58553. + -1,0x000a,0x0000,-1,0x000c,0x0001,-1,0x000d,0x0000,-1,0x000f,0x0000,
  58554. + -1,0x0010,0x0000,-1,0x0011,0x0007,-1,0x0012,0x0000,-1,0x0013,0x0000,
  58555. + -2,50,-1,0x0010,0x1590,-1,0x0011,0x0227,-2,50,-1,0x0012,0x009c,-2,50,
  58556. + -1,0x0013,0x1900,-1,0x0029,0x0023,-1,0x002b,0x000e,-2,50,
  58557. + -1,0x0020,0x0000,-1,0x0021,0x0000,-2,50,-1,0x0050,0x0000,
  58558. + -1,0x0051,0x00ef,-1,0x0052,0x0000,-1,0x0053,0x013f,-1,0x0060,0xa700,
  58559. + -1,0x0061,0x0001,-1,0x006a,0x0000,-1,0x0080,0x0000,-1,0x0081,0x0000,
  58560. + -1,0x0082,0x0000,-1,0x0083,0x0000,-1,0x0084,0x0000,-1,0x0085,0x0000,
  58561. + -1,0x0090,0x0010,-1,0x0092,0x0000,-1,0x0093,0x0003,-1,0x0095,0x0110,
  58562. + -1,0x0097,0x0000,-1,0x0098,0x0000,-1,0x0007,0x0133,-1,0x0020,0x0000,
  58563. + -1,0x0021,0x0000,-2,100,-3 };
  58564. +
  58565. +#define HY28B_GAMMA \
  58566. + "04 1F 4 7 7 0 7 7 6 0\n" \
  58567. + "0F 00 1 7 4 0 0 0 6 7"
  58568. +
  58569. +static int pitft_init_sequence[] = {
  58570. + -1,0x01,-2,5,-1,0x28,-1,0xEF,0x03,0x80,0x02,-1,0xCF,0x00,0xC1,0x30,
  58571. + -1,0xED,0x64,0x03,0x12,0x81,-1,0xE8,0x85,0x00,0x78,
  58572. + -1,0xCB,0x39,0x2C,0x00,0x34,0x02,-1,0xF7,0x20,-1,0xEA,0x00,0x00,
  58573. + -1,0xC0,0x23,-1,0xC1,0x10,-1,0xC5,0x3e,0x28,-1,0xC7,0x86,-1,0x3A,0x55,
  58574. + -1,0xB1,0x00,0x18,-1,0xB6,0x08,0x82,0x27,-1,0xF2,0x00,-1,0x26,0x01,
  58575. + -1,0xE0,0x0F,0x31,0x2B,0x0C,0x0E,0x08,0x4E,0xF1,0x37,0x07,0x10,0x03,
  58576. + 0x0E,0x09,0x00,-1,0xE1,0x00,0x0E,0x14,0x03,0x11,0x07,0x31,0xC1,0x48,
  58577. + 0x08,0x0F,0x0C,0x31,0x36,0x0F,-1,0x11,-2,100,-1,0x29,-2,20,-3 };
  58578. +
  58579. +static int waveshare32b_init_sequence[] = {
  58580. + -1,0xCB,0x39,0x2C,0x00,0x34,0x02,-1,0xCF,0x00,0xC1,0x30,
  58581. + -1,0xE8,0x85,0x00,0x78,-1,0xEA,0x00,0x00,-1,0xED,0x64,0x03,0x12,0x81,
  58582. + -1,0xF7,0x20,-1,0xC0,0x23,-1,0xC1,0x10,-1,0xC5,0x3e,0x28,-1,0xC7,0x86,
  58583. + -1,0x36,0x28,-1,0x3A,0x55,-1,0xB1,0x00,0x18,-1,0xB6,0x08,0x82,0x27,
  58584. + -1,0xF2,0x00,-1,0x26,0x01,
  58585. + -1,0xE0,0x0F,0x31,0x2B,0x0C,0x0E,0x08,0x4E,0xF1,0x37,0x07,0x10,0x03,0x0E,0x09,0x00,
  58586. + -1,0xE1,0x00,0x0E,0x14,0x03,0x11,0x07,0x31,0xC1,0x48,0x08,0x0F,0x0C,0x31,0x36,0x0F,
  58587. + -1,0x11,-2,120,-1,0x29,-1,0x2c,-3 };
  58588. +
  58589. +/* Supported displays in alphabetical order */
  58590. +static struct fbtft_device_display displays[] = {
  58591. + {
  58592. + .name = "adafruit18",
  58593. + .spi = &(struct spi_board_info) {
  58594. + .modalias = "fb_st7735r",
  58595. + .max_speed_hz = 32000000,
  58596. + .mode = SPI_MODE_0,
  58597. + .platform_data = &(struct fbtft_platform_data) {
  58598. + .display = {
  58599. + .buswidth = 8,
  58600. + .backlight = 1,
  58601. + },
  58602. + .gpios = (const struct fbtft_gpio []) {
  58603. + { "reset", 25 },
  58604. + { "dc", 24 },
  58605. + { "led", 18 },
  58606. + {},
  58607. + },
  58608. + .gamma = ADAFRUIT18_GAMMA,
  58609. + }
  58610. + }
  58611. + }, {
  58612. + .name = "adafruit18_green",
  58613. + .spi = &(struct spi_board_info) {
  58614. + .modalias = "fb_st7735r",
  58615. + .max_speed_hz = 4000000,
  58616. + .mode = SPI_MODE_0,
  58617. + .platform_data = &(struct fbtft_platform_data) {
  58618. + .display = {
  58619. + .buswidth = 8,
  58620. + .backlight = 1,
  58621. + .fbtftops.set_addr_win = \
  58622. + adafruit18_green_tab_set_addr_win,
  58623. + },
  58624. + .bgr = true,
  58625. + .gpios = (const struct fbtft_gpio []) {
  58626. + { "reset", 25 },
  58627. + { "dc", 24 },
  58628. + { "led", 18 },
  58629. + {},
  58630. + },
  58631. + .gamma = ADAFRUIT18_GAMMA,
  58632. + }
  58633. + }
  58634. + }, {
  58635. + .name = "adafruit22",
  58636. + .spi = &(struct spi_board_info) {
  58637. + .modalias = "fb_hx8340bn",
  58638. + .max_speed_hz = 32000000,
  58639. + .mode = SPI_MODE_0,
  58640. + .platform_data = &(struct fbtft_platform_data) {
  58641. + .display = {
  58642. + .buswidth = 9,
  58643. + .backlight = 1,
  58644. + },
  58645. + .bgr = true,
  58646. + .gpios = (const struct fbtft_gpio []) {
  58647. + { "reset", 25 },
  58648. + { "led", 23 },
  58649. + {},
  58650. + },
  58651. + }
  58652. + }
  58653. + }, {
  58654. + .name = "adafruit22a",
  58655. + .spi = &(struct spi_board_info) {
  58656. + .modalias = "fb_ili9340",
  58657. + .max_speed_hz = 32000000,
  58658. + .mode = SPI_MODE_0,
  58659. + .platform_data = &(struct fbtft_platform_data) {
  58660. + .display = {
  58661. + .buswidth = 8,
  58662. + .backlight = 1,
  58663. + },
  58664. + .bgr = true,
  58665. + .gpios = (const struct fbtft_gpio []) {
  58666. + { "reset", 25 },
  58667. + { "dc", 24 },
  58668. + { "led", 18 },
  58669. + {},
  58670. + },
  58671. + }
  58672. + }
  58673. + }, {
  58674. + .name = "adafruit28",
  58675. + .spi = &(struct spi_board_info) {
  58676. + .modalias = "fb_ili9341",
  58677. + .max_speed_hz = 32000000,
  58678. + .mode = SPI_MODE_0,
  58679. + .platform_data = &(struct fbtft_platform_data) {
  58680. + .display = {
  58681. + .buswidth = 8,
  58682. + .backlight = 1,
  58683. + },
  58684. + .bgr = true,
  58685. + .gpios = (const struct fbtft_gpio []) {
  58686. + { "reset", 25 },
  58687. + { "dc", 24 },
  58688. + { "led", 18 },
  58689. + {},
  58690. + },
  58691. + }
  58692. + }
  58693. + }, {
  58694. + .name = "adafruit13m",
  58695. + .spi = &(struct spi_board_info) {
  58696. + .modalias = "fb_ssd1306",
  58697. + .max_speed_hz = 16000000,
  58698. + .mode = SPI_MODE_0,
  58699. + .platform_data = &(struct fbtft_platform_data) {
  58700. + .display = {
  58701. + .buswidth = 8,
  58702. + },
  58703. + .gpios = (const struct fbtft_gpio []) {
  58704. + { "reset", 25 },
  58705. + { "dc", 24 },
  58706. + {},
  58707. + },
  58708. + }
  58709. + }
  58710. + }, {
  58711. + .name = "agm1264k-fl",
  58712. + .pdev = &(struct platform_device) {
  58713. + .name = "fb_agm1264k-fl",
  58714. + .id = 0,
  58715. + .dev = {
  58716. + .release = fbtft_device_pdev_release,
  58717. + .platform_data = &(struct fbtft_platform_data) {
  58718. + .display = {
  58719. + .buswidth = 8,
  58720. + .backlight = FBTFT_ONBOARD_BACKLIGHT,
  58721. + },
  58722. + .gpios = (const struct fbtft_gpio []) {
  58723. + {},
  58724. + },
  58725. + },
  58726. + }
  58727. + }
  58728. + }, {
  58729. + .name = "dogs102",
  58730. + .spi = &(struct spi_board_info) {
  58731. + .modalias = "fb_uc1701",
  58732. + .max_speed_hz = 8000000,
  58733. + .mode = SPI_MODE_0,
  58734. + .platform_data = &(struct fbtft_platform_data) {
  58735. + .display = {
  58736. + .buswidth = 8,
  58737. + },
  58738. + .bgr = true,
  58739. + .gpios = (const struct fbtft_gpio []) {
  58740. + { "reset", 13 },
  58741. + { "dc", 6 },
  58742. + {},
  58743. + },
  58744. + }
  58745. + }
  58746. + }, {
  58747. + .name = "er_tftm050_2",
  58748. + .spi = &(struct spi_board_info) {
  58749. + .modalias = "fb_ra8875",
  58750. + .max_speed_hz = 5000000,
  58751. + .mode = SPI_MODE_3,
  58752. + .platform_data = &(struct fbtft_platform_data) {
  58753. + .display = {
  58754. + .buswidth = 8,
  58755. + .backlight = 1,
  58756. + .width = 480,
  58757. + .height = 272,
  58758. + },
  58759. + .bgr = true,
  58760. + .gpios = (const struct fbtft_gpio []) {
  58761. + { "reset", 25 },
  58762. + { "dc", 24 },
  58763. + {},
  58764. + },
  58765. + }
  58766. + }
  58767. + }, {
  58768. + .name = "er_tftm070_5",
  58769. + .spi = &(struct spi_board_info) {
  58770. + .modalias = "fb_ra8875",
  58771. + .max_speed_hz = 5000000,
  58772. + .mode = SPI_MODE_3,
  58773. + .platform_data = &(struct fbtft_platform_data) {
  58774. + .display = {
  58775. + .buswidth = 8,
  58776. + .backlight = 1,
  58777. + .width = 800,
  58778. + .height = 480,
  58779. + },
  58780. + .bgr = true,
  58781. + .gpios = (const struct fbtft_gpio []) {
  58782. + { "reset", 25 },
  58783. + { "dc", 24 },
  58784. + {},
  58785. + },
  58786. + }
  58787. + }
  58788. + }, {
  58789. + .name = "flexfb",
  58790. + .spi = &(struct spi_board_info) {
  58791. + .modalias = "flexfb",
  58792. + .max_speed_hz = 32000000,
  58793. + .mode = SPI_MODE_0,
  58794. + .platform_data = &(struct fbtft_platform_data) {
  58795. + .gpios = (const struct fbtft_gpio []) {
  58796. + { "reset", 25 },
  58797. + { "dc", 24 },
  58798. + {},
  58799. + },
  58800. + }
  58801. + }
  58802. + }, {
  58803. + .name = "flexpfb",
  58804. + .pdev = &(struct platform_device) {
  58805. + .name = "flexpfb",
  58806. + .id = 0,
  58807. + .dev = {
  58808. + .release = fbtft_device_pdev_release,
  58809. + .platform_data = &(struct fbtft_platform_data) {
  58810. + .gpios = (const struct fbtft_gpio []) {
  58811. + { "reset", 17 },
  58812. + { "dc", 1 },
  58813. + { "wr", 0 },
  58814. + { "cs", 21 },
  58815. + { "db00", 9 },
  58816. + { "db01", 11 },
  58817. + { "db02", 18 },
  58818. + { "db03", 23 },
  58819. + { "db04", 24 },
  58820. + { "db05", 25 },
  58821. + { "db06", 8 },
  58822. + { "db07", 7 },
  58823. + { "led", 4 },
  58824. + {},
  58825. + },
  58826. + },
  58827. + }
  58828. + }
  58829. + }, {
  58830. + .name = "freetronicsoled128",
  58831. + .spi = &(struct spi_board_info) {
  58832. + .modalias = "fb_ssd1351",
  58833. + .max_speed_hz = 20000000,
  58834. + .mode = SPI_MODE_0,
  58835. + .platform_data = &(struct fbtft_platform_data) {
  58836. + .display = {
  58837. + .buswidth = 8,
  58838. + .backlight = FBTFT_ONBOARD_BACKLIGHT,
  58839. + },
  58840. + .bgr = true,
  58841. + .gpios = (const struct fbtft_gpio []) {
  58842. + { "reset", 24 },
  58843. + { "dc", 25 },
  58844. + {},
  58845. + },
  58846. + }
  58847. + }
  58848. + }, {
  58849. + .name = "hx8353d",
  58850. + .spi = &(struct spi_board_info) {
  58851. + .modalias = "fb_hx8353d",
  58852. + .max_speed_hz = 16000000,
  58853. + .mode = SPI_MODE_0,
  58854. + .platform_data = &(struct fbtft_platform_data) {
  58855. + .display = {
  58856. + .buswidth = 8,
  58857. + .backlight = 1,
  58858. + },
  58859. + .gpios = (const struct fbtft_gpio []) {
  58860. + { "reset", 25 },
  58861. + { "dc", 24 },
  58862. + { "led", 23 },
  58863. + {},
  58864. + },
  58865. + }
  58866. + }
  58867. + }, {
  58868. + .name = "hy28a",
  58869. + .spi = &(struct spi_board_info) {
  58870. + .modalias = "fb_ili9320",
  58871. + .max_speed_hz = 32000000,
  58872. + .mode = SPI_MODE_3,
  58873. + .platform_data = &(struct fbtft_platform_data) {
  58874. + .display = {
  58875. + .buswidth = 8,
  58876. + .backlight = 1,
  58877. + },
  58878. + .startbyte = 0b01110000,
  58879. + .bgr = true,
  58880. + .gpios = (const struct fbtft_gpio []) {
  58881. + { "reset", 25 },
  58882. + { "led", 18 },
  58883. + {},
  58884. + },
  58885. + }
  58886. + }
  58887. + }, {
  58888. + .name = "hy28b",
  58889. + .spi = &(struct spi_board_info) {
  58890. + .modalias = "fb_ili9325",
  58891. + .max_speed_hz = 48000000,
  58892. + .mode = SPI_MODE_3,
  58893. + .platform_data = &(struct fbtft_platform_data) {
  58894. + .display = {
  58895. + .buswidth = 8,
  58896. + .backlight = 1,
  58897. + .init_sequence = hy28b_init_sequence,
  58898. + },
  58899. + .startbyte = 0b01110000,
  58900. + .bgr = true,
  58901. + .fps= 50,
  58902. + .gpios = (const struct fbtft_gpio []) {
  58903. + { "reset", 25 },
  58904. + { "led", 18 },
  58905. + {},
  58906. + },
  58907. + .gamma = HY28B_GAMMA,
  58908. + }
  58909. + }
  58910. + }, {
  58911. + .name = "ili9481",
  58912. + .spi = &(struct spi_board_info) {
  58913. + .modalias = "fb_ili9481",
  58914. + .max_speed_hz = 32000000,
  58915. + .mode = SPI_MODE_0,
  58916. + .platform_data = &(struct fbtft_platform_data) {
  58917. + .display = {
  58918. + .regwidth = 16,
  58919. + .buswidth = 8,
  58920. + .backlight = 1,
  58921. + },
  58922. + .bgr = true,
  58923. + .gpios = (const struct fbtft_gpio []) {
  58924. + { "reset", 25 },
  58925. + { "dc", 24 },
  58926. + { "led", 22 },
  58927. + {},
  58928. + },
  58929. + }
  58930. + }
  58931. + }, {
  58932. + .name = "itdb24",
  58933. + .pdev = &(struct platform_device) {
  58934. + .name = "fb_s6d1121",
  58935. + .id = 0,
  58936. + .dev = {
  58937. + .release = fbtft_device_pdev_release,
  58938. + .platform_data = &(struct fbtft_platform_data) {
  58939. + .display = {
  58940. + .buswidth = 8,
  58941. + .backlight = 1,
  58942. + },
  58943. + .bgr = false,
  58944. + .gpios = (const struct fbtft_gpio []) {
  58945. + /* Wiring for LCD adapter kit */
  58946. + { "reset", 7 },
  58947. + { "dc", 0 }, /* rev 2: 2 */
  58948. + { "wr", 1 }, /* rev 2: 3 */
  58949. + { "cs", 8 },
  58950. + { "db00", 17 },
  58951. + { "db01", 18 },
  58952. + { "db02", 21 }, /* rev 2: 27 */
  58953. + { "db03", 22 },
  58954. + { "db04", 23 },
  58955. + { "db05", 24 },
  58956. + { "db06", 25 },
  58957. + { "db07", 4 },
  58958. + {}
  58959. + },
  58960. + },
  58961. + }
  58962. + }
  58963. + }, {
  58964. + .name = "itdb28",
  58965. + .pdev = &(struct platform_device) {
  58966. + .name = "fb_ili9325",
  58967. + .id = 0,
  58968. + .dev = {
  58969. + .release = fbtft_device_pdev_release,
  58970. + .platform_data = &(struct fbtft_platform_data) {
  58971. + .display = {
  58972. + .buswidth = 8,
  58973. + .backlight = 1,
  58974. + },
  58975. + .bgr = true,
  58976. + .gpios = (const struct fbtft_gpio []) {
  58977. + {},
  58978. + },
  58979. + },
  58980. + }
  58981. + }
  58982. + }, {
  58983. + .name = "itdb28_spi",
  58984. + .spi = &(struct spi_board_info) {
  58985. + .modalias = "fb_ili9325",
  58986. + .max_speed_hz = 32000000,
  58987. + .mode = SPI_MODE_0,
  58988. + .platform_data = &(struct fbtft_platform_data) {
  58989. + .display = {
  58990. + .buswidth = 8,
  58991. + .backlight = 1,
  58992. + },
  58993. + .bgr = true,
  58994. + .gpios = (const struct fbtft_gpio []) {
  58995. + { "reset", 25 },
  58996. + { "dc", 24 },
  58997. + {},
  58998. + },
  58999. + }
  59000. + }
  59001. + }, {
  59002. + .name = "mi0283qt-2",
  59003. + .spi = &(struct spi_board_info) {
  59004. + .modalias = "fb_hx8347d",
  59005. + .max_speed_hz = 32000000,
  59006. + .mode = SPI_MODE_0,
  59007. + .platform_data = &(struct fbtft_platform_data) {
  59008. + .display = {
  59009. + .buswidth = 8,
  59010. + .backlight = 1,
  59011. + },
  59012. + .startbyte = 0b01110000,
  59013. + .bgr = true,
  59014. + .gpios = (const struct fbtft_gpio []) {
  59015. + { "reset", 25 },
  59016. + { "dc", 24 },
  59017. + { "led", 18 },
  59018. + {},
  59019. + },
  59020. + }
  59021. + }
  59022. + }, {
  59023. + .name = "mi0283qt-9a",
  59024. + .spi = &(struct spi_board_info) {
  59025. + .modalias = "fb_ili9341",
  59026. + .max_speed_hz = 32000000,
  59027. + .mode = SPI_MODE_0,
  59028. + .platform_data = &(struct fbtft_platform_data) {
  59029. + .display = {
  59030. + .buswidth = 9,
  59031. + .backlight = 1,
  59032. + },
  59033. + .bgr = true,
  59034. + .gpios = (const struct fbtft_gpio []) {
  59035. + { "reset", 25 },
  59036. + { "led", 18 },
  59037. + {},
  59038. + },
  59039. + }
  59040. + }
  59041. + }, {
  59042. + .name = "mi0283qt-v2",
  59043. + .spi = &(struct spi_board_info) {
  59044. + .modalias = "fb_watterott",
  59045. + .max_speed_hz = 4000000,
  59046. + .mode = SPI_MODE_3,
  59047. + .platform_data = &(struct fbtft_platform_data) {
  59048. + .gpios = (const struct fbtft_gpio []) {
  59049. + { "reset", 25 },
  59050. + {},
  59051. + },
  59052. + }
  59053. + }
  59054. + }, {
  59055. + .name = "nokia3310",
  59056. + .spi = &(struct spi_board_info) {
  59057. + .modalias = "fb_pcd8544",
  59058. + .max_speed_hz = 400000,
  59059. + .mode = SPI_MODE_0,
  59060. + .platform_data = &(struct fbtft_platform_data) {
  59061. + .display = {
  59062. + .buswidth = 8,
  59063. + },
  59064. + .gpios = (const struct fbtft_gpio []) {
  59065. + { "reset", 25 },
  59066. + { "dc", 24 },
  59067. + { "led", 23 },
  59068. + {},
  59069. + },
  59070. + }
  59071. + }
  59072. + }, {
  59073. + .name = "nokia3310a",
  59074. + .spi = &(struct spi_board_info) {
  59075. + .modalias = "fb_tls8204",
  59076. + .max_speed_hz = 1000000,
  59077. + .mode = SPI_MODE_0,
  59078. + .platform_data = &(struct fbtft_platform_data) {
  59079. + .display = {
  59080. + .buswidth = 8,
  59081. + },
  59082. + .gpios = (const struct fbtft_gpio []) {
  59083. + { "reset", 25 },
  59084. + { "dc", 24 },
  59085. + { "led", 23 },
  59086. + {},
  59087. + },
  59088. + }
  59089. + }
  59090. + }, {
  59091. + .name = "piscreen",
  59092. + .spi = &(struct spi_board_info) {
  59093. + .modalias = "fb_ili9486",
  59094. + .max_speed_hz = 32000000,
  59095. + .mode = SPI_MODE_0,
  59096. + .platform_data = &(struct fbtft_platform_data) {
  59097. + .display = {
  59098. + .regwidth = 16,
  59099. + .buswidth = 8,
  59100. + .backlight = 1,
  59101. + },
  59102. + .bgr = true,
  59103. + .gpios = (const struct fbtft_gpio []) {
  59104. + { "reset", 25 },
  59105. + { "dc", 24 },
  59106. + { "led", 22 },
  59107. + {},
  59108. + },
  59109. + }
  59110. + }
  59111. + }, {
  59112. + .name = "pitft",
  59113. + .spi = &(struct spi_board_info) {
  59114. + .modalias = "fb_ili9340",
  59115. + .max_speed_hz = 32000000,
  59116. + .mode = SPI_MODE_0,
  59117. + .chip_select = 0,
  59118. + .platform_data = &(struct fbtft_platform_data) {
  59119. + .display = {
  59120. + .buswidth = 8,
  59121. + .backlight = 1,
  59122. + .init_sequence = pitft_init_sequence,
  59123. + },
  59124. + .bgr = true,
  59125. + .gpios = (const struct fbtft_gpio []) {
  59126. + { "dc", 25 },
  59127. + {},
  59128. + },
  59129. + }
  59130. + }
  59131. + }, {
  59132. + .name = "pioled",
  59133. + .spi = &(struct spi_board_info) {
  59134. + .modalias = "fb_ssd1351",
  59135. + .max_speed_hz = 20000000,
  59136. + .mode = SPI_MODE_0,
  59137. + .platform_data = &(struct fbtft_platform_data) {
  59138. + .display = {
  59139. + .buswidth = 8,
  59140. + },
  59141. + .bgr = true,
  59142. + .gpios = (const struct fbtft_gpio []) {
  59143. + { "reset", 24 },
  59144. + { "dc", 25 },
  59145. + {},
  59146. + },
  59147. + .gamma = "0 2 2 2 2 2 2 2 " \
  59148. + "2 2 2 2 2 2 2 2 " \
  59149. + "2 2 2 2 2 2 2 2 " \
  59150. + "2 2 2 2 2 2 2 3 " \
  59151. + "3 3 3 3 3 3 3 3 " \
  59152. + "3 3 3 3 3 3 3 3 " \
  59153. + "3 3 3 4 4 4 4 4 " \
  59154. + "4 4 4 4 4 4 4"
  59155. + }
  59156. + }
  59157. + }, {
  59158. + .name = "rpi-display",
  59159. + .spi = &(struct spi_board_info) {
  59160. + .modalias = "fb_ili9341",
  59161. + .max_speed_hz = 32000000,
  59162. + .mode = SPI_MODE_0,
  59163. + .platform_data = &(struct fbtft_platform_data) {
  59164. + .display = {
  59165. + .buswidth = 8,
  59166. + .backlight = 1,
  59167. + },
  59168. + .bgr = true,
  59169. + .gpios = (const struct fbtft_gpio []) {
  59170. + { "reset", 23 },
  59171. + { "dc", 24 },
  59172. + { "led", 18 },
  59173. + {},
  59174. + },
  59175. + }
  59176. + }
  59177. + }, {
  59178. + .name = "s6d02a1",
  59179. + .spi = &(struct spi_board_info) {
  59180. + .modalias = "fb_s6d02a1",
  59181. + .max_speed_hz = 32000000,
  59182. + .mode = SPI_MODE_0,
  59183. + .platform_data = &(struct fbtft_platform_data) {
  59184. + .display = {
  59185. + .buswidth = 8,
  59186. + .backlight = 1,
  59187. + },
  59188. + .bgr = true,
  59189. + .gpios = (const struct fbtft_gpio []) {
  59190. + { "reset", 25 },
  59191. + { "dc", 24 },
  59192. + { "led", 23 },
  59193. + {},
  59194. + },
  59195. + }
  59196. + }
  59197. + }, {
  59198. + .name = "sainsmart18",
  59199. + .spi = &(struct spi_board_info) {
  59200. + .modalias = "fb_st7735r",
  59201. + .max_speed_hz = 32000000,
  59202. + .mode = SPI_MODE_0,
  59203. + .platform_data = &(struct fbtft_platform_data) {
  59204. + .display = {
  59205. + .buswidth = 8,
  59206. + },
  59207. + .gpios = (const struct fbtft_gpio []) {
  59208. + { "reset", 25 },
  59209. + { "dc", 24 },
  59210. + {},
  59211. + },
  59212. + }
  59213. + }
  59214. + }, {
  59215. + .name = "sainsmart32",
  59216. + .pdev = &(struct platform_device) {
  59217. + .name = "fb_ssd1289",
  59218. + .id = 0,
  59219. + .dev = {
  59220. + .release = fbtft_device_pdev_release,
  59221. + .platform_data = &(struct fbtft_platform_data) {
  59222. + .display = {
  59223. + .buswidth = 16,
  59224. + .txbuflen = -2, /* disable buffer */
  59225. + .backlight = 1,
  59226. + .fbtftops.write = write_gpio16_wr_slow,
  59227. + },
  59228. + .bgr = true,
  59229. + .gpios = (const struct fbtft_gpio []) {
  59230. + {},
  59231. + },
  59232. + },
  59233. + },
  59234. + }
  59235. + }, {
  59236. + .name = "sainsmart32_fast",
  59237. + .pdev = &(struct platform_device) {
  59238. + .name = "fb_ssd1289",
  59239. + .id = 0,
  59240. + .dev = {
  59241. + .release = fbtft_device_pdev_release,
  59242. + .platform_data = &(struct fbtft_platform_data) {
  59243. + .display = {
  59244. + .buswidth = 16,
  59245. + .txbuflen = -2, /* disable buffer */
  59246. + .backlight = 1,
  59247. + },
  59248. + .bgr = true,
  59249. + .gpios = (const struct fbtft_gpio []) {
  59250. + {},
  59251. + },
  59252. + },
  59253. + },
  59254. + }
  59255. + }, {
  59256. + .name = "sainsmart32_latched",
  59257. + .pdev = &(struct platform_device) {
  59258. + .name = "fb_ssd1289",
  59259. + .id = 0,
  59260. + .dev = {
  59261. + .release = fbtft_device_pdev_release,
  59262. + .platform_data = &(struct fbtft_platform_data) {
  59263. + .display = {
  59264. + .buswidth = 16,
  59265. + .txbuflen = -2, /* disable buffer */
  59266. + .backlight = 1,
  59267. + .fbtftops.write = \
  59268. + fbtft_write_gpio16_wr_latched,
  59269. + },
  59270. + .bgr = true,
  59271. + .gpios = (const struct fbtft_gpio []) {
  59272. + {},
  59273. + },
  59274. + },
  59275. + },
  59276. + }
  59277. + }, {
  59278. + .name = "sainsmart32_spi",
  59279. + .spi = &(struct spi_board_info) {
  59280. + .modalias = "fb_ssd1289",
  59281. + .max_speed_hz = 16000000,
  59282. + .mode = SPI_MODE_0,
  59283. + .platform_data = &(struct fbtft_platform_data) {
  59284. + .display = {
  59285. + .buswidth = 8,
  59286. + .backlight = 1,
  59287. + },
  59288. + .bgr = true,
  59289. + .gpios = (const struct fbtft_gpio []) {
  59290. + { "reset", 25 },
  59291. + { "dc", 24 },
  59292. + {},
  59293. + },
  59294. + }
  59295. + }
  59296. + }, {
  59297. + .name = "spidev",
  59298. + .spi = &(struct spi_board_info) {
  59299. + .modalias = "spidev",
  59300. + .max_speed_hz = 500000,
  59301. + .bus_num = 0,
  59302. + .chip_select = 0,
  59303. + .mode = SPI_MODE_0,
  59304. + .platform_data = &(struct fbtft_platform_data) {
  59305. + .gpios = (const struct fbtft_gpio []) {
  59306. + {},
  59307. + },
  59308. + }
  59309. + }
  59310. + }, {
  59311. + .name = "ssd1331",
  59312. + .spi = &(struct spi_board_info) {
  59313. + .modalias = "fb_ssd1331",
  59314. + .max_speed_hz = 20000000,
  59315. + .mode = SPI_MODE_3,
  59316. + .platform_data = &(struct fbtft_platform_data) {
  59317. + .display = {
  59318. + .buswidth = 8,
  59319. + },
  59320. + .gpios = (const struct fbtft_gpio []) {
  59321. + { "reset", 24 },
  59322. + { "dc", 25 },
  59323. + {},
  59324. + },
  59325. + }
  59326. + }
  59327. + }, {
  59328. + .name = "tinylcd35",
  59329. + .spi = &(struct spi_board_info) {
  59330. + .modalias = "fb_tinylcd",
  59331. + .max_speed_hz = 32000000,
  59332. + .mode = SPI_MODE_0,
  59333. + .platform_data = &(struct fbtft_platform_data) {
  59334. + .display = {
  59335. + .buswidth = 8,
  59336. + .backlight = 1,
  59337. + },
  59338. + .bgr = true,
  59339. + .gpios = (const struct fbtft_gpio []) {
  59340. + { "reset", 25 },
  59341. + { "dc", 24 },
  59342. + { "led", 18 },
  59343. + {},
  59344. + },
  59345. + }
  59346. + }
  59347. + }, {
  59348. + .name = "tm022hdh26",
  59349. + .spi = &(struct spi_board_info) {
  59350. + .modalias = "fb_ili9341",
  59351. + .max_speed_hz = 32000000,
  59352. + .mode = SPI_MODE_0,
  59353. + .platform_data = &(struct fbtft_platform_data) {
  59354. + .display = {
  59355. + .buswidth = 8,
  59356. + .backlight = 1,
  59357. + },
  59358. + .bgr = true,
  59359. + .gpios = (const struct fbtft_gpio []) {
  59360. + { "reset", 25 },
  59361. + { "dc", 24 },
  59362. + { "led", 18 },
  59363. + {},
  59364. + },
  59365. + }
  59366. + }
  59367. + }, {
  59368. + .name = "tontec35_9481", /* boards before 02 July 2014 */
  59369. + .spi = &(struct spi_board_info) {
  59370. + .modalias = "fb_ili9481",
  59371. + .max_speed_hz = 128000000,
  59372. + .mode = SPI_MODE_3,
  59373. + .platform_data = &(struct fbtft_platform_data) {
  59374. + .display = {
  59375. + .buswidth = 8,
  59376. + .backlight = 1,
  59377. + },
  59378. + .bgr = true,
  59379. + .gpios = (const struct fbtft_gpio []) {
  59380. + { "reset", 15 },
  59381. + { "dc", 25 },
  59382. + { "led_", 18 },
  59383. + {},
  59384. + },
  59385. + }
  59386. + }
  59387. + }, {
  59388. + .name = "tontec35_9486", /* boards after 02 July 2014 */
  59389. + .spi = &(struct spi_board_info) {
  59390. + .modalias = "fb_ili9486",
  59391. + .max_speed_hz = 128000000,
  59392. + .mode = SPI_MODE_3,
  59393. + .platform_data = &(struct fbtft_platform_data) {
  59394. + .display = {
  59395. + .buswidth = 8,
  59396. + .backlight = 1,
  59397. + },
  59398. + .bgr = true,
  59399. + .gpios = (const struct fbtft_gpio []) {
  59400. + { "reset", 15 },
  59401. + { "dc", 25 },
  59402. + { "led_", 18 },
  59403. + {},
  59404. + },
  59405. + }
  59406. + }
  59407. + }, {
  59408. + .name = "upd161704",
  59409. + .spi = &(struct spi_board_info) {
  59410. + .modalias = "fb_upd161704",
  59411. + .max_speed_hz = 32000000,
  59412. + .mode = SPI_MODE_0,
  59413. + .platform_data = &(struct fbtft_platform_data) {
  59414. + .display = {
  59415. + .buswidth = 8,
  59416. + },
  59417. + .gpios = (const struct fbtft_gpio []) {
  59418. + { "reset", 24 },
  59419. + { "dc", 25 },
  59420. + {},
  59421. + },
  59422. + }
  59423. + }
  59424. + }, {
  59425. + .name = "waveshare32b",
  59426. + .spi = &(struct spi_board_info) {
  59427. + .modalias = "fb_ili9340",
  59428. + .max_speed_hz = 48000000,
  59429. + .mode = SPI_MODE_0,
  59430. + .platform_data = &(struct fbtft_platform_data) {
  59431. + .display = {
  59432. + .buswidth = 8,
  59433. + .backlight = 1,
  59434. + .init_sequence = waveshare32b_init_sequence,
  59435. + },
  59436. + .bgr = true,
  59437. + .gpios = (const struct fbtft_gpio []) {
  59438. + { "reset", 27 },
  59439. + { "dc", 22 },
  59440. + {},
  59441. + },
  59442. + }
  59443. + }
  59444. + }, {
  59445. + .name = "waveshare22",
  59446. + .spi = &(struct spi_board_info) {
  59447. + .modalias = "fb_bd663474",
  59448. + .max_speed_hz = 32000000,
  59449. + .mode = SPI_MODE_3,
  59450. + .platform_data = &(struct fbtft_platform_data) {
  59451. + .display = {
  59452. + .buswidth = 8,
  59453. + },
  59454. + .gpios = (const struct fbtft_gpio []) {
  59455. + { "reset", 24 },
  59456. + { "dc", 25 },
  59457. + {},
  59458. + },
  59459. + }
  59460. + }
  59461. + }, {
  59462. + /* This should be the last item.
  59463. + Used with the custom argument */
  59464. + .name = "",
  59465. + .spi = &(struct spi_board_info) {
  59466. + .modalias = "",
  59467. + .max_speed_hz = 0,
  59468. + .mode = SPI_MODE_0,
  59469. + .platform_data = &(struct fbtft_platform_data) {
  59470. + .gpios = (const struct fbtft_gpio []) {
  59471. + {},
  59472. + },
  59473. + }
  59474. + },
  59475. + .pdev = &(struct platform_device) {
  59476. + .name = "",
  59477. + .id = 0,
  59478. + .dev = {
  59479. + .release = fbtft_device_pdev_release,
  59480. + .platform_data = &(struct fbtft_platform_data) {
  59481. + .gpios = (const struct fbtft_gpio []) {
  59482. + {},
  59483. + },
  59484. + },
  59485. + },
  59486. + },
  59487. + }
  59488. +};
  59489. +
  59490. +static int write_gpio16_wr_slow(struct fbtft_par *par, void *buf, size_t len)
  59491. +{
  59492. + u16 data;
  59493. + int i;
  59494. +#ifndef DO_NOT_OPTIMIZE_FBTFT_WRITE_GPIO
  59495. + static u16 prev_data;
  59496. +#endif
  59497. +
  59498. + fbtft_par_dbg_hex(DEBUG_WRITE, par, par->info->device, u8, buf, len,
  59499. + "%s(len=%d): ", __func__, len);
  59500. +
  59501. + while (len) {
  59502. + data = *(u16 *) buf;
  59503. +
  59504. + /* Start writing by pulling down /WR */
  59505. + gpio_set_value(par->gpio.wr, 0);
  59506. +
  59507. + /* Set data */
  59508. +#ifndef DO_NOT_OPTIMIZE_FBTFT_WRITE_GPIO
  59509. + if (data == prev_data) {
  59510. + gpio_set_value(par->gpio.wr, 0); /* used as delay */
  59511. + } else {
  59512. + for (i = 0; i < 16; i++) {
  59513. + if ((data & 1) != (prev_data & 1))
  59514. + gpio_set_value(par->gpio.db[i],
  59515. + (data & 1));
  59516. + data >>= 1;
  59517. + prev_data >>= 1;
  59518. + }
  59519. + }
  59520. +#else
  59521. + for (i = 0; i < 16; i++) {
  59522. + gpio_set_value(par->gpio.db[i], (data & 1));
  59523. + data >>= 1;
  59524. + }
  59525. +#endif
  59526. +
  59527. + /* Pullup /WR */
  59528. + gpio_set_value(par->gpio.wr, 1);
  59529. +
  59530. +#ifndef DO_NOT_OPTIMIZE_FBTFT_WRITE_GPIO
  59531. + prev_data = *(u16 *) buf;
  59532. +#endif
  59533. + buf += 2;
  59534. + len -= 2;
  59535. + }
  59536. +
  59537. + return 0;
  59538. +}
  59539. +
  59540. +static void adafruit18_green_tab_set_addr_win(struct fbtft_par *par,
  59541. + int xs, int ys, int xe, int ye)
  59542. +{
  59543. + fbtft_par_dbg(DEBUG_SET_ADDR_WIN, par,
  59544. + "%s(xs=%d, ys=%d, xe=%d, ye=%d)\n", __func__, xs, ys, xe, ye);
  59545. + write_reg(par, 0x2A, 0, xs + 2, 0, xe + 2);
  59546. + write_reg(par, 0x2B, 0, ys + 1, 0, ye + 1);
  59547. + write_reg(par, 0x2C);
  59548. +}
  59549. +
  59550. +/* used if gpios parameter is present */
  59551. +static struct fbtft_gpio fbtft_device_param_gpios[MAX_GPIOS+1] = { };
  59552. +
  59553. +static void fbtft_device_pdev_release(struct device *dev)
  59554. +{
  59555. +/* Needed to silence this message:
  59556. +Device 'xxx' does not have a release() function, it is broken and must be fixed
  59557. +*/
  59558. +}
  59559. +
  59560. +static int spi_device_found(struct device *dev, void *data)
  59561. +{
  59562. + struct spi_device *spi = container_of(dev, struct spi_device, dev);
  59563. +
  59564. + pr_info(DRVNAME": %s %s %dkHz %d bits mode=0x%02X\n",
  59565. + spi->modalias, dev_name(dev), spi->max_speed_hz/1000,
  59566. + spi->bits_per_word, spi->mode);
  59567. +
  59568. + return 0;
  59569. +}
  59570. +
  59571. +static void pr_spi_devices(void)
  59572. +{
  59573. + pr_info(DRVNAME": SPI devices registered:\n");
  59574. + bus_for_each_dev(&spi_bus_type, NULL, NULL, spi_device_found);
  59575. +}
  59576. +
  59577. +static int p_device_found(struct device *dev, void *data)
  59578. +{
  59579. + struct platform_device
  59580. + *pdev = container_of(dev, struct platform_device, dev);
  59581. +
  59582. + if (strstr(pdev->name, "fb"))
  59583. + pr_info(DRVNAME": %s id=%d pdata? %s\n",
  59584. + pdev->name, pdev->id,
  59585. + pdev->dev.platform_data ? "yes" : "no");
  59586. +
  59587. + return 0;
  59588. +}
  59589. +
  59590. +static void pr_p_devices(void)
  59591. +{
  59592. + pr_info(DRVNAME": 'fb' Platform devices registered:\n");
  59593. + bus_for_each_dev(&platform_bus_type, NULL, NULL, p_device_found);
  59594. +}
  59595. +
  59596. +#ifdef MODULE
  59597. +static void fbtft_device_spi_delete(struct spi_master *master, unsigned cs)
  59598. +{
  59599. + struct device *dev;
  59600. + char str[32];
  59601. +
  59602. + snprintf(str, sizeof(str), "%s.%u", dev_name(&master->dev), cs);
  59603. +
  59604. + dev = bus_find_device_by_name(&spi_bus_type, NULL, str);
  59605. + if (dev) {
  59606. + if (verbose)
  59607. + pr_info(DRVNAME": Deleting %s\n", str);
  59608. + device_del(dev);
  59609. + }
  59610. +}
  59611. +
  59612. +static int fbtft_device_spi_device_register(struct spi_board_info *spi)
  59613. +{
  59614. + struct spi_master *master;
  59615. +
  59616. + master = spi_busnum_to_master(spi->bus_num);
  59617. + if (!master) {
  59618. + pr_err(DRVNAME ": spi_busnum_to_master(%d) returned NULL\n",
  59619. + spi->bus_num);
  59620. + return -EINVAL;
  59621. + }
  59622. + /* make sure it's available */
  59623. + fbtft_device_spi_delete(master, spi->chip_select);
  59624. + spi_device = spi_new_device(master, spi);
  59625. + put_device(&master->dev);
  59626. + if (!spi_device) {
  59627. + pr_err(DRVNAME ": spi_new_device() returned NULL\n");
  59628. + return -EPERM;
  59629. + }
  59630. + return 0;
  59631. +}
  59632. +#else
  59633. +static int fbtft_device_spi_device_register(struct spi_board_info *spi)
  59634. +{
  59635. + return spi_register_board_info(spi, 1);
  59636. +}
  59637. +#endif
  59638. +
  59639. +static int __init fbtft_device_init(void)
  59640. +{
  59641. + struct spi_board_info *spi = NULL;
  59642. + struct fbtft_platform_data *pdata;
  59643. + const struct fbtft_gpio *gpio = NULL;
  59644. + char *p_gpio, *p_name, *p_num;
  59645. + bool found = false;
  59646. + int i = 0;
  59647. + long val;
  59648. + int ret = 0;
  59649. +
  59650. + pr_debug("\n\n"DRVNAME": init\n");
  59651. +
  59652. + if (name == NULL) {
  59653. +#ifdef MODULE
  59654. + pr_err(DRVNAME": missing module parameter: 'name'\n");
  59655. + return -EINVAL;
  59656. +#else
  59657. + return 0;
  59658. +#endif
  59659. + }
  59660. +
  59661. + if (init_num > FBTFT_MAX_INIT_SEQUENCE) {
  59662. + pr_err(DRVNAME \
  59663. + ": init parameter: exceeded max array size: %d\n",
  59664. + FBTFT_MAX_INIT_SEQUENCE);
  59665. + return -EINVAL;
  59666. + }
  59667. +
  59668. + /* parse module parameter: gpios */
  59669. + while ((p_gpio = strsep(&gpios, ","))) {
  59670. + if (strchr(p_gpio, ':') == NULL) {
  59671. + pr_err(DRVNAME \
  59672. + ": error: missing ':' in gpios parameter: %s\n",
  59673. + p_gpio);
  59674. + return -EINVAL;
  59675. + }
  59676. + p_num = p_gpio;
  59677. + p_name = strsep(&p_num, ":");
  59678. + if (p_name == NULL || p_num == NULL) {
  59679. + pr_err(DRVNAME \
  59680. + ": something bad happened parsing gpios parameter: %s\n",
  59681. + p_gpio);
  59682. + return -EINVAL;
  59683. + }
  59684. + ret = kstrtol(p_num, 10, &val);
  59685. + if (ret) {
  59686. + pr_err(DRVNAME \
  59687. + ": could not parse number in gpios parameter: %s:%s\n",
  59688. + p_name, p_num);
  59689. + return -EINVAL;
  59690. + }
  59691. + strcpy(fbtft_device_param_gpios[i].name, p_name);
  59692. + fbtft_device_param_gpios[i++].gpio = (int) val;
  59693. + if (i == MAX_GPIOS) {
  59694. + pr_err(DRVNAME \
  59695. + ": gpios parameter: exceeded max array size: %d\n",
  59696. + MAX_GPIOS);
  59697. + return -EINVAL;
  59698. + }
  59699. + }
  59700. + if (fbtft_device_param_gpios[0].name[0])
  59701. + gpio = fbtft_device_param_gpios;
  59702. +
  59703. + if (verbose > 2)
  59704. + pr_spi_devices(); /* print list of registered SPI devices */
  59705. +
  59706. + if (verbose > 2)
  59707. + pr_p_devices(); /* print list of 'fb' platform devices */
  59708. +
  59709. + pr_debug(DRVNAME": name='%s', busnum=%d, cs=%d\n", name, busnum, cs);
  59710. +
  59711. + if (rotate > 0 && rotate < 4) {
  59712. + rotate = (4 - rotate) * 90;
  59713. + pr_warn("argument 'rotate' should be an angle. Values 1-3 is deprecated. Setting it to %d.\n",
  59714. + rotate);
  59715. + }
  59716. + if (rotate != 0 && rotate != 90 && rotate != 180 && rotate != 270) {
  59717. + pr_warn("argument 'rotate' illegal value: %d. Setting it to 0.\n",
  59718. + rotate);
  59719. + rotate = 0;
  59720. + }
  59721. +
  59722. + /* name=list lists all supported displays */
  59723. + if (strncmp(name, "list", 32) == 0) {
  59724. + pr_info(DRVNAME": Supported displays:\n");
  59725. +
  59726. + for (i = 0; i < ARRAY_SIZE(displays); i++)
  59727. + pr_info(DRVNAME": %s\n", displays[i].name);
  59728. + return -ECANCELED;
  59729. + }
  59730. +
  59731. + if (custom) {
  59732. + i = ARRAY_SIZE(displays) - 1;
  59733. + displays[i].name = name;
  59734. + if (speed == 0) {
  59735. + displays[i].pdev->name = name;
  59736. + displays[i].spi = NULL;
  59737. + } else {
  59738. + strncpy(displays[i].spi->modalias, name, SPI_NAME_SIZE);
  59739. + displays[i].pdev = NULL;
  59740. + }
  59741. + }
  59742. +
  59743. + for (i = 0; i < ARRAY_SIZE(displays); i++) {
  59744. + if (strncmp(name, displays[i].name, 32) == 0) {
  59745. + if (displays[i].spi) {
  59746. + spi = displays[i].spi;
  59747. + spi->chip_select = cs;
  59748. + spi->bus_num = busnum;
  59749. + if (speed)
  59750. + spi->max_speed_hz = speed;
  59751. + if (mode != -1)
  59752. + spi->mode = mode;
  59753. + pdata = (void *)spi->platform_data;
  59754. + } else if (displays[i].pdev) {
  59755. + p_device = displays[i].pdev;
  59756. + pdata = p_device->dev.platform_data;
  59757. + } else {
  59758. + pr_err(DRVNAME": broken displays array\n");
  59759. + return -EINVAL;
  59760. + }
  59761. +
  59762. + pdata->rotate = rotate;
  59763. + if (bgr == 0)
  59764. + pdata->bgr = false;
  59765. + else if (bgr == 1)
  59766. + pdata->bgr = true;
  59767. + if (startbyte)
  59768. + pdata->startbyte = startbyte;
  59769. + if (gamma)
  59770. + pdata->gamma = gamma;
  59771. + pdata->display.debug = debug;
  59772. + if (fps)
  59773. + pdata->fps = fps;
  59774. + if (txbuflen)
  59775. + pdata->txbuflen = txbuflen;
  59776. + if (init_num)
  59777. + pdata->display.init_sequence = init;
  59778. + if (gpio)
  59779. + pdata->gpios = gpio;
  59780. + if (custom) {
  59781. + pdata->display.width = width;
  59782. + pdata->display.height = height;
  59783. + pdata->display.buswidth = buswidth;
  59784. + pdata->display.backlight = 1;
  59785. + }
  59786. +
  59787. + if (displays[i].spi) {
  59788. + ret = fbtft_device_spi_device_register(spi);
  59789. + if (ret) {
  59790. + pr_err(DRVNAME \
  59791. + ": failed to register SPI device\n");
  59792. + return ret;
  59793. + }
  59794. + found = true;
  59795. + break;
  59796. + } else {
  59797. + ret = platform_device_register(p_device);
  59798. + if (ret < 0) {
  59799. + pr_err(DRVNAME \
  59800. + ": platform_device_register() returned %d\n",
  59801. + ret);
  59802. + return ret;
  59803. + }
  59804. + found = true;
  59805. + break;
  59806. + }
  59807. + }
  59808. + }
  59809. +
  59810. + if (!found) {
  59811. + pr_err(DRVNAME": display not supported: '%s'\n", name);
  59812. + return -EINVAL;
  59813. + }
  59814. +
  59815. + if (verbose && pdata && pdata->gpios) {
  59816. + gpio = pdata->gpios;
  59817. + pr_info(DRVNAME": GPIOS used by '%s':\n", name);
  59818. + found = false;
  59819. + while (verbose && gpio->name[0]) {
  59820. + pr_info(DRVNAME": '%s' = GPIO%d\n",
  59821. + gpio->name, gpio->gpio);
  59822. + gpio++;
  59823. + found = true;
  59824. + }
  59825. + if (!found)
  59826. + pr_info(DRVNAME": (none)\n");
  59827. + }
  59828. +
  59829. + if (spi_device && (verbose > 1))
  59830. + pr_spi_devices();
  59831. + if (p_device && (verbose > 1))
  59832. + pr_p_devices();
  59833. +
  59834. + return 0;
  59835. +}
  59836. +
  59837. +static void __exit fbtft_device_exit(void)
  59838. +{
  59839. + pr_debug(DRVNAME" - exit\n");
  59840. +
  59841. + if (spi_device) {
  59842. + device_del(&spi_device->dev);
  59843. + kfree(spi_device);
  59844. + }
  59845. +
  59846. + if (p_device)
  59847. + platform_device_unregister(p_device);
  59848. +
  59849. +}
  59850. +
  59851. +arch_initcall(fbtft_device_init);
  59852. +module_exit(fbtft_device_exit);
  59853. +
  59854. +MODULE_DESCRIPTION("Add a FBTFT device.");
  59855. +MODULE_AUTHOR("Noralf Tronnes");
  59856. +MODULE_LICENSE("GPL");
  59857. diff -Nur linux-3.18.14/drivers/staging/fbtft/fbtft.h linux-rpi/drivers/staging/fbtft/fbtft.h
  59858. --- linux-3.18.14/drivers/staging/fbtft/fbtft.h 1969-12-31 18:00:00.000000000 -0600
  59859. +++ linux-rpi/drivers/staging/fbtft/fbtft.h 2015-05-31 14:46:12.565660964 -0500
  59860. @@ -0,0 +1,447 @@
  59861. +/*
  59862. + * Copyright (C) 2013 Noralf Tronnes
  59863. + *
  59864. + * This program is free software; you can redistribute it and/or modify
  59865. + * it under the terms of the GNU General Public License as published by
  59866. + * the Free Software Foundation; either version 2 of the License, or
  59867. + * (at your option) any later version.
  59868. + *
  59869. + * This program is distributed in the hope that it will be useful,
  59870. + * but WITHOUT ANY WARRANTY; without even the implied warranty of
  59871. + * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
  59872. + * GNU General Public License for more details.
  59873. + *
  59874. + * You should have received a copy of the GNU General Public License
  59875. + * along with this program; if not, write to the Free Software
  59876. + * Foundation, Inc., 675 Mass Ave, Cambridge, MA 02139, USA.
  59877. + */
  59878. +
  59879. +#ifndef __LINUX_FBTFT_H
  59880. +#define __LINUX_FBTFT_H
  59881. +
  59882. +#include <linux/fb.h>
  59883. +#include <linux/spinlock.h>
  59884. +#include <linux/spi/spi.h>
  59885. +#include <linux/platform_device.h>
  59886. +
  59887. +
  59888. +#define FBTFT_NOP 0x00
  59889. +#define FBTFT_SWRESET 0x01
  59890. +#define FBTFT_RDDID 0x04
  59891. +#define FBTFT_RDDST 0x09
  59892. +#define FBTFT_CASET 0x2A
  59893. +#define FBTFT_RASET 0x2B
  59894. +#define FBTFT_RAMWR 0x2C
  59895. +
  59896. +#define FBTFT_ONBOARD_BACKLIGHT 2
  59897. +
  59898. +#define FBTFT_GPIO_NO_MATCH 0xFFFF
  59899. +#define FBTFT_GPIO_NAME_SIZE 32
  59900. +#define FBTFT_MAX_INIT_SEQUENCE 512
  59901. +#define FBTFT_GAMMA_MAX_VALUES_TOTAL 128
  59902. +
  59903. +#define FBTFT_OF_INIT_CMD BIT(24)
  59904. +#define FBTFT_OF_INIT_DELAY BIT(25)
  59905. +
  59906. +/**
  59907. + * struct fbtft_gpio - Structure that holds one pinname to gpio mapping
  59908. + * @name: pinname (reset, dc, etc.)
  59909. + * @gpio: GPIO number
  59910. + *
  59911. + */
  59912. +struct fbtft_gpio {
  59913. + char name[FBTFT_GPIO_NAME_SIZE];
  59914. + unsigned gpio;
  59915. +};
  59916. +
  59917. +struct fbtft_par;
  59918. +
  59919. +/**
  59920. + * struct fbtft_ops - FBTFT operations structure
  59921. + * @write: Writes to interface bus
  59922. + * @read: Reads from interface bus
  59923. + * @write_vmem: Writes video memory to display
  59924. + * @write_reg: Writes to controller register
  59925. + * @set_addr_win: Set the GRAM update window
  59926. + * @reset: Reset the LCD controller
  59927. + * @mkdirty: Marks display lines for update
  59928. + * @update_display: Updates the display
  59929. + * @init_display: Initializes the display
  59930. + * @blank: Blank the display (optional)
  59931. + * @request_gpios_match: Do pinname to gpio matching
  59932. + * @request_gpios: Request gpios from the kernel
  59933. + * @free_gpios: Free previously requested gpios
  59934. + * @verify_gpios: Verify that necessary gpios is present (optional)
  59935. + * @register_backlight: Used to register backlight device (optional)
  59936. + * @unregister_backlight: Unregister backlight device (optional)
  59937. + * @set_var: Configure LCD with values from variables like @rotate and @bgr
  59938. + * (optional)
  59939. + * @set_gamma: Set Gamma curve (optional)
  59940. + *
  59941. + * Most of these operations have default functions assigned to them in
  59942. + * fbtft_framebuffer_alloc()
  59943. + */
  59944. +struct fbtft_ops {
  59945. + int (*write)(struct fbtft_par *par, void *buf, size_t len);
  59946. + int (*read)(struct fbtft_par *par, void *buf, size_t len);
  59947. + int (*write_vmem)(struct fbtft_par *par, size_t offset, size_t len);
  59948. + void (*write_register)(struct fbtft_par *par, int len, ...);
  59949. +
  59950. + void (*set_addr_win)(struct fbtft_par *par,
  59951. + int xs, int ys, int xe, int ye);
  59952. + void (*reset)(struct fbtft_par *par);
  59953. + void (*mkdirty)(struct fb_info *info, int from, int to);
  59954. + void (*update_display)(struct fbtft_par *par,
  59955. + unsigned start_line, unsigned end_line);
  59956. + int (*init_display)(struct fbtft_par *par);
  59957. + int (*blank)(struct fbtft_par *par, bool on);
  59958. +
  59959. + unsigned long (*request_gpios_match)(struct fbtft_par *par,
  59960. + const struct fbtft_gpio *gpio);
  59961. + int (*request_gpios)(struct fbtft_par *par);
  59962. + int (*verify_gpios)(struct fbtft_par *par);
  59963. +
  59964. + void (*register_backlight)(struct fbtft_par *par);
  59965. + void (*unregister_backlight)(struct fbtft_par *par);
  59966. +
  59967. + int (*set_var)(struct fbtft_par *par);
  59968. + int (*set_gamma)(struct fbtft_par *par, unsigned long *curves);
  59969. +};
  59970. +
  59971. +/**
  59972. + * struct fbtft_display - Describes the display properties
  59973. + * @width: Width of display in pixels
  59974. + * @height: Height of display in pixels
  59975. + * @regwidth: LCD Controller Register width in bits
  59976. + * @buswidth: Display interface bus width in bits
  59977. + * @backlight: Backlight type.
  59978. + * @fbtftops: FBTFT operations provided by driver or device (platform_data)
  59979. + * @bpp: Bits per pixel
  59980. + * @fps: Frames per second
  59981. + * @txbuflen: Size of transmit buffer
  59982. + * @init_sequence: Pointer to LCD initialization array
  59983. + * @gamma: String representation of Gamma curve(s)
  59984. + * @gamma_num: Number of Gamma curves
  59985. + * @gamma_len: Number of values per Gamma curve
  59986. + * @debug: Initial debug value
  59987. + *
  59988. + * This structure is not stored by FBTFT except for init_sequence.
  59989. + */
  59990. +struct fbtft_display {
  59991. + unsigned width;
  59992. + unsigned height;
  59993. + unsigned regwidth;
  59994. + unsigned buswidth;
  59995. + unsigned backlight;
  59996. + struct fbtft_ops fbtftops;
  59997. + unsigned bpp;
  59998. + unsigned fps;
  59999. + int txbuflen;
  60000. + int *init_sequence;
  60001. + char *gamma;
  60002. + int gamma_num;
  60003. + int gamma_len;
  60004. + unsigned long debug;
  60005. +};
  60006. +
  60007. +/**
  60008. + * struct fbtft_platform_data - Passes display specific data to the driver
  60009. + * @display: Display properties
  60010. + * @gpios: Pointer to an array of piname to gpio mappings
  60011. + * @rotate: Display rotation angle
  60012. + * @bgr: LCD Controller BGR bit
  60013. + * @fps: Frames per second (this will go away, use @fps in @fbtft_display)
  60014. + * @txbuflen: Size of transmit buffer
  60015. + * @startbyte: When set, enables use of Startbyte in transfers
  60016. + * @gamma: String representation of Gamma curve(s)
  60017. + * @extra: A way to pass extra info
  60018. + */
  60019. +struct fbtft_platform_data {
  60020. + struct fbtft_display display;
  60021. + const struct fbtft_gpio *gpios;
  60022. + unsigned rotate;
  60023. + bool bgr;
  60024. + unsigned fps;
  60025. + int txbuflen;
  60026. + u8 startbyte;
  60027. + char *gamma;
  60028. + void *extra;
  60029. +};
  60030. +
  60031. +/**
  60032. + * struct fbtft_par - Main FBTFT data structure
  60033. + *
  60034. + * This structure holds all relevant data to operate the display
  60035. + *
  60036. + * See sourcefile for documentation since nested structs is not
  60037. + * supported by kernel-doc.
  60038. + *
  60039. + */
  60040. +/* @spi: Set if it is a SPI device
  60041. + * @pdev: Set if it is a platform device
  60042. + * @info: Pointer to framebuffer fb_info structure
  60043. + * @pdata: Pointer to platform data
  60044. + * @ssbuf: Not used
  60045. + * @pseudo_palette: Used by fb_set_colreg()
  60046. + * @txbuf.buf: Transmit buffer
  60047. + * @txbuf.len: Transmit buffer length
  60048. + * @buf: Small buffer used when writing init data over SPI
  60049. + * @startbyte: Used by some controllers when in SPI mode.
  60050. + * Format: 6 bit Device id + RS bit + RW bit
  60051. + * @fbtftops: FBTFT operations provided by driver or device (platform_data)
  60052. + * @dirty_lock: Protects dirty_lines_start and dirty_lines_end
  60053. + * @dirty_lines_start: Where to begin updating display
  60054. + * @dirty_lines_end: Where to end updating display
  60055. + * @gpio.reset: GPIO used to reset display
  60056. + * @gpio.dc: Data/Command signal, also known as RS
  60057. + * @gpio.rd: Read latching signal
  60058. + * @gpio.wr: Write latching signal
  60059. + * @gpio.latch: Bus latch signal, eg. 16->8 bit bus latch
  60060. + * @gpio.cs: LCD Chip Select with parallel interface bus
  60061. + * @gpio.db[16]: Parallel databus
  60062. + * @gpio.led[16]: Led control signals
  60063. + * @gpio.aux[16]: Auxillary signals, not used by core
  60064. + * @init_sequence: Pointer to LCD initialization array
  60065. + * @gamma.lock: Mutex for Gamma curve locking
  60066. + * @gamma.curves: Pointer to Gamma curve array
  60067. + * @gamma.num_values: Number of values per Gamma curve
  60068. + * @gamma.num_curves: Number of Gamma curves
  60069. + * @debug: Pointer to debug value
  60070. + * @current_debug:
  60071. + * @first_update_done: Used to only time the first display update
  60072. + * @update_time: Used to calculate 'fps' in debug output
  60073. + * @bgr: BGR mode/\n
  60074. + * @extra: Extra info needed by driver
  60075. + */
  60076. +struct fbtft_par {
  60077. + struct spi_device *spi;
  60078. + struct platform_device *pdev;
  60079. + struct fb_info *info;
  60080. + struct fbtft_platform_data *pdata;
  60081. + u16 *ssbuf;
  60082. + u32 pseudo_palette[16];
  60083. + struct {
  60084. + void *buf;
  60085. + dma_addr_t dma;
  60086. + size_t len;
  60087. + } txbuf;
  60088. + u8 *buf;
  60089. + u8 startbyte;
  60090. + struct fbtft_ops fbtftops;
  60091. + spinlock_t dirty_lock;
  60092. + unsigned dirty_lines_start;
  60093. + unsigned dirty_lines_end;
  60094. + struct {
  60095. + int reset;
  60096. + int dc;
  60097. + int rd;
  60098. + int wr;
  60099. + int latch;
  60100. + int cs;
  60101. + int db[16];
  60102. + int led[16];
  60103. + int aux[16];
  60104. + } gpio;
  60105. + int *init_sequence;
  60106. + struct {
  60107. + struct mutex lock;
  60108. + unsigned long *curves;
  60109. + int num_values;
  60110. + int num_curves;
  60111. + } gamma;
  60112. + unsigned long debug;
  60113. + bool first_update_done;
  60114. + struct timespec update_time;
  60115. + bool bgr;
  60116. + void *extra;
  60117. +};
  60118. +
  60119. +#define NUMARGS(...) (sizeof((int[]){__VA_ARGS__})/sizeof(int))
  60120. +
  60121. +#define write_reg(par, ...) \
  60122. +do { \
  60123. + par->fbtftops.write_register(par, NUMARGS(__VA_ARGS__), __VA_ARGS__); \
  60124. +} while (0)
  60125. +
  60126. +/* fbtft-core.c */
  60127. +extern void fbtft_dbg_hex(const struct device *dev,
  60128. + int groupsize, void *buf, size_t len, const char *fmt, ...);
  60129. +extern struct fb_info *fbtft_framebuffer_alloc(struct fbtft_display *display,
  60130. + struct device *dev);
  60131. +extern void fbtft_framebuffer_release(struct fb_info *info);
  60132. +extern int fbtft_register_framebuffer(struct fb_info *fb_info);
  60133. +extern int fbtft_unregister_framebuffer(struct fb_info *fb_info);
  60134. +extern void fbtft_register_backlight(struct fbtft_par *par);
  60135. +extern void fbtft_unregister_backlight(struct fbtft_par *par);
  60136. +extern int fbtft_init_display(struct fbtft_par *par);
  60137. +extern int fbtft_probe_common(struct fbtft_display *display,
  60138. + struct spi_device *sdev, struct platform_device *pdev);
  60139. +extern int fbtft_remove_common(struct device *dev, struct fb_info *info);
  60140. +
  60141. +/* fbtft-io.c */
  60142. +extern int fbtft_write_spi(struct fbtft_par *par, void *buf, size_t len);
  60143. +extern int fbtft_write_spi_emulate_9(struct fbtft_par *par,
  60144. + void *buf, size_t len);
  60145. +extern int fbtft_read_spi(struct fbtft_par *par, void *buf, size_t len);
  60146. +extern int fbtft_write_gpio8_wr(struct fbtft_par *par, void *buf, size_t len);
  60147. +extern int fbtft_write_gpio16_wr(struct fbtft_par *par, void *buf, size_t len);
  60148. +extern int fbtft_write_gpio16_wr_latched(struct fbtft_par *par,
  60149. + void *buf, size_t len);
  60150. +
  60151. +/* fbtft-bus.c */
  60152. +extern int fbtft_write_vmem8_bus8(struct fbtft_par *par, size_t offset, size_t len);
  60153. +extern int fbtft_write_vmem16_bus16(struct fbtft_par *par, size_t offset, size_t len);
  60154. +extern int fbtft_write_vmem16_bus8(struct fbtft_par *par, size_t offset, size_t len);
  60155. +extern int fbtft_write_vmem16_bus9(struct fbtft_par *par, size_t offset, size_t len);
  60156. +extern void fbtft_write_reg8_bus8(struct fbtft_par *par, int len, ...);
  60157. +extern void fbtft_write_reg8_bus9(struct fbtft_par *par, int len, ...);
  60158. +extern void fbtft_write_reg16_bus8(struct fbtft_par *par, int len, ...);
  60159. +extern void fbtft_write_reg16_bus16(struct fbtft_par *par, int len, ...);
  60160. +
  60161. +
  60162. +#define FBTFT_REGISTER_DRIVER(_name, _compatible, _display) \
  60163. + \
  60164. +static int fbtft_driver_probe_spi(struct spi_device *spi) \
  60165. +{ \
  60166. + return fbtft_probe_common(_display, spi, NULL); \
  60167. +} \
  60168. + \
  60169. +static int fbtft_driver_remove_spi(struct spi_device *spi) \
  60170. +{ \
  60171. + struct fb_info *info = spi_get_drvdata(spi); \
  60172. + \
  60173. + return fbtft_remove_common(&spi->dev, info); \
  60174. +} \
  60175. + \
  60176. +static int fbtft_driver_probe_pdev(struct platform_device *pdev) \
  60177. +{ \
  60178. + return fbtft_probe_common(_display, NULL, pdev); \
  60179. +} \
  60180. + \
  60181. +static int fbtft_driver_remove_pdev(struct platform_device *pdev) \
  60182. +{ \
  60183. + struct fb_info *info = platform_get_drvdata(pdev); \
  60184. + \
  60185. + return fbtft_remove_common(&pdev->dev, info); \
  60186. +} \
  60187. + \
  60188. +static const struct of_device_id dt_ids[] = { \
  60189. + { .compatible = _compatible }, \
  60190. + {}, \
  60191. +}; \
  60192. + \
  60193. +MODULE_DEVICE_TABLE(of, dt_ids); \
  60194. + \
  60195. + \
  60196. +static struct spi_driver fbtft_driver_spi_driver = { \
  60197. + .driver = { \
  60198. + .name = _name, \
  60199. + .owner = THIS_MODULE, \
  60200. + .of_match_table = of_match_ptr(dt_ids), \
  60201. + }, \
  60202. + .probe = fbtft_driver_probe_spi, \
  60203. + .remove = fbtft_driver_remove_spi, \
  60204. +}; \
  60205. + \
  60206. +static struct platform_driver fbtft_driver_platform_driver = { \
  60207. + .driver = { \
  60208. + .name = _name, \
  60209. + .owner = THIS_MODULE, \
  60210. + .of_match_table = of_match_ptr(dt_ids), \
  60211. + }, \
  60212. + .probe = fbtft_driver_probe_pdev, \
  60213. + .remove = fbtft_driver_remove_pdev, \
  60214. +}; \
  60215. + \
  60216. +static int __init fbtft_driver_module_init(void) \
  60217. +{ \
  60218. + int ret; \
  60219. + \
  60220. + ret = spi_register_driver(&fbtft_driver_spi_driver); \
  60221. + if (ret < 0) \
  60222. + return ret; \
  60223. + return platform_driver_register(&fbtft_driver_platform_driver); \
  60224. +} \
  60225. + \
  60226. +static void __exit fbtft_driver_module_exit(void) \
  60227. +{ \
  60228. + spi_unregister_driver(&fbtft_driver_spi_driver); \
  60229. + platform_driver_unregister(&fbtft_driver_platform_driver); \
  60230. +} \
  60231. + \
  60232. +module_init(fbtft_driver_module_init); \
  60233. +module_exit(fbtft_driver_module_exit);
  60234. +
  60235. +
  60236. +/* Debug macros */
  60237. +
  60238. +/* shorthand debug levels */
  60239. +#define DEBUG_LEVEL_1 DEBUG_REQUEST_GPIOS
  60240. +#define DEBUG_LEVEL_2 (DEBUG_LEVEL_1 | DEBUG_DRIVER_INIT_FUNCTIONS | DEBUG_TIME_FIRST_UPDATE)
  60241. +#define DEBUG_LEVEL_3 (DEBUG_LEVEL_2 | DEBUG_RESET | DEBUG_INIT_DISPLAY | DEBUG_BLANK | DEBUG_REQUEST_GPIOS | DEBUG_FREE_GPIOS | DEBUG_VERIFY_GPIOS | DEBUG_BACKLIGHT | DEBUG_SYSFS)
  60242. +#define DEBUG_LEVEL_4 (DEBUG_LEVEL_2 | DEBUG_FB_READ | DEBUG_FB_WRITE | DEBUG_FB_FILLRECT | DEBUG_FB_COPYAREA | DEBUG_FB_IMAGEBLIT | DEBUG_FB_BLANK)
  60243. +#define DEBUG_LEVEL_5 (DEBUG_LEVEL_3 | DEBUG_UPDATE_DISPLAY)
  60244. +#define DEBUG_LEVEL_6 (DEBUG_LEVEL_4 | DEBUG_LEVEL_5)
  60245. +#define DEBUG_LEVEL_7 0xFFFFFFFF
  60246. +
  60247. +#define DEBUG_DRIVER_INIT_FUNCTIONS (1<<3)
  60248. +#define DEBUG_TIME_FIRST_UPDATE (1<<4)
  60249. +#define DEBUG_TIME_EACH_UPDATE (1<<5)
  60250. +#define DEBUG_DEFERRED_IO (1<<6)
  60251. +#define DEBUG_FBTFT_INIT_FUNCTIONS (1<<7)
  60252. +
  60253. +/* fbops */
  60254. +#define DEBUG_FB_READ (1<<8)
  60255. +#define DEBUG_FB_WRITE (1<<9)
  60256. +#define DEBUG_FB_FILLRECT (1<<10)
  60257. +#define DEBUG_FB_COPYAREA (1<<11)
  60258. +#define DEBUG_FB_IMAGEBLIT (1<<12)
  60259. +#define DEBUG_FB_SETCOLREG (1<<13)
  60260. +#define DEBUG_FB_BLANK (1<<14)
  60261. +
  60262. +#define DEBUG_SYSFS (1<<16)
  60263. +
  60264. +/* fbtftops */
  60265. +#define DEBUG_BACKLIGHT (1<<17)
  60266. +#define DEBUG_READ (1<<18)
  60267. +#define DEBUG_WRITE (1<<19)
  60268. +#define DEBUG_WRITE_VMEM (1<<20)
  60269. +#define DEBUG_WRITE_REGISTER (1<<21)
  60270. +#define DEBUG_SET_ADDR_WIN (1<<22)
  60271. +#define DEBUG_RESET (1<<23)
  60272. +#define DEBUG_MKDIRTY (1<<24)
  60273. +#define DEBUG_UPDATE_DISPLAY (1<<25)
  60274. +#define DEBUG_INIT_DISPLAY (1<<26)
  60275. +#define DEBUG_BLANK (1<<27)
  60276. +#define DEBUG_REQUEST_GPIOS (1<<28)
  60277. +#define DEBUG_FREE_GPIOS (1<<29)
  60278. +#define DEBUG_REQUEST_GPIOS_MATCH (1<<30)
  60279. +#define DEBUG_VERIFY_GPIOS (1<<31)
  60280. +
  60281. +
  60282. +#define fbtft_init_dbg(dev, format, arg...) \
  60283. +do { \
  60284. + if (unlikely((dev)->platform_data && \
  60285. + (((struct fbtft_platform_data *)(dev)->platform_data)->display.debug & DEBUG_DRIVER_INIT_FUNCTIONS))) \
  60286. + dev_info(dev, format, ##arg); \
  60287. +} while (0)
  60288. +
  60289. +#define fbtft_par_dbg(level, par, format, arg...) \
  60290. +do { \
  60291. + if (unlikely(par->debug & level)) \
  60292. + dev_info(par->info->device, format, ##arg); \
  60293. +} while (0)
  60294. +
  60295. +#define fbtft_dev_dbg(level, par, dev, format, arg...) \
  60296. +do { \
  60297. + if (unlikely(par->debug & level)) \
  60298. + dev_info(dev, format, ##arg); \
  60299. +} while (0)
  60300. +
  60301. +#define fbtft_par_dbg_hex(level, par, dev, type, buf, num, format, arg...) \
  60302. +do { \
  60303. + if (unlikely(par->debug & level)) \
  60304. + fbtft_dbg_hex(dev, sizeof(type), buf, num * sizeof(type), format, ##arg); \
  60305. +} while (0)
  60306. +
  60307. +#endif /* __LINUX_FBTFT_H */
  60308. diff -Nur linux-3.18.14/drivers/staging/fbtft/fbtft-io.c linux-rpi/drivers/staging/fbtft/fbtft-io.c
  60309. --- linux-3.18.14/drivers/staging/fbtft/fbtft-io.c 1969-12-31 18:00:00.000000000 -0600
  60310. +++ linux-rpi/drivers/staging/fbtft/fbtft-io.c 2015-05-31 14:46:12.565660964 -0500
  60311. @@ -0,0 +1,239 @@
  60312. +#include <linux/export.h>
  60313. +#include <linux/errno.h>
  60314. +#include <linux/gpio.h>
  60315. +#include <linux/spi/spi.h>
  60316. +#include "fbtft.h"
  60317. +
  60318. +int fbtft_write_spi(struct fbtft_par *par, void *buf, size_t len)
  60319. +{
  60320. + struct spi_transfer t = {
  60321. + .tx_buf = buf,
  60322. + .len = len,
  60323. + };
  60324. + struct spi_message m;
  60325. +
  60326. + fbtft_par_dbg_hex(DEBUG_WRITE, par, par->info->device, u8, buf, len,
  60327. + "%s(len=%d): ", __func__, len);
  60328. +
  60329. + if (!par->spi) {
  60330. + dev_err(par->info->device,
  60331. + "%s: par->spi is unexpectedly NULL\n", __func__);
  60332. + return -1;
  60333. + }
  60334. +
  60335. + spi_message_init(&m);
  60336. + if (par->txbuf.dma && buf == par->txbuf.buf) {
  60337. + t.tx_dma = par->txbuf.dma;
  60338. + m.is_dma_mapped = 1;
  60339. + }
  60340. + spi_message_add_tail(&t, &m);
  60341. + return spi_sync(par->spi, &m);
  60342. +}
  60343. +EXPORT_SYMBOL(fbtft_write_spi);
  60344. +
  60345. +/**
  60346. + * fbtft_write_spi_emulate_9() - write SPI emulating 9-bit
  60347. + * @par: Driver data
  60348. + * @buf: Buffer to write
  60349. + * @len: Length of buffer (must be divisible by 8)
  60350. + *
  60351. + * When 9-bit SPI is not available, this function can be used to emulate that.
  60352. + * par->extra must hold a transformation buffer used for transfer.
  60353. + */
  60354. +int fbtft_write_spi_emulate_9(struct fbtft_par *par, void *buf, size_t len)
  60355. +{
  60356. + u16 *src = buf;
  60357. + u8 *dst = par->extra;
  60358. + size_t size = len / 2;
  60359. + size_t added = 0;
  60360. + int bits, i, j;
  60361. + u64 val, dc, tmp;
  60362. +
  60363. + fbtft_par_dbg_hex(DEBUG_WRITE, par, par->info->device, u8, buf, len,
  60364. + "%s(len=%d): ", __func__, len);
  60365. +
  60366. + if (!par->extra) {
  60367. + dev_err(par->info->device, "%s: error: par->extra is NULL\n",
  60368. + __func__);
  60369. + return -EINVAL;
  60370. + }
  60371. + if ((len % 8) != 0) {
  60372. + dev_err(par->info->device,
  60373. + "%s: error: len=%d must be divisible by 8\n",
  60374. + __func__, len);
  60375. + return -EINVAL;
  60376. + }
  60377. +
  60378. + for (i = 0; i < size; i += 8) {
  60379. + tmp = 0;
  60380. + bits = 63;
  60381. + for (j = 0; j < 7; j++) {
  60382. + dc = (*src & 0x0100) ? 1 : 0;
  60383. + val = *src & 0x00FF;
  60384. + tmp |= dc << bits;
  60385. + bits -= 8;
  60386. + tmp |= val << bits--;
  60387. + src++;
  60388. + }
  60389. + tmp |= ((*src & 0x0100) ? 1 : 0);
  60390. + *(u64 *)dst = cpu_to_be64(tmp);
  60391. + dst += 8;
  60392. + *dst++ = (u8)(*src++ & 0x00FF);
  60393. + added++;
  60394. + }
  60395. +
  60396. + return spi_write(par->spi, par->extra, size + added);
  60397. +}
  60398. +EXPORT_SYMBOL(fbtft_write_spi_emulate_9);
  60399. +
  60400. +int fbtft_read_spi(struct fbtft_par *par, void *buf, size_t len)
  60401. +{
  60402. + int ret;
  60403. + u8 txbuf[32] = { 0, };
  60404. + struct spi_transfer t = {
  60405. + .speed_hz = 2000000,
  60406. + .rx_buf = buf,
  60407. + .len = len,
  60408. + };
  60409. + struct spi_message m;
  60410. +
  60411. + if (!par->spi) {
  60412. + dev_err(par->info->device,
  60413. + "%s: par->spi is unexpectedly NULL\n", __func__);
  60414. + return -ENODEV;
  60415. + }
  60416. +
  60417. + if (par->startbyte) {
  60418. + if (len > 32) {
  60419. + dev_err(par->info->device,
  60420. + "%s: len=%d can't be larger than 32 when using 'startbyte'\n",
  60421. + __func__, len);
  60422. + return -EINVAL;
  60423. + }
  60424. + txbuf[0] = par->startbyte | 0x3;
  60425. + t.tx_buf = txbuf;
  60426. + fbtft_par_dbg_hex(DEBUG_READ, par, par->info->device, u8,
  60427. + txbuf, len, "%s(len=%d) txbuf => ", __func__, len);
  60428. + }
  60429. +
  60430. + spi_message_init(&m);
  60431. + spi_message_add_tail(&t, &m);
  60432. + ret = spi_sync(par->spi, &m);
  60433. + fbtft_par_dbg_hex(DEBUG_READ, par, par->info->device, u8, buf, len,
  60434. + "%s(len=%d) buf <= ", __func__, len);
  60435. +
  60436. + return ret;
  60437. +}
  60438. +EXPORT_SYMBOL(fbtft_read_spi);
  60439. +
  60440. +/*
  60441. + * Optimized use of gpiolib is twice as fast as no optimization
  60442. + * only one driver can use the optimized version at a time
  60443. + */
  60444. +int fbtft_write_gpio8_wr(struct fbtft_par *par, void *buf, size_t len)
  60445. +{
  60446. + u8 data;
  60447. + int i;
  60448. +#ifndef DO_NOT_OPTIMIZE_FBTFT_WRITE_GPIO
  60449. + static u8 prev_data;
  60450. +#endif
  60451. +
  60452. + fbtft_par_dbg_hex(DEBUG_WRITE, par, par->info->device, u8, buf, len,
  60453. + "%s(len=%d): ", __func__, len);
  60454. +
  60455. + while (len--) {
  60456. + data = *(u8 *) buf;
  60457. +
  60458. + /* Start writing by pulling down /WR */
  60459. + gpio_set_value(par->gpio.wr, 0);
  60460. +
  60461. + /* Set data */
  60462. +#ifndef DO_NOT_OPTIMIZE_FBTFT_WRITE_GPIO
  60463. + if (data == prev_data) {
  60464. + gpio_set_value(par->gpio.wr, 0); /* used as delay */
  60465. + } else {
  60466. + for (i = 0; i < 8; i++) {
  60467. + if ((data & 1) != (prev_data & 1))
  60468. + gpio_set_value(par->gpio.db[i],
  60469. + (data & 1));
  60470. + data >>= 1;
  60471. + prev_data >>= 1;
  60472. + }
  60473. + }
  60474. +#else
  60475. + for (i = 0; i < 8; i++) {
  60476. + gpio_set_value(par->gpio.db[i], (data & 1));
  60477. + data >>= 1;
  60478. + }
  60479. +#endif
  60480. +
  60481. + /* Pullup /WR */
  60482. + gpio_set_value(par->gpio.wr, 1);
  60483. +
  60484. +#ifndef DO_NOT_OPTIMIZE_FBTFT_WRITE_GPIO
  60485. + prev_data = *(u8 *) buf;
  60486. +#endif
  60487. + buf++;
  60488. + }
  60489. +
  60490. + return 0;
  60491. +}
  60492. +EXPORT_SYMBOL(fbtft_write_gpio8_wr);
  60493. +
  60494. +int fbtft_write_gpio16_wr(struct fbtft_par *par, void *buf, size_t len)
  60495. +{
  60496. + u16 data;
  60497. + int i;
  60498. +#ifndef DO_NOT_OPTIMIZE_FBTFT_WRITE_GPIO
  60499. + static u16 prev_data;
  60500. +#endif
  60501. +
  60502. + fbtft_par_dbg_hex(DEBUG_WRITE, par, par->info->device, u8, buf, len,
  60503. + "%s(len=%d): ", __func__, len);
  60504. +
  60505. + while (len) {
  60506. + data = *(u16 *) buf;
  60507. +
  60508. + /* Start writing by pulling down /WR */
  60509. + gpio_set_value(par->gpio.wr, 0);
  60510. +
  60511. + /* Set data */
  60512. +#ifndef DO_NOT_OPTIMIZE_FBTFT_WRITE_GPIO
  60513. + if (data == prev_data) {
  60514. + gpio_set_value(par->gpio.wr, 0); /* used as delay */
  60515. + } else {
  60516. + for (i = 0; i < 16; i++) {
  60517. + if ((data & 1) != (prev_data & 1))
  60518. + gpio_set_value(par->gpio.db[i],
  60519. + (data & 1));
  60520. + data >>= 1;
  60521. + prev_data >>= 1;
  60522. + }
  60523. + }
  60524. +#else
  60525. + for (i = 0; i < 16; i++) {
  60526. + gpio_set_value(par->gpio.db[i], (data & 1));
  60527. + data >>= 1;
  60528. + }
  60529. +#endif
  60530. +
  60531. + /* Pullup /WR */
  60532. + gpio_set_value(par->gpio.wr, 1);
  60533. +
  60534. +#ifndef DO_NOT_OPTIMIZE_FBTFT_WRITE_GPIO
  60535. + prev_data = *(u16 *) buf;
  60536. +#endif
  60537. + buf += 2;
  60538. + len -= 2;
  60539. + }
  60540. +
  60541. + return 0;
  60542. +}
  60543. +EXPORT_SYMBOL(fbtft_write_gpio16_wr);
  60544. +
  60545. +int fbtft_write_gpio16_wr_latched(struct fbtft_par *par, void *buf, size_t len)
  60546. +{
  60547. + dev_err(par->info->device, "%s: function not implemented\n", __func__);
  60548. + return -1;
  60549. +}
  60550. +EXPORT_SYMBOL(fbtft_write_gpio16_wr_latched);
  60551. diff -Nur linux-3.18.14/drivers/staging/fbtft/fbtft-sysfs.c linux-rpi/drivers/staging/fbtft/fbtft-sysfs.c
  60552. --- linux-3.18.14/drivers/staging/fbtft/fbtft-sysfs.c 1969-12-31 18:00:00.000000000 -0600
  60553. +++ linux-rpi/drivers/staging/fbtft/fbtft-sysfs.c 2015-05-31 14:46:12.565660964 -0500
  60554. @@ -0,0 +1,222 @@
  60555. +#include "fbtft.h"
  60556. +
  60557. +
  60558. +static int get_next_ulong(char **str_p, unsigned long *val, char *sep, int base)
  60559. +{
  60560. + char *p_val;
  60561. + int ret;
  60562. +
  60563. + if (!str_p || !(*str_p))
  60564. + return -EINVAL;
  60565. +
  60566. + p_val = strsep(str_p, sep);
  60567. +
  60568. + if (!p_val)
  60569. + return -EINVAL;
  60570. +
  60571. + ret = kstrtoul(p_val, base, val);
  60572. + if (ret)
  60573. + return -EINVAL;
  60574. +
  60575. + return 0;
  60576. +}
  60577. +
  60578. +int fbtft_gamma_parse_str(struct fbtft_par *par, unsigned long *curves,
  60579. + const char *str, int size)
  60580. +{
  60581. + char *str_p, *curve_p = NULL;
  60582. + char *tmp;
  60583. + unsigned long val = 0;
  60584. + int ret = 0;
  60585. + int curve_counter, value_counter;
  60586. +
  60587. + fbtft_par_dbg(DEBUG_SYSFS, par, "%s() str=\n", __func__);
  60588. +
  60589. + if (!str || !curves)
  60590. + return -EINVAL;
  60591. +
  60592. + fbtft_par_dbg(DEBUG_SYSFS, par, "%s\n", str);
  60593. +
  60594. + tmp = kmalloc(size+1, GFP_KERNEL);
  60595. + if (!tmp)
  60596. + return -ENOMEM;
  60597. + memcpy(tmp, str, size+1);
  60598. +
  60599. + /* replace optional separators */
  60600. + str_p = tmp;
  60601. + while (*str_p) {
  60602. + if (*str_p == ',')
  60603. + *str_p = ' ';
  60604. + if (*str_p == ';')
  60605. + *str_p = '\n';
  60606. + str_p++;
  60607. + }
  60608. +
  60609. + str_p = strim(tmp);
  60610. +
  60611. + curve_counter = 0;
  60612. + while (str_p) {
  60613. + if (curve_counter == par->gamma.num_curves) {
  60614. + dev_err(par->info->device, "Gamma: Too many curves\n");
  60615. + ret = -EINVAL;
  60616. + goto out;
  60617. + }
  60618. + curve_p = strsep(&str_p, "\n");
  60619. + value_counter = 0;
  60620. + while (curve_p) {
  60621. + if (value_counter == par->gamma.num_values) {
  60622. + dev_err(par->info->device,
  60623. + "Gamma: Too many values\n");
  60624. + ret = -EINVAL;
  60625. + goto out;
  60626. + }
  60627. + ret = get_next_ulong(&curve_p, &val, " ", 16);
  60628. + if (ret)
  60629. + goto out;
  60630. + curves[curve_counter * par->gamma.num_values + value_counter] = val;
  60631. + value_counter++;
  60632. + }
  60633. + if (value_counter != par->gamma.num_values) {
  60634. + dev_err(par->info->device, "Gamma: Too few values\n");
  60635. + ret = -EINVAL;
  60636. + goto out;
  60637. + }
  60638. + curve_counter++;
  60639. + }
  60640. + if (curve_counter != par->gamma.num_curves) {
  60641. + dev_err(par->info->device, "Gamma: Too few curves\n");
  60642. + ret = -EINVAL;
  60643. + goto out;
  60644. + }
  60645. +
  60646. +out:
  60647. + kfree(tmp);
  60648. + return ret;
  60649. +}
  60650. +
  60651. +static ssize_t
  60652. +sprintf_gamma(struct fbtft_par *par, unsigned long *curves, char *buf)
  60653. +{
  60654. + ssize_t len = 0;
  60655. + unsigned int i, j;
  60656. +
  60657. + mutex_lock(&par->gamma.lock);
  60658. + for (i = 0; i < par->gamma.num_curves; i++) {
  60659. + for (j = 0; j < par->gamma.num_values; j++)
  60660. + len += scnprintf(&buf[len], PAGE_SIZE,
  60661. + "%04lx ", curves[i*par->gamma.num_values + j]);
  60662. + buf[len-1] = '\n';
  60663. + }
  60664. + mutex_unlock(&par->gamma.lock);
  60665. +
  60666. + return len;
  60667. +}
  60668. +
  60669. +static ssize_t store_gamma_curve(struct device *device,
  60670. + struct device_attribute *attr,
  60671. + const char *buf, size_t count)
  60672. +{
  60673. + struct fb_info *fb_info = dev_get_drvdata(device);
  60674. + struct fbtft_par *par = fb_info->par;
  60675. + unsigned long tmp_curves[FBTFT_GAMMA_MAX_VALUES_TOTAL];
  60676. + int ret;
  60677. +
  60678. + ret = fbtft_gamma_parse_str(par, tmp_curves, buf, count);
  60679. + if (ret)
  60680. + return ret;
  60681. +
  60682. + ret = par->fbtftops.set_gamma(par, tmp_curves);
  60683. + if (ret)
  60684. + return ret;
  60685. +
  60686. + mutex_lock(&par->gamma.lock);
  60687. + memcpy(par->gamma.curves, tmp_curves,
  60688. + par->gamma.num_curves * par->gamma.num_values * sizeof(tmp_curves[0]));
  60689. + mutex_unlock(&par->gamma.lock);
  60690. +
  60691. + return count;
  60692. +}
  60693. +
  60694. +static ssize_t show_gamma_curve(struct device *device,
  60695. + struct device_attribute *attr, char *buf)
  60696. +{
  60697. + struct fb_info *fb_info = dev_get_drvdata(device);
  60698. + struct fbtft_par *par = fb_info->par;
  60699. +
  60700. + return sprintf_gamma(par, par->gamma.curves, buf);
  60701. +}
  60702. +
  60703. +static struct device_attribute gamma_device_attrs[] = {
  60704. + __ATTR(gamma, 0660, show_gamma_curve, store_gamma_curve),
  60705. +};
  60706. +
  60707. +
  60708. +void fbtft_expand_debug_value(unsigned long *debug)
  60709. +{
  60710. + switch (*debug & 0b111) {
  60711. + case 1:
  60712. + *debug |= DEBUG_LEVEL_1;
  60713. + break;
  60714. + case 2:
  60715. + *debug |= DEBUG_LEVEL_2;
  60716. + break;
  60717. + case 3:
  60718. + *debug |= DEBUG_LEVEL_3;
  60719. + break;
  60720. + case 4:
  60721. + *debug |= DEBUG_LEVEL_4;
  60722. + break;
  60723. + case 5:
  60724. + *debug |= DEBUG_LEVEL_5;
  60725. + break;
  60726. + case 6:
  60727. + *debug |= DEBUG_LEVEL_6;
  60728. + break;
  60729. + case 7:
  60730. + *debug = 0xFFFFFFFF;
  60731. + break;
  60732. + }
  60733. +}
  60734. +
  60735. +static ssize_t store_debug(struct device *device,
  60736. + struct device_attribute *attr,
  60737. + const char *buf, size_t count)
  60738. +{
  60739. + struct fb_info *fb_info = dev_get_drvdata(device);
  60740. + struct fbtft_par *par = fb_info->par;
  60741. + int ret;
  60742. +
  60743. + ret = kstrtoul(buf, 10, &par->debug);
  60744. + if (ret)
  60745. + return ret;
  60746. + fbtft_expand_debug_value(&par->debug);
  60747. +
  60748. + return count;
  60749. +}
  60750. +
  60751. +static ssize_t show_debug(struct device *device,
  60752. + struct device_attribute *attr, char *buf)
  60753. +{
  60754. + struct fb_info *fb_info = dev_get_drvdata(device);
  60755. + struct fbtft_par *par = fb_info->par;
  60756. +
  60757. + return snprintf(buf, PAGE_SIZE, "%lu\n", par->debug);
  60758. +}
  60759. +
  60760. +static struct device_attribute debug_device_attr = \
  60761. + __ATTR(debug, 0660, show_debug, store_debug);
  60762. +
  60763. +
  60764. +void fbtft_sysfs_init(struct fbtft_par *par)
  60765. +{
  60766. + device_create_file(par->info->dev, &debug_device_attr);
  60767. + if (par->gamma.curves && par->fbtftops.set_gamma)
  60768. + device_create_file(par->info->dev, &gamma_device_attrs[0]);
  60769. +}
  60770. +
  60771. +void fbtft_sysfs_exit(struct fbtft_par *par)
  60772. +{
  60773. + device_remove_file(par->info->dev, &debug_device_attr);
  60774. + if (par->gamma.curves && par->fbtftops.set_gamma)
  60775. + device_remove_file(par->info->dev, &gamma_device_attrs[0]);
  60776. +}
  60777. diff -Nur linux-3.18.14/drivers/staging/fbtft/fb_tinylcd.c linux-rpi/drivers/staging/fbtft/fb_tinylcd.c
  60778. --- linux-3.18.14/drivers/staging/fbtft/fb_tinylcd.c 1969-12-31 18:00:00.000000000 -0600
  60779. +++ linux-rpi/drivers/staging/fbtft/fb_tinylcd.c 2015-05-31 14:46:12.565660964 -0500
  60780. @@ -0,0 +1,124 @@
  60781. +/*
  60782. + * Custom FB driver for tinylcd.com display
  60783. + *
  60784. + * Copyright (C) 2013 Noralf Tronnes
  60785. + *
  60786. + * This program is free software; you can redistribute it and/or modify
  60787. + * it under the terms of the GNU General Public License as published by
  60788. + * the Free Software Foundation; either version 2 of the License, or
  60789. + * (at your option) any later version.
  60790. + *
  60791. + * This program is distributed in the hope that it will be useful,
  60792. + * but WITHOUT ANY WARRANTY; without even the implied warranty of
  60793. + * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
  60794. + * GNU General Public License for more details.
  60795. + *
  60796. + * You should have received a copy of the GNU General Public License
  60797. + * along with this program; if not, write to the Free Software
  60798. + * Foundation, Inc., 675 Mass Ave, Cambridge, MA 02139, USA.
  60799. + */
  60800. +
  60801. +#include <linux/module.h>
  60802. +#include <linux/kernel.h>
  60803. +#include <linux/init.h>
  60804. +#include <linux/delay.h>
  60805. +
  60806. +#include "fbtft.h"
  60807. +
  60808. +#define DRVNAME "fb_tinylcd"
  60809. +#define WIDTH 320
  60810. +#define HEIGHT 480
  60811. +
  60812. +
  60813. +static int init_display(struct fbtft_par *par)
  60814. +{
  60815. + fbtft_par_dbg(DEBUG_INIT_DISPLAY, par, "%s()\n", __func__);
  60816. +
  60817. + par->fbtftops.reset(par);
  60818. +
  60819. + write_reg(par, 0xB0, 0x80);
  60820. + write_reg(par, 0xC0, 0x0A, 0x0A);
  60821. + write_reg(par, 0xC1, 0x45, 0x07);
  60822. + write_reg(par, 0xC2, 0x33);
  60823. + write_reg(par, 0xC5, 0x00, 0x42, 0x80);
  60824. + write_reg(par, 0xB1, 0xD0, 0x11);
  60825. + write_reg(par, 0xB4, 0x02);
  60826. + write_reg(par, 0xB6, 0x00, 0x22, 0x3B);
  60827. + write_reg(par, 0xB7, 0x07);
  60828. + write_reg(par, 0x36, 0x58);
  60829. + write_reg(par, 0xF0, 0x36, 0xA5, 0xD3);
  60830. + write_reg(par, 0xE5, 0x80);
  60831. + write_reg(par, 0xE5, 0x01);
  60832. + write_reg(par, 0xB3, 0x00);
  60833. + write_reg(par, 0xE5, 0x00);
  60834. + write_reg(par, 0xF0, 0x36, 0xA5, 0x53);
  60835. + write_reg(par, 0xE0, 0x00, 0x35, 0x33, 0x00, 0x00, 0x00,
  60836. + 0x00, 0x35, 0x33, 0x00, 0x00, 0x00);
  60837. + write_reg(par, 0x3A, 0x55);
  60838. + write_reg(par, 0x11);
  60839. + udelay(250);
  60840. + write_reg(par, 0x29);
  60841. +
  60842. + return 0;
  60843. +}
  60844. +
  60845. +static void set_addr_win(struct fbtft_par *par, int xs, int ys, int xe, int ye)
  60846. +{
  60847. + fbtft_par_dbg(DEBUG_SET_ADDR_WIN, par,
  60848. + "%s(xs=%d, ys=%d, xe=%d, ye=%d)\n", __func__, xs, ys, xe, ye);
  60849. +
  60850. + /* Column address */
  60851. + write_reg(par, 0x2A, xs >> 8, xs & 0xFF, xe >> 8, xe & 0xFF);
  60852. +
  60853. + /* Row adress */
  60854. + write_reg(par, 0x2B, ys >> 8, ys & 0xFF, ye >> 8, ye & 0xFF);
  60855. +
  60856. + /* Memory write */
  60857. + write_reg(par, 0x2C);
  60858. +}
  60859. +
  60860. +static int set_var(struct fbtft_par *par)
  60861. +{
  60862. + fbtft_par_dbg(DEBUG_INIT_DISPLAY, par, "%s()\n", __func__);
  60863. +
  60864. + switch (par->info->var.rotate) {
  60865. + case 270:
  60866. + write_reg(par, 0xB6, 0x00, 0x02, 0x3B);
  60867. + write_reg(par, 0x36, 0x28);
  60868. + break;
  60869. + case 180:
  60870. + write_reg(par, 0xB6, 0x00, 0x22, 0x3B);
  60871. + write_reg(par, 0x36, 0x58);
  60872. + break;
  60873. + case 90:
  60874. + write_reg(par, 0xB6, 0x00, 0x22, 0x3B);
  60875. + write_reg(par, 0x36, 0x38);
  60876. + break;
  60877. + default:
  60878. + write_reg(par, 0xB6, 0x00, 0x22, 0x3B);
  60879. + write_reg(par, 0x36, 0x08);
  60880. + break;
  60881. + }
  60882. +
  60883. + return 0;
  60884. +}
  60885. +
  60886. +
  60887. +static struct fbtft_display display = {
  60888. + .regwidth = 8,
  60889. + .width = WIDTH,
  60890. + .height = HEIGHT,
  60891. + .fbtftops = {
  60892. + .init_display = init_display,
  60893. + .set_addr_win = set_addr_win,
  60894. + .set_var = set_var,
  60895. + },
  60896. +};
  60897. +FBTFT_REGISTER_DRIVER(DRVNAME, "neosec,tinylcd", &display);
  60898. +
  60899. +MODULE_ALIAS("spi:" DRVNAME);
  60900. +MODULE_ALIAS("spi:tinylcd");
  60901. +
  60902. +MODULE_DESCRIPTION("Custom FB driver for tinylcd.com display");
  60903. +MODULE_AUTHOR("Noralf Tronnes");
  60904. +MODULE_LICENSE("GPL");
  60905. diff -Nur linux-3.18.14/drivers/staging/fbtft/fb_tls8204.c linux-rpi/drivers/staging/fbtft/fb_tls8204.c
  60906. --- linux-3.18.14/drivers/staging/fbtft/fb_tls8204.c 1969-12-31 18:00:00.000000000 -0600
  60907. +++ linux-rpi/drivers/staging/fbtft/fb_tls8204.c 2015-05-31 14:46:12.565660964 -0500
  60908. @@ -0,0 +1,176 @@
  60909. +/*
  60910. + * FB driver for the TLS8204 LCD Controller
  60911. + *
  60912. + * The display is monochrome and the video memory is RGB565.
  60913. + * Any pixel value except 0 turns the pixel on.
  60914. + *
  60915. + * Copyright (C) 2013 Noralf Tronnes
  60916. + * Copyright (C) 2014 Michael Hope (adapted for the TLS8204)
  60917. + *
  60918. + * This program is free software; you can redistribute it and/or modify
  60919. + * it under the terms of the GNU General Public License as published by
  60920. + * the Free Software Foundation; either version 2 of the License, or
  60921. + * (at your option) any later version.
  60922. + *
  60923. + * This program is distributed in the hope that it will be useful,
  60924. + * but WITHOUT ANY WARRANTY; without even the implied warranty of
  60925. + * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
  60926. + * GNU General Public License for more details.
  60927. + *
  60928. + * You should have received a copy of the GNU General Public License
  60929. + * along with this program; if not, write to the Free Software
  60930. + * Foundation, Inc., 675 Mass Ave, Cambridge, MA 02139, USA.
  60931. + */
  60932. +
  60933. +#include <linux/module.h>
  60934. +#include <linux/kernel.h>
  60935. +#include <linux/init.h>
  60936. +#include <linux/gpio.h>
  60937. +#include <linux/spi/spi.h>
  60938. +#include <linux/delay.h>
  60939. +
  60940. +#include "fbtft.h"
  60941. +
  60942. +#define DRVNAME "fb_tls8204"
  60943. +#define WIDTH 84
  60944. +#define HEIGHT 48
  60945. +#define TXBUFLEN WIDTH
  60946. +#define DEFAULT_GAMMA "40" /* gamma is used to control contrast in this driver */
  60947. +
  60948. +static unsigned bs = 4;
  60949. +module_param(bs, uint, 0);
  60950. +MODULE_PARM_DESC(bs, "BS[2:0] Bias voltage level: 0-7 (default: 4)");
  60951. +
  60952. +static int init_display(struct fbtft_par *par)
  60953. +{
  60954. + fbtft_par_dbg(DEBUG_INIT_DISPLAY, par, "%s()\n", __func__);
  60955. +
  60956. + par->fbtftops.reset(par);
  60957. +
  60958. + /* Enter extended command mode */
  60959. + write_reg(par, 0x21); /* 5:1 1
  60960. + 2:0 PD - Powerdown control: chip is active
  60961. + 1:0 V - Entry mode: horizontal addressing
  60962. + 0:1 H - Extended instruction set control: extended
  60963. + */
  60964. +
  60965. + /* H=1 Bias system */
  60966. + write_reg(par, 0x10 | (bs & 0x7)); /*
  60967. + 4:1 1
  60968. + 3:0 0
  60969. + 2:x BS2 - Bias System
  60970. + 1:x BS1
  60971. + 0:x BS0
  60972. + */
  60973. +
  60974. + /* Set the address of the first display line. */
  60975. + write_reg(par, 0x04 | (64 >> 6));
  60976. + write_reg(par, 0x40 | (64 & 0x3F));
  60977. +
  60978. + /* Enter H=0 standard command mode */
  60979. + write_reg(par, 0x20);
  60980. +
  60981. + /* H=0 Display control */
  60982. + write_reg(par, 0x08 | 4); /*
  60983. + 3:1 1
  60984. + 2:1 D - DE: 10=normal mode
  60985. + 1:0 0
  60986. + 0:0 E
  60987. + */
  60988. +
  60989. + return 0;
  60990. +}
  60991. +
  60992. +static void set_addr_win(struct fbtft_par *par, int xs, int ys, int xe, int ye)
  60993. +{
  60994. + fbtft_par_dbg(DEBUG_SET_ADDR_WIN, par, "%s(xs=%d, ys=%d, xe=%d, ye=%d)\n", __func__, xs, ys, xe, ye);
  60995. +
  60996. + /* H=0 Set X address of RAM */
  60997. + write_reg(par, 0x80); /* 7:1 1
  60998. + 6-0: X[6:0] - 0x00
  60999. + */
  61000. +
  61001. + /* H=0 Set Y address of RAM */
  61002. + write_reg(par, 0x40); /* 7:0 0
  61003. + 6:1 1
  61004. + 2-0: Y[2:0] - 0x0
  61005. + */
  61006. +}
  61007. +
  61008. +static int write_vmem(struct fbtft_par *par, size_t offset, size_t len)
  61009. +{
  61010. + u16 *vmem16 = (u16 *)par->info->screen_base;
  61011. + int x, y, i;
  61012. + int ret = 0;
  61013. +
  61014. + fbtft_par_dbg(DEBUG_WRITE_VMEM, par, "%s()\n", __func__);
  61015. +
  61016. + for (y = 0; y < HEIGHT/8; y++) {
  61017. + u8 *buf = par->txbuf.buf;
  61018. + /* The display is 102x68 but the LCD is 84x48. Set
  61019. + the write pointer at the start of each row. */
  61020. + gpio_set_value(par->gpio.dc, 0);
  61021. + write_reg(par, 0x80 | 0);
  61022. + write_reg(par, 0x40 | y);
  61023. +
  61024. + for (x = 0; x < WIDTH; x++) {
  61025. + u8 ch = 0;
  61026. + for (i = 0; i < 8*WIDTH; i += WIDTH) {
  61027. + ch >>= 1;
  61028. + if (vmem16[(y*8*WIDTH)+i+x])
  61029. + ch |= 0x80;
  61030. + }
  61031. + *buf++ = ch;
  61032. + }
  61033. + /* Write the row */
  61034. + gpio_set_value(par->gpio.dc, 1);
  61035. + ret = par->fbtftops.write(par, par->txbuf.buf, WIDTH);
  61036. + if (ret < 0) {
  61037. + dev_err(par->info->device,
  61038. + "%s: write failed and returned: %d\n", __func__, ret);
  61039. + break;
  61040. + }
  61041. + }
  61042. +
  61043. + return ret;
  61044. +}
  61045. +
  61046. +static int set_gamma(struct fbtft_par *par, unsigned long *curves)
  61047. +{
  61048. + fbtft_par_dbg(DEBUG_INIT_DISPLAY, par, "%s()\n", __func__);
  61049. +
  61050. + /* apply mask */
  61051. + curves[0] &= 0x7F;
  61052. +
  61053. + write_reg(par, 0x21); /* turn on extended instruction set */
  61054. + write_reg(par, 0x80 | curves[0]);
  61055. + write_reg(par, 0x20); /* turn off extended instruction set */
  61056. +
  61057. + return 0;
  61058. +}
  61059. +
  61060. +
  61061. +static struct fbtft_display display = {
  61062. + .regwidth = 8,
  61063. + .width = WIDTH,
  61064. + .height = HEIGHT,
  61065. + .txbuflen = TXBUFLEN,
  61066. + .gamma_num = 1,
  61067. + .gamma_len = 1,
  61068. + .gamma = DEFAULT_GAMMA,
  61069. + .fbtftops = {
  61070. + .init_display = init_display,
  61071. + .set_addr_win = set_addr_win,
  61072. + .write_vmem = write_vmem,
  61073. + .set_gamma = set_gamma,
  61074. + },
  61075. + .backlight = 1,
  61076. +};
  61077. +FBTFT_REGISTER_DRIVER(DRVNAME, "teralane,tls8204", &display);
  61078. +
  61079. +MODULE_ALIAS("spi:" DRVNAME);
  61080. +MODULE_ALIAS("spi:tls8204");
  61081. +
  61082. +MODULE_DESCRIPTION("FB driver for the TLS8204 LCD Controller");
  61083. +MODULE_AUTHOR("Michael Hope");
  61084. +MODULE_LICENSE("GPL");
  61085. diff -Nur linux-3.18.14/drivers/staging/fbtft/fb_uc1701.c linux-rpi/drivers/staging/fbtft/fb_uc1701.c
  61086. --- linux-3.18.14/drivers/staging/fbtft/fb_uc1701.c 1969-12-31 18:00:00.000000000 -0600
  61087. +++ linux-rpi/drivers/staging/fbtft/fb_uc1701.c 2015-05-31 14:46:12.565660964 -0500
  61088. @@ -0,0 +1,210 @@
  61089. +/*
  61090. + * FB driver for the UC1701 LCD Controller
  61091. + *
  61092. + * The display is monochrome and the video memory is RGB565.
  61093. + * Any pixel value except 0 turns the pixel on.
  61094. + *
  61095. + * Copyright (C) 2014 Juergen Holzmann
  61096. + *
  61097. + * This program is free software; you can redistribute it and/or modify
  61098. + * it under the terms of the GNU General Public License as published by
  61099. + * the Free Software Foundation; either version 2 of the License, or
  61100. + * (at your option) any later version.
  61101. + *
  61102. + * This program is distributed in the hope that it will be useful,
  61103. + * but WITHOUT ANY WARRANTY; without even the implied warranty of
  61104. + * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
  61105. + * GNU General Public License for more details.
  61106. + *
  61107. + * You should have received a copy of the GNU General Public License
  61108. + * along with this program; if not, write to the Free Software
  61109. + * Foundation, Inc., 675 Mass Ave, Cambridge, MA 02139, USA.
  61110. + */
  61111. +
  61112. +#include <linux/module.h>
  61113. +#include <linux/kernel.h>
  61114. +#include <linux/init.h>
  61115. +#include <linux/gpio.h>
  61116. +#include <linux/spi/spi.h>
  61117. +#include <linux/delay.h>
  61118. +
  61119. +#include "fbtft.h"
  61120. +
  61121. +#define DRVNAME "fb_uc1701"
  61122. +#define WIDTH 102
  61123. +#define HEIGHT 64
  61124. +#define PAGES (HEIGHT/8)
  61125. +
  61126. +/* 1: Display on/off */
  61127. +#define LCD_DISPLAY_ENABLE 0xAE
  61128. +/* 2: display start line set */
  61129. +#define LCD_START_LINE 0x40
  61130. +/* 3: Page address set (lower 4 bits select one of the pages) */
  61131. +#define LCD_PAGE_ADDRESS 0xB0
  61132. +/* 4: column address */
  61133. +#define LCD_COL_ADDRESS 0x10
  61134. +/* 8: select orientation */
  61135. +#define LCD_BOTTOMVIEW 0xA0
  61136. +/* 9: inverted display */
  61137. +#define LCD_DISPLAY_INVERT 0xA6
  61138. +/* 10: show memory content or switch all pixels on */
  61139. +#define LCD_ALL_PIXEL 0xA4
  61140. +/* 11: lcd bias set */
  61141. +#define LCD_BIAS 0xA2
  61142. +/* 14: Reset Controller */
  61143. +#define LCD_RESET_CMD 0xE2
  61144. +/* 15: output mode select (turns display upside-down) */
  61145. +#define LCD_SCAN_DIR 0xC0
  61146. +/* 16: power control set */
  61147. +#define LCD_POWER_CONTROL 0x28
  61148. +/* 17: voltage regulator resistor ratio set */
  61149. +#define LCD_VOLTAGE 0x20
  61150. +/* 18: Volume mode set */
  61151. +#define LCD_VOLUME_MODE 0x81
  61152. +/* 22: NOP command */
  61153. +#define LCD_NO_OP 0xE3
  61154. +/* 25: advanced program control */
  61155. +#define LCD_ADV_PROG_CTRL 0xFA
  61156. +/* 25: advanced program control2 */
  61157. +#define LCD_ADV_PROG_CTRL2 0x10
  61158. +#define LCD_TEMPCOMP_HIGH 0x80
  61159. +/* column offset for normal orientation */
  61160. +#define SHIFT_ADDR_NORMAL 0
  61161. +/* column offset for bottom view orientation */
  61162. +#define SHIFT_ADDR_TOPVIEW 30
  61163. +
  61164. +
  61165. +static int init_display(struct fbtft_par *par)
  61166. +{
  61167. + fbtft_par_dbg(DEBUG_INIT_DISPLAY, par, "%s()\n", __func__);
  61168. +
  61169. + par->fbtftops.reset(par);
  61170. +
  61171. + /* softreset of LCD */
  61172. + write_reg(par, LCD_RESET_CMD);
  61173. + mdelay(10);
  61174. +
  61175. + /* set startpoint */
  61176. + /* LCD_START_LINE | (pos & 0x3F) */
  61177. + write_reg(par, LCD_START_LINE);
  61178. +
  61179. + /* select orientation BOTTOMVIEW */
  61180. + write_reg(par, LCD_BOTTOMVIEW | 1);
  61181. + /* output mode select (turns display upside-down) */
  61182. + write_reg(par, LCD_SCAN_DIR | 0x00);
  61183. +
  61184. + /* Normal Pixel mode */
  61185. + write_reg(par, LCD_ALL_PIXEL | 0);
  61186. +
  61187. + /* positive display */
  61188. + write_reg(par, LCD_DISPLAY_INVERT | 0);
  61189. +
  61190. + /* bias 1/9 */
  61191. + write_reg(par, LCD_BIAS | 0);
  61192. +
  61193. + /* power control mode: all features on */
  61194. + /* LCD_POWER_CONTROL | (val&0x07) */
  61195. + write_reg(par, LCD_POWER_CONTROL | 0x07);
  61196. +
  61197. + /* set voltage regulator R/R */
  61198. + /* LCD_VOLTAGE | (val&0x07) */
  61199. + write_reg(par, LCD_VOLTAGE | 0x07);
  61200. +
  61201. + /* volume mode set */
  61202. + /* LCD_VOLUME_MODE,val&0x3f,LCD_NO_OP */
  61203. + write_reg(par, LCD_VOLUME_MODE);
  61204. + /* LCD_VOLUME_MODE,val&0x3f,LCD_NO_OP */
  61205. + write_reg(par, 0x09);
  61206. + /* ???? */
  61207. + /* LCD_VOLUME_MODE,val&0x3f,LCD_NO_OP */
  61208. + write_reg(par, LCD_NO_OP);
  61209. +
  61210. + /* advanced program control */
  61211. + write_reg(par, LCD_ADV_PROG_CTRL);
  61212. + write_reg(par, LCD_ADV_PROG_CTRL2|LCD_TEMPCOMP_HIGH);
  61213. +
  61214. + /* enable display */
  61215. + write_reg(par, LCD_DISPLAY_ENABLE | 1);
  61216. +
  61217. + return 0;
  61218. +}
  61219. +
  61220. +static void set_addr_win(struct fbtft_par *par, int xs, int ys, int xe, int ye)
  61221. +{
  61222. + fbtft_par_dbg(DEBUG_SET_ADDR_WIN, par, "%s(xs=%d, ys=%d, xe=%d, ye=%d)\n", __func__, xs, ys, xe, ye);
  61223. +
  61224. + /* goto address */
  61225. + /* LCD_PAGE_ADDRESS | ((page) & 0x1F),
  61226. + (((col)+SHIFT_ADDR_NORMAL) & 0x0F),
  61227. + LCD_COL_ADDRESS | ((((col)+SHIFT_ADDR_NORMAL)>>4) & 0x0F) */
  61228. + write_reg(par, LCD_PAGE_ADDRESS);
  61229. + /* LCD_PAGE_ADDRESS | ((page) & 0x1F),
  61230. + (((col)+SHIFT_ADDR_NORMAL) & 0x0F),
  61231. + LCD_COL_ADDRESS | ((((col)+SHIFT_ADDR_NORMAL)>>4) & 0x0F) */
  61232. + write_reg(par, 0x00);
  61233. + /* LCD_PAGE_ADDRESS | ((page) & 0x1F),
  61234. + (((col)+SHIFT_ADDR_NORMAL) & 0x0F),
  61235. + LCD_COL_ADDRESS | ((((col)+SHIFT_ADDR_NORMAL)>>4) & 0x0F) */
  61236. + write_reg(par, LCD_COL_ADDRESS);
  61237. +}
  61238. +
  61239. +static int write_vmem(struct fbtft_par *par, size_t offset, size_t len)
  61240. +{
  61241. + u16 *vmem16 = (u16 *)par->info->screen_base;
  61242. + u8 *buf = par->txbuf.buf;
  61243. + int x, y, i;
  61244. + int ret = 0;
  61245. +
  61246. + fbtft_par_dbg(DEBUG_WRITE_VMEM, par, "%s()\n", __func__);
  61247. +
  61248. + for (y = 0; y < PAGES; y++) {
  61249. + buf = par->txbuf.buf;
  61250. + for (x = 0; x < WIDTH; x++) {
  61251. + *buf = 0x00;
  61252. + for (i = 0; i < 8; i++)
  61253. + *buf |= (vmem16[((y*8*WIDTH)+(i*WIDTH))+x] ? 1 : 0) << i;
  61254. + buf++;
  61255. + }
  61256. + /* LCD_PAGE_ADDRESS | ((page) & 0x1F),
  61257. + (((col)+SHIFT_ADDR_NORMAL) & 0x0F),
  61258. + LCD_COL_ADDRESS | ((((col)+SHIFT_ADDR_NORMAL)>>4) & 0x0F) */
  61259. + write_reg(par, LCD_PAGE_ADDRESS|(u8)y);
  61260. + /* LCD_PAGE_ADDRESS | ((page) & 0x1F),
  61261. + (((col)+SHIFT_ADDR_NORMAL) & 0x0F),
  61262. + LCD_COL_ADDRESS | ((((col)+SHIFT_ADDR_NORMAL)>>4) & 0x0F) */
  61263. + write_reg(par, 0x00);
  61264. + /* LCD_PAGE_ADDRESS | ((page) & 0x1F),
  61265. + (((col)+SHIFT_ADDR_NORMAL) & 0x0F),
  61266. + LCD_COL_ADDRESS | ((((col)+SHIFT_ADDR_NORMAL)>>4) & 0x0F) */
  61267. + write_reg(par, LCD_COL_ADDRESS);
  61268. + gpio_set_value(par->gpio.dc, 1);
  61269. + ret = par->fbtftops.write(par, par->txbuf.buf, WIDTH);
  61270. + gpio_set_value(par->gpio.dc, 0);
  61271. + }
  61272. +
  61273. + if (ret < 0)
  61274. + dev_err(par->info->device, "%s: write failed and returned: %d\n", __func__, ret);
  61275. +
  61276. + return ret;
  61277. +}
  61278. +
  61279. +
  61280. +static struct fbtft_display display = {
  61281. + .regwidth = 8,
  61282. + .width = WIDTH,
  61283. + .height = HEIGHT,
  61284. + .fbtftops = {
  61285. + .init_display = init_display,
  61286. + .set_addr_win = set_addr_win,
  61287. + .write_vmem = write_vmem,
  61288. + },
  61289. + .backlight = 1,
  61290. +};
  61291. +FBTFT_REGISTER_DRIVER(DRVNAME, "UltraChip,uc1701", &display);
  61292. +
  61293. +MODULE_ALIAS("spi:" DRVNAME);
  61294. +MODULE_ALIAS("spi:uc1701");
  61295. +
  61296. +MODULE_DESCRIPTION("FB driver for the UC1701 LCD Controller");
  61297. +MODULE_AUTHOR("Juergen Holzmann");
  61298. +MODULE_LICENSE("GPL");
  61299. diff -Nur linux-3.18.14/drivers/staging/fbtft/fb_upd161704.c linux-rpi/drivers/staging/fbtft/fb_upd161704.c
  61300. --- linux-3.18.14/drivers/staging/fbtft/fb_upd161704.c 1969-12-31 18:00:00.000000000 -0600
  61301. +++ linux-rpi/drivers/staging/fbtft/fb_upd161704.c 2015-05-31 14:46:12.565660964 -0500
  61302. @@ -0,0 +1,206 @@
  61303. +/*
  61304. + * FB driver for the uPD161704 LCD Controller
  61305. + *
  61306. + * Copyright (C) 2014 Seong-Woo Kim
  61307. + *
  61308. + * Based on fb_ili9325.c by Noralf Tronnes
  61309. + * Based on ili9325.c by Jeroen Domburg
  61310. + * Init code from UTFT library by Henning Karlsen
  61311. + *
  61312. + * This program is free software; you can redistribute it and/or modify
  61313. + * it under the terms of the GNU General Public License as published by
  61314. + * the Free Software Foundation; either version 2 of the License, or
  61315. + * (at your option) any later version.
  61316. + *
  61317. + * This program is distributed in the hope that it will be useful,
  61318. + * but WITHOUT ANY WARRANTY; without even the implied warranty of
  61319. + * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
  61320. + * GNU General Public License for more details.
  61321. + *
  61322. + * You should have received a copy of the GNU General Public License
  61323. + * along with this program; if not, write to the Free Software
  61324. + * Foundation, Inc., 675 Mass Ave, Cambridge, MA 02139, USA.
  61325. + */
  61326. +
  61327. +#include <linux/module.h>
  61328. +#include <linux/kernel.h>
  61329. +#include <linux/init.h>
  61330. +#include <linux/gpio.h>
  61331. +#include <linux/delay.h>
  61332. +
  61333. +#include "fbtft.h"
  61334. +
  61335. +#define DRVNAME "fb_upd161704"
  61336. +#define WIDTH 240
  61337. +#define HEIGHT 320
  61338. +#define BPP 16
  61339. +
  61340. +static int init_display(struct fbtft_par *par)
  61341. +{
  61342. + fbtft_par_dbg(DEBUG_INIT_DISPLAY, par, "%s()\n", __func__);
  61343. +
  61344. + par->fbtftops.reset(par);
  61345. +
  61346. + if (par->gpio.cs != -1)
  61347. + gpio_set_value(par->gpio.cs, 0); /* Activate chip */
  61348. +
  61349. + /* Initialization sequence from Lib_UTFT */
  61350. +
  61351. + /* register reset */
  61352. + write_reg(par, 0x0003,0x0001); /* Soft reset */
  61353. +
  61354. + /* oscillator start */
  61355. + write_reg(par, 0x003A,0x0001); /*Oscillator 0: stop, 1: operation */
  61356. + udelay(100);
  61357. +
  61358. + /* y-setting */
  61359. + write_reg(par, 0x0024,0x007B); /* amplitude setting */
  61360. + udelay(10);
  61361. + write_reg(par, 0x0025,0x003B); /* amplitude setting */
  61362. + write_reg(par, 0x0026,0x0034); /* amplitude setting */
  61363. + udelay(10);
  61364. + write_reg(par, 0x0027,0x0004); /* amplitude setting */
  61365. + write_reg(par, 0x0052,0x0025); /* circuit setting 1 */
  61366. + udelay(10);
  61367. + write_reg(par, 0x0053,0x0033); /* circuit setting 2 */
  61368. + write_reg(par, 0x0061,0x001C); /* adjustment V10 positive polarity */
  61369. + udelay(10);
  61370. + write_reg(par, 0x0062,0x002C); /* adjustment V9 negative polarity */
  61371. + write_reg(par, 0x0063,0x0022); /* adjustment V34 positive polarity */
  61372. + udelay(10);
  61373. + write_reg(par, 0x0064,0x0027); /* adjustment V31 negative polarity */
  61374. + udelay(10);
  61375. + write_reg(par, 0x0065,0x0014); /* adjustment V61 negative polarity */
  61376. + udelay(10);
  61377. + write_reg(par, 0x0066,0x0010); /* adjustment V61 negative polarity */
  61378. +
  61379. + /* Basical clock for 1 line (BASECOUNT[7:0]) number specified */
  61380. + write_reg(par, 0x002E,0x002D);
  61381. +
  61382. + /* Power supply setting */
  61383. + write_reg(par, 0x0019,0x0000); /* DC/DC output setting */
  61384. + udelay(200);
  61385. + write_reg(par, 0x001A,0x1000); /* DC/DC frequency setting */
  61386. + write_reg(par, 0x001B,0x0023); /* DC/DC rising setting */
  61387. + write_reg(par, 0x001C,0x0C01); /* Regulator voltage setting */
  61388. + write_reg(par, 0x001D,0x0000); /* Regulator current setting */
  61389. + write_reg(par, 0x001E,0x0009); /* VCOM output setting */
  61390. + write_reg(par, 0x001F,0x0035); /* VCOM amplitude setting */
  61391. + write_reg(par, 0x0020,0x0015); /* VCOMM cencter setting */
  61392. + write_reg(par, 0x0018,0x1E7B); /* DC/DC operation setting */
  61393. +
  61394. + /* windows setting */
  61395. + write_reg(par, 0x0008,0x0000); /* Minimum X address */
  61396. + write_reg(par, 0x0009,0x00EF); /* Maximum X address */
  61397. + write_reg(par, 0x000a,0x0000); /* Minimum Y address */
  61398. + write_reg(par, 0x000b,0x013F); /* Maximum Y address */
  61399. +
  61400. + /* LCD display area setting */
  61401. + write_reg(par, 0x0029,0x0000); /* [LCDSIZE] X MIN. size set */
  61402. + write_reg(par, 0x002A,0x0000); /* [LCDSIZE] Y MIN. size set */
  61403. + write_reg(par, 0x002B,0x00EF); /* [LCDSIZE] X MAX. size set */
  61404. + write_reg(par, 0x002C,0x013F); /* [LCDSIZE] Y MAX. size set */
  61405. +
  61406. + /* Gate scan setting */
  61407. + write_reg(par, 0x0032,0x0002);
  61408. +
  61409. + /* n line inversion line number */
  61410. + write_reg(par, 0x0033,0x0000);
  61411. +
  61412. + /* Line inversion/frame inversion/interlace setting */
  61413. + write_reg(par, 0x0037,0x0000);
  61414. +
  61415. + /* Gate scan operation setting register */
  61416. + write_reg(par, 0x003B,0x0001);
  61417. +
  61418. + /* Color mode */
  61419. + /*GS = 0: 260-k color (64 gray scale), GS = 1: 8 color (2 gray scale) */
  61420. + write_reg(par, 0x0004,0x0000);
  61421. +
  61422. + /* RAM control register */
  61423. + write_reg(par, 0x0005,0x0000); /*Window access 00:Normal, 10:Window */
  61424. +
  61425. + /* Display setting register 2 */
  61426. + write_reg(par, 0x0001,0x0000);
  61427. +
  61428. + /* display setting */
  61429. + write_reg(par, 0x0000,0x0000); /* display on */
  61430. +
  61431. + return 0;
  61432. +}
  61433. +
  61434. +static void set_addr_win(struct fbtft_par *par, int xs, int ys, int xe, int ye)
  61435. +{
  61436. + fbtft_par_dbg(DEBUG_SET_ADDR_WIN, par,
  61437. + "%s(xs=%d, ys=%d, xe=%d, ye=%d)\n", __func__, xs, ys, xe, ye);
  61438. + switch (par->info->var.rotate) {
  61439. + /* R20h = Horizontal GRAM Start Address */
  61440. + /* R21h = Vertical GRAM Start Address */
  61441. + case 0:
  61442. + write_reg(par, 0x0006, xs);
  61443. + write_reg(par, 0x0007, ys);
  61444. + break;
  61445. + case 180:
  61446. + write_reg(par, 0x0006, WIDTH - 1 - xs);
  61447. + write_reg(par, 0x0007, HEIGHT - 1 - ys);
  61448. + break;
  61449. + case 270:
  61450. + write_reg(par, 0x0006, WIDTH - 1 - ys);
  61451. + write_reg(par, 0x0007, xs);
  61452. + break;
  61453. + case 90:
  61454. + write_reg(par, 0x0006, ys);
  61455. + write_reg(par, 0x0007, HEIGHT - 1 - xs);
  61456. + break;
  61457. + }
  61458. +
  61459. + write_reg(par, 0x0e); /* Write Data to GRAM */
  61460. +}
  61461. +
  61462. +static int set_var(struct fbtft_par *par)
  61463. +{
  61464. + fbtft_par_dbg(DEBUG_INIT_DISPLAY, par, "%s()\n", __func__);
  61465. +
  61466. + switch (par->info->var.rotate) {
  61467. + /* AM: GRAM update direction */
  61468. + case 0:
  61469. + write_reg(par, 0x01, 0x0000);
  61470. + write_reg(par, 0x05, 0x0000);
  61471. + break;
  61472. + case 180:
  61473. + write_reg(par, 0x01, 0x00C0);
  61474. + write_reg(par, 0x05, 0x0000);
  61475. + break;
  61476. + case 270:
  61477. + write_reg(par, 0x01, 0x0080);
  61478. + write_reg(par, 0x05, 0x0001);
  61479. + break;
  61480. + case 90:
  61481. + write_reg(par, 0x01, 0x0040);
  61482. + write_reg(par, 0x05, 0x0001);
  61483. + break;
  61484. + }
  61485. +
  61486. + return 0;
  61487. +}
  61488. +
  61489. +static struct fbtft_display display = {
  61490. + .regwidth = 16,
  61491. + .width = WIDTH,
  61492. + .height = HEIGHT,
  61493. + .fbtftops = {
  61494. + .init_display = init_display,
  61495. + .set_addr_win = set_addr_win,
  61496. + .set_var = set_var,
  61497. + },
  61498. +};
  61499. +FBTFT_REGISTER_DRIVER(DRVNAME, "nec,upd161704", &display);
  61500. +
  61501. +MODULE_ALIAS("spi:" DRVNAME);
  61502. +MODULE_ALIAS("platform:" DRVNAME);
  61503. +MODULE_ALIAS("spi:upd161704");
  61504. +MODULE_ALIAS("platform:upd161704");
  61505. +
  61506. +MODULE_DESCRIPTION("FB driver for the uPD161704 LCD Controller");
  61507. +MODULE_AUTHOR("Seong-Woo Kim");
  61508. +MODULE_LICENSE("GPL");
  61509. diff -Nur linux-3.18.14/drivers/staging/fbtft/fb_watterott.c linux-rpi/drivers/staging/fbtft/fb_watterott.c
  61510. --- linux-3.18.14/drivers/staging/fbtft/fb_watterott.c 1969-12-31 18:00:00.000000000 -0600
  61511. +++ linux-rpi/drivers/staging/fbtft/fb_watterott.c 2015-05-31 14:46:12.565660964 -0500
  61512. @@ -0,0 +1,324 @@
  61513. +/*
  61514. + * FB driver for the Watterott LCD Controller
  61515. + *
  61516. + * Copyright (C) 2013 Noralf Tronnes
  61517. + *
  61518. + * This program is free software; you can redistribute it and/or modify
  61519. + * it under the terms of the GNU General Public License as published by
  61520. + * the Free Software Foundation; either version 2 of the License, or
  61521. + * (at your option) any later version.
  61522. + *
  61523. + * This program is distributed in the hope that it will be useful,
  61524. + * but WITHOUT ANY WARRANTY; without even the implied warranty of
  61525. + * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
  61526. + * GNU General Public License for more details.
  61527. + *
  61528. + * You should have received a copy of the GNU General Public License
  61529. + * along with this program; if not, write to the Free Software
  61530. + * Foundation, Inc., 675 Mass Ave, Cambridge, MA 02139, USA.
  61531. + */
  61532. +
  61533. +#include <linux/module.h>
  61534. +#include <linux/kernel.h>
  61535. +#include <linux/init.h>
  61536. +#include <linux/gpio.h>
  61537. +#include <linux/delay.h>
  61538. +
  61539. +#include "fbtft.h"
  61540. +
  61541. +#define DRVNAME "fb_watterott"
  61542. +#define WIDTH 320
  61543. +#define HEIGHT 240
  61544. +#define FPS 5
  61545. +#define TXBUFLEN 1024
  61546. +#define DEFAULT_BRIGHTNESS 50
  61547. +
  61548. +#define CMD_VERSION 0x01
  61549. +#define CMD_LCD_LED 0x10
  61550. +#define CMD_LCD_RESET 0x11
  61551. +#define CMD_LCD_ORIENTATION 0x20
  61552. +#define CMD_LCD_DRAWIMAGE 0x27
  61553. +#define COLOR_RGB323 8
  61554. +#define COLOR_RGB332 9
  61555. +#define COLOR_RGB233 10
  61556. +#define COLOR_RGB565 16
  61557. +
  61558. +
  61559. +static short mode = 565;
  61560. +module_param(mode, short, 0);
  61561. +MODULE_PARM_DESC(mode, "RGB color transfer mode: 332, 565 (default)");
  61562. +
  61563. +static void write_reg8_bus8(struct fbtft_par *par, int len, ...)
  61564. +{
  61565. + va_list args;
  61566. + int i, ret;
  61567. + u8 *buf = par->buf;
  61568. +
  61569. + va_start(args, len);
  61570. + for (i = 0; i < len; i++)
  61571. + *buf++ = (u8)va_arg(args, unsigned int);
  61572. + va_end(args);
  61573. +
  61574. + fbtft_par_dbg_hex(DEBUG_WRITE_REGISTER, par,
  61575. + par->info->device, u8, par->buf, len, "%s: ", __func__);
  61576. +
  61577. + ret = par->fbtftops.write(par, par->buf, len);
  61578. + if (ret < 0) {
  61579. + dev_err(par->info->device,
  61580. + "%s: write() failed and returned %d\n", __func__, ret);
  61581. + return;
  61582. + }
  61583. +}
  61584. +
  61585. +static int write_vmem(struct fbtft_par *par, size_t offset, size_t len)
  61586. +{
  61587. + unsigned start_line, end_line;
  61588. + u16 *vmem16 = (u16 *)(par->info->screen_base + offset);
  61589. + u16 *pos = par->txbuf.buf + 1;
  61590. + u16 *buf16 = par->txbuf.buf + 10;
  61591. + int i, j;
  61592. + int ret = 0;
  61593. +
  61594. + fbtft_par_dbg(DEBUG_WRITE_VMEM, par, "%s()\n", __func__);
  61595. +
  61596. + start_line = offset / par->info->fix.line_length;
  61597. + end_line = start_line + (len / par->info->fix.line_length) - 1;
  61598. +
  61599. + /* Set command header. pos: x, y, w, h */
  61600. + ((u8 *)par->txbuf.buf)[0] = CMD_LCD_DRAWIMAGE;
  61601. + pos[0] = 0;
  61602. + pos[2] = cpu_to_be16(par->info->var.xres);
  61603. + pos[3] = cpu_to_be16(1);
  61604. + ((u8 *)par->txbuf.buf)[9] = COLOR_RGB565;
  61605. +
  61606. + for (i = start_line; i <= end_line; i++) {
  61607. + pos[1] = cpu_to_be16(i);
  61608. + for (j = 0; j < par->info->var.xres; j++)
  61609. + buf16[j] = cpu_to_be16(*vmem16++);
  61610. + ret = par->fbtftops.write(par,
  61611. + par->txbuf.buf, 10 + par->info->fix.line_length);
  61612. + if (ret < 0)
  61613. + return ret;
  61614. + udelay(300);
  61615. + }
  61616. +
  61617. + return 0;
  61618. +}
  61619. +
  61620. +#define RGB565toRGB323(c) (((c&0xE000)>>8) | ((c&0600)>>6) | ((c&0x001C)>>2))
  61621. +#define RGB565toRGB332(c) (((c&0xE000)>>8) | ((c&0700)>>6) | ((c&0x0018)>>3))
  61622. +#define RGB565toRGB233(c) (((c&0xC000)>>8) | ((c&0700)>>5) | ((c&0x001C)>>2))
  61623. +
  61624. +static int write_vmem_8bit(struct fbtft_par *par, size_t offset, size_t len)
  61625. +{
  61626. + unsigned start_line, end_line;
  61627. + u16 *vmem16 = (u16 *)(par->info->screen_base + offset);
  61628. + u16 *pos = par->txbuf.buf + 1;
  61629. + u8 *buf8 = par->txbuf.buf + 10;
  61630. + int i, j;
  61631. + int ret = 0;
  61632. +
  61633. + fbtft_par_dbg(DEBUG_WRITE_VMEM, par, "%s()\n", __func__);
  61634. +
  61635. + start_line = offset / par->info->fix.line_length;
  61636. + end_line = start_line + (len / par->info->fix.line_length) - 1;
  61637. +
  61638. + /* Set command header. pos: x, y, w, h */
  61639. + ((u8 *)par->txbuf.buf)[0] = CMD_LCD_DRAWIMAGE;
  61640. + pos[0] = 0;
  61641. + pos[2] = cpu_to_be16(par->info->var.xres);
  61642. + pos[3] = cpu_to_be16(1);
  61643. + ((u8 *)par->txbuf.buf)[9] = COLOR_RGB332;
  61644. +
  61645. + for (i = start_line; i <= end_line; i++) {
  61646. + pos[1] = cpu_to_be16(i);
  61647. + for (j = 0; j < par->info->var.xres; j++) {
  61648. + buf8[j] = RGB565toRGB332(*vmem16);
  61649. + vmem16++;
  61650. + }
  61651. + ret = par->fbtftops.write(par,
  61652. + par->txbuf.buf, 10 + par->info->var.xres);
  61653. + if (ret < 0)
  61654. + return ret;
  61655. + udelay(700);
  61656. + }
  61657. +
  61658. + return 0;
  61659. +}
  61660. +
  61661. +static unsigned firmware_version(struct fbtft_par *par)
  61662. +{
  61663. + u8 rxbuf[4] = {0, };
  61664. +
  61665. + write_reg(par, CMD_VERSION);
  61666. + par->fbtftops.read(par, rxbuf, 4);
  61667. + if (rxbuf[1] != '.')
  61668. + return 0;
  61669. +
  61670. + return (rxbuf[0] - '0') << 8 | (rxbuf[2] - '0') << 4 | (rxbuf[3] - '0');
  61671. +}
  61672. +
  61673. +static int init_display(struct fbtft_par *par)
  61674. +{
  61675. + int ret;
  61676. + unsigned version;
  61677. + u8 save_mode;
  61678. +
  61679. + fbtft_par_dbg(DEBUG_INIT_DISPLAY, par, "%s()\n", __func__);
  61680. +
  61681. + /* enable SPI interface by having CS and MOSI low during reset */
  61682. + save_mode = par->spi->mode;
  61683. + par->spi->mode |= SPI_CS_HIGH;
  61684. + ret = par->spi->master->setup(par->spi); /* set CS inactive low */
  61685. + if (ret) {
  61686. + dev_err(par->info->device, "Could not set SPI_CS_HIGH\n");
  61687. + return ret;
  61688. + }
  61689. + write_reg(par, 0x00); /* make sure mode is set */
  61690. +
  61691. + mdelay(50);
  61692. + par->fbtftops.reset(par);
  61693. + mdelay(1000);
  61694. + par->spi->mode = save_mode;
  61695. + ret = par->spi->master->setup(par->spi);
  61696. + if (ret) {
  61697. + dev_err(par->info->device, "Could not restore SPI mode\n");
  61698. + return ret;
  61699. + }
  61700. + write_reg(par, 0x00);
  61701. +
  61702. + version = firmware_version(par);
  61703. + fbtft_par_dbg(DEBUG_INIT_DISPLAY, par, "Firmware version: %x.%02x\n",
  61704. + version >> 8, version & 0xFF);
  61705. +
  61706. + if (mode == 332)
  61707. + par->fbtftops.write_vmem = write_vmem_8bit;
  61708. + return 0;
  61709. +}
  61710. +
  61711. +static void set_addr_win(struct fbtft_par *par, int xs, int ys, int xe, int ye)
  61712. +{
  61713. + /* not used on this controller */
  61714. +}
  61715. +
  61716. +static int set_var(struct fbtft_par *par)
  61717. +{
  61718. + u8 rotate;
  61719. +
  61720. + fbtft_par_dbg(DEBUG_INIT_DISPLAY, par, "%s()\n", __func__);
  61721. +
  61722. + /* this controller rotates clock wise */
  61723. + switch (par->info->var.rotate) {
  61724. + case 90:
  61725. + rotate = 27;
  61726. + break;
  61727. + case 180:
  61728. + rotate = 18;
  61729. + break;
  61730. + case 270:
  61731. + rotate = 9;
  61732. + break;
  61733. + default:
  61734. + rotate = 0;
  61735. + }
  61736. + write_reg(par, CMD_LCD_ORIENTATION, rotate);
  61737. +
  61738. + return 0;
  61739. +}
  61740. +
  61741. +static int verify_gpios(struct fbtft_par *par)
  61742. +{
  61743. + if (par->gpio.reset < 0) {
  61744. + dev_err(par->info->device, "Missing 'reset' gpio. Aborting.\n");
  61745. + return -EINVAL;
  61746. + }
  61747. + return 0;
  61748. +}
  61749. +
  61750. +#ifdef CONFIG_FB_BACKLIGHT
  61751. +static int backlight_chip_update_status(struct backlight_device *bd)
  61752. +{
  61753. + struct fbtft_par *par = bl_get_data(bd);
  61754. + int brightness = bd->props.brightness;
  61755. +
  61756. + fbtft_par_dbg(DEBUG_BACKLIGHT, par,
  61757. + "%s: brightness=%d, power=%d, fb_blank=%d\n",
  61758. + __func__, bd->props.brightness, bd->props.power,
  61759. + bd->props.fb_blank);
  61760. +
  61761. + if (bd->props.power != FB_BLANK_UNBLANK)
  61762. + brightness = 0;
  61763. +
  61764. + if (bd->props.fb_blank != FB_BLANK_UNBLANK)
  61765. + brightness = 0;
  61766. +
  61767. + write_reg(par, CMD_LCD_LED, brightness);
  61768. +
  61769. + return 0;
  61770. +}
  61771. +
  61772. +static void register_chip_backlight(struct fbtft_par *par)
  61773. +{
  61774. + struct backlight_device *bd;
  61775. + struct backlight_properties bl_props = { 0, };
  61776. + struct backlight_ops *bl_ops;
  61777. +
  61778. + fbtft_par_dbg(DEBUG_BACKLIGHT, par, "%s()\n", __func__);
  61779. +
  61780. + bl_ops = devm_kzalloc(par->info->device, sizeof(struct backlight_ops),
  61781. + GFP_KERNEL);
  61782. + if (!bl_ops) {
  61783. + dev_err(par->info->device,
  61784. + "%s: could not allocate memory for backlight operations.\n",
  61785. + __func__);
  61786. + return;
  61787. + }
  61788. +
  61789. + bl_ops->update_status = backlight_chip_update_status;
  61790. + bl_props.type = BACKLIGHT_RAW;
  61791. + bl_props.power = FB_BLANK_POWERDOWN;
  61792. + bl_props.max_brightness = 100;
  61793. + bl_props.brightness = DEFAULT_BRIGHTNESS;
  61794. +
  61795. + bd = backlight_device_register(dev_driver_string(par->info->device),
  61796. + par->info->device, par, bl_ops, &bl_props);
  61797. + if (IS_ERR(bd)) {
  61798. + dev_err(par->info->device,
  61799. + "cannot register backlight device (%ld)\n",
  61800. + PTR_ERR(bd));
  61801. + return;
  61802. + }
  61803. + par->info->bl_dev = bd;
  61804. +
  61805. + if (!par->fbtftops.unregister_backlight)
  61806. + par->fbtftops.unregister_backlight = fbtft_unregister_backlight;
  61807. +}
  61808. +#else
  61809. +#define register_chip_backlight NULL
  61810. +#endif
  61811. +
  61812. +
  61813. +static struct fbtft_display display = {
  61814. + .regwidth = 8,
  61815. + .buswidth = 8,
  61816. + .width = WIDTH,
  61817. + .height = HEIGHT,
  61818. + .fps = FPS,
  61819. + .txbuflen = TXBUFLEN,
  61820. + .fbtftops = {
  61821. + .write_register = write_reg8_bus8,
  61822. + .write_vmem = write_vmem,
  61823. + .init_display = init_display,
  61824. + .set_addr_win = set_addr_win,
  61825. + .set_var = set_var,
  61826. + .verify_gpios = verify_gpios,
  61827. + .register_backlight = register_chip_backlight,
  61828. + },
  61829. +};
  61830. +FBTFT_REGISTER_DRIVER(DRVNAME, "watterott,openlcd", &display);
  61831. +
  61832. +MODULE_ALIAS("spi:" DRVNAME);
  61833. +
  61834. +MODULE_DESCRIPTION("FB driver for the Watterott LCD Controller");
  61835. +MODULE_AUTHOR("Noralf Tronnes");
  61836. +MODULE_LICENSE("GPL");
  61837. diff -Nur linux-3.18.14/drivers/staging/fbtft/flexfb.c linux-rpi/drivers/staging/fbtft/flexfb.c
  61838. --- linux-3.18.14/drivers/staging/fbtft/flexfb.c 1969-12-31 18:00:00.000000000 -0600
  61839. +++ linux-rpi/drivers/staging/fbtft/flexfb.c 2015-05-31 14:46:12.565660964 -0500
  61840. @@ -0,0 +1,592 @@
  61841. +/*
  61842. + * Generic FB driver for TFT LCD displays
  61843. + *
  61844. + * Copyright (C) 2013 Noralf Tronnes
  61845. + *
  61846. + * This program is free software; you can redistribute it and/or modify
  61847. + * it under the terms of the GNU General Public License as published by
  61848. + * the Free Software Foundation; either version 2 of the License, or
  61849. + * (at your option) any later version.
  61850. + *
  61851. + * This program is distributed in the hope that it will be useful,
  61852. + * but WITHOUT ANY WARRANTY; without even the implied warranty of
  61853. + * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
  61854. + * GNU General Public License for more details.
  61855. + *
  61856. + * You should have received a copy of the GNU General Public License
  61857. + * along with this program; if not, write to the Free Software
  61858. + * Foundation, Inc., 675 Mass Ave, Cambridge, MA 02139, USA.
  61859. + */
  61860. +
  61861. +#include <linux/module.h>
  61862. +#include <linux/kernel.h>
  61863. +#include <linux/init.h>
  61864. +#include <linux/vmalloc.h>
  61865. +#include <linux/gpio.h>
  61866. +#include <linux/spi/spi.h>
  61867. +#include <linux/delay.h>
  61868. +
  61869. +#include "fbtft.h"
  61870. +
  61871. +#define DRVNAME "flexfb"
  61872. +
  61873. +
  61874. +static char *chip;
  61875. +module_param(chip, charp, 0);
  61876. +MODULE_PARM_DESC(chip, "LCD controller");
  61877. +
  61878. +static unsigned int width;
  61879. +module_param(width, uint, 0);
  61880. +MODULE_PARM_DESC(width, "Display width");
  61881. +
  61882. +static unsigned int height;
  61883. +module_param(height, uint, 0);
  61884. +MODULE_PARM_DESC(height, "Display height");
  61885. +
  61886. +static int init[512];
  61887. +static int init_num;
  61888. +module_param_array(init, int, &init_num, 0);
  61889. +MODULE_PARM_DESC(init, "Init sequence");
  61890. +
  61891. +static unsigned int setaddrwin;
  61892. +module_param(setaddrwin, uint, 0);
  61893. +MODULE_PARM_DESC(setaddrwin, "Which set_addr_win() implementation to use");
  61894. +
  61895. +static unsigned int buswidth = 8;
  61896. +module_param(buswidth, uint, 0);
  61897. +MODULE_PARM_DESC(buswidth, "Width of databus (default: 8)");
  61898. +
  61899. +static unsigned int regwidth = 8;
  61900. +module_param(regwidth, uint, 0);
  61901. +MODULE_PARM_DESC(regwidth, "Width of controller register (default: 8)");
  61902. +
  61903. +static bool nobacklight;
  61904. +module_param(nobacklight, bool, 0);
  61905. +MODULE_PARM_DESC(nobacklight, "Turn off backlight functionality.");
  61906. +
  61907. +static bool latched;
  61908. +module_param(latched, bool, 0);
  61909. +MODULE_PARM_DESC(latched, "Use with latched 16-bit databus");
  61910. +
  61911. +
  61912. +static int *initp;
  61913. +static int initp_num;
  61914. +
  61915. +/* default init sequences */
  61916. +static int st7735r_init[] = { \
  61917. +-1,0x01,-2,150,-1,0x11,-2,500,-1,0xB1,0x01,0x2C,0x2D,-1,0xB2,0x01,0x2C,0x2D,-1,0xB3,0x01,0x2C,0x2D,0x01,0x2C,0x2D, \
  61918. +-1,0xB4,0x07,-1,0xC0,0xA2,0x02,0x84,-1,0xC1,0xC5,-1,0xC2,0x0A,0x00,-1,0xC3,0x8A,0x2A,-1,0xC4,0x8A,0xEE,-1,0xC5,0x0E, \
  61919. +-1,0x20,-1,0x36,0xC0,-1,0x3A,0x05,-1,0xE0,0x0f,0x1a,0x0f,0x18,0x2f,0x28,0x20,0x22,0x1f,0x1b,0x23,0x37,0x00,0x07,0x02,0x10, \
  61920. +-1,0xE1,0x0f,0x1b,0x0f,0x17,0x33,0x2c,0x29,0x2e,0x30,0x30,0x39,0x3f,0x00,0x07,0x03,0x10,-1,0x29,-2,100,-1,0x13,-2,10,-3 };
  61921. +
  61922. +static int ssd1289_init[] = { \
  61923. +-1,0x00,0x0001,-1,0x03,0xA8A4,-1,0x0C,0x0000,-1,0x0D,0x080C,-1,0x0E,0x2B00,-1,0x1E,0x00B7,-1,0x01,0x2B3F,-1,0x02,0x0600, \
  61924. +-1,0x10,0x0000,-1,0x11,0x6070,-1,0x05,0x0000,-1,0x06,0x0000,-1,0x16,0xEF1C,-1,0x17,0x0003,-1,0x07,0x0233,-1,0x0B,0x0000, \
  61925. +-1,0x0F,0x0000,-1,0x41,0x0000,-1,0x42,0x0000,-1,0x48,0x0000,-1,0x49,0x013F,-1,0x4A,0x0000,-1,0x4B,0x0000,-1,0x44,0xEF00, \
  61926. +-1,0x45,0x0000,-1,0x46,0x013F,-1,0x30,0x0707,-1,0x31,0x0204,-1,0x32,0x0204,-1,0x33,0x0502,-1,0x34,0x0507,-1,0x35,0x0204, \
  61927. +-1,0x36,0x0204,-1,0x37,0x0502,-1,0x3A,0x0302,-1,0x3B,0x0302,-1,0x23,0x0000,-1,0x24,0x0000,-1,0x25,0x8000,-1,0x4f,0x0000, \
  61928. +-1,0x4e,0x0000,-1,0x22,-3 };
  61929. +
  61930. +static int hx8340bn_init[] = { \
  61931. +-1,0xC1,0xFF,0x83,0x40,-1,0x11,-2,150,-1,0xCA,0x70,0x00,0xD9,-1,0xB0,0x01,0x11, \
  61932. +-1,0xC9,0x90,0x49,0x10,0x28,0x28,0x10,0x00,0x06,-2,20,-1,0xC2,0x60,0x71,0x01,0x0E,0x05,0x02,0x09,0x31,0x0A, \
  61933. +-1,0xC3,0x67,0x30,0x61,0x17,0x48,0x07,0x05,0x33,-2,10,-1,0xB5,0x35,0x20,0x45,-1,0xB4,0x33,0x25,0x4C,-2,10, \
  61934. +-1,0x3A,0x05,-1,0x29,-2,10,-3 };
  61935. +
  61936. +static int ili9225_init[] = { \
  61937. +-1,0x0001,0x011C,-1,0x0002,0x0100,-1,0x0003,0x1030,-1,0x0008,0x0808,-1,0x000C,0x0000,-1,0x000F,0x0A01,-1,0x0020,0x0000, \
  61938. +-1,0x0021,0x0000,-2,50,-1,0x0010,0x0A00,-1,0x0011,0x1038,-2,50,-1,0x0012,0x1121,-1,0x0013,0x004E,-1,0x0014,0x676F, \
  61939. +-1,0x0030,0x0000,-1,0x0031,0x00DB,-1,0x0032,0x0000,-1,0x0033,0x0000,-1,0x0034,0x00DB,-1,0x0035,0x0000,-1,0x0036,0x00AF, \
  61940. +-1,0x0037,0x0000,-1,0x0038,0x00DB,-1,0x0039,0x0000,-1,0x0050,0x0000,-1,0x0051,0x060A,-1,0x0052,0x0D0A,-1,0x0053,0x0303, \
  61941. +-1,0x0054,0x0A0D,-1,0x0055,0x0A06,-1,0x0056,0x0000,-1,0x0057,0x0303,-1,0x0058,0x0000,-1,0x0059,0x0000,-2,50, \
  61942. +-1,0x0007,0x1017,-2,50,-3 };
  61943. +
  61944. +static int ili9320_init[] = { \
  61945. +-1,0x00E5,0x8000,-1,0x0000,0x0001,-1,0x0001,0x0100,-1,0x0002,0x0700,-1,0x0003,0x1030,-1,0x0004,0x0000,-1,0x0008,0x0202, \
  61946. +-1,0x0009,0x0000,-1,0x000A,0x0000,-1,0x000C,0x0000,-1,0x000D,0x0000,-1,0x000F,0x0000,-1,0x0010,0x0000,-1,0x0011,0x0007, \
  61947. +-1,0x0012,0x0000,-1,0x0013,0x0000,-2,200,-1,0x0010,0x17B0,-1,0x0011,0x0031,-2,50,-1,0x0012,0x0138,-2,50,-1,0x0013,0x1800, \
  61948. +-1,0x0029,0x0008,-2,50,-1,0x0020,0x0000,-1,0x0021,0x0000,-1,0x0030,0x0000,-1,0x0031,0x0505,-1,0x0032,0x0004, \
  61949. +-1,0x0035,0x0006,-1,0x0036,0x0707,-1,0x0037,0x0105,-1,0x0038,0x0002,-1,0x0039,0x0707,-1,0x003C,0x0704,-1,0x003D,0x0807, \
  61950. +-1,0x0050,0x0000,-1,0x0051,0x00EF,-1,0x0052,0x0000,-1,0x0053,0x013F,-1,0x0060,0x2700,-1,0x0061,0x0001,-1,0x006A,0x0000, \
  61951. +-1,0x0080,0x0000,-1,0x0081,0x0000,-1,0x0082,0x0000,-1,0x0083,0x0000,-1,0x0084,0x0000,-1,0x0085,0x0000,-1,0x0090,0x0010, \
  61952. +-1,0x0092,0x0000,-1,0x0093,0x0003,-1,0x0095,0x0110,-1,0x0097,0x0000,-1,0x0098,0x0000,-1,0x0007,0x0173,-3 };
  61953. +
  61954. +static int ili9325_init[] = { \
  61955. +-1,0x00E3,0x3008,-1,0x00E7,0x0012,-1,0x00EF,0x1231,-1,0x0001,0x0100,-1,0x0002,0x0700,-1,0x0003,0x1030,-1,0x0004,0x0000, \
  61956. +-1,0x0008,0x0207,-1,0x0009,0x0000,-1,0x000A,0x0000,-1,0x000C,0x0000,-1,0x000D,0x0000,-1,0x000F,0x0000,-1,0x0010,0x0000, \
  61957. +-1,0x0011,0x0007,-1,0x0012,0x0000,-1,0x0013,0x0000,-2,200,-1,0x0010,0x1690,-1,0x0011,0x0223,-2,50,-1,0x0012,0x000D,-2,50, \
  61958. +-1,0x0013,0x1200,-1,0x0029,0x000A,-1,0x002B,0x000C,-2,50,-1,0x0020,0x0000,-1,0x0021,0x0000,-1,0x0030,0x0000, \
  61959. +-1,0x0031,0x0506,-1,0x0032,0x0104,-1,0x0035,0x0207,-1,0x0036,0x000F,-1,0x0037,0x0306,-1,0x0038,0x0102,-1,0x0039,0x0707, \
  61960. +-1,0x003C,0x0702,-1,0x003D,0x1604,-1,0x0050,0x0000,-1,0x0051,0x00EF,-1,0x0052,0x0000,-1,0x0053,0x013F,-1,0x0060,0xA700, \
  61961. +-1,0x0061,0x0001,-1,0x006A,0x0000,-1,0x0080,0x0000,-1,0x0081,0x0000,-1,0x0082,0x0000,-1,0x0083,0x0000,-1,0x0084,0x0000, \
  61962. +-1,0x0085,0x0000,-1,0x0090,0x0010,-1,0x0092,0x0600,-1,0x0007,0x0133,-3 };
  61963. +
  61964. +static int ili9341_init[] = { \
  61965. +-1,0x28,-2,20,-1,0xCF,0x00,0x83,0x30,-1,0xED,0x64,0x03,0x12,0x81,-1,0xE8,0x85,0x01,0x79, \
  61966. +-1,0xCB,0x39,0x2c,0x00,0x34,0x02,-1,0xF7,0x20,-1,0xEA,0x00,0x00,-1,0xC0,0x26,-1,0xC1,0x11, \
  61967. +-1,0xC5,0x35,0x3E,-1,0xC7,0xBE,-1,0xB1,0x00,0x1B,-1,0xB6,0x0a,0x82,0x27,0x00,-1,0xB7,0x07, \
  61968. +-1,0x3A,0x55,-1,0x36,0x48,-1,0x11,-2,120,-1,0x29,-2,20,-3 };
  61969. +
  61970. +static int ssd1351_init[] = { -1,0xfd,0x12,-1,0xfd,0xb1,-1,0xae,-1,0xb3,0xf1,-1,0xca,0x7f,-1,0xa0,0x74, \
  61971. + -1,0x15,0x00,0x7f,-1,0x75,0x00,0x7f,-1,0xa1,0x00,-1,0xa2,0x00,-1,0xb5,0x00, \
  61972. + -1,0xab,0x01,-1,0xb1,0x32,-1,0xb4,0xa0,0xb5,0x55,-1,0xbb,0x17,-1,0xbe,0x05, \
  61973. + -1,0xc1,0xc8,0x80,0xc8,-1,0xc7,0x0f,-1,0xb6,0x01,-1,0xa6,-1,0xaf,-3 };
  61974. +
  61975. +
  61976. +/* ili9320, ili9325 */
  61977. +static void flexfb_set_addr_win_1(struct fbtft_par *par, int xs, int ys, int xe, int ye)
  61978. +{
  61979. + fbtft_par_dbg(DEBUG_SET_ADDR_WIN, par, "%s(xs=%d, ys=%d, xe=%d, ye=%d)\n", __func__, xs, ys, xe, ye);
  61980. + switch (par->info->var.rotate) {
  61981. + /* R20h = Horizontal GRAM Start Address */
  61982. + /* R21h = Vertical GRAM Start Address */
  61983. + case 0:
  61984. + write_reg(par, 0x0020, xs);
  61985. + write_reg(par, 0x0021, ys);
  61986. + break;
  61987. + case 180:
  61988. + write_reg(par, 0x0020, width - 1 - xs);
  61989. + write_reg(par, 0x0021, height - 1 - ys);
  61990. + break;
  61991. + case 270:
  61992. + write_reg(par, 0x0020, width - 1 - ys);
  61993. + write_reg(par, 0x0021, xs);
  61994. + break;
  61995. + case 90:
  61996. + write_reg(par, 0x0020, ys);
  61997. + write_reg(par, 0x0021, height - 1 - xs);
  61998. + break;
  61999. + }
  62000. + write_reg(par, 0x0022); /* Write Data to GRAM */
  62001. +}
  62002. +
  62003. +/* ssd1289 */
  62004. +static void flexfb_set_addr_win_2(struct fbtft_par *par, int xs, int ys, int xe, int ye)
  62005. +{
  62006. + fbtft_par_dbg(DEBUG_SET_ADDR_WIN, par, "%s(xs=%d, ys=%d, xe=%d, ye=%d)\n", __func__, xs, ys, xe, ye);
  62007. +
  62008. + switch (par->info->var.rotate) {
  62009. + /* R4Eh - Set GDDRAM X address counter */
  62010. + /* R4Fh - Set GDDRAM Y address counter */
  62011. + case 0:
  62012. + write_reg(par, 0x4e, xs);
  62013. + write_reg(par, 0x4f, ys);
  62014. + break;
  62015. + case 180:
  62016. + write_reg(par, 0x4e, par->info->var.xres - 1 - xs);
  62017. + write_reg(par, 0x4f, par->info->var.yres - 1 - ys);
  62018. + break;
  62019. + case 270:
  62020. + write_reg(par, 0x4e, par->info->var.yres - 1 - ys);
  62021. + write_reg(par, 0x4f, xs);
  62022. + break;
  62023. + case 90:
  62024. + write_reg(par, 0x4e, ys);
  62025. + write_reg(par, 0x4f, par->info->var.xres - 1 - xs);
  62026. + break;
  62027. + }
  62028. +
  62029. + /* R22h - RAM data write */
  62030. + write_reg(par, 0x22, 0);
  62031. +}
  62032. +
  62033. +/* ssd1351 */
  62034. +static void set_addr_win_3(struct fbtft_par *par, int xs, int ys, int xe, int ye)
  62035. +{
  62036. + fbtft_par_dbg(DEBUG_SET_ADDR_WIN, par, "%s(xs=%d, ys=%d, xe=%d, ye=%d)\n", __func__, xs, ys, xe, ye);
  62037. +
  62038. + write_reg(par, 0x15, xs, xe);
  62039. + write_reg(par, 0x75, ys, ye);
  62040. + write_reg(par, 0x5C);
  62041. +}
  62042. +
  62043. +static int flexfb_verify_gpios_dc(struct fbtft_par *par)
  62044. +{
  62045. + fbtft_par_dbg(DEBUG_VERIFY_GPIOS, par, "%s()\n", __func__);
  62046. +
  62047. + if (par->gpio.dc < 0) {
  62048. + dev_err(par->info->device, "Missing info about 'dc' gpio. Aborting.\n");
  62049. + return -EINVAL;
  62050. + }
  62051. +
  62052. + return 0;
  62053. +}
  62054. +
  62055. +static int flexfb_verify_gpios_db(struct fbtft_par *par)
  62056. +{
  62057. + int i;
  62058. + int num_db = buswidth;
  62059. +
  62060. + fbtft_par_dbg(DEBUG_VERIFY_GPIOS, par, "%s()\n", __func__);
  62061. +
  62062. + if (par->gpio.dc < 0) {
  62063. + dev_err(par->info->device, "Missing info about 'dc' gpio. Aborting.\n");
  62064. + return -EINVAL;
  62065. + }
  62066. + if (par->gpio.wr < 0) {
  62067. + dev_err(par->info->device, "Missing info about 'wr' gpio. Aborting.\n");
  62068. + return -EINVAL;
  62069. + }
  62070. + if (latched && (par->gpio.latch < 0)) {
  62071. + dev_err(par->info->device, "Missing info about 'latch' gpio. Aborting.\n");
  62072. + return -EINVAL;
  62073. + }
  62074. + if (latched)
  62075. + num_db=buswidth/2;
  62076. + for (i=0;i < num_db;i++) {
  62077. + if (par->gpio.db[i] < 0) {
  62078. + dev_err(par->info->device, "Missing info about 'db%02d' gpio. Aborting.\n", i);
  62079. + return -EINVAL;
  62080. + }
  62081. + }
  62082. +
  62083. + return 0;
  62084. +}
  62085. +
  62086. +static struct fbtft_display flex_display = { };
  62087. +
  62088. +static int flexfb_probe_common(struct spi_device *sdev, struct platform_device *pdev)
  62089. +{
  62090. + struct device *dev;
  62091. + struct fb_info *info;
  62092. + struct fbtft_par *par;
  62093. + int ret;
  62094. +
  62095. + initp = init;
  62096. + initp_num = init_num;
  62097. +
  62098. + if (sdev)
  62099. + dev = &sdev->dev;
  62100. + else
  62101. + dev = &pdev->dev;
  62102. +
  62103. + fbtft_init_dbg(dev, "%s(%s)\n", __func__, sdev ? "'SPI device'" : "'Platform device'");
  62104. +
  62105. + if (chip) {
  62106. +
  62107. + if (!strcmp(chip, "st7735r")) {
  62108. + if (!width)
  62109. + width = 128;
  62110. + if (!height)
  62111. + height = 160;
  62112. + if (init_num == 0) {
  62113. + initp = st7735r_init;
  62114. + initp_num = ARRAY_SIZE(st7735r_init);
  62115. + }
  62116. +
  62117. +
  62118. + } else if (!strcmp(chip, "hx8340bn")) {
  62119. + if (!width)
  62120. + width = 176;
  62121. + if (!height)
  62122. + height = 220;
  62123. + setaddrwin = 0;
  62124. + if (init_num == 0) {
  62125. + initp = hx8340bn_init;
  62126. + initp_num = ARRAY_SIZE(hx8340bn_init);
  62127. + }
  62128. +
  62129. +
  62130. + } else if (!strcmp(chip, "ili9225")) {
  62131. + if (!width)
  62132. + width = 176;
  62133. + if (!height)
  62134. + height = 220;
  62135. + setaddrwin = 0;
  62136. + regwidth = 16;
  62137. + if (init_num == 0) {
  62138. + initp = ili9225_init;
  62139. + initp_num = ARRAY_SIZE(ili9225_init);
  62140. + }
  62141. +
  62142. +
  62143. +
  62144. + } else if (!strcmp(chip, "ili9320")) {
  62145. + if (!width)
  62146. + width = 240;
  62147. + if (!height)
  62148. + height = 320;
  62149. + setaddrwin = 1;
  62150. + regwidth = 16;
  62151. + if (init_num == 0) {
  62152. + initp = ili9320_init;
  62153. + initp_num = ARRAY_SIZE(ili9320_init);
  62154. + }
  62155. +
  62156. +
  62157. + } else if (!strcmp(chip, "ili9325")) {
  62158. + if (!width)
  62159. + width = 240;
  62160. + if (!height)
  62161. + height = 320;
  62162. + setaddrwin = 1;
  62163. + regwidth = 16;
  62164. + if (init_num == 0) {
  62165. + initp = ili9325_init;
  62166. + initp_num = ARRAY_SIZE(ili9325_init);
  62167. + }
  62168. +
  62169. + } else if (!strcmp(chip, "ili9341")) {
  62170. + if (!width)
  62171. + width = 240;
  62172. + if (!height)
  62173. + height = 320;
  62174. + setaddrwin = 0;
  62175. + regwidth = 8;
  62176. + if (init_num == 0) {
  62177. + initp = ili9341_init;
  62178. + initp_num = ARRAY_SIZE(ili9341_init);
  62179. + }
  62180. +
  62181. +
  62182. + } else if (!strcmp(chip, "ssd1289")) {
  62183. + if (!width)
  62184. + width = 240;
  62185. + if (!height)
  62186. + height = 320;
  62187. + setaddrwin = 2;
  62188. + regwidth = 16;
  62189. + if (init_num == 0) {
  62190. + initp = ssd1289_init;
  62191. + initp_num = ARRAY_SIZE(ssd1289_init);
  62192. + }
  62193. +
  62194. +
  62195. +
  62196. + } else if (!strcmp(chip, "ssd1351")) {
  62197. + if (!width)
  62198. + width = 128;
  62199. + if (!height)
  62200. + height = 128;
  62201. + setaddrwin = 3;
  62202. + if (init_num == 0) {
  62203. + initp = ssd1351_init;
  62204. + initp_num = ARRAY_SIZE(ssd1351_init);
  62205. + }
  62206. + } else {
  62207. + dev_err(dev, "chip=%s is not supported\n", chip);
  62208. + return -EINVAL;
  62209. + }
  62210. + }
  62211. +
  62212. + if (width == 0 || height == 0) {
  62213. + dev_err(dev, "argument(s) missing: width and height has to be set.\n");
  62214. + return -EINVAL;
  62215. + }
  62216. + flex_display.width = width;
  62217. + flex_display.height = height;
  62218. + fbtft_init_dbg(dev, "Display resolution: %dx%d\n", width, height);
  62219. + fbtft_init_dbg(dev, "chip = %s\n", chip ? chip : "not set");
  62220. + fbtft_init_dbg(dev, "setaddrwin = %d\n", setaddrwin);
  62221. + fbtft_init_dbg(dev, "regwidth = %d\n", regwidth);
  62222. + fbtft_init_dbg(dev, "buswidth = %d\n", buswidth);
  62223. +
  62224. + info = fbtft_framebuffer_alloc(&flex_display, dev);
  62225. + if (!info)
  62226. + return -ENOMEM;
  62227. +
  62228. + par = info->par;
  62229. + if (sdev)
  62230. + par->spi = sdev;
  62231. + else
  62232. + par->pdev = pdev;
  62233. + if (!par->init_sequence)
  62234. + par->init_sequence = initp;
  62235. + par->fbtftops.init_display = fbtft_init_display;
  62236. +
  62237. + /* registerwrite functions */
  62238. + switch (regwidth) {
  62239. + case 8:
  62240. + par->fbtftops.write_register = fbtft_write_reg8_bus8;
  62241. + break;
  62242. + case 16:
  62243. + par->fbtftops.write_register = fbtft_write_reg16_bus8;
  62244. + break;
  62245. + default:
  62246. + dev_err(dev, "argument 'regwidth': %d is not supported.\n", regwidth);
  62247. + return -EINVAL;
  62248. + }
  62249. +
  62250. + /* bus functions */
  62251. + if (sdev) {
  62252. + par->fbtftops.write = fbtft_write_spi;
  62253. + switch (buswidth) {
  62254. + case 8:
  62255. + par->fbtftops.write_vmem = fbtft_write_vmem16_bus8;
  62256. + if (!par->startbyte)
  62257. + par->fbtftops.verify_gpios = flexfb_verify_gpios_dc;
  62258. + break;
  62259. + case 9:
  62260. + if (regwidth == 16) {
  62261. + dev_err(dev, "argument 'regwidth': %d is not supported with buswidth=%d and SPI.\n", regwidth, buswidth);
  62262. + return -EINVAL;
  62263. + }
  62264. + par->fbtftops.write_register = fbtft_write_reg8_bus9;
  62265. + par->fbtftops.write_vmem = fbtft_write_vmem16_bus9;
  62266. + sdev->bits_per_word=9;
  62267. + ret = sdev->master->setup(sdev);
  62268. + if (ret) {
  62269. + dev_warn(dev,
  62270. + "9-bit SPI not available, emulating using 8-bit.\n");
  62271. + sdev->bits_per_word = 8;
  62272. + ret = sdev->master->setup(sdev);
  62273. + if (ret)
  62274. + goto out_release;
  62275. + /* allocate buffer with room for dc bits */
  62276. + par->extra = devm_kzalloc(par->info->device,
  62277. + par->txbuf.len + (par->txbuf.len / 8) + 8,
  62278. + GFP_KERNEL);
  62279. + if (!par->extra) {
  62280. + ret = -ENOMEM;
  62281. + goto out_release;
  62282. + }
  62283. + par->fbtftops.write = fbtft_write_spi_emulate_9;
  62284. + }
  62285. + break;
  62286. + default:
  62287. + dev_err(dev, "argument 'buswidth': %d is not supported with SPI.\n", buswidth);
  62288. + return -EINVAL;
  62289. + }
  62290. + } else {
  62291. + par->fbtftops.verify_gpios = flexfb_verify_gpios_db;
  62292. + switch (buswidth) {
  62293. + case 8:
  62294. + par->fbtftops.write = fbtft_write_gpio8_wr;
  62295. + par->fbtftops.write_vmem = fbtft_write_vmem16_bus8;
  62296. + break;
  62297. + case 16:
  62298. + par->fbtftops.write_register = fbtft_write_reg16_bus16;
  62299. + if (latched)
  62300. + par->fbtftops.write = fbtft_write_gpio16_wr_latched;
  62301. + else
  62302. + par->fbtftops.write = fbtft_write_gpio16_wr;
  62303. + par->fbtftops.write_vmem = fbtft_write_vmem16_bus16;
  62304. + break;
  62305. + default:
  62306. + dev_err(dev, "argument 'buswidth': %d is not supported with parallel.\n", buswidth);
  62307. + return -EINVAL;
  62308. + }
  62309. + }
  62310. +
  62311. + /* set_addr_win function */
  62312. + switch (setaddrwin) {
  62313. + case 0:
  62314. + /* use default */
  62315. + break;
  62316. + case 1:
  62317. + par->fbtftops.set_addr_win = flexfb_set_addr_win_1;
  62318. + break;
  62319. + case 2:
  62320. + par->fbtftops.set_addr_win = flexfb_set_addr_win_2;
  62321. + break;
  62322. + case 3:
  62323. + par->fbtftops.set_addr_win = set_addr_win_3;
  62324. + break;
  62325. + default:
  62326. + dev_err(dev, "argument 'setaddrwin': unknown value %d.\n", setaddrwin);
  62327. + return -EINVAL;
  62328. + }
  62329. +
  62330. + if (!nobacklight)
  62331. + par->fbtftops.register_backlight = fbtft_register_backlight;
  62332. +
  62333. + ret = fbtft_register_framebuffer(info);
  62334. + if (ret < 0)
  62335. + goto out_release;
  62336. +
  62337. + return 0;
  62338. +
  62339. +out_release:
  62340. + fbtft_framebuffer_release(info);
  62341. +
  62342. + return ret;
  62343. +}
  62344. +
  62345. +static int flexfb_remove_common(struct device *dev, struct fb_info *info)
  62346. +{
  62347. + struct fbtft_par *par;
  62348. +
  62349. + if (!info)
  62350. + return -EINVAL;
  62351. + par = info->par;
  62352. + if (par)
  62353. + fbtft_par_dbg(DEBUG_DRIVER_INIT_FUNCTIONS, par,
  62354. + "%s()\n", __func__);
  62355. + fbtft_unregister_framebuffer(info);
  62356. + fbtft_framebuffer_release(info);
  62357. +
  62358. + return 0;
  62359. +}
  62360. +
  62361. +static int flexfb_probe_spi(struct spi_device *spi)
  62362. +{
  62363. + return flexfb_probe_common(spi, NULL);
  62364. +}
  62365. +
  62366. +static int flexfb_remove_spi(struct spi_device *spi)
  62367. +{
  62368. + struct fb_info *info = spi_get_drvdata(spi);
  62369. +
  62370. + return flexfb_remove_common(&spi->dev, info);
  62371. +}
  62372. +
  62373. +static int flexfb_probe_pdev(struct platform_device *pdev)
  62374. +{
  62375. + return flexfb_probe_common(NULL, pdev);
  62376. +}
  62377. +
  62378. +static int flexfb_remove_pdev(struct platform_device *pdev)
  62379. +{
  62380. + struct fb_info *info = platform_get_drvdata(pdev);
  62381. +
  62382. + return flexfb_remove_common(&pdev->dev, info);
  62383. +}
  62384. +
  62385. +static struct spi_driver flexfb_spi_driver = {
  62386. + .driver = {
  62387. + .name = DRVNAME,
  62388. + .owner = THIS_MODULE,
  62389. + },
  62390. + .probe = flexfb_probe_spi,
  62391. + .remove = flexfb_remove_spi,
  62392. +};
  62393. +
  62394. +static const struct platform_device_id flexfb_platform_ids[] = {
  62395. + { "flexpfb", 0 },
  62396. + { },
  62397. +};
  62398. +
  62399. +static struct platform_driver flexfb_platform_driver = {
  62400. + .driver = {
  62401. + .name = DRVNAME,
  62402. + },
  62403. + .id_table = flexfb_platform_ids,
  62404. + .probe = flexfb_probe_pdev,
  62405. + .remove = flexfb_remove_pdev,
  62406. +};
  62407. +
  62408. +static int __init flexfb_init(void)
  62409. +{
  62410. + int ret, ret2;
  62411. +
  62412. + ret = spi_register_driver(&flexfb_spi_driver);
  62413. + ret2 = platform_driver_register(&flexfb_platform_driver);
  62414. + if (ret < 0)
  62415. + return ret;
  62416. + return ret2;
  62417. +}
  62418. +
  62419. +static void __exit flexfb_exit(void)
  62420. +{
  62421. + spi_unregister_driver(&flexfb_spi_driver);
  62422. + platform_driver_unregister(&flexfb_platform_driver);
  62423. +}
  62424. +
  62425. +/* ------------------------------------------------------------------------- */
  62426. +
  62427. +module_init(flexfb_init);
  62428. +module_exit(flexfb_exit);
  62429. +
  62430. +MODULE_DESCRIPTION("Generic FB driver for TFT LCD displays");
  62431. +MODULE_AUTHOR("Noralf Tronnes");
  62432. +MODULE_LICENSE("GPL");
  62433. diff -Nur linux-3.18.14/drivers/staging/fbtft/Kconfig linux-rpi/drivers/staging/fbtft/Kconfig
  62434. --- linux-3.18.14/drivers/staging/fbtft/Kconfig 1969-12-31 18:00:00.000000000 -0600
  62435. +++ linux-rpi/drivers/staging/fbtft/Kconfig 2015-05-31 14:46:12.565660964 -0500
  62436. @@ -0,0 +1,169 @@
  62437. +menuconfig FB_TFT
  62438. + tristate "Support for small TFT LCD display modules"
  62439. + depends on FB && SPI && GPIOLIB
  62440. + select FB_SYS_FILLRECT
  62441. + select FB_SYS_COPYAREA
  62442. + select FB_SYS_IMAGEBLIT
  62443. + select FB_SYS_FOPS
  62444. + select FB_DEFERRED_IO
  62445. + select FB_BACKLIGHT
  62446. +
  62447. +config FB_TFT_AGM1264K_FL
  62448. + tristate "FB driver for the AGM1264K-FL LCD display"
  62449. + depends on FB_TFT
  62450. + help
  62451. + Framebuffer support for the AGM1264K-FL LCD display (two Samsung KS0108 compatable chips)
  62452. +
  62453. +config FB_TFT_BD663474
  62454. + tristate "FB driver for the BD663474 LCD Controller"
  62455. + depends on FB_TFT
  62456. + help
  62457. + Generic Framebuffer support for BD663474
  62458. +
  62459. +config FB_TFT_HX8340BN
  62460. + tristate "FB driver for the HX8340BN LCD Controller"
  62461. + depends on FB_TFT
  62462. + help
  62463. + Generic Framebuffer support for HX8340BN
  62464. +
  62465. +config FB_TFT_HX8347D
  62466. + tristate "FB driver for the HX8347D LCD Controller"
  62467. + depends on FB_TFT
  62468. + help
  62469. + Generic Framebuffer support for HX8347D
  62470. +
  62471. +config FB_TFT_HX8353D
  62472. + tristate "FB driver for the HX8353D LCD Controller"
  62473. + depends on FB_TFT
  62474. + help
  62475. + Generic Framebuffer support for HX8353D
  62476. +
  62477. +config FB_TFT_ILI9320
  62478. + tristate "FB driver for the ILI9320 LCD Controller"
  62479. + depends on FB_TFT
  62480. + help
  62481. + Generic Framebuffer support for ILI9320
  62482. +
  62483. +config FB_TFT_ILI9325
  62484. + tristate "FB driver for the ILI9325 LCD Controller"
  62485. + depends on FB_TFT
  62486. + help
  62487. + Generic Framebuffer support for ILI9325
  62488. +
  62489. +config FB_TFT_ILI9340
  62490. + tristate "FB driver for the ILI9340 LCD Controller"
  62491. + depends on FB_TFT
  62492. + help
  62493. + Generic Framebuffer support for ILI9340
  62494. +
  62495. +config FB_TFT_ILI9341
  62496. + tristate "FB driver for the ILI9341 LCD Controller"
  62497. + depends on FB_TFT
  62498. + help
  62499. + Generic Framebuffer support for ILI9341
  62500. +
  62501. +config FB_TFT_ILI9481
  62502. + tristate "FB driver for the ILI9481 LCD Controller"
  62503. + depends on FB_TFT
  62504. + help
  62505. + Generic Framebuffer support for ILI9481
  62506. +
  62507. +config FB_TFT_ILI9486
  62508. + tristate "FB driver for the ILI9486 LCD Controller"
  62509. + depends on FB_TFT
  62510. + help
  62511. + Generic Framebuffer support for ILI9486
  62512. +
  62513. +config FB_TFT_PCD8544
  62514. + tristate "FB driver for the PCD8544 LCD Controller"
  62515. + depends on FB_TFT
  62516. + help
  62517. + Generic Framebuffer support for PCD8544
  62518. +
  62519. +config FB_TFT_RA8875
  62520. + tristate "FB driver for the RA8875 LCD Controller"
  62521. + depends on FB_TFT
  62522. + help
  62523. + Generic Framebuffer support for RA8875
  62524. +
  62525. +config FB_TFT_S6D02A1
  62526. + tristate "FB driver for the S6D02A1 LCD Controller"
  62527. + depends on FB_TFT
  62528. + help
  62529. + Generic Framebuffer support for S6D02A1
  62530. +
  62531. +config FB_TFT_S6D1121
  62532. + tristate "FB driver for the S6D1211 LCD Controller"
  62533. + depends on FB_TFT
  62534. + help
  62535. + Generic Framebuffer support for S6D1121
  62536. +
  62537. +config FB_TFT_SSD1289
  62538. + tristate "FB driver for the SSD1289 LCD Controller"
  62539. + depends on FB_TFT
  62540. + help
  62541. + Framebuffer support for SSD1289
  62542. +
  62543. +config FB_TFT_SSD1306
  62544. + tristate "FB driver for the SSD1306 OLED Controller"
  62545. + depends on FB_TFT
  62546. + help
  62547. + Framebuffer support for SSD1306
  62548. +
  62549. +config FB_TFT_SSD1331
  62550. + tristate "FB driver for the SSD1331 LCD Controller"
  62551. + depends on FB_TFT
  62552. + help
  62553. + Framebuffer support for SSD1331
  62554. +
  62555. +config FB_TFT_SSD1351
  62556. + tristate "FB driver for the SSD1351 LCD Controller"
  62557. + depends on FB_TFT
  62558. + help
  62559. + Framebuffer support for SSD1351
  62560. +
  62561. +config FB_TFT_ST7735R
  62562. + tristate "FB driver for the ST7735R LCD Controller"
  62563. + depends on FB_TFT
  62564. + help
  62565. + Generic Framebuffer support for ST7735R
  62566. +
  62567. +config FB_TFT_TINYLCD
  62568. + tristate "FB driver for tinylcd.com display"
  62569. + depends on FB_TFT
  62570. + help
  62571. + Custom Framebuffer support for tinylcd.com display
  62572. +
  62573. +config FB_TFT_TLS8204
  62574. + tristate "FB driver for the TLS8204 LCD Controller"
  62575. + depends on FB_TFT
  62576. + help
  62577. + Generic Framebuffer support for TLS8204
  62578. +
  62579. +config FB_TFT_UC1701
  62580. + tristate "FB driver for the UC1701 LCD Controller"
  62581. + depends on FB_TFT
  62582. + help
  62583. + Generic Framebuffer support for UC1701
  62584. +
  62585. +config FB_TFT_UPD161704
  62586. + tristate "FB driver for the uPD161704 LCD Controller"
  62587. + depends on FB_TFT
  62588. + help
  62589. + Generic Framebuffer support for uPD161704
  62590. +
  62591. +config FB_TFT_WATTEROTT
  62592. + tristate "FB driver for the WATTEROTT LCD Controller"
  62593. + depends on FB_TFT
  62594. + help
  62595. + Generic Framebuffer support for WATTEROTT
  62596. +
  62597. +config FB_FLEX
  62598. + tristate "Generic FB driver for TFT LCD displays"
  62599. + depends on FB_TFT
  62600. + help
  62601. + Generic Framebuffer support for TFT LCD displays.
  62602. +
  62603. +config FB_TFT_FBTFT_DEVICE
  62604. + tristate "Module to for adding FBTFT devices"
  62605. + depends on FB_TFT
  62606. diff -Nur linux-3.18.14/drivers/staging/fbtft/Makefile linux-rpi/drivers/staging/fbtft/Makefile
  62607. --- linux-3.18.14/drivers/staging/fbtft/Makefile 1969-12-31 18:00:00.000000000 -0600
  62608. +++ linux-rpi/drivers/staging/fbtft/Makefile 2015-05-31 14:46:12.565660964 -0500
  62609. @@ -0,0 +1,34 @@
  62610. +# Core module
  62611. +obj-$(CONFIG_FB_TFT) += fbtft.o
  62612. +fbtft-y += fbtft-core.o fbtft-sysfs.o fbtft-bus.o fbtft-io.o
  62613. +
  62614. +# drivers
  62615. +obj-$(CONFIG_FB_TFT_AGM1264K_FL) += fb_agm1264k-fl.o
  62616. +obj-$(CONFIG_FB_TFT_BD663474) += fb_bd663474.o
  62617. +obj-$(CONFIG_FB_TFT_HX8340BN) += fb_hx8340bn.o
  62618. +obj-$(CONFIG_FB_TFT_HX8347D) += fb_hx8347d.o
  62619. +obj-$(CONFIG_FB_TFT_HX8353D) += fb_hx8353d.o
  62620. +obj-$(CONFIG_FB_TFT_ILI9320) += fb_ili9320.o
  62621. +obj-$(CONFIG_FB_TFT_ILI9325) += fb_ili9325.o
  62622. +obj-$(CONFIG_FB_TFT_ILI9340) += fb_ili9340.o
  62623. +obj-$(CONFIG_FB_TFT_ILI9341) += fb_ili9341.o
  62624. +obj-$(CONFIG_FB_TFT_ILI9481) += fb_ili9481.o
  62625. +obj-$(CONFIG_FB_TFT_ILI9486) += fb_ili9486.o
  62626. +obj-$(CONFIG_FB_TFT_PCD8544) += fb_pcd8544.o
  62627. +obj-$(CONFIG_FB_TFT_RA8875) += fb_ra8875.o
  62628. +obj-$(CONFIG_FB_TFT_S6D02A1) += fb_s6d02a1.o
  62629. +obj-$(CONFIG_FB_TFT_S6D1121) += fb_s6d1121.o
  62630. +obj-$(CONFIG_FB_TFT_SSD1289) += fb_ssd1289.o
  62631. +obj-$(CONFIG_FB_TFT_SSD1306) += fb_ssd1306.o
  62632. +obj-$(CONFIG_FB_TFT_SSD1331) += fb_ssd1331.o
  62633. +obj-$(CONFIG_FB_TFT_SSD1351) += fb_ssd1351.o
  62634. +obj-$(CONFIG_FB_TFT_ST7735R) += fb_st7735r.o
  62635. +obj-$(CONFIG_FB_TFT_TINYLCD) += fb_tinylcd.o
  62636. +obj-$(CONFIG_FB_TFT_TLS8204) += fb_tls8204.o
  62637. +obj-$(CONFIG_FB_TFT_UC1701) += fb_uc1701.o
  62638. +obj-$(CONFIG_FB_TFT_UPD161704) += fb_upd161704.o
  62639. +obj-$(CONFIG_FB_TFT_WATTEROTT) += fb_watterott.o
  62640. +obj-$(CONFIG_FB_FLEX) += flexfb.o
  62641. +
  62642. +# Device modules
  62643. +obj-$(CONFIG_FB_TFT_FBTFT_DEVICE) += fbtft_device.o
  62644. diff -Nur linux-3.18.14/drivers/staging/fbtft/README linux-rpi/drivers/staging/fbtft/README
  62645. --- linux-3.18.14/drivers/staging/fbtft/README 1969-12-31 18:00:00.000000000 -0600
  62646. +++ linux-rpi/drivers/staging/fbtft/README 2015-05-31 14:46:12.565660964 -0500
  62647. @@ -0,0 +1,32 @@
  62648. + FBTFT
  62649. +=========
  62650. +
  62651. +Linux Framebuffer drivers for small TFT LCD display modules.
  62652. +The module 'fbtft' makes writing drivers for some of these displays very easy.
  62653. +
  62654. +Development is done on a Raspberry Pi running the Raspbian "wheezy" distribution.
  62655. +
  62656. +INSTALLATION
  62657. + Download kernel sources
  62658. +
  62659. + From Linux 3.15
  62660. + cd drivers/video/fbdev/fbtft
  62661. + git clone https://github.com/notro/fbtft.git
  62662. +
  62663. + Add to drivers/video/fbdev/Kconfig: source "drivers/video/fbdev/fbtft/Kconfig"
  62664. + Add to drivers/video/fbdev/Makefile: obj-y += fbtft/
  62665. +
  62666. + Before Linux 3.15
  62667. + cd drivers/video
  62668. + git clone https://github.com/notro/fbtft.git
  62669. +
  62670. + Add to drivers/video/Kconfig: source "drivers/video/fbtft/Kconfig"
  62671. + Add to drivers/video/Makefile: obj-y += fbtft/
  62672. +
  62673. + Enable driver(s) in menuconfig and build the kernel
  62674. +
  62675. +
  62676. +See wiki for more information: https://github.com/notro/fbtft/wiki
  62677. +
  62678. +
  62679. +Source: https://github.com/notro/fbtft/
  62680. diff -Nur linux-3.18.14/drivers/staging/Kconfig linux-rpi/drivers/staging/Kconfig
  62681. --- linux-3.18.14/drivers/staging/Kconfig 2015-05-20 10:04:50.000000000 -0500
  62682. +++ linux-rpi/drivers/staging/Kconfig 2015-05-31 14:46:12.505660965 -0500
  62683. @@ -108,4 +108,6 @@
  62684. source "drivers/staging/unisys/Kconfig"
  62685. +source "drivers/staging/fbtft/Kconfig"
  62686. +
  62687. endif # STAGING
  62688. diff -Nur linux-3.18.14/drivers/staging/Makefile linux-rpi/drivers/staging/Makefile
  62689. --- linux-3.18.14/drivers/staging/Makefile 2015-05-20 10:04:50.000000000 -0500
  62690. +++ linux-rpi/drivers/staging/Makefile 2015-05-31 14:46:12.505660965 -0500
  62691. @@ -46,3 +46,4 @@
  62692. obj-$(CONFIG_GS_FPGABOOT) += gs_fpgaboot/
  62693. obj-$(CONFIG_CRYPTO_SKEIN) += skein/
  62694. obj-$(CONFIG_UNISYSSPAR) += unisys/
  62695. +obj-$(CONFIG_FB_TFT) += fbtft/
  62696. diff -Nur linux-3.18.14/drivers/staging/media/lirc/Kconfig linux-rpi/drivers/staging/media/lirc/Kconfig
  62697. --- linux-3.18.14/drivers/staging/media/lirc/Kconfig 2015-05-20 10:04:50.000000000 -0500
  62698. +++ linux-rpi/drivers/staging/media/lirc/Kconfig 2015-05-31 14:46:12.665660964 -0500
  62699. @@ -38,6 +38,12 @@
  62700. help
  62701. Driver for Homebrew Parallel Port Receivers
  62702. +config LIRC_RPI
  62703. + tristate "Homebrew GPIO Port Receiver/Transmitter for the RaspberryPi"
  62704. + depends on LIRC
  62705. + help
  62706. + Driver for Homebrew GPIO Port Receiver/Transmitter for the RaspberryPi
  62707. +
  62708. config LIRC_SASEM
  62709. tristate "Sasem USB IR Remote"
  62710. depends on LIRC && USB
  62711. diff -Nur linux-3.18.14/drivers/staging/media/lirc/lirc_rpi.c linux-rpi/drivers/staging/media/lirc/lirc_rpi.c
  62712. --- linux-3.18.14/drivers/staging/media/lirc/lirc_rpi.c 1969-12-31 18:00:00.000000000 -0600
  62713. +++ linux-rpi/drivers/staging/media/lirc/lirc_rpi.c 2015-05-31 14:46:12.665660964 -0500
  62714. @@ -0,0 +1,765 @@
  62715. +/*
  62716. + * lirc_rpi.c
  62717. + *
  62718. + * lirc_rpi - Device driver that records pulse- and pause-lengths
  62719. + * (space-lengths) (just like the lirc_serial driver does)
  62720. + * between GPIO interrupt events on the Raspberry Pi.
  62721. + * Lots of code has been taken from the lirc_serial module,
  62722. + * so I would like say thanks to the authors.
  62723. + *
  62724. + * Copyright (C) 2012 Aron Robert Szabo <aron@reon.hu>,
  62725. + * Michael Bishop <cleverca22@gmail.com>
  62726. + * This program is free software; you can redistribute it and/or modify
  62727. + * it under the terms of the GNU General Public License as published by
  62728. + * the Free Software Foundation; either version 2 of the License, or
  62729. + * (at your option) any later version.
  62730. + *
  62731. + * This program is distributed in the hope that it will be useful,
  62732. + * but WITHOUT ANY WARRANTY; without even the implied warranty of
  62733. + * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
  62734. + * GNU General Public License for more details.
  62735. + *
  62736. + * You should have received a copy of the GNU General Public License
  62737. + * along with this program; if not, write to the Free Software
  62738. + * Foundation, Inc., 59 Temple Place, Suite 330, Boston, MA 02111-1307 USA
  62739. + */
  62740. +
  62741. +#include <linux/module.h>
  62742. +#include <linux/errno.h>
  62743. +#include <linux/interrupt.h>
  62744. +#include <linux/sched.h>
  62745. +#include <linux/kernel.h>
  62746. +#include <linux/time.h>
  62747. +#include <linux/timex.h>
  62748. +#include <linux/timekeeping.h>
  62749. +#include <linux/string.h>
  62750. +#include <linux/delay.h>
  62751. +#include <linux/platform_device.h>
  62752. +#include <linux/irq.h>
  62753. +#include <linux/spinlock.h>
  62754. +#include <media/lirc.h>
  62755. +#include <media/lirc_dev.h>
  62756. +#include <mach/gpio.h>
  62757. +#include <linux/gpio.h>
  62758. +#include <linux/of_platform.h>
  62759. +
  62760. +#include <linux/platform_data/bcm2708.h>
  62761. +
  62762. +#define LIRC_DRIVER_NAME "lirc_rpi"
  62763. +#define RBUF_LEN 256
  62764. +#define LIRC_TRANSMITTER_LATENCY 50
  62765. +
  62766. +#ifndef MAX_UDELAY_MS
  62767. +#define MAX_UDELAY_US 5000
  62768. +#else
  62769. +#define MAX_UDELAY_US (MAX_UDELAY_MS*1000)
  62770. +#endif
  62771. +
  62772. +#define dprintk(fmt, args...) \
  62773. + do { \
  62774. + if (debug) \
  62775. + printk(KERN_DEBUG LIRC_DRIVER_NAME ": " \
  62776. + fmt, ## args); \
  62777. + } while (0)
  62778. +
  62779. +/* module parameters */
  62780. +
  62781. +/* set the default GPIO input pin */
  62782. +static int gpio_in_pin = 18;
  62783. +/* set the default pull behaviour for input pin */
  62784. +static int gpio_in_pull = BCM2708_PULL_DOWN;
  62785. +/* set the default GPIO output pin */
  62786. +static int gpio_out_pin = 17;
  62787. +/* enable debugging messages */
  62788. +static bool debug;
  62789. +/* -1 = auto, 0 = active high, 1 = active low */
  62790. +static int sense = -1;
  62791. +/* use softcarrier by default */
  62792. +static bool softcarrier = 1;
  62793. +/* 0 = do not invert output, 1 = invert output */
  62794. +static bool invert = 0;
  62795. +
  62796. +struct gpio_chip *gpiochip;
  62797. +static int irq_num;
  62798. +
  62799. +/* forward declarations */
  62800. +static long send_pulse(unsigned long length);
  62801. +static void send_space(long length);
  62802. +static void lirc_rpi_exit(void);
  62803. +
  62804. +static struct platform_device *lirc_rpi_dev;
  62805. +static struct timeval lasttv = { 0, 0 };
  62806. +static struct lirc_buffer rbuf;
  62807. +static spinlock_t lock;
  62808. +
  62809. +/* initialized/set in init_timing_params() */
  62810. +static unsigned int freq = 38000;
  62811. +static unsigned int duty_cycle = 50;
  62812. +static unsigned long period;
  62813. +static unsigned long pulse_width;
  62814. +static unsigned long space_width;
  62815. +
  62816. +static void safe_udelay(unsigned long usecs)
  62817. +{
  62818. + while (usecs > MAX_UDELAY_US) {
  62819. + udelay(MAX_UDELAY_US);
  62820. + usecs -= MAX_UDELAY_US;
  62821. + }
  62822. + udelay(usecs);
  62823. +}
  62824. +
  62825. +static unsigned long read_current_us(void)
  62826. +{
  62827. + struct timespec now;
  62828. + getnstimeofday(&now);
  62829. + return (now.tv_sec * 1000000) + (now.tv_nsec/1000);
  62830. +}
  62831. +
  62832. +static int init_timing_params(unsigned int new_duty_cycle,
  62833. + unsigned int new_freq)
  62834. +{
  62835. + if (1000 * 1000000L / new_freq * new_duty_cycle / 100 <=
  62836. + LIRC_TRANSMITTER_LATENCY)
  62837. + return -EINVAL;
  62838. + if (1000 * 1000000L / new_freq * (100 - new_duty_cycle) / 100 <=
  62839. + LIRC_TRANSMITTER_LATENCY)
  62840. + return -EINVAL;
  62841. + duty_cycle = new_duty_cycle;
  62842. + freq = new_freq;
  62843. + period = 1000 * 1000000L / freq;
  62844. + pulse_width = period * duty_cycle / 100;
  62845. + space_width = period - pulse_width;
  62846. + dprintk("in init_timing_params, freq=%d pulse=%ld, "
  62847. + "space=%ld\n", freq, pulse_width, space_width);
  62848. + return 0;
  62849. +}
  62850. +
  62851. +static long send_pulse_softcarrier(unsigned long length)
  62852. +{
  62853. + int flag;
  62854. + unsigned long actual, target;
  62855. + unsigned long actual_us, initial_us, target_us;
  62856. +
  62857. + length *= 1000;
  62858. +
  62859. + actual = 0; target = 0; flag = 0;
  62860. + actual_us = read_current_us();
  62861. +
  62862. + while (actual < length) {
  62863. + if (flag) {
  62864. + gpiochip->set(gpiochip, gpio_out_pin, invert);
  62865. + target += space_width;
  62866. + } else {
  62867. + gpiochip->set(gpiochip, gpio_out_pin, !invert);
  62868. + target += pulse_width;
  62869. + }
  62870. + initial_us = actual_us;
  62871. + target_us = actual_us + (target - actual) / 1000;
  62872. + /*
  62873. + * Note - we've checked in ioctl that the pulse/space
  62874. + * widths are big enough so that d is > 0
  62875. + */
  62876. + if ((int)(target_us - actual_us) > 0)
  62877. + udelay(target_us - actual_us);
  62878. + actual_us = read_current_us();
  62879. + actual += (actual_us - initial_us) * 1000;
  62880. + flag = !flag;
  62881. + }
  62882. + return (actual-length) / 1000;
  62883. +}
  62884. +
  62885. +static long send_pulse(unsigned long length)
  62886. +{
  62887. + if (length <= 0)
  62888. + return 0;
  62889. +
  62890. + if (softcarrier) {
  62891. + return send_pulse_softcarrier(length);
  62892. + } else {
  62893. + gpiochip->set(gpiochip, gpio_out_pin, !invert);
  62894. + safe_udelay(length);
  62895. + return 0;
  62896. + }
  62897. +}
  62898. +
  62899. +static void send_space(long length)
  62900. +{
  62901. + gpiochip->set(gpiochip, gpio_out_pin, invert);
  62902. + if (length <= 0)
  62903. + return;
  62904. + safe_udelay(length);
  62905. +}
  62906. +
  62907. +static void rbwrite(int l)
  62908. +{
  62909. + if (lirc_buffer_full(&rbuf)) {
  62910. + /* no new signals will be accepted */
  62911. + dprintk("Buffer overrun\n");
  62912. + return;
  62913. + }
  62914. + lirc_buffer_write(&rbuf, (void *)&l);
  62915. +}
  62916. +
  62917. +static void frbwrite(int l)
  62918. +{
  62919. + /* simple noise filter */
  62920. + static int pulse, space;
  62921. + static unsigned int ptr;
  62922. +
  62923. + if (ptr > 0 && (l & PULSE_BIT)) {
  62924. + pulse += l & PULSE_MASK;
  62925. + if (pulse > 250) {
  62926. + rbwrite(space);
  62927. + rbwrite(pulse | PULSE_BIT);
  62928. + ptr = 0;
  62929. + pulse = 0;
  62930. + }
  62931. + return;
  62932. + }
  62933. + if (!(l & PULSE_BIT)) {
  62934. + if (ptr == 0) {
  62935. + if (l > 20000) {
  62936. + space = l;
  62937. + ptr++;
  62938. + return;
  62939. + }
  62940. + } else {
  62941. + if (l > 20000) {
  62942. + space += pulse;
  62943. + if (space > PULSE_MASK)
  62944. + space = PULSE_MASK;
  62945. + space += l;
  62946. + if (space > PULSE_MASK)
  62947. + space = PULSE_MASK;
  62948. + pulse = 0;
  62949. + return;
  62950. + }
  62951. + rbwrite(space);
  62952. + rbwrite(pulse | PULSE_BIT);
  62953. + ptr = 0;
  62954. + pulse = 0;
  62955. + }
  62956. + }
  62957. + rbwrite(l);
  62958. +}
  62959. +
  62960. +static irqreturn_t irq_handler(int i, void *blah, struct pt_regs *regs)
  62961. +{
  62962. + struct timeval tv;
  62963. + long deltv;
  62964. + int data;
  62965. + int signal;
  62966. +
  62967. + /* use the GPIO signal level */
  62968. + signal = gpiochip->get(gpiochip, gpio_in_pin);
  62969. +
  62970. + if (sense != -1) {
  62971. + /* get current time */
  62972. + do_gettimeofday(&tv);
  62973. +
  62974. + /* calc time since last interrupt in microseconds */
  62975. + deltv = tv.tv_sec-lasttv.tv_sec;
  62976. + if (tv.tv_sec < lasttv.tv_sec ||
  62977. + (tv.tv_sec == lasttv.tv_sec &&
  62978. + tv.tv_usec < lasttv.tv_usec)) {
  62979. + printk(KERN_WARNING LIRC_DRIVER_NAME
  62980. + ": AIEEEE: your clock just jumped backwards\n");
  62981. + printk(KERN_WARNING LIRC_DRIVER_NAME
  62982. + ": %d %d %lx %lx %lx %lx\n", signal, sense,
  62983. + tv.tv_sec, lasttv.tv_sec,
  62984. + tv.tv_usec, lasttv.tv_usec);
  62985. + data = PULSE_MASK;
  62986. + } else if (deltv > 15) {
  62987. + data = PULSE_MASK; /* really long time */
  62988. + if (!(signal^sense)) {
  62989. + /* sanity check */
  62990. + printk(KERN_WARNING LIRC_DRIVER_NAME
  62991. + ": AIEEEE: %d %d %lx %lx %lx %lx\n",
  62992. + signal, sense, tv.tv_sec, lasttv.tv_sec,
  62993. + tv.tv_usec, lasttv.tv_usec);
  62994. + /*
  62995. + * detecting pulse while this
  62996. + * MUST be a space!
  62997. + */
  62998. + sense = sense ? 0 : 1;
  62999. + }
  63000. + } else {
  63001. + data = (int) (deltv*1000000 +
  63002. + (tv.tv_usec - lasttv.tv_usec));
  63003. + }
  63004. + frbwrite(signal^sense ? data : (data|PULSE_BIT));
  63005. + lasttv = tv;
  63006. + wake_up_interruptible(&rbuf.wait_poll);
  63007. + }
  63008. +
  63009. + return IRQ_HANDLED;
  63010. +}
  63011. +
  63012. +static int is_right_chip(struct gpio_chip *chip, void *data)
  63013. +{
  63014. + dprintk("is_right_chip %s %d\n", chip->label, strcmp(data, chip->label));
  63015. +
  63016. + if (strcmp(data, chip->label) == 0)
  63017. + return 1;
  63018. + return 0;
  63019. +}
  63020. +
  63021. +static inline int read_bool_property(const struct device_node *np,
  63022. + const char *propname,
  63023. + bool *out_value)
  63024. +{
  63025. + u32 value = 0;
  63026. + int err = of_property_read_u32(np, propname, &value);
  63027. + if (err == 0)
  63028. + *out_value = (value != 0);
  63029. + return err;
  63030. +}
  63031. +
  63032. +static void read_pin_settings(struct device_node *node)
  63033. +{
  63034. + u32 pin;
  63035. + int index;
  63036. +
  63037. + for (index = 0;
  63038. + of_property_read_u32_index(
  63039. + node,
  63040. + "brcm,pins",
  63041. + index,
  63042. + &pin) == 0;
  63043. + index++) {
  63044. + u32 function;
  63045. + int err;
  63046. + err = of_property_read_u32_index(
  63047. + node,
  63048. + "brcm,function",
  63049. + index,
  63050. + &function);
  63051. + if (err == 0) {
  63052. + if (function == 1) /* Output */
  63053. + gpio_out_pin = pin;
  63054. + else if (function == 0) /* Input */
  63055. + gpio_in_pin = pin;
  63056. + }
  63057. + }
  63058. +}
  63059. +
  63060. +static int init_port(void)
  63061. +{
  63062. + int i, nlow, nhigh, ret;
  63063. + struct device_node *node;
  63064. +
  63065. + node = lirc_rpi_dev->dev.of_node;
  63066. +
  63067. + gpiochip = gpiochip_find("bcm2708_gpio", is_right_chip);
  63068. +
  63069. + /*
  63070. + * Because of the lack of a setpull function, only support
  63071. + * pinctrl-bcm2835 if using device tree.
  63072. + */
  63073. + if (!gpiochip && node)
  63074. + gpiochip = gpiochip_find("pinctrl-bcm2835", is_right_chip);
  63075. +
  63076. + if (!gpiochip) {
  63077. + pr_err(LIRC_DRIVER_NAME ": gpio chip not found!\n");
  63078. + return -ENODEV;
  63079. + }
  63080. +
  63081. + if (node) {
  63082. + struct device_node *pins_node;
  63083. +
  63084. + pins_node = of_parse_phandle(node, "pinctrl-0", 0);
  63085. + if (!pins_node) {
  63086. + printk(KERN_ERR LIRC_DRIVER_NAME
  63087. + ": pinctrl settings not found!\n");
  63088. + ret = -EINVAL;
  63089. + goto exit_init_port;
  63090. + }
  63091. +
  63092. + read_pin_settings(pins_node);
  63093. +
  63094. + of_property_read_u32(node, "rpi,sense", &sense);
  63095. +
  63096. + read_bool_property(node, "rpi,softcarrier", &softcarrier);
  63097. +
  63098. + read_bool_property(node, "rpi,invert", &invert);
  63099. +
  63100. + read_bool_property(node, "rpi,debug", &debug);
  63101. +
  63102. + }
  63103. + else
  63104. + {
  63105. + if (gpio_in_pin >= BCM2708_NR_GPIOS ||
  63106. + gpio_out_pin >= BCM2708_NR_GPIOS) {
  63107. + ret = -EINVAL;
  63108. + printk(KERN_ERR LIRC_DRIVER_NAME
  63109. + ": invalid GPIO pin(s) specified!\n");
  63110. + goto exit_init_port;
  63111. + }
  63112. +
  63113. + if (gpio_request(gpio_out_pin, LIRC_DRIVER_NAME " ir/out")) {
  63114. + printk(KERN_ALERT LIRC_DRIVER_NAME
  63115. + ": cant claim gpio pin %d\n", gpio_out_pin);
  63116. + ret = -ENODEV;
  63117. + goto exit_init_port;
  63118. + }
  63119. +
  63120. + if (gpio_request(gpio_in_pin, LIRC_DRIVER_NAME " ir/in")) {
  63121. + printk(KERN_ALERT LIRC_DRIVER_NAME
  63122. + ": cant claim gpio pin %d\n", gpio_in_pin);
  63123. + ret = -ENODEV;
  63124. + goto exit_gpio_free_out_pin;
  63125. + }
  63126. +
  63127. + bcm2708_gpio_setpull(gpiochip, gpio_in_pin, gpio_in_pull);
  63128. + gpiochip->direction_input(gpiochip, gpio_in_pin);
  63129. + gpiochip->direction_output(gpiochip, gpio_out_pin, 1);
  63130. + }
  63131. +
  63132. + gpiochip->set(gpiochip, gpio_out_pin, invert);
  63133. +
  63134. + irq_num = gpiochip->to_irq(gpiochip, gpio_in_pin);
  63135. + dprintk("to_irq %d\n", irq_num);
  63136. +
  63137. + /* if pin is high, then this must be an active low receiver. */
  63138. + if (sense == -1) {
  63139. + /* wait 1/2 sec for the power supply */
  63140. + msleep(500);
  63141. +
  63142. + /*
  63143. + * probe 9 times every 0.04s, collect "votes" for
  63144. + * active high/low
  63145. + */
  63146. + nlow = 0;
  63147. + nhigh = 0;
  63148. + for (i = 0; i < 9; i++) {
  63149. + if (gpiochip->get(gpiochip, gpio_in_pin))
  63150. + nlow++;
  63151. + else
  63152. + nhigh++;
  63153. + msleep(40);
  63154. + }
  63155. + sense = (nlow >= nhigh ? 1 : 0);
  63156. + printk(KERN_INFO LIRC_DRIVER_NAME
  63157. + ": auto-detected active %s receiver on GPIO pin %d\n",
  63158. + sense ? "low" : "high", gpio_in_pin);
  63159. + } else {
  63160. + printk(KERN_INFO LIRC_DRIVER_NAME
  63161. + ": manually using active %s receiver on GPIO pin %d\n",
  63162. + sense ? "low" : "high", gpio_in_pin);
  63163. + }
  63164. +
  63165. + return 0;
  63166. +
  63167. + exit_gpio_free_out_pin:
  63168. + gpio_free(gpio_out_pin);
  63169. +
  63170. + exit_init_port:
  63171. + return ret;
  63172. +}
  63173. +
  63174. +// called when the character device is opened
  63175. +static int set_use_inc(void *data)
  63176. +{
  63177. + int result;
  63178. +
  63179. + /* initialize timestamp */
  63180. + do_gettimeofday(&lasttv);
  63181. +
  63182. + result = request_irq(irq_num,
  63183. + (irq_handler_t) irq_handler,
  63184. + IRQ_TYPE_EDGE_RISING | IRQ_TYPE_EDGE_FALLING,
  63185. + LIRC_DRIVER_NAME, (void*) 0);
  63186. +
  63187. + switch (result) {
  63188. + case -EBUSY:
  63189. + printk(KERN_ERR LIRC_DRIVER_NAME
  63190. + ": IRQ %d is busy\n",
  63191. + irq_num);
  63192. + return -EBUSY;
  63193. + case -EINVAL:
  63194. + printk(KERN_ERR LIRC_DRIVER_NAME
  63195. + ": Bad irq number or handler\n");
  63196. + return -EINVAL;
  63197. + default:
  63198. + dprintk("Interrupt %d obtained\n",
  63199. + irq_num);
  63200. + break;
  63201. + };
  63202. +
  63203. + /* initialize pulse/space widths */
  63204. + init_timing_params(duty_cycle, freq);
  63205. +
  63206. + return 0;
  63207. +}
  63208. +
  63209. +static void set_use_dec(void *data)
  63210. +{
  63211. + /* GPIO Pin Falling/Rising Edge Detect Disable */
  63212. + irq_set_irq_type(irq_num, 0);
  63213. + disable_irq(irq_num);
  63214. +
  63215. + free_irq(irq_num, (void *) 0);
  63216. +
  63217. + dprintk(KERN_INFO LIRC_DRIVER_NAME
  63218. + ": freed IRQ %d\n", irq_num);
  63219. +}
  63220. +
  63221. +static ssize_t lirc_write(struct file *file, const char *buf,
  63222. + size_t n, loff_t *ppos)
  63223. +{
  63224. + int i, count;
  63225. + unsigned long flags;
  63226. + long delta = 0;
  63227. + int *wbuf;
  63228. +
  63229. + count = n / sizeof(int);
  63230. + if (n % sizeof(int) || count % 2 == 0)
  63231. + return -EINVAL;
  63232. + wbuf = memdup_user(buf, n);
  63233. + if (IS_ERR(wbuf))
  63234. + return PTR_ERR(wbuf);
  63235. + spin_lock_irqsave(&lock, flags);
  63236. +
  63237. + for (i = 0; i < count; i++) {
  63238. + if (i%2)
  63239. + send_space(wbuf[i] - delta);
  63240. + else
  63241. + delta = send_pulse(wbuf[i]);
  63242. + }
  63243. + gpiochip->set(gpiochip, gpio_out_pin, invert);
  63244. +
  63245. + spin_unlock_irqrestore(&lock, flags);
  63246. + kfree(wbuf);
  63247. + return n;
  63248. +}
  63249. +
  63250. +static long lirc_ioctl(struct file *filep, unsigned int cmd, unsigned long arg)
  63251. +{
  63252. + int result;
  63253. + __u32 value;
  63254. +
  63255. + switch (cmd) {
  63256. + case LIRC_GET_SEND_MODE:
  63257. + return -ENOIOCTLCMD;
  63258. + break;
  63259. +
  63260. + case LIRC_SET_SEND_MODE:
  63261. + result = get_user(value, (__u32 *) arg);
  63262. + if (result)
  63263. + return result;
  63264. + /* only LIRC_MODE_PULSE supported */
  63265. + if (value != LIRC_MODE_PULSE)
  63266. + return -ENOSYS;
  63267. + break;
  63268. +
  63269. + case LIRC_GET_LENGTH:
  63270. + return -ENOSYS;
  63271. + break;
  63272. +
  63273. + case LIRC_SET_SEND_DUTY_CYCLE:
  63274. + dprintk("SET_SEND_DUTY_CYCLE\n");
  63275. + result = get_user(value, (__u32 *) arg);
  63276. + if (result)
  63277. + return result;
  63278. + if (value <= 0 || value > 100)
  63279. + return -EINVAL;
  63280. + return init_timing_params(value, freq);
  63281. + break;
  63282. +
  63283. + case LIRC_SET_SEND_CARRIER:
  63284. + dprintk("SET_SEND_CARRIER\n");
  63285. + result = get_user(value, (__u32 *) arg);
  63286. + if (result)
  63287. + return result;
  63288. + if (value > 500000 || value < 20000)
  63289. + return -EINVAL;
  63290. + return init_timing_params(duty_cycle, value);
  63291. + break;
  63292. +
  63293. + default:
  63294. + return lirc_dev_fop_ioctl(filep, cmd, arg);
  63295. + }
  63296. + return 0;
  63297. +}
  63298. +
  63299. +static const struct file_operations lirc_fops = {
  63300. + .owner = THIS_MODULE,
  63301. + .write = lirc_write,
  63302. + .unlocked_ioctl = lirc_ioctl,
  63303. + .read = lirc_dev_fop_read,
  63304. + .poll = lirc_dev_fop_poll,
  63305. + .open = lirc_dev_fop_open,
  63306. + .release = lirc_dev_fop_close,
  63307. + .llseek = no_llseek,
  63308. +};
  63309. +
  63310. +static struct lirc_driver driver = {
  63311. + .name = LIRC_DRIVER_NAME,
  63312. + .minor = -1,
  63313. + .code_length = 1,
  63314. + .sample_rate = 0,
  63315. + .data = NULL,
  63316. + .add_to_buf = NULL,
  63317. + .rbuf = &rbuf,
  63318. + .set_use_inc = set_use_inc,
  63319. + .set_use_dec = set_use_dec,
  63320. + .fops = &lirc_fops,
  63321. + .dev = NULL,
  63322. + .owner = THIS_MODULE,
  63323. +};
  63324. +
  63325. +static const struct of_device_id lirc_rpi_of_match[] = {
  63326. + { .compatible = "rpi,lirc-rpi", },
  63327. + {},
  63328. +};
  63329. +MODULE_DEVICE_TABLE(of, lirc_rpi_of_match);
  63330. +
  63331. +static struct platform_driver lirc_rpi_driver = {
  63332. + .driver = {
  63333. + .name = LIRC_DRIVER_NAME,
  63334. + .owner = THIS_MODULE,
  63335. + .of_match_table = of_match_ptr(lirc_rpi_of_match),
  63336. + },
  63337. +};
  63338. +
  63339. +static int __init lirc_rpi_init(void)
  63340. +{
  63341. + struct device_node *node;
  63342. + int result;
  63343. +
  63344. + /* Init read buffer. */
  63345. + result = lirc_buffer_init(&rbuf, sizeof(int), RBUF_LEN);
  63346. + if (result < 0)
  63347. + return -ENOMEM;
  63348. +
  63349. + result = platform_driver_register(&lirc_rpi_driver);
  63350. + if (result) {
  63351. + printk(KERN_ERR LIRC_DRIVER_NAME
  63352. + ": lirc register returned %d\n", result);
  63353. + goto exit_buffer_free;
  63354. + }
  63355. +
  63356. + node = of_find_compatible_node(NULL, NULL,
  63357. + lirc_rpi_of_match[0].compatible);
  63358. +
  63359. + if (node) {
  63360. + /* DT-enabled */
  63361. + lirc_rpi_dev = of_find_device_by_node(node);
  63362. + WARN_ON(lirc_rpi_dev->dev.of_node != node);
  63363. + of_node_put(node);
  63364. + }
  63365. + else {
  63366. + lirc_rpi_dev = platform_device_alloc(LIRC_DRIVER_NAME, 0);
  63367. + if (!lirc_rpi_dev) {
  63368. + result = -ENOMEM;
  63369. + goto exit_driver_unregister;
  63370. + }
  63371. +
  63372. + result = platform_device_add(lirc_rpi_dev);
  63373. + if (result)
  63374. + goto exit_device_put;
  63375. + }
  63376. +
  63377. + return 0;
  63378. +
  63379. + exit_device_put:
  63380. + platform_device_put(lirc_rpi_dev);
  63381. +
  63382. + exit_driver_unregister:
  63383. + platform_driver_unregister(&lirc_rpi_driver);
  63384. +
  63385. + exit_buffer_free:
  63386. + lirc_buffer_free(&rbuf);
  63387. +
  63388. + return result;
  63389. +}
  63390. +
  63391. +static void lirc_rpi_exit(void)
  63392. +{
  63393. + if (!lirc_rpi_dev->dev.of_node)
  63394. + platform_device_unregister(lirc_rpi_dev);
  63395. + platform_driver_unregister(&lirc_rpi_driver);
  63396. + lirc_buffer_free(&rbuf);
  63397. +}
  63398. +
  63399. +static int __init lirc_rpi_init_module(void)
  63400. +{
  63401. + int result;
  63402. +
  63403. + result = lirc_rpi_init();
  63404. + if (result)
  63405. + return result;
  63406. +
  63407. + result = init_port();
  63408. + if (result < 0)
  63409. + goto exit_rpi;
  63410. +
  63411. + driver.features = LIRC_CAN_SET_SEND_DUTY_CYCLE |
  63412. + LIRC_CAN_SET_SEND_CARRIER |
  63413. + LIRC_CAN_SEND_PULSE |
  63414. + LIRC_CAN_REC_MODE2;
  63415. +
  63416. + driver.dev = &lirc_rpi_dev->dev;
  63417. + driver.minor = lirc_register_driver(&driver);
  63418. +
  63419. + if (driver.minor < 0) {
  63420. + printk(KERN_ERR LIRC_DRIVER_NAME
  63421. + ": device registration failed with %d\n", result);
  63422. + result = -EIO;
  63423. + goto exit_rpi;
  63424. + }
  63425. +
  63426. + printk(KERN_INFO LIRC_DRIVER_NAME ": driver registered!\n");
  63427. +
  63428. + return 0;
  63429. +
  63430. + exit_rpi:
  63431. + lirc_rpi_exit();
  63432. +
  63433. + return result;
  63434. +}
  63435. +
  63436. +static void __exit lirc_rpi_exit_module(void)
  63437. +{
  63438. + lirc_unregister_driver(driver.minor);
  63439. +
  63440. + gpio_free(gpio_out_pin);
  63441. + gpio_free(gpio_in_pin);
  63442. +
  63443. + lirc_rpi_exit();
  63444. +
  63445. + printk(KERN_INFO LIRC_DRIVER_NAME ": cleaned up module\n");
  63446. +}
  63447. +
  63448. +module_init(lirc_rpi_init_module);
  63449. +module_exit(lirc_rpi_exit_module);
  63450. +
  63451. +MODULE_DESCRIPTION("Infra-red receiver and blaster driver for Raspberry Pi GPIO.");
  63452. +MODULE_AUTHOR("Aron Robert Szabo <aron@reon.hu>");
  63453. +MODULE_AUTHOR("Michael Bishop <cleverca22@gmail.com>");
  63454. +MODULE_LICENSE("GPL");
  63455. +
  63456. +module_param(gpio_out_pin, int, S_IRUGO);
  63457. +MODULE_PARM_DESC(gpio_out_pin, "GPIO output/transmitter pin number of the BCM"
  63458. + " processor. (default 17");
  63459. +
  63460. +module_param(gpio_in_pin, int, S_IRUGO);
  63461. +MODULE_PARM_DESC(gpio_in_pin, "GPIO input pin number of the BCM processor."
  63462. + " (default 18");
  63463. +
  63464. +module_param(gpio_in_pull, int, S_IRUGO);
  63465. +MODULE_PARM_DESC(gpio_in_pull, "GPIO input pin pull configuration."
  63466. + " (0 = off, 1 = up, 2 = down, default down)");
  63467. +
  63468. +module_param(sense, int, S_IRUGO);
  63469. +MODULE_PARM_DESC(sense, "Override autodetection of IR receiver circuit"
  63470. + " (0 = active high, 1 = active low )");
  63471. +
  63472. +module_param(softcarrier, bool, S_IRUGO);
  63473. +MODULE_PARM_DESC(softcarrier, "Software carrier (0 = off, 1 = on, default on)");
  63474. +
  63475. +module_param(invert, bool, S_IRUGO);
  63476. +MODULE_PARM_DESC(invert, "Invert output (0 = off, 1 = on, default off");
  63477. +
  63478. +module_param(debug, bool, S_IRUGO | S_IWUSR);
  63479. +MODULE_PARM_DESC(debug, "Enable debugging messages");
  63480. diff -Nur linux-3.18.14/drivers/staging/media/lirc/Makefile linux-rpi/drivers/staging/media/lirc/Makefile
  63481. --- linux-3.18.14/drivers/staging/media/lirc/Makefile 2015-05-20 10:04:50.000000000 -0500
  63482. +++ linux-rpi/drivers/staging/media/lirc/Makefile 2015-05-31 14:46:12.665660964 -0500
  63483. @@ -7,6 +7,7 @@
  63484. obj-$(CONFIG_LIRC_IGORPLUGUSB) += lirc_igorplugusb.o
  63485. obj-$(CONFIG_LIRC_IMON) += lirc_imon.o
  63486. obj-$(CONFIG_LIRC_PARALLEL) += lirc_parallel.o
  63487. +obj-$(CONFIG_LIRC_RPI) += lirc_rpi.o
  63488. obj-$(CONFIG_LIRC_SASEM) += lirc_sasem.o
  63489. obj-$(CONFIG_LIRC_SERIAL) += lirc_serial.o
  63490. obj-$(CONFIG_LIRC_SIR) += lirc_sir.o
  63491. diff -Nur linux-3.18.14/drivers/thermal/bcm2835-thermal.c linux-rpi/drivers/thermal/bcm2835-thermal.c
  63492. --- linux-3.18.14/drivers/thermal/bcm2835-thermal.c 1969-12-31 18:00:00.000000000 -0600
  63493. +++ linux-rpi/drivers/thermal/bcm2835-thermal.c 2015-05-31 14:46:12.801660962 -0500
  63494. @@ -0,0 +1,184 @@
  63495. +/*****************************************************************************
  63496. +* Copyright 2011 Broadcom Corporation. All rights reserved.
  63497. +*
  63498. +* Unless you and Broadcom execute a separate written software license
  63499. +* agreement governing use of this software, this software is licensed to you
  63500. +* under the terms of the GNU General Public License version 2, available at
  63501. +* http://www.broadcom.com/licenses/GPLv2.php (the "GPL").
  63502. +*
  63503. +* Notwithstanding the above, under no circumstances may you combine this
  63504. +* software in any way with any other Broadcom software provided under a
  63505. +* license other than the GPL, without Broadcom's express prior written
  63506. +* consent.
  63507. +*****************************************************************************/
  63508. +
  63509. +#include <linux/kernel.h>
  63510. +#include <linux/module.h>
  63511. +#include <linux/init.h>
  63512. +#include <linux/platform_device.h>
  63513. +#include <linux/slab.h>
  63514. +#include <linux/sysfs.h>
  63515. +#include <mach/vcio.h>
  63516. +#include <linux/thermal.h>
  63517. +
  63518. +
  63519. +/* --- DEFINITIONS --- */
  63520. +#define MODULE_NAME "bcm2835_thermal"
  63521. +
  63522. +/*#define THERMAL_DEBUG_ENABLE*/
  63523. +
  63524. +#ifdef THERMAL_DEBUG_ENABLE
  63525. +#define print_debug(fmt,...) printk(KERN_INFO "%s:%s:%d: "fmt"\n", MODULE_NAME, __func__, __LINE__, ##__VA_ARGS__)
  63526. +#else
  63527. +#define print_debug(fmt,...)
  63528. +#endif
  63529. +#define print_err(fmt,...) printk(KERN_ERR "%s:%s:%d: "fmt"\n", MODULE_NAME, __func__,__LINE__, ##__VA_ARGS__)
  63530. +
  63531. +#define VC_TAG_GET_TEMP 0x00030006
  63532. +#define VC_TAG_GET_MAX_TEMP 0x0003000A
  63533. +
  63534. +typedef enum {
  63535. + TEMP,
  63536. + MAX_TEMP,
  63537. +} temp_type;
  63538. +
  63539. +/* --- STRUCTS --- */
  63540. +/* tag part of the message */
  63541. +struct vc_msg_tag {
  63542. + uint32_t tag_id; /* the tag ID for the temperature */
  63543. + uint32_t buffer_size; /* size of the buffer (should be 8) */
  63544. + uint32_t request_code; /* identifies message as a request (should be 0) */
  63545. + uint32_t id; /* extra ID field (should be 0) */
  63546. + uint32_t val; /* returned value of the temperature */
  63547. +};
  63548. +
  63549. +/* message structure to be sent to videocore */
  63550. +struct vc_msg {
  63551. + uint32_t msg_size; /* simply, sizeof(struct vc_msg) */
  63552. + uint32_t request_code; /* holds various information like the success and number of bytes returned (refer to mailboxes wiki) */
  63553. + struct vc_msg_tag tag; /* the tag structure above to make */
  63554. + uint32_t end_tag; /* an end identifier, should be set to NULL */
  63555. +};
  63556. +
  63557. +struct bcm2835_thermal_data {
  63558. + struct thermal_zone_device *thermal_dev;
  63559. + struct vc_msg msg;
  63560. +};
  63561. +
  63562. +/* --- GLOBALS --- */
  63563. +static struct bcm2835_thermal_data bcm2835_data;
  63564. +
  63565. +/* Thermal Device Operations */
  63566. +static struct thermal_zone_device_ops ops;
  63567. +
  63568. +/* --- FUNCTIONS --- */
  63569. +
  63570. +static int bcm2835_get_temp_or_max(struct thermal_zone_device *thermal_dev, unsigned long *temp, unsigned tag_id)
  63571. +{
  63572. + int result = -1, retry = 3;
  63573. + print_debug("IN");
  63574. +
  63575. + *temp = 0;
  63576. + while (result != 0 && retry-- > 0) {
  63577. + /* wipe all previous message data */
  63578. + memset(&bcm2835_data.msg, 0, sizeof bcm2835_data.msg);
  63579. +
  63580. + /* prepare message */
  63581. + bcm2835_data.msg.msg_size = sizeof bcm2835_data.msg;
  63582. + bcm2835_data.msg.tag.buffer_size = 8;
  63583. + bcm2835_data.msg.tag.tag_id = tag_id;
  63584. +
  63585. + /* send the message */
  63586. + result = bcm_mailbox_property(&bcm2835_data.msg, sizeof bcm2835_data.msg);
  63587. + print_debug("Got %stemperature as %u (%d,%x)\n", tag_id==VC_TAG_GET_MAX_TEMP ? "max ":"", (uint)bcm2835_data.msg.tag.val, result, bcm2835_data.msg.request_code);
  63588. + if (!(bcm2835_data.msg.request_code & 0x80000000))
  63589. + result = -1;
  63590. + }
  63591. +
  63592. + /* check if it was all ok and return the rate in milli degrees C */
  63593. + if (result == 0)
  63594. + *temp = (uint)bcm2835_data.msg.tag.val;
  63595. + else
  63596. + print_err("Failed to get temperature! (%x:%d)\n", tag_id, result);
  63597. + print_debug("OUT");
  63598. + return result;
  63599. +}
  63600. +
  63601. +static int bcm2835_get_temp(struct thermal_zone_device *thermal_dev, unsigned long *temp)
  63602. +{
  63603. + return bcm2835_get_temp_or_max(thermal_dev, temp, VC_TAG_GET_TEMP);
  63604. +}
  63605. +
  63606. +static int bcm2835_get_max_temp(struct thermal_zone_device *thermal_dev, int trip_num, unsigned long *temp)
  63607. +{
  63608. + return bcm2835_get_temp_or_max(thermal_dev, temp, VC_TAG_GET_MAX_TEMP);
  63609. +}
  63610. +
  63611. +static int bcm2835_get_trip_type(struct thermal_zone_device * thermal_dev, int trip_num, enum thermal_trip_type *trip_type)
  63612. +{
  63613. + *trip_type = THERMAL_TRIP_HOT;
  63614. + return 0;
  63615. +}
  63616. +
  63617. +
  63618. +static int bcm2835_get_mode(struct thermal_zone_device *thermal_dev, enum thermal_device_mode *dev_mode)
  63619. +{
  63620. + *dev_mode = THERMAL_DEVICE_ENABLED;
  63621. + return 0;
  63622. +}
  63623. +
  63624. +
  63625. +static int bcm2835_thermal_probe(struct platform_device *pdev)
  63626. +{
  63627. + print_debug("IN");
  63628. + print_debug("THERMAL Driver has been probed!");
  63629. +
  63630. + /* check that the device isn't null!*/
  63631. + if(pdev == NULL)
  63632. + {
  63633. + print_debug("Platform device is empty!");
  63634. + return -ENODEV;
  63635. + }
  63636. +
  63637. + if(!(bcm2835_data.thermal_dev = thermal_zone_device_register("bcm2835_thermal", 1, 0, NULL, &ops, NULL, 0, 0)))
  63638. + {
  63639. + print_debug("Unable to register the thermal device!");
  63640. + return -EFAULT;
  63641. + }
  63642. + return 0;
  63643. +}
  63644. +
  63645. +
  63646. +static int bcm2835_thermal_remove(struct platform_device *pdev)
  63647. +{
  63648. + print_debug("IN");
  63649. +
  63650. + thermal_zone_device_unregister(bcm2835_data.thermal_dev);
  63651. +
  63652. + print_debug("OUT");
  63653. +
  63654. + return 0;
  63655. +}
  63656. +
  63657. +static struct thermal_zone_device_ops ops = {
  63658. + .get_temp = bcm2835_get_temp,
  63659. + .get_trip_temp = bcm2835_get_max_temp,
  63660. + .get_trip_type = bcm2835_get_trip_type,
  63661. + .get_mode = bcm2835_get_mode,
  63662. +};
  63663. +
  63664. +/* Thermal Driver */
  63665. +static struct platform_driver bcm2835_thermal_driver = {
  63666. + .probe = bcm2835_thermal_probe,
  63667. + .remove = bcm2835_thermal_remove,
  63668. + .driver = {
  63669. + .name = "bcm2835_thermal",
  63670. + .owner = THIS_MODULE,
  63671. + },
  63672. +};
  63673. +
  63674. +MODULE_LICENSE("GPL");
  63675. +MODULE_AUTHOR("Dorian Peake");
  63676. +MODULE_DESCRIPTION("Thermal driver for bcm2835 chip");
  63677. +
  63678. +module_platform_driver(bcm2835_thermal_driver);
  63679. diff -Nur linux-3.18.14/drivers/thermal/Kconfig linux-rpi/drivers/thermal/Kconfig
  63680. --- linux-3.18.14/drivers/thermal/Kconfig 2015-05-20 10:04:50.000000000 -0500
  63681. +++ linux-rpi/drivers/thermal/Kconfig 2015-05-31 14:46:12.801660962 -0500
  63682. @@ -206,6 +206,12 @@
  63683. enforce idle time which results in more package C-state residency. The
  63684. user interface is exposed via generic thermal framework.
  63685. +config THERMAL_BCM2835
  63686. + tristate "BCM2835 Thermal Driver"
  63687. + help
  63688. + This will enable temperature monitoring for the Broadcom BCM2835
  63689. + chip. If built as a module, it will be called 'bcm2835-thermal'.
  63690. +
  63691. config X86_PKG_TEMP_THERMAL
  63692. tristate "X86 package temperature thermal driver"
  63693. depends on X86_THERMAL_VECTOR
  63694. diff -Nur linux-3.18.14/drivers/thermal/Makefile linux-rpi/drivers/thermal/Makefile
  63695. --- linux-3.18.14/drivers/thermal/Makefile 2015-05-20 10:04:50.000000000 -0500
  63696. +++ linux-rpi/drivers/thermal/Makefile 2015-05-31 14:46:12.801660962 -0500
  63697. @@ -29,6 +29,7 @@
  63698. obj-$(CONFIG_IMX_THERMAL) += imx_thermal.o
  63699. obj-$(CONFIG_DB8500_CPUFREQ_COOLING) += db8500_cpufreq_cooling.o
  63700. obj-$(CONFIG_INTEL_POWERCLAMP) += intel_powerclamp.o
  63701. +obj-$(CONFIG_THERMAL_BCM2835) += bcm2835-thermal.o
  63702. obj-$(CONFIG_X86_PKG_TEMP_THERMAL) += x86_pkg_temp_thermal.o
  63703. obj-$(CONFIG_INTEL_SOC_DTS_THERMAL) += intel_soc_dts_thermal.o
  63704. obj-$(CONFIG_TI_SOC_THERMAL) += ti-soc-thermal/
  63705. diff -Nur linux-3.18.14/drivers/tty/serial/amba-pl011.c linux-rpi/drivers/tty/serial/amba-pl011.c
  63706. --- linux-3.18.14/drivers/tty/serial/amba-pl011.c 2015-05-20 10:04:50.000000000 -0500
  63707. +++ linux-rpi/drivers/tty/serial/amba-pl011.c 2015-05-31 14:46:12.821660962 -0500
  63708. @@ -84,7 +84,7 @@
  63709. static unsigned int get_fifosize_arm(struct amba_device *dev)
  63710. {
  63711. - return amba_rev(dev) < 3 ? 16 : 32;
  63712. + return 16; //TODO: fix: amba_rev(dev) < 3 ? 16 : 32;
  63713. }
  63714. static struct vendor_data vendor_arm = {
  63715. @@ -408,8 +408,9 @@
  63716. dma_release_channel(uap->dmarx.chan);
  63717. }
  63718. -/* Forward declare this for the refill routine */
  63719. +/* Forward declare these for the refill routine */
  63720. static int pl011_dma_tx_refill(struct uart_amba_port *uap);
  63721. +static void pl011_start_tx_pio(struct uart_amba_port *uap);
  63722. /*
  63723. * The current DMA TX buffer has been sent.
  63724. @@ -447,14 +448,13 @@
  63725. return;
  63726. }
  63727. - if (pl011_dma_tx_refill(uap) <= 0) {
  63728. + if (pl011_dma_tx_refill(uap) <= 0)
  63729. /*
  63730. * We didn't queue a DMA buffer for some reason, but we
  63731. * have data pending to be sent. Re-enable the TX IRQ.
  63732. */
  63733. - uap->im |= UART011_TXIM;
  63734. - writew(uap->im, uap->port.membase + UART011_IMSC);
  63735. - }
  63736. + pl011_start_tx_pio(uap);
  63737. +
  63738. spin_unlock_irqrestore(&uap->port.lock, flags);
  63739. }
  63740. @@ -628,12 +628,10 @@
  63741. if (!uap->dmatx.queued) {
  63742. if (pl011_dma_tx_refill(uap) > 0) {
  63743. uap->im &= ~UART011_TXIM;
  63744. - ret = true;
  63745. - } else {
  63746. - uap->im |= UART011_TXIM;
  63747. + writew(uap->im, uap->port.membase +
  63748. + UART011_IMSC);
  63749. + } else
  63750. ret = false;
  63751. - }
  63752. - writew(uap->im, uap->port.membase + UART011_IMSC);
  63753. } else if (!(uap->dmacr & UART011_TXDMAE)) {
  63754. uap->dmacr |= UART011_TXDMAE;
  63755. writew(uap->dmacr,
  63756. @@ -1172,15 +1170,23 @@
  63757. pl011_dma_tx_stop(uap);
  63758. }
  63759. +static void pl011_tx_chars(struct uart_amba_port *uap, bool from_irq);
  63760. +
  63761. +/* Start TX with programmed I/O only (no DMA) */
  63762. +static void pl011_start_tx_pio(struct uart_amba_port *uap)
  63763. +{
  63764. + uap->im |= UART011_TXIM;
  63765. + writew(uap->im, uap->port.membase + UART011_IMSC);
  63766. + pl011_tx_chars(uap, false);
  63767. +}
  63768. +
  63769. static void pl011_start_tx(struct uart_port *port)
  63770. {
  63771. struct uart_amba_port *uap =
  63772. container_of(port, struct uart_amba_port, port);
  63773. - if (!pl011_dma_tx_start(uap)) {
  63774. - uap->im |= UART011_TXIM;
  63775. - writew(uap->im, uap->port.membase + UART011_IMSC);
  63776. - }
  63777. + if (!pl011_dma_tx_start(uap))
  63778. + pl011_start_tx_pio(uap);
  63779. }
  63780. static void pl011_stop_rx(struct uart_port *port)
  63781. @@ -1238,16 +1244,29 @@
  63782. spin_lock(&uap->port.lock);
  63783. }
  63784. -static void pl011_tx_chars(struct uart_amba_port *uap)
  63785. +static bool pl011_tx_char(struct uart_amba_port *uap, unsigned char c,
  63786. + bool from_irq)
  63787. +{
  63788. + if (unlikely(!from_irq) &&
  63789. + readw(uap->port.membase + UART01x_FR) & UART01x_FR_TXFF)
  63790. + return false; /* unable to transmit character */
  63791. +
  63792. + writew(c, uap->port.membase + UART01x_DR);
  63793. + uap->port.icount.tx++;
  63794. +
  63795. + return true;
  63796. +}
  63797. +
  63798. +static void pl011_tx_chars(struct uart_amba_port *uap, bool from_irq)
  63799. {
  63800. struct circ_buf *xmit = &uap->port.state->xmit;
  63801. - int count;
  63802. + int count = uap->fifosize >> 1;
  63803. if (uap->port.x_char) {
  63804. - writew(uap->port.x_char, uap->port.membase + UART01x_DR);
  63805. - uap->port.icount.tx++;
  63806. + if (!pl011_tx_char(uap, uap->port.x_char, from_irq))
  63807. + return;
  63808. uap->port.x_char = 0;
  63809. - return;
  63810. + --count;
  63811. }
  63812. if (uart_circ_empty(xmit) || uart_tx_stopped(&uap->port)) {
  63813. pl011_stop_tx(&uap->port);
  63814. @@ -1258,14 +1277,15 @@
  63815. if (pl011_dma_tx_irq(uap))
  63816. return;
  63817. - count = uap->fifosize >> 1;
  63818. do {
  63819. - writew(xmit->buf[xmit->tail], uap->port.membase + UART01x_DR);
  63820. - xmit->tail = (xmit->tail + 1) & (UART_XMIT_SIZE - 1);
  63821. - uap->port.icount.tx++;
  63822. - if (uart_circ_empty(xmit))
  63823. + if (likely(from_irq) && count-- == 0)
  63824. break;
  63825. - } while (--count > 0);
  63826. +
  63827. + if (!pl011_tx_char(uap, xmit->buf[xmit->tail], from_irq))
  63828. + break;
  63829. +
  63830. + xmit->tail = (xmit->tail + 1) & (UART_XMIT_SIZE - 1);
  63831. + } while (!uart_circ_empty(xmit));
  63832. if (uart_circ_chars_pending(xmit) < WAKEUP_CHARS)
  63833. uart_write_wakeup(&uap->port);
  63834. @@ -1337,7 +1357,7 @@
  63835. UART011_CTSMIS|UART011_RIMIS))
  63836. pl011_modem_status(uap);
  63837. if (status & UART011_TXIS)
  63838. - pl011_tx_chars(uap);
  63839. + pl011_tx_chars(uap, true);
  63840. if (pass_counter-- == 0)
  63841. break;
  63842. @@ -1541,7 +1561,7 @@
  63843. {
  63844. struct uart_amba_port *uap =
  63845. container_of(port, struct uart_amba_port, port);
  63846. - unsigned int cr, lcr_h, fbrd, ibrd;
  63847. + unsigned int cr;
  63848. int retval;
  63849. retval = pl011_hwinit(port);
  63850. @@ -1559,30 +1579,8 @@
  63851. writew(uap->vendor->ifls, uap->port.membase + UART011_IFLS);
  63852. - /*
  63853. - * Provoke TX FIFO interrupt into asserting. Taking care to preserve
  63854. - * baud rate and data format specified by FBRD, IBRD and LCRH as the
  63855. - * UART may already be in use as a console.
  63856. - */
  63857. spin_lock_irq(&uap->port.lock);
  63858. - fbrd = readw(uap->port.membase + UART011_FBRD);
  63859. - ibrd = readw(uap->port.membase + UART011_IBRD);
  63860. - lcr_h = readw(uap->port.membase + uap->lcrh_rx);
  63861. -
  63862. - cr = UART01x_CR_UARTEN | UART011_CR_TXE | UART011_CR_LBE;
  63863. - writew(cr, uap->port.membase + UART011_CR);
  63864. - writew(0, uap->port.membase + UART011_FBRD);
  63865. - writew(1, uap->port.membase + UART011_IBRD);
  63866. - pl011_write_lcr_h(uap, 0);
  63867. - writew(0, uap->port.membase + UART01x_DR);
  63868. - while (readw(uap->port.membase + UART01x_FR) & UART01x_FR_BUSY)
  63869. - barrier();
  63870. -
  63871. - writew(fbrd, uap->port.membase + UART011_FBRD);
  63872. - writew(ibrd, uap->port.membase + UART011_IBRD);
  63873. - pl011_write_lcr_h(uap, lcr_h);
  63874. -
  63875. /* restore RTS and DTR */
  63876. cr = uap->old_cr & (UART011_CR_RTS | UART011_CR_DTR);
  63877. cr |= UART01x_CR_UARTEN | UART011_CR_RXE | UART011_CR_TXE;
  63878. diff -Nur linux-3.18.14/drivers/usb/core/generic.c linux-rpi/drivers/usb/core/generic.c
  63879. --- linux-3.18.14/drivers/usb/core/generic.c 2015-05-20 10:04:50.000000000 -0500
  63880. +++ linux-rpi/drivers/usb/core/generic.c 2015-05-31 14:46:12.853660962 -0500
  63881. @@ -152,6 +152,7 @@
  63882. dev_warn(&udev->dev,
  63883. "no configuration chosen from %d choice%s\n",
  63884. num_configs, plural(num_configs));
  63885. + dev_warn(&udev->dev, "No support over %dmA\n", udev->bus_mA);
  63886. }
  63887. return i;
  63888. }
  63889. diff -Nur linux-3.18.14/drivers/usb/core/hub.c linux-rpi/drivers/usb/core/hub.c
  63890. --- linux-3.18.14/drivers/usb/core/hub.c 2015-05-20 10:04:50.000000000 -0500
  63891. +++ linux-rpi/drivers/usb/core/hub.c 2015-05-31 14:46:12.857660962 -0500
  63892. @@ -4923,7 +4923,7 @@
  63893. if (portchange & USB_PORT_STAT_C_OVERCURRENT) {
  63894. u16 status = 0, unused;
  63895. - dev_dbg(&port_dev->dev, "over-current change\n");
  63896. + dev_notice(&port_dev->dev, "over-current change\n");
  63897. usb_clear_port_feature(hdev, port1,
  63898. USB_PORT_FEAT_C_OVER_CURRENT);
  63899. msleep(100); /* Cool down */
  63900. diff -Nur linux-3.18.14/drivers/usb/core/message.c linux-rpi/drivers/usb/core/message.c
  63901. --- linux-3.18.14/drivers/usb/core/message.c 2015-05-20 10:04:50.000000000 -0500
  63902. +++ linux-rpi/drivers/usb/core/message.c 2015-05-31 14:46:12.857660962 -0500
  63903. @@ -1872,6 +1872,85 @@
  63904. if (cp->string == NULL &&
  63905. !(dev->quirks & USB_QUIRK_CONFIG_INTF_STRINGS))
  63906. cp->string = usb_cache_string(dev, cp->desc.iConfiguration);
  63907. +/* Uncomment this define to enable the HS Electrical Test support */
  63908. +#define DWC_HS_ELECT_TST 1
  63909. +#ifdef DWC_HS_ELECT_TST
  63910. + /* Here we implement the HS Electrical Test support. The
  63911. + * tester uses a vendor ID of 0x1A0A to indicate we should
  63912. + * run a special test sequence. The product ID tells us
  63913. + * which sequence to run. We invoke the test sequence by
  63914. + * sending a non-standard SetFeature command to our root
  63915. + * hub port. Our dwc_otg_hcd_hub_control() routine will
  63916. + * recognize the command and perform the desired test
  63917. + * sequence.
  63918. + */
  63919. + if (dev->descriptor.idVendor == 0x1A0A) {
  63920. + /* HSOTG Electrical Test */
  63921. + dev_warn(&dev->dev, "VID from HSOTG Electrical Test Fixture\n");
  63922. +
  63923. + if (dev->bus && dev->bus->root_hub) {
  63924. + struct usb_device *hdev = dev->bus->root_hub;
  63925. + dev_warn(&dev->dev, "Got PID 0x%x\n", dev->descriptor.idProduct);
  63926. +
  63927. + switch (dev->descriptor.idProduct) {
  63928. + case 0x0101: /* TEST_SE0_NAK */
  63929. + dev_warn(&dev->dev, "TEST_SE0_NAK\n");
  63930. + usb_control_msg(hdev, usb_sndctrlpipe(hdev, 0),
  63931. + USB_REQ_SET_FEATURE, USB_RT_PORT,
  63932. + USB_PORT_FEAT_TEST, 0x300, NULL, 0, HZ);
  63933. + break;
  63934. +
  63935. + case 0x0102: /* TEST_J */
  63936. + dev_warn(&dev->dev, "TEST_J\n");
  63937. + usb_control_msg(hdev, usb_sndctrlpipe(hdev, 0),
  63938. + USB_REQ_SET_FEATURE, USB_RT_PORT,
  63939. + USB_PORT_FEAT_TEST, 0x100, NULL, 0, HZ);
  63940. + break;
  63941. +
  63942. + case 0x0103: /* TEST_K */
  63943. + dev_warn(&dev->dev, "TEST_K\n");
  63944. + usb_control_msg(hdev, usb_sndctrlpipe(hdev, 0),
  63945. + USB_REQ_SET_FEATURE, USB_RT_PORT,
  63946. + USB_PORT_FEAT_TEST, 0x200, NULL, 0, HZ);
  63947. + break;
  63948. +
  63949. + case 0x0104: /* TEST_PACKET */
  63950. + dev_warn(&dev->dev, "TEST_PACKET\n");
  63951. + usb_control_msg(hdev, usb_sndctrlpipe(hdev, 0),
  63952. + USB_REQ_SET_FEATURE, USB_RT_PORT,
  63953. + USB_PORT_FEAT_TEST, 0x400, NULL, 0, HZ);
  63954. + break;
  63955. +
  63956. + case 0x0105: /* TEST_FORCE_ENABLE */
  63957. + dev_warn(&dev->dev, "TEST_FORCE_ENABLE\n");
  63958. + usb_control_msg(hdev, usb_sndctrlpipe(hdev, 0),
  63959. + USB_REQ_SET_FEATURE, USB_RT_PORT,
  63960. + USB_PORT_FEAT_TEST, 0x500, NULL, 0, HZ);
  63961. + break;
  63962. +
  63963. + case 0x0106: /* HS_HOST_PORT_SUSPEND_RESUME */
  63964. + dev_warn(&dev->dev, "HS_HOST_PORT_SUSPEND_RESUME\n");
  63965. + usb_control_msg(hdev, usb_sndctrlpipe(hdev, 0),
  63966. + USB_REQ_SET_FEATURE, USB_RT_PORT,
  63967. + USB_PORT_FEAT_TEST, 0x600, NULL, 0, 40 * HZ);
  63968. + break;
  63969. +
  63970. + case 0x0107: /* SINGLE_STEP_GET_DEVICE_DESCRIPTOR setup */
  63971. + dev_warn(&dev->dev, "SINGLE_STEP_GET_DEVICE_DESCRIPTOR setup\n");
  63972. + usb_control_msg(hdev, usb_sndctrlpipe(hdev, 0),
  63973. + USB_REQ_SET_FEATURE, USB_RT_PORT,
  63974. + USB_PORT_FEAT_TEST, 0x700, NULL, 0, 40 * HZ);
  63975. + break;
  63976. +
  63977. + case 0x0108: /* SINGLE_STEP_GET_DEVICE_DESCRIPTOR execute */
  63978. + dev_warn(&dev->dev, "SINGLE_STEP_GET_DEVICE_DESCRIPTOR execute\n");
  63979. + usb_control_msg(hdev, usb_sndctrlpipe(hdev, 0),
  63980. + USB_REQ_SET_FEATURE, USB_RT_PORT,
  63981. + USB_PORT_FEAT_TEST, 0x800, NULL, 0, 40 * HZ);
  63982. + }
  63983. + }
  63984. + }
  63985. +#endif /* DWC_HS_ELECT_TST */
  63986. /* Now that the interfaces are installed, re-enable LPM. */
  63987. usb_unlocked_enable_lpm(dev);
  63988. diff -Nur linux-3.18.14/drivers/usb/core/otg_whitelist.h linux-rpi/drivers/usb/core/otg_whitelist.h
  63989. --- linux-3.18.14/drivers/usb/core/otg_whitelist.h 2015-05-20 10:04:50.000000000 -0500
  63990. +++ linux-rpi/drivers/usb/core/otg_whitelist.h 2015-05-31 14:46:12.857660962 -0500
  63991. @@ -19,33 +19,82 @@
  63992. static struct usb_device_id whitelist_table [] = {
  63993. /* hubs are optional in OTG, but very handy ... */
  63994. +#define CERT_WITHOUT_HUBS
  63995. +#if defined(CERT_WITHOUT_HUBS)
  63996. +{ USB_DEVICE( 0x0000, 0x0000 ), }, /* Root HUB Only*/
  63997. +#else
  63998. { USB_DEVICE_INFO(USB_CLASS_HUB, 0, 0), },
  63999. { USB_DEVICE_INFO(USB_CLASS_HUB, 0, 1), },
  64000. +{ USB_DEVICE_INFO(USB_CLASS_HUB, 0, 2), },
  64001. +#endif
  64002. #ifdef CONFIG_USB_PRINTER /* ignoring nonstatic linkage! */
  64003. /* FIXME actually, printers are NOT supposed to use device classes;
  64004. * they're supposed to use interface classes...
  64005. */
  64006. -{ USB_DEVICE_INFO(7, 1, 1) },
  64007. -{ USB_DEVICE_INFO(7, 1, 2) },
  64008. -{ USB_DEVICE_INFO(7, 1, 3) },
  64009. +//{ USB_DEVICE_INFO(7, 1, 1) },
  64010. +//{ USB_DEVICE_INFO(7, 1, 2) },
  64011. +//{ USB_DEVICE_INFO(7, 1, 3) },
  64012. #endif
  64013. #ifdef CONFIG_USB_NET_CDCETHER
  64014. /* Linux-USB CDC Ethernet gadget */
  64015. -{ USB_DEVICE(0x0525, 0xa4a1), },
  64016. +//{ USB_DEVICE(0x0525, 0xa4a1), },
  64017. /* Linux-USB CDC Ethernet + RNDIS gadget */
  64018. -{ USB_DEVICE(0x0525, 0xa4a2), },
  64019. +//{ USB_DEVICE(0x0525, 0xa4a2), },
  64020. #endif
  64021. #if defined(CONFIG_USB_TEST) || defined(CONFIG_USB_TEST_MODULE)
  64022. /* gadget zero, for testing */
  64023. -{ USB_DEVICE(0x0525, 0xa4a0), },
  64024. +//{ USB_DEVICE(0x0525, 0xa4a0), },
  64025. #endif
  64026. +/* OPT Tester */
  64027. +{ USB_DEVICE( 0x1a0a, 0x0101 ), }, /* TEST_SE0_NAK */
  64028. +{ USB_DEVICE( 0x1a0a, 0x0102 ), }, /* Test_J */
  64029. +{ USB_DEVICE( 0x1a0a, 0x0103 ), }, /* Test_K */
  64030. +{ USB_DEVICE( 0x1a0a, 0x0104 ), }, /* Test_PACKET */
  64031. +{ USB_DEVICE( 0x1a0a, 0x0105 ), }, /* Test_FORCE_ENABLE */
  64032. +{ USB_DEVICE( 0x1a0a, 0x0106 ), }, /* HS_PORT_SUSPEND_RESUME */
  64033. +{ USB_DEVICE( 0x1a0a, 0x0107 ), }, /* SINGLE_STEP_GET_DESCRIPTOR setup */
  64034. +{ USB_DEVICE( 0x1a0a, 0x0108 ), }, /* SINGLE_STEP_GET_DESCRIPTOR execute */
  64035. +
  64036. +/* Sony cameras */
  64037. +{ USB_DEVICE_VER(0x054c,0x0010,0x0410, 0x0500), },
  64038. +
  64039. +/* Memory Devices */
  64040. +//{ USB_DEVICE( 0x0781, 0x5150 ), }, /* SanDisk */
  64041. +//{ USB_DEVICE( 0x05DC, 0x0080 ), }, /* Lexar */
  64042. +//{ USB_DEVICE( 0x4146, 0x9281 ), }, /* IOMEGA */
  64043. +//{ USB_DEVICE( 0x067b, 0x2507 ), }, /* Hammer 20GB External HD */
  64044. +{ USB_DEVICE( 0x0EA0, 0x2168 ), }, /* Ours Technology Inc. (BUFFALO ClipDrive)*/
  64045. +//{ USB_DEVICE( 0x0457, 0x0150 ), }, /* Silicon Integrated Systems Corp. */
  64046. +
  64047. +/* HP Printers */
  64048. +//{ USB_DEVICE( 0x03F0, 0x1102 ), }, /* HP Photosmart 245 */
  64049. +//{ USB_DEVICE( 0x03F0, 0x1302 ), }, /* HP Photosmart 370 Series */
  64050. +
  64051. +/* Speakers */
  64052. +//{ USB_DEVICE( 0x0499, 0x3002 ), }, /* YAMAHA YST-MS35D USB Speakers */
  64053. +//{ USB_DEVICE( 0x0672, 0x1041 ), }, /* Labtec USB Headset */
  64054. +
  64055. { } /* Terminating entry */
  64056. };
  64057. +static inline void report_errors(struct usb_device *dev)
  64058. +{
  64059. + /* OTG MESSAGE: report errors here, customize to match your product */
  64060. + dev_info(&dev->dev, "device Vendor:%04x Product:%04x is not supported\n",
  64061. + le16_to_cpu(dev->descriptor.idVendor),
  64062. + le16_to_cpu(dev->descriptor.idProduct));
  64063. + if (USB_CLASS_HUB == dev->descriptor.bDeviceClass){
  64064. + dev_printk(KERN_CRIT, &dev->dev, "Unsupported Hub Topology\n");
  64065. + } else {
  64066. + dev_printk(KERN_CRIT, &dev->dev, "Attached Device is not Supported\n");
  64067. + }
  64068. +}
  64069. +
  64070. +
  64071. static int is_targeted(struct usb_device *dev)
  64072. {
  64073. struct usb_device_id *id = whitelist_table;
  64074. @@ -95,16 +144,57 @@
  64075. continue;
  64076. return 1;
  64077. - }
  64078. + /* NOTE: can't use usb_match_id() since interface caches
  64079. + * aren't set up yet. this is cut/paste from that code.
  64080. + */
  64081. + for (id = whitelist_table; id->match_flags; id++) {
  64082. +#ifdef DEBUG
  64083. + dev_dbg(&dev->dev,
  64084. + "ID: V:%04x P:%04x DC:%04x SC:%04x PR:%04x \n",
  64085. + id->idVendor,
  64086. + id->idProduct,
  64087. + id->bDeviceClass,
  64088. + id->bDeviceSubClass,
  64089. + id->bDeviceProtocol);
  64090. +#endif
  64091. - /* add other match criteria here ... */
  64092. + if ((id->match_flags & USB_DEVICE_ID_MATCH_VENDOR) &&
  64093. + id->idVendor != le16_to_cpu(dev->descriptor.idVendor))
  64094. + continue;
  64095. +
  64096. + if ((id->match_flags & USB_DEVICE_ID_MATCH_PRODUCT) &&
  64097. + id->idProduct != le16_to_cpu(dev->descriptor.idProduct))
  64098. + continue;
  64099. +
  64100. + /* No need to test id->bcdDevice_lo != 0, since 0 is never
  64101. + greater than any unsigned number. */
  64102. + if ((id->match_flags & USB_DEVICE_ID_MATCH_DEV_LO) &&
  64103. + (id->bcdDevice_lo > le16_to_cpu(dev->descriptor.bcdDevice)))
  64104. + continue;
  64105. +
  64106. + if ((id->match_flags & USB_DEVICE_ID_MATCH_DEV_HI) &&
  64107. + (id->bcdDevice_hi < le16_to_cpu(dev->descriptor.bcdDevice)))
  64108. + continue;
  64109. +
  64110. + if ((id->match_flags & USB_DEVICE_ID_MATCH_DEV_CLASS) &&
  64111. + (id->bDeviceClass != dev->descriptor.bDeviceClass))
  64112. + continue;
  64113. +
  64114. + if ((id->match_flags & USB_DEVICE_ID_MATCH_DEV_SUBCLASS) &&
  64115. + (id->bDeviceSubClass != dev->descriptor.bDeviceSubClass))
  64116. + continue;
  64117. +
  64118. + if ((id->match_flags & USB_DEVICE_ID_MATCH_DEV_PROTOCOL) &&
  64119. + (id->bDeviceProtocol != dev->descriptor.bDeviceProtocol))
  64120. + continue;
  64121. + return 1;
  64122. + }
  64123. + }
  64124. - /* OTG MESSAGE: report errors here, customize to match your product */
  64125. - dev_err(&dev->dev, "device v%04x p%04x is not supported\n",
  64126. - le16_to_cpu(dev->descriptor.idVendor),
  64127. - le16_to_cpu(dev->descriptor.idProduct));
  64128. + /* add other match criteria here ... */
  64129. + report_errors(dev);
  64130. return 0;
  64131. }
  64132. diff -Nur linux-3.18.14/drivers/usb/gadget/file_storage.c linux-rpi/drivers/usb/gadget/file_storage.c
  64133. --- linux-3.18.14/drivers/usb/gadget/file_storage.c 1969-12-31 18:00:00.000000000 -0600
  64134. +++ linux-rpi/drivers/usb/gadget/file_storage.c 2015-05-31 14:46:12.865660961 -0500
  64135. @@ -0,0 +1,3676 @@
  64136. +/*
  64137. + * file_storage.c -- File-backed USB Storage Gadget, for USB development
  64138. + *
  64139. + * Copyright (C) 2003-2008 Alan Stern
  64140. + * All rights reserved.
  64141. + *
  64142. + * Redistribution and use in source and binary forms, with or without
  64143. + * modification, are permitted provided that the following conditions
  64144. + * are met:
  64145. + * 1. Redistributions of source code must retain the above copyright
  64146. + * notice, this list of conditions, and the following disclaimer,
  64147. + * without modification.
  64148. + * 2. Redistributions in binary form must reproduce the above copyright
  64149. + * notice, this list of conditions and the following disclaimer in the
  64150. + * documentation and/or other materials provided with the distribution.
  64151. + * 3. The names of the above-listed copyright holders may not be used
  64152. + * to endorse or promote products derived from this software without
  64153. + * specific prior written permission.
  64154. + *
  64155. + * ALTERNATIVELY, this software may be distributed under the terms of the
  64156. + * GNU General Public License ("GPL") as published by the Free Software
  64157. + * Foundation, either version 2 of that License or (at your option) any
  64158. + * later version.
  64159. + *
  64160. + * THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS "AS
  64161. + * IS" AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO,
  64162. + * THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR
  64163. + * PURPOSE ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT OWNER OR
  64164. + * CONTRIBUTORS BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL,
  64165. + * EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO,
  64166. + * PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR
  64167. + * PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF
  64168. + * LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING
  64169. + * NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE OF THIS
  64170. + * SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
  64171. + */
  64172. +
  64173. +
  64174. +/*
  64175. + * The File-backed Storage Gadget acts as a USB Mass Storage device,
  64176. + * appearing to the host as a disk drive or as a CD-ROM drive. In addition
  64177. + * to providing an example of a genuinely useful gadget driver for a USB
  64178. + * device, it also illustrates a technique of double-buffering for increased
  64179. + * throughput. Last but not least, it gives an easy way to probe the
  64180. + * behavior of the Mass Storage drivers in a USB host.
  64181. + *
  64182. + * Backing storage is provided by a regular file or a block device, specified
  64183. + * by the "file" module parameter. Access can be limited to read-only by
  64184. + * setting the optional "ro" module parameter. (For CD-ROM emulation,
  64185. + * access is always read-only.) The gadget will indicate that it has
  64186. + * removable media if the optional "removable" module parameter is set.
  64187. + *
  64188. + * The gadget supports the Control-Bulk (CB), Control-Bulk-Interrupt (CBI),
  64189. + * and Bulk-Only (also known as Bulk-Bulk-Bulk or BBB) transports, selected
  64190. + * by the optional "transport" module parameter. It also supports the
  64191. + * following protocols: RBC (0x01), ATAPI or SFF-8020i (0x02), QIC-157 (0c03),
  64192. + * UFI (0x04), SFF-8070i (0x05), and transparent SCSI (0x06), selected by
  64193. + * the optional "protocol" module parameter. In addition, the default
  64194. + * Vendor ID, Product ID, release number and serial number can be overridden.
  64195. + *
  64196. + * There is support for multiple logical units (LUNs), each of which has
  64197. + * its own backing file. The number of LUNs can be set using the optional
  64198. + * "luns" module parameter (anywhere from 1 to 8), and the corresponding
  64199. + * files are specified using comma-separated lists for "file" and "ro".
  64200. + * The default number of LUNs is taken from the number of "file" elements;
  64201. + * it is 1 if "file" is not given. If "removable" is not set then a backing
  64202. + * file must be specified for each LUN. If it is set, then an unspecified
  64203. + * or empty backing filename means the LUN's medium is not loaded. Ideally
  64204. + * each LUN would be settable independently as a disk drive or a CD-ROM
  64205. + * drive, but currently all LUNs have to be the same type. The CD-ROM
  64206. + * emulation includes a single data track and no audio tracks; hence there
  64207. + * need be only one backing file per LUN.
  64208. + *
  64209. + * Requirements are modest; only a bulk-in and a bulk-out endpoint are
  64210. + * needed (an interrupt-out endpoint is also needed for CBI). The memory
  64211. + * requirement amounts to two 16K buffers, size configurable by a parameter.
  64212. + * Support is included for both full-speed and high-speed operation.
  64213. + *
  64214. + * Note that the driver is slightly non-portable in that it assumes a
  64215. + * single memory/DMA buffer will be useable for bulk-in, bulk-out, and
  64216. + * interrupt-in endpoints. With most device controllers this isn't an
  64217. + * issue, but there may be some with hardware restrictions that prevent
  64218. + * a buffer from being used by more than one endpoint.
  64219. + *
  64220. + * Module options:
  64221. + *
  64222. + * file=filename[,filename...]
  64223. + * Required if "removable" is not set, names of
  64224. + * the files or block devices used for
  64225. + * backing storage
  64226. + * serial=HHHH... Required serial number (string of hex chars)
  64227. + * ro=b[,b...] Default false, booleans for read-only access
  64228. + * removable Default false, boolean for removable media
  64229. + * luns=N Default N = number of filenames, number of
  64230. + * LUNs to support
  64231. + * nofua=b[,b...] Default false, booleans for ignore FUA flag
  64232. + * in SCSI WRITE(10,12) commands
  64233. + * stall Default determined according to the type of
  64234. + * USB device controller (usually true),
  64235. + * boolean to permit the driver to halt
  64236. + * bulk endpoints
  64237. + * cdrom Default false, boolean for whether to emulate
  64238. + * a CD-ROM drive
  64239. + * transport=XXX Default BBB, transport name (CB, CBI, or BBB)
  64240. + * protocol=YYY Default SCSI, protocol name (RBC, 8020 or
  64241. + * ATAPI, QIC, UFI, 8070, or SCSI;
  64242. + * also 1 - 6)
  64243. + * vendor=0xVVVV Default 0x0525 (NetChip), USB Vendor ID
  64244. + * product=0xPPPP Default 0xa4a5 (FSG), USB Product ID
  64245. + * release=0xRRRR Override the USB release number (bcdDevice)
  64246. + * buflen=N Default N=16384, buffer size used (will be
  64247. + * rounded down to a multiple of
  64248. + * PAGE_CACHE_SIZE)
  64249. + *
  64250. + * If CONFIG_USB_FILE_STORAGE_TEST is not set, only the "file", "serial", "ro",
  64251. + * "removable", "luns", "nofua", "stall", and "cdrom" options are available;
  64252. + * default values are used for everything else.
  64253. + *
  64254. + * The pathnames of the backing files and the ro settings are available in
  64255. + * the attribute files "file", "nofua", and "ro" in the lun<n> subdirectory of
  64256. + * the gadget's sysfs directory. If the "removable" option is set, writing to
  64257. + * these files will simulate ejecting/loading the medium (writing an empty
  64258. + * line means eject) and adjusting a write-enable tab. Changes to the ro
  64259. + * setting are not allowed when the medium is loaded or if CD-ROM emulation
  64260. + * is being used.
  64261. + *
  64262. + * This gadget driver is heavily based on "Gadget Zero" by David Brownell.
  64263. + * The driver's SCSI command interface was based on the "Information
  64264. + * technology - Small Computer System Interface - 2" document from
  64265. + * X3T9.2 Project 375D, Revision 10L, 7-SEP-93, available at
  64266. + * <http://www.t10.org/ftp/t10/drafts/s2/s2-r10l.pdf>. The single exception
  64267. + * is opcode 0x23 (READ FORMAT CAPACITIES), which was based on the
  64268. + * "Universal Serial Bus Mass Storage Class UFI Command Specification"
  64269. + * document, Revision 1.0, December 14, 1998, available at
  64270. + * <http://www.usb.org/developers/devclass_docs/usbmass-ufi10.pdf>.
  64271. + */
  64272. +
  64273. +
  64274. +/*
  64275. + * Driver Design
  64276. + *
  64277. + * The FSG driver is fairly straightforward. There is a main kernel
  64278. + * thread that handles most of the work. Interrupt routines field
  64279. + * callbacks from the controller driver: bulk- and interrupt-request
  64280. + * completion notifications, endpoint-0 events, and disconnect events.
  64281. + * Completion events are passed to the main thread by wakeup calls. Many
  64282. + * ep0 requests are handled at interrupt time, but SetInterface,
  64283. + * SetConfiguration, and device reset requests are forwarded to the
  64284. + * thread in the form of "exceptions" using SIGUSR1 signals (since they
  64285. + * should interrupt any ongoing file I/O operations).
  64286. + *
  64287. + * The thread's main routine implements the standard command/data/status
  64288. + * parts of a SCSI interaction. It and its subroutines are full of tests
  64289. + * for pending signals/exceptions -- all this polling is necessary since
  64290. + * the kernel has no setjmp/longjmp equivalents. (Maybe this is an
  64291. + * indication that the driver really wants to be running in userspace.)
  64292. + * An important point is that so long as the thread is alive it keeps an
  64293. + * open reference to the backing file. This will prevent unmounting
  64294. + * the backing file's underlying filesystem and could cause problems
  64295. + * during system shutdown, for example. To prevent such problems, the
  64296. + * thread catches INT, TERM, and KILL signals and converts them into
  64297. + * an EXIT exception.
  64298. + *
  64299. + * In normal operation the main thread is started during the gadget's
  64300. + * fsg_bind() callback and stopped during fsg_unbind(). But it can also
  64301. + * exit when it receives a signal, and there's no point leaving the
  64302. + * gadget running when the thread is dead. So just before the thread
  64303. + * exits, it deregisters the gadget driver. This makes things a little
  64304. + * tricky: The driver is deregistered at two places, and the exiting
  64305. + * thread can indirectly call fsg_unbind() which in turn can tell the
  64306. + * thread to exit. The first problem is resolved through the use of the
  64307. + * REGISTERED atomic bitflag; the driver will only be deregistered once.
  64308. + * The second problem is resolved by having fsg_unbind() check
  64309. + * fsg->state; it won't try to stop the thread if the state is already
  64310. + * FSG_STATE_TERMINATED.
  64311. + *
  64312. + * To provide maximum throughput, the driver uses a circular pipeline of
  64313. + * buffer heads (struct fsg_buffhd). In principle the pipeline can be
  64314. + * arbitrarily long; in practice the benefits don't justify having more
  64315. + * than 2 stages (i.e., double buffering). But it helps to think of the
  64316. + * pipeline as being a long one. Each buffer head contains a bulk-in and
  64317. + * a bulk-out request pointer (since the buffer can be used for both
  64318. + * output and input -- directions always are given from the host's
  64319. + * point of view) as well as a pointer to the buffer and various state
  64320. + * variables.
  64321. + *
  64322. + * Use of the pipeline follows a simple protocol. There is a variable
  64323. + * (fsg->next_buffhd_to_fill) that points to the next buffer head to use.
  64324. + * At any time that buffer head may still be in use from an earlier
  64325. + * request, so each buffer head has a state variable indicating whether
  64326. + * it is EMPTY, FULL, or BUSY. Typical use involves waiting for the
  64327. + * buffer head to be EMPTY, filling the buffer either by file I/O or by
  64328. + * USB I/O (during which the buffer head is BUSY), and marking the buffer
  64329. + * head FULL when the I/O is complete. Then the buffer will be emptied
  64330. + * (again possibly by USB I/O, during which it is marked BUSY) and
  64331. + * finally marked EMPTY again (possibly by a completion routine).
  64332. + *
  64333. + * A module parameter tells the driver to avoid stalling the bulk
  64334. + * endpoints wherever the transport specification allows. This is
  64335. + * necessary for some UDCs like the SuperH, which cannot reliably clear a
  64336. + * halt on a bulk endpoint. However, under certain circumstances the
  64337. + * Bulk-only specification requires a stall. In such cases the driver
  64338. + * will halt the endpoint and set a flag indicating that it should clear
  64339. + * the halt in software during the next device reset. Hopefully this
  64340. + * will permit everything to work correctly. Furthermore, although the
  64341. + * specification allows the bulk-out endpoint to halt when the host sends
  64342. + * too much data, implementing this would cause an unavoidable race.
  64343. + * The driver will always use the "no-stall" approach for OUT transfers.
  64344. + *
  64345. + * One subtle point concerns sending status-stage responses for ep0
  64346. + * requests. Some of these requests, such as device reset, can involve
  64347. + * interrupting an ongoing file I/O operation, which might take an
  64348. + * arbitrarily long time. During that delay the host might give up on
  64349. + * the original ep0 request and issue a new one. When that happens the
  64350. + * driver should not notify the host about completion of the original
  64351. + * request, as the host will no longer be waiting for it. So the driver
  64352. + * assigns to each ep0 request a unique tag, and it keeps track of the
  64353. + * tag value of the request associated with a long-running exception
  64354. + * (device-reset, interface-change, or configuration-change). When the
  64355. + * exception handler is finished, the status-stage response is submitted
  64356. + * only if the current ep0 request tag is equal to the exception request
  64357. + * tag. Thus only the most recently received ep0 request will get a
  64358. + * status-stage response.
  64359. + *
  64360. + * Warning: This driver source file is too long. It ought to be split up
  64361. + * into a header file plus about 3 separate .c files, to handle the details
  64362. + * of the Gadget, USB Mass Storage, and SCSI protocols.
  64363. + */
  64364. +
  64365. +
  64366. +/* #define VERBOSE_DEBUG */
  64367. +/* #define DUMP_MSGS */
  64368. +
  64369. +
  64370. +#include <linux/blkdev.h>
  64371. +#include <linux/completion.h>
  64372. +#include <linux/dcache.h>
  64373. +#include <linux/delay.h>
  64374. +#include <linux/device.h>
  64375. +#include <linux/fcntl.h>
  64376. +#include <linux/file.h>
  64377. +#include <linux/fs.h>
  64378. +#include <linux/kref.h>
  64379. +#include <linux/kthread.h>
  64380. +#include <linux/limits.h>
  64381. +#include <linux/module.h>
  64382. +#include <linux/rwsem.h>
  64383. +#include <linux/slab.h>
  64384. +#include <linux/spinlock.h>
  64385. +#include <linux/string.h>
  64386. +#include <linux/freezer.h>
  64387. +#include <linux/utsname.h>
  64388. +
  64389. +#include <linux/usb/ch9.h>
  64390. +#include <linux/usb/gadget.h>
  64391. +
  64392. +#include "gadget_chips.h"
  64393. +
  64394. +
  64395. +
  64396. +/*
  64397. + * Kbuild is not very cooperative with respect to linking separately
  64398. + * compiled library objects into one module. So for now we won't use
  64399. + * separate compilation ... ensuring init/exit sections work to shrink
  64400. + * the runtime footprint, and giving us at least some parts of what
  64401. + * a "gcc --combine ... part1.c part2.c part3.c ... " build would.
  64402. + */
  64403. +#include "usbstring.c"
  64404. +#include "config.c"
  64405. +#include "epautoconf.c"
  64406. +
  64407. +/*-------------------------------------------------------------------------*/
  64408. +
  64409. +#define DRIVER_DESC "File-backed Storage Gadget"
  64410. +#define DRIVER_NAME "g_file_storage"
  64411. +#define DRIVER_VERSION "1 September 2010"
  64412. +
  64413. +static char fsg_string_manufacturer[64];
  64414. +static const char fsg_string_product[] = DRIVER_DESC;
  64415. +static const char fsg_string_config[] = "Self-powered";
  64416. +static const char fsg_string_interface[] = "Mass Storage";
  64417. +
  64418. +
  64419. +#include "storage_common.c"
  64420. +
  64421. +
  64422. +MODULE_DESCRIPTION(DRIVER_DESC);
  64423. +MODULE_AUTHOR("Alan Stern");
  64424. +MODULE_LICENSE("Dual BSD/GPL");
  64425. +
  64426. +/*
  64427. + * This driver assumes self-powered hardware and has no way for users to
  64428. + * trigger remote wakeup. It uses autoconfiguration to select endpoints
  64429. + * and endpoint addresses.
  64430. + */
  64431. +
  64432. +
  64433. +/*-------------------------------------------------------------------------*/
  64434. +
  64435. +
  64436. +/* Encapsulate the module parameter settings */
  64437. +
  64438. +static struct {
  64439. + char *file[FSG_MAX_LUNS];
  64440. + char *serial;
  64441. + bool ro[FSG_MAX_LUNS];
  64442. + bool nofua[FSG_MAX_LUNS];
  64443. + unsigned int num_filenames;
  64444. + unsigned int num_ros;
  64445. + unsigned int num_nofuas;
  64446. + unsigned int nluns;
  64447. +
  64448. + bool removable;
  64449. + bool can_stall;
  64450. + bool cdrom;
  64451. +
  64452. + char *transport_parm;
  64453. + char *protocol_parm;
  64454. + unsigned short vendor;
  64455. + unsigned short product;
  64456. + unsigned short release;
  64457. + unsigned int buflen;
  64458. +
  64459. + int transport_type;
  64460. + char *transport_name;
  64461. + int protocol_type;
  64462. + char *protocol_name;
  64463. +
  64464. +} mod_data = { // Default values
  64465. + .transport_parm = "BBB",
  64466. + .protocol_parm = "SCSI",
  64467. + .removable = 0,
  64468. + .can_stall = 1,
  64469. + .cdrom = 0,
  64470. + .vendor = FSG_VENDOR_ID,
  64471. + .product = FSG_PRODUCT_ID,
  64472. + .release = 0xffff, // Use controller chip type
  64473. + .buflen = 16384,
  64474. + };
  64475. +
  64476. +
  64477. +module_param_array_named(file, mod_data.file, charp, &mod_data.num_filenames,
  64478. + S_IRUGO);
  64479. +MODULE_PARM_DESC(file, "names of backing files or devices");
  64480. +
  64481. +module_param_named(serial, mod_data.serial, charp, S_IRUGO);
  64482. +MODULE_PARM_DESC(serial, "USB serial number");
  64483. +
  64484. +module_param_array_named(ro, mod_data.ro, bool, &mod_data.num_ros, S_IRUGO);
  64485. +MODULE_PARM_DESC(ro, "true to force read-only");
  64486. +
  64487. +module_param_array_named(nofua, mod_data.nofua, bool, &mod_data.num_nofuas,
  64488. + S_IRUGO);
  64489. +MODULE_PARM_DESC(nofua, "true to ignore SCSI WRITE(10,12) FUA bit");
  64490. +
  64491. +module_param_named(luns, mod_data.nluns, uint, S_IRUGO);
  64492. +MODULE_PARM_DESC(luns, "number of LUNs");
  64493. +
  64494. +module_param_named(removable, mod_data.removable, bool, S_IRUGO);
  64495. +MODULE_PARM_DESC(removable, "true to simulate removable media");
  64496. +
  64497. +module_param_named(stall, mod_data.can_stall, bool, S_IRUGO);
  64498. +MODULE_PARM_DESC(stall, "false to prevent bulk stalls");
  64499. +
  64500. +module_param_named(cdrom, mod_data.cdrom, bool, S_IRUGO);
  64501. +MODULE_PARM_DESC(cdrom, "true to emulate cdrom instead of disk");
  64502. +
  64503. +/* In the non-TEST version, only the module parameters listed above
  64504. + * are available. */
  64505. +#ifdef CONFIG_USB_FILE_STORAGE_TEST
  64506. +
  64507. +module_param_named(transport, mod_data.transport_parm, charp, S_IRUGO);
  64508. +MODULE_PARM_DESC(transport, "type of transport (BBB, CBI, or CB)");
  64509. +
  64510. +module_param_named(protocol, mod_data.protocol_parm, charp, S_IRUGO);
  64511. +MODULE_PARM_DESC(protocol, "type of protocol (RBC, 8020, QIC, UFI, "
  64512. + "8070, or SCSI)");
  64513. +
  64514. +module_param_named(vendor, mod_data.vendor, ushort, S_IRUGO);
  64515. +MODULE_PARM_DESC(vendor, "USB Vendor ID");
  64516. +
  64517. +module_param_named(product, mod_data.product, ushort, S_IRUGO);
  64518. +MODULE_PARM_DESC(product, "USB Product ID");
  64519. +
  64520. +module_param_named(release, mod_data.release, ushort, S_IRUGO);
  64521. +MODULE_PARM_DESC(release, "USB release number");
  64522. +
  64523. +module_param_named(buflen, mod_data.buflen, uint, S_IRUGO);
  64524. +MODULE_PARM_DESC(buflen, "I/O buffer size");
  64525. +
  64526. +#endif /* CONFIG_USB_FILE_STORAGE_TEST */
  64527. +
  64528. +
  64529. +/*
  64530. + * These definitions will permit the compiler to avoid generating code for
  64531. + * parts of the driver that aren't used in the non-TEST version. Even gcc
  64532. + * can recognize when a test of a constant expression yields a dead code
  64533. + * path.
  64534. + */
  64535. +
  64536. +#ifdef CONFIG_USB_FILE_STORAGE_TEST
  64537. +
  64538. +#define transport_is_bbb() (mod_data.transport_type == USB_PR_BULK)
  64539. +#define transport_is_cbi() (mod_data.transport_type == USB_PR_CBI)
  64540. +#define protocol_is_scsi() (mod_data.protocol_type == USB_SC_SCSI)
  64541. +
  64542. +#else
  64543. +
  64544. +#define transport_is_bbb() 1
  64545. +#define transport_is_cbi() 0
  64546. +#define protocol_is_scsi() 1
  64547. +
  64548. +#endif /* CONFIG_USB_FILE_STORAGE_TEST */
  64549. +
  64550. +
  64551. +/*-------------------------------------------------------------------------*/
  64552. +
  64553. +
  64554. +struct fsg_dev {
  64555. + /* lock protects: state, all the req_busy's, and cbbuf_cmnd */
  64556. + spinlock_t lock;
  64557. + struct usb_gadget *gadget;
  64558. +
  64559. + /* filesem protects: backing files in use */
  64560. + struct rw_semaphore filesem;
  64561. +
  64562. + /* reference counting: wait until all LUNs are released */
  64563. + struct kref ref;
  64564. +
  64565. + struct usb_ep *ep0; // Handy copy of gadget->ep0
  64566. + struct usb_request *ep0req; // For control responses
  64567. + unsigned int ep0_req_tag;
  64568. + const char *ep0req_name;
  64569. +
  64570. + struct usb_request *intreq; // For interrupt responses
  64571. + int intreq_busy;
  64572. + struct fsg_buffhd *intr_buffhd;
  64573. +
  64574. + unsigned int bulk_out_maxpacket;
  64575. + enum fsg_state state; // For exception handling
  64576. + unsigned int exception_req_tag;
  64577. +
  64578. + u8 config, new_config;
  64579. +
  64580. + unsigned int running : 1;
  64581. + unsigned int bulk_in_enabled : 1;
  64582. + unsigned int bulk_out_enabled : 1;
  64583. + unsigned int intr_in_enabled : 1;
  64584. + unsigned int phase_error : 1;
  64585. + unsigned int short_packet_received : 1;
  64586. + unsigned int bad_lun_okay : 1;
  64587. +
  64588. + unsigned long atomic_bitflags;
  64589. +#define REGISTERED 0
  64590. +#define IGNORE_BULK_OUT 1
  64591. +#define SUSPENDED 2
  64592. +
  64593. + struct usb_ep *bulk_in;
  64594. + struct usb_ep *bulk_out;
  64595. + struct usb_ep *intr_in;
  64596. +
  64597. + struct fsg_buffhd *next_buffhd_to_fill;
  64598. + struct fsg_buffhd *next_buffhd_to_drain;
  64599. +
  64600. + int thread_wakeup_needed;
  64601. + struct completion thread_notifier;
  64602. + struct task_struct *thread_task;
  64603. +
  64604. + int cmnd_size;
  64605. + u8 cmnd[MAX_COMMAND_SIZE];
  64606. + enum data_direction data_dir;
  64607. + u32 data_size;
  64608. + u32 data_size_from_cmnd;
  64609. + u32 tag;
  64610. + unsigned int lun;
  64611. + u32 residue;
  64612. + u32 usb_amount_left;
  64613. +
  64614. + /* The CB protocol offers no way for a host to know when a command
  64615. + * has completed. As a result the next command may arrive early,
  64616. + * and we will still have to handle it. For that reason we need
  64617. + * a buffer to store new commands when using CB (or CBI, which
  64618. + * does not oblige a host to wait for command completion either). */
  64619. + int cbbuf_cmnd_size;
  64620. + u8 cbbuf_cmnd[MAX_COMMAND_SIZE];
  64621. +
  64622. + unsigned int nluns;
  64623. + struct fsg_lun *luns;
  64624. + struct fsg_lun *curlun;
  64625. + /* Must be the last entry */
  64626. + struct fsg_buffhd buffhds[];
  64627. +};
  64628. +
  64629. +typedef void (*fsg_routine_t)(struct fsg_dev *);
  64630. +
  64631. +static int exception_in_progress(struct fsg_dev *fsg)
  64632. +{
  64633. + return (fsg->state > FSG_STATE_IDLE);
  64634. +}
  64635. +
  64636. +/* Make bulk-out requests be divisible by the maxpacket size */
  64637. +static void set_bulk_out_req_length(struct fsg_dev *fsg,
  64638. + struct fsg_buffhd *bh, unsigned int length)
  64639. +{
  64640. + unsigned int rem;
  64641. +
  64642. + bh->bulk_out_intended_length = length;
  64643. + rem = length % fsg->bulk_out_maxpacket;
  64644. + if (rem > 0)
  64645. + length += fsg->bulk_out_maxpacket - rem;
  64646. + bh->outreq->length = length;
  64647. +}
  64648. +
  64649. +static struct fsg_dev *the_fsg;
  64650. +static struct usb_gadget_driver fsg_driver;
  64651. +
  64652. +
  64653. +/*-------------------------------------------------------------------------*/
  64654. +
  64655. +static int fsg_set_halt(struct fsg_dev *fsg, struct usb_ep *ep)
  64656. +{
  64657. + const char *name;
  64658. +
  64659. + if (ep == fsg->bulk_in)
  64660. + name = "bulk-in";
  64661. + else if (ep == fsg->bulk_out)
  64662. + name = "bulk-out";
  64663. + else
  64664. + name = ep->name;
  64665. + DBG(fsg, "%s set halt\n", name);
  64666. + return usb_ep_set_halt(ep);
  64667. +}
  64668. +
  64669. +
  64670. +/*-------------------------------------------------------------------------*/
  64671. +
  64672. +/*
  64673. + * DESCRIPTORS ... most are static, but strings and (full) configuration
  64674. + * descriptors are built on demand. Also the (static) config and interface
  64675. + * descriptors are adjusted during fsg_bind().
  64676. + */
  64677. +
  64678. +/* There is only one configuration. */
  64679. +#define CONFIG_VALUE 1
  64680. +
  64681. +static struct usb_device_descriptor
  64682. +device_desc = {
  64683. + .bLength = sizeof device_desc,
  64684. + .bDescriptorType = USB_DT_DEVICE,
  64685. +
  64686. + .bcdUSB = cpu_to_le16(0x0200),
  64687. + .bDeviceClass = USB_CLASS_PER_INTERFACE,
  64688. +
  64689. + /* The next three values can be overridden by module parameters */
  64690. + .idVendor = cpu_to_le16(FSG_VENDOR_ID),
  64691. + .idProduct = cpu_to_le16(FSG_PRODUCT_ID),
  64692. + .bcdDevice = cpu_to_le16(0xffff),
  64693. +
  64694. + .iManufacturer = FSG_STRING_MANUFACTURER,
  64695. + .iProduct = FSG_STRING_PRODUCT,
  64696. + .iSerialNumber = FSG_STRING_SERIAL,
  64697. + .bNumConfigurations = 1,
  64698. +};
  64699. +
  64700. +static struct usb_config_descriptor
  64701. +config_desc = {
  64702. + .bLength = sizeof config_desc,
  64703. + .bDescriptorType = USB_DT_CONFIG,
  64704. +
  64705. + /* wTotalLength computed by usb_gadget_config_buf() */
  64706. + .bNumInterfaces = 1,
  64707. + .bConfigurationValue = CONFIG_VALUE,
  64708. + .iConfiguration = FSG_STRING_CONFIG,
  64709. + .bmAttributes = USB_CONFIG_ATT_ONE | USB_CONFIG_ATT_SELFPOWER,
  64710. + .bMaxPower = CONFIG_USB_GADGET_VBUS_DRAW / 2,
  64711. +};
  64712. +
  64713. +
  64714. +static struct usb_qualifier_descriptor
  64715. +dev_qualifier = {
  64716. + .bLength = sizeof dev_qualifier,
  64717. + .bDescriptorType = USB_DT_DEVICE_QUALIFIER,
  64718. +
  64719. + .bcdUSB = cpu_to_le16(0x0200),
  64720. + .bDeviceClass = USB_CLASS_PER_INTERFACE,
  64721. +
  64722. + .bNumConfigurations = 1,
  64723. +};
  64724. +
  64725. +static int populate_bos(struct fsg_dev *fsg, u8 *buf)
  64726. +{
  64727. + memcpy(buf, &fsg_bos_desc, USB_DT_BOS_SIZE);
  64728. + buf += USB_DT_BOS_SIZE;
  64729. +
  64730. + memcpy(buf, &fsg_ext_cap_desc, USB_DT_USB_EXT_CAP_SIZE);
  64731. + buf += USB_DT_USB_EXT_CAP_SIZE;
  64732. +
  64733. + memcpy(buf, &fsg_ss_cap_desc, USB_DT_USB_SS_CAP_SIZE);
  64734. +
  64735. + return USB_DT_BOS_SIZE + USB_DT_USB_SS_CAP_SIZE
  64736. + + USB_DT_USB_EXT_CAP_SIZE;
  64737. +}
  64738. +
  64739. +/*
  64740. + * Config descriptors must agree with the code that sets configurations
  64741. + * and with code managing interfaces and their altsettings. They must
  64742. + * also handle different speeds and other-speed requests.
  64743. + */
  64744. +static int populate_config_buf(struct usb_gadget *gadget,
  64745. + u8 *buf, u8 type, unsigned index)
  64746. +{
  64747. + enum usb_device_speed speed = gadget->speed;
  64748. + int len;
  64749. + const struct usb_descriptor_header **function;
  64750. +
  64751. + if (index > 0)
  64752. + return -EINVAL;
  64753. +
  64754. + if (gadget_is_dualspeed(gadget) && type == USB_DT_OTHER_SPEED_CONFIG)
  64755. + speed = (USB_SPEED_FULL + USB_SPEED_HIGH) - speed;
  64756. + function = gadget_is_dualspeed(gadget) && speed == USB_SPEED_HIGH
  64757. + ? (const struct usb_descriptor_header **)fsg_hs_function
  64758. + : (const struct usb_descriptor_header **)fsg_fs_function;
  64759. +
  64760. + /* for now, don't advertise srp-only devices */
  64761. + if (!gadget_is_otg(gadget))
  64762. + function++;
  64763. +
  64764. + len = usb_gadget_config_buf(&config_desc, buf, EP0_BUFSIZE, function);
  64765. + ((struct usb_config_descriptor *) buf)->bDescriptorType = type;
  64766. + return len;
  64767. +}
  64768. +
  64769. +
  64770. +/*-------------------------------------------------------------------------*/
  64771. +
  64772. +/* These routines may be called in process context or in_irq */
  64773. +
  64774. +/* Caller must hold fsg->lock */
  64775. +static void wakeup_thread(struct fsg_dev *fsg)
  64776. +{
  64777. + /* Tell the main thread that something has happened */
  64778. + fsg->thread_wakeup_needed = 1;
  64779. + if (fsg->thread_task)
  64780. + wake_up_process(fsg->thread_task);
  64781. +}
  64782. +
  64783. +
  64784. +static void raise_exception(struct fsg_dev *fsg, enum fsg_state new_state)
  64785. +{
  64786. + unsigned long flags;
  64787. +
  64788. + /* Do nothing if a higher-priority exception is already in progress.
  64789. + * If a lower-or-equal priority exception is in progress, preempt it
  64790. + * and notify the main thread by sending it a signal. */
  64791. + spin_lock_irqsave(&fsg->lock, flags);
  64792. + if (fsg->state <= new_state) {
  64793. + fsg->exception_req_tag = fsg->ep0_req_tag;
  64794. + fsg->state = new_state;
  64795. + if (fsg->thread_task)
  64796. + send_sig_info(SIGUSR1, SEND_SIG_FORCED,
  64797. + fsg->thread_task);
  64798. + }
  64799. + spin_unlock_irqrestore(&fsg->lock, flags);
  64800. +}
  64801. +
  64802. +
  64803. +/*-------------------------------------------------------------------------*/
  64804. +
  64805. +/* The disconnect callback and ep0 routines. These always run in_irq,
  64806. + * except that ep0_queue() is called in the main thread to acknowledge
  64807. + * completion of various requests: set config, set interface, and
  64808. + * Bulk-only device reset. */
  64809. +
  64810. +static void fsg_disconnect(struct usb_gadget *gadget)
  64811. +{
  64812. + struct fsg_dev *fsg = get_gadget_data(gadget);
  64813. +
  64814. + DBG(fsg, "disconnect or port reset\n");
  64815. + raise_exception(fsg, FSG_STATE_DISCONNECT);
  64816. +}
  64817. +
  64818. +
  64819. +static int ep0_queue(struct fsg_dev *fsg)
  64820. +{
  64821. + int rc;
  64822. +
  64823. + rc = usb_ep_queue(fsg->ep0, fsg->ep0req, GFP_ATOMIC);
  64824. + if (rc != 0 && rc != -ESHUTDOWN) {
  64825. +
  64826. + /* We can't do much more than wait for a reset */
  64827. + WARNING(fsg, "error in submission: %s --> %d\n",
  64828. + fsg->ep0->name, rc);
  64829. + }
  64830. + return rc;
  64831. +}
  64832. +
  64833. +static void ep0_complete(struct usb_ep *ep, struct usb_request *req)
  64834. +{
  64835. + struct fsg_dev *fsg = ep->driver_data;
  64836. +
  64837. + if (req->actual > 0)
  64838. + dump_msg(fsg, fsg->ep0req_name, req->buf, req->actual);
  64839. + if (req->status || req->actual != req->length)
  64840. + DBG(fsg, "%s --> %d, %u/%u\n", __func__,
  64841. + req->status, req->actual, req->length);
  64842. + if (req->status == -ECONNRESET) // Request was cancelled
  64843. + usb_ep_fifo_flush(ep);
  64844. +
  64845. + if (req->status == 0 && req->context)
  64846. + ((fsg_routine_t) (req->context))(fsg);
  64847. +}
  64848. +
  64849. +
  64850. +/*-------------------------------------------------------------------------*/
  64851. +
  64852. +/* Bulk and interrupt endpoint completion handlers.
  64853. + * These always run in_irq. */
  64854. +
  64855. +static void bulk_in_complete(struct usb_ep *ep, struct usb_request *req)
  64856. +{
  64857. + struct fsg_dev *fsg = ep->driver_data;
  64858. + struct fsg_buffhd *bh = req->context;
  64859. +
  64860. + if (req->status || req->actual != req->length)
  64861. + DBG(fsg, "%s --> %d, %u/%u\n", __func__,
  64862. + req->status, req->actual, req->length);
  64863. + if (req->status == -ECONNRESET) // Request was cancelled
  64864. + usb_ep_fifo_flush(ep);
  64865. +
  64866. + /* Hold the lock while we update the request and buffer states */
  64867. + smp_wmb();
  64868. + spin_lock(&fsg->lock);
  64869. + bh->inreq_busy = 0;
  64870. + bh->state = BUF_STATE_EMPTY;
  64871. + wakeup_thread(fsg);
  64872. + spin_unlock(&fsg->lock);
  64873. +}
  64874. +
  64875. +static void bulk_out_complete(struct usb_ep *ep, struct usb_request *req)
  64876. +{
  64877. + struct fsg_dev *fsg = ep->driver_data;
  64878. + struct fsg_buffhd *bh = req->context;
  64879. +
  64880. + dump_msg(fsg, "bulk-out", req->buf, req->actual);
  64881. + if (req->status || req->actual != bh->bulk_out_intended_length)
  64882. + DBG(fsg, "%s --> %d, %u/%u\n", __func__,
  64883. + req->status, req->actual,
  64884. + bh->bulk_out_intended_length);
  64885. + if (req->status == -ECONNRESET) // Request was cancelled
  64886. + usb_ep_fifo_flush(ep);
  64887. +
  64888. + /* Hold the lock while we update the request and buffer states */
  64889. + smp_wmb();
  64890. + spin_lock(&fsg->lock);
  64891. + bh->outreq_busy = 0;
  64892. + bh->state = BUF_STATE_FULL;
  64893. + wakeup_thread(fsg);
  64894. + spin_unlock(&fsg->lock);
  64895. +}
  64896. +
  64897. +
  64898. +#ifdef CONFIG_USB_FILE_STORAGE_TEST
  64899. +static void intr_in_complete(struct usb_ep *ep, struct usb_request *req)
  64900. +{
  64901. + struct fsg_dev *fsg = ep->driver_data;
  64902. + struct fsg_buffhd *bh = req->context;
  64903. +
  64904. + if (req->status || req->actual != req->length)
  64905. + DBG(fsg, "%s --> %d, %u/%u\n", __func__,
  64906. + req->status, req->actual, req->length);
  64907. + if (req->status == -ECONNRESET) // Request was cancelled
  64908. + usb_ep_fifo_flush(ep);
  64909. +
  64910. + /* Hold the lock while we update the request and buffer states */
  64911. + smp_wmb();
  64912. + spin_lock(&fsg->lock);
  64913. + fsg->intreq_busy = 0;
  64914. + bh->state = BUF_STATE_EMPTY;
  64915. + wakeup_thread(fsg);
  64916. + spin_unlock(&fsg->lock);
  64917. +}
  64918. +
  64919. +#else
  64920. +static void intr_in_complete(struct usb_ep *ep, struct usb_request *req)
  64921. +{}
  64922. +#endif /* CONFIG_USB_FILE_STORAGE_TEST */
  64923. +
  64924. +
  64925. +/*-------------------------------------------------------------------------*/
  64926. +
  64927. +/* Ep0 class-specific handlers. These always run in_irq. */
  64928. +
  64929. +#ifdef CONFIG_USB_FILE_STORAGE_TEST
  64930. +static void received_cbi_adsc(struct fsg_dev *fsg, struct fsg_buffhd *bh)
  64931. +{
  64932. + struct usb_request *req = fsg->ep0req;
  64933. + static u8 cbi_reset_cmnd[6] = {
  64934. + SEND_DIAGNOSTIC, 4, 0xff, 0xff, 0xff, 0xff};
  64935. +
  64936. + /* Error in command transfer? */
  64937. + if (req->status || req->length != req->actual ||
  64938. + req->actual < 6 || req->actual > MAX_COMMAND_SIZE) {
  64939. +
  64940. + /* Not all controllers allow a protocol stall after
  64941. + * receiving control-out data, but we'll try anyway. */
  64942. + fsg_set_halt(fsg, fsg->ep0);
  64943. + return; // Wait for reset
  64944. + }
  64945. +
  64946. + /* Is it the special reset command? */
  64947. + if (req->actual >= sizeof cbi_reset_cmnd &&
  64948. + memcmp(req->buf, cbi_reset_cmnd,
  64949. + sizeof cbi_reset_cmnd) == 0) {
  64950. +
  64951. + /* Raise an exception to stop the current operation
  64952. + * and reinitialize our state. */
  64953. + DBG(fsg, "cbi reset request\n");
  64954. + raise_exception(fsg, FSG_STATE_RESET);
  64955. + return;
  64956. + }
  64957. +
  64958. + VDBG(fsg, "CB[I] accept device-specific command\n");
  64959. + spin_lock(&fsg->lock);
  64960. +
  64961. + /* Save the command for later */
  64962. + if (fsg->cbbuf_cmnd_size)
  64963. + WARNING(fsg, "CB[I] overwriting previous command\n");
  64964. + fsg->cbbuf_cmnd_size = req->actual;
  64965. + memcpy(fsg->cbbuf_cmnd, req->buf, fsg->cbbuf_cmnd_size);
  64966. +
  64967. + wakeup_thread(fsg);
  64968. + spin_unlock(&fsg->lock);
  64969. +}
  64970. +
  64971. +#else
  64972. +static void received_cbi_adsc(struct fsg_dev *fsg, struct fsg_buffhd *bh)
  64973. +{}
  64974. +#endif /* CONFIG_USB_FILE_STORAGE_TEST */
  64975. +
  64976. +
  64977. +static int class_setup_req(struct fsg_dev *fsg,
  64978. + const struct usb_ctrlrequest *ctrl)
  64979. +{
  64980. + struct usb_request *req = fsg->ep0req;
  64981. + int value = -EOPNOTSUPP;
  64982. + u16 w_index = le16_to_cpu(ctrl->wIndex);
  64983. + u16 w_value = le16_to_cpu(ctrl->wValue);
  64984. + u16 w_length = le16_to_cpu(ctrl->wLength);
  64985. +
  64986. + if (!fsg->config)
  64987. + return value;
  64988. +
  64989. + /* Handle Bulk-only class-specific requests */
  64990. + if (transport_is_bbb()) {
  64991. + switch (ctrl->bRequest) {
  64992. +
  64993. + case US_BULK_RESET_REQUEST:
  64994. + if (ctrl->bRequestType != (USB_DIR_OUT |
  64995. + USB_TYPE_CLASS | USB_RECIP_INTERFACE))
  64996. + break;
  64997. + if (w_index != 0 || w_value != 0 || w_length != 0) {
  64998. + value = -EDOM;
  64999. + break;
  65000. + }
  65001. +
  65002. + /* Raise an exception to stop the current operation
  65003. + * and reinitialize our state. */
  65004. + DBG(fsg, "bulk reset request\n");
  65005. + raise_exception(fsg, FSG_STATE_RESET);
  65006. + value = DELAYED_STATUS;
  65007. + break;
  65008. +
  65009. + case US_BULK_GET_MAX_LUN:
  65010. + if (ctrl->bRequestType != (USB_DIR_IN |
  65011. + USB_TYPE_CLASS | USB_RECIP_INTERFACE))
  65012. + break;
  65013. + if (w_index != 0 || w_value != 0 || w_length != 1) {
  65014. + value = -EDOM;
  65015. + break;
  65016. + }
  65017. + VDBG(fsg, "get max LUN\n");
  65018. + *(u8 *) req->buf = fsg->nluns - 1;
  65019. + value = 1;
  65020. + break;
  65021. + }
  65022. + }
  65023. +
  65024. + /* Handle CBI class-specific requests */
  65025. + else {
  65026. + switch (ctrl->bRequest) {
  65027. +
  65028. + case USB_CBI_ADSC_REQUEST:
  65029. + if (ctrl->bRequestType != (USB_DIR_OUT |
  65030. + USB_TYPE_CLASS | USB_RECIP_INTERFACE))
  65031. + break;
  65032. + if (w_index != 0 || w_value != 0) {
  65033. + value = -EDOM;
  65034. + break;
  65035. + }
  65036. + if (w_length > MAX_COMMAND_SIZE) {
  65037. + value = -EOVERFLOW;
  65038. + break;
  65039. + }
  65040. + value = w_length;
  65041. + fsg->ep0req->context = received_cbi_adsc;
  65042. + break;
  65043. + }
  65044. + }
  65045. +
  65046. + if (value == -EOPNOTSUPP)
  65047. + VDBG(fsg,
  65048. + "unknown class-specific control req "
  65049. + "%02x.%02x v%04x i%04x l%u\n",
  65050. + ctrl->bRequestType, ctrl->bRequest,
  65051. + le16_to_cpu(ctrl->wValue), w_index, w_length);
  65052. + return value;
  65053. +}
  65054. +
  65055. +
  65056. +/*-------------------------------------------------------------------------*/
  65057. +
  65058. +/* Ep0 standard request handlers. These always run in_irq. */
  65059. +
  65060. +static int standard_setup_req(struct fsg_dev *fsg,
  65061. + const struct usb_ctrlrequest *ctrl)
  65062. +{
  65063. + struct usb_request *req = fsg->ep0req;
  65064. + int value = -EOPNOTSUPP;
  65065. + u16 w_index = le16_to_cpu(ctrl->wIndex);
  65066. + u16 w_value = le16_to_cpu(ctrl->wValue);
  65067. +
  65068. + /* Usually this just stores reply data in the pre-allocated ep0 buffer,
  65069. + * but config change events will also reconfigure hardware. */
  65070. + switch (ctrl->bRequest) {
  65071. +
  65072. + case USB_REQ_GET_DESCRIPTOR:
  65073. + if (ctrl->bRequestType != (USB_DIR_IN | USB_TYPE_STANDARD |
  65074. + USB_RECIP_DEVICE))
  65075. + break;
  65076. + switch (w_value >> 8) {
  65077. +
  65078. + case USB_DT_DEVICE:
  65079. + VDBG(fsg, "get device descriptor\n");
  65080. + device_desc.bMaxPacketSize0 = fsg->ep0->maxpacket;
  65081. + value = sizeof device_desc;
  65082. + memcpy(req->buf, &device_desc, value);
  65083. + break;
  65084. + case USB_DT_DEVICE_QUALIFIER:
  65085. + VDBG(fsg, "get device qualifier\n");
  65086. + if (!gadget_is_dualspeed(fsg->gadget) ||
  65087. + fsg->gadget->speed == USB_SPEED_SUPER)
  65088. + break;
  65089. + /*
  65090. + * Assume ep0 uses the same maxpacket value for both
  65091. + * speeds
  65092. + */
  65093. + dev_qualifier.bMaxPacketSize0 = fsg->ep0->maxpacket;
  65094. + value = sizeof dev_qualifier;
  65095. + memcpy(req->buf, &dev_qualifier, value);
  65096. + break;
  65097. +
  65098. + case USB_DT_OTHER_SPEED_CONFIG:
  65099. + VDBG(fsg, "get other-speed config descriptor\n");
  65100. + if (!gadget_is_dualspeed(fsg->gadget) ||
  65101. + fsg->gadget->speed == USB_SPEED_SUPER)
  65102. + break;
  65103. + goto get_config;
  65104. + case USB_DT_CONFIG:
  65105. + VDBG(fsg, "get configuration descriptor\n");
  65106. +get_config:
  65107. + value = populate_config_buf(fsg->gadget,
  65108. + req->buf,
  65109. + w_value >> 8,
  65110. + w_value & 0xff);
  65111. + break;
  65112. +
  65113. + case USB_DT_STRING:
  65114. + VDBG(fsg, "get string descriptor\n");
  65115. +
  65116. + /* wIndex == language code */
  65117. + value = usb_gadget_get_string(&fsg_stringtab,
  65118. + w_value & 0xff, req->buf);
  65119. + break;
  65120. +
  65121. + case USB_DT_BOS:
  65122. + VDBG(fsg, "get bos descriptor\n");
  65123. +
  65124. + if (gadget_is_superspeed(fsg->gadget))
  65125. + value = populate_bos(fsg, req->buf);
  65126. + break;
  65127. + }
  65128. +
  65129. + break;
  65130. +
  65131. + /* One config, two speeds */
  65132. + case USB_REQ_SET_CONFIGURATION:
  65133. + if (ctrl->bRequestType != (USB_DIR_OUT | USB_TYPE_STANDARD |
  65134. + USB_RECIP_DEVICE))
  65135. + break;
  65136. + VDBG(fsg, "set configuration\n");
  65137. + if (w_value == CONFIG_VALUE || w_value == 0) {
  65138. + fsg->new_config = w_value;
  65139. +
  65140. + /* Raise an exception to wipe out previous transaction
  65141. + * state (queued bufs, etc) and set the new config. */
  65142. + raise_exception(fsg, FSG_STATE_CONFIG_CHANGE);
  65143. + value = DELAYED_STATUS;
  65144. + }
  65145. + break;
  65146. + case USB_REQ_GET_CONFIGURATION:
  65147. + if (ctrl->bRequestType != (USB_DIR_IN | USB_TYPE_STANDARD |
  65148. + USB_RECIP_DEVICE))
  65149. + break;
  65150. + VDBG(fsg, "get configuration\n");
  65151. + *(u8 *) req->buf = fsg->config;
  65152. + value = 1;
  65153. + break;
  65154. +
  65155. + case USB_REQ_SET_INTERFACE:
  65156. + if (ctrl->bRequestType != (USB_DIR_OUT| USB_TYPE_STANDARD |
  65157. + USB_RECIP_INTERFACE))
  65158. + break;
  65159. + if (fsg->config && w_index == 0) {
  65160. +
  65161. + /* Raise an exception to wipe out previous transaction
  65162. + * state (queued bufs, etc) and install the new
  65163. + * interface altsetting. */
  65164. + raise_exception(fsg, FSG_STATE_INTERFACE_CHANGE);
  65165. + value = DELAYED_STATUS;
  65166. + }
  65167. + break;
  65168. + case USB_REQ_GET_INTERFACE:
  65169. + if (ctrl->bRequestType != (USB_DIR_IN | USB_TYPE_STANDARD |
  65170. + USB_RECIP_INTERFACE))
  65171. + break;
  65172. + if (!fsg->config)
  65173. + break;
  65174. + if (w_index != 0) {
  65175. + value = -EDOM;
  65176. + break;
  65177. + }
  65178. + VDBG(fsg, "get interface\n");
  65179. + *(u8 *) req->buf = 0;
  65180. + value = 1;
  65181. + break;
  65182. +
  65183. + default:
  65184. + VDBG(fsg,
  65185. + "unknown control req %02x.%02x v%04x i%04x l%u\n",
  65186. + ctrl->bRequestType, ctrl->bRequest,
  65187. + w_value, w_index, le16_to_cpu(ctrl->wLength));
  65188. + }
  65189. +
  65190. + return value;
  65191. +}
  65192. +
  65193. +
  65194. +static int fsg_setup(struct usb_gadget *gadget,
  65195. + const struct usb_ctrlrequest *ctrl)
  65196. +{
  65197. + struct fsg_dev *fsg = get_gadget_data(gadget);
  65198. + int rc;
  65199. + int w_length = le16_to_cpu(ctrl->wLength);
  65200. +
  65201. + ++fsg->ep0_req_tag; // Record arrival of a new request
  65202. + fsg->ep0req->context = NULL;
  65203. + fsg->ep0req->length = 0;
  65204. + dump_msg(fsg, "ep0-setup", (u8 *) ctrl, sizeof(*ctrl));
  65205. +
  65206. + if ((ctrl->bRequestType & USB_TYPE_MASK) == USB_TYPE_CLASS)
  65207. + rc = class_setup_req(fsg, ctrl);
  65208. + else
  65209. + rc = standard_setup_req(fsg, ctrl);
  65210. +
  65211. + /* Respond with data/status or defer until later? */
  65212. + if (rc >= 0 && rc != DELAYED_STATUS) {
  65213. + rc = min(rc, w_length);
  65214. + fsg->ep0req->length = rc;
  65215. + fsg->ep0req->zero = rc < w_length;
  65216. + fsg->ep0req_name = (ctrl->bRequestType & USB_DIR_IN ?
  65217. + "ep0-in" : "ep0-out");
  65218. + rc = ep0_queue(fsg);
  65219. + }
  65220. +
  65221. + /* Device either stalls (rc < 0) or reports success */
  65222. + return rc;
  65223. +}
  65224. +
  65225. +
  65226. +/*-------------------------------------------------------------------------*/
  65227. +
  65228. +/* All the following routines run in process context */
  65229. +
  65230. +
  65231. +/* Use this for bulk or interrupt transfers, not ep0 */
  65232. +static void start_transfer(struct fsg_dev *fsg, struct usb_ep *ep,
  65233. + struct usb_request *req, int *pbusy,
  65234. + enum fsg_buffer_state *state)
  65235. +{
  65236. + int rc;
  65237. +
  65238. + if (ep == fsg->bulk_in)
  65239. + dump_msg(fsg, "bulk-in", req->buf, req->length);
  65240. + else if (ep == fsg->intr_in)
  65241. + dump_msg(fsg, "intr-in", req->buf, req->length);
  65242. +
  65243. + spin_lock_irq(&fsg->lock);
  65244. + *pbusy = 1;
  65245. + *state = BUF_STATE_BUSY;
  65246. + spin_unlock_irq(&fsg->lock);
  65247. + rc = usb_ep_queue(ep, req, GFP_KERNEL);
  65248. + if (rc != 0) {
  65249. + *pbusy = 0;
  65250. + *state = BUF_STATE_EMPTY;
  65251. +
  65252. + /* We can't do much more than wait for a reset */
  65253. +
  65254. + /* Note: currently the net2280 driver fails zero-length
  65255. + * submissions if DMA is enabled. */
  65256. + if (rc != -ESHUTDOWN && !(rc == -EOPNOTSUPP &&
  65257. + req->length == 0))
  65258. + WARNING(fsg, "error in submission: %s --> %d\n",
  65259. + ep->name, rc);
  65260. + }
  65261. +}
  65262. +
  65263. +
  65264. +static int sleep_thread(struct fsg_dev *fsg)
  65265. +{
  65266. + int rc = 0;
  65267. +
  65268. + /* Wait until a signal arrives or we are woken up */
  65269. + for (;;) {
  65270. + try_to_freeze();
  65271. + set_current_state(TASK_INTERRUPTIBLE);
  65272. + if (signal_pending(current)) {
  65273. + rc = -EINTR;
  65274. + break;
  65275. + }
  65276. + if (fsg->thread_wakeup_needed)
  65277. + break;
  65278. + schedule();
  65279. + }
  65280. + __set_current_state(TASK_RUNNING);
  65281. + fsg->thread_wakeup_needed = 0;
  65282. + return rc;
  65283. +}
  65284. +
  65285. +
  65286. +/*-------------------------------------------------------------------------*/
  65287. +
  65288. +static int do_read(struct fsg_dev *fsg)
  65289. +{
  65290. + struct fsg_lun *curlun = fsg->curlun;
  65291. + u32 lba;
  65292. + struct fsg_buffhd *bh;
  65293. + int rc;
  65294. + u32 amount_left;
  65295. + loff_t file_offset, file_offset_tmp;
  65296. + unsigned int amount;
  65297. + ssize_t nread;
  65298. +
  65299. + /* Get the starting Logical Block Address and check that it's
  65300. + * not too big */
  65301. + if (fsg->cmnd[0] == READ_6)
  65302. + lba = get_unaligned_be24(&fsg->cmnd[1]);
  65303. + else {
  65304. + lba = get_unaligned_be32(&fsg->cmnd[2]);
  65305. +
  65306. + /* We allow DPO (Disable Page Out = don't save data in the
  65307. + * cache) and FUA (Force Unit Access = don't read from the
  65308. + * cache), but we don't implement them. */
  65309. + if ((fsg->cmnd[1] & ~0x18) != 0) {
  65310. + curlun->sense_data = SS_INVALID_FIELD_IN_CDB;
  65311. + return -EINVAL;
  65312. + }
  65313. + }
  65314. + if (lba >= curlun->num_sectors) {
  65315. + curlun->sense_data = SS_LOGICAL_BLOCK_ADDRESS_OUT_OF_RANGE;
  65316. + return -EINVAL;
  65317. + }
  65318. + file_offset = ((loff_t) lba) << curlun->blkbits;
  65319. +
  65320. + /* Carry out the file reads */
  65321. + amount_left = fsg->data_size_from_cmnd;
  65322. + if (unlikely(amount_left == 0))
  65323. + return -EIO; // No default reply
  65324. +
  65325. + for (;;) {
  65326. +
  65327. + /* Figure out how much we need to read:
  65328. + * Try to read the remaining amount.
  65329. + * But don't read more than the buffer size.
  65330. + * And don't try to read past the end of the file.
  65331. + */
  65332. + amount = min((unsigned int) amount_left, mod_data.buflen);
  65333. + amount = min((loff_t) amount,
  65334. + curlun->file_length - file_offset);
  65335. +
  65336. + /* Wait for the next buffer to become available */
  65337. + bh = fsg->next_buffhd_to_fill;
  65338. + while (bh->state != BUF_STATE_EMPTY) {
  65339. + rc = sleep_thread(fsg);
  65340. + if (rc)
  65341. + return rc;
  65342. + }
  65343. +
  65344. + /* If we were asked to read past the end of file,
  65345. + * end with an empty buffer. */
  65346. + if (amount == 0) {
  65347. + curlun->sense_data =
  65348. + SS_LOGICAL_BLOCK_ADDRESS_OUT_OF_RANGE;
  65349. + curlun->sense_data_info = file_offset >> curlun->blkbits;
  65350. + curlun->info_valid = 1;
  65351. + bh->inreq->length = 0;
  65352. + bh->state = BUF_STATE_FULL;
  65353. + break;
  65354. + }
  65355. +
  65356. + /* Perform the read */
  65357. + file_offset_tmp = file_offset;
  65358. + nread = vfs_read(curlun->filp,
  65359. + (char __user *) bh->buf,
  65360. + amount, &file_offset_tmp);
  65361. + VLDBG(curlun, "file read %u @ %llu -> %d\n", amount,
  65362. + (unsigned long long) file_offset,
  65363. + (int) nread);
  65364. + if (signal_pending(current))
  65365. + return -EINTR;
  65366. +
  65367. + if (nread < 0) {
  65368. + LDBG(curlun, "error in file read: %d\n",
  65369. + (int) nread);
  65370. + nread = 0;
  65371. + } else if (nread < amount) {
  65372. + LDBG(curlun, "partial file read: %d/%u\n",
  65373. + (int) nread, amount);
  65374. + nread = round_down(nread, curlun->blksize);
  65375. + }
  65376. + file_offset += nread;
  65377. + amount_left -= nread;
  65378. + fsg->residue -= nread;
  65379. +
  65380. + /* Except at the end of the transfer, nread will be
  65381. + * equal to the buffer size, which is divisible by the
  65382. + * bulk-in maxpacket size.
  65383. + */
  65384. + bh->inreq->length = nread;
  65385. + bh->state = BUF_STATE_FULL;
  65386. +
  65387. + /* If an error occurred, report it and its position */
  65388. + if (nread < amount) {
  65389. + curlun->sense_data = SS_UNRECOVERED_READ_ERROR;
  65390. + curlun->sense_data_info = file_offset >> curlun->blkbits;
  65391. + curlun->info_valid = 1;
  65392. + break;
  65393. + }
  65394. +
  65395. + if (amount_left == 0)
  65396. + break; // No more left to read
  65397. +
  65398. + /* Send this buffer and go read some more */
  65399. + bh->inreq->zero = 0;
  65400. + start_transfer(fsg, fsg->bulk_in, bh->inreq,
  65401. + &bh->inreq_busy, &bh->state);
  65402. + fsg->next_buffhd_to_fill = bh->next;
  65403. + }
  65404. +
  65405. + return -EIO; // No default reply
  65406. +}
  65407. +
  65408. +
  65409. +/*-------------------------------------------------------------------------*/
  65410. +
  65411. +static int do_write(struct fsg_dev *fsg)
  65412. +{
  65413. + struct fsg_lun *curlun = fsg->curlun;
  65414. + u32 lba;
  65415. + struct fsg_buffhd *bh;
  65416. + int get_some_more;
  65417. + u32 amount_left_to_req, amount_left_to_write;
  65418. + loff_t usb_offset, file_offset, file_offset_tmp;
  65419. + unsigned int amount;
  65420. + ssize_t nwritten;
  65421. + int rc;
  65422. +
  65423. + if (curlun->ro) {
  65424. + curlun->sense_data = SS_WRITE_PROTECTED;
  65425. + return -EINVAL;
  65426. + }
  65427. + spin_lock(&curlun->filp->f_lock);
  65428. + curlun->filp->f_flags &= ~O_SYNC; // Default is not to wait
  65429. + spin_unlock(&curlun->filp->f_lock);
  65430. +
  65431. + /* Get the starting Logical Block Address and check that it's
  65432. + * not too big */
  65433. + if (fsg->cmnd[0] == WRITE_6)
  65434. + lba = get_unaligned_be24(&fsg->cmnd[1]);
  65435. + else {
  65436. + lba = get_unaligned_be32(&fsg->cmnd[2]);
  65437. +
  65438. + /* We allow DPO (Disable Page Out = don't save data in the
  65439. + * cache) and FUA (Force Unit Access = write directly to the
  65440. + * medium). We don't implement DPO; we implement FUA by
  65441. + * performing synchronous output. */
  65442. + if ((fsg->cmnd[1] & ~0x18) != 0) {
  65443. + curlun->sense_data = SS_INVALID_FIELD_IN_CDB;
  65444. + return -EINVAL;
  65445. + }
  65446. + /* FUA */
  65447. + if (!curlun->nofua && (fsg->cmnd[1] & 0x08)) {
  65448. + spin_lock(&curlun->filp->f_lock);
  65449. + curlun->filp->f_flags |= O_DSYNC;
  65450. + spin_unlock(&curlun->filp->f_lock);
  65451. + }
  65452. + }
  65453. + if (lba >= curlun->num_sectors) {
  65454. + curlun->sense_data = SS_LOGICAL_BLOCK_ADDRESS_OUT_OF_RANGE;
  65455. + return -EINVAL;
  65456. + }
  65457. +
  65458. + /* Carry out the file writes */
  65459. + get_some_more = 1;
  65460. + file_offset = usb_offset = ((loff_t) lba) << curlun->blkbits;
  65461. + amount_left_to_req = amount_left_to_write = fsg->data_size_from_cmnd;
  65462. +
  65463. + while (amount_left_to_write > 0) {
  65464. +
  65465. + /* Queue a request for more data from the host */
  65466. + bh = fsg->next_buffhd_to_fill;
  65467. + if (bh->state == BUF_STATE_EMPTY && get_some_more) {
  65468. +
  65469. + /* Figure out how much we want to get:
  65470. + * Try to get the remaining amount,
  65471. + * but not more than the buffer size.
  65472. + */
  65473. + amount = min(amount_left_to_req, mod_data.buflen);
  65474. +
  65475. + /* Beyond the end of the backing file? */
  65476. + if (usb_offset >= curlun->file_length) {
  65477. + get_some_more = 0;
  65478. + curlun->sense_data =
  65479. + SS_LOGICAL_BLOCK_ADDRESS_OUT_OF_RANGE;
  65480. + curlun->sense_data_info = usb_offset >> curlun->blkbits;
  65481. + curlun->info_valid = 1;
  65482. + continue;
  65483. + }
  65484. +
  65485. + /* Get the next buffer */
  65486. + usb_offset += amount;
  65487. + fsg->usb_amount_left -= amount;
  65488. + amount_left_to_req -= amount;
  65489. + if (amount_left_to_req == 0)
  65490. + get_some_more = 0;
  65491. +
  65492. + /* Except at the end of the transfer, amount will be
  65493. + * equal to the buffer size, which is divisible by
  65494. + * the bulk-out maxpacket size.
  65495. + */
  65496. + set_bulk_out_req_length(fsg, bh, amount);
  65497. + start_transfer(fsg, fsg->bulk_out, bh->outreq,
  65498. + &bh->outreq_busy, &bh->state);
  65499. + fsg->next_buffhd_to_fill = bh->next;
  65500. + continue;
  65501. + }
  65502. +
  65503. + /* Write the received data to the backing file */
  65504. + bh = fsg->next_buffhd_to_drain;
  65505. + if (bh->state == BUF_STATE_EMPTY && !get_some_more)
  65506. + break; // We stopped early
  65507. + if (bh->state == BUF_STATE_FULL) {
  65508. + smp_rmb();
  65509. + fsg->next_buffhd_to_drain = bh->next;
  65510. + bh->state = BUF_STATE_EMPTY;
  65511. +
  65512. + /* Did something go wrong with the transfer? */
  65513. + if (bh->outreq->status != 0) {
  65514. + curlun->sense_data = SS_COMMUNICATION_FAILURE;
  65515. + curlun->sense_data_info = file_offset >> curlun->blkbits;
  65516. + curlun->info_valid = 1;
  65517. + break;
  65518. + }
  65519. +
  65520. + amount = bh->outreq->actual;
  65521. + if (curlun->file_length - file_offset < amount) {
  65522. + LERROR(curlun,
  65523. + "write %u @ %llu beyond end %llu\n",
  65524. + amount, (unsigned long long) file_offset,
  65525. + (unsigned long long) curlun->file_length);
  65526. + amount = curlun->file_length - file_offset;
  65527. + }
  65528. +
  65529. + /* Don't accept excess data. The spec doesn't say
  65530. + * what to do in this case. We'll ignore the error.
  65531. + */
  65532. + amount = min(amount, bh->bulk_out_intended_length);
  65533. +
  65534. + /* Don't write a partial block */
  65535. + amount = round_down(amount, curlun->blksize);
  65536. + if (amount == 0)
  65537. + goto empty_write;
  65538. +
  65539. + /* Perform the write */
  65540. + file_offset_tmp = file_offset;
  65541. + nwritten = vfs_write(curlun->filp,
  65542. + (char __user *) bh->buf,
  65543. + amount, &file_offset_tmp);
  65544. + VLDBG(curlun, "file write %u @ %llu -> %d\n", amount,
  65545. + (unsigned long long) file_offset,
  65546. + (int) nwritten);
  65547. + if (signal_pending(current))
  65548. + return -EINTR; // Interrupted!
  65549. +
  65550. + if (nwritten < 0) {
  65551. + LDBG(curlun, "error in file write: %d\n",
  65552. + (int) nwritten);
  65553. + nwritten = 0;
  65554. + } else if (nwritten < amount) {
  65555. + LDBG(curlun, "partial file write: %d/%u\n",
  65556. + (int) nwritten, amount);
  65557. + nwritten = round_down(nwritten, curlun->blksize);
  65558. + }
  65559. + file_offset += nwritten;
  65560. + amount_left_to_write -= nwritten;
  65561. + fsg->residue -= nwritten;
  65562. +
  65563. + /* If an error occurred, report it and its position */
  65564. + if (nwritten < amount) {
  65565. + curlun->sense_data = SS_WRITE_ERROR;
  65566. + curlun->sense_data_info = file_offset >> curlun->blkbits;
  65567. + curlun->info_valid = 1;
  65568. + break;
  65569. + }
  65570. +
  65571. + empty_write:
  65572. + /* Did the host decide to stop early? */
  65573. + if (bh->outreq->actual < bh->bulk_out_intended_length) {
  65574. + fsg->short_packet_received = 1;
  65575. + break;
  65576. + }
  65577. + continue;
  65578. + }
  65579. +
  65580. + /* Wait for something to happen */
  65581. + rc = sleep_thread(fsg);
  65582. + if (rc)
  65583. + return rc;
  65584. + }
  65585. +
  65586. + return -EIO; // No default reply
  65587. +}
  65588. +
  65589. +
  65590. +/*-------------------------------------------------------------------------*/
  65591. +
  65592. +static int do_synchronize_cache(struct fsg_dev *fsg)
  65593. +{
  65594. + struct fsg_lun *curlun = fsg->curlun;
  65595. + int rc;
  65596. +
  65597. + /* We ignore the requested LBA and write out all file's
  65598. + * dirty data buffers. */
  65599. + rc = fsg_lun_fsync_sub(curlun);
  65600. + if (rc)
  65601. + curlun->sense_data = SS_WRITE_ERROR;
  65602. + return 0;
  65603. +}
  65604. +
  65605. +
  65606. +/*-------------------------------------------------------------------------*/
  65607. +
  65608. +static void invalidate_sub(struct fsg_lun *curlun)
  65609. +{
  65610. + struct file *filp = curlun->filp;
  65611. + struct inode *inode = filp->f_path.dentry->d_inode;
  65612. + unsigned long rc;
  65613. +
  65614. + rc = invalidate_mapping_pages(inode->i_mapping, 0, -1);
  65615. + VLDBG(curlun, "invalidate_mapping_pages -> %ld\n", rc);
  65616. +}
  65617. +
  65618. +static int do_verify(struct fsg_dev *fsg)
  65619. +{
  65620. + struct fsg_lun *curlun = fsg->curlun;
  65621. + u32 lba;
  65622. + u32 verification_length;
  65623. + struct fsg_buffhd *bh = fsg->next_buffhd_to_fill;
  65624. + loff_t file_offset, file_offset_tmp;
  65625. + u32 amount_left;
  65626. + unsigned int amount;
  65627. + ssize_t nread;
  65628. +
  65629. + /* Get the starting Logical Block Address and check that it's
  65630. + * not too big */
  65631. + lba = get_unaligned_be32(&fsg->cmnd[2]);
  65632. + if (lba >= curlun->num_sectors) {
  65633. + curlun->sense_data = SS_LOGICAL_BLOCK_ADDRESS_OUT_OF_RANGE;
  65634. + return -EINVAL;
  65635. + }
  65636. +
  65637. + /* We allow DPO (Disable Page Out = don't save data in the
  65638. + * cache) but we don't implement it. */
  65639. + if ((fsg->cmnd[1] & ~0x10) != 0) {
  65640. + curlun->sense_data = SS_INVALID_FIELD_IN_CDB;
  65641. + return -EINVAL;
  65642. + }
  65643. +
  65644. + verification_length = get_unaligned_be16(&fsg->cmnd[7]);
  65645. + if (unlikely(verification_length == 0))
  65646. + return -EIO; // No default reply
  65647. +
  65648. + /* Prepare to carry out the file verify */
  65649. + amount_left = verification_length << curlun->blkbits;
  65650. + file_offset = ((loff_t) lba) << curlun->blkbits;
  65651. +
  65652. + /* Write out all the dirty buffers before invalidating them */
  65653. + fsg_lun_fsync_sub(curlun);
  65654. + if (signal_pending(current))
  65655. + return -EINTR;
  65656. +
  65657. + invalidate_sub(curlun);
  65658. + if (signal_pending(current))
  65659. + return -EINTR;
  65660. +
  65661. + /* Just try to read the requested blocks */
  65662. + while (amount_left > 0) {
  65663. +
  65664. + /* Figure out how much we need to read:
  65665. + * Try to read the remaining amount, but not more than
  65666. + * the buffer size.
  65667. + * And don't try to read past the end of the file.
  65668. + */
  65669. + amount = min((unsigned int) amount_left, mod_data.buflen);
  65670. + amount = min((loff_t) amount,
  65671. + curlun->file_length - file_offset);
  65672. + if (amount == 0) {
  65673. + curlun->sense_data =
  65674. + SS_LOGICAL_BLOCK_ADDRESS_OUT_OF_RANGE;
  65675. + curlun->sense_data_info = file_offset >> curlun->blkbits;
  65676. + curlun->info_valid = 1;
  65677. + break;
  65678. + }
  65679. +
  65680. + /* Perform the read */
  65681. + file_offset_tmp = file_offset;
  65682. + nread = vfs_read(curlun->filp,
  65683. + (char __user *) bh->buf,
  65684. + amount, &file_offset_tmp);
  65685. + VLDBG(curlun, "file read %u @ %llu -> %d\n", amount,
  65686. + (unsigned long long) file_offset,
  65687. + (int) nread);
  65688. + if (signal_pending(current))
  65689. + return -EINTR;
  65690. +
  65691. + if (nread < 0) {
  65692. + LDBG(curlun, "error in file verify: %d\n",
  65693. + (int) nread);
  65694. + nread = 0;
  65695. + } else if (nread < amount) {
  65696. + LDBG(curlun, "partial file verify: %d/%u\n",
  65697. + (int) nread, amount);
  65698. + nread = round_down(nread, curlun->blksize);
  65699. + }
  65700. + if (nread == 0) {
  65701. + curlun->sense_data = SS_UNRECOVERED_READ_ERROR;
  65702. + curlun->sense_data_info = file_offset >> curlun->blkbits;
  65703. + curlun->info_valid = 1;
  65704. + break;
  65705. + }
  65706. + file_offset += nread;
  65707. + amount_left -= nread;
  65708. + }
  65709. + return 0;
  65710. +}
  65711. +
  65712. +
  65713. +/*-------------------------------------------------------------------------*/
  65714. +
  65715. +static int do_inquiry(struct fsg_dev *fsg, struct fsg_buffhd *bh)
  65716. +{
  65717. + u8 *buf = (u8 *) bh->buf;
  65718. +
  65719. + static char vendor_id[] = "Linux ";
  65720. + static char product_disk_id[] = "File-Stor Gadget";
  65721. + static char product_cdrom_id[] = "File-CD Gadget ";
  65722. +
  65723. + if (!fsg->curlun) { // Unsupported LUNs are okay
  65724. + fsg->bad_lun_okay = 1;
  65725. + memset(buf, 0, 36);
  65726. + buf[0] = 0x7f; // Unsupported, no device-type
  65727. + buf[4] = 31; // Additional length
  65728. + return 36;
  65729. + }
  65730. +
  65731. + memset(buf, 0, 8);
  65732. + buf[0] = (mod_data.cdrom ? TYPE_ROM : TYPE_DISK);
  65733. + if (mod_data.removable)
  65734. + buf[1] = 0x80;
  65735. + buf[2] = 2; // ANSI SCSI level 2
  65736. + buf[3] = 2; // SCSI-2 INQUIRY data format
  65737. + buf[4] = 31; // Additional length
  65738. + // No special options
  65739. + sprintf(buf + 8, "%-8s%-16s%04x", vendor_id,
  65740. + (mod_data.cdrom ? product_cdrom_id :
  65741. + product_disk_id),
  65742. + mod_data.release);
  65743. + return 36;
  65744. +}
  65745. +
  65746. +
  65747. +static int do_request_sense(struct fsg_dev *fsg, struct fsg_buffhd *bh)
  65748. +{
  65749. + struct fsg_lun *curlun = fsg->curlun;
  65750. + u8 *buf = (u8 *) bh->buf;
  65751. + u32 sd, sdinfo;
  65752. + int valid;
  65753. +
  65754. + /*
  65755. + * From the SCSI-2 spec., section 7.9 (Unit attention condition):
  65756. + *
  65757. + * If a REQUEST SENSE command is received from an initiator
  65758. + * with a pending unit attention condition (before the target
  65759. + * generates the contingent allegiance condition), then the
  65760. + * target shall either:
  65761. + * a) report any pending sense data and preserve the unit
  65762. + * attention condition on the logical unit, or,
  65763. + * b) report the unit attention condition, may discard any
  65764. + * pending sense data, and clear the unit attention
  65765. + * condition on the logical unit for that initiator.
  65766. + *
  65767. + * FSG normally uses option a); enable this code to use option b).
  65768. + */
  65769. +#if 0
  65770. + if (curlun && curlun->unit_attention_data != SS_NO_SENSE) {
  65771. + curlun->sense_data = curlun->unit_attention_data;
  65772. + curlun->unit_attention_data = SS_NO_SENSE;
  65773. + }
  65774. +#endif
  65775. +
  65776. + if (!curlun) { // Unsupported LUNs are okay
  65777. + fsg->bad_lun_okay = 1;
  65778. + sd = SS_LOGICAL_UNIT_NOT_SUPPORTED;
  65779. + sdinfo = 0;
  65780. + valid = 0;
  65781. + } else {
  65782. + sd = curlun->sense_data;
  65783. + sdinfo = curlun->sense_data_info;
  65784. + valid = curlun->info_valid << 7;
  65785. + curlun->sense_data = SS_NO_SENSE;
  65786. + curlun->sense_data_info = 0;
  65787. + curlun->info_valid = 0;
  65788. + }
  65789. +
  65790. + memset(buf, 0, 18);
  65791. + buf[0] = valid | 0x70; // Valid, current error
  65792. + buf[2] = SK(sd);
  65793. + put_unaligned_be32(sdinfo, &buf[3]); /* Sense information */
  65794. + buf[7] = 18 - 8; // Additional sense length
  65795. + buf[12] = ASC(sd);
  65796. + buf[13] = ASCQ(sd);
  65797. + return 18;
  65798. +}
  65799. +
  65800. +
  65801. +static int do_read_capacity(struct fsg_dev *fsg, struct fsg_buffhd *bh)
  65802. +{
  65803. + struct fsg_lun *curlun = fsg->curlun;
  65804. + u32 lba = get_unaligned_be32(&fsg->cmnd[2]);
  65805. + int pmi = fsg->cmnd[8];
  65806. + u8 *buf = (u8 *) bh->buf;
  65807. +
  65808. + /* Check the PMI and LBA fields */
  65809. + if (pmi > 1 || (pmi == 0 && lba != 0)) {
  65810. + curlun->sense_data = SS_INVALID_FIELD_IN_CDB;
  65811. + return -EINVAL;
  65812. + }
  65813. +
  65814. + put_unaligned_be32(curlun->num_sectors - 1, &buf[0]);
  65815. + /* Max logical block */
  65816. + put_unaligned_be32(curlun->blksize, &buf[4]); /* Block length */
  65817. + return 8;
  65818. +}
  65819. +
  65820. +
  65821. +static int do_read_header(struct fsg_dev *fsg, struct fsg_buffhd *bh)
  65822. +{
  65823. + struct fsg_lun *curlun = fsg->curlun;
  65824. + int msf = fsg->cmnd[1] & 0x02;
  65825. + u32 lba = get_unaligned_be32(&fsg->cmnd[2]);
  65826. + u8 *buf = (u8 *) bh->buf;
  65827. +
  65828. + if ((fsg->cmnd[1] & ~0x02) != 0) { /* Mask away MSF */
  65829. + curlun->sense_data = SS_INVALID_FIELD_IN_CDB;
  65830. + return -EINVAL;
  65831. + }
  65832. + if (lba >= curlun->num_sectors) {
  65833. + curlun->sense_data = SS_LOGICAL_BLOCK_ADDRESS_OUT_OF_RANGE;
  65834. + return -EINVAL;
  65835. + }
  65836. +
  65837. + memset(buf, 0, 8);
  65838. + buf[0] = 0x01; /* 2048 bytes of user data, rest is EC */
  65839. + store_cdrom_address(&buf[4], msf, lba);
  65840. + return 8;
  65841. +}
  65842. +
  65843. +
  65844. +static int do_read_toc(struct fsg_dev *fsg, struct fsg_buffhd *bh)
  65845. +{
  65846. + struct fsg_lun *curlun = fsg->curlun;
  65847. + int msf = fsg->cmnd[1] & 0x02;
  65848. + int start_track = fsg->cmnd[6];
  65849. + u8 *buf = (u8 *) bh->buf;
  65850. +
  65851. + if ((fsg->cmnd[1] & ~0x02) != 0 || /* Mask away MSF */
  65852. + start_track > 1) {
  65853. + curlun->sense_data = SS_INVALID_FIELD_IN_CDB;
  65854. + return -EINVAL;
  65855. + }
  65856. +
  65857. + memset(buf, 0, 20);
  65858. + buf[1] = (20-2); /* TOC data length */
  65859. + buf[2] = 1; /* First track number */
  65860. + buf[3] = 1; /* Last track number */
  65861. + buf[5] = 0x16; /* Data track, copying allowed */
  65862. + buf[6] = 0x01; /* Only track is number 1 */
  65863. + store_cdrom_address(&buf[8], msf, 0);
  65864. +
  65865. + buf[13] = 0x16; /* Lead-out track is data */
  65866. + buf[14] = 0xAA; /* Lead-out track number */
  65867. + store_cdrom_address(&buf[16], msf, curlun->num_sectors);
  65868. + return 20;
  65869. +}
  65870. +
  65871. +
  65872. +static int do_mode_sense(struct fsg_dev *fsg, struct fsg_buffhd *bh)
  65873. +{
  65874. + struct fsg_lun *curlun = fsg->curlun;
  65875. + int mscmnd = fsg->cmnd[0];
  65876. + u8 *buf = (u8 *) bh->buf;
  65877. + u8 *buf0 = buf;
  65878. + int pc, page_code;
  65879. + int changeable_values, all_pages;
  65880. + int valid_page = 0;
  65881. + int len, limit;
  65882. +
  65883. + if ((fsg->cmnd[1] & ~0x08) != 0) { // Mask away DBD
  65884. + curlun->sense_data = SS_INVALID_FIELD_IN_CDB;
  65885. + return -EINVAL;
  65886. + }
  65887. + pc = fsg->cmnd[2] >> 6;
  65888. + page_code = fsg->cmnd[2] & 0x3f;
  65889. + if (pc == 3) {
  65890. + curlun->sense_data = SS_SAVING_PARAMETERS_NOT_SUPPORTED;
  65891. + return -EINVAL;
  65892. + }
  65893. + changeable_values = (pc == 1);
  65894. + all_pages = (page_code == 0x3f);
  65895. +
  65896. + /* Write the mode parameter header. Fixed values are: default
  65897. + * medium type, no cache control (DPOFUA), and no block descriptors.
  65898. + * The only variable value is the WriteProtect bit. We will fill in
  65899. + * the mode data length later. */
  65900. + memset(buf, 0, 8);
  65901. + if (mscmnd == MODE_SENSE) {
  65902. + buf[2] = (curlun->ro ? 0x80 : 0x00); // WP, DPOFUA
  65903. + buf += 4;
  65904. + limit = 255;
  65905. + } else { // MODE_SENSE_10
  65906. + buf[3] = (curlun->ro ? 0x80 : 0x00); // WP, DPOFUA
  65907. + buf += 8;
  65908. + limit = 65535; // Should really be mod_data.buflen
  65909. + }
  65910. +
  65911. + /* No block descriptors */
  65912. +
  65913. + /* The mode pages, in numerical order. The only page we support
  65914. + * is the Caching page. */
  65915. + if (page_code == 0x08 || all_pages) {
  65916. + valid_page = 1;
  65917. + buf[0] = 0x08; // Page code
  65918. + buf[1] = 10; // Page length
  65919. + memset(buf+2, 0, 10); // None of the fields are changeable
  65920. +
  65921. + if (!changeable_values) {
  65922. + buf[2] = 0x04; // Write cache enable,
  65923. + // Read cache not disabled
  65924. + // No cache retention priorities
  65925. + put_unaligned_be16(0xffff, &buf[4]);
  65926. + /* Don't disable prefetch */
  65927. + /* Minimum prefetch = 0 */
  65928. + put_unaligned_be16(0xffff, &buf[8]);
  65929. + /* Maximum prefetch */
  65930. + put_unaligned_be16(0xffff, &buf[10]);
  65931. + /* Maximum prefetch ceiling */
  65932. + }
  65933. + buf += 12;
  65934. + }
  65935. +
  65936. + /* Check that a valid page was requested and the mode data length
  65937. + * isn't too long. */
  65938. + len = buf - buf0;
  65939. + if (!valid_page || len > limit) {
  65940. + curlun->sense_data = SS_INVALID_FIELD_IN_CDB;
  65941. + return -EINVAL;
  65942. + }
  65943. +
  65944. + /* Store the mode data length */
  65945. + if (mscmnd == MODE_SENSE)
  65946. + buf0[0] = len - 1;
  65947. + else
  65948. + put_unaligned_be16(len - 2, buf0);
  65949. + return len;
  65950. +}
  65951. +
  65952. +
  65953. +static int do_start_stop(struct fsg_dev *fsg)
  65954. +{
  65955. + struct fsg_lun *curlun = fsg->curlun;
  65956. + int loej, start;
  65957. +
  65958. + if (!mod_data.removable) {
  65959. + curlun->sense_data = SS_INVALID_COMMAND;
  65960. + return -EINVAL;
  65961. + }
  65962. +
  65963. + // int immed = fsg->cmnd[1] & 0x01;
  65964. + loej = fsg->cmnd[4] & 0x02;
  65965. + start = fsg->cmnd[4] & 0x01;
  65966. +
  65967. +#ifdef CONFIG_USB_FILE_STORAGE_TEST
  65968. + if ((fsg->cmnd[1] & ~0x01) != 0 || // Mask away Immed
  65969. + (fsg->cmnd[4] & ~0x03) != 0) { // Mask LoEj, Start
  65970. + curlun->sense_data = SS_INVALID_FIELD_IN_CDB;
  65971. + return -EINVAL;
  65972. + }
  65973. +
  65974. + if (!start) {
  65975. +
  65976. + /* Are we allowed to unload the media? */
  65977. + if (curlun->prevent_medium_removal) {
  65978. + LDBG(curlun, "unload attempt prevented\n");
  65979. + curlun->sense_data = SS_MEDIUM_REMOVAL_PREVENTED;
  65980. + return -EINVAL;
  65981. + }
  65982. + if (loej) { // Simulate an unload/eject
  65983. + up_read(&fsg->filesem);
  65984. + down_write(&fsg->filesem);
  65985. + fsg_lun_close(curlun);
  65986. + up_write(&fsg->filesem);
  65987. + down_read(&fsg->filesem);
  65988. + }
  65989. + } else {
  65990. +
  65991. + /* Our emulation doesn't support mounting; the medium is
  65992. + * available for use as soon as it is loaded. */
  65993. + if (!fsg_lun_is_open(curlun)) {
  65994. + curlun->sense_data = SS_MEDIUM_NOT_PRESENT;
  65995. + return -EINVAL;
  65996. + }
  65997. + }
  65998. +#endif
  65999. + return 0;
  66000. +}
  66001. +
  66002. +
  66003. +static int do_prevent_allow(struct fsg_dev *fsg)
  66004. +{
  66005. + struct fsg_lun *curlun = fsg->curlun;
  66006. + int prevent;
  66007. +
  66008. + if (!mod_data.removable) {
  66009. + curlun->sense_data = SS_INVALID_COMMAND;
  66010. + return -EINVAL;
  66011. + }
  66012. +
  66013. + prevent = fsg->cmnd[4] & 0x01;
  66014. + if ((fsg->cmnd[4] & ~0x01) != 0) { // Mask away Prevent
  66015. + curlun->sense_data = SS_INVALID_FIELD_IN_CDB;
  66016. + return -EINVAL;
  66017. + }
  66018. +
  66019. + if (curlun->prevent_medium_removal && !prevent)
  66020. + fsg_lun_fsync_sub(curlun);
  66021. + curlun->prevent_medium_removal = prevent;
  66022. + return 0;
  66023. +}
  66024. +
  66025. +
  66026. +static int do_read_format_capacities(struct fsg_dev *fsg,
  66027. + struct fsg_buffhd *bh)
  66028. +{
  66029. + struct fsg_lun *curlun = fsg->curlun;
  66030. + u8 *buf = (u8 *) bh->buf;
  66031. +
  66032. + buf[0] = buf[1] = buf[2] = 0;
  66033. + buf[3] = 8; // Only the Current/Maximum Capacity Descriptor
  66034. + buf += 4;
  66035. +
  66036. + put_unaligned_be32(curlun->num_sectors, &buf[0]);
  66037. + /* Number of blocks */
  66038. + put_unaligned_be32(curlun->blksize, &buf[4]); /* Block length */
  66039. + buf[4] = 0x02; /* Current capacity */
  66040. + return 12;
  66041. +}
  66042. +
  66043. +
  66044. +static int do_mode_select(struct fsg_dev *fsg, struct fsg_buffhd *bh)
  66045. +{
  66046. + struct fsg_lun *curlun = fsg->curlun;
  66047. +
  66048. + /* We don't support MODE SELECT */
  66049. + curlun->sense_data = SS_INVALID_COMMAND;
  66050. + return -EINVAL;
  66051. +}
  66052. +
  66053. +
  66054. +/*-------------------------------------------------------------------------*/
  66055. +
  66056. +static int halt_bulk_in_endpoint(struct fsg_dev *fsg)
  66057. +{
  66058. + int rc;
  66059. +
  66060. + rc = fsg_set_halt(fsg, fsg->bulk_in);
  66061. + if (rc == -EAGAIN)
  66062. + VDBG(fsg, "delayed bulk-in endpoint halt\n");
  66063. + while (rc != 0) {
  66064. + if (rc != -EAGAIN) {
  66065. + WARNING(fsg, "usb_ep_set_halt -> %d\n", rc);
  66066. + rc = 0;
  66067. + break;
  66068. + }
  66069. +
  66070. + /* Wait for a short time and then try again */
  66071. + if (msleep_interruptible(100) != 0)
  66072. + return -EINTR;
  66073. + rc = usb_ep_set_halt(fsg->bulk_in);
  66074. + }
  66075. + return rc;
  66076. +}
  66077. +
  66078. +static int wedge_bulk_in_endpoint(struct fsg_dev *fsg)
  66079. +{
  66080. + int rc;
  66081. +
  66082. + DBG(fsg, "bulk-in set wedge\n");
  66083. + rc = usb_ep_set_wedge(fsg->bulk_in);
  66084. + if (rc == -EAGAIN)
  66085. + VDBG(fsg, "delayed bulk-in endpoint wedge\n");
  66086. + while (rc != 0) {
  66087. + if (rc != -EAGAIN) {
  66088. + WARNING(fsg, "usb_ep_set_wedge -> %d\n", rc);
  66089. + rc = 0;
  66090. + break;
  66091. + }
  66092. +
  66093. + /* Wait for a short time and then try again */
  66094. + if (msleep_interruptible(100) != 0)
  66095. + return -EINTR;
  66096. + rc = usb_ep_set_wedge(fsg->bulk_in);
  66097. + }
  66098. + return rc;
  66099. +}
  66100. +
  66101. +static int throw_away_data(struct fsg_dev *fsg)
  66102. +{
  66103. + struct fsg_buffhd *bh;
  66104. + u32 amount;
  66105. + int rc;
  66106. +
  66107. + while ((bh = fsg->next_buffhd_to_drain)->state != BUF_STATE_EMPTY ||
  66108. + fsg->usb_amount_left > 0) {
  66109. +
  66110. + /* Throw away the data in a filled buffer */
  66111. + if (bh->state == BUF_STATE_FULL) {
  66112. + smp_rmb();
  66113. + bh->state = BUF_STATE_EMPTY;
  66114. + fsg->next_buffhd_to_drain = bh->next;
  66115. +
  66116. + /* A short packet or an error ends everything */
  66117. + if (bh->outreq->actual < bh->bulk_out_intended_length ||
  66118. + bh->outreq->status != 0) {
  66119. + raise_exception(fsg, FSG_STATE_ABORT_BULK_OUT);
  66120. + return -EINTR;
  66121. + }
  66122. + continue;
  66123. + }
  66124. +
  66125. + /* Try to submit another request if we need one */
  66126. + bh = fsg->next_buffhd_to_fill;
  66127. + if (bh->state == BUF_STATE_EMPTY && fsg->usb_amount_left > 0) {
  66128. + amount = min(fsg->usb_amount_left,
  66129. + (u32) mod_data.buflen);
  66130. +
  66131. + /* Except at the end of the transfer, amount will be
  66132. + * equal to the buffer size, which is divisible by
  66133. + * the bulk-out maxpacket size.
  66134. + */
  66135. + set_bulk_out_req_length(fsg, bh, amount);
  66136. + start_transfer(fsg, fsg->bulk_out, bh->outreq,
  66137. + &bh->outreq_busy, &bh->state);
  66138. + fsg->next_buffhd_to_fill = bh->next;
  66139. + fsg->usb_amount_left -= amount;
  66140. + continue;
  66141. + }
  66142. +
  66143. + /* Otherwise wait for something to happen */
  66144. + rc = sleep_thread(fsg);
  66145. + if (rc)
  66146. + return rc;
  66147. + }
  66148. + return 0;
  66149. +}
  66150. +
  66151. +
  66152. +static int finish_reply(struct fsg_dev *fsg)
  66153. +{
  66154. + struct fsg_buffhd *bh = fsg->next_buffhd_to_fill;
  66155. + int rc = 0;
  66156. +
  66157. + switch (fsg->data_dir) {
  66158. + case DATA_DIR_NONE:
  66159. + break; // Nothing to send
  66160. +
  66161. + /* If we don't know whether the host wants to read or write,
  66162. + * this must be CB or CBI with an unknown command. We mustn't
  66163. + * try to send or receive any data. So stall both bulk pipes
  66164. + * if we can and wait for a reset. */
  66165. + case DATA_DIR_UNKNOWN:
  66166. + if (mod_data.can_stall) {
  66167. + fsg_set_halt(fsg, fsg->bulk_out);
  66168. + rc = halt_bulk_in_endpoint(fsg);
  66169. + }
  66170. + break;
  66171. +
  66172. + /* All but the last buffer of data must have already been sent */
  66173. + case DATA_DIR_TO_HOST:
  66174. + if (fsg->data_size == 0)
  66175. + ; // Nothing to send
  66176. +
  66177. + /* If there's no residue, simply send the last buffer */
  66178. + else if (fsg->residue == 0) {
  66179. + bh->inreq->zero = 0;
  66180. + start_transfer(fsg, fsg->bulk_in, bh->inreq,
  66181. + &bh->inreq_busy, &bh->state);
  66182. + fsg->next_buffhd_to_fill = bh->next;
  66183. + }
  66184. +
  66185. + /* There is a residue. For CB and CBI, simply mark the end
  66186. + * of the data with a short packet. However, if we are
  66187. + * allowed to stall, there was no data at all (residue ==
  66188. + * data_size), and the command failed (invalid LUN or
  66189. + * sense data is set), then halt the bulk-in endpoint
  66190. + * instead. */
  66191. + else if (!transport_is_bbb()) {
  66192. + if (mod_data.can_stall &&
  66193. + fsg->residue == fsg->data_size &&
  66194. + (!fsg->curlun || fsg->curlun->sense_data != SS_NO_SENSE)) {
  66195. + bh->state = BUF_STATE_EMPTY;
  66196. + rc = halt_bulk_in_endpoint(fsg);
  66197. + } else {
  66198. + bh->inreq->zero = 1;
  66199. + start_transfer(fsg, fsg->bulk_in, bh->inreq,
  66200. + &bh->inreq_busy, &bh->state);
  66201. + fsg->next_buffhd_to_fill = bh->next;
  66202. + }
  66203. + }
  66204. +
  66205. + /*
  66206. + * For Bulk-only, mark the end of the data with a short
  66207. + * packet. If we are allowed to stall, halt the bulk-in
  66208. + * endpoint. (Note: This violates the Bulk-Only Transport
  66209. + * specification, which requires us to pad the data if we
  66210. + * don't halt the endpoint. Presumably nobody will mind.)
  66211. + */
  66212. + else {
  66213. + bh->inreq->zero = 1;
  66214. + start_transfer(fsg, fsg->bulk_in, bh->inreq,
  66215. + &bh->inreq_busy, &bh->state);
  66216. + fsg->next_buffhd_to_fill = bh->next;
  66217. + if (mod_data.can_stall)
  66218. + rc = halt_bulk_in_endpoint(fsg);
  66219. + }
  66220. + break;
  66221. +
  66222. + /* We have processed all we want from the data the host has sent.
  66223. + * There may still be outstanding bulk-out requests. */
  66224. + case DATA_DIR_FROM_HOST:
  66225. + if (fsg->residue == 0)
  66226. + ; // Nothing to receive
  66227. +
  66228. + /* Did the host stop sending unexpectedly early? */
  66229. + else if (fsg->short_packet_received) {
  66230. + raise_exception(fsg, FSG_STATE_ABORT_BULK_OUT);
  66231. + rc = -EINTR;
  66232. + }
  66233. +
  66234. + /* We haven't processed all the incoming data. Even though
  66235. + * we may be allowed to stall, doing so would cause a race.
  66236. + * The controller may already have ACK'ed all the remaining
  66237. + * bulk-out packets, in which case the host wouldn't see a
  66238. + * STALL. Not realizing the endpoint was halted, it wouldn't
  66239. + * clear the halt -- leading to problems later on. */
  66240. +#if 0
  66241. + else if (mod_data.can_stall) {
  66242. + fsg_set_halt(fsg, fsg->bulk_out);
  66243. + raise_exception(fsg, FSG_STATE_ABORT_BULK_OUT);
  66244. + rc = -EINTR;
  66245. + }
  66246. +#endif
  66247. +
  66248. + /* We can't stall. Read in the excess data and throw it
  66249. + * all away. */
  66250. + else
  66251. + rc = throw_away_data(fsg);
  66252. + break;
  66253. + }
  66254. + return rc;
  66255. +}
  66256. +
  66257. +
  66258. +static int send_status(struct fsg_dev *fsg)
  66259. +{
  66260. + struct fsg_lun *curlun = fsg->curlun;
  66261. + struct fsg_buffhd *bh;
  66262. + int rc;
  66263. + u8 status = US_BULK_STAT_OK;
  66264. + u32 sd, sdinfo = 0;
  66265. +
  66266. + /* Wait for the next buffer to become available */
  66267. + bh = fsg->next_buffhd_to_fill;
  66268. + while (bh->state != BUF_STATE_EMPTY) {
  66269. + rc = sleep_thread(fsg);
  66270. + if (rc)
  66271. + return rc;
  66272. + }
  66273. +
  66274. + if (curlun) {
  66275. + sd = curlun->sense_data;
  66276. + sdinfo = curlun->sense_data_info;
  66277. + } else if (fsg->bad_lun_okay)
  66278. + sd = SS_NO_SENSE;
  66279. + else
  66280. + sd = SS_LOGICAL_UNIT_NOT_SUPPORTED;
  66281. +
  66282. + if (fsg->phase_error) {
  66283. + DBG(fsg, "sending phase-error status\n");
  66284. + status = US_BULK_STAT_PHASE;
  66285. + sd = SS_INVALID_COMMAND;
  66286. + } else if (sd != SS_NO_SENSE) {
  66287. + DBG(fsg, "sending command-failure status\n");
  66288. + status = US_BULK_STAT_FAIL;
  66289. + VDBG(fsg, " sense data: SK x%02x, ASC x%02x, ASCQ x%02x;"
  66290. + " info x%x\n",
  66291. + SK(sd), ASC(sd), ASCQ(sd), sdinfo);
  66292. + }
  66293. +
  66294. + if (transport_is_bbb()) {
  66295. + struct bulk_cs_wrap *csw = bh->buf;
  66296. +
  66297. + /* Store and send the Bulk-only CSW */
  66298. + csw->Signature = cpu_to_le32(US_BULK_CS_SIGN);
  66299. + csw->Tag = fsg->tag;
  66300. + csw->Residue = cpu_to_le32(fsg->residue);
  66301. + csw->Status = status;
  66302. +
  66303. + bh->inreq->length = US_BULK_CS_WRAP_LEN;
  66304. + bh->inreq->zero = 0;
  66305. + start_transfer(fsg, fsg->bulk_in, bh->inreq,
  66306. + &bh->inreq_busy, &bh->state);
  66307. +
  66308. + } else if (mod_data.transport_type == USB_PR_CB) {
  66309. +
  66310. + /* Control-Bulk transport has no status phase! */
  66311. + return 0;
  66312. +
  66313. + } else { // USB_PR_CBI
  66314. + struct interrupt_data *buf = bh->buf;
  66315. +
  66316. + /* Store and send the Interrupt data. UFI sends the ASC
  66317. + * and ASCQ bytes. Everything else sends a Type (which
  66318. + * is always 0) and the status Value. */
  66319. + if (mod_data.protocol_type == USB_SC_UFI) {
  66320. + buf->bType = ASC(sd);
  66321. + buf->bValue = ASCQ(sd);
  66322. + } else {
  66323. + buf->bType = 0;
  66324. + buf->bValue = status;
  66325. + }
  66326. + fsg->intreq->length = CBI_INTERRUPT_DATA_LEN;
  66327. +
  66328. + fsg->intr_buffhd = bh; // Point to the right buffhd
  66329. + fsg->intreq->buf = bh->inreq->buf;
  66330. + fsg->intreq->context = bh;
  66331. + start_transfer(fsg, fsg->intr_in, fsg->intreq,
  66332. + &fsg->intreq_busy, &bh->state);
  66333. + }
  66334. +
  66335. + fsg->next_buffhd_to_fill = bh->next;
  66336. + return 0;
  66337. +}
  66338. +
  66339. +
  66340. +/*-------------------------------------------------------------------------*/
  66341. +
  66342. +/* Check whether the command is properly formed and whether its data size
  66343. + * and direction agree with the values we already have. */
  66344. +static int check_command(struct fsg_dev *fsg, int cmnd_size,
  66345. + enum data_direction data_dir, unsigned int mask,
  66346. + int needs_medium, const char *name)
  66347. +{
  66348. + int i;
  66349. + int lun = fsg->cmnd[1] >> 5;
  66350. + static const char dirletter[4] = {'u', 'o', 'i', 'n'};
  66351. + char hdlen[20];
  66352. + struct fsg_lun *curlun;
  66353. +
  66354. + /* Adjust the expected cmnd_size for protocol encapsulation padding.
  66355. + * Transparent SCSI doesn't pad. */
  66356. + if (protocol_is_scsi())
  66357. + ;
  66358. +
  66359. + /* There's some disagreement as to whether RBC pads commands or not.
  66360. + * We'll play it safe and accept either form. */
  66361. + else if (mod_data.protocol_type == USB_SC_RBC) {
  66362. + if (fsg->cmnd_size == 12)
  66363. + cmnd_size = 12;
  66364. +
  66365. + /* All the other protocols pad to 12 bytes */
  66366. + } else
  66367. + cmnd_size = 12;
  66368. +
  66369. + hdlen[0] = 0;
  66370. + if (fsg->data_dir != DATA_DIR_UNKNOWN)
  66371. + sprintf(hdlen, ", H%c=%u", dirletter[(int) fsg->data_dir],
  66372. + fsg->data_size);
  66373. + VDBG(fsg, "SCSI command: %s; Dc=%d, D%c=%u; Hc=%d%s\n",
  66374. + name, cmnd_size, dirletter[(int) data_dir],
  66375. + fsg->data_size_from_cmnd, fsg->cmnd_size, hdlen);
  66376. +
  66377. + /* We can't reply at all until we know the correct data direction
  66378. + * and size. */
  66379. + if (fsg->data_size_from_cmnd == 0)
  66380. + data_dir = DATA_DIR_NONE;
  66381. + if (fsg->data_dir == DATA_DIR_UNKNOWN) { // CB or CBI
  66382. + fsg->data_dir = data_dir;
  66383. + fsg->data_size = fsg->data_size_from_cmnd;
  66384. +
  66385. + } else { // Bulk-only
  66386. + if (fsg->data_size < fsg->data_size_from_cmnd) {
  66387. +
  66388. + /* Host data size < Device data size is a phase error.
  66389. + * Carry out the command, but only transfer as much
  66390. + * as we are allowed. */
  66391. + fsg->data_size_from_cmnd = fsg->data_size;
  66392. + fsg->phase_error = 1;
  66393. + }
  66394. + }
  66395. + fsg->residue = fsg->usb_amount_left = fsg->data_size;
  66396. +
  66397. + /* Conflicting data directions is a phase error */
  66398. + if (fsg->data_dir != data_dir && fsg->data_size_from_cmnd > 0) {
  66399. + fsg->phase_error = 1;
  66400. + return -EINVAL;
  66401. + }
  66402. +
  66403. + /* Verify the length of the command itself */
  66404. + if (cmnd_size != fsg->cmnd_size) {
  66405. +
  66406. + /* Special case workaround: There are plenty of buggy SCSI
  66407. + * implementations. Many have issues with cbw->Length
  66408. + * field passing a wrong command size. For those cases we
  66409. + * always try to work around the problem by using the length
  66410. + * sent by the host side provided it is at least as large
  66411. + * as the correct command length.
  66412. + * Examples of such cases would be MS-Windows, which issues
  66413. + * REQUEST SENSE with cbw->Length == 12 where it should
  66414. + * be 6, and xbox360 issuing INQUIRY, TEST UNIT READY and
  66415. + * REQUEST SENSE with cbw->Length == 10 where it should
  66416. + * be 6 as well.
  66417. + */
  66418. + if (cmnd_size <= fsg->cmnd_size) {
  66419. + DBG(fsg, "%s is buggy! Expected length %d "
  66420. + "but we got %d\n", name,
  66421. + cmnd_size, fsg->cmnd_size);
  66422. + cmnd_size = fsg->cmnd_size;
  66423. + } else {
  66424. + fsg->phase_error = 1;
  66425. + return -EINVAL;
  66426. + }
  66427. + }
  66428. +
  66429. + /* Check that the LUN values are consistent */
  66430. + if (transport_is_bbb()) {
  66431. + if (fsg->lun != lun)
  66432. + DBG(fsg, "using LUN %d from CBW, "
  66433. + "not LUN %d from CDB\n",
  66434. + fsg->lun, lun);
  66435. + }
  66436. +
  66437. + /* Check the LUN */
  66438. + curlun = fsg->curlun;
  66439. + if (curlun) {
  66440. + if (fsg->cmnd[0] != REQUEST_SENSE) {
  66441. + curlun->sense_data = SS_NO_SENSE;
  66442. + curlun->sense_data_info = 0;
  66443. + curlun->info_valid = 0;
  66444. + }
  66445. + } else {
  66446. + fsg->bad_lun_okay = 0;
  66447. +
  66448. + /* INQUIRY and REQUEST SENSE commands are explicitly allowed
  66449. + * to use unsupported LUNs; all others may not. */
  66450. + if (fsg->cmnd[0] != INQUIRY &&
  66451. + fsg->cmnd[0] != REQUEST_SENSE) {
  66452. + DBG(fsg, "unsupported LUN %d\n", fsg->lun);
  66453. + return -EINVAL;
  66454. + }
  66455. + }
  66456. +
  66457. + /* If a unit attention condition exists, only INQUIRY and
  66458. + * REQUEST SENSE commands are allowed; anything else must fail. */
  66459. + if (curlun && curlun->unit_attention_data != SS_NO_SENSE &&
  66460. + fsg->cmnd[0] != INQUIRY &&
  66461. + fsg->cmnd[0] != REQUEST_SENSE) {
  66462. + curlun->sense_data = curlun->unit_attention_data;
  66463. + curlun->unit_attention_data = SS_NO_SENSE;
  66464. + return -EINVAL;
  66465. + }
  66466. +
  66467. + /* Check that only command bytes listed in the mask are non-zero */
  66468. + fsg->cmnd[1] &= 0x1f; // Mask away the LUN
  66469. + for (i = 1; i < cmnd_size; ++i) {
  66470. + if (fsg->cmnd[i] && !(mask & (1 << i))) {
  66471. + if (curlun)
  66472. + curlun->sense_data = SS_INVALID_FIELD_IN_CDB;
  66473. + return -EINVAL;
  66474. + }
  66475. + }
  66476. +
  66477. + /* If the medium isn't mounted and the command needs to access
  66478. + * it, return an error. */
  66479. + if (curlun && !fsg_lun_is_open(curlun) && needs_medium) {
  66480. + curlun->sense_data = SS_MEDIUM_NOT_PRESENT;
  66481. + return -EINVAL;
  66482. + }
  66483. +
  66484. + return 0;
  66485. +}
  66486. +
  66487. +/* wrapper of check_command for data size in blocks handling */
  66488. +static int check_command_size_in_blocks(struct fsg_dev *fsg, int cmnd_size,
  66489. + enum data_direction data_dir, unsigned int mask,
  66490. + int needs_medium, const char *name)
  66491. +{
  66492. + if (fsg->curlun)
  66493. + fsg->data_size_from_cmnd <<= fsg->curlun->blkbits;
  66494. + return check_command(fsg, cmnd_size, data_dir,
  66495. + mask, needs_medium, name);
  66496. +}
  66497. +
  66498. +static int do_scsi_command(struct fsg_dev *fsg)
  66499. +{
  66500. + struct fsg_buffhd *bh;
  66501. + int rc;
  66502. + int reply = -EINVAL;
  66503. + int i;
  66504. + static char unknown[16];
  66505. +
  66506. + dump_cdb(fsg);
  66507. +
  66508. + /* Wait for the next buffer to become available for data or status */
  66509. + bh = fsg->next_buffhd_to_drain = fsg->next_buffhd_to_fill;
  66510. + while (bh->state != BUF_STATE_EMPTY) {
  66511. + rc = sleep_thread(fsg);
  66512. + if (rc)
  66513. + return rc;
  66514. + }
  66515. + fsg->phase_error = 0;
  66516. + fsg->short_packet_received = 0;
  66517. +
  66518. + down_read(&fsg->filesem); // We're using the backing file
  66519. + switch (fsg->cmnd[0]) {
  66520. +
  66521. + case INQUIRY:
  66522. + fsg->data_size_from_cmnd = fsg->cmnd[4];
  66523. + if ((reply = check_command(fsg, 6, DATA_DIR_TO_HOST,
  66524. + (1<<4), 0,
  66525. + "INQUIRY")) == 0)
  66526. + reply = do_inquiry(fsg, bh);
  66527. + break;
  66528. +
  66529. + case MODE_SELECT:
  66530. + fsg->data_size_from_cmnd = fsg->cmnd[4];
  66531. + if ((reply = check_command(fsg, 6, DATA_DIR_FROM_HOST,
  66532. + (1<<1) | (1<<4), 0,
  66533. + "MODE SELECT(6)")) == 0)
  66534. + reply = do_mode_select(fsg, bh);
  66535. + break;
  66536. +
  66537. + case MODE_SELECT_10:
  66538. + fsg->data_size_from_cmnd = get_unaligned_be16(&fsg->cmnd[7]);
  66539. + if ((reply = check_command(fsg, 10, DATA_DIR_FROM_HOST,
  66540. + (1<<1) | (3<<7), 0,
  66541. + "MODE SELECT(10)")) == 0)
  66542. + reply = do_mode_select(fsg, bh);
  66543. + break;
  66544. +
  66545. + case MODE_SENSE:
  66546. + fsg->data_size_from_cmnd = fsg->cmnd[4];
  66547. + if ((reply = check_command(fsg, 6, DATA_DIR_TO_HOST,
  66548. + (1<<1) | (1<<2) | (1<<4), 0,
  66549. + "MODE SENSE(6)")) == 0)
  66550. + reply = do_mode_sense(fsg, bh);
  66551. + break;
  66552. +
  66553. + case MODE_SENSE_10:
  66554. + fsg->data_size_from_cmnd = get_unaligned_be16(&fsg->cmnd[7]);
  66555. + if ((reply = check_command(fsg, 10, DATA_DIR_TO_HOST,
  66556. + (1<<1) | (1<<2) | (3<<7), 0,
  66557. + "MODE SENSE(10)")) == 0)
  66558. + reply = do_mode_sense(fsg, bh);
  66559. + break;
  66560. +
  66561. + case ALLOW_MEDIUM_REMOVAL:
  66562. + fsg->data_size_from_cmnd = 0;
  66563. + if ((reply = check_command(fsg, 6, DATA_DIR_NONE,
  66564. + (1<<4), 0,
  66565. + "PREVENT-ALLOW MEDIUM REMOVAL")) == 0)
  66566. + reply = do_prevent_allow(fsg);
  66567. + break;
  66568. +
  66569. + case READ_6:
  66570. + i = fsg->cmnd[4];
  66571. + fsg->data_size_from_cmnd = (i == 0) ? 256 : i;
  66572. + if ((reply = check_command_size_in_blocks(fsg, 6,
  66573. + DATA_DIR_TO_HOST,
  66574. + (7<<1) | (1<<4), 1,
  66575. + "READ(6)")) == 0)
  66576. + reply = do_read(fsg);
  66577. + break;
  66578. +
  66579. + case READ_10:
  66580. + fsg->data_size_from_cmnd = get_unaligned_be16(&fsg->cmnd[7]);
  66581. + if ((reply = check_command_size_in_blocks(fsg, 10,
  66582. + DATA_DIR_TO_HOST,
  66583. + (1<<1) | (0xf<<2) | (3<<7), 1,
  66584. + "READ(10)")) == 0)
  66585. + reply = do_read(fsg);
  66586. + break;
  66587. +
  66588. + case READ_12:
  66589. + fsg->data_size_from_cmnd = get_unaligned_be32(&fsg->cmnd[6]);
  66590. + if ((reply = check_command_size_in_blocks(fsg, 12,
  66591. + DATA_DIR_TO_HOST,
  66592. + (1<<1) | (0xf<<2) | (0xf<<6), 1,
  66593. + "READ(12)")) == 0)
  66594. + reply = do_read(fsg);
  66595. + break;
  66596. +
  66597. + case READ_CAPACITY:
  66598. + fsg->data_size_from_cmnd = 8;
  66599. + if ((reply = check_command(fsg, 10, DATA_DIR_TO_HOST,
  66600. + (0xf<<2) | (1<<8), 1,
  66601. + "READ CAPACITY")) == 0)
  66602. + reply = do_read_capacity(fsg, bh);
  66603. + break;
  66604. +
  66605. + case READ_HEADER:
  66606. + if (!mod_data.cdrom)
  66607. + goto unknown_cmnd;
  66608. + fsg->data_size_from_cmnd = get_unaligned_be16(&fsg->cmnd[7]);
  66609. + if ((reply = check_command(fsg, 10, DATA_DIR_TO_HOST,
  66610. + (3<<7) | (0x1f<<1), 1,
  66611. + "READ HEADER")) == 0)
  66612. + reply = do_read_header(fsg, bh);
  66613. + break;
  66614. +
  66615. + case READ_TOC:
  66616. + if (!mod_data.cdrom)
  66617. + goto unknown_cmnd;
  66618. + fsg->data_size_from_cmnd = get_unaligned_be16(&fsg->cmnd[7]);
  66619. + if ((reply = check_command(fsg, 10, DATA_DIR_TO_HOST,
  66620. + (7<<6) | (1<<1), 1,
  66621. + "READ TOC")) == 0)
  66622. + reply = do_read_toc(fsg, bh);
  66623. + break;
  66624. +
  66625. + case READ_FORMAT_CAPACITIES:
  66626. + fsg->data_size_from_cmnd = get_unaligned_be16(&fsg->cmnd[7]);
  66627. + if ((reply = check_command(fsg, 10, DATA_DIR_TO_HOST,
  66628. + (3<<7), 1,
  66629. + "READ FORMAT CAPACITIES")) == 0)
  66630. + reply = do_read_format_capacities(fsg, bh);
  66631. + break;
  66632. +
  66633. + case REQUEST_SENSE:
  66634. + fsg->data_size_from_cmnd = fsg->cmnd[4];
  66635. + if ((reply = check_command(fsg, 6, DATA_DIR_TO_HOST,
  66636. + (1<<4), 0,
  66637. + "REQUEST SENSE")) == 0)
  66638. + reply = do_request_sense(fsg, bh);
  66639. + break;
  66640. +
  66641. + case START_STOP:
  66642. + fsg->data_size_from_cmnd = 0;
  66643. + if ((reply = check_command(fsg, 6, DATA_DIR_NONE,
  66644. + (1<<1) | (1<<4), 0,
  66645. + "START-STOP UNIT")) == 0)
  66646. + reply = do_start_stop(fsg);
  66647. + break;
  66648. +
  66649. + case SYNCHRONIZE_CACHE:
  66650. + fsg->data_size_from_cmnd = 0;
  66651. + if ((reply = check_command(fsg, 10, DATA_DIR_NONE,
  66652. + (0xf<<2) | (3<<7), 1,
  66653. + "SYNCHRONIZE CACHE")) == 0)
  66654. + reply = do_synchronize_cache(fsg);
  66655. + break;
  66656. +
  66657. + case TEST_UNIT_READY:
  66658. + fsg->data_size_from_cmnd = 0;
  66659. + reply = check_command(fsg, 6, DATA_DIR_NONE,
  66660. + 0, 1,
  66661. + "TEST UNIT READY");
  66662. + break;
  66663. +
  66664. + /* Although optional, this command is used by MS-Windows. We
  66665. + * support a minimal version: BytChk must be 0. */
  66666. + case VERIFY:
  66667. + fsg->data_size_from_cmnd = 0;
  66668. + if ((reply = check_command(fsg, 10, DATA_DIR_NONE,
  66669. + (1<<1) | (0xf<<2) | (3<<7), 1,
  66670. + "VERIFY")) == 0)
  66671. + reply = do_verify(fsg);
  66672. + break;
  66673. +
  66674. + case WRITE_6:
  66675. + i = fsg->cmnd[4];
  66676. + fsg->data_size_from_cmnd = (i == 0) ? 256 : i;
  66677. + if ((reply = check_command_size_in_blocks(fsg, 6,
  66678. + DATA_DIR_FROM_HOST,
  66679. + (7<<1) | (1<<4), 1,
  66680. + "WRITE(6)")) == 0)
  66681. + reply = do_write(fsg);
  66682. + break;
  66683. +
  66684. + case WRITE_10:
  66685. + fsg->data_size_from_cmnd = get_unaligned_be16(&fsg->cmnd[7]);
  66686. + if ((reply = check_command_size_in_blocks(fsg, 10,
  66687. + DATA_DIR_FROM_HOST,
  66688. + (1<<1) | (0xf<<2) | (3<<7), 1,
  66689. + "WRITE(10)")) == 0)
  66690. + reply = do_write(fsg);
  66691. + break;
  66692. +
  66693. + case WRITE_12:
  66694. + fsg->data_size_from_cmnd = get_unaligned_be32(&fsg->cmnd[6]);
  66695. + if ((reply = check_command_size_in_blocks(fsg, 12,
  66696. + DATA_DIR_FROM_HOST,
  66697. + (1<<1) | (0xf<<2) | (0xf<<6), 1,
  66698. + "WRITE(12)")) == 0)
  66699. + reply = do_write(fsg);
  66700. + break;
  66701. +
  66702. + /* Some mandatory commands that we recognize but don't implement.
  66703. + * They don't mean much in this setting. It's left as an exercise
  66704. + * for anyone interested to implement RESERVE and RELEASE in terms
  66705. + * of Posix locks. */
  66706. + case FORMAT_UNIT:
  66707. + case RELEASE:
  66708. + case RESERVE:
  66709. + case SEND_DIAGNOSTIC:
  66710. + // Fall through
  66711. +
  66712. + default:
  66713. + unknown_cmnd:
  66714. + fsg->data_size_from_cmnd = 0;
  66715. + sprintf(unknown, "Unknown x%02x", fsg->cmnd[0]);
  66716. + if ((reply = check_command(fsg, fsg->cmnd_size,
  66717. + DATA_DIR_UNKNOWN, ~0, 0, unknown)) == 0) {
  66718. + fsg->curlun->sense_data = SS_INVALID_COMMAND;
  66719. + reply = -EINVAL;
  66720. + }
  66721. + break;
  66722. + }
  66723. + up_read(&fsg->filesem);
  66724. +
  66725. + if (reply == -EINTR || signal_pending(current))
  66726. + return -EINTR;
  66727. +
  66728. + /* Set up the single reply buffer for finish_reply() */
  66729. + if (reply == -EINVAL)
  66730. + reply = 0; // Error reply length
  66731. + if (reply >= 0 && fsg->data_dir == DATA_DIR_TO_HOST) {
  66732. + reply = min((u32) reply, fsg->data_size_from_cmnd);
  66733. + bh->inreq->length = reply;
  66734. + bh->state = BUF_STATE_FULL;
  66735. + fsg->residue -= reply;
  66736. + } // Otherwise it's already set
  66737. +
  66738. + return 0;
  66739. +}
  66740. +
  66741. +
  66742. +/*-------------------------------------------------------------------------*/
  66743. +
  66744. +static int received_cbw(struct fsg_dev *fsg, struct fsg_buffhd *bh)
  66745. +{
  66746. + struct usb_request *req = bh->outreq;
  66747. + struct bulk_cb_wrap *cbw = req->buf;
  66748. +
  66749. + /* Was this a real packet? Should it be ignored? */
  66750. + if (req->status || test_bit(IGNORE_BULK_OUT, &fsg->atomic_bitflags))
  66751. + return -EINVAL;
  66752. +
  66753. + /* Is the CBW valid? */
  66754. + if (req->actual != US_BULK_CB_WRAP_LEN ||
  66755. + cbw->Signature != cpu_to_le32(
  66756. + US_BULK_CB_SIGN)) {
  66757. + DBG(fsg, "invalid CBW: len %u sig 0x%x\n",
  66758. + req->actual,
  66759. + le32_to_cpu(cbw->Signature));
  66760. +
  66761. + /* The Bulk-only spec says we MUST stall the IN endpoint
  66762. + * (6.6.1), so it's unavoidable. It also says we must
  66763. + * retain this state until the next reset, but there's
  66764. + * no way to tell the controller driver it should ignore
  66765. + * Clear-Feature(HALT) requests.
  66766. + *
  66767. + * We aren't required to halt the OUT endpoint; instead
  66768. + * we can simply accept and discard any data received
  66769. + * until the next reset. */
  66770. + wedge_bulk_in_endpoint(fsg);
  66771. + set_bit(IGNORE_BULK_OUT, &fsg->atomic_bitflags);
  66772. + return -EINVAL;
  66773. + }
  66774. +
  66775. + /* Is the CBW meaningful? */
  66776. + if (cbw->Lun >= FSG_MAX_LUNS || cbw->Flags & ~US_BULK_FLAG_IN ||
  66777. + cbw->Length <= 0 || cbw->Length > MAX_COMMAND_SIZE) {
  66778. + DBG(fsg, "non-meaningful CBW: lun = %u, flags = 0x%x, "
  66779. + "cmdlen %u\n",
  66780. + cbw->Lun, cbw->Flags, cbw->Length);
  66781. +
  66782. + /* We can do anything we want here, so let's stall the
  66783. + * bulk pipes if we are allowed to. */
  66784. + if (mod_data.can_stall) {
  66785. + fsg_set_halt(fsg, fsg->bulk_out);
  66786. + halt_bulk_in_endpoint(fsg);
  66787. + }
  66788. + return -EINVAL;
  66789. + }
  66790. +
  66791. + /* Save the command for later */
  66792. + fsg->cmnd_size = cbw->Length;
  66793. + memcpy(fsg->cmnd, cbw->CDB, fsg->cmnd_size);
  66794. + if (cbw->Flags & US_BULK_FLAG_IN)
  66795. + fsg->data_dir = DATA_DIR_TO_HOST;
  66796. + else
  66797. + fsg->data_dir = DATA_DIR_FROM_HOST;
  66798. + fsg->data_size = le32_to_cpu(cbw->DataTransferLength);
  66799. + if (fsg->data_size == 0)
  66800. + fsg->data_dir = DATA_DIR_NONE;
  66801. + fsg->lun = cbw->Lun;
  66802. + fsg->tag = cbw->Tag;
  66803. + return 0;
  66804. +}
  66805. +
  66806. +
  66807. +static int get_next_command(struct fsg_dev *fsg)
  66808. +{
  66809. + struct fsg_buffhd *bh;
  66810. + int rc = 0;
  66811. +
  66812. + if (transport_is_bbb()) {
  66813. +
  66814. + /* Wait for the next buffer to become available */
  66815. + bh = fsg->next_buffhd_to_fill;
  66816. + while (bh->state != BUF_STATE_EMPTY) {
  66817. + rc = sleep_thread(fsg);
  66818. + if (rc)
  66819. + return rc;
  66820. + }
  66821. +
  66822. + /* Queue a request to read a Bulk-only CBW */
  66823. + set_bulk_out_req_length(fsg, bh, US_BULK_CB_WRAP_LEN);
  66824. + start_transfer(fsg, fsg->bulk_out, bh->outreq,
  66825. + &bh->outreq_busy, &bh->state);
  66826. +
  66827. + /* We will drain the buffer in software, which means we
  66828. + * can reuse it for the next filling. No need to advance
  66829. + * next_buffhd_to_fill. */
  66830. +
  66831. + /* Wait for the CBW to arrive */
  66832. + while (bh->state != BUF_STATE_FULL) {
  66833. + rc = sleep_thread(fsg);
  66834. + if (rc)
  66835. + return rc;
  66836. + }
  66837. + smp_rmb();
  66838. + rc = received_cbw(fsg, bh);
  66839. + bh->state = BUF_STATE_EMPTY;
  66840. +
  66841. + } else { // USB_PR_CB or USB_PR_CBI
  66842. +
  66843. + /* Wait for the next command to arrive */
  66844. + while (fsg->cbbuf_cmnd_size == 0) {
  66845. + rc = sleep_thread(fsg);
  66846. + if (rc)
  66847. + return rc;
  66848. + }
  66849. +
  66850. + /* Is the previous status interrupt request still busy?
  66851. + * The host is allowed to skip reading the status,
  66852. + * so we must cancel it. */
  66853. + if (fsg->intreq_busy)
  66854. + usb_ep_dequeue(fsg->intr_in, fsg->intreq);
  66855. +
  66856. + /* Copy the command and mark the buffer empty */
  66857. + fsg->data_dir = DATA_DIR_UNKNOWN;
  66858. + spin_lock_irq(&fsg->lock);
  66859. + fsg->cmnd_size = fsg->cbbuf_cmnd_size;
  66860. + memcpy(fsg->cmnd, fsg->cbbuf_cmnd, fsg->cmnd_size);
  66861. + fsg->cbbuf_cmnd_size = 0;
  66862. + spin_unlock_irq(&fsg->lock);
  66863. +
  66864. + /* Use LUN from the command */
  66865. + fsg->lun = fsg->cmnd[1] >> 5;
  66866. + }
  66867. +
  66868. + /* Update current lun */
  66869. + if (fsg->lun >= 0 && fsg->lun < fsg->nluns)
  66870. + fsg->curlun = &fsg->luns[fsg->lun];
  66871. + else
  66872. + fsg->curlun = NULL;
  66873. +
  66874. + return rc;
  66875. +}
  66876. +
  66877. +
  66878. +/*-------------------------------------------------------------------------*/
  66879. +
  66880. +static int enable_endpoint(struct fsg_dev *fsg, struct usb_ep *ep,
  66881. + const struct usb_endpoint_descriptor *d)
  66882. +{
  66883. + int rc;
  66884. +
  66885. + ep->driver_data = fsg;
  66886. + ep->desc = d;
  66887. + rc = usb_ep_enable(ep);
  66888. + if (rc)
  66889. + ERROR(fsg, "can't enable %s, result %d\n", ep->name, rc);
  66890. + return rc;
  66891. +}
  66892. +
  66893. +static int alloc_request(struct fsg_dev *fsg, struct usb_ep *ep,
  66894. + struct usb_request **preq)
  66895. +{
  66896. + *preq = usb_ep_alloc_request(ep, GFP_ATOMIC);
  66897. + if (*preq)
  66898. + return 0;
  66899. + ERROR(fsg, "can't allocate request for %s\n", ep->name);
  66900. + return -ENOMEM;
  66901. +}
  66902. +
  66903. +/*
  66904. + * Reset interface setting and re-init endpoint state (toggle etc).
  66905. + * Call with altsetting < 0 to disable the interface. The only other
  66906. + * available altsetting is 0, which enables the interface.
  66907. + */
  66908. +static int do_set_interface(struct fsg_dev *fsg, int altsetting)
  66909. +{
  66910. + int rc = 0;
  66911. + int i;
  66912. + const struct usb_endpoint_descriptor *d;
  66913. +
  66914. + if (fsg->running)
  66915. + DBG(fsg, "reset interface\n");
  66916. +
  66917. +reset:
  66918. + /* Deallocate the requests */
  66919. + for (i = 0; i < fsg_num_buffers; ++i) {
  66920. + struct fsg_buffhd *bh = &fsg->buffhds[i];
  66921. +
  66922. + if (bh->inreq) {
  66923. + usb_ep_free_request(fsg->bulk_in, bh->inreq);
  66924. + bh->inreq = NULL;
  66925. + }
  66926. + if (bh->outreq) {
  66927. + usb_ep_free_request(fsg->bulk_out, bh->outreq);
  66928. + bh->outreq = NULL;
  66929. + }
  66930. + }
  66931. + if (fsg->intreq) {
  66932. + usb_ep_free_request(fsg->intr_in, fsg->intreq);
  66933. + fsg->intreq = NULL;
  66934. + }
  66935. +
  66936. + /* Disable the endpoints */
  66937. + if (fsg->bulk_in_enabled) {
  66938. + usb_ep_disable(fsg->bulk_in);
  66939. + fsg->bulk_in_enabled = 0;
  66940. + }
  66941. + if (fsg->bulk_out_enabled) {
  66942. + usb_ep_disable(fsg->bulk_out);
  66943. + fsg->bulk_out_enabled = 0;
  66944. + }
  66945. + if (fsg->intr_in_enabled) {
  66946. + usb_ep_disable(fsg->intr_in);
  66947. + fsg->intr_in_enabled = 0;
  66948. + }
  66949. +
  66950. + fsg->running = 0;
  66951. + if (altsetting < 0 || rc != 0)
  66952. + return rc;
  66953. +
  66954. + DBG(fsg, "set interface %d\n", altsetting);
  66955. +
  66956. + /* Enable the endpoints */
  66957. + d = fsg_ep_desc(fsg->gadget,
  66958. + &fsg_fs_bulk_in_desc, &fsg_hs_bulk_in_desc,
  66959. + &fsg_ss_bulk_in_desc);
  66960. + if ((rc = enable_endpoint(fsg, fsg->bulk_in, d)) != 0)
  66961. + goto reset;
  66962. + fsg->bulk_in_enabled = 1;
  66963. +
  66964. + d = fsg_ep_desc(fsg->gadget,
  66965. + &fsg_fs_bulk_out_desc, &fsg_hs_bulk_out_desc,
  66966. + &fsg_ss_bulk_out_desc);
  66967. + if ((rc = enable_endpoint(fsg, fsg->bulk_out, d)) != 0)
  66968. + goto reset;
  66969. + fsg->bulk_out_enabled = 1;
  66970. + fsg->bulk_out_maxpacket = usb_endpoint_maxp(d);
  66971. + clear_bit(IGNORE_BULK_OUT, &fsg->atomic_bitflags);
  66972. +
  66973. + if (transport_is_cbi()) {
  66974. + d = fsg_ep_desc(fsg->gadget,
  66975. + &fsg_fs_intr_in_desc, &fsg_hs_intr_in_desc,
  66976. + &fsg_ss_intr_in_desc);
  66977. + if ((rc = enable_endpoint(fsg, fsg->intr_in, d)) != 0)
  66978. + goto reset;
  66979. + fsg->intr_in_enabled = 1;
  66980. + }
  66981. +
  66982. + /* Allocate the requests */
  66983. + for (i = 0; i < fsg_num_buffers; ++i) {
  66984. + struct fsg_buffhd *bh = &fsg->buffhds[i];
  66985. +
  66986. + if ((rc = alloc_request(fsg, fsg->bulk_in, &bh->inreq)) != 0)
  66987. + goto reset;
  66988. + if ((rc = alloc_request(fsg, fsg->bulk_out, &bh->outreq)) != 0)
  66989. + goto reset;
  66990. + bh->inreq->buf = bh->outreq->buf = bh->buf;
  66991. + bh->inreq->context = bh->outreq->context = bh;
  66992. + bh->inreq->complete = bulk_in_complete;
  66993. + bh->outreq->complete = bulk_out_complete;
  66994. + }
  66995. + if (transport_is_cbi()) {
  66996. + if ((rc = alloc_request(fsg, fsg->intr_in, &fsg->intreq)) != 0)
  66997. + goto reset;
  66998. + fsg->intreq->complete = intr_in_complete;
  66999. + }
  67000. +
  67001. + fsg->running = 1;
  67002. + for (i = 0; i < fsg->nluns; ++i)
  67003. + fsg->luns[i].unit_attention_data = SS_RESET_OCCURRED;
  67004. + return rc;
  67005. +}
  67006. +
  67007. +
  67008. +/*
  67009. + * Change our operational configuration. This code must agree with the code
  67010. + * that returns config descriptors, and with interface altsetting code.
  67011. + *
  67012. + * It's also responsible for power management interactions. Some
  67013. + * configurations might not work with our current power sources.
  67014. + * For now we just assume the gadget is always self-powered.
  67015. + */
  67016. +static int do_set_config(struct fsg_dev *fsg, u8 new_config)
  67017. +{
  67018. + int rc = 0;
  67019. +
  67020. + /* Disable the single interface */
  67021. + if (fsg->config != 0) {
  67022. + DBG(fsg, "reset config\n");
  67023. + fsg->config = 0;
  67024. + rc = do_set_interface(fsg, -1);
  67025. + }
  67026. +
  67027. + /* Enable the interface */
  67028. + if (new_config != 0) {
  67029. + fsg->config = new_config;
  67030. + if ((rc = do_set_interface(fsg, 0)) != 0)
  67031. + fsg->config = 0; // Reset on errors
  67032. + else
  67033. + INFO(fsg, "%s config #%d\n",
  67034. + usb_speed_string(fsg->gadget->speed),
  67035. + fsg->config);
  67036. + }
  67037. + return rc;
  67038. +}
  67039. +
  67040. +
  67041. +/*-------------------------------------------------------------------------*/
  67042. +
  67043. +static void handle_exception(struct fsg_dev *fsg)
  67044. +{
  67045. + siginfo_t info;
  67046. + int sig;
  67047. + int i;
  67048. + int num_active;
  67049. + struct fsg_buffhd *bh;
  67050. + enum fsg_state old_state;
  67051. + u8 new_config;
  67052. + struct fsg_lun *curlun;
  67053. + unsigned int exception_req_tag;
  67054. + int rc;
  67055. +
  67056. + /* Clear the existing signals. Anything but SIGUSR1 is converted
  67057. + * into a high-priority EXIT exception. */
  67058. + for (;;) {
  67059. + sig = dequeue_signal_lock(current, &current->blocked, &info);
  67060. + if (!sig)
  67061. + break;
  67062. + if (sig != SIGUSR1) {
  67063. + if (fsg->state < FSG_STATE_EXIT)
  67064. + DBG(fsg, "Main thread exiting on signal\n");
  67065. + raise_exception(fsg, FSG_STATE_EXIT);
  67066. + }
  67067. + }
  67068. +
  67069. + /* Cancel all the pending transfers */
  67070. + if (fsg->intreq_busy)
  67071. + usb_ep_dequeue(fsg->intr_in, fsg->intreq);
  67072. + for (i = 0; i < fsg_num_buffers; ++i) {
  67073. + bh = &fsg->buffhds[i];
  67074. + if (bh->inreq_busy)
  67075. + usb_ep_dequeue(fsg->bulk_in, bh->inreq);
  67076. + if (bh->outreq_busy)
  67077. + usb_ep_dequeue(fsg->bulk_out, bh->outreq);
  67078. + }
  67079. +
  67080. + /* Wait until everything is idle */
  67081. + for (;;) {
  67082. + num_active = fsg->intreq_busy;
  67083. + for (i = 0; i < fsg_num_buffers; ++i) {
  67084. + bh = &fsg->buffhds[i];
  67085. + num_active += bh->inreq_busy + bh->outreq_busy;
  67086. + }
  67087. + if (num_active == 0)
  67088. + break;
  67089. + if (sleep_thread(fsg))
  67090. + return;
  67091. + }
  67092. +
  67093. + /* Clear out the controller's fifos */
  67094. + if (fsg->bulk_in_enabled)
  67095. + usb_ep_fifo_flush(fsg->bulk_in);
  67096. + if (fsg->bulk_out_enabled)
  67097. + usb_ep_fifo_flush(fsg->bulk_out);
  67098. + if (fsg->intr_in_enabled)
  67099. + usb_ep_fifo_flush(fsg->intr_in);
  67100. +
  67101. + /* Reset the I/O buffer states and pointers, the SCSI
  67102. + * state, and the exception. Then invoke the handler. */
  67103. + spin_lock_irq(&fsg->lock);
  67104. +
  67105. + for (i = 0; i < fsg_num_buffers; ++i) {
  67106. + bh = &fsg->buffhds[i];
  67107. + bh->state = BUF_STATE_EMPTY;
  67108. + }
  67109. + fsg->next_buffhd_to_fill = fsg->next_buffhd_to_drain =
  67110. + &fsg->buffhds[0];
  67111. +
  67112. + exception_req_tag = fsg->exception_req_tag;
  67113. + new_config = fsg->new_config;
  67114. + old_state = fsg->state;
  67115. +
  67116. + if (old_state == FSG_STATE_ABORT_BULK_OUT)
  67117. + fsg->state = FSG_STATE_STATUS_PHASE;
  67118. + else {
  67119. + for (i = 0; i < fsg->nluns; ++i) {
  67120. + curlun = &fsg->luns[i];
  67121. + curlun->prevent_medium_removal = 0;
  67122. + curlun->sense_data = curlun->unit_attention_data =
  67123. + SS_NO_SENSE;
  67124. + curlun->sense_data_info = 0;
  67125. + curlun->info_valid = 0;
  67126. + }
  67127. + fsg->state = FSG_STATE_IDLE;
  67128. + }
  67129. + spin_unlock_irq(&fsg->lock);
  67130. +
  67131. + /* Carry out any extra actions required for the exception */
  67132. + switch (old_state) {
  67133. + default:
  67134. + break;
  67135. +
  67136. + case FSG_STATE_ABORT_BULK_OUT:
  67137. + send_status(fsg);
  67138. + spin_lock_irq(&fsg->lock);
  67139. + if (fsg->state == FSG_STATE_STATUS_PHASE)
  67140. + fsg->state = FSG_STATE_IDLE;
  67141. + spin_unlock_irq(&fsg->lock);
  67142. + break;
  67143. +
  67144. + case FSG_STATE_RESET:
  67145. + /* In case we were forced against our will to halt a
  67146. + * bulk endpoint, clear the halt now. (The SuperH UDC
  67147. + * requires this.) */
  67148. + if (test_and_clear_bit(IGNORE_BULK_OUT, &fsg->atomic_bitflags))
  67149. + usb_ep_clear_halt(fsg->bulk_in);
  67150. +
  67151. + if (transport_is_bbb()) {
  67152. + if (fsg->ep0_req_tag == exception_req_tag)
  67153. + ep0_queue(fsg); // Complete the status stage
  67154. +
  67155. + } else if (transport_is_cbi())
  67156. + send_status(fsg); // Status by interrupt pipe
  67157. +
  67158. + /* Technically this should go here, but it would only be
  67159. + * a waste of time. Ditto for the INTERFACE_CHANGE and
  67160. + * CONFIG_CHANGE cases. */
  67161. + // for (i = 0; i < fsg->nluns; ++i)
  67162. + // fsg->luns[i].unit_attention_data = SS_RESET_OCCURRED;
  67163. + break;
  67164. +
  67165. + case FSG_STATE_INTERFACE_CHANGE:
  67166. + rc = do_set_interface(fsg, 0);
  67167. + if (fsg->ep0_req_tag != exception_req_tag)
  67168. + break;
  67169. + if (rc != 0) // STALL on errors
  67170. + fsg_set_halt(fsg, fsg->ep0);
  67171. + else // Complete the status stage
  67172. + ep0_queue(fsg);
  67173. + break;
  67174. +
  67175. + case FSG_STATE_CONFIG_CHANGE:
  67176. + rc = do_set_config(fsg, new_config);
  67177. + if (fsg->ep0_req_tag != exception_req_tag)
  67178. + break;
  67179. + if (rc != 0) // STALL on errors
  67180. + fsg_set_halt(fsg, fsg->ep0);
  67181. + else // Complete the status stage
  67182. + ep0_queue(fsg);
  67183. + break;
  67184. +
  67185. + case FSG_STATE_DISCONNECT:
  67186. + for (i = 0; i < fsg->nluns; ++i)
  67187. + fsg_lun_fsync_sub(fsg->luns + i);
  67188. + do_set_config(fsg, 0); // Unconfigured state
  67189. + break;
  67190. +
  67191. + case FSG_STATE_EXIT:
  67192. + case FSG_STATE_TERMINATED:
  67193. + do_set_config(fsg, 0); // Free resources
  67194. + spin_lock_irq(&fsg->lock);
  67195. + fsg->state = FSG_STATE_TERMINATED; // Stop the thread
  67196. + spin_unlock_irq(&fsg->lock);
  67197. + break;
  67198. + }
  67199. +}
  67200. +
  67201. +
  67202. +/*-------------------------------------------------------------------------*/
  67203. +
  67204. +static int fsg_main_thread(void *fsg_)
  67205. +{
  67206. + struct fsg_dev *fsg = fsg_;
  67207. +
  67208. + /* Allow the thread to be killed by a signal, but set the signal mask
  67209. + * to block everything but INT, TERM, KILL, and USR1. */
  67210. + allow_signal(SIGINT);
  67211. + allow_signal(SIGTERM);
  67212. + allow_signal(SIGKILL);
  67213. + allow_signal(SIGUSR1);
  67214. +
  67215. + /* Allow the thread to be frozen */
  67216. + set_freezable();
  67217. +
  67218. + /* Arrange for userspace references to be interpreted as kernel
  67219. + * pointers. That way we can pass a kernel pointer to a routine
  67220. + * that expects a __user pointer and it will work okay. */
  67221. + set_fs(get_ds());
  67222. +
  67223. + /* The main loop */
  67224. + while (fsg->state != FSG_STATE_TERMINATED) {
  67225. + if (exception_in_progress(fsg) || signal_pending(current)) {
  67226. + handle_exception(fsg);
  67227. + continue;
  67228. + }
  67229. +
  67230. + if (!fsg->running) {
  67231. + sleep_thread(fsg);
  67232. + continue;
  67233. + }
  67234. +
  67235. + if (get_next_command(fsg))
  67236. + continue;
  67237. +
  67238. + spin_lock_irq(&fsg->lock);
  67239. + if (!exception_in_progress(fsg))
  67240. + fsg->state = FSG_STATE_DATA_PHASE;
  67241. + spin_unlock_irq(&fsg->lock);
  67242. +
  67243. + if (do_scsi_command(fsg) || finish_reply(fsg))
  67244. + continue;
  67245. +
  67246. + spin_lock_irq(&fsg->lock);
  67247. + if (!exception_in_progress(fsg))
  67248. + fsg->state = FSG_STATE_STATUS_PHASE;
  67249. + spin_unlock_irq(&fsg->lock);
  67250. +
  67251. + if (send_status(fsg))
  67252. + continue;
  67253. +
  67254. + spin_lock_irq(&fsg->lock);
  67255. + if (!exception_in_progress(fsg))
  67256. + fsg->state = FSG_STATE_IDLE;
  67257. + spin_unlock_irq(&fsg->lock);
  67258. + }
  67259. +
  67260. + spin_lock_irq(&fsg->lock);
  67261. + fsg->thread_task = NULL;
  67262. + spin_unlock_irq(&fsg->lock);
  67263. +
  67264. + /* If we are exiting because of a signal, unregister the
  67265. + * gadget driver. */
  67266. + if (test_and_clear_bit(REGISTERED, &fsg->atomic_bitflags))
  67267. + usb_gadget_unregister_driver(&fsg_driver);
  67268. +
  67269. + /* Let the unbind and cleanup routines know the thread has exited */
  67270. + complete_and_exit(&fsg->thread_notifier, 0);
  67271. +}
  67272. +
  67273. +
  67274. +/*-------------------------------------------------------------------------*/
  67275. +
  67276. +
  67277. +/* The write permissions and store_xxx pointers are set in fsg_bind() */
  67278. +static DEVICE_ATTR(ro, 0444, fsg_show_ro, NULL);
  67279. +static DEVICE_ATTR(nofua, 0644, fsg_show_nofua, NULL);
  67280. +static DEVICE_ATTR(file, 0444, fsg_show_file, NULL);
  67281. +
  67282. +
  67283. +/*-------------------------------------------------------------------------*/
  67284. +
  67285. +static void fsg_release(struct kref *ref)
  67286. +{
  67287. + struct fsg_dev *fsg = container_of(ref, struct fsg_dev, ref);
  67288. +
  67289. + kfree(fsg->luns);
  67290. + kfree(fsg);
  67291. +}
  67292. +
  67293. +static void lun_release(struct device *dev)
  67294. +{
  67295. + struct rw_semaphore *filesem = dev_get_drvdata(dev);
  67296. + struct fsg_dev *fsg =
  67297. + container_of(filesem, struct fsg_dev, filesem);
  67298. +
  67299. + kref_put(&fsg->ref, fsg_release);
  67300. +}
  67301. +
  67302. +static void /* __init_or_exit */ fsg_unbind(struct usb_gadget *gadget)
  67303. +{
  67304. + struct fsg_dev *fsg = get_gadget_data(gadget);
  67305. + int i;
  67306. + struct fsg_lun *curlun;
  67307. + struct usb_request *req = fsg->ep0req;
  67308. +
  67309. + DBG(fsg, "unbind\n");
  67310. + clear_bit(REGISTERED, &fsg->atomic_bitflags);
  67311. +
  67312. + /* If the thread isn't already dead, tell it to exit now */
  67313. + if (fsg->state != FSG_STATE_TERMINATED) {
  67314. + raise_exception(fsg, FSG_STATE_EXIT);
  67315. + wait_for_completion(&fsg->thread_notifier);
  67316. +
  67317. + /* The cleanup routine waits for this completion also */
  67318. + complete(&fsg->thread_notifier);
  67319. + }
  67320. +
  67321. + /* Unregister the sysfs attribute files and the LUNs */
  67322. + for (i = 0; i < fsg->nluns; ++i) {
  67323. + curlun = &fsg->luns[i];
  67324. + if (curlun->registered) {
  67325. + device_remove_file(&curlun->dev, &dev_attr_nofua);
  67326. + device_remove_file(&curlun->dev, &dev_attr_ro);
  67327. + device_remove_file(&curlun->dev, &dev_attr_file);
  67328. + fsg_lun_close(curlun);
  67329. + device_unregister(&curlun->dev);
  67330. + curlun->registered = 0;
  67331. + }
  67332. + }
  67333. +
  67334. + /* Free the data buffers */
  67335. + for (i = 0; i < fsg_num_buffers; ++i)
  67336. + kfree(fsg->buffhds[i].buf);
  67337. +
  67338. + /* Free the request and buffer for endpoint 0 */
  67339. + if (req) {
  67340. + kfree(req->buf);
  67341. + usb_ep_free_request(fsg->ep0, req);
  67342. + }
  67343. +
  67344. + set_gadget_data(gadget, NULL);
  67345. +}
  67346. +
  67347. +
  67348. +static int __init check_parameters(struct fsg_dev *fsg)
  67349. +{
  67350. + int prot;
  67351. + int gcnum;
  67352. +
  67353. + /* Store the default values */
  67354. + mod_data.transport_type = USB_PR_BULK;
  67355. + mod_data.transport_name = "Bulk-only";
  67356. + mod_data.protocol_type = USB_SC_SCSI;
  67357. + mod_data.protocol_name = "Transparent SCSI";
  67358. +
  67359. + /* Some peripheral controllers are known not to be able to
  67360. + * halt bulk endpoints correctly. If one of them is present,
  67361. + * disable stalls.
  67362. + */
  67363. + if (gadget_is_at91(fsg->gadget))
  67364. + mod_data.can_stall = 0;
  67365. +
  67366. + if (mod_data.release == 0xffff) { // Parameter wasn't set
  67367. + gcnum = usb_gadget_controller_number(fsg->gadget);
  67368. + if (gcnum >= 0)
  67369. + mod_data.release = 0x0300 + gcnum;
  67370. + else {
  67371. + WARNING(fsg, "controller '%s' not recognized\n",
  67372. + fsg->gadget->name);
  67373. + mod_data.release = 0x0399;
  67374. + }
  67375. + }
  67376. +
  67377. + prot = simple_strtol(mod_data.protocol_parm, NULL, 0);
  67378. +
  67379. +#ifdef CONFIG_USB_FILE_STORAGE_TEST
  67380. + if (strnicmp(mod_data.transport_parm, "BBB", 10) == 0) {
  67381. + ; // Use default setting
  67382. + } else if (strnicmp(mod_data.transport_parm, "CB", 10) == 0) {
  67383. + mod_data.transport_type = USB_PR_CB;
  67384. + mod_data.transport_name = "Control-Bulk";
  67385. + } else if (strnicmp(mod_data.transport_parm, "CBI", 10) == 0) {
  67386. + mod_data.transport_type = USB_PR_CBI;
  67387. + mod_data.transport_name = "Control-Bulk-Interrupt";
  67388. + } else {
  67389. + ERROR(fsg, "invalid transport: %s\n", mod_data.transport_parm);
  67390. + return -EINVAL;
  67391. + }
  67392. +
  67393. + if (strnicmp(mod_data.protocol_parm, "SCSI", 10) == 0 ||
  67394. + prot == USB_SC_SCSI) {
  67395. + ; // Use default setting
  67396. + } else if (strnicmp(mod_data.protocol_parm, "RBC", 10) == 0 ||
  67397. + prot == USB_SC_RBC) {
  67398. + mod_data.protocol_type = USB_SC_RBC;
  67399. + mod_data.protocol_name = "RBC";
  67400. + } else if (strnicmp(mod_data.protocol_parm, "8020", 4) == 0 ||
  67401. + strnicmp(mod_data.protocol_parm, "ATAPI", 10) == 0 ||
  67402. + prot == USB_SC_8020) {
  67403. + mod_data.protocol_type = USB_SC_8020;
  67404. + mod_data.protocol_name = "8020i (ATAPI)";
  67405. + } else if (strnicmp(mod_data.protocol_parm, "QIC", 3) == 0 ||
  67406. + prot == USB_SC_QIC) {
  67407. + mod_data.protocol_type = USB_SC_QIC;
  67408. + mod_data.protocol_name = "QIC-157";
  67409. + } else if (strnicmp(mod_data.protocol_parm, "UFI", 10) == 0 ||
  67410. + prot == USB_SC_UFI) {
  67411. + mod_data.protocol_type = USB_SC_UFI;
  67412. + mod_data.protocol_name = "UFI";
  67413. + } else if (strnicmp(mod_data.protocol_parm, "8070", 4) == 0 ||
  67414. + prot == USB_SC_8070) {
  67415. + mod_data.protocol_type = USB_SC_8070;
  67416. + mod_data.protocol_name = "8070i";
  67417. + } else {
  67418. + ERROR(fsg, "invalid protocol: %s\n", mod_data.protocol_parm);
  67419. + return -EINVAL;
  67420. + }
  67421. +
  67422. + mod_data.buflen &= PAGE_CACHE_MASK;
  67423. + if (mod_data.buflen <= 0) {
  67424. + ERROR(fsg, "invalid buflen\n");
  67425. + return -ETOOSMALL;
  67426. + }
  67427. +
  67428. +#endif /* CONFIG_USB_FILE_STORAGE_TEST */
  67429. +
  67430. + /* Serial string handling.
  67431. + * On a real device, the serial string would be loaded
  67432. + * from permanent storage. */
  67433. + if (mod_data.serial) {
  67434. + const char *ch;
  67435. + unsigned len = 0;
  67436. +
  67437. + /* Sanity check :
  67438. + * The CB[I] specification limits the serial string to
  67439. + * 12 uppercase hexadecimal characters.
  67440. + * BBB need at least 12 uppercase hexadecimal characters,
  67441. + * with a maximum of 126. */
  67442. + for (ch = mod_data.serial; *ch; ++ch) {
  67443. + ++len;
  67444. + if ((*ch < '0' || *ch > '9') &&
  67445. + (*ch < 'A' || *ch > 'F')) { /* not uppercase hex */
  67446. + WARNING(fsg,
  67447. + "Invalid serial string character: %c\n",
  67448. + *ch);
  67449. + goto no_serial;
  67450. + }
  67451. + }
  67452. + if (len > 126 ||
  67453. + (mod_data.transport_type == USB_PR_BULK && len < 12) ||
  67454. + (mod_data.transport_type != USB_PR_BULK && len > 12)) {
  67455. + WARNING(fsg, "Invalid serial string length!\n");
  67456. + goto no_serial;
  67457. + }
  67458. + fsg_strings[FSG_STRING_SERIAL - 1].s = mod_data.serial;
  67459. + } else {
  67460. + WARNING(fsg, "No serial-number string provided!\n");
  67461. + no_serial:
  67462. + device_desc.iSerialNumber = 0;
  67463. + }
  67464. +
  67465. + return 0;
  67466. +}
  67467. +
  67468. +
  67469. +static int __init fsg_bind(struct usb_gadget *gadget)
  67470. +{
  67471. + struct fsg_dev *fsg = the_fsg;
  67472. + int rc;
  67473. + int i;
  67474. + struct fsg_lun *curlun;
  67475. + struct usb_ep *ep;
  67476. + struct usb_request *req;
  67477. + char *pathbuf, *p;
  67478. +
  67479. + fsg->gadget = gadget;
  67480. + set_gadget_data(gadget, fsg);
  67481. + fsg->ep0 = gadget->ep0;
  67482. + fsg->ep0->driver_data = fsg;
  67483. +
  67484. + if ((rc = check_parameters(fsg)) != 0)
  67485. + goto out;
  67486. +
  67487. + if (mod_data.removable) { // Enable the store_xxx attributes
  67488. + dev_attr_file.attr.mode = 0644;
  67489. + dev_attr_file.store = fsg_store_file;
  67490. + if (!mod_data.cdrom) {
  67491. + dev_attr_ro.attr.mode = 0644;
  67492. + dev_attr_ro.store = fsg_store_ro;
  67493. + }
  67494. + }
  67495. +
  67496. + /* Only for removable media? */
  67497. + dev_attr_nofua.attr.mode = 0644;
  67498. + dev_attr_nofua.store = fsg_store_nofua;
  67499. +
  67500. + /* Find out how many LUNs there should be */
  67501. + i = mod_data.nluns;
  67502. + if (i == 0)
  67503. + i = max(mod_data.num_filenames, 1u);
  67504. + if (i > FSG_MAX_LUNS) {
  67505. + ERROR(fsg, "invalid number of LUNs: %d\n", i);
  67506. + rc = -EINVAL;
  67507. + goto out;
  67508. + }
  67509. +
  67510. + /* Create the LUNs, open their backing files, and register the
  67511. + * LUN devices in sysfs. */
  67512. + fsg->luns = kzalloc(i * sizeof(struct fsg_lun), GFP_KERNEL);
  67513. + if (!fsg->luns) {
  67514. + rc = -ENOMEM;
  67515. + goto out;
  67516. + }
  67517. + fsg->nluns = i;
  67518. +
  67519. + for (i = 0; i < fsg->nluns; ++i) {
  67520. + curlun = &fsg->luns[i];
  67521. + curlun->cdrom = !!mod_data.cdrom;
  67522. + curlun->ro = mod_data.cdrom || mod_data.ro[i];
  67523. + curlun->initially_ro = curlun->ro;
  67524. + curlun->removable = mod_data.removable;
  67525. + curlun->nofua = mod_data.nofua[i];
  67526. + curlun->dev.release = lun_release;
  67527. + curlun->dev.parent = &gadget->dev;
  67528. + curlun->dev.driver = &fsg_driver.driver;
  67529. + dev_set_drvdata(&curlun->dev, &fsg->filesem);
  67530. + dev_set_name(&curlun->dev,"%s-lun%d",
  67531. + dev_name(&gadget->dev), i);
  67532. +
  67533. + kref_get(&fsg->ref);
  67534. + rc = device_register(&curlun->dev);
  67535. + if (rc) {
  67536. + INFO(fsg, "failed to register LUN%d: %d\n", i, rc);
  67537. + put_device(&curlun->dev);
  67538. + goto out;
  67539. + }
  67540. + curlun->registered = 1;
  67541. +
  67542. + rc = device_create_file(&curlun->dev, &dev_attr_ro);
  67543. + if (rc)
  67544. + goto out;
  67545. + rc = device_create_file(&curlun->dev, &dev_attr_nofua);
  67546. + if (rc)
  67547. + goto out;
  67548. + rc = device_create_file(&curlun->dev, &dev_attr_file);
  67549. + if (rc)
  67550. + goto out;
  67551. +
  67552. + if (mod_data.file[i] && *mod_data.file[i]) {
  67553. + rc = fsg_lun_open(curlun, mod_data.file[i]);
  67554. + if (rc)
  67555. + goto out;
  67556. + } else if (!mod_data.removable) {
  67557. + ERROR(fsg, "no file given for LUN%d\n", i);
  67558. + rc = -EINVAL;
  67559. + goto out;
  67560. + }
  67561. + }
  67562. +
  67563. + /* Find all the endpoints we will use */
  67564. + usb_ep_autoconfig_reset(gadget);
  67565. + ep = usb_ep_autoconfig(gadget, &fsg_fs_bulk_in_desc);
  67566. + if (!ep)
  67567. + goto autoconf_fail;
  67568. + ep->driver_data = fsg; // claim the endpoint
  67569. + fsg->bulk_in = ep;
  67570. +
  67571. + ep = usb_ep_autoconfig(gadget, &fsg_fs_bulk_out_desc);
  67572. + if (!ep)
  67573. + goto autoconf_fail;
  67574. + ep->driver_data = fsg; // claim the endpoint
  67575. + fsg->bulk_out = ep;
  67576. +
  67577. + if (transport_is_cbi()) {
  67578. + ep = usb_ep_autoconfig(gadget, &fsg_fs_intr_in_desc);
  67579. + if (!ep)
  67580. + goto autoconf_fail;
  67581. + ep->driver_data = fsg; // claim the endpoint
  67582. + fsg->intr_in = ep;
  67583. + }
  67584. +
  67585. + /* Fix up the descriptors */
  67586. + device_desc.idVendor = cpu_to_le16(mod_data.vendor);
  67587. + device_desc.idProduct = cpu_to_le16(mod_data.product);
  67588. + device_desc.bcdDevice = cpu_to_le16(mod_data.release);
  67589. +
  67590. + i = (transport_is_cbi() ? 3 : 2); // Number of endpoints
  67591. + fsg_intf_desc.bNumEndpoints = i;
  67592. + fsg_intf_desc.bInterfaceSubClass = mod_data.protocol_type;
  67593. + fsg_intf_desc.bInterfaceProtocol = mod_data.transport_type;
  67594. + fsg_fs_function[i + FSG_FS_FUNCTION_PRE_EP_ENTRIES] = NULL;
  67595. +
  67596. + if (gadget_is_dualspeed(gadget)) {
  67597. + fsg_hs_function[i + FSG_HS_FUNCTION_PRE_EP_ENTRIES] = NULL;
  67598. +
  67599. + /* Assume endpoint addresses are the same for both speeds */
  67600. + fsg_hs_bulk_in_desc.bEndpointAddress =
  67601. + fsg_fs_bulk_in_desc.bEndpointAddress;
  67602. + fsg_hs_bulk_out_desc.bEndpointAddress =
  67603. + fsg_fs_bulk_out_desc.bEndpointAddress;
  67604. + fsg_hs_intr_in_desc.bEndpointAddress =
  67605. + fsg_fs_intr_in_desc.bEndpointAddress;
  67606. + }
  67607. +
  67608. + if (gadget_is_superspeed(gadget)) {
  67609. + unsigned max_burst;
  67610. +
  67611. + fsg_ss_function[i + FSG_SS_FUNCTION_PRE_EP_ENTRIES] = NULL;
  67612. +
  67613. + /* Calculate bMaxBurst, we know packet size is 1024 */
  67614. + max_burst = min_t(unsigned, mod_data.buflen / 1024, 15);
  67615. +
  67616. + /* Assume endpoint addresses are the same for both speeds */
  67617. + fsg_ss_bulk_in_desc.bEndpointAddress =
  67618. + fsg_fs_bulk_in_desc.bEndpointAddress;
  67619. + fsg_ss_bulk_in_comp_desc.bMaxBurst = max_burst;
  67620. +
  67621. + fsg_ss_bulk_out_desc.bEndpointAddress =
  67622. + fsg_fs_bulk_out_desc.bEndpointAddress;
  67623. + fsg_ss_bulk_out_comp_desc.bMaxBurst = max_burst;
  67624. + }
  67625. +
  67626. + if (gadget_is_otg(gadget))
  67627. + fsg_otg_desc.bmAttributes |= USB_OTG_HNP;
  67628. +
  67629. + rc = -ENOMEM;
  67630. +
  67631. + /* Allocate the request and buffer for endpoint 0 */
  67632. + fsg->ep0req = req = usb_ep_alloc_request(fsg->ep0, GFP_KERNEL);
  67633. + if (!req)
  67634. + goto out;
  67635. + req->buf = kmalloc(EP0_BUFSIZE, GFP_KERNEL);
  67636. + if (!req->buf)
  67637. + goto out;
  67638. + req->complete = ep0_complete;
  67639. +
  67640. + /* Allocate the data buffers */
  67641. + for (i = 0; i < fsg_num_buffers; ++i) {
  67642. + struct fsg_buffhd *bh = &fsg->buffhds[i];
  67643. +
  67644. + /* Allocate for the bulk-in endpoint. We assume that
  67645. + * the buffer will also work with the bulk-out (and
  67646. + * interrupt-in) endpoint. */
  67647. + bh->buf = kmalloc(mod_data.buflen, GFP_KERNEL);
  67648. + if (!bh->buf)
  67649. + goto out;
  67650. + bh->next = bh + 1;
  67651. + }
  67652. + fsg->buffhds[fsg_num_buffers - 1].next = &fsg->buffhds[0];
  67653. +
  67654. + /* This should reflect the actual gadget power source */
  67655. + usb_gadget_set_selfpowered(gadget);
  67656. +
  67657. + snprintf(fsg_string_manufacturer, sizeof fsg_string_manufacturer,
  67658. + "%s %s with %s",
  67659. + init_utsname()->sysname, init_utsname()->release,
  67660. + gadget->name);
  67661. +
  67662. + fsg->thread_task = kthread_create(fsg_main_thread, fsg,
  67663. + "file-storage-gadget");
  67664. + if (IS_ERR(fsg->thread_task)) {
  67665. + rc = PTR_ERR(fsg->thread_task);
  67666. + goto out;
  67667. + }
  67668. +
  67669. + INFO(fsg, DRIVER_DESC ", version: " DRIVER_VERSION "\n");
  67670. + INFO(fsg, "NOTE: This driver is deprecated. "
  67671. + "Consider using g_mass_storage instead.\n");
  67672. + INFO(fsg, "Number of LUNs=%d\n", fsg->nluns);
  67673. +
  67674. + pathbuf = kmalloc(PATH_MAX, GFP_KERNEL);
  67675. + for (i = 0; i < fsg->nluns; ++i) {
  67676. + curlun = &fsg->luns[i];
  67677. + if (fsg_lun_is_open(curlun)) {
  67678. + p = NULL;
  67679. + if (pathbuf) {
  67680. + p = d_path(&curlun->filp->f_path,
  67681. + pathbuf, PATH_MAX);
  67682. + if (IS_ERR(p))
  67683. + p = NULL;
  67684. + }
  67685. + LINFO(curlun, "ro=%d, nofua=%d, file: %s\n",
  67686. + curlun->ro, curlun->nofua, (p ? p : "(error)"));
  67687. + }
  67688. + }
  67689. + kfree(pathbuf);
  67690. +
  67691. + DBG(fsg, "transport=%s (x%02x)\n",
  67692. + mod_data.transport_name, mod_data.transport_type);
  67693. + DBG(fsg, "protocol=%s (x%02x)\n",
  67694. + mod_data.protocol_name, mod_data.protocol_type);
  67695. + DBG(fsg, "VendorID=x%04x, ProductID=x%04x, Release=x%04x\n",
  67696. + mod_data.vendor, mod_data.product, mod_data.release);
  67697. + DBG(fsg, "removable=%d, stall=%d, cdrom=%d, buflen=%u\n",
  67698. + mod_data.removable, mod_data.can_stall,
  67699. + mod_data.cdrom, mod_data.buflen);
  67700. + DBG(fsg, "I/O thread pid: %d\n", task_pid_nr(fsg->thread_task));
  67701. +
  67702. + set_bit(REGISTERED, &fsg->atomic_bitflags);
  67703. +
  67704. + /* Tell the thread to start working */
  67705. + wake_up_process(fsg->thread_task);
  67706. + return 0;
  67707. +
  67708. +autoconf_fail:
  67709. + ERROR(fsg, "unable to autoconfigure all endpoints\n");
  67710. + rc = -ENOTSUPP;
  67711. +
  67712. +out:
  67713. + fsg->state = FSG_STATE_TERMINATED; // The thread is dead
  67714. + fsg_unbind(gadget);
  67715. + complete(&fsg->thread_notifier);
  67716. + return rc;
  67717. +}
  67718. +
  67719. +
  67720. +/*-------------------------------------------------------------------------*/
  67721. +
  67722. +static void fsg_suspend(struct usb_gadget *gadget)
  67723. +{
  67724. + struct fsg_dev *fsg = get_gadget_data(gadget);
  67725. +
  67726. + DBG(fsg, "suspend\n");
  67727. + set_bit(SUSPENDED, &fsg->atomic_bitflags);
  67728. +}
  67729. +
  67730. +static void fsg_resume(struct usb_gadget *gadget)
  67731. +{
  67732. + struct fsg_dev *fsg = get_gadget_data(gadget);
  67733. +
  67734. + DBG(fsg, "resume\n");
  67735. + clear_bit(SUSPENDED, &fsg->atomic_bitflags);
  67736. +}
  67737. +
  67738. +
  67739. +/*-------------------------------------------------------------------------*/
  67740. +
  67741. +static struct usb_gadget_driver fsg_driver = {
  67742. + .max_speed = USB_SPEED_SUPER,
  67743. + .function = (char *) fsg_string_product,
  67744. + .unbind = fsg_unbind,
  67745. + .disconnect = fsg_disconnect,
  67746. + .setup = fsg_setup,
  67747. + .suspend = fsg_suspend,
  67748. + .resume = fsg_resume,
  67749. +
  67750. + .driver = {
  67751. + .name = DRIVER_NAME,
  67752. + .owner = THIS_MODULE,
  67753. + // .release = ...
  67754. + // .suspend = ...
  67755. + // .resume = ...
  67756. + },
  67757. +};
  67758. +
  67759. +
  67760. +static int __init fsg_alloc(void)
  67761. +{
  67762. + struct fsg_dev *fsg;
  67763. +
  67764. + fsg = kzalloc(sizeof *fsg +
  67765. + fsg_num_buffers * sizeof *(fsg->buffhds), GFP_KERNEL);
  67766. +
  67767. + if (!fsg)
  67768. + return -ENOMEM;
  67769. + spin_lock_init(&fsg->lock);
  67770. + init_rwsem(&fsg->filesem);
  67771. + kref_init(&fsg->ref);
  67772. + init_completion(&fsg->thread_notifier);
  67773. +
  67774. + the_fsg = fsg;
  67775. + return 0;
  67776. +}
  67777. +
  67778. +
  67779. +static int __init fsg_init(void)
  67780. +{
  67781. + int rc;
  67782. + struct fsg_dev *fsg;
  67783. +
  67784. + rc = fsg_num_buffers_validate();
  67785. + if (rc != 0)
  67786. + return rc;
  67787. +
  67788. + if ((rc = fsg_alloc()) != 0)
  67789. + return rc;
  67790. + fsg = the_fsg;
  67791. + if ((rc = usb_gadget_probe_driver(&fsg_driver, fsg_bind)) != 0)
  67792. + kref_put(&fsg->ref, fsg_release);
  67793. + return rc;
  67794. +}
  67795. +module_init(fsg_init);
  67796. +
  67797. +
  67798. +static void __exit fsg_cleanup(void)
  67799. +{
  67800. + struct fsg_dev *fsg = the_fsg;
  67801. +
  67802. + /* Unregister the driver iff the thread hasn't already done so */
  67803. + if (test_and_clear_bit(REGISTERED, &fsg->atomic_bitflags))
  67804. + usb_gadget_unregister_driver(&fsg_driver);
  67805. +
  67806. + /* Wait for the thread to finish up */
  67807. + wait_for_completion(&fsg->thread_notifier);
  67808. +
  67809. + kref_put(&fsg->ref, fsg_release);
  67810. +}
  67811. +module_exit(fsg_cleanup);
  67812. diff -Nur linux-3.18.14/drivers/usb/host/dwc_common_port/changes.txt linux-rpi/drivers/usb/host/dwc_common_port/changes.txt
  67813. --- linux-3.18.14/drivers/usb/host/dwc_common_port/changes.txt 1969-12-31 18:00:00.000000000 -0600
  67814. +++ linux-rpi/drivers/usb/host/dwc_common_port/changes.txt 2015-05-31 14:46:12.889660961 -0500
  67815. @@ -0,0 +1,174 @@
  67816. +
  67817. +dwc_read_reg32() and friends now take an additional parameter, a pointer to an
  67818. +IO context struct. The IO context struct should live in an os-dependent struct
  67819. +in your driver. As an example, the dwc_usb3 driver has an os-dependent struct
  67820. +named 'os_dep' embedded in the main device struct. So there these calls look
  67821. +like this:
  67822. +
  67823. + dwc_read_reg32(&usb3_dev->os_dep.ioctx, &pcd->dev_global_regs->dcfg);
  67824. +
  67825. + dwc_write_reg32(&usb3_dev->os_dep.ioctx,
  67826. + &pcd->dev_global_regs->dcfg, 0);
  67827. +
  67828. +Note that for the existing Linux driver ports, it is not necessary to actually
  67829. +define the 'ioctx' member in the os-dependent struct. Since Linux does not
  67830. +require an IO context, its macros for dwc_read_reg32() and friends do not
  67831. +use the context pointer, so it is optimized away by the compiler. But it is
  67832. +necessary to add the pointer parameter to all of the call sites, to be ready
  67833. +for any future ports (such as FreeBSD) which do require an IO context.
  67834. +
  67835. +
  67836. +Similarly, dwc_alloc(), dwc_alloc_atomic(), dwc_strdup(), and dwc_free() now
  67837. +take an additional parameter, a pointer to a memory context. Examples:
  67838. +
  67839. + addr = dwc_alloc(&usb3_dev->os_dep.memctx, size);
  67840. +
  67841. + dwc_free(&usb3_dev->os_dep.memctx, addr);
  67842. +
  67843. +Again, for the Linux ports, it is not necessary to actually define the memctx
  67844. +member, but it is necessary to add the pointer parameter to all of the call
  67845. +sites.
  67846. +
  67847. +
  67848. +Same for dwc_dma_alloc() and dwc_dma_free(). Examples:
  67849. +
  67850. + virt_addr = dwc_dma_alloc(&usb3_dev->os_dep.dmactx, size, &phys_addr);
  67851. +
  67852. + dwc_dma_free(&usb3_dev->os_dep.dmactx, size, virt_addr, phys_addr);
  67853. +
  67854. +
  67855. +Same for dwc_mutex_alloc() and dwc_mutex_free(). Examples:
  67856. +
  67857. + mutex = dwc_mutex_alloc(&usb3_dev->os_dep.mtxctx);
  67858. +
  67859. + dwc_mutex_free(&usb3_dev->os_dep.mtxctx, mutex);
  67860. +
  67861. +
  67862. +Same for dwc_spinlock_alloc() and dwc_spinlock_free(). Examples:
  67863. +
  67864. + lock = dwc_spinlock_alloc(&usb3_dev->osdep.splctx);
  67865. +
  67866. + dwc_spinlock_free(&usb3_dev->osdep.splctx, lock);
  67867. +
  67868. +
  67869. +Same for dwc_timer_alloc(). Example:
  67870. +
  67871. + timer = dwc_timer_alloc(&usb3_dev->os_dep.tmrctx, "dwc_usb3_tmr1",
  67872. + cb_func, cb_data);
  67873. +
  67874. +
  67875. +Same for dwc_waitq_alloc(). Example:
  67876. +
  67877. + waitq = dwc_waitq_alloc(&usb3_dev->os_dep.wtqctx);
  67878. +
  67879. +
  67880. +Same for dwc_thread_run(). Example:
  67881. +
  67882. + thread = dwc_thread_run(&usb3_dev->os_dep.thdctx, func,
  67883. + "dwc_usb3_thd1", data);
  67884. +
  67885. +
  67886. +Same for dwc_workq_alloc(). Example:
  67887. +
  67888. + workq = dwc_workq_alloc(&usb3_dev->osdep.wkqctx, "dwc_usb3_wkq1");
  67889. +
  67890. +
  67891. +Same for dwc_task_alloc(). Example:
  67892. +
  67893. + task = dwc_task_alloc(&usb3_dev->os_dep.tskctx, "dwc_usb3_tsk1",
  67894. + cb_func, cb_data);
  67895. +
  67896. +
  67897. +In addition to the context pointer additions, a few core functions have had
  67898. +other changes made to their parameters:
  67899. +
  67900. +The 'flags' parameter to dwc_spinlock_irqsave() and dwc_spinunlock_irqrestore()
  67901. +has been changed from a uint64_t to a dwc_irqflags_t.
  67902. +
  67903. +dwc_thread_should_stop() now takes a 'dwc_thread_t *' parameter, because the
  67904. +FreeBSD equivalent of that function requires it.
  67905. +
  67906. +And, in addition to the context pointer, dwc_task_alloc() also adds a
  67907. +'char *name' parameter, to be consistent with dwc_thread_run() and
  67908. +dwc_workq_alloc(), and because the FreeBSD equivalent of that function
  67909. +requires a unique name.
  67910. +
  67911. +
  67912. +Here is a complete list of the core functions that now take a pointer to a
  67913. +context as their first parameter:
  67914. +
  67915. + dwc_read_reg32
  67916. + dwc_read_reg64
  67917. + dwc_write_reg32
  67918. + dwc_write_reg64
  67919. + dwc_modify_reg32
  67920. + dwc_modify_reg64
  67921. + dwc_alloc
  67922. + dwc_alloc_atomic
  67923. + dwc_strdup
  67924. + dwc_free
  67925. + dwc_dma_alloc
  67926. + dwc_dma_free
  67927. + dwc_mutex_alloc
  67928. + dwc_mutex_free
  67929. + dwc_spinlock_alloc
  67930. + dwc_spinlock_free
  67931. + dwc_timer_alloc
  67932. + dwc_waitq_alloc
  67933. + dwc_thread_run
  67934. + dwc_workq_alloc
  67935. + dwc_task_alloc Also adds a 'char *name' as its 2nd parameter
  67936. +
  67937. +And here are the core functions that have other changes to their parameters:
  67938. +
  67939. + dwc_spinlock_irqsave 'flags' param is now a 'dwc_irqflags_t *'
  67940. + dwc_spinunlock_irqrestore 'flags' param is now a 'dwc_irqflags_t'
  67941. + dwc_thread_should_stop Adds a 'dwc_thread_t *' parameter
  67942. +
  67943. +
  67944. +
  67945. +The changes to the core functions also require some of the other library
  67946. +functions to change:
  67947. +
  67948. + dwc_cc_if_alloc() and dwc_cc_if_free() now take a 'void *memctx'
  67949. + (for memory allocation) as the 1st param and a 'void *mtxctx'
  67950. + (for mutex allocation) as the 2nd param.
  67951. +
  67952. + dwc_cc_clear(), dwc_cc_add(), dwc_cc_change(), dwc_cc_remove(),
  67953. + dwc_cc_data_for_save(), and dwc_cc_restore_from_data() now take a
  67954. + 'void *memctx' as the 1st param.
  67955. +
  67956. + dwc_dh_modpow(), dwc_dh_pk(), and dwc_dh_derive_keys() now take a
  67957. + 'void *memctx' as the 1st param.
  67958. +
  67959. + dwc_modpow() now takes a 'void *memctx' as the 1st param.
  67960. +
  67961. + dwc_alloc_notification_manager() now takes a 'void *memctx' as the
  67962. + 1st param and a 'void *wkqctx' (for work queue allocation) as the 2nd
  67963. + param, and also now returns an integer value that is non-zero if
  67964. + allocation of its data structures or work queue fails.
  67965. +
  67966. + dwc_register_notifier() now takes a 'void *memctx' as the 1st param.
  67967. +
  67968. + dwc_memory_debug_start() now takes a 'void *mem_ctx' as the first
  67969. + param, and also now returns an integer value that is non-zero if
  67970. + allocation of its data structures fails.
  67971. +
  67972. +
  67973. +
  67974. +Other miscellaneous changes:
  67975. +
  67976. +The DEBUG_MEMORY and DEBUG_REGS #define's have been renamed to
  67977. +DWC_DEBUG_MEMORY and DWC_DEBUG_REGS.
  67978. +
  67979. +The following #define's have been added to allow selectively compiling library
  67980. +features:
  67981. +
  67982. + DWC_CCLIB
  67983. + DWC_CRYPTOLIB
  67984. + DWC_NOTIFYLIB
  67985. + DWC_UTFLIB
  67986. +
  67987. +A DWC_LIBMODULE #define has also been added. If this is not defined, then the
  67988. +module code in dwc_common_linux.c is not compiled in. This allows linking the
  67989. +library code directly into a driver module, instead of as a standalone module.
  67990. diff -Nur linux-3.18.14/drivers/usb/host/dwc_common_port/doc/doxygen.cfg linux-rpi/drivers/usb/host/dwc_common_port/doc/doxygen.cfg
  67991. --- linux-3.18.14/drivers/usb/host/dwc_common_port/doc/doxygen.cfg 1969-12-31 18:00:00.000000000 -0600
  67992. +++ linux-rpi/drivers/usb/host/dwc_common_port/doc/doxygen.cfg 2015-05-31 14:46:12.889660961 -0500
  67993. @@ -0,0 +1,270 @@
  67994. +# Doxyfile 1.4.5
  67995. +
  67996. +#---------------------------------------------------------------------------
  67997. +# Project related configuration options
  67998. +#---------------------------------------------------------------------------
  67999. +PROJECT_NAME = "Synopsys DWC Portability and Common Library for UWB"
  68000. +PROJECT_NUMBER =
  68001. +OUTPUT_DIRECTORY = doc
  68002. +CREATE_SUBDIRS = NO
  68003. +OUTPUT_LANGUAGE = English
  68004. +BRIEF_MEMBER_DESC = YES
  68005. +REPEAT_BRIEF = YES
  68006. +ABBREVIATE_BRIEF = "The $name class" \
  68007. + "The $name widget" \
  68008. + "The $name file" \
  68009. + is \
  68010. + provides \
  68011. + specifies \
  68012. + contains \
  68013. + represents \
  68014. + a \
  68015. + an \
  68016. + the
  68017. +ALWAYS_DETAILED_SEC = YES
  68018. +INLINE_INHERITED_MEMB = NO
  68019. +FULL_PATH_NAMES = NO
  68020. +STRIP_FROM_PATH = ..
  68021. +STRIP_FROM_INC_PATH =
  68022. +SHORT_NAMES = NO
  68023. +JAVADOC_AUTOBRIEF = YES
  68024. +MULTILINE_CPP_IS_BRIEF = NO
  68025. +DETAILS_AT_TOP = YES
  68026. +INHERIT_DOCS = YES
  68027. +SEPARATE_MEMBER_PAGES = NO
  68028. +TAB_SIZE = 8
  68029. +ALIASES =
  68030. +OPTIMIZE_OUTPUT_FOR_C = YES
  68031. +OPTIMIZE_OUTPUT_JAVA = NO
  68032. +BUILTIN_STL_SUPPORT = NO
  68033. +DISTRIBUTE_GROUP_DOC = NO
  68034. +SUBGROUPING = NO
  68035. +#---------------------------------------------------------------------------
  68036. +# Build related configuration options
  68037. +#---------------------------------------------------------------------------
  68038. +EXTRACT_ALL = NO
  68039. +EXTRACT_PRIVATE = NO
  68040. +EXTRACT_STATIC = YES
  68041. +EXTRACT_LOCAL_CLASSES = NO
  68042. +EXTRACT_LOCAL_METHODS = NO
  68043. +HIDE_UNDOC_MEMBERS = NO
  68044. +HIDE_UNDOC_CLASSES = NO
  68045. +HIDE_FRIEND_COMPOUNDS = NO
  68046. +HIDE_IN_BODY_DOCS = NO
  68047. +INTERNAL_DOCS = NO
  68048. +CASE_SENSE_NAMES = YES
  68049. +HIDE_SCOPE_NAMES = NO
  68050. +SHOW_INCLUDE_FILES = NO
  68051. +INLINE_INFO = YES
  68052. +SORT_MEMBER_DOCS = NO
  68053. +SORT_BRIEF_DOCS = NO
  68054. +SORT_BY_SCOPE_NAME = NO
  68055. +GENERATE_TODOLIST = YES
  68056. +GENERATE_TESTLIST = YES
  68057. +GENERATE_BUGLIST = YES
  68058. +GENERATE_DEPRECATEDLIST= YES
  68059. +ENABLED_SECTIONS =
  68060. +MAX_INITIALIZER_LINES = 30
  68061. +SHOW_USED_FILES = YES
  68062. +SHOW_DIRECTORIES = YES
  68063. +FILE_VERSION_FILTER =
  68064. +#---------------------------------------------------------------------------
  68065. +# configuration options related to warning and progress messages
  68066. +#---------------------------------------------------------------------------
  68067. +QUIET = YES
  68068. +WARNINGS = YES
  68069. +WARN_IF_UNDOCUMENTED = NO
  68070. +WARN_IF_DOC_ERROR = YES
  68071. +WARN_NO_PARAMDOC = YES
  68072. +WARN_FORMAT = "$file:$line: $text"
  68073. +WARN_LOGFILE =
  68074. +#---------------------------------------------------------------------------
  68075. +# configuration options related to the input files
  68076. +#---------------------------------------------------------------------------
  68077. +INPUT = .
  68078. +FILE_PATTERNS = *.c \
  68079. + *.cc \
  68080. + *.cxx \
  68081. + *.cpp \
  68082. + *.c++ \
  68083. + *.d \
  68084. + *.java \
  68085. + *.ii \
  68086. + *.ixx \
  68087. + *.ipp \
  68088. + *.i++ \
  68089. + *.inl \
  68090. + *.h \
  68091. + *.hh \
  68092. + *.hxx \
  68093. + *.hpp \
  68094. + *.h++ \
  68095. + *.idl \
  68096. + *.odl \
  68097. + *.cs \
  68098. + *.php \
  68099. + *.php3 \
  68100. + *.inc \
  68101. + *.m \
  68102. + *.mm \
  68103. + *.dox \
  68104. + *.py \
  68105. + *.C \
  68106. + *.CC \
  68107. + *.C++ \
  68108. + *.II \
  68109. + *.I++ \
  68110. + *.H \
  68111. + *.HH \
  68112. + *.H++ \
  68113. + *.CS \
  68114. + *.PHP \
  68115. + *.PHP3 \
  68116. + *.M \
  68117. + *.MM \
  68118. + *.PY
  68119. +RECURSIVE = NO
  68120. +EXCLUDE =
  68121. +EXCLUDE_SYMLINKS = NO
  68122. +EXCLUDE_PATTERNS =
  68123. +EXAMPLE_PATH =
  68124. +EXAMPLE_PATTERNS = *
  68125. +EXAMPLE_RECURSIVE = NO
  68126. +IMAGE_PATH =
  68127. +INPUT_FILTER =
  68128. +FILTER_PATTERNS =
  68129. +FILTER_SOURCE_FILES = NO
  68130. +#---------------------------------------------------------------------------
  68131. +# configuration options related to source browsing
  68132. +#---------------------------------------------------------------------------
  68133. +SOURCE_BROWSER = NO
  68134. +INLINE_SOURCES = NO
  68135. +STRIP_CODE_COMMENTS = YES
  68136. +REFERENCED_BY_RELATION = YES
  68137. +REFERENCES_RELATION = YES
  68138. +USE_HTAGS = NO
  68139. +VERBATIM_HEADERS = NO
  68140. +#---------------------------------------------------------------------------
  68141. +# configuration options related to the alphabetical class index
  68142. +#---------------------------------------------------------------------------
  68143. +ALPHABETICAL_INDEX = NO
  68144. +COLS_IN_ALPHA_INDEX = 5
  68145. +IGNORE_PREFIX =
  68146. +#---------------------------------------------------------------------------
  68147. +# configuration options related to the HTML output
  68148. +#---------------------------------------------------------------------------
  68149. +GENERATE_HTML = YES
  68150. +HTML_OUTPUT = html
  68151. +HTML_FILE_EXTENSION = .html
  68152. +HTML_HEADER =
  68153. +HTML_FOOTER =
  68154. +HTML_STYLESHEET =
  68155. +HTML_ALIGN_MEMBERS = YES
  68156. +GENERATE_HTMLHELP = NO
  68157. +CHM_FILE =
  68158. +HHC_LOCATION =
  68159. +GENERATE_CHI = NO
  68160. +BINARY_TOC = NO
  68161. +TOC_EXPAND = NO
  68162. +DISABLE_INDEX = NO
  68163. +ENUM_VALUES_PER_LINE = 4
  68164. +GENERATE_TREEVIEW = YES
  68165. +TREEVIEW_WIDTH = 250
  68166. +#---------------------------------------------------------------------------
  68167. +# configuration options related to the LaTeX output
  68168. +#---------------------------------------------------------------------------
  68169. +GENERATE_LATEX = NO
  68170. +LATEX_OUTPUT = latex
  68171. +LATEX_CMD_NAME = latex
  68172. +MAKEINDEX_CMD_NAME = makeindex
  68173. +COMPACT_LATEX = NO
  68174. +PAPER_TYPE = a4wide
  68175. +EXTRA_PACKAGES =
  68176. +LATEX_HEADER =
  68177. +PDF_HYPERLINKS = NO
  68178. +USE_PDFLATEX = NO
  68179. +LATEX_BATCHMODE = NO
  68180. +LATEX_HIDE_INDICES = NO
  68181. +#---------------------------------------------------------------------------
  68182. +# configuration options related to the RTF output
  68183. +#---------------------------------------------------------------------------
  68184. +GENERATE_RTF = NO
  68185. +RTF_OUTPUT = rtf
  68186. +COMPACT_RTF = NO
  68187. +RTF_HYPERLINKS = NO
  68188. +RTF_STYLESHEET_FILE =
  68189. +RTF_EXTENSIONS_FILE =
  68190. +#---------------------------------------------------------------------------
  68191. +# configuration options related to the man page output
  68192. +#---------------------------------------------------------------------------
  68193. +GENERATE_MAN = NO
  68194. +MAN_OUTPUT = man
  68195. +MAN_EXTENSION = .3
  68196. +MAN_LINKS = NO
  68197. +#---------------------------------------------------------------------------
  68198. +# configuration options related to the XML output
  68199. +#---------------------------------------------------------------------------
  68200. +GENERATE_XML = NO
  68201. +XML_OUTPUT = xml
  68202. +XML_SCHEMA =
  68203. +XML_DTD =
  68204. +XML_PROGRAMLISTING = YES
  68205. +#---------------------------------------------------------------------------
  68206. +# configuration options for the AutoGen Definitions output
  68207. +#---------------------------------------------------------------------------
  68208. +GENERATE_AUTOGEN_DEF = NO
  68209. +#---------------------------------------------------------------------------
  68210. +# configuration options related to the Perl module output
  68211. +#---------------------------------------------------------------------------
  68212. +GENERATE_PERLMOD = NO
  68213. +PERLMOD_LATEX = NO
  68214. +PERLMOD_PRETTY = YES
  68215. +PERLMOD_MAKEVAR_PREFIX =
  68216. +#---------------------------------------------------------------------------
  68217. +# Configuration options related to the preprocessor
  68218. +#---------------------------------------------------------------------------
  68219. +ENABLE_PREPROCESSING = YES
  68220. +MACRO_EXPANSION = NO
  68221. +EXPAND_ONLY_PREDEF = NO
  68222. +SEARCH_INCLUDES = YES
  68223. +INCLUDE_PATH =
  68224. +INCLUDE_FILE_PATTERNS =
  68225. +PREDEFINED = DEBUG DEBUG_MEMORY
  68226. +EXPAND_AS_DEFINED =
  68227. +SKIP_FUNCTION_MACROS = YES
  68228. +#---------------------------------------------------------------------------
  68229. +# Configuration::additions related to external references
  68230. +#---------------------------------------------------------------------------
  68231. +TAGFILES =
  68232. +GENERATE_TAGFILE =
  68233. +ALLEXTERNALS = NO
  68234. +EXTERNAL_GROUPS = YES
  68235. +PERL_PATH = /usr/bin/perl
  68236. +#---------------------------------------------------------------------------
  68237. +# Configuration options related to the dot tool
  68238. +#---------------------------------------------------------------------------
  68239. +CLASS_DIAGRAMS = YES
  68240. +HIDE_UNDOC_RELATIONS = YES
  68241. +HAVE_DOT = NO
  68242. +CLASS_GRAPH = YES
  68243. +COLLABORATION_GRAPH = YES
  68244. +GROUP_GRAPHS = YES
  68245. +UML_LOOK = NO
  68246. +TEMPLATE_RELATIONS = NO
  68247. +INCLUDE_GRAPH = NO
  68248. +INCLUDED_BY_GRAPH = YES
  68249. +CALL_GRAPH = NO
  68250. +GRAPHICAL_HIERARCHY = YES
  68251. +DIRECTORY_GRAPH = YES
  68252. +DOT_IMAGE_FORMAT = png
  68253. +DOT_PATH =
  68254. +DOTFILE_DIRS =
  68255. +MAX_DOT_GRAPH_DEPTH = 1000
  68256. +DOT_TRANSPARENT = NO
  68257. +DOT_MULTI_TARGETS = NO
  68258. +GENERATE_LEGEND = YES
  68259. +DOT_CLEANUP = YES
  68260. +#---------------------------------------------------------------------------
  68261. +# Configuration::additions related to the search engine
  68262. +#---------------------------------------------------------------------------
  68263. +SEARCHENGINE = NO
  68264. diff -Nur linux-3.18.14/drivers/usb/host/dwc_common_port/dwc_cc.c linux-rpi/drivers/usb/host/dwc_common_port/dwc_cc.c
  68265. --- linux-3.18.14/drivers/usb/host/dwc_common_port/dwc_cc.c 1969-12-31 18:00:00.000000000 -0600
  68266. +++ linux-rpi/drivers/usb/host/dwc_common_port/dwc_cc.c 2015-05-31 14:46:12.889660961 -0500
  68267. @@ -0,0 +1,532 @@
  68268. +/* =========================================================================
  68269. + * $File: //dwh/usb_iip/dev/software/dwc_common_port_2/dwc_cc.c $
  68270. + * $Revision: #4 $
  68271. + * $Date: 2010/11/04 $
  68272. + * $Change: 1621692 $
  68273. + *
  68274. + * Synopsys Portability Library Software and documentation
  68275. + * (hereinafter, "Software") is an Unsupported proprietary work of
  68276. + * Synopsys, Inc. unless otherwise expressly agreed to in writing
  68277. + * between Synopsys and you.
  68278. + *
  68279. + * The Software IS NOT an item of Licensed Software or Licensed Product
  68280. + * under any End User Software License Agreement or Agreement for
  68281. + * Licensed Product with Synopsys or any supplement thereto. You are
  68282. + * permitted to use and redistribute this Software in source and binary
  68283. + * forms, with or without modification, provided that redistributions
  68284. + * of source code must retain this notice. You may not view, use,
  68285. + * disclose, copy or distribute this file or any information contained
  68286. + * herein except pursuant to this license grant from Synopsys. If you
  68287. + * do not agree with this notice, including the disclaimer below, then
  68288. + * you are not authorized to use the Software.
  68289. + *
  68290. + * THIS SOFTWARE IS BEING DISTRIBUTED BY SYNOPSYS SOLELY ON AN "AS IS"
  68291. + * BASIS AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT
  68292. + * LIMITED TO, THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS
  68293. + * FOR A PARTICULAR PURPOSE ARE HEREBY DISCLAIMED. IN NO EVENT SHALL
  68294. + * SYNOPSYS BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL,
  68295. + * EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO,
  68296. + * PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR
  68297. + * PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY
  68298. + * OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT
  68299. + * (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE
  68300. + * USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH
  68301. + * DAMAGE.
  68302. + * ========================================================================= */
  68303. +#ifdef DWC_CCLIB
  68304. +
  68305. +#include "dwc_cc.h"
  68306. +
  68307. +typedef struct dwc_cc
  68308. +{
  68309. + uint32_t uid;
  68310. + uint8_t chid[16];
  68311. + uint8_t cdid[16];
  68312. + uint8_t ck[16];
  68313. + uint8_t *name;
  68314. + uint8_t length;
  68315. + DWC_CIRCLEQ_ENTRY(dwc_cc) list_entry;
  68316. +} dwc_cc_t;
  68317. +
  68318. +DWC_CIRCLEQ_HEAD(context_list, dwc_cc);
  68319. +
  68320. +/** The main structure for CC management. */
  68321. +struct dwc_cc_if
  68322. +{
  68323. + dwc_mutex_t *mutex;
  68324. + char *filename;
  68325. +
  68326. + unsigned is_host:1;
  68327. +
  68328. + dwc_notifier_t *notifier;
  68329. +
  68330. + struct context_list list;
  68331. +};
  68332. +
  68333. +#ifdef DEBUG
  68334. +static inline void dump_bytes(char *name, uint8_t *bytes, int len)
  68335. +{
  68336. + int i;
  68337. + DWC_PRINTF("%s: ", name);
  68338. + for (i=0; i<len; i++) {
  68339. + DWC_PRINTF("%02x ", bytes[i]);
  68340. + }
  68341. + DWC_PRINTF("\n");
  68342. +}
  68343. +#else
  68344. +#define dump_bytes(x...)
  68345. +#endif
  68346. +
  68347. +static dwc_cc_t *alloc_cc(void *mem_ctx, uint8_t *name, uint32_t length)
  68348. +{
  68349. + dwc_cc_t *cc = dwc_alloc(mem_ctx, sizeof(dwc_cc_t));
  68350. + if (!cc) {
  68351. + return NULL;
  68352. + }
  68353. + DWC_MEMSET(cc, 0, sizeof(dwc_cc_t));
  68354. +
  68355. + if (name) {
  68356. + cc->length = length;
  68357. + cc->name = dwc_alloc(mem_ctx, length);
  68358. + if (!cc->name) {
  68359. + dwc_free(mem_ctx, cc);
  68360. + return NULL;
  68361. + }
  68362. +
  68363. + DWC_MEMCPY(cc->name, name, length);
  68364. + }
  68365. +
  68366. + return cc;
  68367. +}
  68368. +
  68369. +static void free_cc(void *mem_ctx, dwc_cc_t *cc)
  68370. +{
  68371. + if (cc->name) {
  68372. + dwc_free(mem_ctx, cc->name);
  68373. + }
  68374. + dwc_free(mem_ctx, cc);
  68375. +}
  68376. +
  68377. +static uint32_t next_uid(dwc_cc_if_t *cc_if)
  68378. +{
  68379. + uint32_t uid = 0;
  68380. + dwc_cc_t *cc;
  68381. + DWC_CIRCLEQ_FOREACH(cc, &cc_if->list, list_entry) {
  68382. + if (cc->uid > uid) {
  68383. + uid = cc->uid;
  68384. + }
  68385. + }
  68386. +
  68387. + if (uid == 0) {
  68388. + uid = 255;
  68389. + }
  68390. +
  68391. + return uid + 1;
  68392. +}
  68393. +
  68394. +static dwc_cc_t *cc_find(dwc_cc_if_t *cc_if, uint32_t uid)
  68395. +{
  68396. + dwc_cc_t *cc;
  68397. + DWC_CIRCLEQ_FOREACH(cc, &cc_if->list, list_entry) {
  68398. + if (cc->uid == uid) {
  68399. + return cc;
  68400. + }
  68401. + }
  68402. + return NULL;
  68403. +}
  68404. +
  68405. +static unsigned int cc_data_size(dwc_cc_if_t *cc_if)
  68406. +{
  68407. + unsigned int size = 0;
  68408. + dwc_cc_t *cc;
  68409. + DWC_CIRCLEQ_FOREACH(cc, &cc_if->list, list_entry) {
  68410. + size += (48 + 1);
  68411. + if (cc->name) {
  68412. + size += cc->length;
  68413. + }
  68414. + }
  68415. + return size;
  68416. +}
  68417. +
  68418. +static uint32_t cc_match_chid(dwc_cc_if_t *cc_if, uint8_t *chid)
  68419. +{
  68420. + uint32_t uid = 0;
  68421. + dwc_cc_t *cc;
  68422. +
  68423. + DWC_CIRCLEQ_FOREACH(cc, &cc_if->list, list_entry) {
  68424. + if (DWC_MEMCMP(cc->chid, chid, 16) == 0) {
  68425. + uid = cc->uid;
  68426. + break;
  68427. + }
  68428. + }
  68429. + return uid;
  68430. +}
  68431. +static uint32_t cc_match_cdid(dwc_cc_if_t *cc_if, uint8_t *cdid)
  68432. +{
  68433. + uint32_t uid = 0;
  68434. + dwc_cc_t *cc;
  68435. +
  68436. + DWC_CIRCLEQ_FOREACH(cc, &cc_if->list, list_entry) {
  68437. + if (DWC_MEMCMP(cc->cdid, cdid, 16) == 0) {
  68438. + uid = cc->uid;
  68439. + break;
  68440. + }
  68441. + }
  68442. + return uid;
  68443. +}
  68444. +
  68445. +/* Internal cc_add */
  68446. +static int32_t cc_add(void *mem_ctx, dwc_cc_if_t *cc_if, uint8_t *chid,
  68447. + uint8_t *cdid, uint8_t *ck, uint8_t *name, uint8_t length)
  68448. +{
  68449. + dwc_cc_t *cc;
  68450. + uint32_t uid;
  68451. +
  68452. + if (cc_if->is_host) {
  68453. + uid = cc_match_cdid(cc_if, cdid);
  68454. + }
  68455. + else {
  68456. + uid = cc_match_chid(cc_if, chid);
  68457. + }
  68458. +
  68459. + if (uid) {
  68460. + DWC_DEBUGC("Replacing previous connection context id=%d name=%p name_len=%d", uid, name, length);
  68461. + cc = cc_find(cc_if, uid);
  68462. + }
  68463. + else {
  68464. + cc = alloc_cc(mem_ctx, name, length);
  68465. + cc->uid = next_uid(cc_if);
  68466. + DWC_CIRCLEQ_INSERT_TAIL(&cc_if->list, cc, list_entry);
  68467. + }
  68468. +
  68469. + DWC_MEMCPY(&(cc->chid[0]), chid, 16);
  68470. + DWC_MEMCPY(&(cc->cdid[0]), cdid, 16);
  68471. + DWC_MEMCPY(&(cc->ck[0]), ck, 16);
  68472. +
  68473. + DWC_DEBUGC("Added connection context id=%d name=%p name_len=%d", cc->uid, name, length);
  68474. + dump_bytes("CHID", cc->chid, 16);
  68475. + dump_bytes("CDID", cc->cdid, 16);
  68476. + dump_bytes("CK", cc->ck, 16);
  68477. + return cc->uid;
  68478. +}
  68479. +
  68480. +/* Internal cc_clear */
  68481. +static void cc_clear(void *mem_ctx, dwc_cc_if_t *cc_if)
  68482. +{
  68483. + while (!DWC_CIRCLEQ_EMPTY(&cc_if->list)) {
  68484. + dwc_cc_t *cc = DWC_CIRCLEQ_FIRST(&cc_if->list);
  68485. + DWC_CIRCLEQ_REMOVE_INIT(&cc_if->list, cc, list_entry);
  68486. + free_cc(mem_ctx, cc);
  68487. + }
  68488. +}
  68489. +
  68490. +dwc_cc_if_t *dwc_cc_if_alloc(void *mem_ctx, void *mtx_ctx,
  68491. + dwc_notifier_t *notifier, unsigned is_host)
  68492. +{
  68493. + dwc_cc_if_t *cc_if = NULL;
  68494. +
  68495. + /* Allocate a common_cc_if structure */
  68496. + cc_if = dwc_alloc(mem_ctx, sizeof(dwc_cc_if_t));
  68497. +
  68498. + if (!cc_if)
  68499. + return NULL;
  68500. +
  68501. +#if (defined(DWC_LINUX) && defined(CONFIG_DEBUG_MUTEXES))
  68502. + DWC_MUTEX_ALLOC_LINUX_DEBUG(cc_if->mutex);
  68503. +#else
  68504. + cc_if->mutex = dwc_mutex_alloc(mtx_ctx);
  68505. +#endif
  68506. + if (!cc_if->mutex) {
  68507. + dwc_free(mem_ctx, cc_if);
  68508. + return NULL;
  68509. + }
  68510. +
  68511. + DWC_CIRCLEQ_INIT(&cc_if->list);
  68512. + cc_if->is_host = is_host;
  68513. + cc_if->notifier = notifier;
  68514. + return cc_if;
  68515. +}
  68516. +
  68517. +void dwc_cc_if_free(void *mem_ctx, void *mtx_ctx, dwc_cc_if_t *cc_if)
  68518. +{
  68519. +#if (defined(DWC_LINUX) && defined(CONFIG_DEBUG_MUTEXES))
  68520. + DWC_MUTEX_FREE(cc_if->mutex);
  68521. +#else
  68522. + dwc_mutex_free(mtx_ctx, cc_if->mutex);
  68523. +#endif
  68524. + cc_clear(mem_ctx, cc_if);
  68525. + dwc_free(mem_ctx, cc_if);
  68526. +}
  68527. +
  68528. +static void cc_changed(dwc_cc_if_t *cc_if)
  68529. +{
  68530. + if (cc_if->notifier) {
  68531. + dwc_notify(cc_if->notifier, DWC_CC_LIST_CHANGED_NOTIFICATION, cc_if);
  68532. + }
  68533. +}
  68534. +
  68535. +void dwc_cc_clear(void *mem_ctx, dwc_cc_if_t *cc_if)
  68536. +{
  68537. + DWC_MUTEX_LOCK(cc_if->mutex);
  68538. + cc_clear(mem_ctx, cc_if);
  68539. + DWC_MUTEX_UNLOCK(cc_if->mutex);
  68540. + cc_changed(cc_if);
  68541. +}
  68542. +
  68543. +int32_t dwc_cc_add(void *mem_ctx, dwc_cc_if_t *cc_if, uint8_t *chid,
  68544. + uint8_t *cdid, uint8_t *ck, uint8_t *name, uint8_t length)
  68545. +{
  68546. + uint32_t uid;
  68547. +
  68548. + DWC_MUTEX_LOCK(cc_if->mutex);
  68549. + uid = cc_add(mem_ctx, cc_if, chid, cdid, ck, name, length);
  68550. + DWC_MUTEX_UNLOCK(cc_if->mutex);
  68551. + cc_changed(cc_if);
  68552. +
  68553. + return uid;
  68554. +}
  68555. +
  68556. +void dwc_cc_change(void *mem_ctx, dwc_cc_if_t *cc_if, int32_t id, uint8_t *chid,
  68557. + uint8_t *cdid, uint8_t *ck, uint8_t *name, uint8_t length)
  68558. +{
  68559. + dwc_cc_t* cc;
  68560. +
  68561. + DWC_DEBUGC("Change connection context %d", id);
  68562. +
  68563. + DWC_MUTEX_LOCK(cc_if->mutex);
  68564. + cc = cc_find(cc_if, id);
  68565. + if (!cc) {
  68566. + DWC_ERROR("Uid %d not found in cc list\n", id);
  68567. + DWC_MUTEX_UNLOCK(cc_if->mutex);
  68568. + return;
  68569. + }
  68570. +
  68571. + if (chid) {
  68572. + DWC_MEMCPY(&(cc->chid[0]), chid, 16);
  68573. + }
  68574. + if (cdid) {
  68575. + DWC_MEMCPY(&(cc->cdid[0]), cdid, 16);
  68576. + }
  68577. + if (ck) {
  68578. + DWC_MEMCPY(&(cc->ck[0]), ck, 16);
  68579. + }
  68580. +
  68581. + if (name) {
  68582. + if (cc->name) {
  68583. + dwc_free(mem_ctx, cc->name);
  68584. + }
  68585. + cc->name = dwc_alloc(mem_ctx, length);
  68586. + if (!cc->name) {
  68587. + DWC_ERROR("Out of memory in dwc_cc_change()\n");
  68588. + DWC_MUTEX_UNLOCK(cc_if->mutex);
  68589. + return;
  68590. + }
  68591. + cc->length = length;
  68592. + DWC_MEMCPY(cc->name, name, length);
  68593. + }
  68594. +
  68595. + DWC_MUTEX_UNLOCK(cc_if->mutex);
  68596. +
  68597. + cc_changed(cc_if);
  68598. +
  68599. + DWC_DEBUGC("Changed connection context id=%d\n", id);
  68600. + dump_bytes("New CHID", cc->chid, 16);
  68601. + dump_bytes("New CDID", cc->cdid, 16);
  68602. + dump_bytes("New CK", cc->ck, 16);
  68603. +}
  68604. +
  68605. +void dwc_cc_remove(void *mem_ctx, dwc_cc_if_t *cc_if, int32_t id)
  68606. +{
  68607. + dwc_cc_t *cc;
  68608. +
  68609. + DWC_DEBUGC("Removing connection context %d", id);
  68610. +
  68611. + DWC_MUTEX_LOCK(cc_if->mutex);
  68612. + cc = cc_find(cc_if, id);
  68613. + if (!cc) {
  68614. + DWC_ERROR("Uid %d not found in cc list\n", id);
  68615. + DWC_MUTEX_UNLOCK(cc_if->mutex);
  68616. + return;
  68617. + }
  68618. +
  68619. + DWC_CIRCLEQ_REMOVE_INIT(&cc_if->list, cc, list_entry);
  68620. + DWC_MUTEX_UNLOCK(cc_if->mutex);
  68621. + free_cc(mem_ctx, cc);
  68622. +
  68623. + cc_changed(cc_if);
  68624. +}
  68625. +
  68626. +uint8_t *dwc_cc_data_for_save(void *mem_ctx, dwc_cc_if_t *cc_if, unsigned int *length)
  68627. +{
  68628. + uint8_t *buf, *x;
  68629. + uint8_t zero = 0;
  68630. + dwc_cc_t *cc;
  68631. +
  68632. + DWC_MUTEX_LOCK(cc_if->mutex);
  68633. + *length = cc_data_size(cc_if);
  68634. + if (!(*length)) {
  68635. + DWC_MUTEX_UNLOCK(cc_if->mutex);
  68636. + return NULL;
  68637. + }
  68638. +
  68639. + DWC_DEBUGC("Creating data for saving (length=%d)", *length);
  68640. +
  68641. + buf = dwc_alloc(mem_ctx, *length);
  68642. + if (!buf) {
  68643. + *length = 0;
  68644. + DWC_MUTEX_UNLOCK(cc_if->mutex);
  68645. + return NULL;
  68646. + }
  68647. +
  68648. + x = buf;
  68649. + DWC_CIRCLEQ_FOREACH(cc, &cc_if->list, list_entry) {
  68650. + DWC_MEMCPY(x, cc->chid, 16);
  68651. + x += 16;
  68652. + DWC_MEMCPY(x, cc->cdid, 16);
  68653. + x += 16;
  68654. + DWC_MEMCPY(x, cc->ck, 16);
  68655. + x += 16;
  68656. + if (cc->name) {
  68657. + DWC_MEMCPY(x, &cc->length, 1);
  68658. + x += 1;
  68659. + DWC_MEMCPY(x, cc->name, cc->length);
  68660. + x += cc->length;
  68661. + }
  68662. + else {
  68663. + DWC_MEMCPY(x, &zero, 1);
  68664. + x += 1;
  68665. + }
  68666. + }
  68667. + DWC_MUTEX_UNLOCK(cc_if->mutex);
  68668. +
  68669. + return buf;
  68670. +}
  68671. +
  68672. +void dwc_cc_restore_from_data(void *mem_ctx, dwc_cc_if_t *cc_if, uint8_t *data, uint32_t length)
  68673. +{
  68674. + uint8_t name_length;
  68675. + uint8_t *name;
  68676. + uint8_t *chid;
  68677. + uint8_t *cdid;
  68678. + uint8_t *ck;
  68679. + uint32_t i = 0;
  68680. +
  68681. + DWC_MUTEX_LOCK(cc_if->mutex);
  68682. + cc_clear(mem_ctx, cc_if);
  68683. +
  68684. + while (i < length) {
  68685. + chid = &data[i];
  68686. + i += 16;
  68687. + cdid = &data[i];
  68688. + i += 16;
  68689. + ck = &data[i];
  68690. + i += 16;
  68691. +
  68692. + name_length = data[i];
  68693. + i ++;
  68694. +
  68695. + if (name_length) {
  68696. + name = &data[i];
  68697. + i += name_length;
  68698. + }
  68699. + else {
  68700. + name = NULL;
  68701. + }
  68702. +
  68703. + /* check to see if we haven't overflown the buffer */
  68704. + if (i > length) {
  68705. + DWC_ERROR("Data format error while attempting to load CCs "
  68706. + "(nlen=%d, iter=%d, buflen=%d).\n", name_length, i, length);
  68707. + break;
  68708. + }
  68709. +
  68710. + cc_add(mem_ctx, cc_if, chid, cdid, ck, name, name_length);
  68711. + }
  68712. + DWC_MUTEX_UNLOCK(cc_if->mutex);
  68713. +
  68714. + cc_changed(cc_if);
  68715. +}
  68716. +
  68717. +uint32_t dwc_cc_match_chid(dwc_cc_if_t *cc_if, uint8_t *chid)
  68718. +{
  68719. + uint32_t uid = 0;
  68720. +
  68721. + DWC_MUTEX_LOCK(cc_if->mutex);
  68722. + uid = cc_match_chid(cc_if, chid);
  68723. + DWC_MUTEX_UNLOCK(cc_if->mutex);
  68724. + return uid;
  68725. +}
  68726. +uint32_t dwc_cc_match_cdid(dwc_cc_if_t *cc_if, uint8_t *cdid)
  68727. +{
  68728. + uint32_t uid = 0;
  68729. +
  68730. + DWC_MUTEX_LOCK(cc_if->mutex);
  68731. + uid = cc_match_cdid(cc_if, cdid);
  68732. + DWC_MUTEX_UNLOCK(cc_if->mutex);
  68733. + return uid;
  68734. +}
  68735. +
  68736. +uint8_t *dwc_cc_ck(dwc_cc_if_t *cc_if, int32_t id)
  68737. +{
  68738. + uint8_t *ck = NULL;
  68739. + dwc_cc_t *cc;
  68740. +
  68741. + DWC_MUTEX_LOCK(cc_if->mutex);
  68742. + cc = cc_find(cc_if, id);
  68743. + if (cc) {
  68744. + ck = cc->ck;
  68745. + }
  68746. + DWC_MUTEX_UNLOCK(cc_if->mutex);
  68747. +
  68748. + return ck;
  68749. +
  68750. +}
  68751. +
  68752. +uint8_t *dwc_cc_chid(dwc_cc_if_t *cc_if, int32_t id)
  68753. +{
  68754. + uint8_t *retval = NULL;
  68755. + dwc_cc_t *cc;
  68756. +
  68757. + DWC_MUTEX_LOCK(cc_if->mutex);
  68758. + cc = cc_find(cc_if, id);
  68759. + if (cc) {
  68760. + retval = cc->chid;
  68761. + }
  68762. + DWC_MUTEX_UNLOCK(cc_if->mutex);
  68763. +
  68764. + return retval;
  68765. +}
  68766. +
  68767. +uint8_t *dwc_cc_cdid(dwc_cc_if_t *cc_if, int32_t id)
  68768. +{
  68769. + uint8_t *retval = NULL;
  68770. + dwc_cc_t *cc;
  68771. +
  68772. + DWC_MUTEX_LOCK(cc_if->mutex);
  68773. + cc = cc_find(cc_if, id);
  68774. + if (cc) {
  68775. + retval = cc->cdid;
  68776. + }
  68777. + DWC_MUTEX_UNLOCK(cc_if->mutex);
  68778. +
  68779. + return retval;
  68780. +}
  68781. +
  68782. +uint8_t *dwc_cc_name(dwc_cc_if_t *cc_if, int32_t id, uint8_t *length)
  68783. +{
  68784. + uint8_t *retval = NULL;
  68785. + dwc_cc_t *cc;
  68786. +
  68787. + DWC_MUTEX_LOCK(cc_if->mutex);
  68788. + *length = 0;
  68789. + cc = cc_find(cc_if, id);
  68790. + if (cc) {
  68791. + *length = cc->length;
  68792. + retval = cc->name;
  68793. + }
  68794. + DWC_MUTEX_UNLOCK(cc_if->mutex);
  68795. +
  68796. + return retval;
  68797. +}
  68798. +
  68799. +#endif /* DWC_CCLIB */
  68800. diff -Nur linux-3.18.14/drivers/usb/host/dwc_common_port/dwc_cc.h linux-rpi/drivers/usb/host/dwc_common_port/dwc_cc.h
  68801. --- linux-3.18.14/drivers/usb/host/dwc_common_port/dwc_cc.h 1969-12-31 18:00:00.000000000 -0600
  68802. +++ linux-rpi/drivers/usb/host/dwc_common_port/dwc_cc.h 2015-05-31 14:46:12.889660961 -0500
  68803. @@ -0,0 +1,224 @@
  68804. +/* =========================================================================
  68805. + * $File: //dwh/usb_iip/dev/software/dwc_common_port_2/dwc_cc.h $
  68806. + * $Revision: #4 $
  68807. + * $Date: 2010/09/28 $
  68808. + * $Change: 1596182 $
  68809. + *
  68810. + * Synopsys Portability Library Software and documentation
  68811. + * (hereinafter, "Software") is an Unsupported proprietary work of
  68812. + * Synopsys, Inc. unless otherwise expressly agreed to in writing
  68813. + * between Synopsys and you.
  68814. + *
  68815. + * The Software IS NOT an item of Licensed Software or Licensed Product
  68816. + * under any End User Software License Agreement or Agreement for
  68817. + * Licensed Product with Synopsys or any supplement thereto. You are
  68818. + * permitted to use and redistribute this Software in source and binary
  68819. + * forms, with or without modification, provided that redistributions
  68820. + * of source code must retain this notice. You may not view, use,
  68821. + * disclose, copy or distribute this file or any information contained
  68822. + * herein except pursuant to this license grant from Synopsys. If you
  68823. + * do not agree with this notice, including the disclaimer below, then
  68824. + * you are not authorized to use the Software.
  68825. + *
  68826. + * THIS SOFTWARE IS BEING DISTRIBUTED BY SYNOPSYS SOLELY ON AN "AS IS"
  68827. + * BASIS AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT
  68828. + * LIMITED TO, THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS
  68829. + * FOR A PARTICULAR PURPOSE ARE HEREBY DISCLAIMED. IN NO EVENT SHALL
  68830. + * SYNOPSYS BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL,
  68831. + * EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO,
  68832. + * PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR
  68833. + * PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY
  68834. + * OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT
  68835. + * (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE
  68836. + * USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH
  68837. + * DAMAGE.
  68838. + * ========================================================================= */
  68839. +#ifndef _DWC_CC_H_
  68840. +#define _DWC_CC_H_
  68841. +
  68842. +#ifdef __cplusplus
  68843. +extern "C" {
  68844. +#endif
  68845. +
  68846. +/** @file
  68847. + *
  68848. + * This file defines the Context Context library.
  68849. + *
  68850. + * The main data structure is dwc_cc_if_t which is returned by either the
  68851. + * dwc_cc_if_alloc function or returned by the module to the user via a provided
  68852. + * function. The data structure is opaque and should only be manipulated via the
  68853. + * functions provied in this API.
  68854. + *
  68855. + * It manages a list of connection contexts and operations can be performed to
  68856. + * add, remove, query, search, and change, those contexts. Additionally,
  68857. + * a dwc_notifier_t object can be requested from the manager so that
  68858. + * the user can be notified whenever the context list has changed.
  68859. + */
  68860. +
  68861. +#include "dwc_os.h"
  68862. +#include "dwc_list.h"
  68863. +#include "dwc_notifier.h"
  68864. +
  68865. +
  68866. +/* Notifications */
  68867. +#define DWC_CC_LIST_CHANGED_NOTIFICATION "DWC_CC_LIST_CHANGED_NOTIFICATION"
  68868. +
  68869. +struct dwc_cc_if;
  68870. +typedef struct dwc_cc_if dwc_cc_if_t;
  68871. +
  68872. +
  68873. +/** @name Connection Context Operations */
  68874. +/** @{ */
  68875. +
  68876. +/** This function allocates memory for a dwc_cc_if_t structure, initializes
  68877. + * fields to default values, and returns a pointer to the structure or NULL on
  68878. + * error. */
  68879. +extern dwc_cc_if_t *dwc_cc_if_alloc(void *mem_ctx, void *mtx_ctx,
  68880. + dwc_notifier_t *notifier, unsigned is_host);
  68881. +
  68882. +/** Frees the memory for the specified CC structure allocated from
  68883. + * dwc_cc_if_alloc(). */
  68884. +extern void dwc_cc_if_free(void *mem_ctx, void *mtx_ctx, dwc_cc_if_t *cc_if);
  68885. +
  68886. +/** Removes all contexts from the connection context list */
  68887. +extern void dwc_cc_clear(void *mem_ctx, dwc_cc_if_t *cc_if);
  68888. +
  68889. +/** Adds a connection context (CHID, CK, CDID, Name) to the connection context list.
  68890. + * If a CHID already exists, the CK and name are overwritten. Statistics are
  68891. + * not overwritten.
  68892. + *
  68893. + * @param cc_if The cc_if structure.
  68894. + * @param chid A pointer to the 16-byte CHID. This value will be copied.
  68895. + * @param ck A pointer to the 16-byte CK. This value will be copied.
  68896. + * @param cdid A pointer to the 16-byte CDID. This value will be copied.
  68897. + * @param name An optional host friendly name as defined in the association model
  68898. + * spec. Must be a UTF16-LE unicode string. Can be NULL to indicated no name.
  68899. + * @param length The length othe unicode string.
  68900. + * @return A unique identifier used to refer to this context that is valid for
  68901. + * as long as this context is still in the list. */
  68902. +extern int32_t dwc_cc_add(void *mem_ctx, dwc_cc_if_t *cc_if, uint8_t *chid,
  68903. + uint8_t *cdid, uint8_t *ck, uint8_t *name,
  68904. + uint8_t length);
  68905. +
  68906. +/** Changes the CHID, CK, CDID, or Name values of a connection context in the
  68907. + * list, preserving any accumulated statistics. This would typically be called
  68908. + * if the host decideds to change the context with a SET_CONNECTION request.
  68909. + *
  68910. + * @param cc_if The cc_if structure.
  68911. + * @param id The identifier of the connection context.
  68912. + * @param chid A pointer to the 16-byte CHID. This value will be copied. NULL
  68913. + * indicates no change.
  68914. + * @param cdid A pointer to the 16-byte CDID. This value will be copied. NULL
  68915. + * indicates no change.
  68916. + * @param ck A pointer to the 16-byte CK. This value will be copied. NULL
  68917. + * indicates no change.
  68918. + * @param name Host friendly name UTF16-LE. NULL indicates no change.
  68919. + * @param length Length of name. */
  68920. +extern void dwc_cc_change(void *mem_ctx, dwc_cc_if_t *cc_if, int32_t id,
  68921. + uint8_t *chid, uint8_t *cdid, uint8_t *ck,
  68922. + uint8_t *name, uint8_t length);
  68923. +
  68924. +/** Remove the specified connection context.
  68925. + * @param cc_if The cc_if structure.
  68926. + * @param id The identifier of the connection context to remove. */
  68927. +extern void dwc_cc_remove(void *mem_ctx, dwc_cc_if_t *cc_if, int32_t id);
  68928. +
  68929. +/** Get a binary block of data for the connection context list and attributes.
  68930. + * This data can be used by the OS specific driver to save the connection
  68931. + * context list into non-volatile memory.
  68932. + *
  68933. + * @param cc_if The cc_if structure.
  68934. + * @param length Return the length of the data buffer.
  68935. + * @return A pointer to the data buffer. The memory for this buffer should be
  68936. + * freed with DWC_FREE() after use. */
  68937. +extern uint8_t *dwc_cc_data_for_save(void *mem_ctx, dwc_cc_if_t *cc_if,
  68938. + unsigned int *length);
  68939. +
  68940. +/** Restore the connection context list from the binary data that was previously
  68941. + * returned from a call to dwc_cc_data_for_save. This can be used by the OS specific
  68942. + * driver to load a connection context list from non-volatile memory.
  68943. + *
  68944. + * @param cc_if The cc_if structure.
  68945. + * @param data The data bytes as returned from dwc_cc_data_for_save.
  68946. + * @param length The length of the data. */
  68947. +extern void dwc_cc_restore_from_data(void *mem_ctx, dwc_cc_if_t *cc_if,
  68948. + uint8_t *data, unsigned int length);
  68949. +
  68950. +/** Find the connection context from the specified CHID.
  68951. + *
  68952. + * @param cc_if The cc_if structure.
  68953. + * @param chid A pointer to the CHID data.
  68954. + * @return A non-zero identifier of the connection context if the CHID matches.
  68955. + * Otherwise returns 0. */
  68956. +extern uint32_t dwc_cc_match_chid(dwc_cc_if_t *cc_if, uint8_t *chid);
  68957. +
  68958. +/** Find the connection context from the specified CDID.
  68959. + *
  68960. + * @param cc_if The cc_if structure.
  68961. + * @param cdid A pointer to the CDID data.
  68962. + * @return A non-zero identifier of the connection context if the CHID matches.
  68963. + * Otherwise returns 0. */
  68964. +extern uint32_t dwc_cc_match_cdid(dwc_cc_if_t *cc_if, uint8_t *cdid);
  68965. +
  68966. +/** Retrieve the CK from the specified connection context.
  68967. + *
  68968. + * @param cc_if The cc_if structure.
  68969. + * @param id The identifier of the connection context.
  68970. + * @return A pointer to the CK data. The memory does not need to be freed. */
  68971. +extern uint8_t *dwc_cc_ck(dwc_cc_if_t *cc_if, int32_t id);
  68972. +
  68973. +/** Retrieve the CHID from the specified connection context.
  68974. + *
  68975. + * @param cc_if The cc_if structure.
  68976. + * @param id The identifier of the connection context.
  68977. + * @return A pointer to the CHID data. The memory does not need to be freed. */
  68978. +extern uint8_t *dwc_cc_chid(dwc_cc_if_t *cc_if, int32_t id);
  68979. +
  68980. +/** Retrieve the CDID from the specified connection context.
  68981. + *
  68982. + * @param cc_if The cc_if structure.
  68983. + * @param id The identifier of the connection context.
  68984. + * @return A pointer to the CDID data. The memory does not need to be freed. */
  68985. +extern uint8_t *dwc_cc_cdid(dwc_cc_if_t *cc_if, int32_t id);
  68986. +
  68987. +extern uint8_t *dwc_cc_name(dwc_cc_if_t *cc_if, int32_t id, uint8_t *length);
  68988. +
  68989. +/** Checks a buffer for non-zero.
  68990. + * @param id A pointer to a 16 byte buffer.
  68991. + * @return true if the 16 byte value is non-zero. */
  68992. +static inline unsigned dwc_assoc_is_not_zero_id(uint8_t *id) {
  68993. + int i;
  68994. + for (i=0; i<16; i++) {
  68995. + if (id[i]) return 1;
  68996. + }
  68997. + return 0;
  68998. +}
  68999. +
  69000. +/** Checks a buffer for zero.
  69001. + * @param id A pointer to a 16 byte buffer.
  69002. + * @return true if the 16 byte value is zero. */
  69003. +static inline unsigned dwc_assoc_is_zero_id(uint8_t *id) {
  69004. + return !dwc_assoc_is_not_zero_id(id);
  69005. +}
  69006. +
  69007. +/** Prints an ASCII representation for the 16-byte chid, cdid, or ck, into
  69008. + * buffer. */
  69009. +static inline int dwc_print_id_string(char *buffer, uint8_t *id) {
  69010. + char *ptr = buffer;
  69011. + int i;
  69012. + for (i=0; i<16; i++) {
  69013. + ptr += DWC_SPRINTF(ptr, "%02x", id[i]);
  69014. + if (i < 15) {
  69015. + ptr += DWC_SPRINTF(ptr, " ");
  69016. + }
  69017. + }
  69018. + return ptr - buffer;
  69019. +}
  69020. +
  69021. +/** @} */
  69022. +
  69023. +#ifdef __cplusplus
  69024. +}
  69025. +#endif
  69026. +
  69027. +#endif /* _DWC_CC_H_ */
  69028. diff -Nur linux-3.18.14/drivers/usb/host/dwc_common_port/dwc_common_fbsd.c linux-rpi/drivers/usb/host/dwc_common_port/dwc_common_fbsd.c
  69029. --- linux-3.18.14/drivers/usb/host/dwc_common_port/dwc_common_fbsd.c 1969-12-31 18:00:00.000000000 -0600
  69030. +++ linux-rpi/drivers/usb/host/dwc_common_port/dwc_common_fbsd.c 2015-05-31 14:46:12.889660961 -0500
  69031. @@ -0,0 +1,1308 @@
  69032. +#include "dwc_os.h"
  69033. +#include "dwc_list.h"
  69034. +
  69035. +#ifdef DWC_CCLIB
  69036. +# include "dwc_cc.h"
  69037. +#endif
  69038. +
  69039. +#ifdef DWC_CRYPTOLIB
  69040. +# include "dwc_modpow.h"
  69041. +# include "dwc_dh.h"
  69042. +# include "dwc_crypto.h"
  69043. +#endif
  69044. +
  69045. +#ifdef DWC_NOTIFYLIB
  69046. +# include "dwc_notifier.h"
  69047. +#endif
  69048. +
  69049. +/* OS-Level Implementations */
  69050. +
  69051. +/* This is the FreeBSD 7.0 kernel implementation of the DWC platform library. */
  69052. +
  69053. +
  69054. +/* MISC */
  69055. +
  69056. +void *DWC_MEMSET(void *dest, uint8_t byte, uint32_t size)
  69057. +{
  69058. + return memset(dest, byte, size);
  69059. +}
  69060. +
  69061. +void *DWC_MEMCPY(void *dest, void const *src, uint32_t size)
  69062. +{
  69063. + return memcpy(dest, src, size);
  69064. +}
  69065. +
  69066. +void *DWC_MEMMOVE(void *dest, void *src, uint32_t size)
  69067. +{
  69068. + bcopy(src, dest, size);
  69069. + return dest;
  69070. +}
  69071. +
  69072. +int DWC_MEMCMP(void *m1, void *m2, uint32_t size)
  69073. +{
  69074. + return memcmp(m1, m2, size);
  69075. +}
  69076. +
  69077. +int DWC_STRNCMP(void *s1, void *s2, uint32_t size)
  69078. +{
  69079. + return strncmp(s1, s2, size);
  69080. +}
  69081. +
  69082. +int DWC_STRCMP(void *s1, void *s2)
  69083. +{
  69084. + return strcmp(s1, s2);
  69085. +}
  69086. +
  69087. +int DWC_STRLEN(char const *str)
  69088. +{
  69089. + return strlen(str);
  69090. +}
  69091. +
  69092. +char *DWC_STRCPY(char *to, char const *from)
  69093. +{
  69094. + return strcpy(to, from);
  69095. +}
  69096. +
  69097. +char *DWC_STRDUP(char const *str)
  69098. +{
  69099. + int len = DWC_STRLEN(str) + 1;
  69100. + char *new = DWC_ALLOC_ATOMIC(len);
  69101. +
  69102. + if (!new) {
  69103. + return NULL;
  69104. + }
  69105. +
  69106. + DWC_MEMCPY(new, str, len);
  69107. + return new;
  69108. +}
  69109. +
  69110. +int DWC_ATOI(char *str, int32_t *value)
  69111. +{
  69112. + char *end = NULL;
  69113. +
  69114. + *value = strtol(str, &end, 0);
  69115. + if (*end == '\0') {
  69116. + return 0;
  69117. + }
  69118. +
  69119. + return -1;
  69120. +}
  69121. +
  69122. +int DWC_ATOUI(char *str, uint32_t *value)
  69123. +{
  69124. + char *end = NULL;
  69125. +
  69126. + *value = strtoul(str, &end, 0);
  69127. + if (*end == '\0') {
  69128. + return 0;
  69129. + }
  69130. +
  69131. + return -1;
  69132. +}
  69133. +
  69134. +
  69135. +#ifdef DWC_UTFLIB
  69136. +/* From usbstring.c */
  69137. +
  69138. +int DWC_UTF8_TO_UTF16LE(uint8_t const *s, uint16_t *cp, unsigned len)
  69139. +{
  69140. + int count = 0;
  69141. + u8 c;
  69142. + u16 uchar;
  69143. +
  69144. + /* this insists on correct encodings, though not minimal ones.
  69145. + * BUT it currently rejects legit 4-byte UTF-8 code points,
  69146. + * which need surrogate pairs. (Unicode 3.1 can use them.)
  69147. + */
  69148. + while (len != 0 && (c = (u8) *s++) != 0) {
  69149. + if (unlikely(c & 0x80)) {
  69150. + // 2-byte sequence:
  69151. + // 00000yyyyyxxxxxx = 110yyyyy 10xxxxxx
  69152. + if ((c & 0xe0) == 0xc0) {
  69153. + uchar = (c & 0x1f) << 6;
  69154. +
  69155. + c = (u8) *s++;
  69156. + if ((c & 0xc0) != 0xc0)
  69157. + goto fail;
  69158. + c &= 0x3f;
  69159. + uchar |= c;
  69160. +
  69161. + // 3-byte sequence (most CJKV characters):
  69162. + // zzzzyyyyyyxxxxxx = 1110zzzz 10yyyyyy 10xxxxxx
  69163. + } else if ((c & 0xf0) == 0xe0) {
  69164. + uchar = (c & 0x0f) << 12;
  69165. +
  69166. + c = (u8) *s++;
  69167. + if ((c & 0xc0) != 0xc0)
  69168. + goto fail;
  69169. + c &= 0x3f;
  69170. + uchar |= c << 6;
  69171. +
  69172. + c = (u8) *s++;
  69173. + if ((c & 0xc0) != 0xc0)
  69174. + goto fail;
  69175. + c &= 0x3f;
  69176. + uchar |= c;
  69177. +
  69178. + /* no bogus surrogates */
  69179. + if (0xd800 <= uchar && uchar <= 0xdfff)
  69180. + goto fail;
  69181. +
  69182. + // 4-byte sequence (surrogate pairs, currently rare):
  69183. + // 11101110wwwwzzzzyy + 110111yyyyxxxxxx
  69184. + // = 11110uuu 10uuzzzz 10yyyyyy 10xxxxxx
  69185. + // (uuuuu = wwww + 1)
  69186. + // FIXME accept the surrogate code points (only)
  69187. + } else
  69188. + goto fail;
  69189. + } else
  69190. + uchar = c;
  69191. + put_unaligned (cpu_to_le16 (uchar), cp++);
  69192. + count++;
  69193. + len--;
  69194. + }
  69195. + return count;
  69196. +fail:
  69197. + return -1;
  69198. +}
  69199. +
  69200. +#endif /* DWC_UTFLIB */
  69201. +
  69202. +
  69203. +/* dwc_debug.h */
  69204. +
  69205. +dwc_bool_t DWC_IN_IRQ(void)
  69206. +{
  69207. +// return in_irq();
  69208. + return 0;
  69209. +}
  69210. +
  69211. +dwc_bool_t DWC_IN_BH(void)
  69212. +{
  69213. +// return in_softirq();
  69214. + return 0;
  69215. +}
  69216. +
  69217. +void DWC_VPRINTF(char *format, va_list args)
  69218. +{
  69219. + vprintf(format, args);
  69220. +}
  69221. +
  69222. +int DWC_VSNPRINTF(char *str, int size, char *format, va_list args)
  69223. +{
  69224. + return vsnprintf(str, size, format, args);
  69225. +}
  69226. +
  69227. +void DWC_PRINTF(char *format, ...)
  69228. +{
  69229. + va_list args;
  69230. +
  69231. + va_start(args, format);
  69232. + DWC_VPRINTF(format, args);
  69233. + va_end(args);
  69234. +}
  69235. +
  69236. +int DWC_SPRINTF(char *buffer, char *format, ...)
  69237. +{
  69238. + int retval;
  69239. + va_list args;
  69240. +
  69241. + va_start(args, format);
  69242. + retval = vsprintf(buffer, format, args);
  69243. + va_end(args);
  69244. + return retval;
  69245. +}
  69246. +
  69247. +int DWC_SNPRINTF(char *buffer, int size, char *format, ...)
  69248. +{
  69249. + int retval;
  69250. + va_list args;
  69251. +
  69252. + va_start(args, format);
  69253. + retval = vsnprintf(buffer, size, format, args);
  69254. + va_end(args);
  69255. + return retval;
  69256. +}
  69257. +
  69258. +void __DWC_WARN(char *format, ...)
  69259. +{
  69260. + va_list args;
  69261. +
  69262. + va_start(args, format);
  69263. + DWC_VPRINTF(format, args);
  69264. + va_end(args);
  69265. +}
  69266. +
  69267. +void __DWC_ERROR(char *format, ...)
  69268. +{
  69269. + va_list args;
  69270. +
  69271. + va_start(args, format);
  69272. + DWC_VPRINTF(format, args);
  69273. + va_end(args);
  69274. +}
  69275. +
  69276. +void DWC_EXCEPTION(char *format, ...)
  69277. +{
  69278. + va_list args;
  69279. +
  69280. + va_start(args, format);
  69281. + DWC_VPRINTF(format, args);
  69282. + va_end(args);
  69283. +// BUG_ON(1); ???
  69284. +}
  69285. +
  69286. +#ifdef DEBUG
  69287. +void __DWC_DEBUG(char *format, ...)
  69288. +{
  69289. + va_list args;
  69290. +
  69291. + va_start(args, format);
  69292. + DWC_VPRINTF(format, args);
  69293. + va_end(args);
  69294. +}
  69295. +#endif
  69296. +
  69297. +
  69298. +/* dwc_mem.h */
  69299. +
  69300. +#if 0
  69301. +dwc_pool_t *DWC_DMA_POOL_CREATE(uint32_t size,
  69302. + uint32_t align,
  69303. + uint32_t alloc)
  69304. +{
  69305. + struct dma_pool *pool = dma_pool_create("Pool", NULL,
  69306. + size, align, alloc);
  69307. + return (dwc_pool_t *)pool;
  69308. +}
  69309. +
  69310. +void DWC_DMA_POOL_DESTROY(dwc_pool_t *pool)
  69311. +{
  69312. + dma_pool_destroy((struct dma_pool *)pool);
  69313. +}
  69314. +
  69315. +void *DWC_DMA_POOL_ALLOC(dwc_pool_t *pool, uint64_t *dma_addr)
  69316. +{
  69317. +// return dma_pool_alloc((struct dma_pool *)pool, GFP_KERNEL, dma_addr);
  69318. + return dma_pool_alloc((struct dma_pool *)pool, M_WAITOK, dma_addr);
  69319. +}
  69320. +
  69321. +void *DWC_DMA_POOL_ZALLOC(dwc_pool_t *pool, uint64_t *dma_addr)
  69322. +{
  69323. + void *vaddr = DWC_DMA_POOL_ALLOC(pool, dma_addr);
  69324. + memset(..);
  69325. +}
  69326. +
  69327. +void DWC_DMA_POOL_FREE(dwc_pool_t *pool, void *vaddr, void *daddr)
  69328. +{
  69329. + dma_pool_free(pool, vaddr, daddr);
  69330. +}
  69331. +#endif
  69332. +
  69333. +static void dmamap_cb(void *arg, bus_dma_segment_t *segs, int nseg, int error)
  69334. +{
  69335. + if (error)
  69336. + return;
  69337. + *(bus_addr_t *)arg = segs[0].ds_addr;
  69338. +}
  69339. +
  69340. +void *__DWC_DMA_ALLOC(void *dma_ctx, uint32_t size, dwc_dma_t *dma_addr)
  69341. +{
  69342. + dwc_dmactx_t *dma = (dwc_dmactx_t *)dma_ctx;
  69343. + int error;
  69344. +
  69345. + error = bus_dma_tag_create(
  69346. +#if __FreeBSD_version >= 700000
  69347. + bus_get_dma_tag(dma->dev), /* parent */
  69348. +#else
  69349. + NULL, /* parent */
  69350. +#endif
  69351. + 4, 0, /* alignment, bounds */
  69352. + BUS_SPACE_MAXADDR_32BIT, /* lowaddr */
  69353. + BUS_SPACE_MAXADDR, /* highaddr */
  69354. + NULL, NULL, /* filter, filterarg */
  69355. + size, /* maxsize */
  69356. + 1, /* nsegments */
  69357. + size, /* maxsegsize */
  69358. + 0, /* flags */
  69359. + NULL, /* lockfunc */
  69360. + NULL, /* lockarg */
  69361. + &dma->dma_tag);
  69362. + if (error) {
  69363. + device_printf(dma->dev, "%s: bus_dma_tag_create failed: %d\n",
  69364. + __func__, error);
  69365. + goto fail_0;
  69366. + }
  69367. +
  69368. + error = bus_dmamem_alloc(dma->dma_tag, &dma->dma_vaddr,
  69369. + BUS_DMA_NOWAIT | BUS_DMA_COHERENT, &dma->dma_map);
  69370. + if (error) {
  69371. + device_printf(dma->dev, "%s: bus_dmamem_alloc(%ju) failed: %d\n",
  69372. + __func__, (uintmax_t)size, error);
  69373. + goto fail_1;
  69374. + }
  69375. +
  69376. + dma->dma_paddr = 0;
  69377. + error = bus_dmamap_load(dma->dma_tag, dma->dma_map, dma->dma_vaddr, size,
  69378. + dmamap_cb, &dma->dma_paddr, BUS_DMA_NOWAIT);
  69379. + if (error || dma->dma_paddr == 0) {
  69380. + device_printf(dma->dev, "%s: bus_dmamap_load failed: %d\n",
  69381. + __func__, error);
  69382. + goto fail_2;
  69383. + }
  69384. +
  69385. + *dma_addr = dma->dma_paddr;
  69386. + return dma->dma_vaddr;
  69387. +
  69388. +fail_2:
  69389. + bus_dmamap_unload(dma->dma_tag, dma->dma_map);
  69390. +fail_1:
  69391. + bus_dmamem_free(dma->dma_tag, dma->dma_vaddr, dma->dma_map);
  69392. + bus_dma_tag_destroy(dma->dma_tag);
  69393. +fail_0:
  69394. + dma->dma_map = NULL;
  69395. + dma->dma_tag = NULL;
  69396. +
  69397. + return NULL;
  69398. +}
  69399. +
  69400. +void __DWC_DMA_FREE(void *dma_ctx, uint32_t size, void *virt_addr, dwc_dma_t dma_addr)
  69401. +{
  69402. + dwc_dmactx_t *dma = (dwc_dmactx_t *)dma_ctx;
  69403. +
  69404. + if (dma->dma_tag == NULL)
  69405. + return;
  69406. + if (dma->dma_map != NULL) {
  69407. + bus_dmamap_sync(dma->dma_tag, dma->dma_map,
  69408. + BUS_DMASYNC_POSTREAD | BUS_DMASYNC_POSTWRITE);
  69409. + bus_dmamap_unload(dma->dma_tag, dma->dma_map);
  69410. + bus_dmamem_free(dma->dma_tag, dma->dma_vaddr, dma->dma_map);
  69411. + dma->dma_map = NULL;
  69412. + }
  69413. +
  69414. + bus_dma_tag_destroy(dma->dma_tag);
  69415. + dma->dma_tag = NULL;
  69416. +}
  69417. +
  69418. +void *__DWC_ALLOC(void *mem_ctx, uint32_t size)
  69419. +{
  69420. + return malloc(size, M_DEVBUF, M_WAITOK | M_ZERO);
  69421. +}
  69422. +
  69423. +void *__DWC_ALLOC_ATOMIC(void *mem_ctx, uint32_t size)
  69424. +{
  69425. + return malloc(size, M_DEVBUF, M_NOWAIT | M_ZERO);
  69426. +}
  69427. +
  69428. +void __DWC_FREE(void *mem_ctx, void *addr)
  69429. +{
  69430. + free(addr, M_DEVBUF);
  69431. +}
  69432. +
  69433. +
  69434. +#ifdef DWC_CRYPTOLIB
  69435. +/* dwc_crypto.h */
  69436. +
  69437. +void DWC_RANDOM_BYTES(uint8_t *buffer, uint32_t length)
  69438. +{
  69439. + get_random_bytes(buffer, length);
  69440. +}
  69441. +
  69442. +int DWC_AES_CBC(uint8_t *message, uint32_t messagelen, uint8_t *key, uint32_t keylen, uint8_t iv[16], uint8_t *out)
  69443. +{
  69444. + struct crypto_blkcipher *tfm;
  69445. + struct blkcipher_desc desc;
  69446. + struct scatterlist sgd;
  69447. + struct scatterlist sgs;
  69448. +
  69449. + tfm = crypto_alloc_blkcipher("cbc(aes)", 0, CRYPTO_ALG_ASYNC);
  69450. + if (tfm == NULL) {
  69451. + printk("failed to load transform for aes CBC\n");
  69452. + return -1;
  69453. + }
  69454. +
  69455. + crypto_blkcipher_setkey(tfm, key, keylen);
  69456. + crypto_blkcipher_set_iv(tfm, iv, 16);
  69457. +
  69458. + sg_init_one(&sgd, out, messagelen);
  69459. + sg_init_one(&sgs, message, messagelen);
  69460. +
  69461. + desc.tfm = tfm;
  69462. + desc.flags = 0;
  69463. +
  69464. + if (crypto_blkcipher_encrypt(&desc, &sgd, &sgs, messagelen)) {
  69465. + crypto_free_blkcipher(tfm);
  69466. + DWC_ERROR("AES CBC encryption failed");
  69467. + return -1;
  69468. + }
  69469. +
  69470. + crypto_free_blkcipher(tfm);
  69471. + return 0;
  69472. +}
  69473. +
  69474. +int DWC_SHA256(uint8_t *message, uint32_t len, uint8_t *out)
  69475. +{
  69476. + struct crypto_hash *tfm;
  69477. + struct hash_desc desc;
  69478. + struct scatterlist sg;
  69479. +
  69480. + tfm = crypto_alloc_hash("sha256", 0, CRYPTO_ALG_ASYNC);
  69481. + if (IS_ERR(tfm)) {
  69482. + DWC_ERROR("Failed to load transform for sha256: %ld", PTR_ERR(tfm));
  69483. + return 0;
  69484. + }
  69485. + desc.tfm = tfm;
  69486. + desc.flags = 0;
  69487. +
  69488. + sg_init_one(&sg, message, len);
  69489. + crypto_hash_digest(&desc, &sg, len, out);
  69490. + crypto_free_hash(tfm);
  69491. +
  69492. + return 1;
  69493. +}
  69494. +
  69495. +int DWC_HMAC_SHA256(uint8_t *message, uint32_t messagelen,
  69496. + uint8_t *key, uint32_t keylen, uint8_t *out)
  69497. +{
  69498. + struct crypto_hash *tfm;
  69499. + struct hash_desc desc;
  69500. + struct scatterlist sg;
  69501. +
  69502. + tfm = crypto_alloc_hash("hmac(sha256)", 0, CRYPTO_ALG_ASYNC);
  69503. + if (IS_ERR(tfm)) {
  69504. + DWC_ERROR("Failed to load transform for hmac(sha256): %ld", PTR_ERR(tfm));
  69505. + return 0;
  69506. + }
  69507. + desc.tfm = tfm;
  69508. + desc.flags = 0;
  69509. +
  69510. + sg_init_one(&sg, message, messagelen);
  69511. + crypto_hash_setkey(tfm, key, keylen);
  69512. + crypto_hash_digest(&desc, &sg, messagelen, out);
  69513. + crypto_free_hash(tfm);
  69514. +
  69515. + return 1;
  69516. +}
  69517. +
  69518. +#endif /* DWC_CRYPTOLIB */
  69519. +
  69520. +
  69521. +/* Byte Ordering Conversions */
  69522. +
  69523. +uint32_t DWC_CPU_TO_LE32(uint32_t *p)
  69524. +{
  69525. +#ifdef __LITTLE_ENDIAN
  69526. + return *p;
  69527. +#else
  69528. + uint8_t *u_p = (uint8_t *)p;
  69529. +
  69530. + return (u_p[3] | (u_p[2] << 8) | (u_p[1] << 16) | (u_p[0] << 24));
  69531. +#endif
  69532. +}
  69533. +
  69534. +uint32_t DWC_CPU_TO_BE32(uint32_t *p)
  69535. +{
  69536. +#ifdef __BIG_ENDIAN
  69537. + return *p;
  69538. +#else
  69539. + uint8_t *u_p = (uint8_t *)p;
  69540. +
  69541. + return (u_p[3] | (u_p[2] << 8) | (u_p[1] << 16) | (u_p[0] << 24));
  69542. +#endif
  69543. +}
  69544. +
  69545. +uint32_t DWC_LE32_TO_CPU(uint32_t *p)
  69546. +{
  69547. +#ifdef __LITTLE_ENDIAN
  69548. + return *p;
  69549. +#else
  69550. + uint8_t *u_p = (uint8_t *)p;
  69551. +
  69552. + return (u_p[3] | (u_p[2] << 8) | (u_p[1] << 16) | (u_p[0] << 24));
  69553. +#endif
  69554. +}
  69555. +
  69556. +uint32_t DWC_BE32_TO_CPU(uint32_t *p)
  69557. +{
  69558. +#ifdef __BIG_ENDIAN
  69559. + return *p;
  69560. +#else
  69561. + uint8_t *u_p = (uint8_t *)p;
  69562. +
  69563. + return (u_p[3] | (u_p[2] << 8) | (u_p[1] << 16) | (u_p[0] << 24));
  69564. +#endif
  69565. +}
  69566. +
  69567. +uint16_t DWC_CPU_TO_LE16(uint16_t *p)
  69568. +{
  69569. +#ifdef __LITTLE_ENDIAN
  69570. + return *p;
  69571. +#else
  69572. + uint8_t *u_p = (uint8_t *)p;
  69573. + return (u_p[1] | (u_p[0] << 8));
  69574. +#endif
  69575. +}
  69576. +
  69577. +uint16_t DWC_CPU_TO_BE16(uint16_t *p)
  69578. +{
  69579. +#ifdef __BIG_ENDIAN
  69580. + return *p;
  69581. +#else
  69582. + uint8_t *u_p = (uint8_t *)p;
  69583. + return (u_p[1] | (u_p[0] << 8));
  69584. +#endif
  69585. +}
  69586. +
  69587. +uint16_t DWC_LE16_TO_CPU(uint16_t *p)
  69588. +{
  69589. +#ifdef __LITTLE_ENDIAN
  69590. + return *p;
  69591. +#else
  69592. + uint8_t *u_p = (uint8_t *)p;
  69593. + return (u_p[1] | (u_p[0] << 8));
  69594. +#endif
  69595. +}
  69596. +
  69597. +uint16_t DWC_BE16_TO_CPU(uint16_t *p)
  69598. +{
  69599. +#ifdef __BIG_ENDIAN
  69600. + return *p;
  69601. +#else
  69602. + uint8_t *u_p = (uint8_t *)p;
  69603. + return (u_p[1] | (u_p[0] << 8));
  69604. +#endif
  69605. +}
  69606. +
  69607. +
  69608. +/* Registers */
  69609. +
  69610. +uint32_t DWC_READ_REG32(void *io_ctx, uint32_t volatile *reg)
  69611. +{
  69612. + dwc_ioctx_t *io = (dwc_ioctx_t *)io_ctx;
  69613. + bus_size_t ior = (bus_size_t)reg;
  69614. +
  69615. + return bus_space_read_4(io->iot, io->ioh, ior);
  69616. +}
  69617. +
  69618. +#if 0
  69619. +uint64_t DWC_READ_REG64(void *io_ctx, uint64_t volatile *reg)
  69620. +{
  69621. + dwc_ioctx_t *io = (dwc_ioctx_t *)io_ctx;
  69622. + bus_size_t ior = (bus_size_t)reg;
  69623. +
  69624. + return bus_space_read_8(io->iot, io->ioh, ior);
  69625. +}
  69626. +#endif
  69627. +
  69628. +void DWC_WRITE_REG32(void *io_ctx, uint32_t volatile *reg, uint32_t value)
  69629. +{
  69630. + dwc_ioctx_t *io = (dwc_ioctx_t *)io_ctx;
  69631. + bus_size_t ior = (bus_size_t)reg;
  69632. +
  69633. + bus_space_write_4(io->iot, io->ioh, ior, value);
  69634. +}
  69635. +
  69636. +#if 0
  69637. +void DWC_WRITE_REG64(void *io_ctx, uint64_t volatile *reg, uint64_t value)
  69638. +{
  69639. + dwc_ioctx_t *io = (dwc_ioctx_t *)io_ctx;
  69640. + bus_size_t ior = (bus_size_t)reg;
  69641. +
  69642. + bus_space_write_8(io->iot, io->ioh, ior, value);
  69643. +}
  69644. +#endif
  69645. +
  69646. +void DWC_MODIFY_REG32(void *io_ctx, uint32_t volatile *reg, uint32_t clear_mask,
  69647. + uint32_t set_mask)
  69648. +{
  69649. + dwc_ioctx_t *io = (dwc_ioctx_t *)io_ctx;
  69650. + bus_size_t ior = (bus_size_t)reg;
  69651. +
  69652. + bus_space_write_4(io->iot, io->ioh, ior,
  69653. + (bus_space_read_4(io->iot, io->ioh, ior) &
  69654. + ~clear_mask) | set_mask);
  69655. +}
  69656. +
  69657. +#if 0
  69658. +void DWC_MODIFY_REG64(void *io_ctx, uint64_t volatile *reg, uint64_t clear_mask,
  69659. + uint64_t set_mask)
  69660. +{
  69661. + dwc_ioctx_t *io = (dwc_ioctx_t *)io_ctx;
  69662. + bus_size_t ior = (bus_size_t)reg;
  69663. +
  69664. + bus_space_write_8(io->iot, io->ioh, ior,
  69665. + (bus_space_read_8(io->iot, io->ioh, ior) &
  69666. + ~clear_mask) | set_mask);
  69667. +}
  69668. +#endif
  69669. +
  69670. +
  69671. +/* Locking */
  69672. +
  69673. +dwc_spinlock_t *DWC_SPINLOCK_ALLOC(void)
  69674. +{
  69675. + struct mtx *sl = DWC_ALLOC(sizeof(*sl));
  69676. +
  69677. + if (!sl) {
  69678. + DWC_ERROR("Cannot allocate memory for spinlock");
  69679. + return NULL;
  69680. + }
  69681. +
  69682. + mtx_init(sl, "dw3spn", NULL, MTX_SPIN);
  69683. + return (dwc_spinlock_t *)sl;
  69684. +}
  69685. +
  69686. +void DWC_SPINLOCK_FREE(dwc_spinlock_t *lock)
  69687. +{
  69688. + struct mtx *sl = (struct mtx *)lock;
  69689. +
  69690. + mtx_destroy(sl);
  69691. + DWC_FREE(sl);
  69692. +}
  69693. +
  69694. +void DWC_SPINLOCK(dwc_spinlock_t *lock)
  69695. +{
  69696. + mtx_lock_spin((struct mtx *)lock); // ???
  69697. +}
  69698. +
  69699. +void DWC_SPINUNLOCK(dwc_spinlock_t *lock)
  69700. +{
  69701. + mtx_unlock_spin((struct mtx *)lock); // ???
  69702. +}
  69703. +
  69704. +void DWC_SPINLOCK_IRQSAVE(dwc_spinlock_t *lock, dwc_irqflags_t *flags)
  69705. +{
  69706. + mtx_lock_spin((struct mtx *)lock);
  69707. +}
  69708. +
  69709. +void DWC_SPINUNLOCK_IRQRESTORE(dwc_spinlock_t *lock, dwc_irqflags_t flags)
  69710. +{
  69711. + mtx_unlock_spin((struct mtx *)lock);
  69712. +}
  69713. +
  69714. +dwc_mutex_t *DWC_MUTEX_ALLOC(void)
  69715. +{
  69716. + struct mtx *m;
  69717. + dwc_mutex_t *mutex = (dwc_mutex_t *)DWC_ALLOC(sizeof(struct mtx));
  69718. +
  69719. + if (!mutex) {
  69720. + DWC_ERROR("Cannot allocate memory for mutex");
  69721. + return NULL;
  69722. + }
  69723. +
  69724. + m = (struct mtx *)mutex;
  69725. + mtx_init(m, "dw3mtx", NULL, MTX_DEF);
  69726. + return mutex;
  69727. +}
  69728. +
  69729. +#if (defined(DWC_LINUX) && defined(CONFIG_DEBUG_MUTEXES))
  69730. +#else
  69731. +void DWC_MUTEX_FREE(dwc_mutex_t *mutex)
  69732. +{
  69733. + mtx_destroy((struct mtx *)mutex);
  69734. + DWC_FREE(mutex);
  69735. +}
  69736. +#endif
  69737. +
  69738. +void DWC_MUTEX_LOCK(dwc_mutex_t *mutex)
  69739. +{
  69740. + struct mtx *m = (struct mtx *)mutex;
  69741. +
  69742. + mtx_lock(m);
  69743. +}
  69744. +
  69745. +int DWC_MUTEX_TRYLOCK(dwc_mutex_t *mutex)
  69746. +{
  69747. + struct mtx *m = (struct mtx *)mutex;
  69748. +
  69749. + return mtx_trylock(m);
  69750. +}
  69751. +
  69752. +void DWC_MUTEX_UNLOCK(dwc_mutex_t *mutex)
  69753. +{
  69754. + struct mtx *m = (struct mtx *)mutex;
  69755. +
  69756. + mtx_unlock(m);
  69757. +}
  69758. +
  69759. +
  69760. +/* Timing */
  69761. +
  69762. +void DWC_UDELAY(uint32_t usecs)
  69763. +{
  69764. + DELAY(usecs);
  69765. +}
  69766. +
  69767. +void DWC_MDELAY(uint32_t msecs)
  69768. +{
  69769. + do {
  69770. + DELAY(1000);
  69771. + } while (--msecs);
  69772. +}
  69773. +
  69774. +void DWC_MSLEEP(uint32_t msecs)
  69775. +{
  69776. + struct timeval tv;
  69777. +
  69778. + tv.tv_sec = msecs / 1000;
  69779. + tv.tv_usec = (msecs - tv.tv_sec * 1000) * 1000;
  69780. + pause("dw3slp", tvtohz(&tv));
  69781. +}
  69782. +
  69783. +uint32_t DWC_TIME(void)
  69784. +{
  69785. + struct timeval tv;
  69786. +
  69787. + microuptime(&tv); // or getmicrouptime? (less precise, but faster)
  69788. + return tv.tv_sec * 1000 + tv.tv_usec / 1000;
  69789. +}
  69790. +
  69791. +
  69792. +/* Timers */
  69793. +
  69794. +struct dwc_timer {
  69795. + struct callout t;
  69796. + char *name;
  69797. + dwc_spinlock_t *lock;
  69798. + dwc_timer_callback_t cb;
  69799. + void *data;
  69800. +};
  69801. +
  69802. +dwc_timer_t *DWC_TIMER_ALLOC(char *name, dwc_timer_callback_t cb, void *data)
  69803. +{
  69804. + dwc_timer_t *t = DWC_ALLOC(sizeof(*t));
  69805. +
  69806. + if (!t) {
  69807. + DWC_ERROR("Cannot allocate memory for timer");
  69808. + return NULL;
  69809. + }
  69810. +
  69811. + callout_init(&t->t, 1);
  69812. +
  69813. + t->name = DWC_STRDUP(name);
  69814. + if (!t->name) {
  69815. + DWC_ERROR("Cannot allocate memory for timer->name");
  69816. + goto no_name;
  69817. + }
  69818. +
  69819. + t->lock = DWC_SPINLOCK_ALLOC();
  69820. + if (!t->lock) {
  69821. + DWC_ERROR("Cannot allocate memory for lock");
  69822. + goto no_lock;
  69823. + }
  69824. +
  69825. + t->cb = cb;
  69826. + t->data = data;
  69827. +
  69828. + return t;
  69829. +
  69830. + no_lock:
  69831. + DWC_FREE(t->name);
  69832. + no_name:
  69833. + DWC_FREE(t);
  69834. +
  69835. + return NULL;
  69836. +}
  69837. +
  69838. +void DWC_TIMER_FREE(dwc_timer_t *timer)
  69839. +{
  69840. + callout_stop(&timer->t);
  69841. + DWC_SPINLOCK_FREE(timer->lock);
  69842. + DWC_FREE(timer->name);
  69843. + DWC_FREE(timer);
  69844. +}
  69845. +
  69846. +void DWC_TIMER_SCHEDULE(dwc_timer_t *timer, uint32_t time)
  69847. +{
  69848. + struct timeval tv;
  69849. +
  69850. + tv.tv_sec = time / 1000;
  69851. + tv.tv_usec = (time - tv.tv_sec * 1000) * 1000;
  69852. + callout_reset(&timer->t, tvtohz(&tv), timer->cb, timer->data);
  69853. +}
  69854. +
  69855. +void DWC_TIMER_CANCEL(dwc_timer_t *timer)
  69856. +{
  69857. + callout_stop(&timer->t);
  69858. +}
  69859. +
  69860. +
  69861. +/* Wait Queues */
  69862. +
  69863. +struct dwc_waitq {
  69864. + struct mtx lock;
  69865. + int abort;
  69866. +};
  69867. +
  69868. +dwc_waitq_t *DWC_WAITQ_ALLOC(void)
  69869. +{
  69870. + dwc_waitq_t *wq = DWC_ALLOC(sizeof(*wq));
  69871. +
  69872. + if (!wq) {
  69873. + DWC_ERROR("Cannot allocate memory for waitqueue");
  69874. + return NULL;
  69875. + }
  69876. +
  69877. + mtx_init(&wq->lock, "dw3wtq", NULL, MTX_DEF);
  69878. + wq->abort = 0;
  69879. +
  69880. + return wq;
  69881. +}
  69882. +
  69883. +void DWC_WAITQ_FREE(dwc_waitq_t *wq)
  69884. +{
  69885. + mtx_destroy(&wq->lock);
  69886. + DWC_FREE(wq);
  69887. +}
  69888. +
  69889. +int32_t DWC_WAITQ_WAIT(dwc_waitq_t *wq, dwc_waitq_condition_t cond, void *data)
  69890. +{
  69891. +// intrmask_t ipl;
  69892. + int result = 0;
  69893. +
  69894. + mtx_lock(&wq->lock);
  69895. +// ipl = splbio();
  69896. +
  69897. + /* Skip the sleep if already aborted or triggered */
  69898. + if (!wq->abort && !cond(data)) {
  69899. +// splx(ipl);
  69900. + result = msleep(wq, &wq->lock, PCATCH, "dw3wat", 0); // infinite timeout
  69901. +// ipl = splbio();
  69902. + }
  69903. +
  69904. + if (result == ERESTART) { // signaled - restart
  69905. + result = -DWC_E_RESTART;
  69906. +
  69907. + } else if (result == EINTR) { // signaled - interrupt
  69908. + result = -DWC_E_ABORT;
  69909. +
  69910. + } else if (wq->abort) {
  69911. + result = -DWC_E_ABORT;
  69912. +
  69913. + } else {
  69914. + result = 0;
  69915. + }
  69916. +
  69917. + wq->abort = 0;
  69918. +// splx(ipl);
  69919. + mtx_unlock(&wq->lock);
  69920. + return result;
  69921. +}
  69922. +
  69923. +int32_t DWC_WAITQ_WAIT_TIMEOUT(dwc_waitq_t *wq, dwc_waitq_condition_t cond,
  69924. + void *data, int32_t msecs)
  69925. +{
  69926. + struct timeval tv, tv1, tv2;
  69927. +// intrmask_t ipl;
  69928. + int result = 0;
  69929. +
  69930. + tv.tv_sec = msecs / 1000;
  69931. + tv.tv_usec = (msecs - tv.tv_sec * 1000) * 1000;
  69932. +
  69933. + mtx_lock(&wq->lock);
  69934. +// ipl = splbio();
  69935. +
  69936. + /* Skip the sleep if already aborted or triggered */
  69937. + if (!wq->abort && !cond(data)) {
  69938. +// splx(ipl);
  69939. + getmicrouptime(&tv1);
  69940. + result = msleep(wq, &wq->lock, PCATCH, "dw3wto", tvtohz(&tv));
  69941. + getmicrouptime(&tv2);
  69942. +// ipl = splbio();
  69943. + }
  69944. +
  69945. + if (result == 0) { // awoken
  69946. + if (wq->abort) {
  69947. + result = -DWC_E_ABORT;
  69948. + } else {
  69949. + tv2.tv_usec -= tv1.tv_usec;
  69950. + if (tv2.tv_usec < 0) {
  69951. + tv2.tv_usec += 1000000;
  69952. + tv2.tv_sec--;
  69953. + }
  69954. +
  69955. + tv2.tv_sec -= tv1.tv_sec;
  69956. + result = tv2.tv_sec * 1000 + tv2.tv_usec / 1000;
  69957. + result = msecs - result;
  69958. + if (result <= 0)
  69959. + result = 1;
  69960. + }
  69961. + } else if (result == ERESTART) { // signaled - restart
  69962. + result = -DWC_E_RESTART;
  69963. +
  69964. + } else if (result == EINTR) { // signaled - interrupt
  69965. + result = -DWC_E_ABORT;
  69966. +
  69967. + } else { // timed out
  69968. + result = -DWC_E_TIMEOUT;
  69969. + }
  69970. +
  69971. + wq->abort = 0;
  69972. +// splx(ipl);
  69973. + mtx_unlock(&wq->lock);
  69974. + return result;
  69975. +}
  69976. +
  69977. +void DWC_WAITQ_TRIGGER(dwc_waitq_t *wq)
  69978. +{
  69979. + wakeup(wq);
  69980. +}
  69981. +
  69982. +void DWC_WAITQ_ABORT(dwc_waitq_t *wq)
  69983. +{
  69984. +// intrmask_t ipl;
  69985. +
  69986. + mtx_lock(&wq->lock);
  69987. +// ipl = splbio();
  69988. + wq->abort = 1;
  69989. + wakeup(wq);
  69990. +// splx(ipl);
  69991. + mtx_unlock(&wq->lock);
  69992. +}
  69993. +
  69994. +
  69995. +/* Threading */
  69996. +
  69997. +struct dwc_thread {
  69998. + struct proc *proc;
  69999. + int abort;
  70000. +};
  70001. +
  70002. +dwc_thread_t *DWC_THREAD_RUN(dwc_thread_function_t func, char *name, void *data)
  70003. +{
  70004. + int retval;
  70005. + dwc_thread_t *thread = DWC_ALLOC(sizeof(*thread));
  70006. +
  70007. + if (!thread) {
  70008. + return NULL;
  70009. + }
  70010. +
  70011. + thread->abort = 0;
  70012. + retval = kthread_create((void (*)(void *))func, data, &thread->proc,
  70013. + RFPROC | RFNOWAIT, 0, "%s", name);
  70014. + if (retval) {
  70015. + DWC_FREE(thread);
  70016. + return NULL;
  70017. + }
  70018. +
  70019. + return thread;
  70020. +}
  70021. +
  70022. +int DWC_THREAD_STOP(dwc_thread_t *thread)
  70023. +{
  70024. + int retval;
  70025. +
  70026. + thread->abort = 1;
  70027. + retval = tsleep(&thread->abort, 0, "dw3stp", 60 * hz);
  70028. +
  70029. + if (retval == 0) {
  70030. + /* DWC_THREAD_EXIT() will free the thread struct */
  70031. + return 0;
  70032. + }
  70033. +
  70034. + /* NOTE: We leak the thread struct if thread doesn't die */
  70035. +
  70036. + if (retval == EWOULDBLOCK) {
  70037. + return -DWC_E_TIMEOUT;
  70038. + }
  70039. +
  70040. + return -DWC_E_UNKNOWN;
  70041. +}
  70042. +
  70043. +dwc_bool_t DWC_THREAD_SHOULD_STOP(dwc_thread_t *thread)
  70044. +{
  70045. + return thread->abort;
  70046. +}
  70047. +
  70048. +void DWC_THREAD_EXIT(dwc_thread_t *thread)
  70049. +{
  70050. + wakeup(&thread->abort);
  70051. + DWC_FREE(thread);
  70052. + kthread_exit(0);
  70053. +}
  70054. +
  70055. +
  70056. +/* tasklets
  70057. + - Runs in interrupt context (cannot sleep)
  70058. + - Each tasklet runs on a single CPU [ How can we ensure this on FreeBSD? Does it matter? ]
  70059. + - Different tasklets can be running simultaneously on different CPUs [ shouldn't matter ]
  70060. + */
  70061. +struct dwc_tasklet {
  70062. + struct task t;
  70063. + dwc_tasklet_callback_t cb;
  70064. + void *data;
  70065. +};
  70066. +
  70067. +static void tasklet_callback(void *data, int pending) // what to do with pending ???
  70068. +{
  70069. + dwc_tasklet_t *task = (dwc_tasklet_t *)data;
  70070. +
  70071. + task->cb(task->data);
  70072. +}
  70073. +
  70074. +dwc_tasklet_t *DWC_TASK_ALLOC(char *name, dwc_tasklet_callback_t cb, void *data)
  70075. +{
  70076. + dwc_tasklet_t *task = DWC_ALLOC(sizeof(*task));
  70077. +
  70078. + if (task) {
  70079. + task->cb = cb;
  70080. + task->data = data;
  70081. + TASK_INIT(&task->t, 0, tasklet_callback, task);
  70082. + } else {
  70083. + DWC_ERROR("Cannot allocate memory for tasklet");
  70084. + }
  70085. +
  70086. + return task;
  70087. +}
  70088. +
  70089. +void DWC_TASK_FREE(dwc_tasklet_t *task)
  70090. +{
  70091. + taskqueue_drain(taskqueue_fast, &task->t); // ???
  70092. + DWC_FREE(task);
  70093. +}
  70094. +
  70095. +void DWC_TASK_SCHEDULE(dwc_tasklet_t *task)
  70096. +{
  70097. + /* Uses predefined system queue */
  70098. + taskqueue_enqueue_fast(taskqueue_fast, &task->t);
  70099. +}
  70100. +
  70101. +
  70102. +/* workqueues
  70103. + - Runs in process context (can sleep)
  70104. + */
  70105. +typedef struct work_container {
  70106. + dwc_work_callback_t cb;
  70107. + void *data;
  70108. + dwc_workq_t *wq;
  70109. + char *name;
  70110. + int hz;
  70111. +
  70112. +#ifdef DEBUG
  70113. + DWC_CIRCLEQ_ENTRY(work_container) entry;
  70114. +#endif
  70115. + struct task task;
  70116. +} work_container_t;
  70117. +
  70118. +#ifdef DEBUG
  70119. +DWC_CIRCLEQ_HEAD(work_container_queue, work_container);
  70120. +#endif
  70121. +
  70122. +struct dwc_workq {
  70123. + struct taskqueue *taskq;
  70124. + dwc_spinlock_t *lock;
  70125. + dwc_waitq_t *waitq;
  70126. + int pending;
  70127. +
  70128. +#ifdef DEBUG
  70129. + struct work_container_queue entries;
  70130. +#endif
  70131. +};
  70132. +
  70133. +static void do_work(void *data, int pending) // what to do with pending ???
  70134. +{
  70135. + work_container_t *container = (work_container_t *)data;
  70136. + dwc_workq_t *wq = container->wq;
  70137. + dwc_irqflags_t flags;
  70138. +
  70139. + if (container->hz) {
  70140. + pause("dw3wrk", container->hz);
  70141. + }
  70142. +
  70143. + container->cb(container->data);
  70144. + DWC_DEBUG("Work done: %s, container=%p", container->name, container);
  70145. +
  70146. + DWC_SPINLOCK_IRQSAVE(wq->lock, &flags);
  70147. +
  70148. +#ifdef DEBUG
  70149. + DWC_CIRCLEQ_REMOVE(&wq->entries, container, entry);
  70150. +#endif
  70151. + if (container->name)
  70152. + DWC_FREE(container->name);
  70153. + DWC_FREE(container);
  70154. + wq->pending--;
  70155. + DWC_SPINUNLOCK_IRQRESTORE(wq->lock, flags);
  70156. + DWC_WAITQ_TRIGGER(wq->waitq);
  70157. +}
  70158. +
  70159. +static int work_done(void *data)
  70160. +{
  70161. + dwc_workq_t *workq = (dwc_workq_t *)data;
  70162. +
  70163. + return workq->pending == 0;
  70164. +}
  70165. +
  70166. +int DWC_WORKQ_WAIT_WORK_DONE(dwc_workq_t *workq, int timeout)
  70167. +{
  70168. + return DWC_WAITQ_WAIT_TIMEOUT(workq->waitq, work_done, workq, timeout);
  70169. +}
  70170. +
  70171. +dwc_workq_t *DWC_WORKQ_ALLOC(char *name)
  70172. +{
  70173. + dwc_workq_t *wq = DWC_ALLOC(sizeof(*wq));
  70174. +
  70175. + if (!wq) {
  70176. + DWC_ERROR("Cannot allocate memory for workqueue");
  70177. + return NULL;
  70178. + }
  70179. +
  70180. + wq->taskq = taskqueue_create(name, M_NOWAIT, taskqueue_thread_enqueue, &wq->taskq);
  70181. + if (!wq->taskq) {
  70182. + DWC_ERROR("Cannot allocate memory for taskqueue");
  70183. + goto no_taskq;
  70184. + }
  70185. +
  70186. + wq->pending = 0;
  70187. +
  70188. + wq->lock = DWC_SPINLOCK_ALLOC();
  70189. + if (!wq->lock) {
  70190. + DWC_ERROR("Cannot allocate memory for spinlock");
  70191. + goto no_lock;
  70192. + }
  70193. +
  70194. + wq->waitq = DWC_WAITQ_ALLOC();
  70195. + if (!wq->waitq) {
  70196. + DWC_ERROR("Cannot allocate memory for waitqueue");
  70197. + goto no_waitq;
  70198. + }
  70199. +
  70200. + taskqueue_start_threads(&wq->taskq, 1, PWAIT, "%s taskq", "dw3tsk");
  70201. +
  70202. +#ifdef DEBUG
  70203. + DWC_CIRCLEQ_INIT(&wq->entries);
  70204. +#endif
  70205. + return wq;
  70206. +
  70207. + no_waitq:
  70208. + DWC_SPINLOCK_FREE(wq->lock);
  70209. + no_lock:
  70210. + taskqueue_free(wq->taskq);
  70211. + no_taskq:
  70212. + DWC_FREE(wq);
  70213. +
  70214. + return NULL;
  70215. +}
  70216. +
  70217. +void DWC_WORKQ_FREE(dwc_workq_t *wq)
  70218. +{
  70219. +#ifdef DEBUG
  70220. + dwc_irqflags_t flags;
  70221. +
  70222. + DWC_SPINLOCK_IRQSAVE(wq->lock, &flags);
  70223. +
  70224. + if (wq->pending != 0) {
  70225. + struct work_container *container;
  70226. +
  70227. + DWC_ERROR("Destroying work queue with pending work");
  70228. +
  70229. + DWC_CIRCLEQ_FOREACH(container, &wq->entries, entry) {
  70230. + DWC_ERROR("Work %s still pending", container->name);
  70231. + }
  70232. + }
  70233. +
  70234. + DWC_SPINUNLOCK_IRQRESTORE(wq->lock, flags);
  70235. +#endif
  70236. + DWC_WAITQ_FREE(wq->waitq);
  70237. + DWC_SPINLOCK_FREE(wq->lock);
  70238. + taskqueue_free(wq->taskq);
  70239. + DWC_FREE(wq);
  70240. +}
  70241. +
  70242. +void DWC_WORKQ_SCHEDULE(dwc_workq_t *wq, dwc_work_callback_t cb, void *data,
  70243. + char *format, ...)
  70244. +{
  70245. + dwc_irqflags_t flags;
  70246. + work_container_t *container;
  70247. + static char name[128];
  70248. + va_list args;
  70249. +
  70250. + va_start(args, format);
  70251. + DWC_VSNPRINTF(name, 128, format, args);
  70252. + va_end(args);
  70253. +
  70254. + DWC_SPINLOCK_IRQSAVE(wq->lock, &flags);
  70255. + wq->pending++;
  70256. + DWC_SPINUNLOCK_IRQRESTORE(wq->lock, flags);
  70257. + DWC_WAITQ_TRIGGER(wq->waitq);
  70258. +
  70259. + container = DWC_ALLOC_ATOMIC(sizeof(*container));
  70260. + if (!container) {
  70261. + DWC_ERROR("Cannot allocate memory for container");
  70262. + return;
  70263. + }
  70264. +
  70265. + container->name = DWC_STRDUP(name);
  70266. + if (!container->name) {
  70267. + DWC_ERROR("Cannot allocate memory for container->name");
  70268. + DWC_FREE(container);
  70269. + return;
  70270. + }
  70271. +
  70272. + container->cb = cb;
  70273. + container->data = data;
  70274. + container->wq = wq;
  70275. + container->hz = 0;
  70276. +
  70277. + DWC_DEBUG("Queueing work: %s, container=%p", container->name, container);
  70278. +
  70279. + TASK_INIT(&container->task, 0, do_work, container);
  70280. +
  70281. +#ifdef DEBUG
  70282. + DWC_CIRCLEQ_INSERT_TAIL(&wq->entries, container, entry);
  70283. +#endif
  70284. + taskqueue_enqueue_fast(wq->taskq, &container->task);
  70285. +}
  70286. +
  70287. +void DWC_WORKQ_SCHEDULE_DELAYED(dwc_workq_t *wq, dwc_work_callback_t cb,
  70288. + void *data, uint32_t time, char *format, ...)
  70289. +{
  70290. + dwc_irqflags_t flags;
  70291. + work_container_t *container;
  70292. + static char name[128];
  70293. + struct timeval tv;
  70294. + va_list args;
  70295. +
  70296. + va_start(args, format);
  70297. + DWC_VSNPRINTF(name, 128, format, args);
  70298. + va_end(args);
  70299. +
  70300. + DWC_SPINLOCK_IRQSAVE(wq->lock, &flags);
  70301. + wq->pending++;
  70302. + DWC_SPINUNLOCK_IRQRESTORE(wq->lock, flags);
  70303. + DWC_WAITQ_TRIGGER(wq->waitq);
  70304. +
  70305. + container = DWC_ALLOC_ATOMIC(sizeof(*container));
  70306. + if (!container) {
  70307. + DWC_ERROR("Cannot allocate memory for container");
  70308. + return;
  70309. + }
  70310. +
  70311. + container->name = DWC_STRDUP(name);
  70312. + if (!container->name) {
  70313. + DWC_ERROR("Cannot allocate memory for container->name");
  70314. + DWC_FREE(container);
  70315. + return;
  70316. + }
  70317. +
  70318. + container->cb = cb;
  70319. + container->data = data;
  70320. + container->wq = wq;
  70321. +
  70322. + tv.tv_sec = time / 1000;
  70323. + tv.tv_usec = (time - tv.tv_sec * 1000) * 1000;
  70324. + container->hz = tvtohz(&tv);
  70325. +
  70326. + DWC_DEBUG("Queueing work: %s, container=%p", container->name, container);
  70327. +
  70328. + TASK_INIT(&container->task, 0, do_work, container);
  70329. +
  70330. +#ifdef DEBUG
  70331. + DWC_CIRCLEQ_INSERT_TAIL(&wq->entries, container, entry);
  70332. +#endif
  70333. + taskqueue_enqueue_fast(wq->taskq, &container->task);
  70334. +}
  70335. +
  70336. +int DWC_WORKQ_PENDING(dwc_workq_t *wq)
  70337. +{
  70338. + return wq->pending;
  70339. +}
  70340. diff -Nur linux-3.18.14/drivers/usb/host/dwc_common_port/dwc_common_linux.c linux-rpi/drivers/usb/host/dwc_common_port/dwc_common_linux.c
  70341. --- linux-3.18.14/drivers/usb/host/dwc_common_port/dwc_common_linux.c 1969-12-31 18:00:00.000000000 -0600
  70342. +++ linux-rpi/drivers/usb/host/dwc_common_port/dwc_common_linux.c 2015-05-31 14:46:12.889660961 -0500
  70343. @@ -0,0 +1,1434 @@
  70344. +#include <linux/kernel.h>
  70345. +#include <linux/init.h>
  70346. +#include <linux/module.h>
  70347. +#include <linux/kthread.h>
  70348. +
  70349. +#ifdef DWC_CCLIB
  70350. +# include "dwc_cc.h"
  70351. +#endif
  70352. +
  70353. +#ifdef DWC_CRYPTOLIB
  70354. +# include "dwc_modpow.h"
  70355. +# include "dwc_dh.h"
  70356. +# include "dwc_crypto.h"
  70357. +#endif
  70358. +
  70359. +#ifdef DWC_NOTIFYLIB
  70360. +# include "dwc_notifier.h"
  70361. +#endif
  70362. +
  70363. +/* OS-Level Implementations */
  70364. +
  70365. +/* This is the Linux kernel implementation of the DWC platform library. */
  70366. +#include <linux/moduleparam.h>
  70367. +#include <linux/ctype.h>
  70368. +#include <linux/crypto.h>
  70369. +#include <linux/delay.h>
  70370. +#include <linux/device.h>
  70371. +#include <linux/dma-mapping.h>
  70372. +#include <linux/cdev.h>
  70373. +#include <linux/errno.h>
  70374. +#include <linux/interrupt.h>
  70375. +#include <linux/jiffies.h>
  70376. +#include <linux/list.h>
  70377. +#include <linux/pci.h>
  70378. +#include <linux/random.h>
  70379. +#include <linux/scatterlist.h>
  70380. +#include <linux/slab.h>
  70381. +#include <linux/stat.h>
  70382. +#include <linux/string.h>
  70383. +#include <linux/timer.h>
  70384. +#include <linux/usb.h>
  70385. +
  70386. +#include <linux/version.h>
  70387. +
  70388. +#if LINUX_VERSION_CODE >= KERNEL_VERSION(2,6,24)
  70389. +# include <linux/usb/gadget.h>
  70390. +#else
  70391. +# include <linux/usb_gadget.h>
  70392. +#endif
  70393. +
  70394. +#include <asm/io.h>
  70395. +#include <asm/page.h>
  70396. +#include <asm/uaccess.h>
  70397. +#include <asm/unaligned.h>
  70398. +
  70399. +#include "dwc_os.h"
  70400. +#include "dwc_list.h"
  70401. +
  70402. +
  70403. +/* MISC */
  70404. +
  70405. +void *DWC_MEMSET(void *dest, uint8_t byte, uint32_t size)
  70406. +{
  70407. + return memset(dest, byte, size);
  70408. +}
  70409. +
  70410. +void *DWC_MEMCPY(void *dest, void const *src, uint32_t size)
  70411. +{
  70412. + return memcpy(dest, src, size);
  70413. +}
  70414. +
  70415. +void *DWC_MEMMOVE(void *dest, void *src, uint32_t size)
  70416. +{
  70417. + return memmove(dest, src, size);
  70418. +}
  70419. +
  70420. +int DWC_MEMCMP(void *m1, void *m2, uint32_t size)
  70421. +{
  70422. + return memcmp(m1, m2, size);
  70423. +}
  70424. +
  70425. +int DWC_STRNCMP(void *s1, void *s2, uint32_t size)
  70426. +{
  70427. + return strncmp(s1, s2, size);
  70428. +}
  70429. +
  70430. +int DWC_STRCMP(void *s1, void *s2)
  70431. +{
  70432. + return strcmp(s1, s2);
  70433. +}
  70434. +
  70435. +int DWC_STRLEN(char const *str)
  70436. +{
  70437. + return strlen(str);
  70438. +}
  70439. +
  70440. +char *DWC_STRCPY(char *to, char const *from)
  70441. +{
  70442. + return strcpy(to, from);
  70443. +}
  70444. +
  70445. +char *DWC_STRDUP(char const *str)
  70446. +{
  70447. + int len = DWC_STRLEN(str) + 1;
  70448. + char *new = DWC_ALLOC_ATOMIC(len);
  70449. +
  70450. + if (!new) {
  70451. + return NULL;
  70452. + }
  70453. +
  70454. + DWC_MEMCPY(new, str, len);
  70455. + return new;
  70456. +}
  70457. +
  70458. +int DWC_ATOI(const char *str, int32_t *value)
  70459. +{
  70460. + char *end = NULL;
  70461. +
  70462. + *value = simple_strtol(str, &end, 0);
  70463. + if (*end == '\0') {
  70464. + return 0;
  70465. + }
  70466. +
  70467. + return -1;
  70468. +}
  70469. +
  70470. +int DWC_ATOUI(const char *str, uint32_t *value)
  70471. +{
  70472. + char *end = NULL;
  70473. +
  70474. + *value = simple_strtoul(str, &end, 0);
  70475. + if (*end == '\0') {
  70476. + return 0;
  70477. + }
  70478. +
  70479. + return -1;
  70480. +}
  70481. +
  70482. +
  70483. +#ifdef DWC_UTFLIB
  70484. +/* From usbstring.c */
  70485. +
  70486. +int DWC_UTF8_TO_UTF16LE(uint8_t const *s, uint16_t *cp, unsigned len)
  70487. +{
  70488. + int count = 0;
  70489. + u8 c;
  70490. + u16 uchar;
  70491. +
  70492. + /* this insists on correct encodings, though not minimal ones.
  70493. + * BUT it currently rejects legit 4-byte UTF-8 code points,
  70494. + * which need surrogate pairs. (Unicode 3.1 can use them.)
  70495. + */
  70496. + while (len != 0 && (c = (u8) *s++) != 0) {
  70497. + if (unlikely(c & 0x80)) {
  70498. + // 2-byte sequence:
  70499. + // 00000yyyyyxxxxxx = 110yyyyy 10xxxxxx
  70500. + if ((c & 0xe0) == 0xc0) {
  70501. + uchar = (c & 0x1f) << 6;
  70502. +
  70503. + c = (u8) *s++;
  70504. + if ((c & 0xc0) != 0xc0)
  70505. + goto fail;
  70506. + c &= 0x3f;
  70507. + uchar |= c;
  70508. +
  70509. + // 3-byte sequence (most CJKV characters):
  70510. + // zzzzyyyyyyxxxxxx = 1110zzzz 10yyyyyy 10xxxxxx
  70511. + } else if ((c & 0xf0) == 0xe0) {
  70512. + uchar = (c & 0x0f) << 12;
  70513. +
  70514. + c = (u8) *s++;
  70515. + if ((c & 0xc0) != 0xc0)
  70516. + goto fail;
  70517. + c &= 0x3f;
  70518. + uchar |= c << 6;
  70519. +
  70520. + c = (u8) *s++;
  70521. + if ((c & 0xc0) != 0xc0)
  70522. + goto fail;
  70523. + c &= 0x3f;
  70524. + uchar |= c;
  70525. +
  70526. + /* no bogus surrogates */
  70527. + if (0xd800 <= uchar && uchar <= 0xdfff)
  70528. + goto fail;
  70529. +
  70530. + // 4-byte sequence (surrogate pairs, currently rare):
  70531. + // 11101110wwwwzzzzyy + 110111yyyyxxxxxx
  70532. + // = 11110uuu 10uuzzzz 10yyyyyy 10xxxxxx
  70533. + // (uuuuu = wwww + 1)
  70534. + // FIXME accept the surrogate code points (only)
  70535. + } else
  70536. + goto fail;
  70537. + } else
  70538. + uchar = c;
  70539. + put_unaligned (cpu_to_le16 (uchar), cp++);
  70540. + count++;
  70541. + len--;
  70542. + }
  70543. + return count;
  70544. +fail:
  70545. + return -1;
  70546. +}
  70547. +#endif /* DWC_UTFLIB */
  70548. +
  70549. +
  70550. +/* dwc_debug.h */
  70551. +
  70552. +dwc_bool_t DWC_IN_IRQ(void)
  70553. +{
  70554. + return in_irq();
  70555. +}
  70556. +
  70557. +dwc_bool_t DWC_IN_BH(void)
  70558. +{
  70559. + return in_softirq();
  70560. +}
  70561. +
  70562. +void DWC_VPRINTF(char *format, va_list args)
  70563. +{
  70564. + vprintk(format, args);
  70565. +}
  70566. +
  70567. +int DWC_VSNPRINTF(char *str, int size, char *format, va_list args)
  70568. +{
  70569. + return vsnprintf(str, size, format, args);
  70570. +}
  70571. +
  70572. +void DWC_PRINTF(char *format, ...)
  70573. +{
  70574. + va_list args;
  70575. +
  70576. + va_start(args, format);
  70577. + DWC_VPRINTF(format, args);
  70578. + va_end(args);
  70579. +}
  70580. +
  70581. +int DWC_SPRINTF(char *buffer, char *format, ...)
  70582. +{
  70583. + int retval;
  70584. + va_list args;
  70585. +
  70586. + va_start(args, format);
  70587. + retval = vsprintf(buffer, format, args);
  70588. + va_end(args);
  70589. + return retval;
  70590. +}
  70591. +
  70592. +int DWC_SNPRINTF(char *buffer, int size, char *format, ...)
  70593. +{
  70594. + int retval;
  70595. + va_list args;
  70596. +
  70597. + va_start(args, format);
  70598. + retval = vsnprintf(buffer, size, format, args);
  70599. + va_end(args);
  70600. + return retval;
  70601. +}
  70602. +
  70603. +void __DWC_WARN(char *format, ...)
  70604. +{
  70605. + va_list args;
  70606. +
  70607. + va_start(args, format);
  70608. + DWC_PRINTF(KERN_WARNING);
  70609. + DWC_VPRINTF(format, args);
  70610. + va_end(args);
  70611. +}
  70612. +
  70613. +void __DWC_ERROR(char *format, ...)
  70614. +{
  70615. + va_list args;
  70616. +
  70617. + va_start(args, format);
  70618. + DWC_PRINTF(KERN_ERR);
  70619. + DWC_VPRINTF(format, args);
  70620. + va_end(args);
  70621. +}
  70622. +
  70623. +void DWC_EXCEPTION(char *format, ...)
  70624. +{
  70625. + va_list args;
  70626. +
  70627. + va_start(args, format);
  70628. + DWC_PRINTF(KERN_ERR);
  70629. + DWC_VPRINTF(format, args);
  70630. + va_end(args);
  70631. + BUG_ON(1);
  70632. +}
  70633. +
  70634. +#ifdef DEBUG
  70635. +void __DWC_DEBUG(char *format, ...)
  70636. +{
  70637. + va_list args;
  70638. +
  70639. + va_start(args, format);
  70640. + DWC_PRINTF(KERN_DEBUG);
  70641. + DWC_VPRINTF(format, args);
  70642. + va_end(args);
  70643. +}
  70644. +#endif
  70645. +
  70646. +
  70647. +/* dwc_mem.h */
  70648. +
  70649. +#if 0
  70650. +dwc_pool_t *DWC_DMA_POOL_CREATE(uint32_t size,
  70651. + uint32_t align,
  70652. + uint32_t alloc)
  70653. +{
  70654. + struct dma_pool *pool = dma_pool_create("Pool", NULL,
  70655. + size, align, alloc);
  70656. + return (dwc_pool_t *)pool;
  70657. +}
  70658. +
  70659. +void DWC_DMA_POOL_DESTROY(dwc_pool_t *pool)
  70660. +{
  70661. + dma_pool_destroy((struct dma_pool *)pool);
  70662. +}
  70663. +
  70664. +void *DWC_DMA_POOL_ALLOC(dwc_pool_t *pool, uint64_t *dma_addr)
  70665. +{
  70666. + return dma_pool_alloc((struct dma_pool *)pool, GFP_KERNEL, dma_addr);
  70667. +}
  70668. +
  70669. +void *DWC_DMA_POOL_ZALLOC(dwc_pool_t *pool, uint64_t *dma_addr)
  70670. +{
  70671. + void *vaddr = DWC_DMA_POOL_ALLOC(pool, dma_addr);
  70672. + memset(..);
  70673. +}
  70674. +
  70675. +void DWC_DMA_POOL_FREE(dwc_pool_t *pool, void *vaddr, void *daddr)
  70676. +{
  70677. + dma_pool_free(pool, vaddr, daddr);
  70678. +}
  70679. +#endif
  70680. +
  70681. +void *__DWC_DMA_ALLOC(void *dma_ctx, uint32_t size, dwc_dma_t *dma_addr)
  70682. +{
  70683. +#ifdef xxCOSIM /* Only works for 32-bit cosim */
  70684. + void *buf = dma_alloc_coherent(dma_ctx, (size_t)size, dma_addr, GFP_KERNEL);
  70685. +#else
  70686. + void *buf = dma_alloc_coherent(dma_ctx, (size_t)size, dma_addr, GFP_KERNEL | GFP_DMA32);
  70687. +#endif
  70688. + if (!buf) {
  70689. + return NULL;
  70690. + }
  70691. +
  70692. + memset(buf, 0, (size_t)size);
  70693. + return buf;
  70694. +}
  70695. +
  70696. +void *__DWC_DMA_ALLOC_ATOMIC(void *dma_ctx, uint32_t size, dwc_dma_t *dma_addr)
  70697. +{
  70698. + void *buf = dma_alloc_coherent(NULL, (size_t)size, dma_addr, GFP_ATOMIC);
  70699. + if (!buf) {
  70700. + return NULL;
  70701. + }
  70702. + memset(buf, 0, (size_t)size);
  70703. + return buf;
  70704. +}
  70705. +
  70706. +void __DWC_DMA_FREE(void *dma_ctx, uint32_t size, void *virt_addr, dwc_dma_t dma_addr)
  70707. +{
  70708. + dma_free_coherent(dma_ctx, size, virt_addr, dma_addr);
  70709. +}
  70710. +
  70711. +void *__DWC_ALLOC(void *mem_ctx, uint32_t size)
  70712. +{
  70713. + return kzalloc(size, GFP_KERNEL);
  70714. +}
  70715. +
  70716. +void *__DWC_ALLOC_ATOMIC(void *mem_ctx, uint32_t size)
  70717. +{
  70718. + return kzalloc(size, GFP_ATOMIC);
  70719. +}
  70720. +
  70721. +void __DWC_FREE(void *mem_ctx, void *addr)
  70722. +{
  70723. + kfree(addr);
  70724. +}
  70725. +
  70726. +
  70727. +#ifdef DWC_CRYPTOLIB
  70728. +/* dwc_crypto.h */
  70729. +
  70730. +void DWC_RANDOM_BYTES(uint8_t *buffer, uint32_t length)
  70731. +{
  70732. + get_random_bytes(buffer, length);
  70733. +}
  70734. +
  70735. +int DWC_AES_CBC(uint8_t *message, uint32_t messagelen, uint8_t *key, uint32_t keylen, uint8_t iv[16], uint8_t *out)
  70736. +{
  70737. + struct crypto_blkcipher *tfm;
  70738. + struct blkcipher_desc desc;
  70739. + struct scatterlist sgd;
  70740. + struct scatterlist sgs;
  70741. +
  70742. + tfm = crypto_alloc_blkcipher("cbc(aes)", 0, CRYPTO_ALG_ASYNC);
  70743. + if (tfm == NULL) {
  70744. + printk("failed to load transform for aes CBC\n");
  70745. + return -1;
  70746. + }
  70747. +
  70748. + crypto_blkcipher_setkey(tfm, key, keylen);
  70749. + crypto_blkcipher_set_iv(tfm, iv, 16);
  70750. +
  70751. + sg_init_one(&sgd, out, messagelen);
  70752. + sg_init_one(&sgs, message, messagelen);
  70753. +
  70754. + desc.tfm = tfm;
  70755. + desc.flags = 0;
  70756. +
  70757. + if (crypto_blkcipher_encrypt(&desc, &sgd, &sgs, messagelen)) {
  70758. + crypto_free_blkcipher(tfm);
  70759. + DWC_ERROR("AES CBC encryption failed");
  70760. + return -1;
  70761. + }
  70762. +
  70763. + crypto_free_blkcipher(tfm);
  70764. + return 0;
  70765. +}
  70766. +
  70767. +int DWC_SHA256(uint8_t *message, uint32_t len, uint8_t *out)
  70768. +{
  70769. + struct crypto_hash *tfm;
  70770. + struct hash_desc desc;
  70771. + struct scatterlist sg;
  70772. +
  70773. + tfm = crypto_alloc_hash("sha256", 0, CRYPTO_ALG_ASYNC);
  70774. + if (IS_ERR(tfm)) {
  70775. + DWC_ERROR("Failed to load transform for sha256: %ld\n", PTR_ERR(tfm));
  70776. + return 0;
  70777. + }
  70778. + desc.tfm = tfm;
  70779. + desc.flags = 0;
  70780. +
  70781. + sg_init_one(&sg, message, len);
  70782. + crypto_hash_digest(&desc, &sg, len, out);
  70783. + crypto_free_hash(tfm);
  70784. +
  70785. + return 1;
  70786. +}
  70787. +
  70788. +int DWC_HMAC_SHA256(uint8_t *message, uint32_t messagelen,
  70789. + uint8_t *key, uint32_t keylen, uint8_t *out)
  70790. +{
  70791. + struct crypto_hash *tfm;
  70792. + struct hash_desc desc;
  70793. + struct scatterlist sg;
  70794. +
  70795. + tfm = crypto_alloc_hash("hmac(sha256)", 0, CRYPTO_ALG_ASYNC);
  70796. + if (IS_ERR(tfm)) {
  70797. + DWC_ERROR("Failed to load transform for hmac(sha256): %ld\n", PTR_ERR(tfm));
  70798. + return 0;
  70799. + }
  70800. + desc.tfm = tfm;
  70801. + desc.flags = 0;
  70802. +
  70803. + sg_init_one(&sg, message, messagelen);
  70804. + crypto_hash_setkey(tfm, key, keylen);
  70805. + crypto_hash_digest(&desc, &sg, messagelen, out);
  70806. + crypto_free_hash(tfm);
  70807. +
  70808. + return 1;
  70809. +}
  70810. +#endif /* DWC_CRYPTOLIB */
  70811. +
  70812. +
  70813. +/* Byte Ordering Conversions */
  70814. +
  70815. +uint32_t DWC_CPU_TO_LE32(uint32_t *p)
  70816. +{
  70817. +#ifdef __LITTLE_ENDIAN
  70818. + return *p;
  70819. +#else
  70820. + uint8_t *u_p = (uint8_t *)p;
  70821. +
  70822. + return (u_p[3] | (u_p[2] << 8) | (u_p[1] << 16) | (u_p[0] << 24));
  70823. +#endif
  70824. +}
  70825. +
  70826. +uint32_t DWC_CPU_TO_BE32(uint32_t *p)
  70827. +{
  70828. +#ifdef __BIG_ENDIAN
  70829. + return *p;
  70830. +#else
  70831. + uint8_t *u_p = (uint8_t *)p;
  70832. +
  70833. + return (u_p[3] | (u_p[2] << 8) | (u_p[1] << 16) | (u_p[0] << 24));
  70834. +#endif
  70835. +}
  70836. +
  70837. +uint32_t DWC_LE32_TO_CPU(uint32_t *p)
  70838. +{
  70839. +#ifdef __LITTLE_ENDIAN
  70840. + return *p;
  70841. +#else
  70842. + uint8_t *u_p = (uint8_t *)p;
  70843. +
  70844. + return (u_p[3] | (u_p[2] << 8) | (u_p[1] << 16) | (u_p[0] << 24));
  70845. +#endif
  70846. +}
  70847. +
  70848. +uint32_t DWC_BE32_TO_CPU(uint32_t *p)
  70849. +{
  70850. +#ifdef __BIG_ENDIAN
  70851. + return *p;
  70852. +#else
  70853. + uint8_t *u_p = (uint8_t *)p;
  70854. +
  70855. + return (u_p[3] | (u_p[2] << 8) | (u_p[1] << 16) | (u_p[0] << 24));
  70856. +#endif
  70857. +}
  70858. +
  70859. +uint16_t DWC_CPU_TO_LE16(uint16_t *p)
  70860. +{
  70861. +#ifdef __LITTLE_ENDIAN
  70862. + return *p;
  70863. +#else
  70864. + uint8_t *u_p = (uint8_t *)p;
  70865. + return (u_p[1] | (u_p[0] << 8));
  70866. +#endif
  70867. +}
  70868. +
  70869. +uint16_t DWC_CPU_TO_BE16(uint16_t *p)
  70870. +{
  70871. +#ifdef __BIG_ENDIAN
  70872. + return *p;
  70873. +#else
  70874. + uint8_t *u_p = (uint8_t *)p;
  70875. + return (u_p[1] | (u_p[0] << 8));
  70876. +#endif
  70877. +}
  70878. +
  70879. +uint16_t DWC_LE16_TO_CPU(uint16_t *p)
  70880. +{
  70881. +#ifdef __LITTLE_ENDIAN
  70882. + return *p;
  70883. +#else
  70884. + uint8_t *u_p = (uint8_t *)p;
  70885. + return (u_p[1] | (u_p[0] << 8));
  70886. +#endif
  70887. +}
  70888. +
  70889. +uint16_t DWC_BE16_TO_CPU(uint16_t *p)
  70890. +{
  70891. +#ifdef __BIG_ENDIAN
  70892. + return *p;
  70893. +#else
  70894. + uint8_t *u_p = (uint8_t *)p;
  70895. + return (u_p[1] | (u_p[0] << 8));
  70896. +#endif
  70897. +}
  70898. +
  70899. +
  70900. +/* Registers */
  70901. +
  70902. +uint32_t DWC_READ_REG32(uint32_t volatile *reg)
  70903. +{
  70904. + return readl(reg);
  70905. +}
  70906. +
  70907. +#if 0
  70908. +uint64_t DWC_READ_REG64(uint64_t volatile *reg)
  70909. +{
  70910. +}
  70911. +#endif
  70912. +
  70913. +void DWC_WRITE_REG32(uint32_t volatile *reg, uint32_t value)
  70914. +{
  70915. + writel(value, reg);
  70916. +}
  70917. +
  70918. +#if 0
  70919. +void DWC_WRITE_REG64(uint64_t volatile *reg, uint64_t value)
  70920. +{
  70921. +}
  70922. +#endif
  70923. +
  70924. +void DWC_MODIFY_REG32(uint32_t volatile *reg, uint32_t clear_mask, uint32_t set_mask)
  70925. +{
  70926. + writel((readl(reg) & ~clear_mask) | set_mask, reg);
  70927. +}
  70928. +
  70929. +#if 0
  70930. +void DWC_MODIFY_REG64(uint64_t volatile *reg, uint64_t clear_mask, uint64_t set_mask)
  70931. +{
  70932. +}
  70933. +#endif
  70934. +
  70935. +
  70936. +/* Locking */
  70937. +
  70938. +dwc_spinlock_t *DWC_SPINLOCK_ALLOC(void)
  70939. +{
  70940. + spinlock_t *sl = (spinlock_t *)1;
  70941. +
  70942. +#if defined(CONFIG_PREEMPT) || defined(CONFIG_SMP)
  70943. + sl = DWC_ALLOC(sizeof(*sl));
  70944. + if (!sl) {
  70945. + DWC_ERROR("Cannot allocate memory for spinlock\n");
  70946. + return NULL;
  70947. + }
  70948. +
  70949. + spin_lock_init(sl);
  70950. +#endif
  70951. + return (dwc_spinlock_t *)sl;
  70952. +}
  70953. +
  70954. +void DWC_SPINLOCK_FREE(dwc_spinlock_t *lock)
  70955. +{
  70956. +#if defined(CONFIG_PREEMPT) || defined(CONFIG_SMP)
  70957. + DWC_FREE(lock);
  70958. +#endif
  70959. +}
  70960. +
  70961. +void DWC_SPINLOCK(dwc_spinlock_t *lock)
  70962. +{
  70963. +#if defined(CONFIG_PREEMPT) || defined(CONFIG_SMP)
  70964. + spin_lock((spinlock_t *)lock);
  70965. +#endif
  70966. +}
  70967. +
  70968. +void DWC_SPINUNLOCK(dwc_spinlock_t *lock)
  70969. +{
  70970. +#if defined(CONFIG_PREEMPT) || defined(CONFIG_SMP)
  70971. + spin_unlock((spinlock_t *)lock);
  70972. +#endif
  70973. +}
  70974. +
  70975. +void DWC_SPINLOCK_IRQSAVE(dwc_spinlock_t *lock, dwc_irqflags_t *flags)
  70976. +{
  70977. + dwc_irqflags_t f;
  70978. +
  70979. +#if defined(CONFIG_PREEMPT) || defined(CONFIG_SMP)
  70980. + spin_lock_irqsave((spinlock_t *)lock, f);
  70981. +#else
  70982. + local_irq_save(f);
  70983. +#endif
  70984. + *flags = f;
  70985. +}
  70986. +
  70987. +void DWC_SPINUNLOCK_IRQRESTORE(dwc_spinlock_t *lock, dwc_irqflags_t flags)
  70988. +{
  70989. +#if defined(CONFIG_PREEMPT) || defined(CONFIG_SMP)
  70990. + spin_unlock_irqrestore((spinlock_t *)lock, flags);
  70991. +#else
  70992. + local_irq_restore(flags);
  70993. +#endif
  70994. +}
  70995. +
  70996. +dwc_mutex_t *DWC_MUTEX_ALLOC(void)
  70997. +{
  70998. + struct mutex *m;
  70999. + dwc_mutex_t *mutex = (dwc_mutex_t *)DWC_ALLOC(sizeof(struct mutex));
  71000. +
  71001. + if (!mutex) {
  71002. + DWC_ERROR("Cannot allocate memory for mutex\n");
  71003. + return NULL;
  71004. + }
  71005. +
  71006. + m = (struct mutex *)mutex;
  71007. + mutex_init(m);
  71008. + return mutex;
  71009. +}
  71010. +
  71011. +#if (defined(DWC_LINUX) && defined(CONFIG_DEBUG_MUTEXES))
  71012. +#else
  71013. +void DWC_MUTEX_FREE(dwc_mutex_t *mutex)
  71014. +{
  71015. + mutex_destroy((struct mutex *)mutex);
  71016. + DWC_FREE(mutex);
  71017. +}
  71018. +#endif
  71019. +
  71020. +void DWC_MUTEX_LOCK(dwc_mutex_t *mutex)
  71021. +{
  71022. + struct mutex *m = (struct mutex *)mutex;
  71023. + mutex_lock(m);
  71024. +}
  71025. +
  71026. +int DWC_MUTEX_TRYLOCK(dwc_mutex_t *mutex)
  71027. +{
  71028. + struct mutex *m = (struct mutex *)mutex;
  71029. + return mutex_trylock(m);
  71030. +}
  71031. +
  71032. +void DWC_MUTEX_UNLOCK(dwc_mutex_t *mutex)
  71033. +{
  71034. + struct mutex *m = (struct mutex *)mutex;
  71035. + mutex_unlock(m);
  71036. +}
  71037. +
  71038. +
  71039. +/* Timing */
  71040. +
  71041. +void DWC_UDELAY(uint32_t usecs)
  71042. +{
  71043. + udelay(usecs);
  71044. +}
  71045. +
  71046. +void DWC_MDELAY(uint32_t msecs)
  71047. +{
  71048. + mdelay(msecs);
  71049. +}
  71050. +
  71051. +void DWC_MSLEEP(uint32_t msecs)
  71052. +{
  71053. + msleep(msecs);
  71054. +}
  71055. +
  71056. +uint32_t DWC_TIME(void)
  71057. +{
  71058. + return jiffies_to_msecs(jiffies);
  71059. +}
  71060. +
  71061. +
  71062. +/* Timers */
  71063. +
  71064. +struct dwc_timer {
  71065. + struct timer_list *t;
  71066. + char *name;
  71067. + dwc_timer_callback_t cb;
  71068. + void *data;
  71069. + uint8_t scheduled;
  71070. + dwc_spinlock_t *lock;
  71071. +};
  71072. +
  71073. +static void timer_callback(unsigned long data)
  71074. +{
  71075. + dwc_timer_t *timer = (dwc_timer_t *)data;
  71076. + dwc_irqflags_t flags;
  71077. +
  71078. + DWC_SPINLOCK_IRQSAVE(timer->lock, &flags);
  71079. + timer->scheduled = 0;
  71080. + DWC_SPINUNLOCK_IRQRESTORE(timer->lock, flags);
  71081. + DWC_DEBUGC("Timer %s callback", timer->name);
  71082. + timer->cb(timer->data);
  71083. +}
  71084. +
  71085. +dwc_timer_t *DWC_TIMER_ALLOC(char *name, dwc_timer_callback_t cb, void *data)
  71086. +{
  71087. + dwc_timer_t *t = DWC_ALLOC(sizeof(*t));
  71088. +
  71089. + if (!t) {
  71090. + DWC_ERROR("Cannot allocate memory for timer");
  71091. + return NULL;
  71092. + }
  71093. +
  71094. + t->t = DWC_ALLOC(sizeof(*t->t));
  71095. + if (!t->t) {
  71096. + DWC_ERROR("Cannot allocate memory for timer->t");
  71097. + goto no_timer;
  71098. + }
  71099. +
  71100. + t->name = DWC_STRDUP(name);
  71101. + if (!t->name) {
  71102. + DWC_ERROR("Cannot allocate memory for timer->name");
  71103. + goto no_name;
  71104. + }
  71105. +
  71106. +#if (defined(DWC_LINUX) && defined(CONFIG_DEBUG_SPINLOCK))
  71107. + DWC_SPINLOCK_ALLOC_LINUX_DEBUG(t->lock);
  71108. +#else
  71109. + t->lock = DWC_SPINLOCK_ALLOC();
  71110. +#endif
  71111. + if (!t->lock) {
  71112. + DWC_ERROR("Cannot allocate memory for lock");
  71113. + goto no_lock;
  71114. + }
  71115. +
  71116. + t->scheduled = 0;
  71117. + t->t->base = &boot_tvec_bases;
  71118. + t->t->expires = jiffies;
  71119. + setup_timer(t->t, timer_callback, (unsigned long)t);
  71120. +
  71121. + t->cb = cb;
  71122. + t->data = data;
  71123. +
  71124. + return t;
  71125. +
  71126. + no_lock:
  71127. + DWC_FREE(t->name);
  71128. + no_name:
  71129. + DWC_FREE(t->t);
  71130. + no_timer:
  71131. + DWC_FREE(t);
  71132. + return NULL;
  71133. +}
  71134. +
  71135. +void DWC_TIMER_FREE(dwc_timer_t *timer)
  71136. +{
  71137. + dwc_irqflags_t flags;
  71138. +
  71139. + DWC_SPINLOCK_IRQSAVE(timer->lock, &flags);
  71140. +
  71141. + if (timer->scheduled) {
  71142. + del_timer(timer->t);
  71143. + timer->scheduled = 0;
  71144. + }
  71145. +
  71146. + DWC_SPINUNLOCK_IRQRESTORE(timer->lock, flags);
  71147. + DWC_SPINLOCK_FREE(timer->lock);
  71148. + DWC_FREE(timer->t);
  71149. + DWC_FREE(timer->name);
  71150. + DWC_FREE(timer);
  71151. +}
  71152. +
  71153. +void DWC_TIMER_SCHEDULE(dwc_timer_t *timer, uint32_t time)
  71154. +{
  71155. + dwc_irqflags_t flags;
  71156. +
  71157. + DWC_SPINLOCK_IRQSAVE(timer->lock, &flags);
  71158. +
  71159. + if (!timer->scheduled) {
  71160. + timer->scheduled = 1;
  71161. + DWC_DEBUGC("Scheduling timer %s to expire in +%d msec", timer->name, time);
  71162. + timer->t->expires = jiffies + msecs_to_jiffies(time);
  71163. + add_timer(timer->t);
  71164. + } else {
  71165. + DWC_DEBUGC("Modifying timer %s to expire in +%d msec", timer->name, time);
  71166. + mod_timer(timer->t, jiffies + msecs_to_jiffies(time));
  71167. + }
  71168. +
  71169. + DWC_SPINUNLOCK_IRQRESTORE(timer->lock, flags);
  71170. +}
  71171. +
  71172. +void DWC_TIMER_CANCEL(dwc_timer_t *timer)
  71173. +{
  71174. + del_timer(timer->t);
  71175. +}
  71176. +
  71177. +
  71178. +/* Wait Queues */
  71179. +
  71180. +struct dwc_waitq {
  71181. + wait_queue_head_t queue;
  71182. + int abort;
  71183. +};
  71184. +
  71185. +dwc_waitq_t *DWC_WAITQ_ALLOC(void)
  71186. +{
  71187. + dwc_waitq_t *wq = DWC_ALLOC(sizeof(*wq));
  71188. +
  71189. + if (!wq) {
  71190. + DWC_ERROR("Cannot allocate memory for waitqueue\n");
  71191. + return NULL;
  71192. + }
  71193. +
  71194. + init_waitqueue_head(&wq->queue);
  71195. + wq->abort = 0;
  71196. + return wq;
  71197. +}
  71198. +
  71199. +void DWC_WAITQ_FREE(dwc_waitq_t *wq)
  71200. +{
  71201. + DWC_FREE(wq);
  71202. +}
  71203. +
  71204. +int32_t DWC_WAITQ_WAIT(dwc_waitq_t *wq, dwc_waitq_condition_t cond, void *data)
  71205. +{
  71206. + int result = wait_event_interruptible(wq->queue,
  71207. + cond(data) || wq->abort);
  71208. + if (result == -ERESTARTSYS) {
  71209. + wq->abort = 0;
  71210. + return -DWC_E_RESTART;
  71211. + }
  71212. +
  71213. + if (wq->abort == 1) {
  71214. + wq->abort = 0;
  71215. + return -DWC_E_ABORT;
  71216. + }
  71217. +
  71218. + wq->abort = 0;
  71219. +
  71220. + if (result == 0) {
  71221. + return 0;
  71222. + }
  71223. +
  71224. + return -DWC_E_UNKNOWN;
  71225. +}
  71226. +
  71227. +int32_t DWC_WAITQ_WAIT_TIMEOUT(dwc_waitq_t *wq, dwc_waitq_condition_t cond,
  71228. + void *data, int32_t msecs)
  71229. +{
  71230. + int32_t tmsecs;
  71231. + int result = wait_event_interruptible_timeout(wq->queue,
  71232. + cond(data) || wq->abort,
  71233. + msecs_to_jiffies(msecs));
  71234. + if (result == -ERESTARTSYS) {
  71235. + wq->abort = 0;
  71236. + return -DWC_E_RESTART;
  71237. + }
  71238. +
  71239. + if (wq->abort == 1) {
  71240. + wq->abort = 0;
  71241. + return -DWC_E_ABORT;
  71242. + }
  71243. +
  71244. + wq->abort = 0;
  71245. +
  71246. + if (result > 0) {
  71247. + tmsecs = jiffies_to_msecs(result);
  71248. + if (!tmsecs) {
  71249. + return 1;
  71250. + }
  71251. +
  71252. + return tmsecs;
  71253. + }
  71254. +
  71255. + if (result == 0) {
  71256. + return -DWC_E_TIMEOUT;
  71257. + }
  71258. +
  71259. + return -DWC_E_UNKNOWN;
  71260. +}
  71261. +
  71262. +void DWC_WAITQ_TRIGGER(dwc_waitq_t *wq)
  71263. +{
  71264. + wq->abort = 0;
  71265. + wake_up_interruptible(&wq->queue);
  71266. +}
  71267. +
  71268. +void DWC_WAITQ_ABORT(dwc_waitq_t *wq)
  71269. +{
  71270. + wq->abort = 1;
  71271. + wake_up_interruptible(&wq->queue);
  71272. +}
  71273. +
  71274. +
  71275. +/* Threading */
  71276. +
  71277. +dwc_thread_t *DWC_THREAD_RUN(dwc_thread_function_t func, char *name, void *data)
  71278. +{
  71279. + struct task_struct *thread = kthread_run(func, data, name);
  71280. +
  71281. + if (thread == ERR_PTR(-ENOMEM)) {
  71282. + return NULL;
  71283. + }
  71284. +
  71285. + return (dwc_thread_t *)thread;
  71286. +}
  71287. +
  71288. +int DWC_THREAD_STOP(dwc_thread_t *thread)
  71289. +{
  71290. + return kthread_stop((struct task_struct *)thread);
  71291. +}
  71292. +
  71293. +dwc_bool_t DWC_THREAD_SHOULD_STOP(void)
  71294. +{
  71295. + return kthread_should_stop();
  71296. +}
  71297. +
  71298. +
  71299. +/* tasklets
  71300. + - run in interrupt context (cannot sleep)
  71301. + - each tasklet runs on a single CPU
  71302. + - different tasklets can be running simultaneously on different CPUs
  71303. + */
  71304. +struct dwc_tasklet {
  71305. + struct tasklet_struct t;
  71306. + dwc_tasklet_callback_t cb;
  71307. + void *data;
  71308. +};
  71309. +
  71310. +static void tasklet_callback(unsigned long data)
  71311. +{
  71312. + dwc_tasklet_t *t = (dwc_tasklet_t *)data;
  71313. + t->cb(t->data);
  71314. +}
  71315. +
  71316. +dwc_tasklet_t *DWC_TASK_ALLOC(char *name, dwc_tasklet_callback_t cb, void *data)
  71317. +{
  71318. + dwc_tasklet_t *t = DWC_ALLOC(sizeof(*t));
  71319. +
  71320. + if (t) {
  71321. + t->cb = cb;
  71322. + t->data = data;
  71323. + tasklet_init(&t->t, tasklet_callback, (unsigned long)t);
  71324. + } else {
  71325. + DWC_ERROR("Cannot allocate memory for tasklet\n");
  71326. + }
  71327. +
  71328. + return t;
  71329. +}
  71330. +
  71331. +void DWC_TASK_FREE(dwc_tasklet_t *task)
  71332. +{
  71333. + DWC_FREE(task);
  71334. +}
  71335. +
  71336. +void DWC_TASK_SCHEDULE(dwc_tasklet_t *task)
  71337. +{
  71338. + tasklet_schedule(&task->t);
  71339. +}
  71340. +
  71341. +void DWC_TASK_HI_SCHEDULE(dwc_tasklet_t *task)
  71342. +{
  71343. + tasklet_hi_schedule(&task->t);
  71344. +}
  71345. +
  71346. +
  71347. +/* workqueues
  71348. + - run in process context (can sleep)
  71349. + */
  71350. +typedef struct work_container {
  71351. + dwc_work_callback_t cb;
  71352. + void *data;
  71353. + dwc_workq_t *wq;
  71354. + char *name;
  71355. +
  71356. +#ifdef DEBUG
  71357. + DWC_CIRCLEQ_ENTRY(work_container) entry;
  71358. +#endif
  71359. + struct delayed_work work;
  71360. +} work_container_t;
  71361. +
  71362. +#ifdef DEBUG
  71363. +DWC_CIRCLEQ_HEAD(work_container_queue, work_container);
  71364. +#endif
  71365. +
  71366. +struct dwc_workq {
  71367. + struct workqueue_struct *wq;
  71368. + dwc_spinlock_t *lock;
  71369. + dwc_waitq_t *waitq;
  71370. + int pending;
  71371. +
  71372. +#ifdef DEBUG
  71373. + struct work_container_queue entries;
  71374. +#endif
  71375. +};
  71376. +
  71377. +static void do_work(struct work_struct *work)
  71378. +{
  71379. + dwc_irqflags_t flags;
  71380. + struct delayed_work *dw = container_of(work, struct delayed_work, work);
  71381. + work_container_t *container = container_of(dw, struct work_container, work);
  71382. + dwc_workq_t *wq = container->wq;
  71383. +
  71384. + container->cb(container->data);
  71385. +
  71386. +#ifdef DEBUG
  71387. + DWC_CIRCLEQ_REMOVE(&wq->entries, container, entry);
  71388. +#endif
  71389. + DWC_DEBUGC("Work done: %s, container=%p", container->name, container);
  71390. + if (container->name) {
  71391. + DWC_FREE(container->name);
  71392. + }
  71393. + DWC_FREE(container);
  71394. +
  71395. + DWC_SPINLOCK_IRQSAVE(wq->lock, &flags);
  71396. + wq->pending--;
  71397. + DWC_SPINUNLOCK_IRQRESTORE(wq->lock, flags);
  71398. + DWC_WAITQ_TRIGGER(wq->waitq);
  71399. +}
  71400. +
  71401. +static int work_done(void *data)
  71402. +{
  71403. + dwc_workq_t *workq = (dwc_workq_t *)data;
  71404. + return workq->pending == 0;
  71405. +}
  71406. +
  71407. +int DWC_WORKQ_WAIT_WORK_DONE(dwc_workq_t *workq, int timeout)
  71408. +{
  71409. + return DWC_WAITQ_WAIT_TIMEOUT(workq->waitq, work_done, workq, timeout);
  71410. +}
  71411. +
  71412. +dwc_workq_t *DWC_WORKQ_ALLOC(char *name)
  71413. +{
  71414. + dwc_workq_t *wq = DWC_ALLOC(sizeof(*wq));
  71415. +
  71416. + if (!wq) {
  71417. + return NULL;
  71418. + }
  71419. +
  71420. + wq->wq = create_singlethread_workqueue(name);
  71421. + if (!wq->wq) {
  71422. + goto no_wq;
  71423. + }
  71424. +
  71425. + wq->pending = 0;
  71426. +
  71427. +#if (defined(DWC_LINUX) && defined(CONFIG_DEBUG_SPINLOCK))
  71428. + DWC_SPINLOCK_ALLOC_LINUX_DEBUG(wq->lock);
  71429. +#else
  71430. + wq->lock = DWC_SPINLOCK_ALLOC();
  71431. +#endif
  71432. + if (!wq->lock) {
  71433. + goto no_lock;
  71434. + }
  71435. +
  71436. + wq->waitq = DWC_WAITQ_ALLOC();
  71437. + if (!wq->waitq) {
  71438. + goto no_waitq;
  71439. + }
  71440. +
  71441. +#ifdef DEBUG
  71442. + DWC_CIRCLEQ_INIT(&wq->entries);
  71443. +#endif
  71444. + return wq;
  71445. +
  71446. + no_waitq:
  71447. + DWC_SPINLOCK_FREE(wq->lock);
  71448. + no_lock:
  71449. + destroy_workqueue(wq->wq);
  71450. + no_wq:
  71451. + DWC_FREE(wq);
  71452. +
  71453. + return NULL;
  71454. +}
  71455. +
  71456. +void DWC_WORKQ_FREE(dwc_workq_t *wq)
  71457. +{
  71458. +#ifdef DEBUG
  71459. + if (wq->pending != 0) {
  71460. + struct work_container *wc;
  71461. + DWC_ERROR("Destroying work queue with pending work");
  71462. + DWC_CIRCLEQ_FOREACH(wc, &wq->entries, entry) {
  71463. + DWC_ERROR("Work %s still pending", wc->name);
  71464. + }
  71465. + }
  71466. +#endif
  71467. + destroy_workqueue(wq->wq);
  71468. + DWC_SPINLOCK_FREE(wq->lock);
  71469. + DWC_WAITQ_FREE(wq->waitq);
  71470. + DWC_FREE(wq);
  71471. +}
  71472. +
  71473. +void DWC_WORKQ_SCHEDULE(dwc_workq_t *wq, dwc_work_callback_t cb, void *data,
  71474. + char *format, ...)
  71475. +{
  71476. + dwc_irqflags_t flags;
  71477. + work_container_t *container;
  71478. + static char name[128];
  71479. + va_list args;
  71480. +
  71481. + va_start(args, format);
  71482. + DWC_VSNPRINTF(name, 128, format, args);
  71483. + va_end(args);
  71484. +
  71485. + DWC_SPINLOCK_IRQSAVE(wq->lock, &flags);
  71486. + wq->pending++;
  71487. + DWC_SPINUNLOCK_IRQRESTORE(wq->lock, flags);
  71488. + DWC_WAITQ_TRIGGER(wq->waitq);
  71489. +
  71490. + container = DWC_ALLOC_ATOMIC(sizeof(*container));
  71491. + if (!container) {
  71492. + DWC_ERROR("Cannot allocate memory for container\n");
  71493. + return;
  71494. + }
  71495. +
  71496. + container->name = DWC_STRDUP(name);
  71497. + if (!container->name) {
  71498. + DWC_ERROR("Cannot allocate memory for container->name\n");
  71499. + DWC_FREE(container);
  71500. + return;
  71501. + }
  71502. +
  71503. + container->cb = cb;
  71504. + container->data = data;
  71505. + container->wq = wq;
  71506. + DWC_DEBUGC("Queueing work: %s, container=%p", container->name, container);
  71507. + INIT_WORK(&container->work.work, do_work);
  71508. +
  71509. +#ifdef DEBUG
  71510. + DWC_CIRCLEQ_INSERT_TAIL(&wq->entries, container, entry);
  71511. +#endif
  71512. + queue_work(wq->wq, &container->work.work);
  71513. +}
  71514. +
  71515. +void DWC_WORKQ_SCHEDULE_DELAYED(dwc_workq_t *wq, dwc_work_callback_t cb,
  71516. + void *data, uint32_t time, char *format, ...)
  71517. +{
  71518. + dwc_irqflags_t flags;
  71519. + work_container_t *container;
  71520. + static char name[128];
  71521. + va_list args;
  71522. +
  71523. + va_start(args, format);
  71524. + DWC_VSNPRINTF(name, 128, format, args);
  71525. + va_end(args);
  71526. +
  71527. + DWC_SPINLOCK_IRQSAVE(wq->lock, &flags);
  71528. + wq->pending++;
  71529. + DWC_SPINUNLOCK_IRQRESTORE(wq->lock, flags);
  71530. + DWC_WAITQ_TRIGGER(wq->waitq);
  71531. +
  71532. + container = DWC_ALLOC_ATOMIC(sizeof(*container));
  71533. + if (!container) {
  71534. + DWC_ERROR("Cannot allocate memory for container\n");
  71535. + return;
  71536. + }
  71537. +
  71538. + container->name = DWC_STRDUP(name);
  71539. + if (!container->name) {
  71540. + DWC_ERROR("Cannot allocate memory for container->name\n");
  71541. + DWC_FREE(container);
  71542. + return;
  71543. + }
  71544. +
  71545. + container->cb = cb;
  71546. + container->data = data;
  71547. + container->wq = wq;
  71548. + DWC_DEBUGC("Queueing work: %s, container=%p", container->name, container);
  71549. + INIT_DELAYED_WORK(&container->work, do_work);
  71550. +
  71551. +#ifdef DEBUG
  71552. + DWC_CIRCLEQ_INSERT_TAIL(&wq->entries, container, entry);
  71553. +#endif
  71554. + queue_delayed_work(wq->wq, &container->work, msecs_to_jiffies(time));
  71555. +}
  71556. +
  71557. +int DWC_WORKQ_PENDING(dwc_workq_t *wq)
  71558. +{
  71559. + return wq->pending;
  71560. +}
  71561. +
  71562. +
  71563. +#ifdef DWC_LIBMODULE
  71564. +
  71565. +#ifdef DWC_CCLIB
  71566. +/* CC */
  71567. +EXPORT_SYMBOL(dwc_cc_if_alloc);
  71568. +EXPORT_SYMBOL(dwc_cc_if_free);
  71569. +EXPORT_SYMBOL(dwc_cc_clear);
  71570. +EXPORT_SYMBOL(dwc_cc_add);
  71571. +EXPORT_SYMBOL(dwc_cc_remove);
  71572. +EXPORT_SYMBOL(dwc_cc_change);
  71573. +EXPORT_SYMBOL(dwc_cc_data_for_save);
  71574. +EXPORT_SYMBOL(dwc_cc_restore_from_data);
  71575. +EXPORT_SYMBOL(dwc_cc_match_chid);
  71576. +EXPORT_SYMBOL(dwc_cc_match_cdid);
  71577. +EXPORT_SYMBOL(dwc_cc_ck);
  71578. +EXPORT_SYMBOL(dwc_cc_chid);
  71579. +EXPORT_SYMBOL(dwc_cc_cdid);
  71580. +EXPORT_SYMBOL(dwc_cc_name);
  71581. +#endif /* DWC_CCLIB */
  71582. +
  71583. +#ifdef DWC_CRYPTOLIB
  71584. +# ifndef CONFIG_MACH_IPMATE
  71585. +/* Modpow */
  71586. +EXPORT_SYMBOL(dwc_modpow);
  71587. +
  71588. +/* DH */
  71589. +EXPORT_SYMBOL(dwc_dh_modpow);
  71590. +EXPORT_SYMBOL(dwc_dh_derive_keys);
  71591. +EXPORT_SYMBOL(dwc_dh_pk);
  71592. +# endif /* CONFIG_MACH_IPMATE */
  71593. +
  71594. +/* Crypto */
  71595. +EXPORT_SYMBOL(dwc_wusb_aes_encrypt);
  71596. +EXPORT_SYMBOL(dwc_wusb_cmf);
  71597. +EXPORT_SYMBOL(dwc_wusb_prf);
  71598. +EXPORT_SYMBOL(dwc_wusb_fill_ccm_nonce);
  71599. +EXPORT_SYMBOL(dwc_wusb_gen_nonce);
  71600. +EXPORT_SYMBOL(dwc_wusb_gen_key);
  71601. +EXPORT_SYMBOL(dwc_wusb_gen_mic);
  71602. +#endif /* DWC_CRYPTOLIB */
  71603. +
  71604. +/* Notification */
  71605. +#ifdef DWC_NOTIFYLIB
  71606. +EXPORT_SYMBOL(dwc_alloc_notification_manager);
  71607. +EXPORT_SYMBOL(dwc_free_notification_manager);
  71608. +EXPORT_SYMBOL(dwc_register_notifier);
  71609. +EXPORT_SYMBOL(dwc_unregister_notifier);
  71610. +EXPORT_SYMBOL(dwc_add_observer);
  71611. +EXPORT_SYMBOL(dwc_remove_observer);
  71612. +EXPORT_SYMBOL(dwc_notify);
  71613. +#endif
  71614. +
  71615. +/* Memory Debugging Routines */
  71616. +#ifdef DWC_DEBUG_MEMORY
  71617. +EXPORT_SYMBOL(dwc_alloc_debug);
  71618. +EXPORT_SYMBOL(dwc_alloc_atomic_debug);
  71619. +EXPORT_SYMBOL(dwc_free_debug);
  71620. +EXPORT_SYMBOL(dwc_dma_alloc_debug);
  71621. +EXPORT_SYMBOL(dwc_dma_free_debug);
  71622. +#endif
  71623. +
  71624. +EXPORT_SYMBOL(DWC_MEMSET);
  71625. +EXPORT_SYMBOL(DWC_MEMCPY);
  71626. +EXPORT_SYMBOL(DWC_MEMMOVE);
  71627. +EXPORT_SYMBOL(DWC_MEMCMP);
  71628. +EXPORT_SYMBOL(DWC_STRNCMP);
  71629. +EXPORT_SYMBOL(DWC_STRCMP);
  71630. +EXPORT_SYMBOL(DWC_STRLEN);
  71631. +EXPORT_SYMBOL(DWC_STRCPY);
  71632. +EXPORT_SYMBOL(DWC_STRDUP);
  71633. +EXPORT_SYMBOL(DWC_ATOI);
  71634. +EXPORT_SYMBOL(DWC_ATOUI);
  71635. +
  71636. +#ifdef DWC_UTFLIB
  71637. +EXPORT_SYMBOL(DWC_UTF8_TO_UTF16LE);
  71638. +#endif /* DWC_UTFLIB */
  71639. +
  71640. +EXPORT_SYMBOL(DWC_IN_IRQ);
  71641. +EXPORT_SYMBOL(DWC_IN_BH);
  71642. +EXPORT_SYMBOL(DWC_VPRINTF);
  71643. +EXPORT_SYMBOL(DWC_VSNPRINTF);
  71644. +EXPORT_SYMBOL(DWC_PRINTF);
  71645. +EXPORT_SYMBOL(DWC_SPRINTF);
  71646. +EXPORT_SYMBOL(DWC_SNPRINTF);
  71647. +EXPORT_SYMBOL(__DWC_WARN);
  71648. +EXPORT_SYMBOL(__DWC_ERROR);
  71649. +EXPORT_SYMBOL(DWC_EXCEPTION);
  71650. +
  71651. +#ifdef DEBUG
  71652. +EXPORT_SYMBOL(__DWC_DEBUG);
  71653. +#endif
  71654. +
  71655. +EXPORT_SYMBOL(__DWC_DMA_ALLOC);
  71656. +EXPORT_SYMBOL(__DWC_DMA_ALLOC_ATOMIC);
  71657. +EXPORT_SYMBOL(__DWC_DMA_FREE);
  71658. +EXPORT_SYMBOL(__DWC_ALLOC);
  71659. +EXPORT_SYMBOL(__DWC_ALLOC_ATOMIC);
  71660. +EXPORT_SYMBOL(__DWC_FREE);
  71661. +
  71662. +#ifdef DWC_CRYPTOLIB
  71663. +EXPORT_SYMBOL(DWC_RANDOM_BYTES);
  71664. +EXPORT_SYMBOL(DWC_AES_CBC);
  71665. +EXPORT_SYMBOL(DWC_SHA256);
  71666. +EXPORT_SYMBOL(DWC_HMAC_SHA256);
  71667. +#endif
  71668. +
  71669. +EXPORT_SYMBOL(DWC_CPU_TO_LE32);
  71670. +EXPORT_SYMBOL(DWC_CPU_TO_BE32);
  71671. +EXPORT_SYMBOL(DWC_LE32_TO_CPU);
  71672. +EXPORT_SYMBOL(DWC_BE32_TO_CPU);
  71673. +EXPORT_SYMBOL(DWC_CPU_TO_LE16);
  71674. +EXPORT_SYMBOL(DWC_CPU_TO_BE16);
  71675. +EXPORT_SYMBOL(DWC_LE16_TO_CPU);
  71676. +EXPORT_SYMBOL(DWC_BE16_TO_CPU);
  71677. +EXPORT_SYMBOL(DWC_READ_REG32);
  71678. +EXPORT_SYMBOL(DWC_WRITE_REG32);
  71679. +EXPORT_SYMBOL(DWC_MODIFY_REG32);
  71680. +
  71681. +#if 0
  71682. +EXPORT_SYMBOL(DWC_READ_REG64);
  71683. +EXPORT_SYMBOL(DWC_WRITE_REG64);
  71684. +EXPORT_SYMBOL(DWC_MODIFY_REG64);
  71685. +#endif
  71686. +
  71687. +EXPORT_SYMBOL(DWC_SPINLOCK_ALLOC);
  71688. +EXPORT_SYMBOL(DWC_SPINLOCK_FREE);
  71689. +EXPORT_SYMBOL(DWC_SPINLOCK);
  71690. +EXPORT_SYMBOL(DWC_SPINUNLOCK);
  71691. +EXPORT_SYMBOL(DWC_SPINLOCK_IRQSAVE);
  71692. +EXPORT_SYMBOL(DWC_SPINUNLOCK_IRQRESTORE);
  71693. +EXPORT_SYMBOL(DWC_MUTEX_ALLOC);
  71694. +
  71695. +#if (!defined(DWC_LINUX) || !defined(CONFIG_DEBUG_MUTEXES))
  71696. +EXPORT_SYMBOL(DWC_MUTEX_FREE);
  71697. +#endif
  71698. +
  71699. +EXPORT_SYMBOL(DWC_MUTEX_LOCK);
  71700. +EXPORT_SYMBOL(DWC_MUTEX_TRYLOCK);
  71701. +EXPORT_SYMBOL(DWC_MUTEX_UNLOCK);
  71702. +EXPORT_SYMBOL(DWC_UDELAY);
  71703. +EXPORT_SYMBOL(DWC_MDELAY);
  71704. +EXPORT_SYMBOL(DWC_MSLEEP);
  71705. +EXPORT_SYMBOL(DWC_TIME);
  71706. +EXPORT_SYMBOL(DWC_TIMER_ALLOC);
  71707. +EXPORT_SYMBOL(DWC_TIMER_FREE);
  71708. +EXPORT_SYMBOL(DWC_TIMER_SCHEDULE);
  71709. +EXPORT_SYMBOL(DWC_TIMER_CANCEL);
  71710. +EXPORT_SYMBOL(DWC_WAITQ_ALLOC);
  71711. +EXPORT_SYMBOL(DWC_WAITQ_FREE);
  71712. +EXPORT_SYMBOL(DWC_WAITQ_WAIT);
  71713. +EXPORT_SYMBOL(DWC_WAITQ_WAIT_TIMEOUT);
  71714. +EXPORT_SYMBOL(DWC_WAITQ_TRIGGER);
  71715. +EXPORT_SYMBOL(DWC_WAITQ_ABORT);
  71716. +EXPORT_SYMBOL(DWC_THREAD_RUN);
  71717. +EXPORT_SYMBOL(DWC_THREAD_STOP);
  71718. +EXPORT_SYMBOL(DWC_THREAD_SHOULD_STOP);
  71719. +EXPORT_SYMBOL(DWC_TASK_ALLOC);
  71720. +EXPORT_SYMBOL(DWC_TASK_FREE);
  71721. +EXPORT_SYMBOL(DWC_TASK_SCHEDULE);
  71722. +EXPORT_SYMBOL(DWC_WORKQ_WAIT_WORK_DONE);
  71723. +EXPORT_SYMBOL(DWC_WORKQ_ALLOC);
  71724. +EXPORT_SYMBOL(DWC_WORKQ_FREE);
  71725. +EXPORT_SYMBOL(DWC_WORKQ_SCHEDULE);
  71726. +EXPORT_SYMBOL(DWC_WORKQ_SCHEDULE_DELAYED);
  71727. +EXPORT_SYMBOL(DWC_WORKQ_PENDING);
  71728. +
  71729. +static int dwc_common_port_init_module(void)
  71730. +{
  71731. + int result = 0;
  71732. +
  71733. + printk(KERN_DEBUG "Module dwc_common_port init\n" );
  71734. +
  71735. +#ifdef DWC_DEBUG_MEMORY
  71736. + result = dwc_memory_debug_start(NULL);
  71737. + if (result) {
  71738. + printk(KERN_ERR
  71739. + "dwc_memory_debug_start() failed with error %d\n",
  71740. + result);
  71741. + return result;
  71742. + }
  71743. +#endif
  71744. +
  71745. +#ifdef DWC_NOTIFYLIB
  71746. + result = dwc_alloc_notification_manager(NULL, NULL);
  71747. + if (result) {
  71748. + printk(KERN_ERR
  71749. + "dwc_alloc_notification_manager() failed with error %d\n",
  71750. + result);
  71751. + return result;
  71752. + }
  71753. +#endif
  71754. + return result;
  71755. +}
  71756. +
  71757. +static void dwc_common_port_exit_module(void)
  71758. +{
  71759. + printk(KERN_DEBUG "Module dwc_common_port exit\n" );
  71760. +
  71761. +#ifdef DWC_NOTIFYLIB
  71762. + dwc_free_notification_manager();
  71763. +#endif
  71764. +
  71765. +#ifdef DWC_DEBUG_MEMORY
  71766. + dwc_memory_debug_stop();
  71767. +#endif
  71768. +}
  71769. +
  71770. +module_init(dwc_common_port_init_module);
  71771. +module_exit(dwc_common_port_exit_module);
  71772. +
  71773. +MODULE_DESCRIPTION("DWC Common Library - Portable version");
  71774. +MODULE_AUTHOR("Synopsys Inc.");
  71775. +MODULE_LICENSE ("GPL");
  71776. +
  71777. +#endif /* DWC_LIBMODULE */
  71778. diff -Nur linux-3.18.14/drivers/usb/host/dwc_common_port/dwc_common_nbsd.c linux-rpi/drivers/usb/host/dwc_common_port/dwc_common_nbsd.c
  71779. --- linux-3.18.14/drivers/usb/host/dwc_common_port/dwc_common_nbsd.c 1969-12-31 18:00:00.000000000 -0600
  71780. +++ linux-rpi/drivers/usb/host/dwc_common_port/dwc_common_nbsd.c 2015-05-31 14:46:12.889660961 -0500
  71781. @@ -0,0 +1,1275 @@
  71782. +#include "dwc_os.h"
  71783. +#include "dwc_list.h"
  71784. +
  71785. +#ifdef DWC_CCLIB
  71786. +# include "dwc_cc.h"
  71787. +#endif
  71788. +
  71789. +#ifdef DWC_CRYPTOLIB
  71790. +# include "dwc_modpow.h"
  71791. +# include "dwc_dh.h"
  71792. +# include "dwc_crypto.h"
  71793. +#endif
  71794. +
  71795. +#ifdef DWC_NOTIFYLIB
  71796. +# include "dwc_notifier.h"
  71797. +#endif
  71798. +
  71799. +/* OS-Level Implementations */
  71800. +
  71801. +/* This is the NetBSD 4.0.1 kernel implementation of the DWC platform library. */
  71802. +
  71803. +
  71804. +/* MISC */
  71805. +
  71806. +void *DWC_MEMSET(void *dest, uint8_t byte, uint32_t size)
  71807. +{
  71808. + return memset(dest, byte, size);
  71809. +}
  71810. +
  71811. +void *DWC_MEMCPY(void *dest, void const *src, uint32_t size)
  71812. +{
  71813. + return memcpy(dest, src, size);
  71814. +}
  71815. +
  71816. +void *DWC_MEMMOVE(void *dest, void *src, uint32_t size)
  71817. +{
  71818. + bcopy(src, dest, size);
  71819. + return dest;
  71820. +}
  71821. +
  71822. +int DWC_MEMCMP(void *m1, void *m2, uint32_t size)
  71823. +{
  71824. + return memcmp(m1, m2, size);
  71825. +}
  71826. +
  71827. +int DWC_STRNCMP(void *s1, void *s2, uint32_t size)
  71828. +{
  71829. + return strncmp(s1, s2, size);
  71830. +}
  71831. +
  71832. +int DWC_STRCMP(void *s1, void *s2)
  71833. +{
  71834. + return strcmp(s1, s2);
  71835. +}
  71836. +
  71837. +int DWC_STRLEN(char const *str)
  71838. +{
  71839. + return strlen(str);
  71840. +}
  71841. +
  71842. +char *DWC_STRCPY(char *to, char const *from)
  71843. +{
  71844. + return strcpy(to, from);
  71845. +}
  71846. +
  71847. +char *DWC_STRDUP(char const *str)
  71848. +{
  71849. + int len = DWC_STRLEN(str) + 1;
  71850. + char *new = DWC_ALLOC_ATOMIC(len);
  71851. +
  71852. + if (!new) {
  71853. + return NULL;
  71854. + }
  71855. +
  71856. + DWC_MEMCPY(new, str, len);
  71857. + return new;
  71858. +}
  71859. +
  71860. +int DWC_ATOI(char *str, int32_t *value)
  71861. +{
  71862. + char *end = NULL;
  71863. +
  71864. + /* NetBSD doesn't have 'strtol' in the kernel, but 'strtoul'
  71865. + * should be equivalent on 2's complement machines
  71866. + */
  71867. + *value = strtoul(str, &end, 0);
  71868. + if (*end == '\0') {
  71869. + return 0;
  71870. + }
  71871. +
  71872. + return -1;
  71873. +}
  71874. +
  71875. +int DWC_ATOUI(char *str, uint32_t *value)
  71876. +{
  71877. + char *end = NULL;
  71878. +
  71879. + *value = strtoul(str, &end, 0);
  71880. + if (*end == '\0') {
  71881. + return 0;
  71882. + }
  71883. +
  71884. + return -1;
  71885. +}
  71886. +
  71887. +
  71888. +#ifdef DWC_UTFLIB
  71889. +/* From usbstring.c */
  71890. +
  71891. +int DWC_UTF8_TO_UTF16LE(uint8_t const *s, uint16_t *cp, unsigned len)
  71892. +{
  71893. + int count = 0;
  71894. + u8 c;
  71895. + u16 uchar;
  71896. +
  71897. + /* this insists on correct encodings, though not minimal ones.
  71898. + * BUT it currently rejects legit 4-byte UTF-8 code points,
  71899. + * which need surrogate pairs. (Unicode 3.1 can use them.)
  71900. + */
  71901. + while (len != 0 && (c = (u8) *s++) != 0) {
  71902. + if (unlikely(c & 0x80)) {
  71903. + // 2-byte sequence:
  71904. + // 00000yyyyyxxxxxx = 110yyyyy 10xxxxxx
  71905. + if ((c & 0xe0) == 0xc0) {
  71906. + uchar = (c & 0x1f) << 6;
  71907. +
  71908. + c = (u8) *s++;
  71909. + if ((c & 0xc0) != 0xc0)
  71910. + goto fail;
  71911. + c &= 0x3f;
  71912. + uchar |= c;
  71913. +
  71914. + // 3-byte sequence (most CJKV characters):
  71915. + // zzzzyyyyyyxxxxxx = 1110zzzz 10yyyyyy 10xxxxxx
  71916. + } else if ((c & 0xf0) == 0xe0) {
  71917. + uchar = (c & 0x0f) << 12;
  71918. +
  71919. + c = (u8) *s++;
  71920. + if ((c & 0xc0) != 0xc0)
  71921. + goto fail;
  71922. + c &= 0x3f;
  71923. + uchar |= c << 6;
  71924. +
  71925. + c = (u8) *s++;
  71926. + if ((c & 0xc0) != 0xc0)
  71927. + goto fail;
  71928. + c &= 0x3f;
  71929. + uchar |= c;
  71930. +
  71931. + /* no bogus surrogates */
  71932. + if (0xd800 <= uchar && uchar <= 0xdfff)
  71933. + goto fail;
  71934. +
  71935. + // 4-byte sequence (surrogate pairs, currently rare):
  71936. + // 11101110wwwwzzzzyy + 110111yyyyxxxxxx
  71937. + // = 11110uuu 10uuzzzz 10yyyyyy 10xxxxxx
  71938. + // (uuuuu = wwww + 1)
  71939. + // FIXME accept the surrogate code points (only)
  71940. + } else
  71941. + goto fail;
  71942. + } else
  71943. + uchar = c;
  71944. + put_unaligned (cpu_to_le16 (uchar), cp++);
  71945. + count++;
  71946. + len--;
  71947. + }
  71948. + return count;
  71949. +fail:
  71950. + return -1;
  71951. +}
  71952. +
  71953. +#endif /* DWC_UTFLIB */
  71954. +
  71955. +
  71956. +/* dwc_debug.h */
  71957. +
  71958. +dwc_bool_t DWC_IN_IRQ(void)
  71959. +{
  71960. +// return in_irq();
  71961. + return 0;
  71962. +}
  71963. +
  71964. +dwc_bool_t DWC_IN_BH(void)
  71965. +{
  71966. +// return in_softirq();
  71967. + return 0;
  71968. +}
  71969. +
  71970. +void DWC_VPRINTF(char *format, va_list args)
  71971. +{
  71972. + vprintf(format, args);
  71973. +}
  71974. +
  71975. +int DWC_VSNPRINTF(char *str, int size, char *format, va_list args)
  71976. +{
  71977. + return vsnprintf(str, size, format, args);
  71978. +}
  71979. +
  71980. +void DWC_PRINTF(char *format, ...)
  71981. +{
  71982. + va_list args;
  71983. +
  71984. + va_start(args, format);
  71985. + DWC_VPRINTF(format, args);
  71986. + va_end(args);
  71987. +}
  71988. +
  71989. +int DWC_SPRINTF(char *buffer, char *format, ...)
  71990. +{
  71991. + int retval;
  71992. + va_list args;
  71993. +
  71994. + va_start(args, format);
  71995. + retval = vsprintf(buffer, format, args);
  71996. + va_end(args);
  71997. + return retval;
  71998. +}
  71999. +
  72000. +int DWC_SNPRINTF(char *buffer, int size, char *format, ...)
  72001. +{
  72002. + int retval;
  72003. + va_list args;
  72004. +
  72005. + va_start(args, format);
  72006. + retval = vsnprintf(buffer, size, format, args);
  72007. + va_end(args);
  72008. + return retval;
  72009. +}
  72010. +
  72011. +void __DWC_WARN(char *format, ...)
  72012. +{
  72013. + va_list args;
  72014. +
  72015. + va_start(args, format);
  72016. + DWC_VPRINTF(format, args);
  72017. + va_end(args);
  72018. +}
  72019. +
  72020. +void __DWC_ERROR(char *format, ...)
  72021. +{
  72022. + va_list args;
  72023. +
  72024. + va_start(args, format);
  72025. + DWC_VPRINTF(format, args);
  72026. + va_end(args);
  72027. +}
  72028. +
  72029. +void DWC_EXCEPTION(char *format, ...)
  72030. +{
  72031. + va_list args;
  72032. +
  72033. + va_start(args, format);
  72034. + DWC_VPRINTF(format, args);
  72035. + va_end(args);
  72036. +// BUG_ON(1); ???
  72037. +}
  72038. +
  72039. +#ifdef DEBUG
  72040. +void __DWC_DEBUG(char *format, ...)
  72041. +{
  72042. + va_list args;
  72043. +
  72044. + va_start(args, format);
  72045. + DWC_VPRINTF(format, args);
  72046. + va_end(args);
  72047. +}
  72048. +#endif
  72049. +
  72050. +
  72051. +/* dwc_mem.h */
  72052. +
  72053. +#if 0
  72054. +dwc_pool_t *DWC_DMA_POOL_CREATE(uint32_t size,
  72055. + uint32_t align,
  72056. + uint32_t alloc)
  72057. +{
  72058. + struct dma_pool *pool = dma_pool_create("Pool", NULL,
  72059. + size, align, alloc);
  72060. + return (dwc_pool_t *)pool;
  72061. +}
  72062. +
  72063. +void DWC_DMA_POOL_DESTROY(dwc_pool_t *pool)
  72064. +{
  72065. + dma_pool_destroy((struct dma_pool *)pool);
  72066. +}
  72067. +
  72068. +void *DWC_DMA_POOL_ALLOC(dwc_pool_t *pool, uint64_t *dma_addr)
  72069. +{
  72070. +// return dma_pool_alloc((struct dma_pool *)pool, GFP_KERNEL, dma_addr);
  72071. + return dma_pool_alloc((struct dma_pool *)pool, M_WAITOK, dma_addr);
  72072. +}
  72073. +
  72074. +void *DWC_DMA_POOL_ZALLOC(dwc_pool_t *pool, uint64_t *dma_addr)
  72075. +{
  72076. + void *vaddr = DWC_DMA_POOL_ALLOC(pool, dma_addr);
  72077. + memset(..);
  72078. +}
  72079. +
  72080. +void DWC_DMA_POOL_FREE(dwc_pool_t *pool, void *vaddr, void *daddr)
  72081. +{
  72082. + dma_pool_free(pool, vaddr, daddr);
  72083. +}
  72084. +#endif
  72085. +
  72086. +void *__DWC_DMA_ALLOC(void *dma_ctx, uint32_t size, dwc_dma_t *dma_addr)
  72087. +{
  72088. + dwc_dmactx_t *dma = (dwc_dmactx_t *)dma_ctx;
  72089. + int error;
  72090. +
  72091. + error = bus_dmamem_alloc(dma->dma_tag, size, 1, size, dma->segs,
  72092. + sizeof(dma->segs) / sizeof(dma->segs[0]),
  72093. + &dma->nsegs, BUS_DMA_NOWAIT);
  72094. + if (error) {
  72095. + printf("%s: bus_dmamem_alloc(%ju) failed: %d\n", __func__,
  72096. + (uintmax_t)size, error);
  72097. + goto fail_0;
  72098. + }
  72099. +
  72100. + error = bus_dmamem_map(dma->dma_tag, dma->segs, dma->nsegs, size,
  72101. + (caddr_t *)&dma->dma_vaddr,
  72102. + BUS_DMA_NOWAIT | BUS_DMA_COHERENT);
  72103. + if (error) {
  72104. + printf("%s: bus_dmamem_map failed: %d\n", __func__, error);
  72105. + goto fail_1;
  72106. + }
  72107. +
  72108. + error = bus_dmamap_create(dma->dma_tag, size, 1, size, 0,
  72109. + BUS_DMA_NOWAIT, &dma->dma_map);
  72110. + if (error) {
  72111. + printf("%s: bus_dmamap_create failed: %d\n", __func__, error);
  72112. + goto fail_2;
  72113. + }
  72114. +
  72115. + error = bus_dmamap_load(dma->dma_tag, dma->dma_map, dma->dma_vaddr,
  72116. + size, NULL, BUS_DMA_NOWAIT);
  72117. + if (error) {
  72118. + printf("%s: bus_dmamap_load failed: %d\n", __func__, error);
  72119. + goto fail_3;
  72120. + }
  72121. +
  72122. + dma->dma_paddr = (bus_addr_t)dma->segs[0].ds_addr;
  72123. + *dma_addr = dma->dma_paddr;
  72124. + return dma->dma_vaddr;
  72125. +
  72126. +fail_3:
  72127. + bus_dmamap_destroy(dma->dma_tag, dma->dma_map);
  72128. +fail_2:
  72129. + bus_dmamem_unmap(dma->dma_tag, dma->dma_vaddr, size);
  72130. +fail_1:
  72131. + bus_dmamem_free(dma->dma_tag, dma->segs, dma->nsegs);
  72132. +fail_0:
  72133. + dma->dma_map = NULL;
  72134. + dma->dma_vaddr = NULL;
  72135. + dma->nsegs = 0;
  72136. +
  72137. + return NULL;
  72138. +}
  72139. +
  72140. +void __DWC_DMA_FREE(void *dma_ctx, uint32_t size, void *virt_addr, dwc_dma_t dma_addr)
  72141. +{
  72142. + dwc_dmactx_t *dma = (dwc_dmactx_t *)dma_ctx;
  72143. +
  72144. + if (dma->dma_map != NULL) {
  72145. + bus_dmamap_sync(dma->dma_tag, dma->dma_map, 0, size,
  72146. + BUS_DMASYNC_POSTREAD | BUS_DMASYNC_POSTWRITE);
  72147. + bus_dmamap_unload(dma->dma_tag, dma->dma_map);
  72148. + bus_dmamap_destroy(dma->dma_tag, dma->dma_map);
  72149. + bus_dmamem_unmap(dma->dma_tag, dma->dma_vaddr, size);
  72150. + bus_dmamem_free(dma->dma_tag, dma->segs, dma->nsegs);
  72151. + dma->dma_paddr = 0;
  72152. + dma->dma_map = NULL;
  72153. + dma->dma_vaddr = NULL;
  72154. + dma->nsegs = 0;
  72155. + }
  72156. +}
  72157. +
  72158. +void *__DWC_ALLOC(void *mem_ctx, uint32_t size)
  72159. +{
  72160. + return malloc(size, M_DEVBUF, M_WAITOK | M_ZERO);
  72161. +}
  72162. +
  72163. +void *__DWC_ALLOC_ATOMIC(void *mem_ctx, uint32_t size)
  72164. +{
  72165. + return malloc(size, M_DEVBUF, M_NOWAIT | M_ZERO);
  72166. +}
  72167. +
  72168. +void __DWC_FREE(void *mem_ctx, void *addr)
  72169. +{
  72170. + free(addr, M_DEVBUF);
  72171. +}
  72172. +
  72173. +
  72174. +#ifdef DWC_CRYPTOLIB
  72175. +/* dwc_crypto.h */
  72176. +
  72177. +void DWC_RANDOM_BYTES(uint8_t *buffer, uint32_t length)
  72178. +{
  72179. + get_random_bytes(buffer, length);
  72180. +}
  72181. +
  72182. +int DWC_AES_CBC(uint8_t *message, uint32_t messagelen, uint8_t *key, uint32_t keylen, uint8_t iv[16], uint8_t *out)
  72183. +{
  72184. + struct crypto_blkcipher *tfm;
  72185. + struct blkcipher_desc desc;
  72186. + struct scatterlist sgd;
  72187. + struct scatterlist sgs;
  72188. +
  72189. + tfm = crypto_alloc_blkcipher("cbc(aes)", 0, CRYPTO_ALG_ASYNC);
  72190. + if (tfm == NULL) {
  72191. + printk("failed to load transform for aes CBC\n");
  72192. + return -1;
  72193. + }
  72194. +
  72195. + crypto_blkcipher_setkey(tfm, key, keylen);
  72196. + crypto_blkcipher_set_iv(tfm, iv, 16);
  72197. +
  72198. + sg_init_one(&sgd, out, messagelen);
  72199. + sg_init_one(&sgs, message, messagelen);
  72200. +
  72201. + desc.tfm = tfm;
  72202. + desc.flags = 0;
  72203. +
  72204. + if (crypto_blkcipher_encrypt(&desc, &sgd, &sgs, messagelen)) {
  72205. + crypto_free_blkcipher(tfm);
  72206. + DWC_ERROR("AES CBC encryption failed");
  72207. + return -1;
  72208. + }
  72209. +
  72210. + crypto_free_blkcipher(tfm);
  72211. + return 0;
  72212. +}
  72213. +
  72214. +int DWC_SHA256(uint8_t *message, uint32_t len, uint8_t *out)
  72215. +{
  72216. + struct crypto_hash *tfm;
  72217. + struct hash_desc desc;
  72218. + struct scatterlist sg;
  72219. +
  72220. + tfm = crypto_alloc_hash("sha256", 0, CRYPTO_ALG_ASYNC);
  72221. + if (IS_ERR(tfm)) {
  72222. + DWC_ERROR("Failed to load transform for sha256: %ld", PTR_ERR(tfm));
  72223. + return 0;
  72224. + }
  72225. + desc.tfm = tfm;
  72226. + desc.flags = 0;
  72227. +
  72228. + sg_init_one(&sg, message, len);
  72229. + crypto_hash_digest(&desc, &sg, len, out);
  72230. + crypto_free_hash(tfm);
  72231. +
  72232. + return 1;
  72233. +}
  72234. +
  72235. +int DWC_HMAC_SHA256(uint8_t *message, uint32_t messagelen,
  72236. + uint8_t *key, uint32_t keylen, uint8_t *out)
  72237. +{
  72238. + struct crypto_hash *tfm;
  72239. + struct hash_desc desc;
  72240. + struct scatterlist sg;
  72241. +
  72242. + tfm = crypto_alloc_hash("hmac(sha256)", 0, CRYPTO_ALG_ASYNC);
  72243. + if (IS_ERR(tfm)) {
  72244. + DWC_ERROR("Failed to load transform for hmac(sha256): %ld", PTR_ERR(tfm));
  72245. + return 0;
  72246. + }
  72247. + desc.tfm = tfm;
  72248. + desc.flags = 0;
  72249. +
  72250. + sg_init_one(&sg, message, messagelen);
  72251. + crypto_hash_setkey(tfm, key, keylen);
  72252. + crypto_hash_digest(&desc, &sg, messagelen, out);
  72253. + crypto_free_hash(tfm);
  72254. +
  72255. + return 1;
  72256. +}
  72257. +
  72258. +#endif /* DWC_CRYPTOLIB */
  72259. +
  72260. +
  72261. +/* Byte Ordering Conversions */
  72262. +
  72263. +uint32_t DWC_CPU_TO_LE32(uint32_t *p)
  72264. +{
  72265. +#ifdef __LITTLE_ENDIAN
  72266. + return *p;
  72267. +#else
  72268. + uint8_t *u_p = (uint8_t *)p;
  72269. +
  72270. + return (u_p[3] | (u_p[2] << 8) | (u_p[1] << 16) | (u_p[0] << 24));
  72271. +#endif
  72272. +}
  72273. +
  72274. +uint32_t DWC_CPU_TO_BE32(uint32_t *p)
  72275. +{
  72276. +#ifdef __BIG_ENDIAN
  72277. + return *p;
  72278. +#else
  72279. + uint8_t *u_p = (uint8_t *)p;
  72280. +
  72281. + return (u_p[3] | (u_p[2] << 8) | (u_p[1] << 16) | (u_p[0] << 24));
  72282. +#endif
  72283. +}
  72284. +
  72285. +uint32_t DWC_LE32_TO_CPU(uint32_t *p)
  72286. +{
  72287. +#ifdef __LITTLE_ENDIAN
  72288. + return *p;
  72289. +#else
  72290. + uint8_t *u_p = (uint8_t *)p;
  72291. +
  72292. + return (u_p[3] | (u_p[2] << 8) | (u_p[1] << 16) | (u_p[0] << 24));
  72293. +#endif
  72294. +}
  72295. +
  72296. +uint32_t DWC_BE32_TO_CPU(uint32_t *p)
  72297. +{
  72298. +#ifdef __BIG_ENDIAN
  72299. + return *p;
  72300. +#else
  72301. + uint8_t *u_p = (uint8_t *)p;
  72302. +
  72303. + return (u_p[3] | (u_p[2] << 8) | (u_p[1] << 16) | (u_p[0] << 24));
  72304. +#endif
  72305. +}
  72306. +
  72307. +uint16_t DWC_CPU_TO_LE16(uint16_t *p)
  72308. +{
  72309. +#ifdef __LITTLE_ENDIAN
  72310. + return *p;
  72311. +#else
  72312. + uint8_t *u_p = (uint8_t *)p;
  72313. + return (u_p[1] | (u_p[0] << 8));
  72314. +#endif
  72315. +}
  72316. +
  72317. +uint16_t DWC_CPU_TO_BE16(uint16_t *p)
  72318. +{
  72319. +#ifdef __BIG_ENDIAN
  72320. + return *p;
  72321. +#else
  72322. + uint8_t *u_p = (uint8_t *)p;
  72323. + return (u_p[1] | (u_p[0] << 8));
  72324. +#endif
  72325. +}
  72326. +
  72327. +uint16_t DWC_LE16_TO_CPU(uint16_t *p)
  72328. +{
  72329. +#ifdef __LITTLE_ENDIAN
  72330. + return *p;
  72331. +#else
  72332. + uint8_t *u_p = (uint8_t *)p;
  72333. + return (u_p[1] | (u_p[0] << 8));
  72334. +#endif
  72335. +}
  72336. +
  72337. +uint16_t DWC_BE16_TO_CPU(uint16_t *p)
  72338. +{
  72339. +#ifdef __BIG_ENDIAN
  72340. + return *p;
  72341. +#else
  72342. + uint8_t *u_p = (uint8_t *)p;
  72343. + return (u_p[1] | (u_p[0] << 8));
  72344. +#endif
  72345. +}
  72346. +
  72347. +
  72348. +/* Registers */
  72349. +
  72350. +uint32_t DWC_READ_REG32(void *io_ctx, uint32_t volatile *reg)
  72351. +{
  72352. + dwc_ioctx_t *io = (dwc_ioctx_t *)io_ctx;
  72353. + bus_size_t ior = (bus_size_t)reg;
  72354. +
  72355. + return bus_space_read_4(io->iot, io->ioh, ior);
  72356. +}
  72357. +
  72358. +#if 0
  72359. +uint64_t DWC_READ_REG64(void *io_ctx, uint64_t volatile *reg)
  72360. +{
  72361. + dwc_ioctx_t *io = (dwc_ioctx_t *)io_ctx;
  72362. + bus_size_t ior = (bus_size_t)reg;
  72363. +
  72364. + return bus_space_read_8(io->iot, io->ioh, ior);
  72365. +}
  72366. +#endif
  72367. +
  72368. +void DWC_WRITE_REG32(void *io_ctx, uint32_t volatile *reg, uint32_t value)
  72369. +{
  72370. + dwc_ioctx_t *io = (dwc_ioctx_t *)io_ctx;
  72371. + bus_size_t ior = (bus_size_t)reg;
  72372. +
  72373. + bus_space_write_4(io->iot, io->ioh, ior, value);
  72374. +}
  72375. +
  72376. +#if 0
  72377. +void DWC_WRITE_REG64(void *io_ctx, uint64_t volatile *reg, uint64_t value)
  72378. +{
  72379. + dwc_ioctx_t *io = (dwc_ioctx_t *)io_ctx;
  72380. + bus_size_t ior = (bus_size_t)reg;
  72381. +
  72382. + bus_space_write_8(io->iot, io->ioh, ior, value);
  72383. +}
  72384. +#endif
  72385. +
  72386. +void DWC_MODIFY_REG32(void *io_ctx, uint32_t volatile *reg, uint32_t clear_mask,
  72387. + uint32_t set_mask)
  72388. +{
  72389. + dwc_ioctx_t *io = (dwc_ioctx_t *)io_ctx;
  72390. + bus_size_t ior = (bus_size_t)reg;
  72391. +
  72392. + bus_space_write_4(io->iot, io->ioh, ior,
  72393. + (bus_space_read_4(io->iot, io->ioh, ior) &
  72394. + ~clear_mask) | set_mask);
  72395. +}
  72396. +
  72397. +#if 0
  72398. +void DWC_MODIFY_REG64(void *io_ctx, uint64_t volatile *reg, uint64_t clear_mask,
  72399. + uint64_t set_mask)
  72400. +{
  72401. + dwc_ioctx_t *io = (dwc_ioctx_t *)io_ctx;
  72402. + bus_size_t ior = (bus_size_t)reg;
  72403. +
  72404. + bus_space_write_8(io->iot, io->ioh, ior,
  72405. + (bus_space_read_8(io->iot, io->ioh, ior) &
  72406. + ~clear_mask) | set_mask);
  72407. +}
  72408. +#endif
  72409. +
  72410. +
  72411. +/* Locking */
  72412. +
  72413. +dwc_spinlock_t *DWC_SPINLOCK_ALLOC(void)
  72414. +{
  72415. + struct simplelock *sl = DWC_ALLOC(sizeof(*sl));
  72416. +
  72417. + if (!sl) {
  72418. + DWC_ERROR("Cannot allocate memory for spinlock");
  72419. + return NULL;
  72420. + }
  72421. +
  72422. + simple_lock_init(sl);
  72423. + return (dwc_spinlock_t *)sl;
  72424. +}
  72425. +
  72426. +void DWC_SPINLOCK_FREE(dwc_spinlock_t *lock)
  72427. +{
  72428. + struct simplelock *sl = (struct simplelock *)lock;
  72429. +
  72430. + DWC_FREE(sl);
  72431. +}
  72432. +
  72433. +void DWC_SPINLOCK(dwc_spinlock_t *lock)
  72434. +{
  72435. + simple_lock((struct simplelock *)lock);
  72436. +}
  72437. +
  72438. +void DWC_SPINUNLOCK(dwc_spinlock_t *lock)
  72439. +{
  72440. + simple_unlock((struct simplelock *)lock);
  72441. +}
  72442. +
  72443. +void DWC_SPINLOCK_IRQSAVE(dwc_spinlock_t *lock, dwc_irqflags_t *flags)
  72444. +{
  72445. + simple_lock((struct simplelock *)lock);
  72446. + *flags = splbio();
  72447. +}
  72448. +
  72449. +void DWC_SPINUNLOCK_IRQRESTORE(dwc_spinlock_t *lock, dwc_irqflags_t flags)
  72450. +{
  72451. + splx(flags);
  72452. + simple_unlock((struct simplelock *)lock);
  72453. +}
  72454. +
  72455. +dwc_mutex_t *DWC_MUTEX_ALLOC(void)
  72456. +{
  72457. + dwc_mutex_t *mutex = DWC_ALLOC(sizeof(struct lock));
  72458. +
  72459. + if (!mutex) {
  72460. + DWC_ERROR("Cannot allocate memory for mutex");
  72461. + return NULL;
  72462. + }
  72463. +
  72464. + lockinit((struct lock *)mutex, 0, "dw3mtx", 0, 0);
  72465. + return mutex;
  72466. +}
  72467. +
  72468. +#if (defined(DWC_LINUX) && defined(CONFIG_DEBUG_MUTEXES))
  72469. +#else
  72470. +void DWC_MUTEX_FREE(dwc_mutex_t *mutex)
  72471. +{
  72472. + DWC_FREE(mutex);
  72473. +}
  72474. +#endif
  72475. +
  72476. +void DWC_MUTEX_LOCK(dwc_mutex_t *mutex)
  72477. +{
  72478. + lockmgr((struct lock *)mutex, LK_EXCLUSIVE, NULL);
  72479. +}
  72480. +
  72481. +int DWC_MUTEX_TRYLOCK(dwc_mutex_t *mutex)
  72482. +{
  72483. + int status;
  72484. +
  72485. + status = lockmgr((struct lock *)mutex, LK_EXCLUSIVE | LK_NOWAIT, NULL);
  72486. + return status == 0;
  72487. +}
  72488. +
  72489. +void DWC_MUTEX_UNLOCK(dwc_mutex_t *mutex)
  72490. +{
  72491. + lockmgr((struct lock *)mutex, LK_RELEASE, NULL);
  72492. +}
  72493. +
  72494. +
  72495. +/* Timing */
  72496. +
  72497. +void DWC_UDELAY(uint32_t usecs)
  72498. +{
  72499. + DELAY(usecs);
  72500. +}
  72501. +
  72502. +void DWC_MDELAY(uint32_t msecs)
  72503. +{
  72504. + do {
  72505. + DELAY(1000);
  72506. + } while (--msecs);
  72507. +}
  72508. +
  72509. +void DWC_MSLEEP(uint32_t msecs)
  72510. +{
  72511. + struct timeval tv;
  72512. +
  72513. + tv.tv_sec = msecs / 1000;
  72514. + tv.tv_usec = (msecs - tv.tv_sec * 1000) * 1000;
  72515. + tsleep(&tv, 0, "dw3slp", tvtohz(&tv));
  72516. +}
  72517. +
  72518. +uint32_t DWC_TIME(void)
  72519. +{
  72520. + struct timeval tv;
  72521. +
  72522. + microuptime(&tv); // or getmicrouptime? (less precise, but faster)
  72523. + return tv.tv_sec * 1000 + tv.tv_usec / 1000;
  72524. +}
  72525. +
  72526. +
  72527. +/* Timers */
  72528. +
  72529. +struct dwc_timer {
  72530. + struct callout t;
  72531. + char *name;
  72532. + dwc_spinlock_t *lock;
  72533. + dwc_timer_callback_t cb;
  72534. + void *data;
  72535. +};
  72536. +
  72537. +dwc_timer_t *DWC_TIMER_ALLOC(char *name, dwc_timer_callback_t cb, void *data)
  72538. +{
  72539. + dwc_timer_t *t = DWC_ALLOC(sizeof(*t));
  72540. +
  72541. + if (!t) {
  72542. + DWC_ERROR("Cannot allocate memory for timer");
  72543. + return NULL;
  72544. + }
  72545. +
  72546. + callout_init(&t->t);
  72547. +
  72548. + t->name = DWC_STRDUP(name);
  72549. + if (!t->name) {
  72550. + DWC_ERROR("Cannot allocate memory for timer->name");
  72551. + goto no_name;
  72552. + }
  72553. +
  72554. + t->lock = DWC_SPINLOCK_ALLOC();
  72555. + if (!t->lock) {
  72556. + DWC_ERROR("Cannot allocate memory for timer->lock");
  72557. + goto no_lock;
  72558. + }
  72559. +
  72560. + t->cb = cb;
  72561. + t->data = data;
  72562. +
  72563. + return t;
  72564. +
  72565. + no_lock:
  72566. + DWC_FREE(t->name);
  72567. + no_name:
  72568. + DWC_FREE(t);
  72569. +
  72570. + return NULL;
  72571. +}
  72572. +
  72573. +void DWC_TIMER_FREE(dwc_timer_t *timer)
  72574. +{
  72575. + callout_stop(&timer->t);
  72576. + DWC_SPINLOCK_FREE(timer->lock);
  72577. + DWC_FREE(timer->name);
  72578. + DWC_FREE(timer);
  72579. +}
  72580. +
  72581. +void DWC_TIMER_SCHEDULE(dwc_timer_t *timer, uint32_t time)
  72582. +{
  72583. + struct timeval tv;
  72584. +
  72585. + tv.tv_sec = time / 1000;
  72586. + tv.tv_usec = (time - tv.tv_sec * 1000) * 1000;
  72587. + callout_reset(&timer->t, tvtohz(&tv), timer->cb, timer->data);
  72588. +}
  72589. +
  72590. +void DWC_TIMER_CANCEL(dwc_timer_t *timer)
  72591. +{
  72592. + callout_stop(&timer->t);
  72593. +}
  72594. +
  72595. +
  72596. +/* Wait Queues */
  72597. +
  72598. +struct dwc_waitq {
  72599. + struct simplelock lock;
  72600. + int abort;
  72601. +};
  72602. +
  72603. +dwc_waitq_t *DWC_WAITQ_ALLOC(void)
  72604. +{
  72605. + dwc_waitq_t *wq = DWC_ALLOC(sizeof(*wq));
  72606. +
  72607. + if (!wq) {
  72608. + DWC_ERROR("Cannot allocate memory for waitqueue");
  72609. + return NULL;
  72610. + }
  72611. +
  72612. + simple_lock_init(&wq->lock);
  72613. + wq->abort = 0;
  72614. +
  72615. + return wq;
  72616. +}
  72617. +
  72618. +void DWC_WAITQ_FREE(dwc_waitq_t *wq)
  72619. +{
  72620. + DWC_FREE(wq);
  72621. +}
  72622. +
  72623. +int32_t DWC_WAITQ_WAIT(dwc_waitq_t *wq, dwc_waitq_condition_t cond, void *data)
  72624. +{
  72625. + int ipl;
  72626. + int result = 0;
  72627. +
  72628. + simple_lock(&wq->lock);
  72629. + ipl = splbio();
  72630. +
  72631. + /* Skip the sleep if already aborted or triggered */
  72632. + if (!wq->abort && !cond(data)) {
  72633. + splx(ipl);
  72634. + result = ltsleep(wq, PCATCH, "dw3wat", 0, &wq->lock); // infinite timeout
  72635. + ipl = splbio();
  72636. + }
  72637. +
  72638. + if (result == 0) { // awoken
  72639. + if (wq->abort) {
  72640. + wq->abort = 0;
  72641. + result = -DWC_E_ABORT;
  72642. + } else {
  72643. + result = 0;
  72644. + }
  72645. +
  72646. + splx(ipl);
  72647. + simple_unlock(&wq->lock);
  72648. + } else {
  72649. + wq->abort = 0;
  72650. + splx(ipl);
  72651. + simple_unlock(&wq->lock);
  72652. +
  72653. + if (result == ERESTART) { // signaled - restart
  72654. + result = -DWC_E_RESTART;
  72655. + } else { // signaled - must be EINTR
  72656. + result = -DWC_E_ABORT;
  72657. + }
  72658. + }
  72659. +
  72660. + return result;
  72661. +}
  72662. +
  72663. +int32_t DWC_WAITQ_WAIT_TIMEOUT(dwc_waitq_t *wq, dwc_waitq_condition_t cond,
  72664. + void *data, int32_t msecs)
  72665. +{
  72666. + struct timeval tv, tv1, tv2;
  72667. + int ipl;
  72668. + int result = 0;
  72669. +
  72670. + tv.tv_sec = msecs / 1000;
  72671. + tv.tv_usec = (msecs - tv.tv_sec * 1000) * 1000;
  72672. +
  72673. + simple_lock(&wq->lock);
  72674. + ipl = splbio();
  72675. +
  72676. + /* Skip the sleep if already aborted or triggered */
  72677. + if (!wq->abort && !cond(data)) {
  72678. + splx(ipl);
  72679. + getmicrouptime(&tv1);
  72680. + result = ltsleep(wq, PCATCH, "dw3wto", tvtohz(&tv), &wq->lock);
  72681. + getmicrouptime(&tv2);
  72682. + ipl = splbio();
  72683. + }
  72684. +
  72685. + if (result == 0) { // awoken
  72686. + if (wq->abort) {
  72687. + wq->abort = 0;
  72688. + splx(ipl);
  72689. + simple_unlock(&wq->lock);
  72690. + result = -DWC_E_ABORT;
  72691. + } else {
  72692. + splx(ipl);
  72693. + simple_unlock(&wq->lock);
  72694. +
  72695. + tv2.tv_usec -= tv1.tv_usec;
  72696. + if (tv2.tv_usec < 0) {
  72697. + tv2.tv_usec += 1000000;
  72698. + tv2.tv_sec--;
  72699. + }
  72700. +
  72701. + tv2.tv_sec -= tv1.tv_sec;
  72702. + result = tv2.tv_sec * 1000 + tv2.tv_usec / 1000;
  72703. + result = msecs - result;
  72704. + if (result <= 0)
  72705. + result = 1;
  72706. + }
  72707. + } else {
  72708. + wq->abort = 0;
  72709. + splx(ipl);
  72710. + simple_unlock(&wq->lock);
  72711. +
  72712. + if (result == ERESTART) { // signaled - restart
  72713. + result = -DWC_E_RESTART;
  72714. +
  72715. + } else if (result == EINTR) { // signaled - interrupt
  72716. + result = -DWC_E_ABORT;
  72717. +
  72718. + } else { // timed out
  72719. + result = -DWC_E_TIMEOUT;
  72720. + }
  72721. + }
  72722. +
  72723. + return result;
  72724. +}
  72725. +
  72726. +void DWC_WAITQ_TRIGGER(dwc_waitq_t *wq)
  72727. +{
  72728. + wakeup(wq);
  72729. +}
  72730. +
  72731. +void DWC_WAITQ_ABORT(dwc_waitq_t *wq)
  72732. +{
  72733. + int ipl;
  72734. +
  72735. + simple_lock(&wq->lock);
  72736. + ipl = splbio();
  72737. + wq->abort = 1;
  72738. + wakeup(wq);
  72739. + splx(ipl);
  72740. + simple_unlock(&wq->lock);
  72741. +}
  72742. +
  72743. +
  72744. +/* Threading */
  72745. +
  72746. +struct dwc_thread {
  72747. + struct proc *proc;
  72748. + int abort;
  72749. +};
  72750. +
  72751. +dwc_thread_t *DWC_THREAD_RUN(dwc_thread_function_t func, char *name, void *data)
  72752. +{
  72753. + int retval;
  72754. + dwc_thread_t *thread = DWC_ALLOC(sizeof(*thread));
  72755. +
  72756. + if (!thread) {
  72757. + return NULL;
  72758. + }
  72759. +
  72760. + thread->abort = 0;
  72761. + retval = kthread_create1((void (*)(void *))func, data, &thread->proc,
  72762. + "%s", name);
  72763. + if (retval) {
  72764. + DWC_FREE(thread);
  72765. + return NULL;
  72766. + }
  72767. +
  72768. + return thread;
  72769. +}
  72770. +
  72771. +int DWC_THREAD_STOP(dwc_thread_t *thread)
  72772. +{
  72773. + int retval;
  72774. +
  72775. + thread->abort = 1;
  72776. + retval = tsleep(&thread->abort, 0, "dw3stp", 60 * hz);
  72777. +
  72778. + if (retval == 0) {
  72779. + /* DWC_THREAD_EXIT() will free the thread struct */
  72780. + return 0;
  72781. + }
  72782. +
  72783. + /* NOTE: We leak the thread struct if thread doesn't die */
  72784. +
  72785. + if (retval == EWOULDBLOCK) {
  72786. + return -DWC_E_TIMEOUT;
  72787. + }
  72788. +
  72789. + return -DWC_E_UNKNOWN;
  72790. +}
  72791. +
  72792. +dwc_bool_t DWC_THREAD_SHOULD_STOP(dwc_thread_t *thread)
  72793. +{
  72794. + return thread->abort;
  72795. +}
  72796. +
  72797. +void DWC_THREAD_EXIT(dwc_thread_t *thread)
  72798. +{
  72799. + wakeup(&thread->abort);
  72800. + DWC_FREE(thread);
  72801. + kthread_exit(0);
  72802. +}
  72803. +
  72804. +/* tasklets
  72805. + - Runs in interrupt context (cannot sleep)
  72806. + - Each tasklet runs on a single CPU
  72807. + - Different tasklets can be running simultaneously on different CPUs
  72808. + [ On NetBSD there is no corresponding mechanism, drivers don't have bottom-
  72809. + halves. So we just call the callback directly from DWC_TASK_SCHEDULE() ]
  72810. + */
  72811. +struct dwc_tasklet {
  72812. + dwc_tasklet_callback_t cb;
  72813. + void *data;
  72814. +};
  72815. +
  72816. +static void tasklet_callback(void *data)
  72817. +{
  72818. + dwc_tasklet_t *task = (dwc_tasklet_t *)data;
  72819. +
  72820. + task->cb(task->data);
  72821. +}
  72822. +
  72823. +dwc_tasklet_t *DWC_TASK_ALLOC(char *name, dwc_tasklet_callback_t cb, void *data)
  72824. +{
  72825. + dwc_tasklet_t *task = DWC_ALLOC(sizeof(*task));
  72826. +
  72827. + if (task) {
  72828. + task->cb = cb;
  72829. + task->data = data;
  72830. + } else {
  72831. + DWC_ERROR("Cannot allocate memory for tasklet");
  72832. + }
  72833. +
  72834. + return task;
  72835. +}
  72836. +
  72837. +void DWC_TASK_FREE(dwc_tasklet_t *task)
  72838. +{
  72839. + DWC_FREE(task);
  72840. +}
  72841. +
  72842. +void DWC_TASK_SCHEDULE(dwc_tasklet_t *task)
  72843. +{
  72844. + tasklet_callback(task);
  72845. +}
  72846. +
  72847. +
  72848. +/* workqueues
  72849. + - Runs in process context (can sleep)
  72850. + */
  72851. +typedef struct work_container {
  72852. + dwc_work_callback_t cb;
  72853. + void *data;
  72854. + dwc_workq_t *wq;
  72855. + char *name;
  72856. + int hz;
  72857. + struct work task;
  72858. +} work_container_t;
  72859. +
  72860. +struct dwc_workq {
  72861. + struct workqueue *taskq;
  72862. + dwc_spinlock_t *lock;
  72863. + dwc_waitq_t *waitq;
  72864. + int pending;
  72865. + struct work_container *container;
  72866. +};
  72867. +
  72868. +static void do_work(struct work *task, void *data)
  72869. +{
  72870. + dwc_workq_t *wq = (dwc_workq_t *)data;
  72871. + work_container_t *container = wq->container;
  72872. + dwc_irqflags_t flags;
  72873. +
  72874. + if (container->hz) {
  72875. + tsleep(container, 0, "dw3wrk", container->hz);
  72876. + }
  72877. +
  72878. + container->cb(container->data);
  72879. + DWC_DEBUG("Work done: %s, container=%p", container->name, container);
  72880. +
  72881. + DWC_SPINLOCK_IRQSAVE(wq->lock, &flags);
  72882. + if (container->name)
  72883. + DWC_FREE(container->name);
  72884. + DWC_FREE(container);
  72885. + wq->pending--;
  72886. + DWC_SPINUNLOCK_IRQRESTORE(wq->lock, flags);
  72887. + DWC_WAITQ_TRIGGER(wq->waitq);
  72888. +}
  72889. +
  72890. +static int work_done(void *data)
  72891. +{
  72892. + dwc_workq_t *workq = (dwc_workq_t *)data;
  72893. +
  72894. + return workq->pending == 0;
  72895. +}
  72896. +
  72897. +int DWC_WORKQ_WAIT_WORK_DONE(dwc_workq_t *workq, int timeout)
  72898. +{
  72899. + return DWC_WAITQ_WAIT_TIMEOUT(workq->waitq, work_done, workq, timeout);
  72900. +}
  72901. +
  72902. +dwc_workq_t *DWC_WORKQ_ALLOC(char *name)
  72903. +{
  72904. + int result;
  72905. + dwc_workq_t *wq = DWC_ALLOC(sizeof(*wq));
  72906. +
  72907. + if (!wq) {
  72908. + DWC_ERROR("Cannot allocate memory for workqueue");
  72909. + return NULL;
  72910. + }
  72911. +
  72912. + result = workqueue_create(&wq->taskq, name, do_work, wq, 0 /*PWAIT*/,
  72913. + IPL_BIO, 0);
  72914. + if (result) {
  72915. + DWC_ERROR("Cannot create workqueue");
  72916. + goto no_taskq;
  72917. + }
  72918. +
  72919. + wq->pending = 0;
  72920. +
  72921. + wq->lock = DWC_SPINLOCK_ALLOC();
  72922. + if (!wq->lock) {
  72923. + DWC_ERROR("Cannot allocate memory for spinlock");
  72924. + goto no_lock;
  72925. + }
  72926. +
  72927. + wq->waitq = DWC_WAITQ_ALLOC();
  72928. + if (!wq->waitq) {
  72929. + DWC_ERROR("Cannot allocate memory for waitqueue");
  72930. + goto no_waitq;
  72931. + }
  72932. +
  72933. + return wq;
  72934. +
  72935. + no_waitq:
  72936. + DWC_SPINLOCK_FREE(wq->lock);
  72937. + no_lock:
  72938. + workqueue_destroy(wq->taskq);
  72939. + no_taskq:
  72940. + DWC_FREE(wq);
  72941. +
  72942. + return NULL;
  72943. +}
  72944. +
  72945. +void DWC_WORKQ_FREE(dwc_workq_t *wq)
  72946. +{
  72947. +#ifdef DEBUG
  72948. + dwc_irqflags_t flags;
  72949. +
  72950. + DWC_SPINLOCK_IRQSAVE(wq->lock, &flags);
  72951. +
  72952. + if (wq->pending != 0) {
  72953. + struct work_container *container = wq->container;
  72954. +
  72955. + DWC_ERROR("Destroying work queue with pending work");
  72956. +
  72957. + if (container && container->name) {
  72958. + DWC_ERROR("Work %s still pending", container->name);
  72959. + }
  72960. + }
  72961. +
  72962. + DWC_SPINUNLOCK_IRQRESTORE(wq->lock, flags);
  72963. +#endif
  72964. + DWC_WAITQ_FREE(wq->waitq);
  72965. + DWC_SPINLOCK_FREE(wq->lock);
  72966. + workqueue_destroy(wq->taskq);
  72967. + DWC_FREE(wq);
  72968. +}
  72969. +
  72970. +void DWC_WORKQ_SCHEDULE(dwc_workq_t *wq, dwc_work_callback_t cb, void *data,
  72971. + char *format, ...)
  72972. +{
  72973. + dwc_irqflags_t flags;
  72974. + work_container_t *container;
  72975. + static char name[128];
  72976. + va_list args;
  72977. +
  72978. + va_start(args, format);
  72979. + DWC_VSNPRINTF(name, 128, format, args);
  72980. + va_end(args);
  72981. +
  72982. + DWC_SPINLOCK_IRQSAVE(wq->lock, &flags);
  72983. + wq->pending++;
  72984. + DWC_SPINUNLOCK_IRQRESTORE(wq->lock, flags);
  72985. + DWC_WAITQ_TRIGGER(wq->waitq);
  72986. +
  72987. + container = DWC_ALLOC_ATOMIC(sizeof(*container));
  72988. + if (!container) {
  72989. + DWC_ERROR("Cannot allocate memory for container");
  72990. + return;
  72991. + }
  72992. +
  72993. + container->name = DWC_STRDUP(name);
  72994. + if (!container->name) {
  72995. + DWC_ERROR("Cannot allocate memory for container->name");
  72996. + DWC_FREE(container);
  72997. + return;
  72998. + }
  72999. +
  73000. + container->cb = cb;
  73001. + container->data = data;
  73002. + container->wq = wq;
  73003. + container->hz = 0;
  73004. + wq->container = container;
  73005. +
  73006. + DWC_DEBUG("Queueing work: %s, container=%p", container->name, container);
  73007. + workqueue_enqueue(wq->taskq, &container->task);
  73008. +}
  73009. +
  73010. +void DWC_WORKQ_SCHEDULE_DELAYED(dwc_workq_t *wq, dwc_work_callback_t cb,
  73011. + void *data, uint32_t time, char *format, ...)
  73012. +{
  73013. + dwc_irqflags_t flags;
  73014. + work_container_t *container;
  73015. + static char name[128];
  73016. + struct timeval tv;
  73017. + va_list args;
  73018. +
  73019. + va_start(args, format);
  73020. + DWC_VSNPRINTF(name, 128, format, args);
  73021. + va_end(args);
  73022. +
  73023. + DWC_SPINLOCK_IRQSAVE(wq->lock, &flags);
  73024. + wq->pending++;
  73025. + DWC_SPINUNLOCK_IRQRESTORE(wq->lock, flags);
  73026. + DWC_WAITQ_TRIGGER(wq->waitq);
  73027. +
  73028. + container = DWC_ALLOC_ATOMIC(sizeof(*container));
  73029. + if (!container) {
  73030. + DWC_ERROR("Cannot allocate memory for container");
  73031. + return;
  73032. + }
  73033. +
  73034. + container->name = DWC_STRDUP(name);
  73035. + if (!container->name) {
  73036. + DWC_ERROR("Cannot allocate memory for container->name");
  73037. + DWC_FREE(container);
  73038. + return;
  73039. + }
  73040. +
  73041. + container->cb = cb;
  73042. + container->data = data;
  73043. + container->wq = wq;
  73044. + tv.tv_sec = time / 1000;
  73045. + tv.tv_usec = (time - tv.tv_sec * 1000) * 1000;
  73046. + container->hz = tvtohz(&tv);
  73047. + wq->container = container;
  73048. +
  73049. + DWC_DEBUG("Queueing work: %s, container=%p", container->name, container);
  73050. + workqueue_enqueue(wq->taskq, &container->task);
  73051. +}
  73052. +
  73053. +int DWC_WORKQ_PENDING(dwc_workq_t *wq)
  73054. +{
  73055. + return wq->pending;
  73056. +}
  73057. diff -Nur linux-3.18.14/drivers/usb/host/dwc_common_port/dwc_crypto.c linux-rpi/drivers/usb/host/dwc_common_port/dwc_crypto.c
  73058. --- linux-3.18.14/drivers/usb/host/dwc_common_port/dwc_crypto.c 1969-12-31 18:00:00.000000000 -0600
  73059. +++ linux-rpi/drivers/usb/host/dwc_common_port/dwc_crypto.c 2015-05-31 14:46:12.889660961 -0500
  73060. @@ -0,0 +1,308 @@
  73061. +/* =========================================================================
  73062. + * $File: //dwh/usb_iip/dev/software/dwc_common_port_2/dwc_crypto.c $
  73063. + * $Revision: #5 $
  73064. + * $Date: 2010/09/28 $
  73065. + * $Change: 1596182 $
  73066. + *
  73067. + * Synopsys Portability Library Software and documentation
  73068. + * (hereinafter, "Software") is an Unsupported proprietary work of
  73069. + * Synopsys, Inc. unless otherwise expressly agreed to in writing
  73070. + * between Synopsys and you.
  73071. + *
  73072. + * The Software IS NOT an item of Licensed Software or Licensed Product
  73073. + * under any End User Software License Agreement or Agreement for
  73074. + * Licensed Product with Synopsys or any supplement thereto. You are
  73075. + * permitted to use and redistribute this Software in source and binary
  73076. + * forms, with or without modification, provided that redistributions
  73077. + * of source code must retain this notice. You may not view, use,
  73078. + * disclose, copy or distribute this file or any information contained
  73079. + * herein except pursuant to this license grant from Synopsys. If you
  73080. + * do not agree with this notice, including the disclaimer below, then
  73081. + * you are not authorized to use the Software.
  73082. + *
  73083. + * THIS SOFTWARE IS BEING DISTRIBUTED BY SYNOPSYS SOLELY ON AN "AS IS"
  73084. + * BASIS AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT
  73085. + * LIMITED TO, THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS
  73086. + * FOR A PARTICULAR PURPOSE ARE HEREBY DISCLAIMED. IN NO EVENT SHALL
  73087. + * SYNOPSYS BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL,
  73088. + * EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO,
  73089. + * PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR
  73090. + * PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY
  73091. + * OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT
  73092. + * (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE
  73093. + * USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH
  73094. + * DAMAGE.
  73095. + * ========================================================================= */
  73096. +
  73097. +/** @file
  73098. + * This file contains the WUSB cryptographic routines.
  73099. + */
  73100. +
  73101. +#ifdef DWC_CRYPTOLIB
  73102. +
  73103. +#include "dwc_crypto.h"
  73104. +#include "usb.h"
  73105. +
  73106. +#ifdef DEBUG
  73107. +static inline void dump_bytes(char *name, uint8_t *bytes, int len)
  73108. +{
  73109. + int i;
  73110. + DWC_PRINTF("%s: ", name);
  73111. + for (i=0; i<len; i++) {
  73112. + DWC_PRINTF("%02x ", bytes[i]);
  73113. + }
  73114. + DWC_PRINTF("\n");
  73115. +}
  73116. +#else
  73117. +#define dump_bytes(x...)
  73118. +#endif
  73119. +
  73120. +/* Display a block */
  73121. +void show_block(const u8 *blk, const char *prefix, const char *suffix, int a)
  73122. +{
  73123. +#ifdef DWC_DEBUG_CRYPTO
  73124. + int i, blksize = 16;
  73125. +
  73126. + DWC_DEBUG("%s", prefix);
  73127. +
  73128. + if (suffix == NULL) {
  73129. + suffix = "\n";
  73130. + blksize = a;
  73131. + }
  73132. +
  73133. + for (i = 0; i < blksize; i++)
  73134. + DWC_PRINT("%02x%s", *blk++, ((i & 3) == 3) ? " " : " ");
  73135. + DWC_PRINT(suffix);
  73136. +#endif
  73137. +}
  73138. +
  73139. +/**
  73140. + * Encrypts an array of bytes using the AES encryption engine.
  73141. + * If <code>dst</code> == <code>src</code>, then the bytes will be encrypted
  73142. + * in-place.
  73143. + *
  73144. + * @return 0 on success, negative error code on error.
  73145. + */
  73146. +int dwc_wusb_aes_encrypt(u8 *src, u8 *key, u8 *dst)
  73147. +{
  73148. + u8 block_t[16];
  73149. + DWC_MEMSET(block_t, 0, 16);
  73150. +
  73151. + return DWC_AES_CBC(src, 16, key, 16, block_t, dst);
  73152. +}
  73153. +
  73154. +/**
  73155. + * The CCM-MAC-FUNCTION described in section 6.5 of the WUSB spec.
  73156. + * This function takes a data string and returns the encrypted CBC
  73157. + * Counter-mode MIC.
  73158. + *
  73159. + * @param key The 128-bit symmetric key.
  73160. + * @param nonce The CCM nonce.
  73161. + * @param label The unique 14-byte ASCII text label.
  73162. + * @param bytes The byte array to be encrypted.
  73163. + * @param len Length of the byte array.
  73164. + * @param result Byte array to receive the 8-byte encrypted MIC.
  73165. + */
  73166. +void dwc_wusb_cmf(u8 *key, u8 *nonce,
  73167. + char *label, u8 *bytes, int len, u8 *result)
  73168. +{
  73169. + u8 block_m[16];
  73170. + u8 block_x[16];
  73171. + u8 block_t[8];
  73172. + int idx, blkNum;
  73173. + u16 la = (u16)(len + 14);
  73174. +
  73175. + /* Set the AES-128 key */
  73176. + //dwc_aes_setkey(tfm, key, 16);
  73177. +
  73178. + /* Fill block B0 from flags = 0x59, N, and l(m) = 0 */
  73179. + block_m[0] = 0x59;
  73180. + for (idx = 0; idx < 13; idx++)
  73181. + block_m[idx + 1] = nonce[idx];
  73182. + block_m[14] = 0;
  73183. + block_m[15] = 0;
  73184. +
  73185. + /* Produce the CBC IV */
  73186. + dwc_wusb_aes_encrypt(block_m, key, block_x);
  73187. + show_block(block_m, "CBC IV in: ", "\n", 0);
  73188. + show_block(block_x, "CBC IV out:", "\n", 0);
  73189. +
  73190. + /* Fill block B1 from l(a) = Blen + 14, and A */
  73191. + block_x[0] ^= (u8)(la >> 8);
  73192. + block_x[1] ^= (u8)la;
  73193. + for (idx = 0; idx < 14; idx++)
  73194. + block_x[idx + 2] ^= label[idx];
  73195. + show_block(block_x, "After xor: ", "b1\n", 16);
  73196. +
  73197. + dwc_wusb_aes_encrypt(block_x, key, block_x);
  73198. + show_block(block_x, "After AES: ", "b1\n", 16);
  73199. +
  73200. + idx = 0;
  73201. + blkNum = 0;
  73202. +
  73203. + /* Fill remaining blocks with B */
  73204. + while (len-- > 0) {
  73205. + block_x[idx] ^= *bytes++;
  73206. + if (++idx >= 16) {
  73207. + idx = 0;
  73208. + show_block(block_x, "After xor: ", "\n", blkNum);
  73209. + dwc_wusb_aes_encrypt(block_x, key, block_x);
  73210. + show_block(block_x, "After AES: ", "\n", blkNum);
  73211. + blkNum++;
  73212. + }
  73213. + }
  73214. +
  73215. + /* Handle partial last block */
  73216. + if (idx > 0) {
  73217. + show_block(block_x, "After xor: ", "\n", blkNum);
  73218. + dwc_wusb_aes_encrypt(block_x, key, block_x);
  73219. + show_block(block_x, "After AES: ", "\n", blkNum);
  73220. + }
  73221. +
  73222. + /* Save the MIC tag */
  73223. + DWC_MEMCPY(block_t, block_x, 8);
  73224. + show_block(block_t, "MIC tag : ", NULL, 8);
  73225. +
  73226. + /* Fill block A0 from flags = 0x01, N, and counter = 0 */
  73227. + block_m[0] = 0x01;
  73228. + block_m[14] = 0;
  73229. + block_m[15] = 0;
  73230. +
  73231. + /* Encrypt the counter */
  73232. + dwc_wusb_aes_encrypt(block_m, key, block_x);
  73233. + show_block(block_x, "CTR[MIC] : ", NULL, 8);
  73234. +
  73235. + /* XOR with MIC tag */
  73236. + for (idx = 0; idx < 8; idx++) {
  73237. + block_t[idx] ^= block_x[idx];
  73238. + }
  73239. +
  73240. + /* Return result to caller */
  73241. + DWC_MEMCPY(result, block_t, 8);
  73242. + show_block(result, "CCM-MIC : ", NULL, 8);
  73243. +
  73244. +}
  73245. +
  73246. +/**
  73247. + * The PRF function described in section 6.5 of the WUSB spec. This function
  73248. + * concatenates MIC values returned from dwc_cmf() to create a value of
  73249. + * the requested length.
  73250. + *
  73251. + * @param prf_len Length of the PRF function in bits (64, 128, or 256).
  73252. + * @param key, nonce, label, bytes, len Same as for dwc_cmf().
  73253. + * @param result Byte array to receive the result.
  73254. + */
  73255. +void dwc_wusb_prf(int prf_len, u8 *key,
  73256. + u8 *nonce, char *label, u8 *bytes, int len, u8 *result)
  73257. +{
  73258. + int i;
  73259. +
  73260. + nonce[0] = 0;
  73261. + for (i = 0; i < prf_len >> 6; i++, nonce[0]++) {
  73262. + dwc_wusb_cmf(key, nonce, label, bytes, len, result);
  73263. + result += 8;
  73264. + }
  73265. +}
  73266. +
  73267. +/**
  73268. + * Fills in CCM Nonce per the WUSB spec.
  73269. + *
  73270. + * @param[in] haddr Host address.
  73271. + * @param[in] daddr Device address.
  73272. + * @param[in] tkid Session Key(PTK) identifier.
  73273. + * @param[out] nonce Pointer to where the CCM Nonce output is to be written.
  73274. + */
  73275. +void dwc_wusb_fill_ccm_nonce(uint16_t haddr, uint16_t daddr, uint8_t *tkid,
  73276. + uint8_t *nonce)
  73277. +{
  73278. +
  73279. + DWC_DEBUG("%s %x %x\n", __func__, daddr, haddr);
  73280. +
  73281. + DWC_MEMSET(&nonce[0], 0, 16);
  73282. +
  73283. + DWC_MEMCPY(&nonce[6], tkid, 3);
  73284. + nonce[9] = daddr & 0xFF;
  73285. + nonce[10] = (daddr >> 8) & 0xFF;
  73286. + nonce[11] = haddr & 0xFF;
  73287. + nonce[12] = (haddr >> 8) & 0xFF;
  73288. +
  73289. + dump_bytes("CCM nonce", nonce, 16);
  73290. +}
  73291. +
  73292. +/**
  73293. + * Generates a 16-byte cryptographic-grade random number for the Host/Device
  73294. + * Nonce.
  73295. + */
  73296. +void dwc_wusb_gen_nonce(uint16_t addr, uint8_t *nonce)
  73297. +{
  73298. + uint8_t inonce[16];
  73299. + uint32_t temp[4];
  73300. +
  73301. + /* Fill in the Nonce */
  73302. + DWC_MEMSET(&inonce[0], 0, sizeof(inonce));
  73303. + inonce[9] = addr & 0xFF;
  73304. + inonce[10] = (addr >> 8) & 0xFF;
  73305. + inonce[11] = inonce[9];
  73306. + inonce[12] = inonce[10];
  73307. +
  73308. + /* Collect "randomness samples" */
  73309. + DWC_RANDOM_BYTES((uint8_t *)temp, 16);
  73310. +
  73311. + dwc_wusb_prf_128((uint8_t *)temp, nonce,
  73312. + "Random Numbers", (uint8_t *)temp, sizeof(temp),
  73313. + nonce);
  73314. +}
  73315. +
  73316. +/**
  73317. + * Generates the Session Key (PTK) and Key Confirmation Key (KCK) per the
  73318. + * WUSB spec.
  73319. + *
  73320. + * @param[in] ccm_nonce Pointer to CCM Nonce.
  73321. + * @param[in] mk Master Key to derive the session from
  73322. + * @param[in] hnonce Pointer to Host Nonce.
  73323. + * @param[in] dnonce Pointer to Device Nonce.
  73324. + * @param[out] kck Pointer to where the KCK output is to be written.
  73325. + * @param[out] ptk Pointer to where the PTK output is to be written.
  73326. + */
  73327. +void dwc_wusb_gen_key(uint8_t *ccm_nonce, uint8_t *mk, uint8_t *hnonce,
  73328. + uint8_t *dnonce, uint8_t *kck, uint8_t *ptk)
  73329. +{
  73330. + uint8_t idata[32];
  73331. + uint8_t odata[32];
  73332. +
  73333. + dump_bytes("ck", mk, 16);
  73334. + dump_bytes("hnonce", hnonce, 16);
  73335. + dump_bytes("dnonce", dnonce, 16);
  73336. +
  73337. + /* The data is the HNonce and DNonce concatenated */
  73338. + DWC_MEMCPY(&idata[0], hnonce, 16);
  73339. + DWC_MEMCPY(&idata[16], dnonce, 16);
  73340. +
  73341. + dwc_wusb_prf_256(mk, ccm_nonce, "Pair-wise keys", idata, 32, odata);
  73342. +
  73343. + /* Low 16 bytes of the result is the KCK, high 16 is the PTK */
  73344. + DWC_MEMCPY(kck, &odata[0], 16);
  73345. + DWC_MEMCPY(ptk, &odata[16], 16);
  73346. +
  73347. + dump_bytes("kck", kck, 16);
  73348. + dump_bytes("ptk", ptk, 16);
  73349. +}
  73350. +
  73351. +/**
  73352. + * Generates the Message Integrity Code over the Handshake data per the
  73353. + * WUSB spec.
  73354. + *
  73355. + * @param ccm_nonce Pointer to CCM Nonce.
  73356. + * @param kck Pointer to Key Confirmation Key.
  73357. + * @param data Pointer to Handshake data to be checked.
  73358. + * @param mic Pointer to where the MIC output is to be written.
  73359. + */
  73360. +void dwc_wusb_gen_mic(uint8_t *ccm_nonce, uint8_t *kck,
  73361. + uint8_t *data, uint8_t *mic)
  73362. +{
  73363. +
  73364. + dwc_wusb_prf_64(kck, ccm_nonce, "out-of-bandMIC",
  73365. + data, WUSB_HANDSHAKE_LEN_FOR_MIC, mic);
  73366. +}
  73367. +
  73368. +#endif /* DWC_CRYPTOLIB */
  73369. diff -Nur linux-3.18.14/drivers/usb/host/dwc_common_port/dwc_crypto.h linux-rpi/drivers/usb/host/dwc_common_port/dwc_crypto.h
  73370. --- linux-3.18.14/drivers/usb/host/dwc_common_port/dwc_crypto.h 1969-12-31 18:00:00.000000000 -0600
  73371. +++ linux-rpi/drivers/usb/host/dwc_common_port/dwc_crypto.h 2015-05-31 14:46:12.889660961 -0500
  73372. @@ -0,0 +1,111 @@
  73373. +/* =========================================================================
  73374. + * $File: //dwh/usb_iip/dev/software/dwc_common_port_2/dwc_crypto.h $
  73375. + * $Revision: #3 $
  73376. + * $Date: 2010/09/28 $
  73377. + * $Change: 1596182 $
  73378. + *
  73379. + * Synopsys Portability Library Software and documentation
  73380. + * (hereinafter, "Software") is an Unsupported proprietary work of
  73381. + * Synopsys, Inc. unless otherwise expressly agreed to in writing
  73382. + * between Synopsys and you.
  73383. + *
  73384. + * The Software IS NOT an item of Licensed Software or Licensed Product
  73385. + * under any End User Software License Agreement or Agreement for
  73386. + * Licensed Product with Synopsys or any supplement thereto. You are
  73387. + * permitted to use and redistribute this Software in source and binary
  73388. + * forms, with or without modification, provided that redistributions
  73389. + * of source code must retain this notice. You may not view, use,
  73390. + * disclose, copy or distribute this file or any information contained
  73391. + * herein except pursuant to this license grant from Synopsys. If you
  73392. + * do not agree with this notice, including the disclaimer below, then
  73393. + * you are not authorized to use the Software.
  73394. + *
  73395. + * THIS SOFTWARE IS BEING DISTRIBUTED BY SYNOPSYS SOLELY ON AN "AS IS"
  73396. + * BASIS AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT
  73397. + * LIMITED TO, THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS
  73398. + * FOR A PARTICULAR PURPOSE ARE HEREBY DISCLAIMED. IN NO EVENT SHALL
  73399. + * SYNOPSYS BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL,
  73400. + * EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO,
  73401. + * PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR
  73402. + * PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY
  73403. + * OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT
  73404. + * (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE
  73405. + * USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH
  73406. + * DAMAGE.
  73407. + * ========================================================================= */
  73408. +
  73409. +#ifndef _DWC_CRYPTO_H_
  73410. +#define _DWC_CRYPTO_H_
  73411. +
  73412. +#ifdef __cplusplus
  73413. +extern "C" {
  73414. +#endif
  73415. +
  73416. +/** @file
  73417. + *
  73418. + * This file contains declarations for the WUSB Cryptographic routines as
  73419. + * defined in the WUSB spec. They are only to be used internally by the DWC UWB
  73420. + * modules.
  73421. + */
  73422. +
  73423. +#include "dwc_os.h"
  73424. +
  73425. +int dwc_wusb_aes_encrypt(u8 *src, u8 *key, u8 *dst);
  73426. +
  73427. +void dwc_wusb_cmf(u8 *key, u8 *nonce,
  73428. + char *label, u8 *bytes, int len, u8 *result);
  73429. +void dwc_wusb_prf(int prf_len, u8 *key,
  73430. + u8 *nonce, char *label, u8 *bytes, int len, u8 *result);
  73431. +
  73432. +/**
  73433. + * The PRF-64 function described in section 6.5 of the WUSB spec.
  73434. + *
  73435. + * @param key, nonce, label, bytes, len, result Same as for dwc_prf().
  73436. + */
  73437. +static inline void dwc_wusb_prf_64(u8 *key, u8 *nonce,
  73438. + char *label, u8 *bytes, int len, u8 *result)
  73439. +{
  73440. + dwc_wusb_prf(64, key, nonce, label, bytes, len, result);
  73441. +}
  73442. +
  73443. +/**
  73444. + * The PRF-128 function described in section 6.5 of the WUSB spec.
  73445. + *
  73446. + * @param key, nonce, label, bytes, len, result Same as for dwc_prf().
  73447. + */
  73448. +static inline void dwc_wusb_prf_128(u8 *key, u8 *nonce,
  73449. + char *label, u8 *bytes, int len, u8 *result)
  73450. +{
  73451. + dwc_wusb_prf(128, key, nonce, label, bytes, len, result);
  73452. +}
  73453. +
  73454. +/**
  73455. + * The PRF-256 function described in section 6.5 of the WUSB spec.
  73456. + *
  73457. + * @param key, nonce, label, bytes, len, result Same as for dwc_prf().
  73458. + */
  73459. +static inline void dwc_wusb_prf_256(u8 *key, u8 *nonce,
  73460. + char *label, u8 *bytes, int len, u8 *result)
  73461. +{
  73462. + dwc_wusb_prf(256, key, nonce, label, bytes, len, result);
  73463. +}
  73464. +
  73465. +
  73466. +void dwc_wusb_fill_ccm_nonce(uint16_t haddr, uint16_t daddr, uint8_t *tkid,
  73467. + uint8_t *nonce);
  73468. +void dwc_wusb_gen_nonce(uint16_t addr,
  73469. + uint8_t *nonce);
  73470. +
  73471. +void dwc_wusb_gen_key(uint8_t *ccm_nonce, uint8_t *mk,
  73472. + uint8_t *hnonce, uint8_t *dnonce,
  73473. + uint8_t *kck, uint8_t *ptk);
  73474. +
  73475. +
  73476. +void dwc_wusb_gen_mic(uint8_t *ccm_nonce, uint8_t
  73477. + *kck, uint8_t *data, uint8_t *mic);
  73478. +
  73479. +#ifdef __cplusplus
  73480. +}
  73481. +#endif
  73482. +
  73483. +#endif /* _DWC_CRYPTO_H_ */
  73484. diff -Nur linux-3.18.14/drivers/usb/host/dwc_common_port/dwc_dh.c linux-rpi/drivers/usb/host/dwc_common_port/dwc_dh.c
  73485. --- linux-3.18.14/drivers/usb/host/dwc_common_port/dwc_dh.c 1969-12-31 18:00:00.000000000 -0600
  73486. +++ linux-rpi/drivers/usb/host/dwc_common_port/dwc_dh.c 2015-05-31 14:46:12.889660961 -0500
  73487. @@ -0,0 +1,291 @@
  73488. +/* =========================================================================
  73489. + * $File: //dwh/usb_iip/dev/software/dwc_common_port_2/dwc_dh.c $
  73490. + * $Revision: #3 $
  73491. + * $Date: 2010/09/28 $
  73492. + * $Change: 1596182 $
  73493. + *
  73494. + * Synopsys Portability Library Software and documentation
  73495. + * (hereinafter, "Software") is an Unsupported proprietary work of
  73496. + * Synopsys, Inc. unless otherwise expressly agreed to in writing
  73497. + * between Synopsys and you.
  73498. + *
  73499. + * The Software IS NOT an item of Licensed Software or Licensed Product
  73500. + * under any End User Software License Agreement or Agreement for
  73501. + * Licensed Product with Synopsys or any supplement thereto. You are
  73502. + * permitted to use and redistribute this Software in source and binary
  73503. + * forms, with or without modification, provided that redistributions
  73504. + * of source code must retain this notice. You may not view, use,
  73505. + * disclose, copy or distribute this file or any information contained
  73506. + * herein except pursuant to this license grant from Synopsys. If you
  73507. + * do not agree with this notice, including the disclaimer below, then
  73508. + * you are not authorized to use the Software.
  73509. + *
  73510. + * THIS SOFTWARE IS BEING DISTRIBUTED BY SYNOPSYS SOLELY ON AN "AS IS"
  73511. + * BASIS AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT
  73512. + * LIMITED TO, THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS
  73513. + * FOR A PARTICULAR PURPOSE ARE HEREBY DISCLAIMED. IN NO EVENT SHALL
  73514. + * SYNOPSYS BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL,
  73515. + * EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO,
  73516. + * PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR
  73517. + * PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY
  73518. + * OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT
  73519. + * (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE
  73520. + * USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH
  73521. + * DAMAGE.
  73522. + * ========================================================================= */
  73523. +#ifdef DWC_CRYPTOLIB
  73524. +
  73525. +#ifndef CONFIG_MACH_IPMATE
  73526. +
  73527. +#include "dwc_dh.h"
  73528. +#include "dwc_modpow.h"
  73529. +
  73530. +#ifdef DEBUG
  73531. +/* This function prints out a buffer in the format described in the Association
  73532. + * Model specification. */
  73533. +static void dh_dump(char *str, void *_num, int len)
  73534. +{
  73535. + uint8_t *num = _num;
  73536. + int i;
  73537. + DWC_PRINTF("%s\n", str);
  73538. + for (i = 0; i < len; i ++) {
  73539. + DWC_PRINTF("%02x", num[i]);
  73540. + if (((i + 1) % 2) == 0) DWC_PRINTF(" ");
  73541. + if (((i + 1) % 26) == 0) DWC_PRINTF("\n");
  73542. + }
  73543. +
  73544. + DWC_PRINTF("\n");
  73545. +}
  73546. +#else
  73547. +#define dh_dump(_x...) do {; } while(0)
  73548. +#endif
  73549. +
  73550. +/* Constant g value */
  73551. +static __u32 dh_g[] = {
  73552. + 0x02000000,
  73553. +};
  73554. +
  73555. +/* Constant p value */
  73556. +static __u32 dh_p[] = {
  73557. + 0xFFFFFFFF, 0xFFFFFFFF, 0xA2DA0FC9, 0x34C26821, 0x8B62C6C4, 0xD11CDC80, 0x084E0229, 0x74CC678A,
  73558. + 0xA6BE0B02, 0x229B133B, 0x79084A51, 0xDD04348E, 0xB31995EF, 0x1B433ACD, 0x6D0A2B30, 0x37145FF2,
  73559. + 0x6D35E14F, 0x45C2516D, 0x76B585E4, 0xC67E5E62, 0xE9424CF4, 0x6BED37A6, 0xB65CFF0B, 0xEDB706F4,
  73560. + 0xFB6B38EE, 0xA59F895A, 0x11249FAE, 0xE61F4B7C, 0x51662849, 0x3D5BE4EC, 0xB87C00C2, 0x05BF63A1,
  73561. + 0x3648DA98, 0x9AD3551C, 0xA83F1669, 0x5FCF24FD, 0x235D6583, 0x96ADA3DC, 0x56F3621C, 0xBB528520,
  73562. + 0x0729D59E, 0x6D969670, 0x4E350C67, 0x0498BC4A, 0x086C74F1, 0x7C2118CA, 0x465E9032, 0x3BCE362E,
  73563. + 0x2C779EE3, 0x03860E18, 0xA283279B, 0x8FA207EC, 0xF05DC5B5, 0xC9524C6F, 0xF6CB2BDE, 0x18175895,
  73564. + 0x7C499539, 0xE56A95EA, 0x1826D215, 0x1005FA98, 0x5A8E7215, 0x2DC4AA8A, 0x0D1733AD, 0x337A5004,
  73565. + 0xAB2155A8, 0x64BA1CDF, 0x0485FBEC, 0x0AEFDB58, 0x5771EA8A, 0x7D0C065D, 0x850F97B3, 0xC7E4E1A6,
  73566. + 0x8CAEF5AB, 0xD73309DB, 0xE0948C1E, 0x9D61254A, 0x26D2E3CE, 0x6BEED21A, 0x06FA2FF1, 0x64088AD9,
  73567. + 0x730276D8, 0x646AC83E, 0x182B1F52, 0x0C207B17, 0x5717E1BB, 0x6C5D617A, 0xC0880977, 0xE246D9BA,
  73568. + 0xA04FE208, 0x31ABE574, 0xFC5BDB43, 0x8E10FDE0, 0x20D1824B, 0xCAD23AA9, 0xFFFFFFFF, 0xFFFFFFFF,
  73569. +};
  73570. +
  73571. +static void dh_swap_bytes(void *_in, void *_out, uint32_t len)
  73572. +{
  73573. + uint8_t *in = _in;
  73574. + uint8_t *out = _out;
  73575. + int i;
  73576. + for (i=0; i<len; i++) {
  73577. + out[i] = in[len-1-i];
  73578. + }
  73579. +}
  73580. +
  73581. +/* Computes the modular exponentiation (num^exp % mod). num, exp, and mod are
  73582. + * big endian numbers of size len, in bytes. Each len value must be a multiple
  73583. + * of 4. */
  73584. +int dwc_dh_modpow(void *mem_ctx, void *num, uint32_t num_len,
  73585. + void *exp, uint32_t exp_len,
  73586. + void *mod, uint32_t mod_len,
  73587. + void *out)
  73588. +{
  73589. + /* modpow() takes little endian numbers. AM uses big-endian. This
  73590. + * function swaps bytes of numbers before passing onto modpow. */
  73591. +
  73592. + int retval = 0;
  73593. + uint32_t *result;
  73594. +
  73595. + uint32_t *bignum_num = dwc_alloc(mem_ctx, num_len + 4);
  73596. + uint32_t *bignum_exp = dwc_alloc(mem_ctx, exp_len + 4);
  73597. + uint32_t *bignum_mod = dwc_alloc(mem_ctx, mod_len + 4);
  73598. +
  73599. + dh_swap_bytes(num, &bignum_num[1], num_len);
  73600. + bignum_num[0] = num_len / 4;
  73601. +
  73602. + dh_swap_bytes(exp, &bignum_exp[1], exp_len);
  73603. + bignum_exp[0] = exp_len / 4;
  73604. +
  73605. + dh_swap_bytes(mod, &bignum_mod[1], mod_len);
  73606. + bignum_mod[0] = mod_len / 4;
  73607. +
  73608. + result = dwc_modpow(mem_ctx, bignum_num, bignum_exp, bignum_mod);
  73609. + if (!result) {
  73610. + retval = -1;
  73611. + goto dh_modpow_nomem;
  73612. + }
  73613. +
  73614. + dh_swap_bytes(&result[1], out, result[0] * 4);
  73615. + dwc_free(mem_ctx, result);
  73616. +
  73617. + dh_modpow_nomem:
  73618. + dwc_free(mem_ctx, bignum_num);
  73619. + dwc_free(mem_ctx, bignum_exp);
  73620. + dwc_free(mem_ctx, bignum_mod);
  73621. + return retval;
  73622. +}
  73623. +
  73624. +
  73625. +int dwc_dh_pk(void *mem_ctx, uint8_t nd, uint8_t *exp, uint8_t *pk, uint8_t *hash)
  73626. +{
  73627. + int retval;
  73628. + uint8_t m3[385];
  73629. +
  73630. +#ifndef DH_TEST_VECTORS
  73631. + DWC_RANDOM_BYTES(exp, 32);
  73632. +#endif
  73633. +
  73634. + /* Compute the pkd */
  73635. + if ((retval = dwc_dh_modpow(mem_ctx, dh_g, 4,
  73636. + exp, 32,
  73637. + dh_p, 384, pk))) {
  73638. + return retval;
  73639. + }
  73640. +
  73641. + m3[384] = nd;
  73642. + DWC_MEMCPY(&m3[0], pk, 384);
  73643. + DWC_SHA256(m3, 385, hash);
  73644. +
  73645. + dh_dump("PK", pk, 384);
  73646. + dh_dump("SHA-256(M3)", hash, 32);
  73647. + return 0;
  73648. +}
  73649. +
  73650. +int dwc_dh_derive_keys(void *mem_ctx, uint8_t nd, uint8_t *pkh, uint8_t *pkd,
  73651. + uint8_t *exp, int is_host,
  73652. + char *dd, uint8_t *ck, uint8_t *kdk)
  73653. +{
  73654. + int retval;
  73655. + uint8_t mv[784];
  73656. + uint8_t sha_result[32];
  73657. + uint8_t dhkey[384];
  73658. + uint8_t shared_secret[384];
  73659. + char *message;
  73660. + uint32_t vd;
  73661. +
  73662. + uint8_t *pk;
  73663. +
  73664. + if (is_host) {
  73665. + pk = pkd;
  73666. + }
  73667. + else {
  73668. + pk = pkh;
  73669. + }
  73670. +
  73671. + if ((retval = dwc_dh_modpow(mem_ctx, pk, 384,
  73672. + exp, 32,
  73673. + dh_p, 384, shared_secret))) {
  73674. + return retval;
  73675. + }
  73676. + dh_dump("Shared Secret", shared_secret, 384);
  73677. +
  73678. + DWC_SHA256(shared_secret, 384, dhkey);
  73679. + dh_dump("DHKEY", dhkey, 384);
  73680. +
  73681. + DWC_MEMCPY(&mv[0], pkd, 384);
  73682. + DWC_MEMCPY(&mv[384], pkh, 384);
  73683. + DWC_MEMCPY(&mv[768], "displayed digest", 16);
  73684. + dh_dump("MV", mv, 784);
  73685. +
  73686. + DWC_SHA256(mv, 784, sha_result);
  73687. + dh_dump("SHA-256(MV)", sha_result, 32);
  73688. + dh_dump("First 32-bits of SHA-256(MV)", sha_result, 4);
  73689. +
  73690. + dh_swap_bytes(sha_result, &vd, 4);
  73691. +#ifdef DEBUG
  73692. + DWC_PRINTF("Vd (decimal) = %d\n", vd);
  73693. +#endif
  73694. +
  73695. + switch (nd) {
  73696. + case 2:
  73697. + vd = vd % 100;
  73698. + DWC_SPRINTF(dd, "%02d", vd);
  73699. + break;
  73700. + case 3:
  73701. + vd = vd % 1000;
  73702. + DWC_SPRINTF(dd, "%03d", vd);
  73703. + break;
  73704. + case 4:
  73705. + vd = vd % 10000;
  73706. + DWC_SPRINTF(dd, "%04d", vd);
  73707. + break;
  73708. + }
  73709. +#ifdef DEBUG
  73710. + DWC_PRINTF("Display Digits: %s\n", dd);
  73711. +#endif
  73712. +
  73713. + message = "connection key";
  73714. + DWC_HMAC_SHA256(message, DWC_STRLEN(message), dhkey, 32, sha_result);
  73715. + dh_dump("HMAC(SHA-256, DHKey, connection key)", sha_result, 32);
  73716. + DWC_MEMCPY(ck, sha_result, 16);
  73717. +
  73718. + message = "key derivation key";
  73719. + DWC_HMAC_SHA256(message, DWC_STRLEN(message), dhkey, 32, sha_result);
  73720. + dh_dump("HMAC(SHA-256, DHKey, key derivation key)", sha_result, 32);
  73721. + DWC_MEMCPY(kdk, sha_result, 32);
  73722. +
  73723. + return 0;
  73724. +}
  73725. +
  73726. +
  73727. +#ifdef DH_TEST_VECTORS
  73728. +
  73729. +static __u8 dh_a[] = {
  73730. + 0x44, 0x00, 0x51, 0xd6,
  73731. + 0xf0, 0xb5, 0x5e, 0xa9,
  73732. + 0x67, 0xab, 0x31, 0xc6,
  73733. + 0x8a, 0x8b, 0x5e, 0x37,
  73734. + 0xd9, 0x10, 0xda, 0xe0,
  73735. + 0xe2, 0xd4, 0x59, 0xa4,
  73736. + 0x86, 0x45, 0x9c, 0xaa,
  73737. + 0xdf, 0x36, 0x75, 0x16,
  73738. +};
  73739. +
  73740. +static __u8 dh_b[] = {
  73741. + 0x5d, 0xae, 0xc7, 0x86,
  73742. + 0x79, 0x80, 0xa3, 0x24,
  73743. + 0x8c, 0xe3, 0x57, 0x8f,
  73744. + 0xc7, 0x5f, 0x1b, 0x0f,
  73745. + 0x2d, 0xf8, 0x9d, 0x30,
  73746. + 0x6f, 0xa4, 0x52, 0xcd,
  73747. + 0xe0, 0x7a, 0x04, 0x8a,
  73748. + 0xde, 0xd9, 0x26, 0x56,
  73749. +};
  73750. +
  73751. +void dwc_run_dh_test_vectors(void *mem_ctx)
  73752. +{
  73753. + uint8_t pkd[384];
  73754. + uint8_t pkh[384];
  73755. + uint8_t hashd[32];
  73756. + uint8_t hashh[32];
  73757. + uint8_t ck[16];
  73758. + uint8_t kdk[32];
  73759. + char dd[5];
  73760. +
  73761. + DWC_PRINTF("\n\n\nDH_TEST_VECTORS\n\n");
  73762. +
  73763. + /* compute the PKd and SHA-256(PKd || Nd) */
  73764. + DWC_PRINTF("Computing PKd\n");
  73765. + dwc_dh_pk(mem_ctx, 2, dh_a, pkd, hashd);
  73766. +
  73767. + /* compute the PKd and SHA-256(PKh || Nd) */
  73768. + DWC_PRINTF("Computing PKh\n");
  73769. + dwc_dh_pk(mem_ctx, 2, dh_b, pkh, hashh);
  73770. +
  73771. + /* compute the dhkey */
  73772. + dwc_dh_derive_keys(mem_ctx, 2, pkh, pkd, dh_a, 0, dd, ck, kdk);
  73773. +}
  73774. +#endif /* DH_TEST_VECTORS */
  73775. +
  73776. +#endif /* !CONFIG_MACH_IPMATE */
  73777. +
  73778. +#endif /* DWC_CRYPTOLIB */
  73779. diff -Nur linux-3.18.14/drivers/usb/host/dwc_common_port/dwc_dh.h linux-rpi/drivers/usb/host/dwc_common_port/dwc_dh.h
  73780. --- linux-3.18.14/drivers/usb/host/dwc_common_port/dwc_dh.h 1969-12-31 18:00:00.000000000 -0600
  73781. +++ linux-rpi/drivers/usb/host/dwc_common_port/dwc_dh.h 2015-05-31 14:46:12.889660961 -0500
  73782. @@ -0,0 +1,106 @@
  73783. +/* =========================================================================
  73784. + * $File: //dwh/usb_iip/dev/software/dwc_common_port_2/dwc_dh.h $
  73785. + * $Revision: #4 $
  73786. + * $Date: 2010/09/28 $
  73787. + * $Change: 1596182 $
  73788. + *
  73789. + * Synopsys Portability Library Software and documentation
  73790. + * (hereinafter, "Software") is an Unsupported proprietary work of
  73791. + * Synopsys, Inc. unless otherwise expressly agreed to in writing
  73792. + * between Synopsys and you.
  73793. + *
  73794. + * The Software IS NOT an item of Licensed Software or Licensed Product
  73795. + * under any End User Software License Agreement or Agreement for
  73796. + * Licensed Product with Synopsys or any supplement thereto. You are
  73797. + * permitted to use and redistribute this Software in source and binary
  73798. + * forms, with or without modification, provided that redistributions
  73799. + * of source code must retain this notice. You may not view, use,
  73800. + * disclose, copy or distribute this file or any information contained
  73801. + * herein except pursuant to this license grant from Synopsys. If you
  73802. + * do not agree with this notice, including the disclaimer below, then
  73803. + * you are not authorized to use the Software.
  73804. + *
  73805. + * THIS SOFTWARE IS BEING DISTRIBUTED BY SYNOPSYS SOLELY ON AN "AS IS"
  73806. + * BASIS AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT
  73807. + * LIMITED TO, THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS
  73808. + * FOR A PARTICULAR PURPOSE ARE HEREBY DISCLAIMED. IN NO EVENT SHALL
  73809. + * SYNOPSYS BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL,
  73810. + * EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO,
  73811. + * PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR
  73812. + * PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY
  73813. + * OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT
  73814. + * (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE
  73815. + * USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH
  73816. + * DAMAGE.
  73817. + * ========================================================================= */
  73818. +#ifndef _DWC_DH_H_
  73819. +#define _DWC_DH_H_
  73820. +
  73821. +#ifdef __cplusplus
  73822. +extern "C" {
  73823. +#endif
  73824. +
  73825. +#include "dwc_os.h"
  73826. +
  73827. +/** @file
  73828. + *
  73829. + * This file defines the common functions on device and host for performing
  73830. + * numeric association as defined in the WUSB spec. They are only to be
  73831. + * used internally by the DWC UWB modules. */
  73832. +
  73833. +extern int dwc_dh_sha256(uint8_t *message, uint32_t len, uint8_t *out);
  73834. +extern int dwc_dh_hmac_sha256(uint8_t *message, uint32_t messagelen,
  73835. + uint8_t *key, uint32_t keylen,
  73836. + uint8_t *out);
  73837. +extern int dwc_dh_modpow(void *mem_ctx, void *num, uint32_t num_len,
  73838. + void *exp, uint32_t exp_len,
  73839. + void *mod, uint32_t mod_len,
  73840. + void *out);
  73841. +
  73842. +/** Computes PKD or PKH, and SHA-256(PKd || Nd)
  73843. + *
  73844. + * PK = g^exp mod p.
  73845. + *
  73846. + * Input:
  73847. + * Nd = Number of digits on the device.
  73848. + *
  73849. + * Output:
  73850. + * exp = A 32-byte buffer to be filled with a randomly generated number.
  73851. + * used as either A or B.
  73852. + * pk = A 384-byte buffer to be filled with the PKH or PKD.
  73853. + * hash = A 32-byte buffer to be filled with SHA-256(PK || ND).
  73854. + */
  73855. +extern int dwc_dh_pk(void *mem_ctx, uint8_t nd, uint8_t *exp, uint8_t *pkd, uint8_t *hash);
  73856. +
  73857. +/** Computes the DHKEY, and VD.
  73858. + *
  73859. + * If called from host, then it will comput DHKEY=PKD^exp % p.
  73860. + * If called from device, then it will comput DHKEY=PKH^exp % p.
  73861. + *
  73862. + * Input:
  73863. + * pkd = The PKD value.
  73864. + * pkh = The PKH value.
  73865. + * exp = The A value (if device) or B value (if host) generated in dwc_wudev_dh_pk.
  73866. + * is_host = Set to non zero if a WUSB host is calling this function.
  73867. + *
  73868. + * Output:
  73869. +
  73870. + * dd = A pointer to an buffer to be set to the displayed digits string to be shown
  73871. + * to the user. This buffer should be at 5 bytes long to hold 4 digits plus a
  73872. + * null termination character. This buffer can be used directly for display.
  73873. + * ck = A 16-byte buffer to be filled with the CK.
  73874. + * kdk = A 32-byte buffer to be filled with the KDK.
  73875. + */
  73876. +extern int dwc_dh_derive_keys(void *mem_ctx, uint8_t nd, uint8_t *pkh, uint8_t *pkd,
  73877. + uint8_t *exp, int is_host,
  73878. + char *dd, uint8_t *ck, uint8_t *kdk);
  73879. +
  73880. +#ifdef DH_TEST_VECTORS
  73881. +extern void dwc_run_dh_test_vectors(void);
  73882. +#endif
  73883. +
  73884. +#ifdef __cplusplus
  73885. +}
  73886. +#endif
  73887. +
  73888. +#endif /* _DWC_DH_H_ */
  73889. diff -Nur linux-3.18.14/drivers/usb/host/dwc_common_port/dwc_list.h linux-rpi/drivers/usb/host/dwc_common_port/dwc_list.h
  73890. --- linux-3.18.14/drivers/usb/host/dwc_common_port/dwc_list.h 1969-12-31 18:00:00.000000000 -0600
  73891. +++ linux-rpi/drivers/usb/host/dwc_common_port/dwc_list.h 2015-05-31 14:46:12.889660961 -0500
  73892. @@ -0,0 +1,594 @@
  73893. +/* $OpenBSD: queue.h,v 1.26 2004/05/04 16:59:32 grange Exp $ */
  73894. +/* $NetBSD: queue.h,v 1.11 1996/05/16 05:17:14 mycroft Exp $ */
  73895. +
  73896. +/*
  73897. + * Copyright (c) 1991, 1993
  73898. + * The Regents of the University of California. All rights reserved.
  73899. + *
  73900. + * Redistribution and use in source and binary forms, with or without
  73901. + * modification, are permitted provided that the following conditions
  73902. + * are met:
  73903. + * 1. Redistributions of source code must retain the above copyright
  73904. + * notice, this list of conditions and the following disclaimer.
  73905. + * 2. Redistributions in binary form must reproduce the above copyright
  73906. + * notice, this list of conditions and the following disclaimer in the
  73907. + * documentation and/or other materials provided with the distribution.
  73908. + * 3. Neither the name of the University nor the names of its contributors
  73909. + * may be used to endorse or promote products derived from this software
  73910. + * without specific prior written permission.
  73911. + *
  73912. + * THIS SOFTWARE IS PROVIDED BY THE REGENTS AND CONTRIBUTORS ``AS IS'' AND
  73913. + * ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
  73914. + * IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
  73915. + * ARE DISCLAIMED. IN NO EVENT SHALL THE REGENTS OR CONTRIBUTORS BE LIABLE
  73916. + * FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL
  73917. + * DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS
  73918. + * OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION)
  73919. + * HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT
  73920. + * LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY
  73921. + * OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF
  73922. + * SUCH DAMAGE.
  73923. + *
  73924. + * @(#)queue.h 8.5 (Berkeley) 8/20/94
  73925. + */
  73926. +
  73927. +#ifndef _DWC_LIST_H_
  73928. +#define _DWC_LIST_H_
  73929. +
  73930. +#ifdef __cplusplus
  73931. +extern "C" {
  73932. +#endif
  73933. +
  73934. +/** @file
  73935. + *
  73936. + * This file defines linked list operations. It is derived from BSD with
  73937. + * only the MACRO names being prefixed with DWC_. This is because a few of
  73938. + * these names conflict with those on Linux. For documentation on use, see the
  73939. + * inline comments in the source code. The original license for this source
  73940. + * code applies and is preserved in the dwc_list.h source file.
  73941. + */
  73942. +
  73943. +/*
  73944. + * This file defines five types of data structures: singly-linked lists,
  73945. + * lists, simple queues, tail queues, and circular queues.
  73946. + *
  73947. + *
  73948. + * A singly-linked list is headed by a single forward pointer. The elements
  73949. + * are singly linked for minimum space and pointer manipulation overhead at
  73950. + * the expense of O(n) removal for arbitrary elements. New elements can be
  73951. + * added to the list after an existing element or at the head of the list.
  73952. + * Elements being removed from the head of the list should use the explicit
  73953. + * macro for this purpose for optimum efficiency. A singly-linked list may
  73954. + * only be traversed in the forward direction. Singly-linked lists are ideal
  73955. + * for applications with large datasets and few or no removals or for
  73956. + * implementing a LIFO queue.
  73957. + *
  73958. + * A list is headed by a single forward pointer (or an array of forward
  73959. + * pointers for a hash table header). The elements are doubly linked
  73960. + * so that an arbitrary element can be removed without a need to
  73961. + * traverse the list. New elements can be added to the list before
  73962. + * or after an existing element or at the head of the list. A list
  73963. + * may only be traversed in the forward direction.
  73964. + *
  73965. + * A simple queue is headed by a pair of pointers, one the head of the
  73966. + * list and the other to the tail of the list. The elements are singly
  73967. + * linked to save space, so elements can only be removed from the
  73968. + * head of the list. New elements can be added to the list before or after
  73969. + * an existing element, at the head of the list, or at the end of the
  73970. + * list. A simple queue may only be traversed in the forward direction.
  73971. + *
  73972. + * A tail queue is headed by a pair of pointers, one to the head of the
  73973. + * list and the other to the tail of the list. The elements are doubly
  73974. + * linked so that an arbitrary element can be removed without a need to
  73975. + * traverse the list. New elements can be added to the list before or
  73976. + * after an existing element, at the head of the list, or at the end of
  73977. + * the list. A tail queue may be traversed in either direction.
  73978. + *
  73979. + * A circle queue is headed by a pair of pointers, one to the head of the
  73980. + * list and the other to the tail of the list. The elements are doubly
  73981. + * linked so that an arbitrary element can be removed without a need to
  73982. + * traverse the list. New elements can be added to the list before or after
  73983. + * an existing element, at the head of the list, or at the end of the list.
  73984. + * A circle queue may be traversed in either direction, but has a more
  73985. + * complex end of list detection.
  73986. + *
  73987. + * For details on the use of these macros, see the queue(3) manual page.
  73988. + */
  73989. +
  73990. +/*
  73991. + * Double-linked List.
  73992. + */
  73993. +
  73994. +typedef struct dwc_list_link {
  73995. + struct dwc_list_link *next;
  73996. + struct dwc_list_link *prev;
  73997. +} dwc_list_link_t;
  73998. +
  73999. +#define DWC_LIST_INIT(link) do { \
  74000. + (link)->next = (link); \
  74001. + (link)->prev = (link); \
  74002. +} while (0)
  74003. +
  74004. +#define DWC_LIST_FIRST(link) ((link)->next)
  74005. +#define DWC_LIST_LAST(link) ((link)->prev)
  74006. +#define DWC_LIST_END(link) (link)
  74007. +#define DWC_LIST_NEXT(link) ((link)->next)
  74008. +#define DWC_LIST_PREV(link) ((link)->prev)
  74009. +#define DWC_LIST_EMPTY(link) \
  74010. + (DWC_LIST_FIRST(link) == DWC_LIST_END(link))
  74011. +#define DWC_LIST_ENTRY(link, type, field) \
  74012. + (type *)((uint8_t *)(link) - (size_t)(&((type *)0)->field))
  74013. +
  74014. +#if 0
  74015. +#define DWC_LIST_INSERT_HEAD(list, link) do { \
  74016. + (link)->next = (list)->next; \
  74017. + (link)->prev = (list); \
  74018. + (list)->next->prev = (link); \
  74019. + (list)->next = (link); \
  74020. +} while (0)
  74021. +
  74022. +#define DWC_LIST_INSERT_TAIL(list, link) do { \
  74023. + (link)->next = (list); \
  74024. + (link)->prev = (list)->prev; \
  74025. + (list)->prev->next = (link); \
  74026. + (list)->prev = (link); \
  74027. +} while (0)
  74028. +#else
  74029. +#define DWC_LIST_INSERT_HEAD(list, link) do { \
  74030. + dwc_list_link_t *__next__ = (list)->next; \
  74031. + __next__->prev = (link); \
  74032. + (link)->next = __next__; \
  74033. + (link)->prev = (list); \
  74034. + (list)->next = (link); \
  74035. +} while (0)
  74036. +
  74037. +#define DWC_LIST_INSERT_TAIL(list, link) do { \
  74038. + dwc_list_link_t *__prev__ = (list)->prev; \
  74039. + (list)->prev = (link); \
  74040. + (link)->next = (list); \
  74041. + (link)->prev = __prev__; \
  74042. + __prev__->next = (link); \
  74043. +} while (0)
  74044. +#endif
  74045. +
  74046. +#if 0
  74047. +static inline void __list_add(struct list_head *new,
  74048. + struct list_head *prev,
  74049. + struct list_head *next)
  74050. +{
  74051. + next->prev = new;
  74052. + new->next = next;
  74053. + new->prev = prev;
  74054. + prev->next = new;
  74055. +}
  74056. +
  74057. +static inline void list_add(struct list_head *new, struct list_head *head)
  74058. +{
  74059. + __list_add(new, head, head->next);
  74060. +}
  74061. +
  74062. +static inline void list_add_tail(struct list_head *new, struct list_head *head)
  74063. +{
  74064. + __list_add(new, head->prev, head);
  74065. +}
  74066. +
  74067. +static inline void __list_del(struct list_head * prev, struct list_head * next)
  74068. +{
  74069. + next->prev = prev;
  74070. + prev->next = next;
  74071. +}
  74072. +
  74073. +static inline void list_del(struct list_head *entry)
  74074. +{
  74075. + __list_del(entry->prev, entry->next);
  74076. + entry->next = LIST_POISON1;
  74077. + entry->prev = LIST_POISON2;
  74078. +}
  74079. +#endif
  74080. +
  74081. +#define DWC_LIST_REMOVE(link) do { \
  74082. + (link)->next->prev = (link)->prev; \
  74083. + (link)->prev->next = (link)->next; \
  74084. +} while (0)
  74085. +
  74086. +#define DWC_LIST_REMOVE_INIT(link) do { \
  74087. + DWC_LIST_REMOVE(link); \
  74088. + DWC_LIST_INIT(link); \
  74089. +} while (0)
  74090. +
  74091. +#define DWC_LIST_MOVE_HEAD(list, link) do { \
  74092. + DWC_LIST_REMOVE(link); \
  74093. + DWC_LIST_INSERT_HEAD(list, link); \
  74094. +} while (0)
  74095. +
  74096. +#define DWC_LIST_MOVE_TAIL(list, link) do { \
  74097. + DWC_LIST_REMOVE(link); \
  74098. + DWC_LIST_INSERT_TAIL(list, link); \
  74099. +} while (0)
  74100. +
  74101. +#define DWC_LIST_FOREACH(var, list) \
  74102. + for((var) = DWC_LIST_FIRST(list); \
  74103. + (var) != DWC_LIST_END(list); \
  74104. + (var) = DWC_LIST_NEXT(var))
  74105. +
  74106. +#define DWC_LIST_FOREACH_SAFE(var, var2, list) \
  74107. + for((var) = DWC_LIST_FIRST(list), (var2) = DWC_LIST_NEXT(var); \
  74108. + (var) != DWC_LIST_END(list); \
  74109. + (var) = (var2), (var2) = DWC_LIST_NEXT(var2))
  74110. +
  74111. +#define DWC_LIST_FOREACH_REVERSE(var, list) \
  74112. + for((var) = DWC_LIST_LAST(list); \
  74113. + (var) != DWC_LIST_END(list); \
  74114. + (var) = DWC_LIST_PREV(var))
  74115. +
  74116. +/*
  74117. + * Singly-linked List definitions.
  74118. + */
  74119. +#define DWC_SLIST_HEAD(name, type) \
  74120. +struct name { \
  74121. + struct type *slh_first; /* first element */ \
  74122. +}
  74123. +
  74124. +#define DWC_SLIST_HEAD_INITIALIZER(head) \
  74125. + { NULL }
  74126. +
  74127. +#define DWC_SLIST_ENTRY(type) \
  74128. +struct { \
  74129. + struct type *sle_next; /* next element */ \
  74130. +}
  74131. +
  74132. +/*
  74133. + * Singly-linked List access methods.
  74134. + */
  74135. +#define DWC_SLIST_FIRST(head) ((head)->slh_first)
  74136. +#define DWC_SLIST_END(head) NULL
  74137. +#define DWC_SLIST_EMPTY(head) (SLIST_FIRST(head) == SLIST_END(head))
  74138. +#define DWC_SLIST_NEXT(elm, field) ((elm)->field.sle_next)
  74139. +
  74140. +#define DWC_SLIST_FOREACH(var, head, field) \
  74141. + for((var) = SLIST_FIRST(head); \
  74142. + (var) != SLIST_END(head); \
  74143. + (var) = SLIST_NEXT(var, field))
  74144. +
  74145. +#define DWC_SLIST_FOREACH_PREVPTR(var, varp, head, field) \
  74146. + for((varp) = &SLIST_FIRST((head)); \
  74147. + ((var) = *(varp)) != SLIST_END(head); \
  74148. + (varp) = &SLIST_NEXT((var), field))
  74149. +
  74150. +/*
  74151. + * Singly-linked List functions.
  74152. + */
  74153. +#define DWC_SLIST_INIT(head) { \
  74154. + SLIST_FIRST(head) = SLIST_END(head); \
  74155. +}
  74156. +
  74157. +#define DWC_SLIST_INSERT_AFTER(slistelm, elm, field) do { \
  74158. + (elm)->field.sle_next = (slistelm)->field.sle_next; \
  74159. + (slistelm)->field.sle_next = (elm); \
  74160. +} while (0)
  74161. +
  74162. +#define DWC_SLIST_INSERT_HEAD(head, elm, field) do { \
  74163. + (elm)->field.sle_next = (head)->slh_first; \
  74164. + (head)->slh_first = (elm); \
  74165. +} while (0)
  74166. +
  74167. +#define DWC_SLIST_REMOVE_NEXT(head, elm, field) do { \
  74168. + (elm)->field.sle_next = (elm)->field.sle_next->field.sle_next; \
  74169. +} while (0)
  74170. +
  74171. +#define DWC_SLIST_REMOVE_HEAD(head, field) do { \
  74172. + (head)->slh_first = (head)->slh_first->field.sle_next; \
  74173. +} while (0)
  74174. +
  74175. +#define DWC_SLIST_REMOVE(head, elm, type, field) do { \
  74176. + if ((head)->slh_first == (elm)) { \
  74177. + SLIST_REMOVE_HEAD((head), field); \
  74178. + } \
  74179. + else { \
  74180. + struct type *curelm = (head)->slh_first; \
  74181. + while( curelm->field.sle_next != (elm) ) \
  74182. + curelm = curelm->field.sle_next; \
  74183. + curelm->field.sle_next = \
  74184. + curelm->field.sle_next->field.sle_next; \
  74185. + } \
  74186. +} while (0)
  74187. +
  74188. +/*
  74189. + * Simple queue definitions.
  74190. + */
  74191. +#define DWC_SIMPLEQ_HEAD(name, type) \
  74192. +struct name { \
  74193. + struct type *sqh_first; /* first element */ \
  74194. + struct type **sqh_last; /* addr of last next element */ \
  74195. +}
  74196. +
  74197. +#define DWC_SIMPLEQ_HEAD_INITIALIZER(head) \
  74198. + { NULL, &(head).sqh_first }
  74199. +
  74200. +#define DWC_SIMPLEQ_ENTRY(type) \
  74201. +struct { \
  74202. + struct type *sqe_next; /* next element */ \
  74203. +}
  74204. +
  74205. +/*
  74206. + * Simple queue access methods.
  74207. + */
  74208. +#define DWC_SIMPLEQ_FIRST(head) ((head)->sqh_first)
  74209. +#define DWC_SIMPLEQ_END(head) NULL
  74210. +#define DWC_SIMPLEQ_EMPTY(head) (SIMPLEQ_FIRST(head) == SIMPLEQ_END(head))
  74211. +#define DWC_SIMPLEQ_NEXT(elm, field) ((elm)->field.sqe_next)
  74212. +
  74213. +#define DWC_SIMPLEQ_FOREACH(var, head, field) \
  74214. + for((var) = SIMPLEQ_FIRST(head); \
  74215. + (var) != SIMPLEQ_END(head); \
  74216. + (var) = SIMPLEQ_NEXT(var, field))
  74217. +
  74218. +/*
  74219. + * Simple queue functions.
  74220. + */
  74221. +#define DWC_SIMPLEQ_INIT(head) do { \
  74222. + (head)->sqh_first = NULL; \
  74223. + (head)->sqh_last = &(head)->sqh_first; \
  74224. +} while (0)
  74225. +
  74226. +#define DWC_SIMPLEQ_INSERT_HEAD(head, elm, field) do { \
  74227. + if (((elm)->field.sqe_next = (head)->sqh_first) == NULL) \
  74228. + (head)->sqh_last = &(elm)->field.sqe_next; \
  74229. + (head)->sqh_first = (elm); \
  74230. +} while (0)
  74231. +
  74232. +#define DWC_SIMPLEQ_INSERT_TAIL(head, elm, field) do { \
  74233. + (elm)->field.sqe_next = NULL; \
  74234. + *(head)->sqh_last = (elm); \
  74235. + (head)->sqh_last = &(elm)->field.sqe_next; \
  74236. +} while (0)
  74237. +
  74238. +#define DWC_SIMPLEQ_INSERT_AFTER(head, listelm, elm, field) do { \
  74239. + if (((elm)->field.sqe_next = (listelm)->field.sqe_next) == NULL)\
  74240. + (head)->sqh_last = &(elm)->field.sqe_next; \
  74241. + (listelm)->field.sqe_next = (elm); \
  74242. +} while (0)
  74243. +
  74244. +#define DWC_SIMPLEQ_REMOVE_HEAD(head, field) do { \
  74245. + if (((head)->sqh_first = (head)->sqh_first->field.sqe_next) == NULL) \
  74246. + (head)->sqh_last = &(head)->sqh_first; \
  74247. +} while (0)
  74248. +
  74249. +/*
  74250. + * Tail queue definitions.
  74251. + */
  74252. +#define DWC_TAILQ_HEAD(name, type) \
  74253. +struct name { \
  74254. + struct type *tqh_first; /* first element */ \
  74255. + struct type **tqh_last; /* addr of last next element */ \
  74256. +}
  74257. +
  74258. +#define DWC_TAILQ_HEAD_INITIALIZER(head) \
  74259. + { NULL, &(head).tqh_first }
  74260. +
  74261. +#define DWC_TAILQ_ENTRY(type) \
  74262. +struct { \
  74263. + struct type *tqe_next; /* next element */ \
  74264. + struct type **tqe_prev; /* address of previous next element */ \
  74265. +}
  74266. +
  74267. +/*
  74268. + * tail queue access methods
  74269. + */
  74270. +#define DWC_TAILQ_FIRST(head) ((head)->tqh_first)
  74271. +#define DWC_TAILQ_END(head) NULL
  74272. +#define DWC_TAILQ_NEXT(elm, field) ((elm)->field.tqe_next)
  74273. +#define DWC_TAILQ_LAST(head, headname) \
  74274. + (*(((struct headname *)((head)->tqh_last))->tqh_last))
  74275. +/* XXX */
  74276. +#define DWC_TAILQ_PREV(elm, headname, field) \
  74277. + (*(((struct headname *)((elm)->field.tqe_prev))->tqh_last))
  74278. +#define DWC_TAILQ_EMPTY(head) \
  74279. + (DWC_TAILQ_FIRST(head) == DWC_TAILQ_END(head))
  74280. +
  74281. +#define DWC_TAILQ_FOREACH(var, head, field) \
  74282. + for ((var) = DWC_TAILQ_FIRST(head); \
  74283. + (var) != DWC_TAILQ_END(head); \
  74284. + (var) = DWC_TAILQ_NEXT(var, field))
  74285. +
  74286. +#define DWC_TAILQ_FOREACH_REVERSE(var, head, headname, field) \
  74287. + for ((var) = DWC_TAILQ_LAST(head, headname); \
  74288. + (var) != DWC_TAILQ_END(head); \
  74289. + (var) = DWC_TAILQ_PREV(var, headname, field))
  74290. +
  74291. +/*
  74292. + * Tail queue functions.
  74293. + */
  74294. +#define DWC_TAILQ_INIT(head) do { \
  74295. + (head)->tqh_first = NULL; \
  74296. + (head)->tqh_last = &(head)->tqh_first; \
  74297. +} while (0)
  74298. +
  74299. +#define DWC_TAILQ_INSERT_HEAD(head, elm, field) do { \
  74300. + if (((elm)->field.tqe_next = (head)->tqh_first) != NULL) \
  74301. + (head)->tqh_first->field.tqe_prev = \
  74302. + &(elm)->field.tqe_next; \
  74303. + else \
  74304. + (head)->tqh_last = &(elm)->field.tqe_next; \
  74305. + (head)->tqh_first = (elm); \
  74306. + (elm)->field.tqe_prev = &(head)->tqh_first; \
  74307. +} while (0)
  74308. +
  74309. +#define DWC_TAILQ_INSERT_TAIL(head, elm, field) do { \
  74310. + (elm)->field.tqe_next = NULL; \
  74311. + (elm)->field.tqe_prev = (head)->tqh_last; \
  74312. + *(head)->tqh_last = (elm); \
  74313. + (head)->tqh_last = &(elm)->field.tqe_next; \
  74314. +} while (0)
  74315. +
  74316. +#define DWC_TAILQ_INSERT_AFTER(head, listelm, elm, field) do { \
  74317. + if (((elm)->field.tqe_next = (listelm)->field.tqe_next) != NULL)\
  74318. + (elm)->field.tqe_next->field.tqe_prev = \
  74319. + &(elm)->field.tqe_next; \
  74320. + else \
  74321. + (head)->tqh_last = &(elm)->field.tqe_next; \
  74322. + (listelm)->field.tqe_next = (elm); \
  74323. + (elm)->field.tqe_prev = &(listelm)->field.tqe_next; \
  74324. +} while (0)
  74325. +
  74326. +#define DWC_TAILQ_INSERT_BEFORE(listelm, elm, field) do { \
  74327. + (elm)->field.tqe_prev = (listelm)->field.tqe_prev; \
  74328. + (elm)->field.tqe_next = (listelm); \
  74329. + *(listelm)->field.tqe_prev = (elm); \
  74330. + (listelm)->field.tqe_prev = &(elm)->field.tqe_next; \
  74331. +} while (0)
  74332. +
  74333. +#define DWC_TAILQ_REMOVE(head, elm, field) do { \
  74334. + if (((elm)->field.tqe_next) != NULL) \
  74335. + (elm)->field.tqe_next->field.tqe_prev = \
  74336. + (elm)->field.tqe_prev; \
  74337. + else \
  74338. + (head)->tqh_last = (elm)->field.tqe_prev; \
  74339. + *(elm)->field.tqe_prev = (elm)->field.tqe_next; \
  74340. +} while (0)
  74341. +
  74342. +#define DWC_TAILQ_REPLACE(head, elm, elm2, field) do { \
  74343. + if (((elm2)->field.tqe_next = (elm)->field.tqe_next) != NULL) \
  74344. + (elm2)->field.tqe_next->field.tqe_prev = \
  74345. + &(elm2)->field.tqe_next; \
  74346. + else \
  74347. + (head)->tqh_last = &(elm2)->field.tqe_next; \
  74348. + (elm2)->field.tqe_prev = (elm)->field.tqe_prev; \
  74349. + *(elm2)->field.tqe_prev = (elm2); \
  74350. +} while (0)
  74351. +
  74352. +/*
  74353. + * Circular queue definitions.
  74354. + */
  74355. +#define DWC_CIRCLEQ_HEAD(name, type) \
  74356. +struct name { \
  74357. + struct type *cqh_first; /* first element */ \
  74358. + struct type *cqh_last; /* last element */ \
  74359. +}
  74360. +
  74361. +#define DWC_CIRCLEQ_HEAD_INITIALIZER(head) \
  74362. + { DWC_CIRCLEQ_END(&head), DWC_CIRCLEQ_END(&head) }
  74363. +
  74364. +#define DWC_CIRCLEQ_ENTRY(type) \
  74365. +struct { \
  74366. + struct type *cqe_next; /* next element */ \
  74367. + struct type *cqe_prev; /* previous element */ \
  74368. +}
  74369. +
  74370. +/*
  74371. + * Circular queue access methods
  74372. + */
  74373. +#define DWC_CIRCLEQ_FIRST(head) ((head)->cqh_first)
  74374. +#define DWC_CIRCLEQ_LAST(head) ((head)->cqh_last)
  74375. +#define DWC_CIRCLEQ_END(head) ((void *)(head))
  74376. +#define DWC_CIRCLEQ_NEXT(elm, field) ((elm)->field.cqe_next)
  74377. +#define DWC_CIRCLEQ_PREV(elm, field) ((elm)->field.cqe_prev)
  74378. +#define DWC_CIRCLEQ_EMPTY(head) \
  74379. + (DWC_CIRCLEQ_FIRST(head) == DWC_CIRCLEQ_END(head))
  74380. +
  74381. +#define DWC_CIRCLEQ_EMPTY_ENTRY(elm, field) (((elm)->field.cqe_next == NULL) && ((elm)->field.cqe_prev == NULL))
  74382. +
  74383. +#define DWC_CIRCLEQ_FOREACH(var, head, field) \
  74384. + for((var) = DWC_CIRCLEQ_FIRST(head); \
  74385. + (var) != DWC_CIRCLEQ_END(head); \
  74386. + (var) = DWC_CIRCLEQ_NEXT(var, field))
  74387. +
  74388. +#define DWC_CIRCLEQ_FOREACH_SAFE(var, var2, head, field) \
  74389. + for((var) = DWC_CIRCLEQ_FIRST(head), var2 = DWC_CIRCLEQ_NEXT(var, field); \
  74390. + (var) != DWC_CIRCLEQ_END(head); \
  74391. + (var) = var2, var2 = DWC_CIRCLEQ_NEXT(var, field))
  74392. +
  74393. +#define DWC_CIRCLEQ_FOREACH_REVERSE(var, head, field) \
  74394. + for((var) = DWC_CIRCLEQ_LAST(head); \
  74395. + (var) != DWC_CIRCLEQ_END(head); \
  74396. + (var) = DWC_CIRCLEQ_PREV(var, field))
  74397. +
  74398. +/*
  74399. + * Circular queue functions.
  74400. + */
  74401. +#define DWC_CIRCLEQ_INIT(head) do { \
  74402. + (head)->cqh_first = DWC_CIRCLEQ_END(head); \
  74403. + (head)->cqh_last = DWC_CIRCLEQ_END(head); \
  74404. +} while (0)
  74405. +
  74406. +#define DWC_CIRCLEQ_INIT_ENTRY(elm, field) do { \
  74407. + (elm)->field.cqe_next = NULL; \
  74408. + (elm)->field.cqe_prev = NULL; \
  74409. +} while (0)
  74410. +
  74411. +#define DWC_CIRCLEQ_INSERT_AFTER(head, listelm, elm, field) do { \
  74412. + (elm)->field.cqe_next = (listelm)->field.cqe_next; \
  74413. + (elm)->field.cqe_prev = (listelm); \
  74414. + if ((listelm)->field.cqe_next == DWC_CIRCLEQ_END(head)) \
  74415. + (head)->cqh_last = (elm); \
  74416. + else \
  74417. + (listelm)->field.cqe_next->field.cqe_prev = (elm); \
  74418. + (listelm)->field.cqe_next = (elm); \
  74419. +} while (0)
  74420. +
  74421. +#define DWC_CIRCLEQ_INSERT_BEFORE(head, listelm, elm, field) do { \
  74422. + (elm)->field.cqe_next = (listelm); \
  74423. + (elm)->field.cqe_prev = (listelm)->field.cqe_prev; \
  74424. + if ((listelm)->field.cqe_prev == DWC_CIRCLEQ_END(head)) \
  74425. + (head)->cqh_first = (elm); \
  74426. + else \
  74427. + (listelm)->field.cqe_prev->field.cqe_next = (elm); \
  74428. + (listelm)->field.cqe_prev = (elm); \
  74429. +} while (0)
  74430. +
  74431. +#define DWC_CIRCLEQ_INSERT_HEAD(head, elm, field) do { \
  74432. + (elm)->field.cqe_next = (head)->cqh_first; \
  74433. + (elm)->field.cqe_prev = DWC_CIRCLEQ_END(head); \
  74434. + if ((head)->cqh_last == DWC_CIRCLEQ_END(head)) \
  74435. + (head)->cqh_last = (elm); \
  74436. + else \
  74437. + (head)->cqh_first->field.cqe_prev = (elm); \
  74438. + (head)->cqh_first = (elm); \
  74439. +} while (0)
  74440. +
  74441. +#define DWC_CIRCLEQ_INSERT_TAIL(head, elm, field) do { \
  74442. + (elm)->field.cqe_next = DWC_CIRCLEQ_END(head); \
  74443. + (elm)->field.cqe_prev = (head)->cqh_last; \
  74444. + if ((head)->cqh_first == DWC_CIRCLEQ_END(head)) \
  74445. + (head)->cqh_first = (elm); \
  74446. + else \
  74447. + (head)->cqh_last->field.cqe_next = (elm); \
  74448. + (head)->cqh_last = (elm); \
  74449. +} while (0)
  74450. +
  74451. +#define DWC_CIRCLEQ_REMOVE(head, elm, field) do { \
  74452. + if ((elm)->field.cqe_next == DWC_CIRCLEQ_END(head)) \
  74453. + (head)->cqh_last = (elm)->field.cqe_prev; \
  74454. + else \
  74455. + (elm)->field.cqe_next->field.cqe_prev = \
  74456. + (elm)->field.cqe_prev; \
  74457. + if ((elm)->field.cqe_prev == DWC_CIRCLEQ_END(head)) \
  74458. + (head)->cqh_first = (elm)->field.cqe_next; \
  74459. + else \
  74460. + (elm)->field.cqe_prev->field.cqe_next = \
  74461. + (elm)->field.cqe_next; \
  74462. +} while (0)
  74463. +
  74464. +#define DWC_CIRCLEQ_REMOVE_INIT(head, elm, field) do { \
  74465. + DWC_CIRCLEQ_REMOVE(head, elm, field); \
  74466. + DWC_CIRCLEQ_INIT_ENTRY(elm, field); \
  74467. +} while (0)
  74468. +
  74469. +#define DWC_CIRCLEQ_REPLACE(head, elm, elm2, field) do { \
  74470. + if (((elm2)->field.cqe_next = (elm)->field.cqe_next) == \
  74471. + DWC_CIRCLEQ_END(head)) \
  74472. + (head).cqh_last = (elm2); \
  74473. + else \
  74474. + (elm2)->field.cqe_next->field.cqe_prev = (elm2); \
  74475. + if (((elm2)->field.cqe_prev = (elm)->field.cqe_prev) == \
  74476. + DWC_CIRCLEQ_END(head)) \
  74477. + (head).cqh_first = (elm2); \
  74478. + else \
  74479. + (elm2)->field.cqe_prev->field.cqe_next = (elm2); \
  74480. +} while (0)
  74481. +
  74482. +#ifdef __cplusplus
  74483. +}
  74484. +#endif
  74485. +
  74486. +#endif /* _DWC_LIST_H_ */
  74487. diff -Nur linux-3.18.14/drivers/usb/host/dwc_common_port/dwc_mem.c linux-rpi/drivers/usb/host/dwc_common_port/dwc_mem.c
  74488. --- linux-3.18.14/drivers/usb/host/dwc_common_port/dwc_mem.c 1969-12-31 18:00:00.000000000 -0600
  74489. +++ linux-rpi/drivers/usb/host/dwc_common_port/dwc_mem.c 2015-05-31 14:46:12.889660961 -0500
  74490. @@ -0,0 +1,245 @@
  74491. +/* Memory Debugging */
  74492. +#ifdef DWC_DEBUG_MEMORY
  74493. +
  74494. +#include "dwc_os.h"
  74495. +#include "dwc_list.h"
  74496. +
  74497. +struct allocation {
  74498. + void *addr;
  74499. + void *ctx;
  74500. + char *func;
  74501. + int line;
  74502. + uint32_t size;
  74503. + int dma;
  74504. + DWC_CIRCLEQ_ENTRY(allocation) entry;
  74505. +};
  74506. +
  74507. +DWC_CIRCLEQ_HEAD(allocation_queue, allocation);
  74508. +
  74509. +struct allocation_manager {
  74510. + void *mem_ctx;
  74511. + struct allocation_queue allocations;
  74512. +
  74513. + /* statistics */
  74514. + int num;
  74515. + int num_freed;
  74516. + int num_active;
  74517. + uint32_t total;
  74518. + uint32_t cur;
  74519. + uint32_t max;
  74520. +};
  74521. +
  74522. +static struct allocation_manager *manager = NULL;
  74523. +
  74524. +static int add_allocation(void *ctx, uint32_t size, char const *func, int line, void *addr,
  74525. + int dma)
  74526. +{
  74527. + struct allocation *a;
  74528. +
  74529. + DWC_ASSERT(manager != NULL, "manager not allocated");
  74530. +
  74531. + a = __DWC_ALLOC_ATOMIC(manager->mem_ctx, sizeof(*a));
  74532. + if (!a) {
  74533. + return -DWC_E_NO_MEMORY;
  74534. + }
  74535. +
  74536. + a->func = __DWC_ALLOC_ATOMIC(manager->mem_ctx, DWC_STRLEN(func) + 1);
  74537. + if (!a->func) {
  74538. + __DWC_FREE(manager->mem_ctx, a);
  74539. + return -DWC_E_NO_MEMORY;
  74540. + }
  74541. +
  74542. + DWC_MEMCPY(a->func, func, DWC_STRLEN(func) + 1);
  74543. + a->addr = addr;
  74544. + a->ctx = ctx;
  74545. + a->line = line;
  74546. + a->size = size;
  74547. + a->dma = dma;
  74548. + DWC_CIRCLEQ_INSERT_TAIL(&manager->allocations, a, entry);
  74549. +
  74550. + /* Update stats */
  74551. + manager->num++;
  74552. + manager->num_active++;
  74553. + manager->total += size;
  74554. + manager->cur += size;
  74555. +
  74556. + if (manager->max < manager->cur) {
  74557. + manager->max = manager->cur;
  74558. + }
  74559. +
  74560. + return 0;
  74561. +}
  74562. +
  74563. +static struct allocation *find_allocation(void *ctx, void *addr)
  74564. +{
  74565. + struct allocation *a;
  74566. +
  74567. + DWC_CIRCLEQ_FOREACH(a, &manager->allocations, entry) {
  74568. + if (a->ctx == ctx && a->addr == addr) {
  74569. + return a;
  74570. + }
  74571. + }
  74572. +
  74573. + return NULL;
  74574. +}
  74575. +
  74576. +static void free_allocation(void *ctx, void *addr, char const *func, int line)
  74577. +{
  74578. + struct allocation *a = find_allocation(ctx, addr);
  74579. +
  74580. + if (!a) {
  74581. + DWC_ASSERT(0,
  74582. + "Free of address %p that was never allocated or already freed %s:%d",
  74583. + addr, func, line);
  74584. + return;
  74585. + }
  74586. +
  74587. + DWC_CIRCLEQ_REMOVE(&manager->allocations, a, entry);
  74588. +
  74589. + manager->num_active--;
  74590. + manager->num_freed++;
  74591. + manager->cur -= a->size;
  74592. + __DWC_FREE(manager->mem_ctx, a->func);
  74593. + __DWC_FREE(manager->mem_ctx, a);
  74594. +}
  74595. +
  74596. +int dwc_memory_debug_start(void *mem_ctx)
  74597. +{
  74598. + DWC_ASSERT(manager == NULL, "Memory debugging has already started\n");
  74599. +
  74600. + if (manager) {
  74601. + return -DWC_E_BUSY;
  74602. + }
  74603. +
  74604. + manager = __DWC_ALLOC(mem_ctx, sizeof(*manager));
  74605. + if (!manager) {
  74606. + return -DWC_E_NO_MEMORY;
  74607. + }
  74608. +
  74609. + DWC_CIRCLEQ_INIT(&manager->allocations);
  74610. + manager->mem_ctx = mem_ctx;
  74611. + manager->num = 0;
  74612. + manager->num_freed = 0;
  74613. + manager->num_active = 0;
  74614. + manager->total = 0;
  74615. + manager->cur = 0;
  74616. + manager->max = 0;
  74617. +
  74618. + return 0;
  74619. +}
  74620. +
  74621. +void dwc_memory_debug_stop(void)
  74622. +{
  74623. + struct allocation *a;
  74624. +
  74625. + dwc_memory_debug_report();
  74626. +
  74627. + DWC_CIRCLEQ_FOREACH(a, &manager->allocations, entry) {
  74628. + DWC_ERROR("Memory leaked from %s:%d\n", a->func, a->line);
  74629. + free_allocation(a->ctx, a->addr, NULL, -1);
  74630. + }
  74631. +
  74632. + __DWC_FREE(manager->mem_ctx, manager);
  74633. +}
  74634. +
  74635. +void dwc_memory_debug_report(void)
  74636. +{
  74637. + struct allocation *a;
  74638. +
  74639. + DWC_PRINTF("\n\n\n----------------- Memory Debugging Report -----------------\n\n");
  74640. + DWC_PRINTF("Num Allocations = %d\n", manager->num);
  74641. + DWC_PRINTF("Freed = %d\n", manager->num_freed);
  74642. + DWC_PRINTF("Active = %d\n", manager->num_active);
  74643. + DWC_PRINTF("Current Memory Used = %d\n", manager->cur);
  74644. + DWC_PRINTF("Total Memory Used = %d\n", manager->total);
  74645. + DWC_PRINTF("Maximum Memory Used at Once = %d\n", manager->max);
  74646. + DWC_PRINTF("Unfreed allocations:\n");
  74647. +
  74648. + DWC_CIRCLEQ_FOREACH(a, &manager->allocations, entry) {
  74649. + DWC_PRINTF(" addr=%p, size=%d from %s:%d, DMA=%d\n",
  74650. + a->addr, a->size, a->func, a->line, a->dma);
  74651. + }
  74652. +}
  74653. +
  74654. +/* The replacement functions */
  74655. +void *dwc_alloc_debug(void *mem_ctx, uint32_t size, char const *func, int line)
  74656. +{
  74657. + void *addr = __DWC_ALLOC(mem_ctx, size);
  74658. +
  74659. + if (!addr) {
  74660. + return NULL;
  74661. + }
  74662. +
  74663. + if (add_allocation(mem_ctx, size, func, line, addr, 0)) {
  74664. + __DWC_FREE(mem_ctx, addr);
  74665. + return NULL;
  74666. + }
  74667. +
  74668. + return addr;
  74669. +}
  74670. +
  74671. +void *dwc_alloc_atomic_debug(void *mem_ctx, uint32_t size, char const *func,
  74672. + int line)
  74673. +{
  74674. + void *addr = __DWC_ALLOC_ATOMIC(mem_ctx, size);
  74675. +
  74676. + if (!addr) {
  74677. + return NULL;
  74678. + }
  74679. +
  74680. + if (add_allocation(mem_ctx, size, func, line, addr, 0)) {
  74681. + __DWC_FREE(mem_ctx, addr);
  74682. + return NULL;
  74683. + }
  74684. +
  74685. + return addr;
  74686. +}
  74687. +
  74688. +void dwc_free_debug(void *mem_ctx, void *addr, char const *func, int line)
  74689. +{
  74690. + free_allocation(mem_ctx, addr, func, line);
  74691. + __DWC_FREE(mem_ctx, addr);
  74692. +}
  74693. +
  74694. +void *dwc_dma_alloc_debug(void *dma_ctx, uint32_t size, dwc_dma_t *dma_addr,
  74695. + char const *func, int line)
  74696. +{
  74697. + void *addr = __DWC_DMA_ALLOC(dma_ctx, size, dma_addr);
  74698. +
  74699. + if (!addr) {
  74700. + return NULL;
  74701. + }
  74702. +
  74703. + if (add_allocation(dma_ctx, size, func, line, addr, 1)) {
  74704. + __DWC_DMA_FREE(dma_ctx, size, addr, *dma_addr);
  74705. + return NULL;
  74706. + }
  74707. +
  74708. + return addr;
  74709. +}
  74710. +
  74711. +void *dwc_dma_alloc_atomic_debug(void *dma_ctx, uint32_t size,
  74712. + dwc_dma_t *dma_addr, char const *func, int line)
  74713. +{
  74714. + void *addr = __DWC_DMA_ALLOC_ATOMIC(dma_ctx, size, dma_addr);
  74715. +
  74716. + if (!addr) {
  74717. + return NULL;
  74718. + }
  74719. +
  74720. + if (add_allocation(dma_ctx, size, func, line, addr, 1)) {
  74721. + __DWC_DMA_FREE(dma_ctx, size, addr, *dma_addr);
  74722. + return NULL;
  74723. + }
  74724. +
  74725. + return addr;
  74726. +}
  74727. +
  74728. +void dwc_dma_free_debug(void *dma_ctx, uint32_t size, void *virt_addr,
  74729. + dwc_dma_t dma_addr, char const *func, int line)
  74730. +{
  74731. + free_allocation(dma_ctx, virt_addr, func, line);
  74732. + __DWC_DMA_FREE(dma_ctx, size, virt_addr, dma_addr);
  74733. +}
  74734. +
  74735. +#endif /* DWC_DEBUG_MEMORY */
  74736. diff -Nur linux-3.18.14/drivers/usb/host/dwc_common_port/dwc_modpow.c linux-rpi/drivers/usb/host/dwc_common_port/dwc_modpow.c
  74737. --- linux-3.18.14/drivers/usb/host/dwc_common_port/dwc_modpow.c 1969-12-31 18:00:00.000000000 -0600
  74738. +++ linux-rpi/drivers/usb/host/dwc_common_port/dwc_modpow.c 2015-05-31 14:46:12.889660961 -0500
  74739. @@ -0,0 +1,636 @@
  74740. +/* Bignum routines adapted from PUTTY sources. PuTTY copyright notice follows.
  74741. + *
  74742. + * PuTTY is copyright 1997-2007 Simon Tatham.
  74743. + *
  74744. + * Portions copyright Robert de Bath, Joris van Rantwijk, Delian
  74745. + * Delchev, Andreas Schultz, Jeroen Massar, Wez Furlong, Nicolas Barry,
  74746. + * Justin Bradford, Ben Harris, Malcolm Smith, Ahmad Khalifa, Markus
  74747. + * Kuhn, and CORE SDI S.A.
  74748. + *
  74749. + * Permission is hereby granted, free of charge, to any person
  74750. + * obtaining a copy of this software and associated documentation files
  74751. + * (the "Software"), to deal in the Software without restriction,
  74752. + * including without limitation the rights to use, copy, modify, merge,
  74753. + * publish, distribute, sublicense, and/or sell copies of the Software,
  74754. + * and to permit persons to whom the Software is furnished to do so,
  74755. + * subject to the following conditions:
  74756. + *
  74757. + * The above copyright notice and this permission notice shall be
  74758. + * included in all copies or substantial portions of the Software.
  74759. +
  74760. + * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND,
  74761. + * EXPRESS OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF
  74762. + * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND
  74763. + * NONINFRINGEMENT. IN NO EVENT SHALL THE COPYRIGHT HOLDERS BE LIABLE
  74764. + * FOR ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN ACTION OF
  74765. + * CONTRACT, TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN CONNECTION
  74766. + * WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS IN THE SOFTWARE.
  74767. + *
  74768. + */
  74769. +#ifdef DWC_CRYPTOLIB
  74770. +
  74771. +#ifndef CONFIG_MACH_IPMATE
  74772. +
  74773. +#include "dwc_modpow.h"
  74774. +
  74775. +#define BIGNUM_INT_MASK 0xFFFFFFFFUL
  74776. +#define BIGNUM_TOP_BIT 0x80000000UL
  74777. +#define BIGNUM_INT_BITS 32
  74778. +
  74779. +
  74780. +static void *snmalloc(void *mem_ctx, size_t n, size_t size)
  74781. +{
  74782. + void *p;
  74783. + size *= n;
  74784. + if (size == 0) size = 1;
  74785. + p = dwc_alloc(mem_ctx, size);
  74786. + return p;
  74787. +}
  74788. +
  74789. +#define snewn(ctx, n, type) ((type *)snmalloc((ctx), (n), sizeof(type)))
  74790. +#define sfree dwc_free
  74791. +
  74792. +/*
  74793. + * Usage notes:
  74794. + * * Do not call the DIVMOD_WORD macro with expressions such as array
  74795. + * subscripts, as some implementations object to this (see below).
  74796. + * * Note that none of the division methods below will cope if the
  74797. + * quotient won't fit into BIGNUM_INT_BITS. Callers should be careful
  74798. + * to avoid this case.
  74799. + * If this condition occurs, in the case of the x86 DIV instruction,
  74800. + * an overflow exception will occur, which (according to a correspondent)
  74801. + * will manifest on Windows as something like
  74802. + * 0xC0000095: Integer overflow
  74803. + * The C variant won't give the right answer, either.
  74804. + */
  74805. +
  74806. +#define MUL_WORD(w1, w2) ((BignumDblInt)w1 * w2)
  74807. +
  74808. +#if defined __GNUC__ && defined __i386__
  74809. +#define DIVMOD_WORD(q, r, hi, lo, w) \
  74810. + __asm__("div %2" : \
  74811. + "=d" (r), "=a" (q) : \
  74812. + "r" (w), "d" (hi), "a" (lo))
  74813. +#else
  74814. +#define DIVMOD_WORD(q, r, hi, lo, w) do { \
  74815. + BignumDblInt n = (((BignumDblInt)hi) << BIGNUM_INT_BITS) | lo; \
  74816. + q = n / w; \
  74817. + r = n % w; \
  74818. +} while (0)
  74819. +#endif
  74820. +
  74821. +// q = n / w;
  74822. +// r = n % w;
  74823. +
  74824. +#define BIGNUM_INT_BYTES (BIGNUM_INT_BITS / 8)
  74825. +
  74826. +#define BIGNUM_INTERNAL
  74827. +
  74828. +static Bignum newbn(void *mem_ctx, int length)
  74829. +{
  74830. + Bignum b = snewn(mem_ctx, length + 1, BignumInt);
  74831. + //if (!b)
  74832. + //abort(); /* FIXME */
  74833. + DWC_MEMSET(b, 0, (length + 1) * sizeof(*b));
  74834. + b[0] = length;
  74835. + return b;
  74836. +}
  74837. +
  74838. +void freebn(void *mem_ctx, Bignum b)
  74839. +{
  74840. + /*
  74841. + * Burn the evidence, just in case.
  74842. + */
  74843. + DWC_MEMSET(b, 0, sizeof(b[0]) * (b[0] + 1));
  74844. + sfree(mem_ctx, b);
  74845. +}
  74846. +
  74847. +/*
  74848. + * Compute c = a * b.
  74849. + * Input is in the first len words of a and b.
  74850. + * Result is returned in the first 2*len words of c.
  74851. + */
  74852. +static void internal_mul(BignumInt *a, BignumInt *b,
  74853. + BignumInt *c, int len)
  74854. +{
  74855. + int i, j;
  74856. + BignumDblInt t;
  74857. +
  74858. + for (j = 0; j < 2 * len; j++)
  74859. + c[j] = 0;
  74860. +
  74861. + for (i = len - 1; i >= 0; i--) {
  74862. + t = 0;
  74863. + for (j = len - 1; j >= 0; j--) {
  74864. + t += MUL_WORD(a[i], (BignumDblInt) b[j]);
  74865. + t += (BignumDblInt) c[i + j + 1];
  74866. + c[i + j + 1] = (BignumInt) t;
  74867. + t = t >> BIGNUM_INT_BITS;
  74868. + }
  74869. + c[i] = (BignumInt) t;
  74870. + }
  74871. +}
  74872. +
  74873. +static void internal_add_shifted(BignumInt *number,
  74874. + unsigned n, int shift)
  74875. +{
  74876. + int word = 1 + (shift / BIGNUM_INT_BITS);
  74877. + int bshift = shift % BIGNUM_INT_BITS;
  74878. + BignumDblInt addend;
  74879. +
  74880. + addend = (BignumDblInt)n << bshift;
  74881. +
  74882. + while (addend) {
  74883. + addend += number[word];
  74884. + number[word] = (BignumInt) addend & BIGNUM_INT_MASK;
  74885. + addend >>= BIGNUM_INT_BITS;
  74886. + word++;
  74887. + }
  74888. +}
  74889. +
  74890. +/*
  74891. + * Compute a = a % m.
  74892. + * Input in first alen words of a and first mlen words of m.
  74893. + * Output in first alen words of a
  74894. + * (of which first alen-mlen words will be zero).
  74895. + * The MSW of m MUST have its high bit set.
  74896. + * Quotient is accumulated in the `quotient' array, which is a Bignum
  74897. + * rather than the internal bigendian format. Quotient parts are shifted
  74898. + * left by `qshift' before adding into quot.
  74899. + */
  74900. +static void internal_mod(BignumInt *a, int alen,
  74901. + BignumInt *m, int mlen,
  74902. + BignumInt *quot, int qshift)
  74903. +{
  74904. + BignumInt m0, m1;
  74905. + unsigned int h;
  74906. + int i, k;
  74907. +
  74908. + m0 = m[0];
  74909. + if (mlen > 1)
  74910. + m1 = m[1];
  74911. + else
  74912. + m1 = 0;
  74913. +
  74914. + for (i = 0; i <= alen - mlen; i++) {
  74915. + BignumDblInt t;
  74916. + unsigned int q, r, c, ai1;
  74917. +
  74918. + if (i == 0) {
  74919. + h = 0;
  74920. + } else {
  74921. + h = a[i - 1];
  74922. + a[i - 1] = 0;
  74923. + }
  74924. +
  74925. + if (i == alen - 1)
  74926. + ai1 = 0;
  74927. + else
  74928. + ai1 = a[i + 1];
  74929. +
  74930. + /* Find q = h:a[i] / m0 */
  74931. + if (h >= m0) {
  74932. + /*
  74933. + * Special case.
  74934. + *
  74935. + * To illustrate it, suppose a BignumInt is 8 bits, and
  74936. + * we are dividing (say) A1:23:45:67 by A1:B2:C3. Then
  74937. + * our initial division will be 0xA123 / 0xA1, which
  74938. + * will give a quotient of 0x100 and a divide overflow.
  74939. + * However, the invariants in this division algorithm
  74940. + * are not violated, since the full number A1:23:... is
  74941. + * _less_ than the quotient prefix A1:B2:... and so the
  74942. + * following correction loop would have sorted it out.
  74943. + *
  74944. + * In this situation we set q to be the largest
  74945. + * quotient we _can_ stomach (0xFF, of course).
  74946. + */
  74947. + q = BIGNUM_INT_MASK;
  74948. + } else {
  74949. + /* Macro doesn't want an array subscript expression passed
  74950. + * into it (see definition), so use a temporary. */
  74951. + BignumInt tmplo = a[i];
  74952. + DIVMOD_WORD(q, r, h, tmplo, m0);
  74953. +
  74954. + /* Refine our estimate of q by looking at
  74955. + h:a[i]:a[i+1] / m0:m1 */
  74956. + t = MUL_WORD(m1, q);
  74957. + if (t > ((BignumDblInt) r << BIGNUM_INT_BITS) + ai1) {
  74958. + q--;
  74959. + t -= m1;
  74960. + r = (r + m0) & BIGNUM_INT_MASK; /* overflow? */
  74961. + if (r >= (BignumDblInt) m0 &&
  74962. + t > ((BignumDblInt) r << BIGNUM_INT_BITS) + ai1) q--;
  74963. + }
  74964. + }
  74965. +
  74966. + /* Subtract q * m from a[i...] */
  74967. + c = 0;
  74968. + for (k = mlen - 1; k >= 0; k--) {
  74969. + t = MUL_WORD(q, m[k]);
  74970. + t += c;
  74971. + c = (unsigned)(t >> BIGNUM_INT_BITS);
  74972. + if ((BignumInt) t > a[i + k])
  74973. + c++;
  74974. + a[i + k] -= (BignumInt) t;
  74975. + }
  74976. +
  74977. + /* Add back m in case of borrow */
  74978. + if (c != h) {
  74979. + t = 0;
  74980. + for (k = mlen - 1; k >= 0; k--) {
  74981. + t += m[k];
  74982. + t += a[i + k];
  74983. + a[i + k] = (BignumInt) t;
  74984. + t = t >> BIGNUM_INT_BITS;
  74985. + }
  74986. + q--;
  74987. + }
  74988. + if (quot)
  74989. + internal_add_shifted(quot, q, qshift + BIGNUM_INT_BITS * (alen - mlen - i));
  74990. + }
  74991. +}
  74992. +
  74993. +/*
  74994. + * Compute p % mod.
  74995. + * The most significant word of mod MUST be non-zero.
  74996. + * We assume that the result array is the same size as the mod array.
  74997. + * We optionally write out a quotient if `quotient' is non-NULL.
  74998. + * We can avoid writing out the result if `result' is NULL.
  74999. + */
  75000. +void bigdivmod(void *mem_ctx, Bignum p, Bignum mod, Bignum result, Bignum quotient)
  75001. +{
  75002. + BignumInt *n, *m;
  75003. + int mshift;
  75004. + int plen, mlen, i, j;
  75005. +
  75006. + /* Allocate m of size mlen, copy mod to m */
  75007. + /* We use big endian internally */
  75008. + mlen = mod[0];
  75009. + m = snewn(mem_ctx, mlen, BignumInt);
  75010. + //if (!m)
  75011. + //abort(); /* FIXME */
  75012. + for (j = 0; j < mlen; j++)
  75013. + m[j] = mod[mod[0] - j];
  75014. +
  75015. + /* Shift m left to make msb bit set */
  75016. + for (mshift = 0; mshift < BIGNUM_INT_BITS-1; mshift++)
  75017. + if ((m[0] << mshift) & BIGNUM_TOP_BIT)
  75018. + break;
  75019. + if (mshift) {
  75020. + for (i = 0; i < mlen - 1; i++)
  75021. + m[i] = (m[i] << mshift) | (m[i + 1] >> (BIGNUM_INT_BITS - mshift));
  75022. + m[mlen - 1] = m[mlen - 1] << mshift;
  75023. + }
  75024. +
  75025. + plen = p[0];
  75026. + /* Ensure plen > mlen */
  75027. + if (plen <= mlen)
  75028. + plen = mlen + 1;
  75029. +
  75030. + /* Allocate n of size plen, copy p to n */
  75031. + n = snewn(mem_ctx, plen, BignumInt);
  75032. + //if (!n)
  75033. + //abort(); /* FIXME */
  75034. + for (j = 0; j < plen; j++)
  75035. + n[j] = 0;
  75036. + for (j = 1; j <= (int)p[0]; j++)
  75037. + n[plen - j] = p[j];
  75038. +
  75039. + /* Main computation */
  75040. + internal_mod(n, plen, m, mlen, quotient, mshift);
  75041. +
  75042. + /* Fixup result in case the modulus was shifted */
  75043. + if (mshift) {
  75044. + for (i = plen - mlen - 1; i < plen - 1; i++)
  75045. + n[i] = (n[i] << mshift) | (n[i + 1] >> (BIGNUM_INT_BITS - mshift));
  75046. + n[plen - 1] = n[plen - 1] << mshift;
  75047. + internal_mod(n, plen, m, mlen, quotient, 0);
  75048. + for (i = plen - 1; i >= plen - mlen; i--)
  75049. + n[i] = (n[i] >> mshift) | (n[i - 1] << (BIGNUM_INT_BITS - mshift));
  75050. + }
  75051. +
  75052. + /* Copy result to buffer */
  75053. + if (result) {
  75054. + for (i = 1; i <= (int)result[0]; i++) {
  75055. + int j = plen - i;
  75056. + result[i] = j >= 0 ? n[j] : 0;
  75057. + }
  75058. + }
  75059. +
  75060. + /* Free temporary arrays */
  75061. + for (i = 0; i < mlen; i++)
  75062. + m[i] = 0;
  75063. + sfree(mem_ctx, m);
  75064. + for (i = 0; i < plen; i++)
  75065. + n[i] = 0;
  75066. + sfree(mem_ctx, n);
  75067. +}
  75068. +
  75069. +/*
  75070. + * Simple remainder.
  75071. + */
  75072. +Bignum bigmod(void *mem_ctx, Bignum a, Bignum b)
  75073. +{
  75074. + Bignum r = newbn(mem_ctx, b[0]);
  75075. + bigdivmod(mem_ctx, a, b, r, NULL);
  75076. + return r;
  75077. +}
  75078. +
  75079. +/*
  75080. + * Compute (base ^ exp) % mod.
  75081. + */
  75082. +Bignum dwc_modpow(void *mem_ctx, Bignum base_in, Bignum exp, Bignum mod)
  75083. +{
  75084. + BignumInt *a, *b, *n, *m;
  75085. + int mshift;
  75086. + int mlen, i, j;
  75087. + Bignum base, result;
  75088. +
  75089. + /*
  75090. + * The most significant word of mod needs to be non-zero. It
  75091. + * should already be, but let's make sure.
  75092. + */
  75093. + //assert(mod[mod[0]] != 0);
  75094. +
  75095. + /*
  75096. + * Make sure the base is smaller than the modulus, by reducing
  75097. + * it modulo the modulus if not.
  75098. + */
  75099. + base = bigmod(mem_ctx, base_in, mod);
  75100. +
  75101. + /* Allocate m of size mlen, copy mod to m */
  75102. + /* We use big endian internally */
  75103. + mlen = mod[0];
  75104. + m = snewn(mem_ctx, mlen, BignumInt);
  75105. + //if (!m)
  75106. + //abort(); /* FIXME */
  75107. + for (j = 0; j < mlen; j++)
  75108. + m[j] = mod[mod[0] - j];
  75109. +
  75110. + /* Shift m left to make msb bit set */
  75111. + for (mshift = 0; mshift < BIGNUM_INT_BITS - 1; mshift++)
  75112. + if ((m[0] << mshift) & BIGNUM_TOP_BIT)
  75113. + break;
  75114. + if (mshift) {
  75115. + for (i = 0; i < mlen - 1; i++)
  75116. + m[i] =
  75117. + (m[i] << mshift) | (m[i + 1] >>
  75118. + (BIGNUM_INT_BITS - mshift));
  75119. + m[mlen - 1] = m[mlen - 1] << mshift;
  75120. + }
  75121. +
  75122. + /* Allocate n of size mlen, copy base to n */
  75123. + n = snewn(mem_ctx, mlen, BignumInt);
  75124. + //if (!n)
  75125. + //abort(); /* FIXME */
  75126. + i = mlen - base[0];
  75127. + for (j = 0; j < i; j++)
  75128. + n[j] = 0;
  75129. + for (j = 0; j < base[0]; j++)
  75130. + n[i + j] = base[base[0] - j];
  75131. +
  75132. + /* Allocate a and b of size 2*mlen. Set a = 1 */
  75133. + a = snewn(mem_ctx, 2 * mlen, BignumInt);
  75134. + //if (!a)
  75135. + //abort(); /* FIXME */
  75136. + b = snewn(mem_ctx, 2 * mlen, BignumInt);
  75137. + //if (!b)
  75138. + //abort(); /* FIXME */
  75139. + for (i = 0; i < 2 * mlen; i++)
  75140. + a[i] = 0;
  75141. + a[2 * mlen - 1] = 1;
  75142. +
  75143. + /* Skip leading zero bits of exp. */
  75144. + i = 0;
  75145. + j = BIGNUM_INT_BITS - 1;
  75146. + while (i < exp[0] && (exp[exp[0] - i] & (1 << j)) == 0) {
  75147. + j--;
  75148. + if (j < 0) {
  75149. + i++;
  75150. + j = BIGNUM_INT_BITS - 1;
  75151. + }
  75152. + }
  75153. +
  75154. + /* Main computation */
  75155. + while (i < exp[0]) {
  75156. + while (j >= 0) {
  75157. + internal_mul(a + mlen, a + mlen, b, mlen);
  75158. + internal_mod(b, mlen * 2, m, mlen, NULL, 0);
  75159. + if ((exp[exp[0] - i] & (1 << j)) != 0) {
  75160. + internal_mul(b + mlen, n, a, mlen);
  75161. + internal_mod(a, mlen * 2, m, mlen, NULL, 0);
  75162. + } else {
  75163. + BignumInt *t;
  75164. + t = a;
  75165. + a = b;
  75166. + b = t;
  75167. + }
  75168. + j--;
  75169. + }
  75170. + i++;
  75171. + j = BIGNUM_INT_BITS - 1;
  75172. + }
  75173. +
  75174. + /* Fixup result in case the modulus was shifted */
  75175. + if (mshift) {
  75176. + for (i = mlen - 1; i < 2 * mlen - 1; i++)
  75177. + a[i] =
  75178. + (a[i] << mshift) | (a[i + 1] >>
  75179. + (BIGNUM_INT_BITS - mshift));
  75180. + a[2 * mlen - 1] = a[2 * mlen - 1] << mshift;
  75181. + internal_mod(a, mlen * 2, m, mlen, NULL, 0);
  75182. + for (i = 2 * mlen - 1; i >= mlen; i--)
  75183. + a[i] =
  75184. + (a[i] >> mshift) | (a[i - 1] <<
  75185. + (BIGNUM_INT_BITS - mshift));
  75186. + }
  75187. +
  75188. + /* Copy result to buffer */
  75189. + result = newbn(mem_ctx, mod[0]);
  75190. + for (i = 0; i < mlen; i++)
  75191. + result[result[0] - i] = a[i + mlen];
  75192. + while (result[0] > 1 && result[result[0]] == 0)
  75193. + result[0]--;
  75194. +
  75195. + /* Free temporary arrays */
  75196. + for (i = 0; i < 2 * mlen; i++)
  75197. + a[i] = 0;
  75198. + sfree(mem_ctx, a);
  75199. + for (i = 0; i < 2 * mlen; i++)
  75200. + b[i] = 0;
  75201. + sfree(mem_ctx, b);
  75202. + for (i = 0; i < mlen; i++)
  75203. + m[i] = 0;
  75204. + sfree(mem_ctx, m);
  75205. + for (i = 0; i < mlen; i++)
  75206. + n[i] = 0;
  75207. + sfree(mem_ctx, n);
  75208. +
  75209. + freebn(mem_ctx, base);
  75210. +
  75211. + return result;
  75212. +}
  75213. +
  75214. +
  75215. +#ifdef UNITTEST
  75216. +
  75217. +static __u32 dh_p[] = {
  75218. + 96,
  75219. + 0xFFFFFFFF,
  75220. + 0xFFFFFFFF,
  75221. + 0xA93AD2CA,
  75222. + 0x4B82D120,
  75223. + 0xE0FD108E,
  75224. + 0x43DB5BFC,
  75225. + 0x74E5AB31,
  75226. + 0x08E24FA0,
  75227. + 0xBAD946E2,
  75228. + 0x770988C0,
  75229. + 0x7A615D6C,
  75230. + 0xBBE11757,
  75231. + 0x177B200C,
  75232. + 0x521F2B18,
  75233. + 0x3EC86A64,
  75234. + 0xD8760273,
  75235. + 0xD98A0864,
  75236. + 0xF12FFA06,
  75237. + 0x1AD2EE6B,
  75238. + 0xCEE3D226,
  75239. + 0x4A25619D,
  75240. + 0x1E8C94E0,
  75241. + 0xDB0933D7,
  75242. + 0xABF5AE8C,
  75243. + 0xA6E1E4C7,
  75244. + 0xB3970F85,
  75245. + 0x5D060C7D,
  75246. + 0x8AEA7157,
  75247. + 0x58DBEF0A,
  75248. + 0xECFB8504,
  75249. + 0xDF1CBA64,
  75250. + 0xA85521AB,
  75251. + 0x04507A33,
  75252. + 0xAD33170D,
  75253. + 0x8AAAC42D,
  75254. + 0x15728E5A,
  75255. + 0x98FA0510,
  75256. + 0x15D22618,
  75257. + 0xEA956AE5,
  75258. + 0x3995497C,
  75259. + 0x95581718,
  75260. + 0xDE2BCBF6,
  75261. + 0x6F4C52C9,
  75262. + 0xB5C55DF0,
  75263. + 0xEC07A28F,
  75264. + 0x9B2783A2,
  75265. + 0x180E8603,
  75266. + 0xE39E772C,
  75267. + 0x2E36CE3B,
  75268. + 0x32905E46,
  75269. + 0xCA18217C,
  75270. + 0xF1746C08,
  75271. + 0x4ABC9804,
  75272. + 0x670C354E,
  75273. + 0x7096966D,
  75274. + 0x9ED52907,
  75275. + 0x208552BB,
  75276. + 0x1C62F356,
  75277. + 0xDCA3AD96,
  75278. + 0x83655D23,
  75279. + 0xFD24CF5F,
  75280. + 0x69163FA8,
  75281. + 0x1C55D39A,
  75282. + 0x98DA4836,
  75283. + 0xA163BF05,
  75284. + 0xC2007CB8,
  75285. + 0xECE45B3D,
  75286. + 0x49286651,
  75287. + 0x7C4B1FE6,
  75288. + 0xAE9F2411,
  75289. + 0x5A899FA5,
  75290. + 0xEE386BFB,
  75291. + 0xF406B7ED,
  75292. + 0x0BFF5CB6,
  75293. + 0xA637ED6B,
  75294. + 0xF44C42E9,
  75295. + 0x625E7EC6,
  75296. + 0xE485B576,
  75297. + 0x6D51C245,
  75298. + 0x4FE1356D,
  75299. + 0xF25F1437,
  75300. + 0x302B0A6D,
  75301. + 0xCD3A431B,
  75302. + 0xEF9519B3,
  75303. + 0x8E3404DD,
  75304. + 0x514A0879,
  75305. + 0x3B139B22,
  75306. + 0x020BBEA6,
  75307. + 0x8A67CC74,
  75308. + 0x29024E08,
  75309. + 0x80DC1CD1,
  75310. + 0xC4C6628B,
  75311. + 0x2168C234,
  75312. + 0xC90FDAA2,
  75313. + 0xFFFFFFFF,
  75314. + 0xFFFFFFFF,
  75315. +};
  75316. +
  75317. +static __u32 dh_a[] = {
  75318. + 8,
  75319. + 0xdf367516,
  75320. + 0x86459caa,
  75321. + 0xe2d459a4,
  75322. + 0xd910dae0,
  75323. + 0x8a8b5e37,
  75324. + 0x67ab31c6,
  75325. + 0xf0b55ea9,
  75326. + 0x440051d6,
  75327. +};
  75328. +
  75329. +static __u32 dh_b[] = {
  75330. + 8,
  75331. + 0xded92656,
  75332. + 0xe07a048a,
  75333. + 0x6fa452cd,
  75334. + 0x2df89d30,
  75335. + 0xc75f1b0f,
  75336. + 0x8ce3578f,
  75337. + 0x7980a324,
  75338. + 0x5daec786,
  75339. +};
  75340. +
  75341. +static __u32 dh_g[] = {
  75342. + 1,
  75343. + 2,
  75344. +};
  75345. +
  75346. +int main(void)
  75347. +{
  75348. + int i;
  75349. + __u32 *k;
  75350. + k = dwc_modpow(NULL, dh_g, dh_a, dh_p);
  75351. +
  75352. + printf("\n\n");
  75353. + for (i=0; i<k[0]; i++) {
  75354. + __u32 word32 = k[k[0] - i];
  75355. + __u16 l = word32 & 0xffff;
  75356. + __u16 m = (word32 & 0xffff0000) >> 16;
  75357. + printf("%04x %04x ", m, l);
  75358. + if (!((i + 1)%13)) printf("\n");
  75359. + }
  75360. + printf("\n\n");
  75361. +
  75362. + if ((k[0] == 0x60) && (k[1] == 0x28e490e5) && (k[0x60] == 0x5a0d3d4e)) {
  75363. + printf("PASS\n\n");
  75364. + }
  75365. + else {
  75366. + printf("FAIL\n\n");
  75367. + }
  75368. +
  75369. +}
  75370. +
  75371. +#endif /* UNITTEST */
  75372. +
  75373. +#endif /* CONFIG_MACH_IPMATE */
  75374. +
  75375. +#endif /*DWC_CRYPTOLIB */
  75376. diff -Nur linux-3.18.14/drivers/usb/host/dwc_common_port/dwc_modpow.h linux-rpi/drivers/usb/host/dwc_common_port/dwc_modpow.h
  75377. --- linux-3.18.14/drivers/usb/host/dwc_common_port/dwc_modpow.h 1969-12-31 18:00:00.000000000 -0600
  75378. +++ linux-rpi/drivers/usb/host/dwc_common_port/dwc_modpow.h 2015-05-31 14:46:12.889660961 -0500
  75379. @@ -0,0 +1,34 @@
  75380. +/*
  75381. + * dwc_modpow.h
  75382. + * See dwc_modpow.c for license and changes
  75383. + */
  75384. +#ifndef _DWC_MODPOW_H
  75385. +#define _DWC_MODPOW_H
  75386. +
  75387. +#ifdef __cplusplus
  75388. +extern "C" {
  75389. +#endif
  75390. +
  75391. +#include "dwc_os.h"
  75392. +
  75393. +/** @file
  75394. + *
  75395. + * This file defines the module exponentiation function which is only used
  75396. + * internally by the DWC UWB modules for calculation of PKs during numeric
  75397. + * association. The routine is taken from the PUTTY, an open source terminal
  75398. + * emulator. The PUTTY License is preserved in the dwc_modpow.c file.
  75399. + *
  75400. + */
  75401. +
  75402. +typedef uint32_t BignumInt;
  75403. +typedef uint64_t BignumDblInt;
  75404. +typedef BignumInt *Bignum;
  75405. +
  75406. +/* Compute modular exponentiaion */
  75407. +extern Bignum dwc_modpow(void *mem_ctx, Bignum base_in, Bignum exp, Bignum mod);
  75408. +
  75409. +#ifdef __cplusplus
  75410. +}
  75411. +#endif
  75412. +
  75413. +#endif /* _LINUX_BIGNUM_H */
  75414. diff -Nur linux-3.18.14/drivers/usb/host/dwc_common_port/dwc_notifier.c linux-rpi/drivers/usb/host/dwc_common_port/dwc_notifier.c
  75415. --- linux-3.18.14/drivers/usb/host/dwc_common_port/dwc_notifier.c 1969-12-31 18:00:00.000000000 -0600
  75416. +++ linux-rpi/drivers/usb/host/dwc_common_port/dwc_notifier.c 2015-05-31 14:46:12.889660961 -0500
  75417. @@ -0,0 +1,319 @@
  75418. +#ifdef DWC_NOTIFYLIB
  75419. +
  75420. +#include "dwc_notifier.h"
  75421. +#include "dwc_list.h"
  75422. +
  75423. +typedef struct dwc_observer {
  75424. + void *observer;
  75425. + dwc_notifier_callback_t callback;
  75426. + void *data;
  75427. + char *notification;
  75428. + DWC_CIRCLEQ_ENTRY(dwc_observer) list_entry;
  75429. +} observer_t;
  75430. +
  75431. +DWC_CIRCLEQ_HEAD(observer_queue, dwc_observer);
  75432. +
  75433. +typedef struct dwc_notifier {
  75434. + void *mem_ctx;
  75435. + void *object;
  75436. + struct observer_queue observers;
  75437. + DWC_CIRCLEQ_ENTRY(dwc_notifier) list_entry;
  75438. +} notifier_t;
  75439. +
  75440. +DWC_CIRCLEQ_HEAD(notifier_queue, dwc_notifier);
  75441. +
  75442. +typedef struct manager {
  75443. + void *mem_ctx;
  75444. + void *wkq_ctx;
  75445. + dwc_workq_t *wq;
  75446. +// dwc_mutex_t *mutex;
  75447. + struct notifier_queue notifiers;
  75448. +} manager_t;
  75449. +
  75450. +static manager_t *manager = NULL;
  75451. +
  75452. +static int create_manager(void *mem_ctx, void *wkq_ctx)
  75453. +{
  75454. + manager = dwc_alloc(mem_ctx, sizeof(manager_t));
  75455. + if (!manager) {
  75456. + return -DWC_E_NO_MEMORY;
  75457. + }
  75458. +
  75459. + DWC_CIRCLEQ_INIT(&manager->notifiers);
  75460. +
  75461. + manager->wq = dwc_workq_alloc(wkq_ctx, "DWC Notification WorkQ");
  75462. + if (!manager->wq) {
  75463. + return -DWC_E_NO_MEMORY;
  75464. + }
  75465. +
  75466. + return 0;
  75467. +}
  75468. +
  75469. +static void free_manager(void)
  75470. +{
  75471. + dwc_workq_free(manager->wq);
  75472. +
  75473. + /* All notifiers must have unregistered themselves before this module
  75474. + * can be removed. Hitting this assertion indicates a programmer
  75475. + * error. */
  75476. + DWC_ASSERT(DWC_CIRCLEQ_EMPTY(&manager->notifiers),
  75477. + "Notification manager being freed before all notifiers have been removed");
  75478. + dwc_free(manager->mem_ctx, manager);
  75479. +}
  75480. +
  75481. +#ifdef DEBUG
  75482. +static void dump_manager(void)
  75483. +{
  75484. + notifier_t *n;
  75485. + observer_t *o;
  75486. +
  75487. + DWC_ASSERT(manager, "Notification manager not found");
  75488. +
  75489. + DWC_DEBUG("List of all notifiers and observers:\n");
  75490. + DWC_CIRCLEQ_FOREACH(n, &manager->notifiers, list_entry) {
  75491. + DWC_DEBUG("Notifier %p has observers:\n", n->object);
  75492. + DWC_CIRCLEQ_FOREACH(o, &n->observers, list_entry) {
  75493. + DWC_DEBUG(" %p watching %s\n", o->observer, o->notification);
  75494. + }
  75495. + }
  75496. +}
  75497. +#else
  75498. +#define dump_manager(...)
  75499. +#endif
  75500. +
  75501. +static observer_t *alloc_observer(void *mem_ctx, void *observer, char *notification,
  75502. + dwc_notifier_callback_t callback, void *data)
  75503. +{
  75504. + observer_t *new_observer = dwc_alloc(mem_ctx, sizeof(observer_t));
  75505. +
  75506. + if (!new_observer) {
  75507. + return NULL;
  75508. + }
  75509. +
  75510. + DWC_CIRCLEQ_INIT_ENTRY(new_observer, list_entry);
  75511. + new_observer->observer = observer;
  75512. + new_observer->notification = notification;
  75513. + new_observer->callback = callback;
  75514. + new_observer->data = data;
  75515. + return new_observer;
  75516. +}
  75517. +
  75518. +static void free_observer(void *mem_ctx, observer_t *observer)
  75519. +{
  75520. + dwc_free(mem_ctx, observer);
  75521. +}
  75522. +
  75523. +static notifier_t *alloc_notifier(void *mem_ctx, void *object)
  75524. +{
  75525. + notifier_t *notifier;
  75526. +
  75527. + if (!object) {
  75528. + return NULL;
  75529. + }
  75530. +
  75531. + notifier = dwc_alloc(mem_ctx, sizeof(notifier_t));
  75532. + if (!notifier) {
  75533. + return NULL;
  75534. + }
  75535. +
  75536. + DWC_CIRCLEQ_INIT(&notifier->observers);
  75537. + DWC_CIRCLEQ_INIT_ENTRY(notifier, list_entry);
  75538. +
  75539. + notifier->mem_ctx = mem_ctx;
  75540. + notifier->object = object;
  75541. + return notifier;
  75542. +}
  75543. +
  75544. +static void free_notifier(notifier_t *notifier)
  75545. +{
  75546. + observer_t *observer;
  75547. +
  75548. + DWC_CIRCLEQ_FOREACH(observer, &notifier->observers, list_entry) {
  75549. + free_observer(notifier->mem_ctx, observer);
  75550. + }
  75551. +
  75552. + dwc_free(notifier->mem_ctx, notifier);
  75553. +}
  75554. +
  75555. +static notifier_t *find_notifier(void *object)
  75556. +{
  75557. + notifier_t *notifier;
  75558. +
  75559. + DWC_ASSERT(manager, "Notification manager not found");
  75560. +
  75561. + if (!object) {
  75562. + return NULL;
  75563. + }
  75564. +
  75565. + DWC_CIRCLEQ_FOREACH(notifier, &manager->notifiers, list_entry) {
  75566. + if (notifier->object == object) {
  75567. + return notifier;
  75568. + }
  75569. + }
  75570. +
  75571. + return NULL;
  75572. +}
  75573. +
  75574. +int dwc_alloc_notification_manager(void *mem_ctx, void *wkq_ctx)
  75575. +{
  75576. + return create_manager(mem_ctx, wkq_ctx);
  75577. +}
  75578. +
  75579. +void dwc_free_notification_manager(void)
  75580. +{
  75581. + free_manager();
  75582. +}
  75583. +
  75584. +dwc_notifier_t *dwc_register_notifier(void *mem_ctx, void *object)
  75585. +{
  75586. + notifier_t *notifier;
  75587. +
  75588. + DWC_ASSERT(manager, "Notification manager not found");
  75589. +
  75590. + notifier = find_notifier(object);
  75591. + if (notifier) {
  75592. + DWC_ERROR("Notifier %p is already registered\n", object);
  75593. + return NULL;
  75594. + }
  75595. +
  75596. + notifier = alloc_notifier(mem_ctx, object);
  75597. + if (!notifier) {
  75598. + return NULL;
  75599. + }
  75600. +
  75601. + DWC_CIRCLEQ_INSERT_TAIL(&manager->notifiers, notifier, list_entry);
  75602. +
  75603. + DWC_INFO("Notifier %p registered", object);
  75604. + dump_manager();
  75605. +
  75606. + return notifier;
  75607. +}
  75608. +
  75609. +void dwc_unregister_notifier(dwc_notifier_t *notifier)
  75610. +{
  75611. + DWC_ASSERT(manager, "Notification manager not found");
  75612. +
  75613. + if (!DWC_CIRCLEQ_EMPTY(&notifier->observers)) {
  75614. + observer_t *o;
  75615. +
  75616. + DWC_ERROR("Notifier %p has active observers when removing\n", notifier->object);
  75617. + DWC_CIRCLEQ_FOREACH(o, &notifier->observers, list_entry) {
  75618. + DWC_DEBUGC(" %p watching %s\n", o->observer, o->notification);
  75619. + }
  75620. +
  75621. + DWC_ASSERT(DWC_CIRCLEQ_EMPTY(&notifier->observers),
  75622. + "Notifier %p has active observers when removing", notifier);
  75623. + }
  75624. +
  75625. + DWC_CIRCLEQ_REMOVE_INIT(&manager->notifiers, notifier, list_entry);
  75626. + free_notifier(notifier);
  75627. +
  75628. + DWC_INFO("Notifier unregistered");
  75629. + dump_manager();
  75630. +}
  75631. +
  75632. +/* Add an observer to observe the notifier for a particular state, event, or notification. */
  75633. +int dwc_add_observer(void *observer, void *object, char *notification,
  75634. + dwc_notifier_callback_t callback, void *data)
  75635. +{
  75636. + notifier_t *notifier = find_notifier(object);
  75637. + observer_t *new_observer;
  75638. +
  75639. + if (!notifier) {
  75640. + DWC_ERROR("Notifier %p is not found when adding observer\n", object);
  75641. + return -DWC_E_INVALID;
  75642. + }
  75643. +
  75644. + new_observer = alloc_observer(notifier->mem_ctx, observer, notification, callback, data);
  75645. + if (!new_observer) {
  75646. + return -DWC_E_NO_MEMORY;
  75647. + }
  75648. +
  75649. + DWC_CIRCLEQ_INSERT_TAIL(&notifier->observers, new_observer, list_entry);
  75650. +
  75651. + DWC_INFO("Added observer %p to notifier %p observing notification %s, callback=%p, data=%p",
  75652. + observer, object, notification, callback, data);
  75653. +
  75654. + dump_manager();
  75655. + return 0;
  75656. +}
  75657. +
  75658. +int dwc_remove_observer(void *observer)
  75659. +{
  75660. + notifier_t *n;
  75661. +
  75662. + DWC_ASSERT(manager, "Notification manager not found");
  75663. +
  75664. + DWC_CIRCLEQ_FOREACH(n, &manager->notifiers, list_entry) {
  75665. + observer_t *o;
  75666. + observer_t *o2;
  75667. +
  75668. + DWC_CIRCLEQ_FOREACH_SAFE(o, o2, &n->observers, list_entry) {
  75669. + if (o->observer == observer) {
  75670. + DWC_CIRCLEQ_REMOVE_INIT(&n->observers, o, list_entry);
  75671. + DWC_INFO("Removing observer %p from notifier %p watching notification %s:",
  75672. + o->observer, n->object, o->notification);
  75673. + free_observer(n->mem_ctx, o);
  75674. + }
  75675. + }
  75676. + }
  75677. +
  75678. + dump_manager();
  75679. + return 0;
  75680. +}
  75681. +
  75682. +typedef struct callback_data {
  75683. + void *mem_ctx;
  75684. + dwc_notifier_callback_t cb;
  75685. + void *observer;
  75686. + void *data;
  75687. + void *object;
  75688. + char *notification;
  75689. + void *notification_data;
  75690. +} cb_data_t;
  75691. +
  75692. +static void cb_task(void *data)
  75693. +{
  75694. + cb_data_t *cb = (cb_data_t *)data;
  75695. +
  75696. + cb->cb(cb->object, cb->notification, cb->observer, cb->notification_data, cb->data);
  75697. + dwc_free(cb->mem_ctx, cb);
  75698. +}
  75699. +
  75700. +void dwc_notify(dwc_notifier_t *notifier, char *notification, void *notification_data)
  75701. +{
  75702. + observer_t *o;
  75703. +
  75704. + DWC_ASSERT(manager, "Notification manager not found");
  75705. +
  75706. + DWC_CIRCLEQ_FOREACH(o, &notifier->observers, list_entry) {
  75707. + int len = DWC_STRLEN(notification);
  75708. +
  75709. + if (DWC_STRLEN(o->notification) != len) {
  75710. + continue;
  75711. + }
  75712. +
  75713. + if (DWC_STRNCMP(o->notification, notification, len) == 0) {
  75714. + cb_data_t *cb_data = dwc_alloc(notifier->mem_ctx, sizeof(cb_data_t));
  75715. +
  75716. + if (!cb_data) {
  75717. + DWC_ERROR("Failed to allocate callback data\n");
  75718. + return;
  75719. + }
  75720. +
  75721. + cb_data->mem_ctx = notifier->mem_ctx;
  75722. + cb_data->cb = o->callback;
  75723. + cb_data->observer = o->observer;
  75724. + cb_data->data = o->data;
  75725. + cb_data->object = notifier->object;
  75726. + cb_data->notification = notification;
  75727. + cb_data->notification_data = notification_data;
  75728. + DWC_DEBUGC("Observer found %p for notification %s\n", o->observer, notification);
  75729. + DWC_WORKQ_SCHEDULE(manager->wq, cb_task, cb_data,
  75730. + "Notify callback from %p for Notification %s, to observer %p",
  75731. + cb_data->object, notification, cb_data->observer);
  75732. + }
  75733. + }
  75734. +}
  75735. +
  75736. +#endif /* DWC_NOTIFYLIB */
  75737. diff -Nur linux-3.18.14/drivers/usb/host/dwc_common_port/dwc_notifier.h linux-rpi/drivers/usb/host/dwc_common_port/dwc_notifier.h
  75738. --- linux-3.18.14/drivers/usb/host/dwc_common_port/dwc_notifier.h 1969-12-31 18:00:00.000000000 -0600
  75739. +++ linux-rpi/drivers/usb/host/dwc_common_port/dwc_notifier.h 2015-05-31 14:46:12.889660961 -0500
  75740. @@ -0,0 +1,122 @@
  75741. +
  75742. +#ifndef __DWC_NOTIFIER_H__
  75743. +#define __DWC_NOTIFIER_H__
  75744. +
  75745. +#ifdef __cplusplus
  75746. +extern "C" {
  75747. +#endif
  75748. +
  75749. +#include "dwc_os.h"
  75750. +
  75751. +/** @file
  75752. + *
  75753. + * A simple implementation of the Observer pattern. Any "module" can
  75754. + * register as an observer or notifier. The notion of "module" is abstract and
  75755. + * can mean anything used to identify either an observer or notifier. Usually
  75756. + * it will be a pointer to a data structure which contains some state, ie an
  75757. + * object.
  75758. + *
  75759. + * Before any notifiers can be added, the global notification manager must be
  75760. + * brought up with dwc_alloc_notification_manager().
  75761. + * dwc_free_notification_manager() will bring it down and free all resources.
  75762. + * These would typically be called upon module load and unload. The
  75763. + * notification manager is a single global instance that handles all registered
  75764. + * observable modules and observers so this should be done only once.
  75765. + *
  75766. + * A module can be observable by using Notifications to publicize some general
  75767. + * information about it's state or operation. It does not care who listens, or
  75768. + * even if anyone listens, or what they do with the information. The observable
  75769. + * modules do not need to know any information about it's observers or their
  75770. + * interface, or their state or data.
  75771. + *
  75772. + * Any module can register to emit Notifications. It should publish a list of
  75773. + * notifications that it can emit and their behavior, such as when they will get
  75774. + * triggered, and what information will be provided to the observer. Then it
  75775. + * should register itself as an observable module. See dwc_register_notifier().
  75776. + *
  75777. + * Any module can observe any observable, registered module, provided it has a
  75778. + * handle to the other module and knows what notifications to observe. See
  75779. + * dwc_add_observer().
  75780. + *
  75781. + * A function of type dwc_notifier_callback_t is called whenever a notification
  75782. + * is triggered with one or more observers observing it. This function is
  75783. + * called in it's own process so it may sleep or block if needed. It is
  75784. + * guaranteed to be called sometime after the notification has occurred and will
  75785. + * be called once per each time the notification is triggered. It will NOT be
  75786. + * called in the same process context used to trigger the notification.
  75787. + *
  75788. + * @section Limitiations
  75789. + *
  75790. + * Keep in mind that Notifications that can be triggered in rapid sucession may
  75791. + * schedule too many processes too handle. Be aware of this limitation when
  75792. + * designing to use notifications, and only add notifications for appropriate
  75793. + * observable information.
  75794. + *
  75795. + * Also Notification callbacks are not synchronous. If you need to synchronize
  75796. + * the behavior between module/observer you must use other means. And perhaps
  75797. + * that will mean Notifications are not the proper solution.
  75798. + */
  75799. +
  75800. +struct dwc_notifier;
  75801. +typedef struct dwc_notifier dwc_notifier_t;
  75802. +
  75803. +/** The callback function must be of this type.
  75804. + *
  75805. + * @param object This is the object that is being observed.
  75806. + * @param notification This is the notification that was triggered.
  75807. + * @param observer This is the observer
  75808. + * @param notification_data This is notification-specific data that the notifier
  75809. + * has included in this notification. The value of this should be published in
  75810. + * the documentation of the observable module with the notifications.
  75811. + * @param user_data This is any custom data that the observer provided when
  75812. + * adding itself as an observer to the notification. */
  75813. +typedef void (*dwc_notifier_callback_t)(void *object, char *notification, void *observer,
  75814. + void *notification_data, void *user_data);
  75815. +
  75816. +/** Brings up the notification manager. */
  75817. +extern int dwc_alloc_notification_manager(void *mem_ctx, void *wkq_ctx);
  75818. +/** Brings down the notification manager. */
  75819. +extern void dwc_free_notification_manager(void);
  75820. +
  75821. +/** This function registers an observable module. A dwc_notifier_t object is
  75822. + * returned to the observable module. This is an opaque object that is used by
  75823. + * the observable module to trigger notifications. This object should only be
  75824. + * accessible to functions that are authorized to trigger notifications for this
  75825. + * module. Observers do not need this object. */
  75826. +extern dwc_notifier_t *dwc_register_notifier(void *mem_ctx, void *object);
  75827. +
  75828. +/** This function unregisters an observable module. All observers have to be
  75829. + * removed prior to unregistration. */
  75830. +extern void dwc_unregister_notifier(dwc_notifier_t *notifier);
  75831. +
  75832. +/** Add a module as an observer to the observable module. The observable module
  75833. + * needs to have previously registered with the notification manager.
  75834. + *
  75835. + * @param observer The observer module
  75836. + * @param object The module to observe
  75837. + * @param notification The notification to observe
  75838. + * @param callback The callback function to call
  75839. + * @param user_data Any additional user data to pass into the callback function */
  75840. +extern int dwc_add_observer(void *observer, void *object, char *notification,
  75841. + dwc_notifier_callback_t callback, void *user_data);
  75842. +
  75843. +/** Removes the specified observer from all notifications that it is currently
  75844. + * observing. */
  75845. +extern int dwc_remove_observer(void *observer);
  75846. +
  75847. +/** This function triggers a Notification. It should be called by the
  75848. + * observable module, or any module or library which the observable module
  75849. + * allows to trigger notification on it's behalf. Such as the dwc_cc_t.
  75850. + *
  75851. + * dwc_notify is a non-blocking function. Callbacks are scheduled called in
  75852. + * their own process context for each trigger. Callbacks can be blocking.
  75853. + * dwc_notify can be called from interrupt context if needed.
  75854. + *
  75855. + */
  75856. +void dwc_notify(dwc_notifier_t *notifier, char *notification, void *notification_data);
  75857. +
  75858. +#ifdef __cplusplus
  75859. +}
  75860. +#endif
  75861. +
  75862. +#endif /* __DWC_NOTIFIER_H__ */
  75863. diff -Nur linux-3.18.14/drivers/usb/host/dwc_common_port/dwc_os.h linux-rpi/drivers/usb/host/dwc_common_port/dwc_os.h
  75864. --- linux-3.18.14/drivers/usb/host/dwc_common_port/dwc_os.h 1969-12-31 18:00:00.000000000 -0600
  75865. +++ linux-rpi/drivers/usb/host/dwc_common_port/dwc_os.h 2015-05-31 14:46:12.901660961 -0500
  75866. @@ -0,0 +1,1276 @@
  75867. +/* =========================================================================
  75868. + * $File: //dwh/usb_iip/dev/software/dwc_common_port_2/dwc_os.h $
  75869. + * $Revision: #14 $
  75870. + * $Date: 2010/11/04 $
  75871. + * $Change: 1621695 $
  75872. + *
  75873. + * Synopsys Portability Library Software and documentation
  75874. + * (hereinafter, "Software") is an Unsupported proprietary work of
  75875. + * Synopsys, Inc. unless otherwise expressly agreed to in writing
  75876. + * between Synopsys and you.
  75877. + *
  75878. + * The Software IS NOT an item of Licensed Software or Licensed Product
  75879. + * under any End User Software License Agreement or Agreement for
  75880. + * Licensed Product with Synopsys or any supplement thereto. You are
  75881. + * permitted to use and redistribute this Software in source and binary
  75882. + * forms, with or without modification, provided that redistributions
  75883. + * of source code must retain this notice. You may not view, use,
  75884. + * disclose, copy or distribute this file or any information contained
  75885. + * herein except pursuant to this license grant from Synopsys. If you
  75886. + * do not agree with this notice, including the disclaimer below, then
  75887. + * you are not authorized to use the Software.
  75888. + *
  75889. + * THIS SOFTWARE IS BEING DISTRIBUTED BY SYNOPSYS SOLELY ON AN "AS IS"
  75890. + * BASIS AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT
  75891. + * LIMITED TO, THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS
  75892. + * FOR A PARTICULAR PURPOSE ARE HEREBY DISCLAIMED. IN NO EVENT SHALL
  75893. + * SYNOPSYS BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL,
  75894. + * EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO,
  75895. + * PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR
  75896. + * PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY
  75897. + * OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT
  75898. + * (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE
  75899. + * USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH
  75900. + * DAMAGE.
  75901. + * ========================================================================= */
  75902. +#ifndef _DWC_OS_H_
  75903. +#define _DWC_OS_H_
  75904. +
  75905. +#ifdef __cplusplus
  75906. +extern "C" {
  75907. +#endif
  75908. +
  75909. +/** @file
  75910. + *
  75911. + * DWC portability library, low level os-wrapper functions
  75912. + *
  75913. + */
  75914. +
  75915. +/* These basic types need to be defined by some OS header file or custom header
  75916. + * file for your specific target architecture.
  75917. + *
  75918. + * uint8_t, int8_t, uint16_t, int16_t, uint32_t, int32_t, uint64_t, int64_t
  75919. + *
  75920. + * Any custom or alternate header file must be added and enabled here.
  75921. + */
  75922. +
  75923. +#ifdef DWC_LINUX
  75924. +# include <linux/types.h>
  75925. +# ifdef CONFIG_DEBUG_MUTEXES
  75926. +# include <linux/mutex.h>
  75927. +# endif
  75928. +# include <linux/spinlock.h>
  75929. +# include <linux/errno.h>
  75930. +# include <stdarg.h>
  75931. +#endif
  75932. +
  75933. +#if defined(DWC_FREEBSD) || defined(DWC_NETBSD)
  75934. +# include <os_dep.h>
  75935. +#endif
  75936. +
  75937. +
  75938. +/** @name Primitive Types and Values */
  75939. +
  75940. +/** We define a boolean type for consistency. Can be either YES or NO */
  75941. +typedef uint8_t dwc_bool_t;
  75942. +#define YES 1
  75943. +#define NO 0
  75944. +
  75945. +#ifdef DWC_LINUX
  75946. +
  75947. +/** @name Error Codes */
  75948. +#define DWC_E_INVALID EINVAL
  75949. +#define DWC_E_NO_MEMORY ENOMEM
  75950. +#define DWC_E_NO_DEVICE ENODEV
  75951. +#define DWC_E_NOT_SUPPORTED EOPNOTSUPP
  75952. +#define DWC_E_TIMEOUT ETIMEDOUT
  75953. +#define DWC_E_BUSY EBUSY
  75954. +#define DWC_E_AGAIN EAGAIN
  75955. +#define DWC_E_RESTART ERESTART
  75956. +#define DWC_E_ABORT ECONNABORTED
  75957. +#define DWC_E_SHUTDOWN ESHUTDOWN
  75958. +#define DWC_E_NO_DATA ENODATA
  75959. +#define DWC_E_DISCONNECT ECONNRESET
  75960. +#define DWC_E_UNKNOWN EINVAL
  75961. +#define DWC_E_NO_STREAM_RES ENOSR
  75962. +#define DWC_E_COMMUNICATION ECOMM
  75963. +#define DWC_E_OVERFLOW EOVERFLOW
  75964. +#define DWC_E_PROTOCOL EPROTO
  75965. +#define DWC_E_IN_PROGRESS EINPROGRESS
  75966. +#define DWC_E_PIPE EPIPE
  75967. +#define DWC_E_IO EIO
  75968. +#define DWC_E_NO_SPACE ENOSPC
  75969. +
  75970. +#else
  75971. +
  75972. +/** @name Error Codes */
  75973. +#define DWC_E_INVALID 1001
  75974. +#define DWC_E_NO_MEMORY 1002
  75975. +#define DWC_E_NO_DEVICE 1003
  75976. +#define DWC_E_NOT_SUPPORTED 1004
  75977. +#define DWC_E_TIMEOUT 1005
  75978. +#define DWC_E_BUSY 1006
  75979. +#define DWC_E_AGAIN 1007
  75980. +#define DWC_E_RESTART 1008
  75981. +#define DWC_E_ABORT 1009
  75982. +#define DWC_E_SHUTDOWN 1010
  75983. +#define DWC_E_NO_DATA 1011
  75984. +#define DWC_E_DISCONNECT 2000
  75985. +#define DWC_E_UNKNOWN 3000
  75986. +#define DWC_E_NO_STREAM_RES 4001
  75987. +#define DWC_E_COMMUNICATION 4002
  75988. +#define DWC_E_OVERFLOW 4003
  75989. +#define DWC_E_PROTOCOL 4004
  75990. +#define DWC_E_IN_PROGRESS 4005
  75991. +#define DWC_E_PIPE 4006
  75992. +#define DWC_E_IO 4007
  75993. +#define DWC_E_NO_SPACE 4008
  75994. +
  75995. +#endif
  75996. +
  75997. +
  75998. +/** @name Tracing/Logging Functions
  75999. + *
  76000. + * These function provide the capability to add tracing, debugging, and error
  76001. + * messages, as well exceptions as assertions. The WUDEV uses these
  76002. + * extensively. These could be logged to the main console, the serial port, an
  76003. + * internal buffer, etc. These functions could also be no-op if they are too
  76004. + * expensive on your system. By default undefining the DEBUG macro already
  76005. + * no-ops some of these functions. */
  76006. +
  76007. +/** Returns non-zero if in interrupt context. */
  76008. +extern dwc_bool_t DWC_IN_IRQ(void);
  76009. +#define dwc_in_irq DWC_IN_IRQ
  76010. +
  76011. +/** Returns "IRQ" if DWC_IN_IRQ is true. */
  76012. +static inline char *dwc_irq(void) {
  76013. + return DWC_IN_IRQ() ? "IRQ" : "";
  76014. +}
  76015. +
  76016. +/** Returns non-zero if in bottom-half context. */
  76017. +extern dwc_bool_t DWC_IN_BH(void);
  76018. +#define dwc_in_bh DWC_IN_BH
  76019. +
  76020. +/** Returns "BH" if DWC_IN_BH is true. */
  76021. +static inline char *dwc_bh(void) {
  76022. + return DWC_IN_BH() ? "BH" : "";
  76023. +}
  76024. +
  76025. +/**
  76026. + * A vprintf() clone. Just call vprintf if you've got it.
  76027. + */
  76028. +extern void DWC_VPRINTF(char *format, va_list args);
  76029. +#define dwc_vprintf DWC_VPRINTF
  76030. +
  76031. +/**
  76032. + * A vsnprintf() clone. Just call vprintf if you've got it.
  76033. + */
  76034. +extern int DWC_VSNPRINTF(char *str, int size, char *format, va_list args);
  76035. +#define dwc_vsnprintf DWC_VSNPRINTF
  76036. +
  76037. +/**
  76038. + * printf() clone. Just call printf if you've go it.
  76039. + */
  76040. +extern void DWC_PRINTF(char *format, ...)
  76041. +/* This provides compiler level static checking of the parameters if you're
  76042. + * using GCC. */
  76043. +#ifdef __GNUC__
  76044. + __attribute__ ((format(printf, 1, 2)));
  76045. +#else
  76046. + ;
  76047. +#endif
  76048. +#define dwc_printf DWC_PRINTF
  76049. +
  76050. +/**
  76051. + * sprintf() clone. Just call sprintf if you've got it.
  76052. + */
  76053. +extern int DWC_SPRINTF(char *string, char *format, ...)
  76054. +#ifdef __GNUC__
  76055. + __attribute__ ((format(printf, 2, 3)));
  76056. +#else
  76057. + ;
  76058. +#endif
  76059. +#define dwc_sprintf DWC_SPRINTF
  76060. +
  76061. +/**
  76062. + * snprintf() clone. Just call snprintf if you've got it.
  76063. + */
  76064. +extern int DWC_SNPRINTF(char *string, int size, char *format, ...)
  76065. +#ifdef __GNUC__
  76066. + __attribute__ ((format(printf, 3, 4)));
  76067. +#else
  76068. + ;
  76069. +#endif
  76070. +#define dwc_snprintf DWC_SNPRINTF
  76071. +
  76072. +/**
  76073. + * Prints a WARNING message. On systems that don't differentiate between
  76074. + * warnings and regular log messages, just print it. Indicates that something
  76075. + * may be wrong with the driver. Works like printf().
  76076. + *
  76077. + * Use the DWC_WARN macro to call this function.
  76078. + */
  76079. +extern void __DWC_WARN(char *format, ...)
  76080. +#ifdef __GNUC__
  76081. + __attribute__ ((format(printf, 1, 2)));
  76082. +#else
  76083. + ;
  76084. +#endif
  76085. +
  76086. +/**
  76087. + * Prints an error message. On systems that don't differentiate between errors
  76088. + * and regular log messages, just print it. Indicates that something went wrong
  76089. + * with the driver. Works like printf().
  76090. + *
  76091. + * Use the DWC_ERROR macro to call this function.
  76092. + */
  76093. +extern void __DWC_ERROR(char *format, ...)
  76094. +#ifdef __GNUC__
  76095. + __attribute__ ((format(printf, 1, 2)));
  76096. +#else
  76097. + ;
  76098. +#endif
  76099. +
  76100. +/**
  76101. + * Prints an exception error message and takes some user-defined action such as
  76102. + * print out a backtrace or trigger a breakpoint. Indicates that something went
  76103. + * abnormally wrong with the driver such as programmer error, or other
  76104. + * exceptional condition. It should not be ignored so even on systems without
  76105. + * printing capability, some action should be taken to notify the developer of
  76106. + * it. Works like printf().
  76107. + */
  76108. +extern void DWC_EXCEPTION(char *format, ...)
  76109. +#ifdef __GNUC__
  76110. + __attribute__ ((format(printf, 1, 2)));
  76111. +#else
  76112. + ;
  76113. +#endif
  76114. +#define dwc_exception DWC_EXCEPTION
  76115. +
  76116. +#ifndef DWC_OTG_DEBUG_LEV
  76117. +#define DWC_OTG_DEBUG_LEV 0
  76118. +#endif
  76119. +
  76120. +#ifdef DEBUG
  76121. +/**
  76122. + * Prints out a debug message. Used for logging/trace messages.
  76123. + *
  76124. + * Use the DWC_DEBUG macro to call this function
  76125. + */
  76126. +extern void __DWC_DEBUG(char *format, ...)
  76127. +#ifdef __GNUC__
  76128. + __attribute__ ((format(printf, 1, 2)));
  76129. +#else
  76130. + ;
  76131. +#endif
  76132. +#else
  76133. +#define __DWC_DEBUG printk
  76134. +#endif
  76135. +
  76136. +/**
  76137. + * Prints out a Debug message.
  76138. + */
  76139. +#define DWC_DEBUG(_format, _args...) __DWC_DEBUG("DEBUG:%s:%s: " _format "\n", \
  76140. + __func__, dwc_irq(), ## _args)
  76141. +#define dwc_debug DWC_DEBUG
  76142. +/**
  76143. + * Prints out a Debug message if enabled at compile time.
  76144. + */
  76145. +#if DWC_OTG_DEBUG_LEV > 0
  76146. +#define DWC_DEBUGC(_format, _args...) DWC_DEBUG(_format, ##_args )
  76147. +#else
  76148. +#define DWC_DEBUGC(_format, _args...)
  76149. +#endif
  76150. +#define dwc_debugc DWC_DEBUGC
  76151. +/**
  76152. + * Prints out an informative message.
  76153. + */
  76154. +#define DWC_INFO(_format, _args...) DWC_PRINTF("INFO:%s: " _format "\n", \
  76155. + dwc_irq(), ## _args)
  76156. +#define dwc_info DWC_INFO
  76157. +/**
  76158. + * Prints out an informative message if enabled at compile time.
  76159. + */
  76160. +#if DWC_OTG_DEBUG_LEV > 1
  76161. +#define DWC_INFOC(_format, _args...) DWC_INFO(_format, ##_args )
  76162. +#else
  76163. +#define DWC_INFOC(_format, _args...)
  76164. +#endif
  76165. +#define dwc_infoc DWC_INFOC
  76166. +/**
  76167. + * Prints out a warning message.
  76168. + */
  76169. +#define DWC_WARN(_format, _args...) __DWC_WARN("WARN:%s:%s:%d: " _format "\n", \
  76170. + dwc_irq(), __func__, __LINE__, ## _args)
  76171. +#define dwc_warn DWC_WARN
  76172. +/**
  76173. + * Prints out an error message.
  76174. + */
  76175. +#define DWC_ERROR(_format, _args...) __DWC_ERROR("ERROR:%s:%s:%d: " _format "\n", \
  76176. + dwc_irq(), __func__, __LINE__, ## _args)
  76177. +#define dwc_error DWC_ERROR
  76178. +
  76179. +#define DWC_PROTO_ERROR(_format, _args...) __DWC_WARN("ERROR:%s:%s:%d: " _format "\n", \
  76180. + dwc_irq(), __func__, __LINE__, ## _args)
  76181. +#define dwc_proto_error DWC_PROTO_ERROR
  76182. +
  76183. +#ifdef DEBUG
  76184. +/** Prints out a exception error message if the _expr expression fails. Disabled
  76185. + * if DEBUG is not enabled. */
  76186. +#define DWC_ASSERT(_expr, _format, _args...) do { \
  76187. + if (!(_expr)) { DWC_EXCEPTION("%s:%s:%d: " _format "\n", dwc_irq(), \
  76188. + __FILE__, __LINE__, ## _args); } \
  76189. + } while (0)
  76190. +#else
  76191. +#define DWC_ASSERT(_x...)
  76192. +#endif
  76193. +#define dwc_assert DWC_ASSERT
  76194. +
  76195. +
  76196. +/** @name Byte Ordering
  76197. + * The following functions are for conversions between processor's byte ordering
  76198. + * and specific ordering you want.
  76199. + */
  76200. +
  76201. +/** Converts 32 bit data in CPU byte ordering to little endian. */
  76202. +extern uint32_t DWC_CPU_TO_LE32(uint32_t *p);
  76203. +#define dwc_cpu_to_le32 DWC_CPU_TO_LE32
  76204. +
  76205. +/** Converts 32 bit data in CPU byte orderint to big endian. */
  76206. +extern uint32_t DWC_CPU_TO_BE32(uint32_t *p);
  76207. +#define dwc_cpu_to_be32 DWC_CPU_TO_BE32
  76208. +
  76209. +/** Converts 32 bit little endian data to CPU byte ordering. */
  76210. +extern uint32_t DWC_LE32_TO_CPU(uint32_t *p);
  76211. +#define dwc_le32_to_cpu DWC_LE32_TO_CPU
  76212. +
  76213. +/** Converts 32 bit big endian data to CPU byte ordering. */
  76214. +extern uint32_t DWC_BE32_TO_CPU(uint32_t *p);
  76215. +#define dwc_be32_to_cpu DWC_BE32_TO_CPU
  76216. +
  76217. +/** Converts 16 bit data in CPU byte ordering to little endian. */
  76218. +extern uint16_t DWC_CPU_TO_LE16(uint16_t *p);
  76219. +#define dwc_cpu_to_le16 DWC_CPU_TO_LE16
  76220. +
  76221. +/** Converts 16 bit data in CPU byte orderint to big endian. */
  76222. +extern uint16_t DWC_CPU_TO_BE16(uint16_t *p);
  76223. +#define dwc_cpu_to_be16 DWC_CPU_TO_BE16
  76224. +
  76225. +/** Converts 16 bit little endian data to CPU byte ordering. */
  76226. +extern uint16_t DWC_LE16_TO_CPU(uint16_t *p);
  76227. +#define dwc_le16_to_cpu DWC_LE16_TO_CPU
  76228. +
  76229. +/** Converts 16 bit bi endian data to CPU byte ordering. */
  76230. +extern uint16_t DWC_BE16_TO_CPU(uint16_t *p);
  76231. +#define dwc_be16_to_cpu DWC_BE16_TO_CPU
  76232. +
  76233. +
  76234. +/** @name Register Read/Write
  76235. + *
  76236. + * The following six functions should be implemented to read/write registers of
  76237. + * 32-bit and 64-bit sizes. All modules use this to read/write register values.
  76238. + * The reg value is a pointer to the register calculated from the void *base
  76239. + * variable passed into the driver when it is started. */
  76240. +
  76241. +#ifdef DWC_LINUX
  76242. +/* Linux doesn't need any extra parameters for register read/write, so we
  76243. + * just throw away the IO context parameter.
  76244. + */
  76245. +/** Reads the content of a 32-bit register. */
  76246. +extern uint32_t DWC_READ_REG32(uint32_t volatile *reg);
  76247. +#define dwc_read_reg32(_ctx_,_reg_) DWC_READ_REG32(_reg_)
  76248. +
  76249. +/** Reads the content of a 64-bit register. */
  76250. +extern uint64_t DWC_READ_REG64(uint64_t volatile *reg);
  76251. +#define dwc_read_reg64(_ctx_,_reg_) DWC_READ_REG64(_reg_)
  76252. +
  76253. +/** Writes to a 32-bit register. */
  76254. +extern void DWC_WRITE_REG32(uint32_t volatile *reg, uint32_t value);
  76255. +#define dwc_write_reg32(_ctx_,_reg_,_val_) DWC_WRITE_REG32(_reg_, _val_)
  76256. +
  76257. +/** Writes to a 64-bit register. */
  76258. +extern void DWC_WRITE_REG64(uint64_t volatile *reg, uint64_t value);
  76259. +#define dwc_write_reg64(_ctx_,_reg_,_val_) DWC_WRITE_REG64(_reg_, _val_)
  76260. +
  76261. +/**
  76262. + * Modify bit values in a register. Using the
  76263. + * algorithm: (reg_contents & ~clear_mask) | set_mask.
  76264. + */
  76265. +extern void DWC_MODIFY_REG32(uint32_t volatile *reg, uint32_t clear_mask, uint32_t set_mask);
  76266. +#define dwc_modify_reg32(_ctx_,_reg_,_cmsk_,_smsk_) DWC_MODIFY_REG32(_reg_,_cmsk_,_smsk_)
  76267. +extern void DWC_MODIFY_REG64(uint64_t volatile *reg, uint64_t clear_mask, uint64_t set_mask);
  76268. +#define dwc_modify_reg64(_ctx_,_reg_,_cmsk_,_smsk_) DWC_MODIFY_REG64(_reg_,_cmsk_,_smsk_)
  76269. +
  76270. +#endif /* DWC_LINUX */
  76271. +
  76272. +#if defined(DWC_FREEBSD) || defined(DWC_NETBSD)
  76273. +typedef struct dwc_ioctx {
  76274. + struct device *dev;
  76275. + bus_space_tag_t iot;
  76276. + bus_space_handle_t ioh;
  76277. +} dwc_ioctx_t;
  76278. +
  76279. +/** BSD needs two extra parameters for register read/write, so we pass
  76280. + * them in using the IO context parameter.
  76281. + */
  76282. +/** Reads the content of a 32-bit register. */
  76283. +extern uint32_t DWC_READ_REG32(void *io_ctx, uint32_t volatile *reg);
  76284. +#define dwc_read_reg32 DWC_READ_REG32
  76285. +
  76286. +/** Reads the content of a 64-bit register. */
  76287. +extern uint64_t DWC_READ_REG64(void *io_ctx, uint64_t volatile *reg);
  76288. +#define dwc_read_reg64 DWC_READ_REG64
  76289. +
  76290. +/** Writes to a 32-bit register. */
  76291. +extern void DWC_WRITE_REG32(void *io_ctx, uint32_t volatile *reg, uint32_t value);
  76292. +#define dwc_write_reg32 DWC_WRITE_REG32
  76293. +
  76294. +/** Writes to a 64-bit register. */
  76295. +extern void DWC_WRITE_REG64(void *io_ctx, uint64_t volatile *reg, uint64_t value);
  76296. +#define dwc_write_reg64 DWC_WRITE_REG64
  76297. +
  76298. +/**
  76299. + * Modify bit values in a register. Using the
  76300. + * algorithm: (reg_contents & ~clear_mask) | set_mask.
  76301. + */
  76302. +extern void DWC_MODIFY_REG32(void *io_ctx, uint32_t volatile *reg, uint32_t clear_mask, uint32_t set_mask);
  76303. +#define dwc_modify_reg32 DWC_MODIFY_REG32
  76304. +extern void DWC_MODIFY_REG64(void *io_ctx, uint64_t volatile *reg, uint64_t clear_mask, uint64_t set_mask);
  76305. +#define dwc_modify_reg64 DWC_MODIFY_REG64
  76306. +
  76307. +#endif /* DWC_FREEBSD || DWC_NETBSD */
  76308. +
  76309. +/** @cond */
  76310. +
  76311. +/** @name Some convenience MACROS used internally. Define DWC_DEBUG_REGS to log the
  76312. + * register writes. */
  76313. +
  76314. +#ifdef DWC_LINUX
  76315. +
  76316. +# ifdef DWC_DEBUG_REGS
  76317. +
  76318. +#define dwc_define_read_write_reg_n(_reg,_container_type) \
  76319. +static inline uint32_t dwc_read_##_reg##_n(_container_type *container, int num) { \
  76320. + return DWC_READ_REG32(&container->regs->_reg[num]); \
  76321. +} \
  76322. +static inline void dwc_write_##_reg##_n(_container_type *container, int num, uint32_t data) { \
  76323. + DWC_DEBUG("WRITING %8s[%d]: %p: %08x", #_reg, num, \
  76324. + &(((uint32_t*)container->regs->_reg)[num]), data); \
  76325. + DWC_WRITE_REG32(&(((uint32_t*)container->regs->_reg)[num]), data); \
  76326. +}
  76327. +
  76328. +#define dwc_define_read_write_reg(_reg,_container_type) \
  76329. +static inline uint32_t dwc_read_##_reg(_container_type *container) { \
  76330. + return DWC_READ_REG32(&container->regs->_reg); \
  76331. +} \
  76332. +static inline void dwc_write_##_reg(_container_type *container, uint32_t data) { \
  76333. + DWC_DEBUG("WRITING %11s: %p: %08x", #_reg, &container->regs->_reg, data); \
  76334. + DWC_WRITE_REG32(&container->regs->_reg, data); \
  76335. +}
  76336. +
  76337. +# else /* DWC_DEBUG_REGS */
  76338. +
  76339. +#define dwc_define_read_write_reg_n(_reg,_container_type) \
  76340. +static inline uint32_t dwc_read_##_reg##_n(_container_type *container, int num) { \
  76341. + return DWC_READ_REG32(&container->regs->_reg[num]); \
  76342. +} \
  76343. +static inline void dwc_write_##_reg##_n(_container_type *container, int num, uint32_t data) { \
  76344. + DWC_WRITE_REG32(&(((uint32_t*)container->regs->_reg)[num]), data); \
  76345. +}
  76346. +
  76347. +#define dwc_define_read_write_reg(_reg,_container_type) \
  76348. +static inline uint32_t dwc_read_##_reg(_container_type *container) { \
  76349. + return DWC_READ_REG32(&container->regs->_reg); \
  76350. +} \
  76351. +static inline void dwc_write_##_reg(_container_type *container, uint32_t data) { \
  76352. + DWC_WRITE_REG32(&container->regs->_reg, data); \
  76353. +}
  76354. +
  76355. +# endif /* DWC_DEBUG_REGS */
  76356. +
  76357. +#endif /* DWC_LINUX */
  76358. +
  76359. +#if defined(DWC_FREEBSD) || defined(DWC_NETBSD)
  76360. +
  76361. +# ifdef DWC_DEBUG_REGS
  76362. +
  76363. +#define dwc_define_read_write_reg_n(_reg,_container_type) \
  76364. +static inline uint32_t dwc_read_##_reg##_n(void *io_ctx, _container_type *container, int num) { \
  76365. + return DWC_READ_REG32(io_ctx, &container->regs->_reg[num]); \
  76366. +} \
  76367. +static inline void dwc_write_##_reg##_n(void *io_ctx, _container_type *container, int num, uint32_t data) { \
  76368. + DWC_DEBUG("WRITING %8s[%d]: %p: %08x", #_reg, num, \
  76369. + &(((uint32_t*)container->regs->_reg)[num]), data); \
  76370. + DWC_WRITE_REG32(io_ctx, &(((uint32_t*)container->regs->_reg)[num]), data); \
  76371. +}
  76372. +
  76373. +#define dwc_define_read_write_reg(_reg,_container_type) \
  76374. +static inline uint32_t dwc_read_##_reg(void *io_ctx, _container_type *container) { \
  76375. + return DWC_READ_REG32(io_ctx, &container->regs->_reg); \
  76376. +} \
  76377. +static inline void dwc_write_##_reg(void *io_ctx, _container_type *container, uint32_t data) { \
  76378. + DWC_DEBUG("WRITING %11s: %p: %08x", #_reg, &container->regs->_reg, data); \
  76379. + DWC_WRITE_REG32(io_ctx, &container->regs->_reg, data); \
  76380. +}
  76381. +
  76382. +# else /* DWC_DEBUG_REGS */
  76383. +
  76384. +#define dwc_define_read_write_reg_n(_reg,_container_type) \
  76385. +static inline uint32_t dwc_read_##_reg##_n(void *io_ctx, _container_type *container, int num) { \
  76386. + return DWC_READ_REG32(io_ctx, &container->regs->_reg[num]); \
  76387. +} \
  76388. +static inline void dwc_write_##_reg##_n(void *io_ctx, _container_type *container, int num, uint32_t data) { \
  76389. + DWC_WRITE_REG32(io_ctx, &(((uint32_t*)container->regs->_reg)[num]), data); \
  76390. +}
  76391. +
  76392. +#define dwc_define_read_write_reg(_reg,_container_type) \
  76393. +static inline uint32_t dwc_read_##_reg(void *io_ctx, _container_type *container) { \
  76394. + return DWC_READ_REG32(io_ctx, &container->regs->_reg); \
  76395. +} \
  76396. +static inline void dwc_write_##_reg(void *io_ctx, _container_type *container, uint32_t data) { \
  76397. + DWC_WRITE_REG32(io_ctx, &container->regs->_reg, data); \
  76398. +}
  76399. +
  76400. +# endif /* DWC_DEBUG_REGS */
  76401. +
  76402. +#endif /* DWC_FREEBSD || DWC_NETBSD */
  76403. +
  76404. +/** @endcond */
  76405. +
  76406. +
  76407. +#ifdef DWC_CRYPTOLIB
  76408. +/** @name Crypto Functions
  76409. + *
  76410. + * These are the low-level cryptographic functions used by the driver. */
  76411. +
  76412. +/** Perform AES CBC */
  76413. +extern int DWC_AES_CBC(uint8_t *message, uint32_t messagelen, uint8_t *key, uint32_t keylen, uint8_t iv[16], uint8_t *out);
  76414. +#define dwc_aes_cbc DWC_AES_CBC
  76415. +
  76416. +/** Fill the provided buffer with random bytes. These should be cryptographic grade random numbers. */
  76417. +extern void DWC_RANDOM_BYTES(uint8_t *buffer, uint32_t length);
  76418. +#define dwc_random_bytes DWC_RANDOM_BYTES
  76419. +
  76420. +/** Perform the SHA-256 hash function */
  76421. +extern int DWC_SHA256(uint8_t *message, uint32_t len, uint8_t *out);
  76422. +#define dwc_sha256 DWC_SHA256
  76423. +
  76424. +/** Calculated the HMAC-SHA256 */
  76425. +extern int DWC_HMAC_SHA256(uint8_t *message, uint32_t messagelen, uint8_t *key, uint32_t keylen, uint8_t *out);
  76426. +#define dwc_hmac_sha256 DWC_HMAC_SHA256
  76427. +
  76428. +#endif /* DWC_CRYPTOLIB */
  76429. +
  76430. +
  76431. +/** @name Memory Allocation
  76432. + *
  76433. + * These function provide access to memory allocation. There are only 2 DMA
  76434. + * functions and 3 Regular memory functions that need to be implemented. None
  76435. + * of the memory debugging routines need to be implemented. The allocation
  76436. + * routines all ZERO the contents of the memory.
  76437. + *
  76438. + * Defining DWC_DEBUG_MEMORY turns on memory debugging and statistic gathering.
  76439. + * This checks for memory leaks, keeping track of alloc/free pairs. It also
  76440. + * keeps track of how much memory the driver is using at any given time. */
  76441. +
  76442. +#define DWC_PAGE_SIZE 4096
  76443. +#define DWC_PAGE_OFFSET(addr) (((uint32_t)addr) & 0xfff)
  76444. +#define DWC_PAGE_ALIGNED(addr) ((((uint32_t)addr) & 0xfff) == 0)
  76445. +
  76446. +#define DWC_INVALID_DMA_ADDR 0x0
  76447. +
  76448. +#ifdef DWC_LINUX
  76449. +/** Type for a DMA address */
  76450. +typedef dma_addr_t dwc_dma_t;
  76451. +#endif
  76452. +
  76453. +#if defined(DWC_FREEBSD) || defined(DWC_NETBSD)
  76454. +typedef bus_addr_t dwc_dma_t;
  76455. +#endif
  76456. +
  76457. +#ifdef DWC_FREEBSD
  76458. +typedef struct dwc_dmactx {
  76459. + struct device *dev;
  76460. + bus_dma_tag_t dma_tag;
  76461. + bus_dmamap_t dma_map;
  76462. + bus_addr_t dma_paddr;
  76463. + void *dma_vaddr;
  76464. +} dwc_dmactx_t;
  76465. +#endif
  76466. +
  76467. +#ifdef DWC_NETBSD
  76468. +typedef struct dwc_dmactx {
  76469. + struct device *dev;
  76470. + bus_dma_tag_t dma_tag;
  76471. + bus_dmamap_t dma_map;
  76472. + bus_dma_segment_t segs[1];
  76473. + int nsegs;
  76474. + bus_addr_t dma_paddr;
  76475. + void *dma_vaddr;
  76476. +} dwc_dmactx_t;
  76477. +#endif
  76478. +
  76479. +/* @todo these functions will be added in the future */
  76480. +#if 0
  76481. +/**
  76482. + * Creates a DMA pool from which you can allocate DMA buffers. Buffers
  76483. + * allocated from this pool will be guaranteed to meet the size, alignment, and
  76484. + * boundary requirements specified.
  76485. + *
  76486. + * @param[in] size Specifies the size of the buffers that will be allocated from
  76487. + * this pool.
  76488. + * @param[in] align Specifies the byte alignment requirements of the buffers
  76489. + * allocated from this pool. Must be a power of 2.
  76490. + * @param[in] boundary Specifies the N-byte boundary that buffers allocated from
  76491. + * this pool must not cross.
  76492. + *
  76493. + * @returns A pointer to an internal opaque structure which is not to be
  76494. + * accessed outside of these library functions. Use this handle to specify
  76495. + * which pools to allocate/free DMA buffers from and also to destroy the pool,
  76496. + * when you are done with it.
  76497. + */
  76498. +extern dwc_pool_t *DWC_DMA_POOL_CREATE(uint32_t size, uint32_t align, uint32_t boundary);
  76499. +
  76500. +/**
  76501. + * Destroy a DMA pool. All buffers allocated from that pool must be freed first.
  76502. + */
  76503. +extern void DWC_DMA_POOL_DESTROY(dwc_pool_t *pool);
  76504. +
  76505. +/**
  76506. + * Allocate a buffer from the specified DMA pool and zeros its contents.
  76507. + */
  76508. +extern void *DWC_DMA_POOL_ALLOC(dwc_pool_t *pool, uint64_t *dma_addr);
  76509. +
  76510. +/**
  76511. + * Free a previously allocated buffer from the DMA pool.
  76512. + */
  76513. +extern void DWC_DMA_POOL_FREE(dwc_pool_t *pool, void *vaddr, void *daddr);
  76514. +#endif
  76515. +
  76516. +/** Allocates a DMA capable buffer and zeroes its contents. */
  76517. +extern void *__DWC_DMA_ALLOC(void *dma_ctx, uint32_t size, dwc_dma_t *dma_addr);
  76518. +
  76519. +/** Allocates a DMA capable buffer and zeroes its contents in atomic contest */
  76520. +extern void *__DWC_DMA_ALLOC_ATOMIC(void *dma_ctx, uint32_t size, dwc_dma_t *dma_addr);
  76521. +
  76522. +/** Frees a previously allocated buffer. */
  76523. +extern void __DWC_DMA_FREE(void *dma_ctx, uint32_t size, void *virt_addr, dwc_dma_t dma_addr);
  76524. +
  76525. +/** Allocates a block of memory and zeroes its contents. */
  76526. +extern void *__DWC_ALLOC(void *mem_ctx, uint32_t size);
  76527. +
  76528. +/** Allocates a block of memory and zeroes its contents, in an atomic manner
  76529. + * which can be used inside interrupt context. The size should be sufficiently
  76530. + * small, a few KB at most, such that failures are not likely to occur. Can just call
  76531. + * __DWC_ALLOC if it is atomic. */
  76532. +extern void *__DWC_ALLOC_ATOMIC(void *mem_ctx, uint32_t size);
  76533. +
  76534. +/** Frees a previously allocated buffer. */
  76535. +extern void __DWC_FREE(void *mem_ctx, void *addr);
  76536. +
  76537. +#ifndef DWC_DEBUG_MEMORY
  76538. +
  76539. +#define DWC_ALLOC(_size_) __DWC_ALLOC(NULL, _size_)
  76540. +#define DWC_ALLOC_ATOMIC(_size_) __DWC_ALLOC_ATOMIC(NULL, _size_)
  76541. +#define DWC_FREE(_addr_) __DWC_FREE(NULL, _addr_)
  76542. +
  76543. +# ifdef DWC_LINUX
  76544. +#define DWC_DMA_ALLOC(_size_,_dma_) __DWC_DMA_ALLOC(NULL, _size_, _dma_)
  76545. +#define DWC_DMA_ALLOC_ATOMIC(_size_,_dma_) __DWC_DMA_ALLOC_ATOMIC(NULL, _size_,_dma_)
  76546. +#define DWC_DMA_FREE(_size_,_virt_,_dma_) __DWC_DMA_FREE(NULL, _size_, _virt_, _dma_)
  76547. +# endif
  76548. +
  76549. +# if defined(DWC_FREEBSD) || defined(DWC_NETBSD)
  76550. +#define DWC_DMA_ALLOC __DWC_DMA_ALLOC
  76551. +#define DWC_DMA_FREE __DWC_DMA_FREE
  76552. +# endif
  76553. +extern void *dwc_dma_alloc_atomic_debug(uint32_t size, dwc_dma_t *dma_addr, char const *func, int line);
  76554. +
  76555. +#else /* DWC_DEBUG_MEMORY */
  76556. +
  76557. +extern void *dwc_alloc_debug(void *mem_ctx, uint32_t size, char const *func, int line);
  76558. +extern void *dwc_alloc_atomic_debug(void *mem_ctx, uint32_t size, char const *func, int line);
  76559. +extern void dwc_free_debug(void *mem_ctx, void *addr, char const *func, int line);
  76560. +extern void *dwc_dma_alloc_debug(void *dma_ctx, uint32_t size, dwc_dma_t *dma_addr,
  76561. + char const *func, int line);
  76562. +extern void *dwc_dma_alloc_atomic_debug(void *dma_ctx, uint32_t size, dwc_dma_t *dma_addr,
  76563. + char const *func, int line);
  76564. +extern void dwc_dma_free_debug(void *dma_ctx, uint32_t size, void *virt_addr,
  76565. + dwc_dma_t dma_addr, char const *func, int line);
  76566. +
  76567. +extern int dwc_memory_debug_start(void *mem_ctx);
  76568. +extern void dwc_memory_debug_stop(void);
  76569. +extern void dwc_memory_debug_report(void);
  76570. +
  76571. +#define DWC_ALLOC(_size_) dwc_alloc_debug(NULL, _size_, __func__, __LINE__)
  76572. +#define DWC_ALLOC_ATOMIC(_size_) dwc_alloc_atomic_debug(NULL, _size_, \
  76573. + __func__, __LINE__)
  76574. +#define DWC_FREE(_addr_) dwc_free_debug(NULL, _addr_, __func__, __LINE__)
  76575. +
  76576. +# ifdef DWC_LINUX
  76577. +#define DWC_DMA_ALLOC(_size_,_dma_) dwc_dma_alloc_debug(NULL, _size_, \
  76578. + _dma_, __func__, __LINE__)
  76579. +#define DWC_DMA_ALLOC_ATOMIC(_size_,_dma_) dwc_dma_alloc_atomic_debug(NULL, _size_, \
  76580. + _dma_, __func__, __LINE__)
  76581. +#define DWC_DMA_FREE(_size_,_virt_,_dma_) dwc_dma_free_debug(NULL, _size_, \
  76582. + _virt_, _dma_, __func__, __LINE__)
  76583. +# endif
  76584. +
  76585. +# if defined(DWC_FREEBSD) || defined(DWC_NETBSD)
  76586. +#define DWC_DMA_ALLOC(_ctx_,_size_,_dma_) dwc_dma_alloc_debug(_ctx_, _size_, \
  76587. + _dma_, __func__, __LINE__)
  76588. +#define DWC_DMA_FREE(_ctx_,_size_,_virt_,_dma_) dwc_dma_free_debug(_ctx_, _size_, \
  76589. + _virt_, _dma_, __func__, __LINE__)
  76590. +# endif
  76591. +
  76592. +#endif /* DWC_DEBUG_MEMORY */
  76593. +
  76594. +#define dwc_alloc(_ctx_,_size_) DWC_ALLOC(_size_)
  76595. +#define dwc_alloc_atomic(_ctx_,_size_) DWC_ALLOC_ATOMIC(_size_)
  76596. +#define dwc_free(_ctx_,_addr_) DWC_FREE(_addr_)
  76597. +
  76598. +#ifdef DWC_LINUX
  76599. +/* Linux doesn't need any extra parameters for DMA buffer allocation, so we
  76600. + * just throw away the DMA context parameter.
  76601. + */
  76602. +#define dwc_dma_alloc(_ctx_,_size_,_dma_) DWC_DMA_ALLOC(_size_, _dma_)
  76603. +#define dwc_dma_alloc_atomic(_ctx_,_size_,_dma_) DWC_DMA_ALLOC_ATOMIC(_size_, _dma_)
  76604. +#define dwc_dma_free(_ctx_,_size_,_virt_,_dma_) DWC_DMA_FREE(_size_, _virt_, _dma_)
  76605. +#endif
  76606. +
  76607. +#if defined(DWC_FREEBSD) || defined(DWC_NETBSD)
  76608. +/** BSD needs several extra parameters for DMA buffer allocation, so we pass
  76609. + * them in using the DMA context parameter.
  76610. + */
  76611. +#define dwc_dma_alloc DWC_DMA_ALLOC
  76612. +#define dwc_dma_free DWC_DMA_FREE
  76613. +#endif
  76614. +
  76615. +
  76616. +/** @name Memory and String Processing */
  76617. +
  76618. +/** memset() clone */
  76619. +extern void *DWC_MEMSET(void *dest, uint8_t byte, uint32_t size);
  76620. +#define dwc_memset DWC_MEMSET
  76621. +
  76622. +/** memcpy() clone */
  76623. +extern void *DWC_MEMCPY(void *dest, void const *src, uint32_t size);
  76624. +#define dwc_memcpy DWC_MEMCPY
  76625. +
  76626. +/** memmove() clone */
  76627. +extern void *DWC_MEMMOVE(void *dest, void *src, uint32_t size);
  76628. +#define dwc_memmove DWC_MEMMOVE
  76629. +
  76630. +/** memcmp() clone */
  76631. +extern int DWC_MEMCMP(void *m1, void *m2, uint32_t size);
  76632. +#define dwc_memcmp DWC_MEMCMP
  76633. +
  76634. +/** strcmp() clone */
  76635. +extern int DWC_STRCMP(void *s1, void *s2);
  76636. +#define dwc_strcmp DWC_STRCMP
  76637. +
  76638. +/** strncmp() clone */
  76639. +extern int DWC_STRNCMP(void *s1, void *s2, uint32_t size);
  76640. +#define dwc_strncmp DWC_STRNCMP
  76641. +
  76642. +/** strlen() clone, for NULL terminated ASCII strings */
  76643. +extern int DWC_STRLEN(char const *str);
  76644. +#define dwc_strlen DWC_STRLEN
  76645. +
  76646. +/** strcpy() clone, for NULL terminated ASCII strings */
  76647. +extern char *DWC_STRCPY(char *to, const char *from);
  76648. +#define dwc_strcpy DWC_STRCPY
  76649. +
  76650. +/** strdup() clone. If you wish to use memory allocation debugging, this
  76651. + * implementation of strdup should use the DWC_* memory routines instead of
  76652. + * calling a predefined strdup. Otherwise the memory allocated by this routine
  76653. + * will not be seen by the debugging routines. */
  76654. +extern char *DWC_STRDUP(char const *str);
  76655. +#define dwc_strdup(_ctx_,_str_) DWC_STRDUP(_str_)
  76656. +
  76657. +/** NOT an atoi() clone. Read the description carefully. Returns an integer
  76658. + * converted from the string str in base 10 unless the string begins with a "0x"
  76659. + * in which case it is base 16. String must be a NULL terminated sequence of
  76660. + * ASCII characters and may optionally begin with whitespace, a + or -, and a
  76661. + * "0x" prefix if base 16. The remaining characters must be valid digits for
  76662. + * the number and end with a NULL character. If any invalid characters are
  76663. + * encountered or it returns with a negative error code and the results of the
  76664. + * conversion are undefined. On sucess it returns 0. Overflow conditions are
  76665. + * undefined. An example implementation using atoi() can be referenced from the
  76666. + * Linux implementation. */
  76667. +extern int DWC_ATOI(const char *str, int32_t *value);
  76668. +#define dwc_atoi DWC_ATOI
  76669. +
  76670. +/** Same as above but for unsigned. */
  76671. +extern int DWC_ATOUI(const char *str, uint32_t *value);
  76672. +#define dwc_atoui DWC_ATOUI
  76673. +
  76674. +#ifdef DWC_UTFLIB
  76675. +/** This routine returns a UTF16LE unicode encoded string from a UTF8 string. */
  76676. +extern int DWC_UTF8_TO_UTF16LE(uint8_t const *utf8string, uint16_t *utf16string, unsigned len);
  76677. +#define dwc_utf8_to_utf16le DWC_UTF8_TO_UTF16LE
  76678. +#endif
  76679. +
  76680. +
  76681. +/** @name Wait queues
  76682. + *
  76683. + * Wait queues provide a means of synchronizing between threads or processes. A
  76684. + * process can block on a waitq if some condition is not true, waiting for it to
  76685. + * become true. When the waitq is triggered all waiting process will get
  76686. + * unblocked and the condition will be check again. Waitqs should be triggered
  76687. + * every time a condition can potentially change.*/
  76688. +struct dwc_waitq;
  76689. +
  76690. +/** Type for a waitq */
  76691. +typedef struct dwc_waitq dwc_waitq_t;
  76692. +
  76693. +/** The type of waitq condition callback function. This is called every time
  76694. + * condition is evaluated. */
  76695. +typedef int (*dwc_waitq_condition_t)(void *data);
  76696. +
  76697. +/** Allocate a waitq */
  76698. +extern dwc_waitq_t *DWC_WAITQ_ALLOC(void);
  76699. +#define dwc_waitq_alloc(_ctx_) DWC_WAITQ_ALLOC()
  76700. +
  76701. +/** Free a waitq */
  76702. +extern void DWC_WAITQ_FREE(dwc_waitq_t *wq);
  76703. +#define dwc_waitq_free DWC_WAITQ_FREE
  76704. +
  76705. +/** Check the condition and if it is false, block on the waitq. When unblocked, check the
  76706. + * condition again. The function returns when the condition becomes true. The return value
  76707. + * is 0 on condition true, DWC_WAITQ_ABORTED on abort or killed, or DWC_WAITQ_UNKNOWN on error. */
  76708. +extern int32_t DWC_WAITQ_WAIT(dwc_waitq_t *wq, dwc_waitq_condition_t cond, void *data);
  76709. +#define dwc_waitq_wait DWC_WAITQ_WAIT
  76710. +
  76711. +/** Check the condition and if it is false, block on the waitq. When unblocked,
  76712. + * check the condition again. The function returns when the condition become
  76713. + * true or the timeout has passed. The return value is 0 on condition true or
  76714. + * DWC_TIMED_OUT on timeout, or DWC_WAITQ_ABORTED, or DWC_WAITQ_UNKNOWN on
  76715. + * error. */
  76716. +extern int32_t DWC_WAITQ_WAIT_TIMEOUT(dwc_waitq_t *wq, dwc_waitq_condition_t cond,
  76717. + void *data, int32_t msecs);
  76718. +#define dwc_waitq_wait_timeout DWC_WAITQ_WAIT_TIMEOUT
  76719. +
  76720. +/** Trigger a waitq, unblocking all processes. This should be called whenever a condition
  76721. + * has potentially changed. */
  76722. +extern void DWC_WAITQ_TRIGGER(dwc_waitq_t *wq);
  76723. +#define dwc_waitq_trigger DWC_WAITQ_TRIGGER
  76724. +
  76725. +/** Unblock all processes waiting on the waitq with an ABORTED result. */
  76726. +extern void DWC_WAITQ_ABORT(dwc_waitq_t *wq);
  76727. +#define dwc_waitq_abort DWC_WAITQ_ABORT
  76728. +
  76729. +
  76730. +/** @name Threads
  76731. + *
  76732. + * A thread must be explicitly stopped. It must check DWC_THREAD_SHOULD_STOP
  76733. + * whenever it is woken up, and then return. The DWC_THREAD_STOP function
  76734. + * returns the value from the thread.
  76735. + */
  76736. +
  76737. +struct dwc_thread;
  76738. +
  76739. +/** Type for a thread */
  76740. +typedef struct dwc_thread dwc_thread_t;
  76741. +
  76742. +/** The thread function */
  76743. +typedef int (*dwc_thread_function_t)(void *data);
  76744. +
  76745. +/** Create a thread and start it running the thread_function. Returns a handle
  76746. + * to the thread */
  76747. +extern dwc_thread_t *DWC_THREAD_RUN(dwc_thread_function_t func, char *name, void *data);
  76748. +#define dwc_thread_run(_ctx_,_func_,_name_,_data_) DWC_THREAD_RUN(_func_, _name_, _data_)
  76749. +
  76750. +/** Stops a thread. Return the value returned by the thread. Or will return
  76751. + * DWC_ABORT if the thread never started. */
  76752. +extern int DWC_THREAD_STOP(dwc_thread_t *thread);
  76753. +#define dwc_thread_stop DWC_THREAD_STOP
  76754. +
  76755. +/** Signifies to the thread that it must stop. */
  76756. +#ifdef DWC_LINUX
  76757. +/* Linux doesn't need any parameters for kthread_should_stop() */
  76758. +extern dwc_bool_t DWC_THREAD_SHOULD_STOP(void);
  76759. +#define dwc_thread_should_stop(_thrd_) DWC_THREAD_SHOULD_STOP()
  76760. +
  76761. +/* No thread_exit function in Linux */
  76762. +#define dwc_thread_exit(_thrd_)
  76763. +#endif
  76764. +
  76765. +#if defined(DWC_FREEBSD) || defined(DWC_NETBSD)
  76766. +/** BSD needs the thread pointer for kthread_suspend_check() */
  76767. +extern dwc_bool_t DWC_THREAD_SHOULD_STOP(dwc_thread_t *thread);
  76768. +#define dwc_thread_should_stop DWC_THREAD_SHOULD_STOP
  76769. +
  76770. +/** The thread must call this to exit. */
  76771. +extern void DWC_THREAD_EXIT(dwc_thread_t *thread);
  76772. +#define dwc_thread_exit DWC_THREAD_EXIT
  76773. +#endif
  76774. +
  76775. +
  76776. +/** @name Work queues
  76777. + *
  76778. + * Workqs are used to queue a callback function to be called at some later time,
  76779. + * in another thread. */
  76780. +struct dwc_workq;
  76781. +
  76782. +/** Type for a workq */
  76783. +typedef struct dwc_workq dwc_workq_t;
  76784. +
  76785. +/** The type of the callback function to be called. */
  76786. +typedef void (*dwc_work_callback_t)(void *data);
  76787. +
  76788. +/** Allocate a workq */
  76789. +extern dwc_workq_t *DWC_WORKQ_ALLOC(char *name);
  76790. +#define dwc_workq_alloc(_ctx_,_name_) DWC_WORKQ_ALLOC(_name_)
  76791. +
  76792. +/** Free a workq. All work must be completed before being freed. */
  76793. +extern void DWC_WORKQ_FREE(dwc_workq_t *workq);
  76794. +#define dwc_workq_free DWC_WORKQ_FREE
  76795. +
  76796. +/** Schedule a callback on the workq, passing in data. The function will be
  76797. + * scheduled at some later time. */
  76798. +extern void DWC_WORKQ_SCHEDULE(dwc_workq_t *workq, dwc_work_callback_t cb,
  76799. + void *data, char *format, ...)
  76800. +#ifdef __GNUC__
  76801. + __attribute__ ((format(printf, 4, 5)));
  76802. +#else
  76803. + ;
  76804. +#endif
  76805. +#define dwc_workq_schedule DWC_WORKQ_SCHEDULE
  76806. +
  76807. +/** Schedule a callback on the workq, that will be called until at least
  76808. + * given number miliseconds have passed. */
  76809. +extern void DWC_WORKQ_SCHEDULE_DELAYED(dwc_workq_t *workq, dwc_work_callback_t cb,
  76810. + void *data, uint32_t time, char *format, ...)
  76811. +#ifdef __GNUC__
  76812. + __attribute__ ((format(printf, 5, 6)));
  76813. +#else
  76814. + ;
  76815. +#endif
  76816. +#define dwc_workq_schedule_delayed DWC_WORKQ_SCHEDULE_DELAYED
  76817. +
  76818. +/** The number of processes in the workq */
  76819. +extern int DWC_WORKQ_PENDING(dwc_workq_t *workq);
  76820. +#define dwc_workq_pending DWC_WORKQ_PENDING
  76821. +
  76822. +/** Blocks until all the work in the workq is complete or timed out. Returns <
  76823. + * 0 on timeout. */
  76824. +extern int DWC_WORKQ_WAIT_WORK_DONE(dwc_workq_t *workq, int timeout);
  76825. +#define dwc_workq_wait_work_done DWC_WORKQ_WAIT_WORK_DONE
  76826. +
  76827. +
  76828. +/** @name Tasklets
  76829. + *
  76830. + */
  76831. +struct dwc_tasklet;
  76832. +
  76833. +/** Type for a tasklet */
  76834. +typedef struct dwc_tasklet dwc_tasklet_t;
  76835. +
  76836. +/** The type of the callback function to be called */
  76837. +typedef void (*dwc_tasklet_callback_t)(void *data);
  76838. +
  76839. +/** Allocates a tasklet */
  76840. +extern dwc_tasklet_t *DWC_TASK_ALLOC(char *name, dwc_tasklet_callback_t cb, void *data);
  76841. +#define dwc_task_alloc(_ctx_,_name_,_cb_,_data_) DWC_TASK_ALLOC(_name_, _cb_, _data_)
  76842. +
  76843. +/** Frees a tasklet */
  76844. +extern void DWC_TASK_FREE(dwc_tasklet_t *task);
  76845. +#define dwc_task_free DWC_TASK_FREE
  76846. +
  76847. +/** Schedules a tasklet to run */
  76848. +extern void DWC_TASK_SCHEDULE(dwc_tasklet_t *task);
  76849. +#define dwc_task_schedule DWC_TASK_SCHEDULE
  76850. +
  76851. +extern void DWC_TASK_HI_SCHEDULE(dwc_tasklet_t *task);
  76852. +#define dwc_task_hi_schedule DWC_TASK_HI_SCHEDULE
  76853. +
  76854. +/** @name Timer
  76855. + *
  76856. + * Callbacks must be small and atomic.
  76857. + */
  76858. +struct dwc_timer;
  76859. +
  76860. +/** Type for a timer */
  76861. +typedef struct dwc_timer dwc_timer_t;
  76862. +
  76863. +/** The type of the callback function to be called */
  76864. +typedef void (*dwc_timer_callback_t)(void *data);
  76865. +
  76866. +/** Allocates a timer */
  76867. +extern dwc_timer_t *DWC_TIMER_ALLOC(char *name, dwc_timer_callback_t cb, void *data);
  76868. +#define dwc_timer_alloc(_ctx_,_name_,_cb_,_data_) DWC_TIMER_ALLOC(_name_,_cb_,_data_)
  76869. +
  76870. +/** Frees a timer */
  76871. +extern void DWC_TIMER_FREE(dwc_timer_t *timer);
  76872. +#define dwc_timer_free DWC_TIMER_FREE
  76873. +
  76874. +/** Schedules the timer to run at time ms from now. And will repeat at every
  76875. + * repeat_interval msec therafter
  76876. + *
  76877. + * Modifies a timer that is still awaiting execution to a new expiration time.
  76878. + * The mod_time is added to the old time. */
  76879. +extern void DWC_TIMER_SCHEDULE(dwc_timer_t *timer, uint32_t time);
  76880. +#define dwc_timer_schedule DWC_TIMER_SCHEDULE
  76881. +
  76882. +/** Disables the timer from execution. */
  76883. +extern void DWC_TIMER_CANCEL(dwc_timer_t *timer);
  76884. +#define dwc_timer_cancel DWC_TIMER_CANCEL
  76885. +
  76886. +
  76887. +/** @name Spinlocks
  76888. + *
  76889. + * These locks are used when the work between the lock/unlock is atomic and
  76890. + * short. Interrupts are also disabled during the lock/unlock and thus they are
  76891. + * suitable to lock between interrupt/non-interrupt context. They also lock
  76892. + * between processes if you have multiple CPUs or Preemption. If you don't have
  76893. + * multiple CPUS or Preemption, then the you can simply implement the
  76894. + * DWC_SPINLOCK and DWC_SPINUNLOCK to disable and enable interrupts. Because
  76895. + * the work between the lock/unlock is atomic, the process context will never
  76896. + * change, and so you never have to lock between processes. */
  76897. +
  76898. +struct dwc_spinlock;
  76899. +
  76900. +/** Type for a spinlock */
  76901. +typedef struct dwc_spinlock dwc_spinlock_t;
  76902. +
  76903. +/** Type for the 'flags' argument to spinlock funtions */
  76904. +typedef unsigned long dwc_irqflags_t;
  76905. +
  76906. +/** Returns an initialized lock variable. This function should allocate and
  76907. + * initialize the OS-specific data structure used for locking. This data
  76908. + * structure is to be used for the DWC_LOCK and DWC_UNLOCK functions and should
  76909. + * be freed by the DWC_FREE_LOCK when it is no longer used.
  76910. + *
  76911. + * For Linux Spinlock Debugging make it macro because the debugging routines use
  76912. + * the symbol name to determine recursive locking. Using a wrapper function
  76913. + * makes it falsely think recursive locking occurs. */
  76914. +#if defined(DWC_LINUX) && defined(CONFIG_DEBUG_SPINLOCK)
  76915. +#define DWC_SPINLOCK_ALLOC_LINUX_DEBUG(lock) ({ \
  76916. + lock = DWC_ALLOC(sizeof(spinlock_t)); \
  76917. + if (lock) { \
  76918. + spin_lock_init((spinlock_t *)lock); \
  76919. + } \
  76920. +})
  76921. +#else
  76922. +extern dwc_spinlock_t *DWC_SPINLOCK_ALLOC(void);
  76923. +#define dwc_spinlock_alloc(_ctx_) DWC_SPINLOCK_ALLOC()
  76924. +#endif
  76925. +
  76926. +/** Frees an initialized lock variable. */
  76927. +extern void DWC_SPINLOCK_FREE(dwc_spinlock_t *lock);
  76928. +#define dwc_spinlock_free(_ctx_,_lock_) DWC_SPINLOCK_FREE(_lock_)
  76929. +
  76930. +/** Disables interrupts and blocks until it acquires the lock.
  76931. + *
  76932. + * @param lock Pointer to the spinlock.
  76933. + * @param flags Unsigned long for irq flags storage.
  76934. + */
  76935. +extern void DWC_SPINLOCK_IRQSAVE(dwc_spinlock_t *lock, dwc_irqflags_t *flags);
  76936. +#define dwc_spinlock_irqsave DWC_SPINLOCK_IRQSAVE
  76937. +
  76938. +/** Re-enables the interrupt and releases the lock.
  76939. + *
  76940. + * @param lock Pointer to the spinlock.
  76941. + * @param flags Unsigned long for irq flags storage. Must be the same as was
  76942. + * passed into DWC_LOCK.
  76943. + */
  76944. +extern void DWC_SPINUNLOCK_IRQRESTORE(dwc_spinlock_t *lock, dwc_irqflags_t flags);
  76945. +#define dwc_spinunlock_irqrestore DWC_SPINUNLOCK_IRQRESTORE
  76946. +
  76947. +/** Blocks until it acquires the lock.
  76948. + *
  76949. + * @param lock Pointer to the spinlock.
  76950. + */
  76951. +extern void DWC_SPINLOCK(dwc_spinlock_t *lock);
  76952. +#define dwc_spinlock DWC_SPINLOCK
  76953. +
  76954. +/** Releases the lock.
  76955. + *
  76956. + * @param lock Pointer to the spinlock.
  76957. + */
  76958. +extern void DWC_SPINUNLOCK(dwc_spinlock_t *lock);
  76959. +#define dwc_spinunlock DWC_SPINUNLOCK
  76960. +
  76961. +
  76962. +/** @name Mutexes
  76963. + *
  76964. + * Unlike spinlocks Mutexes lock only between processes and the work between the
  76965. + * lock/unlock CAN block, therefore it CANNOT be called from interrupt context.
  76966. + */
  76967. +
  76968. +struct dwc_mutex;
  76969. +
  76970. +/** Type for a mutex */
  76971. +typedef struct dwc_mutex dwc_mutex_t;
  76972. +
  76973. +/* For Linux Mutex Debugging make it inline because the debugging routines use
  76974. + * the symbol to determine recursive locking. This makes it falsely think
  76975. + * recursive locking occurs. */
  76976. +#if defined(DWC_LINUX) && defined(CONFIG_DEBUG_MUTEXES)
  76977. +#define DWC_MUTEX_ALLOC_LINUX_DEBUG(__mutexp) ({ \
  76978. + __mutexp = (dwc_mutex_t *)DWC_ALLOC(sizeof(struct mutex)); \
  76979. + mutex_init((struct mutex *)__mutexp); \
  76980. +})
  76981. +#endif
  76982. +
  76983. +/** Allocate a mutex */
  76984. +extern dwc_mutex_t *DWC_MUTEX_ALLOC(void);
  76985. +#define dwc_mutex_alloc(_ctx_) DWC_MUTEX_ALLOC()
  76986. +
  76987. +/* For memory leak debugging when using Linux Mutex Debugging */
  76988. +#if defined(DWC_LINUX) && defined(CONFIG_DEBUG_MUTEXES)
  76989. +#define DWC_MUTEX_FREE(__mutexp) do { \
  76990. + mutex_destroy((struct mutex *)__mutexp); \
  76991. + DWC_FREE(__mutexp); \
  76992. +} while(0)
  76993. +#else
  76994. +/** Free a mutex */
  76995. +extern void DWC_MUTEX_FREE(dwc_mutex_t *mutex);
  76996. +#define dwc_mutex_free(_ctx_,_mutex_) DWC_MUTEX_FREE(_mutex_)
  76997. +#endif
  76998. +
  76999. +/** Lock a mutex */
  77000. +extern void DWC_MUTEX_LOCK(dwc_mutex_t *mutex);
  77001. +#define dwc_mutex_lock DWC_MUTEX_LOCK
  77002. +
  77003. +/** Non-blocking lock returns 1 on successful lock. */
  77004. +extern int DWC_MUTEX_TRYLOCK(dwc_mutex_t *mutex);
  77005. +#define dwc_mutex_trylock DWC_MUTEX_TRYLOCK
  77006. +
  77007. +/** Unlock a mutex */
  77008. +extern void DWC_MUTEX_UNLOCK(dwc_mutex_t *mutex);
  77009. +#define dwc_mutex_unlock DWC_MUTEX_UNLOCK
  77010. +
  77011. +
  77012. +/** @name Time */
  77013. +
  77014. +/** Microsecond delay.
  77015. + *
  77016. + * @param usecs Microseconds to delay.
  77017. + */
  77018. +extern void DWC_UDELAY(uint32_t usecs);
  77019. +#define dwc_udelay DWC_UDELAY
  77020. +
  77021. +/** Millisecond delay.
  77022. + *
  77023. + * @param msecs Milliseconds to delay.
  77024. + */
  77025. +extern void DWC_MDELAY(uint32_t msecs);
  77026. +#define dwc_mdelay DWC_MDELAY
  77027. +
  77028. +/** Non-busy waiting.
  77029. + * Sleeps for specified number of milliseconds.
  77030. + *
  77031. + * @param msecs Milliseconds to sleep.
  77032. + */
  77033. +extern void DWC_MSLEEP(uint32_t msecs);
  77034. +#define dwc_msleep DWC_MSLEEP
  77035. +
  77036. +/**
  77037. + * Returns number of milliseconds since boot.
  77038. + */
  77039. +extern uint32_t DWC_TIME(void);
  77040. +#define dwc_time DWC_TIME
  77041. +
  77042. +
  77043. +
  77044. +
  77045. +/* @mainpage DWC Portability and Common Library
  77046. + *
  77047. + * This is the documentation for the DWC Portability and Common Library.
  77048. + *
  77049. + * @section intro Introduction
  77050. + *
  77051. + * The DWC Portability library consists of wrapper calls and data structures to
  77052. + * all low-level functions which are typically provided by the OS. The WUDEV
  77053. + * driver uses only these functions. In order to port the WUDEV driver, only
  77054. + * the functions in this library need to be re-implemented, with the same
  77055. + * behavior as documented here.
  77056. + *
  77057. + * The Common library consists of higher level functions, which rely only on
  77058. + * calling the functions from the DWC Portability library. These common
  77059. + * routines are shared across modules. Some of the common libraries need to be
  77060. + * used directly by the driver programmer when porting WUDEV. Such as the
  77061. + * parameter and notification libraries.
  77062. + *
  77063. + * @section low Portability Library OS Wrapper Functions
  77064. + *
  77065. + * Any function starting with DWC and in all CAPS is a low-level OS-wrapper that
  77066. + * needs to be implemented when porting, for example DWC_MUTEX_ALLOC(). All of
  77067. + * these functions are included in the dwc_os.h file.
  77068. + *
  77069. + * There are many functions here covering a wide array of OS services. Please
  77070. + * see dwc_os.h for details, and implementation notes for each function.
  77071. + *
  77072. + * @section common Common Library Functions
  77073. + *
  77074. + * Any function starting with dwc and in all lowercase is a common library
  77075. + * routine. These functions have a portable implementation and do not need to
  77076. + * be reimplemented when porting. The common routines can be used by any
  77077. + * driver, and some must be used by the end user to control the drivers. For
  77078. + * example, you must use the Parameter common library in order to set the
  77079. + * parameters in the WUDEV module.
  77080. + *
  77081. + * The common libraries consist of the following:
  77082. + *
  77083. + * - Connection Contexts - Used internally and can be used by end-user. See dwc_cc.h
  77084. + * - Parameters - Used internally and can be used by end-user. See dwc_params.h
  77085. + * - Notifications - Used internally and can be used by end-user. See dwc_notifier.h
  77086. + * - Lists - Used internally and can be used by end-user. See dwc_list.h
  77087. + * - Memory Debugging - Used internally and can be used by end-user. See dwc_os.h
  77088. + * - Modpow - Used internally only. See dwc_modpow.h
  77089. + * - DH - Used internally only. See dwc_dh.h
  77090. + * - Crypto - Used internally only. See dwc_crypto.h
  77091. + *
  77092. + *
  77093. + * @section prereq Prerequistes For dwc_os.h
  77094. + * @subsection types Data Types
  77095. + *
  77096. + * The dwc_os.h file assumes that several low-level data types are pre defined for the
  77097. + * compilation environment. These data types are:
  77098. + *
  77099. + * - uint8_t - unsigned 8-bit data type
  77100. + * - int8_t - signed 8-bit data type
  77101. + * - uint16_t - unsigned 16-bit data type
  77102. + * - int16_t - signed 16-bit data type
  77103. + * - uint32_t - unsigned 32-bit data type
  77104. + * - int32_t - signed 32-bit data type
  77105. + * - uint64_t - unsigned 64-bit data type
  77106. + * - int64_t - signed 64-bit data type
  77107. + *
  77108. + * Ensure that these are defined before using dwc_os.h. The easiest way to do
  77109. + * that is to modify the top of the file to include the appropriate header.
  77110. + * This is already done for the Linux environment. If the DWC_LINUX macro is
  77111. + * defined, the correct header will be added. A standard header <stdint.h> is
  77112. + * also used for environments where standard C headers are available.
  77113. + *
  77114. + * @subsection stdarg Variable Arguments
  77115. + *
  77116. + * Variable arguments are provided by a standard C header <stdarg.h>. it is
  77117. + * available in Both the Linux and ANSI C enviornment. An equivalent must be
  77118. + * provided in your enviornment in order to use dwc_os.h with the debug and
  77119. + * tracing message functionality.
  77120. + *
  77121. + * @subsection thread Threading
  77122. + *
  77123. + * WUDEV Core must be run on an operating system that provides for multiple
  77124. + * threads/processes. Threading can be implemented in many ways, even in
  77125. + * embedded systems without an operating system. At the bare minimum, the
  77126. + * system should be able to start any number of processes at any time to handle
  77127. + * special work. It need not be a pre-emptive system. Process context can
  77128. + * change upon a call to a blocking function. The hardware interrupt context
  77129. + * that calls the module's ISR() function must be differentiable from process
  77130. + * context, even if your processes are impemented via a hardware interrupt.
  77131. + * Further locking mechanism between process must exist (or be implemented), and
  77132. + * process context must have a way to disable interrupts for a period of time to
  77133. + * lock them out. If all of this exists, the functions in dwc_os.h related to
  77134. + * threading should be able to be implemented with the defined behavior.
  77135. + *
  77136. + */
  77137. +
  77138. +#ifdef __cplusplus
  77139. +}
  77140. +#endif
  77141. +
  77142. +#endif /* _DWC_OS_H_ */
  77143. diff -Nur linux-3.18.14/drivers/usb/host/dwc_common_port/Makefile linux-rpi/drivers/usb/host/dwc_common_port/Makefile
  77144. --- linux-3.18.14/drivers/usb/host/dwc_common_port/Makefile 1969-12-31 18:00:00.000000000 -0600
  77145. +++ linux-rpi/drivers/usb/host/dwc_common_port/Makefile 2015-05-31 14:46:12.889660961 -0500
  77146. @@ -0,0 +1,58 @@
  77147. +#
  77148. +# Makefile for DWC_common library
  77149. +#
  77150. +
  77151. +ifneq ($(KERNELRELEASE),)
  77152. +
  77153. +ccflags-y += -DDWC_LINUX
  77154. +#ccflags-y += -DDEBUG
  77155. +#ccflags-y += -DDWC_DEBUG_REGS
  77156. +#ccflags-y += -DDWC_DEBUG_MEMORY
  77157. +
  77158. +ccflags-y += -DDWC_LIBMODULE
  77159. +ccflags-y += -DDWC_CCLIB
  77160. +#ccflags-y += -DDWC_CRYPTOLIB
  77161. +ccflags-y += -DDWC_NOTIFYLIB
  77162. +ccflags-y += -DDWC_UTFLIB
  77163. +
  77164. +obj-$(CONFIG_USB_DWCOTG) += dwc_common_port_lib.o
  77165. +dwc_common_port_lib-objs := dwc_cc.o dwc_modpow.o dwc_dh.o \
  77166. + dwc_crypto.o dwc_notifier.o \
  77167. + dwc_common_linux.o dwc_mem.o
  77168. +
  77169. +kernrelwd := $(subst ., ,$(KERNELRELEASE))
  77170. +kernrel3 := $(word 1,$(kernrelwd)).$(word 2,$(kernrelwd)).$(word 3,$(kernrelwd))
  77171. +
  77172. +ifneq ($(kernrel3),2.6.20)
  77173. +# grayg - I only know that we use ccflags-y in 2.6.31 actually
  77174. +ccflags-y += $(CPPFLAGS)
  77175. +endif
  77176. +
  77177. +else
  77178. +
  77179. +#ifeq ($(KDIR),)
  77180. +#$(error Must give "KDIR=/path/to/kernel/source" on command line or in environment)
  77181. +#endif
  77182. +
  77183. +ifeq ($(ARCH),)
  77184. +$(error Must give "ARCH=<arch>" on command line or in environment. Also, if \
  77185. + cross-compiling, must give "CROSS_COMPILE=/path/to/compiler/plus/tool-prefix-")
  77186. +endif
  77187. +
  77188. +ifeq ($(DOXYGEN),)
  77189. +DOXYGEN := doxygen
  77190. +endif
  77191. +
  77192. +default:
  77193. + $(MAKE) -C$(KDIR) M=$(PWD) ARCH=$(ARCH) CROSS_COMPILE=$(CROSS_COMPILE) modules
  77194. +
  77195. +docs: $(wildcard *.[hc]) doc/doxygen.cfg
  77196. + $(DOXYGEN) doc/doxygen.cfg
  77197. +
  77198. +tags: $(wildcard *.[hc])
  77199. + $(CTAGS) -e $(wildcard *.[hc]) $(wildcard linux/*.[hc]) $(wildcard $(KDIR)/include/linux/usb*.h)
  77200. +
  77201. +endif
  77202. +
  77203. +clean:
  77204. + rm -rf *.o *.ko .*.cmd *.mod.c .*.o.d .*.o.tmp modules.order Module.markers Module.symvers .tmp_versions/
  77205. diff -Nur linux-3.18.14/drivers/usb/host/dwc_common_port/Makefile.fbsd linux-rpi/drivers/usb/host/dwc_common_port/Makefile.fbsd
  77206. --- linux-3.18.14/drivers/usb/host/dwc_common_port/Makefile.fbsd 1969-12-31 18:00:00.000000000 -0600
  77207. +++ linux-rpi/drivers/usb/host/dwc_common_port/Makefile.fbsd 2015-05-31 14:46:12.889660961 -0500
  77208. @@ -0,0 +1,17 @@
  77209. +CFLAGS += -I/sys/i386/compile/GENERIC -I/sys/i386/include -I/usr/include
  77210. +CFLAGS += -DDWC_FREEBSD
  77211. +CFLAGS += -DDEBUG
  77212. +#CFLAGS += -DDWC_DEBUG_REGS
  77213. +#CFLAGS += -DDWC_DEBUG_MEMORY
  77214. +
  77215. +#CFLAGS += -DDWC_LIBMODULE
  77216. +#CFLAGS += -DDWC_CCLIB
  77217. +#CFLAGS += -DDWC_CRYPTOLIB
  77218. +#CFLAGS += -DDWC_NOTIFYLIB
  77219. +#CFLAGS += -DDWC_UTFLIB
  77220. +
  77221. +KMOD = dwc_common_port_lib
  77222. +SRCS = dwc_cc.c dwc_modpow.c dwc_dh.c dwc_crypto.c dwc_notifier.c \
  77223. + dwc_common_fbsd.c dwc_mem.c
  77224. +
  77225. +.include <bsd.kmod.mk>
  77226. diff -Nur linux-3.18.14/drivers/usb/host/dwc_common_port/Makefile.linux linux-rpi/drivers/usb/host/dwc_common_port/Makefile.linux
  77227. --- linux-3.18.14/drivers/usb/host/dwc_common_port/Makefile.linux 1969-12-31 18:00:00.000000000 -0600
  77228. +++ linux-rpi/drivers/usb/host/dwc_common_port/Makefile.linux 2015-05-31 14:46:12.889660961 -0500
  77229. @@ -0,0 +1,49 @@
  77230. +#
  77231. +# Makefile for DWC_common library
  77232. +#
  77233. +ifneq ($(KERNELRELEASE),)
  77234. +
  77235. +ccflags-y += -DDWC_LINUX
  77236. +#ccflags-y += -DDEBUG
  77237. +#ccflags-y += -DDWC_DEBUG_REGS
  77238. +#ccflags-y += -DDWC_DEBUG_MEMORY
  77239. +
  77240. +ccflags-y += -DDWC_LIBMODULE
  77241. +ccflags-y += -DDWC_CCLIB
  77242. +ccflags-y += -DDWC_CRYPTOLIB
  77243. +ccflags-y += -DDWC_NOTIFYLIB
  77244. +ccflags-y += -DDWC_UTFLIB
  77245. +
  77246. +obj-m := dwc_common_port_lib.o
  77247. +dwc_common_port_lib-objs := dwc_cc.o dwc_modpow.o dwc_dh.o \
  77248. + dwc_crypto.o dwc_notifier.o \
  77249. + dwc_common_linux.o dwc_mem.o
  77250. +
  77251. +else
  77252. +
  77253. +ifeq ($(KDIR),)
  77254. +$(error Must give "KDIR=/path/to/kernel/source" on command line or in environment)
  77255. +endif
  77256. +
  77257. +ifeq ($(ARCH),)
  77258. +$(error Must give "ARCH=<arch>" on command line or in environment. Also, if \
  77259. + cross-compiling, must give "CROSS_COMPILE=/path/to/compiler/plus/tool-prefix-")
  77260. +endif
  77261. +
  77262. +ifeq ($(DOXYGEN),)
  77263. +DOXYGEN := doxygen
  77264. +endif
  77265. +
  77266. +default:
  77267. + $(MAKE) -C$(KDIR) M=$(PWD) ARCH=$(ARCH) CROSS_COMPILE=$(CROSS_COMPILE) modules
  77268. +
  77269. +docs: $(wildcard *.[hc]) doc/doxygen.cfg
  77270. + $(DOXYGEN) doc/doxygen.cfg
  77271. +
  77272. +tags: $(wildcard *.[hc])
  77273. + $(CTAGS) -e $(wildcard *.[hc]) $(wildcard linux/*.[hc]) $(wildcard $(KDIR)/include/linux/usb*.h)
  77274. +
  77275. +endif
  77276. +
  77277. +clean:
  77278. + rm -rf *.o *.ko .*.cmd *.mod.c .*.o.d .*.o.tmp modules.order Module.markers Module.symvers .tmp_versions/
  77279. diff -Nur linux-3.18.14/drivers/usb/host/dwc_common_port/usb.h linux-rpi/drivers/usb/host/dwc_common_port/usb.h
  77280. --- linux-3.18.14/drivers/usb/host/dwc_common_port/usb.h 1969-12-31 18:00:00.000000000 -0600
  77281. +++ linux-rpi/drivers/usb/host/dwc_common_port/usb.h 2015-05-31 14:46:12.901660961 -0500
  77282. @@ -0,0 +1,946 @@
  77283. +/*
  77284. + * Copyright (c) 1998 The NetBSD Foundation, Inc.
  77285. + * All rights reserved.
  77286. + *
  77287. + * This code is derived from software contributed to The NetBSD Foundation
  77288. + * by Lennart Augustsson (lennart@augustsson.net) at
  77289. + * Carlstedt Research & Technology.
  77290. + *
  77291. + * Redistribution and use in source and binary forms, with or without
  77292. + * modification, are permitted provided that the following conditions
  77293. + * are met:
  77294. + * 1. Redistributions of source code must retain the above copyright
  77295. + * notice, this list of conditions and the following disclaimer.
  77296. + * 2. Redistributions in binary form must reproduce the above copyright
  77297. + * notice, this list of conditions and the following disclaimer in the
  77298. + * documentation and/or other materials provided with the distribution.
  77299. + * 3. All advertising materials mentioning features or use of this software
  77300. + * must display the following acknowledgement:
  77301. + * This product includes software developed by the NetBSD
  77302. + * Foundation, Inc. and its contributors.
  77303. + * 4. Neither the name of The NetBSD Foundation nor the names of its
  77304. + * contributors may be used to endorse or promote products derived
  77305. + * from this software without specific prior written permission.
  77306. + *
  77307. + * THIS SOFTWARE IS PROVIDED BY THE NETBSD FOUNDATION, INC. AND CONTRIBUTORS
  77308. + * ``AS IS'' AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED
  77309. + * TO, THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR
  77310. + * PURPOSE ARE DISCLAIMED. IN NO EVENT SHALL THE FOUNDATION OR CONTRIBUTORS
  77311. + * BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR
  77312. + * CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF
  77313. + * SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS
  77314. + * INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN
  77315. + * CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE)
  77316. + * ARISING IN ANY WAY OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE
  77317. + * POSSIBILITY OF SUCH DAMAGE.
  77318. + */
  77319. +
  77320. +/* Modified by Synopsys, Inc, 12/12/2007 */
  77321. +
  77322. +
  77323. +#ifndef _USB_H_
  77324. +#define _USB_H_
  77325. +
  77326. +#ifdef __cplusplus
  77327. +extern "C" {
  77328. +#endif
  77329. +
  77330. +/*
  77331. + * The USB records contain some unaligned little-endian word
  77332. + * components. The U[SG]ETW macros take care of both the alignment
  77333. + * and endian problem and should always be used to access non-byte
  77334. + * values.
  77335. + */
  77336. +typedef u_int8_t uByte;
  77337. +typedef u_int8_t uWord[2];
  77338. +typedef u_int8_t uDWord[4];
  77339. +
  77340. +#define USETW2(w,h,l) ((w)[0] = (u_int8_t)(l), (w)[1] = (u_int8_t)(h))
  77341. +#define UCONSTW(x) { (x) & 0xff, ((x) >> 8) & 0xff }
  77342. +#define UCONSTDW(x) { (x) & 0xff, ((x) >> 8) & 0xff, \
  77343. + ((x) >> 16) & 0xff, ((x) >> 24) & 0xff }
  77344. +
  77345. +#if 1
  77346. +#define UGETW(w) ((w)[0] | ((w)[1] << 8))
  77347. +#define USETW(w,v) ((w)[0] = (u_int8_t)(v), (w)[1] = (u_int8_t)((v) >> 8))
  77348. +#define UGETDW(w) ((w)[0] | ((w)[1] << 8) | ((w)[2] << 16) | ((w)[3] << 24))
  77349. +#define USETDW(w,v) ((w)[0] = (u_int8_t)(v), \
  77350. + (w)[1] = (u_int8_t)((v) >> 8), \
  77351. + (w)[2] = (u_int8_t)((v) >> 16), \
  77352. + (w)[3] = (u_int8_t)((v) >> 24))
  77353. +#else
  77354. +/*
  77355. + * On little-endian machines that can handle unanliged accesses
  77356. + * (e.g. i386) these macros can be replaced by the following.
  77357. + */
  77358. +#define UGETW(w) (*(u_int16_t *)(w))
  77359. +#define USETW(w,v) (*(u_int16_t *)(w) = (v))
  77360. +#define UGETDW(w) (*(u_int32_t *)(w))
  77361. +#define USETDW(w,v) (*(u_int32_t *)(w) = (v))
  77362. +#endif
  77363. +
  77364. +/*
  77365. + * Macros for accessing UAS IU fields, which are big-endian
  77366. + */
  77367. +#define IUSETW2(w,h,l) ((w)[0] = (u_int8_t)(h), (w)[1] = (u_int8_t)(l))
  77368. +#define IUCONSTW(x) { ((x) >> 8) & 0xff, (x) & 0xff }
  77369. +#define IUCONSTDW(x) { ((x) >> 24) & 0xff, ((x) >> 16) & 0xff, \
  77370. + ((x) >> 8) & 0xff, (x) & 0xff }
  77371. +#define IUGETW(w) (((w)[0] << 8) | (w)[1])
  77372. +#define IUSETW(w,v) ((w)[0] = (u_int8_t)((v) >> 8), (w)[1] = (u_int8_t)(v))
  77373. +#define IUGETDW(w) (((w)[0] << 24) | ((w)[1] << 16) | ((w)[2] << 8) | (w)[3])
  77374. +#define IUSETDW(w,v) ((w)[0] = (u_int8_t)((v) >> 24), \
  77375. + (w)[1] = (u_int8_t)((v) >> 16), \
  77376. + (w)[2] = (u_int8_t)((v) >> 8), \
  77377. + (w)[3] = (u_int8_t)(v))
  77378. +
  77379. +#define UPACKED __attribute__((__packed__))
  77380. +
  77381. +typedef struct {
  77382. + uByte bmRequestType;
  77383. + uByte bRequest;
  77384. + uWord wValue;
  77385. + uWord wIndex;
  77386. + uWord wLength;
  77387. +} UPACKED usb_device_request_t;
  77388. +
  77389. +#define UT_GET_DIR(a) ((a) & 0x80)
  77390. +#define UT_WRITE 0x00
  77391. +#define UT_READ 0x80
  77392. +
  77393. +#define UT_GET_TYPE(a) ((a) & 0x60)
  77394. +#define UT_STANDARD 0x00
  77395. +#define UT_CLASS 0x20
  77396. +#define UT_VENDOR 0x40
  77397. +
  77398. +#define UT_GET_RECIPIENT(a) ((a) & 0x1f)
  77399. +#define UT_DEVICE 0x00
  77400. +#define UT_INTERFACE 0x01
  77401. +#define UT_ENDPOINT 0x02
  77402. +#define UT_OTHER 0x03
  77403. +
  77404. +#define UT_READ_DEVICE (UT_READ | UT_STANDARD | UT_DEVICE)
  77405. +#define UT_READ_INTERFACE (UT_READ | UT_STANDARD | UT_INTERFACE)
  77406. +#define UT_READ_ENDPOINT (UT_READ | UT_STANDARD | UT_ENDPOINT)
  77407. +#define UT_WRITE_DEVICE (UT_WRITE | UT_STANDARD | UT_DEVICE)
  77408. +#define UT_WRITE_INTERFACE (UT_WRITE | UT_STANDARD | UT_INTERFACE)
  77409. +#define UT_WRITE_ENDPOINT (UT_WRITE | UT_STANDARD | UT_ENDPOINT)
  77410. +#define UT_READ_CLASS_DEVICE (UT_READ | UT_CLASS | UT_DEVICE)
  77411. +#define UT_READ_CLASS_INTERFACE (UT_READ | UT_CLASS | UT_INTERFACE)
  77412. +#define UT_READ_CLASS_OTHER (UT_READ | UT_CLASS | UT_OTHER)
  77413. +#define UT_READ_CLASS_ENDPOINT (UT_READ | UT_CLASS | UT_ENDPOINT)
  77414. +#define UT_WRITE_CLASS_DEVICE (UT_WRITE | UT_CLASS | UT_DEVICE)
  77415. +#define UT_WRITE_CLASS_INTERFACE (UT_WRITE | UT_CLASS | UT_INTERFACE)
  77416. +#define UT_WRITE_CLASS_OTHER (UT_WRITE | UT_CLASS | UT_OTHER)
  77417. +#define UT_WRITE_CLASS_ENDPOINT (UT_WRITE | UT_CLASS | UT_ENDPOINT)
  77418. +#define UT_READ_VENDOR_DEVICE (UT_READ | UT_VENDOR | UT_DEVICE)
  77419. +#define UT_READ_VENDOR_INTERFACE (UT_READ | UT_VENDOR | UT_INTERFACE)
  77420. +#define UT_READ_VENDOR_OTHER (UT_READ | UT_VENDOR | UT_OTHER)
  77421. +#define UT_READ_VENDOR_ENDPOINT (UT_READ | UT_VENDOR | UT_ENDPOINT)
  77422. +#define UT_WRITE_VENDOR_DEVICE (UT_WRITE | UT_VENDOR | UT_DEVICE)
  77423. +#define UT_WRITE_VENDOR_INTERFACE (UT_WRITE | UT_VENDOR | UT_INTERFACE)
  77424. +#define UT_WRITE_VENDOR_OTHER (UT_WRITE | UT_VENDOR | UT_OTHER)
  77425. +#define UT_WRITE_VENDOR_ENDPOINT (UT_WRITE | UT_VENDOR | UT_ENDPOINT)
  77426. +
  77427. +/* Requests */
  77428. +#define UR_GET_STATUS 0x00
  77429. +#define USTAT_STANDARD_STATUS 0x00
  77430. +#define WUSTAT_WUSB_FEATURE 0x01
  77431. +#define WUSTAT_CHANNEL_INFO 0x02
  77432. +#define WUSTAT_RECEIVED_DATA 0x03
  77433. +#define WUSTAT_MAS_AVAILABILITY 0x04
  77434. +#define WUSTAT_CURRENT_TRANSMIT_POWER 0x05
  77435. +#define UR_CLEAR_FEATURE 0x01
  77436. +#define UR_SET_FEATURE 0x03
  77437. +#define UR_SET_AND_TEST_FEATURE 0x0c
  77438. +#define UR_SET_ADDRESS 0x05
  77439. +#define UR_GET_DESCRIPTOR 0x06
  77440. +#define UDESC_DEVICE 0x01
  77441. +#define UDESC_CONFIG 0x02
  77442. +#define UDESC_STRING 0x03
  77443. +#define UDESC_INTERFACE 0x04
  77444. +#define UDESC_ENDPOINT 0x05
  77445. +#define UDESC_SS_USB_COMPANION 0x30
  77446. +#define UDESC_DEVICE_QUALIFIER 0x06
  77447. +#define UDESC_OTHER_SPEED_CONFIGURATION 0x07
  77448. +#define UDESC_INTERFACE_POWER 0x08
  77449. +#define UDESC_OTG 0x09
  77450. +#define WUDESC_SECURITY 0x0c
  77451. +#define WUDESC_KEY 0x0d
  77452. +#define WUD_GET_KEY_INDEX(_wValue_) ((_wValue_) & 0xf)
  77453. +#define WUD_GET_KEY_TYPE(_wValue_) (((_wValue_) & 0x30) >> 4)
  77454. +#define WUD_KEY_TYPE_ASSOC 0x01
  77455. +#define WUD_KEY_TYPE_GTK 0x02
  77456. +#define WUD_GET_KEY_ORIGIN(_wValue_) (((_wValue_) & 0x40) >> 6)
  77457. +#define WUD_KEY_ORIGIN_HOST 0x00
  77458. +#define WUD_KEY_ORIGIN_DEVICE 0x01
  77459. +#define WUDESC_ENCRYPTION_TYPE 0x0e
  77460. +#define WUDESC_BOS 0x0f
  77461. +#define WUDESC_DEVICE_CAPABILITY 0x10
  77462. +#define WUDESC_WIRELESS_ENDPOINT_COMPANION 0x11
  77463. +#define UDESC_BOS 0x0f
  77464. +#define UDESC_DEVICE_CAPABILITY 0x10
  77465. +#define UDESC_CS_DEVICE 0x21 /* class specific */
  77466. +#define UDESC_CS_CONFIG 0x22
  77467. +#define UDESC_CS_STRING 0x23
  77468. +#define UDESC_CS_INTERFACE 0x24
  77469. +#define UDESC_CS_ENDPOINT 0x25
  77470. +#define UDESC_HUB 0x29
  77471. +#define UR_SET_DESCRIPTOR 0x07
  77472. +#define UR_GET_CONFIG 0x08
  77473. +#define UR_SET_CONFIG 0x09
  77474. +#define UR_GET_INTERFACE 0x0a
  77475. +#define UR_SET_INTERFACE 0x0b
  77476. +#define UR_SYNCH_FRAME 0x0c
  77477. +#define WUR_SET_ENCRYPTION 0x0d
  77478. +#define WUR_GET_ENCRYPTION 0x0e
  77479. +#define WUR_SET_HANDSHAKE 0x0f
  77480. +#define WUR_GET_HANDSHAKE 0x10
  77481. +#define WUR_SET_CONNECTION 0x11
  77482. +#define WUR_SET_SECURITY_DATA 0x12
  77483. +#define WUR_GET_SECURITY_DATA 0x13
  77484. +#define WUR_SET_WUSB_DATA 0x14
  77485. +#define WUDATA_DRPIE_INFO 0x01
  77486. +#define WUDATA_TRANSMIT_DATA 0x02
  77487. +#define WUDATA_TRANSMIT_PARAMS 0x03
  77488. +#define WUDATA_RECEIVE_PARAMS 0x04
  77489. +#define WUDATA_TRANSMIT_POWER 0x05
  77490. +#define WUR_LOOPBACK_DATA_WRITE 0x15
  77491. +#define WUR_LOOPBACK_DATA_READ 0x16
  77492. +#define WUR_SET_INTERFACE_DS 0x17
  77493. +
  77494. +/* Feature numbers */
  77495. +#define UF_ENDPOINT_HALT 0
  77496. +#define UF_DEVICE_REMOTE_WAKEUP 1
  77497. +#define UF_TEST_MODE 2
  77498. +#define UF_DEVICE_B_HNP_ENABLE 3
  77499. +#define UF_DEVICE_A_HNP_SUPPORT 4
  77500. +#define UF_DEVICE_A_ALT_HNP_SUPPORT 5
  77501. +#define WUF_WUSB 3
  77502. +#define WUF_TX_DRPIE 0x0
  77503. +#define WUF_DEV_XMIT_PACKET 0x1
  77504. +#define WUF_COUNT_PACKETS 0x2
  77505. +#define WUF_CAPTURE_PACKETS 0x3
  77506. +#define UF_FUNCTION_SUSPEND 0
  77507. +#define UF_U1_ENABLE 48
  77508. +#define UF_U2_ENABLE 49
  77509. +#define UF_LTM_ENABLE 50
  77510. +
  77511. +/* Class requests from the USB 2.0 hub spec, table 11-15 */
  77512. +#define UCR_CLEAR_HUB_FEATURE (0x2000 | UR_CLEAR_FEATURE)
  77513. +#define UCR_CLEAR_PORT_FEATURE (0x2300 | UR_CLEAR_FEATURE)
  77514. +#define UCR_GET_HUB_DESCRIPTOR (0xa000 | UR_GET_DESCRIPTOR)
  77515. +#define UCR_GET_HUB_STATUS (0xa000 | UR_GET_STATUS)
  77516. +#define UCR_GET_PORT_STATUS (0xa300 | UR_GET_STATUS)
  77517. +#define UCR_SET_HUB_FEATURE (0x2000 | UR_SET_FEATURE)
  77518. +#define UCR_SET_PORT_FEATURE (0x2300 | UR_SET_FEATURE)
  77519. +#define UCR_SET_AND_TEST_PORT_FEATURE (0xa300 | UR_SET_AND_TEST_FEATURE)
  77520. +
  77521. +#ifdef _MSC_VER
  77522. +#include <pshpack1.h>
  77523. +#endif
  77524. +
  77525. +typedef struct {
  77526. + uByte bLength;
  77527. + uByte bDescriptorType;
  77528. + uByte bDescriptorSubtype;
  77529. +} UPACKED usb_descriptor_t;
  77530. +
  77531. +typedef struct {
  77532. + uByte bLength;
  77533. + uByte bDescriptorType;
  77534. +} UPACKED usb_descriptor_header_t;
  77535. +
  77536. +typedef struct {
  77537. + uByte bLength;
  77538. + uByte bDescriptorType;
  77539. + uWord bcdUSB;
  77540. +#define UD_USB_2_0 0x0200
  77541. +#define UD_IS_USB2(d) (UGETW((d)->bcdUSB) >= UD_USB_2_0)
  77542. + uByte bDeviceClass;
  77543. + uByte bDeviceSubClass;
  77544. + uByte bDeviceProtocol;
  77545. + uByte bMaxPacketSize;
  77546. + /* The fields below are not part of the initial descriptor. */
  77547. + uWord idVendor;
  77548. + uWord idProduct;
  77549. + uWord bcdDevice;
  77550. + uByte iManufacturer;
  77551. + uByte iProduct;
  77552. + uByte iSerialNumber;
  77553. + uByte bNumConfigurations;
  77554. +} UPACKED usb_device_descriptor_t;
  77555. +#define USB_DEVICE_DESCRIPTOR_SIZE 18
  77556. +
  77557. +typedef struct {
  77558. + uByte bLength;
  77559. + uByte bDescriptorType;
  77560. + uWord wTotalLength;
  77561. + uByte bNumInterface;
  77562. + uByte bConfigurationValue;
  77563. + uByte iConfiguration;
  77564. +#define UC_ATT_ONE (1 << 7) /* must be set */
  77565. +#define UC_ATT_SELFPOWER (1 << 6) /* self powered */
  77566. +#define UC_ATT_WAKEUP (1 << 5) /* can wakeup */
  77567. +#define UC_ATT_BATTERY (1 << 4) /* battery powered */
  77568. + uByte bmAttributes;
  77569. +#define UC_BUS_POWERED 0x80
  77570. +#define UC_SELF_POWERED 0x40
  77571. +#define UC_REMOTE_WAKEUP 0x20
  77572. + uByte bMaxPower; /* max current in 2 mA units */
  77573. +#define UC_POWER_FACTOR 2
  77574. +} UPACKED usb_config_descriptor_t;
  77575. +#define USB_CONFIG_DESCRIPTOR_SIZE 9
  77576. +
  77577. +typedef struct {
  77578. + uByte bLength;
  77579. + uByte bDescriptorType;
  77580. + uByte bInterfaceNumber;
  77581. + uByte bAlternateSetting;
  77582. + uByte bNumEndpoints;
  77583. + uByte bInterfaceClass;
  77584. + uByte bInterfaceSubClass;
  77585. + uByte bInterfaceProtocol;
  77586. + uByte iInterface;
  77587. +} UPACKED usb_interface_descriptor_t;
  77588. +#define USB_INTERFACE_DESCRIPTOR_SIZE 9
  77589. +
  77590. +typedef struct {
  77591. + uByte bLength;
  77592. + uByte bDescriptorType;
  77593. + uByte bEndpointAddress;
  77594. +#define UE_GET_DIR(a) ((a) & 0x80)
  77595. +#define UE_SET_DIR(a,d) ((a) | (((d)&1) << 7))
  77596. +#define UE_DIR_IN 0x80
  77597. +#define UE_DIR_OUT 0x00
  77598. +#define UE_ADDR 0x0f
  77599. +#define UE_GET_ADDR(a) ((a) & UE_ADDR)
  77600. + uByte bmAttributes;
  77601. +#define UE_XFERTYPE 0x03
  77602. +#define UE_CONTROL 0x00
  77603. +#define UE_ISOCHRONOUS 0x01
  77604. +#define UE_BULK 0x02
  77605. +#define UE_INTERRUPT 0x03
  77606. +#define UE_GET_XFERTYPE(a) ((a) & UE_XFERTYPE)
  77607. +#define UE_ISO_TYPE 0x0c
  77608. +#define UE_ISO_ASYNC 0x04
  77609. +#define UE_ISO_ADAPT 0x08
  77610. +#define UE_ISO_SYNC 0x0c
  77611. +#define UE_GET_ISO_TYPE(a) ((a) & UE_ISO_TYPE)
  77612. + uWord wMaxPacketSize;
  77613. + uByte bInterval;
  77614. +} UPACKED usb_endpoint_descriptor_t;
  77615. +#define USB_ENDPOINT_DESCRIPTOR_SIZE 7
  77616. +
  77617. +typedef struct ss_endpoint_companion_descriptor {
  77618. + uByte bLength;
  77619. + uByte bDescriptorType;
  77620. + uByte bMaxBurst;
  77621. +#define USSE_GET_MAX_STREAMS(a) ((a) & 0x1f)
  77622. +#define USSE_SET_MAX_STREAMS(a, b) ((a) | ((b) & 0x1f))
  77623. +#define USSE_GET_MAX_PACKET_NUM(a) ((a) & 0x03)
  77624. +#define USSE_SET_MAX_PACKET_NUM(a, b) ((a) | ((b) & 0x03))
  77625. + uByte bmAttributes;
  77626. + uWord wBytesPerInterval;
  77627. +} UPACKED ss_endpoint_companion_descriptor_t;
  77628. +#define USB_SS_ENDPOINT_COMPANION_DESCRIPTOR_SIZE 6
  77629. +
  77630. +typedef struct {
  77631. + uByte bLength;
  77632. + uByte bDescriptorType;
  77633. + uWord bString[127];
  77634. +} UPACKED usb_string_descriptor_t;
  77635. +#define USB_MAX_STRING_LEN 128
  77636. +#define USB_LANGUAGE_TABLE 0 /* # of the string language id table */
  77637. +
  77638. +/* Hub specific request */
  77639. +#define UR_GET_BUS_STATE 0x02
  77640. +#define UR_CLEAR_TT_BUFFER 0x08
  77641. +#define UR_RESET_TT 0x09
  77642. +#define UR_GET_TT_STATE 0x0a
  77643. +#define UR_STOP_TT 0x0b
  77644. +
  77645. +/* Hub features */
  77646. +#define UHF_C_HUB_LOCAL_POWER 0
  77647. +#define UHF_C_HUB_OVER_CURRENT 1
  77648. +#define UHF_PORT_CONNECTION 0
  77649. +#define UHF_PORT_ENABLE 1
  77650. +#define UHF_PORT_SUSPEND 2
  77651. +#define UHF_PORT_OVER_CURRENT 3
  77652. +#define UHF_PORT_RESET 4
  77653. +#define UHF_PORT_L1 5
  77654. +#define UHF_PORT_POWER 8
  77655. +#define UHF_PORT_LOW_SPEED 9
  77656. +#define UHF_PORT_HIGH_SPEED 10
  77657. +#define UHF_C_PORT_CONNECTION 16
  77658. +#define UHF_C_PORT_ENABLE 17
  77659. +#define UHF_C_PORT_SUSPEND 18
  77660. +#define UHF_C_PORT_OVER_CURRENT 19
  77661. +#define UHF_C_PORT_RESET 20
  77662. +#define UHF_C_PORT_L1 23
  77663. +#define UHF_PORT_TEST 21
  77664. +#define UHF_PORT_INDICATOR 22
  77665. +
  77666. +typedef struct {
  77667. + uByte bDescLength;
  77668. + uByte bDescriptorType;
  77669. + uByte bNbrPorts;
  77670. + uWord wHubCharacteristics;
  77671. +#define UHD_PWR 0x0003
  77672. +#define UHD_PWR_GANGED 0x0000
  77673. +#define UHD_PWR_INDIVIDUAL 0x0001
  77674. +#define UHD_PWR_NO_SWITCH 0x0002
  77675. +#define UHD_COMPOUND 0x0004
  77676. +#define UHD_OC 0x0018
  77677. +#define UHD_OC_GLOBAL 0x0000
  77678. +#define UHD_OC_INDIVIDUAL 0x0008
  77679. +#define UHD_OC_NONE 0x0010
  77680. +#define UHD_TT_THINK 0x0060
  77681. +#define UHD_TT_THINK_8 0x0000
  77682. +#define UHD_TT_THINK_16 0x0020
  77683. +#define UHD_TT_THINK_24 0x0040
  77684. +#define UHD_TT_THINK_32 0x0060
  77685. +#define UHD_PORT_IND 0x0080
  77686. + uByte bPwrOn2PwrGood; /* delay in 2 ms units */
  77687. +#define UHD_PWRON_FACTOR 2
  77688. + uByte bHubContrCurrent;
  77689. + uByte DeviceRemovable[32]; /* max 255 ports */
  77690. +#define UHD_NOT_REMOV(desc, i) \
  77691. + (((desc)->DeviceRemovable[(i)/8] >> ((i) % 8)) & 1)
  77692. + /* deprecated */ uByte PortPowerCtrlMask[1];
  77693. +} UPACKED usb_hub_descriptor_t;
  77694. +#define USB_HUB_DESCRIPTOR_SIZE 9 /* includes deprecated PortPowerCtrlMask */
  77695. +
  77696. +typedef struct {
  77697. + uByte bLength;
  77698. + uByte bDescriptorType;
  77699. + uWord bcdUSB;
  77700. + uByte bDeviceClass;
  77701. + uByte bDeviceSubClass;
  77702. + uByte bDeviceProtocol;
  77703. + uByte bMaxPacketSize0;
  77704. + uByte bNumConfigurations;
  77705. + uByte bReserved;
  77706. +} UPACKED usb_device_qualifier_t;
  77707. +#define USB_DEVICE_QUALIFIER_SIZE 10
  77708. +
  77709. +typedef struct {
  77710. + uByte bLength;
  77711. + uByte bDescriptorType;
  77712. + uByte bmAttributes;
  77713. +#define UOTG_SRP 0x01
  77714. +#define UOTG_HNP 0x02
  77715. +} UPACKED usb_otg_descriptor_t;
  77716. +
  77717. +/* OTG feature selectors */
  77718. +#define UOTG_B_HNP_ENABLE 3
  77719. +#define UOTG_A_HNP_SUPPORT 4
  77720. +#define UOTG_A_ALT_HNP_SUPPORT 5
  77721. +
  77722. +typedef struct {
  77723. + uWord wStatus;
  77724. +/* Device status flags */
  77725. +#define UDS_SELF_POWERED 0x0001
  77726. +#define UDS_REMOTE_WAKEUP 0x0002
  77727. +/* Endpoint status flags */
  77728. +#define UES_HALT 0x0001
  77729. +} UPACKED usb_status_t;
  77730. +
  77731. +typedef struct {
  77732. + uWord wHubStatus;
  77733. +#define UHS_LOCAL_POWER 0x0001
  77734. +#define UHS_OVER_CURRENT 0x0002
  77735. + uWord wHubChange;
  77736. +} UPACKED usb_hub_status_t;
  77737. +
  77738. +typedef struct {
  77739. + uWord wPortStatus;
  77740. +#define UPS_CURRENT_CONNECT_STATUS 0x0001
  77741. +#define UPS_PORT_ENABLED 0x0002
  77742. +#define UPS_SUSPEND 0x0004
  77743. +#define UPS_OVERCURRENT_INDICATOR 0x0008
  77744. +#define UPS_RESET 0x0010
  77745. +#define UPS_PORT_POWER 0x0100
  77746. +#define UPS_LOW_SPEED 0x0200
  77747. +#define UPS_HIGH_SPEED 0x0400
  77748. +#define UPS_PORT_TEST 0x0800
  77749. +#define UPS_PORT_INDICATOR 0x1000
  77750. + uWord wPortChange;
  77751. +#define UPS_C_CONNECT_STATUS 0x0001
  77752. +#define UPS_C_PORT_ENABLED 0x0002
  77753. +#define UPS_C_SUSPEND 0x0004
  77754. +#define UPS_C_OVERCURRENT_INDICATOR 0x0008
  77755. +#define UPS_C_PORT_RESET 0x0010
  77756. +} UPACKED usb_port_status_t;
  77757. +
  77758. +#ifdef _MSC_VER
  77759. +#include <poppack.h>
  77760. +#endif
  77761. +
  77762. +/* Device class codes */
  77763. +#define UDCLASS_IN_INTERFACE 0x00
  77764. +#define UDCLASS_COMM 0x02
  77765. +#define UDCLASS_HUB 0x09
  77766. +#define UDSUBCLASS_HUB 0x00
  77767. +#define UDPROTO_FSHUB 0x00
  77768. +#define UDPROTO_HSHUBSTT 0x01
  77769. +#define UDPROTO_HSHUBMTT 0x02
  77770. +#define UDCLASS_DIAGNOSTIC 0xdc
  77771. +#define UDCLASS_WIRELESS 0xe0
  77772. +#define UDSUBCLASS_RF 0x01
  77773. +#define UDPROTO_BLUETOOTH 0x01
  77774. +#define UDCLASS_VENDOR 0xff
  77775. +
  77776. +/* Interface class codes */
  77777. +#define UICLASS_UNSPEC 0x00
  77778. +
  77779. +#define UICLASS_AUDIO 0x01
  77780. +#define UISUBCLASS_AUDIOCONTROL 1
  77781. +#define UISUBCLASS_AUDIOSTREAM 2
  77782. +#define UISUBCLASS_MIDISTREAM 3
  77783. +
  77784. +#define UICLASS_CDC 0x02 /* communication */
  77785. +#define UISUBCLASS_DIRECT_LINE_CONTROL_MODEL 1
  77786. +#define UISUBCLASS_ABSTRACT_CONTROL_MODEL 2
  77787. +#define UISUBCLASS_TELEPHONE_CONTROL_MODEL 3
  77788. +#define UISUBCLASS_MULTICHANNEL_CONTROL_MODEL 4
  77789. +#define UISUBCLASS_CAPI_CONTROLMODEL 5
  77790. +#define UISUBCLASS_ETHERNET_NETWORKING_CONTROL_MODEL 6
  77791. +#define UISUBCLASS_ATM_NETWORKING_CONTROL_MODEL 7
  77792. +#define UIPROTO_CDC_AT 1
  77793. +
  77794. +#define UICLASS_HID 0x03
  77795. +#define UISUBCLASS_BOOT 1
  77796. +#define UIPROTO_BOOT_KEYBOARD 1
  77797. +
  77798. +#define UICLASS_PHYSICAL 0x05
  77799. +
  77800. +#define UICLASS_IMAGE 0x06
  77801. +
  77802. +#define UICLASS_PRINTER 0x07
  77803. +#define UISUBCLASS_PRINTER 1
  77804. +#define UIPROTO_PRINTER_UNI 1
  77805. +#define UIPROTO_PRINTER_BI 2
  77806. +#define UIPROTO_PRINTER_1284 3
  77807. +
  77808. +#define UICLASS_MASS 0x08
  77809. +#define UISUBCLASS_RBC 1
  77810. +#define UISUBCLASS_SFF8020I 2
  77811. +#define UISUBCLASS_QIC157 3
  77812. +#define UISUBCLASS_UFI 4
  77813. +#define UISUBCLASS_SFF8070I 5
  77814. +#define UISUBCLASS_SCSI 6
  77815. +#define UIPROTO_MASS_CBI_I 0
  77816. +#define UIPROTO_MASS_CBI 1
  77817. +#define UIPROTO_MASS_BBB_OLD 2 /* Not in the spec anymore */
  77818. +#define UIPROTO_MASS_BBB 80 /* 'P' for the Iomega Zip drive */
  77819. +
  77820. +#define UICLASS_HUB 0x09
  77821. +#define UISUBCLASS_HUB 0
  77822. +#define UIPROTO_FSHUB 0
  77823. +#define UIPROTO_HSHUBSTT 0 /* Yes, same as previous */
  77824. +#define UIPROTO_HSHUBMTT 1
  77825. +
  77826. +#define UICLASS_CDC_DATA 0x0a
  77827. +#define UISUBCLASS_DATA 0
  77828. +#define UIPROTO_DATA_ISDNBRI 0x30 /* Physical iface */
  77829. +#define UIPROTO_DATA_HDLC 0x31 /* HDLC */
  77830. +#define UIPROTO_DATA_TRANSPARENT 0x32 /* Transparent */
  77831. +#define UIPROTO_DATA_Q921M 0x50 /* Management for Q921 */
  77832. +#define UIPROTO_DATA_Q921 0x51 /* Data for Q921 */
  77833. +#define UIPROTO_DATA_Q921TM 0x52 /* TEI multiplexer for Q921 */
  77834. +#define UIPROTO_DATA_V42BIS 0x90 /* Data compression */
  77835. +#define UIPROTO_DATA_Q931 0x91 /* Euro-ISDN */
  77836. +#define UIPROTO_DATA_V120 0x92 /* V.24 rate adaption */
  77837. +#define UIPROTO_DATA_CAPI 0x93 /* CAPI 2.0 commands */
  77838. +#define UIPROTO_DATA_HOST_BASED 0xfd /* Host based driver */
  77839. +#define UIPROTO_DATA_PUF 0xfe /* see Prot. Unit Func. Desc.*/
  77840. +#define UIPROTO_DATA_VENDOR 0xff /* Vendor specific */
  77841. +
  77842. +#define UICLASS_SMARTCARD 0x0b
  77843. +
  77844. +/*#define UICLASS_FIRM_UPD 0x0c*/
  77845. +
  77846. +#define UICLASS_SECURITY 0x0d
  77847. +
  77848. +#define UICLASS_DIAGNOSTIC 0xdc
  77849. +
  77850. +#define UICLASS_WIRELESS 0xe0
  77851. +#define UISUBCLASS_RF 0x01
  77852. +#define UIPROTO_BLUETOOTH 0x01
  77853. +
  77854. +#define UICLASS_APPL_SPEC 0xfe
  77855. +#define UISUBCLASS_FIRMWARE_DOWNLOAD 1
  77856. +#define UISUBCLASS_IRDA 2
  77857. +#define UIPROTO_IRDA 0
  77858. +
  77859. +#define UICLASS_VENDOR 0xff
  77860. +
  77861. +#define USB_HUB_MAX_DEPTH 5
  77862. +
  77863. +/*
  77864. + * Minimum time a device needs to be powered down to go through
  77865. + * a power cycle. XXX Are these time in the spec?
  77866. + */
  77867. +#define USB_POWER_DOWN_TIME 200 /* ms */
  77868. +#define USB_PORT_POWER_DOWN_TIME 100 /* ms */
  77869. +
  77870. +#if 0
  77871. +/* These are the values from the spec. */
  77872. +#define USB_PORT_RESET_DELAY 10 /* ms */
  77873. +#define USB_PORT_ROOT_RESET_DELAY 50 /* ms */
  77874. +#define USB_PORT_RESET_RECOVERY 10 /* ms */
  77875. +#define USB_PORT_POWERUP_DELAY 100 /* ms */
  77876. +#define USB_SET_ADDRESS_SETTLE 2 /* ms */
  77877. +#define USB_RESUME_DELAY (20*5) /* ms */
  77878. +#define USB_RESUME_WAIT 10 /* ms */
  77879. +#define USB_RESUME_RECOVERY 10 /* ms */
  77880. +#define USB_EXTRA_POWER_UP_TIME 0 /* ms */
  77881. +#else
  77882. +/* Allow for marginal (i.e. non-conforming) devices. */
  77883. +#define USB_PORT_RESET_DELAY 50 /* ms */
  77884. +#define USB_PORT_ROOT_RESET_DELAY 250 /* ms */
  77885. +#define USB_PORT_RESET_RECOVERY 250 /* ms */
  77886. +#define USB_PORT_POWERUP_DELAY 300 /* ms */
  77887. +#define USB_SET_ADDRESS_SETTLE 10 /* ms */
  77888. +#define USB_RESUME_DELAY (50*5) /* ms */
  77889. +#define USB_RESUME_WAIT 50 /* ms */
  77890. +#define USB_RESUME_RECOVERY 50 /* ms */
  77891. +#define USB_EXTRA_POWER_UP_TIME 20 /* ms */
  77892. +#endif
  77893. +
  77894. +#define USB_MIN_POWER 100 /* mA */
  77895. +#define USB_MAX_POWER 500 /* mA */
  77896. +
  77897. +#define USB_BUS_RESET_DELAY 100 /* ms XXX?*/
  77898. +
  77899. +#define USB_UNCONFIG_NO 0
  77900. +#define USB_UNCONFIG_INDEX (-1)
  77901. +
  77902. +/*** ioctl() related stuff ***/
  77903. +
  77904. +struct usb_ctl_request {
  77905. + int ucr_addr;
  77906. + usb_device_request_t ucr_request;
  77907. + void *ucr_data;
  77908. + int ucr_flags;
  77909. +#define USBD_SHORT_XFER_OK 0x04 /* allow short reads */
  77910. + int ucr_actlen; /* actual length transferred */
  77911. +};
  77912. +
  77913. +struct usb_alt_interface {
  77914. + int uai_config_index;
  77915. + int uai_interface_index;
  77916. + int uai_alt_no;
  77917. +};
  77918. +
  77919. +#define USB_CURRENT_CONFIG_INDEX (-1)
  77920. +#define USB_CURRENT_ALT_INDEX (-1)
  77921. +
  77922. +struct usb_config_desc {
  77923. + int ucd_config_index;
  77924. + usb_config_descriptor_t ucd_desc;
  77925. +};
  77926. +
  77927. +struct usb_interface_desc {
  77928. + int uid_config_index;
  77929. + int uid_interface_index;
  77930. + int uid_alt_index;
  77931. + usb_interface_descriptor_t uid_desc;
  77932. +};
  77933. +
  77934. +struct usb_endpoint_desc {
  77935. + int ued_config_index;
  77936. + int ued_interface_index;
  77937. + int ued_alt_index;
  77938. + int ued_endpoint_index;
  77939. + usb_endpoint_descriptor_t ued_desc;
  77940. +};
  77941. +
  77942. +struct usb_full_desc {
  77943. + int ufd_config_index;
  77944. + u_int ufd_size;
  77945. + u_char *ufd_data;
  77946. +};
  77947. +
  77948. +struct usb_string_desc {
  77949. + int usd_string_index;
  77950. + int usd_language_id;
  77951. + usb_string_descriptor_t usd_desc;
  77952. +};
  77953. +
  77954. +struct usb_ctl_report_desc {
  77955. + int ucrd_size;
  77956. + u_char ucrd_data[1024]; /* filled data size will vary */
  77957. +};
  77958. +
  77959. +typedef struct { u_int32_t cookie; } usb_event_cookie_t;
  77960. +
  77961. +#define USB_MAX_DEVNAMES 4
  77962. +#define USB_MAX_DEVNAMELEN 16
  77963. +struct usb_device_info {
  77964. + u_int8_t udi_bus;
  77965. + u_int8_t udi_addr; /* device address */
  77966. + usb_event_cookie_t udi_cookie;
  77967. + char udi_product[USB_MAX_STRING_LEN];
  77968. + char udi_vendor[USB_MAX_STRING_LEN];
  77969. + char udi_release[8];
  77970. + u_int16_t udi_productNo;
  77971. + u_int16_t udi_vendorNo;
  77972. + u_int16_t udi_releaseNo;
  77973. + u_int8_t udi_class;
  77974. + u_int8_t udi_subclass;
  77975. + u_int8_t udi_protocol;
  77976. + u_int8_t udi_config;
  77977. + u_int8_t udi_speed;
  77978. +#define USB_SPEED_UNKNOWN 0
  77979. +#define USB_SPEED_LOW 1
  77980. +#define USB_SPEED_FULL 2
  77981. +#define USB_SPEED_HIGH 3
  77982. +#define USB_SPEED_VARIABLE 4
  77983. +#define USB_SPEED_SUPER 5
  77984. + int udi_power; /* power consumption in mA, 0 if selfpowered */
  77985. + int udi_nports;
  77986. + char udi_devnames[USB_MAX_DEVNAMES][USB_MAX_DEVNAMELEN];
  77987. + u_int8_t udi_ports[16];/* hub only: addresses of devices on ports */
  77988. +#define USB_PORT_ENABLED 0xff
  77989. +#define USB_PORT_SUSPENDED 0xfe
  77990. +#define USB_PORT_POWERED 0xfd
  77991. +#define USB_PORT_DISABLED 0xfc
  77992. +};
  77993. +
  77994. +struct usb_ctl_report {
  77995. + int ucr_report;
  77996. + u_char ucr_data[1024]; /* filled data size will vary */
  77997. +};
  77998. +
  77999. +struct usb_device_stats {
  78000. + u_long uds_requests[4]; /* indexed by transfer type UE_* */
  78001. +};
  78002. +
  78003. +#define WUSB_MIN_IE 0x80
  78004. +#define WUSB_WCTA_IE 0x80
  78005. +#define WUSB_WCONNECTACK_IE 0x81
  78006. +#define WUSB_WHOSTINFO_IE 0x82
  78007. +#define WUHI_GET_CA(_bmAttributes_) ((_bmAttributes_) & 0x3)
  78008. +#define WUHI_CA_RECONN 0x00
  78009. +#define WUHI_CA_LIMITED 0x01
  78010. +#define WUHI_CA_ALL 0x03
  78011. +#define WUHI_GET_MLSI(_bmAttributes_) (((_bmAttributes_) & 0x38) >> 3)
  78012. +#define WUSB_WCHCHANGEANNOUNCE_IE 0x83
  78013. +#define WUSB_WDEV_DISCONNECT_IE 0x84
  78014. +#define WUSB_WHOST_DISCONNECT_IE 0x85
  78015. +#define WUSB_WRELEASE_CHANNEL_IE 0x86
  78016. +#define WUSB_WWORK_IE 0x87
  78017. +#define WUSB_WCHANNEL_STOP_IE 0x88
  78018. +#define WUSB_WDEV_KEEPALIVE_IE 0x89
  78019. +#define WUSB_WISOCH_DISCARD_IE 0x8A
  78020. +#define WUSB_WRESETDEVICE_IE 0x8B
  78021. +#define WUSB_WXMIT_PACKET_ADJUST_IE 0x8C
  78022. +#define WUSB_MAX_IE 0x8C
  78023. +
  78024. +/* Device Notification Types */
  78025. +
  78026. +#define WUSB_DN_MIN 0x01
  78027. +#define WUSB_DN_CONNECT 0x01
  78028. +# define WUSB_DA_OLDCONN 0x00
  78029. +# define WUSB_DA_NEWCONN 0x01
  78030. +# define WUSB_DA_SELF_BEACON 0x02
  78031. +# define WUSB_DA_DIR_BEACON 0x04
  78032. +# define WUSB_DA_NO_BEACON 0x06
  78033. +#define WUSB_DN_DISCONNECT 0x02
  78034. +#define WUSB_DN_EPRDY 0x03
  78035. +#define WUSB_DN_MASAVAILCHANGED 0x04
  78036. +#define WUSB_DN_REMOTEWAKEUP 0x05
  78037. +#define WUSB_DN_SLEEP 0x06
  78038. +#define WUSB_DN_ALIVE 0x07
  78039. +#define WUSB_DN_MAX 0x07
  78040. +
  78041. +#ifdef _MSC_VER
  78042. +#include <pshpack1.h>
  78043. +#endif
  78044. +
  78045. +/* WUSB Handshake Data. Used during the SET/GET HANDSHAKE requests */
  78046. +typedef struct wusb_hndshk_data {
  78047. + uByte bMessageNumber;
  78048. + uByte bStatus;
  78049. + uByte tTKID[3];
  78050. + uByte bReserved;
  78051. + uByte CDID[16];
  78052. + uByte Nonce[16];
  78053. + uByte MIC[8];
  78054. +} UPACKED wusb_hndshk_data_t;
  78055. +#define WUSB_HANDSHAKE_LEN_FOR_MIC 38
  78056. +
  78057. +/* WUSB Connection Context */
  78058. +typedef struct wusb_conn_context {
  78059. + uByte CHID [16];
  78060. + uByte CDID [16];
  78061. + uByte CK [16];
  78062. +} UPACKED wusb_conn_context_t;
  78063. +
  78064. +/* WUSB Security Descriptor */
  78065. +typedef struct wusb_security_desc {
  78066. + uByte bLength;
  78067. + uByte bDescriptorType;
  78068. + uWord wTotalLength;
  78069. + uByte bNumEncryptionTypes;
  78070. +} UPACKED wusb_security_desc_t;
  78071. +
  78072. +/* WUSB Encryption Type Descriptor */
  78073. +typedef struct wusb_encrypt_type_desc {
  78074. + uByte bLength;
  78075. + uByte bDescriptorType;
  78076. +
  78077. + uByte bEncryptionType;
  78078. +#define WUETD_UNSECURE 0
  78079. +#define WUETD_WIRED 1
  78080. +#define WUETD_CCM_1 2
  78081. +#define WUETD_RSA_1 3
  78082. +
  78083. + uByte bEncryptionValue;
  78084. + uByte bAuthKeyIndex;
  78085. +} UPACKED wusb_encrypt_type_desc_t;
  78086. +
  78087. +/* WUSB Key Descriptor */
  78088. +typedef struct wusb_key_desc {
  78089. + uByte bLength;
  78090. + uByte bDescriptorType;
  78091. + uByte tTKID[3];
  78092. + uByte bReserved;
  78093. + uByte KeyData[1]; /* variable length */
  78094. +} UPACKED wusb_key_desc_t;
  78095. +
  78096. +/* WUSB BOS Descriptor (Binary device Object Store) */
  78097. +typedef struct wusb_bos_desc {
  78098. + uByte bLength;
  78099. + uByte bDescriptorType;
  78100. + uWord wTotalLength;
  78101. + uByte bNumDeviceCaps;
  78102. +} UPACKED wusb_bos_desc_t;
  78103. +
  78104. +#define USB_DEVICE_CAPABILITY_20_EXTENSION 0x02
  78105. +typedef struct usb_dev_cap_20_ext_desc {
  78106. + uByte bLength;
  78107. + uByte bDescriptorType;
  78108. + uByte bDevCapabilityType;
  78109. +#define USB_20_EXT_LPM 0x02
  78110. + uDWord bmAttributes;
  78111. +} UPACKED usb_dev_cap_20_ext_desc_t;
  78112. +
  78113. +#define USB_DEVICE_CAPABILITY_SS_USB 0x03
  78114. +typedef struct usb_dev_cap_ss_usb {
  78115. + uByte bLength;
  78116. + uByte bDescriptorType;
  78117. + uByte bDevCapabilityType;
  78118. +#define USB_DC_SS_USB_LTM_CAPABLE 0x02
  78119. + uByte bmAttributes;
  78120. +#define USB_DC_SS_USB_SPEED_SUPPORT_LOW 0x01
  78121. +#define USB_DC_SS_USB_SPEED_SUPPORT_FULL 0x02
  78122. +#define USB_DC_SS_USB_SPEED_SUPPORT_HIGH 0x04
  78123. +#define USB_DC_SS_USB_SPEED_SUPPORT_SS 0x08
  78124. + uWord wSpeedsSupported;
  78125. + uByte bFunctionalitySupport;
  78126. + uByte bU1DevExitLat;
  78127. + uWord wU2DevExitLat;
  78128. +} UPACKED usb_dev_cap_ss_usb_t;
  78129. +
  78130. +#define USB_DEVICE_CAPABILITY_CONTAINER_ID 0x04
  78131. +typedef struct usb_dev_cap_container_id {
  78132. + uByte bLength;
  78133. + uByte bDescriptorType;
  78134. + uByte bDevCapabilityType;
  78135. + uByte bReserved;
  78136. + uByte containerID[16];
  78137. +} UPACKED usb_dev_cap_container_id_t;
  78138. +
  78139. +/* Device Capability Type Codes */
  78140. +#define WUSB_DEVICE_CAPABILITY_WIRELESS_USB 0x01
  78141. +
  78142. +/* Device Capability Descriptor */
  78143. +typedef struct wusb_dev_cap_desc {
  78144. + uByte bLength;
  78145. + uByte bDescriptorType;
  78146. + uByte bDevCapabilityType;
  78147. + uByte caps[1]; /* Variable length */
  78148. +} UPACKED wusb_dev_cap_desc_t;
  78149. +
  78150. +/* Device Capability Descriptor */
  78151. +typedef struct wusb_dev_cap_uwb_desc {
  78152. + uByte bLength;
  78153. + uByte bDescriptorType;
  78154. + uByte bDevCapabilityType;
  78155. + uByte bmAttributes;
  78156. + uWord wPHYRates; /* Bitmap */
  78157. + uByte bmTFITXPowerInfo;
  78158. + uByte bmFFITXPowerInfo;
  78159. + uWord bmBandGroup;
  78160. + uByte bReserved;
  78161. +} UPACKED wusb_dev_cap_uwb_desc_t;
  78162. +
  78163. +/* Wireless USB Endpoint Companion Descriptor */
  78164. +typedef struct wusb_endpoint_companion_desc {
  78165. + uByte bLength;
  78166. + uByte bDescriptorType;
  78167. + uByte bMaxBurst;
  78168. + uByte bMaxSequence;
  78169. + uWord wMaxStreamDelay;
  78170. + uWord wOverTheAirPacketSize;
  78171. + uByte bOverTheAirInterval;
  78172. + uByte bmCompAttributes;
  78173. +} UPACKED wusb_endpoint_companion_desc_t;
  78174. +
  78175. +/* Wireless USB Numeric Association M1 Data Structure */
  78176. +typedef struct wusb_m1_data {
  78177. + uByte version;
  78178. + uWord langId;
  78179. + uByte deviceFriendlyNameLength;
  78180. + uByte sha_256_m3[32];
  78181. + uByte deviceFriendlyName[256];
  78182. +} UPACKED wusb_m1_data_t;
  78183. +
  78184. +typedef struct wusb_m2_data {
  78185. + uByte version;
  78186. + uWord langId;
  78187. + uByte hostFriendlyNameLength;
  78188. + uByte pkh[384];
  78189. + uByte hostFriendlyName[256];
  78190. +} UPACKED wusb_m2_data_t;
  78191. +
  78192. +typedef struct wusb_m3_data {
  78193. + uByte pkd[384];
  78194. + uByte nd;
  78195. +} UPACKED wusb_m3_data_t;
  78196. +
  78197. +typedef struct wusb_m4_data {
  78198. + uDWord _attributeTypeIdAndLength_1;
  78199. + uWord associationTypeId;
  78200. +
  78201. + uDWord _attributeTypeIdAndLength_2;
  78202. + uWord associationSubTypeId;
  78203. +
  78204. + uDWord _attributeTypeIdAndLength_3;
  78205. + uDWord length;
  78206. +
  78207. + uDWord _attributeTypeIdAndLength_4;
  78208. + uDWord associationStatus;
  78209. +
  78210. + uDWord _attributeTypeIdAndLength_5;
  78211. + uByte chid[16];
  78212. +
  78213. + uDWord _attributeTypeIdAndLength_6;
  78214. + uByte cdid[16];
  78215. +
  78216. + uDWord _attributeTypeIdAndLength_7;
  78217. + uByte bandGroups[2];
  78218. +} UPACKED wusb_m4_data_t;
  78219. +
  78220. +#ifdef _MSC_VER
  78221. +#include <poppack.h>
  78222. +#endif
  78223. +
  78224. +#ifdef __cplusplus
  78225. +}
  78226. +#endif
  78227. +
  78228. +#endif /* _USB_H_ */
  78229. diff -Nur linux-3.18.14/drivers/usb/host/dwc_otg/doc/doxygen.cfg linux-rpi/drivers/usb/host/dwc_otg/doc/doxygen.cfg
  78230. --- linux-3.18.14/drivers/usb/host/dwc_otg/doc/doxygen.cfg 1969-12-31 18:00:00.000000000 -0600
  78231. +++ linux-rpi/drivers/usb/host/dwc_otg/doc/doxygen.cfg 2015-05-31 14:46:12.901660961 -0500
  78232. @@ -0,0 +1,224 @@
  78233. +# Doxyfile 1.3.9.1
  78234. +
  78235. +#---------------------------------------------------------------------------
  78236. +# Project related configuration options
  78237. +#---------------------------------------------------------------------------
  78238. +PROJECT_NAME = "DesignWare USB 2.0 OTG Controller (DWC_otg) Device Driver"
  78239. +PROJECT_NUMBER = v3.00a
  78240. +OUTPUT_DIRECTORY = ./doc/
  78241. +CREATE_SUBDIRS = NO
  78242. +OUTPUT_LANGUAGE = English
  78243. +BRIEF_MEMBER_DESC = YES
  78244. +REPEAT_BRIEF = YES
  78245. +ABBREVIATE_BRIEF = "The $name class" \
  78246. + "The $name widget" \
  78247. + "The $name file" \
  78248. + is \
  78249. + provides \
  78250. + specifies \
  78251. + contains \
  78252. + represents \
  78253. + a \
  78254. + an \
  78255. + the
  78256. +ALWAYS_DETAILED_SEC = NO
  78257. +INLINE_INHERITED_MEMB = NO
  78258. +FULL_PATH_NAMES = NO
  78259. +STRIP_FROM_PATH =
  78260. +STRIP_FROM_INC_PATH =
  78261. +SHORT_NAMES = NO
  78262. +JAVADOC_AUTOBRIEF = YES
  78263. +MULTILINE_CPP_IS_BRIEF = NO
  78264. +INHERIT_DOCS = YES
  78265. +DISTRIBUTE_GROUP_DOC = NO
  78266. +TAB_SIZE = 8
  78267. +ALIASES =
  78268. +OPTIMIZE_OUTPUT_FOR_C = YES
  78269. +OPTIMIZE_OUTPUT_JAVA = NO
  78270. +SUBGROUPING = YES
  78271. +#---------------------------------------------------------------------------
  78272. +# Build related configuration options
  78273. +#---------------------------------------------------------------------------
  78274. +EXTRACT_ALL = NO
  78275. +EXTRACT_PRIVATE = YES
  78276. +EXTRACT_STATIC = YES
  78277. +EXTRACT_LOCAL_CLASSES = YES
  78278. +EXTRACT_LOCAL_METHODS = NO
  78279. +HIDE_UNDOC_MEMBERS = NO
  78280. +HIDE_UNDOC_CLASSES = NO
  78281. +HIDE_FRIEND_COMPOUNDS = NO
  78282. +HIDE_IN_BODY_DOCS = NO
  78283. +INTERNAL_DOCS = NO
  78284. +CASE_SENSE_NAMES = NO
  78285. +HIDE_SCOPE_NAMES = NO
  78286. +SHOW_INCLUDE_FILES = YES
  78287. +INLINE_INFO = YES
  78288. +SORT_MEMBER_DOCS = NO
  78289. +SORT_BRIEF_DOCS = NO
  78290. +SORT_BY_SCOPE_NAME = NO
  78291. +GENERATE_TODOLIST = YES
  78292. +GENERATE_TESTLIST = YES
  78293. +GENERATE_BUGLIST = YES
  78294. +GENERATE_DEPRECATEDLIST= YES
  78295. +ENABLED_SECTIONS =
  78296. +MAX_INITIALIZER_LINES = 30
  78297. +SHOW_USED_FILES = YES
  78298. +SHOW_DIRECTORIES = YES
  78299. +#---------------------------------------------------------------------------
  78300. +# configuration options related to warning and progress messages
  78301. +#---------------------------------------------------------------------------
  78302. +QUIET = YES
  78303. +WARNINGS = YES
  78304. +WARN_IF_UNDOCUMENTED = NO
  78305. +WARN_IF_DOC_ERROR = YES
  78306. +WARN_FORMAT = "$file:$line: $text"
  78307. +WARN_LOGFILE =
  78308. +#---------------------------------------------------------------------------
  78309. +# configuration options related to the input files
  78310. +#---------------------------------------------------------------------------
  78311. +INPUT = .
  78312. +FILE_PATTERNS = *.c \
  78313. + *.h \
  78314. + ./linux/*.c \
  78315. + ./linux/*.h
  78316. +RECURSIVE = NO
  78317. +EXCLUDE = ./test/ \
  78318. + ./dwc_otg/.AppleDouble/
  78319. +EXCLUDE_SYMLINKS = YES
  78320. +EXCLUDE_PATTERNS = *.mod.*
  78321. +EXAMPLE_PATH =
  78322. +EXAMPLE_PATTERNS = *
  78323. +EXAMPLE_RECURSIVE = NO
  78324. +IMAGE_PATH =
  78325. +INPUT_FILTER =
  78326. +FILTER_PATTERNS =
  78327. +FILTER_SOURCE_FILES = NO
  78328. +#---------------------------------------------------------------------------
  78329. +# configuration options related to source browsing
  78330. +#---------------------------------------------------------------------------
  78331. +SOURCE_BROWSER = YES
  78332. +INLINE_SOURCES = NO
  78333. +STRIP_CODE_COMMENTS = YES
  78334. +REFERENCED_BY_RELATION = NO
  78335. +REFERENCES_RELATION = NO
  78336. +VERBATIM_HEADERS = NO
  78337. +#---------------------------------------------------------------------------
  78338. +# configuration options related to the alphabetical class index
  78339. +#---------------------------------------------------------------------------
  78340. +ALPHABETICAL_INDEX = NO
  78341. +COLS_IN_ALPHA_INDEX = 5
  78342. +IGNORE_PREFIX =
  78343. +#---------------------------------------------------------------------------
  78344. +# configuration options related to the HTML output
  78345. +#---------------------------------------------------------------------------
  78346. +GENERATE_HTML = YES
  78347. +HTML_OUTPUT = html
  78348. +HTML_FILE_EXTENSION = .html
  78349. +HTML_HEADER =
  78350. +HTML_FOOTER =
  78351. +HTML_STYLESHEET =
  78352. +HTML_ALIGN_MEMBERS = YES
  78353. +GENERATE_HTMLHELP = NO
  78354. +CHM_FILE =
  78355. +HHC_LOCATION =
  78356. +GENERATE_CHI = NO
  78357. +BINARY_TOC = NO
  78358. +TOC_EXPAND = NO
  78359. +DISABLE_INDEX = NO
  78360. +ENUM_VALUES_PER_LINE = 4
  78361. +GENERATE_TREEVIEW = YES
  78362. +TREEVIEW_WIDTH = 250
  78363. +#---------------------------------------------------------------------------
  78364. +# configuration options related to the LaTeX output
  78365. +#---------------------------------------------------------------------------
  78366. +GENERATE_LATEX = NO
  78367. +LATEX_OUTPUT = latex
  78368. +LATEX_CMD_NAME = latex
  78369. +MAKEINDEX_CMD_NAME = makeindex
  78370. +COMPACT_LATEX = NO
  78371. +PAPER_TYPE = a4wide
  78372. +EXTRA_PACKAGES =
  78373. +LATEX_HEADER =
  78374. +PDF_HYPERLINKS = NO
  78375. +USE_PDFLATEX = NO
  78376. +LATEX_BATCHMODE = NO
  78377. +LATEX_HIDE_INDICES = NO
  78378. +#---------------------------------------------------------------------------
  78379. +# configuration options related to the RTF output
  78380. +#---------------------------------------------------------------------------
  78381. +GENERATE_RTF = NO
  78382. +RTF_OUTPUT = rtf
  78383. +COMPACT_RTF = NO
  78384. +RTF_HYPERLINKS = NO
  78385. +RTF_STYLESHEET_FILE =
  78386. +RTF_EXTENSIONS_FILE =
  78387. +#---------------------------------------------------------------------------
  78388. +# configuration options related to the man page output
  78389. +#---------------------------------------------------------------------------
  78390. +GENERATE_MAN = NO
  78391. +MAN_OUTPUT = man
  78392. +MAN_EXTENSION = .3
  78393. +MAN_LINKS = NO
  78394. +#---------------------------------------------------------------------------
  78395. +# configuration options related to the XML output
  78396. +#---------------------------------------------------------------------------
  78397. +GENERATE_XML = NO
  78398. +XML_OUTPUT = xml
  78399. +XML_SCHEMA =
  78400. +XML_DTD =
  78401. +XML_PROGRAMLISTING = YES
  78402. +#---------------------------------------------------------------------------
  78403. +# configuration options for the AutoGen Definitions output
  78404. +#---------------------------------------------------------------------------
  78405. +GENERATE_AUTOGEN_DEF = NO
  78406. +#---------------------------------------------------------------------------
  78407. +# configuration options related to the Perl module output
  78408. +#---------------------------------------------------------------------------
  78409. +GENERATE_PERLMOD = NO
  78410. +PERLMOD_LATEX = NO
  78411. +PERLMOD_PRETTY = YES
  78412. +PERLMOD_MAKEVAR_PREFIX =
  78413. +#---------------------------------------------------------------------------
  78414. +# Configuration options related to the preprocessor
  78415. +#---------------------------------------------------------------------------
  78416. +ENABLE_PREPROCESSING = YES
  78417. +MACRO_EXPANSION = YES
  78418. +EXPAND_ONLY_PREDEF = YES
  78419. +SEARCH_INCLUDES = YES
  78420. +INCLUDE_PATH =
  78421. +INCLUDE_FILE_PATTERNS =
  78422. +PREDEFINED = DEVICE_ATTR DWC_EN_ISOC
  78423. +EXPAND_AS_DEFINED = DWC_OTG_DEVICE_ATTR_BITFIELD_SHOW DWC_OTG_DEVICE_ATTR_BITFIELD_STORE DWC_OTG_DEVICE_ATTR_BITFIELD_RW DWC_OTG_DEVICE_ATTR_BITFIELD_RO DWC_OTG_DEVICE_ATTR_REG_SHOW DWC_OTG_DEVICE_ATTR_REG_STORE DWC_OTG_DEVICE_ATTR_REG32_RW DWC_OTG_DEVICE_ATTR_REG32_RO DWC_EN_ISOC
  78424. +SKIP_FUNCTION_MACROS = NO
  78425. +#---------------------------------------------------------------------------
  78426. +# Configuration::additions related to external references
  78427. +#---------------------------------------------------------------------------
  78428. +TAGFILES =
  78429. +GENERATE_TAGFILE =
  78430. +ALLEXTERNALS = NO
  78431. +EXTERNAL_GROUPS = YES
  78432. +PERL_PATH = /usr/bin/perl
  78433. +#---------------------------------------------------------------------------
  78434. +# Configuration options related to the dot tool
  78435. +#---------------------------------------------------------------------------
  78436. +CLASS_DIAGRAMS = YES
  78437. +HIDE_UNDOC_RELATIONS = YES
  78438. +HAVE_DOT = NO
  78439. +CLASS_GRAPH = YES
  78440. +COLLABORATION_GRAPH = YES
  78441. +UML_LOOK = NO
  78442. +TEMPLATE_RELATIONS = NO
  78443. +INCLUDE_GRAPH = YES
  78444. +INCLUDED_BY_GRAPH = YES
  78445. +CALL_GRAPH = NO
  78446. +GRAPHICAL_HIERARCHY = YES
  78447. +DOT_IMAGE_FORMAT = png
  78448. +DOT_PATH =
  78449. +DOTFILE_DIRS =
  78450. +MAX_DOT_GRAPH_DEPTH = 1000
  78451. +GENERATE_LEGEND = YES
  78452. +DOT_CLEANUP = YES
  78453. +#---------------------------------------------------------------------------
  78454. +# Configuration::additions related to the search engine
  78455. +#---------------------------------------------------------------------------
  78456. +SEARCHENGINE = NO
  78457. diff -Nur linux-3.18.14/drivers/usb/host/dwc_otg/dummy_audio.c linux-rpi/drivers/usb/host/dwc_otg/dummy_audio.c
  78458. --- linux-3.18.14/drivers/usb/host/dwc_otg/dummy_audio.c 1969-12-31 18:00:00.000000000 -0600
  78459. +++ linux-rpi/drivers/usb/host/dwc_otg/dummy_audio.c 2015-05-31 14:46:12.901660961 -0500
  78460. @@ -0,0 +1,1575 @@
  78461. +/*
  78462. + * zero.c -- Gadget Zero, for USB development
  78463. + *
  78464. + * Copyright (C) 2003-2004 David Brownell
  78465. + * All rights reserved.
  78466. + *
  78467. + * Redistribution and use in source and binary forms, with or without
  78468. + * modification, are permitted provided that the following conditions
  78469. + * are met:
  78470. + * 1. Redistributions of source code must retain the above copyright
  78471. + * notice, this list of conditions, and the following disclaimer,
  78472. + * without modification.
  78473. + * 2. Redistributions in binary form must reproduce the above copyright
  78474. + * notice, this list of conditions and the following disclaimer in the
  78475. + * documentation and/or other materials provided with the distribution.
  78476. + * 3. The names of the above-listed copyright holders may not be used
  78477. + * to endorse or promote products derived from this software without
  78478. + * specific prior written permission.
  78479. + *
  78480. + * ALTERNATIVELY, this software may be distributed under the terms of the
  78481. + * GNU General Public License ("GPL") as published by the Free Software
  78482. + * Foundation, either version 2 of that License or (at your option) any
  78483. + * later version.
  78484. + *
  78485. + * THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS "AS
  78486. + * IS" AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO,
  78487. + * THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR
  78488. + * PURPOSE ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT OWNER OR
  78489. + * CONTRIBUTORS BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL,
  78490. + * EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO,
  78491. + * PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR
  78492. + * PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF
  78493. + * LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING
  78494. + * NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE OF THIS
  78495. + * SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
  78496. + */
  78497. +
  78498. +
  78499. +/*
  78500. + * Gadget Zero only needs two bulk endpoints, and is an example of how you
  78501. + * can write a hardware-agnostic gadget driver running inside a USB device.
  78502. + *
  78503. + * Hardware details are visible (see CONFIG_USB_ZERO_* below) but don't
  78504. + * affect most of the driver.
  78505. + *
  78506. + * Use it with the Linux host/master side "usbtest" driver to get a basic
  78507. + * functional test of your device-side usb stack, or with "usb-skeleton".
  78508. + *
  78509. + * It supports two similar configurations. One sinks whatever the usb host
  78510. + * writes, and in return sources zeroes. The other loops whatever the host
  78511. + * writes back, so the host can read it. Module options include:
  78512. + *
  78513. + * buflen=N default N=4096, buffer size used
  78514. + * qlen=N default N=32, how many buffers in the loopback queue
  78515. + * loopdefault default false, list loopback config first
  78516. + *
  78517. + * Many drivers will only have one configuration, letting them be much
  78518. + * simpler if they also don't support high speed operation (like this
  78519. + * driver does).
  78520. + */
  78521. +
  78522. +#include <linux/config.h>
  78523. +#include <linux/module.h>
  78524. +#include <linux/kernel.h>
  78525. +#include <linux/delay.h>
  78526. +#include <linux/ioport.h>
  78527. +#include <linux/sched.h>
  78528. +#include <linux/slab.h>
  78529. +#include <linux/smp_lock.h>
  78530. +#include <linux/errno.h>
  78531. +#include <linux/init.h>
  78532. +#include <linux/timer.h>
  78533. +#include <linux/list.h>
  78534. +#include <linux/interrupt.h>
  78535. +#include <linux/uts.h>
  78536. +#include <linux/version.h>
  78537. +#include <linux/device.h>
  78538. +#include <linux/moduleparam.h>
  78539. +#include <linux/proc_fs.h>
  78540. +
  78541. +#include <asm/byteorder.h>
  78542. +#include <asm/io.h>
  78543. +#include <asm/irq.h>
  78544. +#include <asm/system.h>
  78545. +#include <asm/unaligned.h>
  78546. +
  78547. +#if LINUX_VERSION_CODE >= KERNEL_VERSION(2,6,21)
  78548. +# include <linux/usb/ch9.h>
  78549. +#else
  78550. +# include <linux/usb_ch9.h>
  78551. +#endif
  78552. +
  78553. +#include <linux/usb_gadget.h>
  78554. +
  78555. +
  78556. +/*-------------------------------------------------------------------------*/
  78557. +/*-------------------------------------------------------------------------*/
  78558. +
  78559. +
  78560. +static int utf8_to_utf16le(const char *s, u16 *cp, unsigned len)
  78561. +{
  78562. + int count = 0;
  78563. + u8 c;
  78564. + u16 uchar;
  78565. +
  78566. + /* this insists on correct encodings, though not minimal ones.
  78567. + * BUT it currently rejects legit 4-byte UTF-8 code points,
  78568. + * which need surrogate pairs. (Unicode 3.1 can use them.)
  78569. + */
  78570. + while (len != 0 && (c = (u8) *s++) != 0) {
  78571. + if (unlikely(c & 0x80)) {
  78572. + // 2-byte sequence:
  78573. + // 00000yyyyyxxxxxx = 110yyyyy 10xxxxxx
  78574. + if ((c & 0xe0) == 0xc0) {
  78575. + uchar = (c & 0x1f) << 6;
  78576. +
  78577. + c = (u8) *s++;
  78578. + if ((c & 0xc0) != 0xc0)
  78579. + goto fail;
  78580. + c &= 0x3f;
  78581. + uchar |= c;
  78582. +
  78583. + // 3-byte sequence (most CJKV characters):
  78584. + // zzzzyyyyyyxxxxxx = 1110zzzz 10yyyyyy 10xxxxxx
  78585. + } else if ((c & 0xf0) == 0xe0) {
  78586. + uchar = (c & 0x0f) << 12;
  78587. +
  78588. + c = (u8) *s++;
  78589. + if ((c & 0xc0) != 0xc0)
  78590. + goto fail;
  78591. + c &= 0x3f;
  78592. + uchar |= c << 6;
  78593. +
  78594. + c = (u8) *s++;
  78595. + if ((c & 0xc0) != 0xc0)
  78596. + goto fail;
  78597. + c &= 0x3f;
  78598. + uchar |= c;
  78599. +
  78600. + /* no bogus surrogates */
  78601. + if (0xd800 <= uchar && uchar <= 0xdfff)
  78602. + goto fail;
  78603. +
  78604. + // 4-byte sequence (surrogate pairs, currently rare):
  78605. + // 11101110wwwwzzzzyy + 110111yyyyxxxxxx
  78606. + // = 11110uuu 10uuzzzz 10yyyyyy 10xxxxxx
  78607. + // (uuuuu = wwww + 1)
  78608. + // FIXME accept the surrogate code points (only)
  78609. +
  78610. + } else
  78611. + goto fail;
  78612. + } else
  78613. + uchar = c;
  78614. + put_unaligned (cpu_to_le16 (uchar), cp++);
  78615. + count++;
  78616. + len--;
  78617. + }
  78618. + return count;
  78619. +fail:
  78620. + return -1;
  78621. +}
  78622. +
  78623. +
  78624. +/**
  78625. + * usb_gadget_get_string - fill out a string descriptor
  78626. + * @table: of c strings encoded using UTF-8
  78627. + * @id: string id, from low byte of wValue in get string descriptor
  78628. + * @buf: at least 256 bytes
  78629. + *
  78630. + * Finds the UTF-8 string matching the ID, and converts it into a
  78631. + * string descriptor in utf16-le.
  78632. + * Returns length of descriptor (always even) or negative errno
  78633. + *
  78634. + * If your driver needs stings in multiple languages, you'll probably
  78635. + * "switch (wIndex) { ... }" in your ep0 string descriptor logic,
  78636. + * using this routine after choosing which set of UTF-8 strings to use.
  78637. + * Note that US-ASCII is a strict subset of UTF-8; any string bytes with
  78638. + * the eighth bit set will be multibyte UTF-8 characters, not ISO-8859/1
  78639. + * characters (which are also widely used in C strings).
  78640. + */
  78641. +int
  78642. +usb_gadget_get_string (struct usb_gadget_strings *table, int id, u8 *buf)
  78643. +{
  78644. + struct usb_string *s;
  78645. + int len;
  78646. +
  78647. + /* descriptor 0 has the language id */
  78648. + if (id == 0) {
  78649. + buf [0] = 4;
  78650. + buf [1] = USB_DT_STRING;
  78651. + buf [2] = (u8) table->language;
  78652. + buf [3] = (u8) (table->language >> 8);
  78653. + return 4;
  78654. + }
  78655. + for (s = table->strings; s && s->s; s++)
  78656. + if (s->id == id)
  78657. + break;
  78658. +
  78659. + /* unrecognized: stall. */
  78660. + if (!s || !s->s)
  78661. + return -EINVAL;
  78662. +
  78663. + /* string descriptors have length, tag, then UTF16-LE text */
  78664. + len = min ((size_t) 126, strlen (s->s));
  78665. + memset (buf + 2, 0, 2 * len); /* zero all the bytes */
  78666. + len = utf8_to_utf16le(s->s, (u16 *)&buf[2], len);
  78667. + if (len < 0)
  78668. + return -EINVAL;
  78669. + buf [0] = (len + 1) * 2;
  78670. + buf [1] = USB_DT_STRING;
  78671. + return buf [0];
  78672. +}
  78673. +
  78674. +
  78675. +/*-------------------------------------------------------------------------*/
  78676. +/*-------------------------------------------------------------------------*/
  78677. +
  78678. +
  78679. +/**
  78680. + * usb_descriptor_fillbuf - fill buffer with descriptors
  78681. + * @buf: Buffer to be filled
  78682. + * @buflen: Size of buf
  78683. + * @src: Array of descriptor pointers, terminated by null pointer.
  78684. + *
  78685. + * Copies descriptors into the buffer, returning the length or a
  78686. + * negative error code if they can't all be copied. Useful when
  78687. + * assembling descriptors for an associated set of interfaces used
  78688. + * as part of configuring a composite device; or in other cases where
  78689. + * sets of descriptors need to be marshaled.
  78690. + */
  78691. +int
  78692. +usb_descriptor_fillbuf(void *buf, unsigned buflen,
  78693. + const struct usb_descriptor_header **src)
  78694. +{
  78695. + u8 *dest = buf;
  78696. +
  78697. + if (!src)
  78698. + return -EINVAL;
  78699. +
  78700. + /* fill buffer from src[] until null descriptor ptr */
  78701. + for (; 0 != *src; src++) {
  78702. + unsigned len = (*src)->bLength;
  78703. +
  78704. + if (len > buflen)
  78705. + return -EINVAL;
  78706. + memcpy(dest, *src, len);
  78707. + buflen -= len;
  78708. + dest += len;
  78709. + }
  78710. + return dest - (u8 *)buf;
  78711. +}
  78712. +
  78713. +
  78714. +/**
  78715. + * usb_gadget_config_buf - builts a complete configuration descriptor
  78716. + * @config: Header for the descriptor, including characteristics such
  78717. + * as power requirements and number of interfaces.
  78718. + * @desc: Null-terminated vector of pointers to the descriptors (interface,
  78719. + * endpoint, etc) defining all functions in this device configuration.
  78720. + * @buf: Buffer for the resulting configuration descriptor.
  78721. + * @length: Length of buffer. If this is not big enough to hold the
  78722. + * entire configuration descriptor, an error code will be returned.
  78723. + *
  78724. + * This copies descriptors into the response buffer, building a descriptor
  78725. + * for that configuration. It returns the buffer length or a negative
  78726. + * status code. The config.wTotalLength field is set to match the length
  78727. + * of the result, but other descriptor fields (including power usage and
  78728. + * interface count) must be set by the caller.
  78729. + *
  78730. + * Gadget drivers could use this when constructing a config descriptor
  78731. + * in response to USB_REQ_GET_DESCRIPTOR. They will need to patch the
  78732. + * resulting bDescriptorType value if USB_DT_OTHER_SPEED_CONFIG is needed.
  78733. + */
  78734. +int usb_gadget_config_buf(
  78735. + const struct usb_config_descriptor *config,
  78736. + void *buf,
  78737. + unsigned length,
  78738. + const struct usb_descriptor_header **desc
  78739. +)
  78740. +{
  78741. + struct usb_config_descriptor *cp = buf;
  78742. + int len;
  78743. +
  78744. + /* config descriptor first */
  78745. + if (length < USB_DT_CONFIG_SIZE || !desc)
  78746. + return -EINVAL;
  78747. + *cp = *config;
  78748. +
  78749. + /* then interface/endpoint/class/vendor/... */
  78750. + len = usb_descriptor_fillbuf(USB_DT_CONFIG_SIZE + (u8*)buf,
  78751. + length - USB_DT_CONFIG_SIZE, desc);
  78752. + if (len < 0)
  78753. + return len;
  78754. + len += USB_DT_CONFIG_SIZE;
  78755. + if (len > 0xffff)
  78756. + return -EINVAL;
  78757. +
  78758. + /* patch up the config descriptor */
  78759. + cp->bLength = USB_DT_CONFIG_SIZE;
  78760. + cp->bDescriptorType = USB_DT_CONFIG;
  78761. + cp->wTotalLength = cpu_to_le16(len);
  78762. + cp->bmAttributes |= USB_CONFIG_ATT_ONE;
  78763. + return len;
  78764. +}
  78765. +
  78766. +/*-------------------------------------------------------------------------*/
  78767. +/*-------------------------------------------------------------------------*/
  78768. +
  78769. +
  78770. +#define RBUF_LEN (1024*1024)
  78771. +static int rbuf_start;
  78772. +static int rbuf_len;
  78773. +static __u8 rbuf[RBUF_LEN];
  78774. +
  78775. +/*-------------------------------------------------------------------------*/
  78776. +
  78777. +#define DRIVER_VERSION "St Patrick's Day 2004"
  78778. +
  78779. +static const char shortname [] = "zero";
  78780. +static const char longname [] = "YAMAHA YST-MS35D USB Speaker ";
  78781. +
  78782. +static const char source_sink [] = "source and sink data";
  78783. +static const char loopback [] = "loop input to output";
  78784. +
  78785. +/*-------------------------------------------------------------------------*/
  78786. +
  78787. +/*
  78788. + * driver assumes self-powered hardware, and
  78789. + * has no way for users to trigger remote wakeup.
  78790. + *
  78791. + * this version autoconfigures as much as possible,
  78792. + * which is reasonable for most "bulk-only" drivers.
  78793. + */
  78794. +static const char *EP_IN_NAME; /* source */
  78795. +static const char *EP_OUT_NAME; /* sink */
  78796. +
  78797. +/*-------------------------------------------------------------------------*/
  78798. +
  78799. +/* big enough to hold our biggest descriptor */
  78800. +#define USB_BUFSIZ 512
  78801. +
  78802. +struct zero_dev {
  78803. + spinlock_t lock;
  78804. + struct usb_gadget *gadget;
  78805. + struct usb_request *req; /* for control responses */
  78806. +
  78807. + /* when configured, we have one of two configs:
  78808. + * - source data (in to host) and sink it (out from host)
  78809. + * - or loop it back (out from host back in to host)
  78810. + */
  78811. + u8 config;
  78812. + struct usb_ep *in_ep, *out_ep;
  78813. +
  78814. + /* autoresume timer */
  78815. + struct timer_list resume;
  78816. +};
  78817. +
  78818. +#define xprintk(d,level,fmt,args...) \
  78819. + dev_printk(level , &(d)->gadget->dev , fmt , ## args)
  78820. +
  78821. +#ifdef DEBUG
  78822. +#define DBG(dev,fmt,args...) \
  78823. + xprintk(dev , KERN_DEBUG , fmt , ## args)
  78824. +#else
  78825. +#define DBG(dev,fmt,args...) \
  78826. + do { } while (0)
  78827. +#endif /* DEBUG */
  78828. +
  78829. +#ifdef VERBOSE
  78830. +#define VDBG DBG
  78831. +#else
  78832. +#define VDBG(dev,fmt,args...) \
  78833. + do { } while (0)
  78834. +#endif /* VERBOSE */
  78835. +
  78836. +#define ERROR(dev,fmt,args...) \
  78837. + xprintk(dev , KERN_ERR , fmt , ## args)
  78838. +#define WARN(dev,fmt,args...) \
  78839. + xprintk(dev , KERN_WARNING , fmt , ## args)
  78840. +#define INFO(dev,fmt,args...) \
  78841. + xprintk(dev , KERN_INFO , fmt , ## args)
  78842. +
  78843. +/*-------------------------------------------------------------------------*/
  78844. +
  78845. +static unsigned buflen = 4096;
  78846. +static unsigned qlen = 32;
  78847. +static unsigned pattern = 0;
  78848. +
  78849. +module_param (buflen, uint, S_IRUGO|S_IWUSR);
  78850. +module_param (qlen, uint, S_IRUGO|S_IWUSR);
  78851. +module_param (pattern, uint, S_IRUGO|S_IWUSR);
  78852. +
  78853. +/*
  78854. + * if it's nonzero, autoresume says how many seconds to wait
  78855. + * before trying to wake up the host after suspend.
  78856. + */
  78857. +static unsigned autoresume = 0;
  78858. +module_param (autoresume, uint, 0);
  78859. +
  78860. +/*
  78861. + * Normally the "loopback" configuration is second (index 1) so
  78862. + * it's not the default. Here's where to change that order, to
  78863. + * work better with hosts where config changes are problematic.
  78864. + * Or controllers (like superh) that only support one config.
  78865. + */
  78866. +static int loopdefault = 0;
  78867. +
  78868. +module_param (loopdefault, bool, S_IRUGO|S_IWUSR);
  78869. +
  78870. +/*-------------------------------------------------------------------------*/
  78871. +
  78872. +/* Thanks to NetChip Technologies for donating this product ID.
  78873. + *
  78874. + * DO NOT REUSE THESE IDs with a protocol-incompatible driver!! Ever!!
  78875. + * Instead: allocate your own, using normal USB-IF procedures.
  78876. + */
  78877. +#ifndef CONFIG_USB_ZERO_HNPTEST
  78878. +#define DRIVER_VENDOR_NUM 0x0525 /* NetChip */
  78879. +#define DRIVER_PRODUCT_NUM 0xa4a0 /* Linux-USB "Gadget Zero" */
  78880. +#else
  78881. +#define DRIVER_VENDOR_NUM 0x1a0a /* OTG test device IDs */
  78882. +#define DRIVER_PRODUCT_NUM 0xbadd
  78883. +#endif
  78884. +
  78885. +/*-------------------------------------------------------------------------*/
  78886. +
  78887. +/*
  78888. + * DESCRIPTORS ... most are static, but strings and (full)
  78889. + * configuration descriptors are built on demand.
  78890. + */
  78891. +
  78892. +/*
  78893. +#define STRING_MANUFACTURER 25
  78894. +#define STRING_PRODUCT 42
  78895. +#define STRING_SERIAL 101
  78896. +*/
  78897. +#define STRING_MANUFACTURER 1
  78898. +#define STRING_PRODUCT 2
  78899. +#define STRING_SERIAL 3
  78900. +
  78901. +#define STRING_SOURCE_SINK 250
  78902. +#define STRING_LOOPBACK 251
  78903. +
  78904. +/*
  78905. + * This device advertises two configurations; these numbers work
  78906. + * on a pxa250 as well as more flexible hardware.
  78907. + */
  78908. +#define CONFIG_SOURCE_SINK 3
  78909. +#define CONFIG_LOOPBACK 2
  78910. +
  78911. +/*
  78912. +static struct usb_device_descriptor
  78913. +device_desc = {
  78914. + .bLength = sizeof device_desc,
  78915. + .bDescriptorType = USB_DT_DEVICE,
  78916. +
  78917. + .bcdUSB = __constant_cpu_to_le16 (0x0200),
  78918. + .bDeviceClass = USB_CLASS_VENDOR_SPEC,
  78919. +
  78920. + .idVendor = __constant_cpu_to_le16 (DRIVER_VENDOR_NUM),
  78921. + .idProduct = __constant_cpu_to_le16 (DRIVER_PRODUCT_NUM),
  78922. + .iManufacturer = STRING_MANUFACTURER,
  78923. + .iProduct = STRING_PRODUCT,
  78924. + .iSerialNumber = STRING_SERIAL,
  78925. + .bNumConfigurations = 2,
  78926. +};
  78927. +*/
  78928. +static struct usb_device_descriptor
  78929. +device_desc = {
  78930. + .bLength = sizeof device_desc,
  78931. + .bDescriptorType = USB_DT_DEVICE,
  78932. + .bcdUSB = __constant_cpu_to_le16 (0x0100),
  78933. + .bDeviceClass = USB_CLASS_PER_INTERFACE,
  78934. + .bDeviceSubClass = 0,
  78935. + .bDeviceProtocol = 0,
  78936. + .bMaxPacketSize0 = 64,
  78937. + .bcdDevice = __constant_cpu_to_le16 (0x0100),
  78938. + .idVendor = __constant_cpu_to_le16 (0x0499),
  78939. + .idProduct = __constant_cpu_to_le16 (0x3002),
  78940. + .iManufacturer = STRING_MANUFACTURER,
  78941. + .iProduct = STRING_PRODUCT,
  78942. + .iSerialNumber = STRING_SERIAL,
  78943. + .bNumConfigurations = 1,
  78944. +};
  78945. +
  78946. +static struct usb_config_descriptor
  78947. +z_config = {
  78948. + .bLength = sizeof z_config,
  78949. + .bDescriptorType = USB_DT_CONFIG,
  78950. +
  78951. + /* compute wTotalLength on the fly */
  78952. + .bNumInterfaces = 2,
  78953. + .bConfigurationValue = 1,
  78954. + .iConfiguration = 0,
  78955. + .bmAttributes = 0x40,
  78956. + .bMaxPower = 0, /* self-powered */
  78957. +};
  78958. +
  78959. +
  78960. +static struct usb_otg_descriptor
  78961. +otg_descriptor = {
  78962. + .bLength = sizeof otg_descriptor,
  78963. + .bDescriptorType = USB_DT_OTG,
  78964. +
  78965. + .bmAttributes = USB_OTG_SRP,
  78966. +};
  78967. +
  78968. +/* one interface in each configuration */
  78969. +#ifdef CONFIG_USB_GADGET_DUALSPEED
  78970. +
  78971. +/*
  78972. + * usb 2.0 devices need to expose both high speed and full speed
  78973. + * descriptors, unless they only run at full speed.
  78974. + *
  78975. + * that means alternate endpoint descriptors (bigger packets)
  78976. + * and a "device qualifier" ... plus more construction options
  78977. + * for the config descriptor.
  78978. + */
  78979. +
  78980. +static struct usb_qualifier_descriptor
  78981. +dev_qualifier = {
  78982. + .bLength = sizeof dev_qualifier,
  78983. + .bDescriptorType = USB_DT_DEVICE_QUALIFIER,
  78984. +
  78985. + .bcdUSB = __constant_cpu_to_le16 (0x0200),
  78986. + .bDeviceClass = USB_CLASS_VENDOR_SPEC,
  78987. +
  78988. + .bNumConfigurations = 2,
  78989. +};
  78990. +
  78991. +
  78992. +struct usb_cs_as_general_descriptor {
  78993. + __u8 bLength;
  78994. + __u8 bDescriptorType;
  78995. +
  78996. + __u8 bDescriptorSubType;
  78997. + __u8 bTerminalLink;
  78998. + __u8 bDelay;
  78999. + __u16 wFormatTag;
  79000. +} __attribute__ ((packed));
  79001. +
  79002. +struct usb_cs_as_format_descriptor {
  79003. + __u8 bLength;
  79004. + __u8 bDescriptorType;
  79005. +
  79006. + __u8 bDescriptorSubType;
  79007. + __u8 bFormatType;
  79008. + __u8 bNrChannels;
  79009. + __u8 bSubframeSize;
  79010. + __u8 bBitResolution;
  79011. + __u8 bSamfreqType;
  79012. + __u8 tLowerSamFreq[3];
  79013. + __u8 tUpperSamFreq[3];
  79014. +} __attribute__ ((packed));
  79015. +
  79016. +static const struct usb_interface_descriptor
  79017. +z_audio_control_if_desc = {
  79018. + .bLength = sizeof z_audio_control_if_desc,
  79019. + .bDescriptorType = USB_DT_INTERFACE,
  79020. + .bInterfaceNumber = 0,
  79021. + .bAlternateSetting = 0,
  79022. + .bNumEndpoints = 0,
  79023. + .bInterfaceClass = USB_CLASS_AUDIO,
  79024. + .bInterfaceSubClass = 0x1,
  79025. + .bInterfaceProtocol = 0,
  79026. + .iInterface = 0,
  79027. +};
  79028. +
  79029. +static const struct usb_interface_descriptor
  79030. +z_audio_if_desc = {
  79031. + .bLength = sizeof z_audio_if_desc,
  79032. + .bDescriptorType = USB_DT_INTERFACE,
  79033. + .bInterfaceNumber = 1,
  79034. + .bAlternateSetting = 0,
  79035. + .bNumEndpoints = 0,
  79036. + .bInterfaceClass = USB_CLASS_AUDIO,
  79037. + .bInterfaceSubClass = 0x2,
  79038. + .bInterfaceProtocol = 0,
  79039. + .iInterface = 0,
  79040. +};
  79041. +
  79042. +static const struct usb_interface_descriptor
  79043. +z_audio_if_desc2 = {
  79044. + .bLength = sizeof z_audio_if_desc,
  79045. + .bDescriptorType = USB_DT_INTERFACE,
  79046. + .bInterfaceNumber = 1,
  79047. + .bAlternateSetting = 1,
  79048. + .bNumEndpoints = 1,
  79049. + .bInterfaceClass = USB_CLASS_AUDIO,
  79050. + .bInterfaceSubClass = 0x2,
  79051. + .bInterfaceProtocol = 0,
  79052. + .iInterface = 0,
  79053. +};
  79054. +
  79055. +static const struct usb_cs_as_general_descriptor
  79056. +z_audio_cs_as_if_desc = {
  79057. + .bLength = 7,
  79058. + .bDescriptorType = 0x24,
  79059. +
  79060. + .bDescriptorSubType = 0x01,
  79061. + .bTerminalLink = 0x01,
  79062. + .bDelay = 0x0,
  79063. + .wFormatTag = __constant_cpu_to_le16 (0x0001)
  79064. +};
  79065. +
  79066. +
  79067. +static const struct usb_cs_as_format_descriptor
  79068. +z_audio_cs_as_format_desc = {
  79069. + .bLength = 0xe,
  79070. + .bDescriptorType = 0x24,
  79071. +
  79072. + .bDescriptorSubType = 2,
  79073. + .bFormatType = 1,
  79074. + .bNrChannels = 1,
  79075. + .bSubframeSize = 1,
  79076. + .bBitResolution = 8,
  79077. + .bSamfreqType = 0,
  79078. + .tLowerSamFreq = {0x7e, 0x13, 0x00},
  79079. + .tUpperSamFreq = {0xe2, 0xd6, 0x00},
  79080. +};
  79081. +
  79082. +static const struct usb_endpoint_descriptor
  79083. +z_iso_ep = {
  79084. + .bLength = 0x09,
  79085. + .bDescriptorType = 0x05,
  79086. + .bEndpointAddress = 0x04,
  79087. + .bmAttributes = 0x09,
  79088. + .wMaxPacketSize = 0x0038,
  79089. + .bInterval = 0x01,
  79090. + .bRefresh = 0x00,
  79091. + .bSynchAddress = 0x00,
  79092. +};
  79093. +
  79094. +static char z_iso_ep2[] = {0x07, 0x25, 0x01, 0x00, 0x02, 0x00, 0x02};
  79095. +
  79096. +// 9 bytes
  79097. +static char z_ac_interface_header_desc[] =
  79098. +{ 0x09, 0x24, 0x01, 0x00, 0x01, 0x2b, 0x00, 0x01, 0x01 };
  79099. +
  79100. +// 12 bytes
  79101. +static char z_0[] = {0x0c, 0x24, 0x02, 0x01, 0x01, 0x01, 0x00, 0x02,
  79102. + 0x03, 0x00, 0x00, 0x00};
  79103. +// 13 bytes
  79104. +static char z_1[] = {0x0d, 0x24, 0x06, 0x02, 0x01, 0x02, 0x15, 0x00,
  79105. + 0x02, 0x00, 0x02, 0x00, 0x00};
  79106. +// 9 bytes
  79107. +static char z_2[] = {0x09, 0x24, 0x03, 0x03, 0x01, 0x03, 0x00, 0x02,
  79108. + 0x00};
  79109. +
  79110. +static char za_0[] = {0x09, 0x04, 0x01, 0x02, 0x01, 0x01, 0x02, 0x00,
  79111. + 0x00};
  79112. +
  79113. +static char za_1[] = {0x07, 0x24, 0x01, 0x01, 0x00, 0x01, 0x00};
  79114. +
  79115. +static char za_2[] = {0x0e, 0x24, 0x02, 0x01, 0x02, 0x01, 0x08, 0x00,
  79116. + 0x7e, 0x13, 0x00, 0xe2, 0xd6, 0x00};
  79117. +
  79118. +static char za_3[] = {0x09, 0x05, 0x04, 0x09, 0x70, 0x00, 0x01, 0x00,
  79119. + 0x00};
  79120. +
  79121. +static char za_4[] = {0x07, 0x25, 0x01, 0x00, 0x02, 0x00, 0x02};
  79122. +
  79123. +static char za_5[] = {0x09, 0x04, 0x01, 0x03, 0x01, 0x01, 0x02, 0x00,
  79124. + 0x00};
  79125. +
  79126. +static char za_6[] = {0x07, 0x24, 0x01, 0x01, 0x00, 0x01, 0x00};
  79127. +
  79128. +static char za_7[] = {0x0e, 0x24, 0x02, 0x01, 0x01, 0x02, 0x10, 0x00,
  79129. + 0x7e, 0x13, 0x00, 0xe2, 0xd6, 0x00};
  79130. +
  79131. +static char za_8[] = {0x09, 0x05, 0x04, 0x09, 0x70, 0x00, 0x01, 0x00,
  79132. + 0x00};
  79133. +
  79134. +static char za_9[] = {0x07, 0x25, 0x01, 0x00, 0x02, 0x00, 0x02};
  79135. +
  79136. +static char za_10[] = {0x09, 0x04, 0x01, 0x04, 0x01, 0x01, 0x02, 0x00,
  79137. + 0x00};
  79138. +
  79139. +static char za_11[] = {0x07, 0x24, 0x01, 0x01, 0x00, 0x01, 0x00};
  79140. +
  79141. +static char za_12[] = {0x0e, 0x24, 0x02, 0x01, 0x02, 0x02, 0x10, 0x00,
  79142. + 0x73, 0x13, 0x00, 0xe2, 0xd6, 0x00};
  79143. +
  79144. +static char za_13[] = {0x09, 0x05, 0x04, 0x09, 0xe0, 0x00, 0x01, 0x00,
  79145. + 0x00};
  79146. +
  79147. +static char za_14[] = {0x07, 0x25, 0x01, 0x00, 0x02, 0x00, 0x02};
  79148. +
  79149. +static char za_15[] = {0x09, 0x04, 0x01, 0x05, 0x01, 0x01, 0x02, 0x00,
  79150. + 0x00};
  79151. +
  79152. +static char za_16[] = {0x07, 0x24, 0x01, 0x01, 0x00, 0x01, 0x00};
  79153. +
  79154. +static char za_17[] = {0x0e, 0x24, 0x02, 0x01, 0x01, 0x03, 0x14, 0x00,
  79155. + 0x7e, 0x13, 0x00, 0xe2, 0xd6, 0x00};
  79156. +
  79157. +static char za_18[] = {0x09, 0x05, 0x04, 0x09, 0xa8, 0x00, 0x01, 0x00,
  79158. + 0x00};
  79159. +
  79160. +static char za_19[] = {0x07, 0x25, 0x01, 0x00, 0x02, 0x00, 0x02};
  79161. +
  79162. +static char za_20[] = {0x09, 0x04, 0x01, 0x06, 0x01, 0x01, 0x02, 0x00,
  79163. + 0x00};
  79164. +
  79165. +static char za_21[] = {0x07, 0x24, 0x01, 0x01, 0x00, 0x01, 0x00};
  79166. +
  79167. +static char za_22[] = {0x0e, 0x24, 0x02, 0x01, 0x02, 0x03, 0x14, 0x00,
  79168. + 0x7e, 0x13, 0x00, 0xe2, 0xd6, 0x00};
  79169. +
  79170. +static char za_23[] = {0x09, 0x05, 0x04, 0x09, 0x50, 0x01, 0x01, 0x00,
  79171. + 0x00};
  79172. +
  79173. +static char za_24[] = {0x07, 0x25, 0x01, 0x00, 0x02, 0x00, 0x02};
  79174. +
  79175. +
  79176. +
  79177. +static const struct usb_descriptor_header *z_function [] = {
  79178. + (struct usb_descriptor_header *) &z_audio_control_if_desc,
  79179. + (struct usb_descriptor_header *) &z_ac_interface_header_desc,
  79180. + (struct usb_descriptor_header *) &z_0,
  79181. + (struct usb_descriptor_header *) &z_1,
  79182. + (struct usb_descriptor_header *) &z_2,
  79183. + (struct usb_descriptor_header *) &z_audio_if_desc,
  79184. + (struct usb_descriptor_header *) &z_audio_if_desc2,
  79185. + (struct usb_descriptor_header *) &z_audio_cs_as_if_desc,
  79186. + (struct usb_descriptor_header *) &z_audio_cs_as_format_desc,
  79187. + (struct usb_descriptor_header *) &z_iso_ep,
  79188. + (struct usb_descriptor_header *) &z_iso_ep2,
  79189. + (struct usb_descriptor_header *) &za_0,
  79190. + (struct usb_descriptor_header *) &za_1,
  79191. + (struct usb_descriptor_header *) &za_2,
  79192. + (struct usb_descriptor_header *) &za_3,
  79193. + (struct usb_descriptor_header *) &za_4,
  79194. + (struct usb_descriptor_header *) &za_5,
  79195. + (struct usb_descriptor_header *) &za_6,
  79196. + (struct usb_descriptor_header *) &za_7,
  79197. + (struct usb_descriptor_header *) &za_8,
  79198. + (struct usb_descriptor_header *) &za_9,
  79199. + (struct usb_descriptor_header *) &za_10,
  79200. + (struct usb_descriptor_header *) &za_11,
  79201. + (struct usb_descriptor_header *) &za_12,
  79202. + (struct usb_descriptor_header *) &za_13,
  79203. + (struct usb_descriptor_header *) &za_14,
  79204. + (struct usb_descriptor_header *) &za_15,
  79205. + (struct usb_descriptor_header *) &za_16,
  79206. + (struct usb_descriptor_header *) &za_17,
  79207. + (struct usb_descriptor_header *) &za_18,
  79208. + (struct usb_descriptor_header *) &za_19,
  79209. + (struct usb_descriptor_header *) &za_20,
  79210. + (struct usb_descriptor_header *) &za_21,
  79211. + (struct usb_descriptor_header *) &za_22,
  79212. + (struct usb_descriptor_header *) &za_23,
  79213. + (struct usb_descriptor_header *) &za_24,
  79214. + NULL,
  79215. +};
  79216. +
  79217. +/* maxpacket and other transfer characteristics vary by speed. */
  79218. +#define ep_desc(g,hs,fs) (((g)->speed==USB_SPEED_HIGH)?(hs):(fs))
  79219. +
  79220. +#else
  79221. +
  79222. +/* if there's no high speed support, maxpacket doesn't change. */
  79223. +#define ep_desc(g,hs,fs) fs
  79224. +
  79225. +#endif /* !CONFIG_USB_GADGET_DUALSPEED */
  79226. +
  79227. +static char manufacturer [40];
  79228. +//static char serial [40];
  79229. +static char serial [] = "Ser 00 em";
  79230. +
  79231. +/* static strings, in UTF-8 */
  79232. +static struct usb_string strings [] = {
  79233. + { STRING_MANUFACTURER, manufacturer, },
  79234. + { STRING_PRODUCT, longname, },
  79235. + { STRING_SERIAL, serial, },
  79236. + { STRING_LOOPBACK, loopback, },
  79237. + { STRING_SOURCE_SINK, source_sink, },
  79238. + { } /* end of list */
  79239. +};
  79240. +
  79241. +static struct usb_gadget_strings stringtab = {
  79242. + .language = 0x0409, /* en-us */
  79243. + .strings = strings,
  79244. +};
  79245. +
  79246. +/*
  79247. + * config descriptors are also handcrafted. these must agree with code
  79248. + * that sets configurations, and with code managing interfaces and their
  79249. + * altsettings. other complexity may come from:
  79250. + *
  79251. + * - high speed support, including "other speed config" rules
  79252. + * - multiple configurations
  79253. + * - interfaces with alternate settings
  79254. + * - embedded class or vendor-specific descriptors
  79255. + *
  79256. + * this handles high speed, and has a second config that could as easily
  79257. + * have been an alternate interface setting (on most hardware).
  79258. + *
  79259. + * NOTE: to demonstrate (and test) more USB capabilities, this driver
  79260. + * should include an altsetting to test interrupt transfers, including
  79261. + * high bandwidth modes at high speed. (Maybe work like Intel's test
  79262. + * device?)
  79263. + */
  79264. +static int
  79265. +config_buf (struct usb_gadget *gadget, u8 *buf, u8 type, unsigned index)
  79266. +{
  79267. + int len;
  79268. + const struct usb_descriptor_header **function;
  79269. +
  79270. + function = z_function;
  79271. + len = usb_gadget_config_buf (&z_config, buf, USB_BUFSIZ, function);
  79272. + if (len < 0)
  79273. + return len;
  79274. + ((struct usb_config_descriptor *) buf)->bDescriptorType = type;
  79275. + return len;
  79276. +}
  79277. +
  79278. +/*-------------------------------------------------------------------------*/
  79279. +
  79280. +static struct usb_request *
  79281. +alloc_ep_req (struct usb_ep *ep, unsigned length)
  79282. +{
  79283. + struct usb_request *req;
  79284. +
  79285. + req = usb_ep_alloc_request (ep, GFP_ATOMIC);
  79286. + if (req) {
  79287. + req->length = length;
  79288. + req->buf = usb_ep_alloc_buffer (ep, length,
  79289. + &req->dma, GFP_ATOMIC);
  79290. + if (!req->buf) {
  79291. + usb_ep_free_request (ep, req);
  79292. + req = NULL;
  79293. + }
  79294. + }
  79295. + return req;
  79296. +}
  79297. +
  79298. +static void free_ep_req (struct usb_ep *ep, struct usb_request *req)
  79299. +{
  79300. + if (req->buf)
  79301. + usb_ep_free_buffer (ep, req->buf, req->dma, req->length);
  79302. + usb_ep_free_request (ep, req);
  79303. +}
  79304. +
  79305. +/*-------------------------------------------------------------------------*/
  79306. +
  79307. +/* optionally require specific source/sink data patterns */
  79308. +
  79309. +static int
  79310. +check_read_data (
  79311. + struct zero_dev *dev,
  79312. + struct usb_ep *ep,
  79313. + struct usb_request *req
  79314. +)
  79315. +{
  79316. + unsigned i;
  79317. + u8 *buf = req->buf;
  79318. +
  79319. + for (i = 0; i < req->actual; i++, buf++) {
  79320. + switch (pattern) {
  79321. + /* all-zeroes has no synchronization issues */
  79322. + case 0:
  79323. + if (*buf == 0)
  79324. + continue;
  79325. + break;
  79326. + /* mod63 stays in sync with short-terminated transfers,
  79327. + * or otherwise when host and gadget agree on how large
  79328. + * each usb transfer request should be. resync is done
  79329. + * with set_interface or set_config.
  79330. + */
  79331. + case 1:
  79332. + if (*buf == (u8)(i % 63))
  79333. + continue;
  79334. + break;
  79335. + }
  79336. + ERROR (dev, "bad OUT byte, buf [%d] = %d\n", i, *buf);
  79337. + usb_ep_set_halt (ep);
  79338. + return -EINVAL;
  79339. + }
  79340. + return 0;
  79341. +}
  79342. +
  79343. +/*-------------------------------------------------------------------------*/
  79344. +
  79345. +static void zero_reset_config (struct zero_dev *dev)
  79346. +{
  79347. + if (dev->config == 0)
  79348. + return;
  79349. +
  79350. + DBG (dev, "reset config\n");
  79351. +
  79352. + /* just disable endpoints, forcing completion of pending i/o.
  79353. + * all our completion handlers free their requests in this case.
  79354. + */
  79355. + if (dev->in_ep) {
  79356. + usb_ep_disable (dev->in_ep);
  79357. + dev->in_ep = NULL;
  79358. + }
  79359. + if (dev->out_ep) {
  79360. + usb_ep_disable (dev->out_ep);
  79361. + dev->out_ep = NULL;
  79362. + }
  79363. + dev->config = 0;
  79364. + del_timer (&dev->resume);
  79365. +}
  79366. +
  79367. +#define _write(f, buf, sz) (f->f_op->write(f, buf, sz, &f->f_pos))
  79368. +
  79369. +static void
  79370. +zero_isoc_complete (struct usb_ep *ep, struct usb_request *req)
  79371. +{
  79372. + struct zero_dev *dev = ep->driver_data;
  79373. + int status = req->status;
  79374. + int i, j;
  79375. +
  79376. + switch (status) {
  79377. +
  79378. + case 0: /* normal completion? */
  79379. + //printk ("\nzero ---------------> isoc normal completion %d bytes\n", req->actual);
  79380. + for (i=0, j=rbuf_start; i<req->actual; i++) {
  79381. + //printk ("%02x ", ((__u8*)req->buf)[i]);
  79382. + rbuf[j] = ((__u8*)req->buf)[i];
  79383. + j++;
  79384. + if (j >= RBUF_LEN) j=0;
  79385. + }
  79386. + rbuf_start = j;
  79387. + //printk ("\n\n");
  79388. +
  79389. + if (rbuf_len < RBUF_LEN) {
  79390. + rbuf_len += req->actual;
  79391. + if (rbuf_len > RBUF_LEN) {
  79392. + rbuf_len = RBUF_LEN;
  79393. + }
  79394. + }
  79395. +
  79396. + break;
  79397. +
  79398. + /* this endpoint is normally active while we're configured */
  79399. + case -ECONNABORTED: /* hardware forced ep reset */
  79400. + case -ECONNRESET: /* request dequeued */
  79401. + case -ESHUTDOWN: /* disconnect from host */
  79402. + VDBG (dev, "%s gone (%d), %d/%d\n", ep->name, status,
  79403. + req->actual, req->length);
  79404. + if (ep == dev->out_ep)
  79405. + check_read_data (dev, ep, req);
  79406. + free_ep_req (ep, req);
  79407. + return;
  79408. +
  79409. + case -EOVERFLOW: /* buffer overrun on read means that
  79410. + * we didn't provide a big enough
  79411. + * buffer.
  79412. + */
  79413. + default:
  79414. +#if 1
  79415. + DBG (dev, "%s complete --> %d, %d/%d\n", ep->name,
  79416. + status, req->actual, req->length);
  79417. +#endif
  79418. + case -EREMOTEIO: /* short read */
  79419. + break;
  79420. + }
  79421. +
  79422. + status = usb_ep_queue (ep, req, GFP_ATOMIC);
  79423. + if (status) {
  79424. + ERROR (dev, "kill %s: resubmit %d bytes --> %d\n",
  79425. + ep->name, req->length, status);
  79426. + usb_ep_set_halt (ep);
  79427. + /* FIXME recover later ... somehow */
  79428. + }
  79429. +}
  79430. +
  79431. +static struct usb_request *
  79432. +zero_start_isoc_ep (struct usb_ep *ep, int gfp_flags)
  79433. +{
  79434. + struct usb_request *req;
  79435. + int status;
  79436. +
  79437. + req = alloc_ep_req (ep, 512);
  79438. + if (!req)
  79439. + return NULL;
  79440. +
  79441. + req->complete = zero_isoc_complete;
  79442. +
  79443. + status = usb_ep_queue (ep, req, gfp_flags);
  79444. + if (status) {
  79445. + struct zero_dev *dev = ep->driver_data;
  79446. +
  79447. + ERROR (dev, "start %s --> %d\n", ep->name, status);
  79448. + free_ep_req (ep, req);
  79449. + req = NULL;
  79450. + }
  79451. +
  79452. + return req;
  79453. +}
  79454. +
  79455. +/* change our operational config. this code must agree with the code
  79456. + * that returns config descriptors, and altsetting code.
  79457. + *
  79458. + * it's also responsible for power management interactions. some
  79459. + * configurations might not work with our current power sources.
  79460. + *
  79461. + * note that some device controller hardware will constrain what this
  79462. + * code can do, perhaps by disallowing more than one configuration or
  79463. + * by limiting configuration choices (like the pxa2xx).
  79464. + */
  79465. +static int
  79466. +zero_set_config (struct zero_dev *dev, unsigned number, int gfp_flags)
  79467. +{
  79468. + int result = 0;
  79469. + struct usb_gadget *gadget = dev->gadget;
  79470. + const struct usb_endpoint_descriptor *d;
  79471. + struct usb_ep *ep;
  79472. +
  79473. + if (number == dev->config)
  79474. + return 0;
  79475. +
  79476. + zero_reset_config (dev);
  79477. +
  79478. + gadget_for_each_ep (ep, gadget) {
  79479. +
  79480. + if (strcmp (ep->name, "ep4") == 0) {
  79481. +
  79482. + d = (struct usb_endpoint_descripter *)&za_23; // isoc ep desc for audio i/f alt setting 6
  79483. + result = usb_ep_enable (ep, d);
  79484. +
  79485. + if (result == 0) {
  79486. + ep->driver_data = dev;
  79487. + dev->in_ep = ep;
  79488. +
  79489. + if (zero_start_isoc_ep (ep, gfp_flags) != 0) {
  79490. +
  79491. + dev->in_ep = ep;
  79492. + continue;
  79493. + }
  79494. +
  79495. + usb_ep_disable (ep);
  79496. + result = -EIO;
  79497. + }
  79498. + }
  79499. +
  79500. + }
  79501. +
  79502. + dev->config = number;
  79503. + return result;
  79504. +}
  79505. +
  79506. +/*-------------------------------------------------------------------------*/
  79507. +
  79508. +static void zero_setup_complete (struct usb_ep *ep, struct usb_request *req)
  79509. +{
  79510. + if (req->status || req->actual != req->length)
  79511. + DBG ((struct zero_dev *) ep->driver_data,
  79512. + "setup complete --> %d, %d/%d\n",
  79513. + req->status, req->actual, req->length);
  79514. +}
  79515. +
  79516. +/*
  79517. + * The setup() callback implements all the ep0 functionality that's
  79518. + * not handled lower down, in hardware or the hardware driver (like
  79519. + * device and endpoint feature flags, and their status). It's all
  79520. + * housekeeping for the gadget function we're implementing. Most of
  79521. + * the work is in config-specific setup.
  79522. + */
  79523. +static int
  79524. +zero_setup (struct usb_gadget *gadget, const struct usb_ctrlrequest *ctrl)
  79525. +{
  79526. + struct zero_dev *dev = get_gadget_data (gadget);
  79527. + struct usb_request *req = dev->req;
  79528. + int value = -EOPNOTSUPP;
  79529. +
  79530. + /* usually this stores reply data in the pre-allocated ep0 buffer,
  79531. + * but config change events will reconfigure hardware.
  79532. + */
  79533. + req->zero = 0;
  79534. + switch (ctrl->bRequest) {
  79535. +
  79536. + case USB_REQ_GET_DESCRIPTOR:
  79537. +
  79538. + switch (ctrl->wValue >> 8) {
  79539. +
  79540. + case USB_DT_DEVICE:
  79541. + value = min (ctrl->wLength, (u16) sizeof device_desc);
  79542. + memcpy (req->buf, &device_desc, value);
  79543. + break;
  79544. +#ifdef CONFIG_USB_GADGET_DUALSPEED
  79545. + case USB_DT_DEVICE_QUALIFIER:
  79546. + if (!gadget->is_dualspeed)
  79547. + break;
  79548. + value = min (ctrl->wLength, (u16) sizeof dev_qualifier);
  79549. + memcpy (req->buf, &dev_qualifier, value);
  79550. + break;
  79551. +
  79552. + case USB_DT_OTHER_SPEED_CONFIG:
  79553. + if (!gadget->is_dualspeed)
  79554. + break;
  79555. + // FALLTHROUGH
  79556. +#endif /* CONFIG_USB_GADGET_DUALSPEED */
  79557. + case USB_DT_CONFIG:
  79558. + value = config_buf (gadget, req->buf,
  79559. + ctrl->wValue >> 8,
  79560. + ctrl->wValue & 0xff);
  79561. + if (value >= 0)
  79562. + value = min (ctrl->wLength, (u16) value);
  79563. + break;
  79564. +
  79565. + case USB_DT_STRING:
  79566. + /* wIndex == language code.
  79567. + * this driver only handles one language, you can
  79568. + * add string tables for other languages, using
  79569. + * any UTF-8 characters
  79570. + */
  79571. + value = usb_gadget_get_string (&stringtab,
  79572. + ctrl->wValue & 0xff, req->buf);
  79573. + if (value >= 0) {
  79574. + value = min (ctrl->wLength, (u16) value);
  79575. + }
  79576. + break;
  79577. + }
  79578. + break;
  79579. +
  79580. + /* currently two configs, two speeds */
  79581. + case USB_REQ_SET_CONFIGURATION:
  79582. + if (ctrl->bRequestType != 0)
  79583. + goto unknown;
  79584. +
  79585. + spin_lock (&dev->lock);
  79586. + value = zero_set_config (dev, ctrl->wValue, GFP_ATOMIC);
  79587. + spin_unlock (&dev->lock);
  79588. + break;
  79589. + case USB_REQ_GET_CONFIGURATION:
  79590. + if (ctrl->bRequestType != USB_DIR_IN)
  79591. + goto unknown;
  79592. + *(u8 *)req->buf = dev->config;
  79593. + value = min (ctrl->wLength, (u16) 1);
  79594. + break;
  79595. +
  79596. + /* until we add altsetting support, or other interfaces,
  79597. + * only 0/0 are possible. pxa2xx only supports 0/0 (poorly)
  79598. + * and already killed pending endpoint I/O.
  79599. + */
  79600. + case USB_REQ_SET_INTERFACE:
  79601. +
  79602. + if (ctrl->bRequestType != USB_RECIP_INTERFACE)
  79603. + goto unknown;
  79604. + spin_lock (&dev->lock);
  79605. + if (dev->config) {
  79606. + u8 config = dev->config;
  79607. +
  79608. + /* resets interface configuration, forgets about
  79609. + * previous transaction state (queued bufs, etc)
  79610. + * and re-inits endpoint state (toggle etc)
  79611. + * no response queued, just zero status == success.
  79612. + * if we had more than one interface we couldn't
  79613. + * use this "reset the config" shortcut.
  79614. + */
  79615. + zero_reset_config (dev);
  79616. + zero_set_config (dev, config, GFP_ATOMIC);
  79617. + value = 0;
  79618. + }
  79619. + spin_unlock (&dev->lock);
  79620. + break;
  79621. + case USB_REQ_GET_INTERFACE:
  79622. + if ((ctrl->bRequestType == 0x21) && (ctrl->wIndex == 0x02)) {
  79623. + value = ctrl->wLength;
  79624. + break;
  79625. + }
  79626. + else {
  79627. + if (ctrl->bRequestType != (USB_DIR_IN|USB_RECIP_INTERFACE))
  79628. + goto unknown;
  79629. + if (!dev->config)
  79630. + break;
  79631. + if (ctrl->wIndex != 0) {
  79632. + value = -EDOM;
  79633. + break;
  79634. + }
  79635. + *(u8 *)req->buf = 0;
  79636. + value = min (ctrl->wLength, (u16) 1);
  79637. + }
  79638. + break;
  79639. +
  79640. + /*
  79641. + * These are the same vendor-specific requests supported by
  79642. + * Intel's USB 2.0 compliance test devices. We exceed that
  79643. + * device spec by allowing multiple-packet requests.
  79644. + */
  79645. + case 0x5b: /* control WRITE test -- fill the buffer */
  79646. + if (ctrl->bRequestType != (USB_DIR_OUT|USB_TYPE_VENDOR))
  79647. + goto unknown;
  79648. + if (ctrl->wValue || ctrl->wIndex)
  79649. + break;
  79650. + /* just read that many bytes into the buffer */
  79651. + if (ctrl->wLength > USB_BUFSIZ)
  79652. + break;
  79653. + value = ctrl->wLength;
  79654. + break;
  79655. + case 0x5c: /* control READ test -- return the buffer */
  79656. + if (ctrl->bRequestType != (USB_DIR_IN|USB_TYPE_VENDOR))
  79657. + goto unknown;
  79658. + if (ctrl->wValue || ctrl->wIndex)
  79659. + break;
  79660. + /* expect those bytes are still in the buffer; send back */
  79661. + if (ctrl->wLength > USB_BUFSIZ
  79662. + || ctrl->wLength != req->length)
  79663. + break;
  79664. + value = ctrl->wLength;
  79665. + break;
  79666. +
  79667. + case 0x01: // SET_CUR
  79668. + case 0x02:
  79669. + case 0x03:
  79670. + case 0x04:
  79671. + case 0x05:
  79672. + value = ctrl->wLength;
  79673. + break;
  79674. + case 0x81:
  79675. + switch (ctrl->wValue) {
  79676. + case 0x0201:
  79677. + case 0x0202:
  79678. + ((u8*)req->buf)[0] = 0x00;
  79679. + ((u8*)req->buf)[1] = 0xe3;
  79680. + break;
  79681. + case 0x0300:
  79682. + case 0x0500:
  79683. + ((u8*)req->buf)[0] = 0x00;
  79684. + break;
  79685. + }
  79686. + //((u8*)req->buf)[0] = 0x81;
  79687. + //((u8*)req->buf)[1] = 0x81;
  79688. + value = ctrl->wLength;
  79689. + break;
  79690. + case 0x82:
  79691. + switch (ctrl->wValue) {
  79692. + case 0x0201:
  79693. + case 0x0202:
  79694. + ((u8*)req->buf)[0] = 0x00;
  79695. + ((u8*)req->buf)[1] = 0xc3;
  79696. + break;
  79697. + case 0x0300:
  79698. + case 0x0500:
  79699. + ((u8*)req->buf)[0] = 0x00;
  79700. + break;
  79701. + }
  79702. + //((u8*)req->buf)[0] = 0x82;
  79703. + //((u8*)req->buf)[1] = 0x82;
  79704. + value = ctrl->wLength;
  79705. + break;
  79706. + case 0x83:
  79707. + switch (ctrl->wValue) {
  79708. + case 0x0201:
  79709. + case 0x0202:
  79710. + ((u8*)req->buf)[0] = 0x00;
  79711. + ((u8*)req->buf)[1] = 0x00;
  79712. + break;
  79713. + case 0x0300:
  79714. + ((u8*)req->buf)[0] = 0x60;
  79715. + break;
  79716. + case 0x0500:
  79717. + ((u8*)req->buf)[0] = 0x18;
  79718. + break;
  79719. + }
  79720. + //((u8*)req->buf)[0] = 0x83;
  79721. + //((u8*)req->buf)[1] = 0x83;
  79722. + value = ctrl->wLength;
  79723. + break;
  79724. + case 0x84:
  79725. + switch (ctrl->wValue) {
  79726. + case 0x0201:
  79727. + case 0x0202:
  79728. + ((u8*)req->buf)[0] = 0x00;
  79729. + ((u8*)req->buf)[1] = 0x01;
  79730. + break;
  79731. + case 0x0300:
  79732. + case 0x0500:
  79733. + ((u8*)req->buf)[0] = 0x08;
  79734. + break;
  79735. + }
  79736. + //((u8*)req->buf)[0] = 0x84;
  79737. + //((u8*)req->buf)[1] = 0x84;
  79738. + value = ctrl->wLength;
  79739. + break;
  79740. + case 0x85:
  79741. + ((u8*)req->buf)[0] = 0x85;
  79742. + ((u8*)req->buf)[1] = 0x85;
  79743. + value = ctrl->wLength;
  79744. + break;
  79745. +
  79746. +
  79747. + default:
  79748. +unknown:
  79749. + printk("unknown control req%02x.%02x v%04x i%04x l%d\n",
  79750. + ctrl->bRequestType, ctrl->bRequest,
  79751. + ctrl->wValue, ctrl->wIndex, ctrl->wLength);
  79752. + }
  79753. +
  79754. + /* respond with data transfer before status phase? */
  79755. + if (value >= 0) {
  79756. + req->length = value;
  79757. + req->zero = value < ctrl->wLength
  79758. + && (value % gadget->ep0->maxpacket) == 0;
  79759. + value = usb_ep_queue (gadget->ep0, req, GFP_ATOMIC);
  79760. + if (value < 0) {
  79761. + DBG (dev, "ep_queue < 0 --> %d\n", value);
  79762. + req->status = 0;
  79763. + zero_setup_complete (gadget->ep0, req);
  79764. + }
  79765. + }
  79766. +
  79767. + /* device either stalls (value < 0) or reports success */
  79768. + return value;
  79769. +}
  79770. +
  79771. +static void
  79772. +zero_disconnect (struct usb_gadget *gadget)
  79773. +{
  79774. + struct zero_dev *dev = get_gadget_data (gadget);
  79775. + unsigned long flags;
  79776. +
  79777. + spin_lock_irqsave (&dev->lock, flags);
  79778. + zero_reset_config (dev);
  79779. +
  79780. + /* a more significant application might have some non-usb
  79781. + * activities to quiesce here, saving resources like power
  79782. + * or pushing the notification up a network stack.
  79783. + */
  79784. + spin_unlock_irqrestore (&dev->lock, flags);
  79785. +
  79786. + /* next we may get setup() calls to enumerate new connections;
  79787. + * or an unbind() during shutdown (including removing module).
  79788. + */
  79789. +}
  79790. +
  79791. +static void
  79792. +zero_autoresume (unsigned long _dev)
  79793. +{
  79794. + struct zero_dev *dev = (struct zero_dev *) _dev;
  79795. + int status;
  79796. +
  79797. + /* normally the host would be woken up for something
  79798. + * more significant than just a timer firing...
  79799. + */
  79800. + if (dev->gadget->speed != USB_SPEED_UNKNOWN) {
  79801. + status = usb_gadget_wakeup (dev->gadget);
  79802. + DBG (dev, "wakeup --> %d\n", status);
  79803. + }
  79804. +}
  79805. +
  79806. +/*-------------------------------------------------------------------------*/
  79807. +
  79808. +static void
  79809. +zero_unbind (struct usb_gadget *gadget)
  79810. +{
  79811. + struct zero_dev *dev = get_gadget_data (gadget);
  79812. +
  79813. + DBG (dev, "unbind\n");
  79814. +
  79815. + /* we've already been disconnected ... no i/o is active */
  79816. + if (dev->req)
  79817. + free_ep_req (gadget->ep0, dev->req);
  79818. + del_timer_sync (&dev->resume);
  79819. + kfree (dev);
  79820. + set_gadget_data (gadget, NULL);
  79821. +}
  79822. +
  79823. +static int
  79824. +zero_bind (struct usb_gadget *gadget)
  79825. +{
  79826. + struct zero_dev *dev;
  79827. + //struct usb_ep *ep;
  79828. +
  79829. + printk("binding\n");
  79830. + /*
  79831. + * DRIVER POLICY CHOICE: you may want to do this differently.
  79832. + * One thing to avoid is reusing a bcdDevice revision code
  79833. + * with different host-visible configurations or behavior
  79834. + * restrictions -- using ep1in/ep2out vs ep1out/ep3in, etc
  79835. + */
  79836. + //device_desc.bcdDevice = __constant_cpu_to_le16 (0x0201);
  79837. +
  79838. +
  79839. + /* ok, we made sense of the hardware ... */
  79840. + dev = kmalloc (sizeof *dev, SLAB_KERNEL);
  79841. + if (!dev)
  79842. + return -ENOMEM;
  79843. + memset (dev, 0, sizeof *dev);
  79844. + spin_lock_init (&dev->lock);
  79845. + dev->gadget = gadget;
  79846. + set_gadget_data (gadget, dev);
  79847. +
  79848. + /* preallocate control response and buffer */
  79849. + dev->req = usb_ep_alloc_request (gadget->ep0, GFP_KERNEL);
  79850. + if (!dev->req)
  79851. + goto enomem;
  79852. + dev->req->buf = usb_ep_alloc_buffer (gadget->ep0, USB_BUFSIZ,
  79853. + &dev->req->dma, GFP_KERNEL);
  79854. + if (!dev->req->buf)
  79855. + goto enomem;
  79856. +
  79857. + dev->req->complete = zero_setup_complete;
  79858. +
  79859. + device_desc.bMaxPacketSize0 = gadget->ep0->maxpacket;
  79860. +
  79861. +#ifdef CONFIG_USB_GADGET_DUALSPEED
  79862. + /* assume ep0 uses the same value for both speeds ... */
  79863. + dev_qualifier.bMaxPacketSize0 = device_desc.bMaxPacketSize0;
  79864. +
  79865. + /* and that all endpoints are dual-speed */
  79866. + //hs_source_desc.bEndpointAddress = fs_source_desc.bEndpointAddress;
  79867. + //hs_sink_desc.bEndpointAddress = fs_sink_desc.bEndpointAddress;
  79868. +#endif
  79869. +
  79870. + usb_gadget_set_selfpowered (gadget);
  79871. +
  79872. + init_timer (&dev->resume);
  79873. + dev->resume.function = zero_autoresume;
  79874. + dev->resume.data = (unsigned long) dev;
  79875. +
  79876. + gadget->ep0->driver_data = dev;
  79877. +
  79878. + INFO (dev, "%s, version: " DRIVER_VERSION "\n", longname);
  79879. + INFO (dev, "using %s, OUT %s IN %s\n", gadget->name,
  79880. + EP_OUT_NAME, EP_IN_NAME);
  79881. +
  79882. + snprintf (manufacturer, sizeof manufacturer,
  79883. + UTS_SYSNAME " " UTS_RELEASE " with %s",
  79884. + gadget->name);
  79885. +
  79886. + return 0;
  79887. +
  79888. +enomem:
  79889. + zero_unbind (gadget);
  79890. + return -ENOMEM;
  79891. +}
  79892. +
  79893. +/*-------------------------------------------------------------------------*/
  79894. +
  79895. +static void
  79896. +zero_suspend (struct usb_gadget *gadget)
  79897. +{
  79898. + struct zero_dev *dev = get_gadget_data (gadget);
  79899. +
  79900. + if (gadget->speed == USB_SPEED_UNKNOWN)
  79901. + return;
  79902. +
  79903. + if (autoresume) {
  79904. + mod_timer (&dev->resume, jiffies + (HZ * autoresume));
  79905. + DBG (dev, "suspend, wakeup in %d seconds\n", autoresume);
  79906. + } else
  79907. + DBG (dev, "suspend\n");
  79908. +}
  79909. +
  79910. +static void
  79911. +zero_resume (struct usb_gadget *gadget)
  79912. +{
  79913. + struct zero_dev *dev = get_gadget_data (gadget);
  79914. +
  79915. + DBG (dev, "resume\n");
  79916. + del_timer (&dev->resume);
  79917. +}
  79918. +
  79919. +
  79920. +/*-------------------------------------------------------------------------*/
  79921. +
  79922. +static struct usb_gadget_driver zero_driver = {
  79923. +#ifdef CONFIG_USB_GADGET_DUALSPEED
  79924. + .speed = USB_SPEED_HIGH,
  79925. +#else
  79926. + .speed = USB_SPEED_FULL,
  79927. +#endif
  79928. + .function = (char *) longname,
  79929. + .bind = zero_bind,
  79930. + .unbind = zero_unbind,
  79931. +
  79932. + .setup = zero_setup,
  79933. + .disconnect = zero_disconnect,
  79934. +
  79935. + .suspend = zero_suspend,
  79936. + .resume = zero_resume,
  79937. +
  79938. + .driver = {
  79939. + .name = (char *) shortname,
  79940. + // .shutdown = ...
  79941. + // .suspend = ...
  79942. + // .resume = ...
  79943. + },
  79944. +};
  79945. +
  79946. +MODULE_AUTHOR ("David Brownell");
  79947. +MODULE_LICENSE ("Dual BSD/GPL");
  79948. +
  79949. +static struct proc_dir_entry *pdir, *pfile;
  79950. +
  79951. +static int isoc_read_data (char *page, char **start,
  79952. + off_t off, int count,
  79953. + int *eof, void *data)
  79954. +{
  79955. + int i;
  79956. + static int c = 0;
  79957. + static int done = 0;
  79958. + static int s = 0;
  79959. +
  79960. +/*
  79961. + printk ("\ncount: %d\n", count);
  79962. + printk ("rbuf_start: %d\n", rbuf_start);
  79963. + printk ("rbuf_len: %d\n", rbuf_len);
  79964. + printk ("off: %d\n", off);
  79965. + printk ("start: %p\n\n", *start);
  79966. +*/
  79967. + if (done) {
  79968. + c = 0;
  79969. + done = 0;
  79970. + *eof = 1;
  79971. + return 0;
  79972. + }
  79973. +
  79974. + if (c == 0) {
  79975. + if (rbuf_len == RBUF_LEN)
  79976. + s = rbuf_start;
  79977. + else s = 0;
  79978. + }
  79979. +
  79980. + for (i=0; i<count && c<rbuf_len; i++, c++) {
  79981. + page[i] = rbuf[(c+s) % RBUF_LEN];
  79982. + }
  79983. + *start = page;
  79984. +
  79985. + if (c >= rbuf_len) {
  79986. + *eof = 1;
  79987. + done = 1;
  79988. + }
  79989. +
  79990. +
  79991. + return i;
  79992. +}
  79993. +
  79994. +static int __init init (void)
  79995. +{
  79996. +
  79997. + int retval = 0;
  79998. +
  79999. + pdir = proc_mkdir("isoc_test", NULL);
  80000. + if(pdir == NULL) {
  80001. + retval = -ENOMEM;
  80002. + printk("Error creating dir\n");
  80003. + goto done;
  80004. + }
  80005. + pdir->owner = THIS_MODULE;
  80006. +
  80007. + pfile = create_proc_read_entry("isoc_data",
  80008. + 0444, pdir,
  80009. + isoc_read_data,
  80010. + NULL);
  80011. + if (pfile == NULL) {
  80012. + retval = -ENOMEM;
  80013. + printk("Error creating file\n");
  80014. + goto no_file;
  80015. + }
  80016. + pfile->owner = THIS_MODULE;
  80017. +
  80018. + return usb_gadget_register_driver (&zero_driver);
  80019. +
  80020. + no_file:
  80021. + remove_proc_entry("isoc_data", NULL);
  80022. + done:
  80023. + return retval;
  80024. +}
  80025. +module_init (init);
  80026. +
  80027. +static void __exit cleanup (void)
  80028. +{
  80029. +
  80030. + usb_gadget_unregister_driver (&zero_driver);
  80031. +
  80032. + remove_proc_entry("isoc_data", pdir);
  80033. + remove_proc_entry("isoc_test", NULL);
  80034. +}
  80035. +module_exit (cleanup);
  80036. diff -Nur linux-3.18.14/drivers/usb/host/dwc_otg/dwc_cfi_common.h linux-rpi/drivers/usb/host/dwc_otg/dwc_cfi_common.h
  80037. --- linux-3.18.14/drivers/usb/host/dwc_otg/dwc_cfi_common.h 1969-12-31 18:00:00.000000000 -0600
  80038. +++ linux-rpi/drivers/usb/host/dwc_otg/dwc_cfi_common.h 2015-05-31 14:46:12.901660961 -0500
  80039. @@ -0,0 +1,142 @@
  80040. +/* ==========================================================================
  80041. + * Synopsys HS OTG Linux Software Driver and documentation (hereinafter,
  80042. + * "Software") is an Unsupported proprietary work of Synopsys, Inc. unless
  80043. + * otherwise expressly agreed to in writing between Synopsys and you.
  80044. + *
  80045. + * The Software IS NOT an item of Licensed Software or Licensed Product under
  80046. + * any End User Software License Agreement or Agreement for Licensed Product
  80047. + * with Synopsys or any supplement thereto. You are permitted to use and
  80048. + * redistribute this Software in source and binary forms, with or without
  80049. + * modification, provided that redistributions of source code must retain this
  80050. + * notice. You may not view, use, disclose, copy or distribute this file or
  80051. + * any information contained herein except pursuant to this license grant from
  80052. + * Synopsys. If you do not agree with this notice, including the disclaimer
  80053. + * below, then you are not authorized to use the Software.
  80054. + *
  80055. + * THIS SOFTWARE IS BEING DISTRIBUTED BY SYNOPSYS SOLELY ON AN "AS IS" BASIS
  80056. + * AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
  80057. + * IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
  80058. + * ARE HEREBY DISCLAIMED. IN NO EVENT SHALL SYNOPSYS BE LIABLE FOR ANY DIRECT,
  80059. + * INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES
  80060. + * (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR
  80061. + * SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER
  80062. + * CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT
  80063. + * LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY
  80064. + * OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH
  80065. + * DAMAGE.
  80066. + * ========================================================================== */
  80067. +
  80068. +#if !defined(__DWC_CFI_COMMON_H__)
  80069. +#define __DWC_CFI_COMMON_H__
  80070. +
  80071. +//#include <linux/types.h>
  80072. +
  80073. +/**
  80074. + * @file
  80075. + *
  80076. + * This file contains the CFI specific common constants, interfaces
  80077. + * (functions and macros) and structures for Linux. No PCD specific
  80078. + * data structure or definition is to be included in this file.
  80079. + *
  80080. + */
  80081. +
  80082. +/** This is a request for all Core Features */
  80083. +#define VEN_CORE_GET_FEATURES 0xB1
  80084. +
  80085. +/** This is a request to get the value of a specific Core Feature */
  80086. +#define VEN_CORE_GET_FEATURE 0xB2
  80087. +
  80088. +/** This command allows the host to set the value of a specific Core Feature */
  80089. +#define VEN_CORE_SET_FEATURE 0xB3
  80090. +
  80091. +/** This command allows the host to set the default values of
  80092. + * either all or any specific Core Feature
  80093. + */
  80094. +#define VEN_CORE_RESET_FEATURES 0xB4
  80095. +
  80096. +/** This command forces the PCD to write the deferred values of a Core Features */
  80097. +#define VEN_CORE_ACTIVATE_FEATURES 0xB5
  80098. +
  80099. +/** This request reads a DWORD value from a register at the specified offset */
  80100. +#define VEN_CORE_READ_REGISTER 0xB6
  80101. +
  80102. +/** This request writes a DWORD value into a register at the specified offset */
  80103. +#define VEN_CORE_WRITE_REGISTER 0xB7
  80104. +
  80105. +/** This structure is the header of the Core Features dataset returned to
  80106. + * the Host
  80107. + */
  80108. +struct cfi_all_features_header {
  80109. +/** The features header structure length is */
  80110. +#define CFI_ALL_FEATURES_HDR_LEN 8
  80111. + /**
  80112. + * The total length of the features dataset returned to the Host
  80113. + */
  80114. + uint16_t wTotalLen;
  80115. +
  80116. + /**
  80117. + * CFI version number inBinary-Coded Decimal (i.e., 1.00 is 100H).
  80118. + * This field identifies the version of the CFI Specification with which
  80119. + * the device is compliant.
  80120. + */
  80121. + uint16_t wVersion;
  80122. +
  80123. + /** The ID of the Core */
  80124. + uint16_t wCoreID;
  80125. +#define CFI_CORE_ID_UDC 1
  80126. +#define CFI_CORE_ID_OTG 2
  80127. +#define CFI_CORE_ID_WUDEV 3
  80128. +
  80129. + /** Number of features returned by VEN_CORE_GET_FEATURES request */
  80130. + uint16_t wNumFeatures;
  80131. +} UPACKED;
  80132. +
  80133. +typedef struct cfi_all_features_header cfi_all_features_header_t;
  80134. +
  80135. +/** This structure is a header of the Core Feature descriptor dataset returned to
  80136. + * the Host after the VEN_CORE_GET_FEATURES request
  80137. + */
  80138. +struct cfi_feature_desc_header {
  80139. +#define CFI_FEATURE_DESC_HDR_LEN 8
  80140. +
  80141. + /** The feature ID */
  80142. + uint16_t wFeatureID;
  80143. +
  80144. + /** Length of this feature descriptor in bytes - including the
  80145. + * length of the feature name string
  80146. + */
  80147. + uint16_t wLength;
  80148. +
  80149. + /** The data length of this feature in bytes */
  80150. + uint16_t wDataLength;
  80151. +
  80152. + /**
  80153. + * Attributes of this features
  80154. + * D0: Access rights
  80155. + * 0 - Read/Write
  80156. + * 1 - Read only
  80157. + */
  80158. + uint8_t bmAttributes;
  80159. +#define CFI_FEATURE_ATTR_RO 1
  80160. +#define CFI_FEATURE_ATTR_RW 0
  80161. +
  80162. + /** Length of the feature name in bytes */
  80163. + uint8_t bNameLen;
  80164. +
  80165. + /** The feature name buffer */
  80166. + //uint8_t *name;
  80167. +} UPACKED;
  80168. +
  80169. +typedef struct cfi_feature_desc_header cfi_feature_desc_header_t;
  80170. +
  80171. +/**
  80172. + * This structure describes a NULL terminated string referenced by its id field.
  80173. + * It is very similar to usb_string structure but has the id field type set to 16-bit.
  80174. + */
  80175. +struct cfi_string {
  80176. + uint16_t id;
  80177. + const uint8_t *s;
  80178. +};
  80179. +typedef struct cfi_string cfi_string_t;
  80180. +
  80181. +#endif
  80182. diff -Nur linux-3.18.14/drivers/usb/host/dwc_otg/dwc_otg_adp.c linux-rpi/drivers/usb/host/dwc_otg/dwc_otg_adp.c
  80183. --- linux-3.18.14/drivers/usb/host/dwc_otg/dwc_otg_adp.c 1969-12-31 18:00:00.000000000 -0600
  80184. +++ linux-rpi/drivers/usb/host/dwc_otg/dwc_otg_adp.c 2015-05-31 14:46:12.901660961 -0500
  80185. @@ -0,0 +1,854 @@
  80186. +/* ==========================================================================
  80187. + * $File: //dwh/usb_iip/dev/software/otg/linux/drivers/dwc_otg_adp.c $
  80188. + * $Revision: #12 $
  80189. + * $Date: 2011/10/26 $
  80190. + * $Change: 1873028 $
  80191. + *
  80192. + * Synopsys HS OTG Linux Software Driver and documentation (hereinafter,
  80193. + * "Software") is an Unsupported proprietary work of Synopsys, Inc. unless
  80194. + * otherwise expressly agreed to in writing between Synopsys and you.
  80195. + *
  80196. + * The Software IS NOT an item of Licensed Software or Licensed Product under
  80197. + * any End User Software License Agreement or Agreement for Licensed Product
  80198. + * with Synopsys or any supplement thereto. You are permitted to use and
  80199. + * redistribute this Software in source and binary forms, with or without
  80200. + * modification, provided that redistributions of source code must retain this
  80201. + * notice. You may not view, use, disclose, copy or distribute this file or
  80202. + * any information contained herein except pursuant to this license grant from
  80203. + * Synopsys. If you do not agree with this notice, including the disclaimer
  80204. + * below, then you are not authorized to use the Software.
  80205. + *
  80206. + * THIS SOFTWARE IS BEING DISTRIBUTED BY SYNOPSYS SOLELY ON AN "AS IS" BASIS
  80207. + * AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
  80208. + * IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
  80209. + * ARE HEREBY DISCLAIMED. IN NO EVENT SHALL SYNOPSYS BE LIABLE FOR ANY DIRECT,
  80210. + * INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES
  80211. + * (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR
  80212. + * SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER
  80213. + * CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT
  80214. + * LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY
  80215. + * OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH
  80216. + * DAMAGE.
  80217. + * ========================================================================== */
  80218. +
  80219. +#include "dwc_os.h"
  80220. +#include "dwc_otg_regs.h"
  80221. +#include "dwc_otg_cil.h"
  80222. +#include "dwc_otg_adp.h"
  80223. +
  80224. +/** @file
  80225. + *
  80226. + * This file contains the most of the Attach Detect Protocol implementation for
  80227. + * the driver to support OTG Rev2.0.
  80228. + *
  80229. + */
  80230. +
  80231. +void dwc_otg_adp_write_reg(dwc_otg_core_if_t * core_if, uint32_t value)
  80232. +{
  80233. + adpctl_data_t adpctl;
  80234. +
  80235. + adpctl.d32 = value;
  80236. + adpctl.b.ar = 0x2;
  80237. +
  80238. + DWC_WRITE_REG32(&core_if->core_global_regs->adpctl, adpctl.d32);
  80239. +
  80240. + while (adpctl.b.ar) {
  80241. + adpctl.d32 = DWC_READ_REG32(&core_if->core_global_regs->adpctl);
  80242. + }
  80243. +
  80244. +}
  80245. +
  80246. +/**
  80247. + * Function is called to read ADP registers
  80248. + */
  80249. +uint32_t dwc_otg_adp_read_reg(dwc_otg_core_if_t * core_if)
  80250. +{
  80251. + adpctl_data_t adpctl;
  80252. +
  80253. + adpctl.d32 = 0;
  80254. + adpctl.b.ar = 0x1;
  80255. +
  80256. + DWC_WRITE_REG32(&core_if->core_global_regs->adpctl, adpctl.d32);
  80257. +
  80258. + while (adpctl.b.ar) {
  80259. + adpctl.d32 = DWC_READ_REG32(&core_if->core_global_regs->adpctl);
  80260. + }
  80261. +
  80262. + return adpctl.d32;
  80263. +}
  80264. +
  80265. +/**
  80266. + * Function is called to read ADPCTL register and filter Write-clear bits
  80267. + */
  80268. +uint32_t dwc_otg_adp_read_reg_filter(dwc_otg_core_if_t * core_if)
  80269. +{
  80270. + adpctl_data_t adpctl;
  80271. +
  80272. + adpctl.d32 = dwc_otg_adp_read_reg(core_if);
  80273. + adpctl.b.adp_tmout_int = 0;
  80274. + adpctl.b.adp_prb_int = 0;
  80275. + adpctl.b.adp_tmout_int = 0;
  80276. +
  80277. + return adpctl.d32;
  80278. +}
  80279. +
  80280. +/**
  80281. + * Function is called to write ADP registers
  80282. + */
  80283. +void dwc_otg_adp_modify_reg(dwc_otg_core_if_t * core_if, uint32_t clr,
  80284. + uint32_t set)
  80285. +{
  80286. + dwc_otg_adp_write_reg(core_if,
  80287. + (dwc_otg_adp_read_reg(core_if) & (~clr)) | set);
  80288. +}
  80289. +
  80290. +static void adp_sense_timeout(void *ptr)
  80291. +{
  80292. + dwc_otg_core_if_t *core_if = (dwc_otg_core_if_t *) ptr;
  80293. + core_if->adp.sense_timer_started = 0;
  80294. + DWC_PRINTF("ADP SENSE TIMEOUT\n");
  80295. + if (core_if->adp_enable) {
  80296. + dwc_otg_adp_sense_stop(core_if);
  80297. + dwc_otg_adp_probe_start(core_if);
  80298. + }
  80299. +}
  80300. +
  80301. +/**
  80302. + * This function is called when the ADP vbus timer expires. Timeout is 1.1s.
  80303. + */
  80304. +static void adp_vbuson_timeout(void *ptr)
  80305. +{
  80306. + gpwrdn_data_t gpwrdn;
  80307. + dwc_otg_core_if_t *core_if = (dwc_otg_core_if_t *) ptr;
  80308. + hprt0_data_t hprt0 = {.d32 = 0 };
  80309. + pcgcctl_data_t pcgcctl = {.d32 = 0 };
  80310. + DWC_PRINTF("%s: 1.1 seconds expire after turning on VBUS\n",__FUNCTION__);
  80311. + if (core_if) {
  80312. + core_if->adp.vbuson_timer_started = 0;
  80313. + /* Turn off vbus */
  80314. + hprt0.b.prtpwr = 1;
  80315. + DWC_MODIFY_REG32(core_if->host_if->hprt0, hprt0.d32, 0);
  80316. + gpwrdn.d32 = 0;
  80317. +
  80318. + /* Power off the core */
  80319. + if (core_if->power_down == 2) {
  80320. + /* Enable Wakeup Logic */
  80321. +// gpwrdn.b.wkupactiv = 1;
  80322. + gpwrdn.b.pmuactv = 0;
  80323. + gpwrdn.b.pwrdnrstn = 1;
  80324. + gpwrdn.b.pwrdnclmp = 1;
  80325. + DWC_MODIFY_REG32(&core_if->core_global_regs->gpwrdn, 0,
  80326. + gpwrdn.d32);
  80327. +
  80328. + /* Suspend the Phy Clock */
  80329. + pcgcctl.b.stoppclk = 1;
  80330. + DWC_MODIFY_REG32(core_if->pcgcctl, 0, pcgcctl.d32);
  80331. +
  80332. + /* Switch on VDD */
  80333. +// gpwrdn.b.wkupactiv = 1;
  80334. + gpwrdn.b.pmuactv = 1;
  80335. + gpwrdn.b.pwrdnrstn = 1;
  80336. + gpwrdn.b.pwrdnclmp = 1;
  80337. + DWC_MODIFY_REG32(&core_if->core_global_regs->gpwrdn, 0,
  80338. + gpwrdn.d32);
  80339. + } else {
  80340. + /* Enable Power Down Logic */
  80341. + gpwrdn.b.pmuintsel = 1;
  80342. + gpwrdn.b.pmuactv = 1;
  80343. + DWC_MODIFY_REG32(&core_if->core_global_regs->gpwrdn, 0, gpwrdn.d32);
  80344. + }
  80345. +
  80346. + /* Power off the core */
  80347. + if (core_if->power_down == 2) {
  80348. + gpwrdn.d32 = 0;
  80349. + gpwrdn.b.pwrdnswtch = 1;
  80350. + DWC_MODIFY_REG32(&core_if->core_global_regs->gpwrdn,
  80351. + gpwrdn.d32, 0);
  80352. + }
  80353. +
  80354. + /* Unmask SRP detected interrupt from Power Down Logic */
  80355. + gpwrdn.d32 = 0;
  80356. + gpwrdn.b.srp_det_msk = 1;
  80357. + DWC_MODIFY_REG32(&core_if->core_global_regs->gpwrdn, 0, gpwrdn.d32);
  80358. +
  80359. + dwc_otg_adp_probe_start(core_if);
  80360. + dwc_otg_dump_global_registers(core_if);
  80361. + dwc_otg_dump_host_registers(core_if);
  80362. + }
  80363. +
  80364. +}
  80365. +
  80366. +/**
  80367. + * Start the ADP Initial Probe timer to detect if Port Connected interrupt is
  80368. + * not asserted within 1.1 seconds.
  80369. + *
  80370. + * @param core_if the pointer to core_if strucure.
  80371. + */
  80372. +void dwc_otg_adp_vbuson_timer_start(dwc_otg_core_if_t * core_if)
  80373. +{
  80374. + core_if->adp.vbuson_timer_started = 1;
  80375. + if (core_if->adp.vbuson_timer)
  80376. + {
  80377. + DWC_PRINTF("SCHEDULING VBUSON TIMER\n");
  80378. + /* 1.1 secs + 60ms necessary for cil_hcd_start*/
  80379. + DWC_TIMER_SCHEDULE(core_if->adp.vbuson_timer, 1160);
  80380. + } else {
  80381. + DWC_WARN("VBUSON_TIMER = %p\n",core_if->adp.vbuson_timer);
  80382. + }
  80383. +}
  80384. +
  80385. +#if 0
  80386. +/**
  80387. + * Masks all DWC OTG core interrupts
  80388. + *
  80389. + */
  80390. +static void mask_all_interrupts(dwc_otg_core_if_t * core_if)
  80391. +{
  80392. + int i;
  80393. + gahbcfg_data_t ahbcfg = {.d32 = 0 };
  80394. +
  80395. + /* Mask Host Interrupts */
  80396. +
  80397. + /* Clear and disable HCINTs */
  80398. + for (i = 0; i < core_if->core_params->host_channels; i++) {
  80399. + DWC_WRITE_REG32(&core_if->host_if->hc_regs[i]->hcintmsk, 0);
  80400. + DWC_WRITE_REG32(&core_if->host_if->hc_regs[i]->hcint, 0xFFFFFFFF);
  80401. +
  80402. + }
  80403. +
  80404. + /* Clear and disable HAINT */
  80405. + DWC_WRITE_REG32(&core_if->host_if->host_global_regs->haintmsk, 0x0000);
  80406. + DWC_WRITE_REG32(&core_if->host_if->host_global_regs->haint, 0xFFFFFFFF);
  80407. +
  80408. + /* Mask Device Interrupts */
  80409. + if (!core_if->multiproc_int_enable) {
  80410. + /* Clear and disable IN Endpoint interrupts */
  80411. + DWC_WRITE_REG32(&core_if->dev_if->dev_global_regs->diepmsk, 0);
  80412. + for (i = 0; i <= core_if->dev_if->num_in_eps; i++) {
  80413. + DWC_WRITE_REG32(&core_if->dev_if->in_ep_regs[i]->
  80414. + diepint, 0xFFFFFFFF);
  80415. + }
  80416. +
  80417. + /* Clear and disable OUT Endpoint interrupts */
  80418. + DWC_WRITE_REG32(&core_if->dev_if->dev_global_regs->doepmsk, 0);
  80419. + for (i = 0; i <= core_if->dev_if->num_out_eps; i++) {
  80420. + DWC_WRITE_REG32(&core_if->dev_if->out_ep_regs[i]->
  80421. + doepint, 0xFFFFFFFF);
  80422. + }
  80423. +
  80424. + /* Clear and disable DAINT */
  80425. + DWC_WRITE_REG32(&core_if->dev_if->dev_global_regs->daint,
  80426. + 0xFFFFFFFF);
  80427. + DWC_WRITE_REG32(&core_if->dev_if->dev_global_regs->daintmsk, 0);
  80428. + } else {
  80429. + for (i = 0; i < core_if->dev_if->num_in_eps; ++i) {
  80430. + DWC_WRITE_REG32(&core_if->dev_if->dev_global_regs->
  80431. + diepeachintmsk[i], 0);
  80432. + DWC_WRITE_REG32(&core_if->dev_if->in_ep_regs[i]->
  80433. + diepint, 0xFFFFFFFF);
  80434. + }
  80435. +
  80436. + for (i = 0; i < core_if->dev_if->num_out_eps; ++i) {
  80437. + DWC_WRITE_REG32(&core_if->dev_if->dev_global_regs->
  80438. + doepeachintmsk[i], 0);
  80439. + DWC_WRITE_REG32(&core_if->dev_if->out_ep_regs[i]->
  80440. + doepint, 0xFFFFFFFF);
  80441. + }
  80442. +
  80443. + DWC_WRITE_REG32(&core_if->dev_if->dev_global_regs->deachintmsk,
  80444. + 0);
  80445. + DWC_WRITE_REG32(&core_if->dev_if->dev_global_regs->deachint,
  80446. + 0xFFFFFFFF);
  80447. +
  80448. + }
  80449. +
  80450. + /* Disable interrupts */
  80451. + ahbcfg.b.glblintrmsk = 1;
  80452. + DWC_MODIFY_REG32(&core_if->core_global_regs->gahbcfg, ahbcfg.d32, 0);
  80453. +
  80454. + /* Disable all interrupts. */
  80455. + DWC_WRITE_REG32(&core_if->core_global_regs->gintmsk, 0);
  80456. +
  80457. + /* Clear any pending interrupts */
  80458. + DWC_WRITE_REG32(&core_if->core_global_regs->gintsts, 0xFFFFFFFF);
  80459. +
  80460. + /* Clear any pending OTG Interrupts */
  80461. + DWC_WRITE_REG32(&core_if->core_global_regs->gotgint, 0xFFFFFFFF);
  80462. +}
  80463. +
  80464. +/**
  80465. + * Unmask Port Connection Detected interrupt
  80466. + *
  80467. + */
  80468. +static void unmask_conn_det_intr(dwc_otg_core_if_t * core_if)
  80469. +{
  80470. + gintmsk_data_t gintmsk = {.d32 = 0,.b.portintr = 1 };
  80471. +
  80472. + DWC_WRITE_REG32(&core_if->core_global_regs->gintmsk, gintmsk.d32);
  80473. +}
  80474. +#endif
  80475. +
  80476. +/**
  80477. + * Starts the ADP Probing
  80478. + *
  80479. + * @param core_if the pointer to core_if structure.
  80480. + */
  80481. +uint32_t dwc_otg_adp_probe_start(dwc_otg_core_if_t * core_if)
  80482. +{
  80483. +
  80484. + adpctl_data_t adpctl = {.d32 = 0};
  80485. + gpwrdn_data_t gpwrdn;
  80486. +#if 0
  80487. + adpctl_data_t adpctl_int = {.d32 = 0, .b.adp_prb_int = 1,
  80488. + .b.adp_sns_int = 1, b.adp_tmout_int};
  80489. +#endif
  80490. + dwc_otg_disable_global_interrupts(core_if);
  80491. + DWC_PRINTF("ADP Probe Start\n");
  80492. + core_if->adp.probe_enabled = 1;
  80493. +
  80494. + adpctl.b.adpres = 1;
  80495. + dwc_otg_adp_write_reg(core_if, adpctl.d32);
  80496. +
  80497. + while (adpctl.b.adpres) {
  80498. + adpctl.d32 = dwc_otg_adp_read_reg(core_if);
  80499. + }
  80500. +
  80501. + adpctl.d32 = 0;
  80502. + gpwrdn.d32 = DWC_READ_REG32(&core_if->core_global_regs->gpwrdn);
  80503. +
  80504. + /* In Host mode unmask SRP detected interrupt */
  80505. + gpwrdn.d32 = 0;
  80506. + gpwrdn.b.sts_chngint_msk = 1;
  80507. + if (!gpwrdn.b.idsts) {
  80508. + gpwrdn.b.srp_det_msk = 1;
  80509. + }
  80510. + DWC_MODIFY_REG32(&core_if->core_global_regs->gpwrdn, 0, gpwrdn.d32);
  80511. +
  80512. + adpctl.b.adp_tmout_int_msk = 1;
  80513. + adpctl.b.adp_prb_int_msk = 1;
  80514. + adpctl.b.prb_dschg = 1;
  80515. + adpctl.b.prb_delta = 1;
  80516. + adpctl.b.prb_per = 1;
  80517. + adpctl.b.adpen = 1;
  80518. + adpctl.b.enaprb = 1;
  80519. +
  80520. + dwc_otg_adp_write_reg(core_if, adpctl.d32);
  80521. + DWC_PRINTF("ADP Probe Finish\n");
  80522. + return 0;
  80523. +}
  80524. +
  80525. +/**
  80526. + * Starts the ADP Sense timer to detect if ADP Sense interrupt is not asserted
  80527. + * within 3 seconds.
  80528. + *
  80529. + * @param core_if the pointer to core_if strucure.
  80530. + */
  80531. +void dwc_otg_adp_sense_timer_start(dwc_otg_core_if_t * core_if)
  80532. +{
  80533. + core_if->adp.sense_timer_started = 1;
  80534. + DWC_TIMER_SCHEDULE(core_if->adp.sense_timer, 3000 /* 3 secs */ );
  80535. +}
  80536. +
  80537. +/**
  80538. + * Starts the ADP Sense
  80539. + *
  80540. + * @param core_if the pointer to core_if strucure.
  80541. + */
  80542. +uint32_t dwc_otg_adp_sense_start(dwc_otg_core_if_t * core_if)
  80543. +{
  80544. + adpctl_data_t adpctl;
  80545. +
  80546. + DWC_PRINTF("ADP Sense Start\n");
  80547. +
  80548. + /* Unmask ADP sense interrupt and mask all other from the core */
  80549. + adpctl.d32 = dwc_otg_adp_read_reg_filter(core_if);
  80550. + adpctl.b.adp_sns_int_msk = 1;
  80551. + dwc_otg_adp_write_reg(core_if, adpctl.d32);
  80552. + dwc_otg_disable_global_interrupts(core_if); // vahrama
  80553. +
  80554. + /* Set ADP reset bit*/
  80555. + adpctl.d32 = dwc_otg_adp_read_reg_filter(core_if);
  80556. + adpctl.b.adpres = 1;
  80557. + dwc_otg_adp_write_reg(core_if, adpctl.d32);
  80558. +
  80559. + while (adpctl.b.adpres) {
  80560. + adpctl.d32 = dwc_otg_adp_read_reg(core_if);
  80561. + }
  80562. +
  80563. + adpctl.b.adpres = 0;
  80564. + adpctl.b.adpen = 1;
  80565. + adpctl.b.enasns = 1;
  80566. + dwc_otg_adp_write_reg(core_if, adpctl.d32);
  80567. +
  80568. + dwc_otg_adp_sense_timer_start(core_if);
  80569. +
  80570. + return 0;
  80571. +}
  80572. +
  80573. +/**
  80574. + * Stops the ADP Probing
  80575. + *
  80576. + * @param core_if the pointer to core_if strucure.
  80577. + */
  80578. +uint32_t dwc_otg_adp_probe_stop(dwc_otg_core_if_t * core_if)
  80579. +{
  80580. +
  80581. + adpctl_data_t adpctl;
  80582. + DWC_PRINTF("Stop ADP probe\n");
  80583. + core_if->adp.probe_enabled = 0;
  80584. + core_if->adp.probe_counter = 0;
  80585. + adpctl.d32 = dwc_otg_adp_read_reg(core_if);
  80586. +
  80587. + adpctl.b.adpen = 0;
  80588. + adpctl.b.adp_prb_int = 1;
  80589. + adpctl.b.adp_tmout_int = 1;
  80590. + adpctl.b.adp_sns_int = 1;
  80591. + dwc_otg_adp_write_reg(core_if, adpctl.d32);
  80592. +
  80593. + return 0;
  80594. +}
  80595. +
  80596. +/**
  80597. + * Stops the ADP Sensing
  80598. + *
  80599. + * @param core_if the pointer to core_if strucure.
  80600. + */
  80601. +uint32_t dwc_otg_adp_sense_stop(dwc_otg_core_if_t * core_if)
  80602. +{
  80603. + adpctl_data_t adpctl;
  80604. +
  80605. + core_if->adp.sense_enabled = 0;
  80606. +
  80607. + adpctl.d32 = dwc_otg_adp_read_reg_filter(core_if);
  80608. + adpctl.b.enasns = 0;
  80609. + adpctl.b.adp_sns_int = 1;
  80610. + dwc_otg_adp_write_reg(core_if, adpctl.d32);
  80611. +
  80612. + return 0;
  80613. +}
  80614. +
  80615. +/**
  80616. + * Called to turn on the VBUS after initial ADP probe in host mode.
  80617. + * If port power was already enabled in cil_hcd_start function then
  80618. + * only schedule a timer.
  80619. + *
  80620. + * @param core_if the pointer to core_if structure.
  80621. + */
  80622. +void dwc_otg_adp_turnon_vbus(dwc_otg_core_if_t * core_if)
  80623. +{
  80624. + hprt0_data_t hprt0 = {.d32 = 0 };
  80625. + hprt0.d32 = dwc_otg_read_hprt0(core_if);
  80626. + DWC_PRINTF("Turn on VBUS for 1.1s, port power is %d\n", hprt0.b.prtpwr);
  80627. +
  80628. + if (hprt0.b.prtpwr == 0) {
  80629. + hprt0.b.prtpwr = 1;
  80630. + //DWC_WRITE_REG32(core_if->host_if->hprt0, hprt0.d32);
  80631. + }
  80632. +
  80633. + dwc_otg_adp_vbuson_timer_start(core_if);
  80634. +}
  80635. +
  80636. +/**
  80637. + * Called right after driver is loaded
  80638. + * to perform initial actions for ADP
  80639. + *
  80640. + * @param core_if the pointer to core_if structure.
  80641. + * @param is_host - flag for current mode of operation either from GINTSTS or GPWRDN
  80642. + */
  80643. +void dwc_otg_adp_start(dwc_otg_core_if_t * core_if, uint8_t is_host)
  80644. +{
  80645. + gpwrdn_data_t gpwrdn;
  80646. +
  80647. + DWC_PRINTF("ADP Initial Start\n");
  80648. + core_if->adp.adp_started = 1;
  80649. +
  80650. + DWC_WRITE_REG32(&core_if->core_global_regs->gintsts, 0xFFFFFFFF);
  80651. + dwc_otg_disable_global_interrupts(core_if);
  80652. + if (is_host) {
  80653. + DWC_PRINTF("HOST MODE\n");
  80654. + /* Enable Power Down Logic Interrupt*/
  80655. + gpwrdn.d32 = 0;
  80656. + gpwrdn.b.pmuintsel = 1;
  80657. + gpwrdn.b.pmuactv = 1;
  80658. + DWC_MODIFY_REG32(&core_if->core_global_regs->gpwrdn, 0, gpwrdn.d32);
  80659. + /* Initialize first ADP probe to obtain Ramp Time value */
  80660. + core_if->adp.initial_probe = 1;
  80661. + dwc_otg_adp_probe_start(core_if);
  80662. + } else {
  80663. + gotgctl_data_t gotgctl;
  80664. + gotgctl.d32 = DWC_READ_REG32(&core_if->core_global_regs->gotgctl);
  80665. + DWC_PRINTF("DEVICE MODE\n");
  80666. + if (gotgctl.b.bsesvld == 0) {
  80667. + /* Enable Power Down Logic Interrupt*/
  80668. + gpwrdn.d32 = 0;
  80669. + DWC_PRINTF("VBUS is not valid - start ADP probe\n");
  80670. + gpwrdn.b.pmuintsel = 1;
  80671. + gpwrdn.b.pmuactv = 1;
  80672. + DWC_MODIFY_REG32(&core_if->core_global_regs->gpwrdn, 0, gpwrdn.d32);
  80673. + core_if->adp.initial_probe = 1;
  80674. + dwc_otg_adp_probe_start(core_if);
  80675. + } else {
  80676. + DWC_PRINTF("VBUS is valid - initialize core as a Device\n");
  80677. + core_if->op_state = B_PERIPHERAL;
  80678. + dwc_otg_core_init(core_if);
  80679. + dwc_otg_enable_global_interrupts(core_if);
  80680. + cil_pcd_start(core_if);
  80681. + dwc_otg_dump_global_registers(core_if);
  80682. + dwc_otg_dump_dev_registers(core_if);
  80683. + }
  80684. + }
  80685. +}
  80686. +
  80687. +void dwc_otg_adp_init(dwc_otg_core_if_t * core_if)
  80688. +{
  80689. + core_if->adp.adp_started = 0;
  80690. + core_if->adp.initial_probe = 0;
  80691. + core_if->adp.probe_timer_values[0] = -1;
  80692. + core_if->adp.probe_timer_values[1] = -1;
  80693. + core_if->adp.probe_enabled = 0;
  80694. + core_if->adp.sense_enabled = 0;
  80695. + core_if->adp.sense_timer_started = 0;
  80696. + core_if->adp.vbuson_timer_started = 0;
  80697. + core_if->adp.probe_counter = 0;
  80698. + core_if->adp.gpwrdn = 0;
  80699. + core_if->adp.attached = DWC_OTG_ADP_UNKOWN;
  80700. + /* Initialize timers */
  80701. + core_if->adp.sense_timer =
  80702. + DWC_TIMER_ALLOC("ADP SENSE TIMER", adp_sense_timeout, core_if);
  80703. + core_if->adp.vbuson_timer =
  80704. + DWC_TIMER_ALLOC("ADP VBUS ON TIMER", adp_vbuson_timeout, core_if);
  80705. + if (!core_if->adp.sense_timer || !core_if->adp.vbuson_timer)
  80706. + {
  80707. + DWC_ERROR("Could not allocate memory for ADP timers\n");
  80708. + }
  80709. +}
  80710. +
  80711. +void dwc_otg_adp_remove(dwc_otg_core_if_t * core_if)
  80712. +{
  80713. + gpwrdn_data_t gpwrdn = { .d32 = 0 };
  80714. + gpwrdn.b.pmuintsel = 1;
  80715. + gpwrdn.b.pmuactv = 1;
  80716. + DWC_MODIFY_REG32(&core_if->core_global_regs->gpwrdn, gpwrdn.d32, 0);
  80717. +
  80718. + if (core_if->adp.probe_enabled)
  80719. + dwc_otg_adp_probe_stop(core_if);
  80720. + if (core_if->adp.sense_enabled)
  80721. + dwc_otg_adp_sense_stop(core_if);
  80722. + if (core_if->adp.sense_timer_started)
  80723. + DWC_TIMER_CANCEL(core_if->adp.sense_timer);
  80724. + if (core_if->adp.vbuson_timer_started)
  80725. + DWC_TIMER_CANCEL(core_if->adp.vbuson_timer);
  80726. + DWC_TIMER_FREE(core_if->adp.sense_timer);
  80727. + DWC_TIMER_FREE(core_if->adp.vbuson_timer);
  80728. +}
  80729. +
  80730. +/////////////////////////////////////////////////////////////////////
  80731. +////////////// ADP Interrupt Handlers ///////////////////////////////
  80732. +/////////////////////////////////////////////////////////////////////
  80733. +/**
  80734. + * This function sets Ramp Timer values
  80735. + */
  80736. +static uint32_t set_timer_value(dwc_otg_core_if_t * core_if, uint32_t val)
  80737. +{
  80738. + if (core_if->adp.probe_timer_values[0] == -1) {
  80739. + core_if->adp.probe_timer_values[0] = val;
  80740. + core_if->adp.probe_timer_values[1] = -1;
  80741. + return 1;
  80742. + } else {
  80743. + core_if->adp.probe_timer_values[1] =
  80744. + core_if->adp.probe_timer_values[0];
  80745. + core_if->adp.probe_timer_values[0] = val;
  80746. + return 0;
  80747. + }
  80748. +}
  80749. +
  80750. +/**
  80751. + * This function compares Ramp Timer values
  80752. + */
  80753. +static uint32_t compare_timer_values(dwc_otg_core_if_t * core_if)
  80754. +{
  80755. + uint32_t diff;
  80756. + if (core_if->adp.probe_timer_values[0]>=core_if->adp.probe_timer_values[1])
  80757. + diff = core_if->adp.probe_timer_values[0]-core_if->adp.probe_timer_values[1];
  80758. + else
  80759. + diff = core_if->adp.probe_timer_values[1]-core_if->adp.probe_timer_values[0];
  80760. + if(diff < 2) {
  80761. + return 0;
  80762. + } else {
  80763. + return 1;
  80764. + }
  80765. +}
  80766. +
  80767. +/**
  80768. + * This function handles ADP Probe Interrupts
  80769. + */
  80770. +static int32_t dwc_otg_adp_handle_prb_intr(dwc_otg_core_if_t * core_if,
  80771. + uint32_t val)
  80772. +{
  80773. + adpctl_data_t adpctl = {.d32 = 0 };
  80774. + gpwrdn_data_t gpwrdn, temp;
  80775. + adpctl.d32 = val;
  80776. +
  80777. + temp.d32 = DWC_READ_REG32(&core_if->core_global_regs->gpwrdn);
  80778. + core_if->adp.probe_counter++;
  80779. + core_if->adp.gpwrdn = DWC_READ_REG32(&core_if->core_global_regs->gpwrdn);
  80780. + if (adpctl.b.rtim == 0 && !temp.b.idsts){
  80781. + DWC_PRINTF("RTIM value is 0\n");
  80782. + goto exit;
  80783. + }
  80784. + if (set_timer_value(core_if, adpctl.b.rtim) &&
  80785. + core_if->adp.initial_probe) {
  80786. + core_if->adp.initial_probe = 0;
  80787. + dwc_otg_adp_probe_stop(core_if);
  80788. + gpwrdn.d32 = 0;
  80789. + gpwrdn.b.pmuactv = 1;
  80790. + gpwrdn.b.pmuintsel = 1;
  80791. + DWC_MODIFY_REG32(&core_if->core_global_regs->gpwrdn, gpwrdn.d32, 0);
  80792. + DWC_WRITE_REG32(&core_if->core_global_regs->gintsts, 0xFFFFFFFF);
  80793. +
  80794. + /* check which value is for device mode and which for Host mode */
  80795. + if (!temp.b.idsts) { /* considered host mode value is 0 */
  80796. + /*
  80797. + * Turn on VBUS after initial ADP probe.
  80798. + */
  80799. + core_if->op_state = A_HOST;
  80800. + dwc_otg_enable_global_interrupts(core_if);
  80801. + DWC_SPINUNLOCK(core_if->lock);
  80802. + cil_hcd_start(core_if);
  80803. + dwc_otg_adp_turnon_vbus(core_if);
  80804. + DWC_SPINLOCK(core_if->lock);
  80805. + } else {
  80806. + /*
  80807. + * Initiate SRP after initial ADP probe.
  80808. + */
  80809. + dwc_otg_enable_global_interrupts(core_if);
  80810. + dwc_otg_initiate_srp(core_if);
  80811. + }
  80812. + } else if (core_if->adp.probe_counter > 2){
  80813. + gpwrdn.d32 = DWC_READ_REG32(&core_if->core_global_regs->gpwrdn);
  80814. + if (compare_timer_values(core_if)) {
  80815. + DWC_PRINTF("Difference in timer values !!! \n");
  80816. +// core_if->adp.attached = DWC_OTG_ADP_ATTACHED;
  80817. + dwc_otg_adp_probe_stop(core_if);
  80818. +
  80819. + /* Power on the core */
  80820. + if (core_if->power_down == 2) {
  80821. + gpwrdn.b.pwrdnswtch = 1;
  80822. + DWC_MODIFY_REG32(&core_if->core_global_regs->
  80823. + gpwrdn, 0, gpwrdn.d32);
  80824. + }
  80825. +
  80826. + /* check which value is for device mode and which for Host mode */
  80827. + if (!temp.b.idsts) { /* considered host mode value is 0 */
  80828. + /* Disable Interrupt from Power Down Logic */
  80829. + gpwrdn.d32 = 0;
  80830. + gpwrdn.b.pmuintsel = 1;
  80831. + gpwrdn.b.pmuactv = 1;
  80832. + DWC_MODIFY_REG32(&core_if->core_global_regs->
  80833. + gpwrdn, gpwrdn.d32, 0);
  80834. +
  80835. + /*
  80836. + * Initialize the Core for Host mode.
  80837. + */
  80838. + core_if->op_state = A_HOST;
  80839. + dwc_otg_core_init(core_if);
  80840. + dwc_otg_enable_global_interrupts(core_if);
  80841. + cil_hcd_start(core_if);
  80842. + } else {
  80843. + gotgctl_data_t gotgctl;
  80844. + /* Mask SRP detected interrupt from Power Down Logic */
  80845. + gpwrdn.d32 = 0;
  80846. + gpwrdn.b.srp_det_msk = 1;
  80847. + DWC_MODIFY_REG32(&core_if->core_global_regs->
  80848. + gpwrdn, gpwrdn.d32, 0);
  80849. +
  80850. + /* Disable Power Down Logic */
  80851. + gpwrdn.d32 = 0;
  80852. + gpwrdn.b.pmuintsel = 1;
  80853. + gpwrdn.b.pmuactv = 1;
  80854. + DWC_MODIFY_REG32(&core_if->core_global_regs->
  80855. + gpwrdn, gpwrdn.d32, 0);
  80856. +
  80857. + /*
  80858. + * Initialize the Core for Device mode.
  80859. + */
  80860. + core_if->op_state = B_PERIPHERAL;
  80861. + dwc_otg_core_init(core_if);
  80862. + dwc_otg_enable_global_interrupts(core_if);
  80863. + cil_pcd_start(core_if);
  80864. +
  80865. + gotgctl.d32 = DWC_READ_REG32(&core_if->core_global_regs->gotgctl);
  80866. + if (!gotgctl.b.bsesvld) {
  80867. + dwc_otg_initiate_srp(core_if);
  80868. + }
  80869. + }
  80870. + }
  80871. + if (core_if->power_down == 2) {
  80872. + if (gpwrdn.b.bsessvld) {
  80873. + /* Mask SRP detected interrupt from Power Down Logic */
  80874. + gpwrdn.d32 = 0;
  80875. + gpwrdn.b.srp_det_msk = 1;
  80876. + DWC_MODIFY_REG32(&core_if->core_global_regs->gpwrdn, gpwrdn.d32, 0);
  80877. +
  80878. + /* Disable Power Down Logic */
  80879. + gpwrdn.d32 = 0;
  80880. + gpwrdn.b.pmuactv = 1;
  80881. + DWC_MODIFY_REG32(&core_if->core_global_regs->gpwrdn, gpwrdn.d32, 0);
  80882. +
  80883. + /*
  80884. + * Initialize the Core for Device mode.
  80885. + */
  80886. + core_if->op_state = B_PERIPHERAL;
  80887. + dwc_otg_core_init(core_if);
  80888. + dwc_otg_enable_global_interrupts(core_if);
  80889. + cil_pcd_start(core_if);
  80890. + }
  80891. + }
  80892. + }
  80893. +exit:
  80894. + /* Clear interrupt */
  80895. + adpctl.d32 = dwc_otg_adp_read_reg(core_if);
  80896. + adpctl.b.adp_prb_int = 1;
  80897. + dwc_otg_adp_write_reg(core_if, adpctl.d32);
  80898. +
  80899. + return 0;
  80900. +}
  80901. +
  80902. +/**
  80903. + * This function hadles ADP Sense Interrupt
  80904. + */
  80905. +static int32_t dwc_otg_adp_handle_sns_intr(dwc_otg_core_if_t * core_if)
  80906. +{
  80907. + adpctl_data_t adpctl;
  80908. + /* Stop ADP Sense timer */
  80909. + DWC_TIMER_CANCEL(core_if->adp.sense_timer);
  80910. +
  80911. + /* Restart ADP Sense timer */
  80912. + dwc_otg_adp_sense_timer_start(core_if);
  80913. +
  80914. + /* Clear interrupt */
  80915. + adpctl.d32 = dwc_otg_adp_read_reg(core_if);
  80916. + adpctl.b.adp_sns_int = 1;
  80917. + dwc_otg_adp_write_reg(core_if, adpctl.d32);
  80918. +
  80919. + return 0;
  80920. +}
  80921. +
  80922. +/**
  80923. + * This function handles ADP Probe Interrupts
  80924. + */
  80925. +static int32_t dwc_otg_adp_handle_prb_tmout_intr(dwc_otg_core_if_t * core_if,
  80926. + uint32_t val)
  80927. +{
  80928. + adpctl_data_t adpctl = {.d32 = 0 };
  80929. + adpctl.d32 = val;
  80930. + set_timer_value(core_if, adpctl.b.rtim);
  80931. +
  80932. + /* Clear interrupt */
  80933. + adpctl.d32 = dwc_otg_adp_read_reg(core_if);
  80934. + adpctl.b.adp_tmout_int = 1;
  80935. + dwc_otg_adp_write_reg(core_if, adpctl.d32);
  80936. +
  80937. + return 0;
  80938. +}
  80939. +
  80940. +/**
  80941. + * ADP Interrupt handler.
  80942. + *
  80943. + */
  80944. +int32_t dwc_otg_adp_handle_intr(dwc_otg_core_if_t * core_if)
  80945. +{
  80946. + int retval = 0;
  80947. + adpctl_data_t adpctl = {.d32 = 0};
  80948. +
  80949. + adpctl.d32 = dwc_otg_adp_read_reg(core_if);
  80950. + DWC_PRINTF("ADPCTL = %08x\n",adpctl.d32);
  80951. +
  80952. + if (adpctl.b.adp_sns_int & adpctl.b.adp_sns_int_msk) {
  80953. + DWC_PRINTF("ADP Sense interrupt\n");
  80954. + retval |= dwc_otg_adp_handle_sns_intr(core_if);
  80955. + }
  80956. + if (adpctl.b.adp_tmout_int & adpctl.b.adp_tmout_int_msk) {
  80957. + DWC_PRINTF("ADP timeout interrupt\n");
  80958. + retval |= dwc_otg_adp_handle_prb_tmout_intr(core_if, adpctl.d32);
  80959. + }
  80960. + if (adpctl.b.adp_prb_int & adpctl.b.adp_prb_int_msk) {
  80961. + DWC_PRINTF("ADP Probe interrupt\n");
  80962. + adpctl.b.adp_prb_int = 1;
  80963. + retval |= dwc_otg_adp_handle_prb_intr(core_if, adpctl.d32);
  80964. + }
  80965. +
  80966. +// dwc_otg_adp_modify_reg(core_if, adpctl.d32, 0);
  80967. + //dwc_otg_adp_write_reg(core_if, adpctl.d32);
  80968. + DWC_PRINTF("RETURN FROM ADP ISR\n");
  80969. +
  80970. + return retval;
  80971. +}
  80972. +
  80973. +/**
  80974. + *
  80975. + * @param core_if Programming view of DWC_otg controller.
  80976. + */
  80977. +int32_t dwc_otg_adp_handle_srp_intr(dwc_otg_core_if_t * core_if)
  80978. +{
  80979. +
  80980. +#ifndef DWC_HOST_ONLY
  80981. + hprt0_data_t hprt0;
  80982. + gpwrdn_data_t gpwrdn;
  80983. + DWC_DEBUGPL(DBG_ANY, "++ Power Down Logic Session Request Interrupt++\n");
  80984. +
  80985. + gpwrdn.d32 = DWC_READ_REG32(&core_if->core_global_regs->gpwrdn);
  80986. + /* check which value is for device mode and which for Host mode */
  80987. + if (!gpwrdn.b.idsts) { /* considered host mode value is 0 */
  80988. + DWC_PRINTF("SRP: Host mode\n");
  80989. +
  80990. + if (core_if->adp_enable) {
  80991. + dwc_otg_adp_probe_stop(core_if);
  80992. +
  80993. + /* Power on the core */
  80994. + if (core_if->power_down == 2) {
  80995. + gpwrdn.b.pwrdnswtch = 1;
  80996. + DWC_MODIFY_REG32(&core_if->core_global_regs->
  80997. + gpwrdn, 0, gpwrdn.d32);
  80998. + }
  80999. +
  81000. + core_if->op_state = A_HOST;
  81001. + dwc_otg_core_init(core_if);
  81002. + dwc_otg_enable_global_interrupts(core_if);
  81003. + cil_hcd_start(core_if);
  81004. + }
  81005. +
  81006. + /* Turn on the port power bit. */
  81007. + hprt0.d32 = dwc_otg_read_hprt0(core_if);
  81008. + hprt0.b.prtpwr = 1;
  81009. + DWC_WRITE_REG32(core_if->host_if->hprt0, hprt0.d32);
  81010. +
  81011. + /* Start the Connection timer. So a message can be displayed
  81012. + * if connect does not occur within 10 seconds. */
  81013. + cil_hcd_session_start(core_if);
  81014. + } else {
  81015. + DWC_PRINTF("SRP: Device mode %s\n", __FUNCTION__);
  81016. + if (core_if->adp_enable) {
  81017. + dwc_otg_adp_probe_stop(core_if);
  81018. +
  81019. + /* Power on the core */
  81020. + if (core_if->power_down == 2) {
  81021. + gpwrdn.b.pwrdnswtch = 1;
  81022. + DWC_MODIFY_REG32(&core_if->core_global_regs->
  81023. + gpwrdn, 0, gpwrdn.d32);
  81024. + }
  81025. +
  81026. + gpwrdn.d32 = 0;
  81027. + gpwrdn.b.pmuactv = 0;
  81028. + DWC_MODIFY_REG32(&core_if->core_global_regs->gpwrdn, 0,
  81029. + gpwrdn.d32);
  81030. +
  81031. + core_if->op_state = B_PERIPHERAL;
  81032. + dwc_otg_core_init(core_if);
  81033. + dwc_otg_enable_global_interrupts(core_if);
  81034. + cil_pcd_start(core_if);
  81035. + }
  81036. + }
  81037. +#endif
  81038. + return 1;
  81039. +}
  81040. diff -Nur linux-3.18.14/drivers/usb/host/dwc_otg/dwc_otg_adp.h linux-rpi/drivers/usb/host/dwc_otg/dwc_otg_adp.h
  81041. --- linux-3.18.14/drivers/usb/host/dwc_otg/dwc_otg_adp.h 1969-12-31 18:00:00.000000000 -0600
  81042. +++ linux-rpi/drivers/usb/host/dwc_otg/dwc_otg_adp.h 2015-05-31 14:46:12.901660961 -0500
  81043. @@ -0,0 +1,80 @@
  81044. +/* ==========================================================================
  81045. + * $File: //dwh/usb_iip/dev/software/otg/linux/drivers/dwc_otg_adp.h $
  81046. + * $Revision: #7 $
  81047. + * $Date: 2011/10/24 $
  81048. + * $Change: 1871159 $
  81049. + *
  81050. + * Synopsys HS OTG Linux Software Driver and documentation (hereinafter,
  81051. + * "Software") is an Unsupported proprietary work of Synopsys, Inc. unless
  81052. + * otherwise expressly agreed to in writing between Synopsys and you.
  81053. + *
  81054. + * The Software IS NOT an item of Licensed Software or Licensed Product under
  81055. + * any End User Software License Agreement or Agreement for Licensed Product
  81056. + * with Synopsys or any supplement thereto. You are permitted to use and
  81057. + * redistribute this Software in source and binary forms, with or without
  81058. + * modification, provided that redistributions of source code must retain this
  81059. + * notice. You may not view, use, disclose, copy or distribute this file or
  81060. + * any information contained herein except pursuant to this license grant from
  81061. + * Synopsys. If you do not agree with this notice, including the disclaimer
  81062. + * below, then you are not authorized to use the Software.
  81063. + *
  81064. + * THIS SOFTWARE IS BEING DISTRIBUTED BY SYNOPSYS SOLELY ON AN "AS IS" BASIS
  81065. + * AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
  81066. + * IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
  81067. + * ARE HEREBY DISCLAIMED. IN NO EVENT SHALL SYNOPSYS BE LIABLE FOR ANY DIRECT,
  81068. + * INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES
  81069. + * (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR
  81070. + * SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER
  81071. + * CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT
  81072. + * LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY
  81073. + * OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH
  81074. + * DAMAGE.
  81075. + * ========================================================================== */
  81076. +
  81077. +#ifndef __DWC_OTG_ADP_H__
  81078. +#define __DWC_OTG_ADP_H__
  81079. +
  81080. +/**
  81081. + * @file
  81082. + *
  81083. + * This file contains the Attach Detect Protocol interfaces and defines
  81084. + * (functions) and structures for Linux.
  81085. + *
  81086. + */
  81087. +
  81088. +#define DWC_OTG_ADP_UNATTACHED 0
  81089. +#define DWC_OTG_ADP_ATTACHED 1
  81090. +#define DWC_OTG_ADP_UNKOWN 2
  81091. +
  81092. +typedef struct dwc_otg_adp {
  81093. + uint32_t adp_started;
  81094. + uint32_t initial_probe;
  81095. + int32_t probe_timer_values[2];
  81096. + uint32_t probe_enabled;
  81097. + uint32_t sense_enabled;
  81098. + dwc_timer_t *sense_timer;
  81099. + uint32_t sense_timer_started;
  81100. + dwc_timer_t *vbuson_timer;
  81101. + uint32_t vbuson_timer_started;
  81102. + uint32_t attached;
  81103. + uint32_t probe_counter;
  81104. + uint32_t gpwrdn;
  81105. +} dwc_otg_adp_t;
  81106. +
  81107. +/**
  81108. + * Attach Detect Protocol functions
  81109. + */
  81110. +
  81111. +extern void dwc_otg_adp_write_reg(dwc_otg_core_if_t * core_if, uint32_t value);
  81112. +extern uint32_t dwc_otg_adp_read_reg(dwc_otg_core_if_t * core_if);
  81113. +extern uint32_t dwc_otg_adp_probe_start(dwc_otg_core_if_t * core_if);
  81114. +extern uint32_t dwc_otg_adp_sense_start(dwc_otg_core_if_t * core_if);
  81115. +extern uint32_t dwc_otg_adp_probe_stop(dwc_otg_core_if_t * core_if);
  81116. +extern uint32_t dwc_otg_adp_sense_stop(dwc_otg_core_if_t * core_if);
  81117. +extern void dwc_otg_adp_start(dwc_otg_core_if_t * core_if, uint8_t is_host);
  81118. +extern void dwc_otg_adp_init(dwc_otg_core_if_t * core_if);
  81119. +extern void dwc_otg_adp_remove(dwc_otg_core_if_t * core_if);
  81120. +extern int32_t dwc_otg_adp_handle_intr(dwc_otg_core_if_t * core_if);
  81121. +extern int32_t dwc_otg_adp_handle_srp_intr(dwc_otg_core_if_t * core_if);
  81122. +
  81123. +#endif //__DWC_OTG_ADP_H__
  81124. diff -Nur linux-3.18.14/drivers/usb/host/dwc_otg/dwc_otg_attr.c linux-rpi/drivers/usb/host/dwc_otg/dwc_otg_attr.c
  81125. --- linux-3.18.14/drivers/usb/host/dwc_otg/dwc_otg_attr.c 1969-12-31 18:00:00.000000000 -0600
  81126. +++ linux-rpi/drivers/usb/host/dwc_otg/dwc_otg_attr.c 2015-05-31 14:46:12.901660961 -0500
  81127. @@ -0,0 +1,1210 @@
  81128. +/* ==========================================================================
  81129. + * $File: //dwh/usb_iip/dev/software/otg/linux/drivers/dwc_otg_attr.c $
  81130. + * $Revision: #44 $
  81131. + * $Date: 2010/11/29 $
  81132. + * $Change: 1636033 $
  81133. + *
  81134. + * Synopsys HS OTG Linux Software Driver and documentation (hereinafter,
  81135. + * "Software") is an Unsupported proprietary work of Synopsys, Inc. unless
  81136. + * otherwise expressly agreed to in writing between Synopsys and you.
  81137. + *
  81138. + * The Software IS NOT an item of Licensed Software or Licensed Product under
  81139. + * any End User Software License Agreement or Agreement for Licensed Product
  81140. + * with Synopsys or any supplement thereto. You are permitted to use and
  81141. + * redistribute this Software in source and binary forms, with or without
  81142. + * modification, provided that redistributions of source code must retain this
  81143. + * notice. You may not view, use, disclose, copy or distribute this file or
  81144. + * any information contained herein except pursuant to this license grant from
  81145. + * Synopsys. If you do not agree with this notice, including the disclaimer
  81146. + * below, then you are not authorized to use the Software.
  81147. + *
  81148. + * THIS SOFTWARE IS BEING DISTRIBUTED BY SYNOPSYS SOLELY ON AN "AS IS" BASIS
  81149. + * AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
  81150. + * IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
  81151. + * ARE HEREBY DISCLAIMED. IN NO EVENT SHALL SYNOPSYS BE LIABLE FOR ANY DIRECT,
  81152. + * INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES
  81153. + * (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR
  81154. + * SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER
  81155. + * CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT
  81156. + * LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY
  81157. + * OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH
  81158. + * DAMAGE.
  81159. + * ========================================================================== */
  81160. +
  81161. +/** @file
  81162. + *
  81163. + * The diagnostic interface will provide access to the controller for
  81164. + * bringing up the hardware and testing. The Linux driver attributes
  81165. + * feature will be used to provide the Linux Diagnostic
  81166. + * Interface. These attributes are accessed through sysfs.
  81167. + */
  81168. +
  81169. +/** @page "Linux Module Attributes"
  81170. + *
  81171. + * The Linux module attributes feature is used to provide the Linux
  81172. + * Diagnostic Interface. These attributes are accessed through sysfs.
  81173. + * The diagnostic interface will provide access to the controller for
  81174. + * bringing up the hardware and testing.
  81175. +
  81176. + The following table shows the attributes.
  81177. + <table>
  81178. + <tr>
  81179. + <td><b> Name</b></td>
  81180. + <td><b> Description</b></td>
  81181. + <td><b> Access</b></td>
  81182. + </tr>
  81183. +
  81184. + <tr>
  81185. + <td> mode </td>
  81186. + <td> Returns the current mode: 0 for device mode, 1 for host mode</td>
  81187. + <td> Read</td>
  81188. + </tr>
  81189. +
  81190. + <tr>
  81191. + <td> hnpcapable </td>
  81192. + <td> Gets or sets the "HNP-capable" bit in the Core USB Configuraton Register.
  81193. + Read returns the current value.</td>
  81194. + <td> Read/Write</td>
  81195. + </tr>
  81196. +
  81197. + <tr>
  81198. + <td> srpcapable </td>
  81199. + <td> Gets or sets the "SRP-capable" bit in the Core USB Configuraton Register.
  81200. + Read returns the current value.</td>
  81201. + <td> Read/Write</td>
  81202. + </tr>
  81203. +
  81204. + <tr>
  81205. + <td> hsic_connect </td>
  81206. + <td> Gets or sets the "HSIC-Connect" bit in the GLPMCFG Register.
  81207. + Read returns the current value.</td>
  81208. + <td> Read/Write</td>
  81209. + </tr>
  81210. +
  81211. + <tr>
  81212. + <td> inv_sel_hsic </td>
  81213. + <td> Gets or sets the "Invert Select HSIC" bit in the GLPMFG Register.
  81214. + Read returns the current value.</td>
  81215. + <td> Read/Write</td>
  81216. + </tr>
  81217. +
  81218. + <tr>
  81219. + <td> hnp </td>
  81220. + <td> Initiates the Host Negotiation Protocol. Read returns the status.</td>
  81221. + <td> Read/Write</td>
  81222. + </tr>
  81223. +
  81224. + <tr>
  81225. + <td> srp </td>
  81226. + <td> Initiates the Session Request Protocol. Read returns the status.</td>
  81227. + <td> Read/Write</td>
  81228. + </tr>
  81229. +
  81230. + <tr>
  81231. + <td> buspower </td>
  81232. + <td> Gets or sets the Power State of the bus (0 - Off or 1 - On)</td>
  81233. + <td> Read/Write</td>
  81234. + </tr>
  81235. +
  81236. + <tr>
  81237. + <td> bussuspend </td>
  81238. + <td> Suspends the USB bus.</td>
  81239. + <td> Read/Write</td>
  81240. + </tr>
  81241. +
  81242. + <tr>
  81243. + <td> busconnected </td>
  81244. + <td> Gets the connection status of the bus</td>
  81245. + <td> Read</td>
  81246. + </tr>
  81247. +
  81248. + <tr>
  81249. + <td> gotgctl </td>
  81250. + <td> Gets or sets the Core Control Status Register.</td>
  81251. + <td> Read/Write</td>
  81252. + </tr>
  81253. +
  81254. + <tr>
  81255. + <td> gusbcfg </td>
  81256. + <td> Gets or sets the Core USB Configuration Register</td>
  81257. + <td> Read/Write</td>
  81258. + </tr>
  81259. +
  81260. + <tr>
  81261. + <td> grxfsiz </td>
  81262. + <td> Gets or sets the Receive FIFO Size Register</td>
  81263. + <td> Read/Write</td>
  81264. + </tr>
  81265. +
  81266. + <tr>
  81267. + <td> gnptxfsiz </td>
  81268. + <td> Gets or sets the non-periodic Transmit Size Register</td>
  81269. + <td> Read/Write</td>
  81270. + </tr>
  81271. +
  81272. + <tr>
  81273. + <td> gpvndctl </td>
  81274. + <td> Gets or sets the PHY Vendor Control Register</td>
  81275. + <td> Read/Write</td>
  81276. + </tr>
  81277. +
  81278. + <tr>
  81279. + <td> ggpio </td>
  81280. + <td> Gets the value in the lower 16-bits of the General Purpose IO Register
  81281. + or sets the upper 16 bits.</td>
  81282. + <td> Read/Write</td>
  81283. + </tr>
  81284. +
  81285. + <tr>
  81286. + <td> guid </td>
  81287. + <td> Gets or sets the value of the User ID Register</td>
  81288. + <td> Read/Write</td>
  81289. + </tr>
  81290. +
  81291. + <tr>
  81292. + <td> gsnpsid </td>
  81293. + <td> Gets the value of the Synopsys ID Regester</td>
  81294. + <td> Read</td>
  81295. + </tr>
  81296. +
  81297. + <tr>
  81298. + <td> devspeed </td>
  81299. + <td> Gets or sets the device speed setting in the DCFG register</td>
  81300. + <td> Read/Write</td>
  81301. + </tr>
  81302. +
  81303. + <tr>
  81304. + <td> enumspeed </td>
  81305. + <td> Gets the device enumeration Speed.</td>
  81306. + <td> Read</td>
  81307. + </tr>
  81308. +
  81309. + <tr>
  81310. + <td> hptxfsiz </td>
  81311. + <td> Gets the value of the Host Periodic Transmit FIFO</td>
  81312. + <td> Read</td>
  81313. + </tr>
  81314. +
  81315. + <tr>
  81316. + <td> hprt0 </td>
  81317. + <td> Gets or sets the value in the Host Port Control and Status Register</td>
  81318. + <td> Read/Write</td>
  81319. + </tr>
  81320. +
  81321. + <tr>
  81322. + <td> regoffset </td>
  81323. + <td> Sets the register offset for the next Register Access</td>
  81324. + <td> Read/Write</td>
  81325. + </tr>
  81326. +
  81327. + <tr>
  81328. + <td> regvalue </td>
  81329. + <td> Gets or sets the value of the register at the offset in the regoffset attribute.</td>
  81330. + <td> Read/Write</td>
  81331. + </tr>
  81332. +
  81333. + <tr>
  81334. + <td> remote_wakeup </td>
  81335. + <td> On read, shows the status of Remote Wakeup. On write, initiates a remote
  81336. + wakeup of the host. When bit 0 is 1 and Remote Wakeup is enabled, the Remote
  81337. + Wakeup signalling bit in the Device Control Register is set for 1
  81338. + milli-second.</td>
  81339. + <td> Read/Write</td>
  81340. + </tr>
  81341. +
  81342. + <tr>
  81343. + <td> rem_wakeup_pwrdn </td>
  81344. + <td> On read, shows the status core - hibernated or not. On write, initiates
  81345. + a remote wakeup of the device from Hibernation. </td>
  81346. + <td> Read/Write</td>
  81347. + </tr>
  81348. +
  81349. + <tr>
  81350. + <td> mode_ch_tim_en </td>
  81351. + <td> This bit is used to enable or disable the host core to wait for 200 PHY
  81352. + clock cycles at the end of Resume to change the opmode signal to the PHY to 00
  81353. + after Suspend or LPM. </td>
  81354. + <td> Read/Write</td>
  81355. + </tr>
  81356. +
  81357. + <tr>
  81358. + <td> fr_interval </td>
  81359. + <td> On read, shows the value of HFIR Frame Interval. On write, dynamically
  81360. + reload HFIR register during runtime. The application can write a value to this
  81361. + register only after the Port Enable bit of the Host Port Control and Status
  81362. + register (HPRT.PrtEnaPort) has been set </td>
  81363. + <td> Read/Write</td>
  81364. + </tr>
  81365. +
  81366. + <tr>
  81367. + <td> disconnect_us </td>
  81368. + <td> On read, shows the status of disconnect_device_us. On write, sets disconnect_us
  81369. + which causes soft disconnect for 100us. Applicable only for device mode of operation.</td>
  81370. + <td> Read/Write</td>
  81371. + </tr>
  81372. +
  81373. + <tr>
  81374. + <td> regdump </td>
  81375. + <td> Dumps the contents of core registers.</td>
  81376. + <td> Read</td>
  81377. + </tr>
  81378. +
  81379. + <tr>
  81380. + <td> spramdump </td>
  81381. + <td> Dumps the contents of core registers.</td>
  81382. + <td> Read</td>
  81383. + </tr>
  81384. +
  81385. + <tr>
  81386. + <td> hcddump </td>
  81387. + <td> Dumps the current HCD state.</td>
  81388. + <td> Read</td>
  81389. + </tr>
  81390. +
  81391. + <tr>
  81392. + <td> hcd_frrem </td>
  81393. + <td> Shows the average value of the Frame Remaining
  81394. + field in the Host Frame Number/Frame Remaining register when an SOF interrupt
  81395. + occurs. This can be used to determine the average interrupt latency. Also
  81396. + shows the average Frame Remaining value for start_transfer and the "a" and
  81397. + "b" sample points. The "a" and "b" sample points may be used during debugging
  81398. + bto determine how long it takes to execute a section of the HCD code.</td>
  81399. + <td> Read</td>
  81400. + </tr>
  81401. +
  81402. + <tr>
  81403. + <td> rd_reg_test </td>
  81404. + <td> Displays the time required to read the GNPTXFSIZ register many times
  81405. + (the output shows the number of times the register is read).
  81406. + <td> Read</td>
  81407. + </tr>
  81408. +
  81409. + <tr>
  81410. + <td> wr_reg_test </td>
  81411. + <td> Displays the time required to write the GNPTXFSIZ register many times
  81412. + (the output shows the number of times the register is written).
  81413. + <td> Read</td>
  81414. + </tr>
  81415. +
  81416. + <tr>
  81417. + <td> lpm_response </td>
  81418. + <td> Gets or sets lpm_response mode. Applicable only in device mode.
  81419. + <td> Write</td>
  81420. + </tr>
  81421. +
  81422. + <tr>
  81423. + <td> sleep_status </td>
  81424. + <td> Shows sleep status of device.
  81425. + <td> Read</td>
  81426. + </tr>
  81427. +
  81428. + </table>
  81429. +
  81430. + Example usage:
  81431. + To get the current mode:
  81432. + cat /sys/devices/lm0/mode
  81433. +
  81434. + To power down the USB:
  81435. + echo 0 > /sys/devices/lm0/buspower
  81436. + */
  81437. +
  81438. +#include "dwc_otg_os_dep.h"
  81439. +#include "dwc_os.h"
  81440. +#include "dwc_otg_driver.h"
  81441. +#include "dwc_otg_attr.h"
  81442. +#include "dwc_otg_core_if.h"
  81443. +#include "dwc_otg_pcd_if.h"
  81444. +#include "dwc_otg_hcd_if.h"
  81445. +
  81446. +/*
  81447. + * MACROs for defining sysfs attribute
  81448. + */
  81449. +#ifdef LM_INTERFACE
  81450. +
  81451. +#define DWC_OTG_DEVICE_ATTR_BITFIELD_SHOW(_otg_attr_name_,_string_) \
  81452. +static ssize_t _otg_attr_name_##_show (struct device *_dev, struct device_attribute *attr, char *buf) \
  81453. +{ \
  81454. + struct lm_device *lm_dev = container_of(_dev, struct lm_device, dev); \
  81455. + dwc_otg_device_t *otg_dev = lm_get_drvdata(lm_dev); \
  81456. + uint32_t val; \
  81457. + val = dwc_otg_get_##_otg_attr_name_ (otg_dev->core_if); \
  81458. + return sprintf (buf, "%s = 0x%x\n", _string_, val); \
  81459. +}
  81460. +#define DWC_OTG_DEVICE_ATTR_BITFIELD_STORE(_otg_attr_name_,_string_) \
  81461. +static ssize_t _otg_attr_name_##_store (struct device *_dev, struct device_attribute *attr, \
  81462. + const char *buf, size_t count) \
  81463. +{ \
  81464. + struct lm_device *lm_dev = container_of(_dev, struct lm_device, dev); \
  81465. + dwc_otg_device_t *otg_dev = lm_get_drvdata(lm_dev); \
  81466. + uint32_t set = simple_strtoul(buf, NULL, 16); \
  81467. + dwc_otg_set_##_otg_attr_name_(otg_dev->core_if, set);\
  81468. + return count; \
  81469. +}
  81470. +
  81471. +#elif defined(PCI_INTERFACE)
  81472. +
  81473. +#define DWC_OTG_DEVICE_ATTR_BITFIELD_SHOW(_otg_attr_name_,_string_) \
  81474. +static ssize_t _otg_attr_name_##_show (struct device *_dev, struct device_attribute *attr, char *buf) \
  81475. +{ \
  81476. + dwc_otg_device_t *otg_dev = dev_get_drvdata(_dev); \
  81477. + uint32_t val; \
  81478. + val = dwc_otg_get_##_otg_attr_name_ (otg_dev->core_if); \
  81479. + return sprintf (buf, "%s = 0x%x\n", _string_, val); \
  81480. +}
  81481. +#define DWC_OTG_DEVICE_ATTR_BITFIELD_STORE(_otg_attr_name_,_string_) \
  81482. +static ssize_t _otg_attr_name_##_store (struct device *_dev, struct device_attribute *attr, \
  81483. + const char *buf, size_t count) \
  81484. +{ \
  81485. + dwc_otg_device_t *otg_dev = dev_get_drvdata(_dev); \
  81486. + uint32_t set = simple_strtoul(buf, NULL, 16); \
  81487. + dwc_otg_set_##_otg_attr_name_(otg_dev->core_if, set);\
  81488. + return count; \
  81489. +}
  81490. +
  81491. +#elif defined(PLATFORM_INTERFACE)
  81492. +
  81493. +#define DWC_OTG_DEVICE_ATTR_BITFIELD_SHOW(_otg_attr_name_,_string_) \
  81494. +static ssize_t _otg_attr_name_##_show (struct device *_dev, struct device_attribute *attr, char *buf) \
  81495. +{ \
  81496. + struct platform_device *platform_dev = \
  81497. + container_of(_dev, struct platform_device, dev); \
  81498. + dwc_otg_device_t *otg_dev = platform_get_drvdata(platform_dev); \
  81499. + uint32_t val; \
  81500. + DWC_PRINTF("%s(%p) -> platform_dev %p, otg_dev %p\n", \
  81501. + __func__, _dev, platform_dev, otg_dev); \
  81502. + val = dwc_otg_get_##_otg_attr_name_ (otg_dev->core_if); \
  81503. + return sprintf (buf, "%s = 0x%x\n", _string_, val); \
  81504. +}
  81505. +#define DWC_OTG_DEVICE_ATTR_BITFIELD_STORE(_otg_attr_name_,_string_) \
  81506. +static ssize_t _otg_attr_name_##_store (struct device *_dev, struct device_attribute *attr, \
  81507. + const char *buf, size_t count) \
  81508. +{ \
  81509. + struct platform_device *platform_dev = container_of(_dev, struct platform_device, dev); \
  81510. + dwc_otg_device_t *otg_dev = platform_get_drvdata(platform_dev); \
  81511. + uint32_t set = simple_strtoul(buf, NULL, 16); \
  81512. + dwc_otg_set_##_otg_attr_name_(otg_dev->core_if, set);\
  81513. + return count; \
  81514. +}
  81515. +#endif
  81516. +
  81517. +/*
  81518. + * MACROs for defining sysfs attribute for 32-bit registers
  81519. + */
  81520. +#ifdef LM_INTERFACE
  81521. +#define DWC_OTG_DEVICE_ATTR_REG_SHOW(_otg_attr_name_,_string_) \
  81522. +static ssize_t _otg_attr_name_##_show (struct device *_dev, struct device_attribute *attr, char *buf) \
  81523. +{ \
  81524. + struct lm_device *lm_dev = container_of(_dev, struct lm_device, dev); \
  81525. + dwc_otg_device_t *otg_dev = lm_get_drvdata(lm_dev); \
  81526. + uint32_t val; \
  81527. + val = dwc_otg_get_##_otg_attr_name_ (otg_dev->core_if); \
  81528. + return sprintf (buf, "%s = 0x%08x\n", _string_, val); \
  81529. +}
  81530. +#define DWC_OTG_DEVICE_ATTR_REG_STORE(_otg_attr_name_,_string_) \
  81531. +static ssize_t _otg_attr_name_##_store (struct device *_dev, struct device_attribute *attr, \
  81532. + const char *buf, size_t count) \
  81533. +{ \
  81534. + struct lm_device *lm_dev = container_of(_dev, struct lm_device, dev); \
  81535. + dwc_otg_device_t *otg_dev = lm_get_drvdata(lm_dev); \
  81536. + uint32_t val = simple_strtoul(buf, NULL, 16); \
  81537. + dwc_otg_set_##_otg_attr_name_ (otg_dev->core_if, val); \
  81538. + return count; \
  81539. +}
  81540. +#elif defined(PCI_INTERFACE)
  81541. +#define DWC_OTG_DEVICE_ATTR_REG_SHOW(_otg_attr_name_,_string_) \
  81542. +static ssize_t _otg_attr_name_##_show (struct device *_dev, struct device_attribute *attr, char *buf) \
  81543. +{ \
  81544. + dwc_otg_device_t *otg_dev = dev_get_drvdata(_dev); \
  81545. + uint32_t val; \
  81546. + val = dwc_otg_get_##_otg_attr_name_ (otg_dev->core_if); \
  81547. + return sprintf (buf, "%s = 0x%08x\n", _string_, val); \
  81548. +}
  81549. +#define DWC_OTG_DEVICE_ATTR_REG_STORE(_otg_attr_name_,_string_) \
  81550. +static ssize_t _otg_attr_name_##_store (struct device *_dev, struct device_attribute *attr, \
  81551. + const char *buf, size_t count) \
  81552. +{ \
  81553. + dwc_otg_device_t *otg_dev = dev_get_drvdata(_dev); \
  81554. + uint32_t val = simple_strtoul(buf, NULL, 16); \
  81555. + dwc_otg_set_##_otg_attr_name_ (otg_dev->core_if, val); \
  81556. + return count; \
  81557. +}
  81558. +
  81559. +#elif defined(PLATFORM_INTERFACE)
  81560. +#include "dwc_otg_dbg.h"
  81561. +#define DWC_OTG_DEVICE_ATTR_REG_SHOW(_otg_attr_name_,_string_) \
  81562. +static ssize_t _otg_attr_name_##_show (struct device *_dev, struct device_attribute *attr, char *buf) \
  81563. +{ \
  81564. + struct platform_device *platform_dev = container_of(_dev, struct platform_device, dev); \
  81565. + dwc_otg_device_t *otg_dev = platform_get_drvdata(platform_dev); \
  81566. + uint32_t val; \
  81567. + DWC_PRINTF("%s(%p) -> platform_dev %p, otg_dev %p\n", \
  81568. + __func__, _dev, platform_dev, otg_dev); \
  81569. + val = dwc_otg_get_##_otg_attr_name_ (otg_dev->core_if); \
  81570. + return sprintf (buf, "%s = 0x%08x\n", _string_, val); \
  81571. +}
  81572. +#define DWC_OTG_DEVICE_ATTR_REG_STORE(_otg_attr_name_,_string_) \
  81573. +static ssize_t _otg_attr_name_##_store (struct device *_dev, struct device_attribute *attr, \
  81574. + const char *buf, size_t count) \
  81575. +{ \
  81576. + struct platform_device *platform_dev = container_of(_dev, struct platform_device, dev); \
  81577. + dwc_otg_device_t *otg_dev = platform_get_drvdata(platform_dev); \
  81578. + uint32_t val = simple_strtoul(buf, NULL, 16); \
  81579. + dwc_otg_set_##_otg_attr_name_ (otg_dev->core_if, val); \
  81580. + return count; \
  81581. +}
  81582. +
  81583. +#endif
  81584. +
  81585. +#define DWC_OTG_DEVICE_ATTR_BITFIELD_RW(_otg_attr_name_,_string_) \
  81586. +DWC_OTG_DEVICE_ATTR_BITFIELD_SHOW(_otg_attr_name_,_string_) \
  81587. +DWC_OTG_DEVICE_ATTR_BITFIELD_STORE(_otg_attr_name_,_string_) \
  81588. +DEVICE_ATTR(_otg_attr_name_,0644,_otg_attr_name_##_show,_otg_attr_name_##_store);
  81589. +
  81590. +#define DWC_OTG_DEVICE_ATTR_BITFIELD_RO(_otg_attr_name_,_string_) \
  81591. +DWC_OTG_DEVICE_ATTR_BITFIELD_SHOW(_otg_attr_name_,_string_) \
  81592. +DEVICE_ATTR(_otg_attr_name_,0444,_otg_attr_name_##_show,NULL);
  81593. +
  81594. +#define DWC_OTG_DEVICE_ATTR_REG32_RW(_otg_attr_name_,_addr_,_string_) \
  81595. +DWC_OTG_DEVICE_ATTR_REG_SHOW(_otg_attr_name_,_string_) \
  81596. +DWC_OTG_DEVICE_ATTR_REG_STORE(_otg_attr_name_,_string_) \
  81597. +DEVICE_ATTR(_otg_attr_name_,0644,_otg_attr_name_##_show,_otg_attr_name_##_store);
  81598. +
  81599. +#define DWC_OTG_DEVICE_ATTR_REG32_RO(_otg_attr_name_,_addr_,_string_) \
  81600. +DWC_OTG_DEVICE_ATTR_REG_SHOW(_otg_attr_name_,_string_) \
  81601. +DEVICE_ATTR(_otg_attr_name_,0444,_otg_attr_name_##_show,NULL);
  81602. +
  81603. +/** @name Functions for Show/Store of Attributes */
  81604. +/**@{*/
  81605. +
  81606. +/**
  81607. + * Helper function returning the otg_device structure of the given device
  81608. + */
  81609. +static dwc_otg_device_t *dwc_otg_drvdev(struct device *_dev)
  81610. +{
  81611. + dwc_otg_device_t *otg_dev;
  81612. + DWC_OTG_GETDRVDEV(otg_dev, _dev);
  81613. + return otg_dev;
  81614. +}
  81615. +
  81616. +/**
  81617. + * Show the register offset of the Register Access.
  81618. + */
  81619. +static ssize_t regoffset_show(struct device *_dev,
  81620. + struct device_attribute *attr, char *buf)
  81621. +{
  81622. + dwc_otg_device_t *otg_dev = dwc_otg_drvdev(_dev);
  81623. + return snprintf(buf, sizeof("0xFFFFFFFF\n") + 1, "0x%08x\n",
  81624. + otg_dev->os_dep.reg_offset);
  81625. +}
  81626. +
  81627. +/**
  81628. + * Set the register offset for the next Register Access Read/Write
  81629. + */
  81630. +static ssize_t regoffset_store(struct device *_dev,
  81631. + struct device_attribute *attr,
  81632. + const char *buf, size_t count)
  81633. +{
  81634. + dwc_otg_device_t *otg_dev = dwc_otg_drvdev(_dev);
  81635. + uint32_t offset = simple_strtoul(buf, NULL, 16);
  81636. +#if defined(LM_INTERFACE) || defined(PLATFORM_INTERFACE)
  81637. + if (offset < SZ_256K) {
  81638. +#elif defined(PCI_INTERFACE)
  81639. + if (offset < 0x00040000) {
  81640. +#endif
  81641. + otg_dev->os_dep.reg_offset = offset;
  81642. + } else {
  81643. + dev_err(_dev, "invalid offset\n");
  81644. + }
  81645. +
  81646. + return count;
  81647. +}
  81648. +
  81649. +DEVICE_ATTR(regoffset, S_IRUGO | S_IWUSR, regoffset_show, regoffset_store);
  81650. +
  81651. +/**
  81652. + * Show the value of the register at the offset in the reg_offset
  81653. + * attribute.
  81654. + */
  81655. +static ssize_t regvalue_show(struct device *_dev,
  81656. + struct device_attribute *attr, char *buf)
  81657. +{
  81658. + dwc_otg_device_t *otg_dev = dwc_otg_drvdev(_dev);
  81659. + uint32_t val;
  81660. + volatile uint32_t *addr;
  81661. +
  81662. + if (otg_dev->os_dep.reg_offset != 0xFFFFFFFF && 0 != otg_dev->os_dep.base) {
  81663. + /* Calculate the address */
  81664. + addr = (uint32_t *) (otg_dev->os_dep.reg_offset +
  81665. + (uint8_t *) otg_dev->os_dep.base);
  81666. + val = DWC_READ_REG32(addr);
  81667. + return snprintf(buf,
  81668. + sizeof("Reg@0xFFFFFFFF = 0xFFFFFFFF\n") + 1,
  81669. + "Reg@0x%06x = 0x%08x\n", otg_dev->os_dep.reg_offset,
  81670. + val);
  81671. + } else {
  81672. + dev_err(_dev, "Invalid offset (0x%0x)\n", otg_dev->os_dep.reg_offset);
  81673. + return sprintf(buf, "invalid offset\n");
  81674. + }
  81675. +}
  81676. +
  81677. +/**
  81678. + * Store the value in the register at the offset in the reg_offset
  81679. + * attribute.
  81680. + *
  81681. + */
  81682. +static ssize_t regvalue_store(struct device *_dev,
  81683. + struct device_attribute *attr,
  81684. + const char *buf, size_t count)
  81685. +{
  81686. + dwc_otg_device_t *otg_dev = dwc_otg_drvdev(_dev);
  81687. + volatile uint32_t *addr;
  81688. + uint32_t val = simple_strtoul(buf, NULL, 16);
  81689. + //dev_dbg(_dev, "Offset=0x%08x Val=0x%08x\n", otg_dev->reg_offset, val);
  81690. + if (otg_dev->os_dep.reg_offset != 0xFFFFFFFF && 0 != otg_dev->os_dep.base) {
  81691. + /* Calculate the address */
  81692. + addr = (uint32_t *) (otg_dev->os_dep.reg_offset +
  81693. + (uint8_t *) otg_dev->os_dep.base);
  81694. + DWC_WRITE_REG32(addr, val);
  81695. + } else {
  81696. + dev_err(_dev, "Invalid Register Offset (0x%08x)\n",
  81697. + otg_dev->os_dep.reg_offset);
  81698. + }
  81699. + return count;
  81700. +}
  81701. +
  81702. +DEVICE_ATTR(regvalue, S_IRUGO | S_IWUSR, regvalue_show, regvalue_store);
  81703. +
  81704. +/*
  81705. + * Attributes
  81706. + */
  81707. +DWC_OTG_DEVICE_ATTR_BITFIELD_RO(mode, "Mode");
  81708. +DWC_OTG_DEVICE_ATTR_BITFIELD_RW(hnpcapable, "HNPCapable");
  81709. +DWC_OTG_DEVICE_ATTR_BITFIELD_RW(srpcapable, "SRPCapable");
  81710. +DWC_OTG_DEVICE_ATTR_BITFIELD_RW(hsic_connect, "HSIC Connect");
  81711. +DWC_OTG_DEVICE_ATTR_BITFIELD_RW(inv_sel_hsic, "Invert Select HSIC");
  81712. +
  81713. +//DWC_OTG_DEVICE_ATTR_BITFIELD_RW(buspower,&(otg_dev->core_if->core_global_regs->gotgctl),(1<<8),8,"Mode");
  81714. +//DWC_OTG_DEVICE_ATTR_BITFIELD_RW(bussuspend,&(otg_dev->core_if->core_global_regs->gotgctl),(1<<8),8,"Mode");
  81715. +DWC_OTG_DEVICE_ATTR_BITFIELD_RO(busconnected, "Bus Connected");
  81716. +
  81717. +DWC_OTG_DEVICE_ATTR_REG32_RW(gotgctl, 0, "GOTGCTL");
  81718. +DWC_OTG_DEVICE_ATTR_REG32_RW(gusbcfg,
  81719. + &(otg_dev->core_if->core_global_regs->gusbcfg),
  81720. + "GUSBCFG");
  81721. +DWC_OTG_DEVICE_ATTR_REG32_RW(grxfsiz,
  81722. + &(otg_dev->core_if->core_global_regs->grxfsiz),
  81723. + "GRXFSIZ");
  81724. +DWC_OTG_DEVICE_ATTR_REG32_RW(gnptxfsiz,
  81725. + &(otg_dev->core_if->core_global_regs->gnptxfsiz),
  81726. + "GNPTXFSIZ");
  81727. +DWC_OTG_DEVICE_ATTR_REG32_RW(gpvndctl,
  81728. + &(otg_dev->core_if->core_global_regs->gpvndctl),
  81729. + "GPVNDCTL");
  81730. +DWC_OTG_DEVICE_ATTR_REG32_RW(ggpio,
  81731. + &(otg_dev->core_if->core_global_regs->ggpio),
  81732. + "GGPIO");
  81733. +DWC_OTG_DEVICE_ATTR_REG32_RW(guid, &(otg_dev->core_if->core_global_regs->guid),
  81734. + "GUID");
  81735. +DWC_OTG_DEVICE_ATTR_REG32_RO(gsnpsid,
  81736. + &(otg_dev->core_if->core_global_regs->gsnpsid),
  81737. + "GSNPSID");
  81738. +DWC_OTG_DEVICE_ATTR_BITFIELD_RW(devspeed, "Device Speed");
  81739. +DWC_OTG_DEVICE_ATTR_BITFIELD_RO(enumspeed, "Device Enumeration Speed");
  81740. +
  81741. +DWC_OTG_DEVICE_ATTR_REG32_RO(hptxfsiz,
  81742. + &(otg_dev->core_if->core_global_regs->hptxfsiz),
  81743. + "HPTXFSIZ");
  81744. +DWC_OTG_DEVICE_ATTR_REG32_RW(hprt0, otg_dev->core_if->host_if->hprt0, "HPRT0");
  81745. +
  81746. +/**
  81747. + * @todo Add code to initiate the HNP.
  81748. + */
  81749. +/**
  81750. + * Show the HNP status bit
  81751. + */
  81752. +static ssize_t hnp_show(struct device *_dev,
  81753. + struct device_attribute *attr, char *buf)
  81754. +{
  81755. + dwc_otg_device_t *otg_dev = dwc_otg_drvdev(_dev);
  81756. + return sprintf(buf, "HstNegScs = 0x%x\n",
  81757. + dwc_otg_get_hnpstatus(otg_dev->core_if));
  81758. +}
  81759. +
  81760. +/**
  81761. + * Set the HNP Request bit
  81762. + */
  81763. +static ssize_t hnp_store(struct device *_dev,
  81764. + struct device_attribute *attr,
  81765. + const char *buf, size_t count)
  81766. +{
  81767. + dwc_otg_device_t *otg_dev = dwc_otg_drvdev(_dev);
  81768. + uint32_t in = simple_strtoul(buf, NULL, 16);
  81769. + dwc_otg_set_hnpreq(otg_dev->core_if, in);
  81770. + return count;
  81771. +}
  81772. +
  81773. +DEVICE_ATTR(hnp, 0644, hnp_show, hnp_store);
  81774. +
  81775. +/**
  81776. + * @todo Add code to initiate the SRP.
  81777. + */
  81778. +/**
  81779. + * Show the SRP status bit
  81780. + */
  81781. +static ssize_t srp_show(struct device *_dev,
  81782. + struct device_attribute *attr, char *buf)
  81783. +{
  81784. +#ifndef DWC_HOST_ONLY
  81785. + dwc_otg_device_t *otg_dev = dwc_otg_drvdev(_dev);
  81786. + return sprintf(buf, "SesReqScs = 0x%x\n",
  81787. + dwc_otg_get_srpstatus(otg_dev->core_if));
  81788. +#else
  81789. + return sprintf(buf, "Host Only Mode!\n");
  81790. +#endif
  81791. +}
  81792. +
  81793. +/**
  81794. + * Set the SRP Request bit
  81795. + */
  81796. +static ssize_t srp_store(struct device *_dev,
  81797. + struct device_attribute *attr,
  81798. + const char *buf, size_t count)
  81799. +{
  81800. +#ifndef DWC_HOST_ONLY
  81801. + dwc_otg_device_t *otg_dev = dwc_otg_drvdev(_dev);
  81802. + dwc_otg_pcd_initiate_srp(otg_dev->pcd);
  81803. +#endif
  81804. + return count;
  81805. +}
  81806. +
  81807. +DEVICE_ATTR(srp, 0644, srp_show, srp_store);
  81808. +
  81809. +/**
  81810. + * @todo Need to do more for power on/off?
  81811. + */
  81812. +/**
  81813. + * Show the Bus Power status
  81814. + */
  81815. +static ssize_t buspower_show(struct device *_dev,
  81816. + struct device_attribute *attr, char *buf)
  81817. +{
  81818. + dwc_otg_device_t *otg_dev = dwc_otg_drvdev(_dev);
  81819. + return sprintf(buf, "Bus Power = 0x%x\n",
  81820. + dwc_otg_get_prtpower(otg_dev->core_if));
  81821. +}
  81822. +
  81823. +/**
  81824. + * Set the Bus Power status
  81825. + */
  81826. +static ssize_t buspower_store(struct device *_dev,
  81827. + struct device_attribute *attr,
  81828. + const char *buf, size_t count)
  81829. +{
  81830. + dwc_otg_device_t *otg_dev = dwc_otg_drvdev(_dev);
  81831. + uint32_t on = simple_strtoul(buf, NULL, 16);
  81832. + dwc_otg_set_prtpower(otg_dev->core_if, on);
  81833. + return count;
  81834. +}
  81835. +
  81836. +DEVICE_ATTR(buspower, 0644, buspower_show, buspower_store);
  81837. +
  81838. +/**
  81839. + * @todo Need to do more for suspend?
  81840. + */
  81841. +/**
  81842. + * Show the Bus Suspend status
  81843. + */
  81844. +static ssize_t bussuspend_show(struct device *_dev,
  81845. + struct device_attribute *attr, char *buf)
  81846. +{
  81847. + dwc_otg_device_t *otg_dev = dwc_otg_drvdev(_dev);
  81848. + return sprintf(buf, "Bus Suspend = 0x%x\n",
  81849. + dwc_otg_get_prtsuspend(otg_dev->core_if));
  81850. +}
  81851. +
  81852. +/**
  81853. + * Set the Bus Suspend status
  81854. + */
  81855. +static ssize_t bussuspend_store(struct device *_dev,
  81856. + struct device_attribute *attr,
  81857. + const char *buf, size_t count)
  81858. +{
  81859. + dwc_otg_device_t *otg_dev = dwc_otg_drvdev(_dev);
  81860. + uint32_t in = simple_strtoul(buf, NULL, 16);
  81861. + dwc_otg_set_prtsuspend(otg_dev->core_if, in);
  81862. + return count;
  81863. +}
  81864. +
  81865. +DEVICE_ATTR(bussuspend, 0644, bussuspend_show, bussuspend_store);
  81866. +
  81867. +/**
  81868. + * Show the Mode Change Ready Timer status
  81869. + */
  81870. +static ssize_t mode_ch_tim_en_show(struct device *_dev,
  81871. + struct device_attribute *attr, char *buf)
  81872. +{
  81873. + dwc_otg_device_t *otg_dev = dwc_otg_drvdev(_dev);
  81874. + return sprintf(buf, "Mode Change Ready Timer Enable = 0x%x\n",
  81875. + dwc_otg_get_mode_ch_tim(otg_dev->core_if));
  81876. +}
  81877. +
  81878. +/**
  81879. + * Set the Mode Change Ready Timer status
  81880. + */
  81881. +static ssize_t mode_ch_tim_en_store(struct device *_dev,
  81882. + struct device_attribute *attr,
  81883. + const char *buf, size_t count)
  81884. +{
  81885. + dwc_otg_device_t *otg_dev = dwc_otg_drvdev(_dev);
  81886. + uint32_t in = simple_strtoul(buf, NULL, 16);
  81887. + dwc_otg_set_mode_ch_tim(otg_dev->core_if, in);
  81888. + return count;
  81889. +}
  81890. +
  81891. +DEVICE_ATTR(mode_ch_tim_en, 0644, mode_ch_tim_en_show, mode_ch_tim_en_store);
  81892. +
  81893. +/**
  81894. + * Show the value of HFIR Frame Interval bitfield
  81895. + */
  81896. +static ssize_t fr_interval_show(struct device *_dev,
  81897. + struct device_attribute *attr, char *buf)
  81898. +{
  81899. + dwc_otg_device_t *otg_dev = dwc_otg_drvdev(_dev);
  81900. + return sprintf(buf, "Frame Interval = 0x%x\n",
  81901. + dwc_otg_get_fr_interval(otg_dev->core_if));
  81902. +}
  81903. +
  81904. +/**
  81905. + * Set the HFIR Frame Interval value
  81906. + */
  81907. +static ssize_t fr_interval_store(struct device *_dev,
  81908. + struct device_attribute *attr,
  81909. + const char *buf, size_t count)
  81910. +{
  81911. + dwc_otg_device_t *otg_dev = dwc_otg_drvdev(_dev);
  81912. + uint32_t in = simple_strtoul(buf, NULL, 10);
  81913. + dwc_otg_set_fr_interval(otg_dev->core_if, in);
  81914. + return count;
  81915. +}
  81916. +
  81917. +DEVICE_ATTR(fr_interval, 0644, fr_interval_show, fr_interval_store);
  81918. +
  81919. +/**
  81920. + * Show the status of Remote Wakeup.
  81921. + */
  81922. +static ssize_t remote_wakeup_show(struct device *_dev,
  81923. + struct device_attribute *attr, char *buf)
  81924. +{
  81925. +#ifndef DWC_HOST_ONLY
  81926. + dwc_otg_device_t *otg_dev = dwc_otg_drvdev(_dev);
  81927. +
  81928. + return sprintf(buf,
  81929. + "Remote Wakeup Sig = %d Enabled = %d LPM Remote Wakeup = %d\n",
  81930. + dwc_otg_get_remotewakesig(otg_dev->core_if),
  81931. + dwc_otg_pcd_get_rmwkup_enable(otg_dev->pcd),
  81932. + dwc_otg_get_lpm_remotewakeenabled(otg_dev->core_if));
  81933. +#else
  81934. + return sprintf(buf, "Host Only Mode!\n");
  81935. +#endif /* DWC_HOST_ONLY */
  81936. +}
  81937. +
  81938. +/**
  81939. + * Initiate a remote wakeup of the host. The Device control register
  81940. + * Remote Wakeup Signal bit is written if the PCD Remote wakeup enable
  81941. + * flag is set.
  81942. + *
  81943. + */
  81944. +static ssize_t remote_wakeup_store(struct device *_dev,
  81945. + struct device_attribute *attr,
  81946. + const char *buf, size_t count)
  81947. +{
  81948. +#ifndef DWC_HOST_ONLY
  81949. + dwc_otg_device_t *otg_dev = dwc_otg_drvdev(_dev);
  81950. + uint32_t val = simple_strtoul(buf, NULL, 16);
  81951. +
  81952. + if (val & 1) {
  81953. + dwc_otg_pcd_remote_wakeup(otg_dev->pcd, 1);
  81954. + } else {
  81955. + dwc_otg_pcd_remote_wakeup(otg_dev->pcd, 0);
  81956. + }
  81957. +#endif /* DWC_HOST_ONLY */
  81958. + return count;
  81959. +}
  81960. +
  81961. +DEVICE_ATTR(remote_wakeup, S_IRUGO | S_IWUSR, remote_wakeup_show,
  81962. + remote_wakeup_store);
  81963. +
  81964. +/**
  81965. + * Show the whether core is hibernated or not.
  81966. + */
  81967. +static ssize_t rem_wakeup_pwrdn_show(struct device *_dev,
  81968. + struct device_attribute *attr, char *buf)
  81969. +{
  81970. +#ifndef DWC_HOST_ONLY
  81971. + dwc_otg_device_t *otg_dev = dwc_otg_drvdev(_dev);
  81972. +
  81973. + if (dwc_otg_get_core_state(otg_dev->core_if)) {
  81974. + DWC_PRINTF("Core is in hibernation\n");
  81975. + } else {
  81976. + DWC_PRINTF("Core is not in hibernation\n");
  81977. + }
  81978. +#endif /* DWC_HOST_ONLY */
  81979. + return 0;
  81980. +}
  81981. +
  81982. +extern int dwc_otg_device_hibernation_restore(dwc_otg_core_if_t * core_if,
  81983. + int rem_wakeup, int reset);
  81984. +
  81985. +/**
  81986. + * Initiate a remote wakeup of the device to exit from hibernation.
  81987. + */
  81988. +static ssize_t rem_wakeup_pwrdn_store(struct device *_dev,
  81989. + struct device_attribute *attr,
  81990. + const char *buf, size_t count)
  81991. +{
  81992. +#ifndef DWC_HOST_ONLY
  81993. + dwc_otg_device_t *otg_dev = dwc_otg_drvdev(_dev);
  81994. + dwc_otg_device_hibernation_restore(otg_dev->core_if, 1, 0);
  81995. +#endif
  81996. + return count;
  81997. +}
  81998. +
  81999. +DEVICE_ATTR(rem_wakeup_pwrdn, S_IRUGO | S_IWUSR, rem_wakeup_pwrdn_show,
  82000. + rem_wakeup_pwrdn_store);
  82001. +
  82002. +static ssize_t disconnect_us(struct device *_dev,
  82003. + struct device_attribute *attr,
  82004. + const char *buf, size_t count)
  82005. +{
  82006. +
  82007. +#ifndef DWC_HOST_ONLY
  82008. + dwc_otg_device_t *otg_dev = dwc_otg_drvdev(_dev);
  82009. + uint32_t val = simple_strtoul(buf, NULL, 16);
  82010. + DWC_PRINTF("The Passed value is %04x\n", val);
  82011. +
  82012. + dwc_otg_pcd_disconnect_us(otg_dev->pcd, 50);
  82013. +
  82014. +#endif /* DWC_HOST_ONLY */
  82015. + return count;
  82016. +}
  82017. +
  82018. +DEVICE_ATTR(disconnect_us, S_IWUSR, 0, disconnect_us);
  82019. +
  82020. +/**
  82021. + * Dump global registers and either host or device registers (depending on the
  82022. + * current mode of the core).
  82023. + */
  82024. +static ssize_t regdump_show(struct device *_dev,
  82025. + struct device_attribute *attr, char *buf)
  82026. +{
  82027. + dwc_otg_device_t *otg_dev = dwc_otg_drvdev(_dev);
  82028. +
  82029. + dwc_otg_dump_global_registers(otg_dev->core_if);
  82030. + if (dwc_otg_is_host_mode(otg_dev->core_if)) {
  82031. + dwc_otg_dump_host_registers(otg_dev->core_if);
  82032. + } else {
  82033. + dwc_otg_dump_dev_registers(otg_dev->core_if);
  82034. +
  82035. + }
  82036. + return sprintf(buf, "Register Dump\n");
  82037. +}
  82038. +
  82039. +DEVICE_ATTR(regdump, S_IRUGO, regdump_show, 0);
  82040. +
  82041. +/**
  82042. + * Dump global registers and either host or device registers (depending on the
  82043. + * current mode of the core).
  82044. + */
  82045. +static ssize_t spramdump_show(struct device *_dev,
  82046. + struct device_attribute *attr, char *buf)
  82047. +{
  82048. + dwc_otg_device_t *otg_dev = dwc_otg_drvdev(_dev);
  82049. +
  82050. + //dwc_otg_dump_spram(otg_dev->core_if);
  82051. +
  82052. + return sprintf(buf, "SPRAM Dump\n");
  82053. +}
  82054. +
  82055. +DEVICE_ATTR(spramdump, S_IRUGO, spramdump_show, 0);
  82056. +
  82057. +/**
  82058. + * Dump the current hcd state.
  82059. + */
  82060. +static ssize_t hcddump_show(struct device *_dev,
  82061. + struct device_attribute *attr, char *buf)
  82062. +{
  82063. +#ifndef DWC_DEVICE_ONLY
  82064. + dwc_otg_device_t *otg_dev = dwc_otg_drvdev(_dev);
  82065. + dwc_otg_hcd_dump_state(otg_dev->hcd);
  82066. +#endif /* DWC_DEVICE_ONLY */
  82067. + return sprintf(buf, "HCD Dump\n");
  82068. +}
  82069. +
  82070. +DEVICE_ATTR(hcddump, S_IRUGO, hcddump_show, 0);
  82071. +
  82072. +/**
  82073. + * Dump the average frame remaining at SOF. This can be used to
  82074. + * determine average interrupt latency. Frame remaining is also shown for
  82075. + * start transfer and two additional sample points.
  82076. + */
  82077. +static ssize_t hcd_frrem_show(struct device *_dev,
  82078. + struct device_attribute *attr, char *buf)
  82079. +{
  82080. +#ifndef DWC_DEVICE_ONLY
  82081. + dwc_otg_device_t *otg_dev = dwc_otg_drvdev(_dev);
  82082. +
  82083. + dwc_otg_hcd_dump_frrem(otg_dev->hcd);
  82084. +#endif /* DWC_DEVICE_ONLY */
  82085. + return sprintf(buf, "HCD Dump Frame Remaining\n");
  82086. +}
  82087. +
  82088. +DEVICE_ATTR(hcd_frrem, S_IRUGO, hcd_frrem_show, 0);
  82089. +
  82090. +/**
  82091. + * Displays the time required to read the GNPTXFSIZ register many times (the
  82092. + * output shows the number of times the register is read).
  82093. + */
  82094. +#define RW_REG_COUNT 10000000
  82095. +#define MSEC_PER_JIFFIE 1000/HZ
  82096. +static ssize_t rd_reg_test_show(struct device *_dev,
  82097. + struct device_attribute *attr, char *buf)
  82098. +{
  82099. + dwc_otg_device_t *otg_dev = dwc_otg_drvdev(_dev);
  82100. + int i;
  82101. + int time;
  82102. + int start_jiffies;
  82103. +
  82104. + printk("HZ %d, MSEC_PER_JIFFIE %d, loops_per_jiffy %lu\n",
  82105. + HZ, MSEC_PER_JIFFIE, loops_per_jiffy);
  82106. + start_jiffies = jiffies;
  82107. + for (i = 0; i < RW_REG_COUNT; i++) {
  82108. + dwc_otg_get_gnptxfsiz(otg_dev->core_if);
  82109. + }
  82110. + time = jiffies - start_jiffies;
  82111. + return sprintf(buf,
  82112. + "Time to read GNPTXFSIZ reg %d times: %d msecs (%d jiffies)\n",
  82113. + RW_REG_COUNT, time * MSEC_PER_JIFFIE, time);
  82114. +}
  82115. +
  82116. +DEVICE_ATTR(rd_reg_test, S_IRUGO, rd_reg_test_show, 0);
  82117. +
  82118. +/**
  82119. + * Displays the time required to write the GNPTXFSIZ register many times (the
  82120. + * output shows the number of times the register is written).
  82121. + */
  82122. +static ssize_t wr_reg_test_show(struct device *_dev,
  82123. + struct device_attribute *attr, char *buf)
  82124. +{
  82125. + dwc_otg_device_t *otg_dev = dwc_otg_drvdev(_dev);
  82126. + uint32_t reg_val;
  82127. + int i;
  82128. + int time;
  82129. + int start_jiffies;
  82130. +
  82131. + printk("HZ %d, MSEC_PER_JIFFIE %d, loops_per_jiffy %lu\n",
  82132. + HZ, MSEC_PER_JIFFIE, loops_per_jiffy);
  82133. + reg_val = dwc_otg_get_gnptxfsiz(otg_dev->core_if);
  82134. + start_jiffies = jiffies;
  82135. + for (i = 0; i < RW_REG_COUNT; i++) {
  82136. + dwc_otg_set_gnptxfsiz(otg_dev->core_if, reg_val);
  82137. + }
  82138. + time = jiffies - start_jiffies;
  82139. + return sprintf(buf,
  82140. + "Time to write GNPTXFSIZ reg %d times: %d msecs (%d jiffies)\n",
  82141. + RW_REG_COUNT, time * MSEC_PER_JIFFIE, time);
  82142. +}
  82143. +
  82144. +DEVICE_ATTR(wr_reg_test, S_IRUGO, wr_reg_test_show, 0);
  82145. +
  82146. +#ifdef CONFIG_USB_DWC_OTG_LPM
  82147. +
  82148. +/**
  82149. +* Show the lpm_response attribute.
  82150. +*/
  82151. +static ssize_t lpmresp_show(struct device *_dev,
  82152. + struct device_attribute *attr, char *buf)
  82153. +{
  82154. + dwc_otg_device_t *otg_dev = dwc_otg_drvdev(_dev);
  82155. +
  82156. + if (!dwc_otg_get_param_lpm_enable(otg_dev->core_if))
  82157. + return sprintf(buf, "** LPM is DISABLED **\n");
  82158. +
  82159. + if (!dwc_otg_is_device_mode(otg_dev->core_if)) {
  82160. + return sprintf(buf, "** Current mode is not device mode\n");
  82161. + }
  82162. + return sprintf(buf, "lpm_response = %d\n",
  82163. + dwc_otg_get_lpmresponse(otg_dev->core_if));
  82164. +}
  82165. +
  82166. +/**
  82167. +* Store the lpm_response attribute.
  82168. +*/
  82169. +static ssize_t lpmresp_store(struct device *_dev,
  82170. + struct device_attribute *attr,
  82171. + const char *buf, size_t count)
  82172. +{
  82173. + dwc_otg_device_t *otg_dev = dwc_otg_drvdev(_dev);
  82174. + uint32_t val = simple_strtoul(buf, NULL, 16);
  82175. +
  82176. + if (!dwc_otg_get_param_lpm_enable(otg_dev->core_if)) {
  82177. + return 0;
  82178. + }
  82179. +
  82180. + if (!dwc_otg_is_device_mode(otg_dev->core_if)) {
  82181. + return 0;
  82182. + }
  82183. +
  82184. + dwc_otg_set_lpmresponse(otg_dev->core_if, val);
  82185. + return count;
  82186. +}
  82187. +
  82188. +DEVICE_ATTR(lpm_response, S_IRUGO | S_IWUSR, lpmresp_show, lpmresp_store);
  82189. +
  82190. +/**
  82191. +* Show the sleep_status attribute.
  82192. +*/
  82193. +static ssize_t sleepstatus_show(struct device *_dev,
  82194. + struct device_attribute *attr, char *buf)
  82195. +{
  82196. + dwc_otg_device_t *otg_dev = dwc_otg_drvdev(_dev);
  82197. + return sprintf(buf, "Sleep Status = %d\n",
  82198. + dwc_otg_get_lpm_portsleepstatus(otg_dev->core_if));
  82199. +}
  82200. +
  82201. +/**
  82202. + * Store the sleep_status attribure.
  82203. + */
  82204. +static ssize_t sleepstatus_store(struct device *_dev,
  82205. + struct device_attribute *attr,
  82206. + const char *buf, size_t count)
  82207. +{
  82208. + dwc_otg_device_t *otg_dev = dwc_otg_drvdev(_dev);
  82209. + dwc_otg_core_if_t *core_if = otg_dev->core_if;
  82210. +
  82211. + if (dwc_otg_get_lpm_portsleepstatus(otg_dev->core_if)) {
  82212. + if (dwc_otg_is_host_mode(core_if)) {
  82213. +
  82214. + DWC_PRINTF("Host initiated resume\n");
  82215. + dwc_otg_set_prtresume(otg_dev->core_if, 1);
  82216. + }
  82217. + }
  82218. +
  82219. + return count;
  82220. +}
  82221. +
  82222. +DEVICE_ATTR(sleep_status, S_IRUGO | S_IWUSR, sleepstatus_show,
  82223. + sleepstatus_store);
  82224. +
  82225. +#endif /* CONFIG_USB_DWC_OTG_LPM_ENABLE */
  82226. +
  82227. +/**@}*/
  82228. +
  82229. +/**
  82230. + * Create the device files
  82231. + */
  82232. +void dwc_otg_attr_create(
  82233. +#ifdef LM_INTERFACE
  82234. + struct lm_device *dev
  82235. +#elif defined(PCI_INTERFACE)
  82236. + struct pci_dev *dev
  82237. +#elif defined(PLATFORM_INTERFACE)
  82238. + struct platform_device *dev
  82239. +#endif
  82240. + )
  82241. +{
  82242. + int error;
  82243. +
  82244. + error = device_create_file(&dev->dev, &dev_attr_regoffset);
  82245. + error = device_create_file(&dev->dev, &dev_attr_regvalue);
  82246. + error = device_create_file(&dev->dev, &dev_attr_mode);
  82247. + error = device_create_file(&dev->dev, &dev_attr_hnpcapable);
  82248. + error = device_create_file(&dev->dev, &dev_attr_srpcapable);
  82249. + error = device_create_file(&dev->dev, &dev_attr_hsic_connect);
  82250. + error = device_create_file(&dev->dev, &dev_attr_inv_sel_hsic);
  82251. + error = device_create_file(&dev->dev, &dev_attr_hnp);
  82252. + error = device_create_file(&dev->dev, &dev_attr_srp);
  82253. + error = device_create_file(&dev->dev, &dev_attr_buspower);
  82254. + error = device_create_file(&dev->dev, &dev_attr_bussuspend);
  82255. + error = device_create_file(&dev->dev, &dev_attr_mode_ch_tim_en);
  82256. + error = device_create_file(&dev->dev, &dev_attr_fr_interval);
  82257. + error = device_create_file(&dev->dev, &dev_attr_busconnected);
  82258. + error = device_create_file(&dev->dev, &dev_attr_gotgctl);
  82259. + error = device_create_file(&dev->dev, &dev_attr_gusbcfg);
  82260. + error = device_create_file(&dev->dev, &dev_attr_grxfsiz);
  82261. + error = device_create_file(&dev->dev, &dev_attr_gnptxfsiz);
  82262. + error = device_create_file(&dev->dev, &dev_attr_gpvndctl);
  82263. + error = device_create_file(&dev->dev, &dev_attr_ggpio);
  82264. + error = device_create_file(&dev->dev, &dev_attr_guid);
  82265. + error = device_create_file(&dev->dev, &dev_attr_gsnpsid);
  82266. + error = device_create_file(&dev->dev, &dev_attr_devspeed);
  82267. + error = device_create_file(&dev->dev, &dev_attr_enumspeed);
  82268. + error = device_create_file(&dev->dev, &dev_attr_hptxfsiz);
  82269. + error = device_create_file(&dev->dev, &dev_attr_hprt0);
  82270. + error = device_create_file(&dev->dev, &dev_attr_remote_wakeup);
  82271. + error = device_create_file(&dev->dev, &dev_attr_rem_wakeup_pwrdn);
  82272. + error = device_create_file(&dev->dev, &dev_attr_disconnect_us);
  82273. + error = device_create_file(&dev->dev, &dev_attr_regdump);
  82274. + error = device_create_file(&dev->dev, &dev_attr_spramdump);
  82275. + error = device_create_file(&dev->dev, &dev_attr_hcddump);
  82276. + error = device_create_file(&dev->dev, &dev_attr_hcd_frrem);
  82277. + error = device_create_file(&dev->dev, &dev_attr_rd_reg_test);
  82278. + error = device_create_file(&dev->dev, &dev_attr_wr_reg_test);
  82279. +#ifdef CONFIG_USB_DWC_OTG_LPM
  82280. + error = device_create_file(&dev->dev, &dev_attr_lpm_response);
  82281. + error = device_create_file(&dev->dev, &dev_attr_sleep_status);
  82282. +#endif
  82283. +}
  82284. +
  82285. +/**
  82286. + * Remove the device files
  82287. + */
  82288. +void dwc_otg_attr_remove(
  82289. +#ifdef LM_INTERFACE
  82290. + struct lm_device *dev
  82291. +#elif defined(PCI_INTERFACE)
  82292. + struct pci_dev *dev
  82293. +#elif defined(PLATFORM_INTERFACE)
  82294. + struct platform_device *dev
  82295. +#endif
  82296. + )
  82297. +{
  82298. + device_remove_file(&dev->dev, &dev_attr_regoffset);
  82299. + device_remove_file(&dev->dev, &dev_attr_regvalue);
  82300. + device_remove_file(&dev->dev, &dev_attr_mode);
  82301. + device_remove_file(&dev->dev, &dev_attr_hnpcapable);
  82302. + device_remove_file(&dev->dev, &dev_attr_srpcapable);
  82303. + device_remove_file(&dev->dev, &dev_attr_hsic_connect);
  82304. + device_remove_file(&dev->dev, &dev_attr_inv_sel_hsic);
  82305. + device_remove_file(&dev->dev, &dev_attr_hnp);
  82306. + device_remove_file(&dev->dev, &dev_attr_srp);
  82307. + device_remove_file(&dev->dev, &dev_attr_buspower);
  82308. + device_remove_file(&dev->dev, &dev_attr_bussuspend);
  82309. + device_remove_file(&dev->dev, &dev_attr_mode_ch_tim_en);
  82310. + device_remove_file(&dev->dev, &dev_attr_fr_interval);
  82311. + device_remove_file(&dev->dev, &dev_attr_busconnected);
  82312. + device_remove_file(&dev->dev, &dev_attr_gotgctl);
  82313. + device_remove_file(&dev->dev, &dev_attr_gusbcfg);
  82314. + device_remove_file(&dev->dev, &dev_attr_grxfsiz);
  82315. + device_remove_file(&dev->dev, &dev_attr_gnptxfsiz);
  82316. + device_remove_file(&dev->dev, &dev_attr_gpvndctl);
  82317. + device_remove_file(&dev->dev, &dev_attr_ggpio);
  82318. + device_remove_file(&dev->dev, &dev_attr_guid);
  82319. + device_remove_file(&dev->dev, &dev_attr_gsnpsid);
  82320. + device_remove_file(&dev->dev, &dev_attr_devspeed);
  82321. + device_remove_file(&dev->dev, &dev_attr_enumspeed);
  82322. + device_remove_file(&dev->dev, &dev_attr_hptxfsiz);
  82323. + device_remove_file(&dev->dev, &dev_attr_hprt0);
  82324. + device_remove_file(&dev->dev, &dev_attr_remote_wakeup);
  82325. + device_remove_file(&dev->dev, &dev_attr_rem_wakeup_pwrdn);
  82326. + device_remove_file(&dev->dev, &dev_attr_disconnect_us);
  82327. + device_remove_file(&dev->dev, &dev_attr_regdump);
  82328. + device_remove_file(&dev->dev, &dev_attr_spramdump);
  82329. + device_remove_file(&dev->dev, &dev_attr_hcddump);
  82330. + device_remove_file(&dev->dev, &dev_attr_hcd_frrem);
  82331. + device_remove_file(&dev->dev, &dev_attr_rd_reg_test);
  82332. + device_remove_file(&dev->dev, &dev_attr_wr_reg_test);
  82333. +#ifdef CONFIG_USB_DWC_OTG_LPM
  82334. + device_remove_file(&dev->dev, &dev_attr_lpm_response);
  82335. + device_remove_file(&dev->dev, &dev_attr_sleep_status);
  82336. +#endif
  82337. +}
  82338. diff -Nur linux-3.18.14/drivers/usb/host/dwc_otg/dwc_otg_attr.h linux-rpi/drivers/usb/host/dwc_otg/dwc_otg_attr.h
  82339. --- linux-3.18.14/drivers/usb/host/dwc_otg/dwc_otg_attr.h 1969-12-31 18:00:00.000000000 -0600
  82340. +++ linux-rpi/drivers/usb/host/dwc_otg/dwc_otg_attr.h 2015-05-31 14:46:12.901660961 -0500
  82341. @@ -0,0 +1,89 @@
  82342. +/* ==========================================================================
  82343. + * $File: //dwh/usb_iip/dev/software/otg/linux/drivers/dwc_otg_attr.h $
  82344. + * $Revision: #13 $
  82345. + * $Date: 2010/06/21 $
  82346. + * $Change: 1532021 $
  82347. + *
  82348. + * Synopsys HS OTG Linux Software Driver and documentation (hereinafter,
  82349. + * "Software") is an Unsupported proprietary work of Synopsys, Inc. unless
  82350. + * otherwise expressly agreed to in writing between Synopsys and you.
  82351. + *
  82352. + * The Software IS NOT an item of Licensed Software or Licensed Product under
  82353. + * any End User Software License Agreement or Agreement for Licensed Product
  82354. + * with Synopsys or any supplement thereto. You are permitted to use and
  82355. + * redistribute this Software in source and binary forms, with or without
  82356. + * modification, provided that redistributions of source code must retain this
  82357. + * notice. You may not view, use, disclose, copy or distribute this file or
  82358. + * any information contained herein except pursuant to this license grant from
  82359. + * Synopsys. If you do not agree with this notice, including the disclaimer
  82360. + * below, then you are not authorized to use the Software.
  82361. + *
  82362. + * THIS SOFTWARE IS BEING DISTRIBUTED BY SYNOPSYS SOLELY ON AN "AS IS" BASIS
  82363. + * AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
  82364. + * IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
  82365. + * ARE HEREBY DISCLAIMED. IN NO EVENT SHALL SYNOPSYS BE LIABLE FOR ANY DIRECT,
  82366. + * INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES
  82367. + * (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR
  82368. + * SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER
  82369. + * CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT
  82370. + * LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY
  82371. + * OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH
  82372. + * DAMAGE.
  82373. + * ========================================================================== */
  82374. +
  82375. +#if !defined(__DWC_OTG_ATTR_H__)
  82376. +#define __DWC_OTG_ATTR_H__
  82377. +
  82378. +/** @file
  82379. + * This file contains the interface to the Linux device attributes.
  82380. + */
  82381. +extern struct device_attribute dev_attr_regoffset;
  82382. +extern struct device_attribute dev_attr_regvalue;
  82383. +
  82384. +extern struct device_attribute dev_attr_mode;
  82385. +extern struct device_attribute dev_attr_hnpcapable;
  82386. +extern struct device_attribute dev_attr_srpcapable;
  82387. +extern struct device_attribute dev_attr_hnp;
  82388. +extern struct device_attribute dev_attr_srp;
  82389. +extern struct device_attribute dev_attr_buspower;
  82390. +extern struct device_attribute dev_attr_bussuspend;
  82391. +extern struct device_attribute dev_attr_mode_ch_tim_en;
  82392. +extern struct device_attribute dev_attr_fr_interval;
  82393. +extern struct device_attribute dev_attr_busconnected;
  82394. +extern struct device_attribute dev_attr_gotgctl;
  82395. +extern struct device_attribute dev_attr_gusbcfg;
  82396. +extern struct device_attribute dev_attr_grxfsiz;
  82397. +extern struct device_attribute dev_attr_gnptxfsiz;
  82398. +extern struct device_attribute dev_attr_gpvndctl;
  82399. +extern struct device_attribute dev_attr_ggpio;
  82400. +extern struct device_attribute dev_attr_guid;
  82401. +extern struct device_attribute dev_attr_gsnpsid;
  82402. +extern struct device_attribute dev_attr_devspeed;
  82403. +extern struct device_attribute dev_attr_enumspeed;
  82404. +extern struct device_attribute dev_attr_hptxfsiz;
  82405. +extern struct device_attribute dev_attr_hprt0;
  82406. +#ifdef CONFIG_USB_DWC_OTG_LPM
  82407. +extern struct device_attribute dev_attr_lpm_response;
  82408. +extern struct device_attribute devi_attr_sleep_status;
  82409. +#endif
  82410. +
  82411. +void dwc_otg_attr_create(
  82412. +#ifdef LM_INTERFACE
  82413. + struct lm_device *dev
  82414. +#elif defined(PCI_INTERFACE)
  82415. + struct pci_dev *dev
  82416. +#elif defined(PLATFORM_INTERFACE)
  82417. + struct platform_device *dev
  82418. +#endif
  82419. + );
  82420. +
  82421. +void dwc_otg_attr_remove(
  82422. +#ifdef LM_INTERFACE
  82423. + struct lm_device *dev
  82424. +#elif defined(PCI_INTERFACE)
  82425. + struct pci_dev *dev
  82426. +#elif defined(PLATFORM_INTERFACE)
  82427. + struct platform_device *dev
  82428. +#endif
  82429. + );
  82430. +#endif
  82431. diff -Nur linux-3.18.14/drivers/usb/host/dwc_otg/dwc_otg_cfi.c linux-rpi/drivers/usb/host/dwc_otg/dwc_otg_cfi.c
  82432. --- linux-3.18.14/drivers/usb/host/dwc_otg/dwc_otg_cfi.c 1969-12-31 18:00:00.000000000 -0600
  82433. +++ linux-rpi/drivers/usb/host/dwc_otg/dwc_otg_cfi.c 2015-05-31 14:46:12.901660961 -0500
  82434. @@ -0,0 +1,1876 @@
  82435. +/* ==========================================================================
  82436. + * Synopsys HS OTG Linux Software Driver and documentation (hereinafter,
  82437. + * "Software") is an Unsupported proprietary work of Synopsys, Inc. unless
  82438. + * otherwise expressly agreed to in writing between Synopsys and you.
  82439. + *
  82440. + * The Software IS NOT an item of Licensed Software or Licensed Product under
  82441. + * any End User Software License Agreement or Agreement for Licensed Product
  82442. + * with Synopsys or any supplement thereto. You are permitted to use and
  82443. + * redistribute this Software in source and binary forms, with or without
  82444. + * modification, provided that redistributions of source code must retain this
  82445. + * notice. You may not view, use, disclose, copy or distribute this file or
  82446. + * any information contained herein except pursuant to this license grant from
  82447. + * Synopsys. If you do not agree with this notice, including the disclaimer
  82448. + * below, then you are not authorized to use the Software.
  82449. + *
  82450. + * THIS SOFTWARE IS BEING DISTRIBUTED BY SYNOPSYS SOLELY ON AN "AS IS" BASIS
  82451. + * AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
  82452. + * IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
  82453. + * ARE HEREBY DISCLAIMED. IN NO EVENT SHALL SYNOPSYS BE LIABLE FOR ANY DIRECT,
  82454. + * INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES
  82455. + * (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR
  82456. + * SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER
  82457. + * CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT
  82458. + * LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY
  82459. + * OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH
  82460. + * DAMAGE.
  82461. + * ========================================================================== */
  82462. +
  82463. +/** @file
  82464. + *
  82465. + * This file contains the most of the CFI(Core Feature Interface)
  82466. + * implementation for the OTG.
  82467. + */
  82468. +
  82469. +#ifdef DWC_UTE_CFI
  82470. +
  82471. +#include "dwc_otg_pcd.h"
  82472. +#include "dwc_otg_cfi.h"
  82473. +
  82474. +/** This definition should actually migrate to the Portability Library */
  82475. +#define DWC_CONSTANT_CPU_TO_LE16(x) (x)
  82476. +
  82477. +extern dwc_otg_pcd_ep_t *get_ep_by_addr(dwc_otg_pcd_t * pcd, u16 wIndex);
  82478. +
  82479. +static int cfi_core_features_buf(uint8_t * buf, uint16_t buflen);
  82480. +static int cfi_get_feature_value(uint8_t * buf, uint16_t buflen,
  82481. + struct dwc_otg_pcd *pcd,
  82482. + struct cfi_usb_ctrlrequest *ctrl_req);
  82483. +static int cfi_set_feature_value(struct dwc_otg_pcd *pcd);
  82484. +static int cfi_ep_get_sg_val(uint8_t * buf, struct dwc_otg_pcd *pcd,
  82485. + struct cfi_usb_ctrlrequest *req);
  82486. +static int cfi_ep_get_concat_val(uint8_t * buf, struct dwc_otg_pcd *pcd,
  82487. + struct cfi_usb_ctrlrequest *req);
  82488. +static int cfi_ep_get_align_val(uint8_t * buf, struct dwc_otg_pcd *pcd,
  82489. + struct cfi_usb_ctrlrequest *req);
  82490. +static int cfi_preproc_reset(struct dwc_otg_pcd *pcd,
  82491. + struct cfi_usb_ctrlrequest *req);
  82492. +static void cfi_free_ep_bs_dyn_data(cfi_ep_t * cfiep);
  82493. +
  82494. +static uint16_t get_dfifo_size(dwc_otg_core_if_t * core_if);
  82495. +static int32_t get_rxfifo_size(dwc_otg_core_if_t * core_if, uint16_t wValue);
  82496. +static int32_t get_txfifo_size(struct dwc_otg_pcd *pcd, uint16_t wValue);
  82497. +
  82498. +static uint8_t resize_fifos(dwc_otg_core_if_t * core_if);
  82499. +
  82500. +/** This is the header of the all features descriptor */
  82501. +static cfi_all_features_header_t all_props_desc_header = {
  82502. + .wVersion = DWC_CONSTANT_CPU_TO_LE16(0x100),
  82503. + .wCoreID = DWC_CONSTANT_CPU_TO_LE16(CFI_CORE_ID_OTG),
  82504. + .wNumFeatures = DWC_CONSTANT_CPU_TO_LE16(9),
  82505. +};
  82506. +
  82507. +/** This is an array of statically allocated feature descriptors */
  82508. +static cfi_feature_desc_header_t prop_descs[] = {
  82509. +
  82510. + /* FT_ID_DMA_MODE */
  82511. + {
  82512. + .wFeatureID = DWC_CONSTANT_CPU_TO_LE16(FT_ID_DMA_MODE),
  82513. + .bmAttributes = CFI_FEATURE_ATTR_RW,
  82514. + .wDataLength = DWC_CONSTANT_CPU_TO_LE16(1),
  82515. + },
  82516. +
  82517. + /* FT_ID_DMA_BUFFER_SETUP */
  82518. + {
  82519. + .wFeatureID = DWC_CONSTANT_CPU_TO_LE16(FT_ID_DMA_BUFFER_SETUP),
  82520. + .bmAttributes = CFI_FEATURE_ATTR_RW,
  82521. + .wDataLength = DWC_CONSTANT_CPU_TO_LE16(6),
  82522. + },
  82523. +
  82524. + /* FT_ID_DMA_BUFF_ALIGN */
  82525. + {
  82526. + .wFeatureID = DWC_CONSTANT_CPU_TO_LE16(FT_ID_DMA_BUFF_ALIGN),
  82527. + .bmAttributes = CFI_FEATURE_ATTR_RW,
  82528. + .wDataLength = DWC_CONSTANT_CPU_TO_LE16(2),
  82529. + },
  82530. +
  82531. + /* FT_ID_DMA_CONCAT_SETUP */
  82532. + {
  82533. + .wFeatureID = DWC_CONSTANT_CPU_TO_LE16(FT_ID_DMA_CONCAT_SETUP),
  82534. + .bmAttributes = CFI_FEATURE_ATTR_RW,
  82535. + //.wDataLength = DWC_CONSTANT_CPU_TO_LE16(6),
  82536. + },
  82537. +
  82538. + /* FT_ID_DMA_CIRCULAR */
  82539. + {
  82540. + .wFeatureID = DWC_CONSTANT_CPU_TO_LE16(FT_ID_DMA_CIRCULAR),
  82541. + .bmAttributes = CFI_FEATURE_ATTR_RW,
  82542. + .wDataLength = DWC_CONSTANT_CPU_TO_LE16(6),
  82543. + },
  82544. +
  82545. + /* FT_ID_THRESHOLD_SETUP */
  82546. + {
  82547. + .wFeatureID = DWC_CONSTANT_CPU_TO_LE16(FT_ID_THRESHOLD_SETUP),
  82548. + .bmAttributes = CFI_FEATURE_ATTR_RW,
  82549. + .wDataLength = DWC_CONSTANT_CPU_TO_LE16(6),
  82550. + },
  82551. +
  82552. + /* FT_ID_DFIFO_DEPTH */
  82553. + {
  82554. + .wFeatureID = DWC_CONSTANT_CPU_TO_LE16(FT_ID_DFIFO_DEPTH),
  82555. + .bmAttributes = CFI_FEATURE_ATTR_RO,
  82556. + .wDataLength = DWC_CONSTANT_CPU_TO_LE16(2),
  82557. + },
  82558. +
  82559. + /* FT_ID_TX_FIFO_DEPTH */
  82560. + {
  82561. + .wFeatureID = DWC_CONSTANT_CPU_TO_LE16(FT_ID_TX_FIFO_DEPTH),
  82562. + .bmAttributes = CFI_FEATURE_ATTR_RW,
  82563. + .wDataLength = DWC_CONSTANT_CPU_TO_LE16(2),
  82564. + },
  82565. +
  82566. + /* FT_ID_RX_FIFO_DEPTH */
  82567. + {
  82568. + .wFeatureID = DWC_CONSTANT_CPU_TO_LE16(FT_ID_RX_FIFO_DEPTH),
  82569. + .bmAttributes = CFI_FEATURE_ATTR_RW,
  82570. + .wDataLength = DWC_CONSTANT_CPU_TO_LE16(2),
  82571. + }
  82572. +};
  82573. +
  82574. +/** The table of feature names */
  82575. +cfi_string_t prop_name_table[] = {
  82576. + {FT_ID_DMA_MODE, "dma_mode"},
  82577. + {FT_ID_DMA_BUFFER_SETUP, "buffer_setup"},
  82578. + {FT_ID_DMA_BUFF_ALIGN, "buffer_align"},
  82579. + {FT_ID_DMA_CONCAT_SETUP, "concat_setup"},
  82580. + {FT_ID_DMA_CIRCULAR, "buffer_circular"},
  82581. + {FT_ID_THRESHOLD_SETUP, "threshold_setup"},
  82582. + {FT_ID_DFIFO_DEPTH, "dfifo_depth"},
  82583. + {FT_ID_TX_FIFO_DEPTH, "txfifo_depth"},
  82584. + {FT_ID_RX_FIFO_DEPTH, "rxfifo_depth"},
  82585. + {}
  82586. +};
  82587. +
  82588. +/************************************************************************/
  82589. +
  82590. +/**
  82591. + * Returns the name of the feature by its ID
  82592. + * or NULL if no featute ID matches.
  82593. + *
  82594. + */
  82595. +const uint8_t *get_prop_name(uint16_t prop_id, int *len)
  82596. +{
  82597. + cfi_string_t *pstr;
  82598. + *len = 0;
  82599. +
  82600. + for (pstr = prop_name_table; pstr && pstr->s; pstr++) {
  82601. + if (pstr->id == prop_id) {
  82602. + *len = DWC_STRLEN(pstr->s);
  82603. + return pstr->s;
  82604. + }
  82605. + }
  82606. + return NULL;
  82607. +}
  82608. +
  82609. +/**
  82610. + * This function handles all CFI specific control requests.
  82611. + *
  82612. + * Return a negative value to stall the DCE.
  82613. + */
  82614. +int cfi_setup(struct dwc_otg_pcd *pcd, struct cfi_usb_ctrlrequest *ctrl)
  82615. +{
  82616. + int retval = 0;
  82617. + dwc_otg_pcd_ep_t *ep = NULL;
  82618. + cfiobject_t *cfi = pcd->cfi;
  82619. + struct dwc_otg_core_if *coreif = GET_CORE_IF(pcd);
  82620. + uint16_t wLen = DWC_LE16_TO_CPU(&ctrl->wLength);
  82621. + uint16_t wValue = DWC_LE16_TO_CPU(&ctrl->wValue);
  82622. + uint16_t wIndex = DWC_LE16_TO_CPU(&ctrl->wIndex);
  82623. + uint32_t regaddr = 0;
  82624. + uint32_t regval = 0;
  82625. +
  82626. + /* Save this Control Request in the CFI object.
  82627. + * The data field will be assigned in the data stage completion CB function.
  82628. + */
  82629. + cfi->ctrl_req = *ctrl;
  82630. + cfi->ctrl_req.data = NULL;
  82631. +
  82632. + cfi->need_gadget_att = 0;
  82633. + cfi->need_status_in_complete = 0;
  82634. +
  82635. + switch (ctrl->bRequest) {
  82636. + case VEN_CORE_GET_FEATURES:
  82637. + retval = cfi_core_features_buf(cfi->buf_in.buf, CFI_IN_BUF_LEN);
  82638. + if (retval >= 0) {
  82639. + //dump_msg(cfi->buf_in.buf, retval);
  82640. + ep = &pcd->ep0;
  82641. +
  82642. + retval = min((uint16_t) retval, wLen);
  82643. + /* Transfer this buffer to the host through the EP0-IN EP */
  82644. + ep->dwc_ep.dma_addr = cfi->buf_in.addr;
  82645. + ep->dwc_ep.start_xfer_buff = cfi->buf_in.buf;
  82646. + ep->dwc_ep.xfer_buff = cfi->buf_in.buf;
  82647. + ep->dwc_ep.xfer_len = retval;
  82648. + ep->dwc_ep.xfer_count = 0;
  82649. + ep->dwc_ep.sent_zlp = 0;
  82650. + ep->dwc_ep.total_len = ep->dwc_ep.xfer_len;
  82651. +
  82652. + pcd->ep0_pending = 1;
  82653. + dwc_otg_ep0_start_transfer(coreif, &ep->dwc_ep);
  82654. + }
  82655. + retval = 0;
  82656. + break;
  82657. +
  82658. + case VEN_CORE_GET_FEATURE:
  82659. + CFI_INFO("VEN_CORE_GET_FEATURE\n");
  82660. + retval = cfi_get_feature_value(cfi->buf_in.buf, CFI_IN_BUF_LEN,
  82661. + pcd, ctrl);
  82662. + if (retval >= 0) {
  82663. + ep = &pcd->ep0;
  82664. +
  82665. + retval = min((uint16_t) retval, wLen);
  82666. + /* Transfer this buffer to the host through the EP0-IN EP */
  82667. + ep->dwc_ep.dma_addr = cfi->buf_in.addr;
  82668. + ep->dwc_ep.start_xfer_buff = cfi->buf_in.buf;
  82669. + ep->dwc_ep.xfer_buff = cfi->buf_in.buf;
  82670. + ep->dwc_ep.xfer_len = retval;
  82671. + ep->dwc_ep.xfer_count = 0;
  82672. + ep->dwc_ep.sent_zlp = 0;
  82673. + ep->dwc_ep.total_len = ep->dwc_ep.xfer_len;
  82674. +
  82675. + pcd->ep0_pending = 1;
  82676. + dwc_otg_ep0_start_transfer(coreif, &ep->dwc_ep);
  82677. + }
  82678. + CFI_INFO("VEN_CORE_GET_FEATURE=%d\n", retval);
  82679. + dump_msg(cfi->buf_in.buf, retval);
  82680. + break;
  82681. +
  82682. + case VEN_CORE_SET_FEATURE:
  82683. + CFI_INFO("VEN_CORE_SET_FEATURE\n");
  82684. + /* Set up an XFER to get the data stage of the control request,
  82685. + * which is the new value of the feature to be modified.
  82686. + */
  82687. + ep = &pcd->ep0;
  82688. + ep->dwc_ep.is_in = 0;
  82689. + ep->dwc_ep.dma_addr = cfi->buf_out.addr;
  82690. + ep->dwc_ep.start_xfer_buff = cfi->buf_out.buf;
  82691. + ep->dwc_ep.xfer_buff = cfi->buf_out.buf;
  82692. + ep->dwc_ep.xfer_len = wLen;
  82693. + ep->dwc_ep.xfer_count = 0;
  82694. + ep->dwc_ep.sent_zlp = 0;
  82695. + ep->dwc_ep.total_len = ep->dwc_ep.xfer_len;
  82696. +
  82697. + pcd->ep0_pending = 1;
  82698. + /* Read the control write's data stage */
  82699. + dwc_otg_ep0_start_transfer(coreif, &ep->dwc_ep);
  82700. + retval = 0;
  82701. + break;
  82702. +
  82703. + case VEN_CORE_RESET_FEATURES:
  82704. + CFI_INFO("VEN_CORE_RESET_FEATURES\n");
  82705. + cfi->need_gadget_att = 1;
  82706. + cfi->need_status_in_complete = 1;
  82707. + retval = cfi_preproc_reset(pcd, ctrl);
  82708. + CFI_INFO("VEN_CORE_RESET_FEATURES = (%d)\n", retval);
  82709. + break;
  82710. +
  82711. + case VEN_CORE_ACTIVATE_FEATURES:
  82712. + CFI_INFO("VEN_CORE_ACTIVATE_FEATURES\n");
  82713. + break;
  82714. +
  82715. + case VEN_CORE_READ_REGISTER:
  82716. + CFI_INFO("VEN_CORE_READ_REGISTER\n");
  82717. + /* wValue optionally contains the HI WORD of the register offset and
  82718. + * wIndex contains the LOW WORD of the register offset
  82719. + */
  82720. + if (wValue == 0) {
  82721. + /* @TODO - MAS - fix the access to the base field */
  82722. + regaddr = 0;
  82723. + //regaddr = (uint32_t) pcd->otg_dev->os_dep.base;
  82724. + //GET_CORE_IF(pcd)->co
  82725. + regaddr |= wIndex;
  82726. + } else {
  82727. + regaddr = (wValue << 16) | wIndex;
  82728. + }
  82729. +
  82730. + /* Read a 32-bit value of the memory at the regaddr */
  82731. + regval = DWC_READ_REG32((uint32_t *) regaddr);
  82732. +
  82733. + ep = &pcd->ep0;
  82734. + dwc_memcpy(cfi->buf_in.buf, &regval, sizeof(uint32_t));
  82735. + ep->dwc_ep.is_in = 1;
  82736. + ep->dwc_ep.dma_addr = cfi->buf_in.addr;
  82737. + ep->dwc_ep.start_xfer_buff = cfi->buf_in.buf;
  82738. + ep->dwc_ep.xfer_buff = cfi->buf_in.buf;
  82739. + ep->dwc_ep.xfer_len = wLen;
  82740. + ep->dwc_ep.xfer_count = 0;
  82741. + ep->dwc_ep.sent_zlp = 0;
  82742. + ep->dwc_ep.total_len = ep->dwc_ep.xfer_len;
  82743. +
  82744. + pcd->ep0_pending = 1;
  82745. + dwc_otg_ep0_start_transfer(coreif, &ep->dwc_ep);
  82746. + cfi->need_gadget_att = 0;
  82747. + retval = 0;
  82748. + break;
  82749. +
  82750. + case VEN_CORE_WRITE_REGISTER:
  82751. + CFI_INFO("VEN_CORE_WRITE_REGISTER\n");
  82752. + /* Set up an XFER to get the data stage of the control request,
  82753. + * which is the new value of the register to be modified.
  82754. + */
  82755. + ep = &pcd->ep0;
  82756. + ep->dwc_ep.is_in = 0;
  82757. + ep->dwc_ep.dma_addr = cfi->buf_out.addr;
  82758. + ep->dwc_ep.start_xfer_buff = cfi->buf_out.buf;
  82759. + ep->dwc_ep.xfer_buff = cfi->buf_out.buf;
  82760. + ep->dwc_ep.xfer_len = wLen;
  82761. + ep->dwc_ep.xfer_count = 0;
  82762. + ep->dwc_ep.sent_zlp = 0;
  82763. + ep->dwc_ep.total_len = ep->dwc_ep.xfer_len;
  82764. +
  82765. + pcd->ep0_pending = 1;
  82766. + /* Read the control write's data stage */
  82767. + dwc_otg_ep0_start_transfer(coreif, &ep->dwc_ep);
  82768. + retval = 0;
  82769. + break;
  82770. +
  82771. + default:
  82772. + retval = -DWC_E_NOT_SUPPORTED;
  82773. + break;
  82774. + }
  82775. +
  82776. + return retval;
  82777. +}
  82778. +
  82779. +/**
  82780. + * This function prepares the core features descriptors and copies its
  82781. + * raw representation into the buffer <buf>.
  82782. + *
  82783. + * The buffer structure is as follows:
  82784. + * all_features_header (8 bytes)
  82785. + * features_#1 (8 bytes + feature name string length)
  82786. + * features_#2 (8 bytes + feature name string length)
  82787. + * .....
  82788. + * features_#n - where n=the total count of feature descriptors
  82789. + */
  82790. +static int cfi_core_features_buf(uint8_t * buf, uint16_t buflen)
  82791. +{
  82792. + cfi_feature_desc_header_t *prop_hdr = prop_descs;
  82793. + cfi_feature_desc_header_t *prop;
  82794. + cfi_all_features_header_t *all_props_hdr = &all_props_desc_header;
  82795. + cfi_all_features_header_t *tmp;
  82796. + uint8_t *tmpbuf = buf;
  82797. + const uint8_t *pname = NULL;
  82798. + int i, j, namelen = 0, totlen;
  82799. +
  82800. + /* Prepare and copy the core features into the buffer */
  82801. + CFI_INFO("%s:\n", __func__);
  82802. +
  82803. + tmp = (cfi_all_features_header_t *) tmpbuf;
  82804. + *tmp = *all_props_hdr;
  82805. + tmpbuf += CFI_ALL_FEATURES_HDR_LEN;
  82806. +
  82807. + j = sizeof(prop_descs) / sizeof(cfi_all_features_header_t);
  82808. + for (i = 0; i < j; i++, prop_hdr++) {
  82809. + pname = get_prop_name(prop_hdr->wFeatureID, &namelen);
  82810. + prop = (cfi_feature_desc_header_t *) tmpbuf;
  82811. + *prop = *prop_hdr;
  82812. +
  82813. + prop->bNameLen = namelen;
  82814. + prop->wLength =
  82815. + DWC_CONSTANT_CPU_TO_LE16(CFI_FEATURE_DESC_HDR_LEN +
  82816. + namelen);
  82817. +
  82818. + tmpbuf += CFI_FEATURE_DESC_HDR_LEN;
  82819. + dwc_memcpy(tmpbuf, pname, namelen);
  82820. + tmpbuf += namelen;
  82821. + }
  82822. +
  82823. + totlen = tmpbuf - buf;
  82824. +
  82825. + if (totlen > 0) {
  82826. + tmp = (cfi_all_features_header_t *) buf;
  82827. + tmp->wTotalLen = DWC_CONSTANT_CPU_TO_LE16(totlen);
  82828. + }
  82829. +
  82830. + return totlen;
  82831. +}
  82832. +
  82833. +/**
  82834. + * This function releases all the dynamic memory in the CFI object.
  82835. + */
  82836. +static void cfi_release(cfiobject_t * cfiobj)
  82837. +{
  82838. + cfi_ep_t *cfiep;
  82839. + dwc_list_link_t *tmp;
  82840. +
  82841. + CFI_INFO("%s\n", __func__);
  82842. +
  82843. + if (cfiobj->buf_in.buf) {
  82844. + DWC_DMA_FREE(CFI_IN_BUF_LEN, cfiobj->buf_in.buf,
  82845. + cfiobj->buf_in.addr);
  82846. + cfiobj->buf_in.buf = NULL;
  82847. + }
  82848. +
  82849. + if (cfiobj->buf_out.buf) {
  82850. + DWC_DMA_FREE(CFI_OUT_BUF_LEN, cfiobj->buf_out.buf,
  82851. + cfiobj->buf_out.addr);
  82852. + cfiobj->buf_out.buf = NULL;
  82853. + }
  82854. +
  82855. + /* Free the Buffer Setup values for each EP */
  82856. + //list_for_each_entry(cfiep, &cfiobj->active_eps, lh) {
  82857. + DWC_LIST_FOREACH(tmp, &cfiobj->active_eps) {
  82858. + cfiep = DWC_LIST_ENTRY(tmp, struct cfi_ep, lh);
  82859. + cfi_free_ep_bs_dyn_data(cfiep);
  82860. + }
  82861. +}
  82862. +
  82863. +/**
  82864. + * This function frees the dynamically allocated EP buffer setup data.
  82865. + */
  82866. +static void cfi_free_ep_bs_dyn_data(cfi_ep_t * cfiep)
  82867. +{
  82868. + if (cfiep->bm_sg) {
  82869. + DWC_FREE(cfiep->bm_sg);
  82870. + cfiep->bm_sg = NULL;
  82871. + }
  82872. +
  82873. + if (cfiep->bm_align) {
  82874. + DWC_FREE(cfiep->bm_align);
  82875. + cfiep->bm_align = NULL;
  82876. + }
  82877. +
  82878. + if (cfiep->bm_concat) {
  82879. + if (NULL != cfiep->bm_concat->wTxBytes) {
  82880. + DWC_FREE(cfiep->bm_concat->wTxBytes);
  82881. + cfiep->bm_concat->wTxBytes = NULL;
  82882. + }
  82883. + DWC_FREE(cfiep->bm_concat);
  82884. + cfiep->bm_concat = NULL;
  82885. + }
  82886. +}
  82887. +
  82888. +/**
  82889. + * This function initializes the default values of the features
  82890. + * for a specific endpoint and should be called only once when
  82891. + * the EP is enabled first time.
  82892. + */
  82893. +static int cfi_ep_init_defaults(struct dwc_otg_pcd *pcd, cfi_ep_t * cfiep)
  82894. +{
  82895. + int retval = 0;
  82896. +
  82897. + cfiep->bm_sg = DWC_ALLOC(sizeof(ddma_sg_buffer_setup_t));
  82898. + if (NULL == cfiep->bm_sg) {
  82899. + CFI_INFO("Failed to allocate memory for SG feature value\n");
  82900. + return -DWC_E_NO_MEMORY;
  82901. + }
  82902. + dwc_memset(cfiep->bm_sg, 0, sizeof(ddma_sg_buffer_setup_t));
  82903. +
  82904. + /* For the Concatenation feature's default value we do not allocate
  82905. + * memory for the wTxBytes field - it will be done in the set_feature_value
  82906. + * request handler.
  82907. + */
  82908. + cfiep->bm_concat = DWC_ALLOC(sizeof(ddma_concat_buffer_setup_t));
  82909. + if (NULL == cfiep->bm_concat) {
  82910. + CFI_INFO
  82911. + ("Failed to allocate memory for CONCATENATION feature value\n");
  82912. + DWC_FREE(cfiep->bm_sg);
  82913. + return -DWC_E_NO_MEMORY;
  82914. + }
  82915. + dwc_memset(cfiep->bm_concat, 0, sizeof(ddma_concat_buffer_setup_t));
  82916. +
  82917. + cfiep->bm_align = DWC_ALLOC(sizeof(ddma_align_buffer_setup_t));
  82918. + if (NULL == cfiep->bm_align) {
  82919. + CFI_INFO
  82920. + ("Failed to allocate memory for Alignment feature value\n");
  82921. + DWC_FREE(cfiep->bm_sg);
  82922. + DWC_FREE(cfiep->bm_concat);
  82923. + return -DWC_E_NO_MEMORY;
  82924. + }
  82925. + dwc_memset(cfiep->bm_align, 0, sizeof(ddma_align_buffer_setup_t));
  82926. +
  82927. + return retval;
  82928. +}
  82929. +
  82930. +/**
  82931. + * The callback function that notifies the CFI on the activation of
  82932. + * an endpoint in the PCD. The following steps are done in this function:
  82933. + *
  82934. + * Create a dynamically allocated cfi_ep_t object (a CFI wrapper to the PCD's
  82935. + * active endpoint)
  82936. + * Create MAX_DMA_DESCS_PER_EP count DMA Descriptors for the EP
  82937. + * Set the Buffer Mode to standard
  82938. + * Initialize the default values for all EP modes (SG, Circular, Concat, Align)
  82939. + * Add the cfi_ep_t object to the list of active endpoints in the CFI object
  82940. + */
  82941. +static int cfi_ep_enable(struct cfiobject *cfi, struct dwc_otg_pcd *pcd,
  82942. + struct dwc_otg_pcd_ep *ep)
  82943. +{
  82944. + cfi_ep_t *cfiep;
  82945. + int retval = -DWC_E_NOT_SUPPORTED;
  82946. +
  82947. + CFI_INFO("%s: epname=%s; epnum=0x%02x\n", __func__,
  82948. + "EP_" /*ep->ep.name */ , ep->desc->bEndpointAddress);
  82949. + /* MAS - Check whether this endpoint already is in the list */
  82950. + cfiep = get_cfi_ep_by_pcd_ep(cfi, ep);
  82951. +
  82952. + if (NULL == cfiep) {
  82953. + /* Allocate a cfi_ep_t object */
  82954. + cfiep = DWC_ALLOC(sizeof(cfi_ep_t));
  82955. + if (NULL == cfiep) {
  82956. + CFI_INFO
  82957. + ("Unable to allocate memory for <cfiep> in function %s\n",
  82958. + __func__);
  82959. + return -DWC_E_NO_MEMORY;
  82960. + }
  82961. + dwc_memset(cfiep, 0, sizeof(cfi_ep_t));
  82962. +
  82963. + /* Save the dwc_otg_pcd_ep pointer in the cfiep object */
  82964. + cfiep->ep = ep;
  82965. +
  82966. + /* Allocate the DMA Descriptors chain of MAX_DMA_DESCS_PER_EP count */
  82967. + ep->dwc_ep.descs =
  82968. + DWC_DMA_ALLOC(MAX_DMA_DESCS_PER_EP *
  82969. + sizeof(dwc_otg_dma_desc_t),
  82970. + &ep->dwc_ep.descs_dma_addr);
  82971. +
  82972. + if (NULL == ep->dwc_ep.descs) {
  82973. + DWC_FREE(cfiep);
  82974. + return -DWC_E_NO_MEMORY;
  82975. + }
  82976. +
  82977. + DWC_LIST_INIT(&cfiep->lh);
  82978. +
  82979. + /* Set the buffer mode to BM_STANDARD. It will be modified
  82980. + * when building descriptors for a specific buffer mode */
  82981. + ep->dwc_ep.buff_mode = BM_STANDARD;
  82982. +
  82983. + /* Create and initialize the default values for this EP's Buffer modes */
  82984. + if ((retval = cfi_ep_init_defaults(pcd, cfiep)) < 0)
  82985. + return retval;
  82986. +
  82987. + /* Add the cfi_ep_t object to the CFI object's list of active endpoints */
  82988. + DWC_LIST_INSERT_TAIL(&cfi->active_eps, &cfiep->lh);
  82989. + retval = 0;
  82990. + } else { /* The sought EP already is in the list */
  82991. + CFI_INFO("%s: The sought EP already is in the list\n",
  82992. + __func__);
  82993. + }
  82994. +
  82995. + return retval;
  82996. +}
  82997. +
  82998. +/**
  82999. + * This function is called when the data stage of a 3-stage Control Write request
  83000. + * is complete.
  83001. + *
  83002. + */
  83003. +static int cfi_ctrl_write_complete(struct cfiobject *cfi,
  83004. + struct dwc_otg_pcd *pcd)
  83005. +{
  83006. + uint32_t addr, reg_value;
  83007. + uint16_t wIndex, wValue;
  83008. + uint8_t bRequest;
  83009. + uint8_t *buf = cfi->buf_out.buf;
  83010. + //struct usb_ctrlrequest *ctrl_req = &cfi->ctrl_req_saved;
  83011. + struct cfi_usb_ctrlrequest *ctrl_req = &cfi->ctrl_req;
  83012. + int retval = -DWC_E_NOT_SUPPORTED;
  83013. +
  83014. + CFI_INFO("%s\n", __func__);
  83015. +
  83016. + bRequest = ctrl_req->bRequest;
  83017. + wIndex = DWC_CONSTANT_CPU_TO_LE16(ctrl_req->wIndex);
  83018. + wValue = DWC_CONSTANT_CPU_TO_LE16(ctrl_req->wValue);
  83019. +
  83020. + /*
  83021. + * Save the pointer to the data stage in the ctrl_req's <data> field.
  83022. + * The request should be already saved in the command stage by now.
  83023. + */
  83024. + ctrl_req->data = cfi->buf_out.buf;
  83025. + cfi->need_status_in_complete = 0;
  83026. + cfi->need_gadget_att = 0;
  83027. +
  83028. + switch (bRequest) {
  83029. + case VEN_CORE_WRITE_REGISTER:
  83030. + /* The buffer contains raw data of the new value for the register */
  83031. + reg_value = *((uint32_t *) buf);
  83032. + if (wValue == 0) {
  83033. + addr = 0;
  83034. + //addr = (uint32_t) pcd->otg_dev->os_dep.base;
  83035. + addr += wIndex;
  83036. + } else {
  83037. + addr = (wValue << 16) | wIndex;
  83038. + }
  83039. +
  83040. + //writel(reg_value, addr);
  83041. +
  83042. + retval = 0;
  83043. + cfi->need_status_in_complete = 1;
  83044. + break;
  83045. +
  83046. + case VEN_CORE_SET_FEATURE:
  83047. + /* The buffer contains raw data of the new value of the feature */
  83048. + retval = cfi_set_feature_value(pcd);
  83049. + if (retval < 0)
  83050. + return retval;
  83051. +
  83052. + cfi->need_status_in_complete = 1;
  83053. + break;
  83054. +
  83055. + default:
  83056. + break;
  83057. + }
  83058. +
  83059. + return retval;
  83060. +}
  83061. +
  83062. +/**
  83063. + * This function builds the DMA descriptors for the SG buffer mode.
  83064. + */
  83065. +static void cfi_build_sg_descs(struct cfiobject *cfi, cfi_ep_t * cfiep,
  83066. + dwc_otg_pcd_request_t * req)
  83067. +{
  83068. + struct dwc_otg_pcd_ep *ep = cfiep->ep;
  83069. + ddma_sg_buffer_setup_t *sgval = cfiep->bm_sg;
  83070. + struct dwc_otg_dma_desc *desc = cfiep->ep->dwc_ep.descs;
  83071. + struct dwc_otg_dma_desc *desc_last = cfiep->ep->dwc_ep.descs;
  83072. + dma_addr_t buff_addr = req->dma;
  83073. + int i;
  83074. + uint32_t txsize, off;
  83075. +
  83076. + txsize = sgval->wSize;
  83077. + off = sgval->bOffset;
  83078. +
  83079. +// CFI_INFO("%s: %s TXSIZE=0x%08x; OFFSET=0x%08x\n",
  83080. +// __func__, cfiep->ep->ep.name, txsize, off);
  83081. +
  83082. + for (i = 0; i < sgval->bCount; i++) {
  83083. + desc->status.b.bs = BS_HOST_BUSY;
  83084. + desc->buf = buff_addr;
  83085. + desc->status.b.l = 0;
  83086. + desc->status.b.ioc = 0;
  83087. + desc->status.b.sp = 0;
  83088. + desc->status.b.bytes = txsize;
  83089. + desc->status.b.bs = BS_HOST_READY;
  83090. +
  83091. + /* Set the next address of the buffer */
  83092. + buff_addr += txsize + off;
  83093. + desc_last = desc;
  83094. + desc++;
  83095. + }
  83096. +
  83097. + /* Set the last, ioc and sp bits on the Last DMA Descriptor */
  83098. + desc_last->status.b.l = 1;
  83099. + desc_last->status.b.ioc = 1;
  83100. + desc_last->status.b.sp = ep->dwc_ep.sent_zlp;
  83101. + /* Save the last DMA descriptor pointer */
  83102. + cfiep->dma_desc_last = desc_last;
  83103. + cfiep->desc_count = sgval->bCount;
  83104. +}
  83105. +
  83106. +/**
  83107. + * This function builds the DMA descriptors for the Concatenation buffer mode.
  83108. + */
  83109. +static void cfi_build_concat_descs(struct cfiobject *cfi, cfi_ep_t * cfiep,
  83110. + dwc_otg_pcd_request_t * req)
  83111. +{
  83112. + struct dwc_otg_pcd_ep *ep = cfiep->ep;
  83113. + ddma_concat_buffer_setup_t *concatval = cfiep->bm_concat;
  83114. + struct dwc_otg_dma_desc *desc = cfiep->ep->dwc_ep.descs;
  83115. + struct dwc_otg_dma_desc *desc_last = cfiep->ep->dwc_ep.descs;
  83116. + dma_addr_t buff_addr = req->dma;
  83117. + int i;
  83118. + uint16_t *txsize;
  83119. +
  83120. + txsize = concatval->wTxBytes;
  83121. +
  83122. + for (i = 0; i < concatval->hdr.bDescCount; i++) {
  83123. + desc->buf = buff_addr;
  83124. + desc->status.b.bs = BS_HOST_BUSY;
  83125. + desc->status.b.l = 0;
  83126. + desc->status.b.ioc = 0;
  83127. + desc->status.b.sp = 0;
  83128. + desc->status.b.bytes = *txsize;
  83129. + desc->status.b.bs = BS_HOST_READY;
  83130. +
  83131. + txsize++;
  83132. + /* Set the next address of the buffer */
  83133. + buff_addr += UGETW(ep->desc->wMaxPacketSize);
  83134. + desc_last = desc;
  83135. + desc++;
  83136. + }
  83137. +
  83138. + /* Set the last, ioc and sp bits on the Last DMA Descriptor */
  83139. + desc_last->status.b.l = 1;
  83140. + desc_last->status.b.ioc = 1;
  83141. + desc_last->status.b.sp = ep->dwc_ep.sent_zlp;
  83142. + cfiep->dma_desc_last = desc_last;
  83143. + cfiep->desc_count = concatval->hdr.bDescCount;
  83144. +}
  83145. +
  83146. +/**
  83147. + * This function builds the DMA descriptors for the Circular buffer mode
  83148. + */
  83149. +static void cfi_build_circ_descs(struct cfiobject *cfi, cfi_ep_t * cfiep,
  83150. + dwc_otg_pcd_request_t * req)
  83151. +{
  83152. + /* @todo: MAS - add implementation when this feature needs to be tested */
  83153. +}
  83154. +
  83155. +/**
  83156. + * This function builds the DMA descriptors for the Alignment buffer mode
  83157. + */
  83158. +static void cfi_build_align_descs(struct cfiobject *cfi, cfi_ep_t * cfiep,
  83159. + dwc_otg_pcd_request_t * req)
  83160. +{
  83161. + struct dwc_otg_pcd_ep *ep = cfiep->ep;
  83162. + ddma_align_buffer_setup_t *alignval = cfiep->bm_align;
  83163. + struct dwc_otg_dma_desc *desc = cfiep->ep->dwc_ep.descs;
  83164. + dma_addr_t buff_addr = req->dma;
  83165. +
  83166. + desc->status.b.bs = BS_HOST_BUSY;
  83167. + desc->status.b.l = 1;
  83168. + desc->status.b.ioc = 1;
  83169. + desc->status.b.sp = ep->dwc_ep.sent_zlp;
  83170. + desc->status.b.bytes = req->length;
  83171. + /* Adjust the buffer alignment */
  83172. + desc->buf = (buff_addr + alignval->bAlign);
  83173. + desc->status.b.bs = BS_HOST_READY;
  83174. + cfiep->dma_desc_last = desc;
  83175. + cfiep->desc_count = 1;
  83176. +}
  83177. +
  83178. +/**
  83179. + * This function builds the DMA descriptors chain for different modes of the
  83180. + * buffer setup of an endpoint.
  83181. + */
  83182. +static void cfi_build_descriptors(struct cfiobject *cfi,
  83183. + struct dwc_otg_pcd *pcd,
  83184. + struct dwc_otg_pcd_ep *ep,
  83185. + dwc_otg_pcd_request_t * req)
  83186. +{
  83187. + cfi_ep_t *cfiep;
  83188. +
  83189. + /* Get the cfiep by the dwc_otg_pcd_ep */
  83190. + cfiep = get_cfi_ep_by_pcd_ep(cfi, ep);
  83191. + if (NULL == cfiep) {
  83192. + CFI_INFO("%s: Unable to find a matching active endpoint\n",
  83193. + __func__);
  83194. + return;
  83195. + }
  83196. +
  83197. + cfiep->xfer_len = req->length;
  83198. +
  83199. + /* Iterate through all the DMA descriptors */
  83200. + switch (cfiep->ep->dwc_ep.buff_mode) {
  83201. + case BM_SG:
  83202. + cfi_build_sg_descs(cfi, cfiep, req);
  83203. + break;
  83204. +
  83205. + case BM_CONCAT:
  83206. + cfi_build_concat_descs(cfi, cfiep, req);
  83207. + break;
  83208. +
  83209. + case BM_CIRCULAR:
  83210. + cfi_build_circ_descs(cfi, cfiep, req);
  83211. + break;
  83212. +
  83213. + case BM_ALIGN:
  83214. + cfi_build_align_descs(cfi, cfiep, req);
  83215. + break;
  83216. +
  83217. + default:
  83218. + break;
  83219. + }
  83220. +}
  83221. +
  83222. +/**
  83223. + * Allocate DMA buffer for different Buffer modes.
  83224. + */
  83225. +static void *cfi_ep_alloc_buf(struct cfiobject *cfi, struct dwc_otg_pcd *pcd,
  83226. + struct dwc_otg_pcd_ep *ep, dma_addr_t * dma,
  83227. + unsigned size, gfp_t flags)
  83228. +{
  83229. + return DWC_DMA_ALLOC(size, dma);
  83230. +}
  83231. +
  83232. +/**
  83233. + * This function initializes the CFI object.
  83234. + */
  83235. +int init_cfi(cfiobject_t * cfiobj)
  83236. +{
  83237. + CFI_INFO("%s\n", __func__);
  83238. +
  83239. + /* Allocate a buffer for IN XFERs */
  83240. + cfiobj->buf_in.buf =
  83241. + DWC_DMA_ALLOC(CFI_IN_BUF_LEN, &cfiobj->buf_in.addr);
  83242. + if (NULL == cfiobj->buf_in.buf) {
  83243. + CFI_INFO("Unable to allocate buffer for INs\n");
  83244. + return -DWC_E_NO_MEMORY;
  83245. + }
  83246. +
  83247. + /* Allocate a buffer for OUT XFERs */
  83248. + cfiobj->buf_out.buf =
  83249. + DWC_DMA_ALLOC(CFI_OUT_BUF_LEN, &cfiobj->buf_out.addr);
  83250. + if (NULL == cfiobj->buf_out.buf) {
  83251. + CFI_INFO("Unable to allocate buffer for OUT\n");
  83252. + return -DWC_E_NO_MEMORY;
  83253. + }
  83254. +
  83255. + /* Initialize the callback function pointers */
  83256. + cfiobj->ops.release = cfi_release;
  83257. + cfiobj->ops.ep_enable = cfi_ep_enable;
  83258. + cfiobj->ops.ctrl_write_complete = cfi_ctrl_write_complete;
  83259. + cfiobj->ops.build_descriptors = cfi_build_descriptors;
  83260. + cfiobj->ops.ep_alloc_buf = cfi_ep_alloc_buf;
  83261. +
  83262. + /* Initialize the list of active endpoints in the CFI object */
  83263. + DWC_LIST_INIT(&cfiobj->active_eps);
  83264. +
  83265. + return 0;
  83266. +}
  83267. +
  83268. +/**
  83269. + * This function reads the required feature's current value into the buffer
  83270. + *
  83271. + * @retval: Returns negative as error, or the data length of the feature
  83272. + */
  83273. +static int cfi_get_feature_value(uint8_t * buf, uint16_t buflen,
  83274. + struct dwc_otg_pcd *pcd,
  83275. + struct cfi_usb_ctrlrequest *ctrl_req)
  83276. +{
  83277. + int retval = -DWC_E_NOT_SUPPORTED;
  83278. + struct dwc_otg_core_if *coreif = GET_CORE_IF(pcd);
  83279. + uint16_t dfifo, rxfifo, txfifo;
  83280. +
  83281. + switch (ctrl_req->wIndex) {
  83282. + /* Whether the DDMA is enabled or not */
  83283. + case FT_ID_DMA_MODE:
  83284. + *buf = (coreif->dma_enable && coreif->dma_desc_enable) ? 1 : 0;
  83285. + retval = 1;
  83286. + break;
  83287. +
  83288. + case FT_ID_DMA_BUFFER_SETUP:
  83289. + retval = cfi_ep_get_sg_val(buf, pcd, ctrl_req);
  83290. + break;
  83291. +
  83292. + case FT_ID_DMA_BUFF_ALIGN:
  83293. + retval = cfi_ep_get_align_val(buf, pcd, ctrl_req);
  83294. + break;
  83295. +
  83296. + case FT_ID_DMA_CONCAT_SETUP:
  83297. + retval = cfi_ep_get_concat_val(buf, pcd, ctrl_req);
  83298. + break;
  83299. +
  83300. + case FT_ID_DMA_CIRCULAR:
  83301. + CFI_INFO("GetFeature value (FT_ID_DMA_CIRCULAR)\n");
  83302. + break;
  83303. +
  83304. + case FT_ID_THRESHOLD_SETUP:
  83305. + CFI_INFO("GetFeature value (FT_ID_THRESHOLD_SETUP)\n");
  83306. + break;
  83307. +
  83308. + case FT_ID_DFIFO_DEPTH:
  83309. + dfifo = get_dfifo_size(coreif);
  83310. + *((uint16_t *) buf) = dfifo;
  83311. + retval = sizeof(uint16_t);
  83312. + break;
  83313. +
  83314. + case FT_ID_TX_FIFO_DEPTH:
  83315. + retval = get_txfifo_size(pcd, ctrl_req->wValue);
  83316. + if (retval >= 0) {
  83317. + txfifo = retval;
  83318. + *((uint16_t *) buf) = txfifo;
  83319. + retval = sizeof(uint16_t);
  83320. + }
  83321. + break;
  83322. +
  83323. + case FT_ID_RX_FIFO_DEPTH:
  83324. + retval = get_rxfifo_size(coreif, ctrl_req->wValue);
  83325. + if (retval >= 0) {
  83326. + rxfifo = retval;
  83327. + *((uint16_t *) buf) = rxfifo;
  83328. + retval = sizeof(uint16_t);
  83329. + }
  83330. + break;
  83331. + }
  83332. +
  83333. + return retval;
  83334. +}
  83335. +
  83336. +/**
  83337. + * This function resets the SG for the specified EP to its default value
  83338. + */
  83339. +static int cfi_reset_sg_val(cfi_ep_t * cfiep)
  83340. +{
  83341. + dwc_memset(cfiep->bm_sg, 0, sizeof(ddma_sg_buffer_setup_t));
  83342. + return 0;
  83343. +}
  83344. +
  83345. +/**
  83346. + * This function resets the Alignment for the specified EP to its default value
  83347. + */
  83348. +static int cfi_reset_align_val(cfi_ep_t * cfiep)
  83349. +{
  83350. + dwc_memset(cfiep->bm_sg, 0, sizeof(ddma_sg_buffer_setup_t));
  83351. + return 0;
  83352. +}
  83353. +
  83354. +/**
  83355. + * This function resets the Concatenation for the specified EP to its default value
  83356. + * This function will also set the value of the wTxBytes field to NULL after
  83357. + * freeing the memory previously allocated for this field.
  83358. + */
  83359. +static int cfi_reset_concat_val(cfi_ep_t * cfiep)
  83360. +{
  83361. + /* First we need to free the wTxBytes field */
  83362. + if (cfiep->bm_concat->wTxBytes) {
  83363. + DWC_FREE(cfiep->bm_concat->wTxBytes);
  83364. + cfiep->bm_concat->wTxBytes = NULL;
  83365. + }
  83366. +
  83367. + dwc_memset(cfiep->bm_concat, 0, sizeof(ddma_concat_buffer_setup_t));
  83368. + return 0;
  83369. +}
  83370. +
  83371. +/**
  83372. + * This function resets all the buffer setups of the specified endpoint
  83373. + */
  83374. +static int cfi_ep_reset_all_setup_vals(cfi_ep_t * cfiep)
  83375. +{
  83376. + cfi_reset_sg_val(cfiep);
  83377. + cfi_reset_align_val(cfiep);
  83378. + cfi_reset_concat_val(cfiep);
  83379. + return 0;
  83380. +}
  83381. +
  83382. +static int cfi_handle_reset_fifo_val(struct dwc_otg_pcd *pcd, uint8_t ep_addr,
  83383. + uint8_t rx_rst, uint8_t tx_rst)
  83384. +{
  83385. + int retval = -DWC_E_INVALID;
  83386. + uint16_t tx_siz[15];
  83387. + uint16_t rx_siz = 0;
  83388. + dwc_otg_pcd_ep_t *ep = NULL;
  83389. + dwc_otg_core_if_t *core_if = GET_CORE_IF(pcd);
  83390. + dwc_otg_core_params_t *params = GET_CORE_IF(pcd)->core_params;
  83391. +
  83392. + if (rx_rst) {
  83393. + rx_siz = params->dev_rx_fifo_size;
  83394. + params->dev_rx_fifo_size = GET_CORE_IF(pcd)->init_rxfsiz;
  83395. + }
  83396. +
  83397. + if (tx_rst) {
  83398. + if (ep_addr == 0) {
  83399. + int i;
  83400. +
  83401. + for (i = 0; i < core_if->hwcfg4.b.num_in_eps; i++) {
  83402. + tx_siz[i] =
  83403. + core_if->core_params->dev_tx_fifo_size[i];
  83404. + core_if->core_params->dev_tx_fifo_size[i] =
  83405. + core_if->init_txfsiz[i];
  83406. + }
  83407. + } else {
  83408. +
  83409. + ep = get_ep_by_addr(pcd, ep_addr);
  83410. +
  83411. + if (NULL == ep) {
  83412. + CFI_INFO
  83413. + ("%s: Unable to get the endpoint addr=0x%02x\n",
  83414. + __func__, ep_addr);
  83415. + return -DWC_E_INVALID;
  83416. + }
  83417. +
  83418. + tx_siz[0] =
  83419. + params->dev_tx_fifo_size[ep->dwc_ep.tx_fifo_num -
  83420. + 1];
  83421. + params->dev_tx_fifo_size[ep->dwc_ep.tx_fifo_num - 1] =
  83422. + GET_CORE_IF(pcd)->init_txfsiz[ep->
  83423. + dwc_ep.tx_fifo_num -
  83424. + 1];
  83425. + }
  83426. + }
  83427. +
  83428. + if (resize_fifos(GET_CORE_IF(pcd))) {
  83429. + retval = 0;
  83430. + } else {
  83431. + CFI_INFO
  83432. + ("%s: Error resetting the feature Reset All(FIFO size)\n",
  83433. + __func__);
  83434. + if (rx_rst) {
  83435. + params->dev_rx_fifo_size = rx_siz;
  83436. + }
  83437. +
  83438. + if (tx_rst) {
  83439. + if (ep_addr == 0) {
  83440. + int i;
  83441. + for (i = 0; i < core_if->hwcfg4.b.num_in_eps;
  83442. + i++) {
  83443. + core_if->
  83444. + core_params->dev_tx_fifo_size[i] =
  83445. + tx_siz[i];
  83446. + }
  83447. + } else {
  83448. + params->dev_tx_fifo_size[ep->
  83449. + dwc_ep.tx_fifo_num -
  83450. + 1] = tx_siz[0];
  83451. + }
  83452. + }
  83453. + retval = -DWC_E_INVALID;
  83454. + }
  83455. + return retval;
  83456. +}
  83457. +
  83458. +static int cfi_handle_reset_all(struct dwc_otg_pcd *pcd, uint8_t addr)
  83459. +{
  83460. + int retval = 0;
  83461. + cfi_ep_t *cfiep;
  83462. + cfiobject_t *cfi = pcd->cfi;
  83463. + dwc_list_link_t *tmp;
  83464. +
  83465. + retval = cfi_handle_reset_fifo_val(pcd, addr, 1, 1);
  83466. + if (retval < 0) {
  83467. + return retval;
  83468. + }
  83469. +
  83470. + /* If the EP address is known then reset the features for only that EP */
  83471. + if (addr) {
  83472. + cfiep = get_cfi_ep_by_addr(pcd->cfi, addr);
  83473. + if (NULL == cfiep) {
  83474. + CFI_INFO("%s: Error getting the EP address 0x%02x\n",
  83475. + __func__, addr);
  83476. + return -DWC_E_INVALID;
  83477. + }
  83478. + retval = cfi_ep_reset_all_setup_vals(cfiep);
  83479. + cfiep->ep->dwc_ep.buff_mode = BM_STANDARD;
  83480. + }
  83481. + /* Otherwise (wValue == 0), reset all features of all EP's */
  83482. + else {
  83483. + /* Traverse all the active EP's and reset the feature(s) value(s) */
  83484. + //list_for_each_entry(cfiep, &cfi->active_eps, lh) {
  83485. + DWC_LIST_FOREACH(tmp, &cfi->active_eps) {
  83486. + cfiep = DWC_LIST_ENTRY(tmp, struct cfi_ep, lh);
  83487. + retval = cfi_ep_reset_all_setup_vals(cfiep);
  83488. + cfiep->ep->dwc_ep.buff_mode = BM_STANDARD;
  83489. + if (retval < 0) {
  83490. + CFI_INFO
  83491. + ("%s: Error resetting the feature Reset All\n",
  83492. + __func__);
  83493. + return retval;
  83494. + }
  83495. + }
  83496. + }
  83497. + return retval;
  83498. +}
  83499. +
  83500. +static int cfi_handle_reset_dma_buff_setup(struct dwc_otg_pcd *pcd,
  83501. + uint8_t addr)
  83502. +{
  83503. + int retval = 0;
  83504. + cfi_ep_t *cfiep;
  83505. + cfiobject_t *cfi = pcd->cfi;
  83506. + dwc_list_link_t *tmp;
  83507. +
  83508. + /* If the EP address is known then reset the features for only that EP */
  83509. + if (addr) {
  83510. + cfiep = get_cfi_ep_by_addr(pcd->cfi, addr);
  83511. + if (NULL == cfiep) {
  83512. + CFI_INFO("%s: Error getting the EP address 0x%02x\n",
  83513. + __func__, addr);
  83514. + return -DWC_E_INVALID;
  83515. + }
  83516. + retval = cfi_reset_sg_val(cfiep);
  83517. + }
  83518. + /* Otherwise (wValue == 0), reset all features of all EP's */
  83519. + else {
  83520. + /* Traverse all the active EP's and reset the feature(s) value(s) */
  83521. + //list_for_each_entry(cfiep, &cfi->active_eps, lh) {
  83522. + DWC_LIST_FOREACH(tmp, &cfi->active_eps) {
  83523. + cfiep = DWC_LIST_ENTRY(tmp, struct cfi_ep, lh);
  83524. + retval = cfi_reset_sg_val(cfiep);
  83525. + if (retval < 0) {
  83526. + CFI_INFO
  83527. + ("%s: Error resetting the feature Buffer Setup\n",
  83528. + __func__);
  83529. + return retval;
  83530. + }
  83531. + }
  83532. + }
  83533. + return retval;
  83534. +}
  83535. +
  83536. +static int cfi_handle_reset_concat_val(struct dwc_otg_pcd *pcd, uint8_t addr)
  83537. +{
  83538. + int retval = 0;
  83539. + cfi_ep_t *cfiep;
  83540. + cfiobject_t *cfi = pcd->cfi;
  83541. + dwc_list_link_t *tmp;
  83542. +
  83543. + /* If the EP address is known then reset the features for only that EP */
  83544. + if (addr) {
  83545. + cfiep = get_cfi_ep_by_addr(pcd->cfi, addr);
  83546. + if (NULL == cfiep) {
  83547. + CFI_INFO("%s: Error getting the EP address 0x%02x\n",
  83548. + __func__, addr);
  83549. + return -DWC_E_INVALID;
  83550. + }
  83551. + retval = cfi_reset_concat_val(cfiep);
  83552. + }
  83553. + /* Otherwise (wValue == 0), reset all features of all EP's */
  83554. + else {
  83555. + /* Traverse all the active EP's and reset the feature(s) value(s) */
  83556. + //list_for_each_entry(cfiep, &cfi->active_eps, lh) {
  83557. + DWC_LIST_FOREACH(tmp, &cfi->active_eps) {
  83558. + cfiep = DWC_LIST_ENTRY(tmp, struct cfi_ep, lh);
  83559. + retval = cfi_reset_concat_val(cfiep);
  83560. + if (retval < 0) {
  83561. + CFI_INFO
  83562. + ("%s: Error resetting the feature Concatenation Value\n",
  83563. + __func__);
  83564. + return retval;
  83565. + }
  83566. + }
  83567. + }
  83568. + return retval;
  83569. +}
  83570. +
  83571. +static int cfi_handle_reset_align_val(struct dwc_otg_pcd *pcd, uint8_t addr)
  83572. +{
  83573. + int retval = 0;
  83574. + cfi_ep_t *cfiep;
  83575. + cfiobject_t *cfi = pcd->cfi;
  83576. + dwc_list_link_t *tmp;
  83577. +
  83578. + /* If the EP address is known then reset the features for only that EP */
  83579. + if (addr) {
  83580. + cfiep = get_cfi_ep_by_addr(pcd->cfi, addr);
  83581. + if (NULL == cfiep) {
  83582. + CFI_INFO("%s: Error getting the EP address 0x%02x\n",
  83583. + __func__, addr);
  83584. + return -DWC_E_INVALID;
  83585. + }
  83586. + retval = cfi_reset_align_val(cfiep);
  83587. + }
  83588. + /* Otherwise (wValue == 0), reset all features of all EP's */
  83589. + else {
  83590. + /* Traverse all the active EP's and reset the feature(s) value(s) */
  83591. + //list_for_each_entry(cfiep, &cfi->active_eps, lh) {
  83592. + DWC_LIST_FOREACH(tmp, &cfi->active_eps) {
  83593. + cfiep = DWC_LIST_ENTRY(tmp, struct cfi_ep, lh);
  83594. + retval = cfi_reset_align_val(cfiep);
  83595. + if (retval < 0) {
  83596. + CFI_INFO
  83597. + ("%s: Error resetting the feature Aliignment Value\n",
  83598. + __func__);
  83599. + return retval;
  83600. + }
  83601. + }
  83602. + }
  83603. + return retval;
  83604. +
  83605. +}
  83606. +
  83607. +static int cfi_preproc_reset(struct dwc_otg_pcd *pcd,
  83608. + struct cfi_usb_ctrlrequest *req)
  83609. +{
  83610. + int retval = 0;
  83611. +
  83612. + switch (req->wIndex) {
  83613. + case 0:
  83614. + /* Reset all features */
  83615. + retval = cfi_handle_reset_all(pcd, req->wValue & 0xff);
  83616. + break;
  83617. +
  83618. + case FT_ID_DMA_BUFFER_SETUP:
  83619. + /* Reset the SG buffer setup */
  83620. + retval =
  83621. + cfi_handle_reset_dma_buff_setup(pcd, req->wValue & 0xff);
  83622. + break;
  83623. +
  83624. + case FT_ID_DMA_CONCAT_SETUP:
  83625. + /* Reset the Concatenation buffer setup */
  83626. + retval = cfi_handle_reset_concat_val(pcd, req->wValue & 0xff);
  83627. + break;
  83628. +
  83629. + case FT_ID_DMA_BUFF_ALIGN:
  83630. + /* Reset the Alignment buffer setup */
  83631. + retval = cfi_handle_reset_align_val(pcd, req->wValue & 0xff);
  83632. + break;
  83633. +
  83634. + case FT_ID_TX_FIFO_DEPTH:
  83635. + retval =
  83636. + cfi_handle_reset_fifo_val(pcd, req->wValue & 0xff, 0, 1);
  83637. + pcd->cfi->need_gadget_att = 0;
  83638. + break;
  83639. +
  83640. + case FT_ID_RX_FIFO_DEPTH:
  83641. + retval = cfi_handle_reset_fifo_val(pcd, 0, 1, 0);
  83642. + pcd->cfi->need_gadget_att = 0;
  83643. + break;
  83644. + default:
  83645. + break;
  83646. + }
  83647. + return retval;
  83648. +}
  83649. +
  83650. +/**
  83651. + * This function sets a new value for the SG buffer setup.
  83652. + */
  83653. +static int cfi_ep_set_sg_val(uint8_t * buf, struct dwc_otg_pcd *pcd)
  83654. +{
  83655. + uint8_t inaddr, outaddr;
  83656. + cfi_ep_t *epin, *epout;
  83657. + ddma_sg_buffer_setup_t *psgval;
  83658. + uint32_t desccount, size;
  83659. +
  83660. + CFI_INFO("%s\n", __func__);
  83661. +
  83662. + psgval = (ddma_sg_buffer_setup_t *) buf;
  83663. + desccount = (uint32_t) psgval->bCount;
  83664. + size = (uint32_t) psgval->wSize;
  83665. +
  83666. + /* Check the DMA descriptor count */
  83667. + if ((desccount > MAX_DMA_DESCS_PER_EP) || (desccount == 0)) {
  83668. + CFI_INFO
  83669. + ("%s: The count of DMA Descriptors should be between 1 and %d\n",
  83670. + __func__, MAX_DMA_DESCS_PER_EP);
  83671. + return -DWC_E_INVALID;
  83672. + }
  83673. +
  83674. + /* Check the DMA descriptor count */
  83675. +
  83676. + if (size == 0) {
  83677. +
  83678. + CFI_INFO("%s: The transfer size should be at least 1 byte\n",
  83679. + __func__);
  83680. +
  83681. + return -DWC_E_INVALID;
  83682. +
  83683. + }
  83684. +
  83685. + inaddr = psgval->bInEndpointAddress;
  83686. + outaddr = psgval->bOutEndpointAddress;
  83687. +
  83688. + epin = get_cfi_ep_by_addr(pcd->cfi, inaddr);
  83689. + epout = get_cfi_ep_by_addr(pcd->cfi, outaddr);
  83690. +
  83691. + if (NULL == epin || NULL == epout) {
  83692. + CFI_INFO
  83693. + ("%s: Unable to get the endpoints inaddr=0x%02x outaddr=0x%02x\n",
  83694. + __func__, inaddr, outaddr);
  83695. + return -DWC_E_INVALID;
  83696. + }
  83697. +
  83698. + epin->ep->dwc_ep.buff_mode = BM_SG;
  83699. + dwc_memcpy(epin->bm_sg, psgval, sizeof(ddma_sg_buffer_setup_t));
  83700. +
  83701. + epout->ep->dwc_ep.buff_mode = BM_SG;
  83702. + dwc_memcpy(epout->bm_sg, psgval, sizeof(ddma_sg_buffer_setup_t));
  83703. +
  83704. + return 0;
  83705. +}
  83706. +
  83707. +/**
  83708. + * This function sets a new value for the buffer Alignment setup.
  83709. + */
  83710. +static int cfi_ep_set_alignment_val(uint8_t * buf, struct dwc_otg_pcd *pcd)
  83711. +{
  83712. + cfi_ep_t *ep;
  83713. + uint8_t addr;
  83714. + ddma_align_buffer_setup_t *palignval;
  83715. +
  83716. + palignval = (ddma_align_buffer_setup_t *) buf;
  83717. + addr = palignval->bEndpointAddress;
  83718. +
  83719. + ep = get_cfi_ep_by_addr(pcd->cfi, addr);
  83720. +
  83721. + if (NULL == ep) {
  83722. + CFI_INFO("%s: Unable to get the endpoint addr=0x%02x\n",
  83723. + __func__, addr);
  83724. + return -DWC_E_INVALID;
  83725. + }
  83726. +
  83727. + ep->ep->dwc_ep.buff_mode = BM_ALIGN;
  83728. + dwc_memcpy(ep->bm_align, palignval, sizeof(ddma_align_buffer_setup_t));
  83729. +
  83730. + return 0;
  83731. +}
  83732. +
  83733. +/**
  83734. + * This function sets a new value for the Concatenation buffer setup.
  83735. + */
  83736. +static int cfi_ep_set_concat_val(uint8_t * buf, struct dwc_otg_pcd *pcd)
  83737. +{
  83738. + uint8_t addr;
  83739. + cfi_ep_t *ep;
  83740. + struct _ddma_concat_buffer_setup_hdr *pConcatValHdr;
  83741. + uint16_t *pVals;
  83742. + uint32_t desccount;
  83743. + int i;
  83744. + uint16_t mps;
  83745. +
  83746. + pConcatValHdr = (struct _ddma_concat_buffer_setup_hdr *)buf;
  83747. + desccount = (uint32_t) pConcatValHdr->bDescCount;
  83748. + pVals = (uint16_t *) (buf + BS_CONCAT_VAL_HDR_LEN);
  83749. +
  83750. + /* Check the DMA descriptor count */
  83751. + if (desccount > MAX_DMA_DESCS_PER_EP) {
  83752. + CFI_INFO("%s: Maximum DMA Descriptor count should be %d\n",
  83753. + __func__, MAX_DMA_DESCS_PER_EP);
  83754. + return -DWC_E_INVALID;
  83755. + }
  83756. +
  83757. + addr = pConcatValHdr->bEndpointAddress;
  83758. + ep = get_cfi_ep_by_addr(pcd->cfi, addr);
  83759. + if (NULL == ep) {
  83760. + CFI_INFO("%s: Unable to get the endpoint addr=0x%02x\n",
  83761. + __func__, addr);
  83762. + return -DWC_E_INVALID;
  83763. + }
  83764. +
  83765. + mps = UGETW(ep->ep->desc->wMaxPacketSize);
  83766. +
  83767. +#if 0
  83768. + for (i = 0; i < desccount; i++) {
  83769. + CFI_INFO("%s: wTxSize[%d]=0x%04x\n", __func__, i, pVals[i]);
  83770. + }
  83771. + CFI_INFO("%s: epname=%s; mps=%d\n", __func__, ep->ep->ep.name, mps);
  83772. +#endif
  83773. +
  83774. + /* Check the wTxSizes to be less than or equal to the mps */
  83775. + for (i = 0; i < desccount; i++) {
  83776. + if (pVals[i] > mps) {
  83777. + CFI_INFO
  83778. + ("%s: ERROR - the wTxSize[%d] should be <= MPS (wTxSize=%d)\n",
  83779. + __func__, i, pVals[i]);
  83780. + return -DWC_E_INVALID;
  83781. + }
  83782. + }
  83783. +
  83784. + ep->ep->dwc_ep.buff_mode = BM_CONCAT;
  83785. + dwc_memcpy(ep->bm_concat, pConcatValHdr, BS_CONCAT_VAL_HDR_LEN);
  83786. +
  83787. + /* Free the previously allocated storage for the wTxBytes */
  83788. + if (ep->bm_concat->wTxBytes) {
  83789. + DWC_FREE(ep->bm_concat->wTxBytes);
  83790. + }
  83791. +
  83792. + /* Allocate a new storage for the wTxBytes field */
  83793. + ep->bm_concat->wTxBytes =
  83794. + DWC_ALLOC(sizeof(uint16_t) * pConcatValHdr->bDescCount);
  83795. + if (NULL == ep->bm_concat->wTxBytes) {
  83796. + CFI_INFO("%s: Unable to allocate memory\n", __func__);
  83797. + return -DWC_E_NO_MEMORY;
  83798. + }
  83799. +
  83800. + /* Copy the new values into the wTxBytes filed */
  83801. + dwc_memcpy(ep->bm_concat->wTxBytes, buf + BS_CONCAT_VAL_HDR_LEN,
  83802. + sizeof(uint16_t) * pConcatValHdr->bDescCount);
  83803. +
  83804. + return 0;
  83805. +}
  83806. +
  83807. +/**
  83808. + * This function calculates the total of all FIFO sizes
  83809. + *
  83810. + * @param core_if Programming view of DWC_otg controller
  83811. + *
  83812. + * @return The total of data FIFO sizes.
  83813. + *
  83814. + */
  83815. +static uint16_t get_dfifo_size(dwc_otg_core_if_t * core_if)
  83816. +{
  83817. + dwc_otg_core_params_t *params = core_if->core_params;
  83818. + uint16_t dfifo_total = 0;
  83819. + int i;
  83820. +
  83821. + /* The shared RxFIFO size */
  83822. + dfifo_total =
  83823. + params->dev_rx_fifo_size + params->dev_nperio_tx_fifo_size;
  83824. +
  83825. + /* Add up each TxFIFO size to the total */
  83826. + for (i = 0; i < core_if->hwcfg4.b.num_in_eps; i++) {
  83827. + dfifo_total += params->dev_tx_fifo_size[i];
  83828. + }
  83829. +
  83830. + return dfifo_total;
  83831. +}
  83832. +
  83833. +/**
  83834. + * This function returns Rx FIFO size
  83835. + *
  83836. + * @param core_if Programming view of DWC_otg controller
  83837. + *
  83838. + * @return The total of data FIFO sizes.
  83839. + *
  83840. + */
  83841. +static int32_t get_rxfifo_size(dwc_otg_core_if_t * core_if, uint16_t wValue)
  83842. +{
  83843. + switch (wValue >> 8) {
  83844. + case 0:
  83845. + return (core_if->pwron_rxfsiz <
  83846. + 32768) ? core_if->pwron_rxfsiz : 32768;
  83847. + break;
  83848. + case 1:
  83849. + return core_if->core_params->dev_rx_fifo_size;
  83850. + break;
  83851. + default:
  83852. + return -DWC_E_INVALID;
  83853. + break;
  83854. + }
  83855. +}
  83856. +
  83857. +/**
  83858. + * This function returns Tx FIFO size for IN EP
  83859. + *
  83860. + * @param core_if Programming view of DWC_otg controller
  83861. + *
  83862. + * @return The total of data FIFO sizes.
  83863. + *
  83864. + */
  83865. +static int32_t get_txfifo_size(struct dwc_otg_pcd *pcd, uint16_t wValue)
  83866. +{
  83867. + dwc_otg_pcd_ep_t *ep;
  83868. +
  83869. + ep = get_ep_by_addr(pcd, wValue & 0xff);
  83870. +
  83871. + if (NULL == ep) {
  83872. + CFI_INFO("%s: Unable to get the endpoint addr=0x%02x\n",
  83873. + __func__, wValue & 0xff);
  83874. + return -DWC_E_INVALID;
  83875. + }
  83876. +
  83877. + if (!ep->dwc_ep.is_in) {
  83878. + CFI_INFO
  83879. + ("%s: No Tx FIFO assingned to the Out endpoint addr=0x%02x\n",
  83880. + __func__, wValue & 0xff);
  83881. + return -DWC_E_INVALID;
  83882. + }
  83883. +
  83884. + switch (wValue >> 8) {
  83885. + case 0:
  83886. + return (GET_CORE_IF(pcd)->pwron_txfsiz
  83887. + [ep->dwc_ep.tx_fifo_num - 1] <
  83888. + 768) ? GET_CORE_IF(pcd)->pwron_txfsiz[ep->
  83889. + dwc_ep.tx_fifo_num
  83890. + - 1] : 32768;
  83891. + break;
  83892. + case 1:
  83893. + return GET_CORE_IF(pcd)->core_params->
  83894. + dev_tx_fifo_size[ep->dwc_ep.num - 1];
  83895. + break;
  83896. + default:
  83897. + return -DWC_E_INVALID;
  83898. + break;
  83899. + }
  83900. +}
  83901. +
  83902. +/**
  83903. + * This function checks if the submitted combination of
  83904. + * device mode FIFO sizes is possible or not.
  83905. + *
  83906. + * @param core_if Programming view of DWC_otg controller
  83907. + *
  83908. + * @return 1 if possible, 0 otherwise.
  83909. + *
  83910. + */
  83911. +static uint8_t check_fifo_sizes(dwc_otg_core_if_t * core_if)
  83912. +{
  83913. + uint16_t dfifo_actual = 0;
  83914. + dwc_otg_core_params_t *params = core_if->core_params;
  83915. + uint16_t start_addr = 0;
  83916. + int i;
  83917. +
  83918. + dfifo_actual =
  83919. + params->dev_rx_fifo_size + params->dev_nperio_tx_fifo_size;
  83920. +
  83921. + for (i = 0; i < core_if->hwcfg4.b.num_in_eps; i++) {
  83922. + dfifo_actual += params->dev_tx_fifo_size[i];
  83923. + }
  83924. +
  83925. + if (dfifo_actual > core_if->total_fifo_size) {
  83926. + return 0;
  83927. + }
  83928. +
  83929. + if (params->dev_rx_fifo_size > 32768 || params->dev_rx_fifo_size < 16)
  83930. + return 0;
  83931. +
  83932. + if (params->dev_nperio_tx_fifo_size > 32768
  83933. + || params->dev_nperio_tx_fifo_size < 16)
  83934. + return 0;
  83935. +
  83936. + for (i = 0; i < core_if->hwcfg4.b.num_in_eps; i++) {
  83937. +
  83938. + if (params->dev_tx_fifo_size[i] > 768
  83939. + || params->dev_tx_fifo_size[i] < 4)
  83940. + return 0;
  83941. + }
  83942. +
  83943. + if (params->dev_rx_fifo_size > core_if->pwron_rxfsiz)
  83944. + return 0;
  83945. + start_addr = params->dev_rx_fifo_size;
  83946. +
  83947. + if (params->dev_nperio_tx_fifo_size > core_if->pwron_gnptxfsiz)
  83948. + return 0;
  83949. + start_addr += params->dev_nperio_tx_fifo_size;
  83950. +
  83951. + for (i = 0; i < core_if->hwcfg4.b.num_in_eps; i++) {
  83952. +
  83953. + if (params->dev_tx_fifo_size[i] > core_if->pwron_txfsiz[i])
  83954. + return 0;
  83955. + start_addr += params->dev_tx_fifo_size[i];
  83956. + }
  83957. +
  83958. + return 1;
  83959. +}
  83960. +
  83961. +/**
  83962. + * This function resizes Device mode FIFOs
  83963. + *
  83964. + * @param core_if Programming view of DWC_otg controller
  83965. + *
  83966. + * @return 1 if successful, 0 otherwise
  83967. + *
  83968. + */
  83969. +static uint8_t resize_fifos(dwc_otg_core_if_t * core_if)
  83970. +{
  83971. + int i = 0;
  83972. + dwc_otg_core_global_regs_t *global_regs = core_if->core_global_regs;
  83973. + dwc_otg_core_params_t *params = core_if->core_params;
  83974. + uint32_t rx_fifo_size;
  83975. + fifosize_data_t nptxfifosize;
  83976. + fifosize_data_t txfifosize[15];
  83977. +
  83978. + uint32_t rx_fsz_bak;
  83979. + uint32_t nptxfsz_bak;
  83980. + uint32_t txfsz_bak[15];
  83981. +
  83982. + uint16_t start_address;
  83983. + uint8_t retval = 1;
  83984. +
  83985. + if (!check_fifo_sizes(core_if)) {
  83986. + return 0;
  83987. + }
  83988. +
  83989. + /* Configure data FIFO sizes */
  83990. + if (core_if->hwcfg2.b.dynamic_fifo && params->enable_dynamic_fifo) {
  83991. + rx_fsz_bak = DWC_READ_REG32(&global_regs->grxfsiz);
  83992. + rx_fifo_size = params->dev_rx_fifo_size;
  83993. + DWC_WRITE_REG32(&global_regs->grxfsiz, rx_fifo_size);
  83994. +
  83995. + /*
  83996. + * Tx FIFOs These FIFOs are numbered from 1 to 15.
  83997. + * Indexes of the FIFO size module parameters in the
  83998. + * dev_tx_fifo_size array and the FIFO size registers in
  83999. + * the dtxfsiz array run from 0 to 14.
  84000. + */
  84001. +
  84002. + /* Non-periodic Tx FIFO */
  84003. + nptxfsz_bak = DWC_READ_REG32(&global_regs->gnptxfsiz);
  84004. + nptxfifosize.b.depth = params->dev_nperio_tx_fifo_size;
  84005. + start_address = params->dev_rx_fifo_size;
  84006. + nptxfifosize.b.startaddr = start_address;
  84007. +
  84008. + DWC_WRITE_REG32(&global_regs->gnptxfsiz, nptxfifosize.d32);
  84009. +
  84010. + start_address += nptxfifosize.b.depth;
  84011. +
  84012. + for (i = 0; i < core_if->hwcfg4.b.num_in_eps; i++) {
  84013. + txfsz_bak[i] = DWC_READ_REG32(&global_regs->dtxfsiz[i]);
  84014. +
  84015. + txfifosize[i].b.depth = params->dev_tx_fifo_size[i];
  84016. + txfifosize[i].b.startaddr = start_address;
  84017. + DWC_WRITE_REG32(&global_regs->dtxfsiz[i],
  84018. + txfifosize[i].d32);
  84019. +
  84020. + start_address += txfifosize[i].b.depth;
  84021. + }
  84022. +
  84023. + /** Check if register values are set correctly */
  84024. + if (rx_fifo_size != DWC_READ_REG32(&global_regs->grxfsiz)) {
  84025. + retval = 0;
  84026. + }
  84027. +
  84028. + if (nptxfifosize.d32 != DWC_READ_REG32(&global_regs->gnptxfsiz)) {
  84029. + retval = 0;
  84030. + }
  84031. +
  84032. + for (i = 0; i < core_if->hwcfg4.b.num_in_eps; i++) {
  84033. + if (txfifosize[i].d32 !=
  84034. + DWC_READ_REG32(&global_regs->dtxfsiz[i])) {
  84035. + retval = 0;
  84036. + }
  84037. + }
  84038. +
  84039. + /** If register values are not set correctly, reset old values */
  84040. + if (retval == 0) {
  84041. + DWC_WRITE_REG32(&global_regs->grxfsiz, rx_fsz_bak);
  84042. +
  84043. + /* Non-periodic Tx FIFO */
  84044. + DWC_WRITE_REG32(&global_regs->gnptxfsiz, nptxfsz_bak);
  84045. +
  84046. + for (i = 0; i < core_if->hwcfg4.b.num_in_eps; i++) {
  84047. + DWC_WRITE_REG32(&global_regs->dtxfsiz[i],
  84048. + txfsz_bak[i]);
  84049. + }
  84050. + }
  84051. + } else {
  84052. + return 0;
  84053. + }
  84054. +
  84055. + /* Flush the FIFOs */
  84056. + dwc_otg_flush_tx_fifo(core_if, 0x10); /* all Tx FIFOs */
  84057. + dwc_otg_flush_rx_fifo(core_if);
  84058. +
  84059. + return retval;
  84060. +}
  84061. +
  84062. +/**
  84063. + * This function sets a new value for the buffer Alignment setup.
  84064. + */
  84065. +static int cfi_ep_set_tx_fifo_val(uint8_t * buf, dwc_otg_pcd_t * pcd)
  84066. +{
  84067. + int retval;
  84068. + uint32_t fsiz;
  84069. + uint16_t size;
  84070. + uint16_t ep_addr;
  84071. + dwc_otg_pcd_ep_t *ep;
  84072. + dwc_otg_core_params_t *params = GET_CORE_IF(pcd)->core_params;
  84073. + tx_fifo_size_setup_t *ptxfifoval;
  84074. +
  84075. + ptxfifoval = (tx_fifo_size_setup_t *) buf;
  84076. + ep_addr = ptxfifoval->bEndpointAddress;
  84077. + size = ptxfifoval->wDepth;
  84078. +
  84079. + ep = get_ep_by_addr(pcd, ep_addr);
  84080. +
  84081. + CFI_INFO
  84082. + ("%s: Set Tx FIFO size: endpoint addr=0x%02x, depth=%d, FIFO Num=%d\n",
  84083. + __func__, ep_addr, size, ep->dwc_ep.tx_fifo_num);
  84084. +
  84085. + if (NULL == ep) {
  84086. + CFI_INFO("%s: Unable to get the endpoint addr=0x%02x\n",
  84087. + __func__, ep_addr);
  84088. + return -DWC_E_INVALID;
  84089. + }
  84090. +
  84091. + fsiz = params->dev_tx_fifo_size[ep->dwc_ep.tx_fifo_num - 1];
  84092. + params->dev_tx_fifo_size[ep->dwc_ep.tx_fifo_num - 1] = size;
  84093. +
  84094. + if (resize_fifos(GET_CORE_IF(pcd))) {
  84095. + retval = 0;
  84096. + } else {
  84097. + CFI_INFO
  84098. + ("%s: Error setting the feature Tx FIFO Size for EP%d\n",
  84099. + __func__, ep_addr);
  84100. + params->dev_tx_fifo_size[ep->dwc_ep.tx_fifo_num - 1] = fsiz;
  84101. + retval = -DWC_E_INVALID;
  84102. + }
  84103. +
  84104. + return retval;
  84105. +}
  84106. +
  84107. +/**
  84108. + * This function sets a new value for the buffer Alignment setup.
  84109. + */
  84110. +static int cfi_set_rx_fifo_val(uint8_t * buf, dwc_otg_pcd_t * pcd)
  84111. +{
  84112. + int retval;
  84113. + uint32_t fsiz;
  84114. + uint16_t size;
  84115. + dwc_otg_core_params_t *params = GET_CORE_IF(pcd)->core_params;
  84116. + rx_fifo_size_setup_t *prxfifoval;
  84117. +
  84118. + prxfifoval = (rx_fifo_size_setup_t *) buf;
  84119. + size = prxfifoval->wDepth;
  84120. +
  84121. + fsiz = params->dev_rx_fifo_size;
  84122. + params->dev_rx_fifo_size = size;
  84123. +
  84124. + if (resize_fifos(GET_CORE_IF(pcd))) {
  84125. + retval = 0;
  84126. + } else {
  84127. + CFI_INFO("%s: Error setting the feature Rx FIFO Size\n",
  84128. + __func__);
  84129. + params->dev_rx_fifo_size = fsiz;
  84130. + retval = -DWC_E_INVALID;
  84131. + }
  84132. +
  84133. + return retval;
  84134. +}
  84135. +
  84136. +/**
  84137. + * This function reads the SG of an EP's buffer setup into the buffer buf
  84138. + */
  84139. +static int cfi_ep_get_sg_val(uint8_t * buf, struct dwc_otg_pcd *pcd,
  84140. + struct cfi_usb_ctrlrequest *req)
  84141. +{
  84142. + int retval = -DWC_E_INVALID;
  84143. + uint8_t addr;
  84144. + cfi_ep_t *ep;
  84145. +
  84146. + /* The Low Byte of the wValue contains a non-zero address of the endpoint */
  84147. + addr = req->wValue & 0xFF;
  84148. + if (addr == 0) /* The address should be non-zero */
  84149. + return retval;
  84150. +
  84151. + ep = get_cfi_ep_by_addr(pcd->cfi, addr);
  84152. + if (NULL == ep) {
  84153. + CFI_INFO("%s: Unable to get the endpoint address(0x%02x)\n",
  84154. + __func__, addr);
  84155. + return retval;
  84156. + }
  84157. +
  84158. + dwc_memcpy(buf, ep->bm_sg, BS_SG_VAL_DESC_LEN);
  84159. + retval = BS_SG_VAL_DESC_LEN;
  84160. + return retval;
  84161. +}
  84162. +
  84163. +/**
  84164. + * This function reads the Concatenation value of an EP's buffer mode into
  84165. + * the buffer buf
  84166. + */
  84167. +static int cfi_ep_get_concat_val(uint8_t * buf, struct dwc_otg_pcd *pcd,
  84168. + struct cfi_usb_ctrlrequest *req)
  84169. +{
  84170. + int retval = -DWC_E_INVALID;
  84171. + uint8_t addr;
  84172. + cfi_ep_t *ep;
  84173. + uint8_t desc_count;
  84174. +
  84175. + /* The Low Byte of the wValue contains a non-zero address of the endpoint */
  84176. + addr = req->wValue & 0xFF;
  84177. + if (addr == 0) /* The address should be non-zero */
  84178. + return retval;
  84179. +
  84180. + ep = get_cfi_ep_by_addr(pcd->cfi, addr);
  84181. + if (NULL == ep) {
  84182. + CFI_INFO("%s: Unable to get the endpoint address(0x%02x)\n",
  84183. + __func__, addr);
  84184. + return retval;
  84185. + }
  84186. +
  84187. + /* Copy the header to the buffer */
  84188. + dwc_memcpy(buf, ep->bm_concat, BS_CONCAT_VAL_HDR_LEN);
  84189. + /* Advance the buffer pointer by the header size */
  84190. + buf += BS_CONCAT_VAL_HDR_LEN;
  84191. +
  84192. + desc_count = ep->bm_concat->hdr.bDescCount;
  84193. + /* Copy alll the wTxBytes to the buffer */
  84194. + dwc_memcpy(buf, ep->bm_concat->wTxBytes, sizeof(uid16_t) * desc_count);
  84195. +
  84196. + retval = BS_CONCAT_VAL_HDR_LEN + sizeof(uid16_t) * desc_count;
  84197. + return retval;
  84198. +}
  84199. +
  84200. +/**
  84201. + * This function reads the buffer Alignment value of an EP's buffer mode into
  84202. + * the buffer buf
  84203. + *
  84204. + * @return The total number of bytes copied to the buffer or negative error code.
  84205. + */
  84206. +static int cfi_ep_get_align_val(uint8_t * buf, struct dwc_otg_pcd *pcd,
  84207. + struct cfi_usb_ctrlrequest *req)
  84208. +{
  84209. + int retval = -DWC_E_INVALID;
  84210. + uint8_t addr;
  84211. + cfi_ep_t *ep;
  84212. +
  84213. + /* The Low Byte of the wValue contains a non-zero address of the endpoint */
  84214. + addr = req->wValue & 0xFF;
  84215. + if (addr == 0) /* The address should be non-zero */
  84216. + return retval;
  84217. +
  84218. + ep = get_cfi_ep_by_addr(pcd->cfi, addr);
  84219. + if (NULL == ep) {
  84220. + CFI_INFO("%s: Unable to get the endpoint address(0x%02x)\n",
  84221. + __func__, addr);
  84222. + return retval;
  84223. + }
  84224. +
  84225. + dwc_memcpy(buf, ep->bm_align, BS_ALIGN_VAL_HDR_LEN);
  84226. + retval = BS_ALIGN_VAL_HDR_LEN;
  84227. +
  84228. + return retval;
  84229. +}
  84230. +
  84231. +/**
  84232. + * This function sets a new value for the specified feature
  84233. + *
  84234. + * @param pcd A pointer to the PCD object
  84235. + *
  84236. + * @return 0 if successful, negative error code otherwise to stall the DCE.
  84237. + */
  84238. +static int cfi_set_feature_value(struct dwc_otg_pcd *pcd)
  84239. +{
  84240. + int retval = -DWC_E_NOT_SUPPORTED;
  84241. + uint16_t wIndex, wValue;
  84242. + uint8_t bRequest;
  84243. + struct dwc_otg_core_if *coreif;
  84244. + cfiobject_t *cfi = pcd->cfi;
  84245. + struct cfi_usb_ctrlrequest *ctrl_req;
  84246. + uint8_t *buf;
  84247. + ctrl_req = &cfi->ctrl_req;
  84248. +
  84249. + buf = pcd->cfi->ctrl_req.data;
  84250. +
  84251. + coreif = GET_CORE_IF(pcd);
  84252. + bRequest = ctrl_req->bRequest;
  84253. + wIndex = DWC_CONSTANT_CPU_TO_LE16(ctrl_req->wIndex);
  84254. + wValue = DWC_CONSTANT_CPU_TO_LE16(ctrl_req->wValue);
  84255. +
  84256. + /* See which feature is to be modified */
  84257. + switch (wIndex) {
  84258. + case FT_ID_DMA_BUFFER_SETUP:
  84259. + /* Modify the feature */
  84260. + if ((retval = cfi_ep_set_sg_val(buf, pcd)) < 0)
  84261. + return retval;
  84262. +
  84263. + /* And send this request to the gadget */
  84264. + cfi->need_gadget_att = 1;
  84265. + break;
  84266. +
  84267. + case FT_ID_DMA_BUFF_ALIGN:
  84268. + if ((retval = cfi_ep_set_alignment_val(buf, pcd)) < 0)
  84269. + return retval;
  84270. + cfi->need_gadget_att = 1;
  84271. + break;
  84272. +
  84273. + case FT_ID_DMA_CONCAT_SETUP:
  84274. + /* Modify the feature */
  84275. + if ((retval = cfi_ep_set_concat_val(buf, pcd)) < 0)
  84276. + return retval;
  84277. + cfi->need_gadget_att = 1;
  84278. + break;
  84279. +
  84280. + case FT_ID_DMA_CIRCULAR:
  84281. + CFI_INFO("FT_ID_DMA_CIRCULAR\n");
  84282. + break;
  84283. +
  84284. + case FT_ID_THRESHOLD_SETUP:
  84285. + CFI_INFO("FT_ID_THRESHOLD_SETUP\n");
  84286. + break;
  84287. +
  84288. + case FT_ID_DFIFO_DEPTH:
  84289. + CFI_INFO("FT_ID_DFIFO_DEPTH\n");
  84290. + break;
  84291. +
  84292. + case FT_ID_TX_FIFO_DEPTH:
  84293. + CFI_INFO("FT_ID_TX_FIFO_DEPTH\n");
  84294. + if ((retval = cfi_ep_set_tx_fifo_val(buf, pcd)) < 0)
  84295. + return retval;
  84296. + cfi->need_gadget_att = 0;
  84297. + break;
  84298. +
  84299. + case FT_ID_RX_FIFO_DEPTH:
  84300. + CFI_INFO("FT_ID_RX_FIFO_DEPTH\n");
  84301. + if ((retval = cfi_set_rx_fifo_val(buf, pcd)) < 0)
  84302. + return retval;
  84303. + cfi->need_gadget_att = 0;
  84304. + break;
  84305. + }
  84306. +
  84307. + return retval;
  84308. +}
  84309. +
  84310. +#endif //DWC_UTE_CFI
  84311. diff -Nur linux-3.18.14/drivers/usb/host/dwc_otg/dwc_otg_cfi.h linux-rpi/drivers/usb/host/dwc_otg/dwc_otg_cfi.h
  84312. --- linux-3.18.14/drivers/usb/host/dwc_otg/dwc_otg_cfi.h 1969-12-31 18:00:00.000000000 -0600
  84313. +++ linux-rpi/drivers/usb/host/dwc_otg/dwc_otg_cfi.h 2015-05-31 14:46:12.905660961 -0500
  84314. @@ -0,0 +1,320 @@
  84315. +/* ==========================================================================
  84316. + * Synopsys HS OTG Linux Software Driver and documentation (hereinafter,
  84317. + * "Software") is an Unsupported proprietary work of Synopsys, Inc. unless
  84318. + * otherwise expressly agreed to in writing between Synopsys and you.
  84319. + *
  84320. + * The Software IS NOT an item of Licensed Software or Licensed Product under
  84321. + * any End User Software License Agreement or Agreement for Licensed Product
  84322. + * with Synopsys or any supplement thereto. You are permitted to use and
  84323. + * redistribute this Software in source and binary forms, with or without
  84324. + * modification, provided that redistributions of source code must retain this
  84325. + * notice. You may not view, use, disclose, copy or distribute this file or
  84326. + * any information contained herein except pursuant to this license grant from
  84327. + * Synopsys. If you do not agree with this notice, including the disclaimer
  84328. + * below, then you are not authorized to use the Software.
  84329. + *
  84330. + * THIS SOFTWARE IS BEING DISTRIBUTED BY SYNOPSYS SOLELY ON AN "AS IS" BASIS
  84331. + * AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
  84332. + * IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
  84333. + * ARE HEREBY DISCLAIMED. IN NO EVENT SHALL SYNOPSYS BE LIABLE FOR ANY DIRECT,
  84334. + * INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES
  84335. + * (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR
  84336. + * SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER
  84337. + * CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT
  84338. + * LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY
  84339. + * OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH
  84340. + * DAMAGE.
  84341. + * ========================================================================== */
  84342. +
  84343. +#if !defined(__DWC_OTG_CFI_H__)
  84344. +#define __DWC_OTG_CFI_H__
  84345. +
  84346. +#include "dwc_otg_pcd.h"
  84347. +#include "dwc_cfi_common.h"
  84348. +
  84349. +/**
  84350. + * @file
  84351. + * This file contains the CFI related OTG PCD specific common constants,
  84352. + * interfaces(functions and macros) and data structures.The CFI Protocol is an
  84353. + * optional interface for internal testing purposes that a DUT may implement to
  84354. + * support testing of configurable features.
  84355. + *
  84356. + */
  84357. +
  84358. +struct dwc_otg_pcd;
  84359. +struct dwc_otg_pcd_ep;
  84360. +
  84361. +/** OTG CFI Features (properties) ID constants */
  84362. +/** This is a request for all Core Features */
  84363. +#define FT_ID_DMA_MODE 0x0001
  84364. +#define FT_ID_DMA_BUFFER_SETUP 0x0002
  84365. +#define FT_ID_DMA_BUFF_ALIGN 0x0003
  84366. +#define FT_ID_DMA_CONCAT_SETUP 0x0004
  84367. +#define FT_ID_DMA_CIRCULAR 0x0005
  84368. +#define FT_ID_THRESHOLD_SETUP 0x0006
  84369. +#define FT_ID_DFIFO_DEPTH 0x0007
  84370. +#define FT_ID_TX_FIFO_DEPTH 0x0008
  84371. +#define FT_ID_RX_FIFO_DEPTH 0x0009
  84372. +
  84373. +/**********************************************************/
  84374. +#define CFI_INFO_DEF
  84375. +
  84376. +#ifdef CFI_INFO_DEF
  84377. +#define CFI_INFO(fmt...) DWC_PRINTF("CFI: " fmt);
  84378. +#else
  84379. +#define CFI_INFO(fmt...)
  84380. +#endif
  84381. +
  84382. +#define min(x,y) ({ \
  84383. + x < y ? x : y; })
  84384. +
  84385. +#define max(x,y) ({ \
  84386. + x > y ? x : y; })
  84387. +
  84388. +/**
  84389. + * Descriptor DMA SG Buffer setup structure (SG buffer). This structure is
  84390. + * also used for setting up a buffer for Circular DDMA.
  84391. + */
  84392. +struct _ddma_sg_buffer_setup {
  84393. +#define BS_SG_VAL_DESC_LEN 6
  84394. + /* The OUT EP address */
  84395. + uint8_t bOutEndpointAddress;
  84396. + /* The IN EP address */
  84397. + uint8_t bInEndpointAddress;
  84398. + /* Number of bytes to put between transfer segments (must be DWORD boundaries) */
  84399. + uint8_t bOffset;
  84400. + /* The number of transfer segments (a DMA descriptors per each segment) */
  84401. + uint8_t bCount;
  84402. + /* Size (in byte) of each transfer segment */
  84403. + uint16_t wSize;
  84404. +} __attribute__ ((packed));
  84405. +typedef struct _ddma_sg_buffer_setup ddma_sg_buffer_setup_t;
  84406. +
  84407. +/** Descriptor DMA Concatenation Buffer setup structure */
  84408. +struct _ddma_concat_buffer_setup_hdr {
  84409. +#define BS_CONCAT_VAL_HDR_LEN 4
  84410. + /* The endpoint for which the buffer is to be set up */
  84411. + uint8_t bEndpointAddress;
  84412. + /* The count of descriptors to be used */
  84413. + uint8_t bDescCount;
  84414. + /* The total size of the transfer */
  84415. + uint16_t wSize;
  84416. +} __attribute__ ((packed));
  84417. +typedef struct _ddma_concat_buffer_setup_hdr ddma_concat_buffer_setup_hdr_t;
  84418. +
  84419. +/** Descriptor DMA Concatenation Buffer setup structure */
  84420. +struct _ddma_concat_buffer_setup {
  84421. + /* The SG header */
  84422. + ddma_concat_buffer_setup_hdr_t hdr;
  84423. +
  84424. + /* The XFER sizes pointer (allocated dynamically) */
  84425. + uint16_t *wTxBytes;
  84426. +} __attribute__ ((packed));
  84427. +typedef struct _ddma_concat_buffer_setup ddma_concat_buffer_setup_t;
  84428. +
  84429. +/** Descriptor DMA Alignment Buffer setup structure */
  84430. +struct _ddma_align_buffer_setup {
  84431. +#define BS_ALIGN_VAL_HDR_LEN 2
  84432. + uint8_t bEndpointAddress;
  84433. + uint8_t bAlign;
  84434. +} __attribute__ ((packed));
  84435. +typedef struct _ddma_align_buffer_setup ddma_align_buffer_setup_t;
  84436. +
  84437. +/** Transmit FIFO Size setup structure */
  84438. +struct _tx_fifo_size_setup {
  84439. + uint8_t bEndpointAddress;
  84440. + uint16_t wDepth;
  84441. +} __attribute__ ((packed));
  84442. +typedef struct _tx_fifo_size_setup tx_fifo_size_setup_t;
  84443. +
  84444. +/** Transmit FIFO Size setup structure */
  84445. +struct _rx_fifo_size_setup {
  84446. + uint16_t wDepth;
  84447. +} __attribute__ ((packed));
  84448. +typedef struct _rx_fifo_size_setup rx_fifo_size_setup_t;
  84449. +
  84450. +/**
  84451. + * struct cfi_usb_ctrlrequest - the CFI implementation of the struct usb_ctrlrequest
  84452. + * This structure encapsulates the standard usb_ctrlrequest and adds a pointer
  84453. + * to the data returned in the data stage of a 3-stage Control Write requests.
  84454. + */
  84455. +struct cfi_usb_ctrlrequest {
  84456. + uint8_t bRequestType;
  84457. + uint8_t bRequest;
  84458. + uint16_t wValue;
  84459. + uint16_t wIndex;
  84460. + uint16_t wLength;
  84461. + uint8_t *data;
  84462. +} UPACKED;
  84463. +
  84464. +/*---------------------------------------------------------------------------*/
  84465. +
  84466. +/**
  84467. + * The CFI wrapper of the enabled and activated dwc_otg_pcd_ep structures.
  84468. + * This structure is used to store the buffer setup data for any
  84469. + * enabled endpoint in the PCD.
  84470. + */
  84471. +struct cfi_ep {
  84472. + /* Entry for the list container */
  84473. + dwc_list_link_t lh;
  84474. + /* Pointer to the active PCD endpoint structure */
  84475. + struct dwc_otg_pcd_ep *ep;
  84476. + /* The last descriptor in the chain of DMA descriptors of the endpoint */
  84477. + struct dwc_otg_dma_desc *dma_desc_last;
  84478. + /* The SG feature value */
  84479. + ddma_sg_buffer_setup_t *bm_sg;
  84480. + /* The Circular feature value */
  84481. + ddma_sg_buffer_setup_t *bm_circ;
  84482. + /* The Concatenation feature value */
  84483. + ddma_concat_buffer_setup_t *bm_concat;
  84484. + /* The Alignment feature value */
  84485. + ddma_align_buffer_setup_t *bm_align;
  84486. + /* XFER length */
  84487. + uint32_t xfer_len;
  84488. + /*
  84489. + * Count of DMA descriptors currently used.
  84490. + * The total should not exceed the MAX_DMA_DESCS_PER_EP value
  84491. + * defined in the dwc_otg_cil.h
  84492. + */
  84493. + uint32_t desc_count;
  84494. +};
  84495. +typedef struct cfi_ep cfi_ep_t;
  84496. +
  84497. +typedef struct cfi_dma_buff {
  84498. +#define CFI_IN_BUF_LEN 1024
  84499. +#define CFI_OUT_BUF_LEN 1024
  84500. + dma_addr_t addr;
  84501. + uint8_t *buf;
  84502. +} cfi_dma_buff_t;
  84503. +
  84504. +struct cfiobject;
  84505. +
  84506. +/**
  84507. + * This is the interface for the CFI operations.
  84508. + *
  84509. + * @param ep_enable Called when any endpoint is enabled and activated.
  84510. + * @param release Called when the CFI object is released and it needs to correctly
  84511. + * deallocate the dynamic memory
  84512. + * @param ctrl_write_complete Called when the data stage of the request is complete
  84513. + */
  84514. +typedef struct cfi_ops {
  84515. + int (*ep_enable) (struct cfiobject * cfi, struct dwc_otg_pcd * pcd,
  84516. + struct dwc_otg_pcd_ep * ep);
  84517. + void *(*ep_alloc_buf) (struct cfiobject * cfi, struct dwc_otg_pcd * pcd,
  84518. + struct dwc_otg_pcd_ep * ep, dma_addr_t * dma,
  84519. + unsigned size, gfp_t flags);
  84520. + void (*release) (struct cfiobject * cfi);
  84521. + int (*ctrl_write_complete) (struct cfiobject * cfi,
  84522. + struct dwc_otg_pcd * pcd);
  84523. + void (*build_descriptors) (struct cfiobject * cfi,
  84524. + struct dwc_otg_pcd * pcd,
  84525. + struct dwc_otg_pcd_ep * ep,
  84526. + dwc_otg_pcd_request_t * req);
  84527. +} cfi_ops_t;
  84528. +
  84529. +struct cfiobject {
  84530. + cfi_ops_t ops;
  84531. + struct dwc_otg_pcd *pcd;
  84532. + struct usb_gadget *gadget;
  84533. +
  84534. + /* Buffers used to send/receive CFI-related request data */
  84535. + cfi_dma_buff_t buf_in;
  84536. + cfi_dma_buff_t buf_out;
  84537. +
  84538. + /* CFI specific Control request wrapper */
  84539. + struct cfi_usb_ctrlrequest ctrl_req;
  84540. +
  84541. + /* The list of active EP's in the PCD of type cfi_ep_t */
  84542. + dwc_list_link_t active_eps;
  84543. +
  84544. + /* This flag shall control the propagation of a specific request
  84545. + * to the gadget's processing routines.
  84546. + * 0 - no gadget handling
  84547. + * 1 - the gadget needs to know about this request (w/o completing a status
  84548. + * phase - just return a 0 to the _setup callback)
  84549. + */
  84550. + uint8_t need_gadget_att;
  84551. +
  84552. + /* Flag indicating whether the status IN phase needs to be
  84553. + * completed by the PCD
  84554. + */
  84555. + uint8_t need_status_in_complete;
  84556. +};
  84557. +typedef struct cfiobject cfiobject_t;
  84558. +
  84559. +#define DUMP_MSG
  84560. +
  84561. +#if defined(DUMP_MSG)
  84562. +static inline void dump_msg(const u8 * buf, unsigned int length)
  84563. +{
  84564. + unsigned int start, num, i;
  84565. + char line[52], *p;
  84566. +
  84567. + if (length >= 512)
  84568. + return;
  84569. +
  84570. + start = 0;
  84571. + while (length > 0) {
  84572. + num = min(length, 16u);
  84573. + p = line;
  84574. + for (i = 0; i < num; ++i) {
  84575. + if (i == 8)
  84576. + *p++ = ' ';
  84577. + DWC_SPRINTF(p, " %02x", buf[i]);
  84578. + p += 3;
  84579. + }
  84580. + *p = 0;
  84581. + DWC_DEBUG("%6x: %s\n", start, line);
  84582. + buf += num;
  84583. + start += num;
  84584. + length -= num;
  84585. + }
  84586. +}
  84587. +#else
  84588. +static inline void dump_msg(const u8 * buf, unsigned int length)
  84589. +{
  84590. +}
  84591. +#endif
  84592. +
  84593. +/**
  84594. + * This function returns a pointer to cfi_ep_t object with the addr address.
  84595. + */
  84596. +static inline struct cfi_ep *get_cfi_ep_by_addr(struct cfiobject *cfi,
  84597. + uint8_t addr)
  84598. +{
  84599. + struct cfi_ep *pcfiep;
  84600. + dwc_list_link_t *tmp;
  84601. +
  84602. + DWC_LIST_FOREACH(tmp, &cfi->active_eps) {
  84603. + pcfiep = DWC_LIST_ENTRY(tmp, struct cfi_ep, lh);
  84604. +
  84605. + if (pcfiep->ep->desc->bEndpointAddress == addr) {
  84606. + return pcfiep;
  84607. + }
  84608. + }
  84609. +
  84610. + return NULL;
  84611. +}
  84612. +
  84613. +/**
  84614. + * This function returns a pointer to cfi_ep_t object that matches
  84615. + * the dwc_otg_pcd_ep object.
  84616. + */
  84617. +static inline struct cfi_ep *get_cfi_ep_by_pcd_ep(struct cfiobject *cfi,
  84618. + struct dwc_otg_pcd_ep *ep)
  84619. +{
  84620. + struct cfi_ep *pcfiep = NULL;
  84621. + dwc_list_link_t *tmp;
  84622. +
  84623. + DWC_LIST_FOREACH(tmp, &cfi->active_eps) {
  84624. + pcfiep = DWC_LIST_ENTRY(tmp, struct cfi_ep, lh);
  84625. + if (pcfiep->ep == ep) {
  84626. + return pcfiep;
  84627. + }
  84628. + }
  84629. + return NULL;
  84630. +}
  84631. +
  84632. +int cfi_setup(struct dwc_otg_pcd *pcd, struct cfi_usb_ctrlrequest *ctrl);
  84633. +
  84634. +#endif /* (__DWC_OTG_CFI_H__) */
  84635. diff -Nur linux-3.18.14/drivers/usb/host/dwc_otg/dwc_otg_cil.c linux-rpi/drivers/usb/host/dwc_otg/dwc_otg_cil.c
  84636. --- linux-3.18.14/drivers/usb/host/dwc_otg/dwc_otg_cil.c 1969-12-31 18:00:00.000000000 -0600
  84637. +++ linux-rpi/drivers/usb/host/dwc_otg/dwc_otg_cil.c 2015-05-31 14:46:12.905660961 -0500
  84638. @@ -0,0 +1,7141 @@
  84639. +/* ==========================================================================
  84640. + * $File: //dwh/usb_iip/dev/software/otg/linux/drivers/dwc_otg_cil.c $
  84641. + * $Revision: #191 $
  84642. + * $Date: 2012/08/10 $
  84643. + * $Change: 2047372 $
  84644. + *
  84645. + * Synopsys HS OTG Linux Software Driver and documentation (hereinafter,
  84646. + * "Software") is an Unsupported proprietary work of Synopsys, Inc. unless
  84647. + * otherwise expressly agreed to in writing between Synopsys and you.
  84648. + *
  84649. + * The Software IS NOT an item of Licensed Software or Licensed Product under
  84650. + * any End User Software License Agreement or Agreement for Licensed Product
  84651. + * with Synopsys or any supplement thereto. You are permitted to use and
  84652. + * redistribute this Software in source and binary forms, with or without
  84653. + * modification, provided that redistributions of source code must retain this
  84654. + * notice. You may not view, use, disclose, copy or distribute this file or
  84655. + * any information contained herein except pursuant to this license grant from
  84656. + * Synopsys. If you do not agree with this notice, including the disclaimer
  84657. + * below, then you are not authorized to use the Software.
  84658. + *
  84659. + * THIS SOFTWARE IS BEING DISTRIBUTED BY SYNOPSYS SOLELY ON AN "AS IS" BASIS
  84660. + * AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
  84661. + * IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
  84662. + * ARE HEREBY DISCLAIMED. IN NO EVENT SHALL SYNOPSYS BE LIABLE FOR ANY DIRECT,
  84663. + * INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES
  84664. + * (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR
  84665. + * SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER
  84666. + * CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT
  84667. + * LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY
  84668. + * OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH
  84669. + * DAMAGE.
  84670. + * ========================================================================== */
  84671. +
  84672. +/** @file
  84673. + *
  84674. + * The Core Interface Layer provides basic services for accessing and
  84675. + * managing the DWC_otg hardware. These services are used by both the
  84676. + * Host Controller Driver and the Peripheral Controller Driver.
  84677. + *
  84678. + * The CIL manages the memory map for the core so that the HCD and PCD
  84679. + * don't have to do this separately. It also handles basic tasks like
  84680. + * reading/writing the registers and data FIFOs in the controller.
  84681. + * Some of the data access functions provide encapsulation of several
  84682. + * operations required to perform a task, such as writing multiple
  84683. + * registers to start a transfer. Finally, the CIL performs basic
  84684. + * services that are not specific to either the host or device modes
  84685. + * of operation. These services include management of the OTG Host
  84686. + * Negotiation Protocol (HNP) and Session Request Protocol (SRP). A
  84687. + * Diagnostic API is also provided to allow testing of the controller
  84688. + * hardware.
  84689. + *
  84690. + * The Core Interface Layer has the following requirements:
  84691. + * - Provides basic controller operations.
  84692. + * - Minimal use of OS services.
  84693. + * - The OS services used will be abstracted by using inline functions
  84694. + * or macros.
  84695. + *
  84696. + */
  84697. +
  84698. +#include "dwc_os.h"
  84699. +#include "dwc_otg_regs.h"
  84700. +#include "dwc_otg_cil.h"
  84701. +
  84702. +static int dwc_otg_setup_params(dwc_otg_core_if_t * core_if);
  84703. +
  84704. +/**
  84705. + * This function is called to initialize the DWC_otg CSR data
  84706. + * structures. The register addresses in the device and host
  84707. + * structures are initialized from the base address supplied by the
  84708. + * caller. The calling function must make the OS calls to get the
  84709. + * base address of the DWC_otg controller registers. The core_params
  84710. + * argument holds the parameters that specify how the core should be
  84711. + * configured.
  84712. + *
  84713. + * @param reg_base_addr Base address of DWC_otg core registers
  84714. + *
  84715. + */
  84716. +dwc_otg_core_if_t *dwc_otg_cil_init(const uint32_t * reg_base_addr)
  84717. +{
  84718. + dwc_otg_core_if_t *core_if = 0;
  84719. + dwc_otg_dev_if_t *dev_if = 0;
  84720. + dwc_otg_host_if_t *host_if = 0;
  84721. + uint8_t *reg_base = (uint8_t *) reg_base_addr;
  84722. + int i = 0;
  84723. +
  84724. + DWC_DEBUGPL(DBG_CILV, "%s(%p)\n", __func__, reg_base_addr);
  84725. +
  84726. + core_if = DWC_ALLOC(sizeof(dwc_otg_core_if_t));
  84727. +
  84728. + if (core_if == NULL) {
  84729. + DWC_DEBUGPL(DBG_CIL,
  84730. + "Allocation of dwc_otg_core_if_t failed\n");
  84731. + return 0;
  84732. + }
  84733. + core_if->core_global_regs = (dwc_otg_core_global_regs_t *) reg_base;
  84734. +
  84735. + /*
  84736. + * Allocate the Device Mode structures.
  84737. + */
  84738. + dev_if = DWC_ALLOC(sizeof(dwc_otg_dev_if_t));
  84739. +
  84740. + if (dev_if == NULL) {
  84741. + DWC_DEBUGPL(DBG_CIL, "Allocation of dwc_otg_dev_if_t failed\n");
  84742. + DWC_FREE(core_if);
  84743. + return 0;
  84744. + }
  84745. +
  84746. + dev_if->dev_global_regs =
  84747. + (dwc_otg_device_global_regs_t *) (reg_base +
  84748. + DWC_DEV_GLOBAL_REG_OFFSET);
  84749. +
  84750. + for (i = 0; i < MAX_EPS_CHANNELS; i++) {
  84751. + dev_if->in_ep_regs[i] = (dwc_otg_dev_in_ep_regs_t *)
  84752. + (reg_base + DWC_DEV_IN_EP_REG_OFFSET +
  84753. + (i * DWC_EP_REG_OFFSET));
  84754. +
  84755. + dev_if->out_ep_regs[i] = (dwc_otg_dev_out_ep_regs_t *)
  84756. + (reg_base + DWC_DEV_OUT_EP_REG_OFFSET +
  84757. + (i * DWC_EP_REG_OFFSET));
  84758. + DWC_DEBUGPL(DBG_CILV, "in_ep_regs[%d]->diepctl=%p\n",
  84759. + i, &dev_if->in_ep_regs[i]->diepctl);
  84760. + DWC_DEBUGPL(DBG_CILV, "out_ep_regs[%d]->doepctl=%p\n",
  84761. + i, &dev_if->out_ep_regs[i]->doepctl);
  84762. + }
  84763. +
  84764. + dev_if->speed = 0; // unknown
  84765. +
  84766. + core_if->dev_if = dev_if;
  84767. +
  84768. + /*
  84769. + * Allocate the Host Mode structures.
  84770. + */
  84771. + host_if = DWC_ALLOC(sizeof(dwc_otg_host_if_t));
  84772. +
  84773. + if (host_if == NULL) {
  84774. + DWC_DEBUGPL(DBG_CIL,
  84775. + "Allocation of dwc_otg_host_if_t failed\n");
  84776. + DWC_FREE(dev_if);
  84777. + DWC_FREE(core_if);
  84778. + return 0;
  84779. + }
  84780. +
  84781. + host_if->host_global_regs = (dwc_otg_host_global_regs_t *)
  84782. + (reg_base + DWC_OTG_HOST_GLOBAL_REG_OFFSET);
  84783. +
  84784. + host_if->hprt0 =
  84785. + (uint32_t *) (reg_base + DWC_OTG_HOST_PORT_REGS_OFFSET);
  84786. +
  84787. + for (i = 0; i < MAX_EPS_CHANNELS; i++) {
  84788. + host_if->hc_regs[i] = (dwc_otg_hc_regs_t *)
  84789. + (reg_base + DWC_OTG_HOST_CHAN_REGS_OFFSET +
  84790. + (i * DWC_OTG_CHAN_REGS_OFFSET));
  84791. + DWC_DEBUGPL(DBG_CILV, "hc_reg[%d]->hcchar=%p\n",
  84792. + i, &host_if->hc_regs[i]->hcchar);
  84793. + }
  84794. +
  84795. + host_if->num_host_channels = MAX_EPS_CHANNELS;
  84796. + core_if->host_if = host_if;
  84797. +
  84798. + for (i = 0; i < MAX_EPS_CHANNELS; i++) {
  84799. + core_if->data_fifo[i] =
  84800. + (uint32_t *) (reg_base + DWC_OTG_DATA_FIFO_OFFSET +
  84801. + (i * DWC_OTG_DATA_FIFO_SIZE));
  84802. + DWC_DEBUGPL(DBG_CILV, "data_fifo[%d]=0x%08lx\n",
  84803. + i, (unsigned long)core_if->data_fifo[i]);
  84804. + }
  84805. +
  84806. + core_if->pcgcctl = (uint32_t *) (reg_base + DWC_OTG_PCGCCTL_OFFSET);
  84807. +
  84808. + /* Initiate lx_state to L3 disconnected state */
  84809. + core_if->lx_state = DWC_OTG_L3;
  84810. + /*
  84811. + * Store the contents of the hardware configuration registers here for
  84812. + * easy access later.
  84813. + */
  84814. + core_if->hwcfg1.d32 =
  84815. + DWC_READ_REG32(&core_if->core_global_regs->ghwcfg1);
  84816. + core_if->hwcfg2.d32 =
  84817. + DWC_READ_REG32(&core_if->core_global_regs->ghwcfg2);
  84818. + core_if->hwcfg3.d32 =
  84819. + DWC_READ_REG32(&core_if->core_global_regs->ghwcfg3);
  84820. + core_if->hwcfg4.d32 =
  84821. + DWC_READ_REG32(&core_if->core_global_regs->ghwcfg4);
  84822. +
  84823. + /* Force host mode to get HPTXFSIZ exact power on value */
  84824. + {
  84825. + gusbcfg_data_t gusbcfg = {.d32 = 0 };
  84826. + gusbcfg.d32 = DWC_READ_REG32(&core_if->core_global_regs->gusbcfg);
  84827. + gusbcfg.b.force_host_mode = 1;
  84828. + DWC_WRITE_REG32(&core_if->core_global_regs->gusbcfg, gusbcfg.d32);
  84829. + dwc_mdelay(100);
  84830. + core_if->hptxfsiz.d32 =
  84831. + DWC_READ_REG32(&core_if->core_global_regs->hptxfsiz);
  84832. + gusbcfg.d32 = DWC_READ_REG32(&core_if->core_global_regs->gusbcfg);
  84833. + gusbcfg.b.force_host_mode = 0;
  84834. + DWC_WRITE_REG32(&core_if->core_global_regs->gusbcfg, gusbcfg.d32);
  84835. + dwc_mdelay(100);
  84836. + }
  84837. +
  84838. + DWC_DEBUGPL(DBG_CILV, "hwcfg1=%08x\n", core_if->hwcfg1.d32);
  84839. + DWC_DEBUGPL(DBG_CILV, "hwcfg2=%08x\n", core_if->hwcfg2.d32);
  84840. + DWC_DEBUGPL(DBG_CILV, "hwcfg3=%08x\n", core_if->hwcfg3.d32);
  84841. + DWC_DEBUGPL(DBG_CILV, "hwcfg4=%08x\n", core_if->hwcfg4.d32);
  84842. +
  84843. + core_if->hcfg.d32 =
  84844. + DWC_READ_REG32(&core_if->host_if->host_global_regs->hcfg);
  84845. + core_if->dcfg.d32 =
  84846. + DWC_READ_REG32(&core_if->dev_if->dev_global_regs->dcfg);
  84847. +
  84848. + DWC_DEBUGPL(DBG_CILV, "hcfg=%08x\n", core_if->hcfg.d32);
  84849. + DWC_DEBUGPL(DBG_CILV, "dcfg=%08x\n", core_if->dcfg.d32);
  84850. +
  84851. + DWC_DEBUGPL(DBG_CILV, "op_mode=%0x\n", core_if->hwcfg2.b.op_mode);
  84852. + DWC_DEBUGPL(DBG_CILV, "arch=%0x\n", core_if->hwcfg2.b.architecture);
  84853. + DWC_DEBUGPL(DBG_CILV, "num_dev_ep=%d\n", core_if->hwcfg2.b.num_dev_ep);
  84854. + DWC_DEBUGPL(DBG_CILV, "num_host_chan=%d\n",
  84855. + core_if->hwcfg2.b.num_host_chan);
  84856. + DWC_DEBUGPL(DBG_CILV, "nonperio_tx_q_depth=0x%0x\n",
  84857. + core_if->hwcfg2.b.nonperio_tx_q_depth);
  84858. + DWC_DEBUGPL(DBG_CILV, "host_perio_tx_q_depth=0x%0x\n",
  84859. + core_if->hwcfg2.b.host_perio_tx_q_depth);
  84860. + DWC_DEBUGPL(DBG_CILV, "dev_token_q_depth=0x%0x\n",
  84861. + core_if->hwcfg2.b.dev_token_q_depth);
  84862. +
  84863. + DWC_DEBUGPL(DBG_CILV, "Total FIFO SZ=%d\n",
  84864. + core_if->hwcfg3.b.dfifo_depth);
  84865. + DWC_DEBUGPL(DBG_CILV, "xfer_size_cntr_width=%0x\n",
  84866. + core_if->hwcfg3.b.xfer_size_cntr_width);
  84867. +
  84868. + /*
  84869. + * Set the SRP sucess bit for FS-I2c
  84870. + */
  84871. + core_if->srp_success = 0;
  84872. + core_if->srp_timer_started = 0;
  84873. +
  84874. + /*
  84875. + * Create new workqueue and init works
  84876. + */
  84877. + core_if->wq_otg = DWC_WORKQ_ALLOC("dwc_otg");
  84878. + if (core_if->wq_otg == 0) {
  84879. + DWC_WARN("DWC_WORKQ_ALLOC failed\n");
  84880. + DWC_FREE(host_if);
  84881. + DWC_FREE(dev_if);
  84882. + DWC_FREE(core_if);
  84883. + return 0;
  84884. + }
  84885. +
  84886. + core_if->snpsid = DWC_READ_REG32(&core_if->core_global_regs->gsnpsid);
  84887. +
  84888. + DWC_PRINTF("Core Release: %x.%x%x%x\n",
  84889. + (core_if->snpsid >> 12 & 0xF),
  84890. + (core_if->snpsid >> 8 & 0xF),
  84891. + (core_if->snpsid >> 4 & 0xF), (core_if->snpsid & 0xF));
  84892. +
  84893. + core_if->wkp_timer = DWC_TIMER_ALLOC("Wake Up Timer",
  84894. + w_wakeup_detected, core_if);
  84895. + if (core_if->wkp_timer == 0) {
  84896. + DWC_WARN("DWC_TIMER_ALLOC failed\n");
  84897. + DWC_FREE(host_if);
  84898. + DWC_FREE(dev_if);
  84899. + DWC_WORKQ_FREE(core_if->wq_otg);
  84900. + DWC_FREE(core_if);
  84901. + return 0;
  84902. + }
  84903. +
  84904. + if (dwc_otg_setup_params(core_if)) {
  84905. + DWC_WARN("Error while setting core params\n");
  84906. + }
  84907. +
  84908. + core_if->hibernation_suspend = 0;
  84909. +
  84910. + /** ADP initialization */
  84911. + dwc_otg_adp_init(core_if);
  84912. +
  84913. + return core_if;
  84914. +}
  84915. +
  84916. +/**
  84917. + * This function frees the structures allocated by dwc_otg_cil_init().
  84918. + *
  84919. + * @param core_if The core interface pointer returned from
  84920. + * dwc_otg_cil_init().
  84921. + *
  84922. + */
  84923. +void dwc_otg_cil_remove(dwc_otg_core_if_t * core_if)
  84924. +{
  84925. + dctl_data_t dctl = {.d32 = 0 };
  84926. + DWC_DEBUGPL(DBG_CILV, "%s(%p)\n", __func__, core_if);
  84927. +
  84928. + /* Disable all interrupts */
  84929. + DWC_MODIFY_REG32(&core_if->core_global_regs->gahbcfg, 1, 0);
  84930. + DWC_WRITE_REG32(&core_if->core_global_regs->gintmsk, 0);
  84931. +
  84932. + dctl.b.sftdiscon = 1;
  84933. + if (core_if->snpsid >= OTG_CORE_REV_3_00a) {
  84934. + DWC_MODIFY_REG32(&core_if->dev_if->dev_global_regs->dctl, 0,
  84935. + dctl.d32);
  84936. + }
  84937. +
  84938. + if (core_if->wq_otg) {
  84939. + DWC_WORKQ_WAIT_WORK_DONE(core_if->wq_otg, 500);
  84940. + DWC_WORKQ_FREE(core_if->wq_otg);
  84941. + }
  84942. + if (core_if->dev_if) {
  84943. + DWC_FREE(core_if->dev_if);
  84944. + }
  84945. + if (core_if->host_if) {
  84946. + DWC_FREE(core_if->host_if);
  84947. + }
  84948. +
  84949. + /** Remove ADP Stuff */
  84950. + dwc_otg_adp_remove(core_if);
  84951. + if (core_if->core_params) {
  84952. + DWC_FREE(core_if->core_params);
  84953. + }
  84954. + if (core_if->wkp_timer) {
  84955. + DWC_TIMER_FREE(core_if->wkp_timer);
  84956. + }
  84957. + if (core_if->srp_timer) {
  84958. + DWC_TIMER_FREE(core_if->srp_timer);
  84959. + }
  84960. + DWC_FREE(core_if);
  84961. +}
  84962. +
  84963. +/**
  84964. + * This function enables the controller's Global Interrupt in the AHB Config
  84965. + * register.
  84966. + *
  84967. + * @param core_if Programming view of DWC_otg controller.
  84968. + */
  84969. +void dwc_otg_enable_global_interrupts(dwc_otg_core_if_t * core_if)
  84970. +{
  84971. + gahbcfg_data_t ahbcfg = {.d32 = 0 };
  84972. + ahbcfg.b.glblintrmsk = 1; /* Enable interrupts */
  84973. + DWC_MODIFY_REG32(&core_if->core_global_regs->gahbcfg, 0, ahbcfg.d32);
  84974. +}
  84975. +
  84976. +/**
  84977. + * This function disables the controller's Global Interrupt in the AHB Config
  84978. + * register.
  84979. + *
  84980. + * @param core_if Programming view of DWC_otg controller.
  84981. + */
  84982. +void dwc_otg_disable_global_interrupts(dwc_otg_core_if_t * core_if)
  84983. +{
  84984. + gahbcfg_data_t ahbcfg = {.d32 = 0 };
  84985. + ahbcfg.b.glblintrmsk = 1; /* Disable interrupts */
  84986. + DWC_MODIFY_REG32(&core_if->core_global_regs->gahbcfg, ahbcfg.d32, 0);
  84987. +}
  84988. +
  84989. +/**
  84990. + * This function initializes the commmon interrupts, used in both
  84991. + * device and host modes.
  84992. + *
  84993. + * @param core_if Programming view of the DWC_otg controller
  84994. + *
  84995. + */
  84996. +static void dwc_otg_enable_common_interrupts(dwc_otg_core_if_t * core_if)
  84997. +{
  84998. + dwc_otg_core_global_regs_t *global_regs = core_if->core_global_regs;
  84999. + gintmsk_data_t intr_mask = {.d32 = 0 };
  85000. +
  85001. + /* Clear any pending OTG Interrupts */
  85002. + DWC_WRITE_REG32(&global_regs->gotgint, 0xFFFFFFFF);
  85003. +
  85004. + /* Clear any pending interrupts */
  85005. + DWC_WRITE_REG32(&global_regs->gintsts, 0xFFFFFFFF);
  85006. +
  85007. + /*
  85008. + * Enable the interrupts in the GINTMSK.
  85009. + */
  85010. + intr_mask.b.modemismatch = 1;
  85011. + intr_mask.b.otgintr = 1;
  85012. +
  85013. + if (!core_if->dma_enable) {
  85014. + intr_mask.b.rxstsqlvl = 1;
  85015. + }
  85016. +
  85017. + intr_mask.b.conidstschng = 1;
  85018. + intr_mask.b.wkupintr = 1;
  85019. + intr_mask.b.disconnect = 0;
  85020. + intr_mask.b.usbsuspend = 1;
  85021. + intr_mask.b.sessreqintr = 1;
  85022. +#ifdef CONFIG_USB_DWC_OTG_LPM
  85023. + if (core_if->core_params->lpm_enable) {
  85024. + intr_mask.b.lpmtranrcvd = 1;
  85025. + }
  85026. +#endif
  85027. + DWC_WRITE_REG32(&global_regs->gintmsk, intr_mask.d32);
  85028. +}
  85029. +
  85030. +/*
  85031. + * The restore operation is modified to support Synopsys Emulated Powerdown and
  85032. + * Hibernation. This function is for exiting from Device mode hibernation by
  85033. + * Host Initiated Resume/Reset and Device Initiated Remote-Wakeup.
  85034. + * @param core_if Programming view of DWC_otg controller.
  85035. + * @param rem_wakeup - indicates whether resume is initiated by Device or Host.
  85036. + * @param reset - indicates whether resume is initiated by Reset.
  85037. + */
  85038. +int dwc_otg_device_hibernation_restore(dwc_otg_core_if_t * core_if,
  85039. + int rem_wakeup, int reset)
  85040. +{
  85041. + gpwrdn_data_t gpwrdn = {.d32 = 0 };
  85042. + pcgcctl_data_t pcgcctl = {.d32 = 0 };
  85043. + dctl_data_t dctl = {.d32 = 0 };
  85044. +
  85045. + int timeout = 2000;
  85046. +
  85047. + if (!core_if->hibernation_suspend) {
  85048. + DWC_PRINTF("Already exited from Hibernation\n");
  85049. + return 1;
  85050. + }
  85051. +
  85052. + DWC_DEBUGPL(DBG_PCD, "%s called\n", __FUNCTION__);
  85053. + /* Switch-on voltage to the core */
  85054. + gpwrdn.b.pwrdnswtch = 1;
  85055. + DWC_MODIFY_REG32(&core_if->core_global_regs->gpwrdn, gpwrdn.d32, 0);
  85056. + dwc_udelay(10);
  85057. +
  85058. + /* Reset core */
  85059. + gpwrdn.d32 = 0;
  85060. + gpwrdn.b.pwrdnrstn = 1;
  85061. + DWC_MODIFY_REG32(&core_if->core_global_regs->gpwrdn, gpwrdn.d32, 0);
  85062. + dwc_udelay(10);
  85063. +
  85064. + /* Assert Restore signal */
  85065. + gpwrdn.d32 = 0;
  85066. + gpwrdn.b.restore = 1;
  85067. + DWC_MODIFY_REG32(&core_if->core_global_regs->gpwrdn, 0, gpwrdn.d32);
  85068. + dwc_udelay(10);
  85069. +
  85070. + /* Disable power clamps */
  85071. + gpwrdn.d32 = 0;
  85072. + gpwrdn.b.pwrdnclmp = 1;
  85073. + DWC_MODIFY_REG32(&core_if->core_global_regs->gpwrdn, gpwrdn.d32, 0);
  85074. +
  85075. + if (rem_wakeup) {
  85076. + dwc_udelay(70);
  85077. + }
  85078. +
  85079. + /* Deassert Reset core */
  85080. + gpwrdn.d32 = 0;
  85081. + gpwrdn.b.pwrdnrstn = 1;
  85082. + DWC_MODIFY_REG32(&core_if->core_global_regs->gpwrdn, 0, gpwrdn.d32);
  85083. + dwc_udelay(10);
  85084. +
  85085. + /* Disable PMU interrupt */
  85086. + gpwrdn.d32 = 0;
  85087. + gpwrdn.b.pmuintsel = 1;
  85088. + DWC_MODIFY_REG32(&core_if->core_global_regs->gpwrdn, gpwrdn.d32, 0);
  85089. +
  85090. + /* Mask interrupts from gpwrdn */
  85091. + gpwrdn.d32 = 0;
  85092. + gpwrdn.b.connect_det_msk = 1;
  85093. + gpwrdn.b.srp_det_msk = 1;
  85094. + gpwrdn.b.disconn_det_msk = 1;
  85095. + gpwrdn.b.rst_det_msk = 1;
  85096. + gpwrdn.b.lnstchng_msk = 1;
  85097. + DWC_MODIFY_REG32(&core_if->core_global_regs->gpwrdn, gpwrdn.d32, 0);
  85098. +
  85099. + /* Indicates that we are going out from hibernation */
  85100. + core_if->hibernation_suspend = 0;
  85101. +
  85102. + /*
  85103. + * Set Restore Essential Regs bit in PCGCCTL register, restore_mode = 1
  85104. + * indicates restore from remote_wakeup
  85105. + */
  85106. + restore_essential_regs(core_if, rem_wakeup, 0);
  85107. +
  85108. + /*
  85109. + * Wait a little for seeing new value of variable hibernation_suspend if
  85110. + * Restore done interrupt received before polling
  85111. + */
  85112. + dwc_udelay(10);
  85113. +
  85114. + if (core_if->hibernation_suspend == 0) {
  85115. + /*
  85116. + * Wait For Restore_done Interrupt. This mechanism of polling the
  85117. + * interrupt is introduced to avoid any possible race conditions
  85118. + */
  85119. + do {
  85120. + gintsts_data_t gintsts;
  85121. + gintsts.d32 =
  85122. + DWC_READ_REG32(&core_if->core_global_regs->gintsts);
  85123. + if (gintsts.b.restoredone) {
  85124. + gintsts.d32 = 0;
  85125. + gintsts.b.restoredone = 1;
  85126. + DWC_WRITE_REG32(&core_if->core_global_regs->
  85127. + gintsts, gintsts.d32);
  85128. + DWC_PRINTF("Restore Done Interrupt seen\n");
  85129. + break;
  85130. + }
  85131. + dwc_udelay(10);
  85132. + } while (--timeout);
  85133. + if (!timeout) {
  85134. + DWC_PRINTF("Restore Done interrupt wasn't generated here\n");
  85135. + }
  85136. + }
  85137. + /* Clear all pending interupts */
  85138. + DWC_WRITE_REG32(&core_if->core_global_regs->gintsts, 0xFFFFFFFF);
  85139. +
  85140. + /* De-assert Restore */
  85141. + gpwrdn.d32 = 0;
  85142. + gpwrdn.b.restore = 1;
  85143. + DWC_MODIFY_REG32(&core_if->core_global_regs->gpwrdn, gpwrdn.d32, 0);
  85144. + dwc_udelay(10);
  85145. +
  85146. + if (!rem_wakeup) {
  85147. + pcgcctl.d32 = 0;
  85148. + pcgcctl.b.rstpdwnmodule = 1;
  85149. + DWC_MODIFY_REG32(core_if->pcgcctl, pcgcctl.d32, 0);
  85150. + }
  85151. +
  85152. + /* Restore GUSBCFG and DCFG */
  85153. + DWC_WRITE_REG32(&core_if->core_global_regs->gusbcfg,
  85154. + core_if->gr_backup->gusbcfg_local);
  85155. + DWC_WRITE_REG32(&core_if->dev_if->dev_global_regs->dcfg,
  85156. + core_if->dr_backup->dcfg);
  85157. +
  85158. + /* De-assert Wakeup Logic */
  85159. + gpwrdn.d32 = 0;
  85160. + gpwrdn.b.pmuactv = 1;
  85161. + DWC_MODIFY_REG32(&core_if->core_global_regs->gpwrdn, gpwrdn.d32, 0);
  85162. + dwc_udelay(10);
  85163. +
  85164. + if (!rem_wakeup) {
  85165. + /* Set Device programming done bit */
  85166. + dctl.b.pwronprgdone = 1;
  85167. + DWC_MODIFY_REG32(&core_if->dev_if->dev_global_regs->dctl, 0, dctl.d32);
  85168. + } else {
  85169. + /* Start Remote Wakeup Signaling */
  85170. + dctl.d32 = core_if->dr_backup->dctl;
  85171. + dctl.b.rmtwkupsig = 1;
  85172. + DWC_WRITE_REG32(&core_if->dev_if->dev_global_regs->dctl, dctl.d32);
  85173. + }
  85174. +
  85175. + dwc_mdelay(2);
  85176. + /* Clear all pending interupts */
  85177. + DWC_WRITE_REG32(&core_if->core_global_regs->gintsts, 0xFFFFFFFF);
  85178. +
  85179. + /* Restore global registers */
  85180. + dwc_otg_restore_global_regs(core_if);
  85181. + /* Restore device global registers */
  85182. + dwc_otg_restore_dev_regs(core_if, rem_wakeup);
  85183. +
  85184. + if (rem_wakeup) {
  85185. + dwc_mdelay(7);
  85186. + dctl.d32 = 0;
  85187. + dctl.b.rmtwkupsig = 1;
  85188. + DWC_MODIFY_REG32(&core_if->dev_if->dev_global_regs->dctl, dctl.d32, 0);
  85189. + }
  85190. +
  85191. + core_if->hibernation_suspend = 0;
  85192. + /* The core will be in ON STATE */
  85193. + core_if->lx_state = DWC_OTG_L0;
  85194. + DWC_PRINTF("Hibernation recovery completes here\n");
  85195. +
  85196. + return 1;
  85197. +}
  85198. +
  85199. +/*
  85200. + * The restore operation is modified to support Synopsys Emulated Powerdown and
  85201. + * Hibernation. This function is for exiting from Host mode hibernation by
  85202. + * Host Initiated Resume/Reset and Device Initiated Remote-Wakeup.
  85203. + * @param core_if Programming view of DWC_otg controller.
  85204. + * @param rem_wakeup - indicates whether resume is initiated by Device or Host.
  85205. + * @param reset - indicates whether resume is initiated by Reset.
  85206. + */
  85207. +int dwc_otg_host_hibernation_restore(dwc_otg_core_if_t * core_if,
  85208. + int rem_wakeup, int reset)
  85209. +{
  85210. + gpwrdn_data_t gpwrdn = {.d32 = 0 };
  85211. + hprt0_data_t hprt0 = {.d32 = 0 };
  85212. +
  85213. + int timeout = 2000;
  85214. +
  85215. + DWC_DEBUGPL(DBG_HCD, "%s called\n", __FUNCTION__);
  85216. + /* Switch-on voltage to the core */
  85217. + gpwrdn.b.pwrdnswtch = 1;
  85218. + DWC_MODIFY_REG32(&core_if->core_global_regs->gpwrdn, gpwrdn.d32, 0);
  85219. + dwc_udelay(10);
  85220. +
  85221. + /* Reset core */
  85222. + gpwrdn.d32 = 0;
  85223. + gpwrdn.b.pwrdnrstn = 1;
  85224. + DWC_MODIFY_REG32(&core_if->core_global_regs->gpwrdn, gpwrdn.d32, 0);
  85225. + dwc_udelay(10);
  85226. +
  85227. + /* Assert Restore signal */
  85228. + gpwrdn.d32 = 0;
  85229. + gpwrdn.b.restore = 1;
  85230. + DWC_MODIFY_REG32(&core_if->core_global_regs->gpwrdn, 0, gpwrdn.d32);
  85231. + dwc_udelay(10);
  85232. +
  85233. + /* Disable power clamps */
  85234. + gpwrdn.d32 = 0;
  85235. + gpwrdn.b.pwrdnclmp = 1;
  85236. + DWC_MODIFY_REG32(&core_if->core_global_regs->gpwrdn, gpwrdn.d32, 0);
  85237. +
  85238. + if (!rem_wakeup) {
  85239. + dwc_udelay(50);
  85240. + }
  85241. +
  85242. + /* Deassert Reset core */
  85243. + gpwrdn.d32 = 0;
  85244. + gpwrdn.b.pwrdnrstn = 1;
  85245. + DWC_MODIFY_REG32(&core_if->core_global_regs->gpwrdn, 0, gpwrdn.d32);
  85246. + dwc_udelay(10);
  85247. +
  85248. + /* Disable PMU interrupt */
  85249. + gpwrdn.d32 = 0;
  85250. + gpwrdn.b.pmuintsel = 1;
  85251. + DWC_MODIFY_REG32(&core_if->core_global_regs->gpwrdn, gpwrdn.d32, 0);
  85252. +
  85253. + gpwrdn.d32 = 0;
  85254. + gpwrdn.b.connect_det_msk = 1;
  85255. + gpwrdn.b.srp_det_msk = 1;
  85256. + gpwrdn.b.disconn_det_msk = 1;
  85257. + gpwrdn.b.rst_det_msk = 1;
  85258. + gpwrdn.b.lnstchng_msk = 1;
  85259. + DWC_MODIFY_REG32(&core_if->core_global_regs->gpwrdn, gpwrdn.d32, 0);
  85260. +
  85261. + /* Indicates that we are going out from hibernation */
  85262. + core_if->hibernation_suspend = 0;
  85263. +
  85264. + /* Set Restore Essential Regs bit in PCGCCTL register */
  85265. + restore_essential_regs(core_if, rem_wakeup, 1);
  85266. +
  85267. + /* Wait a little for seeing new value of variable hibernation_suspend if
  85268. + * Restore done interrupt received before polling */
  85269. + dwc_udelay(10);
  85270. +
  85271. + if (core_if->hibernation_suspend == 0) {
  85272. + /* Wait For Restore_done Interrupt. This mechanism of polling the
  85273. + * interrupt is introduced to avoid any possible race conditions
  85274. + */
  85275. + do {
  85276. + gintsts_data_t gintsts;
  85277. + gintsts.d32 = DWC_READ_REG32(&core_if->core_global_regs->gintsts);
  85278. + if (gintsts.b.restoredone) {
  85279. + gintsts.d32 = 0;
  85280. + gintsts.b.restoredone = 1;
  85281. + DWC_WRITE_REG32(&core_if->core_global_regs->gintsts, gintsts.d32);
  85282. + DWC_DEBUGPL(DBG_HCD,"Restore Done Interrupt seen\n");
  85283. + break;
  85284. + }
  85285. + dwc_udelay(10);
  85286. + } while (--timeout);
  85287. + if (!timeout) {
  85288. + DWC_WARN("Restore Done interrupt wasn't generated\n");
  85289. + }
  85290. + }
  85291. +
  85292. + /* Set the flag's value to 0 again after receiving restore done interrupt */
  85293. + core_if->hibernation_suspend = 0;
  85294. +
  85295. + /* This step is not described in functional spec but if not wait for this
  85296. + * delay, mismatch interrupts occurred because just after restore core is
  85297. + * in Device mode(gintsts.curmode == 0) */
  85298. + dwc_mdelay(100);
  85299. +
  85300. + /* Clear all pending interrupts */
  85301. + DWC_WRITE_REG32(&core_if->core_global_regs->gintsts, 0xFFFFFFFF);
  85302. +
  85303. + /* De-assert Restore */
  85304. + gpwrdn.d32 = 0;
  85305. + gpwrdn.b.restore = 1;
  85306. + DWC_MODIFY_REG32(&core_if->core_global_regs->gpwrdn, gpwrdn.d32, 0);
  85307. + dwc_udelay(10);
  85308. +
  85309. + /* Restore GUSBCFG and HCFG */
  85310. + DWC_WRITE_REG32(&core_if->core_global_regs->gusbcfg,
  85311. + core_if->gr_backup->gusbcfg_local);
  85312. + DWC_WRITE_REG32(&core_if->host_if->host_global_regs->hcfg,
  85313. + core_if->hr_backup->hcfg_local);
  85314. +
  85315. + /* De-assert Wakeup Logic */
  85316. + gpwrdn.d32 = 0;
  85317. + gpwrdn.b.pmuactv = 1;
  85318. + DWC_MODIFY_REG32(&core_if->core_global_regs->gpwrdn, gpwrdn.d32, 0);
  85319. + dwc_udelay(10);
  85320. +
  85321. + /* Start the Resume operation by programming HPRT0 */
  85322. + hprt0.d32 = core_if->hr_backup->hprt0_local;
  85323. + hprt0.b.prtpwr = 1;
  85324. + hprt0.b.prtena = 0;
  85325. + hprt0.b.prtsusp = 0;
  85326. + DWC_WRITE_REG32(core_if->host_if->hprt0, hprt0.d32);
  85327. +
  85328. + DWC_PRINTF("Resume Starts Now\n");
  85329. + if (!reset) { // Indicates it is Resume Operation
  85330. + hprt0.d32 = core_if->hr_backup->hprt0_local;
  85331. + hprt0.b.prtres = 1;
  85332. + hprt0.b.prtpwr = 1;
  85333. + hprt0.b.prtena = 0;
  85334. + hprt0.b.prtsusp = 0;
  85335. + DWC_WRITE_REG32(core_if->host_if->hprt0, hprt0.d32);
  85336. +
  85337. + if (!rem_wakeup)
  85338. + hprt0.b.prtres = 0;
  85339. + /* Wait for Resume time and then program HPRT again */
  85340. + dwc_mdelay(100);
  85341. + DWC_WRITE_REG32(core_if->host_if->hprt0, hprt0.d32);
  85342. +
  85343. + } else { // Indicates it is Reset Operation
  85344. + hprt0.d32 = core_if->hr_backup->hprt0_local;
  85345. + hprt0.b.prtrst = 1;
  85346. + hprt0.b.prtpwr = 1;
  85347. + hprt0.b.prtena = 0;
  85348. + hprt0.b.prtsusp = 0;
  85349. + DWC_WRITE_REG32(core_if->host_if->hprt0, hprt0.d32);
  85350. + /* Wait for Reset time and then program HPRT again */
  85351. + dwc_mdelay(60);
  85352. + hprt0.b.prtrst = 0;
  85353. + DWC_WRITE_REG32(core_if->host_if->hprt0, hprt0.d32);
  85354. + }
  85355. + /* Clear all interrupt status */
  85356. + hprt0.d32 = dwc_otg_read_hprt0(core_if);
  85357. + hprt0.b.prtconndet = 1;
  85358. + hprt0.b.prtenchng = 1;
  85359. + DWC_WRITE_REG32(core_if->host_if->hprt0, hprt0.d32);
  85360. +
  85361. + /* Clear all pending interupts */
  85362. + DWC_WRITE_REG32(&core_if->core_global_regs->gintsts, 0xFFFFFFFF);
  85363. +
  85364. + /* Restore global registers */
  85365. + dwc_otg_restore_global_regs(core_if);
  85366. + /* Restore host global registers */
  85367. + dwc_otg_restore_host_regs(core_if, reset);
  85368. +
  85369. + /* The core will be in ON STATE */
  85370. + core_if->lx_state = DWC_OTG_L0;
  85371. + DWC_PRINTF("Hibernation recovery is complete here\n");
  85372. + return 0;
  85373. +}
  85374. +
  85375. +/** Saves some register values into system memory. */
  85376. +int dwc_otg_save_global_regs(dwc_otg_core_if_t * core_if)
  85377. +{
  85378. + struct dwc_otg_global_regs_backup *gr;
  85379. + int i;
  85380. +
  85381. + gr = core_if->gr_backup;
  85382. + if (!gr) {
  85383. + gr = DWC_ALLOC(sizeof(*gr));
  85384. + if (!gr) {
  85385. + return -DWC_E_NO_MEMORY;
  85386. + }
  85387. + core_if->gr_backup = gr;
  85388. + }
  85389. +
  85390. + gr->gotgctl_local = DWC_READ_REG32(&core_if->core_global_regs->gotgctl);
  85391. + gr->gintmsk_local = DWC_READ_REG32(&core_if->core_global_regs->gintmsk);
  85392. + gr->gahbcfg_local = DWC_READ_REG32(&core_if->core_global_regs->gahbcfg);
  85393. + gr->gusbcfg_local = DWC_READ_REG32(&core_if->core_global_regs->gusbcfg);
  85394. + gr->grxfsiz_local = DWC_READ_REG32(&core_if->core_global_regs->grxfsiz);
  85395. + gr->gnptxfsiz_local = DWC_READ_REG32(&core_if->core_global_regs->gnptxfsiz);
  85396. + gr->hptxfsiz_local = DWC_READ_REG32(&core_if->core_global_regs->hptxfsiz);
  85397. +#ifdef CONFIG_USB_DWC_OTG_LPM
  85398. + gr->glpmcfg_local = DWC_READ_REG32(&core_if->core_global_regs->glpmcfg);
  85399. +#endif
  85400. + gr->gi2cctl_local = DWC_READ_REG32(&core_if->core_global_regs->gi2cctl);
  85401. + gr->pcgcctl_local = DWC_READ_REG32(core_if->pcgcctl);
  85402. + gr->gdfifocfg_local =
  85403. + DWC_READ_REG32(&core_if->core_global_regs->gdfifocfg);
  85404. + for (i = 0; i < MAX_EPS_CHANNELS; i++) {
  85405. + gr->dtxfsiz_local[i] =
  85406. + DWC_READ_REG32(&(core_if->core_global_regs->dtxfsiz[i]));
  85407. + }
  85408. +
  85409. + DWC_DEBUGPL(DBG_ANY, "===========Backing Global registers==========\n");
  85410. + DWC_DEBUGPL(DBG_ANY, "Backed up gotgctl = %08x\n", gr->gotgctl_local);
  85411. + DWC_DEBUGPL(DBG_ANY, "Backed up gintmsk = %08x\n", gr->gintmsk_local);
  85412. + DWC_DEBUGPL(DBG_ANY, "Backed up gahbcfg = %08x\n", gr->gahbcfg_local);
  85413. + DWC_DEBUGPL(DBG_ANY, "Backed up gusbcfg = %08x\n", gr->gusbcfg_local);
  85414. + DWC_DEBUGPL(DBG_ANY, "Backed up grxfsiz = %08x\n", gr->grxfsiz_local);
  85415. + DWC_DEBUGPL(DBG_ANY, "Backed up gnptxfsiz = %08x\n",
  85416. + gr->gnptxfsiz_local);
  85417. + DWC_DEBUGPL(DBG_ANY, "Backed up hptxfsiz = %08x\n",
  85418. + gr->hptxfsiz_local);
  85419. +#ifdef CONFIG_USB_DWC_OTG_LPM
  85420. + DWC_DEBUGPL(DBG_ANY, "Backed up glpmcfg = %08x\n", gr->glpmcfg_local);
  85421. +#endif
  85422. + DWC_DEBUGPL(DBG_ANY, "Backed up gi2cctl = %08x\n", gr->gi2cctl_local);
  85423. + DWC_DEBUGPL(DBG_ANY, "Backed up pcgcctl = %08x\n", gr->pcgcctl_local);
  85424. + DWC_DEBUGPL(DBG_ANY,"Backed up gdfifocfg = %08x\n",gr->gdfifocfg_local);
  85425. +
  85426. + return 0;
  85427. +}
  85428. +
  85429. +/** Saves GINTMSK register before setting the msk bits. */
  85430. +int dwc_otg_save_gintmsk_reg(dwc_otg_core_if_t * core_if)
  85431. +{
  85432. + struct dwc_otg_global_regs_backup *gr;
  85433. +
  85434. + gr = core_if->gr_backup;
  85435. + if (!gr) {
  85436. + gr = DWC_ALLOC(sizeof(*gr));
  85437. + if (!gr) {
  85438. + return -DWC_E_NO_MEMORY;
  85439. + }
  85440. + core_if->gr_backup = gr;
  85441. + }
  85442. +
  85443. + gr->gintmsk_local = DWC_READ_REG32(&core_if->core_global_regs->gintmsk);
  85444. +
  85445. + DWC_DEBUGPL(DBG_ANY,"=============Backing GINTMSK registers============\n");
  85446. + DWC_DEBUGPL(DBG_ANY, "Backed up gintmsk = %08x\n", gr->gintmsk_local);
  85447. +
  85448. + return 0;
  85449. +}
  85450. +
  85451. +int dwc_otg_save_dev_regs(dwc_otg_core_if_t * core_if)
  85452. +{
  85453. + struct dwc_otg_dev_regs_backup *dr;
  85454. + int i;
  85455. +
  85456. + dr = core_if->dr_backup;
  85457. + if (!dr) {
  85458. + dr = DWC_ALLOC(sizeof(*dr));
  85459. + if (!dr) {
  85460. + return -DWC_E_NO_MEMORY;
  85461. + }
  85462. + core_if->dr_backup = dr;
  85463. + }
  85464. +
  85465. + dr->dcfg = DWC_READ_REG32(&core_if->dev_if->dev_global_regs->dcfg);
  85466. + dr->dctl = DWC_READ_REG32(&core_if->dev_if->dev_global_regs->dctl);
  85467. + dr->daintmsk =
  85468. + DWC_READ_REG32(&core_if->dev_if->dev_global_regs->daintmsk);
  85469. + dr->diepmsk =
  85470. + DWC_READ_REG32(&core_if->dev_if->dev_global_regs->diepmsk);
  85471. + dr->doepmsk =
  85472. + DWC_READ_REG32(&core_if->dev_if->dev_global_regs->doepmsk);
  85473. +
  85474. + for (i = 0; i < core_if->dev_if->num_in_eps; ++i) {
  85475. + dr->diepctl[i] =
  85476. + DWC_READ_REG32(&core_if->dev_if->in_ep_regs[i]->diepctl);
  85477. + dr->dieptsiz[i] =
  85478. + DWC_READ_REG32(&core_if->dev_if->in_ep_regs[i]->dieptsiz);
  85479. + dr->diepdma[i] =
  85480. + DWC_READ_REG32(&core_if->dev_if->in_ep_regs[i]->diepdma);
  85481. + }
  85482. +
  85483. + DWC_DEBUGPL(DBG_ANY,
  85484. + "=============Backing Host registers==============\n");
  85485. + DWC_DEBUGPL(DBG_ANY, "Backed up dcfg = %08x\n", dr->dcfg);
  85486. + DWC_DEBUGPL(DBG_ANY, "Backed up dctl = %08x\n", dr->dctl);
  85487. + DWC_DEBUGPL(DBG_ANY, "Backed up daintmsk = %08x\n",
  85488. + dr->daintmsk);
  85489. + DWC_DEBUGPL(DBG_ANY, "Backed up diepmsk = %08x\n", dr->diepmsk);
  85490. + DWC_DEBUGPL(DBG_ANY, "Backed up doepmsk = %08x\n", dr->doepmsk);
  85491. + for (i = 0; i < core_if->dev_if->num_in_eps; ++i) {
  85492. + DWC_DEBUGPL(DBG_ANY, "Backed up diepctl[%d] = %08x\n", i,
  85493. + dr->diepctl[i]);
  85494. + DWC_DEBUGPL(DBG_ANY, "Backed up dieptsiz[%d] = %08x\n",
  85495. + i, dr->dieptsiz[i]);
  85496. + DWC_DEBUGPL(DBG_ANY, "Backed up diepdma[%d] = %08x\n", i,
  85497. + dr->diepdma[i]);
  85498. + }
  85499. +
  85500. + return 0;
  85501. +}
  85502. +
  85503. +int dwc_otg_save_host_regs(dwc_otg_core_if_t * core_if)
  85504. +{
  85505. + struct dwc_otg_host_regs_backup *hr;
  85506. + int i;
  85507. +
  85508. + hr = core_if->hr_backup;
  85509. + if (!hr) {
  85510. + hr = DWC_ALLOC(sizeof(*hr));
  85511. + if (!hr) {
  85512. + return -DWC_E_NO_MEMORY;
  85513. + }
  85514. + core_if->hr_backup = hr;
  85515. + }
  85516. +
  85517. + hr->hcfg_local =
  85518. + DWC_READ_REG32(&core_if->host_if->host_global_regs->hcfg);
  85519. + hr->haintmsk_local =
  85520. + DWC_READ_REG32(&core_if->host_if->host_global_regs->haintmsk);
  85521. + for (i = 0; i < dwc_otg_get_param_host_channels(core_if); ++i) {
  85522. + hr->hcintmsk_local[i] =
  85523. + DWC_READ_REG32(&core_if->host_if->hc_regs[i]->hcintmsk);
  85524. + }
  85525. + hr->hprt0_local = DWC_READ_REG32(core_if->host_if->hprt0);
  85526. + hr->hfir_local =
  85527. + DWC_READ_REG32(&core_if->host_if->host_global_regs->hfir);
  85528. +
  85529. + DWC_DEBUGPL(DBG_ANY,
  85530. + "=============Backing Host registers===============\n");
  85531. + DWC_DEBUGPL(DBG_ANY, "Backed up hcfg = %08x\n",
  85532. + hr->hcfg_local);
  85533. + DWC_DEBUGPL(DBG_ANY, "Backed up haintmsk = %08x\n", hr->haintmsk_local);
  85534. + for (i = 0; i < dwc_otg_get_param_host_channels(core_if); ++i) {
  85535. + DWC_DEBUGPL(DBG_ANY, "Backed up hcintmsk[%02d]=%08x\n", i,
  85536. + hr->hcintmsk_local[i]);
  85537. + }
  85538. + DWC_DEBUGPL(DBG_ANY, "Backed up hprt0 = %08x\n",
  85539. + hr->hprt0_local);
  85540. + DWC_DEBUGPL(DBG_ANY, "Backed up hfir = %08x\n",
  85541. + hr->hfir_local);
  85542. +
  85543. + return 0;
  85544. +}
  85545. +
  85546. +int dwc_otg_restore_global_regs(dwc_otg_core_if_t *core_if)
  85547. +{
  85548. + struct dwc_otg_global_regs_backup *gr;
  85549. + int i;
  85550. +
  85551. + gr = core_if->gr_backup;
  85552. + if (!gr) {
  85553. + return -DWC_E_INVALID;
  85554. + }
  85555. +
  85556. + DWC_WRITE_REG32(&core_if->core_global_regs->gotgctl, gr->gotgctl_local);
  85557. + DWC_WRITE_REG32(&core_if->core_global_regs->gintmsk, gr->gintmsk_local);
  85558. + DWC_WRITE_REG32(&core_if->core_global_regs->gusbcfg, gr->gusbcfg_local);
  85559. + DWC_WRITE_REG32(&core_if->core_global_regs->gahbcfg, gr->gahbcfg_local);
  85560. + DWC_WRITE_REG32(&core_if->core_global_regs->grxfsiz, gr->grxfsiz_local);
  85561. + DWC_WRITE_REG32(&core_if->core_global_regs->gnptxfsiz,
  85562. + gr->gnptxfsiz_local);
  85563. + DWC_WRITE_REG32(&core_if->core_global_regs->hptxfsiz,
  85564. + gr->hptxfsiz_local);
  85565. + DWC_WRITE_REG32(&core_if->core_global_regs->gdfifocfg,
  85566. + gr->gdfifocfg_local);
  85567. + for (i = 0; i < MAX_EPS_CHANNELS; i++) {
  85568. + DWC_WRITE_REG32(&core_if->core_global_regs->dtxfsiz[i],
  85569. + gr->dtxfsiz_local[i]);
  85570. + }
  85571. +
  85572. + DWC_WRITE_REG32(&core_if->core_global_regs->gintsts, 0xFFFFFFFF);
  85573. + DWC_WRITE_REG32(core_if->host_if->hprt0, 0x0000100A);
  85574. + DWC_WRITE_REG32(&core_if->core_global_regs->gahbcfg,
  85575. + (gr->gahbcfg_local));
  85576. + return 0;
  85577. +}
  85578. +
  85579. +int dwc_otg_restore_dev_regs(dwc_otg_core_if_t * core_if, int rem_wakeup)
  85580. +{
  85581. + struct dwc_otg_dev_regs_backup *dr;
  85582. + int i;
  85583. +
  85584. + dr = core_if->dr_backup;
  85585. +
  85586. + if (!dr) {
  85587. + return -DWC_E_INVALID;
  85588. + }
  85589. +
  85590. + if (!rem_wakeup) {
  85591. + DWC_WRITE_REG32(&core_if->dev_if->dev_global_regs->dctl,
  85592. + dr->dctl);
  85593. + }
  85594. +
  85595. + DWC_WRITE_REG32(&core_if->dev_if->dev_global_regs->daintmsk, dr->daintmsk);
  85596. + DWC_WRITE_REG32(&core_if->dev_if->dev_global_regs->diepmsk, dr->diepmsk);
  85597. + DWC_WRITE_REG32(&core_if->dev_if->dev_global_regs->doepmsk, dr->doepmsk);
  85598. +
  85599. + for (i = 0; i < core_if->dev_if->num_in_eps; ++i) {
  85600. + DWC_WRITE_REG32(&core_if->dev_if->in_ep_regs[i]->dieptsiz, dr->dieptsiz[i]);
  85601. + DWC_WRITE_REG32(&core_if->dev_if->in_ep_regs[i]->diepdma, dr->diepdma[i]);
  85602. + DWC_WRITE_REG32(&core_if->dev_if->in_ep_regs[i]->diepctl, dr->diepctl[i]);
  85603. + }
  85604. +
  85605. + return 0;
  85606. +}
  85607. +
  85608. +int dwc_otg_restore_host_regs(dwc_otg_core_if_t * core_if, int reset)
  85609. +{
  85610. + struct dwc_otg_host_regs_backup *hr;
  85611. + int i;
  85612. + hr = core_if->hr_backup;
  85613. +
  85614. + if (!hr) {
  85615. + return -DWC_E_INVALID;
  85616. + }
  85617. +
  85618. + DWC_WRITE_REG32(&core_if->host_if->host_global_regs->hcfg, hr->hcfg_local);
  85619. + //if (!reset)
  85620. + //{
  85621. + // DWC_WRITE_REG32(&core_if->host_if->host_global_regs->hfir, hr->hfir_local);
  85622. + //}
  85623. +
  85624. + DWC_WRITE_REG32(&core_if->host_if->host_global_regs->haintmsk,
  85625. + hr->haintmsk_local);
  85626. + for (i = 0; i < dwc_otg_get_param_host_channels(core_if); ++i) {
  85627. + DWC_WRITE_REG32(&core_if->host_if->hc_regs[i]->hcintmsk,
  85628. + hr->hcintmsk_local[i]);
  85629. + }
  85630. +
  85631. + return 0;
  85632. +}
  85633. +
  85634. +int restore_lpm_i2c_regs(dwc_otg_core_if_t * core_if)
  85635. +{
  85636. + struct dwc_otg_global_regs_backup *gr;
  85637. +
  85638. + gr = core_if->gr_backup;
  85639. +
  85640. + /* Restore values for LPM and I2C */
  85641. +#ifdef CONFIG_USB_DWC_OTG_LPM
  85642. + DWC_WRITE_REG32(&core_if->core_global_regs->glpmcfg, gr->glpmcfg_local);
  85643. +#endif
  85644. + DWC_WRITE_REG32(&core_if->core_global_regs->gi2cctl, gr->gi2cctl_local);
  85645. +
  85646. + return 0;
  85647. +}
  85648. +
  85649. +int restore_essential_regs(dwc_otg_core_if_t * core_if, int rmode, int is_host)
  85650. +{
  85651. + struct dwc_otg_global_regs_backup *gr;
  85652. + pcgcctl_data_t pcgcctl = {.d32 = 0 };
  85653. + gahbcfg_data_t gahbcfg = {.d32 = 0 };
  85654. + gusbcfg_data_t gusbcfg = {.d32 = 0 };
  85655. + gintmsk_data_t gintmsk = {.d32 = 0 };
  85656. +
  85657. + /* Restore LPM and I2C registers */
  85658. + restore_lpm_i2c_regs(core_if);
  85659. +
  85660. + /* Set PCGCCTL to 0 */
  85661. + DWC_WRITE_REG32(core_if->pcgcctl, 0x00000000);
  85662. +
  85663. + gr = core_if->gr_backup;
  85664. + /* Load restore values for [31:14] bits */
  85665. + DWC_WRITE_REG32(core_if->pcgcctl,
  85666. + ((gr->pcgcctl_local & 0xffffc000) | 0x00020000));
  85667. +
  85668. + /* Umnask global Interrupt in GAHBCFG and restore it */
  85669. + gahbcfg.d32 = gr->gahbcfg_local;
  85670. + gahbcfg.b.glblintrmsk = 1;
  85671. + DWC_WRITE_REG32(&core_if->core_global_regs->gahbcfg, gahbcfg.d32);
  85672. +
  85673. + /* Clear all pending interupts */
  85674. + DWC_WRITE_REG32(&core_if->core_global_regs->gintsts, 0xFFFFFFFF);
  85675. +
  85676. + /* Unmask restore done interrupt */
  85677. + gintmsk.b.restoredone = 1;
  85678. + DWC_WRITE_REG32(&core_if->core_global_regs->gintmsk, gintmsk.d32);
  85679. +
  85680. + /* Restore GUSBCFG and HCFG/DCFG */
  85681. + gusbcfg.d32 = core_if->gr_backup->gusbcfg_local;
  85682. + DWC_WRITE_REG32(&core_if->core_global_regs->gusbcfg, gusbcfg.d32);
  85683. +
  85684. + if (is_host) {
  85685. + hcfg_data_t hcfg = {.d32 = 0 };
  85686. + hcfg.d32 = core_if->hr_backup->hcfg_local;
  85687. + DWC_WRITE_REG32(&core_if->host_if->host_global_regs->hcfg,
  85688. + hcfg.d32);
  85689. +
  85690. + /* Load restore values for [31:14] bits */
  85691. + pcgcctl.d32 = gr->pcgcctl_local & 0xffffc000;
  85692. + pcgcctl.d32 = gr->pcgcctl_local | 0x00020000;
  85693. +
  85694. + if (rmode)
  85695. + pcgcctl.b.restoremode = 1;
  85696. + DWC_WRITE_REG32(core_if->pcgcctl, pcgcctl.d32);
  85697. + dwc_udelay(10);
  85698. +
  85699. + /* Load restore values for [31:14] bits and set EssRegRestored bit */
  85700. + pcgcctl.d32 = gr->pcgcctl_local | 0xffffc000;
  85701. + pcgcctl.d32 = gr->pcgcctl_local & 0xffffc000;
  85702. + pcgcctl.b.ess_reg_restored = 1;
  85703. + if (rmode)
  85704. + pcgcctl.b.restoremode = 1;
  85705. + DWC_WRITE_REG32(core_if->pcgcctl, pcgcctl.d32);
  85706. + } else {
  85707. + dcfg_data_t dcfg = {.d32 = 0 };
  85708. + dcfg.d32 = core_if->dr_backup->dcfg;
  85709. + DWC_WRITE_REG32(&core_if->dev_if->dev_global_regs->dcfg, dcfg.d32);
  85710. +
  85711. + /* Load restore values for [31:14] bits */
  85712. + pcgcctl.d32 = gr->pcgcctl_local & 0xffffc000;
  85713. + pcgcctl.d32 = gr->pcgcctl_local | 0x00020000;
  85714. + if (!rmode) {
  85715. + pcgcctl.d32 |= 0x208;
  85716. + }
  85717. + DWC_WRITE_REG32(core_if->pcgcctl, pcgcctl.d32);
  85718. + dwc_udelay(10);
  85719. +
  85720. + /* Load restore values for [31:14] bits */
  85721. + pcgcctl.d32 = gr->pcgcctl_local & 0xffffc000;
  85722. + pcgcctl.d32 = gr->pcgcctl_local | 0x00020000;
  85723. + pcgcctl.b.ess_reg_restored = 1;
  85724. + if (!rmode)
  85725. + pcgcctl.d32 |= 0x208;
  85726. + DWC_WRITE_REG32(core_if->pcgcctl, pcgcctl.d32);
  85727. + }
  85728. +
  85729. + return 0;
  85730. +}
  85731. +
  85732. +/**
  85733. + * Initializes the FSLSPClkSel field of the HCFG register depending on the PHY
  85734. + * type.
  85735. + */
  85736. +static void init_fslspclksel(dwc_otg_core_if_t * core_if)
  85737. +{
  85738. + uint32_t val;
  85739. + hcfg_data_t hcfg;
  85740. +
  85741. + if (((core_if->hwcfg2.b.hs_phy_type == 2) &&
  85742. + (core_if->hwcfg2.b.fs_phy_type == 1) &&
  85743. + (core_if->core_params->ulpi_fs_ls)) ||
  85744. + (core_if->core_params->phy_type == DWC_PHY_TYPE_PARAM_FS)) {
  85745. + /* Full speed PHY */
  85746. + val = DWC_HCFG_48_MHZ;
  85747. + } else {
  85748. + /* High speed PHY running at full speed or high speed */
  85749. + val = DWC_HCFG_30_60_MHZ;
  85750. + }
  85751. +
  85752. + DWC_DEBUGPL(DBG_CIL, "Initializing HCFG.FSLSPClkSel to 0x%1x\n", val);
  85753. + hcfg.d32 = DWC_READ_REG32(&core_if->host_if->host_global_regs->hcfg);
  85754. + hcfg.b.fslspclksel = val;
  85755. + DWC_WRITE_REG32(&core_if->host_if->host_global_regs->hcfg, hcfg.d32);
  85756. +}
  85757. +
  85758. +/**
  85759. + * Initializes the DevSpd field of the DCFG register depending on the PHY type
  85760. + * and the enumeration speed of the device.
  85761. + */
  85762. +static void init_devspd(dwc_otg_core_if_t * core_if)
  85763. +{
  85764. + uint32_t val;
  85765. + dcfg_data_t dcfg;
  85766. +
  85767. + if (((core_if->hwcfg2.b.hs_phy_type == 2) &&
  85768. + (core_if->hwcfg2.b.fs_phy_type == 1) &&
  85769. + (core_if->core_params->ulpi_fs_ls)) ||
  85770. + (core_if->core_params->phy_type == DWC_PHY_TYPE_PARAM_FS)) {
  85771. + /* Full speed PHY */
  85772. + val = 0x3;
  85773. + } else if (core_if->core_params->speed == DWC_SPEED_PARAM_FULL) {
  85774. + /* High speed PHY running at full speed */
  85775. + val = 0x1;
  85776. + } else {
  85777. + /* High speed PHY running at high speed */
  85778. + val = 0x0;
  85779. + }
  85780. +
  85781. + DWC_DEBUGPL(DBG_CIL, "Initializing DCFG.DevSpd to 0x%1x\n", val);
  85782. +
  85783. + dcfg.d32 = DWC_READ_REG32(&core_if->dev_if->dev_global_regs->dcfg);
  85784. + dcfg.b.devspd = val;
  85785. + DWC_WRITE_REG32(&core_if->dev_if->dev_global_regs->dcfg, dcfg.d32);
  85786. +}
  85787. +
  85788. +/**
  85789. + * This function calculates the number of IN EPS
  85790. + * using GHWCFG1 and GHWCFG2 registers values
  85791. + *
  85792. + * @param core_if Programming view of the DWC_otg controller
  85793. + */
  85794. +static uint32_t calc_num_in_eps(dwc_otg_core_if_t * core_if)
  85795. +{
  85796. + uint32_t num_in_eps = 0;
  85797. + uint32_t num_eps = core_if->hwcfg2.b.num_dev_ep;
  85798. + uint32_t hwcfg1 = core_if->hwcfg1.d32 >> 3;
  85799. + uint32_t num_tx_fifos = core_if->hwcfg4.b.num_in_eps;
  85800. + int i;
  85801. +
  85802. + for (i = 0; i < num_eps; ++i) {
  85803. + if (!(hwcfg1 & 0x1))
  85804. + num_in_eps++;
  85805. +
  85806. + hwcfg1 >>= 2;
  85807. + }
  85808. +
  85809. + if (core_if->hwcfg4.b.ded_fifo_en) {
  85810. + num_in_eps =
  85811. + (num_in_eps > num_tx_fifos) ? num_tx_fifos : num_in_eps;
  85812. + }
  85813. +
  85814. + return num_in_eps;
  85815. +}
  85816. +
  85817. +/**
  85818. + * This function calculates the number of OUT EPS
  85819. + * using GHWCFG1 and GHWCFG2 registers values
  85820. + *
  85821. + * @param core_if Programming view of the DWC_otg controller
  85822. + */
  85823. +static uint32_t calc_num_out_eps(dwc_otg_core_if_t * core_if)
  85824. +{
  85825. + uint32_t num_out_eps = 0;
  85826. + uint32_t num_eps = core_if->hwcfg2.b.num_dev_ep;
  85827. + uint32_t hwcfg1 = core_if->hwcfg1.d32 >> 2;
  85828. + int i;
  85829. +
  85830. + for (i = 0; i < num_eps; ++i) {
  85831. + if (!(hwcfg1 & 0x1))
  85832. + num_out_eps++;
  85833. +
  85834. + hwcfg1 >>= 2;
  85835. + }
  85836. + return num_out_eps;
  85837. +}
  85838. +
  85839. +/**
  85840. + * This function initializes the DWC_otg controller registers and
  85841. + * prepares the core for device mode or host mode operation.
  85842. + *
  85843. + * @param core_if Programming view of the DWC_otg controller
  85844. + *
  85845. + */
  85846. +void dwc_otg_core_init(dwc_otg_core_if_t * core_if)
  85847. +{
  85848. + int i = 0;
  85849. + dwc_otg_core_global_regs_t *global_regs = core_if->core_global_regs;
  85850. + dwc_otg_dev_if_t *dev_if = core_if->dev_if;
  85851. + gahbcfg_data_t ahbcfg = {.d32 = 0 };
  85852. + gusbcfg_data_t usbcfg = {.d32 = 0 };
  85853. + gi2cctl_data_t i2cctl = {.d32 = 0 };
  85854. +
  85855. + DWC_DEBUGPL(DBG_CILV, "dwc_otg_core_init(%p) regs at %p\n",
  85856. + core_if, global_regs);
  85857. +
  85858. + /* Common Initialization */
  85859. + usbcfg.d32 = DWC_READ_REG32(&global_regs->gusbcfg);
  85860. +
  85861. + /* Program the ULPI External VBUS bit if needed */
  85862. + usbcfg.b.ulpi_ext_vbus_drv =
  85863. + (core_if->core_params->phy_ulpi_ext_vbus ==
  85864. + DWC_PHY_ULPI_EXTERNAL_VBUS) ? 1 : 0;
  85865. +
  85866. + /* Set external TS Dline pulsing */
  85867. + usbcfg.b.term_sel_dl_pulse =
  85868. + (core_if->core_params->ts_dline == 1) ? 1 : 0;
  85869. + DWC_WRITE_REG32(&global_regs->gusbcfg, usbcfg.d32);
  85870. +
  85871. + /* Reset the Controller */
  85872. + dwc_otg_core_reset(core_if);
  85873. +
  85874. + core_if->adp_enable = core_if->core_params->adp_supp_enable;
  85875. + core_if->power_down = core_if->core_params->power_down;
  85876. + core_if->otg_sts = 0;
  85877. +
  85878. + /* Initialize parameters from Hardware configuration registers. */
  85879. + dev_if->num_in_eps = calc_num_in_eps(core_if);
  85880. + dev_if->num_out_eps = calc_num_out_eps(core_if);
  85881. +
  85882. + DWC_DEBUGPL(DBG_CIL, "num_dev_perio_in_ep=%d\n",
  85883. + core_if->hwcfg4.b.num_dev_perio_in_ep);
  85884. +
  85885. + for (i = 0; i < core_if->hwcfg4.b.num_dev_perio_in_ep; i++) {
  85886. + dev_if->perio_tx_fifo_size[i] =
  85887. + DWC_READ_REG32(&global_regs->dtxfsiz[i]) >> 16;
  85888. + DWC_DEBUGPL(DBG_CIL, "Periodic Tx FIFO SZ #%d=0x%0x\n",
  85889. + i, dev_if->perio_tx_fifo_size[i]);
  85890. + }
  85891. +
  85892. + for (i = 0; i < core_if->hwcfg4.b.num_in_eps; i++) {
  85893. + dev_if->tx_fifo_size[i] =
  85894. + DWC_READ_REG32(&global_regs->dtxfsiz[i]) >> 16;
  85895. + DWC_DEBUGPL(DBG_CIL, "Tx FIFO SZ #%d=0x%0x\n",
  85896. + i, dev_if->tx_fifo_size[i]);
  85897. + }
  85898. +
  85899. + core_if->total_fifo_size = core_if->hwcfg3.b.dfifo_depth;
  85900. + core_if->rx_fifo_size = DWC_READ_REG32(&global_regs->grxfsiz);
  85901. + core_if->nperio_tx_fifo_size =
  85902. + DWC_READ_REG32(&global_regs->gnptxfsiz) >> 16;
  85903. +
  85904. + DWC_DEBUGPL(DBG_CIL, "Total FIFO SZ=%d\n", core_if->total_fifo_size);
  85905. + DWC_DEBUGPL(DBG_CIL, "Rx FIFO SZ=%d\n", core_if->rx_fifo_size);
  85906. + DWC_DEBUGPL(DBG_CIL, "NP Tx FIFO SZ=%d\n",
  85907. + core_if->nperio_tx_fifo_size);
  85908. +
  85909. + /* This programming sequence needs to happen in FS mode before any other
  85910. + * programming occurs */
  85911. + if ((core_if->core_params->speed == DWC_SPEED_PARAM_FULL) &&
  85912. + (core_if->core_params->phy_type == DWC_PHY_TYPE_PARAM_FS)) {
  85913. + /* If FS mode with FS PHY */
  85914. +
  85915. + /* core_init() is now called on every switch so only call the
  85916. + * following for the first time through. */
  85917. + if (!core_if->phy_init_done) {
  85918. + core_if->phy_init_done = 1;
  85919. + DWC_DEBUGPL(DBG_CIL, "FS_PHY detected\n");
  85920. + usbcfg.d32 = DWC_READ_REG32(&global_regs->gusbcfg);
  85921. + usbcfg.b.physel = 1;
  85922. + DWC_WRITE_REG32(&global_regs->gusbcfg, usbcfg.d32);
  85923. +
  85924. + /* Reset after a PHY select */
  85925. + dwc_otg_core_reset(core_if);
  85926. + }
  85927. +
  85928. + /* Program DCFG.DevSpd or HCFG.FSLSPclkSel to 48Mhz in FS. Also
  85929. + * do this on HNP Dev/Host mode switches (done in dev_init and
  85930. + * host_init). */
  85931. + if (dwc_otg_is_host_mode(core_if)) {
  85932. + init_fslspclksel(core_if);
  85933. + } else {
  85934. + init_devspd(core_if);
  85935. + }
  85936. +
  85937. + if (core_if->core_params->i2c_enable) {
  85938. + DWC_DEBUGPL(DBG_CIL, "FS_PHY Enabling I2c\n");
  85939. + /* Program GUSBCFG.OtgUtmifsSel to I2C */
  85940. + usbcfg.d32 = DWC_READ_REG32(&global_regs->gusbcfg);
  85941. + usbcfg.b.otgutmifssel = 1;
  85942. + DWC_WRITE_REG32(&global_regs->gusbcfg, usbcfg.d32);
  85943. +
  85944. + /* Program GI2CCTL.I2CEn */
  85945. + i2cctl.d32 = DWC_READ_REG32(&global_regs->gi2cctl);
  85946. + i2cctl.b.i2cdevaddr = 1;
  85947. + i2cctl.b.i2cen = 0;
  85948. + DWC_WRITE_REG32(&global_regs->gi2cctl, i2cctl.d32);
  85949. + i2cctl.b.i2cen = 1;
  85950. + DWC_WRITE_REG32(&global_regs->gi2cctl, i2cctl.d32);
  85951. + }
  85952. +
  85953. + } /* endif speed == DWC_SPEED_PARAM_FULL */
  85954. + else {
  85955. + /* High speed PHY. */
  85956. + if (!core_if->phy_init_done) {
  85957. + core_if->phy_init_done = 1;
  85958. + /* HS PHY parameters. These parameters are preserved
  85959. + * during soft reset so only program the first time. Do
  85960. + * a soft reset immediately after setting phyif. */
  85961. +
  85962. + if (core_if->core_params->phy_type == 2) {
  85963. + /* ULPI interface */
  85964. + usbcfg.b.ulpi_utmi_sel = 1;
  85965. + usbcfg.b.phyif = 0;
  85966. + usbcfg.b.ddrsel =
  85967. + core_if->core_params->phy_ulpi_ddr;
  85968. + } else if (core_if->core_params->phy_type == 1) {
  85969. + /* UTMI+ interface */
  85970. + usbcfg.b.ulpi_utmi_sel = 0;
  85971. + if (core_if->core_params->phy_utmi_width == 16) {
  85972. + usbcfg.b.phyif = 1;
  85973. +
  85974. + } else {
  85975. + usbcfg.b.phyif = 0;
  85976. + }
  85977. + } else {
  85978. + DWC_ERROR("FS PHY TYPE\n");
  85979. + }
  85980. + DWC_WRITE_REG32(&global_regs->gusbcfg, usbcfg.d32);
  85981. + /* Reset after setting the PHY parameters */
  85982. + dwc_otg_core_reset(core_if);
  85983. + }
  85984. + }
  85985. +
  85986. + if ((core_if->hwcfg2.b.hs_phy_type == 2) &&
  85987. + (core_if->hwcfg2.b.fs_phy_type == 1) &&
  85988. + (core_if->core_params->ulpi_fs_ls)) {
  85989. + DWC_DEBUGPL(DBG_CIL, "Setting ULPI FSLS\n");
  85990. + usbcfg.d32 = DWC_READ_REG32(&global_regs->gusbcfg);
  85991. + usbcfg.b.ulpi_fsls = 1;
  85992. + usbcfg.b.ulpi_clk_sus_m = 1;
  85993. + DWC_WRITE_REG32(&global_regs->gusbcfg, usbcfg.d32);
  85994. + } else {
  85995. + usbcfg.d32 = DWC_READ_REG32(&global_regs->gusbcfg);
  85996. + usbcfg.b.ulpi_fsls = 0;
  85997. + usbcfg.b.ulpi_clk_sus_m = 0;
  85998. + DWC_WRITE_REG32(&global_regs->gusbcfg, usbcfg.d32);
  85999. + }
  86000. +
  86001. + /* Program the GAHBCFG Register. */
  86002. + switch (core_if->hwcfg2.b.architecture) {
  86003. +
  86004. + case DWC_SLAVE_ONLY_ARCH:
  86005. + DWC_DEBUGPL(DBG_CIL, "Slave Only Mode\n");
  86006. + ahbcfg.b.nptxfemplvl_txfemplvl =
  86007. + DWC_GAHBCFG_TXFEMPTYLVL_HALFEMPTY;
  86008. + ahbcfg.b.ptxfemplvl = DWC_GAHBCFG_TXFEMPTYLVL_HALFEMPTY;
  86009. + core_if->dma_enable = 0;
  86010. + core_if->dma_desc_enable = 0;
  86011. + break;
  86012. +
  86013. + case DWC_EXT_DMA_ARCH:
  86014. + DWC_DEBUGPL(DBG_CIL, "External DMA Mode\n");
  86015. + {
  86016. + uint8_t brst_sz = core_if->core_params->dma_burst_size;
  86017. + ahbcfg.b.hburstlen = 0;
  86018. + while (brst_sz > 1) {
  86019. + ahbcfg.b.hburstlen++;
  86020. + brst_sz >>= 1;
  86021. + }
  86022. + }
  86023. + core_if->dma_enable = (core_if->core_params->dma_enable != 0);
  86024. + core_if->dma_desc_enable =
  86025. + (core_if->core_params->dma_desc_enable != 0);
  86026. + break;
  86027. +
  86028. + case DWC_INT_DMA_ARCH:
  86029. + DWC_DEBUGPL(DBG_CIL, "Internal DMA Mode\n");
  86030. + /* Old value was DWC_GAHBCFG_INT_DMA_BURST_INCR - done for
  86031. + Host mode ISOC in issue fix - vahrama */
  86032. + /* Broadcom had altered to (1<<3)|(0<<0) - WRESP=1, max 4 beats */
  86033. + ahbcfg.b.hburstlen = (1<<3)|(0<<0);//DWC_GAHBCFG_INT_DMA_BURST_INCR4;
  86034. + core_if->dma_enable = (core_if->core_params->dma_enable != 0);
  86035. + core_if->dma_desc_enable =
  86036. + (core_if->core_params->dma_desc_enable != 0);
  86037. + break;
  86038. +
  86039. + }
  86040. + if (core_if->dma_enable) {
  86041. + if (core_if->dma_desc_enable) {
  86042. + DWC_PRINTF("Using Descriptor DMA mode\n");
  86043. + } else {
  86044. + DWC_PRINTF("Using Buffer DMA mode\n");
  86045. +
  86046. + }
  86047. + } else {
  86048. + DWC_PRINTF("Using Slave mode\n");
  86049. + core_if->dma_desc_enable = 0;
  86050. + }
  86051. +
  86052. + if (core_if->core_params->ahb_single) {
  86053. + ahbcfg.b.ahbsingle = 1;
  86054. + }
  86055. +
  86056. + ahbcfg.b.dmaenable = core_if->dma_enable;
  86057. + DWC_WRITE_REG32(&global_regs->gahbcfg, ahbcfg.d32);
  86058. +
  86059. + core_if->en_multiple_tx_fifo = core_if->hwcfg4.b.ded_fifo_en;
  86060. +
  86061. + core_if->pti_enh_enable = core_if->core_params->pti_enable != 0;
  86062. + core_if->multiproc_int_enable = core_if->core_params->mpi_enable;
  86063. + DWC_PRINTF("Periodic Transfer Interrupt Enhancement - %s\n",
  86064. + ((core_if->pti_enh_enable) ? "enabled" : "disabled"));
  86065. + DWC_PRINTF("Multiprocessor Interrupt Enhancement - %s\n",
  86066. + ((core_if->multiproc_int_enable) ? "enabled" : "disabled"));
  86067. +
  86068. + /*
  86069. + * Program the GUSBCFG register.
  86070. + */
  86071. + usbcfg.d32 = DWC_READ_REG32(&global_regs->gusbcfg);
  86072. +
  86073. + switch (core_if->hwcfg2.b.op_mode) {
  86074. + case DWC_MODE_HNP_SRP_CAPABLE:
  86075. + usbcfg.b.hnpcap = (core_if->core_params->otg_cap ==
  86076. + DWC_OTG_CAP_PARAM_HNP_SRP_CAPABLE);
  86077. + usbcfg.b.srpcap = (core_if->core_params->otg_cap !=
  86078. + DWC_OTG_CAP_PARAM_NO_HNP_SRP_CAPABLE);
  86079. + break;
  86080. +
  86081. + case DWC_MODE_SRP_ONLY_CAPABLE:
  86082. + usbcfg.b.hnpcap = 0;
  86083. + usbcfg.b.srpcap = (core_if->core_params->otg_cap !=
  86084. + DWC_OTG_CAP_PARAM_NO_HNP_SRP_CAPABLE);
  86085. + break;
  86086. +
  86087. + case DWC_MODE_NO_HNP_SRP_CAPABLE:
  86088. + usbcfg.b.hnpcap = 0;
  86089. + usbcfg.b.srpcap = 0;
  86090. + break;
  86091. +
  86092. + case DWC_MODE_SRP_CAPABLE_DEVICE:
  86093. + usbcfg.b.hnpcap = 0;
  86094. + usbcfg.b.srpcap = (core_if->core_params->otg_cap !=
  86095. + DWC_OTG_CAP_PARAM_NO_HNP_SRP_CAPABLE);
  86096. + break;
  86097. +
  86098. + case DWC_MODE_NO_SRP_CAPABLE_DEVICE:
  86099. + usbcfg.b.hnpcap = 0;
  86100. + usbcfg.b.srpcap = 0;
  86101. + break;
  86102. +
  86103. + case DWC_MODE_SRP_CAPABLE_HOST:
  86104. + usbcfg.b.hnpcap = 0;
  86105. + usbcfg.b.srpcap = (core_if->core_params->otg_cap !=
  86106. + DWC_OTG_CAP_PARAM_NO_HNP_SRP_CAPABLE);
  86107. + break;
  86108. +
  86109. + case DWC_MODE_NO_SRP_CAPABLE_HOST:
  86110. + usbcfg.b.hnpcap = 0;
  86111. + usbcfg.b.srpcap = 0;
  86112. + break;
  86113. + }
  86114. +
  86115. + DWC_WRITE_REG32(&global_regs->gusbcfg, usbcfg.d32);
  86116. +
  86117. +#ifdef CONFIG_USB_DWC_OTG_LPM
  86118. + if (core_if->core_params->lpm_enable) {
  86119. + glpmcfg_data_t lpmcfg = {.d32 = 0 };
  86120. +
  86121. + /* To enable LPM support set lpm_cap_en bit */
  86122. + lpmcfg.b.lpm_cap_en = 1;
  86123. +
  86124. + /* Make AppL1Res ACK */
  86125. + lpmcfg.b.appl_resp = 1;
  86126. +
  86127. + /* Retry 3 times */
  86128. + lpmcfg.b.retry_count = 3;
  86129. +
  86130. + DWC_MODIFY_REG32(&core_if->core_global_regs->glpmcfg,
  86131. + 0, lpmcfg.d32);
  86132. +
  86133. + }
  86134. +#endif
  86135. + if (core_if->core_params->ic_usb_cap) {
  86136. + gusbcfg_data_t gusbcfg = {.d32 = 0 };
  86137. + gusbcfg.b.ic_usb_cap = 1;
  86138. + DWC_MODIFY_REG32(&core_if->core_global_regs->gusbcfg,
  86139. + 0, gusbcfg.d32);
  86140. + }
  86141. + {
  86142. + gotgctl_data_t gotgctl = {.d32 = 0 };
  86143. + gotgctl.b.otgver = core_if->core_params->otg_ver;
  86144. + DWC_MODIFY_REG32(&core_if->core_global_regs->gotgctl, 0,
  86145. + gotgctl.d32);
  86146. + /* Set OTG version supported */
  86147. + core_if->otg_ver = core_if->core_params->otg_ver;
  86148. + DWC_PRINTF("OTG VER PARAM: %d, OTG VER FLAG: %d\n",
  86149. + core_if->core_params->otg_ver, core_if->otg_ver);
  86150. + }
  86151. +
  86152. +
  86153. + /* Enable common interrupts */
  86154. + dwc_otg_enable_common_interrupts(core_if);
  86155. +
  86156. + /* Do device or host intialization based on mode during PCD
  86157. + * and HCD initialization */
  86158. + if (dwc_otg_is_host_mode(core_if)) {
  86159. + DWC_DEBUGPL(DBG_ANY, "Host Mode\n");
  86160. + core_if->op_state = A_HOST;
  86161. + } else {
  86162. + DWC_DEBUGPL(DBG_ANY, "Device Mode\n");
  86163. + core_if->op_state = B_PERIPHERAL;
  86164. +#ifdef DWC_DEVICE_ONLY
  86165. + dwc_otg_core_dev_init(core_if);
  86166. +#endif
  86167. + }
  86168. +}
  86169. +
  86170. +/**
  86171. + * This function enables the Device mode interrupts.
  86172. + *
  86173. + * @param core_if Programming view of DWC_otg controller
  86174. + */
  86175. +void dwc_otg_enable_device_interrupts(dwc_otg_core_if_t * core_if)
  86176. +{
  86177. + gintmsk_data_t intr_mask = {.d32 = 0 };
  86178. + dwc_otg_core_global_regs_t *global_regs = core_if->core_global_regs;
  86179. +
  86180. + DWC_DEBUGPL(DBG_CIL, "%s()\n", __func__);
  86181. +
  86182. + /* Disable all interrupts. */
  86183. + DWC_WRITE_REG32(&global_regs->gintmsk, 0);
  86184. +
  86185. + /* Clear any pending interrupts */
  86186. + DWC_WRITE_REG32(&global_regs->gintsts, 0xFFFFFFFF);
  86187. +
  86188. + /* Enable the common interrupts */
  86189. + dwc_otg_enable_common_interrupts(core_if);
  86190. +
  86191. + /* Enable interrupts */
  86192. + intr_mask.b.usbreset = 1;
  86193. + intr_mask.b.enumdone = 1;
  86194. + /* Disable Disconnect interrupt in Device mode */
  86195. + intr_mask.b.disconnect = 0;
  86196. +
  86197. + if (!core_if->multiproc_int_enable) {
  86198. + intr_mask.b.inepintr = 1;
  86199. + intr_mask.b.outepintr = 1;
  86200. + }
  86201. +
  86202. + intr_mask.b.erlysuspend = 1;
  86203. +
  86204. + if (core_if->en_multiple_tx_fifo == 0) {
  86205. + intr_mask.b.epmismatch = 1;
  86206. + }
  86207. +
  86208. + //intr_mask.b.incomplisoout = 1;
  86209. + intr_mask.b.incomplisoin = 1;
  86210. +
  86211. +/* Enable the ignore frame number for ISOC xfers - MAS */
  86212. +/* Disable to support high bandwith ISOC transfers - manukz */
  86213. +#if 0
  86214. +#ifdef DWC_UTE_PER_IO
  86215. + if (core_if->dma_enable) {
  86216. + if (core_if->dma_desc_enable) {
  86217. + dctl_data_t dctl1 = {.d32 = 0 };
  86218. + dctl1.b.ifrmnum = 1;
  86219. + DWC_MODIFY_REG32(&core_if->dev_if->dev_global_regs->
  86220. + dctl, 0, dctl1.d32);
  86221. + DWC_DEBUG("----Enabled Ignore frame number (0x%08x)",
  86222. + DWC_READ_REG32(&core_if->dev_if->
  86223. + dev_global_regs->dctl));
  86224. + }
  86225. + }
  86226. +#endif
  86227. +#endif
  86228. +#ifdef DWC_EN_ISOC
  86229. + if (core_if->dma_enable) {
  86230. + if (core_if->dma_desc_enable == 0) {
  86231. + if (core_if->pti_enh_enable) {
  86232. + dctl_data_t dctl = {.d32 = 0 };
  86233. + dctl.b.ifrmnum = 1;
  86234. + DWC_MODIFY_REG32(&core_if->
  86235. + dev_if->dev_global_regs->dctl,
  86236. + 0, dctl.d32);
  86237. + } else {
  86238. + intr_mask.b.incomplisoin = 1;
  86239. + intr_mask.b.incomplisoout = 1;
  86240. + }
  86241. + }
  86242. + } else {
  86243. + intr_mask.b.incomplisoin = 1;
  86244. + intr_mask.b.incomplisoout = 1;
  86245. + }
  86246. +#endif /* DWC_EN_ISOC */
  86247. +
  86248. + /** @todo NGS: Should this be a module parameter? */
  86249. +#ifdef USE_PERIODIC_EP
  86250. + intr_mask.b.isooutdrop = 1;
  86251. + intr_mask.b.eopframe = 1;
  86252. + intr_mask.b.incomplisoin = 1;
  86253. + intr_mask.b.incomplisoout = 1;
  86254. +#endif
  86255. +
  86256. + DWC_MODIFY_REG32(&global_regs->gintmsk, intr_mask.d32, intr_mask.d32);
  86257. +
  86258. + DWC_DEBUGPL(DBG_CIL, "%s() gintmsk=%0x\n", __func__,
  86259. + DWC_READ_REG32(&global_regs->gintmsk));
  86260. +}
  86261. +
  86262. +/**
  86263. + * This function initializes the DWC_otg controller registers for
  86264. + * device mode.
  86265. + *
  86266. + * @param core_if Programming view of DWC_otg controller
  86267. + *
  86268. + */
  86269. +void dwc_otg_core_dev_init(dwc_otg_core_if_t * core_if)
  86270. +{
  86271. + int i;
  86272. + dwc_otg_core_global_regs_t *global_regs = core_if->core_global_regs;
  86273. + dwc_otg_dev_if_t *dev_if = core_if->dev_if;
  86274. + dwc_otg_core_params_t *params = core_if->core_params;
  86275. + dcfg_data_t dcfg = {.d32 = 0 };
  86276. + depctl_data_t diepctl = {.d32 = 0 };
  86277. + grstctl_t resetctl = {.d32 = 0 };
  86278. + uint32_t rx_fifo_size;
  86279. + fifosize_data_t nptxfifosize;
  86280. + fifosize_data_t txfifosize;
  86281. + dthrctl_data_t dthrctl;
  86282. + fifosize_data_t ptxfifosize;
  86283. + uint16_t rxfsiz, nptxfsiz;
  86284. + gdfifocfg_data_t gdfifocfg = {.d32 = 0 };
  86285. + hwcfg3_data_t hwcfg3 = {.d32 = 0 };
  86286. +
  86287. + /* Restart the Phy Clock */
  86288. + DWC_WRITE_REG32(core_if->pcgcctl, 0);
  86289. +
  86290. + /* Device configuration register */
  86291. + init_devspd(core_if);
  86292. + dcfg.d32 = DWC_READ_REG32(&dev_if->dev_global_regs->dcfg);
  86293. + dcfg.b.descdma = (core_if->dma_desc_enable) ? 1 : 0;
  86294. + dcfg.b.perfrint = DWC_DCFG_FRAME_INTERVAL_80;
  86295. + /* Enable Device OUT NAK in case of DDMA mode*/
  86296. + if (core_if->core_params->dev_out_nak) {
  86297. + dcfg.b.endevoutnak = 1;
  86298. + }
  86299. +
  86300. + if (core_if->core_params->cont_on_bna) {
  86301. + dctl_data_t dctl = {.d32 = 0 };
  86302. + dctl.b.encontonbna = 1;
  86303. + DWC_MODIFY_REG32(&dev_if->dev_global_regs->dctl, 0, dctl.d32);
  86304. + }
  86305. +
  86306. +
  86307. + DWC_WRITE_REG32(&dev_if->dev_global_regs->dcfg, dcfg.d32);
  86308. +
  86309. + /* Configure data FIFO sizes */
  86310. + if (core_if->hwcfg2.b.dynamic_fifo && params->enable_dynamic_fifo) {
  86311. + DWC_DEBUGPL(DBG_CIL, "Total FIFO Size=%d\n",
  86312. + core_if->total_fifo_size);
  86313. + DWC_DEBUGPL(DBG_CIL, "Rx FIFO Size=%d\n",
  86314. + params->dev_rx_fifo_size);
  86315. + DWC_DEBUGPL(DBG_CIL, "NP Tx FIFO Size=%d\n",
  86316. + params->dev_nperio_tx_fifo_size);
  86317. +
  86318. + /* Rx FIFO */
  86319. + DWC_DEBUGPL(DBG_CIL, "initial grxfsiz=%08x\n",
  86320. + DWC_READ_REG32(&global_regs->grxfsiz));
  86321. +
  86322. +#ifdef DWC_UTE_CFI
  86323. + core_if->pwron_rxfsiz = DWC_READ_REG32(&global_regs->grxfsiz);
  86324. + core_if->init_rxfsiz = params->dev_rx_fifo_size;
  86325. +#endif
  86326. + rx_fifo_size = params->dev_rx_fifo_size;
  86327. + DWC_WRITE_REG32(&global_regs->grxfsiz, rx_fifo_size);
  86328. +
  86329. + DWC_DEBUGPL(DBG_CIL, "new grxfsiz=%08x\n",
  86330. + DWC_READ_REG32(&global_regs->grxfsiz));
  86331. +
  86332. + /** Set Periodic Tx FIFO Mask all bits 0 */
  86333. + core_if->p_tx_msk = 0;
  86334. +
  86335. + /** Set Tx FIFO Mask all bits 0 */
  86336. + core_if->tx_msk = 0;
  86337. +
  86338. + if (core_if->en_multiple_tx_fifo == 0) {
  86339. + /* Non-periodic Tx FIFO */
  86340. + DWC_DEBUGPL(DBG_CIL, "initial gnptxfsiz=%08x\n",
  86341. + DWC_READ_REG32(&global_regs->gnptxfsiz));
  86342. +
  86343. + nptxfifosize.b.depth = params->dev_nperio_tx_fifo_size;
  86344. + nptxfifosize.b.startaddr = params->dev_rx_fifo_size;
  86345. +
  86346. + DWC_WRITE_REG32(&global_regs->gnptxfsiz,
  86347. + nptxfifosize.d32);
  86348. +
  86349. + DWC_DEBUGPL(DBG_CIL, "new gnptxfsiz=%08x\n",
  86350. + DWC_READ_REG32(&global_regs->gnptxfsiz));
  86351. +
  86352. + /**@todo NGS: Fix Periodic FIFO Sizing! */
  86353. + /*
  86354. + * Periodic Tx FIFOs These FIFOs are numbered from 1 to 15.
  86355. + * Indexes of the FIFO size module parameters in the
  86356. + * dev_perio_tx_fifo_size array and the FIFO size registers in
  86357. + * the dptxfsiz array run from 0 to 14.
  86358. + */
  86359. + /** @todo Finish debug of this */
  86360. + ptxfifosize.b.startaddr =
  86361. + nptxfifosize.b.startaddr + nptxfifosize.b.depth;
  86362. + for (i = 0; i < core_if->hwcfg4.b.num_dev_perio_in_ep; i++) {
  86363. + ptxfifosize.b.depth =
  86364. + params->dev_perio_tx_fifo_size[i];
  86365. + DWC_DEBUGPL(DBG_CIL,
  86366. + "initial dtxfsiz[%d]=%08x\n", i,
  86367. + DWC_READ_REG32(&global_regs->dtxfsiz
  86368. + [i]));
  86369. + DWC_WRITE_REG32(&global_regs->dtxfsiz[i],
  86370. + ptxfifosize.d32);
  86371. + DWC_DEBUGPL(DBG_CIL, "new dtxfsiz[%d]=%08x\n",
  86372. + i,
  86373. + DWC_READ_REG32(&global_regs->dtxfsiz
  86374. + [i]));
  86375. + ptxfifosize.b.startaddr += ptxfifosize.b.depth;
  86376. + }
  86377. + } else {
  86378. + /*
  86379. + * Tx FIFOs These FIFOs are numbered from 1 to 15.
  86380. + * Indexes of the FIFO size module parameters in the
  86381. + * dev_tx_fifo_size array and the FIFO size registers in
  86382. + * the dtxfsiz array run from 0 to 14.
  86383. + */
  86384. +
  86385. + /* Non-periodic Tx FIFO */
  86386. + DWC_DEBUGPL(DBG_CIL, "initial gnptxfsiz=%08x\n",
  86387. + DWC_READ_REG32(&global_regs->gnptxfsiz));
  86388. +
  86389. +#ifdef DWC_UTE_CFI
  86390. + core_if->pwron_gnptxfsiz =
  86391. + (DWC_READ_REG32(&global_regs->gnptxfsiz) >> 16);
  86392. + core_if->init_gnptxfsiz =
  86393. + params->dev_nperio_tx_fifo_size;
  86394. +#endif
  86395. + nptxfifosize.b.depth = params->dev_nperio_tx_fifo_size;
  86396. + nptxfifosize.b.startaddr = params->dev_rx_fifo_size;
  86397. +
  86398. + DWC_WRITE_REG32(&global_regs->gnptxfsiz,
  86399. + nptxfifosize.d32);
  86400. +
  86401. + DWC_DEBUGPL(DBG_CIL, "new gnptxfsiz=%08x\n",
  86402. + DWC_READ_REG32(&global_regs->gnptxfsiz));
  86403. +
  86404. + txfifosize.b.startaddr =
  86405. + nptxfifosize.b.startaddr + nptxfifosize.b.depth;
  86406. +
  86407. + for (i = 0; i < core_if->hwcfg4.b.num_in_eps; i++) {
  86408. +
  86409. + txfifosize.b.depth =
  86410. + params->dev_tx_fifo_size[i];
  86411. +
  86412. + DWC_DEBUGPL(DBG_CIL,
  86413. + "initial dtxfsiz[%d]=%08x\n",
  86414. + i,
  86415. + DWC_READ_REG32(&global_regs->dtxfsiz
  86416. + [i]));
  86417. +
  86418. +#ifdef DWC_UTE_CFI
  86419. + core_if->pwron_txfsiz[i] =
  86420. + (DWC_READ_REG32
  86421. + (&global_regs->dtxfsiz[i]) >> 16);
  86422. + core_if->init_txfsiz[i] =
  86423. + params->dev_tx_fifo_size[i];
  86424. +#endif
  86425. + DWC_WRITE_REG32(&global_regs->dtxfsiz[i],
  86426. + txfifosize.d32);
  86427. +
  86428. + DWC_DEBUGPL(DBG_CIL,
  86429. + "new dtxfsiz[%d]=%08x\n",
  86430. + i,
  86431. + DWC_READ_REG32(&global_regs->dtxfsiz
  86432. + [i]));
  86433. +
  86434. + txfifosize.b.startaddr += txfifosize.b.depth;
  86435. + }
  86436. + if (core_if->snpsid <= OTG_CORE_REV_2_94a) {
  86437. + /* Calculating DFIFOCFG for Device mode to include RxFIFO and NPTXFIFO */
  86438. + gdfifocfg.d32 = DWC_READ_REG32(&global_regs->gdfifocfg);
  86439. + hwcfg3.d32 = DWC_READ_REG32(&global_regs->ghwcfg3);
  86440. + gdfifocfg.b.gdfifocfg = (DWC_READ_REG32(&global_regs->ghwcfg3) >> 16);
  86441. + DWC_WRITE_REG32(&global_regs->gdfifocfg, gdfifocfg.d32);
  86442. + rxfsiz = (DWC_READ_REG32(&global_regs->grxfsiz) & 0x0000ffff);
  86443. + nptxfsiz = (DWC_READ_REG32(&global_regs->gnptxfsiz) >> 16);
  86444. + gdfifocfg.b.epinfobase = rxfsiz + nptxfsiz;
  86445. + DWC_WRITE_REG32(&global_regs->gdfifocfg, gdfifocfg.d32);
  86446. + }
  86447. + }
  86448. +
  86449. + /* Flush the FIFOs */
  86450. + dwc_otg_flush_tx_fifo(core_if, 0x10); /* all Tx FIFOs */
  86451. + dwc_otg_flush_rx_fifo(core_if);
  86452. +
  86453. + /* Flush the Learning Queue. */
  86454. + resetctl.b.intknqflsh = 1;
  86455. + DWC_WRITE_REG32(&core_if->core_global_regs->grstctl, resetctl.d32);
  86456. +
  86457. + if (!core_if->core_params->en_multiple_tx_fifo && core_if->dma_enable) {
  86458. + core_if->start_predict = 0;
  86459. + for (i = 0; i<= core_if->dev_if->num_in_eps; ++i) {
  86460. + core_if->nextep_seq[i] = 0xff; // 0xff - EP not active
  86461. + }
  86462. + core_if->nextep_seq[0] = 0;
  86463. + core_if->first_in_nextep_seq = 0;
  86464. + diepctl.d32 = DWC_READ_REG32(&dev_if->in_ep_regs[0]->diepctl);
  86465. + diepctl.b.nextep = 0;
  86466. + DWC_WRITE_REG32(&dev_if->in_ep_regs[0]->diepctl, diepctl.d32);
  86467. +
  86468. + /* Update IN Endpoint Mismatch Count by active IN NP EP count + 1 */
  86469. + dcfg.d32 = DWC_READ_REG32(&dev_if->dev_global_regs->dcfg);
  86470. + dcfg.b.epmscnt = 2;
  86471. + DWC_WRITE_REG32(&dev_if->dev_global_regs->dcfg, dcfg.d32);
  86472. +
  86473. + DWC_DEBUGPL(DBG_CILV,"%s first_in_nextep_seq= %2d; nextep_seq[]:\n",
  86474. + __func__, core_if->first_in_nextep_seq);
  86475. + for (i=0; i <= core_if->dev_if->num_in_eps; i++) {
  86476. + DWC_DEBUGPL(DBG_CILV, "%2d ", core_if->nextep_seq[i]);
  86477. + }
  86478. + DWC_DEBUGPL(DBG_CILV,"\n");
  86479. + }
  86480. +
  86481. + /* Clear all pending Device Interrupts */
  86482. + /** @todo - if the condition needed to be checked
  86483. + * or in any case all pending interrutps should be cleared?
  86484. + */
  86485. + if (core_if->multiproc_int_enable) {
  86486. + for (i = 0; i < core_if->dev_if->num_in_eps; ++i) {
  86487. + DWC_WRITE_REG32(&dev_if->
  86488. + dev_global_regs->diepeachintmsk[i], 0);
  86489. + }
  86490. + }
  86491. +
  86492. + for (i = 0; i < core_if->dev_if->num_out_eps; ++i) {
  86493. + DWC_WRITE_REG32(&dev_if->
  86494. + dev_global_regs->doepeachintmsk[i], 0);
  86495. + }
  86496. +
  86497. + DWC_WRITE_REG32(&dev_if->dev_global_regs->deachint, 0xFFFFFFFF);
  86498. + DWC_WRITE_REG32(&dev_if->dev_global_regs->deachintmsk, 0);
  86499. + } else {
  86500. + DWC_WRITE_REG32(&dev_if->dev_global_regs->diepmsk, 0);
  86501. + DWC_WRITE_REG32(&dev_if->dev_global_regs->doepmsk, 0);
  86502. + DWC_WRITE_REG32(&dev_if->dev_global_regs->daint, 0xFFFFFFFF);
  86503. + DWC_WRITE_REG32(&dev_if->dev_global_regs->daintmsk, 0);
  86504. + }
  86505. +
  86506. + for (i = 0; i <= dev_if->num_in_eps; i++) {
  86507. + depctl_data_t depctl;
  86508. + depctl.d32 = DWC_READ_REG32(&dev_if->in_ep_regs[i]->diepctl);
  86509. + if (depctl.b.epena) {
  86510. + depctl.d32 = 0;
  86511. + depctl.b.epdis = 1;
  86512. + depctl.b.snak = 1;
  86513. + } else {
  86514. + depctl.d32 = 0;
  86515. + }
  86516. +
  86517. + DWC_WRITE_REG32(&dev_if->in_ep_regs[i]->diepctl, depctl.d32);
  86518. +
  86519. + DWC_WRITE_REG32(&dev_if->in_ep_regs[i]->dieptsiz, 0);
  86520. + DWC_WRITE_REG32(&dev_if->in_ep_regs[i]->diepdma, 0);
  86521. + DWC_WRITE_REG32(&dev_if->in_ep_regs[i]->diepint, 0xFF);
  86522. + }
  86523. +
  86524. + for (i = 0; i <= dev_if->num_out_eps; i++) {
  86525. + depctl_data_t depctl;
  86526. + depctl.d32 = DWC_READ_REG32(&dev_if->out_ep_regs[i]->doepctl);
  86527. + if (depctl.b.epena) {
  86528. + dctl_data_t dctl = {.d32 = 0 };
  86529. + gintmsk_data_t gintsts = {.d32 = 0 };
  86530. + doepint_data_t doepint = {.d32 = 0 };
  86531. + dctl.b.sgoutnak = 1;
  86532. + DWC_MODIFY_REG32(&core_if->dev_if->dev_global_regs->dctl, 0, dctl.d32);
  86533. + do {
  86534. + dwc_udelay(10);
  86535. + gintsts.d32 = DWC_READ_REG32(&core_if->core_global_regs->gintsts);
  86536. + } while (!gintsts.b.goutnakeff);
  86537. + gintsts.d32 = 0;
  86538. + gintsts.b.goutnakeff = 1;
  86539. + DWC_WRITE_REG32(&core_if->core_global_regs->gintsts, gintsts.d32);
  86540. +
  86541. + depctl.d32 = 0;
  86542. + depctl.b.epdis = 1;
  86543. + depctl.b.snak = 1;
  86544. + DWC_WRITE_REG32(&core_if->dev_if->out_ep_regs[i]->doepctl, depctl.d32);
  86545. + do {
  86546. + dwc_udelay(10);
  86547. + doepint.d32 = DWC_READ_REG32(&core_if->dev_if->
  86548. + out_ep_regs[i]->doepint);
  86549. + } while (!doepint.b.epdisabled);
  86550. +
  86551. + doepint.b.epdisabled = 1;
  86552. + DWC_WRITE_REG32(&core_if->dev_if->out_ep_regs[i]->doepint, doepint.d32);
  86553. +
  86554. + dctl.d32 = 0;
  86555. + dctl.b.cgoutnak = 1;
  86556. + DWC_MODIFY_REG32(&core_if->dev_if->dev_global_regs->dctl, 0, dctl.d32);
  86557. + } else {
  86558. + depctl.d32 = 0;
  86559. + }
  86560. +
  86561. + DWC_WRITE_REG32(&dev_if->out_ep_regs[i]->doepctl, depctl.d32);
  86562. +
  86563. + DWC_WRITE_REG32(&dev_if->out_ep_regs[i]->doeptsiz, 0);
  86564. + DWC_WRITE_REG32(&dev_if->out_ep_regs[i]->doepdma, 0);
  86565. + DWC_WRITE_REG32(&dev_if->out_ep_regs[i]->doepint, 0xFF);
  86566. + }
  86567. +
  86568. + if (core_if->en_multiple_tx_fifo && core_if->dma_enable) {
  86569. + dev_if->non_iso_tx_thr_en = params->thr_ctl & 0x1;
  86570. + dev_if->iso_tx_thr_en = (params->thr_ctl >> 1) & 0x1;
  86571. + dev_if->rx_thr_en = (params->thr_ctl >> 2) & 0x1;
  86572. +
  86573. + dev_if->rx_thr_length = params->rx_thr_length;
  86574. + dev_if->tx_thr_length = params->tx_thr_length;
  86575. +
  86576. + dev_if->setup_desc_index = 0;
  86577. +
  86578. + dthrctl.d32 = 0;
  86579. + dthrctl.b.non_iso_thr_en = dev_if->non_iso_tx_thr_en;
  86580. + dthrctl.b.iso_thr_en = dev_if->iso_tx_thr_en;
  86581. + dthrctl.b.tx_thr_len = dev_if->tx_thr_length;
  86582. + dthrctl.b.rx_thr_en = dev_if->rx_thr_en;
  86583. + dthrctl.b.rx_thr_len = dev_if->rx_thr_length;
  86584. + dthrctl.b.ahb_thr_ratio = params->ahb_thr_ratio;
  86585. +
  86586. + DWC_WRITE_REG32(&dev_if->dev_global_regs->dtknqr3_dthrctl,
  86587. + dthrctl.d32);
  86588. +
  86589. + DWC_DEBUGPL(DBG_CIL,
  86590. + "Non ISO Tx Thr - %d\nISO Tx Thr - %d\nRx Thr - %d\nTx Thr Len - %d\nRx Thr Len - %d\n",
  86591. + dthrctl.b.non_iso_thr_en, dthrctl.b.iso_thr_en,
  86592. + dthrctl.b.rx_thr_en, dthrctl.b.tx_thr_len,
  86593. + dthrctl.b.rx_thr_len);
  86594. +
  86595. + }
  86596. +
  86597. + dwc_otg_enable_device_interrupts(core_if);
  86598. +
  86599. + {
  86600. + diepmsk_data_t msk = {.d32 = 0 };
  86601. + msk.b.txfifoundrn = 1;
  86602. + if (core_if->multiproc_int_enable) {
  86603. + DWC_MODIFY_REG32(&dev_if->dev_global_regs->
  86604. + diepeachintmsk[0], msk.d32, msk.d32);
  86605. + } else {
  86606. + DWC_MODIFY_REG32(&dev_if->dev_global_regs->diepmsk,
  86607. + msk.d32, msk.d32);
  86608. + }
  86609. + }
  86610. +
  86611. + if (core_if->multiproc_int_enable) {
  86612. + /* Set NAK on Babble */
  86613. + dctl_data_t dctl = {.d32 = 0 };
  86614. + dctl.b.nakonbble = 1;
  86615. + DWC_MODIFY_REG32(&dev_if->dev_global_regs->dctl, 0, dctl.d32);
  86616. + }
  86617. +
  86618. + if (core_if->snpsid >= OTG_CORE_REV_2_94a) {
  86619. + dctl_data_t dctl = {.d32 = 0 };
  86620. + dctl.d32 = DWC_READ_REG32(&dev_if->dev_global_regs->dctl);
  86621. + dctl.b.sftdiscon = 0;
  86622. + DWC_WRITE_REG32(&dev_if->dev_global_regs->dctl, dctl.d32);
  86623. + }
  86624. +}
  86625. +
  86626. +/**
  86627. + * This function enables the Host mode interrupts.
  86628. + *
  86629. + * @param core_if Programming view of DWC_otg controller
  86630. + */
  86631. +void dwc_otg_enable_host_interrupts(dwc_otg_core_if_t * core_if)
  86632. +{
  86633. + dwc_otg_core_global_regs_t *global_regs = core_if->core_global_regs;
  86634. + gintmsk_data_t intr_mask = {.d32 = 0 };
  86635. +
  86636. + DWC_DEBUGPL(DBG_CIL, "%s(%p)\n", __func__, core_if);
  86637. +
  86638. + /* Disable all interrupts. */
  86639. + DWC_WRITE_REG32(&global_regs->gintmsk, 0);
  86640. +
  86641. + /* Clear any pending interrupts. */
  86642. + DWC_WRITE_REG32(&global_regs->gintsts, 0xFFFFFFFF);
  86643. +
  86644. + /* Enable the common interrupts */
  86645. + dwc_otg_enable_common_interrupts(core_if);
  86646. +
  86647. + /*
  86648. + * Enable host mode interrupts without disturbing common
  86649. + * interrupts.
  86650. + */
  86651. +
  86652. + intr_mask.b.disconnect = 1;
  86653. + intr_mask.b.portintr = 1;
  86654. + intr_mask.b.hcintr = 1;
  86655. +
  86656. + DWC_MODIFY_REG32(&global_regs->gintmsk, intr_mask.d32, intr_mask.d32);
  86657. +}
  86658. +
  86659. +/**
  86660. + * This function disables the Host Mode interrupts.
  86661. + *
  86662. + * @param core_if Programming view of DWC_otg controller
  86663. + */
  86664. +void dwc_otg_disable_host_interrupts(dwc_otg_core_if_t * core_if)
  86665. +{
  86666. + dwc_otg_core_global_regs_t *global_regs = core_if->core_global_regs;
  86667. + gintmsk_data_t intr_mask = {.d32 = 0 };
  86668. +
  86669. + DWC_DEBUGPL(DBG_CILV, "%s()\n", __func__);
  86670. +
  86671. + /*
  86672. + * Disable host mode interrupts without disturbing common
  86673. + * interrupts.
  86674. + */
  86675. + intr_mask.b.sofintr = 1;
  86676. + intr_mask.b.portintr = 1;
  86677. + intr_mask.b.hcintr = 1;
  86678. + intr_mask.b.ptxfempty = 1;
  86679. + intr_mask.b.nptxfempty = 1;
  86680. +
  86681. + DWC_MODIFY_REG32(&global_regs->gintmsk, intr_mask.d32, 0);
  86682. +}
  86683. +
  86684. +/**
  86685. + * This function initializes the DWC_otg controller registers for
  86686. + * host mode.
  86687. + *
  86688. + * This function flushes the Tx and Rx FIFOs and it flushes any entries in the
  86689. + * request queues. Host channels are reset to ensure that they are ready for
  86690. + * performing transfers.
  86691. + *
  86692. + * @param core_if Programming view of DWC_otg controller
  86693. + *
  86694. + */
  86695. +void dwc_otg_core_host_init(dwc_otg_core_if_t * core_if)
  86696. +{
  86697. + dwc_otg_core_global_regs_t *global_regs = core_if->core_global_regs;
  86698. + dwc_otg_host_if_t *host_if = core_if->host_if;
  86699. + dwc_otg_core_params_t *params = core_if->core_params;
  86700. + hprt0_data_t hprt0 = {.d32 = 0 };
  86701. + fifosize_data_t nptxfifosize;
  86702. + fifosize_data_t ptxfifosize;
  86703. + uint16_t rxfsiz, nptxfsiz, hptxfsiz;
  86704. + gdfifocfg_data_t gdfifocfg = {.d32 = 0 };
  86705. + int i;
  86706. + hcchar_data_t hcchar;
  86707. + hcfg_data_t hcfg;
  86708. + hfir_data_t hfir;
  86709. + dwc_otg_hc_regs_t *hc_regs;
  86710. + int num_channels;
  86711. + gotgctl_data_t gotgctl = {.d32 = 0 };
  86712. +
  86713. + DWC_DEBUGPL(DBG_CILV, "%s(%p)\n", __func__, core_if);
  86714. +
  86715. + /* Restart the Phy Clock */
  86716. + DWC_WRITE_REG32(core_if->pcgcctl, 0);
  86717. +
  86718. + /* Initialize Host Configuration Register */
  86719. + init_fslspclksel(core_if);
  86720. + if (core_if->core_params->speed == DWC_SPEED_PARAM_FULL) {
  86721. + hcfg.d32 = DWC_READ_REG32(&host_if->host_global_regs->hcfg);
  86722. + hcfg.b.fslssupp = 1;
  86723. + DWC_WRITE_REG32(&host_if->host_global_regs->hcfg, hcfg.d32);
  86724. +
  86725. + }
  86726. +
  86727. + /* This bit allows dynamic reloading of the HFIR register
  86728. + * during runtime. This bit needs to be programmed during
  86729. + * initial configuration and its value must not be changed
  86730. + * during runtime.*/
  86731. + if (core_if->core_params->reload_ctl == 1) {
  86732. + hfir.d32 = DWC_READ_REG32(&host_if->host_global_regs->hfir);
  86733. + hfir.b.hfirrldctrl = 1;
  86734. + DWC_WRITE_REG32(&host_if->host_global_regs->hfir, hfir.d32);
  86735. + }
  86736. +
  86737. + if (core_if->core_params->dma_desc_enable) {
  86738. + uint8_t op_mode = core_if->hwcfg2.b.op_mode;
  86739. + if (!
  86740. + (core_if->hwcfg4.b.desc_dma
  86741. + && (core_if->snpsid >= OTG_CORE_REV_2_90a)
  86742. + && ((op_mode == DWC_HWCFG2_OP_MODE_HNP_SRP_CAPABLE_OTG)
  86743. + || (op_mode == DWC_HWCFG2_OP_MODE_SRP_ONLY_CAPABLE_OTG)
  86744. + || (op_mode ==
  86745. + DWC_HWCFG2_OP_MODE_NO_HNP_SRP_CAPABLE_OTG)
  86746. + || (op_mode == DWC_HWCFG2_OP_MODE_SRP_CAPABLE_HOST)
  86747. + || (op_mode ==
  86748. + DWC_HWCFG2_OP_MODE_NO_SRP_CAPABLE_HOST)))) {
  86749. +
  86750. + DWC_ERROR("Host can't operate in Descriptor DMA mode.\n"
  86751. + "Either core version is below 2.90a or "
  86752. + "GHWCFG2, GHWCFG4 registers' values do not allow Descriptor DMA in host mode.\n"
  86753. + "To run the driver in Buffer DMA host mode set dma_desc_enable "
  86754. + "module parameter to 0.\n");
  86755. + return;
  86756. + }
  86757. + hcfg.d32 = DWC_READ_REG32(&host_if->host_global_regs->hcfg);
  86758. + hcfg.b.descdma = 1;
  86759. + DWC_WRITE_REG32(&host_if->host_global_regs->hcfg, hcfg.d32);
  86760. + }
  86761. +
  86762. + /* Configure data FIFO sizes */
  86763. + if (core_if->hwcfg2.b.dynamic_fifo && params->enable_dynamic_fifo) {
  86764. + DWC_DEBUGPL(DBG_CIL, "Total FIFO Size=%d\n",
  86765. + core_if->total_fifo_size);
  86766. + DWC_DEBUGPL(DBG_CIL, "Rx FIFO Size=%d\n",
  86767. + params->host_rx_fifo_size);
  86768. + DWC_DEBUGPL(DBG_CIL, "NP Tx FIFO Size=%d\n",
  86769. + params->host_nperio_tx_fifo_size);
  86770. + DWC_DEBUGPL(DBG_CIL, "P Tx FIFO Size=%d\n",
  86771. + params->host_perio_tx_fifo_size);
  86772. +
  86773. + /* Rx FIFO */
  86774. + DWC_DEBUGPL(DBG_CIL, "initial grxfsiz=%08x\n",
  86775. + DWC_READ_REG32(&global_regs->grxfsiz));
  86776. + DWC_WRITE_REG32(&global_regs->grxfsiz,
  86777. + params->host_rx_fifo_size);
  86778. + DWC_DEBUGPL(DBG_CIL, "new grxfsiz=%08x\n",
  86779. + DWC_READ_REG32(&global_regs->grxfsiz));
  86780. +
  86781. + /* Non-periodic Tx FIFO */
  86782. + DWC_DEBUGPL(DBG_CIL, "initial gnptxfsiz=%08x\n",
  86783. + DWC_READ_REG32(&global_regs->gnptxfsiz));
  86784. + nptxfifosize.b.depth = params->host_nperio_tx_fifo_size;
  86785. + nptxfifosize.b.startaddr = params->host_rx_fifo_size;
  86786. + DWC_WRITE_REG32(&global_regs->gnptxfsiz, nptxfifosize.d32);
  86787. + DWC_DEBUGPL(DBG_CIL, "new gnptxfsiz=%08x\n",
  86788. + DWC_READ_REG32(&global_regs->gnptxfsiz));
  86789. +
  86790. + /* Periodic Tx FIFO */
  86791. + DWC_DEBUGPL(DBG_CIL, "initial hptxfsiz=%08x\n",
  86792. + DWC_READ_REG32(&global_regs->hptxfsiz));
  86793. + ptxfifosize.b.depth = params->host_perio_tx_fifo_size;
  86794. + ptxfifosize.b.startaddr =
  86795. + nptxfifosize.b.startaddr + nptxfifosize.b.depth;
  86796. + DWC_WRITE_REG32(&global_regs->hptxfsiz, ptxfifosize.d32);
  86797. + DWC_DEBUGPL(DBG_CIL, "new hptxfsiz=%08x\n",
  86798. + DWC_READ_REG32(&global_regs->hptxfsiz));
  86799. +
  86800. + if (core_if->en_multiple_tx_fifo
  86801. + && core_if->snpsid <= OTG_CORE_REV_2_94a) {
  86802. + /* Global DFIFOCFG calculation for Host mode - include RxFIFO, NPTXFIFO and HPTXFIFO */
  86803. + gdfifocfg.d32 = DWC_READ_REG32(&global_regs->gdfifocfg);
  86804. + rxfsiz = (DWC_READ_REG32(&global_regs->grxfsiz) & 0x0000ffff);
  86805. + nptxfsiz = (DWC_READ_REG32(&global_regs->gnptxfsiz) >> 16);
  86806. + hptxfsiz = (DWC_READ_REG32(&global_regs->hptxfsiz) >> 16);
  86807. + gdfifocfg.b.epinfobase = rxfsiz + nptxfsiz + hptxfsiz;
  86808. + DWC_WRITE_REG32(&global_regs->gdfifocfg, gdfifocfg.d32);
  86809. + }
  86810. + }
  86811. +
  86812. + /* TODO - check this */
  86813. + /* Clear Host Set HNP Enable in the OTG Control Register */
  86814. + gotgctl.b.hstsethnpen = 1;
  86815. + DWC_MODIFY_REG32(&global_regs->gotgctl, gotgctl.d32, 0);
  86816. + /* Make sure the FIFOs are flushed. */
  86817. + dwc_otg_flush_tx_fifo(core_if, 0x10 /* all TX FIFOs */ );
  86818. + dwc_otg_flush_rx_fifo(core_if);
  86819. +
  86820. + /* Clear Host Set HNP Enable in the OTG Control Register */
  86821. + gotgctl.b.hstsethnpen = 1;
  86822. + DWC_MODIFY_REG32(&global_regs->gotgctl, gotgctl.d32, 0);
  86823. +
  86824. + if (!core_if->core_params->dma_desc_enable) {
  86825. + /* Flush out any leftover queued requests. */
  86826. + num_channels = core_if->core_params->host_channels;
  86827. +
  86828. + for (i = 0; i < num_channels; i++) {
  86829. + hc_regs = core_if->host_if->hc_regs[i];
  86830. + hcchar.d32 = DWC_READ_REG32(&hc_regs->hcchar);
  86831. + hcchar.b.chen = 0;
  86832. + hcchar.b.chdis = 1;
  86833. + hcchar.b.epdir = 0;
  86834. + DWC_WRITE_REG32(&hc_regs->hcchar, hcchar.d32);
  86835. + }
  86836. +
  86837. + /* Halt all channels to put them into a known state. */
  86838. + for (i = 0; i < num_channels; i++) {
  86839. + int count = 0;
  86840. + hc_regs = core_if->host_if->hc_regs[i];
  86841. + hcchar.d32 = DWC_READ_REG32(&hc_regs->hcchar);
  86842. + hcchar.b.chen = 1;
  86843. + hcchar.b.chdis = 1;
  86844. + hcchar.b.epdir = 0;
  86845. + DWC_WRITE_REG32(&hc_regs->hcchar, hcchar.d32);
  86846. + DWC_DEBUGPL(DBG_HCDV, "%s: Halt channel %d regs %p\n", __func__, i, hc_regs);
  86847. + do {
  86848. + hcchar.d32 = DWC_READ_REG32(&hc_regs->hcchar);
  86849. + if (++count > 1000) {
  86850. + DWC_ERROR
  86851. + ("%s: Unable to clear halt on channel %d (timeout HCCHAR 0x%X @%p)\n",
  86852. + __func__, i, hcchar.d32, &hc_regs->hcchar);
  86853. + break;
  86854. + }
  86855. + dwc_udelay(1);
  86856. + } while (hcchar.b.chen);
  86857. + }
  86858. + }
  86859. +
  86860. + /* Turn on the vbus power. */
  86861. + DWC_PRINTF("Init: Port Power? op_state=%d\n", core_if->op_state);
  86862. + if (core_if->op_state == A_HOST) {
  86863. + hprt0.d32 = dwc_otg_read_hprt0(core_if);
  86864. + DWC_PRINTF("Init: Power Port (%d)\n", hprt0.b.prtpwr);
  86865. + if (hprt0.b.prtpwr == 0) {
  86866. + hprt0.b.prtpwr = 1;
  86867. + DWC_WRITE_REG32(host_if->hprt0, hprt0.d32);
  86868. + }
  86869. + }
  86870. +
  86871. + dwc_otg_enable_host_interrupts(core_if);
  86872. +}
  86873. +
  86874. +/**
  86875. + * Prepares a host channel for transferring packets to/from a specific
  86876. + * endpoint. The HCCHARn register is set up with the characteristics specified
  86877. + * in _hc. Host channel interrupts that may need to be serviced while this
  86878. + * transfer is in progress are enabled.
  86879. + *
  86880. + * @param core_if Programming view of DWC_otg controller
  86881. + * @param hc Information needed to initialize the host channel
  86882. + */
  86883. +void dwc_otg_hc_init(dwc_otg_core_if_t * core_if, dwc_hc_t * hc)
  86884. +{
  86885. + hcintmsk_data_t hc_intr_mask;
  86886. + hcchar_data_t hcchar;
  86887. + hcsplt_data_t hcsplt;
  86888. +
  86889. + uint8_t hc_num = hc->hc_num;
  86890. + dwc_otg_host_if_t *host_if = core_if->host_if;
  86891. + dwc_otg_hc_regs_t *hc_regs = host_if->hc_regs[hc_num];
  86892. +
  86893. + /* Clear old interrupt conditions for this host channel. */
  86894. + hc_intr_mask.d32 = 0xFFFFFFFF;
  86895. + hc_intr_mask.b.reserved14_31 = 0;
  86896. + DWC_WRITE_REG32(&hc_regs->hcint, hc_intr_mask.d32);
  86897. +
  86898. + /* Enable channel interrupts required for this transfer. */
  86899. + hc_intr_mask.d32 = 0;
  86900. + hc_intr_mask.b.chhltd = 1;
  86901. + if (core_if->dma_enable) {
  86902. + /* For Descriptor DMA mode core halts the channel on AHB error. Interrupt is not required */
  86903. + if (!core_if->dma_desc_enable)
  86904. + hc_intr_mask.b.ahberr = 1;
  86905. + else {
  86906. + if (hc->ep_type == DWC_OTG_EP_TYPE_ISOC)
  86907. + hc_intr_mask.b.xfercompl = 1;
  86908. + }
  86909. +
  86910. + if (hc->error_state && !hc->do_split &&
  86911. + hc->ep_type != DWC_OTG_EP_TYPE_ISOC) {
  86912. + hc_intr_mask.b.ack = 1;
  86913. + if (hc->ep_is_in) {
  86914. + hc_intr_mask.b.datatglerr = 1;
  86915. + if (hc->ep_type != DWC_OTG_EP_TYPE_INTR) {
  86916. + hc_intr_mask.b.nak = 1;
  86917. + }
  86918. + }
  86919. + }
  86920. + } else {
  86921. + switch (hc->ep_type) {
  86922. + case DWC_OTG_EP_TYPE_CONTROL:
  86923. + case DWC_OTG_EP_TYPE_BULK:
  86924. + hc_intr_mask.b.xfercompl = 1;
  86925. + hc_intr_mask.b.stall = 1;
  86926. + hc_intr_mask.b.xacterr = 1;
  86927. + hc_intr_mask.b.datatglerr = 1;
  86928. + if (hc->ep_is_in) {
  86929. + hc_intr_mask.b.bblerr = 1;
  86930. + } else {
  86931. + hc_intr_mask.b.nak = 1;
  86932. + hc_intr_mask.b.nyet = 1;
  86933. + if (hc->do_ping) {
  86934. + hc_intr_mask.b.ack = 1;
  86935. + }
  86936. + }
  86937. +
  86938. + if (hc->do_split) {
  86939. + hc_intr_mask.b.nak = 1;
  86940. + if (hc->complete_split) {
  86941. + hc_intr_mask.b.nyet = 1;
  86942. + } else {
  86943. + hc_intr_mask.b.ack = 1;
  86944. + }
  86945. + }
  86946. +
  86947. + if (hc->error_state) {
  86948. + hc_intr_mask.b.ack = 1;
  86949. + }
  86950. + break;
  86951. + case DWC_OTG_EP_TYPE_INTR:
  86952. + hc_intr_mask.b.xfercompl = 1;
  86953. + hc_intr_mask.b.nak = 1;
  86954. + hc_intr_mask.b.stall = 1;
  86955. + hc_intr_mask.b.xacterr = 1;
  86956. + hc_intr_mask.b.datatglerr = 1;
  86957. + hc_intr_mask.b.frmovrun = 1;
  86958. +
  86959. + if (hc->ep_is_in) {
  86960. + hc_intr_mask.b.bblerr = 1;
  86961. + }
  86962. + if (hc->error_state) {
  86963. + hc_intr_mask.b.ack = 1;
  86964. + }
  86965. + if (hc->do_split) {
  86966. + if (hc->complete_split) {
  86967. + hc_intr_mask.b.nyet = 1;
  86968. + } else {
  86969. + hc_intr_mask.b.ack = 1;
  86970. + }
  86971. + }
  86972. + break;
  86973. + case DWC_OTG_EP_TYPE_ISOC:
  86974. + hc_intr_mask.b.xfercompl = 1;
  86975. + hc_intr_mask.b.frmovrun = 1;
  86976. + hc_intr_mask.b.ack = 1;
  86977. +
  86978. + if (hc->ep_is_in) {
  86979. + hc_intr_mask.b.xacterr = 1;
  86980. + hc_intr_mask.b.bblerr = 1;
  86981. + }
  86982. + break;
  86983. + }
  86984. + }
  86985. + DWC_WRITE_REG32(&hc_regs->hcintmsk, hc_intr_mask.d32);
  86986. +
  86987. + /*
  86988. + * Program the HCCHARn register with the endpoint characteristics for
  86989. + * the current transfer.
  86990. + */
  86991. + hcchar.d32 = 0;
  86992. + hcchar.b.devaddr = hc->dev_addr;
  86993. + hcchar.b.epnum = hc->ep_num;
  86994. + hcchar.b.epdir = hc->ep_is_in;
  86995. + hcchar.b.lspddev = (hc->speed == DWC_OTG_EP_SPEED_LOW);
  86996. + hcchar.b.eptype = hc->ep_type;
  86997. + hcchar.b.mps = hc->max_packet;
  86998. +
  86999. + DWC_WRITE_REG32(&host_if->hc_regs[hc_num]->hcchar, hcchar.d32);
  87000. +
  87001. + DWC_DEBUGPL(DBG_HCDV, "%s: Channel %d, Dev Addr %d, EP #%d\n",
  87002. + __func__, hc->hc_num, hcchar.b.devaddr, hcchar.b.epnum);
  87003. + DWC_DEBUGPL(DBG_HCDV, " Is In %d, Is Low Speed %d, EP Type %d, "
  87004. + "Max Pkt %d, Multi Cnt %d\n",
  87005. + hcchar.b.epdir, hcchar.b.lspddev, hcchar.b.eptype,
  87006. + hcchar.b.mps, hcchar.b.multicnt);
  87007. +
  87008. + /*
  87009. + * Program the HCSPLIT register for SPLITs
  87010. + */
  87011. + hcsplt.d32 = 0;
  87012. + if (hc->do_split) {
  87013. + DWC_DEBUGPL(DBG_HCDV, "Programming HC %d with split --> %s\n",
  87014. + hc->hc_num,
  87015. + hc->complete_split ? "CSPLIT" : "SSPLIT");
  87016. + hcsplt.b.compsplt = hc->complete_split;
  87017. + hcsplt.b.xactpos = hc->xact_pos;
  87018. + hcsplt.b.hubaddr = hc->hub_addr;
  87019. + hcsplt.b.prtaddr = hc->port_addr;
  87020. + DWC_DEBUGPL(DBG_HCDV, "\t comp split %d\n", hc->complete_split);
  87021. + DWC_DEBUGPL(DBG_HCDV, "\t xact pos %d\n", hc->xact_pos);
  87022. + DWC_DEBUGPL(DBG_HCDV, "\t hub addr %d\n", hc->hub_addr);
  87023. + DWC_DEBUGPL(DBG_HCDV, "\t port addr %d\n", hc->port_addr);
  87024. + DWC_DEBUGPL(DBG_HCDV, "\t is_in %d\n", hc->ep_is_in);
  87025. + DWC_DEBUGPL(DBG_HCDV, "\t Max Pkt: %d\n", hcchar.b.mps);
  87026. + DWC_DEBUGPL(DBG_HCDV, "\t xferlen: %d\n", hc->xfer_len);
  87027. + }
  87028. + DWC_WRITE_REG32(&host_if->hc_regs[hc_num]->hcsplt, hcsplt.d32);
  87029. +
  87030. +}
  87031. +
  87032. +/**
  87033. + * Attempts to halt a host channel. This function should only be called in
  87034. + * Slave mode or to abort a transfer in either Slave mode or DMA mode. Under
  87035. + * normal circumstances in DMA mode, the controller halts the channel when the
  87036. + * transfer is complete or a condition occurs that requires application
  87037. + * intervention.
  87038. + *
  87039. + * In slave mode, checks for a free request queue entry, then sets the Channel
  87040. + * Enable and Channel Disable bits of the Host Channel Characteristics
  87041. + * register of the specified channel to intiate the halt. If there is no free
  87042. + * request queue entry, sets only the Channel Disable bit of the HCCHARn
  87043. + * register to flush requests for this channel. In the latter case, sets a
  87044. + * flag to indicate that the host channel needs to be halted when a request
  87045. + * queue slot is open.
  87046. + *
  87047. + * In DMA mode, always sets the Channel Enable and Channel Disable bits of the
  87048. + * HCCHARn register. The controller ensures there is space in the request
  87049. + * queue before submitting the halt request.
  87050. + *
  87051. + * Some time may elapse before the core flushes any posted requests for this
  87052. + * host channel and halts. The Channel Halted interrupt handler completes the
  87053. + * deactivation of the host channel.
  87054. + *
  87055. + * @param core_if Controller register interface.
  87056. + * @param hc Host channel to halt.
  87057. + * @param halt_status Reason for halting the channel.
  87058. + */
  87059. +void dwc_otg_hc_halt(dwc_otg_core_if_t * core_if,
  87060. + dwc_hc_t * hc, dwc_otg_halt_status_e halt_status)
  87061. +{
  87062. + gnptxsts_data_t nptxsts;
  87063. + hptxsts_data_t hptxsts;
  87064. + hcchar_data_t hcchar;
  87065. + dwc_otg_hc_regs_t *hc_regs;
  87066. + dwc_otg_core_global_regs_t *global_regs;
  87067. + dwc_otg_host_global_regs_t *host_global_regs;
  87068. +
  87069. + hc_regs = core_if->host_if->hc_regs[hc->hc_num];
  87070. + global_regs = core_if->core_global_regs;
  87071. + host_global_regs = core_if->host_if->host_global_regs;
  87072. +
  87073. + DWC_ASSERT(!(halt_status == DWC_OTG_HC_XFER_NO_HALT_STATUS),
  87074. + "halt_status = %d\n", halt_status);
  87075. +
  87076. + if (halt_status == DWC_OTG_HC_XFER_URB_DEQUEUE ||
  87077. + halt_status == DWC_OTG_HC_XFER_AHB_ERR) {
  87078. + /*
  87079. + * Disable all channel interrupts except Ch Halted. The QTD
  87080. + * and QH state associated with this transfer has been cleared
  87081. + * (in the case of URB_DEQUEUE), so the channel needs to be
  87082. + * shut down carefully to prevent crashes.
  87083. + */
  87084. + hcintmsk_data_t hcintmsk;
  87085. + hcintmsk.d32 = 0;
  87086. + hcintmsk.b.chhltd = 1;
  87087. + DWC_WRITE_REG32(&hc_regs->hcintmsk, hcintmsk.d32);
  87088. +
  87089. + /*
  87090. + * Make sure no other interrupts besides halt are currently
  87091. + * pending. Handling another interrupt could cause a crash due
  87092. + * to the QTD and QH state.
  87093. + */
  87094. + DWC_WRITE_REG32(&hc_regs->hcint, ~hcintmsk.d32);
  87095. +
  87096. + /*
  87097. + * Make sure the halt status is set to URB_DEQUEUE or AHB_ERR
  87098. + * even if the channel was already halted for some other
  87099. + * reason.
  87100. + */
  87101. + hc->halt_status = halt_status;
  87102. +
  87103. + hcchar.d32 = DWC_READ_REG32(&hc_regs->hcchar);
  87104. + if (hcchar.b.chen == 0) {
  87105. + /*
  87106. + * The channel is either already halted or it hasn't
  87107. + * started yet. In DMA mode, the transfer may halt if
  87108. + * it finishes normally or a condition occurs that
  87109. + * requires driver intervention. Don't want to halt
  87110. + * the channel again. In either Slave or DMA mode,
  87111. + * it's possible that the transfer has been assigned
  87112. + * to a channel, but not started yet when an URB is
  87113. + * dequeued. Don't want to halt a channel that hasn't
  87114. + * started yet.
  87115. + */
  87116. + return;
  87117. + }
  87118. + }
  87119. + if (hc->halt_pending) {
  87120. + /*
  87121. + * A halt has already been issued for this channel. This might
  87122. + * happen when a transfer is aborted by a higher level in
  87123. + * the stack.
  87124. + */
  87125. +#ifdef DEBUG
  87126. + DWC_PRINTF
  87127. + ("*** %s: Channel %d, _hc->halt_pending already set ***\n",
  87128. + __func__, hc->hc_num);
  87129. +
  87130. +#endif
  87131. + return;
  87132. + }
  87133. +
  87134. + hcchar.d32 = DWC_READ_REG32(&hc_regs->hcchar);
  87135. +
  87136. + /* No need to set the bit in DDMA for disabling the channel */
  87137. + //TODO check it everywhere channel is disabled
  87138. + if (!core_if->core_params->dma_desc_enable)
  87139. + hcchar.b.chen = 1;
  87140. + hcchar.b.chdis = 1;
  87141. +
  87142. + if (!core_if->dma_enable) {
  87143. + /* Check for space in the request queue to issue the halt. */
  87144. + if (hc->ep_type == DWC_OTG_EP_TYPE_CONTROL ||
  87145. + hc->ep_type == DWC_OTG_EP_TYPE_BULK) {
  87146. + nptxsts.d32 = DWC_READ_REG32(&global_regs->gnptxsts);
  87147. + if (nptxsts.b.nptxqspcavail == 0) {
  87148. + hcchar.b.chen = 0;
  87149. + }
  87150. + } else {
  87151. + hptxsts.d32 =
  87152. + DWC_READ_REG32(&host_global_regs->hptxsts);
  87153. + if ((hptxsts.b.ptxqspcavail == 0)
  87154. + || (core_if->queuing_high_bandwidth)) {
  87155. + hcchar.b.chen = 0;
  87156. + }
  87157. + }
  87158. + }
  87159. + DWC_WRITE_REG32(&hc_regs->hcchar, hcchar.d32);
  87160. +
  87161. + hc->halt_status = halt_status;
  87162. +
  87163. + if (hcchar.b.chen) {
  87164. + hc->halt_pending = 1;
  87165. + hc->halt_on_queue = 0;
  87166. + } else {
  87167. + hc->halt_on_queue = 1;
  87168. + }
  87169. +
  87170. + DWC_DEBUGPL(DBG_HCDV, "%s: Channel %d\n", __func__, hc->hc_num);
  87171. + DWC_DEBUGPL(DBG_HCDV, " hcchar: 0x%08x\n", hcchar.d32);
  87172. + DWC_DEBUGPL(DBG_HCDV, " halt_pending: %d\n", hc->halt_pending);
  87173. + DWC_DEBUGPL(DBG_HCDV, " halt_on_queue: %d\n", hc->halt_on_queue);
  87174. + DWC_DEBUGPL(DBG_HCDV, " halt_status: %d\n", hc->halt_status);
  87175. +
  87176. + return;
  87177. +}
  87178. +
  87179. +/**
  87180. + * Clears the transfer state for a host channel. This function is normally
  87181. + * called after a transfer is done and the host channel is being released.
  87182. + *
  87183. + * @param core_if Programming view of DWC_otg controller.
  87184. + * @param hc Identifies the host channel to clean up.
  87185. + */
  87186. +void dwc_otg_hc_cleanup(dwc_otg_core_if_t * core_if, dwc_hc_t * hc)
  87187. +{
  87188. + dwc_otg_hc_regs_t *hc_regs;
  87189. +
  87190. + hc->xfer_started = 0;
  87191. +
  87192. + /*
  87193. + * Clear channel interrupt enables and any unhandled channel interrupt
  87194. + * conditions.
  87195. + */
  87196. + hc_regs = core_if->host_if->hc_regs[hc->hc_num];
  87197. + DWC_WRITE_REG32(&hc_regs->hcintmsk, 0);
  87198. + DWC_WRITE_REG32(&hc_regs->hcint, 0xFFFFFFFF);
  87199. +#ifdef DEBUG
  87200. + DWC_TIMER_CANCEL(core_if->hc_xfer_timer[hc->hc_num]);
  87201. +#endif
  87202. +}
  87203. +
  87204. +/**
  87205. + * Sets the channel property that indicates in which frame a periodic transfer
  87206. + * should occur. This is always set to the _next_ frame. This function has no
  87207. + * effect on non-periodic transfers.
  87208. + *
  87209. + * @param core_if Programming view of DWC_otg controller.
  87210. + * @param hc Identifies the host channel to set up and its properties.
  87211. + * @param hcchar Current value of the HCCHAR register for the specified host
  87212. + * channel.
  87213. + */
  87214. +static inline void hc_set_even_odd_frame(dwc_otg_core_if_t * core_if,
  87215. + dwc_hc_t * hc, hcchar_data_t * hcchar)
  87216. +{
  87217. + if (hc->ep_type == DWC_OTG_EP_TYPE_INTR ||
  87218. + hc->ep_type == DWC_OTG_EP_TYPE_ISOC) {
  87219. + hfnum_data_t hfnum;
  87220. + hfnum.d32 =
  87221. + DWC_READ_REG32(&core_if->host_if->host_global_regs->hfnum);
  87222. +
  87223. + /* 1 if _next_ frame is odd, 0 if it's even */
  87224. + hcchar->b.oddfrm = (hfnum.b.frnum & 0x1) ? 0 : 1;
  87225. +#ifdef DEBUG
  87226. + if (hc->ep_type == DWC_OTG_EP_TYPE_INTR && hc->do_split
  87227. + && !hc->complete_split) {
  87228. + switch (hfnum.b.frnum & 0x7) {
  87229. + case 7:
  87230. + core_if->hfnum_7_samples++;
  87231. + core_if->hfnum_7_frrem_accum += hfnum.b.frrem;
  87232. + break;
  87233. + case 0:
  87234. + core_if->hfnum_0_samples++;
  87235. + core_if->hfnum_0_frrem_accum += hfnum.b.frrem;
  87236. + break;
  87237. + default:
  87238. + core_if->hfnum_other_samples++;
  87239. + core_if->hfnum_other_frrem_accum +=
  87240. + hfnum.b.frrem;
  87241. + break;
  87242. + }
  87243. + }
  87244. +#endif
  87245. + }
  87246. +}
  87247. +
  87248. +#ifdef DEBUG
  87249. +void hc_xfer_timeout(void *ptr)
  87250. +{
  87251. + hc_xfer_info_t *xfer_info = NULL;
  87252. + int hc_num = 0;
  87253. +
  87254. + if (ptr)
  87255. + xfer_info = (hc_xfer_info_t *) ptr;
  87256. +
  87257. + if (!xfer_info->hc) {
  87258. + DWC_ERROR("xfer_info->hc = %p\n", xfer_info->hc);
  87259. + return;
  87260. + }
  87261. +
  87262. + hc_num = xfer_info->hc->hc_num;
  87263. + DWC_WARN("%s: timeout on channel %d\n", __func__, hc_num);
  87264. + DWC_WARN(" start_hcchar_val 0x%08x\n",
  87265. + xfer_info->core_if->start_hcchar_val[hc_num]);
  87266. +}
  87267. +#endif
  87268. +
  87269. +void ep_xfer_timeout(void *ptr)
  87270. +{
  87271. + ep_xfer_info_t *xfer_info = NULL;
  87272. + int ep_num = 0;
  87273. + dctl_data_t dctl = {.d32 = 0 };
  87274. + gintsts_data_t gintsts = {.d32 = 0 };
  87275. + gintmsk_data_t gintmsk = {.d32 = 0 };
  87276. +
  87277. + if (ptr)
  87278. + xfer_info = (ep_xfer_info_t *) ptr;
  87279. +
  87280. + if (!xfer_info->ep) {
  87281. + DWC_ERROR("xfer_info->ep = %p\n", xfer_info->ep);
  87282. + return;
  87283. + }
  87284. +
  87285. + ep_num = xfer_info->ep->num;
  87286. + DWC_WARN("%s: timeout on endpoit %d\n", __func__, ep_num);
  87287. + /* Put the sate to 2 as it was time outed */
  87288. + xfer_info->state = 2;
  87289. +
  87290. + dctl.d32 =
  87291. + DWC_READ_REG32(&xfer_info->core_if->dev_if->dev_global_regs->dctl);
  87292. + gintsts.d32 =
  87293. + DWC_READ_REG32(&xfer_info->core_if->core_global_regs->gintsts);
  87294. + gintmsk.d32 =
  87295. + DWC_READ_REG32(&xfer_info->core_if->core_global_regs->gintmsk);
  87296. +
  87297. + if (!gintmsk.b.goutnakeff) {
  87298. + /* Unmask it */
  87299. + gintmsk.b.goutnakeff = 1;
  87300. + DWC_WRITE_REG32(&xfer_info->core_if->core_global_regs->gintmsk,
  87301. + gintmsk.d32);
  87302. +
  87303. + }
  87304. +
  87305. + if (!gintsts.b.goutnakeff) {
  87306. + dctl.b.sgoutnak = 1;
  87307. + }
  87308. + DWC_WRITE_REG32(&xfer_info->core_if->dev_if->dev_global_regs->dctl,
  87309. + dctl.d32);
  87310. +
  87311. +}
  87312. +
  87313. +void set_pid_isoc(dwc_hc_t * hc)
  87314. +{
  87315. + /* Set up the initial PID for the transfer. */
  87316. + if (hc->speed == DWC_OTG_EP_SPEED_HIGH) {
  87317. + if (hc->ep_is_in) {
  87318. + if (hc->multi_count == 1) {
  87319. + hc->data_pid_start = DWC_OTG_HC_PID_DATA0;
  87320. + } else if (hc->multi_count == 2) {
  87321. + hc->data_pid_start = DWC_OTG_HC_PID_DATA1;
  87322. + } else {
  87323. + hc->data_pid_start = DWC_OTG_HC_PID_DATA2;
  87324. + }
  87325. + } else {
  87326. + if (hc->multi_count == 1) {
  87327. + hc->data_pid_start = DWC_OTG_HC_PID_DATA0;
  87328. + } else {
  87329. + hc->data_pid_start = DWC_OTG_HC_PID_MDATA;
  87330. + }
  87331. + }
  87332. + } else {
  87333. + hc->data_pid_start = DWC_OTG_HC_PID_DATA0;
  87334. + }
  87335. +}
  87336. +
  87337. +/**
  87338. + * This function does the setup for a data transfer for a host channel and
  87339. + * starts the transfer. May be called in either Slave mode or DMA mode. In
  87340. + * Slave mode, the caller must ensure that there is sufficient space in the
  87341. + * request queue and Tx Data FIFO.
  87342. + *
  87343. + * For an OUT transfer in Slave mode, it loads a data packet into the
  87344. + * appropriate FIFO. If necessary, additional data packets will be loaded in
  87345. + * the Host ISR.
  87346. + *
  87347. + * For an IN transfer in Slave mode, a data packet is requested. The data
  87348. + * packets are unloaded from the Rx FIFO in the Host ISR. If necessary,
  87349. + * additional data packets are requested in the Host ISR.
  87350. + *
  87351. + * For a PING transfer in Slave mode, the Do Ping bit is set in the HCTSIZ
  87352. + * register along with a packet count of 1 and the channel is enabled. This
  87353. + * causes a single PING transaction to occur. Other fields in HCTSIZ are
  87354. + * simply set to 0 since no data transfer occurs in this case.
  87355. + *
  87356. + * For a PING transfer in DMA mode, the HCTSIZ register is initialized with
  87357. + * all the information required to perform the subsequent data transfer. In
  87358. + * addition, the Do Ping bit is set in the HCTSIZ register. In this case, the
  87359. + * controller performs the entire PING protocol, then starts the data
  87360. + * transfer.
  87361. + *
  87362. + * @param core_if Programming view of DWC_otg controller.
  87363. + * @param hc Information needed to initialize the host channel. The xfer_len
  87364. + * value may be reduced to accommodate the max widths of the XferSize and
  87365. + * PktCnt fields in the HCTSIZn register. The multi_count value may be changed
  87366. + * to reflect the final xfer_len value.
  87367. + */
  87368. +void dwc_otg_hc_start_transfer(dwc_otg_core_if_t * core_if, dwc_hc_t * hc)
  87369. +{
  87370. + hcchar_data_t hcchar;
  87371. + hctsiz_data_t hctsiz;
  87372. + uint16_t num_packets;
  87373. + uint32_t max_hc_xfer_size = core_if->core_params->max_transfer_size;
  87374. + uint16_t max_hc_pkt_count = core_if->core_params->max_packet_count;
  87375. + dwc_otg_hc_regs_t *hc_regs = core_if->host_if->hc_regs[hc->hc_num];
  87376. +
  87377. + hctsiz.d32 = 0;
  87378. +
  87379. + if (hc->do_ping) {
  87380. + if (!core_if->dma_enable) {
  87381. + dwc_otg_hc_do_ping(core_if, hc);
  87382. + hc->xfer_started = 1;
  87383. + return;
  87384. + } else {
  87385. + hctsiz.b.dopng = 1;
  87386. + }
  87387. + }
  87388. +
  87389. + if (hc->do_split) {
  87390. + num_packets = 1;
  87391. +
  87392. + if (hc->complete_split && !hc->ep_is_in) {
  87393. + /* For CSPLIT OUT Transfer, set the size to 0 so the
  87394. + * core doesn't expect any data written to the FIFO */
  87395. + hc->xfer_len = 0;
  87396. + } else if (hc->ep_is_in || (hc->xfer_len > hc->max_packet)) {
  87397. + hc->xfer_len = hc->max_packet;
  87398. + } else if (!hc->ep_is_in && (hc->xfer_len > 188)) {
  87399. + hc->xfer_len = 188;
  87400. + }
  87401. +
  87402. + hctsiz.b.xfersize = hc->xfer_len;
  87403. + } else {
  87404. + /*
  87405. + * Ensure that the transfer length and packet count will fit
  87406. + * in the widths allocated for them in the HCTSIZn register.
  87407. + */
  87408. + if (hc->ep_type == DWC_OTG_EP_TYPE_INTR ||
  87409. + hc->ep_type == DWC_OTG_EP_TYPE_ISOC) {
  87410. + /*
  87411. + * Make sure the transfer size is no larger than one
  87412. + * (micro)frame's worth of data. (A check was done
  87413. + * when the periodic transfer was accepted to ensure
  87414. + * that a (micro)frame's worth of data can be
  87415. + * programmed into a channel.)
  87416. + */
  87417. + uint32_t max_periodic_len =
  87418. + hc->multi_count * hc->max_packet;
  87419. + if (hc->xfer_len > max_periodic_len) {
  87420. + hc->xfer_len = max_periodic_len;
  87421. + } else {
  87422. + }
  87423. + } else if (hc->xfer_len > max_hc_xfer_size) {
  87424. + /* Make sure that xfer_len is a multiple of max packet size. */
  87425. + hc->xfer_len = max_hc_xfer_size - hc->max_packet + 1;
  87426. + }
  87427. +
  87428. + if (hc->xfer_len > 0) {
  87429. + num_packets =
  87430. + (hc->xfer_len + hc->max_packet -
  87431. + 1) / hc->max_packet;
  87432. + if (num_packets > max_hc_pkt_count) {
  87433. + num_packets = max_hc_pkt_count;
  87434. + hc->xfer_len = num_packets * hc->max_packet;
  87435. + }
  87436. + } else {
  87437. + /* Need 1 packet for transfer length of 0. */
  87438. + num_packets = 1;
  87439. + }
  87440. +
  87441. + if (hc->ep_is_in) {
  87442. + /* Always program an integral # of max packets for IN transfers. */
  87443. + hc->xfer_len = num_packets * hc->max_packet;
  87444. + }
  87445. +
  87446. + if (hc->ep_type == DWC_OTG_EP_TYPE_INTR ||
  87447. + hc->ep_type == DWC_OTG_EP_TYPE_ISOC) {
  87448. + /*
  87449. + * Make sure that the multi_count field matches the
  87450. + * actual transfer length.
  87451. + */
  87452. + hc->multi_count = num_packets;
  87453. + }
  87454. +
  87455. + if (hc->ep_type == DWC_OTG_EP_TYPE_ISOC)
  87456. + set_pid_isoc(hc);
  87457. +
  87458. + hctsiz.b.xfersize = hc->xfer_len;
  87459. + }
  87460. +
  87461. + hc->start_pkt_count = num_packets;
  87462. + hctsiz.b.pktcnt = num_packets;
  87463. + hctsiz.b.pid = hc->data_pid_start;
  87464. + DWC_WRITE_REG32(&hc_regs->hctsiz, hctsiz.d32);
  87465. +
  87466. + DWC_DEBUGPL(DBG_HCDV, "%s: Channel %d\n", __func__, hc->hc_num);
  87467. + DWC_DEBUGPL(DBG_HCDV, " Xfer Size: %d\n", hctsiz.b.xfersize);
  87468. + DWC_DEBUGPL(DBG_HCDV, " Num Pkts: %d\n", hctsiz.b.pktcnt);
  87469. + DWC_DEBUGPL(DBG_HCDV, " Start PID: %d\n", hctsiz.b.pid);
  87470. +
  87471. + if (core_if->dma_enable) {
  87472. + dwc_dma_t dma_addr;
  87473. + if (hc->align_buff) {
  87474. + dma_addr = hc->align_buff;
  87475. + } else {
  87476. + dma_addr = ((unsigned long)hc->xfer_buff & 0xffffffff);
  87477. + }
  87478. + DWC_WRITE_REG32(&hc_regs->hcdma, dma_addr);
  87479. + }
  87480. +
  87481. + /* Start the split */
  87482. + if (hc->do_split) {
  87483. + hcsplt_data_t hcsplt;
  87484. + hcsplt.d32 = DWC_READ_REG32(&hc_regs->hcsplt);
  87485. + hcsplt.b.spltena = 1;
  87486. + DWC_WRITE_REG32(&hc_regs->hcsplt, hcsplt.d32);
  87487. + }
  87488. +
  87489. + hcchar.d32 = DWC_READ_REG32(&hc_regs->hcchar);
  87490. + hcchar.b.multicnt = hc->multi_count;
  87491. + hc_set_even_odd_frame(core_if, hc, &hcchar);
  87492. +#ifdef DEBUG
  87493. + core_if->start_hcchar_val[hc->hc_num] = hcchar.d32;
  87494. + if (hcchar.b.chdis) {
  87495. + DWC_WARN("%s: chdis set, channel %d, hcchar 0x%08x\n",
  87496. + __func__, hc->hc_num, hcchar.d32);
  87497. + }
  87498. +#endif
  87499. +
  87500. + /* Set host channel enable after all other setup is complete. */
  87501. + hcchar.b.chen = 1;
  87502. + hcchar.b.chdis = 0;
  87503. + DWC_WRITE_REG32(&hc_regs->hcchar, hcchar.d32);
  87504. +
  87505. + hc->xfer_started = 1;
  87506. + hc->requests++;
  87507. +
  87508. + if (!core_if->dma_enable && !hc->ep_is_in && hc->xfer_len > 0) {
  87509. + /* Load OUT packet into the appropriate Tx FIFO. */
  87510. + dwc_otg_hc_write_packet(core_if, hc);
  87511. + }
  87512. +#ifdef DEBUG
  87513. + if (hc->ep_type != DWC_OTG_EP_TYPE_INTR) {
  87514. + DWC_DEBUGPL(DBG_HCDV, "transfer %d from core_if %p\n",
  87515. + hc->hc_num, core_if);//GRAYG
  87516. + core_if->hc_xfer_info[hc->hc_num].core_if = core_if;
  87517. + core_if->hc_xfer_info[hc->hc_num].hc = hc;
  87518. +
  87519. + /* Start a timer for this transfer. */
  87520. + DWC_TIMER_SCHEDULE(core_if->hc_xfer_timer[hc->hc_num], 10000);
  87521. + }
  87522. +#endif
  87523. +}
  87524. +
  87525. +/**
  87526. + * This function does the setup for a data transfer for a host channel
  87527. + * and starts the transfer in Descriptor DMA mode.
  87528. + *
  87529. + * Initializes HCTSIZ register. For a PING transfer the Do Ping bit is set.
  87530. + * Sets PID and NTD values. For periodic transfers
  87531. + * initializes SCHED_INFO field with micro-frame bitmap.
  87532. + *
  87533. + * Initializes HCDMA register with descriptor list address and CTD value
  87534. + * then starts the transfer via enabling the channel.
  87535. + *
  87536. + * @param core_if Programming view of DWC_otg controller.
  87537. + * @param hc Information needed to initialize the host channel.
  87538. + */
  87539. +void dwc_otg_hc_start_transfer_ddma(dwc_otg_core_if_t * core_if, dwc_hc_t * hc)
  87540. +{
  87541. + dwc_otg_hc_regs_t *hc_regs = core_if->host_if->hc_regs[hc->hc_num];
  87542. + hcchar_data_t hcchar;
  87543. + hctsiz_data_t hctsiz;
  87544. + hcdma_data_t hcdma;
  87545. +
  87546. + hctsiz.d32 = 0;
  87547. +
  87548. + if (hc->do_ping)
  87549. + hctsiz.b_ddma.dopng = 1;
  87550. +
  87551. + if (hc->ep_type == DWC_OTG_EP_TYPE_ISOC)
  87552. + set_pid_isoc(hc);
  87553. +
  87554. + /* Packet Count and Xfer Size are not used in Descriptor DMA mode */
  87555. + hctsiz.b_ddma.pid = hc->data_pid_start;
  87556. + hctsiz.b_ddma.ntd = hc->ntd - 1; /* 0 - 1 descriptor, 1 - 2 descriptors, etc. */
  87557. + hctsiz.b_ddma.schinfo = hc->schinfo; /* Non-zero only for high-speed interrupt endpoints */
  87558. +
  87559. + DWC_DEBUGPL(DBG_HCDV, "%s: Channel %d\n", __func__, hc->hc_num);
  87560. + DWC_DEBUGPL(DBG_HCDV, " Start PID: %d\n", hctsiz.b.pid);
  87561. + DWC_DEBUGPL(DBG_HCDV, " NTD: %d\n", hctsiz.b_ddma.ntd);
  87562. +
  87563. + DWC_WRITE_REG32(&hc_regs->hctsiz, hctsiz.d32);
  87564. +
  87565. + hcdma.d32 = 0;
  87566. + hcdma.b.dma_addr = ((uint32_t) hc->desc_list_addr) >> 11;
  87567. +
  87568. + /* Always start from first descriptor. */
  87569. + hcdma.b.ctd = 0;
  87570. + DWC_WRITE_REG32(&hc_regs->hcdma, hcdma.d32);
  87571. +
  87572. + hcchar.d32 = DWC_READ_REG32(&hc_regs->hcchar);
  87573. + hcchar.b.multicnt = hc->multi_count;
  87574. +
  87575. +#ifdef DEBUG
  87576. + core_if->start_hcchar_val[hc->hc_num] = hcchar.d32;
  87577. + if (hcchar.b.chdis) {
  87578. + DWC_WARN("%s: chdis set, channel %d, hcchar 0x%08x\n",
  87579. + __func__, hc->hc_num, hcchar.d32);
  87580. + }
  87581. +#endif
  87582. +
  87583. + /* Set host channel enable after all other setup is complete. */
  87584. + hcchar.b.chen = 1;
  87585. + hcchar.b.chdis = 0;
  87586. +
  87587. + DWC_WRITE_REG32(&hc_regs->hcchar, hcchar.d32);
  87588. +
  87589. + hc->xfer_started = 1;
  87590. + hc->requests++;
  87591. +
  87592. +#ifdef DEBUG
  87593. + if ((hc->ep_type != DWC_OTG_EP_TYPE_INTR)
  87594. + && (hc->ep_type != DWC_OTG_EP_TYPE_ISOC)) {
  87595. + DWC_DEBUGPL(DBG_HCDV, "DMA transfer %d from core_if %p\n",
  87596. + hc->hc_num, core_if);//GRAYG
  87597. + core_if->hc_xfer_info[hc->hc_num].core_if = core_if;
  87598. + core_if->hc_xfer_info[hc->hc_num].hc = hc;
  87599. + /* Start a timer for this transfer. */
  87600. + DWC_TIMER_SCHEDULE(core_if->hc_xfer_timer[hc->hc_num], 10000);
  87601. + }
  87602. +#endif
  87603. +
  87604. +}
  87605. +
  87606. +/**
  87607. + * This function continues a data transfer that was started by previous call
  87608. + * to <code>dwc_otg_hc_start_transfer</code>. The caller must ensure there is
  87609. + * sufficient space in the request queue and Tx Data FIFO. This function
  87610. + * should only be called in Slave mode. In DMA mode, the controller acts
  87611. + * autonomously to complete transfers programmed to a host channel.
  87612. + *
  87613. + * For an OUT transfer, a new data packet is loaded into the appropriate FIFO
  87614. + * if there is any data remaining to be queued. For an IN transfer, another
  87615. + * data packet is always requested. For the SETUP phase of a control transfer,
  87616. + * this function does nothing.
  87617. + *
  87618. + * @return 1 if a new request is queued, 0 if no more requests are required
  87619. + * for this transfer.
  87620. + */
  87621. +int dwc_otg_hc_continue_transfer(dwc_otg_core_if_t * core_if, dwc_hc_t * hc)
  87622. +{
  87623. + DWC_DEBUGPL(DBG_HCDV, "%s: Channel %d\n", __func__, hc->hc_num);
  87624. +
  87625. + if (hc->do_split) {
  87626. + /* SPLITs always queue just once per channel */
  87627. + return 0;
  87628. + } else if (hc->data_pid_start == DWC_OTG_HC_PID_SETUP) {
  87629. + /* SETUPs are queued only once since they can't be NAKed. */
  87630. + return 0;
  87631. + } else if (hc->ep_is_in) {
  87632. + /*
  87633. + * Always queue another request for other IN transfers. If
  87634. + * back-to-back INs are issued and NAKs are received for both,
  87635. + * the driver may still be processing the first NAK when the
  87636. + * second NAK is received. When the interrupt handler clears
  87637. + * the NAK interrupt for the first NAK, the second NAK will
  87638. + * not be seen. So we can't depend on the NAK interrupt
  87639. + * handler to requeue a NAKed request. Instead, IN requests
  87640. + * are issued each time this function is called. When the
  87641. + * transfer completes, the extra requests for the channel will
  87642. + * be flushed.
  87643. + */
  87644. + hcchar_data_t hcchar;
  87645. + dwc_otg_hc_regs_t *hc_regs =
  87646. + core_if->host_if->hc_regs[hc->hc_num];
  87647. +
  87648. + hcchar.d32 = DWC_READ_REG32(&hc_regs->hcchar);
  87649. + hc_set_even_odd_frame(core_if, hc, &hcchar);
  87650. + hcchar.b.chen = 1;
  87651. + hcchar.b.chdis = 0;
  87652. + DWC_DEBUGPL(DBG_HCDV, " IN xfer: hcchar = 0x%08x\n",
  87653. + hcchar.d32);
  87654. + DWC_WRITE_REG32(&hc_regs->hcchar, hcchar.d32);
  87655. + hc->requests++;
  87656. + return 1;
  87657. + } else {
  87658. + /* OUT transfers. */
  87659. + if (hc->xfer_count < hc->xfer_len) {
  87660. + if (hc->ep_type == DWC_OTG_EP_TYPE_INTR ||
  87661. + hc->ep_type == DWC_OTG_EP_TYPE_ISOC) {
  87662. + hcchar_data_t hcchar;
  87663. + dwc_otg_hc_regs_t *hc_regs;
  87664. + hc_regs = core_if->host_if->hc_regs[hc->hc_num];
  87665. + hcchar.d32 = DWC_READ_REG32(&hc_regs->hcchar);
  87666. + hc_set_even_odd_frame(core_if, hc, &hcchar);
  87667. + }
  87668. +
  87669. + /* Load OUT packet into the appropriate Tx FIFO. */
  87670. + dwc_otg_hc_write_packet(core_if, hc);
  87671. + hc->requests++;
  87672. + return 1;
  87673. + } else {
  87674. + return 0;
  87675. + }
  87676. + }
  87677. +}
  87678. +
  87679. +/**
  87680. + * Starts a PING transfer. This function should only be called in Slave mode.
  87681. + * The Do Ping bit is set in the HCTSIZ register, then the channel is enabled.
  87682. + */
  87683. +void dwc_otg_hc_do_ping(dwc_otg_core_if_t * core_if, dwc_hc_t * hc)
  87684. +{
  87685. + hcchar_data_t hcchar;
  87686. + hctsiz_data_t hctsiz;
  87687. + dwc_otg_hc_regs_t *hc_regs = core_if->host_if->hc_regs[hc->hc_num];
  87688. +
  87689. + DWC_DEBUGPL(DBG_HCDV, "%s: Channel %d\n", __func__, hc->hc_num);
  87690. +
  87691. + hctsiz.d32 = 0;
  87692. + hctsiz.b.dopng = 1;
  87693. + hctsiz.b.pktcnt = 1;
  87694. + DWC_WRITE_REG32(&hc_regs->hctsiz, hctsiz.d32);
  87695. +
  87696. + hcchar.d32 = DWC_READ_REG32(&hc_regs->hcchar);
  87697. + hcchar.b.chen = 1;
  87698. + hcchar.b.chdis = 0;
  87699. + DWC_WRITE_REG32(&hc_regs->hcchar, hcchar.d32);
  87700. +}
  87701. +
  87702. +/*
  87703. + * This function writes a packet into the Tx FIFO associated with the Host
  87704. + * Channel. For a channel associated with a non-periodic EP, the non-periodic
  87705. + * Tx FIFO is written. For a channel associated with a periodic EP, the
  87706. + * periodic Tx FIFO is written. This function should only be called in Slave
  87707. + * mode.
  87708. + *
  87709. + * Upon return the xfer_buff and xfer_count fields in _hc are incremented by
  87710. + * then number of bytes written to the Tx FIFO.
  87711. + */
  87712. +void dwc_otg_hc_write_packet(dwc_otg_core_if_t * core_if, dwc_hc_t * hc)
  87713. +{
  87714. + uint32_t i;
  87715. + uint32_t remaining_count;
  87716. + uint32_t byte_count;
  87717. + uint32_t dword_count;
  87718. +
  87719. + uint32_t *data_buff = (uint32_t *) (hc->xfer_buff);
  87720. + uint32_t *data_fifo = core_if->data_fifo[hc->hc_num];
  87721. +
  87722. + remaining_count = hc->xfer_len - hc->xfer_count;
  87723. + if (remaining_count > hc->max_packet) {
  87724. + byte_count = hc->max_packet;
  87725. + } else {
  87726. + byte_count = remaining_count;
  87727. + }
  87728. +
  87729. + dword_count = (byte_count + 3) / 4;
  87730. +
  87731. + if ((((unsigned long)data_buff) & 0x3) == 0) {
  87732. + /* xfer_buff is DWORD aligned. */
  87733. + for (i = 0; i < dword_count; i++, data_buff++) {
  87734. + DWC_WRITE_REG32(data_fifo, *data_buff);
  87735. + }
  87736. + } else {
  87737. + /* xfer_buff is not DWORD aligned. */
  87738. + for (i = 0; i < dword_count; i++, data_buff++) {
  87739. + uint32_t data;
  87740. + data =
  87741. + (data_buff[0] | data_buff[1] << 8 | data_buff[2] <<
  87742. + 16 | data_buff[3] << 24);
  87743. + DWC_WRITE_REG32(data_fifo, data);
  87744. + }
  87745. + }
  87746. +
  87747. + hc->xfer_count += byte_count;
  87748. + hc->xfer_buff += byte_count;
  87749. +}
  87750. +
  87751. +/**
  87752. + * Gets the current USB frame number. This is the frame number from the last
  87753. + * SOF packet.
  87754. + */
  87755. +uint32_t dwc_otg_get_frame_number(dwc_otg_core_if_t * core_if)
  87756. +{
  87757. + dsts_data_t dsts;
  87758. + dsts.d32 = DWC_READ_REG32(&core_if->dev_if->dev_global_regs->dsts);
  87759. +
  87760. + /* read current frame/microframe number from DSTS register */
  87761. + return dsts.b.soffn;
  87762. +}
  87763. +
  87764. +/**
  87765. + * Calculates and gets the frame Interval value of HFIR register according PHY
  87766. + * type and speed.The application can modify a value of HFIR register only after
  87767. + * the Port Enable bit of the Host Port Control and Status register
  87768. + * (HPRT.PrtEnaPort) has been set.
  87769. +*/
  87770. +
  87771. +uint32_t calc_frame_interval(dwc_otg_core_if_t * core_if)
  87772. +{
  87773. + gusbcfg_data_t usbcfg;
  87774. + hwcfg2_data_t hwcfg2;
  87775. + hprt0_data_t hprt0;
  87776. + int clock = 60; // default value
  87777. + usbcfg.d32 = DWC_READ_REG32(&core_if->core_global_regs->gusbcfg);
  87778. + hwcfg2.d32 = DWC_READ_REG32(&core_if->core_global_regs->ghwcfg2);
  87779. + hprt0.d32 = DWC_READ_REG32(core_if->host_if->hprt0);
  87780. + if (!usbcfg.b.physel && usbcfg.b.ulpi_utmi_sel && !usbcfg.b.phyif)
  87781. + clock = 60;
  87782. + if (usbcfg.b.physel && hwcfg2.b.fs_phy_type == 3)
  87783. + clock = 48;
  87784. + if (!usbcfg.b.phylpwrclksel && !usbcfg.b.physel &&
  87785. + !usbcfg.b.ulpi_utmi_sel && usbcfg.b.phyif)
  87786. + clock = 30;
  87787. + if (!usbcfg.b.phylpwrclksel && !usbcfg.b.physel &&
  87788. + !usbcfg.b.ulpi_utmi_sel && !usbcfg.b.phyif)
  87789. + clock = 60;
  87790. + if (usbcfg.b.phylpwrclksel && !usbcfg.b.physel &&
  87791. + !usbcfg.b.ulpi_utmi_sel && usbcfg.b.phyif)
  87792. + clock = 48;
  87793. + if (usbcfg.b.physel && !usbcfg.b.phyif && hwcfg2.b.fs_phy_type == 2)
  87794. + clock = 48;
  87795. + if (usbcfg.b.physel && hwcfg2.b.fs_phy_type == 1)
  87796. + clock = 48;
  87797. + if (hprt0.b.prtspd == 0)
  87798. + /* High speed case */
  87799. + return 125 * clock;
  87800. + else
  87801. + /* FS/LS case */
  87802. + return 1000 * clock;
  87803. +}
  87804. +
  87805. +/**
  87806. + * This function reads a setup packet from the Rx FIFO into the destination
  87807. + * buffer. This function is called from the Rx Status Queue Level (RxStsQLvl)
  87808. + * Interrupt routine when a SETUP packet has been received in Slave mode.
  87809. + *
  87810. + * @param core_if Programming view of DWC_otg controller.
  87811. + * @param dest Destination buffer for packet data.
  87812. + */
  87813. +void dwc_otg_read_setup_packet(dwc_otg_core_if_t * core_if, uint32_t * dest)
  87814. +{
  87815. + device_grxsts_data_t status;
  87816. + /* Get the 8 bytes of a setup transaction data */
  87817. +
  87818. + /* Pop 2 DWORDS off the receive data FIFO into memory */
  87819. + dest[0] = DWC_READ_REG32(core_if->data_fifo[0]);
  87820. + dest[1] = DWC_READ_REG32(core_if->data_fifo[0]);
  87821. + if (core_if->snpsid >= OTG_CORE_REV_3_00a) {
  87822. + status.d32 =
  87823. + DWC_READ_REG32(&core_if->core_global_regs->grxstsp);
  87824. + DWC_DEBUGPL(DBG_ANY,
  87825. + "EP:%d BCnt:%d " "pktsts:%x Frame:%d(0x%0x)\n",
  87826. + status.b.epnum, status.b.bcnt, status.b.pktsts,
  87827. + status.b.fn, status.b.fn);
  87828. + }
  87829. +}
  87830. +
  87831. +/**
  87832. + * This function enables EP0 OUT to receive SETUP packets and configures EP0
  87833. + * IN for transmitting packets. It is normally called when the
  87834. + * "Enumeration Done" interrupt occurs.
  87835. + *
  87836. + * @param core_if Programming view of DWC_otg controller.
  87837. + * @param ep The EP0 data.
  87838. + */
  87839. +void dwc_otg_ep0_activate(dwc_otg_core_if_t * core_if, dwc_ep_t * ep)
  87840. +{
  87841. + dwc_otg_dev_if_t *dev_if = core_if->dev_if;
  87842. + dsts_data_t dsts;
  87843. + depctl_data_t diepctl;
  87844. + depctl_data_t doepctl;
  87845. + dctl_data_t dctl = {.d32 = 0 };
  87846. +
  87847. + ep->stp_rollover = 0;
  87848. + /* Read the Device Status and Endpoint 0 Control registers */
  87849. + dsts.d32 = DWC_READ_REG32(&dev_if->dev_global_regs->dsts);
  87850. + diepctl.d32 = DWC_READ_REG32(&dev_if->in_ep_regs[0]->diepctl);
  87851. + doepctl.d32 = DWC_READ_REG32(&dev_if->out_ep_regs[0]->doepctl);
  87852. +
  87853. + /* Set the MPS of the IN EP based on the enumeration speed */
  87854. + switch (dsts.b.enumspd) {
  87855. + case DWC_DSTS_ENUMSPD_HS_PHY_30MHZ_OR_60MHZ:
  87856. + case DWC_DSTS_ENUMSPD_FS_PHY_30MHZ_OR_60MHZ:
  87857. + case DWC_DSTS_ENUMSPD_FS_PHY_48MHZ:
  87858. + diepctl.b.mps = DWC_DEP0CTL_MPS_64;
  87859. + break;
  87860. + case DWC_DSTS_ENUMSPD_LS_PHY_6MHZ:
  87861. + diepctl.b.mps = DWC_DEP0CTL_MPS_8;
  87862. + break;
  87863. + }
  87864. +
  87865. + DWC_WRITE_REG32(&dev_if->in_ep_regs[0]->diepctl, diepctl.d32);
  87866. +
  87867. + /* Enable OUT EP for receive */
  87868. + if (core_if->snpsid <= OTG_CORE_REV_2_94a) {
  87869. + doepctl.b.epena = 1;
  87870. + DWC_WRITE_REG32(&dev_if->out_ep_regs[0]->doepctl, doepctl.d32);
  87871. + }
  87872. +#ifdef VERBOSE
  87873. + DWC_DEBUGPL(DBG_PCDV, "doepctl0=%0x\n",
  87874. + DWC_READ_REG32(&dev_if->out_ep_regs[0]->doepctl));
  87875. + DWC_DEBUGPL(DBG_PCDV, "diepctl0=%0x\n",
  87876. + DWC_READ_REG32(&dev_if->in_ep_regs[0]->diepctl));
  87877. +#endif
  87878. + dctl.b.cgnpinnak = 1;
  87879. +
  87880. + DWC_MODIFY_REG32(&dev_if->dev_global_regs->dctl, dctl.d32, dctl.d32);
  87881. + DWC_DEBUGPL(DBG_PCDV, "dctl=%0x\n",
  87882. + DWC_READ_REG32(&dev_if->dev_global_regs->dctl));
  87883. +
  87884. +}
  87885. +
  87886. +/**
  87887. + * This function activates an EP. The Device EP control register for
  87888. + * the EP is configured as defined in the ep structure. Note: This
  87889. + * function is not used for EP0.
  87890. + *
  87891. + * @param core_if Programming view of DWC_otg controller.
  87892. + * @param ep The EP to activate.
  87893. + */
  87894. +void dwc_otg_ep_activate(dwc_otg_core_if_t * core_if, dwc_ep_t * ep)
  87895. +{
  87896. + dwc_otg_dev_if_t *dev_if = core_if->dev_if;
  87897. + depctl_data_t depctl;
  87898. + volatile uint32_t *addr;
  87899. + daint_data_t daintmsk = {.d32 = 0 };
  87900. + dcfg_data_t dcfg;
  87901. + uint8_t i;
  87902. +
  87903. + DWC_DEBUGPL(DBG_PCDV, "%s() EP%d-%s\n", __func__, ep->num,
  87904. + (ep->is_in ? "IN" : "OUT"));
  87905. +
  87906. +#ifdef DWC_UTE_PER_IO
  87907. + ep->xiso_frame_num = 0xFFFFFFFF;
  87908. + ep->xiso_active_xfers = 0;
  87909. + ep->xiso_queued_xfers = 0;
  87910. +#endif
  87911. + /* Read DEPCTLn register */
  87912. + if (ep->is_in == 1) {
  87913. + addr = &dev_if->in_ep_regs[ep->num]->diepctl;
  87914. + daintmsk.ep.in = 1 << ep->num;
  87915. + } else {
  87916. + addr = &dev_if->out_ep_regs[ep->num]->doepctl;
  87917. + daintmsk.ep.out = 1 << ep->num;
  87918. + }
  87919. +
  87920. + /* If the EP is already active don't change the EP Control
  87921. + * register. */
  87922. + depctl.d32 = DWC_READ_REG32(addr);
  87923. + if (!depctl.b.usbactep) {
  87924. + depctl.b.mps = ep->maxpacket;
  87925. + depctl.b.eptype = ep->type;
  87926. + depctl.b.txfnum = ep->tx_fifo_num;
  87927. +
  87928. + if (ep->type == DWC_OTG_EP_TYPE_ISOC) {
  87929. + depctl.b.setd0pid = 1; // ???
  87930. + } else {
  87931. + depctl.b.setd0pid = 1;
  87932. + }
  87933. + depctl.b.usbactep = 1;
  87934. +
  87935. + /* Update nextep_seq array and EPMSCNT in DCFG*/
  87936. + if (!(depctl.b.eptype & 1) && (ep->is_in == 1)) { // NP IN EP
  87937. + for (i = 0; i <= core_if->dev_if->num_in_eps; i++) {
  87938. + if (core_if->nextep_seq[i] == core_if->first_in_nextep_seq)
  87939. + break;
  87940. + }
  87941. + core_if->nextep_seq[i] = ep->num;
  87942. + core_if->nextep_seq[ep->num] = core_if->first_in_nextep_seq;
  87943. + depctl.b.nextep = core_if->nextep_seq[ep->num];
  87944. + dcfg.d32 = DWC_READ_REG32(&dev_if->dev_global_regs->dcfg);
  87945. + dcfg.b.epmscnt++;
  87946. + DWC_WRITE_REG32(&dev_if->dev_global_regs->dcfg, dcfg.d32);
  87947. +
  87948. + DWC_DEBUGPL(DBG_PCDV,
  87949. + "%s first_in_nextep_seq= %2d; nextep_seq[]:\n",
  87950. + __func__, core_if->first_in_nextep_seq);
  87951. + for (i=0; i <= core_if->dev_if->num_in_eps; i++) {
  87952. + DWC_DEBUGPL(DBG_PCDV, "%2d\n",
  87953. + core_if->nextep_seq[i]);
  87954. + }
  87955. +
  87956. + }
  87957. +
  87958. +
  87959. + DWC_WRITE_REG32(addr, depctl.d32);
  87960. + DWC_DEBUGPL(DBG_PCDV, "DEPCTL=%08x\n", DWC_READ_REG32(addr));
  87961. + }
  87962. +
  87963. + /* Enable the Interrupt for this EP */
  87964. + if (core_if->multiproc_int_enable) {
  87965. + if (ep->is_in == 1) {
  87966. + diepmsk_data_t diepmsk = {.d32 = 0 };
  87967. + diepmsk.b.xfercompl = 1;
  87968. + diepmsk.b.timeout = 1;
  87969. + diepmsk.b.epdisabled = 1;
  87970. + diepmsk.b.ahberr = 1;
  87971. + diepmsk.b.intknepmis = 1;
  87972. + if (!core_if->en_multiple_tx_fifo && core_if->dma_enable)
  87973. + diepmsk.b.intknepmis = 0;
  87974. + diepmsk.b.txfifoundrn = 1; //?????
  87975. + if (ep->type == DWC_OTG_EP_TYPE_ISOC) {
  87976. + diepmsk.b.nak = 1;
  87977. + }
  87978. +
  87979. +
  87980. +
  87981. +/*
  87982. + if (core_if->dma_desc_enable) {
  87983. + diepmsk.b.bna = 1;
  87984. + }
  87985. +*/
  87986. +/*
  87987. + if (core_if->dma_enable) {
  87988. + doepmsk.b.nak = 1;
  87989. + }
  87990. +*/
  87991. + DWC_WRITE_REG32(&dev_if->dev_global_regs->
  87992. + diepeachintmsk[ep->num], diepmsk.d32);
  87993. +
  87994. + } else {
  87995. + doepmsk_data_t doepmsk = {.d32 = 0 };
  87996. + doepmsk.b.xfercompl = 1;
  87997. + doepmsk.b.ahberr = 1;
  87998. + doepmsk.b.epdisabled = 1;
  87999. + if (ep->type == DWC_OTG_EP_TYPE_ISOC)
  88000. + doepmsk.b.outtknepdis = 1;
  88001. +
  88002. +/*
  88003. +
  88004. + if (core_if->dma_desc_enable) {
  88005. + doepmsk.b.bna = 1;
  88006. + }
  88007. +*/
  88008. +/*
  88009. + doepmsk.b.babble = 1;
  88010. + doepmsk.b.nyet = 1;
  88011. + doepmsk.b.nak = 1;
  88012. +*/
  88013. + DWC_WRITE_REG32(&dev_if->dev_global_regs->
  88014. + doepeachintmsk[ep->num], doepmsk.d32);
  88015. + }
  88016. + DWC_MODIFY_REG32(&dev_if->dev_global_regs->deachintmsk,
  88017. + 0, daintmsk.d32);
  88018. + } else {
  88019. + if (ep->type == DWC_OTG_EP_TYPE_ISOC) {
  88020. + if (ep->is_in) {
  88021. + diepmsk_data_t diepmsk = {.d32 = 0 };
  88022. + diepmsk.b.nak = 1;
  88023. + DWC_MODIFY_REG32(&dev_if->dev_global_regs->diepmsk, 0, diepmsk.d32);
  88024. + } else {
  88025. + doepmsk_data_t doepmsk = {.d32 = 0 };
  88026. + doepmsk.b.outtknepdis = 1;
  88027. + DWC_MODIFY_REG32(&dev_if->dev_global_regs->doepmsk, 0, doepmsk.d32);
  88028. + }
  88029. + }
  88030. + DWC_MODIFY_REG32(&dev_if->dev_global_regs->daintmsk,
  88031. + 0, daintmsk.d32);
  88032. + }
  88033. +
  88034. + DWC_DEBUGPL(DBG_PCDV, "DAINTMSK=%0x\n",
  88035. + DWC_READ_REG32(&dev_if->dev_global_regs->daintmsk));
  88036. +
  88037. + ep->stall_clear_flag = 0;
  88038. +
  88039. + return;
  88040. +}
  88041. +
  88042. +/**
  88043. + * This function deactivates an EP. This is done by clearing the USB Active
  88044. + * EP bit in the Device EP control register. Note: This function is not used
  88045. + * for EP0. EP0 cannot be deactivated.
  88046. + *
  88047. + * @param core_if Programming view of DWC_otg controller.
  88048. + * @param ep The EP to deactivate.
  88049. + */
  88050. +void dwc_otg_ep_deactivate(dwc_otg_core_if_t * core_if, dwc_ep_t * ep)
  88051. +{
  88052. + depctl_data_t depctl = {.d32 = 0 };
  88053. + volatile uint32_t *addr;
  88054. + daint_data_t daintmsk = {.d32 = 0 };
  88055. + dcfg_data_t dcfg;
  88056. + uint8_t i = 0;
  88057. +
  88058. +#ifdef DWC_UTE_PER_IO
  88059. + ep->xiso_frame_num = 0xFFFFFFFF;
  88060. + ep->xiso_active_xfers = 0;
  88061. + ep->xiso_queued_xfers = 0;
  88062. +#endif
  88063. +
  88064. + /* Read DEPCTLn register */
  88065. + if (ep->is_in == 1) {
  88066. + addr = &core_if->dev_if->in_ep_regs[ep->num]->diepctl;
  88067. + daintmsk.ep.in = 1 << ep->num;
  88068. + } else {
  88069. + addr = &core_if->dev_if->out_ep_regs[ep->num]->doepctl;
  88070. + daintmsk.ep.out = 1 << ep->num;
  88071. + }
  88072. +
  88073. + depctl.d32 = DWC_READ_REG32(addr);
  88074. +
  88075. + depctl.b.usbactep = 0;
  88076. +
  88077. + /* Update nextep_seq array and EPMSCNT in DCFG*/
  88078. + if (!(depctl.b.eptype & 1) && ep->is_in == 1) { // NP EP IN
  88079. + for (i = 0; i <= core_if->dev_if->num_in_eps; i++) {
  88080. + if (core_if->nextep_seq[i] == ep->num)
  88081. + break;
  88082. + }
  88083. + core_if->nextep_seq[i] = core_if->nextep_seq[ep->num];
  88084. + if (core_if->first_in_nextep_seq == ep->num)
  88085. + core_if->first_in_nextep_seq = i;
  88086. + core_if->nextep_seq[ep->num] = 0xff;
  88087. + depctl.b.nextep = 0;
  88088. + dcfg.d32 =
  88089. + DWC_READ_REG32(&core_if->dev_if->dev_global_regs->dcfg);
  88090. + dcfg.b.epmscnt--;
  88091. + DWC_WRITE_REG32(&core_if->dev_if->dev_global_regs->dcfg,
  88092. + dcfg.d32);
  88093. +
  88094. + DWC_DEBUGPL(DBG_PCDV,
  88095. + "%s first_in_nextep_seq= %2d; nextep_seq[]:\n",
  88096. + __func__, core_if->first_in_nextep_seq);
  88097. + for (i=0; i <= core_if->dev_if->num_in_eps; i++) {
  88098. + DWC_DEBUGPL(DBG_PCDV, "%2d\n", core_if->nextep_seq[i]);
  88099. + }
  88100. + }
  88101. +
  88102. + if (ep->is_in == 1)
  88103. + depctl.b.txfnum = 0;
  88104. +
  88105. + if (core_if->dma_desc_enable)
  88106. + depctl.b.epdis = 1;
  88107. +
  88108. + DWC_WRITE_REG32(addr, depctl.d32);
  88109. + depctl.d32 = DWC_READ_REG32(addr);
  88110. + if (core_if->dma_enable && ep->type == DWC_OTG_EP_TYPE_ISOC
  88111. + && depctl.b.epena) {
  88112. + depctl_data_t depctl = {.d32 = 0};
  88113. + if (ep->is_in) {
  88114. + diepint_data_t diepint = {.d32 = 0};
  88115. +
  88116. + depctl.b.snak = 1;
  88117. + DWC_WRITE_REG32(&core_if->dev_if->in_ep_regs[ep->num]->
  88118. + diepctl, depctl.d32);
  88119. + do {
  88120. + dwc_udelay(10);
  88121. + diepint.d32 =
  88122. + DWC_READ_REG32(&core_if->
  88123. + dev_if->in_ep_regs[ep->num]->
  88124. + diepint);
  88125. + } while (!diepint.b.inepnakeff);
  88126. + diepint.b.inepnakeff = 1;
  88127. + DWC_WRITE_REG32(&core_if->dev_if->in_ep_regs[ep->num]->
  88128. + diepint, diepint.d32);
  88129. + depctl.d32 = 0;
  88130. + depctl.b.epdis = 1;
  88131. + DWC_WRITE_REG32(&core_if->dev_if->in_ep_regs[ep->num]->
  88132. + diepctl, depctl.d32);
  88133. + do {
  88134. + dwc_udelay(10);
  88135. + diepint.d32 =
  88136. + DWC_READ_REG32(&core_if->
  88137. + dev_if->in_ep_regs[ep->num]->
  88138. + diepint);
  88139. + } while (!diepint.b.epdisabled);
  88140. + diepint.b.epdisabled = 1;
  88141. + DWC_WRITE_REG32(&core_if->dev_if->in_ep_regs[ep->num]->
  88142. + diepint, diepint.d32);
  88143. + } else {
  88144. + dctl_data_t dctl = {.d32 = 0};
  88145. + gintmsk_data_t gintsts = {.d32 = 0};
  88146. + doepint_data_t doepint = {.d32 = 0};
  88147. + dctl.b.sgoutnak = 1;
  88148. + DWC_MODIFY_REG32(&core_if->dev_if->dev_global_regs->
  88149. + dctl, 0, dctl.d32);
  88150. + do {
  88151. + dwc_udelay(10);
  88152. + gintsts.d32 = DWC_READ_REG32(&core_if->core_global_regs->gintsts);
  88153. + } while (!gintsts.b.goutnakeff);
  88154. + gintsts.d32 = 0;
  88155. + gintsts.b.goutnakeff = 1;
  88156. + DWC_WRITE_REG32(&core_if->core_global_regs->gintsts, gintsts.d32);
  88157. +
  88158. + depctl.d32 = 0;
  88159. + depctl.b.epdis = 1;
  88160. + depctl.b.snak = 1;
  88161. + DWC_WRITE_REG32(&core_if->dev_if->out_ep_regs[ep->num]->doepctl, depctl.d32);
  88162. + do
  88163. + {
  88164. + dwc_udelay(10);
  88165. + doepint.d32 = DWC_READ_REG32(&core_if->dev_if->
  88166. + out_ep_regs[ep->num]->doepint);
  88167. + } while (!doepint.b.epdisabled);
  88168. +
  88169. + doepint.b.epdisabled = 1;
  88170. + DWC_WRITE_REG32(&core_if->dev_if->out_ep_regs[ep->num]->doepint, doepint.d32);
  88171. +
  88172. + dctl.d32 = 0;
  88173. + dctl.b.cgoutnak = 1;
  88174. + DWC_MODIFY_REG32(&core_if->dev_if->dev_global_regs->dctl, 0, dctl.d32);
  88175. + }
  88176. + }
  88177. +
  88178. + /* Disable the Interrupt for this EP */
  88179. + if (core_if->multiproc_int_enable) {
  88180. + DWC_MODIFY_REG32(&core_if->dev_if->dev_global_regs->deachintmsk,
  88181. + daintmsk.d32, 0);
  88182. +
  88183. + if (ep->is_in == 1) {
  88184. + DWC_WRITE_REG32(&core_if->dev_if->dev_global_regs->
  88185. + diepeachintmsk[ep->num], 0);
  88186. + } else {
  88187. + DWC_WRITE_REG32(&core_if->dev_if->dev_global_regs->
  88188. + doepeachintmsk[ep->num], 0);
  88189. + }
  88190. + } else {
  88191. + DWC_MODIFY_REG32(&core_if->dev_if->dev_global_regs->daintmsk,
  88192. + daintmsk.d32, 0);
  88193. + }
  88194. +
  88195. +}
  88196. +
  88197. +/**
  88198. + * This function initializes dma descriptor chain.
  88199. + *
  88200. + * @param core_if Programming view of DWC_otg controller.
  88201. + * @param ep The EP to start the transfer on.
  88202. + */
  88203. +static void init_dma_desc_chain(dwc_otg_core_if_t * core_if, dwc_ep_t * ep)
  88204. +{
  88205. + dwc_otg_dev_dma_desc_t *dma_desc;
  88206. + uint32_t offset;
  88207. + uint32_t xfer_est;
  88208. + int i;
  88209. + unsigned maxxfer_local, total_len;
  88210. +
  88211. + if (!ep->is_in && ep->type == DWC_OTG_EP_TYPE_INTR &&
  88212. + (ep->maxpacket%4)) {
  88213. + maxxfer_local = ep->maxpacket;
  88214. + total_len = ep->xfer_len;
  88215. + } else {
  88216. + maxxfer_local = ep->maxxfer;
  88217. + total_len = ep->total_len;
  88218. + }
  88219. +
  88220. + ep->desc_cnt = (total_len / maxxfer_local) +
  88221. + ((total_len % maxxfer_local) ? 1 : 0);
  88222. +
  88223. + if (!ep->desc_cnt)
  88224. + ep->desc_cnt = 1;
  88225. +
  88226. + if (ep->desc_cnt > MAX_DMA_DESC_CNT)
  88227. + ep->desc_cnt = MAX_DMA_DESC_CNT;
  88228. +
  88229. + dma_desc = ep->desc_addr;
  88230. + if (maxxfer_local == ep->maxpacket) {
  88231. + if ((total_len % maxxfer_local) &&
  88232. + (total_len/maxxfer_local < MAX_DMA_DESC_CNT)) {
  88233. + xfer_est = (ep->desc_cnt - 1) * maxxfer_local +
  88234. + (total_len % maxxfer_local);
  88235. + } else
  88236. + xfer_est = ep->desc_cnt * maxxfer_local;
  88237. + } else
  88238. + xfer_est = total_len;
  88239. + offset = 0;
  88240. + for (i = 0; i < ep->desc_cnt; ++i) {
  88241. + /** DMA Descriptor Setup */
  88242. + if (xfer_est > maxxfer_local) {
  88243. + dma_desc->status.b.bs = BS_HOST_BUSY;
  88244. + dma_desc->status.b.l = 0;
  88245. + dma_desc->status.b.ioc = 0;
  88246. + dma_desc->status.b.sp = 0;
  88247. + dma_desc->status.b.bytes = maxxfer_local;
  88248. + dma_desc->buf = ep->dma_addr + offset;
  88249. + dma_desc->status.b.sts = 0;
  88250. + dma_desc->status.b.bs = BS_HOST_READY;
  88251. +
  88252. + xfer_est -= maxxfer_local;
  88253. + offset += maxxfer_local;
  88254. + } else {
  88255. + dma_desc->status.b.bs = BS_HOST_BUSY;
  88256. + dma_desc->status.b.l = 1;
  88257. + dma_desc->status.b.ioc = 1;
  88258. + if (ep->is_in) {
  88259. + dma_desc->status.b.sp =
  88260. + (xfer_est %
  88261. + ep->maxpacket) ? 1 : ((ep->
  88262. + sent_zlp) ? 1 : 0);
  88263. + dma_desc->status.b.bytes = xfer_est;
  88264. + } else {
  88265. + if (maxxfer_local == ep->maxpacket)
  88266. + dma_desc->status.b.bytes = xfer_est;
  88267. + else
  88268. + dma_desc->status.b.bytes =
  88269. + xfer_est + ((4 - (xfer_est & 0x3)) & 0x3);
  88270. + }
  88271. +
  88272. + dma_desc->buf = ep->dma_addr + offset;
  88273. + dma_desc->status.b.sts = 0;
  88274. + dma_desc->status.b.bs = BS_HOST_READY;
  88275. + }
  88276. + dma_desc++;
  88277. + }
  88278. +}
  88279. +/**
  88280. + * This function is called when to write ISOC data into appropriate dedicated
  88281. + * periodic FIFO.
  88282. + */
  88283. +static int32_t write_isoc_tx_fifo(dwc_otg_core_if_t * core_if, dwc_ep_t * dwc_ep)
  88284. +{
  88285. + dwc_otg_dev_if_t *dev_if = core_if->dev_if;
  88286. + dwc_otg_dev_in_ep_regs_t *ep_regs;
  88287. + dtxfsts_data_t txstatus = {.d32 = 0 };
  88288. + uint32_t len = 0;
  88289. + int epnum = dwc_ep->num;
  88290. + int dwords;
  88291. +
  88292. + DWC_DEBUGPL(DBG_PCD, "Dedicated TxFifo Empty: %d \n", epnum);
  88293. +
  88294. + ep_regs = core_if->dev_if->in_ep_regs[epnum];
  88295. +
  88296. + len = dwc_ep->xfer_len - dwc_ep->xfer_count;
  88297. +
  88298. + if (len > dwc_ep->maxpacket) {
  88299. + len = dwc_ep->maxpacket;
  88300. + }
  88301. +
  88302. + dwords = (len + 3) / 4;
  88303. +
  88304. + /* While there is space in the queue and space in the FIFO and
  88305. + * More data to tranfer, Write packets to the Tx FIFO */
  88306. + txstatus.d32 = DWC_READ_REG32(&dev_if->in_ep_regs[epnum]->dtxfsts);
  88307. + DWC_DEBUGPL(DBG_PCDV, "b4 dtxfsts[%d]=0x%08x\n", epnum, txstatus.d32);
  88308. +
  88309. + while (txstatus.b.txfspcavail > dwords &&
  88310. + dwc_ep->xfer_count < dwc_ep->xfer_len && dwc_ep->xfer_len != 0) {
  88311. + /* Write the FIFO */
  88312. + dwc_otg_ep_write_packet(core_if, dwc_ep, 0);
  88313. +
  88314. + len = dwc_ep->xfer_len - dwc_ep->xfer_count;
  88315. + if (len > dwc_ep->maxpacket) {
  88316. + len = dwc_ep->maxpacket;
  88317. + }
  88318. +
  88319. + dwords = (len + 3) / 4;
  88320. + txstatus.d32 =
  88321. + DWC_READ_REG32(&dev_if->in_ep_regs[epnum]->dtxfsts);
  88322. + DWC_DEBUGPL(DBG_PCDV, "dtxfsts[%d]=0x%08x\n", epnum,
  88323. + txstatus.d32);
  88324. + }
  88325. +
  88326. + DWC_DEBUGPL(DBG_PCDV, "b4 dtxfsts[%d]=0x%08x\n", epnum,
  88327. + DWC_READ_REG32(&dev_if->in_ep_regs[epnum]->dtxfsts));
  88328. +
  88329. + return 1;
  88330. +}
  88331. +/**
  88332. + * This function does the setup for a data transfer for an EP and
  88333. + * starts the transfer. For an IN transfer, the packets will be
  88334. + * loaded into the appropriate Tx FIFO in the ISR. For OUT transfers,
  88335. + * the packets are unloaded from the Rx FIFO in the ISR. the ISR.
  88336. + *
  88337. + * @param core_if Programming view of DWC_otg controller.
  88338. + * @param ep The EP to start the transfer on.
  88339. + */
  88340. +
  88341. +void dwc_otg_ep_start_transfer(dwc_otg_core_if_t * core_if, dwc_ep_t * ep)
  88342. +{
  88343. + depctl_data_t depctl;
  88344. + deptsiz_data_t deptsiz;
  88345. + gintmsk_data_t intr_mask = {.d32 = 0 };
  88346. +
  88347. + DWC_DEBUGPL((DBG_PCDV | DBG_CILV), "%s()\n", __func__);
  88348. + DWC_DEBUGPL(DBG_PCD, "ep%d-%s xfer_len=%d xfer_cnt=%d "
  88349. + "xfer_buff=%p start_xfer_buff=%p, total_len = %d\n",
  88350. + ep->num, (ep->is_in ? "IN" : "OUT"), ep->xfer_len,
  88351. + ep->xfer_count, ep->xfer_buff, ep->start_xfer_buff,
  88352. + ep->total_len);
  88353. + /* IN endpoint */
  88354. + if (ep->is_in == 1) {
  88355. + dwc_otg_dev_in_ep_regs_t *in_regs =
  88356. + core_if->dev_if->in_ep_regs[ep->num];
  88357. +
  88358. + gnptxsts_data_t gtxstatus;
  88359. +
  88360. + gtxstatus.d32 =
  88361. + DWC_READ_REG32(&core_if->core_global_regs->gnptxsts);
  88362. +
  88363. + if (core_if->en_multiple_tx_fifo == 0
  88364. + && gtxstatus.b.nptxqspcavail == 0 && !core_if->dma_enable) {
  88365. +#ifdef DEBUG
  88366. + DWC_PRINTF("TX Queue Full (0x%0x)\n", gtxstatus.d32);
  88367. +#endif
  88368. + return;
  88369. + }
  88370. +
  88371. + depctl.d32 = DWC_READ_REG32(&(in_regs->diepctl));
  88372. + deptsiz.d32 = DWC_READ_REG32(&(in_regs->dieptsiz));
  88373. +
  88374. + if (ep->maxpacket > ep->maxxfer / MAX_PKT_CNT)
  88375. + ep->xfer_len += (ep->maxxfer < (ep->total_len - ep->xfer_len)) ?
  88376. + ep->maxxfer : (ep->total_len - ep->xfer_len);
  88377. + else
  88378. + ep->xfer_len += (MAX_PKT_CNT * ep->maxpacket < (ep->total_len - ep->xfer_len)) ?
  88379. + MAX_PKT_CNT * ep->maxpacket : (ep->total_len - ep->xfer_len);
  88380. +
  88381. +
  88382. + /* Zero Length Packet? */
  88383. + if ((ep->xfer_len - ep->xfer_count) == 0) {
  88384. + deptsiz.b.xfersize = 0;
  88385. + deptsiz.b.pktcnt = 1;
  88386. + } else {
  88387. + /* Program the transfer size and packet count
  88388. + * as follows: xfersize = N * maxpacket +
  88389. + * short_packet pktcnt = N + (short_packet
  88390. + * exist ? 1 : 0)
  88391. + */
  88392. + deptsiz.b.xfersize = ep->xfer_len - ep->xfer_count;
  88393. + deptsiz.b.pktcnt =
  88394. + (ep->xfer_len - ep->xfer_count - 1 +
  88395. + ep->maxpacket) / ep->maxpacket;
  88396. + if (deptsiz.b.pktcnt > MAX_PKT_CNT) {
  88397. + deptsiz.b.pktcnt = MAX_PKT_CNT;
  88398. + deptsiz.b.xfersize = deptsiz.b.pktcnt * ep->maxpacket;
  88399. + }
  88400. + if (ep->type == DWC_OTG_EP_TYPE_ISOC)
  88401. + deptsiz.b.mc = deptsiz.b.pktcnt;
  88402. + }
  88403. +
  88404. + /* Write the DMA register */
  88405. + if (core_if->dma_enable) {
  88406. + if (core_if->dma_desc_enable == 0) {
  88407. + if (ep->type != DWC_OTG_EP_TYPE_ISOC)
  88408. + deptsiz.b.mc = 1;
  88409. + DWC_WRITE_REG32(&in_regs->dieptsiz,
  88410. + deptsiz.d32);
  88411. + DWC_WRITE_REG32(&(in_regs->diepdma),
  88412. + (uint32_t) ep->dma_addr);
  88413. + } else {
  88414. +#ifdef DWC_UTE_CFI
  88415. + /* The descriptor chain should be already initialized by now */
  88416. + if (ep->buff_mode != BM_STANDARD) {
  88417. + DWC_WRITE_REG32(&in_regs->diepdma,
  88418. + ep->descs_dma_addr);
  88419. + } else {
  88420. +#endif
  88421. + init_dma_desc_chain(core_if, ep);
  88422. + /** DIEPDMAn Register write */
  88423. + DWC_WRITE_REG32(&in_regs->diepdma,
  88424. + ep->dma_desc_addr);
  88425. +#ifdef DWC_UTE_CFI
  88426. + }
  88427. +#endif
  88428. + }
  88429. + } else {
  88430. + DWC_WRITE_REG32(&in_regs->dieptsiz, deptsiz.d32);
  88431. + if (ep->type != DWC_OTG_EP_TYPE_ISOC) {
  88432. + /**
  88433. + * Enable the Non-Periodic Tx FIFO empty interrupt,
  88434. + * or the Tx FIFO epmty interrupt in dedicated Tx FIFO mode,
  88435. + * the data will be written into the fifo by the ISR.
  88436. + */
  88437. + if (core_if->en_multiple_tx_fifo == 0) {
  88438. + intr_mask.b.nptxfempty = 1;
  88439. + DWC_MODIFY_REG32
  88440. + (&core_if->core_global_regs->gintmsk,
  88441. + intr_mask.d32, intr_mask.d32);
  88442. + } else {
  88443. + /* Enable the Tx FIFO Empty Interrupt for this EP */
  88444. + if (ep->xfer_len > 0) {
  88445. + uint32_t fifoemptymsk = 0;
  88446. + fifoemptymsk = 1 << ep->num;
  88447. + DWC_MODIFY_REG32
  88448. + (&core_if->dev_if->dev_global_regs->dtknqr4_fifoemptymsk,
  88449. + 0, fifoemptymsk);
  88450. +
  88451. + }
  88452. + }
  88453. + } else {
  88454. + write_isoc_tx_fifo(core_if, ep);
  88455. + }
  88456. + }
  88457. + if (!core_if->core_params->en_multiple_tx_fifo && core_if->dma_enable)
  88458. + depctl.b.nextep = core_if->nextep_seq[ep->num];
  88459. +
  88460. + if (ep->type == DWC_OTG_EP_TYPE_ISOC) {
  88461. + dsts_data_t dsts = {.d32 = 0};
  88462. + if (ep->bInterval == 1) {
  88463. + dsts.d32 =
  88464. + DWC_READ_REG32(&core_if->dev_if->
  88465. + dev_global_regs->dsts);
  88466. + ep->frame_num = dsts.b.soffn + ep->bInterval;
  88467. + if (ep->frame_num > 0x3FFF) {
  88468. + ep->frm_overrun = 1;
  88469. + ep->frame_num &= 0x3FFF;
  88470. + } else
  88471. + ep->frm_overrun = 0;
  88472. + if (ep->frame_num & 0x1) {
  88473. + depctl.b.setd1pid = 1;
  88474. + } else {
  88475. + depctl.b.setd0pid = 1;
  88476. + }
  88477. + }
  88478. + }
  88479. + /* EP enable, IN data in FIFO */
  88480. + depctl.b.cnak = 1;
  88481. + depctl.b.epena = 1;
  88482. + DWC_WRITE_REG32(&in_regs->diepctl, depctl.d32);
  88483. +
  88484. + } else {
  88485. + /* OUT endpoint */
  88486. + dwc_otg_dev_out_ep_regs_t *out_regs =
  88487. + core_if->dev_if->out_ep_regs[ep->num];
  88488. +
  88489. + depctl.d32 = DWC_READ_REG32(&(out_regs->doepctl));
  88490. + deptsiz.d32 = DWC_READ_REG32(&(out_regs->doeptsiz));
  88491. +
  88492. + if (!core_if->dma_desc_enable) {
  88493. + if (ep->maxpacket > ep->maxxfer / MAX_PKT_CNT)
  88494. + ep->xfer_len += (ep->maxxfer < (ep->total_len - ep->xfer_len)) ?
  88495. + ep->maxxfer : (ep->total_len - ep->xfer_len);
  88496. + else
  88497. + ep->xfer_len += (MAX_PKT_CNT * ep->maxpacket < (ep->total_len
  88498. + - ep->xfer_len)) ? MAX_PKT_CNT * ep->maxpacket : (ep->total_len - ep->xfer_len);
  88499. + }
  88500. +
  88501. + /* Program the transfer size and packet count as follows:
  88502. + *
  88503. + * pktcnt = N
  88504. + * xfersize = N * maxpacket
  88505. + */
  88506. + if ((ep->xfer_len - ep->xfer_count) == 0) {
  88507. + /* Zero Length Packet */
  88508. + deptsiz.b.xfersize = ep->maxpacket;
  88509. + deptsiz.b.pktcnt = 1;
  88510. + } else {
  88511. + deptsiz.b.pktcnt =
  88512. + (ep->xfer_len - ep->xfer_count +
  88513. + (ep->maxpacket - 1)) / ep->maxpacket;
  88514. + if (deptsiz.b.pktcnt > MAX_PKT_CNT) {
  88515. + deptsiz.b.pktcnt = MAX_PKT_CNT;
  88516. + }
  88517. + if (!core_if->dma_desc_enable) {
  88518. + ep->xfer_len =
  88519. + deptsiz.b.pktcnt * ep->maxpacket + ep->xfer_count;
  88520. + }
  88521. + deptsiz.b.xfersize = ep->xfer_len - ep->xfer_count;
  88522. + }
  88523. +
  88524. + DWC_DEBUGPL(DBG_PCDV, "ep%d xfersize=%d pktcnt=%d\n",
  88525. + ep->num, deptsiz.b.xfersize, deptsiz.b.pktcnt);
  88526. +
  88527. + if (core_if->dma_enable) {
  88528. + if (!core_if->dma_desc_enable) {
  88529. + DWC_WRITE_REG32(&out_regs->doeptsiz,
  88530. + deptsiz.d32);
  88531. +
  88532. + DWC_WRITE_REG32(&(out_regs->doepdma),
  88533. + (uint32_t) ep->dma_addr);
  88534. + } else {
  88535. +#ifdef DWC_UTE_CFI
  88536. + /* The descriptor chain should be already initialized by now */
  88537. + if (ep->buff_mode != BM_STANDARD) {
  88538. + DWC_WRITE_REG32(&out_regs->doepdma,
  88539. + ep->descs_dma_addr);
  88540. + } else {
  88541. +#endif
  88542. + /** This is used for interrupt out transfers*/
  88543. + if (!ep->xfer_len)
  88544. + ep->xfer_len = ep->total_len;
  88545. + init_dma_desc_chain(core_if, ep);
  88546. +
  88547. + if (core_if->core_params->dev_out_nak) {
  88548. + if (ep->type == DWC_OTG_EP_TYPE_BULK) {
  88549. + deptsiz.b.pktcnt = (ep->total_len +
  88550. + (ep->maxpacket - 1)) / ep->maxpacket;
  88551. + deptsiz.b.xfersize = ep->total_len;
  88552. + /* Remember initial value of doeptsiz */
  88553. + core_if->start_doeptsiz_val[ep->num] = deptsiz.d32;
  88554. + DWC_WRITE_REG32(&out_regs->doeptsiz,
  88555. + deptsiz.d32);
  88556. + }
  88557. + }
  88558. + /** DOEPDMAn Register write */
  88559. + DWC_WRITE_REG32(&out_regs->doepdma,
  88560. + ep->dma_desc_addr);
  88561. +#ifdef DWC_UTE_CFI
  88562. + }
  88563. +#endif
  88564. + }
  88565. + } else {
  88566. + DWC_WRITE_REG32(&out_regs->doeptsiz, deptsiz.d32);
  88567. + }
  88568. +
  88569. + if (ep->type == DWC_OTG_EP_TYPE_ISOC) {
  88570. + dsts_data_t dsts = {.d32 = 0};
  88571. + if (ep->bInterval == 1) {
  88572. + dsts.d32 =
  88573. + DWC_READ_REG32(&core_if->dev_if->
  88574. + dev_global_regs->dsts);
  88575. + ep->frame_num = dsts.b.soffn + ep->bInterval;
  88576. + if (ep->frame_num > 0x3FFF) {
  88577. + ep->frm_overrun = 1;
  88578. + ep->frame_num &= 0x3FFF;
  88579. + } else
  88580. + ep->frm_overrun = 0;
  88581. +
  88582. + if (ep->frame_num & 0x1) {
  88583. + depctl.b.setd1pid = 1;
  88584. + } else {
  88585. + depctl.b.setd0pid = 1;
  88586. + }
  88587. + }
  88588. + }
  88589. +
  88590. + /* EP enable */
  88591. + depctl.b.cnak = 1;
  88592. + depctl.b.epena = 1;
  88593. +
  88594. + DWC_WRITE_REG32(&out_regs->doepctl, depctl.d32);
  88595. +
  88596. + DWC_DEBUGPL(DBG_PCD, "DOEPCTL=%08x DOEPTSIZ=%08x\n",
  88597. + DWC_READ_REG32(&out_regs->doepctl),
  88598. + DWC_READ_REG32(&out_regs->doeptsiz));
  88599. + DWC_DEBUGPL(DBG_PCD, "DAINTMSK=%08x GINTMSK=%08x\n",
  88600. + DWC_READ_REG32(&core_if->dev_if->dev_global_regs->
  88601. + daintmsk),
  88602. + DWC_READ_REG32(&core_if->core_global_regs->
  88603. + gintmsk));
  88604. +
  88605. + /* Timer is scheduling only for out bulk transfers for
  88606. + * "Device DDMA OUT NAK Enhancement" feature to inform user
  88607. + * about received data payload in case of timeout
  88608. + */
  88609. + if (core_if->core_params->dev_out_nak) {
  88610. + if (ep->type == DWC_OTG_EP_TYPE_BULK) {
  88611. + core_if->ep_xfer_info[ep->num].core_if = core_if;
  88612. + core_if->ep_xfer_info[ep->num].ep = ep;
  88613. + core_if->ep_xfer_info[ep->num].state = 1;
  88614. +
  88615. + /* Start a timer for this transfer. */
  88616. + DWC_TIMER_SCHEDULE(core_if->ep_xfer_timer[ep->num], 10000);
  88617. + }
  88618. + }
  88619. + }
  88620. +}
  88621. +
  88622. +/**
  88623. + * This function setup a zero length transfer in Buffer DMA and
  88624. + * Slave modes for usb requests with zero field set
  88625. + *
  88626. + * @param core_if Programming view of DWC_otg controller.
  88627. + * @param ep The EP to start the transfer on.
  88628. + *
  88629. + */
  88630. +void dwc_otg_ep_start_zl_transfer(dwc_otg_core_if_t * core_if, dwc_ep_t * ep)
  88631. +{
  88632. +
  88633. + depctl_data_t depctl;
  88634. + deptsiz_data_t deptsiz;
  88635. + gintmsk_data_t intr_mask = {.d32 = 0 };
  88636. +
  88637. + DWC_DEBUGPL((DBG_PCDV | DBG_CILV), "%s()\n", __func__);
  88638. + DWC_PRINTF("zero length transfer is called\n");
  88639. +
  88640. + /* IN endpoint */
  88641. + if (ep->is_in == 1) {
  88642. + dwc_otg_dev_in_ep_regs_t *in_regs =
  88643. + core_if->dev_if->in_ep_regs[ep->num];
  88644. +
  88645. + depctl.d32 = DWC_READ_REG32(&(in_regs->diepctl));
  88646. + deptsiz.d32 = DWC_READ_REG32(&(in_regs->dieptsiz));
  88647. +
  88648. + deptsiz.b.xfersize = 0;
  88649. + deptsiz.b.pktcnt = 1;
  88650. +
  88651. + /* Write the DMA register */
  88652. + if (core_if->dma_enable) {
  88653. + if (core_if->dma_desc_enable == 0) {
  88654. + deptsiz.b.mc = 1;
  88655. + DWC_WRITE_REG32(&in_regs->dieptsiz,
  88656. + deptsiz.d32);
  88657. + DWC_WRITE_REG32(&(in_regs->diepdma),
  88658. + (uint32_t) ep->dma_addr);
  88659. + }
  88660. + } else {
  88661. + DWC_WRITE_REG32(&in_regs->dieptsiz, deptsiz.d32);
  88662. + /**
  88663. + * Enable the Non-Periodic Tx FIFO empty interrupt,
  88664. + * or the Tx FIFO epmty interrupt in dedicated Tx FIFO mode,
  88665. + * the data will be written into the fifo by the ISR.
  88666. + */
  88667. + if (core_if->en_multiple_tx_fifo == 0) {
  88668. + intr_mask.b.nptxfempty = 1;
  88669. + DWC_MODIFY_REG32(&core_if->
  88670. + core_global_regs->gintmsk,
  88671. + intr_mask.d32, intr_mask.d32);
  88672. + } else {
  88673. + /* Enable the Tx FIFO Empty Interrupt for this EP */
  88674. + if (ep->xfer_len > 0) {
  88675. + uint32_t fifoemptymsk = 0;
  88676. + fifoemptymsk = 1 << ep->num;
  88677. + DWC_MODIFY_REG32(&core_if->
  88678. + dev_if->dev_global_regs->dtknqr4_fifoemptymsk,
  88679. + 0, fifoemptymsk);
  88680. + }
  88681. + }
  88682. + }
  88683. +
  88684. + if (!core_if->core_params->en_multiple_tx_fifo && core_if->dma_enable)
  88685. + depctl.b.nextep = core_if->nextep_seq[ep->num];
  88686. + /* EP enable, IN data in FIFO */
  88687. + depctl.b.cnak = 1;
  88688. + depctl.b.epena = 1;
  88689. + DWC_WRITE_REG32(&in_regs->diepctl, depctl.d32);
  88690. +
  88691. + } else {
  88692. + /* OUT endpoint */
  88693. + dwc_otg_dev_out_ep_regs_t *out_regs =
  88694. + core_if->dev_if->out_ep_regs[ep->num];
  88695. +
  88696. + depctl.d32 = DWC_READ_REG32(&(out_regs->doepctl));
  88697. + deptsiz.d32 = DWC_READ_REG32(&(out_regs->doeptsiz));
  88698. +
  88699. + /* Zero Length Packet */
  88700. + deptsiz.b.xfersize = ep->maxpacket;
  88701. + deptsiz.b.pktcnt = 1;
  88702. +
  88703. + if (core_if->dma_enable) {
  88704. + if (!core_if->dma_desc_enable) {
  88705. + DWC_WRITE_REG32(&out_regs->doeptsiz,
  88706. + deptsiz.d32);
  88707. +
  88708. + DWC_WRITE_REG32(&(out_regs->doepdma),
  88709. + (uint32_t) ep->dma_addr);
  88710. + }
  88711. + } else {
  88712. + DWC_WRITE_REG32(&out_regs->doeptsiz, deptsiz.d32);
  88713. + }
  88714. +
  88715. + /* EP enable */
  88716. + depctl.b.cnak = 1;
  88717. + depctl.b.epena = 1;
  88718. +
  88719. + DWC_WRITE_REG32(&out_regs->doepctl, depctl.d32);
  88720. +
  88721. + }
  88722. +}
  88723. +
  88724. +/**
  88725. + * This function does the setup for a data transfer for EP0 and starts
  88726. + * the transfer. For an IN transfer, the packets will be loaded into
  88727. + * the appropriate Tx FIFO in the ISR. For OUT transfers, the packets are
  88728. + * unloaded from the Rx FIFO in the ISR.
  88729. + *
  88730. + * @param core_if Programming view of DWC_otg controller.
  88731. + * @param ep The EP0 data.
  88732. + */
  88733. +void dwc_otg_ep0_start_transfer(dwc_otg_core_if_t * core_if, dwc_ep_t * ep)
  88734. +{
  88735. + depctl_data_t depctl;
  88736. + deptsiz0_data_t deptsiz;
  88737. + gintmsk_data_t intr_mask = {.d32 = 0 };
  88738. + dwc_otg_dev_dma_desc_t *dma_desc;
  88739. +
  88740. + DWC_DEBUGPL(DBG_PCD, "ep%d-%s xfer_len=%d xfer_cnt=%d "
  88741. + "xfer_buff=%p start_xfer_buff=%p \n",
  88742. + ep->num, (ep->is_in ? "IN" : "OUT"), ep->xfer_len,
  88743. + ep->xfer_count, ep->xfer_buff, ep->start_xfer_buff);
  88744. +
  88745. + ep->total_len = ep->xfer_len;
  88746. +
  88747. + /* IN endpoint */
  88748. + if (ep->is_in == 1) {
  88749. + dwc_otg_dev_in_ep_regs_t *in_regs =
  88750. + core_if->dev_if->in_ep_regs[0];
  88751. +
  88752. + gnptxsts_data_t gtxstatus;
  88753. +
  88754. + if (core_if->snpsid >= OTG_CORE_REV_3_00a) {
  88755. + depctl.d32 = DWC_READ_REG32(&in_regs->diepctl);
  88756. + if (depctl.b.epena)
  88757. + return;
  88758. + }
  88759. +
  88760. + gtxstatus.d32 =
  88761. + DWC_READ_REG32(&core_if->core_global_regs->gnptxsts);
  88762. +
  88763. + /* If dedicated FIFO every time flush fifo before enable ep*/
  88764. + if (core_if->en_multiple_tx_fifo && core_if->snpsid >= OTG_CORE_REV_3_00a)
  88765. + dwc_otg_flush_tx_fifo(core_if, ep->tx_fifo_num);
  88766. +
  88767. + if (core_if->en_multiple_tx_fifo == 0
  88768. + && gtxstatus.b.nptxqspcavail == 0
  88769. + && !core_if->dma_enable) {
  88770. +#ifdef DEBUG
  88771. + deptsiz.d32 = DWC_READ_REG32(&in_regs->dieptsiz);
  88772. + DWC_DEBUGPL(DBG_PCD, "DIEPCTL0=%0x\n",
  88773. + DWC_READ_REG32(&in_regs->diepctl));
  88774. + DWC_DEBUGPL(DBG_PCD, "DIEPTSIZ0=%0x (sz=%d, pcnt=%d)\n",
  88775. + deptsiz.d32,
  88776. + deptsiz.b.xfersize, deptsiz.b.pktcnt);
  88777. + DWC_PRINTF("TX Queue or FIFO Full (0x%0x)\n",
  88778. + gtxstatus.d32);
  88779. +#endif
  88780. + return;
  88781. + }
  88782. +
  88783. + depctl.d32 = DWC_READ_REG32(&in_regs->diepctl);
  88784. + deptsiz.d32 = DWC_READ_REG32(&in_regs->dieptsiz);
  88785. +
  88786. + /* Zero Length Packet? */
  88787. + if (ep->xfer_len == 0) {
  88788. + deptsiz.b.xfersize = 0;
  88789. + deptsiz.b.pktcnt = 1;
  88790. + } else {
  88791. + /* Program the transfer size and packet count
  88792. + * as follows: xfersize = N * maxpacket +
  88793. + * short_packet pktcnt = N + (short_packet
  88794. + * exist ? 1 : 0)
  88795. + */
  88796. + if (ep->xfer_len > ep->maxpacket) {
  88797. + ep->xfer_len = ep->maxpacket;
  88798. + deptsiz.b.xfersize = ep->maxpacket;
  88799. + } else {
  88800. + deptsiz.b.xfersize = ep->xfer_len;
  88801. + }
  88802. + deptsiz.b.pktcnt = 1;
  88803. +
  88804. + }
  88805. + DWC_DEBUGPL(DBG_PCDV,
  88806. + "IN len=%d xfersize=%d pktcnt=%d [%08x]\n",
  88807. + ep->xfer_len, deptsiz.b.xfersize, deptsiz.b.pktcnt,
  88808. + deptsiz.d32);
  88809. +
  88810. + /* Write the DMA register */
  88811. + if (core_if->dma_enable) {
  88812. + if (core_if->dma_desc_enable == 0) {
  88813. + DWC_WRITE_REG32(&in_regs->dieptsiz,
  88814. + deptsiz.d32);
  88815. +
  88816. + DWC_WRITE_REG32(&(in_regs->diepdma),
  88817. + (uint32_t) ep->dma_addr);
  88818. + } else {
  88819. + dma_desc = core_if->dev_if->in_desc_addr;
  88820. +
  88821. + /** DMA Descriptor Setup */
  88822. + dma_desc->status.b.bs = BS_HOST_BUSY;
  88823. + dma_desc->status.b.l = 1;
  88824. + dma_desc->status.b.ioc = 1;
  88825. + dma_desc->status.b.sp =
  88826. + (ep->xfer_len == ep->maxpacket) ? 0 : 1;
  88827. + dma_desc->status.b.bytes = ep->xfer_len;
  88828. + dma_desc->buf = ep->dma_addr;
  88829. + dma_desc->status.b.sts = 0;
  88830. + dma_desc->status.b.bs = BS_HOST_READY;
  88831. +
  88832. + /** DIEPDMA0 Register write */
  88833. + DWC_WRITE_REG32(&in_regs->diepdma,
  88834. + core_if->
  88835. + dev_if->dma_in_desc_addr);
  88836. + }
  88837. + } else {
  88838. + DWC_WRITE_REG32(&in_regs->dieptsiz, deptsiz.d32);
  88839. + }
  88840. +
  88841. + if (!core_if->core_params->en_multiple_tx_fifo && core_if->dma_enable)
  88842. + depctl.b.nextep = core_if->nextep_seq[ep->num];
  88843. + /* EP enable, IN data in FIFO */
  88844. + depctl.b.cnak = 1;
  88845. + depctl.b.epena = 1;
  88846. + DWC_WRITE_REG32(&in_regs->diepctl, depctl.d32);
  88847. +
  88848. + /**
  88849. + * Enable the Non-Periodic Tx FIFO empty interrupt, the
  88850. + * data will be written into the fifo by the ISR.
  88851. + */
  88852. + if (!core_if->dma_enable) {
  88853. + if (core_if->en_multiple_tx_fifo == 0) {
  88854. + intr_mask.b.nptxfempty = 1;
  88855. + DWC_MODIFY_REG32(&core_if->
  88856. + core_global_regs->gintmsk,
  88857. + intr_mask.d32, intr_mask.d32);
  88858. + } else {
  88859. + /* Enable the Tx FIFO Empty Interrupt for this EP */
  88860. + if (ep->xfer_len > 0) {
  88861. + uint32_t fifoemptymsk = 0;
  88862. + fifoemptymsk |= 1 << ep->num;
  88863. + DWC_MODIFY_REG32(&core_if->
  88864. + dev_if->dev_global_regs->dtknqr4_fifoemptymsk,
  88865. + 0, fifoemptymsk);
  88866. + }
  88867. + }
  88868. + }
  88869. + } else {
  88870. + /* OUT endpoint */
  88871. + dwc_otg_dev_out_ep_regs_t *out_regs =
  88872. + core_if->dev_if->out_ep_regs[0];
  88873. +
  88874. + depctl.d32 = DWC_READ_REG32(&out_regs->doepctl);
  88875. + deptsiz.d32 = DWC_READ_REG32(&out_regs->doeptsiz);
  88876. +
  88877. + /* Program the transfer size and packet count as follows:
  88878. + * xfersize = N * (maxpacket + 4 - (maxpacket % 4))
  88879. + * pktcnt = N */
  88880. + /* Zero Length Packet */
  88881. + deptsiz.b.xfersize = ep->maxpacket;
  88882. + deptsiz.b.pktcnt = 1;
  88883. + if (core_if->snpsid >= OTG_CORE_REV_3_00a)
  88884. + deptsiz.b.supcnt = 3;
  88885. +
  88886. + DWC_DEBUGPL(DBG_PCDV, "len=%d xfersize=%d pktcnt=%d\n",
  88887. + ep->xfer_len, deptsiz.b.xfersize, deptsiz.b.pktcnt);
  88888. +
  88889. + if (core_if->dma_enable) {
  88890. + if (!core_if->dma_desc_enable) {
  88891. + DWC_WRITE_REG32(&out_regs->doeptsiz,
  88892. + deptsiz.d32);
  88893. +
  88894. + DWC_WRITE_REG32(&(out_regs->doepdma),
  88895. + (uint32_t) ep->dma_addr);
  88896. + } else {
  88897. + dma_desc = core_if->dev_if->out_desc_addr;
  88898. +
  88899. + /** DMA Descriptor Setup */
  88900. + dma_desc->status.b.bs = BS_HOST_BUSY;
  88901. + if (core_if->snpsid >= OTG_CORE_REV_3_00a) {
  88902. + dma_desc->status.b.mtrf = 0;
  88903. + dma_desc->status.b.sr = 0;
  88904. + }
  88905. + dma_desc->status.b.l = 1;
  88906. + dma_desc->status.b.ioc = 1;
  88907. + dma_desc->status.b.bytes = ep->maxpacket;
  88908. + dma_desc->buf = ep->dma_addr;
  88909. + dma_desc->status.b.sts = 0;
  88910. + dma_desc->status.b.bs = BS_HOST_READY;
  88911. +
  88912. + /** DOEPDMA0 Register write */
  88913. + DWC_WRITE_REG32(&out_regs->doepdma,
  88914. + core_if->dev_if->
  88915. + dma_out_desc_addr);
  88916. + }
  88917. + } else {
  88918. + DWC_WRITE_REG32(&out_regs->doeptsiz, deptsiz.d32);
  88919. + }
  88920. +
  88921. + /* EP enable */
  88922. + depctl.b.cnak = 1;
  88923. + depctl.b.epena = 1;
  88924. + DWC_WRITE_REG32(&(out_regs->doepctl), depctl.d32);
  88925. + }
  88926. +}
  88927. +
  88928. +/**
  88929. + * This function continues control IN transfers started by
  88930. + * dwc_otg_ep0_start_transfer, when the transfer does not fit in a
  88931. + * single packet. NOTE: The DIEPCTL0/DOEPCTL0 registers only have one
  88932. + * bit for the packet count.
  88933. + *
  88934. + * @param core_if Programming view of DWC_otg controller.
  88935. + * @param ep The EP0 data.
  88936. + */
  88937. +void dwc_otg_ep0_continue_transfer(dwc_otg_core_if_t * core_if, dwc_ep_t * ep)
  88938. +{
  88939. + depctl_data_t depctl;
  88940. + deptsiz0_data_t deptsiz;
  88941. + gintmsk_data_t intr_mask = {.d32 = 0 };
  88942. + dwc_otg_dev_dma_desc_t *dma_desc;
  88943. +
  88944. + if (ep->is_in == 1) {
  88945. + dwc_otg_dev_in_ep_regs_t *in_regs =
  88946. + core_if->dev_if->in_ep_regs[0];
  88947. + gnptxsts_data_t tx_status = {.d32 = 0 };
  88948. +
  88949. + tx_status.d32 =
  88950. + DWC_READ_REG32(&core_if->core_global_regs->gnptxsts);
  88951. + /** @todo Should there be check for room in the Tx
  88952. + * Status Queue. If not remove the code above this comment. */
  88953. +
  88954. + depctl.d32 = DWC_READ_REG32(&in_regs->diepctl);
  88955. + deptsiz.d32 = DWC_READ_REG32(&in_regs->dieptsiz);
  88956. +
  88957. + /* Program the transfer size and packet count
  88958. + * as follows: xfersize = N * maxpacket +
  88959. + * short_packet pktcnt = N + (short_packet
  88960. + * exist ? 1 : 0)
  88961. + */
  88962. +
  88963. + if (core_if->dma_desc_enable == 0) {
  88964. + deptsiz.b.xfersize =
  88965. + (ep->total_len - ep->xfer_count) >
  88966. + ep->maxpacket ? ep->maxpacket : (ep->total_len -
  88967. + ep->xfer_count);
  88968. + deptsiz.b.pktcnt = 1;
  88969. + if (core_if->dma_enable == 0) {
  88970. + ep->xfer_len += deptsiz.b.xfersize;
  88971. + } else {
  88972. + ep->xfer_len = deptsiz.b.xfersize;
  88973. + }
  88974. + DWC_WRITE_REG32(&in_regs->dieptsiz, deptsiz.d32);
  88975. + } else {
  88976. + ep->xfer_len =
  88977. + (ep->total_len - ep->xfer_count) >
  88978. + ep->maxpacket ? ep->maxpacket : (ep->total_len -
  88979. + ep->xfer_count);
  88980. +
  88981. + dma_desc = core_if->dev_if->in_desc_addr;
  88982. +
  88983. + /** DMA Descriptor Setup */
  88984. + dma_desc->status.b.bs = BS_HOST_BUSY;
  88985. + dma_desc->status.b.l = 1;
  88986. + dma_desc->status.b.ioc = 1;
  88987. + dma_desc->status.b.sp =
  88988. + (ep->xfer_len == ep->maxpacket) ? 0 : 1;
  88989. + dma_desc->status.b.bytes = ep->xfer_len;
  88990. + dma_desc->buf = ep->dma_addr;
  88991. + dma_desc->status.b.sts = 0;
  88992. + dma_desc->status.b.bs = BS_HOST_READY;
  88993. +
  88994. + /** DIEPDMA0 Register write */
  88995. + DWC_WRITE_REG32(&in_regs->diepdma,
  88996. + core_if->dev_if->dma_in_desc_addr);
  88997. + }
  88998. +
  88999. + DWC_DEBUGPL(DBG_PCDV,
  89000. + "IN len=%d xfersize=%d pktcnt=%d [%08x]\n",
  89001. + ep->xfer_len, deptsiz.b.xfersize, deptsiz.b.pktcnt,
  89002. + deptsiz.d32);
  89003. +
  89004. + /* Write the DMA register */
  89005. + if (core_if->hwcfg2.b.architecture == DWC_INT_DMA_ARCH) {
  89006. + if (core_if->dma_desc_enable == 0)
  89007. + DWC_WRITE_REG32(&(in_regs->diepdma),
  89008. + (uint32_t) ep->dma_addr);
  89009. + }
  89010. + if (!core_if->core_params->en_multiple_tx_fifo && core_if->dma_enable)
  89011. + depctl.b.nextep = core_if->nextep_seq[ep->num];
  89012. + /* EP enable, IN data in FIFO */
  89013. + depctl.b.cnak = 1;
  89014. + depctl.b.epena = 1;
  89015. + DWC_WRITE_REG32(&in_regs->diepctl, depctl.d32);
  89016. +
  89017. + /**
  89018. + * Enable the Non-Periodic Tx FIFO empty interrupt, the
  89019. + * data will be written into the fifo by the ISR.
  89020. + */
  89021. + if (!core_if->dma_enable) {
  89022. + if (core_if->en_multiple_tx_fifo == 0) {
  89023. + /* First clear it from GINTSTS */
  89024. + intr_mask.b.nptxfempty = 1;
  89025. + DWC_MODIFY_REG32(&core_if->
  89026. + core_global_regs->gintmsk,
  89027. + intr_mask.d32, intr_mask.d32);
  89028. +
  89029. + } else {
  89030. + /* Enable the Tx FIFO Empty Interrupt for this EP */
  89031. + if (ep->xfer_len > 0) {
  89032. + uint32_t fifoemptymsk = 0;
  89033. + fifoemptymsk |= 1 << ep->num;
  89034. + DWC_MODIFY_REG32(&core_if->
  89035. + dev_if->dev_global_regs->dtknqr4_fifoemptymsk,
  89036. + 0, fifoemptymsk);
  89037. + }
  89038. + }
  89039. + }
  89040. + } else {
  89041. + dwc_otg_dev_out_ep_regs_t *out_regs =
  89042. + core_if->dev_if->out_ep_regs[0];
  89043. +
  89044. + depctl.d32 = DWC_READ_REG32(&out_regs->doepctl);
  89045. + deptsiz.d32 = DWC_READ_REG32(&out_regs->doeptsiz);
  89046. +
  89047. + /* Program the transfer size and packet count
  89048. + * as follows: xfersize = N * maxpacket +
  89049. + * short_packet pktcnt = N + (short_packet
  89050. + * exist ? 1 : 0)
  89051. + */
  89052. + deptsiz.b.xfersize = ep->maxpacket;
  89053. + deptsiz.b.pktcnt = 1;
  89054. +
  89055. + if (core_if->dma_desc_enable == 0) {
  89056. + DWC_WRITE_REG32(&out_regs->doeptsiz, deptsiz.d32);
  89057. + } else {
  89058. + dma_desc = core_if->dev_if->out_desc_addr;
  89059. +
  89060. + /** DMA Descriptor Setup */
  89061. + dma_desc->status.b.bs = BS_HOST_BUSY;
  89062. + dma_desc->status.b.l = 1;
  89063. + dma_desc->status.b.ioc = 1;
  89064. + dma_desc->status.b.bytes = ep->maxpacket;
  89065. + dma_desc->buf = ep->dma_addr;
  89066. + dma_desc->status.b.sts = 0;
  89067. + dma_desc->status.b.bs = BS_HOST_READY;
  89068. +
  89069. + /** DOEPDMA0 Register write */
  89070. + DWC_WRITE_REG32(&out_regs->doepdma,
  89071. + core_if->dev_if->dma_out_desc_addr);
  89072. + }
  89073. +
  89074. + DWC_DEBUGPL(DBG_PCDV,
  89075. + "IN len=%d xfersize=%d pktcnt=%d [%08x]\n",
  89076. + ep->xfer_len, deptsiz.b.xfersize, deptsiz.b.pktcnt,
  89077. + deptsiz.d32);
  89078. +
  89079. + /* Write the DMA register */
  89080. + if (core_if->hwcfg2.b.architecture == DWC_INT_DMA_ARCH) {
  89081. + if (core_if->dma_desc_enable == 0)
  89082. + DWC_WRITE_REG32(&(out_regs->doepdma),
  89083. + (uint32_t) ep->dma_addr);
  89084. +
  89085. + }
  89086. +
  89087. + /* EP enable, IN data in FIFO */
  89088. + depctl.b.cnak = 1;
  89089. + depctl.b.epena = 1;
  89090. + DWC_WRITE_REG32(&out_regs->doepctl, depctl.d32);
  89091. +
  89092. + }
  89093. +}
  89094. +
  89095. +#ifdef DEBUG
  89096. +void dump_msg(const u8 * buf, unsigned int length)
  89097. +{
  89098. + unsigned int start, num, i;
  89099. + char line[52], *p;
  89100. +
  89101. + if (length >= 512)
  89102. + return;
  89103. + start = 0;
  89104. + while (length > 0) {
  89105. + num = length < 16u ? length : 16u;
  89106. + p = line;
  89107. + for (i = 0; i < num; ++i) {
  89108. + if (i == 8)
  89109. + *p++ = ' ';
  89110. + DWC_SPRINTF(p, " %02x", buf[i]);
  89111. + p += 3;
  89112. + }
  89113. + *p = 0;
  89114. + DWC_PRINTF("%6x: %s\n", start, line);
  89115. + buf += num;
  89116. + start += num;
  89117. + length -= num;
  89118. + }
  89119. +}
  89120. +#else
  89121. +static inline void dump_msg(const u8 * buf, unsigned int length)
  89122. +{
  89123. +}
  89124. +#endif
  89125. +
  89126. +/**
  89127. + * This function writes a packet into the Tx FIFO associated with the
  89128. + * EP. For non-periodic EPs the non-periodic Tx FIFO is written. For
  89129. + * periodic EPs the periodic Tx FIFO associated with the EP is written
  89130. + * with all packets for the next micro-frame.
  89131. + *
  89132. + * @param core_if Programming view of DWC_otg controller.
  89133. + * @param ep The EP to write packet for.
  89134. + * @param dma Indicates if DMA is being used.
  89135. + */
  89136. +void dwc_otg_ep_write_packet(dwc_otg_core_if_t * core_if, dwc_ep_t * ep,
  89137. + int dma)
  89138. +{
  89139. + /**
  89140. + * The buffer is padded to DWORD on a per packet basis in
  89141. + * slave/dma mode if the MPS is not DWORD aligned. The last
  89142. + * packet, if short, is also padded to a multiple of DWORD.
  89143. + *
  89144. + * ep->xfer_buff always starts DWORD aligned in memory and is a
  89145. + * multiple of DWORD in length
  89146. + *
  89147. + * ep->xfer_len can be any number of bytes
  89148. + *
  89149. + * ep->xfer_count is a multiple of ep->maxpacket until the last
  89150. + * packet
  89151. + *
  89152. + * FIFO access is DWORD */
  89153. +
  89154. + uint32_t i;
  89155. + uint32_t byte_count;
  89156. + uint32_t dword_count;
  89157. + uint32_t *fifo;
  89158. + uint32_t *data_buff = (uint32_t *) ep->xfer_buff;
  89159. +
  89160. + DWC_DEBUGPL((DBG_PCDV | DBG_CILV), "%s(%p,%p)\n", __func__, core_if,
  89161. + ep);
  89162. + if (ep->xfer_count >= ep->xfer_len) {
  89163. + DWC_WARN("%s() No data for EP%d!!!\n", __func__, ep->num);
  89164. + return;
  89165. + }
  89166. +
  89167. + /* Find the byte length of the packet either short packet or MPS */
  89168. + if ((ep->xfer_len - ep->xfer_count) < ep->maxpacket) {
  89169. + byte_count = ep->xfer_len - ep->xfer_count;
  89170. + } else {
  89171. + byte_count = ep->maxpacket;
  89172. + }
  89173. +
  89174. + /* Find the DWORD length, padded by extra bytes as neccessary if MPS
  89175. + * is not a multiple of DWORD */
  89176. + dword_count = (byte_count + 3) / 4;
  89177. +
  89178. +#ifdef VERBOSE
  89179. + dump_msg(ep->xfer_buff, byte_count);
  89180. +#endif
  89181. +
  89182. + /**@todo NGS Where are the Periodic Tx FIFO addresses
  89183. + * intialized? What should this be? */
  89184. +
  89185. + fifo = core_if->data_fifo[ep->num];
  89186. +
  89187. + DWC_DEBUGPL((DBG_PCDV | DBG_CILV), "fifo=%p buff=%p *p=%08x bc=%d\n",
  89188. + fifo, data_buff, *data_buff, byte_count);
  89189. +
  89190. + if (!dma) {
  89191. + for (i = 0; i < dword_count; i++, data_buff++) {
  89192. + DWC_WRITE_REG32(fifo, *data_buff);
  89193. + }
  89194. + }
  89195. +
  89196. + ep->xfer_count += byte_count;
  89197. + ep->xfer_buff += byte_count;
  89198. + ep->dma_addr += byte_count;
  89199. +}
  89200. +
  89201. +/**
  89202. + * Set the EP STALL.
  89203. + *
  89204. + * @param core_if Programming view of DWC_otg controller.
  89205. + * @param ep The EP to set the stall on.
  89206. + */
  89207. +void dwc_otg_ep_set_stall(dwc_otg_core_if_t * core_if, dwc_ep_t * ep)
  89208. +{
  89209. + depctl_data_t depctl;
  89210. + volatile uint32_t *depctl_addr;
  89211. +
  89212. + DWC_DEBUGPL(DBG_PCD, "%s ep%d-%s\n", __func__, ep->num,
  89213. + (ep->is_in ? "IN" : "OUT"));
  89214. +
  89215. + if (ep->is_in == 1) {
  89216. + depctl_addr = &(core_if->dev_if->in_ep_regs[ep->num]->diepctl);
  89217. + depctl.d32 = DWC_READ_REG32(depctl_addr);
  89218. +
  89219. + /* set the disable and stall bits */
  89220. + if (depctl.b.epena) {
  89221. + depctl.b.epdis = 1;
  89222. + }
  89223. + depctl.b.stall = 1;
  89224. + DWC_WRITE_REG32(depctl_addr, depctl.d32);
  89225. + } else {
  89226. + depctl_addr = &(core_if->dev_if->out_ep_regs[ep->num]->doepctl);
  89227. + depctl.d32 = DWC_READ_REG32(depctl_addr);
  89228. +
  89229. + /* set the stall bit */
  89230. + depctl.b.stall = 1;
  89231. + DWC_WRITE_REG32(depctl_addr, depctl.d32);
  89232. + }
  89233. +
  89234. + DWC_DEBUGPL(DBG_PCD, "DEPCTL=%0x\n", DWC_READ_REG32(depctl_addr));
  89235. +
  89236. + return;
  89237. +}
  89238. +
  89239. +/**
  89240. + * Clear the EP STALL.
  89241. + *
  89242. + * @param core_if Programming view of DWC_otg controller.
  89243. + * @param ep The EP to clear stall from.
  89244. + */
  89245. +void dwc_otg_ep_clear_stall(dwc_otg_core_if_t * core_if, dwc_ep_t * ep)
  89246. +{
  89247. + depctl_data_t depctl;
  89248. + volatile uint32_t *depctl_addr;
  89249. +
  89250. + DWC_DEBUGPL(DBG_PCD, "%s ep%d-%s\n", __func__, ep->num,
  89251. + (ep->is_in ? "IN" : "OUT"));
  89252. +
  89253. + if (ep->is_in == 1) {
  89254. + depctl_addr = &(core_if->dev_if->in_ep_regs[ep->num]->diepctl);
  89255. + } else {
  89256. + depctl_addr = &(core_if->dev_if->out_ep_regs[ep->num]->doepctl);
  89257. + }
  89258. +
  89259. + depctl.d32 = DWC_READ_REG32(depctl_addr);
  89260. +
  89261. + /* clear the stall bits */
  89262. + depctl.b.stall = 0;
  89263. +
  89264. + /*
  89265. + * USB Spec 9.4.5: For endpoints using data toggle, regardless
  89266. + * of whether an endpoint has the Halt feature set, a
  89267. + * ClearFeature(ENDPOINT_HALT) request always results in the
  89268. + * data toggle being reinitialized to DATA0.
  89269. + */
  89270. + if (ep->type == DWC_OTG_EP_TYPE_INTR ||
  89271. + ep->type == DWC_OTG_EP_TYPE_BULK) {
  89272. + depctl.b.setd0pid = 1; /* DATA0 */
  89273. + }
  89274. +
  89275. + DWC_WRITE_REG32(depctl_addr, depctl.d32);
  89276. + DWC_DEBUGPL(DBG_PCD, "DEPCTL=%0x\n", DWC_READ_REG32(depctl_addr));
  89277. + return;
  89278. +}
  89279. +
  89280. +/**
  89281. + * This function reads a packet from the Rx FIFO into the destination
  89282. + * buffer. To read SETUP data use dwc_otg_read_setup_packet.
  89283. + *
  89284. + * @param core_if Programming view of DWC_otg controller.
  89285. + * @param dest Destination buffer for the packet.
  89286. + * @param bytes Number of bytes to copy to the destination.
  89287. + */
  89288. +void dwc_otg_read_packet(dwc_otg_core_if_t * core_if,
  89289. + uint8_t * dest, uint16_t bytes)
  89290. +{
  89291. + int i;
  89292. + int word_count = (bytes + 3) / 4;
  89293. +
  89294. + volatile uint32_t *fifo = core_if->data_fifo[0];
  89295. + uint32_t *data_buff = (uint32_t *) dest;
  89296. +
  89297. + /**
  89298. + * @todo Account for the case where _dest is not dword aligned. This
  89299. + * requires reading data from the FIFO into a uint32_t temp buffer,
  89300. + * then moving it into the data buffer.
  89301. + */
  89302. +
  89303. + DWC_DEBUGPL((DBG_PCDV | DBG_CILV), "%s(%p,%p,%d)\n", __func__,
  89304. + core_if, dest, bytes);
  89305. +
  89306. + for (i = 0; i < word_count; i++, data_buff++) {
  89307. + *data_buff = DWC_READ_REG32(fifo);
  89308. + }
  89309. +
  89310. + return;
  89311. +}
  89312. +
  89313. +/**
  89314. + * This functions reads the device registers and prints them
  89315. + *
  89316. + * @param core_if Programming view of DWC_otg controller.
  89317. + */
  89318. +void dwc_otg_dump_dev_registers(dwc_otg_core_if_t * core_if)
  89319. +{
  89320. + int i;
  89321. + volatile uint32_t *addr;
  89322. +
  89323. + DWC_PRINTF("Device Global Registers\n");
  89324. + addr = &core_if->dev_if->dev_global_regs->dcfg;
  89325. + DWC_PRINTF("DCFG @0x%08lX : 0x%08X\n",
  89326. + (unsigned long)addr, DWC_READ_REG32(addr));
  89327. + addr = &core_if->dev_if->dev_global_regs->dctl;
  89328. + DWC_PRINTF("DCTL @0x%08lX : 0x%08X\n",
  89329. + (unsigned long)addr, DWC_READ_REG32(addr));
  89330. + addr = &core_if->dev_if->dev_global_regs->dsts;
  89331. + DWC_PRINTF("DSTS @0x%08lX : 0x%08X\n",
  89332. + (unsigned long)addr, DWC_READ_REG32(addr));
  89333. + addr = &core_if->dev_if->dev_global_regs->diepmsk;
  89334. + DWC_PRINTF("DIEPMSK @0x%08lX : 0x%08X\n", (unsigned long)addr,
  89335. + DWC_READ_REG32(addr));
  89336. + addr = &core_if->dev_if->dev_global_regs->doepmsk;
  89337. + DWC_PRINTF("DOEPMSK @0x%08lX : 0x%08X\n", (unsigned long)addr,
  89338. + DWC_READ_REG32(addr));
  89339. + addr = &core_if->dev_if->dev_global_regs->daint;
  89340. + DWC_PRINTF("DAINT @0x%08lX : 0x%08X\n", (unsigned long)addr,
  89341. + DWC_READ_REG32(addr));
  89342. + addr = &core_if->dev_if->dev_global_regs->daintmsk;
  89343. + DWC_PRINTF("DAINTMSK @0x%08lX : 0x%08X\n", (unsigned long)addr,
  89344. + DWC_READ_REG32(addr));
  89345. + addr = &core_if->dev_if->dev_global_regs->dtknqr1;
  89346. + DWC_PRINTF("DTKNQR1 @0x%08lX : 0x%08X\n", (unsigned long)addr,
  89347. + DWC_READ_REG32(addr));
  89348. + if (core_if->hwcfg2.b.dev_token_q_depth > 6) {
  89349. + addr = &core_if->dev_if->dev_global_regs->dtknqr2;
  89350. + DWC_PRINTF("DTKNQR2 @0x%08lX : 0x%08X\n",
  89351. + (unsigned long)addr, DWC_READ_REG32(addr));
  89352. + }
  89353. +
  89354. + addr = &core_if->dev_if->dev_global_regs->dvbusdis;
  89355. + DWC_PRINTF("DVBUSID @0x%08lX : 0x%08X\n", (unsigned long)addr,
  89356. + DWC_READ_REG32(addr));
  89357. +
  89358. + addr = &core_if->dev_if->dev_global_regs->dvbuspulse;
  89359. + DWC_PRINTF("DVBUSPULSE @0x%08lX : 0x%08X\n",
  89360. + (unsigned long)addr, DWC_READ_REG32(addr));
  89361. +
  89362. + addr = &core_if->dev_if->dev_global_regs->dtknqr3_dthrctl;
  89363. + DWC_PRINTF("DTKNQR3_DTHRCTL @0x%08lX : 0x%08X\n",
  89364. + (unsigned long)addr, DWC_READ_REG32(addr));
  89365. +
  89366. + if (core_if->hwcfg2.b.dev_token_q_depth > 22) {
  89367. + addr = &core_if->dev_if->dev_global_regs->dtknqr4_fifoemptymsk;
  89368. + DWC_PRINTF("DTKNQR4 @0x%08lX : 0x%08X\n",
  89369. + (unsigned long)addr, DWC_READ_REG32(addr));
  89370. + }
  89371. +
  89372. + addr = &core_if->dev_if->dev_global_regs->dtknqr4_fifoemptymsk;
  89373. + DWC_PRINTF("FIFOEMPMSK @0x%08lX : 0x%08X\n", (unsigned long)addr,
  89374. + DWC_READ_REG32(addr));
  89375. +
  89376. + if (core_if->hwcfg2.b.multi_proc_int) {
  89377. +
  89378. + addr = &core_if->dev_if->dev_global_regs->deachint;
  89379. + DWC_PRINTF("DEACHINT @0x%08lX : 0x%08X\n",
  89380. + (unsigned long)addr, DWC_READ_REG32(addr));
  89381. + addr = &core_if->dev_if->dev_global_regs->deachintmsk;
  89382. + DWC_PRINTF("DEACHINTMSK @0x%08lX : 0x%08X\n",
  89383. + (unsigned long)addr, DWC_READ_REG32(addr));
  89384. +
  89385. + for (i = 0; i <= core_if->dev_if->num_in_eps; i++) {
  89386. + addr =
  89387. + &core_if->dev_if->
  89388. + dev_global_regs->diepeachintmsk[i];
  89389. + DWC_PRINTF("DIEPEACHINTMSK[%d] @0x%08lX : 0x%08X\n",
  89390. + i, (unsigned long)addr,
  89391. + DWC_READ_REG32(addr));
  89392. + }
  89393. +
  89394. + for (i = 0; i <= core_if->dev_if->num_out_eps; i++) {
  89395. + addr =
  89396. + &core_if->dev_if->
  89397. + dev_global_regs->doepeachintmsk[i];
  89398. + DWC_PRINTF("DOEPEACHINTMSK[%d] @0x%08lX : 0x%08X\n",
  89399. + i, (unsigned long)addr,
  89400. + DWC_READ_REG32(addr));
  89401. + }
  89402. + }
  89403. +
  89404. + for (i = 0; i <= core_if->dev_if->num_in_eps; i++) {
  89405. + DWC_PRINTF("Device IN EP %d Registers\n", i);
  89406. + addr = &core_if->dev_if->in_ep_regs[i]->diepctl;
  89407. + DWC_PRINTF("DIEPCTL @0x%08lX : 0x%08X\n",
  89408. + (unsigned long)addr, DWC_READ_REG32(addr));
  89409. + addr = &core_if->dev_if->in_ep_regs[i]->diepint;
  89410. + DWC_PRINTF("DIEPINT @0x%08lX : 0x%08X\n",
  89411. + (unsigned long)addr, DWC_READ_REG32(addr));
  89412. + addr = &core_if->dev_if->in_ep_regs[i]->dieptsiz;
  89413. + DWC_PRINTF("DIETSIZ @0x%08lX : 0x%08X\n",
  89414. + (unsigned long)addr, DWC_READ_REG32(addr));
  89415. + addr = &core_if->dev_if->in_ep_regs[i]->diepdma;
  89416. + DWC_PRINTF("DIEPDMA @0x%08lX : 0x%08X\n",
  89417. + (unsigned long)addr, DWC_READ_REG32(addr));
  89418. + addr = &core_if->dev_if->in_ep_regs[i]->dtxfsts;
  89419. + DWC_PRINTF("DTXFSTS @0x%08lX : 0x%08X\n",
  89420. + (unsigned long)addr, DWC_READ_REG32(addr));
  89421. + addr = &core_if->dev_if->in_ep_regs[i]->diepdmab;
  89422. + DWC_PRINTF("DIEPDMAB @0x%08lX : 0x%08X\n",
  89423. + (unsigned long)addr, 0 /*DWC_READ_REG32(addr) */ );
  89424. + }
  89425. +
  89426. + for (i = 0; i <= core_if->dev_if->num_out_eps; i++) {
  89427. + DWC_PRINTF("Device OUT EP %d Registers\n", i);
  89428. + addr = &core_if->dev_if->out_ep_regs[i]->doepctl;
  89429. + DWC_PRINTF("DOEPCTL @0x%08lX : 0x%08X\n",
  89430. + (unsigned long)addr, DWC_READ_REG32(addr));
  89431. + addr = &core_if->dev_if->out_ep_regs[i]->doepint;
  89432. + DWC_PRINTF("DOEPINT @0x%08lX : 0x%08X\n",
  89433. + (unsigned long)addr, DWC_READ_REG32(addr));
  89434. + addr = &core_if->dev_if->out_ep_regs[i]->doeptsiz;
  89435. + DWC_PRINTF("DOETSIZ @0x%08lX : 0x%08X\n",
  89436. + (unsigned long)addr, DWC_READ_REG32(addr));
  89437. + addr = &core_if->dev_if->out_ep_regs[i]->doepdma;
  89438. + DWC_PRINTF("DOEPDMA @0x%08lX : 0x%08X\n",
  89439. + (unsigned long)addr, DWC_READ_REG32(addr));
  89440. + if (core_if->dma_enable) { /* Don't access this register in SLAVE mode */
  89441. + addr = &core_if->dev_if->out_ep_regs[i]->doepdmab;
  89442. + DWC_PRINTF("DOEPDMAB @0x%08lX : 0x%08X\n",
  89443. + (unsigned long)addr, DWC_READ_REG32(addr));
  89444. + }
  89445. +
  89446. + }
  89447. +}
  89448. +
  89449. +/**
  89450. + * This functions reads the SPRAM and prints its content
  89451. + *
  89452. + * @param core_if Programming view of DWC_otg controller.
  89453. + */
  89454. +void dwc_otg_dump_spram(dwc_otg_core_if_t * core_if)
  89455. +{
  89456. + volatile uint8_t *addr, *start_addr, *end_addr;
  89457. +
  89458. + DWC_PRINTF("SPRAM Data:\n");
  89459. + start_addr = (void *)core_if->core_global_regs;
  89460. + DWC_PRINTF("Base Address: 0x%8lX\n", (unsigned long)start_addr);
  89461. + start_addr += 0x00028000;
  89462. + end_addr = (void *)core_if->core_global_regs;
  89463. + end_addr += 0x000280e0;
  89464. +
  89465. + for (addr = start_addr; addr < end_addr; addr += 16) {
  89466. + DWC_PRINTF
  89467. + ("0x%8lX:\t%2X %2X %2X %2X %2X %2X %2X %2X %2X %2X %2X %2X %2X %2X %2X %2X\n",
  89468. + (unsigned long)addr, addr[0], addr[1], addr[2], addr[3],
  89469. + addr[4], addr[5], addr[6], addr[7], addr[8], addr[9],
  89470. + addr[10], addr[11], addr[12], addr[13], addr[14], addr[15]
  89471. + );
  89472. + }
  89473. +
  89474. + return;
  89475. +}
  89476. +
  89477. +/**
  89478. + * This function reads the host registers and prints them
  89479. + *
  89480. + * @param core_if Programming view of DWC_otg controller.
  89481. + */
  89482. +void dwc_otg_dump_host_registers(dwc_otg_core_if_t * core_if)
  89483. +{
  89484. + int i;
  89485. + volatile uint32_t *addr;
  89486. +
  89487. + DWC_PRINTF("Host Global Registers\n");
  89488. + addr = &core_if->host_if->host_global_regs->hcfg;
  89489. + DWC_PRINTF("HCFG @0x%08lX : 0x%08X\n",
  89490. + (unsigned long)addr, DWC_READ_REG32(addr));
  89491. + addr = &core_if->host_if->host_global_regs->hfir;
  89492. + DWC_PRINTF("HFIR @0x%08lX : 0x%08X\n",
  89493. + (unsigned long)addr, DWC_READ_REG32(addr));
  89494. + addr = &core_if->host_if->host_global_regs->hfnum;
  89495. + DWC_PRINTF("HFNUM @0x%08lX : 0x%08X\n", (unsigned long)addr,
  89496. + DWC_READ_REG32(addr));
  89497. + addr = &core_if->host_if->host_global_regs->hptxsts;
  89498. + DWC_PRINTF("HPTXSTS @0x%08lX : 0x%08X\n", (unsigned long)addr,
  89499. + DWC_READ_REG32(addr));
  89500. + addr = &core_if->host_if->host_global_regs->haint;
  89501. + DWC_PRINTF("HAINT @0x%08lX : 0x%08X\n", (unsigned long)addr,
  89502. + DWC_READ_REG32(addr));
  89503. + addr = &core_if->host_if->host_global_regs->haintmsk;
  89504. + DWC_PRINTF("HAINTMSK @0x%08lX : 0x%08X\n", (unsigned long)addr,
  89505. + DWC_READ_REG32(addr));
  89506. + if (core_if->dma_desc_enable) {
  89507. + addr = &core_if->host_if->host_global_regs->hflbaddr;
  89508. + DWC_PRINTF("HFLBADDR @0x%08lX : 0x%08X\n",
  89509. + (unsigned long)addr, DWC_READ_REG32(addr));
  89510. + }
  89511. +
  89512. + addr = core_if->host_if->hprt0;
  89513. + DWC_PRINTF("HPRT0 @0x%08lX : 0x%08X\n", (unsigned long)addr,
  89514. + DWC_READ_REG32(addr));
  89515. +
  89516. + for (i = 0; i < core_if->core_params->host_channels; i++) {
  89517. + DWC_PRINTF("Host Channel %d Specific Registers\n", i);
  89518. + addr = &core_if->host_if->hc_regs[i]->hcchar;
  89519. + DWC_PRINTF("HCCHAR @0x%08lX : 0x%08X\n",
  89520. + (unsigned long)addr, DWC_READ_REG32(addr));
  89521. + addr = &core_if->host_if->hc_regs[i]->hcsplt;
  89522. + DWC_PRINTF("HCSPLT @0x%08lX : 0x%08X\n",
  89523. + (unsigned long)addr, DWC_READ_REG32(addr));
  89524. + addr = &core_if->host_if->hc_regs[i]->hcint;
  89525. + DWC_PRINTF("HCINT @0x%08lX : 0x%08X\n",
  89526. + (unsigned long)addr, DWC_READ_REG32(addr));
  89527. + addr = &core_if->host_if->hc_regs[i]->hcintmsk;
  89528. + DWC_PRINTF("HCINTMSK @0x%08lX : 0x%08X\n",
  89529. + (unsigned long)addr, DWC_READ_REG32(addr));
  89530. + addr = &core_if->host_if->hc_regs[i]->hctsiz;
  89531. + DWC_PRINTF("HCTSIZ @0x%08lX : 0x%08X\n",
  89532. + (unsigned long)addr, DWC_READ_REG32(addr));
  89533. + addr = &core_if->host_if->hc_regs[i]->hcdma;
  89534. + DWC_PRINTF("HCDMA @0x%08lX : 0x%08X\n",
  89535. + (unsigned long)addr, DWC_READ_REG32(addr));
  89536. + if (core_if->dma_desc_enable) {
  89537. + addr = &core_if->host_if->hc_regs[i]->hcdmab;
  89538. + DWC_PRINTF("HCDMAB @0x%08lX : 0x%08X\n",
  89539. + (unsigned long)addr, DWC_READ_REG32(addr));
  89540. + }
  89541. +
  89542. + }
  89543. + return;
  89544. +}
  89545. +
  89546. +/**
  89547. + * This function reads the core global registers and prints them
  89548. + *
  89549. + * @param core_if Programming view of DWC_otg controller.
  89550. + */
  89551. +void dwc_otg_dump_global_registers(dwc_otg_core_if_t * core_if)
  89552. +{
  89553. + int i, ep_num;
  89554. + volatile uint32_t *addr;
  89555. + char *txfsiz;
  89556. +
  89557. + DWC_PRINTF("Core Global Registers\n");
  89558. + addr = &core_if->core_global_regs->gotgctl;
  89559. + DWC_PRINTF("GOTGCTL @0x%08lX : 0x%08X\n", (unsigned long)addr,
  89560. + DWC_READ_REG32(addr));
  89561. + addr = &core_if->core_global_regs->gotgint;
  89562. + DWC_PRINTF("GOTGINT @0x%08lX : 0x%08X\n", (unsigned long)addr,
  89563. + DWC_READ_REG32(addr));
  89564. + addr = &core_if->core_global_regs->gahbcfg;
  89565. + DWC_PRINTF("GAHBCFG @0x%08lX : 0x%08X\n", (unsigned long)addr,
  89566. + DWC_READ_REG32(addr));
  89567. + addr = &core_if->core_global_regs->gusbcfg;
  89568. + DWC_PRINTF("GUSBCFG @0x%08lX : 0x%08X\n", (unsigned long)addr,
  89569. + DWC_READ_REG32(addr));
  89570. + addr = &core_if->core_global_regs->grstctl;
  89571. + DWC_PRINTF("GRSTCTL @0x%08lX : 0x%08X\n", (unsigned long)addr,
  89572. + DWC_READ_REG32(addr));
  89573. + addr = &core_if->core_global_regs->gintsts;
  89574. + DWC_PRINTF("GINTSTS @0x%08lX : 0x%08X\n", (unsigned long)addr,
  89575. + DWC_READ_REG32(addr));
  89576. + addr = &core_if->core_global_regs->gintmsk;
  89577. + DWC_PRINTF("GINTMSK @0x%08lX : 0x%08X\n", (unsigned long)addr,
  89578. + DWC_READ_REG32(addr));
  89579. + addr = &core_if->core_global_regs->grxstsr;
  89580. + DWC_PRINTF("GRXSTSR @0x%08lX : 0x%08X\n", (unsigned long)addr,
  89581. + DWC_READ_REG32(addr));
  89582. + addr = &core_if->core_global_regs->grxfsiz;
  89583. + DWC_PRINTF("GRXFSIZ @0x%08lX : 0x%08X\n", (unsigned long)addr,
  89584. + DWC_READ_REG32(addr));
  89585. + addr = &core_if->core_global_regs->gnptxfsiz;
  89586. + DWC_PRINTF("GNPTXFSIZ @0x%08lX : 0x%08X\n", (unsigned long)addr,
  89587. + DWC_READ_REG32(addr));
  89588. + addr = &core_if->core_global_regs->gnptxsts;
  89589. + DWC_PRINTF("GNPTXSTS @0x%08lX : 0x%08X\n", (unsigned long)addr,
  89590. + DWC_READ_REG32(addr));
  89591. + addr = &core_if->core_global_regs->gi2cctl;
  89592. + DWC_PRINTF("GI2CCTL @0x%08lX : 0x%08X\n", (unsigned long)addr,
  89593. + DWC_READ_REG32(addr));
  89594. + addr = &core_if->core_global_regs->gpvndctl;
  89595. + DWC_PRINTF("GPVNDCTL @0x%08lX : 0x%08X\n", (unsigned long)addr,
  89596. + DWC_READ_REG32(addr));
  89597. + addr = &core_if->core_global_regs->ggpio;
  89598. + DWC_PRINTF("GGPIO @0x%08lX : 0x%08X\n", (unsigned long)addr,
  89599. + DWC_READ_REG32(addr));
  89600. + addr = &core_if->core_global_regs->guid;
  89601. + DWC_PRINTF("GUID @0x%08lX : 0x%08X\n",
  89602. + (unsigned long)addr, DWC_READ_REG32(addr));
  89603. + addr = &core_if->core_global_regs->gsnpsid;
  89604. + DWC_PRINTF("GSNPSID @0x%08lX : 0x%08X\n", (unsigned long)addr,
  89605. + DWC_READ_REG32(addr));
  89606. + addr = &core_if->core_global_regs->ghwcfg1;
  89607. + DWC_PRINTF("GHWCFG1 @0x%08lX : 0x%08X\n", (unsigned long)addr,
  89608. + DWC_READ_REG32(addr));
  89609. + addr = &core_if->core_global_regs->ghwcfg2;
  89610. + DWC_PRINTF("GHWCFG2 @0x%08lX : 0x%08X\n", (unsigned long)addr,
  89611. + DWC_READ_REG32(addr));
  89612. + addr = &core_if->core_global_regs->ghwcfg3;
  89613. + DWC_PRINTF("GHWCFG3 @0x%08lX : 0x%08X\n", (unsigned long)addr,
  89614. + DWC_READ_REG32(addr));
  89615. + addr = &core_if->core_global_regs->ghwcfg4;
  89616. + DWC_PRINTF("GHWCFG4 @0x%08lX : 0x%08X\n", (unsigned long)addr,
  89617. + DWC_READ_REG32(addr));
  89618. + addr = &core_if->core_global_regs->glpmcfg;
  89619. + DWC_PRINTF("GLPMCFG @0x%08lX : 0x%08X\n", (unsigned long)addr,
  89620. + DWC_READ_REG32(addr));
  89621. + addr = &core_if->core_global_regs->gpwrdn;
  89622. + DWC_PRINTF("GPWRDN @0x%08lX : 0x%08X\n", (unsigned long)addr,
  89623. + DWC_READ_REG32(addr));
  89624. + addr = &core_if->core_global_regs->gdfifocfg;
  89625. + DWC_PRINTF("GDFIFOCFG @0x%08lX : 0x%08X\n", (unsigned long)addr,
  89626. + DWC_READ_REG32(addr));
  89627. + addr = &core_if->core_global_regs->adpctl;
  89628. + DWC_PRINTF("ADPCTL @0x%08lX : 0x%08X\n", (unsigned long)addr,
  89629. + dwc_otg_adp_read_reg(core_if));
  89630. + addr = &core_if->core_global_regs->hptxfsiz;
  89631. + DWC_PRINTF("HPTXFSIZ @0x%08lX : 0x%08X\n", (unsigned long)addr,
  89632. + DWC_READ_REG32(addr));
  89633. +
  89634. + if (core_if->en_multiple_tx_fifo == 0) {
  89635. + ep_num = core_if->hwcfg4.b.num_dev_perio_in_ep;
  89636. + txfsiz = "DPTXFSIZ";
  89637. + } else {
  89638. + ep_num = core_if->hwcfg4.b.num_in_eps;
  89639. + txfsiz = "DIENPTXF";
  89640. + }
  89641. + for (i = 0; i < ep_num; i++) {
  89642. + addr = &core_if->core_global_regs->dtxfsiz[i];
  89643. + DWC_PRINTF("%s[%d] @0x%08lX : 0x%08X\n", txfsiz, i + 1,
  89644. + (unsigned long)addr, DWC_READ_REG32(addr));
  89645. + }
  89646. + addr = core_if->pcgcctl;
  89647. + DWC_PRINTF("PCGCCTL @0x%08lX : 0x%08X\n", (unsigned long)addr,
  89648. + DWC_READ_REG32(addr));
  89649. +}
  89650. +
  89651. +/**
  89652. + * Flush a Tx FIFO.
  89653. + *
  89654. + * @param core_if Programming view of DWC_otg controller.
  89655. + * @param num Tx FIFO to flush.
  89656. + */
  89657. +void dwc_otg_flush_tx_fifo(dwc_otg_core_if_t * core_if, const int num)
  89658. +{
  89659. + dwc_otg_core_global_regs_t *global_regs = core_if->core_global_regs;
  89660. + volatile grstctl_t greset = {.d32 = 0 };
  89661. + int count = 0;
  89662. +
  89663. + DWC_DEBUGPL((DBG_CIL | DBG_PCDV), "Flush Tx FIFO %d\n", num);
  89664. +
  89665. + greset.b.txfflsh = 1;
  89666. + greset.b.txfnum = num;
  89667. + DWC_WRITE_REG32(&global_regs->grstctl, greset.d32);
  89668. +
  89669. + do {
  89670. + greset.d32 = DWC_READ_REG32(&global_regs->grstctl);
  89671. + if (++count > 10000) {
  89672. + DWC_WARN("%s() HANG! GRSTCTL=%0x GNPTXSTS=0x%08x\n",
  89673. + __func__, greset.d32,
  89674. + DWC_READ_REG32(&global_regs->gnptxsts));
  89675. + break;
  89676. + }
  89677. + dwc_udelay(1);
  89678. + } while (greset.b.txfflsh == 1);
  89679. +
  89680. + /* Wait for 3 PHY Clocks */
  89681. + dwc_udelay(1);
  89682. +}
  89683. +
  89684. +/**
  89685. + * Flush Rx FIFO.
  89686. + *
  89687. + * @param core_if Programming view of DWC_otg controller.
  89688. + */
  89689. +void dwc_otg_flush_rx_fifo(dwc_otg_core_if_t * core_if)
  89690. +{
  89691. + dwc_otg_core_global_regs_t *global_regs = core_if->core_global_regs;
  89692. + volatile grstctl_t greset = {.d32 = 0 };
  89693. + int count = 0;
  89694. +
  89695. + DWC_DEBUGPL((DBG_CIL | DBG_PCDV), "%s\n", __func__);
  89696. + /*
  89697. + *
  89698. + */
  89699. + greset.b.rxfflsh = 1;
  89700. + DWC_WRITE_REG32(&global_regs->grstctl, greset.d32);
  89701. +
  89702. + do {
  89703. + greset.d32 = DWC_READ_REG32(&global_regs->grstctl);
  89704. + if (++count > 10000) {
  89705. + DWC_WARN("%s() HANG! GRSTCTL=%0x\n", __func__,
  89706. + greset.d32);
  89707. + break;
  89708. + }
  89709. + dwc_udelay(1);
  89710. + } while (greset.b.rxfflsh == 1);
  89711. +
  89712. + /* Wait for 3 PHY Clocks */
  89713. + dwc_udelay(1);
  89714. +}
  89715. +
  89716. +/**
  89717. + * Do core a soft reset of the core. Be careful with this because it
  89718. + * resets all the internal state machines of the core.
  89719. + */
  89720. +void dwc_otg_core_reset(dwc_otg_core_if_t * core_if)
  89721. +{
  89722. + dwc_otg_core_global_regs_t *global_regs = core_if->core_global_regs;
  89723. + volatile grstctl_t greset = {.d32 = 0 };
  89724. + int count = 0;
  89725. +
  89726. + DWC_DEBUGPL(DBG_CILV, "%s\n", __func__);
  89727. + /* Wait for AHB master IDLE state. */
  89728. + do {
  89729. + dwc_udelay(10);
  89730. + greset.d32 = DWC_READ_REG32(&global_regs->grstctl);
  89731. + if (++count > 100000) {
  89732. + DWC_WARN("%s() HANG! AHB Idle GRSTCTL=%0x\n", __func__,
  89733. + greset.d32);
  89734. + return;
  89735. + }
  89736. + }
  89737. + while (greset.b.ahbidle == 0);
  89738. +
  89739. + /* Core Soft Reset */
  89740. + count = 0;
  89741. + greset.b.csftrst = 1;
  89742. + DWC_WRITE_REG32(&global_regs->grstctl, greset.d32);
  89743. + do {
  89744. + greset.d32 = DWC_READ_REG32(&global_regs->grstctl);
  89745. + if (++count > 10000) {
  89746. + DWC_WARN("%s() HANG! Soft Reset GRSTCTL=%0x\n",
  89747. + __func__, greset.d32);
  89748. + break;
  89749. + }
  89750. + dwc_udelay(1);
  89751. + }
  89752. + while (greset.b.csftrst == 1);
  89753. +
  89754. + /* Wait for 3 PHY Clocks */
  89755. + dwc_mdelay(100);
  89756. +}
  89757. +
  89758. +uint8_t dwc_otg_is_device_mode(dwc_otg_core_if_t * _core_if)
  89759. +{
  89760. + return (dwc_otg_mode(_core_if) != DWC_HOST_MODE);
  89761. +}
  89762. +
  89763. +uint8_t dwc_otg_is_host_mode(dwc_otg_core_if_t * _core_if)
  89764. +{
  89765. + return (dwc_otg_mode(_core_if) == DWC_HOST_MODE);
  89766. +}
  89767. +
  89768. +/**
  89769. + * Register HCD callbacks. The callbacks are used to start and stop
  89770. + * the HCD for interrupt processing.
  89771. + *
  89772. + * @param core_if Programming view of DWC_otg controller.
  89773. + * @param cb the HCD callback structure.
  89774. + * @param p pointer to be passed to callback function (usb_hcd*).
  89775. + */
  89776. +void dwc_otg_cil_register_hcd_callbacks(dwc_otg_core_if_t * core_if,
  89777. + dwc_otg_cil_callbacks_t * cb, void *p)
  89778. +{
  89779. + core_if->hcd_cb = cb;
  89780. + cb->p = p;
  89781. +}
  89782. +
  89783. +/**
  89784. + * Register PCD callbacks. The callbacks are used to start and stop
  89785. + * the PCD for interrupt processing.
  89786. + *
  89787. + * @param core_if Programming view of DWC_otg controller.
  89788. + * @param cb the PCD callback structure.
  89789. + * @param p pointer to be passed to callback function (pcd*).
  89790. + */
  89791. +void dwc_otg_cil_register_pcd_callbacks(dwc_otg_core_if_t * core_if,
  89792. + dwc_otg_cil_callbacks_t * cb, void *p)
  89793. +{
  89794. + core_if->pcd_cb = cb;
  89795. + cb->p = p;
  89796. +}
  89797. +
  89798. +#ifdef DWC_EN_ISOC
  89799. +
  89800. +/**
  89801. + * This function writes isoc data per 1 (micro)frame into tx fifo
  89802. + *
  89803. + * @param core_if Programming view of DWC_otg controller.
  89804. + * @param ep The EP to start the transfer on.
  89805. + *
  89806. + */
  89807. +void write_isoc_frame_data(dwc_otg_core_if_t * core_if, dwc_ep_t * ep)
  89808. +{
  89809. + dwc_otg_dev_in_ep_regs_t *ep_regs;
  89810. + dtxfsts_data_t txstatus = {.d32 = 0 };
  89811. + uint32_t len = 0;
  89812. + uint32_t dwords;
  89813. +
  89814. + ep->xfer_len = ep->data_per_frame;
  89815. + ep->xfer_count = 0;
  89816. +
  89817. + ep_regs = core_if->dev_if->in_ep_regs[ep->num];
  89818. +
  89819. + len = ep->xfer_len - ep->xfer_count;
  89820. +
  89821. + if (len > ep->maxpacket) {
  89822. + len = ep->maxpacket;
  89823. + }
  89824. +
  89825. + dwords = (len + 3) / 4;
  89826. +
  89827. + /* While there is space in the queue and space in the FIFO and
  89828. + * More data to tranfer, Write packets to the Tx FIFO */
  89829. + txstatus.d32 =
  89830. + DWC_READ_REG32(&core_if->dev_if->in_ep_regs[ep->num]->dtxfsts);
  89831. + DWC_DEBUGPL(DBG_PCDV, "b4 dtxfsts[%d]=0x%08x\n", ep->num, txstatus.d32);
  89832. +
  89833. + while (txstatus.b.txfspcavail > dwords &&
  89834. + ep->xfer_count < ep->xfer_len && ep->xfer_len != 0) {
  89835. + /* Write the FIFO */
  89836. + dwc_otg_ep_write_packet(core_if, ep, 0);
  89837. +
  89838. + len = ep->xfer_len - ep->xfer_count;
  89839. + if (len > ep->maxpacket) {
  89840. + len = ep->maxpacket;
  89841. + }
  89842. +
  89843. + dwords = (len + 3) / 4;
  89844. + txstatus.d32 =
  89845. + DWC_READ_REG32(&core_if->dev_if->in_ep_regs[ep->num]->
  89846. + dtxfsts);
  89847. + DWC_DEBUGPL(DBG_PCDV, "dtxfsts[%d]=0x%08x\n", ep->num,
  89848. + txstatus.d32);
  89849. + }
  89850. +}
  89851. +
  89852. +/**
  89853. + * This function initializes a descriptor chain for Isochronous transfer
  89854. + *
  89855. + * @param core_if Programming view of DWC_otg controller.
  89856. + * @param ep The EP to start the transfer on.
  89857. + *
  89858. + */
  89859. +void dwc_otg_iso_ep_start_frm_transfer(dwc_otg_core_if_t * core_if,
  89860. + dwc_ep_t * ep)
  89861. +{
  89862. + deptsiz_data_t deptsiz = {.d32 = 0 };
  89863. + depctl_data_t depctl = {.d32 = 0 };
  89864. + dsts_data_t dsts = {.d32 = 0 };
  89865. + volatile uint32_t *addr;
  89866. +
  89867. + if (ep->is_in) {
  89868. + addr = &core_if->dev_if->in_ep_regs[ep->num]->diepctl;
  89869. + } else {
  89870. + addr = &core_if->dev_if->out_ep_regs[ep->num]->doepctl;
  89871. + }
  89872. +
  89873. + ep->xfer_len = ep->data_per_frame;
  89874. + ep->xfer_count = 0;
  89875. + ep->xfer_buff = ep->cur_pkt_addr;
  89876. + ep->dma_addr = ep->cur_pkt_dma_addr;
  89877. +
  89878. + if (ep->is_in) {
  89879. + /* Program the transfer size and packet count
  89880. + * as follows: xfersize = N * maxpacket +
  89881. + * short_packet pktcnt = N + (short_packet
  89882. + * exist ? 1 : 0)
  89883. + */
  89884. + deptsiz.b.xfersize = ep->xfer_len;
  89885. + deptsiz.b.pktcnt =
  89886. + (ep->xfer_len - 1 + ep->maxpacket) / ep->maxpacket;
  89887. + deptsiz.b.mc = deptsiz.b.pktcnt;
  89888. + DWC_WRITE_REG32(&core_if->dev_if->in_ep_regs[ep->num]->dieptsiz,
  89889. + deptsiz.d32);
  89890. +
  89891. + /* Write the DMA register */
  89892. + if (core_if->dma_enable) {
  89893. + DWC_WRITE_REG32(&
  89894. + (core_if->dev_if->in_ep_regs[ep->num]->
  89895. + diepdma), (uint32_t) ep->dma_addr);
  89896. + }
  89897. + } else {
  89898. + deptsiz.b.pktcnt =
  89899. + (ep->xfer_len + (ep->maxpacket - 1)) / ep->maxpacket;
  89900. + deptsiz.b.xfersize = deptsiz.b.pktcnt * ep->maxpacket;
  89901. +
  89902. + DWC_WRITE_REG32(&core_if->dev_if->
  89903. + out_ep_regs[ep->num]->doeptsiz, deptsiz.d32);
  89904. +
  89905. + if (core_if->dma_enable) {
  89906. + DWC_WRITE_REG32(&
  89907. + (core_if->dev_if->
  89908. + out_ep_regs[ep->num]->doepdma),
  89909. + (uint32_t) ep->dma_addr);
  89910. + }
  89911. + }
  89912. +
  89913. + /** Enable endpoint, clear nak */
  89914. +
  89915. + depctl.d32 = 0;
  89916. + if (ep->bInterval == 1) {
  89917. + dsts.d32 =
  89918. + DWC_READ_REG32(&core_if->dev_if->dev_global_regs->dsts);
  89919. + ep->next_frame = dsts.b.soffn + ep->bInterval;
  89920. +
  89921. + if (ep->next_frame & 0x1) {
  89922. + depctl.b.setd1pid = 1;
  89923. + } else {
  89924. + depctl.b.setd0pid = 1;
  89925. + }
  89926. + } else {
  89927. + ep->next_frame += ep->bInterval;
  89928. +
  89929. + if (ep->next_frame & 0x1) {
  89930. + depctl.b.setd1pid = 1;
  89931. + } else {
  89932. + depctl.b.setd0pid = 1;
  89933. + }
  89934. + }
  89935. + depctl.b.epena = 1;
  89936. + depctl.b.cnak = 1;
  89937. +
  89938. + DWC_MODIFY_REG32(addr, 0, depctl.d32);
  89939. + depctl.d32 = DWC_READ_REG32(addr);
  89940. +
  89941. + if (ep->is_in && core_if->dma_enable == 0) {
  89942. + write_isoc_frame_data(core_if, ep);
  89943. + }
  89944. +
  89945. +}
  89946. +#endif /* DWC_EN_ISOC */
  89947. +
  89948. +static void dwc_otg_set_uninitialized(int32_t * p, int size)
  89949. +{
  89950. + int i;
  89951. + for (i = 0; i < size; i++) {
  89952. + p[i] = -1;
  89953. + }
  89954. +}
  89955. +
  89956. +static int dwc_otg_param_initialized(int32_t val)
  89957. +{
  89958. + return val != -1;
  89959. +}
  89960. +
  89961. +static int dwc_otg_setup_params(dwc_otg_core_if_t * core_if)
  89962. +{
  89963. + int i;
  89964. + core_if->core_params = DWC_ALLOC(sizeof(*core_if->core_params));
  89965. + if (!core_if->core_params) {
  89966. + return -DWC_E_NO_MEMORY;
  89967. + }
  89968. + dwc_otg_set_uninitialized((int32_t *) core_if->core_params,
  89969. + sizeof(*core_if->core_params) /
  89970. + sizeof(int32_t));
  89971. + DWC_PRINTF("Setting default values for core params\n");
  89972. + dwc_otg_set_param_otg_cap(core_if, dwc_param_otg_cap_default);
  89973. + dwc_otg_set_param_dma_enable(core_if, dwc_param_dma_enable_default);
  89974. + dwc_otg_set_param_dma_desc_enable(core_if,
  89975. + dwc_param_dma_desc_enable_default);
  89976. + dwc_otg_set_param_opt(core_if, dwc_param_opt_default);
  89977. + dwc_otg_set_param_dma_burst_size(core_if,
  89978. + dwc_param_dma_burst_size_default);
  89979. + dwc_otg_set_param_host_support_fs_ls_low_power(core_if,
  89980. + dwc_param_host_support_fs_ls_low_power_default);
  89981. + dwc_otg_set_param_enable_dynamic_fifo(core_if,
  89982. + dwc_param_enable_dynamic_fifo_default);
  89983. + dwc_otg_set_param_data_fifo_size(core_if,
  89984. + dwc_param_data_fifo_size_default);
  89985. + dwc_otg_set_param_dev_rx_fifo_size(core_if,
  89986. + dwc_param_dev_rx_fifo_size_default);
  89987. + dwc_otg_set_param_dev_nperio_tx_fifo_size(core_if,
  89988. + dwc_param_dev_nperio_tx_fifo_size_default);
  89989. + dwc_otg_set_param_host_rx_fifo_size(core_if,
  89990. + dwc_param_host_rx_fifo_size_default);
  89991. + dwc_otg_set_param_host_nperio_tx_fifo_size(core_if,
  89992. + dwc_param_host_nperio_tx_fifo_size_default);
  89993. + dwc_otg_set_param_host_perio_tx_fifo_size(core_if,
  89994. + dwc_param_host_perio_tx_fifo_size_default);
  89995. + dwc_otg_set_param_max_transfer_size(core_if,
  89996. + dwc_param_max_transfer_size_default);
  89997. + dwc_otg_set_param_max_packet_count(core_if,
  89998. + dwc_param_max_packet_count_default);
  89999. + dwc_otg_set_param_host_channels(core_if,
  90000. + dwc_param_host_channels_default);
  90001. + dwc_otg_set_param_dev_endpoints(core_if,
  90002. + dwc_param_dev_endpoints_default);
  90003. + dwc_otg_set_param_phy_type(core_if, dwc_param_phy_type_default);
  90004. + dwc_otg_set_param_speed(core_if, dwc_param_speed_default);
  90005. + dwc_otg_set_param_host_ls_low_power_phy_clk(core_if,
  90006. + dwc_param_host_ls_low_power_phy_clk_default);
  90007. + dwc_otg_set_param_phy_ulpi_ddr(core_if, dwc_param_phy_ulpi_ddr_default);
  90008. + dwc_otg_set_param_phy_ulpi_ext_vbus(core_if,
  90009. + dwc_param_phy_ulpi_ext_vbus_default);
  90010. + dwc_otg_set_param_phy_utmi_width(core_if,
  90011. + dwc_param_phy_utmi_width_default);
  90012. + dwc_otg_set_param_ts_dline(core_if, dwc_param_ts_dline_default);
  90013. + dwc_otg_set_param_i2c_enable(core_if, dwc_param_i2c_enable_default);
  90014. + dwc_otg_set_param_ulpi_fs_ls(core_if, dwc_param_ulpi_fs_ls_default);
  90015. + dwc_otg_set_param_en_multiple_tx_fifo(core_if,
  90016. + dwc_param_en_multiple_tx_fifo_default);
  90017. + for (i = 0; i < 15; i++) {
  90018. + dwc_otg_set_param_dev_perio_tx_fifo_size(core_if,
  90019. + dwc_param_dev_perio_tx_fifo_size_default,
  90020. + i);
  90021. + }
  90022. +
  90023. + for (i = 0; i < 15; i++) {
  90024. + dwc_otg_set_param_dev_tx_fifo_size(core_if,
  90025. + dwc_param_dev_tx_fifo_size_default,
  90026. + i);
  90027. + }
  90028. + dwc_otg_set_param_thr_ctl(core_if, dwc_param_thr_ctl_default);
  90029. + dwc_otg_set_param_mpi_enable(core_if, dwc_param_mpi_enable_default);
  90030. + dwc_otg_set_param_pti_enable(core_if, dwc_param_pti_enable_default);
  90031. + dwc_otg_set_param_lpm_enable(core_if, dwc_param_lpm_enable_default);
  90032. + dwc_otg_set_param_ic_usb_cap(core_if, dwc_param_ic_usb_cap_default);
  90033. + dwc_otg_set_param_tx_thr_length(core_if,
  90034. + dwc_param_tx_thr_length_default);
  90035. + dwc_otg_set_param_rx_thr_length(core_if,
  90036. + dwc_param_rx_thr_length_default);
  90037. + dwc_otg_set_param_ahb_thr_ratio(core_if,
  90038. + dwc_param_ahb_thr_ratio_default);
  90039. + dwc_otg_set_param_power_down(core_if, dwc_param_power_down_default);
  90040. + dwc_otg_set_param_reload_ctl(core_if, dwc_param_reload_ctl_default);
  90041. + dwc_otg_set_param_dev_out_nak(core_if, dwc_param_dev_out_nak_default);
  90042. + dwc_otg_set_param_cont_on_bna(core_if, dwc_param_cont_on_bna_default);
  90043. + dwc_otg_set_param_ahb_single(core_if, dwc_param_ahb_single_default);
  90044. + dwc_otg_set_param_otg_ver(core_if, dwc_param_otg_ver_default);
  90045. + dwc_otg_set_param_adp_enable(core_if, dwc_param_adp_enable_default);
  90046. + DWC_PRINTF("Finished setting default values for core params\n");
  90047. +
  90048. + return 0;
  90049. +}
  90050. +
  90051. +uint8_t dwc_otg_is_dma_enable(dwc_otg_core_if_t * core_if)
  90052. +{
  90053. + return core_if->dma_enable;
  90054. +}
  90055. +
  90056. +/* Checks if the parameter is outside of its valid range of values */
  90057. +#define DWC_OTG_PARAM_TEST(_param_, _low_, _high_) \
  90058. + (((_param_) < (_low_)) || \
  90059. + ((_param_) > (_high_)))
  90060. +
  90061. +/* Parameter access functions */
  90062. +int dwc_otg_set_param_otg_cap(dwc_otg_core_if_t * core_if, int32_t val)
  90063. +{
  90064. + int valid;
  90065. + int retval = 0;
  90066. + if (DWC_OTG_PARAM_TEST(val, 0, 2)) {
  90067. + DWC_WARN("Wrong value for otg_cap parameter\n");
  90068. + DWC_WARN("otg_cap parameter must be 0,1 or 2\n");
  90069. + retval = -DWC_E_INVALID;
  90070. + goto out;
  90071. + }
  90072. +
  90073. + valid = 1;
  90074. + switch (val) {
  90075. + case DWC_OTG_CAP_PARAM_HNP_SRP_CAPABLE:
  90076. + if (core_if->hwcfg2.b.op_mode !=
  90077. + DWC_HWCFG2_OP_MODE_HNP_SRP_CAPABLE_OTG)
  90078. + valid = 0;
  90079. + break;
  90080. + case DWC_OTG_CAP_PARAM_SRP_ONLY_CAPABLE:
  90081. + if ((core_if->hwcfg2.b.op_mode !=
  90082. + DWC_HWCFG2_OP_MODE_HNP_SRP_CAPABLE_OTG)
  90083. + && (core_if->hwcfg2.b.op_mode !=
  90084. + DWC_HWCFG2_OP_MODE_SRP_ONLY_CAPABLE_OTG)
  90085. + && (core_if->hwcfg2.b.op_mode !=
  90086. + DWC_HWCFG2_OP_MODE_SRP_CAPABLE_DEVICE)
  90087. + && (core_if->hwcfg2.b.op_mode !=
  90088. + DWC_HWCFG2_OP_MODE_SRP_CAPABLE_HOST)) {
  90089. + valid = 0;
  90090. + }
  90091. + break;
  90092. + case DWC_OTG_CAP_PARAM_NO_HNP_SRP_CAPABLE:
  90093. + /* always valid */
  90094. + break;
  90095. + }
  90096. + if (!valid) {
  90097. + if (dwc_otg_param_initialized(core_if->core_params->otg_cap)) {
  90098. + DWC_ERROR
  90099. + ("%d invalid for otg_cap paremter. Check HW configuration.\n",
  90100. + val);
  90101. + }
  90102. + val =
  90103. + (((core_if->hwcfg2.b.op_mode ==
  90104. + DWC_HWCFG2_OP_MODE_HNP_SRP_CAPABLE_OTG)
  90105. + || (core_if->hwcfg2.b.op_mode ==
  90106. + DWC_HWCFG2_OP_MODE_SRP_ONLY_CAPABLE_OTG)
  90107. + || (core_if->hwcfg2.b.op_mode ==
  90108. + DWC_HWCFG2_OP_MODE_SRP_CAPABLE_DEVICE)
  90109. + || (core_if->hwcfg2.b.op_mode ==
  90110. + DWC_HWCFG2_OP_MODE_SRP_CAPABLE_HOST)) ?
  90111. + DWC_OTG_CAP_PARAM_SRP_ONLY_CAPABLE :
  90112. + DWC_OTG_CAP_PARAM_NO_HNP_SRP_CAPABLE);
  90113. + retval = -DWC_E_INVALID;
  90114. + }
  90115. +
  90116. + core_if->core_params->otg_cap = val;
  90117. +out:
  90118. + return retval;
  90119. +}
  90120. +
  90121. +int32_t dwc_otg_get_param_otg_cap(dwc_otg_core_if_t * core_if)
  90122. +{
  90123. + return core_if->core_params->otg_cap;
  90124. +}
  90125. +
  90126. +int dwc_otg_set_param_opt(dwc_otg_core_if_t * core_if, int32_t val)
  90127. +{
  90128. + if (DWC_OTG_PARAM_TEST(val, 0, 1)) {
  90129. + DWC_WARN("Wrong value for opt parameter\n");
  90130. + return -DWC_E_INVALID;
  90131. + }
  90132. + core_if->core_params->opt = val;
  90133. + return 0;
  90134. +}
  90135. +
  90136. +int32_t dwc_otg_get_param_opt(dwc_otg_core_if_t * core_if)
  90137. +{
  90138. + return core_if->core_params->opt;
  90139. +}
  90140. +
  90141. +int dwc_otg_set_param_dma_enable(dwc_otg_core_if_t * core_if, int32_t val)
  90142. +{
  90143. + int retval = 0;
  90144. + if (DWC_OTG_PARAM_TEST(val, 0, 1)) {
  90145. + DWC_WARN("Wrong value for dma enable\n");
  90146. + return -DWC_E_INVALID;
  90147. + }
  90148. +
  90149. + if ((val == 1) && (core_if->hwcfg2.b.architecture == 0)) {
  90150. + if (dwc_otg_param_initialized(core_if->core_params->dma_enable)) {
  90151. + DWC_ERROR
  90152. + ("%d invalid for dma_enable paremter. Check HW configuration.\n",
  90153. + val);
  90154. + }
  90155. + val = 0;
  90156. + retval = -DWC_E_INVALID;
  90157. + }
  90158. +
  90159. + core_if->core_params->dma_enable = val;
  90160. + if (val == 0) {
  90161. + dwc_otg_set_param_dma_desc_enable(core_if, 0);
  90162. + }
  90163. + return retval;
  90164. +}
  90165. +
  90166. +int32_t dwc_otg_get_param_dma_enable(dwc_otg_core_if_t * core_if)
  90167. +{
  90168. + return core_if->core_params->dma_enable;
  90169. +}
  90170. +
  90171. +int dwc_otg_set_param_dma_desc_enable(dwc_otg_core_if_t * core_if, int32_t val)
  90172. +{
  90173. + int retval = 0;
  90174. + if (DWC_OTG_PARAM_TEST(val, 0, 1)) {
  90175. + DWC_WARN("Wrong value for dma_enable\n");
  90176. + DWC_WARN("dma_desc_enable must be 0 or 1\n");
  90177. + return -DWC_E_INVALID;
  90178. + }
  90179. +
  90180. + if ((val == 1)
  90181. + && ((dwc_otg_get_param_dma_enable(core_if) == 0)
  90182. + || (core_if->hwcfg4.b.desc_dma == 0))) {
  90183. + if (dwc_otg_param_initialized
  90184. + (core_if->core_params->dma_desc_enable)) {
  90185. + DWC_ERROR
  90186. + ("%d invalid for dma_desc_enable paremter. Check HW configuration.\n",
  90187. + val);
  90188. + }
  90189. + val = 0;
  90190. + retval = -DWC_E_INVALID;
  90191. + }
  90192. + core_if->core_params->dma_desc_enable = val;
  90193. + return retval;
  90194. +}
  90195. +
  90196. +int32_t dwc_otg_get_param_dma_desc_enable(dwc_otg_core_if_t * core_if)
  90197. +{
  90198. + return core_if->core_params->dma_desc_enable;
  90199. +}
  90200. +
  90201. +int dwc_otg_set_param_host_support_fs_ls_low_power(dwc_otg_core_if_t * core_if,
  90202. + int32_t val)
  90203. +{
  90204. + if (DWC_OTG_PARAM_TEST(val, 0, 1)) {
  90205. + DWC_WARN("Wrong value for host_support_fs_low_power\n");
  90206. + DWC_WARN("host_support_fs_low_power must be 0 or 1\n");
  90207. + return -DWC_E_INVALID;
  90208. + }
  90209. + core_if->core_params->host_support_fs_ls_low_power = val;
  90210. + return 0;
  90211. +}
  90212. +
  90213. +int32_t dwc_otg_get_param_host_support_fs_ls_low_power(dwc_otg_core_if_t *
  90214. + core_if)
  90215. +{
  90216. + return core_if->core_params->host_support_fs_ls_low_power;
  90217. +}
  90218. +
  90219. +int dwc_otg_set_param_enable_dynamic_fifo(dwc_otg_core_if_t * core_if,
  90220. + int32_t val)
  90221. +{
  90222. + int retval = 0;
  90223. + if (DWC_OTG_PARAM_TEST(val, 0, 1)) {
  90224. + DWC_WARN("Wrong value for enable_dynamic_fifo\n");
  90225. + DWC_WARN("enable_dynamic_fifo must be 0 or 1\n");
  90226. + return -DWC_E_INVALID;
  90227. + }
  90228. +
  90229. + if ((val == 1) && (core_if->hwcfg2.b.dynamic_fifo == 0)) {
  90230. + if (dwc_otg_param_initialized
  90231. + (core_if->core_params->enable_dynamic_fifo)) {
  90232. + DWC_ERROR
  90233. + ("%d invalid for enable_dynamic_fifo paremter. Check HW configuration.\n",
  90234. + val);
  90235. + }
  90236. + val = 0;
  90237. + retval = -DWC_E_INVALID;
  90238. + }
  90239. + core_if->core_params->enable_dynamic_fifo = val;
  90240. + return retval;
  90241. +}
  90242. +
  90243. +int32_t dwc_otg_get_param_enable_dynamic_fifo(dwc_otg_core_if_t * core_if)
  90244. +{
  90245. + return core_if->core_params->enable_dynamic_fifo;
  90246. +}
  90247. +
  90248. +int dwc_otg_set_param_data_fifo_size(dwc_otg_core_if_t * core_if, int32_t val)
  90249. +{
  90250. + int retval = 0;
  90251. + if (DWC_OTG_PARAM_TEST(val, 32, 32768)) {
  90252. + DWC_WARN("Wrong value for data_fifo_size\n");
  90253. + DWC_WARN("data_fifo_size must be 32-32768\n");
  90254. + return -DWC_E_INVALID;
  90255. + }
  90256. +
  90257. + if (val > core_if->hwcfg3.b.dfifo_depth) {
  90258. + if (dwc_otg_param_initialized
  90259. + (core_if->core_params->data_fifo_size)) {
  90260. + DWC_ERROR
  90261. + ("%d invalid for data_fifo_size parameter. Check HW configuration.\n",
  90262. + val);
  90263. + }
  90264. + val = core_if->hwcfg3.b.dfifo_depth;
  90265. + retval = -DWC_E_INVALID;
  90266. + }
  90267. +
  90268. + core_if->core_params->data_fifo_size = val;
  90269. + return retval;
  90270. +}
  90271. +
  90272. +int32_t dwc_otg_get_param_data_fifo_size(dwc_otg_core_if_t * core_if)
  90273. +{
  90274. + return core_if->core_params->data_fifo_size;
  90275. +}
  90276. +
  90277. +int dwc_otg_set_param_dev_rx_fifo_size(dwc_otg_core_if_t * core_if, int32_t val)
  90278. +{
  90279. + int retval = 0;
  90280. + if (DWC_OTG_PARAM_TEST(val, 16, 32768)) {
  90281. + DWC_WARN("Wrong value for dev_rx_fifo_size\n");
  90282. + DWC_WARN("dev_rx_fifo_size must be 16-32768\n");
  90283. + return -DWC_E_INVALID;
  90284. + }
  90285. +
  90286. + if (val > DWC_READ_REG32(&core_if->core_global_regs->grxfsiz)) {
  90287. + if (dwc_otg_param_initialized(core_if->core_params->dev_rx_fifo_size)) {
  90288. + DWC_WARN("%d invalid for dev_rx_fifo_size parameter\n", val);
  90289. + }
  90290. + val = DWC_READ_REG32(&core_if->core_global_regs->grxfsiz);
  90291. + retval = -DWC_E_INVALID;
  90292. + }
  90293. +
  90294. + core_if->core_params->dev_rx_fifo_size = val;
  90295. + return retval;
  90296. +}
  90297. +
  90298. +int32_t dwc_otg_get_param_dev_rx_fifo_size(dwc_otg_core_if_t * core_if)
  90299. +{
  90300. + return core_if->core_params->dev_rx_fifo_size;
  90301. +}
  90302. +
  90303. +int dwc_otg_set_param_dev_nperio_tx_fifo_size(dwc_otg_core_if_t * core_if,
  90304. + int32_t val)
  90305. +{
  90306. + int retval = 0;
  90307. +
  90308. + if (DWC_OTG_PARAM_TEST(val, 16, 32768)) {
  90309. + DWC_WARN("Wrong value for dev_nperio_tx_fifo\n");
  90310. + DWC_WARN("dev_nperio_tx_fifo must be 16-32768\n");
  90311. + return -DWC_E_INVALID;
  90312. + }
  90313. +
  90314. + if (val > (DWC_READ_REG32(&core_if->core_global_regs->gnptxfsiz) >> 16)) {
  90315. + if (dwc_otg_param_initialized
  90316. + (core_if->core_params->dev_nperio_tx_fifo_size)) {
  90317. + DWC_ERROR
  90318. + ("%d invalid for dev_nperio_tx_fifo_size. Check HW configuration.\n",
  90319. + val);
  90320. + }
  90321. + val =
  90322. + (DWC_READ_REG32(&core_if->core_global_regs->gnptxfsiz) >>
  90323. + 16);
  90324. + retval = -DWC_E_INVALID;
  90325. + }
  90326. +
  90327. + core_if->core_params->dev_nperio_tx_fifo_size = val;
  90328. + return retval;
  90329. +}
  90330. +
  90331. +int32_t dwc_otg_get_param_dev_nperio_tx_fifo_size(dwc_otg_core_if_t * core_if)
  90332. +{
  90333. + return core_if->core_params->dev_nperio_tx_fifo_size;
  90334. +}
  90335. +
  90336. +int dwc_otg_set_param_host_rx_fifo_size(dwc_otg_core_if_t * core_if,
  90337. + int32_t val)
  90338. +{
  90339. + int retval = 0;
  90340. +
  90341. + if (DWC_OTG_PARAM_TEST(val, 16, 32768)) {
  90342. + DWC_WARN("Wrong value for host_rx_fifo_size\n");
  90343. + DWC_WARN("host_rx_fifo_size must be 16-32768\n");
  90344. + return -DWC_E_INVALID;
  90345. + }
  90346. +
  90347. + if (val > DWC_READ_REG32(&core_if->core_global_regs->grxfsiz)) {
  90348. + if (dwc_otg_param_initialized
  90349. + (core_if->core_params->host_rx_fifo_size)) {
  90350. + DWC_ERROR
  90351. + ("%d invalid for host_rx_fifo_size. Check HW configuration.\n",
  90352. + val);
  90353. + }
  90354. + val = DWC_READ_REG32(&core_if->core_global_regs->grxfsiz);
  90355. + retval = -DWC_E_INVALID;
  90356. + }
  90357. +
  90358. + core_if->core_params->host_rx_fifo_size = val;
  90359. + return retval;
  90360. +
  90361. +}
  90362. +
  90363. +int32_t dwc_otg_get_param_host_rx_fifo_size(dwc_otg_core_if_t * core_if)
  90364. +{
  90365. + return core_if->core_params->host_rx_fifo_size;
  90366. +}
  90367. +
  90368. +int dwc_otg_set_param_host_nperio_tx_fifo_size(dwc_otg_core_if_t * core_if,
  90369. + int32_t val)
  90370. +{
  90371. + int retval = 0;
  90372. +
  90373. + if (DWC_OTG_PARAM_TEST(val, 16, 32768)) {
  90374. + DWC_WARN("Wrong value for host_nperio_tx_fifo_size\n");
  90375. + DWC_WARN("host_nperio_tx_fifo_size must be 16-32768\n");
  90376. + return -DWC_E_INVALID;
  90377. + }
  90378. +
  90379. + if (val > (DWC_READ_REG32(&core_if->core_global_regs->gnptxfsiz) >> 16)) {
  90380. + if (dwc_otg_param_initialized
  90381. + (core_if->core_params->host_nperio_tx_fifo_size)) {
  90382. + DWC_ERROR
  90383. + ("%d invalid for host_nperio_tx_fifo_size. Check HW configuration.\n",
  90384. + val);
  90385. + }
  90386. + val =
  90387. + (DWC_READ_REG32(&core_if->core_global_regs->gnptxfsiz) >>
  90388. + 16);
  90389. + retval = -DWC_E_INVALID;
  90390. + }
  90391. +
  90392. + core_if->core_params->host_nperio_tx_fifo_size = val;
  90393. + return retval;
  90394. +}
  90395. +
  90396. +int32_t dwc_otg_get_param_host_nperio_tx_fifo_size(dwc_otg_core_if_t * core_if)
  90397. +{
  90398. + return core_if->core_params->host_nperio_tx_fifo_size;
  90399. +}
  90400. +
  90401. +int dwc_otg_set_param_host_perio_tx_fifo_size(dwc_otg_core_if_t * core_if,
  90402. + int32_t val)
  90403. +{
  90404. + int retval = 0;
  90405. + if (DWC_OTG_PARAM_TEST(val, 16, 32768)) {
  90406. + DWC_WARN("Wrong value for host_perio_tx_fifo_size\n");
  90407. + DWC_WARN("host_perio_tx_fifo_size must be 16-32768\n");
  90408. + return -DWC_E_INVALID;
  90409. + }
  90410. +
  90411. + if (val > ((core_if->hptxfsiz.d32) >> 16)) {
  90412. + if (dwc_otg_param_initialized
  90413. + (core_if->core_params->host_perio_tx_fifo_size)) {
  90414. + DWC_ERROR
  90415. + ("%d invalid for host_perio_tx_fifo_size. Check HW configuration.\n",
  90416. + val);
  90417. + }
  90418. + val = (core_if->hptxfsiz.d32) >> 16;
  90419. + retval = -DWC_E_INVALID;
  90420. + }
  90421. +
  90422. + core_if->core_params->host_perio_tx_fifo_size = val;
  90423. + return retval;
  90424. +}
  90425. +
  90426. +int32_t dwc_otg_get_param_host_perio_tx_fifo_size(dwc_otg_core_if_t * core_if)
  90427. +{
  90428. + return core_if->core_params->host_perio_tx_fifo_size;
  90429. +}
  90430. +
  90431. +int dwc_otg_set_param_max_transfer_size(dwc_otg_core_if_t * core_if,
  90432. + int32_t val)
  90433. +{
  90434. + int retval = 0;
  90435. +
  90436. + if (DWC_OTG_PARAM_TEST(val, 2047, 524288)) {
  90437. + DWC_WARN("Wrong value for max_transfer_size\n");
  90438. + DWC_WARN("max_transfer_size must be 2047-524288\n");
  90439. + return -DWC_E_INVALID;
  90440. + }
  90441. +
  90442. + if (val >= (1 << (core_if->hwcfg3.b.xfer_size_cntr_width + 11))) {
  90443. + if (dwc_otg_param_initialized
  90444. + (core_if->core_params->max_transfer_size)) {
  90445. + DWC_ERROR
  90446. + ("%d invalid for max_transfer_size. Check HW configuration.\n",
  90447. + val);
  90448. + }
  90449. + val =
  90450. + ((1 << (core_if->hwcfg3.b.packet_size_cntr_width + 11)) -
  90451. + 1);
  90452. + retval = -DWC_E_INVALID;
  90453. + }
  90454. +
  90455. + core_if->core_params->max_transfer_size = val;
  90456. + return retval;
  90457. +}
  90458. +
  90459. +int32_t dwc_otg_get_param_max_transfer_size(dwc_otg_core_if_t * core_if)
  90460. +{
  90461. + return core_if->core_params->max_transfer_size;
  90462. +}
  90463. +
  90464. +int dwc_otg_set_param_max_packet_count(dwc_otg_core_if_t * core_if, int32_t val)
  90465. +{
  90466. + int retval = 0;
  90467. +
  90468. + if (DWC_OTG_PARAM_TEST(val, 15, 511)) {
  90469. + DWC_WARN("Wrong value for max_packet_count\n");
  90470. + DWC_WARN("max_packet_count must be 15-511\n");
  90471. + return -DWC_E_INVALID;
  90472. + }
  90473. +
  90474. + if (val > (1 << (core_if->hwcfg3.b.packet_size_cntr_width + 4))) {
  90475. + if (dwc_otg_param_initialized
  90476. + (core_if->core_params->max_packet_count)) {
  90477. + DWC_ERROR
  90478. + ("%d invalid for max_packet_count. Check HW configuration.\n",
  90479. + val);
  90480. + }
  90481. + val =
  90482. + ((1 << (core_if->hwcfg3.b.packet_size_cntr_width + 4)) - 1);
  90483. + retval = -DWC_E_INVALID;
  90484. + }
  90485. +
  90486. + core_if->core_params->max_packet_count = val;
  90487. + return retval;
  90488. +}
  90489. +
  90490. +int32_t dwc_otg_get_param_max_packet_count(dwc_otg_core_if_t * core_if)
  90491. +{
  90492. + return core_if->core_params->max_packet_count;
  90493. +}
  90494. +
  90495. +int dwc_otg_set_param_host_channels(dwc_otg_core_if_t * core_if, int32_t val)
  90496. +{
  90497. + int retval = 0;
  90498. +
  90499. + if (DWC_OTG_PARAM_TEST(val, 1, 16)) {
  90500. + DWC_WARN("Wrong value for host_channels\n");
  90501. + DWC_WARN("host_channels must be 1-16\n");
  90502. + return -DWC_E_INVALID;
  90503. + }
  90504. +
  90505. + if (val > (core_if->hwcfg2.b.num_host_chan + 1)) {
  90506. + if (dwc_otg_param_initialized
  90507. + (core_if->core_params->host_channels)) {
  90508. + DWC_ERROR
  90509. + ("%d invalid for host_channels. Check HW configurations.\n",
  90510. + val);
  90511. + }
  90512. + val = (core_if->hwcfg2.b.num_host_chan + 1);
  90513. + retval = -DWC_E_INVALID;
  90514. + }
  90515. +
  90516. + core_if->core_params->host_channels = val;
  90517. + return retval;
  90518. +}
  90519. +
  90520. +int32_t dwc_otg_get_param_host_channels(dwc_otg_core_if_t * core_if)
  90521. +{
  90522. + return core_if->core_params->host_channels;
  90523. +}
  90524. +
  90525. +int dwc_otg_set_param_dev_endpoints(dwc_otg_core_if_t * core_if, int32_t val)
  90526. +{
  90527. + int retval = 0;
  90528. +
  90529. + if (DWC_OTG_PARAM_TEST(val, 1, 15)) {
  90530. + DWC_WARN("Wrong value for dev_endpoints\n");
  90531. + DWC_WARN("dev_endpoints must be 1-15\n");
  90532. + return -DWC_E_INVALID;
  90533. + }
  90534. +
  90535. + if (val > (core_if->hwcfg2.b.num_dev_ep)) {
  90536. + if (dwc_otg_param_initialized
  90537. + (core_if->core_params->dev_endpoints)) {
  90538. + DWC_ERROR
  90539. + ("%d invalid for dev_endpoints. Check HW configurations.\n",
  90540. + val);
  90541. + }
  90542. + val = core_if->hwcfg2.b.num_dev_ep;
  90543. + retval = -DWC_E_INVALID;
  90544. + }
  90545. +
  90546. + core_if->core_params->dev_endpoints = val;
  90547. + return retval;
  90548. +}
  90549. +
  90550. +int32_t dwc_otg_get_param_dev_endpoints(dwc_otg_core_if_t * core_if)
  90551. +{
  90552. + return core_if->core_params->dev_endpoints;
  90553. +}
  90554. +
  90555. +int dwc_otg_set_param_phy_type(dwc_otg_core_if_t * core_if, int32_t val)
  90556. +{
  90557. + int retval = 0;
  90558. + int valid = 0;
  90559. +
  90560. + if (DWC_OTG_PARAM_TEST(val, 0, 2)) {
  90561. + DWC_WARN("Wrong value for phy_type\n");
  90562. + DWC_WARN("phy_type must be 0,1 or 2\n");
  90563. + return -DWC_E_INVALID;
  90564. + }
  90565. +#ifndef NO_FS_PHY_HW_CHECKS
  90566. + if ((val == DWC_PHY_TYPE_PARAM_UTMI) &&
  90567. + ((core_if->hwcfg2.b.hs_phy_type == 1) ||
  90568. + (core_if->hwcfg2.b.hs_phy_type == 3))) {
  90569. + valid = 1;
  90570. + } else if ((val == DWC_PHY_TYPE_PARAM_ULPI) &&
  90571. + ((core_if->hwcfg2.b.hs_phy_type == 2) ||
  90572. + (core_if->hwcfg2.b.hs_phy_type == 3))) {
  90573. + valid = 1;
  90574. + } else if ((val == DWC_PHY_TYPE_PARAM_FS) &&
  90575. + (core_if->hwcfg2.b.fs_phy_type == 1)) {
  90576. + valid = 1;
  90577. + }
  90578. + if (!valid) {
  90579. + if (dwc_otg_param_initialized(core_if->core_params->phy_type)) {
  90580. + DWC_ERROR
  90581. + ("%d invalid for phy_type. Check HW configurations.\n",
  90582. + val);
  90583. + }
  90584. + if (core_if->hwcfg2.b.hs_phy_type) {
  90585. + if ((core_if->hwcfg2.b.hs_phy_type == 3) ||
  90586. + (core_if->hwcfg2.b.hs_phy_type == 1)) {
  90587. + val = DWC_PHY_TYPE_PARAM_UTMI;
  90588. + } else {
  90589. + val = DWC_PHY_TYPE_PARAM_ULPI;
  90590. + }
  90591. + }
  90592. + retval = -DWC_E_INVALID;
  90593. + }
  90594. +#endif
  90595. + core_if->core_params->phy_type = val;
  90596. + return retval;
  90597. +}
  90598. +
  90599. +int32_t dwc_otg_get_param_phy_type(dwc_otg_core_if_t * core_if)
  90600. +{
  90601. + return core_if->core_params->phy_type;
  90602. +}
  90603. +
  90604. +int dwc_otg_set_param_speed(dwc_otg_core_if_t * core_if, int32_t val)
  90605. +{
  90606. + int retval = 0;
  90607. + if (DWC_OTG_PARAM_TEST(val, 0, 1)) {
  90608. + DWC_WARN("Wrong value for speed parameter\n");
  90609. + DWC_WARN("max_speed parameter must be 0 or 1\n");
  90610. + return -DWC_E_INVALID;
  90611. + }
  90612. + if ((val == 0)
  90613. + && dwc_otg_get_param_phy_type(core_if) == DWC_PHY_TYPE_PARAM_FS) {
  90614. + if (dwc_otg_param_initialized(core_if->core_params->speed)) {
  90615. + DWC_ERROR
  90616. + ("%d invalid for speed paremter. Check HW configuration.\n",
  90617. + val);
  90618. + }
  90619. + val =
  90620. + (dwc_otg_get_param_phy_type(core_if) ==
  90621. + DWC_PHY_TYPE_PARAM_FS ? 1 : 0);
  90622. + retval = -DWC_E_INVALID;
  90623. + }
  90624. + core_if->core_params->speed = val;
  90625. + return retval;
  90626. +}
  90627. +
  90628. +int32_t dwc_otg_get_param_speed(dwc_otg_core_if_t * core_if)
  90629. +{
  90630. + return core_if->core_params->speed;
  90631. +}
  90632. +
  90633. +int dwc_otg_set_param_host_ls_low_power_phy_clk(dwc_otg_core_if_t * core_if,
  90634. + int32_t val)
  90635. +{
  90636. + int retval = 0;
  90637. +
  90638. + if (DWC_OTG_PARAM_TEST(val, 0, 1)) {
  90639. + DWC_WARN
  90640. + ("Wrong value for host_ls_low_power_phy_clk parameter\n");
  90641. + DWC_WARN("host_ls_low_power_phy_clk must be 0 or 1\n");
  90642. + return -DWC_E_INVALID;
  90643. + }
  90644. +
  90645. + if ((val == DWC_HOST_LS_LOW_POWER_PHY_CLK_PARAM_48MHZ)
  90646. + && (dwc_otg_get_param_phy_type(core_if) == DWC_PHY_TYPE_PARAM_FS)) {
  90647. + if (dwc_otg_param_initialized
  90648. + (core_if->core_params->host_ls_low_power_phy_clk)) {
  90649. + DWC_ERROR
  90650. + ("%d invalid for host_ls_low_power_phy_clk. Check HW configuration.\n",
  90651. + val);
  90652. + }
  90653. + val =
  90654. + (dwc_otg_get_param_phy_type(core_if) ==
  90655. + DWC_PHY_TYPE_PARAM_FS) ?
  90656. + DWC_HOST_LS_LOW_POWER_PHY_CLK_PARAM_6MHZ :
  90657. + DWC_HOST_LS_LOW_POWER_PHY_CLK_PARAM_48MHZ;
  90658. + retval = -DWC_E_INVALID;
  90659. + }
  90660. +
  90661. + core_if->core_params->host_ls_low_power_phy_clk = val;
  90662. + return retval;
  90663. +}
  90664. +
  90665. +int32_t dwc_otg_get_param_host_ls_low_power_phy_clk(dwc_otg_core_if_t * core_if)
  90666. +{
  90667. + return core_if->core_params->host_ls_low_power_phy_clk;
  90668. +}
  90669. +
  90670. +int dwc_otg_set_param_phy_ulpi_ddr(dwc_otg_core_if_t * core_if, int32_t val)
  90671. +{
  90672. + if (DWC_OTG_PARAM_TEST(val, 0, 1)) {
  90673. + DWC_WARN("Wrong value for phy_ulpi_ddr\n");
  90674. + DWC_WARN("phy_upli_ddr must be 0 or 1\n");
  90675. + return -DWC_E_INVALID;
  90676. + }
  90677. +
  90678. + core_if->core_params->phy_ulpi_ddr = val;
  90679. + return 0;
  90680. +}
  90681. +
  90682. +int32_t dwc_otg_get_param_phy_ulpi_ddr(dwc_otg_core_if_t * core_if)
  90683. +{
  90684. + return core_if->core_params->phy_ulpi_ddr;
  90685. +}
  90686. +
  90687. +int dwc_otg_set_param_phy_ulpi_ext_vbus(dwc_otg_core_if_t * core_if,
  90688. + int32_t val)
  90689. +{
  90690. + if (DWC_OTG_PARAM_TEST(val, 0, 1)) {
  90691. + DWC_WARN("Wrong valaue for phy_ulpi_ext_vbus\n");
  90692. + DWC_WARN("phy_ulpi_ext_vbus must be 0 or 1\n");
  90693. + return -DWC_E_INVALID;
  90694. + }
  90695. +
  90696. + core_if->core_params->phy_ulpi_ext_vbus = val;
  90697. + return 0;
  90698. +}
  90699. +
  90700. +int32_t dwc_otg_get_param_phy_ulpi_ext_vbus(dwc_otg_core_if_t * core_if)
  90701. +{
  90702. + return core_if->core_params->phy_ulpi_ext_vbus;
  90703. +}
  90704. +
  90705. +int dwc_otg_set_param_phy_utmi_width(dwc_otg_core_if_t * core_if, int32_t val)
  90706. +{
  90707. + if (DWC_OTG_PARAM_TEST(val, 8, 8) && DWC_OTG_PARAM_TEST(val, 16, 16)) {
  90708. + DWC_WARN("Wrong valaue for phy_utmi_width\n");
  90709. + DWC_WARN("phy_utmi_width must be 8 or 16\n");
  90710. + return -DWC_E_INVALID;
  90711. + }
  90712. +
  90713. + core_if->core_params->phy_utmi_width = val;
  90714. + return 0;
  90715. +}
  90716. +
  90717. +int32_t dwc_otg_get_param_phy_utmi_width(dwc_otg_core_if_t * core_if)
  90718. +{
  90719. + return core_if->core_params->phy_utmi_width;
  90720. +}
  90721. +
  90722. +int dwc_otg_set_param_ulpi_fs_ls(dwc_otg_core_if_t * core_if, int32_t val)
  90723. +{
  90724. + if (DWC_OTG_PARAM_TEST(val, 0, 1)) {
  90725. + DWC_WARN("Wrong valaue for ulpi_fs_ls\n");
  90726. + DWC_WARN("ulpi_fs_ls must be 0 or 1\n");
  90727. + return -DWC_E_INVALID;
  90728. + }
  90729. +
  90730. + core_if->core_params->ulpi_fs_ls = val;
  90731. + return 0;
  90732. +}
  90733. +
  90734. +int32_t dwc_otg_get_param_ulpi_fs_ls(dwc_otg_core_if_t * core_if)
  90735. +{
  90736. + return core_if->core_params->ulpi_fs_ls;
  90737. +}
  90738. +
  90739. +int dwc_otg_set_param_ts_dline(dwc_otg_core_if_t * core_if, int32_t val)
  90740. +{
  90741. + if (DWC_OTG_PARAM_TEST(val, 0, 1)) {
  90742. + DWC_WARN("Wrong valaue for ts_dline\n");
  90743. + DWC_WARN("ts_dline must be 0 or 1\n");
  90744. + return -DWC_E_INVALID;
  90745. + }
  90746. +
  90747. + core_if->core_params->ts_dline = val;
  90748. + return 0;
  90749. +}
  90750. +
  90751. +int32_t dwc_otg_get_param_ts_dline(dwc_otg_core_if_t * core_if)
  90752. +{
  90753. + return core_if->core_params->ts_dline;
  90754. +}
  90755. +
  90756. +int dwc_otg_set_param_i2c_enable(dwc_otg_core_if_t * core_if, int32_t val)
  90757. +{
  90758. + int retval = 0;
  90759. + if (DWC_OTG_PARAM_TEST(val, 0, 1)) {
  90760. + DWC_WARN("Wrong valaue for i2c_enable\n");
  90761. + DWC_WARN("i2c_enable must be 0 or 1\n");
  90762. + return -DWC_E_INVALID;
  90763. + }
  90764. +#ifndef NO_FS_PHY_HW_CHECK
  90765. + if (val == 1 && core_if->hwcfg3.b.i2c == 0) {
  90766. + if (dwc_otg_param_initialized(core_if->core_params->i2c_enable)) {
  90767. + DWC_ERROR
  90768. + ("%d invalid for i2c_enable. Check HW configuration.\n",
  90769. + val);
  90770. + }
  90771. + val = 0;
  90772. + retval = -DWC_E_INVALID;
  90773. + }
  90774. +#endif
  90775. +
  90776. + core_if->core_params->i2c_enable = val;
  90777. + return retval;
  90778. +}
  90779. +
  90780. +int32_t dwc_otg_get_param_i2c_enable(dwc_otg_core_if_t * core_if)
  90781. +{
  90782. + return core_if->core_params->i2c_enable;
  90783. +}
  90784. +
  90785. +int dwc_otg_set_param_dev_perio_tx_fifo_size(dwc_otg_core_if_t * core_if,
  90786. + int32_t val, int fifo_num)
  90787. +{
  90788. + int retval = 0;
  90789. +
  90790. + if (DWC_OTG_PARAM_TEST(val, 4, 768)) {
  90791. + DWC_WARN("Wrong value for dev_perio_tx_fifo_size\n");
  90792. + DWC_WARN("dev_perio_tx_fifo_size must be 4-768\n");
  90793. + return -DWC_E_INVALID;
  90794. + }
  90795. +
  90796. + if (val >
  90797. + (DWC_READ_REG32(&core_if->core_global_regs->dtxfsiz[fifo_num]))) {
  90798. + if (dwc_otg_param_initialized
  90799. + (core_if->core_params->dev_perio_tx_fifo_size[fifo_num])) {
  90800. + DWC_ERROR
  90801. + ("`%d' invalid for parameter `dev_perio_fifo_size_%d'. Check HW configuration.\n",
  90802. + val, fifo_num);
  90803. + }
  90804. + val = (DWC_READ_REG32(&core_if->core_global_regs->dtxfsiz[fifo_num]));
  90805. + retval = -DWC_E_INVALID;
  90806. + }
  90807. +
  90808. + core_if->core_params->dev_perio_tx_fifo_size[fifo_num] = val;
  90809. + return retval;
  90810. +}
  90811. +
  90812. +int32_t dwc_otg_get_param_dev_perio_tx_fifo_size(dwc_otg_core_if_t * core_if,
  90813. + int fifo_num)
  90814. +{
  90815. + return core_if->core_params->dev_perio_tx_fifo_size[fifo_num];
  90816. +}
  90817. +
  90818. +int dwc_otg_set_param_en_multiple_tx_fifo(dwc_otg_core_if_t * core_if,
  90819. + int32_t val)
  90820. +{
  90821. + int retval = 0;
  90822. + if (DWC_OTG_PARAM_TEST(val, 0, 1)) {
  90823. + DWC_WARN("Wrong valaue for en_multiple_tx_fifo,\n");
  90824. + DWC_WARN("en_multiple_tx_fifo must be 0 or 1\n");
  90825. + return -DWC_E_INVALID;
  90826. + }
  90827. +
  90828. + if (val == 1 && core_if->hwcfg4.b.ded_fifo_en == 0) {
  90829. + if (dwc_otg_param_initialized
  90830. + (core_if->core_params->en_multiple_tx_fifo)) {
  90831. + DWC_ERROR
  90832. + ("%d invalid for parameter en_multiple_tx_fifo. Check HW configuration.\n",
  90833. + val);
  90834. + }
  90835. + val = 0;
  90836. + retval = -DWC_E_INVALID;
  90837. + }
  90838. +
  90839. + core_if->core_params->en_multiple_tx_fifo = val;
  90840. + return retval;
  90841. +}
  90842. +
  90843. +int32_t dwc_otg_get_param_en_multiple_tx_fifo(dwc_otg_core_if_t * core_if)
  90844. +{
  90845. + return core_if->core_params->en_multiple_tx_fifo;
  90846. +}
  90847. +
  90848. +int dwc_otg_set_param_dev_tx_fifo_size(dwc_otg_core_if_t * core_if, int32_t val,
  90849. + int fifo_num)
  90850. +{
  90851. + int retval = 0;
  90852. +
  90853. + if (DWC_OTG_PARAM_TEST(val, 4, 768)) {
  90854. + DWC_WARN("Wrong value for dev_tx_fifo_size\n");
  90855. + DWC_WARN("dev_tx_fifo_size must be 4-768\n");
  90856. + return -DWC_E_INVALID;
  90857. + }
  90858. +
  90859. + if (val >
  90860. + (DWC_READ_REG32(&core_if->core_global_regs->dtxfsiz[fifo_num]))) {
  90861. + if (dwc_otg_param_initialized
  90862. + (core_if->core_params->dev_tx_fifo_size[fifo_num])) {
  90863. + DWC_ERROR
  90864. + ("`%d' invalid for parameter `dev_tx_fifo_size_%d'. Check HW configuration.\n",
  90865. + val, fifo_num);
  90866. + }
  90867. + val = (DWC_READ_REG32(&core_if->core_global_regs->dtxfsiz[fifo_num]));
  90868. + retval = -DWC_E_INVALID;
  90869. + }
  90870. +
  90871. + core_if->core_params->dev_tx_fifo_size[fifo_num] = val;
  90872. + return retval;
  90873. +}
  90874. +
  90875. +int32_t dwc_otg_get_param_dev_tx_fifo_size(dwc_otg_core_if_t * core_if,
  90876. + int fifo_num)
  90877. +{
  90878. + return core_if->core_params->dev_tx_fifo_size[fifo_num];
  90879. +}
  90880. +
  90881. +int dwc_otg_set_param_thr_ctl(dwc_otg_core_if_t * core_if, int32_t val)
  90882. +{
  90883. + int retval = 0;
  90884. +
  90885. + if (DWC_OTG_PARAM_TEST(val, 0, 7)) {
  90886. + DWC_WARN("Wrong value for thr_ctl\n");
  90887. + DWC_WARN("thr_ctl must be 0-7\n");
  90888. + return -DWC_E_INVALID;
  90889. + }
  90890. +
  90891. + if ((val != 0) &&
  90892. + (!dwc_otg_get_param_dma_enable(core_if) ||
  90893. + !core_if->hwcfg4.b.ded_fifo_en)) {
  90894. + if (dwc_otg_param_initialized(core_if->core_params->thr_ctl)) {
  90895. + DWC_ERROR
  90896. + ("%d invalid for parameter thr_ctl. Check HW configuration.\n",
  90897. + val);
  90898. + }
  90899. + val = 0;
  90900. + retval = -DWC_E_INVALID;
  90901. + }
  90902. +
  90903. + core_if->core_params->thr_ctl = val;
  90904. + return retval;
  90905. +}
  90906. +
  90907. +int32_t dwc_otg_get_param_thr_ctl(dwc_otg_core_if_t * core_if)
  90908. +{
  90909. + return core_if->core_params->thr_ctl;
  90910. +}
  90911. +
  90912. +int dwc_otg_set_param_lpm_enable(dwc_otg_core_if_t * core_if, int32_t val)
  90913. +{
  90914. + int retval = 0;
  90915. +
  90916. + if (DWC_OTG_PARAM_TEST(val, 0, 1)) {
  90917. + DWC_WARN("Wrong value for lpm_enable\n");
  90918. + DWC_WARN("lpm_enable must be 0 or 1\n");
  90919. + return -DWC_E_INVALID;
  90920. + }
  90921. +
  90922. + if (val && !core_if->hwcfg3.b.otg_lpm_en) {
  90923. + if (dwc_otg_param_initialized(core_if->core_params->lpm_enable)) {
  90924. + DWC_ERROR
  90925. + ("%d invalid for parameter lpm_enable. Check HW configuration.\n",
  90926. + val);
  90927. + }
  90928. + val = 0;
  90929. + retval = -DWC_E_INVALID;
  90930. + }
  90931. +
  90932. + core_if->core_params->lpm_enable = val;
  90933. + return retval;
  90934. +}
  90935. +
  90936. +int32_t dwc_otg_get_param_lpm_enable(dwc_otg_core_if_t * core_if)
  90937. +{
  90938. + return core_if->core_params->lpm_enable;
  90939. +}
  90940. +
  90941. +int dwc_otg_set_param_tx_thr_length(dwc_otg_core_if_t * core_if, int32_t val)
  90942. +{
  90943. + if (DWC_OTG_PARAM_TEST(val, 8, 128)) {
  90944. + DWC_WARN("Wrong valaue for tx_thr_length\n");
  90945. + DWC_WARN("tx_thr_length must be 8 - 128\n");
  90946. + return -DWC_E_INVALID;
  90947. + }
  90948. +
  90949. + core_if->core_params->tx_thr_length = val;
  90950. + return 0;
  90951. +}
  90952. +
  90953. +int32_t dwc_otg_get_param_tx_thr_length(dwc_otg_core_if_t * core_if)
  90954. +{
  90955. + return core_if->core_params->tx_thr_length;
  90956. +}
  90957. +
  90958. +int dwc_otg_set_param_rx_thr_length(dwc_otg_core_if_t * core_if, int32_t val)
  90959. +{
  90960. + if (DWC_OTG_PARAM_TEST(val, 8, 128)) {
  90961. + DWC_WARN("Wrong valaue for rx_thr_length\n");
  90962. + DWC_WARN("rx_thr_length must be 8 - 128\n");
  90963. + return -DWC_E_INVALID;
  90964. + }
  90965. +
  90966. + core_if->core_params->rx_thr_length = val;
  90967. + return 0;
  90968. +}
  90969. +
  90970. +int32_t dwc_otg_get_param_rx_thr_length(dwc_otg_core_if_t * core_if)
  90971. +{
  90972. + return core_if->core_params->rx_thr_length;
  90973. +}
  90974. +
  90975. +int dwc_otg_set_param_dma_burst_size(dwc_otg_core_if_t * core_if, int32_t val)
  90976. +{
  90977. + if (DWC_OTG_PARAM_TEST(val, 1, 1) &&
  90978. + DWC_OTG_PARAM_TEST(val, 4, 4) &&
  90979. + DWC_OTG_PARAM_TEST(val, 8, 8) &&
  90980. + DWC_OTG_PARAM_TEST(val, 16, 16) &&
  90981. + DWC_OTG_PARAM_TEST(val, 32, 32) &&
  90982. + DWC_OTG_PARAM_TEST(val, 64, 64) &&
  90983. + DWC_OTG_PARAM_TEST(val, 128, 128) &&
  90984. + DWC_OTG_PARAM_TEST(val, 256, 256)) {
  90985. + DWC_WARN("`%d' invalid for parameter `dma_burst_size'\n", val);
  90986. + return -DWC_E_INVALID;
  90987. + }
  90988. + core_if->core_params->dma_burst_size = val;
  90989. + return 0;
  90990. +}
  90991. +
  90992. +int32_t dwc_otg_get_param_dma_burst_size(dwc_otg_core_if_t * core_if)
  90993. +{
  90994. + return core_if->core_params->dma_burst_size;
  90995. +}
  90996. +
  90997. +int dwc_otg_set_param_pti_enable(dwc_otg_core_if_t * core_if, int32_t val)
  90998. +{
  90999. + int retval = 0;
  91000. + if (DWC_OTG_PARAM_TEST(val, 0, 1)) {
  91001. + DWC_WARN("`%d' invalid for parameter `pti_enable'\n", val);
  91002. + return -DWC_E_INVALID;
  91003. + }
  91004. + if (val && (core_if->snpsid < OTG_CORE_REV_2_72a)) {
  91005. + if (dwc_otg_param_initialized(core_if->core_params->pti_enable)) {
  91006. + DWC_ERROR
  91007. + ("%d invalid for parameter pti_enable. Check HW configuration.\n",
  91008. + val);
  91009. + }
  91010. + retval = -DWC_E_INVALID;
  91011. + val = 0;
  91012. + }
  91013. + core_if->core_params->pti_enable = val;
  91014. + return retval;
  91015. +}
  91016. +
  91017. +int32_t dwc_otg_get_param_pti_enable(dwc_otg_core_if_t * core_if)
  91018. +{
  91019. + return core_if->core_params->pti_enable;
  91020. +}
  91021. +
  91022. +int dwc_otg_set_param_mpi_enable(dwc_otg_core_if_t * core_if, int32_t val)
  91023. +{
  91024. + int retval = 0;
  91025. + if (DWC_OTG_PARAM_TEST(val, 0, 1)) {
  91026. + DWC_WARN("`%d' invalid for parameter `mpi_enable'\n", val);
  91027. + return -DWC_E_INVALID;
  91028. + }
  91029. + if (val && (core_if->hwcfg2.b.multi_proc_int == 0)) {
  91030. + if (dwc_otg_param_initialized(core_if->core_params->mpi_enable)) {
  91031. + DWC_ERROR
  91032. + ("%d invalid for parameter mpi_enable. Check HW configuration.\n",
  91033. + val);
  91034. + }
  91035. + retval = -DWC_E_INVALID;
  91036. + val = 0;
  91037. + }
  91038. + core_if->core_params->mpi_enable = val;
  91039. + return retval;
  91040. +}
  91041. +
  91042. +int32_t dwc_otg_get_param_mpi_enable(dwc_otg_core_if_t * core_if)
  91043. +{
  91044. + return core_if->core_params->mpi_enable;
  91045. +}
  91046. +
  91047. +int dwc_otg_set_param_adp_enable(dwc_otg_core_if_t * core_if, int32_t val)
  91048. +{
  91049. + int retval = 0;
  91050. + if (DWC_OTG_PARAM_TEST(val, 0, 1)) {
  91051. + DWC_WARN("`%d' invalid for parameter `adp_enable'\n", val);
  91052. + return -DWC_E_INVALID;
  91053. + }
  91054. + if (val && (core_if->hwcfg3.b.adp_supp == 0)) {
  91055. + if (dwc_otg_param_initialized
  91056. + (core_if->core_params->adp_supp_enable)) {
  91057. + DWC_ERROR
  91058. + ("%d invalid for parameter adp_enable. Check HW configuration.\n",
  91059. + val);
  91060. + }
  91061. + retval = -DWC_E_INVALID;
  91062. + val = 0;
  91063. + }
  91064. + core_if->core_params->adp_supp_enable = val;
  91065. + /*Set OTG version 2.0 in case of enabling ADP*/
  91066. + if (val)
  91067. + dwc_otg_set_param_otg_ver(core_if, 1);
  91068. +
  91069. + return retval;
  91070. +}
  91071. +
  91072. +int32_t dwc_otg_get_param_adp_enable(dwc_otg_core_if_t * core_if)
  91073. +{
  91074. + return core_if->core_params->adp_supp_enable;
  91075. +}
  91076. +
  91077. +int dwc_otg_set_param_ic_usb_cap(dwc_otg_core_if_t * core_if, int32_t val)
  91078. +{
  91079. + int retval = 0;
  91080. + if (DWC_OTG_PARAM_TEST(val, 0, 1)) {
  91081. + DWC_WARN("`%d' invalid for parameter `ic_usb_cap'\n", val);
  91082. + DWC_WARN("ic_usb_cap must be 0 or 1\n");
  91083. + return -DWC_E_INVALID;
  91084. + }
  91085. +
  91086. + if (val && (core_if->hwcfg2.b.otg_enable_ic_usb == 0)) {
  91087. + if (dwc_otg_param_initialized(core_if->core_params->ic_usb_cap)) {
  91088. + DWC_ERROR
  91089. + ("%d invalid for parameter ic_usb_cap. Check HW configuration.\n",
  91090. + val);
  91091. + }
  91092. + retval = -DWC_E_INVALID;
  91093. + val = 0;
  91094. + }
  91095. + core_if->core_params->ic_usb_cap = val;
  91096. + return retval;
  91097. +}
  91098. +
  91099. +int32_t dwc_otg_get_param_ic_usb_cap(dwc_otg_core_if_t * core_if)
  91100. +{
  91101. + return core_if->core_params->ic_usb_cap;
  91102. +}
  91103. +
  91104. +int dwc_otg_set_param_ahb_thr_ratio(dwc_otg_core_if_t * core_if, int32_t val)
  91105. +{
  91106. + int retval = 0;
  91107. + int valid = 1;
  91108. +
  91109. + if (DWC_OTG_PARAM_TEST(val, 0, 3)) {
  91110. + DWC_WARN("`%d' invalid for parameter `ahb_thr_ratio'\n", val);
  91111. + DWC_WARN("ahb_thr_ratio must be 0 - 3\n");
  91112. + return -DWC_E_INVALID;
  91113. + }
  91114. +
  91115. + if (val
  91116. + && (core_if->snpsid < OTG_CORE_REV_2_81a
  91117. + || !dwc_otg_get_param_thr_ctl(core_if))) {
  91118. + valid = 0;
  91119. + } else if (val
  91120. + && ((dwc_otg_get_param_tx_thr_length(core_if) / (1 << val)) <
  91121. + 4)) {
  91122. + valid = 0;
  91123. + }
  91124. + if (valid == 0) {
  91125. + if (dwc_otg_param_initialized
  91126. + (core_if->core_params->ahb_thr_ratio)) {
  91127. + DWC_ERROR
  91128. + ("%d invalid for parameter ahb_thr_ratio. Check HW configuration.\n",
  91129. + val);
  91130. + }
  91131. + retval = -DWC_E_INVALID;
  91132. + val = 0;
  91133. + }
  91134. +
  91135. + core_if->core_params->ahb_thr_ratio = val;
  91136. + return retval;
  91137. +}
  91138. +
  91139. +int32_t dwc_otg_get_param_ahb_thr_ratio(dwc_otg_core_if_t * core_if)
  91140. +{
  91141. + return core_if->core_params->ahb_thr_ratio;
  91142. +}
  91143. +
  91144. +int dwc_otg_set_param_power_down(dwc_otg_core_if_t * core_if, int32_t val)
  91145. +{
  91146. + int retval = 0;
  91147. + int valid = 1;
  91148. + hwcfg4_data_t hwcfg4 = {.d32 = 0 };
  91149. + hwcfg4.d32 = DWC_READ_REG32(&core_if->core_global_regs->ghwcfg4);
  91150. +
  91151. + if (DWC_OTG_PARAM_TEST(val, 0, 3)) {
  91152. + DWC_WARN("`%d' invalid for parameter `power_down'\n", val);
  91153. + DWC_WARN("power_down must be 0 - 2\n");
  91154. + return -DWC_E_INVALID;
  91155. + }
  91156. +
  91157. + if ((val == 2) && (core_if->snpsid < OTG_CORE_REV_2_91a)) {
  91158. + valid = 0;
  91159. + }
  91160. + if ((val == 3)
  91161. + && ((core_if->snpsid < OTG_CORE_REV_3_00a)
  91162. + || (hwcfg4.b.xhiber == 0))) {
  91163. + valid = 0;
  91164. + }
  91165. + if (valid == 0) {
  91166. + if (dwc_otg_param_initialized(core_if->core_params->power_down)) {
  91167. + DWC_ERROR
  91168. + ("%d invalid for parameter power_down. Check HW configuration.\n",
  91169. + val);
  91170. + }
  91171. + retval = -DWC_E_INVALID;
  91172. + val = 0;
  91173. + }
  91174. + core_if->core_params->power_down = val;
  91175. + return retval;
  91176. +}
  91177. +
  91178. +int32_t dwc_otg_get_param_power_down(dwc_otg_core_if_t * core_if)
  91179. +{
  91180. + return core_if->core_params->power_down;
  91181. +}
  91182. +
  91183. +int dwc_otg_set_param_reload_ctl(dwc_otg_core_if_t * core_if, int32_t val)
  91184. +{
  91185. + int retval = 0;
  91186. + int valid = 1;
  91187. +
  91188. + if (DWC_OTG_PARAM_TEST(val, 0, 1)) {
  91189. + DWC_WARN("`%d' invalid for parameter `reload_ctl'\n", val);
  91190. + DWC_WARN("reload_ctl must be 0 or 1\n");
  91191. + return -DWC_E_INVALID;
  91192. + }
  91193. +
  91194. + if ((val == 1) && (core_if->snpsid < OTG_CORE_REV_2_92a)) {
  91195. + valid = 0;
  91196. + }
  91197. + if (valid == 0) {
  91198. + if (dwc_otg_param_initialized(core_if->core_params->reload_ctl)) {
  91199. + DWC_ERROR("%d invalid for parameter reload_ctl."
  91200. + "Check HW configuration.\n", val);
  91201. + }
  91202. + retval = -DWC_E_INVALID;
  91203. + val = 0;
  91204. + }
  91205. + core_if->core_params->reload_ctl = val;
  91206. + return retval;
  91207. +}
  91208. +
  91209. +int32_t dwc_otg_get_param_reload_ctl(dwc_otg_core_if_t * core_if)
  91210. +{
  91211. + return core_if->core_params->reload_ctl;
  91212. +}
  91213. +
  91214. +int dwc_otg_set_param_dev_out_nak(dwc_otg_core_if_t * core_if, int32_t val)
  91215. +{
  91216. + int retval = 0;
  91217. + int valid = 1;
  91218. +
  91219. + if (DWC_OTG_PARAM_TEST(val, 0, 1)) {
  91220. + DWC_WARN("`%d' invalid for parameter `dev_out_nak'\n", val);
  91221. + DWC_WARN("dev_out_nak must be 0 or 1\n");
  91222. + return -DWC_E_INVALID;
  91223. + }
  91224. +
  91225. + if ((val == 1) && ((core_if->snpsid < OTG_CORE_REV_2_93a) ||
  91226. + !(core_if->core_params->dma_desc_enable))) {
  91227. + valid = 0;
  91228. + }
  91229. + if (valid == 0) {
  91230. + if (dwc_otg_param_initialized(core_if->core_params->dev_out_nak)) {
  91231. + DWC_ERROR("%d invalid for parameter dev_out_nak."
  91232. + "Check HW configuration.\n", val);
  91233. + }
  91234. + retval = -DWC_E_INVALID;
  91235. + val = 0;
  91236. + }
  91237. + core_if->core_params->dev_out_nak = val;
  91238. + return retval;
  91239. +}
  91240. +
  91241. +int32_t dwc_otg_get_param_dev_out_nak(dwc_otg_core_if_t * core_if)
  91242. +{
  91243. + return core_if->core_params->dev_out_nak;
  91244. +}
  91245. +
  91246. +int dwc_otg_set_param_cont_on_bna(dwc_otg_core_if_t * core_if, int32_t val)
  91247. +{
  91248. + int retval = 0;
  91249. + int valid = 1;
  91250. +
  91251. + if (DWC_OTG_PARAM_TEST(val, 0, 1)) {
  91252. + DWC_WARN("`%d' invalid for parameter `cont_on_bna'\n", val);
  91253. + DWC_WARN("cont_on_bna must be 0 or 1\n");
  91254. + return -DWC_E_INVALID;
  91255. + }
  91256. +
  91257. + if ((val == 1) && ((core_if->snpsid < OTG_CORE_REV_2_94a) ||
  91258. + !(core_if->core_params->dma_desc_enable))) {
  91259. + valid = 0;
  91260. + }
  91261. + if (valid == 0) {
  91262. + if (dwc_otg_param_initialized(core_if->core_params->cont_on_bna)) {
  91263. + DWC_ERROR("%d invalid for parameter cont_on_bna."
  91264. + "Check HW configuration.\n", val);
  91265. + }
  91266. + retval = -DWC_E_INVALID;
  91267. + val = 0;
  91268. + }
  91269. + core_if->core_params->cont_on_bna = val;
  91270. + return retval;
  91271. +}
  91272. +
  91273. +int32_t dwc_otg_get_param_cont_on_bna(dwc_otg_core_if_t * core_if)
  91274. +{
  91275. + return core_if->core_params->cont_on_bna;
  91276. +}
  91277. +
  91278. +int dwc_otg_set_param_ahb_single(dwc_otg_core_if_t * core_if, int32_t val)
  91279. +{
  91280. + int retval = 0;
  91281. + int valid = 1;
  91282. +
  91283. + if (DWC_OTG_PARAM_TEST(val, 0, 1)) {
  91284. + DWC_WARN("`%d' invalid for parameter `ahb_single'\n", val);
  91285. + DWC_WARN("ahb_single must be 0 or 1\n");
  91286. + return -DWC_E_INVALID;
  91287. + }
  91288. +
  91289. + if ((val == 1) && (core_if->snpsid < OTG_CORE_REV_2_94a)) {
  91290. + valid = 0;
  91291. + }
  91292. + if (valid == 0) {
  91293. + if (dwc_otg_param_initialized(core_if->core_params->ahb_single)) {
  91294. + DWC_ERROR("%d invalid for parameter ahb_single."
  91295. + "Check HW configuration.\n", val);
  91296. + }
  91297. + retval = -DWC_E_INVALID;
  91298. + val = 0;
  91299. + }
  91300. + core_if->core_params->ahb_single = val;
  91301. + return retval;
  91302. +}
  91303. +
  91304. +int32_t dwc_otg_get_param_ahb_single(dwc_otg_core_if_t * core_if)
  91305. +{
  91306. + return core_if->core_params->ahb_single;
  91307. +}
  91308. +
  91309. +int dwc_otg_set_param_otg_ver(dwc_otg_core_if_t * core_if, int32_t val)
  91310. +{
  91311. + int retval = 0;
  91312. +
  91313. + if (DWC_OTG_PARAM_TEST(val, 0, 1)) {
  91314. + DWC_WARN("`%d' invalid for parameter `otg_ver'\n", val);
  91315. + DWC_WARN
  91316. + ("otg_ver must be 0(for OTG 1.3 support) or 1(for OTG 2.0 support)\n");
  91317. + return -DWC_E_INVALID;
  91318. + }
  91319. +
  91320. + core_if->core_params->otg_ver = val;
  91321. + return retval;
  91322. +}
  91323. +
  91324. +int32_t dwc_otg_get_param_otg_ver(dwc_otg_core_if_t * core_if)
  91325. +{
  91326. + return core_if->core_params->otg_ver;
  91327. +}
  91328. +
  91329. +uint32_t dwc_otg_get_hnpstatus(dwc_otg_core_if_t * core_if)
  91330. +{
  91331. + gotgctl_data_t otgctl;
  91332. + otgctl.d32 = DWC_READ_REG32(&core_if->core_global_regs->gotgctl);
  91333. + return otgctl.b.hstnegscs;
  91334. +}
  91335. +
  91336. +uint32_t dwc_otg_get_srpstatus(dwc_otg_core_if_t * core_if)
  91337. +{
  91338. + gotgctl_data_t otgctl;
  91339. + otgctl.d32 = DWC_READ_REG32(&core_if->core_global_regs->gotgctl);
  91340. + return otgctl.b.sesreqscs;
  91341. +}
  91342. +
  91343. +void dwc_otg_set_hnpreq(dwc_otg_core_if_t * core_if, uint32_t val)
  91344. +{
  91345. + if(core_if->otg_ver == 0) {
  91346. + gotgctl_data_t otgctl;
  91347. + otgctl.d32 = DWC_READ_REG32(&core_if->core_global_regs->gotgctl);
  91348. + otgctl.b.hnpreq = val;
  91349. + DWC_WRITE_REG32(&core_if->core_global_regs->gotgctl, otgctl.d32);
  91350. + } else {
  91351. + core_if->otg_sts = val;
  91352. + }
  91353. +}
  91354. +
  91355. +uint32_t dwc_otg_get_gsnpsid(dwc_otg_core_if_t * core_if)
  91356. +{
  91357. + return core_if->snpsid;
  91358. +}
  91359. +
  91360. +uint32_t dwc_otg_get_mode(dwc_otg_core_if_t * core_if)
  91361. +{
  91362. + gintsts_data_t gintsts;
  91363. + gintsts.d32 = DWC_READ_REG32(&core_if->core_global_regs->gintsts);
  91364. + return gintsts.b.curmode;
  91365. +}
  91366. +
  91367. +uint32_t dwc_otg_get_hnpcapable(dwc_otg_core_if_t * core_if)
  91368. +{
  91369. + gusbcfg_data_t usbcfg;
  91370. + usbcfg.d32 = DWC_READ_REG32(&core_if->core_global_regs->gusbcfg);
  91371. + return usbcfg.b.hnpcap;
  91372. +}
  91373. +
  91374. +void dwc_otg_set_hnpcapable(dwc_otg_core_if_t * core_if, uint32_t val)
  91375. +{
  91376. + gusbcfg_data_t usbcfg;
  91377. + usbcfg.d32 = DWC_READ_REG32(&core_if->core_global_regs->gusbcfg);
  91378. + usbcfg.b.hnpcap = val;
  91379. + DWC_WRITE_REG32(&core_if->core_global_regs->gusbcfg, usbcfg.d32);
  91380. +}
  91381. +
  91382. +uint32_t dwc_otg_get_srpcapable(dwc_otg_core_if_t * core_if)
  91383. +{
  91384. + gusbcfg_data_t usbcfg;
  91385. + usbcfg.d32 = DWC_READ_REG32(&core_if->core_global_regs->gusbcfg);
  91386. + return usbcfg.b.srpcap;
  91387. +}
  91388. +
  91389. +void dwc_otg_set_srpcapable(dwc_otg_core_if_t * core_if, uint32_t val)
  91390. +{
  91391. + gusbcfg_data_t usbcfg;
  91392. + usbcfg.d32 = DWC_READ_REG32(&core_if->core_global_regs->gusbcfg);
  91393. + usbcfg.b.srpcap = val;
  91394. + DWC_WRITE_REG32(&core_if->core_global_regs->gusbcfg, usbcfg.d32);
  91395. +}
  91396. +
  91397. +uint32_t dwc_otg_get_devspeed(dwc_otg_core_if_t * core_if)
  91398. +{
  91399. + dcfg_data_t dcfg;
  91400. + /* originally: dcfg.d32 = DWC_READ_REG32(&core_if->dev_if->dev_global_regs->dcfg); */
  91401. +
  91402. + dcfg.d32 = -1; //GRAYG
  91403. + DWC_DEBUGPL(DBG_CILV, "%s - core_if(%p)\n", __func__, core_if);
  91404. + if (NULL == core_if)
  91405. + DWC_ERROR("reg request with NULL core_if\n");
  91406. + DWC_DEBUGPL(DBG_CILV, "%s - core_if(%p)->dev_if(%p)\n", __func__,
  91407. + core_if, core_if->dev_if);
  91408. + if (NULL == core_if->dev_if)
  91409. + DWC_ERROR("reg request with NULL dev_if\n");
  91410. + DWC_DEBUGPL(DBG_CILV, "%s - core_if(%p)->dev_if(%p)->"
  91411. + "dev_global_regs(%p)\n", __func__,
  91412. + core_if, core_if->dev_if,
  91413. + core_if->dev_if->dev_global_regs);
  91414. + if (NULL == core_if->dev_if->dev_global_regs)
  91415. + DWC_ERROR("reg request with NULL dev_global_regs\n");
  91416. + else {
  91417. + DWC_DEBUGPL(DBG_CILV, "%s - &core_if(%p)->dev_if(%p)->"
  91418. + "dev_global_regs(%p)->dcfg = %p\n", __func__,
  91419. + core_if, core_if->dev_if,
  91420. + core_if->dev_if->dev_global_regs,
  91421. + &core_if->dev_if->dev_global_regs->dcfg);
  91422. + dcfg.d32 = DWC_READ_REG32(&core_if->dev_if->dev_global_regs->dcfg);
  91423. + }
  91424. + return dcfg.b.devspd;
  91425. +}
  91426. +
  91427. +void dwc_otg_set_devspeed(dwc_otg_core_if_t * core_if, uint32_t val)
  91428. +{
  91429. + dcfg_data_t dcfg;
  91430. + dcfg.d32 = DWC_READ_REG32(&core_if->dev_if->dev_global_regs->dcfg);
  91431. + dcfg.b.devspd = val;
  91432. + DWC_WRITE_REG32(&core_if->dev_if->dev_global_regs->dcfg, dcfg.d32);
  91433. +}
  91434. +
  91435. +uint32_t dwc_otg_get_busconnected(dwc_otg_core_if_t * core_if)
  91436. +{
  91437. + hprt0_data_t hprt0;
  91438. + hprt0.d32 = DWC_READ_REG32(core_if->host_if->hprt0);
  91439. + return hprt0.b.prtconnsts;
  91440. +}
  91441. +
  91442. +uint32_t dwc_otg_get_enumspeed(dwc_otg_core_if_t * core_if)
  91443. +{
  91444. + dsts_data_t dsts;
  91445. + dsts.d32 = DWC_READ_REG32(&core_if->dev_if->dev_global_regs->dsts);
  91446. + return dsts.b.enumspd;
  91447. +}
  91448. +
  91449. +uint32_t dwc_otg_get_prtpower(dwc_otg_core_if_t * core_if)
  91450. +{
  91451. + hprt0_data_t hprt0;
  91452. + hprt0.d32 = DWC_READ_REG32(core_if->host_if->hprt0);
  91453. + return hprt0.b.prtpwr;
  91454. +
  91455. +}
  91456. +
  91457. +uint32_t dwc_otg_get_core_state(dwc_otg_core_if_t * core_if)
  91458. +{
  91459. + return core_if->hibernation_suspend;
  91460. +}
  91461. +
  91462. +void dwc_otg_set_prtpower(dwc_otg_core_if_t * core_if, uint32_t val)
  91463. +{
  91464. + hprt0_data_t hprt0;
  91465. + hprt0.d32 = dwc_otg_read_hprt0(core_if);
  91466. + hprt0.b.prtpwr = val;
  91467. + DWC_WRITE_REG32(core_if->host_if->hprt0, hprt0.d32);
  91468. +}
  91469. +
  91470. +uint32_t dwc_otg_get_prtsuspend(dwc_otg_core_if_t * core_if)
  91471. +{
  91472. + hprt0_data_t hprt0;
  91473. + hprt0.d32 = DWC_READ_REG32(core_if->host_if->hprt0);
  91474. + return hprt0.b.prtsusp;
  91475. +
  91476. +}
  91477. +
  91478. +void dwc_otg_set_prtsuspend(dwc_otg_core_if_t * core_if, uint32_t val)
  91479. +{
  91480. + hprt0_data_t hprt0;
  91481. + hprt0.d32 = dwc_otg_read_hprt0(core_if);
  91482. + hprt0.b.prtsusp = val;
  91483. + DWC_WRITE_REG32(core_if->host_if->hprt0, hprt0.d32);
  91484. +}
  91485. +
  91486. +uint32_t dwc_otg_get_fr_interval(dwc_otg_core_if_t * core_if)
  91487. +{
  91488. + hfir_data_t hfir;
  91489. + hfir.d32 = DWC_READ_REG32(&core_if->host_if->host_global_regs->hfir);
  91490. + return hfir.b.frint;
  91491. +
  91492. +}
  91493. +
  91494. +void dwc_otg_set_fr_interval(dwc_otg_core_if_t * core_if, uint32_t val)
  91495. +{
  91496. + hfir_data_t hfir;
  91497. + uint32_t fram_int;
  91498. + fram_int = calc_frame_interval(core_if);
  91499. + hfir.d32 = DWC_READ_REG32(&core_if->host_if->host_global_regs->hfir);
  91500. + if (!core_if->core_params->reload_ctl) {
  91501. + DWC_WARN("\nCannot reload HFIR register.HFIR.HFIRRldCtrl bit is"
  91502. + "not set to 1.\nShould load driver with reload_ctl=1"
  91503. + " module parameter\n");
  91504. + return;
  91505. + }
  91506. + switch (fram_int) {
  91507. + case 3750:
  91508. + if ((val < 3350) || (val > 4150)) {
  91509. + DWC_WARN("HFIR interval for HS core and 30 MHz"
  91510. + "clock freq should be from 3350 to 4150\n");
  91511. + return;
  91512. + }
  91513. + break;
  91514. + case 30000:
  91515. + if ((val < 26820) || (val > 33180)) {
  91516. + DWC_WARN("HFIR interval for FS/LS core and 30 MHz"
  91517. + "clock freq should be from 26820 to 33180\n");
  91518. + return;
  91519. + }
  91520. + break;
  91521. + case 6000:
  91522. + if ((val < 5360) || (val > 6640)) {
  91523. + DWC_WARN("HFIR interval for HS core and 48 MHz"
  91524. + "clock freq should be from 5360 to 6640\n");
  91525. + return;
  91526. + }
  91527. + break;
  91528. + case 48000:
  91529. + if ((val < 42912) || (val > 53088)) {
  91530. + DWC_WARN("HFIR interval for FS/LS core and 48 MHz"
  91531. + "clock freq should be from 42912 to 53088\n");
  91532. + return;
  91533. + }
  91534. + break;
  91535. + case 7500:
  91536. + if ((val < 6700) || (val > 8300)) {
  91537. + DWC_WARN("HFIR interval for HS core and 60 MHz"
  91538. + "clock freq should be from 6700 to 8300\n");
  91539. + return;
  91540. + }
  91541. + break;
  91542. + case 60000:
  91543. + if ((val < 53640) || (val > 65536)) {
  91544. + DWC_WARN("HFIR interval for FS/LS core and 60 MHz"
  91545. + "clock freq should be from 53640 to 65536\n");
  91546. + return;
  91547. + }
  91548. + break;
  91549. + default:
  91550. + DWC_WARN("Unknown frame interval\n");
  91551. + return;
  91552. + break;
  91553. +
  91554. + }
  91555. + hfir.b.frint = val;
  91556. + DWC_WRITE_REG32(&core_if->host_if->host_global_regs->hfir, hfir.d32);
  91557. +}
  91558. +
  91559. +uint32_t dwc_otg_get_mode_ch_tim(dwc_otg_core_if_t * core_if)
  91560. +{
  91561. + hcfg_data_t hcfg;
  91562. + hcfg.d32 = DWC_READ_REG32(&core_if->host_if->host_global_regs->hcfg);
  91563. + return hcfg.b.modechtimen;
  91564. +
  91565. +}
  91566. +
  91567. +void dwc_otg_set_mode_ch_tim(dwc_otg_core_if_t * core_if, uint32_t val)
  91568. +{
  91569. + hcfg_data_t hcfg;
  91570. + hcfg.d32 = DWC_READ_REG32(&core_if->host_if->host_global_regs->hcfg);
  91571. + hcfg.b.modechtimen = val;
  91572. + DWC_WRITE_REG32(&core_if->host_if->host_global_regs->hcfg, hcfg.d32);
  91573. +}
  91574. +
  91575. +void dwc_otg_set_prtresume(dwc_otg_core_if_t * core_if, uint32_t val)
  91576. +{
  91577. + hprt0_data_t hprt0;
  91578. + hprt0.d32 = dwc_otg_read_hprt0(core_if);
  91579. + hprt0.b.prtres = val;
  91580. + DWC_WRITE_REG32(core_if->host_if->hprt0, hprt0.d32);
  91581. +}
  91582. +
  91583. +uint32_t dwc_otg_get_remotewakesig(dwc_otg_core_if_t * core_if)
  91584. +{
  91585. + dctl_data_t dctl;
  91586. + dctl.d32 = DWC_READ_REG32(&core_if->dev_if->dev_global_regs->dctl);
  91587. + return dctl.b.rmtwkupsig;
  91588. +}
  91589. +
  91590. +uint32_t dwc_otg_get_lpm_portsleepstatus(dwc_otg_core_if_t * core_if)
  91591. +{
  91592. + glpmcfg_data_t lpmcfg;
  91593. + lpmcfg.d32 = DWC_READ_REG32(&core_if->core_global_regs->glpmcfg);
  91594. +
  91595. + DWC_ASSERT(!
  91596. + ((core_if->lx_state == DWC_OTG_L1) ^ lpmcfg.b.prt_sleep_sts),
  91597. + "lx_state = %d, lmpcfg.prt_sleep_sts = %d\n",
  91598. + core_if->lx_state, lpmcfg.b.prt_sleep_sts);
  91599. +
  91600. + return lpmcfg.b.prt_sleep_sts;
  91601. +}
  91602. +
  91603. +uint32_t dwc_otg_get_lpm_remotewakeenabled(dwc_otg_core_if_t * core_if)
  91604. +{
  91605. + glpmcfg_data_t lpmcfg;
  91606. + lpmcfg.d32 = DWC_READ_REG32(&core_if->core_global_regs->glpmcfg);
  91607. + return lpmcfg.b.rem_wkup_en;
  91608. +}
  91609. +
  91610. +uint32_t dwc_otg_get_lpmresponse(dwc_otg_core_if_t * core_if)
  91611. +{
  91612. + glpmcfg_data_t lpmcfg;
  91613. + lpmcfg.d32 = DWC_READ_REG32(&core_if->core_global_regs->glpmcfg);
  91614. + return lpmcfg.b.appl_resp;
  91615. +}
  91616. +
  91617. +void dwc_otg_set_lpmresponse(dwc_otg_core_if_t * core_if, uint32_t val)
  91618. +{
  91619. + glpmcfg_data_t lpmcfg;
  91620. + lpmcfg.d32 = DWC_READ_REG32(&core_if->core_global_regs->glpmcfg);
  91621. + lpmcfg.b.appl_resp = val;
  91622. + DWC_WRITE_REG32(&core_if->core_global_regs->glpmcfg, lpmcfg.d32);
  91623. +}
  91624. +
  91625. +uint32_t dwc_otg_get_hsic_connect(dwc_otg_core_if_t * core_if)
  91626. +{
  91627. + glpmcfg_data_t lpmcfg;
  91628. + lpmcfg.d32 = DWC_READ_REG32(&core_if->core_global_regs->glpmcfg);
  91629. + return lpmcfg.b.hsic_connect;
  91630. +}
  91631. +
  91632. +void dwc_otg_set_hsic_connect(dwc_otg_core_if_t * core_if, uint32_t val)
  91633. +{
  91634. + glpmcfg_data_t lpmcfg;
  91635. + lpmcfg.d32 = DWC_READ_REG32(&core_if->core_global_regs->glpmcfg);
  91636. + lpmcfg.b.hsic_connect = val;
  91637. + DWC_WRITE_REG32(&core_if->core_global_regs->glpmcfg, lpmcfg.d32);
  91638. +}
  91639. +
  91640. +uint32_t dwc_otg_get_inv_sel_hsic(dwc_otg_core_if_t * core_if)
  91641. +{
  91642. + glpmcfg_data_t lpmcfg;
  91643. + lpmcfg.d32 = DWC_READ_REG32(&core_if->core_global_regs->glpmcfg);
  91644. + return lpmcfg.b.inv_sel_hsic;
  91645. +
  91646. +}
  91647. +
  91648. +void dwc_otg_set_inv_sel_hsic(dwc_otg_core_if_t * core_if, uint32_t val)
  91649. +{
  91650. + glpmcfg_data_t lpmcfg;
  91651. + lpmcfg.d32 = DWC_READ_REG32(&core_if->core_global_regs->glpmcfg);
  91652. + lpmcfg.b.inv_sel_hsic = val;
  91653. + DWC_WRITE_REG32(&core_if->core_global_regs->glpmcfg, lpmcfg.d32);
  91654. +}
  91655. +
  91656. +uint32_t dwc_otg_get_gotgctl(dwc_otg_core_if_t * core_if)
  91657. +{
  91658. + return DWC_READ_REG32(&core_if->core_global_regs->gotgctl);
  91659. +}
  91660. +
  91661. +void dwc_otg_set_gotgctl(dwc_otg_core_if_t * core_if, uint32_t val)
  91662. +{
  91663. + DWC_WRITE_REG32(&core_if->core_global_regs->gotgctl, val);
  91664. +}
  91665. +
  91666. +uint32_t dwc_otg_get_gusbcfg(dwc_otg_core_if_t * core_if)
  91667. +{
  91668. + return DWC_READ_REG32(&core_if->core_global_regs->gusbcfg);
  91669. +}
  91670. +
  91671. +void dwc_otg_set_gusbcfg(dwc_otg_core_if_t * core_if, uint32_t val)
  91672. +{
  91673. + DWC_WRITE_REG32(&core_if->core_global_regs->gusbcfg, val);
  91674. +}
  91675. +
  91676. +uint32_t dwc_otg_get_grxfsiz(dwc_otg_core_if_t * core_if)
  91677. +{
  91678. + return DWC_READ_REG32(&core_if->core_global_regs->grxfsiz);
  91679. +}
  91680. +
  91681. +void dwc_otg_set_grxfsiz(dwc_otg_core_if_t * core_if, uint32_t val)
  91682. +{
  91683. + DWC_WRITE_REG32(&core_if->core_global_regs->grxfsiz, val);
  91684. +}
  91685. +
  91686. +uint32_t dwc_otg_get_gnptxfsiz(dwc_otg_core_if_t * core_if)
  91687. +{
  91688. + return DWC_READ_REG32(&core_if->core_global_regs->gnptxfsiz);
  91689. +}
  91690. +
  91691. +void dwc_otg_set_gnptxfsiz(dwc_otg_core_if_t * core_if, uint32_t val)
  91692. +{
  91693. + DWC_WRITE_REG32(&core_if->core_global_regs->gnptxfsiz, val);
  91694. +}
  91695. +
  91696. +uint32_t dwc_otg_get_gpvndctl(dwc_otg_core_if_t * core_if)
  91697. +{
  91698. + return DWC_READ_REG32(&core_if->core_global_regs->gpvndctl);
  91699. +}
  91700. +
  91701. +void dwc_otg_set_gpvndctl(dwc_otg_core_if_t * core_if, uint32_t val)
  91702. +{
  91703. + DWC_WRITE_REG32(&core_if->core_global_regs->gpvndctl, val);
  91704. +}
  91705. +
  91706. +uint32_t dwc_otg_get_ggpio(dwc_otg_core_if_t * core_if)
  91707. +{
  91708. + return DWC_READ_REG32(&core_if->core_global_regs->ggpio);
  91709. +}
  91710. +
  91711. +void dwc_otg_set_ggpio(dwc_otg_core_if_t * core_if, uint32_t val)
  91712. +{
  91713. + DWC_WRITE_REG32(&core_if->core_global_regs->ggpio, val);
  91714. +}
  91715. +
  91716. +uint32_t dwc_otg_get_hprt0(dwc_otg_core_if_t * core_if)
  91717. +{
  91718. + return DWC_READ_REG32(core_if->host_if->hprt0);
  91719. +
  91720. +}
  91721. +
  91722. +void dwc_otg_set_hprt0(dwc_otg_core_if_t * core_if, uint32_t val)
  91723. +{
  91724. + DWC_WRITE_REG32(core_if->host_if->hprt0, val);
  91725. +}
  91726. +
  91727. +uint32_t dwc_otg_get_guid(dwc_otg_core_if_t * core_if)
  91728. +{
  91729. + return DWC_READ_REG32(&core_if->core_global_regs->guid);
  91730. +}
  91731. +
  91732. +void dwc_otg_set_guid(dwc_otg_core_if_t * core_if, uint32_t val)
  91733. +{
  91734. + DWC_WRITE_REG32(&core_if->core_global_regs->guid, val);
  91735. +}
  91736. +
  91737. +uint32_t dwc_otg_get_hptxfsiz(dwc_otg_core_if_t * core_if)
  91738. +{
  91739. + return DWC_READ_REG32(&core_if->core_global_regs->hptxfsiz);
  91740. +}
  91741. +
  91742. +uint16_t dwc_otg_get_otg_version(dwc_otg_core_if_t * core_if)
  91743. +{
  91744. + return ((core_if->otg_ver == 1) ? (uint16_t)0x0200 : (uint16_t)0x0103);
  91745. +}
  91746. +
  91747. +/**
  91748. + * Start the SRP timer to detect when the SRP does not complete within
  91749. + * 6 seconds.
  91750. + *
  91751. + * @param core_if the pointer to core_if strucure.
  91752. + */
  91753. +void dwc_otg_pcd_start_srp_timer(dwc_otg_core_if_t * core_if)
  91754. +{
  91755. + core_if->srp_timer_started = 1;
  91756. + DWC_TIMER_SCHEDULE(core_if->srp_timer, 6000 /* 6 secs */ );
  91757. +}
  91758. +
  91759. +void dwc_otg_initiate_srp(dwc_otg_core_if_t * core_if)
  91760. +{
  91761. + uint32_t *addr = (uint32_t *) & (core_if->core_global_regs->gotgctl);
  91762. + gotgctl_data_t mem;
  91763. + gotgctl_data_t val;
  91764. +
  91765. + val.d32 = DWC_READ_REG32(addr);
  91766. + if (val.b.sesreq) {
  91767. + DWC_ERROR("Session Request Already active!\n");
  91768. + return;
  91769. + }
  91770. +
  91771. + DWC_INFO("Session Request Initated\n"); //NOTICE
  91772. + mem.d32 = DWC_READ_REG32(addr);
  91773. + mem.b.sesreq = 1;
  91774. + DWC_WRITE_REG32(addr, mem.d32);
  91775. +
  91776. + /* Start the SRP timer */
  91777. + dwc_otg_pcd_start_srp_timer(core_if);
  91778. + return;
  91779. +}
  91780. diff -Nur linux-3.18.14/drivers/usb/host/dwc_otg/dwc_otg_cil.h linux-rpi/drivers/usb/host/dwc_otg/dwc_otg_cil.h
  91781. --- linux-3.18.14/drivers/usb/host/dwc_otg/dwc_otg_cil.h 1969-12-31 18:00:00.000000000 -0600
  91782. +++ linux-rpi/drivers/usb/host/dwc_otg/dwc_otg_cil.h 2015-05-31 14:46:12.905660961 -0500
  91783. @@ -0,0 +1,1464 @@
  91784. +/* ==========================================================================
  91785. + * $File: //dwh/usb_iip/dev/software/otg/linux/drivers/dwc_otg_cil.h $
  91786. + * $Revision: #123 $
  91787. + * $Date: 2012/08/10 $
  91788. + * $Change: 2047372 $
  91789. + *
  91790. + * Synopsys HS OTG Linux Software Driver and documentation (hereinafter,
  91791. + * "Software") is an Unsupported proprietary work of Synopsys, Inc. unless
  91792. + * otherwise expressly agreed to in writing between Synopsys and you.
  91793. + *
  91794. + * The Software IS NOT an item of Licensed Software or Licensed Product under
  91795. + * any End User Software License Agreement or Agreement for Licensed Product
  91796. + * with Synopsys or any supplement thereto. You are permitted to use and
  91797. + * redistribute this Software in source and binary forms, with or without
  91798. + * modification, provided that redistributions of source code must retain this
  91799. + * notice. You may not view, use, disclose, copy or distribute this file or
  91800. + * any information contained herein except pursuant to this license grant from
  91801. + * Synopsys. If you do not agree with this notice, including the disclaimer
  91802. + * below, then you are not authorized to use the Software.
  91803. + *
  91804. + * THIS SOFTWARE IS BEING DISTRIBUTED BY SYNOPSYS SOLELY ON AN "AS IS" BASIS
  91805. + * AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
  91806. + * IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
  91807. + * ARE HEREBY DISCLAIMED. IN NO EVENT SHALL SYNOPSYS BE LIABLE FOR ANY DIRECT,
  91808. + * INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES
  91809. + * (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR
  91810. + * SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER
  91811. + * CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT
  91812. + * LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY
  91813. + * OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH
  91814. + * DAMAGE.
  91815. + * ========================================================================== */
  91816. +
  91817. +#if !defined(__DWC_CIL_H__)
  91818. +#define __DWC_CIL_H__
  91819. +
  91820. +#include "dwc_list.h"
  91821. +#include "dwc_otg_dbg.h"
  91822. +#include "dwc_otg_regs.h"
  91823. +
  91824. +#include "dwc_otg_core_if.h"
  91825. +#include "dwc_otg_adp.h"
  91826. +
  91827. +/**
  91828. + * @file
  91829. + * This file contains the interface to the Core Interface Layer.
  91830. + */
  91831. +
  91832. +#ifdef DWC_UTE_CFI
  91833. +
  91834. +#define MAX_DMA_DESCS_PER_EP 256
  91835. +
  91836. +/**
  91837. + * Enumeration for the data buffer mode
  91838. + */
  91839. +typedef enum _data_buffer_mode {
  91840. + BM_STANDARD = 0, /* data buffer is in normal mode */
  91841. + BM_SG = 1, /* data buffer uses the scatter/gather mode */
  91842. + BM_CONCAT = 2, /* data buffer uses the concatenation mode */
  91843. + BM_CIRCULAR = 3, /* data buffer uses the circular DMA mode */
  91844. + BM_ALIGN = 4 /* data buffer is in buffer alignment mode */
  91845. +} data_buffer_mode_e;
  91846. +#endif //DWC_UTE_CFI
  91847. +
  91848. +/** Macros defined for DWC OTG HW Release version */
  91849. +
  91850. +#define OTG_CORE_REV_2_60a 0x4F54260A
  91851. +#define OTG_CORE_REV_2_71a 0x4F54271A
  91852. +#define OTG_CORE_REV_2_72a 0x4F54272A
  91853. +#define OTG_CORE_REV_2_80a 0x4F54280A
  91854. +#define OTG_CORE_REV_2_81a 0x4F54281A
  91855. +#define OTG_CORE_REV_2_90a 0x4F54290A
  91856. +#define OTG_CORE_REV_2_91a 0x4F54291A
  91857. +#define OTG_CORE_REV_2_92a 0x4F54292A
  91858. +#define OTG_CORE_REV_2_93a 0x4F54293A
  91859. +#define OTG_CORE_REV_2_94a 0x4F54294A
  91860. +#define OTG_CORE_REV_3_00a 0x4F54300A
  91861. +
  91862. +/**
  91863. + * Information for each ISOC packet.
  91864. + */
  91865. +typedef struct iso_pkt_info {
  91866. + uint32_t offset;
  91867. + uint32_t length;
  91868. + int32_t status;
  91869. +} iso_pkt_info_t;
  91870. +
  91871. +/**
  91872. + * The <code>dwc_ep</code> structure represents the state of a single
  91873. + * endpoint when acting in device mode. It contains the data items
  91874. + * needed for an endpoint to be activated and transfer packets.
  91875. + */
  91876. +typedef struct dwc_ep {
  91877. + /** EP number used for register address lookup */
  91878. + uint8_t num;
  91879. + /** EP direction 0 = OUT */
  91880. + unsigned is_in:1;
  91881. + /** EP active. */
  91882. + unsigned active:1;
  91883. +
  91884. + /**
  91885. + * Periodic Tx FIFO # for IN EPs For INTR EP set to 0 to use non-periodic
  91886. + * Tx FIFO. If dedicated Tx FIFOs are enabled Tx FIFO # FOR IN EPs*/
  91887. + unsigned tx_fifo_num:4;
  91888. + /** EP type: 0 - Control, 1 - ISOC, 2 - BULK, 3 - INTR */
  91889. + unsigned type:2;
  91890. +#define DWC_OTG_EP_TYPE_CONTROL 0
  91891. +#define DWC_OTG_EP_TYPE_ISOC 1
  91892. +#define DWC_OTG_EP_TYPE_BULK 2
  91893. +#define DWC_OTG_EP_TYPE_INTR 3
  91894. +
  91895. + /** DATA start PID for INTR and BULK EP */
  91896. + unsigned data_pid_start:1;
  91897. + /** Frame (even/odd) for ISOC EP */
  91898. + unsigned even_odd_frame:1;
  91899. + /** Max Packet bytes */
  91900. + unsigned maxpacket:11;
  91901. +
  91902. + /** Max Transfer size */
  91903. + uint32_t maxxfer;
  91904. +
  91905. + /** @name Transfer state */
  91906. + /** @{ */
  91907. +
  91908. + /**
  91909. + * Pointer to the beginning of the transfer buffer -- do not modify
  91910. + * during transfer.
  91911. + */
  91912. +
  91913. + dwc_dma_t dma_addr;
  91914. +
  91915. + dwc_dma_t dma_desc_addr;
  91916. + dwc_otg_dev_dma_desc_t *desc_addr;
  91917. +
  91918. + uint8_t *start_xfer_buff;
  91919. + /** pointer to the transfer buffer */
  91920. + uint8_t *xfer_buff;
  91921. + /** Number of bytes to transfer */
  91922. + unsigned xfer_len:19;
  91923. + /** Number of bytes transferred. */
  91924. + unsigned xfer_count:19;
  91925. + /** Sent ZLP */
  91926. + unsigned sent_zlp:1;
  91927. + /** Total len for control transfer */
  91928. + unsigned total_len:19;
  91929. +
  91930. + /** stall clear flag */
  91931. + unsigned stall_clear_flag:1;
  91932. +
  91933. + /** SETUP pkt cnt rollover flag for EP0 out*/
  91934. + unsigned stp_rollover;
  91935. +
  91936. +#ifdef DWC_UTE_CFI
  91937. + /* The buffer mode */
  91938. + data_buffer_mode_e buff_mode;
  91939. +
  91940. + /* The chain of DMA descriptors.
  91941. + * MAX_DMA_DESCS_PER_EP will be allocated for each active EP.
  91942. + */
  91943. + dwc_otg_dma_desc_t *descs;
  91944. +
  91945. + /* The DMA address of the descriptors chain start */
  91946. + dma_addr_t descs_dma_addr;
  91947. + /** This variable stores the length of the last enqueued request */
  91948. + uint32_t cfi_req_len;
  91949. +#endif //DWC_UTE_CFI
  91950. +
  91951. +/** Max DMA Descriptor count for any EP */
  91952. +#define MAX_DMA_DESC_CNT 256
  91953. + /** Allocated DMA Desc count */
  91954. + uint32_t desc_cnt;
  91955. +
  91956. + /** bInterval */
  91957. + uint32_t bInterval;
  91958. + /** Next frame num to setup next ISOC transfer */
  91959. + uint32_t frame_num;
  91960. + /** Indicates SOF number overrun in DSTS */
  91961. + uint8_t frm_overrun;
  91962. +
  91963. +#ifdef DWC_UTE_PER_IO
  91964. + /** Next frame num for which will be setup DMA Desc */
  91965. + uint32_t xiso_frame_num;
  91966. + /** bInterval */
  91967. + uint32_t xiso_bInterval;
  91968. + /** Count of currently active transfers - shall be either 0 or 1 */
  91969. + int xiso_active_xfers;
  91970. + int xiso_queued_xfers;
  91971. +#endif
  91972. +#ifdef DWC_EN_ISOC
  91973. + /**
  91974. + * Variables specific for ISOC EPs
  91975. + *
  91976. + */
  91977. + /** DMA addresses of ISOC buffers */
  91978. + dwc_dma_t dma_addr0;
  91979. + dwc_dma_t dma_addr1;
  91980. +
  91981. + dwc_dma_t iso_dma_desc_addr;
  91982. + dwc_otg_dev_dma_desc_t *iso_desc_addr;
  91983. +
  91984. + /** pointer to the transfer buffers */
  91985. + uint8_t *xfer_buff0;
  91986. + uint8_t *xfer_buff1;
  91987. +
  91988. + /** number of ISOC Buffer is processing */
  91989. + uint32_t proc_buf_num;
  91990. + /** Interval of ISOC Buffer processing */
  91991. + uint32_t buf_proc_intrvl;
  91992. + /** Data size for regular frame */
  91993. + uint32_t data_per_frame;
  91994. +
  91995. + /* todo - pattern data support is to be implemented in the future */
  91996. + /** Data size for pattern frame */
  91997. + uint32_t data_pattern_frame;
  91998. + /** Frame number of pattern data */
  91999. + uint32_t sync_frame;
  92000. +
  92001. + /** bInterval */
  92002. + uint32_t bInterval;
  92003. + /** ISO Packet number per frame */
  92004. + uint32_t pkt_per_frm;
  92005. + /** Next frame num for which will be setup DMA Desc */
  92006. + uint32_t next_frame;
  92007. + /** Number of packets per buffer processing */
  92008. + uint32_t pkt_cnt;
  92009. + /** Info for all isoc packets */
  92010. + iso_pkt_info_t *pkt_info;
  92011. + /** current pkt number */
  92012. + uint32_t cur_pkt;
  92013. + /** current pkt number */
  92014. + uint8_t *cur_pkt_addr;
  92015. + /** current pkt number */
  92016. + uint32_t cur_pkt_dma_addr;
  92017. +#endif /* DWC_EN_ISOC */
  92018. +
  92019. +/** @} */
  92020. +} dwc_ep_t;
  92021. +
  92022. +/*
  92023. + * Reasons for halting a host channel.
  92024. + */
  92025. +typedef enum dwc_otg_halt_status {
  92026. + DWC_OTG_HC_XFER_NO_HALT_STATUS,
  92027. + DWC_OTG_HC_XFER_COMPLETE,
  92028. + DWC_OTG_HC_XFER_URB_COMPLETE,
  92029. + DWC_OTG_HC_XFER_ACK,
  92030. + DWC_OTG_HC_XFER_NAK,
  92031. + DWC_OTG_HC_XFER_NYET,
  92032. + DWC_OTG_HC_XFER_STALL,
  92033. + DWC_OTG_HC_XFER_XACT_ERR,
  92034. + DWC_OTG_HC_XFER_FRAME_OVERRUN,
  92035. + DWC_OTG_HC_XFER_BABBLE_ERR,
  92036. + DWC_OTG_HC_XFER_DATA_TOGGLE_ERR,
  92037. + DWC_OTG_HC_XFER_AHB_ERR,
  92038. + DWC_OTG_HC_XFER_PERIODIC_INCOMPLETE,
  92039. + DWC_OTG_HC_XFER_URB_DEQUEUE
  92040. +} dwc_otg_halt_status_e;
  92041. +
  92042. +/**
  92043. + * Host channel descriptor. This structure represents the state of a single
  92044. + * host channel when acting in host mode. It contains the data items needed to
  92045. + * transfer packets to an endpoint via a host channel.
  92046. + */
  92047. +typedef struct dwc_hc {
  92048. + /** Host channel number used for register address lookup */
  92049. + uint8_t hc_num;
  92050. +
  92051. + /** Device to access */
  92052. + unsigned dev_addr:7;
  92053. +
  92054. + /** EP to access */
  92055. + unsigned ep_num:4;
  92056. +
  92057. + /** EP direction. 0: OUT, 1: IN */
  92058. + unsigned ep_is_in:1;
  92059. +
  92060. + /**
  92061. + * EP speed.
  92062. + * One of the following values:
  92063. + * - DWC_OTG_EP_SPEED_LOW
  92064. + * - DWC_OTG_EP_SPEED_FULL
  92065. + * - DWC_OTG_EP_SPEED_HIGH
  92066. + */
  92067. + unsigned speed:2;
  92068. +#define DWC_OTG_EP_SPEED_LOW 0
  92069. +#define DWC_OTG_EP_SPEED_FULL 1
  92070. +#define DWC_OTG_EP_SPEED_HIGH 2
  92071. +
  92072. + /**
  92073. + * Endpoint type.
  92074. + * One of the following values:
  92075. + * - DWC_OTG_EP_TYPE_CONTROL: 0
  92076. + * - DWC_OTG_EP_TYPE_ISOC: 1
  92077. + * - DWC_OTG_EP_TYPE_BULK: 2
  92078. + * - DWC_OTG_EP_TYPE_INTR: 3
  92079. + */
  92080. + unsigned ep_type:2;
  92081. +
  92082. + /** Max packet size in bytes */
  92083. + unsigned max_packet:11;
  92084. +
  92085. + /**
  92086. + * PID for initial transaction.
  92087. + * 0: DATA0,<br>
  92088. + * 1: DATA2,<br>
  92089. + * 2: DATA1,<br>
  92090. + * 3: MDATA (non-Control EP),
  92091. + * SETUP (Control EP)
  92092. + */
  92093. + unsigned data_pid_start:2;
  92094. +#define DWC_OTG_HC_PID_DATA0 0
  92095. +#define DWC_OTG_HC_PID_DATA2 1
  92096. +#define DWC_OTG_HC_PID_DATA1 2
  92097. +#define DWC_OTG_HC_PID_MDATA 3
  92098. +#define DWC_OTG_HC_PID_SETUP 3
  92099. +
  92100. + /** Number of periodic transactions per (micro)frame */
  92101. + unsigned multi_count:2;
  92102. +
  92103. + /** @name Transfer State */
  92104. + /** @{ */
  92105. +
  92106. + /** Pointer to the current transfer buffer position. */
  92107. + uint8_t *xfer_buff;
  92108. + /**
  92109. + * In Buffer DMA mode this buffer will be used
  92110. + * if xfer_buff is not DWORD aligned.
  92111. + */
  92112. + dwc_dma_t align_buff;
  92113. + /** Total number of bytes to transfer. */
  92114. + uint32_t xfer_len;
  92115. + /** Number of bytes transferred so far. */
  92116. + uint32_t xfer_count;
  92117. + /** Packet count at start of transfer.*/
  92118. + uint16_t start_pkt_count;
  92119. +
  92120. + /**
  92121. + * Flag to indicate whether the transfer has been started. Set to 1 if
  92122. + * it has been started, 0 otherwise.
  92123. + */
  92124. + uint8_t xfer_started;
  92125. +
  92126. + /**
  92127. + * Set to 1 to indicate that a PING request should be issued on this
  92128. + * channel. If 0, process normally.
  92129. + */
  92130. + uint8_t do_ping;
  92131. +
  92132. + /**
  92133. + * Set to 1 to indicate that the error count for this transaction is
  92134. + * non-zero. Set to 0 if the error count is 0.
  92135. + */
  92136. + uint8_t error_state;
  92137. +
  92138. + /**
  92139. + * Set to 1 to indicate that this channel should be halted the next
  92140. + * time a request is queued for the channel. This is necessary in
  92141. + * slave mode if no request queue space is available when an attempt
  92142. + * is made to halt the channel.
  92143. + */
  92144. + uint8_t halt_on_queue;
  92145. +
  92146. + /**
  92147. + * Set to 1 if the host channel has been halted, but the core is not
  92148. + * finished flushing queued requests. Otherwise 0.
  92149. + */
  92150. + uint8_t halt_pending;
  92151. +
  92152. + /**
  92153. + * Reason for halting the host channel.
  92154. + */
  92155. + dwc_otg_halt_status_e halt_status;
  92156. +
  92157. + /*
  92158. + * Split settings for the host channel
  92159. + */
  92160. + uint8_t do_split; /**< Enable split for the channel */
  92161. + uint8_t complete_split; /**< Enable complete split */
  92162. + uint8_t hub_addr; /**< Address of high speed hub */
  92163. +
  92164. + uint8_t port_addr; /**< Port of the low/full speed device */
  92165. + /** Split transaction position
  92166. + * One of the following values:
  92167. + * - DWC_HCSPLIT_XACTPOS_MID
  92168. + * - DWC_HCSPLIT_XACTPOS_BEGIN
  92169. + * - DWC_HCSPLIT_XACTPOS_END
  92170. + * - DWC_HCSPLIT_XACTPOS_ALL */
  92171. + uint8_t xact_pos;
  92172. +
  92173. + /** Set when the host channel does a short read. */
  92174. + uint8_t short_read;
  92175. +
  92176. + /**
  92177. + * Number of requests issued for this channel since it was assigned to
  92178. + * the current transfer (not counting PINGs).
  92179. + */
  92180. + uint8_t requests;
  92181. +
  92182. + /**
  92183. + * Queue Head for the transfer being processed by this channel.
  92184. + */
  92185. + struct dwc_otg_qh *qh;
  92186. +
  92187. + /** @} */
  92188. +
  92189. + /** Entry in list of host channels. */
  92190. + DWC_CIRCLEQ_ENTRY(dwc_hc) hc_list_entry;
  92191. +
  92192. + /** @name Descriptor DMA support */
  92193. + /** @{ */
  92194. +
  92195. + /** Number of Transfer Descriptors */
  92196. + uint16_t ntd;
  92197. +
  92198. + /** Descriptor List DMA address */
  92199. + dwc_dma_t desc_list_addr;
  92200. +
  92201. + /** Scheduling micro-frame bitmap. */
  92202. + uint8_t schinfo;
  92203. +
  92204. + /** @} */
  92205. +} dwc_hc_t;
  92206. +
  92207. +/**
  92208. + * The following parameters may be specified when starting the module. These
  92209. + * parameters define how the DWC_otg controller should be configured.
  92210. + */
  92211. +typedef struct dwc_otg_core_params {
  92212. + int32_t opt;
  92213. +
  92214. + /**
  92215. + * Specifies the OTG capabilities. The driver will automatically
  92216. + * detect the value for this parameter if none is specified.
  92217. + * 0 - HNP and SRP capable (default)
  92218. + * 1 - SRP Only capable
  92219. + * 2 - No HNP/SRP capable
  92220. + */
  92221. + int32_t otg_cap;
  92222. +
  92223. + /**
  92224. + * Specifies whether to use slave or DMA mode for accessing the data
  92225. + * FIFOs. The driver will automatically detect the value for this
  92226. + * parameter if none is specified.
  92227. + * 0 - Slave
  92228. + * 1 - DMA (default, if available)
  92229. + */
  92230. + int32_t dma_enable;
  92231. +
  92232. + /**
  92233. + * When DMA mode is enabled specifies whether to use address DMA or DMA
  92234. + * Descriptor mode for accessing the data FIFOs in device mode. The driver
  92235. + * will automatically detect the value for this if none is specified.
  92236. + * 0 - address DMA
  92237. + * 1 - DMA Descriptor(default, if available)
  92238. + */
  92239. + int32_t dma_desc_enable;
  92240. + /** The DMA Burst size (applicable only for External DMA
  92241. + * Mode). 1, 4, 8 16, 32, 64, 128, 256 (default 32)
  92242. + */
  92243. + int32_t dma_burst_size; /* Translate this to GAHBCFG values */
  92244. +
  92245. + /**
  92246. + * Specifies the maximum speed of operation in host and device mode.
  92247. + * The actual speed depends on the speed of the attached device and
  92248. + * the value of phy_type. The actual speed depends on the speed of the
  92249. + * attached device.
  92250. + * 0 - High Speed (default)
  92251. + * 1 - Full Speed
  92252. + */
  92253. + int32_t speed;
  92254. + /** Specifies whether low power mode is supported when attached
  92255. + * to a Full Speed or Low Speed device in host mode.
  92256. + * 0 - Don't support low power mode (default)
  92257. + * 1 - Support low power mode
  92258. + */
  92259. + int32_t host_support_fs_ls_low_power;
  92260. +
  92261. + /** Specifies the PHY clock rate in low power mode when connected to a
  92262. + * Low Speed device in host mode. This parameter is applicable only if
  92263. + * HOST_SUPPORT_FS_LS_LOW_POWER is enabled. If PHY_TYPE is set to FS
  92264. + * then defaults to 6 MHZ otherwise 48 MHZ.
  92265. + *
  92266. + * 0 - 48 MHz
  92267. + * 1 - 6 MHz
  92268. + */
  92269. + int32_t host_ls_low_power_phy_clk;
  92270. +
  92271. + /**
  92272. + * 0 - Use cC FIFO size parameters
  92273. + * 1 - Allow dynamic FIFO sizing (default)
  92274. + */
  92275. + int32_t enable_dynamic_fifo;
  92276. +
  92277. + /** Total number of 4-byte words in the data FIFO memory. This
  92278. + * memory includes the Rx FIFO, non-periodic Tx FIFO, and periodic
  92279. + * Tx FIFOs.
  92280. + * 32 to 32768 (default 8192)
  92281. + * Note: The total FIFO memory depth in the FPGA configuration is 8192.
  92282. + */
  92283. + int32_t data_fifo_size;
  92284. +
  92285. + /** Number of 4-byte words in the Rx FIFO in device mode when dynamic
  92286. + * FIFO sizing is enabled.
  92287. + * 16 to 32768 (default 1064)
  92288. + */
  92289. + int32_t dev_rx_fifo_size;
  92290. +
  92291. + /** Number of 4-byte words in the non-periodic Tx FIFO in device mode
  92292. + * when dynamic FIFO sizing is enabled.
  92293. + * 16 to 32768 (default 1024)
  92294. + */
  92295. + int32_t dev_nperio_tx_fifo_size;
  92296. +
  92297. + /** Number of 4-byte words in each of the periodic Tx FIFOs in device
  92298. + * mode when dynamic FIFO sizing is enabled.
  92299. + * 4 to 768 (default 256)
  92300. + */
  92301. + uint32_t dev_perio_tx_fifo_size[MAX_PERIO_FIFOS];
  92302. +
  92303. + /** Number of 4-byte words in the Rx FIFO in host mode when dynamic
  92304. + * FIFO sizing is enabled.
  92305. + * 16 to 32768 (default 1024)
  92306. + */
  92307. + int32_t host_rx_fifo_size;
  92308. +
  92309. + /** Number of 4-byte words in the non-periodic Tx FIFO in host mode
  92310. + * when Dynamic FIFO sizing is enabled in the core.
  92311. + * 16 to 32768 (default 1024)
  92312. + */
  92313. + int32_t host_nperio_tx_fifo_size;
  92314. +
  92315. + /** Number of 4-byte words in the host periodic Tx FIFO when dynamic
  92316. + * FIFO sizing is enabled.
  92317. + * 16 to 32768 (default 1024)
  92318. + */
  92319. + int32_t host_perio_tx_fifo_size;
  92320. +
  92321. + /** The maximum transfer size supported in bytes.
  92322. + * 2047 to 65,535 (default 65,535)
  92323. + */
  92324. + int32_t max_transfer_size;
  92325. +
  92326. + /** The maximum number of packets in a transfer.
  92327. + * 15 to 511 (default 511)
  92328. + */
  92329. + int32_t max_packet_count;
  92330. +
  92331. + /** The number of host channel registers to use.
  92332. + * 1 to 16 (default 12)
  92333. + * Note: The FPGA configuration supports a maximum of 12 host channels.
  92334. + */
  92335. + int32_t host_channels;
  92336. +
  92337. + /** The number of endpoints in addition to EP0 available for device
  92338. + * mode operations.
  92339. + * 1 to 15 (default 6 IN and OUT)
  92340. + * Note: The FPGA configuration supports a maximum of 6 IN and OUT
  92341. + * endpoints in addition to EP0.
  92342. + */
  92343. + int32_t dev_endpoints;
  92344. +
  92345. + /**
  92346. + * Specifies the type of PHY interface to use. By default, the driver
  92347. + * will automatically detect the phy_type.
  92348. + *
  92349. + * 0 - Full Speed PHY
  92350. + * 1 - UTMI+ (default)
  92351. + * 2 - ULPI
  92352. + */
  92353. + int32_t phy_type;
  92354. +
  92355. + /**
  92356. + * Specifies the UTMI+ Data Width. This parameter is
  92357. + * applicable for a PHY_TYPE of UTMI+ or ULPI. (For a ULPI
  92358. + * PHY_TYPE, this parameter indicates the data width between
  92359. + * the MAC and the ULPI Wrapper.) Also, this parameter is
  92360. + * applicable only if the OTG_HSPHY_WIDTH cC parameter was set
  92361. + * to "8 and 16 bits", meaning that the core has been
  92362. + * configured to work at either data path width.
  92363. + *
  92364. + * 8 or 16 bits (default 16)
  92365. + */
  92366. + int32_t phy_utmi_width;
  92367. +
  92368. + /**
  92369. + * Specifies whether the ULPI operates at double or single
  92370. + * data rate. This parameter is only applicable if PHY_TYPE is
  92371. + * ULPI.
  92372. + *
  92373. + * 0 - single data rate ULPI interface with 8 bit wide data
  92374. + * bus (default)
  92375. + * 1 - double data rate ULPI interface with 4 bit wide data
  92376. + * bus
  92377. + */
  92378. + int32_t phy_ulpi_ddr;
  92379. +
  92380. + /**
  92381. + * Specifies whether to use the internal or external supply to
  92382. + * drive the vbus with a ULPI phy.
  92383. + */
  92384. + int32_t phy_ulpi_ext_vbus;
  92385. +
  92386. + /**
  92387. + * Specifies whether to use the I2Cinterface for full speed PHY. This
  92388. + * parameter is only applicable if PHY_TYPE is FS.
  92389. + * 0 - No (default)
  92390. + * 1 - Yes
  92391. + */
  92392. + int32_t i2c_enable;
  92393. +
  92394. + int32_t ulpi_fs_ls;
  92395. +
  92396. + int32_t ts_dline;
  92397. +
  92398. + /**
  92399. + * Specifies whether dedicated transmit FIFOs are
  92400. + * enabled for non periodic IN endpoints in device mode
  92401. + * 0 - No
  92402. + * 1 - Yes
  92403. + */
  92404. + int32_t en_multiple_tx_fifo;
  92405. +
  92406. + /** Number of 4-byte words in each of the Tx FIFOs in device
  92407. + * mode when dynamic FIFO sizing is enabled.
  92408. + * 4 to 768 (default 256)
  92409. + */
  92410. + uint32_t dev_tx_fifo_size[MAX_TX_FIFOS];
  92411. +
  92412. + /** Thresholding enable flag-
  92413. + * bit 0 - enable non-ISO Tx thresholding
  92414. + * bit 1 - enable ISO Tx thresholding
  92415. + * bit 2 - enable Rx thresholding
  92416. + */
  92417. + uint32_t thr_ctl;
  92418. +
  92419. + /** Thresholding length for Tx
  92420. + * FIFOs in 32 bit DWORDs
  92421. + */
  92422. + uint32_t tx_thr_length;
  92423. +
  92424. + /** Thresholding length for Rx
  92425. + * FIFOs in 32 bit DWORDs
  92426. + */
  92427. + uint32_t rx_thr_length;
  92428. +
  92429. + /**
  92430. + * Specifies whether LPM (Link Power Management) support is enabled
  92431. + */
  92432. + int32_t lpm_enable;
  92433. +
  92434. + /** Per Transfer Interrupt
  92435. + * mode enable flag
  92436. + * 1 - Enabled
  92437. + * 0 - Disabled
  92438. + */
  92439. + int32_t pti_enable;
  92440. +
  92441. + /** Multi Processor Interrupt
  92442. + * mode enable flag
  92443. + * 1 - Enabled
  92444. + * 0 - Disabled
  92445. + */
  92446. + int32_t mpi_enable;
  92447. +
  92448. + /** IS_USB Capability
  92449. + * 1 - Enabled
  92450. + * 0 - Disabled
  92451. + */
  92452. + int32_t ic_usb_cap;
  92453. +
  92454. + /** AHB Threshold Ratio
  92455. + * 2'b00 AHB Threshold = MAC Threshold
  92456. + * 2'b01 AHB Threshold = 1/2 MAC Threshold
  92457. + * 2'b10 AHB Threshold = 1/4 MAC Threshold
  92458. + * 2'b11 AHB Threshold = 1/8 MAC Threshold
  92459. + */
  92460. + int32_t ahb_thr_ratio;
  92461. +
  92462. + /** ADP Support
  92463. + * 1 - Enabled
  92464. + * 0 - Disabled
  92465. + */
  92466. + int32_t adp_supp_enable;
  92467. +
  92468. + /** HFIR Reload Control
  92469. + * 0 - The HFIR cannot be reloaded dynamically.
  92470. + * 1 - Allow dynamic reloading of the HFIR register during runtime.
  92471. + */
  92472. + int32_t reload_ctl;
  92473. +
  92474. + /** DCFG: Enable device Out NAK
  92475. + * 0 - The core does not set NAK after Bulk Out transfer complete.
  92476. + * 1 - The core sets NAK after Bulk OUT transfer complete.
  92477. + */
  92478. + int32_t dev_out_nak;
  92479. +
  92480. + /** DCFG: Enable Continue on BNA
  92481. + * After receiving BNA interrupt the core disables the endpoint,when the
  92482. + * endpoint is re-enabled by the application the core starts processing
  92483. + * 0 - from the DOEPDMA descriptor
  92484. + * 1 - from the descriptor which received the BNA.
  92485. + */
  92486. + int32_t cont_on_bna;
  92487. +
  92488. + /** GAHBCFG: AHB Single Support
  92489. + * This bit when programmed supports SINGLE transfers for remainder
  92490. + * data in a transfer for DMA mode of operation.
  92491. + * 0 - in this case the remainder data will be sent using INCR burst size.
  92492. + * 1 - in this case the remainder data will be sent using SINGLE burst size.
  92493. + */
  92494. + int32_t ahb_single;
  92495. +
  92496. + /** Core Power down mode
  92497. + * 0 - No Power Down is enabled
  92498. + * 1 - Reserved
  92499. + * 2 - Complete Power Down (Hibernation)
  92500. + */
  92501. + int32_t power_down;
  92502. +
  92503. + /** OTG revision supported
  92504. + * 0 - OTG 1.3 revision
  92505. + * 1 - OTG 2.0 revision
  92506. + */
  92507. + int32_t otg_ver;
  92508. +
  92509. +} dwc_otg_core_params_t;
  92510. +
  92511. +#ifdef DEBUG
  92512. +struct dwc_otg_core_if;
  92513. +typedef struct hc_xfer_info {
  92514. + struct dwc_otg_core_if *core_if;
  92515. + dwc_hc_t *hc;
  92516. +} hc_xfer_info_t;
  92517. +#endif
  92518. +
  92519. +typedef struct ep_xfer_info {
  92520. + struct dwc_otg_core_if *core_if;
  92521. + dwc_ep_t *ep;
  92522. + uint8_t state;
  92523. +} ep_xfer_info_t;
  92524. +/*
  92525. + * Device States
  92526. + */
  92527. +typedef enum dwc_otg_lx_state {
  92528. + /** On state */
  92529. + DWC_OTG_L0,
  92530. + /** LPM sleep state*/
  92531. + DWC_OTG_L1,
  92532. + /** USB suspend state*/
  92533. + DWC_OTG_L2,
  92534. + /** Off state*/
  92535. + DWC_OTG_L3
  92536. +} dwc_otg_lx_state_e;
  92537. +
  92538. +struct dwc_otg_global_regs_backup {
  92539. + uint32_t gotgctl_local;
  92540. + uint32_t gintmsk_local;
  92541. + uint32_t gahbcfg_local;
  92542. + uint32_t gusbcfg_local;
  92543. + uint32_t grxfsiz_local;
  92544. + uint32_t gnptxfsiz_local;
  92545. +#ifdef CONFIG_USB_DWC_OTG_LPM
  92546. + uint32_t glpmcfg_local;
  92547. +#endif
  92548. + uint32_t gi2cctl_local;
  92549. + uint32_t hptxfsiz_local;
  92550. + uint32_t pcgcctl_local;
  92551. + uint32_t gdfifocfg_local;
  92552. + uint32_t dtxfsiz_local[MAX_EPS_CHANNELS];
  92553. + uint32_t gpwrdn_local;
  92554. + uint32_t xhib_pcgcctl;
  92555. + uint32_t xhib_gpwrdn;
  92556. +};
  92557. +
  92558. +struct dwc_otg_host_regs_backup {
  92559. + uint32_t hcfg_local;
  92560. + uint32_t haintmsk_local;
  92561. + uint32_t hcintmsk_local[MAX_EPS_CHANNELS];
  92562. + uint32_t hprt0_local;
  92563. + uint32_t hfir_local;
  92564. +};
  92565. +
  92566. +struct dwc_otg_dev_regs_backup {
  92567. + uint32_t dcfg;
  92568. + uint32_t dctl;
  92569. + uint32_t daintmsk;
  92570. + uint32_t diepmsk;
  92571. + uint32_t doepmsk;
  92572. + uint32_t diepctl[MAX_EPS_CHANNELS];
  92573. + uint32_t dieptsiz[MAX_EPS_CHANNELS];
  92574. + uint32_t diepdma[MAX_EPS_CHANNELS];
  92575. +};
  92576. +/**
  92577. + * The <code>dwc_otg_core_if</code> structure contains information needed to manage
  92578. + * the DWC_otg controller acting in either host or device mode. It
  92579. + * represents the programming view of the controller as a whole.
  92580. + */
  92581. +struct dwc_otg_core_if {
  92582. + /** Parameters that define how the core should be configured.*/
  92583. + dwc_otg_core_params_t *core_params;
  92584. +
  92585. + /** Core Global registers starting at offset 000h. */
  92586. + dwc_otg_core_global_regs_t *core_global_regs;
  92587. +
  92588. + /** Device-specific information */
  92589. + dwc_otg_dev_if_t *dev_if;
  92590. + /** Host-specific information */
  92591. + dwc_otg_host_if_t *host_if;
  92592. +
  92593. + /** Value from SNPSID register */
  92594. + uint32_t snpsid;
  92595. +
  92596. + /*
  92597. + * Set to 1 if the core PHY interface bits in USBCFG have been
  92598. + * initialized.
  92599. + */
  92600. + uint8_t phy_init_done;
  92601. +
  92602. + /*
  92603. + * SRP Success flag, set by srp success interrupt in FS I2C mode
  92604. + */
  92605. + uint8_t srp_success;
  92606. + uint8_t srp_timer_started;
  92607. + /** Timer for SRP. If it expires before SRP is successful
  92608. + * clear the SRP. */
  92609. + dwc_timer_t *srp_timer;
  92610. +
  92611. +#ifdef DWC_DEV_SRPCAP
  92612. + /* This timer is needed to power on the hibernated host core if SRP is not
  92613. + * initiated on connected SRP capable device for limited period of time
  92614. + */
  92615. + uint8_t pwron_timer_started;
  92616. + dwc_timer_t *pwron_timer;
  92617. +#endif
  92618. + /* Common configuration information */
  92619. + /** Power and Clock Gating Control Register */
  92620. + volatile uint32_t *pcgcctl;
  92621. +#define DWC_OTG_PCGCCTL_OFFSET 0xE00
  92622. +
  92623. + /** Push/pop addresses for endpoints or host channels.*/
  92624. + uint32_t *data_fifo[MAX_EPS_CHANNELS];
  92625. +#define DWC_OTG_DATA_FIFO_OFFSET 0x1000
  92626. +#define DWC_OTG_DATA_FIFO_SIZE 0x1000
  92627. +
  92628. + /** Total RAM for FIFOs (Bytes) */
  92629. + uint16_t total_fifo_size;
  92630. + /** Size of Rx FIFO (Bytes) */
  92631. + uint16_t rx_fifo_size;
  92632. + /** Size of Non-periodic Tx FIFO (Bytes) */
  92633. + uint16_t nperio_tx_fifo_size;
  92634. +
  92635. + /** 1 if DMA is enabled, 0 otherwise. */
  92636. + uint8_t dma_enable;
  92637. +
  92638. + /** 1 if DMA descriptor is enabled, 0 otherwise. */
  92639. + uint8_t dma_desc_enable;
  92640. +
  92641. + /** 1 if PTI Enhancement mode is enabled, 0 otherwise. */
  92642. + uint8_t pti_enh_enable;
  92643. +
  92644. + /** 1 if MPI Enhancement mode is enabled, 0 otherwise. */
  92645. + uint8_t multiproc_int_enable;
  92646. +
  92647. + /** 1 if dedicated Tx FIFOs are enabled, 0 otherwise. */
  92648. + uint8_t en_multiple_tx_fifo;
  92649. +
  92650. + /** Set to 1 if multiple packets of a high-bandwidth transfer is in
  92651. + * process of being queued */
  92652. + uint8_t queuing_high_bandwidth;
  92653. +
  92654. + /** Hardware Configuration -- stored here for convenience.*/
  92655. + hwcfg1_data_t hwcfg1;
  92656. + hwcfg2_data_t hwcfg2;
  92657. + hwcfg3_data_t hwcfg3;
  92658. + hwcfg4_data_t hwcfg4;
  92659. + fifosize_data_t hptxfsiz;
  92660. +
  92661. + /** Host and Device Configuration -- stored here for convenience.*/
  92662. + hcfg_data_t hcfg;
  92663. + dcfg_data_t dcfg;
  92664. +
  92665. + /** The operational State, during transations
  92666. + * (a_host>>a_peripherial and b_device=>b_host) this may not
  92667. + * match the core but allows the software to determine
  92668. + * transitions.
  92669. + */
  92670. + uint8_t op_state;
  92671. +
  92672. + /**
  92673. + * Set to 1 if the HCD needs to be restarted on a session request
  92674. + * interrupt. This is required if no connector ID status change has
  92675. + * occurred since the HCD was last disconnected.
  92676. + */
  92677. + uint8_t restart_hcd_on_session_req;
  92678. +
  92679. + /** HCD callbacks */
  92680. + /** A-Device is a_host */
  92681. +#define A_HOST (1)
  92682. + /** A-Device is a_suspend */
  92683. +#define A_SUSPEND (2)
  92684. + /** A-Device is a_peripherial */
  92685. +#define A_PERIPHERAL (3)
  92686. + /** B-Device is operating as a Peripheral. */
  92687. +#define B_PERIPHERAL (4)
  92688. + /** B-Device is operating as a Host. */
  92689. +#define B_HOST (5)
  92690. +
  92691. + /** HCD callbacks */
  92692. + struct dwc_otg_cil_callbacks *hcd_cb;
  92693. + /** PCD callbacks */
  92694. + struct dwc_otg_cil_callbacks *pcd_cb;
  92695. +
  92696. + /** Device mode Periodic Tx FIFO Mask */
  92697. + uint32_t p_tx_msk;
  92698. + /** Device mode Periodic Tx FIFO Mask */
  92699. + uint32_t tx_msk;
  92700. +
  92701. + /** Workqueue object used for handling several interrupts */
  92702. + dwc_workq_t *wq_otg;
  92703. +
  92704. + /** Timer object used for handling "Wakeup Detected" Interrupt */
  92705. + dwc_timer_t *wkp_timer;
  92706. + /** This arrays used for debug purposes for DEV OUT NAK enhancement */
  92707. + uint32_t start_doeptsiz_val[MAX_EPS_CHANNELS];
  92708. + ep_xfer_info_t ep_xfer_info[MAX_EPS_CHANNELS];
  92709. + dwc_timer_t *ep_xfer_timer[MAX_EPS_CHANNELS];
  92710. +#ifdef DEBUG
  92711. + uint32_t start_hcchar_val[MAX_EPS_CHANNELS];
  92712. +
  92713. + hc_xfer_info_t hc_xfer_info[MAX_EPS_CHANNELS];
  92714. + dwc_timer_t *hc_xfer_timer[MAX_EPS_CHANNELS];
  92715. +
  92716. + uint32_t hfnum_7_samples;
  92717. + uint64_t hfnum_7_frrem_accum;
  92718. + uint32_t hfnum_0_samples;
  92719. + uint64_t hfnum_0_frrem_accum;
  92720. + uint32_t hfnum_other_samples;
  92721. + uint64_t hfnum_other_frrem_accum;
  92722. +#endif
  92723. +
  92724. +#ifdef DWC_UTE_CFI
  92725. + uint16_t pwron_rxfsiz;
  92726. + uint16_t pwron_gnptxfsiz;
  92727. + uint16_t pwron_txfsiz[15];
  92728. +
  92729. + uint16_t init_rxfsiz;
  92730. + uint16_t init_gnptxfsiz;
  92731. + uint16_t init_txfsiz[15];
  92732. +#endif
  92733. +
  92734. + /** Lx state of device */
  92735. + dwc_otg_lx_state_e lx_state;
  92736. +
  92737. + /** Saved Core Global registers */
  92738. + struct dwc_otg_global_regs_backup *gr_backup;
  92739. + /** Saved Host registers */
  92740. + struct dwc_otg_host_regs_backup *hr_backup;
  92741. + /** Saved Device registers */
  92742. + struct dwc_otg_dev_regs_backup *dr_backup;
  92743. +
  92744. + /** Power Down Enable */
  92745. + uint32_t power_down;
  92746. +
  92747. + /** ADP support Enable */
  92748. + uint32_t adp_enable;
  92749. +
  92750. + /** ADP structure object */
  92751. + dwc_otg_adp_t adp;
  92752. +
  92753. + /** hibernation/suspend flag */
  92754. + int hibernation_suspend;
  92755. +
  92756. + /** Device mode extended hibernation flag */
  92757. + int xhib;
  92758. +
  92759. + /** OTG revision supported */
  92760. + uint32_t otg_ver;
  92761. +
  92762. + /** OTG status flag used for HNP polling */
  92763. + uint8_t otg_sts;
  92764. +
  92765. + /** Pointer to either hcd->lock or pcd->lock */
  92766. + dwc_spinlock_t *lock;
  92767. +
  92768. + /** Start predict NextEP based on Learning Queue if equal 1,
  92769. + * also used as counter of disabled NP IN EP's */
  92770. + uint8_t start_predict;
  92771. +
  92772. + /** NextEp sequence, including EP0: nextep_seq[] = EP if non-periodic and
  92773. + * active, 0xff otherwise */
  92774. + uint8_t nextep_seq[MAX_EPS_CHANNELS];
  92775. +
  92776. + /** Index of fisrt EP in nextep_seq array which should be re-enabled **/
  92777. + uint8_t first_in_nextep_seq;
  92778. +
  92779. + /** Frame number while entering to ISR - needed for ISOCs **/
  92780. + uint32_t frame_num;
  92781. +
  92782. +};
  92783. +
  92784. +#ifdef DEBUG
  92785. +/*
  92786. + * This function is called when transfer is timed out.
  92787. + */
  92788. +extern void hc_xfer_timeout(void *ptr);
  92789. +#endif
  92790. +
  92791. +/*
  92792. + * This function is called when transfer is timed out on endpoint.
  92793. + */
  92794. +extern void ep_xfer_timeout(void *ptr);
  92795. +
  92796. +/*
  92797. + * The following functions are functions for works
  92798. + * using during handling some interrupts
  92799. + */
  92800. +extern void w_conn_id_status_change(void *p);
  92801. +
  92802. +extern void w_wakeup_detected(void *p);
  92803. +
  92804. +/** Saves global register values into system memory. */
  92805. +extern int dwc_otg_save_global_regs(dwc_otg_core_if_t * core_if);
  92806. +/** Saves device register values into system memory. */
  92807. +extern int dwc_otg_save_dev_regs(dwc_otg_core_if_t * core_if);
  92808. +/** Saves host register values into system memory. */
  92809. +extern int dwc_otg_save_host_regs(dwc_otg_core_if_t * core_if);
  92810. +/** Restore global register values. */
  92811. +extern int dwc_otg_restore_global_regs(dwc_otg_core_if_t * core_if);
  92812. +/** Restore host register values. */
  92813. +extern int dwc_otg_restore_host_regs(dwc_otg_core_if_t * core_if, int reset);
  92814. +/** Restore device register values. */
  92815. +extern int dwc_otg_restore_dev_regs(dwc_otg_core_if_t * core_if,
  92816. + int rem_wakeup);
  92817. +extern int restore_lpm_i2c_regs(dwc_otg_core_if_t * core_if);
  92818. +extern int restore_essential_regs(dwc_otg_core_if_t * core_if, int rmode,
  92819. + int is_host);
  92820. +
  92821. +extern int dwc_otg_host_hibernation_restore(dwc_otg_core_if_t * core_if,
  92822. + int restore_mode, int reset);
  92823. +extern int dwc_otg_device_hibernation_restore(dwc_otg_core_if_t * core_if,
  92824. + int rem_wakeup, int reset);
  92825. +
  92826. +/*
  92827. + * The following functions support initialization of the CIL driver component
  92828. + * and the DWC_otg controller.
  92829. + */
  92830. +extern void dwc_otg_core_host_init(dwc_otg_core_if_t * _core_if);
  92831. +extern void dwc_otg_core_dev_init(dwc_otg_core_if_t * _core_if);
  92832. +
  92833. +/** @name Device CIL Functions
  92834. + * The following functions support managing the DWC_otg controller in device
  92835. + * mode.
  92836. + */
  92837. +/**@{*/
  92838. +extern void dwc_otg_wakeup(dwc_otg_core_if_t * _core_if);
  92839. +extern void dwc_otg_read_setup_packet(dwc_otg_core_if_t * _core_if,
  92840. + uint32_t * _dest);
  92841. +extern uint32_t dwc_otg_get_frame_number(dwc_otg_core_if_t * _core_if);
  92842. +extern void dwc_otg_ep0_activate(dwc_otg_core_if_t * _core_if, dwc_ep_t * _ep);
  92843. +extern void dwc_otg_ep_activate(dwc_otg_core_if_t * _core_if, dwc_ep_t * _ep);
  92844. +extern void dwc_otg_ep_deactivate(dwc_otg_core_if_t * _core_if, dwc_ep_t * _ep);
  92845. +extern void dwc_otg_ep_start_transfer(dwc_otg_core_if_t * _core_if,
  92846. + dwc_ep_t * _ep);
  92847. +extern void dwc_otg_ep_start_zl_transfer(dwc_otg_core_if_t * _core_if,
  92848. + dwc_ep_t * _ep);
  92849. +extern void dwc_otg_ep0_start_transfer(dwc_otg_core_if_t * _core_if,
  92850. + dwc_ep_t * _ep);
  92851. +extern void dwc_otg_ep0_continue_transfer(dwc_otg_core_if_t * _core_if,
  92852. + dwc_ep_t * _ep);
  92853. +extern void dwc_otg_ep_write_packet(dwc_otg_core_if_t * _core_if,
  92854. + dwc_ep_t * _ep, int _dma);
  92855. +extern void dwc_otg_ep_set_stall(dwc_otg_core_if_t * _core_if, dwc_ep_t * _ep);
  92856. +extern void dwc_otg_ep_clear_stall(dwc_otg_core_if_t * _core_if,
  92857. + dwc_ep_t * _ep);
  92858. +extern void dwc_otg_enable_device_interrupts(dwc_otg_core_if_t * _core_if);
  92859. +
  92860. +#ifdef DWC_EN_ISOC
  92861. +extern void dwc_otg_iso_ep_start_frm_transfer(dwc_otg_core_if_t * core_if,
  92862. + dwc_ep_t * ep);
  92863. +extern void dwc_otg_iso_ep_start_buf_transfer(dwc_otg_core_if_t * core_if,
  92864. + dwc_ep_t * ep);
  92865. +#endif /* DWC_EN_ISOC */
  92866. +/**@}*/
  92867. +
  92868. +/** @name Host CIL Functions
  92869. + * The following functions support managing the DWC_otg controller in host
  92870. + * mode.
  92871. + */
  92872. +/**@{*/
  92873. +extern void dwc_otg_hc_init(dwc_otg_core_if_t * _core_if, dwc_hc_t * _hc);
  92874. +extern void dwc_otg_hc_halt(dwc_otg_core_if_t * _core_if,
  92875. + dwc_hc_t * _hc, dwc_otg_halt_status_e _halt_status);
  92876. +extern void dwc_otg_hc_cleanup(dwc_otg_core_if_t * _core_if, dwc_hc_t * _hc);
  92877. +extern void dwc_otg_hc_start_transfer(dwc_otg_core_if_t * _core_if,
  92878. + dwc_hc_t * _hc);
  92879. +extern int dwc_otg_hc_continue_transfer(dwc_otg_core_if_t * _core_if,
  92880. + dwc_hc_t * _hc);
  92881. +extern void dwc_otg_hc_do_ping(dwc_otg_core_if_t * _core_if, dwc_hc_t * _hc);
  92882. +extern void dwc_otg_hc_write_packet(dwc_otg_core_if_t * _core_if,
  92883. + dwc_hc_t * _hc);
  92884. +extern void dwc_otg_enable_host_interrupts(dwc_otg_core_if_t * _core_if);
  92885. +extern void dwc_otg_disable_host_interrupts(dwc_otg_core_if_t * _core_if);
  92886. +
  92887. +extern void dwc_otg_hc_start_transfer_ddma(dwc_otg_core_if_t * core_if,
  92888. + dwc_hc_t * hc);
  92889. +
  92890. +extern uint32_t calc_frame_interval(dwc_otg_core_if_t * core_if);
  92891. +
  92892. +/* Macro used to clear one channel interrupt */
  92893. +#define clear_hc_int(_hc_regs_, _intr_) \
  92894. +do { \
  92895. + hcint_data_t hcint_clear = {.d32 = 0}; \
  92896. + hcint_clear.b._intr_ = 1; \
  92897. + DWC_WRITE_REG32(&(_hc_regs_)->hcint, hcint_clear.d32); \
  92898. +} while (0)
  92899. +
  92900. +/*
  92901. + * Macro used to disable one channel interrupt. Channel interrupts are
  92902. + * disabled when the channel is halted or released by the interrupt handler.
  92903. + * There is no need to handle further interrupts of that type until the
  92904. + * channel is re-assigned. In fact, subsequent handling may cause crashes
  92905. + * because the channel structures are cleaned up when the channel is released.
  92906. + */
  92907. +#define disable_hc_int(_hc_regs_, _intr_) \
  92908. +do { \
  92909. + hcintmsk_data_t hcintmsk = {.d32 = 0}; \
  92910. + hcintmsk.b._intr_ = 1; \
  92911. + DWC_MODIFY_REG32(&(_hc_regs_)->hcintmsk, hcintmsk.d32, 0); \
  92912. +} while (0)
  92913. +
  92914. +/**
  92915. + * This function Reads HPRT0 in preparation to modify. It keeps the
  92916. + * WC bits 0 so that if they are read as 1, they won't clear when you
  92917. + * write it back
  92918. + */
  92919. +static inline uint32_t dwc_otg_read_hprt0(dwc_otg_core_if_t * _core_if)
  92920. +{
  92921. + hprt0_data_t hprt0;
  92922. + hprt0.d32 = DWC_READ_REG32(_core_if->host_if->hprt0);
  92923. + hprt0.b.prtena = 0;
  92924. + hprt0.b.prtconndet = 0;
  92925. + hprt0.b.prtenchng = 0;
  92926. + hprt0.b.prtovrcurrchng = 0;
  92927. + return hprt0.d32;
  92928. +}
  92929. +
  92930. +/**@}*/
  92931. +
  92932. +/** @name Common CIL Functions
  92933. + * The following functions support managing the DWC_otg controller in either
  92934. + * device or host mode.
  92935. + */
  92936. +/**@{*/
  92937. +
  92938. +extern void dwc_otg_read_packet(dwc_otg_core_if_t * core_if,
  92939. + uint8_t * dest, uint16_t bytes);
  92940. +
  92941. +extern void dwc_otg_flush_tx_fifo(dwc_otg_core_if_t * _core_if, const int _num);
  92942. +extern void dwc_otg_flush_rx_fifo(dwc_otg_core_if_t * _core_if);
  92943. +extern void dwc_otg_core_reset(dwc_otg_core_if_t * _core_if);
  92944. +
  92945. +/**
  92946. + * This function returns the Core Interrupt register.
  92947. + */
  92948. +static inline uint32_t dwc_otg_read_core_intr(dwc_otg_core_if_t * core_if)
  92949. +{
  92950. + return (DWC_READ_REG32(&core_if->core_global_regs->gintsts) &
  92951. + DWC_READ_REG32(&core_if->core_global_regs->gintmsk));
  92952. +}
  92953. +
  92954. +/**
  92955. + * This function returns the OTG Interrupt register.
  92956. + */
  92957. +static inline uint32_t dwc_otg_read_otg_intr(dwc_otg_core_if_t * core_if)
  92958. +{
  92959. + return (DWC_READ_REG32(&core_if->core_global_regs->gotgint));
  92960. +}
  92961. +
  92962. +/**
  92963. + * This function reads the Device All Endpoints Interrupt register and
  92964. + * returns the IN endpoint interrupt bits.
  92965. + */
  92966. +static inline uint32_t dwc_otg_read_dev_all_in_ep_intr(dwc_otg_core_if_t *
  92967. + core_if)
  92968. +{
  92969. +
  92970. + uint32_t v;
  92971. +
  92972. + if (core_if->multiproc_int_enable) {
  92973. + v = DWC_READ_REG32(&core_if->dev_if->
  92974. + dev_global_regs->deachint) &
  92975. + DWC_READ_REG32(&core_if->
  92976. + dev_if->dev_global_regs->deachintmsk);
  92977. + } else {
  92978. + v = DWC_READ_REG32(&core_if->dev_if->dev_global_regs->daint) &
  92979. + DWC_READ_REG32(&core_if->dev_if->dev_global_regs->daintmsk);
  92980. + }
  92981. + return (v & 0xffff);
  92982. +}
  92983. +
  92984. +/**
  92985. + * This function reads the Device All Endpoints Interrupt register and
  92986. + * returns the OUT endpoint interrupt bits.
  92987. + */
  92988. +static inline uint32_t dwc_otg_read_dev_all_out_ep_intr(dwc_otg_core_if_t *
  92989. + core_if)
  92990. +{
  92991. + uint32_t v;
  92992. +
  92993. + if (core_if->multiproc_int_enable) {
  92994. + v = DWC_READ_REG32(&core_if->dev_if->
  92995. + dev_global_regs->deachint) &
  92996. + DWC_READ_REG32(&core_if->
  92997. + dev_if->dev_global_regs->deachintmsk);
  92998. + } else {
  92999. + v = DWC_READ_REG32(&core_if->dev_if->dev_global_regs->daint) &
  93000. + DWC_READ_REG32(&core_if->dev_if->dev_global_regs->daintmsk);
  93001. + }
  93002. +
  93003. + return ((v & 0xffff0000) >> 16);
  93004. +}
  93005. +
  93006. +/**
  93007. + * This function returns the Device IN EP Interrupt register
  93008. + */
  93009. +static inline uint32_t dwc_otg_read_dev_in_ep_intr(dwc_otg_core_if_t * core_if,
  93010. + dwc_ep_t * ep)
  93011. +{
  93012. + dwc_otg_dev_if_t *dev_if = core_if->dev_if;
  93013. + uint32_t v, msk, emp;
  93014. +
  93015. + if (core_if->multiproc_int_enable) {
  93016. + msk =
  93017. + DWC_READ_REG32(&dev_if->
  93018. + dev_global_regs->diepeachintmsk[ep->num]);
  93019. + emp =
  93020. + DWC_READ_REG32(&dev_if->
  93021. + dev_global_regs->dtknqr4_fifoemptymsk);
  93022. + msk |= ((emp >> ep->num) & 0x1) << 7;
  93023. + v = DWC_READ_REG32(&dev_if->in_ep_regs[ep->num]->diepint) & msk;
  93024. + } else {
  93025. + msk = DWC_READ_REG32(&dev_if->dev_global_regs->diepmsk);
  93026. + emp =
  93027. + DWC_READ_REG32(&dev_if->
  93028. + dev_global_regs->dtknqr4_fifoemptymsk);
  93029. + msk |= ((emp >> ep->num) & 0x1) << 7;
  93030. + v = DWC_READ_REG32(&dev_if->in_ep_regs[ep->num]->diepint) & msk;
  93031. + }
  93032. +
  93033. + return v;
  93034. +}
  93035. +
  93036. +/**
  93037. + * This function returns the Device OUT EP Interrupt register
  93038. + */
  93039. +static inline uint32_t dwc_otg_read_dev_out_ep_intr(dwc_otg_core_if_t *
  93040. + _core_if, dwc_ep_t * _ep)
  93041. +{
  93042. + dwc_otg_dev_if_t *dev_if = _core_if->dev_if;
  93043. + uint32_t v;
  93044. + doepmsk_data_t msk = {.d32 = 0 };
  93045. +
  93046. + if (_core_if->multiproc_int_enable) {
  93047. + msk.d32 =
  93048. + DWC_READ_REG32(&dev_if->
  93049. + dev_global_regs->doepeachintmsk[_ep->num]);
  93050. + if (_core_if->pti_enh_enable) {
  93051. + msk.b.pktdrpsts = 1;
  93052. + }
  93053. + v = DWC_READ_REG32(&dev_if->
  93054. + out_ep_regs[_ep->num]->doepint) & msk.d32;
  93055. + } else {
  93056. + msk.d32 = DWC_READ_REG32(&dev_if->dev_global_regs->doepmsk);
  93057. + if (_core_if->pti_enh_enable) {
  93058. + msk.b.pktdrpsts = 1;
  93059. + }
  93060. + v = DWC_READ_REG32(&dev_if->
  93061. + out_ep_regs[_ep->num]->doepint) & msk.d32;
  93062. + }
  93063. + return v;
  93064. +}
  93065. +
  93066. +/**
  93067. + * This function returns the Host All Channel Interrupt register
  93068. + */
  93069. +static inline uint32_t dwc_otg_read_host_all_channels_intr(dwc_otg_core_if_t *
  93070. + _core_if)
  93071. +{
  93072. + return (DWC_READ_REG32(&_core_if->host_if->host_global_regs->haint));
  93073. +}
  93074. +
  93075. +static inline uint32_t dwc_otg_read_host_channel_intr(dwc_otg_core_if_t *
  93076. + _core_if, dwc_hc_t * _hc)
  93077. +{
  93078. + return (DWC_READ_REG32
  93079. + (&_core_if->host_if->hc_regs[_hc->hc_num]->hcint));
  93080. +}
  93081. +
  93082. +/**
  93083. + * This function returns the mode of the operation, host or device.
  93084. + *
  93085. + * @return 0 - Device Mode, 1 - Host Mode
  93086. + */
  93087. +static inline uint32_t dwc_otg_mode(dwc_otg_core_if_t * _core_if)
  93088. +{
  93089. + return (DWC_READ_REG32(&_core_if->core_global_regs->gintsts) & 0x1);
  93090. +}
  93091. +
  93092. +/**@}*/
  93093. +
  93094. +/**
  93095. + * DWC_otg CIL callback structure. This structure allows the HCD and
  93096. + * PCD to register functions used for starting and stopping the PCD
  93097. + * and HCD for role change on for a DRD.
  93098. + */
  93099. +typedef struct dwc_otg_cil_callbacks {
  93100. + /** Start function for role change */
  93101. + int (*start) (void *_p);
  93102. + /** Stop Function for role change */
  93103. + int (*stop) (void *_p);
  93104. + /** Disconnect Function for role change */
  93105. + int (*disconnect) (void *_p);
  93106. + /** Resume/Remote wakeup Function */
  93107. + int (*resume_wakeup) (void *_p);
  93108. + /** Suspend function */
  93109. + int (*suspend) (void *_p);
  93110. + /** Session Start (SRP) */
  93111. + int (*session_start) (void *_p);
  93112. +#ifdef CONFIG_USB_DWC_OTG_LPM
  93113. + /** Sleep (switch to L0 state) */
  93114. + int (*sleep) (void *_p);
  93115. +#endif
  93116. + /** Pointer passed to start() and stop() */
  93117. + void *p;
  93118. +} dwc_otg_cil_callbacks_t;
  93119. +
  93120. +extern void dwc_otg_cil_register_pcd_callbacks(dwc_otg_core_if_t * _core_if,
  93121. + dwc_otg_cil_callbacks_t * _cb,
  93122. + void *_p);
  93123. +extern void dwc_otg_cil_register_hcd_callbacks(dwc_otg_core_if_t * _core_if,
  93124. + dwc_otg_cil_callbacks_t * _cb,
  93125. + void *_p);
  93126. +
  93127. +void dwc_otg_initiate_srp(dwc_otg_core_if_t * core_if);
  93128. +
  93129. +//////////////////////////////////////////////////////////////////////
  93130. +/** Start the HCD. Helper function for using the HCD callbacks.
  93131. + *
  93132. + * @param core_if Programming view of DWC_otg controller.
  93133. + */
  93134. +static inline void cil_hcd_start(dwc_otg_core_if_t * core_if)
  93135. +{
  93136. + if (core_if->hcd_cb && core_if->hcd_cb->start) {
  93137. + core_if->hcd_cb->start(core_if->hcd_cb->p);
  93138. + }
  93139. +}
  93140. +
  93141. +/** Stop the HCD. Helper function for using the HCD callbacks.
  93142. + *
  93143. + * @param core_if Programming view of DWC_otg controller.
  93144. + */
  93145. +static inline void cil_hcd_stop(dwc_otg_core_if_t * core_if)
  93146. +{
  93147. + if (core_if->hcd_cb && core_if->hcd_cb->stop) {
  93148. + core_if->hcd_cb->stop(core_if->hcd_cb->p);
  93149. + }
  93150. +}
  93151. +
  93152. +/** Disconnect the HCD. Helper function for using the HCD callbacks.
  93153. + *
  93154. + * @param core_if Programming view of DWC_otg controller.
  93155. + */
  93156. +static inline void cil_hcd_disconnect(dwc_otg_core_if_t * core_if)
  93157. +{
  93158. + if (core_if->hcd_cb && core_if->hcd_cb->disconnect) {
  93159. + core_if->hcd_cb->disconnect(core_if->hcd_cb->p);
  93160. + }
  93161. +}
  93162. +
  93163. +/** Inform the HCD the a New Session has begun. Helper function for
  93164. + * using the HCD callbacks.
  93165. + *
  93166. + * @param core_if Programming view of DWC_otg controller.
  93167. + */
  93168. +static inline void cil_hcd_session_start(dwc_otg_core_if_t * core_if)
  93169. +{
  93170. + if (core_if->hcd_cb && core_if->hcd_cb->session_start) {
  93171. + core_if->hcd_cb->session_start(core_if->hcd_cb->p);
  93172. + }
  93173. +}
  93174. +
  93175. +#ifdef CONFIG_USB_DWC_OTG_LPM
  93176. +/**
  93177. + * Inform the HCD about LPM sleep.
  93178. + * Helper function for using the HCD callbacks.
  93179. + *
  93180. + * @param core_if Programming view of DWC_otg controller.
  93181. + */
  93182. +static inline void cil_hcd_sleep(dwc_otg_core_if_t * core_if)
  93183. +{
  93184. + if (core_if->hcd_cb && core_if->hcd_cb->sleep) {
  93185. + core_if->hcd_cb->sleep(core_if->hcd_cb->p);
  93186. + }
  93187. +}
  93188. +#endif
  93189. +
  93190. +/** Resume the HCD. Helper function for using the HCD callbacks.
  93191. + *
  93192. + * @param core_if Programming view of DWC_otg controller.
  93193. + */
  93194. +static inline void cil_hcd_resume(dwc_otg_core_if_t * core_if)
  93195. +{
  93196. + if (core_if->hcd_cb && core_if->hcd_cb->resume_wakeup) {
  93197. + core_if->hcd_cb->resume_wakeup(core_if->hcd_cb->p);
  93198. + }
  93199. +}
  93200. +
  93201. +/** Start the PCD. Helper function for using the PCD callbacks.
  93202. + *
  93203. + * @param core_if Programming view of DWC_otg controller.
  93204. + */
  93205. +static inline void cil_pcd_start(dwc_otg_core_if_t * core_if)
  93206. +{
  93207. + if (core_if->pcd_cb && core_if->pcd_cb->start) {
  93208. + core_if->pcd_cb->start(core_if->pcd_cb->p);
  93209. + }
  93210. +}
  93211. +
  93212. +/** Stop the PCD. Helper function for using the PCD callbacks.
  93213. + *
  93214. + * @param core_if Programming view of DWC_otg controller.
  93215. + */
  93216. +static inline void cil_pcd_stop(dwc_otg_core_if_t * core_if)
  93217. +{
  93218. + if (core_if->pcd_cb && core_if->pcd_cb->stop) {
  93219. + core_if->pcd_cb->stop(core_if->pcd_cb->p);
  93220. + }
  93221. +}
  93222. +
  93223. +/** Suspend the PCD. Helper function for using the PCD callbacks.
  93224. + *
  93225. + * @param core_if Programming view of DWC_otg controller.
  93226. + */
  93227. +static inline void cil_pcd_suspend(dwc_otg_core_if_t * core_if)
  93228. +{
  93229. + if (core_if->pcd_cb && core_if->pcd_cb->suspend) {
  93230. + core_if->pcd_cb->suspend(core_if->pcd_cb->p);
  93231. + }
  93232. +}
  93233. +
  93234. +/** Resume the PCD. Helper function for using the PCD callbacks.
  93235. + *
  93236. + * @param core_if Programming view of DWC_otg controller.
  93237. + */
  93238. +static inline void cil_pcd_resume(dwc_otg_core_if_t * core_if)
  93239. +{
  93240. + if (core_if->pcd_cb && core_if->pcd_cb->resume_wakeup) {
  93241. + core_if->pcd_cb->resume_wakeup(core_if->pcd_cb->p);
  93242. + }
  93243. +}
  93244. +
  93245. +//////////////////////////////////////////////////////////////////////
  93246. +
  93247. +#endif
  93248. diff -Nur linux-3.18.14/drivers/usb/host/dwc_otg/dwc_otg_cil_intr.c linux-rpi/drivers/usb/host/dwc_otg/dwc_otg_cil_intr.c
  93249. --- linux-3.18.14/drivers/usb/host/dwc_otg/dwc_otg_cil_intr.c 1969-12-31 18:00:00.000000000 -0600
  93250. +++ linux-rpi/drivers/usb/host/dwc_otg/dwc_otg_cil_intr.c 2015-05-31 14:46:12.905660961 -0500
  93251. @@ -0,0 +1,1594 @@
  93252. +/* ==========================================================================
  93253. + * $File: //dwh/usb_iip/dev/software/otg/linux/drivers/dwc_otg_cil_intr.c $
  93254. + * $Revision: #32 $
  93255. + * $Date: 2012/08/10 $
  93256. + * $Change: 2047372 $
  93257. + *
  93258. + * Synopsys HS OTG Linux Software Driver and documentation (hereinafter,
  93259. + * "Software") is an Unsupported proprietary work of Synopsys, Inc. unless
  93260. + * otherwise expressly agreed to in writing between Synopsys and you.
  93261. + *
  93262. + * The Software IS NOT an item of Licensed Software or Licensed Product under
  93263. + * any End User Software License Agreement or Agreement for Licensed Product
  93264. + * with Synopsys or any supplement thereto. You are permitted to use and
  93265. + * redistribute this Software in source and binary forms, with or without
  93266. + * modification, provided that redistributions of source code must retain this
  93267. + * notice. You may not view, use, disclose, copy or distribute this file or
  93268. + * any information contained herein except pursuant to this license grant from
  93269. + * Synopsys. If you do not agree with this notice, including the disclaimer
  93270. + * below, then you are not authorized to use the Software.
  93271. + *
  93272. + * THIS SOFTWARE IS BEING DISTRIBUTED BY SYNOPSYS SOLELY ON AN "AS IS" BASIS
  93273. + * AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
  93274. + * IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
  93275. + * ARE HEREBY DISCLAIMED. IN NO EVENT SHALL SYNOPSYS BE LIABLE FOR ANY DIRECT,
  93276. + * INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES
  93277. + * (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR
  93278. + * SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER
  93279. + * CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT
  93280. + * LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY
  93281. + * OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH
  93282. + * DAMAGE.
  93283. + * ========================================================================== */
  93284. +
  93285. +/** @file
  93286. + *
  93287. + * The Core Interface Layer provides basic services for accessing and
  93288. + * managing the DWC_otg hardware. These services are used by both the
  93289. + * Host Controller Driver and the Peripheral Controller Driver.
  93290. + *
  93291. + * This file contains the Common Interrupt handlers.
  93292. + */
  93293. +#include "dwc_os.h"
  93294. +#include "dwc_otg_regs.h"
  93295. +#include "dwc_otg_cil.h"
  93296. +#include "dwc_otg_driver.h"
  93297. +#include "dwc_otg_pcd.h"
  93298. +#include "dwc_otg_hcd.h"
  93299. +
  93300. +#ifdef DEBUG
  93301. +inline const char *op_state_str(dwc_otg_core_if_t * core_if)
  93302. +{
  93303. + return (core_if->op_state == A_HOST ? "a_host" :
  93304. + (core_if->op_state == A_SUSPEND ? "a_suspend" :
  93305. + (core_if->op_state == A_PERIPHERAL ? "a_peripheral" :
  93306. + (core_if->op_state == B_PERIPHERAL ? "b_peripheral" :
  93307. + (core_if->op_state == B_HOST ? "b_host" : "unknown")))));
  93308. +}
  93309. +#endif
  93310. +
  93311. +/** This function will log a debug message
  93312. + *
  93313. + * @param core_if Programming view of DWC_otg controller.
  93314. + */
  93315. +int32_t dwc_otg_handle_mode_mismatch_intr(dwc_otg_core_if_t * core_if)
  93316. +{
  93317. + gintsts_data_t gintsts;
  93318. + DWC_WARN("Mode Mismatch Interrupt: currently in %s mode\n",
  93319. + dwc_otg_mode(core_if) ? "Host" : "Device");
  93320. +
  93321. + /* Clear interrupt */
  93322. + gintsts.d32 = 0;
  93323. + gintsts.b.modemismatch = 1;
  93324. + DWC_WRITE_REG32(&core_if->core_global_regs->gintsts, gintsts.d32);
  93325. + return 1;
  93326. +}
  93327. +
  93328. +/**
  93329. + * This function handles the OTG Interrupts. It reads the OTG
  93330. + * Interrupt Register (GOTGINT) to determine what interrupt has
  93331. + * occurred.
  93332. + *
  93333. + * @param core_if Programming view of DWC_otg controller.
  93334. + */
  93335. +int32_t dwc_otg_handle_otg_intr(dwc_otg_core_if_t * core_if)
  93336. +{
  93337. + dwc_otg_core_global_regs_t *global_regs = core_if->core_global_regs;
  93338. + gotgint_data_t gotgint;
  93339. + gotgctl_data_t gotgctl;
  93340. + gintmsk_data_t gintmsk;
  93341. + gpwrdn_data_t gpwrdn;
  93342. +
  93343. + gotgint.d32 = DWC_READ_REG32(&global_regs->gotgint);
  93344. + gotgctl.d32 = DWC_READ_REG32(&global_regs->gotgctl);
  93345. + DWC_DEBUGPL(DBG_CIL, "++OTG Interrupt gotgint=%0x [%s]\n", gotgint.d32,
  93346. + op_state_str(core_if));
  93347. +
  93348. + if (gotgint.b.sesenddet) {
  93349. + DWC_DEBUGPL(DBG_ANY, " ++OTG Interrupt: "
  93350. + "Session End Detected++ (%s)\n",
  93351. + op_state_str(core_if));
  93352. + gotgctl.d32 = DWC_READ_REG32(&global_regs->gotgctl);
  93353. +
  93354. + if (core_if->op_state == B_HOST) {
  93355. + cil_pcd_start(core_if);
  93356. + core_if->op_state = B_PERIPHERAL;
  93357. + } else {
  93358. + /* If not B_HOST and Device HNP still set. HNP
  93359. + * Did not succeed!*/
  93360. + if (gotgctl.b.devhnpen) {
  93361. + DWC_DEBUGPL(DBG_ANY, "Session End Detected\n");
  93362. + __DWC_ERROR("Device Not Connected/Responding!\n");
  93363. + }
  93364. +
  93365. + /* If Session End Detected the B-Cable has
  93366. + * been disconnected. */
  93367. + /* Reset PCD and Gadget driver to a
  93368. + * clean state. */
  93369. + core_if->lx_state = DWC_OTG_L0;
  93370. + DWC_SPINUNLOCK(core_if->lock);
  93371. + cil_pcd_stop(core_if);
  93372. + DWC_SPINLOCK(core_if->lock);
  93373. +
  93374. + if (core_if->adp_enable) {
  93375. + if (core_if->power_down == 2) {
  93376. + gpwrdn.d32 = 0;
  93377. + gpwrdn.b.pwrdnswtch = 1;
  93378. + DWC_MODIFY_REG32(&core_if->
  93379. + core_global_regs->
  93380. + gpwrdn, gpwrdn.d32, 0);
  93381. + }
  93382. +
  93383. + gpwrdn.d32 = 0;
  93384. + gpwrdn.b.pmuintsel = 1;
  93385. + gpwrdn.b.pmuactv = 1;
  93386. + DWC_MODIFY_REG32(&core_if->core_global_regs->
  93387. + gpwrdn, 0, gpwrdn.d32);
  93388. +
  93389. + dwc_otg_adp_sense_start(core_if);
  93390. + }
  93391. + }
  93392. +
  93393. + gotgctl.d32 = 0;
  93394. + gotgctl.b.devhnpen = 1;
  93395. + DWC_MODIFY_REG32(&global_regs->gotgctl, gotgctl.d32, 0);
  93396. + }
  93397. + if (gotgint.b.sesreqsucstschng) {
  93398. + DWC_DEBUGPL(DBG_ANY, " ++OTG Interrupt: "
  93399. + "Session Reqeust Success Status Change++\n");
  93400. + gotgctl.d32 = DWC_READ_REG32(&global_regs->gotgctl);
  93401. + if (gotgctl.b.sesreqscs) {
  93402. +
  93403. + if ((core_if->core_params->phy_type ==
  93404. + DWC_PHY_TYPE_PARAM_FS) && (core_if->core_params->i2c_enable)) {
  93405. + core_if->srp_success = 1;
  93406. + } else {
  93407. + DWC_SPINUNLOCK(core_if->lock);
  93408. + cil_pcd_resume(core_if);
  93409. + DWC_SPINLOCK(core_if->lock);
  93410. + /* Clear Session Request */
  93411. + gotgctl.d32 = 0;
  93412. + gotgctl.b.sesreq = 1;
  93413. + DWC_MODIFY_REG32(&global_regs->gotgctl,
  93414. + gotgctl.d32, 0);
  93415. + }
  93416. + }
  93417. + }
  93418. + if (gotgint.b.hstnegsucstschng) {
  93419. + /* Print statements during the HNP interrupt handling
  93420. + * can cause it to fail.*/
  93421. + gotgctl.d32 = DWC_READ_REG32(&global_regs->gotgctl);
  93422. + /* WA for 3.00a- HW is not setting cur_mode, even sometimes
  93423. + * this does not help*/
  93424. + if (core_if->snpsid >= OTG_CORE_REV_3_00a)
  93425. + dwc_udelay(100);
  93426. + if (gotgctl.b.hstnegscs) {
  93427. + if (dwc_otg_is_host_mode(core_if)) {
  93428. + core_if->op_state = B_HOST;
  93429. + /*
  93430. + * Need to disable SOF interrupt immediately.
  93431. + * When switching from device to host, the PCD
  93432. + * interrupt handler won't handle the
  93433. + * interrupt if host mode is already set. The
  93434. + * HCD interrupt handler won't get called if
  93435. + * the HCD state is HALT. This means that the
  93436. + * interrupt does not get handled and Linux
  93437. + * complains loudly.
  93438. + */
  93439. + gintmsk.d32 = 0;
  93440. + gintmsk.b.sofintr = 1;
  93441. + DWC_MODIFY_REG32(&global_regs->gintmsk,
  93442. + gintmsk.d32, 0);
  93443. + /* Call callback function with spin lock released */
  93444. + DWC_SPINUNLOCK(core_if->lock);
  93445. + cil_pcd_stop(core_if);
  93446. + /*
  93447. + * Initialize the Core for Host mode.
  93448. + */
  93449. + cil_hcd_start(core_if);
  93450. + DWC_SPINLOCK(core_if->lock);
  93451. + core_if->op_state = B_HOST;
  93452. + }
  93453. + } else {
  93454. + gotgctl.d32 = 0;
  93455. + gotgctl.b.hnpreq = 1;
  93456. + gotgctl.b.devhnpen = 1;
  93457. + DWC_MODIFY_REG32(&global_regs->gotgctl, gotgctl.d32, 0);
  93458. + DWC_DEBUGPL(DBG_ANY, "HNP Failed\n");
  93459. + __DWC_ERROR("Device Not Connected/Responding\n");
  93460. + }
  93461. + }
  93462. + if (gotgint.b.hstnegdet) {
  93463. + /* The disconnect interrupt is set at the same time as
  93464. + * Host Negotiation Detected. During the mode
  93465. + * switch all interrupts are cleared so the disconnect
  93466. + * interrupt handler will not get executed.
  93467. + */
  93468. + DWC_DEBUGPL(DBG_ANY, " ++OTG Interrupt: "
  93469. + "Host Negotiation Detected++ (%s)\n",
  93470. + (dwc_otg_is_host_mode(core_if) ? "Host" :
  93471. + "Device"));
  93472. + if (dwc_otg_is_device_mode(core_if)) {
  93473. + DWC_DEBUGPL(DBG_ANY, "a_suspend->a_peripheral (%d)\n",
  93474. + core_if->op_state);
  93475. + DWC_SPINUNLOCK(core_if->lock);
  93476. + cil_hcd_disconnect(core_if);
  93477. + cil_pcd_start(core_if);
  93478. + DWC_SPINLOCK(core_if->lock);
  93479. + core_if->op_state = A_PERIPHERAL;
  93480. + } else {
  93481. + /*
  93482. + * Need to disable SOF interrupt immediately. When
  93483. + * switching from device to host, the PCD interrupt
  93484. + * handler won't handle the interrupt if host mode is
  93485. + * already set. The HCD interrupt handler won't get
  93486. + * called if the HCD state is HALT. This means that
  93487. + * the interrupt does not get handled and Linux
  93488. + * complains loudly.
  93489. + */
  93490. + gintmsk.d32 = 0;
  93491. + gintmsk.b.sofintr = 1;
  93492. + DWC_MODIFY_REG32(&global_regs->gintmsk, gintmsk.d32, 0);
  93493. + DWC_SPINUNLOCK(core_if->lock);
  93494. + cil_pcd_stop(core_if);
  93495. + cil_hcd_start(core_if);
  93496. + DWC_SPINLOCK(core_if->lock);
  93497. + core_if->op_state = A_HOST;
  93498. + }
  93499. + }
  93500. + if (gotgint.b.adevtoutchng) {
  93501. + DWC_DEBUGPL(DBG_ANY, " ++OTG Interrupt: "
  93502. + "A-Device Timeout Change++\n");
  93503. + }
  93504. + if (gotgint.b.debdone) {
  93505. + DWC_DEBUGPL(DBG_ANY, " ++OTG Interrupt: " "Debounce Done++\n");
  93506. + }
  93507. +
  93508. + /* Clear GOTGINT */
  93509. + DWC_WRITE_REG32(&core_if->core_global_regs->gotgint, gotgint.d32);
  93510. +
  93511. + return 1;
  93512. +}
  93513. +
  93514. +void w_conn_id_status_change(void *p)
  93515. +{
  93516. + dwc_otg_core_if_t *core_if = p;
  93517. + uint32_t count = 0;
  93518. + gotgctl_data_t gotgctl = {.d32 = 0 };
  93519. +
  93520. + gotgctl.d32 = DWC_READ_REG32(&core_if->core_global_regs->gotgctl);
  93521. + DWC_DEBUGPL(DBG_CIL, "gotgctl=%0x\n", gotgctl.d32);
  93522. + DWC_DEBUGPL(DBG_CIL, "gotgctl.b.conidsts=%d\n", gotgctl.b.conidsts);
  93523. +
  93524. + /* B-Device connector (Device Mode) */
  93525. + if (gotgctl.b.conidsts) {
  93526. + /* Wait for switch to device mode. */
  93527. + while (!dwc_otg_is_device_mode(core_if)) {
  93528. + DWC_PRINTF("Waiting for Peripheral Mode, Mode=%s\n",
  93529. + (dwc_otg_is_host_mode(core_if) ? "Host" :
  93530. + "Peripheral"));
  93531. + dwc_mdelay(100);
  93532. + if (++count > 10000)
  93533. + break;
  93534. + }
  93535. + DWC_ASSERT(++count < 10000,
  93536. + "Connection id status change timed out");
  93537. + core_if->op_state = B_PERIPHERAL;
  93538. + dwc_otg_core_init(core_if);
  93539. + dwc_otg_enable_global_interrupts(core_if);
  93540. + cil_pcd_start(core_if);
  93541. + } else {
  93542. + /* A-Device connector (Host Mode) */
  93543. + while (!dwc_otg_is_host_mode(core_if)) {
  93544. + DWC_PRINTF("Waiting for Host Mode, Mode=%s\n",
  93545. + (dwc_otg_is_host_mode(core_if) ? "Host" :
  93546. + "Peripheral"));
  93547. + dwc_mdelay(100);
  93548. + if (++count > 10000)
  93549. + break;
  93550. + }
  93551. + DWC_ASSERT(++count < 10000,
  93552. + "Connection id status change timed out");
  93553. + core_if->op_state = A_HOST;
  93554. + /*
  93555. + * Initialize the Core for Host mode.
  93556. + */
  93557. + dwc_otg_core_init(core_if);
  93558. + dwc_otg_enable_global_interrupts(core_if);
  93559. + cil_hcd_start(core_if);
  93560. + }
  93561. +}
  93562. +
  93563. +/**
  93564. + * This function handles the Connector ID Status Change Interrupt. It
  93565. + * reads the OTG Interrupt Register (GOTCTL) to determine whether this
  93566. + * is a Device to Host Mode transition or a Host Mode to Device
  93567. + * Transition.
  93568. + *
  93569. + * This only occurs when the cable is connected/removed from the PHY
  93570. + * connector.
  93571. + *
  93572. + * @param core_if Programming view of DWC_otg controller.
  93573. + */
  93574. +int32_t dwc_otg_handle_conn_id_status_change_intr(dwc_otg_core_if_t * core_if)
  93575. +{
  93576. +
  93577. + /*
  93578. + * Need to disable SOF interrupt immediately. If switching from device
  93579. + * to host, the PCD interrupt handler won't handle the interrupt if
  93580. + * host mode is already set. The HCD interrupt handler won't get
  93581. + * called if the HCD state is HALT. This means that the interrupt does
  93582. + * not get handled and Linux complains loudly.
  93583. + */
  93584. + gintmsk_data_t gintmsk = {.d32 = 0 };
  93585. + gintsts_data_t gintsts = {.d32 = 0 };
  93586. +
  93587. + gintmsk.b.sofintr = 1;
  93588. + DWC_MODIFY_REG32(&core_if->core_global_regs->gintmsk, gintmsk.d32, 0);
  93589. +
  93590. + DWC_DEBUGPL(DBG_CIL,
  93591. + " ++Connector ID Status Change Interrupt++ (%s)\n",
  93592. + (dwc_otg_is_host_mode(core_if) ? "Host" : "Device"));
  93593. +
  93594. + DWC_SPINUNLOCK(core_if->lock);
  93595. +
  93596. + /*
  93597. + * Need to schedule a work, as there are possible DELAY function calls
  93598. + * Release lock before scheduling workq as it holds spinlock during scheduling
  93599. + */
  93600. +
  93601. + DWC_WORKQ_SCHEDULE(core_if->wq_otg, w_conn_id_status_change,
  93602. + core_if, "connection id status change");
  93603. + DWC_SPINLOCK(core_if->lock);
  93604. +
  93605. + /* Set flag and clear interrupt */
  93606. + gintsts.b.conidstschng = 1;
  93607. + DWC_WRITE_REG32(&core_if->core_global_regs->gintsts, gintsts.d32);
  93608. +
  93609. + return 1;
  93610. +}
  93611. +
  93612. +/**
  93613. + * This interrupt indicates that a device is initiating the Session
  93614. + * Request Protocol to request the host to turn on bus power so a new
  93615. + * session can begin. The handler responds by turning on bus power. If
  93616. + * the DWC_otg controller is in low power mode, the handler brings the
  93617. + * controller out of low power mode before turning on bus power.
  93618. + *
  93619. + * @param core_if Programming view of DWC_otg controller.
  93620. + */
  93621. +int32_t dwc_otg_handle_session_req_intr(dwc_otg_core_if_t * core_if)
  93622. +{
  93623. + gintsts_data_t gintsts;
  93624. +
  93625. +#ifndef DWC_HOST_ONLY
  93626. + DWC_DEBUGPL(DBG_ANY, "++Session Request Interrupt++\n");
  93627. +
  93628. + if (dwc_otg_is_device_mode(core_if)) {
  93629. + DWC_PRINTF("SRP: Device mode\n");
  93630. + } else {
  93631. + hprt0_data_t hprt0;
  93632. + DWC_PRINTF("SRP: Host mode\n");
  93633. +
  93634. + /* Turn on the port power bit. */
  93635. + hprt0.d32 = dwc_otg_read_hprt0(core_if);
  93636. + hprt0.b.prtpwr = 1;
  93637. + DWC_WRITE_REG32(core_if->host_if->hprt0, hprt0.d32);
  93638. +
  93639. + /* Start the Connection timer. So a message can be displayed
  93640. + * if connect does not occur within 10 seconds. */
  93641. + cil_hcd_session_start(core_if);
  93642. + }
  93643. +#endif
  93644. +
  93645. + /* Clear interrupt */
  93646. + gintsts.d32 = 0;
  93647. + gintsts.b.sessreqintr = 1;
  93648. + DWC_WRITE_REG32(&core_if->core_global_regs->gintsts, gintsts.d32);
  93649. +
  93650. + return 1;
  93651. +}
  93652. +
  93653. +void w_wakeup_detected(void *p)
  93654. +{
  93655. + dwc_otg_core_if_t *core_if = (dwc_otg_core_if_t *) p;
  93656. + /*
  93657. + * Clear the Resume after 70ms. (Need 20 ms minimum. Use 70 ms
  93658. + * so that OPT tests pass with all PHYs).
  93659. + */
  93660. + hprt0_data_t hprt0 = {.d32 = 0 };
  93661. +#if 0
  93662. + pcgcctl_data_t pcgcctl = {.d32 = 0 };
  93663. + /* Restart the Phy Clock */
  93664. + pcgcctl.b.stoppclk = 1;
  93665. + DWC_MODIFY_REG32(core_if->pcgcctl, pcgcctl.d32, 0);
  93666. + dwc_udelay(10);
  93667. +#endif //0
  93668. + hprt0.d32 = dwc_otg_read_hprt0(core_if);
  93669. + DWC_DEBUGPL(DBG_ANY, "Resume: HPRT0=%0x\n", hprt0.d32);
  93670. +// dwc_mdelay(70);
  93671. + hprt0.b.prtres = 0; /* Resume */
  93672. + DWC_WRITE_REG32(core_if->host_if->hprt0, hprt0.d32);
  93673. + DWC_DEBUGPL(DBG_ANY, "Clear Resume: HPRT0=%0x\n",
  93674. + DWC_READ_REG32(core_if->host_if->hprt0));
  93675. +
  93676. + cil_hcd_resume(core_if);
  93677. +
  93678. + /** Change to L0 state*/
  93679. + core_if->lx_state = DWC_OTG_L0;
  93680. +}
  93681. +
  93682. +/**
  93683. + * This interrupt indicates that the DWC_otg controller has detected a
  93684. + * resume or remote wakeup sequence. If the DWC_otg controller is in
  93685. + * low power mode, the handler must brings the controller out of low
  93686. + * power mode. The controller automatically begins resume
  93687. + * signaling. The handler schedules a time to stop resume signaling.
  93688. + */
  93689. +int32_t dwc_otg_handle_wakeup_detected_intr(dwc_otg_core_if_t * core_if)
  93690. +{
  93691. + gintsts_data_t gintsts;
  93692. +
  93693. + DWC_DEBUGPL(DBG_ANY,
  93694. + "++Resume and Remote Wakeup Detected Interrupt++\n");
  93695. +
  93696. + DWC_PRINTF("%s lxstate = %d\n", __func__, core_if->lx_state);
  93697. +
  93698. + if (dwc_otg_is_device_mode(core_if)) {
  93699. + dctl_data_t dctl = {.d32 = 0 };
  93700. + DWC_DEBUGPL(DBG_PCD, "DSTS=0x%0x\n",
  93701. + DWC_READ_REG32(&core_if->dev_if->dev_global_regs->
  93702. + dsts));
  93703. + if (core_if->lx_state == DWC_OTG_L2) {
  93704. +#ifdef PARTIAL_POWER_DOWN
  93705. + if (core_if->hwcfg4.b.power_optimiz) {
  93706. + pcgcctl_data_t power = {.d32 = 0 };
  93707. +
  93708. + power.d32 = DWC_READ_REG32(core_if->pcgcctl);
  93709. + DWC_DEBUGPL(DBG_CIL, "PCGCCTL=%0x\n",
  93710. + power.d32);
  93711. +
  93712. + power.b.stoppclk = 0;
  93713. + DWC_WRITE_REG32(core_if->pcgcctl, power.d32);
  93714. +
  93715. + power.b.pwrclmp = 0;
  93716. + DWC_WRITE_REG32(core_if->pcgcctl, power.d32);
  93717. +
  93718. + power.b.rstpdwnmodule = 0;
  93719. + DWC_WRITE_REG32(core_if->pcgcctl, power.d32);
  93720. + }
  93721. +#endif
  93722. + /* Clear the Remote Wakeup Signaling */
  93723. + dctl.b.rmtwkupsig = 1;
  93724. + DWC_MODIFY_REG32(&core_if->dev_if->dev_global_regs->
  93725. + dctl, dctl.d32, 0);
  93726. +
  93727. + DWC_SPINUNLOCK(core_if->lock);
  93728. + if (core_if->pcd_cb && core_if->pcd_cb->resume_wakeup) {
  93729. + core_if->pcd_cb->resume_wakeup(core_if->pcd_cb->p);
  93730. + }
  93731. + DWC_SPINLOCK(core_if->lock);
  93732. + } else {
  93733. + glpmcfg_data_t lpmcfg;
  93734. + lpmcfg.d32 =
  93735. + DWC_READ_REG32(&core_if->core_global_regs->glpmcfg);
  93736. + lpmcfg.b.hird_thres &= (~(1 << 4));
  93737. + DWC_WRITE_REG32(&core_if->core_global_regs->glpmcfg,
  93738. + lpmcfg.d32);
  93739. + }
  93740. + /** Change to L0 state*/
  93741. + core_if->lx_state = DWC_OTG_L0;
  93742. + } else {
  93743. + if (core_if->lx_state != DWC_OTG_L1) {
  93744. + pcgcctl_data_t pcgcctl = {.d32 = 0 };
  93745. +
  93746. + /* Restart the Phy Clock */
  93747. + pcgcctl.b.stoppclk = 1;
  93748. + DWC_MODIFY_REG32(core_if->pcgcctl, pcgcctl.d32, 0);
  93749. + DWC_TIMER_SCHEDULE(core_if->wkp_timer, 71);
  93750. + } else {
  93751. + /** Change to L0 state*/
  93752. + core_if->lx_state = DWC_OTG_L0;
  93753. + }
  93754. + }
  93755. +
  93756. + /* Clear interrupt */
  93757. + gintsts.d32 = 0;
  93758. + gintsts.b.wkupintr = 1;
  93759. + DWC_WRITE_REG32(&core_if->core_global_regs->gintsts, gintsts.d32);
  93760. +
  93761. + return 1;
  93762. +}
  93763. +
  93764. +/**
  93765. + * This interrupt indicates that the Wakeup Logic has detected a
  93766. + * Device disconnect.
  93767. + */
  93768. +static int32_t dwc_otg_handle_pwrdn_disconnect_intr(dwc_otg_core_if_t *core_if)
  93769. +{
  93770. + gpwrdn_data_t gpwrdn = { .d32 = 0 };
  93771. + gpwrdn_data_t gpwrdn_temp = { .d32 = 0 };
  93772. + gpwrdn_temp.d32 = DWC_READ_REG32(&core_if->core_global_regs->gpwrdn);
  93773. +
  93774. + DWC_PRINTF("%s called\n", __FUNCTION__);
  93775. +
  93776. + if (!core_if->hibernation_suspend) {
  93777. + DWC_PRINTF("Already exited from Hibernation\n");
  93778. + return 1;
  93779. + }
  93780. +
  93781. + /* Switch on the voltage to the core */
  93782. + gpwrdn.b.pwrdnswtch = 1;
  93783. + DWC_MODIFY_REG32(&core_if->core_global_regs->gpwrdn, gpwrdn.d32, 0);
  93784. + dwc_udelay(10);
  93785. +
  93786. + /* Reset the core */
  93787. + gpwrdn.d32 = 0;
  93788. + gpwrdn.b.pwrdnrstn = 1;
  93789. + DWC_MODIFY_REG32(&core_if->core_global_regs->gpwrdn, gpwrdn.d32, 0);
  93790. + dwc_udelay(10);
  93791. +
  93792. + /* Disable power clamps*/
  93793. + gpwrdn.d32 = 0;
  93794. + gpwrdn.b.pwrdnclmp = 1;
  93795. + DWC_MODIFY_REG32(&core_if->core_global_regs->gpwrdn, gpwrdn.d32, 0);
  93796. +
  93797. + /* Remove reset the core signal */
  93798. + gpwrdn.d32 = 0;
  93799. + gpwrdn.b.pwrdnrstn = 1;
  93800. + DWC_MODIFY_REG32(&core_if->core_global_regs->gpwrdn, 0, gpwrdn.d32);
  93801. + dwc_udelay(10);
  93802. +
  93803. + /* Disable PMU interrupt */
  93804. + gpwrdn.d32 = 0;
  93805. + gpwrdn.b.pmuintsel = 1;
  93806. + DWC_MODIFY_REG32(&core_if->core_global_regs->gpwrdn, gpwrdn.d32, 0);
  93807. +
  93808. + core_if->hibernation_suspend = 0;
  93809. +
  93810. + /* Disable PMU */
  93811. + gpwrdn.d32 = 0;
  93812. + gpwrdn.b.pmuactv = 1;
  93813. + DWC_MODIFY_REG32(&core_if->core_global_regs->gpwrdn, gpwrdn.d32, 0);
  93814. + dwc_udelay(10);
  93815. +
  93816. + if (gpwrdn_temp.b.idsts) {
  93817. + core_if->op_state = B_PERIPHERAL;
  93818. + dwc_otg_core_init(core_if);
  93819. + dwc_otg_enable_global_interrupts(core_if);
  93820. + cil_pcd_start(core_if);
  93821. + } else {
  93822. + core_if->op_state = A_HOST;
  93823. + dwc_otg_core_init(core_if);
  93824. + dwc_otg_enable_global_interrupts(core_if);
  93825. + cil_hcd_start(core_if);
  93826. + }
  93827. +
  93828. + return 1;
  93829. +}
  93830. +
  93831. +/**
  93832. + * This interrupt indicates that the Wakeup Logic has detected a
  93833. + * remote wakeup sequence.
  93834. + */
  93835. +static int32_t dwc_otg_handle_pwrdn_wakeup_detected_intr(dwc_otg_core_if_t * core_if)
  93836. +{
  93837. + gpwrdn_data_t gpwrdn = {.d32 = 0 };
  93838. + DWC_DEBUGPL(DBG_ANY,
  93839. + "++Powerdown Remote Wakeup Detected Interrupt++\n");
  93840. +
  93841. + if (!core_if->hibernation_suspend) {
  93842. + DWC_PRINTF("Already exited from Hibernation\n");
  93843. + return 1;
  93844. + }
  93845. +
  93846. + gpwrdn.d32 = DWC_READ_REG32(&core_if->core_global_regs->gpwrdn);
  93847. + if (gpwrdn.b.idsts) { // Device Mode
  93848. + if ((core_if->power_down == 2)
  93849. + && (core_if->hibernation_suspend == 1)) {
  93850. + dwc_otg_device_hibernation_restore(core_if, 0, 0);
  93851. + }
  93852. + } else {
  93853. + if ((core_if->power_down == 2)
  93854. + && (core_if->hibernation_suspend == 1)) {
  93855. + dwc_otg_host_hibernation_restore(core_if, 1, 0);
  93856. + }
  93857. + }
  93858. + return 1;
  93859. +}
  93860. +
  93861. +static int32_t dwc_otg_handle_pwrdn_idsts_change(dwc_otg_device_t *otg_dev)
  93862. +{
  93863. + gpwrdn_data_t gpwrdn = {.d32 = 0 };
  93864. + gpwrdn_data_t gpwrdn_temp = {.d32 = 0 };
  93865. + dwc_otg_core_if_t *core_if = otg_dev->core_if;
  93866. +
  93867. + DWC_DEBUGPL(DBG_ANY, "%s called\n", __FUNCTION__);
  93868. + gpwrdn_temp.d32 = DWC_READ_REG32(&core_if->core_global_regs->gpwrdn);
  93869. + if (core_if->power_down == 2) {
  93870. + if (!core_if->hibernation_suspend) {
  93871. + DWC_PRINTF("Already exited from Hibernation\n");
  93872. + return 1;
  93873. + }
  93874. + DWC_DEBUGPL(DBG_ANY, "Exit from hibernation on ID sts change\n");
  93875. + /* Switch on the voltage to the core */
  93876. + gpwrdn.b.pwrdnswtch = 1;
  93877. + DWC_MODIFY_REG32(&core_if->core_global_regs->gpwrdn, gpwrdn.d32, 0);
  93878. + dwc_udelay(10);
  93879. +
  93880. + /* Reset the core */
  93881. + gpwrdn.d32 = 0;
  93882. + gpwrdn.b.pwrdnrstn = 1;
  93883. + DWC_MODIFY_REG32(&core_if->core_global_regs->gpwrdn, gpwrdn.d32, 0);
  93884. + dwc_udelay(10);
  93885. +
  93886. + /* Disable power clamps */
  93887. + gpwrdn.d32 = 0;
  93888. + gpwrdn.b.pwrdnclmp = 1;
  93889. + DWC_MODIFY_REG32(&core_if->core_global_regs->gpwrdn, gpwrdn.d32, 0);
  93890. +
  93891. + /* Remove reset the core signal */
  93892. + gpwrdn.d32 = 0;
  93893. + gpwrdn.b.pwrdnrstn = 1;
  93894. + DWC_MODIFY_REG32(&core_if->core_global_regs->gpwrdn, 0, gpwrdn.d32);
  93895. + dwc_udelay(10);
  93896. +
  93897. + /* Disable PMU interrupt */
  93898. + gpwrdn.d32 = 0;
  93899. + gpwrdn.b.pmuintsel = 1;
  93900. + DWC_MODIFY_REG32(&core_if->core_global_regs->gpwrdn, gpwrdn.d32, 0);
  93901. +
  93902. + /*Indicates that we are exiting from hibernation */
  93903. + core_if->hibernation_suspend = 0;
  93904. +
  93905. + /* Disable PMU */
  93906. + gpwrdn.d32 = 0;
  93907. + gpwrdn.b.pmuactv = 1;
  93908. + DWC_MODIFY_REG32(&core_if->core_global_regs->gpwrdn, gpwrdn.d32, 0);
  93909. + dwc_udelay(10);
  93910. +
  93911. + gpwrdn.d32 = core_if->gr_backup->gpwrdn_local;
  93912. + if (gpwrdn.b.dis_vbus == 1) {
  93913. + gpwrdn.d32 = 0;
  93914. + gpwrdn.b.dis_vbus = 1;
  93915. + DWC_MODIFY_REG32(&core_if->core_global_regs->gpwrdn, gpwrdn.d32, 0);
  93916. + }
  93917. +
  93918. + if (gpwrdn_temp.b.idsts) {
  93919. + core_if->op_state = B_PERIPHERAL;
  93920. + dwc_otg_core_init(core_if);
  93921. + dwc_otg_enable_global_interrupts(core_if);
  93922. + cil_pcd_start(core_if);
  93923. + } else {
  93924. + core_if->op_state = A_HOST;
  93925. + dwc_otg_core_init(core_if);
  93926. + dwc_otg_enable_global_interrupts(core_if);
  93927. + cil_hcd_start(core_if);
  93928. + }
  93929. + }
  93930. +
  93931. + if (core_if->adp_enable) {
  93932. + uint8_t is_host = 0;
  93933. + DWC_SPINUNLOCK(core_if->lock);
  93934. + /* Change the core_if's lock to hcd/pcd lock depend on mode? */
  93935. +#ifndef DWC_HOST_ONLY
  93936. + if (gpwrdn_temp.b.idsts)
  93937. + core_if->lock = otg_dev->pcd->lock;
  93938. +#endif
  93939. +#ifndef DWC_DEVICE_ONLY
  93940. + if (!gpwrdn_temp.b.idsts) {
  93941. + core_if->lock = otg_dev->hcd->lock;
  93942. + is_host = 1;
  93943. + }
  93944. +#endif
  93945. + DWC_PRINTF("RESTART ADP\n");
  93946. + if (core_if->adp.probe_enabled)
  93947. + dwc_otg_adp_probe_stop(core_if);
  93948. + if (core_if->adp.sense_enabled)
  93949. + dwc_otg_adp_sense_stop(core_if);
  93950. + if (core_if->adp.sense_timer_started)
  93951. + DWC_TIMER_CANCEL(core_if->adp.sense_timer);
  93952. + if (core_if->adp.vbuson_timer_started)
  93953. + DWC_TIMER_CANCEL(core_if->adp.vbuson_timer);
  93954. + core_if->adp.probe_timer_values[0] = -1;
  93955. + core_if->adp.probe_timer_values[1] = -1;
  93956. + core_if->adp.sense_timer_started = 0;
  93957. + core_if->adp.vbuson_timer_started = 0;
  93958. + core_if->adp.probe_counter = 0;
  93959. + core_if->adp.gpwrdn = 0;
  93960. +
  93961. + /* Disable PMU and restart ADP */
  93962. + gpwrdn_temp.d32 = 0;
  93963. + gpwrdn_temp.b.pmuactv = 1;
  93964. + gpwrdn_temp.b.pmuintsel = 1;
  93965. + DWC_MODIFY_REG32(&core_if->core_global_regs->gpwrdn, gpwrdn.d32, 0);
  93966. + DWC_PRINTF("Check point 1\n");
  93967. + dwc_mdelay(110);
  93968. + dwc_otg_adp_start(core_if, is_host);
  93969. + DWC_SPINLOCK(core_if->lock);
  93970. + }
  93971. +
  93972. +
  93973. + return 1;
  93974. +}
  93975. +
  93976. +static int32_t dwc_otg_handle_pwrdn_session_change(dwc_otg_core_if_t * core_if)
  93977. +{
  93978. + gpwrdn_data_t gpwrdn = {.d32 = 0 };
  93979. + int32_t otg_cap_param = core_if->core_params->otg_cap;
  93980. + DWC_DEBUGPL(DBG_ANY, "%s called\n", __FUNCTION__);
  93981. +
  93982. + gpwrdn.d32 = DWC_READ_REG32(&core_if->core_global_regs->gpwrdn);
  93983. + if (core_if->power_down == 2) {
  93984. + if (!core_if->hibernation_suspend) {
  93985. + DWC_PRINTF("Already exited from Hibernation\n");
  93986. + return 1;
  93987. + }
  93988. +
  93989. + if ((otg_cap_param != DWC_OTG_CAP_PARAM_HNP_SRP_CAPABLE ||
  93990. + otg_cap_param != DWC_OTG_CAP_PARAM_SRP_ONLY_CAPABLE) &&
  93991. + gpwrdn.b.bsessvld == 0) {
  93992. + /* Save gpwrdn register for further usage if stschng interrupt */
  93993. + core_if->gr_backup->gpwrdn_local =
  93994. + DWC_READ_REG32(&core_if->core_global_regs->gpwrdn);
  93995. + /*Exit from ISR and wait for stschng interrupt with bsessvld = 1 */
  93996. + return 1;
  93997. + }
  93998. +
  93999. + /* Switch on the voltage to the core */
  94000. + gpwrdn.d32 = 0;
  94001. + gpwrdn.b.pwrdnswtch = 1;
  94002. + DWC_MODIFY_REG32(&core_if->core_global_regs->gpwrdn, gpwrdn.d32, 0);
  94003. + dwc_udelay(10);
  94004. +
  94005. + /* Reset the core */
  94006. + gpwrdn.d32 = 0;
  94007. + gpwrdn.b.pwrdnrstn = 1;
  94008. + DWC_MODIFY_REG32(&core_if->core_global_regs->gpwrdn, gpwrdn.d32, 0);
  94009. + dwc_udelay(10);
  94010. +
  94011. + /* Disable power clamps */
  94012. + gpwrdn.d32 = 0;
  94013. + gpwrdn.b.pwrdnclmp = 1;
  94014. + DWC_MODIFY_REG32(&core_if->core_global_regs->gpwrdn, gpwrdn.d32, 0);
  94015. +
  94016. + /* Remove reset the core signal */
  94017. + gpwrdn.d32 = 0;
  94018. + gpwrdn.b.pwrdnrstn = 1;
  94019. + DWC_MODIFY_REG32(&core_if->core_global_regs->gpwrdn, 0, gpwrdn.d32);
  94020. + dwc_udelay(10);
  94021. +
  94022. + /* Disable PMU interrupt */
  94023. + gpwrdn.d32 = 0;
  94024. + gpwrdn.b.pmuintsel = 1;
  94025. + DWC_MODIFY_REG32(&core_if->core_global_regs->gpwrdn, gpwrdn.d32, 0);
  94026. + dwc_udelay(10);
  94027. +
  94028. + /*Indicates that we are exiting from hibernation */
  94029. + core_if->hibernation_suspend = 0;
  94030. +
  94031. + /* Disable PMU */
  94032. + gpwrdn.d32 = 0;
  94033. + gpwrdn.b.pmuactv = 1;
  94034. + DWC_MODIFY_REG32(&core_if->core_global_regs->gpwrdn, gpwrdn.d32, 0);
  94035. + dwc_udelay(10);
  94036. +
  94037. + core_if->op_state = B_PERIPHERAL;
  94038. + dwc_otg_core_init(core_if);
  94039. + dwc_otg_enable_global_interrupts(core_if);
  94040. + cil_pcd_start(core_if);
  94041. +
  94042. + if (otg_cap_param == DWC_OTG_CAP_PARAM_HNP_SRP_CAPABLE ||
  94043. + otg_cap_param == DWC_OTG_CAP_PARAM_SRP_ONLY_CAPABLE) {
  94044. + /*
  94045. + * Initiate SRP after initial ADP probe.
  94046. + */
  94047. + dwc_otg_initiate_srp(core_if);
  94048. + }
  94049. + }
  94050. +
  94051. + return 1;
  94052. +}
  94053. +/**
  94054. + * This interrupt indicates that the Wakeup Logic has detected a
  94055. + * status change either on IDDIG or BSessVld.
  94056. + */
  94057. +static uint32_t dwc_otg_handle_pwrdn_stschng_intr(dwc_otg_device_t *otg_dev)
  94058. +{
  94059. + int retval;
  94060. + gpwrdn_data_t gpwrdn = {.d32 = 0 };
  94061. + gpwrdn_data_t gpwrdn_temp = {.d32 = 0 };
  94062. + dwc_otg_core_if_t *core_if = otg_dev->core_if;
  94063. +
  94064. + DWC_PRINTF("%s called\n", __FUNCTION__);
  94065. +
  94066. + if (core_if->power_down == 2) {
  94067. + if (core_if->hibernation_suspend <= 0) {
  94068. + DWC_PRINTF("Already exited from Hibernation\n");
  94069. + return 1;
  94070. + } else
  94071. + gpwrdn_temp.d32 = core_if->gr_backup->gpwrdn_local;
  94072. +
  94073. + } else {
  94074. + gpwrdn_temp.d32 = core_if->adp.gpwrdn;
  94075. + }
  94076. +
  94077. + gpwrdn.d32 = DWC_READ_REG32(&core_if->core_global_regs->gpwrdn);
  94078. +
  94079. + if (gpwrdn.b.idsts ^ gpwrdn_temp.b.idsts) {
  94080. + retval = dwc_otg_handle_pwrdn_idsts_change(otg_dev);
  94081. + } else if (gpwrdn.b.bsessvld ^ gpwrdn_temp.b.bsessvld) {
  94082. + retval = dwc_otg_handle_pwrdn_session_change(core_if);
  94083. + }
  94084. +
  94085. + return retval;
  94086. +}
  94087. +
  94088. +/**
  94089. + * This interrupt indicates that the Wakeup Logic has detected a
  94090. + * SRP.
  94091. + */
  94092. +static int32_t dwc_otg_handle_pwrdn_srp_intr(dwc_otg_core_if_t * core_if)
  94093. +{
  94094. + gpwrdn_data_t gpwrdn = {.d32 = 0 };
  94095. +
  94096. + DWC_PRINTF("%s called\n", __FUNCTION__);
  94097. +
  94098. + if (!core_if->hibernation_suspend) {
  94099. + DWC_PRINTF("Already exited from Hibernation\n");
  94100. + return 1;
  94101. + }
  94102. +#ifdef DWC_DEV_SRPCAP
  94103. + if (core_if->pwron_timer_started) {
  94104. + core_if->pwron_timer_started = 0;
  94105. + DWC_TIMER_CANCEL(core_if->pwron_timer);
  94106. + }
  94107. +#endif
  94108. +
  94109. + /* Switch on the voltage to the core */
  94110. + gpwrdn.b.pwrdnswtch = 1;
  94111. + DWC_MODIFY_REG32(&core_if->core_global_regs->gpwrdn, gpwrdn.d32, 0);
  94112. + dwc_udelay(10);
  94113. +
  94114. + /* Reset the core */
  94115. + gpwrdn.d32 = 0;
  94116. + gpwrdn.b.pwrdnrstn = 1;
  94117. + DWC_MODIFY_REG32(&core_if->core_global_regs->gpwrdn, gpwrdn.d32, 0);
  94118. + dwc_udelay(10);
  94119. +
  94120. + /* Disable power clamps */
  94121. + gpwrdn.d32 = 0;
  94122. + gpwrdn.b.pwrdnclmp = 1;
  94123. + DWC_MODIFY_REG32(&core_if->core_global_regs->gpwrdn, gpwrdn.d32, 0);
  94124. +
  94125. + /* Remove reset the core signal */
  94126. + gpwrdn.d32 = 0;
  94127. + gpwrdn.b.pwrdnrstn = 1;
  94128. + DWC_MODIFY_REG32(&core_if->core_global_regs->gpwrdn, 0, gpwrdn.d32);
  94129. + dwc_udelay(10);
  94130. +
  94131. + /* Disable PMU interrupt */
  94132. + gpwrdn.d32 = 0;
  94133. + gpwrdn.b.pmuintsel = 1;
  94134. + DWC_MODIFY_REG32(&core_if->core_global_regs->gpwrdn, gpwrdn.d32, 0);
  94135. +
  94136. + /* Indicates that we are exiting from hibernation */
  94137. + core_if->hibernation_suspend = 0;
  94138. +
  94139. + /* Disable PMU */
  94140. + gpwrdn.d32 = 0;
  94141. + gpwrdn.b.pmuactv = 1;
  94142. + DWC_MODIFY_REG32(&core_if->core_global_regs->gpwrdn, gpwrdn.d32, 0);
  94143. + dwc_udelay(10);
  94144. +
  94145. + /* Programm Disable VBUS to 0 */
  94146. + gpwrdn.d32 = 0;
  94147. + gpwrdn.b.dis_vbus = 1;
  94148. + DWC_MODIFY_REG32(&core_if->core_global_regs->gpwrdn, gpwrdn.d32, 0);
  94149. +
  94150. + /*Initialize the core as Host */
  94151. + core_if->op_state = A_HOST;
  94152. + dwc_otg_core_init(core_if);
  94153. + dwc_otg_enable_global_interrupts(core_if);
  94154. + cil_hcd_start(core_if);
  94155. +
  94156. + return 1;
  94157. +}
  94158. +
  94159. +/** This interrupt indicates that restore command after Hibernation
  94160. + * was completed by the core. */
  94161. +int32_t dwc_otg_handle_restore_done_intr(dwc_otg_core_if_t * core_if)
  94162. +{
  94163. + pcgcctl_data_t pcgcctl;
  94164. + DWC_DEBUGPL(DBG_ANY, "++Restore Done Interrupt++\n");
  94165. +
  94166. + //TODO De-assert restore signal. 8.a
  94167. + pcgcctl.d32 = DWC_READ_REG32(core_if->pcgcctl);
  94168. + if (pcgcctl.b.restoremode == 1) {
  94169. + gintmsk_data_t gintmsk = {.d32 = 0 };
  94170. + /*
  94171. + * If restore mode is Remote Wakeup,
  94172. + * unmask Remote Wakeup interrupt.
  94173. + */
  94174. + gintmsk.b.wkupintr = 1;
  94175. + DWC_MODIFY_REG32(&core_if->core_global_regs->gintmsk,
  94176. + 0, gintmsk.d32);
  94177. + }
  94178. +
  94179. + return 1;
  94180. +}
  94181. +
  94182. +/**
  94183. + * This interrupt indicates that a device has been disconnected from
  94184. + * the root port.
  94185. + */
  94186. +int32_t dwc_otg_handle_disconnect_intr(dwc_otg_core_if_t * core_if)
  94187. +{
  94188. + gintsts_data_t gintsts;
  94189. +
  94190. + DWC_DEBUGPL(DBG_ANY, "++Disconnect Detected Interrupt++ (%s) %s\n",
  94191. + (dwc_otg_is_host_mode(core_if) ? "Host" : "Device"),
  94192. + op_state_str(core_if));
  94193. +
  94194. +/** @todo Consolidate this if statement. */
  94195. +#ifndef DWC_HOST_ONLY
  94196. + if (core_if->op_state == B_HOST) {
  94197. + /* If in device mode Disconnect and stop the HCD, then
  94198. + * start the PCD. */
  94199. + DWC_SPINUNLOCK(core_if->lock);
  94200. + cil_hcd_disconnect(core_if);
  94201. + cil_pcd_start(core_if);
  94202. + DWC_SPINLOCK(core_if->lock);
  94203. + core_if->op_state = B_PERIPHERAL;
  94204. + } else if (dwc_otg_is_device_mode(core_if)) {
  94205. + gotgctl_data_t gotgctl = {.d32 = 0 };
  94206. + gotgctl.d32 =
  94207. + DWC_READ_REG32(&core_if->core_global_regs->gotgctl);
  94208. + if (gotgctl.b.hstsethnpen == 1) {
  94209. + /* Do nothing, if HNP in process the OTG
  94210. + * interrupt "Host Negotiation Detected"
  94211. + * interrupt will do the mode switch.
  94212. + */
  94213. + } else if (gotgctl.b.devhnpen == 0) {
  94214. + /* If in device mode Disconnect and stop the HCD, then
  94215. + * start the PCD. */
  94216. + DWC_SPINUNLOCK(core_if->lock);
  94217. + cil_hcd_disconnect(core_if);
  94218. + cil_pcd_start(core_if);
  94219. + DWC_SPINLOCK(core_if->lock);
  94220. + core_if->op_state = B_PERIPHERAL;
  94221. + } else {
  94222. + DWC_DEBUGPL(DBG_ANY, "!a_peripheral && !devhnpen\n");
  94223. + }
  94224. + } else {
  94225. + if (core_if->op_state == A_HOST) {
  94226. + /* A-Cable still connected but device disconnected. */
  94227. + cil_hcd_disconnect(core_if);
  94228. + if (core_if->adp_enable) {
  94229. + gpwrdn_data_t gpwrdn = { .d32 = 0 };
  94230. + cil_hcd_stop(core_if);
  94231. + /* Enable Power Down Logic */
  94232. + gpwrdn.b.pmuintsel = 1;
  94233. + gpwrdn.b.pmuactv = 1;
  94234. + DWC_MODIFY_REG32(&core_if->core_global_regs->
  94235. + gpwrdn, 0, gpwrdn.d32);
  94236. + dwc_otg_adp_probe_start(core_if);
  94237. +
  94238. + /* Power off the core */
  94239. + if (core_if->power_down == 2) {
  94240. + gpwrdn.d32 = 0;
  94241. + gpwrdn.b.pwrdnswtch = 1;
  94242. + DWC_MODIFY_REG32
  94243. + (&core_if->core_global_regs->gpwrdn,
  94244. + gpwrdn.d32, 0);
  94245. + }
  94246. + }
  94247. + }
  94248. + }
  94249. +#endif
  94250. + /* Change to L3(OFF) state */
  94251. + core_if->lx_state = DWC_OTG_L3;
  94252. +
  94253. + gintsts.d32 = 0;
  94254. + gintsts.b.disconnect = 1;
  94255. + DWC_WRITE_REG32(&core_if->core_global_regs->gintsts, gintsts.d32);
  94256. + return 1;
  94257. +}
  94258. +
  94259. +/**
  94260. + * This interrupt indicates that SUSPEND state has been detected on
  94261. + * the USB.
  94262. + *
  94263. + * For HNP the USB Suspend interrupt signals the change from
  94264. + * "a_peripheral" to "a_host".
  94265. + *
  94266. + * When power management is enabled the core will be put in low power
  94267. + * mode.
  94268. + */
  94269. +int32_t dwc_otg_handle_usb_suspend_intr(dwc_otg_core_if_t * core_if)
  94270. +{
  94271. + dsts_data_t dsts;
  94272. + gintsts_data_t gintsts;
  94273. + dcfg_data_t dcfg;
  94274. +
  94275. + DWC_DEBUGPL(DBG_ANY, "USB SUSPEND\n");
  94276. +
  94277. + if (dwc_otg_is_device_mode(core_if)) {
  94278. + /* Check the Device status register to determine if the Suspend
  94279. + * state is active. */
  94280. + dsts.d32 =
  94281. + DWC_READ_REG32(&core_if->dev_if->dev_global_regs->dsts);
  94282. + DWC_DEBUGPL(DBG_PCD, "DSTS=0x%0x\n", dsts.d32);
  94283. + DWC_DEBUGPL(DBG_PCD, "DSTS.Suspend Status=%d "
  94284. + "HWCFG4.power Optimize=%d\n",
  94285. + dsts.b.suspsts, core_if->hwcfg4.b.power_optimiz);
  94286. +
  94287. +#ifdef PARTIAL_POWER_DOWN
  94288. +/** @todo Add a module parameter for power management. */
  94289. +
  94290. + if (dsts.b.suspsts && core_if->hwcfg4.b.power_optimiz) {
  94291. + pcgcctl_data_t power = {.d32 = 0 };
  94292. + DWC_DEBUGPL(DBG_CIL, "suspend\n");
  94293. +
  94294. + power.b.pwrclmp = 1;
  94295. + DWC_WRITE_REG32(core_if->pcgcctl, power.d32);
  94296. +
  94297. + power.b.rstpdwnmodule = 1;
  94298. + DWC_MODIFY_REG32(core_if->pcgcctl, 0, power.d32);
  94299. +
  94300. + power.b.stoppclk = 1;
  94301. + DWC_MODIFY_REG32(core_if->pcgcctl, 0, power.d32);
  94302. +
  94303. + } else {
  94304. + DWC_DEBUGPL(DBG_ANY, "disconnect?\n");
  94305. + }
  94306. +#endif
  94307. + /* PCD callback for suspend. Release the lock inside of callback function */
  94308. + cil_pcd_suspend(core_if);
  94309. + if (core_if->power_down == 2)
  94310. + {
  94311. + dcfg.d32 = DWC_READ_REG32(&core_if->dev_if->dev_global_regs->dcfg);
  94312. + DWC_DEBUGPL(DBG_ANY,"lx_state = %08x\n",core_if->lx_state);
  94313. + DWC_DEBUGPL(DBG_ANY," device address = %08d\n",dcfg.b.devaddr);
  94314. +
  94315. + if (core_if->lx_state != DWC_OTG_L3 && dcfg.b.devaddr) {
  94316. + pcgcctl_data_t pcgcctl = {.d32 = 0 };
  94317. + gpwrdn_data_t gpwrdn = {.d32 = 0 };
  94318. + gusbcfg_data_t gusbcfg = {.d32 = 0 };
  94319. +
  94320. + /* Change to L2(suspend) state */
  94321. + core_if->lx_state = DWC_OTG_L2;
  94322. +
  94323. + /* Clear interrupt in gintsts */
  94324. + gintsts.d32 = 0;
  94325. + gintsts.b.usbsuspend = 1;
  94326. + DWC_WRITE_REG32(&core_if->core_global_regs->
  94327. + gintsts, gintsts.d32);
  94328. + DWC_PRINTF("Start of hibernation completed\n");
  94329. + dwc_otg_save_global_regs(core_if);
  94330. + dwc_otg_save_dev_regs(core_if);
  94331. +
  94332. + gusbcfg.d32 =
  94333. + DWC_READ_REG32(&core_if->core_global_regs->
  94334. + gusbcfg);
  94335. + if (gusbcfg.b.ulpi_utmi_sel == 1) {
  94336. + /* ULPI interface */
  94337. + /* Suspend the Phy Clock */
  94338. + pcgcctl.d32 = 0;
  94339. + pcgcctl.b.stoppclk = 1;
  94340. + DWC_MODIFY_REG32(core_if->pcgcctl, 0,
  94341. + pcgcctl.d32);
  94342. + dwc_udelay(10);
  94343. + gpwrdn.b.pmuactv = 1;
  94344. + DWC_MODIFY_REG32(&core_if->
  94345. + core_global_regs->
  94346. + gpwrdn, 0, gpwrdn.d32);
  94347. + } else {
  94348. + /* UTMI+ Interface */
  94349. + gpwrdn.b.pmuactv = 1;
  94350. + DWC_MODIFY_REG32(&core_if->
  94351. + core_global_regs->
  94352. + gpwrdn, 0, gpwrdn.d32);
  94353. + dwc_udelay(10);
  94354. + pcgcctl.b.stoppclk = 1;
  94355. + DWC_MODIFY_REG32(core_if->pcgcctl, 0,
  94356. + pcgcctl.d32);
  94357. + dwc_udelay(10);
  94358. + }
  94359. +
  94360. + /* Set flag to indicate that we are in hibernation */
  94361. + core_if->hibernation_suspend = 1;
  94362. + /* Enable interrupts from wake up logic */
  94363. + gpwrdn.d32 = 0;
  94364. + gpwrdn.b.pmuintsel = 1;
  94365. + DWC_MODIFY_REG32(&core_if->core_global_regs->
  94366. + gpwrdn, 0, gpwrdn.d32);
  94367. + dwc_udelay(10);
  94368. +
  94369. + /* Unmask device mode interrupts in GPWRDN */
  94370. + gpwrdn.d32 = 0;
  94371. + gpwrdn.b.rst_det_msk = 1;
  94372. + gpwrdn.b.lnstchng_msk = 1;
  94373. + gpwrdn.b.sts_chngint_msk = 1;
  94374. + DWC_MODIFY_REG32(&core_if->core_global_regs->
  94375. + gpwrdn, 0, gpwrdn.d32);
  94376. + dwc_udelay(10);
  94377. +
  94378. + /* Enable Power Down Clamp */
  94379. + gpwrdn.d32 = 0;
  94380. + gpwrdn.b.pwrdnclmp = 1;
  94381. + DWC_MODIFY_REG32(&core_if->core_global_regs->
  94382. + gpwrdn, 0, gpwrdn.d32);
  94383. + dwc_udelay(10);
  94384. +
  94385. + /* Switch off VDD */
  94386. + gpwrdn.d32 = 0;
  94387. + gpwrdn.b.pwrdnswtch = 1;
  94388. + DWC_MODIFY_REG32(&core_if->core_global_regs->
  94389. + gpwrdn, 0, gpwrdn.d32);
  94390. +
  94391. + /* Save gpwrdn register for further usage if stschng interrupt */
  94392. + core_if->gr_backup->gpwrdn_local =
  94393. + DWC_READ_REG32(&core_if->core_global_regs->gpwrdn);
  94394. + DWC_PRINTF("Hibernation completed\n");
  94395. +
  94396. + return 1;
  94397. + }
  94398. + } else if (core_if->power_down == 3) {
  94399. + pcgcctl_data_t pcgcctl = {.d32 = 0 };
  94400. + dcfg.d32 = DWC_READ_REG32(&core_if->dev_if->dev_global_regs->dcfg);
  94401. + DWC_DEBUGPL(DBG_ANY, "lx_state = %08x\n",core_if->lx_state);
  94402. + DWC_DEBUGPL(DBG_ANY, " device address = %08d\n",dcfg.b.devaddr);
  94403. +
  94404. + if (core_if->lx_state != DWC_OTG_L3 && dcfg.b.devaddr) {
  94405. + DWC_DEBUGPL(DBG_ANY, "Start entering to extended hibernation\n");
  94406. + core_if->xhib = 1;
  94407. +
  94408. + /* Clear interrupt in gintsts */
  94409. + gintsts.d32 = 0;
  94410. + gintsts.b.usbsuspend = 1;
  94411. + DWC_WRITE_REG32(&core_if->core_global_regs->
  94412. + gintsts, gintsts.d32);
  94413. +
  94414. + dwc_otg_save_global_regs(core_if);
  94415. + dwc_otg_save_dev_regs(core_if);
  94416. +
  94417. + /* Wait for 10 PHY clocks */
  94418. + dwc_udelay(10);
  94419. +
  94420. + /* Program GPIO register while entering to xHib */
  94421. + DWC_WRITE_REG32(&core_if->core_global_regs->ggpio, 0x1);
  94422. +
  94423. + pcgcctl.b.enbl_extnd_hiber = 1;
  94424. + DWC_MODIFY_REG32(core_if->pcgcctl, 0, pcgcctl.d32);
  94425. + DWC_MODIFY_REG32(core_if->pcgcctl, 0, pcgcctl.d32);
  94426. +
  94427. + pcgcctl.d32 = 0;
  94428. + pcgcctl.b.extnd_hiber_pwrclmp = 1;
  94429. + DWC_MODIFY_REG32(core_if->pcgcctl, 0, pcgcctl.d32);
  94430. +
  94431. + pcgcctl.d32 = 0;
  94432. + pcgcctl.b.extnd_hiber_switch = 1;
  94433. + core_if->gr_backup->xhib_gpwrdn = DWC_READ_REG32(&core_if->core_global_regs->gpwrdn);
  94434. + core_if->gr_backup->xhib_pcgcctl = DWC_READ_REG32(core_if->pcgcctl) | pcgcctl.d32;
  94435. + DWC_MODIFY_REG32(core_if->pcgcctl, 0, pcgcctl.d32);
  94436. +
  94437. + DWC_DEBUGPL(DBG_ANY, "Finished entering to extended hibernation\n");
  94438. +
  94439. + return 1;
  94440. + }
  94441. + }
  94442. + } else {
  94443. + if (core_if->op_state == A_PERIPHERAL) {
  94444. + DWC_DEBUGPL(DBG_ANY, "a_peripheral->a_host\n");
  94445. + /* Clear the a_peripheral flag, back to a_host. */
  94446. + DWC_SPINUNLOCK(core_if->lock);
  94447. + cil_pcd_stop(core_if);
  94448. + cil_hcd_start(core_if);
  94449. + DWC_SPINLOCK(core_if->lock);
  94450. + core_if->op_state = A_HOST;
  94451. + }
  94452. + }
  94453. +
  94454. + /* Change to L2(suspend) state */
  94455. + core_if->lx_state = DWC_OTG_L2;
  94456. +
  94457. + /* Clear interrupt */
  94458. + gintsts.d32 = 0;
  94459. + gintsts.b.usbsuspend = 1;
  94460. + DWC_WRITE_REG32(&core_if->core_global_regs->gintsts, gintsts.d32);
  94461. +
  94462. + return 1;
  94463. +}
  94464. +
  94465. +static int32_t dwc_otg_handle_xhib_exit_intr(dwc_otg_core_if_t * core_if)
  94466. +{
  94467. + gpwrdn_data_t gpwrdn = {.d32 = 0 };
  94468. + pcgcctl_data_t pcgcctl = {.d32 = 0 };
  94469. + gahbcfg_data_t gahbcfg = {.d32 = 0 };
  94470. +
  94471. + dwc_udelay(10);
  94472. +
  94473. + /* Program GPIO register while entering to xHib */
  94474. + DWC_WRITE_REG32(&core_if->core_global_regs->ggpio, 0x0);
  94475. +
  94476. + pcgcctl.d32 = core_if->gr_backup->xhib_pcgcctl;
  94477. + pcgcctl.b.extnd_hiber_pwrclmp = 0;
  94478. + DWC_WRITE_REG32(core_if->pcgcctl, pcgcctl.d32);
  94479. + dwc_udelay(10);
  94480. +
  94481. + gpwrdn.d32 = core_if->gr_backup->xhib_gpwrdn;
  94482. + gpwrdn.b.restore = 1;
  94483. + DWC_WRITE_REG32(&core_if->core_global_regs->gpwrdn, gpwrdn.d32);
  94484. + dwc_udelay(10);
  94485. +
  94486. + restore_lpm_i2c_regs(core_if);
  94487. +
  94488. + pcgcctl.d32 = core_if->gr_backup->pcgcctl_local & (0x3FFFF << 14);
  94489. + pcgcctl.b.max_xcvrselect = 1;
  94490. + pcgcctl.b.ess_reg_restored = 0;
  94491. + pcgcctl.b.extnd_hiber_switch = 0;
  94492. + pcgcctl.b.extnd_hiber_pwrclmp = 0;
  94493. + pcgcctl.b.enbl_extnd_hiber = 1;
  94494. + DWC_WRITE_REG32(core_if->pcgcctl, pcgcctl.d32);
  94495. +
  94496. + gahbcfg.d32 = core_if->gr_backup->gahbcfg_local;
  94497. + gahbcfg.b.glblintrmsk = 1;
  94498. + DWC_WRITE_REG32(&core_if->core_global_regs->gahbcfg, gahbcfg.d32);
  94499. +
  94500. + DWC_WRITE_REG32(&core_if->core_global_regs->gintsts, 0xFFFFFFFF);
  94501. + DWC_WRITE_REG32(&core_if->core_global_regs->gintmsk, 0x1 << 16);
  94502. +
  94503. + DWC_WRITE_REG32(&core_if->core_global_regs->gusbcfg,
  94504. + core_if->gr_backup->gusbcfg_local);
  94505. + DWC_WRITE_REG32(&core_if->dev_if->dev_global_regs->dcfg,
  94506. + core_if->dr_backup->dcfg);
  94507. +
  94508. + pcgcctl.d32 = 0;
  94509. + pcgcctl.d32 = core_if->gr_backup->pcgcctl_local & (0x3FFFF << 14);
  94510. + pcgcctl.b.max_xcvrselect = 1;
  94511. + pcgcctl.d32 |= 0x608;
  94512. + DWC_WRITE_REG32(core_if->pcgcctl, pcgcctl.d32);
  94513. + dwc_udelay(10);
  94514. +
  94515. + pcgcctl.d32 = 0;
  94516. + pcgcctl.d32 = core_if->gr_backup->pcgcctl_local & (0x3FFFF << 14);
  94517. + pcgcctl.b.max_xcvrselect = 1;
  94518. + pcgcctl.b.ess_reg_restored = 1;
  94519. + pcgcctl.b.enbl_extnd_hiber = 1;
  94520. + pcgcctl.b.rstpdwnmodule = 1;
  94521. + pcgcctl.b.restoremode = 1;
  94522. + DWC_WRITE_REG32(core_if->pcgcctl, pcgcctl.d32);
  94523. +
  94524. + DWC_DEBUGPL(DBG_ANY, "%s called\n", __FUNCTION__);
  94525. +
  94526. + return 1;
  94527. +}
  94528. +
  94529. +#ifdef CONFIG_USB_DWC_OTG_LPM
  94530. +/**
  94531. + * This function hadles LPM transaction received interrupt.
  94532. + */
  94533. +static int32_t dwc_otg_handle_lpm_intr(dwc_otg_core_if_t * core_if)
  94534. +{
  94535. + glpmcfg_data_t lpmcfg;
  94536. + gintsts_data_t gintsts;
  94537. +
  94538. + if (!core_if->core_params->lpm_enable) {
  94539. + DWC_PRINTF("Unexpected LPM interrupt\n");
  94540. + }
  94541. +
  94542. + lpmcfg.d32 = DWC_READ_REG32(&core_if->core_global_regs->glpmcfg);
  94543. + DWC_PRINTF("LPM config register = 0x%08x\n", lpmcfg.d32);
  94544. +
  94545. + if (dwc_otg_is_host_mode(core_if)) {
  94546. + cil_hcd_sleep(core_if);
  94547. + } else {
  94548. + lpmcfg.b.hird_thres |= (1 << 4);
  94549. + DWC_WRITE_REG32(&core_if->core_global_regs->glpmcfg,
  94550. + lpmcfg.d32);
  94551. + }
  94552. +
  94553. + /* Examine prt_sleep_sts after TL1TokenTetry period max (10 us) */
  94554. + dwc_udelay(10);
  94555. + lpmcfg.d32 = DWC_READ_REG32(&core_if->core_global_regs->glpmcfg);
  94556. + if (lpmcfg.b.prt_sleep_sts) {
  94557. + /* Save the current state */
  94558. + core_if->lx_state = DWC_OTG_L1;
  94559. + }
  94560. +
  94561. + /* Clear interrupt */
  94562. + gintsts.d32 = 0;
  94563. + gintsts.b.lpmtranrcvd = 1;
  94564. + DWC_WRITE_REG32(&core_if->core_global_regs->gintsts, gintsts.d32);
  94565. + return 1;
  94566. +}
  94567. +#endif /* CONFIG_USB_DWC_OTG_LPM */
  94568. +
  94569. +/**
  94570. + * This function returns the Core Interrupt register.
  94571. + */
  94572. +static inline uint32_t dwc_otg_read_common_intr(dwc_otg_core_if_t * core_if, gintmsk_data_t *reenable_gintmsk, dwc_otg_hcd_t *hcd)
  94573. +{
  94574. + gahbcfg_data_t gahbcfg = {.d32 = 0 };
  94575. + gintsts_data_t gintsts;
  94576. + gintmsk_data_t gintmsk;
  94577. + gintmsk_data_t gintmsk_common = {.d32 = 0 };
  94578. + gintmsk_common.b.wkupintr = 1;
  94579. + gintmsk_common.b.sessreqintr = 1;
  94580. + gintmsk_common.b.conidstschng = 1;
  94581. + gintmsk_common.b.otgintr = 1;
  94582. + gintmsk_common.b.modemismatch = 1;
  94583. + gintmsk_common.b.disconnect = 1;
  94584. + gintmsk_common.b.usbsuspend = 1;
  94585. +#ifdef CONFIG_USB_DWC_OTG_LPM
  94586. + gintmsk_common.b.lpmtranrcvd = 1;
  94587. +#endif
  94588. + gintmsk_common.b.restoredone = 1;
  94589. + if(dwc_otg_is_device_mode(core_if))
  94590. + {
  94591. + /** @todo: The port interrupt occurs while in device
  94592. + * mode. Added code to CIL to clear the interrupt for now!
  94593. + */
  94594. + gintmsk_common.b.portintr = 1;
  94595. + }
  94596. + gintsts.d32 = DWC_READ_REG32(&core_if->core_global_regs->gintsts);
  94597. + gintmsk.d32 = DWC_READ_REG32(&core_if->core_global_regs->gintmsk);
  94598. + if(fiq_enable) {
  94599. + local_fiq_disable();
  94600. + /* Pull in the interrupts that the FIQ has masked */
  94601. + gintmsk.d32 |= ~(hcd->fiq_state->gintmsk_saved.d32);
  94602. + gintmsk.d32 |= gintmsk_common.d32;
  94603. + /* for the upstairs function to reenable - have to read it here in case FIQ triggers again */
  94604. + reenable_gintmsk->d32 = gintmsk.d32;
  94605. + local_fiq_enable();
  94606. + }
  94607. +
  94608. + gahbcfg.d32 = DWC_READ_REG32(&core_if->core_global_regs->gahbcfg);
  94609. +
  94610. +#ifdef DEBUG
  94611. + /* if any common interrupts set */
  94612. + if (gintsts.d32 & gintmsk_common.d32) {
  94613. + DWC_DEBUGPL(DBG_ANY, "common_intr: gintsts=%08x gintmsk=%08x\n",
  94614. + gintsts.d32, gintmsk.d32);
  94615. + }
  94616. +#endif
  94617. + if (!fiq_enable){
  94618. + if (gahbcfg.b.glblintrmsk)
  94619. + return ((gintsts.d32 & gintmsk.d32) & gintmsk_common.d32);
  94620. + else
  94621. + return 0;
  94622. + } else {
  94623. + /* Our IRQ kicker is no longer the USB hardware, it's the MPHI interface.
  94624. + * Can't trust the global interrupt mask bit in this case.
  94625. + */
  94626. + return ((gintsts.d32 & gintmsk.d32) & gintmsk_common.d32);
  94627. + }
  94628. +
  94629. +}
  94630. +
  94631. +/* MACRO for clearing interupt bits in GPWRDN register */
  94632. +#define CLEAR_GPWRDN_INTR(__core_if,__intr) \
  94633. +do { \
  94634. + gpwrdn_data_t gpwrdn = {.d32=0}; \
  94635. + gpwrdn.b.__intr = 1; \
  94636. + DWC_MODIFY_REG32(&__core_if->core_global_regs->gpwrdn, \
  94637. + 0, gpwrdn.d32); \
  94638. +} while (0)
  94639. +
  94640. +/**
  94641. + * Common interrupt handler.
  94642. + *
  94643. + * The common interrupts are those that occur in both Host and Device mode.
  94644. + * This handler handles the following interrupts:
  94645. + * - Mode Mismatch Interrupt
  94646. + * - Disconnect Interrupt
  94647. + * - OTG Interrupt
  94648. + * - Connector ID Status Change Interrupt
  94649. + * - Session Request Interrupt.
  94650. + * - Resume / Remote Wakeup Detected Interrupt.
  94651. + * - LPM Transaction Received Interrupt
  94652. + * - ADP Transaction Received Interrupt
  94653. + *
  94654. + */
  94655. +int32_t dwc_otg_handle_common_intr(void *dev)
  94656. +{
  94657. + int retval = 0;
  94658. + gintsts_data_t gintsts;
  94659. + gintmsk_data_t gintmsk_reenable = { .d32 = 0 };
  94660. + gpwrdn_data_t gpwrdn = {.d32 = 0 };
  94661. + dwc_otg_device_t *otg_dev = dev;
  94662. + dwc_otg_core_if_t *core_if = otg_dev->core_if;
  94663. + gpwrdn.d32 = DWC_READ_REG32(&core_if->core_global_regs->gpwrdn);
  94664. + if (dwc_otg_is_device_mode(core_if))
  94665. + core_if->frame_num = dwc_otg_get_frame_number(core_if);
  94666. +
  94667. + if (core_if->lock)
  94668. + DWC_SPINLOCK(core_if->lock);
  94669. +
  94670. + if (core_if->power_down == 3 && core_if->xhib == 1) {
  94671. + DWC_DEBUGPL(DBG_ANY, "Exiting from xHIB state\n");
  94672. + retval |= dwc_otg_handle_xhib_exit_intr(core_if);
  94673. + core_if->xhib = 2;
  94674. + if (core_if->lock)
  94675. + DWC_SPINUNLOCK(core_if->lock);
  94676. +
  94677. + return retval;
  94678. + }
  94679. +
  94680. + if (core_if->hibernation_suspend <= 0) {
  94681. + /* read_common will have to poke the FIQ's saved mask. We must then clear this mask at the end
  94682. + * of this handler - god only knows why it's done like this
  94683. + */
  94684. + gintsts.d32 = dwc_otg_read_common_intr(core_if, &gintmsk_reenable, otg_dev->hcd);
  94685. +
  94686. + if (gintsts.b.modemismatch) {
  94687. + retval |= dwc_otg_handle_mode_mismatch_intr(core_if);
  94688. + }
  94689. + if (gintsts.b.otgintr) {
  94690. + retval |= dwc_otg_handle_otg_intr(core_if);
  94691. + }
  94692. + if (gintsts.b.conidstschng) {
  94693. + retval |=
  94694. + dwc_otg_handle_conn_id_status_change_intr(core_if);
  94695. + }
  94696. + if (gintsts.b.disconnect) {
  94697. + retval |= dwc_otg_handle_disconnect_intr(core_if);
  94698. + }
  94699. + if (gintsts.b.sessreqintr) {
  94700. + retval |= dwc_otg_handle_session_req_intr(core_if);
  94701. + }
  94702. + if (gintsts.b.wkupintr) {
  94703. + retval |= dwc_otg_handle_wakeup_detected_intr(core_if);
  94704. + }
  94705. + if (gintsts.b.usbsuspend) {
  94706. + retval |= dwc_otg_handle_usb_suspend_intr(core_if);
  94707. + }
  94708. +#ifdef CONFIG_USB_DWC_OTG_LPM
  94709. + if (gintsts.b.lpmtranrcvd) {
  94710. + retval |= dwc_otg_handle_lpm_intr(core_if);
  94711. + }
  94712. +#endif
  94713. + if (gintsts.b.restoredone) {
  94714. + gintsts.d32 = 0;
  94715. + if (core_if->power_down == 2)
  94716. + core_if->hibernation_suspend = -1;
  94717. + else if (core_if->power_down == 3 && core_if->xhib == 2) {
  94718. + gpwrdn_data_t gpwrdn = {.d32 = 0 };
  94719. + pcgcctl_data_t pcgcctl = {.d32 = 0 };
  94720. + dctl_data_t dctl = {.d32 = 0 };
  94721. +
  94722. + DWC_WRITE_REG32(&core_if->core_global_regs->
  94723. + gintsts, 0xFFFFFFFF);
  94724. +
  94725. + DWC_DEBUGPL(DBG_ANY,
  94726. + "RESTORE DONE generated\n");
  94727. +
  94728. + gpwrdn.b.restore = 1;
  94729. + DWC_MODIFY_REG32(&core_if->core_global_regs->gpwrdn, gpwrdn.d32, 0);
  94730. + dwc_udelay(10);
  94731. +
  94732. + pcgcctl.b.rstpdwnmodule = 1;
  94733. + DWC_MODIFY_REG32(core_if->pcgcctl, pcgcctl.d32, 0);
  94734. +
  94735. + DWC_WRITE_REG32(&core_if->core_global_regs->gusbcfg, core_if->gr_backup->gusbcfg_local);
  94736. + DWC_WRITE_REG32(&core_if->dev_if->dev_global_regs->dcfg, core_if->dr_backup->dcfg);
  94737. + DWC_WRITE_REG32(&core_if->dev_if->dev_global_regs->dctl, core_if->dr_backup->dctl);
  94738. + dwc_udelay(50);
  94739. +
  94740. + dctl.b.pwronprgdone = 1;
  94741. + DWC_MODIFY_REG32(&core_if->dev_if->dev_global_regs->dctl, 0, dctl.d32);
  94742. + dwc_udelay(10);
  94743. +
  94744. + dwc_otg_restore_global_regs(core_if);
  94745. + dwc_otg_restore_dev_regs(core_if, 0);
  94746. +
  94747. + dctl.d32 = 0;
  94748. + dctl.b.pwronprgdone = 1;
  94749. + DWC_MODIFY_REG32(&core_if->dev_if->dev_global_regs->dctl, dctl.d32, 0);
  94750. + dwc_udelay(10);
  94751. +
  94752. + pcgcctl.d32 = 0;
  94753. + pcgcctl.b.enbl_extnd_hiber = 1;
  94754. + DWC_MODIFY_REG32(core_if->pcgcctl, pcgcctl.d32, 0);
  94755. +
  94756. + /* The core will be in ON STATE */
  94757. + core_if->lx_state = DWC_OTG_L0;
  94758. + core_if->xhib = 0;
  94759. +
  94760. + DWC_SPINUNLOCK(core_if->lock);
  94761. + if (core_if->pcd_cb && core_if->pcd_cb->resume_wakeup) {
  94762. + core_if->pcd_cb->resume_wakeup(core_if->pcd_cb->p);
  94763. + }
  94764. + DWC_SPINLOCK(core_if->lock);
  94765. +
  94766. + }
  94767. +
  94768. + gintsts.b.restoredone = 1;
  94769. + DWC_WRITE_REG32(&core_if->core_global_regs->gintsts,gintsts.d32);
  94770. + DWC_PRINTF(" --Restore done interrupt received-- \n");
  94771. + retval |= 1;
  94772. + }
  94773. + if (gintsts.b.portintr && dwc_otg_is_device_mode(core_if)) {
  94774. + /* The port interrupt occurs while in device mode with HPRT0
  94775. + * Port Enable/Disable.
  94776. + */
  94777. + gintsts.d32 = 0;
  94778. + gintsts.b.portintr = 1;
  94779. + DWC_WRITE_REG32(&core_if->core_global_regs->gintsts,gintsts.d32);
  94780. + retval |= 1;
  94781. + gintmsk_reenable.b.portintr = 1;
  94782. +
  94783. + }
  94784. + /* Did we actually handle anything? if so, unmask the interrupt */
  94785. +// fiq_print(FIQDBG_INT, otg_dev->hcd->fiq_state, "CILOUT %1d", retval);
  94786. +// fiq_print(FIQDBG_INT, otg_dev->hcd->fiq_state, "%08x", gintsts.d32);
  94787. +// fiq_print(FIQDBG_INT, otg_dev->hcd->fiq_state, "%08x", gintmsk_reenable.d32);
  94788. + if (retval && fiq_enable) {
  94789. + DWC_WRITE_REG32(&core_if->core_global_regs->gintmsk, gintmsk_reenable.d32);
  94790. + }
  94791. +
  94792. + } else {
  94793. + DWC_DEBUGPL(DBG_ANY, "gpwrdn=%08x\n", gpwrdn.d32);
  94794. +
  94795. + if (gpwrdn.b.disconn_det && gpwrdn.b.disconn_det_msk) {
  94796. + CLEAR_GPWRDN_INTR(core_if, disconn_det);
  94797. + if (gpwrdn.b.linestate == 0) {
  94798. + dwc_otg_handle_pwrdn_disconnect_intr(core_if);
  94799. + } else {
  94800. + DWC_PRINTF("Disconnect detected while linestate is not 0\n");
  94801. + }
  94802. +
  94803. + retval |= 1;
  94804. + }
  94805. + if (gpwrdn.b.lnstschng && gpwrdn.b.lnstchng_msk) {
  94806. + CLEAR_GPWRDN_INTR(core_if, lnstschng);
  94807. + /* remote wakeup from hibernation */
  94808. + if (gpwrdn.b.linestate == 2 || gpwrdn.b.linestate == 1) {
  94809. + dwc_otg_handle_pwrdn_wakeup_detected_intr(core_if);
  94810. + } else {
  94811. + DWC_PRINTF("gpwrdn.linestate = %d\n", gpwrdn.b.linestate);
  94812. + }
  94813. + retval |= 1;
  94814. + }
  94815. + if (gpwrdn.b.rst_det && gpwrdn.b.rst_det_msk) {
  94816. + CLEAR_GPWRDN_INTR(core_if, rst_det);
  94817. + if (gpwrdn.b.linestate == 0) {
  94818. + DWC_PRINTF("Reset detected\n");
  94819. + retval |= dwc_otg_device_hibernation_restore(core_if, 0, 1);
  94820. + }
  94821. + }
  94822. + if (gpwrdn.b.srp_det && gpwrdn.b.srp_det_msk) {
  94823. + CLEAR_GPWRDN_INTR(core_if, srp_det);
  94824. + dwc_otg_handle_pwrdn_srp_intr(core_if);
  94825. + retval |= 1;
  94826. + }
  94827. + }
  94828. + /* Handle ADP interrupt here */
  94829. + if (gpwrdn.b.adp_int) {
  94830. + DWC_PRINTF("ADP interrupt\n");
  94831. + CLEAR_GPWRDN_INTR(core_if, adp_int);
  94832. + dwc_otg_adp_handle_intr(core_if);
  94833. + retval |= 1;
  94834. + }
  94835. + if (gpwrdn.b.sts_chngint && gpwrdn.b.sts_chngint_msk) {
  94836. + DWC_PRINTF("STS CHNG interrupt asserted\n");
  94837. + CLEAR_GPWRDN_INTR(core_if, sts_chngint);
  94838. + dwc_otg_handle_pwrdn_stschng_intr(otg_dev);
  94839. +
  94840. + retval |= 1;
  94841. + }
  94842. + if (core_if->lock)
  94843. + DWC_SPINUNLOCK(core_if->lock);
  94844. + return retval;
  94845. +}
  94846. diff -Nur linux-3.18.14/drivers/usb/host/dwc_otg/dwc_otg_core_if.h linux-rpi/drivers/usb/host/dwc_otg/dwc_otg_core_if.h
  94847. --- linux-3.18.14/drivers/usb/host/dwc_otg/dwc_otg_core_if.h 1969-12-31 18:00:00.000000000 -0600
  94848. +++ linux-rpi/drivers/usb/host/dwc_otg/dwc_otg_core_if.h 2015-05-31 14:46:12.905660961 -0500
  94849. @@ -0,0 +1,705 @@
  94850. +/* ==========================================================================
  94851. + * $File: //dwh/usb_iip/dev/software/otg/linux/drivers/dwc_otg_core_if.h $
  94852. + * $Revision: #13 $
  94853. + * $Date: 2012/08/10 $
  94854. + * $Change: 2047372 $
  94855. + *
  94856. + * Synopsys HS OTG Linux Software Driver and documentation (hereinafter,
  94857. + * "Software") is an Unsupported proprietary work of Synopsys, Inc. unless
  94858. + * otherwise expressly agreed to in writing between Synopsys and you.
  94859. + *
  94860. + * The Software IS NOT an item of Licensed Software or Licensed Product under
  94861. + * any End User Software License Agreement or Agreement for Licensed Product
  94862. + * with Synopsys or any supplement thereto. You are permitted to use and
  94863. + * redistribute this Software in source and binary forms, with or without
  94864. + * modification, provided that redistributions of source code must retain this
  94865. + * notice. You may not view, use, disclose, copy or distribute this file or
  94866. + * any information contained herein except pursuant to this license grant from
  94867. + * Synopsys. If you do not agree with this notice, including the disclaimer
  94868. + * below, then you are not authorized to use the Software.
  94869. + *
  94870. + * THIS SOFTWARE IS BEING DISTRIBUTED BY SYNOPSYS SOLELY ON AN "AS IS" BASIS
  94871. + * AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
  94872. + * IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
  94873. + * ARE HEREBY DISCLAIMED. IN NO EVENT SHALL SYNOPSYS BE LIABLE FOR ANY DIRECT,
  94874. + * INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES
  94875. + * (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR
  94876. + * SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER
  94877. + * CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT
  94878. + * LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY
  94879. + * OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH
  94880. + * DAMAGE.
  94881. + * ========================================================================== */
  94882. +#if !defined(__DWC_CORE_IF_H__)
  94883. +#define __DWC_CORE_IF_H__
  94884. +
  94885. +#include "dwc_os.h"
  94886. +
  94887. +/** @file
  94888. + * This file defines DWC_OTG Core API
  94889. + */
  94890. +
  94891. +struct dwc_otg_core_if;
  94892. +typedef struct dwc_otg_core_if dwc_otg_core_if_t;
  94893. +
  94894. +/** Maximum number of Periodic FIFOs */
  94895. +#define MAX_PERIO_FIFOS 15
  94896. +/** Maximum number of Periodic FIFOs */
  94897. +#define MAX_TX_FIFOS 15
  94898. +
  94899. +/** Maximum number of Endpoints/HostChannels */
  94900. +#define MAX_EPS_CHANNELS 16
  94901. +
  94902. +extern dwc_otg_core_if_t *dwc_otg_cil_init(const uint32_t * _reg_base_addr);
  94903. +extern void dwc_otg_core_init(dwc_otg_core_if_t * _core_if);
  94904. +extern void dwc_otg_cil_remove(dwc_otg_core_if_t * _core_if);
  94905. +
  94906. +extern void dwc_otg_enable_global_interrupts(dwc_otg_core_if_t * _core_if);
  94907. +extern void dwc_otg_disable_global_interrupts(dwc_otg_core_if_t * _core_if);
  94908. +
  94909. +extern uint8_t dwc_otg_is_device_mode(dwc_otg_core_if_t * _core_if);
  94910. +extern uint8_t dwc_otg_is_host_mode(dwc_otg_core_if_t * _core_if);
  94911. +
  94912. +extern uint8_t dwc_otg_is_dma_enable(dwc_otg_core_if_t * core_if);
  94913. +
  94914. +/** This function should be called on every hardware interrupt. */
  94915. +extern int32_t dwc_otg_handle_common_intr(void *otg_dev);
  94916. +
  94917. +/** @name OTG Core Parameters */
  94918. +/** @{ */
  94919. +
  94920. +/**
  94921. + * Specifies the OTG capabilities. The driver will automatically
  94922. + * detect the value for this parameter if none is specified.
  94923. + * 0 - HNP and SRP capable (default)
  94924. + * 1 - SRP Only capable
  94925. + * 2 - No HNP/SRP capable
  94926. + */
  94927. +extern int dwc_otg_set_param_otg_cap(dwc_otg_core_if_t * core_if, int32_t val);
  94928. +extern int32_t dwc_otg_get_param_otg_cap(dwc_otg_core_if_t * core_if);
  94929. +#define DWC_OTG_CAP_PARAM_HNP_SRP_CAPABLE 0
  94930. +#define DWC_OTG_CAP_PARAM_SRP_ONLY_CAPABLE 1
  94931. +#define DWC_OTG_CAP_PARAM_NO_HNP_SRP_CAPABLE 2
  94932. +#define dwc_param_otg_cap_default DWC_OTG_CAP_PARAM_HNP_SRP_CAPABLE
  94933. +
  94934. +extern int dwc_otg_set_param_opt(dwc_otg_core_if_t * core_if, int32_t val);
  94935. +extern int32_t dwc_otg_get_param_opt(dwc_otg_core_if_t * core_if);
  94936. +#define dwc_param_opt_default 1
  94937. +
  94938. +/**
  94939. + * Specifies whether to use slave or DMA mode for accessing the data
  94940. + * FIFOs. The driver will automatically detect the value for this
  94941. + * parameter if none is specified.
  94942. + * 0 - Slave
  94943. + * 1 - DMA (default, if available)
  94944. + */
  94945. +extern int dwc_otg_set_param_dma_enable(dwc_otg_core_if_t * core_if,
  94946. + int32_t val);
  94947. +extern int32_t dwc_otg_get_param_dma_enable(dwc_otg_core_if_t * core_if);
  94948. +#define dwc_param_dma_enable_default 1
  94949. +
  94950. +/**
  94951. + * When DMA mode is enabled specifies whether to use
  94952. + * address DMA or DMA Descritor mode for accessing the data
  94953. + * FIFOs in device mode. The driver will automatically detect
  94954. + * the value for this parameter if none is specified.
  94955. + * 0 - address DMA
  94956. + * 1 - DMA Descriptor(default, if available)
  94957. + */
  94958. +extern int dwc_otg_set_param_dma_desc_enable(dwc_otg_core_if_t * core_if,
  94959. + int32_t val);
  94960. +extern int32_t dwc_otg_get_param_dma_desc_enable(dwc_otg_core_if_t * core_if);
  94961. +//#define dwc_param_dma_desc_enable_default 1
  94962. +#define dwc_param_dma_desc_enable_default 0 // Broadcom BCM2708
  94963. +
  94964. +/** The DMA Burst size (applicable only for External DMA
  94965. + * Mode). 1, 4, 8 16, 32, 64, 128, 256 (default 32)
  94966. + */
  94967. +extern int dwc_otg_set_param_dma_burst_size(dwc_otg_core_if_t * core_if,
  94968. + int32_t val);
  94969. +extern int32_t dwc_otg_get_param_dma_burst_size(dwc_otg_core_if_t * core_if);
  94970. +#define dwc_param_dma_burst_size_default 32
  94971. +
  94972. +/**
  94973. + * Specifies the maximum speed of operation in host and device mode.
  94974. + * The actual speed depends on the speed of the attached device and
  94975. + * the value of phy_type. The actual speed depends on the speed of the
  94976. + * attached device.
  94977. + * 0 - High Speed (default)
  94978. + * 1 - Full Speed
  94979. + */
  94980. +extern int dwc_otg_set_param_speed(dwc_otg_core_if_t * core_if, int32_t val);
  94981. +extern int32_t dwc_otg_get_param_speed(dwc_otg_core_if_t * core_if);
  94982. +#define dwc_param_speed_default 0
  94983. +#define DWC_SPEED_PARAM_HIGH 0
  94984. +#define DWC_SPEED_PARAM_FULL 1
  94985. +
  94986. +/** Specifies whether low power mode is supported when attached
  94987. + * to a Full Speed or Low Speed device in host mode.
  94988. + * 0 - Don't support low power mode (default)
  94989. + * 1 - Support low power mode
  94990. + */
  94991. +extern int dwc_otg_set_param_host_support_fs_ls_low_power(dwc_otg_core_if_t *
  94992. + core_if, int32_t val);
  94993. +extern int32_t dwc_otg_get_param_host_support_fs_ls_low_power(dwc_otg_core_if_t
  94994. + * core_if);
  94995. +#define dwc_param_host_support_fs_ls_low_power_default 0
  94996. +
  94997. +/** Specifies the PHY clock rate in low power mode when connected to a
  94998. + * Low Speed device in host mode. This parameter is applicable only if
  94999. + * HOST_SUPPORT_FS_LS_LOW_POWER is enabled. If PHY_TYPE is set to FS
  95000. + * then defaults to 6 MHZ otherwise 48 MHZ.
  95001. + *
  95002. + * 0 - 48 MHz
  95003. + * 1 - 6 MHz
  95004. + */
  95005. +extern int dwc_otg_set_param_host_ls_low_power_phy_clk(dwc_otg_core_if_t *
  95006. + core_if, int32_t val);
  95007. +extern int32_t dwc_otg_get_param_host_ls_low_power_phy_clk(dwc_otg_core_if_t *
  95008. + core_if);
  95009. +#define dwc_param_host_ls_low_power_phy_clk_default 0
  95010. +#define DWC_HOST_LS_LOW_POWER_PHY_CLK_PARAM_48MHZ 0
  95011. +#define DWC_HOST_LS_LOW_POWER_PHY_CLK_PARAM_6MHZ 1
  95012. +
  95013. +/**
  95014. + * 0 - Use cC FIFO size parameters
  95015. + * 1 - Allow dynamic FIFO sizing (default)
  95016. + */
  95017. +extern int dwc_otg_set_param_enable_dynamic_fifo(dwc_otg_core_if_t * core_if,
  95018. + int32_t val);
  95019. +extern int32_t dwc_otg_get_param_enable_dynamic_fifo(dwc_otg_core_if_t *
  95020. + core_if);
  95021. +#define dwc_param_enable_dynamic_fifo_default 1
  95022. +
  95023. +/** Total number of 4-byte words in the data FIFO memory. This
  95024. + * memory includes the Rx FIFO, non-periodic Tx FIFO, and periodic
  95025. + * Tx FIFOs.
  95026. + * 32 to 32768 (default 8192)
  95027. + * Note: The total FIFO memory depth in the FPGA configuration is 8192.
  95028. + */
  95029. +extern int dwc_otg_set_param_data_fifo_size(dwc_otg_core_if_t * core_if,
  95030. + int32_t val);
  95031. +extern int32_t dwc_otg_get_param_data_fifo_size(dwc_otg_core_if_t * core_if);
  95032. +//#define dwc_param_data_fifo_size_default 8192
  95033. +#define dwc_param_data_fifo_size_default 0xFF0 // Broadcom BCM2708
  95034. +
  95035. +/** Number of 4-byte words in the Rx FIFO in device mode when dynamic
  95036. + * FIFO sizing is enabled.
  95037. + * 16 to 32768 (default 1064)
  95038. + */
  95039. +extern int dwc_otg_set_param_dev_rx_fifo_size(dwc_otg_core_if_t * core_if,
  95040. + int32_t val);
  95041. +extern int32_t dwc_otg_get_param_dev_rx_fifo_size(dwc_otg_core_if_t * core_if);
  95042. +#define dwc_param_dev_rx_fifo_size_default 1064
  95043. +
  95044. +/** Number of 4-byte words in the non-periodic Tx FIFO in device mode
  95045. + * when dynamic FIFO sizing is enabled.
  95046. + * 16 to 32768 (default 1024)
  95047. + */
  95048. +extern int dwc_otg_set_param_dev_nperio_tx_fifo_size(dwc_otg_core_if_t *
  95049. + core_if, int32_t val);
  95050. +extern int32_t dwc_otg_get_param_dev_nperio_tx_fifo_size(dwc_otg_core_if_t *
  95051. + core_if);
  95052. +#define dwc_param_dev_nperio_tx_fifo_size_default 1024
  95053. +
  95054. +/** Number of 4-byte words in each of the periodic Tx FIFOs in device
  95055. + * mode when dynamic FIFO sizing is enabled.
  95056. + * 4 to 768 (default 256)
  95057. + */
  95058. +extern int dwc_otg_set_param_dev_perio_tx_fifo_size(dwc_otg_core_if_t * core_if,
  95059. + int32_t val, int fifo_num);
  95060. +extern int32_t dwc_otg_get_param_dev_perio_tx_fifo_size(dwc_otg_core_if_t *
  95061. + core_if, int fifo_num);
  95062. +#define dwc_param_dev_perio_tx_fifo_size_default 256
  95063. +
  95064. +/** Number of 4-byte words in the Rx FIFO in host mode when dynamic
  95065. + * FIFO sizing is enabled.
  95066. + * 16 to 32768 (default 1024)
  95067. + */
  95068. +extern int dwc_otg_set_param_host_rx_fifo_size(dwc_otg_core_if_t * core_if,
  95069. + int32_t val);
  95070. +extern int32_t dwc_otg_get_param_host_rx_fifo_size(dwc_otg_core_if_t * core_if);
  95071. +//#define dwc_param_host_rx_fifo_size_default 1024
  95072. +#define dwc_param_host_rx_fifo_size_default 774 // Broadcom BCM2708
  95073. +
  95074. +/** Number of 4-byte words in the non-periodic Tx FIFO in host mode
  95075. + * when Dynamic FIFO sizing is enabled in the core.
  95076. + * 16 to 32768 (default 1024)
  95077. + */
  95078. +extern int dwc_otg_set_param_host_nperio_tx_fifo_size(dwc_otg_core_if_t *
  95079. + core_if, int32_t val);
  95080. +extern int32_t dwc_otg_get_param_host_nperio_tx_fifo_size(dwc_otg_core_if_t *
  95081. + core_if);
  95082. +//#define dwc_param_host_nperio_tx_fifo_size_default 1024
  95083. +#define dwc_param_host_nperio_tx_fifo_size_default 0x100 // Broadcom BCM2708
  95084. +
  95085. +/** Number of 4-byte words in the host periodic Tx FIFO when dynamic
  95086. + * FIFO sizing is enabled.
  95087. + * 16 to 32768 (default 1024)
  95088. + */
  95089. +extern int dwc_otg_set_param_host_perio_tx_fifo_size(dwc_otg_core_if_t *
  95090. + core_if, int32_t val);
  95091. +extern int32_t dwc_otg_get_param_host_perio_tx_fifo_size(dwc_otg_core_if_t *
  95092. + core_if);
  95093. +//#define dwc_param_host_perio_tx_fifo_size_default 1024
  95094. +#define dwc_param_host_perio_tx_fifo_size_default 0x200 // Broadcom BCM2708
  95095. +
  95096. +/** The maximum transfer size supported in bytes.
  95097. + * 2047 to 65,535 (default 65,535)
  95098. + */
  95099. +extern int dwc_otg_set_param_max_transfer_size(dwc_otg_core_if_t * core_if,
  95100. + int32_t val);
  95101. +extern int32_t dwc_otg_get_param_max_transfer_size(dwc_otg_core_if_t * core_if);
  95102. +#define dwc_param_max_transfer_size_default 65535
  95103. +
  95104. +/** The maximum number of packets in a transfer.
  95105. + * 15 to 511 (default 511)
  95106. + */
  95107. +extern int dwc_otg_set_param_max_packet_count(dwc_otg_core_if_t * core_if,
  95108. + int32_t val);
  95109. +extern int32_t dwc_otg_get_param_max_packet_count(dwc_otg_core_if_t * core_if);
  95110. +#define dwc_param_max_packet_count_default 511
  95111. +
  95112. +/** The number of host channel registers to use.
  95113. + * 1 to 16 (default 12)
  95114. + * Note: The FPGA configuration supports a maximum of 12 host channels.
  95115. + */
  95116. +extern int dwc_otg_set_param_host_channels(dwc_otg_core_if_t * core_if,
  95117. + int32_t val);
  95118. +extern int32_t dwc_otg_get_param_host_channels(dwc_otg_core_if_t * core_if);
  95119. +//#define dwc_param_host_channels_default 12
  95120. +#define dwc_param_host_channels_default 8 // Broadcom BCM2708
  95121. +
  95122. +/** The number of endpoints in addition to EP0 available for device
  95123. + * mode operations.
  95124. + * 1 to 15 (default 6 IN and OUT)
  95125. + * Note: The FPGA configuration supports a maximum of 6 IN and OUT
  95126. + * endpoints in addition to EP0.
  95127. + */
  95128. +extern int dwc_otg_set_param_dev_endpoints(dwc_otg_core_if_t * core_if,
  95129. + int32_t val);
  95130. +extern int32_t dwc_otg_get_param_dev_endpoints(dwc_otg_core_if_t * core_if);
  95131. +#define dwc_param_dev_endpoints_default 6
  95132. +
  95133. +/**
  95134. + * Specifies the type of PHY interface to use. By default, the driver
  95135. + * will automatically detect the phy_type.
  95136. + *
  95137. + * 0 - Full Speed PHY
  95138. + * 1 - UTMI+ (default)
  95139. + * 2 - ULPI
  95140. + */
  95141. +extern int dwc_otg_set_param_phy_type(dwc_otg_core_if_t * core_if, int32_t val);
  95142. +extern int32_t dwc_otg_get_param_phy_type(dwc_otg_core_if_t * core_if);
  95143. +#define DWC_PHY_TYPE_PARAM_FS 0
  95144. +#define DWC_PHY_TYPE_PARAM_UTMI 1
  95145. +#define DWC_PHY_TYPE_PARAM_ULPI 2
  95146. +#define dwc_param_phy_type_default DWC_PHY_TYPE_PARAM_UTMI
  95147. +
  95148. +/**
  95149. + * Specifies the UTMI+ Data Width. This parameter is
  95150. + * applicable for a PHY_TYPE of UTMI+ or ULPI. (For a ULPI
  95151. + * PHY_TYPE, this parameter indicates the data width between
  95152. + * the MAC and the ULPI Wrapper.) Also, this parameter is
  95153. + * applicable only if the OTG_HSPHY_WIDTH cC parameter was set
  95154. + * to "8 and 16 bits", meaning that the core has been
  95155. + * configured to work at either data path width.
  95156. + *
  95157. + * 8 or 16 bits (default 16)
  95158. + */
  95159. +extern int dwc_otg_set_param_phy_utmi_width(dwc_otg_core_if_t * core_if,
  95160. + int32_t val);
  95161. +extern int32_t dwc_otg_get_param_phy_utmi_width(dwc_otg_core_if_t * core_if);
  95162. +//#define dwc_param_phy_utmi_width_default 16
  95163. +#define dwc_param_phy_utmi_width_default 8 // Broadcom BCM2708
  95164. +
  95165. +/**
  95166. + * Specifies whether the ULPI operates at double or single
  95167. + * data rate. This parameter is only applicable if PHY_TYPE is
  95168. + * ULPI.
  95169. + *
  95170. + * 0 - single data rate ULPI interface with 8 bit wide data
  95171. + * bus (default)
  95172. + * 1 - double data rate ULPI interface with 4 bit wide data
  95173. + * bus
  95174. + */
  95175. +extern int dwc_otg_set_param_phy_ulpi_ddr(dwc_otg_core_if_t * core_if,
  95176. + int32_t val);
  95177. +extern int32_t dwc_otg_get_param_phy_ulpi_ddr(dwc_otg_core_if_t * core_if);
  95178. +#define dwc_param_phy_ulpi_ddr_default 0
  95179. +
  95180. +/**
  95181. + * Specifies whether to use the internal or external supply to
  95182. + * drive the vbus with a ULPI phy.
  95183. + */
  95184. +extern int dwc_otg_set_param_phy_ulpi_ext_vbus(dwc_otg_core_if_t * core_if,
  95185. + int32_t val);
  95186. +extern int32_t dwc_otg_get_param_phy_ulpi_ext_vbus(dwc_otg_core_if_t * core_if);
  95187. +#define DWC_PHY_ULPI_INTERNAL_VBUS 0
  95188. +#define DWC_PHY_ULPI_EXTERNAL_VBUS 1
  95189. +#define dwc_param_phy_ulpi_ext_vbus_default DWC_PHY_ULPI_INTERNAL_VBUS
  95190. +
  95191. +/**
  95192. + * Specifies whether to use the I2Cinterface for full speed PHY. This
  95193. + * parameter is only applicable if PHY_TYPE is FS.
  95194. + * 0 - No (default)
  95195. + * 1 - Yes
  95196. + */
  95197. +extern int dwc_otg_set_param_i2c_enable(dwc_otg_core_if_t * core_if,
  95198. + int32_t val);
  95199. +extern int32_t dwc_otg_get_param_i2c_enable(dwc_otg_core_if_t * core_if);
  95200. +#define dwc_param_i2c_enable_default 0
  95201. +
  95202. +extern int dwc_otg_set_param_ulpi_fs_ls(dwc_otg_core_if_t * core_if,
  95203. + int32_t val);
  95204. +extern int32_t dwc_otg_get_param_ulpi_fs_ls(dwc_otg_core_if_t * core_if);
  95205. +#define dwc_param_ulpi_fs_ls_default 0
  95206. +
  95207. +extern int dwc_otg_set_param_ts_dline(dwc_otg_core_if_t * core_if, int32_t val);
  95208. +extern int32_t dwc_otg_get_param_ts_dline(dwc_otg_core_if_t * core_if);
  95209. +#define dwc_param_ts_dline_default 0
  95210. +
  95211. +/**
  95212. + * Specifies whether dedicated transmit FIFOs are
  95213. + * enabled for non periodic IN endpoints in device mode
  95214. + * 0 - No
  95215. + * 1 - Yes
  95216. + */
  95217. +extern int dwc_otg_set_param_en_multiple_tx_fifo(dwc_otg_core_if_t * core_if,
  95218. + int32_t val);
  95219. +extern int32_t dwc_otg_get_param_en_multiple_tx_fifo(dwc_otg_core_if_t *
  95220. + core_if);
  95221. +#define dwc_param_en_multiple_tx_fifo_default 1
  95222. +
  95223. +/** Number of 4-byte words in each of the Tx FIFOs in device
  95224. + * mode when dynamic FIFO sizing is enabled.
  95225. + * 4 to 768 (default 256)
  95226. + */
  95227. +extern int dwc_otg_set_param_dev_tx_fifo_size(dwc_otg_core_if_t * core_if,
  95228. + int fifo_num, int32_t val);
  95229. +extern int32_t dwc_otg_get_param_dev_tx_fifo_size(dwc_otg_core_if_t * core_if,
  95230. + int fifo_num);
  95231. +#define dwc_param_dev_tx_fifo_size_default 768
  95232. +
  95233. +/** Thresholding enable flag-
  95234. + * bit 0 - enable non-ISO Tx thresholding
  95235. + * bit 1 - enable ISO Tx thresholding
  95236. + * bit 2 - enable Rx thresholding
  95237. + */
  95238. +extern int dwc_otg_set_param_thr_ctl(dwc_otg_core_if_t * core_if, int32_t val);
  95239. +extern int32_t dwc_otg_get_thr_ctl(dwc_otg_core_if_t * core_if, int fifo_num);
  95240. +#define dwc_param_thr_ctl_default 0
  95241. +
  95242. +/** Thresholding length for Tx
  95243. + * FIFOs in 32 bit DWORDs
  95244. + */
  95245. +extern int dwc_otg_set_param_tx_thr_length(dwc_otg_core_if_t * core_if,
  95246. + int32_t val);
  95247. +extern int32_t dwc_otg_get_tx_thr_length(dwc_otg_core_if_t * core_if);
  95248. +#define dwc_param_tx_thr_length_default 64
  95249. +
  95250. +/** Thresholding length for Rx
  95251. + * FIFOs in 32 bit DWORDs
  95252. + */
  95253. +extern int dwc_otg_set_param_rx_thr_length(dwc_otg_core_if_t * core_if,
  95254. + int32_t val);
  95255. +extern int32_t dwc_otg_get_rx_thr_length(dwc_otg_core_if_t * core_if);
  95256. +#define dwc_param_rx_thr_length_default 64
  95257. +
  95258. +/**
  95259. + * Specifies whether LPM (Link Power Management) support is enabled
  95260. + */
  95261. +extern int dwc_otg_set_param_lpm_enable(dwc_otg_core_if_t * core_if,
  95262. + int32_t val);
  95263. +extern int32_t dwc_otg_get_param_lpm_enable(dwc_otg_core_if_t * core_if);
  95264. +#define dwc_param_lpm_enable_default 1
  95265. +
  95266. +/**
  95267. + * Specifies whether PTI enhancement is enabled
  95268. + */
  95269. +extern int dwc_otg_set_param_pti_enable(dwc_otg_core_if_t * core_if,
  95270. + int32_t val);
  95271. +extern int32_t dwc_otg_get_param_pti_enable(dwc_otg_core_if_t * core_if);
  95272. +#define dwc_param_pti_enable_default 0
  95273. +
  95274. +/**
  95275. + * Specifies whether MPI enhancement is enabled
  95276. + */
  95277. +extern int dwc_otg_set_param_mpi_enable(dwc_otg_core_if_t * core_if,
  95278. + int32_t val);
  95279. +extern int32_t dwc_otg_get_param_mpi_enable(dwc_otg_core_if_t * core_if);
  95280. +#define dwc_param_mpi_enable_default 0
  95281. +
  95282. +/**
  95283. + * Specifies whether ADP capability is enabled
  95284. + */
  95285. +extern int dwc_otg_set_param_adp_enable(dwc_otg_core_if_t * core_if,
  95286. + int32_t val);
  95287. +extern int32_t dwc_otg_get_param_adp_enable(dwc_otg_core_if_t * core_if);
  95288. +#define dwc_param_adp_enable_default 0
  95289. +
  95290. +/**
  95291. + * Specifies whether IC_USB capability is enabled
  95292. + */
  95293. +
  95294. +extern int dwc_otg_set_param_ic_usb_cap(dwc_otg_core_if_t * core_if,
  95295. + int32_t val);
  95296. +extern int32_t dwc_otg_get_param_ic_usb_cap(dwc_otg_core_if_t * core_if);
  95297. +#define dwc_param_ic_usb_cap_default 0
  95298. +
  95299. +extern int dwc_otg_set_param_ahb_thr_ratio(dwc_otg_core_if_t * core_if,
  95300. + int32_t val);
  95301. +extern int32_t dwc_otg_get_param_ahb_thr_ratio(dwc_otg_core_if_t * core_if);
  95302. +#define dwc_param_ahb_thr_ratio_default 0
  95303. +
  95304. +extern int dwc_otg_set_param_power_down(dwc_otg_core_if_t * core_if,
  95305. + int32_t val);
  95306. +extern int32_t dwc_otg_get_param_power_down(dwc_otg_core_if_t * core_if);
  95307. +#define dwc_param_power_down_default 0
  95308. +
  95309. +extern int dwc_otg_set_param_reload_ctl(dwc_otg_core_if_t * core_if,
  95310. + int32_t val);
  95311. +extern int32_t dwc_otg_get_param_reload_ctl(dwc_otg_core_if_t * core_if);
  95312. +#define dwc_param_reload_ctl_default 0
  95313. +
  95314. +extern int dwc_otg_set_param_dev_out_nak(dwc_otg_core_if_t * core_if,
  95315. + int32_t val);
  95316. +extern int32_t dwc_otg_get_param_dev_out_nak(dwc_otg_core_if_t * core_if);
  95317. +#define dwc_param_dev_out_nak_default 0
  95318. +
  95319. +extern int dwc_otg_set_param_cont_on_bna(dwc_otg_core_if_t * core_if,
  95320. + int32_t val);
  95321. +extern int32_t dwc_otg_get_param_cont_on_bna(dwc_otg_core_if_t * core_if);
  95322. +#define dwc_param_cont_on_bna_default 0
  95323. +
  95324. +extern int dwc_otg_set_param_ahb_single(dwc_otg_core_if_t * core_if,
  95325. + int32_t val);
  95326. +extern int32_t dwc_otg_get_param_ahb_single(dwc_otg_core_if_t * core_if);
  95327. +#define dwc_param_ahb_single_default 0
  95328. +
  95329. +extern int dwc_otg_set_param_otg_ver(dwc_otg_core_if_t * core_if, int32_t val);
  95330. +extern int32_t dwc_otg_get_param_otg_ver(dwc_otg_core_if_t * core_if);
  95331. +#define dwc_param_otg_ver_default 0
  95332. +
  95333. +/** @} */
  95334. +
  95335. +/** @name Access to registers and bit-fields */
  95336. +
  95337. +/**
  95338. + * Dump core registers and SPRAM
  95339. + */
  95340. +extern void dwc_otg_dump_dev_registers(dwc_otg_core_if_t * _core_if);
  95341. +extern void dwc_otg_dump_spram(dwc_otg_core_if_t * _core_if);
  95342. +extern void dwc_otg_dump_host_registers(dwc_otg_core_if_t * _core_if);
  95343. +extern void dwc_otg_dump_global_registers(dwc_otg_core_if_t * _core_if);
  95344. +
  95345. +/**
  95346. + * Get host negotiation status.
  95347. + */
  95348. +extern uint32_t dwc_otg_get_hnpstatus(dwc_otg_core_if_t * core_if);
  95349. +
  95350. +/**
  95351. + * Get srp status
  95352. + */
  95353. +extern uint32_t dwc_otg_get_srpstatus(dwc_otg_core_if_t * core_if);
  95354. +
  95355. +/**
  95356. + * Set hnpreq bit in the GOTGCTL register.
  95357. + */
  95358. +extern void dwc_otg_set_hnpreq(dwc_otg_core_if_t * core_if, uint32_t val);
  95359. +
  95360. +/**
  95361. + * Get Content of SNPSID register.
  95362. + */
  95363. +extern uint32_t dwc_otg_get_gsnpsid(dwc_otg_core_if_t * core_if);
  95364. +
  95365. +/**
  95366. + * Get current mode.
  95367. + * Returns 0 if in device mode, and 1 if in host mode.
  95368. + */
  95369. +extern uint32_t dwc_otg_get_mode(dwc_otg_core_if_t * core_if);
  95370. +
  95371. +/**
  95372. + * Get value of hnpcapable field in the GUSBCFG register
  95373. + */
  95374. +extern uint32_t dwc_otg_get_hnpcapable(dwc_otg_core_if_t * core_if);
  95375. +/**
  95376. + * Set value of hnpcapable field in the GUSBCFG register
  95377. + */
  95378. +extern void dwc_otg_set_hnpcapable(dwc_otg_core_if_t * core_if, uint32_t val);
  95379. +
  95380. +/**
  95381. + * Get value of srpcapable field in the GUSBCFG register
  95382. + */
  95383. +extern uint32_t dwc_otg_get_srpcapable(dwc_otg_core_if_t * core_if);
  95384. +/**
  95385. + * Set value of srpcapable field in the GUSBCFG register
  95386. + */
  95387. +extern void dwc_otg_set_srpcapable(dwc_otg_core_if_t * core_if, uint32_t val);
  95388. +
  95389. +/**
  95390. + * Get value of devspeed field in the DCFG register
  95391. + */
  95392. +extern uint32_t dwc_otg_get_devspeed(dwc_otg_core_if_t * core_if);
  95393. +/**
  95394. + * Set value of devspeed field in the DCFG register
  95395. + */
  95396. +extern void dwc_otg_set_devspeed(dwc_otg_core_if_t * core_if, uint32_t val);
  95397. +
  95398. +/**
  95399. + * Get the value of busconnected field from the HPRT0 register
  95400. + */
  95401. +extern uint32_t dwc_otg_get_busconnected(dwc_otg_core_if_t * core_if);
  95402. +
  95403. +/**
  95404. + * Gets the device enumeration Speed.
  95405. + */
  95406. +extern uint32_t dwc_otg_get_enumspeed(dwc_otg_core_if_t * core_if);
  95407. +
  95408. +/**
  95409. + * Get value of prtpwr field from the HPRT0 register
  95410. + */
  95411. +extern uint32_t dwc_otg_get_prtpower(dwc_otg_core_if_t * core_if);
  95412. +
  95413. +/**
  95414. + * Get value of flag indicating core state - hibernated or not
  95415. + */
  95416. +extern uint32_t dwc_otg_get_core_state(dwc_otg_core_if_t * core_if);
  95417. +
  95418. +/**
  95419. + * Set value of prtpwr field from the HPRT0 register
  95420. + */
  95421. +extern void dwc_otg_set_prtpower(dwc_otg_core_if_t * core_if, uint32_t val);
  95422. +
  95423. +/**
  95424. + * Get value of prtsusp field from the HPRT0 regsiter
  95425. + */
  95426. +extern uint32_t dwc_otg_get_prtsuspend(dwc_otg_core_if_t * core_if);
  95427. +/**
  95428. + * Set value of prtpwr field from the HPRT0 register
  95429. + */
  95430. +extern void dwc_otg_set_prtsuspend(dwc_otg_core_if_t * core_if, uint32_t val);
  95431. +
  95432. +/**
  95433. + * Get value of ModeChTimEn field from the HCFG regsiter
  95434. + */
  95435. +extern uint32_t dwc_otg_get_mode_ch_tim(dwc_otg_core_if_t * core_if);
  95436. +/**
  95437. + * Set value of ModeChTimEn field from the HCFG regsiter
  95438. + */
  95439. +extern void dwc_otg_set_mode_ch_tim(dwc_otg_core_if_t * core_if, uint32_t val);
  95440. +
  95441. +/**
  95442. + * Get value of Fram Interval field from the HFIR regsiter
  95443. + */
  95444. +extern uint32_t dwc_otg_get_fr_interval(dwc_otg_core_if_t * core_if);
  95445. +/**
  95446. + * Set value of Frame Interval field from the HFIR regsiter
  95447. + */
  95448. +extern void dwc_otg_set_fr_interval(dwc_otg_core_if_t * core_if, uint32_t val);
  95449. +
  95450. +/**
  95451. + * Set value of prtres field from the HPRT0 register
  95452. + *FIXME Remove?
  95453. + */
  95454. +extern void dwc_otg_set_prtresume(dwc_otg_core_if_t * core_if, uint32_t val);
  95455. +
  95456. +/**
  95457. + * Get value of rmtwkupsig bit in DCTL register
  95458. + */
  95459. +extern uint32_t dwc_otg_get_remotewakesig(dwc_otg_core_if_t * core_if);
  95460. +
  95461. +/**
  95462. + * Get value of prt_sleep_sts field from the GLPMCFG register
  95463. + */
  95464. +extern uint32_t dwc_otg_get_lpm_portsleepstatus(dwc_otg_core_if_t * core_if);
  95465. +
  95466. +/**
  95467. + * Get value of rem_wkup_en field from the GLPMCFG register
  95468. + */
  95469. +extern uint32_t dwc_otg_get_lpm_remotewakeenabled(dwc_otg_core_if_t * core_if);
  95470. +
  95471. +/**
  95472. + * Get value of appl_resp field from the GLPMCFG register
  95473. + */
  95474. +extern uint32_t dwc_otg_get_lpmresponse(dwc_otg_core_if_t * core_if);
  95475. +/**
  95476. + * Set value of appl_resp field from the GLPMCFG register
  95477. + */
  95478. +extern void dwc_otg_set_lpmresponse(dwc_otg_core_if_t * core_if, uint32_t val);
  95479. +
  95480. +/**
  95481. + * Get value of hsic_connect field from the GLPMCFG register
  95482. + */
  95483. +extern uint32_t dwc_otg_get_hsic_connect(dwc_otg_core_if_t * core_if);
  95484. +/**
  95485. + * Set value of hsic_connect field from the GLPMCFG register
  95486. + */
  95487. +extern void dwc_otg_set_hsic_connect(dwc_otg_core_if_t * core_if, uint32_t val);
  95488. +
  95489. +/**
  95490. + * Get value of inv_sel_hsic field from the GLPMCFG register.
  95491. + */
  95492. +extern uint32_t dwc_otg_get_inv_sel_hsic(dwc_otg_core_if_t * core_if);
  95493. +/**
  95494. + * Set value of inv_sel_hsic field from the GLPMFG register.
  95495. + */
  95496. +extern void dwc_otg_set_inv_sel_hsic(dwc_otg_core_if_t * core_if, uint32_t val);
  95497. +
  95498. +/*
  95499. + * Some functions for accessing registers
  95500. + */
  95501. +
  95502. +/**
  95503. + * GOTGCTL register
  95504. + */
  95505. +extern uint32_t dwc_otg_get_gotgctl(dwc_otg_core_if_t * core_if);
  95506. +extern void dwc_otg_set_gotgctl(dwc_otg_core_if_t * core_if, uint32_t val);
  95507. +
  95508. +/**
  95509. + * GUSBCFG register
  95510. + */
  95511. +extern uint32_t dwc_otg_get_gusbcfg(dwc_otg_core_if_t * core_if);
  95512. +extern void dwc_otg_set_gusbcfg(dwc_otg_core_if_t * core_if, uint32_t val);
  95513. +
  95514. +/**
  95515. + * GRXFSIZ register
  95516. + */
  95517. +extern uint32_t dwc_otg_get_grxfsiz(dwc_otg_core_if_t * core_if);
  95518. +extern void dwc_otg_set_grxfsiz(dwc_otg_core_if_t * core_if, uint32_t val);
  95519. +
  95520. +/**
  95521. + * GNPTXFSIZ register
  95522. + */
  95523. +extern uint32_t dwc_otg_get_gnptxfsiz(dwc_otg_core_if_t * core_if);
  95524. +extern void dwc_otg_set_gnptxfsiz(dwc_otg_core_if_t * core_if, uint32_t val);
  95525. +
  95526. +extern uint32_t dwc_otg_get_gpvndctl(dwc_otg_core_if_t * core_if);
  95527. +extern void dwc_otg_set_gpvndctl(dwc_otg_core_if_t * core_if, uint32_t val);
  95528. +
  95529. +/**
  95530. + * GGPIO register
  95531. + */
  95532. +extern uint32_t dwc_otg_get_ggpio(dwc_otg_core_if_t * core_if);
  95533. +extern void dwc_otg_set_ggpio(dwc_otg_core_if_t * core_if, uint32_t val);
  95534. +
  95535. +/**
  95536. + * GUID register
  95537. + */
  95538. +extern uint32_t dwc_otg_get_guid(dwc_otg_core_if_t * core_if);
  95539. +extern void dwc_otg_set_guid(dwc_otg_core_if_t * core_if, uint32_t val);
  95540. +
  95541. +/**
  95542. + * HPRT0 register
  95543. + */
  95544. +extern uint32_t dwc_otg_get_hprt0(dwc_otg_core_if_t * core_if);
  95545. +extern void dwc_otg_set_hprt0(dwc_otg_core_if_t * core_if, uint32_t val);
  95546. +
  95547. +/**
  95548. + * GHPTXFSIZE
  95549. + */
  95550. +extern uint32_t dwc_otg_get_hptxfsiz(dwc_otg_core_if_t * core_if);
  95551. +
  95552. +/** @} */
  95553. +
  95554. +#endif /* __DWC_CORE_IF_H__ */
  95555. diff -Nur linux-3.18.14/drivers/usb/host/dwc_otg/dwc_otg_dbg.h linux-rpi/drivers/usb/host/dwc_otg/dwc_otg_dbg.h
  95556. --- linux-3.18.14/drivers/usb/host/dwc_otg/dwc_otg_dbg.h 1969-12-31 18:00:00.000000000 -0600
  95557. +++ linux-rpi/drivers/usb/host/dwc_otg/dwc_otg_dbg.h 2015-05-31 14:46:12.905660961 -0500
  95558. @@ -0,0 +1,117 @@
  95559. +/* ==========================================================================
  95560. + *
  95561. + * Synopsys HS OTG Linux Software Driver and documentation (hereinafter,
  95562. + * "Software") is an Unsupported proprietary work of Synopsys, Inc. unless
  95563. + * otherwise expressly agreed to in writing between Synopsys and you.
  95564. + *
  95565. + * The Software IS NOT an item of Licensed Software or Licensed Product under
  95566. + * any End User Software License Agreement or Agreement for Licensed Product
  95567. + * with Synopsys or any supplement thereto. You are permitted to use and
  95568. + * redistribute this Software in source and binary forms, with or without
  95569. + * modification, provided that redistributions of source code must retain this
  95570. + * notice. You may not view, use, disclose, copy or distribute this file or
  95571. + * any information contained herein except pursuant to this license grant from
  95572. + * Synopsys. If you do not agree with this notice, including the disclaimer
  95573. + * below, then you are not authorized to use the Software.
  95574. + *
  95575. + * THIS SOFTWARE IS BEING DISTRIBUTED BY SYNOPSYS SOLELY ON AN "AS IS" BASIS
  95576. + * AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
  95577. + * IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
  95578. + * ARE HEREBY DISCLAIMED. IN NO EVENT SHALL SYNOPSYS BE LIABLE FOR ANY DIRECT,
  95579. + * INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES
  95580. + * (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR
  95581. + * SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER
  95582. + * CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT
  95583. + * LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY
  95584. + * OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH
  95585. + * DAMAGE.
  95586. + * ========================================================================== */
  95587. +
  95588. +#ifndef __DWC_OTG_DBG_H__
  95589. +#define __DWC_OTG_DBG_H__
  95590. +
  95591. +/** @file
  95592. + * This file defines debug levels.
  95593. + * Debugging support vanishes in non-debug builds.
  95594. + */
  95595. +
  95596. +/**
  95597. + * The Debug Level bit-mask variable.
  95598. + */
  95599. +extern uint32_t g_dbg_lvl;
  95600. +/**
  95601. + * Set the Debug Level variable.
  95602. + */
  95603. +static inline uint32_t SET_DEBUG_LEVEL(const uint32_t new)
  95604. +{
  95605. + uint32_t old = g_dbg_lvl;
  95606. + g_dbg_lvl = new;
  95607. + return old;
  95608. +}
  95609. +
  95610. +#define DBG_USER (0x1)
  95611. +/** When debug level has the DBG_CIL bit set, display CIL Debug messages. */
  95612. +#define DBG_CIL (0x2)
  95613. +/** When debug level has the DBG_CILV bit set, display CIL Verbose debug
  95614. + * messages */
  95615. +#define DBG_CILV (0x20)
  95616. +/** When debug level has the DBG_PCD bit set, display PCD (Device) debug
  95617. + * messages */
  95618. +#define DBG_PCD (0x4)
  95619. +/** When debug level has the DBG_PCDV set, display PCD (Device) Verbose debug
  95620. + * messages */
  95621. +#define DBG_PCDV (0x40)
  95622. +/** When debug level has the DBG_HCD bit set, display Host debug messages */
  95623. +#define DBG_HCD (0x8)
  95624. +/** When debug level has the DBG_HCDV bit set, display Verbose Host debug
  95625. + * messages */
  95626. +#define DBG_HCDV (0x80)
  95627. +/** When debug level has the DBG_HCD_URB bit set, display enqueued URBs in host
  95628. + * mode. */
  95629. +#define DBG_HCD_URB (0x800)
  95630. +/** When debug level has the DBG_HCDI bit set, display host interrupt
  95631. + * messages. */
  95632. +#define DBG_HCDI (0x1000)
  95633. +
  95634. +/** When debug level has any bit set, display debug messages */
  95635. +#define DBG_ANY (0xFF)
  95636. +
  95637. +/** All debug messages off */
  95638. +#define DBG_OFF 0
  95639. +
  95640. +/** Prefix string for DWC_DEBUG print macros. */
  95641. +#define USB_DWC "DWC_otg: "
  95642. +
  95643. +/**
  95644. + * Print a debug message when the Global debug level variable contains
  95645. + * the bit defined in <code>lvl</code>.
  95646. + *
  95647. + * @param[in] lvl - Debug level, use one of the DBG_ constants above.
  95648. + * @param[in] x - like printf
  95649. + *
  95650. + * Example:<p>
  95651. + * <code>
  95652. + * DWC_DEBUGPL( DBG_ANY, "%s(%p)\n", __func__, _reg_base_addr);
  95653. + * </code>
  95654. + * <br>
  95655. + * results in:<br>
  95656. + * <code>
  95657. + * usb-DWC_otg: dwc_otg_cil_init(ca867000)
  95658. + * </code>
  95659. + */
  95660. +#ifdef DEBUG
  95661. +
  95662. +# define DWC_DEBUGPL(lvl, x...) do{ if ((lvl)&g_dbg_lvl)__DWC_DEBUG(USB_DWC x ); }while(0)
  95663. +# define DWC_DEBUGP(x...) DWC_DEBUGPL(DBG_ANY, x )
  95664. +
  95665. +# define CHK_DEBUG_LEVEL(level) ((level) & g_dbg_lvl)
  95666. +
  95667. +#else
  95668. +
  95669. +# define DWC_DEBUGPL(lvl, x...) do{}while(0)
  95670. +# define DWC_DEBUGP(x...)
  95671. +
  95672. +# define CHK_DEBUG_LEVEL(level) (0)
  95673. +
  95674. +#endif /*DEBUG*/
  95675. +#endif
  95676. diff -Nur linux-3.18.14/drivers/usb/host/dwc_otg/dwc_otg_driver.c linux-rpi/drivers/usb/host/dwc_otg/dwc_otg_driver.c
  95677. --- linux-3.18.14/drivers/usb/host/dwc_otg/dwc_otg_driver.c 1969-12-31 18:00:00.000000000 -0600
  95678. +++ linux-rpi/drivers/usb/host/dwc_otg/dwc_otg_driver.c 2015-05-31 14:46:12.905660961 -0500
  95679. @@ -0,0 +1,1749 @@
  95680. +/* ==========================================================================
  95681. + * $File: //dwh/usb_iip/dev/software/otg/linux/drivers/dwc_otg_driver.c $
  95682. + * $Revision: #92 $
  95683. + * $Date: 2012/08/10 $
  95684. + * $Change: 2047372 $
  95685. + *
  95686. + * Synopsys HS OTG Linux Software Driver and documentation (hereinafter,
  95687. + * "Software") is an Unsupported proprietary work of Synopsys, Inc. unless
  95688. + * otherwise expressly agreed to in writing between Synopsys and you.
  95689. + *
  95690. + * The Software IS NOT an item of Licensed Software or Licensed Product under
  95691. + * any End User Software License Agreement or Agreement for Licensed Product
  95692. + * with Synopsys or any supplement thereto. You are permitted to use and
  95693. + * redistribute this Software in source and binary forms, with or without
  95694. + * modification, provided that redistributions of source code must retain this
  95695. + * notice. You may not view, use, disclose, copy or distribute this file or
  95696. + * any information contained herein except pursuant to this license grant from
  95697. + * Synopsys. If you do not agree with this notice, including the disclaimer
  95698. + * below, then you are not authorized to use the Software.
  95699. + *
  95700. + * THIS SOFTWARE IS BEING DISTRIBUTED BY SYNOPSYS SOLELY ON AN "AS IS" BASIS
  95701. + * AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
  95702. + * IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
  95703. + * ARE HEREBY DISCLAIMED. IN NO EVENT SHALL SYNOPSYS BE LIABLE FOR ANY DIRECT,
  95704. + * INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES
  95705. + * (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR
  95706. + * SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER
  95707. + * CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT
  95708. + * LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY
  95709. + * OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH
  95710. + * DAMAGE.
  95711. + * ========================================================================== */
  95712. +
  95713. +/** @file
  95714. + * The dwc_otg_driver module provides the initialization and cleanup entry
  95715. + * points for the DWC_otg driver. This module will be dynamically installed
  95716. + * after Linux is booted using the insmod command. When the module is
  95717. + * installed, the dwc_otg_driver_init function is called. When the module is
  95718. + * removed (using rmmod), the dwc_otg_driver_cleanup function is called.
  95719. + *
  95720. + * This module also defines a data structure for the dwc_otg_driver, which is
  95721. + * used in conjunction with the standard ARM lm_device structure. These
  95722. + * structures allow the OTG driver to comply with the standard Linux driver
  95723. + * model in which devices and drivers are registered with a bus driver. This
  95724. + * has the benefit that Linux can expose attributes of the driver and device
  95725. + * in its special sysfs file system. Users can then read or write files in
  95726. + * this file system to perform diagnostics on the driver components or the
  95727. + * device.
  95728. + */
  95729. +
  95730. +#include "dwc_otg_os_dep.h"
  95731. +#include "dwc_os.h"
  95732. +#include "dwc_otg_dbg.h"
  95733. +#include "dwc_otg_driver.h"
  95734. +#include "dwc_otg_attr.h"
  95735. +#include "dwc_otg_core_if.h"
  95736. +#include "dwc_otg_pcd_if.h"
  95737. +#include "dwc_otg_hcd_if.h"
  95738. +#include "dwc_otg_fiq_fsm.h"
  95739. +
  95740. +#define DWC_DRIVER_VERSION "3.00a 10-AUG-2012"
  95741. +#define DWC_DRIVER_DESC "HS OTG USB Controller driver"
  95742. +
  95743. +bool microframe_schedule=true;
  95744. +
  95745. +static const char dwc_driver_name[] = "dwc_otg";
  95746. +
  95747. +
  95748. +extern int pcd_init(
  95749. +#ifdef LM_INTERFACE
  95750. + struct lm_device *_dev
  95751. +#elif defined(PCI_INTERFACE)
  95752. + struct pci_dev *_dev
  95753. +#elif defined(PLATFORM_INTERFACE)
  95754. + struct platform_device *dev
  95755. +#endif
  95756. + );
  95757. +extern int hcd_init(
  95758. +#ifdef LM_INTERFACE
  95759. + struct lm_device *_dev
  95760. +#elif defined(PCI_INTERFACE)
  95761. + struct pci_dev *_dev
  95762. +#elif defined(PLATFORM_INTERFACE)
  95763. + struct platform_device *dev
  95764. +#endif
  95765. + );
  95766. +
  95767. +extern int pcd_remove(
  95768. +#ifdef LM_INTERFACE
  95769. + struct lm_device *_dev
  95770. +#elif defined(PCI_INTERFACE)
  95771. + struct pci_dev *_dev
  95772. +#elif defined(PLATFORM_INTERFACE)
  95773. + struct platform_device *_dev
  95774. +#endif
  95775. + );
  95776. +
  95777. +extern void hcd_remove(
  95778. +#ifdef LM_INTERFACE
  95779. + struct lm_device *_dev
  95780. +#elif defined(PCI_INTERFACE)
  95781. + struct pci_dev *_dev
  95782. +#elif defined(PLATFORM_INTERFACE)
  95783. + struct platform_device *_dev
  95784. +#endif
  95785. + );
  95786. +
  95787. +extern void dwc_otg_adp_start(dwc_otg_core_if_t * core_if, uint8_t is_host);
  95788. +
  95789. +/*-------------------------------------------------------------------------*/
  95790. +/* Encapsulate the module parameter settings */
  95791. +
  95792. +struct dwc_otg_driver_module_params {
  95793. + int32_t opt;
  95794. + int32_t otg_cap;
  95795. + int32_t dma_enable;
  95796. + int32_t dma_desc_enable;
  95797. + int32_t dma_burst_size;
  95798. + int32_t speed;
  95799. + int32_t host_support_fs_ls_low_power;
  95800. + int32_t host_ls_low_power_phy_clk;
  95801. + int32_t enable_dynamic_fifo;
  95802. + int32_t data_fifo_size;
  95803. + int32_t dev_rx_fifo_size;
  95804. + int32_t dev_nperio_tx_fifo_size;
  95805. + uint32_t dev_perio_tx_fifo_size[MAX_PERIO_FIFOS];
  95806. + int32_t host_rx_fifo_size;
  95807. + int32_t host_nperio_tx_fifo_size;
  95808. + int32_t host_perio_tx_fifo_size;
  95809. + int32_t max_transfer_size;
  95810. + int32_t max_packet_count;
  95811. + int32_t host_channels;
  95812. + int32_t dev_endpoints;
  95813. + int32_t phy_type;
  95814. + int32_t phy_utmi_width;
  95815. + int32_t phy_ulpi_ddr;
  95816. + int32_t phy_ulpi_ext_vbus;
  95817. + int32_t i2c_enable;
  95818. + int32_t ulpi_fs_ls;
  95819. + int32_t ts_dline;
  95820. + int32_t en_multiple_tx_fifo;
  95821. + uint32_t dev_tx_fifo_size[MAX_TX_FIFOS];
  95822. + uint32_t thr_ctl;
  95823. + uint32_t tx_thr_length;
  95824. + uint32_t rx_thr_length;
  95825. + int32_t pti_enable;
  95826. + int32_t mpi_enable;
  95827. + int32_t lpm_enable;
  95828. + int32_t ic_usb_cap;
  95829. + int32_t ahb_thr_ratio;
  95830. + int32_t power_down;
  95831. + int32_t reload_ctl;
  95832. + int32_t dev_out_nak;
  95833. + int32_t cont_on_bna;
  95834. + int32_t ahb_single;
  95835. + int32_t otg_ver;
  95836. + int32_t adp_enable;
  95837. +};
  95838. +
  95839. +static struct dwc_otg_driver_module_params dwc_otg_module_params = {
  95840. + .opt = -1,
  95841. + .otg_cap = -1,
  95842. + .dma_enable = -1,
  95843. + .dma_desc_enable = -1,
  95844. + .dma_burst_size = -1,
  95845. + .speed = -1,
  95846. + .host_support_fs_ls_low_power = -1,
  95847. + .host_ls_low_power_phy_clk = -1,
  95848. + .enable_dynamic_fifo = -1,
  95849. + .data_fifo_size = -1,
  95850. + .dev_rx_fifo_size = -1,
  95851. + .dev_nperio_tx_fifo_size = -1,
  95852. + .dev_perio_tx_fifo_size = {
  95853. + /* dev_perio_tx_fifo_size_1 */
  95854. + -1,
  95855. + -1,
  95856. + -1,
  95857. + -1,
  95858. + -1,
  95859. + -1,
  95860. + -1,
  95861. + -1,
  95862. + -1,
  95863. + -1,
  95864. + -1,
  95865. + -1,
  95866. + -1,
  95867. + -1,
  95868. + -1
  95869. + /* 15 */
  95870. + },
  95871. + .host_rx_fifo_size = -1,
  95872. + .host_nperio_tx_fifo_size = -1,
  95873. + .host_perio_tx_fifo_size = -1,
  95874. + .max_transfer_size = -1,
  95875. + .max_packet_count = -1,
  95876. + .host_channels = -1,
  95877. + .dev_endpoints = -1,
  95878. + .phy_type = -1,
  95879. + .phy_utmi_width = -1,
  95880. + .phy_ulpi_ddr = -1,
  95881. + .phy_ulpi_ext_vbus = -1,
  95882. + .i2c_enable = -1,
  95883. + .ulpi_fs_ls = -1,
  95884. + .ts_dline = -1,
  95885. + .en_multiple_tx_fifo = -1,
  95886. + .dev_tx_fifo_size = {
  95887. + /* dev_tx_fifo_size */
  95888. + -1,
  95889. + -1,
  95890. + -1,
  95891. + -1,
  95892. + -1,
  95893. + -1,
  95894. + -1,
  95895. + -1,
  95896. + -1,
  95897. + -1,
  95898. + -1,
  95899. + -1,
  95900. + -1,
  95901. + -1,
  95902. + -1
  95903. + /* 15 */
  95904. + },
  95905. + .thr_ctl = -1,
  95906. + .tx_thr_length = -1,
  95907. + .rx_thr_length = -1,
  95908. + .pti_enable = -1,
  95909. + .mpi_enable = -1,
  95910. + .lpm_enable = 0,
  95911. + .ic_usb_cap = -1,
  95912. + .ahb_thr_ratio = -1,
  95913. + .power_down = -1,
  95914. + .reload_ctl = -1,
  95915. + .dev_out_nak = -1,
  95916. + .cont_on_bna = -1,
  95917. + .ahb_single = -1,
  95918. + .otg_ver = -1,
  95919. + .adp_enable = -1,
  95920. +};
  95921. +
  95922. +//Global variable to switch the fiq fix on or off
  95923. +bool fiq_enable = 1;
  95924. +// Global variable to enable the split transaction fix
  95925. +bool fiq_fsm_enable = true;
  95926. +//Bulk split-transaction NAK holdoff in microframes
  95927. +uint16_t nak_holdoff = 8;
  95928. +
  95929. +unsigned short fiq_fsm_mask = 0x07;
  95930. +
  95931. +/**
  95932. + * This function shows the Driver Version.
  95933. + */
  95934. +static ssize_t version_show(struct device_driver *dev, char *buf)
  95935. +{
  95936. + return snprintf(buf, sizeof(DWC_DRIVER_VERSION) + 2, "%s\n",
  95937. + DWC_DRIVER_VERSION);
  95938. +}
  95939. +
  95940. +static DRIVER_ATTR(version, S_IRUGO, version_show, NULL);
  95941. +
  95942. +/**
  95943. + * Global Debug Level Mask.
  95944. + */
  95945. +uint32_t g_dbg_lvl = 0; /* OFF */
  95946. +
  95947. +/**
  95948. + * This function shows the driver Debug Level.
  95949. + */
  95950. +static ssize_t dbg_level_show(struct device_driver *drv, char *buf)
  95951. +{
  95952. + return sprintf(buf, "0x%0x\n", g_dbg_lvl);
  95953. +}
  95954. +
  95955. +/**
  95956. + * This function stores the driver Debug Level.
  95957. + */
  95958. +static ssize_t dbg_level_store(struct device_driver *drv, const char *buf,
  95959. + size_t count)
  95960. +{
  95961. + g_dbg_lvl = simple_strtoul(buf, NULL, 16);
  95962. + return count;
  95963. +}
  95964. +
  95965. +static DRIVER_ATTR(debuglevel, S_IRUGO | S_IWUSR, dbg_level_show,
  95966. + dbg_level_store);
  95967. +
  95968. +/**
  95969. + * This function is called during module intialization
  95970. + * to pass module parameters to the DWC_OTG CORE.
  95971. + */
  95972. +static int set_parameters(dwc_otg_core_if_t * core_if)
  95973. +{
  95974. + int retval = 0;
  95975. + int i;
  95976. +
  95977. + if (dwc_otg_module_params.otg_cap != -1) {
  95978. + retval +=
  95979. + dwc_otg_set_param_otg_cap(core_if,
  95980. + dwc_otg_module_params.otg_cap);
  95981. + }
  95982. + if (dwc_otg_module_params.dma_enable != -1) {
  95983. + retval +=
  95984. + dwc_otg_set_param_dma_enable(core_if,
  95985. + dwc_otg_module_params.
  95986. + dma_enable);
  95987. + }
  95988. + if (dwc_otg_module_params.dma_desc_enable != -1) {
  95989. + retval +=
  95990. + dwc_otg_set_param_dma_desc_enable(core_if,
  95991. + dwc_otg_module_params.
  95992. + dma_desc_enable);
  95993. + }
  95994. + if (dwc_otg_module_params.opt != -1) {
  95995. + retval +=
  95996. + dwc_otg_set_param_opt(core_if, dwc_otg_module_params.opt);
  95997. + }
  95998. + if (dwc_otg_module_params.dma_burst_size != -1) {
  95999. + retval +=
  96000. + dwc_otg_set_param_dma_burst_size(core_if,
  96001. + dwc_otg_module_params.
  96002. + dma_burst_size);
  96003. + }
  96004. + if (dwc_otg_module_params.host_support_fs_ls_low_power != -1) {
  96005. + retval +=
  96006. + dwc_otg_set_param_host_support_fs_ls_low_power(core_if,
  96007. + dwc_otg_module_params.
  96008. + host_support_fs_ls_low_power);
  96009. + }
  96010. + if (dwc_otg_module_params.enable_dynamic_fifo != -1) {
  96011. + retval +=
  96012. + dwc_otg_set_param_enable_dynamic_fifo(core_if,
  96013. + dwc_otg_module_params.
  96014. + enable_dynamic_fifo);
  96015. + }
  96016. + if (dwc_otg_module_params.data_fifo_size != -1) {
  96017. + retval +=
  96018. + dwc_otg_set_param_data_fifo_size(core_if,
  96019. + dwc_otg_module_params.
  96020. + data_fifo_size);
  96021. + }
  96022. + if (dwc_otg_module_params.dev_rx_fifo_size != -1) {
  96023. + retval +=
  96024. + dwc_otg_set_param_dev_rx_fifo_size(core_if,
  96025. + dwc_otg_module_params.
  96026. + dev_rx_fifo_size);
  96027. + }
  96028. + if (dwc_otg_module_params.dev_nperio_tx_fifo_size != -1) {
  96029. + retval +=
  96030. + dwc_otg_set_param_dev_nperio_tx_fifo_size(core_if,
  96031. + dwc_otg_module_params.
  96032. + dev_nperio_tx_fifo_size);
  96033. + }
  96034. + if (dwc_otg_module_params.host_rx_fifo_size != -1) {
  96035. + retval +=
  96036. + dwc_otg_set_param_host_rx_fifo_size(core_if,
  96037. + dwc_otg_module_params.host_rx_fifo_size);
  96038. + }
  96039. + if (dwc_otg_module_params.host_nperio_tx_fifo_size != -1) {
  96040. + retval +=
  96041. + dwc_otg_set_param_host_nperio_tx_fifo_size(core_if,
  96042. + dwc_otg_module_params.
  96043. + host_nperio_tx_fifo_size);
  96044. + }
  96045. + if (dwc_otg_module_params.host_perio_tx_fifo_size != -1) {
  96046. + retval +=
  96047. + dwc_otg_set_param_host_perio_tx_fifo_size(core_if,
  96048. + dwc_otg_module_params.
  96049. + host_perio_tx_fifo_size);
  96050. + }
  96051. + if (dwc_otg_module_params.max_transfer_size != -1) {
  96052. + retval +=
  96053. + dwc_otg_set_param_max_transfer_size(core_if,
  96054. + dwc_otg_module_params.
  96055. + max_transfer_size);
  96056. + }
  96057. + if (dwc_otg_module_params.max_packet_count != -1) {
  96058. + retval +=
  96059. + dwc_otg_set_param_max_packet_count(core_if,
  96060. + dwc_otg_module_params.
  96061. + max_packet_count);
  96062. + }
  96063. + if (dwc_otg_module_params.host_channels != -1) {
  96064. + retval +=
  96065. + dwc_otg_set_param_host_channels(core_if,
  96066. + dwc_otg_module_params.
  96067. + host_channels);
  96068. + }
  96069. + if (dwc_otg_module_params.dev_endpoints != -1) {
  96070. + retval +=
  96071. + dwc_otg_set_param_dev_endpoints(core_if,
  96072. + dwc_otg_module_params.
  96073. + dev_endpoints);
  96074. + }
  96075. + if (dwc_otg_module_params.phy_type != -1) {
  96076. + retval +=
  96077. + dwc_otg_set_param_phy_type(core_if,
  96078. + dwc_otg_module_params.phy_type);
  96079. + }
  96080. + if (dwc_otg_module_params.speed != -1) {
  96081. + retval +=
  96082. + dwc_otg_set_param_speed(core_if,
  96083. + dwc_otg_module_params.speed);
  96084. + }
  96085. + if (dwc_otg_module_params.host_ls_low_power_phy_clk != -1) {
  96086. + retval +=
  96087. + dwc_otg_set_param_host_ls_low_power_phy_clk(core_if,
  96088. + dwc_otg_module_params.
  96089. + host_ls_low_power_phy_clk);
  96090. + }
  96091. + if (dwc_otg_module_params.phy_ulpi_ddr != -1) {
  96092. + retval +=
  96093. + dwc_otg_set_param_phy_ulpi_ddr(core_if,
  96094. + dwc_otg_module_params.
  96095. + phy_ulpi_ddr);
  96096. + }
  96097. + if (dwc_otg_module_params.phy_ulpi_ext_vbus != -1) {
  96098. + retval +=
  96099. + dwc_otg_set_param_phy_ulpi_ext_vbus(core_if,
  96100. + dwc_otg_module_params.
  96101. + phy_ulpi_ext_vbus);
  96102. + }
  96103. + if (dwc_otg_module_params.phy_utmi_width != -1) {
  96104. + retval +=
  96105. + dwc_otg_set_param_phy_utmi_width(core_if,
  96106. + dwc_otg_module_params.
  96107. + phy_utmi_width);
  96108. + }
  96109. + if (dwc_otg_module_params.ulpi_fs_ls != -1) {
  96110. + retval +=
  96111. + dwc_otg_set_param_ulpi_fs_ls(core_if,
  96112. + dwc_otg_module_params.ulpi_fs_ls);
  96113. + }
  96114. + if (dwc_otg_module_params.ts_dline != -1) {
  96115. + retval +=
  96116. + dwc_otg_set_param_ts_dline(core_if,
  96117. + dwc_otg_module_params.ts_dline);
  96118. + }
  96119. + if (dwc_otg_module_params.i2c_enable != -1) {
  96120. + retval +=
  96121. + dwc_otg_set_param_i2c_enable(core_if,
  96122. + dwc_otg_module_params.
  96123. + i2c_enable);
  96124. + }
  96125. + if (dwc_otg_module_params.en_multiple_tx_fifo != -1) {
  96126. + retval +=
  96127. + dwc_otg_set_param_en_multiple_tx_fifo(core_if,
  96128. + dwc_otg_module_params.
  96129. + en_multiple_tx_fifo);
  96130. + }
  96131. + for (i = 0; i < 15; i++) {
  96132. + if (dwc_otg_module_params.dev_perio_tx_fifo_size[i] != -1) {
  96133. + retval +=
  96134. + dwc_otg_set_param_dev_perio_tx_fifo_size(core_if,
  96135. + dwc_otg_module_params.
  96136. + dev_perio_tx_fifo_size
  96137. + [i], i);
  96138. + }
  96139. + }
  96140. +
  96141. + for (i = 0; i < 15; i++) {
  96142. + if (dwc_otg_module_params.dev_tx_fifo_size[i] != -1) {
  96143. + retval += dwc_otg_set_param_dev_tx_fifo_size(core_if,
  96144. + dwc_otg_module_params.
  96145. + dev_tx_fifo_size
  96146. + [i], i);
  96147. + }
  96148. + }
  96149. + if (dwc_otg_module_params.thr_ctl != -1) {
  96150. + retval +=
  96151. + dwc_otg_set_param_thr_ctl(core_if,
  96152. + dwc_otg_module_params.thr_ctl);
  96153. + }
  96154. + if (dwc_otg_module_params.mpi_enable != -1) {
  96155. + retval +=
  96156. + dwc_otg_set_param_mpi_enable(core_if,
  96157. + dwc_otg_module_params.
  96158. + mpi_enable);
  96159. + }
  96160. + if (dwc_otg_module_params.pti_enable != -1) {
  96161. + retval +=
  96162. + dwc_otg_set_param_pti_enable(core_if,
  96163. + dwc_otg_module_params.
  96164. + pti_enable);
  96165. + }
  96166. + if (dwc_otg_module_params.lpm_enable != -1) {
  96167. + retval +=
  96168. + dwc_otg_set_param_lpm_enable(core_if,
  96169. + dwc_otg_module_params.
  96170. + lpm_enable);
  96171. + }
  96172. + if (dwc_otg_module_params.ic_usb_cap != -1) {
  96173. + retval +=
  96174. + dwc_otg_set_param_ic_usb_cap(core_if,
  96175. + dwc_otg_module_params.
  96176. + ic_usb_cap);
  96177. + }
  96178. + if (dwc_otg_module_params.tx_thr_length != -1) {
  96179. + retval +=
  96180. + dwc_otg_set_param_tx_thr_length(core_if,
  96181. + dwc_otg_module_params.tx_thr_length);
  96182. + }
  96183. + if (dwc_otg_module_params.rx_thr_length != -1) {
  96184. + retval +=
  96185. + dwc_otg_set_param_rx_thr_length(core_if,
  96186. + dwc_otg_module_params.
  96187. + rx_thr_length);
  96188. + }
  96189. + if (dwc_otg_module_params.ahb_thr_ratio != -1) {
  96190. + retval +=
  96191. + dwc_otg_set_param_ahb_thr_ratio(core_if,
  96192. + dwc_otg_module_params.ahb_thr_ratio);
  96193. + }
  96194. + if (dwc_otg_module_params.power_down != -1) {
  96195. + retval +=
  96196. + dwc_otg_set_param_power_down(core_if,
  96197. + dwc_otg_module_params.power_down);
  96198. + }
  96199. + if (dwc_otg_module_params.reload_ctl != -1) {
  96200. + retval +=
  96201. + dwc_otg_set_param_reload_ctl(core_if,
  96202. + dwc_otg_module_params.reload_ctl);
  96203. + }
  96204. +
  96205. + if (dwc_otg_module_params.dev_out_nak != -1) {
  96206. + retval +=
  96207. + dwc_otg_set_param_dev_out_nak(core_if,
  96208. + dwc_otg_module_params.dev_out_nak);
  96209. + }
  96210. +
  96211. + if (dwc_otg_module_params.cont_on_bna != -1) {
  96212. + retval +=
  96213. + dwc_otg_set_param_cont_on_bna(core_if,
  96214. + dwc_otg_module_params.cont_on_bna);
  96215. + }
  96216. +
  96217. + if (dwc_otg_module_params.ahb_single != -1) {
  96218. + retval +=
  96219. + dwc_otg_set_param_ahb_single(core_if,
  96220. + dwc_otg_module_params.ahb_single);
  96221. + }
  96222. +
  96223. + if (dwc_otg_module_params.otg_ver != -1) {
  96224. + retval +=
  96225. + dwc_otg_set_param_otg_ver(core_if,
  96226. + dwc_otg_module_params.otg_ver);
  96227. + }
  96228. + if (dwc_otg_module_params.adp_enable != -1) {
  96229. + retval +=
  96230. + dwc_otg_set_param_adp_enable(core_if,
  96231. + dwc_otg_module_params.
  96232. + adp_enable);
  96233. + }
  96234. + return retval;
  96235. +}
  96236. +
  96237. +/**
  96238. + * This function is the top level interrupt handler for the Common
  96239. + * (Device and host modes) interrupts.
  96240. + */
  96241. +static irqreturn_t dwc_otg_common_irq(int irq, void *dev)
  96242. +{
  96243. + int32_t retval = IRQ_NONE;
  96244. +
  96245. + retval = dwc_otg_handle_common_intr(dev);
  96246. + if (retval != 0) {
  96247. + S3C2410X_CLEAR_EINTPEND();
  96248. + }
  96249. + return IRQ_RETVAL(retval);
  96250. +}
  96251. +
  96252. +/**
  96253. + * This function is called when a lm_device is unregistered with the
  96254. + * dwc_otg_driver. This happens, for example, when the rmmod command is
  96255. + * executed. The device may or may not be electrically present. If it is
  96256. + * present, the driver stops device processing. Any resources used on behalf
  96257. + * of this device are freed.
  96258. + *
  96259. + * @param _dev
  96260. + */
  96261. +#ifdef LM_INTERFACE
  96262. +#define REM_RETVAL(n)
  96263. +static void dwc_otg_driver_remove( struct lm_device *_dev )
  96264. +{ dwc_otg_device_t *otg_dev = lm_get_drvdata(_dev);
  96265. +#elif defined(PCI_INTERFACE)
  96266. +#define REM_RETVAL(n)
  96267. +static void dwc_otg_driver_remove( struct pci_dev *_dev )
  96268. +{ dwc_otg_device_t *otg_dev = pci_get_drvdata(_dev);
  96269. +#elif defined(PLATFORM_INTERFACE)
  96270. +#define REM_RETVAL(n) n
  96271. +static int dwc_otg_driver_remove( struct platform_device *_dev )
  96272. +{ dwc_otg_device_t *otg_dev = platform_get_drvdata(_dev);
  96273. +#endif
  96274. +
  96275. + DWC_DEBUGPL(DBG_ANY, "%s(%p) otg_dev %p\n", __func__, _dev, otg_dev);
  96276. +
  96277. + if (!otg_dev) {
  96278. + /* Memory allocation for the dwc_otg_device failed. */
  96279. + DWC_DEBUGPL(DBG_ANY, "%s: otg_dev NULL!\n", __func__);
  96280. + return REM_RETVAL(-ENOMEM);
  96281. + }
  96282. +#ifndef DWC_DEVICE_ONLY
  96283. + if (otg_dev->hcd) {
  96284. + hcd_remove(_dev);
  96285. + } else {
  96286. + DWC_DEBUGPL(DBG_ANY, "%s: otg_dev->hcd NULL!\n", __func__);
  96287. + return REM_RETVAL(-EINVAL);
  96288. + }
  96289. +#endif
  96290. +
  96291. +#ifndef DWC_HOST_ONLY
  96292. + if (otg_dev->pcd) {
  96293. + pcd_remove(_dev);
  96294. + } else {
  96295. + DWC_DEBUGPL(DBG_ANY, "%s: otg_dev->pcd NULL!\n", __func__);
  96296. + return REM_RETVAL(-EINVAL);
  96297. + }
  96298. +#endif
  96299. + /*
  96300. + * Free the IRQ
  96301. + */
  96302. + if (otg_dev->common_irq_installed) {
  96303. +#ifdef PLATFORM_INTERFACE
  96304. + free_irq(platform_get_irq(_dev, 0), otg_dev);
  96305. +#else
  96306. + free_irq(_dev->irq, otg_dev);
  96307. +#endif
  96308. + } else {
  96309. + DWC_DEBUGPL(DBG_ANY, "%s: There is no installed irq!\n", __func__);
  96310. + return REM_RETVAL(-ENXIO);
  96311. + }
  96312. +
  96313. + if (otg_dev->core_if) {
  96314. + dwc_otg_cil_remove(otg_dev->core_if);
  96315. + } else {
  96316. + DWC_DEBUGPL(DBG_ANY, "%s: otg_dev->core_if NULL!\n", __func__);
  96317. + return REM_RETVAL(-ENXIO);
  96318. + }
  96319. +
  96320. + /*
  96321. + * Remove the device attributes
  96322. + */
  96323. + dwc_otg_attr_remove(_dev);
  96324. +
  96325. + /*
  96326. + * Return the memory.
  96327. + */
  96328. + if (otg_dev->os_dep.base) {
  96329. + iounmap(otg_dev->os_dep.base);
  96330. + }
  96331. + DWC_FREE(otg_dev);
  96332. +
  96333. + /*
  96334. + * Clear the drvdata pointer.
  96335. + */
  96336. +#ifdef LM_INTERFACE
  96337. + lm_set_drvdata(_dev, 0);
  96338. +#elif defined(PCI_INTERFACE)
  96339. + release_mem_region(otg_dev->os_dep.rsrc_start,
  96340. + otg_dev->os_dep.rsrc_len);
  96341. + pci_set_drvdata(_dev, 0);
  96342. +#elif defined(PLATFORM_INTERFACE)
  96343. + platform_set_drvdata(_dev, 0);
  96344. +#endif
  96345. + return REM_RETVAL(0);
  96346. +}
  96347. +
  96348. +/**
  96349. + * This function is called when an lm_device is bound to a
  96350. + * dwc_otg_driver. It creates the driver components required to
  96351. + * control the device (CIL, HCD, and PCD) and it initializes the
  96352. + * device. The driver components are stored in a dwc_otg_device
  96353. + * structure. A reference to the dwc_otg_device is saved in the
  96354. + * lm_device. This allows the driver to access the dwc_otg_device
  96355. + * structure on subsequent calls to driver methods for this device.
  96356. + *
  96357. + * @param _dev Bus device
  96358. + */
  96359. +static int dwc_otg_driver_probe(
  96360. +#ifdef LM_INTERFACE
  96361. + struct lm_device *_dev
  96362. +#elif defined(PCI_INTERFACE)
  96363. + struct pci_dev *_dev,
  96364. + const struct pci_device_id *id
  96365. +#elif defined(PLATFORM_INTERFACE)
  96366. + struct platform_device *_dev
  96367. +#endif
  96368. + )
  96369. +{
  96370. + int retval = 0;
  96371. + dwc_otg_device_t *dwc_otg_device;
  96372. + int devirq;
  96373. +
  96374. + dev_dbg(&_dev->dev, "dwc_otg_driver_probe(%p)\n", _dev);
  96375. +#ifdef LM_INTERFACE
  96376. + dev_dbg(&_dev->dev, "start=0x%08x\n", (unsigned)_dev->resource.start);
  96377. +#elif defined(PCI_INTERFACE)
  96378. + if (!id) {
  96379. + DWC_ERROR("Invalid pci_device_id %p", id);
  96380. + return -EINVAL;
  96381. + }
  96382. +
  96383. + if (!_dev || (pci_enable_device(_dev) < 0)) {
  96384. + DWC_ERROR("Invalid pci_device %p", _dev);
  96385. + return -ENODEV;
  96386. + }
  96387. + dev_dbg(&_dev->dev, "start=0x%08x\n", (unsigned)pci_resource_start(_dev,0));
  96388. + /* other stuff needed as well? */
  96389. +
  96390. +#elif defined(PLATFORM_INTERFACE)
  96391. + dev_dbg(&_dev->dev, "start=0x%08x (len 0x%x)\n",
  96392. + (unsigned)_dev->resource->start,
  96393. + (unsigned)(_dev->resource->end - _dev->resource->start));
  96394. +#endif
  96395. +
  96396. + dwc_otg_device = DWC_ALLOC(sizeof(dwc_otg_device_t));
  96397. +
  96398. + if (!dwc_otg_device) {
  96399. + dev_err(&_dev->dev, "kmalloc of dwc_otg_device failed\n");
  96400. + return -ENOMEM;
  96401. + }
  96402. +
  96403. + memset(dwc_otg_device, 0, sizeof(*dwc_otg_device));
  96404. + dwc_otg_device->os_dep.reg_offset = 0xFFFFFFFF;
  96405. +
  96406. + /*
  96407. + * Map the DWC_otg Core memory into virtual address space.
  96408. + */
  96409. +#ifdef LM_INTERFACE
  96410. + dwc_otg_device->os_dep.base = ioremap(_dev->resource.start, SZ_256K);
  96411. +
  96412. + if (!dwc_otg_device->os_dep.base) {
  96413. + dev_err(&_dev->dev, "ioremap() failed\n");
  96414. + DWC_FREE(dwc_otg_device);
  96415. + return -ENOMEM;
  96416. + }
  96417. + dev_dbg(&_dev->dev, "base=0x%08x\n",
  96418. + (unsigned)dwc_otg_device->os_dep.base);
  96419. +#elif defined(PCI_INTERFACE)
  96420. + _dev->current_state = PCI_D0;
  96421. + _dev->dev.power.power_state = PMSG_ON;
  96422. +
  96423. + if (!_dev->irq) {
  96424. + DWC_ERROR("Found HC with no IRQ. Check BIOS/PCI %s setup!",
  96425. + pci_name(_dev));
  96426. + iounmap(dwc_otg_device->os_dep.base);
  96427. + DWC_FREE(dwc_otg_device);
  96428. + return -ENODEV;
  96429. + }
  96430. +
  96431. + dwc_otg_device->os_dep.rsrc_start = pci_resource_start(_dev, 0);
  96432. + dwc_otg_device->os_dep.rsrc_len = pci_resource_len(_dev, 0);
  96433. + DWC_DEBUGPL(DBG_ANY, "PCI resource: start=%08x, len=%08x\n",
  96434. + (unsigned)dwc_otg_device->os_dep.rsrc_start,
  96435. + (unsigned)dwc_otg_device->os_dep.rsrc_len);
  96436. + if (!request_mem_region
  96437. + (dwc_otg_device->os_dep.rsrc_start, dwc_otg_device->os_dep.rsrc_len,
  96438. + "dwc_otg")) {
  96439. + dev_dbg(&_dev->dev, "error requesting memory\n");
  96440. + iounmap(dwc_otg_device->os_dep.base);
  96441. + DWC_FREE(dwc_otg_device);
  96442. + return -EFAULT;
  96443. + }
  96444. +
  96445. + dwc_otg_device->os_dep.base =
  96446. + ioremap_nocache(dwc_otg_device->os_dep.rsrc_start,
  96447. + dwc_otg_device->os_dep.rsrc_len);
  96448. + if (dwc_otg_device->os_dep.base == NULL) {
  96449. + dev_dbg(&_dev->dev, "error mapping memory\n");
  96450. + release_mem_region(dwc_otg_device->os_dep.rsrc_start,
  96451. + dwc_otg_device->os_dep.rsrc_len);
  96452. + iounmap(dwc_otg_device->os_dep.base);
  96453. + DWC_FREE(dwc_otg_device);
  96454. + return -EFAULT;
  96455. + }
  96456. + dev_dbg(&_dev->dev, "base=0x%p (before adjust) \n",
  96457. + dwc_otg_device->os_dep.base);
  96458. + dwc_otg_device->os_dep.base = (char *)dwc_otg_device->os_dep.base;
  96459. + dev_dbg(&_dev->dev, "base=0x%p (after adjust) \n",
  96460. + dwc_otg_device->os_dep.base);
  96461. + dev_dbg(&_dev->dev, "%s: mapped PA 0x%x to VA 0x%p\n", __func__,
  96462. + (unsigned)dwc_otg_device->os_dep.rsrc_start,
  96463. + dwc_otg_device->os_dep.base);
  96464. +
  96465. + pci_set_master(_dev);
  96466. + pci_set_drvdata(_dev, dwc_otg_device);
  96467. +#elif defined(PLATFORM_INTERFACE)
  96468. + DWC_DEBUGPL(DBG_ANY,"Platform resource: start=%08x, len=%08x\n",
  96469. + _dev->resource->start,
  96470. + _dev->resource->end - _dev->resource->start + 1);
  96471. +#if 1
  96472. + if (!request_mem_region(_dev->resource[0].start,
  96473. + _dev->resource[0].end - _dev->resource[0].start + 1,
  96474. + "dwc_otg")) {
  96475. + dev_dbg(&_dev->dev, "error reserving mapped memory\n");
  96476. + retval = -EFAULT;
  96477. + goto fail;
  96478. + }
  96479. +
  96480. + dwc_otg_device->os_dep.base = ioremap_nocache(_dev->resource[0].start,
  96481. + _dev->resource[0].end -
  96482. + _dev->resource[0].start+1);
  96483. + if (fiq_enable)
  96484. + {
  96485. + if (!request_mem_region(_dev->resource[1].start,
  96486. + _dev->resource[1].end - _dev->resource[1].start + 1,
  96487. + "dwc_otg")) {
  96488. + dev_dbg(&_dev->dev, "error reserving mapped memory\n");
  96489. + retval = -EFAULT;
  96490. + goto fail;
  96491. + }
  96492. +
  96493. + dwc_otg_device->os_dep.mphi_base = ioremap_nocache(_dev->resource[1].start,
  96494. + _dev->resource[1].end -
  96495. + _dev->resource[1].start + 1);
  96496. + }
  96497. +
  96498. +#else
  96499. + {
  96500. + struct map_desc desc = {
  96501. + .virtual = IO_ADDRESS((unsigned)_dev->resource->start),
  96502. + .pfn = __phys_to_pfn((unsigned)_dev->resource->start),
  96503. + .length = SZ_128K,
  96504. + .type = MT_DEVICE
  96505. + };
  96506. + iotable_init(&desc, 1);
  96507. + dwc_otg_device->os_dep.base = (void *)desc.virtual;
  96508. + }
  96509. +#endif
  96510. + if (!dwc_otg_device->os_dep.base) {
  96511. + dev_err(&_dev->dev, "ioremap() failed\n");
  96512. + retval = -ENOMEM;
  96513. + goto fail;
  96514. + }
  96515. + dev_dbg(&_dev->dev, "base=0x%08x\n",
  96516. + (unsigned)dwc_otg_device->os_dep.base);
  96517. +#endif
  96518. +
  96519. + /*
  96520. + * Initialize driver data to point to the global DWC_otg
  96521. + * Device structure.
  96522. + */
  96523. +#ifdef LM_INTERFACE
  96524. + lm_set_drvdata(_dev, dwc_otg_device);
  96525. +#elif defined(PLATFORM_INTERFACE)
  96526. + platform_set_drvdata(_dev, dwc_otg_device);
  96527. +#endif
  96528. + dev_dbg(&_dev->dev, "dwc_otg_device=0x%p\n", dwc_otg_device);
  96529. +
  96530. + dwc_otg_device->core_if = dwc_otg_cil_init(dwc_otg_device->os_dep.base);
  96531. + DWC_DEBUGPL(DBG_HCDV, "probe of device %p given core_if %p\n",
  96532. + dwc_otg_device, dwc_otg_device->core_if);//GRAYG
  96533. +
  96534. + if (!dwc_otg_device->core_if) {
  96535. + dev_err(&_dev->dev, "CIL initialization failed!\n");
  96536. + retval = -ENOMEM;
  96537. + goto fail;
  96538. + }
  96539. +
  96540. + dev_dbg(&_dev->dev, "Calling get_gsnpsid\n");
  96541. + /*
  96542. + * Attempt to ensure this device is really a DWC_otg Controller.
  96543. + * Read and verify the SNPSID register contents. The value should be
  96544. + * 0x45F42XXX or 0x45F42XXX, which corresponds to either "OT2" or "OTG3",
  96545. + * as in "OTG version 2.XX" or "OTG version 3.XX".
  96546. + */
  96547. +
  96548. + if (((dwc_otg_get_gsnpsid(dwc_otg_device->core_if) & 0xFFFFF000) != 0x4F542000) &&
  96549. + ((dwc_otg_get_gsnpsid(dwc_otg_device->core_if) & 0xFFFFF000) != 0x4F543000)) {
  96550. + dev_err(&_dev->dev, "Bad value for SNPSID: 0x%08x\n",
  96551. + dwc_otg_get_gsnpsid(dwc_otg_device->core_if));
  96552. + retval = -EINVAL;
  96553. + goto fail;
  96554. + }
  96555. +
  96556. + /*
  96557. + * Validate parameter values.
  96558. + */
  96559. + dev_dbg(&_dev->dev, "Calling set_parameters\n");
  96560. + if (set_parameters(dwc_otg_device->core_if)) {
  96561. + retval = -EINVAL;
  96562. + goto fail;
  96563. + }
  96564. +
  96565. + /*
  96566. + * Create Device Attributes in sysfs
  96567. + */
  96568. + dev_dbg(&_dev->dev, "Calling attr_create\n");
  96569. + dwc_otg_attr_create(_dev);
  96570. +
  96571. + /*
  96572. + * Disable the global interrupt until all the interrupt
  96573. + * handlers are installed.
  96574. + */
  96575. + dev_dbg(&_dev->dev, "Calling disable_global_interrupts\n");
  96576. + dwc_otg_disable_global_interrupts(dwc_otg_device->core_if);
  96577. +
  96578. + /*
  96579. + * Install the interrupt handler for the common interrupts before
  96580. + * enabling common interrupts in core_init below.
  96581. + */
  96582. +
  96583. +#if defined(PLATFORM_INTERFACE)
  96584. + devirq = platform_get_irq(_dev, fiq_enable ? 0 : 1);
  96585. +#else
  96586. + devirq = _dev->irq;
  96587. +#endif
  96588. + DWC_DEBUGPL(DBG_CIL, "registering (common) handler for irq%d\n",
  96589. + devirq);
  96590. + dev_dbg(&_dev->dev, "Calling request_irq(%d)\n", devirq);
  96591. + retval = request_irq(devirq, dwc_otg_common_irq,
  96592. + IRQF_SHARED,
  96593. + "dwc_otg", dwc_otg_device);
  96594. + if (retval) {
  96595. + DWC_ERROR("request of irq%d failed\n", devirq);
  96596. + retval = -EBUSY;
  96597. + goto fail;
  96598. + } else {
  96599. + dwc_otg_device->common_irq_installed = 1;
  96600. + }
  96601. +
  96602. +#ifndef IRQF_TRIGGER_LOW
  96603. +#if defined(LM_INTERFACE) || defined(PLATFORM_INTERFACE)
  96604. + dev_dbg(&_dev->dev, "Calling set_irq_type\n");
  96605. + set_irq_type(devirq,
  96606. +#if (LINUX_VERSION_CODE < KERNEL_VERSION(2,6,30))
  96607. + IRQT_LOW
  96608. +#else
  96609. + IRQ_TYPE_LEVEL_LOW
  96610. +#endif
  96611. + );
  96612. +#endif
  96613. +#endif /*IRQF_TRIGGER_LOW*/
  96614. +
  96615. + /*
  96616. + * Initialize the DWC_otg core.
  96617. + */
  96618. + dev_dbg(&_dev->dev, "Calling dwc_otg_core_init\n");
  96619. + dwc_otg_core_init(dwc_otg_device->core_if);
  96620. +
  96621. +#ifndef DWC_HOST_ONLY
  96622. + /*
  96623. + * Initialize the PCD
  96624. + */
  96625. + dev_dbg(&_dev->dev, "Calling pcd_init\n");
  96626. + retval = pcd_init(_dev);
  96627. + if (retval != 0) {
  96628. + DWC_ERROR("pcd_init failed\n");
  96629. + dwc_otg_device->pcd = NULL;
  96630. + goto fail;
  96631. + }
  96632. +#endif
  96633. +#ifndef DWC_DEVICE_ONLY
  96634. + /*
  96635. + * Initialize the HCD
  96636. + */
  96637. + dev_dbg(&_dev->dev, "Calling hcd_init\n");
  96638. + retval = hcd_init(_dev);
  96639. + if (retval != 0) {
  96640. + DWC_ERROR("hcd_init failed\n");
  96641. + dwc_otg_device->hcd = NULL;
  96642. + goto fail;
  96643. + }
  96644. +#endif
  96645. + /* Recover from drvdata having been overwritten by hcd_init() */
  96646. +#ifdef LM_INTERFACE
  96647. + lm_set_drvdata(_dev, dwc_otg_device);
  96648. +#elif defined(PLATFORM_INTERFACE)
  96649. + platform_set_drvdata(_dev, dwc_otg_device);
  96650. +#elif defined(PCI_INTERFACE)
  96651. + pci_set_drvdata(_dev, dwc_otg_device);
  96652. + dwc_otg_device->os_dep.pcidev = _dev;
  96653. +#endif
  96654. +
  96655. + /*
  96656. + * Enable the global interrupt after all the interrupt
  96657. + * handlers are installed if there is no ADP support else
  96658. + * perform initial actions required for Internal ADP logic.
  96659. + */
  96660. + if (!dwc_otg_get_param_adp_enable(dwc_otg_device->core_if)) {
  96661. + dev_dbg(&_dev->dev, "Calling enable_global_interrupts\n");
  96662. + dwc_otg_enable_global_interrupts(dwc_otg_device->core_if);
  96663. + dev_dbg(&_dev->dev, "Done\n");
  96664. + } else
  96665. + dwc_otg_adp_start(dwc_otg_device->core_if,
  96666. + dwc_otg_is_host_mode(dwc_otg_device->core_if));
  96667. +
  96668. + return 0;
  96669. +
  96670. +fail:
  96671. + dwc_otg_driver_remove(_dev);
  96672. + return retval;
  96673. +}
  96674. +
  96675. +/**
  96676. + * This structure defines the methods to be called by a bus driver
  96677. + * during the lifecycle of a device on that bus. Both drivers and
  96678. + * devices are registered with a bus driver. The bus driver matches
  96679. + * devices to drivers based on information in the device and driver
  96680. + * structures.
  96681. + *
  96682. + * The probe function is called when the bus driver matches a device
  96683. + * to this driver. The remove function is called when a device is
  96684. + * unregistered with the bus driver.
  96685. + */
  96686. +#ifdef LM_INTERFACE
  96687. +static struct lm_driver dwc_otg_driver = {
  96688. + .drv = {.name = (char *)dwc_driver_name,},
  96689. + .probe = dwc_otg_driver_probe,
  96690. + .remove = dwc_otg_driver_remove,
  96691. + // 'suspend' and 'resume' absent
  96692. +};
  96693. +#elif defined(PCI_INTERFACE)
  96694. +static const struct pci_device_id pci_ids[] = { {
  96695. + PCI_DEVICE(0x16c3, 0xabcd),
  96696. + .driver_data =
  96697. + (unsigned long)0xdeadbeef,
  96698. + }, { /* end: all zeroes */ }
  96699. +};
  96700. +
  96701. +MODULE_DEVICE_TABLE(pci, pci_ids);
  96702. +
  96703. +/* pci driver glue; this is a "new style" PCI driver module */
  96704. +static struct pci_driver dwc_otg_driver = {
  96705. + .name = "dwc_otg",
  96706. + .id_table = pci_ids,
  96707. +
  96708. + .probe = dwc_otg_driver_probe,
  96709. + .remove = dwc_otg_driver_remove,
  96710. +
  96711. + .driver = {
  96712. + .name = (char *)dwc_driver_name,
  96713. + },
  96714. +};
  96715. +#elif defined(PLATFORM_INTERFACE)
  96716. +static struct platform_device_id platform_ids[] = {
  96717. + {
  96718. + .name = "bcm2708_usb",
  96719. + .driver_data = (kernel_ulong_t) 0xdeadbeef,
  96720. + },
  96721. + { /* end: all zeroes */ }
  96722. +};
  96723. +MODULE_DEVICE_TABLE(platform, platform_ids);
  96724. +
  96725. +static struct platform_driver dwc_otg_driver = {
  96726. + .driver = {
  96727. + .name = (char *)dwc_driver_name,
  96728. + },
  96729. + .id_table = platform_ids,
  96730. +
  96731. + .probe = dwc_otg_driver_probe,
  96732. + .remove = dwc_otg_driver_remove,
  96733. + // no 'shutdown', 'suspend', 'resume', 'suspend_late' or 'resume_early'
  96734. +};
  96735. +#endif
  96736. +
  96737. +/**
  96738. + * This function is called when the dwc_otg_driver is installed with the
  96739. + * insmod command. It registers the dwc_otg_driver structure with the
  96740. + * appropriate bus driver. This will cause the dwc_otg_driver_probe function
  96741. + * to be called. In addition, the bus driver will automatically expose
  96742. + * attributes defined for the device and driver in the special sysfs file
  96743. + * system.
  96744. + *
  96745. + * @return
  96746. + */
  96747. +static int __init dwc_otg_driver_init(void)
  96748. +{
  96749. + int retval = 0;
  96750. + int error;
  96751. + struct device_driver *drv;
  96752. +
  96753. + if(fiq_fsm_enable && !fiq_enable) {
  96754. + printk(KERN_WARNING "dwc_otg: fiq_fsm_enable was set without fiq_enable! Correcting.\n");
  96755. + fiq_enable = 1;
  96756. + }
  96757. +
  96758. + printk(KERN_INFO "%s: version %s (%s bus)\n", dwc_driver_name,
  96759. + DWC_DRIVER_VERSION,
  96760. +#ifdef LM_INTERFACE
  96761. + "logicmodule");
  96762. + retval = lm_driver_register(&dwc_otg_driver);
  96763. + drv = &dwc_otg_driver.drv;
  96764. +#elif defined(PCI_INTERFACE)
  96765. + "pci");
  96766. + retval = pci_register_driver(&dwc_otg_driver);
  96767. + drv = &dwc_otg_driver.driver;
  96768. +#elif defined(PLATFORM_INTERFACE)
  96769. + "platform");
  96770. + retval = platform_driver_register(&dwc_otg_driver);
  96771. + drv = &dwc_otg_driver.driver;
  96772. +#endif
  96773. + if (retval < 0) {
  96774. + printk(KERN_ERR "%s retval=%d\n", __func__, retval);
  96775. + return retval;
  96776. + }
  96777. + printk(KERN_DEBUG "dwc_otg: FIQ %s\n", fiq_enable ? "enabled":"disabled");
  96778. + printk(KERN_DEBUG "dwc_otg: NAK holdoff %s\n", nak_holdoff ? "enabled":"disabled");
  96779. + printk(KERN_DEBUG "dwc_otg: FIQ split-transaction FSM %s\n", fiq_fsm_enable ? "enabled":"disabled");
  96780. +
  96781. + error = driver_create_file(drv, &driver_attr_version);
  96782. +#ifdef DEBUG
  96783. + error = driver_create_file(drv, &driver_attr_debuglevel);
  96784. +#endif
  96785. + return retval;
  96786. +}
  96787. +
  96788. +module_init(dwc_otg_driver_init);
  96789. +
  96790. +/**
  96791. + * This function is called when the driver is removed from the kernel
  96792. + * with the rmmod command. The driver unregisters itself with its bus
  96793. + * driver.
  96794. + *
  96795. + */
  96796. +static void __exit dwc_otg_driver_cleanup(void)
  96797. +{
  96798. + printk(KERN_DEBUG "dwc_otg_driver_cleanup()\n");
  96799. +
  96800. +#ifdef LM_INTERFACE
  96801. + driver_remove_file(&dwc_otg_driver.drv, &driver_attr_debuglevel);
  96802. + driver_remove_file(&dwc_otg_driver.drv, &driver_attr_version);
  96803. + lm_driver_unregister(&dwc_otg_driver);
  96804. +#elif defined(PCI_INTERFACE)
  96805. + driver_remove_file(&dwc_otg_driver.driver, &driver_attr_debuglevel);
  96806. + driver_remove_file(&dwc_otg_driver.driver, &driver_attr_version);
  96807. + pci_unregister_driver(&dwc_otg_driver);
  96808. +#elif defined(PLATFORM_INTERFACE)
  96809. + driver_remove_file(&dwc_otg_driver.driver, &driver_attr_debuglevel);
  96810. + driver_remove_file(&dwc_otg_driver.driver, &driver_attr_version);
  96811. + platform_driver_unregister(&dwc_otg_driver);
  96812. +#endif
  96813. +
  96814. + printk(KERN_INFO "%s module removed\n", dwc_driver_name);
  96815. +}
  96816. +
  96817. +module_exit(dwc_otg_driver_cleanup);
  96818. +
  96819. +MODULE_DESCRIPTION(DWC_DRIVER_DESC);
  96820. +MODULE_AUTHOR("Synopsys Inc.");
  96821. +MODULE_LICENSE("GPL");
  96822. +
  96823. +module_param_named(otg_cap, dwc_otg_module_params.otg_cap, int, 0444);
  96824. +MODULE_PARM_DESC(otg_cap, "OTG Capabilities 0=HNP&SRP 1=SRP Only 2=None");
  96825. +module_param_named(opt, dwc_otg_module_params.opt, int, 0444);
  96826. +MODULE_PARM_DESC(opt, "OPT Mode");
  96827. +module_param_named(dma_enable, dwc_otg_module_params.dma_enable, int, 0444);
  96828. +MODULE_PARM_DESC(dma_enable, "DMA Mode 0=Slave 1=DMA enabled");
  96829. +
  96830. +module_param_named(dma_desc_enable, dwc_otg_module_params.dma_desc_enable, int,
  96831. + 0444);
  96832. +MODULE_PARM_DESC(dma_desc_enable,
  96833. + "DMA Desc Mode 0=Address DMA 1=DMA Descriptor enabled");
  96834. +
  96835. +module_param_named(dma_burst_size, dwc_otg_module_params.dma_burst_size, int,
  96836. + 0444);
  96837. +MODULE_PARM_DESC(dma_burst_size,
  96838. + "DMA Burst Size 1, 4, 8, 16, 32, 64, 128, 256");
  96839. +module_param_named(speed, dwc_otg_module_params.speed, int, 0444);
  96840. +MODULE_PARM_DESC(speed, "Speed 0=High Speed 1=Full Speed");
  96841. +module_param_named(host_support_fs_ls_low_power,
  96842. + dwc_otg_module_params.host_support_fs_ls_low_power, int,
  96843. + 0444);
  96844. +MODULE_PARM_DESC(host_support_fs_ls_low_power,
  96845. + "Support Low Power w/FS or LS 0=Support 1=Don't Support");
  96846. +module_param_named(host_ls_low_power_phy_clk,
  96847. + dwc_otg_module_params.host_ls_low_power_phy_clk, int, 0444);
  96848. +MODULE_PARM_DESC(host_ls_low_power_phy_clk,
  96849. + "Low Speed Low Power Clock 0=48Mhz 1=6Mhz");
  96850. +module_param_named(enable_dynamic_fifo,
  96851. + dwc_otg_module_params.enable_dynamic_fifo, int, 0444);
  96852. +MODULE_PARM_DESC(enable_dynamic_fifo, "0=cC Setting 1=Allow Dynamic Sizing");
  96853. +module_param_named(data_fifo_size, dwc_otg_module_params.data_fifo_size, int,
  96854. + 0444);
  96855. +MODULE_PARM_DESC(data_fifo_size,
  96856. + "Total number of words in the data FIFO memory 32-32768");
  96857. +module_param_named(dev_rx_fifo_size, dwc_otg_module_params.dev_rx_fifo_size,
  96858. + int, 0444);
  96859. +MODULE_PARM_DESC(dev_rx_fifo_size, "Number of words in the Rx FIFO 16-32768");
  96860. +module_param_named(dev_nperio_tx_fifo_size,
  96861. + dwc_otg_module_params.dev_nperio_tx_fifo_size, int, 0444);
  96862. +MODULE_PARM_DESC(dev_nperio_tx_fifo_size,
  96863. + "Number of words in the non-periodic Tx FIFO 16-32768");
  96864. +module_param_named(dev_perio_tx_fifo_size_1,
  96865. + dwc_otg_module_params.dev_perio_tx_fifo_size[0], int, 0444);
  96866. +MODULE_PARM_DESC(dev_perio_tx_fifo_size_1,
  96867. + "Number of words in the periodic Tx FIFO 4-768");
  96868. +module_param_named(dev_perio_tx_fifo_size_2,
  96869. + dwc_otg_module_params.dev_perio_tx_fifo_size[1], int, 0444);
  96870. +MODULE_PARM_DESC(dev_perio_tx_fifo_size_2,
  96871. + "Number of words in the periodic Tx FIFO 4-768");
  96872. +module_param_named(dev_perio_tx_fifo_size_3,
  96873. + dwc_otg_module_params.dev_perio_tx_fifo_size[2], int, 0444);
  96874. +MODULE_PARM_DESC(dev_perio_tx_fifo_size_3,
  96875. + "Number of words in the periodic Tx FIFO 4-768");
  96876. +module_param_named(dev_perio_tx_fifo_size_4,
  96877. + dwc_otg_module_params.dev_perio_tx_fifo_size[3], int, 0444);
  96878. +MODULE_PARM_DESC(dev_perio_tx_fifo_size_4,
  96879. + "Number of words in the periodic Tx FIFO 4-768");
  96880. +module_param_named(dev_perio_tx_fifo_size_5,
  96881. + dwc_otg_module_params.dev_perio_tx_fifo_size[4], int, 0444);
  96882. +MODULE_PARM_DESC(dev_perio_tx_fifo_size_5,
  96883. + "Number of words in the periodic Tx FIFO 4-768");
  96884. +module_param_named(dev_perio_tx_fifo_size_6,
  96885. + dwc_otg_module_params.dev_perio_tx_fifo_size[5], int, 0444);
  96886. +MODULE_PARM_DESC(dev_perio_tx_fifo_size_6,
  96887. + "Number of words in the periodic Tx FIFO 4-768");
  96888. +module_param_named(dev_perio_tx_fifo_size_7,
  96889. + dwc_otg_module_params.dev_perio_tx_fifo_size[6], int, 0444);
  96890. +MODULE_PARM_DESC(dev_perio_tx_fifo_size_7,
  96891. + "Number of words in the periodic Tx FIFO 4-768");
  96892. +module_param_named(dev_perio_tx_fifo_size_8,
  96893. + dwc_otg_module_params.dev_perio_tx_fifo_size[7], int, 0444);
  96894. +MODULE_PARM_DESC(dev_perio_tx_fifo_size_8,
  96895. + "Number of words in the periodic Tx FIFO 4-768");
  96896. +module_param_named(dev_perio_tx_fifo_size_9,
  96897. + dwc_otg_module_params.dev_perio_tx_fifo_size[8], int, 0444);
  96898. +MODULE_PARM_DESC(dev_perio_tx_fifo_size_9,
  96899. + "Number of words in the periodic Tx FIFO 4-768");
  96900. +module_param_named(dev_perio_tx_fifo_size_10,
  96901. + dwc_otg_module_params.dev_perio_tx_fifo_size[9], int, 0444);
  96902. +MODULE_PARM_DESC(dev_perio_tx_fifo_size_10,
  96903. + "Number of words in the periodic Tx FIFO 4-768");
  96904. +module_param_named(dev_perio_tx_fifo_size_11,
  96905. + dwc_otg_module_params.dev_perio_tx_fifo_size[10], int, 0444);
  96906. +MODULE_PARM_DESC(dev_perio_tx_fifo_size_11,
  96907. + "Number of words in the periodic Tx FIFO 4-768");
  96908. +module_param_named(dev_perio_tx_fifo_size_12,
  96909. + dwc_otg_module_params.dev_perio_tx_fifo_size[11], int, 0444);
  96910. +MODULE_PARM_DESC(dev_perio_tx_fifo_size_12,
  96911. + "Number of words in the periodic Tx FIFO 4-768");
  96912. +module_param_named(dev_perio_tx_fifo_size_13,
  96913. + dwc_otg_module_params.dev_perio_tx_fifo_size[12], int, 0444);
  96914. +MODULE_PARM_DESC(dev_perio_tx_fifo_size_13,
  96915. + "Number of words in the periodic Tx FIFO 4-768");
  96916. +module_param_named(dev_perio_tx_fifo_size_14,
  96917. + dwc_otg_module_params.dev_perio_tx_fifo_size[13], int, 0444);
  96918. +MODULE_PARM_DESC(dev_perio_tx_fifo_size_14,
  96919. + "Number of words in the periodic Tx FIFO 4-768");
  96920. +module_param_named(dev_perio_tx_fifo_size_15,
  96921. + dwc_otg_module_params.dev_perio_tx_fifo_size[14], int, 0444);
  96922. +MODULE_PARM_DESC(dev_perio_tx_fifo_size_15,
  96923. + "Number of words in the periodic Tx FIFO 4-768");
  96924. +module_param_named(host_rx_fifo_size, dwc_otg_module_params.host_rx_fifo_size,
  96925. + int, 0444);
  96926. +MODULE_PARM_DESC(host_rx_fifo_size, "Number of words in the Rx FIFO 16-32768");
  96927. +module_param_named(host_nperio_tx_fifo_size,
  96928. + dwc_otg_module_params.host_nperio_tx_fifo_size, int, 0444);
  96929. +MODULE_PARM_DESC(host_nperio_tx_fifo_size,
  96930. + "Number of words in the non-periodic Tx FIFO 16-32768");
  96931. +module_param_named(host_perio_tx_fifo_size,
  96932. + dwc_otg_module_params.host_perio_tx_fifo_size, int, 0444);
  96933. +MODULE_PARM_DESC(host_perio_tx_fifo_size,
  96934. + "Number of words in the host periodic Tx FIFO 16-32768");
  96935. +module_param_named(max_transfer_size, dwc_otg_module_params.max_transfer_size,
  96936. + int, 0444);
  96937. +/** @todo Set the max to 512K, modify checks */
  96938. +MODULE_PARM_DESC(max_transfer_size,
  96939. + "The maximum transfer size supported in bytes 2047-65535");
  96940. +module_param_named(max_packet_count, dwc_otg_module_params.max_packet_count,
  96941. + int, 0444);
  96942. +MODULE_PARM_DESC(max_packet_count,
  96943. + "The maximum number of packets in a transfer 15-511");
  96944. +module_param_named(host_channels, dwc_otg_module_params.host_channels, int,
  96945. + 0444);
  96946. +MODULE_PARM_DESC(host_channels,
  96947. + "The number of host channel registers to use 1-16");
  96948. +module_param_named(dev_endpoints, dwc_otg_module_params.dev_endpoints, int,
  96949. + 0444);
  96950. +MODULE_PARM_DESC(dev_endpoints,
  96951. + "The number of endpoints in addition to EP0 available for device mode 1-15");
  96952. +module_param_named(phy_type, dwc_otg_module_params.phy_type, int, 0444);
  96953. +MODULE_PARM_DESC(phy_type, "0=Reserved 1=UTMI+ 2=ULPI");
  96954. +module_param_named(phy_utmi_width, dwc_otg_module_params.phy_utmi_width, int,
  96955. + 0444);
  96956. +MODULE_PARM_DESC(phy_utmi_width, "Specifies the UTMI+ Data Width 8 or 16 bits");
  96957. +module_param_named(phy_ulpi_ddr, dwc_otg_module_params.phy_ulpi_ddr, int, 0444);
  96958. +MODULE_PARM_DESC(phy_ulpi_ddr,
  96959. + "ULPI at double or single data rate 0=Single 1=Double");
  96960. +module_param_named(phy_ulpi_ext_vbus, dwc_otg_module_params.phy_ulpi_ext_vbus,
  96961. + int, 0444);
  96962. +MODULE_PARM_DESC(phy_ulpi_ext_vbus,
  96963. + "ULPI PHY using internal or external vbus 0=Internal");
  96964. +module_param_named(i2c_enable, dwc_otg_module_params.i2c_enable, int, 0444);
  96965. +MODULE_PARM_DESC(i2c_enable, "FS PHY Interface");
  96966. +module_param_named(ulpi_fs_ls, dwc_otg_module_params.ulpi_fs_ls, int, 0444);
  96967. +MODULE_PARM_DESC(ulpi_fs_ls, "ULPI PHY FS/LS mode only");
  96968. +module_param_named(ts_dline, dwc_otg_module_params.ts_dline, int, 0444);
  96969. +MODULE_PARM_DESC(ts_dline, "Term select Dline pulsing for all PHYs");
  96970. +module_param_named(debug, g_dbg_lvl, int, 0444);
  96971. +MODULE_PARM_DESC(debug, "");
  96972. +
  96973. +module_param_named(en_multiple_tx_fifo,
  96974. + dwc_otg_module_params.en_multiple_tx_fifo, int, 0444);
  96975. +MODULE_PARM_DESC(en_multiple_tx_fifo,
  96976. + "Dedicated Non Periodic Tx FIFOs 0=disabled 1=enabled");
  96977. +module_param_named(dev_tx_fifo_size_1,
  96978. + dwc_otg_module_params.dev_tx_fifo_size[0], int, 0444);
  96979. +MODULE_PARM_DESC(dev_tx_fifo_size_1, "Number of words in the Tx FIFO 4-768");
  96980. +module_param_named(dev_tx_fifo_size_2,
  96981. + dwc_otg_module_params.dev_tx_fifo_size[1], int, 0444);
  96982. +MODULE_PARM_DESC(dev_tx_fifo_size_2, "Number of words in the Tx FIFO 4-768");
  96983. +module_param_named(dev_tx_fifo_size_3,
  96984. + dwc_otg_module_params.dev_tx_fifo_size[2], int, 0444);
  96985. +MODULE_PARM_DESC(dev_tx_fifo_size_3, "Number of words in the Tx FIFO 4-768");
  96986. +module_param_named(dev_tx_fifo_size_4,
  96987. + dwc_otg_module_params.dev_tx_fifo_size[3], int, 0444);
  96988. +MODULE_PARM_DESC(dev_tx_fifo_size_4, "Number of words in the Tx FIFO 4-768");
  96989. +module_param_named(dev_tx_fifo_size_5,
  96990. + dwc_otg_module_params.dev_tx_fifo_size[4], int, 0444);
  96991. +MODULE_PARM_DESC(dev_tx_fifo_size_5, "Number of words in the Tx FIFO 4-768");
  96992. +module_param_named(dev_tx_fifo_size_6,
  96993. + dwc_otg_module_params.dev_tx_fifo_size[5], int, 0444);
  96994. +MODULE_PARM_DESC(dev_tx_fifo_size_6, "Number of words in the Tx FIFO 4-768");
  96995. +module_param_named(dev_tx_fifo_size_7,
  96996. + dwc_otg_module_params.dev_tx_fifo_size[6], int, 0444);
  96997. +MODULE_PARM_DESC(dev_tx_fifo_size_7, "Number of words in the Tx FIFO 4-768");
  96998. +module_param_named(dev_tx_fifo_size_8,
  96999. + dwc_otg_module_params.dev_tx_fifo_size[7], int, 0444);
  97000. +MODULE_PARM_DESC(dev_tx_fifo_size_8, "Number of words in the Tx FIFO 4-768");
  97001. +module_param_named(dev_tx_fifo_size_9,
  97002. + dwc_otg_module_params.dev_tx_fifo_size[8], int, 0444);
  97003. +MODULE_PARM_DESC(dev_tx_fifo_size_9, "Number of words in the Tx FIFO 4-768");
  97004. +module_param_named(dev_tx_fifo_size_10,
  97005. + dwc_otg_module_params.dev_tx_fifo_size[9], int, 0444);
  97006. +MODULE_PARM_DESC(dev_tx_fifo_size_10, "Number of words in the Tx FIFO 4-768");
  97007. +module_param_named(dev_tx_fifo_size_11,
  97008. + dwc_otg_module_params.dev_tx_fifo_size[10], int, 0444);
  97009. +MODULE_PARM_DESC(dev_tx_fifo_size_11, "Number of words in the Tx FIFO 4-768");
  97010. +module_param_named(dev_tx_fifo_size_12,
  97011. + dwc_otg_module_params.dev_tx_fifo_size[11], int, 0444);
  97012. +MODULE_PARM_DESC(dev_tx_fifo_size_12, "Number of words in the Tx FIFO 4-768");
  97013. +module_param_named(dev_tx_fifo_size_13,
  97014. + dwc_otg_module_params.dev_tx_fifo_size[12], int, 0444);
  97015. +MODULE_PARM_DESC(dev_tx_fifo_size_13, "Number of words in the Tx FIFO 4-768");
  97016. +module_param_named(dev_tx_fifo_size_14,
  97017. + dwc_otg_module_params.dev_tx_fifo_size[13], int, 0444);
  97018. +MODULE_PARM_DESC(dev_tx_fifo_size_14, "Number of words in the Tx FIFO 4-768");
  97019. +module_param_named(dev_tx_fifo_size_15,
  97020. + dwc_otg_module_params.dev_tx_fifo_size[14], int, 0444);
  97021. +MODULE_PARM_DESC(dev_tx_fifo_size_15, "Number of words in the Tx FIFO 4-768");
  97022. +
  97023. +module_param_named(thr_ctl, dwc_otg_module_params.thr_ctl, int, 0444);
  97024. +MODULE_PARM_DESC(thr_ctl,
  97025. + "Thresholding enable flag bit 0 - non ISO Tx thr., 1 - ISO Tx thr., 2 - Rx thr.- bit 0=disabled 1=enabled");
  97026. +module_param_named(tx_thr_length, dwc_otg_module_params.tx_thr_length, int,
  97027. + 0444);
  97028. +MODULE_PARM_DESC(tx_thr_length, "Tx Threshold length in 32 bit DWORDs");
  97029. +module_param_named(rx_thr_length, dwc_otg_module_params.rx_thr_length, int,
  97030. + 0444);
  97031. +MODULE_PARM_DESC(rx_thr_length, "Rx Threshold length in 32 bit DWORDs");
  97032. +
  97033. +module_param_named(pti_enable, dwc_otg_module_params.pti_enable, int, 0444);
  97034. +module_param_named(mpi_enable, dwc_otg_module_params.mpi_enable, int, 0444);
  97035. +module_param_named(lpm_enable, dwc_otg_module_params.lpm_enable, int, 0444);
  97036. +MODULE_PARM_DESC(lpm_enable, "LPM Enable 0=LPM Disabled 1=LPM Enabled");
  97037. +module_param_named(ic_usb_cap, dwc_otg_module_params.ic_usb_cap, int, 0444);
  97038. +MODULE_PARM_DESC(ic_usb_cap,
  97039. + "IC_USB Capability 0=IC_USB Disabled 1=IC_USB Enabled");
  97040. +module_param_named(ahb_thr_ratio, dwc_otg_module_params.ahb_thr_ratio, int,
  97041. + 0444);
  97042. +MODULE_PARM_DESC(ahb_thr_ratio, "AHB Threshold Ratio");
  97043. +module_param_named(power_down, dwc_otg_module_params.power_down, int, 0444);
  97044. +MODULE_PARM_DESC(power_down, "Power Down Mode");
  97045. +module_param_named(reload_ctl, dwc_otg_module_params.reload_ctl, int, 0444);
  97046. +MODULE_PARM_DESC(reload_ctl, "HFIR Reload Control");
  97047. +module_param_named(dev_out_nak, dwc_otg_module_params.dev_out_nak, int, 0444);
  97048. +MODULE_PARM_DESC(dev_out_nak, "Enable Device OUT NAK");
  97049. +module_param_named(cont_on_bna, dwc_otg_module_params.cont_on_bna, int, 0444);
  97050. +MODULE_PARM_DESC(cont_on_bna, "Enable Enable Continue on BNA");
  97051. +module_param_named(ahb_single, dwc_otg_module_params.ahb_single, int, 0444);
  97052. +MODULE_PARM_DESC(ahb_single, "Enable AHB Single Support");
  97053. +module_param_named(adp_enable, dwc_otg_module_params.adp_enable, int, 0444);
  97054. +MODULE_PARM_DESC(adp_enable, "ADP Enable 0=ADP Disabled 1=ADP Enabled");
  97055. +module_param_named(otg_ver, dwc_otg_module_params.otg_ver, int, 0444);
  97056. +MODULE_PARM_DESC(otg_ver, "OTG revision supported 0=OTG 1.3 1=OTG 2.0");
  97057. +module_param(microframe_schedule, bool, 0444);
  97058. +MODULE_PARM_DESC(microframe_schedule, "Enable the microframe scheduler");
  97059. +
  97060. +module_param(fiq_enable, bool, 0444);
  97061. +MODULE_PARM_DESC(fiq_enable, "Enable the FIQ");
  97062. +module_param(nak_holdoff, ushort, 0644);
  97063. +MODULE_PARM_DESC(nak_holdoff, "Throttle duration for bulk split-transaction endpoints on a NAK. Default 8");
  97064. +module_param(fiq_fsm_enable, bool, 0444);
  97065. +MODULE_PARM_DESC(fiq_fsm_enable, "Enable the FIQ to perform split transactions as defined by fiq_fsm_mask");
  97066. +module_param(fiq_fsm_mask, ushort, 0444);
  97067. +MODULE_PARM_DESC(fiq_fsm_mask, "Bitmask of transactions to perform in the FIQ.\n"
  97068. + "Bit 0 : Non-periodic split transactions\n"
  97069. + "Bit 1 : Periodic split transactions\n"
  97070. + "Bit 2 : High-speed multi-transfer isochronous\n"
  97071. + "All other bits should be set 0.");
  97072. +
  97073. +
  97074. +/** @page "Module Parameters"
  97075. + *
  97076. + * The following parameters may be specified when starting the module.
  97077. + * These parameters define how the DWC_otg controller should be
  97078. + * configured. Parameter values are passed to the CIL initialization
  97079. + * function dwc_otg_cil_init
  97080. + *
  97081. + * Example: <code>modprobe dwc_otg speed=1 otg_cap=1</code>
  97082. + *
  97083. +
  97084. + <table>
  97085. + <tr><td>Parameter Name</td><td>Meaning</td></tr>
  97086. +
  97087. + <tr>
  97088. + <td>otg_cap</td>
  97089. + <td>Specifies the OTG capabilities. The driver will automatically detect the
  97090. + value for this parameter if none is specified.
  97091. + - 0: HNP and SRP capable (default, if available)
  97092. + - 1: SRP Only capable
  97093. + - 2: No HNP/SRP capable
  97094. + </td></tr>
  97095. +
  97096. + <tr>
  97097. + <td>dma_enable</td>
  97098. + <td>Specifies whether to use slave or DMA mode for accessing the data FIFOs.
  97099. + The driver will automatically detect the value for this parameter if none is
  97100. + specified.
  97101. + - 0: Slave
  97102. + - 1: DMA (default, if available)
  97103. + </td></tr>
  97104. +
  97105. + <tr>
  97106. + <td>dma_burst_size</td>
  97107. + <td>The DMA Burst size (applicable only for External DMA Mode).
  97108. + - Values: 1, 4, 8 16, 32, 64, 128, 256 (default 32)
  97109. + </td></tr>
  97110. +
  97111. + <tr>
  97112. + <td>speed</td>
  97113. + <td>Specifies the maximum speed of operation in host and device mode. The
  97114. + actual speed depends on the speed of the attached device and the value of
  97115. + phy_type.
  97116. + - 0: High Speed (default)
  97117. + - 1: Full Speed
  97118. + </td></tr>
  97119. +
  97120. + <tr>
  97121. + <td>host_support_fs_ls_low_power</td>
  97122. + <td>Specifies whether low power mode is supported when attached to a Full
  97123. + Speed or Low Speed device in host mode.
  97124. + - 0: Don't support low power mode (default)
  97125. + - 1: Support low power mode
  97126. + </td></tr>
  97127. +
  97128. + <tr>
  97129. + <td>host_ls_low_power_phy_clk</td>
  97130. + <td>Specifies the PHY clock rate in low power mode when connected to a Low
  97131. + Speed device in host mode. This parameter is applicable only if
  97132. + HOST_SUPPORT_FS_LS_LOW_POWER is enabled.
  97133. + - 0: 48 MHz (default)
  97134. + - 1: 6 MHz
  97135. + </td></tr>
  97136. +
  97137. + <tr>
  97138. + <td>enable_dynamic_fifo</td>
  97139. + <td> Specifies whether FIFOs may be resized by the driver software.
  97140. + - 0: Use cC FIFO size parameters
  97141. + - 1: Allow dynamic FIFO sizing (default)
  97142. + </td></tr>
  97143. +
  97144. + <tr>
  97145. + <td>data_fifo_size</td>
  97146. + <td>Total number of 4-byte words in the data FIFO memory. This memory
  97147. + includes the Rx FIFO, non-periodic Tx FIFO, and periodic Tx FIFOs.
  97148. + - Values: 32 to 32768 (default 8192)
  97149. +
  97150. + Note: The total FIFO memory depth in the FPGA configuration is 8192.
  97151. + </td></tr>
  97152. +
  97153. + <tr>
  97154. + <td>dev_rx_fifo_size</td>
  97155. + <td>Number of 4-byte words in the Rx FIFO in device mode when dynamic
  97156. + FIFO sizing is enabled.
  97157. + - Values: 16 to 32768 (default 1064)
  97158. + </td></tr>
  97159. +
  97160. + <tr>
  97161. + <td>dev_nperio_tx_fifo_size</td>
  97162. + <td>Number of 4-byte words in the non-periodic Tx FIFO in device mode when
  97163. + dynamic FIFO sizing is enabled.
  97164. + - Values: 16 to 32768 (default 1024)
  97165. + </td></tr>
  97166. +
  97167. + <tr>
  97168. + <td>dev_perio_tx_fifo_size_n (n = 1 to 15)</td>
  97169. + <td>Number of 4-byte words in each of the periodic Tx FIFOs in device mode
  97170. + when dynamic FIFO sizing is enabled.
  97171. + - Values: 4 to 768 (default 256)
  97172. + </td></tr>
  97173. +
  97174. + <tr>
  97175. + <td>host_rx_fifo_size</td>
  97176. + <td>Number of 4-byte words in the Rx FIFO in host mode when dynamic FIFO
  97177. + sizing is enabled.
  97178. + - Values: 16 to 32768 (default 1024)
  97179. + </td></tr>
  97180. +
  97181. + <tr>
  97182. + <td>host_nperio_tx_fifo_size</td>
  97183. + <td>Number of 4-byte words in the non-periodic Tx FIFO in host mode when
  97184. + dynamic FIFO sizing is enabled in the core.
  97185. + - Values: 16 to 32768 (default 1024)
  97186. + </td></tr>
  97187. +
  97188. + <tr>
  97189. + <td>host_perio_tx_fifo_size</td>
  97190. + <td>Number of 4-byte words in the host periodic Tx FIFO when dynamic FIFO
  97191. + sizing is enabled.
  97192. + - Values: 16 to 32768 (default 1024)
  97193. + </td></tr>
  97194. +
  97195. + <tr>
  97196. + <td>max_transfer_size</td>
  97197. + <td>The maximum transfer size supported in bytes.
  97198. + - Values: 2047 to 65,535 (default 65,535)
  97199. + </td></tr>
  97200. +
  97201. + <tr>
  97202. + <td>max_packet_count</td>
  97203. + <td>The maximum number of packets in a transfer.
  97204. + - Values: 15 to 511 (default 511)
  97205. + </td></tr>
  97206. +
  97207. + <tr>
  97208. + <td>host_channels</td>
  97209. + <td>The number of host channel registers to use.
  97210. + - Values: 1 to 16 (default 12)
  97211. +
  97212. + Note: The FPGA configuration supports a maximum of 12 host channels.
  97213. + </td></tr>
  97214. +
  97215. + <tr>
  97216. + <td>dev_endpoints</td>
  97217. + <td>The number of endpoints in addition to EP0 available for device mode
  97218. + operations.
  97219. + - Values: 1 to 15 (default 6 IN and OUT)
  97220. +
  97221. + Note: The FPGA configuration supports a maximum of 6 IN and OUT endpoints in
  97222. + addition to EP0.
  97223. + </td></tr>
  97224. +
  97225. + <tr>
  97226. + <td>phy_type</td>
  97227. + <td>Specifies the type of PHY interface to use. By default, the driver will
  97228. + automatically detect the phy_type.
  97229. + - 0: Full Speed
  97230. + - 1: UTMI+ (default, if available)
  97231. + - 2: ULPI
  97232. + </td></tr>
  97233. +
  97234. + <tr>
  97235. + <td>phy_utmi_width</td>
  97236. + <td>Specifies the UTMI+ Data Width. This parameter is applicable for a
  97237. + phy_type of UTMI+. Also, this parameter is applicable only if the
  97238. + OTG_HSPHY_WIDTH cC parameter was set to "8 and 16 bits", meaning that the
  97239. + core has been configured to work at either data path width.
  97240. + - Values: 8 or 16 bits (default 16)
  97241. + </td></tr>
  97242. +
  97243. + <tr>
  97244. + <td>phy_ulpi_ddr</td>
  97245. + <td>Specifies whether the ULPI operates at double or single data rate. This
  97246. + parameter is only applicable if phy_type is ULPI.
  97247. + - 0: single data rate ULPI interface with 8 bit wide data bus (default)
  97248. + - 1: double data rate ULPI interface with 4 bit wide data bus
  97249. + </td></tr>
  97250. +
  97251. + <tr>
  97252. + <td>i2c_enable</td>
  97253. + <td>Specifies whether to use the I2C interface for full speed PHY. This
  97254. + parameter is only applicable if PHY_TYPE is FS.
  97255. + - 0: Disabled (default)
  97256. + - 1: Enabled
  97257. + </td></tr>
  97258. +
  97259. + <tr>
  97260. + <td>ulpi_fs_ls</td>
  97261. + <td>Specifies whether to use ULPI FS/LS mode only.
  97262. + - 0: Disabled (default)
  97263. + - 1: Enabled
  97264. + </td></tr>
  97265. +
  97266. + <tr>
  97267. + <td>ts_dline</td>
  97268. + <td>Specifies whether term select D-Line pulsing for all PHYs is enabled.
  97269. + - 0: Disabled (default)
  97270. + - 1: Enabled
  97271. + </td></tr>
  97272. +
  97273. + <tr>
  97274. + <td>en_multiple_tx_fifo</td>
  97275. + <td>Specifies whether dedicatedto tx fifos are enabled for non periodic IN EPs.
  97276. + The driver will automatically detect the value for this parameter if none is
  97277. + specified.
  97278. + - 0: Disabled
  97279. + - 1: Enabled (default, if available)
  97280. + </td></tr>
  97281. +
  97282. + <tr>
  97283. + <td>dev_tx_fifo_size_n (n = 1 to 15)</td>
  97284. + <td>Number of 4-byte words in each of the Tx FIFOs in device mode
  97285. + when dynamic FIFO sizing is enabled.
  97286. + - Values: 4 to 768 (default 256)
  97287. + </td></tr>
  97288. +
  97289. + <tr>
  97290. + <td>tx_thr_length</td>
  97291. + <td>Transmit Threshold length in 32 bit double words
  97292. + - Values: 8 to 128 (default 64)
  97293. + </td></tr>
  97294. +
  97295. + <tr>
  97296. + <td>rx_thr_length</td>
  97297. + <td>Receive Threshold length in 32 bit double words
  97298. + - Values: 8 to 128 (default 64)
  97299. + </td></tr>
  97300. +
  97301. +<tr>
  97302. + <td>thr_ctl</td>
  97303. + <td>Specifies whether to enable Thresholding for Device mode. Bits 0, 1, 2 of
  97304. + this parmater specifies if thresholding is enabled for non-Iso Tx, Iso Tx and
  97305. + Rx transfers accordingly.
  97306. + The driver will automatically detect the value for this parameter if none is
  97307. + specified.
  97308. + - Values: 0 to 7 (default 0)
  97309. + Bit values indicate:
  97310. + - 0: Thresholding disabled
  97311. + - 1: Thresholding enabled
  97312. + </td></tr>
  97313. +
  97314. +<tr>
  97315. + <td>dma_desc_enable</td>
  97316. + <td>Specifies whether to enable Descriptor DMA mode.
  97317. + The driver will automatically detect the value for this parameter if none is
  97318. + specified.
  97319. + - 0: Descriptor DMA disabled
  97320. + - 1: Descriptor DMA (default, if available)
  97321. + </td></tr>
  97322. +
  97323. +<tr>
  97324. + <td>mpi_enable</td>
  97325. + <td>Specifies whether to enable MPI enhancement mode.
  97326. + The driver will automatically detect the value for this parameter if none is
  97327. + specified.
  97328. + - 0: MPI disabled (default)
  97329. + - 1: MPI enable
  97330. + </td></tr>
  97331. +
  97332. +<tr>
  97333. + <td>pti_enable</td>
  97334. + <td>Specifies whether to enable PTI enhancement support.
  97335. + The driver will automatically detect the value for this parameter if none is
  97336. + specified.
  97337. + - 0: PTI disabled (default)
  97338. + - 1: PTI enable
  97339. + </td></tr>
  97340. +
  97341. +<tr>
  97342. + <td>lpm_enable</td>
  97343. + <td>Specifies whether to enable LPM support.
  97344. + The driver will automatically detect the value for this parameter if none is
  97345. + specified.
  97346. + - 0: LPM disabled
  97347. + - 1: LPM enable (default, if available)
  97348. + </td></tr>
  97349. +
  97350. +<tr>
  97351. + <td>ic_usb_cap</td>
  97352. + <td>Specifies whether to enable IC_USB capability.
  97353. + The driver will automatically detect the value for this parameter if none is
  97354. + specified.
  97355. + - 0: IC_USB disabled (default, if available)
  97356. + - 1: IC_USB enable
  97357. + </td></tr>
  97358. +
  97359. +<tr>
  97360. + <td>ahb_thr_ratio</td>
  97361. + <td>Specifies AHB Threshold ratio.
  97362. + - Values: 0 to 3 (default 0)
  97363. + </td></tr>
  97364. +
  97365. +<tr>
  97366. + <td>power_down</td>
  97367. + <td>Specifies Power Down(Hibernation) Mode.
  97368. + The driver will automatically detect the value for this parameter if none is
  97369. + specified.
  97370. + - 0: Power Down disabled (default)
  97371. + - 2: Power Down enabled
  97372. + </td></tr>
  97373. +
  97374. + <tr>
  97375. + <td>reload_ctl</td>
  97376. + <td>Specifies whether dynamic reloading of the HFIR register is allowed during
  97377. + run time. The driver will automatically detect the value for this parameter if
  97378. + none is specified. In case the HFIR value is reloaded when HFIR.RldCtrl == 1'b0
  97379. + the core might misbehave.
  97380. + - 0: Reload Control disabled (default)
  97381. + - 1: Reload Control enabled
  97382. + </td></tr>
  97383. +
  97384. + <tr>
  97385. + <td>dev_out_nak</td>
  97386. + <td>Specifies whether Device OUT NAK enhancement enabled or no.
  97387. + The driver will automatically detect the value for this parameter if
  97388. + none is specified. This parameter is valid only when OTG_EN_DESC_DMA == 1b1.
  97389. + - 0: The core does not set NAK after Bulk OUT transfer complete (default)
  97390. + - 1: The core sets NAK after Bulk OUT transfer complete
  97391. + </td></tr>
  97392. +
  97393. + <tr>
  97394. + <td>cont_on_bna</td>
  97395. + <td>Specifies whether Enable Continue on BNA enabled or no.
  97396. + After receiving BNA interrupt the core disables the endpoint,when the
  97397. + endpoint is re-enabled by the application the
  97398. + - 0: Core starts processing from the DOEPDMA descriptor (default)
  97399. + - 1: Core starts processing from the descriptor which received the BNA.
  97400. + This parameter is valid only when OTG_EN_DESC_DMA == 1b1.
  97401. + </td></tr>
  97402. +
  97403. + <tr>
  97404. + <td>ahb_single</td>
  97405. + <td>This bit when programmed supports SINGLE transfers for remainder data
  97406. + in a transfer for DMA mode of operation.
  97407. + - 0: The remainder data will be sent using INCR burst size (default)
  97408. + - 1: The remainder data will be sent using SINGLE burst size.
  97409. + </td></tr>
  97410. +
  97411. +<tr>
  97412. + <td>adp_enable</td>
  97413. + <td>Specifies whether ADP feature is enabled.
  97414. + The driver will automatically detect the value for this parameter if none is
  97415. + specified.
  97416. + - 0: ADP feature disabled (default)
  97417. + - 1: ADP feature enabled
  97418. + </td></tr>
  97419. +
  97420. + <tr>
  97421. + <td>otg_ver</td>
  97422. + <td>Specifies whether OTG is performing as USB OTG Revision 2.0 or Revision 1.3
  97423. + USB OTG device.
  97424. + - 0: OTG 2.0 support disabled (default)
  97425. + - 1: OTG 2.0 support enabled
  97426. + </td></tr>
  97427. +
  97428. +*/
  97429. diff -Nur linux-3.18.14/drivers/usb/host/dwc_otg/dwc_otg_driver.h linux-rpi/drivers/usb/host/dwc_otg/dwc_otg_driver.h
  97430. --- linux-3.18.14/drivers/usb/host/dwc_otg/dwc_otg_driver.h 1969-12-31 18:00:00.000000000 -0600
  97431. +++ linux-rpi/drivers/usb/host/dwc_otg/dwc_otg_driver.h 2015-05-31 14:46:12.905660961 -0500
  97432. @@ -0,0 +1,86 @@
  97433. +/* ==========================================================================
  97434. + * $File: //dwh/usb_iip/dev/software/otg/linux/drivers/dwc_otg_driver.h $
  97435. + * $Revision: #19 $
  97436. + * $Date: 2010/11/15 $
  97437. + * $Change: 1627671 $
  97438. + *
  97439. + * Synopsys HS OTG Linux Software Driver and documentation (hereinafter,
  97440. + * "Software") is an Unsupported proprietary work of Synopsys, Inc. unless
  97441. + * otherwise expressly agreed to in writing between Synopsys and you.
  97442. + *
  97443. + * The Software IS NOT an item of Licensed Software or Licensed Product under
  97444. + * any End User Software License Agreement or Agreement for Licensed Product
  97445. + * with Synopsys or any supplement thereto. You are permitted to use and
  97446. + * redistribute this Software in source and binary forms, with or without
  97447. + * modification, provided that redistributions of source code must retain this
  97448. + * notice. You may not view, use, disclose, copy or distribute this file or
  97449. + * any information contained herein except pursuant to this license grant from
  97450. + * Synopsys. If you do not agree with this notice, including the disclaimer
  97451. + * below, then you are not authorized to use the Software.
  97452. + *
  97453. + * THIS SOFTWARE IS BEING DISTRIBUTED BY SYNOPSYS SOLELY ON AN "AS IS" BASIS
  97454. + * AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
  97455. + * IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
  97456. + * ARE HEREBY DISCLAIMED. IN NO EVENT SHALL SYNOPSYS BE LIABLE FOR ANY DIRECT,
  97457. + * INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES
  97458. + * (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR
  97459. + * SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER
  97460. + * CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT
  97461. + * LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY
  97462. + * OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH
  97463. + * DAMAGE.
  97464. + * ========================================================================== */
  97465. +
  97466. +#ifndef __DWC_OTG_DRIVER_H__
  97467. +#define __DWC_OTG_DRIVER_H__
  97468. +
  97469. +/** @file
  97470. + * This file contains the interface to the Linux driver.
  97471. + */
  97472. +#include "dwc_otg_os_dep.h"
  97473. +#include "dwc_otg_core_if.h"
  97474. +
  97475. +/* Type declarations */
  97476. +struct dwc_otg_pcd;
  97477. +struct dwc_otg_hcd;
  97478. +
  97479. +/**
  97480. + * This structure is a wrapper that encapsulates the driver components used to
  97481. + * manage a single DWC_otg controller.
  97482. + */
  97483. +typedef struct dwc_otg_device {
  97484. + /** Structure containing OS-dependent stuff. KEEP THIS STRUCT AT THE
  97485. + * VERY BEGINNING OF THE DEVICE STRUCT. OSes such as FreeBSD and NetBSD
  97486. + * require this. */
  97487. + struct os_dependent os_dep;
  97488. +
  97489. + /** Pointer to the core interface structure. */
  97490. + dwc_otg_core_if_t *core_if;
  97491. +
  97492. + /** Pointer to the PCD structure. */
  97493. + struct dwc_otg_pcd *pcd;
  97494. +
  97495. + /** Pointer to the HCD structure. */
  97496. + struct dwc_otg_hcd *hcd;
  97497. +
  97498. + /** Flag to indicate whether the common IRQ handler is installed. */
  97499. + uint8_t common_irq_installed;
  97500. +
  97501. +} dwc_otg_device_t;
  97502. +
  97503. +/*We must clear S3C24XX_EINTPEND external interrupt register
  97504. + * because after clearing in this register trigerred IRQ from
  97505. + * H/W core in kernel interrupt can be occured again before OTG
  97506. + * handlers clear all IRQ sources of Core registers because of
  97507. + * timing latencies and Low Level IRQ Type.
  97508. + */
  97509. +#ifdef CONFIG_MACH_IPMATE
  97510. +#define S3C2410X_CLEAR_EINTPEND() \
  97511. +do { \
  97512. + __raw_writel(1UL << 11,S3C24XX_EINTPEND); \
  97513. +} while (0)
  97514. +#else
  97515. +#define S3C2410X_CLEAR_EINTPEND() do { } while (0)
  97516. +#endif
  97517. +
  97518. +#endif
  97519. diff -Nur linux-3.18.14/drivers/usb/host/dwc_otg/dwc_otg_fiq_fsm.c linux-rpi/drivers/usb/host/dwc_otg/dwc_otg_fiq_fsm.c
  97520. --- linux-3.18.14/drivers/usb/host/dwc_otg/dwc_otg_fiq_fsm.c 1969-12-31 18:00:00.000000000 -0600
  97521. +++ linux-rpi/drivers/usb/host/dwc_otg/dwc_otg_fiq_fsm.c 2015-05-31 14:46:12.905660961 -0500
  97522. @@ -0,0 +1,1346 @@
  97523. +/*
  97524. + * dwc_otg_fiq_fsm.c - The finite state machine FIQ
  97525. + *
  97526. + * Copyright (c) 2013 Raspberry Pi Foundation
  97527. + *
  97528. + * Author: Jonathan Bell <jonathan@raspberrypi.org>
  97529. + * All rights reserved.
  97530. + *
  97531. + * Redistribution and use in source and binary forms, with or without
  97532. + * modification, are permitted provided that the following conditions are met:
  97533. + * * Redistributions of source code must retain the above copyright
  97534. + * notice, this list of conditions and the following disclaimer.
  97535. + * * Redistributions in binary form must reproduce the above copyright
  97536. + * notice, this list of conditions and the following disclaimer in the
  97537. + * documentation and/or other materials provided with the distribution.
  97538. + * * Neither the name of Raspberry Pi nor the
  97539. + * names of its contributors may be used to endorse or promote products
  97540. + * derived from this software without specific prior written permission.
  97541. + *
  97542. + * THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS "AS IS" AND
  97543. + * ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE IMPLIED
  97544. + * WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE ARE
  97545. + * DISCLAIMED. IN NO EVENT SHALL <COPYRIGHT HOLDER> BE LIABLE FOR ANY
  97546. + * DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES
  97547. + * (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES;
  97548. + * LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND
  97549. + * ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT
  97550. + * (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE OF THIS
  97551. + * SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
  97552. + *
  97553. + * This FIQ implements functionality that performs split transactions on
  97554. + * the dwc_otg hardware without any outside intervention. A split transaction
  97555. + * is "queued" by nominating a specific host channel to perform the entirety
  97556. + * of a split transaction. This FIQ will then perform the microframe-precise
  97557. + * scheduling required in each phase of the transaction until completion.
  97558. + *
  97559. + * The FIQ functionality is glued into the Synopsys driver via the entry point
  97560. + * in the FSM enqueue function, and at the exit point in handling a HC interrupt
  97561. + * for a FSM-enabled channel.
  97562. + *
  97563. + * NB: Large parts of this implementation have architecture-specific code.
  97564. + * For porting this functionality to other ARM machines, the minimum is required:
  97565. + * - An interrupt controller allowing the top-level dwc USB interrupt to be routed
  97566. + * to the FIQ
  97567. + * - A method of forcing a software generated interrupt from FIQ mode that then
  97568. + * triggers an IRQ entry (with the dwc USB handler called by this IRQ number)
  97569. + * - Guaranteed interrupt routing such that both the FIQ and SGI occur on the same
  97570. + * processor core - there is no locking between the FIQ and IRQ (aside from
  97571. + * local_fiq_disable)
  97572. + *
  97573. + */
  97574. +
  97575. +#include "dwc_otg_fiq_fsm.h"
  97576. +
  97577. +
  97578. +char buffer[1000*16];
  97579. +int wptr;
  97580. +void notrace _fiq_print(enum fiq_debug_level dbg_lvl, volatile struct fiq_state *state, char *fmt, ...)
  97581. +{
  97582. + enum fiq_debug_level dbg_lvl_req = FIQDBG_ERR;
  97583. + va_list args;
  97584. + char text[17];
  97585. + hfnum_data_t hfnum = { .d32 = FIQ_READ(state->dwc_regs_base + 0x408) };
  97586. +
  97587. + if((dbg_lvl & dbg_lvl_req) || dbg_lvl == FIQDBG_ERR)
  97588. + {
  97589. + snprintf(text, 9, " %4d:%1u ", hfnum.b.frnum/8, hfnum.b.frnum & 7);
  97590. + va_start(args, fmt);
  97591. + vsnprintf(text+8, 9, fmt, args);
  97592. + va_end(args);
  97593. +
  97594. + memcpy(buffer + wptr, text, 16);
  97595. + wptr = (wptr + 16) % sizeof(buffer);
  97596. + }
  97597. +}
  97598. +
  97599. +/**
  97600. + * fiq_fsm_spin_lock() - ARMv6+ bare bones spinlock
  97601. + * Must be called with local interrupts and FIQ disabled.
  97602. + */
  97603. +#ifdef CONFIG_ARCH_BCM2709
  97604. +inline void fiq_fsm_spin_lock(fiq_lock_t *lock)
  97605. +{
  97606. + unsigned long tmp;
  97607. + uint32_t newval;
  97608. + fiq_lock_t lockval;
  97609. + smp_mb__before_spinlock();
  97610. + /* Nested locking, yay. If we are on the same CPU as the fiq, then the disable
  97611. + * will be sufficient. If we are on a different CPU, then the lock protects us. */
  97612. + prefetchw(&lock->slock);
  97613. + asm volatile (
  97614. + "1: ldrex %0, [%3]\n"
  97615. + " add %1, %0, %4\n"
  97616. + " strex %2, %1, [%3]\n"
  97617. + " teq %2, #0\n"
  97618. + " bne 1b"
  97619. + : "=&r" (lockval), "=&r" (newval), "=&r" (tmp)
  97620. + : "r" (&lock->slock), "I" (1 << 16)
  97621. + : "cc");
  97622. +
  97623. + while (lockval.tickets.next != lockval.tickets.owner) {
  97624. + wfe();
  97625. + lockval.tickets.owner = ACCESS_ONCE(lock->tickets.owner);
  97626. + }
  97627. + smp_mb();
  97628. +}
  97629. +#else
  97630. +inline void fiq_fsm_spin_lock(fiq_lock_t *lock) { }
  97631. +#endif
  97632. +
  97633. +/**
  97634. + * fiq_fsm_spin_unlock() - ARMv6+ bare bones spinunlock
  97635. + */
  97636. +#ifdef CONFIG_ARCH_BCM2709
  97637. +inline void fiq_fsm_spin_unlock(fiq_lock_t *lock)
  97638. +{
  97639. + smp_mb();
  97640. + lock->tickets.owner++;
  97641. + dsb_sev();
  97642. +}
  97643. +#else
  97644. +inline void fiq_fsm_spin_unlock(fiq_lock_t *lock) { }
  97645. +#endif
  97646. +
  97647. +/**
  97648. + * fiq_fsm_restart_channel() - Poke channel enable bit for a split transaction
  97649. + * @channel: channel to re-enable
  97650. + */
  97651. +static void fiq_fsm_restart_channel(struct fiq_state *st, int n, int force)
  97652. +{
  97653. + hcchar_data_t hcchar = { .d32 = FIQ_READ(st->dwc_regs_base + HC_START + (HC_OFFSET * n) + HCCHAR) };
  97654. +
  97655. + hcchar.b.chen = 0;
  97656. + if (st->channel[n].hcchar_copy.b.eptype & 0x1) {
  97657. + hfnum_data_t hfnum = { .d32 = FIQ_READ(st->dwc_regs_base + HFNUM) };
  97658. + /* Hardware bug workaround: update the ssplit index */
  97659. + if (st->channel[n].hcsplt_copy.b.spltena)
  97660. + st->channel[n].expected_uframe = (hfnum.b.frnum + 1) & 0x3FFF;
  97661. +
  97662. + hcchar.b.oddfrm = (hfnum.b.frnum & 0x1) ? 0 : 1;
  97663. + }
  97664. +
  97665. + FIQ_WRITE(st->dwc_regs_base + HC_START + (HC_OFFSET * n) + HCCHAR, hcchar.d32);
  97666. + hcchar.d32 = FIQ_READ(st->dwc_regs_base + HC_START + (HC_OFFSET * n) + HCCHAR);
  97667. + hcchar.b.chen = 1;
  97668. +
  97669. + FIQ_WRITE(st->dwc_regs_base + HC_START + (HC_OFFSET * n) + HCCHAR, hcchar.d32);
  97670. + fiq_print(FIQDBG_INT, st, "HCGO %01d %01d", n, force);
  97671. +}
  97672. +
  97673. +/**
  97674. + * fiq_fsm_setup_csplit() - Prepare a host channel for a CSplit transaction stage
  97675. + * @st: Pointer to the channel's state
  97676. + * @n : channel number
  97677. + *
  97678. + * Change host channel registers to perform a complete-split transaction. Being mindful of the
  97679. + * endpoint direction, set control regs up correctly.
  97680. + */
  97681. +static void notrace fiq_fsm_setup_csplit(struct fiq_state *st, int n)
  97682. +{
  97683. + hcsplt_data_t hcsplt = { .d32 = FIQ_READ(st->dwc_regs_base + HC_START + (HC_OFFSET * n) + HCSPLT) };
  97684. + hctsiz_data_t hctsiz = { .d32 = FIQ_READ(st->dwc_regs_base + HC_START + (HC_OFFSET * n) + HCTSIZ) };
  97685. +
  97686. + hcsplt.b.compsplt = 1;
  97687. + if (st->channel[n].hcchar_copy.b.epdir == 1) {
  97688. + // If IN, the CSPLIT result contains the data or a hub handshake. hctsiz = maxpacket.
  97689. + hctsiz.b.xfersize = st->channel[n].hctsiz_copy.b.xfersize;
  97690. + } else {
  97691. + // If OUT, the CSPLIT result contains handshake only.
  97692. + hctsiz.b.xfersize = 0;
  97693. + }
  97694. + FIQ_WRITE(st->dwc_regs_base + HC_START + (HC_OFFSET * n) + HCSPLT, hcsplt.d32);
  97695. + FIQ_WRITE(st->dwc_regs_base + HC_START + (HC_OFFSET * n) + HCTSIZ, hctsiz.d32);
  97696. + mb();
  97697. +}
  97698. +
  97699. +static inline int notrace fiq_get_xfer_len(struct fiq_state *st, int n)
  97700. +{
  97701. + /* The xfersize register is a bit wonky. For IN transfers, it decrements by the packet size. */
  97702. + hctsiz_data_t hctsiz = { .d32 = FIQ_READ(st->dwc_regs_base + HC_START + (HC_OFFSET * n) + HCTSIZ) };
  97703. +
  97704. + if (st->channel[n].hcchar_copy.b.epdir == 0) {
  97705. + return st->channel[n].hctsiz_copy.b.xfersize;
  97706. + } else {
  97707. + return st->channel[n].hctsiz_copy.b.xfersize - hctsiz.b.xfersize;
  97708. + }
  97709. +
  97710. +}
  97711. +
  97712. +
  97713. +/**
  97714. + * fiq_increment_dma_buf() - update DMA address for bounce buffers after a CSPLIT
  97715. + *
  97716. + * Of use only for IN periodic transfers.
  97717. + */
  97718. +static int notrace fiq_increment_dma_buf(struct fiq_state *st, int num_channels, int n)
  97719. +{
  97720. + hcdma_data_t hcdma;
  97721. + int i = st->channel[n].dma_info.index;
  97722. + int len;
  97723. + struct fiq_dma_blob *blob = (struct fiq_dma_blob *) st->dma_base;
  97724. +
  97725. + len = fiq_get_xfer_len(st, n);
  97726. + fiq_print(FIQDBG_INT, st, "LEN: %03d", len);
  97727. + st->channel[n].dma_info.slot_len[i] = len;
  97728. + i++;
  97729. + if (i > 6)
  97730. + BUG();
  97731. +
  97732. + hcdma.d32 = (dma_addr_t) &blob->channel[n].index[i].buf[0];
  97733. + FIQ_WRITE(st->dwc_regs_base + HC_DMA + (HC_OFFSET * n), hcdma.d32);
  97734. + st->channel[n].dma_info.index = i;
  97735. + return 0;
  97736. +}
  97737. +
  97738. +/**
  97739. + * fiq_reload_hctsiz() - for IN transactions, reset HCTSIZ
  97740. + */
  97741. +static void notrace fiq_fsm_reload_hctsiz(struct fiq_state *st, int n)
  97742. +{
  97743. + hctsiz_data_t hctsiz = { .d32 = FIQ_READ(st->dwc_regs_base + HC_START + (HC_OFFSET * n) + HCTSIZ) };
  97744. + hctsiz.b.xfersize = st->channel[n].hctsiz_copy.b.xfersize;
  97745. + hctsiz.b.pktcnt = 1;
  97746. + FIQ_WRITE(st->dwc_regs_base + HC_START + (HC_OFFSET * n) + HCTSIZ, hctsiz.d32);
  97747. +}
  97748. +
  97749. +/**
  97750. + * fiq_iso_out_advance() - update DMA address and split position bits
  97751. + * for isochronous OUT transactions.
  97752. + *
  97753. + * Returns 1 if this is the last packet queued, 0 otherwise. Split-ALL and
  97754. + * Split-BEGIN states are not handled - this is done when the transaction was queued.
  97755. + *
  97756. + * This function must only be called from the FIQ_ISO_OUT_ACTIVE state.
  97757. + */
  97758. +static int notrace fiq_iso_out_advance(struct fiq_state *st, int num_channels, int n)
  97759. +{
  97760. + hcsplt_data_t hcsplt;
  97761. + hctsiz_data_t hctsiz;
  97762. + hcdma_data_t hcdma;
  97763. + struct fiq_dma_blob *blob = (struct fiq_dma_blob *) st->dma_base;
  97764. + int last = 0;
  97765. + int i = st->channel[n].dma_info.index;
  97766. +
  97767. + fiq_print(FIQDBG_INT, st, "ADV %01d %01d ", n, i);
  97768. + i++;
  97769. + if (i == 4)
  97770. + last = 1;
  97771. + if (st->channel[n].dma_info.slot_len[i+1] == 255)
  97772. + last = 1;
  97773. +
  97774. + /* New DMA address - address of bounce buffer referred to in index */
  97775. + hcdma.d32 = (uint32_t) &blob->channel[n].index[i].buf[0];
  97776. + //hcdma.d32 = FIQ_READ(st->dwc_regs_base + HC_DMA + (HC_OFFSET * n));
  97777. + //hcdma.d32 += st->channel[n].dma_info.slot_len[i];
  97778. + fiq_print(FIQDBG_INT, st, "LAST: %01d ", last);
  97779. + fiq_print(FIQDBG_INT, st, "LEN: %03d", st->channel[n].dma_info.slot_len[i]);
  97780. + hcsplt.d32 = FIQ_READ(st->dwc_regs_base + HC_START + (HC_OFFSET * n) + HCSPLT);
  97781. + hctsiz.d32 = FIQ_READ(st->dwc_regs_base + HC_START + (HC_OFFSET * n) + HCTSIZ);
  97782. + hcsplt.b.xactpos = (last) ? ISOC_XACTPOS_END : ISOC_XACTPOS_MID;
  97783. + /* Set up new packet length */
  97784. + hctsiz.b.pktcnt = 1;
  97785. + hctsiz.b.xfersize = st->channel[n].dma_info.slot_len[i];
  97786. + fiq_print(FIQDBG_INT, st, "%08x", hctsiz.d32);
  97787. +
  97788. + st->channel[n].dma_info.index++;
  97789. + FIQ_WRITE(st->dwc_regs_base + HC_START + (HC_OFFSET * n) + HCSPLT, hcsplt.d32);
  97790. + FIQ_WRITE(st->dwc_regs_base + HC_START + (HC_OFFSET * n) + HCTSIZ, hctsiz.d32);
  97791. + FIQ_WRITE(st->dwc_regs_base + HC_DMA + (HC_OFFSET * n), hcdma.d32);
  97792. + return last;
  97793. +}
  97794. +
  97795. +/**
  97796. + * fiq_fsm_tt_next_isoc() - queue next pending isochronous out start-split on a TT
  97797. + *
  97798. + * Despite the limitations of the DWC core, we can force a microframe pipeline of
  97799. + * isochronous OUT start-split transactions while waiting for a corresponding other-type
  97800. + * of endpoint to finish its CSPLITs. TTs have big periodic buffers therefore it
  97801. + * is very unlikely that filling the start-split FIFO will cause data loss.
  97802. + * This allows much better interleaving of transactions in an order-independent way-
  97803. + * there is no requirement to prioritise isochronous, just a state-space search has
  97804. + * to be performed on each periodic start-split complete interrupt.
  97805. + */
  97806. +static int notrace fiq_fsm_tt_next_isoc(struct fiq_state *st, int num_channels, int n)
  97807. +{
  97808. + int hub_addr = st->channel[n].hub_addr;
  97809. + int port_addr = st->channel[n].port_addr;
  97810. + int i, poked = 0;
  97811. + for (i = 0; i < num_channels; i++) {
  97812. + if (i == n || st->channel[i].fsm == FIQ_PASSTHROUGH)
  97813. + continue;
  97814. + if (st->channel[i].hub_addr == hub_addr &&
  97815. + st->channel[i].port_addr == port_addr) {
  97816. + switch (st->channel[i].fsm) {
  97817. + case FIQ_PER_ISO_OUT_PENDING:
  97818. + if (st->channel[i].nrpackets == 1) {
  97819. + st->channel[i].fsm = FIQ_PER_ISO_OUT_LAST;
  97820. + } else {
  97821. + st->channel[i].fsm = FIQ_PER_ISO_OUT_ACTIVE;
  97822. + }
  97823. + fiq_fsm_restart_channel(st, i, 0);
  97824. + poked = 1;
  97825. + break;
  97826. +
  97827. + default:
  97828. + break;
  97829. + }
  97830. + }
  97831. + if (poked)
  97832. + break;
  97833. + }
  97834. + return poked;
  97835. +}
  97836. +
  97837. +/**
  97838. + * fiq_fsm_tt_in_use() - search for host channels using this TT
  97839. + * @n: Channel to use as reference
  97840. + *
  97841. + */
  97842. +int notrace noinline fiq_fsm_tt_in_use(struct fiq_state *st, int num_channels, int n)
  97843. +{
  97844. + int hub_addr = st->channel[n].hub_addr;
  97845. + int port_addr = st->channel[n].port_addr;
  97846. + int i, in_use = 0;
  97847. + for (i = 0; i < num_channels; i++) {
  97848. + if (i == n || st->channel[i].fsm == FIQ_PASSTHROUGH)
  97849. + continue;
  97850. + switch (st->channel[i].fsm) {
  97851. + /* TT is reserved for channels that are in the middle of a periodic
  97852. + * split transaction.
  97853. + */
  97854. + case FIQ_PER_SSPLIT_STARTED:
  97855. + case FIQ_PER_CSPLIT_WAIT:
  97856. + case FIQ_PER_CSPLIT_NYET1:
  97857. + //case FIQ_PER_CSPLIT_POLL:
  97858. + case FIQ_PER_ISO_OUT_ACTIVE:
  97859. + case FIQ_PER_ISO_OUT_LAST:
  97860. + if (st->channel[i].hub_addr == hub_addr &&
  97861. + st->channel[i].port_addr == port_addr) {
  97862. + in_use = 1;
  97863. + }
  97864. + break;
  97865. + default:
  97866. + break;
  97867. + }
  97868. + if (in_use)
  97869. + break;
  97870. + }
  97871. + return in_use;
  97872. +}
  97873. +
  97874. +/**
  97875. + * fiq_fsm_more_csplits() - determine whether additional CSPLITs need
  97876. + * to be issued for this IN transaction.
  97877. + *
  97878. + * We cannot tell the inbound PID of a data packet due to hardware limitations.
  97879. + * we need to make an educated guess as to whether we need to queue another CSPLIT
  97880. + * or not. A no-brainer is when we have received enough data to fill the endpoint
  97881. + * size, but for endpoints that give variable-length data then we have to resort
  97882. + * to heuristics.
  97883. + *
  97884. + * We also return whether this is the last CSPLIT to be queued, again based on
  97885. + * heuristics. This is to allow a 1-uframe overlap of periodic split transactions.
  97886. + * Note: requires at least 1 CSPLIT to have been performed prior to being called.
  97887. + */
  97888. +
  97889. +/*
  97890. + * We need some way of guaranteeing if a returned periodic packet of size X
  97891. + * has a DATA0 PID.
  97892. + * The heuristic value of 144 bytes assumes that the received data has maximal
  97893. + * bit-stuffing and the clock frequency of the transmitting device is at the lowest
  97894. + * permissible limit. If the transfer length results in a final packet size
  97895. + * 144 < p <= 188, then an erroneous CSPLIT will be issued.
  97896. + * Also used to ensure that an endpoint will nominally only return a single
  97897. + * complete-split worth of data.
  97898. + */
  97899. +#define DATA0_PID_HEURISTIC 144
  97900. +
  97901. +static int notrace noinline fiq_fsm_more_csplits(struct fiq_state *state, int n, int *probably_last)
  97902. +{
  97903. +
  97904. + int i;
  97905. + int total_len = 0;
  97906. + int more_needed = 1;
  97907. + struct fiq_channel_state *st = &state->channel[n];
  97908. +
  97909. + for (i = 0; i < st->dma_info.index; i++) {
  97910. + total_len += st->dma_info.slot_len[i];
  97911. + }
  97912. +
  97913. + *probably_last = 0;
  97914. +
  97915. + if (st->hcchar_copy.b.eptype == 0x3) {
  97916. + /*
  97917. + * An interrupt endpoint will take max 2 CSPLITs. if we are receiving data
  97918. + * then this is definitely the last CSPLIT.
  97919. + */
  97920. + *probably_last = 1;
  97921. + } else {
  97922. + /* Isoc IN. This is a bit risky if we are the first transaction:
  97923. + * we may have been held off slightly. */
  97924. + if (i > 1 && st->dma_info.slot_len[st->dma_info.index-1] <= DATA0_PID_HEURISTIC) {
  97925. + more_needed = 0;
  97926. + }
  97927. + /* If in the next uframe we will receive enough data to fill the endpoint,
  97928. + * then only issue 1 more csplit.
  97929. + */
  97930. + if (st->hctsiz_copy.b.xfersize - total_len <= DATA0_PID_HEURISTIC)
  97931. + *probably_last = 1;
  97932. + }
  97933. +
  97934. + if (total_len >= st->hctsiz_copy.b.xfersize ||
  97935. + i == 6 || total_len == 0)
  97936. + /* Note: due to bit stuffing it is possible to have > 6 CSPLITs for
  97937. + * a single endpoint. Accepting more would completely break our scheduling mechanism though
  97938. + * - in these extreme cases we will pass through a truncated packet.
  97939. + */
  97940. + more_needed = 0;
  97941. +
  97942. + return more_needed;
  97943. +}
  97944. +
  97945. +/**
  97946. + * fiq_fsm_too_late() - Test transaction for lateness
  97947. + *
  97948. + * If a SSPLIT for a large IN transaction is issued too late in a frame,
  97949. + * the hub will disable the port to the device and respond with ERR handshakes.
  97950. + * The hub status endpoint will not reflect this change.
  97951. + * Returns 1 if we will issue a SSPLIT that will result in a device babble.
  97952. + */
  97953. +int notrace fiq_fsm_too_late(struct fiq_state *st, int n)
  97954. +{
  97955. + int uframe;
  97956. + hfnum_data_t hfnum = { .d32 = FIQ_READ(st->dwc_regs_base + HFNUM) };
  97957. + uframe = hfnum.b.frnum & 0x7;
  97958. + if ((uframe < 6) && (st->channel[n].nrpackets + 1 + uframe > 7)) {
  97959. + return 1;
  97960. + } else {
  97961. + return 0;
  97962. + }
  97963. +}
  97964. +
  97965. +
  97966. +/**
  97967. + * fiq_fsm_start_next_periodic() - A half-arsed attempt at a microframe pipeline
  97968. + *
  97969. + * Search pending transactions in the start-split pending state and queue them.
  97970. + * Don't queue packets in uframe .5 (comes out in .6) (USB2.0 11.18.4).
  97971. + * Note: we specifically don't do isochronous OUT transactions first because better
  97972. + * use of the TT's start-split fifo can be achieved by pipelining an IN before an OUT.
  97973. + */
  97974. +static void notrace noinline fiq_fsm_start_next_periodic(struct fiq_state *st, int num_channels)
  97975. +{
  97976. + int n;
  97977. + hfnum_data_t hfnum = { .d32 = FIQ_READ(st->dwc_regs_base + HFNUM) };
  97978. + if ((hfnum.b.frnum & 0x7) == 5)
  97979. + return;
  97980. + for (n = 0; n < num_channels; n++) {
  97981. + if (st->channel[n].fsm == FIQ_PER_SSPLIT_QUEUED) {
  97982. + /* Check to see if any other transactions are using this TT */
  97983. + if(!fiq_fsm_tt_in_use(st, num_channels, n)) {
  97984. + if (!fiq_fsm_too_late(st, n)) {
  97985. + st->channel[n].fsm = FIQ_PER_SSPLIT_STARTED;
  97986. + fiq_print(FIQDBG_INT, st, "NEXTPER ");
  97987. + fiq_fsm_restart_channel(st, n, 0);
  97988. + } else {
  97989. + st->channel[n].fsm = FIQ_PER_SPLIT_TIMEOUT;
  97990. + }
  97991. + break;
  97992. + }
  97993. + }
  97994. + }
  97995. + for (n = 0; n < num_channels; n++) {
  97996. + if (st->channel[n].fsm == FIQ_PER_ISO_OUT_PENDING) {
  97997. + if (!fiq_fsm_tt_in_use(st, num_channels, n)) {
  97998. + fiq_print(FIQDBG_INT, st, "NEXTISO ");
  97999. + st->channel[n].fsm = FIQ_PER_ISO_OUT_ACTIVE;
  98000. + fiq_fsm_restart_channel(st, n, 0);
  98001. + break;
  98002. + }
  98003. + }
  98004. + }
  98005. +}
  98006. +
  98007. +/**
  98008. + * fiq_fsm_update_hs_isoc() - update isochronous frame and transfer data
  98009. + * @state: Pointer to fiq_state
  98010. + * @n: Channel transaction is active on
  98011. + * @hcint: Copy of host channel interrupt register
  98012. + *
  98013. + * Returns 0 if there are no more transactions for this HC to do, 1
  98014. + * otherwise.
  98015. + */
  98016. +static int notrace noinline fiq_fsm_update_hs_isoc(struct fiq_state *state, int n, hcint_data_t hcint)
  98017. +{
  98018. + struct fiq_channel_state *st = &state->channel[n];
  98019. + int xfer_len = 0, nrpackets = 0;
  98020. + hcdma_data_t hcdma;
  98021. + fiq_print(FIQDBG_INT, state, "HSISO %02d", n);
  98022. +
  98023. + xfer_len = fiq_get_xfer_len(state, n);
  98024. + st->hs_isoc_info.iso_desc[st->hs_isoc_info.index].actual_length = xfer_len;
  98025. +
  98026. + st->hs_isoc_info.iso_desc[st->hs_isoc_info.index].status = hcint.d32;
  98027. +
  98028. + st->hs_isoc_info.index++;
  98029. + if (st->hs_isoc_info.index == st->hs_isoc_info.nrframes) {
  98030. + return 0;
  98031. + }
  98032. +
  98033. + /* grab the next DMA address offset from the array */
  98034. + hcdma.d32 = st->hcdma_copy.d32 + st->hs_isoc_info.iso_desc[st->hs_isoc_info.index].offset;
  98035. + FIQ_WRITE(state->dwc_regs_base + HC_DMA + (HC_OFFSET * n), hcdma.d32);
  98036. +
  98037. + /* We need to set multi_count. This is a bit tricky - has to be set per-transaction as
  98038. + * the core needs to be told to send the correct number. Caution: for IN transfers,
  98039. + * this is always set to the maximum size of the endpoint. */
  98040. + xfer_len = st->hs_isoc_info.iso_desc[st->hs_isoc_info.index].length;
  98041. + /* Integer divide in a FIQ: fun. FIXME: make this not suck */
  98042. + nrpackets = (xfer_len + st->hcchar_copy.b.mps - 1) / st->hcchar_copy.b.mps;
  98043. + if (nrpackets == 0)
  98044. + nrpackets = 1;
  98045. + st->hcchar_copy.b.multicnt = nrpackets;
  98046. + st->hctsiz_copy.b.pktcnt = nrpackets;
  98047. +
  98048. + /* Initial PID also needs to be set */
  98049. + if (st->hcchar_copy.b.epdir == 0) {
  98050. + st->hctsiz_copy.b.xfersize = xfer_len;
  98051. + switch (st->hcchar_copy.b.multicnt) {
  98052. + case 1:
  98053. + st->hctsiz_copy.b.pid = DWC_PID_DATA0;
  98054. + break;
  98055. + case 2:
  98056. + case 3:
  98057. + st->hctsiz_copy.b.pid = DWC_PID_MDATA;
  98058. + break;
  98059. + }
  98060. +
  98061. + } else {
  98062. + switch (st->hcchar_copy.b.multicnt) {
  98063. + st->hctsiz_copy.b.xfersize = nrpackets * st->hcchar_copy.b.mps;
  98064. + case 1:
  98065. + st->hctsiz_copy.b.pid = DWC_PID_DATA0;
  98066. + break;
  98067. + case 2:
  98068. + st->hctsiz_copy.b.pid = DWC_PID_DATA1;
  98069. + break;
  98070. + case 3:
  98071. + st->hctsiz_copy.b.pid = DWC_PID_DATA2;
  98072. + break;
  98073. + }
  98074. + }
  98075. + FIQ_WRITE(state->dwc_regs_base + HC_START + (HC_OFFSET * n) + HCTSIZ, st->hctsiz_copy.d32);
  98076. + FIQ_WRITE(state->dwc_regs_base + HC_START + (HC_OFFSET * n) + HCCHAR, st->hcchar_copy.d32);
  98077. + /* Channel is enabled on hcint handler exit */
  98078. + fiq_print(FIQDBG_INT, state, "HSISOOUT");
  98079. + return 1;
  98080. +}
  98081. +
  98082. +
  98083. +/**
  98084. + * fiq_fsm_do_sof() - FSM start-of-frame interrupt handler
  98085. + * @state: Pointer to the state struct passed from banked FIQ mode registers.
  98086. + * @num_channels: set according to the DWC hardware configuration
  98087. + *
  98088. + * The SOF handler in FSM mode has two functions
  98089. + * 1. Hold off SOF from causing schedule advancement in IRQ context if there's
  98090. + * nothing to do
  98091. + * 2. Advance certain FSM states that require either a microframe delay, or a microframe
  98092. + * of holdoff.
  98093. + *
  98094. + * The second part is architecture-specific to mach-bcm2835 -
  98095. + * a sane interrupt controller would have a mask register for ARM interrupt sources
  98096. + * to be promoted to the nFIQ line, but it doesn't. Instead a single interrupt
  98097. + * number (USB) can be enabled. This means that certain parts of the USB specification
  98098. + * that require "wait a little while, then issue another packet" cannot be fulfilled with
  98099. + * the timing granularity required to achieve optimal throughout. The workaround is to use
  98100. + * the SOF "timer" (125uS) to perform this task.
  98101. + */
  98102. +static int notrace noinline fiq_fsm_do_sof(struct fiq_state *state, int num_channels)
  98103. +{
  98104. + hfnum_data_t hfnum = { .d32 = FIQ_READ(state->dwc_regs_base + HFNUM) };
  98105. + int n;
  98106. + int kick_irq = 0;
  98107. +
  98108. + if ((hfnum.b.frnum & 0x7) == 1) {
  98109. + /* We cannot issue csplits for transactions in the last frame past (n+1).1
  98110. + * Check to see if there are any transactions that are stale.
  98111. + * Boot them out.
  98112. + */
  98113. + for (n = 0; n < num_channels; n++) {
  98114. + switch (state->channel[n].fsm) {
  98115. + case FIQ_PER_CSPLIT_WAIT:
  98116. + case FIQ_PER_CSPLIT_NYET1:
  98117. + case FIQ_PER_CSPLIT_POLL:
  98118. + case FIQ_PER_CSPLIT_LAST:
  98119. + /* Check if we are no longer in the same full-speed frame. */
  98120. + if (((state->channel[n].expected_uframe & 0x3FFF) & ~0x7) <
  98121. + (hfnum.b.frnum & ~0x7))
  98122. + state->channel[n].fsm = FIQ_PER_SPLIT_TIMEOUT;
  98123. + break;
  98124. + default:
  98125. + break;
  98126. + }
  98127. + }
  98128. + }
  98129. +
  98130. + for (n = 0; n < num_channels; n++) {
  98131. + switch (state->channel[n].fsm) {
  98132. +
  98133. + case FIQ_NP_SSPLIT_RETRY:
  98134. + case FIQ_NP_IN_CSPLIT_RETRY:
  98135. + case FIQ_NP_OUT_CSPLIT_RETRY:
  98136. + fiq_fsm_restart_channel(state, n, 0);
  98137. + break;
  98138. +
  98139. + case FIQ_HS_ISOC_SLEEPING:
  98140. + state->channel[n].fsm = FIQ_HS_ISOC_TURBO;
  98141. + fiq_fsm_restart_channel(state, n, 0);
  98142. + break;
  98143. +
  98144. + case FIQ_PER_SSPLIT_QUEUED:
  98145. + if ((hfnum.b.frnum & 0x7) == 5)
  98146. + break;
  98147. + if(!fiq_fsm_tt_in_use(state, num_channels, n)) {
  98148. + if (!fiq_fsm_too_late(state, n)) {
  98149. + fiq_print(FIQDBG_INT, st, "SOF GO %01d", n);
  98150. + fiq_fsm_restart_channel(state, n, 0);
  98151. + state->channel[n].fsm = FIQ_PER_SSPLIT_STARTED;
  98152. + } else {
  98153. + /* Transaction cannot be started without risking a device babble error */
  98154. + state->channel[n].fsm = FIQ_PER_SPLIT_TIMEOUT;
  98155. + state->haintmsk_saved.b2.chint &= ~(1 << n);
  98156. + FIQ_WRITE(state->dwc_regs_base + HC_START + (HC_OFFSET * n) + HCINTMSK, 0);
  98157. + kick_irq |= 1;
  98158. + }
  98159. + }
  98160. + break;
  98161. +
  98162. + case FIQ_PER_ISO_OUT_PENDING:
  98163. + /* Ordinarily, this should be poked after the SSPLIT
  98164. + * complete interrupt for a competing transfer on the same
  98165. + * TT. Doesn't happen for aborted transactions though.
  98166. + */
  98167. + if ((hfnum.b.frnum & 0x7) >= 5)
  98168. + break;
  98169. + if (!fiq_fsm_tt_in_use(state, num_channels, n)) {
  98170. + /* Hardware bug. SOF can sometimes occur after the channel halt interrupt
  98171. + * that caused this.
  98172. + */
  98173. + fiq_fsm_restart_channel(state, n, 0);
  98174. + fiq_print(FIQDBG_INT, state, "SOF ISOC");
  98175. + if (state->channel[n].nrpackets == 1) {
  98176. + state->channel[n].fsm = FIQ_PER_ISO_OUT_LAST;
  98177. + } else {
  98178. + state->channel[n].fsm = FIQ_PER_ISO_OUT_ACTIVE;
  98179. + }
  98180. + }
  98181. + break;
  98182. +
  98183. + case FIQ_PER_CSPLIT_WAIT:
  98184. + /* we are guaranteed to be in this state if and only if the SSPLIT interrupt
  98185. + * occurred when the bus transaction occurred. The SOF interrupt reversal bug
  98186. + * will utterly bugger this up though.
  98187. + */
  98188. + if (hfnum.b.frnum != state->channel[n].expected_uframe) {
  98189. + fiq_print(FIQDBG_INT, state, "SOFCS %d ", n);
  98190. + state->channel[n].fsm = FIQ_PER_CSPLIT_POLL;
  98191. + fiq_fsm_restart_channel(state, n, 0);
  98192. + fiq_fsm_start_next_periodic(state, num_channels);
  98193. +
  98194. + }
  98195. + break;
  98196. +
  98197. + case FIQ_PER_SPLIT_TIMEOUT:
  98198. + case FIQ_DEQUEUE_ISSUED:
  98199. + /* Ugly: we have to force a HCD interrupt.
  98200. + * Poke the mask for the channel in question.
  98201. + * We will take a fake SOF because of this, but
  98202. + * that's OK.
  98203. + */
  98204. + state->haintmsk_saved.b2.chint &= ~(1 << n);
  98205. + FIQ_WRITE(state->dwc_regs_base + HC_START + (HC_OFFSET * n) + HCINTMSK, 0);
  98206. + kick_irq |= 1;
  98207. + break;
  98208. +
  98209. + default:
  98210. + break;
  98211. + }
  98212. + }
  98213. +
  98214. + if (state->kick_np_queues ||
  98215. + dwc_frame_num_le(state->next_sched_frame, hfnum.b.frnum))
  98216. + kick_irq |= 1;
  98217. +
  98218. + return !kick_irq;
  98219. +}
  98220. +
  98221. +
  98222. +/**
  98223. + * fiq_fsm_do_hcintr() - FSM host channel interrupt handler
  98224. + * @state: Pointer to the FIQ state struct
  98225. + * @num_channels: Number of channels as per hardware config
  98226. + * @n: channel for which HAINT(i) was raised
  98227. + *
  98228. + * An important property is that only the CHHLT interrupt is unmasked. Unfortunately, AHBerr is as well.
  98229. + */
  98230. +static int notrace noinline fiq_fsm_do_hcintr(struct fiq_state *state, int num_channels, int n)
  98231. +{
  98232. + hcint_data_t hcint;
  98233. + hcintmsk_data_t hcintmsk;
  98234. + hcint_data_t hcint_probe;
  98235. + hcchar_data_t hcchar;
  98236. + int handled = 0;
  98237. + int restart = 0;
  98238. + int last_csplit = 0;
  98239. + int start_next_periodic = 0;
  98240. + struct fiq_channel_state *st = &state->channel[n];
  98241. + hfnum_data_t hfnum;
  98242. +
  98243. + hcint.d32 = FIQ_READ(state->dwc_regs_base + HC_START + (HC_OFFSET * n) + HCINT);
  98244. + hcintmsk.d32 = FIQ_READ(state->dwc_regs_base + HC_START + (HC_OFFSET * n) + HCINTMSK);
  98245. + hcint_probe.d32 = hcint.d32 & hcintmsk.d32;
  98246. +
  98247. + if (st->fsm != FIQ_PASSTHROUGH) {
  98248. + fiq_print(FIQDBG_INT, state, "HC%01d ST%02d", n, st->fsm);
  98249. + fiq_print(FIQDBG_INT, state, "%08x", hcint.d32);
  98250. + }
  98251. +
  98252. + switch (st->fsm) {
  98253. +
  98254. + case FIQ_PASSTHROUGH:
  98255. + case FIQ_DEQUEUE_ISSUED:
  98256. + /* doesn't belong to us, kick it upstairs */
  98257. + break;
  98258. +
  98259. + case FIQ_PASSTHROUGH_ERRORSTATE:
  98260. + /* We are here to emulate the error recovery mechanism of the dwc HCD.
  98261. + * Several interrupts are unmasked if a previous transaction failed - it's
  98262. + * death for the FIQ to attempt to handle them as the channel isn't halted.
  98263. + * Emulate what the HCD does in this situation: mask and continue.
  98264. + * The FSM has no other state setup so this has to be handled out-of-band.
  98265. + */
  98266. + fiq_print(FIQDBG_ERR, state, "ERRST %02d", n);
  98267. + if (hcint_probe.b.nak || hcint_probe.b.ack || hcint_probe.b.datatglerr) {
  98268. + fiq_print(FIQDBG_ERR, state, "RESET %02d", n);
  98269. + /* In some random cases we can get a NAK interrupt coincident with a Xacterr
  98270. + * interrupt, after the device has disappeared.
  98271. + */
  98272. + if (!hcint.b.xacterr)
  98273. + st->nr_errors = 0;
  98274. + hcintmsk.b.nak = 0;
  98275. + hcintmsk.b.ack = 0;
  98276. + hcintmsk.b.datatglerr = 0;
  98277. + FIQ_WRITE(state->dwc_regs_base + HC_START + (HC_OFFSET * n) + HCINTMSK, hcintmsk.d32);
  98278. + return 1;
  98279. + }
  98280. + if (hcint_probe.b.chhltd) {
  98281. + fiq_print(FIQDBG_ERR, state, "CHHLT %02d", n);
  98282. + fiq_print(FIQDBG_ERR, state, "%08x", hcint.d32);
  98283. + return 0;
  98284. + }
  98285. + break;
  98286. +
  98287. + /* Non-periodic state groups */
  98288. + case FIQ_NP_SSPLIT_STARTED:
  98289. + case FIQ_NP_SSPLIT_RETRY:
  98290. + /* Got a HCINT for a NP SSPLIT. Expected ACK / NAK / fail */
  98291. + if (hcint.b.ack) {
  98292. + /* SSPLIT complete. For OUT, the data has been sent. For IN, the LS transaction
  98293. + * will start shortly. SOF needs to kick the transaction to prevent a NYET flood.
  98294. + */
  98295. + if(st->hcchar_copy.b.epdir == 1)
  98296. + st->fsm = FIQ_NP_IN_CSPLIT_RETRY;
  98297. + else
  98298. + st->fsm = FIQ_NP_OUT_CSPLIT_RETRY;
  98299. + st->nr_errors = 0;
  98300. + handled = 1;
  98301. + fiq_fsm_setup_csplit(state, n);
  98302. + } else if (hcint.b.nak) {
  98303. + // No buffer space in TT. Retry on a uframe boundary.
  98304. + st->fsm = FIQ_NP_SSPLIT_RETRY;
  98305. + handled = 1;
  98306. + } else if (hcint.b.xacterr) {
  98307. + // The only other one we care about is xacterr. This implies HS bus error - retry.
  98308. + st->nr_errors++;
  98309. + st->fsm = FIQ_NP_SSPLIT_RETRY;
  98310. + if (st->nr_errors >= 3) {
  98311. + st->fsm = FIQ_NP_SPLIT_HS_ABORTED;
  98312. + } else {
  98313. + handled = 1;
  98314. + restart = 1;
  98315. + }
  98316. + } else {
  98317. + st->fsm = FIQ_NP_SPLIT_LS_ABORTED;
  98318. + handled = 0;
  98319. + restart = 0;
  98320. + }
  98321. + break;
  98322. +
  98323. + case FIQ_NP_IN_CSPLIT_RETRY:
  98324. + /* Received a CSPLIT done interrupt.
  98325. + * Expected Data/NAK/STALL/NYET for IN.
  98326. + */
  98327. + if (hcint.b.xfercomp) {
  98328. + /* For IN, data is present. */
  98329. + st->fsm = FIQ_NP_SPLIT_DONE;
  98330. + } else if (hcint.b.nak) {
  98331. + /* no endpoint data. Punt it upstairs */
  98332. + st->fsm = FIQ_NP_SPLIT_DONE;
  98333. + } else if (hcint.b.nyet) {
  98334. + /* CSPLIT NYET - retry on a uframe boundary. */
  98335. + handled = 1;
  98336. + st->nr_errors = 0;
  98337. + } else if (hcint.b.datatglerr) {
  98338. + /* data toggle errors do not set the xfercomp bit. */
  98339. + st->fsm = FIQ_NP_SPLIT_LS_ABORTED;
  98340. + } else if (hcint.b.xacterr) {
  98341. + /* HS error. Retry immediate */
  98342. + st->fsm = FIQ_NP_IN_CSPLIT_RETRY;
  98343. + st->nr_errors++;
  98344. + if (st->nr_errors >= 3) {
  98345. + st->fsm = FIQ_NP_SPLIT_HS_ABORTED;
  98346. + } else {
  98347. + handled = 1;
  98348. + restart = 1;
  98349. + }
  98350. + } else if (hcint.b.stall || hcint.b.bblerr) {
  98351. + /* A STALL implies either a LS bus error or a genuine STALL. */
  98352. + st->fsm = FIQ_NP_SPLIT_LS_ABORTED;
  98353. + } else {
  98354. + /* Hardware bug. It's possible in some cases to
  98355. + * get a channel halt with nothing else set when
  98356. + * the response was a NYET. Treat as local 3-strikes retry.
  98357. + */
  98358. + hcint_data_t hcint_test = hcint;
  98359. + hcint_test.b.chhltd = 0;
  98360. + if (!hcint_test.d32) {
  98361. + st->nr_errors++;
  98362. + if (st->nr_errors >= 3) {
  98363. + st->fsm = FIQ_NP_SPLIT_HS_ABORTED;
  98364. + } else {
  98365. + handled = 1;
  98366. + }
  98367. + } else {
  98368. + /* Bail out if something unexpected happened */
  98369. + st->fsm = FIQ_NP_SPLIT_HS_ABORTED;
  98370. + }
  98371. + }
  98372. + break;
  98373. +
  98374. + case FIQ_NP_OUT_CSPLIT_RETRY:
  98375. + /* Received a CSPLIT done interrupt.
  98376. + * Expected ACK/NAK/STALL/NYET/XFERCOMP for OUT.*/
  98377. + if (hcint.b.xfercomp) {
  98378. + st->fsm = FIQ_NP_SPLIT_DONE;
  98379. + } else if (hcint.b.nak) {
  98380. + // The HCD will implement the holdoff on frame boundaries.
  98381. + st->fsm = FIQ_NP_SPLIT_DONE;
  98382. + } else if (hcint.b.nyet) {
  98383. + // Hub still processing.
  98384. + st->fsm = FIQ_NP_OUT_CSPLIT_RETRY;
  98385. + handled = 1;
  98386. + st->nr_errors = 0;
  98387. + //restart = 1;
  98388. + } else if (hcint.b.xacterr) {
  98389. + /* HS error. retry immediate */
  98390. + st->fsm = FIQ_NP_OUT_CSPLIT_RETRY;
  98391. + st->nr_errors++;
  98392. + if (st->nr_errors >= 3) {
  98393. + st->fsm = FIQ_NP_SPLIT_HS_ABORTED;
  98394. + } else {
  98395. + handled = 1;
  98396. + restart = 1;
  98397. + }
  98398. + } else if (hcint.b.stall) {
  98399. + /* LS bus error or genuine stall */
  98400. + st->fsm = FIQ_NP_SPLIT_LS_ABORTED;
  98401. + } else {
  98402. + /*
  98403. + * Hardware bug. It's possible in some cases to get a
  98404. + * channel halt with nothing else set when the response was a NYET.
  98405. + * Treat as local 3-strikes retry.
  98406. + */
  98407. + hcint_data_t hcint_test = hcint;
  98408. + hcint_test.b.chhltd = 0;
  98409. + if (!hcint_test.d32) {
  98410. + st->nr_errors++;
  98411. + if (st->nr_errors >= 3) {
  98412. + st->fsm = FIQ_NP_SPLIT_HS_ABORTED;
  98413. + } else {
  98414. + handled = 1;
  98415. + }
  98416. + } else {
  98417. + // Something unexpected happened. AHBerror or babble perhaps. Let the IRQ deal with it.
  98418. + st->fsm = FIQ_NP_SPLIT_HS_ABORTED;
  98419. + }
  98420. + }
  98421. + break;
  98422. +
  98423. + /* Periodic split states (except isoc out) */
  98424. + case FIQ_PER_SSPLIT_STARTED:
  98425. + /* Expect an ACK or failure for SSPLIT */
  98426. + if (hcint.b.ack) {
  98427. + /*
  98428. + * SSPLIT transfer complete interrupt - the generation of this interrupt is fraught with bugs.
  98429. + * For a packet queued in microframe n-3 to appear in n-2, if the channel is enabled near the EOF1
  98430. + * point for microframe n-3, the packet will not appear on the bus until microframe n.
  98431. + * Additionally, the generation of the actual interrupt is dodgy. For a packet appearing on the bus
  98432. + * in microframe n, sometimes the interrupt is generated immediately. Sometimes, it appears in n+1
  98433. + * coincident with SOF for n+1.
  98434. + * SOF is also buggy. It can sometimes be raised AFTER the first bus transaction has taken place.
  98435. + * These appear to be caused by timing/clock crossing bugs within the core itself.
  98436. + * State machine workaround.
  98437. + */
  98438. + hfnum.d32 = FIQ_READ(state->dwc_regs_base + HFNUM);
  98439. + hcchar.d32 = FIQ_READ(state->dwc_regs_base + HC_START + (HC_OFFSET * n) + HCCHAR);
  98440. + fiq_fsm_setup_csplit(state, n);
  98441. + /* Poke the oddfrm bit. If we are equivalent, we received the interrupt at the correct
  98442. + * time. If not, then we're in the next SOF.
  98443. + */
  98444. + if ((hfnum.b.frnum & 0x1) == hcchar.b.oddfrm) {
  98445. + fiq_print(FIQDBG_INT, state, "CSWAIT %01d", n);
  98446. + st->expected_uframe = hfnum.b.frnum;
  98447. + st->fsm = FIQ_PER_CSPLIT_WAIT;
  98448. + } else {
  98449. + fiq_print(FIQDBG_INT, state, "CSPOL %01d", n);
  98450. + /* For isochronous IN endpoints,
  98451. + * we need to hold off if we are expecting a lot of data */
  98452. + if (st->hcchar_copy.b.mps < DATA0_PID_HEURISTIC) {
  98453. + start_next_periodic = 1;
  98454. + }
  98455. + /* Danger will robinson: we are in a broken state. If our first interrupt after
  98456. + * this is a NYET, it will be delayed by 1 uframe and result in an unrecoverable
  98457. + * lag. Unmask the NYET interrupt.
  98458. + */
  98459. + st->expected_uframe = (hfnum.b.frnum + 1) & 0x3FFF;
  98460. + st->fsm = FIQ_PER_CSPLIT_BROKEN_NYET1;
  98461. + restart = 1;
  98462. + }
  98463. + handled = 1;
  98464. + } else if (hcint.b.xacterr) {
  98465. + /* 3-strikes retry is enabled, we have hit our max nr_errors */
  98466. + st->fsm = FIQ_PER_SPLIT_HS_ABORTED;
  98467. + start_next_periodic = 1;
  98468. + } else {
  98469. + st->fsm = FIQ_PER_SPLIT_HS_ABORTED;
  98470. + start_next_periodic = 1;
  98471. + }
  98472. + /* We can now queue the next isochronous OUT transaction, if one is pending. */
  98473. + if(fiq_fsm_tt_next_isoc(state, num_channels, n)) {
  98474. + fiq_print(FIQDBG_INT, state, "NEXTISO ");
  98475. + }
  98476. + break;
  98477. +
  98478. + case FIQ_PER_CSPLIT_NYET1:
  98479. + /* First CSPLIT attempt was a NYET. If we get a subsequent NYET,
  98480. + * we are too late and the TT has dropped its CSPLIT fifo.
  98481. + */
  98482. + hfnum.d32 = FIQ_READ(state->dwc_regs_base + HFNUM);
  98483. + hcchar.d32 = FIQ_READ(state->dwc_regs_base + HC_START + (HC_OFFSET * n) + HCCHAR);
  98484. + start_next_periodic = 1;
  98485. + if (hcint.b.nak) {
  98486. + st->fsm = FIQ_PER_SPLIT_DONE;
  98487. + } else if (hcint.b.xfercomp) {
  98488. + fiq_increment_dma_buf(state, num_channels, n);
  98489. + st->fsm = FIQ_PER_CSPLIT_POLL;
  98490. + st->nr_errors = 0;
  98491. + if (fiq_fsm_more_csplits(state, n, &last_csplit)) {
  98492. + handled = 1;
  98493. + restart = 1;
  98494. + if (!last_csplit)
  98495. + start_next_periodic = 0;
  98496. + } else {
  98497. + st->fsm = FIQ_PER_SPLIT_DONE;
  98498. + }
  98499. + } else if (hcint.b.nyet) {
  98500. + /* Doh. Data lost. */
  98501. + st->fsm = FIQ_PER_SPLIT_NYET_ABORTED;
  98502. + } else if (hcint.b.xacterr || hcint.b.stall || hcint.b.bblerr) {
  98503. + st->fsm = FIQ_PER_SPLIT_LS_ABORTED;
  98504. + } else {
  98505. + st->fsm = FIQ_PER_SPLIT_HS_ABORTED;
  98506. + }
  98507. + break;
  98508. +
  98509. + case FIQ_PER_CSPLIT_BROKEN_NYET1:
  98510. + /*
  98511. + * we got here because our host channel is in the delayed-interrupt
  98512. + * state and we cannot take a NYET interrupt any later than when it
  98513. + * occurred. Disable then re-enable the channel if this happens to force
  98514. + * CSPLITs to occur at the right time.
  98515. + */
  98516. + hfnum.d32 = FIQ_READ(state->dwc_regs_base + HFNUM);
  98517. + hcchar.d32 = FIQ_READ(state->dwc_regs_base + HC_START + (HC_OFFSET * n) + HCCHAR);
  98518. + fiq_print(FIQDBG_INT, state, "BROK: %01d ", n);
  98519. + if (hcint.b.nak) {
  98520. + st->fsm = FIQ_PER_SPLIT_DONE;
  98521. + start_next_periodic = 1;
  98522. + } else if (hcint.b.xfercomp) {
  98523. + fiq_increment_dma_buf(state, num_channels, n);
  98524. + if (fiq_fsm_more_csplits(state, n, &last_csplit)) {
  98525. + st->fsm = FIQ_PER_CSPLIT_POLL;
  98526. + handled = 1;
  98527. + restart = 1;
  98528. + start_next_periodic = 1;
  98529. + /* Reload HCTSIZ for the next transfer */
  98530. + fiq_fsm_reload_hctsiz(state, n);
  98531. + if (!last_csplit)
  98532. + start_next_periodic = 0;
  98533. + } else {
  98534. + st->fsm = FIQ_PER_SPLIT_DONE;
  98535. + }
  98536. + } else if (hcint.b.nyet) {
  98537. + st->fsm = FIQ_PER_SPLIT_NYET_ABORTED;
  98538. + start_next_periodic = 1;
  98539. + } else if (hcint.b.xacterr || hcint.b.stall || hcint.b.bblerr) {
  98540. + /* Local 3-strikes retry is handled by the core. This is a ERR response.*/
  98541. + st->fsm = FIQ_PER_SPLIT_LS_ABORTED;
  98542. + } else {
  98543. + st->fsm = FIQ_PER_SPLIT_HS_ABORTED;
  98544. + }
  98545. + break;
  98546. +
  98547. + case FIQ_PER_CSPLIT_POLL:
  98548. + hfnum.d32 = FIQ_READ(state->dwc_regs_base + HFNUM);
  98549. + hcchar.d32 = FIQ_READ(state->dwc_regs_base + HC_START + (HC_OFFSET * n) + HCCHAR);
  98550. + start_next_periodic = 1;
  98551. + if (hcint.b.nak) {
  98552. + st->fsm = FIQ_PER_SPLIT_DONE;
  98553. + } else if (hcint.b.xfercomp) {
  98554. + fiq_increment_dma_buf(state, num_channels, n);
  98555. + if (fiq_fsm_more_csplits(state, n, &last_csplit)) {
  98556. + handled = 1;
  98557. + restart = 1;
  98558. + /* Reload HCTSIZ for the next transfer */
  98559. + fiq_fsm_reload_hctsiz(state, n);
  98560. + if (!last_csplit)
  98561. + start_next_periodic = 0;
  98562. + } else {
  98563. + st->fsm = FIQ_PER_SPLIT_DONE;
  98564. + }
  98565. + } else if (hcint.b.nyet) {
  98566. + /* Are we a NYET after the first data packet? */
  98567. + if (st->nrpackets == 0) {
  98568. + st->fsm = FIQ_PER_CSPLIT_NYET1;
  98569. + handled = 1;
  98570. + restart = 1;
  98571. + } else {
  98572. + /* We got a NYET when polling CSPLITs. Can happen
  98573. + * if our heuristic fails, or if someone disables us
  98574. + * for any significant length of time.
  98575. + */
  98576. + if (st->nr_errors >= 3) {
  98577. + st->fsm = FIQ_PER_SPLIT_NYET_ABORTED;
  98578. + } else {
  98579. + st->fsm = FIQ_PER_SPLIT_DONE;
  98580. + }
  98581. + }
  98582. + } else if (hcint.b.xacterr || hcint.b.stall || hcint.b.bblerr) {
  98583. + /* For xacterr, Local 3-strikes retry is handled by the core. This is a ERR response.*/
  98584. + st->fsm = FIQ_PER_SPLIT_LS_ABORTED;
  98585. + } else {
  98586. + st->fsm = FIQ_PER_SPLIT_HS_ABORTED;
  98587. + }
  98588. + break;
  98589. +
  98590. + case FIQ_HS_ISOC_TURBO:
  98591. + if (fiq_fsm_update_hs_isoc(state, n, hcint)) {
  98592. + /* more transactions to come */
  98593. + handled = 1;
  98594. + restart = 1;
  98595. + fiq_print(FIQDBG_INT, state, "HSISO M ");
  98596. + } else {
  98597. + st->fsm = FIQ_HS_ISOC_DONE;
  98598. + fiq_print(FIQDBG_INT, state, "HSISO F ");
  98599. + }
  98600. + break;
  98601. +
  98602. + case FIQ_HS_ISOC_ABORTED:
  98603. + /* This abort is called by the driver rewriting the state mid-transaction
  98604. + * which allows the dequeue mechanism to work more effectively.
  98605. + */
  98606. + break;
  98607. +
  98608. + case FIQ_PER_ISO_OUT_ACTIVE:
  98609. + if (hcint.b.ack) {
  98610. + if(fiq_iso_out_advance(state, num_channels, n)) {
  98611. + /* last OUT transfer */
  98612. + st->fsm = FIQ_PER_ISO_OUT_LAST;
  98613. + /*
  98614. + * Assuming the periodic FIFO in the dwc core
  98615. + * actually does its job properly, we can queue
  98616. + * the next ssplit now and in theory, the wire
  98617. + * transactions will be in-order.
  98618. + */
  98619. + // No it doesn't. It appears to process requests in host channel order.
  98620. + //start_next_periodic = 1;
  98621. + }
  98622. + handled = 1;
  98623. + restart = 1;
  98624. + } else {
  98625. + /*
  98626. + * Isochronous transactions carry on regardless. Log the error
  98627. + * and continue.
  98628. + */
  98629. + //explode += 1;
  98630. + st->nr_errors++;
  98631. + if(fiq_iso_out_advance(state, num_channels, n)) {
  98632. + st->fsm = FIQ_PER_ISO_OUT_LAST;
  98633. + //start_next_periodic = 1;
  98634. + }
  98635. + handled = 1;
  98636. + restart = 1;
  98637. + }
  98638. + break;
  98639. +
  98640. + case FIQ_PER_ISO_OUT_LAST:
  98641. + if (hcint.b.ack) {
  98642. + /* All done here */
  98643. + st->fsm = FIQ_PER_ISO_OUT_DONE;
  98644. + } else {
  98645. + st->fsm = FIQ_PER_ISO_OUT_DONE;
  98646. + st->nr_errors++;
  98647. + }
  98648. + start_next_periodic = 1;
  98649. + break;
  98650. +
  98651. + case FIQ_PER_SPLIT_TIMEOUT:
  98652. + /* SOF kicked us because we overran. */
  98653. + start_next_periodic = 1;
  98654. + break;
  98655. +
  98656. + default:
  98657. + break;
  98658. + }
  98659. +
  98660. + if (handled) {
  98661. + FIQ_WRITE(state->dwc_regs_base + HC_START + (HC_OFFSET * n) + HCINT, hcint.d32);
  98662. + } else {
  98663. + /* Copy the regs into the state so the IRQ knows what to do */
  98664. + st->hcint_copy.d32 = hcint.d32;
  98665. + }
  98666. +
  98667. + if (restart) {
  98668. + /* Restart always implies handled. */
  98669. + if (restart == 2) {
  98670. + /* For complete-split INs, the show must go on.
  98671. + * Force a channel restart */
  98672. + fiq_fsm_restart_channel(state, n, 1);
  98673. + } else {
  98674. + fiq_fsm_restart_channel(state, n, 0);
  98675. + }
  98676. + }
  98677. + if (start_next_periodic) {
  98678. + fiq_fsm_start_next_periodic(state, num_channels);
  98679. + }
  98680. + if (st->fsm != FIQ_PASSTHROUGH)
  98681. + fiq_print(FIQDBG_INT, state, "FSMOUT%02d", st->fsm);
  98682. +
  98683. + return handled;
  98684. +}
  98685. +
  98686. +
  98687. +/**
  98688. + * dwc_otg_fiq_fsm() - Flying State Machine (monster) FIQ
  98689. + * @state: pointer to state struct passed from the banked FIQ mode registers.
  98690. + * @num_channels: set according to the DWC hardware configuration
  98691. + * @dma: pointer to DMA bounce buffers for split transaction slots
  98692. + *
  98693. + * The FSM FIQ performs the low-level tasks that normally would be performed by the microcode
  98694. + * inside an EHCI or similar host controller regarding split transactions. The DWC core
  98695. + * interrupts each and every time a split transaction packet is received or sent successfully.
  98696. + * This results in either an interrupt storm when everything is working "properly", or
  98697. + * the interrupt latency of the system in general breaks time-sensitive periodic split
  98698. + * transactions. Pushing the low-level, but relatively easy state machine work into the FIQ
  98699. + * solves these problems.
  98700. + *
  98701. + * Return: void
  98702. + */
  98703. +void notrace dwc_otg_fiq_fsm(struct fiq_state *state, int num_channels)
  98704. +{
  98705. + gintsts_data_t gintsts, gintsts_handled;
  98706. + gintmsk_data_t gintmsk;
  98707. + //hfnum_data_t hfnum;
  98708. + haint_data_t haint, haint_handled;
  98709. + haintmsk_data_t haintmsk;
  98710. + int kick_irq = 0;
  98711. +
  98712. + gintsts_handled.d32 = 0;
  98713. + haint_handled.d32 = 0;
  98714. +
  98715. + fiq_fsm_spin_lock(&state->lock);
  98716. + gintsts.d32 = FIQ_READ(state->dwc_regs_base + GINTSTS);
  98717. + gintmsk.d32 = FIQ_READ(state->dwc_regs_base + GINTMSK);
  98718. + gintsts.d32 &= gintmsk.d32;
  98719. +
  98720. + if (gintsts.b.sofintr) {
  98721. + /* For FSM mode, SOF is required to keep the state machine advance for
  98722. + * certain stages of the periodic pipeline. It's death to mask this
  98723. + * interrupt in that case.
  98724. + */
  98725. +
  98726. + if (!fiq_fsm_do_sof(state, num_channels)) {
  98727. + /* Kick IRQ once. Queue advancement means that all pending transactions
  98728. + * will get serviced when the IRQ finally executes.
  98729. + */
  98730. + if (state->gintmsk_saved.b.sofintr == 1)
  98731. + kick_irq |= 1;
  98732. + state->gintmsk_saved.b.sofintr = 0;
  98733. + }
  98734. + gintsts_handled.b.sofintr = 1;
  98735. + }
  98736. +
  98737. + if (gintsts.b.hcintr) {
  98738. + int i;
  98739. + haint.d32 = FIQ_READ(state->dwc_regs_base + HAINT);
  98740. + haintmsk.d32 = FIQ_READ(state->dwc_regs_base + HAINTMSK);
  98741. + haint.d32 &= haintmsk.d32;
  98742. + haint_handled.d32 = 0;
  98743. + for (i=0; i<num_channels; i++) {
  98744. + if (haint.b2.chint & (1 << i)) {
  98745. + if(!fiq_fsm_do_hcintr(state, num_channels, i)) {
  98746. + /* HCINT was not handled in FIQ
  98747. + * HAINT is level-sensitive, leading to level-sensitive ginststs.b.hcint bit.
  98748. + * Mask HAINT(i) but keep top-level hcint unmasked.
  98749. + */
  98750. + state->haintmsk_saved.b2.chint &= ~(1 << i);
  98751. + } else {
  98752. + /* do_hcintr cleaned up after itself, but clear haint */
  98753. + haint_handled.b2.chint |= (1 << i);
  98754. + }
  98755. + }
  98756. + }
  98757. +
  98758. + if (haint_handled.b2.chint) {
  98759. + FIQ_WRITE(state->dwc_regs_base + HAINT, haint_handled.d32);
  98760. + }
  98761. +
  98762. + if (haintmsk.d32 != (haintmsk.d32 & state->haintmsk_saved.d32)) {
  98763. + /*
  98764. + * This is necessary to avoid multiple retriggers of the MPHI in the case
  98765. + * where interrupts are held off and HCINTs start to pile up.
  98766. + * Only wake up the IRQ if a new interrupt came in, was not handled and was
  98767. + * masked.
  98768. + */
  98769. + haintmsk.d32 &= state->haintmsk_saved.d32;
  98770. + FIQ_WRITE(state->dwc_regs_base + HAINTMSK, haintmsk.d32);
  98771. + kick_irq |= 1;
  98772. + }
  98773. + /* Top-Level interrupt - always handled because it's level-sensitive */
  98774. + gintsts_handled.b.hcintr = 1;
  98775. + }
  98776. +
  98777. +
  98778. + /* Clear the bits in the saved register that were not handled but were triggered. */
  98779. + state->gintmsk_saved.d32 &= ~(gintsts.d32 & ~gintsts_handled.d32);
  98780. +
  98781. + /* FIQ didn't handle something - mask has changed - write new mask */
  98782. + if (gintmsk.d32 != (gintmsk.d32 & state->gintmsk_saved.d32)) {
  98783. + gintmsk.d32 &= state->gintmsk_saved.d32;
  98784. + gintmsk.b.sofintr = 1;
  98785. + FIQ_WRITE(state->dwc_regs_base + GINTMSK, gintmsk.d32);
  98786. +// fiq_print(FIQDBG_INT, state, "KICKGINT");
  98787. +// fiq_print(FIQDBG_INT, state, "%08x", gintmsk.d32);
  98788. +// fiq_print(FIQDBG_INT, state, "%08x", state->gintmsk_saved.d32);
  98789. + kick_irq |= 1;
  98790. + }
  98791. +
  98792. + if (gintsts_handled.d32) {
  98793. + /* Only applies to edge-sensitive bits in GINTSTS */
  98794. + FIQ_WRITE(state->dwc_regs_base + GINTSTS, gintsts_handled.d32);
  98795. + }
  98796. +
  98797. + /* We got an interrupt, didn't handle it. */
  98798. + if (kick_irq) {
  98799. + state->mphi_int_count++;
  98800. + FIQ_WRITE(state->mphi_regs.outdda, (int) state->dummy_send);
  98801. + FIQ_WRITE(state->mphi_regs.outddb, (1<<29));
  98802. +
  98803. + }
  98804. + state->fiq_done++;
  98805. + mb();
  98806. + fiq_fsm_spin_unlock(&state->lock);
  98807. +}
  98808. +
  98809. +
  98810. +/**
  98811. + * dwc_otg_fiq_nop() - FIQ "lite"
  98812. + * @state: pointer to state struct passed from the banked FIQ mode registers.
  98813. + *
  98814. + * The "nop" handler does not intervene on any interrupts other than SOF.
  98815. + * It is limited in scope to deciding at each SOF if the IRQ SOF handler (which deals
  98816. + * with non-periodic/periodic queues) needs to be kicked.
  98817. + *
  98818. + * This is done to hold off the SOF interrupt, which occurs at a rate of 8000 per second.
  98819. + *
  98820. + * Return: void
  98821. + */
  98822. +void notrace dwc_otg_fiq_nop(struct fiq_state *state)
  98823. +{
  98824. + gintsts_data_t gintsts, gintsts_handled;
  98825. + gintmsk_data_t gintmsk;
  98826. + hfnum_data_t hfnum;
  98827. +
  98828. + fiq_fsm_spin_lock(&state->lock);
  98829. + hfnum.d32 = FIQ_READ(state->dwc_regs_base + HFNUM);
  98830. + gintsts.d32 = FIQ_READ(state->dwc_regs_base + GINTSTS);
  98831. + gintmsk.d32 = FIQ_READ(state->dwc_regs_base + GINTMSK);
  98832. + gintsts.d32 &= gintmsk.d32;
  98833. + gintsts_handled.d32 = 0;
  98834. +
  98835. + if (gintsts.b.sofintr) {
  98836. + if (!state->kick_np_queues &&
  98837. + dwc_frame_num_gt(state->next_sched_frame, hfnum.b.frnum)) {
  98838. + /* SOF handled, no work to do, just ACK interrupt */
  98839. + gintsts_handled.b.sofintr = 1;
  98840. + } else {
  98841. + /* Kick IRQ */
  98842. + state->gintmsk_saved.b.sofintr = 0;
  98843. + }
  98844. + }
  98845. +
  98846. + /* Reset handled interrupts */
  98847. + if(gintsts_handled.d32) {
  98848. + FIQ_WRITE(state->dwc_regs_base + GINTSTS, gintsts_handled.d32);
  98849. + }
  98850. +
  98851. + /* Clear the bits in the saved register that were not handled but were triggered. */
  98852. + state->gintmsk_saved.d32 &= ~(gintsts.d32 & ~gintsts_handled.d32);
  98853. +
  98854. + /* We got an interrupt, didn't handle it and want to mask it */
  98855. + if (~(state->gintmsk_saved.d32)) {
  98856. + state->mphi_int_count++;
  98857. + gintmsk.d32 &= state->gintmsk_saved.d32;
  98858. + FIQ_WRITE(state->dwc_regs_base + GINTMSK, gintmsk.d32);
  98859. + /* Force a clear before another dummy send */
  98860. + FIQ_WRITE(state->mphi_regs.intstat, (1<<29));
  98861. + FIQ_WRITE(state->mphi_regs.outdda, (int) state->dummy_send);
  98862. + FIQ_WRITE(state->mphi_regs.outddb, (1<<29));
  98863. +
  98864. + }
  98865. + state->fiq_done++;
  98866. + mb();
  98867. + fiq_fsm_spin_unlock(&state->lock);
  98868. +}
  98869. diff -Nur linux-3.18.14/drivers/usb/host/dwc_otg/dwc_otg_fiq_fsm.h linux-rpi/drivers/usb/host/dwc_otg/dwc_otg_fiq_fsm.h
  98870. --- linux-3.18.14/drivers/usb/host/dwc_otg/dwc_otg_fiq_fsm.h 1969-12-31 18:00:00.000000000 -0600
  98871. +++ linux-rpi/drivers/usb/host/dwc_otg/dwc_otg_fiq_fsm.h 2015-05-31 14:46:12.905660961 -0500
  98872. @@ -0,0 +1,367 @@
  98873. +/*
  98874. + * dwc_otg_fiq_fsm.h - Finite state machine FIQ header definitions
  98875. + *
  98876. + * Copyright (c) 2013 Raspberry Pi Foundation
  98877. + *
  98878. + * Author: Jonathan Bell <jonathan@raspberrypi.org>
  98879. + * All rights reserved.
  98880. + *
  98881. + * Redistribution and use in source and binary forms, with or without
  98882. + * modification, are permitted provided that the following conditions are met:
  98883. + * * Redistributions of source code must retain the above copyright
  98884. + * notice, this list of conditions and the following disclaimer.
  98885. + * * Redistributions in binary form must reproduce the above copyright
  98886. + * notice, this list of conditions and the following disclaimer in the
  98887. + * documentation and/or other materials provided with the distribution.
  98888. + * * Neither the name of Raspberry Pi nor the
  98889. + * names of its contributors may be used to endorse or promote products
  98890. + * derived from this software without specific prior written permission.
  98891. + *
  98892. + * THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS "AS IS" AND
  98893. + * ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE IMPLIED
  98894. + * WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE ARE
  98895. + * DISCLAIMED. IN NO EVENT SHALL <COPYRIGHT HOLDER> BE LIABLE FOR ANY
  98896. + * DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES
  98897. + * (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES;
  98898. + * LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND
  98899. + * ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT
  98900. + * (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE OF THIS
  98901. + * SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
  98902. + *
  98903. + * This FIQ implements functionality that performs split transactions on
  98904. + * the dwc_otg hardware without any outside intervention. A split transaction
  98905. + * is "queued" by nominating a specific host channel to perform the entirety
  98906. + * of a split transaction. This FIQ will then perform the microframe-precise
  98907. + * scheduling required in each phase of the transaction until completion.
  98908. + *
  98909. + * The FIQ functionality has been surgically implanted into the Synopsys
  98910. + * vendor-provided driver.
  98911. + *
  98912. + */
  98913. +
  98914. +#ifndef DWC_OTG_FIQ_FSM_H_
  98915. +#define DWC_OTG_FIQ_FSM_H_
  98916. +
  98917. +#include "dwc_otg_regs.h"
  98918. +#include "dwc_otg_cil.h"
  98919. +#include "dwc_otg_hcd.h"
  98920. +#include <linux/kernel.h>
  98921. +#include <linux/irqflags.h>
  98922. +#include <linux/string.h>
  98923. +#include <asm/barrier.h>
  98924. +
  98925. +#if 0
  98926. +#define FLAME_ON(x) \
  98927. +do { \
  98928. + int gpioreg; \
  98929. + \
  98930. + gpioreg = readl(__io_address(0x20200000+0x8)); \
  98931. + gpioreg &= ~(7 << (x-20)*3); \
  98932. + gpioreg |= 0x1 << (x-20)*3; \
  98933. + writel(gpioreg, __io_address(0x20200000+0x8)); \
  98934. + \
  98935. + writel(1<<x, __io_address(0x20200000+(0x1C))); \
  98936. +} while (0)
  98937. +
  98938. +#define FLAME_OFF(x) \
  98939. +do { \
  98940. + writel(1<<x, __io_address(0x20200000+(0x28))); \
  98941. +} while (0)
  98942. +#else
  98943. +#define FLAME_ON(x) do { } while (0)
  98944. +#define FLAME_OFF(X) do { } while (0)
  98945. +#endif
  98946. +
  98947. +/* This is a quick-and-dirty arch-specific register read/write. We know that
  98948. + * writes to a peripheral on BCM2835 will always arrive in-order, also that
  98949. + * reads and writes are executed in-order therefore the need for memory barriers
  98950. + * is obviated if we're only talking to USB.
  98951. + */
  98952. +#define FIQ_WRITE(_addr_,_data_) (*(volatile unsigned int *) (_addr_) = (_data_))
  98953. +#define FIQ_READ(_addr_) (*(volatile unsigned int *) (_addr_))
  98954. +
  98955. +/* FIQ-ified register definitions. Offsets are from dwc_regs_base. */
  98956. +#define GINTSTS 0x014
  98957. +#define GINTMSK 0x018
  98958. +/* Debug register. Poll the top of the received packets FIFO. */
  98959. +#define GRXSTSR 0x01C
  98960. +#define HFNUM 0x408
  98961. +#define HAINT 0x414
  98962. +#define HAINTMSK 0x418
  98963. +#define HPRT0 0x440
  98964. +
  98965. +/* HC_regs start from an offset of 0x500 */
  98966. +#define HC_START 0x500
  98967. +#define HC_OFFSET 0x020
  98968. +
  98969. +#define HC_DMA 0x514
  98970. +
  98971. +#define HCCHAR 0x00
  98972. +#define HCSPLT 0x04
  98973. +#define HCINT 0x08
  98974. +#define HCINTMSK 0x0C
  98975. +#define HCTSIZ 0x10
  98976. +
  98977. +#define ISOC_XACTPOS_ALL 0b11
  98978. +#define ISOC_XACTPOS_BEGIN 0b10
  98979. +#define ISOC_XACTPOS_MID 0b00
  98980. +#define ISOC_XACTPOS_END 0b01
  98981. +
  98982. +#define DWC_PID_DATA2 0b01
  98983. +#define DWC_PID_MDATA 0b11
  98984. +#define DWC_PID_DATA1 0b10
  98985. +#define DWC_PID_DATA0 0b00
  98986. +
  98987. +typedef struct {
  98988. + volatile void* base;
  98989. + volatile void* ctrl;
  98990. + volatile void* outdda;
  98991. + volatile void* outddb;
  98992. + volatile void* intstat;
  98993. +} mphi_regs_t;
  98994. +
  98995. +enum fiq_debug_level {
  98996. + FIQDBG_SCHED = (1 << 0),
  98997. + FIQDBG_INT = (1 << 1),
  98998. + FIQDBG_ERR = (1 << 2),
  98999. + FIQDBG_PORTHUB = (1 << 3),
  99000. +};
  99001. +
  99002. +typedef struct {
  99003. + union {
  99004. + uint32_t slock;
  99005. + struct _tickets {
  99006. + uint16_t owner;
  99007. + uint16_t next;
  99008. + } tickets;
  99009. + };
  99010. +} fiq_lock_t;
  99011. +
  99012. +struct fiq_state;
  99013. +
  99014. +extern void _fiq_print (enum fiq_debug_level dbg_lvl, volatile struct fiq_state *state, char *fmt, ...);
  99015. +#if 0
  99016. +#define fiq_print _fiq_print
  99017. +#else
  99018. +#define fiq_print(x, y, ...)
  99019. +#endif
  99020. +
  99021. +extern bool fiq_enable, fiq_fsm_enable;
  99022. +extern ushort nak_holdoff;
  99023. +
  99024. +/**
  99025. + * enum fiq_fsm_state - The FIQ FSM states.
  99026. + *
  99027. + * This is the "core" of the FIQ FSM. Broadly, the FSM states follow the
  99028. + * USB2.0 specification for host responses to various transaction states.
  99029. + * There are modifications to this host state machine because of a variety of
  99030. + * quirks and limitations in the dwc_otg hardware.
  99031. + *
  99032. + * The fsm state is also used to communicate back to the driver on completion of
  99033. + * a split transaction. The end states are used in conjunction with the interrupts
  99034. + * raised by the final transaction.
  99035. + */
  99036. +enum fiq_fsm_state {
  99037. + /* FIQ isn't enabled for this host channel */
  99038. + FIQ_PASSTHROUGH = 0,
  99039. + /* For the first interrupt received for this channel,
  99040. + * the FIQ has to ack any interrupts indicating success. */
  99041. + FIQ_PASSTHROUGH_ERRORSTATE = 31,
  99042. + /* Nonperiodic state groups */
  99043. + FIQ_NP_SSPLIT_STARTED = 1,
  99044. + FIQ_NP_SSPLIT_RETRY = 2,
  99045. + FIQ_NP_OUT_CSPLIT_RETRY = 3,
  99046. + FIQ_NP_IN_CSPLIT_RETRY = 4,
  99047. + FIQ_NP_SPLIT_DONE = 5,
  99048. + FIQ_NP_SPLIT_LS_ABORTED = 6,
  99049. + /* This differentiates a HS transaction error from a LS one
  99050. + * (handling the hub state is different) */
  99051. + FIQ_NP_SPLIT_HS_ABORTED = 7,
  99052. +
  99053. + /* Periodic state groups */
  99054. + /* Periodic transactions are either started directly by the IRQ handler
  99055. + * or deferred if the TT is already in use.
  99056. + */
  99057. + FIQ_PER_SSPLIT_QUEUED = 8,
  99058. + FIQ_PER_SSPLIT_STARTED = 9,
  99059. + FIQ_PER_SSPLIT_LAST = 10,
  99060. +
  99061. +
  99062. + FIQ_PER_ISO_OUT_PENDING = 11,
  99063. + FIQ_PER_ISO_OUT_ACTIVE = 12,
  99064. + FIQ_PER_ISO_OUT_LAST = 13,
  99065. + FIQ_PER_ISO_OUT_DONE = 27,
  99066. +
  99067. + FIQ_PER_CSPLIT_WAIT = 14,
  99068. + FIQ_PER_CSPLIT_NYET1 = 15,
  99069. + FIQ_PER_CSPLIT_BROKEN_NYET1 = 28,
  99070. + FIQ_PER_CSPLIT_NYET_FAFF = 29,
  99071. + /* For multiple CSPLITs (large isoc IN, or delayed interrupt) */
  99072. + FIQ_PER_CSPLIT_POLL = 16,
  99073. + /* The last CSPLIT for a transaction has been issued, differentiates
  99074. + * for the state machine to queue the next packet.
  99075. + */
  99076. + FIQ_PER_CSPLIT_LAST = 17,
  99077. +
  99078. + FIQ_PER_SPLIT_DONE = 18,
  99079. + FIQ_PER_SPLIT_LS_ABORTED = 19,
  99080. + FIQ_PER_SPLIT_HS_ABORTED = 20,
  99081. + FIQ_PER_SPLIT_NYET_ABORTED = 21,
  99082. + /* Frame rollover has occurred without the transaction finishing. */
  99083. + FIQ_PER_SPLIT_TIMEOUT = 22,
  99084. +
  99085. + /* FIQ-accelerated HS Isochronous state groups */
  99086. + FIQ_HS_ISOC_TURBO = 23,
  99087. + /* For interval > 1, SOF wakes up the isochronous FSM */
  99088. + FIQ_HS_ISOC_SLEEPING = 24,
  99089. + FIQ_HS_ISOC_DONE = 25,
  99090. + FIQ_HS_ISOC_ABORTED = 26,
  99091. + FIQ_DEQUEUE_ISSUED = 30,
  99092. + FIQ_TEST = 32,
  99093. +};
  99094. +
  99095. +struct fiq_stack {
  99096. + int magic1;
  99097. + uint8_t stack[2048];
  99098. + int magic2;
  99099. +};
  99100. +
  99101. +
  99102. +/**
  99103. + * struct fiq_dma_info - DMA bounce buffer utilisation information (per-channel)
  99104. + * @index: Number of slots reported used for IN transactions / number of slots
  99105. + * transmitted for an OUT transaction
  99106. + * @slot_len[6]: Number of actual transfer bytes in each slot (255 if unused)
  99107. + *
  99108. + * Split transaction transfers can have variable length depending on other bus
  99109. + * traffic. The OTG core DMA engine requires 4-byte aligned addresses therefore
  99110. + * each transaction needs a guaranteed aligned address. A maximum of 6 split transfers
  99111. + * can happen per-frame.
  99112. + */
  99113. +struct fiq_dma_info {
  99114. + u8 index;
  99115. + u8 slot_len[6];
  99116. +};
  99117. +
  99118. +struct __attribute__((packed)) fiq_split_dma_slot {
  99119. + u8 buf[188];
  99120. +};
  99121. +
  99122. +struct fiq_dma_channel {
  99123. + struct __attribute__((packed)) fiq_split_dma_slot index[6];
  99124. +};
  99125. +
  99126. +struct fiq_dma_blob {
  99127. + struct __attribute__((packed)) fiq_dma_channel channel[0];
  99128. +};
  99129. +
  99130. +/**
  99131. + * struct fiq_hs_isoc_info - USB2.0 isochronous data
  99132. + * @iso_frame: Pointer to the array of OTG URB iso_frame_descs.
  99133. + * @nrframes: Total length of iso_frame_desc array
  99134. + * @index: Current index (FIQ-maintained)
  99135. + *
  99136. + */
  99137. +struct fiq_hs_isoc_info {
  99138. + struct dwc_otg_hcd_iso_packet_desc *iso_desc;
  99139. + unsigned int nrframes;
  99140. + unsigned int index;
  99141. +};
  99142. +
  99143. +/**
  99144. + * struct fiq_channel_state - FIQ state machine storage
  99145. + * @fsm: Current state of the channel as understood by the FIQ
  99146. + * @nr_errors: Number of transaction errors on this split-transaction
  99147. + * @hub_addr: SSPLIT/CSPLIT destination hub
  99148. + * @port_addr: SSPLIT/CSPLIT destination port - always 1 if single TT hub
  99149. + * @nrpackets: For isoc OUT, the number of split-OUT packets to transmit. For
  99150. + * split-IN, number of CSPLIT data packets that were received.
  99151. + * @hcchar_copy:
  99152. + * @hcsplt_copy:
  99153. + * @hcintmsk_copy:
  99154. + * @hctsiz_copy: Copies of the host channel registers.
  99155. + * For use as scratch, or for returning state.
  99156. + *
  99157. + * The fiq_channel_state is state storage between interrupts for a host channel. The
  99158. + * FSM state is stored here. Members of this structure must only be set up by the
  99159. + * driver prior to enabling the FIQ for this host channel, and not touched until the FIQ
  99160. + * has updated the state to either a COMPLETE state group or ABORT state group.
  99161. + */
  99162. +
  99163. +struct fiq_channel_state {
  99164. + enum fiq_fsm_state fsm;
  99165. + unsigned int nr_errors;
  99166. + unsigned int hub_addr;
  99167. + unsigned int port_addr;
  99168. + /* Hardware bug workaround: sometimes channel halt interrupts are
  99169. + * delayed until the next SOF. Keep track of when we expected to get interrupted. */
  99170. + unsigned int expected_uframe;
  99171. + /* in/out for communicating number of dma buffers used, or number of ISOC to do */
  99172. + unsigned int nrpackets;
  99173. + struct fiq_dma_info dma_info;
  99174. + struct fiq_hs_isoc_info hs_isoc_info;
  99175. + /* Copies of HC registers - in/out communication from/to IRQ handler
  99176. + * and for ease of channel setup. A bit of mungeing is performed - for
  99177. + * example the hctsiz.b.maxp is _always_ the max packet size of the endpoint.
  99178. + */
  99179. + hcchar_data_t hcchar_copy;
  99180. + hcsplt_data_t hcsplt_copy;
  99181. + hcint_data_t hcint_copy;
  99182. + hcintmsk_data_t hcintmsk_copy;
  99183. + hctsiz_data_t hctsiz_copy;
  99184. + hcdma_data_t hcdma_copy;
  99185. +};
  99186. +
  99187. +/**
  99188. + * struct fiq_state - top-level FIQ state machine storage
  99189. + * @mphi_regs: virtual address of the MPHI peripheral register file
  99190. + * @dwc_regs_base: virtual address of the base of the DWC core register file
  99191. + * @dma_base: physical address for the base of the DMA bounce buffers
  99192. + * @dummy_send: Scratch area for sending a fake message to the MPHI peripheral
  99193. + * @gintmsk_saved: Top-level mask of interrupts that the FIQ has not handled.
  99194. + * Used for determining which interrupts fired to set off the IRQ handler.
  99195. + * @haintmsk_saved: Mask of interrupts from host channels that the FIQ did not handle internally.
  99196. + * @np_count: Non-periodic transactions in the active queue
  99197. + * @np_sent: Count of non-periodic transactions that have completed
  99198. + * @next_sched_frame: For periodic transactions handled by the driver's SOF-driven queuing mechanism,
  99199. + * this is the next frame on which a SOF interrupt is required. Used to hold off
  99200. + * passing SOF through to the driver until necessary.
  99201. + * @channel[n]: Per-channel FIQ state. Allocated during init depending on the number of host
  99202. + * channels configured into the core logic.
  99203. + *
  99204. + * This is passed as the first argument to the dwc_otg_fiq_fsm top-level FIQ handler from the asm stub.
  99205. + * It contains top-level state information.
  99206. + */
  99207. +struct fiq_state {
  99208. + fiq_lock_t lock;
  99209. + mphi_regs_t mphi_regs;
  99210. + void *dwc_regs_base;
  99211. + dma_addr_t dma_base;
  99212. + struct fiq_dma_blob *fiq_dmab;
  99213. + void *dummy_send;
  99214. + gintmsk_data_t gintmsk_saved;
  99215. + haintmsk_data_t haintmsk_saved;
  99216. + int mphi_int_count;
  99217. + unsigned int fiq_done;
  99218. + unsigned int kick_np_queues;
  99219. + unsigned int next_sched_frame;
  99220. +#ifdef FIQ_DEBUG
  99221. + char * buffer;
  99222. + unsigned int bufsiz;
  99223. +#endif
  99224. + struct fiq_channel_state channel[0];
  99225. +};
  99226. +
  99227. +extern void fiq_fsm_spin_lock(fiq_lock_t *lock);
  99228. +
  99229. +extern void fiq_fsm_spin_unlock(fiq_lock_t *lock);
  99230. +
  99231. +extern int fiq_fsm_too_late(struct fiq_state *st, int n);
  99232. +
  99233. +extern int fiq_fsm_tt_in_use(struct fiq_state *st, int num_channels, int n);
  99234. +
  99235. +extern void dwc_otg_fiq_fsm(struct fiq_state *state, int num_channels);
  99236. +
  99237. +extern void dwc_otg_fiq_nop(struct fiq_state *state);
  99238. +
  99239. +#endif /* DWC_OTG_FIQ_FSM_H_ */
  99240. diff -Nur linux-3.18.14/drivers/usb/host/dwc_otg/dwc_otg_fiq_stub.S linux-rpi/drivers/usb/host/dwc_otg/dwc_otg_fiq_stub.S
  99241. --- linux-3.18.14/drivers/usb/host/dwc_otg/dwc_otg_fiq_stub.S 1969-12-31 18:00:00.000000000 -0600
  99242. +++ linux-rpi/drivers/usb/host/dwc_otg/dwc_otg_fiq_stub.S 2015-05-31 14:46:12.905660961 -0500
  99243. @@ -0,0 +1,81 @@
  99244. +/*
  99245. + * dwc_otg_fiq_fsm.S - assembly stub for the FSM FIQ
  99246. + *
  99247. + * Copyright (c) 2013 Raspberry Pi Foundation
  99248. + *
  99249. + * Author: Jonathan Bell <jonathan@raspberrypi.org>
  99250. + * All rights reserved.
  99251. + *
  99252. + * Redistribution and use in source and binary forms, with or without
  99253. + * modification, are permitted provided that the following conditions are met:
  99254. + * * Redistributions of source code must retain the above copyright
  99255. + * notice, this list of conditions and the following disclaimer.
  99256. + * * Redistributions in binary form must reproduce the above copyright
  99257. + * notice, this list of conditions and the following disclaimer in the
  99258. + * documentation and/or other materials provided with the distribution.
  99259. + * * Neither the name of Raspberry Pi nor the
  99260. + * names of its contributors may be used to endorse or promote products
  99261. + * derived from this software without specific prior written permission.
  99262. + *
  99263. + * THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS "AS IS" AND
  99264. + * ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE IMPLIED
  99265. + * WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE ARE
  99266. + * DISCLAIMED. IN NO EVENT SHALL <COPYRIGHT HOLDER> BE LIABLE FOR ANY
  99267. + * DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES
  99268. + * (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES;
  99269. + * LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND
  99270. + * ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT
  99271. + * (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE OF THIS
  99272. + * SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
  99273. + */
  99274. +
  99275. +
  99276. +#include <asm/assembler.h>
  99277. +#include <linux/linkage.h>
  99278. +
  99279. +
  99280. +.text
  99281. +
  99282. +.global _dwc_otg_fiq_stub_end;
  99283. +
  99284. +/**
  99285. + * _dwc_otg_fiq_stub() - entry copied to the FIQ vector page to allow
  99286. + * a C-style function call with arguments from the FIQ banked registers.
  99287. + * r0 = &hcd->fiq_state
  99288. + * r1 = &hcd->num_channels
  99289. + * r2 = &hcd->dma_buffers
  99290. + * Tramples: r0, r1, r2, r4, fp, ip
  99291. + */
  99292. +
  99293. +ENTRY(_dwc_otg_fiq_stub)
  99294. + /* Stash unbanked regs - SP will have been set up for us */
  99295. + mov ip, sp;
  99296. + stmdb sp!, {r0-r12, lr};
  99297. +#ifdef FIQ_DEBUG
  99298. + // Cycle profiling - read cycle counter at start
  99299. + mrc p15, 0, r5, c15, c12, 1;
  99300. +#endif
  99301. + /* r11 = fp, don't trample it */
  99302. + mov r4, fp;
  99303. + /* set EABI frame size */
  99304. + sub fp, ip, #512;
  99305. +
  99306. + /* for fiq NOP mode - just need state */
  99307. + mov r0, r8;
  99308. + /* r9 = num_channels */
  99309. + mov r1, r9;
  99310. + /* r10 = struct *dma_bufs */
  99311. +// mov r2, r10;
  99312. +
  99313. + /* r4 = &fiq_c_function */
  99314. + blx r4;
  99315. +#ifdef FIQ_DEBUG
  99316. + mrc p15, 0, r4, c15, c12, 1;
  99317. + subs r5, r5, r4;
  99318. + // r5 is now the cycle count time for executing the FIQ. Store it somewhere?
  99319. +#endif
  99320. + ldmia sp!, {r0-r12, lr};
  99321. + subs pc, lr, #4;
  99322. +_dwc_otg_fiq_stub_end:
  99323. +END(_dwc_otg_fiq_stub)
  99324. +
  99325. diff -Nur linux-3.18.14/drivers/usb/host/dwc_otg/dwc_otg_hcd.c linux-rpi/drivers/usb/host/dwc_otg/dwc_otg_hcd.c
  99326. --- linux-3.18.14/drivers/usb/host/dwc_otg/dwc_otg_hcd.c 1969-12-31 18:00:00.000000000 -0600
  99327. +++ linux-rpi/drivers/usb/host/dwc_otg/dwc_otg_hcd.c 2015-05-31 14:46:12.905660961 -0500
  99328. @@ -0,0 +1,4252 @@
  99329. +
  99330. +/* ==========================================================================
  99331. + * $File: //dwh/usb_iip/dev/software/otg/linux/drivers/dwc_otg_hcd.c $
  99332. + * $Revision: #104 $
  99333. + * $Date: 2011/10/24 $
  99334. + * $Change: 1871159 $
  99335. + *
  99336. + * Synopsys HS OTG Linux Software Driver and documentation (hereinafter,
  99337. + * "Software") is an Unsupported proprietary work of Synopsys, Inc. unless
  99338. + * otherwise expressly agreed to in writing between Synopsys and you.
  99339. + *
  99340. + * The Software IS NOT an item of Licensed Software or Licensed Product under
  99341. + * any End User Software License Agreement or Agreement for Licensed Product
  99342. + * with Synopsys or any supplement thereto. You are permitted to use and
  99343. + * redistribute this Software in source and binary forms, with or without
  99344. + * modification, provided that redistributions of source code must retain this
  99345. + * notice. You may not view, use, disclose, copy or distribute this file or
  99346. + * any information contained herein except pursuant to this license grant from
  99347. + * Synopsys. If you do not agree with this notice, including the disclaimer
  99348. + * below, then you are not authorized to use the Software.
  99349. + *
  99350. + * THIS SOFTWARE IS BEING DISTRIBUTED BY SYNOPSYS SOLELY ON AN "AS IS" BASIS
  99351. + * AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
  99352. + * IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
  99353. + * ARE HEREBY DISCLAIMED. IN NO EVENT SHALL SYNOPSYS BE LIABLE FOR ANY DIRECT,
  99354. + * INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES
  99355. + * (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR
  99356. + * SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER
  99357. + * CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT
  99358. + * LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY
  99359. + * OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH
  99360. + * DAMAGE.
  99361. + * ========================================================================== */
  99362. +#ifndef DWC_DEVICE_ONLY
  99363. +
  99364. +/** @file
  99365. + * This file implements HCD Core. All code in this file is portable and doesn't
  99366. + * use any OS specific functions.
  99367. + * Interface provided by HCD Core is defined in <code><hcd_if.h></code>
  99368. + * header file.
  99369. + */
  99370. +
  99371. +#include <linux/usb.h>
  99372. +#include <linux/usb/hcd.h>
  99373. +
  99374. +#include "dwc_otg_hcd.h"
  99375. +#include "dwc_otg_regs.h"
  99376. +#include "dwc_otg_fiq_fsm.h"
  99377. +
  99378. +extern bool microframe_schedule;
  99379. +extern uint16_t fiq_fsm_mask, nak_holdoff;
  99380. +
  99381. +//#define DEBUG_HOST_CHANNELS
  99382. +#ifdef DEBUG_HOST_CHANNELS
  99383. +static int last_sel_trans_num_per_scheduled = 0;
  99384. +static int last_sel_trans_num_nonper_scheduled = 0;
  99385. +static int last_sel_trans_num_avail_hc_at_start = 0;
  99386. +static int last_sel_trans_num_avail_hc_at_end = 0;
  99387. +#endif /* DEBUG_HOST_CHANNELS */
  99388. +
  99389. +
  99390. +dwc_otg_hcd_t *dwc_otg_hcd_alloc_hcd(void)
  99391. +{
  99392. + return DWC_ALLOC(sizeof(dwc_otg_hcd_t));
  99393. +}
  99394. +
  99395. +/**
  99396. + * Connection timeout function. An OTG host is required to display a
  99397. + * message if the device does not connect within 10 seconds.
  99398. + */
  99399. +void dwc_otg_hcd_connect_timeout(void *ptr)
  99400. +{
  99401. + DWC_DEBUGPL(DBG_HCDV, "%s(%p)\n", __func__, ptr);
  99402. + DWC_PRINTF("Connect Timeout\n");
  99403. + __DWC_ERROR("Device Not Connected/Responding\n");
  99404. +}
  99405. +
  99406. +#if defined(DEBUG)
  99407. +static void dump_channel_info(dwc_otg_hcd_t * hcd, dwc_otg_qh_t * qh)
  99408. +{
  99409. + if (qh->channel != NULL) {
  99410. + dwc_hc_t *hc = qh->channel;
  99411. + dwc_list_link_t *item;
  99412. + dwc_otg_qh_t *qh_item;
  99413. + int num_channels = hcd->core_if->core_params->host_channels;
  99414. + int i;
  99415. +
  99416. + dwc_otg_hc_regs_t *hc_regs;
  99417. + hcchar_data_t hcchar;
  99418. + hcsplt_data_t hcsplt;
  99419. + hctsiz_data_t hctsiz;
  99420. + uint32_t hcdma;
  99421. +
  99422. + hc_regs = hcd->core_if->host_if->hc_regs[hc->hc_num];
  99423. + hcchar.d32 = DWC_READ_REG32(&hc_regs->hcchar);
  99424. + hcsplt.d32 = DWC_READ_REG32(&hc_regs->hcsplt);
  99425. + hctsiz.d32 = DWC_READ_REG32(&hc_regs->hctsiz);
  99426. + hcdma = DWC_READ_REG32(&hc_regs->hcdma);
  99427. +
  99428. + DWC_PRINTF(" Assigned to channel %p:\n", hc);
  99429. + DWC_PRINTF(" hcchar 0x%08x, hcsplt 0x%08x\n", hcchar.d32,
  99430. + hcsplt.d32);
  99431. + DWC_PRINTF(" hctsiz 0x%08x, hcdma 0x%08x\n", hctsiz.d32,
  99432. + hcdma);
  99433. + DWC_PRINTF(" dev_addr: %d, ep_num: %d, ep_is_in: %d\n",
  99434. + hc->dev_addr, hc->ep_num, hc->ep_is_in);
  99435. + DWC_PRINTF(" ep_type: %d\n", hc->ep_type);
  99436. + DWC_PRINTF(" max_packet: %d\n", hc->max_packet);
  99437. + DWC_PRINTF(" data_pid_start: %d\n", hc->data_pid_start);
  99438. + DWC_PRINTF(" xfer_started: %d\n", hc->xfer_started);
  99439. + DWC_PRINTF(" halt_status: %d\n", hc->halt_status);
  99440. + DWC_PRINTF(" xfer_buff: %p\n", hc->xfer_buff);
  99441. + DWC_PRINTF(" xfer_len: %d\n", hc->xfer_len);
  99442. + DWC_PRINTF(" qh: %p\n", hc->qh);
  99443. + DWC_PRINTF(" NP inactive sched:\n");
  99444. + DWC_LIST_FOREACH(item, &hcd->non_periodic_sched_inactive) {
  99445. + qh_item =
  99446. + DWC_LIST_ENTRY(item, dwc_otg_qh_t, qh_list_entry);
  99447. + DWC_PRINTF(" %p\n", qh_item);
  99448. + }
  99449. + DWC_PRINTF(" NP active sched:\n");
  99450. + DWC_LIST_FOREACH(item, &hcd->non_periodic_sched_active) {
  99451. + qh_item =
  99452. + DWC_LIST_ENTRY(item, dwc_otg_qh_t, qh_list_entry);
  99453. + DWC_PRINTF(" %p\n", qh_item);
  99454. + }
  99455. + DWC_PRINTF(" Channels: \n");
  99456. + for (i = 0; i < num_channels; i++) {
  99457. + dwc_hc_t *hc = hcd->hc_ptr_array[i];
  99458. + DWC_PRINTF(" %2d: %p\n", i, hc);
  99459. + }
  99460. + }
  99461. +}
  99462. +#else
  99463. +#define dump_channel_info(hcd, qh)
  99464. +#endif /* DEBUG */
  99465. +
  99466. +/**
  99467. + * Work queue function for starting the HCD when A-Cable is connected.
  99468. + * The hcd_start() must be called in a process context.
  99469. + */
  99470. +static void hcd_start_func(void *_vp)
  99471. +{
  99472. + dwc_otg_hcd_t *hcd = (dwc_otg_hcd_t *) _vp;
  99473. +
  99474. + DWC_DEBUGPL(DBG_HCDV, "%s() %p\n", __func__, hcd);
  99475. + if (hcd) {
  99476. + hcd->fops->start(hcd);
  99477. + }
  99478. +}
  99479. +
  99480. +static void del_xfer_timers(dwc_otg_hcd_t * hcd)
  99481. +{
  99482. +#ifdef DEBUG
  99483. + int i;
  99484. + int num_channels = hcd->core_if->core_params->host_channels;
  99485. + for (i = 0; i < num_channels; i++) {
  99486. + DWC_TIMER_CANCEL(hcd->core_if->hc_xfer_timer[i]);
  99487. + }
  99488. +#endif
  99489. +}
  99490. +
  99491. +static void del_timers(dwc_otg_hcd_t * hcd)
  99492. +{
  99493. + del_xfer_timers(hcd);
  99494. + DWC_TIMER_CANCEL(hcd->conn_timer);
  99495. +}
  99496. +
  99497. +/**
  99498. + * Processes all the URBs in a single list of QHs. Completes them with
  99499. + * -ESHUTDOWN and frees the QTD.
  99500. + */
  99501. +static void kill_urbs_in_qh_list(dwc_otg_hcd_t * hcd, dwc_list_link_t * qh_list)
  99502. +{
  99503. + dwc_list_link_t *qh_item, *qh_tmp;
  99504. + dwc_otg_qh_t *qh;
  99505. + dwc_otg_qtd_t *qtd, *qtd_tmp;
  99506. +
  99507. + DWC_LIST_FOREACH_SAFE(qh_item, qh_tmp, qh_list) {
  99508. + qh = DWC_LIST_ENTRY(qh_item, dwc_otg_qh_t, qh_list_entry);
  99509. + DWC_CIRCLEQ_FOREACH_SAFE(qtd, qtd_tmp,
  99510. + &qh->qtd_list, qtd_list_entry) {
  99511. + qtd = DWC_CIRCLEQ_FIRST(&qh->qtd_list);
  99512. + if (qtd->urb != NULL) {
  99513. + hcd->fops->complete(hcd, qtd->urb->priv,
  99514. + qtd->urb, -DWC_E_SHUTDOWN);
  99515. + dwc_otg_hcd_qtd_remove_and_free(hcd, qtd, qh);
  99516. + }
  99517. +
  99518. + }
  99519. + if(qh->channel) {
  99520. + /* Using hcchar.chen == 1 is not a reliable test.
  99521. + * It is possible that the channel has already halted
  99522. + * but not yet been through the IRQ handler.
  99523. + */
  99524. + dwc_otg_hc_halt(hcd->core_if, qh->channel,
  99525. + DWC_OTG_HC_XFER_URB_DEQUEUE);
  99526. + if(microframe_schedule)
  99527. + hcd->available_host_channels++;
  99528. + qh->channel = NULL;
  99529. + }
  99530. + dwc_otg_hcd_qh_remove(hcd, qh);
  99531. + }
  99532. +}
  99533. +
  99534. +/**
  99535. + * Responds with an error status of ESHUTDOWN to all URBs in the non-periodic
  99536. + * and periodic schedules. The QTD associated with each URB is removed from
  99537. + * the schedule and freed. This function may be called when a disconnect is
  99538. + * detected or when the HCD is being stopped.
  99539. + */
  99540. +static void kill_all_urbs(dwc_otg_hcd_t * hcd)
  99541. +{
  99542. + kill_urbs_in_qh_list(hcd, &hcd->non_periodic_sched_inactive);
  99543. + kill_urbs_in_qh_list(hcd, &hcd->non_periodic_sched_active);
  99544. + kill_urbs_in_qh_list(hcd, &hcd->periodic_sched_inactive);
  99545. + kill_urbs_in_qh_list(hcd, &hcd->periodic_sched_ready);
  99546. + kill_urbs_in_qh_list(hcd, &hcd->periodic_sched_assigned);
  99547. + kill_urbs_in_qh_list(hcd, &hcd->periodic_sched_queued);
  99548. +}
  99549. +
  99550. +/**
  99551. + * Start the connection timer. An OTG host is required to display a
  99552. + * message if the device does not connect within 10 seconds. The
  99553. + * timer is deleted if a port connect interrupt occurs before the
  99554. + * timer expires.
  99555. + */
  99556. +static void dwc_otg_hcd_start_connect_timer(dwc_otg_hcd_t * hcd)
  99557. +{
  99558. + DWC_TIMER_SCHEDULE(hcd->conn_timer, 10000 /* 10 secs */ );
  99559. +}
  99560. +
  99561. +/**
  99562. + * HCD Callback function for disconnect of the HCD.
  99563. + *
  99564. + * @param p void pointer to the <code>struct usb_hcd</code>
  99565. + */
  99566. +static int32_t dwc_otg_hcd_session_start_cb(void *p)
  99567. +{
  99568. + dwc_otg_hcd_t *dwc_otg_hcd;
  99569. + DWC_DEBUGPL(DBG_HCDV, "%s(%p)\n", __func__, p);
  99570. + dwc_otg_hcd = p;
  99571. + dwc_otg_hcd_start_connect_timer(dwc_otg_hcd);
  99572. + return 1;
  99573. +}
  99574. +
  99575. +/**
  99576. + * HCD Callback function for starting the HCD when A-Cable is
  99577. + * connected.
  99578. + *
  99579. + * @param p void pointer to the <code>struct usb_hcd</code>
  99580. + */
  99581. +static int32_t dwc_otg_hcd_start_cb(void *p)
  99582. +{
  99583. + dwc_otg_hcd_t *dwc_otg_hcd = p;
  99584. + dwc_otg_core_if_t *core_if;
  99585. + hprt0_data_t hprt0;
  99586. +
  99587. + core_if = dwc_otg_hcd->core_if;
  99588. +
  99589. + if (core_if->op_state == B_HOST) {
  99590. + /*
  99591. + * Reset the port. During a HNP mode switch the reset
  99592. + * needs to occur within 1ms and have a duration of at
  99593. + * least 50ms.
  99594. + */
  99595. + hprt0.d32 = dwc_otg_read_hprt0(core_if);
  99596. + hprt0.b.prtrst = 1;
  99597. + DWC_WRITE_REG32(core_if->host_if->hprt0, hprt0.d32);
  99598. + }
  99599. + DWC_WORKQ_SCHEDULE_DELAYED(core_if->wq_otg,
  99600. + hcd_start_func, dwc_otg_hcd, 50,
  99601. + "start hcd");
  99602. +
  99603. + return 1;
  99604. +}
  99605. +
  99606. +/**
  99607. + * HCD Callback function for disconnect of the HCD.
  99608. + *
  99609. + * @param p void pointer to the <code>struct usb_hcd</code>
  99610. + */
  99611. +static int32_t dwc_otg_hcd_disconnect_cb(void *p)
  99612. +{
  99613. + gintsts_data_t intr;
  99614. + dwc_otg_hcd_t *dwc_otg_hcd = p;
  99615. +
  99616. + /*
  99617. + * Set status flags for the hub driver.
  99618. + */
  99619. + dwc_otg_hcd->flags.b.port_connect_status_change = 1;
  99620. + dwc_otg_hcd->flags.b.port_connect_status = 0;
  99621. + if(fiq_enable)
  99622. + local_fiq_disable();
  99623. + /*
  99624. + * Shutdown any transfers in process by clearing the Tx FIFO Empty
  99625. + * interrupt mask and status bits and disabling subsequent host
  99626. + * channel interrupts.
  99627. + */
  99628. + intr.d32 = 0;
  99629. + intr.b.nptxfempty = 1;
  99630. + intr.b.ptxfempty = 1;
  99631. + intr.b.hcintr = 1;
  99632. + DWC_MODIFY_REG32(&dwc_otg_hcd->core_if->core_global_regs->gintmsk,
  99633. + intr.d32, 0);
  99634. + DWC_MODIFY_REG32(&dwc_otg_hcd->core_if->core_global_regs->gintsts,
  99635. + intr.d32, 0);
  99636. +
  99637. + del_timers(dwc_otg_hcd);
  99638. +
  99639. + /*
  99640. + * Turn off the vbus power only if the core has transitioned to device
  99641. + * mode. If still in host mode, need to keep power on to detect a
  99642. + * reconnection.
  99643. + */
  99644. + if (dwc_otg_is_device_mode(dwc_otg_hcd->core_if)) {
  99645. + if (dwc_otg_hcd->core_if->op_state != A_SUSPEND) {
  99646. + hprt0_data_t hprt0 = {.d32 = 0 };
  99647. + DWC_PRINTF("Disconnect: PortPower off\n");
  99648. + hprt0.b.prtpwr = 0;
  99649. + DWC_WRITE_REG32(dwc_otg_hcd->core_if->host_if->hprt0,
  99650. + hprt0.d32);
  99651. + }
  99652. +
  99653. + dwc_otg_disable_host_interrupts(dwc_otg_hcd->core_if);
  99654. + }
  99655. +
  99656. + /* Respond with an error status to all URBs in the schedule. */
  99657. + kill_all_urbs(dwc_otg_hcd);
  99658. +
  99659. + if (dwc_otg_is_host_mode(dwc_otg_hcd->core_if)) {
  99660. + /* Clean up any host channels that were in use. */
  99661. + int num_channels;
  99662. + int i;
  99663. + dwc_hc_t *channel;
  99664. + dwc_otg_hc_regs_t *hc_regs;
  99665. + hcchar_data_t hcchar;
  99666. +
  99667. + num_channels = dwc_otg_hcd->core_if->core_params->host_channels;
  99668. +
  99669. + if (!dwc_otg_hcd->core_if->dma_enable) {
  99670. + /* Flush out any channel requests in slave mode. */
  99671. + for (i = 0; i < num_channels; i++) {
  99672. + channel = dwc_otg_hcd->hc_ptr_array[i];
  99673. + if (DWC_CIRCLEQ_EMPTY_ENTRY
  99674. + (channel, hc_list_entry)) {
  99675. + hc_regs =
  99676. + dwc_otg_hcd->core_if->
  99677. + host_if->hc_regs[i];
  99678. + hcchar.d32 =
  99679. + DWC_READ_REG32(&hc_regs->hcchar);
  99680. + if (hcchar.b.chen) {
  99681. + hcchar.b.chen = 0;
  99682. + hcchar.b.chdis = 1;
  99683. + hcchar.b.epdir = 0;
  99684. + DWC_WRITE_REG32
  99685. + (&hc_regs->hcchar,
  99686. + hcchar.d32);
  99687. + }
  99688. + }
  99689. + }
  99690. + }
  99691. +
  99692. + for (i = 0; i < num_channels; i++) {
  99693. + channel = dwc_otg_hcd->hc_ptr_array[i];
  99694. + if (DWC_CIRCLEQ_EMPTY_ENTRY(channel, hc_list_entry)) {
  99695. + hc_regs =
  99696. + dwc_otg_hcd->core_if->host_if->hc_regs[i];
  99697. + hcchar.d32 = DWC_READ_REG32(&hc_regs->hcchar);
  99698. + if (hcchar.b.chen) {
  99699. + /* Halt the channel. */
  99700. + hcchar.b.chdis = 1;
  99701. + DWC_WRITE_REG32(&hc_regs->hcchar,
  99702. + hcchar.d32);
  99703. + }
  99704. +
  99705. + dwc_otg_hc_cleanup(dwc_otg_hcd->core_if,
  99706. + channel);
  99707. + DWC_CIRCLEQ_INSERT_TAIL
  99708. + (&dwc_otg_hcd->free_hc_list, channel,
  99709. + hc_list_entry);
  99710. + /*
  99711. + * Added for Descriptor DMA to prevent channel double cleanup
  99712. + * in release_channel_ddma(). Which called from ep_disable
  99713. + * when device disconnect.
  99714. + */
  99715. + channel->qh = NULL;
  99716. + }
  99717. + }
  99718. + if(fiq_fsm_enable) {
  99719. + for(i=0; i < 128; i++) {
  99720. + dwc_otg_hcd->hub_port[i] = 0;
  99721. + }
  99722. + }
  99723. +
  99724. + }
  99725. +
  99726. + if(fiq_enable)
  99727. + local_fiq_enable();
  99728. +
  99729. + if (dwc_otg_hcd->fops->disconnect) {
  99730. + dwc_otg_hcd->fops->disconnect(dwc_otg_hcd);
  99731. + }
  99732. +
  99733. + return 1;
  99734. +}
  99735. +
  99736. +/**
  99737. + * HCD Callback function for stopping the HCD.
  99738. + *
  99739. + * @param p void pointer to the <code>struct usb_hcd</code>
  99740. + */
  99741. +static int32_t dwc_otg_hcd_stop_cb(void *p)
  99742. +{
  99743. + dwc_otg_hcd_t *dwc_otg_hcd = p;
  99744. +
  99745. + DWC_DEBUGPL(DBG_HCDV, "%s(%p)\n", __func__, p);
  99746. + dwc_otg_hcd_stop(dwc_otg_hcd);
  99747. + return 1;
  99748. +}
  99749. +
  99750. +#ifdef CONFIG_USB_DWC_OTG_LPM
  99751. +/**
  99752. + * HCD Callback function for sleep of HCD.
  99753. + *
  99754. + * @param p void pointer to the <code>struct usb_hcd</code>
  99755. + */
  99756. +static int dwc_otg_hcd_sleep_cb(void *p)
  99757. +{
  99758. + dwc_otg_hcd_t *hcd = p;
  99759. +
  99760. + dwc_otg_hcd_free_hc_from_lpm(hcd);
  99761. +
  99762. + return 0;
  99763. +}
  99764. +#endif
  99765. +
  99766. +
  99767. +/**
  99768. + * HCD Callback function for Remote Wakeup.
  99769. + *
  99770. + * @param p void pointer to the <code>struct usb_hcd</code>
  99771. + */
  99772. +static int dwc_otg_hcd_rem_wakeup_cb(void *p)
  99773. +{
  99774. + dwc_otg_hcd_t *hcd = p;
  99775. +
  99776. + if (hcd->core_if->lx_state == DWC_OTG_L2) {
  99777. + hcd->flags.b.port_suspend_change = 1;
  99778. + }
  99779. +#ifdef CONFIG_USB_DWC_OTG_LPM
  99780. + else {
  99781. + hcd->flags.b.port_l1_change = 1;
  99782. + }
  99783. +#endif
  99784. + return 0;
  99785. +}
  99786. +
  99787. +/**
  99788. + * Halts the DWC_otg host mode operations in a clean manner. USB transfers are
  99789. + * stopped.
  99790. + */
  99791. +void dwc_otg_hcd_stop(dwc_otg_hcd_t * hcd)
  99792. +{
  99793. + hprt0_data_t hprt0 = {.d32 = 0 };
  99794. +
  99795. + DWC_DEBUGPL(DBG_HCD, "DWC OTG HCD STOP\n");
  99796. +
  99797. + /*
  99798. + * The root hub should be disconnected before this function is called.
  99799. + * The disconnect will clear the QTD lists (via ..._hcd_urb_dequeue)
  99800. + * and the QH lists (via ..._hcd_endpoint_disable).
  99801. + */
  99802. +
  99803. + /* Turn off all host-specific interrupts. */
  99804. + dwc_otg_disable_host_interrupts(hcd->core_if);
  99805. +
  99806. + /* Turn off the vbus power */
  99807. + DWC_PRINTF("PortPower off\n");
  99808. + hprt0.b.prtpwr = 0;
  99809. + DWC_WRITE_REG32(hcd->core_if->host_if->hprt0, hprt0.d32);
  99810. + dwc_mdelay(1);
  99811. +}
  99812. +
  99813. +int dwc_otg_hcd_urb_enqueue(dwc_otg_hcd_t * hcd,
  99814. + dwc_otg_hcd_urb_t * dwc_otg_urb, void **ep_handle,
  99815. + int atomic_alloc)
  99816. +{
  99817. + int retval = 0;
  99818. + uint8_t needs_scheduling = 0;
  99819. + dwc_otg_transaction_type_e tr_type;
  99820. + dwc_otg_qtd_t *qtd;
  99821. + gintmsk_data_t intr_mask = {.d32 = 0 };
  99822. + hprt0_data_t hprt0 = { .d32 = 0 };
  99823. +
  99824. +#ifdef DEBUG /* integrity checks (Broadcom) */
  99825. + if (NULL == hcd->core_if) {
  99826. + DWC_ERROR("**** DWC OTG HCD URB Enqueue - HCD has NULL core_if\n");
  99827. + /* No longer connected. */
  99828. + return -DWC_E_INVALID;
  99829. + }
  99830. +#endif
  99831. + if (!hcd->flags.b.port_connect_status) {
  99832. + /* No longer connected. */
  99833. + DWC_ERROR("Not connected\n");
  99834. + return -DWC_E_NO_DEVICE;
  99835. + }
  99836. +
  99837. + /* Some core configurations cannot support LS traffic on a FS root port */
  99838. + if ((hcd->fops->speed(hcd, dwc_otg_urb->priv) == USB_SPEED_LOW) &&
  99839. + (hcd->core_if->hwcfg2.b.fs_phy_type == 1) &&
  99840. + (hcd->core_if->hwcfg2.b.hs_phy_type == 1)) {
  99841. + hprt0.d32 = DWC_READ_REG32(hcd->core_if->host_if->hprt0);
  99842. + if (hprt0.b.prtspd == DWC_HPRT0_PRTSPD_FULL_SPEED) {
  99843. + return -DWC_E_NO_DEVICE;
  99844. + }
  99845. + }
  99846. +
  99847. + qtd = dwc_otg_hcd_qtd_create(dwc_otg_urb, atomic_alloc);
  99848. + if (qtd == NULL) {
  99849. + DWC_ERROR("DWC OTG HCD URB Enqueue failed creating QTD\n");
  99850. + return -DWC_E_NO_MEMORY;
  99851. + }
  99852. +#ifdef DEBUG /* integrity checks (Broadcom) */
  99853. + if (qtd->urb == NULL) {
  99854. + DWC_ERROR("**** DWC OTG HCD URB Enqueue created QTD with no URBs\n");
  99855. + return -DWC_E_NO_MEMORY;
  99856. + }
  99857. + if (qtd->urb->priv == NULL) {
  99858. + DWC_ERROR("**** DWC OTG HCD URB Enqueue created QTD URB with no URB handle\n");
  99859. + return -DWC_E_NO_MEMORY;
  99860. + }
  99861. +#endif
  99862. + intr_mask.d32 = DWC_READ_REG32(&hcd->core_if->core_global_regs->gintmsk);
  99863. + if(!intr_mask.b.sofintr || fiq_enable) needs_scheduling = 1;
  99864. + if((((dwc_otg_qh_t *)ep_handle)->ep_type == UE_BULK) && !(qtd->urb->flags & URB_GIVEBACK_ASAP))
  99865. + /* Do not schedule SG transactions until qtd has URB_GIVEBACK_ASAP set */
  99866. + needs_scheduling = 0;
  99867. +
  99868. + retval = dwc_otg_hcd_qtd_add(qtd, hcd, (dwc_otg_qh_t **) ep_handle, atomic_alloc);
  99869. + // creates a new queue in ep_handle if it doesn't exist already
  99870. + if (retval < 0) {
  99871. + DWC_ERROR("DWC OTG HCD URB Enqueue failed adding QTD. "
  99872. + "Error status %d\n", retval);
  99873. + dwc_otg_hcd_qtd_free(qtd);
  99874. + return retval;
  99875. + }
  99876. +
  99877. + if(needs_scheduling) {
  99878. + tr_type = dwc_otg_hcd_select_transactions(hcd);
  99879. + if (tr_type != DWC_OTG_TRANSACTION_NONE) {
  99880. + dwc_otg_hcd_queue_transactions(hcd, tr_type);
  99881. + }
  99882. + }
  99883. + return retval;
  99884. +}
  99885. +
  99886. +int dwc_otg_hcd_urb_dequeue(dwc_otg_hcd_t * hcd,
  99887. + dwc_otg_hcd_urb_t * dwc_otg_urb)
  99888. +{
  99889. + dwc_otg_qh_t *qh;
  99890. + dwc_otg_qtd_t *urb_qtd;
  99891. + BUG_ON(!hcd);
  99892. + BUG_ON(!dwc_otg_urb);
  99893. +
  99894. +#ifdef DEBUG /* integrity checks (Broadcom) */
  99895. +
  99896. + if (hcd == NULL) {
  99897. + DWC_ERROR("**** DWC OTG HCD URB Dequeue has NULL HCD\n");
  99898. + return -DWC_E_INVALID;
  99899. + }
  99900. + if (dwc_otg_urb == NULL) {
  99901. + DWC_ERROR("**** DWC OTG HCD URB Dequeue has NULL URB\n");
  99902. + return -DWC_E_INVALID;
  99903. + }
  99904. + if (dwc_otg_urb->qtd == NULL) {
  99905. + DWC_ERROR("**** DWC OTG HCD URB Dequeue with NULL QTD\n");
  99906. + return -DWC_E_INVALID;
  99907. + }
  99908. + urb_qtd = dwc_otg_urb->qtd;
  99909. + BUG_ON(!urb_qtd);
  99910. + if (urb_qtd->qh == NULL) {
  99911. + DWC_ERROR("**** DWC OTG HCD URB Dequeue with QTD with NULL Q handler\n");
  99912. + return -DWC_E_INVALID;
  99913. + }
  99914. +#else
  99915. + urb_qtd = dwc_otg_urb->qtd;
  99916. + BUG_ON(!urb_qtd);
  99917. +#endif
  99918. + qh = urb_qtd->qh;
  99919. + BUG_ON(!qh);
  99920. + if (CHK_DEBUG_LEVEL(DBG_HCDV | DBG_HCD_URB)) {
  99921. + if (urb_qtd->in_process) {
  99922. + dump_channel_info(hcd, qh);
  99923. + }
  99924. + }
  99925. +#ifdef DEBUG /* integrity checks (Broadcom) */
  99926. + if (hcd->core_if == NULL) {
  99927. + DWC_ERROR("**** DWC OTG HCD URB Dequeue HCD has NULL core_if\n");
  99928. + return -DWC_E_INVALID;
  99929. + }
  99930. +#endif
  99931. + if (urb_qtd->in_process && qh->channel) {
  99932. + /* The QTD is in process (it has been assigned to a channel). */
  99933. + if (hcd->flags.b.port_connect_status) {
  99934. + int n = qh->channel->hc_num;
  99935. + /*
  99936. + * If still connected (i.e. in host mode), halt the
  99937. + * channel so it can be used for other transfers. If
  99938. + * no longer connected, the host registers can't be
  99939. + * written to halt the channel since the core is in
  99940. + * device mode.
  99941. + */
  99942. + /* In FIQ FSM mode, we need to shut down carefully.
  99943. + * The FIQ may attempt to restart a disabled channel */
  99944. + if (fiq_fsm_enable && (hcd->fiq_state->channel[n].fsm != FIQ_PASSTHROUGH)) {
  99945. + qh->channel->halt_status = DWC_OTG_HC_XFER_URB_DEQUEUE;
  99946. + qh->channel->halt_pending = 1;
  99947. + hcd->fiq_state->channel[n].fsm = FIQ_DEQUEUE_ISSUED;
  99948. + } else {
  99949. + dwc_otg_hc_halt(hcd->core_if, qh->channel,
  99950. + DWC_OTG_HC_XFER_URB_DEQUEUE);
  99951. + }
  99952. + }
  99953. + }
  99954. +
  99955. + /*
  99956. + * Free the QTD and clean up the associated QH. Leave the QH in the
  99957. + * schedule if it has any remaining QTDs.
  99958. + */
  99959. +
  99960. + DWC_DEBUGPL(DBG_HCD, "DWC OTG HCD URB Dequeue - "
  99961. + "delete %sQueue handler\n",
  99962. + hcd->core_if->dma_desc_enable?"DMA ":"");
  99963. + if (!hcd->core_if->dma_desc_enable) {
  99964. + uint8_t b = urb_qtd->in_process;
  99965. + dwc_otg_hcd_qtd_remove_and_free(hcd, urb_qtd, qh);
  99966. + if (b) {
  99967. + dwc_otg_hcd_qh_deactivate(hcd, qh, 0);
  99968. + qh->channel = NULL;
  99969. + } else if (DWC_CIRCLEQ_EMPTY(&qh->qtd_list)) {
  99970. + dwc_otg_hcd_qh_remove(hcd, qh);
  99971. + }
  99972. + } else {
  99973. + dwc_otg_hcd_qtd_remove_and_free(hcd, urb_qtd, qh);
  99974. + }
  99975. + return 0;
  99976. +}
  99977. +
  99978. +int dwc_otg_hcd_endpoint_disable(dwc_otg_hcd_t * hcd, void *ep_handle,
  99979. + int retry)
  99980. +{
  99981. + dwc_otg_qh_t *qh = (dwc_otg_qh_t *) ep_handle;
  99982. + int retval = 0;
  99983. + dwc_irqflags_t flags;
  99984. +
  99985. + if (retry < 0) {
  99986. + retval = -DWC_E_INVALID;
  99987. + goto done;
  99988. + }
  99989. +
  99990. + if (!qh) {
  99991. + retval = -DWC_E_INVALID;
  99992. + goto done;
  99993. + }
  99994. +
  99995. + DWC_SPINLOCK_IRQSAVE(hcd->lock, &flags);
  99996. +
  99997. + while (!DWC_CIRCLEQ_EMPTY(&qh->qtd_list) && retry) {
  99998. + DWC_SPINUNLOCK_IRQRESTORE(hcd->lock, flags);
  99999. + retry--;
  100000. + dwc_msleep(5);
  100001. + DWC_SPINLOCK_IRQSAVE(hcd->lock, &flags);
  100002. + }
  100003. +
  100004. + dwc_otg_hcd_qh_remove(hcd, qh);
  100005. +
  100006. + DWC_SPINUNLOCK_IRQRESTORE(hcd->lock, flags);
  100007. + /*
  100008. + * Split dwc_otg_hcd_qh_remove_and_free() into qh_remove
  100009. + * and qh_free to prevent stack dump on DWC_DMA_FREE() with
  100010. + * irq_disabled (spinlock_irqsave) in dwc_otg_hcd_desc_list_free()
  100011. + * and dwc_otg_hcd_frame_list_alloc().
  100012. + */
  100013. + dwc_otg_hcd_qh_free(hcd, qh);
  100014. +
  100015. +done:
  100016. + return retval;
  100017. +}
  100018. +
  100019. +#if LINUX_VERSION_CODE >= KERNEL_VERSION(2,6,30)
  100020. +int dwc_otg_hcd_endpoint_reset(dwc_otg_hcd_t * hcd, void *ep_handle)
  100021. +{
  100022. + int retval = 0;
  100023. + dwc_otg_qh_t *qh = (dwc_otg_qh_t *) ep_handle;
  100024. + if (!qh)
  100025. + return -DWC_E_INVALID;
  100026. +
  100027. + qh->data_toggle = DWC_OTG_HC_PID_DATA0;
  100028. + return retval;
  100029. +}
  100030. +#endif
  100031. +
  100032. +/**
  100033. + * HCD Callback structure for handling mode switching.
  100034. + */
  100035. +static dwc_otg_cil_callbacks_t hcd_cil_callbacks = {
  100036. + .start = dwc_otg_hcd_start_cb,
  100037. + .stop = dwc_otg_hcd_stop_cb,
  100038. + .disconnect = dwc_otg_hcd_disconnect_cb,
  100039. + .session_start = dwc_otg_hcd_session_start_cb,
  100040. + .resume_wakeup = dwc_otg_hcd_rem_wakeup_cb,
  100041. +#ifdef CONFIG_USB_DWC_OTG_LPM
  100042. + .sleep = dwc_otg_hcd_sleep_cb,
  100043. +#endif
  100044. + .p = 0,
  100045. +};
  100046. +
  100047. +/**
  100048. + * Reset tasklet function
  100049. + */
  100050. +static void reset_tasklet_func(void *data)
  100051. +{
  100052. + dwc_otg_hcd_t *dwc_otg_hcd = (dwc_otg_hcd_t *) data;
  100053. + dwc_otg_core_if_t *core_if = dwc_otg_hcd->core_if;
  100054. + hprt0_data_t hprt0;
  100055. +
  100056. + DWC_DEBUGPL(DBG_HCDV, "USB RESET tasklet called\n");
  100057. +
  100058. + hprt0.d32 = dwc_otg_read_hprt0(core_if);
  100059. + hprt0.b.prtrst = 1;
  100060. + DWC_WRITE_REG32(core_if->host_if->hprt0, hprt0.d32);
  100061. + dwc_mdelay(60);
  100062. +
  100063. + hprt0.b.prtrst = 0;
  100064. + DWC_WRITE_REG32(core_if->host_if->hprt0, hprt0.d32);
  100065. + dwc_otg_hcd->flags.b.port_reset_change = 1;
  100066. +}
  100067. +
  100068. +static void completion_tasklet_func(void *ptr)
  100069. +{
  100070. + dwc_otg_hcd_t *hcd = (dwc_otg_hcd_t *) ptr;
  100071. + struct urb *urb;
  100072. + urb_tq_entry_t *item;
  100073. + dwc_irqflags_t flags;
  100074. +
  100075. + /* This could just be spin_lock_irq */
  100076. + DWC_SPINLOCK_IRQSAVE(hcd->lock, &flags);
  100077. + while (!DWC_TAILQ_EMPTY(&hcd->completed_urb_list)) {
  100078. + item = DWC_TAILQ_FIRST(&hcd->completed_urb_list);
  100079. + urb = item->urb;
  100080. + DWC_TAILQ_REMOVE(&hcd->completed_urb_list, item,
  100081. + urb_tq_entries);
  100082. + DWC_SPINUNLOCK_IRQRESTORE(hcd->lock, flags);
  100083. + DWC_FREE(item);
  100084. +
  100085. + usb_hcd_giveback_urb(hcd->priv, urb, urb->status);
  100086. +
  100087. +
  100088. + DWC_SPINLOCK_IRQSAVE(hcd->lock, &flags);
  100089. + }
  100090. + DWC_SPINUNLOCK_IRQRESTORE(hcd->lock, flags);
  100091. + return;
  100092. +}
  100093. +
  100094. +static void qh_list_free(dwc_otg_hcd_t * hcd, dwc_list_link_t * qh_list)
  100095. +{
  100096. + dwc_list_link_t *item;
  100097. + dwc_otg_qh_t *qh;
  100098. + dwc_irqflags_t flags;
  100099. +
  100100. + if (!qh_list->next) {
  100101. + /* The list hasn't been initialized yet. */
  100102. + return;
  100103. + }
  100104. + /*
  100105. + * Hold spinlock here. Not needed in that case if bellow
  100106. + * function is being called from ISR
  100107. + */
  100108. + DWC_SPINLOCK_IRQSAVE(hcd->lock, &flags);
  100109. + /* Ensure there are no QTDs or URBs left. */
  100110. + kill_urbs_in_qh_list(hcd, qh_list);
  100111. + DWC_SPINUNLOCK_IRQRESTORE(hcd->lock, flags);
  100112. +
  100113. + DWC_LIST_FOREACH(item, qh_list) {
  100114. + qh = DWC_LIST_ENTRY(item, dwc_otg_qh_t, qh_list_entry);
  100115. + dwc_otg_hcd_qh_remove_and_free(hcd, qh);
  100116. + }
  100117. +}
  100118. +
  100119. +/**
  100120. + * Exit from Hibernation if Host did not detect SRP from connected SRP capable
  100121. + * Device during SRP time by host power up.
  100122. + */
  100123. +void dwc_otg_hcd_power_up(void *ptr)
  100124. +{
  100125. + gpwrdn_data_t gpwrdn = {.d32 = 0 };
  100126. + dwc_otg_core_if_t *core_if = (dwc_otg_core_if_t *) ptr;
  100127. +
  100128. + DWC_PRINTF("%s called\n", __FUNCTION__);
  100129. +
  100130. + if (!core_if->hibernation_suspend) {
  100131. + DWC_PRINTF("Already exited from Hibernation\n");
  100132. + return;
  100133. + }
  100134. +
  100135. + /* Switch on the voltage to the core */
  100136. + gpwrdn.b.pwrdnswtch = 1;
  100137. + DWC_MODIFY_REG32(&core_if->core_global_regs->gpwrdn, gpwrdn.d32, 0);
  100138. + dwc_udelay(10);
  100139. +
  100140. + /* Reset the core */
  100141. + gpwrdn.d32 = 0;
  100142. + gpwrdn.b.pwrdnrstn = 1;
  100143. + DWC_MODIFY_REG32(&core_if->core_global_regs->gpwrdn, gpwrdn.d32, 0);
  100144. + dwc_udelay(10);
  100145. +
  100146. + /* Disable power clamps */
  100147. + gpwrdn.d32 = 0;
  100148. + gpwrdn.b.pwrdnclmp = 1;
  100149. + DWC_MODIFY_REG32(&core_if->core_global_regs->gpwrdn, gpwrdn.d32, 0);
  100150. +
  100151. + /* Remove reset the core signal */
  100152. + gpwrdn.d32 = 0;
  100153. + gpwrdn.b.pwrdnrstn = 1;
  100154. + DWC_MODIFY_REG32(&core_if->core_global_regs->gpwrdn, 0, gpwrdn.d32);
  100155. + dwc_udelay(10);
  100156. +
  100157. + /* Disable PMU interrupt */
  100158. + gpwrdn.d32 = 0;
  100159. + gpwrdn.b.pmuintsel = 1;
  100160. + DWC_MODIFY_REG32(&core_if->core_global_regs->gpwrdn, gpwrdn.d32, 0);
  100161. +
  100162. + core_if->hibernation_suspend = 0;
  100163. +
  100164. + /* Disable PMU */
  100165. + gpwrdn.d32 = 0;
  100166. + gpwrdn.b.pmuactv = 1;
  100167. + DWC_MODIFY_REG32(&core_if->core_global_regs->gpwrdn, gpwrdn.d32, 0);
  100168. + dwc_udelay(10);
  100169. +
  100170. + /* Enable VBUS */
  100171. + gpwrdn.d32 = 0;
  100172. + gpwrdn.b.dis_vbus = 1;
  100173. + DWC_MODIFY_REG32(&core_if->core_global_regs->gpwrdn, gpwrdn.d32, 0);
  100174. +
  100175. + core_if->op_state = A_HOST;
  100176. + dwc_otg_core_init(core_if);
  100177. + dwc_otg_enable_global_interrupts(core_if);
  100178. + cil_hcd_start(core_if);
  100179. +}
  100180. +
  100181. +void dwc_otg_cleanup_fiq_channel(dwc_otg_hcd_t *hcd, uint32_t num)
  100182. +{
  100183. + struct fiq_channel_state *st = &hcd->fiq_state->channel[num];
  100184. + struct fiq_dma_blob *blob = hcd->fiq_dmab;
  100185. + int i;
  100186. +
  100187. + st->fsm = FIQ_PASSTHROUGH;
  100188. + st->hcchar_copy.d32 = 0;
  100189. + st->hcsplt_copy.d32 = 0;
  100190. + st->hcint_copy.d32 = 0;
  100191. + st->hcintmsk_copy.d32 = 0;
  100192. + st->hctsiz_copy.d32 = 0;
  100193. + st->hcdma_copy.d32 = 0;
  100194. + st->nr_errors = 0;
  100195. + st->hub_addr = 0;
  100196. + st->port_addr = 0;
  100197. + st->expected_uframe = 0;
  100198. + st->nrpackets = 0;
  100199. + st->dma_info.index = 0;
  100200. + for (i = 0; i < 6; i++)
  100201. + st->dma_info.slot_len[i] = 255;
  100202. + st->hs_isoc_info.index = 0;
  100203. + st->hs_isoc_info.iso_desc = NULL;
  100204. + st->hs_isoc_info.nrframes = 0;
  100205. +
  100206. + DWC_MEMSET(&blob->channel[num].index[0], 0x6b, 1128);
  100207. +}
  100208. +
  100209. +/**
  100210. + * Frees secondary storage associated with the dwc_otg_hcd structure contained
  100211. + * in the struct usb_hcd field.
  100212. + */
  100213. +static void dwc_otg_hcd_free(dwc_otg_hcd_t * dwc_otg_hcd)
  100214. +{
  100215. + int i;
  100216. +
  100217. + DWC_DEBUGPL(DBG_HCD, "DWC OTG HCD FREE\n");
  100218. +
  100219. + del_timers(dwc_otg_hcd);
  100220. +
  100221. + /* Free memory for QH/QTD lists */
  100222. + qh_list_free(dwc_otg_hcd, &dwc_otg_hcd->non_periodic_sched_inactive);
  100223. + qh_list_free(dwc_otg_hcd, &dwc_otg_hcd->non_periodic_sched_active);
  100224. + qh_list_free(dwc_otg_hcd, &dwc_otg_hcd->periodic_sched_inactive);
  100225. + qh_list_free(dwc_otg_hcd, &dwc_otg_hcd->periodic_sched_ready);
  100226. + qh_list_free(dwc_otg_hcd, &dwc_otg_hcd->periodic_sched_assigned);
  100227. + qh_list_free(dwc_otg_hcd, &dwc_otg_hcd->periodic_sched_queued);
  100228. +
  100229. + /* Free memory for the host channels. */
  100230. + for (i = 0; i < MAX_EPS_CHANNELS; i++) {
  100231. + dwc_hc_t *hc = dwc_otg_hcd->hc_ptr_array[i];
  100232. +
  100233. +#ifdef DEBUG
  100234. + if (dwc_otg_hcd->core_if->hc_xfer_timer[i]) {
  100235. + DWC_TIMER_FREE(dwc_otg_hcd->core_if->hc_xfer_timer[i]);
  100236. + }
  100237. +#endif
  100238. + if (hc != NULL) {
  100239. + DWC_DEBUGPL(DBG_HCDV, "HCD Free channel #%i, hc=%p\n",
  100240. + i, hc);
  100241. + DWC_FREE(hc);
  100242. + }
  100243. + }
  100244. +
  100245. + if (dwc_otg_hcd->core_if->dma_enable) {
  100246. + if (dwc_otg_hcd->status_buf_dma) {
  100247. + DWC_DMA_FREE(DWC_OTG_HCD_STATUS_BUF_SIZE,
  100248. + dwc_otg_hcd->status_buf,
  100249. + dwc_otg_hcd->status_buf_dma);
  100250. + }
  100251. + } else if (dwc_otg_hcd->status_buf != NULL) {
  100252. + DWC_FREE(dwc_otg_hcd->status_buf);
  100253. + }
  100254. + DWC_SPINLOCK_FREE(dwc_otg_hcd->channel_lock);
  100255. + DWC_SPINLOCK_FREE(dwc_otg_hcd->lock);
  100256. + /* Set core_if's lock pointer to NULL */
  100257. + dwc_otg_hcd->core_if->lock = NULL;
  100258. +
  100259. + DWC_TIMER_FREE(dwc_otg_hcd->conn_timer);
  100260. + DWC_TASK_FREE(dwc_otg_hcd->reset_tasklet);
  100261. + DWC_TASK_FREE(dwc_otg_hcd->completion_tasklet);
  100262. + DWC_FREE(dwc_otg_hcd->fiq_state);
  100263. +
  100264. +#ifdef DWC_DEV_SRPCAP
  100265. + if (dwc_otg_hcd->core_if->power_down == 2 &&
  100266. + dwc_otg_hcd->core_if->pwron_timer) {
  100267. + DWC_TIMER_FREE(dwc_otg_hcd->core_if->pwron_timer);
  100268. + }
  100269. +#endif
  100270. + DWC_FREE(dwc_otg_hcd);
  100271. +}
  100272. +
  100273. +int init_hcd_usecs(dwc_otg_hcd_t *_hcd);
  100274. +
  100275. +int dwc_otg_hcd_init(dwc_otg_hcd_t * hcd, dwc_otg_core_if_t * core_if)
  100276. +{
  100277. + int retval = 0;
  100278. + int num_channels;
  100279. + int i;
  100280. + dwc_hc_t *channel;
  100281. +
  100282. +#if (defined(DWC_LINUX) && defined(CONFIG_DEBUG_SPINLOCK))
  100283. + DWC_SPINLOCK_ALLOC_LINUX_DEBUG(hcd->lock);
  100284. + DWC_SPINLOCK_ALLOC_LINUX_DEBUG(hcd->channel_lock);
  100285. +#else
  100286. + hcd->lock = DWC_SPINLOCK_ALLOC();
  100287. + hcd->channel_lock = DWC_SPINLOCK_ALLOC();
  100288. +#endif
  100289. + DWC_DEBUGPL(DBG_HCDV, "init of HCD %p given core_if %p\n",
  100290. + hcd, core_if);
  100291. + if (!hcd->lock) {
  100292. + DWC_ERROR("Could not allocate lock for pcd");
  100293. + DWC_FREE(hcd);
  100294. + retval = -DWC_E_NO_MEMORY;
  100295. + goto out;
  100296. + }
  100297. + hcd->core_if = core_if;
  100298. +
  100299. + /* Register the HCD CIL Callbacks */
  100300. + dwc_otg_cil_register_hcd_callbacks(hcd->core_if,
  100301. + &hcd_cil_callbacks, hcd);
  100302. +
  100303. + /* Initialize the non-periodic schedule. */
  100304. + DWC_LIST_INIT(&hcd->non_periodic_sched_inactive);
  100305. + DWC_LIST_INIT(&hcd->non_periodic_sched_active);
  100306. +
  100307. + /* Initialize the periodic schedule. */
  100308. + DWC_LIST_INIT(&hcd->periodic_sched_inactive);
  100309. + DWC_LIST_INIT(&hcd->periodic_sched_ready);
  100310. + DWC_LIST_INIT(&hcd->periodic_sched_assigned);
  100311. + DWC_LIST_INIT(&hcd->periodic_sched_queued);
  100312. + DWC_TAILQ_INIT(&hcd->completed_urb_list);
  100313. + /*
  100314. + * Create a host channel descriptor for each host channel implemented
  100315. + * in the controller. Initialize the channel descriptor array.
  100316. + */
  100317. + DWC_CIRCLEQ_INIT(&hcd->free_hc_list);
  100318. + num_channels = hcd->core_if->core_params->host_channels;
  100319. + DWC_MEMSET(hcd->hc_ptr_array, 0, sizeof(hcd->hc_ptr_array));
  100320. + for (i = 0; i < num_channels; i++) {
  100321. + channel = DWC_ALLOC(sizeof(dwc_hc_t));
  100322. + if (channel == NULL) {
  100323. + retval = -DWC_E_NO_MEMORY;
  100324. + DWC_ERROR("%s: host channel allocation failed\n",
  100325. + __func__);
  100326. + dwc_otg_hcd_free(hcd);
  100327. + goto out;
  100328. + }
  100329. + channel->hc_num = i;
  100330. + hcd->hc_ptr_array[i] = channel;
  100331. +#ifdef DEBUG
  100332. + hcd->core_if->hc_xfer_timer[i] =
  100333. + DWC_TIMER_ALLOC("hc timer", hc_xfer_timeout,
  100334. + &hcd->core_if->hc_xfer_info[i]);
  100335. +#endif
  100336. + DWC_DEBUGPL(DBG_HCDV, "HCD Added channel #%d, hc=%p\n", i,
  100337. + channel);
  100338. + }
  100339. +
  100340. + if (fiq_enable) {
  100341. + hcd->fiq_state = DWC_ALLOC(sizeof(struct fiq_state) + (sizeof(struct fiq_channel_state) * num_channels));
  100342. + if (!hcd->fiq_state) {
  100343. + retval = -DWC_E_NO_MEMORY;
  100344. + DWC_ERROR("%s: cannot allocate fiq_state structure\n", __func__);
  100345. + dwc_otg_hcd_free(hcd);
  100346. + goto out;
  100347. + }
  100348. + DWC_MEMSET(hcd->fiq_state, 0, (sizeof(struct fiq_state) + (sizeof(struct fiq_channel_state) * num_channels)));
  100349. +
  100350. + for (i = 0; i < num_channels; i++) {
  100351. + hcd->fiq_state->channel[i].fsm = FIQ_PASSTHROUGH;
  100352. + }
  100353. + hcd->fiq_state->dummy_send = DWC_ALLOC_ATOMIC(16);
  100354. +
  100355. + hcd->fiq_stack = DWC_ALLOC(sizeof(struct fiq_stack));
  100356. + if (!hcd->fiq_stack) {
  100357. + retval = -DWC_E_NO_MEMORY;
  100358. + DWC_ERROR("%s: cannot allocate fiq_stack structure\n", __func__);
  100359. + dwc_otg_hcd_free(hcd);
  100360. + goto out;
  100361. + }
  100362. + hcd->fiq_stack->magic1 = 0xDEADBEEF;
  100363. + hcd->fiq_stack->magic2 = 0xD00DFEED;
  100364. + hcd->fiq_state->gintmsk_saved.d32 = ~0;
  100365. + hcd->fiq_state->haintmsk_saved.b2.chint = ~0;
  100366. +
  100367. + /* This bit is terrible and uses no API, but necessary. The FIQ has no concept of DMA pools
  100368. + * (and if it did, would be a lot slower). This allocates a chunk of memory (~9kiB for 8 host channels)
  100369. + * for use as transaction bounce buffers in a 2-D array. Our access into this chunk is done by some
  100370. + * moderately readable array casts.
  100371. + */
  100372. + hcd->fiq_dmab = DWC_DMA_ALLOC((sizeof(struct fiq_dma_channel) * num_channels), &hcd->fiq_state->dma_base);
  100373. + DWC_WARN("FIQ DMA bounce buffers: virt = 0x%08x dma = 0x%08x len=%d",
  100374. + (unsigned int)hcd->fiq_dmab, (unsigned int)hcd->fiq_state->dma_base,
  100375. + sizeof(struct fiq_dma_channel) * num_channels);
  100376. +
  100377. + DWC_MEMSET(hcd->fiq_dmab, 0x6b, 9024);
  100378. +
  100379. + /* pointer for debug in fiq_print */
  100380. + hcd->fiq_state->fiq_dmab = hcd->fiq_dmab;
  100381. + if (fiq_fsm_enable) {
  100382. + int i;
  100383. + for (i=0; i < hcd->core_if->core_params->host_channels; i++) {
  100384. + dwc_otg_cleanup_fiq_channel(hcd, i);
  100385. + }
  100386. + DWC_PRINTF("FIQ FSM acceleration enabled for :\n%s%s%s%s",
  100387. + (fiq_fsm_mask & 0x1) ? "Non-periodic Split Transactions\n" : "",
  100388. + (fiq_fsm_mask & 0x2) ? "Periodic Split Transactions\n" : "",
  100389. + (fiq_fsm_mask & 0x4) ? "High-Speed Isochronous Endpoints\n" : "",
  100390. + (fiq_fsm_mask & 0x8) ? "Interrupt/Control Split Transaction hack enabled\n" : "");
  100391. + }
  100392. + }
  100393. +
  100394. + /* Initialize the Connection timeout timer. */
  100395. + hcd->conn_timer = DWC_TIMER_ALLOC("Connection timer",
  100396. + dwc_otg_hcd_connect_timeout, 0);
  100397. +
  100398. + printk(KERN_DEBUG "dwc_otg: Microframe scheduler %s\n", microframe_schedule ? "enabled":"disabled");
  100399. + if (microframe_schedule)
  100400. + init_hcd_usecs(hcd);
  100401. +
  100402. + /* Initialize reset tasklet. */
  100403. + hcd->reset_tasklet = DWC_TASK_ALLOC("reset_tasklet", reset_tasklet_func, hcd);
  100404. +
  100405. + hcd->completion_tasklet = DWC_TASK_ALLOC("completion_tasklet",
  100406. + completion_tasklet_func, hcd);
  100407. +#ifdef DWC_DEV_SRPCAP
  100408. + if (hcd->core_if->power_down == 2) {
  100409. + /* Initialize Power on timer for Host power up in case hibernation */
  100410. + hcd->core_if->pwron_timer = DWC_TIMER_ALLOC("PWRON TIMER",
  100411. + dwc_otg_hcd_power_up, core_if);
  100412. + }
  100413. +#endif
  100414. +
  100415. + /*
  100416. + * Allocate space for storing data on status transactions. Normally no
  100417. + * data is sent, but this space acts as a bit bucket. This must be
  100418. + * done after usb_add_hcd since that function allocates the DMA buffer
  100419. + * pool.
  100420. + */
  100421. + if (hcd->core_if->dma_enable) {
  100422. + hcd->status_buf =
  100423. + DWC_DMA_ALLOC(DWC_OTG_HCD_STATUS_BUF_SIZE,
  100424. + &hcd->status_buf_dma);
  100425. + } else {
  100426. + hcd->status_buf = DWC_ALLOC(DWC_OTG_HCD_STATUS_BUF_SIZE);
  100427. + }
  100428. + if (!hcd->status_buf) {
  100429. + retval = -DWC_E_NO_MEMORY;
  100430. + DWC_ERROR("%s: status_buf allocation failed\n", __func__);
  100431. + dwc_otg_hcd_free(hcd);
  100432. + goto out;
  100433. + }
  100434. +
  100435. + hcd->otg_port = 1;
  100436. + hcd->frame_list = NULL;
  100437. + hcd->frame_list_dma = 0;
  100438. + hcd->periodic_qh_count = 0;
  100439. +
  100440. + DWC_MEMSET(hcd->hub_port, 0, sizeof(hcd->hub_port));
  100441. +#ifdef FIQ_DEBUG
  100442. + DWC_MEMSET(hcd->hub_port_alloc, -1, sizeof(hcd->hub_port_alloc));
  100443. +#endif
  100444. +
  100445. +out:
  100446. + return retval;
  100447. +}
  100448. +
  100449. +void dwc_otg_hcd_remove(dwc_otg_hcd_t * hcd)
  100450. +{
  100451. + /* Turn off all host-specific interrupts. */
  100452. + dwc_otg_disable_host_interrupts(hcd->core_if);
  100453. +
  100454. + dwc_otg_hcd_free(hcd);
  100455. +}
  100456. +
  100457. +/**
  100458. + * Initializes dynamic portions of the DWC_otg HCD state.
  100459. + */
  100460. +static void dwc_otg_hcd_reinit(dwc_otg_hcd_t * hcd)
  100461. +{
  100462. + int num_channels;
  100463. + int i;
  100464. + dwc_hc_t *channel;
  100465. + dwc_hc_t *channel_tmp;
  100466. +
  100467. + hcd->flags.d32 = 0;
  100468. +
  100469. + hcd->non_periodic_qh_ptr = &hcd->non_periodic_sched_active;
  100470. + if (!microframe_schedule) {
  100471. + hcd->non_periodic_channels = 0;
  100472. + hcd->periodic_channels = 0;
  100473. + } else {
  100474. + hcd->available_host_channels = hcd->core_if->core_params->host_channels;
  100475. + }
  100476. + /*
  100477. + * Put all channels in the free channel list and clean up channel
  100478. + * states.
  100479. + */
  100480. + DWC_CIRCLEQ_FOREACH_SAFE(channel, channel_tmp,
  100481. + &hcd->free_hc_list, hc_list_entry) {
  100482. + DWC_CIRCLEQ_REMOVE(&hcd->free_hc_list, channel, hc_list_entry);
  100483. + }
  100484. +
  100485. + num_channels = hcd->core_if->core_params->host_channels;
  100486. + for (i = 0; i < num_channels; i++) {
  100487. + channel = hcd->hc_ptr_array[i];
  100488. + DWC_CIRCLEQ_INSERT_TAIL(&hcd->free_hc_list, channel,
  100489. + hc_list_entry);
  100490. + dwc_otg_hc_cleanup(hcd->core_if, channel);
  100491. + }
  100492. +
  100493. + /* Initialize the DWC core for host mode operation. */
  100494. + dwc_otg_core_host_init(hcd->core_if);
  100495. +
  100496. + /* Set core_if's lock pointer to the hcd->lock */
  100497. + hcd->core_if->lock = hcd->lock;
  100498. +}
  100499. +
  100500. +/**
  100501. + * Assigns transactions from a QTD to a free host channel and initializes the
  100502. + * host channel to perform the transactions. The host channel is removed from
  100503. + * the free list.
  100504. + *
  100505. + * @param hcd The HCD state structure.
  100506. + * @param qh Transactions from the first QTD for this QH are selected and
  100507. + * assigned to a free host channel.
  100508. + */
  100509. +static void assign_and_init_hc(dwc_otg_hcd_t * hcd, dwc_otg_qh_t * qh)
  100510. +{
  100511. + dwc_hc_t *hc;
  100512. + dwc_otg_qtd_t *qtd;
  100513. + dwc_otg_hcd_urb_t *urb;
  100514. + void* ptr = NULL;
  100515. + uint32_t intr_enable;
  100516. + unsigned long flags;
  100517. + gintmsk_data_t gintmsk = { .d32 = 0, };
  100518. +
  100519. + qtd = DWC_CIRCLEQ_FIRST(&qh->qtd_list);
  100520. +
  100521. + urb = qtd->urb;
  100522. +
  100523. + DWC_DEBUGPL(DBG_HCDV, "%s(%p,%p) - urb %x, actual_length %d\n", __func__, hcd, qh, (unsigned int)urb, urb->actual_length);
  100524. +
  100525. + if (((urb->actual_length < 0) || (urb->actual_length > urb->length)) && !dwc_otg_hcd_is_pipe_in(&urb->pipe_info))
  100526. + urb->actual_length = urb->length;
  100527. +
  100528. +
  100529. + hc = DWC_CIRCLEQ_FIRST(&hcd->free_hc_list);
  100530. +
  100531. + /* Remove the host channel from the free list. */
  100532. + DWC_CIRCLEQ_REMOVE_INIT(&hcd->free_hc_list, hc, hc_list_entry);
  100533. +
  100534. + qh->channel = hc;
  100535. +
  100536. + qtd->in_process = 1;
  100537. +
  100538. + /*
  100539. + * Use usb_pipedevice to determine device address. This address is
  100540. + * 0 before the SET_ADDRESS command and the correct address afterward.
  100541. + */
  100542. + hc->dev_addr = dwc_otg_hcd_get_dev_addr(&urb->pipe_info);
  100543. + hc->ep_num = dwc_otg_hcd_get_ep_num(&urb->pipe_info);
  100544. + hc->speed = qh->dev_speed;
  100545. + hc->max_packet = dwc_max_packet(qh->maxp);
  100546. +
  100547. + hc->xfer_started = 0;
  100548. + hc->halt_status = DWC_OTG_HC_XFER_NO_HALT_STATUS;
  100549. + hc->error_state = (qtd->error_count > 0);
  100550. + hc->halt_on_queue = 0;
  100551. + hc->halt_pending = 0;
  100552. + hc->requests = 0;
  100553. +
  100554. + /*
  100555. + * The following values may be modified in the transfer type section
  100556. + * below. The xfer_len value may be reduced when the transfer is
  100557. + * started to accommodate the max widths of the XferSize and PktCnt
  100558. + * fields in the HCTSIZn register.
  100559. + */
  100560. +
  100561. + hc->ep_is_in = (dwc_otg_hcd_is_pipe_in(&urb->pipe_info) != 0);
  100562. + if (hc->ep_is_in) {
  100563. + hc->do_ping = 0;
  100564. + } else {
  100565. + hc->do_ping = qh->ping_state;
  100566. + }
  100567. +
  100568. + hc->data_pid_start = qh->data_toggle;
  100569. + hc->multi_count = 1;
  100570. +
  100571. + if (hcd->core_if->dma_enable) {
  100572. + hc->xfer_buff = (uint8_t *) urb->dma + urb->actual_length;
  100573. +
  100574. + /* For non-dword aligned case */
  100575. + if (((unsigned long)hc->xfer_buff & 0x3)
  100576. + && !hcd->core_if->dma_desc_enable) {
  100577. + ptr = (uint8_t *) urb->buf + urb->actual_length;
  100578. + }
  100579. + } else {
  100580. + hc->xfer_buff = (uint8_t *) urb->buf + urb->actual_length;
  100581. + }
  100582. + hc->xfer_len = urb->length - urb->actual_length;
  100583. + hc->xfer_count = 0;
  100584. +
  100585. + /*
  100586. + * Set the split attributes
  100587. + */
  100588. + hc->do_split = 0;
  100589. + if (qh->do_split) {
  100590. + uint32_t hub_addr, port_addr;
  100591. + hc->do_split = 1;
  100592. + hc->xact_pos = qtd->isoc_split_pos;
  100593. + /* We don't need to do complete splits anymore */
  100594. +// if(fiq_fsm_enable)
  100595. + if (0)
  100596. + hc->complete_split = qtd->complete_split = 0;
  100597. + else
  100598. + hc->complete_split = qtd->complete_split;
  100599. +
  100600. + hcd->fops->hub_info(hcd, urb->priv, &hub_addr, &port_addr);
  100601. + hc->hub_addr = (uint8_t) hub_addr;
  100602. + hc->port_addr = (uint8_t) port_addr;
  100603. + }
  100604. +
  100605. + switch (dwc_otg_hcd_get_pipe_type(&urb->pipe_info)) {
  100606. + case UE_CONTROL:
  100607. + hc->ep_type = DWC_OTG_EP_TYPE_CONTROL;
  100608. + switch (qtd->control_phase) {
  100609. + case DWC_OTG_CONTROL_SETUP:
  100610. + DWC_DEBUGPL(DBG_HCDV, " Control setup transaction\n");
  100611. + hc->do_ping = 0;
  100612. + hc->ep_is_in = 0;
  100613. + hc->data_pid_start = DWC_OTG_HC_PID_SETUP;
  100614. + if (hcd->core_if->dma_enable) {
  100615. + hc->xfer_buff = (uint8_t *) urb->setup_dma;
  100616. + } else {
  100617. + hc->xfer_buff = (uint8_t *) urb->setup_packet;
  100618. + }
  100619. + hc->xfer_len = 8;
  100620. + ptr = NULL;
  100621. + break;
  100622. + case DWC_OTG_CONTROL_DATA:
  100623. + DWC_DEBUGPL(DBG_HCDV, " Control data transaction\n");
  100624. + hc->data_pid_start = qtd->data_toggle;
  100625. + break;
  100626. + case DWC_OTG_CONTROL_STATUS:
  100627. + /*
  100628. + * Direction is opposite of data direction or IN if no
  100629. + * data.
  100630. + */
  100631. + DWC_DEBUGPL(DBG_HCDV, " Control status transaction\n");
  100632. + if (urb->length == 0) {
  100633. + hc->ep_is_in = 1;
  100634. + } else {
  100635. + hc->ep_is_in =
  100636. + dwc_otg_hcd_is_pipe_out(&urb->pipe_info);
  100637. + }
  100638. + if (hc->ep_is_in) {
  100639. + hc->do_ping = 0;
  100640. + }
  100641. +
  100642. + hc->data_pid_start = DWC_OTG_HC_PID_DATA1;
  100643. +
  100644. + hc->xfer_len = 0;
  100645. + if (hcd->core_if->dma_enable) {
  100646. + hc->xfer_buff = (uint8_t *) hcd->status_buf_dma;
  100647. + } else {
  100648. + hc->xfer_buff = (uint8_t *) hcd->status_buf;
  100649. + }
  100650. + ptr = NULL;
  100651. + break;
  100652. + }
  100653. + break;
  100654. + case UE_BULK:
  100655. + hc->ep_type = DWC_OTG_EP_TYPE_BULK;
  100656. + break;
  100657. + case UE_INTERRUPT:
  100658. + hc->ep_type = DWC_OTG_EP_TYPE_INTR;
  100659. + break;
  100660. + case UE_ISOCHRONOUS:
  100661. + {
  100662. + struct dwc_otg_hcd_iso_packet_desc *frame_desc;
  100663. +
  100664. + hc->ep_type = DWC_OTG_EP_TYPE_ISOC;
  100665. +
  100666. + if (hcd->core_if->dma_desc_enable)
  100667. + break;
  100668. +
  100669. + frame_desc = &urb->iso_descs[qtd->isoc_frame_index];
  100670. +
  100671. + frame_desc->status = 0;
  100672. +
  100673. + if (hcd->core_if->dma_enable) {
  100674. + hc->xfer_buff = (uint8_t *) urb->dma;
  100675. + } else {
  100676. + hc->xfer_buff = (uint8_t *) urb->buf;
  100677. + }
  100678. + hc->xfer_buff +=
  100679. + frame_desc->offset + qtd->isoc_split_offset;
  100680. + hc->xfer_len =
  100681. + frame_desc->length - qtd->isoc_split_offset;
  100682. +
  100683. + /* For non-dword aligned buffers */
  100684. + if (((unsigned long)hc->xfer_buff & 0x3)
  100685. + && hcd->core_if->dma_enable) {
  100686. + ptr =
  100687. + (uint8_t *) urb->buf + frame_desc->offset +
  100688. + qtd->isoc_split_offset;
  100689. + } else
  100690. + ptr = NULL;
  100691. +
  100692. + if (hc->xact_pos == DWC_HCSPLIT_XACTPOS_ALL) {
  100693. + if (hc->xfer_len <= 188) {
  100694. + hc->xact_pos = DWC_HCSPLIT_XACTPOS_ALL;
  100695. + } else {
  100696. + hc->xact_pos =
  100697. + DWC_HCSPLIT_XACTPOS_BEGIN;
  100698. + }
  100699. + }
  100700. + }
  100701. + break;
  100702. + }
  100703. + /* non DWORD-aligned buffer case */
  100704. + if (ptr) {
  100705. + uint32_t buf_size;
  100706. + if (hc->ep_type != DWC_OTG_EP_TYPE_ISOC) {
  100707. + buf_size = hcd->core_if->core_params->max_transfer_size;
  100708. + } else {
  100709. + buf_size = 4096;
  100710. + }
  100711. + if (!qh->dw_align_buf) {
  100712. + qh->dw_align_buf = DWC_DMA_ALLOC_ATOMIC(buf_size,
  100713. + &qh->dw_align_buf_dma);
  100714. + if (!qh->dw_align_buf) {
  100715. + DWC_ERROR
  100716. + ("%s: Failed to allocate memory to handle "
  100717. + "non-dword aligned buffer case\n",
  100718. + __func__);
  100719. + return;
  100720. + }
  100721. + }
  100722. + if (!hc->ep_is_in) {
  100723. + dwc_memcpy(qh->dw_align_buf, ptr, hc->xfer_len);
  100724. + }
  100725. + hc->align_buff = qh->dw_align_buf_dma;
  100726. + } else {
  100727. + hc->align_buff = 0;
  100728. + }
  100729. +
  100730. + if (hc->ep_type == DWC_OTG_EP_TYPE_INTR ||
  100731. + hc->ep_type == DWC_OTG_EP_TYPE_ISOC) {
  100732. + /*
  100733. + * This value may be modified when the transfer is started to
  100734. + * reflect the actual transfer length.
  100735. + */
  100736. + hc->multi_count = dwc_hb_mult(qh->maxp);
  100737. + }
  100738. +
  100739. + if (hcd->core_if->dma_desc_enable)
  100740. + hc->desc_list_addr = qh->desc_list_dma;
  100741. +
  100742. + dwc_otg_hc_init(hcd->core_if, hc);
  100743. +
  100744. + local_irq_save(flags);
  100745. +
  100746. + if (fiq_enable) {
  100747. + local_fiq_disable();
  100748. + fiq_fsm_spin_lock(&hcd->fiq_state->lock);
  100749. + }
  100750. +
  100751. + /* Enable the top level host channel interrupt. */
  100752. + intr_enable = (1 << hc->hc_num);
  100753. + DWC_MODIFY_REG32(&hcd->core_if->host_if->host_global_regs->haintmsk, 0, intr_enable);
  100754. +
  100755. + /* Make sure host channel interrupts are enabled. */
  100756. + gintmsk.b.hcintr = 1;
  100757. + DWC_MODIFY_REG32(&hcd->core_if->core_global_regs->gintmsk, 0, gintmsk.d32);
  100758. +
  100759. + if (fiq_enable) {
  100760. + fiq_fsm_spin_unlock(&hcd->fiq_state->lock);
  100761. + local_fiq_enable();
  100762. + }
  100763. +
  100764. + local_irq_restore(flags);
  100765. + hc->qh = qh;
  100766. +}
  100767. +
  100768. +
  100769. +/**
  100770. + * fiq_fsm_transaction_suitable() - Test a QH for compatibility with the FIQ
  100771. + * @qh: pointer to the endpoint's queue head
  100772. + *
  100773. + * Transaction start/end control flow is grafted onto the existing dwc_otg
  100774. + * mechanisms, to avoid spaghettifying the functions more than they already are.
  100775. + * This function's eligibility check is altered by debug parameter.
  100776. + *
  100777. + * Returns: 0 for unsuitable, 1 implies the FIQ can be enabled for this transaction.
  100778. + */
  100779. +
  100780. +int fiq_fsm_transaction_suitable(dwc_otg_qh_t *qh)
  100781. +{
  100782. + if (qh->do_split) {
  100783. + switch (qh->ep_type) {
  100784. + case UE_CONTROL:
  100785. + case UE_BULK:
  100786. + if (fiq_fsm_mask & (1 << 0))
  100787. + return 1;
  100788. + break;
  100789. + case UE_INTERRUPT:
  100790. + case UE_ISOCHRONOUS:
  100791. + if (fiq_fsm_mask & (1 << 1))
  100792. + return 1;
  100793. + break;
  100794. + default:
  100795. + break;
  100796. + }
  100797. + } else if (qh->ep_type == UE_ISOCHRONOUS) {
  100798. + if (fiq_fsm_mask & (1 << 2)) {
  100799. + /* HS ISOCH support. We test for compatibility:
  100800. + * - DWORD aligned buffers
  100801. + * - Must be at least 2 transfers (otherwise pointless to use the FIQ)
  100802. + * If yes, then the fsm enqueue function will handle the state machine setup.
  100803. + */
  100804. + dwc_otg_qtd_t *qtd = DWC_CIRCLEQ_FIRST(&qh->qtd_list);
  100805. + dwc_otg_hcd_urb_t *urb = qtd->urb;
  100806. + struct dwc_otg_hcd_iso_packet_desc (*iso_descs)[0] = &urb->iso_descs;
  100807. + int nr_iso_frames = urb->packet_count;
  100808. + int i;
  100809. + uint32_t ptr;
  100810. +
  100811. + if (nr_iso_frames < 2)
  100812. + return 0;
  100813. + for (i = 0; i < nr_iso_frames; i++) {
  100814. + ptr = urb->dma + iso_descs[i]->offset;
  100815. + if (ptr & 0x3) {
  100816. + printk_ratelimited("%s: Non-Dword aligned isochronous frame offset."
  100817. + " Cannot queue FIQ-accelerated transfer to device %d endpoint %d\n",
  100818. + __FUNCTION__, qh->channel->dev_addr, qh->channel->ep_num);
  100819. + return 0;
  100820. + }
  100821. + }
  100822. + return 1;
  100823. + }
  100824. + }
  100825. + return 0;
  100826. +}
  100827. +
  100828. +/**
  100829. + * fiq_fsm_setup_periodic_dma() - Set up DMA bounce buffers
  100830. + * @hcd: Pointer to the dwc_otg_hcd struct
  100831. + * @qh: Pointer to the endpoint's queue head
  100832. + *
  100833. + * Periodic split transactions are transmitted modulo 188 bytes.
  100834. + * This necessitates slicing data up into buckets for isochronous out
  100835. + * and fixing up the DMA address for all IN transfers.
  100836. + *
  100837. + * Returns 1 if the DMA bounce buffers have been used, 0 if the default
  100838. + * HC buffer has been used.
  100839. + */
  100840. +int fiq_fsm_setup_periodic_dma(dwc_otg_hcd_t *hcd, struct fiq_channel_state *st, dwc_otg_qh_t *qh)
  100841. + {
  100842. + int frame_length, i = 0;
  100843. + uint8_t *ptr = NULL;
  100844. + dwc_hc_t *hc = qh->channel;
  100845. + struct fiq_dma_blob *blob;
  100846. + struct dwc_otg_hcd_iso_packet_desc *frame_desc;
  100847. +
  100848. + for (i = 0; i < 6; i++) {
  100849. + st->dma_info.slot_len[i] = 255;
  100850. + }
  100851. + st->dma_info.index = 0;
  100852. + i = 0;
  100853. + if (hc->ep_is_in) {
  100854. + /*
  100855. + * Set dma_regs to bounce buffer. FIQ will update the
  100856. + * state depending on transaction progress.
  100857. + */
  100858. + blob = (struct fiq_dma_blob *) hcd->fiq_state->dma_base;
  100859. + st->hcdma_copy.d32 = (uint32_t) &blob->channel[hc->hc_num].index[0].buf[0];
  100860. + /* Calculate the max number of CSPLITS such that the FIQ can time out
  100861. + * a transaction if it fails.
  100862. + */
  100863. + frame_length = st->hcchar_copy.b.mps;
  100864. + do {
  100865. + i++;
  100866. + frame_length -= 188;
  100867. + } while (frame_length >= 0);
  100868. + st->nrpackets = i;
  100869. + return 1;
  100870. + } else {
  100871. + if (qh->ep_type == UE_ISOCHRONOUS) {
  100872. +
  100873. + dwc_otg_qtd_t *qtd = DWC_CIRCLEQ_FIRST(&qh->qtd_list);
  100874. +
  100875. + frame_desc = &qtd->urb->iso_descs[qtd->isoc_frame_index];
  100876. + frame_length = frame_desc->length;
  100877. +
  100878. + /* Virtual address for bounce buffers */
  100879. + blob = hcd->fiq_dmab;
  100880. +
  100881. + ptr = qtd->urb->buf + frame_desc->offset;
  100882. + if (frame_length == 0) {
  100883. + /*
  100884. + * for isochronous transactions, we must still transmit a packet
  100885. + * even if the length is zero.
  100886. + */
  100887. + st->dma_info.slot_len[0] = 0;
  100888. + st->nrpackets = 1;
  100889. + } else {
  100890. + do {
  100891. + if (frame_length <= 188) {
  100892. + dwc_memcpy(&blob->channel[hc->hc_num].index[i].buf[0], ptr, frame_length);
  100893. + st->dma_info.slot_len[i] = frame_length;
  100894. + ptr += frame_length;
  100895. + } else {
  100896. + dwc_memcpy(&blob->channel[hc->hc_num].index[i].buf[0], ptr, 188);
  100897. + st->dma_info.slot_len[i] = 188;
  100898. + ptr += 188;
  100899. + }
  100900. + i++;
  100901. + frame_length -= 188;
  100902. + } while (frame_length > 0);
  100903. + st->nrpackets = i;
  100904. + }
  100905. + ptr = qtd->urb->buf + frame_desc->offset;
  100906. + /* Point the HC at the DMA address of the bounce buffers */
  100907. + blob = (struct fiq_dma_blob *) hcd->fiq_state->dma_base;
  100908. + st->hcdma_copy.d32 = (uint32_t) &blob->channel[hc->hc_num].index[0].buf[0];
  100909. +
  100910. + /* fixup xfersize to the actual packet size */
  100911. + st->hctsiz_copy.b.pid = 0;
  100912. + st->hctsiz_copy.b.xfersize = st->dma_info.slot_len[0];
  100913. + return 1;
  100914. + } else {
  100915. + /* For interrupt, single OUT packet required, goes in the SSPLIT from hc_buff. */
  100916. + return 0;
  100917. + }
  100918. + }
  100919. +}
  100920. +
  100921. +/*
  100922. + * Pushing a periodic request into the queue near the EOF1 point
  100923. + * in a microframe causes erroneous behaviour (frmovrun) interrupt.
  100924. + * Usually, the request goes out on the bus causing a transfer but
  100925. + * the core does not transfer the data to memory.
  100926. + * This guard interval (in number of 60MHz clocks) is required which
  100927. + * must cater for CPU latency between reading the value and enabling
  100928. + * the channel.
  100929. + */
  100930. +#define PERIODIC_FRREM_BACKOFF 1000
  100931. +
  100932. +int fiq_fsm_queue_isoc_transaction(dwc_otg_hcd_t *hcd, dwc_otg_qh_t *qh)
  100933. +{
  100934. + dwc_hc_t *hc = qh->channel;
  100935. + dwc_otg_hc_regs_t *hc_regs = hcd->core_if->host_if->hc_regs[hc->hc_num];
  100936. + dwc_otg_qtd_t *qtd = DWC_CIRCLEQ_FIRST(&qh->qtd_list);
  100937. + int frame;
  100938. + struct fiq_channel_state *st = &hcd->fiq_state->channel[hc->hc_num];
  100939. + int xfer_len, nrpackets;
  100940. + hcdma_data_t hcdma;
  100941. + hfnum_data_t hfnum;
  100942. +
  100943. + if (st->fsm != FIQ_PASSTHROUGH)
  100944. + return 0;
  100945. +
  100946. + st->nr_errors = 0;
  100947. +
  100948. + st->hcchar_copy.d32 = 0;
  100949. + st->hcchar_copy.b.mps = hc->max_packet;
  100950. + st->hcchar_copy.b.epdir = hc->ep_is_in;
  100951. + st->hcchar_copy.b.devaddr = hc->dev_addr;
  100952. + st->hcchar_copy.b.epnum = hc->ep_num;
  100953. + st->hcchar_copy.b.eptype = hc->ep_type;
  100954. +
  100955. + st->hcintmsk_copy.b.chhltd = 1;
  100956. +
  100957. + frame = dwc_otg_hcd_get_frame_number(hcd);
  100958. + st->hcchar_copy.b.oddfrm = (frame & 0x1) ? 0 : 1;
  100959. +
  100960. + st->hcchar_copy.b.lspddev = 0;
  100961. + /* Enable the channel later as a final register write. */
  100962. +
  100963. + st->hcsplt_copy.d32 = 0;
  100964. +
  100965. + st->hs_isoc_info.iso_desc = (struct dwc_otg_hcd_iso_packet_desc *) &qtd->urb->iso_descs;
  100966. + st->hs_isoc_info.nrframes = qtd->urb->packet_count;
  100967. + /* grab the next DMA address offset from the array */
  100968. + st->hcdma_copy.d32 = qtd->urb->dma;
  100969. + hcdma.d32 = st->hcdma_copy.d32 + st->hs_isoc_info.iso_desc[0].offset;
  100970. +
  100971. + /* We need to set multi_count. This is a bit tricky - has to be set per-transaction as
  100972. + * the core needs to be told to send the correct number. Caution: for IN transfers,
  100973. + * this is always set to the maximum size of the endpoint. */
  100974. + xfer_len = st->hs_isoc_info.iso_desc[0].length;
  100975. + nrpackets = (xfer_len + st->hcchar_copy.b.mps - 1) / st->hcchar_copy.b.mps;
  100976. + if (nrpackets == 0)
  100977. + nrpackets = 1;
  100978. + st->hcchar_copy.b.multicnt = nrpackets;
  100979. + st->hctsiz_copy.b.pktcnt = nrpackets;
  100980. +
  100981. + /* Initial PID also needs to be set */
  100982. + if (st->hcchar_copy.b.epdir == 0) {
  100983. + st->hctsiz_copy.b.xfersize = xfer_len;
  100984. + switch (st->hcchar_copy.b.multicnt) {
  100985. + case 1:
  100986. + st->hctsiz_copy.b.pid = DWC_PID_DATA0;
  100987. + break;
  100988. + case 2:
  100989. + case 3:
  100990. + st->hctsiz_copy.b.pid = DWC_PID_MDATA;
  100991. + break;
  100992. + }
  100993. +
  100994. + } else {
  100995. + st->hctsiz_copy.b.xfersize = nrpackets * st->hcchar_copy.b.mps;
  100996. + switch (st->hcchar_copy.b.multicnt) {
  100997. + case 1:
  100998. + st->hctsiz_copy.b.pid = DWC_PID_DATA0;
  100999. + break;
  101000. + case 2:
  101001. + st->hctsiz_copy.b.pid = DWC_PID_DATA1;
  101002. + break;
  101003. + case 3:
  101004. + st->hctsiz_copy.b.pid = DWC_PID_DATA2;
  101005. + break;
  101006. + }
  101007. + }
  101008. +
  101009. + fiq_print(FIQDBG_INT, hcd->fiq_state, "FSMQ %01d ", hc->hc_num);
  101010. + fiq_print(FIQDBG_INT, hcd->fiq_state, "%08x", st->hcchar_copy.d32);
  101011. + fiq_print(FIQDBG_INT, hcd->fiq_state, "%08x", st->hctsiz_copy.d32);
  101012. + fiq_print(FIQDBG_INT, hcd->fiq_state, "%08x", st->hcdma_copy.d32);
  101013. + hfnum.d32 = DWC_READ_REG32(&hcd->core_if->host_if->host_global_regs->hfnum);
  101014. + local_fiq_disable();
  101015. + fiq_fsm_spin_lock(&hcd->fiq_state->lock);
  101016. + DWC_WRITE_REG32(&hc_regs->hctsiz, st->hctsiz_copy.d32);
  101017. + DWC_WRITE_REG32(&hc_regs->hcsplt, st->hcsplt_copy.d32);
  101018. + DWC_WRITE_REG32(&hc_regs->hcdma, st->hcdma_copy.d32);
  101019. + DWC_WRITE_REG32(&hc_regs->hcchar, st->hcchar_copy.d32);
  101020. + DWC_WRITE_REG32(&hc_regs->hcintmsk, st->hcintmsk_copy.d32);
  101021. + if (hfnum.b.frrem < PERIODIC_FRREM_BACKOFF) {
  101022. + /* Prevent queueing near EOF1. Bad things happen if a periodic
  101023. + * split transaction is queued very close to EOF.
  101024. + */
  101025. + st->fsm = FIQ_HS_ISOC_SLEEPING;
  101026. + } else {
  101027. + st->fsm = FIQ_HS_ISOC_TURBO;
  101028. + st->hcchar_copy.b.chen = 1;
  101029. + DWC_WRITE_REG32(&hc_regs->hcchar, st->hcchar_copy.d32);
  101030. + }
  101031. + mb();
  101032. + st->hcchar_copy.b.chen = 0;
  101033. + fiq_fsm_spin_unlock(&hcd->fiq_state->lock);
  101034. + local_fiq_enable();
  101035. + return 0;
  101036. +}
  101037. +
  101038. +
  101039. +/**
  101040. + * fiq_fsm_queue_split_transaction() - Set up a host channel and FIQ state
  101041. + * @hcd: Pointer to the dwc_otg_hcd struct
  101042. + * @qh: Pointer to the endpoint's queue head
  101043. + *
  101044. + * This overrides the dwc_otg driver's normal method of queueing a transaction.
  101045. + * Called from dwc_otg_hcd_queue_transactions(), this performs specific setup
  101046. + * for the nominated host channel.
  101047. + *
  101048. + * For periodic transfers, it also peeks at the FIQ state to see if an immediate
  101049. + * start is possible. If not, then the FIQ is left to start the transfer.
  101050. + */
  101051. +int fiq_fsm_queue_split_transaction(dwc_otg_hcd_t *hcd, dwc_otg_qh_t *qh)
  101052. +{
  101053. + int start_immediate = 1, i;
  101054. + hfnum_data_t hfnum;
  101055. + dwc_hc_t *hc = qh->channel;
  101056. + dwc_otg_hc_regs_t *hc_regs = hcd->core_if->host_if->hc_regs[hc->hc_num];
  101057. + /* Program HC registers, setup FIQ_state, examine FIQ if periodic, start transfer (not if uframe 5) */
  101058. + int hub_addr, port_addr, frame, uframe;
  101059. + struct fiq_channel_state *st = &hcd->fiq_state->channel[hc->hc_num];
  101060. +
  101061. + if (st->fsm != FIQ_PASSTHROUGH)
  101062. + return 0;
  101063. + st->nr_errors = 0;
  101064. +
  101065. + st->hcchar_copy.d32 = 0;
  101066. + st->hcchar_copy.b.mps = hc->max_packet;
  101067. + st->hcchar_copy.b.epdir = hc->ep_is_in;
  101068. + st->hcchar_copy.b.devaddr = hc->dev_addr;
  101069. + st->hcchar_copy.b.epnum = hc->ep_num;
  101070. + st->hcchar_copy.b.eptype = hc->ep_type;
  101071. + if (hc->ep_type & 0x1) {
  101072. + if (hc->ep_is_in)
  101073. + st->hcchar_copy.b.multicnt = 3;
  101074. + else
  101075. + /* Docs say set this to 1, but driver sets to 0! */
  101076. + st->hcchar_copy.b.multicnt = 0;
  101077. + } else {
  101078. + st->hcchar_copy.b.multicnt = 1;
  101079. + st->hcchar_copy.b.oddfrm = 0;
  101080. + }
  101081. + st->hcchar_copy.b.lspddev = (hc->speed == DWC_OTG_EP_SPEED_LOW) ? 1 : 0;
  101082. + /* Enable the channel later as a final register write. */
  101083. +
  101084. + st->hcsplt_copy.d32 = 0;
  101085. + if(qh->do_split) {
  101086. + hcd->fops->hub_info(hcd, DWC_CIRCLEQ_FIRST(&qh->qtd_list)->urb->priv, &hub_addr, &port_addr);
  101087. + st->hcsplt_copy.b.compsplt = 0;
  101088. + st->hcsplt_copy.b.spltena = 1;
  101089. + // XACTPOS is for isoc-out only but needs initialising anyway.
  101090. + st->hcsplt_copy.b.xactpos = ISOC_XACTPOS_ALL;
  101091. + if((qh->ep_type == DWC_OTG_EP_TYPE_ISOC) && (!qh->ep_is_in)) {
  101092. + /* For packetsize 0 < L < 188, ISOC_XACTPOS_ALL.
  101093. + * for longer than this, ISOC_XACTPOS_BEGIN and the FIQ
  101094. + * will update as necessary.
  101095. + */
  101096. + if (hc->xfer_len > 188) {
  101097. + st->hcsplt_copy.b.xactpos = ISOC_XACTPOS_BEGIN;
  101098. + }
  101099. + }
  101100. + st->hcsplt_copy.b.hubaddr = (uint8_t) hub_addr;
  101101. + st->hcsplt_copy.b.prtaddr = (uint8_t) port_addr;
  101102. + st->hub_addr = hub_addr;
  101103. + st->port_addr = port_addr;
  101104. + }
  101105. +
  101106. + st->hctsiz_copy.d32 = 0;
  101107. + st->hctsiz_copy.b.dopng = 0;
  101108. + st->hctsiz_copy.b.pid = hc->data_pid_start;
  101109. +
  101110. + if (hc->ep_is_in || (hc->xfer_len > hc->max_packet)) {
  101111. + hc->xfer_len = hc->max_packet;
  101112. + } else if (!hc->ep_is_in && (hc->xfer_len > 188)) {
  101113. + hc->xfer_len = 188;
  101114. + }
  101115. + st->hctsiz_copy.b.xfersize = hc->xfer_len;
  101116. +
  101117. + st->hctsiz_copy.b.pktcnt = 1;
  101118. +
  101119. + if (hc->ep_type & 0x1) {
  101120. + /*
  101121. + * For potentially multi-packet transfers, must use the DMA bounce buffers. For IN transfers,
  101122. + * the DMA address is the address of the first 188byte slot buffer in the bounce buffer array.
  101123. + * For multi-packet OUT transfers, we need to copy the data into the bounce buffer array so the FIQ can punt
  101124. + * the right address out as necessary. hc->xfer_buff and hc->xfer_len have already been set
  101125. + * in assign_and_init_hc(), but this is for the eventual transaction completion only. The FIQ
  101126. + * must not touch internal driver state.
  101127. + */
  101128. + if(!fiq_fsm_setup_periodic_dma(hcd, st, qh)) {
  101129. + if (hc->align_buff) {
  101130. + st->hcdma_copy.d32 = hc->align_buff;
  101131. + } else {
  101132. + st->hcdma_copy.d32 = ((unsigned long) hc->xfer_buff & 0xFFFFFFFF);
  101133. + }
  101134. + }
  101135. + } else {
  101136. + if (hc->align_buff) {
  101137. + st->hcdma_copy.d32 = hc->align_buff;
  101138. + } else {
  101139. + st->hcdma_copy.d32 = ((unsigned long) hc->xfer_buff & 0xFFFFFFFF);
  101140. + }
  101141. + }
  101142. + /* The FIQ depends upon no other interrupts being enabled except channel halt.
  101143. + * Fixup channel interrupt mask. */
  101144. + st->hcintmsk_copy.d32 = 0;
  101145. + st->hcintmsk_copy.b.chhltd = 1;
  101146. + st->hcintmsk_copy.b.ahberr = 1;
  101147. +
  101148. + /* Hack courtesy of FreeBSD: apparently forcing Interrupt Split transactions
  101149. + * as Control puts the transfer into the non-periodic request queue and the
  101150. + * non-periodic handler in the hub. Makes things lots easier.
  101151. + */
  101152. + if ((fiq_fsm_mask & 0x8) && hc->ep_type == UE_INTERRUPT) {
  101153. + st->hcchar_copy.b.multicnt = 0;
  101154. + st->hcchar_copy.b.oddfrm = 0;
  101155. + st->hcchar_copy.b.eptype = UE_CONTROL;
  101156. + if (hc->align_buff) {
  101157. + st->hcdma_copy.d32 = hc->align_buff;
  101158. + } else {
  101159. + st->hcdma_copy.d32 = ((unsigned long) hc->xfer_buff & 0xFFFFFFFF);
  101160. + }
  101161. + }
  101162. + DWC_WRITE_REG32(&hc_regs->hcdma, st->hcdma_copy.d32);
  101163. + DWC_WRITE_REG32(&hc_regs->hctsiz, st->hctsiz_copy.d32);
  101164. + DWC_WRITE_REG32(&hc_regs->hcsplt, st->hcsplt_copy.d32);
  101165. + DWC_WRITE_REG32(&hc_regs->hcchar, st->hcchar_copy.d32);
  101166. + DWC_WRITE_REG32(&hc_regs->hcintmsk, st->hcintmsk_copy.d32);
  101167. +
  101168. + local_fiq_disable();
  101169. + fiq_fsm_spin_lock(&hcd->fiq_state->lock);
  101170. +
  101171. + if (hc->ep_type & 0x1) {
  101172. + hfnum.d32 = DWC_READ_REG32(&hcd->core_if->host_if->host_global_regs->hfnum);
  101173. + frame = (hfnum.b.frnum & ~0x7) >> 3;
  101174. + uframe = hfnum.b.frnum & 0x7;
  101175. + if (hfnum.b.frrem < PERIODIC_FRREM_BACKOFF) {
  101176. + /* Prevent queueing near EOF1. Bad things happen if a periodic
  101177. + * split transaction is queued very close to EOF.
  101178. + */
  101179. + start_immediate = 0;
  101180. + } else if (uframe == 5) {
  101181. + start_immediate = 0;
  101182. + } else if (hc->ep_type == UE_ISOCHRONOUS && !hc->ep_is_in) {
  101183. + start_immediate = 0;
  101184. + } else if (hc->ep_is_in && fiq_fsm_too_late(hcd->fiq_state, hc->hc_num)) {
  101185. + start_immediate = 0;
  101186. + } else {
  101187. + /* Search through all host channels to determine if a transaction
  101188. + * is currently in progress */
  101189. + for (i = 0; i < hcd->core_if->core_params->host_channels; i++) {
  101190. + if (i == hc->hc_num || hcd->fiq_state->channel[i].fsm == FIQ_PASSTHROUGH)
  101191. + continue;
  101192. + switch (hcd->fiq_state->channel[i].fsm) {
  101193. + /* TT is reserved for channels that are in the middle of a periodic
  101194. + * split transaction.
  101195. + */
  101196. + case FIQ_PER_SSPLIT_STARTED:
  101197. + case FIQ_PER_CSPLIT_WAIT:
  101198. + case FIQ_PER_CSPLIT_NYET1:
  101199. + case FIQ_PER_CSPLIT_POLL:
  101200. + case FIQ_PER_ISO_OUT_ACTIVE:
  101201. + case FIQ_PER_ISO_OUT_LAST:
  101202. + if (hcd->fiq_state->channel[i].hub_addr == hub_addr &&
  101203. + hcd->fiq_state->channel[i].port_addr == port_addr) {
  101204. + start_immediate = 0;
  101205. + }
  101206. + break;
  101207. + default:
  101208. + break;
  101209. + }
  101210. + if (!start_immediate)
  101211. + break;
  101212. + }
  101213. + }
  101214. + }
  101215. + if ((fiq_fsm_mask & 0x8) && hc->ep_type == UE_INTERRUPT)
  101216. + start_immediate = 1;
  101217. +
  101218. + fiq_print(FIQDBG_INT, hcd->fiq_state, "FSMQ %01d %01d", hc->hc_num, start_immediate);
  101219. + fiq_print(FIQDBG_INT, hcd->fiq_state, "%08d", hfnum.b.frrem);
  101220. + //fiq_print(FIQDBG_INT, hcd->fiq_state, "H:%02dP:%02d", hub_addr, port_addr);
  101221. + //fiq_print(FIQDBG_INT, hcd->fiq_state, "%08x", st->hctsiz_copy.d32);
  101222. + //fiq_print(FIQDBG_INT, hcd->fiq_state, "%08x", st->hcdma_copy.d32);
  101223. + switch (hc->ep_type) {
  101224. + case UE_CONTROL:
  101225. + case UE_BULK:
  101226. + st->fsm = FIQ_NP_SSPLIT_STARTED;
  101227. + break;
  101228. + case UE_ISOCHRONOUS:
  101229. + if (hc->ep_is_in) {
  101230. + if (start_immediate) {
  101231. + st->fsm = FIQ_PER_SSPLIT_STARTED;
  101232. + } else {
  101233. + st->fsm = FIQ_PER_SSPLIT_QUEUED;
  101234. + }
  101235. + } else {
  101236. + if (start_immediate) {
  101237. + /* Single-isoc OUT packets don't require FIQ involvement */
  101238. + if (st->nrpackets == 1) {
  101239. + st->fsm = FIQ_PER_ISO_OUT_LAST;
  101240. + } else {
  101241. + st->fsm = FIQ_PER_ISO_OUT_ACTIVE;
  101242. + }
  101243. + } else {
  101244. + st->fsm = FIQ_PER_ISO_OUT_PENDING;
  101245. + }
  101246. + }
  101247. + break;
  101248. + case UE_INTERRUPT:
  101249. + if (fiq_fsm_mask & 0x8) {
  101250. + st->fsm = FIQ_NP_SSPLIT_STARTED;
  101251. + } else if (start_immediate) {
  101252. + st->fsm = FIQ_PER_SSPLIT_STARTED;
  101253. + } else {
  101254. + st->fsm = FIQ_PER_SSPLIT_QUEUED;
  101255. + }
  101256. + default:
  101257. + break;
  101258. + }
  101259. + if (start_immediate) {
  101260. + /* Set the oddfrm bit as close as possible to actual queueing */
  101261. + frame = dwc_otg_hcd_get_frame_number(hcd);
  101262. + st->expected_uframe = (frame + 1) & 0x3FFF;
  101263. + st->hcchar_copy.b.oddfrm = (frame & 0x1) ? 0 : 1;
  101264. + st->hcchar_copy.b.chen = 1;
  101265. + DWC_WRITE_REG32(&hc_regs->hcchar, st->hcchar_copy.d32);
  101266. + }
  101267. + mb();
  101268. + fiq_fsm_spin_unlock(&hcd->fiq_state->lock);
  101269. + local_fiq_enable();
  101270. + return 0;
  101271. +}
  101272. +
  101273. +
  101274. +/**
  101275. + * This function selects transactions from the HCD transfer schedule and
  101276. + * assigns them to available host channels. It is called from HCD interrupt
  101277. + * handler functions.
  101278. + *
  101279. + * @param hcd The HCD state structure.
  101280. + *
  101281. + * @return The types of new transactions that were assigned to host channels.
  101282. + */
  101283. +dwc_otg_transaction_type_e dwc_otg_hcd_select_transactions(dwc_otg_hcd_t * hcd)
  101284. +{
  101285. + dwc_list_link_t *qh_ptr;
  101286. + dwc_otg_qh_t *qh;
  101287. + int num_channels;
  101288. + dwc_irqflags_t flags;
  101289. + dwc_spinlock_t *channel_lock = hcd->channel_lock;
  101290. + dwc_otg_transaction_type_e ret_val = DWC_OTG_TRANSACTION_NONE;
  101291. +
  101292. +#ifdef DEBUG_HOST_CHANNELS
  101293. + last_sel_trans_num_per_scheduled = 0;
  101294. + last_sel_trans_num_nonper_scheduled = 0;
  101295. + last_sel_trans_num_avail_hc_at_start = hcd->available_host_channels;
  101296. +#endif /* DEBUG_HOST_CHANNELS */
  101297. +
  101298. + /* Process entries in the periodic ready list. */
  101299. + qh_ptr = DWC_LIST_FIRST(&hcd->periodic_sched_ready);
  101300. +
  101301. + while (qh_ptr != &hcd->periodic_sched_ready &&
  101302. + !DWC_CIRCLEQ_EMPTY(&hcd->free_hc_list)) {
  101303. +
  101304. + qh = DWC_LIST_ENTRY(qh_ptr, dwc_otg_qh_t, qh_list_entry);
  101305. +
  101306. + if (microframe_schedule) {
  101307. + // Make sure we leave one channel for non periodic transactions.
  101308. + DWC_SPINLOCK_IRQSAVE(channel_lock, &flags);
  101309. + if (hcd->available_host_channels <= 1) {
  101310. + DWC_SPINUNLOCK_IRQRESTORE(channel_lock, flags);
  101311. + break;
  101312. + }
  101313. + hcd->available_host_channels--;
  101314. + DWC_SPINUNLOCK_IRQRESTORE(channel_lock, flags);
  101315. +#ifdef DEBUG_HOST_CHANNELS
  101316. + last_sel_trans_num_per_scheduled++;
  101317. +#endif /* DEBUG_HOST_CHANNELS */
  101318. + }
  101319. + qh = DWC_LIST_ENTRY(qh_ptr, dwc_otg_qh_t, qh_list_entry);
  101320. + assign_and_init_hc(hcd, qh);
  101321. +
  101322. + /*
  101323. + * Move the QH from the periodic ready schedule to the
  101324. + * periodic assigned schedule.
  101325. + */
  101326. + qh_ptr = DWC_LIST_NEXT(qh_ptr);
  101327. + DWC_SPINLOCK_IRQSAVE(channel_lock, &flags);
  101328. + DWC_LIST_MOVE_HEAD(&hcd->periodic_sched_assigned,
  101329. + &qh->qh_list_entry);
  101330. + DWC_SPINUNLOCK_IRQRESTORE(channel_lock, flags);
  101331. + }
  101332. +
  101333. + /*
  101334. + * Process entries in the inactive portion of the non-periodic
  101335. + * schedule. Some free host channels may not be used if they are
  101336. + * reserved for periodic transfers.
  101337. + */
  101338. + qh_ptr = hcd->non_periodic_sched_inactive.next;
  101339. + num_channels = hcd->core_if->core_params->host_channels;
  101340. + while (qh_ptr != &hcd->non_periodic_sched_inactive &&
  101341. + (microframe_schedule || hcd->non_periodic_channels <
  101342. + num_channels - hcd->periodic_channels) &&
  101343. + !DWC_CIRCLEQ_EMPTY(&hcd->free_hc_list)) {
  101344. +
  101345. + qh = DWC_LIST_ENTRY(qh_ptr, dwc_otg_qh_t, qh_list_entry);
  101346. + /*
  101347. + * Check to see if this is a NAK'd retransmit, in which case ignore for retransmission
  101348. + * we hold off on bulk retransmissions to reduce NAK interrupt overhead for full-speed
  101349. + * cheeky devices that just hold off using NAKs
  101350. + */
  101351. + if (nak_holdoff && qh->do_split) {
  101352. + if (qh->nak_frame != 0xffff) {
  101353. + uint16_t next_frame = dwc_frame_num_inc(qh->nak_frame, (qh->ep_type == UE_BULK) ? nak_holdoff : 8);
  101354. + uint16_t frame = dwc_otg_hcd_get_frame_number(hcd);
  101355. + if (dwc_frame_num_le(frame, next_frame)) {
  101356. + if(dwc_frame_num_le(next_frame, hcd->fiq_state->next_sched_frame)) {
  101357. + hcd->fiq_state->next_sched_frame = next_frame;
  101358. + }
  101359. + qh_ptr = DWC_LIST_NEXT(qh_ptr);
  101360. + continue;
  101361. + } else {
  101362. + qh->nak_frame = 0xFFFF;
  101363. + }
  101364. + }
  101365. + }
  101366. +
  101367. + if (microframe_schedule) {
  101368. + DWC_SPINLOCK_IRQSAVE(channel_lock, &flags);
  101369. + if (hcd->available_host_channels < 1) {
  101370. + DWC_SPINUNLOCK_IRQRESTORE(channel_lock, flags);
  101371. + break;
  101372. + }
  101373. + hcd->available_host_channels--;
  101374. + DWC_SPINUNLOCK_IRQRESTORE(channel_lock, flags);
  101375. +#ifdef DEBUG_HOST_CHANNELS
  101376. + last_sel_trans_num_nonper_scheduled++;
  101377. +#endif /* DEBUG_HOST_CHANNELS */
  101378. + }
  101379. +
  101380. + assign_and_init_hc(hcd, qh);
  101381. +
  101382. + /*
  101383. + * Move the QH from the non-periodic inactive schedule to the
  101384. + * non-periodic active schedule.
  101385. + */
  101386. + qh_ptr = DWC_LIST_NEXT(qh_ptr);
  101387. + DWC_SPINLOCK_IRQSAVE(channel_lock, &flags);
  101388. + DWC_LIST_MOVE_HEAD(&hcd->non_periodic_sched_active,
  101389. + &qh->qh_list_entry);
  101390. + DWC_SPINUNLOCK_IRQRESTORE(channel_lock, flags);
  101391. +
  101392. +
  101393. + if (!microframe_schedule)
  101394. + hcd->non_periodic_channels++;
  101395. + }
  101396. + /* we moved a non-periodic QH to the active schedule. If the inactive queue is empty,
  101397. + * stop the FIQ from kicking us. We could potentially still have elements here if we
  101398. + * ran out of host channels.
  101399. + */
  101400. + if (fiq_enable) {
  101401. + if (DWC_LIST_EMPTY(&hcd->non_periodic_sched_inactive)) {
  101402. + hcd->fiq_state->kick_np_queues = 0;
  101403. + } else {
  101404. + /* For each entry remaining in the NP inactive queue,
  101405. + * if this a NAK'd retransmit then don't set the kick flag.
  101406. + */
  101407. + if(nak_holdoff) {
  101408. + DWC_LIST_FOREACH(qh_ptr, &hcd->non_periodic_sched_inactive) {
  101409. + qh = DWC_LIST_ENTRY(qh_ptr, dwc_otg_qh_t, qh_list_entry);
  101410. + if (qh->nak_frame == 0xFFFF) {
  101411. + hcd->fiq_state->kick_np_queues = 1;
  101412. + }
  101413. + }
  101414. + }
  101415. + }
  101416. + }
  101417. + if(!DWC_LIST_EMPTY(&hcd->periodic_sched_assigned))
  101418. + ret_val |= DWC_OTG_TRANSACTION_PERIODIC;
  101419. +
  101420. + if(!DWC_LIST_EMPTY(&hcd->non_periodic_sched_active))
  101421. + ret_val |= DWC_OTG_TRANSACTION_NON_PERIODIC;
  101422. +
  101423. +
  101424. +#ifdef DEBUG_HOST_CHANNELS
  101425. + last_sel_trans_num_avail_hc_at_end = hcd->available_host_channels;
  101426. +#endif /* DEBUG_HOST_CHANNELS */
  101427. + return ret_val;
  101428. +}
  101429. +
  101430. +/**
  101431. + * Attempts to queue a single transaction request for a host channel
  101432. + * associated with either a periodic or non-periodic transfer. This function
  101433. + * assumes that there is space available in the appropriate request queue. For
  101434. + * an OUT transfer or SETUP transaction in Slave mode, it checks whether space
  101435. + * is available in the appropriate Tx FIFO.
  101436. + *
  101437. + * @param hcd The HCD state structure.
  101438. + * @param hc Host channel descriptor associated with either a periodic or
  101439. + * non-periodic transfer.
  101440. + * @param fifo_dwords_avail Number of DWORDs available in the periodic Tx
  101441. + * FIFO for periodic transfers or the non-periodic Tx FIFO for non-periodic
  101442. + * transfers.
  101443. + *
  101444. + * @return 1 if a request is queued and more requests may be needed to
  101445. + * complete the transfer, 0 if no more requests are required for this
  101446. + * transfer, -1 if there is insufficient space in the Tx FIFO.
  101447. + */
  101448. +static int queue_transaction(dwc_otg_hcd_t * hcd,
  101449. + dwc_hc_t * hc, uint16_t fifo_dwords_avail)
  101450. +{
  101451. + int retval;
  101452. +
  101453. + if (hcd->core_if->dma_enable) {
  101454. + if (hcd->core_if->dma_desc_enable) {
  101455. + if (!hc->xfer_started
  101456. + || (hc->ep_type == DWC_OTG_EP_TYPE_ISOC)) {
  101457. + dwc_otg_hcd_start_xfer_ddma(hcd, hc->qh);
  101458. + hc->qh->ping_state = 0;
  101459. + }
  101460. + } else if (!hc->xfer_started) {
  101461. + if (fiq_fsm_enable && hc->error_state) {
  101462. + hcd->fiq_state->channel[hc->hc_num].nr_errors =
  101463. + DWC_CIRCLEQ_FIRST(&hc->qh->qtd_list)->error_count;
  101464. + hcd->fiq_state->channel[hc->hc_num].fsm =
  101465. + FIQ_PASSTHROUGH_ERRORSTATE;
  101466. + }
  101467. + dwc_otg_hc_start_transfer(hcd->core_if, hc);
  101468. + hc->qh->ping_state = 0;
  101469. + }
  101470. + retval = 0;
  101471. + } else if (hc->halt_pending) {
  101472. + /* Don't queue a request if the channel has been halted. */
  101473. + retval = 0;
  101474. + } else if (hc->halt_on_queue) {
  101475. + dwc_otg_hc_halt(hcd->core_if, hc, hc->halt_status);
  101476. + retval = 0;
  101477. + } else if (hc->do_ping) {
  101478. + if (!hc->xfer_started) {
  101479. + dwc_otg_hc_start_transfer(hcd->core_if, hc);
  101480. + }
  101481. + retval = 0;
  101482. + } else if (!hc->ep_is_in || hc->data_pid_start == DWC_OTG_HC_PID_SETUP) {
  101483. + if ((fifo_dwords_avail * 4) >= hc->max_packet) {
  101484. + if (!hc->xfer_started) {
  101485. + dwc_otg_hc_start_transfer(hcd->core_if, hc);
  101486. + retval = 1;
  101487. + } else {
  101488. + retval =
  101489. + dwc_otg_hc_continue_transfer(hcd->core_if,
  101490. + hc);
  101491. + }
  101492. + } else {
  101493. + retval = -1;
  101494. + }
  101495. + } else {
  101496. + if (!hc->xfer_started) {
  101497. + dwc_otg_hc_start_transfer(hcd->core_if, hc);
  101498. + retval = 1;
  101499. + } else {
  101500. + retval = dwc_otg_hc_continue_transfer(hcd->core_if, hc);
  101501. + }
  101502. + }
  101503. +
  101504. + return retval;
  101505. +}
  101506. +
  101507. +/**
  101508. + * Processes periodic channels for the next frame and queues transactions for
  101509. + * these channels to the DWC_otg controller. After queueing transactions, the
  101510. + * Periodic Tx FIFO Empty interrupt is enabled if there are more transactions
  101511. + * to queue as Periodic Tx FIFO or request queue space becomes available.
  101512. + * Otherwise, the Periodic Tx FIFO Empty interrupt is disabled.
  101513. + */
  101514. +static void process_periodic_channels(dwc_otg_hcd_t * hcd)
  101515. +{
  101516. + hptxsts_data_t tx_status;
  101517. + dwc_list_link_t *qh_ptr;
  101518. + dwc_otg_qh_t *qh;
  101519. + int status = 0;
  101520. + int no_queue_space = 0;
  101521. + int no_fifo_space = 0;
  101522. +
  101523. + dwc_otg_host_global_regs_t *host_regs;
  101524. + host_regs = hcd->core_if->host_if->host_global_regs;
  101525. +
  101526. + DWC_DEBUGPL(DBG_HCDV, "Queue periodic transactions\n");
  101527. +#ifdef DEBUG
  101528. + tx_status.d32 = DWC_READ_REG32(&host_regs->hptxsts);
  101529. + DWC_DEBUGPL(DBG_HCDV,
  101530. + " P Tx Req Queue Space Avail (before queue): %d\n",
  101531. + tx_status.b.ptxqspcavail);
  101532. + DWC_DEBUGPL(DBG_HCDV, " P Tx FIFO Space Avail (before queue): %d\n",
  101533. + tx_status.b.ptxfspcavail);
  101534. +#endif
  101535. +
  101536. + qh_ptr = hcd->periodic_sched_assigned.next;
  101537. + while (qh_ptr != &hcd->periodic_sched_assigned) {
  101538. + tx_status.d32 = DWC_READ_REG32(&host_regs->hptxsts);
  101539. + if (tx_status.b.ptxqspcavail == 0) {
  101540. + no_queue_space = 1;
  101541. + break;
  101542. + }
  101543. +
  101544. + qh = DWC_LIST_ENTRY(qh_ptr, dwc_otg_qh_t, qh_list_entry);
  101545. +
  101546. + // Do not send a split start transaction any later than frame .6
  101547. + // Note, we have to schedule a periodic in .5 to make it go in .6
  101548. + if(fiq_fsm_enable && qh->do_split && ((dwc_otg_hcd_get_frame_number(hcd) + 1) & 7) > 6)
  101549. + {
  101550. + qh_ptr = qh_ptr->next;
  101551. + hcd->fiq_state->next_sched_frame = dwc_otg_hcd_get_frame_number(hcd) | 7;
  101552. + continue;
  101553. + }
  101554. +
  101555. + if (fiq_fsm_enable && fiq_fsm_transaction_suitable(qh)) {
  101556. + if (qh->do_split)
  101557. + fiq_fsm_queue_split_transaction(hcd, qh);
  101558. + else
  101559. + fiq_fsm_queue_isoc_transaction(hcd, qh);
  101560. + } else {
  101561. +
  101562. + /*
  101563. + * Set a flag if we're queueing high-bandwidth in slave mode.
  101564. + * The flag prevents any halts to get into the request queue in
  101565. + * the middle of multiple high-bandwidth packets getting queued.
  101566. + */
  101567. + if (!hcd->core_if->dma_enable && qh->channel->multi_count > 1) {
  101568. + hcd->core_if->queuing_high_bandwidth = 1;
  101569. + }
  101570. + status = queue_transaction(hcd, qh->channel,
  101571. + tx_status.b.ptxfspcavail);
  101572. + if (status < 0) {
  101573. + no_fifo_space = 1;
  101574. + break;
  101575. + }
  101576. + }
  101577. +
  101578. + /*
  101579. + * In Slave mode, stay on the current transfer until there is
  101580. + * nothing more to do or the high-bandwidth request count is
  101581. + * reached. In DMA mode, only need to queue one request. The
  101582. + * controller automatically handles multiple packets for
  101583. + * high-bandwidth transfers.
  101584. + */
  101585. + if (hcd->core_if->dma_enable || status == 0 ||
  101586. + qh->channel->requests == qh->channel->multi_count) {
  101587. + qh_ptr = qh_ptr->next;
  101588. + /*
  101589. + * Move the QH from the periodic assigned schedule to
  101590. + * the periodic queued schedule.
  101591. + */
  101592. + DWC_LIST_MOVE_HEAD(&hcd->periodic_sched_queued,
  101593. + &qh->qh_list_entry);
  101594. +
  101595. + /* done queuing high bandwidth */
  101596. + hcd->core_if->queuing_high_bandwidth = 0;
  101597. + }
  101598. + }
  101599. +
  101600. + if (!hcd->core_if->dma_enable) {
  101601. + dwc_otg_core_global_regs_t *global_regs;
  101602. + gintmsk_data_t intr_mask = {.d32 = 0 };
  101603. +
  101604. + global_regs = hcd->core_if->core_global_regs;
  101605. + intr_mask.b.ptxfempty = 1;
  101606. +#ifdef DEBUG
  101607. + tx_status.d32 = DWC_READ_REG32(&host_regs->hptxsts);
  101608. + DWC_DEBUGPL(DBG_HCDV,
  101609. + " P Tx Req Queue Space Avail (after queue): %d\n",
  101610. + tx_status.b.ptxqspcavail);
  101611. + DWC_DEBUGPL(DBG_HCDV,
  101612. + " P Tx FIFO Space Avail (after queue): %d\n",
  101613. + tx_status.b.ptxfspcavail);
  101614. +#endif
  101615. + if (!DWC_LIST_EMPTY(&hcd->periodic_sched_assigned) ||
  101616. + no_queue_space || no_fifo_space) {
  101617. + /*
  101618. + * May need to queue more transactions as the request
  101619. + * queue or Tx FIFO empties. Enable the periodic Tx
  101620. + * FIFO empty interrupt. (Always use the half-empty
  101621. + * level to ensure that new requests are loaded as
  101622. + * soon as possible.)
  101623. + */
  101624. + DWC_MODIFY_REG32(&global_regs->gintmsk, 0,
  101625. + intr_mask.d32);
  101626. + } else {
  101627. + /*
  101628. + * Disable the Tx FIFO empty interrupt since there are
  101629. + * no more transactions that need to be queued right
  101630. + * now. This function is called from interrupt
  101631. + * handlers to queue more transactions as transfer
  101632. + * states change.
  101633. + */
  101634. + DWC_MODIFY_REG32(&global_regs->gintmsk, intr_mask.d32,
  101635. + 0);
  101636. + }
  101637. + }
  101638. +}
  101639. +
  101640. +/**
  101641. + * Processes active non-periodic channels and queues transactions for these
  101642. + * channels to the DWC_otg controller. After queueing transactions, the NP Tx
  101643. + * FIFO Empty interrupt is enabled if there are more transactions to queue as
  101644. + * NP Tx FIFO or request queue space becomes available. Otherwise, the NP Tx
  101645. + * FIFO Empty interrupt is disabled.
  101646. + */
  101647. +static void process_non_periodic_channels(dwc_otg_hcd_t * hcd)
  101648. +{
  101649. + gnptxsts_data_t tx_status;
  101650. + dwc_list_link_t *orig_qh_ptr;
  101651. + dwc_otg_qh_t *qh;
  101652. + int status;
  101653. + int no_queue_space = 0;
  101654. + int no_fifo_space = 0;
  101655. + int more_to_do = 0;
  101656. +
  101657. + dwc_otg_core_global_regs_t *global_regs =
  101658. + hcd->core_if->core_global_regs;
  101659. +
  101660. + DWC_DEBUGPL(DBG_HCDV, "Queue non-periodic transactions\n");
  101661. +#ifdef DEBUG
  101662. + tx_status.d32 = DWC_READ_REG32(&global_regs->gnptxsts);
  101663. + DWC_DEBUGPL(DBG_HCDV,
  101664. + " NP Tx Req Queue Space Avail (before queue): %d\n",
  101665. + tx_status.b.nptxqspcavail);
  101666. + DWC_DEBUGPL(DBG_HCDV, " NP Tx FIFO Space Avail (before queue): %d\n",
  101667. + tx_status.b.nptxfspcavail);
  101668. +#endif
  101669. + /*
  101670. + * Keep track of the starting point. Skip over the start-of-list
  101671. + * entry.
  101672. + */
  101673. + if (hcd->non_periodic_qh_ptr == &hcd->non_periodic_sched_active) {
  101674. + hcd->non_periodic_qh_ptr = hcd->non_periodic_qh_ptr->next;
  101675. + }
  101676. + orig_qh_ptr = hcd->non_periodic_qh_ptr;
  101677. +
  101678. + /*
  101679. + * Process once through the active list or until no more space is
  101680. + * available in the request queue or the Tx FIFO.
  101681. + */
  101682. + do {
  101683. + tx_status.d32 = DWC_READ_REG32(&global_regs->gnptxsts);
  101684. + if (!hcd->core_if->dma_enable && tx_status.b.nptxqspcavail == 0) {
  101685. + no_queue_space = 1;
  101686. + break;
  101687. + }
  101688. +
  101689. + qh = DWC_LIST_ENTRY(hcd->non_periodic_qh_ptr, dwc_otg_qh_t,
  101690. + qh_list_entry);
  101691. +
  101692. + if(fiq_fsm_enable && fiq_fsm_transaction_suitable(qh)) {
  101693. + fiq_fsm_queue_split_transaction(hcd, qh);
  101694. + } else {
  101695. + status = queue_transaction(hcd, qh->channel,
  101696. + tx_status.b.nptxfspcavail);
  101697. +
  101698. + if (status > 0) {
  101699. + more_to_do = 1;
  101700. + } else if (status < 0) {
  101701. + no_fifo_space = 1;
  101702. + break;
  101703. + }
  101704. + }
  101705. + /* Advance to next QH, skipping start-of-list entry. */
  101706. + hcd->non_periodic_qh_ptr = hcd->non_periodic_qh_ptr->next;
  101707. + if (hcd->non_periodic_qh_ptr == &hcd->non_periodic_sched_active) {
  101708. + hcd->non_periodic_qh_ptr =
  101709. + hcd->non_periodic_qh_ptr->next;
  101710. + }
  101711. +
  101712. + } while (hcd->non_periodic_qh_ptr != orig_qh_ptr);
  101713. +
  101714. + if (!hcd->core_if->dma_enable) {
  101715. + gintmsk_data_t intr_mask = {.d32 = 0 };
  101716. + intr_mask.b.nptxfempty = 1;
  101717. +
  101718. +#ifdef DEBUG
  101719. + tx_status.d32 = DWC_READ_REG32(&global_regs->gnptxsts);
  101720. + DWC_DEBUGPL(DBG_HCDV,
  101721. + " NP Tx Req Queue Space Avail (after queue): %d\n",
  101722. + tx_status.b.nptxqspcavail);
  101723. + DWC_DEBUGPL(DBG_HCDV,
  101724. + " NP Tx FIFO Space Avail (after queue): %d\n",
  101725. + tx_status.b.nptxfspcavail);
  101726. +#endif
  101727. + if (more_to_do || no_queue_space || no_fifo_space) {
  101728. + /*
  101729. + * May need to queue more transactions as the request
  101730. + * queue or Tx FIFO empties. Enable the non-periodic
  101731. + * Tx FIFO empty interrupt. (Always use the half-empty
  101732. + * level to ensure that new requests are loaded as
  101733. + * soon as possible.)
  101734. + */
  101735. + DWC_MODIFY_REG32(&global_regs->gintmsk, 0,
  101736. + intr_mask.d32);
  101737. + } else {
  101738. + /*
  101739. + * Disable the Tx FIFO empty interrupt since there are
  101740. + * no more transactions that need to be queued right
  101741. + * now. This function is called from interrupt
  101742. + * handlers to queue more transactions as transfer
  101743. + * states change.
  101744. + */
  101745. + DWC_MODIFY_REG32(&global_regs->gintmsk, intr_mask.d32,
  101746. + 0);
  101747. + }
  101748. + }
  101749. +}
  101750. +
  101751. +/**
  101752. + * This function processes the currently active host channels and queues
  101753. + * transactions for these channels to the DWC_otg controller. It is called
  101754. + * from HCD interrupt handler functions.
  101755. + *
  101756. + * @param hcd The HCD state structure.
  101757. + * @param tr_type The type(s) of transactions to queue (non-periodic,
  101758. + * periodic, or both).
  101759. + */
  101760. +void dwc_otg_hcd_queue_transactions(dwc_otg_hcd_t * hcd,
  101761. + dwc_otg_transaction_type_e tr_type)
  101762. +{
  101763. +#ifdef DEBUG_SOF
  101764. + DWC_DEBUGPL(DBG_HCD, "Queue Transactions\n");
  101765. +#endif
  101766. + /* Process host channels associated with periodic transfers. */
  101767. + if ((tr_type == DWC_OTG_TRANSACTION_PERIODIC ||
  101768. + tr_type == DWC_OTG_TRANSACTION_ALL) &&
  101769. + !DWC_LIST_EMPTY(&hcd->periodic_sched_assigned)) {
  101770. +
  101771. + process_periodic_channels(hcd);
  101772. + }
  101773. +
  101774. + /* Process host channels associated with non-periodic transfers. */
  101775. + if (tr_type == DWC_OTG_TRANSACTION_NON_PERIODIC ||
  101776. + tr_type == DWC_OTG_TRANSACTION_ALL) {
  101777. + if (!DWC_LIST_EMPTY(&hcd->non_periodic_sched_active)) {
  101778. + process_non_periodic_channels(hcd);
  101779. + } else {
  101780. + /*
  101781. + * Ensure NP Tx FIFO empty interrupt is disabled when
  101782. + * there are no non-periodic transfers to process.
  101783. + */
  101784. + gintmsk_data_t gintmsk = {.d32 = 0 };
  101785. + gintmsk.b.nptxfempty = 1;
  101786. +
  101787. + if (fiq_enable) {
  101788. + local_fiq_disable();
  101789. + fiq_fsm_spin_lock(&hcd->fiq_state->lock);
  101790. + DWC_MODIFY_REG32(&hcd->core_if->core_global_regs->gintmsk, gintmsk.d32, 0);
  101791. + fiq_fsm_spin_unlock(&hcd->fiq_state->lock);
  101792. + local_fiq_enable();
  101793. + } else {
  101794. + DWC_MODIFY_REG32(&hcd->core_if->core_global_regs->gintmsk, gintmsk.d32, 0);
  101795. + }
  101796. + }
  101797. + }
  101798. +}
  101799. +
  101800. +#ifdef DWC_HS_ELECT_TST
  101801. +/*
  101802. + * Quick and dirty hack to implement the HS Electrical Test
  101803. + * SINGLE_STEP_GET_DEVICE_DESCRIPTOR feature.
  101804. + *
  101805. + * This code was copied from our userspace app "hset". It sends a
  101806. + * Get Device Descriptor control sequence in two parts, first the
  101807. + * Setup packet by itself, followed some time later by the In and
  101808. + * Ack packets. Rather than trying to figure out how to add this
  101809. + * functionality to the normal driver code, we just hijack the
  101810. + * hardware, using these two function to drive the hardware
  101811. + * directly.
  101812. + */
  101813. +
  101814. +static dwc_otg_core_global_regs_t *global_regs;
  101815. +static dwc_otg_host_global_regs_t *hc_global_regs;
  101816. +static dwc_otg_hc_regs_t *hc_regs;
  101817. +static uint32_t *data_fifo;
  101818. +
  101819. +static void do_setup(void)
  101820. +{
  101821. + gintsts_data_t gintsts;
  101822. + hctsiz_data_t hctsiz;
  101823. + hcchar_data_t hcchar;
  101824. + haint_data_t haint;
  101825. + hcint_data_t hcint;
  101826. +
  101827. + /* Enable HAINTs */
  101828. + DWC_WRITE_REG32(&hc_global_regs->haintmsk, 0x0001);
  101829. +
  101830. + /* Enable HCINTs */
  101831. + DWC_WRITE_REG32(&hc_regs->hcintmsk, 0x04a3);
  101832. +
  101833. + /* Read GINTSTS */
  101834. + gintsts.d32 = DWC_READ_REG32(&global_regs->gintsts);
  101835. +
  101836. + /* Read HAINT */
  101837. + haint.d32 = DWC_READ_REG32(&hc_global_regs->haint);
  101838. +
  101839. + /* Read HCINT */
  101840. + hcint.d32 = DWC_READ_REG32(&hc_regs->hcint);
  101841. +
  101842. + /* Read HCCHAR */
  101843. + hcchar.d32 = DWC_READ_REG32(&hc_regs->hcchar);
  101844. +
  101845. + /* Clear HCINT */
  101846. + DWC_WRITE_REG32(&hc_regs->hcint, hcint.d32);
  101847. +
  101848. + /* Clear HAINT */
  101849. + DWC_WRITE_REG32(&hc_global_regs->haint, haint.d32);
  101850. +
  101851. + /* Clear GINTSTS */
  101852. + DWC_WRITE_REG32(&global_regs->gintsts, gintsts.d32);
  101853. +
  101854. + /* Read GINTSTS */
  101855. + gintsts.d32 = DWC_READ_REG32(&global_regs->gintsts);
  101856. +
  101857. + /*
  101858. + * Send Setup packet (Get Device Descriptor)
  101859. + */
  101860. +
  101861. + /* Make sure channel is disabled */
  101862. + hcchar.d32 = DWC_READ_REG32(&hc_regs->hcchar);
  101863. + if (hcchar.b.chen) {
  101864. + hcchar.b.chdis = 1;
  101865. +// hcchar.b.chen = 1;
  101866. + DWC_WRITE_REG32(&hc_regs->hcchar, hcchar.d32);
  101867. + //sleep(1);
  101868. + dwc_mdelay(1000);
  101869. +
  101870. + /* Read GINTSTS */
  101871. + gintsts.d32 = DWC_READ_REG32(&global_regs->gintsts);
  101872. +
  101873. + /* Read HAINT */
  101874. + haint.d32 = DWC_READ_REG32(&hc_global_regs->haint);
  101875. +
  101876. + /* Read HCINT */
  101877. + hcint.d32 = DWC_READ_REG32(&hc_regs->hcint);
  101878. +
  101879. + /* Read HCCHAR */
  101880. + hcchar.d32 = DWC_READ_REG32(&hc_regs->hcchar);
  101881. +
  101882. + /* Clear HCINT */
  101883. + DWC_WRITE_REG32(&hc_regs->hcint, hcint.d32);
  101884. +
  101885. + /* Clear HAINT */
  101886. + DWC_WRITE_REG32(&hc_global_regs->haint, haint.d32);
  101887. +
  101888. + /* Clear GINTSTS */
  101889. + DWC_WRITE_REG32(&global_regs->gintsts, gintsts.d32);
  101890. +
  101891. + hcchar.d32 = DWC_READ_REG32(&hc_regs->hcchar);
  101892. + }
  101893. +
  101894. + /* Set HCTSIZ */
  101895. + hctsiz.d32 = 0;
  101896. + hctsiz.b.xfersize = 8;
  101897. + hctsiz.b.pktcnt = 1;
  101898. + hctsiz.b.pid = DWC_OTG_HC_PID_SETUP;
  101899. + DWC_WRITE_REG32(&hc_regs->hctsiz, hctsiz.d32);
  101900. +
  101901. + /* Set HCCHAR */
  101902. + hcchar.d32 = DWC_READ_REG32(&hc_regs->hcchar);
  101903. + hcchar.b.eptype = DWC_OTG_EP_TYPE_CONTROL;
  101904. + hcchar.b.epdir = 0;
  101905. + hcchar.b.epnum = 0;
  101906. + hcchar.b.mps = 8;
  101907. + hcchar.b.chen = 1;
  101908. + DWC_WRITE_REG32(&hc_regs->hcchar, hcchar.d32);
  101909. +
  101910. + /* Fill FIFO with Setup data for Get Device Descriptor */
  101911. + data_fifo = (uint32_t *) ((char *)global_regs + 0x1000);
  101912. + DWC_WRITE_REG32(data_fifo++, 0x01000680);
  101913. + DWC_WRITE_REG32(data_fifo++, 0x00080000);
  101914. +
  101915. + gintsts.d32 = DWC_READ_REG32(&global_regs->gintsts);
  101916. +
  101917. + /* Wait for host channel interrupt */
  101918. + do {
  101919. + gintsts.d32 = DWC_READ_REG32(&global_regs->gintsts);
  101920. + } while (gintsts.b.hcintr == 0);
  101921. +
  101922. + /* Disable HCINTs */
  101923. + DWC_WRITE_REG32(&hc_regs->hcintmsk, 0x0000);
  101924. +
  101925. + /* Disable HAINTs */
  101926. + DWC_WRITE_REG32(&hc_global_regs->haintmsk, 0x0000);
  101927. +
  101928. + /* Read HAINT */
  101929. + haint.d32 = DWC_READ_REG32(&hc_global_regs->haint);
  101930. +
  101931. + /* Read HCINT */
  101932. + hcint.d32 = DWC_READ_REG32(&hc_regs->hcint);
  101933. +
  101934. + /* Read HCCHAR */
  101935. + hcchar.d32 = DWC_READ_REG32(&hc_regs->hcchar);
  101936. +
  101937. + /* Clear HCINT */
  101938. + DWC_WRITE_REG32(&hc_regs->hcint, hcint.d32);
  101939. +
  101940. + /* Clear HAINT */
  101941. + DWC_WRITE_REG32(&hc_global_regs->haint, haint.d32);
  101942. +
  101943. + /* Clear GINTSTS */
  101944. + DWC_WRITE_REG32(&global_regs->gintsts, gintsts.d32);
  101945. +
  101946. + /* Read GINTSTS */
  101947. + gintsts.d32 = DWC_READ_REG32(&global_regs->gintsts);
  101948. +}
  101949. +
  101950. +static void do_in_ack(void)
  101951. +{
  101952. + gintsts_data_t gintsts;
  101953. + hctsiz_data_t hctsiz;
  101954. + hcchar_data_t hcchar;
  101955. + haint_data_t haint;
  101956. + hcint_data_t hcint;
  101957. + host_grxsts_data_t grxsts;
  101958. +
  101959. + /* Enable HAINTs */
  101960. + DWC_WRITE_REG32(&hc_global_regs->haintmsk, 0x0001);
  101961. +
  101962. + /* Enable HCINTs */
  101963. + DWC_WRITE_REG32(&hc_regs->hcintmsk, 0x04a3);
  101964. +
  101965. + /* Read GINTSTS */
  101966. + gintsts.d32 = DWC_READ_REG32(&global_regs->gintsts);
  101967. +
  101968. + /* Read HAINT */
  101969. + haint.d32 = DWC_READ_REG32(&hc_global_regs->haint);
  101970. +
  101971. + /* Read HCINT */
  101972. + hcint.d32 = DWC_READ_REG32(&hc_regs->hcint);
  101973. +
  101974. + /* Read HCCHAR */
  101975. + hcchar.d32 = DWC_READ_REG32(&hc_regs->hcchar);
  101976. +
  101977. + /* Clear HCINT */
  101978. + DWC_WRITE_REG32(&hc_regs->hcint, hcint.d32);
  101979. +
  101980. + /* Clear HAINT */
  101981. + DWC_WRITE_REG32(&hc_global_regs->haint, haint.d32);
  101982. +
  101983. + /* Clear GINTSTS */
  101984. + DWC_WRITE_REG32(&global_regs->gintsts, gintsts.d32);
  101985. +
  101986. + /* Read GINTSTS */
  101987. + gintsts.d32 = DWC_READ_REG32(&global_regs->gintsts);
  101988. +
  101989. + /*
  101990. + * Receive Control In packet
  101991. + */
  101992. +
  101993. + /* Make sure channel is disabled */
  101994. + hcchar.d32 = DWC_READ_REG32(&hc_regs->hcchar);
  101995. + if (hcchar.b.chen) {
  101996. + hcchar.b.chdis = 1;
  101997. + hcchar.b.chen = 1;
  101998. + DWC_WRITE_REG32(&hc_regs->hcchar, hcchar.d32);
  101999. + //sleep(1);
  102000. + dwc_mdelay(1000);
  102001. +
  102002. + /* Read GINTSTS */
  102003. + gintsts.d32 = DWC_READ_REG32(&global_regs->gintsts);
  102004. +
  102005. + /* Read HAINT */
  102006. + haint.d32 = DWC_READ_REG32(&hc_global_regs->haint);
  102007. +
  102008. + /* Read HCINT */
  102009. + hcint.d32 = DWC_READ_REG32(&hc_regs->hcint);
  102010. +
  102011. + /* Read HCCHAR */
  102012. + hcchar.d32 = DWC_READ_REG32(&hc_regs->hcchar);
  102013. +
  102014. + /* Clear HCINT */
  102015. + DWC_WRITE_REG32(&hc_regs->hcint, hcint.d32);
  102016. +
  102017. + /* Clear HAINT */
  102018. + DWC_WRITE_REG32(&hc_global_regs->haint, haint.d32);
  102019. +
  102020. + /* Clear GINTSTS */
  102021. + DWC_WRITE_REG32(&global_regs->gintsts, gintsts.d32);
  102022. +
  102023. + hcchar.d32 = DWC_READ_REG32(&hc_regs->hcchar);
  102024. + }
  102025. +
  102026. + /* Set HCTSIZ */
  102027. + hctsiz.d32 = 0;
  102028. + hctsiz.b.xfersize = 8;
  102029. + hctsiz.b.pktcnt = 1;
  102030. + hctsiz.b.pid = DWC_OTG_HC_PID_DATA1;
  102031. + DWC_WRITE_REG32(&hc_regs->hctsiz, hctsiz.d32);
  102032. +
  102033. + /* Set HCCHAR */
  102034. + hcchar.d32 = DWC_READ_REG32(&hc_regs->hcchar);
  102035. + hcchar.b.eptype = DWC_OTG_EP_TYPE_CONTROL;
  102036. + hcchar.b.epdir = 1;
  102037. + hcchar.b.epnum = 0;
  102038. + hcchar.b.mps = 8;
  102039. + hcchar.b.chen = 1;
  102040. + DWC_WRITE_REG32(&hc_regs->hcchar, hcchar.d32);
  102041. +
  102042. + gintsts.d32 = DWC_READ_REG32(&global_regs->gintsts);
  102043. +
  102044. + /* Wait for receive status queue interrupt */
  102045. + do {
  102046. + gintsts.d32 = DWC_READ_REG32(&global_regs->gintsts);
  102047. + } while (gintsts.b.rxstsqlvl == 0);
  102048. +
  102049. + /* Read RXSTS */
  102050. + grxsts.d32 = DWC_READ_REG32(&global_regs->grxstsp);
  102051. +
  102052. + /* Clear RXSTSQLVL in GINTSTS */
  102053. + gintsts.d32 = 0;
  102054. + gintsts.b.rxstsqlvl = 1;
  102055. + DWC_WRITE_REG32(&global_regs->gintsts, gintsts.d32);
  102056. +
  102057. + switch (grxsts.b.pktsts) {
  102058. + case DWC_GRXSTS_PKTSTS_IN:
  102059. + /* Read the data into the host buffer */
  102060. + if (grxsts.b.bcnt > 0) {
  102061. + int i;
  102062. + int word_count = (grxsts.b.bcnt + 3) / 4;
  102063. +
  102064. + data_fifo = (uint32_t *) ((char *)global_regs + 0x1000);
  102065. +
  102066. + for (i = 0; i < word_count; i++) {
  102067. + (void)DWC_READ_REG32(data_fifo++);
  102068. + }
  102069. + }
  102070. + break;
  102071. +
  102072. + default:
  102073. + break;
  102074. + }
  102075. +
  102076. + gintsts.d32 = DWC_READ_REG32(&global_regs->gintsts);
  102077. +
  102078. + /* Wait for receive status queue interrupt */
  102079. + do {
  102080. + gintsts.d32 = DWC_READ_REG32(&global_regs->gintsts);
  102081. + } while (gintsts.b.rxstsqlvl == 0);
  102082. +
  102083. + /* Read RXSTS */
  102084. + grxsts.d32 = DWC_READ_REG32(&global_regs->grxstsp);
  102085. +
  102086. + /* Clear RXSTSQLVL in GINTSTS */
  102087. + gintsts.d32 = 0;
  102088. + gintsts.b.rxstsqlvl = 1;
  102089. + DWC_WRITE_REG32(&global_regs->gintsts, gintsts.d32);
  102090. +
  102091. + switch (grxsts.b.pktsts) {
  102092. + case DWC_GRXSTS_PKTSTS_IN_XFER_COMP:
  102093. + break;
  102094. +
  102095. + default:
  102096. + break;
  102097. + }
  102098. +
  102099. + gintsts.d32 = DWC_READ_REG32(&global_regs->gintsts);
  102100. +
  102101. + /* Wait for host channel interrupt */
  102102. + do {
  102103. + gintsts.d32 = DWC_READ_REG32(&global_regs->gintsts);
  102104. + } while (gintsts.b.hcintr == 0);
  102105. +
  102106. + /* Read HAINT */
  102107. + haint.d32 = DWC_READ_REG32(&hc_global_regs->haint);
  102108. +
  102109. + /* Read HCINT */
  102110. + hcint.d32 = DWC_READ_REG32(&hc_regs->hcint);
  102111. +
  102112. + /* Read HCCHAR */
  102113. + hcchar.d32 = DWC_READ_REG32(&hc_regs->hcchar);
  102114. +
  102115. + /* Clear HCINT */
  102116. + DWC_WRITE_REG32(&hc_regs->hcint, hcint.d32);
  102117. +
  102118. + /* Clear HAINT */
  102119. + DWC_WRITE_REG32(&hc_global_regs->haint, haint.d32);
  102120. +
  102121. + /* Clear GINTSTS */
  102122. + DWC_WRITE_REG32(&global_regs->gintsts, gintsts.d32);
  102123. +
  102124. + /* Read GINTSTS */
  102125. + gintsts.d32 = DWC_READ_REG32(&global_regs->gintsts);
  102126. +
  102127. +// usleep(100000);
  102128. +// mdelay(100);
  102129. + dwc_mdelay(1);
  102130. +
  102131. + /*
  102132. + * Send handshake packet
  102133. + */
  102134. +
  102135. + /* Read HAINT */
  102136. + haint.d32 = DWC_READ_REG32(&hc_global_regs->haint);
  102137. +
  102138. + /* Read HCINT */
  102139. + hcint.d32 = DWC_READ_REG32(&hc_regs->hcint);
  102140. +
  102141. + /* Read HCCHAR */
  102142. + hcchar.d32 = DWC_READ_REG32(&hc_regs->hcchar);
  102143. +
  102144. + /* Clear HCINT */
  102145. + DWC_WRITE_REG32(&hc_regs->hcint, hcint.d32);
  102146. +
  102147. + /* Clear HAINT */
  102148. + DWC_WRITE_REG32(&hc_global_regs->haint, haint.d32);
  102149. +
  102150. + /* Clear GINTSTS */
  102151. + DWC_WRITE_REG32(&global_regs->gintsts, gintsts.d32);
  102152. +
  102153. + /* Read GINTSTS */
  102154. + gintsts.d32 = DWC_READ_REG32(&global_regs->gintsts);
  102155. +
  102156. + /* Make sure channel is disabled */
  102157. + hcchar.d32 = DWC_READ_REG32(&hc_regs->hcchar);
  102158. + if (hcchar.b.chen) {
  102159. + hcchar.b.chdis = 1;
  102160. + hcchar.b.chen = 1;
  102161. + DWC_WRITE_REG32(&hc_regs->hcchar, hcchar.d32);
  102162. + //sleep(1);
  102163. + dwc_mdelay(1000);
  102164. +
  102165. + /* Read GINTSTS */
  102166. + gintsts.d32 = DWC_READ_REG32(&global_regs->gintsts);
  102167. +
  102168. + /* Read HAINT */
  102169. + haint.d32 = DWC_READ_REG32(&hc_global_regs->haint);
  102170. +
  102171. + /* Read HCINT */
  102172. + hcint.d32 = DWC_READ_REG32(&hc_regs->hcint);
  102173. +
  102174. + /* Read HCCHAR */
  102175. + hcchar.d32 = DWC_READ_REG32(&hc_regs->hcchar);
  102176. +
  102177. + /* Clear HCINT */
  102178. + DWC_WRITE_REG32(&hc_regs->hcint, hcint.d32);
  102179. +
  102180. + /* Clear HAINT */
  102181. + DWC_WRITE_REG32(&hc_global_regs->haint, haint.d32);
  102182. +
  102183. + /* Clear GINTSTS */
  102184. + DWC_WRITE_REG32(&global_regs->gintsts, gintsts.d32);
  102185. +
  102186. + hcchar.d32 = DWC_READ_REG32(&hc_regs->hcchar);
  102187. + }
  102188. +
  102189. + /* Set HCTSIZ */
  102190. + hctsiz.d32 = 0;
  102191. + hctsiz.b.xfersize = 0;
  102192. + hctsiz.b.pktcnt = 1;
  102193. + hctsiz.b.pid = DWC_OTG_HC_PID_DATA1;
  102194. + DWC_WRITE_REG32(&hc_regs->hctsiz, hctsiz.d32);
  102195. +
  102196. + /* Set HCCHAR */
  102197. + hcchar.d32 = DWC_READ_REG32(&hc_regs->hcchar);
  102198. + hcchar.b.eptype = DWC_OTG_EP_TYPE_CONTROL;
  102199. + hcchar.b.epdir = 0;
  102200. + hcchar.b.epnum = 0;
  102201. + hcchar.b.mps = 8;
  102202. + hcchar.b.chen = 1;
  102203. + DWC_WRITE_REG32(&hc_regs->hcchar, hcchar.d32);
  102204. +
  102205. + gintsts.d32 = DWC_READ_REG32(&global_regs->gintsts);
  102206. +
  102207. + /* Wait for host channel interrupt */
  102208. + do {
  102209. + gintsts.d32 = DWC_READ_REG32(&global_regs->gintsts);
  102210. + } while (gintsts.b.hcintr == 0);
  102211. +
  102212. + /* Disable HCINTs */
  102213. + DWC_WRITE_REG32(&hc_regs->hcintmsk, 0x0000);
  102214. +
  102215. + /* Disable HAINTs */
  102216. + DWC_WRITE_REG32(&hc_global_regs->haintmsk, 0x0000);
  102217. +
  102218. + /* Read HAINT */
  102219. + haint.d32 = DWC_READ_REG32(&hc_global_regs->haint);
  102220. +
  102221. + /* Read HCINT */
  102222. + hcint.d32 = DWC_READ_REG32(&hc_regs->hcint);
  102223. +
  102224. + /* Read HCCHAR */
  102225. + hcchar.d32 = DWC_READ_REG32(&hc_regs->hcchar);
  102226. +
  102227. + /* Clear HCINT */
  102228. + DWC_WRITE_REG32(&hc_regs->hcint, hcint.d32);
  102229. +
  102230. + /* Clear HAINT */
  102231. + DWC_WRITE_REG32(&hc_global_regs->haint, haint.d32);
  102232. +
  102233. + /* Clear GINTSTS */
  102234. + DWC_WRITE_REG32(&global_regs->gintsts, gintsts.d32);
  102235. +
  102236. + /* Read GINTSTS */
  102237. + gintsts.d32 = DWC_READ_REG32(&global_regs->gintsts);
  102238. +}
  102239. +#endif
  102240. +
  102241. +/** Handles hub class-specific requests. */
  102242. +int dwc_otg_hcd_hub_control(dwc_otg_hcd_t * dwc_otg_hcd,
  102243. + uint16_t typeReq,
  102244. + uint16_t wValue,
  102245. + uint16_t wIndex, uint8_t * buf, uint16_t wLength)
  102246. +{
  102247. + int retval = 0;
  102248. +
  102249. + dwc_otg_core_if_t *core_if = dwc_otg_hcd->core_if;
  102250. + usb_hub_descriptor_t *hub_desc;
  102251. + hprt0_data_t hprt0 = {.d32 = 0 };
  102252. +
  102253. + uint32_t port_status;
  102254. +
  102255. + switch (typeReq) {
  102256. + case UCR_CLEAR_HUB_FEATURE:
  102257. + DWC_DEBUGPL(DBG_HCD, "DWC OTG HCD HUB CONTROL - "
  102258. + "ClearHubFeature 0x%x\n", wValue);
  102259. + switch (wValue) {
  102260. + case UHF_C_HUB_LOCAL_POWER:
  102261. + case UHF_C_HUB_OVER_CURRENT:
  102262. + /* Nothing required here */
  102263. + break;
  102264. + default:
  102265. + retval = -DWC_E_INVALID;
  102266. + DWC_ERROR("DWC OTG HCD - "
  102267. + "ClearHubFeature request %xh unknown\n",
  102268. + wValue);
  102269. + }
  102270. + break;
  102271. + case UCR_CLEAR_PORT_FEATURE:
  102272. +#ifdef CONFIG_USB_DWC_OTG_LPM
  102273. + if (wValue != UHF_PORT_L1)
  102274. +#endif
  102275. + if (!wIndex || wIndex > 1)
  102276. + goto error;
  102277. +
  102278. + switch (wValue) {
  102279. + case UHF_PORT_ENABLE:
  102280. + DWC_DEBUGPL(DBG_ANY, "DWC OTG HCD HUB CONTROL - "
  102281. + "ClearPortFeature USB_PORT_FEAT_ENABLE\n");
  102282. + hprt0.d32 = dwc_otg_read_hprt0(core_if);
  102283. + hprt0.b.prtena = 1;
  102284. + DWC_WRITE_REG32(core_if->host_if->hprt0, hprt0.d32);
  102285. + break;
  102286. + case UHF_PORT_SUSPEND:
  102287. + DWC_DEBUGPL(DBG_HCD, "DWC OTG HCD HUB CONTROL - "
  102288. + "ClearPortFeature USB_PORT_FEAT_SUSPEND\n");
  102289. +
  102290. + if (core_if->power_down == 2) {
  102291. + dwc_otg_host_hibernation_restore(core_if, 0, 0);
  102292. + } else {
  102293. + DWC_WRITE_REG32(core_if->pcgcctl, 0);
  102294. + dwc_mdelay(5);
  102295. +
  102296. + hprt0.d32 = dwc_otg_read_hprt0(core_if);
  102297. + hprt0.b.prtres = 1;
  102298. + DWC_WRITE_REG32(core_if->host_if->hprt0, hprt0.d32);
  102299. + hprt0.b.prtsusp = 0;
  102300. + /* Clear Resume bit */
  102301. + dwc_mdelay(100);
  102302. + hprt0.b.prtres = 0;
  102303. + DWC_WRITE_REG32(core_if->host_if->hprt0, hprt0.d32);
  102304. + }
  102305. + break;
  102306. +#ifdef CONFIG_USB_DWC_OTG_LPM
  102307. + case UHF_PORT_L1:
  102308. + {
  102309. + pcgcctl_data_t pcgcctl = {.d32 = 0 };
  102310. + glpmcfg_data_t lpmcfg = {.d32 = 0 };
  102311. +
  102312. + lpmcfg.d32 =
  102313. + DWC_READ_REG32(&core_if->
  102314. + core_global_regs->glpmcfg);
  102315. + lpmcfg.b.en_utmi_sleep = 0;
  102316. + lpmcfg.b.hird_thres &= (~(1 << 4));
  102317. + lpmcfg.b.prt_sleep_sts = 1;
  102318. + DWC_WRITE_REG32(&core_if->
  102319. + core_global_regs->glpmcfg,
  102320. + lpmcfg.d32);
  102321. +
  102322. + /* Clear Enbl_L1Gating bit. */
  102323. + pcgcctl.b.enbl_sleep_gating = 1;
  102324. + DWC_MODIFY_REG32(core_if->pcgcctl, pcgcctl.d32,
  102325. + 0);
  102326. +
  102327. + dwc_mdelay(5);
  102328. +
  102329. + hprt0.d32 = dwc_otg_read_hprt0(core_if);
  102330. + hprt0.b.prtres = 1;
  102331. + DWC_WRITE_REG32(core_if->host_if->hprt0,
  102332. + hprt0.d32);
  102333. + /* This bit will be cleared in wakeup interrupt handle */
  102334. + break;
  102335. + }
  102336. +#endif
  102337. + case UHF_PORT_POWER:
  102338. + DWC_DEBUGPL(DBG_HCD, "DWC OTG HCD HUB CONTROL - "
  102339. + "ClearPortFeature USB_PORT_FEAT_POWER\n");
  102340. + hprt0.d32 = dwc_otg_read_hprt0(core_if);
  102341. + hprt0.b.prtpwr = 0;
  102342. + DWC_WRITE_REG32(core_if->host_if->hprt0, hprt0.d32);
  102343. + break;
  102344. + case UHF_PORT_INDICATOR:
  102345. + DWC_DEBUGPL(DBG_HCD, "DWC OTG HCD HUB CONTROL - "
  102346. + "ClearPortFeature USB_PORT_FEAT_INDICATOR\n");
  102347. + /* Port inidicator not supported */
  102348. + break;
  102349. + case UHF_C_PORT_CONNECTION:
  102350. + /* Clears drivers internal connect status change
  102351. + * flag */
  102352. + DWC_DEBUGPL(DBG_HCD, "DWC OTG HCD HUB CONTROL - "
  102353. + "ClearPortFeature USB_PORT_FEAT_C_CONNECTION\n");
  102354. + dwc_otg_hcd->flags.b.port_connect_status_change = 0;
  102355. + break;
  102356. + case UHF_C_PORT_RESET:
  102357. + /* Clears the driver's internal Port Reset Change
  102358. + * flag */
  102359. + DWC_DEBUGPL(DBG_HCD, "DWC OTG HCD HUB CONTROL - "
  102360. + "ClearPortFeature USB_PORT_FEAT_C_RESET\n");
  102361. + dwc_otg_hcd->flags.b.port_reset_change = 0;
  102362. + break;
  102363. + case UHF_C_PORT_ENABLE:
  102364. + /* Clears the driver's internal Port
  102365. + * Enable/Disable Change flag */
  102366. + DWC_DEBUGPL(DBG_HCD, "DWC OTG HCD HUB CONTROL - "
  102367. + "ClearPortFeature USB_PORT_FEAT_C_ENABLE\n");
  102368. + dwc_otg_hcd->flags.b.port_enable_change = 0;
  102369. + break;
  102370. + case UHF_C_PORT_SUSPEND:
  102371. + /* Clears the driver's internal Port Suspend
  102372. + * Change flag, which is set when resume signaling on
  102373. + * the host port is complete */
  102374. + DWC_DEBUGPL(DBG_HCD, "DWC OTG HCD HUB CONTROL - "
  102375. + "ClearPortFeature USB_PORT_FEAT_C_SUSPEND\n");
  102376. + dwc_otg_hcd->flags.b.port_suspend_change = 0;
  102377. + break;
  102378. +#ifdef CONFIG_USB_DWC_OTG_LPM
  102379. + case UHF_C_PORT_L1:
  102380. + dwc_otg_hcd->flags.b.port_l1_change = 0;
  102381. + break;
  102382. +#endif
  102383. + case UHF_C_PORT_OVER_CURRENT:
  102384. + DWC_DEBUGPL(DBG_HCD, "DWC OTG HCD HUB CONTROL - "
  102385. + "ClearPortFeature USB_PORT_FEAT_C_OVER_CURRENT\n");
  102386. + dwc_otg_hcd->flags.b.port_over_current_change = 0;
  102387. + break;
  102388. + default:
  102389. + retval = -DWC_E_INVALID;
  102390. + DWC_ERROR("DWC OTG HCD - "
  102391. + "ClearPortFeature request %xh "
  102392. + "unknown or unsupported\n", wValue);
  102393. + }
  102394. + break;
  102395. + case UCR_GET_HUB_DESCRIPTOR:
  102396. + DWC_DEBUGPL(DBG_HCD, "DWC OTG HCD HUB CONTROL - "
  102397. + "GetHubDescriptor\n");
  102398. + hub_desc = (usb_hub_descriptor_t *) buf;
  102399. + hub_desc->bDescLength = 9;
  102400. + hub_desc->bDescriptorType = 0x29;
  102401. + hub_desc->bNbrPorts = 1;
  102402. + USETW(hub_desc->wHubCharacteristics, 0x08);
  102403. + hub_desc->bPwrOn2PwrGood = 1;
  102404. + hub_desc->bHubContrCurrent = 0;
  102405. + hub_desc->DeviceRemovable[0] = 0;
  102406. + hub_desc->DeviceRemovable[1] = 0xff;
  102407. + break;
  102408. + case UCR_GET_HUB_STATUS:
  102409. + DWC_DEBUGPL(DBG_HCD, "DWC OTG HCD HUB CONTROL - "
  102410. + "GetHubStatus\n");
  102411. + DWC_MEMSET(buf, 0, 4);
  102412. + break;
  102413. + case UCR_GET_PORT_STATUS:
  102414. + DWC_DEBUGPL(DBG_HCD, "DWC OTG HCD HUB CONTROL - "
  102415. + "GetPortStatus wIndex = 0x%04x FLAGS=0x%08x\n",
  102416. + wIndex, dwc_otg_hcd->flags.d32);
  102417. + if (!wIndex || wIndex > 1)
  102418. + goto error;
  102419. +
  102420. + port_status = 0;
  102421. +
  102422. + if (dwc_otg_hcd->flags.b.port_connect_status_change)
  102423. + port_status |= (1 << UHF_C_PORT_CONNECTION);
  102424. +
  102425. + if (dwc_otg_hcd->flags.b.port_enable_change)
  102426. + port_status |= (1 << UHF_C_PORT_ENABLE);
  102427. +
  102428. + if (dwc_otg_hcd->flags.b.port_suspend_change)
  102429. + port_status |= (1 << UHF_C_PORT_SUSPEND);
  102430. +
  102431. + if (dwc_otg_hcd->flags.b.port_l1_change)
  102432. + port_status |= (1 << UHF_C_PORT_L1);
  102433. +
  102434. + if (dwc_otg_hcd->flags.b.port_reset_change) {
  102435. + port_status |= (1 << UHF_C_PORT_RESET);
  102436. + }
  102437. +
  102438. + if (dwc_otg_hcd->flags.b.port_over_current_change) {
  102439. + DWC_WARN("Overcurrent change detected\n");
  102440. + port_status |= (1 << UHF_C_PORT_OVER_CURRENT);
  102441. + }
  102442. +
  102443. + if (!dwc_otg_hcd->flags.b.port_connect_status) {
  102444. + /*
  102445. + * The port is disconnected, which means the core is
  102446. + * either in device mode or it soon will be. Just
  102447. + * return 0's for the remainder of the port status
  102448. + * since the port register can't be read if the core
  102449. + * is in device mode.
  102450. + */
  102451. + *((__le32 *) buf) = dwc_cpu_to_le32(&port_status);
  102452. + break;
  102453. + }
  102454. +
  102455. + hprt0.d32 = DWC_READ_REG32(core_if->host_if->hprt0);
  102456. + DWC_DEBUGPL(DBG_HCDV, " HPRT0: 0x%08x\n", hprt0.d32);
  102457. +
  102458. + if (hprt0.b.prtconnsts)
  102459. + port_status |= (1 << UHF_PORT_CONNECTION);
  102460. +
  102461. + if (hprt0.b.prtena)
  102462. + port_status |= (1 << UHF_PORT_ENABLE);
  102463. +
  102464. + if (hprt0.b.prtsusp)
  102465. + port_status |= (1 << UHF_PORT_SUSPEND);
  102466. +
  102467. + if (hprt0.b.prtovrcurract)
  102468. + port_status |= (1 << UHF_PORT_OVER_CURRENT);
  102469. +
  102470. + if (hprt0.b.prtrst)
  102471. + port_status |= (1 << UHF_PORT_RESET);
  102472. +
  102473. + if (hprt0.b.prtpwr)
  102474. + port_status |= (1 << UHF_PORT_POWER);
  102475. +
  102476. + if (hprt0.b.prtspd == DWC_HPRT0_PRTSPD_HIGH_SPEED)
  102477. + port_status |= (1 << UHF_PORT_HIGH_SPEED);
  102478. + else if (hprt0.b.prtspd == DWC_HPRT0_PRTSPD_LOW_SPEED)
  102479. + port_status |= (1 << UHF_PORT_LOW_SPEED);
  102480. +
  102481. + if (hprt0.b.prttstctl)
  102482. + port_status |= (1 << UHF_PORT_TEST);
  102483. + if (dwc_otg_get_lpm_portsleepstatus(dwc_otg_hcd->core_if)) {
  102484. + port_status |= (1 << UHF_PORT_L1);
  102485. + }
  102486. + /*
  102487. + For Synopsys HW emulation of Power down wkup_control asserts the
  102488. + hreset_n and prst_n on suspned. This causes the HPRT0 to be zero.
  102489. + We intentionally tell the software that port is in L2Suspend state.
  102490. + Only for STE.
  102491. + */
  102492. + if ((core_if->power_down == 2)
  102493. + && (core_if->hibernation_suspend == 1)) {
  102494. + port_status |= (1 << UHF_PORT_SUSPEND);
  102495. + }
  102496. + /* USB_PORT_FEAT_INDICATOR unsupported always 0 */
  102497. +
  102498. + *((__le32 *) buf) = dwc_cpu_to_le32(&port_status);
  102499. +
  102500. + break;
  102501. + case UCR_SET_HUB_FEATURE:
  102502. + DWC_DEBUGPL(DBG_HCD, "DWC OTG HCD HUB CONTROL - "
  102503. + "SetHubFeature\n");
  102504. + /* No HUB features supported */
  102505. + break;
  102506. + case UCR_SET_PORT_FEATURE:
  102507. + if (wValue != UHF_PORT_TEST && (!wIndex || wIndex > 1))
  102508. + goto error;
  102509. +
  102510. + if (!dwc_otg_hcd->flags.b.port_connect_status) {
  102511. + /*
  102512. + * The port is disconnected, which means the core is
  102513. + * either in device mode or it soon will be. Just
  102514. + * return without doing anything since the port
  102515. + * register can't be written if the core is in device
  102516. + * mode.
  102517. + */
  102518. + break;
  102519. + }
  102520. +
  102521. + switch (wValue) {
  102522. + case UHF_PORT_SUSPEND:
  102523. + DWC_DEBUGPL(DBG_HCD, "DWC OTG HCD HUB CONTROL - "
  102524. + "SetPortFeature - USB_PORT_FEAT_SUSPEND\n");
  102525. + if (dwc_otg_hcd_otg_port(dwc_otg_hcd) != wIndex) {
  102526. + goto error;
  102527. + }
  102528. + if (core_if->power_down == 2) {
  102529. + int timeout = 300;
  102530. + dwc_irqflags_t flags;
  102531. + pcgcctl_data_t pcgcctl = {.d32 = 0 };
  102532. + gpwrdn_data_t gpwrdn = {.d32 = 0 };
  102533. + gusbcfg_data_t gusbcfg = {.d32 = 0 };
  102534. +#ifdef DWC_DEV_SRPCAP
  102535. + int32_t otg_cap_param = core_if->core_params->otg_cap;
  102536. +#endif
  102537. + DWC_PRINTF("Preparing for complete power-off\n");
  102538. +
  102539. + /* Save registers before hibernation */
  102540. + dwc_otg_save_global_regs(core_if);
  102541. + dwc_otg_save_host_regs(core_if);
  102542. +
  102543. + hprt0.d32 = dwc_otg_read_hprt0(core_if);
  102544. + hprt0.b.prtsusp = 1;
  102545. + hprt0.b.prtena = 0;
  102546. + DWC_WRITE_REG32(core_if->host_if->hprt0, hprt0.d32);
  102547. + /* Spin hprt0.b.prtsusp to became 1 */
  102548. + do {
  102549. + hprt0.d32 = dwc_otg_read_hprt0(core_if);
  102550. + if (hprt0.b.prtsusp) {
  102551. + break;
  102552. + }
  102553. + dwc_mdelay(1);
  102554. + } while (--timeout);
  102555. + if (!timeout) {
  102556. + DWC_WARN("Suspend wasn't genereted\n");
  102557. + }
  102558. + dwc_udelay(10);
  102559. +
  102560. + /*
  102561. + * We need to disable interrupts to prevent servicing of any IRQ
  102562. + * during going to hibernation
  102563. + */
  102564. + DWC_SPINLOCK_IRQSAVE(dwc_otg_hcd->lock, &flags);
  102565. + core_if->lx_state = DWC_OTG_L2;
  102566. +#ifdef DWC_DEV_SRPCAP
  102567. + hprt0.d32 = dwc_otg_read_hprt0(core_if);
  102568. + hprt0.b.prtpwr = 0;
  102569. + hprt0.b.prtena = 0;
  102570. + DWC_WRITE_REG32(core_if->host_if->hprt0,
  102571. + hprt0.d32);
  102572. +#endif
  102573. + gusbcfg.d32 =
  102574. + DWC_READ_REG32(&core_if->core_global_regs->
  102575. + gusbcfg);
  102576. + if (gusbcfg.b.ulpi_utmi_sel == 1) {
  102577. + /* ULPI interface */
  102578. + /* Suspend the Phy Clock */
  102579. + pcgcctl.d32 = 0;
  102580. + pcgcctl.b.stoppclk = 1;
  102581. + DWC_MODIFY_REG32(core_if->pcgcctl, 0,
  102582. + pcgcctl.d32);
  102583. + dwc_udelay(10);
  102584. + gpwrdn.b.pmuactv = 1;
  102585. + DWC_MODIFY_REG32(&core_if->
  102586. + core_global_regs->
  102587. + gpwrdn, 0, gpwrdn.d32);
  102588. + } else {
  102589. + /* UTMI+ Interface */
  102590. + gpwrdn.b.pmuactv = 1;
  102591. + DWC_MODIFY_REG32(&core_if->
  102592. + core_global_regs->
  102593. + gpwrdn, 0, gpwrdn.d32);
  102594. + dwc_udelay(10);
  102595. + pcgcctl.b.stoppclk = 1;
  102596. + DWC_MODIFY_REG32(core_if->pcgcctl, 0, pcgcctl.d32);
  102597. + dwc_udelay(10);
  102598. + }
  102599. +#ifdef DWC_DEV_SRPCAP
  102600. + gpwrdn.d32 = 0;
  102601. + gpwrdn.b.dis_vbus = 1;
  102602. + DWC_MODIFY_REG32(&core_if->core_global_regs->
  102603. + gpwrdn, 0, gpwrdn.d32);
  102604. +#endif
  102605. + gpwrdn.d32 = 0;
  102606. + gpwrdn.b.pmuintsel = 1;
  102607. + DWC_MODIFY_REG32(&core_if->core_global_regs->
  102608. + gpwrdn, 0, gpwrdn.d32);
  102609. + dwc_udelay(10);
  102610. +
  102611. + gpwrdn.d32 = 0;
  102612. +#ifdef DWC_DEV_SRPCAP
  102613. + gpwrdn.b.srp_det_msk = 1;
  102614. +#endif
  102615. + gpwrdn.b.disconn_det_msk = 1;
  102616. + gpwrdn.b.lnstchng_msk = 1;
  102617. + gpwrdn.b.sts_chngint_msk = 1;
  102618. + DWC_MODIFY_REG32(&core_if->core_global_regs->
  102619. + gpwrdn, 0, gpwrdn.d32);
  102620. + dwc_udelay(10);
  102621. +
  102622. + /* Enable Power Down Clamp and all interrupts in GPWRDN */
  102623. + gpwrdn.d32 = 0;
  102624. + gpwrdn.b.pwrdnclmp = 1;
  102625. + DWC_MODIFY_REG32(&core_if->core_global_regs->
  102626. + gpwrdn, 0, gpwrdn.d32);
  102627. + dwc_udelay(10);
  102628. +
  102629. + /* Switch off VDD */
  102630. + gpwrdn.d32 = 0;
  102631. + gpwrdn.b.pwrdnswtch = 1;
  102632. + DWC_MODIFY_REG32(&core_if->core_global_regs->
  102633. + gpwrdn, 0, gpwrdn.d32);
  102634. +
  102635. +#ifdef DWC_DEV_SRPCAP
  102636. + if (otg_cap_param == DWC_OTG_CAP_PARAM_HNP_SRP_CAPABLE)
  102637. + {
  102638. + core_if->pwron_timer_started = 1;
  102639. + DWC_TIMER_SCHEDULE(core_if->pwron_timer, 6000 /* 6 secs */ );
  102640. + }
  102641. +#endif
  102642. + /* Save gpwrdn register for further usage if stschng interrupt */
  102643. + core_if->gr_backup->gpwrdn_local =
  102644. + DWC_READ_REG32(&core_if->core_global_regs->gpwrdn);
  102645. +
  102646. + /* Set flag to indicate that we are in hibernation */
  102647. + core_if->hibernation_suspend = 1;
  102648. + DWC_SPINUNLOCK_IRQRESTORE(dwc_otg_hcd->lock,flags);
  102649. +
  102650. + DWC_PRINTF("Host hibernation completed\n");
  102651. + // Exit from case statement
  102652. + break;
  102653. +
  102654. + }
  102655. + if (dwc_otg_hcd_otg_port(dwc_otg_hcd) == wIndex &&
  102656. + dwc_otg_hcd->fops->get_b_hnp_enable(dwc_otg_hcd)) {
  102657. + gotgctl_data_t gotgctl = {.d32 = 0 };
  102658. + gotgctl.b.hstsethnpen = 1;
  102659. + DWC_MODIFY_REG32(&core_if->core_global_regs->
  102660. + gotgctl, 0, gotgctl.d32);
  102661. + core_if->op_state = A_SUSPEND;
  102662. + }
  102663. + hprt0.d32 = dwc_otg_read_hprt0(core_if);
  102664. + hprt0.b.prtsusp = 1;
  102665. + DWC_WRITE_REG32(core_if->host_if->hprt0, hprt0.d32);
  102666. + {
  102667. + dwc_irqflags_t flags;
  102668. + /* Update lx_state */
  102669. + DWC_SPINLOCK_IRQSAVE(dwc_otg_hcd->lock, &flags);
  102670. + core_if->lx_state = DWC_OTG_L2;
  102671. + DWC_SPINUNLOCK_IRQRESTORE(dwc_otg_hcd->lock, flags);
  102672. + }
  102673. + /* Suspend the Phy Clock */
  102674. + {
  102675. + pcgcctl_data_t pcgcctl = {.d32 = 0 };
  102676. + pcgcctl.b.stoppclk = 1;
  102677. + DWC_MODIFY_REG32(core_if->pcgcctl, 0,
  102678. + pcgcctl.d32);
  102679. + dwc_udelay(10);
  102680. + }
  102681. +
  102682. + /* For HNP the bus must be suspended for at least 200ms. */
  102683. + if (dwc_otg_hcd->fops->get_b_hnp_enable(dwc_otg_hcd)) {
  102684. + pcgcctl_data_t pcgcctl = {.d32 = 0 };
  102685. + pcgcctl.b.stoppclk = 1;
  102686. + DWC_MODIFY_REG32(core_if->pcgcctl, pcgcctl.d32, 0);
  102687. + dwc_mdelay(200);
  102688. + }
  102689. +
  102690. + /** @todo - check how sw can wait for 1 sec to check asesvld??? */
  102691. +#if 0 //vahrama !!!!!!!!!!!!!!!!!!
  102692. + if (core_if->adp_enable) {
  102693. + gotgctl_data_t gotgctl = {.d32 = 0 };
  102694. + gpwrdn_data_t gpwrdn;
  102695. +
  102696. + while (gotgctl.b.asesvld == 1) {
  102697. + gotgctl.d32 =
  102698. + DWC_READ_REG32(&core_if->
  102699. + core_global_regs->
  102700. + gotgctl);
  102701. + dwc_mdelay(100);
  102702. + }
  102703. +
  102704. + /* Enable Power Down Logic */
  102705. + gpwrdn.d32 = 0;
  102706. + gpwrdn.b.pmuactv = 1;
  102707. + DWC_MODIFY_REG32(&core_if->core_global_regs->
  102708. + gpwrdn, 0, gpwrdn.d32);
  102709. +
  102710. + /* Unmask SRP detected interrupt from Power Down Logic */
  102711. + gpwrdn.d32 = 0;
  102712. + gpwrdn.b.srp_det_msk = 1;
  102713. + DWC_MODIFY_REG32(&core_if->core_global_regs->
  102714. + gpwrdn, 0, gpwrdn.d32);
  102715. +
  102716. + dwc_otg_adp_probe_start(core_if);
  102717. + }
  102718. +#endif
  102719. + break;
  102720. + case UHF_PORT_POWER:
  102721. + DWC_DEBUGPL(DBG_HCD, "DWC OTG HCD HUB CONTROL - "
  102722. + "SetPortFeature - USB_PORT_FEAT_POWER\n");
  102723. + hprt0.d32 = dwc_otg_read_hprt0(core_if);
  102724. + hprt0.b.prtpwr = 1;
  102725. + DWC_WRITE_REG32(core_if->host_if->hprt0, hprt0.d32);
  102726. + break;
  102727. + case UHF_PORT_RESET:
  102728. + if ((core_if->power_down == 2)
  102729. + && (core_if->hibernation_suspend == 1)) {
  102730. + /* If we are going to exit from Hibernated
  102731. + * state via USB RESET.
  102732. + */
  102733. + dwc_otg_host_hibernation_restore(core_if, 0, 1);
  102734. + } else {
  102735. + hprt0.d32 = dwc_otg_read_hprt0(core_if);
  102736. +
  102737. + DWC_DEBUGPL(DBG_HCD,
  102738. + "DWC OTG HCD HUB CONTROL - "
  102739. + "SetPortFeature - USB_PORT_FEAT_RESET\n");
  102740. + {
  102741. + pcgcctl_data_t pcgcctl = {.d32 = 0 };
  102742. + pcgcctl.b.enbl_sleep_gating = 1;
  102743. + pcgcctl.b.stoppclk = 1;
  102744. + DWC_MODIFY_REG32(core_if->pcgcctl, pcgcctl.d32, 0);
  102745. + DWC_WRITE_REG32(core_if->pcgcctl, 0);
  102746. + }
  102747. +#ifdef CONFIG_USB_DWC_OTG_LPM
  102748. + {
  102749. + glpmcfg_data_t lpmcfg;
  102750. + lpmcfg.d32 =
  102751. + DWC_READ_REG32(&core_if->core_global_regs->glpmcfg);
  102752. + if (lpmcfg.b.prt_sleep_sts) {
  102753. + lpmcfg.b.en_utmi_sleep = 0;
  102754. + lpmcfg.b.hird_thres &= (~(1 << 4));
  102755. + DWC_WRITE_REG32
  102756. + (&core_if->core_global_regs->glpmcfg,
  102757. + lpmcfg.d32);
  102758. + dwc_mdelay(1);
  102759. + }
  102760. + }
  102761. +#endif
  102762. + hprt0.d32 = dwc_otg_read_hprt0(core_if);
  102763. + /* Clear suspend bit if resetting from suspended state. */
  102764. + hprt0.b.prtsusp = 0;
  102765. + /* When B-Host the Port reset bit is set in
  102766. + * the Start HCD Callback function, so that
  102767. + * the reset is started within 1ms of the HNP
  102768. + * success interrupt. */
  102769. + if (!dwc_otg_hcd_is_b_host(dwc_otg_hcd)) {
  102770. + hprt0.b.prtpwr = 1;
  102771. + hprt0.b.prtrst = 1;
  102772. + DWC_PRINTF("Indeed it is in host mode hprt0 = %08x\n",hprt0.d32);
  102773. + DWC_WRITE_REG32(core_if->host_if->hprt0,
  102774. + hprt0.d32);
  102775. + }
  102776. + /* Clear reset bit in 10ms (FS/LS) or 50ms (HS) */
  102777. + dwc_mdelay(60);
  102778. + hprt0.b.prtrst = 0;
  102779. + DWC_WRITE_REG32(core_if->host_if->hprt0, hprt0.d32);
  102780. + core_if->lx_state = DWC_OTG_L0; /* Now back to the on state */
  102781. + }
  102782. + break;
  102783. +#ifdef DWC_HS_ELECT_TST
  102784. + case UHF_PORT_TEST:
  102785. + {
  102786. + uint32_t t;
  102787. + gintmsk_data_t gintmsk;
  102788. +
  102789. + t = (wIndex >> 8); /* MSB wIndex USB */
  102790. + DWC_DEBUGPL(DBG_HCD,
  102791. + "DWC OTG HCD HUB CONTROL - "
  102792. + "SetPortFeature - USB_PORT_FEAT_TEST %d\n",
  102793. + t);
  102794. + DWC_WARN("USB_PORT_FEAT_TEST %d\n", t);
  102795. + if (t < 6) {
  102796. + hprt0.d32 = dwc_otg_read_hprt0(core_if);
  102797. + hprt0.b.prttstctl = t;
  102798. + DWC_WRITE_REG32(core_if->host_if->hprt0,
  102799. + hprt0.d32);
  102800. + } else {
  102801. + /* Setup global vars with reg addresses (quick and
  102802. + * dirty hack, should be cleaned up)
  102803. + */
  102804. + global_regs = core_if->core_global_regs;
  102805. + hc_global_regs =
  102806. + core_if->host_if->host_global_regs;
  102807. + hc_regs =
  102808. + (dwc_otg_hc_regs_t *) ((char *)
  102809. + global_regs +
  102810. + 0x500);
  102811. + data_fifo =
  102812. + (uint32_t *) ((char *)global_regs +
  102813. + 0x1000);
  102814. +
  102815. + if (t == 6) { /* HS_HOST_PORT_SUSPEND_RESUME */
  102816. + /* Save current interrupt mask */
  102817. + gintmsk.d32 =
  102818. + DWC_READ_REG32
  102819. + (&global_regs->gintmsk);
  102820. +
  102821. + /* Disable all interrupts while we muck with
  102822. + * the hardware directly
  102823. + */
  102824. + DWC_WRITE_REG32(&global_regs->gintmsk, 0);
  102825. +
  102826. + /* 15 second delay per the test spec */
  102827. + dwc_mdelay(15000);
  102828. +
  102829. + /* Drive suspend on the root port */
  102830. + hprt0.d32 =
  102831. + dwc_otg_read_hprt0(core_if);
  102832. + hprt0.b.prtsusp = 1;
  102833. + hprt0.b.prtres = 0;
  102834. + DWC_WRITE_REG32(core_if->host_if->hprt0, hprt0.d32);
  102835. +
  102836. + /* 15 second delay per the test spec */
  102837. + dwc_mdelay(15000);
  102838. +
  102839. + /* Drive resume on the root port */
  102840. + hprt0.d32 =
  102841. + dwc_otg_read_hprt0(core_if);
  102842. + hprt0.b.prtsusp = 0;
  102843. + hprt0.b.prtres = 1;
  102844. + DWC_WRITE_REG32(core_if->host_if->hprt0, hprt0.d32);
  102845. + dwc_mdelay(100);
  102846. +
  102847. + /* Clear the resume bit */
  102848. + hprt0.b.prtres = 0;
  102849. + DWC_WRITE_REG32(core_if->host_if->hprt0, hprt0.d32);
  102850. +
  102851. + /* Restore interrupts */
  102852. + DWC_WRITE_REG32(&global_regs->gintmsk, gintmsk.d32);
  102853. + } else if (t == 7) { /* SINGLE_STEP_GET_DEVICE_DESCRIPTOR setup */
  102854. + /* Save current interrupt mask */
  102855. + gintmsk.d32 =
  102856. + DWC_READ_REG32
  102857. + (&global_regs->gintmsk);
  102858. +
  102859. + /* Disable all interrupts while we muck with
  102860. + * the hardware directly
  102861. + */
  102862. + DWC_WRITE_REG32(&global_regs->gintmsk, 0);
  102863. +
  102864. + /* 15 second delay per the test spec */
  102865. + dwc_mdelay(15000);
  102866. +
  102867. + /* Send the Setup packet */
  102868. + do_setup();
  102869. +
  102870. + /* 15 second delay so nothing else happens for awhile */
  102871. + dwc_mdelay(15000);
  102872. +
  102873. + /* Restore interrupts */
  102874. + DWC_WRITE_REG32(&global_regs->gintmsk, gintmsk.d32);
  102875. + } else if (t == 8) { /* SINGLE_STEP_GET_DEVICE_DESCRIPTOR execute */
  102876. + /* Save current interrupt mask */
  102877. + gintmsk.d32 =
  102878. + DWC_READ_REG32
  102879. + (&global_regs->gintmsk);
  102880. +
  102881. + /* Disable all interrupts while we muck with
  102882. + * the hardware directly
  102883. + */
  102884. + DWC_WRITE_REG32(&global_regs->gintmsk, 0);
  102885. +
  102886. + /* Send the Setup packet */
  102887. + do_setup();
  102888. +
  102889. + /* 15 second delay so nothing else happens for awhile */
  102890. + dwc_mdelay(15000);
  102891. +
  102892. + /* Send the In and Ack packets */
  102893. + do_in_ack();
  102894. +
  102895. + /* 15 second delay so nothing else happens for awhile */
  102896. + dwc_mdelay(15000);
  102897. +
  102898. + /* Restore interrupts */
  102899. + DWC_WRITE_REG32(&global_regs->gintmsk, gintmsk.d32);
  102900. + }
  102901. + }
  102902. + break;
  102903. + }
  102904. +#endif /* DWC_HS_ELECT_TST */
  102905. +
  102906. + case UHF_PORT_INDICATOR:
  102907. + DWC_DEBUGPL(DBG_HCD, "DWC OTG HCD HUB CONTROL - "
  102908. + "SetPortFeature - USB_PORT_FEAT_INDICATOR\n");
  102909. + /* Not supported */
  102910. + break;
  102911. + default:
  102912. + retval = -DWC_E_INVALID;
  102913. + DWC_ERROR("DWC OTG HCD - "
  102914. + "SetPortFeature request %xh "
  102915. + "unknown or unsupported\n", wValue);
  102916. + break;
  102917. + }
  102918. + break;
  102919. +#ifdef CONFIG_USB_DWC_OTG_LPM
  102920. + case UCR_SET_AND_TEST_PORT_FEATURE:
  102921. + if (wValue != UHF_PORT_L1) {
  102922. + goto error;
  102923. + }
  102924. + {
  102925. + int portnum, hird, devaddr, remwake;
  102926. + glpmcfg_data_t lpmcfg;
  102927. + uint32_t time_usecs;
  102928. + gintsts_data_t gintsts;
  102929. + gintmsk_data_t gintmsk;
  102930. +
  102931. + if (!dwc_otg_get_param_lpm_enable(core_if)) {
  102932. + goto error;
  102933. + }
  102934. + if (wValue != UHF_PORT_L1 || wLength != 1) {
  102935. + goto error;
  102936. + }
  102937. + /* Check if the port currently is in SLEEP state */
  102938. + lpmcfg.d32 =
  102939. + DWC_READ_REG32(&core_if->core_global_regs->glpmcfg);
  102940. + if (lpmcfg.b.prt_sleep_sts) {
  102941. + DWC_INFO("Port is already in sleep mode\n");
  102942. + buf[0] = 0; /* Return success */
  102943. + break;
  102944. + }
  102945. +
  102946. + portnum = wIndex & 0xf;
  102947. + hird = (wIndex >> 4) & 0xf;
  102948. + devaddr = (wIndex >> 8) & 0x7f;
  102949. + remwake = (wIndex >> 15);
  102950. +
  102951. + if (portnum != 1) {
  102952. + retval = -DWC_E_INVALID;
  102953. + DWC_WARN
  102954. + ("Wrong port number(%d) in SetandTestPortFeature request\n",
  102955. + portnum);
  102956. + break;
  102957. + }
  102958. +
  102959. + DWC_PRINTF
  102960. + ("SetandTestPortFeature request: portnum = %d, hird = %d, devaddr = %d, rewake = %d\n",
  102961. + portnum, hird, devaddr, remwake);
  102962. + /* Disable LPM interrupt */
  102963. + gintmsk.d32 = 0;
  102964. + gintmsk.b.lpmtranrcvd = 1;
  102965. + DWC_MODIFY_REG32(&core_if->core_global_regs->gintmsk,
  102966. + gintmsk.d32, 0);
  102967. +
  102968. + if (dwc_otg_hcd_send_lpm
  102969. + (dwc_otg_hcd, devaddr, hird, remwake)) {
  102970. + retval = -DWC_E_INVALID;
  102971. + break;
  102972. + }
  102973. +
  102974. + time_usecs = 10 * (lpmcfg.b.retry_count + 1);
  102975. + /* We will consider timeout if time_usecs microseconds pass,
  102976. + * and we don't receive LPM transaction status.
  102977. + * After receiving non-error responce(ACK/NYET/STALL) from device,
  102978. + * core will set lpmtranrcvd bit.
  102979. + */
  102980. + do {
  102981. + gintsts.d32 =
  102982. + DWC_READ_REG32(&core_if->core_global_regs->gintsts);
  102983. + if (gintsts.b.lpmtranrcvd) {
  102984. + break;
  102985. + }
  102986. + dwc_udelay(1);
  102987. + } while (--time_usecs);
  102988. + /* lpm_int bit will be cleared in LPM interrupt handler */
  102989. +
  102990. + /* Now fill status
  102991. + * 0x00 - Success
  102992. + * 0x10 - NYET
  102993. + * 0x11 - Timeout
  102994. + */
  102995. + if (!gintsts.b.lpmtranrcvd) {
  102996. + buf[0] = 0x3; /* Completion code is Timeout */
  102997. + dwc_otg_hcd_free_hc_from_lpm(dwc_otg_hcd);
  102998. + } else {
  102999. + lpmcfg.d32 =
  103000. + DWC_READ_REG32(&core_if->core_global_regs->glpmcfg);
  103001. + if (lpmcfg.b.lpm_resp == 0x3) {
  103002. + /* ACK responce from the device */
  103003. + buf[0] = 0x00; /* Success */
  103004. + } else if (lpmcfg.b.lpm_resp == 0x2) {
  103005. + /* NYET responce from the device */
  103006. + buf[0] = 0x2;
  103007. + } else {
  103008. + /* Otherwise responce with Timeout */
  103009. + buf[0] = 0x3;
  103010. + }
  103011. + }
  103012. + DWC_PRINTF("Device responce to LPM trans is %x\n",
  103013. + lpmcfg.b.lpm_resp);
  103014. + DWC_MODIFY_REG32(&core_if->core_global_regs->gintmsk, 0,
  103015. + gintmsk.d32);
  103016. +
  103017. + break;
  103018. + }
  103019. +#endif /* CONFIG_USB_DWC_OTG_LPM */
  103020. + default:
  103021. +error:
  103022. + retval = -DWC_E_INVALID;
  103023. + DWC_WARN("DWC OTG HCD - "
  103024. + "Unknown hub control request type or invalid typeReq: %xh wIndex: %xh wValue: %xh\n",
  103025. + typeReq, wIndex, wValue);
  103026. + break;
  103027. + }
  103028. +
  103029. + return retval;
  103030. +}
  103031. +
  103032. +#ifdef CONFIG_USB_DWC_OTG_LPM
  103033. +/** Returns index of host channel to perform LPM transaction. */
  103034. +int dwc_otg_hcd_get_hc_for_lpm_tran(dwc_otg_hcd_t * hcd, uint8_t devaddr)
  103035. +{
  103036. + dwc_otg_core_if_t *core_if = hcd->core_if;
  103037. + dwc_hc_t *hc;
  103038. + hcchar_data_t hcchar;
  103039. + gintmsk_data_t gintmsk = {.d32 = 0 };
  103040. +
  103041. + if (DWC_CIRCLEQ_EMPTY(&hcd->free_hc_list)) {
  103042. + DWC_PRINTF("No free channel to select for LPM transaction\n");
  103043. + return -1;
  103044. + }
  103045. +
  103046. + hc = DWC_CIRCLEQ_FIRST(&hcd->free_hc_list);
  103047. +
  103048. + /* Mask host channel interrupts. */
  103049. + gintmsk.b.hcintr = 1;
  103050. + DWC_MODIFY_REG32(&core_if->core_global_regs->gintmsk, gintmsk.d32, 0);
  103051. +
  103052. + /* Fill fields that core needs for LPM transaction */
  103053. + hcchar.b.devaddr = devaddr;
  103054. + hcchar.b.epnum = 0;
  103055. + hcchar.b.eptype = DWC_OTG_EP_TYPE_CONTROL;
  103056. + hcchar.b.mps = 64;
  103057. + hcchar.b.lspddev = (hc->speed == DWC_OTG_EP_SPEED_LOW);
  103058. + hcchar.b.epdir = 0; /* OUT */
  103059. + DWC_WRITE_REG32(&core_if->host_if->hc_regs[hc->hc_num]->hcchar,
  103060. + hcchar.d32);
  103061. +
  103062. + /* Remove the host channel from the free list. */
  103063. + DWC_CIRCLEQ_REMOVE_INIT(&hcd->free_hc_list, hc, hc_list_entry);
  103064. +
  103065. + DWC_PRINTF("hcnum = %d devaddr = %d\n", hc->hc_num, devaddr);
  103066. +
  103067. + return hc->hc_num;
  103068. +}
  103069. +
  103070. +/** Release hc after performing LPM transaction */
  103071. +void dwc_otg_hcd_free_hc_from_lpm(dwc_otg_hcd_t * hcd)
  103072. +{
  103073. + dwc_hc_t *hc;
  103074. + glpmcfg_data_t lpmcfg;
  103075. + uint8_t hc_num;
  103076. +
  103077. + lpmcfg.d32 = DWC_READ_REG32(&hcd->core_if->core_global_regs->glpmcfg);
  103078. + hc_num = lpmcfg.b.lpm_chan_index;
  103079. +
  103080. + hc = hcd->hc_ptr_array[hc_num];
  103081. +
  103082. + DWC_PRINTF("Freeing channel %d after LPM\n", hc_num);
  103083. + /* Return host channel to free list */
  103084. + DWC_CIRCLEQ_INSERT_TAIL(&hcd->free_hc_list, hc, hc_list_entry);
  103085. +}
  103086. +
  103087. +int dwc_otg_hcd_send_lpm(dwc_otg_hcd_t * hcd, uint8_t devaddr, uint8_t hird,
  103088. + uint8_t bRemoteWake)
  103089. +{
  103090. + glpmcfg_data_t lpmcfg;
  103091. + pcgcctl_data_t pcgcctl = {.d32 = 0 };
  103092. + int channel;
  103093. +
  103094. + channel = dwc_otg_hcd_get_hc_for_lpm_tran(hcd, devaddr);
  103095. + if (channel < 0) {
  103096. + return channel;
  103097. + }
  103098. +
  103099. + pcgcctl.b.enbl_sleep_gating = 1;
  103100. + DWC_MODIFY_REG32(hcd->core_if->pcgcctl, 0, pcgcctl.d32);
  103101. +
  103102. + /* Read LPM config register */
  103103. + lpmcfg.d32 = DWC_READ_REG32(&hcd->core_if->core_global_regs->glpmcfg);
  103104. +
  103105. + /* Program LPM transaction fields */
  103106. + lpmcfg.b.rem_wkup_en = bRemoteWake;
  103107. + lpmcfg.b.hird = hird;
  103108. + lpmcfg.b.hird_thres = 0x1c;
  103109. + lpmcfg.b.lpm_chan_index = channel;
  103110. + lpmcfg.b.en_utmi_sleep = 1;
  103111. + /* Program LPM config register */
  103112. + DWC_WRITE_REG32(&hcd->core_if->core_global_regs->glpmcfg, lpmcfg.d32);
  103113. +
  103114. + /* Send LPM transaction */
  103115. + lpmcfg.b.send_lpm = 1;
  103116. + DWC_WRITE_REG32(&hcd->core_if->core_global_regs->glpmcfg, lpmcfg.d32);
  103117. +
  103118. + return 0;
  103119. +}
  103120. +
  103121. +#endif /* CONFIG_USB_DWC_OTG_LPM */
  103122. +
  103123. +int dwc_otg_hcd_is_status_changed(dwc_otg_hcd_t * hcd, int port)
  103124. +{
  103125. + int retval;
  103126. +
  103127. + if (port != 1) {
  103128. + return -DWC_E_INVALID;
  103129. + }
  103130. +
  103131. + retval = (hcd->flags.b.port_connect_status_change ||
  103132. + hcd->flags.b.port_reset_change ||
  103133. + hcd->flags.b.port_enable_change ||
  103134. + hcd->flags.b.port_suspend_change ||
  103135. + hcd->flags.b.port_over_current_change);
  103136. +#ifdef DEBUG
  103137. + if (retval) {
  103138. + DWC_DEBUGPL(DBG_HCD, "DWC OTG HCD HUB STATUS DATA:"
  103139. + " Root port status changed\n");
  103140. + DWC_DEBUGPL(DBG_HCDV, " port_connect_status_change: %d\n",
  103141. + hcd->flags.b.port_connect_status_change);
  103142. + DWC_DEBUGPL(DBG_HCDV, " port_reset_change: %d\n",
  103143. + hcd->flags.b.port_reset_change);
  103144. + DWC_DEBUGPL(DBG_HCDV, " port_enable_change: %d\n",
  103145. + hcd->flags.b.port_enable_change);
  103146. + DWC_DEBUGPL(DBG_HCDV, " port_suspend_change: %d\n",
  103147. + hcd->flags.b.port_suspend_change);
  103148. + DWC_DEBUGPL(DBG_HCDV, " port_over_current_change: %d\n",
  103149. + hcd->flags.b.port_over_current_change);
  103150. + }
  103151. +#endif
  103152. + return retval;
  103153. +}
  103154. +
  103155. +int dwc_otg_hcd_get_frame_number(dwc_otg_hcd_t * dwc_otg_hcd)
  103156. +{
  103157. + hfnum_data_t hfnum;
  103158. + hfnum.d32 =
  103159. + DWC_READ_REG32(&dwc_otg_hcd->core_if->host_if->host_global_regs->
  103160. + hfnum);
  103161. +
  103162. +#ifdef DEBUG_SOF
  103163. + DWC_DEBUGPL(DBG_HCDV, "DWC OTG HCD GET FRAME NUMBER %d\n",
  103164. + hfnum.b.frnum);
  103165. +#endif
  103166. + return hfnum.b.frnum;
  103167. +}
  103168. +
  103169. +int dwc_otg_hcd_start(dwc_otg_hcd_t * hcd,
  103170. + struct dwc_otg_hcd_function_ops *fops)
  103171. +{
  103172. + int retval = 0;
  103173. +
  103174. + hcd->fops = fops;
  103175. + if (!dwc_otg_is_device_mode(hcd->core_if) &&
  103176. + (!hcd->core_if->adp_enable || hcd->core_if->adp.adp_started)) {
  103177. + dwc_otg_hcd_reinit(hcd);
  103178. + } else {
  103179. + retval = -DWC_E_NO_DEVICE;
  103180. + }
  103181. +
  103182. + return retval;
  103183. +}
  103184. +
  103185. +void *dwc_otg_hcd_get_priv_data(dwc_otg_hcd_t * hcd)
  103186. +{
  103187. + return hcd->priv;
  103188. +}
  103189. +
  103190. +void dwc_otg_hcd_set_priv_data(dwc_otg_hcd_t * hcd, void *priv_data)
  103191. +{
  103192. + hcd->priv = priv_data;
  103193. +}
  103194. +
  103195. +uint32_t dwc_otg_hcd_otg_port(dwc_otg_hcd_t * hcd)
  103196. +{
  103197. + return hcd->otg_port;
  103198. +}
  103199. +
  103200. +uint32_t dwc_otg_hcd_is_b_host(dwc_otg_hcd_t * hcd)
  103201. +{
  103202. + uint32_t is_b_host;
  103203. + if (hcd->core_if->op_state == B_HOST) {
  103204. + is_b_host = 1;
  103205. + } else {
  103206. + is_b_host = 0;
  103207. + }
  103208. +
  103209. + return is_b_host;
  103210. +}
  103211. +
  103212. +dwc_otg_hcd_urb_t *dwc_otg_hcd_urb_alloc(dwc_otg_hcd_t * hcd,
  103213. + int iso_desc_count, int atomic_alloc)
  103214. +{
  103215. + dwc_otg_hcd_urb_t *dwc_otg_urb;
  103216. + uint32_t size;
  103217. +
  103218. + size =
  103219. + sizeof(*dwc_otg_urb) +
  103220. + iso_desc_count * sizeof(struct dwc_otg_hcd_iso_packet_desc);
  103221. + if (atomic_alloc)
  103222. + dwc_otg_urb = DWC_ALLOC_ATOMIC(size);
  103223. + else
  103224. + dwc_otg_urb = DWC_ALLOC(size);
  103225. +
  103226. + if (dwc_otg_urb)
  103227. + dwc_otg_urb->packet_count = iso_desc_count;
  103228. + else {
  103229. + DWC_ERROR("**** DWC OTG HCD URB alloc - "
  103230. + "%salloc of %db failed\n",
  103231. + atomic_alloc?"atomic ":"", size);
  103232. + }
  103233. + return dwc_otg_urb;
  103234. +}
  103235. +
  103236. +void dwc_otg_hcd_urb_set_pipeinfo(dwc_otg_hcd_urb_t * dwc_otg_urb,
  103237. + uint8_t dev_addr, uint8_t ep_num,
  103238. + uint8_t ep_type, uint8_t ep_dir, uint16_t mps)
  103239. +{
  103240. + dwc_otg_hcd_fill_pipe(&dwc_otg_urb->pipe_info, dev_addr, ep_num,
  103241. + ep_type, ep_dir, mps);
  103242. +#if 0
  103243. + DWC_PRINTF
  103244. + ("addr = %d, ep_num = %d, ep_dir = 0x%x, ep_type = 0x%x, mps = %d\n",
  103245. + dev_addr, ep_num, ep_dir, ep_type, mps);
  103246. +#endif
  103247. +}
  103248. +
  103249. +void dwc_otg_hcd_urb_set_params(dwc_otg_hcd_urb_t * dwc_otg_urb,
  103250. + void *urb_handle, void *buf, dwc_dma_t dma,
  103251. + uint32_t buflen, void *setup_packet,
  103252. + dwc_dma_t setup_dma, uint32_t flags,
  103253. + uint16_t interval)
  103254. +{
  103255. + dwc_otg_urb->priv = urb_handle;
  103256. + dwc_otg_urb->buf = buf;
  103257. + dwc_otg_urb->dma = dma;
  103258. + dwc_otg_urb->length = buflen;
  103259. + dwc_otg_urb->setup_packet = setup_packet;
  103260. + dwc_otg_urb->setup_dma = setup_dma;
  103261. + dwc_otg_urb->flags = flags;
  103262. + dwc_otg_urb->interval = interval;
  103263. + dwc_otg_urb->status = -DWC_E_IN_PROGRESS;
  103264. +}
  103265. +
  103266. +uint32_t dwc_otg_hcd_urb_get_status(dwc_otg_hcd_urb_t * dwc_otg_urb)
  103267. +{
  103268. + return dwc_otg_urb->status;
  103269. +}
  103270. +
  103271. +uint32_t dwc_otg_hcd_urb_get_actual_length(dwc_otg_hcd_urb_t * dwc_otg_urb)
  103272. +{
  103273. + return dwc_otg_urb->actual_length;
  103274. +}
  103275. +
  103276. +uint32_t dwc_otg_hcd_urb_get_error_count(dwc_otg_hcd_urb_t * dwc_otg_urb)
  103277. +{
  103278. + return dwc_otg_urb->error_count;
  103279. +}
  103280. +
  103281. +void dwc_otg_hcd_urb_set_iso_desc_params(dwc_otg_hcd_urb_t * dwc_otg_urb,
  103282. + int desc_num, uint32_t offset,
  103283. + uint32_t length)
  103284. +{
  103285. + dwc_otg_urb->iso_descs[desc_num].offset = offset;
  103286. + dwc_otg_urb->iso_descs[desc_num].length = length;
  103287. +}
  103288. +
  103289. +uint32_t dwc_otg_hcd_urb_get_iso_desc_status(dwc_otg_hcd_urb_t * dwc_otg_urb,
  103290. + int desc_num)
  103291. +{
  103292. + return dwc_otg_urb->iso_descs[desc_num].status;
  103293. +}
  103294. +
  103295. +uint32_t dwc_otg_hcd_urb_get_iso_desc_actual_length(dwc_otg_hcd_urb_t *
  103296. + dwc_otg_urb, int desc_num)
  103297. +{
  103298. + return dwc_otg_urb->iso_descs[desc_num].actual_length;
  103299. +}
  103300. +
  103301. +int dwc_otg_hcd_is_bandwidth_allocated(dwc_otg_hcd_t * hcd, void *ep_handle)
  103302. +{
  103303. + int allocated = 0;
  103304. + dwc_otg_qh_t *qh = (dwc_otg_qh_t *) ep_handle;
  103305. +
  103306. + if (qh) {
  103307. + if (!DWC_LIST_EMPTY(&qh->qh_list_entry)) {
  103308. + allocated = 1;
  103309. + }
  103310. + }
  103311. + return allocated;
  103312. +}
  103313. +
  103314. +int dwc_otg_hcd_is_bandwidth_freed(dwc_otg_hcd_t * hcd, void *ep_handle)
  103315. +{
  103316. + dwc_otg_qh_t *qh = (dwc_otg_qh_t *) ep_handle;
  103317. + int freed = 0;
  103318. + DWC_ASSERT(qh, "qh is not allocated\n");
  103319. +
  103320. + if (DWC_LIST_EMPTY(&qh->qh_list_entry)) {
  103321. + freed = 1;
  103322. + }
  103323. +
  103324. + return freed;
  103325. +}
  103326. +
  103327. +uint8_t dwc_otg_hcd_get_ep_bandwidth(dwc_otg_hcd_t * hcd, void *ep_handle)
  103328. +{
  103329. + dwc_otg_qh_t *qh = (dwc_otg_qh_t *) ep_handle;
  103330. + DWC_ASSERT(qh, "qh is not allocated\n");
  103331. + return qh->usecs;
  103332. +}
  103333. +
  103334. +void dwc_otg_hcd_dump_state(dwc_otg_hcd_t * hcd)
  103335. +{
  103336. +#ifdef DEBUG
  103337. + int num_channels;
  103338. + int i;
  103339. + gnptxsts_data_t np_tx_status;
  103340. + hptxsts_data_t p_tx_status;
  103341. +
  103342. + num_channels = hcd->core_if->core_params->host_channels;
  103343. + DWC_PRINTF("\n");
  103344. + DWC_PRINTF
  103345. + ("************************************************************\n");
  103346. + DWC_PRINTF("HCD State:\n");
  103347. + DWC_PRINTF(" Num channels: %d\n", num_channels);
  103348. + for (i = 0; i < num_channels; i++) {
  103349. + dwc_hc_t *hc = hcd->hc_ptr_array[i];
  103350. + DWC_PRINTF(" Channel %d:\n", i);
  103351. + DWC_PRINTF(" dev_addr: %d, ep_num: %d, ep_is_in: %d\n",
  103352. + hc->dev_addr, hc->ep_num, hc->ep_is_in);
  103353. + DWC_PRINTF(" speed: %d\n", hc->speed);
  103354. + DWC_PRINTF(" ep_type: %d\n", hc->ep_type);
  103355. + DWC_PRINTF(" max_packet: %d\n", hc->max_packet);
  103356. + DWC_PRINTF(" data_pid_start: %d\n", hc->data_pid_start);
  103357. + DWC_PRINTF(" multi_count: %d\n", hc->multi_count);
  103358. + DWC_PRINTF(" xfer_started: %d\n", hc->xfer_started);
  103359. + DWC_PRINTF(" xfer_buff: %p\n", hc->xfer_buff);
  103360. + DWC_PRINTF(" xfer_len: %d\n", hc->xfer_len);
  103361. + DWC_PRINTF(" xfer_count: %d\n", hc->xfer_count);
  103362. + DWC_PRINTF(" halt_on_queue: %d\n", hc->halt_on_queue);
  103363. + DWC_PRINTF(" halt_pending: %d\n", hc->halt_pending);
  103364. + DWC_PRINTF(" halt_status: %d\n", hc->halt_status);
  103365. + DWC_PRINTF(" do_split: %d\n", hc->do_split);
  103366. + DWC_PRINTF(" complete_split: %d\n", hc->complete_split);
  103367. + DWC_PRINTF(" hub_addr: %d\n", hc->hub_addr);
  103368. + DWC_PRINTF(" port_addr: %d\n", hc->port_addr);
  103369. + DWC_PRINTF(" xact_pos: %d\n", hc->xact_pos);
  103370. + DWC_PRINTF(" requests: %d\n", hc->requests);
  103371. + DWC_PRINTF(" qh: %p\n", hc->qh);
  103372. + if (hc->xfer_started) {
  103373. + hfnum_data_t hfnum;
  103374. + hcchar_data_t hcchar;
  103375. + hctsiz_data_t hctsiz;
  103376. + hcint_data_t hcint;
  103377. + hcintmsk_data_t hcintmsk;
  103378. + hfnum.d32 =
  103379. + DWC_READ_REG32(&hcd->core_if->
  103380. + host_if->host_global_regs->hfnum);
  103381. + hcchar.d32 =
  103382. + DWC_READ_REG32(&hcd->core_if->host_if->
  103383. + hc_regs[i]->hcchar);
  103384. + hctsiz.d32 =
  103385. + DWC_READ_REG32(&hcd->core_if->host_if->
  103386. + hc_regs[i]->hctsiz);
  103387. + hcint.d32 =
  103388. + DWC_READ_REG32(&hcd->core_if->host_if->
  103389. + hc_regs[i]->hcint);
  103390. + hcintmsk.d32 =
  103391. + DWC_READ_REG32(&hcd->core_if->host_if->
  103392. + hc_regs[i]->hcintmsk);
  103393. + DWC_PRINTF(" hfnum: 0x%08x\n", hfnum.d32);
  103394. + DWC_PRINTF(" hcchar: 0x%08x\n", hcchar.d32);
  103395. + DWC_PRINTF(" hctsiz: 0x%08x\n", hctsiz.d32);
  103396. + DWC_PRINTF(" hcint: 0x%08x\n", hcint.d32);
  103397. + DWC_PRINTF(" hcintmsk: 0x%08x\n", hcintmsk.d32);
  103398. + }
  103399. + if (hc->xfer_started && hc->qh) {
  103400. + dwc_otg_qtd_t *qtd;
  103401. + dwc_otg_hcd_urb_t *urb;
  103402. +
  103403. + DWC_CIRCLEQ_FOREACH(qtd, &hc->qh->qtd_list, qtd_list_entry) {
  103404. + if (!qtd->in_process)
  103405. + break;
  103406. +
  103407. + urb = qtd->urb;
  103408. + DWC_PRINTF(" URB Info:\n");
  103409. + DWC_PRINTF(" qtd: %p, urb: %p\n", qtd, urb);
  103410. + if (urb) {
  103411. + DWC_PRINTF(" Dev: %d, EP: %d %s\n",
  103412. + dwc_otg_hcd_get_dev_addr(&urb->
  103413. + pipe_info),
  103414. + dwc_otg_hcd_get_ep_num(&urb->
  103415. + pipe_info),
  103416. + dwc_otg_hcd_is_pipe_in(&urb->
  103417. + pipe_info) ?
  103418. + "IN" : "OUT");
  103419. + DWC_PRINTF(" Max packet size: %d\n",
  103420. + dwc_otg_hcd_get_mps(&urb->
  103421. + pipe_info));
  103422. + DWC_PRINTF(" transfer_buffer: %p\n",
  103423. + urb->buf);
  103424. + DWC_PRINTF(" transfer_dma: %p\n",
  103425. + (void *)urb->dma);
  103426. + DWC_PRINTF(" transfer_buffer_length: %d\n",
  103427. + urb->length);
  103428. + DWC_PRINTF(" actual_length: %d\n",
  103429. + urb->actual_length);
  103430. + }
  103431. + }
  103432. + }
  103433. + }
  103434. + DWC_PRINTF(" non_periodic_channels: %d\n", hcd->non_periodic_channels);
  103435. + DWC_PRINTF(" periodic_channels: %d\n", hcd->periodic_channels);
  103436. + DWC_PRINTF(" periodic_usecs: %d\n", hcd->periodic_usecs);
  103437. + np_tx_status.d32 =
  103438. + DWC_READ_REG32(&hcd->core_if->core_global_regs->gnptxsts);
  103439. + DWC_PRINTF(" NP Tx Req Queue Space Avail: %d\n",
  103440. + np_tx_status.b.nptxqspcavail);
  103441. + DWC_PRINTF(" NP Tx FIFO Space Avail: %d\n",
  103442. + np_tx_status.b.nptxfspcavail);
  103443. + p_tx_status.d32 =
  103444. + DWC_READ_REG32(&hcd->core_if->host_if->host_global_regs->hptxsts);
  103445. + DWC_PRINTF(" P Tx Req Queue Space Avail: %d\n",
  103446. + p_tx_status.b.ptxqspcavail);
  103447. + DWC_PRINTF(" P Tx FIFO Space Avail: %d\n", p_tx_status.b.ptxfspcavail);
  103448. + dwc_otg_hcd_dump_frrem(hcd);
  103449. + dwc_otg_dump_global_registers(hcd->core_if);
  103450. + dwc_otg_dump_host_registers(hcd->core_if);
  103451. + DWC_PRINTF
  103452. + ("************************************************************\n");
  103453. + DWC_PRINTF("\n");
  103454. +#endif
  103455. +}
  103456. +
  103457. +#ifdef DEBUG
  103458. +void dwc_print_setup_data(uint8_t * setup)
  103459. +{
  103460. + int i;
  103461. + if (CHK_DEBUG_LEVEL(DBG_HCD)) {
  103462. + DWC_PRINTF("Setup Data = MSB ");
  103463. + for (i = 7; i >= 0; i--)
  103464. + DWC_PRINTF("%02x ", setup[i]);
  103465. + DWC_PRINTF("\n");
  103466. + DWC_PRINTF(" bmRequestType Tranfer = %s\n",
  103467. + (setup[0] & 0x80) ? "Device-to-Host" :
  103468. + "Host-to-Device");
  103469. + DWC_PRINTF(" bmRequestType Type = ");
  103470. + switch ((setup[0] & 0x60) >> 5) {
  103471. + case 0:
  103472. + DWC_PRINTF("Standard\n");
  103473. + break;
  103474. + case 1:
  103475. + DWC_PRINTF("Class\n");
  103476. + break;
  103477. + case 2:
  103478. + DWC_PRINTF("Vendor\n");
  103479. + break;
  103480. + case 3:
  103481. + DWC_PRINTF("Reserved\n");
  103482. + break;
  103483. + }
  103484. + DWC_PRINTF(" bmRequestType Recipient = ");
  103485. + switch (setup[0] & 0x1f) {
  103486. + case 0:
  103487. + DWC_PRINTF("Device\n");
  103488. + break;
  103489. + case 1:
  103490. + DWC_PRINTF("Interface\n");
  103491. + break;
  103492. + case 2:
  103493. + DWC_PRINTF("Endpoint\n");
  103494. + break;
  103495. + case 3:
  103496. + DWC_PRINTF("Other\n");
  103497. + break;
  103498. + default:
  103499. + DWC_PRINTF("Reserved\n");
  103500. + break;
  103501. + }
  103502. + DWC_PRINTF(" bRequest = 0x%0x\n", setup[1]);
  103503. + DWC_PRINTF(" wValue = 0x%0x\n", *((uint16_t *) & setup[2]));
  103504. + DWC_PRINTF(" wIndex = 0x%0x\n", *((uint16_t *) & setup[4]));
  103505. + DWC_PRINTF(" wLength = 0x%0x\n\n", *((uint16_t *) & setup[6]));
  103506. + }
  103507. +}
  103508. +#endif
  103509. +
  103510. +void dwc_otg_hcd_dump_frrem(dwc_otg_hcd_t * hcd)
  103511. +{
  103512. +#if 0
  103513. + DWC_PRINTF("Frame remaining at SOF:\n");
  103514. + DWC_PRINTF(" samples %u, accum %llu, avg %llu\n",
  103515. + hcd->frrem_samples, hcd->frrem_accum,
  103516. + (hcd->frrem_samples > 0) ?
  103517. + hcd->frrem_accum / hcd->frrem_samples : 0);
  103518. +
  103519. + DWC_PRINTF("\n");
  103520. + DWC_PRINTF("Frame remaining at start_transfer (uframe 7):\n");
  103521. + DWC_PRINTF(" samples %u, accum %llu, avg %llu\n",
  103522. + hcd->core_if->hfnum_7_samples,
  103523. + hcd->core_if->hfnum_7_frrem_accum,
  103524. + (hcd->core_if->hfnum_7_samples >
  103525. + 0) ? hcd->core_if->hfnum_7_frrem_accum /
  103526. + hcd->core_if->hfnum_7_samples : 0);
  103527. + DWC_PRINTF("Frame remaining at start_transfer (uframe 0):\n");
  103528. + DWC_PRINTF(" samples %u, accum %llu, avg %llu\n",
  103529. + hcd->core_if->hfnum_0_samples,
  103530. + hcd->core_if->hfnum_0_frrem_accum,
  103531. + (hcd->core_if->hfnum_0_samples >
  103532. + 0) ? hcd->core_if->hfnum_0_frrem_accum /
  103533. + hcd->core_if->hfnum_0_samples : 0);
  103534. + DWC_PRINTF("Frame remaining at start_transfer (uframe 1-6):\n");
  103535. + DWC_PRINTF(" samples %u, accum %llu, avg %llu\n",
  103536. + hcd->core_if->hfnum_other_samples,
  103537. + hcd->core_if->hfnum_other_frrem_accum,
  103538. + (hcd->core_if->hfnum_other_samples >
  103539. + 0) ? hcd->core_if->hfnum_other_frrem_accum /
  103540. + hcd->core_if->hfnum_other_samples : 0);
  103541. +
  103542. + DWC_PRINTF("\n");
  103543. + DWC_PRINTF("Frame remaining at sample point A (uframe 7):\n");
  103544. + DWC_PRINTF(" samples %u, accum %llu, avg %llu\n",
  103545. + hcd->hfnum_7_samples_a, hcd->hfnum_7_frrem_accum_a,
  103546. + (hcd->hfnum_7_samples_a > 0) ?
  103547. + hcd->hfnum_7_frrem_accum_a / hcd->hfnum_7_samples_a : 0);
  103548. + DWC_PRINTF("Frame remaining at sample point A (uframe 0):\n");
  103549. + DWC_PRINTF(" samples %u, accum %llu, avg %llu\n",
  103550. + hcd->hfnum_0_samples_a, hcd->hfnum_0_frrem_accum_a,
  103551. + (hcd->hfnum_0_samples_a > 0) ?
  103552. + hcd->hfnum_0_frrem_accum_a / hcd->hfnum_0_samples_a : 0);
  103553. + DWC_PRINTF("Frame remaining at sample point A (uframe 1-6):\n");
  103554. + DWC_PRINTF(" samples %u, accum %llu, avg %llu\n",
  103555. + hcd->hfnum_other_samples_a, hcd->hfnum_other_frrem_accum_a,
  103556. + (hcd->hfnum_other_samples_a > 0) ?
  103557. + hcd->hfnum_other_frrem_accum_a /
  103558. + hcd->hfnum_other_samples_a : 0);
  103559. +
  103560. + DWC_PRINTF("\n");
  103561. + DWC_PRINTF("Frame remaining at sample point B (uframe 7):\n");
  103562. + DWC_PRINTF(" samples %u, accum %llu, avg %llu\n",
  103563. + hcd->hfnum_7_samples_b, hcd->hfnum_7_frrem_accum_b,
  103564. + (hcd->hfnum_7_samples_b > 0) ?
  103565. + hcd->hfnum_7_frrem_accum_b / hcd->hfnum_7_samples_b : 0);
  103566. + DWC_PRINTF("Frame remaining at sample point B (uframe 0):\n");
  103567. + DWC_PRINTF(" samples %u, accum %llu, avg %llu\n",
  103568. + hcd->hfnum_0_samples_b, hcd->hfnum_0_frrem_accum_b,
  103569. + (hcd->hfnum_0_samples_b > 0) ?
  103570. + hcd->hfnum_0_frrem_accum_b / hcd->hfnum_0_samples_b : 0);
  103571. + DWC_PRINTF("Frame remaining at sample point B (uframe 1-6):\n");
  103572. + DWC_PRINTF(" samples %u, accum %llu, avg %llu\n",
  103573. + hcd->hfnum_other_samples_b, hcd->hfnum_other_frrem_accum_b,
  103574. + (hcd->hfnum_other_samples_b > 0) ?
  103575. + hcd->hfnum_other_frrem_accum_b /
  103576. + hcd->hfnum_other_samples_b : 0);
  103577. +#endif
  103578. +}
  103579. +
  103580. +#endif /* DWC_DEVICE_ONLY */
  103581. diff -Nur linux-3.18.14/drivers/usb/host/dwc_otg/dwc_otg_hcd_ddma.c linux-rpi/drivers/usb/host/dwc_otg/dwc_otg_hcd_ddma.c
  103582. --- linux-3.18.14/drivers/usb/host/dwc_otg/dwc_otg_hcd_ddma.c 1969-12-31 18:00:00.000000000 -0600
  103583. +++ linux-rpi/drivers/usb/host/dwc_otg/dwc_otg_hcd_ddma.c 2015-05-31 14:46:12.905660961 -0500
  103584. @@ -0,0 +1,1132 @@
  103585. +/*==========================================================================
  103586. + * $File: //dwh/usb_iip/dev/software/otg/linux/drivers/dwc_otg_hcd_ddma.c $
  103587. + * $Revision: #10 $
  103588. + * $Date: 2011/10/20 $
  103589. + * $Change: 1869464 $
  103590. + *
  103591. + * Synopsys HS OTG Linux Software Driver and documentation (hereinafter,
  103592. + * "Software") is an Unsupported proprietary work of Synopsys, Inc. unless
  103593. + * otherwise expressly agreed to in writing between Synopsys and you.
  103594. + *
  103595. + * The Software IS NOT an item of Licensed Software or Licensed Product under
  103596. + * any End User Software License Agreement or Agreement for Licensed Product
  103597. + * with Synopsys or any supplement thereto. You are permitted to use and
  103598. + * redistribute this Software in source and binary forms, with or without
  103599. + * modification, provided that redistributions of source code must retain this
  103600. + * notice. You may not view, use, disclose, copy or distribute this file or
  103601. + * any information contained herein except pursuant to this license grant from
  103602. + * Synopsys. If you do not agree with this notice, including the disclaimer
  103603. + * below, then you are not authorized to use the Software.
  103604. + *
  103605. + * THIS SOFTWARE IS BEING DISTRIBUTED BY SYNOPSYS SOLELY ON AN "AS IS" BASIS
  103606. + * AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
  103607. + * IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
  103608. + * ARE HEREBY DISCLAIMED. IN NO EVENT SHALL SYNOPSYS BE LIABLE FOR ANY DIRECT,
  103609. + * INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES
  103610. + * (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR
  103611. + * SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER
  103612. + * CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT
  103613. + * LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY
  103614. + * OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH
  103615. + * DAMAGE.
  103616. + * ========================================================================== */
  103617. +#ifndef DWC_DEVICE_ONLY
  103618. +
  103619. +/** @file
  103620. + * This file contains Descriptor DMA support implementation for host mode.
  103621. + */
  103622. +
  103623. +#include "dwc_otg_hcd.h"
  103624. +#include "dwc_otg_regs.h"
  103625. +
  103626. +extern bool microframe_schedule;
  103627. +
  103628. +static inline uint8_t frame_list_idx(uint16_t frame)
  103629. +{
  103630. + return (frame & (MAX_FRLIST_EN_NUM - 1));
  103631. +}
  103632. +
  103633. +static inline uint16_t desclist_idx_inc(uint16_t idx, uint16_t inc, uint8_t speed)
  103634. +{
  103635. + return (idx + inc) &
  103636. + (((speed ==
  103637. + DWC_OTG_EP_SPEED_HIGH) ? MAX_DMA_DESC_NUM_HS_ISOC :
  103638. + MAX_DMA_DESC_NUM_GENERIC) - 1);
  103639. +}
  103640. +
  103641. +static inline uint16_t desclist_idx_dec(uint16_t idx, uint16_t inc, uint8_t speed)
  103642. +{
  103643. + return (idx - inc) &
  103644. + (((speed ==
  103645. + DWC_OTG_EP_SPEED_HIGH) ? MAX_DMA_DESC_NUM_HS_ISOC :
  103646. + MAX_DMA_DESC_NUM_GENERIC) - 1);
  103647. +}
  103648. +
  103649. +static inline uint16_t max_desc_num(dwc_otg_qh_t * qh)
  103650. +{
  103651. + return (((qh->ep_type == UE_ISOCHRONOUS)
  103652. + && (qh->dev_speed == DWC_OTG_EP_SPEED_HIGH))
  103653. + ? MAX_DMA_DESC_NUM_HS_ISOC : MAX_DMA_DESC_NUM_GENERIC);
  103654. +}
  103655. +static inline uint16_t frame_incr_val(dwc_otg_qh_t * qh)
  103656. +{
  103657. + return ((qh->dev_speed == DWC_OTG_EP_SPEED_HIGH)
  103658. + ? ((qh->interval + 8 - 1) / 8)
  103659. + : qh->interval);
  103660. +}
  103661. +
  103662. +static int desc_list_alloc(dwc_otg_qh_t * qh)
  103663. +{
  103664. + int retval = 0;
  103665. +
  103666. + qh->desc_list = (dwc_otg_host_dma_desc_t *)
  103667. + DWC_DMA_ALLOC(sizeof(dwc_otg_host_dma_desc_t) * max_desc_num(qh),
  103668. + &qh->desc_list_dma);
  103669. +
  103670. + if (!qh->desc_list) {
  103671. + retval = -DWC_E_NO_MEMORY;
  103672. + DWC_ERROR("%s: DMA descriptor list allocation failed\n", __func__);
  103673. +
  103674. + }
  103675. +
  103676. + dwc_memset(qh->desc_list, 0x00,
  103677. + sizeof(dwc_otg_host_dma_desc_t) * max_desc_num(qh));
  103678. +
  103679. + qh->n_bytes =
  103680. + (uint32_t *) DWC_ALLOC(sizeof(uint32_t) * max_desc_num(qh));
  103681. +
  103682. + if (!qh->n_bytes) {
  103683. + retval = -DWC_E_NO_MEMORY;
  103684. + DWC_ERROR
  103685. + ("%s: Failed to allocate array for descriptors' size actual values\n",
  103686. + __func__);
  103687. +
  103688. + }
  103689. + return retval;
  103690. +
  103691. +}
  103692. +
  103693. +static void desc_list_free(dwc_otg_qh_t * qh)
  103694. +{
  103695. + if (qh->desc_list) {
  103696. + DWC_DMA_FREE(max_desc_num(qh), qh->desc_list,
  103697. + qh->desc_list_dma);
  103698. + qh->desc_list = NULL;
  103699. + }
  103700. +
  103701. + if (qh->n_bytes) {
  103702. + DWC_FREE(qh->n_bytes);
  103703. + qh->n_bytes = NULL;
  103704. + }
  103705. +}
  103706. +
  103707. +static int frame_list_alloc(dwc_otg_hcd_t * hcd)
  103708. +{
  103709. + int retval = 0;
  103710. + if (hcd->frame_list)
  103711. + return 0;
  103712. +
  103713. + hcd->frame_list = DWC_DMA_ALLOC(4 * MAX_FRLIST_EN_NUM,
  103714. + &hcd->frame_list_dma);
  103715. + if (!hcd->frame_list) {
  103716. + retval = -DWC_E_NO_MEMORY;
  103717. + DWC_ERROR("%s: Frame List allocation failed\n", __func__);
  103718. + }
  103719. +
  103720. + dwc_memset(hcd->frame_list, 0x00, 4 * MAX_FRLIST_EN_NUM);
  103721. +
  103722. + return retval;
  103723. +}
  103724. +
  103725. +static void frame_list_free(dwc_otg_hcd_t * hcd)
  103726. +{
  103727. + if (!hcd->frame_list)
  103728. + return;
  103729. +
  103730. + DWC_DMA_FREE(4 * MAX_FRLIST_EN_NUM, hcd->frame_list, hcd->frame_list_dma);
  103731. + hcd->frame_list = NULL;
  103732. +}
  103733. +
  103734. +static void per_sched_enable(dwc_otg_hcd_t * hcd, uint16_t fr_list_en)
  103735. +{
  103736. +
  103737. + hcfg_data_t hcfg;
  103738. +
  103739. + hcfg.d32 = DWC_READ_REG32(&hcd->core_if->host_if->host_global_regs->hcfg);
  103740. +
  103741. + if (hcfg.b.perschedena) {
  103742. + /* already enabled */
  103743. + return;
  103744. + }
  103745. +
  103746. + DWC_WRITE_REG32(&hcd->core_if->host_if->host_global_regs->hflbaddr,
  103747. + hcd->frame_list_dma);
  103748. +
  103749. + switch (fr_list_en) {
  103750. + case 64:
  103751. + hcfg.b.frlisten = 3;
  103752. + break;
  103753. + case 32:
  103754. + hcfg.b.frlisten = 2;
  103755. + break;
  103756. + case 16:
  103757. + hcfg.b.frlisten = 1;
  103758. + break;
  103759. + case 8:
  103760. + hcfg.b.frlisten = 0;
  103761. + break;
  103762. + default:
  103763. + break;
  103764. + }
  103765. +
  103766. + hcfg.b.perschedena = 1;
  103767. +
  103768. + DWC_DEBUGPL(DBG_HCD, "Enabling Periodic schedule\n");
  103769. + DWC_WRITE_REG32(&hcd->core_if->host_if->host_global_regs->hcfg, hcfg.d32);
  103770. +
  103771. +}
  103772. +
  103773. +static void per_sched_disable(dwc_otg_hcd_t * hcd)
  103774. +{
  103775. + hcfg_data_t hcfg;
  103776. +
  103777. + hcfg.d32 = DWC_READ_REG32(&hcd->core_if->host_if->host_global_regs->hcfg);
  103778. +
  103779. + if (!hcfg.b.perschedena) {
  103780. + /* already disabled */
  103781. + return;
  103782. + }
  103783. + hcfg.b.perschedena = 0;
  103784. +
  103785. + DWC_DEBUGPL(DBG_HCD, "Disabling Periodic schedule\n");
  103786. + DWC_WRITE_REG32(&hcd->core_if->host_if->host_global_regs->hcfg, hcfg.d32);
  103787. +}
  103788. +
  103789. +/*
  103790. + * Activates/Deactivates FrameList entries for the channel
  103791. + * based on endpoint servicing period.
  103792. + */
  103793. +void update_frame_list(dwc_otg_hcd_t * hcd, dwc_otg_qh_t * qh, uint8_t enable)
  103794. +{
  103795. + uint16_t i, j, inc;
  103796. + dwc_hc_t *hc = NULL;
  103797. +
  103798. + if (!qh->channel) {
  103799. + DWC_ERROR("qh->channel = %p", qh->channel);
  103800. + return;
  103801. + }
  103802. +
  103803. + if (!hcd) {
  103804. + DWC_ERROR("------hcd = %p", hcd);
  103805. + return;
  103806. + }
  103807. +
  103808. + if (!hcd->frame_list) {
  103809. + DWC_ERROR("-------hcd->frame_list = %p", hcd->frame_list);
  103810. + return;
  103811. + }
  103812. +
  103813. + hc = qh->channel;
  103814. + inc = frame_incr_val(qh);
  103815. + if (qh->ep_type == UE_ISOCHRONOUS)
  103816. + i = frame_list_idx(qh->sched_frame);
  103817. + else
  103818. + i = 0;
  103819. +
  103820. + j = i;
  103821. + do {
  103822. + if (enable)
  103823. + hcd->frame_list[j] |= (1 << hc->hc_num);
  103824. + else
  103825. + hcd->frame_list[j] &= ~(1 << hc->hc_num);
  103826. + j = (j + inc) & (MAX_FRLIST_EN_NUM - 1);
  103827. + }
  103828. + while (j != i);
  103829. + if (!enable)
  103830. + return;
  103831. + hc->schinfo = 0;
  103832. + if (qh->channel->speed == DWC_OTG_EP_SPEED_HIGH) {
  103833. + j = 1;
  103834. + /* TODO - check this */
  103835. + inc = (8 + qh->interval - 1) / qh->interval;
  103836. + for (i = 0; i < inc; i++) {
  103837. + hc->schinfo |= j;
  103838. + j = j << qh->interval;
  103839. + }
  103840. + } else {
  103841. + hc->schinfo = 0xff;
  103842. + }
  103843. +}
  103844. +
  103845. +#if 1
  103846. +void dump_frame_list(dwc_otg_hcd_t * hcd)
  103847. +{
  103848. + int i = 0;
  103849. + DWC_PRINTF("--FRAME LIST (hex) --\n");
  103850. + for (i = 0; i < MAX_FRLIST_EN_NUM; i++) {
  103851. + DWC_PRINTF("%x\t", hcd->frame_list[i]);
  103852. + if (!(i % 8) && i)
  103853. + DWC_PRINTF("\n");
  103854. + }
  103855. + DWC_PRINTF("\n----\n");
  103856. +
  103857. +}
  103858. +#endif
  103859. +
  103860. +static void release_channel_ddma(dwc_otg_hcd_t * hcd, dwc_otg_qh_t * qh)
  103861. +{
  103862. + dwc_irqflags_t flags;
  103863. + dwc_spinlock_t *channel_lock = hcd->channel_lock;
  103864. +
  103865. + dwc_hc_t *hc = qh->channel;
  103866. + if (dwc_qh_is_non_per(qh)) {
  103867. + DWC_SPINLOCK_IRQSAVE(channel_lock, &flags);
  103868. + if (!microframe_schedule)
  103869. + hcd->non_periodic_channels--;
  103870. + else
  103871. + hcd->available_host_channels++;
  103872. + DWC_SPINUNLOCK_IRQRESTORE(channel_lock, flags);
  103873. + } else
  103874. + update_frame_list(hcd, qh, 0);
  103875. +
  103876. + /*
  103877. + * The condition is added to prevent double cleanup try in case of device
  103878. + * disconnect. See channel cleanup in dwc_otg_hcd_disconnect_cb().
  103879. + */
  103880. + if (hc->qh) {
  103881. + dwc_otg_hc_cleanup(hcd->core_if, hc);
  103882. + DWC_CIRCLEQ_INSERT_TAIL(&hcd->free_hc_list, hc, hc_list_entry);
  103883. + hc->qh = NULL;
  103884. + }
  103885. +
  103886. + qh->channel = NULL;
  103887. + qh->ntd = 0;
  103888. +
  103889. + if (qh->desc_list) {
  103890. + dwc_memset(qh->desc_list, 0x00,
  103891. + sizeof(dwc_otg_host_dma_desc_t) * max_desc_num(qh));
  103892. + }
  103893. +}
  103894. +
  103895. +/**
  103896. + * Initializes a QH structure's Descriptor DMA related members.
  103897. + * Allocates memory for descriptor list.
  103898. + * On first periodic QH, allocates memory for FrameList
  103899. + * and enables periodic scheduling.
  103900. + *
  103901. + * @param hcd The HCD state structure for the DWC OTG controller.
  103902. + * @param qh The QH to init.
  103903. + *
  103904. + * @return 0 if successful, negative error code otherwise.
  103905. + */
  103906. +int dwc_otg_hcd_qh_init_ddma(dwc_otg_hcd_t * hcd, dwc_otg_qh_t * qh)
  103907. +{
  103908. + int retval = 0;
  103909. +
  103910. + if (qh->do_split) {
  103911. + DWC_ERROR("SPLIT Transfers are not supported in Descriptor DMA.\n");
  103912. + return -1;
  103913. + }
  103914. +
  103915. + retval = desc_list_alloc(qh);
  103916. +
  103917. + if ((retval == 0)
  103918. + && (qh->ep_type == UE_ISOCHRONOUS || qh->ep_type == UE_INTERRUPT)) {
  103919. + if (!hcd->frame_list) {
  103920. + retval = frame_list_alloc(hcd);
  103921. + /* Enable periodic schedule on first periodic QH */
  103922. + if (retval == 0)
  103923. + per_sched_enable(hcd, MAX_FRLIST_EN_NUM);
  103924. + }
  103925. + }
  103926. +
  103927. + qh->ntd = 0;
  103928. +
  103929. + return retval;
  103930. +}
  103931. +
  103932. +/**
  103933. + * Frees descriptor list memory associated with the QH.
  103934. + * If QH is periodic and the last, frees FrameList memory
  103935. + * and disables periodic scheduling.
  103936. + *
  103937. + * @param hcd The HCD state structure for the DWC OTG controller.
  103938. + * @param qh The QH to init.
  103939. + */
  103940. +void dwc_otg_hcd_qh_free_ddma(dwc_otg_hcd_t * hcd, dwc_otg_qh_t * qh)
  103941. +{
  103942. + desc_list_free(qh);
  103943. +
  103944. + /*
  103945. + * Channel still assigned due to some reasons.
  103946. + * Seen on Isoc URB dequeue. Channel halted but no subsequent
  103947. + * ChHalted interrupt to release the channel. Afterwards
  103948. + * when it comes here from endpoint disable routine
  103949. + * channel remains assigned.
  103950. + */
  103951. + if (qh->channel)
  103952. + release_channel_ddma(hcd, qh);
  103953. +
  103954. + if ((qh->ep_type == UE_ISOCHRONOUS || qh->ep_type == UE_INTERRUPT)
  103955. + && (microframe_schedule || !hcd->periodic_channels) && hcd->frame_list) {
  103956. +
  103957. + per_sched_disable(hcd);
  103958. + frame_list_free(hcd);
  103959. + }
  103960. +}
  103961. +
  103962. +static uint8_t frame_to_desc_idx(dwc_otg_qh_t * qh, uint16_t frame_idx)
  103963. +{
  103964. + if (qh->dev_speed == DWC_OTG_EP_SPEED_HIGH) {
  103965. + /*
  103966. + * Descriptor set(8 descriptors) index
  103967. + * which is 8-aligned.
  103968. + */
  103969. + return (frame_idx & ((MAX_DMA_DESC_NUM_HS_ISOC / 8) - 1)) * 8;
  103970. + } else {
  103971. + return (frame_idx & (MAX_DMA_DESC_NUM_GENERIC - 1));
  103972. + }
  103973. +}
  103974. +
  103975. +/*
  103976. + * Determine starting frame for Isochronous transfer.
  103977. + * Few frames skipped to prevent race condition with HC.
  103978. + */
  103979. +static uint8_t calc_starting_frame(dwc_otg_hcd_t * hcd, dwc_otg_qh_t * qh,
  103980. + uint8_t * skip_frames)
  103981. +{
  103982. + uint16_t frame = 0;
  103983. + hcd->frame_number = dwc_otg_hcd_get_frame_number(hcd);
  103984. +
  103985. + /* sched_frame is always frame number(not uFrame) both in FS and HS !! */
  103986. +
  103987. + /*
  103988. + * skip_frames is used to limit activated descriptors number
  103989. + * to avoid the situation when HC services the last activated
  103990. + * descriptor firstly.
  103991. + * Example for FS:
  103992. + * Current frame is 1, scheduled frame is 3. Since HC always fetches the descriptor
  103993. + * corresponding to curr_frame+1, the descriptor corresponding to frame 2
  103994. + * will be fetched. If the number of descriptors is max=64 (or greather) the
  103995. + * list will be fully programmed with Active descriptors and it is possible
  103996. + * case(rare) that the latest descriptor(considering rollback) corresponding
  103997. + * to frame 2 will be serviced first. HS case is more probable because, in fact,
  103998. + * up to 11 uframes(16 in the code) may be skipped.
  103999. + */
  104000. + if (qh->dev_speed == DWC_OTG_EP_SPEED_HIGH) {
  104001. + /*
  104002. + * Consider uframe counter also, to start xfer asap.
  104003. + * If half of the frame elapsed skip 2 frames otherwise
  104004. + * just 1 frame.
  104005. + * Starting descriptor index must be 8-aligned, so
  104006. + * if the current frame is near to complete the next one
  104007. + * is skipped as well.
  104008. + */
  104009. +
  104010. + if (dwc_micro_frame_num(hcd->frame_number) >= 5) {
  104011. + *skip_frames = 2 * 8;
  104012. + frame = dwc_frame_num_inc(hcd->frame_number, *skip_frames);
  104013. + } else {
  104014. + *skip_frames = 1 * 8;
  104015. + frame = dwc_frame_num_inc(hcd->frame_number, *skip_frames);
  104016. + }
  104017. +
  104018. + frame = dwc_full_frame_num(frame);
  104019. + } else {
  104020. + /*
  104021. + * Two frames are skipped for FS - the current and the next.
  104022. + * But for descriptor programming, 1 frame(descriptor) is enough,
  104023. + * see example above.
  104024. + */
  104025. + *skip_frames = 1;
  104026. + frame = dwc_frame_num_inc(hcd->frame_number, 2);
  104027. + }
  104028. +
  104029. + return frame;
  104030. +}
  104031. +
  104032. +/*
  104033. + * Calculate initial descriptor index for isochronous transfer
  104034. + * based on scheduled frame.
  104035. + */
  104036. +static uint8_t recalc_initial_desc_idx(dwc_otg_hcd_t * hcd, dwc_otg_qh_t * qh)
  104037. +{
  104038. + uint16_t frame = 0, fr_idx, fr_idx_tmp;
  104039. + uint8_t skip_frames = 0;
  104040. + /*
  104041. + * With current ISOC processing algorithm the channel is being
  104042. + * released when no more QTDs in the list(qh->ntd == 0).
  104043. + * Thus this function is called only when qh->ntd == 0 and qh->channel == 0.
  104044. + *
  104045. + * So qh->channel != NULL branch is not used and just not removed from the
  104046. + * source file. It is required for another possible approach which is,
  104047. + * do not disable and release the channel when ISOC session completed,
  104048. + * just move QH to inactive schedule until new QTD arrives.
  104049. + * On new QTD, the QH moved back to 'ready' schedule,
  104050. + * starting frame and therefore starting desc_index are recalculated.
  104051. + * In this case channel is released only on ep_disable.
  104052. + */
  104053. +
  104054. + /* Calculate starting descriptor index. For INTERRUPT endpoint it is always 0. */
  104055. + if (qh->channel) {
  104056. + frame = calc_starting_frame(hcd, qh, &skip_frames);
  104057. + /*
  104058. + * Calculate initial descriptor index based on FrameList current bitmap
  104059. + * and servicing period.
  104060. + */
  104061. + fr_idx_tmp = frame_list_idx(frame);
  104062. + fr_idx =
  104063. + (MAX_FRLIST_EN_NUM + frame_list_idx(qh->sched_frame) -
  104064. + fr_idx_tmp)
  104065. + % frame_incr_val(qh);
  104066. + fr_idx = (fr_idx + fr_idx_tmp) % MAX_FRLIST_EN_NUM;
  104067. + } else {
  104068. + qh->sched_frame = calc_starting_frame(hcd, qh, &skip_frames);
  104069. + fr_idx = frame_list_idx(qh->sched_frame);
  104070. + }
  104071. +
  104072. + qh->td_first = qh->td_last = frame_to_desc_idx(qh, fr_idx);
  104073. +
  104074. + return skip_frames;
  104075. +}
  104076. +
  104077. +#define ISOC_URB_GIVEBACK_ASAP
  104078. +
  104079. +#define MAX_ISOC_XFER_SIZE_FS 1023
  104080. +#define MAX_ISOC_XFER_SIZE_HS 3072
  104081. +#define DESCNUM_THRESHOLD 4
  104082. +
  104083. +static void init_isoc_dma_desc(dwc_otg_hcd_t * hcd, dwc_otg_qh_t * qh,
  104084. + uint8_t skip_frames)
  104085. +{
  104086. + struct dwc_otg_hcd_iso_packet_desc *frame_desc;
  104087. + dwc_otg_qtd_t *qtd;
  104088. + dwc_otg_host_dma_desc_t *dma_desc;
  104089. + uint16_t idx, inc, n_desc, ntd_max, max_xfer_size;
  104090. +
  104091. + idx = qh->td_last;
  104092. + inc = qh->interval;
  104093. + n_desc = 0;
  104094. +
  104095. + ntd_max = (max_desc_num(qh) + qh->interval - 1) / qh->interval;
  104096. + if (skip_frames && !qh->channel)
  104097. + ntd_max = ntd_max - skip_frames / qh->interval;
  104098. +
  104099. + max_xfer_size =
  104100. + (qh->dev_speed ==
  104101. + DWC_OTG_EP_SPEED_HIGH) ? MAX_ISOC_XFER_SIZE_HS :
  104102. + MAX_ISOC_XFER_SIZE_FS;
  104103. +
  104104. + DWC_CIRCLEQ_FOREACH(qtd, &qh->qtd_list, qtd_list_entry) {
  104105. + while ((qh->ntd < ntd_max)
  104106. + && (qtd->isoc_frame_index_last <
  104107. + qtd->urb->packet_count)) {
  104108. +
  104109. + dma_desc = &qh->desc_list[idx];
  104110. + dwc_memset(dma_desc, 0x00, sizeof(dwc_otg_host_dma_desc_t));
  104111. +
  104112. + frame_desc = &qtd->urb->iso_descs[qtd->isoc_frame_index_last];
  104113. +
  104114. + if (frame_desc->length > max_xfer_size)
  104115. + qh->n_bytes[idx] = max_xfer_size;
  104116. + else
  104117. + qh->n_bytes[idx] = frame_desc->length;
  104118. + dma_desc->status.b_isoc.n_bytes = qh->n_bytes[idx];
  104119. + dma_desc->status.b_isoc.a = 1;
  104120. + dma_desc->status.b_isoc.sts = 0;
  104121. +
  104122. + dma_desc->buf = qtd->urb->dma + frame_desc->offset;
  104123. +
  104124. + qh->ntd++;
  104125. +
  104126. + qtd->isoc_frame_index_last++;
  104127. +
  104128. +#ifdef ISOC_URB_GIVEBACK_ASAP
  104129. + /*
  104130. + * Set IOC for each descriptor corresponding to the
  104131. + * last frame of the URB.
  104132. + */
  104133. + if (qtd->isoc_frame_index_last ==
  104134. + qtd->urb->packet_count)
  104135. + dma_desc->status.b_isoc.ioc = 1;
  104136. +
  104137. +#endif
  104138. + idx = desclist_idx_inc(idx, inc, qh->dev_speed);
  104139. + n_desc++;
  104140. +
  104141. + }
  104142. + qtd->in_process = 1;
  104143. + }
  104144. +
  104145. + qh->td_last = idx;
  104146. +
  104147. +#ifdef ISOC_URB_GIVEBACK_ASAP
  104148. + /* Set IOC for the last descriptor if descriptor list is full */
  104149. + if (qh->ntd == ntd_max) {
  104150. + idx = desclist_idx_dec(qh->td_last, inc, qh->dev_speed);
  104151. + qh->desc_list[idx].status.b_isoc.ioc = 1;
  104152. + }
  104153. +#else
  104154. + /*
  104155. + * Set IOC bit only for one descriptor.
  104156. + * Always try to be ahead of HW processing,
  104157. + * i.e. on IOC generation driver activates next descriptors but
  104158. + * core continues to process descriptors followed the one with IOC set.
  104159. + */
  104160. +
  104161. + if (n_desc > DESCNUM_THRESHOLD) {
  104162. + /*
  104163. + * Move IOC "up". Required even if there is only one QTD
  104164. + * in the list, cause QTDs migth continue to be queued,
  104165. + * but during the activation it was only one queued.
  104166. + * Actually more than one QTD might be in the list if this function called
  104167. + * from XferCompletion - QTDs was queued during HW processing of the previous
  104168. + * descriptor chunk.
  104169. + */
  104170. + idx = dwc_desclist_idx_dec(idx, inc * ((qh->ntd + 1) / 2), qh->dev_speed);
  104171. + } else {
  104172. + /*
  104173. + * Set the IOC for the latest descriptor
  104174. + * if either number of descriptor is not greather than threshold
  104175. + * or no more new descriptors activated.
  104176. + */
  104177. + idx = dwc_desclist_idx_dec(qh->td_last, inc, qh->dev_speed);
  104178. + }
  104179. +
  104180. + qh->desc_list[idx].status.b_isoc.ioc = 1;
  104181. +#endif
  104182. +}
  104183. +
  104184. +static void init_non_isoc_dma_desc(dwc_otg_hcd_t * hcd, dwc_otg_qh_t * qh)
  104185. +{
  104186. +
  104187. + dwc_hc_t *hc;
  104188. + dwc_otg_host_dma_desc_t *dma_desc;
  104189. + dwc_otg_qtd_t *qtd;
  104190. + int num_packets, len, n_desc = 0;
  104191. +
  104192. + hc = qh->channel;
  104193. +
  104194. + /*
  104195. + * Start with hc->xfer_buff initialized in
  104196. + * assign_and_init_hc(), then if SG transfer consists of multiple URBs,
  104197. + * this pointer re-assigned to the buffer of the currently processed QTD.
  104198. + * For non-SG request there is always one QTD active.
  104199. + */
  104200. +
  104201. + DWC_CIRCLEQ_FOREACH(qtd, &qh->qtd_list, qtd_list_entry) {
  104202. +
  104203. + if (n_desc) {
  104204. + /* SG request - more than 1 QTDs */
  104205. + hc->xfer_buff = (uint8_t *)qtd->urb->dma + qtd->urb->actual_length;
  104206. + hc->xfer_len = qtd->urb->length - qtd->urb->actual_length;
  104207. + }
  104208. +
  104209. + qtd->n_desc = 0;
  104210. +
  104211. + do {
  104212. + dma_desc = &qh->desc_list[n_desc];
  104213. + len = hc->xfer_len;
  104214. +
  104215. + if (len > MAX_DMA_DESC_SIZE)
  104216. + len = MAX_DMA_DESC_SIZE - hc->max_packet + 1;
  104217. +
  104218. + if (hc->ep_is_in) {
  104219. + if (len > 0) {
  104220. + num_packets = (len + hc->max_packet - 1) / hc->max_packet;
  104221. + } else {
  104222. + /* Need 1 packet for transfer length of 0. */
  104223. + num_packets = 1;
  104224. + }
  104225. + /* Always program an integral # of max packets for IN transfers. */
  104226. + len = num_packets * hc->max_packet;
  104227. + }
  104228. +
  104229. + dma_desc->status.b.n_bytes = len;
  104230. +
  104231. + qh->n_bytes[n_desc] = len;
  104232. +
  104233. + if ((qh->ep_type == UE_CONTROL)
  104234. + && (qtd->control_phase == DWC_OTG_CONTROL_SETUP))
  104235. + dma_desc->status.b.sup = 1; /* Setup Packet */
  104236. +
  104237. + dma_desc->status.b.a = 1; /* Active descriptor */
  104238. + dma_desc->status.b.sts = 0;
  104239. +
  104240. + dma_desc->buf =
  104241. + ((unsigned long)hc->xfer_buff & 0xffffffff);
  104242. +
  104243. + /*
  104244. + * Last descriptor(or single) of IN transfer
  104245. + * with actual size less than MaxPacket.
  104246. + */
  104247. + if (len > hc->xfer_len) {
  104248. + hc->xfer_len = 0;
  104249. + } else {
  104250. + hc->xfer_buff += len;
  104251. + hc->xfer_len -= len;
  104252. + }
  104253. +
  104254. + qtd->n_desc++;
  104255. + n_desc++;
  104256. + }
  104257. + while ((hc->xfer_len > 0) && (n_desc != MAX_DMA_DESC_NUM_GENERIC));
  104258. +
  104259. +
  104260. + qtd->in_process = 1;
  104261. +
  104262. + if (qh->ep_type == UE_CONTROL)
  104263. + break;
  104264. +
  104265. + if (n_desc == MAX_DMA_DESC_NUM_GENERIC)
  104266. + break;
  104267. + }
  104268. +
  104269. + if (n_desc) {
  104270. + /* Request Transfer Complete interrupt for the last descriptor */
  104271. + qh->desc_list[n_desc - 1].status.b.ioc = 1;
  104272. + /* End of List indicator */
  104273. + qh->desc_list[n_desc - 1].status.b.eol = 1;
  104274. +
  104275. + hc->ntd = n_desc;
  104276. + }
  104277. +}
  104278. +
  104279. +/**
  104280. + * For Control and Bulk endpoints initializes descriptor list
  104281. + * and starts the transfer.
  104282. + *
  104283. + * For Interrupt and Isochronous endpoints initializes descriptor list
  104284. + * then updates FrameList, marking appropriate entries as active.
  104285. + * In case of Isochronous, the starting descriptor index is calculated based
  104286. + * on the scheduled frame, but only on the first transfer descriptor within a session.
  104287. + * Then starts the transfer via enabling the channel.
  104288. + * For Isochronous endpoint the channel is not halted on XferComplete
  104289. + * interrupt so remains assigned to the endpoint(QH) until session is done.
  104290. + *
  104291. + * @param hcd The HCD state structure for the DWC OTG controller.
  104292. + * @param qh The QH to init.
  104293. + *
  104294. + * @return 0 if successful, negative error code otherwise.
  104295. + */
  104296. +void dwc_otg_hcd_start_xfer_ddma(dwc_otg_hcd_t * hcd, dwc_otg_qh_t * qh)
  104297. +{
  104298. + /* Channel is already assigned */
  104299. + dwc_hc_t *hc = qh->channel;
  104300. + uint8_t skip_frames = 0;
  104301. +
  104302. + switch (hc->ep_type) {
  104303. + case DWC_OTG_EP_TYPE_CONTROL:
  104304. + case DWC_OTG_EP_TYPE_BULK:
  104305. + init_non_isoc_dma_desc(hcd, qh);
  104306. +
  104307. + dwc_otg_hc_start_transfer_ddma(hcd->core_if, hc);
  104308. + break;
  104309. + case DWC_OTG_EP_TYPE_INTR:
  104310. + init_non_isoc_dma_desc(hcd, qh);
  104311. +
  104312. + update_frame_list(hcd, qh, 1);
  104313. +
  104314. + dwc_otg_hc_start_transfer_ddma(hcd->core_if, hc);
  104315. + break;
  104316. + case DWC_OTG_EP_TYPE_ISOC:
  104317. +
  104318. + if (!qh->ntd)
  104319. + skip_frames = recalc_initial_desc_idx(hcd, qh);
  104320. +
  104321. + init_isoc_dma_desc(hcd, qh, skip_frames);
  104322. +
  104323. + if (!hc->xfer_started) {
  104324. +
  104325. + update_frame_list(hcd, qh, 1);
  104326. +
  104327. + /*
  104328. + * Always set to max, instead of actual size.
  104329. + * Otherwise ntd will be changed with
  104330. + * channel being enabled. Not recommended.
  104331. + *
  104332. + */
  104333. + hc->ntd = max_desc_num(qh);
  104334. + /* Enable channel only once for ISOC */
  104335. + dwc_otg_hc_start_transfer_ddma(hcd->core_if, hc);
  104336. + }
  104337. +
  104338. + break;
  104339. + default:
  104340. +
  104341. + break;
  104342. + }
  104343. +}
  104344. +
  104345. +static void complete_isoc_xfer_ddma(dwc_otg_hcd_t * hcd,
  104346. + dwc_hc_t * hc,
  104347. + dwc_otg_hc_regs_t * hc_regs,
  104348. + dwc_otg_halt_status_e halt_status)
  104349. +{
  104350. + struct dwc_otg_hcd_iso_packet_desc *frame_desc;
  104351. + dwc_otg_qtd_t *qtd, *qtd_tmp;
  104352. + dwc_otg_qh_t *qh;
  104353. + dwc_otg_host_dma_desc_t *dma_desc;
  104354. + uint16_t idx, remain;
  104355. + uint8_t urb_compl;
  104356. +
  104357. + qh = hc->qh;
  104358. + idx = qh->td_first;
  104359. +
  104360. + if (hc->halt_status == DWC_OTG_HC_XFER_URB_DEQUEUE) {
  104361. + DWC_CIRCLEQ_FOREACH_SAFE(qtd, qtd_tmp, &hc->qh->qtd_list, qtd_list_entry)
  104362. + qtd->in_process = 0;
  104363. + return;
  104364. + } else if ((halt_status == DWC_OTG_HC_XFER_AHB_ERR) ||
  104365. + (halt_status == DWC_OTG_HC_XFER_BABBLE_ERR)) {
  104366. + /*
  104367. + * Channel is halted in these error cases.
  104368. + * Considered as serious issues.
  104369. + * Complete all URBs marking all frames as failed,
  104370. + * irrespective whether some of the descriptors(frames) succeeded or no.
  104371. + * Pass error code to completion routine as well, to
  104372. + * update urb->status, some of class drivers might use it to stop
  104373. + * queing transfer requests.
  104374. + */
  104375. + int err = (halt_status == DWC_OTG_HC_XFER_AHB_ERR)
  104376. + ? (-DWC_E_IO)
  104377. + : (-DWC_E_OVERFLOW);
  104378. +
  104379. + DWC_CIRCLEQ_FOREACH_SAFE(qtd, qtd_tmp, &hc->qh->qtd_list, qtd_list_entry) {
  104380. + for (idx = 0; idx < qtd->urb->packet_count; idx++) {
  104381. + frame_desc = &qtd->urb->iso_descs[idx];
  104382. + frame_desc->status = err;
  104383. + }
  104384. + hcd->fops->complete(hcd, qtd->urb->priv, qtd->urb, err);
  104385. + dwc_otg_hcd_qtd_remove_and_free(hcd, qtd, qh);
  104386. + }
  104387. + return;
  104388. + }
  104389. +
  104390. + DWC_CIRCLEQ_FOREACH_SAFE(qtd, qtd_tmp, &hc->qh->qtd_list, qtd_list_entry) {
  104391. +
  104392. + if (!qtd->in_process)
  104393. + break;
  104394. +
  104395. + urb_compl = 0;
  104396. +
  104397. + do {
  104398. +
  104399. + dma_desc = &qh->desc_list[idx];
  104400. +
  104401. + frame_desc = &qtd->urb->iso_descs[qtd->isoc_frame_index];
  104402. + remain = hc->ep_is_in ? dma_desc->status.b_isoc.n_bytes : 0;
  104403. +
  104404. + if (dma_desc->status.b_isoc.sts == DMA_DESC_STS_PKTERR) {
  104405. + /*
  104406. + * XactError or, unable to complete all the transactions
  104407. + * in the scheduled micro-frame/frame,
  104408. + * both indicated by DMA_DESC_STS_PKTERR.
  104409. + */
  104410. + qtd->urb->error_count++;
  104411. + frame_desc->actual_length = qh->n_bytes[idx] - remain;
  104412. + frame_desc->status = -DWC_E_PROTOCOL;
  104413. + } else {
  104414. + /* Success */
  104415. +
  104416. + frame_desc->actual_length = qh->n_bytes[idx] - remain;
  104417. + frame_desc->status = 0;
  104418. + }
  104419. +
  104420. + if (++qtd->isoc_frame_index == qtd->urb->packet_count) {
  104421. + /*
  104422. + * urb->status is not used for isoc transfers here.
  104423. + * The individual frame_desc status are used instead.
  104424. + */
  104425. +
  104426. + hcd->fops->complete(hcd, qtd->urb->priv, qtd->urb, 0);
  104427. + dwc_otg_hcd_qtd_remove_and_free(hcd, qtd, qh);
  104428. +
  104429. + /*
  104430. + * This check is necessary because urb_dequeue can be called
  104431. + * from urb complete callback(sound driver example).
  104432. + * All pending URBs are dequeued there, so no need for
  104433. + * further processing.
  104434. + */
  104435. + if (hc->halt_status == DWC_OTG_HC_XFER_URB_DEQUEUE) {
  104436. + return;
  104437. + }
  104438. +
  104439. + urb_compl = 1;
  104440. +
  104441. + }
  104442. +
  104443. + qh->ntd--;
  104444. +
  104445. + /* Stop if IOC requested descriptor reached */
  104446. + if (dma_desc->status.b_isoc.ioc) {
  104447. + idx = desclist_idx_inc(idx, qh->interval, hc->speed);
  104448. + goto stop_scan;
  104449. + }
  104450. +
  104451. + idx = desclist_idx_inc(idx, qh->interval, hc->speed);
  104452. +
  104453. + if (urb_compl)
  104454. + break;
  104455. + }
  104456. + while (idx != qh->td_first);
  104457. + }
  104458. +stop_scan:
  104459. + qh->td_first = idx;
  104460. +}
  104461. +
  104462. +uint8_t update_non_isoc_urb_state_ddma(dwc_otg_hcd_t * hcd,
  104463. + dwc_hc_t * hc,
  104464. + dwc_otg_qtd_t * qtd,
  104465. + dwc_otg_host_dma_desc_t * dma_desc,
  104466. + dwc_otg_halt_status_e halt_status,
  104467. + uint32_t n_bytes, uint8_t * xfer_done)
  104468. +{
  104469. +
  104470. + uint16_t remain = hc->ep_is_in ? dma_desc->status.b.n_bytes : 0;
  104471. + dwc_otg_hcd_urb_t *urb = qtd->urb;
  104472. +
  104473. + if (halt_status == DWC_OTG_HC_XFER_AHB_ERR) {
  104474. + urb->status = -DWC_E_IO;
  104475. + return 1;
  104476. + }
  104477. + if (dma_desc->status.b.sts == DMA_DESC_STS_PKTERR) {
  104478. + switch (halt_status) {
  104479. + case DWC_OTG_HC_XFER_STALL:
  104480. + urb->status = -DWC_E_PIPE;
  104481. + break;
  104482. + case DWC_OTG_HC_XFER_BABBLE_ERR:
  104483. + urb->status = -DWC_E_OVERFLOW;
  104484. + break;
  104485. + case DWC_OTG_HC_XFER_XACT_ERR:
  104486. + urb->status = -DWC_E_PROTOCOL;
  104487. + break;
  104488. + default:
  104489. + DWC_ERROR("%s: Unhandled descriptor error status (%d)\n", __func__,
  104490. + halt_status);
  104491. + break;
  104492. + }
  104493. + return 1;
  104494. + }
  104495. +
  104496. + if (dma_desc->status.b.a == 1) {
  104497. + DWC_DEBUGPL(DBG_HCDV,
  104498. + "Active descriptor encountered on channel %d\n",
  104499. + hc->hc_num);
  104500. + return 0;
  104501. + }
  104502. +
  104503. + if (hc->ep_type == DWC_OTG_EP_TYPE_CONTROL) {
  104504. + if (qtd->control_phase == DWC_OTG_CONTROL_DATA) {
  104505. + urb->actual_length += n_bytes - remain;
  104506. + if (remain || urb->actual_length == urb->length) {
  104507. + /*
  104508. + * For Control Data stage do not set urb->status=0 to prevent
  104509. + * URB callback. Set it when Status phase done. See below.
  104510. + */
  104511. + *xfer_done = 1;
  104512. + }
  104513. +
  104514. + } else if (qtd->control_phase == DWC_OTG_CONTROL_STATUS) {
  104515. + urb->status = 0;
  104516. + *xfer_done = 1;
  104517. + }
  104518. + /* No handling for SETUP stage */
  104519. + } else {
  104520. + /* BULK and INTR */
  104521. + urb->actual_length += n_bytes - remain;
  104522. + if (remain || urb->actual_length == urb->length) {
  104523. + urb->status = 0;
  104524. + *xfer_done = 1;
  104525. + }
  104526. + }
  104527. +
  104528. + return 0;
  104529. +}
  104530. +
  104531. +static void complete_non_isoc_xfer_ddma(dwc_otg_hcd_t * hcd,
  104532. + dwc_hc_t * hc,
  104533. + dwc_otg_hc_regs_t * hc_regs,
  104534. + dwc_otg_halt_status_e halt_status)
  104535. +{
  104536. + dwc_otg_hcd_urb_t *urb = NULL;
  104537. + dwc_otg_qtd_t *qtd, *qtd_tmp;
  104538. + dwc_otg_qh_t *qh;
  104539. + dwc_otg_host_dma_desc_t *dma_desc;
  104540. + uint32_t n_bytes, n_desc, i;
  104541. + uint8_t failed = 0, xfer_done;
  104542. +
  104543. + n_desc = 0;
  104544. +
  104545. + qh = hc->qh;
  104546. +
  104547. + if (hc->halt_status == DWC_OTG_HC_XFER_URB_DEQUEUE) {
  104548. + DWC_CIRCLEQ_FOREACH_SAFE(qtd, qtd_tmp, &hc->qh->qtd_list, qtd_list_entry) {
  104549. + qtd->in_process = 0;
  104550. + }
  104551. + return;
  104552. + }
  104553. +
  104554. + DWC_CIRCLEQ_FOREACH_SAFE(qtd, qtd_tmp, &qh->qtd_list, qtd_list_entry) {
  104555. +
  104556. + urb = qtd->urb;
  104557. +
  104558. + n_bytes = 0;
  104559. + xfer_done = 0;
  104560. +
  104561. + for (i = 0; i < qtd->n_desc; i++) {
  104562. + dma_desc = &qh->desc_list[n_desc];
  104563. +
  104564. + n_bytes = qh->n_bytes[n_desc];
  104565. +
  104566. + failed =
  104567. + update_non_isoc_urb_state_ddma(hcd, hc, qtd,
  104568. + dma_desc,
  104569. + halt_status, n_bytes,
  104570. + &xfer_done);
  104571. +
  104572. + if (failed
  104573. + || (xfer_done
  104574. + && (urb->status != -DWC_E_IN_PROGRESS))) {
  104575. +
  104576. + hcd->fops->complete(hcd, urb->priv, urb,
  104577. + urb->status);
  104578. + dwc_otg_hcd_qtd_remove_and_free(hcd, qtd, qh);
  104579. +
  104580. + if (failed)
  104581. + goto stop_scan;
  104582. + } else if (qh->ep_type == UE_CONTROL) {
  104583. + if (qtd->control_phase == DWC_OTG_CONTROL_SETUP) {
  104584. + if (urb->length > 0) {
  104585. + qtd->control_phase = DWC_OTG_CONTROL_DATA;
  104586. + } else {
  104587. + qtd->control_phase = DWC_OTG_CONTROL_STATUS;
  104588. + }
  104589. + DWC_DEBUGPL(DBG_HCDV, " Control setup transaction done\n");
  104590. + } else if (qtd->control_phase == DWC_OTG_CONTROL_DATA) {
  104591. + if (xfer_done) {
  104592. + qtd->control_phase = DWC_OTG_CONTROL_STATUS;
  104593. + DWC_DEBUGPL(DBG_HCDV, " Control data transfer done\n");
  104594. + } else if (i + 1 == qtd->n_desc) {
  104595. + /*
  104596. + * Last descriptor for Control data stage which is
  104597. + * not completed yet.
  104598. + */
  104599. + dwc_otg_hcd_save_data_toggle(hc, hc_regs, qtd);
  104600. + }
  104601. + }
  104602. + }
  104603. +
  104604. + n_desc++;
  104605. + }
  104606. +
  104607. + }
  104608. +
  104609. +stop_scan:
  104610. +
  104611. + if (qh->ep_type != UE_CONTROL) {
  104612. + /*
  104613. + * Resetting the data toggle for bulk
  104614. + * and interrupt endpoints in case of stall. See handle_hc_stall_intr()
  104615. + */
  104616. + if (halt_status == DWC_OTG_HC_XFER_STALL)
  104617. + qh->data_toggle = DWC_OTG_HC_PID_DATA0;
  104618. + else
  104619. + dwc_otg_hcd_save_data_toggle(hc, hc_regs, qtd);
  104620. + }
  104621. +
  104622. + if (halt_status == DWC_OTG_HC_XFER_COMPLETE) {
  104623. + hcint_data_t hcint;
  104624. + hcint.d32 = DWC_READ_REG32(&hc_regs->hcint);
  104625. + if (hcint.b.nyet) {
  104626. + /*
  104627. + * Got a NYET on the last transaction of the transfer. It
  104628. + * means that the endpoint should be in the PING state at the
  104629. + * beginning of the next transfer.
  104630. + */
  104631. + qh->ping_state = 1;
  104632. + clear_hc_int(hc_regs, nyet);
  104633. + }
  104634. +
  104635. + }
  104636. +
  104637. +}
  104638. +
  104639. +/**
  104640. + * This function is called from interrupt handlers.
  104641. + * Scans the descriptor list, updates URB's status and
  104642. + * calls completion routine for the URB if it's done.
  104643. + * Releases the channel to be used by other transfers.
  104644. + * In case of Isochronous endpoint the channel is not halted until
  104645. + * the end of the session, i.e. QTD list is empty.
  104646. + * If periodic channel released the FrameList is updated accordingly.
  104647. + *
  104648. + * Calls transaction selection routines to activate pending transfers.
  104649. + *
  104650. + * @param hcd The HCD state structure for the DWC OTG controller.
  104651. + * @param hc Host channel, the transfer is completed on.
  104652. + * @param hc_regs Host channel registers.
  104653. + * @param halt_status Reason the channel is being halted,
  104654. + * or just XferComplete for isochronous transfer
  104655. + */
  104656. +void dwc_otg_hcd_complete_xfer_ddma(dwc_otg_hcd_t * hcd,
  104657. + dwc_hc_t * hc,
  104658. + dwc_otg_hc_regs_t * hc_regs,
  104659. + dwc_otg_halt_status_e halt_status)
  104660. +{
  104661. + uint8_t continue_isoc_xfer = 0;
  104662. + dwc_otg_transaction_type_e tr_type;
  104663. + dwc_otg_qh_t *qh = hc->qh;
  104664. +
  104665. + if (hc->ep_type == DWC_OTG_EP_TYPE_ISOC) {
  104666. +
  104667. + complete_isoc_xfer_ddma(hcd, hc, hc_regs, halt_status);
  104668. +
  104669. + /* Release the channel if halted or session completed */
  104670. + if (halt_status != DWC_OTG_HC_XFER_COMPLETE ||
  104671. + DWC_CIRCLEQ_EMPTY(&qh->qtd_list)) {
  104672. +
  104673. + /* Halt the channel if session completed */
  104674. + if (halt_status == DWC_OTG_HC_XFER_COMPLETE) {
  104675. + dwc_otg_hc_halt(hcd->core_if, hc, halt_status);
  104676. + }
  104677. +
  104678. + release_channel_ddma(hcd, qh);
  104679. + dwc_otg_hcd_qh_remove(hcd, qh);
  104680. + } else {
  104681. + /* Keep in assigned schedule to continue transfer */
  104682. + DWC_LIST_MOVE_HEAD(&hcd->periodic_sched_assigned,
  104683. + &qh->qh_list_entry);
  104684. + continue_isoc_xfer = 1;
  104685. +
  104686. + }
  104687. + /** @todo Consider the case when period exceeds FrameList size.
  104688. + * Frame Rollover interrupt should be used.
  104689. + */
  104690. + } else {
  104691. + /* Scan descriptor list to complete the URB(s), then release the channel */
  104692. + complete_non_isoc_xfer_ddma(hcd, hc, hc_regs, halt_status);
  104693. +
  104694. + release_channel_ddma(hcd, qh);
  104695. + dwc_otg_hcd_qh_remove(hcd, qh);
  104696. +
  104697. + if (!DWC_CIRCLEQ_EMPTY(&qh->qtd_list)) {
  104698. + /* Add back to inactive non-periodic schedule on normal completion */
  104699. + dwc_otg_hcd_qh_add(hcd, qh);
  104700. + }
  104701. +
  104702. + }
  104703. + tr_type = dwc_otg_hcd_select_transactions(hcd);
  104704. + if (tr_type != DWC_OTG_TRANSACTION_NONE || continue_isoc_xfer) {
  104705. + if (continue_isoc_xfer) {
  104706. + if (tr_type == DWC_OTG_TRANSACTION_NONE) {
  104707. + tr_type = DWC_OTG_TRANSACTION_PERIODIC;
  104708. + } else if (tr_type == DWC_OTG_TRANSACTION_NON_PERIODIC) {
  104709. + tr_type = DWC_OTG_TRANSACTION_ALL;
  104710. + }
  104711. + }
  104712. + dwc_otg_hcd_queue_transactions(hcd, tr_type);
  104713. + }
  104714. +}
  104715. +
  104716. +#endif /* DWC_DEVICE_ONLY */
  104717. diff -Nur linux-3.18.14/drivers/usb/host/dwc_otg/dwc_otg_hcd.h linux-rpi/drivers/usb/host/dwc_otg/dwc_otg_hcd.h
  104718. --- linux-3.18.14/drivers/usb/host/dwc_otg/dwc_otg_hcd.h 1969-12-31 18:00:00.000000000 -0600
  104719. +++ linux-rpi/drivers/usb/host/dwc_otg/dwc_otg_hcd.h 2015-05-31 14:46:12.905660961 -0500
  104720. @@ -0,0 +1,862 @@
  104721. +/* ==========================================================================
  104722. + * $File: //dwh/usb_iip/dev/software/otg/linux/drivers/dwc_otg_hcd.h $
  104723. + * $Revision: #58 $
  104724. + * $Date: 2011/09/15 $
  104725. + * $Change: 1846647 $
  104726. + *
  104727. + * Synopsys HS OTG Linux Software Driver and documentation (hereinafter,
  104728. + * "Software") is an Unsupported proprietary work of Synopsys, Inc. unless
  104729. + * otherwise expressly agreed to in writing between Synopsys and you.
  104730. + *
  104731. + * The Software IS NOT an item of Licensed Software or Licensed Product under
  104732. + * any End User Software License Agreement or Agreement for Licensed Product
  104733. + * with Synopsys or any supplement thereto. You are permitted to use and
  104734. + * redistribute this Software in source and binary forms, with or without
  104735. + * modification, provided that redistributions of source code must retain this
  104736. + * notice. You may not view, use, disclose, copy or distribute this file or
  104737. + * any information contained herein except pursuant to this license grant from
  104738. + * Synopsys. If you do not agree with this notice, including the disclaimer
  104739. + * below, then you are not authorized to use the Software.
  104740. + *
  104741. + * THIS SOFTWARE IS BEING DISTRIBUTED BY SYNOPSYS SOLELY ON AN "AS IS" BASIS
  104742. + * AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
  104743. + * IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
  104744. + * ARE HEREBY DISCLAIMED. IN NO EVENT SHALL SYNOPSYS BE LIABLE FOR ANY DIRECT,
  104745. + * INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES
  104746. + * (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR
  104747. + * SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER
  104748. + * CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT
  104749. + * LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY
  104750. + * OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH
  104751. + * DAMAGE.
  104752. + * ========================================================================== */
  104753. +#ifndef DWC_DEVICE_ONLY
  104754. +#ifndef __DWC_HCD_H__
  104755. +#define __DWC_HCD_H__
  104756. +
  104757. +#include "dwc_otg_os_dep.h"
  104758. +#include "usb.h"
  104759. +#include "dwc_otg_hcd_if.h"
  104760. +#include "dwc_otg_core_if.h"
  104761. +#include "dwc_list.h"
  104762. +#include "dwc_otg_cil.h"
  104763. +#include "dwc_otg_fiq_fsm.h"
  104764. +
  104765. +
  104766. +/**
  104767. + * @file
  104768. + *
  104769. + * This file contains the structures, constants, and interfaces for
  104770. + * the Host Contoller Driver (HCD).
  104771. + *
  104772. + * The Host Controller Driver (HCD) is responsible for translating requests
  104773. + * from the USB Driver into the appropriate actions on the DWC_otg controller.
  104774. + * It isolates the USBD from the specifics of the controller by providing an
  104775. + * API to the USBD.
  104776. + */
  104777. +
  104778. +struct dwc_otg_hcd_pipe_info {
  104779. + uint8_t dev_addr;
  104780. + uint8_t ep_num;
  104781. + uint8_t pipe_type;
  104782. + uint8_t pipe_dir;
  104783. + uint16_t mps;
  104784. +};
  104785. +
  104786. +struct dwc_otg_hcd_iso_packet_desc {
  104787. + uint32_t offset;
  104788. + uint32_t length;
  104789. + uint32_t actual_length;
  104790. + uint32_t status;
  104791. +};
  104792. +
  104793. +struct dwc_otg_qtd;
  104794. +
  104795. +struct dwc_otg_hcd_urb {
  104796. + void *priv;
  104797. + struct dwc_otg_qtd *qtd;
  104798. + void *buf;
  104799. + dwc_dma_t dma;
  104800. + void *setup_packet;
  104801. + dwc_dma_t setup_dma;
  104802. + uint32_t length;
  104803. + uint32_t actual_length;
  104804. + uint32_t status;
  104805. + uint32_t error_count;
  104806. + uint32_t packet_count;
  104807. + uint32_t flags;
  104808. + uint16_t interval;
  104809. + struct dwc_otg_hcd_pipe_info pipe_info;
  104810. + struct dwc_otg_hcd_iso_packet_desc iso_descs[0];
  104811. +};
  104812. +
  104813. +static inline uint8_t dwc_otg_hcd_get_ep_num(struct dwc_otg_hcd_pipe_info *pipe)
  104814. +{
  104815. + return pipe->ep_num;
  104816. +}
  104817. +
  104818. +static inline uint8_t dwc_otg_hcd_get_pipe_type(struct dwc_otg_hcd_pipe_info
  104819. + *pipe)
  104820. +{
  104821. + return pipe->pipe_type;
  104822. +}
  104823. +
  104824. +static inline uint16_t dwc_otg_hcd_get_mps(struct dwc_otg_hcd_pipe_info *pipe)
  104825. +{
  104826. + return pipe->mps;
  104827. +}
  104828. +
  104829. +static inline uint8_t dwc_otg_hcd_get_dev_addr(struct dwc_otg_hcd_pipe_info
  104830. + *pipe)
  104831. +{
  104832. + return pipe->dev_addr;
  104833. +}
  104834. +
  104835. +static inline uint8_t dwc_otg_hcd_is_pipe_isoc(struct dwc_otg_hcd_pipe_info
  104836. + *pipe)
  104837. +{
  104838. + return (pipe->pipe_type == UE_ISOCHRONOUS);
  104839. +}
  104840. +
  104841. +static inline uint8_t dwc_otg_hcd_is_pipe_int(struct dwc_otg_hcd_pipe_info
  104842. + *pipe)
  104843. +{
  104844. + return (pipe->pipe_type == UE_INTERRUPT);
  104845. +}
  104846. +
  104847. +static inline uint8_t dwc_otg_hcd_is_pipe_bulk(struct dwc_otg_hcd_pipe_info
  104848. + *pipe)
  104849. +{
  104850. + return (pipe->pipe_type == UE_BULK);
  104851. +}
  104852. +
  104853. +static inline uint8_t dwc_otg_hcd_is_pipe_control(struct dwc_otg_hcd_pipe_info
  104854. + *pipe)
  104855. +{
  104856. + return (pipe->pipe_type == UE_CONTROL);
  104857. +}
  104858. +
  104859. +static inline uint8_t dwc_otg_hcd_is_pipe_in(struct dwc_otg_hcd_pipe_info *pipe)
  104860. +{
  104861. + return (pipe->pipe_dir == UE_DIR_IN);
  104862. +}
  104863. +
  104864. +static inline uint8_t dwc_otg_hcd_is_pipe_out(struct dwc_otg_hcd_pipe_info
  104865. + *pipe)
  104866. +{
  104867. + return (!dwc_otg_hcd_is_pipe_in(pipe));
  104868. +}
  104869. +
  104870. +static inline void dwc_otg_hcd_fill_pipe(struct dwc_otg_hcd_pipe_info *pipe,
  104871. + uint8_t devaddr, uint8_t ep_num,
  104872. + uint8_t pipe_type, uint8_t pipe_dir,
  104873. + uint16_t mps)
  104874. +{
  104875. + pipe->dev_addr = devaddr;
  104876. + pipe->ep_num = ep_num;
  104877. + pipe->pipe_type = pipe_type;
  104878. + pipe->pipe_dir = pipe_dir;
  104879. + pipe->mps = mps;
  104880. +}
  104881. +
  104882. +/**
  104883. + * Phases for control transfers.
  104884. + */
  104885. +typedef enum dwc_otg_control_phase {
  104886. + DWC_OTG_CONTROL_SETUP,
  104887. + DWC_OTG_CONTROL_DATA,
  104888. + DWC_OTG_CONTROL_STATUS
  104889. +} dwc_otg_control_phase_e;
  104890. +
  104891. +/** Transaction types. */
  104892. +typedef enum dwc_otg_transaction_type {
  104893. + DWC_OTG_TRANSACTION_NONE = 0,
  104894. + DWC_OTG_TRANSACTION_PERIODIC = 1,
  104895. + DWC_OTG_TRANSACTION_NON_PERIODIC = 2,
  104896. + DWC_OTG_TRANSACTION_ALL = DWC_OTG_TRANSACTION_PERIODIC + DWC_OTG_TRANSACTION_NON_PERIODIC
  104897. +} dwc_otg_transaction_type_e;
  104898. +
  104899. +struct dwc_otg_qh;
  104900. +
  104901. +/**
  104902. + * A Queue Transfer Descriptor (QTD) holds the state of a bulk, control,
  104903. + * interrupt, or isochronous transfer. A single QTD is created for each URB
  104904. + * (of one of these types) submitted to the HCD. The transfer associated with
  104905. + * a QTD may require one or multiple transactions.
  104906. + *
  104907. + * A QTD is linked to a Queue Head, which is entered in either the
  104908. + * non-periodic or periodic schedule for execution. When a QTD is chosen for
  104909. + * execution, some or all of its transactions may be executed. After
  104910. + * execution, the state of the QTD is updated. The QTD may be retired if all
  104911. + * its transactions are complete or if an error occurred. Otherwise, it
  104912. + * remains in the schedule so more transactions can be executed later.
  104913. + */
  104914. +typedef struct dwc_otg_qtd {
  104915. + /**
  104916. + * Determines the PID of the next data packet for the data phase of
  104917. + * control transfers. Ignored for other transfer types.<br>
  104918. + * One of the following values:
  104919. + * - DWC_OTG_HC_PID_DATA0
  104920. + * - DWC_OTG_HC_PID_DATA1
  104921. + */
  104922. + uint8_t data_toggle;
  104923. +
  104924. + /** Current phase for control transfers (Setup, Data, or Status). */
  104925. + dwc_otg_control_phase_e control_phase;
  104926. +
  104927. + /** Keep track of the current split type
  104928. + * for FS/LS endpoints on a HS Hub */
  104929. + uint8_t complete_split;
  104930. +
  104931. + /** How many bytes transferred during SSPLIT OUT */
  104932. + uint32_t ssplit_out_xfer_count;
  104933. +
  104934. + /**
  104935. + * Holds the number of bus errors that have occurred for a transaction
  104936. + * within this transfer.
  104937. + */
  104938. + uint8_t error_count;
  104939. +
  104940. + /**
  104941. + * Index of the next frame descriptor for an isochronous transfer. A
  104942. + * frame descriptor describes the buffer position and length of the
  104943. + * data to be transferred in the next scheduled (micro)frame of an
  104944. + * isochronous transfer. It also holds status for that transaction.
  104945. + * The frame index starts at 0.
  104946. + */
  104947. + uint16_t isoc_frame_index;
  104948. +
  104949. + /** Position of the ISOC split on full/low speed */
  104950. + uint8_t isoc_split_pos;
  104951. +
  104952. + /** Position of the ISOC split in the buffer for the current frame */
  104953. + uint16_t isoc_split_offset;
  104954. +
  104955. + /** URB for this transfer */
  104956. + struct dwc_otg_hcd_urb *urb;
  104957. +
  104958. + struct dwc_otg_qh *qh;
  104959. +
  104960. + /** This list of QTDs */
  104961. + DWC_CIRCLEQ_ENTRY(dwc_otg_qtd) qtd_list_entry;
  104962. +
  104963. + /** Indicates if this QTD is currently processed by HW. */
  104964. + uint8_t in_process;
  104965. +
  104966. + /** Number of DMA descriptors for this QTD */
  104967. + uint8_t n_desc;
  104968. +
  104969. + /**
  104970. + * Last activated frame(packet) index.
  104971. + * Used in Descriptor DMA mode only.
  104972. + */
  104973. + uint16_t isoc_frame_index_last;
  104974. +
  104975. +} dwc_otg_qtd_t;
  104976. +
  104977. +DWC_CIRCLEQ_HEAD(dwc_otg_qtd_list, dwc_otg_qtd);
  104978. +
  104979. +/**
  104980. + * A Queue Head (QH) holds the static characteristics of an endpoint and
  104981. + * maintains a list of transfers (QTDs) for that endpoint. A QH structure may
  104982. + * be entered in either the non-periodic or periodic schedule.
  104983. + */
  104984. +typedef struct dwc_otg_qh {
  104985. + /**
  104986. + * Endpoint type.
  104987. + * One of the following values:
  104988. + * - UE_CONTROL
  104989. + * - UE_BULK
  104990. + * - UE_INTERRUPT
  104991. + * - UE_ISOCHRONOUS
  104992. + */
  104993. + uint8_t ep_type;
  104994. + uint8_t ep_is_in;
  104995. +
  104996. + /** wMaxPacketSize Field of Endpoint Descriptor. */
  104997. + uint16_t maxp;
  104998. +
  104999. + /**
  105000. + * Device speed.
  105001. + * One of the following values:
  105002. + * - DWC_OTG_EP_SPEED_LOW
  105003. + * - DWC_OTG_EP_SPEED_FULL
  105004. + * - DWC_OTG_EP_SPEED_HIGH
  105005. + */
  105006. + uint8_t dev_speed;
  105007. +
  105008. + /**
  105009. + * Determines the PID of the next data packet for non-control
  105010. + * transfers. Ignored for control transfers.<br>
  105011. + * One of the following values:
  105012. + * - DWC_OTG_HC_PID_DATA0
  105013. + * - DWC_OTG_HC_PID_DATA1
  105014. + */
  105015. + uint8_t data_toggle;
  105016. +
  105017. + /** Ping state if 1. */
  105018. + uint8_t ping_state;
  105019. +
  105020. + /**
  105021. + * List of QTDs for this QH.
  105022. + */
  105023. + struct dwc_otg_qtd_list qtd_list;
  105024. +
  105025. + /** Host channel currently processing transfers for this QH. */
  105026. + struct dwc_hc *channel;
  105027. +
  105028. + /** Full/low speed endpoint on high-speed hub requires split. */
  105029. + uint8_t do_split;
  105030. +
  105031. + /** @name Periodic schedule information */
  105032. + /** @{ */
  105033. +
  105034. + /** Bandwidth in microseconds per (micro)frame. */
  105035. + uint16_t usecs;
  105036. +
  105037. + /** Interval between transfers in (micro)frames. */
  105038. + uint16_t interval;
  105039. +
  105040. + /**
  105041. + * (micro)frame to initialize a periodic transfer. The transfer
  105042. + * executes in the following (micro)frame.
  105043. + */
  105044. + uint16_t sched_frame;
  105045. +
  105046. + /*
  105047. + ** Frame a NAK was received on this queue head, used to minimise NAK retransmission
  105048. + */
  105049. + uint16_t nak_frame;
  105050. +
  105051. + /** (micro)frame at which last start split was initialized. */
  105052. + uint16_t start_split_frame;
  105053. +
  105054. + /** @} */
  105055. +
  105056. + /**
  105057. + * Used instead of original buffer if
  105058. + * it(physical address) is not dword-aligned.
  105059. + */
  105060. + uint8_t *dw_align_buf;
  105061. + dwc_dma_t dw_align_buf_dma;
  105062. +
  105063. + /** Entry for QH in either the periodic or non-periodic schedule. */
  105064. + dwc_list_link_t qh_list_entry;
  105065. +
  105066. + /** @name Descriptor DMA support */
  105067. + /** @{ */
  105068. +
  105069. + /** Descriptor List. */
  105070. + dwc_otg_host_dma_desc_t *desc_list;
  105071. +
  105072. + /** Descriptor List physical address. */
  105073. + dwc_dma_t desc_list_dma;
  105074. +
  105075. + /**
  105076. + * Xfer Bytes array.
  105077. + * Each element corresponds to a descriptor and indicates
  105078. + * original XferSize size value for the descriptor.
  105079. + */
  105080. + uint32_t *n_bytes;
  105081. +
  105082. + /** Actual number of transfer descriptors in a list. */
  105083. + uint16_t ntd;
  105084. +
  105085. + /** First activated isochronous transfer descriptor index. */
  105086. + uint8_t td_first;
  105087. + /** Last activated isochronous transfer descriptor index. */
  105088. + uint8_t td_last;
  105089. +
  105090. + /** @} */
  105091. +
  105092. +
  105093. + uint16_t speed;
  105094. + uint16_t frame_usecs[8];
  105095. +
  105096. + uint32_t skip_count;
  105097. +} dwc_otg_qh_t;
  105098. +
  105099. +DWC_CIRCLEQ_HEAD(hc_list, dwc_hc);
  105100. +
  105101. +typedef struct urb_tq_entry {
  105102. + struct urb *urb;
  105103. + DWC_TAILQ_ENTRY(urb_tq_entry) urb_tq_entries;
  105104. +} urb_tq_entry_t;
  105105. +
  105106. +DWC_TAILQ_HEAD(urb_list, urb_tq_entry);
  105107. +
  105108. +/**
  105109. + * This structure holds the state of the HCD, including the non-periodic and
  105110. + * periodic schedules.
  105111. + */
  105112. +struct dwc_otg_hcd {
  105113. + /** The DWC otg device pointer */
  105114. + struct dwc_otg_device *otg_dev;
  105115. + /** DWC OTG Core Interface Layer */
  105116. + dwc_otg_core_if_t *core_if;
  105117. +
  105118. + /** Function HCD driver callbacks */
  105119. + struct dwc_otg_hcd_function_ops *fops;
  105120. +
  105121. + /** Internal DWC HCD Flags */
  105122. + volatile union dwc_otg_hcd_internal_flags {
  105123. + uint32_t d32;
  105124. + struct {
  105125. + unsigned port_connect_status_change:1;
  105126. + unsigned port_connect_status:1;
  105127. + unsigned port_reset_change:1;
  105128. + unsigned port_enable_change:1;
  105129. + unsigned port_suspend_change:1;
  105130. + unsigned port_over_current_change:1;
  105131. + unsigned port_l1_change:1;
  105132. + unsigned reserved:26;
  105133. + } b;
  105134. + } flags;
  105135. +
  105136. + /**
  105137. + * Inactive items in the non-periodic schedule. This is a list of
  105138. + * Queue Heads. Transfers associated with these Queue Heads are not
  105139. + * currently assigned to a host channel.
  105140. + */
  105141. + dwc_list_link_t non_periodic_sched_inactive;
  105142. +
  105143. + /**
  105144. + * Active items in the non-periodic schedule. This is a list of
  105145. + * Queue Heads. Transfers associated with these Queue Heads are
  105146. + * currently assigned to a host channel.
  105147. + */
  105148. + dwc_list_link_t non_periodic_sched_active;
  105149. +
  105150. + /**
  105151. + * Pointer to the next Queue Head to process in the active
  105152. + * non-periodic schedule.
  105153. + */
  105154. + dwc_list_link_t *non_periodic_qh_ptr;
  105155. +
  105156. + /**
  105157. + * Inactive items in the periodic schedule. This is a list of QHs for
  105158. + * periodic transfers that are _not_ scheduled for the next frame.
  105159. + * Each QH in the list has an interval counter that determines when it
  105160. + * needs to be scheduled for execution. This scheduling mechanism
  105161. + * allows only a simple calculation for periodic bandwidth used (i.e.
  105162. + * must assume that all periodic transfers may need to execute in the
  105163. + * same frame). However, it greatly simplifies scheduling and should
  105164. + * be sufficient for the vast majority of OTG hosts, which need to
  105165. + * connect to a small number of peripherals at one time.
  105166. + *
  105167. + * Items move from this list to periodic_sched_ready when the QH
  105168. + * interval counter is 0 at SOF.
  105169. + */
  105170. + dwc_list_link_t periodic_sched_inactive;
  105171. +
  105172. + /**
  105173. + * List of periodic QHs that are ready for execution in the next
  105174. + * frame, but have not yet been assigned to host channels.
  105175. + *
  105176. + * Items move from this list to periodic_sched_assigned as host
  105177. + * channels become available during the current frame.
  105178. + */
  105179. + dwc_list_link_t periodic_sched_ready;
  105180. +
  105181. + /**
  105182. + * List of periodic QHs to be executed in the next frame that are
  105183. + * assigned to host channels.
  105184. + *
  105185. + * Items move from this list to periodic_sched_queued as the
  105186. + * transactions for the QH are queued to the DWC_otg controller.
  105187. + */
  105188. + dwc_list_link_t periodic_sched_assigned;
  105189. +
  105190. + /**
  105191. + * List of periodic QHs that have been queued for execution.
  105192. + *
  105193. + * Items move from this list to either periodic_sched_inactive or
  105194. + * periodic_sched_ready when the channel associated with the transfer
  105195. + * is released. If the interval for the QH is 1, the item moves to
  105196. + * periodic_sched_ready because it must be rescheduled for the next
  105197. + * frame. Otherwise, the item moves to periodic_sched_inactive.
  105198. + */
  105199. + dwc_list_link_t periodic_sched_queued;
  105200. +
  105201. + /**
  105202. + * Total bandwidth claimed so far for periodic transfers. This value
  105203. + * is in microseconds per (micro)frame. The assumption is that all
  105204. + * periodic transfers may occur in the same (micro)frame.
  105205. + */
  105206. + uint16_t periodic_usecs;
  105207. +
  105208. + /**
  105209. + * Total bandwidth claimed so far for all periodic transfers
  105210. + * in a frame.
  105211. + * This will include a mixture of HS and FS transfers.
  105212. + * Units are microseconds per (micro)frame.
  105213. + * We have a budget per frame and have to schedule
  105214. + * transactions accordingly.
  105215. + * Watch out for the fact that things are actually scheduled for the
  105216. + * "next frame".
  105217. + */
  105218. + uint16_t frame_usecs[8];
  105219. +
  105220. +
  105221. + /**
  105222. + * Frame number read from the core at SOF. The value ranges from 0 to
  105223. + * DWC_HFNUM_MAX_FRNUM.
  105224. + */
  105225. + uint16_t frame_number;
  105226. +
  105227. + /**
  105228. + * Count of periodic QHs, if using several eps. For SOF enable/disable.
  105229. + */
  105230. + uint16_t periodic_qh_count;
  105231. +
  105232. + /**
  105233. + * Free host channels in the controller. This is a list of
  105234. + * dwc_hc_t items.
  105235. + */
  105236. + struct hc_list free_hc_list;
  105237. + /**
  105238. + * Number of host channels assigned to periodic transfers. Currently
  105239. + * assuming that there is a dedicated host channel for each periodic
  105240. + * transaction and at least one host channel available for
  105241. + * non-periodic transactions.
  105242. + */
  105243. + int periodic_channels; /* microframe_schedule==0 */
  105244. +
  105245. + /**
  105246. + * Number of host channels assigned to non-periodic transfers.
  105247. + */
  105248. + int non_periodic_channels; /* microframe_schedule==0 */
  105249. +
  105250. + /**
  105251. + * Number of host channels assigned to non-periodic transfers.
  105252. + */
  105253. + int available_host_channels;
  105254. +
  105255. + /**
  105256. + * Array of pointers to the host channel descriptors. Allows accessing
  105257. + * a host channel descriptor given the host channel number. This is
  105258. + * useful in interrupt handlers.
  105259. + */
  105260. + struct dwc_hc *hc_ptr_array[MAX_EPS_CHANNELS];
  105261. +
  105262. + /**
  105263. + * Buffer to use for any data received during the status phase of a
  105264. + * control transfer. Normally no data is transferred during the status
  105265. + * phase. This buffer is used as a bit bucket.
  105266. + */
  105267. + uint8_t *status_buf;
  105268. +
  105269. + /**
  105270. + * DMA address for status_buf.
  105271. + */
  105272. + dma_addr_t status_buf_dma;
  105273. +#define DWC_OTG_HCD_STATUS_BUF_SIZE 64
  105274. +
  105275. + /**
  105276. + * Connection timer. An OTG host must display a message if the device
  105277. + * does not connect. Started when the VBus power is turned on via
  105278. + * sysfs attribute "buspower".
  105279. + */
  105280. + dwc_timer_t *conn_timer;
  105281. +
  105282. + /* Tasket to do a reset */
  105283. + dwc_tasklet_t *reset_tasklet;
  105284. +
  105285. + dwc_tasklet_t *completion_tasklet;
  105286. + struct urb_list completed_urb_list;
  105287. +
  105288. + /* */
  105289. + dwc_spinlock_t *lock;
  105290. + dwc_spinlock_t *channel_lock;
  105291. + /**
  105292. + * Private data that could be used by OS wrapper.
  105293. + */
  105294. + void *priv;
  105295. +
  105296. + uint8_t otg_port;
  105297. +
  105298. + /** Frame List */
  105299. + uint32_t *frame_list;
  105300. +
  105301. + /** Hub - Port assignment */
  105302. + int hub_port[128];
  105303. +#ifdef FIQ_DEBUG
  105304. + int hub_port_alloc[2048];
  105305. +#endif
  105306. +
  105307. + /** Frame List DMA address */
  105308. + dma_addr_t frame_list_dma;
  105309. +
  105310. + struct fiq_stack *fiq_stack;
  105311. + struct fiq_state *fiq_state;
  105312. +
  105313. + /** Virtual address for split transaction DMA bounce buffers */
  105314. + struct fiq_dma_blob *fiq_dmab;
  105315. +
  105316. +#ifdef DEBUG
  105317. + uint32_t frrem_samples;
  105318. + uint64_t frrem_accum;
  105319. +
  105320. + uint32_t hfnum_7_samples_a;
  105321. + uint64_t hfnum_7_frrem_accum_a;
  105322. + uint32_t hfnum_0_samples_a;
  105323. + uint64_t hfnum_0_frrem_accum_a;
  105324. + uint32_t hfnum_other_samples_a;
  105325. + uint64_t hfnum_other_frrem_accum_a;
  105326. +
  105327. + uint32_t hfnum_7_samples_b;
  105328. + uint64_t hfnum_7_frrem_accum_b;
  105329. + uint32_t hfnum_0_samples_b;
  105330. + uint64_t hfnum_0_frrem_accum_b;
  105331. + uint32_t hfnum_other_samples_b;
  105332. + uint64_t hfnum_other_frrem_accum_b;
  105333. +#endif
  105334. +};
  105335. +
  105336. +/** @name Transaction Execution Functions */
  105337. +/** @{ */
  105338. +extern dwc_otg_transaction_type_e dwc_otg_hcd_select_transactions(dwc_otg_hcd_t
  105339. + * hcd);
  105340. +extern void dwc_otg_hcd_queue_transactions(dwc_otg_hcd_t * hcd,
  105341. + dwc_otg_transaction_type_e tr_type);
  105342. +
  105343. +int dwc_otg_hcd_allocate_port(dwc_otg_hcd_t * hcd, dwc_otg_qh_t *qh);
  105344. +void dwc_otg_hcd_release_port(dwc_otg_hcd_t * dwc_otg_hcd, dwc_otg_qh_t *qh);
  105345. +
  105346. +extern int fiq_fsm_queue_transaction(dwc_otg_hcd_t *hcd, dwc_otg_qh_t *qh);
  105347. +extern int fiq_fsm_transaction_suitable(dwc_otg_qh_t *qh);
  105348. +extern void dwc_otg_cleanup_fiq_channel(dwc_otg_hcd_t *hcd, uint32_t num);
  105349. +
  105350. +/** @} */
  105351. +
  105352. +/** @name Interrupt Handler Functions */
  105353. +/** @{ */
  105354. +extern int32_t dwc_otg_hcd_handle_intr(dwc_otg_hcd_t * dwc_otg_hcd);
  105355. +extern int32_t dwc_otg_hcd_handle_sof_intr(dwc_otg_hcd_t * dwc_otg_hcd);
  105356. +extern int32_t dwc_otg_hcd_handle_rx_status_q_level_intr(dwc_otg_hcd_t *
  105357. + dwc_otg_hcd);
  105358. +extern int32_t dwc_otg_hcd_handle_np_tx_fifo_empty_intr(dwc_otg_hcd_t *
  105359. + dwc_otg_hcd);
  105360. +extern int32_t dwc_otg_hcd_handle_perio_tx_fifo_empty_intr(dwc_otg_hcd_t *
  105361. + dwc_otg_hcd);
  105362. +extern int32_t dwc_otg_hcd_handle_incomplete_periodic_intr(dwc_otg_hcd_t *
  105363. + dwc_otg_hcd);
  105364. +extern int32_t dwc_otg_hcd_handle_port_intr(dwc_otg_hcd_t * dwc_otg_hcd);
  105365. +extern int32_t dwc_otg_hcd_handle_conn_id_status_change_intr(dwc_otg_hcd_t *
  105366. + dwc_otg_hcd);
  105367. +extern int32_t dwc_otg_hcd_handle_disconnect_intr(dwc_otg_hcd_t * dwc_otg_hcd);
  105368. +extern int32_t dwc_otg_hcd_handle_hc_intr(dwc_otg_hcd_t * dwc_otg_hcd);
  105369. +extern int32_t dwc_otg_hcd_handle_hc_n_intr(dwc_otg_hcd_t * dwc_otg_hcd,
  105370. + uint32_t num);
  105371. +extern int32_t dwc_otg_hcd_handle_session_req_intr(dwc_otg_hcd_t * dwc_otg_hcd);
  105372. +extern int32_t dwc_otg_hcd_handle_wakeup_detected_intr(dwc_otg_hcd_t *
  105373. + dwc_otg_hcd);
  105374. +/** @} */
  105375. +
  105376. +/** @name Schedule Queue Functions */
  105377. +/** @{ */
  105378. +
  105379. +/* Implemented in dwc_otg_hcd_queue.c */
  105380. +extern dwc_otg_qh_t *dwc_otg_hcd_qh_create(dwc_otg_hcd_t * hcd,
  105381. + dwc_otg_hcd_urb_t * urb, int atomic_alloc);
  105382. +extern void dwc_otg_hcd_qh_free(dwc_otg_hcd_t * hcd, dwc_otg_qh_t * qh);
  105383. +extern int dwc_otg_hcd_qh_add(dwc_otg_hcd_t * hcd, dwc_otg_qh_t * qh);
  105384. +extern void dwc_otg_hcd_qh_remove(dwc_otg_hcd_t * hcd, dwc_otg_qh_t * qh);
  105385. +extern void dwc_otg_hcd_qh_deactivate(dwc_otg_hcd_t * hcd, dwc_otg_qh_t * qh,
  105386. + int sched_csplit);
  105387. +
  105388. +/** Remove and free a QH */
  105389. +static inline void dwc_otg_hcd_qh_remove_and_free(dwc_otg_hcd_t * hcd,
  105390. + dwc_otg_qh_t * qh)
  105391. +{
  105392. + dwc_irqflags_t flags;
  105393. + DWC_SPINLOCK_IRQSAVE(hcd->lock, &flags);
  105394. + dwc_otg_hcd_qh_remove(hcd, qh);
  105395. + DWC_SPINUNLOCK_IRQRESTORE(hcd->lock, flags);
  105396. + dwc_otg_hcd_qh_free(hcd, qh);
  105397. +}
  105398. +
  105399. +/** Allocates memory for a QH structure.
  105400. + * @return Returns the memory allocate or NULL on error. */
  105401. +static inline dwc_otg_qh_t *dwc_otg_hcd_qh_alloc(int atomic_alloc)
  105402. +{
  105403. + if (atomic_alloc)
  105404. + return (dwc_otg_qh_t *) DWC_ALLOC_ATOMIC(sizeof(dwc_otg_qh_t));
  105405. + else
  105406. + return (dwc_otg_qh_t *) DWC_ALLOC(sizeof(dwc_otg_qh_t));
  105407. +}
  105408. +
  105409. +extern dwc_otg_qtd_t *dwc_otg_hcd_qtd_create(dwc_otg_hcd_urb_t * urb,
  105410. + int atomic_alloc);
  105411. +extern void dwc_otg_hcd_qtd_init(dwc_otg_qtd_t * qtd, dwc_otg_hcd_urb_t * urb);
  105412. +extern int dwc_otg_hcd_qtd_add(dwc_otg_qtd_t * qtd, dwc_otg_hcd_t * dwc_otg_hcd,
  105413. + dwc_otg_qh_t ** qh, int atomic_alloc);
  105414. +
  105415. +/** Allocates memory for a QTD structure.
  105416. + * @return Returns the memory allocate or NULL on error. */
  105417. +static inline dwc_otg_qtd_t *dwc_otg_hcd_qtd_alloc(int atomic_alloc)
  105418. +{
  105419. + if (atomic_alloc)
  105420. + return (dwc_otg_qtd_t *) DWC_ALLOC_ATOMIC(sizeof(dwc_otg_qtd_t));
  105421. + else
  105422. + return (dwc_otg_qtd_t *) DWC_ALLOC(sizeof(dwc_otg_qtd_t));
  105423. +}
  105424. +
  105425. +/** Frees the memory for a QTD structure. QTD should already be removed from
  105426. + * list.
  105427. + * @param qtd QTD to free.*/
  105428. +static inline void dwc_otg_hcd_qtd_free(dwc_otg_qtd_t * qtd)
  105429. +{
  105430. + DWC_FREE(qtd);
  105431. +}
  105432. +
  105433. +/** Removes a QTD from list.
  105434. + * @param hcd HCD instance.
  105435. + * @param qtd QTD to remove from list.
  105436. + * @param qh QTD belongs to.
  105437. + */
  105438. +static inline void dwc_otg_hcd_qtd_remove(dwc_otg_hcd_t * hcd,
  105439. + dwc_otg_qtd_t * qtd,
  105440. + dwc_otg_qh_t * qh)
  105441. +{
  105442. + DWC_CIRCLEQ_REMOVE(&qh->qtd_list, qtd, qtd_list_entry);
  105443. +}
  105444. +
  105445. +/** Remove and free a QTD
  105446. + * Need to disable IRQ and hold hcd lock while calling this function out of
  105447. + * interrupt servicing chain */
  105448. +static inline void dwc_otg_hcd_qtd_remove_and_free(dwc_otg_hcd_t * hcd,
  105449. + dwc_otg_qtd_t * qtd,
  105450. + dwc_otg_qh_t * qh)
  105451. +{
  105452. + dwc_otg_hcd_qtd_remove(hcd, qtd, qh);
  105453. + dwc_otg_hcd_qtd_free(qtd);
  105454. +}
  105455. +
  105456. +/** @} */
  105457. +
  105458. +/** @name Descriptor DMA Supporting Functions */
  105459. +/** @{ */
  105460. +
  105461. +extern void dwc_otg_hcd_start_xfer_ddma(dwc_otg_hcd_t * hcd, dwc_otg_qh_t * qh);
  105462. +extern void dwc_otg_hcd_complete_xfer_ddma(dwc_otg_hcd_t * hcd,
  105463. + dwc_hc_t * hc,
  105464. + dwc_otg_hc_regs_t * hc_regs,
  105465. + dwc_otg_halt_status_e halt_status);
  105466. +
  105467. +extern int dwc_otg_hcd_qh_init_ddma(dwc_otg_hcd_t * hcd, dwc_otg_qh_t * qh);
  105468. +extern void dwc_otg_hcd_qh_free_ddma(dwc_otg_hcd_t * hcd, dwc_otg_qh_t * qh);
  105469. +
  105470. +/** @} */
  105471. +
  105472. +/** @name Internal Functions */
  105473. +/** @{ */
  105474. +dwc_otg_qh_t *dwc_urb_to_qh(dwc_otg_hcd_urb_t * urb);
  105475. +/** @} */
  105476. +
  105477. +#ifdef CONFIG_USB_DWC_OTG_LPM
  105478. +extern int dwc_otg_hcd_get_hc_for_lpm_tran(dwc_otg_hcd_t * hcd,
  105479. + uint8_t devaddr);
  105480. +extern void dwc_otg_hcd_free_hc_from_lpm(dwc_otg_hcd_t * hcd);
  105481. +#endif
  105482. +
  105483. +/** Gets the QH that contains the list_head */
  105484. +#define dwc_list_to_qh(_list_head_ptr_) container_of(_list_head_ptr_, dwc_otg_qh_t, qh_list_entry)
  105485. +
  105486. +/** Gets the QTD that contains the list_head */
  105487. +#define dwc_list_to_qtd(_list_head_ptr_) container_of(_list_head_ptr_, dwc_otg_qtd_t, qtd_list_entry)
  105488. +
  105489. +/** Check if QH is non-periodic */
  105490. +#define dwc_qh_is_non_per(_qh_ptr_) ((_qh_ptr_->ep_type == UE_BULK) || \
  105491. + (_qh_ptr_->ep_type == UE_CONTROL))
  105492. +
  105493. +/** High bandwidth multiplier as encoded in highspeed endpoint descriptors */
  105494. +#define dwc_hb_mult(wMaxPacketSize) (1 + (((wMaxPacketSize) >> 11) & 0x03))
  105495. +
  105496. +/** Packet size for any kind of endpoint descriptor */
  105497. +#define dwc_max_packet(wMaxPacketSize) ((wMaxPacketSize) & 0x07ff)
  105498. +
  105499. +/**
  105500. + * Returns true if _frame1 is less than or equal to _frame2. The comparison is
  105501. + * done modulo DWC_HFNUM_MAX_FRNUM. This accounts for the rollover of the
  105502. + * frame number when the max frame number is reached.
  105503. + */
  105504. +static inline int dwc_frame_num_le(uint16_t frame1, uint16_t frame2)
  105505. +{
  105506. + return ((frame2 - frame1) & DWC_HFNUM_MAX_FRNUM) <=
  105507. + (DWC_HFNUM_MAX_FRNUM >> 1);
  105508. +}
  105509. +
  105510. +/**
  105511. + * Returns true if _frame1 is greater than _frame2. The comparison is done
  105512. + * modulo DWC_HFNUM_MAX_FRNUM. This accounts for the rollover of the frame
  105513. + * number when the max frame number is reached.
  105514. + */
  105515. +static inline int dwc_frame_num_gt(uint16_t frame1, uint16_t frame2)
  105516. +{
  105517. + return (frame1 != frame2) &&
  105518. + (((frame1 - frame2) & DWC_HFNUM_MAX_FRNUM) <
  105519. + (DWC_HFNUM_MAX_FRNUM >> 1));
  105520. +}
  105521. +
  105522. +/**
  105523. + * Increments _frame by the amount specified by _inc. The addition is done
  105524. + * modulo DWC_HFNUM_MAX_FRNUM. Returns the incremented value.
  105525. + */
  105526. +static inline uint16_t dwc_frame_num_inc(uint16_t frame, uint16_t inc)
  105527. +{
  105528. + return (frame + inc) & DWC_HFNUM_MAX_FRNUM;
  105529. +}
  105530. +
  105531. +static inline uint16_t dwc_full_frame_num(uint16_t frame)
  105532. +{
  105533. + return (frame & DWC_HFNUM_MAX_FRNUM) >> 3;
  105534. +}
  105535. +
  105536. +static inline uint16_t dwc_micro_frame_num(uint16_t frame)
  105537. +{
  105538. + return frame & 0x7;
  105539. +}
  105540. +
  105541. +void dwc_otg_hcd_save_data_toggle(dwc_hc_t * hc,
  105542. + dwc_otg_hc_regs_t * hc_regs,
  105543. + dwc_otg_qtd_t * qtd);
  105544. +
  105545. +#ifdef DEBUG
  105546. +/**
  105547. + * Macro to sample the remaining PHY clocks left in the current frame. This
  105548. + * may be used during debugging to determine the average time it takes to
  105549. + * execute sections of code. There are two possible sample points, "a" and
  105550. + * "b", so the _letter argument must be one of these values.
  105551. + *
  105552. + * To dump the average sample times, read the "hcd_frrem" sysfs attribute. For
  105553. + * example, "cat /sys/devices/lm0/hcd_frrem".
  105554. + */
  105555. +#define dwc_sample_frrem(_hcd, _qh, _letter) \
  105556. +{ \
  105557. + hfnum_data_t hfnum; \
  105558. + dwc_otg_qtd_t *qtd; \
  105559. + qtd = list_entry(_qh->qtd_list.next, dwc_otg_qtd_t, qtd_list_entry); \
  105560. + if (usb_pipeint(qtd->urb->pipe) && _qh->start_split_frame != 0 && !qtd->complete_split) { \
  105561. + hfnum.d32 = DWC_READ_REG32(&_hcd->core_if->host_if->host_global_regs->hfnum); \
  105562. + switch (hfnum.b.frnum & 0x7) { \
  105563. + case 7: \
  105564. + _hcd->hfnum_7_samples_##_letter++; \
  105565. + _hcd->hfnum_7_frrem_accum_##_letter += hfnum.b.frrem; \
  105566. + break; \
  105567. + case 0: \
  105568. + _hcd->hfnum_0_samples_##_letter++; \
  105569. + _hcd->hfnum_0_frrem_accum_##_letter += hfnum.b.frrem; \
  105570. + break; \
  105571. + default: \
  105572. + _hcd->hfnum_other_samples_##_letter++; \
  105573. + _hcd->hfnum_other_frrem_accum_##_letter += hfnum.b.frrem; \
  105574. + break; \
  105575. + } \
  105576. + } \
  105577. +}
  105578. +#else
  105579. +#define dwc_sample_frrem(_hcd, _qh, _letter)
  105580. +#endif
  105581. +#endif
  105582. +#endif /* DWC_DEVICE_ONLY */
  105583. diff -Nur linux-3.18.14/drivers/usb/host/dwc_otg/dwc_otg_hcd_if.h linux-rpi/drivers/usb/host/dwc_otg/dwc_otg_hcd_if.h
  105584. --- linux-3.18.14/drivers/usb/host/dwc_otg/dwc_otg_hcd_if.h 1969-12-31 18:00:00.000000000 -0600
  105585. +++ linux-rpi/drivers/usb/host/dwc_otg/dwc_otg_hcd_if.h 2015-05-31 14:46:12.905660961 -0500
  105586. @@ -0,0 +1,417 @@
  105587. +/* ==========================================================================
  105588. + * $File: //dwh/usb_iip/dev/software/otg/linux/drivers/dwc_otg_hcd_if.h $
  105589. + * $Revision: #12 $
  105590. + * $Date: 2011/10/26 $
  105591. + * $Change: 1873028 $
  105592. + *
  105593. + * Synopsys HS OTG Linux Software Driver and documentation (hereinafter,
  105594. + * "Software") is an Unsupported proprietary work of Synopsys, Inc. unless
  105595. + * otherwise expressly agreed to in writing between Synopsys and you.
  105596. + *
  105597. + * The Software IS NOT an item of Licensed Software or Licensed Product under
  105598. + * any End User Software License Agreement or Agreement for Licensed Product
  105599. + * with Synopsys or any supplement thereto. You are permitted to use and
  105600. + * redistribute this Software in source and binary forms, with or without
  105601. + * modification, provided that redistributions of source code must retain this
  105602. + * notice. You may not view, use, disclose, copy or distribute this file or
  105603. + * any information contained herein except pursuant to this license grant from
  105604. + * Synopsys. If you do not agree with this notice, including the disclaimer
  105605. + * below, then you are not authorized to use the Software.
  105606. + *
  105607. + * THIS SOFTWARE IS BEING DISTRIBUTED BY SYNOPSYS SOLELY ON AN "AS IS" BASIS
  105608. + * AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
  105609. + * IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
  105610. + * ARE HEREBY DISCLAIMED. IN NO EVENT SHALL SYNOPSYS BE LIABLE FOR ANY DIRECT,
  105611. + * INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES
  105612. + * (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR
  105613. + * SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER
  105614. + * CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT
  105615. + * LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY
  105616. + * OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH
  105617. + * DAMAGE.
  105618. + * ========================================================================== */
  105619. +#ifndef DWC_DEVICE_ONLY
  105620. +#ifndef __DWC_HCD_IF_H__
  105621. +#define __DWC_HCD_IF_H__
  105622. +
  105623. +#include "dwc_otg_core_if.h"
  105624. +
  105625. +/** @file
  105626. + * This file defines DWC_OTG HCD Core API.
  105627. + */
  105628. +
  105629. +struct dwc_otg_hcd;
  105630. +typedef struct dwc_otg_hcd dwc_otg_hcd_t;
  105631. +
  105632. +struct dwc_otg_hcd_urb;
  105633. +typedef struct dwc_otg_hcd_urb dwc_otg_hcd_urb_t;
  105634. +
  105635. +/** @name HCD Function Driver Callbacks */
  105636. +/** @{ */
  105637. +
  105638. +/** This function is called whenever core switches to host mode. */
  105639. +typedef int (*dwc_otg_hcd_start_cb_t) (dwc_otg_hcd_t * hcd);
  105640. +
  105641. +/** This function is called when device has been disconnected */
  105642. +typedef int (*dwc_otg_hcd_disconnect_cb_t) (dwc_otg_hcd_t * hcd);
  105643. +
  105644. +/** Wrapper provides this function to HCD to core, so it can get hub information to which device is connected */
  105645. +typedef int (*dwc_otg_hcd_hub_info_from_urb_cb_t) (dwc_otg_hcd_t * hcd,
  105646. + void *urb_handle,
  105647. + uint32_t * hub_addr,
  105648. + uint32_t * port_addr);
  105649. +/** Via this function HCD core gets device speed */
  105650. +typedef int (*dwc_otg_hcd_speed_from_urb_cb_t) (dwc_otg_hcd_t * hcd,
  105651. + void *urb_handle);
  105652. +
  105653. +/** This function is called when urb is completed */
  105654. +typedef int (*dwc_otg_hcd_complete_urb_cb_t) (dwc_otg_hcd_t * hcd,
  105655. + void *urb_handle,
  105656. + dwc_otg_hcd_urb_t * dwc_otg_urb,
  105657. + int32_t status);
  105658. +
  105659. +/** Via this function HCD core gets b_hnp_enable parameter */
  105660. +typedef int (*dwc_otg_hcd_get_b_hnp_enable) (dwc_otg_hcd_t * hcd);
  105661. +
  105662. +struct dwc_otg_hcd_function_ops {
  105663. + dwc_otg_hcd_start_cb_t start;
  105664. + dwc_otg_hcd_disconnect_cb_t disconnect;
  105665. + dwc_otg_hcd_hub_info_from_urb_cb_t hub_info;
  105666. + dwc_otg_hcd_speed_from_urb_cb_t speed;
  105667. + dwc_otg_hcd_complete_urb_cb_t complete;
  105668. + dwc_otg_hcd_get_b_hnp_enable get_b_hnp_enable;
  105669. +};
  105670. +/** @} */
  105671. +
  105672. +/** @name HCD Core API */
  105673. +/** @{ */
  105674. +/** This function allocates dwc_otg_hcd structure and returns pointer on it. */
  105675. +extern dwc_otg_hcd_t *dwc_otg_hcd_alloc_hcd(void);
  105676. +
  105677. +/** This function should be called to initiate HCD Core.
  105678. + *
  105679. + * @param hcd The HCD
  105680. + * @param core_if The DWC_OTG Core
  105681. + *
  105682. + * Returns -DWC_E_NO_MEMORY if no enough memory.
  105683. + * Returns 0 on success
  105684. + */
  105685. +extern int dwc_otg_hcd_init(dwc_otg_hcd_t * hcd, dwc_otg_core_if_t * core_if);
  105686. +
  105687. +/** Frees HCD
  105688. + *
  105689. + * @param hcd The HCD
  105690. + */
  105691. +extern void dwc_otg_hcd_remove(dwc_otg_hcd_t * hcd);
  105692. +
  105693. +/** This function should be called on every hardware interrupt.
  105694. + *
  105695. + * @param dwc_otg_hcd The HCD
  105696. + *
  105697. + * Returns non zero if interrupt is handled
  105698. + * Return 0 if interrupt is not handled
  105699. + */
  105700. +extern int32_t dwc_otg_hcd_handle_intr(dwc_otg_hcd_t * dwc_otg_hcd);
  105701. +
  105702. +/** This function is used to handle the fast interrupt
  105703. + *
  105704. + */
  105705. +extern void __attribute__ ((naked)) dwc_otg_hcd_handle_fiq(void);
  105706. +
  105707. +/**
  105708. + * Returns private data set by
  105709. + * dwc_otg_hcd_set_priv_data function.
  105710. + *
  105711. + * @param hcd The HCD
  105712. + */
  105713. +extern void *dwc_otg_hcd_get_priv_data(dwc_otg_hcd_t * hcd);
  105714. +
  105715. +/**
  105716. + * Set private data.
  105717. + *
  105718. + * @param hcd The HCD
  105719. + * @param priv_data pointer to be stored in private data
  105720. + */
  105721. +extern void dwc_otg_hcd_set_priv_data(dwc_otg_hcd_t * hcd, void *priv_data);
  105722. +
  105723. +/**
  105724. + * This function initializes the HCD Core.
  105725. + *
  105726. + * @param hcd The HCD
  105727. + * @param fops The Function Driver Operations data structure containing pointers to all callbacks.
  105728. + *
  105729. + * Returns -DWC_E_NO_DEVICE if Core is currently is in device mode.
  105730. + * Returns 0 on success
  105731. + */
  105732. +extern int dwc_otg_hcd_start(dwc_otg_hcd_t * hcd,
  105733. + struct dwc_otg_hcd_function_ops *fops);
  105734. +
  105735. +/**
  105736. + * Halts the DWC_otg host mode operations in a clean manner. USB transfers are
  105737. + * stopped.
  105738. + *
  105739. + * @param hcd The HCD
  105740. + */
  105741. +extern void dwc_otg_hcd_stop(dwc_otg_hcd_t * hcd);
  105742. +
  105743. +/**
  105744. + * Handles hub class-specific requests.
  105745. + *
  105746. + * @param dwc_otg_hcd The HCD
  105747. + * @param typeReq Request Type
  105748. + * @param wValue wValue from control request
  105749. + * @param wIndex wIndex from control request
  105750. + * @param buf data buffer
  105751. + * @param wLength data buffer length
  105752. + *
  105753. + * Returns -DWC_E_INVALID if invalid argument is passed
  105754. + * Returns 0 on success
  105755. + */
  105756. +extern int dwc_otg_hcd_hub_control(dwc_otg_hcd_t * dwc_otg_hcd,
  105757. + uint16_t typeReq, uint16_t wValue,
  105758. + uint16_t wIndex, uint8_t * buf,
  105759. + uint16_t wLength);
  105760. +
  105761. +/**
  105762. + * Returns otg port number.
  105763. + *
  105764. + * @param hcd The HCD
  105765. + */
  105766. +extern uint32_t dwc_otg_hcd_otg_port(dwc_otg_hcd_t * hcd);
  105767. +
  105768. +/**
  105769. + * Returns OTG version - either 1.3 or 2.0.
  105770. + *
  105771. + * @param core_if The core_if structure pointer
  105772. + */
  105773. +extern uint16_t dwc_otg_get_otg_version(dwc_otg_core_if_t * core_if);
  105774. +
  105775. +/**
  105776. + * Returns 1 if currently core is acting as B host, and 0 otherwise.
  105777. + *
  105778. + * @param hcd The HCD
  105779. + */
  105780. +extern uint32_t dwc_otg_hcd_is_b_host(dwc_otg_hcd_t * hcd);
  105781. +
  105782. +/**
  105783. + * Returns current frame number.
  105784. + *
  105785. + * @param hcd The HCD
  105786. + */
  105787. +extern int dwc_otg_hcd_get_frame_number(dwc_otg_hcd_t * hcd);
  105788. +
  105789. +/**
  105790. + * Dumps hcd state.
  105791. + *
  105792. + * @param hcd The HCD
  105793. + */
  105794. +extern void dwc_otg_hcd_dump_state(dwc_otg_hcd_t * hcd);
  105795. +
  105796. +/**
  105797. + * Dump the average frame remaining at SOF. This can be used to
  105798. + * determine average interrupt latency. Frame remaining is also shown for
  105799. + * start transfer and two additional sample points.
  105800. + * Currently this function is not implemented.
  105801. + *
  105802. + * @param hcd The HCD
  105803. + */
  105804. +extern void dwc_otg_hcd_dump_frrem(dwc_otg_hcd_t * hcd);
  105805. +
  105806. +/**
  105807. + * Sends LPM transaction to the local device.
  105808. + *
  105809. + * @param hcd The HCD
  105810. + * @param devaddr Device Address
  105811. + * @param hird Host initiated resume duration
  105812. + * @param bRemoteWake Value of bRemoteWake field in LPM transaction
  105813. + *
  105814. + * Returns negative value if sending LPM transaction was not succeeded.
  105815. + * Returns 0 on success.
  105816. + */
  105817. +extern int dwc_otg_hcd_send_lpm(dwc_otg_hcd_t * hcd, uint8_t devaddr,
  105818. + uint8_t hird, uint8_t bRemoteWake);
  105819. +
  105820. +/* URB interface */
  105821. +
  105822. +/**
  105823. + * Allocates memory for dwc_otg_hcd_urb structure.
  105824. + * Allocated memory should be freed by call of DWC_FREE.
  105825. + *
  105826. + * @param hcd The HCD
  105827. + * @param iso_desc_count Count of ISOC descriptors
  105828. + * @param atomic_alloc Specefies whether to perform atomic allocation.
  105829. + */
  105830. +extern dwc_otg_hcd_urb_t *dwc_otg_hcd_urb_alloc(dwc_otg_hcd_t * hcd,
  105831. + int iso_desc_count,
  105832. + int atomic_alloc);
  105833. +
  105834. +/**
  105835. + * Set pipe information in URB.
  105836. + *
  105837. + * @param hcd_urb DWC_OTG URB
  105838. + * @param devaddr Device Address
  105839. + * @param ep_num Endpoint Number
  105840. + * @param ep_type Endpoint Type
  105841. + * @param ep_dir Endpoint Direction
  105842. + * @param mps Max Packet Size
  105843. + */
  105844. +extern void dwc_otg_hcd_urb_set_pipeinfo(dwc_otg_hcd_urb_t * hcd_urb,
  105845. + uint8_t devaddr, uint8_t ep_num,
  105846. + uint8_t ep_type, uint8_t ep_dir,
  105847. + uint16_t mps);
  105848. +
  105849. +/* Transfer flags */
  105850. +#define URB_GIVEBACK_ASAP 0x1
  105851. +#define URB_SEND_ZERO_PACKET 0x2
  105852. +
  105853. +/**
  105854. + * Sets dwc_otg_hcd_urb parameters.
  105855. + *
  105856. + * @param urb DWC_OTG URB allocated by dwc_otg_hcd_urb_alloc function.
  105857. + * @param urb_handle Unique handle for request, this will be passed back
  105858. + * to function driver in completion callback.
  105859. + * @param buf The buffer for the data
  105860. + * @param dma The DMA buffer for the data
  105861. + * @param buflen Transfer length
  105862. + * @param sp Buffer for setup data
  105863. + * @param sp_dma DMA address of setup data buffer
  105864. + * @param flags Transfer flags
  105865. + * @param interval Polling interval for interrupt or isochronous transfers.
  105866. + */
  105867. +extern void dwc_otg_hcd_urb_set_params(dwc_otg_hcd_urb_t * urb,
  105868. + void *urb_handle, void *buf,
  105869. + dwc_dma_t dma, uint32_t buflen, void *sp,
  105870. + dwc_dma_t sp_dma, uint32_t flags,
  105871. + uint16_t interval);
  105872. +
  105873. +/** Gets status from dwc_otg_hcd_urb
  105874. + *
  105875. + * @param dwc_otg_urb DWC_OTG URB
  105876. + */
  105877. +extern uint32_t dwc_otg_hcd_urb_get_status(dwc_otg_hcd_urb_t * dwc_otg_urb);
  105878. +
  105879. +/** Gets actual length from dwc_otg_hcd_urb
  105880. + *
  105881. + * @param dwc_otg_urb DWC_OTG URB
  105882. + */
  105883. +extern uint32_t dwc_otg_hcd_urb_get_actual_length(dwc_otg_hcd_urb_t *
  105884. + dwc_otg_urb);
  105885. +
  105886. +/** Gets error count from dwc_otg_hcd_urb. Only for ISOC URBs
  105887. + *
  105888. + * @param dwc_otg_urb DWC_OTG URB
  105889. + */
  105890. +extern uint32_t dwc_otg_hcd_urb_get_error_count(dwc_otg_hcd_urb_t *
  105891. + dwc_otg_urb);
  105892. +
  105893. +/** Set ISOC descriptor offset and length
  105894. + *
  105895. + * @param dwc_otg_urb DWC_OTG URB
  105896. + * @param desc_num ISOC descriptor number
  105897. + * @param offset Offset from beginig of buffer.
  105898. + * @param length Transaction length
  105899. + */
  105900. +extern void dwc_otg_hcd_urb_set_iso_desc_params(dwc_otg_hcd_urb_t * dwc_otg_urb,
  105901. + int desc_num, uint32_t offset,
  105902. + uint32_t length);
  105903. +
  105904. +/** Get status of ISOC descriptor, specified by desc_num
  105905. + *
  105906. + * @param dwc_otg_urb DWC_OTG URB
  105907. + * @param desc_num ISOC descriptor number
  105908. + */
  105909. +extern uint32_t dwc_otg_hcd_urb_get_iso_desc_status(dwc_otg_hcd_urb_t *
  105910. + dwc_otg_urb, int desc_num);
  105911. +
  105912. +/** Get actual length of ISOC descriptor, specified by desc_num
  105913. + *
  105914. + * @param dwc_otg_urb DWC_OTG URB
  105915. + * @param desc_num ISOC descriptor number
  105916. + */
  105917. +extern uint32_t dwc_otg_hcd_urb_get_iso_desc_actual_length(dwc_otg_hcd_urb_t *
  105918. + dwc_otg_urb,
  105919. + int desc_num);
  105920. +
  105921. +/** Queue URB. After transfer is completes, the complete callback will be called with the URB status
  105922. + *
  105923. + * @param dwc_otg_hcd The HCD
  105924. + * @param dwc_otg_urb DWC_OTG URB
  105925. + * @param ep_handle Out parameter for returning endpoint handle
  105926. + * @param atomic_alloc Flag to do atomic allocation if needed
  105927. + *
  105928. + * Returns -DWC_E_NO_DEVICE if no device is connected.
  105929. + * Returns -DWC_E_NO_MEMORY if there is no enough memory.
  105930. + * Returns 0 on success.
  105931. + */
  105932. +extern int dwc_otg_hcd_urb_enqueue(dwc_otg_hcd_t * dwc_otg_hcd,
  105933. + dwc_otg_hcd_urb_t * dwc_otg_urb,
  105934. + void **ep_handle, int atomic_alloc);
  105935. +
  105936. +/** De-queue the specified URB
  105937. + *
  105938. + * @param dwc_otg_hcd The HCD
  105939. + * @param dwc_otg_urb DWC_OTG URB
  105940. + */
  105941. +extern int dwc_otg_hcd_urb_dequeue(dwc_otg_hcd_t * dwc_otg_hcd,
  105942. + dwc_otg_hcd_urb_t * dwc_otg_urb);
  105943. +
  105944. +/** Frees resources in the DWC_otg controller related to a given endpoint.
  105945. + * Any URBs for the endpoint must already be dequeued.
  105946. + *
  105947. + * @param hcd The HCD
  105948. + * @param ep_handle Endpoint handle, returned by dwc_otg_hcd_urb_enqueue function
  105949. + * @param retry Number of retries if there are queued transfers.
  105950. + *
  105951. + * Returns -DWC_E_INVALID if invalid arguments are passed.
  105952. + * Returns 0 on success
  105953. + */
  105954. +extern int dwc_otg_hcd_endpoint_disable(dwc_otg_hcd_t * hcd, void *ep_handle,
  105955. + int retry);
  105956. +
  105957. +/* Resets the data toggle in qh structure. This function can be called from
  105958. + * usb_clear_halt routine.
  105959. + *
  105960. + * @param hcd The HCD
  105961. + * @param ep_handle Endpoint handle, returned by dwc_otg_hcd_urb_enqueue function
  105962. + *
  105963. + * Returns -DWC_E_INVALID if invalid arguments are passed.
  105964. + * Returns 0 on success
  105965. + */
  105966. +extern int dwc_otg_hcd_endpoint_reset(dwc_otg_hcd_t * hcd, void *ep_handle);
  105967. +
  105968. +/** Returns 1 if status of specified port is changed and 0 otherwise.
  105969. + *
  105970. + * @param hcd The HCD
  105971. + * @param port Port number
  105972. + */
  105973. +extern int dwc_otg_hcd_is_status_changed(dwc_otg_hcd_t * hcd, int port);
  105974. +
  105975. +/** Call this function to check if bandwidth was allocated for specified endpoint.
  105976. + * Only for ISOC and INTERRUPT endpoints.
  105977. + *
  105978. + * @param hcd The HCD
  105979. + * @param ep_handle Endpoint handle
  105980. + */
  105981. +extern int dwc_otg_hcd_is_bandwidth_allocated(dwc_otg_hcd_t * hcd,
  105982. + void *ep_handle);
  105983. +
  105984. +/** Call this function to check if bandwidth was freed for specified endpoint.
  105985. + *
  105986. + * @param hcd The HCD
  105987. + * @param ep_handle Endpoint handle
  105988. + */
  105989. +extern int dwc_otg_hcd_is_bandwidth_freed(dwc_otg_hcd_t * hcd, void *ep_handle);
  105990. +
  105991. +/** Returns bandwidth allocated for specified endpoint in microseconds.
  105992. + * Only for ISOC and INTERRUPT endpoints.
  105993. + *
  105994. + * @param hcd The HCD
  105995. + * @param ep_handle Endpoint handle
  105996. + */
  105997. +extern uint8_t dwc_otg_hcd_get_ep_bandwidth(dwc_otg_hcd_t * hcd,
  105998. + void *ep_handle);
  105999. +
  106000. +/** @} */
  106001. +
  106002. +#endif /* __DWC_HCD_IF_H__ */
  106003. +#endif /* DWC_DEVICE_ONLY */
  106004. diff -Nur linux-3.18.14/drivers/usb/host/dwc_otg/dwc_otg_hcd_intr.c linux-rpi/drivers/usb/host/dwc_otg/dwc_otg_hcd_intr.c
  106005. --- linux-3.18.14/drivers/usb/host/dwc_otg/dwc_otg_hcd_intr.c 1969-12-31 18:00:00.000000000 -0600
  106006. +++ linux-rpi/drivers/usb/host/dwc_otg/dwc_otg_hcd_intr.c 2015-05-31 14:46:12.909660961 -0500
  106007. @@ -0,0 +1,2713 @@
  106008. +/* ==========================================================================
  106009. + * $File: //dwh/usb_iip/dev/software/otg/linux/drivers/dwc_otg_hcd_intr.c $
  106010. + * $Revision: #89 $
  106011. + * $Date: 2011/10/20 $
  106012. + * $Change: 1869487 $
  106013. + *
  106014. + * Synopsys HS OTG Linux Software Driver and documentation (hereinafter,
  106015. + * "Software") is an Unsupported proprietary work of Synopsys, Inc. unless
  106016. + * otherwise expressly agreed to in writing between Synopsys and you.
  106017. + *
  106018. + * The Software IS NOT an item of Licensed Software or Licensed Product under
  106019. + * any End User Software License Agreement or Agreement for Licensed Product
  106020. + * with Synopsys or any supplement thereto. You are permitted to use and
  106021. + * redistribute this Software in source and binary forms, with or without
  106022. + * modification, provided that redistributions of source code must retain this
  106023. + * notice. You may not view, use, disclose, copy or distribute this file or
  106024. + * any information contained herein except pursuant to this license grant from
  106025. + * Synopsys. If you do not agree with this notice, including the disclaimer
  106026. + * below, then you are not authorized to use the Software.
  106027. + *
  106028. + * THIS SOFTWARE IS BEING DISTRIBUTED BY SYNOPSYS SOLELY ON AN "AS IS" BASIS
  106029. + * AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
  106030. + * IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
  106031. + * ARE HEREBY DISCLAIMED. IN NO EVENT SHALL SYNOPSYS BE LIABLE FOR ANY DIRECT,
  106032. + * INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES
  106033. + * (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR
  106034. + * SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER
  106035. + * CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT
  106036. + * LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY
  106037. + * OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH
  106038. + * DAMAGE.
  106039. + * ========================================================================== */
  106040. +#ifndef DWC_DEVICE_ONLY
  106041. +
  106042. +#include "dwc_otg_hcd.h"
  106043. +#include "dwc_otg_regs.h"
  106044. +
  106045. +#include <linux/jiffies.h>
  106046. +#include <mach/hardware.h>
  106047. +#include <asm/fiq.h>
  106048. +
  106049. +
  106050. +extern bool microframe_schedule;
  106051. +
  106052. +/** @file
  106053. + * This file contains the implementation of the HCD Interrupt handlers.
  106054. + */
  106055. +
  106056. +int fiq_done, int_done;
  106057. +
  106058. +#ifdef FIQ_DEBUG
  106059. +char buffer[1000*16];
  106060. +int wptr;
  106061. +void notrace _fiq_print(FIQDBG_T dbg_lvl, char *fmt, ...)
  106062. +{
  106063. + FIQDBG_T dbg_lvl_req = FIQDBG_PORTHUB;
  106064. + va_list args;
  106065. + char text[17];
  106066. + hfnum_data_t hfnum = { .d32 = FIQ_READ(dwc_regs_base + 0x408) };
  106067. +
  106068. + if(dbg_lvl & dbg_lvl_req || dbg_lvl == FIQDBG_ERR)
  106069. + {
  106070. + local_fiq_disable();
  106071. + snprintf(text, 9, "%4d%d:%d ", hfnum.b.frnum/8, hfnum.b.frnum%8, 8 - hfnum.b.frrem/937);
  106072. + va_start(args, fmt);
  106073. + vsnprintf(text+8, 9, fmt, args);
  106074. + va_end(args);
  106075. +
  106076. + memcpy(buffer + wptr, text, 16);
  106077. + wptr = (wptr + 16) % sizeof(buffer);
  106078. + local_fiq_enable();
  106079. + }
  106080. +}
  106081. +#endif
  106082. +
  106083. +/** This function handles interrupts for the HCD. */
  106084. +int32_t dwc_otg_hcd_handle_intr(dwc_otg_hcd_t * dwc_otg_hcd)
  106085. +{
  106086. + int retval = 0;
  106087. + static int last_time;
  106088. + dwc_otg_core_if_t *core_if = dwc_otg_hcd->core_if;
  106089. + gintsts_data_t gintsts;
  106090. + gintmsk_data_t gintmsk;
  106091. + hfnum_data_t hfnum;
  106092. + haintmsk_data_t haintmsk;
  106093. +
  106094. +#ifdef DEBUG
  106095. + dwc_otg_core_global_regs_t *global_regs = core_if->core_global_regs;
  106096. +
  106097. +#endif
  106098. +
  106099. + gintsts.d32 = DWC_READ_REG32(&core_if->core_global_regs->gintsts);
  106100. + gintmsk.d32 = DWC_READ_REG32(&core_if->core_global_regs->gintmsk);
  106101. +
  106102. + /* Exit from ISR if core is hibernated */
  106103. + if (core_if->hibernation_suspend == 1) {
  106104. + goto exit_handler_routine;
  106105. + }
  106106. + DWC_SPINLOCK(dwc_otg_hcd->lock);
  106107. + /* Check if HOST Mode */
  106108. + if (dwc_otg_is_host_mode(core_if)) {
  106109. + if (fiq_enable) {
  106110. + local_fiq_disable();
  106111. + fiq_fsm_spin_lock(&dwc_otg_hcd->fiq_state->lock);
  106112. + /* Pull in from the FIQ's disabled mask */
  106113. + gintmsk.d32 = gintmsk.d32 | ~(dwc_otg_hcd->fiq_state->gintmsk_saved.d32);
  106114. + dwc_otg_hcd->fiq_state->gintmsk_saved.d32 = ~0;
  106115. + }
  106116. +
  106117. + if (fiq_fsm_enable && ( 0x0000FFFF & ~(dwc_otg_hcd->fiq_state->haintmsk_saved.b2.chint))) {
  106118. + gintsts.b.hcintr = 1;
  106119. + }
  106120. +
  106121. + /* Danger will robinson: fake a SOF if necessary */
  106122. + if (fiq_fsm_enable && (dwc_otg_hcd->fiq_state->gintmsk_saved.b.sofintr == 1)) {
  106123. + gintsts.b.sofintr = 1;
  106124. + }
  106125. + gintsts.d32 &= gintmsk.d32;
  106126. +
  106127. + if (fiq_enable) {
  106128. + fiq_fsm_spin_unlock(&dwc_otg_hcd->fiq_state->lock);
  106129. + local_fiq_enable();
  106130. + }
  106131. +
  106132. + if (!gintsts.d32) {
  106133. + goto exit_handler_routine;
  106134. + }
  106135. +
  106136. +#ifdef DEBUG
  106137. + // We should be OK doing this because the common interrupts should already have been serviced
  106138. + /* Don't print debug message in the interrupt handler on SOF */
  106139. +#ifndef DEBUG_SOF
  106140. + if (gintsts.d32 != DWC_SOF_INTR_MASK)
  106141. +#endif
  106142. + DWC_DEBUGPL(DBG_HCDI, "\n");
  106143. +#endif
  106144. +
  106145. +#ifdef DEBUG
  106146. +#ifndef DEBUG_SOF
  106147. + if (gintsts.d32 != DWC_SOF_INTR_MASK)
  106148. +#endif
  106149. + DWC_DEBUGPL(DBG_HCDI,
  106150. + "DWC OTG HCD Interrupt Detected gintsts&gintmsk=0x%08x core_if=%p\n",
  106151. + gintsts.d32, core_if);
  106152. +#endif
  106153. + hfnum.d32 = DWC_READ_REG32(&dwc_otg_hcd->core_if->host_if->host_global_regs->hfnum);
  106154. + if (gintsts.b.sofintr) {
  106155. + retval |= dwc_otg_hcd_handle_sof_intr(dwc_otg_hcd);
  106156. + }
  106157. +
  106158. + if (gintsts.b.rxstsqlvl) {
  106159. + retval |=
  106160. + dwc_otg_hcd_handle_rx_status_q_level_intr
  106161. + (dwc_otg_hcd);
  106162. + }
  106163. + if (gintsts.b.nptxfempty) {
  106164. + retval |=
  106165. + dwc_otg_hcd_handle_np_tx_fifo_empty_intr
  106166. + (dwc_otg_hcd);
  106167. + }
  106168. + if (gintsts.b.i2cintr) {
  106169. + /** @todo Implement i2cintr handler. */
  106170. + }
  106171. + if (gintsts.b.portintr) {
  106172. +
  106173. + gintmsk_data_t gintmsk = { .b.portintr = 1};
  106174. + retval |= dwc_otg_hcd_handle_port_intr(dwc_otg_hcd);
  106175. + if (fiq_enable) {
  106176. + local_fiq_disable();
  106177. + fiq_fsm_spin_lock(&dwc_otg_hcd->fiq_state->lock);
  106178. + DWC_MODIFY_REG32(&dwc_otg_hcd->core_if->core_global_regs->gintmsk, 0, gintmsk.d32);
  106179. + fiq_fsm_spin_unlock(&dwc_otg_hcd->fiq_state->lock);
  106180. + local_fiq_enable();
  106181. + } else {
  106182. + DWC_MODIFY_REG32(&dwc_otg_hcd->core_if->core_global_regs->gintmsk, 0, gintmsk.d32);
  106183. + }
  106184. + }
  106185. + if (gintsts.b.hcintr) {
  106186. + retval |= dwc_otg_hcd_handle_hc_intr(dwc_otg_hcd);
  106187. + }
  106188. + if (gintsts.b.ptxfempty) {
  106189. + retval |=
  106190. + dwc_otg_hcd_handle_perio_tx_fifo_empty_intr
  106191. + (dwc_otg_hcd);
  106192. + }
  106193. +#ifdef DEBUG
  106194. +#ifndef DEBUG_SOF
  106195. + if (gintsts.d32 != DWC_SOF_INTR_MASK)
  106196. +#endif
  106197. + {
  106198. + DWC_DEBUGPL(DBG_HCDI,
  106199. + "DWC OTG HCD Finished Servicing Interrupts\n");
  106200. + DWC_DEBUGPL(DBG_HCDV, "DWC OTG HCD gintsts=0x%08x\n",
  106201. + DWC_READ_REG32(&global_regs->gintsts));
  106202. + DWC_DEBUGPL(DBG_HCDV, "DWC OTG HCD gintmsk=0x%08x\n",
  106203. + DWC_READ_REG32(&global_regs->gintmsk));
  106204. + }
  106205. +#endif
  106206. +
  106207. +#ifdef DEBUG
  106208. +#ifndef DEBUG_SOF
  106209. + if (gintsts.d32 != DWC_SOF_INTR_MASK)
  106210. +#endif
  106211. + DWC_DEBUGPL(DBG_HCDI, "\n");
  106212. +#endif
  106213. +
  106214. + }
  106215. +
  106216. +exit_handler_routine:
  106217. + if (fiq_enable) {
  106218. + gintmsk_data_t gintmsk_new;
  106219. + haintmsk_data_t haintmsk_new;
  106220. + local_fiq_disable();
  106221. + fiq_fsm_spin_lock(&dwc_otg_hcd->fiq_state->lock);
  106222. + gintmsk_new.d32 = *(volatile uint32_t *)&dwc_otg_hcd->fiq_state->gintmsk_saved.d32;
  106223. + if(fiq_fsm_enable)
  106224. + haintmsk_new.d32 = *(volatile uint32_t *)&dwc_otg_hcd->fiq_state->haintmsk_saved.d32;
  106225. + else
  106226. + haintmsk_new.d32 = 0x0000FFFF;
  106227. +
  106228. + /* The FIQ could have sneaked another interrupt in. If so, don't clear MPHI */
  106229. + if ((gintmsk_new.d32 == ~0) && (haintmsk_new.d32 == 0x0000FFFF)) {
  106230. + DWC_WRITE_REG32(dwc_otg_hcd->fiq_state->mphi_regs.intstat, (1<<16));
  106231. + if (dwc_otg_hcd->fiq_state->mphi_int_count >= 50) {
  106232. + fiq_print(FIQDBG_INT, dwc_otg_hcd->fiq_state, "MPHI CLR");
  106233. + DWC_WRITE_REG32(dwc_otg_hcd->fiq_state->mphi_regs.ctrl, ((1<<31) + (1<<16)));
  106234. + while (!(DWC_READ_REG32(dwc_otg_hcd->fiq_state->mphi_regs.ctrl) & (1 << 17)))
  106235. + ;
  106236. + DWC_WRITE_REG32(dwc_otg_hcd->fiq_state->mphi_regs.ctrl, (1<<31));
  106237. + dwc_otg_hcd->fiq_state->mphi_int_count = 0;
  106238. + }
  106239. + int_done++;
  106240. + }
  106241. + haintmsk.d32 = DWC_READ_REG32(&core_if->host_if->host_global_regs->haintmsk);
  106242. + /* Re-enable interrupts that the FIQ masked (first time round) */
  106243. + FIQ_WRITE(dwc_otg_hcd->fiq_state->dwc_regs_base + GINTMSK, gintmsk.d32);
  106244. + fiq_fsm_spin_unlock(&dwc_otg_hcd->fiq_state->lock);
  106245. + local_fiq_enable();
  106246. +
  106247. + if ((jiffies / HZ) > last_time) {
  106248. + //dwc_otg_qh_t *qh;
  106249. + //dwc_list_link_t *cur;
  106250. + /* Once a second output the fiq and irq numbers, useful for debug */
  106251. + last_time = jiffies / HZ;
  106252. + // DWC_WARN("np_kick=%d AHC=%d sched_frame=%d cur_frame=%d int_done=%d fiq_done=%d",
  106253. + // dwc_otg_hcd->fiq_state->kick_np_queues, dwc_otg_hcd->available_host_channels,
  106254. + // dwc_otg_hcd->fiq_state->next_sched_frame, hfnum.b.frnum, int_done, dwc_otg_hcd->fiq_state->fiq_done);
  106255. + //printk(KERN_WARNING "Periodic queues:\n");
  106256. + }
  106257. + }
  106258. +
  106259. + DWC_SPINUNLOCK(dwc_otg_hcd->lock);
  106260. + return retval;
  106261. +}
  106262. +
  106263. +#ifdef DWC_TRACK_MISSED_SOFS
  106264. +
  106265. +#warning Compiling code to track missed SOFs
  106266. +#define FRAME_NUM_ARRAY_SIZE 1000
  106267. +/**
  106268. + * This function is for debug only.
  106269. + */
  106270. +static inline void track_missed_sofs(uint16_t curr_frame_number)
  106271. +{
  106272. + static uint16_t frame_num_array[FRAME_NUM_ARRAY_SIZE];
  106273. + static uint16_t last_frame_num_array[FRAME_NUM_ARRAY_SIZE];
  106274. + static int frame_num_idx = 0;
  106275. + static uint16_t last_frame_num = DWC_HFNUM_MAX_FRNUM;
  106276. + static int dumped_frame_num_array = 0;
  106277. +
  106278. + if (frame_num_idx < FRAME_NUM_ARRAY_SIZE) {
  106279. + if (((last_frame_num + 1) & DWC_HFNUM_MAX_FRNUM) !=
  106280. + curr_frame_number) {
  106281. + frame_num_array[frame_num_idx] = curr_frame_number;
  106282. + last_frame_num_array[frame_num_idx++] = last_frame_num;
  106283. + }
  106284. + } else if (!dumped_frame_num_array) {
  106285. + int i;
  106286. + DWC_PRINTF("Frame Last Frame\n");
  106287. + DWC_PRINTF("----- ----------\n");
  106288. + for (i = 0; i < FRAME_NUM_ARRAY_SIZE; i++) {
  106289. + DWC_PRINTF("0x%04x 0x%04x\n",
  106290. + frame_num_array[i], last_frame_num_array[i]);
  106291. + }
  106292. + dumped_frame_num_array = 1;
  106293. + }
  106294. + last_frame_num = curr_frame_number;
  106295. +}
  106296. +#endif
  106297. +
  106298. +/**
  106299. + * Handles the start-of-frame interrupt in host mode. Non-periodic
  106300. + * transactions may be queued to the DWC_otg controller for the current
  106301. + * (micro)frame. Periodic transactions may be queued to the controller for the
  106302. + * next (micro)frame.
  106303. + */
  106304. +int32_t dwc_otg_hcd_handle_sof_intr(dwc_otg_hcd_t * hcd)
  106305. +{
  106306. + hfnum_data_t hfnum;
  106307. + gintsts_data_t gintsts = { .d32 = 0 };
  106308. + dwc_list_link_t *qh_entry;
  106309. + dwc_otg_qh_t *qh;
  106310. + dwc_otg_transaction_type_e tr_type;
  106311. + int did_something = 0;
  106312. + int32_t next_sched_frame = -1;
  106313. +
  106314. + hfnum.d32 =
  106315. + DWC_READ_REG32(&hcd->core_if->host_if->host_global_regs->hfnum);
  106316. +
  106317. +#ifdef DEBUG_SOF
  106318. + DWC_DEBUGPL(DBG_HCD, "--Start of Frame Interrupt--\n");
  106319. +#endif
  106320. + hcd->frame_number = hfnum.b.frnum;
  106321. +
  106322. +#ifdef DEBUG
  106323. + hcd->frrem_accum += hfnum.b.frrem;
  106324. + hcd->frrem_samples++;
  106325. +#endif
  106326. +
  106327. +#ifdef DWC_TRACK_MISSED_SOFS
  106328. + track_missed_sofs(hcd->frame_number);
  106329. +#endif
  106330. + /* Determine whether any periodic QHs should be executed. */
  106331. + qh_entry = DWC_LIST_FIRST(&hcd->periodic_sched_inactive);
  106332. + while (qh_entry != &hcd->periodic_sched_inactive) {
  106333. + qh = DWC_LIST_ENTRY(qh_entry, dwc_otg_qh_t, qh_list_entry);
  106334. + qh_entry = qh_entry->next;
  106335. + if (dwc_frame_num_le(qh->sched_frame, hcd->frame_number)) {
  106336. +
  106337. + /*
  106338. + * Move QH to the ready list to be executed next
  106339. + * (micro)frame.
  106340. + */
  106341. + DWC_LIST_MOVE_HEAD(&hcd->periodic_sched_ready,
  106342. + &qh->qh_list_entry);
  106343. +
  106344. + did_something = 1;
  106345. + }
  106346. + else
  106347. + {
  106348. + if(next_sched_frame < 0 || dwc_frame_num_le(qh->sched_frame, next_sched_frame))
  106349. + {
  106350. + next_sched_frame = qh->sched_frame;
  106351. + }
  106352. + }
  106353. + }
  106354. + if (fiq_enable)
  106355. + hcd->fiq_state->next_sched_frame = next_sched_frame;
  106356. +
  106357. + tr_type = dwc_otg_hcd_select_transactions(hcd);
  106358. + if (tr_type != DWC_OTG_TRANSACTION_NONE) {
  106359. + dwc_otg_hcd_queue_transactions(hcd, tr_type);
  106360. + did_something = 1;
  106361. + }
  106362. +
  106363. + /* Clear interrupt - but do not trample on the FIQ sof */
  106364. + if (!fiq_fsm_enable) {
  106365. + gintsts.b.sofintr = 1;
  106366. + DWC_WRITE_REG32(&hcd->core_if->core_global_regs->gintsts, gintsts.d32);
  106367. + }
  106368. + return 1;
  106369. +}
  106370. +
  106371. +/** Handles the Rx Status Queue Level Interrupt, which indicates that there is at
  106372. + * least one packet in the Rx FIFO. The packets are moved from the FIFO to
  106373. + * memory if the DWC_otg controller is operating in Slave mode. */
  106374. +int32_t dwc_otg_hcd_handle_rx_status_q_level_intr(dwc_otg_hcd_t * dwc_otg_hcd)
  106375. +{
  106376. + host_grxsts_data_t grxsts;
  106377. + dwc_hc_t *hc = NULL;
  106378. +
  106379. + DWC_DEBUGPL(DBG_HCD, "--RxStsQ Level Interrupt--\n");
  106380. +
  106381. + grxsts.d32 =
  106382. + DWC_READ_REG32(&dwc_otg_hcd->core_if->core_global_regs->grxstsp);
  106383. +
  106384. + hc = dwc_otg_hcd->hc_ptr_array[grxsts.b.chnum];
  106385. + if (!hc) {
  106386. + DWC_ERROR("Unable to get corresponding channel\n");
  106387. + return 0;
  106388. + }
  106389. +
  106390. + /* Packet Status */
  106391. + DWC_DEBUGPL(DBG_HCDV, " Ch num = %d\n", grxsts.b.chnum);
  106392. + DWC_DEBUGPL(DBG_HCDV, " Count = %d\n", grxsts.b.bcnt);
  106393. + DWC_DEBUGPL(DBG_HCDV, " DPID = %d, hc.dpid = %d\n", grxsts.b.dpid,
  106394. + hc->data_pid_start);
  106395. + DWC_DEBUGPL(DBG_HCDV, " PStatus = %d\n", grxsts.b.pktsts);
  106396. +
  106397. + switch (grxsts.b.pktsts) {
  106398. + case DWC_GRXSTS_PKTSTS_IN:
  106399. + /* Read the data into the host buffer. */
  106400. + if (grxsts.b.bcnt > 0) {
  106401. + dwc_otg_read_packet(dwc_otg_hcd->core_if,
  106402. + hc->xfer_buff, grxsts.b.bcnt);
  106403. +
  106404. + /* Update the HC fields for the next packet received. */
  106405. + hc->xfer_count += grxsts.b.bcnt;
  106406. + hc->xfer_buff += grxsts.b.bcnt;
  106407. + }
  106408. +
  106409. + case DWC_GRXSTS_PKTSTS_IN_XFER_COMP:
  106410. + case DWC_GRXSTS_PKTSTS_DATA_TOGGLE_ERR:
  106411. + case DWC_GRXSTS_PKTSTS_CH_HALTED:
  106412. + /* Handled in interrupt, just ignore data */
  106413. + break;
  106414. + default:
  106415. + DWC_ERROR("RX_STS_Q Interrupt: Unknown status %d\n",
  106416. + grxsts.b.pktsts);
  106417. + break;
  106418. + }
  106419. +
  106420. + return 1;
  106421. +}
  106422. +
  106423. +/** This interrupt occurs when the non-periodic Tx FIFO is half-empty. More
  106424. + * data packets may be written to the FIFO for OUT transfers. More requests
  106425. + * may be written to the non-periodic request queue for IN transfers. This
  106426. + * interrupt is enabled only in Slave mode. */
  106427. +int32_t dwc_otg_hcd_handle_np_tx_fifo_empty_intr(dwc_otg_hcd_t * dwc_otg_hcd)
  106428. +{
  106429. + DWC_DEBUGPL(DBG_HCD, "--Non-Periodic TxFIFO Empty Interrupt--\n");
  106430. + dwc_otg_hcd_queue_transactions(dwc_otg_hcd,
  106431. + DWC_OTG_TRANSACTION_NON_PERIODIC);
  106432. + return 1;
  106433. +}
  106434. +
  106435. +/** This interrupt occurs when the periodic Tx FIFO is half-empty. More data
  106436. + * packets may be written to the FIFO for OUT transfers. More requests may be
  106437. + * written to the periodic request queue for IN transfers. This interrupt is
  106438. + * enabled only in Slave mode. */
  106439. +int32_t dwc_otg_hcd_handle_perio_tx_fifo_empty_intr(dwc_otg_hcd_t * dwc_otg_hcd)
  106440. +{
  106441. + DWC_DEBUGPL(DBG_HCD, "--Periodic TxFIFO Empty Interrupt--\n");
  106442. + dwc_otg_hcd_queue_transactions(dwc_otg_hcd,
  106443. + DWC_OTG_TRANSACTION_PERIODIC);
  106444. + return 1;
  106445. +}
  106446. +
  106447. +/** There are multiple conditions that can cause a port interrupt. This function
  106448. + * determines which interrupt conditions have occurred and handles them
  106449. + * appropriately. */
  106450. +int32_t dwc_otg_hcd_handle_port_intr(dwc_otg_hcd_t * dwc_otg_hcd)
  106451. +{
  106452. + int retval = 0;
  106453. + hprt0_data_t hprt0;
  106454. + hprt0_data_t hprt0_modify;
  106455. +
  106456. + hprt0.d32 = DWC_READ_REG32(dwc_otg_hcd->core_if->host_if->hprt0);
  106457. + hprt0_modify.d32 = DWC_READ_REG32(dwc_otg_hcd->core_if->host_if->hprt0);
  106458. +
  106459. + /* Clear appropriate bits in HPRT0 to clear the interrupt bit in
  106460. + * GINTSTS */
  106461. +
  106462. + hprt0_modify.b.prtena = 0;
  106463. + hprt0_modify.b.prtconndet = 0;
  106464. + hprt0_modify.b.prtenchng = 0;
  106465. + hprt0_modify.b.prtovrcurrchng = 0;
  106466. +
  106467. + /* Port Connect Detected
  106468. + * Set flag and clear if detected */
  106469. + if (dwc_otg_hcd->core_if->hibernation_suspend == 1) {
  106470. + // Dont modify port status if we are in hibernation state
  106471. + hprt0_modify.b.prtconndet = 1;
  106472. + hprt0_modify.b.prtenchng = 1;
  106473. + DWC_WRITE_REG32(dwc_otg_hcd->core_if->host_if->hprt0, hprt0_modify.d32);
  106474. + hprt0.d32 = DWC_READ_REG32(dwc_otg_hcd->core_if->host_if->hprt0);
  106475. + return retval;
  106476. + }
  106477. +
  106478. + if (hprt0.b.prtconndet) {
  106479. + /** @todo - check if steps performed in 'else' block should be perfromed regardles adp */
  106480. + if (dwc_otg_hcd->core_if->adp_enable &&
  106481. + dwc_otg_hcd->core_if->adp.vbuson_timer_started == 1) {
  106482. + DWC_PRINTF("PORT CONNECT DETECTED ----------------\n");
  106483. + DWC_TIMER_CANCEL(dwc_otg_hcd->core_if->adp.vbuson_timer);
  106484. + dwc_otg_hcd->core_if->adp.vbuson_timer_started = 0;
  106485. + /* TODO - check if this is required, as
  106486. + * host initialization was already performed
  106487. + * after initial ADP probing
  106488. + */
  106489. + /*dwc_otg_hcd->core_if->adp.vbuson_timer_started = 0;
  106490. + dwc_otg_core_init(dwc_otg_hcd->core_if);
  106491. + dwc_otg_enable_global_interrupts(dwc_otg_hcd->core_if);
  106492. + cil_hcd_start(dwc_otg_hcd->core_if);*/
  106493. + } else {
  106494. +
  106495. + DWC_DEBUGPL(DBG_HCD, "--Port Interrupt HPRT0=0x%08x "
  106496. + "Port Connect Detected--\n", hprt0.d32);
  106497. + dwc_otg_hcd->flags.b.port_connect_status_change = 1;
  106498. + dwc_otg_hcd->flags.b.port_connect_status = 1;
  106499. + hprt0_modify.b.prtconndet = 1;
  106500. +
  106501. + /* B-Device has connected, Delete the connection timer. */
  106502. + DWC_TIMER_CANCEL(dwc_otg_hcd->conn_timer);
  106503. + }
  106504. + /* The Hub driver asserts a reset when it sees port connect
  106505. + * status change flag */
  106506. + retval |= 1;
  106507. + }
  106508. +
  106509. + /* Port Enable Changed
  106510. + * Clear if detected - Set internal flag if disabled */
  106511. + if (hprt0.b.prtenchng) {
  106512. + DWC_DEBUGPL(DBG_HCD, " --Port Interrupt HPRT0=0x%08x "
  106513. + "Port Enable Changed--\n", hprt0.d32);
  106514. + hprt0_modify.b.prtenchng = 1;
  106515. + if (hprt0.b.prtena == 1) {
  106516. + hfir_data_t hfir;
  106517. + int do_reset = 0;
  106518. + dwc_otg_core_params_t *params =
  106519. + dwc_otg_hcd->core_if->core_params;
  106520. + dwc_otg_core_global_regs_t *global_regs =
  106521. + dwc_otg_hcd->core_if->core_global_regs;
  106522. + dwc_otg_host_if_t *host_if =
  106523. + dwc_otg_hcd->core_if->host_if;
  106524. +
  106525. + /* Every time when port enables calculate
  106526. + * HFIR.FrInterval
  106527. + */
  106528. + hfir.d32 = DWC_READ_REG32(&host_if->host_global_regs->hfir);
  106529. + hfir.b.frint = calc_frame_interval(dwc_otg_hcd->core_if);
  106530. + DWC_WRITE_REG32(&host_if->host_global_regs->hfir, hfir.d32);
  106531. +
  106532. + /* Check if we need to adjust the PHY clock speed for
  106533. + * low power and adjust it */
  106534. + if (params->host_support_fs_ls_low_power) {
  106535. + gusbcfg_data_t usbcfg;
  106536. +
  106537. + usbcfg.d32 =
  106538. + DWC_READ_REG32(&global_regs->gusbcfg);
  106539. +
  106540. + if (hprt0.b.prtspd == DWC_HPRT0_PRTSPD_LOW_SPEED
  106541. + || hprt0.b.prtspd ==
  106542. + DWC_HPRT0_PRTSPD_FULL_SPEED) {
  106543. + /*
  106544. + * Low power
  106545. + */
  106546. + hcfg_data_t hcfg;
  106547. + if (usbcfg.b.phylpwrclksel == 0) {
  106548. + /* Set PHY low power clock select for FS/LS devices */
  106549. + usbcfg.b.phylpwrclksel = 1;
  106550. + DWC_WRITE_REG32
  106551. + (&global_regs->gusbcfg,
  106552. + usbcfg.d32);
  106553. + do_reset = 1;
  106554. + }
  106555. +
  106556. + hcfg.d32 =
  106557. + DWC_READ_REG32
  106558. + (&host_if->host_global_regs->hcfg);
  106559. +
  106560. + if (hprt0.b.prtspd ==
  106561. + DWC_HPRT0_PRTSPD_LOW_SPEED
  106562. + && params->host_ls_low_power_phy_clk
  106563. + ==
  106564. + DWC_HOST_LS_LOW_POWER_PHY_CLK_PARAM_6MHZ)
  106565. + {
  106566. + /* 6 MHZ */
  106567. + DWC_DEBUGPL(DBG_CIL,
  106568. + "FS_PHY programming HCFG to 6 MHz (Low Power)\n");
  106569. + if (hcfg.b.fslspclksel !=
  106570. + DWC_HCFG_6_MHZ) {
  106571. + hcfg.b.fslspclksel =
  106572. + DWC_HCFG_6_MHZ;
  106573. + DWC_WRITE_REG32
  106574. + (&host_if->host_global_regs->hcfg,
  106575. + hcfg.d32);
  106576. + do_reset = 1;
  106577. + }
  106578. + } else {
  106579. + /* 48 MHZ */
  106580. + DWC_DEBUGPL(DBG_CIL,
  106581. + "FS_PHY programming HCFG to 48 MHz ()\n");
  106582. + if (hcfg.b.fslspclksel !=
  106583. + DWC_HCFG_48_MHZ) {
  106584. + hcfg.b.fslspclksel =
  106585. + DWC_HCFG_48_MHZ;
  106586. + DWC_WRITE_REG32
  106587. + (&host_if->host_global_regs->hcfg,
  106588. + hcfg.d32);
  106589. + do_reset = 1;
  106590. + }
  106591. + }
  106592. + } else {
  106593. + /*
  106594. + * Not low power
  106595. + */
  106596. + if (usbcfg.b.phylpwrclksel == 1) {
  106597. + usbcfg.b.phylpwrclksel = 0;
  106598. + DWC_WRITE_REG32
  106599. + (&global_regs->gusbcfg,
  106600. + usbcfg.d32);
  106601. + do_reset = 1;
  106602. + }
  106603. + }
  106604. +
  106605. + if (do_reset) {
  106606. + DWC_TASK_SCHEDULE(dwc_otg_hcd->reset_tasklet);
  106607. + }
  106608. + }
  106609. +
  106610. + if (!do_reset) {
  106611. + /* Port has been enabled set the reset change flag */
  106612. + dwc_otg_hcd->flags.b.port_reset_change = 1;
  106613. + }
  106614. + } else {
  106615. + dwc_otg_hcd->flags.b.port_enable_change = 1;
  106616. + }
  106617. + retval |= 1;
  106618. + }
  106619. +
  106620. + /** Overcurrent Change Interrupt */
  106621. + if (hprt0.b.prtovrcurrchng) {
  106622. + DWC_DEBUGPL(DBG_HCD, " --Port Interrupt HPRT0=0x%08x "
  106623. + "Port Overcurrent Changed--\n", hprt0.d32);
  106624. + dwc_otg_hcd->flags.b.port_over_current_change = 1;
  106625. + hprt0_modify.b.prtovrcurrchng = 1;
  106626. + retval |= 1;
  106627. + }
  106628. +
  106629. + /* Clear Port Interrupts */
  106630. + DWC_WRITE_REG32(dwc_otg_hcd->core_if->host_if->hprt0, hprt0_modify.d32);
  106631. +
  106632. + return retval;
  106633. +}
  106634. +
  106635. +/** This interrupt indicates that one or more host channels has a pending
  106636. + * interrupt. There are multiple conditions that can cause each host channel
  106637. + * interrupt. This function determines which conditions have occurred for each
  106638. + * host channel interrupt and handles them appropriately. */
  106639. +int32_t dwc_otg_hcd_handle_hc_intr(dwc_otg_hcd_t * dwc_otg_hcd)
  106640. +{
  106641. + int i;
  106642. + int retval = 0;
  106643. + haint_data_t haint = { .d32 = 0 } ;
  106644. +
  106645. + /* Clear appropriate bits in HCINTn to clear the interrupt bit in
  106646. + * GINTSTS */
  106647. +
  106648. + if (!fiq_fsm_enable)
  106649. + haint.d32 = dwc_otg_read_host_all_channels_intr(dwc_otg_hcd->core_if);
  106650. +
  106651. + // Overwrite with saved interrupts from fiq handler
  106652. + if(fiq_fsm_enable)
  106653. + {
  106654. + /* check the mask? */
  106655. + local_fiq_disable();
  106656. + fiq_fsm_spin_lock(&dwc_otg_hcd->fiq_state->lock);
  106657. + haint.b2.chint |= ~(dwc_otg_hcd->fiq_state->haintmsk_saved.b2.chint);
  106658. + dwc_otg_hcd->fiq_state->haintmsk_saved.b2.chint = ~0;
  106659. + fiq_fsm_spin_unlock(&dwc_otg_hcd->fiq_state->lock);
  106660. + local_fiq_enable();
  106661. + }
  106662. +
  106663. + for (i = 0; i < dwc_otg_hcd->core_if->core_params->host_channels; i++) {
  106664. + if (haint.b2.chint & (1 << i)) {
  106665. + retval |= dwc_otg_hcd_handle_hc_n_intr(dwc_otg_hcd, i);
  106666. + }
  106667. + }
  106668. +
  106669. + return retval;
  106670. +}
  106671. +
  106672. +/**
  106673. + * Gets the actual length of a transfer after the transfer halts. _halt_status
  106674. + * holds the reason for the halt.
  106675. + *
  106676. + * For IN transfers where halt_status is DWC_OTG_HC_XFER_COMPLETE,
  106677. + * *short_read is set to 1 upon return if less than the requested
  106678. + * number of bytes were transferred. Otherwise, *short_read is set to 0 upon
  106679. + * return. short_read may also be NULL on entry, in which case it remains
  106680. + * unchanged.
  106681. + */
  106682. +static uint32_t get_actual_xfer_length(dwc_hc_t * hc,
  106683. + dwc_otg_hc_regs_t * hc_regs,
  106684. + dwc_otg_qtd_t * qtd,
  106685. + dwc_otg_halt_status_e halt_status,
  106686. + int *short_read)
  106687. +{
  106688. + hctsiz_data_t hctsiz;
  106689. + uint32_t length;
  106690. +
  106691. + if (short_read != NULL) {
  106692. + *short_read = 0;
  106693. + }
  106694. + hctsiz.d32 = DWC_READ_REG32(&hc_regs->hctsiz);
  106695. +
  106696. + if (halt_status == DWC_OTG_HC_XFER_COMPLETE) {
  106697. + if (hc->ep_is_in) {
  106698. + length = hc->xfer_len - hctsiz.b.xfersize;
  106699. + if (short_read != NULL) {
  106700. + *short_read = (hctsiz.b.xfersize != 0);
  106701. + }
  106702. + } else if (hc->qh->do_split) {
  106703. + //length = split_out_xfersize[hc->hc_num];
  106704. + length = qtd->ssplit_out_xfer_count;
  106705. + } else {
  106706. + length = hc->xfer_len;
  106707. + }
  106708. + } else {
  106709. + /*
  106710. + * Must use the hctsiz.pktcnt field to determine how much data
  106711. + * has been transferred. This field reflects the number of
  106712. + * packets that have been transferred via the USB. This is
  106713. + * always an integral number of packets if the transfer was
  106714. + * halted before its normal completion. (Can't use the
  106715. + * hctsiz.xfersize field because that reflects the number of
  106716. + * bytes transferred via the AHB, not the USB).
  106717. + */
  106718. + length =
  106719. + (hc->start_pkt_count - hctsiz.b.pktcnt) * hc->max_packet;
  106720. + }
  106721. +
  106722. + return length;
  106723. +}
  106724. +
  106725. +/**
  106726. + * Updates the state of the URB after a Transfer Complete interrupt on the
  106727. + * host channel. Updates the actual_length field of the URB based on the
  106728. + * number of bytes transferred via the host channel. Sets the URB status
  106729. + * if the data transfer is finished.
  106730. + *
  106731. + * @return 1 if the data transfer specified by the URB is completely finished,
  106732. + * 0 otherwise.
  106733. + */
  106734. +static int update_urb_state_xfer_comp(dwc_hc_t * hc,
  106735. + dwc_otg_hc_regs_t * hc_regs,
  106736. + dwc_otg_hcd_urb_t * urb,
  106737. + dwc_otg_qtd_t * qtd)
  106738. +{
  106739. + int xfer_done = 0;
  106740. + int short_read = 0;
  106741. +
  106742. + int xfer_length;
  106743. +
  106744. + xfer_length = get_actual_xfer_length(hc, hc_regs, qtd,
  106745. + DWC_OTG_HC_XFER_COMPLETE,
  106746. + &short_read);
  106747. +
  106748. + /* non DWORD-aligned buffer case handling. */
  106749. + if (hc->align_buff && xfer_length && hc->ep_is_in) {
  106750. + dwc_memcpy(urb->buf + urb->actual_length, hc->qh->dw_align_buf,
  106751. + xfer_length);
  106752. + }
  106753. +
  106754. + urb->actual_length += xfer_length;
  106755. +
  106756. + if (xfer_length && (hc->ep_type == DWC_OTG_EP_TYPE_BULK) &&
  106757. + (urb->flags & URB_SEND_ZERO_PACKET)
  106758. + && (urb->actual_length == urb->length)
  106759. + && !(urb->length % hc->max_packet)) {
  106760. + xfer_done = 0;
  106761. + } else if (short_read || urb->actual_length >= urb->length) {
  106762. + xfer_done = 1;
  106763. + urb->status = 0;
  106764. + }
  106765. +
  106766. +#ifdef DEBUG
  106767. + {
  106768. + hctsiz_data_t hctsiz;
  106769. + hctsiz.d32 = DWC_READ_REG32(&hc_regs->hctsiz);
  106770. + DWC_DEBUGPL(DBG_HCDV, "DWC_otg: %s: %s, channel %d\n",
  106771. + __func__, (hc->ep_is_in ? "IN" : "OUT"),
  106772. + hc->hc_num);
  106773. + DWC_DEBUGPL(DBG_HCDV, " hc->xfer_len %d\n", hc->xfer_len);
  106774. + DWC_DEBUGPL(DBG_HCDV, " hctsiz.xfersize %d\n",
  106775. + hctsiz.b.xfersize);
  106776. + DWC_DEBUGPL(DBG_HCDV, " urb->transfer_buffer_length %d\n",
  106777. + urb->length);
  106778. + DWC_DEBUGPL(DBG_HCDV, " urb->actual_length %d\n",
  106779. + urb->actual_length);
  106780. + DWC_DEBUGPL(DBG_HCDV, " short_read %d, xfer_done %d\n",
  106781. + short_read, xfer_done);
  106782. + }
  106783. +#endif
  106784. +
  106785. + return xfer_done;
  106786. +}
  106787. +
  106788. +/*
  106789. + * Save the starting data toggle for the next transfer. The data toggle is
  106790. + * saved in the QH for non-control transfers and it's saved in the QTD for
  106791. + * control transfers.
  106792. + */
  106793. +void dwc_otg_hcd_save_data_toggle(dwc_hc_t * hc,
  106794. + dwc_otg_hc_regs_t * hc_regs, dwc_otg_qtd_t * qtd)
  106795. +{
  106796. + hctsiz_data_t hctsiz;
  106797. + hctsiz.d32 = DWC_READ_REG32(&hc_regs->hctsiz);
  106798. +
  106799. + if (hc->ep_type != DWC_OTG_EP_TYPE_CONTROL) {
  106800. + dwc_otg_qh_t *qh = hc->qh;
  106801. + if (hctsiz.b.pid == DWC_HCTSIZ_DATA0) {
  106802. + qh->data_toggle = DWC_OTG_HC_PID_DATA0;
  106803. + } else {
  106804. + qh->data_toggle = DWC_OTG_HC_PID_DATA1;
  106805. + }
  106806. + } else {
  106807. + if (hctsiz.b.pid == DWC_HCTSIZ_DATA0) {
  106808. + qtd->data_toggle = DWC_OTG_HC_PID_DATA0;
  106809. + } else {
  106810. + qtd->data_toggle = DWC_OTG_HC_PID_DATA1;
  106811. + }
  106812. + }
  106813. +}
  106814. +
  106815. +/**
  106816. + * Updates the state of an Isochronous URB when the transfer is stopped for
  106817. + * any reason. The fields of the current entry in the frame descriptor array
  106818. + * are set based on the transfer state and the input _halt_status. Completes
  106819. + * the Isochronous URB if all the URB frames have been completed.
  106820. + *
  106821. + * @return DWC_OTG_HC_XFER_COMPLETE if there are more frames remaining to be
  106822. + * transferred in the URB. Otherwise return DWC_OTG_HC_XFER_URB_COMPLETE.
  106823. + */
  106824. +static dwc_otg_halt_status_e
  106825. +update_isoc_urb_state(dwc_otg_hcd_t * hcd,
  106826. + dwc_hc_t * hc,
  106827. + dwc_otg_hc_regs_t * hc_regs,
  106828. + dwc_otg_qtd_t * qtd, dwc_otg_halt_status_e halt_status)
  106829. +{
  106830. + dwc_otg_hcd_urb_t *urb = qtd->urb;
  106831. + dwc_otg_halt_status_e ret_val = halt_status;
  106832. + struct dwc_otg_hcd_iso_packet_desc *frame_desc;
  106833. +
  106834. + frame_desc = &urb->iso_descs[qtd->isoc_frame_index];
  106835. + switch (halt_status) {
  106836. + case DWC_OTG_HC_XFER_COMPLETE:
  106837. + frame_desc->status = 0;
  106838. + frame_desc->actual_length =
  106839. + get_actual_xfer_length(hc, hc_regs, qtd, halt_status, NULL);
  106840. +
  106841. + /* non DWORD-aligned buffer case handling. */
  106842. + if (hc->align_buff && frame_desc->actual_length && hc->ep_is_in) {
  106843. + dwc_memcpy(urb->buf + frame_desc->offset + qtd->isoc_split_offset,
  106844. + hc->qh->dw_align_buf, frame_desc->actual_length);
  106845. + }
  106846. +
  106847. + break;
  106848. + case DWC_OTG_HC_XFER_FRAME_OVERRUN:
  106849. + urb->error_count++;
  106850. + if (hc->ep_is_in) {
  106851. + frame_desc->status = -DWC_E_NO_STREAM_RES;
  106852. + } else {
  106853. + frame_desc->status = -DWC_E_COMMUNICATION;
  106854. + }
  106855. + frame_desc->actual_length = 0;
  106856. + break;
  106857. + case DWC_OTG_HC_XFER_BABBLE_ERR:
  106858. + urb->error_count++;
  106859. + frame_desc->status = -DWC_E_OVERFLOW;
  106860. + /* Don't need to update actual_length in this case. */
  106861. + break;
  106862. + case DWC_OTG_HC_XFER_XACT_ERR:
  106863. + urb->error_count++;
  106864. + frame_desc->status = -DWC_E_PROTOCOL;
  106865. + frame_desc->actual_length =
  106866. + get_actual_xfer_length(hc, hc_regs, qtd, halt_status, NULL);
  106867. +
  106868. + /* non DWORD-aligned buffer case handling. */
  106869. + if (hc->align_buff && frame_desc->actual_length && hc->ep_is_in) {
  106870. + dwc_memcpy(urb->buf + frame_desc->offset + qtd->isoc_split_offset,
  106871. + hc->qh->dw_align_buf, frame_desc->actual_length);
  106872. + }
  106873. + /* Skip whole frame */
  106874. + if (hc->qh->do_split && (hc->ep_type == DWC_OTG_EP_TYPE_ISOC) &&
  106875. + hc->ep_is_in && hcd->core_if->dma_enable) {
  106876. + qtd->complete_split = 0;
  106877. + qtd->isoc_split_offset = 0;
  106878. + }
  106879. +
  106880. + break;
  106881. + default:
  106882. + DWC_ASSERT(1, "Unhandled _halt_status (%d)\n", halt_status);
  106883. + break;
  106884. + }
  106885. + if (++qtd->isoc_frame_index == urb->packet_count) {
  106886. + /*
  106887. + * urb->status is not used for isoc transfers.
  106888. + * The individual frame_desc statuses are used instead.
  106889. + */
  106890. + hcd->fops->complete(hcd, urb->priv, urb, 0);
  106891. + ret_val = DWC_OTG_HC_XFER_URB_COMPLETE;
  106892. + } else {
  106893. + ret_val = DWC_OTG_HC_XFER_COMPLETE;
  106894. + }
  106895. + return ret_val;
  106896. +}
  106897. +
  106898. +/**
  106899. + * Frees the first QTD in the QH's list if free_qtd is 1. For non-periodic
  106900. + * QHs, removes the QH from the active non-periodic schedule. If any QTDs are
  106901. + * still linked to the QH, the QH is added to the end of the inactive
  106902. + * non-periodic schedule. For periodic QHs, removes the QH from the periodic
  106903. + * schedule if no more QTDs are linked to the QH.
  106904. + */
  106905. +static void deactivate_qh(dwc_otg_hcd_t * hcd, dwc_otg_qh_t * qh, int free_qtd)
  106906. +{
  106907. + int continue_split = 0;
  106908. + dwc_otg_qtd_t *qtd;
  106909. +
  106910. + DWC_DEBUGPL(DBG_HCDV, " %s(%p,%p,%d)\n", __func__, hcd, qh, free_qtd);
  106911. +
  106912. + qtd = DWC_CIRCLEQ_FIRST(&qh->qtd_list);
  106913. +
  106914. + if (qtd->complete_split) {
  106915. + continue_split = 1;
  106916. + } else if (qtd->isoc_split_pos == DWC_HCSPLIT_XACTPOS_MID ||
  106917. + qtd->isoc_split_pos == DWC_HCSPLIT_XACTPOS_END) {
  106918. + continue_split = 1;
  106919. + }
  106920. +
  106921. + if (free_qtd) {
  106922. + dwc_otg_hcd_qtd_remove_and_free(hcd, qtd, qh);
  106923. + continue_split = 0;
  106924. + }
  106925. +
  106926. + qh->channel = NULL;
  106927. + dwc_otg_hcd_qh_deactivate(hcd, qh, continue_split);
  106928. +}
  106929. +
  106930. +/**
  106931. + * Releases a host channel for use by other transfers. Attempts to select and
  106932. + * queue more transactions since at least one host channel is available.
  106933. + *
  106934. + * @param hcd The HCD state structure.
  106935. + * @param hc The host channel to release.
  106936. + * @param qtd The QTD associated with the host channel. This QTD may be freed
  106937. + * if the transfer is complete or an error has occurred.
  106938. + * @param halt_status Reason the channel is being released. This status
  106939. + * determines the actions taken by this function.
  106940. + */
  106941. +static void release_channel(dwc_otg_hcd_t * hcd,
  106942. + dwc_hc_t * hc,
  106943. + dwc_otg_qtd_t * qtd,
  106944. + dwc_otg_halt_status_e halt_status)
  106945. +{
  106946. + dwc_otg_transaction_type_e tr_type;
  106947. + int free_qtd;
  106948. + dwc_irqflags_t flags;
  106949. + dwc_spinlock_t *channel_lock = hcd->channel_lock;
  106950. +
  106951. + int hog_port = 0;
  106952. +
  106953. + DWC_DEBUGPL(DBG_HCDV, " %s: channel %d, halt_status %d, xfer_len %d\n",
  106954. + __func__, hc->hc_num, halt_status, hc->xfer_len);
  106955. +
  106956. + if(fiq_fsm_enable && hc->do_split) {
  106957. + if(!hc->ep_is_in && hc->ep_type == UE_ISOCHRONOUS) {
  106958. + if(hc->xact_pos == DWC_HCSPLIT_XACTPOS_MID ||
  106959. + hc->xact_pos == DWC_HCSPLIT_XACTPOS_BEGIN) {
  106960. + hog_port = 0;
  106961. + }
  106962. + }
  106963. + }
  106964. +
  106965. + switch (halt_status) {
  106966. + case DWC_OTG_HC_XFER_URB_COMPLETE:
  106967. + free_qtd = 1;
  106968. + break;
  106969. + case DWC_OTG_HC_XFER_AHB_ERR:
  106970. + case DWC_OTG_HC_XFER_STALL:
  106971. + case DWC_OTG_HC_XFER_BABBLE_ERR:
  106972. + free_qtd = 1;
  106973. + break;
  106974. + case DWC_OTG_HC_XFER_XACT_ERR:
  106975. + if (qtd->error_count >= 3) {
  106976. + DWC_DEBUGPL(DBG_HCDV,
  106977. + " Complete URB with transaction error\n");
  106978. + free_qtd = 1;
  106979. + qtd->urb->status = -DWC_E_PROTOCOL;
  106980. + hcd->fops->complete(hcd, qtd->urb->priv,
  106981. + qtd->urb, -DWC_E_PROTOCOL);
  106982. + } else {
  106983. + free_qtd = 0;
  106984. + }
  106985. + break;
  106986. + case DWC_OTG_HC_XFER_URB_DEQUEUE:
  106987. + /*
  106988. + * The QTD has already been removed and the QH has been
  106989. + * deactivated. Don't want to do anything except release the
  106990. + * host channel and try to queue more transfers.
  106991. + */
  106992. + goto cleanup;
  106993. + case DWC_OTG_HC_XFER_NO_HALT_STATUS:
  106994. + free_qtd = 0;
  106995. + break;
  106996. + case DWC_OTG_HC_XFER_PERIODIC_INCOMPLETE:
  106997. + DWC_DEBUGPL(DBG_HCDV,
  106998. + " Complete URB with I/O error\n");
  106999. + free_qtd = 1;
  107000. + qtd->urb->status = -DWC_E_IO;
  107001. + hcd->fops->complete(hcd, qtd->urb->priv,
  107002. + qtd->urb, -DWC_E_IO);
  107003. + break;
  107004. + default:
  107005. + free_qtd = 0;
  107006. + break;
  107007. + }
  107008. +
  107009. + deactivate_qh(hcd, hc->qh, free_qtd);
  107010. +
  107011. +cleanup:
  107012. + /*
  107013. + * Release the host channel for use by other transfers. The cleanup
  107014. + * function clears the channel interrupt enables and conditions, so
  107015. + * there's no need to clear the Channel Halted interrupt separately.
  107016. + */
  107017. + if (fiq_fsm_enable && hcd->fiq_state->channel[hc->hc_num].fsm != FIQ_PASSTHROUGH)
  107018. + dwc_otg_cleanup_fiq_channel(hcd, hc->hc_num);
  107019. + dwc_otg_hc_cleanup(hcd->core_if, hc);
  107020. + DWC_CIRCLEQ_INSERT_TAIL(&hcd->free_hc_list, hc, hc_list_entry);
  107021. +
  107022. + if (!microframe_schedule) {
  107023. + switch (hc->ep_type) {
  107024. + case DWC_OTG_EP_TYPE_CONTROL:
  107025. + case DWC_OTG_EP_TYPE_BULK:
  107026. + hcd->non_periodic_channels--;
  107027. + break;
  107028. +
  107029. + default:
  107030. + /*
  107031. + * Don't release reservations for periodic channels here.
  107032. + * That's done when a periodic transfer is descheduled (i.e.
  107033. + * when the QH is removed from the periodic schedule).
  107034. + */
  107035. + break;
  107036. + }
  107037. + } else {
  107038. +
  107039. + DWC_SPINLOCK_IRQSAVE(channel_lock, &flags);
  107040. + hcd->available_host_channels++;
  107041. + fiq_print(FIQDBG_INT, hcd->fiq_state, "AHC = %d ", hcd->available_host_channels);
  107042. + DWC_SPINUNLOCK_IRQRESTORE(channel_lock, flags);
  107043. + }
  107044. +
  107045. + /* Try to queue more transfers now that there's a free channel. */
  107046. + tr_type = dwc_otg_hcd_select_transactions(hcd);
  107047. + if (tr_type != DWC_OTG_TRANSACTION_NONE) {
  107048. + dwc_otg_hcd_queue_transactions(hcd, tr_type);
  107049. + }
  107050. +}
  107051. +
  107052. +/**
  107053. + * Halts a host channel. If the channel cannot be halted immediately because
  107054. + * the request queue is full, this function ensures that the FIFO empty
  107055. + * interrupt for the appropriate queue is enabled so that the halt request can
  107056. + * be queued when there is space in the request queue.
  107057. + *
  107058. + * This function may also be called in DMA mode. In that case, the channel is
  107059. + * simply released since the core always halts the channel automatically in
  107060. + * DMA mode.
  107061. + */
  107062. +static void halt_channel(dwc_otg_hcd_t * hcd,
  107063. + dwc_hc_t * hc,
  107064. + dwc_otg_qtd_t * qtd, dwc_otg_halt_status_e halt_status)
  107065. +{
  107066. + if (hcd->core_if->dma_enable) {
  107067. + release_channel(hcd, hc, qtd, halt_status);
  107068. + return;
  107069. + }
  107070. +
  107071. + /* Slave mode processing... */
  107072. + dwc_otg_hc_halt(hcd->core_if, hc, halt_status);
  107073. +
  107074. + if (hc->halt_on_queue) {
  107075. + gintmsk_data_t gintmsk = {.d32 = 0 };
  107076. + dwc_otg_core_global_regs_t *global_regs;
  107077. + global_regs = hcd->core_if->core_global_regs;
  107078. +
  107079. + if (hc->ep_type == DWC_OTG_EP_TYPE_CONTROL ||
  107080. + hc->ep_type == DWC_OTG_EP_TYPE_BULK) {
  107081. + /*
  107082. + * Make sure the Non-periodic Tx FIFO empty interrupt
  107083. + * is enabled so that the non-periodic schedule will
  107084. + * be processed.
  107085. + */
  107086. + gintmsk.b.nptxfempty = 1;
  107087. + if (fiq_enable) {
  107088. + local_fiq_disable();
  107089. + fiq_fsm_spin_lock(&hcd->fiq_state->lock);
  107090. + DWC_MODIFY_REG32(&global_regs->gintmsk, 0, gintmsk.d32);
  107091. + fiq_fsm_spin_unlock(&hcd->fiq_state->lock);
  107092. + local_fiq_enable();
  107093. + } else {
  107094. + DWC_MODIFY_REG32(&global_regs->gintmsk, 0, gintmsk.d32);
  107095. + }
  107096. + } else {
  107097. + /*
  107098. + * Move the QH from the periodic queued schedule to
  107099. + * the periodic assigned schedule. This allows the
  107100. + * halt to be queued when the periodic schedule is
  107101. + * processed.
  107102. + */
  107103. + DWC_LIST_MOVE_HEAD(&hcd->periodic_sched_assigned,
  107104. + &hc->qh->qh_list_entry);
  107105. +
  107106. + /*
  107107. + * Make sure the Periodic Tx FIFO Empty interrupt is
  107108. + * enabled so that the periodic schedule will be
  107109. + * processed.
  107110. + */
  107111. + gintmsk.b.ptxfempty = 1;
  107112. + if (fiq_enable) {
  107113. + local_fiq_disable();
  107114. + fiq_fsm_spin_lock(&hcd->fiq_state->lock);
  107115. + DWC_MODIFY_REG32(&global_regs->gintmsk, 0, gintmsk.d32);
  107116. + fiq_fsm_spin_unlock(&hcd->fiq_state->lock);
  107117. + local_fiq_enable();
  107118. + } else {
  107119. + DWC_MODIFY_REG32(&global_regs->gintmsk, 0, gintmsk.d32);
  107120. + }
  107121. + }
  107122. + }
  107123. +}
  107124. +
  107125. +/**
  107126. + * Performs common cleanup for non-periodic transfers after a Transfer
  107127. + * Complete interrupt. This function should be called after any endpoint type
  107128. + * specific handling is finished to release the host channel.
  107129. + */
  107130. +static void complete_non_periodic_xfer(dwc_otg_hcd_t * hcd,
  107131. + dwc_hc_t * hc,
  107132. + dwc_otg_hc_regs_t * hc_regs,
  107133. + dwc_otg_qtd_t * qtd,
  107134. + dwc_otg_halt_status_e halt_status)
  107135. +{
  107136. + hcint_data_t hcint;
  107137. +
  107138. + qtd->error_count = 0;
  107139. +
  107140. + hcint.d32 = DWC_READ_REG32(&hc_regs->hcint);
  107141. + if (hcint.b.nyet) {
  107142. + /*
  107143. + * Got a NYET on the last transaction of the transfer. This
  107144. + * means that the endpoint should be in the PING state at the
  107145. + * beginning of the next transfer.
  107146. + */
  107147. + hc->qh->ping_state = 1;
  107148. + clear_hc_int(hc_regs, nyet);
  107149. + }
  107150. +
  107151. + /*
  107152. + * Always halt and release the host channel to make it available for
  107153. + * more transfers. There may still be more phases for a control
  107154. + * transfer or more data packets for a bulk transfer at this point,
  107155. + * but the host channel is still halted. A channel will be reassigned
  107156. + * to the transfer when the non-periodic schedule is processed after
  107157. + * the channel is released. This allows transactions to be queued
  107158. + * properly via dwc_otg_hcd_queue_transactions, which also enables the
  107159. + * Tx FIFO Empty interrupt if necessary.
  107160. + */
  107161. + if (hc->ep_is_in) {
  107162. + /*
  107163. + * IN transfers in Slave mode require an explicit disable to
  107164. + * halt the channel. (In DMA mode, this call simply releases
  107165. + * the channel.)
  107166. + */
  107167. + halt_channel(hcd, hc, qtd, halt_status);
  107168. + } else {
  107169. + /*
  107170. + * The channel is automatically disabled by the core for OUT
  107171. + * transfers in Slave mode.
  107172. + */
  107173. + release_channel(hcd, hc, qtd, halt_status);
  107174. + }
  107175. +}
  107176. +
  107177. +/**
  107178. + * Performs common cleanup for periodic transfers after a Transfer Complete
  107179. + * interrupt. This function should be called after any endpoint type specific
  107180. + * handling is finished to release the host channel.
  107181. + */
  107182. +static void complete_periodic_xfer(dwc_otg_hcd_t * hcd,
  107183. + dwc_hc_t * hc,
  107184. + dwc_otg_hc_regs_t * hc_regs,
  107185. + dwc_otg_qtd_t * qtd,
  107186. + dwc_otg_halt_status_e halt_status)
  107187. +{
  107188. + hctsiz_data_t hctsiz;
  107189. + qtd->error_count = 0;
  107190. +
  107191. + hctsiz.d32 = DWC_READ_REG32(&hc_regs->hctsiz);
  107192. + if (!hc->ep_is_in || hctsiz.b.pktcnt == 0) {
  107193. + /* Core halts channel in these cases. */
  107194. + release_channel(hcd, hc, qtd, halt_status);
  107195. + } else {
  107196. + /* Flush any outstanding requests from the Tx queue. */
  107197. + halt_channel(hcd, hc, qtd, halt_status);
  107198. + }
  107199. +}
  107200. +
  107201. +static int32_t handle_xfercomp_isoc_split_in(dwc_otg_hcd_t * hcd,
  107202. + dwc_hc_t * hc,
  107203. + dwc_otg_hc_regs_t * hc_regs,
  107204. + dwc_otg_qtd_t * qtd)
  107205. +{
  107206. + uint32_t len;
  107207. + struct dwc_otg_hcd_iso_packet_desc *frame_desc;
  107208. + frame_desc = &qtd->urb->iso_descs[qtd->isoc_frame_index];
  107209. +
  107210. + len = get_actual_xfer_length(hc, hc_regs, qtd,
  107211. + DWC_OTG_HC_XFER_COMPLETE, NULL);
  107212. +
  107213. + if (!len) {
  107214. + qtd->complete_split = 0;
  107215. + qtd->isoc_split_offset = 0;
  107216. + return 0;
  107217. + }
  107218. + frame_desc->actual_length += len;
  107219. +
  107220. + if (hc->align_buff && len)
  107221. + dwc_memcpy(qtd->urb->buf + frame_desc->offset +
  107222. + qtd->isoc_split_offset, hc->qh->dw_align_buf, len);
  107223. + qtd->isoc_split_offset += len;
  107224. +
  107225. + if (frame_desc->length == frame_desc->actual_length) {
  107226. + frame_desc->status = 0;
  107227. + qtd->isoc_frame_index++;
  107228. + qtd->complete_split = 0;
  107229. + qtd->isoc_split_offset = 0;
  107230. + }
  107231. +
  107232. + if (qtd->isoc_frame_index == qtd->urb->packet_count) {
  107233. + hcd->fops->complete(hcd, qtd->urb->priv, qtd->urb, 0);
  107234. + release_channel(hcd, hc, qtd, DWC_OTG_HC_XFER_URB_COMPLETE);
  107235. + } else {
  107236. + release_channel(hcd, hc, qtd, DWC_OTG_HC_XFER_NO_HALT_STATUS);
  107237. + }
  107238. +
  107239. + return 1; /* Indicates that channel released */
  107240. +}
  107241. +
  107242. +/**
  107243. + * Handles a host channel Transfer Complete interrupt. This handler may be
  107244. + * called in either DMA mode or Slave mode.
  107245. + */
  107246. +static int32_t handle_hc_xfercomp_intr(dwc_otg_hcd_t * hcd,
  107247. + dwc_hc_t * hc,
  107248. + dwc_otg_hc_regs_t * hc_regs,
  107249. + dwc_otg_qtd_t * qtd)
  107250. +{
  107251. + int urb_xfer_done;
  107252. + dwc_otg_halt_status_e halt_status = DWC_OTG_HC_XFER_COMPLETE;
  107253. + dwc_otg_hcd_urb_t *urb = qtd->urb;
  107254. + int pipe_type = dwc_otg_hcd_get_pipe_type(&urb->pipe_info);
  107255. +
  107256. + DWC_DEBUGPL(DBG_HCDI, "--Host Channel %d Interrupt: "
  107257. + "Transfer Complete--\n", hc->hc_num);
  107258. +
  107259. + if (hcd->core_if->dma_desc_enable) {
  107260. + dwc_otg_hcd_complete_xfer_ddma(hcd, hc, hc_regs, halt_status);
  107261. + if (pipe_type == UE_ISOCHRONOUS) {
  107262. + /* Do not disable the interrupt, just clear it */
  107263. + clear_hc_int(hc_regs, xfercomp);
  107264. + return 1;
  107265. + }
  107266. + goto handle_xfercomp_done;
  107267. + }
  107268. +
  107269. + /*
  107270. + * Handle xfer complete on CSPLIT.
  107271. + */
  107272. +
  107273. + if (hc->qh->do_split) {
  107274. + if ((hc->ep_type == DWC_OTG_EP_TYPE_ISOC) && hc->ep_is_in
  107275. + && hcd->core_if->dma_enable) {
  107276. + if (qtd->complete_split
  107277. + && handle_xfercomp_isoc_split_in(hcd, hc, hc_regs,
  107278. + qtd))
  107279. + goto handle_xfercomp_done;
  107280. + } else {
  107281. + qtd->complete_split = 0;
  107282. + }
  107283. + }
  107284. +
  107285. + /* Update the QTD and URB states. */
  107286. + switch (pipe_type) {
  107287. + case UE_CONTROL:
  107288. + switch (qtd->control_phase) {
  107289. + case DWC_OTG_CONTROL_SETUP:
  107290. + if (urb->length > 0) {
  107291. + qtd->control_phase = DWC_OTG_CONTROL_DATA;
  107292. + } else {
  107293. + qtd->control_phase = DWC_OTG_CONTROL_STATUS;
  107294. + }
  107295. + DWC_DEBUGPL(DBG_HCDV,
  107296. + " Control setup transaction done\n");
  107297. + halt_status = DWC_OTG_HC_XFER_COMPLETE;
  107298. + break;
  107299. + case DWC_OTG_CONTROL_DATA:{
  107300. + urb_xfer_done =
  107301. + update_urb_state_xfer_comp(hc, hc_regs, urb,
  107302. + qtd);
  107303. + if (urb_xfer_done) {
  107304. + qtd->control_phase =
  107305. + DWC_OTG_CONTROL_STATUS;
  107306. + DWC_DEBUGPL(DBG_HCDV,
  107307. + " Control data transfer done\n");
  107308. + } else {
  107309. + dwc_otg_hcd_save_data_toggle(hc, hc_regs, qtd);
  107310. + }
  107311. + halt_status = DWC_OTG_HC_XFER_COMPLETE;
  107312. + break;
  107313. + }
  107314. + case DWC_OTG_CONTROL_STATUS:
  107315. + DWC_DEBUGPL(DBG_HCDV, " Control transfer complete\n");
  107316. + if (urb->status == -DWC_E_IN_PROGRESS) {
  107317. + urb->status = 0;
  107318. + }
  107319. + hcd->fops->complete(hcd, urb->priv, urb, urb->status);
  107320. + halt_status = DWC_OTG_HC_XFER_URB_COMPLETE;
  107321. + break;
  107322. + }
  107323. +
  107324. + complete_non_periodic_xfer(hcd, hc, hc_regs, qtd, halt_status);
  107325. + break;
  107326. + case UE_BULK:
  107327. + DWC_DEBUGPL(DBG_HCDV, " Bulk transfer complete\n");
  107328. + urb_xfer_done =
  107329. + update_urb_state_xfer_comp(hc, hc_regs, urb, qtd);
  107330. + if (urb_xfer_done) {
  107331. + hcd->fops->complete(hcd, urb->priv, urb, urb->status);
  107332. + halt_status = DWC_OTG_HC_XFER_URB_COMPLETE;
  107333. + } else {
  107334. + halt_status = DWC_OTG_HC_XFER_COMPLETE;
  107335. + }
  107336. +
  107337. + dwc_otg_hcd_save_data_toggle(hc, hc_regs, qtd);
  107338. + complete_non_periodic_xfer(hcd, hc, hc_regs, qtd, halt_status);
  107339. + break;
  107340. + case UE_INTERRUPT:
  107341. + DWC_DEBUGPL(DBG_HCDV, " Interrupt transfer complete\n");
  107342. + urb_xfer_done =
  107343. + update_urb_state_xfer_comp(hc, hc_regs, urb, qtd);
  107344. +
  107345. + /*
  107346. + * Interrupt URB is done on the first transfer complete
  107347. + * interrupt.
  107348. + */
  107349. + if (urb_xfer_done) {
  107350. + hcd->fops->complete(hcd, urb->priv, urb, urb->status);
  107351. + halt_status = DWC_OTG_HC_XFER_URB_COMPLETE;
  107352. + } else {
  107353. + halt_status = DWC_OTG_HC_XFER_COMPLETE;
  107354. + }
  107355. +
  107356. + dwc_otg_hcd_save_data_toggle(hc, hc_regs, qtd);
  107357. + complete_periodic_xfer(hcd, hc, hc_regs, qtd, halt_status);
  107358. + break;
  107359. + case UE_ISOCHRONOUS:
  107360. + DWC_DEBUGPL(DBG_HCDV, " Isochronous transfer complete\n");
  107361. + if (qtd->isoc_split_pos == DWC_HCSPLIT_XACTPOS_ALL) {
  107362. + halt_status =
  107363. + update_isoc_urb_state(hcd, hc, hc_regs, qtd,
  107364. + DWC_OTG_HC_XFER_COMPLETE);
  107365. + }
  107366. + complete_periodic_xfer(hcd, hc, hc_regs, qtd, halt_status);
  107367. + break;
  107368. + }
  107369. +
  107370. +handle_xfercomp_done:
  107371. + disable_hc_int(hc_regs, xfercompl);
  107372. +
  107373. + return 1;
  107374. +}
  107375. +
  107376. +/**
  107377. + * Handles a host channel STALL interrupt. This handler may be called in
  107378. + * either DMA mode or Slave mode.
  107379. + */
  107380. +static int32_t handle_hc_stall_intr(dwc_otg_hcd_t * hcd,
  107381. + dwc_hc_t * hc,
  107382. + dwc_otg_hc_regs_t * hc_regs,
  107383. + dwc_otg_qtd_t * qtd)
  107384. +{
  107385. + dwc_otg_hcd_urb_t *urb = qtd->urb;
  107386. + int pipe_type = dwc_otg_hcd_get_pipe_type(&urb->pipe_info);
  107387. +
  107388. + DWC_DEBUGPL(DBG_HCD, "--Host Channel %d Interrupt: "
  107389. + "STALL Received--\n", hc->hc_num);
  107390. +
  107391. + if (hcd->core_if->dma_desc_enable) {
  107392. + dwc_otg_hcd_complete_xfer_ddma(hcd, hc, hc_regs, DWC_OTG_HC_XFER_STALL);
  107393. + goto handle_stall_done;
  107394. + }
  107395. +
  107396. + if (pipe_type == UE_CONTROL) {
  107397. + hcd->fops->complete(hcd, urb->priv, urb, -DWC_E_PIPE);
  107398. + }
  107399. +
  107400. + if (pipe_type == UE_BULK || pipe_type == UE_INTERRUPT) {
  107401. + hcd->fops->complete(hcd, urb->priv, urb, -DWC_E_PIPE);
  107402. + /*
  107403. + * USB protocol requires resetting the data toggle for bulk
  107404. + * and interrupt endpoints when a CLEAR_FEATURE(ENDPOINT_HALT)
  107405. + * setup command is issued to the endpoint. Anticipate the
  107406. + * CLEAR_FEATURE command since a STALL has occurred and reset
  107407. + * the data toggle now.
  107408. + */
  107409. + hc->qh->data_toggle = 0;
  107410. + }
  107411. +
  107412. + halt_channel(hcd, hc, qtd, DWC_OTG_HC_XFER_STALL);
  107413. +
  107414. +handle_stall_done:
  107415. + disable_hc_int(hc_regs, stall);
  107416. +
  107417. + return 1;
  107418. +}
  107419. +
  107420. +/*
  107421. + * Updates the state of the URB when a transfer has been stopped due to an
  107422. + * abnormal condition before the transfer completes. Modifies the
  107423. + * actual_length field of the URB to reflect the number of bytes that have
  107424. + * actually been transferred via the host channel.
  107425. + */
  107426. +static void update_urb_state_xfer_intr(dwc_hc_t * hc,
  107427. + dwc_otg_hc_regs_t * hc_regs,
  107428. + dwc_otg_hcd_urb_t * urb,
  107429. + dwc_otg_qtd_t * qtd,
  107430. + dwc_otg_halt_status_e halt_status)
  107431. +{
  107432. + uint32_t bytes_transferred = get_actual_xfer_length(hc, hc_regs, qtd,
  107433. + halt_status, NULL);
  107434. + /* non DWORD-aligned buffer case handling. */
  107435. + if (hc->align_buff && bytes_transferred && hc->ep_is_in) {
  107436. + dwc_memcpy(urb->buf + urb->actual_length, hc->qh->dw_align_buf,
  107437. + bytes_transferred);
  107438. + }
  107439. +
  107440. + urb->actual_length += bytes_transferred;
  107441. +
  107442. +#ifdef DEBUG
  107443. + {
  107444. + hctsiz_data_t hctsiz;
  107445. + hctsiz.d32 = DWC_READ_REG32(&hc_regs->hctsiz);
  107446. + DWC_DEBUGPL(DBG_HCDV, "DWC_otg: %s: %s, channel %d\n",
  107447. + __func__, (hc->ep_is_in ? "IN" : "OUT"),
  107448. + hc->hc_num);
  107449. + DWC_DEBUGPL(DBG_HCDV, " hc->start_pkt_count %d\n",
  107450. + hc->start_pkt_count);
  107451. + DWC_DEBUGPL(DBG_HCDV, " hctsiz.pktcnt %d\n", hctsiz.b.pktcnt);
  107452. + DWC_DEBUGPL(DBG_HCDV, " hc->max_packet %d\n", hc->max_packet);
  107453. + DWC_DEBUGPL(DBG_HCDV, " bytes_transferred %d\n",
  107454. + bytes_transferred);
  107455. + DWC_DEBUGPL(DBG_HCDV, " urb->actual_length %d\n",
  107456. + urb->actual_length);
  107457. + DWC_DEBUGPL(DBG_HCDV, " urb->transfer_buffer_length %d\n",
  107458. + urb->length);
  107459. + }
  107460. +#endif
  107461. +}
  107462. +
  107463. +/**
  107464. + * Handles a host channel NAK interrupt. This handler may be called in either
  107465. + * DMA mode or Slave mode.
  107466. + */
  107467. +static int32_t handle_hc_nak_intr(dwc_otg_hcd_t * hcd,
  107468. + dwc_hc_t * hc,
  107469. + dwc_otg_hc_regs_t * hc_regs,
  107470. + dwc_otg_qtd_t * qtd)
  107471. +{
  107472. + DWC_DEBUGPL(DBG_HCDI, "--Host Channel %d Interrupt: "
  107473. + "NAK Received--\n", hc->hc_num);
  107474. +
  107475. + /*
  107476. + * When we get bulk NAKs then remember this so we holdoff on this qh until
  107477. + * the beginning of the next frame
  107478. + */
  107479. + switch(dwc_otg_hcd_get_pipe_type(&qtd->urb->pipe_info)) {
  107480. + case UE_BULK:
  107481. + case UE_CONTROL:
  107482. + if (nak_holdoff && qtd->qh->do_split)
  107483. + hc->qh->nak_frame = dwc_otg_hcd_get_frame_number(hcd);
  107484. + }
  107485. +
  107486. + /*
  107487. + * Handle NAK for IN/OUT SSPLIT/CSPLIT transfers, bulk, control, and
  107488. + * interrupt. Re-start the SSPLIT transfer.
  107489. + */
  107490. + if (hc->do_split) {
  107491. + if (hc->complete_split) {
  107492. + qtd->error_count = 0;
  107493. + }
  107494. + qtd->complete_split = 0;
  107495. + halt_channel(hcd, hc, qtd, DWC_OTG_HC_XFER_NAK);
  107496. + goto handle_nak_done;
  107497. + }
  107498. +
  107499. + switch (dwc_otg_hcd_get_pipe_type(&qtd->urb->pipe_info)) {
  107500. + case UE_CONTROL:
  107501. + case UE_BULK:
  107502. + if (hcd->core_if->dma_enable && hc->ep_is_in) {
  107503. + /*
  107504. + * NAK interrupts are enabled on bulk/control IN
  107505. + * transfers in DMA mode for the sole purpose of
  107506. + * resetting the error count after a transaction error
  107507. + * occurs. The core will continue transferring data.
  107508. + * Disable other interrupts unmasked for the same
  107509. + * reason.
  107510. + */
  107511. + disable_hc_int(hc_regs, datatglerr);
  107512. + disable_hc_int(hc_regs, ack);
  107513. + qtd->error_count = 0;
  107514. + goto handle_nak_done;
  107515. + }
  107516. +
  107517. + /*
  107518. + * NAK interrupts normally occur during OUT transfers in DMA
  107519. + * or Slave mode. For IN transfers, more requests will be
  107520. + * queued as request queue space is available.
  107521. + */
  107522. + qtd->error_count = 0;
  107523. +
  107524. + if (!hc->qh->ping_state) {
  107525. + update_urb_state_xfer_intr(hc, hc_regs,
  107526. + qtd->urb, qtd,
  107527. + DWC_OTG_HC_XFER_NAK);
  107528. + dwc_otg_hcd_save_data_toggle(hc, hc_regs, qtd);
  107529. +
  107530. + if (hc->speed == DWC_OTG_EP_SPEED_HIGH)
  107531. + hc->qh->ping_state = 1;
  107532. + }
  107533. +
  107534. + /*
  107535. + * Halt the channel so the transfer can be re-started from
  107536. + * the appropriate point or the PING protocol will
  107537. + * start/continue.
  107538. + */
  107539. + halt_channel(hcd, hc, qtd, DWC_OTG_HC_XFER_NAK);
  107540. + break;
  107541. + case UE_INTERRUPT:
  107542. + qtd->error_count = 0;
  107543. + halt_channel(hcd, hc, qtd, DWC_OTG_HC_XFER_NAK);
  107544. + break;
  107545. + case UE_ISOCHRONOUS:
  107546. + /* Should never get called for isochronous transfers. */
  107547. + DWC_ASSERT(1, "NACK interrupt for ISOC transfer\n");
  107548. + break;
  107549. + }
  107550. +
  107551. +handle_nak_done:
  107552. + disable_hc_int(hc_regs, nak);
  107553. +
  107554. + return 1;
  107555. +}
  107556. +
  107557. +/**
  107558. + * Handles a host channel ACK interrupt. This interrupt is enabled when
  107559. + * performing the PING protocol in Slave mode, when errors occur during
  107560. + * either Slave mode or DMA mode, and during Start Split transactions.
  107561. + */
  107562. +static int32_t handle_hc_ack_intr(dwc_otg_hcd_t * hcd,
  107563. + dwc_hc_t * hc,
  107564. + dwc_otg_hc_regs_t * hc_regs,
  107565. + dwc_otg_qtd_t * qtd)
  107566. +{
  107567. + DWC_DEBUGPL(DBG_HCDI, "--Host Channel %d Interrupt: "
  107568. + "ACK Received--\n", hc->hc_num);
  107569. +
  107570. + if (hc->do_split) {
  107571. + /*
  107572. + * Handle ACK on SSPLIT.
  107573. + * ACK should not occur in CSPLIT.
  107574. + */
  107575. + if (!hc->ep_is_in && hc->data_pid_start != DWC_OTG_HC_PID_SETUP) {
  107576. + qtd->ssplit_out_xfer_count = hc->xfer_len;
  107577. + }
  107578. + if (!(hc->ep_type == DWC_OTG_EP_TYPE_ISOC && !hc->ep_is_in)) {
  107579. + /* Don't need complete for isochronous out transfers. */
  107580. + qtd->complete_split = 1;
  107581. + }
  107582. +
  107583. + /* ISOC OUT */
  107584. + if (hc->ep_type == DWC_OTG_EP_TYPE_ISOC && !hc->ep_is_in) {
  107585. + switch (hc->xact_pos) {
  107586. + case DWC_HCSPLIT_XACTPOS_ALL:
  107587. + break;
  107588. + case DWC_HCSPLIT_XACTPOS_END:
  107589. + qtd->isoc_split_pos = DWC_HCSPLIT_XACTPOS_ALL;
  107590. + qtd->isoc_split_offset = 0;
  107591. + break;
  107592. + case DWC_HCSPLIT_XACTPOS_BEGIN:
  107593. + case DWC_HCSPLIT_XACTPOS_MID:
  107594. + /*
  107595. + * For BEGIN or MID, calculate the length for
  107596. + * the next microframe to determine the correct
  107597. + * SSPLIT token, either MID or END.
  107598. + */
  107599. + {
  107600. + struct dwc_otg_hcd_iso_packet_desc
  107601. + *frame_desc;
  107602. +
  107603. + frame_desc =
  107604. + &qtd->urb->
  107605. + iso_descs[qtd->isoc_frame_index];
  107606. + qtd->isoc_split_offset += 188;
  107607. +
  107608. + if ((frame_desc->length -
  107609. + qtd->isoc_split_offset) <= 188) {
  107610. + qtd->isoc_split_pos =
  107611. + DWC_HCSPLIT_XACTPOS_END;
  107612. + } else {
  107613. + qtd->isoc_split_pos =
  107614. + DWC_HCSPLIT_XACTPOS_MID;
  107615. + }
  107616. +
  107617. + }
  107618. + break;
  107619. + }
  107620. + } else {
  107621. + halt_channel(hcd, hc, qtd, DWC_OTG_HC_XFER_ACK);
  107622. + }
  107623. + } else {
  107624. + /*
  107625. + * An unmasked ACK on a non-split DMA transaction is
  107626. + * for the sole purpose of resetting error counts. Disable other
  107627. + * interrupts unmasked for the same reason.
  107628. + */
  107629. + if(hcd->core_if->dma_enable) {
  107630. + disable_hc_int(hc_regs, datatglerr);
  107631. + disable_hc_int(hc_regs, nak);
  107632. + }
  107633. + qtd->error_count = 0;
  107634. +
  107635. + if (hc->qh->ping_state) {
  107636. + hc->qh->ping_state = 0;
  107637. + /*
  107638. + * Halt the channel so the transfer can be re-started
  107639. + * from the appropriate point. This only happens in
  107640. + * Slave mode. In DMA mode, the ping_state is cleared
  107641. + * when the transfer is started because the core
  107642. + * automatically executes the PING, then the transfer.
  107643. + */
  107644. + halt_channel(hcd, hc, qtd, DWC_OTG_HC_XFER_ACK);
  107645. + }
  107646. + }
  107647. +
  107648. + /*
  107649. + * If the ACK occurred when _not_ in the PING state, let the channel
  107650. + * continue transferring data after clearing the error count.
  107651. + */
  107652. +
  107653. + disable_hc_int(hc_regs, ack);
  107654. +
  107655. + return 1;
  107656. +}
  107657. +
  107658. +/**
  107659. + * Handles a host channel NYET interrupt. This interrupt should only occur on
  107660. + * Bulk and Control OUT endpoints and for complete split transactions. If a
  107661. + * NYET occurs at the same time as a Transfer Complete interrupt, it is
  107662. + * handled in the xfercomp interrupt handler, not here. This handler may be
  107663. + * called in either DMA mode or Slave mode.
  107664. + */
  107665. +static int32_t handle_hc_nyet_intr(dwc_otg_hcd_t * hcd,
  107666. + dwc_hc_t * hc,
  107667. + dwc_otg_hc_regs_t * hc_regs,
  107668. + dwc_otg_qtd_t * qtd)
  107669. +{
  107670. + DWC_DEBUGPL(DBG_HCDI, "--Host Channel %d Interrupt: "
  107671. + "NYET Received--\n", hc->hc_num);
  107672. +
  107673. + /*
  107674. + * NYET on CSPLIT
  107675. + * re-do the CSPLIT immediately on non-periodic
  107676. + */
  107677. + if (hc->do_split && hc->complete_split) {
  107678. + if (hc->ep_is_in && (hc->ep_type == DWC_OTG_EP_TYPE_ISOC)
  107679. + && hcd->core_if->dma_enable) {
  107680. + qtd->complete_split = 0;
  107681. + qtd->isoc_split_offset = 0;
  107682. + if (++qtd->isoc_frame_index == qtd->urb->packet_count) {
  107683. + hcd->fops->complete(hcd, qtd->urb->priv, qtd->urb, 0);
  107684. + release_channel(hcd, hc, qtd, DWC_OTG_HC_XFER_URB_COMPLETE);
  107685. + }
  107686. + else
  107687. + release_channel(hcd, hc, qtd, DWC_OTG_HC_XFER_NO_HALT_STATUS);
  107688. + goto handle_nyet_done;
  107689. + }
  107690. +
  107691. + if (hc->ep_type == DWC_OTG_EP_TYPE_INTR ||
  107692. + hc->ep_type == DWC_OTG_EP_TYPE_ISOC) {
  107693. + int frnum = dwc_otg_hcd_get_frame_number(hcd);
  107694. +
  107695. + // With the FIQ running we only ever see the failed NYET
  107696. + if (dwc_full_frame_num(frnum) !=
  107697. + dwc_full_frame_num(hc->qh->sched_frame) ||
  107698. + fiq_fsm_enable) {
  107699. + /*
  107700. + * No longer in the same full speed frame.
  107701. + * Treat this as a transaction error.
  107702. + */
  107703. +#if 0
  107704. + /** @todo Fix system performance so this can
  107705. + * be treated as an error. Right now complete
  107706. + * splits cannot be scheduled precisely enough
  107707. + * due to other system activity, so this error
  107708. + * occurs regularly in Slave mode.
  107709. + */
  107710. + qtd->error_count++;
  107711. +#endif
  107712. + qtd->complete_split = 0;
  107713. + halt_channel(hcd, hc, qtd,
  107714. + DWC_OTG_HC_XFER_XACT_ERR);
  107715. + /** @todo add support for isoc release */
  107716. + goto handle_nyet_done;
  107717. + }
  107718. + }
  107719. +
  107720. + halt_channel(hcd, hc, qtd, DWC_OTG_HC_XFER_NYET);
  107721. + goto handle_nyet_done;
  107722. + }
  107723. +
  107724. + hc->qh->ping_state = 1;
  107725. + qtd->error_count = 0;
  107726. +
  107727. + update_urb_state_xfer_intr(hc, hc_regs, qtd->urb, qtd,
  107728. + DWC_OTG_HC_XFER_NYET);
  107729. + dwc_otg_hcd_save_data_toggle(hc, hc_regs, qtd);
  107730. +
  107731. + /*
  107732. + * Halt the channel and re-start the transfer so the PING
  107733. + * protocol will start.
  107734. + */
  107735. + halt_channel(hcd, hc, qtd, DWC_OTG_HC_XFER_NYET);
  107736. +
  107737. +handle_nyet_done:
  107738. + disable_hc_int(hc_regs, nyet);
  107739. + return 1;
  107740. +}
  107741. +
  107742. +/**
  107743. + * Handles a host channel babble interrupt. This handler may be called in
  107744. + * either DMA mode or Slave mode.
  107745. + */
  107746. +static int32_t handle_hc_babble_intr(dwc_otg_hcd_t * hcd,
  107747. + dwc_hc_t * hc,
  107748. + dwc_otg_hc_regs_t * hc_regs,
  107749. + dwc_otg_qtd_t * qtd)
  107750. +{
  107751. + DWC_DEBUGPL(DBG_HCDI, "--Host Channel %d Interrupt: "
  107752. + "Babble Error--\n", hc->hc_num);
  107753. +
  107754. + if (hcd->core_if->dma_desc_enable) {
  107755. + dwc_otg_hcd_complete_xfer_ddma(hcd, hc, hc_regs,
  107756. + DWC_OTG_HC_XFER_BABBLE_ERR);
  107757. + goto handle_babble_done;
  107758. + }
  107759. +
  107760. + if (hc->ep_type != DWC_OTG_EP_TYPE_ISOC) {
  107761. + hcd->fops->complete(hcd, qtd->urb->priv,
  107762. + qtd->urb, -DWC_E_OVERFLOW);
  107763. + halt_channel(hcd, hc, qtd, DWC_OTG_HC_XFER_BABBLE_ERR);
  107764. + } else {
  107765. + dwc_otg_halt_status_e halt_status;
  107766. + halt_status = update_isoc_urb_state(hcd, hc, hc_regs, qtd,
  107767. + DWC_OTG_HC_XFER_BABBLE_ERR);
  107768. + halt_channel(hcd, hc, qtd, halt_status);
  107769. + }
  107770. +
  107771. +handle_babble_done:
  107772. + disable_hc_int(hc_regs, bblerr);
  107773. + return 1;
  107774. +}
  107775. +
  107776. +/**
  107777. + * Handles a host channel AHB error interrupt. This handler is only called in
  107778. + * DMA mode.
  107779. + */
  107780. +static int32_t handle_hc_ahberr_intr(dwc_otg_hcd_t * hcd,
  107781. + dwc_hc_t * hc,
  107782. + dwc_otg_hc_regs_t * hc_regs,
  107783. + dwc_otg_qtd_t * qtd)
  107784. +{
  107785. + hcchar_data_t hcchar;
  107786. + hcsplt_data_t hcsplt;
  107787. + hctsiz_data_t hctsiz;
  107788. + uint32_t hcdma;
  107789. + char *pipetype, *speed;
  107790. +
  107791. + dwc_otg_hcd_urb_t *urb = qtd->urb;
  107792. +
  107793. + DWC_DEBUGPL(DBG_HCDI, "--Host Channel %d Interrupt: "
  107794. + "AHB Error--\n", hc->hc_num);
  107795. +
  107796. + hcchar.d32 = DWC_READ_REG32(&hc_regs->hcchar);
  107797. + hcsplt.d32 = DWC_READ_REG32(&hc_regs->hcsplt);
  107798. + hctsiz.d32 = DWC_READ_REG32(&hc_regs->hctsiz);
  107799. + hcdma = DWC_READ_REG32(&hc_regs->hcdma);
  107800. +
  107801. + DWC_ERROR("AHB ERROR, Channel %d\n", hc->hc_num);
  107802. + DWC_ERROR(" hcchar 0x%08x, hcsplt 0x%08x\n", hcchar.d32, hcsplt.d32);
  107803. + DWC_ERROR(" hctsiz 0x%08x, hcdma 0x%08x\n", hctsiz.d32, hcdma);
  107804. + DWC_DEBUGPL(DBG_HCD, "DWC OTG HCD URB Enqueue\n");
  107805. + DWC_ERROR(" Device address: %d\n",
  107806. + dwc_otg_hcd_get_dev_addr(&urb->pipe_info));
  107807. + DWC_ERROR(" Endpoint: %d, %s\n",
  107808. + dwc_otg_hcd_get_ep_num(&urb->pipe_info),
  107809. + (dwc_otg_hcd_is_pipe_in(&urb->pipe_info) ? "IN" : "OUT"));
  107810. +
  107811. + switch (dwc_otg_hcd_get_pipe_type(&urb->pipe_info)) {
  107812. + case UE_CONTROL:
  107813. + pipetype = "CONTROL";
  107814. + break;
  107815. + case UE_BULK:
  107816. + pipetype = "BULK";
  107817. + break;
  107818. + case UE_INTERRUPT:
  107819. + pipetype = "INTERRUPT";
  107820. + break;
  107821. + case UE_ISOCHRONOUS:
  107822. + pipetype = "ISOCHRONOUS";
  107823. + break;
  107824. + default:
  107825. + pipetype = "UNKNOWN";
  107826. + break;
  107827. + }
  107828. +
  107829. + DWC_ERROR(" Endpoint type: %s\n", pipetype);
  107830. +
  107831. + switch (hc->speed) {
  107832. + case DWC_OTG_EP_SPEED_HIGH:
  107833. + speed = "HIGH";
  107834. + break;
  107835. + case DWC_OTG_EP_SPEED_FULL:
  107836. + speed = "FULL";
  107837. + break;
  107838. + case DWC_OTG_EP_SPEED_LOW:
  107839. + speed = "LOW";
  107840. + break;
  107841. + default:
  107842. + speed = "UNKNOWN";
  107843. + break;
  107844. + };
  107845. +
  107846. + DWC_ERROR(" Speed: %s\n", speed);
  107847. +
  107848. + DWC_ERROR(" Max packet size: %d\n",
  107849. + dwc_otg_hcd_get_mps(&urb->pipe_info));
  107850. + DWC_ERROR(" Data buffer length: %d\n", urb->length);
  107851. + DWC_ERROR(" Transfer buffer: %p, Transfer DMA: %p\n",
  107852. + urb->buf, (void *)urb->dma);
  107853. + DWC_ERROR(" Setup buffer: %p, Setup DMA: %p\n",
  107854. + urb->setup_packet, (void *)urb->setup_dma);
  107855. + DWC_ERROR(" Interval: %d\n", urb->interval);
  107856. +
  107857. + /* Core haltes the channel for Descriptor DMA mode */
  107858. + if (hcd->core_if->dma_desc_enable) {
  107859. + dwc_otg_hcd_complete_xfer_ddma(hcd, hc, hc_regs,
  107860. + DWC_OTG_HC_XFER_AHB_ERR);
  107861. + goto handle_ahberr_done;
  107862. + }
  107863. +
  107864. + hcd->fops->complete(hcd, urb->priv, urb, -DWC_E_IO);
  107865. +
  107866. + /*
  107867. + * Force a channel halt. Don't call halt_channel because that won't
  107868. + * write to the HCCHARn register in DMA mode to force the halt.
  107869. + */
  107870. + dwc_otg_hc_halt(hcd->core_if, hc, DWC_OTG_HC_XFER_AHB_ERR);
  107871. +handle_ahberr_done:
  107872. + disable_hc_int(hc_regs, ahberr);
  107873. + return 1;
  107874. +}
  107875. +
  107876. +/**
  107877. + * Handles a host channel transaction error interrupt. This handler may be
  107878. + * called in either DMA mode or Slave mode.
  107879. + */
  107880. +static int32_t handle_hc_xacterr_intr(dwc_otg_hcd_t * hcd,
  107881. + dwc_hc_t * hc,
  107882. + dwc_otg_hc_regs_t * hc_regs,
  107883. + dwc_otg_qtd_t * qtd)
  107884. +{
  107885. + DWC_DEBUGPL(DBG_HCDI, "--Host Channel %d Interrupt: "
  107886. + "Transaction Error--\n", hc->hc_num);
  107887. +
  107888. + if (hcd->core_if->dma_desc_enable) {
  107889. + dwc_otg_hcd_complete_xfer_ddma(hcd, hc, hc_regs,
  107890. + DWC_OTG_HC_XFER_XACT_ERR);
  107891. + goto handle_xacterr_done;
  107892. + }
  107893. +
  107894. + switch (dwc_otg_hcd_get_pipe_type(&qtd->urb->pipe_info)) {
  107895. + case UE_CONTROL:
  107896. + case UE_BULK:
  107897. + qtd->error_count++;
  107898. + if (!hc->qh->ping_state) {
  107899. +
  107900. + update_urb_state_xfer_intr(hc, hc_regs,
  107901. + qtd->urb, qtd,
  107902. + DWC_OTG_HC_XFER_XACT_ERR);
  107903. + dwc_otg_hcd_save_data_toggle(hc, hc_regs, qtd);
  107904. + if (!hc->ep_is_in && hc->speed == DWC_OTG_EP_SPEED_HIGH) {
  107905. + hc->qh->ping_state = 1;
  107906. + }
  107907. + }
  107908. +
  107909. + /*
  107910. + * Halt the channel so the transfer can be re-started from
  107911. + * the appropriate point or the PING protocol will start.
  107912. + */
  107913. + halt_channel(hcd, hc, qtd, DWC_OTG_HC_XFER_XACT_ERR);
  107914. + break;
  107915. + case UE_INTERRUPT:
  107916. + qtd->error_count++;
  107917. + if (hc->do_split && hc->complete_split) {
  107918. + qtd->complete_split = 0;
  107919. + }
  107920. + halt_channel(hcd, hc, qtd, DWC_OTG_HC_XFER_XACT_ERR);
  107921. + break;
  107922. + case UE_ISOCHRONOUS:
  107923. + {
  107924. + dwc_otg_halt_status_e halt_status;
  107925. + halt_status =
  107926. + update_isoc_urb_state(hcd, hc, hc_regs, qtd,
  107927. + DWC_OTG_HC_XFER_XACT_ERR);
  107928. +
  107929. + halt_channel(hcd, hc, qtd, halt_status);
  107930. + }
  107931. + break;
  107932. + }
  107933. +handle_xacterr_done:
  107934. + disable_hc_int(hc_regs, xacterr);
  107935. +
  107936. + return 1;
  107937. +}
  107938. +
  107939. +/**
  107940. + * Handles a host channel frame overrun interrupt. This handler may be called
  107941. + * in either DMA mode or Slave mode.
  107942. + */
  107943. +static int32_t handle_hc_frmovrun_intr(dwc_otg_hcd_t * hcd,
  107944. + dwc_hc_t * hc,
  107945. + dwc_otg_hc_regs_t * hc_regs,
  107946. + dwc_otg_qtd_t * qtd)
  107947. +{
  107948. + DWC_DEBUGPL(DBG_HCDI, "--Host Channel %d Interrupt: "
  107949. + "Frame Overrun--\n", hc->hc_num);
  107950. +
  107951. + switch (dwc_otg_hcd_get_pipe_type(&qtd->urb->pipe_info)) {
  107952. + case UE_CONTROL:
  107953. + case UE_BULK:
  107954. + break;
  107955. + case UE_INTERRUPT:
  107956. + halt_channel(hcd, hc, qtd, DWC_OTG_HC_XFER_FRAME_OVERRUN);
  107957. + break;
  107958. + case UE_ISOCHRONOUS:
  107959. + {
  107960. + dwc_otg_halt_status_e halt_status;
  107961. + halt_status =
  107962. + update_isoc_urb_state(hcd, hc, hc_regs, qtd,
  107963. + DWC_OTG_HC_XFER_FRAME_OVERRUN);
  107964. +
  107965. + halt_channel(hcd, hc, qtd, halt_status);
  107966. + }
  107967. + break;
  107968. + }
  107969. +
  107970. + disable_hc_int(hc_regs, frmovrun);
  107971. +
  107972. + return 1;
  107973. +}
  107974. +
  107975. +/**
  107976. + * Handles a host channel data toggle error interrupt. This handler may be
  107977. + * called in either DMA mode or Slave mode.
  107978. + */
  107979. +static int32_t handle_hc_datatglerr_intr(dwc_otg_hcd_t * hcd,
  107980. + dwc_hc_t * hc,
  107981. + dwc_otg_hc_regs_t * hc_regs,
  107982. + dwc_otg_qtd_t * qtd)
  107983. +{
  107984. + DWC_DEBUGPL(DBG_HCDI, "--Host Channel %d Interrupt: "
  107985. + "Data Toggle Error on %s transfer--\n",
  107986. + hc->hc_num, (hc->ep_is_in ? "IN" : "OUT"));
  107987. +
  107988. + /* Data toggles on split transactions cause the hc to halt.
  107989. + * restart transfer */
  107990. + if(hc->qh->do_split)
  107991. + {
  107992. + qtd->error_count++;
  107993. + dwc_otg_hcd_save_data_toggle(hc, hc_regs, qtd);
  107994. + update_urb_state_xfer_intr(hc, hc_regs,
  107995. + qtd->urb, qtd, DWC_OTG_HC_XFER_XACT_ERR);
  107996. + halt_channel(hcd, hc, qtd, DWC_OTG_HC_XFER_XACT_ERR);
  107997. + } else if (hc->ep_is_in) {
  107998. + /* An unmasked data toggle error on a non-split DMA transaction is
  107999. + * for the sole purpose of resetting error counts. Disable other
  108000. + * interrupts unmasked for the same reason.
  108001. + */
  108002. + if(hcd->core_if->dma_enable) {
  108003. + disable_hc_int(hc_regs, ack);
  108004. + disable_hc_int(hc_regs, nak);
  108005. + }
  108006. + qtd->error_count = 0;
  108007. + }
  108008. +
  108009. + disable_hc_int(hc_regs, datatglerr);
  108010. +
  108011. + return 1;
  108012. +}
  108013. +
  108014. +#ifdef DEBUG
  108015. +/**
  108016. + * This function is for debug only. It checks that a valid halt status is set
  108017. + * and that HCCHARn.chdis is clear. If there's a problem, corrective action is
  108018. + * taken and a warning is issued.
  108019. + * @return 1 if halt status is ok, 0 otherwise.
  108020. + */
  108021. +static inline int halt_status_ok(dwc_otg_hcd_t * hcd,
  108022. + dwc_hc_t * hc,
  108023. + dwc_otg_hc_regs_t * hc_regs,
  108024. + dwc_otg_qtd_t * qtd)
  108025. +{
  108026. + hcchar_data_t hcchar;
  108027. + hctsiz_data_t hctsiz;
  108028. + hcint_data_t hcint;
  108029. + hcintmsk_data_t hcintmsk;
  108030. + hcsplt_data_t hcsplt;
  108031. +
  108032. + if (hc->halt_status == DWC_OTG_HC_XFER_NO_HALT_STATUS) {
  108033. + /*
  108034. + * This code is here only as a check. This condition should
  108035. + * never happen. Ignore the halt if it does occur.
  108036. + */
  108037. + hcchar.d32 = DWC_READ_REG32(&hc_regs->hcchar);
  108038. + hctsiz.d32 = DWC_READ_REG32(&hc_regs->hctsiz);
  108039. + hcint.d32 = DWC_READ_REG32(&hc_regs->hcint);
  108040. + hcintmsk.d32 = DWC_READ_REG32(&hc_regs->hcintmsk);
  108041. + hcsplt.d32 = DWC_READ_REG32(&hc_regs->hcsplt);
  108042. + DWC_WARN
  108043. + ("%s: hc->halt_status == DWC_OTG_HC_XFER_NO_HALT_STATUS, "
  108044. + "channel %d, hcchar 0x%08x, hctsiz 0x%08x, "
  108045. + "hcint 0x%08x, hcintmsk 0x%08x, "
  108046. + "hcsplt 0x%08x, qtd->complete_split %d\n", __func__,
  108047. + hc->hc_num, hcchar.d32, hctsiz.d32, hcint.d32,
  108048. + hcintmsk.d32, hcsplt.d32, qtd->complete_split);
  108049. +
  108050. + DWC_WARN("%s: no halt status, channel %d, ignoring interrupt\n",
  108051. + __func__, hc->hc_num);
  108052. + DWC_WARN("\n");
  108053. + clear_hc_int(hc_regs, chhltd);
  108054. + return 0;
  108055. + }
  108056. +
  108057. + /*
  108058. + * This code is here only as a check. hcchar.chdis should
  108059. + * never be set when the halt interrupt occurs. Halt the
  108060. + * channel again if it does occur.
  108061. + */
  108062. + hcchar.d32 = DWC_READ_REG32(&hc_regs->hcchar);
  108063. + if (hcchar.b.chdis) {
  108064. + DWC_WARN("%s: hcchar.chdis set unexpectedly, "
  108065. + "hcchar 0x%08x, trying to halt again\n",
  108066. + __func__, hcchar.d32);
  108067. + clear_hc_int(hc_regs, chhltd);
  108068. + hc->halt_pending = 0;
  108069. + halt_channel(hcd, hc, qtd, hc->halt_status);
  108070. + return 0;
  108071. + }
  108072. +
  108073. + return 1;
  108074. +}
  108075. +#endif
  108076. +
  108077. +/**
  108078. + * Handles a host Channel Halted interrupt in DMA mode. This handler
  108079. + * determines the reason the channel halted and proceeds accordingly.
  108080. + */
  108081. +static void handle_hc_chhltd_intr_dma(dwc_otg_hcd_t * hcd,
  108082. + dwc_hc_t * hc,
  108083. + dwc_otg_hc_regs_t * hc_regs,
  108084. + dwc_otg_qtd_t * qtd)
  108085. +{
  108086. + int out_nak_enh = 0;
  108087. + hcint_data_t hcint;
  108088. + hcintmsk_data_t hcintmsk;
  108089. + /* For core with OUT NAK enhancement, the flow for high-
  108090. + * speed CONTROL/BULK OUT is handled a little differently.
  108091. + */
  108092. + if (hcd->core_if->snpsid >= OTG_CORE_REV_2_71a) {
  108093. + if (hc->speed == DWC_OTG_EP_SPEED_HIGH && !hc->ep_is_in &&
  108094. + (hc->ep_type == DWC_OTG_EP_TYPE_CONTROL ||
  108095. + hc->ep_type == DWC_OTG_EP_TYPE_BULK)) {
  108096. + out_nak_enh = 1;
  108097. + }
  108098. + }
  108099. +
  108100. + if (hc->halt_status == DWC_OTG_HC_XFER_URB_DEQUEUE ||
  108101. + (hc->halt_status == DWC_OTG_HC_XFER_AHB_ERR
  108102. + && !hcd->core_if->dma_desc_enable)) {
  108103. + /*
  108104. + * Just release the channel. A dequeue can happen on a
  108105. + * transfer timeout. In the case of an AHB Error, the channel
  108106. + * was forced to halt because there's no way to gracefully
  108107. + * recover.
  108108. + */
  108109. + if (hcd->core_if->dma_desc_enable)
  108110. + dwc_otg_hcd_complete_xfer_ddma(hcd, hc, hc_regs,
  108111. + hc->halt_status);
  108112. + else
  108113. + release_channel(hcd, hc, qtd, hc->halt_status);
  108114. + return;
  108115. + }
  108116. +
  108117. + /* Read the HCINTn register to determine the cause for the halt. */
  108118. +
  108119. + hcint.d32 = DWC_READ_REG32(&hc_regs->hcint);
  108120. + hcintmsk.d32 = DWC_READ_REG32(&hc_regs->hcintmsk);
  108121. +
  108122. + if (hcint.b.xfercomp) {
  108123. + /** @todo This is here because of a possible hardware bug. Spec
  108124. + * says that on SPLIT-ISOC OUT transfers in DMA mode that a HALT
  108125. + * interrupt w/ACK bit set should occur, but I only see the
  108126. + * XFERCOMP bit, even with it masked out. This is a workaround
  108127. + * for that behavior. Should fix this when hardware is fixed.
  108128. + */
  108129. + if (hc->ep_type == DWC_OTG_EP_TYPE_ISOC && !hc->ep_is_in) {
  108130. + handle_hc_ack_intr(hcd, hc, hc_regs, qtd);
  108131. + }
  108132. + handle_hc_xfercomp_intr(hcd, hc, hc_regs, qtd);
  108133. + } else if (hcint.b.stall) {
  108134. + handle_hc_stall_intr(hcd, hc, hc_regs, qtd);
  108135. + } else if (hcint.b.xacterr && !hcd->core_if->dma_desc_enable) {
  108136. + if (out_nak_enh) {
  108137. + if (hcint.b.nyet || hcint.b.nak || hcint.b.ack) {
  108138. + DWC_DEBUGPL(DBG_HCD, "XactErr with NYET/NAK/ACK\n");
  108139. + qtd->error_count = 0;
  108140. + } else {
  108141. + DWC_DEBUGPL(DBG_HCD, "XactErr without NYET/NAK/ACK\n");
  108142. + }
  108143. + }
  108144. +
  108145. + /*
  108146. + * Must handle xacterr before nak or ack. Could get a xacterr
  108147. + * at the same time as either of these on a BULK/CONTROL OUT
  108148. + * that started with a PING. The xacterr takes precedence.
  108149. + */
  108150. + handle_hc_xacterr_intr(hcd, hc, hc_regs, qtd);
  108151. + } else if (hcint.b.xcs_xact && hcd->core_if->dma_desc_enable) {
  108152. + handle_hc_xacterr_intr(hcd, hc, hc_regs, qtd);
  108153. + } else if (hcint.b.ahberr && hcd->core_if->dma_desc_enable) {
  108154. + handle_hc_ahberr_intr(hcd, hc, hc_regs, qtd);
  108155. + } else if (hcint.b.bblerr) {
  108156. + handle_hc_babble_intr(hcd, hc, hc_regs, qtd);
  108157. + } else if (hcint.b.frmovrun) {
  108158. + handle_hc_frmovrun_intr(hcd, hc, hc_regs, qtd);
  108159. + } else if (hcint.b.datatglerr) {
  108160. + handle_hc_datatglerr_intr(hcd, hc, hc_regs, qtd);
  108161. + } else if (!out_nak_enh) {
  108162. + if (hcint.b.nyet) {
  108163. + /*
  108164. + * Must handle nyet before nak or ack. Could get a nyet at the
  108165. + * same time as either of those on a BULK/CONTROL OUT that
  108166. + * started with a PING. The nyet takes precedence.
  108167. + */
  108168. + handle_hc_nyet_intr(hcd, hc, hc_regs, qtd);
  108169. + } else if (hcint.b.nak && !hcintmsk.b.nak) {
  108170. + /*
  108171. + * If nak is not masked, it's because a non-split IN transfer
  108172. + * is in an error state. In that case, the nak is handled by
  108173. + * the nak interrupt handler, not here. Handle nak here for
  108174. + * BULK/CONTROL OUT transfers, which halt on a NAK to allow
  108175. + * rewinding the buffer pointer.
  108176. + */
  108177. + handle_hc_nak_intr(hcd, hc, hc_regs, qtd);
  108178. + } else if (hcint.b.ack && !hcintmsk.b.ack) {
  108179. + /*
  108180. + * If ack is not masked, it's because a non-split IN transfer
  108181. + * is in an error state. In that case, the ack is handled by
  108182. + * the ack interrupt handler, not here. Handle ack here for
  108183. + * split transfers. Start splits halt on ACK.
  108184. + */
  108185. + handle_hc_ack_intr(hcd, hc, hc_regs, qtd);
  108186. + } else {
  108187. + if (hc->ep_type == DWC_OTG_EP_TYPE_INTR ||
  108188. + hc->ep_type == DWC_OTG_EP_TYPE_ISOC) {
  108189. + /*
  108190. + * A periodic transfer halted with no other channel
  108191. + * interrupts set. Assume it was halted by the core
  108192. + * because it could not be completed in its scheduled
  108193. + * (micro)frame.
  108194. + */
  108195. +#ifdef DEBUG
  108196. + DWC_PRINTF
  108197. + ("%s: Halt channel %d (assume incomplete periodic transfer)\n",
  108198. + __func__, hc->hc_num);
  108199. +#endif
  108200. + halt_channel(hcd, hc, qtd,
  108201. + DWC_OTG_HC_XFER_PERIODIC_INCOMPLETE);
  108202. + } else {
  108203. + DWC_ERROR
  108204. + ("%s: Channel %d, DMA Mode -- ChHltd set, but reason "
  108205. + "for halting is unknown, hcint 0x%08x, intsts 0x%08x\n",
  108206. + __func__, hc->hc_num, hcint.d32,
  108207. + DWC_READ_REG32(&hcd->
  108208. + core_if->core_global_regs->
  108209. + gintsts));
  108210. + /* Failthrough: use 3-strikes rule */
  108211. + qtd->error_count++;
  108212. + dwc_otg_hcd_save_data_toggle(hc, hc_regs, qtd);
  108213. + update_urb_state_xfer_intr(hc, hc_regs,
  108214. + qtd->urb, qtd, DWC_OTG_HC_XFER_XACT_ERR);
  108215. + halt_channel(hcd, hc, qtd, DWC_OTG_HC_XFER_XACT_ERR);
  108216. + }
  108217. +
  108218. + }
  108219. + } else {
  108220. + DWC_PRINTF("NYET/NAK/ACK/other in non-error case, 0x%08x\n",
  108221. + hcint.d32);
  108222. + /* Failthrough: use 3-strikes rule */
  108223. + qtd->error_count++;
  108224. + dwc_otg_hcd_save_data_toggle(hc, hc_regs, qtd);
  108225. + update_urb_state_xfer_intr(hc, hc_regs,
  108226. + qtd->urb, qtd, DWC_OTG_HC_XFER_XACT_ERR);
  108227. + halt_channel(hcd, hc, qtd, DWC_OTG_HC_XFER_XACT_ERR);
  108228. + }
  108229. +}
  108230. +
  108231. +/**
  108232. + * Handles a host channel Channel Halted interrupt.
  108233. + *
  108234. + * In slave mode, this handler is called only when the driver specifically
  108235. + * requests a halt. This occurs during handling other host channel interrupts
  108236. + * (e.g. nak, xacterr, stall, nyet, etc.).
  108237. + *
  108238. + * In DMA mode, this is the interrupt that occurs when the core has finished
  108239. + * processing a transfer on a channel. Other host channel interrupts (except
  108240. + * ahberr) are disabled in DMA mode.
  108241. + */
  108242. +static int32_t handle_hc_chhltd_intr(dwc_otg_hcd_t * hcd,
  108243. + dwc_hc_t * hc,
  108244. + dwc_otg_hc_regs_t * hc_regs,
  108245. + dwc_otg_qtd_t * qtd)
  108246. +{
  108247. + DWC_DEBUGPL(DBG_HCDI, "--Host Channel %d Interrupt: "
  108248. + "Channel Halted--\n", hc->hc_num);
  108249. +
  108250. + if (hcd->core_if->dma_enable) {
  108251. + handle_hc_chhltd_intr_dma(hcd, hc, hc_regs, qtd);
  108252. + } else {
  108253. +#ifdef DEBUG
  108254. + if (!halt_status_ok(hcd, hc, hc_regs, qtd)) {
  108255. + return 1;
  108256. + }
  108257. +#endif
  108258. + release_channel(hcd, hc, qtd, hc->halt_status);
  108259. + }
  108260. +
  108261. + return 1;
  108262. +}
  108263. +
  108264. +
  108265. +/**
  108266. + * dwc_otg_fiq_unmangle_isoc() - Update the iso_frame_desc structure on
  108267. + * FIQ transfer completion
  108268. + * @hcd: Pointer to dwc_otg_hcd struct
  108269. + * @num: Host channel number
  108270. + *
  108271. + * 1. Un-mangle the status as recorded in each iso_frame_desc status
  108272. + * 2. Copy it from the dwc_otg_urb into the real URB
  108273. + */
  108274. +void dwc_otg_fiq_unmangle_isoc(dwc_otg_hcd_t *hcd, dwc_otg_qh_t *qh, dwc_otg_qtd_t *qtd, uint32_t num)
  108275. +{
  108276. + struct dwc_otg_hcd_urb *dwc_urb = qtd->urb;
  108277. + int nr_frames = dwc_urb->packet_count;
  108278. + int i;
  108279. + hcint_data_t frame_hcint;
  108280. +
  108281. + for (i = 0; i < nr_frames; i++) {
  108282. + frame_hcint.d32 = dwc_urb->iso_descs[i].status;
  108283. + if (frame_hcint.b.xfercomp) {
  108284. + dwc_urb->iso_descs[i].status = 0;
  108285. + dwc_urb->actual_length += dwc_urb->iso_descs[i].actual_length;
  108286. + } else if (frame_hcint.b.frmovrun) {
  108287. + if (qh->ep_is_in)
  108288. + dwc_urb->iso_descs[i].status = -DWC_E_NO_STREAM_RES;
  108289. + else
  108290. + dwc_urb->iso_descs[i].status = -DWC_E_COMMUNICATION;
  108291. + dwc_urb->error_count++;
  108292. + dwc_urb->iso_descs[i].actual_length = 0;
  108293. + } else if (frame_hcint.b.xacterr) {
  108294. + dwc_urb->iso_descs[i].status = -DWC_E_PROTOCOL;
  108295. + dwc_urb->error_count++;
  108296. + dwc_urb->iso_descs[i].actual_length = 0;
  108297. + } else if (frame_hcint.b.bblerr) {
  108298. + dwc_urb->iso_descs[i].status = -DWC_E_OVERFLOW;
  108299. + dwc_urb->error_count++;
  108300. + dwc_urb->iso_descs[i].actual_length = 0;
  108301. + } else {
  108302. + /* Something went wrong */
  108303. + dwc_urb->iso_descs[i].status = -1;
  108304. + dwc_urb->iso_descs[i].actual_length = 0;
  108305. + dwc_urb->error_count++;
  108306. + }
  108307. + }
  108308. + //printk_ratelimited(KERN_INFO "%s: HS isochronous of %d/%d frames with %d errors complete\n",
  108309. + // __FUNCTION__, i, dwc_urb->packet_count, dwc_urb->error_count);
  108310. + hcd->fops->complete(hcd, dwc_urb->priv, dwc_urb, 0);
  108311. + release_channel(hcd, qh->channel, qtd, DWC_OTG_HC_XFER_URB_COMPLETE);
  108312. +}
  108313. +
  108314. +/**
  108315. + * dwc_otg_fiq_unsetup_per_dma() - Remove data from bounce buffers for split transactions
  108316. + * @hcd: Pointer to dwc_otg_hcd struct
  108317. + * @num: Host channel number
  108318. + *
  108319. + * Copies data from the FIQ bounce buffers into the URB's transfer buffer. Does not modify URB state.
  108320. + * Returns total length of data or -1 if the buffers were not used.
  108321. + *
  108322. + */
  108323. +int dwc_otg_fiq_unsetup_per_dma(dwc_otg_hcd_t *hcd, dwc_otg_qh_t *qh, dwc_otg_qtd_t *qtd, uint32_t num)
  108324. +{
  108325. + dwc_hc_t *hc = qh->channel;
  108326. + struct fiq_dma_blob *blob = hcd->fiq_dmab;
  108327. + struct fiq_channel_state *st = &hcd->fiq_state->channel[num];
  108328. + uint8_t *ptr = NULL;
  108329. + int index = 0, len = 0;
  108330. + int i = 0;
  108331. + if (hc->ep_is_in) {
  108332. + /* Copy data out of the DMA bounce buffers to the URB's buffer.
  108333. + * The align_buf is ignored as this is ignored on FSM enqueue. */
  108334. + ptr = qtd->urb->buf;
  108335. + if (qh->ep_type == UE_ISOCHRONOUS) {
  108336. + /* Isoc IN transactions - grab the offset of the iso_frame_desc into the URB transfer buffer */
  108337. + index = qtd->isoc_frame_index;
  108338. + ptr += qtd->urb->iso_descs[index].offset;
  108339. + } else {
  108340. + /* Need to increment by actual_length for interrupt IN */
  108341. + ptr += qtd->urb->actual_length;
  108342. + }
  108343. +
  108344. + for (i = 0; i < st->dma_info.index; i++) {
  108345. + len += st->dma_info.slot_len[i];
  108346. + dwc_memcpy(ptr, &blob->channel[num].index[i].buf[0], st->dma_info.slot_len[i]);
  108347. + ptr += st->dma_info.slot_len[i];
  108348. + }
  108349. + return len;
  108350. + } else {
  108351. + /* OUT endpoints - nothing to do. */
  108352. + return -1;
  108353. + }
  108354. +
  108355. +}
  108356. +/**
  108357. + * dwc_otg_hcd_handle_hc_fsm() - handle an unmasked channel interrupt
  108358. + * from a channel handled in the FIQ
  108359. + * @hcd: Pointer to dwc_otg_hcd struct
  108360. + * @num: Host channel number
  108361. + *
  108362. + * If a host channel interrupt was received by the IRQ and this was a channel
  108363. + * used by the FIQ, the execution flow for transfer completion is substantially
  108364. + * different from the normal (messy) path. This function and its friends handles
  108365. + * channel cleanup and transaction completion from a FIQ transaction.
  108366. + */
  108367. +void dwc_otg_hcd_handle_hc_fsm(dwc_otg_hcd_t *hcd, uint32_t num)
  108368. +{
  108369. + struct fiq_channel_state *st = &hcd->fiq_state->channel[num];
  108370. + dwc_hc_t *hc = hcd->hc_ptr_array[num];
  108371. + dwc_otg_qtd_t *qtd = DWC_CIRCLEQ_FIRST(&hc->qh->qtd_list);
  108372. + dwc_otg_qh_t *qh = hc->qh;
  108373. + dwc_otg_hc_regs_t *hc_regs = hcd->core_if->host_if->hc_regs[num];
  108374. + hcint_data_t hcint = hcd->fiq_state->channel[num].hcint_copy;
  108375. + int hostchannels = 0;
  108376. + fiq_print(FIQDBG_INT, hcd->fiq_state, "OUT %01d %01d ", num , st->fsm);
  108377. +
  108378. + hostchannels = hcd->available_host_channels;
  108379. + switch (st->fsm) {
  108380. + case FIQ_TEST:
  108381. + break;
  108382. +
  108383. + case FIQ_DEQUEUE_ISSUED:
  108384. + /* hc_halt was called. QTD no longer exists. */
  108385. + /* TODO: for a nonperiodic split transaction, need to issue a
  108386. + * CLEAR_TT_BUFFER hub command if we were in the start-split phase.
  108387. + */
  108388. + release_channel(hcd, hc, NULL, hc->halt_status);
  108389. + break;
  108390. +
  108391. + case FIQ_NP_SPLIT_DONE:
  108392. + /* Nonperiodic transaction complete. */
  108393. + if (!hc->ep_is_in) {
  108394. + qtd->ssplit_out_xfer_count = hc->xfer_len;
  108395. + }
  108396. + if (hcint.b.xfercomp) {
  108397. + handle_hc_xfercomp_intr(hcd, hc, hc_regs, qtd);
  108398. + } else if (hcint.b.nak) {
  108399. + handle_hc_nak_intr(hcd, hc, hc_regs, qtd);
  108400. + }
  108401. + break;
  108402. +
  108403. + case FIQ_NP_SPLIT_HS_ABORTED:
  108404. + /* A HS abort is a 3-strikes on the HS bus at any point in the transaction.
  108405. + * Normally a CLEAR_TT_BUFFER hub command would be required: we can't do that
  108406. + * because there's no guarantee which order a non-periodic split happened in.
  108407. + * We could end up clearing a perfectly good transaction out of the buffer.
  108408. + */
  108409. + if (hcint.b.xacterr) {
  108410. + qtd->error_count += st->nr_errors;
  108411. + handle_hc_xacterr_intr(hcd, hc, hc_regs, qtd);
  108412. + } else if (hcint.b.ahberr) {
  108413. + handle_hc_ahberr_intr(hcd, hc, hc_regs, qtd);
  108414. + } else {
  108415. + local_fiq_disable();
  108416. + BUG();
  108417. + }
  108418. + break;
  108419. +
  108420. + case FIQ_NP_SPLIT_LS_ABORTED:
  108421. + /* A few cases can cause this - either an unknown state on a SSPLIT or
  108422. + * STALL/data toggle error response on a CSPLIT */
  108423. + if (hcint.b.stall) {
  108424. + handle_hc_stall_intr(hcd, hc, hc_regs, qtd);
  108425. + } else if (hcint.b.datatglerr) {
  108426. + handle_hc_datatglerr_intr(hcd, hc, hc_regs, qtd);
  108427. + } else if (hcint.b.bblerr) {
  108428. + handle_hc_babble_intr(hcd, hc, hc_regs, qtd);
  108429. + } else if (hcint.b.ahberr) {
  108430. + handle_hc_ahberr_intr(hcd, hc, hc_regs, qtd);
  108431. + } else {
  108432. + local_fiq_disable();
  108433. + BUG();
  108434. + }
  108435. + break;
  108436. +
  108437. + case FIQ_PER_SPLIT_DONE:
  108438. + /* Isoc IN or Interrupt IN/OUT */
  108439. +
  108440. + /* Flow control here is different from the normal execution by the driver.
  108441. + * We need to completely ignore most of the driver's method of handling
  108442. + * split transactions and do it ourselves.
  108443. + */
  108444. + if (hc->ep_type == UE_INTERRUPT) {
  108445. + if (hcint.b.nak) {
  108446. + handle_hc_nak_intr(hcd, hc, hc_regs, qtd);
  108447. + } else if (hc->ep_is_in) {
  108448. + int len;
  108449. + len = dwc_otg_fiq_unsetup_per_dma(hcd, hc->qh, qtd, num);
  108450. + //printk(KERN_NOTICE "FIQ Transaction: hc=%d len=%d urb_len = %d\n", num, len, qtd->urb->length);
  108451. + qtd->urb->actual_length += len;
  108452. + if (qtd->urb->actual_length >= qtd->urb->length) {
  108453. + qtd->urb->status = 0;
  108454. + hcd->fops->complete(hcd, qtd->urb->priv, qtd->urb, qtd->urb->status);
  108455. + release_channel(hcd, hc, qtd, DWC_OTG_HC_XFER_URB_COMPLETE);
  108456. + } else {
  108457. + /* Interrupt transfer not complete yet - is it a short read? */
  108458. + if (len < hc->max_packet) {
  108459. + /* Interrupt transaction complete */
  108460. + qtd->urb->status = 0;
  108461. + hcd->fops->complete(hcd, qtd->urb->priv, qtd->urb, qtd->urb->status);
  108462. + release_channel(hcd, hc, qtd, DWC_OTG_HC_XFER_URB_COMPLETE);
  108463. + } else {
  108464. + /* Further transactions required */
  108465. + release_channel(hcd, hc, qtd, DWC_OTG_HC_XFER_COMPLETE);
  108466. + }
  108467. + }
  108468. + } else {
  108469. + /* Interrupt OUT complete. */
  108470. + dwc_otg_hcd_save_data_toggle(hc, hc_regs, qtd);
  108471. + qtd->urb->actual_length += hc->xfer_len;
  108472. + if (qtd->urb->actual_length >= qtd->urb->length) {
  108473. + qtd->urb->status = 0;
  108474. + hcd->fops->complete(hcd, qtd->urb->priv, qtd->urb, qtd->urb->status);
  108475. + release_channel(hcd, hc, qtd, DWC_OTG_HC_XFER_URB_COMPLETE);
  108476. + } else {
  108477. + release_channel(hcd, hc, qtd, DWC_OTG_HC_XFER_COMPLETE);
  108478. + }
  108479. + }
  108480. + } else {
  108481. + /* ISOC IN complete. */
  108482. + struct dwc_otg_hcd_iso_packet_desc *frame_desc = &qtd->urb->iso_descs[qtd->isoc_frame_index];
  108483. + int len = 0;
  108484. + /* Record errors, update qtd. */
  108485. + if (st->nr_errors) {
  108486. + frame_desc->actual_length = 0;
  108487. + frame_desc->status = -DWC_E_PROTOCOL;
  108488. + } else {
  108489. + frame_desc->status = 0;
  108490. + /* Unswizzle dma */
  108491. + len = dwc_otg_fiq_unsetup_per_dma(hcd, qh, qtd, num);
  108492. + frame_desc->actual_length = len;
  108493. + }
  108494. + qtd->isoc_frame_index++;
  108495. + if (qtd->isoc_frame_index == qtd->urb->packet_count) {
  108496. + hcd->fops->complete(hcd, qtd->urb->priv, qtd->urb, 0);
  108497. + release_channel(hcd, hc, qtd, DWC_OTG_HC_XFER_URB_COMPLETE);
  108498. + } else {
  108499. + release_channel(hcd, hc, qtd, DWC_OTG_HC_XFER_COMPLETE);
  108500. + }
  108501. + }
  108502. + break;
  108503. +
  108504. + case FIQ_PER_ISO_OUT_DONE: {
  108505. + struct dwc_otg_hcd_iso_packet_desc *frame_desc = &qtd->urb->iso_descs[qtd->isoc_frame_index];
  108506. + /* Record errors, update qtd. */
  108507. + if (st->nr_errors) {
  108508. + frame_desc->actual_length = 0;
  108509. + frame_desc->status = -DWC_E_PROTOCOL;
  108510. + } else {
  108511. + frame_desc->status = 0;
  108512. + frame_desc->actual_length = frame_desc->length;
  108513. + }
  108514. + qtd->isoc_frame_index++;
  108515. + qtd->isoc_split_offset = 0;
  108516. + if (qtd->isoc_frame_index == qtd->urb->packet_count) {
  108517. + hcd->fops->complete(hcd, qtd->urb->priv, qtd->urb, 0);
  108518. + release_channel(hcd, hc, qtd, DWC_OTG_HC_XFER_URB_COMPLETE);
  108519. + } else {
  108520. + release_channel(hcd, hc, qtd, DWC_OTG_HC_XFER_COMPLETE);
  108521. + }
  108522. + }
  108523. + break;
  108524. +
  108525. + case FIQ_PER_SPLIT_NYET_ABORTED:
  108526. + /* Doh. lost the data. */
  108527. + printk_ratelimited(KERN_INFO "Transfer to device %d endpoint 0x%x frame %d failed "
  108528. + "- FIQ reported NYET. Data may have been lost.\n",
  108529. + hc->dev_addr, hc->ep_num, dwc_otg_hcd_get_frame_number(hcd) >> 3);
  108530. + if (hc->ep_type == UE_ISOCHRONOUS) {
  108531. + struct dwc_otg_hcd_iso_packet_desc *frame_desc = &qtd->urb->iso_descs[qtd->isoc_frame_index];
  108532. + /* Record errors, update qtd. */
  108533. + frame_desc->actual_length = 0;
  108534. + frame_desc->status = -DWC_E_PROTOCOL;
  108535. + qtd->isoc_frame_index++;
  108536. + qtd->isoc_split_offset = 0;
  108537. + if (qtd->isoc_frame_index == qtd->urb->packet_count) {
  108538. + hcd->fops->complete(hcd, qtd->urb->priv, qtd->urb, 0);
  108539. + release_channel(hcd, hc, qtd, DWC_OTG_HC_XFER_URB_COMPLETE);
  108540. + } else {
  108541. + release_channel(hcd, hc, qtd, DWC_OTG_HC_XFER_COMPLETE);
  108542. + }
  108543. + } else {
  108544. + release_channel(hcd, hc, qtd, DWC_OTG_HC_XFER_NO_HALT_STATUS);
  108545. + }
  108546. + break;
  108547. +
  108548. + case FIQ_HS_ISOC_DONE:
  108549. + /* The FIQ has performed a whole pile of isochronous transactions.
  108550. + * The status is recorded as the interrupt state should the transaction
  108551. + * fail.
  108552. + */
  108553. + dwc_otg_fiq_unmangle_isoc(hcd, qh, qtd, num);
  108554. + break;
  108555. +
  108556. + case FIQ_PER_SPLIT_LS_ABORTED:
  108557. + if (hcint.b.xacterr) {
  108558. + /* Hub has responded with an ERR packet. Device
  108559. + * has been unplugged or the port has been disabled.
  108560. + * TODO: need to issue a reset to the hub port. */
  108561. + qtd->error_count += 3;
  108562. + handle_hc_xacterr_intr(hcd, hc, hc_regs, qtd);
  108563. + } else if (hcint.b.stall) {
  108564. + handle_hc_stall_intr(hcd, hc, hc_regs, qtd);
  108565. + } else if (hcint.b.bblerr) {
  108566. + handle_hc_babble_intr(hcd, hc, hc_regs, qtd);
  108567. + } else {
  108568. + printk_ratelimited(KERN_INFO "Transfer to device %d endpoint 0x%x failed "
  108569. + "- FIQ reported FSM=%d. Data may have been lost.\n",
  108570. + st->fsm, hc->dev_addr, hc->ep_num);
  108571. + release_channel(hcd, hc, qtd, DWC_OTG_HC_XFER_NO_HALT_STATUS);
  108572. + }
  108573. + break;
  108574. +
  108575. + case FIQ_PER_SPLIT_HS_ABORTED:
  108576. + /* Either the SSPLIT phase suffered transaction errors or something
  108577. + * unexpected happened.
  108578. + */
  108579. + qtd->error_count += 3;
  108580. + handle_hc_xacterr_intr(hcd, hc, hc_regs, qtd);
  108581. + release_channel(hcd, hc, qtd, DWC_OTG_HC_XFER_NO_HALT_STATUS);
  108582. + break;
  108583. +
  108584. + case FIQ_PER_SPLIT_TIMEOUT:
  108585. + /* Couldn't complete in the nominated frame */
  108586. + printk(KERN_INFO "Transfer to device %d endpoint 0x%x frame %d failed "
  108587. + "- FIQ timed out. Data may have been lost.\n",
  108588. + hc->dev_addr, hc->ep_num, dwc_otg_hcd_get_frame_number(hcd) >> 3);
  108589. + if (hc->ep_type == UE_ISOCHRONOUS) {
  108590. + struct dwc_otg_hcd_iso_packet_desc *frame_desc = &qtd->urb->iso_descs[qtd->isoc_frame_index];
  108591. + /* Record errors, update qtd. */
  108592. + frame_desc->actual_length = 0;
  108593. + if (hc->ep_is_in) {
  108594. + frame_desc->status = -DWC_E_NO_STREAM_RES;
  108595. + } else {
  108596. + frame_desc->status = -DWC_E_COMMUNICATION;
  108597. + }
  108598. + qtd->isoc_frame_index++;
  108599. + if (qtd->isoc_frame_index == qtd->urb->packet_count) {
  108600. + hcd->fops->complete(hcd, qtd->urb->priv, qtd->urb, 0);
  108601. + release_channel(hcd, hc, qtd, DWC_OTG_HC_XFER_URB_COMPLETE);
  108602. + } else {
  108603. + release_channel(hcd, hc, qtd, DWC_OTG_HC_XFER_COMPLETE);
  108604. + }
  108605. + } else {
  108606. + release_channel(hcd, hc, qtd, DWC_OTG_HC_XFER_NO_HALT_STATUS);
  108607. + }
  108608. + break;
  108609. +
  108610. + default:
  108611. + DWC_WARN("Unexpected state received on hc=%d fsm=%d on transfer to device %d ep 0x%x",
  108612. + hc->hc_num, st->fsm, hc->dev_addr, hc->ep_num);
  108613. + qtd->error_count++;
  108614. + release_channel(hcd, hc, qtd, DWC_OTG_HC_XFER_NO_HALT_STATUS);
  108615. + }
  108616. + return;
  108617. +}
  108618. +
  108619. +/** Handles interrupt for a specific Host Channel */
  108620. +int32_t dwc_otg_hcd_handle_hc_n_intr(dwc_otg_hcd_t * dwc_otg_hcd, uint32_t num)
  108621. +{
  108622. + int retval = 0;
  108623. + hcint_data_t hcint;
  108624. + hcintmsk_data_t hcintmsk;
  108625. + dwc_hc_t *hc;
  108626. + dwc_otg_hc_regs_t *hc_regs;
  108627. + dwc_otg_qtd_t *qtd;
  108628. +
  108629. + DWC_DEBUGPL(DBG_HCDV, "--Host Channel Interrupt--, Channel %d\n", num);
  108630. +
  108631. + hc = dwc_otg_hcd->hc_ptr_array[num];
  108632. + hc_regs = dwc_otg_hcd->core_if->host_if->hc_regs[num];
  108633. + if(hc->halt_status == DWC_OTG_HC_XFER_URB_DEQUEUE) {
  108634. + /* We are responding to a channel disable. Driver
  108635. + * state is cleared - our qtd has gone away.
  108636. + */
  108637. + release_channel(dwc_otg_hcd, hc, NULL, hc->halt_status);
  108638. + return 1;
  108639. + }
  108640. + qtd = DWC_CIRCLEQ_FIRST(&hc->qh->qtd_list);
  108641. +
  108642. + /*
  108643. + * FSM mode: Check to see if this is a HC interrupt from a channel handled by the FIQ.
  108644. + * Execution path is fundamentally different for the channels after a FIQ has completed
  108645. + * a split transaction.
  108646. + */
  108647. + if (fiq_fsm_enable) {
  108648. + switch (dwc_otg_hcd->fiq_state->channel[num].fsm) {
  108649. + case FIQ_PASSTHROUGH:
  108650. + break;
  108651. + case FIQ_PASSTHROUGH_ERRORSTATE:
  108652. + /* Hook into the error count */
  108653. + fiq_print(FIQDBG_ERR, dwc_otg_hcd->fiq_state, "HCDERR%02d", num);
  108654. + if (!dwc_otg_hcd->fiq_state->channel[num].nr_errors) {
  108655. + qtd->error_count = 0;
  108656. + fiq_print(FIQDBG_ERR, dwc_otg_hcd->fiq_state, "RESET ");
  108657. + }
  108658. + break;
  108659. + default:
  108660. + dwc_otg_hcd_handle_hc_fsm(dwc_otg_hcd, num);
  108661. + return 1;
  108662. + }
  108663. + }
  108664. +
  108665. + hcint.d32 = DWC_READ_REG32(&hc_regs->hcint);
  108666. + hcintmsk.d32 = DWC_READ_REG32(&hc_regs->hcintmsk);
  108667. + hcint.d32 = hcint.d32 & hcintmsk.d32;
  108668. + if (!dwc_otg_hcd->core_if->dma_enable) {
  108669. + if (hcint.b.chhltd && hcint.d32 != 0x2) {
  108670. + hcint.b.chhltd = 0;
  108671. + }
  108672. + }
  108673. +
  108674. + if (hcint.b.xfercomp) {
  108675. + retval |=
  108676. + handle_hc_xfercomp_intr(dwc_otg_hcd, hc, hc_regs, qtd);
  108677. + /*
  108678. + * If NYET occurred at same time as Xfer Complete, the NYET is
  108679. + * handled by the Xfer Complete interrupt handler. Don't want
  108680. + * to call the NYET interrupt handler in this case.
  108681. + */
  108682. + hcint.b.nyet = 0;
  108683. + }
  108684. + if (hcint.b.chhltd) {
  108685. + retval |= handle_hc_chhltd_intr(dwc_otg_hcd, hc, hc_regs, qtd);
  108686. + }
  108687. + if (hcint.b.ahberr) {
  108688. + retval |= handle_hc_ahberr_intr(dwc_otg_hcd, hc, hc_regs, qtd);
  108689. + }
  108690. + if (hcint.b.stall) {
  108691. + retval |= handle_hc_stall_intr(dwc_otg_hcd, hc, hc_regs, qtd);
  108692. + }
  108693. + if (hcint.b.nak) {
  108694. + retval |= handle_hc_nak_intr(dwc_otg_hcd, hc, hc_regs, qtd);
  108695. + }
  108696. + if (hcint.b.ack) {
  108697. + if(!hcint.b.chhltd)
  108698. + retval |= handle_hc_ack_intr(dwc_otg_hcd, hc, hc_regs, qtd);
  108699. + }
  108700. + if (hcint.b.nyet) {
  108701. + retval |= handle_hc_nyet_intr(dwc_otg_hcd, hc, hc_regs, qtd);
  108702. + }
  108703. + if (hcint.b.xacterr) {
  108704. + retval |= handle_hc_xacterr_intr(dwc_otg_hcd, hc, hc_regs, qtd);
  108705. + }
  108706. + if (hcint.b.bblerr) {
  108707. + retval |= handle_hc_babble_intr(dwc_otg_hcd, hc, hc_regs, qtd);
  108708. + }
  108709. + if (hcint.b.frmovrun) {
  108710. + retval |=
  108711. + handle_hc_frmovrun_intr(dwc_otg_hcd, hc, hc_regs, qtd);
  108712. + }
  108713. + if (hcint.b.datatglerr) {
  108714. + retval |=
  108715. + handle_hc_datatglerr_intr(dwc_otg_hcd, hc, hc_regs, qtd);
  108716. + }
  108717. +
  108718. + return retval;
  108719. +}
  108720. +#endif /* DWC_DEVICE_ONLY */
  108721. diff -Nur linux-3.18.14/drivers/usb/host/dwc_otg/dwc_otg_hcd_linux.c linux-rpi/drivers/usb/host/dwc_otg/dwc_otg_hcd_linux.c
  108722. --- linux-3.18.14/drivers/usb/host/dwc_otg/dwc_otg_hcd_linux.c 1969-12-31 18:00:00.000000000 -0600
  108723. +++ linux-rpi/drivers/usb/host/dwc_otg/dwc_otg_hcd_linux.c 2015-05-31 14:46:12.909660961 -0500
  108724. @@ -0,0 +1,994 @@
  108725. +
  108726. +/* ==========================================================================
  108727. + * $File: //dwh/usb_iip/dev/software/otg/linux/drivers/dwc_otg_hcd_linux.c $
  108728. + * $Revision: #20 $
  108729. + * $Date: 2011/10/26 $
  108730. + * $Change: 1872981 $
  108731. + *
  108732. + * Synopsys HS OTG Linux Software Driver and documentation (hereinafter,
  108733. + * "Software") is an Unsupported proprietary work of Synopsys, Inc. unless
  108734. + * otherwise expressly agreed to in writing between Synopsys and you.
  108735. + *
  108736. + * The Software IS NOT an item of Licensed Software or Licensed Product under
  108737. + * any End User Software License Agreement or Agreement for Licensed Product
  108738. + * with Synopsys or any supplement thereto. You are permitted to use and
  108739. + * redistribute this Software in source and binary forms, with or without
  108740. + * modification, provided that redistributions of source code must retain this
  108741. + * notice. You may not view, use, disclose, copy or distribute this file or
  108742. + * any information contained herein except pursuant to this license grant from
  108743. + * Synopsys. If you do not agree with this notice, including the disclaimer
  108744. + * below, then you are not authorized to use the Software.
  108745. + *
  108746. + * THIS SOFTWARE IS BEING DISTRIBUTED BY SYNOPSYS SOLELY ON AN "AS IS" BASIS
  108747. + * AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
  108748. + * IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
  108749. + * ARE HEREBY DISCLAIMED. IN NO EVENT SHALL SYNOPSYS BE LIABLE FOR ANY DIRECT,
  108750. + * INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES
  108751. + * (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR
  108752. + * SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER
  108753. + * CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT
  108754. + * LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY
  108755. + * OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH
  108756. + * DAMAGE.
  108757. + * ========================================================================== */
  108758. +#ifndef DWC_DEVICE_ONLY
  108759. +
  108760. +/**
  108761. + * @file
  108762. + *
  108763. + * This file contains the implementation of the HCD. In Linux, the HCD
  108764. + * implements the hc_driver API.
  108765. + */
  108766. +#include <linux/kernel.h>
  108767. +#include <linux/module.h>
  108768. +#include <linux/moduleparam.h>
  108769. +#include <linux/init.h>
  108770. +#include <linux/device.h>
  108771. +#include <linux/errno.h>
  108772. +#include <linux/list.h>
  108773. +#include <linux/interrupt.h>
  108774. +#include <linux/string.h>
  108775. +#include <linux/dma-mapping.h>
  108776. +#include <linux/version.h>
  108777. +#include <asm/io.h>
  108778. +#include <asm/fiq.h>
  108779. +#include <linux/usb.h>
  108780. +#if LINUX_VERSION_CODE < KERNEL_VERSION(2,6,35)
  108781. +#include <../drivers/usb/core/hcd.h>
  108782. +#else
  108783. +#include <linux/usb/hcd.h>
  108784. +#endif
  108785. +#include <asm/bug.h>
  108786. +
  108787. +#if (LINUX_VERSION_CODE >= KERNEL_VERSION(2,6,30))
  108788. +#define USB_URB_EP_LINKING 1
  108789. +#else
  108790. +#define USB_URB_EP_LINKING 0
  108791. +#endif
  108792. +
  108793. +#include "dwc_otg_hcd_if.h"
  108794. +#include "dwc_otg_dbg.h"
  108795. +#include "dwc_otg_driver.h"
  108796. +#include "dwc_otg_hcd.h"
  108797. +
  108798. +extern unsigned char _dwc_otg_fiq_stub, _dwc_otg_fiq_stub_end;
  108799. +
  108800. +/**
  108801. + * Gets the endpoint number from a _bEndpointAddress argument. The endpoint is
  108802. + * qualified with its direction (possible 32 endpoints per device).
  108803. + */
  108804. +#define dwc_ep_addr_to_endpoint(_bEndpointAddress_) ((_bEndpointAddress_ & USB_ENDPOINT_NUMBER_MASK) | \
  108805. + ((_bEndpointAddress_ & USB_DIR_IN) != 0) << 4)
  108806. +
  108807. +static const char dwc_otg_hcd_name[] = "dwc_otg_hcd";
  108808. +
  108809. +extern bool fiq_enable;
  108810. +
  108811. +/** @name Linux HC Driver API Functions */
  108812. +/** @{ */
  108813. +/* manage i/o requests, device state */
  108814. +static int dwc_otg_urb_enqueue(struct usb_hcd *hcd,
  108815. +#if LINUX_VERSION_CODE < KERNEL_VERSION(2,6,28)
  108816. + struct usb_host_endpoint *ep,
  108817. +#endif
  108818. + struct urb *urb, gfp_t mem_flags);
  108819. +
  108820. +#if LINUX_VERSION_CODE < KERNEL_VERSION(2,6,30)
  108821. +#if LINUX_VERSION_CODE < KERNEL_VERSION(2,6,28)
  108822. +static int dwc_otg_urb_dequeue(struct usb_hcd *hcd, struct urb *urb);
  108823. +#endif
  108824. +#else /* kernels at or post 2.6.30 */
  108825. +static int dwc_otg_urb_dequeue(struct usb_hcd *hcd,
  108826. + struct urb *urb, int status);
  108827. +#endif /* LINUX_VERSION_CODE < KERNEL_VERSION(2,6,30) */
  108828. +
  108829. +static void endpoint_disable(struct usb_hcd *hcd, struct usb_host_endpoint *ep);
  108830. +#if LINUX_VERSION_CODE >= KERNEL_VERSION(2,6,30)
  108831. +static void endpoint_reset(struct usb_hcd *hcd, struct usb_host_endpoint *ep);
  108832. +#endif
  108833. +static irqreturn_t dwc_otg_hcd_irq(struct usb_hcd *hcd);
  108834. +extern int hcd_start(struct usb_hcd *hcd);
  108835. +extern void hcd_stop(struct usb_hcd *hcd);
  108836. +static int get_frame_number(struct usb_hcd *hcd);
  108837. +extern int hub_status_data(struct usb_hcd *hcd, char *buf);
  108838. +extern int hub_control(struct usb_hcd *hcd,
  108839. + u16 typeReq,
  108840. + u16 wValue, u16 wIndex, char *buf, u16 wLength);
  108841. +
  108842. +struct wrapper_priv_data {
  108843. + dwc_otg_hcd_t *dwc_otg_hcd;
  108844. +};
  108845. +
  108846. +/** @} */
  108847. +
  108848. +static struct hc_driver dwc_otg_hc_driver = {
  108849. +
  108850. + .description = dwc_otg_hcd_name,
  108851. + .product_desc = "DWC OTG Controller",
  108852. + .hcd_priv_size = sizeof(struct wrapper_priv_data),
  108853. +
  108854. + .irq = dwc_otg_hcd_irq,
  108855. +
  108856. + .flags = HCD_MEMORY | HCD_USB2,
  108857. +
  108858. + //.reset =
  108859. + .start = hcd_start,
  108860. + //.suspend =
  108861. + //.resume =
  108862. + .stop = hcd_stop,
  108863. +
  108864. + .urb_enqueue = dwc_otg_urb_enqueue,
  108865. + .urb_dequeue = dwc_otg_urb_dequeue,
  108866. + .endpoint_disable = endpoint_disable,
  108867. +#if LINUX_VERSION_CODE >= KERNEL_VERSION(2,6,30)
  108868. + .endpoint_reset = endpoint_reset,
  108869. +#endif
  108870. + .get_frame_number = get_frame_number,
  108871. +
  108872. + .hub_status_data = hub_status_data,
  108873. + .hub_control = hub_control,
  108874. + //.bus_suspend =
  108875. + //.bus_resume =
  108876. +};
  108877. +
  108878. +/** Gets the dwc_otg_hcd from a struct usb_hcd */
  108879. +static inline dwc_otg_hcd_t *hcd_to_dwc_otg_hcd(struct usb_hcd *hcd)
  108880. +{
  108881. + struct wrapper_priv_data *p;
  108882. + p = (struct wrapper_priv_data *)(hcd->hcd_priv);
  108883. + return p->dwc_otg_hcd;
  108884. +}
  108885. +
  108886. +/** Gets the struct usb_hcd that contains a dwc_otg_hcd_t. */
  108887. +static inline struct usb_hcd *dwc_otg_hcd_to_hcd(dwc_otg_hcd_t * dwc_otg_hcd)
  108888. +{
  108889. + return dwc_otg_hcd_get_priv_data(dwc_otg_hcd);
  108890. +}
  108891. +
  108892. +/** Gets the usb_host_endpoint associated with an URB. */
  108893. +inline struct usb_host_endpoint *dwc_urb_to_endpoint(struct urb *urb)
  108894. +{
  108895. + struct usb_device *dev = urb->dev;
  108896. + int ep_num = usb_pipeendpoint(urb->pipe);
  108897. +
  108898. + if (usb_pipein(urb->pipe))
  108899. + return dev->ep_in[ep_num];
  108900. + else
  108901. + return dev->ep_out[ep_num];
  108902. +}
  108903. +
  108904. +static int _disconnect(dwc_otg_hcd_t * hcd)
  108905. +{
  108906. + struct usb_hcd *usb_hcd = dwc_otg_hcd_to_hcd(hcd);
  108907. +
  108908. + usb_hcd->self.is_b_host = 0;
  108909. + return 0;
  108910. +}
  108911. +
  108912. +static int _start(dwc_otg_hcd_t * hcd)
  108913. +{
  108914. + struct usb_hcd *usb_hcd = dwc_otg_hcd_to_hcd(hcd);
  108915. +
  108916. + usb_hcd->self.is_b_host = dwc_otg_hcd_is_b_host(hcd);
  108917. + hcd_start(usb_hcd);
  108918. +
  108919. + return 0;
  108920. +}
  108921. +
  108922. +static int _hub_info(dwc_otg_hcd_t * hcd, void *urb_handle, uint32_t * hub_addr,
  108923. + uint32_t * port_addr)
  108924. +{
  108925. + struct urb *urb = (struct urb *)urb_handle;
  108926. + struct usb_bus *bus;
  108927. +#if 1 //GRAYG - temporary
  108928. + if (NULL == urb_handle)
  108929. + DWC_ERROR("**** %s - NULL URB handle\n", __func__);//GRAYG
  108930. + if (NULL == urb->dev)
  108931. + DWC_ERROR("**** %s - URB has no device\n", __func__);//GRAYG
  108932. + if (NULL == port_addr)
  108933. + DWC_ERROR("**** %s - NULL port_address\n", __func__);//GRAYG
  108934. +#endif
  108935. + if (urb->dev->tt) {
  108936. + if (NULL == urb->dev->tt->hub) {
  108937. + DWC_ERROR("**** %s - (URB's transactor has no TT - giving no hub)\n",
  108938. + __func__); //GRAYG
  108939. + //*hub_addr = (u8)usb_pipedevice(urb->pipe); //GRAYG
  108940. + *hub_addr = 0; //GRAYG
  108941. + // we probably shouldn't have a transaction translator if
  108942. + // there's no associated hub?
  108943. + } else {
  108944. + bus = hcd_to_bus(dwc_otg_hcd_to_hcd(hcd));
  108945. + if (urb->dev->tt->hub == bus->root_hub)
  108946. + *hub_addr = 0;
  108947. + else
  108948. + *hub_addr = urb->dev->tt->hub->devnum;
  108949. + }
  108950. + *port_addr = urb->dev->tt->multi ? urb->dev->ttport : 1;
  108951. + } else {
  108952. + *hub_addr = 0;
  108953. + *port_addr = urb->dev->ttport;
  108954. + }
  108955. + return 0;
  108956. +}
  108957. +
  108958. +static int _speed(dwc_otg_hcd_t * hcd, void *urb_handle)
  108959. +{
  108960. + struct urb *urb = (struct urb *)urb_handle;
  108961. + return urb->dev->speed;
  108962. +}
  108963. +
  108964. +static int _get_b_hnp_enable(dwc_otg_hcd_t * hcd)
  108965. +{
  108966. + struct usb_hcd *usb_hcd = dwc_otg_hcd_to_hcd(hcd);
  108967. + return usb_hcd->self.b_hnp_enable;
  108968. +}
  108969. +
  108970. +static void allocate_bus_bandwidth(struct usb_hcd *hcd, uint32_t bw,
  108971. + struct urb *urb)
  108972. +{
  108973. + hcd_to_bus(hcd)->bandwidth_allocated += bw / urb->interval;
  108974. + if (usb_pipetype(urb->pipe) == PIPE_ISOCHRONOUS) {
  108975. + hcd_to_bus(hcd)->bandwidth_isoc_reqs++;
  108976. + } else {
  108977. + hcd_to_bus(hcd)->bandwidth_int_reqs++;
  108978. + }
  108979. +}
  108980. +
  108981. +static void free_bus_bandwidth(struct usb_hcd *hcd, uint32_t bw,
  108982. + struct urb *urb)
  108983. +{
  108984. + hcd_to_bus(hcd)->bandwidth_allocated -= bw / urb->interval;
  108985. + if (usb_pipetype(urb->pipe) == PIPE_ISOCHRONOUS) {
  108986. + hcd_to_bus(hcd)->bandwidth_isoc_reqs--;
  108987. + } else {
  108988. + hcd_to_bus(hcd)->bandwidth_int_reqs--;
  108989. + }
  108990. +}
  108991. +
  108992. +/**
  108993. + * Sets the final status of an URB and returns it to the device driver. Any
  108994. + * required cleanup of the URB is performed. The HCD lock should be held on
  108995. + * entry.
  108996. + */
  108997. +static int _complete(dwc_otg_hcd_t * hcd, void *urb_handle,
  108998. + dwc_otg_hcd_urb_t * dwc_otg_urb, int32_t status)
  108999. +{
  109000. + struct urb *urb = (struct urb *)urb_handle;
  109001. + urb_tq_entry_t *new_entry;
  109002. + int rc = 0;
  109003. + if (CHK_DEBUG_LEVEL(DBG_HCDV | DBG_HCD_URB)) {
  109004. + DWC_PRINTF("%s: urb %p, device %d, ep %d %s, status=%d\n",
  109005. + __func__, urb, usb_pipedevice(urb->pipe),
  109006. + usb_pipeendpoint(urb->pipe),
  109007. + usb_pipein(urb->pipe) ? "IN" : "OUT", status);
  109008. + if (usb_pipetype(urb->pipe) == PIPE_ISOCHRONOUS) {
  109009. + int i;
  109010. + for (i = 0; i < urb->number_of_packets; i++) {
  109011. + DWC_PRINTF(" ISO Desc %d status: %d\n",
  109012. + i, urb->iso_frame_desc[i].status);
  109013. + }
  109014. + }
  109015. + }
  109016. + new_entry = DWC_ALLOC_ATOMIC(sizeof(urb_tq_entry_t));
  109017. + urb->actual_length = dwc_otg_hcd_urb_get_actual_length(dwc_otg_urb);
  109018. + /* Convert status value. */
  109019. + switch (status) {
  109020. + case -DWC_E_PROTOCOL:
  109021. + status = -EPROTO;
  109022. + break;
  109023. + case -DWC_E_IN_PROGRESS:
  109024. + status = -EINPROGRESS;
  109025. + break;
  109026. + case -DWC_E_PIPE:
  109027. + status = -EPIPE;
  109028. + break;
  109029. + case -DWC_E_IO:
  109030. + status = -EIO;
  109031. + break;
  109032. + case -DWC_E_TIMEOUT:
  109033. + status = -ETIMEDOUT;
  109034. + break;
  109035. + case -DWC_E_OVERFLOW:
  109036. + status = -EOVERFLOW;
  109037. + break;
  109038. + case -DWC_E_SHUTDOWN:
  109039. + status = -ESHUTDOWN;
  109040. + break;
  109041. + default:
  109042. + if (status) {
  109043. + DWC_PRINTF("Uknown urb status %d\n", status);
  109044. +
  109045. + }
  109046. + }
  109047. +
  109048. + if (usb_pipetype(urb->pipe) == PIPE_ISOCHRONOUS) {
  109049. + int i;
  109050. +
  109051. + urb->error_count = dwc_otg_hcd_urb_get_error_count(dwc_otg_urb);
  109052. + for (i = 0; i < urb->number_of_packets; ++i) {
  109053. + urb->iso_frame_desc[i].actual_length =
  109054. + dwc_otg_hcd_urb_get_iso_desc_actual_length
  109055. + (dwc_otg_urb, i);
  109056. + urb->iso_frame_desc[i].status =
  109057. + dwc_otg_hcd_urb_get_iso_desc_status(dwc_otg_urb, i);
  109058. + }
  109059. + }
  109060. +
  109061. + urb->status = status;
  109062. + urb->hcpriv = NULL;
  109063. + if (!status) {
  109064. + if ((urb->transfer_flags & URB_SHORT_NOT_OK) &&
  109065. + (urb->actual_length < urb->transfer_buffer_length)) {
  109066. + urb->status = -EREMOTEIO;
  109067. + }
  109068. + }
  109069. +
  109070. + if ((usb_pipetype(urb->pipe) == PIPE_ISOCHRONOUS) ||
  109071. + (usb_pipetype(urb->pipe) == PIPE_INTERRUPT)) {
  109072. + struct usb_host_endpoint *ep = dwc_urb_to_endpoint(urb);
  109073. + if (ep) {
  109074. + free_bus_bandwidth(dwc_otg_hcd_to_hcd(hcd),
  109075. + dwc_otg_hcd_get_ep_bandwidth(hcd,
  109076. + ep->hcpriv),
  109077. + urb);
  109078. + }
  109079. + }
  109080. + DWC_FREE(dwc_otg_urb);
  109081. + if (!new_entry) {
  109082. + DWC_ERROR("dwc_otg_hcd: complete: cannot allocate URB TQ entry\n");
  109083. + urb->status = -EPROTO;
  109084. + /* don't schedule the tasklet -
  109085. + * directly return the packet here with error. */
  109086. +#if USB_URB_EP_LINKING
  109087. + usb_hcd_unlink_urb_from_ep(dwc_otg_hcd_to_hcd(hcd), urb);
  109088. +#endif
  109089. +#if LINUX_VERSION_CODE < KERNEL_VERSION(2,6,28)
  109090. + usb_hcd_giveback_urb(dwc_otg_hcd_to_hcd(hcd), urb);
  109091. +#else
  109092. + usb_hcd_giveback_urb(dwc_otg_hcd_to_hcd(hcd), urb, urb->status);
  109093. +#endif
  109094. + } else {
  109095. + new_entry->urb = urb;
  109096. +#if USB_URB_EP_LINKING
  109097. + rc = usb_hcd_check_unlink_urb(dwc_otg_hcd_to_hcd(hcd), urb, urb->status);
  109098. + if(0 == rc) {
  109099. + usb_hcd_unlink_urb_from_ep(dwc_otg_hcd_to_hcd(hcd), urb);
  109100. + }
  109101. +#endif
  109102. + if(0 == rc) {
  109103. + DWC_TAILQ_INSERT_TAIL(&hcd->completed_urb_list, new_entry,
  109104. + urb_tq_entries);
  109105. + DWC_TASK_HI_SCHEDULE(hcd->completion_tasklet);
  109106. + }
  109107. + }
  109108. + return 0;
  109109. +}
  109110. +
  109111. +static struct dwc_otg_hcd_function_ops hcd_fops = {
  109112. + .start = _start,
  109113. + .disconnect = _disconnect,
  109114. + .hub_info = _hub_info,
  109115. + .speed = _speed,
  109116. + .complete = _complete,
  109117. + .get_b_hnp_enable = _get_b_hnp_enable,
  109118. +};
  109119. +
  109120. +static struct fiq_handler fh = {
  109121. + .name = "usb_fiq",
  109122. +};
  109123. +
  109124. +static void hcd_init_fiq(void *cookie)
  109125. +{
  109126. + dwc_otg_device_t *otg_dev = cookie;
  109127. + dwc_otg_hcd_t *dwc_otg_hcd = otg_dev->hcd;
  109128. + struct pt_regs regs;
  109129. +
  109130. + if (claim_fiq(&fh)) {
  109131. + DWC_ERROR("Can't claim FIQ");
  109132. + BUG();
  109133. + }
  109134. + DWC_WARN("FIQ on core %d at 0x%08x",
  109135. + smp_processor_id(),
  109136. + (fiq_fsm_enable ? (int)&dwc_otg_fiq_fsm : (int)&dwc_otg_fiq_nop));
  109137. + DWC_WARN("FIQ ASM at 0x%08x length %d", (int)&_dwc_otg_fiq_stub, (int)(&_dwc_otg_fiq_stub_end - &_dwc_otg_fiq_stub));
  109138. + set_fiq_handler((void *) &_dwc_otg_fiq_stub, &_dwc_otg_fiq_stub_end - &_dwc_otg_fiq_stub);
  109139. + memset(&regs,0,sizeof(regs));
  109140. +
  109141. + regs.ARM_r8 = (long) dwc_otg_hcd->fiq_state;
  109142. + if (fiq_fsm_enable) {
  109143. + regs.ARM_r9 = dwc_otg_hcd->core_if->core_params->host_channels;
  109144. + //regs.ARM_r10 = dwc_otg_hcd->dma;
  109145. + regs.ARM_fp = (long) dwc_otg_fiq_fsm;
  109146. + } else {
  109147. + regs.ARM_fp = (long) dwc_otg_fiq_nop;
  109148. + }
  109149. +
  109150. + regs.ARM_sp = (long) dwc_otg_hcd->fiq_stack + (sizeof(struct fiq_stack) - 4);
  109151. +
  109152. +// __show_regs(&regs);
  109153. + set_fiq_regs(&regs);
  109154. +
  109155. + //Set the mphi periph to the required registers
  109156. + dwc_otg_hcd->fiq_state->mphi_regs.base = otg_dev->os_dep.mphi_base;
  109157. + dwc_otg_hcd->fiq_state->mphi_regs.ctrl = otg_dev->os_dep.mphi_base + 0x4c;
  109158. + dwc_otg_hcd->fiq_state->mphi_regs.outdda = otg_dev->os_dep.mphi_base + 0x28;
  109159. + dwc_otg_hcd->fiq_state->mphi_regs.outddb = otg_dev->os_dep.mphi_base + 0x2c;
  109160. + dwc_otg_hcd->fiq_state->mphi_regs.intstat = otg_dev->os_dep.mphi_base + 0x50;
  109161. + dwc_otg_hcd->fiq_state->dwc_regs_base = otg_dev->os_dep.base;
  109162. + DWC_WARN("MPHI regs_base at 0x%08x", (int)dwc_otg_hcd->fiq_state->mphi_regs.base);
  109163. + //Enable mphi peripheral
  109164. + writel((1<<31),dwc_otg_hcd->fiq_state->mphi_regs.ctrl);
  109165. +#ifdef DEBUG
  109166. + if (readl(dwc_otg_hcd->fiq_state->mphi_regs.ctrl) & 0x80000000)
  109167. + DWC_WARN("MPHI periph has been enabled");
  109168. + else
  109169. + DWC_WARN("MPHI periph has NOT been enabled");
  109170. +#endif
  109171. + // Enable FIQ interrupt from USB peripheral
  109172. + enable_fiq(INTERRUPT_VC_USB);
  109173. + local_fiq_enable();
  109174. +}
  109175. +
  109176. +/**
  109177. + * Initializes the HCD. This function allocates memory for and initializes the
  109178. + * static parts of the usb_hcd and dwc_otg_hcd structures. It also registers the
  109179. + * USB bus with the core and calls the hc_driver->start() function. It returns
  109180. + * a negative error on failure.
  109181. + */
  109182. +int hcd_init(dwc_bus_dev_t *_dev)
  109183. +{
  109184. + struct usb_hcd *hcd = NULL;
  109185. + dwc_otg_hcd_t *dwc_otg_hcd = NULL;
  109186. + dwc_otg_device_t *otg_dev = DWC_OTG_BUSDRVDATA(_dev);
  109187. + int retval = 0;
  109188. + u64 dmamask;
  109189. +
  109190. + DWC_DEBUGPL(DBG_HCD, "DWC OTG HCD INIT otg_dev=%p\n", otg_dev);
  109191. +
  109192. + /* Set device flags indicating whether the HCD supports DMA. */
  109193. + if (dwc_otg_is_dma_enable(otg_dev->core_if))
  109194. + dmamask = DMA_BIT_MASK(32);
  109195. + else
  109196. + dmamask = 0;
  109197. +
  109198. +#if defined(LM_INTERFACE) || defined(PLATFORM_INTERFACE)
  109199. + dma_set_mask(&_dev->dev, dmamask);
  109200. + dma_set_coherent_mask(&_dev->dev, dmamask);
  109201. +#elif defined(PCI_INTERFACE)
  109202. + pci_set_dma_mask(_dev, dmamask);
  109203. + pci_set_consistent_dma_mask(_dev, dmamask);
  109204. +#endif
  109205. +
  109206. + /*
  109207. + * Allocate memory for the base HCD plus the DWC OTG HCD.
  109208. + * Initialize the base HCD.
  109209. + */
  109210. +#if LINUX_VERSION_CODE < KERNEL_VERSION(2,6,30)
  109211. + hcd = usb_create_hcd(&dwc_otg_hc_driver, &_dev->dev, _dev->dev.bus_id);
  109212. +#else
  109213. + hcd = usb_create_hcd(&dwc_otg_hc_driver, &_dev->dev, dev_name(&_dev->dev));
  109214. + hcd->has_tt = 1;
  109215. +// hcd->uses_new_polling = 1;
  109216. +// hcd->poll_rh = 0;
  109217. +#endif
  109218. + if (!hcd) {
  109219. + retval = -ENOMEM;
  109220. + goto error1;
  109221. + }
  109222. +
  109223. + hcd->regs = otg_dev->os_dep.base;
  109224. +
  109225. +
  109226. + /* Initialize the DWC OTG HCD. */
  109227. + dwc_otg_hcd = dwc_otg_hcd_alloc_hcd();
  109228. + if (!dwc_otg_hcd) {
  109229. + goto error2;
  109230. + }
  109231. + ((struct wrapper_priv_data *)(hcd->hcd_priv))->dwc_otg_hcd =
  109232. + dwc_otg_hcd;
  109233. + otg_dev->hcd = dwc_otg_hcd;
  109234. +
  109235. + if (dwc_otg_hcd_init(dwc_otg_hcd, otg_dev->core_if)) {
  109236. + goto error2;
  109237. + }
  109238. +
  109239. + if (fiq_enable) {
  109240. + if (num_online_cpus() > 1) {
  109241. + /* bcm2709: can run the FIQ on a separate core to IRQs */
  109242. + smp_call_function_single(1, hcd_init_fiq, otg_dev, 1);
  109243. + } else {
  109244. + smp_call_function_single(0, hcd_init_fiq, otg_dev, 1);
  109245. + }
  109246. + }
  109247. +
  109248. + otg_dev->hcd->otg_dev = otg_dev;
  109249. + hcd->self.otg_port = dwc_otg_hcd_otg_port(dwc_otg_hcd);
  109250. +#if LINUX_VERSION_CODE >= KERNEL_VERSION(2,6,33) //don't support for LM(with 2.6.20.1 kernel)
  109251. +#if LINUX_VERSION_CODE < KERNEL_VERSION(2,6,35) //version field absent later
  109252. + hcd->self.otg_version = dwc_otg_get_otg_version(otg_dev->core_if);
  109253. +#endif
  109254. + /* Don't support SG list at this point */
  109255. + hcd->self.sg_tablesize = 0;
  109256. +#endif
  109257. + /*
  109258. + * Finish generic HCD initialization and start the HCD. This function
  109259. + * allocates the DMA buffer pool, registers the USB bus, requests the
  109260. + * IRQ line, and calls hcd_start method.
  109261. + */
  109262. +#ifdef PLATFORM_INTERFACE
  109263. + retval = usb_add_hcd(hcd, platform_get_irq(_dev, fiq_enable ? 0 : 1), IRQF_SHARED | IRQF_DISABLED);
  109264. +#else
  109265. + retval = usb_add_hcd(hcd, _dev->irq, IRQF_SHARED | IRQF_DISABLED);
  109266. +#endif
  109267. + if (retval < 0) {
  109268. + goto error2;
  109269. + }
  109270. +
  109271. + dwc_otg_hcd_set_priv_data(dwc_otg_hcd, hcd);
  109272. + return 0;
  109273. +
  109274. +error2:
  109275. + usb_put_hcd(hcd);
  109276. +error1:
  109277. + return retval;
  109278. +}
  109279. +
  109280. +/**
  109281. + * Removes the HCD.
  109282. + * Frees memory and resources associated with the HCD and deregisters the bus.
  109283. + */
  109284. +void hcd_remove(dwc_bus_dev_t *_dev)
  109285. +{
  109286. + dwc_otg_device_t *otg_dev = DWC_OTG_BUSDRVDATA(_dev);
  109287. + dwc_otg_hcd_t *dwc_otg_hcd;
  109288. + struct usb_hcd *hcd;
  109289. +
  109290. + DWC_DEBUGPL(DBG_HCD, "DWC OTG HCD REMOVE otg_dev=%p\n", otg_dev);
  109291. +
  109292. + if (!otg_dev) {
  109293. + DWC_DEBUGPL(DBG_ANY, "%s: otg_dev NULL!\n", __func__);
  109294. + return;
  109295. + }
  109296. +
  109297. + dwc_otg_hcd = otg_dev->hcd;
  109298. +
  109299. + if (!dwc_otg_hcd) {
  109300. + DWC_DEBUGPL(DBG_ANY, "%s: otg_dev->hcd NULL!\n", __func__);
  109301. + return;
  109302. + }
  109303. +
  109304. + hcd = dwc_otg_hcd_to_hcd(dwc_otg_hcd);
  109305. +
  109306. + if (!hcd) {
  109307. + DWC_DEBUGPL(DBG_ANY,
  109308. + "%s: dwc_otg_hcd_to_hcd(dwc_otg_hcd) NULL!\n",
  109309. + __func__);
  109310. + return;
  109311. + }
  109312. + usb_remove_hcd(hcd);
  109313. + dwc_otg_hcd_set_priv_data(dwc_otg_hcd, NULL);
  109314. + dwc_otg_hcd_remove(dwc_otg_hcd);
  109315. + usb_put_hcd(hcd);
  109316. +}
  109317. +
  109318. +/* =========================================================================
  109319. + * Linux HC Driver Functions
  109320. + * ========================================================================= */
  109321. +
  109322. +/** Initializes the DWC_otg controller and its root hub and prepares it for host
  109323. + * mode operation. Activates the root port. Returns 0 on success and a negative
  109324. + * error code on failure. */
  109325. +int hcd_start(struct usb_hcd *hcd)
  109326. +{
  109327. + dwc_otg_hcd_t *dwc_otg_hcd = hcd_to_dwc_otg_hcd(hcd);
  109328. + struct usb_bus *bus;
  109329. +
  109330. + DWC_DEBUGPL(DBG_HCD, "DWC OTG HCD START\n");
  109331. + bus = hcd_to_bus(hcd);
  109332. +
  109333. + hcd->state = HC_STATE_RUNNING;
  109334. + if (dwc_otg_hcd_start(dwc_otg_hcd, &hcd_fops)) {
  109335. + return 0;
  109336. + }
  109337. +
  109338. + /* Initialize and connect root hub if one is not already attached */
  109339. + if (bus->root_hub) {
  109340. + DWC_DEBUGPL(DBG_HCD, "DWC OTG HCD Has Root Hub\n");
  109341. + /* Inform the HUB driver to resume. */
  109342. + usb_hcd_resume_root_hub(hcd);
  109343. + }
  109344. +
  109345. + return 0;
  109346. +}
  109347. +
  109348. +/**
  109349. + * Halts the DWC_otg host mode operations in a clean manner. USB transfers are
  109350. + * stopped.
  109351. + */
  109352. +void hcd_stop(struct usb_hcd *hcd)
  109353. +{
  109354. + dwc_otg_hcd_t *dwc_otg_hcd = hcd_to_dwc_otg_hcd(hcd);
  109355. +
  109356. + dwc_otg_hcd_stop(dwc_otg_hcd);
  109357. +}
  109358. +
  109359. +/** Returns the current frame number. */
  109360. +static int get_frame_number(struct usb_hcd *hcd)
  109361. +{
  109362. + hprt0_data_t hprt0;
  109363. + dwc_otg_hcd_t *dwc_otg_hcd = hcd_to_dwc_otg_hcd(hcd);
  109364. + hprt0.d32 = DWC_READ_REG32(dwc_otg_hcd->core_if->host_if->hprt0);
  109365. + if (hprt0.b.prtspd == DWC_HPRT0_PRTSPD_HIGH_SPEED)
  109366. + return dwc_otg_hcd_get_frame_number(dwc_otg_hcd) >> 3;
  109367. + else
  109368. + return dwc_otg_hcd_get_frame_number(dwc_otg_hcd);
  109369. +}
  109370. +
  109371. +#ifdef DEBUG
  109372. +static void dump_urb_info(struct urb *urb, char *fn_name)
  109373. +{
  109374. + DWC_PRINTF("%s, urb %p\n", fn_name, urb);
  109375. + DWC_PRINTF(" Device address: %d\n", usb_pipedevice(urb->pipe));
  109376. + DWC_PRINTF(" Endpoint: %d, %s\n", usb_pipeendpoint(urb->pipe),
  109377. + (usb_pipein(urb->pipe) ? "IN" : "OUT"));
  109378. + DWC_PRINTF(" Endpoint type: %s\n", ( {
  109379. + char *pipetype;
  109380. + switch (usb_pipetype(urb->pipe)) {
  109381. +case PIPE_CONTROL:
  109382. +pipetype = "CONTROL"; break; case PIPE_BULK:
  109383. +pipetype = "BULK"; break; case PIPE_INTERRUPT:
  109384. +pipetype = "INTERRUPT"; break; case PIPE_ISOCHRONOUS:
  109385. +pipetype = "ISOCHRONOUS"; break; default:
  109386. + pipetype = "UNKNOWN"; break;};
  109387. + pipetype;}
  109388. + )) ;
  109389. + DWC_PRINTF(" Speed: %s\n", ( {
  109390. + char *speed; switch (urb->dev->speed) {
  109391. +case USB_SPEED_HIGH:
  109392. +speed = "HIGH"; break; case USB_SPEED_FULL:
  109393. +speed = "FULL"; break; case USB_SPEED_LOW:
  109394. +speed = "LOW"; break; default:
  109395. + speed = "UNKNOWN"; break;};
  109396. + speed;}
  109397. + )) ;
  109398. + DWC_PRINTF(" Max packet size: %d\n",
  109399. + usb_maxpacket(urb->dev, urb->pipe, usb_pipeout(urb->pipe)));
  109400. + DWC_PRINTF(" Data buffer length: %d\n", urb->transfer_buffer_length);
  109401. + DWC_PRINTF(" Transfer buffer: %p, Transfer DMA: %p\n",
  109402. + urb->transfer_buffer, (void *)urb->transfer_dma);
  109403. + DWC_PRINTF(" Setup buffer: %p, Setup DMA: %p\n",
  109404. + urb->setup_packet, (void *)urb->setup_dma);
  109405. + DWC_PRINTF(" Interval: %d\n", urb->interval);
  109406. + if (usb_pipetype(urb->pipe) == PIPE_ISOCHRONOUS) {
  109407. + int i;
  109408. + for (i = 0; i < urb->number_of_packets; i++) {
  109409. + DWC_PRINTF(" ISO Desc %d:\n", i);
  109410. + DWC_PRINTF(" offset: %d, length %d\n",
  109411. + urb->iso_frame_desc[i].offset,
  109412. + urb->iso_frame_desc[i].length);
  109413. + }
  109414. + }
  109415. +}
  109416. +#endif
  109417. +
  109418. +/** Starts processing a USB transfer request specified by a USB Request Block
  109419. + * (URB). mem_flags indicates the type of memory allocation to use while
  109420. + * processing this URB. */
  109421. +static int dwc_otg_urb_enqueue(struct usb_hcd *hcd,
  109422. +#if LINUX_VERSION_CODE < KERNEL_VERSION(2,6,28)
  109423. + struct usb_host_endpoint *ep,
  109424. +#endif
  109425. + struct urb *urb, gfp_t mem_flags)
  109426. +{
  109427. + int retval = 0;
  109428. +#if LINUX_VERSION_CODE >= KERNEL_VERSION(2,6,28)
  109429. + struct usb_host_endpoint *ep = urb->ep;
  109430. +#endif
  109431. + dwc_irqflags_t irqflags;
  109432. + void **ref_ep_hcpriv = &ep->hcpriv;
  109433. + dwc_otg_hcd_t *dwc_otg_hcd = hcd_to_dwc_otg_hcd(hcd);
  109434. + dwc_otg_hcd_urb_t *dwc_otg_urb;
  109435. + int i;
  109436. + int alloc_bandwidth = 0;
  109437. + uint8_t ep_type = 0;
  109438. + uint32_t flags = 0;
  109439. + void *buf;
  109440. +
  109441. +#ifdef DEBUG
  109442. + if (CHK_DEBUG_LEVEL(DBG_HCDV | DBG_HCD_URB)) {
  109443. + dump_urb_info(urb, "dwc_otg_urb_enqueue");
  109444. + }
  109445. +#endif
  109446. +
  109447. + if (!urb->transfer_buffer && urb->transfer_buffer_length)
  109448. + return -EINVAL;
  109449. +
  109450. + if ((usb_pipetype(urb->pipe) == PIPE_ISOCHRONOUS)
  109451. + || (usb_pipetype(urb->pipe) == PIPE_INTERRUPT)) {
  109452. + if (!dwc_otg_hcd_is_bandwidth_allocated
  109453. + (dwc_otg_hcd, ref_ep_hcpriv)) {
  109454. + alloc_bandwidth = 1;
  109455. + }
  109456. + }
  109457. +
  109458. + switch (usb_pipetype(urb->pipe)) {
  109459. + case PIPE_CONTROL:
  109460. + ep_type = USB_ENDPOINT_XFER_CONTROL;
  109461. + break;
  109462. + case PIPE_ISOCHRONOUS:
  109463. + ep_type = USB_ENDPOINT_XFER_ISOC;
  109464. + break;
  109465. + case PIPE_BULK:
  109466. + ep_type = USB_ENDPOINT_XFER_BULK;
  109467. + break;
  109468. + case PIPE_INTERRUPT:
  109469. + ep_type = USB_ENDPOINT_XFER_INT;
  109470. + break;
  109471. + default:
  109472. + DWC_WARN("Wrong EP type - %d\n", usb_pipetype(urb->pipe));
  109473. + }
  109474. +
  109475. + /* # of packets is often 0 - do we really need to call this then? */
  109476. + dwc_otg_urb = dwc_otg_hcd_urb_alloc(dwc_otg_hcd,
  109477. + urb->number_of_packets,
  109478. + mem_flags == GFP_ATOMIC ? 1 : 0);
  109479. +
  109480. + if(dwc_otg_urb == NULL)
  109481. + return -ENOMEM;
  109482. +
  109483. + if (!dwc_otg_urb && urb->number_of_packets)
  109484. + return -ENOMEM;
  109485. +
  109486. + dwc_otg_hcd_urb_set_pipeinfo(dwc_otg_urb, usb_pipedevice(urb->pipe),
  109487. + usb_pipeendpoint(urb->pipe), ep_type,
  109488. + usb_pipein(urb->pipe),
  109489. + usb_maxpacket(urb->dev, urb->pipe,
  109490. + !(usb_pipein(urb->pipe))));
  109491. +
  109492. + buf = urb->transfer_buffer;
  109493. + if (hcd->self.uses_dma) {
  109494. + /*
  109495. + * Calculate virtual address from physical address,
  109496. + * because some class driver may not fill transfer_buffer.
  109497. + * In Buffer DMA mode virual address is used,
  109498. + * when handling non DWORD aligned buffers.
  109499. + */
  109500. + //buf = phys_to_virt(urb->transfer_dma);
  109501. + // DMA addresses are bus addresses not physical addresses!
  109502. + buf = dma_to_virt(&urb->dev->dev, urb->transfer_dma);
  109503. + }
  109504. +
  109505. + if (!(urb->transfer_flags & URB_NO_INTERRUPT))
  109506. + flags |= URB_GIVEBACK_ASAP;
  109507. + if (urb->transfer_flags & URB_ZERO_PACKET)
  109508. + flags |= URB_SEND_ZERO_PACKET;
  109509. +
  109510. + dwc_otg_hcd_urb_set_params(dwc_otg_urb, urb, buf,
  109511. + urb->transfer_dma,
  109512. + urb->transfer_buffer_length,
  109513. + urb->setup_packet,
  109514. + urb->setup_dma, flags, urb->interval);
  109515. +
  109516. + for (i = 0; i < urb->number_of_packets; ++i) {
  109517. + dwc_otg_hcd_urb_set_iso_desc_params(dwc_otg_urb, i,
  109518. + urb->
  109519. + iso_frame_desc[i].offset,
  109520. + urb->
  109521. + iso_frame_desc[i].length);
  109522. + }
  109523. +
  109524. + DWC_SPINLOCK_IRQSAVE(dwc_otg_hcd->lock, &irqflags);
  109525. + urb->hcpriv = dwc_otg_urb;
  109526. +#if USB_URB_EP_LINKING
  109527. + retval = usb_hcd_link_urb_to_ep(hcd, urb);
  109528. + if (0 == retval)
  109529. +#endif
  109530. + {
  109531. + retval = dwc_otg_hcd_urb_enqueue(dwc_otg_hcd, dwc_otg_urb,
  109532. + /*(dwc_otg_qh_t **)*/
  109533. + ref_ep_hcpriv, 1);
  109534. + if (0 == retval) {
  109535. + if (alloc_bandwidth) {
  109536. + allocate_bus_bandwidth(hcd,
  109537. + dwc_otg_hcd_get_ep_bandwidth(
  109538. + dwc_otg_hcd, *ref_ep_hcpriv),
  109539. + urb);
  109540. + }
  109541. + } else {
  109542. + DWC_DEBUGPL(DBG_HCD, "DWC OTG dwc_otg_hcd_urb_enqueue failed rc %d\n", retval);
  109543. +#if USB_URB_EP_LINKING
  109544. + usb_hcd_unlink_urb_from_ep(hcd, urb);
  109545. +#endif
  109546. + DWC_FREE(dwc_otg_urb);
  109547. + urb->hcpriv = NULL;
  109548. + if (retval == -DWC_E_NO_DEVICE)
  109549. + retval = -ENODEV;
  109550. + }
  109551. + }
  109552. +#if USB_URB_EP_LINKING
  109553. + else
  109554. + {
  109555. + DWC_FREE(dwc_otg_urb);
  109556. + urb->hcpriv = NULL;
  109557. + }
  109558. +#endif
  109559. + DWC_SPINUNLOCK_IRQRESTORE(dwc_otg_hcd->lock, irqflags);
  109560. + return retval;
  109561. +}
  109562. +
  109563. +/** Aborts/cancels a USB transfer request. Always returns 0 to indicate
  109564. + * success. */
  109565. +#if LINUX_VERSION_CODE < KERNEL_VERSION(2,6,28)
  109566. +static int dwc_otg_urb_dequeue(struct usb_hcd *hcd, struct urb *urb)
  109567. +#else
  109568. +static int dwc_otg_urb_dequeue(struct usb_hcd *hcd, struct urb *urb, int status)
  109569. +#endif
  109570. +{
  109571. + dwc_irqflags_t flags;
  109572. + dwc_otg_hcd_t *dwc_otg_hcd;
  109573. + int rc;
  109574. +
  109575. + DWC_DEBUGPL(DBG_HCD, "DWC OTG HCD URB Dequeue\n");
  109576. +
  109577. + dwc_otg_hcd = hcd_to_dwc_otg_hcd(hcd);
  109578. +
  109579. +#ifdef DEBUG
  109580. + if (CHK_DEBUG_LEVEL(DBG_HCDV | DBG_HCD_URB)) {
  109581. + dump_urb_info(urb, "dwc_otg_urb_dequeue");
  109582. + }
  109583. +#endif
  109584. +
  109585. + DWC_SPINLOCK_IRQSAVE(dwc_otg_hcd->lock, &flags);
  109586. + rc = usb_hcd_check_unlink_urb(hcd, urb, status);
  109587. + if (0 == rc) {
  109588. + if(urb->hcpriv != NULL) {
  109589. + dwc_otg_hcd_urb_dequeue(dwc_otg_hcd,
  109590. + (dwc_otg_hcd_urb_t *)urb->hcpriv);
  109591. +
  109592. + DWC_FREE(urb->hcpriv);
  109593. + urb->hcpriv = NULL;
  109594. + }
  109595. + }
  109596. +
  109597. + if (0 == rc) {
  109598. + /* Higher layer software sets URB status. */
  109599. +#if USB_URB_EP_LINKING
  109600. + usb_hcd_unlink_urb_from_ep(hcd, urb);
  109601. +#endif
  109602. + DWC_SPINUNLOCK_IRQRESTORE(dwc_otg_hcd->lock, flags);
  109603. +
  109604. +
  109605. +#if LINUX_VERSION_CODE < KERNEL_VERSION(2,6,28)
  109606. + usb_hcd_giveback_urb(hcd, urb);
  109607. +#else
  109608. + usb_hcd_giveback_urb(hcd, urb, status);
  109609. +#endif
  109610. + if (CHK_DEBUG_LEVEL(DBG_HCDV | DBG_HCD_URB)) {
  109611. + DWC_PRINTF("Called usb_hcd_giveback_urb() \n");
  109612. + DWC_PRINTF(" 1urb->status = %d\n", urb->status);
  109613. + }
  109614. + DWC_DEBUGPL(DBG_HCD, "DWC OTG HCD URB Dequeue OK\n");
  109615. + } else {
  109616. + DWC_SPINUNLOCK_IRQRESTORE(dwc_otg_hcd->lock, flags);
  109617. + DWC_DEBUGPL(DBG_HCD, "DWC OTG HCD URB Dequeue failed - rc %d\n",
  109618. + rc);
  109619. + }
  109620. +
  109621. + return rc;
  109622. +}
  109623. +
  109624. +/* Frees resources in the DWC_otg controller related to a given endpoint. Also
  109625. + * clears state in the HCD related to the endpoint. Any URBs for the endpoint
  109626. + * must already be dequeued. */
  109627. +static void endpoint_disable(struct usb_hcd *hcd, struct usb_host_endpoint *ep)
  109628. +{
  109629. + dwc_otg_hcd_t *dwc_otg_hcd = hcd_to_dwc_otg_hcd(hcd);
  109630. +
  109631. + DWC_DEBUGPL(DBG_HCD,
  109632. + "DWC OTG HCD EP DISABLE: _bEndpointAddress=0x%02x, "
  109633. + "endpoint=%d\n", ep->desc.bEndpointAddress,
  109634. + dwc_ep_addr_to_endpoint(ep->desc.bEndpointAddress));
  109635. + dwc_otg_hcd_endpoint_disable(dwc_otg_hcd, ep->hcpriv, 250);
  109636. + ep->hcpriv = NULL;
  109637. +}
  109638. +
  109639. +#if LINUX_VERSION_CODE >= KERNEL_VERSION(2,6,30)
  109640. +/* Resets endpoint specific parameter values, in current version used to reset
  109641. + * the data toggle(as a WA). This function can be called from usb_clear_halt routine */
  109642. +static void endpoint_reset(struct usb_hcd *hcd, struct usb_host_endpoint *ep)
  109643. +{
  109644. + dwc_irqflags_t flags;
  109645. + struct usb_device *udev = NULL;
  109646. + int epnum = usb_endpoint_num(&ep->desc);
  109647. + int is_out = usb_endpoint_dir_out(&ep->desc);
  109648. + int is_control = usb_endpoint_xfer_control(&ep->desc);
  109649. + dwc_otg_hcd_t *dwc_otg_hcd = hcd_to_dwc_otg_hcd(hcd);
  109650. + struct device *dev = DWC_OTG_OS_GETDEV(dwc_otg_hcd->otg_dev->os_dep);
  109651. +
  109652. + if (dev)
  109653. + udev = to_usb_device(dev);
  109654. + else
  109655. + return;
  109656. +
  109657. + DWC_DEBUGPL(DBG_HCD, "DWC OTG HCD EP RESET: Endpoint Num=0x%02d\n", epnum);
  109658. +
  109659. + DWC_SPINLOCK_IRQSAVE(dwc_otg_hcd->lock, &flags);
  109660. + usb_settoggle(udev, epnum, is_out, 0);
  109661. + if (is_control)
  109662. + usb_settoggle(udev, epnum, !is_out, 0);
  109663. +
  109664. + if (ep->hcpriv) {
  109665. + dwc_otg_hcd_endpoint_reset(dwc_otg_hcd, ep->hcpriv);
  109666. + }
  109667. + DWC_SPINUNLOCK_IRQRESTORE(dwc_otg_hcd->lock, flags);
  109668. +}
  109669. +#endif
  109670. +
  109671. +/** Handles host mode interrupts for the DWC_otg controller. Returns IRQ_NONE if
  109672. + * there was no interrupt to handle. Returns IRQ_HANDLED if there was a valid
  109673. + * interrupt.
  109674. + *
  109675. + * This function is called by the USB core when an interrupt occurs */
  109676. +static irqreturn_t dwc_otg_hcd_irq(struct usb_hcd *hcd)
  109677. +{
  109678. + dwc_otg_hcd_t *dwc_otg_hcd = hcd_to_dwc_otg_hcd(hcd);
  109679. + int32_t retval = dwc_otg_hcd_handle_intr(dwc_otg_hcd);
  109680. + if (retval != 0) {
  109681. + S3C2410X_CLEAR_EINTPEND();
  109682. + }
  109683. + return IRQ_RETVAL(retval);
  109684. +}
  109685. +
  109686. +/** Creates Status Change bitmap for the root hub and root port. The bitmap is
  109687. + * returned in buf. Bit 0 is the status change indicator for the root hub. Bit 1
  109688. + * is the status change indicator for the single root port. Returns 1 if either
  109689. + * change indicator is 1, otherwise returns 0. */
  109690. +int hub_status_data(struct usb_hcd *hcd, char *buf)
  109691. +{
  109692. + dwc_otg_hcd_t *dwc_otg_hcd = hcd_to_dwc_otg_hcd(hcd);
  109693. +
  109694. + buf[0] = 0;
  109695. + buf[0] |= (dwc_otg_hcd_is_status_changed(dwc_otg_hcd, 1)) << 1;
  109696. +
  109697. + return (buf[0] != 0);
  109698. +}
  109699. +
  109700. +/** Handles hub class-specific requests. */
  109701. +int hub_control(struct usb_hcd *hcd,
  109702. + u16 typeReq, u16 wValue, u16 wIndex, char *buf, u16 wLength)
  109703. +{
  109704. + int retval;
  109705. +
  109706. + retval = dwc_otg_hcd_hub_control(hcd_to_dwc_otg_hcd(hcd),
  109707. + typeReq, wValue, wIndex, buf, wLength);
  109708. +
  109709. + switch (retval) {
  109710. + case -DWC_E_INVALID:
  109711. + retval = -EINVAL;
  109712. + break;
  109713. + }
  109714. +
  109715. + return retval;
  109716. +}
  109717. +
  109718. +#endif /* DWC_DEVICE_ONLY */
  109719. diff -Nur linux-3.18.14/drivers/usb/host/dwc_otg/dwc_otg_hcd_queue.c linux-rpi/drivers/usb/host/dwc_otg/dwc_otg_hcd_queue.c
  109720. --- linux-3.18.14/drivers/usb/host/dwc_otg/dwc_otg_hcd_queue.c 1969-12-31 18:00:00.000000000 -0600
  109721. +++ linux-rpi/drivers/usb/host/dwc_otg/dwc_otg_hcd_queue.c 2015-05-31 14:46:12.909660961 -0500
  109722. @@ -0,0 +1,957 @@
  109723. +/* ==========================================================================
  109724. + * $File: //dwh/usb_iip/dev/software/otg/linux/drivers/dwc_otg_hcd_queue.c $
  109725. + * $Revision: #44 $
  109726. + * $Date: 2011/10/26 $
  109727. + * $Change: 1873028 $
  109728. + *
  109729. + * Synopsys HS OTG Linux Software Driver and documentation (hereinafter,
  109730. + * "Software") is an Unsupported proprietary work of Synopsys, Inc. unless
  109731. + * otherwise expressly agreed to in writing between Synopsys and you.
  109732. + *
  109733. + * The Software IS NOT an item of Licensed Software or Licensed Product under
  109734. + * any End User Software License Agreement or Agreement for Licensed Product
  109735. + * with Synopsys or any supplement thereto. You are permitted to use and
  109736. + * redistribute this Software in source and binary forms, with or without
  109737. + * modification, provided that redistributions of source code must retain this
  109738. + * notice. You may not view, use, disclose, copy or distribute this file or
  109739. + * any information contained herein except pursuant to this license grant from
  109740. + * Synopsys. If you do not agree with this notice, including the disclaimer
  109741. + * below, then you are not authorized to use the Software.
  109742. + *
  109743. + * THIS SOFTWARE IS BEING DISTRIBUTED BY SYNOPSYS SOLELY ON AN "AS IS" BASIS
  109744. + * AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
  109745. + * IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
  109746. + * ARE HEREBY DISCLAIMED. IN NO EVENT SHALL SYNOPSYS BE LIABLE FOR ANY DIRECT,
  109747. + * INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES
  109748. + * (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR
  109749. + * SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER
  109750. + * CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT
  109751. + * LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY
  109752. + * OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH
  109753. + * DAMAGE.
  109754. + * ========================================================================== */
  109755. +#ifndef DWC_DEVICE_ONLY
  109756. +
  109757. +/**
  109758. + * @file
  109759. + *
  109760. + * This file contains the functions to manage Queue Heads and Queue
  109761. + * Transfer Descriptors.
  109762. + */
  109763. +
  109764. +#include "dwc_otg_hcd.h"
  109765. +#include "dwc_otg_regs.h"
  109766. +
  109767. +extern bool microframe_schedule;
  109768. +
  109769. +/**
  109770. + * Free each QTD in the QH's QTD-list then free the QH. QH should already be
  109771. + * removed from a list. QTD list should already be empty if called from URB
  109772. + * Dequeue.
  109773. + *
  109774. + * @param hcd HCD instance.
  109775. + * @param qh The QH to free.
  109776. + */
  109777. +void dwc_otg_hcd_qh_free(dwc_otg_hcd_t * hcd, dwc_otg_qh_t * qh)
  109778. +{
  109779. + dwc_otg_qtd_t *qtd, *qtd_tmp;
  109780. + dwc_irqflags_t flags;
  109781. +
  109782. + /* Free each QTD in the QTD list */
  109783. + DWC_SPINLOCK_IRQSAVE(hcd->lock, &flags);
  109784. + DWC_CIRCLEQ_FOREACH_SAFE(qtd, qtd_tmp, &qh->qtd_list, qtd_list_entry) {
  109785. + DWC_CIRCLEQ_REMOVE(&qh->qtd_list, qtd, qtd_list_entry);
  109786. + dwc_otg_hcd_qtd_free(qtd);
  109787. + }
  109788. +
  109789. + if (hcd->core_if->dma_desc_enable) {
  109790. + dwc_otg_hcd_qh_free_ddma(hcd, qh);
  109791. + } else if (qh->dw_align_buf) {
  109792. + uint32_t buf_size;
  109793. + if (qh->ep_type == UE_ISOCHRONOUS) {
  109794. + buf_size = 4096;
  109795. + } else {
  109796. + buf_size = hcd->core_if->core_params->max_transfer_size;
  109797. + }
  109798. + DWC_DMA_FREE(buf_size, qh->dw_align_buf, qh->dw_align_buf_dma);
  109799. + }
  109800. +
  109801. + DWC_FREE(qh);
  109802. + DWC_SPINUNLOCK_IRQRESTORE(hcd->lock, flags);
  109803. + return;
  109804. +}
  109805. +
  109806. +#define BitStuffTime(bytecount) ((8 * 7* bytecount) / 6)
  109807. +#define HS_HOST_DELAY 5 /* nanoseconds */
  109808. +#define FS_LS_HOST_DELAY 1000 /* nanoseconds */
  109809. +#define HUB_LS_SETUP 333 /* nanoseconds */
  109810. +#define NS_TO_US(ns) ((ns + 500) / 1000)
  109811. + /* convert & round nanoseconds to microseconds */
  109812. +
  109813. +static uint32_t calc_bus_time(int speed, int is_in, int is_isoc, int bytecount)
  109814. +{
  109815. + unsigned long retval;
  109816. +
  109817. + switch (speed) {
  109818. + case USB_SPEED_HIGH:
  109819. + if (is_isoc) {
  109820. + retval =
  109821. + ((38 * 8 * 2083) +
  109822. + (2083 * (3 + BitStuffTime(bytecount)))) / 1000 +
  109823. + HS_HOST_DELAY;
  109824. + } else {
  109825. + retval =
  109826. + ((55 * 8 * 2083) +
  109827. + (2083 * (3 + BitStuffTime(bytecount)))) / 1000 +
  109828. + HS_HOST_DELAY;
  109829. + }
  109830. + break;
  109831. + case USB_SPEED_FULL:
  109832. + if (is_isoc) {
  109833. + retval =
  109834. + (8354 * (31 + 10 * BitStuffTime(bytecount))) / 1000;
  109835. + if (is_in) {
  109836. + retval = 7268 + FS_LS_HOST_DELAY + retval;
  109837. + } else {
  109838. + retval = 6265 + FS_LS_HOST_DELAY + retval;
  109839. + }
  109840. + } else {
  109841. + retval =
  109842. + (8354 * (31 + 10 * BitStuffTime(bytecount))) / 1000;
  109843. + retval = 9107 + FS_LS_HOST_DELAY + retval;
  109844. + }
  109845. + break;
  109846. + case USB_SPEED_LOW:
  109847. + if (is_in) {
  109848. + retval =
  109849. + (67667 * (31 + 10 * BitStuffTime(bytecount))) /
  109850. + 1000;
  109851. + retval =
  109852. + 64060 + (2 * HUB_LS_SETUP) + FS_LS_HOST_DELAY +
  109853. + retval;
  109854. + } else {
  109855. + retval =
  109856. + (66700 * (31 + 10 * BitStuffTime(bytecount))) /
  109857. + 1000;
  109858. + retval =
  109859. + 64107 + (2 * HUB_LS_SETUP) + FS_LS_HOST_DELAY +
  109860. + retval;
  109861. + }
  109862. + break;
  109863. + default:
  109864. + DWC_WARN("Unknown device speed\n");
  109865. + retval = -1;
  109866. + }
  109867. +
  109868. + return NS_TO_US(retval);
  109869. +}
  109870. +
  109871. +/**
  109872. + * Initializes a QH structure.
  109873. + *
  109874. + * @param hcd The HCD state structure for the DWC OTG controller.
  109875. + * @param qh The QH to init.
  109876. + * @param urb Holds the information about the device/endpoint that we need
  109877. + * to initialize the QH.
  109878. + */
  109879. +#define SCHEDULE_SLOP 10
  109880. +void qh_init(dwc_otg_hcd_t * hcd, dwc_otg_qh_t * qh, dwc_otg_hcd_urb_t * urb)
  109881. +{
  109882. + char *speed, *type;
  109883. + int dev_speed;
  109884. + uint32_t hub_addr, hub_port;
  109885. +
  109886. + dwc_memset(qh, 0, sizeof(dwc_otg_qh_t));
  109887. +
  109888. + /* Initialize QH */
  109889. + qh->ep_type = dwc_otg_hcd_get_pipe_type(&urb->pipe_info);
  109890. + qh->ep_is_in = dwc_otg_hcd_is_pipe_in(&urb->pipe_info) ? 1 : 0;
  109891. +
  109892. + qh->data_toggle = DWC_OTG_HC_PID_DATA0;
  109893. + qh->maxp = dwc_otg_hcd_get_mps(&urb->pipe_info);
  109894. + DWC_CIRCLEQ_INIT(&qh->qtd_list);
  109895. + DWC_LIST_INIT(&qh->qh_list_entry);
  109896. + qh->channel = NULL;
  109897. +
  109898. + /* FS/LS Enpoint on HS Hub
  109899. + * NOT virtual root hub */
  109900. + dev_speed = hcd->fops->speed(hcd, urb->priv);
  109901. +
  109902. + hcd->fops->hub_info(hcd, urb->priv, &hub_addr, &hub_port);
  109903. + qh->do_split = 0;
  109904. + if (microframe_schedule)
  109905. + qh->speed = dev_speed;
  109906. +
  109907. + qh->nak_frame = 0xffff;
  109908. +
  109909. + if (((dev_speed == USB_SPEED_LOW) ||
  109910. + (dev_speed == USB_SPEED_FULL)) &&
  109911. + (hub_addr != 0 && hub_addr != 1)) {
  109912. + DWC_DEBUGPL(DBG_HCD,
  109913. + "QH init: EP %d: TT found at hub addr %d, for port %d\n",
  109914. + dwc_otg_hcd_get_ep_num(&urb->pipe_info), hub_addr,
  109915. + hub_port);
  109916. + qh->do_split = 1;
  109917. + qh->skip_count = 0;
  109918. + }
  109919. +
  109920. + if (qh->ep_type == UE_INTERRUPT || qh->ep_type == UE_ISOCHRONOUS) {
  109921. + /* Compute scheduling parameters once and save them. */
  109922. + hprt0_data_t hprt;
  109923. +
  109924. + /** @todo Account for split transfers in the bus time. */
  109925. + int bytecount =
  109926. + dwc_hb_mult(qh->maxp) * dwc_max_packet(qh->maxp);
  109927. +
  109928. + qh->usecs =
  109929. + calc_bus_time((qh->do_split ? USB_SPEED_HIGH : dev_speed),
  109930. + qh->ep_is_in, (qh->ep_type == UE_ISOCHRONOUS),
  109931. + bytecount);
  109932. + /* Start in a slightly future (micro)frame. */
  109933. + qh->sched_frame = dwc_frame_num_inc(hcd->frame_number,
  109934. + SCHEDULE_SLOP);
  109935. + qh->interval = urb->interval;
  109936. +
  109937. +#if 0
  109938. + /* Increase interrupt polling rate for debugging. */
  109939. + if (qh->ep_type == UE_INTERRUPT) {
  109940. + qh->interval = 8;
  109941. + }
  109942. +#endif
  109943. + hprt.d32 = DWC_READ_REG32(hcd->core_if->host_if->hprt0);
  109944. + if ((hprt.b.prtspd == DWC_HPRT0_PRTSPD_HIGH_SPEED) &&
  109945. + ((dev_speed == USB_SPEED_LOW) ||
  109946. + (dev_speed == USB_SPEED_FULL))) {
  109947. + qh->interval *= 8;
  109948. + qh->sched_frame |= 0x7;
  109949. + qh->start_split_frame = qh->sched_frame;
  109950. + }
  109951. +
  109952. + }
  109953. +
  109954. + DWC_DEBUGPL(DBG_HCD, "DWC OTG HCD QH Initialized\n");
  109955. + DWC_DEBUGPL(DBG_HCDV, "DWC OTG HCD QH - qh = %p\n", qh);
  109956. + DWC_DEBUGPL(DBG_HCDV, "DWC OTG HCD QH - Device Address = %d\n",
  109957. + dwc_otg_hcd_get_dev_addr(&urb->pipe_info));
  109958. + DWC_DEBUGPL(DBG_HCDV, "DWC OTG HCD QH - Endpoint %d, %s\n",
  109959. + dwc_otg_hcd_get_ep_num(&urb->pipe_info),
  109960. + dwc_otg_hcd_is_pipe_in(&urb->pipe_info) ? "IN" : "OUT");
  109961. + switch (dev_speed) {
  109962. + case USB_SPEED_LOW:
  109963. + qh->dev_speed = DWC_OTG_EP_SPEED_LOW;
  109964. + speed = "low";
  109965. + break;
  109966. + case USB_SPEED_FULL:
  109967. + qh->dev_speed = DWC_OTG_EP_SPEED_FULL;
  109968. + speed = "full";
  109969. + break;
  109970. + case USB_SPEED_HIGH:
  109971. + qh->dev_speed = DWC_OTG_EP_SPEED_HIGH;
  109972. + speed = "high";
  109973. + break;
  109974. + default:
  109975. + speed = "?";
  109976. + break;
  109977. + }
  109978. + DWC_DEBUGPL(DBG_HCDV, "DWC OTG HCD QH - Speed = %s\n", speed);
  109979. +
  109980. + switch (qh->ep_type) {
  109981. + case UE_ISOCHRONOUS:
  109982. + type = "isochronous";
  109983. + break;
  109984. + case UE_INTERRUPT:
  109985. + type = "interrupt";
  109986. + break;
  109987. + case UE_CONTROL:
  109988. + type = "control";
  109989. + break;
  109990. + case UE_BULK:
  109991. + type = "bulk";
  109992. + break;
  109993. + default:
  109994. + type = "?";
  109995. + break;
  109996. + }
  109997. +
  109998. + DWC_DEBUGPL(DBG_HCDV, "DWC OTG HCD QH - Type = %s\n", type);
  109999. +
  110000. +#ifdef DEBUG
  110001. + if (qh->ep_type == UE_INTERRUPT) {
  110002. + DWC_DEBUGPL(DBG_HCDV, "DWC OTG HCD QH - usecs = %d\n",
  110003. + qh->usecs);
  110004. + DWC_DEBUGPL(DBG_HCDV, "DWC OTG HCD QH - interval = %d\n",
  110005. + qh->interval);
  110006. + }
  110007. +#endif
  110008. +
  110009. +}
  110010. +
  110011. +/**
  110012. + * This function allocates and initializes a QH.
  110013. + *
  110014. + * @param hcd The HCD state structure for the DWC OTG controller.
  110015. + * @param urb Holds the information about the device/endpoint that we need
  110016. + * to initialize the QH.
  110017. + * @param atomic_alloc Flag to do atomic allocation if needed
  110018. + *
  110019. + * @return Returns pointer to the newly allocated QH, or NULL on error. */
  110020. +dwc_otg_qh_t *dwc_otg_hcd_qh_create(dwc_otg_hcd_t * hcd,
  110021. + dwc_otg_hcd_urb_t * urb, int atomic_alloc)
  110022. +{
  110023. + dwc_otg_qh_t *qh;
  110024. +
  110025. + /* Allocate memory */
  110026. + /** @todo add memflags argument */
  110027. + qh = dwc_otg_hcd_qh_alloc(atomic_alloc);
  110028. + if (qh == NULL) {
  110029. + DWC_ERROR("qh allocation failed");
  110030. + return NULL;
  110031. + }
  110032. +
  110033. + qh_init(hcd, qh, urb);
  110034. +
  110035. + if (hcd->core_if->dma_desc_enable
  110036. + && (dwc_otg_hcd_qh_init_ddma(hcd, qh) < 0)) {
  110037. + dwc_otg_hcd_qh_free(hcd, qh);
  110038. + return NULL;
  110039. + }
  110040. +
  110041. + return qh;
  110042. +}
  110043. +
  110044. +/* microframe_schedule=0 start */
  110045. +
  110046. +/**
  110047. + * Checks that a channel is available for a periodic transfer.
  110048. + *
  110049. + * @return 0 if successful, negative error code otherise.
  110050. + */
  110051. +static int periodic_channel_available(dwc_otg_hcd_t * hcd)
  110052. +{
  110053. + /*
  110054. + * Currently assuming that there is a dedicated host channnel for each
  110055. + * periodic transaction plus at least one host channel for
  110056. + * non-periodic transactions.
  110057. + */
  110058. + int status;
  110059. + int num_channels;
  110060. +
  110061. + num_channels = hcd->core_if->core_params->host_channels;
  110062. + if ((hcd->periodic_channels + hcd->non_periodic_channels < num_channels)
  110063. + && (hcd->periodic_channels < num_channels - 1)) {
  110064. + status = 0;
  110065. + } else {
  110066. + DWC_INFO("%s: Total channels: %d, Periodic: %d, Non-periodic: %d\n",
  110067. + __func__, num_channels, hcd->periodic_channels, hcd->non_periodic_channels); //NOTICE
  110068. + status = -DWC_E_NO_SPACE;
  110069. + }
  110070. +
  110071. + return status;
  110072. +}
  110073. +
  110074. +/**
  110075. + * Checks that there is sufficient bandwidth for the specified QH in the
  110076. + * periodic schedule. For simplicity, this calculation assumes that all the
  110077. + * transfers in the periodic schedule may occur in the same (micro)frame.
  110078. + *
  110079. + * @param hcd The HCD state structure for the DWC OTG controller.
  110080. + * @param qh QH containing periodic bandwidth required.
  110081. + *
  110082. + * @return 0 if successful, negative error code otherwise.
  110083. + */
  110084. +static int check_periodic_bandwidth(dwc_otg_hcd_t * hcd, dwc_otg_qh_t * qh)
  110085. +{
  110086. + int status;
  110087. + int16_t max_claimed_usecs;
  110088. +
  110089. + status = 0;
  110090. +
  110091. + if ((qh->dev_speed == DWC_OTG_EP_SPEED_HIGH) || qh->do_split) {
  110092. + /*
  110093. + * High speed mode.
  110094. + * Max periodic usecs is 80% x 125 usec = 100 usec.
  110095. + */
  110096. +
  110097. + max_claimed_usecs = 100 - qh->usecs;
  110098. + } else {
  110099. + /*
  110100. + * Full speed mode.
  110101. + * Max periodic usecs is 90% x 1000 usec = 900 usec.
  110102. + */
  110103. + max_claimed_usecs = 900 - qh->usecs;
  110104. + }
  110105. +
  110106. + if (hcd->periodic_usecs > max_claimed_usecs) {
  110107. + DWC_INFO("%s: already claimed usecs %d, required usecs %d\n", __func__, hcd->periodic_usecs, qh->usecs); //NOTICE
  110108. + status = -DWC_E_NO_SPACE;
  110109. + }
  110110. +
  110111. + return status;
  110112. +}
  110113. +
  110114. +/* microframe_schedule=0 end */
  110115. +
  110116. +/**
  110117. + * Microframe scheduler
  110118. + * track the total use in hcd->frame_usecs
  110119. + * keep each qh use in qh->frame_usecs
  110120. + * when surrendering the qh then donate the time back
  110121. + */
  110122. +const unsigned short max_uframe_usecs[]={ 100, 100, 100, 100, 100, 100, 30, 0 };
  110123. +
  110124. +/*
  110125. + * called from dwc_otg_hcd.c:dwc_otg_hcd_init
  110126. + */
  110127. +int init_hcd_usecs(dwc_otg_hcd_t *_hcd)
  110128. +{
  110129. + int i;
  110130. + for (i=0; i<8; i++) {
  110131. + _hcd->frame_usecs[i] = max_uframe_usecs[i];
  110132. + }
  110133. + return 0;
  110134. +}
  110135. +
  110136. +static int find_single_uframe(dwc_otg_hcd_t * _hcd, dwc_otg_qh_t * _qh)
  110137. +{
  110138. + int i;
  110139. + unsigned short utime;
  110140. + int t_left;
  110141. + int ret;
  110142. + int done;
  110143. +
  110144. + ret = -1;
  110145. + utime = _qh->usecs;
  110146. + t_left = utime;
  110147. + i = 0;
  110148. + done = 0;
  110149. + while (done == 0) {
  110150. + /* At the start _hcd->frame_usecs[i] = max_uframe_usecs[i]; */
  110151. + if (utime <= _hcd->frame_usecs[i]) {
  110152. + _hcd->frame_usecs[i] -= utime;
  110153. + _qh->frame_usecs[i] += utime;
  110154. + t_left -= utime;
  110155. + ret = i;
  110156. + done = 1;
  110157. + return ret;
  110158. + } else {
  110159. + i++;
  110160. + if (i == 8) {
  110161. + done = 1;
  110162. + ret = -1;
  110163. + }
  110164. + }
  110165. + }
  110166. + return ret;
  110167. + }
  110168. +
  110169. +/*
  110170. + * use this for FS apps that can span multiple uframes
  110171. + */
  110172. +static int find_multi_uframe(dwc_otg_hcd_t * _hcd, dwc_otg_qh_t * _qh)
  110173. +{
  110174. + int i;
  110175. + int j;
  110176. + unsigned short utime;
  110177. + int t_left;
  110178. + int ret;
  110179. + int done;
  110180. + unsigned short xtime;
  110181. +
  110182. + ret = -1;
  110183. + utime = _qh->usecs;
  110184. + t_left = utime;
  110185. + i = 0;
  110186. + done = 0;
  110187. +loop:
  110188. + while (done == 0) {
  110189. + if(_hcd->frame_usecs[i] <= 0) {
  110190. + i++;
  110191. + if (i == 8) {
  110192. + done = 1;
  110193. + ret = -1;
  110194. + }
  110195. + goto loop;
  110196. + }
  110197. +
  110198. + /*
  110199. + * we need n consecutive slots
  110200. + * so use j as a start slot j plus j+1 must be enough time (for now)
  110201. + */
  110202. + xtime= _hcd->frame_usecs[i];
  110203. + for (j = i+1 ; j < 8 ; j++ ) {
  110204. + /*
  110205. + * if we add this frame remaining time to xtime we may
  110206. + * be OK, if not we need to test j for a complete frame
  110207. + */
  110208. + if ((xtime+_hcd->frame_usecs[j]) < utime) {
  110209. + if (_hcd->frame_usecs[j] < max_uframe_usecs[j]) {
  110210. + j = 8;
  110211. + ret = -1;
  110212. + continue;
  110213. + }
  110214. + }
  110215. + if (xtime >= utime) {
  110216. + ret = i;
  110217. + j = 8; /* stop loop with a good value ret */
  110218. + continue;
  110219. + }
  110220. + /* add the frame time to x time */
  110221. + xtime += _hcd->frame_usecs[j];
  110222. + /* we must have a fully available next frame or break */
  110223. + if ((xtime < utime)
  110224. + && (_hcd->frame_usecs[j] == max_uframe_usecs[j])) {
  110225. + ret = -1;
  110226. + j = 8; /* stop loop with a bad value ret */
  110227. + continue;
  110228. + }
  110229. + }
  110230. + if (ret >= 0) {
  110231. + t_left = utime;
  110232. + for (j = i; (t_left>0) && (j < 8); j++ ) {
  110233. + t_left -= _hcd->frame_usecs[j];
  110234. + if ( t_left <= 0 ) {
  110235. + _qh->frame_usecs[j] += _hcd->frame_usecs[j] + t_left;
  110236. + _hcd->frame_usecs[j]= -t_left;
  110237. + ret = i;
  110238. + done = 1;
  110239. + } else {
  110240. + _qh->frame_usecs[j] += _hcd->frame_usecs[j];
  110241. + _hcd->frame_usecs[j] = 0;
  110242. + }
  110243. + }
  110244. + } else {
  110245. + i++;
  110246. + if (i == 8) {
  110247. + done = 1;
  110248. + ret = -1;
  110249. + }
  110250. + }
  110251. + }
  110252. + return ret;
  110253. +}
  110254. +
  110255. +static int find_uframe(dwc_otg_hcd_t * _hcd, dwc_otg_qh_t * _qh)
  110256. +{
  110257. + int ret;
  110258. + ret = -1;
  110259. +
  110260. + if (_qh->speed == USB_SPEED_HIGH) {
  110261. + /* if this is a hs transaction we need a full frame */
  110262. + ret = find_single_uframe(_hcd, _qh);
  110263. + } else {
  110264. + /* if this is a fs transaction we may need a sequence of frames */
  110265. + ret = find_multi_uframe(_hcd, _qh);
  110266. + }
  110267. + return ret;
  110268. +}
  110269. +
  110270. +/**
  110271. + * Checks that the max transfer size allowed in a host channel is large enough
  110272. + * to handle the maximum data transfer in a single (micro)frame for a periodic
  110273. + * transfer.
  110274. + *
  110275. + * @param hcd The HCD state structure for the DWC OTG controller.
  110276. + * @param qh QH for a periodic endpoint.
  110277. + *
  110278. + * @return 0 if successful, negative error code otherwise.
  110279. + */
  110280. +static int check_max_xfer_size(dwc_otg_hcd_t * hcd, dwc_otg_qh_t * qh)
  110281. +{
  110282. + int status;
  110283. + uint32_t max_xfer_size;
  110284. + uint32_t max_channel_xfer_size;
  110285. +
  110286. + status = 0;
  110287. +
  110288. + max_xfer_size = dwc_max_packet(qh->maxp) * dwc_hb_mult(qh->maxp);
  110289. + max_channel_xfer_size = hcd->core_if->core_params->max_transfer_size;
  110290. +
  110291. + if (max_xfer_size > max_channel_xfer_size) {
  110292. + DWC_INFO("%s: Periodic xfer length %d > " "max xfer length for channel %d\n",
  110293. + __func__, max_xfer_size, max_channel_xfer_size); //NOTICE
  110294. + status = -DWC_E_NO_SPACE;
  110295. + }
  110296. +
  110297. + return status;
  110298. +}
  110299. +
  110300. +
  110301. +
  110302. +/**
  110303. + * Schedules an interrupt or isochronous transfer in the periodic schedule.
  110304. + *
  110305. + * @param hcd The HCD state structure for the DWC OTG controller.
  110306. + * @param qh QH for the periodic transfer. The QH should already contain the
  110307. + * scheduling information.
  110308. + *
  110309. + * @return 0 if successful, negative error code otherwise.
  110310. + */
  110311. +static int schedule_periodic(dwc_otg_hcd_t * hcd, dwc_otg_qh_t * qh)
  110312. +{
  110313. + int status = 0;
  110314. +
  110315. + if (microframe_schedule) {
  110316. + int frame;
  110317. + status = find_uframe(hcd, qh);
  110318. + frame = -1;
  110319. + if (status == 0) {
  110320. + frame = 7;
  110321. + } else {
  110322. + if (status > 0 )
  110323. + frame = status-1;
  110324. + }
  110325. +
  110326. + /* Set the new frame up */
  110327. + if (frame > -1) {
  110328. + qh->sched_frame &= ~0x7;
  110329. + qh->sched_frame |= (frame & 7);
  110330. + }
  110331. +
  110332. + if (status != -1)
  110333. + status = 0;
  110334. + } else {
  110335. + status = periodic_channel_available(hcd);
  110336. + if (status) {
  110337. + DWC_INFO("%s: No host channel available for periodic " "transfer.\n", __func__); //NOTICE
  110338. + return status;
  110339. + }
  110340. +
  110341. + status = check_periodic_bandwidth(hcd, qh);
  110342. + }
  110343. + if (status) {
  110344. + DWC_INFO("%s: Insufficient periodic bandwidth for "
  110345. + "periodic transfer.\n", __func__);
  110346. + return status;
  110347. + }
  110348. + status = check_max_xfer_size(hcd, qh);
  110349. + if (status) {
  110350. + DWC_INFO("%s: Channel max transfer size too small "
  110351. + "for periodic transfer.\n", __func__);
  110352. + return status;
  110353. + }
  110354. +
  110355. + if (hcd->core_if->dma_desc_enable) {
  110356. + /* Don't rely on SOF and start in ready schedule */
  110357. + DWC_LIST_INSERT_TAIL(&hcd->periodic_sched_ready, &qh->qh_list_entry);
  110358. + }
  110359. + else {
  110360. + if(fiq_enable && (DWC_LIST_EMPTY(&hcd->periodic_sched_inactive) || dwc_frame_num_le(qh->sched_frame, hcd->fiq_state->next_sched_frame)))
  110361. + {
  110362. + hcd->fiq_state->next_sched_frame = qh->sched_frame;
  110363. +
  110364. + }
  110365. + /* Always start in the inactive schedule. */
  110366. + DWC_LIST_INSERT_TAIL(&hcd->periodic_sched_inactive, &qh->qh_list_entry);
  110367. + }
  110368. +
  110369. + if (!microframe_schedule) {
  110370. + /* Reserve the periodic channel. */
  110371. + hcd->periodic_channels++;
  110372. + }
  110373. +
  110374. + /* Update claimed usecs per (micro)frame. */
  110375. + hcd->periodic_usecs += qh->usecs;
  110376. +
  110377. + return status;
  110378. +}
  110379. +
  110380. +
  110381. +/**
  110382. + * This function adds a QH to either the non periodic or periodic schedule if
  110383. + * it is not already in the schedule. If the QH is already in the schedule, no
  110384. + * action is taken.
  110385. + *
  110386. + * @return 0 if successful, negative error code otherwise.
  110387. + */
  110388. +int dwc_otg_hcd_qh_add(dwc_otg_hcd_t * hcd, dwc_otg_qh_t * qh)
  110389. +{
  110390. + int status = 0;
  110391. + gintmsk_data_t intr_mask = {.d32 = 0 };
  110392. +
  110393. + if (!DWC_LIST_EMPTY(&qh->qh_list_entry)) {
  110394. + /* QH already in a schedule. */
  110395. + return status;
  110396. + }
  110397. +
  110398. + /* Add the new QH to the appropriate schedule */
  110399. + if (dwc_qh_is_non_per(qh)) {
  110400. + /* Always start in the inactive schedule. */
  110401. + DWC_LIST_INSERT_TAIL(&hcd->non_periodic_sched_inactive,
  110402. + &qh->qh_list_entry);
  110403. + //hcd->fiq_state->kick_np_queues = 1;
  110404. + } else {
  110405. + status = schedule_periodic(hcd, qh);
  110406. + if ( !hcd->periodic_qh_count ) {
  110407. + intr_mask.b.sofintr = 1;
  110408. + if (fiq_enable) {
  110409. + local_fiq_disable();
  110410. + fiq_fsm_spin_lock(&hcd->fiq_state->lock);
  110411. + DWC_MODIFY_REG32(&hcd->core_if->core_global_regs->gintmsk, intr_mask.d32, intr_mask.d32);
  110412. + fiq_fsm_spin_unlock(&hcd->fiq_state->lock);
  110413. + local_fiq_enable();
  110414. + } else {
  110415. + DWC_MODIFY_REG32(&hcd->core_if->core_global_regs->gintmsk, intr_mask.d32, intr_mask.d32);
  110416. + }
  110417. + }
  110418. + hcd->periodic_qh_count++;
  110419. + }
  110420. +
  110421. + return status;
  110422. +}
  110423. +
  110424. +/**
  110425. + * Removes an interrupt or isochronous transfer from the periodic schedule.
  110426. + *
  110427. + * @param hcd The HCD state structure for the DWC OTG controller.
  110428. + * @param qh QH for the periodic transfer.
  110429. + */
  110430. +static void deschedule_periodic(dwc_otg_hcd_t * hcd, dwc_otg_qh_t * qh)
  110431. +{
  110432. + int i;
  110433. + DWC_LIST_REMOVE_INIT(&qh->qh_list_entry);
  110434. +
  110435. + /* Update claimed usecs per (micro)frame. */
  110436. + hcd->periodic_usecs -= qh->usecs;
  110437. +
  110438. + if (!microframe_schedule) {
  110439. + /* Release the periodic channel reservation. */
  110440. + hcd->periodic_channels--;
  110441. + } else {
  110442. + for (i = 0; i < 8; i++) {
  110443. + hcd->frame_usecs[i] += qh->frame_usecs[i];
  110444. + qh->frame_usecs[i] = 0;
  110445. + }
  110446. + }
  110447. +}
  110448. +
  110449. +/**
  110450. + * Removes a QH from either the non-periodic or periodic schedule. Memory is
  110451. + * not freed.
  110452. + *
  110453. + * @param hcd The HCD state structure.
  110454. + * @param qh QH to remove from schedule. */
  110455. +void dwc_otg_hcd_qh_remove(dwc_otg_hcd_t * hcd, dwc_otg_qh_t * qh)
  110456. +{
  110457. + gintmsk_data_t intr_mask = {.d32 = 0 };
  110458. +
  110459. + if (DWC_LIST_EMPTY(&qh->qh_list_entry)) {
  110460. + /* QH is not in a schedule. */
  110461. + return;
  110462. + }
  110463. +
  110464. + if (dwc_qh_is_non_per(qh)) {
  110465. + if (hcd->non_periodic_qh_ptr == &qh->qh_list_entry) {
  110466. + hcd->non_periodic_qh_ptr =
  110467. + hcd->non_periodic_qh_ptr->next;
  110468. + }
  110469. + DWC_LIST_REMOVE_INIT(&qh->qh_list_entry);
  110470. + //if (!DWC_LIST_EMPTY(&hcd->non_periodic_sched_inactive))
  110471. + // hcd->fiq_state->kick_np_queues = 1;
  110472. + } else {
  110473. + deschedule_periodic(hcd, qh);
  110474. + hcd->periodic_qh_count--;
  110475. + if( !hcd->periodic_qh_count && !fiq_fsm_enable ) {
  110476. + intr_mask.b.sofintr = 1;
  110477. + if (fiq_enable) {
  110478. + local_fiq_disable();
  110479. + fiq_fsm_spin_lock(&hcd->fiq_state->lock);
  110480. + DWC_MODIFY_REG32(&hcd->core_if->core_global_regs->gintmsk, intr_mask.d32, 0);
  110481. + fiq_fsm_spin_unlock(&hcd->fiq_state->lock);
  110482. + local_fiq_enable();
  110483. + } else {
  110484. + DWC_MODIFY_REG32(&hcd->core_if->core_global_regs->gintmsk, intr_mask.d32, 0);
  110485. + }
  110486. + }
  110487. + }
  110488. +}
  110489. +
  110490. +/**
  110491. + * Deactivates a QH. For non-periodic QHs, removes the QH from the active
  110492. + * non-periodic schedule. The QH is added to the inactive non-periodic
  110493. + * schedule if any QTDs are still attached to the QH.
  110494. + *
  110495. + * For periodic QHs, the QH is removed from the periodic queued schedule. If
  110496. + * there are any QTDs still attached to the QH, the QH is added to either the
  110497. + * periodic inactive schedule or the periodic ready schedule and its next
  110498. + * scheduled frame is calculated. The QH is placed in the ready schedule if
  110499. + * the scheduled frame has been reached already. Otherwise it's placed in the
  110500. + * inactive schedule. If there are no QTDs attached to the QH, the QH is
  110501. + * completely removed from the periodic schedule.
  110502. + */
  110503. +void dwc_otg_hcd_qh_deactivate(dwc_otg_hcd_t * hcd, dwc_otg_qh_t * qh,
  110504. + int sched_next_periodic_split)
  110505. +{
  110506. + if (dwc_qh_is_non_per(qh)) {
  110507. + dwc_otg_hcd_qh_remove(hcd, qh);
  110508. + if (!DWC_CIRCLEQ_EMPTY(&qh->qtd_list)) {
  110509. + /* Add back to inactive non-periodic schedule. */
  110510. + dwc_otg_hcd_qh_add(hcd, qh);
  110511. + //hcd->fiq_state->kick_np_queues = 1;
  110512. + }
  110513. + } else {
  110514. + uint16_t frame_number = dwc_otg_hcd_get_frame_number(hcd);
  110515. +
  110516. + if (qh->do_split) {
  110517. + /* Schedule the next continuing periodic split transfer */
  110518. + if (sched_next_periodic_split) {
  110519. +
  110520. + qh->sched_frame = frame_number;
  110521. +
  110522. + if (dwc_frame_num_le(frame_number,
  110523. + dwc_frame_num_inc
  110524. + (qh->start_split_frame,
  110525. + 1))) {
  110526. + /*
  110527. + * Allow one frame to elapse after start
  110528. + * split microframe before scheduling
  110529. + * complete split, but DONT if we are
  110530. + * doing the next start split in the
  110531. + * same frame for an ISOC out.
  110532. + */
  110533. + if ((qh->ep_type != UE_ISOCHRONOUS) ||
  110534. + (qh->ep_is_in != 0)) {
  110535. + qh->sched_frame =
  110536. + dwc_frame_num_inc(qh->sched_frame, 1);
  110537. + }
  110538. + }
  110539. + } else {
  110540. + qh->sched_frame =
  110541. + dwc_frame_num_inc(qh->start_split_frame,
  110542. + qh->interval);
  110543. + if (dwc_frame_num_le
  110544. + (qh->sched_frame, frame_number)) {
  110545. + qh->sched_frame = frame_number;
  110546. + }
  110547. + qh->sched_frame |= 0x7;
  110548. + qh->start_split_frame = qh->sched_frame;
  110549. + }
  110550. + } else {
  110551. + qh->sched_frame =
  110552. + dwc_frame_num_inc(qh->sched_frame, qh->interval);
  110553. + if (dwc_frame_num_le(qh->sched_frame, frame_number)) {
  110554. + qh->sched_frame = frame_number;
  110555. + }
  110556. + }
  110557. +
  110558. + if (DWC_CIRCLEQ_EMPTY(&qh->qtd_list)) {
  110559. + dwc_otg_hcd_qh_remove(hcd, qh);
  110560. + } else {
  110561. + /*
  110562. + * Remove from periodic_sched_queued and move to
  110563. + * appropriate queue.
  110564. + */
  110565. + if ((microframe_schedule && dwc_frame_num_le(qh->sched_frame, frame_number)) ||
  110566. + (!microframe_schedule && qh->sched_frame == frame_number)) {
  110567. + DWC_LIST_MOVE_HEAD(&hcd->periodic_sched_ready,
  110568. + &qh->qh_list_entry);
  110569. + } else {
  110570. + if(fiq_enable && !dwc_frame_num_le(hcd->fiq_state->next_sched_frame, qh->sched_frame))
  110571. + {
  110572. + hcd->fiq_state->next_sched_frame = qh->sched_frame;
  110573. + }
  110574. +
  110575. + DWC_LIST_MOVE_HEAD
  110576. + (&hcd->periodic_sched_inactive,
  110577. + &qh->qh_list_entry);
  110578. + }
  110579. + }
  110580. + }
  110581. +}
  110582. +
  110583. +/**
  110584. + * This function allocates and initializes a QTD.
  110585. + *
  110586. + * @param urb The URB to create a QTD from. Each URB-QTD pair will end up
  110587. + * pointing to each other so each pair should have a unique correlation.
  110588. + * @param atomic_alloc Flag to do atomic alloc if needed
  110589. + *
  110590. + * @return Returns pointer to the newly allocated QTD, or NULL on error. */
  110591. +dwc_otg_qtd_t *dwc_otg_hcd_qtd_create(dwc_otg_hcd_urb_t * urb, int atomic_alloc)
  110592. +{
  110593. + dwc_otg_qtd_t *qtd;
  110594. +
  110595. + qtd = dwc_otg_hcd_qtd_alloc(atomic_alloc);
  110596. + if (qtd == NULL) {
  110597. + return NULL;
  110598. + }
  110599. +
  110600. + dwc_otg_hcd_qtd_init(qtd, urb);
  110601. + return qtd;
  110602. +}
  110603. +
  110604. +/**
  110605. + * Initializes a QTD structure.
  110606. + *
  110607. + * @param qtd The QTD to initialize.
  110608. + * @param urb The URB to use for initialization. */
  110609. +void dwc_otg_hcd_qtd_init(dwc_otg_qtd_t * qtd, dwc_otg_hcd_urb_t * urb)
  110610. +{
  110611. + dwc_memset(qtd, 0, sizeof(dwc_otg_qtd_t));
  110612. + qtd->urb = urb;
  110613. + if (dwc_otg_hcd_get_pipe_type(&urb->pipe_info) == UE_CONTROL) {
  110614. + /*
  110615. + * The only time the QTD data toggle is used is on the data
  110616. + * phase of control transfers. This phase always starts with
  110617. + * DATA1.
  110618. + */
  110619. + qtd->data_toggle = DWC_OTG_HC_PID_DATA1;
  110620. + qtd->control_phase = DWC_OTG_CONTROL_SETUP;
  110621. + }
  110622. +
  110623. + /* start split */
  110624. + qtd->complete_split = 0;
  110625. + qtd->isoc_split_pos = DWC_HCSPLIT_XACTPOS_ALL;
  110626. + qtd->isoc_split_offset = 0;
  110627. + qtd->in_process = 0;
  110628. +
  110629. + /* Store the qtd ptr in the urb to reference what QTD. */
  110630. + urb->qtd = qtd;
  110631. + return;
  110632. +}
  110633. +
  110634. +/**
  110635. + * This function adds a QTD to the QTD-list of a QH. It will find the correct
  110636. + * QH to place the QTD into. If it does not find a QH, then it will create a
  110637. + * new QH. If the QH to which the QTD is added is not currently scheduled, it
  110638. + * is placed into the proper schedule based on its EP type.
  110639. + * HCD lock must be held and interrupts must be disabled on entry
  110640. + *
  110641. + * @param[in] qtd The QTD to add
  110642. + * @param[in] hcd The DWC HCD structure
  110643. + * @param[out] qh out parameter to return queue head
  110644. + * @param atomic_alloc Flag to do atomic alloc if needed
  110645. + *
  110646. + * @return 0 if successful, negative error code otherwise.
  110647. + */
  110648. +int dwc_otg_hcd_qtd_add(dwc_otg_qtd_t * qtd,
  110649. + dwc_otg_hcd_t * hcd, dwc_otg_qh_t ** qh, int atomic_alloc)
  110650. +{
  110651. + int retval = 0;
  110652. + dwc_otg_hcd_urb_t *urb = qtd->urb;
  110653. +
  110654. + /*
  110655. + * Get the QH which holds the QTD-list to insert to. Create QH if it
  110656. + * doesn't exist.
  110657. + */
  110658. + if (*qh == NULL) {
  110659. + *qh = dwc_otg_hcd_qh_create(hcd, urb, atomic_alloc);
  110660. + if (*qh == NULL) {
  110661. + retval = -DWC_E_NO_MEMORY;
  110662. + goto done;
  110663. + } else {
  110664. + if (fiq_enable)
  110665. + hcd->fiq_state->kick_np_queues = 1;
  110666. + }
  110667. + }
  110668. + retval = dwc_otg_hcd_qh_add(hcd, *qh);
  110669. + if (retval == 0) {
  110670. + DWC_CIRCLEQ_INSERT_TAIL(&((*qh)->qtd_list), qtd,
  110671. + qtd_list_entry);
  110672. + qtd->qh = *qh;
  110673. + }
  110674. +done:
  110675. +
  110676. + return retval;
  110677. +}
  110678. +
  110679. +#endif /* DWC_DEVICE_ONLY */
  110680. diff -Nur linux-3.18.14/drivers/usb/host/dwc_otg/dwc_otg_os_dep.h linux-rpi/drivers/usb/host/dwc_otg/dwc_otg_os_dep.h
  110681. --- linux-3.18.14/drivers/usb/host/dwc_otg/dwc_otg_os_dep.h 1969-12-31 18:00:00.000000000 -0600
  110682. +++ linux-rpi/drivers/usb/host/dwc_otg/dwc_otg_os_dep.h 2015-05-31 14:46:12.909660961 -0500
  110683. @@ -0,0 +1,188 @@
  110684. +#ifndef _DWC_OS_DEP_H_
  110685. +#define _DWC_OS_DEP_H_
  110686. +
  110687. +/**
  110688. + * @file
  110689. + *
  110690. + * This file contains OS dependent structures.
  110691. + *
  110692. + */
  110693. +
  110694. +#include <linux/kernel.h>
  110695. +#include <linux/module.h>
  110696. +#include <linux/moduleparam.h>
  110697. +#include <linux/init.h>
  110698. +#include <linux/device.h>
  110699. +#include <linux/errno.h>
  110700. +#include <linux/types.h>
  110701. +#include <linux/slab.h>
  110702. +#include <linux/list.h>
  110703. +#include <linux/interrupt.h>
  110704. +#include <linux/ctype.h>
  110705. +#include <linux/string.h>
  110706. +#include <linux/dma-mapping.h>
  110707. +#include <linux/jiffies.h>
  110708. +#include <linux/delay.h>
  110709. +#include <linux/timer.h>
  110710. +#include <linux/workqueue.h>
  110711. +#include <linux/stat.h>
  110712. +#include <linux/pci.h>
  110713. +
  110714. +#include <linux/version.h>
  110715. +
  110716. +#if LINUX_VERSION_CODE >= KERNEL_VERSION(2,6,20)
  110717. +# include <linux/irq.h>
  110718. +#endif
  110719. +
  110720. +#if LINUX_VERSION_CODE >= KERNEL_VERSION(2,6,21)
  110721. +# include <linux/usb/ch9.h>
  110722. +#else
  110723. +# include <linux/usb_ch9.h>
  110724. +#endif
  110725. +
  110726. +#if LINUX_VERSION_CODE >= KERNEL_VERSION(2,6,24)
  110727. +# include <linux/usb/gadget.h>
  110728. +#else
  110729. +# include <linux/usb_gadget.h>
  110730. +#endif
  110731. +
  110732. +#if LINUX_VERSION_CODE < KERNEL_VERSION(2,6,20)
  110733. +# include <asm/irq.h>
  110734. +#endif
  110735. +
  110736. +#ifdef PCI_INTERFACE
  110737. +# include <asm/io.h>
  110738. +#endif
  110739. +
  110740. +#ifdef LM_INTERFACE
  110741. +# include <asm/unaligned.h>
  110742. +# include <asm/sizes.h>
  110743. +# include <asm/param.h>
  110744. +# include <asm/io.h>
  110745. +# if (LINUX_VERSION_CODE < KERNEL_VERSION(2,6,30))
  110746. +# include <asm/arch/hardware.h>
  110747. +# include <asm/arch/lm.h>
  110748. +# include <asm/arch/irqs.h>
  110749. +# include <asm/arch/regs-irq.h>
  110750. +# else
  110751. +/* in 2.6.31, at least, we seem to have lost the generic LM infrastructure -
  110752. + here we assume that the machine architecture provides definitions
  110753. + in its own header
  110754. +*/
  110755. +# include <mach/lm.h>
  110756. +# include <mach/hardware.h>
  110757. +# endif
  110758. +#endif
  110759. +
  110760. +#ifdef PLATFORM_INTERFACE
  110761. +#include <linux/platform_device.h>
  110762. +#include <asm/mach/map.h>
  110763. +#endif
  110764. +
  110765. +/** The OS page size */
  110766. +#define DWC_OS_PAGE_SIZE PAGE_SIZE
  110767. +
  110768. +#if LINUX_VERSION_CODE < KERNEL_VERSION(2,6,14)
  110769. +typedef int gfp_t;
  110770. +#endif
  110771. +
  110772. +#if LINUX_VERSION_CODE < KERNEL_VERSION(2,6,18)
  110773. +# define IRQF_SHARED SA_SHIRQ
  110774. +#endif
  110775. +
  110776. +typedef struct os_dependent {
  110777. + /** Base address returned from ioremap() */
  110778. + void *base;
  110779. +
  110780. + /** Register offset for Diagnostic API */
  110781. + uint32_t reg_offset;
  110782. +
  110783. + /** Base address for MPHI peripheral */
  110784. + void *mphi_base;
  110785. +
  110786. +#ifdef LM_INTERFACE
  110787. + struct lm_device *lmdev;
  110788. +#elif defined(PCI_INTERFACE)
  110789. + struct pci_dev *pcidev;
  110790. +
  110791. + /** Start address of a PCI region */
  110792. + resource_size_t rsrc_start;
  110793. +
  110794. + /** Length address of a PCI region */
  110795. + resource_size_t rsrc_len;
  110796. +#elif defined(PLATFORM_INTERFACE)
  110797. + struct platform_device *platformdev;
  110798. +#endif
  110799. +
  110800. +} os_dependent_t;
  110801. +
  110802. +#ifdef __cplusplus
  110803. +}
  110804. +#endif
  110805. +
  110806. +
  110807. +
  110808. +/* Type for the our device on the chosen bus */
  110809. +#if defined(LM_INTERFACE)
  110810. +typedef struct lm_device dwc_bus_dev_t;
  110811. +#elif defined(PCI_INTERFACE)
  110812. +typedef struct pci_dev dwc_bus_dev_t;
  110813. +#elif defined(PLATFORM_INTERFACE)
  110814. +typedef struct platform_device dwc_bus_dev_t;
  110815. +#endif
  110816. +
  110817. +/* Helper macro to retrieve drvdata from the device on the chosen bus */
  110818. +#if defined(LM_INTERFACE)
  110819. +#define DWC_OTG_BUSDRVDATA(_dev) lm_get_drvdata(_dev)
  110820. +#elif defined(PCI_INTERFACE)
  110821. +#define DWC_OTG_BUSDRVDATA(_dev) pci_get_drvdata(_dev)
  110822. +#elif defined(PLATFORM_INTERFACE)
  110823. +#define DWC_OTG_BUSDRVDATA(_dev) platform_get_drvdata(_dev)
  110824. +#endif
  110825. +
  110826. +/**
  110827. + * Helper macro returning the otg_device structure of a given struct device
  110828. + *
  110829. + * c.f. static dwc_otg_device_t *dwc_otg_drvdev(struct device *_dev)
  110830. + */
  110831. +#ifdef LM_INTERFACE
  110832. +#define DWC_OTG_GETDRVDEV(_var, _dev) do { \
  110833. + struct lm_device *lm_dev = \
  110834. + container_of(_dev, struct lm_device, dev); \
  110835. + _var = lm_get_drvdata(lm_dev); \
  110836. + } while (0)
  110837. +
  110838. +#elif defined(PCI_INTERFACE)
  110839. +#define DWC_OTG_GETDRVDEV(_var, _dev) do { \
  110840. + _var = dev_get_drvdata(_dev); \
  110841. + } while (0)
  110842. +
  110843. +#elif defined(PLATFORM_INTERFACE)
  110844. +#define DWC_OTG_GETDRVDEV(_var, _dev) do { \
  110845. + struct platform_device *platform_dev = \
  110846. + container_of(_dev, struct platform_device, dev); \
  110847. + _var = platform_get_drvdata(platform_dev); \
  110848. + } while (0)
  110849. +#endif
  110850. +
  110851. +
  110852. +/**
  110853. + * Helper macro returning the struct dev of the given struct os_dependent
  110854. + *
  110855. + * c.f. static struct device *dwc_otg_getdev(struct os_dependent *osdep)
  110856. + */
  110857. +#ifdef LM_INTERFACE
  110858. +#define DWC_OTG_OS_GETDEV(_osdep) \
  110859. + ((_osdep).lmdev == NULL? NULL: &(_osdep).lmdev->dev)
  110860. +#elif defined(PCI_INTERFACE)
  110861. +#define DWC_OTG_OS_GETDEV(_osdep) \
  110862. + ((_osdep).pci_dev == NULL? NULL: &(_osdep).pci_dev->dev)
  110863. +#elif defined(PLATFORM_INTERFACE)
  110864. +#define DWC_OTG_OS_GETDEV(_osdep) \
  110865. + ((_osdep).platformdev == NULL? NULL: &(_osdep).platformdev->dev)
  110866. +#endif
  110867. +
  110868. +
  110869. +
  110870. +
  110871. +#endif /* _DWC_OS_DEP_H_ */
  110872. diff -Nur linux-3.18.14/drivers/usb/host/dwc_otg/dwc_otg_pcd.c linux-rpi/drivers/usb/host/dwc_otg/dwc_otg_pcd.c
  110873. --- linux-3.18.14/drivers/usb/host/dwc_otg/dwc_otg_pcd.c 1969-12-31 18:00:00.000000000 -0600
  110874. +++ linux-rpi/drivers/usb/host/dwc_otg/dwc_otg_pcd.c 2015-05-31 14:46:12.909660961 -0500
  110875. @@ -0,0 +1,2712 @@
  110876. +/* ==========================================================================
  110877. + * $File: //dwh/usb_iip/dev/software/otg/linux/drivers/dwc_otg_pcd.c $
  110878. + * $Revision: #101 $
  110879. + * $Date: 2012/08/10 $
  110880. + * $Change: 2047372 $
  110881. + *
  110882. + * Synopsys HS OTG Linux Software Driver and documentation (hereinafter,
  110883. + * "Software") is an Unsupported proprietary work of Synopsys, Inc. unless
  110884. + * otherwise expressly agreed to in writing between Synopsys and you.
  110885. + *
  110886. + * The Software IS NOT an item of Licensed Software or Licensed Product under
  110887. + * any End User Software License Agreement or Agreement for Licensed Product
  110888. + * with Synopsys or any supplement thereto. You are permitted to use and
  110889. + * redistribute this Software in source and binary forms, with or without
  110890. + * modification, provided that redistributions of source code must retain this
  110891. + * notice. You may not view, use, disclose, copy or distribute this file or
  110892. + * any information contained herein except pursuant to this license grant from
  110893. + * Synopsys. If you do not agree with this notice, including the disclaimer
  110894. + * below, then you are not authorized to use the Software.
  110895. + *
  110896. + * THIS SOFTWARE IS BEING DISTRIBUTED BY SYNOPSYS SOLELY ON AN "AS IS" BASIS
  110897. + * AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
  110898. + * IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
  110899. + * ARE HEREBY DISCLAIMED. IN NO EVENT SHALL SYNOPSYS BE LIABLE FOR ANY DIRECT,
  110900. + * INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES
  110901. + * (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR
  110902. + * SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER
  110903. + * CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT
  110904. + * LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY
  110905. + * OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH
  110906. + * DAMAGE.
  110907. + * ========================================================================== */
  110908. +#ifndef DWC_HOST_ONLY
  110909. +
  110910. +/** @file
  110911. + * This file implements PCD Core. All code in this file is portable and doesn't
  110912. + * use any OS specific functions.
  110913. + * PCD Core provides Interface, defined in <code><dwc_otg_pcd_if.h></code>
  110914. + * header file, which can be used to implement OS specific PCD interface.
  110915. + *
  110916. + * An important function of the PCD is managing interrupts generated
  110917. + * by the DWC_otg controller. The implementation of the DWC_otg device
  110918. + * mode interrupt service routines is in dwc_otg_pcd_intr.c.
  110919. + *
  110920. + * @todo Add Device Mode test modes (Test J mode, Test K mode, etc).
  110921. + * @todo Does it work when the request size is greater than DEPTSIZ
  110922. + * transfer size
  110923. + *
  110924. + */
  110925. +
  110926. +#include "dwc_otg_pcd.h"
  110927. +
  110928. +#ifdef DWC_UTE_CFI
  110929. +#include "dwc_otg_cfi.h"
  110930. +
  110931. +extern int init_cfi(cfiobject_t * cfiobj);
  110932. +#endif
  110933. +
  110934. +/**
  110935. + * Choose endpoint from ep arrays using usb_ep structure.
  110936. + */
  110937. +static dwc_otg_pcd_ep_t *get_ep_from_handle(dwc_otg_pcd_t * pcd, void *handle)
  110938. +{
  110939. + int i;
  110940. + if (pcd->ep0.priv == handle) {
  110941. + return &pcd->ep0;
  110942. + }
  110943. + for (i = 0; i < MAX_EPS_CHANNELS - 1; i++) {
  110944. + if (pcd->in_ep[i].priv == handle)
  110945. + return &pcd->in_ep[i];
  110946. + if (pcd->out_ep[i].priv == handle)
  110947. + return &pcd->out_ep[i];
  110948. + }
  110949. +
  110950. + return NULL;
  110951. +}
  110952. +
  110953. +/**
  110954. + * This function completes a request. It call's the request call back.
  110955. + */
  110956. +void dwc_otg_request_done(dwc_otg_pcd_ep_t * ep, dwc_otg_pcd_request_t * req,
  110957. + int32_t status)
  110958. +{
  110959. + unsigned stopped = ep->stopped;
  110960. +
  110961. + DWC_DEBUGPL(DBG_PCDV, "%s(ep %p req %p)\n", __func__, ep, req);
  110962. + DWC_CIRCLEQ_REMOVE_INIT(&ep->queue, req, queue_entry);
  110963. +
  110964. + /* don't modify queue heads during completion callback */
  110965. + ep->stopped = 1;
  110966. + /* spin_unlock/spin_lock now done in fops->complete() */
  110967. + ep->pcd->fops->complete(ep->pcd, ep->priv, req->priv, status,
  110968. + req->actual);
  110969. +
  110970. + if (ep->pcd->request_pending > 0) {
  110971. + --ep->pcd->request_pending;
  110972. + }
  110973. +
  110974. + ep->stopped = stopped;
  110975. + DWC_FREE(req);
  110976. +}
  110977. +
  110978. +/**
  110979. + * This function terminates all the requsts in the EP request queue.
  110980. + */
  110981. +void dwc_otg_request_nuke(dwc_otg_pcd_ep_t * ep)
  110982. +{
  110983. + dwc_otg_pcd_request_t *req;
  110984. +
  110985. + ep->stopped = 1;
  110986. +
  110987. + /* called with irqs blocked?? */
  110988. + while (!DWC_CIRCLEQ_EMPTY(&ep->queue)) {
  110989. + req = DWC_CIRCLEQ_FIRST(&ep->queue);
  110990. + dwc_otg_request_done(ep, req, -DWC_E_SHUTDOWN);
  110991. + }
  110992. +}
  110993. +
  110994. +void dwc_otg_pcd_start(dwc_otg_pcd_t * pcd,
  110995. + const struct dwc_otg_pcd_function_ops *fops)
  110996. +{
  110997. + pcd->fops = fops;
  110998. +}
  110999. +
  111000. +/**
  111001. + * PCD Callback function for initializing the PCD when switching to
  111002. + * device mode.
  111003. + *
  111004. + * @param p void pointer to the <code>dwc_otg_pcd_t</code>
  111005. + */
  111006. +static int32_t dwc_otg_pcd_start_cb(void *p)
  111007. +{
  111008. + dwc_otg_pcd_t *pcd = (dwc_otg_pcd_t *) p;
  111009. + dwc_otg_core_if_t *core_if = GET_CORE_IF(pcd);
  111010. +
  111011. + /*
  111012. + * Initialized the Core for Device mode.
  111013. + */
  111014. + if (dwc_otg_is_device_mode(core_if)) {
  111015. + dwc_otg_core_dev_init(core_if);
  111016. + /* Set core_if's lock pointer to the pcd->lock */
  111017. + core_if->lock = pcd->lock;
  111018. + }
  111019. + return 1;
  111020. +}
  111021. +
  111022. +/** CFI-specific buffer allocation function for EP */
  111023. +#ifdef DWC_UTE_CFI
  111024. +uint8_t *cfiw_ep_alloc_buffer(dwc_otg_pcd_t * pcd, void *pep, dwc_dma_t * addr,
  111025. + size_t buflen, int flags)
  111026. +{
  111027. + dwc_otg_pcd_ep_t *ep;
  111028. + ep = get_ep_from_handle(pcd, pep);
  111029. + if (!ep) {
  111030. + DWC_WARN("bad ep\n");
  111031. + return -DWC_E_INVALID;
  111032. + }
  111033. +
  111034. + return pcd->cfi->ops.ep_alloc_buf(pcd->cfi, pcd, ep, addr, buflen,
  111035. + flags);
  111036. +}
  111037. +#else
  111038. +uint8_t *cfiw_ep_alloc_buffer(dwc_otg_pcd_t * pcd, void *pep, dwc_dma_t * addr,
  111039. + size_t buflen, int flags);
  111040. +#endif
  111041. +
  111042. +/**
  111043. + * PCD Callback function for notifying the PCD when resuming from
  111044. + * suspend.
  111045. + *
  111046. + * @param p void pointer to the <code>dwc_otg_pcd_t</code>
  111047. + */
  111048. +static int32_t dwc_otg_pcd_resume_cb(void *p)
  111049. +{
  111050. + dwc_otg_pcd_t *pcd = (dwc_otg_pcd_t *) p;
  111051. +
  111052. + if (pcd->fops->resume) {
  111053. + pcd->fops->resume(pcd);
  111054. + }
  111055. +
  111056. + /* Stop the SRP timeout timer. */
  111057. + if ((GET_CORE_IF(pcd)->core_params->phy_type != DWC_PHY_TYPE_PARAM_FS)
  111058. + || (!GET_CORE_IF(pcd)->core_params->i2c_enable)) {
  111059. + if (GET_CORE_IF(pcd)->srp_timer_started) {
  111060. + GET_CORE_IF(pcd)->srp_timer_started = 0;
  111061. + DWC_TIMER_CANCEL(GET_CORE_IF(pcd)->srp_timer);
  111062. + }
  111063. + }
  111064. + return 1;
  111065. +}
  111066. +
  111067. +/**
  111068. + * PCD Callback function for notifying the PCD device is suspended.
  111069. + *
  111070. + * @param p void pointer to the <code>dwc_otg_pcd_t</code>
  111071. + */
  111072. +static int32_t dwc_otg_pcd_suspend_cb(void *p)
  111073. +{
  111074. + dwc_otg_pcd_t *pcd = (dwc_otg_pcd_t *) p;
  111075. +
  111076. + if (pcd->fops->suspend) {
  111077. + DWC_SPINUNLOCK(pcd->lock);
  111078. + pcd->fops->suspend(pcd);
  111079. + DWC_SPINLOCK(pcd->lock);
  111080. + }
  111081. +
  111082. + return 1;
  111083. +}
  111084. +
  111085. +/**
  111086. + * PCD Callback function for stopping the PCD when switching to Host
  111087. + * mode.
  111088. + *
  111089. + * @param p void pointer to the <code>dwc_otg_pcd_t</code>
  111090. + */
  111091. +static int32_t dwc_otg_pcd_stop_cb(void *p)
  111092. +{
  111093. + dwc_otg_pcd_t *pcd = (dwc_otg_pcd_t *) p;
  111094. + extern void dwc_otg_pcd_stop(dwc_otg_pcd_t * _pcd);
  111095. +
  111096. + dwc_otg_pcd_stop(pcd);
  111097. + return 1;
  111098. +}
  111099. +
  111100. +/**
  111101. + * PCD Callback structure for handling mode switching.
  111102. + */
  111103. +static dwc_otg_cil_callbacks_t pcd_callbacks = {
  111104. + .start = dwc_otg_pcd_start_cb,
  111105. + .stop = dwc_otg_pcd_stop_cb,
  111106. + .suspend = dwc_otg_pcd_suspend_cb,
  111107. + .resume_wakeup = dwc_otg_pcd_resume_cb,
  111108. + .p = 0, /* Set at registration */
  111109. +};
  111110. +
  111111. +/**
  111112. + * This function allocates a DMA Descriptor chain for the Endpoint
  111113. + * buffer to be used for a transfer to/from the specified endpoint.
  111114. + */
  111115. +dwc_otg_dev_dma_desc_t *dwc_otg_ep_alloc_desc_chain(dwc_dma_t * dma_desc_addr,
  111116. + uint32_t count)
  111117. +{
  111118. + return DWC_DMA_ALLOC_ATOMIC(count * sizeof(dwc_otg_dev_dma_desc_t),
  111119. + dma_desc_addr);
  111120. +}
  111121. +
  111122. +/**
  111123. + * This function frees a DMA Descriptor chain that was allocated by ep_alloc_desc.
  111124. + */
  111125. +void dwc_otg_ep_free_desc_chain(dwc_otg_dev_dma_desc_t * desc_addr,
  111126. + uint32_t dma_desc_addr, uint32_t count)
  111127. +{
  111128. + DWC_DMA_FREE(count * sizeof(dwc_otg_dev_dma_desc_t), desc_addr,
  111129. + dma_desc_addr);
  111130. +}
  111131. +
  111132. +#ifdef DWC_EN_ISOC
  111133. +
  111134. +/**
  111135. + * This function initializes a descriptor chain for Isochronous transfer
  111136. + *
  111137. + * @param core_if Programming view of DWC_otg controller.
  111138. + * @param dwc_ep The EP to start the transfer on.
  111139. + *
  111140. + */
  111141. +void dwc_otg_iso_ep_start_ddma_transfer(dwc_otg_core_if_t * core_if,
  111142. + dwc_ep_t * dwc_ep)
  111143. +{
  111144. +
  111145. + dsts_data_t dsts = {.d32 = 0 };
  111146. + depctl_data_t depctl = {.d32 = 0 };
  111147. + volatile uint32_t *addr;
  111148. + int i, j;
  111149. + uint32_t len;
  111150. +
  111151. + if (dwc_ep->is_in)
  111152. + dwc_ep->desc_cnt = dwc_ep->buf_proc_intrvl / dwc_ep->bInterval;
  111153. + else
  111154. + dwc_ep->desc_cnt =
  111155. + dwc_ep->buf_proc_intrvl * dwc_ep->pkt_per_frm /
  111156. + dwc_ep->bInterval;
  111157. +
  111158. + /** Allocate descriptors for double buffering */
  111159. + dwc_ep->iso_desc_addr =
  111160. + dwc_otg_ep_alloc_desc_chain(&dwc_ep->iso_dma_desc_addr,
  111161. + dwc_ep->desc_cnt * 2);
  111162. + if (dwc_ep->desc_addr) {
  111163. + DWC_WARN("%s, can't allocate DMA descriptor chain\n", __func__);
  111164. + return;
  111165. + }
  111166. +
  111167. + dsts.d32 = DWC_READ_REG32(&core_if->dev_if->dev_global_regs->dsts);
  111168. +
  111169. + /** ISO OUT EP */
  111170. + if (dwc_ep->is_in == 0) {
  111171. + dev_dma_desc_sts_t sts = {.d32 = 0 };
  111172. + dwc_otg_dev_dma_desc_t *dma_desc = dwc_ep->iso_desc_addr;
  111173. + dma_addr_t dma_ad;
  111174. + uint32_t data_per_desc;
  111175. + dwc_otg_dev_out_ep_regs_t *out_regs =
  111176. + core_if->dev_if->out_ep_regs[dwc_ep->num];
  111177. + int offset;
  111178. +
  111179. + addr = &core_if->dev_if->out_ep_regs[dwc_ep->num]->doepctl;
  111180. + dma_ad = (dma_addr_t) DWC_READ_REG32(&(out_regs->doepdma));
  111181. +
  111182. + /** Buffer 0 descriptors setup */
  111183. + dma_ad = dwc_ep->dma_addr0;
  111184. +
  111185. + sts.b_iso_out.bs = BS_HOST_READY;
  111186. + sts.b_iso_out.rxsts = 0;
  111187. + sts.b_iso_out.l = 0;
  111188. + sts.b_iso_out.sp = 0;
  111189. + sts.b_iso_out.ioc = 0;
  111190. + sts.b_iso_out.pid = 0;
  111191. + sts.b_iso_out.framenum = 0;
  111192. +
  111193. + offset = 0;
  111194. + for (i = 0; i < dwc_ep->desc_cnt - dwc_ep->pkt_per_frm;
  111195. + i += dwc_ep->pkt_per_frm) {
  111196. +
  111197. + for (j = 0; j < dwc_ep->pkt_per_frm; ++j) {
  111198. + uint32_t len = (j + 1) * dwc_ep->maxpacket;
  111199. + if (len > dwc_ep->data_per_frame)
  111200. + data_per_desc =
  111201. + dwc_ep->data_per_frame -
  111202. + j * dwc_ep->maxpacket;
  111203. + else
  111204. + data_per_desc = dwc_ep->maxpacket;
  111205. + len = data_per_desc % 4;
  111206. + if (len)
  111207. + data_per_desc += 4 - len;
  111208. +
  111209. + sts.b_iso_out.rxbytes = data_per_desc;
  111210. + dma_desc->buf = dma_ad;
  111211. + dma_desc->status.d32 = sts.d32;
  111212. +
  111213. + offset += data_per_desc;
  111214. + dma_desc++;
  111215. + dma_ad += data_per_desc;
  111216. + }
  111217. + }
  111218. +
  111219. + for (j = 0; j < dwc_ep->pkt_per_frm - 1; ++j) {
  111220. + uint32_t len = (j + 1) * dwc_ep->maxpacket;
  111221. + if (len > dwc_ep->data_per_frame)
  111222. + data_per_desc =
  111223. + dwc_ep->data_per_frame -
  111224. + j * dwc_ep->maxpacket;
  111225. + else
  111226. + data_per_desc = dwc_ep->maxpacket;
  111227. + len = data_per_desc % 4;
  111228. + if (len)
  111229. + data_per_desc += 4 - len;
  111230. + sts.b_iso_out.rxbytes = data_per_desc;
  111231. + dma_desc->buf = dma_ad;
  111232. + dma_desc->status.d32 = sts.d32;
  111233. +
  111234. + offset += data_per_desc;
  111235. + dma_desc++;
  111236. + dma_ad += data_per_desc;
  111237. + }
  111238. +
  111239. + sts.b_iso_out.ioc = 1;
  111240. + len = (j + 1) * dwc_ep->maxpacket;
  111241. + if (len > dwc_ep->data_per_frame)
  111242. + data_per_desc =
  111243. + dwc_ep->data_per_frame - j * dwc_ep->maxpacket;
  111244. + else
  111245. + data_per_desc = dwc_ep->maxpacket;
  111246. + len = data_per_desc % 4;
  111247. + if (len)
  111248. + data_per_desc += 4 - len;
  111249. + sts.b_iso_out.rxbytes = data_per_desc;
  111250. +
  111251. + dma_desc->buf = dma_ad;
  111252. + dma_desc->status.d32 = sts.d32;
  111253. + dma_desc++;
  111254. +
  111255. + /** Buffer 1 descriptors setup */
  111256. + sts.b_iso_out.ioc = 0;
  111257. + dma_ad = dwc_ep->dma_addr1;
  111258. +
  111259. + offset = 0;
  111260. + for (i = 0; i < dwc_ep->desc_cnt - dwc_ep->pkt_per_frm;
  111261. + i += dwc_ep->pkt_per_frm) {
  111262. + for (j = 0; j < dwc_ep->pkt_per_frm; ++j) {
  111263. + uint32_t len = (j + 1) * dwc_ep->maxpacket;
  111264. + if (len > dwc_ep->data_per_frame)
  111265. + data_per_desc =
  111266. + dwc_ep->data_per_frame -
  111267. + j * dwc_ep->maxpacket;
  111268. + else
  111269. + data_per_desc = dwc_ep->maxpacket;
  111270. + len = data_per_desc % 4;
  111271. + if (len)
  111272. + data_per_desc += 4 - len;
  111273. +
  111274. + data_per_desc =
  111275. + sts.b_iso_out.rxbytes = data_per_desc;
  111276. + dma_desc->buf = dma_ad;
  111277. + dma_desc->status.d32 = sts.d32;
  111278. +
  111279. + offset += data_per_desc;
  111280. + dma_desc++;
  111281. + dma_ad += data_per_desc;
  111282. + }
  111283. + }
  111284. + for (j = 0; j < dwc_ep->pkt_per_frm - 1; ++j) {
  111285. + data_per_desc =
  111286. + ((j + 1) * dwc_ep->maxpacket >
  111287. + dwc_ep->data_per_frame) ? dwc_ep->data_per_frame -
  111288. + j * dwc_ep->maxpacket : dwc_ep->maxpacket;
  111289. + data_per_desc +=
  111290. + (data_per_desc % 4) ? (4 - data_per_desc % 4) : 0;
  111291. + sts.b_iso_out.rxbytes = data_per_desc;
  111292. + dma_desc->buf = dma_ad;
  111293. + dma_desc->status.d32 = sts.d32;
  111294. +
  111295. + offset += data_per_desc;
  111296. + dma_desc++;
  111297. + dma_ad += data_per_desc;
  111298. + }
  111299. +
  111300. + sts.b_iso_out.ioc = 1;
  111301. + sts.b_iso_out.l = 1;
  111302. + data_per_desc =
  111303. + ((j + 1) * dwc_ep->maxpacket >
  111304. + dwc_ep->data_per_frame) ? dwc_ep->data_per_frame -
  111305. + j * dwc_ep->maxpacket : dwc_ep->maxpacket;
  111306. + data_per_desc +=
  111307. + (data_per_desc % 4) ? (4 - data_per_desc % 4) : 0;
  111308. + sts.b_iso_out.rxbytes = data_per_desc;
  111309. +
  111310. + dma_desc->buf = dma_ad;
  111311. + dma_desc->status.d32 = sts.d32;
  111312. +
  111313. + dwc_ep->next_frame = 0;
  111314. +
  111315. + /** Write dma_ad into DOEPDMA register */
  111316. + DWC_WRITE_REG32(&(out_regs->doepdma),
  111317. + (uint32_t) dwc_ep->iso_dma_desc_addr);
  111318. +
  111319. + }
  111320. + /** ISO IN EP */
  111321. + else {
  111322. + dev_dma_desc_sts_t sts = {.d32 = 0 };
  111323. + dwc_otg_dev_dma_desc_t *dma_desc = dwc_ep->iso_desc_addr;
  111324. + dma_addr_t dma_ad;
  111325. + dwc_otg_dev_in_ep_regs_t *in_regs =
  111326. + core_if->dev_if->in_ep_regs[dwc_ep->num];
  111327. + unsigned int frmnumber;
  111328. + fifosize_data_t txfifosize, rxfifosize;
  111329. +
  111330. + txfifosize.d32 =
  111331. + DWC_READ_REG32(&core_if->dev_if->in_ep_regs[dwc_ep->num]->
  111332. + dtxfsts);
  111333. + rxfifosize.d32 =
  111334. + DWC_READ_REG32(&core_if->core_global_regs->grxfsiz);
  111335. +
  111336. + addr = &core_if->dev_if->in_ep_regs[dwc_ep->num]->diepctl;
  111337. +
  111338. + dma_ad = dwc_ep->dma_addr0;
  111339. +
  111340. + dsts.d32 =
  111341. + DWC_READ_REG32(&core_if->dev_if->dev_global_regs->dsts);
  111342. +
  111343. + sts.b_iso_in.bs = BS_HOST_READY;
  111344. + sts.b_iso_in.txsts = 0;
  111345. + sts.b_iso_in.sp =
  111346. + (dwc_ep->data_per_frame % dwc_ep->maxpacket) ? 1 : 0;
  111347. + sts.b_iso_in.ioc = 0;
  111348. + sts.b_iso_in.pid = dwc_ep->pkt_per_frm;
  111349. +
  111350. + frmnumber = dwc_ep->next_frame;
  111351. +
  111352. + sts.b_iso_in.framenum = frmnumber;
  111353. + sts.b_iso_in.txbytes = dwc_ep->data_per_frame;
  111354. + sts.b_iso_in.l = 0;
  111355. +
  111356. + /** Buffer 0 descriptors setup */
  111357. + for (i = 0; i < dwc_ep->desc_cnt - 1; i++) {
  111358. + dma_desc->buf = dma_ad;
  111359. + dma_desc->status.d32 = sts.d32;
  111360. + dma_desc++;
  111361. +
  111362. + dma_ad += dwc_ep->data_per_frame;
  111363. + sts.b_iso_in.framenum += dwc_ep->bInterval;
  111364. + }
  111365. +
  111366. + sts.b_iso_in.ioc = 1;
  111367. + dma_desc->buf = dma_ad;
  111368. + dma_desc->status.d32 = sts.d32;
  111369. + ++dma_desc;
  111370. +
  111371. + /** Buffer 1 descriptors setup */
  111372. + sts.b_iso_in.ioc = 0;
  111373. + dma_ad = dwc_ep->dma_addr1;
  111374. +
  111375. + for (i = 0; i < dwc_ep->desc_cnt - dwc_ep->pkt_per_frm;
  111376. + i += dwc_ep->pkt_per_frm) {
  111377. + dma_desc->buf = dma_ad;
  111378. + dma_desc->status.d32 = sts.d32;
  111379. + dma_desc++;
  111380. +
  111381. + dma_ad += dwc_ep->data_per_frame;
  111382. + sts.b_iso_in.framenum += dwc_ep->bInterval;
  111383. +
  111384. + sts.b_iso_in.ioc = 0;
  111385. + }
  111386. + sts.b_iso_in.ioc = 1;
  111387. + sts.b_iso_in.l = 1;
  111388. +
  111389. + dma_desc->buf = dma_ad;
  111390. + dma_desc->status.d32 = sts.d32;
  111391. +
  111392. + dwc_ep->next_frame = sts.b_iso_in.framenum + dwc_ep->bInterval;
  111393. +
  111394. + /** Write dma_ad into diepdma register */
  111395. + DWC_WRITE_REG32(&(in_regs->diepdma),
  111396. + (uint32_t) dwc_ep->iso_dma_desc_addr);
  111397. + }
  111398. + /** Enable endpoint, clear nak */
  111399. + depctl.d32 = 0;
  111400. + depctl.b.epena = 1;
  111401. + depctl.b.usbactep = 1;
  111402. + depctl.b.cnak = 1;
  111403. +
  111404. + DWC_MODIFY_REG32(addr, depctl.d32, depctl.d32);
  111405. + depctl.d32 = DWC_READ_REG32(addr);
  111406. +}
  111407. +
  111408. +/**
  111409. + * This function initializes a descriptor chain for Isochronous transfer
  111410. + *
  111411. + * @param core_if Programming view of DWC_otg controller.
  111412. + * @param ep The EP to start the transfer on.
  111413. + *
  111414. + */
  111415. +void dwc_otg_iso_ep_start_buf_transfer(dwc_otg_core_if_t * core_if,
  111416. + dwc_ep_t * ep)
  111417. +{
  111418. + depctl_data_t depctl = {.d32 = 0 };
  111419. + volatile uint32_t *addr;
  111420. +
  111421. + if (ep->is_in) {
  111422. + addr = &core_if->dev_if->in_ep_regs[ep->num]->diepctl;
  111423. + } else {
  111424. + addr = &core_if->dev_if->out_ep_regs[ep->num]->doepctl;
  111425. + }
  111426. +
  111427. + if (core_if->dma_enable == 0 || core_if->dma_desc_enable != 0) {
  111428. + return;
  111429. + } else {
  111430. + deptsiz_data_t deptsiz = {.d32 = 0 };
  111431. +
  111432. + ep->xfer_len =
  111433. + ep->data_per_frame * ep->buf_proc_intrvl / ep->bInterval;
  111434. + ep->pkt_cnt =
  111435. + (ep->xfer_len - 1 + ep->maxpacket) / ep->maxpacket;
  111436. + ep->xfer_count = 0;
  111437. + ep->xfer_buff =
  111438. + (ep->proc_buf_num) ? ep->xfer_buff1 : ep->xfer_buff0;
  111439. + ep->dma_addr =
  111440. + (ep->proc_buf_num) ? ep->dma_addr1 : ep->dma_addr0;
  111441. +
  111442. + if (ep->is_in) {
  111443. + /* Program the transfer size and packet count
  111444. + * as follows: xfersize = N * maxpacket +
  111445. + * short_packet pktcnt = N + (short_packet
  111446. + * exist ? 1 : 0)
  111447. + */
  111448. + deptsiz.b.mc = ep->pkt_per_frm;
  111449. + deptsiz.b.xfersize = ep->xfer_len;
  111450. + deptsiz.b.pktcnt =
  111451. + (ep->xfer_len - 1 + ep->maxpacket) / ep->maxpacket;
  111452. + DWC_WRITE_REG32(&core_if->dev_if->in_ep_regs[ep->num]->
  111453. + dieptsiz, deptsiz.d32);
  111454. +
  111455. + /* Write the DMA register */
  111456. + DWC_WRITE_REG32(&
  111457. + (core_if->dev_if->in_ep_regs[ep->num]->
  111458. + diepdma), (uint32_t) ep->dma_addr);
  111459. +
  111460. + } else {
  111461. + deptsiz.b.pktcnt =
  111462. + (ep->xfer_len + (ep->maxpacket - 1)) /
  111463. + ep->maxpacket;
  111464. + deptsiz.b.xfersize = deptsiz.b.pktcnt * ep->maxpacket;
  111465. +
  111466. + DWC_WRITE_REG32(&core_if->dev_if->out_ep_regs[ep->num]->
  111467. + doeptsiz, deptsiz.d32);
  111468. +
  111469. + /* Write the DMA register */
  111470. + DWC_WRITE_REG32(&
  111471. + (core_if->dev_if->out_ep_regs[ep->num]->
  111472. + doepdma), (uint32_t) ep->dma_addr);
  111473. +
  111474. + }
  111475. + /** Enable endpoint, clear nak */
  111476. + depctl.d32 = 0;
  111477. + depctl.b.epena = 1;
  111478. + depctl.b.cnak = 1;
  111479. +
  111480. + DWC_MODIFY_REG32(addr, depctl.d32, depctl.d32);
  111481. + }
  111482. +}
  111483. +
  111484. +/**
  111485. + * This function does the setup for a data transfer for an EP and
  111486. + * starts the transfer. For an IN transfer, the packets will be
  111487. + * loaded into the appropriate Tx FIFO in the ISR. For OUT transfers,
  111488. + * the packets are unloaded from the Rx FIFO in the ISR.
  111489. + *
  111490. + * @param core_if Programming view of DWC_otg controller.
  111491. + * @param ep The EP to start the transfer on.
  111492. + */
  111493. +
  111494. +static void dwc_otg_iso_ep_start_transfer(dwc_otg_core_if_t * core_if,
  111495. + dwc_ep_t * ep)
  111496. +{
  111497. + if (core_if->dma_enable) {
  111498. + if (core_if->dma_desc_enable) {
  111499. + if (ep->is_in) {
  111500. + ep->desc_cnt = ep->pkt_cnt / ep->pkt_per_frm;
  111501. + } else {
  111502. + ep->desc_cnt = ep->pkt_cnt;
  111503. + }
  111504. + dwc_otg_iso_ep_start_ddma_transfer(core_if, ep);
  111505. + } else {
  111506. + if (core_if->pti_enh_enable) {
  111507. + dwc_otg_iso_ep_start_buf_transfer(core_if, ep);
  111508. + } else {
  111509. + ep->cur_pkt_addr =
  111510. + (ep->proc_buf_num) ? ep->xfer_buff1 : ep->
  111511. + xfer_buff0;
  111512. + ep->cur_pkt_dma_addr =
  111513. + (ep->proc_buf_num) ? ep->dma_addr1 : ep->
  111514. + dma_addr0;
  111515. + dwc_otg_iso_ep_start_frm_transfer(core_if, ep);
  111516. + }
  111517. + }
  111518. + } else {
  111519. + ep->cur_pkt_addr =
  111520. + (ep->proc_buf_num) ? ep->xfer_buff1 : ep->xfer_buff0;
  111521. + ep->cur_pkt_dma_addr =
  111522. + (ep->proc_buf_num) ? ep->dma_addr1 : ep->dma_addr0;
  111523. + dwc_otg_iso_ep_start_frm_transfer(core_if, ep);
  111524. + }
  111525. +}
  111526. +
  111527. +/**
  111528. + * This function stops transfer for an EP and
  111529. + * resets the ep's variables.
  111530. + *
  111531. + * @param core_if Programming view of DWC_otg controller.
  111532. + * @param ep The EP to start the transfer on.
  111533. + */
  111534. +
  111535. +void dwc_otg_iso_ep_stop_transfer(dwc_otg_core_if_t * core_if, dwc_ep_t * ep)
  111536. +{
  111537. + depctl_data_t depctl = {.d32 = 0 };
  111538. + volatile uint32_t *addr;
  111539. +
  111540. + if (ep->is_in == 1) {
  111541. + addr = &core_if->dev_if->in_ep_regs[ep->num]->diepctl;
  111542. + } else {
  111543. + addr = &core_if->dev_if->out_ep_regs[ep->num]->doepctl;
  111544. + }
  111545. +
  111546. + /* disable the ep */
  111547. + depctl.d32 = DWC_READ_REG32(addr);
  111548. +
  111549. + depctl.b.epdis = 1;
  111550. + depctl.b.snak = 1;
  111551. +
  111552. + DWC_WRITE_REG32(addr, depctl.d32);
  111553. +
  111554. + if (core_if->dma_desc_enable &&
  111555. + ep->iso_desc_addr && ep->iso_dma_desc_addr) {
  111556. + dwc_otg_ep_free_desc_chain(ep->iso_desc_addr,
  111557. + ep->iso_dma_desc_addr,
  111558. + ep->desc_cnt * 2);
  111559. + }
  111560. +
  111561. + /* reset varibales */
  111562. + ep->dma_addr0 = 0;
  111563. + ep->dma_addr1 = 0;
  111564. + ep->xfer_buff0 = 0;
  111565. + ep->xfer_buff1 = 0;
  111566. + ep->data_per_frame = 0;
  111567. + ep->data_pattern_frame = 0;
  111568. + ep->sync_frame = 0;
  111569. + ep->buf_proc_intrvl = 0;
  111570. + ep->bInterval = 0;
  111571. + ep->proc_buf_num = 0;
  111572. + ep->pkt_per_frm = 0;
  111573. + ep->pkt_per_frm = 0;
  111574. + ep->desc_cnt = 0;
  111575. + ep->iso_desc_addr = 0;
  111576. + ep->iso_dma_desc_addr = 0;
  111577. +}
  111578. +
  111579. +int dwc_otg_pcd_iso_ep_start(dwc_otg_pcd_t * pcd, void *ep_handle,
  111580. + uint8_t * buf0, uint8_t * buf1, dwc_dma_t dma0,
  111581. + dwc_dma_t dma1, int sync_frame, int dp_frame,
  111582. + int data_per_frame, int start_frame,
  111583. + int buf_proc_intrvl, void *req_handle,
  111584. + int atomic_alloc)
  111585. +{
  111586. + dwc_otg_pcd_ep_t *ep;
  111587. + dwc_irqflags_t flags = 0;
  111588. + dwc_ep_t *dwc_ep;
  111589. + int32_t frm_data;
  111590. + dsts_data_t dsts;
  111591. + dwc_otg_core_if_t *core_if;
  111592. +
  111593. + ep = get_ep_from_handle(pcd, ep_handle);
  111594. +
  111595. + if (!ep || !ep->desc || ep->dwc_ep.num == 0) {
  111596. + DWC_WARN("bad ep\n");
  111597. + return -DWC_E_INVALID;
  111598. + }
  111599. +
  111600. + DWC_SPINLOCK_IRQSAVE(pcd->lock, &flags);
  111601. + core_if = GET_CORE_IF(pcd);
  111602. + dwc_ep = &ep->dwc_ep;
  111603. +
  111604. + if (ep->iso_req_handle) {
  111605. + DWC_WARN("ISO request in progress\n");
  111606. + }
  111607. +
  111608. + dwc_ep->dma_addr0 = dma0;
  111609. + dwc_ep->dma_addr1 = dma1;
  111610. +
  111611. + dwc_ep->xfer_buff0 = buf0;
  111612. + dwc_ep->xfer_buff1 = buf1;
  111613. +
  111614. + dwc_ep->data_per_frame = data_per_frame;
  111615. +
  111616. + /** @todo - pattern data support is to be implemented in the future */
  111617. + dwc_ep->data_pattern_frame = dp_frame;
  111618. + dwc_ep->sync_frame = sync_frame;
  111619. +
  111620. + dwc_ep->buf_proc_intrvl = buf_proc_intrvl;
  111621. +
  111622. + dwc_ep->bInterval = 1 << (ep->desc->bInterval - 1);
  111623. +
  111624. + dwc_ep->proc_buf_num = 0;
  111625. +
  111626. + dwc_ep->pkt_per_frm = 0;
  111627. + frm_data = ep->dwc_ep.data_per_frame;
  111628. + while (frm_data > 0) {
  111629. + dwc_ep->pkt_per_frm++;
  111630. + frm_data -= ep->dwc_ep.maxpacket;
  111631. + }
  111632. +
  111633. + dsts.d32 = DWC_READ_REG32(&core_if->dev_if->dev_global_regs->dsts);
  111634. +
  111635. + if (start_frame == -1) {
  111636. + dwc_ep->next_frame = dsts.b.soffn + 1;
  111637. + if (dwc_ep->bInterval != 1) {
  111638. + dwc_ep->next_frame =
  111639. + dwc_ep->next_frame + (dwc_ep->bInterval - 1 -
  111640. + dwc_ep->next_frame %
  111641. + dwc_ep->bInterval);
  111642. + }
  111643. + } else {
  111644. + dwc_ep->next_frame = start_frame;
  111645. + }
  111646. +
  111647. + if (!core_if->pti_enh_enable) {
  111648. + dwc_ep->pkt_cnt =
  111649. + dwc_ep->buf_proc_intrvl * dwc_ep->pkt_per_frm /
  111650. + dwc_ep->bInterval;
  111651. + } else {
  111652. + dwc_ep->pkt_cnt =
  111653. + (dwc_ep->data_per_frame *
  111654. + (dwc_ep->buf_proc_intrvl / dwc_ep->bInterval)
  111655. + - 1 + dwc_ep->maxpacket) / dwc_ep->maxpacket;
  111656. + }
  111657. +
  111658. + if (core_if->dma_desc_enable) {
  111659. + dwc_ep->desc_cnt =
  111660. + dwc_ep->buf_proc_intrvl * dwc_ep->pkt_per_frm /
  111661. + dwc_ep->bInterval;
  111662. + }
  111663. +
  111664. + if (atomic_alloc) {
  111665. + dwc_ep->pkt_info =
  111666. + DWC_ALLOC_ATOMIC(sizeof(iso_pkt_info_t) * dwc_ep->pkt_cnt);
  111667. + } else {
  111668. + dwc_ep->pkt_info =
  111669. + DWC_ALLOC(sizeof(iso_pkt_info_t) * dwc_ep->pkt_cnt);
  111670. + }
  111671. + if (!dwc_ep->pkt_info) {
  111672. + DWC_SPINUNLOCK_IRQRESTORE(pcd->lock, flags);
  111673. + return -DWC_E_NO_MEMORY;
  111674. + }
  111675. + if (core_if->pti_enh_enable) {
  111676. + dwc_memset(dwc_ep->pkt_info, 0,
  111677. + sizeof(iso_pkt_info_t) * dwc_ep->pkt_cnt);
  111678. + }
  111679. +
  111680. + dwc_ep->cur_pkt = 0;
  111681. + ep->iso_req_handle = req_handle;
  111682. +
  111683. + DWC_SPINUNLOCK_IRQRESTORE(pcd->lock, flags);
  111684. + dwc_otg_iso_ep_start_transfer(core_if, dwc_ep);
  111685. + return 0;
  111686. +}
  111687. +
  111688. +int dwc_otg_pcd_iso_ep_stop(dwc_otg_pcd_t * pcd, void *ep_handle,
  111689. + void *req_handle)
  111690. +{
  111691. + dwc_irqflags_t flags = 0;
  111692. + dwc_otg_pcd_ep_t *ep;
  111693. + dwc_ep_t *dwc_ep;
  111694. +
  111695. + ep = get_ep_from_handle(pcd, ep_handle);
  111696. + if (!ep || !ep->desc || ep->dwc_ep.num == 0) {
  111697. + DWC_WARN("bad ep\n");
  111698. + return -DWC_E_INVALID;
  111699. + }
  111700. + dwc_ep = &ep->dwc_ep;
  111701. +
  111702. + dwc_otg_iso_ep_stop_transfer(GET_CORE_IF(pcd), dwc_ep);
  111703. +
  111704. + DWC_FREE(dwc_ep->pkt_info);
  111705. + DWC_SPINLOCK_IRQSAVE(pcd->lock, &flags);
  111706. + if (ep->iso_req_handle != req_handle) {
  111707. + DWC_SPINUNLOCK_IRQRESTORE(pcd->lock, flags);
  111708. + return -DWC_E_INVALID;
  111709. + }
  111710. +
  111711. + DWC_SPINUNLOCK_IRQRESTORE(pcd->lock, flags);
  111712. +
  111713. + ep->iso_req_handle = 0;
  111714. + return 0;
  111715. +}
  111716. +
  111717. +/**
  111718. + * This function is used for perodical data exchnage between PCD and gadget drivers.
  111719. + * for Isochronous EPs
  111720. + *
  111721. + * - Every time a sync period completes this function is called to
  111722. + * perform data exchange between PCD and gadget
  111723. + */
  111724. +void dwc_otg_iso_buffer_done(dwc_otg_pcd_t * pcd, dwc_otg_pcd_ep_t * ep,
  111725. + void *req_handle)
  111726. +{
  111727. + int i;
  111728. + dwc_ep_t *dwc_ep;
  111729. +
  111730. + dwc_ep = &ep->dwc_ep;
  111731. +
  111732. + DWC_SPINUNLOCK(ep->pcd->lock);
  111733. + pcd->fops->isoc_complete(pcd, ep->priv, ep->iso_req_handle,
  111734. + dwc_ep->proc_buf_num ^ 0x1);
  111735. + DWC_SPINLOCK(ep->pcd->lock);
  111736. +
  111737. + for (i = 0; i < dwc_ep->pkt_cnt; ++i) {
  111738. + dwc_ep->pkt_info[i].status = 0;
  111739. + dwc_ep->pkt_info[i].offset = 0;
  111740. + dwc_ep->pkt_info[i].length = 0;
  111741. + }
  111742. +}
  111743. +
  111744. +int dwc_otg_pcd_get_iso_packet_count(dwc_otg_pcd_t * pcd, void *ep_handle,
  111745. + void *iso_req_handle)
  111746. +{
  111747. + dwc_otg_pcd_ep_t *ep;
  111748. + dwc_ep_t *dwc_ep;
  111749. +
  111750. + ep = get_ep_from_handle(pcd, ep_handle);
  111751. + if (!ep->desc || ep->dwc_ep.num == 0) {
  111752. + DWC_WARN("bad ep\n");
  111753. + return -DWC_E_INVALID;
  111754. + }
  111755. + dwc_ep = &ep->dwc_ep;
  111756. +
  111757. + return dwc_ep->pkt_cnt;
  111758. +}
  111759. +
  111760. +void dwc_otg_pcd_get_iso_packet_params(dwc_otg_pcd_t * pcd, void *ep_handle,
  111761. + void *iso_req_handle, int packet,
  111762. + int *status, int *actual, int *offset)
  111763. +{
  111764. + dwc_otg_pcd_ep_t *ep;
  111765. + dwc_ep_t *dwc_ep;
  111766. +
  111767. + ep = get_ep_from_handle(pcd, ep_handle);
  111768. + if (!ep)
  111769. + DWC_WARN("bad ep\n");
  111770. +
  111771. + dwc_ep = &ep->dwc_ep;
  111772. +
  111773. + *status = dwc_ep->pkt_info[packet].status;
  111774. + *actual = dwc_ep->pkt_info[packet].length;
  111775. + *offset = dwc_ep->pkt_info[packet].offset;
  111776. +}
  111777. +
  111778. +#endif /* DWC_EN_ISOC */
  111779. +
  111780. +static void dwc_otg_pcd_init_ep(dwc_otg_pcd_t * pcd, dwc_otg_pcd_ep_t * pcd_ep,
  111781. + uint32_t is_in, uint32_t ep_num)
  111782. +{
  111783. + /* Init EP structure */
  111784. + pcd_ep->desc = 0;
  111785. + pcd_ep->pcd = pcd;
  111786. + pcd_ep->stopped = 1;
  111787. + pcd_ep->queue_sof = 0;
  111788. +
  111789. + /* Init DWC ep structure */
  111790. + pcd_ep->dwc_ep.is_in = is_in;
  111791. + pcd_ep->dwc_ep.num = ep_num;
  111792. + pcd_ep->dwc_ep.active = 0;
  111793. + pcd_ep->dwc_ep.tx_fifo_num = 0;
  111794. + /* Control until ep is actvated */
  111795. + pcd_ep->dwc_ep.type = DWC_OTG_EP_TYPE_CONTROL;
  111796. + pcd_ep->dwc_ep.maxpacket = MAX_PACKET_SIZE;
  111797. + pcd_ep->dwc_ep.dma_addr = 0;
  111798. + pcd_ep->dwc_ep.start_xfer_buff = 0;
  111799. + pcd_ep->dwc_ep.xfer_buff = 0;
  111800. + pcd_ep->dwc_ep.xfer_len = 0;
  111801. + pcd_ep->dwc_ep.xfer_count = 0;
  111802. + pcd_ep->dwc_ep.sent_zlp = 0;
  111803. + pcd_ep->dwc_ep.total_len = 0;
  111804. + pcd_ep->dwc_ep.desc_addr = 0;
  111805. + pcd_ep->dwc_ep.dma_desc_addr = 0;
  111806. + DWC_CIRCLEQ_INIT(&pcd_ep->queue);
  111807. +}
  111808. +
  111809. +/**
  111810. + * Initialize ep's
  111811. + */
  111812. +static void dwc_otg_pcd_reinit(dwc_otg_pcd_t * pcd)
  111813. +{
  111814. + int i;
  111815. + uint32_t hwcfg1;
  111816. + dwc_otg_pcd_ep_t *ep;
  111817. + int in_ep_cntr, out_ep_cntr;
  111818. + uint32_t num_in_eps = (GET_CORE_IF(pcd))->dev_if->num_in_eps;
  111819. + uint32_t num_out_eps = (GET_CORE_IF(pcd))->dev_if->num_out_eps;
  111820. +
  111821. + /**
  111822. + * Initialize the EP0 structure.
  111823. + */
  111824. + ep = &pcd->ep0;
  111825. + dwc_otg_pcd_init_ep(pcd, ep, 0, 0);
  111826. +
  111827. + in_ep_cntr = 0;
  111828. + hwcfg1 = (GET_CORE_IF(pcd))->hwcfg1.d32 >> 3;
  111829. + for (i = 1; in_ep_cntr < num_in_eps; i++) {
  111830. + if ((hwcfg1 & 0x1) == 0) {
  111831. + dwc_otg_pcd_ep_t *ep = &pcd->in_ep[in_ep_cntr];
  111832. + in_ep_cntr++;
  111833. + /**
  111834. + * @todo NGS: Add direction to EP, based on contents
  111835. + * of HWCFG1. Need a copy of HWCFG1 in pcd structure?
  111836. + * sprintf(";r
  111837. + */
  111838. + dwc_otg_pcd_init_ep(pcd, ep, 1 /* IN */ , i);
  111839. +
  111840. + DWC_CIRCLEQ_INIT(&ep->queue);
  111841. + }
  111842. + hwcfg1 >>= 2;
  111843. + }
  111844. +
  111845. + out_ep_cntr = 0;
  111846. + hwcfg1 = (GET_CORE_IF(pcd))->hwcfg1.d32 >> 2;
  111847. + for (i = 1; out_ep_cntr < num_out_eps; i++) {
  111848. + if ((hwcfg1 & 0x1) == 0) {
  111849. + dwc_otg_pcd_ep_t *ep = &pcd->out_ep[out_ep_cntr];
  111850. + out_ep_cntr++;
  111851. + /**
  111852. + * @todo NGS: Add direction to EP, based on contents
  111853. + * of HWCFG1. Need a copy of HWCFG1 in pcd structure?
  111854. + * sprintf(";r
  111855. + */
  111856. + dwc_otg_pcd_init_ep(pcd, ep, 0 /* OUT */ , i);
  111857. + DWC_CIRCLEQ_INIT(&ep->queue);
  111858. + }
  111859. + hwcfg1 >>= 2;
  111860. + }
  111861. +
  111862. + pcd->ep0state = EP0_DISCONNECT;
  111863. + pcd->ep0.dwc_ep.maxpacket = MAX_EP0_SIZE;
  111864. + pcd->ep0.dwc_ep.type = DWC_OTG_EP_TYPE_CONTROL;
  111865. +}
  111866. +
  111867. +/**
  111868. + * This function is called when the SRP timer expires. The SRP should
  111869. + * complete within 6 seconds.
  111870. + */
  111871. +static void srp_timeout(void *ptr)
  111872. +{
  111873. + gotgctl_data_t gotgctl;
  111874. + dwc_otg_core_if_t *core_if = (dwc_otg_core_if_t *) ptr;
  111875. + volatile uint32_t *addr = &core_if->core_global_regs->gotgctl;
  111876. +
  111877. + gotgctl.d32 = DWC_READ_REG32(addr);
  111878. +
  111879. + core_if->srp_timer_started = 0;
  111880. +
  111881. + if (core_if->adp_enable) {
  111882. + if (gotgctl.b.bsesvld == 0) {
  111883. + gpwrdn_data_t gpwrdn = {.d32 = 0 };
  111884. + DWC_PRINTF("SRP Timeout BSESSVLD = 0\n");
  111885. + /* Power off the core */
  111886. + if (core_if->power_down == 2) {
  111887. + gpwrdn.b.pwrdnswtch = 1;
  111888. + DWC_MODIFY_REG32(&core_if->
  111889. + core_global_regs->gpwrdn,
  111890. + gpwrdn.d32, 0);
  111891. + }
  111892. +
  111893. + gpwrdn.d32 = 0;
  111894. + gpwrdn.b.pmuintsel = 1;
  111895. + gpwrdn.b.pmuactv = 1;
  111896. + DWC_MODIFY_REG32(&core_if->core_global_regs->gpwrdn, 0,
  111897. + gpwrdn.d32);
  111898. + dwc_otg_adp_probe_start(core_if);
  111899. + } else {
  111900. + DWC_PRINTF("SRP Timeout BSESSVLD = 1\n");
  111901. + core_if->op_state = B_PERIPHERAL;
  111902. + dwc_otg_core_init(core_if);
  111903. + dwc_otg_enable_global_interrupts(core_if);
  111904. + cil_pcd_start(core_if);
  111905. + }
  111906. + }
  111907. +
  111908. + if ((core_if->core_params->phy_type == DWC_PHY_TYPE_PARAM_FS) &&
  111909. + (core_if->core_params->i2c_enable)) {
  111910. + DWC_PRINTF("SRP Timeout\n");
  111911. +
  111912. + if ((core_if->srp_success) && (gotgctl.b.bsesvld)) {
  111913. + if (core_if->pcd_cb && core_if->pcd_cb->resume_wakeup) {
  111914. + core_if->pcd_cb->resume_wakeup(core_if->pcd_cb->p);
  111915. + }
  111916. +
  111917. + /* Clear Session Request */
  111918. + gotgctl.d32 = 0;
  111919. + gotgctl.b.sesreq = 1;
  111920. + DWC_MODIFY_REG32(&core_if->core_global_regs->gotgctl,
  111921. + gotgctl.d32, 0);
  111922. +
  111923. + core_if->srp_success = 0;
  111924. + } else {
  111925. + __DWC_ERROR("Device not connected/responding\n");
  111926. + gotgctl.b.sesreq = 0;
  111927. + DWC_WRITE_REG32(addr, gotgctl.d32);
  111928. + }
  111929. + } else if (gotgctl.b.sesreq) {
  111930. + DWC_PRINTF("SRP Timeout\n");
  111931. +
  111932. + __DWC_ERROR("Device not connected/responding\n");
  111933. + gotgctl.b.sesreq = 0;
  111934. + DWC_WRITE_REG32(addr, gotgctl.d32);
  111935. + } else {
  111936. + DWC_PRINTF(" SRP GOTGCTL=%0x\n", gotgctl.d32);
  111937. + }
  111938. +}
  111939. +
  111940. +/**
  111941. + * Tasklet
  111942. + *
  111943. + */
  111944. +extern void start_next_request(dwc_otg_pcd_ep_t * ep);
  111945. +
  111946. +static void start_xfer_tasklet_func(void *data)
  111947. +{
  111948. + dwc_otg_pcd_t *pcd = (dwc_otg_pcd_t *) data;
  111949. + dwc_otg_core_if_t *core_if = GET_CORE_IF(pcd);
  111950. +
  111951. + int i;
  111952. + depctl_data_t diepctl;
  111953. +
  111954. + DWC_DEBUGPL(DBG_PCDV, "Start xfer tasklet\n");
  111955. +
  111956. + diepctl.d32 = DWC_READ_REG32(&core_if->dev_if->in_ep_regs[0]->diepctl);
  111957. +
  111958. + if (pcd->ep0.queue_sof) {
  111959. + pcd->ep0.queue_sof = 0;
  111960. + start_next_request(&pcd->ep0);
  111961. + // break;
  111962. + }
  111963. +
  111964. + for (i = 0; i < core_if->dev_if->num_in_eps; i++) {
  111965. + depctl_data_t diepctl;
  111966. + diepctl.d32 =
  111967. + DWC_READ_REG32(&core_if->dev_if->in_ep_regs[i]->diepctl);
  111968. +
  111969. + if (pcd->in_ep[i].queue_sof) {
  111970. + pcd->in_ep[i].queue_sof = 0;
  111971. + start_next_request(&pcd->in_ep[i]);
  111972. + // break;
  111973. + }
  111974. + }
  111975. +
  111976. + return;
  111977. +}
  111978. +
  111979. +/**
  111980. + * This function initialized the PCD portion of the driver.
  111981. + *
  111982. + */
  111983. +dwc_otg_pcd_t *dwc_otg_pcd_init(dwc_otg_core_if_t * core_if)
  111984. +{
  111985. + dwc_otg_pcd_t *pcd = NULL;
  111986. + dwc_otg_dev_if_t *dev_if;
  111987. + int i;
  111988. +
  111989. + /*
  111990. + * Allocate PCD structure
  111991. + */
  111992. + pcd = DWC_ALLOC(sizeof(dwc_otg_pcd_t));
  111993. +
  111994. + if (pcd == NULL) {
  111995. + return NULL;
  111996. + }
  111997. +
  111998. +#if (defined(DWC_LINUX) && defined(CONFIG_DEBUG_SPINLOCK))
  111999. + DWC_SPINLOCK_ALLOC_LINUX_DEBUG(pcd->lock);
  112000. +#else
  112001. + pcd->lock = DWC_SPINLOCK_ALLOC();
  112002. +#endif
  112003. + DWC_DEBUGPL(DBG_HCDV, "Init of PCD %p given core_if %p\n",
  112004. + pcd, core_if);//GRAYG
  112005. + if (!pcd->lock) {
  112006. + DWC_ERROR("Could not allocate lock for pcd");
  112007. + DWC_FREE(pcd);
  112008. + return NULL;
  112009. + }
  112010. + /* Set core_if's lock pointer to hcd->lock */
  112011. + core_if->lock = pcd->lock;
  112012. + pcd->core_if = core_if;
  112013. +
  112014. + dev_if = core_if->dev_if;
  112015. + dev_if->isoc_ep = NULL;
  112016. +
  112017. + if (core_if->hwcfg4.b.ded_fifo_en) {
  112018. + DWC_PRINTF("Dedicated Tx FIFOs mode\n");
  112019. + } else {
  112020. + DWC_PRINTF("Shared Tx FIFO mode\n");
  112021. + }
  112022. +
  112023. + /*
  112024. + * Initialized the Core for Device mode here if there is nod ADP support.
  112025. + * Otherwise it will be done later in dwc_otg_adp_start routine.
  112026. + */
  112027. + if (dwc_otg_is_device_mode(core_if) /*&& !core_if->adp_enable*/) {
  112028. + dwc_otg_core_dev_init(core_if);
  112029. + }
  112030. +
  112031. + /*
  112032. + * Register the PCD Callbacks.
  112033. + */
  112034. + dwc_otg_cil_register_pcd_callbacks(core_if, &pcd_callbacks, pcd);
  112035. +
  112036. + /*
  112037. + * Initialize the DMA buffer for SETUP packets
  112038. + */
  112039. + if (GET_CORE_IF(pcd)->dma_enable) {
  112040. + pcd->setup_pkt =
  112041. + DWC_DMA_ALLOC(sizeof(*pcd->setup_pkt) * 5,
  112042. + &pcd->setup_pkt_dma_handle);
  112043. + if (pcd->setup_pkt == NULL) {
  112044. + DWC_FREE(pcd);
  112045. + return NULL;
  112046. + }
  112047. +
  112048. + pcd->status_buf =
  112049. + DWC_DMA_ALLOC(sizeof(uint16_t),
  112050. + &pcd->status_buf_dma_handle);
  112051. + if (pcd->status_buf == NULL) {
  112052. + DWC_DMA_FREE(sizeof(*pcd->setup_pkt) * 5,
  112053. + pcd->setup_pkt, pcd->setup_pkt_dma_handle);
  112054. + DWC_FREE(pcd);
  112055. + return NULL;
  112056. + }
  112057. +
  112058. + if (GET_CORE_IF(pcd)->dma_desc_enable) {
  112059. + dev_if->setup_desc_addr[0] =
  112060. + dwc_otg_ep_alloc_desc_chain
  112061. + (&dev_if->dma_setup_desc_addr[0], 1);
  112062. + dev_if->setup_desc_addr[1] =
  112063. + dwc_otg_ep_alloc_desc_chain
  112064. + (&dev_if->dma_setup_desc_addr[1], 1);
  112065. + dev_if->in_desc_addr =
  112066. + dwc_otg_ep_alloc_desc_chain
  112067. + (&dev_if->dma_in_desc_addr, 1);
  112068. + dev_if->out_desc_addr =
  112069. + dwc_otg_ep_alloc_desc_chain
  112070. + (&dev_if->dma_out_desc_addr, 1);
  112071. + pcd->data_terminated = 0;
  112072. +
  112073. + if (dev_if->setup_desc_addr[0] == 0
  112074. + || dev_if->setup_desc_addr[1] == 0
  112075. + || dev_if->in_desc_addr == 0
  112076. + || dev_if->out_desc_addr == 0) {
  112077. +
  112078. + if (dev_if->out_desc_addr)
  112079. + dwc_otg_ep_free_desc_chain
  112080. + (dev_if->out_desc_addr,
  112081. + dev_if->dma_out_desc_addr, 1);
  112082. + if (dev_if->in_desc_addr)
  112083. + dwc_otg_ep_free_desc_chain
  112084. + (dev_if->in_desc_addr,
  112085. + dev_if->dma_in_desc_addr, 1);
  112086. + if (dev_if->setup_desc_addr[1])
  112087. + dwc_otg_ep_free_desc_chain
  112088. + (dev_if->setup_desc_addr[1],
  112089. + dev_if->dma_setup_desc_addr[1], 1);
  112090. + if (dev_if->setup_desc_addr[0])
  112091. + dwc_otg_ep_free_desc_chain
  112092. + (dev_if->setup_desc_addr[0],
  112093. + dev_if->dma_setup_desc_addr[0], 1);
  112094. +
  112095. + DWC_DMA_FREE(sizeof(*pcd->setup_pkt) * 5,
  112096. + pcd->setup_pkt,
  112097. + pcd->setup_pkt_dma_handle);
  112098. + DWC_DMA_FREE(sizeof(*pcd->status_buf),
  112099. + pcd->status_buf,
  112100. + pcd->status_buf_dma_handle);
  112101. +
  112102. + DWC_FREE(pcd);
  112103. +
  112104. + return NULL;
  112105. + }
  112106. + }
  112107. + } else {
  112108. + pcd->setup_pkt = DWC_ALLOC(sizeof(*pcd->setup_pkt) * 5);
  112109. + if (pcd->setup_pkt == NULL) {
  112110. + DWC_FREE(pcd);
  112111. + return NULL;
  112112. + }
  112113. +
  112114. + pcd->status_buf = DWC_ALLOC(sizeof(uint16_t));
  112115. + if (pcd->status_buf == NULL) {
  112116. + DWC_FREE(pcd->setup_pkt);
  112117. + DWC_FREE(pcd);
  112118. + return NULL;
  112119. + }
  112120. + }
  112121. +
  112122. + dwc_otg_pcd_reinit(pcd);
  112123. +
  112124. + /* Allocate the cfi object for the PCD */
  112125. +#ifdef DWC_UTE_CFI
  112126. + pcd->cfi = DWC_ALLOC(sizeof(cfiobject_t));
  112127. + if (NULL == pcd->cfi)
  112128. + goto fail;
  112129. + if (init_cfi(pcd->cfi)) {
  112130. + CFI_INFO("%s: Failed to init the CFI object\n", __func__);
  112131. + goto fail;
  112132. + }
  112133. +#endif
  112134. +
  112135. + /* Initialize tasklets */
  112136. + pcd->start_xfer_tasklet = DWC_TASK_ALLOC("xfer_tasklet",
  112137. + start_xfer_tasklet_func, pcd);
  112138. + pcd->test_mode_tasklet = DWC_TASK_ALLOC("test_mode_tasklet",
  112139. + do_test_mode, pcd);
  112140. +
  112141. + /* Initialize SRP timer */
  112142. + core_if->srp_timer = DWC_TIMER_ALLOC("SRP TIMER", srp_timeout, core_if);
  112143. +
  112144. + if (core_if->core_params->dev_out_nak) {
  112145. + /**
  112146. + * Initialize xfer timeout timer. Implemented for
  112147. + * 2.93a feature "Device DDMA OUT NAK Enhancement"
  112148. + */
  112149. + for(i = 0; i < MAX_EPS_CHANNELS; i++) {
  112150. + pcd->core_if->ep_xfer_timer[i] =
  112151. + DWC_TIMER_ALLOC("ep timer", ep_xfer_timeout,
  112152. + &pcd->core_if->ep_xfer_info[i]);
  112153. + }
  112154. + }
  112155. +
  112156. + return pcd;
  112157. +#ifdef DWC_UTE_CFI
  112158. +fail:
  112159. +#endif
  112160. + if (pcd->setup_pkt)
  112161. + DWC_FREE(pcd->setup_pkt);
  112162. + if (pcd->status_buf)
  112163. + DWC_FREE(pcd->status_buf);
  112164. +#ifdef DWC_UTE_CFI
  112165. + if (pcd->cfi)
  112166. + DWC_FREE(pcd->cfi);
  112167. +#endif
  112168. + if (pcd)
  112169. + DWC_FREE(pcd);
  112170. + return NULL;
  112171. +
  112172. +}
  112173. +
  112174. +/**
  112175. + * Remove PCD specific data
  112176. + */
  112177. +void dwc_otg_pcd_remove(dwc_otg_pcd_t * pcd)
  112178. +{
  112179. + dwc_otg_dev_if_t *dev_if = GET_CORE_IF(pcd)->dev_if;
  112180. + int i;
  112181. + if (pcd->core_if->core_params->dev_out_nak) {
  112182. + for (i = 0; i < MAX_EPS_CHANNELS; i++) {
  112183. + DWC_TIMER_CANCEL(pcd->core_if->ep_xfer_timer[i]);
  112184. + pcd->core_if->ep_xfer_info[i].state = 0;
  112185. + }
  112186. + }
  112187. +
  112188. + if (GET_CORE_IF(pcd)->dma_enable) {
  112189. + DWC_DMA_FREE(sizeof(*pcd->setup_pkt) * 5, pcd->setup_pkt,
  112190. + pcd->setup_pkt_dma_handle);
  112191. + DWC_DMA_FREE(sizeof(uint16_t), pcd->status_buf,
  112192. + pcd->status_buf_dma_handle);
  112193. + if (GET_CORE_IF(pcd)->dma_desc_enable) {
  112194. + dwc_otg_ep_free_desc_chain(dev_if->setup_desc_addr[0],
  112195. + dev_if->dma_setup_desc_addr
  112196. + [0], 1);
  112197. + dwc_otg_ep_free_desc_chain(dev_if->setup_desc_addr[1],
  112198. + dev_if->dma_setup_desc_addr
  112199. + [1], 1);
  112200. + dwc_otg_ep_free_desc_chain(dev_if->in_desc_addr,
  112201. + dev_if->dma_in_desc_addr, 1);
  112202. + dwc_otg_ep_free_desc_chain(dev_if->out_desc_addr,
  112203. + dev_if->dma_out_desc_addr,
  112204. + 1);
  112205. + }
  112206. + } else {
  112207. + DWC_FREE(pcd->setup_pkt);
  112208. + DWC_FREE(pcd->status_buf);
  112209. + }
  112210. + DWC_SPINLOCK_FREE(pcd->lock);
  112211. + /* Set core_if's lock pointer to NULL */
  112212. + pcd->core_if->lock = NULL;
  112213. +
  112214. + DWC_TASK_FREE(pcd->start_xfer_tasklet);
  112215. + DWC_TASK_FREE(pcd->test_mode_tasklet);
  112216. + if (pcd->core_if->core_params->dev_out_nak) {
  112217. + for (i = 0; i < MAX_EPS_CHANNELS; i++) {
  112218. + if (pcd->core_if->ep_xfer_timer[i]) {
  112219. + DWC_TIMER_FREE(pcd->core_if->ep_xfer_timer[i]);
  112220. + }
  112221. + }
  112222. + }
  112223. +
  112224. +/* Release the CFI object's dynamic memory */
  112225. +#ifdef DWC_UTE_CFI
  112226. + if (pcd->cfi->ops.release) {
  112227. + pcd->cfi->ops.release(pcd->cfi);
  112228. + }
  112229. +#endif
  112230. +
  112231. + DWC_FREE(pcd);
  112232. +}
  112233. +
  112234. +/**
  112235. + * Returns whether registered pcd is dual speed or not
  112236. + */
  112237. +uint32_t dwc_otg_pcd_is_dualspeed(dwc_otg_pcd_t * pcd)
  112238. +{
  112239. + dwc_otg_core_if_t *core_if = GET_CORE_IF(pcd);
  112240. +
  112241. + if ((core_if->core_params->speed == DWC_SPEED_PARAM_FULL) ||
  112242. + ((core_if->hwcfg2.b.hs_phy_type == 2) &&
  112243. + (core_if->hwcfg2.b.fs_phy_type == 1) &&
  112244. + (core_if->core_params->ulpi_fs_ls))) {
  112245. + return 0;
  112246. + }
  112247. +
  112248. + return 1;
  112249. +}
  112250. +
  112251. +/**
  112252. + * Returns whether registered pcd is OTG capable or not
  112253. + */
  112254. +uint32_t dwc_otg_pcd_is_otg(dwc_otg_pcd_t * pcd)
  112255. +{
  112256. + dwc_otg_core_if_t *core_if = GET_CORE_IF(pcd);
  112257. + gusbcfg_data_t usbcfg = {.d32 = 0 };
  112258. +
  112259. + usbcfg.d32 = DWC_READ_REG32(&core_if->core_global_regs->gusbcfg);
  112260. + if (!usbcfg.b.srpcap || !usbcfg.b.hnpcap) {
  112261. + return 0;
  112262. + }
  112263. +
  112264. + return 1;
  112265. +}
  112266. +
  112267. +/**
  112268. + * This function assigns periodic Tx FIFO to an periodic EP
  112269. + * in shared Tx FIFO mode
  112270. + */
  112271. +static uint32_t assign_tx_fifo(dwc_otg_core_if_t * core_if)
  112272. +{
  112273. + uint32_t TxMsk = 1;
  112274. + int i;
  112275. +
  112276. + for (i = 0; i < core_if->hwcfg4.b.num_in_eps; ++i) {
  112277. + if ((TxMsk & core_if->tx_msk) == 0) {
  112278. + core_if->tx_msk |= TxMsk;
  112279. + return i + 1;
  112280. + }
  112281. + TxMsk <<= 1;
  112282. + }
  112283. + return 0;
  112284. +}
  112285. +
  112286. +/**
  112287. + * This function assigns periodic Tx FIFO to an periodic EP
  112288. + * in shared Tx FIFO mode
  112289. + */
  112290. +static uint32_t assign_perio_tx_fifo(dwc_otg_core_if_t * core_if)
  112291. +{
  112292. + uint32_t PerTxMsk = 1;
  112293. + int i;
  112294. + for (i = 0; i < core_if->hwcfg4.b.num_dev_perio_in_ep; ++i) {
  112295. + if ((PerTxMsk & core_if->p_tx_msk) == 0) {
  112296. + core_if->p_tx_msk |= PerTxMsk;
  112297. + return i + 1;
  112298. + }
  112299. + PerTxMsk <<= 1;
  112300. + }
  112301. + return 0;
  112302. +}
  112303. +
  112304. +/**
  112305. + * This function releases periodic Tx FIFO
  112306. + * in shared Tx FIFO mode
  112307. + */
  112308. +static void release_perio_tx_fifo(dwc_otg_core_if_t * core_if,
  112309. + uint32_t fifo_num)
  112310. +{
  112311. + core_if->p_tx_msk =
  112312. + (core_if->p_tx_msk & (1 << (fifo_num - 1))) ^ core_if->p_tx_msk;
  112313. +}
  112314. +
  112315. +/**
  112316. + * This function releases periodic Tx FIFO
  112317. + * in shared Tx FIFO mode
  112318. + */
  112319. +static void release_tx_fifo(dwc_otg_core_if_t * core_if, uint32_t fifo_num)
  112320. +{
  112321. + core_if->tx_msk =
  112322. + (core_if->tx_msk & (1 << (fifo_num - 1))) ^ core_if->tx_msk;
  112323. +}
  112324. +
  112325. +/**
  112326. + * This function is being called from gadget
  112327. + * to enable PCD endpoint.
  112328. + */
  112329. +int dwc_otg_pcd_ep_enable(dwc_otg_pcd_t * pcd,
  112330. + const uint8_t * ep_desc, void *usb_ep)
  112331. +{
  112332. + int num, dir;
  112333. + dwc_otg_pcd_ep_t *ep = NULL;
  112334. + const usb_endpoint_descriptor_t *desc;
  112335. + dwc_irqflags_t flags;
  112336. + fifosize_data_t dptxfsiz = {.d32 = 0 };
  112337. + gdfifocfg_data_t gdfifocfg = {.d32 = 0 };
  112338. + gdfifocfg_data_t gdfifocfgbase = {.d32 = 0 };
  112339. + int retval = 0;
  112340. + int i, epcount;
  112341. +
  112342. + desc = (const usb_endpoint_descriptor_t *)ep_desc;
  112343. +
  112344. + if (!desc) {
  112345. + pcd->ep0.priv = usb_ep;
  112346. + ep = &pcd->ep0;
  112347. + retval = -DWC_E_INVALID;
  112348. + goto out;
  112349. + }
  112350. +
  112351. + num = UE_GET_ADDR(desc->bEndpointAddress);
  112352. + dir = UE_GET_DIR(desc->bEndpointAddress);
  112353. +
  112354. + if (!desc->wMaxPacketSize) {
  112355. + DWC_WARN("bad maxpacketsize\n");
  112356. + retval = -DWC_E_INVALID;
  112357. + goto out;
  112358. + }
  112359. +
  112360. + if (dir == UE_DIR_IN) {
  112361. + epcount = pcd->core_if->dev_if->num_in_eps;
  112362. + for (i = 0; i < epcount; i++) {
  112363. + if (num == pcd->in_ep[i].dwc_ep.num) {
  112364. + ep = &pcd->in_ep[i];
  112365. + break;
  112366. + }
  112367. + }
  112368. + } else {
  112369. + epcount = pcd->core_if->dev_if->num_out_eps;
  112370. + for (i = 0; i < epcount; i++) {
  112371. + if (num == pcd->out_ep[i].dwc_ep.num) {
  112372. + ep = &pcd->out_ep[i];
  112373. + break;
  112374. + }
  112375. + }
  112376. + }
  112377. +
  112378. + if (!ep) {
  112379. + DWC_WARN("bad address\n");
  112380. + retval = -DWC_E_INVALID;
  112381. + goto out;
  112382. + }
  112383. +
  112384. + DWC_SPINLOCK_IRQSAVE(pcd->lock, &flags);
  112385. +
  112386. + ep->desc = desc;
  112387. + ep->priv = usb_ep;
  112388. +
  112389. + /*
  112390. + * Activate the EP
  112391. + */
  112392. + ep->stopped = 0;
  112393. +
  112394. + ep->dwc_ep.is_in = (dir == UE_DIR_IN);
  112395. + ep->dwc_ep.maxpacket = UGETW(desc->wMaxPacketSize);
  112396. +
  112397. + ep->dwc_ep.type = desc->bmAttributes & UE_XFERTYPE;
  112398. +
  112399. + if (ep->dwc_ep.is_in) {
  112400. + if (!GET_CORE_IF(pcd)->en_multiple_tx_fifo) {
  112401. + ep->dwc_ep.tx_fifo_num = 0;
  112402. +
  112403. + if (ep->dwc_ep.type == UE_ISOCHRONOUS) {
  112404. + /*
  112405. + * if ISOC EP then assign a Periodic Tx FIFO.
  112406. + */
  112407. + ep->dwc_ep.tx_fifo_num =
  112408. + assign_perio_tx_fifo(GET_CORE_IF(pcd));
  112409. + }
  112410. + } else {
  112411. + /*
  112412. + * if Dedicated FIFOs mode is on then assign a Tx FIFO.
  112413. + */
  112414. + ep->dwc_ep.tx_fifo_num =
  112415. + assign_tx_fifo(GET_CORE_IF(pcd));
  112416. + }
  112417. +
  112418. + /* Calculating EP info controller base address */
  112419. + if (ep->dwc_ep.tx_fifo_num
  112420. + && GET_CORE_IF(pcd)->en_multiple_tx_fifo) {
  112421. + gdfifocfg.d32 =
  112422. + DWC_READ_REG32(&GET_CORE_IF(pcd)->
  112423. + core_global_regs->gdfifocfg);
  112424. + gdfifocfgbase.d32 = gdfifocfg.d32 >> 16;
  112425. + dptxfsiz.d32 =
  112426. + (DWC_READ_REG32
  112427. + (&GET_CORE_IF(pcd)->core_global_regs->
  112428. + dtxfsiz[ep->dwc_ep.tx_fifo_num - 1]) >> 16);
  112429. + gdfifocfg.b.epinfobase =
  112430. + gdfifocfgbase.d32 + dptxfsiz.d32;
  112431. + if (GET_CORE_IF(pcd)->snpsid <= OTG_CORE_REV_2_94a) {
  112432. + DWC_WRITE_REG32(&GET_CORE_IF(pcd)->
  112433. + core_global_regs->gdfifocfg,
  112434. + gdfifocfg.d32);
  112435. + }
  112436. + }
  112437. + }
  112438. + /* Set initial data PID. */
  112439. + if (ep->dwc_ep.type == UE_BULK) {
  112440. + ep->dwc_ep.data_pid_start = 0;
  112441. + }
  112442. +
  112443. + /* Alloc DMA Descriptors */
  112444. + if (GET_CORE_IF(pcd)->dma_desc_enable) {
  112445. +#ifndef DWC_UTE_PER_IO
  112446. + if (ep->dwc_ep.type != UE_ISOCHRONOUS) {
  112447. +#endif
  112448. + ep->dwc_ep.desc_addr =
  112449. + dwc_otg_ep_alloc_desc_chain(&ep->
  112450. + dwc_ep.dma_desc_addr,
  112451. + MAX_DMA_DESC_CNT);
  112452. + if (!ep->dwc_ep.desc_addr) {
  112453. + DWC_WARN("%s, can't allocate DMA descriptor\n",
  112454. + __func__);
  112455. + retval = -DWC_E_SHUTDOWN;
  112456. + DWC_SPINUNLOCK_IRQRESTORE(pcd->lock, flags);
  112457. + goto out;
  112458. + }
  112459. +#ifndef DWC_UTE_PER_IO
  112460. + }
  112461. +#endif
  112462. + }
  112463. +
  112464. + DWC_DEBUGPL(DBG_PCD, "Activate %s: type=%d, mps=%d desc=%p\n",
  112465. + (ep->dwc_ep.is_in ? "IN" : "OUT"),
  112466. + ep->dwc_ep.type, ep->dwc_ep.maxpacket, ep->desc);
  112467. +#ifdef DWC_UTE_PER_IO
  112468. + ep->dwc_ep.xiso_bInterval = 1 << (ep->desc->bInterval - 1);
  112469. +#endif
  112470. + if (ep->dwc_ep.type == DWC_OTG_EP_TYPE_ISOC) {
  112471. + ep->dwc_ep.bInterval = 1 << (ep->desc->bInterval - 1);
  112472. + ep->dwc_ep.frame_num = 0xFFFFFFFF;
  112473. + }
  112474. +
  112475. + dwc_otg_ep_activate(GET_CORE_IF(pcd), &ep->dwc_ep);
  112476. +
  112477. +#ifdef DWC_UTE_CFI
  112478. + if (pcd->cfi->ops.ep_enable) {
  112479. + pcd->cfi->ops.ep_enable(pcd->cfi, pcd, ep);
  112480. + }
  112481. +#endif
  112482. +
  112483. + DWC_SPINUNLOCK_IRQRESTORE(pcd->lock, flags);
  112484. +
  112485. +out:
  112486. + return retval;
  112487. +}
  112488. +
  112489. +/**
  112490. + * This function is being called from gadget
  112491. + * to disable PCD endpoint.
  112492. + */
  112493. +int dwc_otg_pcd_ep_disable(dwc_otg_pcd_t * pcd, void *ep_handle)
  112494. +{
  112495. + dwc_otg_pcd_ep_t *ep;
  112496. + dwc_irqflags_t flags;
  112497. + dwc_otg_dev_dma_desc_t *desc_addr;
  112498. + dwc_dma_t dma_desc_addr;
  112499. + gdfifocfg_data_t gdfifocfgbase = {.d32 = 0 };
  112500. + gdfifocfg_data_t gdfifocfg = {.d32 = 0 };
  112501. + fifosize_data_t dptxfsiz = {.d32 = 0 };
  112502. +
  112503. + ep = get_ep_from_handle(pcd, ep_handle);
  112504. +
  112505. + if (!ep || !ep->desc) {
  112506. + DWC_DEBUGPL(DBG_PCD, "bad ep address\n");
  112507. + return -DWC_E_INVALID;
  112508. + }
  112509. +
  112510. + DWC_SPINLOCK_IRQSAVE(pcd->lock, &flags);
  112511. +
  112512. + dwc_otg_request_nuke(ep);
  112513. +
  112514. + dwc_otg_ep_deactivate(GET_CORE_IF(pcd), &ep->dwc_ep);
  112515. + if (pcd->core_if->core_params->dev_out_nak) {
  112516. + DWC_TIMER_CANCEL(pcd->core_if->ep_xfer_timer[ep->dwc_ep.num]);
  112517. + pcd->core_if->ep_xfer_info[ep->dwc_ep.num].state = 0;
  112518. + }
  112519. + ep->desc = NULL;
  112520. + ep->stopped = 1;
  112521. +
  112522. + gdfifocfg.d32 =
  112523. + DWC_READ_REG32(&GET_CORE_IF(pcd)->core_global_regs->gdfifocfg);
  112524. + gdfifocfgbase.d32 = gdfifocfg.d32 >> 16;
  112525. +
  112526. + if (ep->dwc_ep.is_in) {
  112527. + if (GET_CORE_IF(pcd)->en_multiple_tx_fifo) {
  112528. + /* Flush the Tx FIFO */
  112529. + dwc_otg_flush_tx_fifo(GET_CORE_IF(pcd),
  112530. + ep->dwc_ep.tx_fifo_num);
  112531. + }
  112532. + release_perio_tx_fifo(GET_CORE_IF(pcd), ep->dwc_ep.tx_fifo_num);
  112533. + release_tx_fifo(GET_CORE_IF(pcd), ep->dwc_ep.tx_fifo_num);
  112534. + if (GET_CORE_IF(pcd)->en_multiple_tx_fifo) {
  112535. + /* Decreasing EPinfo Base Addr */
  112536. + dptxfsiz.d32 =
  112537. + (DWC_READ_REG32
  112538. + (&GET_CORE_IF(pcd)->
  112539. + core_global_regs->dtxfsiz[ep->dwc_ep.tx_fifo_num-1]) >> 16);
  112540. + gdfifocfg.b.epinfobase = gdfifocfgbase.d32 - dptxfsiz.d32;
  112541. + if (GET_CORE_IF(pcd)->snpsid <= OTG_CORE_REV_2_94a) {
  112542. + DWC_WRITE_REG32(&GET_CORE_IF(pcd)->core_global_regs->gdfifocfg,
  112543. + gdfifocfg.d32);
  112544. + }
  112545. + }
  112546. + }
  112547. +
  112548. + /* Free DMA Descriptors */
  112549. + if (GET_CORE_IF(pcd)->dma_desc_enable) {
  112550. + if (ep->dwc_ep.type != UE_ISOCHRONOUS) {
  112551. + desc_addr = ep->dwc_ep.desc_addr;
  112552. + dma_desc_addr = ep->dwc_ep.dma_desc_addr;
  112553. +
  112554. + /* Cannot call dma_free_coherent() with IRQs disabled */
  112555. + DWC_SPINUNLOCK_IRQRESTORE(pcd->lock, flags);
  112556. + dwc_otg_ep_free_desc_chain(desc_addr, dma_desc_addr,
  112557. + MAX_DMA_DESC_CNT);
  112558. +
  112559. + goto out_unlocked;
  112560. + }
  112561. + }
  112562. + DWC_SPINUNLOCK_IRQRESTORE(pcd->lock, flags);
  112563. +
  112564. +out_unlocked:
  112565. + DWC_DEBUGPL(DBG_PCD, "%d %s disabled\n", ep->dwc_ep.num,
  112566. + ep->dwc_ep.is_in ? "IN" : "OUT");
  112567. + return 0;
  112568. +
  112569. +}
  112570. +
  112571. +/******************************************************************************/
  112572. +#ifdef DWC_UTE_PER_IO
  112573. +
  112574. +/**
  112575. + * Free the request and its extended parts
  112576. + *
  112577. + */
  112578. +void dwc_pcd_xiso_ereq_free(dwc_otg_pcd_ep_t * ep, dwc_otg_pcd_request_t * req)
  112579. +{
  112580. + DWC_FREE(req->ext_req.per_io_frame_descs);
  112581. + DWC_FREE(req);
  112582. +}
  112583. +
  112584. +/**
  112585. + * Start the next request in the endpoint's queue.
  112586. + *
  112587. + */
  112588. +int dwc_otg_pcd_xiso_start_next_request(dwc_otg_pcd_t * pcd,
  112589. + dwc_otg_pcd_ep_t * ep)
  112590. +{
  112591. + int i;
  112592. + dwc_otg_pcd_request_t *req = NULL;
  112593. + dwc_ep_t *dwcep = NULL;
  112594. + struct dwc_iso_xreq_port *ereq = NULL;
  112595. + struct dwc_iso_pkt_desc_port *ddesc_iso;
  112596. + uint16_t nat;
  112597. + depctl_data_t diepctl;
  112598. +
  112599. + dwcep = &ep->dwc_ep;
  112600. +
  112601. + if (dwcep->xiso_active_xfers > 0) {
  112602. +#if 0 //Disable this to decrease s/w overhead that is crucial for Isoc transfers
  112603. + DWC_WARN("There are currently active transfers for EP%d \
  112604. + (active=%d; queued=%d)", dwcep->num, dwcep->xiso_active_xfers,
  112605. + dwcep->xiso_queued_xfers);
  112606. +#endif
  112607. + return 0;
  112608. + }
  112609. +
  112610. + nat = UGETW(ep->desc->wMaxPacketSize);
  112611. + nat = (nat >> 11) & 0x03;
  112612. +
  112613. + if (!DWC_CIRCLEQ_EMPTY(&ep->queue)) {
  112614. + req = DWC_CIRCLEQ_FIRST(&ep->queue);
  112615. + ereq = &req->ext_req;
  112616. + ep->stopped = 0;
  112617. +
  112618. + /* Get the frame number */
  112619. + dwcep->xiso_frame_num =
  112620. + dwc_otg_get_frame_number(GET_CORE_IF(pcd));
  112621. + DWC_DEBUG("FRM_NUM=%d", dwcep->xiso_frame_num);
  112622. +
  112623. + ddesc_iso = ereq->per_io_frame_descs;
  112624. +
  112625. + if (dwcep->is_in) {
  112626. + /* Setup DMA Descriptor chain for IN Isoc request */
  112627. + for (i = 0; i < ereq->pio_pkt_count; i++) {
  112628. + //if ((i % (nat + 1)) == 0)
  112629. + if ( i > 0 )
  112630. + dwcep->xiso_frame_num =
  112631. + (dwcep->xiso_bInterval +
  112632. + dwcep->xiso_frame_num) & 0x3FFF;
  112633. + dwcep->desc_addr[i].buf =
  112634. + req->dma + ddesc_iso[i].offset;
  112635. + dwcep->desc_addr[i].status.b_iso_in.txbytes =
  112636. + ddesc_iso[i].length;
  112637. + dwcep->desc_addr[i].status.b_iso_in.framenum =
  112638. + dwcep->xiso_frame_num;
  112639. + dwcep->desc_addr[i].status.b_iso_in.bs =
  112640. + BS_HOST_READY;
  112641. + dwcep->desc_addr[i].status.b_iso_in.txsts = 0;
  112642. + dwcep->desc_addr[i].status.b_iso_in.sp =
  112643. + (ddesc_iso[i].length %
  112644. + dwcep->maxpacket) ? 1 : 0;
  112645. + dwcep->desc_addr[i].status.b_iso_in.ioc = 0;
  112646. + dwcep->desc_addr[i].status.b_iso_in.pid = nat + 1;
  112647. + dwcep->desc_addr[i].status.b_iso_in.l = 0;
  112648. +
  112649. + /* Process the last descriptor */
  112650. + if (i == ereq->pio_pkt_count - 1) {
  112651. + dwcep->desc_addr[i].status.b_iso_in.ioc = 1;
  112652. + dwcep->desc_addr[i].status.b_iso_in.l = 1;
  112653. + }
  112654. + }
  112655. +
  112656. + /* Setup and start the transfer for this endpoint */
  112657. + dwcep->xiso_active_xfers++;
  112658. + DWC_WRITE_REG32(&GET_CORE_IF(pcd)->dev_if->
  112659. + in_ep_regs[dwcep->num]->diepdma,
  112660. + dwcep->dma_desc_addr);
  112661. + diepctl.d32 = 0;
  112662. + diepctl.b.epena = 1;
  112663. + diepctl.b.cnak = 1;
  112664. + DWC_MODIFY_REG32(&GET_CORE_IF(pcd)->dev_if->
  112665. + in_ep_regs[dwcep->num]->diepctl, 0,
  112666. + diepctl.d32);
  112667. + } else {
  112668. + /* Setup DMA Descriptor chain for OUT Isoc request */
  112669. + for (i = 0; i < ereq->pio_pkt_count; i++) {
  112670. + //if ((i % (nat + 1)) == 0)
  112671. + dwcep->xiso_frame_num = (dwcep->xiso_bInterval +
  112672. + dwcep->xiso_frame_num) & 0x3FFF;
  112673. + dwcep->desc_addr[i].buf =
  112674. + req->dma + ddesc_iso[i].offset;
  112675. + dwcep->desc_addr[i].status.b_iso_out.rxbytes =
  112676. + ddesc_iso[i].length;
  112677. + dwcep->desc_addr[i].status.b_iso_out.framenum =
  112678. + dwcep->xiso_frame_num;
  112679. + dwcep->desc_addr[i].status.b_iso_out.bs =
  112680. + BS_HOST_READY;
  112681. + dwcep->desc_addr[i].status.b_iso_out.rxsts = 0;
  112682. + dwcep->desc_addr[i].status.b_iso_out.sp =
  112683. + (ddesc_iso[i].length %
  112684. + dwcep->maxpacket) ? 1 : 0;
  112685. + dwcep->desc_addr[i].status.b_iso_out.ioc = 0;
  112686. + dwcep->desc_addr[i].status.b_iso_out.pid = nat + 1;
  112687. + dwcep->desc_addr[i].status.b_iso_out.l = 0;
  112688. +
  112689. + /* Process the last descriptor */
  112690. + if (i == ereq->pio_pkt_count - 1) {
  112691. + dwcep->desc_addr[i].status.b_iso_out.ioc = 1;
  112692. + dwcep->desc_addr[i].status.b_iso_out.l = 1;
  112693. + }
  112694. + }
  112695. +
  112696. + /* Setup and start the transfer for this endpoint */
  112697. + dwcep->xiso_active_xfers++;
  112698. + DWC_WRITE_REG32(&GET_CORE_IF(pcd)->
  112699. + dev_if->out_ep_regs[dwcep->num]->
  112700. + doepdma, dwcep->dma_desc_addr);
  112701. + diepctl.d32 = 0;
  112702. + diepctl.b.epena = 1;
  112703. + diepctl.b.cnak = 1;
  112704. + DWC_MODIFY_REG32(&GET_CORE_IF(pcd)->
  112705. + dev_if->out_ep_regs[dwcep->num]->
  112706. + doepctl, 0, diepctl.d32);
  112707. + }
  112708. +
  112709. + } else {
  112710. + ep->stopped = 1;
  112711. + }
  112712. +
  112713. + return 0;
  112714. +}
  112715. +
  112716. +/**
  112717. + * - Remove the request from the queue
  112718. + */
  112719. +void complete_xiso_ep(dwc_otg_pcd_ep_t * ep)
  112720. +{
  112721. + dwc_otg_pcd_request_t *req = NULL;
  112722. + struct dwc_iso_xreq_port *ereq = NULL;
  112723. + struct dwc_iso_pkt_desc_port *ddesc_iso = NULL;
  112724. + dwc_ep_t *dwcep = NULL;
  112725. + int i;
  112726. +
  112727. + //DWC_DEBUG();
  112728. + dwcep = &ep->dwc_ep;
  112729. +
  112730. + /* Get the first pending request from the queue */
  112731. + if (!DWC_CIRCLEQ_EMPTY(&ep->queue)) {
  112732. + req = DWC_CIRCLEQ_FIRST(&ep->queue);
  112733. + if (!req) {
  112734. + DWC_PRINTF("complete_ep 0x%p, req = NULL!\n", ep);
  112735. + return;
  112736. + }
  112737. + dwcep->xiso_active_xfers--;
  112738. + dwcep->xiso_queued_xfers--;
  112739. + /* Remove this request from the queue */
  112740. + DWC_CIRCLEQ_REMOVE_INIT(&ep->queue, req, queue_entry);
  112741. + } else {
  112742. + DWC_PRINTF("complete_ep 0x%p, ep->queue empty!\n", ep);
  112743. + return;
  112744. + }
  112745. +
  112746. + ep->stopped = 1;
  112747. + ereq = &req->ext_req;
  112748. + ddesc_iso = ereq->per_io_frame_descs;
  112749. +
  112750. + if (dwcep->xiso_active_xfers < 0) {
  112751. + DWC_WARN("EP#%d (xiso_active_xfers=%d)", dwcep->num,
  112752. + dwcep->xiso_active_xfers);
  112753. + }
  112754. +
  112755. + /* Fill the Isoc descs of portable extended req from dma descriptors */
  112756. + for (i = 0; i < ereq->pio_pkt_count; i++) {
  112757. + if (dwcep->is_in) { /* IN endpoints */
  112758. + ddesc_iso[i].actual_length = ddesc_iso[i].length -
  112759. + dwcep->desc_addr[i].status.b_iso_in.txbytes;
  112760. + ddesc_iso[i].status =
  112761. + dwcep->desc_addr[i].status.b_iso_in.txsts;
  112762. + } else { /* OUT endpoints */
  112763. + ddesc_iso[i].actual_length = ddesc_iso[i].length -
  112764. + dwcep->desc_addr[i].status.b_iso_out.rxbytes;
  112765. + ddesc_iso[i].status =
  112766. + dwcep->desc_addr[i].status.b_iso_out.rxsts;
  112767. + }
  112768. + }
  112769. +
  112770. + DWC_SPINUNLOCK(ep->pcd->lock);
  112771. +
  112772. + /* Call the completion function in the non-portable logic */
  112773. + ep->pcd->fops->xisoc_complete(ep->pcd, ep->priv, req->priv, 0,
  112774. + &req->ext_req);
  112775. +
  112776. + DWC_SPINLOCK(ep->pcd->lock);
  112777. +
  112778. + /* Free the request - specific freeing needed for extended request object */
  112779. + dwc_pcd_xiso_ereq_free(ep, req);
  112780. +
  112781. + /* Start the next request */
  112782. + dwc_otg_pcd_xiso_start_next_request(ep->pcd, ep);
  112783. +
  112784. + return;
  112785. +}
  112786. +
  112787. +/**
  112788. + * Create and initialize the Isoc pkt descriptors of the extended request.
  112789. + *
  112790. + */
  112791. +static int dwc_otg_pcd_xiso_create_pkt_descs(dwc_otg_pcd_request_t * req,
  112792. + void *ereq_nonport,
  112793. + int atomic_alloc)
  112794. +{
  112795. + struct dwc_iso_xreq_port *ereq = NULL;
  112796. + struct dwc_iso_xreq_port *req_mapped = NULL;
  112797. + struct dwc_iso_pkt_desc_port *ipds = NULL; /* To be created in this function */
  112798. + uint32_t pkt_count;
  112799. + int i;
  112800. +
  112801. + ereq = &req->ext_req;
  112802. + req_mapped = (struct dwc_iso_xreq_port *)ereq_nonport;
  112803. + pkt_count = req_mapped->pio_pkt_count;
  112804. +
  112805. + /* Create the isoc descs */
  112806. + if (atomic_alloc) {
  112807. + ipds = DWC_ALLOC_ATOMIC(sizeof(*ipds) * pkt_count);
  112808. + } else {
  112809. + ipds = DWC_ALLOC(sizeof(*ipds) * pkt_count);
  112810. + }
  112811. +
  112812. + if (!ipds) {
  112813. + DWC_ERROR("Failed to allocate isoc descriptors");
  112814. + return -DWC_E_NO_MEMORY;
  112815. + }
  112816. +
  112817. + /* Initialize the extended request fields */
  112818. + ereq->per_io_frame_descs = ipds;
  112819. + ereq->error_count = 0;
  112820. + ereq->pio_alloc_pkt_count = pkt_count;
  112821. + ereq->pio_pkt_count = pkt_count;
  112822. + ereq->tr_sub_flags = req_mapped->tr_sub_flags;
  112823. +
  112824. + /* Init the Isoc descriptors */
  112825. + for (i = 0; i < pkt_count; i++) {
  112826. + ipds[i].length = req_mapped->per_io_frame_descs[i].length;
  112827. + ipds[i].offset = req_mapped->per_io_frame_descs[i].offset;
  112828. + ipds[i].status = req_mapped->per_io_frame_descs[i].status; /* 0 */
  112829. + ipds[i].actual_length =
  112830. + req_mapped->per_io_frame_descs[i].actual_length;
  112831. + }
  112832. +
  112833. + return 0;
  112834. +}
  112835. +
  112836. +static void prn_ext_request(struct dwc_iso_xreq_port *ereq)
  112837. +{
  112838. + struct dwc_iso_pkt_desc_port *xfd = NULL;
  112839. + int i;
  112840. +
  112841. + DWC_DEBUG("per_io_frame_descs=%p", ereq->per_io_frame_descs);
  112842. + DWC_DEBUG("tr_sub_flags=%d", ereq->tr_sub_flags);
  112843. + DWC_DEBUG("error_count=%d", ereq->error_count);
  112844. + DWC_DEBUG("pio_alloc_pkt_count=%d", ereq->pio_alloc_pkt_count);
  112845. + DWC_DEBUG("pio_pkt_count=%d", ereq->pio_pkt_count);
  112846. + DWC_DEBUG("res=%d", ereq->res);
  112847. +
  112848. + for (i = 0; i < ereq->pio_pkt_count; i++) {
  112849. + xfd = &ereq->per_io_frame_descs[0];
  112850. + DWC_DEBUG("FD #%d", i);
  112851. +
  112852. + DWC_DEBUG("xfd->actual_length=%d", xfd->actual_length);
  112853. + DWC_DEBUG("xfd->length=%d", xfd->length);
  112854. + DWC_DEBUG("xfd->offset=%d", xfd->offset);
  112855. + DWC_DEBUG("xfd->status=%d", xfd->status);
  112856. + }
  112857. +}
  112858. +
  112859. +/**
  112860. + *
  112861. + */
  112862. +int dwc_otg_pcd_xiso_ep_queue(dwc_otg_pcd_t * pcd, void *ep_handle,
  112863. + uint8_t * buf, dwc_dma_t dma_buf, uint32_t buflen,
  112864. + int zero, void *req_handle, int atomic_alloc,
  112865. + void *ereq_nonport)
  112866. +{
  112867. + dwc_otg_pcd_request_t *req = NULL;
  112868. + dwc_otg_pcd_ep_t *ep;
  112869. + dwc_irqflags_t flags;
  112870. + int res;
  112871. +
  112872. + ep = get_ep_from_handle(pcd, ep_handle);
  112873. + if (!ep) {
  112874. + DWC_WARN("bad ep\n");
  112875. + return -DWC_E_INVALID;
  112876. + }
  112877. +
  112878. + /* We support this extension only for DDMA mode */
  112879. + if (ep->dwc_ep.type == DWC_OTG_EP_TYPE_ISOC)
  112880. + if (!GET_CORE_IF(pcd)->dma_desc_enable)
  112881. + return -DWC_E_INVALID;
  112882. +
  112883. + /* Create a dwc_otg_pcd_request_t object */
  112884. + if (atomic_alloc) {
  112885. + req = DWC_ALLOC_ATOMIC(sizeof(*req));
  112886. + } else {
  112887. + req = DWC_ALLOC(sizeof(*req));
  112888. + }
  112889. +
  112890. + if (!req) {
  112891. + return -DWC_E_NO_MEMORY;
  112892. + }
  112893. +
  112894. + /* Create the Isoc descs for this request which shall be the exact match
  112895. + * of the structure sent to us from the non-portable logic */
  112896. + res =
  112897. + dwc_otg_pcd_xiso_create_pkt_descs(req, ereq_nonport, atomic_alloc);
  112898. + if (res) {
  112899. + DWC_WARN("Failed to init the Isoc descriptors");
  112900. + DWC_FREE(req);
  112901. + return res;
  112902. + }
  112903. +
  112904. + DWC_SPINLOCK_IRQSAVE(pcd->lock, &flags);
  112905. +
  112906. + DWC_CIRCLEQ_INIT_ENTRY(req, queue_entry);
  112907. + req->buf = buf;
  112908. + req->dma = dma_buf;
  112909. + req->length = buflen;
  112910. + req->sent_zlp = zero;
  112911. + req->priv = req_handle;
  112912. +
  112913. + //DWC_SPINLOCK_IRQSAVE(pcd->lock, &flags);
  112914. + ep->dwc_ep.dma_addr = dma_buf;
  112915. + ep->dwc_ep.start_xfer_buff = buf;
  112916. + ep->dwc_ep.xfer_buff = buf;
  112917. + ep->dwc_ep.xfer_len = 0;
  112918. + ep->dwc_ep.xfer_count = 0;
  112919. + ep->dwc_ep.sent_zlp = 0;
  112920. + ep->dwc_ep.total_len = buflen;
  112921. +
  112922. + /* Add this request to the tail */
  112923. + DWC_CIRCLEQ_INSERT_TAIL(&ep->queue, req, queue_entry);
  112924. + ep->dwc_ep.xiso_queued_xfers++;
  112925. +
  112926. +//DWC_DEBUG("CP_0");
  112927. +//DWC_DEBUG("req->ext_req.tr_sub_flags=%d", req->ext_req.tr_sub_flags);
  112928. +//prn_ext_request((struct dwc_iso_xreq_port *) ereq_nonport);
  112929. +//prn_ext_request(&req->ext_req);
  112930. +
  112931. + //DWC_SPINUNLOCK_IRQRESTORE(pcd->lock, flags);
  112932. +
  112933. + /* If the req->status == ASAP then check if there is any active transfer
  112934. + * for this endpoint. If no active transfers, then get the first entry
  112935. + * from the queue and start that transfer
  112936. + */
  112937. + if (req->ext_req.tr_sub_flags == DWC_EREQ_TF_ASAP) {
  112938. + res = dwc_otg_pcd_xiso_start_next_request(pcd, ep);
  112939. + if (res) {
  112940. + DWC_WARN("Failed to start the next Isoc transfer");
  112941. + DWC_SPINUNLOCK_IRQRESTORE(pcd->lock, flags);
  112942. + DWC_FREE(req);
  112943. + return res;
  112944. + }
  112945. + }
  112946. +
  112947. + DWC_SPINUNLOCK_IRQRESTORE(pcd->lock, flags);
  112948. + return 0;
  112949. +}
  112950. +
  112951. +#endif
  112952. +/* END ifdef DWC_UTE_PER_IO ***************************************************/
  112953. +int dwc_otg_pcd_ep_queue(dwc_otg_pcd_t * pcd, void *ep_handle,
  112954. + uint8_t * buf, dwc_dma_t dma_buf, uint32_t buflen,
  112955. + int zero, void *req_handle, int atomic_alloc)
  112956. +{
  112957. + dwc_irqflags_t flags;
  112958. + dwc_otg_pcd_request_t *req;
  112959. + dwc_otg_pcd_ep_t *ep;
  112960. + uint32_t max_transfer;
  112961. +
  112962. + ep = get_ep_from_handle(pcd, ep_handle);
  112963. + if (!ep || (!ep->desc && ep->dwc_ep.num != 0)) {
  112964. + DWC_WARN("bad ep\n");
  112965. + return -DWC_E_INVALID;
  112966. + }
  112967. +
  112968. + if (atomic_alloc) {
  112969. + req = DWC_ALLOC_ATOMIC(sizeof(*req));
  112970. + } else {
  112971. + req = DWC_ALLOC(sizeof(*req));
  112972. + }
  112973. +
  112974. + if (!req) {
  112975. + return -DWC_E_NO_MEMORY;
  112976. + }
  112977. + DWC_CIRCLEQ_INIT_ENTRY(req, queue_entry);
  112978. + if (!GET_CORE_IF(pcd)->core_params->opt) {
  112979. + if (ep->dwc_ep.num != 0) {
  112980. + DWC_ERROR("queue req %p, len %d buf %p\n",
  112981. + req_handle, buflen, buf);
  112982. + }
  112983. + }
  112984. +
  112985. + req->buf = buf;
  112986. + req->dma = dma_buf;
  112987. + req->length = buflen;
  112988. + req->sent_zlp = zero;
  112989. + req->priv = req_handle;
  112990. + req->dw_align_buf = NULL;
  112991. + if ((dma_buf & 0x3) && GET_CORE_IF(pcd)->dma_enable
  112992. + && !GET_CORE_IF(pcd)->dma_desc_enable)
  112993. + req->dw_align_buf = DWC_DMA_ALLOC(buflen,
  112994. + &req->dw_align_buf_dma);
  112995. + DWC_SPINLOCK_IRQSAVE(pcd->lock, &flags);
  112996. +
  112997. + /*
  112998. + * After adding request to the queue for IN ISOC wait for In Token Received
  112999. + * when TX FIFO is empty interrupt and for OUT ISOC wait for OUT Token
  113000. + * Received when EP is disabled interrupt to obtain starting microframe
  113001. + * (odd/even) start transfer
  113002. + */
  113003. + if (ep->dwc_ep.type == DWC_OTG_EP_TYPE_ISOC) {
  113004. + if (req != 0) {
  113005. + depctl_data_t depctl = {.d32 =
  113006. + DWC_READ_REG32(&pcd->core_if->dev_if->
  113007. + in_ep_regs[ep->dwc_ep.num]->
  113008. + diepctl) };
  113009. + ++pcd->request_pending;
  113010. +
  113011. + DWC_CIRCLEQ_INSERT_TAIL(&ep->queue, req, queue_entry);
  113012. + if (ep->dwc_ep.is_in) {
  113013. + depctl.b.cnak = 1;
  113014. + DWC_WRITE_REG32(&pcd->core_if->dev_if->
  113015. + in_ep_regs[ep->dwc_ep.num]->
  113016. + diepctl, depctl.d32);
  113017. + }
  113018. +
  113019. + DWC_SPINUNLOCK_IRQRESTORE(pcd->lock, flags);
  113020. + }
  113021. + return 0;
  113022. + }
  113023. +
  113024. + /*
  113025. + * For EP0 IN without premature status, zlp is required?
  113026. + */
  113027. + if (ep->dwc_ep.num == 0 && ep->dwc_ep.is_in) {
  113028. + DWC_DEBUGPL(DBG_PCDV, "%d-OUT ZLP\n", ep->dwc_ep.num);
  113029. + //_req->zero = 1;
  113030. + }
  113031. +
  113032. + /* Start the transfer */
  113033. + if (DWC_CIRCLEQ_EMPTY(&ep->queue) && !ep->stopped) {
  113034. + /* EP0 Transfer? */
  113035. + if (ep->dwc_ep.num == 0) {
  113036. + switch (pcd->ep0state) {
  113037. + case EP0_IN_DATA_PHASE:
  113038. + DWC_DEBUGPL(DBG_PCD,
  113039. + "%s ep0: EP0_IN_DATA_PHASE\n",
  113040. + __func__);
  113041. + break;
  113042. +
  113043. + case EP0_OUT_DATA_PHASE:
  113044. + DWC_DEBUGPL(DBG_PCD,
  113045. + "%s ep0: EP0_OUT_DATA_PHASE\n",
  113046. + __func__);
  113047. + if (pcd->request_config) {
  113048. + /* Complete STATUS PHASE */
  113049. + ep->dwc_ep.is_in = 1;
  113050. + pcd->ep0state = EP0_IN_STATUS_PHASE;
  113051. + }
  113052. + break;
  113053. +
  113054. + case EP0_IN_STATUS_PHASE:
  113055. + DWC_DEBUGPL(DBG_PCD,
  113056. + "%s ep0: EP0_IN_STATUS_PHASE\n",
  113057. + __func__);
  113058. + break;
  113059. +
  113060. + default:
  113061. + DWC_DEBUGPL(DBG_ANY, "ep0: odd state %d\n",
  113062. + pcd->ep0state);
  113063. + DWC_SPINUNLOCK_IRQRESTORE(pcd->lock, flags);
  113064. + return -DWC_E_SHUTDOWN;
  113065. + }
  113066. +
  113067. + ep->dwc_ep.dma_addr = dma_buf;
  113068. + ep->dwc_ep.start_xfer_buff = buf;
  113069. + ep->dwc_ep.xfer_buff = buf;
  113070. + ep->dwc_ep.xfer_len = buflen;
  113071. + ep->dwc_ep.xfer_count = 0;
  113072. + ep->dwc_ep.sent_zlp = 0;
  113073. + ep->dwc_ep.total_len = ep->dwc_ep.xfer_len;
  113074. +
  113075. + if (zero) {
  113076. + if ((ep->dwc_ep.xfer_len %
  113077. + ep->dwc_ep.maxpacket == 0)
  113078. + && (ep->dwc_ep.xfer_len != 0)) {
  113079. + ep->dwc_ep.sent_zlp = 1;
  113080. + }
  113081. +
  113082. + }
  113083. +
  113084. + dwc_otg_ep0_start_transfer(GET_CORE_IF(pcd),
  113085. + &ep->dwc_ep);
  113086. + } // non-ep0 endpoints
  113087. + else {
  113088. +#ifdef DWC_UTE_CFI
  113089. + if (ep->dwc_ep.buff_mode != BM_STANDARD) {
  113090. + /* store the request length */
  113091. + ep->dwc_ep.cfi_req_len = buflen;
  113092. + pcd->cfi->ops.build_descriptors(pcd->cfi, pcd,
  113093. + ep, req);
  113094. + } else {
  113095. +#endif
  113096. + max_transfer =
  113097. + GET_CORE_IF(ep->pcd)->core_params->
  113098. + max_transfer_size;
  113099. +
  113100. + /* Setup and start the Transfer */
  113101. + if (req->dw_align_buf){
  113102. + if (ep->dwc_ep.is_in)
  113103. + dwc_memcpy(req->dw_align_buf,
  113104. + buf, buflen);
  113105. + ep->dwc_ep.dma_addr =
  113106. + req->dw_align_buf_dma;
  113107. + ep->dwc_ep.start_xfer_buff =
  113108. + req->dw_align_buf;
  113109. + ep->dwc_ep.xfer_buff =
  113110. + req->dw_align_buf;
  113111. + } else {
  113112. + ep->dwc_ep.dma_addr = dma_buf;
  113113. + ep->dwc_ep.start_xfer_buff = buf;
  113114. + ep->dwc_ep.xfer_buff = buf;
  113115. + }
  113116. + ep->dwc_ep.xfer_len = 0;
  113117. + ep->dwc_ep.xfer_count = 0;
  113118. + ep->dwc_ep.sent_zlp = 0;
  113119. + ep->dwc_ep.total_len = buflen;
  113120. +
  113121. + ep->dwc_ep.maxxfer = max_transfer;
  113122. + if (GET_CORE_IF(pcd)->dma_desc_enable) {
  113123. + uint32_t out_max_xfer =
  113124. + DDMA_MAX_TRANSFER_SIZE -
  113125. + (DDMA_MAX_TRANSFER_SIZE % 4);
  113126. + if (ep->dwc_ep.is_in) {
  113127. + if (ep->dwc_ep.maxxfer >
  113128. + DDMA_MAX_TRANSFER_SIZE) {
  113129. + ep->dwc_ep.maxxfer =
  113130. + DDMA_MAX_TRANSFER_SIZE;
  113131. + }
  113132. + } else {
  113133. + if (ep->dwc_ep.maxxfer >
  113134. + out_max_xfer) {
  113135. + ep->dwc_ep.maxxfer =
  113136. + out_max_xfer;
  113137. + }
  113138. + }
  113139. + }
  113140. + if (ep->dwc_ep.maxxfer < ep->dwc_ep.total_len) {
  113141. + ep->dwc_ep.maxxfer -=
  113142. + (ep->dwc_ep.maxxfer %
  113143. + ep->dwc_ep.maxpacket);
  113144. + }
  113145. +
  113146. + if (zero) {
  113147. + if ((ep->dwc_ep.total_len %
  113148. + ep->dwc_ep.maxpacket == 0)
  113149. + && (ep->dwc_ep.total_len != 0)) {
  113150. + ep->dwc_ep.sent_zlp = 1;
  113151. + }
  113152. + }
  113153. +#ifdef DWC_UTE_CFI
  113154. + }
  113155. +#endif
  113156. + dwc_otg_ep_start_transfer(GET_CORE_IF(pcd),
  113157. + &ep->dwc_ep);
  113158. + }
  113159. + }
  113160. +
  113161. + if (req != 0) {
  113162. + ++pcd->request_pending;
  113163. + DWC_CIRCLEQ_INSERT_TAIL(&ep->queue, req, queue_entry);
  113164. + if (ep->dwc_ep.is_in && ep->stopped
  113165. + && !(GET_CORE_IF(pcd)->dma_enable)) {
  113166. + /** @todo NGS Create a function for this. */
  113167. + diepmsk_data_t diepmsk = {.d32 = 0 };
  113168. + diepmsk.b.intktxfemp = 1;
  113169. + if (GET_CORE_IF(pcd)->multiproc_int_enable) {
  113170. + DWC_MODIFY_REG32(&GET_CORE_IF(pcd)->
  113171. + dev_if->dev_global_regs->diepeachintmsk
  113172. + [ep->dwc_ep.num], 0,
  113173. + diepmsk.d32);
  113174. + } else {
  113175. + DWC_MODIFY_REG32(&GET_CORE_IF(pcd)->
  113176. + dev_if->dev_global_regs->
  113177. + diepmsk, 0, diepmsk.d32);
  113178. + }
  113179. +
  113180. + }
  113181. + }
  113182. + DWC_SPINUNLOCK_IRQRESTORE(pcd->lock, flags);
  113183. +
  113184. + return 0;
  113185. +}
  113186. +
  113187. +int dwc_otg_pcd_ep_dequeue(dwc_otg_pcd_t * pcd, void *ep_handle,
  113188. + void *req_handle)
  113189. +{
  113190. + dwc_irqflags_t flags;
  113191. + dwc_otg_pcd_request_t *req;
  113192. + dwc_otg_pcd_ep_t *ep;
  113193. +
  113194. + ep = get_ep_from_handle(pcd, ep_handle);
  113195. + if (!ep || (!ep->desc && ep->dwc_ep.num != 0)) {
  113196. + DWC_WARN("bad argument\n");
  113197. + return -DWC_E_INVALID;
  113198. + }
  113199. +
  113200. + DWC_SPINLOCK_IRQSAVE(pcd->lock, &flags);
  113201. +
  113202. + /* make sure it's actually queued on this endpoint */
  113203. + DWC_CIRCLEQ_FOREACH(req, &ep->queue, queue_entry) {
  113204. + if (req->priv == (void *)req_handle) {
  113205. + break;
  113206. + }
  113207. + }
  113208. +
  113209. + if (req->priv != (void *)req_handle) {
  113210. + DWC_SPINUNLOCK_IRQRESTORE(pcd->lock, flags);
  113211. + return -DWC_E_INVALID;
  113212. + }
  113213. +
  113214. + if (!DWC_CIRCLEQ_EMPTY_ENTRY(req, queue_entry)) {
  113215. + dwc_otg_request_done(ep, req, -DWC_E_RESTART);
  113216. + } else {
  113217. + req = NULL;
  113218. + }
  113219. +
  113220. + DWC_SPINUNLOCK_IRQRESTORE(pcd->lock, flags);
  113221. +
  113222. + return req ? 0 : -DWC_E_SHUTDOWN;
  113223. +
  113224. +}
  113225. +
  113226. +/**
  113227. + * dwc_otg_pcd_ep_wedge - sets the halt feature and ignores clear requests
  113228. + *
  113229. + * Use this to stall an endpoint and ignore CLEAR_FEATURE(HALT_ENDPOINT)
  113230. + * requests. If the gadget driver clears the halt status, it will
  113231. + * automatically unwedge the endpoint.
  113232. + *
  113233. + * Returns zero on success, else negative DWC error code.
  113234. + */
  113235. +int dwc_otg_pcd_ep_wedge(dwc_otg_pcd_t * pcd, void *ep_handle)
  113236. +{
  113237. + dwc_otg_pcd_ep_t *ep;
  113238. + dwc_irqflags_t flags;
  113239. + int retval = 0;
  113240. +
  113241. + ep = get_ep_from_handle(pcd, ep_handle);
  113242. +
  113243. + if ((!ep->desc && ep != &pcd->ep0) ||
  113244. + (ep->desc && (ep->desc->bmAttributes == UE_ISOCHRONOUS))) {
  113245. + DWC_WARN("%s, bad ep\n", __func__);
  113246. + return -DWC_E_INVALID;
  113247. + }
  113248. +
  113249. + DWC_SPINLOCK_IRQSAVE(pcd->lock, &flags);
  113250. + if (!DWC_CIRCLEQ_EMPTY(&ep->queue)) {
  113251. + DWC_WARN("%d %s XFer In process\n", ep->dwc_ep.num,
  113252. + ep->dwc_ep.is_in ? "IN" : "OUT");
  113253. + retval = -DWC_E_AGAIN;
  113254. + } else {
  113255. + /* This code needs to be reviewed */
  113256. + if (ep->dwc_ep.is_in == 1 && GET_CORE_IF(pcd)->dma_desc_enable) {
  113257. + dtxfsts_data_t txstatus;
  113258. + fifosize_data_t txfifosize;
  113259. +
  113260. + txfifosize.d32 =
  113261. + DWC_READ_REG32(&GET_CORE_IF(pcd)->
  113262. + core_global_regs->dtxfsiz[ep->dwc_ep.
  113263. + tx_fifo_num]);
  113264. + txstatus.d32 =
  113265. + DWC_READ_REG32(&GET_CORE_IF(pcd)->
  113266. + dev_if->in_ep_regs[ep->dwc_ep.num]->
  113267. + dtxfsts);
  113268. +
  113269. + if (txstatus.b.txfspcavail < txfifosize.b.depth) {
  113270. + DWC_WARN("%s() Data In Tx Fifo\n", __func__);
  113271. + retval = -DWC_E_AGAIN;
  113272. + } else {
  113273. + if (ep->dwc_ep.num == 0) {
  113274. + pcd->ep0state = EP0_STALL;
  113275. + }
  113276. +
  113277. + ep->stopped = 1;
  113278. + dwc_otg_ep_set_stall(GET_CORE_IF(pcd),
  113279. + &ep->dwc_ep);
  113280. + }
  113281. + } else {
  113282. + if (ep->dwc_ep.num == 0) {
  113283. + pcd->ep0state = EP0_STALL;
  113284. + }
  113285. +
  113286. + ep->stopped = 1;
  113287. + dwc_otg_ep_set_stall(GET_CORE_IF(pcd), &ep->dwc_ep);
  113288. + }
  113289. + }
  113290. +
  113291. + DWC_SPINUNLOCK_IRQRESTORE(pcd->lock, flags);
  113292. +
  113293. + return retval;
  113294. +}
  113295. +
  113296. +int dwc_otg_pcd_ep_halt(dwc_otg_pcd_t * pcd, void *ep_handle, int value)
  113297. +{
  113298. + dwc_otg_pcd_ep_t *ep;
  113299. + dwc_irqflags_t flags;
  113300. + int retval = 0;
  113301. +
  113302. + ep = get_ep_from_handle(pcd, ep_handle);
  113303. +
  113304. + if (!ep || (!ep->desc && ep != &pcd->ep0) ||
  113305. + (ep->desc && (ep->desc->bmAttributes == UE_ISOCHRONOUS))) {
  113306. + DWC_WARN("%s, bad ep\n", __func__);
  113307. + return -DWC_E_INVALID;
  113308. + }
  113309. +
  113310. + DWC_SPINLOCK_IRQSAVE(pcd->lock, &flags);
  113311. + if (!DWC_CIRCLEQ_EMPTY(&ep->queue)) {
  113312. + DWC_WARN("%d %s XFer In process\n", ep->dwc_ep.num,
  113313. + ep->dwc_ep.is_in ? "IN" : "OUT");
  113314. + retval = -DWC_E_AGAIN;
  113315. + } else if (value == 0) {
  113316. + dwc_otg_ep_clear_stall(GET_CORE_IF(pcd), &ep->dwc_ep);
  113317. + } else if (value == 1) {
  113318. + if (ep->dwc_ep.is_in == 1 && GET_CORE_IF(pcd)->dma_desc_enable) {
  113319. + dtxfsts_data_t txstatus;
  113320. + fifosize_data_t txfifosize;
  113321. +
  113322. + txfifosize.d32 =
  113323. + DWC_READ_REG32(&GET_CORE_IF(pcd)->core_global_regs->
  113324. + dtxfsiz[ep->dwc_ep.tx_fifo_num]);
  113325. + txstatus.d32 =
  113326. + DWC_READ_REG32(&GET_CORE_IF(pcd)->dev_if->
  113327. + in_ep_regs[ep->dwc_ep.num]->dtxfsts);
  113328. +
  113329. + if (txstatus.b.txfspcavail < txfifosize.b.depth) {
  113330. + DWC_WARN("%s() Data In Tx Fifo\n", __func__);
  113331. + retval = -DWC_E_AGAIN;
  113332. + } else {
  113333. + if (ep->dwc_ep.num == 0) {
  113334. + pcd->ep0state = EP0_STALL;
  113335. + }
  113336. +
  113337. + ep->stopped = 1;
  113338. + dwc_otg_ep_set_stall(GET_CORE_IF(pcd),
  113339. + &ep->dwc_ep);
  113340. + }
  113341. + } else {
  113342. + if (ep->dwc_ep.num == 0) {
  113343. + pcd->ep0state = EP0_STALL;
  113344. + }
  113345. +
  113346. + ep->stopped = 1;
  113347. + dwc_otg_ep_set_stall(GET_CORE_IF(pcd), &ep->dwc_ep);
  113348. + }
  113349. + } else if (value == 2) {
  113350. + ep->dwc_ep.stall_clear_flag = 0;
  113351. + } else if (value == 3) {
  113352. + ep->dwc_ep.stall_clear_flag = 1;
  113353. + }
  113354. +
  113355. + DWC_SPINUNLOCK_IRQRESTORE(pcd->lock, flags);
  113356. +
  113357. + return retval;
  113358. +}
  113359. +
  113360. +/**
  113361. + * This function initiates remote wakeup of the host from suspend state.
  113362. + */
  113363. +void dwc_otg_pcd_rem_wkup_from_suspend(dwc_otg_pcd_t * pcd, int set)
  113364. +{
  113365. + dctl_data_t dctl = { 0 };
  113366. + dwc_otg_core_if_t *core_if = GET_CORE_IF(pcd);
  113367. + dsts_data_t dsts;
  113368. +
  113369. + dsts.d32 = DWC_READ_REG32(&core_if->dev_if->dev_global_regs->dsts);
  113370. + if (!dsts.b.suspsts) {
  113371. + DWC_WARN("Remote wakeup while is not in suspend state\n");
  113372. + }
  113373. + /* Check if DEVICE_REMOTE_WAKEUP feature enabled */
  113374. + if (pcd->remote_wakeup_enable) {
  113375. + if (set) {
  113376. +
  113377. + if (core_if->adp_enable) {
  113378. + gpwrdn_data_t gpwrdn;
  113379. +
  113380. + dwc_otg_adp_probe_stop(core_if);
  113381. +
  113382. + /* Mask SRP detected interrupt from Power Down Logic */
  113383. + gpwrdn.d32 = 0;
  113384. + gpwrdn.b.srp_det_msk = 1;
  113385. + DWC_MODIFY_REG32(&core_if->
  113386. + core_global_regs->gpwrdn,
  113387. + gpwrdn.d32, 0);
  113388. +
  113389. + /* Disable Power Down Logic */
  113390. + gpwrdn.d32 = 0;
  113391. + gpwrdn.b.pmuactv = 1;
  113392. + DWC_MODIFY_REG32(&core_if->
  113393. + core_global_regs->gpwrdn,
  113394. + gpwrdn.d32, 0);
  113395. +
  113396. + /*
  113397. + * Initialize the Core for Device mode.
  113398. + */
  113399. + core_if->op_state = B_PERIPHERAL;
  113400. + dwc_otg_core_init(core_if);
  113401. + dwc_otg_enable_global_interrupts(core_if);
  113402. + cil_pcd_start(core_if);
  113403. +
  113404. + dwc_otg_initiate_srp(core_if);
  113405. + }
  113406. +
  113407. + dctl.b.rmtwkupsig = 1;
  113408. + DWC_MODIFY_REG32(&core_if->dev_if->dev_global_regs->
  113409. + dctl, 0, dctl.d32);
  113410. + DWC_DEBUGPL(DBG_PCD, "Set Remote Wakeup\n");
  113411. +
  113412. + dwc_mdelay(2);
  113413. + DWC_MODIFY_REG32(&core_if->dev_if->dev_global_regs->
  113414. + dctl, dctl.d32, 0);
  113415. + DWC_DEBUGPL(DBG_PCD, "Clear Remote Wakeup\n");
  113416. + }
  113417. + } else {
  113418. + DWC_DEBUGPL(DBG_PCD, "Remote Wakeup is disabled\n");
  113419. + }
  113420. +}
  113421. +
  113422. +#ifdef CONFIG_USB_DWC_OTG_LPM
  113423. +/**
  113424. + * This function initiates remote wakeup of the host from L1 sleep state.
  113425. + */
  113426. +void dwc_otg_pcd_rem_wkup_from_sleep(dwc_otg_pcd_t * pcd, int set)
  113427. +{
  113428. + glpmcfg_data_t lpmcfg;
  113429. + dwc_otg_core_if_t *core_if = GET_CORE_IF(pcd);
  113430. +
  113431. + lpmcfg.d32 = DWC_READ_REG32(&core_if->core_global_regs->glpmcfg);
  113432. +
  113433. + /* Check if we are in L1 state */
  113434. + if (!lpmcfg.b.prt_sleep_sts) {
  113435. + DWC_DEBUGPL(DBG_PCD, "Device is not in sleep state\n");
  113436. + return;
  113437. + }
  113438. +
  113439. + /* Check if host allows remote wakeup */
  113440. + if (!lpmcfg.b.rem_wkup_en) {
  113441. + DWC_DEBUGPL(DBG_PCD, "Host does not allow remote wakeup\n");
  113442. + return;
  113443. + }
  113444. +
  113445. + /* Check if Resume OK */
  113446. + if (!lpmcfg.b.sleep_state_resumeok) {
  113447. + DWC_DEBUGPL(DBG_PCD, "Sleep state resume is not OK\n");
  113448. + return;
  113449. + }
  113450. +
  113451. + lpmcfg.d32 = DWC_READ_REG32(&core_if->core_global_regs->glpmcfg);
  113452. + lpmcfg.b.en_utmi_sleep = 0;
  113453. + lpmcfg.b.hird_thres &= (~(1 << 4));
  113454. + DWC_WRITE_REG32(&core_if->core_global_regs->glpmcfg, lpmcfg.d32);
  113455. +
  113456. + if (set) {
  113457. + dctl_data_t dctl = {.d32 = 0 };
  113458. + dctl.b.rmtwkupsig = 1;
  113459. + /* Set RmtWkUpSig bit to start remote wakup signaling.
  113460. + * Hardware will automatically clear this bit.
  113461. + */
  113462. + DWC_MODIFY_REG32(&core_if->dev_if->dev_global_regs->dctl,
  113463. + 0, dctl.d32);
  113464. + DWC_DEBUGPL(DBG_PCD, "Set Remote Wakeup\n");
  113465. + }
  113466. +
  113467. +}
  113468. +#endif
  113469. +
  113470. +/**
  113471. + * Performs remote wakeup.
  113472. + */
  113473. +void dwc_otg_pcd_remote_wakeup(dwc_otg_pcd_t * pcd, int set)
  113474. +{
  113475. + dwc_otg_core_if_t *core_if = GET_CORE_IF(pcd);
  113476. + dwc_irqflags_t flags;
  113477. + if (dwc_otg_is_device_mode(core_if)) {
  113478. + DWC_SPINLOCK_IRQSAVE(pcd->lock, &flags);
  113479. +#ifdef CONFIG_USB_DWC_OTG_LPM
  113480. + if (core_if->lx_state == DWC_OTG_L1) {
  113481. + dwc_otg_pcd_rem_wkup_from_sleep(pcd, set);
  113482. + } else {
  113483. +#endif
  113484. + dwc_otg_pcd_rem_wkup_from_suspend(pcd, set);
  113485. +#ifdef CONFIG_USB_DWC_OTG_LPM
  113486. + }
  113487. +#endif
  113488. + DWC_SPINUNLOCK_IRQRESTORE(pcd->lock, flags);
  113489. + }
  113490. + return;
  113491. +}
  113492. +
  113493. +void dwc_otg_pcd_disconnect_us(dwc_otg_pcd_t * pcd, int no_of_usecs)
  113494. +{
  113495. + dwc_otg_core_if_t *core_if = GET_CORE_IF(pcd);
  113496. + dctl_data_t dctl = { 0 };
  113497. +
  113498. + if (dwc_otg_is_device_mode(core_if)) {
  113499. + dctl.b.sftdiscon = 1;
  113500. + DWC_PRINTF("Soft disconnect for %d useconds\n",no_of_usecs);
  113501. + DWC_MODIFY_REG32(&core_if->dev_if->dev_global_regs->dctl, 0, dctl.d32);
  113502. + dwc_udelay(no_of_usecs);
  113503. + DWC_MODIFY_REG32(&core_if->dev_if->dev_global_regs->dctl, dctl.d32,0);
  113504. +
  113505. + } else{
  113506. + DWC_PRINTF("NOT SUPPORTED IN HOST MODE\n");
  113507. + }
  113508. + return;
  113509. +
  113510. +}
  113511. +
  113512. +int dwc_otg_pcd_wakeup(dwc_otg_pcd_t * pcd)
  113513. +{
  113514. + dsts_data_t dsts;
  113515. + gotgctl_data_t gotgctl;
  113516. +
  113517. + /*
  113518. + * This function starts the Protocol if no session is in progress. If
  113519. + * a session is already in progress, but the device is suspended,
  113520. + * remote wakeup signaling is started.
  113521. + */
  113522. +
  113523. + /* Check if valid session */
  113524. + gotgctl.d32 =
  113525. + DWC_READ_REG32(&(GET_CORE_IF(pcd)->core_global_regs->gotgctl));
  113526. + if (gotgctl.b.bsesvld) {
  113527. + /* Check if suspend state */
  113528. + dsts.d32 =
  113529. + DWC_READ_REG32(&
  113530. + (GET_CORE_IF(pcd)->dev_if->
  113531. + dev_global_regs->dsts));
  113532. + if (dsts.b.suspsts) {
  113533. + dwc_otg_pcd_remote_wakeup(pcd, 1);
  113534. + }
  113535. + } else {
  113536. + dwc_otg_pcd_initiate_srp(pcd);
  113537. + }
  113538. +
  113539. + return 0;
  113540. +
  113541. +}
  113542. +
  113543. +/**
  113544. + * Start the SRP timer to detect when the SRP does not complete within
  113545. + * 6 seconds.
  113546. + *
  113547. + * @param pcd the pcd structure.
  113548. + */
  113549. +void dwc_otg_pcd_initiate_srp(dwc_otg_pcd_t * pcd)
  113550. +{
  113551. + dwc_irqflags_t flags;
  113552. + DWC_SPINLOCK_IRQSAVE(pcd->lock, &flags);
  113553. + dwc_otg_initiate_srp(GET_CORE_IF(pcd));
  113554. + DWC_SPINUNLOCK_IRQRESTORE(pcd->lock, flags);
  113555. +}
  113556. +
  113557. +int dwc_otg_pcd_get_frame_number(dwc_otg_pcd_t * pcd)
  113558. +{
  113559. + return dwc_otg_get_frame_number(GET_CORE_IF(pcd));
  113560. +}
  113561. +
  113562. +int dwc_otg_pcd_is_lpm_enabled(dwc_otg_pcd_t * pcd)
  113563. +{
  113564. + return GET_CORE_IF(pcd)->core_params->lpm_enable;
  113565. +}
  113566. +
  113567. +uint32_t get_b_hnp_enable(dwc_otg_pcd_t * pcd)
  113568. +{
  113569. + return pcd->b_hnp_enable;
  113570. +}
  113571. +
  113572. +uint32_t get_a_hnp_support(dwc_otg_pcd_t * pcd)
  113573. +{
  113574. + return pcd->a_hnp_support;
  113575. +}
  113576. +
  113577. +uint32_t get_a_alt_hnp_support(dwc_otg_pcd_t * pcd)
  113578. +{
  113579. + return pcd->a_alt_hnp_support;
  113580. +}
  113581. +
  113582. +int dwc_otg_pcd_get_rmwkup_enable(dwc_otg_pcd_t * pcd)
  113583. +{
  113584. + return pcd->remote_wakeup_enable;
  113585. +}
  113586. +
  113587. +#endif /* DWC_HOST_ONLY */
  113588. diff -Nur linux-3.18.14/drivers/usb/host/dwc_otg/dwc_otg_pcd.h linux-rpi/drivers/usb/host/dwc_otg/dwc_otg_pcd.h
  113589. --- linux-3.18.14/drivers/usb/host/dwc_otg/dwc_otg_pcd.h 1969-12-31 18:00:00.000000000 -0600
  113590. +++ linux-rpi/drivers/usb/host/dwc_otg/dwc_otg_pcd.h 2015-05-31 14:46:12.909660961 -0500
  113591. @@ -0,0 +1,266 @@
  113592. +/* ==========================================================================
  113593. + * $File: //dwh/usb_iip/dev/software/otg/linux/drivers/dwc_otg_pcd.h $
  113594. + * $Revision: #48 $
  113595. + * $Date: 2012/08/10 $
  113596. + * $Change: 2047372 $
  113597. + *
  113598. + * Synopsys HS OTG Linux Software Driver and documentation (hereinafter,
  113599. + * "Software") is an Unsupported proprietary work of Synopsys, Inc. unless
  113600. + * otherwise expressly agreed to in writing between Synopsys and you.
  113601. + *
  113602. + * The Software IS NOT an item of Licensed Software or Licensed Product under
  113603. + * any End User Software License Agreement or Agreement for Licensed Product
  113604. + * with Synopsys or any supplement thereto. You are permitted to use and
  113605. + * redistribute this Software in source and binary forms, with or without
  113606. + * modification, provided that redistributions of source code must retain this
  113607. + * notice. You may not view, use, disclose, copy or distribute this file or
  113608. + * any information contained herein except pursuant to this license grant from
  113609. + * Synopsys. If you do not agree with this notice, including the disclaimer
  113610. + * below, then you are not authorized to use the Software.
  113611. + *
  113612. + * THIS SOFTWARE IS BEING DISTRIBUTED BY SYNOPSYS SOLELY ON AN "AS IS" BASIS
  113613. + * AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
  113614. + * IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
  113615. + * ARE HEREBY DISCLAIMED. IN NO EVENT SHALL SYNOPSYS BE LIABLE FOR ANY DIRECT,
  113616. + * INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES
  113617. + * (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR
  113618. + * SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER
  113619. + * CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT
  113620. + * LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY
  113621. + * OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH
  113622. + * DAMAGE.
  113623. + * ========================================================================== */
  113624. +#ifndef DWC_HOST_ONLY
  113625. +#if !defined(__DWC_PCD_H__)
  113626. +#define __DWC_PCD_H__
  113627. +
  113628. +#include "dwc_otg_os_dep.h"
  113629. +#include "usb.h"
  113630. +#include "dwc_otg_cil.h"
  113631. +#include "dwc_otg_pcd_if.h"
  113632. +struct cfiobject;
  113633. +
  113634. +/**
  113635. + * @file
  113636. + *
  113637. + * This file contains the structures, constants, and interfaces for
  113638. + * the Perpherial Contoller Driver (PCD).
  113639. + *
  113640. + * The Peripheral Controller Driver (PCD) for Linux will implement the
  113641. + * Gadget API, so that the existing Gadget drivers can be used. For
  113642. + * the Mass Storage Function driver the File-backed USB Storage Gadget
  113643. + * (FBS) driver will be used. The FBS driver supports the
  113644. + * Control-Bulk (CB), Control-Bulk-Interrupt (CBI), and Bulk-Only
  113645. + * transports.
  113646. + *
  113647. + */
  113648. +
  113649. +/** Invalid DMA Address */
  113650. +#define DWC_DMA_ADDR_INVALID (~(dwc_dma_t)0)
  113651. +
  113652. +/** Max Transfer size for any EP */
  113653. +#define DDMA_MAX_TRANSFER_SIZE 65535
  113654. +
  113655. +/**
  113656. + * Get the pointer to the core_if from the pcd pointer.
  113657. + */
  113658. +#define GET_CORE_IF( _pcd ) (_pcd->core_if)
  113659. +
  113660. +/**
  113661. + * States of EP0.
  113662. + */
  113663. +typedef enum ep0_state {
  113664. + EP0_DISCONNECT, /* no host */
  113665. + EP0_IDLE,
  113666. + EP0_IN_DATA_PHASE,
  113667. + EP0_OUT_DATA_PHASE,
  113668. + EP0_IN_STATUS_PHASE,
  113669. + EP0_OUT_STATUS_PHASE,
  113670. + EP0_STALL,
  113671. +} ep0state_e;
  113672. +
  113673. +/** Fordward declaration.*/
  113674. +struct dwc_otg_pcd;
  113675. +
  113676. +/** DWC_otg iso request structure.
  113677. + *
  113678. + */
  113679. +typedef struct usb_iso_request dwc_otg_pcd_iso_request_t;
  113680. +
  113681. +#ifdef DWC_UTE_PER_IO
  113682. +
  113683. +/**
  113684. + * This shall be the exact analogy of the same type structure defined in the
  113685. + * usb_gadget.h. Each descriptor contains
  113686. + */
  113687. +struct dwc_iso_pkt_desc_port {
  113688. + uint32_t offset;
  113689. + uint32_t length; /* expected length */
  113690. + uint32_t actual_length;
  113691. + uint32_t status;
  113692. +};
  113693. +
  113694. +struct dwc_iso_xreq_port {
  113695. + /** transfer/submission flag */
  113696. + uint32_t tr_sub_flags;
  113697. + /** Start the request ASAP */
  113698. +#define DWC_EREQ_TF_ASAP 0x00000002
  113699. + /** Just enqueue the request w/o initiating a transfer */
  113700. +#define DWC_EREQ_TF_ENQUEUE 0x00000004
  113701. +
  113702. + /**
  113703. + * count of ISO packets attached to this request - shall
  113704. + * not exceed the pio_alloc_pkt_count
  113705. + */
  113706. + uint32_t pio_pkt_count;
  113707. + /** count of ISO packets allocated for this request */
  113708. + uint32_t pio_alloc_pkt_count;
  113709. + /** number of ISO packet errors */
  113710. + uint32_t error_count;
  113711. + /** reserved for future extension */
  113712. + uint32_t res;
  113713. + /** Will be allocated and freed in the UTE gadget and based on the CFC value */
  113714. + struct dwc_iso_pkt_desc_port *per_io_frame_descs;
  113715. +};
  113716. +#endif
  113717. +/** DWC_otg request structure.
  113718. + * This structure is a list of requests.
  113719. + */
  113720. +typedef struct dwc_otg_pcd_request {
  113721. + void *priv;
  113722. + void *buf;
  113723. + dwc_dma_t dma;
  113724. + uint32_t length;
  113725. + uint32_t actual;
  113726. + unsigned sent_zlp:1;
  113727. + /**
  113728. + * Used instead of original buffer if
  113729. + * it(physical address) is not dword-aligned.
  113730. + **/
  113731. + uint8_t *dw_align_buf;
  113732. + dwc_dma_t dw_align_buf_dma;
  113733. +
  113734. + DWC_CIRCLEQ_ENTRY(dwc_otg_pcd_request) queue_entry;
  113735. +#ifdef DWC_UTE_PER_IO
  113736. + struct dwc_iso_xreq_port ext_req;
  113737. + //void *priv_ereq_nport; /* */
  113738. +#endif
  113739. +} dwc_otg_pcd_request_t;
  113740. +
  113741. +DWC_CIRCLEQ_HEAD(req_list, dwc_otg_pcd_request);
  113742. +
  113743. +/** PCD EP structure.
  113744. + * This structure describes an EP, there is an array of EPs in the PCD
  113745. + * structure.
  113746. + */
  113747. +typedef struct dwc_otg_pcd_ep {
  113748. + /** USB EP Descriptor */
  113749. + const usb_endpoint_descriptor_t *desc;
  113750. +
  113751. + /** queue of dwc_otg_pcd_requests. */
  113752. + struct req_list queue;
  113753. + unsigned stopped:1;
  113754. + unsigned disabling:1;
  113755. + unsigned dma:1;
  113756. + unsigned queue_sof:1;
  113757. +
  113758. +#ifdef DWC_EN_ISOC
  113759. + /** ISOC req handle passed */
  113760. + void *iso_req_handle;
  113761. +#endif //_EN_ISOC_
  113762. +
  113763. + /** DWC_otg ep data. */
  113764. + dwc_ep_t dwc_ep;
  113765. +
  113766. + /** Pointer to PCD */
  113767. + struct dwc_otg_pcd *pcd;
  113768. +
  113769. + void *priv;
  113770. +} dwc_otg_pcd_ep_t;
  113771. +
  113772. +/** DWC_otg PCD Structure.
  113773. + * This structure encapsulates the data for the dwc_otg PCD.
  113774. + */
  113775. +struct dwc_otg_pcd {
  113776. + const struct dwc_otg_pcd_function_ops *fops;
  113777. + /** The DWC otg device pointer */
  113778. + struct dwc_otg_device *otg_dev;
  113779. + /** Core Interface */
  113780. + dwc_otg_core_if_t *core_if;
  113781. + /** State of EP0 */
  113782. + ep0state_e ep0state;
  113783. + /** EP0 Request is pending */
  113784. + unsigned ep0_pending:1;
  113785. + /** Indicates when SET CONFIGURATION Request is in process */
  113786. + unsigned request_config:1;
  113787. + /** The state of the Remote Wakeup Enable. */
  113788. + unsigned remote_wakeup_enable:1;
  113789. + /** The state of the B-Device HNP Enable. */
  113790. + unsigned b_hnp_enable:1;
  113791. + /** The state of A-Device HNP Support. */
  113792. + unsigned a_hnp_support:1;
  113793. + /** The state of the A-Device Alt HNP support. */
  113794. + unsigned a_alt_hnp_support:1;
  113795. + /** Count of pending Requests */
  113796. + unsigned request_pending;
  113797. +
  113798. + /** SETUP packet for EP0
  113799. + * This structure is allocated as a DMA buffer on PCD initialization
  113800. + * with enough space for up to 3 setup packets.
  113801. + */
  113802. + union {
  113803. + usb_device_request_t req;
  113804. + uint32_t d32[2];
  113805. + } *setup_pkt;
  113806. +
  113807. + dwc_dma_t setup_pkt_dma_handle;
  113808. +
  113809. + /* Additional buffer and flag for CTRL_WR premature case */
  113810. + uint8_t *backup_buf;
  113811. + unsigned data_terminated;
  113812. +
  113813. + /** 2-byte dma buffer used to return status from GET_STATUS */
  113814. + uint16_t *status_buf;
  113815. + dwc_dma_t status_buf_dma_handle;
  113816. +
  113817. + /** EP0 */
  113818. + dwc_otg_pcd_ep_t ep0;
  113819. +
  113820. + /** Array of IN EPs. */
  113821. + dwc_otg_pcd_ep_t in_ep[MAX_EPS_CHANNELS - 1];
  113822. + /** Array of OUT EPs. */
  113823. + dwc_otg_pcd_ep_t out_ep[MAX_EPS_CHANNELS - 1];
  113824. + /** number of valid EPs in the above array. */
  113825. +// unsigned num_eps : 4;
  113826. + dwc_spinlock_t *lock;
  113827. +
  113828. + /** Tasklet to defer starting of TEST mode transmissions until
  113829. + * Status Phase has been completed.
  113830. + */
  113831. + dwc_tasklet_t *test_mode_tasklet;
  113832. +
  113833. + /** Tasklet to delay starting of xfer in DMA mode */
  113834. + dwc_tasklet_t *start_xfer_tasklet;
  113835. +
  113836. + /** The test mode to enter when the tasklet is executed. */
  113837. + unsigned test_mode;
  113838. + /** The cfi_api structure that implements most of the CFI API
  113839. + * and OTG specific core configuration functionality
  113840. + */
  113841. +#ifdef DWC_UTE_CFI
  113842. + struct cfiobject *cfi;
  113843. +#endif
  113844. +
  113845. +};
  113846. +
  113847. +//FIXME this functions should be static, and this prototypes should be removed
  113848. +extern void dwc_otg_request_nuke(dwc_otg_pcd_ep_t * ep);
  113849. +extern void dwc_otg_request_done(dwc_otg_pcd_ep_t * ep,
  113850. + dwc_otg_pcd_request_t * req, int32_t status);
  113851. +
  113852. +void dwc_otg_iso_buffer_done(dwc_otg_pcd_t * pcd, dwc_otg_pcd_ep_t * ep,
  113853. + void *req_handle);
  113854. +
  113855. +extern void do_test_mode(void *data);
  113856. +#endif
  113857. +#endif /* DWC_HOST_ONLY */
  113858. diff -Nur linux-3.18.14/drivers/usb/host/dwc_otg/dwc_otg_pcd_if.h linux-rpi/drivers/usb/host/dwc_otg/dwc_otg_pcd_if.h
  113859. --- linux-3.18.14/drivers/usb/host/dwc_otg/dwc_otg_pcd_if.h 1969-12-31 18:00:00.000000000 -0600
  113860. +++ linux-rpi/drivers/usb/host/dwc_otg/dwc_otg_pcd_if.h 2015-05-31 14:46:12.909660961 -0500
  113861. @@ -0,0 +1,360 @@
  113862. +/* ==========================================================================
  113863. + * $File: //dwh/usb_iip/dev/software/otg/linux/drivers/dwc_otg_pcd_if.h $
  113864. + * $Revision: #11 $
  113865. + * $Date: 2011/10/26 $
  113866. + * $Change: 1873028 $
  113867. + *
  113868. + * Synopsys HS OTG Linux Software Driver and documentation (hereinafter,
  113869. + * "Software") is an Unsupported proprietary work of Synopsys, Inc. unless
  113870. + * otherwise expressly agreed to in writing between Synopsys and you.
  113871. + *
  113872. + * The Software IS NOT an item of Licensed Software or Licensed Product under
  113873. + * any End User Software License Agreement or Agreement for Licensed Product
  113874. + * with Synopsys or any supplement thereto. You are permitted to use and
  113875. + * redistribute this Software in source and binary forms, with or without
  113876. + * modification, provided that redistributions of source code must retain this
  113877. + * notice. You may not view, use, disclose, copy or distribute this file or
  113878. + * any information contained herein except pursuant to this license grant from
  113879. + * Synopsys. If you do not agree with this notice, including the disclaimer
  113880. + * below, then you are not authorized to use the Software.
  113881. + *
  113882. + * THIS SOFTWARE IS BEING DISTRIBUTED BY SYNOPSYS SOLELY ON AN "AS IS" BASIS
  113883. + * AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
  113884. + * IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
  113885. + * ARE HEREBY DISCLAIMED. IN NO EVENT SHALL SYNOPSYS BE LIABLE FOR ANY DIRECT,
  113886. + * INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES
  113887. + * (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR
  113888. + * SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER
  113889. + * CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT
  113890. + * LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY
  113891. + * OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH
  113892. + * DAMAGE.
  113893. + * ========================================================================== */
  113894. +#ifndef DWC_HOST_ONLY
  113895. +
  113896. +#if !defined(__DWC_PCD_IF_H__)
  113897. +#define __DWC_PCD_IF_H__
  113898. +
  113899. +//#include "dwc_os.h"
  113900. +#include "dwc_otg_core_if.h"
  113901. +
  113902. +/** @file
  113903. + * This file defines DWC_OTG PCD Core API.
  113904. + */
  113905. +
  113906. +struct dwc_otg_pcd;
  113907. +typedef struct dwc_otg_pcd dwc_otg_pcd_t;
  113908. +
  113909. +/** Maxpacket size for EP0 */
  113910. +#define MAX_EP0_SIZE 64
  113911. +/** Maxpacket size for any EP */
  113912. +#define MAX_PACKET_SIZE 1024
  113913. +
  113914. +/** @name Function Driver Callbacks */
  113915. +/** @{ */
  113916. +
  113917. +/** This function will be called whenever a previously queued request has
  113918. + * completed. The status value will be set to -DWC_E_SHUTDOWN to indicated a
  113919. + * failed or aborted transfer, or -DWC_E_RESTART to indicate the device was reset,
  113920. + * or -DWC_E_TIMEOUT to indicate it timed out, or -DWC_E_INVALID to indicate invalid
  113921. + * parameters. */
  113922. +typedef int (*dwc_completion_cb_t) (dwc_otg_pcd_t * pcd, void *ep_handle,
  113923. + void *req_handle, int32_t status,
  113924. + uint32_t actual);
  113925. +/**
  113926. + * This function will be called whenever a previousle queued ISOC request has
  113927. + * completed. Count of ISOC packets could be read using dwc_otg_pcd_get_iso_packet_count
  113928. + * function.
  113929. + * The status of each ISOC packet could be read using dwc_otg_pcd_get_iso_packet_*
  113930. + * functions.
  113931. + */
  113932. +typedef int (*dwc_isoc_completion_cb_t) (dwc_otg_pcd_t * pcd, void *ep_handle,
  113933. + void *req_handle, int proc_buf_num);
  113934. +/** This function should handle any SETUP request that cannot be handled by the
  113935. + * PCD Core. This includes most GET_DESCRIPTORs, SET_CONFIGS, Any
  113936. + * class-specific requests, etc. The function must non-blocking.
  113937. + *
  113938. + * Returns 0 on success.
  113939. + * Returns -DWC_E_NOT_SUPPORTED if the request is not supported.
  113940. + * Returns -DWC_E_INVALID if the setup request had invalid parameters or bytes.
  113941. + * Returns -DWC_E_SHUTDOWN on any other error. */
  113942. +typedef int (*dwc_setup_cb_t) (dwc_otg_pcd_t * pcd, uint8_t * bytes);
  113943. +/** This is called whenever the device has been disconnected. The function
  113944. + * driver should take appropriate action to clean up all pending requests in the
  113945. + * PCD Core, remove all endpoints (except ep0), and initialize back to reset
  113946. + * state. */
  113947. +typedef int (*dwc_disconnect_cb_t) (dwc_otg_pcd_t * pcd);
  113948. +/** This function is called when device has been connected. */
  113949. +typedef int (*dwc_connect_cb_t) (dwc_otg_pcd_t * pcd, int speed);
  113950. +/** This function is called when device has been suspended */
  113951. +typedef int (*dwc_suspend_cb_t) (dwc_otg_pcd_t * pcd);
  113952. +/** This function is called when device has received LPM tokens, i.e.
  113953. + * device has been sent to sleep state. */
  113954. +typedef int (*dwc_sleep_cb_t) (dwc_otg_pcd_t * pcd);
  113955. +/** This function is called when device has been resumed
  113956. + * from suspend(L2) or L1 sleep state. */
  113957. +typedef int (*dwc_resume_cb_t) (dwc_otg_pcd_t * pcd);
  113958. +/** This function is called whenever hnp params has been changed.
  113959. + * User can call get_b_hnp_enable, get_a_hnp_support, get_a_alt_hnp_support functions
  113960. + * to get hnp parameters. */
  113961. +typedef int (*dwc_hnp_params_changed_cb_t) (dwc_otg_pcd_t * pcd);
  113962. +/** This function is called whenever USB RESET is detected. */
  113963. +typedef int (*dwc_reset_cb_t) (dwc_otg_pcd_t * pcd);
  113964. +
  113965. +typedef int (*cfi_setup_cb_t) (dwc_otg_pcd_t * pcd, void *ctrl_req_bytes);
  113966. +
  113967. +/**
  113968. + *
  113969. + * @param ep_handle Void pointer to the usb_ep structure
  113970. + * @param ereq_port Pointer to the extended request structure created in the
  113971. + * portable part.
  113972. + */
  113973. +typedef int (*xiso_completion_cb_t) (dwc_otg_pcd_t * pcd, void *ep_handle,
  113974. + void *req_handle, int32_t status,
  113975. + void *ereq_port);
  113976. +/** Function Driver Ops Data Structure */
  113977. +struct dwc_otg_pcd_function_ops {
  113978. + dwc_connect_cb_t connect;
  113979. + dwc_disconnect_cb_t disconnect;
  113980. + dwc_setup_cb_t setup;
  113981. + dwc_completion_cb_t complete;
  113982. + dwc_isoc_completion_cb_t isoc_complete;
  113983. + dwc_suspend_cb_t suspend;
  113984. + dwc_sleep_cb_t sleep;
  113985. + dwc_resume_cb_t resume;
  113986. + dwc_reset_cb_t reset;
  113987. + dwc_hnp_params_changed_cb_t hnp_changed;
  113988. + cfi_setup_cb_t cfi_setup;
  113989. +#ifdef DWC_UTE_PER_IO
  113990. + xiso_completion_cb_t xisoc_complete;
  113991. +#endif
  113992. +};
  113993. +/** @} */
  113994. +
  113995. +/** @name Function Driver Functions */
  113996. +/** @{ */
  113997. +
  113998. +/** Call this function to get pointer on dwc_otg_pcd_t,
  113999. + * this pointer will be used for all PCD API functions.
  114000. + *
  114001. + * @param core_if The DWC_OTG Core
  114002. + */
  114003. +extern dwc_otg_pcd_t *dwc_otg_pcd_init(dwc_otg_core_if_t * core_if);
  114004. +
  114005. +/** Frees PCD allocated by dwc_otg_pcd_init
  114006. + *
  114007. + * @param pcd The PCD
  114008. + */
  114009. +extern void dwc_otg_pcd_remove(dwc_otg_pcd_t * pcd);
  114010. +
  114011. +/** Call this to bind the function driver to the PCD Core.
  114012. + *
  114013. + * @param pcd Pointer on dwc_otg_pcd_t returned by dwc_otg_pcd_init function.
  114014. + * @param fops The Function Driver Ops data structure containing pointers to all callbacks.
  114015. + */
  114016. +extern void dwc_otg_pcd_start(dwc_otg_pcd_t * pcd,
  114017. + const struct dwc_otg_pcd_function_ops *fops);
  114018. +
  114019. +/** Enables an endpoint for use. This function enables an endpoint in
  114020. + * the PCD. The endpoint is described by the ep_desc which has the
  114021. + * same format as a USB ep descriptor. The ep_handle parameter is used to refer
  114022. + * to the endpoint from other API functions and in callbacks. Normally this
  114023. + * should be called after a SET_CONFIGURATION/SET_INTERFACE to configure the
  114024. + * core for that interface.
  114025. + *
  114026. + * Returns -DWC_E_INVALID if invalid parameters were passed.
  114027. + * Returns -DWC_E_SHUTDOWN if any other error ocurred.
  114028. + * Returns 0 on success.
  114029. + *
  114030. + * @param pcd The PCD
  114031. + * @param ep_desc Endpoint descriptor
  114032. + * @param usb_ep Handle on endpoint, that will be used to identify endpoint.
  114033. + */
  114034. +extern int dwc_otg_pcd_ep_enable(dwc_otg_pcd_t * pcd,
  114035. + const uint8_t * ep_desc, void *usb_ep);
  114036. +
  114037. +/** Disable the endpoint referenced by ep_handle.
  114038. + *
  114039. + * Returns -DWC_E_INVALID if invalid parameters were passed.
  114040. + * Returns -DWC_E_SHUTDOWN if any other error occurred.
  114041. + * Returns 0 on success. */
  114042. +extern int dwc_otg_pcd_ep_disable(dwc_otg_pcd_t * pcd, void *ep_handle);
  114043. +
  114044. +/** Queue a data transfer request on the endpoint referenced by ep_handle.
  114045. + * After the transfer is completes, the complete callback will be called with
  114046. + * the request status.
  114047. + *
  114048. + * @param pcd The PCD
  114049. + * @param ep_handle The handle of the endpoint
  114050. + * @param buf The buffer for the data
  114051. + * @param dma_buf The DMA buffer for the data
  114052. + * @param buflen The length of the data transfer
  114053. + * @param zero Specifies whether to send zero length last packet.
  114054. + * @param req_handle Set this handle to any value to use to reference this
  114055. + * request in the ep_dequeue function or from the complete callback
  114056. + * @param atomic_alloc If driver need to perform atomic allocations
  114057. + * for internal data structures.
  114058. + *
  114059. + * Returns -DWC_E_INVALID if invalid parameters were passed.
  114060. + * Returns -DWC_E_SHUTDOWN if any other error ocurred.
  114061. + * Returns 0 on success. */
  114062. +extern int dwc_otg_pcd_ep_queue(dwc_otg_pcd_t * pcd, void *ep_handle,
  114063. + uint8_t * buf, dwc_dma_t dma_buf,
  114064. + uint32_t buflen, int zero, void *req_handle,
  114065. + int atomic_alloc);
  114066. +#ifdef DWC_UTE_PER_IO
  114067. +/**
  114068. + *
  114069. + * @param ereq_nonport Pointer to the extended request part of the
  114070. + * usb_request structure defined in usb_gadget.h file.
  114071. + */
  114072. +extern int dwc_otg_pcd_xiso_ep_queue(dwc_otg_pcd_t * pcd, void *ep_handle,
  114073. + uint8_t * buf, dwc_dma_t dma_buf,
  114074. + uint32_t buflen, int zero,
  114075. + void *req_handle, int atomic_alloc,
  114076. + void *ereq_nonport);
  114077. +
  114078. +#endif
  114079. +
  114080. +/** De-queue the specified data transfer that has not yet completed.
  114081. + *
  114082. + * Returns -DWC_E_INVALID if invalid parameters were passed.
  114083. + * Returns -DWC_E_SHUTDOWN if any other error ocurred.
  114084. + * Returns 0 on success. */
  114085. +extern int dwc_otg_pcd_ep_dequeue(dwc_otg_pcd_t * pcd, void *ep_handle,
  114086. + void *req_handle);
  114087. +
  114088. +/** Halt (STALL) an endpoint or clear it.
  114089. + *
  114090. + * Returns -DWC_E_INVALID if invalid parameters were passed.
  114091. + * Returns -DWC_E_SHUTDOWN if any other error ocurred.
  114092. + * Returns -DWC_E_AGAIN if the STALL cannot be sent and must be tried again later
  114093. + * Returns 0 on success. */
  114094. +extern int dwc_otg_pcd_ep_halt(dwc_otg_pcd_t * pcd, void *ep_handle, int value);
  114095. +
  114096. +/** This function */
  114097. +extern int dwc_otg_pcd_ep_wedge(dwc_otg_pcd_t * pcd, void *ep_handle);
  114098. +
  114099. +/** This function should be called on every hardware interrupt */
  114100. +extern int32_t dwc_otg_pcd_handle_intr(dwc_otg_pcd_t * pcd);
  114101. +
  114102. +/** This function returns current frame number */
  114103. +extern int dwc_otg_pcd_get_frame_number(dwc_otg_pcd_t * pcd);
  114104. +
  114105. +/**
  114106. + * Start isochronous transfers on the endpoint referenced by ep_handle.
  114107. + * For isochronous transfers duble buffering is used.
  114108. + * After processing each of buffers comlete callback will be called with
  114109. + * status for each transaction.
  114110. + *
  114111. + * @param pcd The PCD
  114112. + * @param ep_handle The handle of the endpoint
  114113. + * @param buf0 The virtual address of first data buffer
  114114. + * @param buf1 The virtual address of second data buffer
  114115. + * @param dma0 The DMA address of first data buffer
  114116. + * @param dma1 The DMA address of second data buffer
  114117. + * @param sync_frame Data pattern frame number
  114118. + * @param dp_frame Data size for pattern frame
  114119. + * @param data_per_frame Data size for regular frame
  114120. + * @param start_frame Frame number to start transfers, if -1 then start transfers ASAP.
  114121. + * @param buf_proc_intrvl Interval of ISOC Buffer processing
  114122. + * @param req_handle Handle of ISOC request
  114123. + * @param atomic_alloc Specefies whether to perform atomic allocation for
  114124. + * internal data structures.
  114125. + *
  114126. + * Returns -DWC_E_NO_MEMORY if there is no enough memory.
  114127. + * Returns -DWC_E_INVALID if incorrect arguments are passed to the function.
  114128. + * Returns -DW_E_SHUTDOWN for any other error.
  114129. + * Returns 0 on success
  114130. + */
  114131. +extern int dwc_otg_pcd_iso_ep_start(dwc_otg_pcd_t * pcd, void *ep_handle,
  114132. + uint8_t * buf0, uint8_t * buf1,
  114133. + dwc_dma_t dma0, dwc_dma_t dma1,
  114134. + int sync_frame, int dp_frame,
  114135. + int data_per_frame, int start_frame,
  114136. + int buf_proc_intrvl, void *req_handle,
  114137. + int atomic_alloc);
  114138. +
  114139. +/** Stop ISOC transfers on endpoint referenced by ep_handle.
  114140. + *
  114141. + * @param pcd The PCD
  114142. + * @param ep_handle The handle of the endpoint
  114143. + * @param req_handle Handle of ISOC request
  114144. + *
  114145. + * Returns -DWC_E_INVALID if incorrect arguments are passed to the function
  114146. + * Returns 0 on success
  114147. + */
  114148. +int dwc_otg_pcd_iso_ep_stop(dwc_otg_pcd_t * pcd, void *ep_handle,
  114149. + void *req_handle);
  114150. +
  114151. +/** Get ISOC packet status.
  114152. + *
  114153. + * @param pcd The PCD
  114154. + * @param ep_handle The handle of the endpoint
  114155. + * @param iso_req_handle Isochronoush request handle
  114156. + * @param packet Number of packet
  114157. + * @param status Out parameter for returning status
  114158. + * @param actual Out parameter for returning actual length
  114159. + * @param offset Out parameter for returning offset
  114160. + *
  114161. + */
  114162. +extern void dwc_otg_pcd_get_iso_packet_params(dwc_otg_pcd_t * pcd,
  114163. + void *ep_handle,
  114164. + void *iso_req_handle, int packet,
  114165. + int *status, int *actual,
  114166. + int *offset);
  114167. +
  114168. +/** Get ISOC packet count.
  114169. + *
  114170. + * @param pcd The PCD
  114171. + * @param ep_handle The handle of the endpoint
  114172. + * @param iso_req_handle
  114173. + */
  114174. +extern int dwc_otg_pcd_get_iso_packet_count(dwc_otg_pcd_t * pcd,
  114175. + void *ep_handle,
  114176. + void *iso_req_handle);
  114177. +
  114178. +/** This function starts the SRP Protocol if no session is in progress. If
  114179. + * a session is already in progress, but the device is suspended,
  114180. + * remote wakeup signaling is started.
  114181. + */
  114182. +extern int dwc_otg_pcd_wakeup(dwc_otg_pcd_t * pcd);
  114183. +
  114184. +/** This function returns 1 if LPM support is enabled, and 0 otherwise. */
  114185. +extern int dwc_otg_pcd_is_lpm_enabled(dwc_otg_pcd_t * pcd);
  114186. +
  114187. +/** This function returns 1 if remote wakeup is allowed and 0, otherwise. */
  114188. +extern int dwc_otg_pcd_get_rmwkup_enable(dwc_otg_pcd_t * pcd);
  114189. +
  114190. +/** Initiate SRP */
  114191. +extern void dwc_otg_pcd_initiate_srp(dwc_otg_pcd_t * pcd);
  114192. +
  114193. +/** Starts remote wakeup signaling. */
  114194. +extern void dwc_otg_pcd_remote_wakeup(dwc_otg_pcd_t * pcd, int set);
  114195. +
  114196. +/** Starts micorsecond soft disconnect. */
  114197. +extern void dwc_otg_pcd_disconnect_us(dwc_otg_pcd_t * pcd, int no_of_usecs);
  114198. +/** This function returns whether device is dualspeed.*/
  114199. +extern uint32_t dwc_otg_pcd_is_dualspeed(dwc_otg_pcd_t * pcd);
  114200. +
  114201. +/** This function returns whether device is otg. */
  114202. +extern uint32_t dwc_otg_pcd_is_otg(dwc_otg_pcd_t * pcd);
  114203. +
  114204. +/** These functions allow to get hnp parameters */
  114205. +extern uint32_t get_b_hnp_enable(dwc_otg_pcd_t * pcd);
  114206. +extern uint32_t get_a_hnp_support(dwc_otg_pcd_t * pcd);
  114207. +extern uint32_t get_a_alt_hnp_support(dwc_otg_pcd_t * pcd);
  114208. +
  114209. +/** CFI specific Interface functions */
  114210. +/** Allocate a cfi buffer */
  114211. +extern uint8_t *cfiw_ep_alloc_buffer(dwc_otg_pcd_t * pcd, void *pep,
  114212. + dwc_dma_t * addr, size_t buflen,
  114213. + int flags);
  114214. +
  114215. +/******************************************************************************/
  114216. +
  114217. +/** @} */
  114218. +
  114219. +#endif /* __DWC_PCD_IF_H__ */
  114220. +
  114221. +#endif /* DWC_HOST_ONLY */
  114222. diff -Nur linux-3.18.14/drivers/usb/host/dwc_otg/dwc_otg_pcd_intr.c linux-rpi/drivers/usb/host/dwc_otg/dwc_otg_pcd_intr.c
  114223. --- linux-3.18.14/drivers/usb/host/dwc_otg/dwc_otg_pcd_intr.c 1969-12-31 18:00:00.000000000 -0600
  114224. +++ linux-rpi/drivers/usb/host/dwc_otg/dwc_otg_pcd_intr.c 2015-05-31 14:46:12.909660961 -0500
  114225. @@ -0,0 +1,5147 @@
  114226. +/* ==========================================================================
  114227. + * $File: //dwh/usb_iip/dev/software/otg/linux/drivers/dwc_otg_pcd_intr.c $
  114228. + * $Revision: #116 $
  114229. + * $Date: 2012/08/10 $
  114230. + * $Change: 2047372 $
  114231. + *
  114232. + * Synopsys HS OTG Linux Software Driver and documentation (hereinafter,
  114233. + * "Software") is an Unsupported proprietary work of Synopsys, Inc. unless
  114234. + * otherwise expressly agreed to in writing between Synopsys and you.
  114235. + *
  114236. + * The Software IS NOT an item of Licensed Software or Licensed Product under
  114237. + * any End User Software License Agreement or Agreement for Licensed Product
  114238. + * with Synopsys or any supplement thereto. You are permitted to use and
  114239. + * redistribute this Software in source and binary forms, with or without
  114240. + * modification, provided that redistributions of source code must retain this
  114241. + * notice. You may not view, use, disclose, copy or distribute this file or
  114242. + * any information contained herein except pursuant to this license grant from
  114243. + * Synopsys. If you do not agree with this notice, including the disclaimer
  114244. + * below, then you are not authorized to use the Software.
  114245. + *
  114246. + * THIS SOFTWARE IS BEING DISTRIBUTED BY SYNOPSYS SOLELY ON AN "AS IS" BASIS
  114247. + * AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
  114248. + * IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
  114249. + * ARE HEREBY DISCLAIMED. IN NO EVENT SHALL SYNOPSYS BE LIABLE FOR ANY DIRECT,
  114250. + * INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES
  114251. + * (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR
  114252. + * SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER
  114253. + * CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT
  114254. + * LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY
  114255. + * OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH
  114256. + * DAMAGE.
  114257. + * ========================================================================== */
  114258. +#ifndef DWC_HOST_ONLY
  114259. +
  114260. +#include "dwc_otg_pcd.h"
  114261. +
  114262. +#ifdef DWC_UTE_CFI
  114263. +#include "dwc_otg_cfi.h"
  114264. +#endif
  114265. +
  114266. +#ifdef DWC_UTE_PER_IO
  114267. +extern void complete_xiso_ep(dwc_otg_pcd_ep_t * ep);
  114268. +#endif
  114269. +//#define PRINT_CFI_DMA_DESCS
  114270. +
  114271. +#define DEBUG_EP0
  114272. +
  114273. +/**
  114274. + * This function updates OTG.
  114275. + */
  114276. +static void dwc_otg_pcd_update_otg(dwc_otg_pcd_t * pcd, const unsigned reset)
  114277. +{
  114278. +
  114279. + if (reset) {
  114280. + pcd->b_hnp_enable = 0;
  114281. + pcd->a_hnp_support = 0;
  114282. + pcd->a_alt_hnp_support = 0;
  114283. + }
  114284. +
  114285. + if (pcd->fops->hnp_changed) {
  114286. + pcd->fops->hnp_changed(pcd);
  114287. + }
  114288. +}
  114289. +
  114290. +/** @file
  114291. + * This file contains the implementation of the PCD Interrupt handlers.
  114292. + *
  114293. + * The PCD handles the device interrupts. Many conditions can cause a
  114294. + * device interrupt. When an interrupt occurs, the device interrupt
  114295. + * service routine determines the cause of the interrupt and
  114296. + * dispatches handling to the appropriate function. These interrupt
  114297. + * handling functions are described below.
  114298. + * All interrupt registers are processed from LSB to MSB.
  114299. + */
  114300. +
  114301. +/**
  114302. + * This function prints the ep0 state for debug purposes.
  114303. + */
  114304. +static inline void print_ep0_state(dwc_otg_pcd_t * pcd)
  114305. +{
  114306. +#ifdef DEBUG
  114307. + char str[40];
  114308. +
  114309. + switch (pcd->ep0state) {
  114310. + case EP0_DISCONNECT:
  114311. + dwc_strcpy(str, "EP0_DISCONNECT");
  114312. + break;
  114313. + case EP0_IDLE:
  114314. + dwc_strcpy(str, "EP0_IDLE");
  114315. + break;
  114316. + case EP0_IN_DATA_PHASE:
  114317. + dwc_strcpy(str, "EP0_IN_DATA_PHASE");
  114318. + break;
  114319. + case EP0_OUT_DATA_PHASE:
  114320. + dwc_strcpy(str, "EP0_OUT_DATA_PHASE");
  114321. + break;
  114322. + case EP0_IN_STATUS_PHASE:
  114323. + dwc_strcpy(str, "EP0_IN_STATUS_PHASE");
  114324. + break;
  114325. + case EP0_OUT_STATUS_PHASE:
  114326. + dwc_strcpy(str, "EP0_OUT_STATUS_PHASE");
  114327. + break;
  114328. + case EP0_STALL:
  114329. + dwc_strcpy(str, "EP0_STALL");
  114330. + break;
  114331. + default:
  114332. + dwc_strcpy(str, "EP0_INVALID");
  114333. + }
  114334. +
  114335. + DWC_DEBUGPL(DBG_ANY, "%s(%d)\n", str, pcd->ep0state);
  114336. +#endif
  114337. +}
  114338. +
  114339. +/**
  114340. + * This function calculate the size of the payload in the memory
  114341. + * for out endpoints and prints size for debug purposes(used in
  114342. + * 2.93a DevOutNak feature).
  114343. + */
  114344. +static inline void print_memory_payload(dwc_otg_pcd_t * pcd, dwc_ep_t * ep)
  114345. +{
  114346. +#ifdef DEBUG
  114347. + deptsiz_data_t deptsiz_init = {.d32 = 0 };
  114348. + deptsiz_data_t deptsiz_updt = {.d32 = 0 };
  114349. + int pack_num;
  114350. + unsigned payload;
  114351. +
  114352. + deptsiz_init.d32 = pcd->core_if->start_doeptsiz_val[ep->num];
  114353. + deptsiz_updt.d32 =
  114354. + DWC_READ_REG32(&pcd->core_if->dev_if->
  114355. + out_ep_regs[ep->num]->doeptsiz);
  114356. + /* Payload will be */
  114357. + payload = deptsiz_init.b.xfersize - deptsiz_updt.b.xfersize;
  114358. + /* Packet count is decremented every time a packet
  114359. + * is written to the RxFIFO not in to the external memory
  114360. + * So, if payload == 0, then it means no packet was sent to ext memory*/
  114361. + pack_num = (!payload) ? 0 : (deptsiz_init.b.pktcnt - deptsiz_updt.b.pktcnt);
  114362. + DWC_DEBUGPL(DBG_PCDV,
  114363. + "Payload for EP%d-%s\n",
  114364. + ep->num, (ep->is_in ? "IN" : "OUT"));
  114365. + DWC_DEBUGPL(DBG_PCDV,
  114366. + "Number of transfered bytes = 0x%08x\n", payload);
  114367. + DWC_DEBUGPL(DBG_PCDV,
  114368. + "Number of transfered packets = %d\n", pack_num);
  114369. +#endif
  114370. +}
  114371. +
  114372. +
  114373. +#ifdef DWC_UTE_CFI
  114374. +static inline void print_desc(struct dwc_otg_dma_desc *ddesc,
  114375. + const uint8_t * epname, int descnum)
  114376. +{
  114377. + CFI_INFO
  114378. + ("%s DMA_DESC(%d) buf=0x%08x bytes=0x%04x; sp=0x%x; l=0x%x; sts=0x%02x; bs=0x%02x\n",
  114379. + epname, descnum, ddesc->buf, ddesc->status.b.bytes,
  114380. + ddesc->status.b.sp, ddesc->status.b.l, ddesc->status.b.sts,
  114381. + ddesc->status.b.bs);
  114382. +}
  114383. +#endif
  114384. +
  114385. +/**
  114386. + * This function returns pointer to in ep struct with number ep_num
  114387. + */
  114388. +static inline dwc_otg_pcd_ep_t *get_in_ep(dwc_otg_pcd_t * pcd, uint32_t ep_num)
  114389. +{
  114390. + int i;
  114391. + int num_in_eps = GET_CORE_IF(pcd)->dev_if->num_in_eps;
  114392. + if (ep_num == 0) {
  114393. + return &pcd->ep0;
  114394. + } else {
  114395. + for (i = 0; i < num_in_eps; ++i) {
  114396. + if (pcd->in_ep[i].dwc_ep.num == ep_num)
  114397. + return &pcd->in_ep[i];
  114398. + }
  114399. + return 0;
  114400. + }
  114401. +}
  114402. +
  114403. +/**
  114404. + * This function returns pointer to out ep struct with number ep_num
  114405. + */
  114406. +static inline dwc_otg_pcd_ep_t *get_out_ep(dwc_otg_pcd_t * pcd, uint32_t ep_num)
  114407. +{
  114408. + int i;
  114409. + int num_out_eps = GET_CORE_IF(pcd)->dev_if->num_out_eps;
  114410. + if (ep_num == 0) {
  114411. + return &pcd->ep0;
  114412. + } else {
  114413. + for (i = 0; i < num_out_eps; ++i) {
  114414. + if (pcd->out_ep[i].dwc_ep.num == ep_num)
  114415. + return &pcd->out_ep[i];
  114416. + }
  114417. + return 0;
  114418. + }
  114419. +}
  114420. +
  114421. +/**
  114422. + * This functions gets a pointer to an EP from the wIndex address
  114423. + * value of the control request.
  114424. + */
  114425. +dwc_otg_pcd_ep_t *get_ep_by_addr(dwc_otg_pcd_t * pcd, u16 wIndex)
  114426. +{
  114427. + dwc_otg_pcd_ep_t *ep;
  114428. + uint32_t ep_num = UE_GET_ADDR(wIndex);
  114429. +
  114430. + if (ep_num == 0) {
  114431. + ep = &pcd->ep0;
  114432. + } else if (UE_GET_DIR(wIndex) == UE_DIR_IN) { /* in ep */
  114433. + ep = &pcd->in_ep[ep_num - 1];
  114434. + } else {
  114435. + ep = &pcd->out_ep[ep_num - 1];
  114436. + }
  114437. +
  114438. + return ep;
  114439. +}
  114440. +
  114441. +/**
  114442. + * This function checks the EP request queue, if the queue is not
  114443. + * empty the next request is started.
  114444. + */
  114445. +void start_next_request(dwc_otg_pcd_ep_t * ep)
  114446. +{
  114447. + dwc_otg_pcd_request_t *req = 0;
  114448. + uint32_t max_transfer =
  114449. + GET_CORE_IF(ep->pcd)->core_params->max_transfer_size;
  114450. +
  114451. +#ifdef DWC_UTE_CFI
  114452. + struct dwc_otg_pcd *pcd;
  114453. + pcd = ep->pcd;
  114454. +#endif
  114455. +
  114456. + if (!DWC_CIRCLEQ_EMPTY(&ep->queue)) {
  114457. + req = DWC_CIRCLEQ_FIRST(&ep->queue);
  114458. +
  114459. +#ifdef DWC_UTE_CFI
  114460. + if (ep->dwc_ep.buff_mode != BM_STANDARD) {
  114461. + ep->dwc_ep.cfi_req_len = req->length;
  114462. + pcd->cfi->ops.build_descriptors(pcd->cfi, pcd, ep, req);
  114463. + } else {
  114464. +#endif
  114465. + /* Setup and start the Transfer */
  114466. + if (req->dw_align_buf) {
  114467. + ep->dwc_ep.dma_addr = req->dw_align_buf_dma;
  114468. + ep->dwc_ep.start_xfer_buff = req->dw_align_buf;
  114469. + ep->dwc_ep.xfer_buff = req->dw_align_buf;
  114470. + } else {
  114471. + ep->dwc_ep.dma_addr = req->dma;
  114472. + ep->dwc_ep.start_xfer_buff = req->buf;
  114473. + ep->dwc_ep.xfer_buff = req->buf;
  114474. + }
  114475. + ep->dwc_ep.sent_zlp = 0;
  114476. + ep->dwc_ep.total_len = req->length;
  114477. + ep->dwc_ep.xfer_len = 0;
  114478. + ep->dwc_ep.xfer_count = 0;
  114479. +
  114480. + ep->dwc_ep.maxxfer = max_transfer;
  114481. + if (GET_CORE_IF(ep->pcd)->dma_desc_enable) {
  114482. + uint32_t out_max_xfer = DDMA_MAX_TRANSFER_SIZE
  114483. + - (DDMA_MAX_TRANSFER_SIZE % 4);
  114484. + if (ep->dwc_ep.is_in) {
  114485. + if (ep->dwc_ep.maxxfer >
  114486. + DDMA_MAX_TRANSFER_SIZE) {
  114487. + ep->dwc_ep.maxxfer =
  114488. + DDMA_MAX_TRANSFER_SIZE;
  114489. + }
  114490. + } else {
  114491. + if (ep->dwc_ep.maxxfer > out_max_xfer) {
  114492. + ep->dwc_ep.maxxfer =
  114493. + out_max_xfer;
  114494. + }
  114495. + }
  114496. + }
  114497. + if (ep->dwc_ep.maxxfer < ep->dwc_ep.total_len) {
  114498. + ep->dwc_ep.maxxfer -=
  114499. + (ep->dwc_ep.maxxfer % ep->dwc_ep.maxpacket);
  114500. + }
  114501. + if (req->sent_zlp) {
  114502. + if ((ep->dwc_ep.total_len %
  114503. + ep->dwc_ep.maxpacket == 0)
  114504. + && (ep->dwc_ep.total_len != 0)) {
  114505. + ep->dwc_ep.sent_zlp = 1;
  114506. + }
  114507. +
  114508. + }
  114509. +#ifdef DWC_UTE_CFI
  114510. + }
  114511. +#endif
  114512. + dwc_otg_ep_start_transfer(GET_CORE_IF(ep->pcd), &ep->dwc_ep);
  114513. + } else if (ep->dwc_ep.type == DWC_OTG_EP_TYPE_ISOC) {
  114514. + DWC_PRINTF("There are no more ISOC requests \n");
  114515. + ep->dwc_ep.frame_num = 0xFFFFFFFF;
  114516. + }
  114517. +}
  114518. +
  114519. +/**
  114520. + * This function handles the SOF Interrupts. At this time the SOF
  114521. + * Interrupt is disabled.
  114522. + */
  114523. +int32_t dwc_otg_pcd_handle_sof_intr(dwc_otg_pcd_t * pcd)
  114524. +{
  114525. + dwc_otg_core_if_t *core_if = GET_CORE_IF(pcd);
  114526. +
  114527. + gintsts_data_t gintsts;
  114528. +
  114529. + DWC_DEBUGPL(DBG_PCD, "SOF\n");
  114530. +
  114531. + /* Clear interrupt */
  114532. + gintsts.d32 = 0;
  114533. + gintsts.b.sofintr = 1;
  114534. + DWC_WRITE_REG32(&core_if->core_global_regs->gintsts, gintsts.d32);
  114535. +
  114536. + return 1;
  114537. +}
  114538. +
  114539. +/**
  114540. + * This function handles the Rx Status Queue Level Interrupt, which
  114541. + * indicates that there is a least one packet in the Rx FIFO. The
  114542. + * packets are moved from the FIFO to memory, where they will be
  114543. + * processed when the Endpoint Interrupt Register indicates Transfer
  114544. + * Complete or SETUP Phase Done.
  114545. + *
  114546. + * Repeat the following until the Rx Status Queue is empty:
  114547. + * -# Read the Receive Status Pop Register (GRXSTSP) to get Packet
  114548. + * info
  114549. + * -# If Receive FIFO is empty then skip to step Clear the interrupt
  114550. + * and exit
  114551. + * -# If SETUP Packet call dwc_otg_read_setup_packet to copy the
  114552. + * SETUP data to the buffer
  114553. + * -# If OUT Data Packet call dwc_otg_read_packet to copy the data
  114554. + * to the destination buffer
  114555. + */
  114556. +int32_t dwc_otg_pcd_handle_rx_status_q_level_intr(dwc_otg_pcd_t * pcd)
  114557. +{
  114558. + dwc_otg_core_if_t *core_if = GET_CORE_IF(pcd);
  114559. + dwc_otg_core_global_regs_t *global_regs = core_if->core_global_regs;
  114560. + gintmsk_data_t gintmask = {.d32 = 0 };
  114561. + device_grxsts_data_t status;
  114562. + dwc_otg_pcd_ep_t *ep;
  114563. + gintsts_data_t gintsts;
  114564. +#ifdef DEBUG
  114565. + static char *dpid_str[] = { "D0", "D2", "D1", "MDATA" };
  114566. +#endif
  114567. +
  114568. + //DWC_DEBUGPL(DBG_PCDV, "%s(%p)\n", __func__, _pcd);
  114569. + /* Disable the Rx Status Queue Level interrupt */
  114570. + gintmask.b.rxstsqlvl = 1;
  114571. + DWC_MODIFY_REG32(&global_regs->gintmsk, gintmask.d32, 0);
  114572. +
  114573. + /* Get the Status from the top of the FIFO */
  114574. + status.d32 = DWC_READ_REG32(&global_regs->grxstsp);
  114575. +
  114576. + DWC_DEBUGPL(DBG_PCD, "EP:%d BCnt:%d DPID:%s "
  114577. + "pktsts:%x Frame:%d(0x%0x)\n",
  114578. + status.b.epnum, status.b.bcnt,
  114579. + dpid_str[status.b.dpid],
  114580. + status.b.pktsts, status.b.fn, status.b.fn);
  114581. + /* Get pointer to EP structure */
  114582. + ep = get_out_ep(pcd, status.b.epnum);
  114583. +
  114584. + switch (status.b.pktsts) {
  114585. + case DWC_DSTS_GOUT_NAK:
  114586. + DWC_DEBUGPL(DBG_PCDV, "Global OUT NAK\n");
  114587. + break;
  114588. + case DWC_STS_DATA_UPDT:
  114589. + DWC_DEBUGPL(DBG_PCDV, "OUT Data Packet\n");
  114590. + if (status.b.bcnt && ep->dwc_ep.xfer_buff) {
  114591. + /** @todo NGS Check for buffer overflow? */
  114592. + dwc_otg_read_packet(core_if,
  114593. + ep->dwc_ep.xfer_buff,
  114594. + status.b.bcnt);
  114595. + ep->dwc_ep.xfer_count += status.b.bcnt;
  114596. + ep->dwc_ep.xfer_buff += status.b.bcnt;
  114597. + }
  114598. + break;
  114599. + case DWC_STS_XFER_COMP:
  114600. + DWC_DEBUGPL(DBG_PCDV, "OUT Complete\n");
  114601. + break;
  114602. + case DWC_DSTS_SETUP_COMP:
  114603. +#ifdef DEBUG_EP0
  114604. + DWC_DEBUGPL(DBG_PCDV, "Setup Complete\n");
  114605. +#endif
  114606. + break;
  114607. + case DWC_DSTS_SETUP_UPDT:
  114608. + dwc_otg_read_setup_packet(core_if, pcd->setup_pkt->d32);
  114609. +#ifdef DEBUG_EP0
  114610. + DWC_DEBUGPL(DBG_PCD,
  114611. + "SETUP PKT: %02x.%02x v%04x i%04x l%04x\n",
  114612. + pcd->setup_pkt->req.bmRequestType,
  114613. + pcd->setup_pkt->req.bRequest,
  114614. + UGETW(pcd->setup_pkt->req.wValue),
  114615. + UGETW(pcd->setup_pkt->req.wIndex),
  114616. + UGETW(pcd->setup_pkt->req.wLength));
  114617. +#endif
  114618. + ep->dwc_ep.xfer_count += status.b.bcnt;
  114619. + break;
  114620. + default:
  114621. + DWC_DEBUGPL(DBG_PCDV, "Invalid Packet Status (0x%0x)\n",
  114622. + status.b.pktsts);
  114623. + break;
  114624. + }
  114625. +
  114626. + /* Enable the Rx Status Queue Level interrupt */
  114627. + DWC_MODIFY_REG32(&global_regs->gintmsk, 0, gintmask.d32);
  114628. + /* Clear interrupt */
  114629. + gintsts.d32 = 0;
  114630. + gintsts.b.rxstsqlvl = 1;
  114631. + DWC_WRITE_REG32(&global_regs->gintsts, gintsts.d32);
  114632. +
  114633. + //DWC_DEBUGPL(DBG_PCDV, "EXIT: %s\n", __func__);
  114634. + return 1;
  114635. +}
  114636. +
  114637. +/**
  114638. + * This function examines the Device IN Token Learning Queue to
  114639. + * determine the EP number of the last IN token received. This
  114640. + * implementation is for the Mass Storage device where there are only
  114641. + * 2 IN EPs (Control-IN and BULK-IN).
  114642. + *
  114643. + * The EP numbers for the first six IN Tokens are in DTKNQR1 and there
  114644. + * are 8 EP Numbers in each of the other possible DTKNQ Registers.
  114645. + *
  114646. + * @param core_if Programming view of DWC_otg controller.
  114647. + *
  114648. + */
  114649. +static inline int get_ep_of_last_in_token(dwc_otg_core_if_t * core_if)
  114650. +{
  114651. + dwc_otg_device_global_regs_t *dev_global_regs =
  114652. + core_if->dev_if->dev_global_regs;
  114653. + const uint32_t TOKEN_Q_DEPTH = core_if->hwcfg2.b.dev_token_q_depth;
  114654. + /* Number of Token Queue Registers */
  114655. + const int DTKNQ_REG_CNT = (TOKEN_Q_DEPTH + 7) / 8;
  114656. + dtknq1_data_t dtknqr1;
  114657. + uint32_t in_tkn_epnums[4];
  114658. + int ndx = 0;
  114659. + int i = 0;
  114660. + volatile uint32_t *addr = &dev_global_regs->dtknqr1;
  114661. + int epnum = 0;
  114662. +
  114663. + //DWC_DEBUGPL(DBG_PCD,"dev_token_q_depth=%d\n",TOKEN_Q_DEPTH);
  114664. +
  114665. + /* Read the DTKNQ Registers */
  114666. + for (i = 0; i < DTKNQ_REG_CNT; i++) {
  114667. + in_tkn_epnums[i] = DWC_READ_REG32(addr);
  114668. + DWC_DEBUGPL(DBG_PCDV, "DTKNQR%d=0x%08x\n", i + 1,
  114669. + in_tkn_epnums[i]);
  114670. + if (addr == &dev_global_regs->dvbusdis) {
  114671. + addr = &dev_global_regs->dtknqr3_dthrctl;
  114672. + } else {
  114673. + ++addr;
  114674. + }
  114675. +
  114676. + }
  114677. +
  114678. + /* Copy the DTKNQR1 data to the bit field. */
  114679. + dtknqr1.d32 = in_tkn_epnums[0];
  114680. + /* Get the EP numbers */
  114681. + in_tkn_epnums[0] = dtknqr1.b.epnums0_5;
  114682. + ndx = dtknqr1.b.intknwptr - 1;
  114683. +
  114684. + //DWC_DEBUGPL(DBG_PCDV,"ndx=%d\n",ndx);
  114685. + if (ndx == -1) {
  114686. + /** @todo Find a simpler way to calculate the max
  114687. + * queue position.*/
  114688. + int cnt = TOKEN_Q_DEPTH;
  114689. + if (TOKEN_Q_DEPTH <= 6) {
  114690. + cnt = TOKEN_Q_DEPTH - 1;
  114691. + } else if (TOKEN_Q_DEPTH <= 14) {
  114692. + cnt = TOKEN_Q_DEPTH - 7;
  114693. + } else if (TOKEN_Q_DEPTH <= 22) {
  114694. + cnt = TOKEN_Q_DEPTH - 15;
  114695. + } else {
  114696. + cnt = TOKEN_Q_DEPTH - 23;
  114697. + }
  114698. + epnum = (in_tkn_epnums[DTKNQ_REG_CNT - 1] >> (cnt * 4)) & 0xF;
  114699. + } else {
  114700. + if (ndx <= 5) {
  114701. + epnum = (in_tkn_epnums[0] >> (ndx * 4)) & 0xF;
  114702. + } else if (ndx <= 13) {
  114703. + ndx -= 6;
  114704. + epnum = (in_tkn_epnums[1] >> (ndx * 4)) & 0xF;
  114705. + } else if (ndx <= 21) {
  114706. + ndx -= 14;
  114707. + epnum = (in_tkn_epnums[2] >> (ndx * 4)) & 0xF;
  114708. + } else if (ndx <= 29) {
  114709. + ndx -= 22;
  114710. + epnum = (in_tkn_epnums[3] >> (ndx * 4)) & 0xF;
  114711. + }
  114712. + }
  114713. + //DWC_DEBUGPL(DBG_PCD,"epnum=%d\n",epnum);
  114714. + return epnum;
  114715. +}
  114716. +
  114717. +/**
  114718. + * This interrupt occurs when the non-periodic Tx FIFO is half-empty.
  114719. + * The active request is checked for the next packet to be loaded into
  114720. + * the non-periodic Tx FIFO.
  114721. + */
  114722. +int32_t dwc_otg_pcd_handle_np_tx_fifo_empty_intr(dwc_otg_pcd_t * pcd)
  114723. +{
  114724. + dwc_otg_core_if_t *core_if = GET_CORE_IF(pcd);
  114725. + dwc_otg_core_global_regs_t *global_regs = core_if->core_global_regs;
  114726. + dwc_otg_dev_in_ep_regs_t *ep_regs;
  114727. + gnptxsts_data_t txstatus = {.d32 = 0 };
  114728. + gintsts_data_t gintsts;
  114729. +
  114730. + int epnum = 0;
  114731. + dwc_otg_pcd_ep_t *ep = 0;
  114732. + uint32_t len = 0;
  114733. + int dwords;
  114734. +
  114735. + /* Get the epnum from the IN Token Learning Queue. */
  114736. + epnum = get_ep_of_last_in_token(core_if);
  114737. + ep = get_in_ep(pcd, epnum);
  114738. +
  114739. + DWC_DEBUGPL(DBG_PCD, "NP TxFifo Empty: %d \n", epnum);
  114740. +
  114741. + ep_regs = core_if->dev_if->in_ep_regs[epnum];
  114742. +
  114743. + len = ep->dwc_ep.xfer_len - ep->dwc_ep.xfer_count;
  114744. + if (len > ep->dwc_ep.maxpacket) {
  114745. + len = ep->dwc_ep.maxpacket;
  114746. + }
  114747. + dwords = (len + 3) / 4;
  114748. +
  114749. + /* While there is space in the queue and space in the FIFO and
  114750. + * More data to tranfer, Write packets to the Tx FIFO */
  114751. + txstatus.d32 = DWC_READ_REG32(&global_regs->gnptxsts);
  114752. + DWC_DEBUGPL(DBG_PCDV, "b4 GNPTXSTS=0x%08x\n", txstatus.d32);
  114753. +
  114754. + while (txstatus.b.nptxqspcavail > 0 &&
  114755. + txstatus.b.nptxfspcavail > dwords &&
  114756. + ep->dwc_ep.xfer_count < ep->dwc_ep.xfer_len) {
  114757. + /* Write the FIFO */
  114758. + dwc_otg_ep_write_packet(core_if, &ep->dwc_ep, 0);
  114759. + len = ep->dwc_ep.xfer_len - ep->dwc_ep.xfer_count;
  114760. +
  114761. + if (len > ep->dwc_ep.maxpacket) {
  114762. + len = ep->dwc_ep.maxpacket;
  114763. + }
  114764. +
  114765. + dwords = (len + 3) / 4;
  114766. + txstatus.d32 = DWC_READ_REG32(&global_regs->gnptxsts);
  114767. + DWC_DEBUGPL(DBG_PCDV, "GNPTXSTS=0x%08x\n", txstatus.d32);
  114768. + }
  114769. +
  114770. + DWC_DEBUGPL(DBG_PCDV, "GNPTXSTS=0x%08x\n",
  114771. + DWC_READ_REG32(&global_regs->gnptxsts));
  114772. +
  114773. + /* Clear interrupt */
  114774. + gintsts.d32 = 0;
  114775. + gintsts.b.nptxfempty = 1;
  114776. + DWC_WRITE_REG32(&global_regs->gintsts, gintsts.d32);
  114777. +
  114778. + return 1;
  114779. +}
  114780. +
  114781. +/**
  114782. + * This function is called when dedicated Tx FIFO Empty interrupt occurs.
  114783. + * The active request is checked for the next packet to be loaded into
  114784. + * apropriate Tx FIFO.
  114785. + */
  114786. +static int32_t write_empty_tx_fifo(dwc_otg_pcd_t * pcd, uint32_t epnum)
  114787. +{
  114788. + dwc_otg_core_if_t *core_if = GET_CORE_IF(pcd);
  114789. + dwc_otg_dev_if_t *dev_if = core_if->dev_if;
  114790. + dwc_otg_dev_in_ep_regs_t *ep_regs;
  114791. + dtxfsts_data_t txstatus = {.d32 = 0 };
  114792. + dwc_otg_pcd_ep_t *ep = 0;
  114793. + uint32_t len = 0;
  114794. + int dwords;
  114795. +
  114796. + ep = get_in_ep(pcd, epnum);
  114797. +
  114798. + DWC_DEBUGPL(DBG_PCD, "Dedicated TxFifo Empty: %d \n", epnum);
  114799. +
  114800. + ep_regs = core_if->dev_if->in_ep_regs[epnum];
  114801. +
  114802. + len = ep->dwc_ep.xfer_len - ep->dwc_ep.xfer_count;
  114803. +
  114804. + if (len > ep->dwc_ep.maxpacket) {
  114805. + len = ep->dwc_ep.maxpacket;
  114806. + }
  114807. +
  114808. + dwords = (len + 3) / 4;
  114809. +
  114810. + /* While there is space in the queue and space in the FIFO and
  114811. + * More data to tranfer, Write packets to the Tx FIFO */
  114812. + txstatus.d32 = DWC_READ_REG32(&dev_if->in_ep_regs[epnum]->dtxfsts);
  114813. + DWC_DEBUGPL(DBG_PCDV, "b4 dtxfsts[%d]=0x%08x\n", epnum, txstatus.d32);
  114814. +
  114815. + while (txstatus.b.txfspcavail > dwords &&
  114816. + ep->dwc_ep.xfer_count < ep->dwc_ep.xfer_len &&
  114817. + ep->dwc_ep.xfer_len != 0) {
  114818. + /* Write the FIFO */
  114819. + dwc_otg_ep_write_packet(core_if, &ep->dwc_ep, 0);
  114820. +
  114821. + len = ep->dwc_ep.xfer_len - ep->dwc_ep.xfer_count;
  114822. + if (len > ep->dwc_ep.maxpacket) {
  114823. + len = ep->dwc_ep.maxpacket;
  114824. + }
  114825. +
  114826. + dwords = (len + 3) / 4;
  114827. + txstatus.d32 =
  114828. + DWC_READ_REG32(&dev_if->in_ep_regs[epnum]->dtxfsts);
  114829. + DWC_DEBUGPL(DBG_PCDV, "dtxfsts[%d]=0x%08x\n", epnum,
  114830. + txstatus.d32);
  114831. + }
  114832. +
  114833. + DWC_DEBUGPL(DBG_PCDV, "b4 dtxfsts[%d]=0x%08x\n", epnum,
  114834. + DWC_READ_REG32(&dev_if->in_ep_regs[epnum]->dtxfsts));
  114835. +
  114836. + return 1;
  114837. +}
  114838. +
  114839. +/**
  114840. + * This function is called when the Device is disconnected. It stops
  114841. + * any active requests and informs the Gadget driver of the
  114842. + * disconnect.
  114843. + */
  114844. +void dwc_otg_pcd_stop(dwc_otg_pcd_t * pcd)
  114845. +{
  114846. + int i, num_in_eps, num_out_eps;
  114847. + dwc_otg_pcd_ep_t *ep;
  114848. +
  114849. + gintmsk_data_t intr_mask = {.d32 = 0 };
  114850. +
  114851. + DWC_SPINLOCK(pcd->lock);
  114852. +
  114853. + num_in_eps = GET_CORE_IF(pcd)->dev_if->num_in_eps;
  114854. + num_out_eps = GET_CORE_IF(pcd)->dev_if->num_out_eps;
  114855. +
  114856. + DWC_DEBUGPL(DBG_PCDV, "%s() \n", __func__);
  114857. + /* don't disconnect drivers more than once */
  114858. + if (pcd->ep0state == EP0_DISCONNECT) {
  114859. + DWC_DEBUGPL(DBG_ANY, "%s() Already Disconnected\n", __func__);
  114860. + DWC_SPINUNLOCK(pcd->lock);
  114861. + return;
  114862. + }
  114863. + pcd->ep0state = EP0_DISCONNECT;
  114864. +
  114865. + /* Reset the OTG state. */
  114866. + dwc_otg_pcd_update_otg(pcd, 1);
  114867. +
  114868. + /* Disable the NP Tx Fifo Empty Interrupt. */
  114869. + intr_mask.b.nptxfempty = 1;
  114870. + DWC_MODIFY_REG32(&GET_CORE_IF(pcd)->core_global_regs->gintmsk,
  114871. + intr_mask.d32, 0);
  114872. +
  114873. + /* Flush the FIFOs */
  114874. + /**@todo NGS Flush Periodic FIFOs */
  114875. + dwc_otg_flush_tx_fifo(GET_CORE_IF(pcd), 0x10);
  114876. + dwc_otg_flush_rx_fifo(GET_CORE_IF(pcd));
  114877. +
  114878. + /* prevent new request submissions, kill any outstanding requests */
  114879. + ep = &pcd->ep0;
  114880. + dwc_otg_request_nuke(ep);
  114881. + /* prevent new request submissions, kill any outstanding requests */
  114882. + for (i = 0; i < num_in_eps; i++) {
  114883. + dwc_otg_pcd_ep_t *ep = &pcd->in_ep[i];
  114884. + dwc_otg_request_nuke(ep);
  114885. + }
  114886. + /* prevent new request submissions, kill any outstanding requests */
  114887. + for (i = 0; i < num_out_eps; i++) {
  114888. + dwc_otg_pcd_ep_t *ep = &pcd->out_ep[i];
  114889. + dwc_otg_request_nuke(ep);
  114890. + }
  114891. +
  114892. + /* report disconnect; the driver is already quiesced */
  114893. + if (pcd->fops->disconnect) {
  114894. + DWC_SPINUNLOCK(pcd->lock);
  114895. + pcd->fops->disconnect(pcd);
  114896. + DWC_SPINLOCK(pcd->lock);
  114897. + }
  114898. + DWC_SPINUNLOCK(pcd->lock);
  114899. +}
  114900. +
  114901. +/**
  114902. + * This interrupt indicates that ...
  114903. + */
  114904. +int32_t dwc_otg_pcd_handle_i2c_intr(dwc_otg_pcd_t * pcd)
  114905. +{
  114906. + gintmsk_data_t intr_mask = {.d32 = 0 };
  114907. + gintsts_data_t gintsts;
  114908. +
  114909. + DWC_PRINTF("INTERRUPT Handler not implemented for %s\n", "i2cintr");
  114910. + intr_mask.b.i2cintr = 1;
  114911. + DWC_MODIFY_REG32(&GET_CORE_IF(pcd)->core_global_regs->gintmsk,
  114912. + intr_mask.d32, 0);
  114913. +
  114914. + /* Clear interrupt */
  114915. + gintsts.d32 = 0;
  114916. + gintsts.b.i2cintr = 1;
  114917. + DWC_WRITE_REG32(&GET_CORE_IF(pcd)->core_global_regs->gintsts,
  114918. + gintsts.d32);
  114919. + return 1;
  114920. +}
  114921. +
  114922. +/**
  114923. + * This interrupt indicates that ...
  114924. + */
  114925. +int32_t dwc_otg_pcd_handle_early_suspend_intr(dwc_otg_pcd_t * pcd)
  114926. +{
  114927. + gintsts_data_t gintsts;
  114928. +#if defined(VERBOSE)
  114929. + DWC_PRINTF("Early Suspend Detected\n");
  114930. +#endif
  114931. +
  114932. + /* Clear interrupt */
  114933. + gintsts.d32 = 0;
  114934. + gintsts.b.erlysuspend = 1;
  114935. + DWC_WRITE_REG32(&GET_CORE_IF(pcd)->core_global_regs->gintsts,
  114936. + gintsts.d32);
  114937. + return 1;
  114938. +}
  114939. +
  114940. +/**
  114941. + * This function configures EPO to receive SETUP packets.
  114942. + *
  114943. + * @todo NGS: Update the comments from the HW FS.
  114944. + *
  114945. + * -# Program the following fields in the endpoint specific registers
  114946. + * for Control OUT EP 0, in order to receive a setup packet
  114947. + * - DOEPTSIZ0.Packet Count = 3 (To receive up to 3 back to back
  114948. + * setup packets)
  114949. + * - DOEPTSIZE0.Transfer Size = 24 Bytes (To receive up to 3 back
  114950. + * to back setup packets)
  114951. + * - In DMA mode, DOEPDMA0 Register with a memory address to
  114952. + * store any setup packets received
  114953. + *
  114954. + * @param core_if Programming view of DWC_otg controller.
  114955. + * @param pcd Programming view of the PCD.
  114956. + */
  114957. +static inline void ep0_out_start(dwc_otg_core_if_t * core_if,
  114958. + dwc_otg_pcd_t * pcd)
  114959. +{
  114960. + dwc_otg_dev_if_t *dev_if = core_if->dev_if;
  114961. + deptsiz0_data_t doeptsize0 = {.d32 = 0 };
  114962. + dwc_otg_dev_dma_desc_t *dma_desc;
  114963. + depctl_data_t doepctl = {.d32 = 0 };
  114964. +
  114965. +#ifdef VERBOSE
  114966. + DWC_DEBUGPL(DBG_PCDV, "%s() doepctl0=%0x\n", __func__,
  114967. + DWC_READ_REG32(&dev_if->out_ep_regs[0]->doepctl));
  114968. +#endif
  114969. + if (core_if->snpsid >= OTG_CORE_REV_3_00a) {
  114970. + doepctl.d32 = DWC_READ_REG32(&dev_if->out_ep_regs[0]->doepctl);
  114971. + if (doepctl.b.epena) {
  114972. + return;
  114973. + }
  114974. + }
  114975. +
  114976. + doeptsize0.b.supcnt = 3;
  114977. + doeptsize0.b.pktcnt = 1;
  114978. + doeptsize0.b.xfersize = 8 * 3;
  114979. +
  114980. + if (core_if->dma_enable) {
  114981. + if (!core_if->dma_desc_enable) {
  114982. + /** put here as for Hermes mode deptisz register should not be written */
  114983. + DWC_WRITE_REG32(&dev_if->out_ep_regs[0]->doeptsiz,
  114984. + doeptsize0.d32);
  114985. +
  114986. + /** @todo dma needs to handle multiple setup packets (up to 3) */
  114987. + DWC_WRITE_REG32(&dev_if->out_ep_regs[0]->doepdma,
  114988. + pcd->setup_pkt_dma_handle);
  114989. + } else {
  114990. + dev_if->setup_desc_index =
  114991. + (dev_if->setup_desc_index + 1) & 1;
  114992. + dma_desc =
  114993. + dev_if->setup_desc_addr[dev_if->setup_desc_index];
  114994. +
  114995. + /** DMA Descriptor Setup */
  114996. + dma_desc->status.b.bs = BS_HOST_BUSY;
  114997. + if (core_if->snpsid >= OTG_CORE_REV_3_00a) {
  114998. + dma_desc->status.b.sr = 0;
  114999. + dma_desc->status.b.mtrf = 0;
  115000. + }
  115001. + dma_desc->status.b.l = 1;
  115002. + dma_desc->status.b.ioc = 1;
  115003. + dma_desc->status.b.bytes = pcd->ep0.dwc_ep.maxpacket;
  115004. + dma_desc->buf = pcd->setup_pkt_dma_handle;
  115005. + dma_desc->status.b.sts = 0;
  115006. + dma_desc->status.b.bs = BS_HOST_READY;
  115007. +
  115008. + /** DOEPDMA0 Register write */
  115009. + DWC_WRITE_REG32(&dev_if->out_ep_regs[0]->doepdma,
  115010. + dev_if->dma_setup_desc_addr
  115011. + [dev_if->setup_desc_index]);
  115012. + }
  115013. +
  115014. + } else {
  115015. + /** put here as for Hermes mode deptisz register should not be written */
  115016. + DWC_WRITE_REG32(&dev_if->out_ep_regs[0]->doeptsiz,
  115017. + doeptsize0.d32);
  115018. + }
  115019. +
  115020. + /** DOEPCTL0 Register write cnak will be set after setup interrupt */
  115021. + doepctl.d32 = 0;
  115022. + doepctl.b.epena = 1;
  115023. + if (core_if->snpsid <= OTG_CORE_REV_2_94a) {
  115024. + doepctl.b.cnak = 1;
  115025. + DWC_WRITE_REG32(&dev_if->out_ep_regs[0]->doepctl, doepctl.d32);
  115026. + } else {
  115027. + DWC_MODIFY_REG32(&dev_if->out_ep_regs[0]->doepctl, 0, doepctl.d32);
  115028. + }
  115029. +
  115030. +#ifdef VERBOSE
  115031. + DWC_DEBUGPL(DBG_PCDV, "doepctl0=%0x\n",
  115032. + DWC_READ_REG32(&dev_if->out_ep_regs[0]->doepctl));
  115033. + DWC_DEBUGPL(DBG_PCDV, "diepctl0=%0x\n",
  115034. + DWC_READ_REG32(&dev_if->in_ep_regs[0]->diepctl));
  115035. +#endif
  115036. +}
  115037. +
  115038. +/**
  115039. + * This interrupt occurs when a USB Reset is detected. When the USB
  115040. + * Reset Interrupt occurs the device state is set to DEFAULT and the
  115041. + * EP0 state is set to IDLE.
  115042. + * -# Set the NAK bit for all OUT endpoints (DOEPCTLn.SNAK = 1)
  115043. + * -# Unmask the following interrupt bits
  115044. + * - DAINTMSK.INEP0 = 1 (Control 0 IN endpoint)
  115045. + * - DAINTMSK.OUTEP0 = 1 (Control 0 OUT endpoint)
  115046. + * - DOEPMSK.SETUP = 1
  115047. + * - DOEPMSK.XferCompl = 1
  115048. + * - DIEPMSK.XferCompl = 1
  115049. + * - DIEPMSK.TimeOut = 1
  115050. + * -# Program the following fields in the endpoint specific registers
  115051. + * for Control OUT EP 0, in order to receive a setup packet
  115052. + * - DOEPTSIZ0.Packet Count = 3 (To receive up to 3 back to back
  115053. + * setup packets)
  115054. + * - DOEPTSIZE0.Transfer Size = 24 Bytes (To receive up to 3 back
  115055. + * to back setup packets)
  115056. + * - In DMA mode, DOEPDMA0 Register with a memory address to
  115057. + * store any setup packets received
  115058. + * At this point, all the required initialization, except for enabling
  115059. + * the control 0 OUT endpoint is done, for receiving SETUP packets.
  115060. + */
  115061. +int32_t dwc_otg_pcd_handle_usb_reset_intr(dwc_otg_pcd_t * pcd)
  115062. +{
  115063. + dwc_otg_core_if_t *core_if = GET_CORE_IF(pcd);
  115064. + dwc_otg_dev_if_t *dev_if = core_if->dev_if;
  115065. + depctl_data_t doepctl = {.d32 = 0 };
  115066. + depctl_data_t diepctl = {.d32 = 0 };
  115067. + daint_data_t daintmsk = {.d32 = 0 };
  115068. + doepmsk_data_t doepmsk = {.d32 = 0 };
  115069. + diepmsk_data_t diepmsk = {.d32 = 0 };
  115070. + dcfg_data_t dcfg = {.d32 = 0 };
  115071. + grstctl_t resetctl = {.d32 = 0 };
  115072. + dctl_data_t dctl = {.d32 = 0 };
  115073. + int i = 0;
  115074. + gintsts_data_t gintsts;
  115075. + pcgcctl_data_t power = {.d32 = 0 };
  115076. +
  115077. + power.d32 = DWC_READ_REG32(core_if->pcgcctl);
  115078. + if (power.b.stoppclk) {
  115079. + power.d32 = 0;
  115080. + power.b.stoppclk = 1;
  115081. + DWC_MODIFY_REG32(core_if->pcgcctl, power.d32, 0);
  115082. +
  115083. + power.b.pwrclmp = 1;
  115084. + DWC_MODIFY_REG32(core_if->pcgcctl, power.d32, 0);
  115085. +
  115086. + power.b.rstpdwnmodule = 1;
  115087. + DWC_MODIFY_REG32(core_if->pcgcctl, power.d32, 0);
  115088. + }
  115089. +
  115090. + core_if->lx_state = DWC_OTG_L0;
  115091. +
  115092. + DWC_PRINTF("USB RESET\n");
  115093. +#ifdef DWC_EN_ISOC
  115094. + for (i = 1; i < 16; ++i) {
  115095. + dwc_otg_pcd_ep_t *ep;
  115096. + dwc_ep_t *dwc_ep;
  115097. + ep = get_in_ep(pcd, i);
  115098. + if (ep != 0) {
  115099. + dwc_ep = &ep->dwc_ep;
  115100. + dwc_ep->next_frame = 0xffffffff;
  115101. + }
  115102. + }
  115103. +#endif /* DWC_EN_ISOC */
  115104. +
  115105. + /* reset the HNP settings */
  115106. + dwc_otg_pcd_update_otg(pcd, 1);
  115107. +
  115108. + /* Clear the Remote Wakeup Signalling */
  115109. + dctl.b.rmtwkupsig = 1;
  115110. + DWC_MODIFY_REG32(&core_if->dev_if->dev_global_regs->dctl, dctl.d32, 0);
  115111. +
  115112. + /* Set NAK for all OUT EPs */
  115113. + doepctl.b.snak = 1;
  115114. + for (i = 0; i <= dev_if->num_out_eps; i++) {
  115115. + DWC_WRITE_REG32(&dev_if->out_ep_regs[i]->doepctl, doepctl.d32);
  115116. + }
  115117. +
  115118. + /* Flush the NP Tx FIFO */
  115119. + dwc_otg_flush_tx_fifo(core_if, 0x10);
  115120. + /* Flush the Learning Queue */
  115121. + resetctl.b.intknqflsh = 1;
  115122. + DWC_WRITE_REG32(&core_if->core_global_regs->grstctl, resetctl.d32);
  115123. +
  115124. + if (!core_if->core_params->en_multiple_tx_fifo && core_if->dma_enable) {
  115125. + core_if->start_predict = 0;
  115126. + for (i = 0; i<= core_if->dev_if->num_in_eps; ++i) {
  115127. + core_if->nextep_seq[i] = 0xff; // 0xff - EP not active
  115128. + }
  115129. + core_if->nextep_seq[0] = 0;
  115130. + core_if->first_in_nextep_seq = 0;
  115131. + diepctl.d32 = DWC_READ_REG32(&dev_if->in_ep_regs[0]->diepctl);
  115132. + diepctl.b.nextep = 0;
  115133. + DWC_WRITE_REG32(&dev_if->in_ep_regs[0]->diepctl, diepctl.d32);
  115134. +
  115135. + /* Update IN Endpoint Mismatch Count by active IN NP EP count + 1 */
  115136. + dcfg.d32 = DWC_READ_REG32(&dev_if->dev_global_regs->dcfg);
  115137. + dcfg.b.epmscnt = 2;
  115138. + DWC_WRITE_REG32(&dev_if->dev_global_regs->dcfg, dcfg.d32);
  115139. +
  115140. + DWC_DEBUGPL(DBG_PCDV,
  115141. + "%s first_in_nextep_seq= %2d; nextep_seq[]:\n",
  115142. + __func__, core_if->first_in_nextep_seq);
  115143. + for (i=0; i <= core_if->dev_if->num_in_eps; i++) {
  115144. + DWC_DEBUGPL(DBG_PCDV, "%2d\n", core_if->nextep_seq[i]);
  115145. + }
  115146. + }
  115147. +
  115148. + if (core_if->multiproc_int_enable) {
  115149. + daintmsk.b.inep0 = 1;
  115150. + daintmsk.b.outep0 = 1;
  115151. + DWC_WRITE_REG32(&dev_if->dev_global_regs->deachintmsk,
  115152. + daintmsk.d32);
  115153. +
  115154. + doepmsk.b.setup = 1;
  115155. + doepmsk.b.xfercompl = 1;
  115156. + doepmsk.b.ahberr = 1;
  115157. + doepmsk.b.epdisabled = 1;
  115158. +
  115159. + if ((core_if->dma_desc_enable) ||
  115160. + (core_if->dma_enable
  115161. + && core_if->snpsid >= OTG_CORE_REV_3_00a)) {
  115162. + doepmsk.b.stsphsercvd = 1;
  115163. + }
  115164. + if (core_if->dma_desc_enable)
  115165. + doepmsk.b.bna = 1;
  115166. +/*
  115167. + doepmsk.b.babble = 1;
  115168. + doepmsk.b.nyet = 1;
  115169. +
  115170. + if (core_if->dma_enable) {
  115171. + doepmsk.b.nak = 1;
  115172. + }
  115173. +*/
  115174. + DWC_WRITE_REG32(&dev_if->dev_global_regs->doepeachintmsk[0],
  115175. + doepmsk.d32);
  115176. +
  115177. + diepmsk.b.xfercompl = 1;
  115178. + diepmsk.b.timeout = 1;
  115179. + diepmsk.b.epdisabled = 1;
  115180. + diepmsk.b.ahberr = 1;
  115181. + diepmsk.b.intknepmis = 1;
  115182. + if (!core_if->en_multiple_tx_fifo && core_if->dma_enable)
  115183. + diepmsk.b.intknepmis = 0;
  115184. +
  115185. +/* if (core_if->dma_desc_enable) {
  115186. + diepmsk.b.bna = 1;
  115187. + }
  115188. +*/
  115189. +/*
  115190. + if (core_if->dma_enable) {
  115191. + diepmsk.b.nak = 1;
  115192. + }
  115193. +*/
  115194. + DWC_WRITE_REG32(&dev_if->dev_global_regs->diepeachintmsk[0],
  115195. + diepmsk.d32);
  115196. + } else {
  115197. + daintmsk.b.inep0 = 1;
  115198. + daintmsk.b.outep0 = 1;
  115199. + DWC_WRITE_REG32(&dev_if->dev_global_regs->daintmsk,
  115200. + daintmsk.d32);
  115201. +
  115202. + doepmsk.b.setup = 1;
  115203. + doepmsk.b.xfercompl = 1;
  115204. + doepmsk.b.ahberr = 1;
  115205. + doepmsk.b.epdisabled = 1;
  115206. +
  115207. + if ((core_if->dma_desc_enable) ||
  115208. + (core_if->dma_enable
  115209. + && core_if->snpsid >= OTG_CORE_REV_3_00a)) {
  115210. + doepmsk.b.stsphsercvd = 1;
  115211. + }
  115212. + if (core_if->dma_desc_enable)
  115213. + doepmsk.b.bna = 1;
  115214. + DWC_WRITE_REG32(&dev_if->dev_global_regs->doepmsk, doepmsk.d32);
  115215. +
  115216. + diepmsk.b.xfercompl = 1;
  115217. + diepmsk.b.timeout = 1;
  115218. + diepmsk.b.epdisabled = 1;
  115219. + diepmsk.b.ahberr = 1;
  115220. + if (!core_if->en_multiple_tx_fifo && core_if->dma_enable)
  115221. + diepmsk.b.intknepmis = 0;
  115222. +/*
  115223. + if (core_if->dma_desc_enable) {
  115224. + diepmsk.b.bna = 1;
  115225. + }
  115226. +*/
  115227. +
  115228. + DWC_WRITE_REG32(&dev_if->dev_global_regs->diepmsk, diepmsk.d32);
  115229. + }
  115230. +
  115231. + /* Reset Device Address */
  115232. + dcfg.d32 = DWC_READ_REG32(&dev_if->dev_global_regs->dcfg);
  115233. + dcfg.b.devaddr = 0;
  115234. + DWC_WRITE_REG32(&dev_if->dev_global_regs->dcfg, dcfg.d32);
  115235. +
  115236. + /* setup EP0 to receive SETUP packets */
  115237. + if (core_if->snpsid <= OTG_CORE_REV_2_94a)
  115238. + ep0_out_start(core_if, pcd);
  115239. +
  115240. + /* Clear interrupt */
  115241. + gintsts.d32 = 0;
  115242. + gintsts.b.usbreset = 1;
  115243. + DWC_WRITE_REG32(&core_if->core_global_regs->gintsts, gintsts.d32);
  115244. +
  115245. + return 1;
  115246. +}
  115247. +
  115248. +/**
  115249. + * Get the device speed from the device status register and convert it
  115250. + * to USB speed constant.
  115251. + *
  115252. + * @param core_if Programming view of DWC_otg controller.
  115253. + */
  115254. +static int get_device_speed(dwc_otg_core_if_t * core_if)
  115255. +{
  115256. + dsts_data_t dsts;
  115257. + int speed = 0;
  115258. + dsts.d32 = DWC_READ_REG32(&core_if->dev_if->dev_global_regs->dsts);
  115259. +
  115260. + switch (dsts.b.enumspd) {
  115261. + case DWC_DSTS_ENUMSPD_HS_PHY_30MHZ_OR_60MHZ:
  115262. + speed = USB_SPEED_HIGH;
  115263. + break;
  115264. + case DWC_DSTS_ENUMSPD_FS_PHY_30MHZ_OR_60MHZ:
  115265. + case DWC_DSTS_ENUMSPD_FS_PHY_48MHZ:
  115266. + speed = USB_SPEED_FULL;
  115267. + break;
  115268. +
  115269. + case DWC_DSTS_ENUMSPD_LS_PHY_6MHZ:
  115270. + speed = USB_SPEED_LOW;
  115271. + break;
  115272. + }
  115273. +
  115274. + return speed;
  115275. +}
  115276. +
  115277. +/**
  115278. + * Read the device status register and set the device speed in the
  115279. + * data structure.
  115280. + * Set up EP0 to receive SETUP packets by calling dwc_ep0_activate.
  115281. + */
  115282. +int32_t dwc_otg_pcd_handle_enum_done_intr(dwc_otg_pcd_t * pcd)
  115283. +{
  115284. + dwc_otg_pcd_ep_t *ep0 = &pcd->ep0;
  115285. + gintsts_data_t gintsts;
  115286. + gusbcfg_data_t gusbcfg;
  115287. + dwc_otg_core_global_regs_t *global_regs =
  115288. + GET_CORE_IF(pcd)->core_global_regs;
  115289. + uint8_t utmi16b, utmi8b;
  115290. + int speed;
  115291. + DWC_DEBUGPL(DBG_PCD, "SPEED ENUM\n");
  115292. +
  115293. + if (GET_CORE_IF(pcd)->snpsid >= OTG_CORE_REV_2_60a) {
  115294. + utmi16b = 6; //vahrama old value was 6;
  115295. + utmi8b = 9;
  115296. + } else {
  115297. + utmi16b = 4;
  115298. + utmi8b = 8;
  115299. + }
  115300. + dwc_otg_ep0_activate(GET_CORE_IF(pcd), &ep0->dwc_ep);
  115301. + if (GET_CORE_IF(pcd)->snpsid >= OTG_CORE_REV_3_00a) {
  115302. + ep0_out_start(GET_CORE_IF(pcd), pcd);
  115303. + }
  115304. +
  115305. +#ifdef DEBUG_EP0
  115306. + print_ep0_state(pcd);
  115307. +#endif
  115308. +
  115309. + if (pcd->ep0state == EP0_DISCONNECT) {
  115310. + pcd->ep0state = EP0_IDLE;
  115311. + } else if (pcd->ep0state == EP0_STALL) {
  115312. + pcd->ep0state = EP0_IDLE;
  115313. + }
  115314. +
  115315. + pcd->ep0state = EP0_IDLE;
  115316. +
  115317. + ep0->stopped = 0;
  115318. +
  115319. + speed = get_device_speed(GET_CORE_IF(pcd));
  115320. + pcd->fops->connect(pcd, speed);
  115321. +
  115322. + /* Set USB turnaround time based on device speed and PHY interface. */
  115323. + gusbcfg.d32 = DWC_READ_REG32(&global_regs->gusbcfg);
  115324. + if (speed == USB_SPEED_HIGH) {
  115325. + if (GET_CORE_IF(pcd)->hwcfg2.b.hs_phy_type ==
  115326. + DWC_HWCFG2_HS_PHY_TYPE_ULPI) {
  115327. + /* ULPI interface */
  115328. + gusbcfg.b.usbtrdtim = 9;
  115329. + }
  115330. + if (GET_CORE_IF(pcd)->hwcfg2.b.hs_phy_type ==
  115331. + DWC_HWCFG2_HS_PHY_TYPE_UTMI) {
  115332. + /* UTMI+ interface */
  115333. + if (GET_CORE_IF(pcd)->hwcfg4.b.utmi_phy_data_width == 0) {
  115334. + gusbcfg.b.usbtrdtim = utmi8b;
  115335. + } else if (GET_CORE_IF(pcd)->hwcfg4.
  115336. + b.utmi_phy_data_width == 1) {
  115337. + gusbcfg.b.usbtrdtim = utmi16b;
  115338. + } else if (GET_CORE_IF(pcd)->
  115339. + core_params->phy_utmi_width == 8) {
  115340. + gusbcfg.b.usbtrdtim = utmi8b;
  115341. + } else {
  115342. + gusbcfg.b.usbtrdtim = utmi16b;
  115343. + }
  115344. + }
  115345. + if (GET_CORE_IF(pcd)->hwcfg2.b.hs_phy_type ==
  115346. + DWC_HWCFG2_HS_PHY_TYPE_UTMI_ULPI) {
  115347. + /* UTMI+ OR ULPI interface */
  115348. + if (gusbcfg.b.ulpi_utmi_sel == 1) {
  115349. + /* ULPI interface */
  115350. + gusbcfg.b.usbtrdtim = 9;
  115351. + } else {
  115352. + /* UTMI+ interface */
  115353. + if (GET_CORE_IF(pcd)->
  115354. + core_params->phy_utmi_width == 16) {
  115355. + gusbcfg.b.usbtrdtim = utmi16b;
  115356. + } else {
  115357. + gusbcfg.b.usbtrdtim = utmi8b;
  115358. + }
  115359. + }
  115360. + }
  115361. + } else {
  115362. + /* Full or low speed */
  115363. + gusbcfg.b.usbtrdtim = 9;
  115364. + }
  115365. + DWC_WRITE_REG32(&global_regs->gusbcfg, gusbcfg.d32);
  115366. +
  115367. + /* Clear interrupt */
  115368. + gintsts.d32 = 0;
  115369. + gintsts.b.enumdone = 1;
  115370. + DWC_WRITE_REG32(&GET_CORE_IF(pcd)->core_global_regs->gintsts,
  115371. + gintsts.d32);
  115372. + return 1;
  115373. +}
  115374. +
  115375. +/**
  115376. + * This interrupt indicates that the ISO OUT Packet was dropped due to
  115377. + * Rx FIFO full or Rx Status Queue Full. If this interrupt occurs
  115378. + * read all the data from the Rx FIFO.
  115379. + */
  115380. +int32_t dwc_otg_pcd_handle_isoc_out_packet_dropped_intr(dwc_otg_pcd_t * pcd)
  115381. +{
  115382. + gintmsk_data_t intr_mask = {.d32 = 0 };
  115383. + gintsts_data_t gintsts;
  115384. +
  115385. + DWC_WARN("INTERRUPT Handler not implemented for %s\n",
  115386. + "ISOC Out Dropped");
  115387. +
  115388. + intr_mask.b.isooutdrop = 1;
  115389. + DWC_MODIFY_REG32(&GET_CORE_IF(pcd)->core_global_regs->gintmsk,
  115390. + intr_mask.d32, 0);
  115391. +
  115392. + /* Clear interrupt */
  115393. + gintsts.d32 = 0;
  115394. + gintsts.b.isooutdrop = 1;
  115395. + DWC_WRITE_REG32(&GET_CORE_IF(pcd)->core_global_regs->gintsts,
  115396. + gintsts.d32);
  115397. +
  115398. + return 1;
  115399. +}
  115400. +
  115401. +/**
  115402. + * This interrupt indicates the end of the portion of the micro-frame
  115403. + * for periodic transactions. If there is a periodic transaction for
  115404. + * the next frame, load the packets into the EP periodic Tx FIFO.
  115405. + */
  115406. +int32_t dwc_otg_pcd_handle_end_periodic_frame_intr(dwc_otg_pcd_t * pcd)
  115407. +{
  115408. + gintmsk_data_t intr_mask = {.d32 = 0 };
  115409. + gintsts_data_t gintsts;
  115410. + DWC_PRINTF("INTERRUPT Handler not implemented for %s\n", "EOP");
  115411. +
  115412. + intr_mask.b.eopframe = 1;
  115413. + DWC_MODIFY_REG32(&GET_CORE_IF(pcd)->core_global_regs->gintmsk,
  115414. + intr_mask.d32, 0);
  115415. +
  115416. + /* Clear interrupt */
  115417. + gintsts.d32 = 0;
  115418. + gintsts.b.eopframe = 1;
  115419. + DWC_WRITE_REG32(&GET_CORE_IF(pcd)->core_global_regs->gintsts,
  115420. + gintsts.d32);
  115421. +
  115422. + return 1;
  115423. +}
  115424. +
  115425. +/**
  115426. + * This interrupt indicates that EP of the packet on the top of the
  115427. + * non-periodic Tx FIFO does not match EP of the IN Token received.
  115428. + *
  115429. + * The "Device IN Token Queue" Registers are read to determine the
  115430. + * order the IN Tokens have been received. The non-periodic Tx FIFO
  115431. + * is flushed, so it can be reloaded in the order seen in the IN Token
  115432. + * Queue.
  115433. + */
  115434. +int32_t dwc_otg_pcd_handle_ep_mismatch_intr(dwc_otg_pcd_t * pcd)
  115435. +{
  115436. + gintsts_data_t gintsts;
  115437. + dwc_otg_core_if_t *core_if = GET_CORE_IF(pcd);
  115438. + dctl_data_t dctl;
  115439. + gintmsk_data_t intr_mask = {.d32 = 0 };
  115440. +
  115441. + if (!core_if->en_multiple_tx_fifo && core_if->dma_enable) {
  115442. + core_if->start_predict = 1;
  115443. +
  115444. + DWC_DEBUGPL(DBG_PCDV, "%s(%p)\n", __func__, core_if);
  115445. +
  115446. + gintsts.d32 = DWC_READ_REG32(&core_if->core_global_regs->gintsts);
  115447. + if (!gintsts.b.ginnakeff) {
  115448. + /* Disable EP Mismatch interrupt */
  115449. + intr_mask.d32 = 0;
  115450. + intr_mask.b.epmismatch = 1;
  115451. + DWC_MODIFY_REG32(&core_if->core_global_regs->gintmsk, intr_mask.d32, 0);
  115452. + /* Enable the Global IN NAK Effective Interrupt */
  115453. + intr_mask.d32 = 0;
  115454. + intr_mask.b.ginnakeff = 1;
  115455. + DWC_MODIFY_REG32(&core_if->core_global_regs->gintmsk, 0, intr_mask.d32);
  115456. + /* Set the global non-periodic IN NAK handshake */
  115457. + dctl.d32 = DWC_READ_REG32(&core_if->dev_if->dev_global_regs->dctl);
  115458. + dctl.b.sgnpinnak = 1;
  115459. + DWC_WRITE_REG32(&core_if->dev_if->dev_global_regs->dctl, dctl.d32);
  115460. + } else {
  115461. + DWC_PRINTF("gintsts.b.ginnakeff = 1! dctl.b.sgnpinnak not set\n");
  115462. + }
  115463. + /* Disabling of all EP's will be done in dwc_otg_pcd_handle_in_nak_effective()
  115464. + * handler after Global IN NAK Effective interrupt will be asserted */
  115465. + }
  115466. + /* Clear interrupt */
  115467. + gintsts.d32 = 0;
  115468. + gintsts.b.epmismatch = 1;
  115469. + DWC_WRITE_REG32(&core_if->core_global_regs->gintsts, gintsts.d32);
  115470. +
  115471. + return 1;
  115472. +}
  115473. +
  115474. +/**
  115475. + * This interrupt is valid only in DMA mode. This interrupt indicates that the
  115476. + * core has stopped fetching data for IN endpoints due to the unavailability of
  115477. + * TxFIFO space or Request Queue space. This interrupt is used by the
  115478. + * application for an endpoint mismatch algorithm.
  115479. + *
  115480. + * @param pcd The PCD
  115481. + */
  115482. +int32_t dwc_otg_pcd_handle_ep_fetsusp_intr(dwc_otg_pcd_t * pcd)
  115483. +{
  115484. + gintsts_data_t gintsts;
  115485. + gintmsk_data_t gintmsk_data;
  115486. + dctl_data_t dctl;
  115487. + dwc_otg_core_if_t *core_if = GET_CORE_IF(pcd);
  115488. + DWC_DEBUGPL(DBG_PCDV, "%s(%p)\n", __func__, core_if);
  115489. +
  115490. + /* Clear the global non-periodic IN NAK handshake */
  115491. + dctl.d32 = 0;
  115492. + dctl.b.cgnpinnak = 1;
  115493. + DWC_MODIFY_REG32(&core_if->dev_if->dev_global_regs->dctl, dctl.d32, dctl.d32);
  115494. +
  115495. + /* Mask GINTSTS.FETSUSP interrupt */
  115496. + gintmsk_data.d32 = DWC_READ_REG32(&core_if->core_global_regs->gintmsk);
  115497. + gintmsk_data.b.fetsusp = 0;
  115498. + DWC_WRITE_REG32(&core_if->core_global_regs->gintmsk, gintmsk_data.d32);
  115499. +
  115500. + /* Clear interrupt */
  115501. + gintsts.d32 = 0;
  115502. + gintsts.b.fetsusp = 1;
  115503. + DWC_WRITE_REG32(&core_if->core_global_regs->gintsts, gintsts.d32);
  115504. +
  115505. + return 1;
  115506. +}
  115507. +/**
  115508. + * This funcion stalls EP0.
  115509. + */
  115510. +static inline void ep0_do_stall(dwc_otg_pcd_t * pcd, const int err_val)
  115511. +{
  115512. + dwc_otg_pcd_ep_t *ep0 = &pcd->ep0;
  115513. + usb_device_request_t *ctrl = &pcd->setup_pkt->req;
  115514. + DWC_WARN("req %02x.%02x protocol STALL; err %d\n",
  115515. + ctrl->bmRequestType, ctrl->bRequest, err_val);
  115516. +
  115517. + ep0->dwc_ep.is_in = 1;
  115518. + dwc_otg_ep_set_stall(GET_CORE_IF(pcd), &ep0->dwc_ep);
  115519. + pcd->ep0.stopped = 1;
  115520. + pcd->ep0state = EP0_IDLE;
  115521. + ep0_out_start(GET_CORE_IF(pcd), pcd);
  115522. +}
  115523. +
  115524. +/**
  115525. + * This functions delegates the setup command to the gadget driver.
  115526. + */
  115527. +static inline void do_gadget_setup(dwc_otg_pcd_t * pcd,
  115528. + usb_device_request_t * ctrl)
  115529. +{
  115530. + int ret = 0;
  115531. + DWC_SPINUNLOCK(pcd->lock);
  115532. + ret = pcd->fops->setup(pcd, (uint8_t *) ctrl);
  115533. + DWC_SPINLOCK(pcd->lock);
  115534. + if (ret < 0) {
  115535. + ep0_do_stall(pcd, ret);
  115536. + }
  115537. +
  115538. + /** @todo This is a g_file_storage gadget driver specific
  115539. + * workaround: a DELAYED_STATUS result from the fsg_setup
  115540. + * routine will result in the gadget queueing a EP0 IN status
  115541. + * phase for a two-stage control transfer. Exactly the same as
  115542. + * a SET_CONFIGURATION/SET_INTERFACE except that this is a class
  115543. + * specific request. Need a generic way to know when the gadget
  115544. + * driver will queue the status phase. Can we assume when we
  115545. + * call the gadget driver setup() function that it will always
  115546. + * queue and require the following flag? Need to look into
  115547. + * this.
  115548. + */
  115549. +
  115550. + if (ret == 256 + 999) {
  115551. + pcd->request_config = 1;
  115552. + }
  115553. +}
  115554. +
  115555. +#ifdef DWC_UTE_CFI
  115556. +/**
  115557. + * This functions delegates the CFI setup commands to the gadget driver.
  115558. + * This function will return a negative value to indicate a failure.
  115559. + */
  115560. +static inline int cfi_gadget_setup(dwc_otg_pcd_t * pcd,
  115561. + struct cfi_usb_ctrlrequest *ctrl_req)
  115562. +{
  115563. + int ret = 0;
  115564. +
  115565. + if (pcd->fops && pcd->fops->cfi_setup) {
  115566. + DWC_SPINUNLOCK(pcd->lock);
  115567. + ret = pcd->fops->cfi_setup(pcd, ctrl_req);
  115568. + DWC_SPINLOCK(pcd->lock);
  115569. + if (ret < 0) {
  115570. + ep0_do_stall(pcd, ret);
  115571. + return ret;
  115572. + }
  115573. + }
  115574. +
  115575. + return ret;
  115576. +}
  115577. +#endif
  115578. +
  115579. +/**
  115580. + * This function starts the Zero-Length Packet for the IN status phase
  115581. + * of a 2 stage control transfer.
  115582. + */
  115583. +static inline void do_setup_in_status_phase(dwc_otg_pcd_t * pcd)
  115584. +{
  115585. + dwc_otg_pcd_ep_t *ep0 = &pcd->ep0;
  115586. + if (pcd->ep0state == EP0_STALL) {
  115587. + return;
  115588. + }
  115589. +
  115590. + pcd->ep0state = EP0_IN_STATUS_PHASE;
  115591. +
  115592. + /* Prepare for more SETUP Packets */
  115593. + DWC_DEBUGPL(DBG_PCD, "EP0 IN ZLP\n");
  115594. + if ((GET_CORE_IF(pcd)->snpsid >= OTG_CORE_REV_3_00a)
  115595. + && (pcd->core_if->dma_desc_enable)
  115596. + && (ep0->dwc_ep.xfer_count < ep0->dwc_ep.total_len)) {
  115597. + DWC_DEBUGPL(DBG_PCDV,
  115598. + "Data terminated wait next packet in out_desc_addr\n");
  115599. + pcd->backup_buf = phys_to_virt(ep0->dwc_ep.dma_addr);
  115600. + pcd->data_terminated = 1;
  115601. + }
  115602. + ep0->dwc_ep.xfer_len = 0;
  115603. + ep0->dwc_ep.xfer_count = 0;
  115604. + ep0->dwc_ep.is_in = 1;
  115605. + ep0->dwc_ep.dma_addr = pcd->setup_pkt_dma_handle;
  115606. + dwc_otg_ep0_start_transfer(GET_CORE_IF(pcd), &ep0->dwc_ep);
  115607. +
  115608. + /* Prepare for more SETUP Packets */
  115609. + //ep0_out_start(GET_CORE_IF(pcd), pcd);
  115610. +}
  115611. +
  115612. +/**
  115613. + * This function starts the Zero-Length Packet for the OUT status phase
  115614. + * of a 2 stage control transfer.
  115615. + */
  115616. +static inline void do_setup_out_status_phase(dwc_otg_pcd_t * pcd)
  115617. +{
  115618. + dwc_otg_pcd_ep_t *ep0 = &pcd->ep0;
  115619. + if (pcd->ep0state == EP0_STALL) {
  115620. + DWC_DEBUGPL(DBG_PCD, "EP0 STALLED\n");
  115621. + return;
  115622. + }
  115623. + pcd->ep0state = EP0_OUT_STATUS_PHASE;
  115624. +
  115625. + DWC_DEBUGPL(DBG_PCD, "EP0 OUT ZLP\n");
  115626. + ep0->dwc_ep.xfer_len = 0;
  115627. + ep0->dwc_ep.xfer_count = 0;
  115628. + ep0->dwc_ep.is_in = 0;
  115629. + ep0->dwc_ep.dma_addr = pcd->setup_pkt_dma_handle;
  115630. + dwc_otg_ep0_start_transfer(GET_CORE_IF(pcd), &ep0->dwc_ep);
  115631. +
  115632. + /* Prepare for more SETUP Packets */
  115633. + if (GET_CORE_IF(pcd)->dma_enable == 0) {
  115634. + ep0_out_start(GET_CORE_IF(pcd), pcd);
  115635. + }
  115636. +}
  115637. +
  115638. +/**
  115639. + * Clear the EP halt (STALL) and if pending requests start the
  115640. + * transfer.
  115641. + */
  115642. +static inline void pcd_clear_halt(dwc_otg_pcd_t * pcd, dwc_otg_pcd_ep_t * ep)
  115643. +{
  115644. + if (ep->dwc_ep.stall_clear_flag == 0)
  115645. + dwc_otg_ep_clear_stall(GET_CORE_IF(pcd), &ep->dwc_ep);
  115646. +
  115647. + /* Reactive the EP */
  115648. + dwc_otg_ep_activate(GET_CORE_IF(pcd), &ep->dwc_ep);
  115649. + if (ep->stopped) {
  115650. + ep->stopped = 0;
  115651. + /* If there is a request in the EP queue start it */
  115652. +
  115653. + /** @todo FIXME: this causes an EP mismatch in DMA mode.
  115654. + * epmismatch not yet implemented. */
  115655. +
  115656. + /*
  115657. + * Above fixme is solved by implmenting a tasklet to call the
  115658. + * start_next_request(), outside of interrupt context at some
  115659. + * time after the current time, after a clear-halt setup packet.
  115660. + * Still need to implement ep mismatch in the future if a gadget
  115661. + * ever uses more than one endpoint at once
  115662. + */
  115663. + ep->queue_sof = 1;
  115664. + DWC_TASK_SCHEDULE(pcd->start_xfer_tasklet);
  115665. + }
  115666. + /* Start Control Status Phase */
  115667. + do_setup_in_status_phase(pcd);
  115668. +}
  115669. +
  115670. +/**
  115671. + * This function is called when the SET_FEATURE TEST_MODE Setup packet
  115672. + * is sent from the host. The Device Control register is written with
  115673. + * the Test Mode bits set to the specified Test Mode. This is done as
  115674. + * a tasklet so that the "Status" phase of the control transfer
  115675. + * completes before transmitting the TEST packets.
  115676. + *
  115677. + * @todo This has not been tested since the tasklet struct was put
  115678. + * into the PCD struct!
  115679. + *
  115680. + */
  115681. +void do_test_mode(void *data)
  115682. +{
  115683. + dctl_data_t dctl;
  115684. + dwc_otg_pcd_t *pcd = (dwc_otg_pcd_t *) data;
  115685. + dwc_otg_core_if_t *core_if = GET_CORE_IF(pcd);
  115686. + int test_mode = pcd->test_mode;
  115687. +
  115688. +// DWC_WARN("%s() has not been tested since being rewritten!\n", __func__);
  115689. +
  115690. + dctl.d32 = DWC_READ_REG32(&core_if->dev_if->dev_global_regs->dctl);
  115691. + switch (test_mode) {
  115692. + case 1: // TEST_J
  115693. + dctl.b.tstctl = 1;
  115694. + break;
  115695. +
  115696. + case 2: // TEST_K
  115697. + dctl.b.tstctl = 2;
  115698. + break;
  115699. +
  115700. + case 3: // TEST_SE0_NAK
  115701. + dctl.b.tstctl = 3;
  115702. + break;
  115703. +
  115704. + case 4: // TEST_PACKET
  115705. + dctl.b.tstctl = 4;
  115706. + break;
  115707. +
  115708. + case 5: // TEST_FORCE_ENABLE
  115709. + dctl.b.tstctl = 5;
  115710. + break;
  115711. + }
  115712. + DWC_WRITE_REG32(&core_if->dev_if->dev_global_regs->dctl, dctl.d32);
  115713. +}
  115714. +
  115715. +/**
  115716. + * This function process the GET_STATUS Setup Commands.
  115717. + */
  115718. +static inline void do_get_status(dwc_otg_pcd_t * pcd)
  115719. +{
  115720. + usb_device_request_t ctrl = pcd->setup_pkt->req;
  115721. + dwc_otg_pcd_ep_t *ep;
  115722. + dwc_otg_pcd_ep_t *ep0 = &pcd->ep0;
  115723. + uint16_t *status = pcd->status_buf;
  115724. + dwc_otg_core_if_t *core_if = GET_CORE_IF(pcd);
  115725. +
  115726. +#ifdef DEBUG_EP0
  115727. + DWC_DEBUGPL(DBG_PCD,
  115728. + "GET_STATUS %02x.%02x v%04x i%04x l%04x\n",
  115729. + ctrl.bmRequestType, ctrl.bRequest,
  115730. + UGETW(ctrl.wValue), UGETW(ctrl.wIndex),
  115731. + UGETW(ctrl.wLength));
  115732. +#endif
  115733. +
  115734. + switch (UT_GET_RECIPIENT(ctrl.bmRequestType)) {
  115735. + case UT_DEVICE:
  115736. + if(UGETW(ctrl.wIndex) == 0xF000) { /* OTG Status selector */
  115737. + DWC_PRINTF("wIndex - %d\n", UGETW(ctrl.wIndex));
  115738. + DWC_PRINTF("OTG VERSION - %d\n", core_if->otg_ver);
  115739. + DWC_PRINTF("OTG CAP - %d, %d\n",
  115740. + core_if->core_params->otg_cap,
  115741. + DWC_OTG_CAP_PARAM_HNP_SRP_CAPABLE);
  115742. + if (core_if->otg_ver == 1
  115743. + && core_if->core_params->otg_cap ==
  115744. + DWC_OTG_CAP_PARAM_HNP_SRP_CAPABLE) {
  115745. + uint8_t *otgsts = (uint8_t*)pcd->status_buf;
  115746. + *otgsts = (core_if->otg_sts & 0x1);
  115747. + pcd->ep0_pending = 1;
  115748. + ep0->dwc_ep.start_xfer_buff =
  115749. + (uint8_t *) otgsts;
  115750. + ep0->dwc_ep.xfer_buff = (uint8_t *) otgsts;
  115751. + ep0->dwc_ep.dma_addr =
  115752. + pcd->status_buf_dma_handle;
  115753. + ep0->dwc_ep.xfer_len = 1;
  115754. + ep0->dwc_ep.xfer_count = 0;
  115755. + ep0->dwc_ep.total_len = ep0->dwc_ep.xfer_len;
  115756. + dwc_otg_ep0_start_transfer(GET_CORE_IF(pcd),
  115757. + &ep0->dwc_ep);
  115758. + return;
  115759. + } else {
  115760. + ep0_do_stall(pcd, -DWC_E_NOT_SUPPORTED);
  115761. + return;
  115762. + }
  115763. + break;
  115764. + } else {
  115765. + *status = 0x1; /* Self powered */
  115766. + *status |= pcd->remote_wakeup_enable << 1;
  115767. + break;
  115768. + }
  115769. + case UT_INTERFACE:
  115770. + *status = 0;
  115771. + break;
  115772. +
  115773. + case UT_ENDPOINT:
  115774. + ep = get_ep_by_addr(pcd, UGETW(ctrl.wIndex));
  115775. + if (ep == 0 || UGETW(ctrl.wLength) > 2) {
  115776. + ep0_do_stall(pcd, -DWC_E_NOT_SUPPORTED);
  115777. + return;
  115778. + }
  115779. + /** @todo check for EP stall */
  115780. + *status = ep->stopped;
  115781. + break;
  115782. + }
  115783. + pcd->ep0_pending = 1;
  115784. + ep0->dwc_ep.start_xfer_buff = (uint8_t *) status;
  115785. + ep0->dwc_ep.xfer_buff = (uint8_t *) status;
  115786. + ep0->dwc_ep.dma_addr = pcd->status_buf_dma_handle;
  115787. + ep0->dwc_ep.xfer_len = 2;
  115788. + ep0->dwc_ep.xfer_count = 0;
  115789. + ep0->dwc_ep.total_len = ep0->dwc_ep.xfer_len;
  115790. + dwc_otg_ep0_start_transfer(GET_CORE_IF(pcd), &ep0->dwc_ep);
  115791. +}
  115792. +
  115793. +/**
  115794. + * This function process the SET_FEATURE Setup Commands.
  115795. + */
  115796. +static inline void do_set_feature(dwc_otg_pcd_t * pcd)
  115797. +{
  115798. + dwc_otg_core_if_t *core_if = GET_CORE_IF(pcd);
  115799. + dwc_otg_core_global_regs_t *global_regs = core_if->core_global_regs;
  115800. + usb_device_request_t ctrl = pcd->setup_pkt->req;
  115801. + dwc_otg_pcd_ep_t *ep = 0;
  115802. + int32_t otg_cap_param = core_if->core_params->otg_cap;
  115803. + gotgctl_data_t gotgctl = {.d32 = 0 };
  115804. +
  115805. + DWC_DEBUGPL(DBG_PCD, "SET_FEATURE:%02x.%02x v%04x i%04x l%04x\n",
  115806. + ctrl.bmRequestType, ctrl.bRequest,
  115807. + UGETW(ctrl.wValue), UGETW(ctrl.wIndex),
  115808. + UGETW(ctrl.wLength));
  115809. + DWC_DEBUGPL(DBG_PCD, "otg_cap=%d\n", otg_cap_param);
  115810. +
  115811. + switch (UT_GET_RECIPIENT(ctrl.bmRequestType)) {
  115812. + case UT_DEVICE:
  115813. + switch (UGETW(ctrl.wValue)) {
  115814. + case UF_DEVICE_REMOTE_WAKEUP:
  115815. + pcd->remote_wakeup_enable = 1;
  115816. + break;
  115817. +
  115818. + case UF_TEST_MODE:
  115819. + /* Setup the Test Mode tasklet to do the Test
  115820. + * Packet generation after the SETUP Status
  115821. + * phase has completed. */
  115822. +
  115823. + /** @todo This has not been tested since the
  115824. + * tasklet struct was put into the PCD
  115825. + * struct! */
  115826. + pcd->test_mode = UGETW(ctrl.wIndex) >> 8;
  115827. + DWC_TASK_SCHEDULE(pcd->test_mode_tasklet);
  115828. + break;
  115829. +
  115830. + case UF_DEVICE_B_HNP_ENABLE:
  115831. + DWC_DEBUGPL(DBG_PCDV,
  115832. + "SET_FEATURE: USB_DEVICE_B_HNP_ENABLE\n");
  115833. +
  115834. + /* dev may initiate HNP */
  115835. + if (otg_cap_param == DWC_OTG_CAP_PARAM_HNP_SRP_CAPABLE) {
  115836. + pcd->b_hnp_enable = 1;
  115837. + dwc_otg_pcd_update_otg(pcd, 0);
  115838. + DWC_DEBUGPL(DBG_PCD, "Request B HNP\n");
  115839. + /**@todo Is the gotgctl.devhnpen cleared
  115840. + * by a USB Reset? */
  115841. + gotgctl.b.devhnpen = 1;
  115842. + gotgctl.b.hnpreq = 1;
  115843. + DWC_WRITE_REG32(&global_regs->gotgctl,
  115844. + gotgctl.d32);
  115845. + } else {
  115846. + ep0_do_stall(pcd, -DWC_E_NOT_SUPPORTED);
  115847. + return;
  115848. + }
  115849. + break;
  115850. +
  115851. + case UF_DEVICE_A_HNP_SUPPORT:
  115852. + /* RH port supports HNP */
  115853. + DWC_DEBUGPL(DBG_PCDV,
  115854. + "SET_FEATURE: USB_DEVICE_A_HNP_SUPPORT\n");
  115855. + if (otg_cap_param == DWC_OTG_CAP_PARAM_HNP_SRP_CAPABLE) {
  115856. + pcd->a_hnp_support = 1;
  115857. + dwc_otg_pcd_update_otg(pcd, 0);
  115858. + } else {
  115859. + ep0_do_stall(pcd, -DWC_E_NOT_SUPPORTED);
  115860. + return;
  115861. + }
  115862. + break;
  115863. +
  115864. + case UF_DEVICE_A_ALT_HNP_SUPPORT:
  115865. + /* other RH port does */
  115866. + DWC_DEBUGPL(DBG_PCDV,
  115867. + "SET_FEATURE: USB_DEVICE_A_ALT_HNP_SUPPORT\n");
  115868. + if (otg_cap_param == DWC_OTG_CAP_PARAM_HNP_SRP_CAPABLE) {
  115869. + pcd->a_alt_hnp_support = 1;
  115870. + dwc_otg_pcd_update_otg(pcd, 0);
  115871. + } else {
  115872. + ep0_do_stall(pcd, -DWC_E_NOT_SUPPORTED);
  115873. + return;
  115874. + }
  115875. + break;
  115876. +
  115877. + default:
  115878. + ep0_do_stall(pcd, -DWC_E_NOT_SUPPORTED);
  115879. + return;
  115880. +
  115881. + }
  115882. + do_setup_in_status_phase(pcd);
  115883. + break;
  115884. +
  115885. + case UT_INTERFACE:
  115886. + do_gadget_setup(pcd, &ctrl);
  115887. + break;
  115888. +
  115889. + case UT_ENDPOINT:
  115890. + if (UGETW(ctrl.wValue) == UF_ENDPOINT_HALT) {
  115891. + ep = get_ep_by_addr(pcd, UGETW(ctrl.wIndex));
  115892. + if (ep == 0) {
  115893. + ep0_do_stall(pcd, -DWC_E_NOT_SUPPORTED);
  115894. + return;
  115895. + }
  115896. + ep->stopped = 1;
  115897. + dwc_otg_ep_set_stall(core_if, &ep->dwc_ep);
  115898. + }
  115899. + do_setup_in_status_phase(pcd);
  115900. + break;
  115901. + }
  115902. +}
  115903. +
  115904. +/**
  115905. + * This function process the CLEAR_FEATURE Setup Commands.
  115906. + */
  115907. +static inline void do_clear_feature(dwc_otg_pcd_t * pcd)
  115908. +{
  115909. + usb_device_request_t ctrl = pcd->setup_pkt->req;
  115910. + dwc_otg_pcd_ep_t *ep = 0;
  115911. +
  115912. + DWC_DEBUGPL(DBG_PCD,
  115913. + "CLEAR_FEATURE:%02x.%02x v%04x i%04x l%04x\n",
  115914. + ctrl.bmRequestType, ctrl.bRequest,
  115915. + UGETW(ctrl.wValue), UGETW(ctrl.wIndex),
  115916. + UGETW(ctrl.wLength));
  115917. +
  115918. + switch (UT_GET_RECIPIENT(ctrl.bmRequestType)) {
  115919. + case UT_DEVICE:
  115920. + switch (UGETW(ctrl.wValue)) {
  115921. + case UF_DEVICE_REMOTE_WAKEUP:
  115922. + pcd->remote_wakeup_enable = 0;
  115923. + break;
  115924. +
  115925. + case UF_TEST_MODE:
  115926. + /** @todo Add CLEAR_FEATURE for TEST modes. */
  115927. + break;
  115928. +
  115929. + default:
  115930. + ep0_do_stall(pcd, -DWC_E_NOT_SUPPORTED);
  115931. + return;
  115932. + }
  115933. + do_setup_in_status_phase(pcd);
  115934. + break;
  115935. +
  115936. + case UT_ENDPOINT:
  115937. + ep = get_ep_by_addr(pcd, UGETW(ctrl.wIndex));
  115938. + if (ep == 0) {
  115939. + ep0_do_stall(pcd, -DWC_E_NOT_SUPPORTED);
  115940. + return;
  115941. + }
  115942. +
  115943. + pcd_clear_halt(pcd, ep);
  115944. +
  115945. + break;
  115946. + }
  115947. +}
  115948. +
  115949. +/**
  115950. + * This function process the SET_ADDRESS Setup Commands.
  115951. + */
  115952. +static inline void do_set_address(dwc_otg_pcd_t * pcd)
  115953. +{
  115954. + dwc_otg_dev_if_t *dev_if = GET_CORE_IF(pcd)->dev_if;
  115955. + usb_device_request_t ctrl = pcd->setup_pkt->req;
  115956. +
  115957. + if (ctrl.bmRequestType == UT_DEVICE) {
  115958. + dcfg_data_t dcfg = {.d32 = 0 };
  115959. +
  115960. +#ifdef DEBUG_EP0
  115961. +// DWC_DEBUGPL(DBG_PCDV, "SET_ADDRESS:%d\n", ctrl.wValue);
  115962. +#endif
  115963. + dcfg.b.devaddr = UGETW(ctrl.wValue);
  115964. + DWC_MODIFY_REG32(&dev_if->dev_global_regs->dcfg, 0, dcfg.d32);
  115965. + do_setup_in_status_phase(pcd);
  115966. + }
  115967. +}
  115968. +
  115969. +/**
  115970. + * This function processes SETUP commands. In Linux, the USB Command
  115971. + * processing is done in two places - the first being the PCD and the
  115972. + * second in the Gadget Driver (for example, the File-Backed Storage
  115973. + * Gadget Driver).
  115974. + *
  115975. + * <table>
  115976. + * <tr><td>Command </td><td>Driver </td><td>Description</td></tr>
  115977. + *
  115978. + * <tr><td>GET_STATUS </td><td>PCD </td><td>Command is processed as
  115979. + * defined in chapter 9 of the USB 2.0 Specification chapter 9
  115980. + * </td></tr>
  115981. + *
  115982. + * <tr><td>CLEAR_FEATURE </td><td>PCD </td><td>The Device and Endpoint
  115983. + * requests are the ENDPOINT_HALT feature is procesed, all others the
  115984. + * interface requests are ignored.</td></tr>
  115985. + *
  115986. + * <tr><td>SET_FEATURE </td><td>PCD </td><td>The Device and Endpoint
  115987. + * requests are processed by the PCD. Interface requests are passed
  115988. + * to the Gadget Driver.</td></tr>
  115989. + *
  115990. + * <tr><td>SET_ADDRESS </td><td>PCD </td><td>Program the DCFG reg,
  115991. + * with device address received </td></tr>
  115992. + *
  115993. + * <tr><td>GET_DESCRIPTOR </td><td>Gadget Driver </td><td>Return the
  115994. + * requested descriptor</td></tr>
  115995. + *
  115996. + * <tr><td>SET_DESCRIPTOR </td><td>Gadget Driver </td><td>Optional -
  115997. + * not implemented by any of the existing Gadget Drivers.</td></tr>
  115998. + *
  115999. + * <tr><td>SET_CONFIGURATION </td><td>Gadget Driver </td><td>Disable
  116000. + * all EPs and enable EPs for new configuration.</td></tr>
  116001. + *
  116002. + * <tr><td>GET_CONFIGURATION </td><td>Gadget Driver </td><td>Return
  116003. + * the current configuration</td></tr>
  116004. + *
  116005. + * <tr><td>SET_INTERFACE </td><td>Gadget Driver </td><td>Disable all
  116006. + * EPs and enable EPs for new configuration.</td></tr>
  116007. + *
  116008. + * <tr><td>GET_INTERFACE </td><td>Gadget Driver </td><td>Return the
  116009. + * current interface.</td></tr>
  116010. + *
  116011. + * <tr><td>SYNC_FRAME </td><td>PCD </td><td>Display debug
  116012. + * message.</td></tr>
  116013. + * </table>
  116014. + *
  116015. + * When the SETUP Phase Done interrupt occurs, the PCD SETUP commands are
  116016. + * processed by pcd_setup. Calling the Function Driver's setup function from
  116017. + * pcd_setup processes the gadget SETUP commands.
  116018. + */
  116019. +static inline void pcd_setup(dwc_otg_pcd_t * pcd)
  116020. +{
  116021. + dwc_otg_core_if_t *core_if = GET_CORE_IF(pcd);
  116022. + dwc_otg_dev_if_t *dev_if = core_if->dev_if;
  116023. + usb_device_request_t ctrl = pcd->setup_pkt->req;
  116024. + dwc_otg_pcd_ep_t *ep0 = &pcd->ep0;
  116025. +
  116026. + deptsiz0_data_t doeptsize0 = {.d32 = 0 };
  116027. +
  116028. +#ifdef DWC_UTE_CFI
  116029. + int retval = 0;
  116030. + struct cfi_usb_ctrlrequest cfi_req;
  116031. +#endif
  116032. +
  116033. + doeptsize0.d32 = DWC_READ_REG32(&dev_if->out_ep_regs[0]->doeptsiz);
  116034. +
  116035. + /** In BDMA more then 1 setup packet is not supported till 3.00a */
  116036. + if (core_if->dma_enable && core_if->dma_desc_enable == 0
  116037. + && (doeptsize0.b.supcnt < 2)
  116038. + && (core_if->snpsid < OTG_CORE_REV_2_94a)) {
  116039. + DWC_ERROR
  116040. + ("\n\n----------- CANNOT handle > 1 setup packet in DMA mode\n\n");
  116041. + }
  116042. + if ((core_if->snpsid >= OTG_CORE_REV_3_00a)
  116043. + && (core_if->dma_enable == 1) && (core_if->dma_desc_enable == 0)) {
  116044. + ctrl =
  116045. + (pcd->setup_pkt +
  116046. + (3 - doeptsize0.b.supcnt - 1 +
  116047. + ep0->dwc_ep.stp_rollover))->req;
  116048. + }
  116049. +#ifdef DEBUG_EP0
  116050. + DWC_DEBUGPL(DBG_PCD, "SETUP %02x.%02x v%04x i%04x l%04x\n",
  116051. + ctrl.bmRequestType, ctrl.bRequest,
  116052. + UGETW(ctrl.wValue), UGETW(ctrl.wIndex),
  116053. + UGETW(ctrl.wLength));
  116054. +#endif
  116055. +
  116056. + /* Clean up the request queue */
  116057. + dwc_otg_request_nuke(ep0);
  116058. + ep0->stopped = 0;
  116059. +
  116060. + if (ctrl.bmRequestType & UE_DIR_IN) {
  116061. + ep0->dwc_ep.is_in = 1;
  116062. + pcd->ep0state = EP0_IN_DATA_PHASE;
  116063. + } else {
  116064. + ep0->dwc_ep.is_in = 0;
  116065. + pcd->ep0state = EP0_OUT_DATA_PHASE;
  116066. + }
  116067. +
  116068. + if (UGETW(ctrl.wLength) == 0) {
  116069. + ep0->dwc_ep.is_in = 1;
  116070. + pcd->ep0state = EP0_IN_STATUS_PHASE;
  116071. + }
  116072. +
  116073. + if (UT_GET_TYPE(ctrl.bmRequestType) != UT_STANDARD) {
  116074. +
  116075. +#ifdef DWC_UTE_CFI
  116076. + DWC_MEMCPY(&cfi_req, &ctrl, sizeof(usb_device_request_t));
  116077. +
  116078. + //printk(KERN_ALERT "CFI: req_type=0x%02x; req=0x%02x\n",
  116079. + ctrl.bRequestType, ctrl.bRequest);
  116080. + if (UT_GET_TYPE(cfi_req.bRequestType) == UT_VENDOR) {
  116081. + if (cfi_req.bRequest > 0xB0 && cfi_req.bRequest < 0xBF) {
  116082. + retval = cfi_setup(pcd, &cfi_req);
  116083. + if (retval < 0) {
  116084. + ep0_do_stall(pcd, retval);
  116085. + pcd->ep0_pending = 0;
  116086. + return;
  116087. + }
  116088. +
  116089. + /* if need gadget setup then call it and check the retval */
  116090. + if (pcd->cfi->need_gadget_att) {
  116091. + retval =
  116092. + cfi_gadget_setup(pcd,
  116093. + &pcd->
  116094. + cfi->ctrl_req);
  116095. + if (retval < 0) {
  116096. + pcd->ep0_pending = 0;
  116097. + return;
  116098. + }
  116099. + }
  116100. +
  116101. + if (pcd->cfi->need_status_in_complete) {
  116102. + do_setup_in_status_phase(pcd);
  116103. + }
  116104. + return;
  116105. + }
  116106. + }
  116107. +#endif
  116108. +
  116109. + /* handle non-standard (class/vendor) requests in the gadget driver */
  116110. + do_gadget_setup(pcd, &ctrl);
  116111. + return;
  116112. + }
  116113. +
  116114. + /** @todo NGS: Handle bad setup packet? */
  116115. +
  116116. +///////////////////////////////////////////
  116117. +//// --- Standard Request handling --- ////
  116118. +
  116119. + switch (ctrl.bRequest) {
  116120. + case UR_GET_STATUS:
  116121. + do_get_status(pcd);
  116122. + break;
  116123. +
  116124. + case UR_CLEAR_FEATURE:
  116125. + do_clear_feature(pcd);
  116126. + break;
  116127. +
  116128. + case UR_SET_FEATURE:
  116129. + do_set_feature(pcd);
  116130. + break;
  116131. +
  116132. + case UR_SET_ADDRESS:
  116133. + do_set_address(pcd);
  116134. + break;
  116135. +
  116136. + case UR_SET_INTERFACE:
  116137. + case UR_SET_CONFIG:
  116138. +// _pcd->request_config = 1; /* Configuration changed */
  116139. + do_gadget_setup(pcd, &ctrl);
  116140. + break;
  116141. +
  116142. + case UR_SYNCH_FRAME:
  116143. + do_gadget_setup(pcd, &ctrl);
  116144. + break;
  116145. +
  116146. + default:
  116147. + /* Call the Gadget Driver's setup functions */
  116148. + do_gadget_setup(pcd, &ctrl);
  116149. + break;
  116150. + }
  116151. +}
  116152. +
  116153. +/**
  116154. + * This function completes the ep0 control transfer.
  116155. + */
  116156. +static int32_t ep0_complete_request(dwc_otg_pcd_ep_t * ep)
  116157. +{
  116158. + dwc_otg_core_if_t *core_if = GET_CORE_IF(ep->pcd);
  116159. + dwc_otg_dev_if_t *dev_if = core_if->dev_if;
  116160. + dwc_otg_dev_in_ep_regs_t *in_ep_regs =
  116161. + dev_if->in_ep_regs[ep->dwc_ep.num];
  116162. +#ifdef DEBUG_EP0
  116163. + dwc_otg_dev_out_ep_regs_t *out_ep_regs =
  116164. + dev_if->out_ep_regs[ep->dwc_ep.num];
  116165. +#endif
  116166. + deptsiz0_data_t deptsiz;
  116167. + dev_dma_desc_sts_t desc_sts;
  116168. + dwc_otg_pcd_request_t *req;
  116169. + int is_last = 0;
  116170. + dwc_otg_pcd_t *pcd = ep->pcd;
  116171. +
  116172. +#ifdef DWC_UTE_CFI
  116173. + struct cfi_usb_ctrlrequest *ctrlreq;
  116174. + int retval = -DWC_E_NOT_SUPPORTED;
  116175. +#endif
  116176. +
  116177. + desc_sts.b.bytes = 0;
  116178. +
  116179. + if (pcd->ep0_pending && DWC_CIRCLEQ_EMPTY(&ep->queue)) {
  116180. + if (ep->dwc_ep.is_in) {
  116181. +#ifdef DEBUG_EP0
  116182. + DWC_DEBUGPL(DBG_PCDV, "Do setup OUT status phase\n");
  116183. +#endif
  116184. + do_setup_out_status_phase(pcd);
  116185. + } else {
  116186. +#ifdef DEBUG_EP0
  116187. + DWC_DEBUGPL(DBG_PCDV, "Do setup IN status phase\n");
  116188. +#endif
  116189. +
  116190. +#ifdef DWC_UTE_CFI
  116191. + ctrlreq = &pcd->cfi->ctrl_req;
  116192. +
  116193. + if (UT_GET_TYPE(ctrlreq->bRequestType) == UT_VENDOR) {
  116194. + if (ctrlreq->bRequest > 0xB0
  116195. + && ctrlreq->bRequest < 0xBF) {
  116196. +
  116197. + /* Return if the PCD failed to handle the request */
  116198. + if ((retval =
  116199. + pcd->cfi->ops.
  116200. + ctrl_write_complete(pcd->cfi,
  116201. + pcd)) < 0) {
  116202. + CFI_INFO
  116203. + ("ERROR setting a new value in the PCD(%d)\n",
  116204. + retval);
  116205. + ep0_do_stall(pcd, retval);
  116206. + pcd->ep0_pending = 0;
  116207. + return 0;
  116208. + }
  116209. +
  116210. + /* If the gadget needs to be notified on the request */
  116211. + if (pcd->cfi->need_gadget_att == 1) {
  116212. + //retval = do_gadget_setup(pcd, &pcd->cfi->ctrl_req);
  116213. + retval =
  116214. + cfi_gadget_setup(pcd,
  116215. + &pcd->cfi->
  116216. + ctrl_req);
  116217. +
  116218. + /* Return from the function if the gadget failed to process
  116219. + * the request properly - this should never happen !!!
  116220. + */
  116221. + if (retval < 0) {
  116222. + CFI_INFO
  116223. + ("ERROR setting a new value in the gadget(%d)\n",
  116224. + retval);
  116225. + pcd->ep0_pending = 0;
  116226. + return 0;
  116227. + }
  116228. + }
  116229. +
  116230. + CFI_INFO("%s: RETVAL=%d\n", __func__,
  116231. + retval);
  116232. + /* If we hit here then the PCD and the gadget has properly
  116233. + * handled the request - so send the ZLP IN to the host.
  116234. + */
  116235. + /* @todo: MAS - decide whether we need to start the setup
  116236. + * stage based on the need_setup value of the cfi object
  116237. + */
  116238. + do_setup_in_status_phase(pcd);
  116239. + pcd->ep0_pending = 0;
  116240. + return 1;
  116241. + }
  116242. + }
  116243. +#endif
  116244. +
  116245. + do_setup_in_status_phase(pcd);
  116246. + }
  116247. + pcd->ep0_pending = 0;
  116248. + return 1;
  116249. + }
  116250. +
  116251. + if (DWC_CIRCLEQ_EMPTY(&ep->queue)) {
  116252. + return 0;
  116253. + }
  116254. + req = DWC_CIRCLEQ_FIRST(&ep->queue);
  116255. +
  116256. + if (pcd->ep0state == EP0_OUT_STATUS_PHASE
  116257. + || pcd->ep0state == EP0_IN_STATUS_PHASE) {
  116258. + is_last = 1;
  116259. + } else if (ep->dwc_ep.is_in) {
  116260. + deptsiz.d32 = DWC_READ_REG32(&in_ep_regs->dieptsiz);
  116261. + if (core_if->dma_desc_enable != 0)
  116262. + desc_sts = dev_if->in_desc_addr->status;
  116263. +#ifdef DEBUG_EP0
  116264. + DWC_DEBUGPL(DBG_PCDV, "%d len=%d xfersize=%d pktcnt=%d\n",
  116265. + ep->dwc_ep.num, ep->dwc_ep.xfer_len,
  116266. + deptsiz.b.xfersize, deptsiz.b.pktcnt);
  116267. +#endif
  116268. +
  116269. + if (((core_if->dma_desc_enable == 0)
  116270. + && (deptsiz.b.xfersize == 0))
  116271. + || ((core_if->dma_desc_enable != 0)
  116272. + && (desc_sts.b.bytes == 0))) {
  116273. + req->actual = ep->dwc_ep.xfer_count;
  116274. + /* Is a Zero Len Packet needed? */
  116275. + if (req->sent_zlp) {
  116276. +#ifdef DEBUG_EP0
  116277. + DWC_DEBUGPL(DBG_PCD, "Setup Rx ZLP\n");
  116278. +#endif
  116279. + req->sent_zlp = 0;
  116280. + }
  116281. + do_setup_out_status_phase(pcd);
  116282. + }
  116283. + } else {
  116284. + /* ep0-OUT */
  116285. +#ifdef DEBUG_EP0
  116286. + deptsiz.d32 = DWC_READ_REG32(&out_ep_regs->doeptsiz);
  116287. + DWC_DEBUGPL(DBG_PCDV, "%d len=%d xsize=%d pktcnt=%d\n",
  116288. + ep->dwc_ep.num, ep->dwc_ep.xfer_len,
  116289. + deptsiz.b.xfersize, deptsiz.b.pktcnt);
  116290. +#endif
  116291. + req->actual = ep->dwc_ep.xfer_count;
  116292. +
  116293. + /* Is a Zero Len Packet needed? */
  116294. + if (req->sent_zlp) {
  116295. +#ifdef DEBUG_EP0
  116296. + DWC_DEBUGPL(DBG_PCDV, "Setup Tx ZLP\n");
  116297. +#endif
  116298. + req->sent_zlp = 0;
  116299. + }
  116300. + /* For older cores do setup in status phase in Slave/BDMA modes,
  116301. + * starting from 3.00 do that only in slave, and for DMA modes
  116302. + * just re-enable ep 0 OUT here*/
  116303. + if (core_if->dma_enable == 0
  116304. + || (core_if->dma_desc_enable == 0
  116305. + && core_if->snpsid <= OTG_CORE_REV_2_94a)) {
  116306. + do_setup_in_status_phase(pcd);
  116307. + } else if (core_if->snpsid >= OTG_CORE_REV_3_00a) {
  116308. + DWC_DEBUGPL(DBG_PCDV,
  116309. + "Enable out ep before in status phase\n");
  116310. + ep0_out_start(core_if, pcd);
  116311. + }
  116312. + }
  116313. +
  116314. + /* Complete the request */
  116315. + if (is_last) {
  116316. + dwc_otg_request_done(ep, req, 0);
  116317. + ep->dwc_ep.start_xfer_buff = 0;
  116318. + ep->dwc_ep.xfer_buff = 0;
  116319. + ep->dwc_ep.xfer_len = 0;
  116320. + return 1;
  116321. + }
  116322. + return 0;
  116323. +}
  116324. +
  116325. +#ifdef DWC_UTE_CFI
  116326. +/**
  116327. + * This function calculates traverses all the CFI DMA descriptors and
  116328. + * and accumulates the bytes that are left to be transfered.
  116329. + *
  116330. + * @return The total bytes left to transfered, or a negative value as failure
  116331. + */
  116332. +static inline int cfi_calc_desc_residue(dwc_otg_pcd_ep_t * ep)
  116333. +{
  116334. + int32_t ret = 0;
  116335. + int i;
  116336. + struct dwc_otg_dma_desc *ddesc = NULL;
  116337. + struct cfi_ep *cfiep;
  116338. +
  116339. + /* See if the pcd_ep has its respective cfi_ep mapped */
  116340. + cfiep = get_cfi_ep_by_pcd_ep(ep->pcd->cfi, ep);
  116341. + if (!cfiep) {
  116342. + CFI_INFO("%s: Failed to find ep\n", __func__);
  116343. + return -1;
  116344. + }
  116345. +
  116346. + ddesc = ep->dwc_ep.descs;
  116347. +
  116348. + for (i = 0; (i < cfiep->desc_count) && (i < MAX_DMA_DESCS_PER_EP); i++) {
  116349. +
  116350. +#if defined(PRINT_CFI_DMA_DESCS)
  116351. + print_desc(ddesc, ep->ep.name, i);
  116352. +#endif
  116353. + ret += ddesc->status.b.bytes;
  116354. + ddesc++;
  116355. + }
  116356. +
  116357. + if (ret)
  116358. + CFI_INFO("!!!!!!!!!! WARNING (%s) - residue=%d\n", __func__,
  116359. + ret);
  116360. +
  116361. + return ret;
  116362. +}
  116363. +#endif
  116364. +
  116365. +/**
  116366. + * This function completes the request for the EP. If there are
  116367. + * additional requests for the EP in the queue they will be started.
  116368. + */
  116369. +static void complete_ep(dwc_otg_pcd_ep_t * ep)
  116370. +{
  116371. + dwc_otg_core_if_t *core_if = GET_CORE_IF(ep->pcd);
  116372. + dwc_otg_dev_if_t *dev_if = core_if->dev_if;
  116373. + dwc_otg_dev_in_ep_regs_t *in_ep_regs =
  116374. + dev_if->in_ep_regs[ep->dwc_ep.num];
  116375. + deptsiz_data_t deptsiz;
  116376. + dev_dma_desc_sts_t desc_sts;
  116377. + dwc_otg_pcd_request_t *req = 0;
  116378. + dwc_otg_dev_dma_desc_t *dma_desc;
  116379. + uint32_t byte_count = 0;
  116380. + int is_last = 0;
  116381. + int i;
  116382. +
  116383. + DWC_DEBUGPL(DBG_PCDV, "%s() %d-%s\n", __func__, ep->dwc_ep.num,
  116384. + (ep->dwc_ep.is_in ? "IN" : "OUT"));
  116385. +
  116386. + /* Get any pending requests */
  116387. + if (!DWC_CIRCLEQ_EMPTY(&ep->queue)) {
  116388. + req = DWC_CIRCLEQ_FIRST(&ep->queue);
  116389. + if (!req) {
  116390. + DWC_PRINTF("complete_ep 0x%p, req = NULL!\n", ep);
  116391. + return;
  116392. + }
  116393. + } else {
  116394. + DWC_PRINTF("complete_ep 0x%p, ep->queue empty!\n", ep);
  116395. + return;
  116396. + }
  116397. +
  116398. + DWC_DEBUGPL(DBG_PCD, "Requests %d\n", ep->pcd->request_pending);
  116399. +
  116400. + if (ep->dwc_ep.is_in) {
  116401. + deptsiz.d32 = DWC_READ_REG32(&in_ep_regs->dieptsiz);
  116402. +
  116403. + if (core_if->dma_enable) {
  116404. + if (core_if->dma_desc_enable == 0) {
  116405. + if (deptsiz.b.xfersize == 0
  116406. + && deptsiz.b.pktcnt == 0) {
  116407. + byte_count =
  116408. + ep->dwc_ep.xfer_len -
  116409. + ep->dwc_ep.xfer_count;
  116410. +
  116411. + ep->dwc_ep.xfer_buff += byte_count;
  116412. + ep->dwc_ep.dma_addr += byte_count;
  116413. + ep->dwc_ep.xfer_count += byte_count;
  116414. +
  116415. + DWC_DEBUGPL(DBG_PCDV,
  116416. + "%d-%s len=%d xfersize=%d pktcnt=%d\n",
  116417. + ep->dwc_ep.num,
  116418. + (ep->dwc_ep.
  116419. + is_in ? "IN" : "OUT"),
  116420. + ep->dwc_ep.xfer_len,
  116421. + deptsiz.b.xfersize,
  116422. + deptsiz.b.pktcnt);
  116423. +
  116424. + if (ep->dwc_ep.xfer_len <
  116425. + ep->dwc_ep.total_len) {
  116426. + dwc_otg_ep_start_transfer
  116427. + (core_if, &ep->dwc_ep);
  116428. + } else if (ep->dwc_ep.sent_zlp) {
  116429. + /*
  116430. + * This fragment of code should initiate 0
  116431. + * length transfer in case if it is queued
  116432. + * a transfer with size divisible to EPs max
  116433. + * packet size and with usb_request zero field
  116434. + * is set, which means that after data is transfered,
  116435. + * it is also should be transfered
  116436. + * a 0 length packet at the end. For Slave and
  116437. + * Buffer DMA modes in this case SW has
  116438. + * to initiate 2 transfers one with transfer size,
  116439. + * and the second with 0 size. For Descriptor
  116440. + * DMA mode SW is able to initiate a transfer,
  116441. + * which will handle all the packets including
  116442. + * the last 0 length.
  116443. + */
  116444. + ep->dwc_ep.sent_zlp = 0;
  116445. + dwc_otg_ep_start_zl_transfer
  116446. + (core_if, &ep->dwc_ep);
  116447. + } else {
  116448. + is_last = 1;
  116449. + }
  116450. + } else {
  116451. + if (ep->dwc_ep.type ==
  116452. + DWC_OTG_EP_TYPE_ISOC) {
  116453. + req->actual = 0;
  116454. + dwc_otg_request_done(ep, req, 0);
  116455. +
  116456. + ep->dwc_ep.start_xfer_buff = 0;
  116457. + ep->dwc_ep.xfer_buff = 0;
  116458. + ep->dwc_ep.xfer_len = 0;
  116459. +
  116460. + /* If there is a request in the queue start it. */
  116461. + start_next_request(ep);
  116462. + } else
  116463. + DWC_WARN
  116464. + ("Incomplete transfer (%d - %s [siz=%d pkt=%d])\n",
  116465. + ep->dwc_ep.num,
  116466. + (ep->dwc_ep.is_in ? "IN" : "OUT"),
  116467. + deptsiz.b.xfersize,
  116468. + deptsiz.b.pktcnt);
  116469. + }
  116470. + } else {
  116471. + dma_desc = ep->dwc_ep.desc_addr;
  116472. + byte_count = 0;
  116473. + ep->dwc_ep.sent_zlp = 0;
  116474. +
  116475. +#ifdef DWC_UTE_CFI
  116476. + CFI_INFO("%s: BUFFER_MODE=%d\n", __func__,
  116477. + ep->dwc_ep.buff_mode);
  116478. + if (ep->dwc_ep.buff_mode != BM_STANDARD) {
  116479. + int residue;
  116480. +
  116481. + residue = cfi_calc_desc_residue(ep);
  116482. + if (residue < 0)
  116483. + return;
  116484. +
  116485. + byte_count = residue;
  116486. + } else {
  116487. +#endif
  116488. + for (i = 0; i < ep->dwc_ep.desc_cnt;
  116489. + ++i) {
  116490. + desc_sts = dma_desc->status;
  116491. + byte_count += desc_sts.b.bytes;
  116492. + dma_desc++;
  116493. + }
  116494. +#ifdef DWC_UTE_CFI
  116495. + }
  116496. +#endif
  116497. + if (byte_count == 0) {
  116498. + ep->dwc_ep.xfer_count =
  116499. + ep->dwc_ep.total_len;
  116500. + is_last = 1;
  116501. + } else {
  116502. + DWC_WARN("Incomplete transfer\n");
  116503. + }
  116504. + }
  116505. + } else {
  116506. + if (deptsiz.b.xfersize == 0 && deptsiz.b.pktcnt == 0) {
  116507. + DWC_DEBUGPL(DBG_PCDV,
  116508. + "%d-%s len=%d xfersize=%d pktcnt=%d\n",
  116509. + ep->dwc_ep.num,
  116510. + ep->dwc_ep.is_in ? "IN" : "OUT",
  116511. + ep->dwc_ep.xfer_len,
  116512. + deptsiz.b.xfersize,
  116513. + deptsiz.b.pktcnt);
  116514. +
  116515. + /* Check if the whole transfer was completed,
  116516. + * if no, setup transfer for next portion of data
  116517. + */
  116518. + if (ep->dwc_ep.xfer_len < ep->dwc_ep.total_len) {
  116519. + dwc_otg_ep_start_transfer(core_if,
  116520. + &ep->dwc_ep);
  116521. + } else if (ep->dwc_ep.sent_zlp) {
  116522. + /*
  116523. + * This fragment of code should initiate 0
  116524. + * length trasfer in case if it is queued
  116525. + * a trasfer with size divisible to EPs max
  116526. + * packet size and with usb_request zero field
  116527. + * is set, which means that after data is transfered,
  116528. + * it is also should be transfered
  116529. + * a 0 length packet at the end. For Slave and
  116530. + * Buffer DMA modes in this case SW has
  116531. + * to initiate 2 transfers one with transfer size,
  116532. + * and the second with 0 size. For Desriptor
  116533. + * DMA mode SW is able to initiate a transfer,
  116534. + * which will handle all the packets including
  116535. + * the last 0 legth.
  116536. + */
  116537. + ep->dwc_ep.sent_zlp = 0;
  116538. + dwc_otg_ep_start_zl_transfer(core_if,
  116539. + &ep->dwc_ep);
  116540. + } else {
  116541. + is_last = 1;
  116542. + }
  116543. + } else {
  116544. + DWC_WARN
  116545. + ("Incomplete transfer (%d-%s [siz=%d pkt=%d])\n",
  116546. + ep->dwc_ep.num,
  116547. + (ep->dwc_ep.is_in ? "IN" : "OUT"),
  116548. + deptsiz.b.xfersize, deptsiz.b.pktcnt);
  116549. + }
  116550. + }
  116551. + } else {
  116552. + dwc_otg_dev_out_ep_regs_t *out_ep_regs =
  116553. + dev_if->out_ep_regs[ep->dwc_ep.num];
  116554. + desc_sts.d32 = 0;
  116555. + if (core_if->dma_enable) {
  116556. + if (core_if->dma_desc_enable) {
  116557. + dma_desc = ep->dwc_ep.desc_addr;
  116558. + byte_count = 0;
  116559. + ep->dwc_ep.sent_zlp = 0;
  116560. +
  116561. +#ifdef DWC_UTE_CFI
  116562. + CFI_INFO("%s: BUFFER_MODE=%d\n", __func__,
  116563. + ep->dwc_ep.buff_mode);
  116564. + if (ep->dwc_ep.buff_mode != BM_STANDARD) {
  116565. + int residue;
  116566. + residue = cfi_calc_desc_residue(ep);
  116567. + if (residue < 0)
  116568. + return;
  116569. + byte_count = residue;
  116570. + } else {
  116571. +#endif
  116572. +
  116573. + for (i = 0; i < ep->dwc_ep.desc_cnt;
  116574. + ++i) {
  116575. + desc_sts = dma_desc->status;
  116576. + byte_count += desc_sts.b.bytes;
  116577. + dma_desc++;
  116578. + }
  116579. +
  116580. +#ifdef DWC_UTE_CFI
  116581. + }
  116582. +#endif
  116583. + /* Checking for interrupt Out transfers with not
  116584. + * dword aligned mps sizes
  116585. + */
  116586. + if (ep->dwc_ep.type == DWC_OTG_EP_TYPE_INTR &&
  116587. + (ep->dwc_ep.maxpacket%4)) {
  116588. + ep->dwc_ep.xfer_count =
  116589. + ep->dwc_ep.total_len - byte_count;
  116590. + if ((ep->dwc_ep.xfer_len %
  116591. + ep->dwc_ep.maxpacket)
  116592. + && (ep->dwc_ep.xfer_len /
  116593. + ep->dwc_ep.maxpacket <
  116594. + MAX_DMA_DESC_CNT))
  116595. + ep->dwc_ep.xfer_len -=
  116596. + (ep->dwc_ep.desc_cnt -
  116597. + 1) * ep->dwc_ep.maxpacket +
  116598. + ep->dwc_ep.xfer_len %
  116599. + ep->dwc_ep.maxpacket;
  116600. + else
  116601. + ep->dwc_ep.xfer_len -=
  116602. + ep->dwc_ep.desc_cnt *
  116603. + ep->dwc_ep.maxpacket;
  116604. + if (ep->dwc_ep.xfer_len > 0) {
  116605. + dwc_otg_ep_start_transfer
  116606. + (core_if, &ep->dwc_ep);
  116607. + } else {
  116608. + is_last = 1;
  116609. + }
  116610. + } else {
  116611. + ep->dwc_ep.xfer_count =
  116612. + ep->dwc_ep.total_len - byte_count +
  116613. + ((4 -
  116614. + (ep->dwc_ep.
  116615. + total_len & 0x3)) & 0x3);
  116616. + is_last = 1;
  116617. + }
  116618. + } else {
  116619. + deptsiz.d32 = 0;
  116620. + deptsiz.d32 =
  116621. + DWC_READ_REG32(&out_ep_regs->doeptsiz);
  116622. +
  116623. + byte_count = (ep->dwc_ep.xfer_len -
  116624. + ep->dwc_ep.xfer_count -
  116625. + deptsiz.b.xfersize);
  116626. + ep->dwc_ep.xfer_buff += byte_count;
  116627. + ep->dwc_ep.dma_addr += byte_count;
  116628. + ep->dwc_ep.xfer_count += byte_count;
  116629. +
  116630. + /* Check if the whole transfer was completed,
  116631. + * if no, setup transfer for next portion of data
  116632. + */
  116633. + if (ep->dwc_ep.xfer_len < ep->dwc_ep.total_len) {
  116634. + dwc_otg_ep_start_transfer(core_if,
  116635. + &ep->dwc_ep);
  116636. + } else if (ep->dwc_ep.sent_zlp) {
  116637. + /*
  116638. + * This fragment of code should initiate 0
  116639. + * length trasfer in case if it is queued
  116640. + * a trasfer with size divisible to EPs max
  116641. + * packet size and with usb_request zero field
  116642. + * is set, which means that after data is transfered,
  116643. + * it is also should be transfered
  116644. + * a 0 length packet at the end. For Slave and
  116645. + * Buffer DMA modes in this case SW has
  116646. + * to initiate 2 transfers one with transfer size,
  116647. + * and the second with 0 size. For Desriptor
  116648. + * DMA mode SW is able to initiate a transfer,
  116649. + * which will handle all the packets including
  116650. + * the last 0 legth.
  116651. + */
  116652. + ep->dwc_ep.sent_zlp = 0;
  116653. + dwc_otg_ep_start_zl_transfer(core_if,
  116654. + &ep->dwc_ep);
  116655. + } else {
  116656. + is_last = 1;
  116657. + }
  116658. + }
  116659. + } else {
  116660. + /* Check if the whole transfer was completed,
  116661. + * if no, setup transfer for next portion of data
  116662. + */
  116663. + if (ep->dwc_ep.xfer_len < ep->dwc_ep.total_len) {
  116664. + dwc_otg_ep_start_transfer(core_if, &ep->dwc_ep);
  116665. + } else if (ep->dwc_ep.sent_zlp) {
  116666. + /*
  116667. + * This fragment of code should initiate 0
  116668. + * length transfer in case if it is queued
  116669. + * a transfer with size divisible to EPs max
  116670. + * packet size and with usb_request zero field
  116671. + * is set, which means that after data is transfered,
  116672. + * it is also should be transfered
  116673. + * a 0 length packet at the end. For Slave and
  116674. + * Buffer DMA modes in this case SW has
  116675. + * to initiate 2 transfers one with transfer size,
  116676. + * and the second with 0 size. For Descriptor
  116677. + * DMA mode SW is able to initiate a transfer,
  116678. + * which will handle all the packets including
  116679. + * the last 0 length.
  116680. + */
  116681. + ep->dwc_ep.sent_zlp = 0;
  116682. + dwc_otg_ep_start_zl_transfer(core_if,
  116683. + &ep->dwc_ep);
  116684. + } else {
  116685. + is_last = 1;
  116686. + }
  116687. + }
  116688. +
  116689. + DWC_DEBUGPL(DBG_PCDV,
  116690. + "addr %p, %d-%s len=%d cnt=%d xsize=%d pktcnt=%d\n",
  116691. + &out_ep_regs->doeptsiz, ep->dwc_ep.num,
  116692. + ep->dwc_ep.is_in ? "IN" : "OUT",
  116693. + ep->dwc_ep.xfer_len, ep->dwc_ep.xfer_count,
  116694. + deptsiz.b.xfersize, deptsiz.b.pktcnt);
  116695. + }
  116696. +
  116697. + /* Complete the request */
  116698. + if (is_last) {
  116699. +#ifdef DWC_UTE_CFI
  116700. + if (ep->dwc_ep.buff_mode != BM_STANDARD) {
  116701. + req->actual = ep->dwc_ep.cfi_req_len - byte_count;
  116702. + } else {
  116703. +#endif
  116704. + req->actual = ep->dwc_ep.xfer_count;
  116705. +#ifdef DWC_UTE_CFI
  116706. + }
  116707. +#endif
  116708. + if (req->dw_align_buf) {
  116709. + if (!ep->dwc_ep.is_in) {
  116710. + dwc_memcpy(req->buf, req->dw_align_buf, req->length);
  116711. + }
  116712. + DWC_DMA_FREE(req->length, req->dw_align_buf,
  116713. + req->dw_align_buf_dma);
  116714. + }
  116715. +
  116716. + dwc_otg_request_done(ep, req, 0);
  116717. +
  116718. + ep->dwc_ep.start_xfer_buff = 0;
  116719. + ep->dwc_ep.xfer_buff = 0;
  116720. + ep->dwc_ep.xfer_len = 0;
  116721. +
  116722. + /* If there is a request in the queue start it. */
  116723. + start_next_request(ep);
  116724. + }
  116725. +}
  116726. +
  116727. +#ifdef DWC_EN_ISOC
  116728. +
  116729. +/**
  116730. + * This function BNA interrupt for Isochronous EPs
  116731. + *
  116732. + */
  116733. +static void dwc_otg_pcd_handle_iso_bna(dwc_otg_pcd_ep_t * ep)
  116734. +{
  116735. + dwc_ep_t *dwc_ep = &ep->dwc_ep;
  116736. + volatile uint32_t *addr;
  116737. + depctl_data_t depctl = {.d32 = 0 };
  116738. + dwc_otg_pcd_t *pcd = ep->pcd;
  116739. + dwc_otg_dev_dma_desc_t *dma_desc;
  116740. + int i;
  116741. +
  116742. + dma_desc =
  116743. + dwc_ep->iso_desc_addr + dwc_ep->desc_cnt * (dwc_ep->proc_buf_num);
  116744. +
  116745. + if (dwc_ep->is_in) {
  116746. + dev_dma_desc_sts_t sts = {.d32 = 0 };
  116747. + for (i = 0; i < dwc_ep->desc_cnt; ++i, ++dma_desc) {
  116748. + sts.d32 = dma_desc->status.d32;
  116749. + sts.b_iso_in.bs = BS_HOST_READY;
  116750. + dma_desc->status.d32 = sts.d32;
  116751. + }
  116752. + } else {
  116753. + dev_dma_desc_sts_t sts = {.d32 = 0 };
  116754. + for (i = 0; i < dwc_ep->desc_cnt; ++i, ++dma_desc) {
  116755. + sts.d32 = dma_desc->status.d32;
  116756. + sts.b_iso_out.bs = BS_HOST_READY;
  116757. + dma_desc->status.d32 = sts.d32;
  116758. + }
  116759. + }
  116760. +
  116761. + if (dwc_ep->is_in == 0) {
  116762. + addr =
  116763. + &GET_CORE_IF(pcd)->dev_if->out_ep_regs[dwc_ep->
  116764. + num]->doepctl;
  116765. + } else {
  116766. + addr =
  116767. + &GET_CORE_IF(pcd)->dev_if->in_ep_regs[dwc_ep->num]->diepctl;
  116768. + }
  116769. + depctl.b.epena = 1;
  116770. + DWC_MODIFY_REG32(addr, depctl.d32, depctl.d32);
  116771. +}
  116772. +
  116773. +/**
  116774. + * This function sets latest iso packet information(non-PTI mode)
  116775. + *
  116776. + * @param core_if Programming view of DWC_otg controller.
  116777. + * @param ep The EP to start the transfer on.
  116778. + *
  116779. + */
  116780. +void set_current_pkt_info(dwc_otg_core_if_t * core_if, dwc_ep_t * ep)
  116781. +{
  116782. + deptsiz_data_t deptsiz = {.d32 = 0 };
  116783. + dma_addr_t dma_addr;
  116784. + uint32_t offset;
  116785. +
  116786. + if (ep->proc_buf_num)
  116787. + dma_addr = ep->dma_addr1;
  116788. + else
  116789. + dma_addr = ep->dma_addr0;
  116790. +
  116791. + if (ep->is_in) {
  116792. + deptsiz.d32 =
  116793. + DWC_READ_REG32(&core_if->dev_if->
  116794. + in_ep_regs[ep->num]->dieptsiz);
  116795. + offset = ep->data_per_frame;
  116796. + } else {
  116797. + deptsiz.d32 =
  116798. + DWC_READ_REG32(&core_if->dev_if->
  116799. + out_ep_regs[ep->num]->doeptsiz);
  116800. + offset =
  116801. + ep->data_per_frame +
  116802. + (0x4 & (0x4 - (ep->data_per_frame & 0x3)));
  116803. + }
  116804. +
  116805. + if (!deptsiz.b.xfersize) {
  116806. + ep->pkt_info[ep->cur_pkt].length = ep->data_per_frame;
  116807. + ep->pkt_info[ep->cur_pkt].offset =
  116808. + ep->cur_pkt_dma_addr - dma_addr;
  116809. + ep->pkt_info[ep->cur_pkt].status = 0;
  116810. + } else {
  116811. + ep->pkt_info[ep->cur_pkt].length = ep->data_per_frame;
  116812. + ep->pkt_info[ep->cur_pkt].offset =
  116813. + ep->cur_pkt_dma_addr - dma_addr;
  116814. + ep->pkt_info[ep->cur_pkt].status = -DWC_E_NO_DATA;
  116815. + }
  116816. + ep->cur_pkt_addr += offset;
  116817. + ep->cur_pkt_dma_addr += offset;
  116818. + ep->cur_pkt++;
  116819. +}
  116820. +
  116821. +/**
  116822. + * This function sets latest iso packet information(DDMA mode)
  116823. + *
  116824. + * @param core_if Programming view of DWC_otg controller.
  116825. + * @param dwc_ep The EP to start the transfer on.
  116826. + *
  116827. + */
  116828. +static void set_ddma_iso_pkts_info(dwc_otg_core_if_t * core_if,
  116829. + dwc_ep_t * dwc_ep)
  116830. +{
  116831. + dwc_otg_dev_dma_desc_t *dma_desc;
  116832. + dev_dma_desc_sts_t sts = {.d32 = 0 };
  116833. + iso_pkt_info_t *iso_packet;
  116834. + uint32_t data_per_desc;
  116835. + uint32_t offset;
  116836. + int i, j;
  116837. +
  116838. + iso_packet = dwc_ep->pkt_info;
  116839. +
  116840. + /** Reinit closed DMA Descriptors*/
  116841. + /** ISO OUT EP */
  116842. + if (dwc_ep->is_in == 0) {
  116843. + dma_desc =
  116844. + dwc_ep->iso_desc_addr +
  116845. + dwc_ep->desc_cnt * dwc_ep->proc_buf_num;
  116846. + offset = 0;
  116847. +
  116848. + for (i = 0; i < dwc_ep->desc_cnt - dwc_ep->pkt_per_frm;
  116849. + i += dwc_ep->pkt_per_frm) {
  116850. + for (j = 0; j < dwc_ep->pkt_per_frm; ++j) {
  116851. + data_per_desc =
  116852. + ((j + 1) * dwc_ep->maxpacket >
  116853. + dwc_ep->
  116854. + data_per_frame) ? dwc_ep->data_per_frame -
  116855. + j * dwc_ep->maxpacket : dwc_ep->maxpacket;
  116856. + data_per_desc +=
  116857. + (data_per_desc % 4) ? (4 -
  116858. + data_per_desc %
  116859. + 4) : 0;
  116860. +
  116861. + sts.d32 = dma_desc->status.d32;
  116862. +
  116863. + /* Write status in iso_packet_decsriptor */
  116864. + iso_packet->status =
  116865. + sts.b_iso_out.rxsts +
  116866. + (sts.b_iso_out.bs ^ BS_DMA_DONE);
  116867. + if (iso_packet->status) {
  116868. + iso_packet->status = -DWC_E_NO_DATA;
  116869. + }
  116870. +
  116871. + /* Received data length */
  116872. + if (!sts.b_iso_out.rxbytes) {
  116873. + iso_packet->length =
  116874. + data_per_desc -
  116875. + sts.b_iso_out.rxbytes;
  116876. + } else {
  116877. + iso_packet->length =
  116878. + data_per_desc -
  116879. + sts.b_iso_out.rxbytes + (4 -
  116880. + dwc_ep->data_per_frame
  116881. + % 4);
  116882. + }
  116883. +
  116884. + iso_packet->offset = offset;
  116885. +
  116886. + offset += data_per_desc;
  116887. + dma_desc++;
  116888. + iso_packet++;
  116889. + }
  116890. + }
  116891. +
  116892. + for (j = 0; j < dwc_ep->pkt_per_frm - 1; ++j) {
  116893. + data_per_desc =
  116894. + ((j + 1) * dwc_ep->maxpacket >
  116895. + dwc_ep->data_per_frame) ? dwc_ep->data_per_frame -
  116896. + j * dwc_ep->maxpacket : dwc_ep->maxpacket;
  116897. + data_per_desc +=
  116898. + (data_per_desc % 4) ? (4 - data_per_desc % 4) : 0;
  116899. +
  116900. + sts.d32 = dma_desc->status.d32;
  116901. +
  116902. + /* Write status in iso_packet_decsriptor */
  116903. + iso_packet->status =
  116904. + sts.b_iso_out.rxsts +
  116905. + (sts.b_iso_out.bs ^ BS_DMA_DONE);
  116906. + if (iso_packet->status) {
  116907. + iso_packet->status = -DWC_E_NO_DATA;
  116908. + }
  116909. +
  116910. + /* Received data length */
  116911. + iso_packet->length =
  116912. + dwc_ep->data_per_frame - sts.b_iso_out.rxbytes;
  116913. +
  116914. + iso_packet->offset = offset;
  116915. +
  116916. + offset += data_per_desc;
  116917. + iso_packet++;
  116918. + dma_desc++;
  116919. + }
  116920. +
  116921. + sts.d32 = dma_desc->status.d32;
  116922. +
  116923. + /* Write status in iso_packet_decsriptor */
  116924. + iso_packet->status =
  116925. + sts.b_iso_out.rxsts + (sts.b_iso_out.bs ^ BS_DMA_DONE);
  116926. + if (iso_packet->status) {
  116927. + iso_packet->status = -DWC_E_NO_DATA;
  116928. + }
  116929. + /* Received data length */
  116930. + if (!sts.b_iso_out.rxbytes) {
  116931. + iso_packet->length =
  116932. + dwc_ep->data_per_frame - sts.b_iso_out.rxbytes;
  116933. + } else {
  116934. + iso_packet->length =
  116935. + dwc_ep->data_per_frame - sts.b_iso_out.rxbytes +
  116936. + (4 - dwc_ep->data_per_frame % 4);
  116937. + }
  116938. +
  116939. + iso_packet->offset = offset;
  116940. + } else {
  116941. +/** ISO IN EP */
  116942. +
  116943. + dma_desc =
  116944. + dwc_ep->iso_desc_addr +
  116945. + dwc_ep->desc_cnt * dwc_ep->proc_buf_num;
  116946. +
  116947. + for (i = 0; i < dwc_ep->desc_cnt - 1; i++) {
  116948. + sts.d32 = dma_desc->status.d32;
  116949. +
  116950. + /* Write status in iso packet descriptor */
  116951. + iso_packet->status =
  116952. + sts.b_iso_in.txsts +
  116953. + (sts.b_iso_in.bs ^ BS_DMA_DONE);
  116954. + if (iso_packet->status != 0) {
  116955. + iso_packet->status = -DWC_E_NO_DATA;
  116956. +
  116957. + }
  116958. + /* Bytes has been transfered */
  116959. + iso_packet->length =
  116960. + dwc_ep->data_per_frame - sts.b_iso_in.txbytes;
  116961. +
  116962. + dma_desc++;
  116963. + iso_packet++;
  116964. + }
  116965. +
  116966. + sts.d32 = dma_desc->status.d32;
  116967. + while (sts.b_iso_in.bs == BS_DMA_BUSY) {
  116968. + sts.d32 = dma_desc->status.d32;
  116969. + }
  116970. +
  116971. + /* Write status in iso packet descriptor ??? do be done with ERROR codes */
  116972. + iso_packet->status =
  116973. + sts.b_iso_in.txsts + (sts.b_iso_in.bs ^ BS_DMA_DONE);
  116974. + if (iso_packet->status != 0) {
  116975. + iso_packet->status = -DWC_E_NO_DATA;
  116976. + }
  116977. +
  116978. + /* Bytes has been transfered */
  116979. + iso_packet->length =
  116980. + dwc_ep->data_per_frame - sts.b_iso_in.txbytes;
  116981. + }
  116982. +}
  116983. +
  116984. +/**
  116985. + * This function reinitialize DMA Descriptors for Isochronous transfer
  116986. + *
  116987. + * @param core_if Programming view of DWC_otg controller.
  116988. + * @param dwc_ep The EP to start the transfer on.
  116989. + *
  116990. + */
  116991. +static void reinit_ddma_iso_xfer(dwc_otg_core_if_t * core_if, dwc_ep_t * dwc_ep)
  116992. +{
  116993. + int i, j;
  116994. + dwc_otg_dev_dma_desc_t *dma_desc;
  116995. + dma_addr_t dma_ad;
  116996. + volatile uint32_t *addr;
  116997. + dev_dma_desc_sts_t sts = {.d32 = 0 };
  116998. + uint32_t data_per_desc;
  116999. +
  117000. + if (dwc_ep->is_in == 0) {
  117001. + addr = &core_if->dev_if->out_ep_regs[dwc_ep->num]->doepctl;
  117002. + } else {
  117003. + addr = &core_if->dev_if->in_ep_regs[dwc_ep->num]->diepctl;
  117004. + }
  117005. +
  117006. + if (dwc_ep->proc_buf_num == 0) {
  117007. + /** Buffer 0 descriptors setup */
  117008. + dma_ad = dwc_ep->dma_addr0;
  117009. + } else {
  117010. + /** Buffer 1 descriptors setup */
  117011. + dma_ad = dwc_ep->dma_addr1;
  117012. + }
  117013. +
  117014. + /** Reinit closed DMA Descriptors*/
  117015. + /** ISO OUT EP */
  117016. + if (dwc_ep->is_in == 0) {
  117017. + dma_desc =
  117018. + dwc_ep->iso_desc_addr +
  117019. + dwc_ep->desc_cnt * dwc_ep->proc_buf_num;
  117020. +
  117021. + sts.b_iso_out.bs = BS_HOST_READY;
  117022. + sts.b_iso_out.rxsts = 0;
  117023. + sts.b_iso_out.l = 0;
  117024. + sts.b_iso_out.sp = 0;
  117025. + sts.b_iso_out.ioc = 0;
  117026. + sts.b_iso_out.pid = 0;
  117027. + sts.b_iso_out.framenum = 0;
  117028. +
  117029. + for (i = 0; i < dwc_ep->desc_cnt - dwc_ep->pkt_per_frm;
  117030. + i += dwc_ep->pkt_per_frm) {
  117031. + for (j = 0; j < dwc_ep->pkt_per_frm; ++j) {
  117032. + data_per_desc =
  117033. + ((j + 1) * dwc_ep->maxpacket >
  117034. + dwc_ep->
  117035. + data_per_frame) ? dwc_ep->data_per_frame -
  117036. + j * dwc_ep->maxpacket : dwc_ep->maxpacket;
  117037. + data_per_desc +=
  117038. + (data_per_desc % 4) ? (4 -
  117039. + data_per_desc %
  117040. + 4) : 0;
  117041. + sts.b_iso_out.rxbytes = data_per_desc;
  117042. + dma_desc->buf = dma_ad;
  117043. + dma_desc->status.d32 = sts.d32;
  117044. +
  117045. + dma_ad += data_per_desc;
  117046. + dma_desc++;
  117047. + }
  117048. + }
  117049. +
  117050. + for (j = 0; j < dwc_ep->pkt_per_frm - 1; ++j) {
  117051. +
  117052. + data_per_desc =
  117053. + ((j + 1) * dwc_ep->maxpacket >
  117054. + dwc_ep->data_per_frame) ? dwc_ep->data_per_frame -
  117055. + j * dwc_ep->maxpacket : dwc_ep->maxpacket;
  117056. + data_per_desc +=
  117057. + (data_per_desc % 4) ? (4 - data_per_desc % 4) : 0;
  117058. + sts.b_iso_out.rxbytes = data_per_desc;
  117059. +
  117060. + dma_desc->buf = dma_ad;
  117061. + dma_desc->status.d32 = sts.d32;
  117062. +
  117063. + dma_desc++;
  117064. + dma_ad += data_per_desc;
  117065. + }
  117066. +
  117067. + sts.b_iso_out.ioc = 1;
  117068. + sts.b_iso_out.l = dwc_ep->proc_buf_num;
  117069. +
  117070. + data_per_desc =
  117071. + ((j + 1) * dwc_ep->maxpacket >
  117072. + dwc_ep->data_per_frame) ? dwc_ep->data_per_frame -
  117073. + j * dwc_ep->maxpacket : dwc_ep->maxpacket;
  117074. + data_per_desc +=
  117075. + (data_per_desc % 4) ? (4 - data_per_desc % 4) : 0;
  117076. + sts.b_iso_out.rxbytes = data_per_desc;
  117077. +
  117078. + dma_desc->buf = dma_ad;
  117079. + dma_desc->status.d32 = sts.d32;
  117080. + } else {
  117081. +/** ISO IN EP */
  117082. +
  117083. + dma_desc =
  117084. + dwc_ep->iso_desc_addr +
  117085. + dwc_ep->desc_cnt * dwc_ep->proc_buf_num;
  117086. +
  117087. + sts.b_iso_in.bs = BS_HOST_READY;
  117088. + sts.b_iso_in.txsts = 0;
  117089. + sts.b_iso_in.sp = 0;
  117090. + sts.b_iso_in.ioc = 0;
  117091. + sts.b_iso_in.pid = dwc_ep->pkt_per_frm;
  117092. + sts.b_iso_in.framenum = dwc_ep->next_frame;
  117093. + sts.b_iso_in.txbytes = dwc_ep->data_per_frame;
  117094. + sts.b_iso_in.l = 0;
  117095. +
  117096. + for (i = 0; i < dwc_ep->desc_cnt - 1; i++) {
  117097. + dma_desc->buf = dma_ad;
  117098. + dma_desc->status.d32 = sts.d32;
  117099. +
  117100. + sts.b_iso_in.framenum += dwc_ep->bInterval;
  117101. + dma_ad += dwc_ep->data_per_frame;
  117102. + dma_desc++;
  117103. + }
  117104. +
  117105. + sts.b_iso_in.ioc = 1;
  117106. + sts.b_iso_in.l = dwc_ep->proc_buf_num;
  117107. +
  117108. + dma_desc->buf = dma_ad;
  117109. + dma_desc->status.d32 = sts.d32;
  117110. +
  117111. + dwc_ep->next_frame =
  117112. + sts.b_iso_in.framenum + dwc_ep->bInterval * 1;
  117113. + }
  117114. + dwc_ep->proc_buf_num = (dwc_ep->proc_buf_num ^ 1) & 0x1;
  117115. +}
  117116. +
  117117. +/**
  117118. + * This function is to handle Iso EP transfer complete interrupt
  117119. + * in case Iso out packet was dropped
  117120. + *
  117121. + * @param core_if Programming view of DWC_otg controller.
  117122. + * @param dwc_ep The EP for wihich transfer complete was asserted
  117123. + *
  117124. + */
  117125. +static uint32_t handle_iso_out_pkt_dropped(dwc_otg_core_if_t * core_if,
  117126. + dwc_ep_t * dwc_ep)
  117127. +{
  117128. + uint32_t dma_addr;
  117129. + uint32_t drp_pkt;
  117130. + uint32_t drp_pkt_cnt;
  117131. + deptsiz_data_t deptsiz = {.d32 = 0 };
  117132. + depctl_data_t depctl = {.d32 = 0 };
  117133. + int i;
  117134. +
  117135. + deptsiz.d32 =
  117136. + DWC_READ_REG32(&core_if->dev_if->
  117137. + out_ep_regs[dwc_ep->num]->doeptsiz);
  117138. +
  117139. + drp_pkt = dwc_ep->pkt_cnt - deptsiz.b.pktcnt;
  117140. + drp_pkt_cnt = dwc_ep->pkt_per_frm - (drp_pkt % dwc_ep->pkt_per_frm);
  117141. +
  117142. + /* Setting dropped packets status */
  117143. + for (i = 0; i < drp_pkt_cnt; ++i) {
  117144. + dwc_ep->pkt_info[drp_pkt].status = -DWC_E_NO_DATA;
  117145. + drp_pkt++;
  117146. + deptsiz.b.pktcnt--;
  117147. + }
  117148. +
  117149. + if (deptsiz.b.pktcnt > 0) {
  117150. + deptsiz.b.xfersize =
  117151. + dwc_ep->xfer_len - (dwc_ep->pkt_cnt -
  117152. + deptsiz.b.pktcnt) * dwc_ep->maxpacket;
  117153. + } else {
  117154. + deptsiz.b.xfersize = 0;
  117155. + deptsiz.b.pktcnt = 0;
  117156. + }
  117157. +
  117158. + DWC_WRITE_REG32(&core_if->dev_if->out_ep_regs[dwc_ep->num]->doeptsiz,
  117159. + deptsiz.d32);
  117160. +
  117161. + if (deptsiz.b.pktcnt > 0) {
  117162. + if (dwc_ep->proc_buf_num) {
  117163. + dma_addr =
  117164. + dwc_ep->dma_addr1 + dwc_ep->xfer_len -
  117165. + deptsiz.b.xfersize;
  117166. + } else {
  117167. + dma_addr =
  117168. + dwc_ep->dma_addr0 + dwc_ep->xfer_len -
  117169. + deptsiz.b.xfersize;;
  117170. + }
  117171. +
  117172. + DWC_WRITE_REG32(&core_if->dev_if->
  117173. + out_ep_regs[dwc_ep->num]->doepdma, dma_addr);
  117174. +
  117175. + /** Re-enable endpoint, clear nak */
  117176. + depctl.d32 = 0;
  117177. + depctl.b.epena = 1;
  117178. + depctl.b.cnak = 1;
  117179. +
  117180. + DWC_MODIFY_REG32(&core_if->dev_if->
  117181. + out_ep_regs[dwc_ep->num]->doepctl, depctl.d32,
  117182. + depctl.d32);
  117183. + return 0;
  117184. + } else {
  117185. + return 1;
  117186. + }
  117187. +}
  117188. +
  117189. +/**
  117190. + * This function sets iso packets information(PTI mode)
  117191. + *
  117192. + * @param core_if Programming view of DWC_otg controller.
  117193. + * @param ep The EP to start the transfer on.
  117194. + *
  117195. + */
  117196. +static uint32_t set_iso_pkts_info(dwc_otg_core_if_t * core_if, dwc_ep_t * ep)
  117197. +{
  117198. + int i, j;
  117199. + dma_addr_t dma_ad;
  117200. + iso_pkt_info_t *packet_info = ep->pkt_info;
  117201. + uint32_t offset;
  117202. + uint32_t frame_data;
  117203. + deptsiz_data_t deptsiz;
  117204. +
  117205. + if (ep->proc_buf_num == 0) {
  117206. + /** Buffer 0 descriptors setup */
  117207. + dma_ad = ep->dma_addr0;
  117208. + } else {
  117209. + /** Buffer 1 descriptors setup */
  117210. + dma_ad = ep->dma_addr1;
  117211. + }
  117212. +
  117213. + if (ep->is_in) {
  117214. + deptsiz.d32 =
  117215. + DWC_READ_REG32(&core_if->dev_if->in_ep_regs[ep->num]->
  117216. + dieptsiz);
  117217. + } else {
  117218. + deptsiz.d32 =
  117219. + DWC_READ_REG32(&core_if->dev_if->out_ep_regs[ep->num]->
  117220. + doeptsiz);
  117221. + }
  117222. +
  117223. + if (!deptsiz.b.xfersize) {
  117224. + offset = 0;
  117225. + for (i = 0; i < ep->pkt_cnt; i += ep->pkt_per_frm) {
  117226. + frame_data = ep->data_per_frame;
  117227. + for (j = 0; j < ep->pkt_per_frm; ++j) {
  117228. +
  117229. + /* Packet status - is not set as initially
  117230. + * it is set to 0 and if packet was sent
  117231. + successfully, status field will remain 0*/
  117232. +
  117233. + /* Bytes has been transfered */
  117234. + packet_info->length =
  117235. + (ep->maxpacket <
  117236. + frame_data) ? ep->maxpacket : frame_data;
  117237. +
  117238. + /* Received packet offset */
  117239. + packet_info->offset = offset;
  117240. + offset += packet_info->length;
  117241. + frame_data -= packet_info->length;
  117242. +
  117243. + packet_info++;
  117244. + }
  117245. + }
  117246. + return 1;
  117247. + } else {
  117248. + /* This is a workaround for in case of Transfer Complete with
  117249. + * PktDrpSts interrupts merging - in this case Transfer complete
  117250. + * interrupt for Isoc Out Endpoint is asserted without PktDrpSts
  117251. + * set and with DOEPTSIZ register non zero. Investigations showed,
  117252. + * that this happens when Out packet is dropped, but because of
  117253. + * interrupts merging during first interrupt handling PktDrpSts
  117254. + * bit is cleared and for next merged interrupts it is not reset.
  117255. + * In this case SW hadles the interrupt as if PktDrpSts bit is set.
  117256. + */
  117257. + if (ep->is_in) {
  117258. + return 1;
  117259. + } else {
  117260. + return handle_iso_out_pkt_dropped(core_if, ep);
  117261. + }
  117262. + }
  117263. +}
  117264. +
  117265. +/**
  117266. + * This function is to handle Iso EP transfer complete interrupt
  117267. + *
  117268. + * @param pcd The PCD
  117269. + * @param ep The EP for which transfer complete was asserted
  117270. + *
  117271. + */
  117272. +static void complete_iso_ep(dwc_otg_pcd_t * pcd, dwc_otg_pcd_ep_t * ep)
  117273. +{
  117274. + dwc_otg_core_if_t *core_if = GET_CORE_IF(ep->pcd);
  117275. + dwc_ep_t *dwc_ep = &ep->dwc_ep;
  117276. + uint8_t is_last = 0;
  117277. +
  117278. + if (ep->dwc_ep.next_frame == 0xffffffff) {
  117279. + DWC_WARN("Next frame is not set!\n");
  117280. + return;
  117281. + }
  117282. +
  117283. + if (core_if->dma_enable) {
  117284. + if (core_if->dma_desc_enable) {
  117285. + set_ddma_iso_pkts_info(core_if, dwc_ep);
  117286. + reinit_ddma_iso_xfer(core_if, dwc_ep);
  117287. + is_last = 1;
  117288. + } else {
  117289. + if (core_if->pti_enh_enable) {
  117290. + if (set_iso_pkts_info(core_if, dwc_ep)) {
  117291. + dwc_ep->proc_buf_num =
  117292. + (dwc_ep->proc_buf_num ^ 1) & 0x1;
  117293. + dwc_otg_iso_ep_start_buf_transfer
  117294. + (core_if, dwc_ep);
  117295. + is_last = 1;
  117296. + }
  117297. + } else {
  117298. + set_current_pkt_info(core_if, dwc_ep);
  117299. + if (dwc_ep->cur_pkt >= dwc_ep->pkt_cnt) {
  117300. + is_last = 1;
  117301. + dwc_ep->cur_pkt = 0;
  117302. + dwc_ep->proc_buf_num =
  117303. + (dwc_ep->proc_buf_num ^ 1) & 0x1;
  117304. + if (dwc_ep->proc_buf_num) {
  117305. + dwc_ep->cur_pkt_addr =
  117306. + dwc_ep->xfer_buff1;
  117307. + dwc_ep->cur_pkt_dma_addr =
  117308. + dwc_ep->dma_addr1;
  117309. + } else {
  117310. + dwc_ep->cur_pkt_addr =
  117311. + dwc_ep->xfer_buff0;
  117312. + dwc_ep->cur_pkt_dma_addr =
  117313. + dwc_ep->dma_addr0;
  117314. + }
  117315. +
  117316. + }
  117317. + dwc_otg_iso_ep_start_frm_transfer(core_if,
  117318. + dwc_ep);
  117319. + }
  117320. + }
  117321. + } else {
  117322. + set_current_pkt_info(core_if, dwc_ep);
  117323. + if (dwc_ep->cur_pkt >= dwc_ep->pkt_cnt) {
  117324. + is_last = 1;
  117325. + dwc_ep->cur_pkt = 0;
  117326. + dwc_ep->proc_buf_num = (dwc_ep->proc_buf_num ^ 1) & 0x1;
  117327. + if (dwc_ep->proc_buf_num) {
  117328. + dwc_ep->cur_pkt_addr = dwc_ep->xfer_buff1;
  117329. + dwc_ep->cur_pkt_dma_addr = dwc_ep->dma_addr1;
  117330. + } else {
  117331. + dwc_ep->cur_pkt_addr = dwc_ep->xfer_buff0;
  117332. + dwc_ep->cur_pkt_dma_addr = dwc_ep->dma_addr0;
  117333. + }
  117334. +
  117335. + }
  117336. + dwc_otg_iso_ep_start_frm_transfer(core_if, dwc_ep);
  117337. + }
  117338. + if (is_last)
  117339. + dwc_otg_iso_buffer_done(pcd, ep, ep->iso_req_handle);
  117340. +}
  117341. +#endif /* DWC_EN_ISOC */
  117342. +
  117343. +/**
  117344. + * This function handle BNA interrupt for Non Isochronous EPs
  117345. + *
  117346. + */
  117347. +static void dwc_otg_pcd_handle_noniso_bna(dwc_otg_pcd_ep_t * ep)
  117348. +{
  117349. + dwc_ep_t *dwc_ep = &ep->dwc_ep;
  117350. + volatile uint32_t *addr;
  117351. + depctl_data_t depctl = {.d32 = 0 };
  117352. + dwc_otg_pcd_t *pcd = ep->pcd;
  117353. + dwc_otg_dev_dma_desc_t *dma_desc;
  117354. + dev_dma_desc_sts_t sts = {.d32 = 0 };
  117355. + dwc_otg_core_if_t *core_if = ep->pcd->core_if;
  117356. + int i, start;
  117357. +
  117358. + if (!dwc_ep->desc_cnt)
  117359. + DWC_WARN("Ep%d %s Descriptor count = %d \n", dwc_ep->num,
  117360. + (dwc_ep->is_in ? "IN" : "OUT"), dwc_ep->desc_cnt);
  117361. +
  117362. + if (core_if->core_params->cont_on_bna && !dwc_ep->is_in
  117363. + && dwc_ep->type != DWC_OTG_EP_TYPE_CONTROL) {
  117364. + uint32_t doepdma;
  117365. + dwc_otg_dev_out_ep_regs_t *out_regs =
  117366. + core_if->dev_if->out_ep_regs[dwc_ep->num];
  117367. + doepdma = DWC_READ_REG32(&(out_regs->doepdma));
  117368. + start = (doepdma - dwc_ep->dma_desc_addr)/sizeof(dwc_otg_dev_dma_desc_t);
  117369. + dma_desc = &(dwc_ep->desc_addr[start]);
  117370. + } else {
  117371. + start = 0;
  117372. + dma_desc = dwc_ep->desc_addr;
  117373. + }
  117374. +
  117375. +
  117376. + for (i = start; i < dwc_ep->desc_cnt; ++i, ++dma_desc) {
  117377. + sts.d32 = dma_desc->status.d32;
  117378. + sts.b.bs = BS_HOST_READY;
  117379. + dma_desc->status.d32 = sts.d32;
  117380. + }
  117381. +
  117382. + if (dwc_ep->is_in == 0) {
  117383. + addr =
  117384. + &GET_CORE_IF(pcd)->dev_if->out_ep_regs[dwc_ep->num]->
  117385. + doepctl;
  117386. + } else {
  117387. + addr =
  117388. + &GET_CORE_IF(pcd)->dev_if->in_ep_regs[dwc_ep->num]->diepctl;
  117389. + }
  117390. + depctl.b.epena = 1;
  117391. + depctl.b.cnak = 1;
  117392. + DWC_MODIFY_REG32(addr, 0, depctl.d32);
  117393. +}
  117394. +
  117395. +/**
  117396. + * This function handles EP0 Control transfers.
  117397. + *
  117398. + * The state of the control transfers are tracked in
  117399. + * <code>ep0state</code>.
  117400. + */
  117401. +static void handle_ep0(dwc_otg_pcd_t * pcd)
  117402. +{
  117403. + dwc_otg_core_if_t *core_if = GET_CORE_IF(pcd);
  117404. + dwc_otg_pcd_ep_t *ep0 = &pcd->ep0;
  117405. + dev_dma_desc_sts_t desc_sts;
  117406. + deptsiz0_data_t deptsiz;
  117407. + uint32_t byte_count;
  117408. +
  117409. +#ifdef DEBUG_EP0
  117410. + DWC_DEBUGPL(DBG_PCDV, "%s()\n", __func__);
  117411. + print_ep0_state(pcd);
  117412. +#endif
  117413. +
  117414. +// DWC_PRINTF("HANDLE EP0\n");
  117415. +
  117416. + switch (pcd->ep0state) {
  117417. + case EP0_DISCONNECT:
  117418. + break;
  117419. +
  117420. + case EP0_IDLE:
  117421. + pcd->request_config = 0;
  117422. +
  117423. + pcd_setup(pcd);
  117424. + break;
  117425. +
  117426. + case EP0_IN_DATA_PHASE:
  117427. +#ifdef DEBUG_EP0
  117428. + DWC_DEBUGPL(DBG_PCD, "DATA_IN EP%d-%s: type=%d, mps=%d\n",
  117429. + ep0->dwc_ep.num, (ep0->dwc_ep.is_in ? "IN" : "OUT"),
  117430. + ep0->dwc_ep.type, ep0->dwc_ep.maxpacket);
  117431. +#endif
  117432. +
  117433. + if (core_if->dma_enable != 0) {
  117434. + /*
  117435. + * For EP0 we can only program 1 packet at a time so we
  117436. + * need to do the make calculations after each complete.
  117437. + * Call write_packet to make the calculations, as in
  117438. + * slave mode, and use those values to determine if we
  117439. + * can complete.
  117440. + */
  117441. + if (core_if->dma_desc_enable == 0) {
  117442. + deptsiz.d32 =
  117443. + DWC_READ_REG32(&core_if->
  117444. + dev_if->in_ep_regs[0]->
  117445. + dieptsiz);
  117446. + byte_count =
  117447. + ep0->dwc_ep.xfer_len - deptsiz.b.xfersize;
  117448. + } else {
  117449. + desc_sts =
  117450. + core_if->dev_if->in_desc_addr->status;
  117451. + byte_count =
  117452. + ep0->dwc_ep.xfer_len - desc_sts.b.bytes;
  117453. + }
  117454. + ep0->dwc_ep.xfer_count += byte_count;
  117455. + ep0->dwc_ep.xfer_buff += byte_count;
  117456. + ep0->dwc_ep.dma_addr += byte_count;
  117457. + }
  117458. + if (ep0->dwc_ep.xfer_count < ep0->dwc_ep.total_len) {
  117459. + dwc_otg_ep0_continue_transfer(GET_CORE_IF(pcd),
  117460. + &ep0->dwc_ep);
  117461. + DWC_DEBUGPL(DBG_PCD, "CONTINUE TRANSFER\n");
  117462. + } else if (ep0->dwc_ep.sent_zlp) {
  117463. + dwc_otg_ep0_continue_transfer(GET_CORE_IF(pcd),
  117464. + &ep0->dwc_ep);
  117465. + ep0->dwc_ep.sent_zlp = 0;
  117466. + DWC_DEBUGPL(DBG_PCD, "CONTINUE TRANSFER sent zlp\n");
  117467. + } else {
  117468. + ep0_complete_request(ep0);
  117469. + DWC_DEBUGPL(DBG_PCD, "COMPLETE TRANSFER\n");
  117470. + }
  117471. + break;
  117472. + case EP0_OUT_DATA_PHASE:
  117473. +#ifdef DEBUG_EP0
  117474. + DWC_DEBUGPL(DBG_PCD, "DATA_OUT EP%d-%s: type=%d, mps=%d\n",
  117475. + ep0->dwc_ep.num, (ep0->dwc_ep.is_in ? "IN" : "OUT"),
  117476. + ep0->dwc_ep.type, ep0->dwc_ep.maxpacket);
  117477. +#endif
  117478. + if (core_if->dma_enable != 0) {
  117479. + if (core_if->dma_desc_enable == 0) {
  117480. + deptsiz.d32 =
  117481. + DWC_READ_REG32(&core_if->
  117482. + dev_if->out_ep_regs[0]->
  117483. + doeptsiz);
  117484. + byte_count =
  117485. + ep0->dwc_ep.maxpacket - deptsiz.b.xfersize;
  117486. + } else {
  117487. + desc_sts =
  117488. + core_if->dev_if->out_desc_addr->status;
  117489. + byte_count =
  117490. + ep0->dwc_ep.maxpacket - desc_sts.b.bytes;
  117491. + }
  117492. + ep0->dwc_ep.xfer_count += byte_count;
  117493. + ep0->dwc_ep.xfer_buff += byte_count;
  117494. + ep0->dwc_ep.dma_addr += byte_count;
  117495. + }
  117496. + if (ep0->dwc_ep.xfer_count < ep0->dwc_ep.total_len) {
  117497. + dwc_otg_ep0_continue_transfer(GET_CORE_IF(pcd),
  117498. + &ep0->dwc_ep);
  117499. + DWC_DEBUGPL(DBG_PCD, "CONTINUE TRANSFER\n");
  117500. + } else if (ep0->dwc_ep.sent_zlp) {
  117501. + dwc_otg_ep0_continue_transfer(GET_CORE_IF(pcd),
  117502. + &ep0->dwc_ep);
  117503. + ep0->dwc_ep.sent_zlp = 0;
  117504. + DWC_DEBUGPL(DBG_PCD, "CONTINUE TRANSFER sent zlp\n");
  117505. + } else {
  117506. + ep0_complete_request(ep0);
  117507. + DWC_DEBUGPL(DBG_PCD, "COMPLETE TRANSFER\n");
  117508. + }
  117509. + break;
  117510. +
  117511. + case EP0_IN_STATUS_PHASE:
  117512. + case EP0_OUT_STATUS_PHASE:
  117513. + DWC_DEBUGPL(DBG_PCD, "CASE: EP0_STATUS\n");
  117514. + ep0_complete_request(ep0);
  117515. + pcd->ep0state = EP0_IDLE;
  117516. + ep0->stopped = 1;
  117517. + ep0->dwc_ep.is_in = 0; /* OUT for next SETUP */
  117518. +
  117519. + /* Prepare for more SETUP Packets */
  117520. + if (core_if->dma_enable) {
  117521. + ep0_out_start(core_if, pcd);
  117522. + }
  117523. + break;
  117524. +
  117525. + case EP0_STALL:
  117526. + DWC_ERROR("EP0 STALLed, should not get here pcd_setup()\n");
  117527. + break;
  117528. + }
  117529. +#ifdef DEBUG_EP0
  117530. + print_ep0_state(pcd);
  117531. +#endif
  117532. +}
  117533. +
  117534. +/**
  117535. + * Restart transfer
  117536. + */
  117537. +static void restart_transfer(dwc_otg_pcd_t * pcd, const uint32_t epnum)
  117538. +{
  117539. + dwc_otg_core_if_t *core_if;
  117540. + dwc_otg_dev_if_t *dev_if;
  117541. + deptsiz_data_t dieptsiz = {.d32 = 0 };
  117542. + dwc_otg_pcd_ep_t *ep;
  117543. +
  117544. + ep = get_in_ep(pcd, epnum);
  117545. +
  117546. +#ifdef DWC_EN_ISOC
  117547. + if (ep->dwc_ep.type == DWC_OTG_EP_TYPE_ISOC) {
  117548. + return;
  117549. + }
  117550. +#endif /* DWC_EN_ISOC */
  117551. +
  117552. + core_if = GET_CORE_IF(pcd);
  117553. + dev_if = core_if->dev_if;
  117554. +
  117555. + dieptsiz.d32 = DWC_READ_REG32(&dev_if->in_ep_regs[epnum]->dieptsiz);
  117556. +
  117557. + DWC_DEBUGPL(DBG_PCD, "xfer_buff=%p xfer_count=%0x xfer_len=%0x"
  117558. + " stopped=%d\n", ep->dwc_ep.xfer_buff,
  117559. + ep->dwc_ep.xfer_count, ep->dwc_ep.xfer_len, ep->stopped);
  117560. + /*
  117561. + * If xfersize is 0 and pktcnt in not 0, resend the last packet.
  117562. + */
  117563. + if (dieptsiz.b.pktcnt && dieptsiz.b.xfersize == 0 &&
  117564. + ep->dwc_ep.start_xfer_buff != 0) {
  117565. + if (ep->dwc_ep.total_len <= ep->dwc_ep.maxpacket) {
  117566. + ep->dwc_ep.xfer_count = 0;
  117567. + ep->dwc_ep.xfer_buff = ep->dwc_ep.start_xfer_buff;
  117568. + ep->dwc_ep.xfer_len = ep->dwc_ep.xfer_count;
  117569. + } else {
  117570. + ep->dwc_ep.xfer_count -= ep->dwc_ep.maxpacket;
  117571. + /* convert packet size to dwords. */
  117572. + ep->dwc_ep.xfer_buff -= ep->dwc_ep.maxpacket;
  117573. + ep->dwc_ep.xfer_len = ep->dwc_ep.xfer_count;
  117574. + }
  117575. + ep->stopped = 0;
  117576. + DWC_DEBUGPL(DBG_PCD, "xfer_buff=%p xfer_count=%0x "
  117577. + "xfer_len=%0x stopped=%d\n",
  117578. + ep->dwc_ep.xfer_buff,
  117579. + ep->dwc_ep.xfer_count, ep->dwc_ep.xfer_len,
  117580. + ep->stopped);
  117581. + if (epnum == 0) {
  117582. + dwc_otg_ep0_start_transfer(core_if, &ep->dwc_ep);
  117583. + } else {
  117584. + dwc_otg_ep_start_transfer(core_if, &ep->dwc_ep);
  117585. + }
  117586. + }
  117587. +}
  117588. +
  117589. +/*
  117590. + * This function create new nextep sequnce based on Learn Queue.
  117591. + *
  117592. + * @param core_if Programming view of DWC_otg controller
  117593. + */
  117594. +void predict_nextep_seq( dwc_otg_core_if_t * core_if)
  117595. +{
  117596. + dwc_otg_device_global_regs_t *dev_global_regs =
  117597. + core_if->dev_if->dev_global_regs;
  117598. + const uint32_t TOKEN_Q_DEPTH = core_if->hwcfg2.b.dev_token_q_depth;
  117599. + /* Number of Token Queue Registers */
  117600. + const int DTKNQ_REG_CNT = (TOKEN_Q_DEPTH + 7) / 8;
  117601. + dtknq1_data_t dtknqr1;
  117602. + uint32_t in_tkn_epnums[4];
  117603. + uint8_t seqnum[MAX_EPS_CHANNELS];
  117604. + uint8_t intkn_seq[TOKEN_Q_DEPTH];
  117605. + grstctl_t resetctl = {.d32 = 0 };
  117606. + uint8_t temp;
  117607. + int ndx = 0;
  117608. + int start = 0;
  117609. + int end = 0;
  117610. + int sort_done = 0;
  117611. + int i = 0;
  117612. + volatile uint32_t *addr = &dev_global_regs->dtknqr1;
  117613. +
  117614. +
  117615. + DWC_DEBUGPL(DBG_PCD,"dev_token_q_depth=%d\n",TOKEN_Q_DEPTH);
  117616. +
  117617. + /* Read the DTKNQ Registers */
  117618. + for (i = 0; i < DTKNQ_REG_CNT; i++) {
  117619. + in_tkn_epnums[i] = DWC_READ_REG32(addr);
  117620. + DWC_DEBUGPL(DBG_PCDV, "DTKNQR%d=0x%08x\n", i + 1,
  117621. + in_tkn_epnums[i]);
  117622. + if (addr == &dev_global_regs->dvbusdis) {
  117623. + addr = &dev_global_regs->dtknqr3_dthrctl;
  117624. + } else {
  117625. + ++addr;
  117626. + }
  117627. +
  117628. + }
  117629. +
  117630. + /* Copy the DTKNQR1 data to the bit field. */
  117631. + dtknqr1.d32 = in_tkn_epnums[0];
  117632. + if (dtknqr1.b.wrap_bit) {
  117633. + ndx = dtknqr1.b.intknwptr;
  117634. + end = ndx -1;
  117635. + if (end < 0)
  117636. + end = TOKEN_Q_DEPTH -1;
  117637. + } else {
  117638. + ndx = 0;
  117639. + end = dtknqr1.b.intknwptr -1;
  117640. + if (end < 0)
  117641. + end = 0;
  117642. + }
  117643. + start = ndx;
  117644. +
  117645. + /* Fill seqnum[] by initial values: EP number + 31 */
  117646. + for (i=0; i <= core_if->dev_if->num_in_eps; i++) {
  117647. + seqnum[i] = i +31;
  117648. + }
  117649. +
  117650. + /* Fill intkn_seq[] from in_tkn_epnums[0] */
  117651. + for (i=0; i < 6; i++)
  117652. + intkn_seq[i] = (in_tkn_epnums[0] >> ((7-i) * 4)) & 0xf;
  117653. +
  117654. + if (TOKEN_Q_DEPTH > 6) {
  117655. + /* Fill intkn_seq[] from in_tkn_epnums[1] */
  117656. + for (i=6; i < 14; i++)
  117657. + intkn_seq[i] =
  117658. + (in_tkn_epnums[1] >> ((7 - (i - 6)) * 4)) & 0xf;
  117659. + }
  117660. +
  117661. + if (TOKEN_Q_DEPTH > 14) {
  117662. + /* Fill intkn_seq[] from in_tkn_epnums[1] */
  117663. + for (i=14; i < 22; i++)
  117664. + intkn_seq[i] =
  117665. + (in_tkn_epnums[2] >> ((7 - (i - 14)) * 4)) & 0xf;
  117666. + }
  117667. +
  117668. + if (TOKEN_Q_DEPTH > 22) {
  117669. + /* Fill intkn_seq[] from in_tkn_epnums[1] */
  117670. + for (i=22; i < 30; i++)
  117671. + intkn_seq[i] =
  117672. + (in_tkn_epnums[3] >> ((7 - (i - 22)) * 4)) & 0xf;
  117673. + }
  117674. +
  117675. + DWC_DEBUGPL(DBG_PCDV, "%s start=%d end=%d intkn_seq[]:\n", __func__,
  117676. + start, end);
  117677. + for (i=0; i<TOKEN_Q_DEPTH; i++)
  117678. + DWC_DEBUGPL(DBG_PCDV,"%d\n", intkn_seq[i]);
  117679. +
  117680. + /* Update seqnum based on intkn_seq[] */
  117681. + i = 0;
  117682. + do {
  117683. + seqnum[intkn_seq[ndx]] = i;
  117684. + ndx++;
  117685. + i++;
  117686. + if (ndx == TOKEN_Q_DEPTH)
  117687. + ndx = 0;
  117688. + } while ( i < TOKEN_Q_DEPTH );
  117689. +
  117690. + /* Mark non active EP's in seqnum[] by 0xff */
  117691. + for (i=0; i<=core_if->dev_if->num_in_eps; i++) {
  117692. + if (core_if->nextep_seq[i] == 0xff )
  117693. + seqnum[i] = 0xff;
  117694. + }
  117695. +
  117696. + /* Sort seqnum[] */
  117697. + sort_done = 0;
  117698. + while (!sort_done) {
  117699. + sort_done = 1;
  117700. + for (i=0; i<core_if->dev_if->num_in_eps; i++) {
  117701. + if (seqnum[i] > seqnum[i+1]) {
  117702. + temp = seqnum[i];
  117703. + seqnum[i] = seqnum[i+1];
  117704. + seqnum[i+1] = temp;
  117705. + sort_done = 0;
  117706. + }
  117707. + }
  117708. + }
  117709. +
  117710. + ndx = start + seqnum[0];
  117711. + if (ndx >= TOKEN_Q_DEPTH)
  117712. + ndx = ndx % TOKEN_Q_DEPTH;
  117713. + core_if->first_in_nextep_seq = intkn_seq[ndx];
  117714. +
  117715. + /* Update seqnum[] by EP numbers */
  117716. + for (i=0; i<=core_if->dev_if->num_in_eps; i++) {
  117717. + ndx = start + i;
  117718. + if (seqnum[i] < 31) {
  117719. + ndx = start + seqnum[i];
  117720. + if (ndx >= TOKEN_Q_DEPTH)
  117721. + ndx = ndx % TOKEN_Q_DEPTH;
  117722. + seqnum[i] = intkn_seq[ndx];
  117723. + } else {
  117724. + if (seqnum[i] < 0xff) {
  117725. + seqnum[i] = seqnum[i] - 31;
  117726. + } else {
  117727. + break;
  117728. + }
  117729. + }
  117730. + }
  117731. +
  117732. + /* Update nextep_seq[] based on seqnum[] */
  117733. + for (i=0; i<core_if->dev_if->num_in_eps; i++) {
  117734. + if (seqnum[i] != 0xff) {
  117735. + if (seqnum[i+1] != 0xff) {
  117736. + core_if->nextep_seq[seqnum[i]] = seqnum[i+1];
  117737. + } else {
  117738. + core_if->nextep_seq[seqnum[i]] = core_if->first_in_nextep_seq;
  117739. + break;
  117740. + }
  117741. + } else {
  117742. + break;
  117743. + }
  117744. + }
  117745. +
  117746. + DWC_DEBUGPL(DBG_PCDV, "%s first_in_nextep_seq= %2d; nextep_seq[]:\n",
  117747. + __func__, core_if->first_in_nextep_seq);
  117748. + for (i=0; i <= core_if->dev_if->num_in_eps; i++) {
  117749. + DWC_DEBUGPL(DBG_PCDV,"%2d\n", core_if->nextep_seq[i]);
  117750. + }
  117751. +
  117752. + /* Flush the Learning Queue */
  117753. + resetctl.d32 = DWC_READ_REG32(&core_if->core_global_regs->grstctl);
  117754. + resetctl.b.intknqflsh = 1;
  117755. + DWC_WRITE_REG32(&core_if->core_global_regs->grstctl, resetctl.d32);
  117756. +
  117757. +
  117758. +}
  117759. +
  117760. +/**
  117761. + * handle the IN EP disable interrupt.
  117762. + */
  117763. +static inline void handle_in_ep_disable_intr(dwc_otg_pcd_t * pcd,
  117764. + const uint32_t epnum)
  117765. +{
  117766. + dwc_otg_core_if_t *core_if = GET_CORE_IF(pcd);
  117767. + dwc_otg_dev_if_t *dev_if = core_if->dev_if;
  117768. + deptsiz_data_t dieptsiz = {.d32 = 0 };
  117769. + dctl_data_t dctl = {.d32 = 0 };
  117770. + dwc_otg_pcd_ep_t *ep;
  117771. + dwc_ep_t *dwc_ep;
  117772. + gintmsk_data_t gintmsk_data;
  117773. + depctl_data_t depctl;
  117774. + uint32_t diepdma;
  117775. + uint32_t remain_to_transfer = 0;
  117776. + uint8_t i;
  117777. + uint32_t xfer_size;
  117778. +
  117779. + ep = get_in_ep(pcd, epnum);
  117780. + dwc_ep = &ep->dwc_ep;
  117781. +
  117782. + if (dwc_ep->type == DWC_OTG_EP_TYPE_ISOC) {
  117783. + dwc_otg_flush_tx_fifo(core_if, dwc_ep->tx_fifo_num);
  117784. + complete_ep(ep);
  117785. + return;
  117786. + }
  117787. +
  117788. + DWC_DEBUGPL(DBG_PCD, "diepctl%d=%0x\n", epnum,
  117789. + DWC_READ_REG32(&dev_if->in_ep_regs[epnum]->diepctl));
  117790. + dieptsiz.d32 = DWC_READ_REG32(&dev_if->in_ep_regs[epnum]->dieptsiz);
  117791. + depctl.d32 = DWC_READ_REG32(&dev_if->in_ep_regs[epnum]->diepctl);
  117792. +
  117793. + DWC_DEBUGPL(DBG_ANY, "pktcnt=%d size=%d\n",
  117794. + dieptsiz.b.pktcnt, dieptsiz.b.xfersize);
  117795. +
  117796. + if ((core_if->start_predict == 0) || (depctl.b.eptype & 1)) {
  117797. + if (ep->stopped) {
  117798. + if (core_if->en_multiple_tx_fifo)
  117799. + /* Flush the Tx FIFO */
  117800. + dwc_otg_flush_tx_fifo(core_if, dwc_ep->tx_fifo_num);
  117801. + /* Clear the Global IN NP NAK */
  117802. + dctl.d32 = 0;
  117803. + dctl.b.cgnpinnak = 1;
  117804. + DWC_MODIFY_REG32(&dev_if->dev_global_regs->dctl, dctl.d32, dctl.d32);
  117805. + /* Restart the transaction */
  117806. + if (dieptsiz.b.pktcnt != 0 || dieptsiz.b.xfersize != 0) {
  117807. + restart_transfer(pcd, epnum);
  117808. + }
  117809. + } else {
  117810. + /* Restart the transaction */
  117811. + if (dieptsiz.b.pktcnt != 0 || dieptsiz.b.xfersize != 0) {
  117812. + restart_transfer(pcd, epnum);
  117813. + }
  117814. + DWC_DEBUGPL(DBG_ANY, "STOPPED!!!\n");
  117815. + }
  117816. + return;
  117817. + }
  117818. +
  117819. + if (core_if->start_predict > 2) { // NP IN EP
  117820. + core_if->start_predict--;
  117821. + return;
  117822. + }
  117823. +
  117824. + core_if->start_predict--;
  117825. +
  117826. + if (core_if->start_predict == 1) { // All NP IN Ep's disabled now
  117827. +
  117828. + predict_nextep_seq(core_if);
  117829. +
  117830. + /* Update all active IN EP's NextEP field based of nextep_seq[] */
  117831. + for ( i = 0; i <= core_if->dev_if->num_in_eps; i++) {
  117832. + depctl.d32 =
  117833. + DWC_READ_REG32(&dev_if->in_ep_regs[i]->diepctl);
  117834. + if (core_if->nextep_seq[i] != 0xff) { // Active NP IN EP
  117835. + depctl.b.nextep = core_if->nextep_seq[i];
  117836. + DWC_WRITE_REG32(&dev_if->in_ep_regs[i]->diepctl, depctl.d32);
  117837. + }
  117838. + }
  117839. + /* Flush Shared NP TxFIFO */
  117840. + dwc_otg_flush_tx_fifo(core_if, 0);
  117841. + /* Rewind buffers */
  117842. + if (!core_if->dma_desc_enable) {
  117843. + i = core_if->first_in_nextep_seq;
  117844. + do {
  117845. + ep = get_in_ep(pcd, i);
  117846. + dieptsiz.d32 = DWC_READ_REG32(&dev_if->in_ep_regs[i]->dieptsiz);
  117847. + xfer_size = ep->dwc_ep.total_len - ep->dwc_ep.xfer_count;
  117848. + if (xfer_size > ep->dwc_ep.maxxfer)
  117849. + xfer_size = ep->dwc_ep.maxxfer;
  117850. + depctl.d32 = DWC_READ_REG32(&dev_if->in_ep_regs[i]->diepctl);
  117851. + if (dieptsiz.b.pktcnt != 0) {
  117852. + if (xfer_size == 0) {
  117853. + remain_to_transfer = 0;
  117854. + } else {
  117855. + if ((xfer_size % ep->dwc_ep.maxpacket) == 0) {
  117856. + remain_to_transfer =
  117857. + dieptsiz.b.pktcnt * ep->dwc_ep.maxpacket;
  117858. + } else {
  117859. + remain_to_transfer = ((dieptsiz.b.pktcnt -1) * ep->dwc_ep.maxpacket)
  117860. + + (xfer_size % ep->dwc_ep.maxpacket);
  117861. + }
  117862. + }
  117863. + diepdma = DWC_READ_REG32(&dev_if->in_ep_regs[i]->diepdma);
  117864. + dieptsiz.b.xfersize = remain_to_transfer;
  117865. + DWC_WRITE_REG32(&dev_if->in_ep_regs[i]->dieptsiz, dieptsiz.d32);
  117866. + diepdma = ep->dwc_ep.dma_addr + (xfer_size - remain_to_transfer);
  117867. + DWC_WRITE_REG32(&dev_if->in_ep_regs[i]->diepdma, diepdma);
  117868. + }
  117869. + i = core_if->nextep_seq[i];
  117870. + } while (i != core_if->first_in_nextep_seq);
  117871. + } else { // dma_desc_enable
  117872. + DWC_PRINTF("%s Learning Queue not supported in DDMA\n", __func__);
  117873. + }
  117874. +
  117875. + /* Restart transfers in predicted sequences */
  117876. + i = core_if->first_in_nextep_seq;
  117877. + do {
  117878. + dieptsiz.d32 = DWC_READ_REG32(&dev_if->in_ep_regs[i]->dieptsiz);
  117879. + depctl.d32 = DWC_READ_REG32(&dev_if->in_ep_regs[i]->diepctl);
  117880. + if (dieptsiz.b.pktcnt != 0) {
  117881. + depctl.d32 = DWC_READ_REG32(&dev_if->in_ep_regs[i]->diepctl);
  117882. + depctl.b.epena = 1;
  117883. + depctl.b.cnak = 1;
  117884. + DWC_WRITE_REG32(&dev_if->in_ep_regs[i]->diepctl, depctl.d32);
  117885. + }
  117886. + i = core_if->nextep_seq[i];
  117887. + } while (i != core_if->first_in_nextep_seq);
  117888. +
  117889. + /* Clear the global non-periodic IN NAK handshake */
  117890. + dctl.d32 = 0;
  117891. + dctl.b.cgnpinnak = 1;
  117892. + DWC_MODIFY_REG32(&dev_if->dev_global_regs->dctl, dctl.d32, dctl.d32);
  117893. +
  117894. + /* Unmask EP Mismatch interrupt */
  117895. + gintmsk_data.d32 = 0;
  117896. + gintmsk_data.b.epmismatch = 1;
  117897. + DWC_MODIFY_REG32(&core_if->core_global_regs->gintmsk, 0, gintmsk_data.d32);
  117898. +
  117899. + core_if->start_predict = 0;
  117900. +
  117901. + }
  117902. +}
  117903. +
  117904. +/**
  117905. + * Handler for the IN EP timeout handshake interrupt.
  117906. + */
  117907. +static inline void handle_in_ep_timeout_intr(dwc_otg_pcd_t * pcd,
  117908. + const uint32_t epnum)
  117909. +{
  117910. + dwc_otg_core_if_t *core_if = GET_CORE_IF(pcd);
  117911. + dwc_otg_dev_if_t *dev_if = core_if->dev_if;
  117912. +
  117913. +#ifdef DEBUG
  117914. + deptsiz_data_t dieptsiz = {.d32 = 0 };
  117915. + uint32_t num = 0;
  117916. +#endif
  117917. + dctl_data_t dctl = {.d32 = 0 };
  117918. + dwc_otg_pcd_ep_t *ep;
  117919. +
  117920. + gintmsk_data_t intr_mask = {.d32 = 0 };
  117921. +
  117922. + ep = get_in_ep(pcd, epnum);
  117923. +
  117924. + /* Disable the NP Tx Fifo Empty Interrrupt */
  117925. + if (!core_if->dma_enable) {
  117926. + intr_mask.b.nptxfempty = 1;
  117927. + DWC_MODIFY_REG32(&core_if->core_global_regs->gintmsk,
  117928. + intr_mask.d32, 0);
  117929. + }
  117930. + /** @todo NGS Check EP type.
  117931. + * Implement for Periodic EPs */
  117932. + /*
  117933. + * Non-periodic EP
  117934. + */
  117935. + /* Enable the Global IN NAK Effective Interrupt */
  117936. + intr_mask.b.ginnakeff = 1;
  117937. + DWC_MODIFY_REG32(&core_if->core_global_regs->gintmsk, 0, intr_mask.d32);
  117938. +
  117939. + /* Set Global IN NAK */
  117940. + dctl.b.sgnpinnak = 1;
  117941. + DWC_MODIFY_REG32(&dev_if->dev_global_regs->dctl, dctl.d32, dctl.d32);
  117942. +
  117943. + ep->stopped = 1;
  117944. +
  117945. +#ifdef DEBUG
  117946. + dieptsiz.d32 = DWC_READ_REG32(&dev_if->in_ep_regs[num]->dieptsiz);
  117947. + DWC_DEBUGPL(DBG_ANY, "pktcnt=%d size=%d\n",
  117948. + dieptsiz.b.pktcnt, dieptsiz.b.xfersize);
  117949. +#endif
  117950. +
  117951. +#ifdef DISABLE_PERIODIC_EP
  117952. + /*
  117953. + * Set the NAK bit for this EP to
  117954. + * start the disable process.
  117955. + */
  117956. + diepctl.d32 = 0;
  117957. + diepctl.b.snak = 1;
  117958. + DWC_MODIFY_REG32(&dev_if->in_ep_regs[num]->diepctl, diepctl.d32,
  117959. + diepctl.d32);
  117960. + ep->disabling = 1;
  117961. + ep->stopped = 1;
  117962. +#endif
  117963. +}
  117964. +
  117965. +/**
  117966. + * Handler for the IN EP NAK interrupt.
  117967. + */
  117968. +static inline int32_t handle_in_ep_nak_intr(dwc_otg_pcd_t * pcd,
  117969. + const uint32_t epnum)
  117970. +{
  117971. + /** @todo implement ISR */
  117972. + dwc_otg_core_if_t *core_if;
  117973. + diepmsk_data_t intr_mask = {.d32 = 0 };
  117974. +
  117975. + DWC_PRINTF("INTERRUPT Handler not implemented for %s\n", "IN EP NAK");
  117976. + core_if = GET_CORE_IF(pcd);
  117977. + intr_mask.b.nak = 1;
  117978. +
  117979. + if (core_if->multiproc_int_enable) {
  117980. + DWC_MODIFY_REG32(&core_if->dev_if->dev_global_regs->
  117981. + diepeachintmsk[epnum], intr_mask.d32, 0);
  117982. + } else {
  117983. + DWC_MODIFY_REG32(&core_if->dev_if->dev_global_regs->diepmsk,
  117984. + intr_mask.d32, 0);
  117985. + }
  117986. +
  117987. + return 1;
  117988. +}
  117989. +
  117990. +/**
  117991. + * Handler for the OUT EP Babble interrupt.
  117992. + */
  117993. +static inline int32_t handle_out_ep_babble_intr(dwc_otg_pcd_t * pcd,
  117994. + const uint32_t epnum)
  117995. +{
  117996. + /** @todo implement ISR */
  117997. + dwc_otg_core_if_t *core_if;
  117998. + doepmsk_data_t intr_mask = {.d32 = 0 };
  117999. +
  118000. + DWC_PRINTF("INTERRUPT Handler not implemented for %s\n",
  118001. + "OUT EP Babble");
  118002. + core_if = GET_CORE_IF(pcd);
  118003. + intr_mask.b.babble = 1;
  118004. +
  118005. + if (core_if->multiproc_int_enable) {
  118006. + DWC_MODIFY_REG32(&core_if->dev_if->dev_global_regs->
  118007. + doepeachintmsk[epnum], intr_mask.d32, 0);
  118008. + } else {
  118009. + DWC_MODIFY_REG32(&core_if->dev_if->dev_global_regs->doepmsk,
  118010. + intr_mask.d32, 0);
  118011. + }
  118012. +
  118013. + return 1;
  118014. +}
  118015. +
  118016. +/**
  118017. + * Handler for the OUT EP NAK interrupt.
  118018. + */
  118019. +static inline int32_t handle_out_ep_nak_intr(dwc_otg_pcd_t * pcd,
  118020. + const uint32_t epnum)
  118021. +{
  118022. + /** @todo implement ISR */
  118023. + dwc_otg_core_if_t *core_if;
  118024. + doepmsk_data_t intr_mask = {.d32 = 0 };
  118025. +
  118026. + DWC_DEBUGPL(DBG_ANY, "INTERRUPT Handler not implemented for %s\n", "OUT EP NAK");
  118027. + core_if = GET_CORE_IF(pcd);
  118028. + intr_mask.b.nak = 1;
  118029. +
  118030. + if (core_if->multiproc_int_enable) {
  118031. + DWC_MODIFY_REG32(&core_if->dev_if->dev_global_regs->
  118032. + doepeachintmsk[epnum], intr_mask.d32, 0);
  118033. + } else {
  118034. + DWC_MODIFY_REG32(&core_if->dev_if->dev_global_regs->doepmsk,
  118035. + intr_mask.d32, 0);
  118036. + }
  118037. +
  118038. + return 1;
  118039. +}
  118040. +
  118041. +/**
  118042. + * Handler for the OUT EP NYET interrupt.
  118043. + */
  118044. +static inline int32_t handle_out_ep_nyet_intr(dwc_otg_pcd_t * pcd,
  118045. + const uint32_t epnum)
  118046. +{
  118047. + /** @todo implement ISR */
  118048. + dwc_otg_core_if_t *core_if;
  118049. + doepmsk_data_t intr_mask = {.d32 = 0 };
  118050. +
  118051. + DWC_PRINTF("INTERRUPT Handler not implemented for %s\n", "OUT EP NYET");
  118052. + core_if = GET_CORE_IF(pcd);
  118053. + intr_mask.b.nyet = 1;
  118054. +
  118055. + if (core_if->multiproc_int_enable) {
  118056. + DWC_MODIFY_REG32(&core_if->dev_if->dev_global_regs->
  118057. + doepeachintmsk[epnum], intr_mask.d32, 0);
  118058. + } else {
  118059. + DWC_MODIFY_REG32(&core_if->dev_if->dev_global_regs->doepmsk,
  118060. + intr_mask.d32, 0);
  118061. + }
  118062. +
  118063. + return 1;
  118064. +}
  118065. +
  118066. +/**
  118067. + * This interrupt indicates that an IN EP has a pending Interrupt.
  118068. + * The sequence for handling the IN EP interrupt is shown below:
  118069. + * -# Read the Device All Endpoint Interrupt register
  118070. + * -# Repeat the following for each IN EP interrupt bit set (from
  118071. + * LSB to MSB).
  118072. + * -# Read the Device Endpoint Interrupt (DIEPINTn) register
  118073. + * -# If "Transfer Complete" call the request complete function
  118074. + * -# If "Endpoint Disabled" complete the EP disable procedure.
  118075. + * -# If "AHB Error Interrupt" log error
  118076. + * -# If "Time-out Handshake" log error
  118077. + * -# If "IN Token Received when TxFIFO Empty" write packet to Tx
  118078. + * FIFO.
  118079. + * -# If "IN Token EP Mismatch" (disable, this is handled by EP
  118080. + * Mismatch Interrupt)
  118081. + */
  118082. +static int32_t dwc_otg_pcd_handle_in_ep_intr(dwc_otg_pcd_t * pcd)
  118083. +{
  118084. +#define CLEAR_IN_EP_INTR(__core_if,__epnum,__intr) \
  118085. +do { \
  118086. + diepint_data_t diepint = {.d32=0}; \
  118087. + diepint.b.__intr = 1; \
  118088. + DWC_WRITE_REG32(&__core_if->dev_if->in_ep_regs[__epnum]->diepint, \
  118089. + diepint.d32); \
  118090. +} while (0)
  118091. +
  118092. + dwc_otg_core_if_t *core_if = GET_CORE_IF(pcd);
  118093. + dwc_otg_dev_if_t *dev_if = core_if->dev_if;
  118094. + diepint_data_t diepint = {.d32 = 0 };
  118095. + depctl_data_t depctl = {.d32 = 0 };
  118096. + uint32_t ep_intr;
  118097. + uint32_t epnum = 0;
  118098. + dwc_otg_pcd_ep_t *ep;
  118099. + dwc_ep_t *dwc_ep;
  118100. + gintmsk_data_t intr_mask = {.d32 = 0 };
  118101. +
  118102. + DWC_DEBUGPL(DBG_PCDV, "%s(%p)\n", __func__, pcd);
  118103. +
  118104. + /* Read in the device interrupt bits */
  118105. + ep_intr = dwc_otg_read_dev_all_in_ep_intr(core_if);
  118106. +
  118107. + /* Service the Device IN interrupts for each endpoint */
  118108. + while (ep_intr) {
  118109. + if (ep_intr & 0x1) {
  118110. + uint32_t empty_msk;
  118111. + /* Get EP pointer */
  118112. + ep = get_in_ep(pcd, epnum);
  118113. + dwc_ep = &ep->dwc_ep;
  118114. +
  118115. + depctl.d32 =
  118116. + DWC_READ_REG32(&dev_if->in_ep_regs[epnum]->diepctl);
  118117. + empty_msk =
  118118. + DWC_READ_REG32(&dev_if->
  118119. + dev_global_regs->dtknqr4_fifoemptymsk);
  118120. +
  118121. + DWC_DEBUGPL(DBG_PCDV,
  118122. + "IN EP INTERRUPT - %d\nepmty_msk - %8x diepctl - %8x\n",
  118123. + epnum, empty_msk, depctl.d32);
  118124. +
  118125. + DWC_DEBUGPL(DBG_PCD,
  118126. + "EP%d-%s: type=%d, mps=%d\n",
  118127. + dwc_ep->num, (dwc_ep->is_in ? "IN" : "OUT"),
  118128. + dwc_ep->type, dwc_ep->maxpacket);
  118129. +
  118130. + diepint.d32 =
  118131. + dwc_otg_read_dev_in_ep_intr(core_if, dwc_ep);
  118132. +
  118133. + DWC_DEBUGPL(DBG_PCDV,
  118134. + "EP %d Interrupt Register - 0x%x\n", epnum,
  118135. + diepint.d32);
  118136. + /* Transfer complete */
  118137. + if (diepint.b.xfercompl) {
  118138. + /* Disable the NP Tx FIFO Empty
  118139. + * Interrupt */
  118140. + if (core_if->en_multiple_tx_fifo == 0) {
  118141. + intr_mask.b.nptxfempty = 1;
  118142. + DWC_MODIFY_REG32
  118143. + (&core_if->core_global_regs->gintmsk,
  118144. + intr_mask.d32, 0);
  118145. + } else {
  118146. + /* Disable the Tx FIFO Empty Interrupt for this EP */
  118147. + uint32_t fifoemptymsk =
  118148. + 0x1 << dwc_ep->num;
  118149. + DWC_MODIFY_REG32(&core_if->
  118150. + dev_if->dev_global_regs->dtknqr4_fifoemptymsk,
  118151. + fifoemptymsk, 0);
  118152. + }
  118153. + /* Clear the bit in DIEPINTn for this interrupt */
  118154. + CLEAR_IN_EP_INTR(core_if, epnum, xfercompl);
  118155. +
  118156. + /* Complete the transfer */
  118157. + if (epnum == 0) {
  118158. + handle_ep0(pcd);
  118159. + }
  118160. +#ifdef DWC_EN_ISOC
  118161. + else if (dwc_ep->type == DWC_OTG_EP_TYPE_ISOC) {
  118162. + if (!ep->stopped)
  118163. + complete_iso_ep(pcd, ep);
  118164. + }
  118165. +#endif /* DWC_EN_ISOC */
  118166. +#ifdef DWC_UTE_PER_IO
  118167. + else if (dwc_ep->type == DWC_OTG_EP_TYPE_ISOC) {
  118168. + if (!ep->stopped)
  118169. + complete_xiso_ep(ep);
  118170. + }
  118171. +#endif /* DWC_UTE_PER_IO */
  118172. + else {
  118173. + if (dwc_ep->type == DWC_OTG_EP_TYPE_ISOC &&
  118174. + dwc_ep->bInterval > 1) {
  118175. + dwc_ep->frame_num += dwc_ep->bInterval;
  118176. + if (dwc_ep->frame_num > 0x3FFF)
  118177. + {
  118178. + dwc_ep->frm_overrun = 1;
  118179. + dwc_ep->frame_num &= 0x3FFF;
  118180. + } else
  118181. + dwc_ep->frm_overrun = 0;
  118182. + }
  118183. + complete_ep(ep);
  118184. + if(diepint.b.nak)
  118185. + CLEAR_IN_EP_INTR(core_if, epnum, nak);
  118186. + }
  118187. + }
  118188. + /* Endpoint disable */
  118189. + if (diepint.b.epdisabled) {
  118190. + DWC_DEBUGPL(DBG_ANY, "EP%d IN disabled\n",
  118191. + epnum);
  118192. + handle_in_ep_disable_intr(pcd, epnum);
  118193. +
  118194. + /* Clear the bit in DIEPINTn for this interrupt */
  118195. + CLEAR_IN_EP_INTR(core_if, epnum, epdisabled);
  118196. + }
  118197. + /* AHB Error */
  118198. + if (diepint.b.ahberr) {
  118199. + DWC_ERROR("EP%d IN AHB Error\n", epnum);
  118200. + /* Clear the bit in DIEPINTn for this interrupt */
  118201. + CLEAR_IN_EP_INTR(core_if, epnum, ahberr);
  118202. + }
  118203. + /* TimeOUT Handshake (non-ISOC IN EPs) */
  118204. + if (diepint.b.timeout) {
  118205. + DWC_ERROR("EP%d IN Time-out\n", epnum);
  118206. + handle_in_ep_timeout_intr(pcd, epnum);
  118207. +
  118208. + CLEAR_IN_EP_INTR(core_if, epnum, timeout);
  118209. + }
  118210. + /** IN Token received with TxF Empty */
  118211. + if (diepint.b.intktxfemp) {
  118212. + DWC_DEBUGPL(DBG_ANY,
  118213. + "EP%d IN TKN TxFifo Empty\n",
  118214. + epnum);
  118215. + if (!ep->stopped && epnum != 0) {
  118216. +
  118217. + diepmsk_data_t diepmsk = {.d32 = 0 };
  118218. + diepmsk.b.intktxfemp = 1;
  118219. +
  118220. + if (core_if->multiproc_int_enable) {
  118221. + DWC_MODIFY_REG32
  118222. + (&dev_if->dev_global_regs->diepeachintmsk
  118223. + [epnum], diepmsk.d32, 0);
  118224. + } else {
  118225. + DWC_MODIFY_REG32
  118226. + (&dev_if->dev_global_regs->diepmsk,
  118227. + diepmsk.d32, 0);
  118228. + }
  118229. + } else if (core_if->dma_desc_enable
  118230. + && epnum == 0
  118231. + && pcd->ep0state ==
  118232. + EP0_OUT_STATUS_PHASE) {
  118233. + // EP0 IN set STALL
  118234. + depctl.d32 =
  118235. + DWC_READ_REG32(&dev_if->in_ep_regs
  118236. + [epnum]->diepctl);
  118237. +
  118238. + /* set the disable and stall bits */
  118239. + if (depctl.b.epena) {
  118240. + depctl.b.epdis = 1;
  118241. + }
  118242. + depctl.b.stall = 1;
  118243. + DWC_WRITE_REG32(&dev_if->in_ep_regs
  118244. + [epnum]->diepctl,
  118245. + depctl.d32);
  118246. + }
  118247. + CLEAR_IN_EP_INTR(core_if, epnum, intktxfemp);
  118248. + }
  118249. + /** IN Token Received with EP mismatch */
  118250. + if (diepint.b.intknepmis) {
  118251. + DWC_DEBUGPL(DBG_ANY,
  118252. + "EP%d IN TKN EP Mismatch\n", epnum);
  118253. + CLEAR_IN_EP_INTR(core_if, epnum, intknepmis);
  118254. + }
  118255. + /** IN Endpoint NAK Effective */
  118256. + if (diepint.b.inepnakeff) {
  118257. + DWC_DEBUGPL(DBG_ANY,
  118258. + "EP%d IN EP NAK Effective\n",
  118259. + epnum);
  118260. + /* Periodic EP */
  118261. + if (ep->disabling) {
  118262. + depctl.d32 = 0;
  118263. + depctl.b.snak = 1;
  118264. + depctl.b.epdis = 1;
  118265. + DWC_MODIFY_REG32(&dev_if->in_ep_regs
  118266. + [epnum]->diepctl,
  118267. + depctl.d32,
  118268. + depctl.d32);
  118269. + }
  118270. + CLEAR_IN_EP_INTR(core_if, epnum, inepnakeff);
  118271. +
  118272. + }
  118273. +
  118274. + /** IN EP Tx FIFO Empty Intr */
  118275. + if (diepint.b.emptyintr) {
  118276. + DWC_DEBUGPL(DBG_ANY,
  118277. + "EP%d Tx FIFO Empty Intr \n",
  118278. + epnum);
  118279. + write_empty_tx_fifo(pcd, epnum);
  118280. +
  118281. + CLEAR_IN_EP_INTR(core_if, epnum, emptyintr);
  118282. +
  118283. + }
  118284. +
  118285. + /** IN EP BNA Intr */
  118286. + if (diepint.b.bna) {
  118287. + CLEAR_IN_EP_INTR(core_if, epnum, bna);
  118288. + if (core_if->dma_desc_enable) {
  118289. +#ifdef DWC_EN_ISOC
  118290. + if (dwc_ep->type ==
  118291. + DWC_OTG_EP_TYPE_ISOC) {
  118292. + /*
  118293. + * This checking is performed to prevent first "false" BNA
  118294. + * handling occuring right after reconnect
  118295. + */
  118296. + if (dwc_ep->next_frame !=
  118297. + 0xffffffff)
  118298. + dwc_otg_pcd_handle_iso_bna(ep);
  118299. + } else
  118300. +#endif /* DWC_EN_ISOC */
  118301. + {
  118302. + dwc_otg_pcd_handle_noniso_bna(ep);
  118303. + }
  118304. + }
  118305. + }
  118306. + /* NAK Interrutp */
  118307. + if (diepint.b.nak) {
  118308. + DWC_DEBUGPL(DBG_ANY, "EP%d IN NAK Interrupt\n",
  118309. + epnum);
  118310. + if (ep->dwc_ep.type == DWC_OTG_EP_TYPE_ISOC) {
  118311. + depctl_data_t depctl;
  118312. + if (ep->dwc_ep.frame_num == 0xFFFFFFFF) {
  118313. + ep->dwc_ep.frame_num = core_if->frame_num;
  118314. + if (ep->dwc_ep.bInterval > 1) {
  118315. + depctl.d32 = 0;
  118316. + depctl.d32 = DWC_READ_REG32(&dev_if->in_ep_regs[epnum]->diepctl);
  118317. + if (ep->dwc_ep.frame_num & 0x1) {
  118318. + depctl.b.setd1pid = 1;
  118319. + depctl.b.setd0pid = 0;
  118320. + } else {
  118321. + depctl.b.setd0pid = 1;
  118322. + depctl.b.setd1pid = 0;
  118323. + }
  118324. + DWC_WRITE_REG32(&dev_if->in_ep_regs[epnum]->diepctl, depctl.d32);
  118325. + }
  118326. + start_next_request(ep);
  118327. + }
  118328. + ep->dwc_ep.frame_num += ep->dwc_ep.bInterval;
  118329. + if (dwc_ep->frame_num > 0x3FFF) {
  118330. + dwc_ep->frm_overrun = 1;
  118331. + dwc_ep->frame_num &= 0x3FFF;
  118332. + } else
  118333. + dwc_ep->frm_overrun = 0;
  118334. + }
  118335. +
  118336. + CLEAR_IN_EP_INTR(core_if, epnum, nak);
  118337. + }
  118338. + }
  118339. + epnum++;
  118340. + ep_intr >>= 1;
  118341. + }
  118342. +
  118343. + return 1;
  118344. +#undef CLEAR_IN_EP_INTR
  118345. +}
  118346. +
  118347. +/**
  118348. + * This interrupt indicates that an OUT EP has a pending Interrupt.
  118349. + * The sequence for handling the OUT EP interrupt is shown below:
  118350. + * -# Read the Device All Endpoint Interrupt register
  118351. + * -# Repeat the following for each OUT EP interrupt bit set (from
  118352. + * LSB to MSB).
  118353. + * -# Read the Device Endpoint Interrupt (DOEPINTn) register
  118354. + * -# If "Transfer Complete" call the request complete function
  118355. + * -# If "Endpoint Disabled" complete the EP disable procedure.
  118356. + * -# If "AHB Error Interrupt" log error
  118357. + * -# If "Setup Phase Done" process Setup Packet (See Standard USB
  118358. + * Command Processing)
  118359. + */
  118360. +static int32_t dwc_otg_pcd_handle_out_ep_intr(dwc_otg_pcd_t * pcd)
  118361. +{
  118362. +#define CLEAR_OUT_EP_INTR(__core_if,__epnum,__intr) \
  118363. +do { \
  118364. + doepint_data_t doepint = {.d32=0}; \
  118365. + doepint.b.__intr = 1; \
  118366. + DWC_WRITE_REG32(&__core_if->dev_if->out_ep_regs[__epnum]->doepint, \
  118367. + doepint.d32); \
  118368. +} while (0)
  118369. +
  118370. + dwc_otg_core_if_t *core_if = GET_CORE_IF(pcd);
  118371. + uint32_t ep_intr;
  118372. + doepint_data_t doepint = {.d32 = 0 };
  118373. + uint32_t epnum = 0;
  118374. + dwc_otg_pcd_ep_t *ep;
  118375. + dwc_ep_t *dwc_ep;
  118376. + dctl_data_t dctl = {.d32 = 0 };
  118377. + gintmsk_data_t gintmsk = {.d32 = 0 };
  118378. +
  118379. +
  118380. + DWC_DEBUGPL(DBG_PCDV, "%s()\n", __func__);
  118381. +
  118382. + /* Read in the device interrupt bits */
  118383. + ep_intr = dwc_otg_read_dev_all_out_ep_intr(core_if);
  118384. +
  118385. + while (ep_intr) {
  118386. + if (ep_intr & 0x1) {
  118387. + /* Get EP pointer */
  118388. + ep = get_out_ep(pcd, epnum);
  118389. + dwc_ep = &ep->dwc_ep;
  118390. +
  118391. +#ifdef VERBOSE
  118392. + DWC_DEBUGPL(DBG_PCDV,
  118393. + "EP%d-%s: type=%d, mps=%d\n",
  118394. + dwc_ep->num, (dwc_ep->is_in ? "IN" : "OUT"),
  118395. + dwc_ep->type, dwc_ep->maxpacket);
  118396. +#endif
  118397. + doepint.d32 =
  118398. + dwc_otg_read_dev_out_ep_intr(core_if, dwc_ep);
  118399. + /* Moved this interrupt upper due to core deffect of asserting
  118400. + * OUT EP 0 xfercompl along with stsphsrcvd in BDMA */
  118401. + if (doepint.b.stsphsercvd) {
  118402. + deptsiz0_data_t deptsiz;
  118403. + CLEAR_OUT_EP_INTR(core_if, epnum, stsphsercvd);
  118404. + deptsiz.d32 =
  118405. + DWC_READ_REG32(&core_if->dev_if->
  118406. + out_ep_regs[0]->doeptsiz);
  118407. + if (core_if->snpsid >= OTG_CORE_REV_3_00a
  118408. + && core_if->dma_enable
  118409. + && core_if->dma_desc_enable == 0
  118410. + && doepint.b.xfercompl
  118411. + && deptsiz.b.xfersize == 24) {
  118412. + CLEAR_OUT_EP_INTR(core_if, epnum,
  118413. + xfercompl);
  118414. + doepint.b.xfercompl = 0;
  118415. + ep0_out_start(core_if, pcd);
  118416. + }
  118417. + if ((core_if->dma_desc_enable) ||
  118418. + (core_if->dma_enable
  118419. + && core_if->snpsid >=
  118420. + OTG_CORE_REV_3_00a)) {
  118421. + do_setup_in_status_phase(pcd);
  118422. + }
  118423. + }
  118424. + /* Transfer complete */
  118425. + if (doepint.b.xfercompl) {
  118426. +
  118427. + if (epnum == 0) {
  118428. + /* Clear the bit in DOEPINTn for this interrupt */
  118429. + CLEAR_OUT_EP_INTR(core_if, epnum, xfercompl);
  118430. + if (core_if->snpsid >= OTG_CORE_REV_3_00a) {
  118431. + DWC_DEBUGPL(DBG_PCDV, "DOEPINT=%x doepint=%x\n",
  118432. + DWC_READ_REG32(&core_if->dev_if->out_ep_regs[0]->doepint),
  118433. + doepint.d32);
  118434. + DWC_DEBUGPL(DBG_PCDV, "DOEPCTL=%x \n",
  118435. + DWC_READ_REG32(&core_if->dev_if->out_ep_regs[0]->doepctl));
  118436. +
  118437. + if (core_if->snpsid >= OTG_CORE_REV_3_00a
  118438. + && core_if->dma_enable == 0) {
  118439. + doepint_data_t doepint;
  118440. + doepint.d32 = DWC_READ_REG32(&core_if->dev_if->
  118441. + out_ep_regs[0]->doepint);
  118442. + if (pcd->ep0state == EP0_IDLE && doepint.b.sr) {
  118443. + CLEAR_OUT_EP_INTR(core_if, epnum, sr);
  118444. + goto exit_xfercompl;
  118445. + }
  118446. + }
  118447. + /* In case of DDMA look at SR bit to go to the Data Stage */
  118448. + if (core_if->dma_desc_enable) {
  118449. + dev_dma_desc_sts_t status = {.d32 = 0};
  118450. + if (pcd->ep0state == EP0_IDLE) {
  118451. + status.d32 = core_if->dev_if->setup_desc_addr[core_if->
  118452. + dev_if->setup_desc_index]->status.d32;
  118453. + if(pcd->data_terminated) {
  118454. + pcd->data_terminated = 0;
  118455. + status.d32 = core_if->dev_if->out_desc_addr->status.d32;
  118456. + dwc_memcpy(&pcd->setup_pkt->req, pcd->backup_buf, 8);
  118457. + }
  118458. + if (status.b.sr) {
  118459. + if (doepint.b.setup) {
  118460. + DWC_DEBUGPL(DBG_PCDV, "DMA DESC EP0_IDLE SR=1 setup=1\n");
  118461. + /* Already started data stage, clear setup */
  118462. + CLEAR_OUT_EP_INTR(core_if, epnum, setup);
  118463. + doepint.b.setup = 0;
  118464. + handle_ep0(pcd);
  118465. + /* Prepare for more setup packets */
  118466. + if (pcd->ep0state == EP0_IN_STATUS_PHASE ||
  118467. + pcd->ep0state == EP0_IN_DATA_PHASE) {
  118468. + ep0_out_start(core_if, pcd);
  118469. + }
  118470. +
  118471. + goto exit_xfercompl;
  118472. + } else {
  118473. + /* Prepare for more setup packets */
  118474. + DWC_DEBUGPL(DBG_PCDV,
  118475. + "EP0_IDLE SR=1 setup=0 new setup comes\n");
  118476. + ep0_out_start(core_if, pcd);
  118477. + }
  118478. + }
  118479. + } else {
  118480. + dwc_otg_pcd_request_t *req;
  118481. + dev_dma_desc_sts_t status = {.d32 = 0};
  118482. + diepint_data_t diepint0;
  118483. + diepint0.d32 = DWC_READ_REG32(&core_if->dev_if->
  118484. + in_ep_regs[0]->diepint);
  118485. +
  118486. + if (pcd->ep0state == EP0_STALL || pcd->ep0state == EP0_DISCONNECT) {
  118487. + DWC_ERROR("EP0 is stalled/disconnected\n");
  118488. + }
  118489. +
  118490. + /* Clear IN xfercompl if set */
  118491. + if (diepint0.b.xfercompl && (pcd->ep0state == EP0_IN_STATUS_PHASE
  118492. + || pcd->ep0state == EP0_IN_DATA_PHASE)) {
  118493. + DWC_WRITE_REG32(&core_if->dev_if->
  118494. + in_ep_regs[0]->diepint, diepint0.d32);
  118495. + }
  118496. +
  118497. + status.d32 = core_if->dev_if->setup_desc_addr[core_if->
  118498. + dev_if->setup_desc_index]->status.d32;
  118499. +
  118500. + if (ep->dwc_ep.xfer_count != ep->dwc_ep.total_len
  118501. + && (pcd->ep0state == EP0_OUT_DATA_PHASE))
  118502. + status.d32 = core_if->dev_if->out_desc_addr->status.d32;
  118503. + if (pcd->ep0state == EP0_OUT_STATUS_PHASE)
  118504. + status.d32 = core_if->dev_if->
  118505. + out_desc_addr->status.d32;
  118506. +
  118507. + if (status.b.sr) {
  118508. + if (DWC_CIRCLEQ_EMPTY(&ep->queue)) {
  118509. + DWC_DEBUGPL(DBG_PCDV, "Request queue empty!!\n");
  118510. + } else {
  118511. + DWC_DEBUGPL(DBG_PCDV, "complete req!!\n");
  118512. + req = DWC_CIRCLEQ_FIRST(&ep->queue);
  118513. + if (ep->dwc_ep.xfer_count != ep->dwc_ep.total_len &&
  118514. + pcd->ep0state == EP0_OUT_DATA_PHASE) {
  118515. + /* Read arrived setup packet from req->buf */
  118516. + dwc_memcpy(&pcd->setup_pkt->req,
  118517. + req->buf + ep->dwc_ep.xfer_count, 8);
  118518. + }
  118519. + req->actual = ep->dwc_ep.xfer_count;
  118520. + dwc_otg_request_done(ep, req, -ECONNRESET);
  118521. + ep->dwc_ep.start_xfer_buff = 0;
  118522. + ep->dwc_ep.xfer_buff = 0;
  118523. + ep->dwc_ep.xfer_len = 0;
  118524. + }
  118525. + pcd->ep0state = EP0_IDLE;
  118526. + if (doepint.b.setup) {
  118527. + DWC_DEBUGPL(DBG_PCDV, "EP0_IDLE SR=1 setup=1\n");
  118528. + /* Data stage started, clear setup */
  118529. + CLEAR_OUT_EP_INTR(core_if, epnum, setup);
  118530. + doepint.b.setup = 0;
  118531. + handle_ep0(pcd);
  118532. + /* Prepare for setup packets if ep0in was enabled*/
  118533. + if (pcd->ep0state == EP0_IN_STATUS_PHASE) {
  118534. + ep0_out_start(core_if, pcd);
  118535. + }
  118536. +
  118537. + goto exit_xfercompl;
  118538. + } else {
  118539. + /* Prepare for more setup packets */
  118540. + DWC_DEBUGPL(DBG_PCDV,
  118541. + "EP0_IDLE SR=1 setup=0 new setup comes 2\n");
  118542. + ep0_out_start(core_if, pcd);
  118543. + }
  118544. + }
  118545. + }
  118546. + }
  118547. + if (core_if->snpsid >= OTG_CORE_REV_2_94a && core_if->dma_enable
  118548. + && core_if->dma_desc_enable == 0) {
  118549. + doepint_data_t doepint_temp = {.d32 = 0};
  118550. + deptsiz0_data_t doeptsize0 = {.d32 = 0 };
  118551. + doepint_temp.d32 = DWC_READ_REG32(&core_if->dev_if->
  118552. + out_ep_regs[ep->dwc_ep.num]->doepint);
  118553. + doeptsize0.d32 = DWC_READ_REG32(&core_if->dev_if->
  118554. + out_ep_regs[ep->dwc_ep.num]->doeptsiz);
  118555. + if (pcd->ep0state == EP0_IDLE) {
  118556. + if (doepint_temp.b.sr) {
  118557. + CLEAR_OUT_EP_INTR(core_if, epnum, sr);
  118558. + }
  118559. + doepint.d32 = DWC_READ_REG32(&core_if->dev_if->
  118560. + out_ep_regs[0]->doepint);
  118561. + if (doeptsize0.b.supcnt == 3) {
  118562. + DWC_DEBUGPL(DBG_ANY, "Rolling over!!!!!!!\n");
  118563. + ep->dwc_ep.stp_rollover = 1;
  118564. + }
  118565. + if (doepint.b.setup) {
  118566. +retry:
  118567. + /* Already started data stage, clear setup */
  118568. + CLEAR_OUT_EP_INTR(core_if, epnum, setup);
  118569. + doepint.b.setup = 0;
  118570. + handle_ep0(pcd);
  118571. + ep->dwc_ep.stp_rollover = 0;
  118572. + /* Prepare for more setup packets */
  118573. + if (pcd->ep0state == EP0_IN_STATUS_PHASE ||
  118574. + pcd->ep0state == EP0_IN_DATA_PHASE) {
  118575. + ep0_out_start(core_if, pcd);
  118576. + }
  118577. + goto exit_xfercompl;
  118578. + } else {
  118579. + /* Prepare for more setup packets */
  118580. + DWC_DEBUGPL(DBG_ANY,
  118581. + "EP0_IDLE SR=1 setup=0 new setup comes\n");
  118582. + doepint.d32 = DWC_READ_REG32(&core_if->dev_if->
  118583. + out_ep_regs[0]->doepint);
  118584. + if(doepint.b.setup)
  118585. + goto retry;
  118586. + ep0_out_start(core_if, pcd);
  118587. + }
  118588. + } else {
  118589. + dwc_otg_pcd_request_t *req;
  118590. + diepint_data_t diepint0 = {.d32 = 0};
  118591. + doepint_data_t doepint_temp = {.d32 = 0};
  118592. + depctl_data_t diepctl0;
  118593. + diepint0.d32 = DWC_READ_REG32(&core_if->dev_if->
  118594. + in_ep_regs[0]->diepint);
  118595. + diepctl0.d32 = DWC_READ_REG32(&core_if->dev_if->
  118596. + in_ep_regs[0]->diepctl);
  118597. +
  118598. + if (pcd->ep0state == EP0_IN_DATA_PHASE
  118599. + || pcd->ep0state == EP0_IN_STATUS_PHASE) {
  118600. + if (diepint0.b.xfercompl) {
  118601. + DWC_WRITE_REG32(&core_if->dev_if->
  118602. + in_ep_regs[0]->diepint, diepint0.d32);
  118603. + }
  118604. + if (diepctl0.b.epena) {
  118605. + diepint_data_t diepint = {.d32 = 0};
  118606. + diepctl0.b.snak = 1;
  118607. + DWC_WRITE_REG32(&core_if->dev_if->
  118608. + in_ep_regs[0]->diepctl, diepctl0.d32);
  118609. + do {
  118610. + dwc_udelay(10);
  118611. + diepint.d32 = DWC_READ_REG32(&core_if->dev_if->
  118612. + in_ep_regs[0]->diepint);
  118613. + } while (!diepint.b.inepnakeff);
  118614. + diepint.b.inepnakeff = 1;
  118615. + DWC_WRITE_REG32(&core_if->dev_if->
  118616. + in_ep_regs[0]->diepint, diepint.d32);
  118617. + diepctl0.d32 = 0;
  118618. + diepctl0.b.epdis = 1;
  118619. + DWC_WRITE_REG32(&core_if->dev_if->in_ep_regs[0]->diepctl,
  118620. + diepctl0.d32);
  118621. + do {
  118622. + dwc_udelay(10);
  118623. + diepint.d32 = DWC_READ_REG32(&core_if->dev_if->
  118624. + in_ep_regs[0]->diepint);
  118625. + } while (!diepint.b.epdisabled);
  118626. + diepint.b.epdisabled = 1;
  118627. + DWC_WRITE_REG32(&core_if->dev_if->in_ep_regs[0]->diepint,
  118628. + diepint.d32);
  118629. + }
  118630. + }
  118631. + doepint_temp.d32 = DWC_READ_REG32(&core_if->dev_if->
  118632. + out_ep_regs[ep->dwc_ep.num]->doepint);
  118633. + if (doepint_temp.b.sr) {
  118634. + CLEAR_OUT_EP_INTR(core_if, epnum, sr);
  118635. + if (DWC_CIRCLEQ_EMPTY(&ep->queue)) {
  118636. + DWC_DEBUGPL(DBG_PCDV, "Request queue empty!!\n");
  118637. + } else {
  118638. + DWC_DEBUGPL(DBG_PCDV, "complete req!!\n");
  118639. + req = DWC_CIRCLEQ_FIRST(&ep->queue);
  118640. + if (ep->dwc_ep.xfer_count != ep->dwc_ep.total_len &&
  118641. + pcd->ep0state == EP0_OUT_DATA_PHASE) {
  118642. + /* Read arrived setup packet from req->buf */
  118643. + dwc_memcpy(&pcd->setup_pkt->req,
  118644. + req->buf + ep->dwc_ep.xfer_count, 8);
  118645. + }
  118646. + req->actual = ep->dwc_ep.xfer_count;
  118647. + dwc_otg_request_done(ep, req, -ECONNRESET);
  118648. + ep->dwc_ep.start_xfer_buff = 0;
  118649. + ep->dwc_ep.xfer_buff = 0;
  118650. + ep->dwc_ep.xfer_len = 0;
  118651. + }
  118652. + pcd->ep0state = EP0_IDLE;
  118653. + if (doepint.b.setup) {
  118654. + DWC_DEBUGPL(DBG_PCDV, "EP0_IDLE SR=1 setup=1\n");
  118655. + /* Data stage started, clear setup */
  118656. + CLEAR_OUT_EP_INTR(core_if, epnum, setup);
  118657. + doepint.b.setup = 0;
  118658. + handle_ep0(pcd);
  118659. + /* Prepare for setup packets if ep0in was enabled*/
  118660. + if (pcd->ep0state == EP0_IN_STATUS_PHASE) {
  118661. + ep0_out_start(core_if, pcd);
  118662. + }
  118663. + goto exit_xfercompl;
  118664. + } else {
  118665. + /* Prepare for more setup packets */
  118666. + DWC_DEBUGPL(DBG_PCDV,
  118667. + "EP0_IDLE SR=1 setup=0 new setup comes 2\n");
  118668. + ep0_out_start(core_if, pcd);
  118669. + }
  118670. + }
  118671. + }
  118672. + }
  118673. + if (core_if->dma_enable == 0 || pcd->ep0state != EP0_IDLE)
  118674. + handle_ep0(pcd);
  118675. +exit_xfercompl:
  118676. + DWC_DEBUGPL(DBG_PCDV, "DOEPINT=%x doepint=%x\n",
  118677. + dwc_otg_read_dev_out_ep_intr(core_if, dwc_ep), doepint.d32);
  118678. + } else {
  118679. + if (core_if->dma_desc_enable == 0
  118680. + || pcd->ep0state != EP0_IDLE)
  118681. + handle_ep0(pcd);
  118682. + }
  118683. +#ifdef DWC_EN_ISOC
  118684. + } else if (dwc_ep->type == DWC_OTG_EP_TYPE_ISOC) {
  118685. + if (doepint.b.pktdrpsts == 0) {
  118686. + /* Clear the bit in DOEPINTn for this interrupt */
  118687. + CLEAR_OUT_EP_INTR(core_if,
  118688. + epnum,
  118689. + xfercompl);
  118690. + complete_iso_ep(pcd, ep);
  118691. + } else {
  118692. +
  118693. + doepint_data_t doepint = {.d32 = 0 };
  118694. + doepint.b.xfercompl = 1;
  118695. + doepint.b.pktdrpsts = 1;
  118696. + DWC_WRITE_REG32
  118697. + (&core_if->dev_if->out_ep_regs
  118698. + [epnum]->doepint,
  118699. + doepint.d32);
  118700. + if (handle_iso_out_pkt_dropped
  118701. + (core_if, dwc_ep)) {
  118702. + complete_iso_ep(pcd,
  118703. + ep);
  118704. + }
  118705. + }
  118706. +#endif /* DWC_EN_ISOC */
  118707. +#ifdef DWC_UTE_PER_IO
  118708. + } else if (dwc_ep->type == DWC_OTG_EP_TYPE_ISOC) {
  118709. + CLEAR_OUT_EP_INTR(core_if, epnum, xfercompl);
  118710. + if (!ep->stopped)
  118711. + complete_xiso_ep(ep);
  118712. +#endif /* DWC_UTE_PER_IO */
  118713. + } else {
  118714. + /* Clear the bit in DOEPINTn for this interrupt */
  118715. + CLEAR_OUT_EP_INTR(core_if, epnum,
  118716. + xfercompl);
  118717. +
  118718. + if (core_if->core_params->dev_out_nak) {
  118719. + DWC_TIMER_CANCEL(pcd->core_if->ep_xfer_timer[epnum]);
  118720. + pcd->core_if->ep_xfer_info[epnum].state = 0;
  118721. +#ifdef DEBUG
  118722. + print_memory_payload(pcd, dwc_ep);
  118723. +#endif
  118724. + }
  118725. + complete_ep(ep);
  118726. + }
  118727. +
  118728. + }
  118729. +
  118730. + /* Endpoint disable */
  118731. + if (doepint.b.epdisabled) {
  118732. +
  118733. + /* Clear the bit in DOEPINTn for this interrupt */
  118734. + CLEAR_OUT_EP_INTR(core_if, epnum, epdisabled);
  118735. + if (core_if->core_params->dev_out_nak) {
  118736. +#ifdef DEBUG
  118737. + print_memory_payload(pcd, dwc_ep);
  118738. +#endif
  118739. + /* In case of timeout condition */
  118740. + if (core_if->ep_xfer_info[epnum].state == 2) {
  118741. + dctl.d32 = DWC_READ_REG32(&core_if->dev_if->
  118742. + dev_global_regs->dctl);
  118743. + dctl.b.cgoutnak = 1;
  118744. + DWC_WRITE_REG32(&core_if->dev_if->dev_global_regs->dctl,
  118745. + dctl.d32);
  118746. + /* Unmask goutnakeff interrupt which was masked
  118747. + * during handle nak out interrupt */
  118748. + gintmsk.b.goutnakeff = 1;
  118749. + DWC_MODIFY_REG32(&core_if->core_global_regs->gintmsk,
  118750. + 0, gintmsk.d32);
  118751. +
  118752. + complete_ep(ep);
  118753. + }
  118754. + }
  118755. + if (ep->dwc_ep.type == DWC_OTG_EP_TYPE_ISOC)
  118756. + {
  118757. + dctl_data_t dctl;
  118758. + gintmsk_data_t intr_mask = {.d32 = 0};
  118759. + dwc_otg_pcd_request_t *req = 0;
  118760. +
  118761. + dctl.d32 = DWC_READ_REG32(&core_if->dev_if->
  118762. + dev_global_regs->dctl);
  118763. + dctl.b.cgoutnak = 1;
  118764. + DWC_WRITE_REG32(&core_if->dev_if->dev_global_regs->dctl,
  118765. + dctl.d32);
  118766. +
  118767. + intr_mask.d32 = 0;
  118768. + intr_mask.b.incomplisoout = 1;
  118769. +
  118770. + /* Get any pending requests */
  118771. + if (!DWC_CIRCLEQ_EMPTY(&ep->queue)) {
  118772. + req = DWC_CIRCLEQ_FIRST(&ep->queue);
  118773. + if (!req) {
  118774. + DWC_PRINTF("complete_ep 0x%p, req = NULL!\n", ep);
  118775. + } else {
  118776. + dwc_otg_request_done(ep, req, 0);
  118777. + start_next_request(ep);
  118778. + }
  118779. + } else {
  118780. + DWC_PRINTF("complete_ep 0x%p, ep->queue empty!\n", ep);
  118781. + }
  118782. + }
  118783. + }
  118784. + /* AHB Error */
  118785. + if (doepint.b.ahberr) {
  118786. + DWC_ERROR("EP%d OUT AHB Error\n", epnum);
  118787. + DWC_ERROR("EP%d DEPDMA=0x%08x \n",
  118788. + epnum, core_if->dev_if->out_ep_regs[epnum]->doepdma);
  118789. + CLEAR_OUT_EP_INTR(core_if, epnum, ahberr);
  118790. + }
  118791. + /* Setup Phase Done (contorl EPs) */
  118792. + if (doepint.b.setup) {
  118793. +#ifdef DEBUG_EP0
  118794. + DWC_DEBUGPL(DBG_PCD, "EP%d SETUP Done\n", epnum);
  118795. +#endif
  118796. + CLEAR_OUT_EP_INTR(core_if, epnum, setup);
  118797. +
  118798. + handle_ep0(pcd);
  118799. + }
  118800. +
  118801. + /** OUT EP BNA Intr */
  118802. + if (doepint.b.bna) {
  118803. + CLEAR_OUT_EP_INTR(core_if, epnum, bna);
  118804. + if (core_if->dma_desc_enable) {
  118805. +#ifdef DWC_EN_ISOC
  118806. + if (dwc_ep->type ==
  118807. + DWC_OTG_EP_TYPE_ISOC) {
  118808. + /*
  118809. + * This checking is performed to prevent first "false" BNA
  118810. + * handling occuring right after reconnect
  118811. + */
  118812. + if (dwc_ep->next_frame !=
  118813. + 0xffffffff)
  118814. + dwc_otg_pcd_handle_iso_bna(ep);
  118815. + } else
  118816. +#endif /* DWC_EN_ISOC */
  118817. + {
  118818. + dwc_otg_pcd_handle_noniso_bna(ep);
  118819. + }
  118820. + }
  118821. + }
  118822. + /* Babble Interrupt */
  118823. + if (doepint.b.babble) {
  118824. + DWC_DEBUGPL(DBG_ANY, "EP%d OUT Babble\n",
  118825. + epnum);
  118826. + handle_out_ep_babble_intr(pcd, epnum);
  118827. +
  118828. + CLEAR_OUT_EP_INTR(core_if, epnum, babble);
  118829. + }
  118830. + if (doepint.b.outtknepdis) {
  118831. + DWC_DEBUGPL(DBG_ANY, "EP%d OUT Token received when EP is \
  118832. + disabled\n",epnum);
  118833. + if (ep->dwc_ep.type == DWC_OTG_EP_TYPE_ISOC) {
  118834. + doepmsk_data_t doepmsk = {.d32 = 0};
  118835. + ep->dwc_ep.frame_num = core_if->frame_num;
  118836. + if (ep->dwc_ep.bInterval > 1) {
  118837. + depctl_data_t depctl;
  118838. + depctl.d32 = DWC_READ_REG32(&core_if->dev_if->
  118839. + out_ep_regs[epnum]->doepctl);
  118840. + if (ep->dwc_ep.frame_num & 0x1) {
  118841. + depctl.b.setd1pid = 1;
  118842. + depctl.b.setd0pid = 0;
  118843. + } else {
  118844. + depctl.b.setd0pid = 1;
  118845. + depctl.b.setd1pid = 0;
  118846. + }
  118847. + DWC_WRITE_REG32(&core_if->dev_if->
  118848. + out_ep_regs[epnum]->doepctl, depctl.d32);
  118849. + }
  118850. + start_next_request(ep);
  118851. + doepmsk.b.outtknepdis = 1;
  118852. + DWC_MODIFY_REG32(&core_if->dev_if->dev_global_regs->doepmsk,
  118853. + doepmsk.d32, 0);
  118854. + }
  118855. + CLEAR_OUT_EP_INTR(core_if, epnum, outtknepdis);
  118856. + }
  118857. +
  118858. + /* NAK Interrutp */
  118859. + if (doepint.b.nak) {
  118860. + DWC_DEBUGPL(DBG_ANY, "EP%d OUT NAK\n", epnum);
  118861. + handle_out_ep_nak_intr(pcd, epnum);
  118862. +
  118863. + CLEAR_OUT_EP_INTR(core_if, epnum, nak);
  118864. + }
  118865. + /* NYET Interrutp */
  118866. + if (doepint.b.nyet) {
  118867. + DWC_DEBUGPL(DBG_ANY, "EP%d OUT NYET\n", epnum);
  118868. + handle_out_ep_nyet_intr(pcd, epnum);
  118869. +
  118870. + CLEAR_OUT_EP_INTR(core_if, epnum, nyet);
  118871. + }
  118872. + }
  118873. +
  118874. + epnum++;
  118875. + ep_intr >>= 1;
  118876. + }
  118877. +
  118878. + return 1;
  118879. +
  118880. +#undef CLEAR_OUT_EP_INTR
  118881. +}
  118882. +static int drop_transfer(uint32_t trgt_fr, uint32_t curr_fr, uint8_t frm_overrun)
  118883. +{
  118884. + int retval = 0;
  118885. + if(!frm_overrun && curr_fr >= trgt_fr)
  118886. + retval = 1;
  118887. + else if (frm_overrun
  118888. + && (curr_fr >= trgt_fr && ((curr_fr - trgt_fr) < 0x3FFF / 2)))
  118889. + retval = 1;
  118890. + return retval;
  118891. +}
  118892. +/**
  118893. + * Incomplete ISO IN Transfer Interrupt.
  118894. + * This interrupt indicates one of the following conditions occurred
  118895. + * while transmitting an ISOC transaction.
  118896. + * - Corrupted IN Token for ISOC EP.
  118897. + * - Packet not complete in FIFO.
  118898. + * The follow actions will be taken:
  118899. + * -# Determine the EP
  118900. + * -# Set incomplete flag in dwc_ep structure
  118901. + * -# Disable EP; when "Endpoint Disabled" interrupt is received
  118902. + * Flush FIFO
  118903. + */
  118904. +int32_t dwc_otg_pcd_handle_incomplete_isoc_in_intr(dwc_otg_pcd_t * pcd)
  118905. +{
  118906. + gintsts_data_t gintsts;
  118907. +
  118908. +#ifdef DWC_EN_ISOC
  118909. + dwc_otg_dev_if_t *dev_if;
  118910. + deptsiz_data_t deptsiz = {.d32 = 0 };
  118911. + depctl_data_t depctl = {.d32 = 0 };
  118912. + dsts_data_t dsts = {.d32 = 0 };
  118913. + dwc_ep_t *dwc_ep;
  118914. + int i;
  118915. +
  118916. + dev_if = GET_CORE_IF(pcd)->dev_if;
  118917. +
  118918. + for (i = 1; i <= dev_if->num_in_eps; ++i) {
  118919. + dwc_ep = &pcd->in_ep[i].dwc_ep;
  118920. + if (dwc_ep->active && dwc_ep->type == DWC_OTG_EP_TYPE_ISOC) {
  118921. + deptsiz.d32 =
  118922. + DWC_READ_REG32(&dev_if->in_ep_regs[i]->dieptsiz);
  118923. + depctl.d32 =
  118924. + DWC_READ_REG32(&dev_if->in_ep_regs[i]->diepctl);
  118925. +
  118926. + if (depctl.b.epdis && deptsiz.d32) {
  118927. + set_current_pkt_info(GET_CORE_IF(pcd), dwc_ep);
  118928. + if (dwc_ep->cur_pkt >= dwc_ep->pkt_cnt) {
  118929. + dwc_ep->cur_pkt = 0;
  118930. + dwc_ep->proc_buf_num =
  118931. + (dwc_ep->proc_buf_num ^ 1) & 0x1;
  118932. +
  118933. + if (dwc_ep->proc_buf_num) {
  118934. + dwc_ep->cur_pkt_addr =
  118935. + dwc_ep->xfer_buff1;
  118936. + dwc_ep->cur_pkt_dma_addr =
  118937. + dwc_ep->dma_addr1;
  118938. + } else {
  118939. + dwc_ep->cur_pkt_addr =
  118940. + dwc_ep->xfer_buff0;
  118941. + dwc_ep->cur_pkt_dma_addr =
  118942. + dwc_ep->dma_addr0;
  118943. + }
  118944. +
  118945. + }
  118946. +
  118947. + dsts.d32 =
  118948. + DWC_READ_REG32(&GET_CORE_IF(pcd)->dev_if->
  118949. + dev_global_regs->dsts);
  118950. + dwc_ep->next_frame = dsts.b.soffn;
  118951. +
  118952. + dwc_otg_iso_ep_start_frm_transfer(GET_CORE_IF
  118953. + (pcd),
  118954. + dwc_ep);
  118955. + }
  118956. + }
  118957. + }
  118958. +
  118959. +#else
  118960. + depctl_data_t depctl = {.d32 = 0 };
  118961. + dwc_ep_t *dwc_ep;
  118962. + dwc_otg_dev_if_t *dev_if;
  118963. + int i;
  118964. + dev_if = GET_CORE_IF(pcd)->dev_if;
  118965. +
  118966. + DWC_DEBUGPL(DBG_PCD,"Incomplete ISO IN \n");
  118967. +
  118968. + for (i = 1; i <= dev_if->num_in_eps; ++i) {
  118969. + dwc_ep = &pcd->in_ep[i-1].dwc_ep;
  118970. + depctl.d32 =
  118971. + DWC_READ_REG32(&dev_if->in_ep_regs[i]->diepctl);
  118972. + if (depctl.b.epena && dwc_ep->type == DWC_OTG_EP_TYPE_ISOC) {
  118973. + if (drop_transfer(dwc_ep->frame_num, GET_CORE_IF(pcd)->frame_num,
  118974. + dwc_ep->frm_overrun))
  118975. + {
  118976. + depctl.d32 =
  118977. + DWC_READ_REG32(&dev_if->in_ep_regs[i]->diepctl);
  118978. + depctl.b.snak = 1;
  118979. + depctl.b.epdis = 1;
  118980. + DWC_MODIFY_REG32(&dev_if->in_ep_regs[i]->diepctl, depctl.d32, depctl.d32);
  118981. + }
  118982. + }
  118983. + }
  118984. +
  118985. + /*intr_mask.b.incomplisoin = 1;
  118986. + DWC_MODIFY_REG32(&GET_CORE_IF(pcd)->core_global_regs->gintmsk,
  118987. + intr_mask.d32, 0); */
  118988. +#endif //DWC_EN_ISOC
  118989. +
  118990. + /* Clear interrupt */
  118991. + gintsts.d32 = 0;
  118992. + gintsts.b.incomplisoin = 1;
  118993. + DWC_WRITE_REG32(&GET_CORE_IF(pcd)->core_global_regs->gintsts,
  118994. + gintsts.d32);
  118995. +
  118996. + return 1;
  118997. +}
  118998. +
  118999. +/**
  119000. + * Incomplete ISO OUT Transfer Interrupt.
  119001. + *
  119002. + * This interrupt indicates that the core has dropped an ISO OUT
  119003. + * packet. The following conditions can be the cause:
  119004. + * - FIFO Full, the entire packet would not fit in the FIFO.
  119005. + * - CRC Error
  119006. + * - Corrupted Token
  119007. + * The follow actions will be taken:
  119008. + * -# Determine the EP
  119009. + * -# Set incomplete flag in dwc_ep structure
  119010. + * -# Read any data from the FIFO
  119011. + * -# Disable EP. When "Endpoint Disabled" interrupt is received
  119012. + * re-enable EP.
  119013. + */
  119014. +int32_t dwc_otg_pcd_handle_incomplete_isoc_out_intr(dwc_otg_pcd_t * pcd)
  119015. +{
  119016. +
  119017. + gintsts_data_t gintsts;
  119018. +
  119019. +#ifdef DWC_EN_ISOC
  119020. + dwc_otg_dev_if_t *dev_if;
  119021. + deptsiz_data_t deptsiz = {.d32 = 0 };
  119022. + depctl_data_t depctl = {.d32 = 0 };
  119023. + dsts_data_t dsts = {.d32 = 0 };
  119024. + dwc_ep_t *dwc_ep;
  119025. + int i;
  119026. +
  119027. + dev_if = GET_CORE_IF(pcd)->dev_if;
  119028. +
  119029. + for (i = 1; i <= dev_if->num_out_eps; ++i) {
  119030. + dwc_ep = &pcd->in_ep[i].dwc_ep;
  119031. + if (pcd->out_ep[i].dwc_ep.active &&
  119032. + pcd->out_ep[i].dwc_ep.type == DWC_OTG_EP_TYPE_ISOC) {
  119033. + deptsiz.d32 =
  119034. + DWC_READ_REG32(&dev_if->out_ep_regs[i]->doeptsiz);
  119035. + depctl.d32 =
  119036. + DWC_READ_REG32(&dev_if->out_ep_regs[i]->doepctl);
  119037. +
  119038. + if (depctl.b.epdis && deptsiz.d32) {
  119039. + set_current_pkt_info(GET_CORE_IF(pcd),
  119040. + &pcd->out_ep[i].dwc_ep);
  119041. + if (dwc_ep->cur_pkt >= dwc_ep->pkt_cnt) {
  119042. + dwc_ep->cur_pkt = 0;
  119043. + dwc_ep->proc_buf_num =
  119044. + (dwc_ep->proc_buf_num ^ 1) & 0x1;
  119045. +
  119046. + if (dwc_ep->proc_buf_num) {
  119047. + dwc_ep->cur_pkt_addr =
  119048. + dwc_ep->xfer_buff1;
  119049. + dwc_ep->cur_pkt_dma_addr =
  119050. + dwc_ep->dma_addr1;
  119051. + } else {
  119052. + dwc_ep->cur_pkt_addr =
  119053. + dwc_ep->xfer_buff0;
  119054. + dwc_ep->cur_pkt_dma_addr =
  119055. + dwc_ep->dma_addr0;
  119056. + }
  119057. +
  119058. + }
  119059. +
  119060. + dsts.d32 =
  119061. + DWC_READ_REG32(&GET_CORE_IF(pcd)->dev_if->
  119062. + dev_global_regs->dsts);
  119063. + dwc_ep->next_frame = dsts.b.soffn;
  119064. +
  119065. + dwc_otg_iso_ep_start_frm_transfer(GET_CORE_IF
  119066. + (pcd),
  119067. + dwc_ep);
  119068. + }
  119069. + }
  119070. + }
  119071. +#else
  119072. + /** @todo implement ISR */
  119073. + gintmsk_data_t intr_mask = {.d32 = 0 };
  119074. + dwc_otg_core_if_t *core_if;
  119075. + deptsiz_data_t deptsiz = {.d32 = 0 };
  119076. + depctl_data_t depctl = {.d32 = 0 };
  119077. + dctl_data_t dctl = {.d32 = 0 };
  119078. + dwc_ep_t *dwc_ep = NULL;
  119079. + int i;
  119080. + core_if = GET_CORE_IF(pcd);
  119081. +
  119082. + for (i = 0; i < core_if->dev_if->num_out_eps; ++i) {
  119083. + dwc_ep = &pcd->out_ep[i].dwc_ep;
  119084. + depctl.d32 =
  119085. + DWC_READ_REG32(&core_if->dev_if->out_ep_regs[dwc_ep->num]->doepctl);
  119086. + if (depctl.b.epena && depctl.b.dpid == (core_if->frame_num & 0x1)) {
  119087. + core_if->dev_if->isoc_ep = dwc_ep;
  119088. + deptsiz.d32 =
  119089. + DWC_READ_REG32(&core_if->dev_if->out_ep_regs[dwc_ep->num]->doeptsiz);
  119090. + break;
  119091. + }
  119092. + }
  119093. + dctl.d32 = DWC_READ_REG32(&core_if->dev_if->dev_global_regs->dctl);
  119094. + gintsts.d32 = DWC_READ_REG32(&core_if->core_global_regs->gintsts);
  119095. + intr_mask.d32 = DWC_READ_REG32(&core_if->core_global_regs->gintmsk);
  119096. +
  119097. + if (!intr_mask.b.goutnakeff) {
  119098. + /* Unmask it */
  119099. + intr_mask.b.goutnakeff = 1;
  119100. + DWC_WRITE_REG32(&core_if->core_global_regs->gintmsk, intr_mask.d32);
  119101. + }
  119102. + if (!gintsts.b.goutnakeff) {
  119103. + dctl.b.sgoutnak = 1;
  119104. + }
  119105. + DWC_WRITE_REG32(&core_if->dev_if->dev_global_regs->dctl, dctl.d32);
  119106. +
  119107. + depctl.d32 = DWC_READ_REG32(&core_if->dev_if->out_ep_regs[dwc_ep->num]->doepctl);
  119108. + if (depctl.b.epena) {
  119109. + depctl.b.epdis = 1;
  119110. + depctl.b.snak = 1;
  119111. + }
  119112. + DWC_WRITE_REG32(&core_if->dev_if->out_ep_regs[dwc_ep->num]->doepctl, depctl.d32);
  119113. +
  119114. + intr_mask.d32 = 0;
  119115. + intr_mask.b.incomplisoout = 1;
  119116. +
  119117. +#endif /* DWC_EN_ISOC */
  119118. +
  119119. + /* Clear interrupt */
  119120. + gintsts.d32 = 0;
  119121. + gintsts.b.incomplisoout = 1;
  119122. + DWC_WRITE_REG32(&GET_CORE_IF(pcd)->core_global_regs->gintsts,
  119123. + gintsts.d32);
  119124. +
  119125. + return 1;
  119126. +}
  119127. +
  119128. +/**
  119129. + * This function handles the Global IN NAK Effective interrupt.
  119130. + *
  119131. + */
  119132. +int32_t dwc_otg_pcd_handle_in_nak_effective(dwc_otg_pcd_t * pcd)
  119133. +{
  119134. + dwc_otg_dev_if_t *dev_if = GET_CORE_IF(pcd)->dev_if;
  119135. + depctl_data_t diepctl = {.d32 = 0 };
  119136. + gintmsk_data_t intr_mask = {.d32 = 0 };
  119137. + gintsts_data_t gintsts;
  119138. + dwc_otg_core_if_t *core_if = GET_CORE_IF(pcd);
  119139. + int i;
  119140. +
  119141. + DWC_DEBUGPL(DBG_PCD, "Global IN NAK Effective\n");
  119142. +
  119143. + /* Disable all active IN EPs */
  119144. + for (i = 0; i <= dev_if->num_in_eps; i++) {
  119145. + diepctl.d32 = DWC_READ_REG32(&dev_if->in_ep_regs[i]->diepctl);
  119146. + if (!(diepctl.b.eptype & 1) && diepctl.b.epena) {
  119147. + if (core_if->start_predict > 0)
  119148. + core_if->start_predict++;
  119149. + diepctl.b.epdis = 1;
  119150. + diepctl.b.snak = 1;
  119151. + DWC_WRITE_REG32(&dev_if->in_ep_regs[i]->diepctl, diepctl.d32);
  119152. + }
  119153. + }
  119154. +
  119155. +
  119156. + /* Disable the Global IN NAK Effective Interrupt */
  119157. + intr_mask.b.ginnakeff = 1;
  119158. + DWC_MODIFY_REG32(&GET_CORE_IF(pcd)->core_global_regs->gintmsk,
  119159. + intr_mask.d32, 0);
  119160. +
  119161. + /* Clear interrupt */
  119162. + gintsts.d32 = 0;
  119163. + gintsts.b.ginnakeff = 1;
  119164. + DWC_WRITE_REG32(&GET_CORE_IF(pcd)->core_global_regs->gintsts,
  119165. + gintsts.d32);
  119166. +
  119167. + return 1;
  119168. +}
  119169. +
  119170. +/**
  119171. + * OUT NAK Effective.
  119172. + *
  119173. + */
  119174. +int32_t dwc_otg_pcd_handle_out_nak_effective(dwc_otg_pcd_t * pcd)
  119175. +{
  119176. + dwc_otg_dev_if_t *dev_if = GET_CORE_IF(pcd)->dev_if;
  119177. + gintmsk_data_t intr_mask = {.d32 = 0 };
  119178. + gintsts_data_t gintsts;
  119179. + depctl_data_t doepctl;
  119180. + int i;
  119181. +
  119182. + /* Disable the Global OUT NAK Effective Interrupt */
  119183. + intr_mask.b.goutnakeff = 1;
  119184. + DWC_MODIFY_REG32(&GET_CORE_IF(pcd)->core_global_regs->gintmsk,
  119185. + intr_mask.d32, 0);
  119186. +
  119187. + /* If DEV OUT NAK enabled*/
  119188. + if (pcd->core_if->core_params->dev_out_nak) {
  119189. + /* Run over all out endpoints to determine the ep number on
  119190. + * which the timeout has happened
  119191. + */
  119192. + for (i = 0; i <= dev_if->num_out_eps; i++) {
  119193. + if ( pcd->core_if->ep_xfer_info[i].state == 2 )
  119194. + break;
  119195. + }
  119196. + if (i > dev_if->num_out_eps) {
  119197. + dctl_data_t dctl;
  119198. + dctl.d32 =
  119199. + DWC_READ_REG32(&dev_if->dev_global_regs->dctl);
  119200. + dctl.b.cgoutnak = 1;
  119201. + DWC_WRITE_REG32(&dev_if->dev_global_regs->dctl,
  119202. + dctl.d32);
  119203. + goto out;
  119204. + }
  119205. +
  119206. + /* Disable the endpoint */
  119207. + doepctl.d32 = DWC_READ_REG32(&dev_if->out_ep_regs[i]->doepctl);
  119208. + if (doepctl.b.epena) {
  119209. + doepctl.b.epdis = 1;
  119210. + doepctl.b.snak = 1;
  119211. + }
  119212. + DWC_WRITE_REG32(&dev_if->out_ep_regs[i]->doepctl, doepctl.d32);
  119213. + return 1;
  119214. + }
  119215. + /* We come here from Incomplete ISO OUT handler */
  119216. + if (dev_if->isoc_ep) {
  119217. + dwc_ep_t *dwc_ep = (dwc_ep_t *)dev_if->isoc_ep;
  119218. + uint32_t epnum = dwc_ep->num;
  119219. + doepint_data_t doepint;
  119220. + doepint.d32 =
  119221. + DWC_READ_REG32(&dev_if->out_ep_regs[dwc_ep->num]->doepint);
  119222. + dev_if->isoc_ep = NULL;
  119223. + doepctl.d32 =
  119224. + DWC_READ_REG32(&dev_if->out_ep_regs[epnum]->doepctl);
  119225. + DWC_PRINTF("Before disable DOEPCTL = %08x\n", doepctl.d32);
  119226. + if (doepctl.b.epena) {
  119227. + doepctl.b.epdis = 1;
  119228. + doepctl.b.snak = 1;
  119229. + }
  119230. + DWC_WRITE_REG32(&dev_if->out_ep_regs[epnum]->doepctl,
  119231. + doepctl.d32);
  119232. + return 1;
  119233. + } else
  119234. + DWC_PRINTF("INTERRUPT Handler not implemented for %s\n",
  119235. + "Global OUT NAK Effective\n");
  119236. +
  119237. +out:
  119238. + /* Clear interrupt */
  119239. + gintsts.d32 = 0;
  119240. + gintsts.b.goutnakeff = 1;
  119241. + DWC_WRITE_REG32(&GET_CORE_IF(pcd)->core_global_regs->gintsts,
  119242. + gintsts.d32);
  119243. +
  119244. + return 1;
  119245. +}
  119246. +
  119247. +/**
  119248. + * PCD interrupt handler.
  119249. + *
  119250. + * The PCD handles the device interrupts. Many conditions can cause a
  119251. + * device interrupt. When an interrupt occurs, the device interrupt
  119252. + * service routine determines the cause of the interrupt and
  119253. + * dispatches handling to the appropriate function. These interrupt
  119254. + * handling functions are described below.
  119255. + *
  119256. + * All interrupt registers are processed from LSB to MSB.
  119257. + *
  119258. + */
  119259. +int32_t dwc_otg_pcd_handle_intr(dwc_otg_pcd_t * pcd)
  119260. +{
  119261. + dwc_otg_core_if_t *core_if = GET_CORE_IF(pcd);
  119262. +#ifdef VERBOSE
  119263. + dwc_otg_core_global_regs_t *global_regs = core_if->core_global_regs;
  119264. +#endif
  119265. + gintsts_data_t gintr_status;
  119266. + int32_t retval = 0;
  119267. +
  119268. + /* Exit from ISR if core is hibernated */
  119269. + if (core_if->hibernation_suspend == 1) {
  119270. + return retval;
  119271. + }
  119272. +#ifdef VERBOSE
  119273. + DWC_DEBUGPL(DBG_ANY, "%s() gintsts=%08x gintmsk=%08x\n",
  119274. + __func__,
  119275. + DWC_READ_REG32(&global_regs->gintsts),
  119276. + DWC_READ_REG32(&global_regs->gintmsk));
  119277. +#endif
  119278. +
  119279. + if (dwc_otg_is_device_mode(core_if)) {
  119280. + DWC_SPINLOCK(pcd->lock);
  119281. +#ifdef VERBOSE
  119282. + DWC_DEBUGPL(DBG_PCDV, "%s() gintsts=%08x gintmsk=%08x\n",
  119283. + __func__,
  119284. + DWC_READ_REG32(&global_regs->gintsts),
  119285. + DWC_READ_REG32(&global_regs->gintmsk));
  119286. +#endif
  119287. +
  119288. + gintr_status.d32 = dwc_otg_read_core_intr(core_if);
  119289. +
  119290. + DWC_DEBUGPL(DBG_PCDV, "%s: gintsts&gintmsk=%08x\n",
  119291. + __func__, gintr_status.d32);
  119292. +
  119293. + if (gintr_status.b.sofintr) {
  119294. + retval |= dwc_otg_pcd_handle_sof_intr(pcd);
  119295. + }
  119296. + if (gintr_status.b.rxstsqlvl) {
  119297. + retval |=
  119298. + dwc_otg_pcd_handle_rx_status_q_level_intr(pcd);
  119299. + }
  119300. + if (gintr_status.b.nptxfempty) {
  119301. + retval |= dwc_otg_pcd_handle_np_tx_fifo_empty_intr(pcd);
  119302. + }
  119303. + if (gintr_status.b.goutnakeff) {
  119304. + retval |= dwc_otg_pcd_handle_out_nak_effective(pcd);
  119305. + }
  119306. + if (gintr_status.b.i2cintr) {
  119307. + retval |= dwc_otg_pcd_handle_i2c_intr(pcd);
  119308. + }
  119309. + if (gintr_status.b.erlysuspend) {
  119310. + retval |= dwc_otg_pcd_handle_early_suspend_intr(pcd);
  119311. + }
  119312. + if (gintr_status.b.usbreset) {
  119313. + retval |= dwc_otg_pcd_handle_usb_reset_intr(pcd);
  119314. + }
  119315. + if (gintr_status.b.enumdone) {
  119316. + retval |= dwc_otg_pcd_handle_enum_done_intr(pcd);
  119317. + }
  119318. + if (gintr_status.b.isooutdrop) {
  119319. + retval |=
  119320. + dwc_otg_pcd_handle_isoc_out_packet_dropped_intr
  119321. + (pcd);
  119322. + }
  119323. + if (gintr_status.b.eopframe) {
  119324. + retval |=
  119325. + dwc_otg_pcd_handle_end_periodic_frame_intr(pcd);
  119326. + }
  119327. + if (gintr_status.b.inepint) {
  119328. + if (!core_if->multiproc_int_enable) {
  119329. + retval |= dwc_otg_pcd_handle_in_ep_intr(pcd);
  119330. + }
  119331. + }
  119332. + if (gintr_status.b.outepintr) {
  119333. + if (!core_if->multiproc_int_enable) {
  119334. + retval |= dwc_otg_pcd_handle_out_ep_intr(pcd);
  119335. + }
  119336. + }
  119337. + if (gintr_status.b.epmismatch) {
  119338. + retval |= dwc_otg_pcd_handle_ep_mismatch_intr(pcd);
  119339. + }
  119340. + if (gintr_status.b.fetsusp) {
  119341. + retval |= dwc_otg_pcd_handle_ep_fetsusp_intr(pcd);
  119342. + }
  119343. + if (gintr_status.b.ginnakeff) {
  119344. + retval |= dwc_otg_pcd_handle_in_nak_effective(pcd);
  119345. + }
  119346. + if (gintr_status.b.incomplisoin) {
  119347. + retval |=
  119348. + dwc_otg_pcd_handle_incomplete_isoc_in_intr(pcd);
  119349. + }
  119350. + if (gintr_status.b.incomplisoout) {
  119351. + retval |=
  119352. + dwc_otg_pcd_handle_incomplete_isoc_out_intr(pcd);
  119353. + }
  119354. +
  119355. + /* In MPI mode Device Endpoints interrupts are asserted
  119356. + * without setting outepintr and inepint bits set, so these
  119357. + * Interrupt handlers are called without checking these bit-fields
  119358. + */
  119359. + if (core_if->multiproc_int_enable) {
  119360. + retval |= dwc_otg_pcd_handle_in_ep_intr(pcd);
  119361. + retval |= dwc_otg_pcd_handle_out_ep_intr(pcd);
  119362. + }
  119363. +#ifdef VERBOSE
  119364. + DWC_DEBUGPL(DBG_PCDV, "%s() gintsts=%0x\n", __func__,
  119365. + DWC_READ_REG32(&global_regs->gintsts));
  119366. +#endif
  119367. + DWC_SPINUNLOCK(pcd->lock);
  119368. + }
  119369. + return retval;
  119370. +}
  119371. +
  119372. +#endif /* DWC_HOST_ONLY */
  119373. diff -Nur linux-3.18.14/drivers/usb/host/dwc_otg/dwc_otg_pcd_linux.c linux-rpi/drivers/usb/host/dwc_otg/dwc_otg_pcd_linux.c
  119374. --- linux-3.18.14/drivers/usb/host/dwc_otg/dwc_otg_pcd_linux.c 1969-12-31 18:00:00.000000000 -0600
  119375. +++ linux-rpi/drivers/usb/host/dwc_otg/dwc_otg_pcd_linux.c 2015-05-31 14:46:12.909660961 -0500
  119376. @@ -0,0 +1,1360 @@
  119377. + /* ==========================================================================
  119378. + * $File: //dwh/usb_iip/dev/software/otg/linux/drivers/dwc_otg_pcd_linux.c $
  119379. + * $Revision: #21 $
  119380. + * $Date: 2012/08/10 $
  119381. + * $Change: 2047372 $
  119382. + *
  119383. + * Synopsys HS OTG Linux Software Driver and documentation (hereinafter,
  119384. + * "Software") is an Unsupported proprietary work of Synopsys, Inc. unless
  119385. + * otherwise expressly agreed to in writing between Synopsys and you.
  119386. + *
  119387. + * The Software IS NOT an item of Licensed Software or Licensed Product under
  119388. + * any End User Software License Agreement or Agreement for Licensed Product
  119389. + * with Synopsys or any supplement thereto. You are permitted to use and
  119390. + * redistribute this Software in source and binary forms, with or without
  119391. + * modification, provided that redistributions of source code must retain this
  119392. + * notice. You may not view, use, disclose, copy or distribute this file or
  119393. + * any information contained herein except pursuant to this license grant from
  119394. + * Synopsys. If you do not agree with this notice, including the disclaimer
  119395. + * below, then you are not authorized to use the Software.
  119396. + *
  119397. + * THIS SOFTWARE IS BEING DISTRIBUTED BY SYNOPSYS SOLELY ON AN "AS IS" BASIS
  119398. + * AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
  119399. + * IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
  119400. + * ARE HEREBY DISCLAIMED. IN NO EVENT SHALL SYNOPSYS BE LIABLE FOR ANY DIRECT,
  119401. + * INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES
  119402. + * (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR
  119403. + * SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER
  119404. + * CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT
  119405. + * LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY
  119406. + * OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH
  119407. + * DAMAGE.
  119408. + * ========================================================================== */
  119409. +#ifndef DWC_HOST_ONLY
  119410. +
  119411. +/** @file
  119412. + * This file implements the Peripheral Controller Driver.
  119413. + *
  119414. + * The Peripheral Controller Driver (PCD) is responsible for
  119415. + * translating requests from the Function Driver into the appropriate
  119416. + * actions on the DWC_otg controller. It isolates the Function Driver
  119417. + * from the specifics of the controller by providing an API to the
  119418. + * Function Driver.
  119419. + *
  119420. + * The Peripheral Controller Driver for Linux will implement the
  119421. + * Gadget API, so that the existing Gadget drivers can be used.
  119422. + * (Gadget Driver is the Linux terminology for a Function Driver.)
  119423. + *
  119424. + * The Linux Gadget API is defined in the header file
  119425. + * <code><linux/usb_gadget.h></code>. The USB EP operations API is
  119426. + * defined in the structure <code>usb_ep_ops</code> and the USB
  119427. + * Controller API is defined in the structure
  119428. + * <code>usb_gadget_ops</code>.
  119429. + *
  119430. + */
  119431. +
  119432. +#include "dwc_otg_os_dep.h"
  119433. +#include "dwc_otg_pcd_if.h"
  119434. +#include "dwc_otg_pcd.h"
  119435. +#include "dwc_otg_driver.h"
  119436. +#include "dwc_otg_dbg.h"
  119437. +
  119438. +extern bool fiq_enable;
  119439. +
  119440. +static struct gadget_wrapper {
  119441. + dwc_otg_pcd_t *pcd;
  119442. +
  119443. + struct usb_gadget gadget;
  119444. + struct usb_gadget_driver *driver;
  119445. +
  119446. + struct usb_ep ep0;
  119447. + struct usb_ep in_ep[16];
  119448. + struct usb_ep out_ep[16];
  119449. +
  119450. +} *gadget_wrapper;
  119451. +
  119452. +/* Display the contents of the buffer */
  119453. +extern void dump_msg(const u8 * buf, unsigned int length);
  119454. +/**
  119455. + * Get the dwc_otg_pcd_ep_t* from usb_ep* pointer - NULL in case
  119456. + * if the endpoint is not found
  119457. + */
  119458. +static struct dwc_otg_pcd_ep *ep_from_handle(dwc_otg_pcd_t * pcd, void *handle)
  119459. +{
  119460. + int i;
  119461. + if (pcd->ep0.priv == handle) {
  119462. + return &pcd->ep0;
  119463. + }
  119464. +
  119465. + for (i = 0; i < MAX_EPS_CHANNELS - 1; i++) {
  119466. + if (pcd->in_ep[i].priv == handle)
  119467. + return &pcd->in_ep[i];
  119468. + if (pcd->out_ep[i].priv == handle)
  119469. + return &pcd->out_ep[i];
  119470. + }
  119471. +
  119472. + return NULL;
  119473. +}
  119474. +
  119475. +/* USB Endpoint Operations */
  119476. +/*
  119477. + * The following sections briefly describe the behavior of the Gadget
  119478. + * API endpoint operations implemented in the DWC_otg driver
  119479. + * software. Detailed descriptions of the generic behavior of each of
  119480. + * these functions can be found in the Linux header file
  119481. + * include/linux/usb_gadget.h.
  119482. + *
  119483. + * The Gadget API provides wrapper functions for each of the function
  119484. + * pointers defined in usb_ep_ops. The Gadget Driver calls the wrapper
  119485. + * function, which then calls the underlying PCD function. The
  119486. + * following sections are named according to the wrapper
  119487. + * functions. Within each section, the corresponding DWC_otg PCD
  119488. + * function name is specified.
  119489. + *
  119490. + */
  119491. +
  119492. +/**
  119493. + * This function is called by the Gadget Driver for each EP to be
  119494. + * configured for the current configuration (SET_CONFIGURATION).
  119495. + *
  119496. + * This function initializes the dwc_otg_ep_t data structure, and then
  119497. + * calls dwc_otg_ep_activate.
  119498. + */
  119499. +static int ep_enable(struct usb_ep *usb_ep,
  119500. + const struct usb_endpoint_descriptor *ep_desc)
  119501. +{
  119502. + int retval;
  119503. +
  119504. + DWC_DEBUGPL(DBG_PCDV, "%s(%p,%p)\n", __func__, usb_ep, ep_desc);
  119505. +
  119506. + if (!usb_ep || !ep_desc || ep_desc->bDescriptorType != USB_DT_ENDPOINT) {
  119507. + DWC_WARN("%s, bad ep or descriptor\n", __func__);
  119508. + return -EINVAL;
  119509. + }
  119510. + if (usb_ep == &gadget_wrapper->ep0) {
  119511. + DWC_WARN("%s, bad ep(0)\n", __func__);
  119512. + return -EINVAL;
  119513. + }
  119514. +
  119515. + /* Check FIFO size? */
  119516. + if (!ep_desc->wMaxPacketSize) {
  119517. + DWC_WARN("%s, bad %s maxpacket\n", __func__, usb_ep->name);
  119518. + return -ERANGE;
  119519. + }
  119520. +
  119521. + if (!gadget_wrapper->driver ||
  119522. + gadget_wrapper->gadget.speed == USB_SPEED_UNKNOWN) {
  119523. + DWC_WARN("%s, bogus device state\n", __func__);
  119524. + return -ESHUTDOWN;
  119525. + }
  119526. +
  119527. + /* Delete after check - MAS */
  119528. +#if 0
  119529. + nat = (uint32_t) ep_desc->wMaxPacketSize;
  119530. + printk(KERN_ALERT "%s: nat (before) =%d\n", __func__, nat);
  119531. + nat = (nat >> 11) & 0x03;
  119532. + printk(KERN_ALERT "%s: nat (after) =%d\n", __func__, nat);
  119533. +#endif
  119534. + retval = dwc_otg_pcd_ep_enable(gadget_wrapper->pcd,
  119535. + (const uint8_t *)ep_desc,
  119536. + (void *)usb_ep);
  119537. + if (retval) {
  119538. + DWC_WARN("dwc_otg_pcd_ep_enable failed\n");
  119539. + return -EINVAL;
  119540. + }
  119541. +
  119542. + usb_ep->maxpacket = le16_to_cpu(ep_desc->wMaxPacketSize);
  119543. +
  119544. + return 0;
  119545. +}
  119546. +
  119547. +/**
  119548. + * This function is called when an EP is disabled due to disconnect or
  119549. + * change in configuration. Any pending requests will terminate with a
  119550. + * status of -ESHUTDOWN.
  119551. + *
  119552. + * This function modifies the dwc_otg_ep_t data structure for this EP,
  119553. + * and then calls dwc_otg_ep_deactivate.
  119554. + */
  119555. +static int ep_disable(struct usb_ep *usb_ep)
  119556. +{
  119557. + int retval;
  119558. +
  119559. + DWC_DEBUGPL(DBG_PCDV, "%s(%p)\n", __func__, usb_ep);
  119560. + if (!usb_ep) {
  119561. + DWC_DEBUGPL(DBG_PCD, "%s, %s not enabled\n", __func__,
  119562. + usb_ep ? usb_ep->name : NULL);
  119563. + return -EINVAL;
  119564. + }
  119565. +
  119566. + retval = dwc_otg_pcd_ep_disable(gadget_wrapper->pcd, usb_ep);
  119567. + if (retval) {
  119568. + retval = -EINVAL;
  119569. + }
  119570. +
  119571. + return retval;
  119572. +}
  119573. +
  119574. +/**
  119575. + * This function allocates a request object to use with the specified
  119576. + * endpoint.
  119577. + *
  119578. + * @param ep The endpoint to be used with with the request
  119579. + * @param gfp_flags the GFP_* flags to use.
  119580. + */
  119581. +static struct usb_request *dwc_otg_pcd_alloc_request(struct usb_ep *ep,
  119582. + gfp_t gfp_flags)
  119583. +{
  119584. + struct usb_request *usb_req;
  119585. +
  119586. + DWC_DEBUGPL(DBG_PCDV, "%s(%p,%d)\n", __func__, ep, gfp_flags);
  119587. + if (0 == ep) {
  119588. + DWC_WARN("%s() %s\n", __func__, "Invalid EP!\n");
  119589. + return 0;
  119590. + }
  119591. + usb_req = kmalloc(sizeof(*usb_req), gfp_flags);
  119592. + if (0 == usb_req) {
  119593. + DWC_WARN("%s() %s\n", __func__, "request allocation failed!\n");
  119594. + return 0;
  119595. + }
  119596. + memset(usb_req, 0, sizeof(*usb_req));
  119597. + usb_req->dma = DWC_DMA_ADDR_INVALID;
  119598. +
  119599. + return usb_req;
  119600. +}
  119601. +
  119602. +/**
  119603. + * This function frees a request object.
  119604. + *
  119605. + * @param ep The endpoint associated with the request
  119606. + * @param req The request being freed
  119607. + */
  119608. +static void dwc_otg_pcd_free_request(struct usb_ep *ep, struct usb_request *req)
  119609. +{
  119610. + DWC_DEBUGPL(DBG_PCDV, "%s(%p,%p)\n", __func__, ep, req);
  119611. +
  119612. + if (0 == ep || 0 == req) {
  119613. + DWC_WARN("%s() %s\n", __func__,
  119614. + "Invalid ep or req argument!\n");
  119615. + return;
  119616. + }
  119617. +
  119618. + kfree(req);
  119619. +}
  119620. +
  119621. +#if LINUX_VERSION_CODE < KERNEL_VERSION(2,6,28)
  119622. +/**
  119623. + * This function allocates an I/O buffer to be used for a transfer
  119624. + * to/from the specified endpoint.
  119625. + *
  119626. + * @param usb_ep The endpoint to be used with with the request
  119627. + * @param bytes The desired number of bytes for the buffer
  119628. + * @param dma Pointer to the buffer's DMA address; must be valid
  119629. + * @param gfp_flags the GFP_* flags to use.
  119630. + * @return address of a new buffer or null is buffer could not be allocated.
  119631. + */
  119632. +static void *dwc_otg_pcd_alloc_buffer(struct usb_ep *usb_ep, unsigned bytes,
  119633. + dma_addr_t * dma, gfp_t gfp_flags)
  119634. +{
  119635. + void *buf;
  119636. + dwc_otg_pcd_t *pcd = 0;
  119637. +
  119638. + pcd = gadget_wrapper->pcd;
  119639. +
  119640. + DWC_DEBUGPL(DBG_PCDV, "%s(%p,%d,%p,%0x)\n", __func__, usb_ep, bytes,
  119641. + dma, gfp_flags);
  119642. +
  119643. + /* Check dword alignment */
  119644. + if ((bytes & 0x3UL) != 0) {
  119645. + DWC_WARN("%s() Buffer size is not a multiple of"
  119646. + "DWORD size (%d)", __func__, bytes);
  119647. + }
  119648. +
  119649. + buf = dma_alloc_coherent(NULL, bytes, dma, gfp_flags);
  119650. +
  119651. + /* Check dword alignment */
  119652. + if (((int)buf & 0x3UL) != 0) {
  119653. + DWC_WARN("%s() Buffer is not DWORD aligned (%p)",
  119654. + __func__, buf);
  119655. + }
  119656. +
  119657. + return buf;
  119658. +}
  119659. +
  119660. +/**
  119661. + * This function frees an I/O buffer that was allocated by alloc_buffer.
  119662. + *
  119663. + * @param usb_ep the endpoint associated with the buffer
  119664. + * @param buf address of the buffer
  119665. + * @param dma The buffer's DMA address
  119666. + * @param bytes The number of bytes of the buffer
  119667. + */
  119668. +static void dwc_otg_pcd_free_buffer(struct usb_ep *usb_ep, void *buf,
  119669. + dma_addr_t dma, unsigned bytes)
  119670. +{
  119671. + dwc_otg_pcd_t *pcd = 0;
  119672. +
  119673. + pcd = gadget_wrapper->pcd;
  119674. +
  119675. + DWC_DEBUGPL(DBG_PCDV, "%s(%p,%0x,%d)\n", __func__, buf, dma, bytes);
  119676. +
  119677. + dma_free_coherent(NULL, bytes, buf, dma);
  119678. +}
  119679. +#endif
  119680. +
  119681. +/**
  119682. + * This function is used to submit an I/O Request to an EP.
  119683. + *
  119684. + * - When the request completes the request's completion callback
  119685. + * is called to return the request to the driver.
  119686. + * - An EP, except control EPs, may have multiple requests
  119687. + * pending.
  119688. + * - Once submitted the request cannot be examined or modified.
  119689. + * - Each request is turned into one or more packets.
  119690. + * - A BULK EP can queue any amount of data; the transfer is
  119691. + * packetized.
  119692. + * - Zero length Packets are specified with the request 'zero'
  119693. + * flag.
  119694. + */
  119695. +static int ep_queue(struct usb_ep *usb_ep, struct usb_request *usb_req,
  119696. + gfp_t gfp_flags)
  119697. +{
  119698. + dwc_otg_pcd_t *pcd;
  119699. + struct dwc_otg_pcd_ep *ep = NULL;
  119700. + int retval = 0, is_isoc_ep = 0;
  119701. + dma_addr_t dma_addr = DWC_DMA_ADDR_INVALID;
  119702. +
  119703. + DWC_DEBUGPL(DBG_PCDV, "%s(%p,%p,%d)\n",
  119704. + __func__, usb_ep, usb_req, gfp_flags);
  119705. +
  119706. + if (!usb_req || !usb_req->complete || !usb_req->buf) {
  119707. + DWC_WARN("bad params\n");
  119708. + return -EINVAL;
  119709. + }
  119710. +
  119711. + if (!usb_ep) {
  119712. + DWC_WARN("bad ep\n");
  119713. + return -EINVAL;
  119714. + }
  119715. +
  119716. + pcd = gadget_wrapper->pcd;
  119717. + if (!gadget_wrapper->driver ||
  119718. + gadget_wrapper->gadget.speed == USB_SPEED_UNKNOWN) {
  119719. + DWC_DEBUGPL(DBG_PCDV, "gadget.speed=%d\n",
  119720. + gadget_wrapper->gadget.speed);
  119721. + DWC_WARN("bogus device state\n");
  119722. + return -ESHUTDOWN;
  119723. + }
  119724. +
  119725. + DWC_DEBUGPL(DBG_PCD, "%s queue req %p, len %d buf %p\n",
  119726. + usb_ep->name, usb_req, usb_req->length, usb_req->buf);
  119727. +
  119728. + usb_req->status = -EINPROGRESS;
  119729. + usb_req->actual = 0;
  119730. +
  119731. + ep = ep_from_handle(pcd, usb_ep);
  119732. + if (ep == NULL)
  119733. + is_isoc_ep = 0;
  119734. + else
  119735. + is_isoc_ep = (ep->dwc_ep.type == DWC_OTG_EP_TYPE_ISOC) ? 1 : 0;
  119736. +#if LINUX_VERSION_CODE < KERNEL_VERSION(2,6,28)
  119737. + dma_addr = usb_req->dma;
  119738. +#else
  119739. + if (GET_CORE_IF(pcd)->dma_enable) {
  119740. + dwc_otg_device_t *otg_dev = gadget_wrapper->pcd->otg_dev;
  119741. + struct device *dev = NULL;
  119742. +
  119743. + if (otg_dev != NULL)
  119744. + dev = DWC_OTG_OS_GETDEV(otg_dev->os_dep);
  119745. +
  119746. + if (usb_req->length != 0 &&
  119747. + usb_req->dma == DWC_DMA_ADDR_INVALID) {
  119748. + dma_addr = dma_map_single(dev, usb_req->buf,
  119749. + usb_req->length,
  119750. + ep->dwc_ep.is_in ?
  119751. + DMA_TO_DEVICE:
  119752. + DMA_FROM_DEVICE);
  119753. + }
  119754. + }
  119755. +#endif
  119756. +
  119757. +#ifdef DWC_UTE_PER_IO
  119758. + if (is_isoc_ep == 1) {
  119759. + retval = dwc_otg_pcd_xiso_ep_queue(pcd, usb_ep, usb_req->buf, dma_addr,
  119760. + usb_req->length, usb_req->zero, usb_req,
  119761. + gfp_flags == GFP_ATOMIC ? 1 : 0, &usb_req->ext_req);
  119762. + if (retval)
  119763. + return -EINVAL;
  119764. +
  119765. + return 0;
  119766. + }
  119767. +#endif
  119768. + retval = dwc_otg_pcd_ep_queue(pcd, usb_ep, usb_req->buf, dma_addr,
  119769. + usb_req->length, usb_req->zero, usb_req,
  119770. + gfp_flags == GFP_ATOMIC ? 1 : 0);
  119771. + if (retval) {
  119772. + return -EINVAL;
  119773. + }
  119774. +
  119775. + return 0;
  119776. +}
  119777. +
  119778. +/**
  119779. + * This function cancels an I/O request from an EP.
  119780. + */
  119781. +static int ep_dequeue(struct usb_ep *usb_ep, struct usb_request *usb_req)
  119782. +{
  119783. + DWC_DEBUGPL(DBG_PCDV, "%s(%p,%p)\n", __func__, usb_ep, usb_req);
  119784. +
  119785. + if (!usb_ep || !usb_req) {
  119786. + DWC_WARN("bad argument\n");
  119787. + return -EINVAL;
  119788. + }
  119789. + if (!gadget_wrapper->driver ||
  119790. + gadget_wrapper->gadget.speed == USB_SPEED_UNKNOWN) {
  119791. + DWC_WARN("bogus device state\n");
  119792. + return -ESHUTDOWN;
  119793. + }
  119794. + if (dwc_otg_pcd_ep_dequeue(gadget_wrapper->pcd, usb_ep, usb_req)) {
  119795. + return -EINVAL;
  119796. + }
  119797. +
  119798. + return 0;
  119799. +}
  119800. +
  119801. +/**
  119802. + * usb_ep_set_halt stalls an endpoint.
  119803. + *
  119804. + * usb_ep_clear_halt clears an endpoint halt and resets its data
  119805. + * toggle.
  119806. + *
  119807. + * Both of these functions are implemented with the same underlying
  119808. + * function. The behavior depends on the value argument.
  119809. + *
  119810. + * @param[in] usb_ep the Endpoint to halt or clear halt.
  119811. + * @param[in] value
  119812. + * - 0 means clear_halt.
  119813. + * - 1 means set_halt,
  119814. + * - 2 means clear stall lock flag.
  119815. + * - 3 means set stall lock flag.
  119816. + */
  119817. +static int ep_halt(struct usb_ep *usb_ep, int value)
  119818. +{
  119819. + int retval = 0;
  119820. +
  119821. + DWC_DEBUGPL(DBG_PCD, "HALT %s %d\n", usb_ep->name, value);
  119822. +
  119823. + if (!usb_ep) {
  119824. + DWC_WARN("bad ep\n");
  119825. + return -EINVAL;
  119826. + }
  119827. +
  119828. + retval = dwc_otg_pcd_ep_halt(gadget_wrapper->pcd, usb_ep, value);
  119829. + if (retval == -DWC_E_AGAIN) {
  119830. + return -EAGAIN;
  119831. + } else if (retval) {
  119832. + retval = -EINVAL;
  119833. + }
  119834. +
  119835. + return retval;
  119836. +}
  119837. +
  119838. +//#if (LINUX_VERSION_CODE >= KERNEL_VERSION(2,6,30))
  119839. +#if 0
  119840. +/**
  119841. + * ep_wedge: sets the halt feature and ignores clear requests
  119842. + *
  119843. + * @usb_ep: the endpoint being wedged
  119844. + *
  119845. + * Use this to stall an endpoint and ignore CLEAR_FEATURE(HALT_ENDPOINT)
  119846. + * requests. If the gadget driver clears the halt status, it will
  119847. + * automatically unwedge the endpoint.
  119848. + *
  119849. + * Returns zero on success, else negative errno. *
  119850. + * Check usb_ep_set_wedge() at "usb_gadget.h" for details
  119851. + */
  119852. +static int ep_wedge(struct usb_ep *usb_ep)
  119853. +{
  119854. + int retval = 0;
  119855. +
  119856. + DWC_DEBUGPL(DBG_PCD, "WEDGE %s\n", usb_ep->name);
  119857. +
  119858. + if (!usb_ep) {
  119859. + DWC_WARN("bad ep\n");
  119860. + return -EINVAL;
  119861. + }
  119862. +
  119863. + retval = dwc_otg_pcd_ep_wedge(gadget_wrapper->pcd, usb_ep);
  119864. + if (retval == -DWC_E_AGAIN) {
  119865. + retval = -EAGAIN;
  119866. + } else if (retval) {
  119867. + retval = -EINVAL;
  119868. + }
  119869. +
  119870. + return retval;
  119871. +}
  119872. +#endif
  119873. +
  119874. +#ifdef DWC_EN_ISOC
  119875. +/**
  119876. + * This function is used to submit an ISOC Transfer Request to an EP.
  119877. + *
  119878. + * - Every time a sync period completes the request's completion callback
  119879. + * is called to provide data to the gadget driver.
  119880. + * - Once submitted the request cannot be modified.
  119881. + * - Each request is turned into periodic data packets untill ISO
  119882. + * Transfer is stopped..
  119883. + */
  119884. +static int iso_ep_start(struct usb_ep *usb_ep, struct usb_iso_request *req,
  119885. + gfp_t gfp_flags)
  119886. +{
  119887. + int retval = 0;
  119888. +
  119889. + if (!req || !req->process_buffer || !req->buf0 || !req->buf1) {
  119890. + DWC_WARN("bad params\n");
  119891. + return -EINVAL;
  119892. + }
  119893. +
  119894. + if (!usb_ep) {
  119895. + DWC_PRINTF("bad params\n");
  119896. + return -EINVAL;
  119897. + }
  119898. +
  119899. + req->status = -EINPROGRESS;
  119900. +
  119901. + retval =
  119902. + dwc_otg_pcd_iso_ep_start(gadget_wrapper->pcd, usb_ep, req->buf0,
  119903. + req->buf1, req->dma0, req->dma1,
  119904. + req->sync_frame, req->data_pattern_frame,
  119905. + req->data_per_frame,
  119906. + req->
  119907. + flags & USB_REQ_ISO_ASAP ? -1 :
  119908. + req->start_frame, req->buf_proc_intrvl,
  119909. + req, gfp_flags == GFP_ATOMIC ? 1 : 0);
  119910. +
  119911. + if (retval) {
  119912. + return -EINVAL;
  119913. + }
  119914. +
  119915. + return retval;
  119916. +}
  119917. +
  119918. +/**
  119919. + * This function stops ISO EP Periodic Data Transfer.
  119920. + */
  119921. +static int iso_ep_stop(struct usb_ep *usb_ep, struct usb_iso_request *req)
  119922. +{
  119923. + int retval = 0;
  119924. + if (!usb_ep) {
  119925. + DWC_WARN("bad ep\n");
  119926. + }
  119927. +
  119928. + if (!gadget_wrapper->driver ||
  119929. + gadget_wrapper->gadget.speed == USB_SPEED_UNKNOWN) {
  119930. + DWC_DEBUGPL(DBG_PCDV, "gadget.speed=%d\n",
  119931. + gadget_wrapper->gadget.speed);
  119932. + DWC_WARN("bogus device state\n");
  119933. + }
  119934. +
  119935. + dwc_otg_pcd_iso_ep_stop(gadget_wrapper->pcd, usb_ep, req);
  119936. + if (retval) {
  119937. + retval = -EINVAL;
  119938. + }
  119939. +
  119940. + return retval;
  119941. +}
  119942. +
  119943. +static struct usb_iso_request *alloc_iso_request(struct usb_ep *ep,
  119944. + int packets, gfp_t gfp_flags)
  119945. +{
  119946. + struct usb_iso_request *pReq = NULL;
  119947. + uint32_t req_size;
  119948. +
  119949. + req_size = sizeof(struct usb_iso_request);
  119950. + req_size +=
  119951. + (2 * packets * (sizeof(struct usb_gadget_iso_packet_descriptor)));
  119952. +
  119953. + pReq = kmalloc(req_size, gfp_flags);
  119954. + if (!pReq) {
  119955. + DWC_WARN("Can't allocate Iso Request\n");
  119956. + return 0;
  119957. + }
  119958. + pReq->iso_packet_desc0 = (void *)(pReq + 1);
  119959. +
  119960. + pReq->iso_packet_desc1 = pReq->iso_packet_desc0 + packets;
  119961. +
  119962. + return pReq;
  119963. +}
  119964. +
  119965. +static void free_iso_request(struct usb_ep *ep, struct usb_iso_request *req)
  119966. +{
  119967. + kfree(req);
  119968. +}
  119969. +
  119970. +static struct usb_isoc_ep_ops dwc_otg_pcd_ep_ops = {
  119971. + .ep_ops = {
  119972. + .enable = ep_enable,
  119973. + .disable = ep_disable,
  119974. +
  119975. + .alloc_request = dwc_otg_pcd_alloc_request,
  119976. + .free_request = dwc_otg_pcd_free_request,
  119977. +
  119978. +#if LINUX_VERSION_CODE < KERNEL_VERSION(2,6,28)
  119979. + .alloc_buffer = dwc_otg_pcd_alloc_buffer,
  119980. + .free_buffer = dwc_otg_pcd_free_buffer,
  119981. +#endif
  119982. +
  119983. + .queue = ep_queue,
  119984. + .dequeue = ep_dequeue,
  119985. +
  119986. + .set_halt = ep_halt,
  119987. + .fifo_status = 0,
  119988. + .fifo_flush = 0,
  119989. + },
  119990. + .iso_ep_start = iso_ep_start,
  119991. + .iso_ep_stop = iso_ep_stop,
  119992. + .alloc_iso_request = alloc_iso_request,
  119993. + .free_iso_request = free_iso_request,
  119994. +};
  119995. +
  119996. +#else
  119997. +
  119998. + int (*enable) (struct usb_ep *ep,
  119999. + const struct usb_endpoint_descriptor *desc);
  120000. + int (*disable) (struct usb_ep *ep);
  120001. +
  120002. + struct usb_request *(*alloc_request) (struct usb_ep *ep,
  120003. + gfp_t gfp_flags);
  120004. + void (*free_request) (struct usb_ep *ep, struct usb_request *req);
  120005. +
  120006. + int (*queue) (struct usb_ep *ep, struct usb_request *req,
  120007. + gfp_t gfp_flags);
  120008. + int (*dequeue) (struct usb_ep *ep, struct usb_request *req);
  120009. +
  120010. + int (*set_halt) (struct usb_ep *ep, int value);
  120011. + int (*set_wedge) (struct usb_ep *ep);
  120012. +
  120013. + int (*fifo_status) (struct usb_ep *ep);
  120014. + void (*fifo_flush) (struct usb_ep *ep);
  120015. +static struct usb_ep_ops dwc_otg_pcd_ep_ops = {
  120016. + .enable = ep_enable,
  120017. + .disable = ep_disable,
  120018. +
  120019. + .alloc_request = dwc_otg_pcd_alloc_request,
  120020. + .free_request = dwc_otg_pcd_free_request,
  120021. +
  120022. +#if LINUX_VERSION_CODE < KERNEL_VERSION(2,6,28)
  120023. + .alloc_buffer = dwc_otg_pcd_alloc_buffer,
  120024. + .free_buffer = dwc_otg_pcd_free_buffer,
  120025. +#else
  120026. + /* .set_wedge = ep_wedge, */
  120027. + .set_wedge = NULL, /* uses set_halt instead */
  120028. +#endif
  120029. +
  120030. + .queue = ep_queue,
  120031. + .dequeue = ep_dequeue,
  120032. +
  120033. + .set_halt = ep_halt,
  120034. + .fifo_status = 0,
  120035. + .fifo_flush = 0,
  120036. +
  120037. +};
  120038. +
  120039. +#endif /* _EN_ISOC_ */
  120040. +/* Gadget Operations */
  120041. +/**
  120042. + * The following gadget operations will be implemented in the DWC_otg
  120043. + * PCD. Functions in the API that are not described below are not
  120044. + * implemented.
  120045. + *
  120046. + * The Gadget API provides wrapper functions for each of the function
  120047. + * pointers defined in usb_gadget_ops. The Gadget Driver calls the
  120048. + * wrapper function, which then calls the underlying PCD function. The
  120049. + * following sections are named according to the wrapper functions
  120050. + * (except for ioctl, which doesn't have a wrapper function). Within
  120051. + * each section, the corresponding DWC_otg PCD function name is
  120052. + * specified.
  120053. + *
  120054. + */
  120055. +
  120056. +/**
  120057. + *Gets the USB Frame number of the last SOF.
  120058. + */
  120059. +static int get_frame_number(struct usb_gadget *gadget)
  120060. +{
  120061. + struct gadget_wrapper *d;
  120062. +
  120063. + DWC_DEBUGPL(DBG_PCDV, "%s(%p)\n", __func__, gadget);
  120064. +
  120065. + if (gadget == 0) {
  120066. + return -ENODEV;
  120067. + }
  120068. +
  120069. + d = container_of(gadget, struct gadget_wrapper, gadget);
  120070. + return dwc_otg_pcd_get_frame_number(d->pcd);
  120071. +}
  120072. +
  120073. +#ifdef CONFIG_USB_DWC_OTG_LPM
  120074. +static int test_lpm_enabled(struct usb_gadget *gadget)
  120075. +{
  120076. + struct gadget_wrapper *d;
  120077. +
  120078. + d = container_of(gadget, struct gadget_wrapper, gadget);
  120079. +
  120080. + return dwc_otg_pcd_is_lpm_enabled(d->pcd);
  120081. +}
  120082. +#endif
  120083. +
  120084. +/**
  120085. + * Initiates Session Request Protocol (SRP) to wakeup the host if no
  120086. + * session is in progress. If a session is already in progress, but
  120087. + * the device is suspended, remote wakeup signaling is started.
  120088. + *
  120089. + */
  120090. +static int wakeup(struct usb_gadget *gadget)
  120091. +{
  120092. + struct gadget_wrapper *d;
  120093. +
  120094. + DWC_DEBUGPL(DBG_PCDV, "%s(%p)\n", __func__, gadget);
  120095. +
  120096. + if (gadget == 0) {
  120097. + return -ENODEV;
  120098. + } else {
  120099. + d = container_of(gadget, struct gadget_wrapper, gadget);
  120100. + }
  120101. + dwc_otg_pcd_wakeup(d->pcd);
  120102. + return 0;
  120103. +}
  120104. +
  120105. +static const struct usb_gadget_ops dwc_otg_pcd_ops = {
  120106. + .get_frame = get_frame_number,
  120107. + .wakeup = wakeup,
  120108. +#ifdef CONFIG_USB_DWC_OTG_LPM
  120109. + .lpm_support = test_lpm_enabled,
  120110. +#endif
  120111. + // current versions must always be self-powered
  120112. +};
  120113. +
  120114. +static int _setup(dwc_otg_pcd_t * pcd, uint8_t * bytes)
  120115. +{
  120116. + int retval = -DWC_E_NOT_SUPPORTED;
  120117. + if (gadget_wrapper->driver && gadget_wrapper->driver->setup) {
  120118. + retval = gadget_wrapper->driver->setup(&gadget_wrapper->gadget,
  120119. + (struct usb_ctrlrequest
  120120. + *)bytes);
  120121. + }
  120122. +
  120123. + if (retval == -ENOTSUPP) {
  120124. + retval = -DWC_E_NOT_SUPPORTED;
  120125. + } else if (retval < 0) {
  120126. + retval = -DWC_E_INVALID;
  120127. + }
  120128. +
  120129. + return retval;
  120130. +}
  120131. +
  120132. +#ifdef DWC_EN_ISOC
  120133. +static int _isoc_complete(dwc_otg_pcd_t * pcd, void *ep_handle,
  120134. + void *req_handle, int proc_buf_num)
  120135. +{
  120136. + int i, packet_count;
  120137. + struct usb_gadget_iso_packet_descriptor *iso_packet = 0;
  120138. + struct usb_iso_request *iso_req = req_handle;
  120139. +
  120140. + if (proc_buf_num) {
  120141. + iso_packet = iso_req->iso_packet_desc1;
  120142. + } else {
  120143. + iso_packet = iso_req->iso_packet_desc0;
  120144. + }
  120145. + packet_count =
  120146. + dwc_otg_pcd_get_iso_packet_count(pcd, ep_handle, req_handle);
  120147. + for (i = 0; i < packet_count; ++i) {
  120148. + int status;
  120149. + int actual;
  120150. + int offset;
  120151. + dwc_otg_pcd_get_iso_packet_params(pcd, ep_handle, req_handle,
  120152. + i, &status, &actual, &offset);
  120153. + switch (status) {
  120154. + case -DWC_E_NO_DATA:
  120155. + status = -ENODATA;
  120156. + break;
  120157. + default:
  120158. + if (status) {
  120159. + DWC_PRINTF("unknown status in isoc packet\n");
  120160. + }
  120161. +
  120162. + }
  120163. + iso_packet[i].status = status;
  120164. + iso_packet[i].offset = offset;
  120165. + iso_packet[i].actual_length = actual;
  120166. + }
  120167. +
  120168. + iso_req->status = 0;
  120169. + iso_req->process_buffer(ep_handle, iso_req);
  120170. +
  120171. + return 0;
  120172. +}
  120173. +#endif /* DWC_EN_ISOC */
  120174. +
  120175. +#ifdef DWC_UTE_PER_IO
  120176. +/**
  120177. + * Copy the contents of the extended request to the Linux usb_request's
  120178. + * extended part and call the gadget's completion.
  120179. + *
  120180. + * @param pcd Pointer to the pcd structure
  120181. + * @param ep_handle Void pointer to the usb_ep structure
  120182. + * @param req_handle Void pointer to the usb_request structure
  120183. + * @param status Request status returned from the portable logic
  120184. + * @param ereq_port Void pointer to the extended request structure
  120185. + * created in the the portable part that contains the
  120186. + * results of the processed iso packets.
  120187. + */
  120188. +static int _xisoc_complete(dwc_otg_pcd_t * pcd, void *ep_handle,
  120189. + void *req_handle, int32_t status, void *ereq_port)
  120190. +{
  120191. + struct dwc_ute_iso_req_ext *ereqorg = NULL;
  120192. + struct dwc_iso_xreq_port *ereqport = NULL;
  120193. + struct dwc_ute_iso_packet_descriptor *desc_org = NULL;
  120194. + int i;
  120195. + struct usb_request *req;
  120196. + //struct dwc_ute_iso_packet_descriptor *
  120197. + //int status = 0;
  120198. +
  120199. + req = (struct usb_request *)req_handle;
  120200. + ereqorg = &req->ext_req;
  120201. + ereqport = (struct dwc_iso_xreq_port *)ereq_port;
  120202. + desc_org = ereqorg->per_io_frame_descs;
  120203. +
  120204. + if (req && req->complete) {
  120205. + /* Copy the request data from the portable logic to our request */
  120206. + for (i = 0; i < ereqport->pio_pkt_count; i++) {
  120207. + desc_org[i].actual_length =
  120208. + ereqport->per_io_frame_descs[i].actual_length;
  120209. + desc_org[i].status =
  120210. + ereqport->per_io_frame_descs[i].status;
  120211. + }
  120212. +
  120213. + switch (status) {
  120214. + case -DWC_E_SHUTDOWN:
  120215. + req->status = -ESHUTDOWN;
  120216. + break;
  120217. + case -DWC_E_RESTART:
  120218. + req->status = -ECONNRESET;
  120219. + break;
  120220. + case -DWC_E_INVALID:
  120221. + req->status = -EINVAL;
  120222. + break;
  120223. + case -DWC_E_TIMEOUT:
  120224. + req->status = -ETIMEDOUT;
  120225. + break;
  120226. + default:
  120227. + req->status = status;
  120228. + }
  120229. +
  120230. + /* And call the gadget's completion */
  120231. + req->complete(ep_handle, req);
  120232. + }
  120233. +
  120234. + return 0;
  120235. +}
  120236. +#endif /* DWC_UTE_PER_IO */
  120237. +
  120238. +static int _complete(dwc_otg_pcd_t * pcd, void *ep_handle,
  120239. + void *req_handle, int32_t status, uint32_t actual)
  120240. +{
  120241. + struct usb_request *req = (struct usb_request *)req_handle;
  120242. +#if LINUX_VERSION_CODE > KERNEL_VERSION(2,6,27)
  120243. + struct dwc_otg_pcd_ep *ep = NULL;
  120244. +#endif
  120245. +
  120246. + if (req && req->complete) {
  120247. + switch (status) {
  120248. + case -DWC_E_SHUTDOWN:
  120249. + req->status = -ESHUTDOWN;
  120250. + break;
  120251. + case -DWC_E_RESTART:
  120252. + req->status = -ECONNRESET;
  120253. + break;
  120254. + case -DWC_E_INVALID:
  120255. + req->status = -EINVAL;
  120256. + break;
  120257. + case -DWC_E_TIMEOUT:
  120258. + req->status = -ETIMEDOUT;
  120259. + break;
  120260. + default:
  120261. + req->status = status;
  120262. +
  120263. + }
  120264. +
  120265. + req->actual = actual;
  120266. + DWC_SPINUNLOCK(pcd->lock);
  120267. + req->complete(ep_handle, req);
  120268. + DWC_SPINLOCK(pcd->lock);
  120269. + }
  120270. +#if LINUX_VERSION_CODE > KERNEL_VERSION(2,6,27)
  120271. + ep = ep_from_handle(pcd, ep_handle);
  120272. + if (GET_CORE_IF(pcd)->dma_enable) {
  120273. + if (req->length != 0) {
  120274. + dwc_otg_device_t *otg_dev = gadget_wrapper->pcd->otg_dev;
  120275. + struct device *dev = NULL;
  120276. +
  120277. + if (otg_dev != NULL)
  120278. + dev = DWC_OTG_OS_GETDEV(otg_dev->os_dep);
  120279. +
  120280. + dma_unmap_single(dev, req->dma, req->length,
  120281. + ep->dwc_ep.is_in ?
  120282. + DMA_TO_DEVICE: DMA_FROM_DEVICE);
  120283. + }
  120284. + }
  120285. +#endif
  120286. +
  120287. + return 0;
  120288. +}
  120289. +
  120290. +static int _connect(dwc_otg_pcd_t * pcd, int speed)
  120291. +{
  120292. + gadget_wrapper->gadget.speed = speed;
  120293. + return 0;
  120294. +}
  120295. +
  120296. +static int _disconnect(dwc_otg_pcd_t * pcd)
  120297. +{
  120298. + if (gadget_wrapper->driver && gadget_wrapper->driver->disconnect) {
  120299. + gadget_wrapper->driver->disconnect(&gadget_wrapper->gadget);
  120300. + }
  120301. + return 0;
  120302. +}
  120303. +
  120304. +static int _resume(dwc_otg_pcd_t * pcd)
  120305. +{
  120306. + if (gadget_wrapper->driver && gadget_wrapper->driver->resume) {
  120307. + gadget_wrapper->driver->resume(&gadget_wrapper->gadget);
  120308. + }
  120309. +
  120310. + return 0;
  120311. +}
  120312. +
  120313. +static int _suspend(dwc_otg_pcd_t * pcd)
  120314. +{
  120315. + if (gadget_wrapper->driver && gadget_wrapper->driver->suspend) {
  120316. + gadget_wrapper->driver->suspend(&gadget_wrapper->gadget);
  120317. + }
  120318. + return 0;
  120319. +}
  120320. +
  120321. +/**
  120322. + * This function updates the otg values in the gadget structure.
  120323. + */
  120324. +static int _hnp_changed(dwc_otg_pcd_t * pcd)
  120325. +{
  120326. +
  120327. + if (!gadget_wrapper->gadget.is_otg)
  120328. + return 0;
  120329. +
  120330. + gadget_wrapper->gadget.b_hnp_enable = get_b_hnp_enable(pcd);
  120331. + gadget_wrapper->gadget.a_hnp_support = get_a_hnp_support(pcd);
  120332. + gadget_wrapper->gadget.a_alt_hnp_support = get_a_alt_hnp_support(pcd);
  120333. + return 0;
  120334. +}
  120335. +
  120336. +static int _reset(dwc_otg_pcd_t * pcd)
  120337. +{
  120338. + return 0;
  120339. +}
  120340. +
  120341. +#ifdef DWC_UTE_CFI
  120342. +static int _cfi_setup(dwc_otg_pcd_t * pcd, void *cfi_req)
  120343. +{
  120344. + int retval = -DWC_E_INVALID;
  120345. + if (gadget_wrapper->driver->cfi_feature_setup) {
  120346. + retval =
  120347. + gadget_wrapper->driver->
  120348. + cfi_feature_setup(&gadget_wrapper->gadget,
  120349. + (struct cfi_usb_ctrlrequest *)cfi_req);
  120350. + }
  120351. +
  120352. + return retval;
  120353. +}
  120354. +#endif
  120355. +
  120356. +static const struct dwc_otg_pcd_function_ops fops = {
  120357. + .complete = _complete,
  120358. +#ifdef DWC_EN_ISOC
  120359. + .isoc_complete = _isoc_complete,
  120360. +#endif
  120361. + .setup = _setup,
  120362. + .disconnect = _disconnect,
  120363. + .connect = _connect,
  120364. + .resume = _resume,
  120365. + .suspend = _suspend,
  120366. + .hnp_changed = _hnp_changed,
  120367. + .reset = _reset,
  120368. +#ifdef DWC_UTE_CFI
  120369. + .cfi_setup = _cfi_setup,
  120370. +#endif
  120371. +#ifdef DWC_UTE_PER_IO
  120372. + .xisoc_complete = _xisoc_complete,
  120373. +#endif
  120374. +};
  120375. +
  120376. +/**
  120377. + * This function is the top level PCD interrupt handler.
  120378. + */
  120379. +static irqreturn_t dwc_otg_pcd_irq(int irq, void *dev)
  120380. +{
  120381. + dwc_otg_pcd_t *pcd = dev;
  120382. + int32_t retval = IRQ_NONE;
  120383. +
  120384. + retval = dwc_otg_pcd_handle_intr(pcd);
  120385. + if (retval != 0) {
  120386. + S3C2410X_CLEAR_EINTPEND();
  120387. + }
  120388. + return IRQ_RETVAL(retval);
  120389. +}
  120390. +
  120391. +/**
  120392. + * This function initialized the usb_ep structures to there default
  120393. + * state.
  120394. + *
  120395. + * @param d Pointer on gadget_wrapper.
  120396. + */
  120397. +void gadget_add_eps(struct gadget_wrapper *d)
  120398. +{
  120399. + static const char *names[] = {
  120400. +
  120401. + "ep0",
  120402. + "ep1in",
  120403. + "ep2in",
  120404. + "ep3in",
  120405. + "ep4in",
  120406. + "ep5in",
  120407. + "ep6in",
  120408. + "ep7in",
  120409. + "ep8in",
  120410. + "ep9in",
  120411. + "ep10in",
  120412. + "ep11in",
  120413. + "ep12in",
  120414. + "ep13in",
  120415. + "ep14in",
  120416. + "ep15in",
  120417. + "ep1out",
  120418. + "ep2out",
  120419. + "ep3out",
  120420. + "ep4out",
  120421. + "ep5out",
  120422. + "ep6out",
  120423. + "ep7out",
  120424. + "ep8out",
  120425. + "ep9out",
  120426. + "ep10out",
  120427. + "ep11out",
  120428. + "ep12out",
  120429. + "ep13out",
  120430. + "ep14out",
  120431. + "ep15out"
  120432. + };
  120433. +
  120434. + int i;
  120435. + struct usb_ep *ep;
  120436. + int8_t dev_endpoints;
  120437. +
  120438. + DWC_DEBUGPL(DBG_PCDV, "%s\n", __func__);
  120439. +
  120440. + INIT_LIST_HEAD(&d->gadget.ep_list);
  120441. + d->gadget.ep0 = &d->ep0;
  120442. + d->gadget.speed = USB_SPEED_UNKNOWN;
  120443. +
  120444. + INIT_LIST_HEAD(&d->gadget.ep0->ep_list);
  120445. +
  120446. + /**
  120447. + * Initialize the EP0 structure.
  120448. + */
  120449. + ep = &d->ep0;
  120450. +
  120451. + /* Init the usb_ep structure. */
  120452. + ep->name = names[0];
  120453. + ep->ops = (struct usb_ep_ops *)&dwc_otg_pcd_ep_ops;
  120454. +
  120455. + /**
  120456. + * @todo NGS: What should the max packet size be set to
  120457. + * here? Before EP type is set?
  120458. + */
  120459. + ep->maxpacket = MAX_PACKET_SIZE;
  120460. + dwc_otg_pcd_ep_enable(d->pcd, NULL, ep);
  120461. +
  120462. + list_add_tail(&ep->ep_list, &d->gadget.ep_list);
  120463. +
  120464. + /**
  120465. + * Initialize the EP structures.
  120466. + */
  120467. + dev_endpoints = d->pcd->core_if->dev_if->num_in_eps;
  120468. +
  120469. + for (i = 0; i < dev_endpoints; i++) {
  120470. + ep = &d->in_ep[i];
  120471. +
  120472. + /* Init the usb_ep structure. */
  120473. + ep->name = names[d->pcd->in_ep[i].dwc_ep.num];
  120474. + ep->ops = (struct usb_ep_ops *)&dwc_otg_pcd_ep_ops;
  120475. +
  120476. + /**
  120477. + * @todo NGS: What should the max packet size be set to
  120478. + * here? Before EP type is set?
  120479. + */
  120480. + ep->maxpacket = MAX_PACKET_SIZE;
  120481. + list_add_tail(&ep->ep_list, &d->gadget.ep_list);
  120482. + }
  120483. +
  120484. + dev_endpoints = d->pcd->core_if->dev_if->num_out_eps;
  120485. +
  120486. + for (i = 0; i < dev_endpoints; i++) {
  120487. + ep = &d->out_ep[i];
  120488. +
  120489. + /* Init the usb_ep structure. */
  120490. + ep->name = names[15 + d->pcd->out_ep[i].dwc_ep.num];
  120491. + ep->ops = (struct usb_ep_ops *)&dwc_otg_pcd_ep_ops;
  120492. +
  120493. + /**
  120494. + * @todo NGS: What should the max packet size be set to
  120495. + * here? Before EP type is set?
  120496. + */
  120497. + ep->maxpacket = MAX_PACKET_SIZE;
  120498. +
  120499. + list_add_tail(&ep->ep_list, &d->gadget.ep_list);
  120500. + }
  120501. +
  120502. + /* remove ep0 from the list. There is a ep0 pointer. */
  120503. + list_del_init(&d->ep0.ep_list);
  120504. +
  120505. + d->ep0.maxpacket = MAX_EP0_SIZE;
  120506. +}
  120507. +
  120508. +/**
  120509. + * This function releases the Gadget device.
  120510. + * required by device_unregister().
  120511. + *
  120512. + * @todo Should this do something? Should it free the PCD?
  120513. + */
  120514. +static void dwc_otg_pcd_gadget_release(struct device *dev)
  120515. +{
  120516. + DWC_DEBUGPL(DBG_PCDV, "%s(%p)\n", __func__, dev);
  120517. +}
  120518. +
  120519. +static struct gadget_wrapper *alloc_wrapper(dwc_bus_dev_t *_dev)
  120520. +{
  120521. + static char pcd_name[] = "dwc_otg_pcd";
  120522. + dwc_otg_device_t *otg_dev = DWC_OTG_BUSDRVDATA(_dev);
  120523. + struct gadget_wrapper *d;
  120524. + int retval;
  120525. +
  120526. + d = DWC_ALLOC(sizeof(*d));
  120527. + if (d == NULL) {
  120528. + return NULL;
  120529. + }
  120530. +
  120531. + memset(d, 0, sizeof(*d));
  120532. +
  120533. + d->gadget.name = pcd_name;
  120534. + d->pcd = otg_dev->pcd;
  120535. +
  120536. +#if LINUX_VERSION_CODE < KERNEL_VERSION(2,6,30)
  120537. + strcpy(d->gadget.dev.bus_id, "gadget");
  120538. +#else
  120539. + dev_set_name(&d->gadget.dev, "%s", "gadget");
  120540. +#endif
  120541. +
  120542. + d->gadget.dev.parent = &_dev->dev;
  120543. + d->gadget.dev.release = dwc_otg_pcd_gadget_release;
  120544. + d->gadget.ops = &dwc_otg_pcd_ops;
  120545. + d->gadget.max_speed = dwc_otg_pcd_is_dualspeed(otg_dev->pcd) ? USB_SPEED_HIGH:USB_SPEED_FULL;
  120546. + d->gadget.is_otg = dwc_otg_pcd_is_otg(otg_dev->pcd);
  120547. +
  120548. + d->driver = 0;
  120549. + /* Register the gadget device */
  120550. + retval = device_register(&d->gadget.dev);
  120551. + if (retval != 0) {
  120552. + DWC_ERROR("device_register failed\n");
  120553. + DWC_FREE(d);
  120554. + return NULL;
  120555. + }
  120556. +
  120557. + return d;
  120558. +}
  120559. +
  120560. +static void free_wrapper(struct gadget_wrapper *d)
  120561. +{
  120562. + if (d->driver) {
  120563. + /* should have been done already by driver model core */
  120564. + DWC_WARN("driver '%s' is still registered\n",
  120565. + d->driver->driver.name);
  120566. + usb_gadget_unregister_driver(d->driver);
  120567. + }
  120568. +
  120569. + device_unregister(&d->gadget.dev);
  120570. + DWC_FREE(d);
  120571. +}
  120572. +
  120573. +/**
  120574. + * This function initialized the PCD portion of the driver.
  120575. + *
  120576. + */
  120577. +int pcd_init(dwc_bus_dev_t *_dev)
  120578. +{
  120579. + dwc_otg_device_t *otg_dev = DWC_OTG_BUSDRVDATA(_dev);
  120580. + int retval = 0;
  120581. +
  120582. + DWC_DEBUGPL(DBG_PCDV, "%s(%p) otg_dev=%p\n", __func__, _dev, otg_dev);
  120583. +
  120584. + otg_dev->pcd = dwc_otg_pcd_init(otg_dev->core_if);
  120585. +
  120586. + if (!otg_dev->pcd) {
  120587. + DWC_ERROR("dwc_otg_pcd_init failed\n");
  120588. + return -ENOMEM;
  120589. + }
  120590. +
  120591. + otg_dev->pcd->otg_dev = otg_dev;
  120592. + gadget_wrapper = alloc_wrapper(_dev);
  120593. +
  120594. + /*
  120595. + * Initialize EP structures
  120596. + */
  120597. + gadget_add_eps(gadget_wrapper);
  120598. + /*
  120599. + * Setup interupt handler
  120600. + */
  120601. +#ifdef PLATFORM_INTERFACE
  120602. + DWC_DEBUGPL(DBG_ANY, "registering handler for irq%d\n",
  120603. + platform_get_irq(_dev, fiq_enable ? 0 : 1));
  120604. + retval = request_irq(platform_get_irq(_dev, fiq_enable ? 0 : 1), dwc_otg_pcd_irq,
  120605. + IRQF_SHARED, gadget_wrapper->gadget.name,
  120606. + otg_dev->pcd);
  120607. + if (retval != 0) {
  120608. + DWC_ERROR("request of irq%d failed\n",
  120609. + platform_get_irq(_dev, fiq_enable ? 0 : 1));
  120610. + free_wrapper(gadget_wrapper);
  120611. + return -EBUSY;
  120612. + }
  120613. +#else
  120614. + DWC_DEBUGPL(DBG_ANY, "registering handler for irq%d\n",
  120615. + _dev->irq);
  120616. + retval = request_irq(_dev->irq, dwc_otg_pcd_irq,
  120617. + IRQF_SHARED | IRQF_DISABLED,
  120618. + gadget_wrapper->gadget.name, otg_dev->pcd);
  120619. + if (retval != 0) {
  120620. + DWC_ERROR("request of irq%d failed\n", _dev->irq);
  120621. + free_wrapper(gadget_wrapper);
  120622. + return -EBUSY;
  120623. + }
  120624. +#endif
  120625. +
  120626. + dwc_otg_pcd_start(gadget_wrapper->pcd, &fops);
  120627. +
  120628. + return retval;
  120629. +}
  120630. +
  120631. +/**
  120632. + * Cleanup the PCD.
  120633. + */
  120634. +void pcd_remove(dwc_bus_dev_t *_dev)
  120635. +{
  120636. + dwc_otg_device_t *otg_dev = DWC_OTG_BUSDRVDATA(_dev);
  120637. + dwc_otg_pcd_t *pcd = otg_dev->pcd;
  120638. +
  120639. + DWC_DEBUGPL(DBG_PCDV, "%s(%p) otg_dev %p\n", __func__, _dev, otg_dev);
  120640. +
  120641. + /*
  120642. + * Free the IRQ
  120643. + */
  120644. +#ifdef PLATFORM_INTERFACE
  120645. + free_irq(platform_get_irq(_dev, 0), pcd);
  120646. +#else
  120647. + free_irq(_dev->irq, pcd);
  120648. +#endif
  120649. + dwc_otg_pcd_remove(otg_dev->pcd);
  120650. + free_wrapper(gadget_wrapper);
  120651. + otg_dev->pcd = 0;
  120652. +}
  120653. +
  120654. +/**
  120655. + * This function registers a gadget driver with the PCD.
  120656. + *
  120657. + * When a driver is successfully registered, it will receive control
  120658. + * requests including set_configuration(), which enables non-control
  120659. + * requests. then usb traffic follows until a disconnect is reported.
  120660. + * then a host may connect again, or the driver might get unbound.
  120661. + *
  120662. + * @param driver The driver being registered
  120663. + * @param bind The bind function of gadget driver
  120664. + */
  120665. +
  120666. +int usb_gadget_probe_driver(struct usb_gadget_driver *driver)
  120667. +{
  120668. + int retval;
  120669. +
  120670. + DWC_DEBUGPL(DBG_PCD, "registering gadget driver '%s'\n",
  120671. + driver->driver.name);
  120672. +
  120673. + if (!driver || driver->max_speed == USB_SPEED_UNKNOWN ||
  120674. + !driver->bind ||
  120675. + !driver->unbind || !driver->disconnect || !driver->setup) {
  120676. + DWC_DEBUGPL(DBG_PCDV, "EINVAL\n");
  120677. + return -EINVAL;
  120678. + }
  120679. + if (gadget_wrapper == 0) {
  120680. + DWC_DEBUGPL(DBG_PCDV, "ENODEV\n");
  120681. + return -ENODEV;
  120682. + }
  120683. + if (gadget_wrapper->driver != 0) {
  120684. + DWC_DEBUGPL(DBG_PCDV, "EBUSY (%p)\n", gadget_wrapper->driver);
  120685. + return -EBUSY;
  120686. + }
  120687. +
  120688. + /* hook up the driver */
  120689. + gadget_wrapper->driver = driver;
  120690. + gadget_wrapper->gadget.dev.driver = &driver->driver;
  120691. +
  120692. + DWC_DEBUGPL(DBG_PCD, "bind to driver %s\n", driver->driver.name);
  120693. + retval = driver->bind(&gadget_wrapper->gadget, gadget_wrapper->driver);
  120694. + if (retval) {
  120695. + DWC_ERROR("bind to driver %s --> error %d\n",
  120696. + driver->driver.name, retval);
  120697. + gadget_wrapper->driver = 0;
  120698. + gadget_wrapper->gadget.dev.driver = 0;
  120699. + return retval;
  120700. + }
  120701. + DWC_DEBUGPL(DBG_ANY, "registered gadget driver '%s'\n",
  120702. + driver->driver.name);
  120703. + return 0;
  120704. +}
  120705. +EXPORT_SYMBOL(usb_gadget_probe_driver);
  120706. +
  120707. +/**
  120708. + * This function unregisters a gadget driver
  120709. + *
  120710. + * @param driver The driver being unregistered
  120711. + */
  120712. +int usb_gadget_unregister_driver(struct usb_gadget_driver *driver)
  120713. +{
  120714. + //DWC_DEBUGPL(DBG_PCDV,"%s(%p)\n", __func__, _driver);
  120715. +
  120716. + if (gadget_wrapper == 0) {
  120717. + DWC_DEBUGPL(DBG_ANY, "%s Return(%d): s_pcd==0\n", __func__,
  120718. + -ENODEV);
  120719. + return -ENODEV;
  120720. + }
  120721. + if (driver == 0 || driver != gadget_wrapper->driver) {
  120722. + DWC_DEBUGPL(DBG_ANY, "%s Return(%d): driver?\n", __func__,
  120723. + -EINVAL);
  120724. + return -EINVAL;
  120725. + }
  120726. +
  120727. + driver->unbind(&gadget_wrapper->gadget);
  120728. + gadget_wrapper->driver = 0;
  120729. +
  120730. + DWC_DEBUGPL(DBG_ANY, "unregistered driver '%s'\n", driver->driver.name);
  120731. + return 0;
  120732. +}
  120733. +
  120734. +EXPORT_SYMBOL(usb_gadget_unregister_driver);
  120735. +
  120736. +#endif /* DWC_HOST_ONLY */
  120737. diff -Nur linux-3.18.14/drivers/usb/host/dwc_otg/dwc_otg_regs.h linux-rpi/drivers/usb/host/dwc_otg/dwc_otg_regs.h
  120738. --- linux-3.18.14/drivers/usb/host/dwc_otg/dwc_otg_regs.h 1969-12-31 18:00:00.000000000 -0600
  120739. +++ linux-rpi/drivers/usb/host/dwc_otg/dwc_otg_regs.h 2015-05-31 14:46:12.909660961 -0500
  120740. @@ -0,0 +1,2550 @@
  120741. +/* ==========================================================================
  120742. + * $File: //dwh/usb_iip/dev/software/otg/linux/drivers/dwc_otg_regs.h $
  120743. + * $Revision: #98 $
  120744. + * $Date: 2012/08/10 $
  120745. + * $Change: 2047372 $
  120746. + *
  120747. + * Synopsys HS OTG Linux Software Driver and documentation (hereinafter,
  120748. + * "Software") is an Unsupported proprietary work of Synopsys, Inc. unless
  120749. + * otherwise expressly agreed to in writing between Synopsys and you.
  120750. + *
  120751. + * The Software IS NOT an item of Licensed Software or Licensed Product under
  120752. + * any End User Software License Agreement or Agreement for Licensed Product
  120753. + * with Synopsys or any supplement thereto. You are permitted to use and
  120754. + * redistribute this Software in source and binary forms, with or without
  120755. + * modification, provided that redistributions of source code must retain this
  120756. + * notice. You may not view, use, disclose, copy or distribute this file or
  120757. + * any information contained herein except pursuant to this license grant from
  120758. + * Synopsys. If you do not agree with this notice, including the disclaimer
  120759. + * below, then you are not authorized to use the Software.
  120760. + *
  120761. + * THIS SOFTWARE IS BEING DISTRIBUTED BY SYNOPSYS SOLELY ON AN "AS IS" BASIS
  120762. + * AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
  120763. + * IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
  120764. + * ARE HEREBY DISCLAIMED. IN NO EVENT SHALL SYNOPSYS BE LIABLE FOR ANY DIRECT,
  120765. + * INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES
  120766. + * (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR
  120767. + * SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER
  120768. + * CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT
  120769. + * LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY
  120770. + * OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH
  120771. + * DAMAGE.
  120772. + * ========================================================================== */
  120773. +
  120774. +#ifndef __DWC_OTG_REGS_H__
  120775. +#define __DWC_OTG_REGS_H__
  120776. +
  120777. +#include "dwc_otg_core_if.h"
  120778. +
  120779. +/**
  120780. + * @file
  120781. + *
  120782. + * This file contains the data structures for accessing the DWC_otg core registers.
  120783. + *
  120784. + * The application interfaces with the HS OTG core by reading from and
  120785. + * writing to the Control and Status Register (CSR) space through the
  120786. + * AHB Slave interface. These registers are 32 bits wide, and the
  120787. + * addresses are 32-bit-block aligned.
  120788. + * CSRs are classified as follows:
  120789. + * - Core Global Registers
  120790. + * - Device Mode Registers
  120791. + * - Device Global Registers
  120792. + * - Device Endpoint Specific Registers
  120793. + * - Host Mode Registers
  120794. + * - Host Global Registers
  120795. + * - Host Port CSRs
  120796. + * - Host Channel Specific Registers
  120797. + *
  120798. + * Only the Core Global registers can be accessed in both Device and
  120799. + * Host modes. When the HS OTG core is operating in one mode, either
  120800. + * Device or Host, the application must not access registers from the
  120801. + * other mode. When the core switches from one mode to another, the
  120802. + * registers in the new mode of operation must be reprogrammed as they
  120803. + * would be after a power-on reset.
  120804. + */
  120805. +
  120806. +/****************************************************************************/
  120807. +/** DWC_otg Core registers .
  120808. + * The dwc_otg_core_global_regs structure defines the size
  120809. + * and relative field offsets for the Core Global registers.
  120810. + */
  120811. +typedef struct dwc_otg_core_global_regs {
  120812. + /** OTG Control and Status Register. <i>Offset: 000h</i> */
  120813. + volatile uint32_t gotgctl;
  120814. + /** OTG Interrupt Register. <i>Offset: 004h</i> */
  120815. + volatile uint32_t gotgint;
  120816. + /**Core AHB Configuration Register. <i>Offset: 008h</i> */
  120817. + volatile uint32_t gahbcfg;
  120818. +
  120819. +#define DWC_GLBINTRMASK 0x0001
  120820. +#define DWC_DMAENABLE 0x0020
  120821. +#define DWC_NPTXEMPTYLVL_EMPTY 0x0080
  120822. +#define DWC_NPTXEMPTYLVL_HALFEMPTY 0x0000
  120823. +#define DWC_PTXEMPTYLVL_EMPTY 0x0100
  120824. +#define DWC_PTXEMPTYLVL_HALFEMPTY 0x0000
  120825. +
  120826. + /**Core USB Configuration Register. <i>Offset: 00Ch</i> */
  120827. + volatile uint32_t gusbcfg;
  120828. + /**Core Reset Register. <i>Offset: 010h</i> */
  120829. + volatile uint32_t grstctl;
  120830. + /**Core Interrupt Register. <i>Offset: 014h</i> */
  120831. + volatile uint32_t gintsts;
  120832. + /**Core Interrupt Mask Register. <i>Offset: 018h</i> */
  120833. + volatile uint32_t gintmsk;
  120834. + /**Receive Status Queue Read Register (Read Only). <i>Offset: 01Ch</i> */
  120835. + volatile uint32_t grxstsr;
  120836. + /**Receive Status Queue Read & POP Register (Read Only). <i>Offset: 020h</i>*/
  120837. + volatile uint32_t grxstsp;
  120838. + /**Receive FIFO Size Register. <i>Offset: 024h</i> */
  120839. + volatile uint32_t grxfsiz;
  120840. + /**Non Periodic Transmit FIFO Size Register. <i>Offset: 028h</i> */
  120841. + volatile uint32_t gnptxfsiz;
  120842. + /**Non Periodic Transmit FIFO/Queue Status Register (Read
  120843. + * Only). <i>Offset: 02Ch</i> */
  120844. + volatile uint32_t gnptxsts;
  120845. + /**I2C Access Register. <i>Offset: 030h</i> */
  120846. + volatile uint32_t gi2cctl;
  120847. + /**PHY Vendor Control Register. <i>Offset: 034h</i> */
  120848. + volatile uint32_t gpvndctl;
  120849. + /**General Purpose Input/Output Register. <i>Offset: 038h</i> */
  120850. + volatile uint32_t ggpio;
  120851. + /**User ID Register. <i>Offset: 03Ch</i> */
  120852. + volatile uint32_t guid;
  120853. + /**Synopsys ID Register (Read Only). <i>Offset: 040h</i> */
  120854. + volatile uint32_t gsnpsid;
  120855. + /**User HW Config1 Register (Read Only). <i>Offset: 044h</i> */
  120856. + volatile uint32_t ghwcfg1;
  120857. + /**User HW Config2 Register (Read Only). <i>Offset: 048h</i> */
  120858. + volatile uint32_t ghwcfg2;
  120859. +#define DWC_SLAVE_ONLY_ARCH 0
  120860. +#define DWC_EXT_DMA_ARCH 1
  120861. +#define DWC_INT_DMA_ARCH 2
  120862. +
  120863. +#define DWC_MODE_HNP_SRP_CAPABLE 0
  120864. +#define DWC_MODE_SRP_ONLY_CAPABLE 1
  120865. +#define DWC_MODE_NO_HNP_SRP_CAPABLE 2
  120866. +#define DWC_MODE_SRP_CAPABLE_DEVICE 3
  120867. +#define DWC_MODE_NO_SRP_CAPABLE_DEVICE 4
  120868. +#define DWC_MODE_SRP_CAPABLE_HOST 5
  120869. +#define DWC_MODE_NO_SRP_CAPABLE_HOST 6
  120870. +
  120871. + /**User HW Config3 Register (Read Only). <i>Offset: 04Ch</i> */
  120872. + volatile uint32_t ghwcfg3;
  120873. + /**User HW Config4 Register (Read Only). <i>Offset: 050h</i>*/
  120874. + volatile uint32_t ghwcfg4;
  120875. + /** Core LPM Configuration register <i>Offset: 054h</i>*/
  120876. + volatile uint32_t glpmcfg;
  120877. + /** Global PowerDn Register <i>Offset: 058h</i> */
  120878. + volatile uint32_t gpwrdn;
  120879. + /** Global DFIFO SW Config Register <i>Offset: 05Ch</i> */
  120880. + volatile uint32_t gdfifocfg;
  120881. + /** ADP Control Register <i>Offset: 060h</i> */
  120882. + volatile uint32_t adpctl;
  120883. + /** Reserved <i>Offset: 064h-0FFh</i> */
  120884. + volatile uint32_t reserved39[39];
  120885. + /** Host Periodic Transmit FIFO Size Register. <i>Offset: 100h</i> */
  120886. + volatile uint32_t hptxfsiz;
  120887. + /** Device Periodic Transmit FIFO#n Register if dedicated fifos are disabled,
  120888. + otherwise Device Transmit FIFO#n Register.
  120889. + * <i>Offset: 104h + (FIFO_Number-1)*04h, 1 <= FIFO Number <= 15 (1<=n<=15).</i> */
  120890. + volatile uint32_t dtxfsiz[15];
  120891. +} dwc_otg_core_global_regs_t;
  120892. +
  120893. +/**
  120894. + * This union represents the bit fields of the Core OTG Control
  120895. + * and Status Register (GOTGCTL). Set the bits using the bit
  120896. + * fields then write the <i>d32</i> value to the register.
  120897. + */
  120898. +typedef union gotgctl_data {
  120899. + /** raw register data */
  120900. + uint32_t d32;
  120901. + /** register bits */
  120902. + struct {
  120903. + unsigned sesreqscs:1;
  120904. + unsigned sesreq:1;
  120905. + unsigned vbvalidoven:1;
  120906. + unsigned vbvalidovval:1;
  120907. + unsigned avalidoven:1;
  120908. + unsigned avalidovval:1;
  120909. + unsigned bvalidoven:1;
  120910. + unsigned bvalidovval:1;
  120911. + unsigned hstnegscs:1;
  120912. + unsigned hnpreq:1;
  120913. + unsigned hstsethnpen:1;
  120914. + unsigned devhnpen:1;
  120915. + unsigned reserved12_15:4;
  120916. + unsigned conidsts:1;
  120917. + unsigned dbnctime:1;
  120918. + unsigned asesvld:1;
  120919. + unsigned bsesvld:1;
  120920. + unsigned otgver:1;
  120921. + unsigned reserved1:1;
  120922. + unsigned multvalidbc:5;
  120923. + unsigned chirpen:1;
  120924. + unsigned reserved28_31:4;
  120925. + } b;
  120926. +} gotgctl_data_t;
  120927. +
  120928. +/**
  120929. + * This union represents the bit fields of the Core OTG Interrupt Register
  120930. + * (GOTGINT). Set/clear the bits using the bit fields then write the <i>d32</i>
  120931. + * value to the register.
  120932. + */
  120933. +typedef union gotgint_data {
  120934. + /** raw register data */
  120935. + uint32_t d32;
  120936. + /** register bits */
  120937. + struct {
  120938. + /** Current Mode */
  120939. + unsigned reserved0_1:2;
  120940. +
  120941. + /** Session End Detected */
  120942. + unsigned sesenddet:1;
  120943. +
  120944. + unsigned reserved3_7:5;
  120945. +
  120946. + /** Session Request Success Status Change */
  120947. + unsigned sesreqsucstschng:1;
  120948. + /** Host Negotiation Success Status Change */
  120949. + unsigned hstnegsucstschng:1;
  120950. +
  120951. + unsigned reserved10_16:7;
  120952. +
  120953. + /** Host Negotiation Detected */
  120954. + unsigned hstnegdet:1;
  120955. + /** A-Device Timeout Change */
  120956. + unsigned adevtoutchng:1;
  120957. + /** Debounce Done */
  120958. + unsigned debdone:1;
  120959. + /** Multi-Valued input changed */
  120960. + unsigned mvic:1;
  120961. +
  120962. + unsigned reserved31_21:11;
  120963. +
  120964. + } b;
  120965. +} gotgint_data_t;
  120966. +
  120967. +/**
  120968. + * This union represents the bit fields of the Core AHB Configuration
  120969. + * Register (GAHBCFG). Set/clear the bits using the bit fields then
  120970. + * write the <i>d32</i> value to the register.
  120971. + */
  120972. +typedef union gahbcfg_data {
  120973. + /** raw register data */
  120974. + uint32_t d32;
  120975. + /** register bits */
  120976. + struct {
  120977. + unsigned glblintrmsk:1;
  120978. +#define DWC_GAHBCFG_GLBINT_ENABLE 1
  120979. +
  120980. + unsigned hburstlen:4;
  120981. +#define DWC_GAHBCFG_INT_DMA_BURST_SINGLE 0
  120982. +#define DWC_GAHBCFG_INT_DMA_BURST_INCR 1
  120983. +#define DWC_GAHBCFG_INT_DMA_BURST_INCR4 3
  120984. +#define DWC_GAHBCFG_INT_DMA_BURST_INCR8 5
  120985. +#define DWC_GAHBCFG_INT_DMA_BURST_INCR16 7
  120986. +
  120987. + unsigned dmaenable:1;
  120988. +#define DWC_GAHBCFG_DMAENABLE 1
  120989. + unsigned reserved:1;
  120990. + unsigned nptxfemplvl_txfemplvl:1;
  120991. + unsigned ptxfemplvl:1;
  120992. +#define DWC_GAHBCFG_TXFEMPTYLVL_EMPTY 1
  120993. +#define DWC_GAHBCFG_TXFEMPTYLVL_HALFEMPTY 0
  120994. + unsigned reserved9_20:12;
  120995. + unsigned remmemsupp:1;
  120996. + unsigned notialldmawrit:1;
  120997. + unsigned ahbsingle:1;
  120998. + unsigned reserved24_31:8;
  120999. + } b;
  121000. +} gahbcfg_data_t;
  121001. +
  121002. +/**
  121003. + * This union represents the bit fields of the Core USB Configuration
  121004. + * Register (GUSBCFG). Set the bits using the bit fields then write
  121005. + * the <i>d32</i> value to the register.
  121006. + */
  121007. +typedef union gusbcfg_data {
  121008. + /** raw register data */
  121009. + uint32_t d32;
  121010. + /** register bits */
  121011. + struct {
  121012. + unsigned toutcal:3;
  121013. + unsigned phyif:1;
  121014. + unsigned ulpi_utmi_sel:1;
  121015. + unsigned fsintf:1;
  121016. + unsigned physel:1;
  121017. + unsigned ddrsel:1;
  121018. + unsigned srpcap:1;
  121019. + unsigned hnpcap:1;
  121020. + unsigned usbtrdtim:4;
  121021. + unsigned reserved1:1;
  121022. + unsigned phylpwrclksel:1;
  121023. + unsigned otgutmifssel:1;
  121024. + unsigned ulpi_fsls:1;
  121025. + unsigned ulpi_auto_res:1;
  121026. + unsigned ulpi_clk_sus_m:1;
  121027. + unsigned ulpi_ext_vbus_drv:1;
  121028. + unsigned ulpi_int_vbus_indicator:1;
  121029. + unsigned term_sel_dl_pulse:1;
  121030. + unsigned indicator_complement:1;
  121031. + unsigned indicator_pass_through:1;
  121032. + unsigned ulpi_int_prot_dis:1;
  121033. + unsigned ic_usb_cap:1;
  121034. + unsigned ic_traffic_pull_remove:1;
  121035. + unsigned tx_end_delay:1;
  121036. + unsigned force_host_mode:1;
  121037. + unsigned force_dev_mode:1;
  121038. + unsigned reserved31:1;
  121039. + } b;
  121040. +} gusbcfg_data_t;
  121041. +
  121042. +/**
  121043. + * This union represents the bit fields of the Core Reset Register
  121044. + * (GRSTCTL). Set/clear the bits using the bit fields then write the
  121045. + * <i>d32</i> value to the register.
  121046. + */
  121047. +typedef union grstctl_data {
  121048. + /** raw register data */
  121049. + uint32_t d32;
  121050. + /** register bits */
  121051. + struct {
  121052. + /** Core Soft Reset (CSftRst) (Device and Host)
  121053. + *
  121054. + * The application can flush the control logic in the
  121055. + * entire core using this bit. This bit resets the
  121056. + * pipelines in the AHB Clock domain as well as the
  121057. + * PHY Clock domain.
  121058. + *
  121059. + * The state machines are reset to an IDLE state, the
  121060. + * control bits in the CSRs are cleared, all the
  121061. + * transmit FIFOs and the receive FIFO are flushed.
  121062. + *
  121063. + * The status mask bits that control the generation of
  121064. + * the interrupt, are cleared, to clear the
  121065. + * interrupt. The interrupt status bits are not
  121066. + * cleared, so the application can get the status of
  121067. + * any events that occurred in the core after it has
  121068. + * set this bit.
  121069. + *
  121070. + * Any transactions on the AHB are terminated as soon
  121071. + * as possible following the protocol. Any
  121072. + * transactions on the USB are terminated immediately.
  121073. + *
  121074. + * The configuration settings in the CSRs are
  121075. + * unchanged, so the software doesn't have to
  121076. + * reprogram these registers (Device
  121077. + * Configuration/Host Configuration/Core System
  121078. + * Configuration/Core PHY Configuration).
  121079. + *
  121080. + * The application can write to this bit, any time it
  121081. + * wants to reset the core. This is a self clearing
  121082. + * bit and the core clears this bit after all the
  121083. + * necessary logic is reset in the core, which may
  121084. + * take several clocks, depending on the current state
  121085. + * of the core.
  121086. + */
  121087. + unsigned csftrst:1;
  121088. + /** Hclk Soft Reset
  121089. + *
  121090. + * The application uses this bit to reset the control logic in
  121091. + * the AHB clock domain. Only AHB clock domain pipelines are
  121092. + * reset.
  121093. + */
  121094. + unsigned hsftrst:1;
  121095. + /** Host Frame Counter Reset (Host Only)<br>
  121096. + *
  121097. + * The application can reset the (micro)frame number
  121098. + * counter inside the core, using this bit. When the
  121099. + * (micro)frame counter is reset, the subsequent SOF
  121100. + * sent out by the core, will have a (micro)frame
  121101. + * number of 0.
  121102. + */
  121103. + unsigned hstfrm:1;
  121104. + /** In Token Sequence Learning Queue Flush
  121105. + * (INTknQFlsh) (Device Only)
  121106. + */
  121107. + unsigned intknqflsh:1;
  121108. + /** RxFIFO Flush (RxFFlsh) (Device and Host)
  121109. + *
  121110. + * The application can flush the entire Receive FIFO
  121111. + * using this bit. The application must first
  121112. + * ensure that the core is not in the middle of a
  121113. + * transaction. The application should write into
  121114. + * this bit, only after making sure that neither the
  121115. + * DMA engine is reading from the RxFIFO nor the MAC
  121116. + * is writing the data in to the FIFO. The
  121117. + * application should wait until the bit is cleared
  121118. + * before performing any other operations. This bit
  121119. + * will takes 8 clocks (slowest of PHY or AHB clock)
  121120. + * to clear.
  121121. + */
  121122. + unsigned rxfflsh:1;
  121123. + /** TxFIFO Flush (TxFFlsh) (Device and Host).
  121124. + *
  121125. + * This bit is used to selectively flush a single or
  121126. + * all transmit FIFOs. The application must first
  121127. + * ensure that the core is not in the middle of a
  121128. + * transaction. The application should write into
  121129. + * this bit, only after making sure that neither the
  121130. + * DMA engine is writing into the TxFIFO nor the MAC
  121131. + * is reading the data out of the FIFO. The
  121132. + * application should wait until the core clears this
  121133. + * bit, before performing any operations. This bit
  121134. + * will takes 8 clocks (slowest of PHY or AHB clock)
  121135. + * to clear.
  121136. + */
  121137. + unsigned txfflsh:1;
  121138. +
  121139. + /** TxFIFO Number (TxFNum) (Device and Host).
  121140. + *
  121141. + * This is the FIFO number which needs to be flushed,
  121142. + * using the TxFIFO Flush bit. This field should not
  121143. + * be changed until the TxFIFO Flush bit is cleared by
  121144. + * the core.
  121145. + * - 0x0 : Non Periodic TxFIFO Flush
  121146. + * - 0x1 : Periodic TxFIFO #1 Flush in device mode
  121147. + * or Periodic TxFIFO in host mode
  121148. + * - 0x2 : Periodic TxFIFO #2 Flush in device mode.
  121149. + * - ...
  121150. + * - 0xF : Periodic TxFIFO #15 Flush in device mode
  121151. + * - 0x10: Flush all the Transmit NonPeriodic and
  121152. + * Transmit Periodic FIFOs in the core
  121153. + */
  121154. + unsigned txfnum:5;
  121155. + /** Reserved */
  121156. + unsigned reserved11_29:19;
  121157. + /** DMA Request Signal. Indicated DMA request is in
  121158. + * probress. Used for debug purpose. */
  121159. + unsigned dmareq:1;
  121160. + /** AHB Master Idle. Indicates the AHB Master State
  121161. + * Machine is in IDLE condition. */
  121162. + unsigned ahbidle:1;
  121163. + } b;
  121164. +} grstctl_t;
  121165. +
  121166. +/**
  121167. + * This union represents the bit fields of the Core Interrupt Mask
  121168. + * Register (GINTMSK). Set/clear the bits using the bit fields then
  121169. + * write the <i>d32</i> value to the register.
  121170. + */
  121171. +typedef union gintmsk_data {
  121172. + /** raw register data */
  121173. + uint32_t d32;
  121174. + /** register bits */
  121175. + struct {
  121176. + unsigned reserved0:1;
  121177. + unsigned modemismatch:1;
  121178. + unsigned otgintr:1;
  121179. + unsigned sofintr:1;
  121180. + unsigned rxstsqlvl:1;
  121181. + unsigned nptxfempty:1;
  121182. + unsigned ginnakeff:1;
  121183. + unsigned goutnakeff:1;
  121184. + unsigned ulpickint:1;
  121185. + unsigned i2cintr:1;
  121186. + unsigned erlysuspend:1;
  121187. + unsigned usbsuspend:1;
  121188. + unsigned usbreset:1;
  121189. + unsigned enumdone:1;
  121190. + unsigned isooutdrop:1;
  121191. + unsigned eopframe:1;
  121192. + unsigned restoredone:1;
  121193. + unsigned epmismatch:1;
  121194. + unsigned inepintr:1;
  121195. + unsigned outepintr:1;
  121196. + unsigned incomplisoin:1;
  121197. + unsigned incomplisoout:1;
  121198. + unsigned fetsusp:1;
  121199. + unsigned resetdet:1;
  121200. + unsigned portintr:1;
  121201. + unsigned hcintr:1;
  121202. + unsigned ptxfempty:1;
  121203. + unsigned lpmtranrcvd:1;
  121204. + unsigned conidstschng:1;
  121205. + unsigned disconnect:1;
  121206. + unsigned sessreqintr:1;
  121207. + unsigned wkupintr:1;
  121208. + } b;
  121209. +} gintmsk_data_t;
  121210. +/**
  121211. + * This union represents the bit fields of the Core Interrupt Register
  121212. + * (GINTSTS). Set/clear the bits using the bit fields then write the
  121213. + * <i>d32</i> value to the register.
  121214. + */
  121215. +typedef union gintsts_data {
  121216. + /** raw register data */
  121217. + uint32_t d32;
  121218. +#define DWC_SOF_INTR_MASK 0x0008
  121219. + /** register bits */
  121220. + struct {
  121221. +#define DWC_HOST_MODE 1
  121222. + unsigned curmode:1;
  121223. + unsigned modemismatch:1;
  121224. + unsigned otgintr:1;
  121225. + unsigned sofintr:1;
  121226. + unsigned rxstsqlvl:1;
  121227. + unsigned nptxfempty:1;
  121228. + unsigned ginnakeff:1;
  121229. + unsigned goutnakeff:1;
  121230. + unsigned ulpickint:1;
  121231. + unsigned i2cintr:1;
  121232. + unsigned erlysuspend:1;
  121233. + unsigned usbsuspend:1;
  121234. + unsigned usbreset:1;
  121235. + unsigned enumdone:1;
  121236. + unsigned isooutdrop:1;
  121237. + unsigned eopframe:1;
  121238. + unsigned restoredone:1;
  121239. + unsigned epmismatch:1;
  121240. + unsigned inepint:1;
  121241. + unsigned outepintr:1;
  121242. + unsigned incomplisoin:1;
  121243. + unsigned incomplisoout:1;
  121244. + unsigned fetsusp:1;
  121245. + unsigned resetdet:1;
  121246. + unsigned portintr:1;
  121247. + unsigned hcintr:1;
  121248. + unsigned ptxfempty:1;
  121249. + unsigned lpmtranrcvd:1;
  121250. + unsigned conidstschng:1;
  121251. + unsigned disconnect:1;
  121252. + unsigned sessreqintr:1;
  121253. + unsigned wkupintr:1;
  121254. + } b;
  121255. +} gintsts_data_t;
  121256. +
  121257. +/**
  121258. + * This union represents the bit fields in the Device Receive Status Read and
  121259. + * Pop Registers (GRXSTSR, GRXSTSP) Read the register into the <i>d32</i>
  121260. + * element then read out the bits using the <i>b</i>it elements.
  121261. + */
  121262. +typedef union device_grxsts_data {
  121263. + /** raw register data */
  121264. + uint32_t d32;
  121265. + /** register bits */
  121266. + struct {
  121267. + unsigned epnum:4;
  121268. + unsigned bcnt:11;
  121269. + unsigned dpid:2;
  121270. +
  121271. +#define DWC_STS_DATA_UPDT 0x2 // OUT Data Packet
  121272. +#define DWC_STS_XFER_COMP 0x3 // OUT Data Transfer Complete
  121273. +
  121274. +#define DWC_DSTS_GOUT_NAK 0x1 // Global OUT NAK
  121275. +#define DWC_DSTS_SETUP_COMP 0x4 // Setup Phase Complete
  121276. +#define DWC_DSTS_SETUP_UPDT 0x6 // SETUP Packet
  121277. + unsigned pktsts:4;
  121278. + unsigned fn:4;
  121279. + unsigned reserved25_31:7;
  121280. + } b;
  121281. +} device_grxsts_data_t;
  121282. +
  121283. +/**
  121284. + * This union represents the bit fields in the Host Receive Status Read and
  121285. + * Pop Registers (GRXSTSR, GRXSTSP) Read the register into the <i>d32</i>
  121286. + * element then read out the bits using the <i>b</i>it elements.
  121287. + */
  121288. +typedef union host_grxsts_data {
  121289. + /** raw register data */
  121290. + uint32_t d32;
  121291. + /** register bits */
  121292. + struct {
  121293. + unsigned chnum:4;
  121294. + unsigned bcnt:11;
  121295. + unsigned dpid:2;
  121296. +
  121297. + unsigned pktsts:4;
  121298. +#define DWC_GRXSTS_PKTSTS_IN 0x2
  121299. +#define DWC_GRXSTS_PKTSTS_IN_XFER_COMP 0x3
  121300. +#define DWC_GRXSTS_PKTSTS_DATA_TOGGLE_ERR 0x5
  121301. +#define DWC_GRXSTS_PKTSTS_CH_HALTED 0x7
  121302. +
  121303. + unsigned reserved21_31:11;
  121304. + } b;
  121305. +} host_grxsts_data_t;
  121306. +
  121307. +/**
  121308. + * This union represents the bit fields in the FIFO Size Registers (HPTXFSIZ,
  121309. + * GNPTXFSIZ, DPTXFSIZn, DIEPTXFn). Read the register into the <i>d32</i> element
  121310. + * then read out the bits using the <i>b</i>it elements.
  121311. + */
  121312. +typedef union fifosize_data {
  121313. + /** raw register data */
  121314. + uint32_t d32;
  121315. + /** register bits */
  121316. + struct {
  121317. + unsigned startaddr:16;
  121318. + unsigned depth:16;
  121319. + } b;
  121320. +} fifosize_data_t;
  121321. +
  121322. +/**
  121323. + * This union represents the bit fields in the Non-Periodic Transmit
  121324. + * FIFO/Queue Status Register (GNPTXSTS). Read the register into the
  121325. + * <i>d32</i> element then read out the bits using the <i>b</i>it
  121326. + * elements.
  121327. + */
  121328. +typedef union gnptxsts_data {
  121329. + /** raw register data */
  121330. + uint32_t d32;
  121331. + /** register bits */
  121332. + struct {
  121333. + unsigned nptxfspcavail:16;
  121334. + unsigned nptxqspcavail:8;
  121335. + /** Top of the Non-Periodic Transmit Request Queue
  121336. + * - bit 24 - Terminate (Last entry for the selected
  121337. + * channel/EP)
  121338. + * - bits 26:25 - Token Type
  121339. + * - 2'b00 - IN/OUT
  121340. + * - 2'b01 - Zero Length OUT
  121341. + * - 2'b10 - PING/Complete Split
  121342. + * - 2'b11 - Channel Halt
  121343. + * - bits 30:27 - Channel/EP Number
  121344. + */
  121345. + unsigned nptxqtop_terminate:1;
  121346. + unsigned nptxqtop_token:2;
  121347. + unsigned nptxqtop_chnep:4;
  121348. + unsigned reserved:1;
  121349. + } b;
  121350. +} gnptxsts_data_t;
  121351. +
  121352. +/**
  121353. + * This union represents the bit fields in the Transmit
  121354. + * FIFO Status Register (DTXFSTS). Read the register into the
  121355. + * <i>d32</i> element then read out the bits using the <i>b</i>it
  121356. + * elements.
  121357. + */
  121358. +typedef union dtxfsts_data {
  121359. + /** raw register data */
  121360. + uint32_t d32;
  121361. + /** register bits */
  121362. + struct {
  121363. + unsigned txfspcavail:16;
  121364. + unsigned reserved:16;
  121365. + } b;
  121366. +} dtxfsts_data_t;
  121367. +
  121368. +/**
  121369. + * This union represents the bit fields in the I2C Control Register
  121370. + * (I2CCTL). Read the register into the <i>d32</i> element then read out the
  121371. + * bits using the <i>b</i>it elements.
  121372. + */
  121373. +typedef union gi2cctl_data {
  121374. + /** raw register data */
  121375. + uint32_t d32;
  121376. + /** register bits */
  121377. + struct {
  121378. + unsigned rwdata:8;
  121379. + unsigned regaddr:8;
  121380. + unsigned addr:7;
  121381. + unsigned i2cen:1;
  121382. + unsigned ack:1;
  121383. + unsigned i2csuspctl:1;
  121384. + unsigned i2cdevaddr:2;
  121385. + unsigned i2cdatse0:1;
  121386. + unsigned reserved:1;
  121387. + unsigned rw:1;
  121388. + unsigned bsydne:1;
  121389. + } b;
  121390. +} gi2cctl_data_t;
  121391. +
  121392. +/**
  121393. + * This union represents the bit fields in the PHY Vendor Control Register
  121394. + * (GPVNDCTL). Read the register into the <i>d32</i> element then read out the
  121395. + * bits using the <i>b</i>it elements.
  121396. + */
  121397. +typedef union gpvndctl_data {
  121398. + /** raw register data */
  121399. + uint32_t d32;
  121400. + /** register bits */
  121401. + struct {
  121402. + unsigned regdata:8;
  121403. + unsigned vctrl:8;
  121404. + unsigned regaddr16_21:6;
  121405. + unsigned regwr:1;
  121406. + unsigned reserved23_24:2;
  121407. + unsigned newregreq:1;
  121408. + unsigned vstsbsy:1;
  121409. + unsigned vstsdone:1;
  121410. + unsigned reserved28_30:3;
  121411. + unsigned disulpidrvr:1;
  121412. + } b;
  121413. +} gpvndctl_data_t;
  121414. +
  121415. +/**
  121416. + * This union represents the bit fields in the General Purpose
  121417. + * Input/Output Register (GGPIO).
  121418. + * Read the register into the <i>d32</i> element then read out the
  121419. + * bits using the <i>b</i>it elements.
  121420. + */
  121421. +typedef union ggpio_data {
  121422. + /** raw register data */
  121423. + uint32_t d32;
  121424. + /** register bits */
  121425. + struct {
  121426. + unsigned gpi:16;
  121427. + unsigned gpo:16;
  121428. + } b;
  121429. +} ggpio_data_t;
  121430. +
  121431. +/**
  121432. + * This union represents the bit fields in the User ID Register
  121433. + * (GUID). Read the register into the <i>d32</i> element then read out the
  121434. + * bits using the <i>b</i>it elements.
  121435. + */
  121436. +typedef union guid_data {
  121437. + /** raw register data */
  121438. + uint32_t d32;
  121439. + /** register bits */
  121440. + struct {
  121441. + unsigned rwdata:32;
  121442. + } b;
  121443. +} guid_data_t;
  121444. +
  121445. +/**
  121446. + * This union represents the bit fields in the Synopsys ID Register
  121447. + * (GSNPSID). Read the register into the <i>d32</i> element then read out the
  121448. + * bits using the <i>b</i>it elements.
  121449. + */
  121450. +typedef union gsnpsid_data {
  121451. + /** raw register data */
  121452. + uint32_t d32;
  121453. + /** register bits */
  121454. + struct {
  121455. + unsigned rwdata:32;
  121456. + } b;
  121457. +} gsnpsid_data_t;
  121458. +
  121459. +/**
  121460. + * This union represents the bit fields in the User HW Config1
  121461. + * Register. Read the register into the <i>d32</i> element then read
  121462. + * out the bits using the <i>b</i>it elements.
  121463. + */
  121464. +typedef union hwcfg1_data {
  121465. + /** raw register data */
  121466. + uint32_t d32;
  121467. + /** register bits */
  121468. + struct {
  121469. + unsigned ep_dir0:2;
  121470. + unsigned ep_dir1:2;
  121471. + unsigned ep_dir2:2;
  121472. + unsigned ep_dir3:2;
  121473. + unsigned ep_dir4:2;
  121474. + unsigned ep_dir5:2;
  121475. + unsigned ep_dir6:2;
  121476. + unsigned ep_dir7:2;
  121477. + unsigned ep_dir8:2;
  121478. + unsigned ep_dir9:2;
  121479. + unsigned ep_dir10:2;
  121480. + unsigned ep_dir11:2;
  121481. + unsigned ep_dir12:2;
  121482. + unsigned ep_dir13:2;
  121483. + unsigned ep_dir14:2;
  121484. + unsigned ep_dir15:2;
  121485. + } b;
  121486. +} hwcfg1_data_t;
  121487. +
  121488. +/**
  121489. + * This union represents the bit fields in the User HW Config2
  121490. + * Register. Read the register into the <i>d32</i> element then read
  121491. + * out the bits using the <i>b</i>it elements.
  121492. + */
  121493. +typedef union hwcfg2_data {
  121494. + /** raw register data */
  121495. + uint32_t d32;
  121496. + /** register bits */
  121497. + struct {
  121498. + /* GHWCFG2 */
  121499. + unsigned op_mode:3;
  121500. +#define DWC_HWCFG2_OP_MODE_HNP_SRP_CAPABLE_OTG 0
  121501. +#define DWC_HWCFG2_OP_MODE_SRP_ONLY_CAPABLE_OTG 1
  121502. +#define DWC_HWCFG2_OP_MODE_NO_HNP_SRP_CAPABLE_OTG 2
  121503. +#define DWC_HWCFG2_OP_MODE_SRP_CAPABLE_DEVICE 3
  121504. +#define DWC_HWCFG2_OP_MODE_NO_SRP_CAPABLE_DEVICE 4
  121505. +#define DWC_HWCFG2_OP_MODE_SRP_CAPABLE_HOST 5
  121506. +#define DWC_HWCFG2_OP_MODE_NO_SRP_CAPABLE_HOST 6
  121507. +
  121508. + unsigned architecture:2;
  121509. + unsigned point2point:1;
  121510. + unsigned hs_phy_type:2;
  121511. +#define DWC_HWCFG2_HS_PHY_TYPE_NOT_SUPPORTED 0
  121512. +#define DWC_HWCFG2_HS_PHY_TYPE_UTMI 1
  121513. +#define DWC_HWCFG2_HS_PHY_TYPE_ULPI 2
  121514. +#define DWC_HWCFG2_HS_PHY_TYPE_UTMI_ULPI 3
  121515. +
  121516. + unsigned fs_phy_type:2;
  121517. + unsigned num_dev_ep:4;
  121518. + unsigned num_host_chan:4;
  121519. + unsigned perio_ep_supported:1;
  121520. + unsigned dynamic_fifo:1;
  121521. + unsigned multi_proc_int:1;
  121522. + unsigned reserved21:1;
  121523. + unsigned nonperio_tx_q_depth:2;
  121524. + unsigned host_perio_tx_q_depth:2;
  121525. + unsigned dev_token_q_depth:5;
  121526. + unsigned otg_enable_ic_usb:1;
  121527. + } b;
  121528. +} hwcfg2_data_t;
  121529. +
  121530. +/**
  121531. + * This union represents the bit fields in the User HW Config3
  121532. + * Register. Read the register into the <i>d32</i> element then read
  121533. + * out the bits using the <i>b</i>it elements.
  121534. + */
  121535. +typedef union hwcfg3_data {
  121536. + /** raw register data */
  121537. + uint32_t d32;
  121538. + /** register bits */
  121539. + struct {
  121540. + /* GHWCFG3 */
  121541. + unsigned xfer_size_cntr_width:4;
  121542. + unsigned packet_size_cntr_width:3;
  121543. + unsigned otg_func:1;
  121544. + unsigned i2c:1;
  121545. + unsigned vendor_ctrl_if:1;
  121546. + unsigned optional_features:1;
  121547. + unsigned synch_reset_type:1;
  121548. + unsigned adp_supp:1;
  121549. + unsigned otg_enable_hsic:1;
  121550. + unsigned bc_support:1;
  121551. + unsigned otg_lpm_en:1;
  121552. + unsigned dfifo_depth:16;
  121553. + } b;
  121554. +} hwcfg3_data_t;
  121555. +
  121556. +/**
  121557. + * This union represents the bit fields in the User HW Config4
  121558. + * Register. Read the register into the <i>d32</i> element then read
  121559. + * out the bits using the <i>b</i>it elements.
  121560. + */
  121561. +typedef union hwcfg4_data {
  121562. + /** raw register data */
  121563. + uint32_t d32;
  121564. + /** register bits */
  121565. + struct {
  121566. + unsigned num_dev_perio_in_ep:4;
  121567. + unsigned power_optimiz:1;
  121568. + unsigned min_ahb_freq:1;
  121569. + unsigned hiber:1;
  121570. + unsigned xhiber:1;
  121571. + unsigned reserved:6;
  121572. + unsigned utmi_phy_data_width:2;
  121573. + unsigned num_dev_mode_ctrl_ep:4;
  121574. + unsigned iddig_filt_en:1;
  121575. + unsigned vbus_valid_filt_en:1;
  121576. + unsigned a_valid_filt_en:1;
  121577. + unsigned b_valid_filt_en:1;
  121578. + unsigned session_end_filt_en:1;
  121579. + unsigned ded_fifo_en:1;
  121580. + unsigned num_in_eps:4;
  121581. + unsigned desc_dma:1;
  121582. + unsigned desc_dma_dyn:1;
  121583. + } b;
  121584. +} hwcfg4_data_t;
  121585. +
  121586. +/**
  121587. + * This union represents the bit fields of the Core LPM Configuration
  121588. + * Register (GLPMCFG). Set the bits using bit fields then write
  121589. + * the <i>d32</i> value to the register.
  121590. + */
  121591. +typedef union glpmctl_data {
  121592. + /** raw register data */
  121593. + uint32_t d32;
  121594. + /** register bits */
  121595. + struct {
  121596. + /** LPM-Capable (LPMCap) (Device and Host)
  121597. + * The application uses this bit to control
  121598. + * the DWC_otg core LPM capabilities.
  121599. + */
  121600. + unsigned lpm_cap_en:1;
  121601. + /** LPM response programmed by application (AppL1Res) (Device)
  121602. + * Handshake response to LPM token pre-programmed
  121603. + * by device application software.
  121604. + */
  121605. + unsigned appl_resp:1;
  121606. + /** Host Initiated Resume Duration (HIRD) (Device and Host)
  121607. + * In Host mode this field indicates the value of HIRD
  121608. + * to be sent in an LPM transaction.
  121609. + * In Device mode this field is updated with the
  121610. + * Received LPM Token HIRD bmAttribute
  121611. + * when an ACK/NYET/STALL response is sent
  121612. + * to an LPM transaction.
  121613. + */
  121614. + unsigned hird:4;
  121615. + /** RemoteWakeEnable (bRemoteWake) (Device and Host)
  121616. + * In Host mode this bit indicates the value of remote
  121617. + * wake up to be sent in wIndex field of LPM transaction.
  121618. + * In Device mode this field is updated with the
  121619. + * Received LPM Token bRemoteWake bmAttribute
  121620. + * when an ACK/NYET/STALL response is sent
  121621. + * to an LPM transaction.
  121622. + */
  121623. + unsigned rem_wkup_en:1;
  121624. + /** Enable utmi_sleep_n (EnblSlpM) (Device and Host)
  121625. + * The application uses this bit to control
  121626. + * the utmi_sleep_n assertion to the PHY when in L1 state.
  121627. + */
  121628. + unsigned en_utmi_sleep:1;
  121629. + /** HIRD Threshold (HIRD_Thres) (Device and Host)
  121630. + */
  121631. + unsigned hird_thres:5;
  121632. + /** LPM Response (CoreL1Res) (Device and Host)
  121633. + * In Host mode this bit contains handsake response to
  121634. + * LPM transaction.
  121635. + * In Device mode the response of the core to
  121636. + * LPM transaction received is reflected in these two bits.
  121637. + - 0x0 : ERROR (No handshake response)
  121638. + - 0x1 : STALL
  121639. + - 0x2 : NYET
  121640. + - 0x3 : ACK
  121641. + */
  121642. + unsigned lpm_resp:2;
  121643. + /** Port Sleep Status (SlpSts) (Device and Host)
  121644. + * This bit is set as long as a Sleep condition
  121645. + * is present on the USB bus.
  121646. + */
  121647. + unsigned prt_sleep_sts:1;
  121648. + /** Sleep State Resume OK (L1ResumeOK) (Device and Host)
  121649. + * Indicates that the application or host
  121650. + * can start resume from Sleep state.
  121651. + */
  121652. + unsigned sleep_state_resumeok:1;
  121653. + /** LPM channel Index (LPM_Chnl_Indx) (Host)
  121654. + * The channel number on which the LPM transaction
  121655. + * has to be applied while sending
  121656. + * an LPM transaction to the local device.
  121657. + */
  121658. + unsigned lpm_chan_index:4;
  121659. + /** LPM Retry Count (LPM_Retry_Cnt) (Host)
  121660. + * Number host retries that would be performed
  121661. + * if the device response was not valid response.
  121662. + */
  121663. + unsigned retry_count:3;
  121664. + /** Send LPM Transaction (SndLPM) (Host)
  121665. + * When set by application software,
  121666. + * an LPM transaction containing two tokens
  121667. + * is sent.
  121668. + */
  121669. + unsigned send_lpm:1;
  121670. + /** LPM Retry status (LPM_RetryCnt_Sts) (Host)
  121671. + * Number of LPM Host Retries still remaining
  121672. + * to be transmitted for the current LPM sequence
  121673. + */
  121674. + unsigned retry_count_sts:3;
  121675. + unsigned reserved28_29:2;
  121676. + /** In host mode once this bit is set, the host
  121677. + * configures to drive the HSIC Idle state on the bus.
  121678. + * It then waits for the device to initiate the Connect sequence.
  121679. + * In device mode once this bit is set, the device waits for
  121680. + * the HSIC Idle line state on the bus. Upon receving the Idle
  121681. + * line state, it initiates the HSIC Connect sequence.
  121682. + */
  121683. + unsigned hsic_connect:1;
  121684. + /** This bit overrides and functionally inverts
  121685. + * the if_select_hsic input port signal.
  121686. + */
  121687. + unsigned inv_sel_hsic:1;
  121688. + } b;
  121689. +} glpmcfg_data_t;
  121690. +
  121691. +/**
  121692. + * This union represents the bit fields of the Core ADP Timer, Control and
  121693. + * Status Register (ADPTIMCTLSTS). Set the bits using bit fields then write
  121694. + * the <i>d32</i> value to the register.
  121695. + */
  121696. +typedef union adpctl_data {
  121697. + /** raw register data */
  121698. + uint32_t d32;
  121699. + /** register bits */
  121700. + struct {
  121701. + /** Probe Discharge (PRB_DSCHG)
  121702. + * These bits set the times for TADP_DSCHG.
  121703. + * These bits are defined as follows:
  121704. + * 2'b00 - 4 msec
  121705. + * 2'b01 - 8 msec
  121706. + * 2'b10 - 16 msec
  121707. + * 2'b11 - 32 msec
  121708. + */
  121709. + unsigned prb_dschg:2;
  121710. + /** Probe Delta (PRB_DELTA)
  121711. + * These bits set the resolution for RTIM value.
  121712. + * The bits are defined in units of 32 kHz clock cycles as follows:
  121713. + * 2'b00 - 1 cycles
  121714. + * 2'b01 - 2 cycles
  121715. + * 2'b10 - 3 cycles
  121716. + * 2'b11 - 4 cycles
  121717. + * For example if this value is chosen to 2'b01, it means that RTIM
  121718. + * increments for every 3(three) 32Khz clock cycles.
  121719. + */
  121720. + unsigned prb_delta:2;
  121721. + /** Probe Period (PRB_PER)
  121722. + * These bits sets the TADP_PRD as shown in Figure 4 as follows:
  121723. + * 2'b00 - 0.625 to 0.925 sec (typical 0.775 sec)
  121724. + * 2'b01 - 1.25 to 1.85 sec (typical 1.55 sec)
  121725. + * 2'b10 - 1.9 to 2.6 sec (typical 2.275 sec)
  121726. + * 2'b11 - Reserved
  121727. + */
  121728. + unsigned prb_per:2;
  121729. + /** These bits capture the latest time it took for VBUS to ramp from
  121730. + * VADP_SINK to VADP_PRB.
  121731. + * 0x000 - 1 cycles
  121732. + * 0x001 - 2 cycles
  121733. + * 0x002 - 3 cycles
  121734. + * etc
  121735. + * 0x7FF - 2048 cycles
  121736. + * A time of 1024 cycles at 32 kHz corresponds to a time of 32 msec.
  121737. + */
  121738. + unsigned rtim:11;
  121739. + /** Enable Probe (EnaPrb)
  121740. + * When programmed to 1'b1, the core performs a probe operation.
  121741. + * This bit is valid only if OTG_Ver = 1'b1.
  121742. + */
  121743. + unsigned enaprb:1;
  121744. + /** Enable Sense (EnaSns)
  121745. + * When programmed to 1'b1, the core performs a Sense operation.
  121746. + * This bit is valid only if OTG_Ver = 1'b1.
  121747. + */
  121748. + unsigned enasns:1;
  121749. + /** ADP Reset (ADPRes)
  121750. + * When set, ADP controller is reset.
  121751. + * This bit is valid only if OTG_Ver = 1'b1.
  121752. + */
  121753. + unsigned adpres:1;
  121754. + /** ADP Enable (ADPEn)
  121755. + * When set, the core performs either ADP probing or sensing
  121756. + * based on EnaPrb or EnaSns.
  121757. + * This bit is valid only if OTG_Ver = 1'b1.
  121758. + */
  121759. + unsigned adpen:1;
  121760. + /** ADP Probe Interrupt (ADP_PRB_INT)
  121761. + * When this bit is set, it means that the VBUS
  121762. + * voltage is greater than VADP_PRB or VADP_PRB is reached.
  121763. + * This bit is valid only if OTG_Ver = 1'b1.
  121764. + */
  121765. + unsigned adp_prb_int:1;
  121766. + /**
  121767. + * ADP Sense Interrupt (ADP_SNS_INT)
  121768. + * When this bit is set, it means that the VBUS voltage is greater than
  121769. + * VADP_SNS value or VADP_SNS is reached.
  121770. + * This bit is valid only if OTG_Ver = 1'b1.
  121771. + */
  121772. + unsigned adp_sns_int:1;
  121773. + /** ADP Tomeout Interrupt (ADP_TMOUT_INT)
  121774. + * This bit is relevant only for an ADP probe.
  121775. + * When this bit is set, it means that the ramp time has
  121776. + * completed ie ADPCTL.RTIM has reached its terminal value
  121777. + * of 0x7FF. This is a debug feature that allows software
  121778. + * to read the ramp time after each cycle.
  121779. + * This bit is valid only if OTG_Ver = 1'b1.
  121780. + */
  121781. + unsigned adp_tmout_int:1;
  121782. + /** ADP Probe Interrupt Mask (ADP_PRB_INT_MSK)
  121783. + * When this bit is set, it unmasks the interrupt due to ADP_PRB_INT.
  121784. + * This bit is valid only if OTG_Ver = 1'b1.
  121785. + */
  121786. + unsigned adp_prb_int_msk:1;
  121787. + /** ADP Sense Interrupt Mask (ADP_SNS_INT_MSK)
  121788. + * When this bit is set, it unmasks the interrupt due to ADP_SNS_INT.
  121789. + * This bit is valid only if OTG_Ver = 1'b1.
  121790. + */
  121791. + unsigned adp_sns_int_msk:1;
  121792. + /** ADP Timoeout Interrupt Mask (ADP_TMOUT_MSK)
  121793. + * When this bit is set, it unmasks the interrupt due to ADP_TMOUT_INT.
  121794. + * This bit is valid only if OTG_Ver = 1'b1.
  121795. + */
  121796. + unsigned adp_tmout_int_msk:1;
  121797. + /** Access Request
  121798. + * 2'b00 - Read/Write Valid (updated by the core)
  121799. + * 2'b01 - Read
  121800. + * 2'b00 - Write
  121801. + * 2'b00 - Reserved
  121802. + */
  121803. + unsigned ar:2;
  121804. + /** Reserved */
  121805. + unsigned reserved29_31:3;
  121806. + } b;
  121807. +} adpctl_data_t;
  121808. +
  121809. +////////////////////////////////////////////
  121810. +// Device Registers
  121811. +/**
  121812. + * Device Global Registers. <i>Offsets 800h-BFFh</i>
  121813. + *
  121814. + * The following structures define the size and relative field offsets
  121815. + * for the Device Mode Registers.
  121816. + *
  121817. + * <i>These registers are visible only in Device mode and must not be
  121818. + * accessed in Host mode, as the results are unknown.</i>
  121819. + */
  121820. +typedef struct dwc_otg_dev_global_regs {
  121821. + /** Device Configuration Register. <i>Offset 800h</i> */
  121822. + volatile uint32_t dcfg;
  121823. + /** Device Control Register. <i>Offset: 804h</i> */
  121824. + volatile uint32_t dctl;
  121825. + /** Device Status Register (Read Only). <i>Offset: 808h</i> */
  121826. + volatile uint32_t dsts;
  121827. + /** Reserved. <i>Offset: 80Ch</i> */
  121828. + uint32_t unused;
  121829. + /** Device IN Endpoint Common Interrupt Mask
  121830. + * Register. <i>Offset: 810h</i> */
  121831. + volatile uint32_t diepmsk;
  121832. + /** Device OUT Endpoint Common Interrupt Mask
  121833. + * Register. <i>Offset: 814h</i> */
  121834. + volatile uint32_t doepmsk;
  121835. + /** Device All Endpoints Interrupt Register. <i>Offset: 818h</i> */
  121836. + volatile uint32_t daint;
  121837. + /** Device All Endpoints Interrupt Mask Register. <i>Offset:
  121838. + * 81Ch</i> */
  121839. + volatile uint32_t daintmsk;
  121840. + /** Device IN Token Queue Read Register-1 (Read Only).
  121841. + * <i>Offset: 820h</i> */
  121842. + volatile uint32_t dtknqr1;
  121843. + /** Device IN Token Queue Read Register-2 (Read Only).
  121844. + * <i>Offset: 824h</i> */
  121845. + volatile uint32_t dtknqr2;
  121846. + /** Device VBUS discharge Register. <i>Offset: 828h</i> */
  121847. + volatile uint32_t dvbusdis;
  121848. + /** Device VBUS Pulse Register. <i>Offset: 82Ch</i> */
  121849. + volatile uint32_t dvbuspulse;
  121850. + /** Device IN Token Queue Read Register-3 (Read Only). /
  121851. + * Device Thresholding control register (Read/Write)
  121852. + * <i>Offset: 830h</i> */
  121853. + volatile uint32_t dtknqr3_dthrctl;
  121854. + /** Device IN Token Queue Read Register-4 (Read Only). /
  121855. + * Device IN EPs empty Inr. Mask Register (Read/Write)
  121856. + * <i>Offset: 834h</i> */
  121857. + volatile uint32_t dtknqr4_fifoemptymsk;
  121858. + /** Device Each Endpoint Interrupt Register (Read Only). /
  121859. + * <i>Offset: 838h</i> */
  121860. + volatile uint32_t deachint;
  121861. + /** Device Each Endpoint Interrupt mask Register (Read/Write). /
  121862. + * <i>Offset: 83Ch</i> */
  121863. + volatile uint32_t deachintmsk;
  121864. + /** Device Each In Endpoint Interrupt mask Register (Read/Write). /
  121865. + * <i>Offset: 840h</i> */
  121866. + volatile uint32_t diepeachintmsk[MAX_EPS_CHANNELS];
  121867. + /** Device Each Out Endpoint Interrupt mask Register (Read/Write). /
  121868. + * <i>Offset: 880h</i> */
  121869. + volatile uint32_t doepeachintmsk[MAX_EPS_CHANNELS];
  121870. +} dwc_otg_device_global_regs_t;
  121871. +
  121872. +/**
  121873. + * This union represents the bit fields in the Device Configuration
  121874. + * Register. Read the register into the <i>d32</i> member then
  121875. + * set/clear the bits using the <i>b</i>it elements. Write the
  121876. + * <i>d32</i> member to the dcfg register.
  121877. + */
  121878. +typedef union dcfg_data {
  121879. + /** raw register data */
  121880. + uint32_t d32;
  121881. + /** register bits */
  121882. + struct {
  121883. + /** Device Speed */
  121884. + unsigned devspd:2;
  121885. + /** Non Zero Length Status OUT Handshake */
  121886. + unsigned nzstsouthshk:1;
  121887. +#define DWC_DCFG_SEND_STALL 1
  121888. +
  121889. + unsigned ena32khzs:1;
  121890. + /** Device Addresses */
  121891. + unsigned devaddr:7;
  121892. + /** Periodic Frame Interval */
  121893. + unsigned perfrint:2;
  121894. +#define DWC_DCFG_FRAME_INTERVAL_80 0
  121895. +#define DWC_DCFG_FRAME_INTERVAL_85 1
  121896. +#define DWC_DCFG_FRAME_INTERVAL_90 2
  121897. +#define DWC_DCFG_FRAME_INTERVAL_95 3
  121898. +
  121899. + /** Enable Device OUT NAK for bulk in DDMA mode */
  121900. + unsigned endevoutnak:1;
  121901. +
  121902. + unsigned reserved14_17:4;
  121903. + /** In Endpoint Mis-match count */
  121904. + unsigned epmscnt:5;
  121905. + /** Enable Descriptor DMA in Device mode */
  121906. + unsigned descdma:1;
  121907. + unsigned perschintvl:2;
  121908. + unsigned resvalid:6;
  121909. + } b;
  121910. +} dcfg_data_t;
  121911. +
  121912. +/**
  121913. + * This union represents the bit fields in the Device Control
  121914. + * Register. Read the register into the <i>d32</i> member then
  121915. + * set/clear the bits using the <i>b</i>it elements.
  121916. + */
  121917. +typedef union dctl_data {
  121918. + /** raw register data */
  121919. + uint32_t d32;
  121920. + /** register bits */
  121921. + struct {
  121922. + /** Remote Wakeup */
  121923. + unsigned rmtwkupsig:1;
  121924. + /** Soft Disconnect */
  121925. + unsigned sftdiscon:1;
  121926. + /** Global Non-Periodic IN NAK Status */
  121927. + unsigned gnpinnaksts:1;
  121928. + /** Global OUT NAK Status */
  121929. + unsigned goutnaksts:1;
  121930. + /** Test Control */
  121931. + unsigned tstctl:3;
  121932. + /** Set Global Non-Periodic IN NAK */
  121933. + unsigned sgnpinnak:1;
  121934. + /** Clear Global Non-Periodic IN NAK */
  121935. + unsigned cgnpinnak:1;
  121936. + /** Set Global OUT NAK */
  121937. + unsigned sgoutnak:1;
  121938. + /** Clear Global OUT NAK */
  121939. + unsigned cgoutnak:1;
  121940. + /** Power-On Programming Done */
  121941. + unsigned pwronprgdone:1;
  121942. + /** Reserved */
  121943. + unsigned reserved:1;
  121944. + /** Global Multi Count */
  121945. + unsigned gmc:2;
  121946. + /** Ignore Frame Number for ISOC EPs */
  121947. + unsigned ifrmnum:1;
  121948. + /** NAK on Babble */
  121949. + unsigned nakonbble:1;
  121950. + /** Enable Continue on BNA */
  121951. + unsigned encontonbna:1;
  121952. +
  121953. + unsigned reserved18_31:14;
  121954. + } b;
  121955. +} dctl_data_t;
  121956. +
  121957. +/**
  121958. + * This union represents the bit fields in the Device Status
  121959. + * Register. Read the register into the <i>d32</i> member then
  121960. + * set/clear the bits using the <i>b</i>it elements.
  121961. + */
  121962. +typedef union dsts_data {
  121963. + /** raw register data */
  121964. + uint32_t d32;
  121965. + /** register bits */
  121966. + struct {
  121967. + /** Suspend Status */
  121968. + unsigned suspsts:1;
  121969. + /** Enumerated Speed */
  121970. + unsigned enumspd:2;
  121971. +#define DWC_DSTS_ENUMSPD_HS_PHY_30MHZ_OR_60MHZ 0
  121972. +#define DWC_DSTS_ENUMSPD_FS_PHY_30MHZ_OR_60MHZ 1
  121973. +#define DWC_DSTS_ENUMSPD_LS_PHY_6MHZ 2
  121974. +#define DWC_DSTS_ENUMSPD_FS_PHY_48MHZ 3
  121975. + /** Erratic Error */
  121976. + unsigned errticerr:1;
  121977. + unsigned reserved4_7:4;
  121978. + /** Frame or Microframe Number of the received SOF */
  121979. + unsigned soffn:14;
  121980. + unsigned reserved22_31:10;
  121981. + } b;
  121982. +} dsts_data_t;
  121983. +
  121984. +/**
  121985. + * This union represents the bit fields in the Device IN EP Interrupt
  121986. + * Register and the Device IN EP Common Mask Register.
  121987. + *
  121988. + * - Read the register into the <i>d32</i> member then set/clear the
  121989. + * bits using the <i>b</i>it elements.
  121990. + */
  121991. +typedef union diepint_data {
  121992. + /** raw register data */
  121993. + uint32_t d32;
  121994. + /** register bits */
  121995. + struct {
  121996. + /** Transfer complete mask */
  121997. + unsigned xfercompl:1;
  121998. + /** Endpoint disable mask */
  121999. + unsigned epdisabled:1;
  122000. + /** AHB Error mask */
  122001. + unsigned ahberr:1;
  122002. + /** TimeOUT Handshake mask (non-ISOC EPs) */
  122003. + unsigned timeout:1;
  122004. + /** IN Token received with TxF Empty mask */
  122005. + unsigned intktxfemp:1;
  122006. + /** IN Token Received with EP mismatch mask */
  122007. + unsigned intknepmis:1;
  122008. + /** IN Endpoint NAK Effective mask */
  122009. + unsigned inepnakeff:1;
  122010. + /** Reserved */
  122011. + unsigned emptyintr:1;
  122012. +
  122013. + unsigned txfifoundrn:1;
  122014. +
  122015. + /** BNA Interrupt mask */
  122016. + unsigned bna:1;
  122017. +
  122018. + unsigned reserved10_12:3;
  122019. + /** BNA Interrupt mask */
  122020. + unsigned nak:1;
  122021. +
  122022. + unsigned reserved14_31:18;
  122023. + } b;
  122024. +} diepint_data_t;
  122025. +
  122026. +/**
  122027. + * This union represents the bit fields in the Device IN EP
  122028. + * Common/Dedicated Interrupt Mask Register.
  122029. + */
  122030. +typedef union diepint_data diepmsk_data_t;
  122031. +
  122032. +/**
  122033. + * This union represents the bit fields in the Device OUT EP Interrupt
  122034. + * Registerand Device OUT EP Common Interrupt Mask Register.
  122035. + *
  122036. + * - Read the register into the <i>d32</i> member then set/clear the
  122037. + * bits using the <i>b</i>it elements.
  122038. + */
  122039. +typedef union doepint_data {
  122040. + /** raw register data */
  122041. + uint32_t d32;
  122042. + /** register bits */
  122043. + struct {
  122044. + /** Transfer complete */
  122045. + unsigned xfercompl:1;
  122046. + /** Endpoint disable */
  122047. + unsigned epdisabled:1;
  122048. + /** AHB Error */
  122049. + unsigned ahberr:1;
  122050. + /** Setup Phase Done (contorl EPs) */
  122051. + unsigned setup:1;
  122052. + /** OUT Token Received when Endpoint Disabled */
  122053. + unsigned outtknepdis:1;
  122054. +
  122055. + unsigned stsphsercvd:1;
  122056. + /** Back-to-Back SETUP Packets Received */
  122057. + unsigned back2backsetup:1;
  122058. +
  122059. + unsigned reserved7:1;
  122060. + /** OUT packet Error */
  122061. + unsigned outpkterr:1;
  122062. + /** BNA Interrupt */
  122063. + unsigned bna:1;
  122064. +
  122065. + unsigned reserved10:1;
  122066. + /** Packet Drop Status */
  122067. + unsigned pktdrpsts:1;
  122068. + /** Babble Interrupt */
  122069. + unsigned babble:1;
  122070. + /** NAK Interrupt */
  122071. + unsigned nak:1;
  122072. + /** NYET Interrupt */
  122073. + unsigned nyet:1;
  122074. + /** Bit indicating setup packet received */
  122075. + unsigned sr:1;
  122076. +
  122077. + unsigned reserved16_31:16;
  122078. + } b;
  122079. +} doepint_data_t;
  122080. +
  122081. +/**
  122082. + * This union represents the bit fields in the Device OUT EP
  122083. + * Common/Dedicated Interrupt Mask Register.
  122084. + */
  122085. +typedef union doepint_data doepmsk_data_t;
  122086. +
  122087. +/**
  122088. + * This union represents the bit fields in the Device All EP Interrupt
  122089. + * and Mask Registers.
  122090. + * - Read the register into the <i>d32</i> member then set/clear the
  122091. + * bits using the <i>b</i>it elements.
  122092. + */
  122093. +typedef union daint_data {
  122094. + /** raw register data */
  122095. + uint32_t d32;
  122096. + /** register bits */
  122097. + struct {
  122098. + /** IN Endpoint bits */
  122099. + unsigned in:16;
  122100. + /** OUT Endpoint bits */
  122101. + unsigned out:16;
  122102. + } ep;
  122103. + struct {
  122104. + /** IN Endpoint bits */
  122105. + unsigned inep0:1;
  122106. + unsigned inep1:1;
  122107. + unsigned inep2:1;
  122108. + unsigned inep3:1;
  122109. + unsigned inep4:1;
  122110. + unsigned inep5:1;
  122111. + unsigned inep6:1;
  122112. + unsigned inep7:1;
  122113. + unsigned inep8:1;
  122114. + unsigned inep9:1;
  122115. + unsigned inep10:1;
  122116. + unsigned inep11:1;
  122117. + unsigned inep12:1;
  122118. + unsigned inep13:1;
  122119. + unsigned inep14:1;
  122120. + unsigned inep15:1;
  122121. + /** OUT Endpoint bits */
  122122. + unsigned outep0:1;
  122123. + unsigned outep1:1;
  122124. + unsigned outep2:1;
  122125. + unsigned outep3:1;
  122126. + unsigned outep4:1;
  122127. + unsigned outep5:1;
  122128. + unsigned outep6:1;
  122129. + unsigned outep7:1;
  122130. + unsigned outep8:1;
  122131. + unsigned outep9:1;
  122132. + unsigned outep10:1;
  122133. + unsigned outep11:1;
  122134. + unsigned outep12:1;
  122135. + unsigned outep13:1;
  122136. + unsigned outep14:1;
  122137. + unsigned outep15:1;
  122138. + } b;
  122139. +} daint_data_t;
  122140. +
  122141. +/**
  122142. + * This union represents the bit fields in the Device IN Token Queue
  122143. + * Read Registers.
  122144. + * - Read the register into the <i>d32</i> member.
  122145. + * - READ-ONLY Register
  122146. + */
  122147. +typedef union dtknq1_data {
  122148. + /** raw register data */
  122149. + uint32_t d32;
  122150. + /** register bits */
  122151. + struct {
  122152. + /** In Token Queue Write Pointer */
  122153. + unsigned intknwptr:5;
  122154. + /** Reserved */
  122155. + unsigned reserved05_06:2;
  122156. + /** write pointer has wrapped. */
  122157. + unsigned wrap_bit:1;
  122158. + /** EP Numbers of IN Tokens 0 ... 4 */
  122159. + unsigned epnums0_5:24;
  122160. + } b;
  122161. +} dtknq1_data_t;
  122162. +
  122163. +/**
  122164. + * This union represents Threshold control Register
  122165. + * - Read and write the register into the <i>d32</i> member.
  122166. + * - READ-WRITABLE Register
  122167. + */
  122168. +typedef union dthrctl_data {
  122169. + /** raw register data */
  122170. + uint32_t d32;
  122171. + /** register bits */
  122172. + struct {
  122173. + /** non ISO Tx Thr. Enable */
  122174. + unsigned non_iso_thr_en:1;
  122175. + /** ISO Tx Thr. Enable */
  122176. + unsigned iso_thr_en:1;
  122177. + /** Tx Thr. Length */
  122178. + unsigned tx_thr_len:9;
  122179. + /** AHB Threshold ratio */
  122180. + unsigned ahb_thr_ratio:2;
  122181. + /** Reserved */
  122182. + unsigned reserved13_15:3;
  122183. + /** Rx Thr. Enable */
  122184. + unsigned rx_thr_en:1;
  122185. + /** Rx Thr. Length */
  122186. + unsigned rx_thr_len:9;
  122187. + unsigned reserved26:1;
  122188. + /** Arbiter Parking Enable*/
  122189. + unsigned arbprken:1;
  122190. + /** Reserved */
  122191. + unsigned reserved28_31:4;
  122192. + } b;
  122193. +} dthrctl_data_t;
  122194. +
  122195. +/**
  122196. + * Device Logical IN Endpoint-Specific Registers. <i>Offsets
  122197. + * 900h-AFCh</i>
  122198. + *
  122199. + * There will be one set of endpoint registers per logical endpoint
  122200. + * implemented.
  122201. + *
  122202. + * <i>These registers are visible only in Device mode and must not be
  122203. + * accessed in Host mode, as the results are unknown.</i>
  122204. + */
  122205. +typedef struct dwc_otg_dev_in_ep_regs {
  122206. + /** Device IN Endpoint Control Register. <i>Offset:900h +
  122207. + * (ep_num * 20h) + 00h</i> */
  122208. + volatile uint32_t diepctl;
  122209. + /** Reserved. <i>Offset:900h + (ep_num * 20h) + 04h</i> */
  122210. + uint32_t reserved04;
  122211. + /** Device IN Endpoint Interrupt Register. <i>Offset:900h +
  122212. + * (ep_num * 20h) + 08h</i> */
  122213. + volatile uint32_t diepint;
  122214. + /** Reserved. <i>Offset:900h + (ep_num * 20h) + 0Ch</i> */
  122215. + uint32_t reserved0C;
  122216. + /** Device IN Endpoint Transfer Size
  122217. + * Register. <i>Offset:900h + (ep_num * 20h) + 10h</i> */
  122218. + volatile uint32_t dieptsiz;
  122219. + /** Device IN Endpoint DMA Address Register. <i>Offset:900h +
  122220. + * (ep_num * 20h) + 14h</i> */
  122221. + volatile uint32_t diepdma;
  122222. + /** Device IN Endpoint Transmit FIFO Status Register. <i>Offset:900h +
  122223. + * (ep_num * 20h) + 18h</i> */
  122224. + volatile uint32_t dtxfsts;
  122225. + /** Device IN Endpoint DMA Buffer Register. <i>Offset:900h +
  122226. + * (ep_num * 20h) + 1Ch</i> */
  122227. + volatile uint32_t diepdmab;
  122228. +} dwc_otg_dev_in_ep_regs_t;
  122229. +
  122230. +/**
  122231. + * Device Logical OUT Endpoint-Specific Registers. <i>Offsets:
  122232. + * B00h-CFCh</i>
  122233. + *
  122234. + * There will be one set of endpoint registers per logical endpoint
  122235. + * implemented.
  122236. + *
  122237. + * <i>These registers are visible only in Device mode and must not be
  122238. + * accessed in Host mode, as the results are unknown.</i>
  122239. + */
  122240. +typedef struct dwc_otg_dev_out_ep_regs {
  122241. + /** Device OUT Endpoint Control Register. <i>Offset:B00h +
  122242. + * (ep_num * 20h) + 00h</i> */
  122243. + volatile uint32_t doepctl;
  122244. + /** Reserved. <i>Offset:B00h + (ep_num * 20h) + 04h</i> */
  122245. + uint32_t reserved04;
  122246. + /** Device OUT Endpoint Interrupt Register. <i>Offset:B00h +
  122247. + * (ep_num * 20h) + 08h</i> */
  122248. + volatile uint32_t doepint;
  122249. + /** Reserved. <i>Offset:B00h + (ep_num * 20h) + 0Ch</i> */
  122250. + uint32_t reserved0C;
  122251. + /** Device OUT Endpoint Transfer Size Register. <i>Offset:
  122252. + * B00h + (ep_num * 20h) + 10h</i> */
  122253. + volatile uint32_t doeptsiz;
  122254. + /** Device OUT Endpoint DMA Address Register. <i>Offset:B00h
  122255. + * + (ep_num * 20h) + 14h</i> */
  122256. + volatile uint32_t doepdma;
  122257. + /** Reserved. <i>Offset:B00h + * (ep_num * 20h) + 18h</i> */
  122258. + uint32_t unused;
  122259. + /** Device OUT Endpoint DMA Buffer Register. <i>Offset:B00h
  122260. + * + (ep_num * 20h) + 1Ch</i> */
  122261. + uint32_t doepdmab;
  122262. +} dwc_otg_dev_out_ep_regs_t;
  122263. +
  122264. +/**
  122265. + * This union represents the bit fields in the Device EP Control
  122266. + * Register. Read the register into the <i>d32</i> member then
  122267. + * set/clear the bits using the <i>b</i>it elements.
  122268. + */
  122269. +typedef union depctl_data {
  122270. + /** raw register data */
  122271. + uint32_t d32;
  122272. + /** register bits */
  122273. + struct {
  122274. + /** Maximum Packet Size
  122275. + * IN/OUT EPn
  122276. + * IN/OUT EP0 - 2 bits
  122277. + * 2'b00: 64 Bytes
  122278. + * 2'b01: 32
  122279. + * 2'b10: 16
  122280. + * 2'b11: 8 */
  122281. + unsigned mps:11;
  122282. +#define DWC_DEP0CTL_MPS_64 0
  122283. +#define DWC_DEP0CTL_MPS_32 1
  122284. +#define DWC_DEP0CTL_MPS_16 2
  122285. +#define DWC_DEP0CTL_MPS_8 3
  122286. +
  122287. + /** Next Endpoint
  122288. + * IN EPn/IN EP0
  122289. + * OUT EPn/OUT EP0 - reserved */
  122290. + unsigned nextep:4;
  122291. +
  122292. + /** USB Active Endpoint */
  122293. + unsigned usbactep:1;
  122294. +
  122295. + /** Endpoint DPID (INTR/Bulk IN and OUT endpoints)
  122296. + * This field contains the PID of the packet going to
  122297. + * be received or transmitted on this endpoint. The
  122298. + * application should program the PID of the first
  122299. + * packet going to be received or transmitted on this
  122300. + * endpoint , after the endpoint is
  122301. + * activated. Application use the SetD1PID and
  122302. + * SetD0PID fields of this register to program either
  122303. + * D0 or D1 PID.
  122304. + *
  122305. + * The encoding for this field is
  122306. + * - 0: D0
  122307. + * - 1: D1
  122308. + */
  122309. + unsigned dpid:1;
  122310. +
  122311. + /** NAK Status */
  122312. + unsigned naksts:1;
  122313. +
  122314. + /** Endpoint Type
  122315. + * 2'b00: Control
  122316. + * 2'b01: Isochronous
  122317. + * 2'b10: Bulk
  122318. + * 2'b11: Interrupt */
  122319. + unsigned eptype:2;
  122320. +
  122321. + /** Snoop Mode
  122322. + * OUT EPn/OUT EP0
  122323. + * IN EPn/IN EP0 - reserved */
  122324. + unsigned snp:1;
  122325. +
  122326. + /** Stall Handshake */
  122327. + unsigned stall:1;
  122328. +
  122329. + /** Tx Fifo Number
  122330. + * IN EPn/IN EP0
  122331. + * OUT EPn/OUT EP0 - reserved */
  122332. + unsigned txfnum:4;
  122333. +
  122334. + /** Clear NAK */
  122335. + unsigned cnak:1;
  122336. + /** Set NAK */
  122337. + unsigned snak:1;
  122338. + /** Set DATA0 PID (INTR/Bulk IN and OUT endpoints)
  122339. + * Writing to this field sets the Endpoint DPID (DPID)
  122340. + * field in this register to DATA0. Set Even
  122341. + * (micro)frame (SetEvenFr) (ISO IN and OUT Endpoints)
  122342. + * Writing to this field sets the Even/Odd
  122343. + * (micro)frame (EO_FrNum) field to even (micro)
  122344. + * frame.
  122345. + */
  122346. + unsigned setd0pid:1;
  122347. + /** Set DATA1 PID (INTR/Bulk IN and OUT endpoints)
  122348. + * Writing to this field sets the Endpoint DPID (DPID)
  122349. + * field in this register to DATA1 Set Odd
  122350. + * (micro)frame (SetOddFr) (ISO IN and OUT Endpoints)
  122351. + * Writing to this field sets the Even/Odd
  122352. + * (micro)frame (EO_FrNum) field to odd (micro) frame.
  122353. + */
  122354. + unsigned setd1pid:1;
  122355. +
  122356. + /** Endpoint Disable */
  122357. + unsigned epdis:1;
  122358. + /** Endpoint Enable */
  122359. + unsigned epena:1;
  122360. + } b;
  122361. +} depctl_data_t;
  122362. +
  122363. +/**
  122364. + * This union represents the bit fields in the Device EP Transfer
  122365. + * Size Register. Read the register into the <i>d32</i> member then
  122366. + * set/clear the bits using the <i>b</i>it elements.
  122367. + */
  122368. +typedef union deptsiz_data {
  122369. + /** raw register data */
  122370. + uint32_t d32;
  122371. + /** register bits */
  122372. + struct {
  122373. + /** Transfer size */
  122374. + unsigned xfersize:19;
  122375. +/** Max packet count for EP (pow(2,10)-1) */
  122376. +#define MAX_PKT_CNT 1023
  122377. + /** Packet Count */
  122378. + unsigned pktcnt:10;
  122379. + /** Multi Count - Periodic IN endpoints */
  122380. + unsigned mc:2;
  122381. + unsigned reserved:1;
  122382. + } b;
  122383. +} deptsiz_data_t;
  122384. +
  122385. +/**
  122386. + * This union represents the bit fields in the Device EP 0 Transfer
  122387. + * Size Register. Read the register into the <i>d32</i> member then
  122388. + * set/clear the bits using the <i>b</i>it elements.
  122389. + */
  122390. +typedef union deptsiz0_data {
  122391. + /** raw register data */
  122392. + uint32_t d32;
  122393. + /** register bits */
  122394. + struct {
  122395. + /** Transfer size */
  122396. + unsigned xfersize:7;
  122397. + /** Reserved */
  122398. + unsigned reserved7_18:12;
  122399. + /** Packet Count */
  122400. + unsigned pktcnt:2;
  122401. + /** Reserved */
  122402. + unsigned reserved21_28:8;
  122403. + /**Setup Packet Count (DOEPTSIZ0 Only) */
  122404. + unsigned supcnt:2;
  122405. + unsigned reserved31;
  122406. + } b;
  122407. +} deptsiz0_data_t;
  122408. +
  122409. +/////////////////////////////////////////////////
  122410. +// DMA Descriptor Specific Structures
  122411. +//
  122412. +
  122413. +/** Buffer status definitions */
  122414. +
  122415. +#define BS_HOST_READY 0x0
  122416. +#define BS_DMA_BUSY 0x1
  122417. +#define BS_DMA_DONE 0x2
  122418. +#define BS_HOST_BUSY 0x3
  122419. +
  122420. +/** Receive/Transmit status definitions */
  122421. +
  122422. +#define RTS_SUCCESS 0x0
  122423. +#define RTS_BUFFLUSH 0x1
  122424. +#define RTS_RESERVED 0x2
  122425. +#define RTS_BUFERR 0x3
  122426. +
  122427. +/**
  122428. + * This union represents the bit fields in the DMA Descriptor
  122429. + * status quadlet. Read the quadlet into the <i>d32</i> member then
  122430. + * set/clear the bits using the <i>b</i>it, <i>b_iso_out</i> and
  122431. + * <i>b_iso_in</i> elements.
  122432. + */
  122433. +typedef union dev_dma_desc_sts {
  122434. + /** raw register data */
  122435. + uint32_t d32;
  122436. + /** quadlet bits */
  122437. + struct {
  122438. + /** Received number of bytes */
  122439. + unsigned bytes:16;
  122440. + /** NAK bit - only for OUT EPs */
  122441. + unsigned nak:1;
  122442. + unsigned reserved17_22:6;
  122443. + /** Multiple Transfer - only for OUT EPs */
  122444. + unsigned mtrf:1;
  122445. + /** Setup Packet received - only for OUT EPs */
  122446. + unsigned sr:1;
  122447. + /** Interrupt On Complete */
  122448. + unsigned ioc:1;
  122449. + /** Short Packet */
  122450. + unsigned sp:1;
  122451. + /** Last */
  122452. + unsigned l:1;
  122453. + /** Receive Status */
  122454. + unsigned sts:2;
  122455. + /** Buffer Status */
  122456. + unsigned bs:2;
  122457. + } b;
  122458. +
  122459. +//#ifdef DWC_EN_ISOC
  122460. + /** iso out quadlet bits */
  122461. + struct {
  122462. + /** Received number of bytes */
  122463. + unsigned rxbytes:11;
  122464. +
  122465. + unsigned reserved11:1;
  122466. + /** Frame Number */
  122467. + unsigned framenum:11;
  122468. + /** Received ISO Data PID */
  122469. + unsigned pid:2;
  122470. + /** Interrupt On Complete */
  122471. + unsigned ioc:1;
  122472. + /** Short Packet */
  122473. + unsigned sp:1;
  122474. + /** Last */
  122475. + unsigned l:1;
  122476. + /** Receive Status */
  122477. + unsigned rxsts:2;
  122478. + /** Buffer Status */
  122479. + unsigned bs:2;
  122480. + } b_iso_out;
  122481. +
  122482. + /** iso in quadlet bits */
  122483. + struct {
  122484. + /** Transmited number of bytes */
  122485. + unsigned txbytes:12;
  122486. + /** Frame Number */
  122487. + unsigned framenum:11;
  122488. + /** Transmited ISO Data PID */
  122489. + unsigned pid:2;
  122490. + /** Interrupt On Complete */
  122491. + unsigned ioc:1;
  122492. + /** Short Packet */
  122493. + unsigned sp:1;
  122494. + /** Last */
  122495. + unsigned l:1;
  122496. + /** Transmit Status */
  122497. + unsigned txsts:2;
  122498. + /** Buffer Status */
  122499. + unsigned bs:2;
  122500. + } b_iso_in;
  122501. +//#endif /* DWC_EN_ISOC */
  122502. +} dev_dma_desc_sts_t;
  122503. +
  122504. +/**
  122505. + * DMA Descriptor structure
  122506. + *
  122507. + * DMA Descriptor structure contains two quadlets:
  122508. + * Status quadlet and Data buffer pointer.
  122509. + */
  122510. +typedef struct dwc_otg_dev_dma_desc {
  122511. + /** DMA Descriptor status quadlet */
  122512. + dev_dma_desc_sts_t status;
  122513. + /** DMA Descriptor data buffer pointer */
  122514. + uint32_t buf;
  122515. +} dwc_otg_dev_dma_desc_t;
  122516. +
  122517. +/**
  122518. + * The dwc_otg_dev_if structure contains information needed to manage
  122519. + * the DWC_otg controller acting in device mode. It represents the
  122520. + * programming view of the device-specific aspects of the controller.
  122521. + */
  122522. +typedef struct dwc_otg_dev_if {
  122523. + /** Pointer to device Global registers.
  122524. + * Device Global Registers starting at offset 800h
  122525. + */
  122526. + dwc_otg_device_global_regs_t *dev_global_regs;
  122527. +#define DWC_DEV_GLOBAL_REG_OFFSET 0x800
  122528. +
  122529. + /**
  122530. + * Device Logical IN Endpoint-Specific Registers 900h-AFCh
  122531. + */
  122532. + dwc_otg_dev_in_ep_regs_t *in_ep_regs[MAX_EPS_CHANNELS];
  122533. +#define DWC_DEV_IN_EP_REG_OFFSET 0x900
  122534. +#define DWC_EP_REG_OFFSET 0x20
  122535. +
  122536. + /** Device Logical OUT Endpoint-Specific Registers B00h-CFCh */
  122537. + dwc_otg_dev_out_ep_regs_t *out_ep_regs[MAX_EPS_CHANNELS];
  122538. +#define DWC_DEV_OUT_EP_REG_OFFSET 0xB00
  122539. +
  122540. + /* Device configuration information */
  122541. + uint8_t speed; /**< Device Speed 0: Unknown, 1: LS, 2:FS, 3: HS */
  122542. + uint8_t num_in_eps; /**< Number # of Tx EP range: 0-15 exept ep0 */
  122543. + uint8_t num_out_eps; /**< Number # of Rx EP range: 0-15 exept ep 0*/
  122544. +
  122545. + /** Size of periodic FIFOs (Bytes) */
  122546. + uint16_t perio_tx_fifo_size[MAX_PERIO_FIFOS];
  122547. +
  122548. + /** Size of Tx FIFOs (Bytes) */
  122549. + uint16_t tx_fifo_size[MAX_TX_FIFOS];
  122550. +
  122551. + /** Thresholding enable flags and length varaiables **/
  122552. + uint16_t rx_thr_en;
  122553. + uint16_t iso_tx_thr_en;
  122554. + uint16_t non_iso_tx_thr_en;
  122555. +
  122556. + uint16_t rx_thr_length;
  122557. + uint16_t tx_thr_length;
  122558. +
  122559. + /**
  122560. + * Pointers to the DMA Descriptors for EP0 Control
  122561. + * transfers (virtual and physical)
  122562. + */
  122563. +
  122564. + /** 2 descriptors for SETUP packets */
  122565. + dwc_dma_t dma_setup_desc_addr[2];
  122566. + dwc_otg_dev_dma_desc_t *setup_desc_addr[2];
  122567. +
  122568. + /** Pointer to Descriptor with latest SETUP packet */
  122569. + dwc_otg_dev_dma_desc_t *psetup;
  122570. +
  122571. + /** Index of current SETUP handler descriptor */
  122572. + uint32_t setup_desc_index;
  122573. +
  122574. + /** Descriptor for Data In or Status In phases */
  122575. + dwc_dma_t dma_in_desc_addr;
  122576. + dwc_otg_dev_dma_desc_t *in_desc_addr;
  122577. +
  122578. + /** Descriptor for Data Out or Status Out phases */
  122579. + dwc_dma_t dma_out_desc_addr;
  122580. + dwc_otg_dev_dma_desc_t *out_desc_addr;
  122581. +
  122582. + /** Setup Packet Detected - if set clear NAK when queueing */
  122583. + uint32_t spd;
  122584. + /** Isoc ep pointer on which incomplete happens */
  122585. + void *isoc_ep;
  122586. +
  122587. +} dwc_otg_dev_if_t;
  122588. +
  122589. +/////////////////////////////////////////////////
  122590. +// Host Mode Register Structures
  122591. +//
  122592. +/**
  122593. + * The Host Global Registers structure defines the size and relative
  122594. + * field offsets for the Host Mode Global Registers. Host Global
  122595. + * Registers offsets 400h-7FFh.
  122596. +*/
  122597. +typedef struct dwc_otg_host_global_regs {
  122598. + /** Host Configuration Register. <i>Offset: 400h</i> */
  122599. + volatile uint32_t hcfg;
  122600. + /** Host Frame Interval Register. <i>Offset: 404h</i> */
  122601. + volatile uint32_t hfir;
  122602. + /** Host Frame Number / Frame Remaining Register. <i>Offset: 408h</i> */
  122603. + volatile uint32_t hfnum;
  122604. + /** Reserved. <i>Offset: 40Ch</i> */
  122605. + uint32_t reserved40C;
  122606. + /** Host Periodic Transmit FIFO/ Queue Status Register. <i>Offset: 410h</i> */
  122607. + volatile uint32_t hptxsts;
  122608. + /** Host All Channels Interrupt Register. <i>Offset: 414h</i> */
  122609. + volatile uint32_t haint;
  122610. + /** Host All Channels Interrupt Mask Register. <i>Offset: 418h</i> */
  122611. + volatile uint32_t haintmsk;
  122612. + /** Host Frame List Base Address Register . <i>Offset: 41Ch</i> */
  122613. + volatile uint32_t hflbaddr;
  122614. +} dwc_otg_host_global_regs_t;
  122615. +
  122616. +/**
  122617. + * This union represents the bit fields in the Host Configuration Register.
  122618. + * Read the register into the <i>d32</i> member then set/clear the bits using
  122619. + * the <i>b</i>it elements. Write the <i>d32</i> member to the hcfg register.
  122620. + */
  122621. +typedef union hcfg_data {
  122622. + /** raw register data */
  122623. + uint32_t d32;
  122624. +
  122625. + /** register bits */
  122626. + struct {
  122627. + /** FS/LS Phy Clock Select */
  122628. + unsigned fslspclksel:2;
  122629. +#define DWC_HCFG_30_60_MHZ 0
  122630. +#define DWC_HCFG_48_MHZ 1
  122631. +#define DWC_HCFG_6_MHZ 2
  122632. +
  122633. + /** FS/LS Only Support */
  122634. + unsigned fslssupp:1;
  122635. + unsigned reserved3_6:4;
  122636. + /** Enable 32-KHz Suspend Mode */
  122637. + unsigned ena32khzs:1;
  122638. + /** Resume Validation Periiod */
  122639. + unsigned resvalid:8;
  122640. + unsigned reserved16_22:7;
  122641. + /** Enable Scatter/gather DMA in Host mode */
  122642. + unsigned descdma:1;
  122643. + /** Frame List Entries */
  122644. + unsigned frlisten:2;
  122645. + /** Enable Periodic Scheduling */
  122646. + unsigned perschedena:1;
  122647. + unsigned reserved27_30:4;
  122648. + unsigned modechtimen:1;
  122649. + } b;
  122650. +} hcfg_data_t;
  122651. +
  122652. +/**
  122653. + * This union represents the bit fields in the Host Frame Remaing/Number
  122654. + * Register.
  122655. + */
  122656. +typedef union hfir_data {
  122657. + /** raw register data */
  122658. + uint32_t d32;
  122659. +
  122660. + /** register bits */
  122661. + struct {
  122662. + unsigned frint:16;
  122663. + unsigned hfirrldctrl:1;
  122664. + unsigned reserved:15;
  122665. + } b;
  122666. +} hfir_data_t;
  122667. +
  122668. +/**
  122669. + * This union represents the bit fields in the Host Frame Remaing/Number
  122670. + * Register.
  122671. + */
  122672. +typedef union hfnum_data {
  122673. + /** raw register data */
  122674. + uint32_t d32;
  122675. +
  122676. + /** register bits */
  122677. + struct {
  122678. + unsigned frnum:16;
  122679. +#define DWC_HFNUM_MAX_FRNUM 0x3FFF
  122680. + unsigned frrem:16;
  122681. + } b;
  122682. +} hfnum_data_t;
  122683. +
  122684. +typedef union hptxsts_data {
  122685. + /** raw register data */
  122686. + uint32_t d32;
  122687. +
  122688. + /** register bits */
  122689. + struct {
  122690. + unsigned ptxfspcavail:16;
  122691. + unsigned ptxqspcavail:8;
  122692. + /** Top of the Periodic Transmit Request Queue
  122693. + * - bit 24 - Terminate (last entry for the selected channel)
  122694. + * - bits 26:25 - Token Type
  122695. + * - 2'b00 - Zero length
  122696. + * - 2'b01 - Ping
  122697. + * - 2'b10 - Disable
  122698. + * - bits 30:27 - Channel Number
  122699. + * - bit 31 - Odd/even microframe
  122700. + */
  122701. + unsigned ptxqtop_terminate:1;
  122702. + unsigned ptxqtop_token:2;
  122703. + unsigned ptxqtop_chnum:4;
  122704. + unsigned ptxqtop_odd:1;
  122705. + } b;
  122706. +} hptxsts_data_t;
  122707. +
  122708. +/**
  122709. + * This union represents the bit fields in the Host Port Control and Status
  122710. + * Register. Read the register into the <i>d32</i> member then set/clear the
  122711. + * bits using the <i>b</i>it elements. Write the <i>d32</i> member to the
  122712. + * hprt0 register.
  122713. + */
  122714. +typedef union hprt0_data {
  122715. + /** raw register data */
  122716. + uint32_t d32;
  122717. + /** register bits */
  122718. + struct {
  122719. + unsigned prtconnsts:1;
  122720. + unsigned prtconndet:1;
  122721. + unsigned prtena:1;
  122722. + unsigned prtenchng:1;
  122723. + unsigned prtovrcurract:1;
  122724. + unsigned prtovrcurrchng:1;
  122725. + unsigned prtres:1;
  122726. + unsigned prtsusp:1;
  122727. + unsigned prtrst:1;
  122728. + unsigned reserved9:1;
  122729. + unsigned prtlnsts:2;
  122730. + unsigned prtpwr:1;
  122731. + unsigned prttstctl:4;
  122732. + unsigned prtspd:2;
  122733. +#define DWC_HPRT0_PRTSPD_HIGH_SPEED 0
  122734. +#define DWC_HPRT0_PRTSPD_FULL_SPEED 1
  122735. +#define DWC_HPRT0_PRTSPD_LOW_SPEED 2
  122736. + unsigned reserved19_31:13;
  122737. + } b;
  122738. +} hprt0_data_t;
  122739. +
  122740. +/**
  122741. + * This union represents the bit fields in the Host All Interrupt
  122742. + * Register.
  122743. + */
  122744. +typedef union haint_data {
  122745. + /** raw register data */
  122746. + uint32_t d32;
  122747. + /** register bits */
  122748. + struct {
  122749. + unsigned ch0:1;
  122750. + unsigned ch1:1;
  122751. + unsigned ch2:1;
  122752. + unsigned ch3:1;
  122753. + unsigned ch4:1;
  122754. + unsigned ch5:1;
  122755. + unsigned ch6:1;
  122756. + unsigned ch7:1;
  122757. + unsigned ch8:1;
  122758. + unsigned ch9:1;
  122759. + unsigned ch10:1;
  122760. + unsigned ch11:1;
  122761. + unsigned ch12:1;
  122762. + unsigned ch13:1;
  122763. + unsigned ch14:1;
  122764. + unsigned ch15:1;
  122765. + unsigned reserved:16;
  122766. + } b;
  122767. +
  122768. + struct {
  122769. + unsigned chint:16;
  122770. + unsigned reserved:16;
  122771. + } b2;
  122772. +} haint_data_t;
  122773. +
  122774. +/**
  122775. + * This union represents the bit fields in the Host All Interrupt
  122776. + * Register.
  122777. + */
  122778. +typedef union haintmsk_data {
  122779. + /** raw register data */
  122780. + uint32_t d32;
  122781. + /** register bits */
  122782. + struct {
  122783. + unsigned ch0:1;
  122784. + unsigned ch1:1;
  122785. + unsigned ch2:1;
  122786. + unsigned ch3:1;
  122787. + unsigned ch4:1;
  122788. + unsigned ch5:1;
  122789. + unsigned ch6:1;
  122790. + unsigned ch7:1;
  122791. + unsigned ch8:1;
  122792. + unsigned ch9:1;
  122793. + unsigned ch10:1;
  122794. + unsigned ch11:1;
  122795. + unsigned ch12:1;
  122796. + unsigned ch13:1;
  122797. + unsigned ch14:1;
  122798. + unsigned ch15:1;
  122799. + unsigned reserved:16;
  122800. + } b;
  122801. +
  122802. + struct {
  122803. + unsigned chint:16;
  122804. + unsigned reserved:16;
  122805. + } b2;
  122806. +} haintmsk_data_t;
  122807. +
  122808. +/**
  122809. + * Host Channel Specific Registers. <i>500h-5FCh</i>
  122810. + */
  122811. +typedef struct dwc_otg_hc_regs {
  122812. + /** Host Channel 0 Characteristic Register. <i>Offset: 500h + (chan_num * 20h) + 00h</i> */
  122813. + volatile uint32_t hcchar;
  122814. + /** Host Channel 0 Split Control Register. <i>Offset: 500h + (chan_num * 20h) + 04h</i> */
  122815. + volatile uint32_t hcsplt;
  122816. + /** Host Channel 0 Interrupt Register. <i>Offset: 500h + (chan_num * 20h) + 08h</i> */
  122817. + volatile uint32_t hcint;
  122818. + /** Host Channel 0 Interrupt Mask Register. <i>Offset: 500h + (chan_num * 20h) + 0Ch</i> */
  122819. + volatile uint32_t hcintmsk;
  122820. + /** Host Channel 0 Transfer Size Register. <i>Offset: 500h + (chan_num * 20h) + 10h</i> */
  122821. + volatile uint32_t hctsiz;
  122822. + /** Host Channel 0 DMA Address Register. <i>Offset: 500h + (chan_num * 20h) + 14h</i> */
  122823. + volatile uint32_t hcdma;
  122824. + volatile uint32_t reserved;
  122825. + /** Host Channel 0 DMA Buffer Address Register. <i>Offset: 500h + (chan_num * 20h) + 1Ch</i> */
  122826. + volatile uint32_t hcdmab;
  122827. +} dwc_otg_hc_regs_t;
  122828. +
  122829. +/**
  122830. + * This union represents the bit fields in the Host Channel Characteristics
  122831. + * Register. Read the register into the <i>d32</i> member then set/clear the
  122832. + * bits using the <i>b</i>it elements. Write the <i>d32</i> member to the
  122833. + * hcchar register.
  122834. + */
  122835. +typedef union hcchar_data {
  122836. + /** raw register data */
  122837. + uint32_t d32;
  122838. +
  122839. + /** register bits */
  122840. + struct {
  122841. + /** Maximum packet size in bytes */
  122842. + unsigned mps:11;
  122843. +
  122844. + /** Endpoint number */
  122845. + unsigned epnum:4;
  122846. +
  122847. + /** 0: OUT, 1: IN */
  122848. + unsigned epdir:1;
  122849. +
  122850. + unsigned reserved:1;
  122851. +
  122852. + /** 0: Full/high speed device, 1: Low speed device */
  122853. + unsigned lspddev:1;
  122854. +
  122855. + /** 0: Control, 1: Isoc, 2: Bulk, 3: Intr */
  122856. + unsigned eptype:2;
  122857. +
  122858. + /** Packets per frame for periodic transfers. 0 is reserved. */
  122859. + unsigned multicnt:2;
  122860. +
  122861. + /** Device address */
  122862. + unsigned devaddr:7;
  122863. +
  122864. + /**
  122865. + * Frame to transmit periodic transaction.
  122866. + * 0: even, 1: odd
  122867. + */
  122868. + unsigned oddfrm:1;
  122869. +
  122870. + /** Channel disable */
  122871. + unsigned chdis:1;
  122872. +
  122873. + /** Channel enable */
  122874. + unsigned chen:1;
  122875. + } b;
  122876. +} hcchar_data_t;
  122877. +
  122878. +typedef union hcsplt_data {
  122879. + /** raw register data */
  122880. + uint32_t d32;
  122881. +
  122882. + /** register bits */
  122883. + struct {
  122884. + /** Port Address */
  122885. + unsigned prtaddr:7;
  122886. +
  122887. + /** Hub Address */
  122888. + unsigned hubaddr:7;
  122889. +
  122890. + /** Transaction Position */
  122891. + unsigned xactpos:2;
  122892. +#define DWC_HCSPLIT_XACTPOS_MID 0
  122893. +#define DWC_HCSPLIT_XACTPOS_END 1
  122894. +#define DWC_HCSPLIT_XACTPOS_BEGIN 2
  122895. +#define DWC_HCSPLIT_XACTPOS_ALL 3
  122896. +
  122897. + /** Do Complete Split */
  122898. + unsigned compsplt:1;
  122899. +
  122900. + /** Reserved */
  122901. + unsigned reserved:14;
  122902. +
  122903. + /** Split Enble */
  122904. + unsigned spltena:1;
  122905. + } b;
  122906. +} hcsplt_data_t;
  122907. +
  122908. +/**
  122909. + * This union represents the bit fields in the Host All Interrupt
  122910. + * Register.
  122911. + */
  122912. +typedef union hcint_data {
  122913. + /** raw register data */
  122914. + uint32_t d32;
  122915. + /** register bits */
  122916. + struct {
  122917. + /** Transfer Complete */
  122918. + unsigned xfercomp:1;
  122919. + /** Channel Halted */
  122920. + unsigned chhltd:1;
  122921. + /** AHB Error */
  122922. + unsigned ahberr:1;
  122923. + /** STALL Response Received */
  122924. + unsigned stall:1;
  122925. + /** NAK Response Received */
  122926. + unsigned nak:1;
  122927. + /** ACK Response Received */
  122928. + unsigned ack:1;
  122929. + /** NYET Response Received */
  122930. + unsigned nyet:1;
  122931. + /** Transaction Err */
  122932. + unsigned xacterr:1;
  122933. + /** Babble Error */
  122934. + unsigned bblerr:1;
  122935. + /** Frame Overrun */
  122936. + unsigned frmovrun:1;
  122937. + /** Data Toggle Error */
  122938. + unsigned datatglerr:1;
  122939. + /** Buffer Not Available (only for DDMA mode) */
  122940. + unsigned bna:1;
  122941. + /** Exessive transaction error (only for DDMA mode) */
  122942. + unsigned xcs_xact:1;
  122943. + /** Frame List Rollover interrupt */
  122944. + unsigned frm_list_roll:1;
  122945. + /** Reserved */
  122946. + unsigned reserved14_31:18;
  122947. + } b;
  122948. +} hcint_data_t;
  122949. +
  122950. +/**
  122951. + * This union represents the bit fields in the Host Channel Interrupt Mask
  122952. + * Register. Read the register into the <i>d32</i> member then set/clear the
  122953. + * bits using the <i>b</i>it elements. Write the <i>d32</i> member to the
  122954. + * hcintmsk register.
  122955. + */
  122956. +typedef union hcintmsk_data {
  122957. + /** raw register data */
  122958. + uint32_t d32;
  122959. +
  122960. + /** register bits */
  122961. + struct {
  122962. + unsigned xfercompl:1;
  122963. + unsigned chhltd:1;
  122964. + unsigned ahberr:1;
  122965. + unsigned stall:1;
  122966. + unsigned nak:1;
  122967. + unsigned ack:1;
  122968. + unsigned nyet:1;
  122969. + unsigned xacterr:1;
  122970. + unsigned bblerr:1;
  122971. + unsigned frmovrun:1;
  122972. + unsigned datatglerr:1;
  122973. + unsigned bna:1;
  122974. + unsigned xcs_xact:1;
  122975. + unsigned frm_list_roll:1;
  122976. + unsigned reserved14_31:18;
  122977. + } b;
  122978. +} hcintmsk_data_t;
  122979. +
  122980. +/**
  122981. + * This union represents the bit fields in the Host Channel Transfer Size
  122982. + * Register. Read the register into the <i>d32</i> member then set/clear the
  122983. + * bits using the <i>b</i>it elements. Write the <i>d32</i> member to the
  122984. + * hcchar register.
  122985. + */
  122986. +
  122987. +typedef union hctsiz_data {
  122988. + /** raw register data */
  122989. + uint32_t d32;
  122990. +
  122991. + /** register bits */
  122992. + struct {
  122993. + /** Total transfer size in bytes */
  122994. + unsigned xfersize:19;
  122995. +
  122996. + /** Data packets to transfer */
  122997. + unsigned pktcnt:10;
  122998. +
  122999. + /**
  123000. + * Packet ID for next data packet
  123001. + * 0: DATA0
  123002. + * 1: DATA2
  123003. + * 2: DATA1
  123004. + * 3: MDATA (non-Control), SETUP (Control)
  123005. + */
  123006. + unsigned pid:2;
  123007. +#define DWC_HCTSIZ_DATA0 0
  123008. +#define DWC_HCTSIZ_DATA1 2
  123009. +#define DWC_HCTSIZ_DATA2 1
  123010. +#define DWC_HCTSIZ_MDATA 3
  123011. +#define DWC_HCTSIZ_SETUP 3
  123012. +
  123013. + /** Do PING protocol when 1 */
  123014. + unsigned dopng:1;
  123015. + } b;
  123016. +
  123017. + /** register bits */
  123018. + struct {
  123019. + /** Scheduling information */
  123020. + unsigned schinfo:8;
  123021. +
  123022. + /** Number of transfer descriptors.
  123023. + * Max value:
  123024. + * 64 in general,
  123025. + * 256 only for HS isochronous endpoint.
  123026. + */
  123027. + unsigned ntd:8;
  123028. +
  123029. + /** Data packets to transfer */
  123030. + unsigned reserved16_28:13;
  123031. +
  123032. + /**
  123033. + * Packet ID for next data packet
  123034. + * 0: DATA0
  123035. + * 1: DATA2
  123036. + * 2: DATA1
  123037. + * 3: MDATA (non-Control)
  123038. + */
  123039. + unsigned pid:2;
  123040. +
  123041. + /** Do PING protocol when 1 */
  123042. + unsigned dopng:1;
  123043. + } b_ddma;
  123044. +} hctsiz_data_t;
  123045. +
  123046. +/**
  123047. + * This union represents the bit fields in the Host DMA Address
  123048. + * Register used in Descriptor DMA mode.
  123049. + */
  123050. +typedef union hcdma_data {
  123051. + /** raw register data */
  123052. + uint32_t d32;
  123053. + /** register bits */
  123054. + struct {
  123055. + unsigned reserved0_2:3;
  123056. + /** Current Transfer Descriptor. Not used for ISOC */
  123057. + unsigned ctd:8;
  123058. + /** Start Address of Descriptor List */
  123059. + unsigned dma_addr:21;
  123060. + } b;
  123061. +} hcdma_data_t;
  123062. +
  123063. +/**
  123064. + * This union represents the bit fields in the DMA Descriptor
  123065. + * status quadlet for host mode. Read the quadlet into the <i>d32</i> member then
  123066. + * set/clear the bits using the <i>b</i>it elements.
  123067. + */
  123068. +typedef union host_dma_desc_sts {
  123069. + /** raw register data */
  123070. + uint32_t d32;
  123071. + /** quadlet bits */
  123072. +
  123073. + /* for non-isochronous */
  123074. + struct {
  123075. + /** Number of bytes */
  123076. + unsigned n_bytes:17;
  123077. + /** QTD offset to jump when Short Packet received - only for IN EPs */
  123078. + unsigned qtd_offset:6;
  123079. + /**
  123080. + * Set to request the core to jump to alternate QTD if
  123081. + * Short Packet received - only for IN EPs
  123082. + */
  123083. + unsigned a_qtd:1;
  123084. + /**
  123085. + * Setup Packet bit. When set indicates that buffer contains
  123086. + * setup packet.
  123087. + */
  123088. + unsigned sup:1;
  123089. + /** Interrupt On Complete */
  123090. + unsigned ioc:1;
  123091. + /** End of List */
  123092. + unsigned eol:1;
  123093. + unsigned reserved27:1;
  123094. + /** Rx/Tx Status */
  123095. + unsigned sts:2;
  123096. +#define DMA_DESC_STS_PKTERR 1
  123097. + unsigned reserved30:1;
  123098. + /** Active Bit */
  123099. + unsigned a:1;
  123100. + } b;
  123101. + /* for isochronous */
  123102. + struct {
  123103. + /** Number of bytes */
  123104. + unsigned n_bytes:12;
  123105. + unsigned reserved12_24:13;
  123106. + /** Interrupt On Complete */
  123107. + unsigned ioc:1;
  123108. + unsigned reserved26_27:2;
  123109. + /** Rx/Tx Status */
  123110. + unsigned sts:2;
  123111. + unsigned reserved30:1;
  123112. + /** Active Bit */
  123113. + unsigned a:1;
  123114. + } b_isoc;
  123115. +} host_dma_desc_sts_t;
  123116. +
  123117. +#define MAX_DMA_DESC_SIZE 131071
  123118. +#define MAX_DMA_DESC_NUM_GENERIC 64
  123119. +#define MAX_DMA_DESC_NUM_HS_ISOC 256
  123120. +#define MAX_FRLIST_EN_NUM 64
  123121. +/**
  123122. + * Host-mode DMA Descriptor structure
  123123. + *
  123124. + * DMA Descriptor structure contains two quadlets:
  123125. + * Status quadlet and Data buffer pointer.
  123126. + */
  123127. +typedef struct dwc_otg_host_dma_desc {
  123128. + /** DMA Descriptor status quadlet */
  123129. + host_dma_desc_sts_t status;
  123130. + /** DMA Descriptor data buffer pointer */
  123131. + uint32_t buf;
  123132. +} dwc_otg_host_dma_desc_t;
  123133. +
  123134. +/** OTG Host Interface Structure.
  123135. + *
  123136. + * The OTG Host Interface Structure structure contains information
  123137. + * needed to manage the DWC_otg controller acting in host mode. It
  123138. + * represents the programming view of the host-specific aspects of the
  123139. + * controller.
  123140. + */
  123141. +typedef struct dwc_otg_host_if {
  123142. + /** Host Global Registers starting at offset 400h.*/
  123143. + dwc_otg_host_global_regs_t *host_global_regs;
  123144. +#define DWC_OTG_HOST_GLOBAL_REG_OFFSET 0x400
  123145. +
  123146. + /** Host Port 0 Control and Status Register */
  123147. + volatile uint32_t *hprt0;
  123148. +#define DWC_OTG_HOST_PORT_REGS_OFFSET 0x440
  123149. +
  123150. + /** Host Channel Specific Registers at offsets 500h-5FCh. */
  123151. + dwc_otg_hc_regs_t *hc_regs[MAX_EPS_CHANNELS];
  123152. +#define DWC_OTG_HOST_CHAN_REGS_OFFSET 0x500
  123153. +#define DWC_OTG_CHAN_REGS_OFFSET 0x20
  123154. +
  123155. + /* Host configuration information */
  123156. + /** Number of Host Channels (range: 1-16) */
  123157. + uint8_t num_host_channels;
  123158. + /** Periodic EPs supported (0: no, 1: yes) */
  123159. + uint8_t perio_eps_supported;
  123160. + /** Periodic Tx FIFO Size (Only 1 host periodic Tx FIFO) */
  123161. + uint16_t perio_tx_fifo_size;
  123162. +
  123163. +} dwc_otg_host_if_t;
  123164. +
  123165. +/**
  123166. + * This union represents the bit fields in the Power and Clock Gating Control
  123167. + * Register. Read the register into the <i>d32</i> member then set/clear the
  123168. + * bits using the <i>b</i>it elements.
  123169. + */
  123170. +typedef union pcgcctl_data {
  123171. + /** raw register data */
  123172. + uint32_t d32;
  123173. +
  123174. + /** register bits */
  123175. + struct {
  123176. + /** Stop Pclk */
  123177. + unsigned stoppclk:1;
  123178. + /** Gate Hclk */
  123179. + unsigned gatehclk:1;
  123180. + /** Power Clamp */
  123181. + unsigned pwrclmp:1;
  123182. + /** Reset Power Down Modules */
  123183. + unsigned rstpdwnmodule:1;
  123184. + /** Reserved */
  123185. + unsigned reserved:1;
  123186. + /** Enable Sleep Clock Gating (Enbl_L1Gating) */
  123187. + unsigned enbl_sleep_gating:1;
  123188. + /** PHY In Sleep (PhySleep) */
  123189. + unsigned phy_in_sleep:1;
  123190. + /** Deep Sleep*/
  123191. + unsigned deep_sleep:1;
  123192. + unsigned resetaftsusp:1;
  123193. + unsigned restoremode:1;
  123194. + unsigned enbl_extnd_hiber:1;
  123195. + unsigned extnd_hiber_pwrclmp:1;
  123196. + unsigned extnd_hiber_switch:1;
  123197. + unsigned ess_reg_restored:1;
  123198. + unsigned prt_clk_sel:2;
  123199. + unsigned port_power:1;
  123200. + unsigned max_xcvrselect:2;
  123201. + unsigned max_termsel:1;
  123202. + unsigned mac_dev_addr:7;
  123203. + unsigned p2hd_dev_enum_spd:2;
  123204. + unsigned p2hd_prt_spd:2;
  123205. + unsigned if_dev_mode:1;
  123206. + } b;
  123207. +} pcgcctl_data_t;
  123208. +
  123209. +/**
  123210. + * This union represents the bit fields in the Global Data FIFO Software
  123211. + * Configuration Register. Read the register into the <i>d32</i> member then
  123212. + * set/clear the bits using the <i>b</i>it elements.
  123213. + */
  123214. +typedef union gdfifocfg_data {
  123215. + /* raw register data */
  123216. + uint32_t d32;
  123217. + /** register bits */
  123218. + struct {
  123219. + /** OTG Data FIFO depth */
  123220. + unsigned gdfifocfg:16;
  123221. + /** Start address of EP info controller */
  123222. + unsigned epinfobase:16;
  123223. + } b;
  123224. +} gdfifocfg_data_t;
  123225. +
  123226. +/**
  123227. + * This union represents the bit fields in the Global Power Down Register
  123228. + * Register. Read the register into the <i>d32</i> member then set/clear the
  123229. + * bits using the <i>b</i>it elements.
  123230. + */
  123231. +typedef union gpwrdn_data {
  123232. + /* raw register data */
  123233. + uint32_t d32;
  123234. +
  123235. + /** register bits */
  123236. + struct {
  123237. + /** PMU Interrupt Select */
  123238. + unsigned pmuintsel:1;
  123239. + /** PMU Active */
  123240. + unsigned pmuactv:1;
  123241. + /** Restore */
  123242. + unsigned restore:1;
  123243. + /** Power Down Clamp */
  123244. + unsigned pwrdnclmp:1;
  123245. + /** Power Down Reset */
  123246. + unsigned pwrdnrstn:1;
  123247. + /** Power Down Switch */
  123248. + unsigned pwrdnswtch:1;
  123249. + /** Disable VBUS */
  123250. + unsigned dis_vbus:1;
  123251. + /** Line State Change */
  123252. + unsigned lnstschng:1;
  123253. + /** Line state change mask */
  123254. + unsigned lnstchng_msk:1;
  123255. + /** Reset Detected */
  123256. + unsigned rst_det:1;
  123257. + /** Reset Detect mask */
  123258. + unsigned rst_det_msk:1;
  123259. + /** Disconnect Detected */
  123260. + unsigned disconn_det:1;
  123261. + /** Disconnect Detect mask */
  123262. + unsigned disconn_det_msk:1;
  123263. + /** Connect Detected*/
  123264. + unsigned connect_det:1;
  123265. + /** Connect Detected Mask*/
  123266. + unsigned connect_det_msk:1;
  123267. + /** SRP Detected */
  123268. + unsigned srp_det:1;
  123269. + /** SRP Detect mask */
  123270. + unsigned srp_det_msk:1;
  123271. + /** Status Change Interrupt */
  123272. + unsigned sts_chngint:1;
  123273. + /** Status Change Interrupt Mask */
  123274. + unsigned sts_chngint_msk:1;
  123275. + /** Line State */
  123276. + unsigned linestate:2;
  123277. + /** Indicates current mode(status of IDDIG signal) */
  123278. + unsigned idsts:1;
  123279. + /** B Session Valid signal status*/
  123280. + unsigned bsessvld:1;
  123281. + /** ADP Event Detected */
  123282. + unsigned adp_int:1;
  123283. + /** Multi Valued ID pin */
  123284. + unsigned mult_val_id_bc:5;
  123285. + /** Reserved 24_31 */
  123286. + unsigned reserved29_31:3;
  123287. + } b;
  123288. +} gpwrdn_data_t;
  123289. +
  123290. +#endif
  123291. diff -Nur linux-3.18.14/drivers/usb/host/dwc_otg/Makefile linux-rpi/drivers/usb/host/dwc_otg/Makefile
  123292. --- linux-3.18.14/drivers/usb/host/dwc_otg/Makefile 1969-12-31 18:00:00.000000000 -0600
  123293. +++ linux-rpi/drivers/usb/host/dwc_otg/Makefile 2015-05-31 14:46:12.901660961 -0500
  123294. @@ -0,0 +1,82 @@
  123295. +#
  123296. +# Makefile for DWC_otg Highspeed USB controller driver
  123297. +#
  123298. +
  123299. +ifneq ($(KERNELRELEASE),)
  123300. +
  123301. +# Use the BUS_INTERFACE variable to compile the software for either
  123302. +# PCI(PCI_INTERFACE) or LM(LM_INTERFACE) bus.
  123303. +ifeq ($(BUS_INTERFACE),)
  123304. +# BUS_INTERFACE = -DPCI_INTERFACE
  123305. +# BUS_INTERFACE = -DLM_INTERFACE
  123306. + BUS_INTERFACE = -DPLATFORM_INTERFACE
  123307. +endif
  123308. +
  123309. +#ccflags-y += -DDEBUG
  123310. +#ccflags-y += -DDWC_OTG_DEBUGLEV=1 # reduce common debug msgs
  123311. +
  123312. +# Use one of the following flags to compile the software in host-only or
  123313. +# device-only mode.
  123314. +#ccflags-y += -DDWC_HOST_ONLY
  123315. +#ccflags-y += -DDWC_DEVICE_ONLY
  123316. +
  123317. +ccflags-y += -Dlinux -DDWC_HS_ELECT_TST
  123318. +#ccflags-y += -DDWC_EN_ISOC
  123319. +ccflags-y += -I$(obj)/../dwc_common_port
  123320. +#ccflags-y += -I$(PORTLIB)
  123321. +ccflags-y += -DDWC_LINUX
  123322. +ccflags-y += $(CFI)
  123323. +ccflags-y += $(BUS_INTERFACE)
  123324. +#ccflags-y += -DDWC_DEV_SRPCAP
  123325. +
  123326. +obj-$(CONFIG_USB_DWCOTG) += dwc_otg.o
  123327. +
  123328. +dwc_otg-objs := dwc_otg_driver.o dwc_otg_attr.o
  123329. +dwc_otg-objs += dwc_otg_cil.o dwc_otg_cil_intr.o
  123330. +dwc_otg-objs += dwc_otg_pcd_linux.o dwc_otg_pcd.o dwc_otg_pcd_intr.o
  123331. +dwc_otg-objs += dwc_otg_hcd.o dwc_otg_hcd_linux.o dwc_otg_hcd_intr.o dwc_otg_hcd_queue.o dwc_otg_hcd_ddma.o
  123332. +dwc_otg-objs += dwc_otg_adp.o
  123333. +dwc_otg-objs += dwc_otg_fiq_fsm.o
  123334. +dwc_otg-objs += dwc_otg_fiq_stub.o
  123335. +ifneq ($(CFI),)
  123336. +dwc_otg-objs += dwc_otg_cfi.o
  123337. +endif
  123338. +
  123339. +kernrelwd := $(subst ., ,$(KERNELRELEASE))
  123340. +kernrel3 := $(word 1,$(kernrelwd)).$(word 2,$(kernrelwd)).$(word 3,$(kernrelwd))
  123341. +
  123342. +ifneq ($(kernrel3),2.6.20)
  123343. +ccflags-y += $(CPPFLAGS)
  123344. +endif
  123345. +
  123346. +else
  123347. +
  123348. +PWD := $(shell pwd)
  123349. +PORTLIB := $(PWD)/../dwc_common_port
  123350. +
  123351. +# Command paths
  123352. +CTAGS := $(CTAGS)
  123353. +DOXYGEN := $(DOXYGEN)
  123354. +
  123355. +default: portlib
  123356. + $(MAKE) -C$(KDIR) M=$(PWD) ARCH=$(ARCH) CROSS_COMPILE=$(CROSS_COMPILE) modules
  123357. +
  123358. +install: default
  123359. + $(MAKE) -C$(KDIR) M=$(PORTLIB) modules_install
  123360. + $(MAKE) -C$(KDIR) M=$(PWD) modules_install
  123361. +
  123362. +portlib:
  123363. + $(MAKE) -C$(KDIR) M=$(PORTLIB) ARCH=$(ARCH) CROSS_COMPILE=$(CROSS_COMPILE) modules
  123364. + cp $(PORTLIB)/Module.symvers $(PWD)/
  123365. +
  123366. +docs: $(wildcard *.[hc]) doc/doxygen.cfg
  123367. + $(DOXYGEN) doc/doxygen.cfg
  123368. +
  123369. +tags: $(wildcard *.[hc])
  123370. + $(CTAGS) -e $(wildcard *.[hc]) $(wildcard linux/*.[hc]) $(wildcard $(KDIR)/include/linux/usb*.h)
  123371. +
  123372. +
  123373. +clean:
  123374. + rm -rf *.o *.ko .*cmd *.mod.c .tmp_versions Module.symvers
  123375. +
  123376. +endif
  123377. diff -Nur linux-3.18.14/drivers/usb/host/dwc_otg/test/dwc_otg_test.pm linux-rpi/drivers/usb/host/dwc_otg/test/dwc_otg_test.pm
  123378. --- linux-3.18.14/drivers/usb/host/dwc_otg/test/dwc_otg_test.pm 1969-12-31 18:00:00.000000000 -0600
  123379. +++ linux-rpi/drivers/usb/host/dwc_otg/test/dwc_otg_test.pm 2015-05-31 14:46:12.909660961 -0500
  123380. @@ -0,0 +1,337 @@
  123381. +package dwc_otg_test;
  123382. +
  123383. +use strict;
  123384. +use Exporter ();
  123385. +
  123386. +use vars qw(@ISA @EXPORT
  123387. +$sysfsdir $paramdir $errors $params
  123388. +);
  123389. +
  123390. +@ISA = qw(Exporter);
  123391. +
  123392. +#
  123393. +# Globals
  123394. +#
  123395. +$sysfsdir = "/sys/devices/lm0";
  123396. +$paramdir = "/sys/module/dwc_otg";
  123397. +$errors = 0;
  123398. +
  123399. +$params = [
  123400. + {
  123401. + NAME => "otg_cap",
  123402. + DEFAULT => 0,
  123403. + ENUM => [],
  123404. + LOW => 0,
  123405. + HIGH => 2
  123406. + },
  123407. + {
  123408. + NAME => "dma_enable",
  123409. + DEFAULT => 0,
  123410. + ENUM => [],
  123411. + LOW => 0,
  123412. + HIGH => 1
  123413. + },
  123414. + {
  123415. + NAME => "dma_burst_size",
  123416. + DEFAULT => 32,
  123417. + ENUM => [1, 4, 8, 16, 32, 64, 128, 256],
  123418. + LOW => 1,
  123419. + HIGH => 256
  123420. + },
  123421. + {
  123422. + NAME => "host_speed",
  123423. + DEFAULT => 0,
  123424. + ENUM => [],
  123425. + LOW => 0,
  123426. + HIGH => 1
  123427. + },
  123428. + {
  123429. + NAME => "host_support_fs_ls_low_power",
  123430. + DEFAULT => 0,
  123431. + ENUM => [],
  123432. + LOW => 0,
  123433. + HIGH => 1
  123434. + },
  123435. + {
  123436. + NAME => "host_ls_low_power_phy_clk",
  123437. + DEFAULT => 0,
  123438. + ENUM => [],
  123439. + LOW => 0,
  123440. + HIGH => 1
  123441. + },
  123442. + {
  123443. + NAME => "dev_speed",
  123444. + DEFAULT => 0,
  123445. + ENUM => [],
  123446. + LOW => 0,
  123447. + HIGH => 1
  123448. + },
  123449. + {
  123450. + NAME => "enable_dynamic_fifo",
  123451. + DEFAULT => 1,
  123452. + ENUM => [],
  123453. + LOW => 0,
  123454. + HIGH => 1
  123455. + },
  123456. + {
  123457. + NAME => "data_fifo_size",
  123458. + DEFAULT => 8192,
  123459. + ENUM => [],
  123460. + LOW => 32,
  123461. + HIGH => 32768
  123462. + },
  123463. + {
  123464. + NAME => "dev_rx_fifo_size",
  123465. + DEFAULT => 1064,
  123466. + ENUM => [],
  123467. + LOW => 16,
  123468. + HIGH => 32768
  123469. + },
  123470. + {
  123471. + NAME => "dev_nperio_tx_fifo_size",
  123472. + DEFAULT => 1024,
  123473. + ENUM => [],
  123474. + LOW => 16,
  123475. + HIGH => 32768
  123476. + },
  123477. + {
  123478. + NAME => "dev_perio_tx_fifo_size_1",
  123479. + DEFAULT => 256,
  123480. + ENUM => [],
  123481. + LOW => 4,
  123482. + HIGH => 768
  123483. + },
  123484. + {
  123485. + NAME => "dev_perio_tx_fifo_size_2",
  123486. + DEFAULT => 256,
  123487. + ENUM => [],
  123488. + LOW => 4,
  123489. + HIGH => 768
  123490. + },
  123491. + {
  123492. + NAME => "dev_perio_tx_fifo_size_3",
  123493. + DEFAULT => 256,
  123494. + ENUM => [],
  123495. + LOW => 4,
  123496. + HIGH => 768
  123497. + },
  123498. + {
  123499. + NAME => "dev_perio_tx_fifo_size_4",
  123500. + DEFAULT => 256,
  123501. + ENUM => [],
  123502. + LOW => 4,
  123503. + HIGH => 768
  123504. + },
  123505. + {
  123506. + NAME => "dev_perio_tx_fifo_size_5",
  123507. + DEFAULT => 256,
  123508. + ENUM => [],
  123509. + LOW => 4,
  123510. + HIGH => 768
  123511. + },
  123512. + {
  123513. + NAME => "dev_perio_tx_fifo_size_6",
  123514. + DEFAULT => 256,
  123515. + ENUM => [],
  123516. + LOW => 4,
  123517. + HIGH => 768
  123518. + },
  123519. + {
  123520. + NAME => "dev_perio_tx_fifo_size_7",
  123521. + DEFAULT => 256,
  123522. + ENUM => [],
  123523. + LOW => 4,
  123524. + HIGH => 768
  123525. + },
  123526. + {
  123527. + NAME => "dev_perio_tx_fifo_size_8",
  123528. + DEFAULT => 256,
  123529. + ENUM => [],
  123530. + LOW => 4,
  123531. + HIGH => 768
  123532. + },
  123533. + {
  123534. + NAME => "dev_perio_tx_fifo_size_9",
  123535. + DEFAULT => 256,
  123536. + ENUM => [],
  123537. + LOW => 4,
  123538. + HIGH => 768
  123539. + },
  123540. + {
  123541. + NAME => "dev_perio_tx_fifo_size_10",
  123542. + DEFAULT => 256,
  123543. + ENUM => [],
  123544. + LOW => 4,
  123545. + HIGH => 768
  123546. + },
  123547. + {
  123548. + NAME => "dev_perio_tx_fifo_size_11",
  123549. + DEFAULT => 256,
  123550. + ENUM => [],
  123551. + LOW => 4,
  123552. + HIGH => 768
  123553. + },
  123554. + {
  123555. + NAME => "dev_perio_tx_fifo_size_12",
  123556. + DEFAULT => 256,
  123557. + ENUM => [],
  123558. + LOW => 4,
  123559. + HIGH => 768
  123560. + },
  123561. + {
  123562. + NAME => "dev_perio_tx_fifo_size_13",
  123563. + DEFAULT => 256,
  123564. + ENUM => [],
  123565. + LOW => 4,
  123566. + HIGH => 768
  123567. + },
  123568. + {
  123569. + NAME => "dev_perio_tx_fifo_size_14",
  123570. + DEFAULT => 256,
  123571. + ENUM => [],
  123572. + LOW => 4,
  123573. + HIGH => 768
  123574. + },
  123575. + {
  123576. + NAME => "dev_perio_tx_fifo_size_15",
  123577. + DEFAULT => 256,
  123578. + ENUM => [],
  123579. + LOW => 4,
  123580. + HIGH => 768
  123581. + },
  123582. + {
  123583. + NAME => "host_rx_fifo_size",
  123584. + DEFAULT => 1024,
  123585. + ENUM => [],
  123586. + LOW => 16,
  123587. + HIGH => 32768
  123588. + },
  123589. + {
  123590. + NAME => "host_nperio_tx_fifo_size",
  123591. + DEFAULT => 1024,
  123592. + ENUM => [],
  123593. + LOW => 16,
  123594. + HIGH => 32768
  123595. + },
  123596. + {
  123597. + NAME => "host_perio_tx_fifo_size",
  123598. + DEFAULT => 1024,
  123599. + ENUM => [],
  123600. + LOW => 16,
  123601. + HIGH => 32768
  123602. + },
  123603. + {
  123604. + NAME => "max_transfer_size",
  123605. + DEFAULT => 65535,
  123606. + ENUM => [],
  123607. + LOW => 2047,
  123608. + HIGH => 65535
  123609. + },
  123610. + {
  123611. + NAME => "max_packet_count",
  123612. + DEFAULT => 511,
  123613. + ENUM => [],
  123614. + LOW => 15,
  123615. + HIGH => 511
  123616. + },
  123617. + {
  123618. + NAME => "host_channels",
  123619. + DEFAULT => 12,
  123620. + ENUM => [],
  123621. + LOW => 1,
  123622. + HIGH => 16
  123623. + },
  123624. + {
  123625. + NAME => "dev_endpoints",
  123626. + DEFAULT => 6,
  123627. + ENUM => [],
  123628. + LOW => 1,
  123629. + HIGH => 15
  123630. + },
  123631. + {
  123632. + NAME => "phy_type",
  123633. + DEFAULT => 1,
  123634. + ENUM => [],
  123635. + LOW => 0,
  123636. + HIGH => 2
  123637. + },
  123638. + {
  123639. + NAME => "phy_utmi_width",
  123640. + DEFAULT => 16,
  123641. + ENUM => [8, 16],
  123642. + LOW => 8,
  123643. + HIGH => 16
  123644. + },
  123645. + {
  123646. + NAME => "phy_ulpi_ddr",
  123647. + DEFAULT => 0,
  123648. + ENUM => [],
  123649. + LOW => 0,
  123650. + HIGH => 1
  123651. + },
  123652. + ];
  123653. +
  123654. +
  123655. +#
  123656. +#
  123657. +sub check_arch {
  123658. + $_ = `uname -m`;
  123659. + chomp;
  123660. + unless (m/armv4tl/) {
  123661. + warn "# \n# Can't execute on $_. Run on integrator platform.\n# \n";
  123662. + return 0;
  123663. + }
  123664. + return 1;
  123665. +}
  123666. +
  123667. +#
  123668. +#
  123669. +sub load_module {
  123670. + my $params = shift;
  123671. + print "\nRemoving Module\n";
  123672. + system "rmmod dwc_otg";
  123673. + print "Loading Module\n";
  123674. + if ($params ne "") {
  123675. + print "Module Parameters: $params\n";
  123676. + }
  123677. + if (system("modprobe dwc_otg $params")) {
  123678. + warn "Unable to load module\n";
  123679. + return 0;
  123680. + }
  123681. + return 1;
  123682. +}
  123683. +
  123684. +#
  123685. +#
  123686. +sub test_status {
  123687. + my $arg = shift;
  123688. +
  123689. + print "\n";
  123690. +
  123691. + if (defined $arg) {
  123692. + warn "WARNING: $arg\n";
  123693. + }
  123694. +
  123695. + if ($errors > 0) {
  123696. + warn "TEST FAILED with $errors errors\n";
  123697. + return 0;
  123698. + } else {
  123699. + print "TEST PASSED\n";
  123700. + return 0 if (defined $arg);
  123701. + }
  123702. + return 1;
  123703. +}
  123704. +
  123705. +#
  123706. +#
  123707. +@EXPORT = qw(
  123708. +$sysfsdir
  123709. +$paramdir
  123710. +$params
  123711. +$errors
  123712. +check_arch
  123713. +load_module
  123714. +test_status
  123715. +);
  123716. +
  123717. +1;
  123718. diff -Nur linux-3.18.14/drivers/usb/host/dwc_otg/test/Makefile linux-rpi/drivers/usb/host/dwc_otg/test/Makefile
  123719. --- linux-3.18.14/drivers/usb/host/dwc_otg/test/Makefile 1969-12-31 18:00:00.000000000 -0600
  123720. +++ linux-rpi/drivers/usb/host/dwc_otg/test/Makefile 2015-05-31 14:46:12.909660961 -0500
  123721. @@ -0,0 +1,16 @@
  123722. +
  123723. +PERL=/usr/bin/perl
  123724. +PL_TESTS=test_sysfs.pl test_mod_param.pl
  123725. +
  123726. +.PHONY : test
  123727. +test : perl_tests
  123728. +
  123729. +perl_tests :
  123730. + @echo
  123731. + @echo Running perl tests
  123732. + @for test in $(PL_TESTS); do \
  123733. + if $(PERL) ./$$test ; then \
  123734. + echo "=======> $$test, PASSED" ; \
  123735. + else echo "=======> $$test, FAILED" ; \
  123736. + fi \
  123737. + done
  123738. diff -Nur linux-3.18.14/drivers/usb/host/dwc_otg/test/test_mod_param.pl linux-rpi/drivers/usb/host/dwc_otg/test/test_mod_param.pl
  123739. --- linux-3.18.14/drivers/usb/host/dwc_otg/test/test_mod_param.pl 1969-12-31 18:00:00.000000000 -0600
  123740. +++ linux-rpi/drivers/usb/host/dwc_otg/test/test_mod_param.pl 2015-05-31 14:46:12.909660961 -0500
  123741. @@ -0,0 +1,133 @@
  123742. +#!/usr/bin/perl -w
  123743. +#
  123744. +# Run this program on the integrator.
  123745. +#
  123746. +# - Tests module parameter default values.
  123747. +# - Tests setting of valid module parameter values via modprobe.
  123748. +# - Tests invalid module parameter values.
  123749. +# -----------------------------------------------------------------------------
  123750. +use strict;
  123751. +use dwc_otg_test;
  123752. +
  123753. +check_arch() or die;
  123754. +
  123755. +#
  123756. +#
  123757. +sub test {
  123758. + my ($param,$expected) = @_;
  123759. + my $value = get($param);
  123760. +
  123761. + if ($value == $expected) {
  123762. + print "$param = $value, okay\n";
  123763. + }
  123764. +
  123765. + else {
  123766. + warn "ERROR: value of $param != $expected, $value\n";
  123767. + $errors ++;
  123768. + }
  123769. +}
  123770. +
  123771. +#
  123772. +#
  123773. +sub get {
  123774. + my $param = shift;
  123775. + my $tmp = `cat $paramdir/$param`;
  123776. + chomp $tmp;
  123777. + return $tmp;
  123778. +}
  123779. +
  123780. +#
  123781. +#
  123782. +sub test_main {
  123783. +
  123784. + print "\nTesting Module Parameters\n";
  123785. +
  123786. + load_module("") or die;
  123787. +
  123788. + # Test initial values
  123789. + print "\nTesting Default Values\n";
  123790. + foreach (@{$params}) {
  123791. + test ($_->{NAME}, $_->{DEFAULT});
  123792. + }
  123793. +
  123794. + # Test low value
  123795. + print "\nTesting Low Value\n";
  123796. + my $cmd_params = "";
  123797. + foreach (@{$params}) {
  123798. + $cmd_params = $cmd_params . "$_->{NAME}=$_->{LOW} ";
  123799. + }
  123800. + load_module($cmd_params) or die;
  123801. +
  123802. + foreach (@{$params}) {
  123803. + test ($_->{NAME}, $_->{LOW});
  123804. + }
  123805. +
  123806. + # Test high value
  123807. + print "\nTesting High Value\n";
  123808. + $cmd_params = "";
  123809. + foreach (@{$params}) {
  123810. + $cmd_params = $cmd_params . "$_->{NAME}=$_->{HIGH} ";
  123811. + }
  123812. + load_module($cmd_params) or die;
  123813. +
  123814. + foreach (@{$params}) {
  123815. + test ($_->{NAME}, $_->{HIGH});
  123816. + }
  123817. +
  123818. + # Test Enum
  123819. + print "\nTesting Enumerated\n";
  123820. + foreach (@{$params}) {
  123821. + if (defined $_->{ENUM}) {
  123822. + my $value;
  123823. + foreach $value (@{$_->{ENUM}}) {
  123824. + $cmd_params = "$_->{NAME}=$value";
  123825. + load_module($cmd_params) or die;
  123826. + test ($_->{NAME}, $value);
  123827. + }
  123828. + }
  123829. + }
  123830. +
  123831. + # Test Invalid Values
  123832. + print "\nTesting Invalid Values\n";
  123833. + $cmd_params = "";
  123834. + foreach (@{$params}) {
  123835. + $cmd_params = $cmd_params . sprintf "$_->{NAME}=%d ", $_->{LOW}-1;
  123836. + }
  123837. + load_module($cmd_params) or die;
  123838. +
  123839. + foreach (@{$params}) {
  123840. + test ($_->{NAME}, $_->{DEFAULT});
  123841. + }
  123842. +
  123843. + $cmd_params = "";
  123844. + foreach (@{$params}) {
  123845. + $cmd_params = $cmd_params . sprintf "$_->{NAME}=%d ", $_->{HIGH}+1;
  123846. + }
  123847. + load_module($cmd_params) or die;
  123848. +
  123849. + foreach (@{$params}) {
  123850. + test ($_->{NAME}, $_->{DEFAULT});
  123851. + }
  123852. +
  123853. + print "\nTesting Enumerated\n";
  123854. + foreach (@{$params}) {
  123855. + if (defined $_->{ENUM}) {
  123856. + my $value;
  123857. + foreach $value (@{$_->{ENUM}}) {
  123858. + $value = $value + 1;
  123859. + $cmd_params = "$_->{NAME}=$value";
  123860. + load_module($cmd_params) or die;
  123861. + test ($_->{NAME}, $_->{DEFAULT});
  123862. + $value = $value - 2;
  123863. + $cmd_params = "$_->{NAME}=$value";
  123864. + load_module($cmd_params) or die;
  123865. + test ($_->{NAME}, $_->{DEFAULT});
  123866. + }
  123867. + }
  123868. + }
  123869. +
  123870. + test_status() or die;
  123871. +}
  123872. +
  123873. +test_main();
  123874. +0;
  123875. diff -Nur linux-3.18.14/drivers/usb/host/dwc_otg/test/test_sysfs.pl linux-rpi/drivers/usb/host/dwc_otg/test/test_sysfs.pl
  123876. --- linux-3.18.14/drivers/usb/host/dwc_otg/test/test_sysfs.pl 1969-12-31 18:00:00.000000000 -0600
  123877. +++ linux-rpi/drivers/usb/host/dwc_otg/test/test_sysfs.pl 2015-05-31 14:46:12.909660961 -0500
  123878. @@ -0,0 +1,193 @@
  123879. +#!/usr/bin/perl -w
  123880. +#
  123881. +# Run this program on the integrator
  123882. +# - Tests select sysfs attributes.
  123883. +# - Todo ... test more attributes, hnp/srp, buspower/bussuspend, etc.
  123884. +# -----------------------------------------------------------------------------
  123885. +use strict;
  123886. +use dwc_otg_test;
  123887. +
  123888. +check_arch() or die;
  123889. +
  123890. +#
  123891. +#
  123892. +sub test {
  123893. + my ($attr,$expected) = @_;
  123894. + my $string = get($attr);
  123895. +
  123896. + if ($string eq $expected) {
  123897. + printf("$attr = $string, okay\n");
  123898. + }
  123899. + else {
  123900. + warn "ERROR: value of $attr != $expected, $string\n";
  123901. + $errors ++;
  123902. + }
  123903. +}
  123904. +
  123905. +#
  123906. +#
  123907. +sub set {
  123908. + my ($reg, $value) = @_;
  123909. + system "echo $value > $sysfsdir/$reg";
  123910. +}
  123911. +
  123912. +#
  123913. +#
  123914. +sub get {
  123915. + my $attr = shift;
  123916. + my $string = `cat $sysfsdir/$attr`;
  123917. + chomp $string;
  123918. + if ($string =~ m/\s\=\s/) {
  123919. + my $tmp;
  123920. + ($tmp, $string) = split /\s=\s/, $string;
  123921. + }
  123922. + return $string;
  123923. +}
  123924. +
  123925. +#
  123926. +#
  123927. +sub test_main {
  123928. + print("\nTesting Sysfs Attributes\n");
  123929. +
  123930. + load_module("") or die;
  123931. +
  123932. + # Test initial values of regoffset/regvalue/guid/gsnpsid
  123933. + print("\nTesting Default Values\n");
  123934. +
  123935. + test("regoffset", "0xffffffff");
  123936. + test("regvalue", "invalid offset");
  123937. + test("guid", "0x12345678"); # this will fail if it has been changed
  123938. + test("gsnpsid", "0x4f54200a");
  123939. +
  123940. + # Test operation of regoffset/regvalue
  123941. + print("\nTesting regoffset\n");
  123942. + set('regoffset', '5a5a5a5a');
  123943. + test("regoffset", "0xffffffff");
  123944. +
  123945. + set('regoffset', '0');
  123946. + test("regoffset", "0x00000000");
  123947. +
  123948. + set('regoffset', '40000');
  123949. + test("regoffset", "0x00000000");
  123950. +
  123951. + set('regoffset', '3ffff');
  123952. + test("regoffset", "0x0003ffff");
  123953. +
  123954. + set('regoffset', '1');
  123955. + test("regoffset", "0x00000001");
  123956. +
  123957. + print("\nTesting regvalue\n");
  123958. + set('regoffset', '3c');
  123959. + test("regvalue", "0x12345678");
  123960. + set('regvalue', '5a5a5a5a');
  123961. + test("regvalue", "0x5a5a5a5a");
  123962. + set('regvalue','a5a5a5a5');
  123963. + test("regvalue", "0xa5a5a5a5");
  123964. + set('guid','12345678');
  123965. +
  123966. + # Test HNP Capable
  123967. + print("\nTesting HNP Capable bit\n");
  123968. + set('hnpcapable', '1');
  123969. + test("hnpcapable", "0x1");
  123970. + set('hnpcapable','0');
  123971. + test("hnpcapable", "0x0");
  123972. +
  123973. + set('regoffset','0c');
  123974. +
  123975. + my $old = get('gusbcfg');
  123976. + print("setting hnpcapable\n");
  123977. + set('hnpcapable', '1');
  123978. + test("hnpcapable", "0x1");
  123979. + test('gusbcfg', sprintf "0x%08x", (oct ($old) | (1<<9)));
  123980. + test('regvalue', sprintf "0x%08x", (oct ($old) | (1<<9)));
  123981. +
  123982. + $old = get('gusbcfg');
  123983. + print("clearing hnpcapable\n");
  123984. + set('hnpcapable', '0');
  123985. + test("hnpcapable", "0x0");
  123986. + test ('gusbcfg', sprintf "0x%08x", oct ($old) & (~(1<<9)));
  123987. + test ('regvalue', sprintf "0x%08x", oct ($old) & (~(1<<9)));
  123988. +
  123989. + # Test SRP Capable
  123990. + print("\nTesting SRP Capable bit\n");
  123991. + set('srpcapable', '1');
  123992. + test("srpcapable", "0x1");
  123993. + set('srpcapable','0');
  123994. + test("srpcapable", "0x0");
  123995. +
  123996. + set('regoffset','0c');
  123997. +
  123998. + $old = get('gusbcfg');
  123999. + print("setting srpcapable\n");
  124000. + set('srpcapable', '1');
  124001. + test("srpcapable", "0x1");
  124002. + test('gusbcfg', sprintf "0x%08x", (oct ($old) | (1<<8)));
  124003. + test('regvalue', sprintf "0x%08x", (oct ($old) | (1<<8)));
  124004. +
  124005. + $old = get('gusbcfg');
  124006. + print("clearing srpcapable\n");
  124007. + set('srpcapable', '0');
  124008. + test("srpcapable", "0x0");
  124009. + test('gusbcfg', sprintf "0x%08x", oct ($old) & (~(1<<8)));
  124010. + test('regvalue', sprintf "0x%08x", oct ($old) & (~(1<<8)));
  124011. +
  124012. + # Test GGPIO
  124013. + print("\nTesting GGPIO\n");
  124014. + set('ggpio','5a5a5a5a');
  124015. + test('ggpio','0x5a5a0000');
  124016. + set('ggpio','a5a5a5a5');
  124017. + test('ggpio','0xa5a50000');
  124018. + set('ggpio','11110000');
  124019. + test('ggpio','0x11110000');
  124020. + set('ggpio','00001111');
  124021. + test('ggpio','0x00000000');
  124022. +
  124023. + # Test DEVSPEED
  124024. + print("\nTesting DEVSPEED\n");
  124025. + set('regoffset','800');
  124026. + $old = get('regvalue');
  124027. + set('devspeed','0');
  124028. + test('devspeed','0x0');
  124029. + test('regvalue',sprintf("0x%08x", oct($old) & ~(0x3)));
  124030. + set('devspeed','1');
  124031. + test('devspeed','0x1');
  124032. + test('regvalue',sprintf("0x%08x", oct($old) & ~(0x3) | 1));
  124033. + set('devspeed','2');
  124034. + test('devspeed','0x2');
  124035. + test('regvalue',sprintf("0x%08x", oct($old) & ~(0x3) | 2));
  124036. + set('devspeed','3');
  124037. + test('devspeed','0x3');
  124038. + test('regvalue',sprintf("0x%08x", oct($old) & ~(0x3) | 3));
  124039. + set('devspeed','4');
  124040. + test('devspeed','0x0');
  124041. + test('regvalue',sprintf("0x%08x", oct($old) & ~(0x3)));
  124042. + set('devspeed','5');
  124043. + test('devspeed','0x1');
  124044. + test('regvalue',sprintf("0x%08x", oct($old) & ~(0x3) | 1));
  124045. +
  124046. +
  124047. + # mode Returns the current mode:0 for device mode1 for host mode Read
  124048. + # hnp Initiate the Host Negotiation Protocol. Read returns the status. Read/Write
  124049. + # srp Initiate the Session Request Protocol. Read returns the status. Read/Write
  124050. + # buspower Get or Set the Power State of the bus (0 - Off or 1 - On) Read/Write
  124051. + # bussuspend Suspend the USB bus. Read/Write
  124052. + # busconnected Get the connection status of the bus Read
  124053. +
  124054. + # gotgctl Get or set the Core Control Status Register. Read/Write
  124055. + ## gusbcfg Get or set the Core USB Configuration Register Read/Write
  124056. + # grxfsiz Get or set the Receive FIFO Size Register Read/Write
  124057. + # gnptxfsiz Get or set the non-periodic Transmit Size Register Read/Write
  124058. + # gpvndctl Get or set the PHY Vendor Control Register Read/Write
  124059. + ## ggpio Get the value in the lower 16-bits of the General Purpose IO Register or Set the upper 16 bits. Read/Write
  124060. + ## guid Get or set the value of the User ID Register Read/Write
  124061. + ## gsnpsid Get the value of the Synopsys ID Regester Read
  124062. + ## devspeed Get or set the device speed setting in the DCFG register Read/Write
  124063. + # enumspeed Gets the device enumeration Speed. Read
  124064. + # hptxfsiz Get the value of the Host Periodic Transmit FIFO Read
  124065. + # hprt0 Get or Set the value in the Host Port Control and Status Register Read/Write
  124066. +
  124067. + test_status("TEST NYI") or die;
  124068. +}
  124069. +
  124070. +test_main();
  124071. +0;
  124072. diff -Nur linux-3.18.14/drivers/usb/host/Kconfig linux-rpi/drivers/usb/host/Kconfig
  124073. --- linux-3.18.14/drivers/usb/host/Kconfig 2015-05-20 10:04:50.000000000 -0500
  124074. +++ linux-rpi/drivers/usb/host/Kconfig 2015-05-31 14:46:12.889660961 -0500
  124075. @@ -744,6 +744,19 @@
  124076. To compile this driver a module, choose M here: the module
  124077. will be called "hwa-hc".
  124078. +config USB_DWCOTG
  124079. + tristate "Synopsis DWC host support"
  124080. + depends on USB
  124081. + help
  124082. + The Synopsis DWC controller is a dual-role
  124083. + host/peripheral/OTG ("On The Go") USB controllers.
  124084. +
  124085. + Enable this option to support this IP in host controller mode.
  124086. + If unsure, say N.
  124087. +
  124088. + To compile this driver as a module, choose M here: the
  124089. + modules built will be called dwc_otg and dwc_common_port.
  124090. +
  124091. config USB_IMX21_HCD
  124092. tristate "i.MX21 HCD support"
  124093. depends on ARM && ARCH_MXC
  124094. diff -Nur linux-3.18.14/drivers/usb/host/Makefile linux-rpi/drivers/usb/host/Makefile
  124095. --- linux-3.18.14/drivers/usb/host/Makefile 2015-05-20 10:04:50.000000000 -0500
  124096. +++ linux-rpi/drivers/usb/host/Makefile 2015-05-31 14:46:12.889660961 -0500
  124097. @@ -71,6 +71,8 @@
  124098. obj-$(CONFIG_USB_R8A66597_HCD) += r8a66597-hcd.o
  124099. obj-$(CONFIG_USB_ISP1760_HCD) += isp1760.o
  124100. obj-$(CONFIG_USB_HWA_HCD) += hwa-hc.o
  124101. +
  124102. +obj-$(CONFIG_USB_DWCOTG) += dwc_otg/ dwc_common_port/
  124103. obj-$(CONFIG_USB_IMX21_HCD) += imx21-hcd.o
  124104. obj-$(CONFIG_USB_FSL_MPH_DR_OF) += fsl-mph-dr-of.o
  124105. obj-$(CONFIG_USB_OCTEON2_COMMON) += octeon2-common.o
  124106. diff -Nur linux-3.18.14/drivers/usb/Makefile linux-rpi/drivers/usb/Makefile
  124107. --- linux-3.18.14/drivers/usb/Makefile 2015-05-20 10:04:50.000000000 -0500
  124108. +++ linux-rpi/drivers/usb/Makefile 2015-05-31 14:46:12.845660962 -0500
  124109. @@ -24,6 +24,7 @@
  124110. obj-$(CONFIG_USB_R8A66597_HCD) += host/
  124111. obj-$(CONFIG_USB_HWA_HCD) += host/
  124112. obj-$(CONFIG_USB_ISP1760_HCD) += host/
  124113. +obj-$(CONFIG_USB_DWCOTG) += host/
  124114. obj-$(CONFIG_USB_IMX21_HCD) += host/
  124115. obj-$(CONFIG_USB_FSL_MPH_DR_OF) += host/
  124116. obj-$(CONFIG_USB_FUSBH200_HCD) += host/
  124117. diff -Nur linux-3.18.14/drivers/video/fbdev/bcm2708_fb.c linux-rpi/drivers/video/fbdev/bcm2708_fb.c
  124118. --- linux-3.18.14/drivers/video/fbdev/bcm2708_fb.c 1969-12-31 18:00:00.000000000 -0600
  124119. +++ linux-rpi/drivers/video/fbdev/bcm2708_fb.c 2015-05-31 14:46:13.001660960 -0500
  124120. @@ -0,0 +1,818 @@
  124121. +/*
  124122. + * linux/drivers/video/bcm2708_fb.c
  124123. + *
  124124. + * Copyright (C) 2010 Broadcom
  124125. + *
  124126. + * This file is subject to the terms and conditions of the GNU General Public
  124127. + * License. See the file COPYING in the main directory of this archive
  124128. + * for more details.
  124129. + *
  124130. + * Broadcom simple framebuffer driver
  124131. + *
  124132. + * This file is derived from cirrusfb.c
  124133. + * Copyright 1999-2001 Jeff Garzik <jgarzik@pobox.com>
  124134. + *
  124135. + */
  124136. +#include <linux/module.h>
  124137. +#include <linux/kernel.h>
  124138. +#include <linux/errno.h>
  124139. +#include <linux/string.h>
  124140. +#include <linux/slab.h>
  124141. +#include <linux/mm.h>
  124142. +#include <linux/fb.h>
  124143. +#include <linux/init.h>
  124144. +#include <linux/interrupt.h>
  124145. +#include <linux/ioport.h>
  124146. +#include <linux/list.h>
  124147. +#include <linux/platform_device.h>
  124148. +#include <linux/clk.h>
  124149. +#include <linux/printk.h>
  124150. +#include <linux/console.h>
  124151. +#include <linux/debugfs.h>
  124152. +
  124153. +#include <mach/dma.h>
  124154. +#include <mach/platform.h>
  124155. +#include <mach/vcio.h>
  124156. +
  124157. +#include <asm/sizes.h>
  124158. +#include <linux/io.h>
  124159. +#include <linux/dma-mapping.h>
  124160. +
  124161. +//#define BCM2708_FB_DEBUG
  124162. +#define MODULE_NAME "bcm2708_fb"
  124163. +
  124164. +#ifdef BCM2708_FB_DEBUG
  124165. +#define print_debug(fmt,...) pr_debug("%s:%s:%d: "fmt, MODULE_NAME, __func__, __LINE__, ##__VA_ARGS__)
  124166. +#else
  124167. +#define print_debug(fmt,...)
  124168. +#endif
  124169. +
  124170. +/* This is limited to 16 characters when displayed by X startup */
  124171. +static const char *bcm2708_name = "BCM2708 FB";
  124172. +
  124173. +#define DRIVER_NAME "bcm2708_fb"
  124174. +
  124175. +static int fbwidth = 800; /* module parameter */
  124176. +static int fbheight = 480; /* module parameter */
  124177. +static int fbdepth = 16; /* module parameter */
  124178. +static int fbswap = 0; /* module parameter */
  124179. +
  124180. +static u32 dma_busy_wait_threshold = 1<<15;
  124181. +module_param(dma_busy_wait_threshold, int, 0644);
  124182. +MODULE_PARM_DESC(dma_busy_wait_threshold, "Busy-wait for DMA completion below this area");
  124183. +
  124184. +/* this data structure describes each frame buffer device we find */
  124185. +
  124186. +struct fbinfo_s {
  124187. + u32 xres, yres, xres_virtual, yres_virtual;
  124188. + u32 pitch, bpp;
  124189. + u32 xoffset, yoffset;
  124190. + u32 base;
  124191. + u32 screen_size;
  124192. + u16 cmap[256];
  124193. +};
  124194. +
  124195. +struct bcm2708_fb_stats {
  124196. + struct debugfs_regset32 regset;
  124197. + u32 dma_copies;
  124198. + u32 dma_irqs;
  124199. +};
  124200. +
  124201. +struct bcm2708_fb {
  124202. + struct fb_info fb;
  124203. + struct platform_device *dev;
  124204. + struct fbinfo_s *info;
  124205. + dma_addr_t dma;
  124206. + u32 cmap[16];
  124207. + int dma_chan;
  124208. + int dma_irq;
  124209. + void __iomem *dma_chan_base;
  124210. + void *cb_base; /* DMA control blocks */
  124211. + dma_addr_t cb_handle;
  124212. + struct dentry *debugfs_dir;
  124213. + wait_queue_head_t dma_waitq;
  124214. + struct bcm2708_fb_stats stats;
  124215. + unsigned long fb_bus_address;
  124216. +};
  124217. +
  124218. +#define to_bcm2708(info) container_of(info, struct bcm2708_fb, fb)
  124219. +
  124220. +static void bcm2708_fb_debugfs_deinit(struct bcm2708_fb *fb)
  124221. +{
  124222. + debugfs_remove_recursive(fb->debugfs_dir);
  124223. + fb->debugfs_dir = NULL;
  124224. +}
  124225. +
  124226. +static int bcm2708_fb_debugfs_init(struct bcm2708_fb *fb)
  124227. +{
  124228. + static struct debugfs_reg32 stats_registers[] = {
  124229. + {
  124230. + "dma_copies",
  124231. + offsetof(struct bcm2708_fb_stats, dma_copies)
  124232. + },
  124233. + {
  124234. + "dma_irqs",
  124235. + offsetof(struct bcm2708_fb_stats, dma_irqs)
  124236. + },
  124237. + };
  124238. +
  124239. + fb->debugfs_dir = debugfs_create_dir(DRIVER_NAME, NULL);
  124240. + if (!fb->debugfs_dir) {
  124241. + pr_warn("%s: could not create debugfs entry\n",
  124242. + __func__);
  124243. + return -EFAULT;
  124244. + }
  124245. +
  124246. + fb->stats.regset.regs = stats_registers;
  124247. + fb->stats.regset.nregs = ARRAY_SIZE(stats_registers);
  124248. + fb->stats.regset.base = &fb->stats;
  124249. +
  124250. + if (!debugfs_create_regset32(
  124251. + "stats", 0444, fb->debugfs_dir, &fb->stats.regset)) {
  124252. + pr_warn("%s: could not create statistics registers\n",
  124253. + __func__);
  124254. + goto fail;
  124255. + }
  124256. + return 0;
  124257. +
  124258. +fail:
  124259. + bcm2708_fb_debugfs_deinit(fb);
  124260. + return -EFAULT;
  124261. +}
  124262. +
  124263. +static int bcm2708_fb_set_bitfields(struct fb_var_screeninfo *var)
  124264. +{
  124265. + int ret = 0;
  124266. +
  124267. + memset(&var->transp, 0, sizeof(var->transp));
  124268. +
  124269. + var->red.msb_right = 0;
  124270. + var->green.msb_right = 0;
  124271. + var->blue.msb_right = 0;
  124272. +
  124273. + switch (var->bits_per_pixel) {
  124274. + case 1:
  124275. + case 2:
  124276. + case 4:
  124277. + case 8:
  124278. + var->red.length = var->bits_per_pixel;
  124279. + var->red.offset = 0;
  124280. + var->green.length = var->bits_per_pixel;
  124281. + var->green.offset = 0;
  124282. + var->blue.length = var->bits_per_pixel;
  124283. + var->blue.offset = 0;
  124284. + break;
  124285. + case 16:
  124286. + var->red.length = 5;
  124287. + var->blue.length = 5;
  124288. + /*
  124289. + * Green length can be 5 or 6 depending whether
  124290. + * we're operating in RGB555 or RGB565 mode.
  124291. + */
  124292. + if (var->green.length != 5 && var->green.length != 6)
  124293. + var->green.length = 6;
  124294. + break;
  124295. + case 24:
  124296. + var->red.length = 8;
  124297. + var->blue.length = 8;
  124298. + var->green.length = 8;
  124299. + break;
  124300. + case 32:
  124301. + var->red.length = 8;
  124302. + var->green.length = 8;
  124303. + var->blue.length = 8;
  124304. + var->transp.length = 8;
  124305. + break;
  124306. + default:
  124307. + ret = -EINVAL;
  124308. + break;
  124309. + }
  124310. +
  124311. + /*
  124312. + * >= 16bpp displays have separate colour component bitfields
  124313. + * encoded in the pixel data. Calculate their position from
  124314. + * the bitfield length defined above.
  124315. + */
  124316. + if (ret == 0 && var->bits_per_pixel >= 24 && fbswap) {
  124317. + var->blue.offset = 0;
  124318. + var->green.offset = var->blue.offset + var->blue.length;
  124319. + var->red.offset = var->green.offset + var->green.length;
  124320. + var->transp.offset = var->red.offset + var->red.length;
  124321. + } else if (ret == 0 && var->bits_per_pixel >= 24) {
  124322. + var->red.offset = 0;
  124323. + var->green.offset = var->red.offset + var->red.length;
  124324. + var->blue.offset = var->green.offset + var->green.length;
  124325. + var->transp.offset = var->blue.offset + var->blue.length;
  124326. + } else if (ret == 0 && var->bits_per_pixel >= 16) {
  124327. + var->blue.offset = 0;
  124328. + var->green.offset = var->blue.offset + var->blue.length;
  124329. + var->red.offset = var->green.offset + var->green.length;
  124330. + var->transp.offset = var->red.offset + var->red.length;
  124331. + }
  124332. +
  124333. + return ret;
  124334. +}
  124335. +
  124336. +static int bcm2708_fb_check_var(struct fb_var_screeninfo *var,
  124337. + struct fb_info *info)
  124338. +{
  124339. + /* info input, var output */
  124340. + int yres;
  124341. +
  124342. + /* info input, var output */
  124343. + print_debug("bcm2708_fb_check_var info(%p) %dx%d (%dx%d), %d, %d\n", info,
  124344. + info->var.xres, info->var.yres, info->var.xres_virtual,
  124345. + info->var.yres_virtual, (int)info->screen_size,
  124346. + info->var.bits_per_pixel);
  124347. + print_debug("bcm2708_fb_check_var var(%p) %dx%d (%dx%d), %d\n", var,
  124348. + var->xres, var->yres, var->xres_virtual, var->yres_virtual,
  124349. + var->bits_per_pixel);
  124350. +
  124351. + if (!var->bits_per_pixel)
  124352. + var->bits_per_pixel = 16;
  124353. +
  124354. + if (bcm2708_fb_set_bitfields(var) != 0) {
  124355. + pr_err("bcm2708_fb_check_var: invalid bits_per_pixel %d\n",
  124356. + var->bits_per_pixel);
  124357. + return -EINVAL;
  124358. + }
  124359. +
  124360. +
  124361. + if (var->xres_virtual < var->xres)
  124362. + var->xres_virtual = var->xres;
  124363. + /* use highest possible virtual resolution */
  124364. + if (var->yres_virtual == -1) {
  124365. + var->yres_virtual = 480;
  124366. +
  124367. + pr_err
  124368. + ("bcm2708_fb_check_var: virtual resolution set to maximum of %dx%d\n",
  124369. + var->xres_virtual, var->yres_virtual);
  124370. + }
  124371. + if (var->yres_virtual < var->yres)
  124372. + var->yres_virtual = var->yres;
  124373. +
  124374. + if (var->xoffset < 0)
  124375. + var->xoffset = 0;
  124376. + if (var->yoffset < 0)
  124377. + var->yoffset = 0;
  124378. +
  124379. + /* truncate xoffset and yoffset to maximum if too high */
  124380. + if (var->xoffset > var->xres_virtual - var->xres)
  124381. + var->xoffset = var->xres_virtual - var->xres - 1;
  124382. + if (var->yoffset > var->yres_virtual - var->yres)
  124383. + var->yoffset = var->yres_virtual - var->yres - 1;
  124384. +
  124385. + yres = var->yres;
  124386. + if (var->vmode & FB_VMODE_DOUBLE)
  124387. + yres *= 2;
  124388. + else if (var->vmode & FB_VMODE_INTERLACED)
  124389. + yres = (yres + 1) / 2;
  124390. +
  124391. + return 0;
  124392. +}
  124393. +
  124394. +static int bcm2708_fb_set_par(struct fb_info *info)
  124395. +{
  124396. + uint32_t val = 0;
  124397. + struct bcm2708_fb *fb = to_bcm2708(info);
  124398. + volatile struct fbinfo_s *fbinfo = fb->info;
  124399. + fbinfo->xres = info->var.xres;
  124400. + fbinfo->yres = info->var.yres;
  124401. + fbinfo->xres_virtual = info->var.xres_virtual;
  124402. + fbinfo->yres_virtual = info->var.yres_virtual;
  124403. + fbinfo->bpp = info->var.bits_per_pixel;
  124404. + fbinfo->xoffset = info->var.xoffset;
  124405. + fbinfo->yoffset = info->var.yoffset;
  124406. + fbinfo->base = 0; /* filled in by VC */
  124407. + fbinfo->pitch = 0; /* filled in by VC */
  124408. +
  124409. + print_debug("bcm2708_fb_set_par info(%p) %dx%d (%dx%d), %d, %d\n", info,
  124410. + info->var.xres, info->var.yres, info->var.xres_virtual,
  124411. + info->var.yres_virtual, (int)info->screen_size,
  124412. + info->var.bits_per_pixel);
  124413. +
  124414. + /* ensure last write to fbinfo is visible to GPU */
  124415. + wmb();
  124416. +
  124417. + /* inform vc about new framebuffer */
  124418. + bcm_mailbox_write(MBOX_CHAN_FB, fb->dma);
  124419. +
  124420. + /* TODO: replace fb driver with vchiq version */
  124421. + /* wait for response */
  124422. + bcm_mailbox_read(MBOX_CHAN_FB, &val);
  124423. +
  124424. + /* ensure GPU writes are visible to us */
  124425. + rmb();
  124426. +
  124427. + if (val == 0) {
  124428. + fb->fb.fix.line_length = fbinfo->pitch;
  124429. +
  124430. + if (info->var.bits_per_pixel <= 8)
  124431. + fb->fb.fix.visual = FB_VISUAL_PSEUDOCOLOR;
  124432. + else
  124433. + fb->fb.fix.visual = FB_VISUAL_TRUECOLOR;
  124434. +
  124435. + fb->fb_bus_address = fbinfo->base;
  124436. + fbinfo->base &= ~0xc0000000;
  124437. + fb->fb.fix.smem_start = fbinfo->base;
  124438. + fb->fb.fix.smem_len = fbinfo->pitch * fbinfo->yres_virtual;
  124439. + fb->fb.screen_size = fbinfo->screen_size;
  124440. + if (fb->fb.screen_base)
  124441. + iounmap(fb->fb.screen_base);
  124442. + fb->fb.screen_base =
  124443. + (void *)ioremap_wc(fbinfo->base, fb->fb.screen_size);
  124444. + if (!fb->fb.screen_base) {
  124445. + /* the console may currently be locked */
  124446. + console_trylock();
  124447. + console_unlock();
  124448. +
  124449. + BUG(); /* what can we do here */
  124450. + }
  124451. + }
  124452. + print_debug
  124453. + ("BCM2708FB: start = %p,%p width=%d, height=%d, bpp=%d, pitch=%d size=%d success=%d\n",
  124454. + (void *)fb->fb.screen_base, (void *)fb->fb_bus_address,
  124455. + fbinfo->xres, fbinfo->yres, fbinfo->bpp,
  124456. + fbinfo->pitch, (int)fb->fb.screen_size, val);
  124457. +
  124458. + return val;
  124459. +}
  124460. +
  124461. +static inline u32 convert_bitfield(int val, struct fb_bitfield *bf)
  124462. +{
  124463. + unsigned int mask = (1 << bf->length) - 1;
  124464. +
  124465. + return (val >> (16 - bf->length) & mask) << bf->offset;
  124466. +}
  124467. +
  124468. +
  124469. +static int bcm2708_fb_setcolreg(unsigned int regno, unsigned int red,
  124470. + unsigned int green, unsigned int blue,
  124471. + unsigned int transp, struct fb_info *info)
  124472. +{
  124473. + struct bcm2708_fb *fb = to_bcm2708(info);
  124474. +
  124475. + /*print_debug("BCM2708FB: setcolreg %d:(%02x,%02x,%02x,%02x) %x\n", regno, red, green, blue, transp, fb->fb.fix.visual);*/
  124476. + if (fb->fb.var.bits_per_pixel <= 8) {
  124477. + if (regno < 256) {
  124478. + /* blue [0:4], green [5:10], red [11:15] */
  124479. + fb->info->cmap[regno] = ((red >> (16-5)) & 0x1f) << 11 |
  124480. + ((green >> (16-6)) & 0x3f) << 5 |
  124481. + ((blue >> (16-5)) & 0x1f) << 0;
  124482. + }
  124483. + /* Hack: we need to tell GPU the palette has changed, but currently bcm2708_fb_set_par takes noticable time when called for every (256) colour */
  124484. + /* So just call it for what looks like the last colour in a list for now. */
  124485. + if (regno == 15 || regno == 255)
  124486. + bcm2708_fb_set_par(info);
  124487. + } else if (regno < 16) {
  124488. + fb->cmap[regno] = convert_bitfield(transp, &fb->fb.var.transp) |
  124489. + convert_bitfield(blue, &fb->fb.var.blue) |
  124490. + convert_bitfield(green, &fb->fb.var.green) |
  124491. + convert_bitfield(red, &fb->fb.var.red);
  124492. + }
  124493. + return regno > 255;
  124494. +}
  124495. +
  124496. +static int bcm2708_fb_blank(int blank_mode, struct fb_info *info)
  124497. +{
  124498. + s32 result = -1;
  124499. + u32 p[7];
  124500. + if ( (blank_mode == FB_BLANK_NORMAL) ||
  124501. + (blank_mode == FB_BLANK_UNBLANK)) {
  124502. +
  124503. + p[0] = 28; // size = sizeof u32 * length of p
  124504. + p[1] = VCMSG_PROCESS_REQUEST; // process request
  124505. + p[2] = VCMSG_SET_BLANK_SCREEN; // (the tag id)
  124506. + p[3] = 4; // (size of the response buffer)
  124507. + p[4] = 4; // (size of the request data)
  124508. + p[5] = blank_mode;
  124509. + p[6] = VCMSG_PROPERTY_END; // end tag
  124510. +
  124511. + bcm_mailbox_property(&p, p[0]);
  124512. +
  124513. + if ( p[1] == VCMSG_REQUEST_SUCCESSFUL )
  124514. + result = 0;
  124515. + else
  124516. + pr_err("bcm2708_fb_blank(%d) returns=%d p[1]=0x%x\n", blank_mode, p[5], p[1]);
  124517. + }
  124518. + return result;
  124519. +}
  124520. +
  124521. +static int bcm2708_fb_pan_display(struct fb_var_screeninfo *var, struct fb_info *info)
  124522. +{
  124523. + s32 result = -1;
  124524. + info->var.xoffset = var->xoffset;
  124525. + info->var.yoffset = var->yoffset;
  124526. + result = bcm2708_fb_set_par(info);
  124527. + if (result != 0)
  124528. + pr_err("bcm2708_fb_pan_display(%d,%d) returns=%d\n", var->xoffset, var->yoffset, result);
  124529. + return result;
  124530. +}
  124531. +
  124532. +static int bcm2708_ioctl(struct fb_info *info, unsigned int cmd, unsigned long arg)
  124533. +{
  124534. + s32 result = -1;
  124535. + u32 p[7];
  124536. + if (cmd == FBIO_WAITFORVSYNC) {
  124537. + p[0] = 28; // size = sizeof u32 * length of p
  124538. + p[1] = VCMSG_PROCESS_REQUEST; // process request
  124539. + p[2] = VCMSG_SET_VSYNC; // (the tag id)
  124540. + p[3] = 4; // (size of the response buffer)
  124541. + p[4] = 4; // (size of the request data)
  124542. + p[5] = 0; // dummy
  124543. + p[6] = VCMSG_PROPERTY_END; // end tag
  124544. +
  124545. + bcm_mailbox_property(&p, p[0]);
  124546. +
  124547. + if ( p[1] == VCMSG_REQUEST_SUCCESSFUL )
  124548. + result = 0;
  124549. + else
  124550. + pr_err("bcm2708_fb_ioctl %x,%lx returns=%d p[1]=0x%x\n", cmd, arg, p[5], p[1]);
  124551. + }
  124552. + return result;
  124553. +}
  124554. +static void bcm2708_fb_fillrect(struct fb_info *info,
  124555. + const struct fb_fillrect *rect)
  124556. +{
  124557. + /* (is called) print_debug("bcm2708_fb_fillrect\n"); */
  124558. + cfb_fillrect(info, rect);
  124559. +}
  124560. +
  124561. +/* A helper function for configuring dma control block */
  124562. +static void set_dma_cb(struct bcm2708_dma_cb *cb,
  124563. + int burst_size,
  124564. + dma_addr_t dst,
  124565. + int dst_stride,
  124566. + dma_addr_t src,
  124567. + int src_stride,
  124568. + int w,
  124569. + int h)
  124570. +{
  124571. + cb->info = BCM2708_DMA_BURST(burst_size) | BCM2708_DMA_S_WIDTH |
  124572. + BCM2708_DMA_S_INC | BCM2708_DMA_D_WIDTH |
  124573. + BCM2708_DMA_D_INC | BCM2708_DMA_TDMODE;
  124574. + cb->dst = dst;
  124575. + cb->src = src;
  124576. + /*
  124577. + * This is not really obvious from the DMA documentation,
  124578. + * but the top 16 bits must be programmmed to "height -1"
  124579. + * and not "height" in 2D mode.
  124580. + */
  124581. + cb->length = ((h - 1) << 16) | w;
  124582. + cb->stride = ((dst_stride - w) << 16) | (u16)(src_stride - w);
  124583. + cb->pad[0] = 0;
  124584. + cb->pad[1] = 0;
  124585. +}
  124586. +
  124587. +static void bcm2708_fb_copyarea(struct fb_info *info,
  124588. + const struct fb_copyarea *region)
  124589. +{
  124590. + struct bcm2708_fb *fb = to_bcm2708(info);
  124591. + struct bcm2708_dma_cb *cb = fb->cb_base;
  124592. + int bytes_per_pixel = (info->var.bits_per_pixel + 7) >> 3;
  124593. + /* Channel 0 supports larger bursts and is a bit faster */
  124594. + int burst_size = (fb->dma_chan == 0) ? 8 : 2;
  124595. + int pixels = region->width * region->height;
  124596. +
  124597. + /* Fallback to cfb_copyarea() if we don't like something */
  124598. + if (in_atomic() ||
  124599. + bytes_per_pixel > 4 ||
  124600. + info->var.xres * info->var.yres > 1920 * 1200 ||
  124601. + region->width <= 0 || region->width > info->var.xres ||
  124602. + region->height <= 0 || region->height > info->var.yres ||
  124603. + region->sx < 0 || region->sx >= info->var.xres ||
  124604. + region->sy < 0 || region->sy >= info->var.yres ||
  124605. + region->dx < 0 || region->dx >= info->var.xres ||
  124606. + region->dy < 0 || region->dy >= info->var.yres ||
  124607. + region->sx + region->width > info->var.xres ||
  124608. + region->dx + region->width > info->var.xres ||
  124609. + region->sy + region->height > info->var.yres ||
  124610. + region->dy + region->height > info->var.yres) {
  124611. + cfb_copyarea(info, region);
  124612. + return;
  124613. + }
  124614. +
  124615. + if (region->dy == region->sy && region->dx > region->sx) {
  124616. + /*
  124617. + * A difficult case of overlapped copy. Because DMA can't
  124618. + * copy individual scanlines in backwards direction, we need
  124619. + * two-pass processing. We do it by programming a chain of dma
  124620. + * control blocks in the first 16K part of the buffer and use
  124621. + * the remaining 48K as the intermediate temporary scratch
  124622. + * buffer. The buffer size is sufficient to handle up to
  124623. + * 1920x1200 resolution at 32bpp pixel depth.
  124624. + */
  124625. + int y;
  124626. + dma_addr_t control_block_pa = fb->cb_handle;
  124627. + dma_addr_t scratchbuf = fb->cb_handle + 16 * 1024;
  124628. + int scanline_size = bytes_per_pixel * region->width;
  124629. + int scanlines_per_cb = (64 * 1024 - 16 * 1024) / scanline_size;
  124630. +
  124631. + for (y = 0; y < region->height; y += scanlines_per_cb) {
  124632. + dma_addr_t src =
  124633. + fb->fb_bus_address +
  124634. + bytes_per_pixel * region->sx +
  124635. + (region->sy + y) * fb->fb.fix.line_length;
  124636. + dma_addr_t dst =
  124637. + fb->fb_bus_address +
  124638. + bytes_per_pixel * region->dx +
  124639. + (region->dy + y) * fb->fb.fix.line_length;
  124640. +
  124641. + if (region->height - y < scanlines_per_cb)
  124642. + scanlines_per_cb = region->height - y;
  124643. +
  124644. + set_dma_cb(cb, burst_size, scratchbuf, scanline_size,
  124645. + src, fb->fb.fix.line_length,
  124646. + scanline_size, scanlines_per_cb);
  124647. + control_block_pa += sizeof(struct bcm2708_dma_cb);
  124648. + cb->next = control_block_pa;
  124649. + cb++;
  124650. +
  124651. + set_dma_cb(cb, burst_size, dst, fb->fb.fix.line_length,
  124652. + scratchbuf, scanline_size,
  124653. + scanline_size, scanlines_per_cb);
  124654. + control_block_pa += sizeof(struct bcm2708_dma_cb);
  124655. + cb->next = control_block_pa;
  124656. + cb++;
  124657. + }
  124658. + /* move the pointer back to the last dma control block */
  124659. + cb--;
  124660. + } else {
  124661. + /* A single dma control block is enough. */
  124662. + int sy, dy, stride;
  124663. + if (region->dy <= region->sy) {
  124664. + /* processing from top to bottom */
  124665. + dy = region->dy;
  124666. + sy = region->sy;
  124667. + stride = fb->fb.fix.line_length;
  124668. + } else {
  124669. + /* processing from bottom to top */
  124670. + dy = region->dy + region->height - 1;
  124671. + sy = region->sy + region->height - 1;
  124672. + stride = -fb->fb.fix.line_length;
  124673. + }
  124674. + set_dma_cb(cb, burst_size,
  124675. + fb->fb_bus_address + dy * fb->fb.fix.line_length +
  124676. + bytes_per_pixel * region->dx,
  124677. + stride,
  124678. + fb->fb_bus_address + sy * fb->fb.fix.line_length +
  124679. + bytes_per_pixel * region->sx,
  124680. + stride,
  124681. + region->width * bytes_per_pixel,
  124682. + region->height);
  124683. + }
  124684. +
  124685. + /* end of dma control blocks chain */
  124686. + cb->next = 0;
  124687. +
  124688. +
  124689. + if (pixels < dma_busy_wait_threshold) {
  124690. + bcm_dma_start(fb->dma_chan_base, fb->cb_handle);
  124691. + bcm_dma_wait_idle(fb->dma_chan_base);
  124692. + } else {
  124693. + void __iomem *dma_chan = fb->dma_chan_base;
  124694. + cb->info |= BCM2708_DMA_INT_EN;
  124695. + bcm_dma_start(fb->dma_chan_base, fb->cb_handle);
  124696. + while (bcm_dma_is_busy(dma_chan)) {
  124697. + wait_event_interruptible(
  124698. + fb->dma_waitq,
  124699. + !bcm_dma_is_busy(dma_chan));
  124700. + }
  124701. + fb->stats.dma_irqs++;
  124702. + }
  124703. + fb->stats.dma_copies++;
  124704. +}
  124705. +
  124706. +static void bcm2708_fb_imageblit(struct fb_info *info,
  124707. + const struct fb_image *image)
  124708. +{
  124709. + /* (is called) print_debug("bcm2708_fb_imageblit\n"); */
  124710. + cfb_imageblit(info, image);
  124711. +}
  124712. +
  124713. +static irqreturn_t bcm2708_fb_dma_irq(int irq, void *cxt)
  124714. +{
  124715. + struct bcm2708_fb *fb = cxt;
  124716. +
  124717. + /* FIXME: should read status register to check if this is
  124718. + * actually interrupting us or not, in case this interrupt
  124719. + * ever becomes shared amongst several DMA channels
  124720. + *
  124721. + * readl(dma_chan_base + BCM2708_DMA_CS) & BCM2708_DMA_IRQ;
  124722. + */
  124723. +
  124724. + /* acknowledge the interrupt */
  124725. + writel(BCM2708_DMA_INT, fb->dma_chan_base + BCM2708_DMA_CS);
  124726. +
  124727. + wake_up(&fb->dma_waitq);
  124728. + return IRQ_HANDLED;
  124729. +}
  124730. +
  124731. +static struct fb_ops bcm2708_fb_ops = {
  124732. + .owner = THIS_MODULE,
  124733. + .fb_check_var = bcm2708_fb_check_var,
  124734. + .fb_set_par = bcm2708_fb_set_par,
  124735. + .fb_setcolreg = bcm2708_fb_setcolreg,
  124736. + .fb_blank = bcm2708_fb_blank,
  124737. + .fb_fillrect = bcm2708_fb_fillrect,
  124738. + .fb_copyarea = bcm2708_fb_copyarea,
  124739. + .fb_imageblit = bcm2708_fb_imageblit,
  124740. + .fb_pan_display = bcm2708_fb_pan_display,
  124741. + .fb_ioctl = bcm2708_ioctl,
  124742. +};
  124743. +
  124744. +static int bcm2708_fb_register(struct bcm2708_fb *fb)
  124745. +{
  124746. + int ret;
  124747. + dma_addr_t dma;
  124748. + void *mem;
  124749. +
  124750. + mem =
  124751. + dma_alloc_coherent(NULL, PAGE_ALIGN(sizeof(*fb->info)), &dma,
  124752. + GFP_KERNEL);
  124753. +
  124754. + if (NULL == mem) {
  124755. + pr_err(": unable to allocate fbinfo buffer\n");
  124756. + ret = -ENOMEM;
  124757. + } else {
  124758. + fb->info = (struct fbinfo_s *)mem;
  124759. + fb->dma = dma;
  124760. + }
  124761. + fb->fb.fbops = &bcm2708_fb_ops;
  124762. + fb->fb.flags = FBINFO_FLAG_DEFAULT | FBINFO_HWACCEL_COPYAREA;
  124763. + fb->fb.pseudo_palette = fb->cmap;
  124764. +
  124765. + strncpy(fb->fb.fix.id, bcm2708_name, sizeof(fb->fb.fix.id));
  124766. + fb->fb.fix.type = FB_TYPE_PACKED_PIXELS;
  124767. + fb->fb.fix.type_aux = 0;
  124768. + fb->fb.fix.xpanstep = 1;
  124769. + fb->fb.fix.ypanstep = 1;
  124770. + fb->fb.fix.ywrapstep = 0;
  124771. + fb->fb.fix.accel = FB_ACCEL_NONE;
  124772. +
  124773. + fb->fb.var.xres = fbwidth;
  124774. + fb->fb.var.yres = fbheight;
  124775. + fb->fb.var.xres_virtual = fbwidth;
  124776. + fb->fb.var.yres_virtual = fbheight;
  124777. + fb->fb.var.bits_per_pixel = fbdepth;
  124778. + fb->fb.var.vmode = FB_VMODE_NONINTERLACED;
  124779. + fb->fb.var.activate = FB_ACTIVATE_NOW;
  124780. + fb->fb.var.nonstd = 0;
  124781. + fb->fb.var.height = -1; /* height of picture in mm */
  124782. + fb->fb.var.width = -1; /* width of picture in mm */
  124783. + fb->fb.var.accel_flags = 0;
  124784. +
  124785. + fb->fb.monspecs.hfmin = 0;
  124786. + fb->fb.monspecs.hfmax = 100000;
  124787. + fb->fb.monspecs.vfmin = 0;
  124788. + fb->fb.monspecs.vfmax = 400;
  124789. + fb->fb.monspecs.dclkmin = 1000000;
  124790. + fb->fb.monspecs.dclkmax = 100000000;
  124791. +
  124792. + bcm2708_fb_set_bitfields(&fb->fb.var);
  124793. + init_waitqueue_head(&fb->dma_waitq);
  124794. +
  124795. + /*
  124796. + * Allocate colourmap.
  124797. + */
  124798. +
  124799. + fb_set_var(&fb->fb, &fb->fb.var);
  124800. + bcm2708_fb_set_par(&fb->fb);
  124801. +
  124802. + print_debug("BCM2708FB: registering framebuffer (%dx%d@%d) (%d)\n", fbwidth,
  124803. + fbheight, fbdepth, fbswap);
  124804. +
  124805. + ret = register_framebuffer(&fb->fb);
  124806. + print_debug("BCM2708FB: register framebuffer (%d)\n", ret);
  124807. + if (ret == 0)
  124808. + goto out;
  124809. +
  124810. + print_debug("BCM2708FB: cannot register framebuffer (%d)\n", ret);
  124811. +out:
  124812. + return ret;
  124813. +}
  124814. +
  124815. +static int bcm2708_fb_probe(struct platform_device *dev)
  124816. +{
  124817. + struct bcm2708_fb *fb;
  124818. + int ret;
  124819. +
  124820. + fb = kzalloc(sizeof(struct bcm2708_fb), GFP_KERNEL);
  124821. + if (!fb) {
  124822. + dev_err(&dev->dev,
  124823. + "could not allocate new bcm2708_fb struct\n");
  124824. + ret = -ENOMEM;
  124825. + goto free_region;
  124826. + }
  124827. +
  124828. + bcm2708_fb_debugfs_init(fb);
  124829. +
  124830. + fb->cb_base = dma_alloc_writecombine(&dev->dev, SZ_64K,
  124831. + &fb->cb_handle, GFP_KERNEL);
  124832. + if (!fb->cb_base) {
  124833. + dev_err(&dev->dev, "cannot allocate DMA CBs\n");
  124834. + ret = -ENOMEM;
  124835. + goto free_fb;
  124836. + }
  124837. +
  124838. + pr_info("BCM2708FB: allocated DMA memory %08x\n",
  124839. + fb->cb_handle);
  124840. +
  124841. + ret = bcm_dma_chan_alloc(BCM_DMA_FEATURE_BULK,
  124842. + &fb->dma_chan_base, &fb->dma_irq);
  124843. + if (ret < 0) {
  124844. + dev_err(&dev->dev, "couldn't allocate a DMA channel\n");
  124845. + goto free_cb;
  124846. + }
  124847. + fb->dma_chan = ret;
  124848. +
  124849. + ret = request_irq(fb->dma_irq, bcm2708_fb_dma_irq,
  124850. + 0, "bcm2708_fb dma", fb);
  124851. + if (ret) {
  124852. + pr_err("%s: failed to request DMA irq\n", __func__);
  124853. + goto free_dma_chan;
  124854. + }
  124855. +
  124856. +
  124857. + pr_info("BCM2708FB: allocated DMA channel %d @ %p\n",
  124858. + fb->dma_chan, fb->dma_chan_base);
  124859. +
  124860. + fb->dev = dev;
  124861. +
  124862. + ret = bcm2708_fb_register(fb);
  124863. + if (ret == 0) {
  124864. + platform_set_drvdata(dev, fb);
  124865. + goto out;
  124866. + }
  124867. +
  124868. +free_dma_chan:
  124869. + bcm_dma_chan_free(fb->dma_chan);
  124870. +free_cb:
  124871. + dma_free_writecombine(&dev->dev, SZ_64K, fb->cb_base, fb->cb_handle);
  124872. +free_fb:
  124873. + kfree(fb);
  124874. +free_region:
  124875. + dev_err(&dev->dev, "probe failed, err %d\n", ret);
  124876. +out:
  124877. + return ret;
  124878. +}
  124879. +
  124880. +static int bcm2708_fb_remove(struct platform_device *dev)
  124881. +{
  124882. + struct bcm2708_fb *fb = platform_get_drvdata(dev);
  124883. +
  124884. + platform_set_drvdata(dev, NULL);
  124885. +
  124886. + if (fb->fb.screen_base)
  124887. + iounmap(fb->fb.screen_base);
  124888. + unregister_framebuffer(&fb->fb);
  124889. +
  124890. + dma_free_writecombine(&dev->dev, SZ_64K, fb->cb_base, fb->cb_handle);
  124891. + bcm_dma_chan_free(fb->dma_chan);
  124892. +
  124893. + dma_free_coherent(NULL, PAGE_ALIGN(sizeof(*fb->info)), (void *)fb->info,
  124894. + fb->dma);
  124895. + bcm2708_fb_debugfs_deinit(fb);
  124896. +
  124897. + free_irq(fb->dma_irq, fb);
  124898. +
  124899. + kfree(fb);
  124900. +
  124901. + return 0;
  124902. +}
  124903. +
  124904. +static struct platform_driver bcm2708_fb_driver = {
  124905. + .probe = bcm2708_fb_probe,
  124906. + .remove = bcm2708_fb_remove,
  124907. + .driver = {
  124908. + .name = DRIVER_NAME,
  124909. + .owner = THIS_MODULE,
  124910. + },
  124911. +};
  124912. +
  124913. +static int __init bcm2708_fb_init(void)
  124914. +{
  124915. + return platform_driver_register(&bcm2708_fb_driver);
  124916. +}
  124917. +
  124918. +module_init(bcm2708_fb_init);
  124919. +
  124920. +static void __exit bcm2708_fb_exit(void)
  124921. +{
  124922. + platform_driver_unregister(&bcm2708_fb_driver);
  124923. +}
  124924. +
  124925. +module_exit(bcm2708_fb_exit);
  124926. +
  124927. +module_param(fbwidth, int, 0644);
  124928. +module_param(fbheight, int, 0644);
  124929. +module_param(fbdepth, int, 0644);
  124930. +module_param(fbswap, int, 0644);
  124931. +
  124932. +MODULE_DESCRIPTION("BCM2708 framebuffer driver");
  124933. +MODULE_LICENSE("GPL");
  124934. +
  124935. +MODULE_PARM_DESC(fbwidth, "Width of ARM Framebuffer");
  124936. +MODULE_PARM_DESC(fbheight, "Height of ARM Framebuffer");
  124937. +MODULE_PARM_DESC(fbdepth, "Bit depth of ARM Framebuffer");
  124938. +MODULE_PARM_DESC(fbswap, "Swap order of red and blue in 24 and 32 bit modes");
  124939. diff -Nur linux-3.18.14/drivers/video/fbdev/core/cfbimgblt.c linux-rpi/drivers/video/fbdev/core/cfbimgblt.c
  124940. --- linux-3.18.14/drivers/video/fbdev/core/cfbimgblt.c 2015-05-20 10:04:50.000000000 -0500
  124941. +++ linux-rpi/drivers/video/fbdev/core/cfbimgblt.c 2015-05-31 14:46:13.001660960 -0500
  124942. @@ -28,6 +28,11 @@
  124943. *
  124944. * Also need to add code to deal with cards endians that are different than
  124945. * the native cpu endians. I also need to deal with MSB position in the word.
  124946. + * Modified by Harm Hanemaaijer (fgenfb@yahoo.com) 2013:
  124947. + * - Provide optimized versions of fast_imageblit for 16 and 32bpp that are
  124948. + * significantly faster than the previous implementation.
  124949. + * - Simplify the fast/slow_imageblit selection code, avoiding integer
  124950. + * divides.
  124951. */
  124952. #include <linux/module.h>
  124953. #include <linux/string.h>
  124954. @@ -262,6 +267,133 @@
  124955. }
  124956. }
  124957. +/*
  124958. + * Optimized fast_imageblit for bpp == 16. ppw = 2, bit_mask = 3 folded
  124959. + * into the code, main loop unrolled.
  124960. + */
  124961. +
  124962. +static inline void fast_imageblit16(const struct fb_image *image,
  124963. + struct fb_info *p, u8 __iomem * dst1,
  124964. + u32 fgcolor, u32 bgcolor)
  124965. +{
  124966. + u32 fgx = fgcolor, bgx = bgcolor;
  124967. + u32 spitch = (image->width + 7) / 8;
  124968. + u32 end_mask, eorx;
  124969. + const char *s = image->data, *src;
  124970. + u32 __iomem *dst;
  124971. + const u32 *tab = NULL;
  124972. + int i, j, k;
  124973. +
  124974. + tab = fb_be_math(p) ? cfb_tab16_be : cfb_tab16_le;
  124975. +
  124976. + fgx <<= 16;
  124977. + bgx <<= 16;
  124978. + fgx |= fgcolor;
  124979. + bgx |= bgcolor;
  124980. +
  124981. + eorx = fgx ^ bgx;
  124982. + k = image->width / 2;
  124983. +
  124984. + for (i = image->height; i--;) {
  124985. + dst = (u32 __iomem *) dst1;
  124986. + src = s;
  124987. +
  124988. + j = k;
  124989. + while (j >= 4) {
  124990. + u8 bits = *src;
  124991. + end_mask = tab[(bits >> 6) & 3];
  124992. + FB_WRITEL((end_mask & eorx) ^ bgx, dst++);
  124993. + end_mask = tab[(bits >> 4) & 3];
  124994. + FB_WRITEL((end_mask & eorx) ^ bgx, dst++);
  124995. + end_mask = tab[(bits >> 2) & 3];
  124996. + FB_WRITEL((end_mask & eorx) ^ bgx, dst++);
  124997. + end_mask = tab[bits & 3];
  124998. + FB_WRITEL((end_mask & eorx) ^ bgx, dst++);
  124999. + src++;
  125000. + j -= 4;
  125001. + }
  125002. + if (j != 0) {
  125003. + u8 bits = *src;
  125004. + end_mask = tab[(bits >> 6) & 3];
  125005. + FB_WRITEL((end_mask & eorx) ^ bgx, dst++);
  125006. + if (j >= 2) {
  125007. + end_mask = tab[(bits >> 4) & 3];
  125008. + FB_WRITEL((end_mask & eorx) ^ bgx, dst++);
  125009. + if (j == 3) {
  125010. + end_mask = tab[(bits >> 2) & 3];
  125011. + FB_WRITEL((end_mask & eorx) ^ bgx, dst);
  125012. + }
  125013. + }
  125014. + }
  125015. + dst1 += p->fix.line_length;
  125016. + s += spitch;
  125017. + }
  125018. +}
  125019. +
  125020. +/*
  125021. + * Optimized fast_imageblit for bpp == 32. ppw = 1, bit_mask = 1 folded
  125022. + * into the code, main loop unrolled.
  125023. + */
  125024. +
  125025. +static inline void fast_imageblit32(const struct fb_image *image,
  125026. + struct fb_info *p, u8 __iomem * dst1,
  125027. + u32 fgcolor, u32 bgcolor)
  125028. +{
  125029. + u32 fgx = fgcolor, bgx = bgcolor;
  125030. + u32 spitch = (image->width + 7) / 8;
  125031. + u32 end_mask, eorx;
  125032. + const char *s = image->data, *src;
  125033. + u32 __iomem *dst;
  125034. + const u32 *tab = NULL;
  125035. + int i, j, k;
  125036. +
  125037. + tab = cfb_tab32;
  125038. +
  125039. + eorx = fgx ^ bgx;
  125040. + k = image->width;
  125041. +
  125042. + for (i = image->height; i--;) {
  125043. + dst = (u32 __iomem *) dst1;
  125044. + src = s;
  125045. +
  125046. + j = k;
  125047. + while (j >= 8) {
  125048. + u8 bits = *src;
  125049. + end_mask = tab[(bits >> 7) & 1];
  125050. + FB_WRITEL((end_mask & eorx) ^ bgx, dst++);
  125051. + end_mask = tab[(bits >> 6) & 1];
  125052. + FB_WRITEL((end_mask & eorx) ^ bgx, dst++);
  125053. + end_mask = tab[(bits >> 5) & 1];
  125054. + FB_WRITEL((end_mask & eorx) ^ bgx, dst++);
  125055. + end_mask = tab[(bits >> 4) & 1];
  125056. + FB_WRITEL((end_mask & eorx) ^ bgx, dst++);
  125057. + end_mask = tab[(bits >> 3) & 1];
  125058. + FB_WRITEL((end_mask & eorx) ^ bgx, dst++);
  125059. + end_mask = tab[(bits >> 2) & 1];
  125060. + FB_WRITEL((end_mask & eorx) ^ bgx, dst++);
  125061. + end_mask = tab[(bits >> 1) & 1];
  125062. + FB_WRITEL((end_mask & eorx) ^ bgx, dst++);
  125063. + end_mask = tab[bits & 1];
  125064. + FB_WRITEL((end_mask & eorx) ^ bgx, dst++);
  125065. + src++;
  125066. + j -= 8;
  125067. + }
  125068. + if (j != 0) {
  125069. + u32 bits = (u32) * src;
  125070. + while (j > 1) {
  125071. + end_mask = tab[(bits >> 7) & 1];
  125072. + FB_WRITEL((end_mask & eorx) ^ bgx, dst++);
  125073. + bits <<= 1;
  125074. + j--;
  125075. + }
  125076. + end_mask = tab[(bits >> 7) & 1];
  125077. + FB_WRITEL((end_mask & eorx) ^ bgx, dst);
  125078. + }
  125079. + dst1 += p->fix.line_length;
  125080. + s += spitch;
  125081. + }
  125082. +}
  125083. +
  125084. void cfb_imageblit(struct fb_info *p, const struct fb_image *image)
  125085. {
  125086. u32 fgcolor, bgcolor, start_index, bitstart, pitch_index = 0;
  125087. @@ -294,11 +426,21 @@
  125088. bgcolor = image->bg_color;
  125089. }
  125090. - if (32 % bpp == 0 && !start_index && !pitch_index &&
  125091. - ((width & (32/bpp-1)) == 0) &&
  125092. - bpp >= 8 && bpp <= 32)
  125093. - fast_imageblit(image, p, dst1, fgcolor, bgcolor);
  125094. - else
  125095. + if (!start_index && !pitch_index) {
  125096. + if (bpp == 32)
  125097. + fast_imageblit32(image, p, dst1, fgcolor,
  125098. + bgcolor);
  125099. + else if (bpp == 16 && (width & 1) == 0)
  125100. + fast_imageblit16(image, p, dst1, fgcolor,
  125101. + bgcolor);
  125102. + else if (bpp == 8 && (width & 3) == 0)
  125103. + fast_imageblit(image, p, dst1, fgcolor,
  125104. + bgcolor);
  125105. + else
  125106. + slow_imageblit(image, p, dst1, fgcolor,
  125107. + bgcolor,
  125108. + start_index, pitch_index);
  125109. + } else
  125110. slow_imageblit(image, p, dst1, fgcolor, bgcolor,
  125111. start_index, pitch_index);
  125112. } else
  125113. diff -Nur linux-3.18.14/drivers/video/fbdev/core/fbmem.c linux-rpi/drivers/video/fbdev/core/fbmem.c
  125114. --- linux-3.18.14/drivers/video/fbdev/core/fbmem.c 2015-05-20 10:04:50.000000000 -0500
  125115. +++ linux-rpi/drivers/video/fbdev/core/fbmem.c 2015-05-31 14:46:13.005660960 -0500
  125116. @@ -1084,6 +1084,25 @@
  125117. }
  125118. EXPORT_SYMBOL(fb_blank);
  125119. +static int fb_copyarea_user(struct fb_info *info,
  125120. + struct fb_copyarea *copy)
  125121. +{
  125122. + int ret = 0;
  125123. + if (!lock_fb_info(info))
  125124. + return -ENODEV;
  125125. + if (copy->dx + copy->width > info->var.xres ||
  125126. + copy->sx + copy->width > info->var.xres ||
  125127. + copy->dy + copy->height > info->var.yres ||
  125128. + copy->sy + copy->height > info->var.yres) {
  125129. + ret = -EINVAL;
  125130. + goto out;
  125131. + }
  125132. + info->fbops->fb_copyarea(info, copy);
  125133. +out:
  125134. + unlock_fb_info(info);
  125135. + return ret;
  125136. +}
  125137. +
  125138. static long do_fb_ioctl(struct fb_info *info, unsigned int cmd,
  125139. unsigned long arg)
  125140. {
  125141. @@ -1094,6 +1113,7 @@
  125142. struct fb_cmap cmap_from;
  125143. struct fb_cmap_user cmap;
  125144. struct fb_event event;
  125145. + struct fb_copyarea copy;
  125146. void __user *argp = (void __user *)arg;
  125147. long ret = 0;
  125148. @@ -1211,6 +1231,15 @@
  125149. unlock_fb_info(info);
  125150. console_unlock();
  125151. break;
  125152. + case FBIOCOPYAREA:
  125153. + if (info->flags & FBINFO_HWACCEL_COPYAREA) {
  125154. + /* only provide this ioctl if it is accelerated */
  125155. + if (copy_from_user(&copy, argp, sizeof(copy)))
  125156. + return -EFAULT;
  125157. + ret = fb_copyarea_user(info, &copy);
  125158. + break;
  125159. + }
  125160. + /* fall through */
  125161. default:
  125162. if (!lock_fb_info(info))
  125163. return -ENODEV;
  125164. @@ -1365,6 +1394,7 @@
  125165. case FBIOPAN_DISPLAY:
  125166. case FBIOGET_CON2FBMAP:
  125167. case FBIOPUT_CON2FBMAP:
  125168. + case FBIOCOPYAREA:
  125169. arg = (unsigned long) compat_ptr(arg);
  125170. case FBIOBLANK:
  125171. ret = do_fb_ioctl(info, cmd, arg);
  125172. diff -Nur linux-3.18.14/drivers/video/fbdev/Kconfig linux-rpi/drivers/video/fbdev/Kconfig
  125173. --- linux-3.18.14/drivers/video/fbdev/Kconfig 2015-05-20 10:04:50.000000000 -0500
  125174. +++ linux-rpi/drivers/video/fbdev/Kconfig 2015-05-31 14:46:12.993660961 -0500
  125175. @@ -224,6 +224,20 @@
  125176. comment "Frame buffer hardware drivers"
  125177. depends on FB
  125178. +config FB_BCM2708
  125179. + tristate "BCM2708 framebuffer support"
  125180. + depends on FB && ARM
  125181. + select FB_CFB_FILLRECT
  125182. + select FB_CFB_COPYAREA
  125183. + select FB_CFB_IMAGEBLIT
  125184. + help
  125185. + This framebuffer device driver is for the BCM2708 framebuffer.
  125186. +
  125187. + If you want to compile this as a module (=code which can be
  125188. + inserted into and removed from the running kernel), say M
  125189. + here and read <file:Documentation/kbuild/modules.txt>. The module
  125190. + will be called bcm2708_fb.
  125191. +
  125192. config FB_GRVGA
  125193. tristate "Aeroflex Gaisler framebuffer support"
  125194. depends on FB && SPARC
  125195. diff -Nur linux-3.18.14/drivers/video/fbdev/Makefile linux-rpi/drivers/video/fbdev/Makefile
  125196. --- linux-3.18.14/drivers/video/fbdev/Makefile 2015-05-20 10:04:50.000000000 -0500
  125197. +++ linux-rpi/drivers/video/fbdev/Makefile 2015-05-31 14:46:12.993660961 -0500
  125198. @@ -12,6 +12,7 @@
  125199. obj-$(CONFIG_FB_WMT_GE_ROPS) += wmt_ge_rops.o
  125200. # Hardware specific drivers go first
  125201. +obj-$(CONFIG_FB_BCM2708) += bcm2708_fb.o
  125202. obj-$(CONFIG_FB_AMIGA) += amifb.o c2p_planar.o
  125203. obj-$(CONFIG_FB_ARC) += arcfb.o
  125204. obj-$(CONFIG_FB_CLPS711X) += clps711x-fb.o
  125205. diff -Nur linux-3.18.14/drivers/video/logo/logo_linux_clut224.ppm linux-rpi/drivers/video/logo/logo_linux_clut224.ppm
  125206. --- linux-3.18.14/drivers/video/logo/logo_linux_clut224.ppm 2015-05-20 10:04:50.000000000 -0500
  125207. +++ linux-rpi/drivers/video/logo/logo_linux_clut224.ppm 2015-05-31 14:46:13.093660960 -0500
  125208. @@ -1,1604 +1,883 @@
  125209. P3
  125210. -# Standard 224-color Linux logo
  125211. -80 80
  125212. +63 80
  125213. 255
  125214. - 0 0 0 0 0 0 0 0 0 0 0 0
  125215. - 0 0 0 0 0 0 0 0 0 0 0 0
  125216. - 0 0 0 0 0 0 0 0 0 0 0 0
  125217. - 0 0 0 0 0 0 0 0 0 0 0 0
  125218. - 0 0 0 0 0 0 0 0 0 0 0 0
  125219. - 0 0 0 0 0 0 0 0 0 0 0 0
  125220. - 0 0 0 0 0 0 0 0 0 0 0 0
  125221. - 0 0 0 0 0 0 0 0 0 0 0 0
  125222. - 0 0 0 0 0 0 0 0 0 0 0 0
  125223. - 6 6 6 6 6 6 10 10 10 10 10 10
  125224. - 10 10 10 6 6 6 6 6 6 6 6 6
  125225. - 0 0 0 0 0 0 0 0 0 0 0 0
  125226. - 0 0 0 0 0 0 0 0 0 0 0 0
  125227. - 0 0 0 0 0 0 0 0 0 0 0 0
  125228. - 0 0 0 0 0 0 0 0 0 0 0 0
  125229. - 0 0 0 0 0 0 0 0 0 0 0 0
  125230. - 0 0 0 0 0 0 0 0 0 0 0 0
  125231. - 0 0 0 0 0 0 0 0 0 0 0 0
  125232. - 0 0 0 0 0 0 0 0 0 0 0 0
  125233. - 0 0 0 0 0 0 0 0 0 0 0 0
  125234. - 0 0 0 0 0 0 0 0 0 0 0 0
  125235. - 0 0 0 0 0 0 0 0 0 0 0 0
  125236. - 0 0 0 0 0 0 0 0 0 0 0 0
  125237. - 0 0 0 0 0 0 0 0 0 0 0 0
  125238. - 0 0 0 0 0 0 0 0 0 0 0 0
  125239. - 0 0 0 0 0 0 0 0 0 0 0 0
  125240. - 0 0 0 0 0 0 0 0 0 0 0 0
  125241. - 0 0 0 0 0 0 0 0 0 0 0 0
  125242. - 0 0 0 6 6 6 10 10 10 14 14 14
  125243. - 22 22 22 26 26 26 30 30 30 34 34 34
  125244. - 30 30 30 30 30 30 26 26 26 18 18 18
  125245. - 14 14 14 10 10 10 6 6 6 0 0 0
  125246. - 0 0 0 0 0 0 0 0 0 0 0 0
  125247. - 0 0 0 0 0 0 0 0 0 0 0 0
  125248. - 0 0 0 0 0 0 0 0 0 0 0 0
  125249. - 0 0 0 0 0 0 0 0 0 0 0 0
  125250. - 0 0 0 0 0 0 0 0 0 0 0 0
  125251. - 0 0 0 0 0 0 0 0 0 0 0 0
  125252. - 0 0 0 0 0 0 0 0 0 0 0 0
  125253. - 0 0 0 0 0 0 0 0 0 0 0 0
  125254. - 0 0 0 0 0 0 0 0 0 0 0 0
  125255. - 0 0 0 0 0 1 0 0 1 0 0 0
  125256. - 0 0 0 0 0 0 0 0 0 0 0 0
  125257. - 0 0 0 0 0 0 0 0 0 0 0 0
  125258. - 0 0 0 0 0 0 0 0 0 0 0 0
  125259. - 0 0 0 0 0 0 0 0 0 0 0 0
  125260. - 0 0 0 0 0 0 0 0 0 0 0 0
  125261. - 0 0 0 0 0 0 0 0 0 0 0 0
  125262. - 6 6 6 14 14 14 26 26 26 42 42 42
  125263. - 54 54 54 66 66 66 78 78 78 78 78 78
  125264. - 78 78 78 74 74 74 66 66 66 54 54 54
  125265. - 42 42 42 26 26 26 18 18 18 10 10 10
  125266. - 6 6 6 0 0 0 0 0 0 0 0 0
  125267. - 0 0 0 0 0 0 0 0 0 0 0 0
  125268. - 0 0 0 0 0 0 0 0 0 0 0 0
  125269. - 0 0 0 0 0 0 0 0 0 0 0 0
  125270. - 0 0 0 0 0 0 0 0 0 0 0 0
  125271. - 0 0 0 0 0 0 0 0 0 0 0 0
  125272. - 0 0 0 0 0 0 0 0 0 0 0 0
  125273. - 0 0 0 0 0 0 0 0 0 0 0 0
  125274. - 0 0 0 0 0 0 0 0 0 0 0 0
  125275. - 0 0 1 0 0 0 0 0 0 0 0 0
  125276. - 0 0 0 0 0 0 0 0 0 0 0 0
  125277. - 0 0 0 0 0 0 0 0 0 0 0 0
  125278. - 0 0 0 0 0 0 0 0 0 0 0 0
  125279. - 0 0 0 0 0 0 0 0 0 0 0 0
  125280. - 0 0 0 0 0 0 0 0 0 0 0 0
  125281. - 0 0 0 0 0 0 0 0 0 10 10 10
  125282. - 22 22 22 42 42 42 66 66 66 86 86 86
  125283. - 66 66 66 38 38 38 38 38 38 22 22 22
  125284. - 26 26 26 34 34 34 54 54 54 66 66 66
  125285. - 86 86 86 70 70 70 46 46 46 26 26 26
  125286. - 14 14 14 6 6 6 0 0 0 0 0 0
  125287. - 0 0 0 0 0 0 0 0 0 0 0 0
  125288. - 0 0 0 0 0 0 0 0 0 0 0 0
  125289. - 0 0 0 0 0 0 0 0 0 0 0 0
  125290. - 0 0 0 0 0 0 0 0 0 0 0 0
  125291. - 0 0 0 0 0 0 0 0 0 0 0 0
  125292. - 0 0 0 0 0 0 0 0 0 0 0 0
  125293. - 0 0 0 0 0 0 0 0 0 0 0 0
  125294. - 0 0 0 0 0 0 0 0 0 0 0 0
  125295. - 0 0 1 0 0 1 0 0 1 0 0 0
  125296. - 0 0 0 0 0 0 0 0 0 0 0 0
  125297. - 0 0 0 0 0 0 0 0 0 0 0 0
  125298. - 0 0 0 0 0 0 0 0 0 0 0 0
  125299. - 0 0 0 0 0 0 0 0 0 0 0 0
  125300. - 0 0 0 0 0 0 0 0 0 0 0 0
  125301. - 0 0 0 0 0 0 10 10 10 26 26 26
  125302. - 50 50 50 82 82 82 58 58 58 6 6 6
  125303. - 2 2 6 2 2 6 2 2 6 2 2 6
  125304. - 2 2 6 2 2 6 2 2 6 2 2 6
  125305. - 6 6 6 54 54 54 86 86 86 66 66 66
  125306. - 38 38 38 18 18 18 6 6 6 0 0 0
  125307. - 0 0 0 0 0 0 0 0 0 0 0 0
  125308. - 0 0 0 0 0 0 0 0 0 0 0 0
  125309. - 0 0 0 0 0 0 0 0 0 0 0 0
  125310. - 0 0 0 0 0 0 0 0 0 0 0 0
  125311. - 0 0 0 0 0 0 0 0 0 0 0 0
  125312. - 0 0 0 0 0 0 0 0 0 0 0 0
  125313. - 0 0 0 0 0 0 0 0 0 0 0 0
  125314. - 0 0 0 0 0 0 0 0 0 0 0 0
  125315. - 0 0 0 0 0 0 0 0 0 0 0 0
  125316. - 0 0 0 0 0 0 0 0 0 0 0 0
  125317. - 0 0 0 0 0 0 0 0 0 0 0 0
  125318. - 0 0 0 0 0 0 0 0 0 0 0 0
  125319. - 0 0 0 0 0 0 0 0 0 0 0 0
  125320. - 0 0 0 0 0 0 0 0 0 0 0 0
  125321. - 0 0 0 6 6 6 22 22 22 50 50 50
  125322. - 78 78 78 34 34 34 2 2 6 2 2 6
  125323. - 2 2 6 2 2 6 2 2 6 2 2 6
  125324. - 2 2 6 2 2 6 2 2 6 2 2 6
  125325. - 2 2 6 2 2 6 6 6 6 70 70 70
  125326. - 78 78 78 46 46 46 22 22 22 6 6 6
  125327. - 0 0 0 0 0 0 0 0 0 0 0 0
  125328. - 0 0 0 0 0 0 0 0 0 0 0 0
  125329. - 0 0 0 0 0 0 0 0 0 0 0 0
  125330. - 0 0 0 0 0 0 0 0 0 0 0 0
  125331. - 0 0 0 0 0 0 0 0 0 0 0 0
  125332. - 0 0 0 0 0 0 0 0 0 0 0 0
  125333. - 0 0 0 0 0 0 0 0 0 0 0 0
  125334. - 0 0 0 0 0 0 0 0 0 0 0 0
  125335. - 0 0 1 0 0 1 0 0 1 0 0 0
  125336. - 0 0 0 0 0 0 0 0 0 0 0 0
  125337. - 0 0 0 0 0 0 0 0 0 0 0 0
  125338. - 0 0 0 0 0 0 0 0 0 0 0 0
  125339. - 0 0 0 0 0 0 0 0 0 0 0 0
  125340. - 0 0 0 0 0 0 0 0 0 0 0 0
  125341. - 6 6 6 18 18 18 42 42 42 82 82 82
  125342. - 26 26 26 2 2 6 2 2 6 2 2 6
  125343. - 2 2 6 2 2 6 2 2 6 2 2 6
  125344. - 2 2 6 2 2 6 2 2 6 14 14 14
  125345. - 46 46 46 34 34 34 6 6 6 2 2 6
  125346. - 42 42 42 78 78 78 42 42 42 18 18 18
  125347. - 6 6 6 0 0 0 0 0 0 0 0 0
  125348. - 0 0 0 0 0 0 0 0 0 0 0 0
  125349. - 0 0 0 0 0 0 0 0 0 0 0 0
  125350. - 0 0 0 0 0 0 0 0 0 0 0 0
  125351. - 0 0 0 0 0 0 0 0 0 0 0 0
  125352. - 0 0 0 0 0 0 0 0 0 0 0 0
  125353. - 0 0 0 0 0 0 0 0 0 0 0 0
  125354. - 0 0 0 0 0 0 0 0 0 0 0 0
  125355. - 0 0 1 0 0 0 0 0 1 0 0 0
  125356. - 0 0 0 0 0 0 0 0 0 0 0 0
  125357. - 0 0 0 0 0 0 0 0 0 0 0 0
  125358. - 0 0 0 0 0 0 0 0 0 0 0 0
  125359. - 0 0 0 0 0 0 0 0 0 0 0 0
  125360. - 0 0 0 0 0 0 0 0 0 0 0 0
  125361. - 10 10 10 30 30 30 66 66 66 58 58 58
  125362. - 2 2 6 2 2 6 2 2 6 2 2 6
  125363. - 2 2 6 2 2 6 2 2 6 2 2 6
  125364. - 2 2 6 2 2 6 2 2 6 26 26 26
  125365. - 86 86 86 101 101 101 46 46 46 10 10 10
  125366. - 2 2 6 58 58 58 70 70 70 34 34 34
  125367. - 10 10 10 0 0 0 0 0 0 0 0 0
  125368. - 0 0 0 0 0 0 0 0 0 0 0 0
  125369. - 0 0 0 0 0 0 0 0 0 0 0 0
  125370. - 0 0 0 0 0 0 0 0 0 0 0 0
  125371. - 0 0 0 0 0 0 0 0 0 0 0 0
  125372. - 0 0 0 0 0 0 0 0 0 0 0 0
  125373. - 0 0 0 0 0 0 0 0 0 0 0 0
  125374. - 0 0 0 0 0 0 0 0 0 0 0 0
  125375. - 0 0 1 0 0 1 0 0 1 0 0 0
  125376. - 0 0 0 0 0 0 0 0 0 0 0 0
  125377. - 0 0 0 0 0 0 0 0 0 0 0 0
  125378. - 0 0 0 0 0 0 0 0 0 0 0 0
  125379. - 0 0 0 0 0 0 0 0 0 0 0 0
  125380. - 0 0 0 0 0 0 0 0 0 0 0 0
  125381. - 14 14 14 42 42 42 86 86 86 10 10 10
  125382. - 2 2 6 2 2 6 2 2 6 2 2 6
  125383. - 2 2 6 2 2 6 2 2 6 2 2 6
  125384. - 2 2 6 2 2 6 2 2 6 30 30 30
  125385. - 94 94 94 94 94 94 58 58 58 26 26 26
  125386. - 2 2 6 6 6 6 78 78 78 54 54 54
  125387. - 22 22 22 6 6 6 0 0 0 0 0 0
  125388. - 0 0 0 0 0 0 0 0 0 0 0 0
  125389. - 0 0 0 0 0 0 0 0 0 0 0 0
  125390. - 0 0 0 0 0 0 0 0 0 0 0 0
  125391. - 0 0 0 0 0 0 0 0 0 0 0 0
  125392. - 0 0 0 0 0 0 0 0 0 0 0 0
  125393. - 0 0 0 0 0 0 0 0 0 0 0 0
  125394. - 0 0 0 0 0 0 0 0 0 0 0 0
  125395. - 0 0 0 0 0 0 0 0 0 0 0 0
  125396. - 0 0 0 0 0 0 0 0 0 0 0 0
  125397. - 0 0 0 0 0 0 0 0 0 0 0 0
  125398. - 0 0 0 0 0 0 0 0 0 0 0 0
  125399. - 0 0 0 0 0 0 0 0 0 0 0 0
  125400. - 0 0 0 0 0 0 0 0 0 6 6 6
  125401. - 22 22 22 62 62 62 62 62 62 2 2 6
  125402. - 2 2 6 2 2 6 2 2 6 2 2 6
  125403. - 2 2 6 2 2 6 2 2 6 2 2 6
  125404. - 2 2 6 2 2 6 2 2 6 26 26 26
  125405. - 54 54 54 38 38 38 18 18 18 10 10 10
  125406. - 2 2 6 2 2 6 34 34 34 82 82 82
  125407. - 38 38 38 14 14 14 0 0 0 0 0 0
  125408. - 0 0 0 0 0 0 0 0 0 0 0 0
  125409. - 0 0 0 0 0 0 0 0 0 0 0 0
  125410. - 0 0 0 0 0 0 0 0 0 0 0 0
  125411. - 0 0 0 0 0 0 0 0 0 0 0 0
  125412. - 0 0 0 0 0 0 0 0 0 0 0 0
  125413. - 0 0 0 0 0 0 0 0 0 0 0 0
  125414. - 0 0 0 0 0 0 0 0 0 0 0 0
  125415. - 0 0 0 0 0 1 0 0 1 0 0 0
  125416. - 0 0 0 0 0 0 0 0 0 0 0 0
  125417. - 0 0 0 0 0 0 0 0 0 0 0 0
  125418. - 0 0 0 0 0 0 0 0 0 0 0 0
  125419. - 0 0 0 0 0 0 0 0 0 0 0 0
  125420. - 0 0 0 0 0 0 0 0 0 6 6 6
  125421. - 30 30 30 78 78 78 30 30 30 2 2 6
  125422. - 2 2 6 2 2 6 2 2 6 2 2 6
  125423. - 2 2 6 2 2 6 2 2 6 2 2 6
  125424. - 2 2 6 2 2 6 2 2 6 10 10 10
  125425. - 10 10 10 2 2 6 2 2 6 2 2 6
  125426. - 2 2 6 2 2 6 2 2 6 78 78 78
  125427. - 50 50 50 18 18 18 6 6 6 0 0 0
  125428. - 0 0 0 0 0 0 0 0 0 0 0 0
  125429. - 0 0 0 0 0 0 0 0 0 0 0 0
  125430. - 0 0 0 0 0 0 0 0 0 0 0 0
  125431. - 0 0 0 0 0 0 0 0 0 0 0 0
  125432. - 0 0 0 0 0 0 0 0 0 0 0 0
  125433. - 0 0 0 0 0 0 0 0 0 0 0 0
  125434. - 0 0 0 0 0 0 0 0 0 0 0 0
  125435. - 0 0 1 0 0 0 0 0 0 0 0 0
  125436. - 0 0 0 0 0 0 0 0 0 0 0 0
  125437. - 0 0 0 0 0 0 0 0 0 0 0 0
  125438. - 0 0 0 0 0 0 0 0 0 0 0 0
  125439. - 0 0 0 0 0 0 0 0 0 0 0 0
  125440. - 0 0 0 0 0 0 0 0 0 10 10 10
  125441. - 38 38 38 86 86 86 14 14 14 2 2 6
  125442. - 2 2 6 2 2 6 2 2 6 2 2 6
  125443. - 2 2 6 2 2 6 2 2 6 2 2 6
  125444. - 2 2 6 2 2 6 2 2 6 2 2 6
  125445. - 2 2 6 2 2 6 2 2 6 2 2 6
  125446. - 2 2 6 2 2 6 2 2 6 54 54 54
  125447. - 66 66 66 26 26 26 6 6 6 0 0 0
  125448. - 0 0 0 0 0 0 0 0 0 0 0 0
  125449. - 0 0 0 0 0 0 0 0 0 0 0 0
  125450. - 0 0 0 0 0 0 0 0 0 0 0 0
  125451. - 0 0 0 0 0 0 0 0 0 0 0 0
  125452. - 0 0 0 0 0 0 0 0 0 0 0 0
  125453. - 0 0 0 0 0 0 0 0 0 0 0 0
  125454. - 0 0 0 0 0 0 0 0 0 0 0 0
  125455. - 0 0 0 0 0 1 0 0 1 0 0 0
  125456. - 0 0 0 0 0 0 0 0 0 0 0 0
  125457. - 0 0 0 0 0 0 0 0 0 0 0 0
  125458. - 0 0 0 0 0 0 0 0 0 0 0 0
  125459. - 0 0 0 0 0 0 0 0 0 0 0 0
  125460. - 0 0 0 0 0 0 0 0 0 14 14 14
  125461. - 42 42 42 82 82 82 2 2 6 2 2 6
  125462. - 2 2 6 6 6 6 10 10 10 2 2 6
  125463. - 2 2 6 2 2 6 2 2 6 2 2 6
  125464. - 2 2 6 2 2 6 2 2 6 6 6 6
  125465. - 14 14 14 10 10 10 2 2 6 2 2 6
  125466. - 2 2 6 2 2 6 2 2 6 18 18 18
  125467. - 82 82 82 34 34 34 10 10 10 0 0 0
  125468. - 0 0 0 0 0 0 0 0 0 0 0 0
  125469. - 0 0 0 0 0 0 0 0 0 0 0 0
  125470. - 0 0 0 0 0 0 0 0 0 0 0 0
  125471. - 0 0 0 0 0 0 0 0 0 0 0 0
  125472. - 0 0 0 0 0 0 0 0 0 0 0 0
  125473. - 0 0 0 0 0 0 0 0 0 0 0 0
  125474. - 0 0 0 0 0 0 0 0 0 0 0 0
  125475. - 0 0 1 0 0 0 0 0 0 0 0 0
  125476. - 0 0 0 0 0 0 0 0 0 0 0 0
  125477. - 0 0 0 0 0 0 0 0 0 0 0 0
  125478. - 0 0 0 0 0 0 0 0 0 0 0 0
  125479. - 0 0 0 0 0 0 0 0 0 0 0 0
  125480. - 0 0 0 0 0 0 0 0 0 14 14 14
  125481. - 46 46 46 86 86 86 2 2 6 2 2 6
  125482. - 6 6 6 6 6 6 22 22 22 34 34 34
  125483. - 6 6 6 2 2 6 2 2 6 2 2 6
  125484. - 2 2 6 2 2 6 18 18 18 34 34 34
  125485. - 10 10 10 50 50 50 22 22 22 2 2 6
  125486. - 2 2 6 2 2 6 2 2 6 10 10 10
  125487. - 86 86 86 42 42 42 14 14 14 0 0 0
  125488. - 0 0 0 0 0 0 0 0 0 0 0 0
  125489. - 0 0 0 0 0 0 0 0 0 0 0 0
  125490. - 0 0 0 0 0 0 0 0 0 0 0 0
  125491. - 0 0 0 0 0 0 0 0 0 0 0 0
  125492. - 0 0 0 0 0 0 0 0 0 0 0 0
  125493. - 0 0 0 0 0 0 0 0 0 0 0 0
  125494. - 0 0 0 0 0 0 0 0 0 0 0 0
  125495. - 0 0 1 0 0 1 0 0 1 0 0 0
  125496. - 0 0 0 0 0 0 0 0 0 0 0 0
  125497. - 0 0 0 0 0 0 0 0 0 0 0 0
  125498. - 0 0 0 0 0 0 0 0 0 0 0 0
  125499. - 0 0 0 0 0 0 0 0 0 0 0 0
  125500. - 0 0 0 0 0 0 0 0 0 14 14 14
  125501. - 46 46 46 86 86 86 2 2 6 2 2 6
  125502. - 38 38 38 116 116 116 94 94 94 22 22 22
  125503. - 22 22 22 2 2 6 2 2 6 2 2 6
  125504. - 14 14 14 86 86 86 138 138 138 162 162 162
  125505. -154 154 154 38 38 38 26 26 26 6 6 6
  125506. - 2 2 6 2 2 6 2 2 6 2 2 6
  125507. - 86 86 86 46 46 46 14 14 14 0 0 0
  125508. - 0 0 0 0 0 0 0 0 0 0 0 0
  125509. - 0 0 0 0 0 0 0 0 0 0 0 0
  125510. - 0 0 0 0 0 0 0 0 0 0 0 0
  125511. - 0 0 0 0 0 0 0 0 0 0 0 0
  125512. - 0 0 0 0 0 0 0 0 0 0 0 0
  125513. - 0 0 0 0 0 0 0 0 0 0 0 0
  125514. - 0 0 0 0 0 0 0 0 0 0 0 0
  125515. - 0 0 0 0 0 0 0 0 0 0 0 0
  125516. - 0 0 0 0 0 0 0 0 0 0 0 0
  125517. - 0 0 0 0 0 0 0 0 0 0 0 0
  125518. - 0 0 0 0 0 0 0 0 0 0 0 0
  125519. - 0 0 0 0 0 0 0 0 0 0 0 0
  125520. - 0 0 0 0 0 0 0 0 0 14 14 14
  125521. - 46 46 46 86 86 86 2 2 6 14 14 14
  125522. -134 134 134 198 198 198 195 195 195 116 116 116
  125523. - 10 10 10 2 2 6 2 2 6 6 6 6
  125524. -101 98 89 187 187 187 210 210 210 218 218 218
  125525. -214 214 214 134 134 134 14 14 14 6 6 6
  125526. - 2 2 6 2 2 6 2 2 6 2 2 6
  125527. - 86 86 86 50 50 50 18 18 18 6 6 6
  125528. - 0 0 0 0 0 0 0 0 0 0 0 0
  125529. - 0 0 0 0 0 0 0 0 0 0 0 0
  125530. - 0 0 0 0 0 0 0 0 0 0 0 0
  125531. - 0 0 0 0 0 0 0 0 0 0 0 0
  125532. - 0 0 0 0 0 0 0 0 0 0 0 0
  125533. - 0 0 0 0 0 0 0 0 0 0 0 0
  125534. - 0 0 0 0 0 0 0 0 1 0 0 0
  125535. - 0 0 1 0 0 1 0 0 1 0 0 0
  125536. - 0 0 0 0 0 0 0 0 0 0 0 0
  125537. - 0 0 0 0 0 0 0 0 0 0 0 0
  125538. - 0 0 0 0 0 0 0 0 0 0 0 0
  125539. - 0 0 0 0 0 0 0 0 0 0 0 0
  125540. - 0 0 0 0 0 0 0 0 0 14 14 14
  125541. - 46 46 46 86 86 86 2 2 6 54 54 54
  125542. -218 218 218 195 195 195 226 226 226 246 246 246
  125543. - 58 58 58 2 2 6 2 2 6 30 30 30
  125544. -210 210 210 253 253 253 174 174 174 123 123 123
  125545. -221 221 221 234 234 234 74 74 74 2 2 6
  125546. - 2 2 6 2 2 6 2 2 6 2 2 6
  125547. - 70 70 70 58 58 58 22 22 22 6 6 6
  125548. - 0 0 0 0 0 0 0 0 0 0 0 0
  125549. - 0 0 0 0 0 0 0 0 0 0 0 0
  125550. - 0 0 0 0 0 0 0 0 0 0 0 0
  125551. - 0 0 0 0 0 0 0 0 0 0 0 0
  125552. - 0 0 0 0 0 0 0 0 0 0 0 0
  125553. - 0 0 0 0 0 0 0 0 0 0 0 0
  125554. - 0 0 0 0 0 0 0 0 0 0 0 0
  125555. - 0 0 0 0 0 0 0 0 0 0 0 0
  125556. - 0 0 0 0 0 0 0 0 0 0 0 0
  125557. - 0 0 0 0 0 0 0 0 0 0 0 0
  125558. - 0 0 0 0 0 0 0 0 0 0 0 0
  125559. - 0 0 0 0 0 0 0 0 0 0 0 0
  125560. - 0 0 0 0 0 0 0 0 0 14 14 14
  125561. - 46 46 46 82 82 82 2 2 6 106 106 106
  125562. -170 170 170 26 26 26 86 86 86 226 226 226
  125563. -123 123 123 10 10 10 14 14 14 46 46 46
  125564. -231 231 231 190 190 190 6 6 6 70 70 70
  125565. - 90 90 90 238 238 238 158 158 158 2 2 6
  125566. - 2 2 6 2 2 6 2 2 6 2 2 6
  125567. - 70 70 70 58 58 58 22 22 22 6 6 6
  125568. - 0 0 0 0 0 0 0 0 0 0 0 0
  125569. - 0 0 0 0 0 0 0 0 0 0 0 0
  125570. - 0 0 0 0 0 0 0 0 0 0 0 0
  125571. - 0 0 0 0 0 0 0 0 0 0 0 0
  125572. - 0 0 0 0 0 0 0 0 0 0 0 0
  125573. - 0 0 0 0 0 0 0 0 0 0 0 0
  125574. - 0 0 0 0 0 0 0 0 1 0 0 0
  125575. - 0 0 1 0 0 1 0 0 1 0 0 0
  125576. - 0 0 0 0 0 0 0 0 0 0 0 0
  125577. - 0 0 0 0 0 0 0 0 0 0 0 0
  125578. - 0 0 0 0 0 0 0 0 0 0 0 0
  125579. - 0 0 0 0 0 0 0 0 0 0 0 0
  125580. - 0 0 0 0 0 0 0 0 0 14 14 14
  125581. - 42 42 42 86 86 86 6 6 6 116 116 116
  125582. -106 106 106 6 6 6 70 70 70 149 149 149
  125583. -128 128 128 18 18 18 38 38 38 54 54 54
  125584. -221 221 221 106 106 106 2 2 6 14 14 14
  125585. - 46 46 46 190 190 190 198 198 198 2 2 6
  125586. - 2 2 6 2 2 6 2 2 6 2 2 6
  125587. - 74 74 74 62 62 62 22 22 22 6 6 6
  125588. - 0 0 0 0 0 0 0 0 0 0 0 0
  125589. - 0 0 0 0 0 0 0 0 0 0 0 0
  125590. - 0 0 0 0 0 0 0 0 0 0 0 0
  125591. - 0 0 0 0 0 0 0 0 0 0 0 0
  125592. - 0 0 0 0 0 0 0 0 0 0 0 0
  125593. - 0 0 0 0 0 0 0 0 0 0 0 0
  125594. - 0 0 0 0 0 0 0 0 1 0 0 0
  125595. - 0 0 1 0 0 0 0 0 1 0 0 0
  125596. - 0 0 0 0 0 0 0 0 0 0 0 0
  125597. - 0 0 0 0 0 0 0 0 0 0 0 0
  125598. - 0 0 0 0 0 0 0 0 0 0 0 0
  125599. - 0 0 0 0 0 0 0 0 0 0 0 0
  125600. - 0 0 0 0 0 0 0 0 0 14 14 14
  125601. - 42 42 42 94 94 94 14 14 14 101 101 101
  125602. -128 128 128 2 2 6 18 18 18 116 116 116
  125603. -118 98 46 121 92 8 121 92 8 98 78 10
  125604. -162 162 162 106 106 106 2 2 6 2 2 6
  125605. - 2 2 6 195 195 195 195 195 195 6 6 6
  125606. - 2 2 6 2 2 6 2 2 6 2 2 6
  125607. - 74 74 74 62 62 62 22 22 22 6 6 6
  125608. - 0 0 0 0 0 0 0 0 0 0 0 0
  125609. - 0 0 0 0 0 0 0 0 0 0 0 0
  125610. - 0 0 0 0 0 0 0 0 0 0 0 0
  125611. - 0 0 0 0 0 0 0 0 0 0 0 0
  125612. - 0 0 0 0 0 0 0 0 0 0 0 0
  125613. - 0 0 0 0 0 0 0 0 0 0 0 0
  125614. - 0 0 0 0 0 0 0 0 1 0 0 1
  125615. - 0 0 1 0 0 0 0 0 1 0 0 0
  125616. - 0 0 0 0 0 0 0 0 0 0 0 0
  125617. - 0 0 0 0 0 0 0 0 0 0 0 0
  125618. - 0 0 0 0 0 0 0 0 0 0 0 0
  125619. - 0 0 0 0 0 0 0 0 0 0 0 0
  125620. - 0 0 0 0 0 0 0 0 0 10 10 10
  125621. - 38 38 38 90 90 90 14 14 14 58 58 58
  125622. -210 210 210 26 26 26 54 38 6 154 114 10
  125623. -226 170 11 236 186 11 225 175 15 184 144 12
  125624. -215 174 15 175 146 61 37 26 9 2 2 6
  125625. - 70 70 70 246 246 246 138 138 138 2 2 6
  125626. - 2 2 6 2 2 6 2 2 6 2 2 6
  125627. - 70 70 70 66 66 66 26 26 26 6 6 6
  125628. - 0 0 0 0 0 0 0 0 0 0 0 0
  125629. - 0 0 0 0 0 0 0 0 0 0 0 0
  125630. - 0 0 0 0 0 0 0 0 0 0 0 0
  125631. - 0 0 0 0 0 0 0 0 0 0 0 0
  125632. - 0 0 0 0 0 0 0 0 0 0 0 0
  125633. - 0 0 0 0 0 0 0 0 0 0 0 0
  125634. - 0 0 0 0 0 0 0 0 0 0 0 0
  125635. - 0 0 0 0 0 0 0 0 0 0 0 0
  125636. - 0 0 0 0 0 0 0 0 0 0 0 0
  125637. - 0 0 0 0 0 0 0 0 0 0 0 0
  125638. - 0 0 0 0 0 0 0 0 0 0 0 0
  125639. - 0 0 0 0 0 0 0 0 0 0 0 0
  125640. - 0 0 0 0 0 0 0 0 0 10 10 10
  125641. - 38 38 38 86 86 86 14 14 14 10 10 10
  125642. -195 195 195 188 164 115 192 133 9 225 175 15
  125643. -239 182 13 234 190 10 232 195 16 232 200 30
  125644. -245 207 45 241 208 19 232 195 16 184 144 12
  125645. -218 194 134 211 206 186 42 42 42 2 2 6
  125646. - 2 2 6 2 2 6 2 2 6 2 2 6
  125647. - 50 50 50 74 74 74 30 30 30 6 6 6
  125648. - 0 0 0 0 0 0 0 0 0 0 0 0
  125649. - 0 0 0 0 0 0 0 0 0 0 0 0
  125650. - 0 0 0 0 0 0 0 0 0 0 0 0
  125651. - 0 0 0 0 0 0 0 0 0 0 0 0
  125652. - 0 0 0 0 0 0 0 0 0 0 0 0
  125653. - 0 0 0 0 0 0 0 0 0 0 0 0
  125654. - 0 0 0 0 0 0 0 0 0 0 0 0
  125655. - 0 0 0 0 0 0 0 0 0 0 0 0
  125656. - 0 0 0 0 0 0 0 0 0 0 0 0
  125657. - 0 0 0 0 0 0 0 0 0 0 0 0
  125658. - 0 0 0 0 0 0 0 0 0 0 0 0
  125659. - 0 0 0 0 0 0 0 0 0 0 0 0
  125660. - 0 0 0 0 0 0 0 0 0 10 10 10
  125661. - 34 34 34 86 86 86 14 14 14 2 2 6
  125662. -121 87 25 192 133 9 219 162 10 239 182 13
  125663. -236 186 11 232 195 16 241 208 19 244 214 54
  125664. -246 218 60 246 218 38 246 215 20 241 208 19
  125665. -241 208 19 226 184 13 121 87 25 2 2 6
  125666. - 2 2 6 2 2 6 2 2 6 2 2 6
  125667. - 50 50 50 82 82 82 34 34 34 10 10 10
  125668. - 0 0 0 0 0 0 0 0 0 0 0 0
  125669. - 0 0 0 0 0 0 0 0 0 0 0 0
  125670. - 0 0 0 0 0 0 0 0 0 0 0 0
  125671. - 0 0 0 0 0 0 0 0 0 0 0 0
  125672. - 0 0 0 0 0 0 0 0 0 0 0 0
  125673. - 0 0 0 0 0 0 0 0 0 0 0 0
  125674. - 0 0 0 0 0 0 0 0 0 0 0 0
  125675. - 0 0 0 0 0 0 0 0 0 0 0 0
  125676. - 0 0 0 0 0 0 0 0 0 0 0 0
  125677. - 0 0 0 0 0 0 0 0 0 0 0 0
  125678. - 0 0 0 0 0 0 0 0 0 0 0 0
  125679. - 0 0 0 0 0 0 0 0 0 0 0 0
  125680. - 0 0 0 0 0 0 0 0 0 10 10 10
  125681. - 34 34 34 82 82 82 30 30 30 61 42 6
  125682. -180 123 7 206 145 10 230 174 11 239 182 13
  125683. -234 190 10 238 202 15 241 208 19 246 218 74
  125684. -246 218 38 246 215 20 246 215 20 246 215 20
  125685. -226 184 13 215 174 15 184 144 12 6 6 6
  125686. - 2 2 6 2 2 6 2 2 6 2 2 6
  125687. - 26 26 26 94 94 94 42 42 42 14 14 14
  125688. - 0 0 0 0 0 0 0 0 0 0 0 0
  125689. - 0 0 0 0 0 0 0 0 0 0 0 0
  125690. - 0 0 0 0 0 0 0 0 0 0 0 0
  125691. - 0 0 0 0 0 0 0 0 0 0 0 0
  125692. - 0 0 0 0 0 0 0 0 0 0 0 0
  125693. - 0 0 0 0 0 0 0 0 0 0 0 0
  125694. - 0 0 0 0 0 0 0 0 0 0 0 0
  125695. - 0 0 0 0 0 0 0 0 0 0 0 0
  125696. - 0 0 0 0 0 0 0 0 0 0 0 0
  125697. - 0 0 0 0 0 0 0 0 0 0 0 0
  125698. - 0 0 0 0 0 0 0 0 0 0 0 0
  125699. - 0 0 0 0 0 0 0 0 0 0 0 0
  125700. - 0 0 0 0 0 0 0 0 0 10 10 10
  125701. - 30 30 30 78 78 78 50 50 50 104 69 6
  125702. -192 133 9 216 158 10 236 178 12 236 186 11
  125703. -232 195 16 241 208 19 244 214 54 245 215 43
  125704. -246 215 20 246 215 20 241 208 19 198 155 10
  125705. -200 144 11 216 158 10 156 118 10 2 2 6
  125706. - 2 2 6 2 2 6 2 2 6 2 2 6
  125707. - 6 6 6 90 90 90 54 54 54 18 18 18
  125708. - 6 6 6 0 0 0 0 0 0 0 0 0
  125709. - 0 0 0 0 0 0 0 0 0 0 0 0
  125710. - 0 0 0 0 0 0 0 0 0 0 0 0
  125711. - 0 0 0 0 0 0 0 0 0 0 0 0
  125712. - 0 0 0 0 0 0 0 0 0 0 0 0
  125713. - 0 0 0 0 0 0 0 0 0 0 0 0
  125714. - 0 0 0 0 0 0 0 0 0 0 0 0
  125715. - 0 0 0 0 0 0 0 0 0 0 0 0
  125716. - 0 0 0 0 0 0 0 0 0 0 0 0
  125717. - 0 0 0 0 0 0 0 0 0 0 0 0
  125718. - 0 0 0 0 0 0 0 0 0 0 0 0
  125719. - 0 0 0 0 0 0 0 0 0 0 0 0
  125720. - 0 0 0 0 0 0 0 0 0 10 10 10
  125721. - 30 30 30 78 78 78 46 46 46 22 22 22
  125722. -137 92 6 210 162 10 239 182 13 238 190 10
  125723. -238 202 15 241 208 19 246 215 20 246 215 20
  125724. -241 208 19 203 166 17 185 133 11 210 150 10
  125725. -216 158 10 210 150 10 102 78 10 2 2 6
  125726. - 6 6 6 54 54 54 14 14 14 2 2 6
  125727. - 2 2 6 62 62 62 74 74 74 30 30 30
  125728. - 10 10 10 0 0 0 0 0 0 0 0 0
  125729. - 0 0 0 0 0 0 0 0 0 0 0 0
  125730. - 0 0 0 0 0 0 0 0 0 0 0 0
  125731. - 0 0 0 0 0 0 0 0 0 0 0 0
  125732. - 0 0 0 0 0 0 0 0 0 0 0 0
  125733. - 0 0 0 0 0 0 0 0 0 0 0 0
  125734. - 0 0 0 0 0 0 0 0 0 0 0 0
  125735. - 0 0 0 0 0 0 0 0 0 0 0 0
  125736. - 0 0 0 0 0 0 0 0 0 0 0 0
  125737. - 0 0 0 0 0 0 0 0 0 0 0 0
  125738. - 0 0 0 0 0 0 0 0 0 0 0 0
  125739. - 0 0 0 0 0 0 0 0 0 0 0 0
  125740. - 0 0 0 0 0 0 0 0 0 10 10 10
  125741. - 34 34 34 78 78 78 50 50 50 6 6 6
  125742. - 94 70 30 139 102 15 190 146 13 226 184 13
  125743. -232 200 30 232 195 16 215 174 15 190 146 13
  125744. -168 122 10 192 133 9 210 150 10 213 154 11
  125745. -202 150 34 182 157 106 101 98 89 2 2 6
  125746. - 2 2 6 78 78 78 116 116 116 58 58 58
  125747. - 2 2 6 22 22 22 90 90 90 46 46 46
  125748. - 18 18 18 6 6 6 0 0 0 0 0 0
  125749. - 0 0 0 0 0 0 0 0 0 0 0 0
  125750. - 0 0 0 0 0 0 0 0 0 0 0 0
  125751. - 0 0 0 0 0 0 0 0 0 0 0 0
  125752. - 0 0 0 0 0 0 0 0 0 0 0 0
  125753. - 0 0 0 0 0 0 0 0 0 0 0 0
  125754. - 0 0 0 0 0 0 0 0 0 0 0 0
  125755. - 0 0 0 0 0 0 0 0 0 0 0 0
  125756. - 0 0 0 0 0 0 0 0 0 0 0 0
  125757. - 0 0 0 0 0 0 0 0 0 0 0 0
  125758. - 0 0 0 0 0 0 0 0 0 0 0 0
  125759. - 0 0 0 0 0 0 0 0 0 0 0 0
  125760. - 0 0 0 0 0 0 0 0 0 10 10 10
  125761. - 38 38 38 86 86 86 50 50 50 6 6 6
  125762. -128 128 128 174 154 114 156 107 11 168 122 10
  125763. -198 155 10 184 144 12 197 138 11 200 144 11
  125764. -206 145 10 206 145 10 197 138 11 188 164 115
  125765. -195 195 195 198 198 198 174 174 174 14 14 14
  125766. - 2 2 6 22 22 22 116 116 116 116 116 116
  125767. - 22 22 22 2 2 6 74 74 74 70 70 70
  125768. - 30 30 30 10 10 10 0 0 0 0 0 0
  125769. - 0 0 0 0 0 0 0 0 0 0 0 0
  125770. - 0 0 0 0 0 0 0 0 0 0 0 0
  125771. - 0 0 0 0 0 0 0 0 0 0 0 0
  125772. - 0 0 0 0 0 0 0 0 0 0 0 0
  125773. - 0 0 0 0 0 0 0 0 0 0 0 0
  125774. - 0 0 0 0 0 0 0 0 0 0 0 0
  125775. - 0 0 0 0 0 0 0 0 0 0 0 0
  125776. - 0 0 0 0 0 0 0 0 0 0 0 0
  125777. - 0 0 0 0 0 0 0 0 0 0 0 0
  125778. - 0 0 0 0 0 0 0 0 0 0 0 0
  125779. - 0 0 0 0 0 0 0 0 0 0 0 0
  125780. - 0 0 0 0 0 0 6 6 6 18 18 18
  125781. - 50 50 50 101 101 101 26 26 26 10 10 10
  125782. -138 138 138 190 190 190 174 154 114 156 107 11
  125783. -197 138 11 200 144 11 197 138 11 192 133 9
  125784. -180 123 7 190 142 34 190 178 144 187 187 187
  125785. -202 202 202 221 221 221 214 214 214 66 66 66
  125786. - 2 2 6 2 2 6 50 50 50 62 62 62
  125787. - 6 6 6 2 2 6 10 10 10 90 90 90
  125788. - 50 50 50 18 18 18 6 6 6 0 0 0
  125789. - 0 0 0 0 0 0 0 0 0 0 0 0
  125790. - 0 0 0 0 0 0 0 0 0 0 0 0
  125791. - 0 0 0 0 0 0 0 0 0 0 0 0
  125792. - 0 0 0 0 0 0 0 0 0 0 0 0
  125793. - 0 0 0 0 0 0 0 0 0 0 0 0
  125794. - 0 0 0 0 0 0 0 0 0 0 0 0
  125795. - 0 0 0 0 0 0 0 0 0 0 0 0
  125796. - 0 0 0 0 0 0 0 0 0 0 0 0
  125797. - 0 0 0 0 0 0 0 0 0 0 0 0
  125798. - 0 0 0 0 0 0 0 0 0 0 0 0
  125799. - 0 0 0 0 0 0 0 0 0 0 0 0
  125800. - 0 0 0 0 0 0 10 10 10 34 34 34
  125801. - 74 74 74 74 74 74 2 2 6 6 6 6
  125802. -144 144 144 198 198 198 190 190 190 178 166 146
  125803. -154 121 60 156 107 11 156 107 11 168 124 44
  125804. -174 154 114 187 187 187 190 190 190 210 210 210
  125805. -246 246 246 253 253 253 253 253 253 182 182 182
  125806. - 6 6 6 2 2 6 2 2 6 2 2 6
  125807. - 2 2 6 2 2 6 2 2 6 62 62 62
  125808. - 74 74 74 34 34 34 14 14 14 0 0 0
  125809. - 0 0 0 0 0 0 0 0 0 0 0 0
  125810. - 0 0 0 0 0 0 0 0 0 0 0 0
  125811. - 0 0 0 0 0 0 0 0 0 0 0 0
  125812. - 0 0 0 0 0 0 0 0 0 0 0 0
  125813. - 0 0 0 0 0 0 0 0 0 0 0 0
  125814. - 0 0 0 0 0 0 0 0 0 0 0 0
  125815. - 0 0 0 0 0 0 0 0 0 0 0 0
  125816. - 0 0 0 0 0 0 0 0 0 0 0 0
  125817. - 0 0 0 0 0 0 0 0 0 0 0 0
  125818. - 0 0 0 0 0 0 0 0 0 0 0 0
  125819. - 0 0 0 0 0 0 0 0 0 0 0 0
  125820. - 0 0 0 10 10 10 22 22 22 54 54 54
  125821. - 94 94 94 18 18 18 2 2 6 46 46 46
  125822. -234 234 234 221 221 221 190 190 190 190 190 190
  125823. -190 190 190 187 187 187 187 187 187 190 190 190
  125824. -190 190 190 195 195 195 214 214 214 242 242 242
  125825. -253 253 253 253 253 253 253 253 253 253 253 253
  125826. - 82 82 82 2 2 6 2 2 6 2 2 6
  125827. - 2 2 6 2 2 6 2 2 6 14 14 14
  125828. - 86 86 86 54 54 54 22 22 22 6 6 6
  125829. - 0 0 0 0 0 0 0 0 0 0 0 0
  125830. - 0 0 0 0 0 0 0 0 0 0 0 0
  125831. - 0 0 0 0 0 0 0 0 0 0 0 0
  125832. - 0 0 0 0 0 0 0 0 0 0 0 0
  125833. - 0 0 0 0 0 0 0 0 0 0 0 0
  125834. - 0 0 0 0 0 0 0 0 0 0 0 0
  125835. - 0 0 0 0 0 0 0 0 0 0 0 0
  125836. - 0 0 0 0 0 0 0 0 0 0 0 0
  125837. - 0 0 0 0 0 0 0 0 0 0 0 0
  125838. - 0 0 0 0 0 0 0 0 0 0 0 0
  125839. - 0 0 0 0 0 0 0 0 0 0 0 0
  125840. - 6 6 6 18 18 18 46 46 46 90 90 90
  125841. - 46 46 46 18 18 18 6 6 6 182 182 182
  125842. -253 253 253 246 246 246 206 206 206 190 190 190
  125843. -190 190 190 190 190 190 190 190 190 190 190 190
  125844. -206 206 206 231 231 231 250 250 250 253 253 253
  125845. -253 253 253 253 253 253 253 253 253 253 253 253
  125846. -202 202 202 14 14 14 2 2 6 2 2 6
  125847. - 2 2 6 2 2 6 2 2 6 2 2 6
  125848. - 42 42 42 86 86 86 42 42 42 18 18 18
  125849. - 6 6 6 0 0 0 0 0 0 0 0 0
  125850. - 0 0 0 0 0 0 0 0 0 0 0 0
  125851. - 0 0 0 0 0 0 0 0 0 0 0 0
  125852. - 0 0 0 0 0 0 0 0 0 0 0 0
  125853. - 0 0 0 0 0 0 0 0 0 0 0 0
  125854. - 0 0 0 0 0 0 0 0 0 0 0 0
  125855. - 0 0 0 0 0 0 0 0 0 0 0 0
  125856. - 0 0 0 0 0 0 0 0 0 0 0 0
  125857. - 0 0 0 0 0 0 0 0 0 0 0 0
  125858. - 0 0 0 0 0 0 0 0 0 0 0 0
  125859. - 0 0 0 0 0 0 0 0 0 6 6 6
  125860. - 14 14 14 38 38 38 74 74 74 66 66 66
  125861. - 2 2 6 6 6 6 90 90 90 250 250 250
  125862. -253 253 253 253 253 253 238 238 238 198 198 198
  125863. -190 190 190 190 190 190 195 195 195 221 221 221
  125864. -246 246 246 253 253 253 253 253 253 253 253 253
  125865. -253 253 253 253 253 253 253 253 253 253 253 253
  125866. -253 253 253 82 82 82 2 2 6 2 2 6
  125867. - 2 2 6 2 2 6 2 2 6 2 2 6
  125868. - 2 2 6 78 78 78 70 70 70 34 34 34
  125869. - 14 14 14 6 6 6 0 0 0 0 0 0
  125870. - 0 0 0 0 0 0 0 0 0 0 0 0
  125871. - 0 0 0 0 0 0 0 0 0 0 0 0
  125872. - 0 0 0 0 0 0 0 0 0 0 0 0
  125873. - 0 0 0 0 0 0 0 0 0 0 0 0
  125874. - 0 0 0 0 0 0 0 0 0 0 0 0
  125875. - 0 0 0 0 0 0 0 0 0 0 0 0
  125876. - 0 0 0 0 0 0 0 0 0 0 0 0
  125877. - 0 0 0 0 0 0 0 0 0 0 0 0
  125878. - 0 0 0 0 0 0 0 0 0 0 0 0
  125879. - 0 0 0 0 0 0 0 0 0 14 14 14
  125880. - 34 34 34 66 66 66 78 78 78 6 6 6
  125881. - 2 2 6 18 18 18 218 218 218 253 253 253
  125882. -253 253 253 253 253 253 253 253 253 246 246 246
  125883. -226 226 226 231 231 231 246 246 246 253 253 253
  125884. -253 253 253 253 253 253 253 253 253 253 253 253
  125885. -253 253 253 253 253 253 253 253 253 253 253 253
  125886. -253 253 253 178 178 178 2 2 6 2 2 6
  125887. - 2 2 6 2 2 6 2 2 6 2 2 6
  125888. - 2 2 6 18 18 18 90 90 90 62 62 62
  125889. - 30 30 30 10 10 10 0 0 0 0 0 0
  125890. - 0 0 0 0 0 0 0 0 0 0 0 0
  125891. - 0 0 0 0 0 0 0 0 0 0 0 0
  125892. - 0 0 0 0 0 0 0 0 0 0 0 0
  125893. - 0 0 0 0 0 0 0 0 0 0 0 0
  125894. - 0 0 0 0 0 0 0 0 0 0 0 0
  125895. - 0 0 0 0 0 0 0 0 0 0 0 0
  125896. - 0 0 0 0 0 0 0 0 0 0 0 0
  125897. - 0 0 0 0 0 0 0 0 0 0 0 0
  125898. - 0 0 0 0 0 0 0 0 0 0 0 0
  125899. - 0 0 0 0 0 0 10 10 10 26 26 26
  125900. - 58 58 58 90 90 90 18 18 18 2 2 6
  125901. - 2 2 6 110 110 110 253 253 253 253 253 253
  125902. -253 253 253 253 253 253 253 253 253 253 253 253
  125903. -250 250 250 253 253 253 253 253 253 253 253 253
  125904. -253 253 253 253 253 253 253 253 253 253 253 253
  125905. -253 253 253 253 253 253 253 253 253 253 253 253
  125906. -253 253 253 231 231 231 18 18 18 2 2 6
  125907. - 2 2 6 2 2 6 2 2 6 2 2 6
  125908. - 2 2 6 2 2 6 18 18 18 94 94 94
  125909. - 54 54 54 26 26 26 10 10 10 0 0 0
  125910. - 0 0 0 0 0 0 0 0 0 0 0 0
  125911. - 0 0 0 0 0 0 0 0 0 0 0 0
  125912. - 0 0 0 0 0 0 0 0 0 0 0 0
  125913. - 0 0 0 0 0 0 0 0 0 0 0 0
  125914. - 0 0 0 0 0 0 0 0 0 0 0 0
  125915. - 0 0 0 0 0 0 0 0 0 0 0 0
  125916. - 0 0 0 0 0 0 0 0 0 0 0 0
  125917. - 0 0 0 0 0 0 0 0 0 0 0 0
  125918. - 0 0 0 0 0 0 0 0 0 0 0 0
  125919. - 0 0 0 6 6 6 22 22 22 50 50 50
  125920. - 90 90 90 26 26 26 2 2 6 2 2 6
  125921. - 14 14 14 195 195 195 250 250 250 253 253 253
  125922. -253 253 253 253 253 253 253 253 253 253 253 253
  125923. -253 253 253 253 253 253 253 253 253 253 253 253
  125924. -253 253 253 253 253 253 253 253 253 253 253 253
  125925. -253 253 253 253 253 253 253 253 253 253 253 253
  125926. -250 250 250 242 242 242 54 54 54 2 2 6
  125927. - 2 2 6 2 2 6 2 2 6 2 2 6
  125928. - 2 2 6 2 2 6 2 2 6 38 38 38
  125929. - 86 86 86 50 50 50 22 22 22 6 6 6
  125930. - 0 0 0 0 0 0 0 0 0 0 0 0
  125931. - 0 0 0 0 0 0 0 0 0 0 0 0
  125932. - 0 0 0 0 0 0 0 0 0 0 0 0
  125933. - 0 0 0 0 0 0 0 0 0 0 0 0
  125934. - 0 0 0 0 0 0 0 0 0 0 0 0
  125935. - 0 0 0 0 0 0 0 0 0 0 0 0
  125936. - 0 0 0 0 0 0 0 0 0 0 0 0
  125937. - 0 0 0 0 0 0 0 0 0 0 0 0
  125938. - 0 0 0 0 0 0 0 0 0 0 0 0
  125939. - 6 6 6 14 14 14 38 38 38 82 82 82
  125940. - 34 34 34 2 2 6 2 2 6 2 2 6
  125941. - 42 42 42 195 195 195 246 246 246 253 253 253
  125942. -253 253 253 253 253 253 253 253 253 250 250 250
  125943. -242 242 242 242 242 242 250 250 250 253 253 253
  125944. -253 253 253 253 253 253 253 253 253 253 253 253
  125945. -253 253 253 250 250 250 246 246 246 238 238 238
  125946. -226 226 226 231 231 231 101 101 101 6 6 6
  125947. - 2 2 6 2 2 6 2 2 6 2 2 6
  125948. - 2 2 6 2 2 6 2 2 6 2 2 6
  125949. - 38 38 38 82 82 82 42 42 42 14 14 14
  125950. - 6 6 6 0 0 0 0 0 0 0 0 0
  125951. - 0 0 0 0 0 0 0 0 0 0 0 0
  125952. - 0 0 0 0 0 0 0 0 0 0 0 0
  125953. - 0 0 0 0 0 0 0 0 0 0 0 0
  125954. - 0 0 0 0 0 0 0 0 0 0 0 0
  125955. - 0 0 0 0 0 0 0 0 0 0 0 0
  125956. - 0 0 0 0 0 0 0 0 0 0 0 0
  125957. - 0 0 0 0 0 0 0 0 0 0 0 0
  125958. - 0 0 0 0 0 0 0 0 0 0 0 0
  125959. - 10 10 10 26 26 26 62 62 62 66 66 66
  125960. - 2 2 6 2 2 6 2 2 6 6 6 6
  125961. - 70 70 70 170 170 170 206 206 206 234 234 234
  125962. -246 246 246 250 250 250 250 250 250 238 238 238
  125963. -226 226 226 231 231 231 238 238 238 250 250 250
  125964. -250 250 250 250 250 250 246 246 246 231 231 231
  125965. -214 214 214 206 206 206 202 202 202 202 202 202
  125966. -198 198 198 202 202 202 182 182 182 18 18 18
  125967. - 2 2 6 2 2 6 2 2 6 2 2 6
  125968. - 2 2 6 2 2 6 2 2 6 2 2 6
  125969. - 2 2 6 62 62 62 66 66 66 30 30 30
  125970. - 10 10 10 0 0 0 0 0 0 0 0 0
  125971. - 0 0 0 0 0 0 0 0 0 0 0 0
  125972. - 0 0 0 0 0 0 0 0 0 0 0 0
  125973. - 0 0 0 0 0 0 0 0 0 0 0 0
  125974. - 0 0 0 0 0 0 0 0 0 0 0 0
  125975. - 0 0 0 0 0 0 0 0 0 0 0 0
  125976. - 0 0 0 0 0 0 0 0 0 0 0 0
  125977. - 0 0 0 0 0 0 0 0 0 0 0 0
  125978. - 0 0 0 0 0 0 0 0 0 0 0 0
  125979. - 14 14 14 42 42 42 82 82 82 18 18 18
  125980. - 2 2 6 2 2 6 2 2 6 10 10 10
  125981. - 94 94 94 182 182 182 218 218 218 242 242 242
  125982. -250 250 250 253 253 253 253 253 253 250 250 250
  125983. -234 234 234 253 253 253 253 253 253 253 253 253
  125984. -253 253 253 253 253 253 253 253 253 246 246 246
  125985. -238 238 238 226 226 226 210 210 210 202 202 202
  125986. -195 195 195 195 195 195 210 210 210 158 158 158
  125987. - 6 6 6 14 14 14 50 50 50 14 14 14
  125988. - 2 2 6 2 2 6 2 2 6 2 2 6
  125989. - 2 2 6 6 6 6 86 86 86 46 46 46
  125990. - 18 18 18 6 6 6 0 0 0 0 0 0
  125991. - 0 0 0 0 0 0 0 0 0 0 0 0
  125992. - 0 0 0 0 0 0 0 0 0 0 0 0
  125993. - 0 0 0 0 0 0 0 0 0 0 0 0
  125994. - 0 0 0 0 0 0 0 0 0 0 0 0
  125995. - 0 0 0 0 0 0 0 0 0 0 0 0
  125996. - 0 0 0 0 0 0 0 0 0 0 0 0
  125997. - 0 0 0 0 0 0 0 0 0 0 0 0
  125998. - 0 0 0 0 0 0 0 0 0 6 6 6
  125999. - 22 22 22 54 54 54 70 70 70 2 2 6
  126000. - 2 2 6 10 10 10 2 2 6 22 22 22
  126001. -166 166 166 231 231 231 250 250 250 253 253 253
  126002. -253 253 253 253 253 253 253 253 253 250 250 250
  126003. -242 242 242 253 253 253 253 253 253 253 253 253
  126004. -253 253 253 253 253 253 253 253 253 253 253 253
  126005. -253 253 253 253 253 253 253 253 253 246 246 246
  126006. -231 231 231 206 206 206 198 198 198 226 226 226
  126007. - 94 94 94 2 2 6 6 6 6 38 38 38
  126008. - 30 30 30 2 2 6 2 2 6 2 2 6
  126009. - 2 2 6 2 2 6 62 62 62 66 66 66
  126010. - 26 26 26 10 10 10 0 0 0 0 0 0
  126011. - 0 0 0 0 0 0 0 0 0 0 0 0
  126012. - 0 0 0 0 0 0 0 0 0 0 0 0
  126013. - 0 0 0 0 0 0 0 0 0 0 0 0
  126014. - 0 0 0 0 0 0 0 0 0 0 0 0
  126015. - 0 0 0 0 0 0 0 0 0 0 0 0
  126016. - 0 0 0 0 0 0 0 0 0 0 0 0
  126017. - 0 0 0 0 0 0 0 0 0 0 0 0
  126018. - 0 0 0 0 0 0 0 0 0 10 10 10
  126019. - 30 30 30 74 74 74 50 50 50 2 2 6
  126020. - 26 26 26 26 26 26 2 2 6 106 106 106
  126021. -238 238 238 253 253 253 253 253 253 253 253 253
  126022. -253 253 253 253 253 253 253 253 253 253 253 253
  126023. -253 253 253 253 253 253 253 253 253 253 253 253
  126024. -253 253 253 253 253 253 253 253 253 253 253 253
  126025. -253 253 253 253 253 253 253 253 253 253 253 253
  126026. -253 253 253 246 246 246 218 218 218 202 202 202
  126027. -210 210 210 14 14 14 2 2 6 2 2 6
  126028. - 30 30 30 22 22 22 2 2 6 2 2 6
  126029. - 2 2 6 2 2 6 18 18 18 86 86 86
  126030. - 42 42 42 14 14 14 0 0 0 0 0 0
  126031. - 0 0 0 0 0 0 0 0 0 0 0 0
  126032. - 0 0 0 0 0 0 0 0 0 0 0 0
  126033. - 0 0 0 0 0 0 0 0 0 0 0 0
  126034. - 0 0 0 0 0 0 0 0 0 0 0 0
  126035. - 0 0 0 0 0 0 0 0 0 0 0 0
  126036. - 0 0 0 0 0 0 0 0 0 0 0 0
  126037. - 0 0 0 0 0 0 0 0 0 0 0 0
  126038. - 0 0 0 0 0 0 0 0 0 14 14 14
  126039. - 42 42 42 90 90 90 22 22 22 2 2 6
  126040. - 42 42 42 2 2 6 18 18 18 218 218 218
  126041. -253 253 253 253 253 253 253 253 253 253 253 253
  126042. -253 253 253 253 253 253 253 253 253 253 253 253
  126043. -253 253 253 253 253 253 253 253 253 253 253 253
  126044. -253 253 253 253 253 253 253 253 253 253 253 253
  126045. -253 253 253 253 253 253 253 253 253 253 253 253
  126046. -253 253 253 253 253 253 250 250 250 221 221 221
  126047. -218 218 218 101 101 101 2 2 6 14 14 14
  126048. - 18 18 18 38 38 38 10 10 10 2 2 6
  126049. - 2 2 6 2 2 6 2 2 6 78 78 78
  126050. - 58 58 58 22 22 22 6 6 6 0 0 0
  126051. - 0 0 0 0 0 0 0 0 0 0 0 0
  126052. - 0 0 0 0 0 0 0 0 0 0 0 0
  126053. - 0 0 0 0 0 0 0 0 0 0 0 0
  126054. - 0 0 0 0 0 0 0 0 0 0 0 0
  126055. - 0 0 0 0 0 0 0 0 0 0 0 0
  126056. - 0 0 0 0 0 0 0 0 0 0 0 0
  126057. - 0 0 0 0 0 0 0 0 0 0 0 0
  126058. - 0 0 0 0 0 0 6 6 6 18 18 18
  126059. - 54 54 54 82 82 82 2 2 6 26 26 26
  126060. - 22 22 22 2 2 6 123 123 123 253 253 253
  126061. -253 253 253 253 253 253 253 253 253 253 253 253
  126062. -253 253 253 253 253 253 253 253 253 253 253 253
  126063. -253 253 253 253 253 253 253 253 253 253 253 253
  126064. -253 253 253 253 253 253 253 253 253 253 253 253
  126065. -253 253 253 253 253 253 253 253 253 253 253 253
  126066. -253 253 253 253 253 253 253 253 253 250 250 250
  126067. -238 238 238 198 198 198 6 6 6 38 38 38
  126068. - 58 58 58 26 26 26 38 38 38 2 2 6
  126069. - 2 2 6 2 2 6 2 2 6 46 46 46
  126070. - 78 78 78 30 30 30 10 10 10 0 0 0
  126071. - 0 0 0 0 0 0 0 0 0 0 0 0
  126072. - 0 0 0 0 0 0 0 0 0 0 0 0
  126073. - 0 0 0 0 0 0 0 0 0 0 0 0
  126074. - 0 0 0 0 0 0 0 0 0 0 0 0
  126075. - 0 0 0 0 0 0 0 0 0 0 0 0
  126076. - 0 0 0 0 0 0 0 0 0 0 0 0
  126077. - 0 0 0 0 0 0 0 0 0 0 0 0
  126078. - 0 0 0 0 0 0 10 10 10 30 30 30
  126079. - 74 74 74 58 58 58 2 2 6 42 42 42
  126080. - 2 2 6 22 22 22 231 231 231 253 253 253
  126081. -253 253 253 253 253 253 253 253 253 253 253 253
  126082. -253 253 253 253 253 253 253 253 253 250 250 250
  126083. -253 253 253 253 253 253 253 253 253 253 253 253
  126084. -253 253 253 253 253 253 253 253 253 253 253 253
  126085. -253 253 253 253 253 253 253 253 253 253 253 253
  126086. -253 253 253 253 253 253 253 253 253 253 253 253
  126087. -253 253 253 246 246 246 46 46 46 38 38 38
  126088. - 42 42 42 14 14 14 38 38 38 14 14 14
  126089. - 2 2 6 2 2 6 2 2 6 6 6 6
  126090. - 86 86 86 46 46 46 14 14 14 0 0 0
  126091. - 0 0 0 0 0 0 0 0 0 0 0 0
  126092. - 0 0 0 0 0 0 0 0 0 0 0 0
  126093. - 0 0 0 0 0 0 0 0 0 0 0 0
  126094. - 0 0 0 0 0 0 0 0 0 0 0 0
  126095. - 0 0 0 0 0 0 0 0 0 0 0 0
  126096. - 0 0 0 0 0 0 0 0 0 0 0 0
  126097. - 0 0 0 0 0 0 0 0 0 0 0 0
  126098. - 0 0 0 6 6 6 14 14 14 42 42 42
  126099. - 90 90 90 18 18 18 18 18 18 26 26 26
  126100. - 2 2 6 116 116 116 253 253 253 253 253 253
  126101. -253 253 253 253 253 253 253 253 253 253 253 253
  126102. -253 253 253 253 253 253 250 250 250 238 238 238
  126103. -253 253 253 253 253 253 253 253 253 253 253 253
  126104. -253 253 253 253 253 253 253 253 253 253 253 253
  126105. -253 253 253 253 253 253 253 253 253 253 253 253
  126106. -253 253 253 253 253 253 253 253 253 253 253 253
  126107. -253 253 253 253 253 253 94 94 94 6 6 6
  126108. - 2 2 6 2 2 6 10 10 10 34 34 34
  126109. - 2 2 6 2 2 6 2 2 6 2 2 6
  126110. - 74 74 74 58 58 58 22 22 22 6 6 6
  126111. - 0 0 0 0 0 0 0 0 0 0 0 0
  126112. - 0 0 0 0 0 0 0 0 0 0 0 0
  126113. - 0 0 0 0 0 0 0 0 0 0 0 0
  126114. - 0 0 0 0 0 0 0 0 0 0 0 0
  126115. - 0 0 0 0 0 0 0 0 0 0 0 0
  126116. - 0 0 0 0 0 0 0 0 0 0 0 0
  126117. - 0 0 0 0 0 0 0 0 0 0 0 0
  126118. - 0 0 0 10 10 10 26 26 26 66 66 66
  126119. - 82 82 82 2 2 6 38 38 38 6 6 6
  126120. - 14 14 14 210 210 210 253 253 253 253 253 253
  126121. -253 253 253 253 253 253 253 253 253 253 253 253
  126122. -253 253 253 253 253 253 246 246 246 242 242 242
  126123. -253 253 253 253 253 253 253 253 253 253 253 253
  126124. -253 253 253 253 253 253 253 253 253 253 253 253
  126125. -253 253 253 253 253 253 253 253 253 253 253 253
  126126. -253 253 253 253 253 253 253 253 253 253 253 253
  126127. -253 253 253 253 253 253 144 144 144 2 2 6
  126128. - 2 2 6 2 2 6 2 2 6 46 46 46
  126129. - 2 2 6 2 2 6 2 2 6 2 2 6
  126130. - 42 42 42 74 74 74 30 30 30 10 10 10
  126131. - 0 0 0 0 0 0 0 0 0 0 0 0
  126132. - 0 0 0 0 0 0 0 0 0 0 0 0
  126133. - 0 0 0 0 0 0 0 0 0 0 0 0
  126134. - 0 0 0 0 0 0 0 0 0 0 0 0
  126135. - 0 0 0 0 0 0 0 0 0 0 0 0
  126136. - 0 0 0 0 0 0 0 0 0 0 0 0
  126137. - 0 0 0 0 0 0 0 0 0 0 0 0
  126138. - 6 6 6 14 14 14 42 42 42 90 90 90
  126139. - 26 26 26 6 6 6 42 42 42 2 2 6
  126140. - 74 74 74 250 250 250 253 253 253 253 253 253
  126141. -253 253 253 253 253 253 253 253 253 253 253 253
  126142. -253 253 253 253 253 253 242 242 242 242 242 242
  126143. -253 253 253 253 253 253 253 253 253 253 253 253
  126144. -253 253 253 253 253 253 253 253 253 253 253 253
  126145. -253 253 253 253 253 253 253 253 253 253 253 253
  126146. -253 253 253 253 253 253 253 253 253 253 253 253
  126147. -253 253 253 253 253 253 182 182 182 2 2 6
  126148. - 2 2 6 2 2 6 2 2 6 46 46 46
  126149. - 2 2 6 2 2 6 2 2 6 2 2 6
  126150. - 10 10 10 86 86 86 38 38 38 10 10 10
  126151. - 0 0 0 0 0 0 0 0 0 0 0 0
  126152. - 0 0 0 0 0 0 0 0 0 0 0 0
  126153. - 0 0 0 0 0 0 0 0 0 0 0 0
  126154. - 0 0 0 0 0 0 0 0 0 0 0 0
  126155. - 0 0 0 0 0 0 0 0 0 0 0 0
  126156. - 0 0 0 0 0 0 0 0 0 0 0 0
  126157. - 0 0 0 0 0 0 0 0 0 0 0 0
  126158. - 10 10 10 26 26 26 66 66 66 82 82 82
  126159. - 2 2 6 22 22 22 18 18 18 2 2 6
  126160. -149 149 149 253 253 253 253 253 253 253 253 253
  126161. -253 253 253 253 253 253 253 253 253 253 253 253
  126162. -253 253 253 253 253 253 234 234 234 242 242 242
  126163. -253 253 253 253 253 253 253 253 253 253 253 253
  126164. -253 253 253 253 253 253 253 253 253 253 253 253
  126165. -253 253 253 253 253 253 253 253 253 253 253 253
  126166. -253 253 253 253 253 253 253 253 253 253 253 253
  126167. -253 253 253 253 253 253 206 206 206 2 2 6
  126168. - 2 2 6 2 2 6 2 2 6 38 38 38
  126169. - 2 2 6 2 2 6 2 2 6 2 2 6
  126170. - 6 6 6 86 86 86 46 46 46 14 14 14
  126171. - 0 0 0 0 0 0 0 0 0 0 0 0
  126172. - 0 0 0 0 0 0 0 0 0 0 0 0
  126173. - 0 0 0 0 0 0 0 0 0 0 0 0
  126174. - 0 0 0 0 0 0 0 0 0 0 0 0
  126175. - 0 0 0 0 0 0 0 0 0 0 0 0
  126176. - 0 0 0 0 0 0 0 0 0 0 0 0
  126177. - 0 0 0 0 0 0 0 0 0 6 6 6
  126178. - 18 18 18 46 46 46 86 86 86 18 18 18
  126179. - 2 2 6 34 34 34 10 10 10 6 6 6
  126180. -210 210 210 253 253 253 253 253 253 253 253 253
  126181. -253 253 253 253 253 253 253 253 253 253 253 253
  126182. -253 253 253 253 253 253 234 234 234 242 242 242
  126183. -253 253 253 253 253 253 253 253 253 253 253 253
  126184. -253 253 253 253 253 253 253 253 253 253 253 253
  126185. -253 253 253 253 253 253 253 253 253 253 253 253
  126186. -253 253 253 253 253 253 253 253 253 253 253 253
  126187. -253 253 253 253 253 253 221 221 221 6 6 6
  126188. - 2 2 6 2 2 6 6 6 6 30 30 30
  126189. - 2 2 6 2 2 6 2 2 6 2 2 6
  126190. - 2 2 6 82 82 82 54 54 54 18 18 18
  126191. - 6 6 6 0 0 0 0 0 0 0 0 0
  126192. - 0 0 0 0 0 0 0 0 0 0 0 0
  126193. - 0 0 0 0 0 0 0 0 0 0 0 0
  126194. - 0 0 0 0 0 0 0 0 0 0 0 0
  126195. - 0 0 0 0 0 0 0 0 0 0 0 0
  126196. - 0 0 0 0 0 0 0 0 0 0 0 0
  126197. - 0 0 0 0 0 0 0 0 0 10 10 10
  126198. - 26 26 26 66 66 66 62 62 62 2 2 6
  126199. - 2 2 6 38 38 38 10 10 10 26 26 26
  126200. -238 238 238 253 253 253 253 253 253 253 253 253
  126201. -253 253 253 253 253 253 253 253 253 253 253 253
  126202. -253 253 253 253 253 253 231 231 231 238 238 238
  126203. -253 253 253 253 253 253 253 253 253 253 253 253
  126204. -253 253 253 253 253 253 253 253 253 253 253 253
  126205. -253 253 253 253 253 253 253 253 253 253 253 253
  126206. -253 253 253 253 253 253 253 253 253 253 253 253
  126207. -253 253 253 253 253 253 231 231 231 6 6 6
  126208. - 2 2 6 2 2 6 10 10 10 30 30 30
  126209. - 2 2 6 2 2 6 2 2 6 2 2 6
  126210. - 2 2 6 66 66 66 58 58 58 22 22 22
  126211. - 6 6 6 0 0 0 0 0 0 0 0 0
  126212. - 0 0 0 0 0 0 0 0 0 0 0 0
  126213. - 0 0 0 0 0 0 0 0 0 0 0 0
  126214. - 0 0 0 0 0 0 0 0 0 0 0 0
  126215. - 0 0 0 0 0 0 0 0 0 0 0 0
  126216. - 0 0 0 0 0 0 0 0 0 0 0 0
  126217. - 0 0 0 0 0 0 0 0 0 10 10 10
  126218. - 38 38 38 78 78 78 6 6 6 2 2 6
  126219. - 2 2 6 46 46 46 14 14 14 42 42 42
  126220. -246 246 246 253 253 253 253 253 253 253 253 253
  126221. -253 253 253 253 253 253 253 253 253 253 253 253
  126222. -253 253 253 253 253 253 231 231 231 242 242 242
  126223. -253 253 253 253 253 253 253 253 253 253 253 253
  126224. -253 253 253 253 253 253 253 253 253 253 253 253
  126225. -253 253 253 253 253 253 253 253 253 253 253 253
  126226. -253 253 253 253 253 253 253 253 253 253 253 253
  126227. -253 253 253 253 253 253 234 234 234 10 10 10
  126228. - 2 2 6 2 2 6 22 22 22 14 14 14
  126229. - 2 2 6 2 2 6 2 2 6 2 2 6
  126230. - 2 2 6 66 66 66 62 62 62 22 22 22
  126231. - 6 6 6 0 0 0 0 0 0 0 0 0
  126232. - 0 0 0 0 0 0 0 0 0 0 0 0
  126233. - 0 0 0 0 0 0 0 0 0 0 0 0
  126234. - 0 0 0 0 0 0 0 0 0 0 0 0
  126235. - 0 0 0 0 0 0 0 0 0 0 0 0
  126236. - 0 0 0 0 0 0 0 0 0 0 0 0
  126237. - 0 0 0 0 0 0 6 6 6 18 18 18
  126238. - 50 50 50 74 74 74 2 2 6 2 2 6
  126239. - 14 14 14 70 70 70 34 34 34 62 62 62
  126240. -250 250 250 253 253 253 253 253 253 253 253 253
  126241. -253 253 253 253 253 253 253 253 253 253 253 253
  126242. -253 253 253 253 253 253 231 231 231 246 246 246
  126243. -253 253 253 253 253 253 253 253 253 253 253 253
  126244. -253 253 253 253 253 253 253 253 253 253 253 253
  126245. -253 253 253 253 253 253 253 253 253 253 253 253
  126246. -253 253 253 253 253 253 253 253 253 253 253 253
  126247. -253 253 253 253 253 253 234 234 234 14 14 14
  126248. - 2 2 6 2 2 6 30 30 30 2 2 6
  126249. - 2 2 6 2 2 6 2 2 6 2 2 6
  126250. - 2 2 6 66 66 66 62 62 62 22 22 22
  126251. - 6 6 6 0 0 0 0 0 0 0 0 0
  126252. - 0 0 0 0 0 0 0 0 0 0 0 0
  126253. - 0 0 0 0 0 0 0 0 0 0 0 0
  126254. - 0 0 0 0 0 0 0 0 0 0 0 0
  126255. - 0 0 0 0 0 0 0 0 0 0 0 0
  126256. - 0 0 0 0 0 0 0 0 0 0 0 0
  126257. - 0 0 0 0 0 0 6 6 6 18 18 18
  126258. - 54 54 54 62 62 62 2 2 6 2 2 6
  126259. - 2 2 6 30 30 30 46 46 46 70 70 70
  126260. -250 250 250 253 253 253 253 253 253 253 253 253
  126261. -253 253 253 253 253 253 253 253 253 253 253 253
  126262. -253 253 253 253 253 253 231 231 231 246 246 246
  126263. -253 253 253 253 253 253 253 253 253 253 253 253
  126264. -253 253 253 253 253 253 253 253 253 253 253 253
  126265. -253 253 253 253 253 253 253 253 253 253 253 253
  126266. -253 253 253 253 253 253 253 253 253 253 253 253
  126267. -253 253 253 253 253 253 226 226 226 10 10 10
  126268. - 2 2 6 6 6 6 30 30 30 2 2 6
  126269. - 2 2 6 2 2 6 2 2 6 2 2 6
  126270. - 2 2 6 66 66 66 58 58 58 22 22 22
  126271. - 6 6 6 0 0 0 0 0 0 0 0 0
  126272. - 0 0 0 0 0 0 0 0 0 0 0 0
  126273. - 0 0 0 0 0 0 0 0 0 0 0 0
  126274. - 0 0 0 0 0 0 0 0 0 0 0 0
  126275. - 0 0 0 0 0 0 0 0 0 0 0 0
  126276. - 0 0 0 0 0 0 0 0 0 0 0 0
  126277. - 0 0 0 0 0 0 6 6 6 22 22 22
  126278. - 58 58 58 62 62 62 2 2 6 2 2 6
  126279. - 2 2 6 2 2 6 30 30 30 78 78 78
  126280. -250 250 250 253 253 253 253 253 253 253 253 253
  126281. -253 253 253 253 253 253 253 253 253 253 253 253
  126282. -253 253 253 253 253 253 231 231 231 246 246 246
  126283. -253 253 253 253 253 253 253 253 253 253 253 253
  126284. -253 253 253 253 253 253 253 253 253 253 253 253
  126285. -253 253 253 253 253 253 253 253 253 253 253 253
  126286. -253 253 253 253 253 253 253 253 253 253 253 253
  126287. -253 253 253 253 253 253 206 206 206 2 2 6
  126288. - 22 22 22 34 34 34 18 14 6 22 22 22
  126289. - 26 26 26 18 18 18 6 6 6 2 2 6
  126290. - 2 2 6 82 82 82 54 54 54 18 18 18
  126291. - 6 6 6 0 0 0 0 0 0 0 0 0
  126292. - 0 0 0 0 0 0 0 0 0 0 0 0
  126293. - 0 0 0 0 0 0 0 0 0 0 0 0
  126294. - 0 0 0 0 0 0 0 0 0 0 0 0
  126295. - 0 0 0 0 0 0 0 0 0 0 0 0
  126296. - 0 0 0 0 0 0 0 0 0 0 0 0
  126297. - 0 0 0 0 0 0 6 6 6 26 26 26
  126298. - 62 62 62 106 106 106 74 54 14 185 133 11
  126299. -210 162 10 121 92 8 6 6 6 62 62 62
  126300. -238 238 238 253 253 253 253 253 253 253 253 253
  126301. -253 253 253 253 253 253 253 253 253 253 253 253
  126302. -253 253 253 253 253 253 231 231 231 246 246 246
  126303. -253 253 253 253 253 253 253 253 253 253 253 253
  126304. -253 253 253 253 253 253 253 253 253 253 253 253
  126305. -253 253 253 253 253 253 253 253 253 253 253 253
  126306. -253 253 253 253 253 253 253 253 253 253 253 253
  126307. -253 253 253 253 253 253 158 158 158 18 18 18
  126308. - 14 14 14 2 2 6 2 2 6 2 2 6
  126309. - 6 6 6 18 18 18 66 66 66 38 38 38
  126310. - 6 6 6 94 94 94 50 50 50 18 18 18
  126311. - 6 6 6 0 0 0 0 0 0 0 0 0
  126312. - 0 0 0 0 0 0 0 0 0 0 0 0
  126313. - 0 0 0 0 0 0 0 0 0 0 0 0
  126314. - 0 0 0 0 0 0 0 0 0 0 0 0
  126315. - 0 0 0 0 0 0 0 0 0 0 0 0
  126316. - 0 0 0 0 0 0 0 0 0 6 6 6
  126317. - 10 10 10 10 10 10 18 18 18 38 38 38
  126318. - 78 78 78 142 134 106 216 158 10 242 186 14
  126319. -246 190 14 246 190 14 156 118 10 10 10 10
  126320. - 90 90 90 238 238 238 253 253 253 253 253 253
  126321. -253 253 253 253 253 253 253 253 253 253 253 253
  126322. -253 253 253 253 253 253 231 231 231 250 250 250
  126323. -253 253 253 253 253 253 253 253 253 253 253 253
  126324. -253 253 253 253 253 253 253 253 253 253 253 253
  126325. -253 253 253 253 253 253 253 253 253 253 253 253
  126326. -253 253 253 253 253 253 253 253 253 246 230 190
  126327. -238 204 91 238 204 91 181 142 44 37 26 9
  126328. - 2 2 6 2 2 6 2 2 6 2 2 6
  126329. - 2 2 6 2 2 6 38 38 38 46 46 46
  126330. - 26 26 26 106 106 106 54 54 54 18 18 18
  126331. - 6 6 6 0 0 0 0 0 0 0 0 0
  126332. - 0 0 0 0 0 0 0 0 0 0 0 0
  126333. - 0 0 0 0 0 0 0 0 0 0 0 0
  126334. - 0 0 0 0 0 0 0 0 0 0 0 0
  126335. - 0 0 0 0 0 0 0 0 0 0 0 0
  126336. - 0 0 0 6 6 6 14 14 14 22 22 22
  126337. - 30 30 30 38 38 38 50 50 50 70 70 70
  126338. -106 106 106 190 142 34 226 170 11 242 186 14
  126339. -246 190 14 246 190 14 246 190 14 154 114 10
  126340. - 6 6 6 74 74 74 226 226 226 253 253 253
  126341. -253 253 253 253 253 253 253 253 253 253 253 253
  126342. -253 253 253 253 253 253 231 231 231 250 250 250
  126343. -253 253 253 253 253 253 253 253 253 253 253 253
  126344. -253 253 253 253 253 253 253 253 253 253 253 253
  126345. -253 253 253 253 253 253 253 253 253 253 253 253
  126346. -253 253 253 253 253 253 253 253 253 228 184 62
  126347. -241 196 14 241 208 19 232 195 16 38 30 10
  126348. - 2 2 6 2 2 6 2 2 6 2 2 6
  126349. - 2 2 6 6 6 6 30 30 30 26 26 26
  126350. -203 166 17 154 142 90 66 66 66 26 26 26
  126351. - 6 6 6 0 0 0 0 0 0 0 0 0
  126352. - 0 0 0 0 0 0 0 0 0 0 0 0
  126353. - 0 0 0 0 0 0 0 0 0 0 0 0
  126354. - 0 0 0 0 0 0 0 0 0 0 0 0
  126355. - 0 0 0 0 0 0 0 0 0 0 0 0
  126356. - 6 6 6 18 18 18 38 38 38 58 58 58
  126357. - 78 78 78 86 86 86 101 101 101 123 123 123
  126358. -175 146 61 210 150 10 234 174 13 246 186 14
  126359. -246 190 14 246 190 14 246 190 14 238 190 10
  126360. -102 78 10 2 2 6 46 46 46 198 198 198
  126361. -253 253 253 253 253 253 253 253 253 253 253 253
  126362. -253 253 253 253 253 253 234 234 234 242 242 242
  126363. -253 253 253 253 253 253 253 253 253 253 253 253
  126364. -253 253 253 253 253 253 253 253 253 253 253 253
  126365. -253 253 253 253 253 253 253 253 253 253 253 253
  126366. -253 253 253 253 253 253 253 253 253 224 178 62
  126367. -242 186 14 241 196 14 210 166 10 22 18 6
  126368. - 2 2 6 2 2 6 2 2 6 2 2 6
  126369. - 2 2 6 2 2 6 6 6 6 121 92 8
  126370. -238 202 15 232 195 16 82 82 82 34 34 34
  126371. - 10 10 10 0 0 0 0 0 0 0 0 0
  126372. - 0 0 0 0 0 0 0 0 0 0 0 0
  126373. - 0 0 0 0 0 0 0 0 0 0 0 0
  126374. - 0 0 0 0 0 0 0 0 0 0 0 0
  126375. - 0 0 0 0 0 0 0 0 0 0 0 0
  126376. - 14 14 14 38 38 38 70 70 70 154 122 46
  126377. -190 142 34 200 144 11 197 138 11 197 138 11
  126378. -213 154 11 226 170 11 242 186 14 246 190 14
  126379. -246 190 14 246 190 14 246 190 14 246 190 14
  126380. -225 175 15 46 32 6 2 2 6 22 22 22
  126381. -158 158 158 250 250 250 253 253 253 253 253 253
  126382. -253 253 253 253 253 253 253 253 253 253 253 253
  126383. -253 253 253 253 253 253 253 253 253 253 253 253
  126384. -253 253 253 253 253 253 253 253 253 253 253 253
  126385. -253 253 253 253 253 253 253 253 253 253 253 253
  126386. -253 253 253 250 250 250 242 242 242 224 178 62
  126387. -239 182 13 236 186 11 213 154 11 46 32 6
  126388. - 2 2 6 2 2 6 2 2 6 2 2 6
  126389. - 2 2 6 2 2 6 61 42 6 225 175 15
  126390. -238 190 10 236 186 11 112 100 78 42 42 42
  126391. - 14 14 14 0 0 0 0 0 0 0 0 0
  126392. - 0 0 0 0 0 0 0 0 0 0 0 0
  126393. - 0 0 0 0 0 0 0 0 0 0 0 0
  126394. - 0 0 0 0 0 0 0 0 0 0 0 0
  126395. - 0 0 0 0 0 0 0 0 0 6 6 6
  126396. - 22 22 22 54 54 54 154 122 46 213 154 11
  126397. -226 170 11 230 174 11 226 170 11 226 170 11
  126398. -236 178 12 242 186 14 246 190 14 246 190 14
  126399. -246 190 14 246 190 14 246 190 14 246 190 14
  126400. -241 196 14 184 144 12 10 10 10 2 2 6
  126401. - 6 6 6 116 116 116 242 242 242 253 253 253
  126402. -253 253 253 253 253 253 253 253 253 253 253 253
  126403. -253 253 253 253 253 253 253 253 253 253 253 253
  126404. -253 253 253 253 253 253 253 253 253 253 253 253
  126405. -253 253 253 253 253 253 253 253 253 253 253 253
  126406. -253 253 253 231 231 231 198 198 198 214 170 54
  126407. -236 178 12 236 178 12 210 150 10 137 92 6
  126408. - 18 14 6 2 2 6 2 2 6 2 2 6
  126409. - 6 6 6 70 47 6 200 144 11 236 178 12
  126410. -239 182 13 239 182 13 124 112 88 58 58 58
  126411. - 22 22 22 6 6 6 0 0 0 0 0 0
  126412. - 0 0 0 0 0 0 0 0 0 0 0 0
  126413. - 0 0 0 0 0 0 0 0 0 0 0 0
  126414. - 0 0 0 0 0 0 0 0 0 0 0 0
  126415. - 0 0 0 0 0 0 0 0 0 10 10 10
  126416. - 30 30 30 70 70 70 180 133 36 226 170 11
  126417. -239 182 13 242 186 14 242 186 14 246 186 14
  126418. -246 190 14 246 190 14 246 190 14 246 190 14
  126419. -246 190 14 246 190 14 246 190 14 246 190 14
  126420. -246 190 14 232 195 16 98 70 6 2 2 6
  126421. - 2 2 6 2 2 6 66 66 66 221 221 221
  126422. -253 253 253 253 253 253 253 253 253 253 253 253
  126423. -253 253 253 253 253 253 253 253 253 253 253 253
  126424. -253 253 253 253 253 253 253 253 253 253 253 253
  126425. -253 253 253 253 253 253 253 253 253 253 253 253
  126426. -253 253 253 206 206 206 198 198 198 214 166 58
  126427. -230 174 11 230 174 11 216 158 10 192 133 9
  126428. -163 110 8 116 81 8 102 78 10 116 81 8
  126429. -167 114 7 197 138 11 226 170 11 239 182 13
  126430. -242 186 14 242 186 14 162 146 94 78 78 78
  126431. - 34 34 34 14 14 14 6 6 6 0 0 0
  126432. - 0 0 0 0 0 0 0 0 0 0 0 0
  126433. - 0 0 0 0 0 0 0 0 0 0 0 0
  126434. - 0 0 0 0 0 0 0 0 0 0 0 0
  126435. - 0 0 0 0 0 0 0 0 0 6 6 6
  126436. - 30 30 30 78 78 78 190 142 34 226 170 11
  126437. -239 182 13 246 190 14 246 190 14 246 190 14
  126438. -246 190 14 246 190 14 246 190 14 246 190 14
  126439. -246 190 14 246 190 14 246 190 14 246 190 14
  126440. -246 190 14 241 196 14 203 166 17 22 18 6
  126441. - 2 2 6 2 2 6 2 2 6 38 38 38
  126442. -218 218 218 253 253 253 253 253 253 253 253 253
  126443. -253 253 253 253 253 253 253 253 253 253 253 253
  126444. -253 253 253 253 253 253 253 253 253 253 253 253
  126445. -253 253 253 253 253 253 253 253 253 253 253 253
  126446. -250 250 250 206 206 206 198 198 198 202 162 69
  126447. -226 170 11 236 178 12 224 166 10 210 150 10
  126448. -200 144 11 197 138 11 192 133 9 197 138 11
  126449. -210 150 10 226 170 11 242 186 14 246 190 14
  126450. -246 190 14 246 186 14 225 175 15 124 112 88
  126451. - 62 62 62 30 30 30 14 14 14 6 6 6
  126452. - 0 0 0 0 0 0 0 0 0 0 0 0
  126453. - 0 0 0 0 0 0 0 0 0 0 0 0
  126454. - 0 0 0 0 0 0 0 0 0 0 0 0
  126455. - 0 0 0 0 0 0 0 0 0 10 10 10
  126456. - 30 30 30 78 78 78 174 135 50 224 166 10
  126457. -239 182 13 246 190 14 246 190 14 246 190 14
  126458. -246 190 14 246 190 14 246 190 14 246 190 14
  126459. -246 190 14 246 190 14 246 190 14 246 190 14
  126460. -246 190 14 246 190 14 241 196 14 139 102 15
  126461. - 2 2 6 2 2 6 2 2 6 2 2 6
  126462. - 78 78 78 250 250 250 253 253 253 253 253 253
  126463. -253 253 253 253 253 253 253 253 253 253 253 253
  126464. -253 253 253 253 253 253 253 253 253 253 253 253
  126465. -253 253 253 253 253 253 253 253 253 253 253 253
  126466. -250 250 250 214 214 214 198 198 198 190 150 46
  126467. -219 162 10 236 178 12 234 174 13 224 166 10
  126468. -216 158 10 213 154 11 213 154 11 216 158 10
  126469. -226 170 11 239 182 13 246 190 14 246 190 14
  126470. -246 190 14 246 190 14 242 186 14 206 162 42
  126471. -101 101 101 58 58 58 30 30 30 14 14 14
  126472. - 6 6 6 0 0 0 0 0 0 0 0 0
  126473. - 0 0 0 0 0 0 0 0 0 0 0 0
  126474. - 0 0 0 0 0 0 0 0 0 0 0 0
  126475. - 0 0 0 0 0 0 0 0 0 10 10 10
  126476. - 30 30 30 74 74 74 174 135 50 216 158 10
  126477. -236 178 12 246 190 14 246 190 14 246 190 14
  126478. -246 190 14 246 190 14 246 190 14 246 190 14
  126479. -246 190 14 246 190 14 246 190 14 246 190 14
  126480. -246 190 14 246 190 14 241 196 14 226 184 13
  126481. - 61 42 6 2 2 6 2 2 6 2 2 6
  126482. - 22 22 22 238 238 238 253 253 253 253 253 253
  126483. -253 253 253 253 253 253 253 253 253 253 253 253
  126484. -253 253 253 253 253 253 253 253 253 253 253 253
  126485. -253 253 253 253 253 253 253 253 253 253 253 253
  126486. -253 253 253 226 226 226 187 187 187 180 133 36
  126487. -216 158 10 236 178 12 239 182 13 236 178 12
  126488. -230 174 11 226 170 11 226 170 11 230 174 11
  126489. -236 178 12 242 186 14 246 190 14 246 190 14
  126490. -246 190 14 246 190 14 246 186 14 239 182 13
  126491. -206 162 42 106 106 106 66 66 66 34 34 34
  126492. - 14 14 14 6 6 6 0 0 0 0 0 0
  126493. - 0 0 0 0 0 0 0 0 0 0 0 0
  126494. - 0 0 0 0 0 0 0 0 0 0 0 0
  126495. - 0 0 0 0 0 0 0 0 0 6 6 6
  126496. - 26 26 26 70 70 70 163 133 67 213 154 11
  126497. -236 178 12 246 190 14 246 190 14 246 190 14
  126498. -246 190 14 246 190 14 246 190 14 246 190 14
  126499. -246 190 14 246 190 14 246 190 14 246 190 14
  126500. -246 190 14 246 190 14 246 190 14 241 196 14
  126501. -190 146 13 18 14 6 2 2 6 2 2 6
  126502. - 46 46 46 246 246 246 253 253 253 253 253 253
  126503. -253 253 253 253 253 253 253 253 253 253 253 253
  126504. -253 253 253 253 253 253 253 253 253 253 253 253
  126505. -253 253 253 253 253 253 253 253 253 253 253 253
  126506. -253 253 253 221 221 221 86 86 86 156 107 11
  126507. -216 158 10 236 178 12 242 186 14 246 186 14
  126508. -242 186 14 239 182 13 239 182 13 242 186 14
  126509. -242 186 14 246 186 14 246 190 14 246 190 14
  126510. -246 190 14 246 190 14 246 190 14 246 190 14
  126511. -242 186 14 225 175 15 142 122 72 66 66 66
  126512. - 30 30 30 10 10 10 0 0 0 0 0 0
  126513. - 0 0 0 0 0 0 0 0 0 0 0 0
  126514. - 0 0 0 0 0 0 0 0 0 0 0 0
  126515. - 0 0 0 0 0 0 0 0 0 6 6 6
  126516. - 26 26 26 70 70 70 163 133 67 210 150 10
  126517. -236 178 12 246 190 14 246 190 14 246 190 14
  126518. -246 190 14 246 190 14 246 190 14 246 190 14
  126519. -246 190 14 246 190 14 246 190 14 246 190 14
  126520. -246 190 14 246 190 14 246 190 14 246 190 14
  126521. -232 195 16 121 92 8 34 34 34 106 106 106
  126522. -221 221 221 253 253 253 253 253 253 253 253 253
  126523. -253 253 253 253 253 253 253 253 253 253 253 253
  126524. -253 253 253 253 253 253 253 253 253 253 253 253
  126525. -253 253 253 253 253 253 253 253 253 253 253 253
  126526. -242 242 242 82 82 82 18 14 6 163 110 8
  126527. -216 158 10 236 178 12 242 186 14 246 190 14
  126528. -246 190 14 246 190 14 246 190 14 246 190 14
  126529. -246 190 14 246 190 14 246 190 14 246 190 14
  126530. -246 190 14 246 190 14 246 190 14 246 190 14
  126531. -246 190 14 246 190 14 242 186 14 163 133 67
  126532. - 46 46 46 18 18 18 6 6 6 0 0 0
  126533. - 0 0 0 0 0 0 0 0 0 0 0 0
  126534. - 0 0 0 0 0 0 0 0 0 0 0 0
  126535. - 0 0 0 0 0 0 0 0 0 10 10 10
  126536. - 30 30 30 78 78 78 163 133 67 210 150 10
  126537. -236 178 12 246 186 14 246 190 14 246 190 14
  126538. -246 190 14 246 190 14 246 190 14 246 190 14
  126539. -246 190 14 246 190 14 246 190 14 246 190 14
  126540. -246 190 14 246 190 14 246 190 14 246 190 14
  126541. -241 196 14 215 174 15 190 178 144 253 253 253
  126542. -253 253 253 253 253 253 253 253 253 253 253 253
  126543. -253 253 253 253 253 253 253 253 253 253 253 253
  126544. -253 253 253 253 253 253 253 253 253 253 253 253
  126545. -253 253 253 253 253 253 253 253 253 218 218 218
  126546. - 58 58 58 2 2 6 22 18 6 167 114 7
  126547. -216 158 10 236 178 12 246 186 14 246 190 14
  126548. -246 190 14 246 190 14 246 190 14 246 190 14
  126549. -246 190 14 246 190 14 246 190 14 246 190 14
  126550. -246 190 14 246 190 14 246 190 14 246 190 14
  126551. -246 190 14 246 186 14 242 186 14 190 150 46
  126552. - 54 54 54 22 22 22 6 6 6 0 0 0
  126553. - 0 0 0 0 0 0 0 0 0 0 0 0
  126554. - 0 0 0 0 0 0 0 0 0 0 0 0
  126555. - 0 0 0 0 0 0 0 0 0 14 14 14
  126556. - 38 38 38 86 86 86 180 133 36 213 154 11
  126557. -236 178 12 246 186 14 246 190 14 246 190 14
  126558. -246 190 14 246 190 14 246 190 14 246 190 14
  126559. -246 190 14 246 190 14 246 190 14 246 190 14
  126560. -246 190 14 246 190 14 246 190 14 246 190 14
  126561. -246 190 14 232 195 16 190 146 13 214 214 214
  126562. -253 253 253 253 253 253 253 253 253 253 253 253
  126563. -253 253 253 253 253 253 253 253 253 253 253 253
  126564. -253 253 253 253 253 253 253 253 253 253 253 253
  126565. -253 253 253 250 250 250 170 170 170 26 26 26
  126566. - 2 2 6 2 2 6 37 26 9 163 110 8
  126567. -219 162 10 239 182 13 246 186 14 246 190 14
  126568. -246 190 14 246 190 14 246 190 14 246 190 14
  126569. -246 190 14 246 190 14 246 190 14 246 190 14
  126570. -246 190 14 246 190 14 246 190 14 246 190 14
  126571. -246 186 14 236 178 12 224 166 10 142 122 72
  126572. - 46 46 46 18 18 18 6 6 6 0 0 0
  126573. - 0 0 0 0 0 0 0 0 0 0 0 0
  126574. - 0 0 0 0 0 0 0 0 0 0 0 0
  126575. - 0 0 0 0 0 0 6 6 6 18 18 18
  126576. - 50 50 50 109 106 95 192 133 9 224 166 10
  126577. -242 186 14 246 190 14 246 190 14 246 190 14
  126578. -246 190 14 246 190 14 246 190 14 246 190 14
  126579. -246 190 14 246 190 14 246 190 14 246 190 14
  126580. -246 190 14 246 190 14 246 190 14 246 190 14
  126581. -242 186 14 226 184 13 210 162 10 142 110 46
  126582. -226 226 226 253 253 253 253 253 253 253 253 253
  126583. -253 253 253 253 253 253 253 253 253 253 253 253
  126584. -253 253 253 253 253 253 253 253 253 253 253 253
  126585. -198 198 198 66 66 66 2 2 6 2 2 6
  126586. - 2 2 6 2 2 6 50 34 6 156 107 11
  126587. -219 162 10 239 182 13 246 186 14 246 190 14
  126588. -246 190 14 246 190 14 246 190 14 246 190 14
  126589. -246 190 14 246 190 14 246 190 14 246 190 14
  126590. -246 190 14 246 190 14 246 190 14 242 186 14
  126591. -234 174 13 213 154 11 154 122 46 66 66 66
  126592. - 30 30 30 10 10 10 0 0 0 0 0 0
  126593. - 0 0 0 0 0 0 0 0 0 0 0 0
  126594. - 0 0 0 0 0 0 0 0 0 0 0 0
  126595. - 0 0 0 0 0 0 6 6 6 22 22 22
  126596. - 58 58 58 154 121 60 206 145 10 234 174 13
  126597. -242 186 14 246 186 14 246 190 14 246 190 14
  126598. -246 190 14 246 190 14 246 190 14 246 190 14
  126599. -246 190 14 246 190 14 246 190 14 246 190 14
  126600. -246 190 14 246 190 14 246 190 14 246 190 14
  126601. -246 186 14 236 178 12 210 162 10 163 110 8
  126602. - 61 42 6 138 138 138 218 218 218 250 250 250
  126603. -253 253 253 253 253 253 253 253 253 250 250 250
  126604. -242 242 242 210 210 210 144 144 144 66 66 66
  126605. - 6 6 6 2 2 6 2 2 6 2 2 6
  126606. - 2 2 6 2 2 6 61 42 6 163 110 8
  126607. -216 158 10 236 178 12 246 190 14 246 190 14
  126608. -246 190 14 246 190 14 246 190 14 246 190 14
  126609. -246 190 14 246 190 14 246 190 14 246 190 14
  126610. -246 190 14 239 182 13 230 174 11 216 158 10
  126611. -190 142 34 124 112 88 70 70 70 38 38 38
  126612. - 18 18 18 6 6 6 0 0 0 0 0 0
  126613. - 0 0 0 0 0 0 0 0 0 0 0 0
  126614. - 0 0 0 0 0 0 0 0 0 0 0 0
  126615. - 0 0 0 0 0 0 6 6 6 22 22 22
  126616. - 62 62 62 168 124 44 206 145 10 224 166 10
  126617. -236 178 12 239 182 13 242 186 14 242 186 14
  126618. -246 186 14 246 190 14 246 190 14 246 190 14
  126619. -246 190 14 246 190 14 246 190 14 246 190 14
  126620. -246 190 14 246 190 14 246 190 14 246 190 14
  126621. -246 190 14 236 178 12 216 158 10 175 118 6
  126622. - 80 54 7 2 2 6 6 6 6 30 30 30
  126623. - 54 54 54 62 62 62 50 50 50 38 38 38
  126624. - 14 14 14 2 2 6 2 2 6 2 2 6
  126625. - 2 2 6 2 2 6 2 2 6 2 2 6
  126626. - 2 2 6 6 6 6 80 54 7 167 114 7
  126627. -213 154 11 236 178 12 246 190 14 246 190 14
  126628. -246 190 14 246 190 14 246 190 14 246 190 14
  126629. -246 190 14 242 186 14 239 182 13 239 182 13
  126630. -230 174 11 210 150 10 174 135 50 124 112 88
  126631. - 82 82 82 54 54 54 34 34 34 18 18 18
  126632. - 6 6 6 0 0 0 0 0 0 0 0 0
  126633. - 0 0 0 0 0 0 0 0 0 0 0 0
  126634. - 0 0 0 0 0 0 0 0 0 0 0 0
  126635. - 0 0 0 0 0 0 6 6 6 18 18 18
  126636. - 50 50 50 158 118 36 192 133 9 200 144 11
  126637. -216 158 10 219 162 10 224 166 10 226 170 11
  126638. -230 174 11 236 178 12 239 182 13 239 182 13
  126639. -242 186 14 246 186 14 246 190 14 246 190 14
  126640. -246 190 14 246 190 14 246 190 14 246 190 14
  126641. -246 186 14 230 174 11 210 150 10 163 110 8
  126642. -104 69 6 10 10 10 2 2 6 2 2 6
  126643. - 2 2 6 2 2 6 2 2 6 2 2 6
  126644. - 2 2 6 2 2 6 2 2 6 2 2 6
  126645. - 2 2 6 2 2 6 2 2 6 2 2 6
  126646. - 2 2 6 6 6 6 91 60 6 167 114 7
  126647. -206 145 10 230 174 11 242 186 14 246 190 14
  126648. -246 190 14 246 190 14 246 186 14 242 186 14
  126649. -239 182 13 230 174 11 224 166 10 213 154 11
  126650. -180 133 36 124 112 88 86 86 86 58 58 58
  126651. - 38 38 38 22 22 22 10 10 10 6 6 6
  126652. - 0 0 0 0 0 0 0 0 0 0 0 0
  126653. - 0 0 0 0 0 0 0 0 0 0 0 0
  126654. - 0 0 0 0 0 0 0 0 0 0 0 0
  126655. - 0 0 0 0 0 0 0 0 0 14 14 14
  126656. - 34 34 34 70 70 70 138 110 50 158 118 36
  126657. -167 114 7 180 123 7 192 133 9 197 138 11
  126658. -200 144 11 206 145 10 213 154 11 219 162 10
  126659. -224 166 10 230 174 11 239 182 13 242 186 14
  126660. -246 186 14 246 186 14 246 186 14 246 186 14
  126661. -239 182 13 216 158 10 185 133 11 152 99 6
  126662. -104 69 6 18 14 6 2 2 6 2 2 6
  126663. - 2 2 6 2 2 6 2 2 6 2 2 6
  126664. - 2 2 6 2 2 6 2 2 6 2 2 6
  126665. - 2 2 6 2 2 6 2 2 6 2 2 6
  126666. - 2 2 6 6 6 6 80 54 7 152 99 6
  126667. -192 133 9 219 162 10 236 178 12 239 182 13
  126668. -246 186 14 242 186 14 239 182 13 236 178 12
  126669. -224 166 10 206 145 10 192 133 9 154 121 60
  126670. - 94 94 94 62 62 62 42 42 42 22 22 22
  126671. - 14 14 14 6 6 6 0 0 0 0 0 0
  126672. - 0 0 0 0 0 0 0 0 0 0 0 0
  126673. - 0 0 0 0 0 0 0 0 0 0 0 0
  126674. - 0 0 0 0 0 0 0 0 0 0 0 0
  126675. - 0 0 0 0 0 0 0 0 0 6 6 6
  126676. - 18 18 18 34 34 34 58 58 58 78 78 78
  126677. -101 98 89 124 112 88 142 110 46 156 107 11
  126678. -163 110 8 167 114 7 175 118 6 180 123 7
  126679. -185 133 11 197 138 11 210 150 10 219 162 10
  126680. -226 170 11 236 178 12 236 178 12 234 174 13
  126681. -219 162 10 197 138 11 163 110 8 130 83 6
  126682. - 91 60 6 10 10 10 2 2 6 2 2 6
  126683. - 18 18 18 38 38 38 38 38 38 38 38 38
  126684. - 38 38 38 38 38 38 38 38 38 38 38 38
  126685. - 38 38 38 38 38 38 26 26 26 2 2 6
  126686. - 2 2 6 6 6 6 70 47 6 137 92 6
  126687. -175 118 6 200 144 11 219 162 10 230 174 11
  126688. -234 174 13 230 174 11 219 162 10 210 150 10
  126689. -192 133 9 163 110 8 124 112 88 82 82 82
  126690. - 50 50 50 30 30 30 14 14 14 6 6 6
  126691. - 0 0 0 0 0 0 0 0 0 0 0 0
  126692. - 0 0 0 0 0 0 0 0 0 0 0 0
  126693. - 0 0 0 0 0 0 0 0 0 0 0 0
  126694. - 0 0 0 0 0 0 0 0 0 0 0 0
  126695. - 0 0 0 0 0 0 0 0 0 0 0 0
  126696. - 6 6 6 14 14 14 22 22 22 34 34 34
  126697. - 42 42 42 58 58 58 74 74 74 86 86 86
  126698. -101 98 89 122 102 70 130 98 46 121 87 25
  126699. -137 92 6 152 99 6 163 110 8 180 123 7
  126700. -185 133 11 197 138 11 206 145 10 200 144 11
  126701. -180 123 7 156 107 11 130 83 6 104 69 6
  126702. - 50 34 6 54 54 54 110 110 110 101 98 89
  126703. - 86 86 86 82 82 82 78 78 78 78 78 78
  126704. - 78 78 78 78 78 78 78 78 78 78 78 78
  126705. - 78 78 78 82 82 82 86 86 86 94 94 94
  126706. -106 106 106 101 101 101 86 66 34 124 80 6
  126707. -156 107 11 180 123 7 192 133 9 200 144 11
  126708. -206 145 10 200 144 11 192 133 9 175 118 6
  126709. -139 102 15 109 106 95 70 70 70 42 42 42
  126710. - 22 22 22 10 10 10 0 0 0 0 0 0
  126711. - 0 0 0 0 0 0 0 0 0 0 0 0
  126712. - 0 0 0 0 0 0 0 0 0 0 0 0
  126713. - 0 0 0 0 0 0 0 0 0 0 0 0
  126714. - 0 0 0 0 0 0 0 0 0 0 0 0
  126715. - 0 0 0 0 0 0 0 0 0 0 0 0
  126716. - 0 0 0 0 0 0 6 6 6 10 10 10
  126717. - 14 14 14 22 22 22 30 30 30 38 38 38
  126718. - 50 50 50 62 62 62 74 74 74 90 90 90
  126719. -101 98 89 112 100 78 121 87 25 124 80 6
  126720. -137 92 6 152 99 6 152 99 6 152 99 6
  126721. -138 86 6 124 80 6 98 70 6 86 66 30
  126722. -101 98 89 82 82 82 58 58 58 46 46 46
  126723. - 38 38 38 34 34 34 34 34 34 34 34 34
  126724. - 34 34 34 34 34 34 34 34 34 34 34 34
  126725. - 34 34 34 34 34 34 38 38 38 42 42 42
  126726. - 54 54 54 82 82 82 94 86 76 91 60 6
  126727. -134 86 6 156 107 11 167 114 7 175 118 6
  126728. -175 118 6 167 114 7 152 99 6 121 87 25
  126729. -101 98 89 62 62 62 34 34 34 18 18 18
  126730. - 6 6 6 0 0 0 0 0 0 0 0 0
  126731. - 0 0 0 0 0 0 0 0 0 0 0 0
  126732. - 0 0 0 0 0 0 0 0 0 0 0 0
  126733. - 0 0 0 0 0 0 0 0 0 0 0 0
  126734. - 0 0 0 0 0 0 0 0 0 0 0 0
  126735. - 0 0 0 0 0 0 0 0 0 0 0 0
  126736. - 0 0 0 0 0 0 0 0 0 0 0 0
  126737. - 0 0 0 6 6 6 6 6 6 10 10 10
  126738. - 18 18 18 22 22 22 30 30 30 42 42 42
  126739. - 50 50 50 66 66 66 86 86 86 101 98 89
  126740. -106 86 58 98 70 6 104 69 6 104 69 6
  126741. -104 69 6 91 60 6 82 62 34 90 90 90
  126742. - 62 62 62 38 38 38 22 22 22 14 14 14
  126743. - 10 10 10 10 10 10 10 10 10 10 10 10
  126744. - 10 10 10 10 10 10 6 6 6 10 10 10
  126745. - 10 10 10 10 10 10 10 10 10 14 14 14
  126746. - 22 22 22 42 42 42 70 70 70 89 81 66
  126747. - 80 54 7 104 69 6 124 80 6 137 92 6
  126748. -134 86 6 116 81 8 100 82 52 86 86 86
  126749. - 58 58 58 30 30 30 14 14 14 6 6 6
  126750. - 0 0 0 0 0 0 0 0 0 0 0 0
  126751. - 0 0 0 0 0 0 0 0 0 0 0 0
  126752. - 0 0 0 0 0 0 0 0 0 0 0 0
  126753. - 0 0 0 0 0 0 0 0 0 0 0 0
  126754. - 0 0 0 0 0 0 0 0 0 0 0 0
  126755. - 0 0 0 0 0 0 0 0 0 0 0 0
  126756. - 0 0 0 0 0 0 0 0 0 0 0 0
  126757. - 0 0 0 0 0 0 0 0 0 0 0 0
  126758. - 0 0 0 6 6 6 10 10 10 14 14 14
  126759. - 18 18 18 26 26 26 38 38 38 54 54 54
  126760. - 70 70 70 86 86 86 94 86 76 89 81 66
  126761. - 89 81 66 86 86 86 74 74 74 50 50 50
  126762. - 30 30 30 14 14 14 6 6 6 0 0 0
  126763. - 0 0 0 0 0 0 0 0 0 0 0 0
  126764. - 0 0 0 0 0 0 0 0 0 0 0 0
  126765. - 0 0 0 0 0 0 0 0 0 0 0 0
  126766. - 6 6 6 18 18 18 34 34 34 58 58 58
  126767. - 82 82 82 89 81 66 89 81 66 89 81 66
  126768. - 94 86 66 94 86 76 74 74 74 50 50 50
  126769. - 26 26 26 14 14 14 6 6 6 0 0 0
  126770. - 0 0 0 0 0 0 0 0 0 0 0 0
  126771. - 0 0 0 0 0 0 0 0 0 0 0 0
  126772. - 0 0 0 0 0 0 0 0 0 0 0 0
  126773. - 0 0 0 0 0 0 0 0 0 0 0 0
  126774. - 0 0 0 0 0 0 0 0 0 0 0 0
  126775. - 0 0 0 0 0 0 0 0 0 0 0 0
  126776. - 0 0 0 0 0 0 0 0 0 0 0 0
  126777. - 0 0 0 0 0 0 0 0 0 0 0 0
  126778. - 0 0 0 0 0 0 0 0 0 0 0 0
  126779. - 6 6 6 6 6 6 14 14 14 18 18 18
  126780. - 30 30 30 38 38 38 46 46 46 54 54 54
  126781. - 50 50 50 42 42 42 30 30 30 18 18 18
  126782. - 10 10 10 0 0 0 0 0 0 0 0 0
  126783. - 0 0 0 0 0 0 0 0 0 0 0 0
  126784. - 0 0 0 0 0 0 0 0 0 0 0 0
  126785. - 0 0 0 0 0 0 0 0 0 0 0 0
  126786. - 0 0 0 6 6 6 14 14 14 26 26 26
  126787. - 38 38 38 50 50 50 58 58 58 58 58 58
  126788. - 54 54 54 42 42 42 30 30 30 18 18 18
  126789. - 10 10 10 0 0 0 0 0 0 0 0 0
  126790. - 0 0 0 0 0 0 0 0 0 0 0 0
  126791. - 0 0 0 0 0 0 0 0 0 0 0 0
  126792. - 0 0 0 0 0 0 0 0 0 0 0 0
  126793. - 0 0 0 0 0 0 0 0 0 0 0 0
  126794. - 0 0 0 0 0 0 0 0 0 0 0 0
  126795. - 0 0 0 0 0 0 0 0 0 0 0 0
  126796. - 0 0 0 0 0 0 0 0 0 0 0 0
  126797. - 0 0 0 0 0 0 0 0 0 0 0 0
  126798. - 0 0 0 0 0 0 0 0 0 0 0 0
  126799. - 0 0 0 0 0 0 0 0 0 6 6 6
  126800. - 6 6 6 10 10 10 14 14 14 18 18 18
  126801. - 18 18 18 14 14 14 10 10 10 6 6 6
  126802. - 0 0 0 0 0 0 0 0 0 0 0 0
  126803. - 0 0 0 0 0 0 0 0 0 0 0 0
  126804. - 0 0 0 0 0 0 0 0 0 0 0 0
  126805. - 0 0 0 0 0 0 0 0 0 0 0 0
  126806. - 0 0 0 0 0 0 0 0 0 6 6 6
  126807. - 14 14 14 18 18 18 22 22 22 22 22 22
  126808. - 18 18 18 14 14 14 10 10 10 6 6 6
  126809. - 0 0 0 0 0 0 0 0 0 0 0 0
  126810. - 0 0 0 0 0 0 0 0 0 0 0 0
  126811. - 0 0 0 0 0 0 0 0 0 0 0 0
  126812. - 0 0 0 0 0 0 0 0 0 0 0 0
  126813. - 0 0 0 0 0 0 0 0 0 0 0 0
  126814. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  126815. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  126816. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  126817. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  126818. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  126819. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  126820. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  126821. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  126822. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  126823. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  126824. +0 0 0 0 0 0 0 0 0
  126825. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  126826. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  126827. +0 0 0 0 0 0 0 1 0 0 0 0 0 0 0 1 1 0
  126828. +0 1 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  126829. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  126830. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  126831. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  126832. +0 0 0 0 0 0 0 0 0 1 1 0 0 0 0 0 0 0
  126833. +0 1 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  126834. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  126835. +0 0 0 0 0 0 0 0 0
  126836. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  126837. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 1 1 0
  126838. +10 15 3 2 3 1 12 18 4 42 61 14 19 27 6 11 16 4
  126839. +38 55 13 10 15 3 3 4 1 10 15 3 0 0 0 0 0 0
  126840. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  126841. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  126842. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 2 3 1
  126843. +12 18 4 1 1 0 23 34 8 31 45 11 10 15 3 32 47 11
  126844. +34 49 12 3 4 1 3 4 1 3 4 1 0 0 0 0 0 0
  126845. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  126846. +0 0 0 0 0 0 0 0 0
  126847. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  126848. +0 0 0 0 0 0 10 15 3 29 42 10 26 37 9 12 18 4
  126849. +55 80 19 81 118 28 55 80 19 92 132 31 106 153 36 69 100 23
  126850. +100 144 34 80 116 27 42 61 14 81 118 28 23 34 8 27 40 9
  126851. +15 21 5 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  126852. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  126853. +0 0 0 0 0 0 1 1 0 29 42 10 15 21 5 50 72 17
  126854. +74 107 25 45 64 15 102 148 35 80 116 27 84 121 28 111 160 38
  126855. +69 100 23 65 94 22 81 118 28 29 42 10 17 25 6 29 42 10
  126856. +23 34 8 2 3 1 0 0 0 0 0 0 0 0 0 0 0 0
  126857. +0 0 0 0 0 0 0 0 0
  126858. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 3 4 1
  126859. +15 21 5 15 21 5 34 49 12 101 146 34 111 161 38 97 141 33
  126860. +97 141 33 119 172 41 117 170 40 116 167 40 118 170 40 118 171 40
  126861. +117 169 40 118 170 40 111 160 38 118 170 40 96 138 32 89 128 30
  126862. +81 118 28 11 16 4 10 15 3 1 1 0 0 0 0 0 0 0
  126863. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  126864. +3 4 1 3 4 1 34 49 12 101 146 34 79 115 27 111 160 38
  126865. +114 165 39 113 163 39 118 170 40 117 169 40 118 171 40 117 169 40
  126866. +116 167 40 119 172 41 113 163 39 92 132 31 105 151 36 113 163 39
  126867. +75 109 26 19 27 6 16 23 5 11 16 4 0 1 0 0 0 0
  126868. +0 0 0 0 0 0 0 0 0
  126869. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 10 15 3
  126870. +80 116 27 106 153 36 105 151 36 114 165 39 118 170 40 118 171 40
  126871. +118 171 40 117 169 40 117 169 40 117 169 40 117 169 40 117 169 40
  126872. +117 169 40 117 169 40 117 170 40 117 169 40 118 170 40 118 170 40
  126873. +117 170 40 75 109 26 75 109 26 34 49 12 0 0 0 0 0 0
  126874. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 3 4 1
  126875. +64 92 22 65 94 22 100 144 34 118 171 40 118 170 40 117 169 40
  126876. +117 169 40 117 169 40 117 169 40 117 169 40 117 169 40 117 169 40
  126877. +117 169 40 117 169 40 117 169 40 118 171 41 118 170 40 117 169 40
  126878. +109 158 37 105 151 36 104 150 35 47 69 16 0 0 0 0 0 0
  126879. +0 0 0 0 0 0 0 0 0
  126880. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  126881. +42 61 14 115 167 39 118 170 40 117 169 40 117 169 40 117 169 40
  126882. +117 170 40 117 170 40 117 169 40 117 169 40 117 169 40 117 169 40
  126883. +117 169 40 117 169 40 117 169 40 117 169 40 117 169 40 117 169 40
  126884. +117 169 40 117 169 40 118 170 40 96 138 32 17 25 6 0 0 0
  126885. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 47 69 16
  126886. +114 165 39 117 168 40 117 170 40 117 169 40 117 169 40 117 169 40
  126887. +117 169 40 117 169 40 117 169 40 117 169 40 117 169 40 117 169 40
  126888. +117 169 40 117 169 40 118 170 40 117 169 40 117 169 40 117 169 40
  126889. +117 170 40 119 172 41 96 138 32 12 18 4 0 0 0 0 0 0
  126890. +0 0 0 0 0 0 0 0 0
  126891. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 10 15 3
  126892. +32 47 11 105 151 36 118 170 40 117 169 40 117 169 40 116 168 40
  126893. +109 157 37 111 160 38 117 169 40 118 171 40 117 169 40 117 169 40
  126894. +117 169 40 117 169 40 117 169 40 117 169 40 117 169 40 117 169 40
  126895. +117 169 40 117 169 40 117 169 40 118 171 40 69 100 23 2 3 1
  126896. +0 0 0 0 0 0 0 0 0 0 0 0 19 27 6 101 146 34
  126897. +118 171 40 117 169 40 117 169 40 117 169 40 117 169 40 117 169 40
  126898. +117 169 40 117 169 40 117 169 40 117 169 40 117 169 40 117 170 40
  126899. +118 171 40 115 166 39 107 154 36 111 161 38 117 169 40 117 169 40
  126900. +117 169 40 118 171 40 75 109 26 19 27 6 2 3 1 0 0 0
  126901. +0 0 0 0 0 0 0 0 0
  126902. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 16 23 5
  126903. +89 128 30 117 169 40 117 169 40 117 169 40 117 169 40 117 169 40
  126904. +111 160 38 92 132 31 79 115 27 96 138 32 115 166 39 119 171 41
  126905. +117 169 40 117 169 40 117 169 40 117 169 40 117 169 40 117 169 40
  126906. +117 169 40 117 169 40 117 169 40 118 170 40 109 157 37 26 37 9
  126907. +0 0 0 0 0 0 0 0 0 0 0 0 64 92 22 118 171 40
  126908. +117 169 40 117 169 40 117 169 40 117 169 40 117 169 40 117 169 40
  126909. +117 169 40 117 169 40 117 169 40 118 170 40 118 171 40 109 157 37
  126910. +89 128 30 81 118 28 100 144 34 115 166 39 117 169 40 117 169 40
  126911. +117 169 40 117 170 40 113 163 39 60 86 20 1 1 0 0 0 0
  126912. +0 0 0 0 0 0 0 0 0
  126913. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  126914. +27 40 9 96 138 32 118 170 40 117 169 40 117 169 40 117 169 40
  126915. +117 170 40 117 169 40 101 146 34 67 96 23 55 80 19 84 121 28
  126916. +113 163 39 119 171 41 117 169 40 117 169 40 117 169 40 117 169 40
  126917. +117 169 40 117 169 40 117 169 40 117 169 40 119 171 41 65 94 22
  126918. +0 0 0 0 0 0 0 0 0 15 21 5 101 146 34 118 171 40
  126919. +117 169 40 117 169 40 117 169 40 117 169 40 117 169 40 117 169 40
  126920. +117 169 40 118 170 40 118 171 40 104 150 35 69 100 23 53 76 18
  126921. +81 118 28 111 160 38 118 170 40 117 169 40 117 169 40 117 169 40
  126922. +117 169 40 114 165 39 69 100 23 10 15 3 0 0 0 0 0 0
  126923. +0 0 0 0 0 0 0 0 0
  126924. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 1 1 0
  126925. +31 45 11 77 111 26 117 169 40 117 169 40 117 169 40 117 169 40
  126926. +117 169 40 117 169 40 118 170 40 116 168 40 92 132 31 47 69 16
  126927. +38 55 13 81 118 28 113 163 39 119 171 41 117 169 40 117 169 40
  126928. +117 169 40 117 169 40 117 169 40 117 169 40 118 171 41 92 132 31
  126929. +10 15 3 0 0 0 0 0 0 36 52 12 115 166 39 117 169 40
  126930. +117 169 40 117 169 40 117 169 40 117 169 40 117 169 40 118 170 40
  126931. +118 171 40 102 148 35 64 92 22 34 49 12 65 94 22 106 153 36
  126932. +118 171 40 117 170 40 117 169 40 117 169 40 117 169 40 117 169 40
  126933. +118 170 40 107 154 36 55 80 19 15 21 5 0 0 0 0 0 0
  126934. +0 0 0 0 0 0 0 0 0
  126935. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  126936. +29 42 10 101 146 34 118 171 40 117 169 40 117 169 40 117 169 40
  126937. +117 169 40 117 169 40 117 169 40 117 169 40 118 171 40 113 163 39
  126938. +75 109 26 27 40 9 36 52 12 89 128 30 116 167 40 118 171 40
  126939. +117 169 40 117 169 40 117 169 40 117 169 40 118 170 40 104 150 35
  126940. +16 23 5 0 0 0 0 0 0 53 76 18 118 171 40 117 169 40
  126941. +117 169 40 117 169 40 117 169 40 117 169 40 119 171 41 109 157 37
  126942. +67 96 23 23 34 8 42 61 14 96 138 32 118 170 40 118 170 40
  126943. +117 169 40 117 169 40 117 169 40 117 169 40 117 169 40 117 169 40
  126944. +117 169 40 117 169 40 74 107 25 10 15 3 0 0 0 0 0 0
  126945. +0 0 0 0 0 0 0 0 0
  126946. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  126947. +0 0 0 31 45 11 101 146 34 118 170 40 117 169 40 117 169 40
  126948. +117 169 40 117 169 40 117 169 40 117 169 40 117 169 40 117 169 40
  126949. +119 171 41 102 148 35 47 69 16 14 20 5 50 72 17 102 148 35
  126950. +118 171 40 117 169 40 117 169 40 117 169 40 118 170 40 102 148 35
  126951. +15 21 5 0 0 0 0 0 0 50 72 17 118 170 40 117 169 40
  126952. +117 169 40 117 169 40 118 170 40 116 167 40 84 121 28 27 40 9
  126953. +19 27 6 74 107 25 114 165 39 118 171 40 117 169 40 117 169 40
  126954. +117 169 40 117 169 40 117 169 40 117 169 40 117 169 40 117 169 40
  126955. +117 169 40 75 109 26 10 15 4 0 0 0 0 0 0 0 0 0
  126956. +0 0 0 0 0 0 0 0 0
  126957. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  126958. +0 0 0 38 55 13 102 148 35 118 171 40 117 169 40 117 169 40
  126959. +117 169 40 117 169 40 117 169 40 117 169 40 117 169 40 117 169 40
  126960. +117 169 40 118 170 40 115 167 39 77 111 26 17 25 6 19 27 6
  126961. +77 111 26 115 166 39 118 170 40 117 169 40 119 172 41 81 118 28
  126962. +3 4 1 0 0 0 0 0 0 27 40 9 111 160 38 118 170 40
  126963. +117 169 40 118 171 40 105 151 36 50 72 17 10 15 3 38 55 13
  126964. +100 144 34 118 171 40 117 169 40 117 169 40 117 169 40 117 169 40
  126965. +117 169 40 117 169 40 117 169 40 117 169 40 117 169 40 117 169 40
  126966. +117 169 40 79 115 27 15 21 5 0 0 0 0 0 0 0 0 0
  126967. +0 0 0 0 0 0 0 0 0
  126968. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  126969. +0 0 0 10 15 3 64 92 22 111 160 38 117 169 40 117 169 40
  126970. +117 169 40 117 169 40 117 169 40 117 169 40 117 169 40 117 169 40
  126971. +117 169 40 117 169 40 117 169 40 118 171 40 96 138 32 32 47 11
  126972. +3 4 1 50 72 17 107 154 36 120 173 41 105 151 36 31 45 11
  126973. +0 0 0 0 0 0 0 0 0 3 4 1 65 94 22 117 169 40
  126974. +118 170 40 89 128 30 26 37 9 3 4 1 60 86 20 111 161 38
  126975. +118 171 40 117 169 40 117 169 40 117 169 40 117 169 40 117 169 40
  126976. +117 169 40 117 169 40 117 169 40 117 169 40 117 169 40 117 169 40
  126977. +97 141 33 36 52 12 1 1 0 0 0 0 0 0 0 0 0 0
  126978. +0 0 0 0 0 0 0 0 0
  126979. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  126980. +0 0 0 0 0 0 14 20 5 75 109 26 117 168 40 117 169 40
  126981. +117 169 40 117 169 40 117 169 40 117 169 40 117 169 40 117 169 40
  126982. +117 169 40 117 169 40 117 169 40 117 169 40 118 171 40 107 154 36
  126983. +45 64 15 2 3 1 31 45 11 75 109 26 32 47 11 0 1 0
  126984. +0 0 0 0 0 0 0 0 0 0 0 0 10 15 3 55 80 19
  126985. +65 94 22 11 16 4 11 16 4 75 109 26 116 168 40 118 170 40
  126986. +117 169 40 117 169 40 117 169 40 117 169 40 117 169 40 117 169 40
  126987. +117 169 40 117 169 40 117 169 40 117 169 40 118 170 40 107 154 36
  126988. +47 69 16 3 4 1 0 0 0 0 0 0 0 0 0 0 0 0
  126989. +0 0 0 0 0 0 0 0 0
  126990. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  126991. +0 0 0 0 0 0 12 18 4 69 100 23 111 161 38 118 171 40
  126992. +117 169 40 117 169 40 117 169 40 117 169 40 117 169 40 117 169 40
  126993. +117 169 40 117 169 40 117 169 40 117 169 40 117 169 40 118 170 40
  126994. +111 160 38 50 72 17 2 3 1 2 3 1 0 0 0 0 0 0
  126995. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 1 1 0
  126996. +1 1 0 12 18 4 81 118 28 118 170 40 117 169 40 117 169 40
  126997. +117 169 40 117 169 40 117 169 40 117 169 40 117 169 40 117 169 40
  126998. +117 169 40 117 169 40 117 169 40 117 170 40 118 171 40 101 146 34
  126999. +42 61 14 2 3 1 0 0 0 0 0 0 0 0 0 0 0 0
  127000. +0 0 0 0 0 0 0 0 0
  127001. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127002. +0 0 0 0 0 0 0 0 0 3 4 1 36 52 12 89 128 30
  127003. +117 169 40 117 169 40 117 169 40 117 169 40 117 169 40 117 169 40
  127004. +117 169 40 117 169 40 117 169 40 117 169 40 117 169 40 117 169 40
  127005. +118 171 41 101 146 34 14 20 5 0 0 0 0 0 0 0 0 0
  127006. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127007. +0 0 0 47 69 16 118 170 40 117 169 40 117 169 40 117 169 40
  127008. +117 169 40 117 169 40 117 169 40 117 169 40 117 169 40 117 169 40
  127009. +117 169 40 117 169 40 117 170 40 111 160 38 69 100 23 19 27 6
  127010. +0 1 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127011. +0 0 0 0 0 0 0 0 0
  127012. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127013. +0 0 0 0 0 0 0 0 0 0 0 0 11 16 4 69 100 23
  127014. +115 167 39 119 172 41 117 169 40 117 169 40 117 169 40 117 169 40
  127015. +117 169 40 117 169 40 117 169 40 117 169 40 117 169 40 117 169 40
  127016. +119 172 41 75 109 26 3 4 1 0 0 0 0 0 0 0 0 0
  127017. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127018. +0 0 0 23 34 8 106 153 36 118 170 40 117 169 40 117 169 40
  127019. +117 169 40 117 169 40 117 169 40 117 169 40 117 169 40 117 169 40
  127020. +117 169 40 118 170 40 119 172 41 105 151 36 42 61 14 2 3 1
  127021. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127022. +0 0 0 0 0 0 0 0 0
  127023. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127024. +0 0 0 0 0 0 0 0 0 0 0 0 1 1 0 15 21 5
  127025. +45 64 15 80 116 27 114 165 39 118 170 40 117 169 40 117 169 40
  127026. +117 169 40 117 169 40 117 169 40 117 169 40 117 169 40 119 172 41
  127027. +97 141 33 20 30 7 0 0 0 0 0 0 0 0 0 0 0 0
  127028. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127029. +0 0 0 1 1 0 53 76 18 114 165 39 118 171 40 117 169 40
  127030. +117 169 40 117 169 40 117 169 40 117 169 40 117 169 40 117 169 40
  127031. +118 171 40 104 150 35 64 92 22 31 45 11 10 15 3 0 0 0
  127032. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127033. +0 0 0 0 0 0 0 0 0
  127034. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127035. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127036. +0 0 0 36 52 12 97 141 33 109 158 37 113 163 39 116 168 40
  127037. +117 169 40 117 170 40 118 170 40 119 172 41 115 167 39 84 121 28
  127038. +23 34 8 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127039. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127040. +0 0 0 0 0 0 3 4 1 50 72 17 102 148 35 118 171 40
  127041. +119 171 41 118 170 40 117 169 40 117 169 40 115 166 39 111 161 38
  127042. +109 157 37 79 115 27 12 18 4 0 0 0 0 0 0 0 0 0
  127043. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127044. +0 0 0 0 0 0 0 0 0
  127045. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127046. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127047. +0 0 0 3 4 1 15 21 5 23 34 8 45 64 15 106 153 36
  127048. +116 167 40 111 160 38 101 146 34 79 115 27 42 61 14 10 15 3
  127049. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127050. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127051. +0 0 0 0 0 0 0 0 0 1 1 0 20 30 7 60 86 20
  127052. +89 128 30 106 153 36 113 163 39 117 169 40 84 121 28 29 42 10
  127053. +19 27 6 10 15 3 2 3 1 0 0 0 0 0 0 0 0 0
  127054. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127055. +0 0 0 0 0 0 0 0 0
  127056. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127057. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127058. +0 0 0 0 0 0 0 0 0 0 0 0 16 23 5 38 55 13
  127059. +36 52 12 26 37 9 12 18 4 2 3 1 0 0 0 0 0 0
  127060. +0 0 0 0 0 0 0 0 0 1 0 0 19 2 7 52 5 18
  127061. +78 7 27 88 8 31 81 7 29 56 5 19 25 2 9 3 0 1
  127062. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127063. +3 4 1 19 27 6 31 45 11 38 55 13 32 47 11 3 4 1
  127064. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127065. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127066. +0 0 0 0 0 0 0 0 0
  127067. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127068. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127069. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 3 0 1
  127070. +9 0 3 12 1 4 9 0 3 4 0 1 0 0 0 0 0 0
  127071. +0 0 0 0 0 0 28 3 10 99 9 35 156 14 55 182 16 64
  127072. +189 17 66 190 17 67 189 17 66 184 17 65 166 15 58 118 13 41
  127073. +45 4 16 3 0 1 0 0 0 0 0 0 0 0 0 0 0 0
  127074. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127075. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127076. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127077. +0 0 0 0 0 0 0 0 0
  127078. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127079. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127080. +0 0 0 0 0 0 11 1 4 52 5 18 101 9 35 134 12 47
  127081. +151 14 53 154 14 54 151 14 53 113 10 40 11 1 4 0 0 0
  127082. +3 0 1 67 6 24 159 14 56 190 17 67 190 17 67 188 17 66
  127083. +188 17 66 188 17 66 188 17 66 188 17 66 190 17 67 191 17 67
  127084. +174 16 61 101 9 35 14 1 5 0 0 0 35 3 12 108 10 38
  127085. +122 11 43 122 11 43 112 10 39 87 8 30 50 5 17 13 1 5
  127086. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127087. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127088. +0 0 0 0 0 0 0 0 0
  127089. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127090. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127091. +3 0 1 56 5 19 141 13 49 182 16 64 191 17 67 191 17 67
  127092. +190 17 67 190 17 67 191 17 67 113 10 40 3 0 1 1 0 0
  127093. +79 7 28 180 16 63 190 17 67 188 17 66 188 17 66 188 17 66
  127094. +188 17 66 188 17 66 188 17 66 188 17 66 188 17 66 188 17 66
  127095. +189 17 66 188 17 66 122 11 43 11 1 4 41 4 14 176 16 62
  127096. +191 17 67 191 17 67 191 17 67 190 17 67 181 16 63 146 13 51
  127097. +75 7 26 10 1 4 0 0 0 0 0 0 0 0 0 0 0 0
  127098. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127099. +0 0 0 0 0 0 0 0 0
  127100. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127101. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 7 1 2
  127102. +90 8 32 178 16 62 191 17 67 188 17 66 188 17 66 188 17 66
  127103. +188 17 66 190 17 67 141 13 49 22 2 8 0 0 0 41 4 14
  127104. +173 16 61 190 17 67 188 17 66 188 17 66 188 17 66 188 17 66
  127105. +188 17 66 188 17 66 188 17 66 188 17 66 188 17 66 188 17 66
  127106. +188 17 66 188 17 66 188 17 66 88 8 31 1 0 0 89 8 31
  127107. +185 17 65 189 17 66 188 17 66 188 17 66 189 17 66 191 17 67
  127108. +186 17 65 124 11 43 25 2 9 0 0 0 0 0 0 0 0 0
  127109. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127110. +0 0 0 0 0 0 0 0 0
  127111. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127112. +0 0 0 0 0 0 0 0 0 0 0 0 2 0 1 89 8 31
  127113. +184 17 65 189 17 66 188 17 66 188 17 66 188 17 66 188 17 66
  127114. +190 17 67 151 14 53 34 3 12 0 0 0 0 0 0 79 7 28
  127115. +190 17 67 188 17 66 188 17 66 188 17 66 188 17 66 188 17 66
  127116. +188 17 66 188 17 66 188 17 66 188 17 66 188 17 66 188 17 66
  127117. +188 17 66 188 17 66 191 17 67 146 13 51 9 1 3 7 1 2
  127118. +108 10 38 187 17 66 189 17 66 188 17 66 188 17 66 188 17 66
  127119. +188 17 66 190 17 67 141 13 49 22 2 8 0 0 0 0 0 0
  127120. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127121. +0 0 0 0 0 0 0 0 0
  127122. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127123. +0 0 0 0 0 0 0 0 0 0 0 0 52 5 18 176 16 62
  127124. +189 17 66 188 17 66 188 17 66 188 17 66 188 17 66 190 17 67
  127125. +151 14 53 38 3 13 0 0 0 0 0 0 0 0 0 50 5 17
  127126. +180 16 63 189 17 66 188 17 66 188 17 66 188 17 66 188 17 66
  127127. +188 17 66 188 17 66 188 17 66 188 17 66 188 17 66 188 17 66
  127128. +188 17 66 188 17 66 191 17 67 141 13 49 7 1 3 0 0 0
  127129. +11 1 4 112 10 39 187 17 66 189 17 66 188 17 66 188 17 66
  127130. +188 17 66 188 17 66 190 17 67 113 10 40 5 0 2 0 0 0
  127131. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127132. +0 0 0 0 0 0 0 0 0
  127133. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127134. +0 0 0 0 0 0 0 0 0 7 1 3 132 12 46 191 17 67
  127135. +188 17 66 188 17 66 188 17 66 188 17 66 190 17 67 146 13 51
  127136. +35 3 12 0 0 0 0 0 0 0 0 0 0 0 0 5 0 2
  127137. +101 9 35 185 17 65 190 17 67 188 17 66 188 17 66 188 17 66
  127138. +188 17 66 188 17 66 188 17 66 188 17 66 188 17 66 188 17 66
  127139. +188 17 66 190 17 67 180 16 63 67 6 24 0 0 0 0 0 0
  127140. +0 0 0 11 1 4 108 10 38 186 17 65 189 17 66 188 17 66
  127141. +188 17 66 188 17 66 189 17 66 180 16 63 56 5 19 0 0 0
  127142. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127143. +0 0 0 0 0 0 0 0 0
  127144. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127145. +0 0 0 0 0 0 0 0 0 44 4 15 177 16 62 189 17 66
  127146. +188 17 66 188 17 66 189 17 66 189 17 66 134 12 47 28 3 10
  127147. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127148. +8 1 3 79 7 28 159 14 56 188 17 66 191 17 67 190 17 67
  127149. +189 17 66 189 17 66 189 17 66 189 17 66 190 17 67 191 17 67
  127150. +188 17 66 158 14 55 72 7 25 4 0 1 0 0 0 0 0 0
  127151. +0 0 0 0 0 0 8 1 3 95 9 33 182 16 64 189 17 67
  127152. +188 17 66 188 17 66 188 17 66 191 17 67 122 11 43 3 0 1
  127153. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127154. +0 0 0 0 0 0 0 0 0
  127155. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127156. +0 0 0 0 0 0 0 0 0 88 8 31 190 17 67 188 17 66
  127157. +188 17 66 189 17 66 185 17 65 113 10 40 18 2 6 0 0 0
  127158. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127159. +0 0 0 1 0 0 24 2 8 77 7 27 124 11 43 154 14 54
  127160. +168 15 59 173 16 61 173 16 61 168 15 59 154 14 54 124 11 43
  127161. +77 7 27 22 2 8 0 0 0 0 0 0 0 0 0 0 0 0
  127162. +0 0 0 0 0 0 0 0 0 5 0 2 77 7 27 173 16 61
  127163. +190 17 67 188 17 66 188 17 66 190 17 67 164 15 57 23 2 8
  127164. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127165. +0 0 0 0 0 0 0 0 0
  127166. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127167. +0 0 0 0 0 0 1 0 0 118 13 41 191 17 67 188 17 66
  127168. +190 17 67 174 16 61 87 8 30 8 1 3 0 0 0 0 0 0
  127169. +0 0 0 0 0 0 10 1 4 29 3 10 40 4 14 36 3 13
  127170. +18 2 6 2 0 1 0 0 0 0 0 0 3 0 1 14 1 5
  127171. +26 2 9 33 3 11 32 3 11 25 2 9 13 1 5 3 0 1
  127172. +0 0 0 14 1 5 56 5 19 95 9 33 109 10 38 101 9 35
  127173. +77 7 27 35 3 12 5 0 2 0 0 0 1 0 0 56 5 19
  127174. +156 14 55 190 17 67 188 17 66 188 17 66 182 16 64 50 5 17
  127175. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127176. +0 0 0 0 0 0 0 0 0
  127177. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127178. +0 0 0 0 0 0 5 0 2 134 12 47 191 17 67 189 17 66
  127179. +151 14 53 52 5 18 2 0 1 0 0 0 0 0 0 1 0 0
  127180. +28 3 10 90 8 32 146 13 51 170 15 60 178 16 62 174 16 61
  127181. +158 14 55 112 10 39 40 4 14 1 0 0 0 0 0 0 0 0
  127182. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 3 0 1
  127183. +56 5 19 146 13 51 183 17 64 191 17 67 191 17 67 191 17 67
  127184. +188 17 66 173 16 61 122 11 43 41 4 14 1 0 0 0 0 0
  127185. +30 3 10 124 11 43 185 17 65 190 17 67 187 17 66 67 6 24
  127186. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127187. +0 0 0 0 0 0 0 0 0
  127188. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127189. +0 0 0 0 0 0 6 1 2 134 12 47 168 15 59 99 9 35
  127190. +21 2 7 0 0 0 0 0 0 0 0 0 6 1 2 77 7 27
  127191. +162 15 57 190 17 67 191 17 67 189 17 66 189 17 66 189 17 66
  127192. +190 17 67 191 17 67 169 15 59 75 7 26 3 0 1 0 0 0
  127193. +0 0 0 0 0 0 0 0 0 0 0 0 2 0 1 79 7 28
  127194. +178 16 62 191 17 67 188 17 66 188 17 66 188 17 66 188 17 66
  127195. +188 17 66 189 17 66 191 17 67 170 15 60 79 7 28 5 0 2
  127196. +0 0 0 10 1 3 78 7 27 159 14 56 188 17 66 75 7 26
  127197. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127198. +0 0 0 0 0 0 0 0 0
  127199. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127200. +0 0 0 0 0 0 1 0 0 35 3 12 29 3 10 2 0 1
  127201. +0 0 0 0 0 0 0 0 0 9 1 3 101 9 35 183 17 64
  127202. +190 17 67 188 17 66 188 17 66 188 17 66 188 17 66 188 17 66
  127203. +188 17 66 188 17 66 190 17 67 178 16 63 67 6 23 0 0 0
  127204. +0 0 0 0 0 0 0 0 0 0 0 0 52 5 18 174 16 61
  127205. +190 17 67 188 17 66 188 17 66 188 17 66 188 17 66 188 17 66
  127206. +188 17 66 188 17 66 188 17 66 190 17 67 182 16 64 89 8 31
  127207. +4 0 1 0 0 0 0 0 0 25 2 9 73 7 26 31 3 11
  127208. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127209. +0 0 0 0 0 0 0 0 0
  127210. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127211. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127212. +0 0 0 0 0 0 4 0 1 98 9 34 187 17 66 189 17 66
  127213. +188 17 66 188 17 66 188 17 66 188 17 66 188 17 66 188 17 66
  127214. +188 17 66 188 17 66 188 17 66 190 17 67 158 14 55 25 2 9
  127215. +0 0 0 0 0 0 0 0 0 8 1 3 134 12 47 191 17 67
  127216. +188 17 66 188 17 66 188 17 66 188 17 66 188 17 66 188 17 66
  127217. +188 17 66 188 17 66 188 17 66 188 17 66 189 17 66 180 16 63
  127218. +68 6 24 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127219. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127220. +0 0 0 0 0 0 0 0 0
  127221. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127222. +0 0 0 6 1 2 19 2 7 3 0 1 0 0 0 0 0 0
  127223. +0 0 0 0 0 0 65 6 23 180 16 63 189 17 66 188 17 66
  127224. +188 17 66 188 17 66 188 17 66 188 17 66 188 17 66 188 17 66
  127225. +188 17 66 188 17 66 188 17 66 188 17 66 189 17 66 83 8 29
  127226. +0 0 0 0 0 0 0 0 0 41 4 14 177 16 62 189 17 66
  127227. +188 17 66 188 17 66 188 17 66 188 17 66 188 17 66 188 17 66
  127228. +188 17 66 188 17 66 188 17 66 188 17 66 188 17 66 190 17 67
  127229. +159 14 56 28 3 10 0 0 0 0 0 0 0 0 0 23 2 8
  127230. +41 4 14 5 0 2 0 0 0 0 0 0 0 0 0 0 0 0
  127231. +0 0 0 0 0 0 0 0 0
  127232. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127233. +23 2 8 113 10 40 159 14 56 65 6 23 0 0 0 0 0 0
  127234. +0 0 0 16 1 6 146 13 51 191 17 67 188 17 66 188 17 66
  127235. +188 17 66 188 17 66 188 17 66 188 17 66 188 17 66 188 17 66
  127236. +188 17 66 188 17 66 188 17 66 188 17 66 191 17 67 132 12 46
  127237. +5 0 2 0 0 0 0 0 0 77 7 27 189 17 66 188 17 66
  127238. +188 17 66 188 17 66 188 17 66 188 17 66 188 17 66 188 17 66
  127239. +188 17 66 188 17 66 188 17 66 188 17 66 188 17 66 188 17 66
  127240. +190 17 67 98 9 34 0 0 0 0 0 0 12 1 4 134 12 47
  127241. +178 16 63 108 10 38 16 1 6 0 0 0 0 0 0 0 0 0
  127242. +0 0 0 0 0 0 0 0 0
  127243. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 30 3 10
  127244. +141 13 49 190 17 67 191 17 67 134 12 47 6 1 2 0 0 0
  127245. +0 0 0 68 6 24 186 17 65 188 17 66 188 17 66 188 17 66
  127246. +188 17 66 188 17 66 188 17 66 188 17 66 188 17 66 188 17 66
  127247. +188 17 66 188 17 66 188 17 66 188 17 66 190 17 67 156 14 55
  127248. +14 1 5 0 0 0 0 0 0 98 9 34 191 17 67 188 17 66
  127249. +188 17 66 188 17 66 188 17 66 188 17 66 188 17 66 188 17 66
  127250. +188 17 66 188 17 66 188 17 66 188 17 66 188 17 66 188 17 66
  127251. +190 17 67 156 14 55 19 2 7 0 0 0 47 4 16 181 16 63
  127252. +190 17 67 189 17 66 126 14 44 17 2 6 0 0 0 0 0 0
  127253. +0 0 0 0 0 0 0 0 0
  127254. +0 0 0 0 0 0 0 0 0 0 0 0 16 1 6 134 12 47
  127255. +191 17 67 188 17 66 190 17 67 162 15 57 19 2 7 0 0 0
  127256. +3 0 1 123 11 43 191 17 67 188 17 66 188 17 66 188 17 66
  127257. +188 17 66 188 17 66 188 17 66 188 17 66 188 17 66 188 17 66
  127258. +188 17 66 188 17 66 188 17 66 188 17 66 190 17 67 163 15 57
  127259. +20 2 7 0 0 0 0 0 0 101 9 35 191 17 67 188 17 66
  127260. +188 17 66 188 17 66 188 17 66 188 17 66 188 17 66 188 17 66
  127261. +188 17 66 188 17 66 188 17 66 188 17 66 188 17 66 188 17 66
  127262. +188 17 66 182 16 64 52 5 18 0 0 0 73 7 26 188 17 66
  127263. +188 17 66 188 17 66 189 17 66 109 10 38 5 0 2 0 0 0
  127264. +0 0 0 0 0 0 0 0 0
  127265. +0 0 0 0 0 0 0 0 0 0 0 0 95 9 33 189 17 66
  127266. +188 17 66 188 17 66 189 17 66 171 15 60 29 3 10 0 0 0
  127267. +16 1 6 156 14 55 190 17 67 188 17 66 188 17 66 188 17 66
  127268. +188 17 66 188 17 66 188 17 66 188 17 66 188 17 66 188 17 66
  127269. +188 17 66 188 17 66 188 17 66 188 17 66 190 17 67 158 14 55
  127270. +17 2 6 0 0 0 0 0 0 85 8 30 190 17 67 188 17 66
  127271. +188 17 66 188 17 66 188 17 66 188 17 66 188 17 66 188 17 66
  127272. +188 17 66 188 17 66 188 17 66 188 17 66 188 17 66 188 17 66
  127273. +188 17 66 189 17 66 81 7 29 0 0 0 85 8 30 190 17 67
  127274. +188 17 66 188 17 66 189 17 66 180 16 63 56 5 19 0 0 0
  127275. +0 0 0 0 0 0 0 0 0
  127276. +0 0 0 0 0 0 0 0 0 25 2 9 162 15 57 190 17 67
  127277. +188 17 66 188 17 66 189 17 66 173 16 61 31 3 11 0 0 0
  127278. +30 3 10 171 15 60 189 17 66 188 17 66 188 17 66 188 17 66
  127279. +188 17 66 188 17 66 188 17 66 188 17 66 188 17 66 188 17 66
  127280. +188 17 66 188 17 66 188 17 66 188 17 66 191 17 67 141 13 49
  127281. +7 1 2 0 0 0 0 0 0 56 5 19 183 17 64 188 17 66
  127282. +188 17 66 188 17 66 188 17 66 188 17 66 188 17 66 188 17 66
  127283. +188 17 66 188 17 66 188 17 66 188 17 66 188 17 66 188 17 66
  127284. +188 17 66 191 17 67 98 9 34 0 0 0 88 8 31 190 17 67
  127285. +188 17 66 188 17 66 188 17 66 191 17 67 124 11 43 5 0 2
  127286. +0 0 0 0 0 0 0 0 0
  127287. +0 0 0 0 0 0 0 0 0 68 6 24 187 17 66 188 17 66
  127288. +188 17 66 188 17 66 189 17 66 170 15 60 28 3 10 0 0 0
  127289. +34 3 12 174 16 61 189 17 66 188 17 66 188 17 66 188 17 66
  127290. +188 17 66 188 17 66 188 17 66 188 17 66 188 17 66 188 17 66
  127291. +188 17 66 188 17 66 188 17 66 188 17 66 191 17 67 101 9 35
  127292. +0 0 0 0 0 0 0 0 0 21 2 7 159 14 56 190 17 67
  127293. +188 17 66 188 17 66 188 17 66 188 17 66 188 17 66 188 17 66
  127294. +188 17 66 188 17 66 188 17 66 188 17 66 188 17 66 188 17 66
  127295. +188 17 66 191 17 67 98 9 34 0 0 0 81 7 29 189 17 66
  127296. +188 17 66 188 17 66 188 17 66 189 17 66 168 15 59 28 3 10
  127297. +0 0 0 0 0 0 0 0 0
  127298. +0 0 0 0 0 0 0 0 0 109 10 38 191 17 67 188 17 66
  127299. +188 17 66 188 17 66 190 17 67 163 15 57 21 2 7 0 0 0
  127300. +26 2 9 168 15 59 189 17 66 188 17 66 188 17 66 188 17 66
  127301. +188 17 66 188 17 66 188 17 66 188 17 66 188 17 66 188 17 66
  127302. +188 17 66 188 17 66 188 17 66 189 17 66 180 16 63 47 4 16
  127303. +0 0 0 0 0 0 0 0 0 0 0 0 108 10 38 190 17 67
  127304. +188 17 66 188 17 66 188 17 66 188 17 66 188 17 66 188 17 66
  127305. +188 17 66 188 17 66 188 17 66 188 17 66 188 17 66 188 17 66
  127306. +188 17 66 189 17 66 78 7 27 0 0 0 68 6 24 187 17 66
  127307. +188 17 66 188 17 66 188 17 66 188 17 66 183 17 64 56 5 19
  127308. +0 0 0 0 0 0 0 0 0
  127309. +0 0 0 0 0 0 3 0 1 131 12 46 191 17 67 188 17 66
  127310. +188 17 66 188 17 66 190 17 67 151 14 53 12 1 4 0 0 0
  127311. +11 1 4 146 13 51 190 17 67 188 17 66 188 17 66 188 17 66
  127312. +188 17 66 188 17 66 188 17 66 188 17 66 188 17 66 188 17 66
  127313. +188 17 66 188 17 66 188 17 66 191 17 67 126 14 44 7 1 2
  127314. +0 0 0 0 0 0 0 0 0 0 0 0 32 3 11 164 15 58
  127315. +190 17 67 188 17 66 188 17 66 188 17 66 188 17 66 188 17 66
  127316. +188 17 66 188 17 66 188 17 66 188 17 66 188 17 66 188 17 66
  127317. +189 17 66 178 16 62 44 4 15 0 0 0 50 5 17 182 16 64
  127318. +188 17 66 188 17 66 188 17 66 188 17 66 188 17 66 72 7 25
  127319. +0 0 0 0 0 0 0 0 0
  127320. +0 0 0 0 0 0 5 0 2 134 12 47 191 17 67 188 17 66
  127321. +188 17 66 188 17 66 191 17 67 131 12 46 3 0 1 0 0 0
  127322. +0 0 0 101 9 35 190 17 67 188 17 66 188 17 66 188 17 66
  127323. +188 17 66 188 17 66 188 17 66 188 17 66 188 17 66 188 17 66
  127324. +188 17 66 188 17 66 190 17 67 170 15 60 44 4 15 0 0 0
  127325. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 77 7 27
  127326. +183 17 64 189 17 66 188 17 66 188 17 66 188 17 66 188 17 66
  127327. +188 17 66 188 17 66 188 17 66 188 17 66 188 17 66 188 17 66
  127328. +191 17 67 134 12 47 9 1 3 0 0 0 31 3 11 171 15 60
  127329. +189 17 66 188 17 66 188 17 66 188 17 66 188 17 66 72 7 25
  127330. +0 0 0 0 0 0 0 0 0
  127331. +0 0 0 0 0 0 2 0 1 124 11 43 191 17 67 188 17 66
  127332. +188 17 66 188 17 66 191 17 67 101 9 35 0 0 0 0 0 0
  127333. +0 0 0 35 3 12 168 15 59 190 17 67 188 17 66 188 17 66
  127334. +188 17 66 188 17 66 188 17 66 188 17 66 188 17 66 188 17 66
  127335. +188 17 66 189 17 66 182 16 64 77 7 27 0 0 0 0 0 0
  127336. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 6 1 2
  127337. +99 9 35 185 17 65 189 17 66 188 17 66 188 17 66 188 17 66
  127338. +188 17 66 188 17 66 188 17 66 188 17 66 188 17 66 189 17 66
  127339. +177 16 62 56 5 19 0 0 0 0 0 0 13 1 5 151 14 53
  127340. +190 17 67 188 17 66 188 17 66 188 17 66 185 17 65 56 5 19
  127341. +0 0 0 0 0 0 0 0 0
  127342. +0 0 0 0 0 0 0 0 0 99 9 35 191 17 67 188 17 66
  127343. +188 17 66 188 17 66 186 17 65 65 6 23 0 0 0 0 0 0
  127344. +0 0 0 0 0 0 79 7 28 182 16 64 190 17 67 188 17 66
  127345. +188 17 66 188 17 66 188 17 66 188 17 66 188 17 66 188 17 66
  127346. +191 17 67 177 16 62 83 8 29 4 0 1 0 0 0 0 0 0
  127347. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127348. +8 1 3 89 8 31 175 16 62 191 17 67 189 17 66 188 17 66
  127349. +188 17 66 188 17 66 188 17 66 188 17 66 190 17 67 181 16 63
  127350. +85 8 30 3 0 1 0 0 0 0 0 0 1 0 0 118 13 41
  127351. +191 17 67 188 17 66 188 17 66 189 17 66 173 16 61 34 3 12
  127352. +0 0 0 0 0 0 0 0 0
  127353. +0 0 0 0 0 0 0 0 0 56 5 19 183 17 64 188 17 66
  127354. +188 17 66 189 17 66 169 15 59 30 3 10 0 0 0 0 0 0
  127355. +0 0 0 0 0 0 5 0 2 83 8 29 173 16 61 191 17 67
  127356. +190 17 67 189 17 66 189 17 66 190 17 67 191 17 67 187 17 66
  127357. +151 14 53 56 5 19 3 0 1 0 0 0 16 1 6 50 5 17
  127358. +79 7 28 95 9 33 95 9 33 75 7 26 41 4 14 10 1 4
  127359. +0 0 0 2 0 1 50 5 17 132 12 46 178 16 62 190 17 67
  127360. +191 17 67 191 17 67 191 17 67 186 17 65 154 14 54 68 6 24
  127361. +4 0 1 0 0 0 0 0 0 0 0 0 0 0 0 72 7 25
  127362. +187 17 66 188 17 66 188 17 66 191 17 67 141 13 49 9 1 3
  127363. +0 0 0 0 0 0 0 0 0
  127364. +0 0 0 0 0 0 0 0 0 14 1 5 151 14 53 190 17 67
  127365. +188 17 66 191 17 67 131 12 46 5 0 2 0 0 0 0 0 0
  127366. +0 0 0 0 0 0 0 0 0 2 0 1 44 4 15 113 10 40
  127367. +156 14 55 173 16 61 174 16 61 164 15 58 134 12 47 77 7 27
  127368. +18 2 6 0 0 0 16 1 6 85 8 30 151 14 53 182 16 64
  127369. +189 17 66 191 17 67 190 17 67 188 17 66 177 16 62 141 13 49
  127370. +68 6 24 8 1 3 0 0 0 8 1 3 44 4 15 88 8 31
  127371. +113 10 40 122 11 43 108 10 38 67 6 24 20 2 7 0 0 0
  127372. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 28 3 10
  127373. +166 15 58 190 17 67 188 17 66 187 17 66 79 7 28 0 0 0
  127374. +0 0 0 0 0 0 0 0 0
  127375. +0 0 0 0 0 0 0 0 0 0 0 0 73 7 26 185 17 65
  127376. +189 17 66 184 17 65 65 6 23 0 0 0 0 0 0 0 0 0
  127377. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 2 0 1
  127378. +17 2 6 32 3 11 34 3 12 22 2 8 6 1 2 0 0 0
  127379. +0 0 0 38 3 13 141 13 49 188 17 66 190 17 67 188 17 66
  127380. +188 17 66 188 17 66 188 17 66 188 17 66 189 17 66 191 17 67
  127381. +184 17 65 122 11 43 21 2 7 0 0 0 0 0 0 0 0 0
  127382. +0 0 0 1 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127383. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 1 0 0
  127384. +108 10 38 191 17 67 191 17 67 141 13 49 16 1 6 0 0 0
  127385. +0 0 0 0 0 0 0 0 0
  127386. +0 0 0 0 0 0 0 0 0 0 0 0 8 1 3 112 10 39
  127387. +186 17 65 124 11 43 10 1 4 0 0 0 0 0 0 0 0 0
  127388. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127389. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127390. +36 3 13 156 14 55 191 17 67 188 17 66 188 17 66 188 17 66
  127391. +188 17 66 188 17 66 188 17 66 188 17 66 188 17 66 188 17 66
  127392. +189 17 66 190 17 67 134 12 47 18 2 6 0 0 0 0 0 0
  127393. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127394. +0 0 0 7 1 2 41 4 14 75 7 26 66 5 23 19 2 7
  127395. +26 2 9 144 13 50 154 14 54 40 4 14 0 0 0 0 0 0
  127396. +0 0 0 0 0 0 0 0 0
  127397. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 13 1 5
  127398. +56 5 19 19 2 7 0 0 0 7 1 2 29 3 10 35 3 12
  127399. +19 2 7 2 0 1 0 0 0 0 0 0 0 0 0 0 0 0
  127400. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 13 1 5
  127401. +134 12 47 191 17 67 188 17 66 188 17 66 188 17 66 188 17 66
  127402. +188 17 66 188 17 66 188 17 66 188 17 66 188 17 66 188 17 66
  127403. +188 17 66 188 17 66 189 17 67 108 10 38 3 0 1 0 0 0
  127404. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 1 0 0
  127405. +40 4 14 124 11 43 177 16 62 188 17 66 187 17 66 144 13 50
  127406. +24 2 8 17 2 6 22 2 8 0 0 0 0 0 0 0 0 0
  127407. +0 0 0 0 0 0 0 0 0
  127408. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127409. +0 0 0 0 0 0 19 2 7 122 11 43 171 15 60 175 16 62
  127410. +159 14 56 112 10 39 40 4 14 2 0 1 0 0 0 0 0 0
  127411. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 72 7 25
  127412. +186 17 65 188 17 66 188 17 66 188 17 66 188 17 66 188 17 66
  127413. +188 17 66 188 17 66 188 17 66 188 17 66 188 17 66 188 17 66
  127414. +188 17 66 188 17 66 189 17 66 174 16 61 41 4 14 0 0 0
  127415. +0 0 0 0 0 0 0 0 0 0 0 0 3 0 1 72 7 25
  127416. +168 15 59 191 17 67 189 17 66 188 17 66 188 17 66 190 17 67
  127417. +95 9 33 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127418. +0 0 0 0 0 0 0 0 0
  127419. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127420. +0 0 0 0 0 0 95 9 33 191 17 67 189 17 66 189 17 66
  127421. +190 17 67 191 17 67 171 15 60 90 8 32 12 1 4 0 0 0
  127422. +0 0 0 0 0 0 0 0 0 0 0 0 5 0 2 132 12 46
  127423. +191 17 67 188 17 66 188 17 66 188 17 66 188 17 66 188 17 66
  127424. +188 17 66 188 17 66 188 17 66 188 17 66 188 17 66 188 17 66
  127425. +188 17 66 188 17 66 188 17 66 190 17 67 98 9 34 0 0 0
  127426. +0 0 0 0 0 0 0 0 0 5 0 2 88 8 31 180 16 63
  127427. +190 17 67 188 17 66 188 17 66 188 17 66 188 17 66 191 17 67
  127428. +146 13 51 11 1 4 0 0 0 0 0 0 0 0 0 0 0 0
  127429. +0 0 0 0 0 0 0 0 0
  127430. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127431. +0 0 0 9 1 3 144 13 50 191 17 67 188 17 66 188 17 66
  127432. +188 17 66 188 17 66 189 17 66 187 17 66 123 11 43 20 2 7
  127433. +0 0 0 0 0 0 0 0 0 0 0 0 21 2 7 163 15 57
  127434. +190 17 67 188 17 66 188 17 66 188 17 66 188 17 66 188 17 66
  127435. +188 17 66 188 17 66 188 17 66 188 17 66 188 17 66 188 17 66
  127436. +188 17 66 188 17 66 188 17 66 191 17 67 134 12 47 5 0 2
  127437. +0 0 0 0 0 0 3 0 1 88 8 31 182 16 64 189 17 66
  127438. +188 17 66 188 17 66 188 17 66 188 17 66 188 17 66 189 17 66
  127439. +171 15 60 31 3 11 0 0 0 0 0 0 0 0 0 0 0 0
  127440. +0 0 0 0 0 0 0 0 0
  127441. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127442. +0 0 0 20 2 7 162 15 57 190 17 67 188 17 66 188 17 66
  127443. +188 17 66 188 17 66 188 17 66 188 17 66 190 17 67 132 12 46
  127444. +20 2 7 0 0 0 0 0 0 0 0 0 32 3 11 173 16 61
  127445. +189 17 66 188 17 66 188 17 66 188 17 66 188 17 66 188 17 66
  127446. +188 17 66 188 17 66 188 17 66 188 17 66 188 17 66 188 17 66
  127447. +188 17 66 188 17 66 188 17 66 190 17 67 151 14 53 12 1 4
  127448. +0 0 0 0 0 0 72 7 25 180 16 63 189 17 66 188 17 66
  127449. +188 17 66 188 17 66 188 17 66 188 17 66 188 17 66 188 17 66
  127450. +181 16 63 47 4 16 0 0 0 0 0 0 0 0 0 0 0 0
  127451. +0 0 0 0 0 0 0 0 0
  127452. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127453. +0 0 0 21 2 7 163 15 57 190 17 67 188 17 66 188 17 66
  127454. +188 17 66 188 17 66 188 17 66 188 17 66 188 17 66 190 17 67
  127455. +122 11 43 9 1 3 0 0 0 0 0 0 30 3 10 171 15 60
  127456. +189 17 66 188 17 66 188 17 66 188 17 66 188 17 66 188 17 66
  127457. +188 17 66 188 17 66 188 17 66 188 17 66 188 17 66 188 17 66
  127458. +188 17 66 188 17 66 188 17 66 190 17 67 146 13 51 10 1 4
  127459. +0 0 0 38 3 13 166 15 58 190 17 67 188 17 66 188 17 66
  127460. +188 17 66 188 17 66 188 17 66 188 17 66 188 17 66 188 17 66
  127461. +183 17 64 52 5 18 0 0 0 0 0 0 0 0 0 0 0 0
  127462. +0 0 0 0 0 0 0 0 0
  127463. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127464. +0 0 0 13 1 5 154 14 54 190 17 67 188 17 66 188 17 66
  127465. +188 17 66 188 17 66 188 17 66 188 17 66 188 17 66 188 17 66
  127466. +186 17 65 79 7 28 0 0 0 0 0 0 14 1 5 156 14 54
  127467. +190 17 67 188 17 66 188 17 66 188 17 66 188 17 66 188 17 66
  127468. +188 17 66 188 17 66 188 17 66 188 17 66 188 17 66 188 17 66
  127469. +188 17 66 188 17 66 188 17 66 191 17 67 124 11 43 2 0 1
  127470. +5 0 2 122 11 43 191 17 67 188 17 66 188 17 66 188 17 66
  127471. +188 17 66 188 17 66 188 17 66 188 17 66 188 17 66 188 17 66
  127472. +182 16 64 47 4 16 0 0 0 0 0 0 0 0 0 0 0 0
  127473. +0 0 0 0 0 0 0 0 0
  127474. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127475. +0 0 0 3 0 1 126 14 44 191 17 67 188 17 66 188 17 66
  127476. +188 17 66 188 17 66 188 17 66 188 17 66 188 17 66 188 17 66
  127477. +190 17 67 158 14 55 23 2 8 0 0 0 1 0 0 113 10 40
  127478. +191 17 67 188 17 66 188 17 66 188 17 66 188 17 66 188 17 66
  127479. +188 17 66 188 17 66 188 17 66 188 17 66 188 17 66 188 17 66
  127480. +188 17 66 188 17 66 188 17 66 188 17 66 78 7 27 0 0 0
  127481. +47 4 16 177 16 62 189 17 66 188 17 66 188 17 66 188 17 66
  127482. +188 17 66 188 17 66 188 17 66 188 17 66 188 17 66 189 17 66
  127483. +173 16 61 34 3 12 0 0 0 0 0 0 0 0 0 0 0 0
  127484. +0 0 0 0 0 0 0 0 0
  127485. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127486. +0 0 0 0 0 0 85 8 30 189 17 66 188 17 66 188 17 66
  127487. +188 17 66 188 17 66 188 17 66 188 17 66 188 17 66 188 17 66
  127488. +188 17 66 188 17 66 79 7 28 0 0 0 0 0 0 47 4 16
  127489. +175 16 62 189 17 66 188 17 66 188 17 66 188 17 66 188 17 66
  127490. +188 17 66 188 17 66 188 17 66 188 17 66 188 17 66 188 17 66
  127491. +188 17 66 188 17 66 190 17 67 156 14 55 22 2 8 0 0 0
  127492. +109 10 38 191 17 67 188 17 66 188 17 66 188 17 66 188 17 66
  127493. +188 17 66 188 17 66 188 17 66 188 17 66 188 17 66 190 17 67
  127494. +151 14 53 13 1 5 0 0 0 0 0 0 0 0 0 0 0 0
  127495. +0 0 0 0 0 0 0 0 0
  127496. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127497. +0 0 0 0 0 0 35 3 12 173 16 61 189 17 66 188 17 66
  127498. +188 17 66 188 17 66 188 17 66 188 17 66 188 17 66 188 17 66
  127499. +188 17 66 191 17 67 134 12 47 7 1 2 0 0 0 3 0 1
  127500. +99 9 35 188 17 66 189 17 66 188 17 66 188 17 66 188 17 66
  127501. +188 17 66 188 17 66 188 17 66 188 17 66 188 17 66 188 17 66
  127502. +188 17 66 189 17 66 181 16 63 68 6 24 0 0 0 18 2 6
  127503. +156 14 55 190 17 67 188 17 66 188 17 66 188 17 66 188 17 66
  127504. +188 17 66 188 17 66 188 17 66 188 17 66 188 17 66 190 17 67
  127505. +101 9 35 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127506. +0 0 0 0 0 0 0 0 0
  127507. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127508. +0 0 0 0 0 0 3 0 1 118 13 41 191 17 67 188 17 66
  127509. +188 17 66 188 17 66 188 17 66 188 17 66 188 17 66 188 17 66
  127510. +188 17 66 189 17 66 168 15 59 28 3 10 0 0 0 0 0 0
  127511. +12 1 4 113 10 40 187 17 66 189 17 67 188 17 66 188 17 66
  127512. +188 17 66 188 17 66 188 17 66 188 17 66 188 17 66 188 17 66
  127513. +190 17 67 180 16 63 88 8 31 4 0 1 0 0 0 47 4 16
  127514. +180 16 63 189 17 66 188 17 66 188 17 66 188 17 66 188 17 66
  127515. +188 17 66 188 17 66 188 17 66 188 17 66 190 17 67 168 15 59
  127516. +36 3 13 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127517. +0 0 0 0 0 0 0 0 0
  127518. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127519. +0 0 0 0 0 0 0 0 0 38 3 13 164 15 58 190 17 67
  127520. +188 17 66 188 17 66 188 17 66 188 17 66 188 17 66 188 17 66
  127521. +188 17 66 188 17 66 182 16 64 50 5 17 0 0 0 0 0 0
  127522. +0 0 0 11 1 4 90 8 32 169 15 59 190 17 67 190 17 67
  127523. +189 17 66 189 17 66 189 17 66 189 17 66 191 17 67 189 17 66
  127524. +158 14 55 68 6 24 4 0 1 0 0 0 0 0 0 73 7 26
  127525. +188 17 66 188 17 66 188 17 66 188 17 66 188 17 66 188 17 66
  127526. +188 17 66 188 17 66 188 17 66 189 17 66 185 17 65 83 8 29
  127527. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127528. +0 0 0 0 0 0 0 0 0
  127529. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127530. +0 0 0 0 0 0 0 0 0 0 0 0 65 6 23 174 16 61
  127531. +190 17 67 188 17 66 188 17 66 188 17 66 188 17 66 188 17 66
  127532. +188 17 66 188 17 66 185 17 65 56 5 19 0 0 0 0 0 0
  127533. +0 0 0 0 0 0 2 0 1 35 3 12 99 9 35 146 13 51
  127534. +170 15 60 177 16 62 177 16 62 166 15 58 141 13 49 85 8 30
  127535. +24 2 8 0 0 0 0 0 0 0 0 0 0 0 0 85 8 30
  127536. +190 17 67 188 17 66 188 17 66 188 17 66 188 17 66 188 17 66
  127537. +188 17 66 188 17 66 188 17 66 189 17 66 112 10 39 8 1 3
  127538. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127539. +0 0 0 0 0 0 0 0 0
  127540. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127541. +0 0 0 0 0 0 0 0 0 0 0 0 1 0 0 68 6 24
  127542. +170 15 60 191 17 67 188 17 66 188 17 66 188 17 66 188 17 66
  127543. +188 17 66 188 17 66 182 16 64 50 5 17 0 0 0 0 0 0
  127544. +0 0 0 0 0 0 0 0 0 0 0 0 1 0 0 11 1 4
  127545. +28 3 10 40 4 14 38 3 13 25 2 9 8 1 3 0 0 0
  127546. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 78 7 27
  127547. +189 17 66 188 17 66 188 17 66 188 17 66 188 17 66 188 17 66
  127548. +188 17 66 189 17 66 187 17 66 113 10 40 14 1 5 0 0 0
  127549. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127550. +0 0 0 0 0 0 0 0 0
  127551. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127552. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 1 0 0
  127553. +47 4 16 141 13 49 186 17 65 191 17 67 190 17 67 189 17 66
  127554. +189 17 66 191 17 67 156 14 55 20 2 7 0 0 0 0 0 0
  127555. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127556. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127557. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 44 4 15
  127558. +178 16 62 190 17 67 188 17 66 188 17 66 188 17 66 190 17 67
  127559. +191 17 67 173 16 61 90 8 32 10 1 4 0 0 0 0 0 0
  127560. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127561. +0 0 0 0 0 0 0 0 0
  127562. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127563. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127564. +0 0 0 14 1 5 68 6 24 131 12 46 162 15 57 174 16 61
  127565. +171 15 60 146 13 51 56 5 19 0 0 0 0 0 0 0 0 0
  127566. +0 0 0 0 0 0 0 0 0 3 0 1 14 1 5 29 3 10
  127567. +41 4 14 47 4 16 50 5 17 45 4 16 34 3 12 18 2 6
  127568. +5 0 2 0 0 0 0 0 0 0 0 0 0 0 0 5 0 2
  127569. +90 8 32 169 15 59 185 17 65 187 17 66 182 16 64 163 15 57
  127570. +113 10 40 41 4 14 2 0 1 0 0 0 0 0 0 0 0 0
  127571. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127572. +0 0 0 0 0 0 0 0 0
  127573. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127574. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127575. +0 0 0 0 0 0 0 0 0 5 0 2 21 2 7 34 3 12
  127576. +29 3 10 11 1 4 0 0 0 0 0 0 0 0 0 0 0 0
  127577. +3 0 1 32 3 11 79 7 28 124 11 43 154 14 54 171 15 60
  127578. +180 16 63 182 16 64 182 16 64 180 16 63 174 16 61 159 14 56
  127579. +132 12 46 88 8 31 34 3 12 3 0 1 0 0 0 0 0 0
  127580. +3 0 1 29 3 10 56 5 19 65 6 23 50 5 17 23 2 8
  127581. +3 0 1 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127582. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127583. +0 0 0 0 0 0 0 0 0
  127584. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127585. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127586. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127587. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 25 2 9
  127588. +109 10 38 169 15 59 189 17 66 191 17 67 190 17 67 189 17 66
  127589. +189 17 66 188 17 66 188 17 66 188 17 66 189 17 66 190 17 67
  127590. +191 17 67 190 17 67 171 15 60 98 9 34 10 1 3 0 0 0
  127591. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127592. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127593. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127594. +0 0 0 0 0 0 0 0 0
  127595. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127596. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127597. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127598. +0 0 0 0 0 0 0 0 0 0 0 0 14 1 5 141 13 49
  127599. +191 17 67 189 17 66 188 17 66 188 17 66 188 17 66 188 17 66
  127600. +188 17 66 188 17 66 188 17 66 188 17 66 188 17 66 188 17 66
  127601. +188 17 66 188 17 66 189 17 67 186 17 65 65 6 23 0 0 0
  127602. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127603. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127604. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127605. +0 0 0 0 0 0 0 0 0
  127606. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127607. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127608. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127609. +0 0 0 0 0 0 0 0 0 0 0 0 23 2 8 166 15 58
  127610. +190 17 67 188 17 66 188 17 66 188 17 66 188 17 66 188 17 66
  127611. +188 17 66 188 17 66 188 17 66 188 17 66 188 17 66 188 17 66
  127612. +188 17 66 188 17 66 189 17 66 176 16 62 45 4 16 0 0 0
  127613. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127614. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127615. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127616. +0 0 0 0 0 0 0 0 0
  127617. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127618. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127619. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127620. +0 0 0 0 0 0 0 0 0 0 0 0 1 0 0 83 8 29
  127621. +183 17 64 189 17 66 188 17 66 188 17 66 188 17 66 188 17 66
  127622. +188 17 66 188 17 66 188 17 66 188 17 66 188 17 66 188 17 66
  127623. +188 17 66 189 17 66 185 17 65 95 9 33 3 0 1 0 0 0
  127624. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127625. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127626. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127627. +0 0 0 0 0 0 0 0 0
  127628. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127629. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127630. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127631. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 5 0 2
  127632. +85 8 30 176 16 62 191 17 67 188 17 66 188 17 66 188 17 66
  127633. +188 17 66 188 17 66 188 17 66 188 17 66 188 17 66 188 17 66
  127634. +191 17 67 180 16 63 95 9 33 7 1 3 0 0 0 0 0 0
  127635. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127636. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127637. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127638. +0 0 0 0 0 0 0 0 0
  127639. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127640. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127641. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127642. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127643. +2 0 1 52 5 18 141 13 49 185 17 65 191 17 67 189 17 67
  127644. +189 17 66 188 17 66 188 17 66 189 17 66 191 17 67 187 17 66
  127645. +146 13 51 56 5 19 4 0 1 0 0 0 0 0 0 0 0 0
  127646. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127647. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127648. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127649. +0 0 0 0 0 0 0 0 0
  127650. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127651. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127652. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127653. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127654. +0 0 0 0 0 0 14 1 5 68 6 24 131 12 46 166 15 58
  127655. +180 16 63 183 17 64 180 16 63 168 15 59 134 12 47 75 7 26
  127656. +17 2 6 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127657. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127658. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127659. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127660. +0 0 0 0 0 0 0 0 0
  127661. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127662. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127663. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127664. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127665. +0 0 0 0 0 0 0 0 0 0 0 0 5 0 2 24 2 8
  127666. +44 4 15 52 5 18 45 4 16 26 2 9 6 1 2 0 0 0
  127667. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127668. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127669. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127670. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127671. +0 0 0 0 0 0 0 0 0
  127672. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127673. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127674. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127675. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127676. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127677. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127678. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127679. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127680. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127681. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127682. +0 0 0 0 0 0 0 0 0
  127683. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127684. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127685. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127686. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127687. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127688. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127689. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127690. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127691. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127692. +0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
  127693. +0 0 0 0 0 0 0 0 0
  127694. diff -Nur linux-3.18.14/drivers/w1/masters/w1-gpio.c linux-rpi/drivers/w1/masters/w1-gpio.c
  127695. --- linux-3.18.14/drivers/w1/masters/w1-gpio.c 2015-05-20 10:04:50.000000000 -0500
  127696. +++ linux-rpi/drivers/w1/masters/w1-gpio.c 2015-05-31 14:46:13.101660959 -0500
  127697. @@ -23,6 +23,19 @@
  127698. #include "../w1.h"
  127699. #include "../w1_int.h"
  127700. +static int w1_gpio_pullup = 0;
  127701. +static int w1_gpio_pullup_orig = 0;
  127702. +module_param_named(pullup, w1_gpio_pullup, int, 0);
  127703. +MODULE_PARM_DESC(pullup, "Enable parasitic power (power on data) mode");
  127704. +static int w1_gpio_pullup_pin = -1;
  127705. +static int w1_gpio_pullup_pin_orig = -1;
  127706. +module_param_named(extpullup, w1_gpio_pullup_pin, int, 0);
  127707. +MODULE_PARM_DESC(extpullup, "GPIO external pullup pin number");
  127708. +static int w1_gpio_pin = -1;
  127709. +static int w1_gpio_pin_orig = -1;
  127710. +module_param_named(gpiopin, w1_gpio_pin, int, 0);
  127711. +MODULE_PARM_DESC(gpiopin, "GPIO pin number");
  127712. +
  127713. static u8 w1_gpio_set_pullup(void *data, int delay)
  127714. {
  127715. struct w1_gpio_platform_data *pdata = data;
  127716. @@ -67,6 +80,16 @@
  127717. return gpio_get_value(pdata->pin) ? 1 : 0;
  127718. }
  127719. +static void w1_gpio_bitbang_pullup(void *data, u8 on)
  127720. +{
  127721. + struct w1_gpio_platform_data *pdata = data;
  127722. +
  127723. + if (on)
  127724. + gpio_direction_output(pdata->pin, 1);
  127725. + else
  127726. + gpio_direction_input(pdata->pin);
  127727. +}
  127728. +
  127729. #if defined(CONFIG_OF)
  127730. static struct of_device_id w1_gpio_dt_ids[] = {
  127731. { .compatible = "w1-gpio" },
  127732. @@ -80,6 +103,7 @@
  127733. struct w1_gpio_platform_data *pdata = dev_get_platdata(&pdev->dev);
  127734. struct device_node *np = pdev->dev.of_node;
  127735. int gpio;
  127736. + u32 value;
  127737. pdata = devm_kzalloc(&pdev->dev, sizeof(*pdata), GFP_KERNEL);
  127738. if (!pdata)
  127739. @@ -88,6 +112,9 @@
  127740. if (of_get_property(np, "linux,open-drain", NULL))
  127741. pdata->is_open_drain = 1;
  127742. + if (of_property_read_u32(np, "rpi,parasitic-power", &value) == 0)
  127743. + pdata->parasitic_power = (value != 0);
  127744. +
  127745. gpio = of_get_gpio(np, 0);
  127746. if (gpio < 0) {
  127747. if (gpio != -EPROBE_DEFER)
  127748. @@ -103,7 +130,7 @@
  127749. if (gpio == -EPROBE_DEFER)
  127750. return gpio;
  127751. /* ignore other errors as the pullup gpio is optional */
  127752. - pdata->ext_pullup_enable_pin = gpio;
  127753. + pdata->ext_pullup_enable_pin = (gpio >= 0) ? gpio : -1;
  127754. pdev->dev.platform_data = pdata;
  127755. @@ -113,13 +140,15 @@
  127756. static int w1_gpio_probe(struct platform_device *pdev)
  127757. {
  127758. struct w1_bus_master *master;
  127759. - struct w1_gpio_platform_data *pdata;
  127760. + struct w1_gpio_platform_data *pdata = pdev->dev.platform_data;
  127761. int err;
  127762. - if (of_have_populated_dt()) {
  127763. - err = w1_gpio_probe_dt(pdev);
  127764. - if (err < 0)
  127765. - return err;
  127766. + if(pdata == NULL) {
  127767. + if (of_have_populated_dt()) {
  127768. + err = w1_gpio_probe_dt(pdev);
  127769. + if (err < 0)
  127770. + return err;
  127771. + }
  127772. }
  127773. pdata = dev_get_platdata(&pdev->dev);
  127774. @@ -136,6 +165,22 @@
  127775. return -ENOMEM;
  127776. }
  127777. + w1_gpio_pin_orig = pdata->pin;
  127778. + w1_gpio_pullup_pin_orig = pdata->ext_pullup_enable_pin;
  127779. + w1_gpio_pullup_orig = pdata->parasitic_power;
  127780. +
  127781. + if(gpio_is_valid(w1_gpio_pin)) {
  127782. + pdata->pin = w1_gpio_pin;
  127783. + pdata->ext_pullup_enable_pin = -1;
  127784. + pdata->parasitic_power = -1;
  127785. + }
  127786. + pdata->parasitic_power |= w1_gpio_pullup;
  127787. + if(gpio_is_valid(w1_gpio_pullup_pin)) {
  127788. + pdata->ext_pullup_enable_pin = w1_gpio_pullup_pin;
  127789. + }
  127790. +
  127791. + dev_info(&pdev->dev, "gpio pin %d, external pullup pin %d, parasitic power %d\n", pdata->pin, pdata->ext_pullup_enable_pin, pdata->parasitic_power);
  127792. +
  127793. err = devm_gpio_request(&pdev->dev, pdata->pin, "w1");
  127794. if (err) {
  127795. dev_err(&pdev->dev, "gpio_request (pin) failed\n");
  127796. @@ -165,6 +210,14 @@
  127797. master->set_pullup = w1_gpio_set_pullup;
  127798. }
  127799. + if (pdata->parasitic_power) {
  127800. + if (pdata->is_open_drain)
  127801. + printk(KERN_ERR "w1-gpio 'pullup'(parasitic power) "
  127802. + "option doesn't work with open drain GPIO\n");
  127803. + else
  127804. + master->bitbang_pullup = w1_gpio_bitbang_pullup;
  127805. + }
  127806. +
  127807. err = w1_add_master_device(master);
  127808. if (err) {
  127809. dev_err(&pdev->dev, "w1_add_master device failed\n");
  127810. @@ -195,6 +248,10 @@
  127811. w1_remove_master_device(master);
  127812. + pdata->pin = w1_gpio_pin_orig;
  127813. + pdata->ext_pullup_enable_pin = w1_gpio_pullup_pin_orig;
  127814. + pdata->parasitic_power = w1_gpio_pullup_orig;
  127815. +
  127816. return 0;
  127817. }
  127818. diff -Nur linux-3.18.14/drivers/w1/w1.h linux-rpi/drivers/w1/w1.h
  127819. --- linux-3.18.14/drivers/w1/w1.h 2015-05-20 10:04:50.000000000 -0500
  127820. +++ linux-rpi/drivers/w1/w1.h 2015-05-31 14:46:13.101660959 -0500
  127821. @@ -171,6 +171,12 @@
  127822. u8 (*set_pullup)(void *, int);
  127823. + /**
  127824. + * Turns the pullup on/off in bitbanging mode, takes an on/off argument.
  127825. + * @return -1=Error, 0=completed
  127826. + */
  127827. + void (*bitbang_pullup) (void *, u8);
  127828. +
  127829. void (*search)(void *, struct w1_master *,
  127830. u8, w1_slave_found_callback);
  127831. };
  127832. diff -Nur linux-3.18.14/drivers/w1/w1_int.c linux-rpi/drivers/w1/w1_int.c
  127833. --- linux-3.18.14/drivers/w1/w1_int.c 2015-05-20 10:04:50.000000000 -0500
  127834. +++ linux-rpi/drivers/w1/w1_int.c 2015-05-31 14:46:13.105660959 -0500
  127835. @@ -123,6 +123,20 @@
  127836. return(-EINVAL);
  127837. }
  127838. + /* bitbanging hardware uses bitbang_pullup, other hardware uses set_pullup
  127839. + * and takes care of timing itself */
  127840. + if (!master->write_byte && !master->touch_bit && master->set_pullup) {
  127841. + printk(KERN_ERR "w1_add_master_device: set_pullup requires "
  127842. + "write_byte or touch_bit, disabling\n");
  127843. + master->set_pullup = NULL;
  127844. + }
  127845. +
  127846. + if (master->set_pullup && master->bitbang_pullup) {
  127847. + printk(KERN_ERR "w1_add_master_device: set_pullup should not "
  127848. + "be set when bitbang_pullup is used, disabling\n");
  127849. + master->set_pullup = NULL;
  127850. + }
  127851. +
  127852. /* Lock until the device is added (or not) to w1_masters. */
  127853. mutex_lock(&w1_mlock);
  127854. /* Search for the first available id (starting at 1). */
  127855. diff -Nur linux-3.18.14/drivers/w1/w1_io.c linux-rpi/drivers/w1/w1_io.c
  127856. --- linux-3.18.14/drivers/w1/w1_io.c 2015-05-20 10:04:50.000000000 -0500
  127857. +++ linux-rpi/drivers/w1/w1_io.c 2015-05-31 14:46:13.105660959 -0500
  127858. @@ -134,10 +134,22 @@
  127859. static void w1_post_write(struct w1_master *dev)
  127860. {
  127861. if (dev->pullup_duration) {
  127862. - if (dev->enable_pullup && dev->bus_master->set_pullup)
  127863. - dev->bus_master->set_pullup(dev->bus_master->data, 0);
  127864. - else
  127865. + if (dev->enable_pullup) {
  127866. + if (dev->bus_master->set_pullup) {
  127867. + dev->bus_master->set_pullup(dev->
  127868. + bus_master->data,
  127869. + 0);
  127870. + } else if (dev->bus_master->bitbang_pullup) {
  127871. + dev->bus_master->
  127872. + bitbang_pullup(dev->bus_master->data, 1);
  127873. msleep(dev->pullup_duration);
  127874. + dev->bus_master->
  127875. + bitbang_pullup(dev->bus_master->data, 0);
  127876. + }
  127877. + } else {
  127878. + msleep(dev->pullup_duration);
  127879. + }
  127880. +
  127881. dev->pullup_duration = 0;
  127882. }
  127883. }
  127884. diff -Nur linux-3.18.14/drivers/watchdog/bcm2708_wdog.c linux-rpi/drivers/watchdog/bcm2708_wdog.c
  127885. --- linux-3.18.14/drivers/watchdog/bcm2708_wdog.c 1969-12-31 18:00:00.000000000 -0600
  127886. +++ linux-rpi/drivers/watchdog/bcm2708_wdog.c 2015-05-31 14:46:13.105660959 -0500
  127887. @@ -0,0 +1,382 @@
  127888. +/*
  127889. + * Broadcom BCM2708 watchdog driver.
  127890. + *
  127891. + * (c) Copyright 2010 Broadcom Europe Ltd
  127892. + *
  127893. + * This program is free software; you can redistribute it and/or
  127894. + * modify it under the terms of the GNU General Public License
  127895. + * as published by the Free Software Foundation; either version
  127896. + * 2 of the License, or (at your option) any later version.
  127897. + *
  127898. + * BCM2708 watchdog driver. Loosely based on wdt driver.
  127899. + */
  127900. +
  127901. +#include <linux/interrupt.h>
  127902. +#include <linux/module.h>
  127903. +#include <linux/moduleparam.h>
  127904. +#include <linux/types.h>
  127905. +#include <linux/miscdevice.h>
  127906. +#include <linux/watchdog.h>
  127907. +#include <linux/fs.h>
  127908. +#include <linux/ioport.h>
  127909. +#include <linux/notifier.h>
  127910. +#include <linux/reboot.h>
  127911. +#include <linux/init.h>
  127912. +#include <linux/io.h>
  127913. +#include <linux/uaccess.h>
  127914. +#include <mach/platform.h>
  127915. +
  127916. +#define SECS_TO_WDOG_TICKS(x) ((x) << 16)
  127917. +#define WDOG_TICKS_TO_SECS(x) ((x) >> 16)
  127918. +
  127919. +static unsigned long wdog_is_open;
  127920. +static uint32_t wdog_ticks; /* Ticks to load into wdog timer */
  127921. +static char expect_close;
  127922. +
  127923. +/*
  127924. + * Module parameters
  127925. + */
  127926. +
  127927. +#define WD_TIMO 10 /* Default heartbeat = 60 seconds */
  127928. +static int heartbeat = WD_TIMO; /* Heartbeat in seconds */
  127929. +
  127930. +module_param(heartbeat, int, 0);
  127931. +MODULE_PARM_DESC(heartbeat,
  127932. + "Watchdog heartbeat in seconds. (0 < heartbeat < 65536, default="
  127933. + __MODULE_STRING(WD_TIMO) ")");
  127934. +
  127935. +static int nowayout = WATCHDOG_NOWAYOUT;
  127936. +module_param(nowayout, int, 0);
  127937. +MODULE_PARM_DESC(nowayout,
  127938. + "Watchdog cannot be stopped once started (default="
  127939. + __MODULE_STRING(WATCHDOG_NOWAYOUT) ")");
  127940. +
  127941. +static DEFINE_SPINLOCK(wdog_lock);
  127942. +
  127943. +/**
  127944. + * Start the watchdog driver.
  127945. + */
  127946. +
  127947. +static int wdog_start(unsigned long timeout)
  127948. +{
  127949. + uint32_t cur;
  127950. + unsigned long flags;
  127951. + spin_lock_irqsave(&wdog_lock, flags);
  127952. +
  127953. + /* enable the watchdog */
  127954. + iowrite32(PM_PASSWORD | (timeout & PM_WDOG_TIME_SET),
  127955. + __io_address(PM_WDOG));
  127956. + cur = ioread32(__io_address(PM_RSTC));
  127957. + iowrite32(PM_PASSWORD | (cur & PM_RSTC_WRCFG_CLR) |
  127958. + PM_RSTC_WRCFG_FULL_RESET, __io_address(PM_RSTC));
  127959. +
  127960. + spin_unlock_irqrestore(&wdog_lock, flags);
  127961. + return 0;
  127962. +}
  127963. +
  127964. +/**
  127965. + * Stop the watchdog driver.
  127966. + */
  127967. +
  127968. +static int wdog_stop(void)
  127969. +{
  127970. + iowrite32(PM_PASSWORD | PM_RSTC_RESET, __io_address(PM_RSTC));
  127971. + printk(KERN_INFO "watchdog stopped\n");
  127972. + return 0;
  127973. +}
  127974. +
  127975. +/**
  127976. + * Reload counter one with the watchdog heartbeat. We don't bother
  127977. + * reloading the cascade counter.
  127978. + */
  127979. +
  127980. +static void wdog_ping(void)
  127981. +{
  127982. + wdog_start(wdog_ticks);
  127983. +}
  127984. +
  127985. +/**
  127986. + * @t: the new heartbeat value that needs to be set.
  127987. + *
  127988. + * Set a new heartbeat value for the watchdog device. If the heartbeat
  127989. + * value is incorrect we keep the old value and return -EINVAL. If
  127990. + * successful we return 0.
  127991. + */
  127992. +
  127993. +static int wdog_set_heartbeat(int t)
  127994. +{
  127995. + if (t < 1 || t > WDOG_TICKS_TO_SECS(PM_WDOG_TIME_SET))
  127996. + return -EINVAL;
  127997. +
  127998. + heartbeat = t;
  127999. + wdog_ticks = SECS_TO_WDOG_TICKS(t);
  128000. + return 0;
  128001. +}
  128002. +
  128003. +/**
  128004. + * @file: file handle to the watchdog
  128005. + * @buf: buffer to write (unused as data does not matter here
  128006. + * @count: count of bytes
  128007. + * @ppos: pointer to the position to write. No seeks allowed
  128008. + *
  128009. + * A write to a watchdog device is defined as a keepalive signal.
  128010. + *
  128011. + * if 'nowayout' is set then normally a close() is ignored. But
  128012. + * if you write 'V' first then the close() will stop the timer.
  128013. + */
  128014. +
  128015. +static ssize_t wdog_write(struct file *file, const char __user *buf,
  128016. + size_t count, loff_t *ppos)
  128017. +{
  128018. + if (count) {
  128019. + if (!nowayout) {
  128020. + size_t i;
  128021. +
  128022. + /* In case it was set long ago */
  128023. + expect_close = 0;
  128024. +
  128025. + for (i = 0; i != count; i++) {
  128026. + char c;
  128027. + if (get_user(c, buf + i))
  128028. + return -EFAULT;
  128029. + if (c == 'V')
  128030. + expect_close = 42;
  128031. + }
  128032. + }
  128033. + wdog_ping();
  128034. + }
  128035. + return count;
  128036. +}
  128037. +
  128038. +static int wdog_get_status(void)
  128039. +{
  128040. + unsigned long flags;
  128041. + int status = 0;
  128042. + spin_lock_irqsave(&wdog_lock, flags);
  128043. + /* FIXME: readback reset reason */
  128044. + spin_unlock_irqrestore(&wdog_lock, flags);
  128045. + return status;
  128046. +}
  128047. +
  128048. +static uint32_t wdog_get_remaining(void)
  128049. +{
  128050. + uint32_t ret = ioread32(__io_address(PM_WDOG));
  128051. + return ret & PM_WDOG_TIME_SET;
  128052. +}
  128053. +
  128054. +/**
  128055. + * @file: file handle to the device
  128056. + * @cmd: watchdog command
  128057. + * @arg: argument pointer
  128058. + *
  128059. + * The watchdog API defines a common set of functions for all watchdogs
  128060. + * according to their available features. We only actually usefully support
  128061. + * querying capabilities and current status.
  128062. + */
  128063. +
  128064. +static long wdog_ioctl(struct file *file, unsigned int cmd, unsigned long arg)
  128065. +{
  128066. + void __user *argp = (void __user *)arg;
  128067. + int __user *p = argp;
  128068. + int new_heartbeat;
  128069. + int status;
  128070. + int options;
  128071. + uint32_t remaining;
  128072. +
  128073. + struct watchdog_info ident = {
  128074. + .options = WDIOF_SETTIMEOUT|
  128075. + WDIOF_MAGICCLOSE|
  128076. + WDIOF_KEEPALIVEPING,
  128077. + .firmware_version = 1,
  128078. + .identity = "BCM2708",
  128079. + };
  128080. +
  128081. + switch (cmd) {
  128082. + case WDIOC_GETSUPPORT:
  128083. + return copy_to_user(argp, &ident, sizeof(ident)) ? -EFAULT : 0;
  128084. + case WDIOC_GETSTATUS:
  128085. + status = wdog_get_status();
  128086. + return put_user(status, p);
  128087. + case WDIOC_GETBOOTSTATUS:
  128088. + return put_user(0, p);
  128089. + case WDIOC_KEEPALIVE:
  128090. + wdog_ping();
  128091. + return 0;
  128092. + case WDIOC_SETTIMEOUT:
  128093. + if (get_user(new_heartbeat, p))
  128094. + return -EFAULT;
  128095. + if (wdog_set_heartbeat(new_heartbeat))
  128096. + return -EINVAL;
  128097. + wdog_ping();
  128098. + /* Fall */
  128099. + case WDIOC_GETTIMEOUT:
  128100. + return put_user(heartbeat, p);
  128101. + case WDIOC_GETTIMELEFT:
  128102. + remaining = WDOG_TICKS_TO_SECS(wdog_get_remaining());
  128103. + return put_user(remaining, p);
  128104. + case WDIOC_SETOPTIONS:
  128105. + if (get_user(options, p))
  128106. + return -EFAULT;
  128107. + if (options & WDIOS_DISABLECARD)
  128108. + wdog_stop();
  128109. + if (options & WDIOS_ENABLECARD)
  128110. + wdog_start(wdog_ticks);
  128111. + return 0;
  128112. + default:
  128113. + return -ENOTTY;
  128114. + }
  128115. +}
  128116. +
  128117. +/**
  128118. + * @inode: inode of device
  128119. + * @file: file handle to device
  128120. + *
  128121. + * The watchdog device has been opened. The watchdog device is single
  128122. + * open and on opening we load the counters.
  128123. + */
  128124. +
  128125. +static int wdog_open(struct inode *inode, struct file *file)
  128126. +{
  128127. + if (test_and_set_bit(0, &wdog_is_open))
  128128. + return -EBUSY;
  128129. + /*
  128130. + * Activate
  128131. + */
  128132. + wdog_start(wdog_ticks);
  128133. + return nonseekable_open(inode, file);
  128134. +}
  128135. +
  128136. +/**
  128137. + * @inode: inode to board
  128138. + * @file: file handle to board
  128139. + *
  128140. + * The watchdog has a configurable API. There is a religious dispute
  128141. + * between people who want their watchdog to be able to shut down and
  128142. + * those who want to be sure if the watchdog manager dies the machine
  128143. + * reboots. In the former case we disable the counters, in the latter
  128144. + * case you have to open it again very soon.
  128145. + */
  128146. +
  128147. +static int wdog_release(struct inode *inode, struct file *file)
  128148. +{
  128149. + if (expect_close == 42) {
  128150. + wdog_stop();
  128151. + } else {
  128152. + printk(KERN_CRIT
  128153. + "wdt: WDT device closed unexpectedly. WDT will not stop!\n");
  128154. + wdog_ping();
  128155. + }
  128156. + clear_bit(0, &wdog_is_open);
  128157. + expect_close = 0;
  128158. + return 0;
  128159. +}
  128160. +
  128161. +/**
  128162. + * @this: our notifier block
  128163. + * @code: the event being reported
  128164. + * @unused: unused
  128165. + *
  128166. + * Our notifier is called on system shutdowns. Turn the watchdog
  128167. + * off so that it does not fire during the next reboot.
  128168. + */
  128169. +
  128170. +static int wdog_notify_sys(struct notifier_block *this, unsigned long code,
  128171. + void *unused)
  128172. +{
  128173. + if (code == SYS_DOWN || code == SYS_HALT)
  128174. + wdog_stop();
  128175. + return NOTIFY_DONE;
  128176. +}
  128177. +
  128178. +/*
  128179. + * Kernel Interfaces
  128180. + */
  128181. +
  128182. +
  128183. +static const struct file_operations wdog_fops = {
  128184. + .owner = THIS_MODULE,
  128185. + .llseek = no_llseek,
  128186. + .write = wdog_write,
  128187. + .unlocked_ioctl = wdog_ioctl,
  128188. + .open = wdog_open,
  128189. + .release = wdog_release,
  128190. +};
  128191. +
  128192. +static struct miscdevice wdog_miscdev = {
  128193. + .minor = WATCHDOG_MINOR,
  128194. + .name = "watchdog",
  128195. + .fops = &wdog_fops,
  128196. +};
  128197. +
  128198. +/*
  128199. + * The WDT card needs to learn about soft shutdowns in order to
  128200. + * turn the timebomb registers off.
  128201. + */
  128202. +
  128203. +static struct notifier_block wdog_notifier = {
  128204. + .notifier_call = wdog_notify_sys,
  128205. +};
  128206. +
  128207. +/**
  128208. + * cleanup_module:
  128209. + *
  128210. + * Unload the watchdog. You cannot do this with any file handles open.
  128211. + * If your watchdog is set to continue ticking on close and you unload
  128212. + * it, well it keeps ticking. We won't get the interrupt but the board
  128213. + * will not touch PC memory so all is fine. You just have to load a new
  128214. + * module in 60 seconds or reboot.
  128215. + */
  128216. +
  128217. +static void __exit wdog_exit(void)
  128218. +{
  128219. + misc_deregister(&wdog_miscdev);
  128220. + unregister_reboot_notifier(&wdog_notifier);
  128221. +}
  128222. +
  128223. +static int __init wdog_init(void)
  128224. +{
  128225. + int ret;
  128226. +
  128227. + /* Check that the heartbeat value is within it's range;
  128228. + if not reset to the default */
  128229. + if (wdog_set_heartbeat(heartbeat)) {
  128230. + wdog_set_heartbeat(WD_TIMO);
  128231. + printk(KERN_INFO "bcm2708_wdog: heartbeat value must be "
  128232. + "0 < heartbeat < %d, using %d\n",
  128233. + WDOG_TICKS_TO_SECS(PM_WDOG_TIME_SET),
  128234. + WD_TIMO);
  128235. + }
  128236. +
  128237. + ret = register_reboot_notifier(&wdog_notifier);
  128238. + if (ret) {
  128239. + printk(KERN_ERR
  128240. + "wdt: cannot register reboot notifier (err=%d)\n", ret);
  128241. + goto out_reboot;
  128242. + }
  128243. +
  128244. + ret = misc_register(&wdog_miscdev);
  128245. + if (ret) {
  128246. + printk(KERN_ERR
  128247. + "wdt: cannot register miscdev on minor=%d (err=%d)\n",
  128248. + WATCHDOG_MINOR, ret);
  128249. + goto out_misc;
  128250. + }
  128251. +
  128252. + printk(KERN_INFO "bcm2708 watchdog, heartbeat=%d sec (nowayout=%d)\n",
  128253. + heartbeat, nowayout);
  128254. + return 0;
  128255. +
  128256. +out_misc:
  128257. + unregister_reboot_notifier(&wdog_notifier);
  128258. +out_reboot:
  128259. + return ret;
  128260. +}
  128261. +
  128262. +module_init(wdog_init);
  128263. +module_exit(wdog_exit);
  128264. +
  128265. +MODULE_AUTHOR("Luke Diamand");
  128266. +MODULE_DESCRIPTION("Driver for BCM2708 watchdog");
  128267. +MODULE_ALIAS_MISCDEV(WATCHDOG_MINOR);
  128268. +MODULE_ALIAS_MISCDEV(TEMP_MINOR);
  128269. +MODULE_LICENSE("GPL");
  128270. diff -Nur linux-3.18.14/drivers/watchdog/Kconfig linux-rpi/drivers/watchdog/Kconfig
  128271. --- linux-3.18.14/drivers/watchdog/Kconfig 2015-05-20 10:04:50.000000000 -0500
  128272. +++ linux-rpi/drivers/watchdog/Kconfig 2015-05-31 14:46:13.105660959 -0500
  128273. @@ -452,6 +452,12 @@
  128274. To compile this driver as a module, choose M here: the
  128275. module will be called retu_wdt.
  128276. +config BCM2708_WDT
  128277. + tristate "BCM2708 Watchdog"
  128278. + depends on ARCH_BCM2708 || ARCH_BCM2709
  128279. + help
  128280. + Enables BCM2708 watchdog support.
  128281. +
  128282. config MOXART_WDT
  128283. tristate "MOXART watchdog"
  128284. depends on ARCH_MOXART
  128285. diff -Nur linux-3.18.14/drivers/watchdog/Makefile linux-rpi/drivers/watchdog/Makefile
  128286. --- linux-3.18.14/drivers/watchdog/Makefile 2015-05-20 10:04:50.000000000 -0500
  128287. +++ linux-rpi/drivers/watchdog/Makefile 2015-05-31 14:46:13.105660959 -0500
  128288. @@ -56,6 +56,7 @@
  128289. obj-$(CONFIG_IMX2_WDT) += imx2_wdt.o
  128290. obj-$(CONFIG_UX500_WATCHDOG) += ux500_wdt.o
  128291. obj-$(CONFIG_RETU_WATCHDOG) += retu_wdt.o
  128292. +obj-$(CONFIG_BCM2708_WDT) += bcm2708_wdog.o
  128293. obj-$(CONFIG_BCM2835_WDT) += bcm2835_wdt.o
  128294. obj-$(CONFIG_MOXART_WDT) += moxart_wdt.o
  128295. obj-$(CONFIG_SIRFSOC_WATCHDOG) += sirfsoc_wdt.o
  128296. diff -Nur linux-3.18.14/include/linux/broadcom/vc_cma.h linux-rpi/include/linux/broadcom/vc_cma.h
  128297. --- linux-3.18.14/include/linux/broadcom/vc_cma.h 1969-12-31 18:00:00.000000000 -0600
  128298. +++ linux-rpi/include/linux/broadcom/vc_cma.h 2015-05-31 14:46:13.529660956 -0500
  128299. @@ -0,0 +1,29 @@
  128300. +/*****************************************************************************
  128301. +* Copyright 2012 Broadcom Corporation. All rights reserved.
  128302. +*
  128303. +* Unless you and Broadcom execute a separate written software license
  128304. +* agreement governing use of this software, this software is licensed to you
  128305. +* under the terms of the GNU General Public License version 2, available at
  128306. +* http://www.broadcom.com/licenses/GPLv2.php (the "GPL").
  128307. +*
  128308. +* Notwithstanding the above, under no circumstances may you combine this
  128309. +* software in any way with any other Broadcom software provided under a
  128310. +* license other than the GPL, without Broadcom's express prior written
  128311. +* consent.
  128312. +*****************************************************************************/
  128313. +
  128314. +#if !defined( VC_CMA_H )
  128315. +#define VC_CMA_H
  128316. +
  128317. +#include <linux/ioctl.h>
  128318. +
  128319. +#define VC_CMA_IOC_MAGIC 0xc5
  128320. +
  128321. +#define VC_CMA_IOC_RESERVE _IO(VC_CMA_IOC_MAGIC, 0)
  128322. +
  128323. +#ifdef __KERNEL__
  128324. +extern void __init vc_cma_early_init(void);
  128325. +extern void __init vc_cma_reserve(void);
  128326. +#endif
  128327. +
  128328. +#endif /* VC_CMA_H */
  128329. diff -Nur linux-3.18.14/include/linux/mmc/host.h linux-rpi/include/linux/mmc/host.h
  128330. --- linux-3.18.14/include/linux/mmc/host.h 2015-05-20 10:04:50.000000000 -0500
  128331. +++ linux-rpi/include/linux/mmc/host.h 2015-05-31 14:46:13.613660955 -0500
  128332. @@ -146,7 +146,9 @@
  128333. * I/O. Returns the number of supported blocks for the request.
  128334. */
  128335. int (*multi_io_quirk)(struct mmc_card *card,
  128336. - unsigned int direction, int blk_size);
  128337. + unsigned int direction,
  128338. + u32 blk_pos,
  128339. + int blk_size);
  128340. };
  128341. struct mmc_card;
  128342. @@ -290,6 +292,7 @@
  128343. #define MMC_CAP2_HS400 (MMC_CAP2_HS400_1_8V | \
  128344. MMC_CAP2_HS400_1_2V)
  128345. #define MMC_CAP2_SDIO_IRQ_NOTHREAD (1 << 17)
  128346. +#define MMC_CAP2_FORCE_MULTIBLOCK (1 << 31) /* Always use multiblock transfers */
  128347. mmc_pm_flag_t pm_caps; /* supported pm features */
  128348. diff -Nur linux-3.18.14/include/linux/mmc/sdhci.h linux-rpi/include/linux/mmc/sdhci.h
  128349. --- linux-3.18.14/include/linux/mmc/sdhci.h 2015-05-20 10:04:50.000000000 -0500
  128350. +++ linux-rpi/include/linux/mmc/sdhci.h 2015-05-31 14:46:13.613660955 -0500
  128351. @@ -130,6 +130,7 @@
  128352. #define SDHCI_SDIO_IRQ_ENABLED (1<<9) /* SDIO irq enabled */
  128353. #define SDHCI_SDR104_NEEDS_TUNING (1<<10) /* SDR104/HS200 needs tuning */
  128354. #define SDHCI_USING_RETUNING_TIMER (1<<11) /* Host is using a retuning timer for the card */
  128355. +#define SDHCI_USE_PLATDMA (1<<12) /* Host uses 3rd party DMA */
  128356. unsigned int version; /* SDHCI spec. version */
  128357. diff -Nur linux-3.18.14/include/linux/platform_data/bcm2708.h linux-rpi/include/linux/platform_data/bcm2708.h
  128358. --- linux-3.18.14/include/linux/platform_data/bcm2708.h 1969-12-31 18:00:00.000000000 -0600
  128359. +++ linux-rpi/include/linux/platform_data/bcm2708.h 2015-05-31 14:46:13.633660955 -0500
  128360. @@ -0,0 +1,23 @@
  128361. +/*
  128362. + * include/linux/platform_data/bcm2708.h
  128363. + *
  128364. + * This program is free software; you can redistribute it and/or modify
  128365. + * it under the terms of the GNU General Public License version 2 as
  128366. + * published by the Free Software Foundation.
  128367. + *
  128368. + * (C) 2014 Julian Scheel <julian@jusst.de>
  128369. + *
  128370. + */
  128371. +#ifndef __BCM2708_H_
  128372. +#define __BCM2708_H_
  128373. +
  128374. +typedef enum {
  128375. + BCM2708_PULL_OFF,
  128376. + BCM2708_PULL_UP,
  128377. + BCM2708_PULL_DOWN
  128378. +} bcm2708_gpio_pull_t;
  128379. +
  128380. +extern int bcm2708_gpio_setpull(struct gpio_chip *gc, unsigned offset,
  128381. + bcm2708_gpio_pull_t value);
  128382. +
  128383. +#endif
  128384. diff -Nur linux-3.18.14/include/linux/vmstat.h linux-rpi/include/linux/vmstat.h
  128385. --- linux-3.18.14/include/linux/vmstat.h 2015-05-20 10:04:50.000000000 -0500
  128386. +++ linux-rpi/include/linux/vmstat.h 2015-05-31 14:46:13.681660954 -0500
  128387. @@ -241,7 +241,11 @@
  128388. static inline void __dec_zone_state(struct zone *zone, enum zone_stat_item item)
  128389. {
  128390. atomic_long_dec(&zone->vm_stat[item]);
  128391. + if (item == NR_FILE_DIRTY && unlikely(atomic_long_read(&zone->vm_stat[item]) < 0))
  128392. + atomic_long_set(&zone->vm_stat[item], 0);
  128393. atomic_long_dec(&vm_stat[item]);
  128394. + if (item == NR_FILE_DIRTY && unlikely(atomic_long_read(&vm_stat[item]) < 0))
  128395. + atomic_long_set(&vm_stat[item], 0);
  128396. }
  128397. static inline void __inc_zone_page_state(struct page *page,
  128398. diff -Nur linux-3.18.14/include/linux/w1-gpio.h linux-rpi/include/linux/w1-gpio.h
  128399. --- linux-3.18.14/include/linux/w1-gpio.h 2015-05-20 10:04:50.000000000 -0500
  128400. +++ linux-rpi/include/linux/w1-gpio.h 2015-05-31 14:46:13.681660954 -0500
  128401. @@ -18,6 +18,7 @@
  128402. struct w1_gpio_platform_data {
  128403. unsigned int pin;
  128404. unsigned int is_open_drain:1;
  128405. + unsigned int parasitic_power:1;
  128406. void (*enable_external_pullup)(int enable);
  128407. unsigned int ext_pullup_enable_pin;
  128408. unsigned int pullup_duration;
  128409. diff -Nur linux-3.18.14/include/uapi/linux/fb.h linux-rpi/include/uapi/linux/fb.h
  128410. --- linux-3.18.14/include/uapi/linux/fb.h 2015-05-20 10:04:50.000000000 -0500
  128411. +++ linux-rpi/include/uapi/linux/fb.h 2015-05-31 14:46:13.761660954 -0500
  128412. @@ -34,6 +34,11 @@
  128413. #define FBIOPUT_MODEINFO 0x4617
  128414. #define FBIOGET_DISPINFO 0x4618
  128415. #define FBIO_WAITFORVSYNC _IOW('F', 0x20, __u32)
  128416. +/*
  128417. + * HACK: use 'z' in order not to clash with any other ioctl numbers which might
  128418. + * be concurrently added to the mainline kernel
  128419. + */
  128420. +#define FBIOCOPYAREA _IOW('z', 0x21, struct fb_copyarea)
  128421. #define FB_TYPE_PACKED_PIXELS 0 /* Packed Pixels */
  128422. #define FB_TYPE_PLANES 1 /* Non interleaved planes */
  128423. diff -Nur linux-3.18.14/kernel/cgroup.c linux-rpi/kernel/cgroup.c
  128424. --- linux-3.18.14/kernel/cgroup.c 2015-05-20 10:04:50.000000000 -0500
  128425. +++ linux-rpi/kernel/cgroup.c 2015-05-31 14:46:13.841660953 -0500
  128426. @@ -5322,6 +5322,29 @@
  128427. }
  128428. __setup("cgroup_disable=", cgroup_disable);
  128429. +static int __init cgroup_enable(char *str)
  128430. +{
  128431. + struct cgroup_subsys *ss;
  128432. + char *token;
  128433. + int i;
  128434. +
  128435. + while ((token = strsep(&str, ",")) != NULL) {
  128436. + if (!*token)
  128437. + continue;
  128438. +
  128439. + for_each_subsys(ss, i) {
  128440. + if (!strcmp(token, ss->name)) {
  128441. + ss->disabled = 0;
  128442. + printk(KERN_INFO "Enabling %s control group"
  128443. + " subsystem\n", ss->name);
  128444. + break;
  128445. + }
  128446. + }
  128447. + }
  128448. + return 1;
  128449. +}
  128450. +__setup("cgroup_enable=", cgroup_enable);
  128451. +
  128452. static int __init cgroup_set_legacy_files_on_dfl(char *str)
  128453. {
  128454. printk("cgroup: using legacy files on the default hierarchy\n");
  128455. diff -Nur linux-3.18.14/mm/memcontrol.c linux-rpi/mm/memcontrol.c
  128456. --- linux-3.18.14/mm/memcontrol.c 2015-05-20 10:04:50.000000000 -0500
  128457. +++ linux-rpi/mm/memcontrol.c 2015-05-31 14:46:13.937660952 -0500
  128458. @@ -6207,6 +6207,7 @@
  128459. .bind = mem_cgroup_bind,
  128460. .legacy_cftypes = mem_cgroup_files,
  128461. .early_init = 0,
  128462. + .disabled = 1,
  128463. };
  128464. #ifdef CONFIG_MEMCG_SWAP
  128465. diff -Nur linux-3.18.14/scripts/dtc/checks.c linux-rpi/scripts/dtc/checks.c
  128466. --- linux-3.18.14/scripts/dtc/checks.c 2015-05-20 10:04:50.000000000 -0500
  128467. +++ linux-rpi/scripts/dtc/checks.c 2015-05-31 14:46:14.185660950 -0500
  128468. @@ -53,7 +53,7 @@
  128469. void *data;
  128470. bool warn, error;
  128471. enum checkstatus status;
  128472. - int inprogress;
  128473. + bool inprogress;
  128474. int num_prereqs;
  128475. struct check **prereq;
  128476. };
  128477. @@ -113,6 +113,7 @@
  128478. vfprintf(stderr, fmt, ap);
  128479. fprintf(stderr, "\n");
  128480. }
  128481. + va_end(ap);
  128482. }
  128483. #define FAIL(c, ...) \
  128484. @@ -141,9 +142,9 @@
  128485. check_nodes_props(c, dt, child);
  128486. }
  128487. -static int run_check(struct check *c, struct node *dt)
  128488. +static bool run_check(struct check *c, struct node *dt)
  128489. {
  128490. - int error = 0;
  128491. + bool error = false;
  128492. int i;
  128493. assert(!c->inprogress);
  128494. @@ -151,11 +152,11 @@
  128495. if (c->status != UNCHECKED)
  128496. goto out;
  128497. - c->inprogress = 1;
  128498. + c->inprogress = true;
  128499. for (i = 0; i < c->num_prereqs; i++) {
  128500. struct check *prq = c->prereq[i];
  128501. - error |= run_check(prq, dt);
  128502. + error = error || run_check(prq, dt);
  128503. if (prq->status != PASSED) {
  128504. c->status = PREREQ;
  128505. check_msg(c, "Failed prerequisite '%s'",
  128506. @@ -177,9 +178,9 @@
  128507. TRACE(c, "\tCompleted, status %d", c->status);
  128508. out:
  128509. - c->inprogress = 0;
  128510. + c->inprogress = false;
  128511. if ((c->status != PASSED) && (c->error))
  128512. - error = 1;
  128513. + error = true;
  128514. return error;
  128515. }
  128516. @@ -457,22 +458,93 @@
  128517. struct node *node, struct property *prop)
  128518. {
  128519. struct marker *m = prop->val.markers;
  128520. + struct fixup *f, **fp;
  128521. + struct fixup_entry *fe, **fep;
  128522. struct node *refnode;
  128523. cell_t phandle;
  128524. + int has_phandle_refs;
  128525. +
  128526. + has_phandle_refs = 0;
  128527. + for_each_marker_of_type(m, REF_PHANDLE) {
  128528. + has_phandle_refs = 1;
  128529. + break;
  128530. + }
  128531. +
  128532. + if (!has_phandle_refs)
  128533. + return;
  128534. for_each_marker_of_type(m, REF_PHANDLE) {
  128535. assert(m->offset + sizeof(cell_t) <= prop->val.len);
  128536. refnode = get_node_by_ref(dt, m->ref);
  128537. - if (! refnode) {
  128538. + if (!refnode && !symbol_fixup_support) {
  128539. FAIL(c, "Reference to non-existent node or label \"%s\"\n",
  128540. - m->ref);
  128541. + m->ref);
  128542. continue;
  128543. }
  128544. - phandle = get_node_phandle(dt, refnode);
  128545. - *((cell_t *)(prop->val.val + m->offset)) = cpu_to_fdt32(phandle);
  128546. + if (!refnode) {
  128547. + /* allocate fixup entry */
  128548. + fe = xmalloc(sizeof(*fe));
  128549. +
  128550. + fe->node = node;
  128551. + fe->prop = prop;
  128552. + fe->offset = m->offset;
  128553. + fe->next = NULL;
  128554. +
  128555. + /* search for an already existing fixup */
  128556. + for_each_fixup(dt, f)
  128557. + if (strcmp(f->ref, m->ref) == 0)
  128558. + break;
  128559. +
  128560. + /* no fixup found, add new */
  128561. + if (f == NULL) {
  128562. + f = xmalloc(sizeof(*f));
  128563. + f->ref = m->ref;
  128564. + f->entries = NULL;
  128565. + f->next = NULL;
  128566. +
  128567. + /* add it to the tree */
  128568. + fp = &dt->fixups;
  128569. + while (*fp)
  128570. + fp = &(*fp)->next;
  128571. + *fp = f;
  128572. + }
  128573. +
  128574. + /* and now append fixup entry */
  128575. + fep = &f->entries;
  128576. + while (*fep)
  128577. + fep = &(*fep)->next;
  128578. + *fep = fe;
  128579. +
  128580. + /* mark the entry as unresolved */
  128581. + phandle = 0xdeadbeef;
  128582. + } else {
  128583. + phandle = get_node_phandle(dt, refnode);
  128584. +
  128585. + /* if it's a plugin, we need to record it */
  128586. + if (symbol_fixup_support && dt->is_plugin) {
  128587. +
  128588. + /* allocate a new local fixup entry */
  128589. + fe = xmalloc(sizeof(*fe));
  128590. +
  128591. + fe->node = node;
  128592. + fe->prop = prop;
  128593. + fe->offset = m->offset;
  128594. + fe->next = NULL;
  128595. +
  128596. + /* append it to the local fixups */
  128597. + fep = &dt->local_fixups;
  128598. + while (*fep)
  128599. + fep = &(*fep)->next;
  128600. + *fep = fe;
  128601. + }
  128602. + }
  128603. +
  128604. + *((cell_t *)(prop->val.val + m->offset)) =
  128605. + cpu_to_fdt32(phandle);
  128606. }
  128607. +
  128608. }
  128609. ERROR(phandle_references, NULL, NULL, fixup_phandle_references, NULL,
  128610. &duplicate_node_names, &explicit_phandles);
  128611. @@ -624,11 +696,11 @@
  128612. if (!reg && !ranges)
  128613. return;
  128614. - if ((node->parent->addr_cells == -1))
  128615. + if (node->parent->addr_cells == -1)
  128616. FAIL(c, "Relying on default #address-cells value for %s",
  128617. node->fullpath);
  128618. - if ((node->parent->size_cells == -1))
  128619. + if (node->parent->size_cells == -1)
  128620. FAIL(c, "Relying on default #size-cells value for %s",
  128621. node->fullpath);
  128622. }
  128623. @@ -651,6 +723,45 @@
  128624. }
  128625. TREE_WARNING(obsolete_chosen_interrupt_controller, NULL);
  128626. +static void check_auto_label_phandles(struct check *c, struct node *dt,
  128627. + struct node *node)
  128628. +{
  128629. + struct label *l;
  128630. + struct symbol *s, **sp;
  128631. + int has_label;
  128632. +
  128633. + if (!symbol_fixup_support)
  128634. + return;
  128635. +
  128636. + has_label = 0;
  128637. + for_each_label(node->labels, l) {
  128638. + has_label = 1;
  128639. + break;
  128640. + }
  128641. +
  128642. + if (!has_label)
  128643. + return;
  128644. +
  128645. + /* force allocation of a phandle for this node */
  128646. + (void)get_node_phandle(dt, node);
  128647. +
  128648. + /* add the symbol */
  128649. + for_each_label(node->labels, l) {
  128650. +
  128651. + s = xmalloc(sizeof(*s));
  128652. + s->label = l;
  128653. + s->node = node;
  128654. + s->next = NULL;
  128655. +
  128656. + /* add it to the symbols list */
  128657. + sp = &dt->symbols;
  128658. + while (*sp)
  128659. + sp = &((*sp)->next);
  128660. + *sp = s;
  128661. + }
  128662. +}
  128663. +NODE_WARNING(auto_label_phandles, NULL);
  128664. +
  128665. static struct check *check_table[] = {
  128666. &duplicate_node_names, &duplicate_property_names,
  128667. &node_name_chars, &node_name_format, &property_name_chars,
  128668. @@ -669,6 +780,8 @@
  128669. &avoid_default_addr_size,
  128670. &obsolete_chosen_interrupt_controller,
  128671. + &auto_label_phandles,
  128672. +
  128673. &always_fail,
  128674. };
  128675. @@ -706,15 +819,15 @@
  128676. c->error = c->error && !error;
  128677. }
  128678. -void parse_checks_option(bool warn, bool error, const char *optarg)
  128679. +void parse_checks_option(bool warn, bool error, const char *arg)
  128680. {
  128681. int i;
  128682. - const char *name = optarg;
  128683. + const char *name = arg;
  128684. bool enable = true;
  128685. - if ((strncmp(optarg, "no-", 3) == 0)
  128686. - || (strncmp(optarg, "no_", 3) == 0)) {
  128687. - name = optarg + 3;
  128688. + if ((strncmp(arg, "no-", 3) == 0)
  128689. + || (strncmp(arg, "no_", 3) == 0)) {
  128690. + name = arg + 3;
  128691. enable = false;
  128692. }
  128693. @@ -733,7 +846,7 @@
  128694. die("Unrecognized check name \"%s\"\n", name);
  128695. }
  128696. -void process_checks(int force, struct boot_info *bi)
  128697. +void process_checks(bool force, struct boot_info *bi)
  128698. {
  128699. struct node *dt = bi->dt;
  128700. int i;
  128701. diff -Nur linux-3.18.14/scripts/dtc/data.c linux-rpi/scripts/dtc/data.c
  128702. --- linux-3.18.14/scripts/dtc/data.c 2015-05-20 10:04:50.000000000 -0500
  128703. +++ linux-rpi/scripts/dtc/data.c 2015-05-31 14:46:14.185660950 -0500
  128704. @@ -74,7 +74,7 @@
  128705. struct data d;
  128706. char *q;
  128707. - d = data_grow_for(empty_data, strlen(s)+1);
  128708. + d = data_grow_for(empty_data, len + 1);
  128709. q = d.val;
  128710. while (i < len) {
  128711. @@ -250,20 +250,20 @@
  128712. return data_append_markers(d, m);
  128713. }
  128714. -int data_is_one_string(struct data d)
  128715. +bool data_is_one_string(struct data d)
  128716. {
  128717. int i;
  128718. int len = d.len;
  128719. if (len == 0)
  128720. - return 0;
  128721. + return false;
  128722. for (i = 0; i < len-1; i++)
  128723. if (d.val[i] == '\0')
  128724. - return 0;
  128725. + return false;
  128726. if (d.val[len-1] != '\0')
  128727. - return 0;
  128728. + return false;
  128729. - return 1;
  128730. + return true;
  128731. }
  128732. diff -Nur linux-3.18.14/scripts/dtc/dtc.c linux-rpi/scripts/dtc/dtc.c
  128733. --- linux-3.18.14/scripts/dtc/dtc.c 2015-05-20 10:04:50.000000000 -0500
  128734. +++ linux-rpi/scripts/dtc/dtc.c 2015-05-31 14:46:14.189660949 -0500
  128735. @@ -29,6 +29,7 @@
  128736. int minsize; /* Minimum blob size */
  128737. int padsize; /* Additional padding to blob */
  128738. int phandle_format = PHANDLE_BOTH; /* Use linux,phandle or phandle properties */
  128739. +int symbol_fixup_support = 0;
  128740. static void fill_fullpaths(struct node *tree, const char *prefix)
  128741. {
  128742. @@ -48,8 +49,10 @@
  128743. }
  128744. /* Usage related data. */
  128745. +#define FDT_VERSION(version) _FDT_VERSION(version)
  128746. +#define _FDT_VERSION(version) #version
  128747. static const char usage_synopsis[] = "dtc [options] <input file>";
  128748. -static const char usage_short_opts[] = "qI:O:o:V:d:R:S:p:fb:i:H:sW:E:hv";
  128749. +static const char usage_short_opts[] = "qI:O:o:V:d:R:S:p:fb:i:H:sW:E:hv@";
  128750. static struct option const usage_long_opts[] = {
  128751. {"quiet", no_argument, NULL, 'q'},
  128752. {"in-format", a_argument, NULL, 'I'},
  128753. @@ -67,6 +70,7 @@
  128754. {"phandle", a_argument, NULL, 'H'},
  128755. {"warning", a_argument, NULL, 'W'},
  128756. {"error", a_argument, NULL, 'E'},
  128757. + {"symbols", a_argument, NULL, '@'},
  128758. {"help", no_argument, NULL, 'h'},
  128759. {"version", no_argument, NULL, 'v'},
  128760. {NULL, no_argument, NULL, 0x0},
  128761. @@ -82,9 +86,9 @@
  128762. "\t\tdts - device tree source text\n"
  128763. "\t\tdtb - device tree blob\n"
  128764. "\t\tasm - assembler source",
  128765. - "\n\tBlob version to produce, defaults to %d (for dtb and asm output)", //, DEFAULT_FDT_VERSION);
  128766. + "\n\tBlob version to produce, defaults to "FDT_VERSION(DEFAULT_FDT_VERSION)" (for dtb and asm output)",
  128767. "\n\tOutput dependency file",
  128768. - "\n\ttMake space for <number> reserve map entries (for dtb and asm output)",
  128769. + "\n\tMake space for <number> reserve map entries (for dtb and asm output)",
  128770. "\n\tMake the blob at least <bytes> long (extra space)",
  128771. "\n\tAdd padding to the blob of <bytes> long (extra space)",
  128772. "\n\tSet the physical boot cpu",
  128773. @@ -97,6 +101,7 @@
  128774. "\t\tboth - Both \"linux,phandle\" and \"phandle\" properties",
  128775. "\n\tEnable/disable warnings (prefix with \"no-\")",
  128776. "\n\tEnable/disable errors (prefix with \"no-\")",
  128777. + "\n\tSymbols and Fixups support",
  128778. "\n\tPrint this help and exit",
  128779. "\n\tPrint version and exit",
  128780. NULL,
  128781. @@ -109,7 +114,7 @@
  128782. const char *outform = "dts";
  128783. const char *outname = "-";
  128784. const char *depname = NULL;
  128785. - int force = 0, sort = 0;
  128786. + bool force = false, sort = false;
  128787. const char *arg;
  128788. int opt;
  128789. FILE *outf = NULL;
  128790. @@ -148,7 +153,7 @@
  128791. padsize = strtol(optarg, NULL, 0);
  128792. break;
  128793. case 'f':
  128794. - force = 1;
  128795. + force = true;
  128796. break;
  128797. case 'q':
  128798. quiet++;
  128799. @@ -174,7 +179,7 @@
  128800. break;
  128801. case 's':
  128802. - sort = 1;
  128803. + sort = true;
  128804. break;
  128805. case 'W':
  128806. @@ -184,7 +189,9 @@
  128807. case 'E':
  128808. parse_checks_option(false, true, optarg);
  128809. break;
  128810. -
  128811. + case '@':
  128812. + symbol_fixup_support = 1;
  128813. + break;
  128814. case 'h':
  128815. usage(NULL);
  128816. default:
  128817. @@ -237,7 +244,7 @@
  128818. if (streq(outname, "-")) {
  128819. outf = stdout;
  128820. } else {
  128821. - outf = fopen(outname, "w");
  128822. + outf = fopen(outname, "wb");
  128823. if (! outf)
  128824. die("Couldn't open output file %s: %s\n",
  128825. outname, strerror(errno));
  128826. diff -Nur linux-3.18.14/scripts/dtc/dtc.h linux-rpi/scripts/dtc/dtc.h
  128827. --- linux-3.18.14/scripts/dtc/dtc.h 2015-05-20 10:04:50.000000000 -0500
  128828. +++ linux-rpi/scripts/dtc/dtc.h 2015-05-31 14:46:14.189660949 -0500
  128829. @@ -38,9 +38,9 @@
  128830. #include "util.h"
  128831. #ifdef DEBUG
  128832. -#define debug(fmt,args...) printf(fmt, ##args)
  128833. +#define debug(...) printf(__VA_ARGS__)
  128834. #else
  128835. -#define debug(fmt,args...)
  128836. +#define debug(...)
  128837. #endif
  128838. @@ -54,6 +54,7 @@
  128839. extern int minsize; /* Minimum blob size */
  128840. extern int padsize; /* Additional padding to blob */
  128841. extern int phandle_format; /* Use linux,phandle or phandle properties */
  128842. +extern int symbol_fixup_support;/* enable symbols & fixup support */
  128843. #define PHANDLE_LEGACY 0x1
  128844. #define PHANDLE_EPAPR 0x2
  128845. @@ -88,7 +89,7 @@
  128846. };
  128847. -#define empty_data ((struct data){ /* all .members = 0 or NULL */ })
  128848. +#define empty_data ((struct data){ 0 /* all .members = 0 or NULL */ })
  128849. #define for_each_marker(m) \
  128850. for (; (m); (m) = (m)->next)
  128851. @@ -118,7 +119,7 @@
  128852. struct data data_add_marker(struct data d, enum markertype type, char *ref);
  128853. -int data_is_one_string(struct data d);
  128854. +bool data_is_one_string(struct data d);
  128855. /* DT constraints */
  128856. @@ -127,13 +128,32 @@
  128857. /* Live trees */
  128858. struct label {
  128859. - int deleted;
  128860. + bool deleted;
  128861. char *label;
  128862. struct label *next;
  128863. };
  128864. +struct fixup_entry {
  128865. + int offset;
  128866. + struct node *node;
  128867. + struct property *prop;
  128868. + struct fixup_entry *next;
  128869. +};
  128870. +
  128871. +struct fixup {
  128872. + char *ref;
  128873. + struct fixup_entry *entries;
  128874. + struct fixup *next;
  128875. +};
  128876. +
  128877. +struct symbol {
  128878. + struct label *label;
  128879. + struct node *node;
  128880. + struct symbol *next;
  128881. +};
  128882. +
  128883. struct property {
  128884. - int deleted;
  128885. + bool deleted;
  128886. char *name;
  128887. struct data val;
  128888. @@ -143,7 +163,7 @@
  128889. };
  128890. struct node {
  128891. - int deleted;
  128892. + bool deleted;
  128893. char *name;
  128894. struct property *proplist;
  128895. struct node *children;
  128896. @@ -158,6 +178,12 @@
  128897. int addr_cells, size_cells;
  128898. struct label *labels;
  128899. +
  128900. + int is_root;
  128901. + int is_plugin;
  128902. + struct fixup *fixups;
  128903. + struct symbol *symbols;
  128904. + struct fixup_entry *local_fixups;
  128905. };
  128906. #define for_each_label_withdel(l0, l) \
  128907. @@ -181,6 +207,18 @@
  128908. for_each_child_withdel(n, c) \
  128909. if (!(c)->deleted)
  128910. +#define for_each_fixup(n, f) \
  128911. + for ((f) = (n)->fixups; (f); (f) = (f)->next)
  128912. +
  128913. +#define for_each_fixup_entry(f, fe) \
  128914. + for ((fe) = (f)->entries; (fe); (fe) = (fe)->next)
  128915. +
  128916. +#define for_each_symbol(n, s) \
  128917. + for ((s) = (n)->symbols; (s); (s) = (s)->next)
  128918. +
  128919. +#define for_each_local_fixup_entry(n, fe) \
  128920. + for ((fe) = (n)->local_fixups; (fe); (fe) = (fe)->next)
  128921. +
  128922. void add_label(struct label **labels, char *label);
  128923. void delete_labels(struct label **labels);
  128924. @@ -247,8 +285,8 @@
  128925. /* Checks */
  128926. -void parse_checks_option(bool warn, bool error, const char *optarg);
  128927. -void process_checks(int force, struct boot_info *bi);
  128928. +void parse_checks_option(bool warn, bool error, const char *arg);
  128929. +void process_checks(bool force, struct boot_info *bi);
  128930. /* Flattened trees */
  128931. diff -Nur linux-3.18.14/scripts/dtc/dtc-lexer.l linux-rpi/scripts/dtc/dtc-lexer.l
  128932. --- linux-3.18.14/scripts/dtc/dtc-lexer.l 2015-05-20 10:04:50.000000000 -0500
  128933. +++ linux-rpi/scripts/dtc/dtc-lexer.l 2015-05-31 14:46:14.185660950 -0500
  128934. @@ -20,7 +20,6 @@
  128935. %option noyywrap nounput noinput never-interactive
  128936. -%x INCLUDE
  128937. %x BYTESTRING
  128938. %x PROPNODENAME
  128939. %s V1
  128940. @@ -40,6 +39,7 @@
  128941. #include "dtc-parser.tab.h"
  128942. YYLTYPE yylloc;
  128943. +extern bool treesource_error;
  128944. /* CAUTION: this will stop working if we ever use yyless() or yyunput() */
  128945. #define YY_USER_ACTION \
  128946. @@ -61,7 +61,8 @@
  128947. BEGIN(V1); \
  128948. static void push_input_file(const char *filename);
  128949. -static int pop_input_file(void);
  128950. +static bool pop_input_file(void);
  128951. +static void lexical_error(const char *fmt, ...);
  128952. %}
  128953. %%
  128954. @@ -75,11 +76,11 @@
  128955. char *line, *tmp, *fn;
  128956. /* skip text before line # */
  128957. line = yytext;
  128958. - while (!isdigit(*line))
  128959. + while (!isdigit((unsigned char)*line))
  128960. line++;
  128961. /* skip digits in line # */
  128962. tmp = line;
  128963. - while (!isspace(*tmp))
  128964. + while (!isspace((unsigned char)*tmp))
  128965. tmp++;
  128966. /* "NULL"-terminate line # */
  128967. *tmp = '\0';
  128968. @@ -112,6 +113,11 @@
  128969. return DT_V1;
  128970. }
  128971. +<*>"/plugin/" {
  128972. + DPRINT("Keyword: /plugin/\n");
  128973. + return DT_PLUGIN;
  128974. + }
  128975. +
  128976. <*>"/memreserve/" {
  128977. DPRINT("Keyword: /memreserve/\n");
  128978. BEGIN_DEFAULT();
  128979. @@ -146,15 +152,42 @@
  128980. }
  128981. <V1>([0-9]+|0[xX][0-9a-fA-F]+)(U|L|UL|LL|ULL)? {
  128982. - yylval.literal = xstrdup(yytext);
  128983. - DPRINT("Literal: '%s'\n", yylval.literal);
  128984. + char *e;
  128985. + DPRINT("Integer Literal: '%s'\n", yytext);
  128986. +
  128987. + errno = 0;
  128988. + yylval.integer = strtoull(yytext, &e, 0);
  128989. +
  128990. + assert(!(*e) || !e[strspn(e, "UL")]);
  128991. +
  128992. + if (errno == ERANGE)
  128993. + lexical_error("Integer literal '%s' out of range",
  128994. + yytext);
  128995. + else
  128996. + /* ERANGE is the only strtoull error triggerable
  128997. + * by strings matching the pattern */
  128998. + assert(errno == 0);
  128999. return DT_LITERAL;
  129000. }
  129001. <*>{CHAR_LITERAL} {
  129002. - yytext[yyleng-1] = '\0';
  129003. - yylval.literal = xstrdup(yytext+1);
  129004. - DPRINT("Character literal: %s\n", yylval.literal);
  129005. + struct data d;
  129006. + DPRINT("Character literal: %s\n", yytext);
  129007. +
  129008. + d = data_copy_escape_string(yytext+1, yyleng-2);
  129009. + if (d.len == 1) {
  129010. + lexical_error("Empty character literal");
  129011. + yylval.integer = 0;
  129012. + return DT_CHAR_LITERAL;
  129013. + }
  129014. +
  129015. + yylval.integer = (unsigned char)d.val[0];
  129016. +
  129017. + if (d.len > 2)
  129018. + lexical_error("Character literal has %d"
  129019. + " characters instead of 1",
  129020. + d.len - 1);
  129021. +
  129022. return DT_CHAR_LITERAL;
  129023. }
  129024. @@ -164,7 +197,7 @@
  129025. return DT_REF;
  129026. }
  129027. -<*>"&{/"{PATHCHAR}+\} { /* new-style path reference */
  129028. +<*>"&{/"{PATHCHAR}*\} { /* new-style path reference */
  129029. yytext[yyleng-1] = '\0';
  129030. DPRINT("Ref: %s\n", yytext+2);
  129031. yylval.labelref = xstrdup(yytext+2);
  129032. @@ -238,13 +271,24 @@
  129033. }
  129034. -static int pop_input_file(void)
  129035. +static bool pop_input_file(void)
  129036. {
  129037. if (srcfile_pop() == 0)
  129038. - return 0;
  129039. + return false;
  129040. yypop_buffer_state();
  129041. yyin = current_srcfile->f;
  129042. - return 1;
  129043. + return true;
  129044. +}
  129045. +
  129046. +static void lexical_error(const char *fmt, ...)
  129047. +{
  129048. + va_list ap;
  129049. +
  129050. + va_start(ap, fmt);
  129051. + srcpos_verror(&yylloc, "Lexical error", fmt, ap);
  129052. + va_end(ap);
  129053. +
  129054. + treesource_error = true;
  129055. }
  129056. diff -Nur linux-3.18.14/scripts/dtc/dtc-lexer.lex.c_shipped linux-rpi/scripts/dtc/dtc-lexer.lex.c_shipped
  129057. --- linux-3.18.14/scripts/dtc/dtc-lexer.lex.c_shipped 2015-05-20 10:04:50.000000000 -0500
  129058. +++ linux-rpi/scripts/dtc/dtc-lexer.lex.c_shipped 2015-05-31 14:46:14.185660950 -0500
  129059. @@ -372,8 +372,8 @@
  129060. *yy_cp = '\0'; \
  129061. (yy_c_buf_p) = yy_cp;
  129062. -#define YY_NUM_RULES 30
  129063. -#define YY_END_OF_BUFFER 31
  129064. +#define YY_NUM_RULES 31
  129065. +#define YY_END_OF_BUFFER 32
  129066. /* This struct is not used in this scanner,
  129067. but its presence is necessary. */
  129068. struct yy_trans_info
  129069. @@ -381,25 +381,26 @@
  129070. flex_int32_t yy_verify;
  129071. flex_int32_t yy_nxt;
  129072. };
  129073. -static yyconst flex_int16_t yy_accept[161] =
  129074. +static yyconst flex_int16_t yy_accept[166] =
  129075. { 0,
  129076. + 0, 0, 0, 0, 0, 0, 0, 0, 32, 30,
  129077. + 19, 19, 30, 30, 30, 30, 30, 30, 30, 30,
  129078. + 30, 30, 30, 30, 30, 30, 16, 17, 17, 30,
  129079. + 17, 11, 11, 19, 27, 0, 3, 0, 28, 13,
  129080. + 0, 0, 12, 0, 0, 0, 0, 0, 0, 0,
  129081. + 0, 22, 24, 26, 25, 23, 0, 10, 29, 0,
  129082. + 0, 0, 15, 15, 17, 17, 17, 11, 11, 11,
  129083. + 0, 13, 0, 12, 0, 0, 0, 21, 0, 0,
  129084. + 0, 0, 0, 0, 0, 0, 0, 17, 11, 11,
  129085. + 11, 0, 14, 20, 0, 0, 0, 0, 0, 0,
  129086. +
  129087. + 0, 0, 0, 0, 17, 0, 0, 0, 0, 0,
  129088. + 0, 0, 0, 0, 0, 17, 7, 0, 0, 0,
  129089. + 0, 0, 0, 0, 2, 0, 0, 0, 0, 0,
  129090. + 0, 0, 0, 0, 4, 18, 0, 0, 5, 2,
  129091. 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
  129092. - 31, 29, 18, 18, 29, 29, 29, 29, 29, 29,
  129093. - 29, 29, 29, 29, 29, 29, 29, 29, 15, 16,
  129094. - 16, 29, 16, 10, 10, 18, 26, 0, 3, 0,
  129095. - 27, 12, 0, 0, 11, 0, 0, 0, 0, 0,
  129096. - 0, 0, 21, 23, 25, 24, 22, 0, 9, 28,
  129097. - 0, 0, 0, 14, 14, 16, 16, 16, 10, 10,
  129098. - 10, 0, 12, 0, 11, 0, 0, 0, 20, 0,
  129099. - 0, 0, 0, 0, 0, 0, 0, 16, 10, 10,
  129100. - 10, 0, 19, 0, 0, 0, 0, 0, 0, 0,
  129101. -
  129102. - 0, 0, 16, 13, 0, 0, 0, 0, 0, 0,
  129103. - 0, 0, 0, 16, 6, 0, 0, 0, 0, 0,
  129104. - 0, 2, 0, 0, 0, 0, 0, 0, 0, 0,
  129105. - 4, 17, 0, 0, 2, 0, 0, 0, 0, 0,
  129106. - 0, 0, 0, 0, 0, 0, 0, 1, 0, 0,
  129107. - 0, 0, 5, 8, 0, 0, 0, 0, 7, 0
  129108. + 0, 0, 1, 0, 0, 0, 0, 6, 9, 0,
  129109. + 0, 0, 0, 8, 0
  129110. } ;
  129111. static yyconst flex_int32_t yy_ec[256] =
  129112. @@ -415,9 +416,9 @@
  129113. 22, 22, 22, 22, 24, 22, 22, 25, 22, 22,
  129114. 1, 26, 27, 1, 22, 1, 21, 28, 29, 30,
  129115. - 31, 21, 22, 22, 32, 22, 22, 33, 34, 35,
  129116. - 36, 37, 22, 38, 39, 40, 41, 42, 22, 25,
  129117. - 43, 22, 44, 45, 46, 1, 1, 1, 1, 1,
  129118. + 31, 21, 32, 22, 33, 22, 22, 34, 35, 36,
  129119. + 37, 38, 22, 39, 40, 41, 42, 43, 22, 25,
  129120. + 44, 22, 45, 46, 47, 1, 1, 1, 1, 1,
  129121. 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,
  129122. 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,
  129123. 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,
  129124. @@ -434,163 +435,165 @@
  129125. 1, 1, 1, 1, 1
  129126. } ;
  129127. -static yyconst flex_int32_t yy_meta[47] =
  129128. +static yyconst flex_int32_t yy_meta[48] =
  129129. { 0,
  129130. 1, 1, 1, 1, 1, 1, 2, 3, 1, 2,
  129131. 2, 2, 4, 5, 5, 5, 6, 1, 1, 1,
  129132. 7, 8, 8, 8, 8, 1, 1, 7, 7, 7,
  129133. 7, 8, 8, 8, 8, 8, 8, 8, 8, 8,
  129134. - 8, 8, 8, 3, 1, 1
  129135. + 8, 8, 8, 8, 3, 1, 4
  129136. } ;
  129137. -static yyconst flex_int16_t yy_base[175] =
  129138. +static yyconst flex_int16_t yy_base[180] =
  129139. { 0,
  129140. - 0, 385, 378, 40, 41, 383, 72, 382, 34, 44,
  129141. - 388, 393, 61, 117, 368, 116, 115, 115, 115, 48,
  129142. - 367, 107, 368, 339, 127, 120, 0, 147, 393, 0,
  129143. - 127, 0, 133, 156, 168, 153, 393, 125, 393, 380,
  129144. - 393, 0, 369, 127, 393, 160, 371, 377, 347, 21,
  129145. - 343, 346, 393, 393, 393, 393, 393, 359, 393, 393,
  129146. - 183, 343, 339, 393, 356, 0, 183, 340, 187, 348,
  129147. - 347, 0, 0, 0, 178, 359, 195, 365, 354, 326,
  129148. - 332, 325, 334, 328, 204, 326, 331, 324, 393, 335,
  129149. - 150, 311, 343, 342, 315, 322, 340, 179, 313, 207,
  129150. -
  129151. - 319, 316, 317, 393, 337, 333, 305, 302, 311, 301,
  129152. - 310, 190, 338, 337, 393, 307, 322, 301, 305, 277,
  129153. - 208, 311, 307, 278, 271, 270, 248, 246, 213, 130,
  129154. - 393, 393, 263, 235, 207, 221, 218, 229, 213, 213,
  129155. - 206, 234, 218, 210, 208, 193, 219, 393, 223, 204,
  129156. - 176, 157, 393, 393, 120, 106, 97, 119, 393, 393,
  129157. - 245, 251, 259, 263, 267, 273, 280, 284, 292, 300,
  129158. - 304, 310, 318, 326
  129159. + 0, 393, 35, 392, 66, 391, 38, 107, 397, 401,
  129160. + 55, 113, 377, 112, 111, 111, 114, 42, 376, 106,
  129161. + 377, 347, 126, 120, 0, 147, 401, 0, 124, 0,
  129162. + 137, 158, 170, 163, 401, 153, 401, 389, 401, 0,
  129163. + 378, 120, 401, 131, 380, 386, 355, 139, 351, 355,
  129164. + 351, 401, 401, 401, 401, 401, 367, 401, 401, 185,
  129165. + 350, 346, 401, 364, 0, 185, 347, 189, 356, 355,
  129166. + 0, 0, 330, 180, 366, 141, 372, 361, 332, 338,
  129167. + 331, 341, 334, 326, 205, 331, 337, 329, 401, 341,
  129168. + 167, 316, 401, 349, 348, 320, 328, 346, 180, 318,
  129169. +
  129170. + 324, 209, 324, 320, 322, 342, 338, 309, 306, 315,
  129171. + 305, 315, 312, 192, 342, 341, 401, 293, 306, 282,
  129172. + 268, 252, 255, 203, 285, 282, 272, 268, 252, 233,
  129173. + 232, 239, 208, 107, 401, 401, 238, 211, 401, 211,
  129174. + 212, 208, 228, 203, 215, 207, 233, 222, 212, 211,
  129175. + 203, 227, 401, 237, 225, 204, 185, 401, 401, 149,
  129176. + 128, 88, 42, 401, 401, 253, 259, 267, 271, 275,
  129177. + 281, 288, 292, 300, 308, 312, 318, 326, 334
  129178. } ;
  129179. -static yyconst flex_int16_t yy_def[175] =
  129180. +static yyconst flex_int16_t yy_def[180] =
  129181. { 0,
  129182. - 160, 1, 1, 1, 1, 5, 160, 7, 1, 1,
  129183. - 160, 160, 160, 160, 160, 161, 162, 163, 160, 160,
  129184. - 160, 160, 164, 160, 160, 160, 165, 164, 160, 166,
  129185. - 167, 166, 166, 160, 160, 160, 160, 161, 160, 161,
  129186. - 160, 168, 160, 163, 160, 163, 169, 170, 160, 160,
  129187. - 160, 160, 160, 160, 160, 160, 160, 164, 160, 160,
  129188. - 160, 160, 160, 160, 164, 166, 167, 166, 160, 160,
  129189. - 160, 171, 168, 172, 163, 169, 169, 170, 160, 160,
  129190. - 160, 160, 160, 160, 160, 160, 160, 166, 160, 160,
  129191. - 171, 172, 160, 160, 160, 160, 160, 160, 160, 160,
  129192. -
  129193. - 160, 160, 166, 160, 160, 160, 160, 160, 160, 160,
  129194. - 160, 173, 160, 166, 160, 160, 160, 160, 160, 160,
  129195. - 173, 160, 173, 160, 160, 160, 160, 160, 160, 160,
  129196. - 160, 160, 160, 160, 160, 160, 160, 160, 160, 160,
  129197. - 160, 160, 174, 160, 160, 160, 174, 160, 174, 160,
  129198. - 160, 160, 160, 160, 160, 160, 160, 160, 160, 0,
  129199. - 160, 160, 160, 160, 160, 160, 160, 160, 160, 160,
  129200. - 160, 160, 160, 160
  129201. + 165, 1, 1, 3, 165, 5, 1, 1, 165, 165,
  129202. + 165, 165, 165, 166, 167, 168, 165, 165, 165, 165,
  129203. + 169, 165, 165, 165, 170, 169, 165, 171, 172, 171,
  129204. + 171, 165, 165, 165, 165, 166, 165, 166, 165, 173,
  129205. + 165, 168, 165, 168, 174, 175, 165, 165, 165, 165,
  129206. + 165, 165, 165, 165, 165, 165, 169, 165, 165, 165,
  129207. + 165, 165, 165, 169, 171, 172, 171, 165, 165, 165,
  129208. + 176, 173, 177, 168, 174, 174, 175, 165, 165, 165,
  129209. + 165, 165, 165, 165, 165, 165, 165, 171, 165, 165,
  129210. + 176, 177, 165, 165, 165, 165, 165, 165, 165, 165,
  129211. +
  129212. + 165, 165, 165, 165, 171, 165, 165, 165, 165, 165,
  129213. + 165, 165, 165, 178, 165, 171, 165, 165, 165, 165,
  129214. + 165, 165, 165, 178, 165, 178, 165, 165, 165, 165,
  129215. + 165, 165, 165, 165, 165, 165, 165, 165, 165, 165,
  129216. + 165, 165, 165, 165, 165, 165, 165, 179, 165, 165,
  129217. + 165, 179, 165, 179, 165, 165, 165, 165, 165, 165,
  129218. + 165, 165, 165, 165, 0, 165, 165, 165, 165, 165,
  129219. + 165, 165, 165, 165, 165, 165, 165, 165, 165
  129220. } ;
  129221. -static yyconst flex_int16_t yy_nxt[440] =
  129222. +static yyconst flex_int16_t yy_nxt[449] =
  129223. { 0,
  129224. - 12, 13, 14, 13, 15, 16, 12, 17, 18, 12,
  129225. - 12, 12, 19, 12, 12, 12, 12, 20, 21, 22,
  129226. - 23, 23, 23, 23, 23, 12, 12, 23, 23, 23,
  129227. - 23, 23, 23, 23, 23, 23, 23, 23, 23, 23,
  129228. - 23, 23, 23, 12, 24, 12, 25, 34, 35, 35,
  129229. - 25, 81, 26, 26, 27, 27, 27, 34, 35, 35,
  129230. - 82, 28, 36, 36, 36, 53, 54, 29, 28, 28,
  129231. - 28, 28, 12, 13, 14, 13, 15, 16, 30, 17,
  129232. - 18, 30, 30, 30, 26, 30, 30, 30, 12, 20,
  129233. - 21, 22, 31, 31, 31, 31, 31, 32, 12, 31,
  129234. -
  129235. - 31, 31, 31, 31, 31, 31, 31, 31, 31, 31,
  129236. - 31, 31, 31, 31, 31, 12, 24, 12, 36, 36,
  129237. - 36, 39, 41, 45, 47, 56, 57, 48, 61, 47,
  129238. - 39, 159, 48, 66, 61, 45, 66, 66, 66, 158,
  129239. - 46, 40, 49, 59, 50, 157, 51, 49, 52, 50,
  129240. - 40, 63, 46, 52, 36, 36, 36, 156, 43, 62,
  129241. - 65, 65, 65, 59, 136, 68, 137, 65, 75, 69,
  129242. - 69, 69, 70, 71, 65, 65, 65, 65, 70, 71,
  129243. - 72, 69, 69, 69, 61, 46, 45, 155, 154, 66,
  129244. - 70, 71, 66, 66, 66, 122, 85, 85, 85, 59,
  129245. -
  129246. - 69, 69, 69, 46, 77, 100, 109, 93, 100, 70,
  129247. - 71, 110, 112, 122, 129, 123, 153, 85, 85, 85,
  129248. - 135, 135, 135, 148, 148, 160, 135, 135, 135, 152,
  129249. - 142, 142, 142, 123, 143, 142, 142, 142, 151, 143,
  129250. - 150, 146, 145, 149, 149, 38, 38, 38, 38, 38,
  129251. - 38, 38, 38, 42, 144, 141, 140, 42, 42, 44,
  129252. - 44, 44, 44, 44, 44, 44, 44, 58, 58, 58,
  129253. - 58, 64, 139, 64, 66, 138, 134, 66, 133, 66,
  129254. - 66, 67, 132, 131, 67, 67, 67, 67, 73, 130,
  129255. - 73, 73, 76, 76, 76, 76, 76, 76, 76, 76,
  129256. -
  129257. - 78, 78, 78, 78, 78, 78, 78, 78, 91, 160,
  129258. - 91, 92, 129, 92, 92, 128, 92, 92, 121, 121,
  129259. - 121, 121, 121, 121, 121, 121, 147, 147, 147, 147,
  129260. - 147, 147, 147, 147, 127, 126, 125, 124, 61, 61,
  129261. - 120, 119, 118, 117, 116, 115, 47, 114, 110, 113,
  129262. - 111, 108, 107, 106, 48, 105, 104, 89, 103, 102,
  129263. - 101, 99, 98, 97, 96, 95, 94, 79, 77, 90,
  129264. - 89, 88, 59, 87, 86, 59, 84, 83, 80, 79,
  129265. - 77, 74, 160, 60, 59, 55, 37, 160, 33, 25,
  129266. - 26, 25, 11, 160, 160, 160, 160, 160, 160, 160,
  129267. -
  129268. - 160, 160, 160, 160, 160, 160, 160, 160, 160, 160,
  129269. - 160, 160, 160, 160, 160, 160, 160, 160, 160, 160,
  129270. - 160, 160, 160, 160, 160, 160, 160, 160, 160, 160,
  129271. - 160, 160, 160, 160, 160, 160, 160, 160, 160
  129272. + 10, 11, 12, 11, 13, 14, 10, 15, 16, 10,
  129273. + 10, 10, 17, 10, 10, 10, 10, 18, 19, 20,
  129274. + 21, 21, 21, 21, 21, 10, 10, 21, 21, 21,
  129275. + 21, 21, 21, 21, 21, 21, 21, 21, 21, 21,
  129276. + 21, 21, 21, 21, 10, 22, 10, 24, 25, 25,
  129277. + 25, 32, 33, 33, 164, 26, 34, 34, 34, 52,
  129278. + 53, 27, 26, 26, 26, 26, 10, 11, 12, 11,
  129279. + 13, 14, 28, 15, 16, 28, 28, 28, 24, 28,
  129280. + 28, 28, 10, 18, 19, 20, 29, 29, 29, 29,
  129281. + 29, 30, 10, 29, 29, 29, 29, 29, 29, 29,
  129282. +
  129283. + 29, 29, 29, 29, 29, 29, 29, 29, 29, 29,
  129284. + 10, 22, 10, 23, 34, 34, 34, 37, 39, 43,
  129285. + 32, 33, 33, 45, 55, 56, 46, 60, 43, 45,
  129286. + 65, 163, 46, 65, 65, 65, 44, 38, 60, 74,
  129287. + 58, 47, 141, 48, 142, 44, 49, 47, 50, 48,
  129288. + 76, 51, 62, 94, 50, 41, 44, 51, 37, 61,
  129289. + 64, 64, 64, 58, 34, 34, 34, 64, 162, 80,
  129290. + 67, 68, 68, 68, 64, 64, 64, 64, 38, 81,
  129291. + 69, 70, 71, 68, 68, 68, 60, 161, 43, 69,
  129292. + 70, 65, 69, 70, 65, 65, 65, 125, 85, 85,
  129293. +
  129294. + 85, 58, 68, 68, 68, 44, 102, 110, 125, 133,
  129295. + 102, 69, 70, 111, 114, 160, 159, 126, 85, 85,
  129296. + 85, 140, 140, 140, 140, 140, 140, 153, 126, 147,
  129297. + 147, 147, 153, 148, 147, 147, 147, 158, 148, 165,
  129298. + 157, 156, 155, 151, 150, 149, 146, 154, 145, 144,
  129299. + 143, 139, 154, 36, 36, 36, 36, 36, 36, 36,
  129300. + 36, 40, 138, 137, 136, 40, 40, 42, 42, 42,
  129301. + 42, 42, 42, 42, 42, 57, 57, 57, 57, 63,
  129302. + 135, 63, 65, 134, 165, 65, 133, 65, 65, 66,
  129303. + 132, 131, 66, 66, 66, 66, 72, 130, 72, 72,
  129304. +
  129305. + 75, 75, 75, 75, 75, 75, 75, 75, 77, 77,
  129306. + 77, 77, 77, 77, 77, 77, 91, 129, 91, 92,
  129307. + 128, 92, 92, 127, 92, 92, 124, 124, 124, 124,
  129308. + 124, 124, 124, 124, 152, 152, 152, 152, 152, 152,
  129309. + 152, 152, 60, 60, 123, 122, 121, 120, 119, 118,
  129310. + 117, 45, 116, 111, 115, 113, 112, 109, 108, 107,
  129311. + 46, 106, 93, 89, 105, 104, 103, 101, 100, 99,
  129312. + 98, 97, 96, 95, 78, 76, 93, 90, 89, 88,
  129313. + 58, 87, 86, 58, 84, 83, 82, 79, 78, 76,
  129314. + 73, 165, 59, 58, 54, 35, 165, 31, 23, 23,
  129315. +
  129316. + 9, 165, 165, 165, 165, 165, 165, 165, 165, 165,
  129317. + 165, 165, 165, 165, 165, 165, 165, 165, 165, 165,
  129318. + 165, 165, 165, 165, 165, 165, 165, 165, 165, 165,
  129319. + 165, 165, 165, 165, 165, 165, 165, 165, 165, 165,
  129320. + 165, 165, 165, 165, 165, 165, 165, 165
  129321. } ;
  129322. -static yyconst flex_int16_t yy_chk[440] =
  129323. +static yyconst flex_int16_t yy_chk[449] =
  129324. { 0,
  129325. 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,
  129326. 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,
  129327. 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,
  129328. 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,
  129329. - 1, 1, 1, 1, 1, 1, 4, 9, 9, 9,
  129330. - 10, 50, 4, 5, 5, 5, 5, 10, 10, 10,
  129331. - 50, 5, 13, 13, 13, 20, 20, 5, 5, 5,
  129332. - 5, 5, 7, 7, 7, 7, 7, 7, 7, 7,
  129333. - 7, 7, 7, 7, 7, 7, 7, 7, 7, 7,
  129334. - 7, 7, 7, 7, 7, 7, 7, 7, 7, 7,
  129335. -
  129336. - 7, 7, 7, 7, 7, 7, 7, 7, 7, 7,
  129337. - 7, 7, 7, 7, 7, 7, 7, 7, 14, 14,
  129338. - 14, 16, 17, 18, 19, 22, 22, 19, 25, 26,
  129339. - 38, 158, 26, 31, 33, 44, 31, 31, 31, 157,
  129340. - 18, 16, 19, 31, 19, 156, 19, 26, 19, 26,
  129341. - 38, 26, 44, 26, 36, 36, 36, 155, 17, 25,
  129342. - 28, 28, 28, 28, 130, 33, 130, 28, 46, 34,
  129343. - 34, 34, 91, 91, 28, 28, 28, 28, 34, 34,
  129344. - 34, 35, 35, 35, 61, 46, 75, 152, 151, 67,
  129345. - 35, 35, 67, 67, 67, 112, 61, 61, 61, 67,
  129346. -
  129347. - 69, 69, 69, 75, 77, 85, 98, 77, 100, 69,
  129348. - 69, 98, 100, 121, 129, 112, 150, 85, 85, 85,
  129349. - 135, 135, 135, 143, 147, 149, 129, 129, 129, 146,
  129350. - 138, 138, 138, 121, 138, 142, 142, 142, 145, 142,
  129351. - 144, 141, 140, 143, 147, 161, 161, 161, 161, 161,
  129352. - 161, 161, 161, 162, 139, 137, 136, 162, 162, 163,
  129353. - 163, 163, 163, 163, 163, 163, 163, 164, 164, 164,
  129354. - 164, 165, 134, 165, 166, 133, 128, 166, 127, 166,
  129355. - 166, 167, 126, 125, 167, 167, 167, 167, 168, 124,
  129356. - 168, 168, 169, 169, 169, 169, 169, 169, 169, 169,
  129357. -
  129358. - 170, 170, 170, 170, 170, 170, 170, 170, 171, 123,
  129359. - 171, 172, 122, 172, 172, 120, 172, 172, 173, 173,
  129360. - 173, 173, 173, 173, 173, 173, 174, 174, 174, 174,
  129361. - 174, 174, 174, 174, 119, 118, 117, 116, 114, 113,
  129362. - 111, 110, 109, 108, 107, 106, 105, 103, 102, 101,
  129363. - 99, 97, 96, 95, 94, 93, 92, 90, 88, 87,
  129364. - 86, 84, 83, 82, 81, 80, 79, 78, 76, 71,
  129365. - 70, 68, 65, 63, 62, 58, 52, 51, 49, 48,
  129366. - 47, 43, 40, 24, 23, 21, 15, 11, 8, 6,
  129367. - 3, 2, 160, 160, 160, 160, 160, 160, 160, 160,
  129368. -
  129369. - 160, 160, 160, 160, 160, 160, 160, 160, 160, 160,
  129370. - 160, 160, 160, 160, 160, 160, 160, 160, 160, 160,
  129371. - 160, 160, 160, 160, 160, 160, 160, 160, 160, 160,
  129372. - 160, 160, 160, 160, 160, 160, 160, 160, 160
  129373. + 1, 1, 1, 1, 1, 1, 1, 3, 3, 3,
  129374. + 3, 7, 7, 7, 163, 3, 11, 11, 11, 18,
  129375. + 18, 3, 3, 3, 3, 3, 5, 5, 5, 5,
  129376. + 5, 5, 5, 5, 5, 5, 5, 5, 5, 5,
  129377. + 5, 5, 5, 5, 5, 5, 5, 5, 5, 5,
  129378. + 5, 5, 5, 5, 5, 5, 5, 5, 5, 5,
  129379. +
  129380. + 5, 5, 5, 5, 5, 5, 5, 5, 5, 5,
  129381. + 5, 5, 5, 8, 12, 12, 12, 14, 15, 16,
  129382. + 8, 8, 8, 17, 20, 20, 17, 23, 42, 24,
  129383. + 29, 162, 24, 29, 29, 29, 16, 14, 31, 44,
  129384. + 29, 17, 134, 17, 134, 42, 17, 24, 17, 24,
  129385. + 76, 17, 24, 76, 24, 15, 44, 24, 36, 23,
  129386. + 26, 26, 26, 26, 34, 34, 34, 26, 161, 48,
  129387. + 31, 32, 32, 32, 26, 26, 26, 26, 36, 48,
  129388. + 32, 32, 32, 33, 33, 33, 60, 160, 74, 91,
  129389. + 91, 66, 33, 33, 66, 66, 66, 114, 60, 60,
  129390. +
  129391. + 60, 66, 68, 68, 68, 74, 85, 99, 124, 133,
  129392. + 102, 68, 68, 99, 102, 157, 156, 114, 85, 85,
  129393. + 85, 133, 133, 133, 140, 140, 140, 148, 124, 143,
  129394. + 143, 143, 152, 143, 147, 147, 147, 155, 147, 154,
  129395. + 151, 150, 149, 146, 145, 144, 142, 148, 141, 138,
  129396. + 137, 132, 152, 166, 166, 166, 166, 166, 166, 166,
  129397. + 166, 167, 131, 130, 129, 167, 167, 168, 168, 168,
  129398. + 168, 168, 168, 168, 168, 169, 169, 169, 169, 170,
  129399. + 128, 170, 171, 127, 126, 171, 125, 171, 171, 172,
  129400. + 123, 122, 172, 172, 172, 172, 173, 121, 173, 173,
  129401. +
  129402. + 174, 174, 174, 174, 174, 174, 174, 174, 175, 175,
  129403. + 175, 175, 175, 175, 175, 175, 176, 120, 176, 177,
  129404. + 119, 177, 177, 118, 177, 177, 178, 178, 178, 178,
  129405. + 178, 178, 178, 178, 179, 179, 179, 179, 179, 179,
  129406. + 179, 179, 116, 115, 113, 112, 111, 110, 109, 108,
  129407. + 107, 106, 105, 104, 103, 101, 100, 98, 97, 96,
  129408. + 95, 94, 92, 90, 88, 87, 86, 84, 83, 82,
  129409. + 81, 80, 79, 78, 77, 75, 73, 70, 69, 67,
  129410. + 64, 62, 61, 57, 51, 50, 49, 47, 46, 45,
  129411. + 41, 38, 22, 21, 19, 13, 9, 6, 4, 2,
  129412. +
  129413. + 165, 165, 165, 165, 165, 165, 165, 165, 165, 165,
  129414. + 165, 165, 165, 165, 165, 165, 165, 165, 165, 165,
  129415. + 165, 165, 165, 165, 165, 165, 165, 165, 165, 165,
  129416. + 165, 165, 165, 165, 165, 165, 165, 165, 165, 165,
  129417. + 165, 165, 165, 165, 165, 165, 165, 165
  129418. } ;
  129419. static yy_state_type yy_last_accepting_state;
  129420. @@ -631,13 +634,13 @@
  129421. -
  129422. -#line 38 "dtc-lexer.l"
  129423. +#line 37 "dtc-lexer.l"
  129424. #include "dtc.h"
  129425. #include "srcpos.h"
  129426. #include "dtc-parser.tab.h"
  129427. YYLTYPE yylloc;
  129428. +extern bool treesource_error;
  129429. /* CAUTION: this will stop working if we ever use yyless() or yyunput() */
  129430. #define YY_USER_ACTION \
  129431. @@ -659,14 +662,14 @@
  129432. BEGIN(V1); \
  129433. static void push_input_file(const char *filename);
  129434. -static int pop_input_file(void);
  129435. -#line 664 "dtc-lexer.lex.c"
  129436. +static bool pop_input_file(void);
  129437. +static void lexical_error(const char *fmt, ...);
  129438. +#line 668 "dtc-lexer.lex.c"
  129439. #define INITIAL 0
  129440. -#define INCLUDE 1
  129441. -#define BYTESTRING 2
  129442. -#define PROPNODENAME 3
  129443. -#define V1 4
  129444. +#define BYTESTRING 1
  129445. +#define PROPNODENAME 2
  129446. +#define V1 3
  129447. #ifndef YY_NO_UNISTD_H
  129448. /* Special case for "unistd.h", since it is non-ANSI. We include it way
  129449. @@ -852,9 +855,9 @@
  129450. register char *yy_cp, *yy_bp;
  129451. register int yy_act;
  129452. -#line 67 "dtc-lexer.l"
  129453. +#line 68 "dtc-lexer.l"
  129454. -#line 858 "dtc-lexer.lex.c"
  129455. +#line 861 "dtc-lexer.lex.c"
  129456. if ( !(yy_init) )
  129457. {
  129458. @@ -908,13 +911,13 @@
  129459. while ( yy_chk[yy_base[yy_current_state] + yy_c] != yy_current_state )
  129460. {
  129461. yy_current_state = (int) yy_def[yy_current_state];
  129462. - if ( yy_current_state >= 161 )
  129463. + if ( yy_current_state >= 166 )
  129464. yy_c = yy_meta[(unsigned int) yy_c];
  129465. }
  129466. yy_current_state = yy_nxt[yy_base[yy_current_state] + (unsigned int) yy_c];
  129467. ++yy_cp;
  129468. }
  129469. - while ( yy_current_state != 160 );
  129470. + while ( yy_current_state != 165 );
  129471. yy_cp = (yy_last_accepting_cpos);
  129472. yy_current_state = (yy_last_accepting_state);
  129473. @@ -937,7 +940,7 @@
  129474. case 1:
  129475. /* rule 1 can match eol */
  129476. YY_RULE_SETUP
  129477. -#line 68 "dtc-lexer.l"
  129478. +#line 69 "dtc-lexer.l"
  129479. {
  129480. char *name = strchr(yytext, '\"') + 1;
  129481. yytext[yyleng-1] = '\0';
  129482. @@ -947,16 +950,16 @@
  129483. case 2:
  129484. /* rule 2 can match eol */
  129485. YY_RULE_SETUP
  129486. -#line 74 "dtc-lexer.l"
  129487. +#line 75 "dtc-lexer.l"
  129488. {
  129489. char *line, *tmp, *fn;
  129490. /* skip text before line # */
  129491. line = yytext;
  129492. - while (!isdigit(*line))
  129493. + while (!isdigit((unsigned char)*line))
  129494. line++;
  129495. /* skip digits in line # */
  129496. tmp = line;
  129497. - while (!isspace(*tmp))
  129498. + while (!isspace((unsigned char)*tmp))
  129499. tmp++;
  129500. /* "NULL"-terminate line # */
  129501. *tmp = '\0';
  129502. @@ -970,11 +973,10 @@
  129503. }
  129504. YY_BREAK
  129505. case YY_STATE_EOF(INITIAL):
  129506. -case YY_STATE_EOF(INCLUDE):
  129507. case YY_STATE_EOF(BYTESTRING):
  129508. case YY_STATE_EOF(PROPNODENAME):
  129509. case YY_STATE_EOF(V1):
  129510. -#line 95 "dtc-lexer.l"
  129511. +#line 96 "dtc-lexer.l"
  129512. {
  129513. if (!pop_input_file()) {
  129514. yyterminate();
  129515. @@ -984,7 +986,7 @@
  129516. case 3:
  129517. /* rule 3 can match eol */
  129518. YY_RULE_SETUP
  129519. -#line 101 "dtc-lexer.l"
  129520. +#line 102 "dtc-lexer.l"
  129521. {
  129522. DPRINT("String: %s\n", yytext);
  129523. yylval.data = data_copy_escape_string(yytext+1,
  129524. @@ -994,7 +996,7 @@
  129525. YY_BREAK
  129526. case 4:
  129527. YY_RULE_SETUP
  129528. -#line 108 "dtc-lexer.l"
  129529. +#line 109 "dtc-lexer.l"
  129530. {
  129531. DPRINT("Keyword: /dts-v1/\n");
  129532. dts_version = 1;
  129533. @@ -1004,25 +1006,33 @@
  129534. YY_BREAK
  129535. case 5:
  129536. YY_RULE_SETUP
  129537. -#line 115 "dtc-lexer.l"
  129538. +#line 116 "dtc-lexer.l"
  129539. +{
  129540. + DPRINT("Keyword: /plugin/\n");
  129541. + return DT_PLUGIN;
  129542. + }
  129543. + YY_BREAK
  129544. +case 6:
  129545. +YY_RULE_SETUP
  129546. +#line 121 "dtc-lexer.l"
  129547. {
  129548. DPRINT("Keyword: /memreserve/\n");
  129549. BEGIN_DEFAULT();
  129550. return DT_MEMRESERVE;
  129551. }
  129552. YY_BREAK
  129553. -case 6:
  129554. +case 7:
  129555. YY_RULE_SETUP
  129556. -#line 121 "dtc-lexer.l"
  129557. +#line 127 "dtc-lexer.l"
  129558. {
  129559. DPRINT("Keyword: /bits/\n");
  129560. BEGIN_DEFAULT();
  129561. return DT_BITS;
  129562. }
  129563. YY_BREAK
  129564. -case 7:
  129565. +case 8:
  129566. YY_RULE_SETUP
  129567. -#line 127 "dtc-lexer.l"
  129568. +#line 133 "dtc-lexer.l"
  129569. {
  129570. DPRINT("Keyword: /delete-property/\n");
  129571. DPRINT("<PROPNODENAME>\n");
  129572. @@ -1030,9 +1040,9 @@
  129573. return DT_DEL_PROP;
  129574. }
  129575. YY_BREAK
  129576. -case 8:
  129577. +case 9:
  129578. YY_RULE_SETUP
  129579. -#line 134 "dtc-lexer.l"
  129580. +#line 140 "dtc-lexer.l"
  129581. {
  129582. DPRINT("Keyword: /delete-node/\n");
  129583. DPRINT("<PROPNODENAME>\n");
  129584. @@ -1040,9 +1050,9 @@
  129585. return DT_DEL_NODE;
  129586. }
  129587. YY_BREAK
  129588. -case 9:
  129589. +case 10:
  129590. YY_RULE_SETUP
  129591. -#line 141 "dtc-lexer.l"
  129592. +#line 147 "dtc-lexer.l"
  129593. {
  129594. DPRINT("Label: %s\n", yytext);
  129595. yylval.labelref = xstrdup(yytext);
  129596. @@ -1050,38 +1060,65 @@
  129597. return DT_LABEL;
  129598. }
  129599. YY_BREAK
  129600. -case 10:
  129601. +case 11:
  129602. YY_RULE_SETUP
  129603. -#line 148 "dtc-lexer.l"
  129604. +#line 154 "dtc-lexer.l"
  129605. {
  129606. - yylval.literal = xstrdup(yytext);
  129607. - DPRINT("Literal: '%s'\n", yylval.literal);
  129608. + char *e;
  129609. + DPRINT("Integer Literal: '%s'\n", yytext);
  129610. +
  129611. + errno = 0;
  129612. + yylval.integer = strtoull(yytext, &e, 0);
  129613. +
  129614. + assert(!(*e) || !e[strspn(e, "UL")]);
  129615. +
  129616. + if (errno == ERANGE)
  129617. + lexical_error("Integer literal '%s' out of range",
  129618. + yytext);
  129619. + else
  129620. + /* ERANGE is the only strtoull error triggerable
  129621. + * by strings matching the pattern */
  129622. + assert(errno == 0);
  129623. return DT_LITERAL;
  129624. }
  129625. YY_BREAK
  129626. -case 11:
  129627. -/* rule 11 can match eol */
  129628. +case 12:
  129629. +/* rule 12 can match eol */
  129630. YY_RULE_SETUP
  129631. -#line 154 "dtc-lexer.l"
  129632. +#line 173 "dtc-lexer.l"
  129633. {
  129634. - yytext[yyleng-1] = '\0';
  129635. - yylval.literal = xstrdup(yytext+1);
  129636. - DPRINT("Character literal: %s\n", yylval.literal);
  129637. + struct data d;
  129638. + DPRINT("Character literal: %s\n", yytext);
  129639. +
  129640. + d = data_copy_escape_string(yytext+1, yyleng-2);
  129641. + if (d.len == 1) {
  129642. + lexical_error("Empty character literal");
  129643. + yylval.integer = 0;
  129644. + return DT_CHAR_LITERAL;
  129645. + }
  129646. +
  129647. + yylval.integer = (unsigned char)d.val[0];
  129648. +
  129649. + if (d.len > 2)
  129650. + lexical_error("Character literal has %d"
  129651. + " characters instead of 1",
  129652. + d.len - 1);
  129653. +
  129654. return DT_CHAR_LITERAL;
  129655. }
  129656. YY_BREAK
  129657. -case 12:
  129658. +case 13:
  129659. YY_RULE_SETUP
  129660. -#line 161 "dtc-lexer.l"
  129661. +#line 194 "dtc-lexer.l"
  129662. { /* label reference */
  129663. DPRINT("Ref: %s\n", yytext+1);
  129664. yylval.labelref = xstrdup(yytext+1);
  129665. return DT_REF;
  129666. }
  129667. YY_BREAK
  129668. -case 13:
  129669. +case 14:
  129670. YY_RULE_SETUP
  129671. -#line 167 "dtc-lexer.l"
  129672. +#line 200 "dtc-lexer.l"
  129673. { /* new-style path reference */
  129674. yytext[yyleng-1] = '\0';
  129675. DPRINT("Ref: %s\n", yytext+2);
  129676. @@ -1089,27 +1126,27 @@
  129677. return DT_REF;
  129678. }
  129679. YY_BREAK
  129680. -case 14:
  129681. +case 15:
  129682. YY_RULE_SETUP
  129683. -#line 174 "dtc-lexer.l"
  129684. +#line 207 "dtc-lexer.l"
  129685. {
  129686. yylval.byte = strtol(yytext, NULL, 16);
  129687. DPRINT("Byte: %02x\n", (int)yylval.byte);
  129688. return DT_BYTE;
  129689. }
  129690. YY_BREAK
  129691. -case 15:
  129692. +case 16:
  129693. YY_RULE_SETUP
  129694. -#line 180 "dtc-lexer.l"
  129695. +#line 213 "dtc-lexer.l"
  129696. {
  129697. DPRINT("/BYTESTRING\n");
  129698. BEGIN_DEFAULT();
  129699. return ']';
  129700. }
  129701. YY_BREAK
  129702. -case 16:
  129703. +case 17:
  129704. YY_RULE_SETUP
  129705. -#line 186 "dtc-lexer.l"
  129706. +#line 219 "dtc-lexer.l"
  129707. {
  129708. DPRINT("PropNodeName: %s\n", yytext);
  129709. yylval.propnodename = xstrdup((yytext[0] == '\\') ?
  129710. @@ -1118,75 +1155,75 @@
  129711. return DT_PROPNODENAME;
  129712. }
  129713. YY_BREAK
  129714. -case 17:
  129715. +case 18:
  129716. YY_RULE_SETUP
  129717. -#line 194 "dtc-lexer.l"
  129718. +#line 227 "dtc-lexer.l"
  129719. {
  129720. DPRINT("Binary Include\n");
  129721. return DT_INCBIN;
  129722. }
  129723. YY_BREAK
  129724. -case 18:
  129725. -/* rule 18 can match eol */
  129726. -YY_RULE_SETUP
  129727. -#line 199 "dtc-lexer.l"
  129728. -/* eat whitespace */
  129729. - YY_BREAK
  129730. case 19:
  129731. /* rule 19 can match eol */
  129732. YY_RULE_SETUP
  129733. -#line 200 "dtc-lexer.l"
  129734. -/* eat C-style comments */
  129735. +#line 232 "dtc-lexer.l"
  129736. +/* eat whitespace */
  129737. YY_BREAK
  129738. case 20:
  129739. /* rule 20 can match eol */
  129740. YY_RULE_SETUP
  129741. -#line 201 "dtc-lexer.l"
  129742. -/* eat C++-style comments */
  129743. +#line 233 "dtc-lexer.l"
  129744. +/* eat C-style comments */
  129745. YY_BREAK
  129746. case 21:
  129747. +/* rule 21 can match eol */
  129748. YY_RULE_SETUP
  129749. -#line 203 "dtc-lexer.l"
  129750. -{ return DT_LSHIFT; };
  129751. +#line 234 "dtc-lexer.l"
  129752. +/* eat C++-style comments */
  129753. YY_BREAK
  129754. case 22:
  129755. YY_RULE_SETUP
  129756. -#line 204 "dtc-lexer.l"
  129757. -{ return DT_RSHIFT; };
  129758. +#line 236 "dtc-lexer.l"
  129759. +{ return DT_LSHIFT; };
  129760. YY_BREAK
  129761. case 23:
  129762. YY_RULE_SETUP
  129763. -#line 205 "dtc-lexer.l"
  129764. -{ return DT_LE; };
  129765. +#line 237 "dtc-lexer.l"
  129766. +{ return DT_RSHIFT; };
  129767. YY_BREAK
  129768. case 24:
  129769. YY_RULE_SETUP
  129770. -#line 206 "dtc-lexer.l"
  129771. -{ return DT_GE; };
  129772. +#line 238 "dtc-lexer.l"
  129773. +{ return DT_LE; };
  129774. YY_BREAK
  129775. case 25:
  129776. YY_RULE_SETUP
  129777. -#line 207 "dtc-lexer.l"
  129778. -{ return DT_EQ; };
  129779. +#line 239 "dtc-lexer.l"
  129780. +{ return DT_GE; };
  129781. YY_BREAK
  129782. case 26:
  129783. YY_RULE_SETUP
  129784. -#line 208 "dtc-lexer.l"
  129785. -{ return DT_NE; };
  129786. +#line 240 "dtc-lexer.l"
  129787. +{ return DT_EQ; };
  129788. YY_BREAK
  129789. case 27:
  129790. YY_RULE_SETUP
  129791. -#line 209 "dtc-lexer.l"
  129792. -{ return DT_AND; };
  129793. +#line 241 "dtc-lexer.l"
  129794. +{ return DT_NE; };
  129795. YY_BREAK
  129796. case 28:
  129797. YY_RULE_SETUP
  129798. -#line 210 "dtc-lexer.l"
  129799. -{ return DT_OR; };
  129800. +#line 242 "dtc-lexer.l"
  129801. +{ return DT_AND; };
  129802. YY_BREAK
  129803. case 29:
  129804. YY_RULE_SETUP
  129805. -#line 212 "dtc-lexer.l"
  129806. +#line 243 "dtc-lexer.l"
  129807. +{ return DT_OR; };
  129808. + YY_BREAK
  129809. +case 30:
  129810. +YY_RULE_SETUP
  129811. +#line 245 "dtc-lexer.l"
  129812. {
  129813. DPRINT("Char: %c (\\x%02x)\n", yytext[0],
  129814. (unsigned)yytext[0]);
  129815. @@ -1202,12 +1239,12 @@
  129816. return yytext[0];
  129817. }
  129818. YY_BREAK
  129819. -case 30:
  129820. +case 31:
  129821. YY_RULE_SETUP
  129822. -#line 227 "dtc-lexer.l"
  129823. +#line 260 "dtc-lexer.l"
  129824. ECHO;
  129825. YY_BREAK
  129826. -#line 1211 "dtc-lexer.lex.c"
  129827. +#line 1248 "dtc-lexer.lex.c"
  129828. case YY_END_OF_BUFFER:
  129829. {
  129830. @@ -1499,7 +1536,7 @@
  129831. while ( yy_chk[yy_base[yy_current_state] + yy_c] != yy_current_state )
  129832. {
  129833. yy_current_state = (int) yy_def[yy_current_state];
  129834. - if ( yy_current_state >= 161 )
  129835. + if ( yy_current_state >= 166 )
  129836. yy_c = yy_meta[(unsigned int) yy_c];
  129837. }
  129838. yy_current_state = yy_nxt[yy_base[yy_current_state] + (unsigned int) yy_c];
  129839. @@ -1527,11 +1564,11 @@
  129840. while ( yy_chk[yy_base[yy_current_state] + yy_c] != yy_current_state )
  129841. {
  129842. yy_current_state = (int) yy_def[yy_current_state];
  129843. - if ( yy_current_state >= 161 )
  129844. + if ( yy_current_state >= 166 )
  129845. yy_c = yy_meta[(unsigned int) yy_c];
  129846. }
  129847. yy_current_state = yy_nxt[yy_base[yy_current_state] + (unsigned int) yy_c];
  129848. - yy_is_jam = (yy_current_state == 160);
  129849. + yy_is_jam = (yy_current_state == 165);
  129850. return yy_is_jam ? 0 : yy_current_state;
  129851. }
  129852. @@ -2166,7 +2203,7 @@
  129853. #define YYTABLES_NAME "yytables"
  129854. -#line 227 "dtc-lexer.l"
  129855. +#line 260 "dtc-lexer.l"
  129856. @@ -2182,14 +2219,25 @@
  129857. }
  129858. -static int pop_input_file(void)
  129859. +static bool pop_input_file(void)
  129860. {
  129861. if (srcfile_pop() == 0)
  129862. - return 0;
  129863. + return false;
  129864. yypop_buffer_state();
  129865. yyin = current_srcfile->f;
  129866. - return 1;
  129867. + return true;
  129868. +}
  129869. +
  129870. +static void lexical_error(const char *fmt, ...)
  129871. +{
  129872. + va_list ap;
  129873. +
  129874. + va_start(ap, fmt);
  129875. + srcpos_verror(&yylloc, "Lexical error", fmt, ap);
  129876. + va_end(ap);
  129877. +
  129878. + treesource_error = true;
  129879. }
  129880. diff -Nur linux-3.18.14/scripts/dtc/dtc-parser.tab.c_shipped linux-rpi/scripts/dtc/dtc-parser.tab.c_shipped
  129881. --- linux-3.18.14/scripts/dtc/dtc-parser.tab.c_shipped 2015-05-20 10:04:50.000000000 -0500
  129882. +++ linux-rpi/scripts/dtc/dtc-parser.tab.c_shipped 2015-05-31 14:46:14.189660949 -0500
  129883. @@ -1,19 +1,19 @@
  129884. -/* A Bison parser, made by GNU Bison 2.7.12-4996. */
  129885. +/* A Bison parser, made by GNU Bison 3.0.2. */
  129886. /* Bison implementation for Yacc-like parsers in C
  129887. -
  129888. - Copyright (C) 1984, 1989-1990, 2000-2013 Free Software Foundation, Inc.
  129889. -
  129890. +
  129891. + Copyright (C) 1984, 1989-1990, 2000-2013 Free Software Foundation, Inc.
  129892. +
  129893. This program is free software: you can redistribute it and/or modify
  129894. it under the terms of the GNU General Public License as published by
  129895. the Free Software Foundation, either version 3 of the License, or
  129896. (at your option) any later version.
  129897. -
  129898. +
  129899. This program is distributed in the hope that it will be useful,
  129900. but WITHOUT ANY WARRANTY; without even the implied warranty of
  129901. MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
  129902. GNU General Public License for more details.
  129903. -
  129904. +
  129905. You should have received a copy of the GNU General Public License
  129906. along with this program. If not, see <http://www.gnu.org/licenses/>. */
  129907. @@ -26,7 +26,7 @@
  129908. special exception, which will cause the skeleton and the resulting
  129909. Bison output files to be licensed under the GNU General Public
  129910. License without this special exception.
  129911. -
  129912. +
  129913. This special exception was added by the Free Software Foundation in
  129914. version 2.2 of Bison. */
  129915. @@ -44,7 +44,7 @@
  129916. #define YYBISON 1
  129917. /* Bison version. */
  129918. -#define YYBISON_VERSION "2.7.12-4996"
  129919. +#define YYBISON_VERSION "3.0.2"
  129920. /* Skeleton name. */
  129921. #define YYSKELETON_NAME "yacc.c"
  129922. @@ -62,34 +62,32 @@
  129923. /* Copy the first part of user declarations. */
  129924. -/* Line 371 of yacc.c */
  129925. -#line 21 "dtc-parser.y"
  129926. +#line 20 "dtc-parser.y" /* yacc.c:339 */
  129927. #include <stdio.h>
  129928. +#include <inttypes.h>
  129929. #include "dtc.h"
  129930. #include "srcpos.h"
  129931. -YYLTYPE yylloc;
  129932. -
  129933. extern int yylex(void);
  129934. -extern void print_error(char const *fmt, ...);
  129935. extern void yyerror(char const *s);
  129936. +#define ERROR(loc, ...) \
  129937. + do { \
  129938. + srcpos_error((loc), "Error", __VA_ARGS__); \
  129939. + treesource_error = true; \
  129940. + } while (0)
  129941. extern struct boot_info *the_boot_info;
  129942. -extern int treesource_error;
  129943. -
  129944. -static unsigned long long eval_literal(const char *s, int base, int bits);
  129945. -static unsigned char eval_char_literal(const char *s);
  129946. +extern bool treesource_error;
  129947. -/* Line 371 of yacc.c */
  129948. -#line 87 "dtc-parser.tab.c"
  129949. +#line 85 "dtc-parser.tab.c" /* yacc.c:339 */
  129950. -# ifndef YY_NULL
  129951. +# ifndef YY_NULLPTR
  129952. # if defined __cplusplus && 201103L <= __cplusplus
  129953. -# define YY_NULL nullptr
  129954. +# define YY_NULLPTR nullptr
  129955. # else
  129956. -# define YY_NULL 0
  129957. +# define YY_NULLPTR 0
  129958. # endif
  129959. # endif
  129960. @@ -105,7 +103,7 @@
  129961. by #include "dtc-parser.tab.h". */
  129962. #ifndef YY_YY_DTC_PARSER_TAB_H_INCLUDED
  129963. # define YY_YY_DTC_PARSER_TAB_H_INCLUDED
  129964. -/* Enabling traces. */
  129965. +/* Debug traces. */
  129966. #ifndef YYDEBUG
  129967. # define YYDEBUG 0
  129968. #endif
  129969. @@ -113,48 +111,45 @@
  129970. extern int yydebug;
  129971. #endif
  129972. -/* Tokens. */
  129973. +/* Token type. */
  129974. #ifndef YYTOKENTYPE
  129975. # define YYTOKENTYPE
  129976. - /* Put the tokens into the symbol table, so that GDB and other debuggers
  129977. - know about them. */
  129978. - enum yytokentype {
  129979. - DT_V1 = 258,
  129980. - DT_MEMRESERVE = 259,
  129981. - DT_LSHIFT = 260,
  129982. - DT_RSHIFT = 261,
  129983. - DT_LE = 262,
  129984. - DT_GE = 263,
  129985. - DT_EQ = 264,
  129986. - DT_NE = 265,
  129987. - DT_AND = 266,
  129988. - DT_OR = 267,
  129989. - DT_BITS = 268,
  129990. - DT_DEL_PROP = 269,
  129991. - DT_DEL_NODE = 270,
  129992. - DT_PROPNODENAME = 271,
  129993. - DT_LITERAL = 272,
  129994. - DT_CHAR_LITERAL = 273,
  129995. - DT_BASE = 274,
  129996. - DT_BYTE = 275,
  129997. - DT_STRING = 276,
  129998. - DT_LABEL = 277,
  129999. - DT_REF = 278,
  130000. - DT_INCBIN = 279
  130001. - };
  130002. + enum yytokentype
  130003. + {
  130004. + DT_V1 = 258,
  130005. + DT_PLUGIN = 259,
  130006. + DT_MEMRESERVE = 260,
  130007. + DT_LSHIFT = 261,
  130008. + DT_RSHIFT = 262,
  130009. + DT_LE = 263,
  130010. + DT_GE = 264,
  130011. + DT_EQ = 265,
  130012. + DT_NE = 266,
  130013. + DT_AND = 267,
  130014. + DT_OR = 268,
  130015. + DT_BITS = 269,
  130016. + DT_DEL_PROP = 270,
  130017. + DT_DEL_NODE = 271,
  130018. + DT_PROPNODENAME = 272,
  130019. + DT_LITERAL = 273,
  130020. + DT_CHAR_LITERAL = 274,
  130021. + DT_BYTE = 275,
  130022. + DT_STRING = 276,
  130023. + DT_LABEL = 277,
  130024. + DT_REF = 278,
  130025. + DT_INCBIN = 279
  130026. + };
  130027. #endif
  130028. -
  130029. +/* Value type. */
  130030. #if ! defined YYSTYPE && ! defined YYSTYPE_IS_DECLARED
  130031. -typedef union YYSTYPE
  130032. +typedef union YYSTYPE YYSTYPE;
  130033. +union YYSTYPE
  130034. {
  130035. -/* Line 387 of yacc.c */
  130036. -#line 40 "dtc-parser.y"
  130037. +#line 39 "dtc-parser.y" /* yacc.c:355 */
  130038. char *propnodename;
  130039. - char *literal;
  130040. char *labelref;
  130041. - unsigned int cbase;
  130042. uint8_t byte;
  130043. struct data data;
  130044. @@ -169,38 +164,38 @@
  130045. struct node *nodelist;
  130046. struct reserve_info *re;
  130047. uint64_t integer;
  130048. + int is_plugin;
  130049. -
  130050. -/* Line 387 of yacc.c */
  130051. -#line 176 "dtc-parser.tab.c"
  130052. -} YYSTYPE;
  130053. +#line 170 "dtc-parser.tab.c" /* yacc.c:355 */
  130054. +};
  130055. # define YYSTYPE_IS_TRIVIAL 1
  130056. -# define yystype YYSTYPE /* obsolescent; will be withdrawn */
  130057. # define YYSTYPE_IS_DECLARED 1
  130058. #endif
  130059. -extern YYSTYPE yylval;
  130060. -
  130061. -#ifdef YYPARSE_PARAM
  130062. -#if defined __STDC__ || defined __cplusplus
  130063. -int yyparse (void *YYPARSE_PARAM);
  130064. -#else
  130065. -int yyparse ();
  130066. +/* Location type. */
  130067. +#if ! defined YYLTYPE && ! defined YYLTYPE_IS_DECLARED
  130068. +typedef struct YYLTYPE YYLTYPE;
  130069. +struct YYLTYPE
  130070. +{
  130071. + int first_line;
  130072. + int first_column;
  130073. + int last_line;
  130074. + int last_column;
  130075. +};
  130076. +# define YYLTYPE_IS_DECLARED 1
  130077. +# define YYLTYPE_IS_TRIVIAL 1
  130078. #endif
  130079. -#else /* ! YYPARSE_PARAM */
  130080. -#if defined __STDC__ || defined __cplusplus
  130081. +
  130082. +
  130083. +extern YYSTYPE yylval;
  130084. +extern YYLTYPE yylloc;
  130085. int yyparse (void);
  130086. -#else
  130087. -int yyparse ();
  130088. -#endif
  130089. -#endif /* ! YYPARSE_PARAM */
  130090. #endif /* !YY_YY_DTC_PARSER_TAB_H_INCLUDED */
  130091. /* Copy the second part of user declarations. */
  130092. -/* Line 390 of yacc.c */
  130093. -#line 204 "dtc-parser.tab.c"
  130094. +#line 199 "dtc-parser.tab.c" /* yacc.c:358 */
  130095. #ifdef short
  130096. # undef short
  130097. @@ -214,11 +209,8 @@
  130098. #ifdef YYTYPE_INT8
  130099. typedef YYTYPE_INT8 yytype_int8;
  130100. -#elif (defined __STDC__ || defined __C99__FUNC__ \
  130101. - || defined __cplusplus || defined _MSC_VER)
  130102. -typedef signed char yytype_int8;
  130103. #else
  130104. -typedef short int yytype_int8;
  130105. +typedef signed char yytype_int8;
  130106. #endif
  130107. #ifdef YYTYPE_UINT16
  130108. @@ -238,8 +230,7 @@
  130109. # define YYSIZE_T __SIZE_TYPE__
  130110. # elif defined size_t
  130111. # define YYSIZE_T size_t
  130112. -# elif ! defined YYSIZE_T && (defined __STDC__ || defined __C99__FUNC__ \
  130113. - || defined __cplusplus || defined _MSC_VER)
  130114. +# elif ! defined YYSIZE_T
  130115. # include <stddef.h> /* INFRINGES ON USER NAME SPACE */
  130116. # define YYSIZE_T size_t
  130117. # else
  130118. @@ -261,11 +252,30 @@
  130119. # endif
  130120. #endif
  130121. -#ifndef __attribute__
  130122. -/* This feature is available in gcc versions 2.5 and later. */
  130123. -# if (! defined __GNUC__ || __GNUC__ < 2 \
  130124. - || (__GNUC__ == 2 && __GNUC_MINOR__ < 5))
  130125. -# define __attribute__(Spec) /* empty */
  130126. +#ifndef YY_ATTRIBUTE
  130127. +# if (defined __GNUC__ \
  130128. + && (2 < __GNUC__ || (__GNUC__ == 2 && 96 <= __GNUC_MINOR__))) \
  130129. + || defined __SUNPRO_C && 0x5110 <= __SUNPRO_C
  130130. +# define YY_ATTRIBUTE(Spec) __attribute__(Spec)
  130131. +# else
  130132. +# define YY_ATTRIBUTE(Spec) /* empty */
  130133. +# endif
  130134. +#endif
  130135. +
  130136. +#ifndef YY_ATTRIBUTE_PURE
  130137. +# define YY_ATTRIBUTE_PURE YY_ATTRIBUTE ((__pure__))
  130138. +#endif
  130139. +
  130140. +#ifndef YY_ATTRIBUTE_UNUSED
  130141. +# define YY_ATTRIBUTE_UNUSED YY_ATTRIBUTE ((__unused__))
  130142. +#endif
  130143. +
  130144. +#if !defined _Noreturn \
  130145. + && (!defined __STDC_VERSION__ || __STDC_VERSION__ < 201112)
  130146. +# if defined _MSC_VER && 1200 <= _MSC_VER
  130147. +# define _Noreturn __declspec (noreturn)
  130148. +# else
  130149. +# define _Noreturn YY_ATTRIBUTE ((__noreturn__))
  130150. # endif
  130151. #endif
  130152. @@ -276,24 +286,25 @@
  130153. # define YYUSE(E) /* empty */
  130154. #endif
  130155. -
  130156. -/* Identity function, used to suppress warnings about constant conditions. */
  130157. -#ifndef lint
  130158. -# define YYID(N) (N)
  130159. -#else
  130160. -#if (defined __STDC__ || defined __C99__FUNC__ \
  130161. - || defined __cplusplus || defined _MSC_VER)
  130162. -static int
  130163. -YYID (int yyi)
  130164. +#if defined __GNUC__ && 407 <= __GNUC__ * 100 + __GNUC_MINOR__
  130165. +/* Suppress an incorrect diagnostic about yylval being uninitialized. */
  130166. +# define YY_IGNORE_MAYBE_UNINITIALIZED_BEGIN \
  130167. + _Pragma ("GCC diagnostic push") \
  130168. + _Pragma ("GCC diagnostic ignored \"-Wuninitialized\"")\
  130169. + _Pragma ("GCC diagnostic ignored \"-Wmaybe-uninitialized\"")
  130170. +# define YY_IGNORE_MAYBE_UNINITIALIZED_END \
  130171. + _Pragma ("GCC diagnostic pop")
  130172. #else
  130173. -static int
  130174. -YYID (yyi)
  130175. - int yyi;
  130176. +# define YY_INITIAL_VALUE(Value) Value
  130177. #endif
  130178. -{
  130179. - return yyi;
  130180. -}
  130181. +#ifndef YY_IGNORE_MAYBE_UNINITIALIZED_BEGIN
  130182. +# define YY_IGNORE_MAYBE_UNINITIALIZED_BEGIN
  130183. +# define YY_IGNORE_MAYBE_UNINITIALIZED_END
  130184. #endif
  130185. +#ifndef YY_INITIAL_VALUE
  130186. +# define YY_INITIAL_VALUE(Value) /* Nothing. */
  130187. +#endif
  130188. +
  130189. #if ! defined yyoverflow || YYERROR_VERBOSE
  130190. @@ -312,8 +323,7 @@
  130191. # define alloca _alloca
  130192. # else
  130193. # define YYSTACK_ALLOC alloca
  130194. -# if ! defined _ALLOCA_H && ! defined EXIT_SUCCESS && (defined __STDC__ || defined __C99__FUNC__ \
  130195. - || defined __cplusplus || defined _MSC_VER)
  130196. +# if ! defined _ALLOCA_H && ! defined EXIT_SUCCESS
  130197. # include <stdlib.h> /* INFRINGES ON USER NAME SPACE */
  130198. /* Use EXIT_SUCCESS as a witness for stdlib.h. */
  130199. # ifndef EXIT_SUCCESS
  130200. @@ -325,8 +335,8 @@
  130201. # endif
  130202. # ifdef YYSTACK_ALLOC
  130203. - /* Pacify GCC's `empty if-body' warning. */
  130204. -# define YYSTACK_FREE(Ptr) do { /* empty */; } while (YYID (0))
  130205. + /* Pacify GCC's 'empty if-body' warning. */
  130206. +# define YYSTACK_FREE(Ptr) do { /* empty */; } while (0)
  130207. # ifndef YYSTACK_ALLOC_MAXIMUM
  130208. /* The OS might guarantee only one guard page at the bottom of the stack,
  130209. and a page size can be as small as 4096 bytes. So we cannot safely
  130210. @@ -342,7 +352,7 @@
  130211. # endif
  130212. # if (defined __cplusplus && ! defined EXIT_SUCCESS \
  130213. && ! ((defined YYMALLOC || defined malloc) \
  130214. - && (defined YYFREE || defined free)))
  130215. + && (defined YYFREE || defined free)))
  130216. # include <stdlib.h> /* INFRINGES ON USER NAME SPACE */
  130217. # ifndef EXIT_SUCCESS
  130218. # define EXIT_SUCCESS 0
  130219. @@ -350,15 +360,13 @@
  130220. # endif
  130221. # ifndef YYMALLOC
  130222. # define YYMALLOC malloc
  130223. -# if ! defined malloc && ! defined EXIT_SUCCESS && (defined __STDC__ || defined __C99__FUNC__ \
  130224. - || defined __cplusplus || defined _MSC_VER)
  130225. +# if ! defined malloc && ! defined EXIT_SUCCESS
  130226. void *malloc (YYSIZE_T); /* INFRINGES ON USER NAME SPACE */
  130227. # endif
  130228. # endif
  130229. # ifndef YYFREE
  130230. # define YYFREE free
  130231. -# if ! defined free && ! defined EXIT_SUCCESS && (defined __STDC__ || defined __C99__FUNC__ \
  130232. - || defined __cplusplus || defined _MSC_VER)
  130233. +# if ! defined free && ! defined EXIT_SUCCESS
  130234. void free (void *); /* INFRINGES ON USER NAME SPACE */
  130235. # endif
  130236. # endif
  130237. @@ -368,13 +376,15 @@
  130238. #if (! defined yyoverflow \
  130239. && (! defined __cplusplus \
  130240. - || (defined YYSTYPE_IS_TRIVIAL && YYSTYPE_IS_TRIVIAL)))
  130241. + || (defined YYLTYPE_IS_TRIVIAL && YYLTYPE_IS_TRIVIAL \
  130242. + && defined YYSTYPE_IS_TRIVIAL && YYSTYPE_IS_TRIVIAL)))
  130243. /* A type that is properly aligned for any stack member. */
  130244. union yyalloc
  130245. {
  130246. yytype_int16 yyss_alloc;
  130247. YYSTYPE yyvs_alloc;
  130248. + YYLTYPE yyls_alloc;
  130249. };
  130250. /* The size of the maximum gap between one aligned stack and the next. */
  130251. @@ -383,8 +393,8 @@
  130252. /* The size of an array large to enough to hold all stacks, each with
  130253. N elements. */
  130254. # define YYSTACK_BYTES(N) \
  130255. - ((N) * (sizeof (yytype_int16) + sizeof (YYSTYPE)) \
  130256. - + YYSTACK_GAP_MAXIMUM)
  130257. + ((N) * (sizeof (yytype_int16) + sizeof (YYSTYPE) + sizeof (YYLTYPE)) \
  130258. + + 2 * YYSTACK_GAP_MAXIMUM)
  130259. # define YYCOPY_NEEDED 1
  130260. @@ -393,16 +403,16 @@
  130261. elements in the stack, and YYPTR gives the new location of the
  130262. stack. Advance YYPTR to a properly aligned location for the next
  130263. stack. */
  130264. -# define YYSTACK_RELOCATE(Stack_alloc, Stack) \
  130265. - do \
  130266. - { \
  130267. - YYSIZE_T yynewbytes; \
  130268. - YYCOPY (&yyptr->Stack_alloc, Stack, yysize); \
  130269. - Stack = &yyptr->Stack_alloc; \
  130270. - yynewbytes = yystacksize * sizeof (*Stack) + YYSTACK_GAP_MAXIMUM; \
  130271. - yyptr += yynewbytes / sizeof (*yyptr); \
  130272. - } \
  130273. - while (YYID (0))
  130274. +# define YYSTACK_RELOCATE(Stack_alloc, Stack) \
  130275. + do \
  130276. + { \
  130277. + YYSIZE_T yynewbytes; \
  130278. + YYCOPY (&yyptr->Stack_alloc, Stack, yysize); \
  130279. + Stack = &yyptr->Stack_alloc; \
  130280. + yynewbytes = yystacksize * sizeof (*Stack) + YYSTACK_GAP_MAXIMUM; \
  130281. + yyptr += yynewbytes / sizeof (*yyptr); \
  130282. + } \
  130283. + while (0)
  130284. #endif
  130285. @@ -421,7 +431,7 @@
  130286. for (yyi = 0; yyi < (Count); yyi++) \
  130287. (Dst)[yyi] = (Src)[yyi]; \
  130288. } \
  130289. - while (YYID (0))
  130290. + while (0)
  130291. # endif
  130292. # endif
  130293. #endif /* !YYCOPY_NEEDED */
  130294. @@ -429,25 +439,27 @@
  130295. /* YYFINAL -- State number of the termination state. */
  130296. #define YYFINAL 4
  130297. /* YYLAST -- Last index in YYTABLE. */
  130298. -#define YYLAST 133
  130299. +#define YYLAST 135
  130300. /* YYNTOKENS -- Number of terminals. */
  130301. #define YYNTOKENS 48
  130302. /* YYNNTS -- Number of nonterminals. */
  130303. -#define YYNNTS 28
  130304. +#define YYNNTS 29
  130305. /* YYNRULES -- Number of rules. */
  130306. -#define YYNRULES 79
  130307. -/* YYNRULES -- Number of states. */
  130308. -#define YYNSTATES 141
  130309. +#define YYNRULES 81
  130310. +/* YYNSTATES -- Number of states. */
  130311. +#define YYNSTATES 144
  130312. -/* YYTRANSLATE(YYLEX) -- Bison symbol number corresponding to YYLEX. */
  130313. +/* YYTRANSLATE[YYX] -- Symbol number corresponding to YYX as returned
  130314. + by yylex, with out-of-bounds checking. */
  130315. #define YYUNDEFTOK 2
  130316. #define YYMAXUTOK 279
  130317. -#define YYTRANSLATE(YYX) \
  130318. +#define YYTRANSLATE(YYX) \
  130319. ((unsigned int) (YYX) <= YYMAXUTOK ? yytranslate[YYX] : YYUNDEFTOK)
  130320. -/* YYTRANSLATE[YYLEX] -- Bison symbol number corresponding to YYLEX. */
  130321. +/* YYTRANSLATE[TOKEN-NUM] -- Symbol number corresponding to TOKEN-NUM
  130322. + as returned by yylex, without out-of-bounds checking. */
  130323. static const yytype_uint8 yytranslate[] =
  130324. {
  130325. 0, 2, 2, 2, 2, 2, 2, 2, 2, 2,
  130326. @@ -481,63 +493,18 @@
  130327. };
  130328. #if YYDEBUG
  130329. -/* YYPRHS[YYN] -- Index of the first RHS symbol of rule number YYN in
  130330. - YYRHS. */
  130331. -static const yytype_uint16 yyprhs[] =
  130332. -{
  130333. - 0, 0, 3, 8, 9, 12, 17, 20, 23, 27,
  130334. - 31, 36, 42, 43, 46, 51, 54, 58, 61, 64,
  130335. - 68, 73, 76, 86, 92, 95, 96, 99, 102, 106,
  130336. - 108, 111, 114, 117, 119, 121, 125, 127, 129, 135,
  130337. - 137, 141, 143, 147, 149, 153, 155, 159, 161, 165,
  130338. - 167, 171, 175, 177, 181, 185, 189, 193, 197, 201,
  130339. - 203, 207, 211, 213, 217, 221, 225, 227, 229, 232,
  130340. - 235, 238, 239, 242, 245, 246, 249, 252, 255, 259
  130341. -};
  130342. -
  130343. -/* YYRHS -- A `-1'-separated list of the rules' RHS. */
  130344. -static const yytype_int8 yyrhs[] =
  130345. -{
  130346. - 49, 0, -1, 3, 25, 50, 52, -1, -1, 51,
  130347. - 50, -1, 4, 59, 59, 25, -1, 22, 51, -1,
  130348. - 26, 53, -1, 52, 26, 53, -1, 52, 23, 53,
  130349. - -1, 52, 15, 23, 25, -1, 27, 54, 74, 28,
  130350. - 25, -1, -1, 54, 55, -1, 16, 29, 56, 25,
  130351. - -1, 16, 25, -1, 14, 16, 25, -1, 22, 55,
  130352. - -1, 57, 21, -1, 57, 58, 30, -1, 57, 31,
  130353. - 73, 32, -1, 57, 23, -1, 57, 24, 33, 21,
  130354. - 34, 59, 34, 59, 35, -1, 57, 24, 33, 21,
  130355. - 35, -1, 56, 22, -1, -1, 56, 34, -1, 57,
  130356. - 22, -1, 13, 17, 36, -1, 36, -1, 58, 59,
  130357. - -1, 58, 23, -1, 58, 22, -1, 17, -1, 18,
  130358. - -1, 33, 60, 35, -1, 61, -1, 62, -1, 62,
  130359. - 37, 60, 38, 61, -1, 63, -1, 62, 12, 63,
  130360. - -1, 64, -1, 63, 11, 64, -1, 65, -1, 64,
  130361. - 39, 65, -1, 66, -1, 65, 40, 66, -1, 67,
  130362. - -1, 66, 41, 67, -1, 68, -1, 67, 9, 68,
  130363. - -1, 67, 10, 68, -1, 69, -1, 68, 36, 69,
  130364. - -1, 68, 30, 69, -1, 68, 7, 69, -1, 68,
  130365. - 8, 69, -1, 69, 5, 70, -1, 69, 6, 70,
  130366. - -1, 70, -1, 70, 42, 71, -1, 70, 43, 71,
  130367. - -1, 71, -1, 71, 44, 72, -1, 71, 26, 72,
  130368. - -1, 71, 45, 72, -1, 72, -1, 59, -1, 43,
  130369. - 72, -1, 46, 72, -1, 47, 72, -1, -1, 73,
  130370. - 20, -1, 73, 22, -1, -1, 75, 74, -1, 75,
  130371. - 55, -1, 16, 53, -1, 15, 16, 25, -1, 22,
  130372. - 75, -1
  130373. -};
  130374. -
  130375. -/* YYRLINE[YYN] -- source line where rule number YYN was defined. */
  130376. + /* YYRLINE[YYN] -- Source line where rule number YYN was defined. */
  130377. static const yytype_uint16 yyrline[] =
  130378. {
  130379. - 0, 109, 109, 118, 121, 128, 132, 140, 144, 148,
  130380. - 158, 172, 180, 183, 190, 194, 198, 202, 210, 214,
  130381. - 218, 222, 226, 243, 253, 261, 264, 268, 275, 290,
  130382. - 295, 315, 329, 336, 340, 344, 351, 355, 356, 360,
  130383. - 361, 365, 366, 370, 371, 375, 376, 380, 381, 385,
  130384. - 386, 387, 391, 392, 393, 394, 395, 399, 400, 401,
  130385. - 405, 406, 407, 411, 412, 413, 414, 418, 419, 420,
  130386. - 421, 426, 429, 433, 441, 444, 448, 456, 460, 464
  130387. + 0, 108, 108, 119, 122, 130, 133, 140, 144, 152,
  130388. + 156, 160, 170, 185, 193, 196, 203, 207, 211, 215,
  130389. + 223, 227, 231, 235, 239, 255, 265, 273, 276, 280,
  130390. + 287, 303, 308, 327, 341, 348, 349, 350, 357, 361,
  130391. + 362, 366, 367, 371, 372, 376, 377, 381, 382, 386,
  130392. + 387, 391, 392, 393, 397, 398, 399, 400, 401, 405,
  130393. + 406, 407, 411, 412, 413, 417, 418, 419, 420, 424,
  130394. + 425, 426, 427, 432, 435, 439, 447, 450, 454, 462,
  130395. + 466, 470
  130396. };
  130397. #endif
  130398. @@ -546,25 +513,25 @@
  130399. First, the terminals, then, starting at YYNTOKENS, nonterminals. */
  130400. static const char *const yytname[] =
  130401. {
  130402. - "$end", "error", "$undefined", "DT_V1", "DT_MEMRESERVE", "DT_LSHIFT",
  130403. - "DT_RSHIFT", "DT_LE", "DT_GE", "DT_EQ", "DT_NE", "DT_AND", "DT_OR",
  130404. - "DT_BITS", "DT_DEL_PROP", "DT_DEL_NODE", "DT_PROPNODENAME", "DT_LITERAL",
  130405. - "DT_CHAR_LITERAL", "DT_BASE", "DT_BYTE", "DT_STRING", "DT_LABEL",
  130406. + "$end", "error", "$undefined", "DT_V1", "DT_PLUGIN", "DT_MEMRESERVE",
  130407. + "DT_LSHIFT", "DT_RSHIFT", "DT_LE", "DT_GE", "DT_EQ", "DT_NE", "DT_AND",
  130408. + "DT_OR", "DT_BITS", "DT_DEL_PROP", "DT_DEL_NODE", "DT_PROPNODENAME",
  130409. + "DT_LITERAL", "DT_CHAR_LITERAL", "DT_BYTE", "DT_STRING", "DT_LABEL",
  130410. "DT_REF", "DT_INCBIN", "';'", "'/'", "'{'", "'}'", "'='", "'>'", "'['",
  130411. "']'", "'('", "','", "')'", "'<'", "'?'", "':'", "'|'", "'^'", "'&'",
  130412. "'+'", "'-'", "'*'", "'%'", "'~'", "'!'", "$accept", "sourcefile",
  130413. - "memreserves", "memreserve", "devicetree", "nodedef", "proplist",
  130414. - "propdef", "propdata", "propdataprefix", "arrayprefix", "integer_prim",
  130415. - "integer_expr", "integer_trinary", "integer_or", "integer_and",
  130416. - "integer_bitor", "integer_bitxor", "integer_bitand", "integer_eq",
  130417. - "integer_rela", "integer_shift", "integer_add", "integer_mul",
  130418. - "integer_unary", "bytestring", "subnodes", "subnode", YY_NULL
  130419. + "plugindecl", "memreserves", "memreserve", "devicetree", "nodedef",
  130420. + "proplist", "propdef", "propdata", "propdataprefix", "arrayprefix",
  130421. + "integer_prim", "integer_expr", "integer_trinary", "integer_or",
  130422. + "integer_and", "integer_bitor", "integer_bitxor", "integer_bitand",
  130423. + "integer_eq", "integer_rela", "integer_shift", "integer_add",
  130424. + "integer_mul", "integer_unary", "bytestring", "subnodes", "subnode", YY_NULLPTR
  130425. };
  130426. #endif
  130427. # ifdef YYPRINT
  130428. -/* YYTOKNUM[YYLEX-NUM] -- Internal token number corresponding to
  130429. - token YYLEX-NUM. */
  130430. +/* YYTOKNUM[NUM] -- (External) token number corresponding to the
  130431. + (internal) symbol number NUM (which must be that of a token). */
  130432. static const yytype_uint16 yytoknum[] =
  130433. {
  130434. 0, 256, 257, 258, 259, 260, 261, 262, 263, 264,
  130435. @@ -575,183 +542,173 @@
  130436. };
  130437. # endif
  130438. -/* YYR1[YYN] -- Symbol number of symbol that rule YYN derives. */
  130439. -static const yytype_uint8 yyr1[] =
  130440. -{
  130441. - 0, 48, 49, 50, 50, 51, 51, 52, 52, 52,
  130442. - 52, 53, 54, 54, 55, 55, 55, 55, 56, 56,
  130443. - 56, 56, 56, 56, 56, 57, 57, 57, 58, 58,
  130444. - 58, 58, 58, 59, 59, 59, 60, 61, 61, 62,
  130445. - 62, 63, 63, 64, 64, 65, 65, 66, 66, 67,
  130446. - 67, 67, 68, 68, 68, 68, 68, 69, 69, 69,
  130447. - 70, 70, 70, 71, 71, 71, 71, 72, 72, 72,
  130448. - 72, 73, 73, 73, 74, 74, 74, 75, 75, 75
  130449. -};
  130450. +#define YYPACT_NINF -41
  130451. -/* YYR2[YYN] -- Number of symbols composing right hand side of rule YYN. */
  130452. -static const yytype_uint8 yyr2[] =
  130453. +#define yypact_value_is_default(Yystate) \
  130454. + (!!((Yystate) == (-41)))
  130455. +
  130456. +#define YYTABLE_NINF -1
  130457. +
  130458. +#define yytable_value_is_error(Yytable_value) \
  130459. + 0
  130460. +
  130461. + /* YYPACT[STATE-NUM] -- Index in YYTABLE of the portion describing
  130462. + STATE-NUM. */
  130463. +static const yytype_int8 yypact[] =
  130464. {
  130465. - 0, 2, 4, 0, 2, 4, 2, 2, 3, 3,
  130466. - 4, 5, 0, 2, 4, 2, 3, 2, 2, 3,
  130467. - 4, 2, 9, 5, 2, 0, 2, 2, 3, 1,
  130468. - 2, 2, 2, 1, 1, 3, 1, 1, 5, 1,
  130469. - 3, 1, 3, 1, 3, 1, 3, 1, 3, 1,
  130470. - 3, 3, 1, 3, 3, 3, 3, 3, 3, 1,
  130471. - 3, 3, 1, 3, 3, 3, 1, 1, 2, 2,
  130472. - 2, 0, 2, 2, 0, 2, 2, 2, 3, 2
  130473. + 37, 10, 24, 78, -41, 20, 9, -41, 8, 9,
  130474. + 59, 9, -41, -41, -10, 8, -41, 60, 39, -41,
  130475. + -10, -10, -10, -41, 51, -41, -7, 76, 50, 52,
  130476. + 53, 49, 2, 65, 32, -1, -41, 66, -41, -41,
  130477. + 67, 60, 60, -41, -41, -41, -41, -10, -10, -10,
  130478. + -10, -10, -10, -10, -10, -10, -10, -10, -10, -10,
  130479. + -10, -10, -10, -10, -10, -10, -41, 41, 68, -41,
  130480. + -41, 76, 57, 50, 52, 53, 49, 2, 2, 65,
  130481. + 65, 65, 65, 32, 32, -1, -1, -41, -41, -41,
  130482. + 79, 80, -12, 41, -41, 70, 41, -41, -10, 74,
  130483. + 75, -41, -41, -41, -41, -41, 77, -41, -41, -41,
  130484. + -41, -41, 17, -2, -41, -41, -41, -41, 83, -41,
  130485. + -41, -41, 71, -41, -41, 31, 69, 82, -4, -41,
  130486. + -41, -41, -41, -41, 42, -41, -41, -41, 8, -41,
  130487. + 72, 8, 73, -41
  130488. };
  130489. -/* YYDEFACT[STATE-NAME] -- Default reduction number in state STATE-NUM.
  130490. - Performed when YYTABLE doesn't specify something else to do. Zero
  130491. - means the default is an error. */
  130492. + /* YYDEFACT[STATE-NUM] -- Default reduction number in state STATE-NUM.
  130493. + Performed when YYTABLE does not specify something else to do. Zero
  130494. + means the default is an error. */
  130495. static const yytype_uint8 yydefact[] =
  130496. {
  130497. - 0, 0, 0, 3, 1, 0, 0, 0, 3, 33,
  130498. - 34, 0, 0, 6, 0, 2, 4, 0, 0, 0,
  130499. - 67, 0, 36, 37, 39, 41, 43, 45, 47, 49,
  130500. - 52, 59, 62, 66, 0, 12, 7, 0, 0, 0,
  130501. - 68, 69, 70, 35, 0, 0, 0, 0, 0, 0,
  130502. + 0, 0, 0, 3, 1, 0, 5, 4, 0, 0,
  130503. + 0, 5, 35, 36, 0, 0, 8, 0, 2, 6,
  130504. + 0, 0, 0, 69, 0, 38, 39, 41, 43, 45,
  130505. + 47, 49, 51, 54, 61, 64, 68, 0, 14, 9,
  130506. + 0, 0, 0, 70, 71, 72, 37, 0, 0, 0,
  130507. 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
  130508. - 0, 0, 0, 5, 74, 0, 9, 8, 40, 0,
  130509. - 42, 44, 46, 48, 50, 51, 55, 56, 54, 53,
  130510. - 57, 58, 60, 61, 64, 63, 65, 0, 0, 0,
  130511. - 0, 13, 0, 74, 10, 0, 0, 0, 15, 25,
  130512. - 77, 17, 79, 0, 76, 75, 38, 16, 78, 0,
  130513. - 0, 11, 24, 14, 26, 0, 18, 27, 21, 0,
  130514. - 71, 29, 0, 0, 0, 0, 32, 31, 19, 30,
  130515. - 28, 0, 72, 73, 20, 0, 23, 0, 0, 0,
  130516. - 22
  130517. + 0, 0, 0, 0, 0, 0, 7, 76, 0, 11,
  130518. + 10, 42, 0, 44, 46, 48, 50, 52, 53, 57,
  130519. + 58, 56, 55, 59, 60, 62, 63, 66, 65, 67,
  130520. + 0, 0, 0, 0, 15, 0, 76, 12, 0, 0,
  130521. + 0, 17, 27, 79, 19, 81, 0, 78, 77, 40,
  130522. + 18, 80, 0, 0, 13, 26, 16, 28, 0, 20,
  130523. + 29, 23, 0, 73, 31, 0, 0, 0, 0, 34,
  130524. + 33, 21, 32, 30, 0, 74, 75, 22, 0, 25,
  130525. + 0, 0, 0, 24
  130526. };
  130527. -/* YYDEFGOTO[NTERM-NUM]. */
  130528. -static const yytype_int8 yydefgoto[] =
  130529. + /* YYPGOTO[NTERM-NUM]. */
  130530. +static const yytype_int8 yypgoto[] =
  130531. {
  130532. - -1, 2, 7, 8, 15, 36, 64, 91, 109, 110,
  130533. - 122, 20, 21, 22, 23, 24, 25, 26, 27, 28,
  130534. - 29, 30, 31, 32, 33, 125, 92, 93
  130535. + -41, -41, -41, 96, 100, -41, -40, -41, -23, -41,
  130536. + -41, -41, -8, 62, 13, -41, 81, 63, 64, 84,
  130537. + 61, 25, 11, 21, 22, -17, -41, 19, 23
  130538. };
  130539. -/* YYPACT[STATE-NUM] -- Index in YYTABLE of the portion describing
  130540. - STATE-NUM. */
  130541. -#define YYPACT_NINF -78
  130542. -static const yytype_int8 yypact[] =
  130543. + /* YYDEFGOTO[NTERM-NUM]. */
  130544. +static const yytype_int16 yydefgoto[] =
  130545. {
  130546. - 22, 11, 51, 10, -78, 23, 10, 2, 10, -78,
  130547. - -78, -9, 23, -78, 30, 38, -78, -9, -9, -9,
  130548. - -78, 35, -78, -6, 52, 29, 48, 49, 33, 3,
  130549. - 71, 36, 0, -78, 64, -78, -78, 68, 30, 30,
  130550. - -78, -78, -78, -78, -9, -9, -9, -9, -9, -9,
  130551. - -9, -9, -9, -9, -9, -9, -9, -9, -9, -9,
  130552. - -9, -9, -9, -78, 44, 67, -78, -78, 52, 55,
  130553. - 29, 48, 49, 33, 3, 3, 71, 71, 71, 71,
  130554. - 36, 36, 0, 0, -78, -78, -78, 78, 79, 42,
  130555. - 44, -78, 69, 44, -78, -9, 73, 74, -78, -78,
  130556. - -78, -78, -78, 75, -78, -78, -78, -78, -78, -7,
  130557. - -1, -78, -78, -78, -78, 84, -78, -78, -78, 63,
  130558. - -78, -78, 32, 66, 82, -3, -78, -78, -78, -78,
  130559. - -78, 46, -78, -78, -78, 23, -78, 70, 23, 72,
  130560. - -78
  130561. + -1, 2, 6, 10, 11, 18, 39, 67, 94, 112,
  130562. + 113, 125, 23, 24, 25, 26, 27, 28, 29, 30,
  130563. + 31, 32, 33, 34, 35, 36, 128, 95, 96
  130564. };
  130565. -/* YYPGOTO[NTERM-NUM]. */
  130566. -static const yytype_int8 yypgoto[] =
  130567. + /* YYTABLE[YYPACT[STATE-NUM]] -- What to do in state STATE-NUM. If
  130568. + positive, shift that token. If negative, reduce the rule whose
  130569. + number is the opposite. If YYTABLE_NINF, syntax error. */
  130570. +static const yytype_uint8 yytable[] =
  130571. {
  130572. - -78, -78, 97, 100, -78, -37, -78, -77, -78, -78,
  130573. - -78, -5, 65, 13, -78, 76, 77, 62, 80, 83,
  130574. - 34, 20, 26, 28, -14, -78, 18, 24
  130575. + 15, 69, 70, 43, 44, 45, 47, 37, 12, 13,
  130576. + 55, 56, 118, 101, 8, 38, 135, 102, 136, 119,
  130577. + 120, 121, 122, 14, 4, 63, 12, 13, 137, 123,
  130578. + 48, 9, 57, 20, 124, 3, 21, 22, 58, 115,
  130579. + 1, 14, 116, 64, 65, 7, 87, 88, 89, 12,
  130580. + 13, 117, 103, 129, 130, 40, 90, 91, 92, 53,
  130581. + 54, 131, 41, 93, 14, 42, 79, 80, 81, 82,
  130582. + 104, 59, 60, 107, 61, 62, 138, 139, 77, 78,
  130583. + 83, 84, 5, 85, 86, 17, 46, 38, 49, 50,
  130584. + 68, 66, 51, 97, 52, 98, 99, 100, 106, 110,
  130585. + 111, 126, 114, 134, 127, 133, 141, 19, 143, 16,
  130586. + 72, 109, 73, 76, 74, 108, 105, 132, 0, 0,
  130587. + 0, 0, 0, 0, 0, 0, 0, 0, 71, 0,
  130588. + 140, 0, 0, 142, 0, 75
  130589. };
  130590. -/* YYTABLE[YYPACT[STATE-NUM]]. What to do in state STATE-NUM. If
  130591. - positive, shift that token. If negative, reduce the rule which
  130592. - number is the opposite. If YYTABLE_NINF, syntax error. */
  130593. -#define YYTABLE_NINF -1
  130594. -static const yytype_uint8 yytable[] =
  130595. +static const yytype_int16 yycheck[] =
  130596. {
  130597. - 12, 66, 67, 40, 41, 42, 44, 34, 9, 10,
  130598. - 52, 53, 115, 101, 5, 112, 104, 132, 113, 133,
  130599. - 116, 117, 118, 119, 11, 1, 60, 114, 14, 134,
  130600. - 120, 45, 6, 54, 17, 121, 3, 18, 19, 55,
  130601. - 9, 10, 50, 51, 61, 62, 84, 85, 86, 9,
  130602. - 10, 4, 100, 37, 126, 127, 11, 35, 87, 88,
  130603. - 89, 38, 128, 46, 39, 11, 90, 98, 47, 35,
  130604. - 43, 99, 76, 77, 78, 79, 56, 57, 58, 59,
  130605. - 135, 136, 80, 81, 74, 75, 82, 83, 48, 63,
  130606. - 49, 65, 94, 95, 96, 97, 124, 103, 107, 108,
  130607. - 111, 123, 130, 131, 138, 16, 13, 140, 106, 71,
  130608. - 69, 105, 0, 0, 102, 0, 0, 129, 0, 0,
  130609. - 68, 0, 0, 70, 0, 0, 0, 0, 72, 0,
  130610. - 137, 0, 73, 139
  130611. + 8, 41, 42, 20, 21, 22, 13, 15, 18, 19,
  130612. + 8, 9, 14, 25, 5, 27, 20, 29, 22, 21,
  130613. + 22, 23, 24, 33, 0, 26, 18, 19, 32, 31,
  130614. + 37, 22, 30, 43, 36, 25, 46, 47, 36, 22,
  130615. + 3, 33, 25, 44, 45, 25, 63, 64, 65, 18,
  130616. + 19, 34, 92, 22, 23, 16, 15, 16, 17, 10,
  130617. + 11, 30, 23, 22, 33, 26, 55, 56, 57, 58,
  130618. + 93, 6, 7, 96, 42, 43, 34, 35, 53, 54,
  130619. + 59, 60, 4, 61, 62, 26, 35, 27, 12, 39,
  130620. + 23, 25, 40, 25, 41, 38, 17, 17, 28, 25,
  130621. + 25, 18, 25, 21, 33, 36, 34, 11, 35, 9,
  130622. + 48, 98, 49, 52, 50, 96, 93, 125, -1, -1,
  130623. + -1, -1, -1, -1, -1, -1, -1, -1, 47, -1,
  130624. + 138, -1, -1, 141, -1, 51
  130625. };
  130626. -#define yypact_value_is_default(Yystate) \
  130627. - (!!((Yystate) == (-78)))
  130628. -
  130629. -#define yytable_value_is_error(Yytable_value) \
  130630. - YYID (0)
  130631. + /* YYSTOS[STATE-NUM] -- The (internal number of the) accessing
  130632. + symbol of state STATE-NUM. */
  130633. +static const yytype_uint8 yystos[] =
  130634. +{
  130635. + 0, 3, 49, 25, 0, 4, 50, 25, 5, 22,
  130636. + 51, 52, 18, 19, 33, 60, 52, 26, 53, 51,
  130637. + 43, 46, 47, 60, 61, 62, 63, 64, 65, 66,
  130638. + 67, 68, 69, 70, 71, 72, 73, 60, 27, 54,
  130639. + 16, 23, 26, 73, 73, 73, 35, 13, 37, 12,
  130640. + 39, 40, 41, 10, 11, 8, 9, 30, 36, 6,
  130641. + 7, 42, 43, 26, 44, 45, 25, 55, 23, 54,
  130642. + 54, 64, 61, 65, 66, 67, 68, 69, 69, 70,
  130643. + 70, 70, 70, 71, 71, 72, 72, 73, 73, 73,
  130644. + 15, 16, 17, 22, 56, 75, 76, 25, 38, 17,
  130645. + 17, 25, 29, 54, 56, 76, 28, 56, 75, 62,
  130646. + 25, 25, 57, 58, 25, 22, 25, 34, 14, 21,
  130647. + 22, 23, 24, 31, 36, 59, 18, 33, 74, 22,
  130648. + 23, 30, 60, 36, 21, 20, 22, 32, 34, 35,
  130649. + 60, 34, 60, 35
  130650. +};
  130651. -static const yytype_int16 yycheck[] =
  130652. + /* YYR1[YYN] -- Symbol number of symbol that rule YYN derives. */
  130653. +static const yytype_uint8 yyr1[] =
  130654. {
  130655. - 5, 38, 39, 17, 18, 19, 12, 12, 17, 18,
  130656. - 7, 8, 13, 90, 4, 22, 93, 20, 25, 22,
  130657. - 21, 22, 23, 24, 33, 3, 26, 34, 26, 32,
  130658. - 31, 37, 22, 30, 43, 36, 25, 46, 47, 36,
  130659. - 17, 18, 9, 10, 44, 45, 60, 61, 62, 17,
  130660. - 18, 0, 89, 15, 22, 23, 33, 27, 14, 15,
  130661. - 16, 23, 30, 11, 26, 33, 22, 25, 39, 27,
  130662. - 35, 29, 52, 53, 54, 55, 5, 6, 42, 43,
  130663. - 34, 35, 56, 57, 50, 51, 58, 59, 40, 25,
  130664. - 41, 23, 25, 38, 16, 16, 33, 28, 25, 25,
  130665. - 25, 17, 36, 21, 34, 8, 6, 35, 95, 47,
  130666. - 45, 93, -1, -1, 90, -1, -1, 122, -1, -1,
  130667. - 44, -1, -1, 46, -1, -1, -1, -1, 48, -1,
  130668. - 135, -1, 49, 138
  130669. + 0, 48, 49, 50, 50, 51, 51, 52, 52, 53,
  130670. + 53, 53, 53, 54, 55, 55, 56, 56, 56, 56,
  130671. + 57, 57, 57, 57, 57, 57, 57, 58, 58, 58,
  130672. + 59, 59, 59, 59, 59, 60, 60, 60, 61, 62,
  130673. + 62, 63, 63, 64, 64, 65, 65, 66, 66, 67,
  130674. + 67, 68, 68, 68, 69, 69, 69, 69, 69, 70,
  130675. + 70, 70, 71, 71, 71, 72, 72, 72, 72, 73,
  130676. + 73, 73, 73, 74, 74, 74, 75, 75, 75, 76,
  130677. + 76, 76
  130678. };
  130679. -/* YYSTOS[STATE-NUM] -- The (internal number of the) accessing
  130680. - symbol of state STATE-NUM. */
  130681. -static const yytype_uint8 yystos[] =
  130682. + /* YYR2[YYN] -- Number of symbols on the right hand side of rule YYN. */
  130683. +static const yytype_uint8 yyr2[] =
  130684. {
  130685. - 0, 3, 49, 25, 0, 4, 22, 50, 51, 17,
  130686. - 18, 33, 59, 51, 26, 52, 50, 43, 46, 47,
  130687. - 59, 60, 61, 62, 63, 64, 65, 66, 67, 68,
  130688. - 69, 70, 71, 72, 59, 27, 53, 15, 23, 26,
  130689. - 72, 72, 72, 35, 12, 37, 11, 39, 40, 41,
  130690. - 9, 10, 7, 8, 30, 36, 5, 6, 42, 43,
  130691. - 26, 44, 45, 25, 54, 23, 53, 53, 63, 60,
  130692. - 64, 65, 66, 67, 68, 68, 69, 69, 69, 69,
  130693. - 70, 70, 71, 71, 72, 72, 72, 14, 15, 16,
  130694. - 22, 55, 74, 75, 25, 38, 16, 16, 25, 29,
  130695. - 53, 55, 75, 28, 55, 74, 61, 25, 25, 56,
  130696. - 57, 25, 22, 25, 34, 13, 21, 22, 23, 24,
  130697. - 31, 36, 58, 17, 33, 73, 22, 23, 30, 59,
  130698. - 36, 21, 20, 22, 32, 34, 35, 59, 34, 59,
  130699. - 35
  130700. + 0, 2, 5, 0, 2, 0, 2, 4, 2, 2,
  130701. + 3, 3, 4, 5, 0, 2, 4, 2, 3, 2,
  130702. + 2, 3, 4, 2, 9, 5, 2, 0, 2, 2,
  130703. + 3, 1, 2, 2, 2, 1, 1, 3, 1, 1,
  130704. + 5, 1, 3, 1, 3, 1, 3, 1, 3, 1,
  130705. + 3, 1, 3, 3, 1, 3, 3, 3, 3, 3,
  130706. + 3, 1, 3, 3, 1, 3, 3, 3, 1, 1,
  130707. + 2, 2, 2, 0, 2, 2, 0, 2, 2, 2,
  130708. + 3, 2
  130709. };
  130710. -#define yyerrok (yyerrstatus = 0)
  130711. -#define yyclearin (yychar = YYEMPTY)
  130712. -#define YYEMPTY (-2)
  130713. -#define YYEOF 0
  130714. -
  130715. -#define YYACCEPT goto yyacceptlab
  130716. -#define YYABORT goto yyabortlab
  130717. -#define YYERROR goto yyerrorlab
  130718. -
  130719. -
  130720. -/* Like YYERROR except do call yyerror. This remains here temporarily
  130721. - to ease the transition to the new meaning of YYERROR, for GCC.
  130722. - Once GCC version 2 has supplanted version 1, this can go. However,
  130723. - YYFAIL appears to be in use. Nevertheless, it is formally deprecated
  130724. - in Bison 2.4.2's NEWS entry, where a plan to phase it out is
  130725. - discussed. */
  130726. -
  130727. -#define YYFAIL goto yyerrlab
  130728. -#if defined YYFAIL
  130729. - /* This is here to suppress warnings from the GCC cpp's
  130730. - -Wunused-macros. Normally we don't worry about that warning, but
  130731. - some users do, and we want to make it easy for users to remove
  130732. - YYFAIL uses, which will produce warnings from Bison 2.5. */
  130733. -#endif
  130734. +
  130735. +#define yyerrok (yyerrstatus = 0)
  130736. +#define yyclearin (yychar = YYEMPTY)
  130737. +#define YYEMPTY (-2)
  130738. +#define YYEOF 0
  130739. +
  130740. +#define YYACCEPT goto yyacceptlab
  130741. +#define YYABORT goto yyabortlab
  130742. +#define YYERROR goto yyerrorlab
  130743. +
  130744. #define YYRECOVERING() (!!yyerrstatus)
  130745. @@ -768,27 +725,41 @@
  130746. else \
  130747. { \
  130748. yyerror (YY_("syntax error: cannot back up")); \
  130749. - YYERROR; \
  130750. - } \
  130751. -while (YYID (0))
  130752. + YYERROR; \
  130753. + } \
  130754. +while (0)
  130755. /* Error token number */
  130756. -#define YYTERROR 1
  130757. -#define YYERRCODE 256
  130758. +#define YYTERROR 1
  130759. +#define YYERRCODE 256
  130760. -/* This macro is provided for backward compatibility. */
  130761. -#ifndef YY_LOCATION_PRINT
  130762. -# define YY_LOCATION_PRINT(File, Loc) ((void) 0)
  130763. +/* YYLLOC_DEFAULT -- Set CURRENT to span from RHS[1] to RHS[N].
  130764. + If N is 0, then set CURRENT to the empty location which ends
  130765. + the previous symbol: RHS[0] (always defined). */
  130766. +
  130767. +#ifndef YYLLOC_DEFAULT
  130768. +# define YYLLOC_DEFAULT(Current, Rhs, N) \
  130769. + do \
  130770. + if (N) \
  130771. + { \
  130772. + (Current).first_line = YYRHSLOC (Rhs, 1).first_line; \
  130773. + (Current).first_column = YYRHSLOC (Rhs, 1).first_column; \
  130774. + (Current).last_line = YYRHSLOC (Rhs, N).last_line; \
  130775. + (Current).last_column = YYRHSLOC (Rhs, N).last_column; \
  130776. + } \
  130777. + else \
  130778. + { \
  130779. + (Current).first_line = (Current).last_line = \
  130780. + YYRHSLOC (Rhs, 0).last_line; \
  130781. + (Current).first_column = (Current).last_column = \
  130782. + YYRHSLOC (Rhs, 0).last_column; \
  130783. + } \
  130784. + while (0)
  130785. #endif
  130786. +#define YYRHSLOC(Rhs, K) ((Rhs)[K])
  130787. -/* YYLEX -- calling `yylex' with the right arguments. */
  130788. -#ifdef YYLEX_PARAM
  130789. -# define YYLEX yylex (YYLEX_PARAM)
  130790. -#else
  130791. -# define YYLEX yylex ()
  130792. -#endif
  130793. /* Enable debugging if requested. */
  130794. #if YYDEBUG
  130795. @@ -798,50 +769,84 @@
  130796. # define YYFPRINTF fprintf
  130797. # endif
  130798. -# define YYDPRINTF(Args) \
  130799. -do { \
  130800. - if (yydebug) \
  130801. - YYFPRINTF Args; \
  130802. -} while (YYID (0))
  130803. -
  130804. -# define YY_SYMBOL_PRINT(Title, Type, Value, Location) \
  130805. -do { \
  130806. - if (yydebug) \
  130807. - { \
  130808. - YYFPRINTF (stderr, "%s ", Title); \
  130809. - yy_symbol_print (stderr, \
  130810. - Type, Value); \
  130811. - YYFPRINTF (stderr, "\n"); \
  130812. - } \
  130813. -} while (YYID (0))
  130814. +# define YYDPRINTF(Args) \
  130815. +do { \
  130816. + if (yydebug) \
  130817. + YYFPRINTF Args; \
  130818. +} while (0)
  130819. -/*--------------------------------.
  130820. -| Print this symbol on YYOUTPUT. |
  130821. -`--------------------------------*/
  130822. +/* YY_LOCATION_PRINT -- Print the location on the stream.
  130823. + This macro was not mandated originally: define only if we know
  130824. + we won't break user code: when these are the locations we know. */
  130825. -/*ARGSUSED*/
  130826. -#if (defined __STDC__ || defined __C99__FUNC__ \
  130827. - || defined __cplusplus || defined _MSC_VER)
  130828. -static void
  130829. -yy_symbol_value_print (FILE *yyoutput, int yytype, YYSTYPE const * const yyvaluep)
  130830. -#else
  130831. -static void
  130832. -yy_symbol_value_print (yyoutput, yytype, yyvaluep)
  130833. - FILE *yyoutput;
  130834. - int yytype;
  130835. - YYSTYPE const * const yyvaluep;
  130836. +#ifndef YY_LOCATION_PRINT
  130837. +# if defined YYLTYPE_IS_TRIVIAL && YYLTYPE_IS_TRIVIAL
  130838. +
  130839. +/* Print *YYLOCP on YYO. Private, do not rely on its existence. */
  130840. +
  130841. +YY_ATTRIBUTE_UNUSED
  130842. +static unsigned
  130843. +yy_location_print_ (FILE *yyo, YYLTYPE const * const yylocp)
  130844. +{
  130845. + unsigned res = 0;
  130846. + int end_col = 0 != yylocp->last_column ? yylocp->last_column - 1 : 0;
  130847. + if (0 <= yylocp->first_line)
  130848. + {
  130849. + res += YYFPRINTF (yyo, "%d", yylocp->first_line);
  130850. + if (0 <= yylocp->first_column)
  130851. + res += YYFPRINTF (yyo, ".%d", yylocp->first_column);
  130852. + }
  130853. + if (0 <= yylocp->last_line)
  130854. + {
  130855. + if (yylocp->first_line < yylocp->last_line)
  130856. + {
  130857. + res += YYFPRINTF (yyo, "-%d", yylocp->last_line);
  130858. + if (0 <= end_col)
  130859. + res += YYFPRINTF (yyo, ".%d", end_col);
  130860. + }
  130861. + else if (0 <= end_col && yylocp->first_column < end_col)
  130862. + res += YYFPRINTF (yyo, "-%d", end_col);
  130863. + }
  130864. + return res;
  130865. + }
  130866. +
  130867. +# define YY_LOCATION_PRINT(File, Loc) \
  130868. + yy_location_print_ (File, &(Loc))
  130869. +
  130870. +# else
  130871. +# define YY_LOCATION_PRINT(File, Loc) ((void) 0)
  130872. +# endif
  130873. #endif
  130874. +
  130875. +
  130876. +# define YY_SYMBOL_PRINT(Title, Type, Value, Location) \
  130877. +do { \
  130878. + if (yydebug) \
  130879. + { \
  130880. + YYFPRINTF (stderr, "%s ", Title); \
  130881. + yy_symbol_print (stderr, \
  130882. + Type, Value, Location); \
  130883. + YYFPRINTF (stderr, "\n"); \
  130884. + } \
  130885. +} while (0)
  130886. +
  130887. +
  130888. +/*----------------------------------------.
  130889. +| Print this symbol's value on YYOUTPUT. |
  130890. +`----------------------------------------*/
  130891. +
  130892. +static void
  130893. +yy_symbol_value_print (FILE *yyoutput, int yytype, YYSTYPE const * const yyvaluep, YYLTYPE const * const yylocationp)
  130894. {
  130895. FILE *yyo = yyoutput;
  130896. YYUSE (yyo);
  130897. + YYUSE (yylocationp);
  130898. if (!yyvaluep)
  130899. return;
  130900. # ifdef YYPRINT
  130901. if (yytype < YYNTOKENS)
  130902. YYPRINT (yyoutput, yytoknum[yytype], *yyvaluep);
  130903. -# else
  130904. - YYUSE (yyoutput);
  130905. # endif
  130906. YYUSE (yytype);
  130907. }
  130908. @@ -851,24 +856,15 @@
  130909. | Print this symbol on YYOUTPUT. |
  130910. `--------------------------------*/
  130911. -#if (defined __STDC__ || defined __C99__FUNC__ \
  130912. - || defined __cplusplus || defined _MSC_VER)
  130913. -static void
  130914. -yy_symbol_print (FILE *yyoutput, int yytype, YYSTYPE const * const yyvaluep)
  130915. -#else
  130916. static void
  130917. -yy_symbol_print (yyoutput, yytype, yyvaluep)
  130918. - FILE *yyoutput;
  130919. - int yytype;
  130920. - YYSTYPE const * const yyvaluep;
  130921. -#endif
  130922. +yy_symbol_print (FILE *yyoutput, int yytype, YYSTYPE const * const yyvaluep, YYLTYPE const * const yylocationp)
  130923. {
  130924. - if (yytype < YYNTOKENS)
  130925. - YYFPRINTF (yyoutput, "token %s (", yytname[yytype]);
  130926. - else
  130927. - YYFPRINTF (yyoutput, "nterm %s (", yytname[yytype]);
  130928. + YYFPRINTF (yyoutput, "%s %s (",
  130929. + yytype < YYNTOKENS ? "token" : "nterm", yytname[yytype]);
  130930. - yy_symbol_value_print (yyoutput, yytype, yyvaluep);
  130931. + YY_LOCATION_PRINT (yyoutput, *yylocationp);
  130932. + YYFPRINTF (yyoutput, ": ");
  130933. + yy_symbol_value_print (yyoutput, yytype, yyvaluep, yylocationp);
  130934. YYFPRINTF (yyoutput, ")");
  130935. }
  130936. @@ -877,16 +873,8 @@
  130937. | TOP (included). |
  130938. `------------------------------------------------------------------*/
  130939. -#if (defined __STDC__ || defined __C99__FUNC__ \
  130940. - || defined __cplusplus || defined _MSC_VER)
  130941. static void
  130942. yy_stack_print (yytype_int16 *yybottom, yytype_int16 *yytop)
  130943. -#else
  130944. -static void
  130945. -yy_stack_print (yybottom, yytop)
  130946. - yytype_int16 *yybottom;
  130947. - yytype_int16 *yytop;
  130948. -#endif
  130949. {
  130950. YYFPRINTF (stderr, "Stack now");
  130951. for (; yybottom <= yytop; yybottom++)
  130952. @@ -897,49 +885,42 @@
  130953. YYFPRINTF (stderr, "\n");
  130954. }
  130955. -# define YY_STACK_PRINT(Bottom, Top) \
  130956. -do { \
  130957. - if (yydebug) \
  130958. - yy_stack_print ((Bottom), (Top)); \
  130959. -} while (YYID (0))
  130960. +# define YY_STACK_PRINT(Bottom, Top) \
  130961. +do { \
  130962. + if (yydebug) \
  130963. + yy_stack_print ((Bottom), (Top)); \
  130964. +} while (0)
  130965. /*------------------------------------------------.
  130966. | Report that the YYRULE is going to be reduced. |
  130967. `------------------------------------------------*/
  130968. -#if (defined __STDC__ || defined __C99__FUNC__ \
  130969. - || defined __cplusplus || defined _MSC_VER)
  130970. -static void
  130971. -yy_reduce_print (YYSTYPE *yyvsp, int yyrule)
  130972. -#else
  130973. static void
  130974. -yy_reduce_print (yyvsp, yyrule)
  130975. - YYSTYPE *yyvsp;
  130976. - int yyrule;
  130977. -#endif
  130978. +yy_reduce_print (yytype_int16 *yyssp, YYSTYPE *yyvsp, YYLTYPE *yylsp, int yyrule)
  130979. {
  130980. + unsigned long int yylno = yyrline[yyrule];
  130981. int yynrhs = yyr2[yyrule];
  130982. int yyi;
  130983. - unsigned long int yylno = yyrline[yyrule];
  130984. YYFPRINTF (stderr, "Reducing stack by rule %d (line %lu):\n",
  130985. - yyrule - 1, yylno);
  130986. + yyrule - 1, yylno);
  130987. /* The symbols being reduced. */
  130988. for (yyi = 0; yyi < yynrhs; yyi++)
  130989. {
  130990. YYFPRINTF (stderr, " $%d = ", yyi + 1);
  130991. - yy_symbol_print (stderr, yyrhs[yyprhs[yyrule] + yyi],
  130992. - &(yyvsp[(yyi + 1) - (yynrhs)])
  130993. - );
  130994. + yy_symbol_print (stderr,
  130995. + yystos[yyssp[yyi + 1 - yynrhs]],
  130996. + &(yyvsp[(yyi + 1) - (yynrhs)])
  130997. + , &(yylsp[(yyi + 1) - (yynrhs)]) );
  130998. YYFPRINTF (stderr, "\n");
  130999. }
  131000. }
  131001. -# define YY_REDUCE_PRINT(Rule) \
  131002. -do { \
  131003. - if (yydebug) \
  131004. - yy_reduce_print (yyvsp, Rule); \
  131005. -} while (YYID (0))
  131006. +# define YY_REDUCE_PRINT(Rule) \
  131007. +do { \
  131008. + if (yydebug) \
  131009. + yy_reduce_print (yyssp, yyvsp, yylsp, Rule); \
  131010. +} while (0)
  131011. /* Nonzero means print parse trace. It is left uninitialized so that
  131012. multiple parsers can coexist. */
  131013. @@ -953,7 +934,7 @@
  131014. /* YYINITDEPTH -- initial size of the parser's stacks. */
  131015. -#ifndef YYINITDEPTH
  131016. +#ifndef YYINITDEPTH
  131017. # define YYINITDEPTH 200
  131018. #endif
  131019. @@ -976,15 +957,8 @@
  131020. # define yystrlen strlen
  131021. # else
  131022. /* Return the length of YYSTR. */
  131023. -#if (defined __STDC__ || defined __C99__FUNC__ \
  131024. - || defined __cplusplus || defined _MSC_VER)
  131025. static YYSIZE_T
  131026. yystrlen (const char *yystr)
  131027. -#else
  131028. -static YYSIZE_T
  131029. -yystrlen (yystr)
  131030. - const char *yystr;
  131031. -#endif
  131032. {
  131033. YYSIZE_T yylen;
  131034. for (yylen = 0; yystr[yylen]; yylen++)
  131035. @@ -1000,16 +974,8 @@
  131036. # else
  131037. /* Copy YYSRC to YYDEST, returning the address of the terminating '\0' in
  131038. YYDEST. */
  131039. -#if (defined __STDC__ || defined __C99__FUNC__ \
  131040. - || defined __cplusplus || defined _MSC_VER)
  131041. static char *
  131042. yystpcpy (char *yydest, const char *yysrc)
  131043. -#else
  131044. -static char *
  131045. -yystpcpy (yydest, yysrc)
  131046. - char *yydest;
  131047. - const char *yysrc;
  131048. -#endif
  131049. {
  131050. char *yyd = yydest;
  131051. const char *yys = yysrc;
  131052. @@ -1039,27 +1005,27 @@
  131053. char const *yyp = yystr;
  131054. for (;;)
  131055. - switch (*++yyp)
  131056. - {
  131057. - case '\'':
  131058. - case ',':
  131059. - goto do_not_strip_quotes;
  131060. -
  131061. - case '\\':
  131062. - if (*++yyp != '\\')
  131063. - goto do_not_strip_quotes;
  131064. - /* Fall through. */
  131065. - default:
  131066. - if (yyres)
  131067. - yyres[yyn] = *yyp;
  131068. - yyn++;
  131069. - break;
  131070. -
  131071. - case '"':
  131072. - if (yyres)
  131073. - yyres[yyn] = '\0';
  131074. - return yyn;
  131075. - }
  131076. + switch (*++yyp)
  131077. + {
  131078. + case '\'':
  131079. + case ',':
  131080. + goto do_not_strip_quotes;
  131081. +
  131082. + case '\\':
  131083. + if (*++yyp != '\\')
  131084. + goto do_not_strip_quotes;
  131085. + /* Fall through. */
  131086. + default:
  131087. + if (yyres)
  131088. + yyres[yyn] = *yyp;
  131089. + yyn++;
  131090. + break;
  131091. +
  131092. + case '"':
  131093. + if (yyres)
  131094. + yyres[yyn] = '\0';
  131095. + return yyn;
  131096. + }
  131097. do_not_strip_quotes: ;
  131098. }
  131099. @@ -1082,11 +1048,11 @@
  131100. yysyntax_error (YYSIZE_T *yymsg_alloc, char **yymsg,
  131101. yytype_int16 *yyssp, int yytoken)
  131102. {
  131103. - YYSIZE_T yysize0 = yytnamerr (YY_NULL, yytname[yytoken]);
  131104. + YYSIZE_T yysize0 = yytnamerr (YY_NULLPTR, yytname[yytoken]);
  131105. YYSIZE_T yysize = yysize0;
  131106. enum { YYERROR_VERBOSE_ARGS_MAXIMUM = 5 };
  131107. /* Internationalized format string. */
  131108. - const char *yyformat = YY_NULL;
  131109. + const char *yyformat = YY_NULLPTR;
  131110. /* Arguments of yyformat. */
  131111. char const *yyarg[YYERROR_VERBOSE_ARGS_MAXIMUM];
  131112. /* Number of reported tokens (one for the "unexpected", one per
  131113. @@ -1094,10 +1060,6 @@
  131114. int yycount = 0;
  131115. /* There are many possibilities here to consider:
  131116. - - Assume YYFAIL is not used. It's too flawed to consider. See
  131117. - <http://lists.gnu.org/archive/html/bison-patches/2009-12/msg00024.html>
  131118. - for details. YYERROR is fine as it does not invoke this
  131119. - function.
  131120. - If this state is a consistent state with a default action, then
  131121. the only way this function was invoked is if the default action
  131122. is an error action. In that case, don't check for expected
  131123. @@ -1147,7 +1109,7 @@
  131124. }
  131125. yyarg[yycount++] = yytname[yyx];
  131126. {
  131127. - YYSIZE_T yysize1 = yysize + yytnamerr (YY_NULL, yytname[yyx]);
  131128. + YYSIZE_T yysize1 = yysize + yytnamerr (YY_NULLPTR, yytname[yyx]);
  131129. if (! (yysize <= yysize1
  131130. && yysize1 <= YYSTACK_ALLOC_MAXIMUM))
  131131. return 2;
  131132. @@ -1214,26 +1176,18 @@
  131133. | Release the memory associated to this symbol. |
  131134. `-----------------------------------------------*/
  131135. -/*ARGSUSED*/
  131136. -#if (defined __STDC__ || defined __C99__FUNC__ \
  131137. - || defined __cplusplus || defined _MSC_VER)
  131138. -static void
  131139. -yydestruct (const char *yymsg, int yytype, YYSTYPE *yyvaluep)
  131140. -#else
  131141. static void
  131142. -yydestruct (yymsg, yytype, yyvaluep)
  131143. - const char *yymsg;
  131144. - int yytype;
  131145. - YYSTYPE *yyvaluep;
  131146. -#endif
  131147. +yydestruct (const char *yymsg, int yytype, YYSTYPE *yyvaluep, YYLTYPE *yylocationp)
  131148. {
  131149. YYUSE (yyvaluep);
  131150. -
  131151. + YYUSE (yylocationp);
  131152. if (!yymsg)
  131153. yymsg = "Deleting";
  131154. YY_SYMBOL_PRINT (yymsg, yytype, yyvaluep, yylocationp);
  131155. + YY_IGNORE_MAYBE_UNINITIALIZED_BEGIN
  131156. YYUSE (yytype);
  131157. + YY_IGNORE_MAYBE_UNINITIALIZED_END
  131158. }
  131159. @@ -1242,18 +1196,14 @@
  131160. /* The lookahead symbol. */
  131161. int yychar;
  131162. -
  131163. -#ifndef YY_IGNORE_MAYBE_UNINITIALIZED_BEGIN
  131164. -# define YY_IGNORE_MAYBE_UNINITIALIZED_BEGIN
  131165. -# define YY_IGNORE_MAYBE_UNINITIALIZED_END
  131166. -#endif
  131167. -#ifndef YY_INITIAL_VALUE
  131168. -# define YY_INITIAL_VALUE(Value) /* Nothing. */
  131169. -#endif
  131170. -
  131171. /* The semantic value of the lookahead symbol. */
  131172. -YYSTYPE yylval YY_INITIAL_VALUE(yyval_default);
  131173. -
  131174. +YYSTYPE yylval;
  131175. +/* Location data for the lookahead symbol. */
  131176. +YYLTYPE yylloc
  131177. +# if defined YYLTYPE_IS_TRIVIAL && YYLTYPE_IS_TRIVIAL
  131178. + = { 1, 1, 1, 1 }
  131179. +# endif
  131180. +;
  131181. /* Number of syntax errors so far. */
  131182. int yynerrs;
  131183. @@ -1262,35 +1212,17 @@
  131184. | yyparse. |
  131185. `----------*/
  131186. -#ifdef YYPARSE_PARAM
  131187. -#if (defined __STDC__ || defined __C99__FUNC__ \
  131188. - || defined __cplusplus || defined _MSC_VER)
  131189. -int
  131190. -yyparse (void *YYPARSE_PARAM)
  131191. -#else
  131192. -int
  131193. -yyparse (YYPARSE_PARAM)
  131194. - void *YYPARSE_PARAM;
  131195. -#endif
  131196. -#else /* ! YYPARSE_PARAM */
  131197. -#if (defined __STDC__ || defined __C99__FUNC__ \
  131198. - || defined __cplusplus || defined _MSC_VER)
  131199. int
  131200. yyparse (void)
  131201. -#else
  131202. -int
  131203. -yyparse ()
  131204. -
  131205. -#endif
  131206. -#endif
  131207. {
  131208. int yystate;
  131209. /* Number of tokens to shift before error messages enabled. */
  131210. int yyerrstatus;
  131211. /* The stacks and their tools:
  131212. - `yyss': related to states.
  131213. - `yyvs': related to semantic values.
  131214. + 'yyss': related to states.
  131215. + 'yyvs': related to semantic values.
  131216. + 'yyls': related to locations.
  131217. Refer to the stacks through separate pointers, to allow yyoverflow
  131218. to reallocate them elsewhere. */
  131219. @@ -1305,6 +1237,14 @@
  131220. YYSTYPE *yyvs;
  131221. YYSTYPE *yyvsp;
  131222. + /* The location stack. */
  131223. + YYLTYPE yylsa[YYINITDEPTH];
  131224. + YYLTYPE *yyls;
  131225. + YYLTYPE *yylsp;
  131226. +
  131227. + /* The locations where the error started and ended. */
  131228. + YYLTYPE yyerror_range[3];
  131229. +
  131230. YYSIZE_T yystacksize;
  131231. int yyn;
  131232. @@ -1314,6 +1254,7 @@
  131233. /* The variables used to return semantic value and location from the
  131234. action routines. */
  131235. YYSTYPE yyval;
  131236. + YYLTYPE yyloc;
  131237. #if YYERROR_VERBOSE
  131238. /* Buffer for error messages, and its allocated size. */
  131239. @@ -1322,7 +1263,7 @@
  131240. YYSIZE_T yymsg_alloc = sizeof yymsgbuf;
  131241. #endif
  131242. -#define YYPOPSTACK(N) (yyvsp -= (N), yyssp -= (N))
  131243. +#define YYPOPSTACK(N) (yyvsp -= (N), yyssp -= (N), yylsp -= (N))
  131244. /* The number of symbols on the RHS of the reduced rule.
  131245. Keep to zero when no symbol should be popped. */
  131246. @@ -1330,6 +1271,7 @@
  131247. yyssp = yyss = yyssa;
  131248. yyvsp = yyvs = yyvsa;
  131249. + yylsp = yyls = yylsa;
  131250. yystacksize = YYINITDEPTH;
  131251. YYDPRINTF ((stderr, "Starting parse\n"));
  131252. @@ -1338,6 +1280,7 @@
  131253. yyerrstatus = 0;
  131254. yynerrs = 0;
  131255. yychar = YYEMPTY; /* Cause a token to be read. */
  131256. + yylsp[0] = yylloc;
  131257. goto yysetstate;
  131258. /*------------------------------------------------------------.
  131259. @@ -1358,23 +1301,26 @@
  131260. #ifdef yyoverflow
  131261. {
  131262. - /* Give user a chance to reallocate the stack. Use copies of
  131263. - these so that the &'s don't force the real ones into
  131264. - memory. */
  131265. - YYSTYPE *yyvs1 = yyvs;
  131266. - yytype_int16 *yyss1 = yyss;
  131267. -
  131268. - /* Each stack pointer address is followed by the size of the
  131269. - data in use in that stack, in bytes. This used to be a
  131270. - conditional around just the two extra args, but that might
  131271. - be undefined if yyoverflow is a macro. */
  131272. - yyoverflow (YY_("memory exhausted"),
  131273. - &yyss1, yysize * sizeof (*yyssp),
  131274. - &yyvs1, yysize * sizeof (*yyvsp),
  131275. - &yystacksize);
  131276. -
  131277. - yyss = yyss1;
  131278. - yyvs = yyvs1;
  131279. + /* Give user a chance to reallocate the stack. Use copies of
  131280. + these so that the &'s don't force the real ones into
  131281. + memory. */
  131282. + YYSTYPE *yyvs1 = yyvs;
  131283. + yytype_int16 *yyss1 = yyss;
  131284. + YYLTYPE *yyls1 = yyls;
  131285. +
  131286. + /* Each stack pointer address is followed by the size of the
  131287. + data in use in that stack, in bytes. This used to be a
  131288. + conditional around just the two extra args, but that might
  131289. + be undefined if yyoverflow is a macro. */
  131290. + yyoverflow (YY_("memory exhausted"),
  131291. + &yyss1, yysize * sizeof (*yyssp),
  131292. + &yyvs1, yysize * sizeof (*yyvsp),
  131293. + &yyls1, yysize * sizeof (*yylsp),
  131294. + &yystacksize);
  131295. +
  131296. + yyls = yyls1;
  131297. + yyss = yyss1;
  131298. + yyvs = yyvs1;
  131299. }
  131300. #else /* no yyoverflow */
  131301. # ifndef YYSTACK_RELOCATE
  131302. @@ -1382,34 +1328,36 @@
  131303. # else
  131304. /* Extend the stack our own way. */
  131305. if (YYMAXDEPTH <= yystacksize)
  131306. - goto yyexhaustedlab;
  131307. + goto yyexhaustedlab;
  131308. yystacksize *= 2;
  131309. if (YYMAXDEPTH < yystacksize)
  131310. - yystacksize = YYMAXDEPTH;
  131311. + yystacksize = YYMAXDEPTH;
  131312. {
  131313. - yytype_int16 *yyss1 = yyss;
  131314. - union yyalloc *yyptr =
  131315. - (union yyalloc *) YYSTACK_ALLOC (YYSTACK_BYTES (yystacksize));
  131316. - if (! yyptr)
  131317. - goto yyexhaustedlab;
  131318. - YYSTACK_RELOCATE (yyss_alloc, yyss);
  131319. - YYSTACK_RELOCATE (yyvs_alloc, yyvs);
  131320. + yytype_int16 *yyss1 = yyss;
  131321. + union yyalloc *yyptr =
  131322. + (union yyalloc *) YYSTACK_ALLOC (YYSTACK_BYTES (yystacksize));
  131323. + if (! yyptr)
  131324. + goto yyexhaustedlab;
  131325. + YYSTACK_RELOCATE (yyss_alloc, yyss);
  131326. + YYSTACK_RELOCATE (yyvs_alloc, yyvs);
  131327. + YYSTACK_RELOCATE (yyls_alloc, yyls);
  131328. # undef YYSTACK_RELOCATE
  131329. - if (yyss1 != yyssa)
  131330. - YYSTACK_FREE (yyss1);
  131331. + if (yyss1 != yyssa)
  131332. + YYSTACK_FREE (yyss1);
  131333. }
  131334. # endif
  131335. #endif /* no yyoverflow */
  131336. yyssp = yyss + yysize - 1;
  131337. yyvsp = yyvs + yysize - 1;
  131338. + yylsp = yyls + yysize - 1;
  131339. YYDPRINTF ((stderr, "Stack size increased to %lu\n",
  131340. - (unsigned long int) yystacksize));
  131341. + (unsigned long int) yystacksize));
  131342. if (yyss + yystacksize - 1 <= yyssp)
  131343. - YYABORT;
  131344. + YYABORT;
  131345. }
  131346. YYDPRINTF ((stderr, "Entering state %d\n", yystate));
  131347. @@ -1438,7 +1386,7 @@
  131348. if (yychar == YYEMPTY)
  131349. {
  131350. YYDPRINTF ((stderr, "Reading a token: "));
  131351. - yychar = YYLEX;
  131352. + yychar = yylex ();
  131353. }
  131354. if (yychar <= YYEOF)
  131355. @@ -1481,7 +1429,7 @@
  131356. YY_IGNORE_MAYBE_UNINITIALIZED_BEGIN
  131357. *++yyvsp = yylval;
  131358. YY_IGNORE_MAYBE_UNINITIALIZED_END
  131359. -
  131360. + *++yylsp = yylloc;
  131361. goto yynewstate;
  131362. @@ -1503,7 +1451,7 @@
  131363. yylen = yyr2[yyn];
  131364. /* If YYLEN is nonzero, implement the default value of the action:
  131365. - `$$ = $1'.
  131366. + '$$ = $1'.
  131367. Otherwise, the following line sets YYVAL to garbage.
  131368. This behavior is undocumented and Bison
  131369. @@ -1512,287 +1460,306 @@
  131370. GCC warning that YYVAL may be used uninitialized. */
  131371. yyval = yyvsp[1-yylen];
  131372. -
  131373. + /* Default location. */
  131374. + YYLLOC_DEFAULT (yyloc, (yylsp - yylen), yylen);
  131375. YY_REDUCE_PRINT (yyn);
  131376. switch (yyn)
  131377. {
  131378. case 2:
  131379. -/* Line 1787 of yacc.c */
  131380. -#line 110 "dtc-parser.y"
  131381. +#line 109 "dtc-parser.y" /* yacc.c:1646 */
  131382. {
  131383. - the_boot_info = build_boot_info((yyvsp[(3) - (4)].re), (yyvsp[(4) - (4)].node),
  131384. - guess_boot_cpuid((yyvsp[(4) - (4)].node)));
  131385. + (yyvsp[0].node)->is_plugin = (yyvsp[-2].is_plugin);
  131386. + (yyvsp[0].node)->is_root = 1;
  131387. + the_boot_info = build_boot_info((yyvsp[-1].re), (yyvsp[0].node),
  131388. + guess_boot_cpuid((yyvsp[0].node)));
  131389. }
  131390. +#line 1477 "dtc-parser.tab.c" /* yacc.c:1646 */
  131391. break;
  131392. case 3:
  131393. -/* Line 1787 of yacc.c */
  131394. -#line 118 "dtc-parser.y"
  131395. +#line 119 "dtc-parser.y" /* yacc.c:1646 */
  131396. {
  131397. - (yyval.re) = NULL;
  131398. + (yyval.is_plugin) = 0;
  131399. }
  131400. +#line 1485 "dtc-parser.tab.c" /* yacc.c:1646 */
  131401. break;
  131402. case 4:
  131403. -/* Line 1787 of yacc.c */
  131404. -#line 122 "dtc-parser.y"
  131405. +#line 123 "dtc-parser.y" /* yacc.c:1646 */
  131406. {
  131407. - (yyval.re) = chain_reserve_entry((yyvsp[(1) - (2)].re), (yyvsp[(2) - (2)].re));
  131408. + (yyval.is_plugin) = 1;
  131409. }
  131410. +#line 1493 "dtc-parser.tab.c" /* yacc.c:1646 */
  131411. break;
  131412. case 5:
  131413. -/* Line 1787 of yacc.c */
  131414. -#line 129 "dtc-parser.y"
  131415. +#line 130 "dtc-parser.y" /* yacc.c:1646 */
  131416. {
  131417. - (yyval.re) = build_reserve_entry((yyvsp[(2) - (4)].integer), (yyvsp[(3) - (4)].integer));
  131418. + (yyval.re) = NULL;
  131419. }
  131420. +#line 1501 "dtc-parser.tab.c" /* yacc.c:1646 */
  131421. break;
  131422. case 6:
  131423. -/* Line 1787 of yacc.c */
  131424. -#line 133 "dtc-parser.y"
  131425. +#line 134 "dtc-parser.y" /* yacc.c:1646 */
  131426. {
  131427. - add_label(&(yyvsp[(2) - (2)].re)->labels, (yyvsp[(1) - (2)].labelref));
  131428. - (yyval.re) = (yyvsp[(2) - (2)].re);
  131429. + (yyval.re) = chain_reserve_entry((yyvsp[-1].re), (yyvsp[0].re));
  131430. }
  131431. +#line 1509 "dtc-parser.tab.c" /* yacc.c:1646 */
  131432. break;
  131433. case 7:
  131434. -/* Line 1787 of yacc.c */
  131435. -#line 141 "dtc-parser.y"
  131436. +#line 141 "dtc-parser.y" /* yacc.c:1646 */
  131437. {
  131438. - (yyval.node) = name_node((yyvsp[(2) - (2)].node), "");
  131439. + (yyval.re) = build_reserve_entry((yyvsp[-2].integer), (yyvsp[-1].integer));
  131440. }
  131441. +#line 1517 "dtc-parser.tab.c" /* yacc.c:1646 */
  131442. break;
  131443. case 8:
  131444. -/* Line 1787 of yacc.c */
  131445. -#line 145 "dtc-parser.y"
  131446. +#line 145 "dtc-parser.y" /* yacc.c:1646 */
  131447. {
  131448. - (yyval.node) = merge_nodes((yyvsp[(1) - (3)].node), (yyvsp[(3) - (3)].node));
  131449. + add_label(&(yyvsp[0].re)->labels, (yyvsp[-1].labelref));
  131450. + (yyval.re) = (yyvsp[0].re);
  131451. }
  131452. +#line 1526 "dtc-parser.tab.c" /* yacc.c:1646 */
  131453. break;
  131454. case 9:
  131455. -/* Line 1787 of yacc.c */
  131456. -#line 149 "dtc-parser.y"
  131457. +#line 153 "dtc-parser.y" /* yacc.c:1646 */
  131458. {
  131459. - struct node *target = get_node_by_ref((yyvsp[(1) - (3)].node), (yyvsp[(2) - (3)].labelref));
  131460. -
  131461. - if (target)
  131462. - merge_nodes(target, (yyvsp[(3) - (3)].node));
  131463. - else
  131464. - print_error("label or path, '%s', not found", (yyvsp[(2) - (3)].labelref));
  131465. - (yyval.node) = (yyvsp[(1) - (3)].node);
  131466. + (yyval.node) = name_node((yyvsp[0].node), "");
  131467. }
  131468. +#line 1534 "dtc-parser.tab.c" /* yacc.c:1646 */
  131469. break;
  131470. case 10:
  131471. -/* Line 1787 of yacc.c */
  131472. -#line 159 "dtc-parser.y"
  131473. +#line 157 "dtc-parser.y" /* yacc.c:1646 */
  131474. {
  131475. - struct node *target = get_node_by_ref((yyvsp[(1) - (4)].node), (yyvsp[(3) - (4)].labelref));
  131476. -
  131477. - if (!target)
  131478. - print_error("label or path, '%s', not found", (yyvsp[(3) - (4)].labelref));
  131479. - else
  131480. - delete_node(target);
  131481. -
  131482. - (yyval.node) = (yyvsp[(1) - (4)].node);
  131483. + (yyval.node) = merge_nodes((yyvsp[-2].node), (yyvsp[0].node));
  131484. }
  131485. +#line 1542 "dtc-parser.tab.c" /* yacc.c:1646 */
  131486. break;
  131487. case 11:
  131488. -/* Line 1787 of yacc.c */
  131489. -#line 173 "dtc-parser.y"
  131490. +#line 161 "dtc-parser.y" /* yacc.c:1646 */
  131491. {
  131492. - (yyval.node) = build_node((yyvsp[(2) - (5)].proplist), (yyvsp[(3) - (5)].nodelist));
  131493. + struct node *target = get_node_by_ref((yyvsp[-2].node), (yyvsp[-1].labelref));
  131494. +
  131495. + if (target)
  131496. + merge_nodes(target, (yyvsp[0].node));
  131497. + else
  131498. + ERROR(&(yylsp[-1]), "Label or path %s not found", (yyvsp[-1].labelref));
  131499. + (yyval.node) = (yyvsp[-2].node);
  131500. }
  131501. +#line 1556 "dtc-parser.tab.c" /* yacc.c:1646 */
  131502. break;
  131503. case 12:
  131504. -/* Line 1787 of yacc.c */
  131505. -#line 180 "dtc-parser.y"
  131506. +#line 171 "dtc-parser.y" /* yacc.c:1646 */
  131507. {
  131508. - (yyval.proplist) = NULL;
  131509. + struct node *target = get_node_by_ref((yyvsp[-3].node), (yyvsp[-1].labelref));
  131510. +
  131511. + if (target)
  131512. + delete_node(target);
  131513. + else
  131514. + ERROR(&(yylsp[-1]), "Label or path %s not found", (yyvsp[-1].labelref));
  131515. +
  131516. +
  131517. + (yyval.node) = (yyvsp[-3].node);
  131518. }
  131519. +#line 1572 "dtc-parser.tab.c" /* yacc.c:1646 */
  131520. break;
  131521. case 13:
  131522. -/* Line 1787 of yacc.c */
  131523. -#line 184 "dtc-parser.y"
  131524. +#line 186 "dtc-parser.y" /* yacc.c:1646 */
  131525. {
  131526. - (yyval.proplist) = chain_property((yyvsp[(2) - (2)].prop), (yyvsp[(1) - (2)].proplist));
  131527. + (yyval.node) = build_node((yyvsp[-3].proplist), (yyvsp[-2].nodelist));
  131528. }
  131529. +#line 1580 "dtc-parser.tab.c" /* yacc.c:1646 */
  131530. break;
  131531. case 14:
  131532. -/* Line 1787 of yacc.c */
  131533. -#line 191 "dtc-parser.y"
  131534. +#line 193 "dtc-parser.y" /* yacc.c:1646 */
  131535. {
  131536. - (yyval.prop) = build_property((yyvsp[(1) - (4)].propnodename), (yyvsp[(3) - (4)].data));
  131537. + (yyval.proplist) = NULL;
  131538. }
  131539. +#line 1588 "dtc-parser.tab.c" /* yacc.c:1646 */
  131540. break;
  131541. case 15:
  131542. -/* Line 1787 of yacc.c */
  131543. -#line 195 "dtc-parser.y"
  131544. +#line 197 "dtc-parser.y" /* yacc.c:1646 */
  131545. {
  131546. - (yyval.prop) = build_property((yyvsp[(1) - (2)].propnodename), empty_data);
  131547. + (yyval.proplist) = chain_property((yyvsp[0].prop), (yyvsp[-1].proplist));
  131548. }
  131549. +#line 1596 "dtc-parser.tab.c" /* yacc.c:1646 */
  131550. break;
  131551. case 16:
  131552. -/* Line 1787 of yacc.c */
  131553. -#line 199 "dtc-parser.y"
  131554. +#line 204 "dtc-parser.y" /* yacc.c:1646 */
  131555. {
  131556. - (yyval.prop) = build_property_delete((yyvsp[(2) - (3)].propnodename));
  131557. + (yyval.prop) = build_property((yyvsp[-3].propnodename), (yyvsp[-1].data));
  131558. }
  131559. +#line 1604 "dtc-parser.tab.c" /* yacc.c:1646 */
  131560. break;
  131561. case 17:
  131562. -/* Line 1787 of yacc.c */
  131563. -#line 203 "dtc-parser.y"
  131564. +#line 208 "dtc-parser.y" /* yacc.c:1646 */
  131565. {
  131566. - add_label(&(yyvsp[(2) - (2)].prop)->labels, (yyvsp[(1) - (2)].labelref));
  131567. - (yyval.prop) = (yyvsp[(2) - (2)].prop);
  131568. + (yyval.prop) = build_property((yyvsp[-1].propnodename), empty_data);
  131569. }
  131570. +#line 1612 "dtc-parser.tab.c" /* yacc.c:1646 */
  131571. break;
  131572. case 18:
  131573. -/* Line 1787 of yacc.c */
  131574. -#line 211 "dtc-parser.y"
  131575. +#line 212 "dtc-parser.y" /* yacc.c:1646 */
  131576. {
  131577. - (yyval.data) = data_merge((yyvsp[(1) - (2)].data), (yyvsp[(2) - (2)].data));
  131578. + (yyval.prop) = build_property_delete((yyvsp[-1].propnodename));
  131579. }
  131580. +#line 1620 "dtc-parser.tab.c" /* yacc.c:1646 */
  131581. break;
  131582. case 19:
  131583. -/* Line 1787 of yacc.c */
  131584. -#line 215 "dtc-parser.y"
  131585. +#line 216 "dtc-parser.y" /* yacc.c:1646 */
  131586. {
  131587. - (yyval.data) = data_merge((yyvsp[(1) - (3)].data), (yyvsp[(2) - (3)].array).data);
  131588. + add_label(&(yyvsp[0].prop)->labels, (yyvsp[-1].labelref));
  131589. + (yyval.prop) = (yyvsp[0].prop);
  131590. }
  131591. +#line 1629 "dtc-parser.tab.c" /* yacc.c:1646 */
  131592. break;
  131593. case 20:
  131594. -/* Line 1787 of yacc.c */
  131595. -#line 219 "dtc-parser.y"
  131596. +#line 224 "dtc-parser.y" /* yacc.c:1646 */
  131597. {
  131598. - (yyval.data) = data_merge((yyvsp[(1) - (4)].data), (yyvsp[(3) - (4)].data));
  131599. + (yyval.data) = data_merge((yyvsp[-1].data), (yyvsp[0].data));
  131600. }
  131601. +#line 1637 "dtc-parser.tab.c" /* yacc.c:1646 */
  131602. break;
  131603. case 21:
  131604. -/* Line 1787 of yacc.c */
  131605. -#line 223 "dtc-parser.y"
  131606. +#line 228 "dtc-parser.y" /* yacc.c:1646 */
  131607. {
  131608. - (yyval.data) = data_add_marker((yyvsp[(1) - (2)].data), REF_PATH, (yyvsp[(2) - (2)].labelref));
  131609. + (yyval.data) = data_merge((yyvsp[-2].data), (yyvsp[-1].array).data);
  131610. }
  131611. +#line 1645 "dtc-parser.tab.c" /* yacc.c:1646 */
  131612. break;
  131613. case 22:
  131614. -/* Line 1787 of yacc.c */
  131615. -#line 227 "dtc-parser.y"
  131616. +#line 232 "dtc-parser.y" /* yacc.c:1646 */
  131617. {
  131618. - FILE *f = srcfile_relative_open((yyvsp[(4) - (9)].data).val, NULL);
  131619. + (yyval.data) = data_merge((yyvsp[-3].data), (yyvsp[-1].data));
  131620. + }
  131621. +#line 1653 "dtc-parser.tab.c" /* yacc.c:1646 */
  131622. + break;
  131623. +
  131624. + case 23:
  131625. +#line 236 "dtc-parser.y" /* yacc.c:1646 */
  131626. + {
  131627. + (yyval.data) = data_add_marker((yyvsp[-1].data), REF_PATH, (yyvsp[0].labelref));
  131628. + }
  131629. +#line 1661 "dtc-parser.tab.c" /* yacc.c:1646 */
  131630. + break;
  131631. +
  131632. + case 24:
  131633. +#line 240 "dtc-parser.y" /* yacc.c:1646 */
  131634. + {
  131635. + FILE *f = srcfile_relative_open((yyvsp[-5].data).val, NULL);
  131636. struct data d;
  131637. - if ((yyvsp[(6) - (9)].integer) != 0)
  131638. - if (fseek(f, (yyvsp[(6) - (9)].integer), SEEK_SET) != 0)
  131639. - print_error("Couldn't seek to offset %llu in \"%s\": %s",
  131640. - (unsigned long long)(yyvsp[(6) - (9)].integer),
  131641. - (yyvsp[(4) - (9)].data).val,
  131642. - strerror(errno));
  131643. + if ((yyvsp[-3].integer) != 0)
  131644. + if (fseek(f, (yyvsp[-3].integer), SEEK_SET) != 0)
  131645. + die("Couldn't seek to offset %llu in \"%s\": %s",
  131646. + (unsigned long long)(yyvsp[-3].integer), (yyvsp[-5].data).val,
  131647. + strerror(errno));
  131648. - d = data_copy_file(f, (yyvsp[(8) - (9)].integer));
  131649. + d = data_copy_file(f, (yyvsp[-1].integer));
  131650. - (yyval.data) = data_merge((yyvsp[(1) - (9)].data), d);
  131651. + (yyval.data) = data_merge((yyvsp[-8].data), d);
  131652. fclose(f);
  131653. }
  131654. +#line 1681 "dtc-parser.tab.c" /* yacc.c:1646 */
  131655. break;
  131656. - case 23:
  131657. -/* Line 1787 of yacc.c */
  131658. -#line 244 "dtc-parser.y"
  131659. + case 25:
  131660. +#line 256 "dtc-parser.y" /* yacc.c:1646 */
  131661. {
  131662. - FILE *f = srcfile_relative_open((yyvsp[(4) - (5)].data).val, NULL);
  131663. + FILE *f = srcfile_relative_open((yyvsp[-1].data).val, NULL);
  131664. struct data d = empty_data;
  131665. d = data_copy_file(f, -1);
  131666. - (yyval.data) = data_merge((yyvsp[(1) - (5)].data), d);
  131667. + (yyval.data) = data_merge((yyvsp[-4].data), d);
  131668. fclose(f);
  131669. }
  131670. +#line 1695 "dtc-parser.tab.c" /* yacc.c:1646 */
  131671. break;
  131672. - case 24:
  131673. -/* Line 1787 of yacc.c */
  131674. -#line 254 "dtc-parser.y"
  131675. + case 26:
  131676. +#line 266 "dtc-parser.y" /* yacc.c:1646 */
  131677. {
  131678. - (yyval.data) = data_add_marker((yyvsp[(1) - (2)].data), LABEL, (yyvsp[(2) - (2)].labelref));
  131679. + (yyval.data) = data_add_marker((yyvsp[-1].data), LABEL, (yyvsp[0].labelref));
  131680. }
  131681. +#line 1703 "dtc-parser.tab.c" /* yacc.c:1646 */
  131682. break;
  131683. - case 25:
  131684. -/* Line 1787 of yacc.c */
  131685. -#line 261 "dtc-parser.y"
  131686. + case 27:
  131687. +#line 273 "dtc-parser.y" /* yacc.c:1646 */
  131688. {
  131689. (yyval.data) = empty_data;
  131690. }
  131691. +#line 1711 "dtc-parser.tab.c" /* yacc.c:1646 */
  131692. break;
  131693. - case 26:
  131694. -/* Line 1787 of yacc.c */
  131695. -#line 265 "dtc-parser.y"
  131696. + case 28:
  131697. +#line 277 "dtc-parser.y" /* yacc.c:1646 */
  131698. {
  131699. - (yyval.data) = (yyvsp[(1) - (2)].data);
  131700. + (yyval.data) = (yyvsp[-1].data);
  131701. }
  131702. +#line 1719 "dtc-parser.tab.c" /* yacc.c:1646 */
  131703. break;
  131704. - case 27:
  131705. -/* Line 1787 of yacc.c */
  131706. -#line 269 "dtc-parser.y"
  131707. + case 29:
  131708. +#line 281 "dtc-parser.y" /* yacc.c:1646 */
  131709. {
  131710. - (yyval.data) = data_add_marker((yyvsp[(1) - (2)].data), LABEL, (yyvsp[(2) - (2)].labelref));
  131711. + (yyval.data) = data_add_marker((yyvsp[-1].data), LABEL, (yyvsp[0].labelref));
  131712. }
  131713. +#line 1727 "dtc-parser.tab.c" /* yacc.c:1646 */
  131714. break;
  131715. - case 28:
  131716. -/* Line 1787 of yacc.c */
  131717. -#line 276 "dtc-parser.y"
  131718. + case 30:
  131719. +#line 288 "dtc-parser.y" /* yacc.c:1646 */
  131720. {
  131721. - (yyval.array).data = empty_data;
  131722. - (yyval.array).bits = eval_literal((yyvsp[(2) - (3)].literal), 0, 7);
  131723. + unsigned long long bits;
  131724. - if (((yyval.array).bits != 8) &&
  131725. - ((yyval.array).bits != 16) &&
  131726. - ((yyval.array).bits != 32) &&
  131727. - ((yyval.array).bits != 64))
  131728. - {
  131729. - print_error("Only 8, 16, 32 and 64-bit elements"
  131730. - " are currently supported");
  131731. - (yyval.array).bits = 32;
  131732. + bits = (yyvsp[-1].integer);
  131733. +
  131734. + if ((bits != 8) && (bits != 16) &&
  131735. + (bits != 32) && (bits != 64)) {
  131736. + ERROR(&(yylsp[-1]), "Array elements must be"
  131737. + " 8, 16, 32 or 64-bits");
  131738. + bits = 32;
  131739. }
  131740. +
  131741. + (yyval.array).data = empty_data;
  131742. + (yyval.array).bits = bits;
  131743. }
  131744. +#line 1747 "dtc-parser.tab.c" /* yacc.c:1646 */
  131745. break;
  131746. - case 29:
  131747. -/* Line 1787 of yacc.c */
  131748. -#line 291 "dtc-parser.y"
  131749. + case 31:
  131750. +#line 304 "dtc-parser.y" /* yacc.c:1646 */
  131751. {
  131752. (yyval.array).data = empty_data;
  131753. (yyval.array).bits = 32;
  131754. }
  131755. +#line 1756 "dtc-parser.tab.c" /* yacc.c:1646 */
  131756. break;
  131757. - case 30:
  131758. -/* Line 1787 of yacc.c */
  131759. -#line 296 "dtc-parser.y"
  131760. + case 32:
  131761. +#line 309 "dtc-parser.y" /* yacc.c:1646 */
  131762. {
  131763. - if ((yyvsp[(1) - (2)].array).bits < 64) {
  131764. - uint64_t mask = (1ULL << (yyvsp[(1) - (2)].array).bits) - 1;
  131765. + if ((yyvsp[-1].array).bits < 64) {
  131766. + uint64_t mask = (1ULL << (yyvsp[-1].array).bits) - 1;
  131767. /*
  131768. * Bits above mask must either be all zero
  131769. * (positive within range of mask) or all one
  131770. @@ -1801,275 +1768,258 @@
  131771. * within the mask to one (i.e. | in the
  131772. * mask), all bits are one.
  131773. */
  131774. - if (((yyvsp[(2) - (2)].integer) > mask) && (((yyvsp[(2) - (2)].integer) | mask) != -1ULL))
  131775. - print_error(
  131776. - "integer value out of range "
  131777. - "%016lx (%d bits)", (yyvsp[(1) - (2)].array).bits);
  131778. + if (((yyvsp[0].integer) > mask) && (((yyvsp[0].integer) | mask) != -1ULL))
  131779. + ERROR(&(yylsp[0]), "Value out of range for"
  131780. + " %d-bit array element", (yyvsp[-1].array).bits);
  131781. }
  131782. - (yyval.array).data = data_append_integer((yyvsp[(1) - (2)].array).data, (yyvsp[(2) - (2)].integer), (yyvsp[(1) - (2)].array).bits);
  131783. + (yyval.array).data = data_append_integer((yyvsp[-1].array).data, (yyvsp[0].integer), (yyvsp[-1].array).bits);
  131784. }
  131785. +#line 1779 "dtc-parser.tab.c" /* yacc.c:1646 */
  131786. break;
  131787. - case 31:
  131788. -/* Line 1787 of yacc.c */
  131789. -#line 316 "dtc-parser.y"
  131790. + case 33:
  131791. +#line 328 "dtc-parser.y" /* yacc.c:1646 */
  131792. {
  131793. - uint64_t val = ~0ULL >> (64 - (yyvsp[(1) - (2)].array).bits);
  131794. + uint64_t val = ~0ULL >> (64 - (yyvsp[-1].array).bits);
  131795. - if ((yyvsp[(1) - (2)].array).bits == 32)
  131796. - (yyvsp[(1) - (2)].array).data = data_add_marker((yyvsp[(1) - (2)].array).data,
  131797. + if ((yyvsp[-1].array).bits == 32)
  131798. + (yyvsp[-1].array).data = data_add_marker((yyvsp[-1].array).data,
  131799. REF_PHANDLE,
  131800. - (yyvsp[(2) - (2)].labelref));
  131801. + (yyvsp[0].labelref));
  131802. else
  131803. - print_error("References are only allowed in "
  131804. + ERROR(&(yylsp[0]), "References are only allowed in "
  131805. "arrays with 32-bit elements.");
  131806. - (yyval.array).data = data_append_integer((yyvsp[(1) - (2)].array).data, val, (yyvsp[(1) - (2)].array).bits);
  131807. - }
  131808. - break;
  131809. -
  131810. - case 32:
  131811. -/* Line 1787 of yacc.c */
  131812. -#line 330 "dtc-parser.y"
  131813. - {
  131814. - (yyval.array).data = data_add_marker((yyvsp[(1) - (2)].array).data, LABEL, (yyvsp[(2) - (2)].labelref));
  131815. - }
  131816. - break;
  131817. -
  131818. - case 33:
  131819. -/* Line 1787 of yacc.c */
  131820. -#line 337 "dtc-parser.y"
  131821. - {
  131822. - (yyval.integer) = eval_literal((yyvsp[(1) - (1)].literal), 0, 64);
  131823. + (yyval.array).data = data_append_integer((yyvsp[-1].array).data, val, (yyvsp[-1].array).bits);
  131824. }
  131825. +#line 1797 "dtc-parser.tab.c" /* yacc.c:1646 */
  131826. break;
  131827. case 34:
  131828. -/* Line 1787 of yacc.c */
  131829. -#line 341 "dtc-parser.y"
  131830. +#line 342 "dtc-parser.y" /* yacc.c:1646 */
  131831. {
  131832. - (yyval.integer) = eval_char_literal((yyvsp[(1) - (1)].literal));
  131833. + (yyval.array).data = data_add_marker((yyvsp[-1].array).data, LABEL, (yyvsp[0].labelref));
  131834. }
  131835. +#line 1805 "dtc-parser.tab.c" /* yacc.c:1646 */
  131836. break;
  131837. - case 35:
  131838. -/* Line 1787 of yacc.c */
  131839. -#line 345 "dtc-parser.y"
  131840. + case 37:
  131841. +#line 351 "dtc-parser.y" /* yacc.c:1646 */
  131842. {
  131843. - (yyval.integer) = (yyvsp[(2) - (3)].integer);
  131844. + (yyval.integer) = (yyvsp[-1].integer);
  131845. }
  131846. - break;
  131847. -
  131848. - case 38:
  131849. -/* Line 1787 of yacc.c */
  131850. -#line 356 "dtc-parser.y"
  131851. - { (yyval.integer) = (yyvsp[(1) - (5)].integer) ? (yyvsp[(3) - (5)].integer) : (yyvsp[(5) - (5)].integer); }
  131852. +#line 1813 "dtc-parser.tab.c" /* yacc.c:1646 */
  131853. break;
  131854. case 40:
  131855. -/* Line 1787 of yacc.c */
  131856. -#line 361 "dtc-parser.y"
  131857. - { (yyval.integer) = (yyvsp[(1) - (3)].integer) || (yyvsp[(3) - (3)].integer); }
  131858. +#line 362 "dtc-parser.y" /* yacc.c:1646 */
  131859. + { (yyval.integer) = (yyvsp[-4].integer) ? (yyvsp[-2].integer) : (yyvsp[0].integer); }
  131860. +#line 1819 "dtc-parser.tab.c" /* yacc.c:1646 */
  131861. break;
  131862. case 42:
  131863. -/* Line 1787 of yacc.c */
  131864. -#line 366 "dtc-parser.y"
  131865. - { (yyval.integer) = (yyvsp[(1) - (3)].integer) && (yyvsp[(3) - (3)].integer); }
  131866. +#line 367 "dtc-parser.y" /* yacc.c:1646 */
  131867. + { (yyval.integer) = (yyvsp[-2].integer) || (yyvsp[0].integer); }
  131868. +#line 1825 "dtc-parser.tab.c" /* yacc.c:1646 */
  131869. break;
  131870. case 44:
  131871. -/* Line 1787 of yacc.c */
  131872. -#line 371 "dtc-parser.y"
  131873. - { (yyval.integer) = (yyvsp[(1) - (3)].integer) | (yyvsp[(3) - (3)].integer); }
  131874. +#line 372 "dtc-parser.y" /* yacc.c:1646 */
  131875. + { (yyval.integer) = (yyvsp[-2].integer) && (yyvsp[0].integer); }
  131876. +#line 1831 "dtc-parser.tab.c" /* yacc.c:1646 */
  131877. break;
  131878. case 46:
  131879. -/* Line 1787 of yacc.c */
  131880. -#line 376 "dtc-parser.y"
  131881. - { (yyval.integer) = (yyvsp[(1) - (3)].integer) ^ (yyvsp[(3) - (3)].integer); }
  131882. +#line 377 "dtc-parser.y" /* yacc.c:1646 */
  131883. + { (yyval.integer) = (yyvsp[-2].integer) | (yyvsp[0].integer); }
  131884. +#line 1837 "dtc-parser.tab.c" /* yacc.c:1646 */
  131885. break;
  131886. case 48:
  131887. -/* Line 1787 of yacc.c */
  131888. -#line 381 "dtc-parser.y"
  131889. - { (yyval.integer) = (yyvsp[(1) - (3)].integer) & (yyvsp[(3) - (3)].integer); }
  131890. +#line 382 "dtc-parser.y" /* yacc.c:1646 */
  131891. + { (yyval.integer) = (yyvsp[-2].integer) ^ (yyvsp[0].integer); }
  131892. +#line 1843 "dtc-parser.tab.c" /* yacc.c:1646 */
  131893. break;
  131894. case 50:
  131895. -/* Line 1787 of yacc.c */
  131896. -#line 386 "dtc-parser.y"
  131897. - { (yyval.integer) = (yyvsp[(1) - (3)].integer) == (yyvsp[(3) - (3)].integer); }
  131898. +#line 387 "dtc-parser.y" /* yacc.c:1646 */
  131899. + { (yyval.integer) = (yyvsp[-2].integer) & (yyvsp[0].integer); }
  131900. +#line 1849 "dtc-parser.tab.c" /* yacc.c:1646 */
  131901. break;
  131902. - case 51:
  131903. -/* Line 1787 of yacc.c */
  131904. -#line 387 "dtc-parser.y"
  131905. - { (yyval.integer) = (yyvsp[(1) - (3)].integer) != (yyvsp[(3) - (3)].integer); }
  131906. + case 52:
  131907. +#line 392 "dtc-parser.y" /* yacc.c:1646 */
  131908. + { (yyval.integer) = (yyvsp[-2].integer) == (yyvsp[0].integer); }
  131909. +#line 1855 "dtc-parser.tab.c" /* yacc.c:1646 */
  131910. break;
  131911. case 53:
  131912. -/* Line 1787 of yacc.c */
  131913. -#line 392 "dtc-parser.y"
  131914. - { (yyval.integer) = (yyvsp[(1) - (3)].integer) < (yyvsp[(3) - (3)].integer); }
  131915. - break;
  131916. -
  131917. - case 54:
  131918. -/* Line 1787 of yacc.c */
  131919. -#line 393 "dtc-parser.y"
  131920. - { (yyval.integer) = (yyvsp[(1) - (3)].integer) > (yyvsp[(3) - (3)].integer); }
  131921. +#line 393 "dtc-parser.y" /* yacc.c:1646 */
  131922. + { (yyval.integer) = (yyvsp[-2].integer) != (yyvsp[0].integer); }
  131923. +#line 1861 "dtc-parser.tab.c" /* yacc.c:1646 */
  131924. break;
  131925. case 55:
  131926. -/* Line 1787 of yacc.c */
  131927. -#line 394 "dtc-parser.y"
  131928. - { (yyval.integer) = (yyvsp[(1) - (3)].integer) <= (yyvsp[(3) - (3)].integer); }
  131929. +#line 398 "dtc-parser.y" /* yacc.c:1646 */
  131930. + { (yyval.integer) = (yyvsp[-2].integer) < (yyvsp[0].integer); }
  131931. +#line 1867 "dtc-parser.tab.c" /* yacc.c:1646 */
  131932. break;
  131933. case 56:
  131934. -/* Line 1787 of yacc.c */
  131935. -#line 395 "dtc-parser.y"
  131936. - { (yyval.integer) = (yyvsp[(1) - (3)].integer) >= (yyvsp[(3) - (3)].integer); }
  131937. +#line 399 "dtc-parser.y" /* yacc.c:1646 */
  131938. + { (yyval.integer) = (yyvsp[-2].integer) > (yyvsp[0].integer); }
  131939. +#line 1873 "dtc-parser.tab.c" /* yacc.c:1646 */
  131940. break;
  131941. case 57:
  131942. -/* Line 1787 of yacc.c */
  131943. -#line 399 "dtc-parser.y"
  131944. - { (yyval.integer) = (yyvsp[(1) - (3)].integer) << (yyvsp[(3) - (3)].integer); }
  131945. +#line 400 "dtc-parser.y" /* yacc.c:1646 */
  131946. + { (yyval.integer) = (yyvsp[-2].integer) <= (yyvsp[0].integer); }
  131947. +#line 1879 "dtc-parser.tab.c" /* yacc.c:1646 */
  131948. break;
  131949. case 58:
  131950. -/* Line 1787 of yacc.c */
  131951. -#line 400 "dtc-parser.y"
  131952. - { (yyval.integer) = (yyvsp[(1) - (3)].integer) >> (yyvsp[(3) - (3)].integer); }
  131953. +#line 401 "dtc-parser.y" /* yacc.c:1646 */
  131954. + { (yyval.integer) = (yyvsp[-2].integer) >= (yyvsp[0].integer); }
  131955. +#line 1885 "dtc-parser.tab.c" /* yacc.c:1646 */
  131956. break;
  131957. - case 60:
  131958. -/* Line 1787 of yacc.c */
  131959. -#line 405 "dtc-parser.y"
  131960. - { (yyval.integer) = (yyvsp[(1) - (3)].integer) + (yyvsp[(3) - (3)].integer); }
  131961. + case 59:
  131962. +#line 405 "dtc-parser.y" /* yacc.c:1646 */
  131963. + { (yyval.integer) = (yyvsp[-2].integer) << (yyvsp[0].integer); }
  131964. +#line 1891 "dtc-parser.tab.c" /* yacc.c:1646 */
  131965. break;
  131966. - case 61:
  131967. -/* Line 1787 of yacc.c */
  131968. -#line 406 "dtc-parser.y"
  131969. - { (yyval.integer) = (yyvsp[(1) - (3)].integer) - (yyvsp[(3) - (3)].integer); }
  131970. + case 60:
  131971. +#line 406 "dtc-parser.y" /* yacc.c:1646 */
  131972. + { (yyval.integer) = (yyvsp[-2].integer) >> (yyvsp[0].integer); }
  131973. +#line 1897 "dtc-parser.tab.c" /* yacc.c:1646 */
  131974. break;
  131975. - case 63:
  131976. -/* Line 1787 of yacc.c */
  131977. -#line 411 "dtc-parser.y"
  131978. - { (yyval.integer) = (yyvsp[(1) - (3)].integer) * (yyvsp[(3) - (3)].integer); }
  131979. + case 62:
  131980. +#line 411 "dtc-parser.y" /* yacc.c:1646 */
  131981. + { (yyval.integer) = (yyvsp[-2].integer) + (yyvsp[0].integer); }
  131982. +#line 1903 "dtc-parser.tab.c" /* yacc.c:1646 */
  131983. break;
  131984. - case 64:
  131985. -/* Line 1787 of yacc.c */
  131986. -#line 412 "dtc-parser.y"
  131987. - { (yyval.integer) = (yyvsp[(1) - (3)].integer) / (yyvsp[(3) - (3)].integer); }
  131988. + case 63:
  131989. +#line 412 "dtc-parser.y" /* yacc.c:1646 */
  131990. + { (yyval.integer) = (yyvsp[-2].integer) - (yyvsp[0].integer); }
  131991. +#line 1909 "dtc-parser.tab.c" /* yacc.c:1646 */
  131992. break;
  131993. case 65:
  131994. -/* Line 1787 of yacc.c */
  131995. -#line 413 "dtc-parser.y"
  131996. - { (yyval.integer) = (yyvsp[(1) - (3)].integer) % (yyvsp[(3) - (3)].integer); }
  131997. +#line 417 "dtc-parser.y" /* yacc.c:1646 */
  131998. + { (yyval.integer) = (yyvsp[-2].integer) * (yyvsp[0].integer); }
  131999. +#line 1915 "dtc-parser.tab.c" /* yacc.c:1646 */
  132000. break;
  132001. - case 68:
  132002. -/* Line 1787 of yacc.c */
  132003. -#line 419 "dtc-parser.y"
  132004. - { (yyval.integer) = -(yyvsp[(2) - (2)].integer); }
  132005. + case 66:
  132006. +#line 418 "dtc-parser.y" /* yacc.c:1646 */
  132007. + { (yyval.integer) = (yyvsp[-2].integer) / (yyvsp[0].integer); }
  132008. +#line 1921 "dtc-parser.tab.c" /* yacc.c:1646 */
  132009. break;
  132010. - case 69:
  132011. -/* Line 1787 of yacc.c */
  132012. -#line 420 "dtc-parser.y"
  132013. - { (yyval.integer) = ~(yyvsp[(2) - (2)].integer); }
  132014. + case 67:
  132015. +#line 419 "dtc-parser.y" /* yacc.c:1646 */
  132016. + { (yyval.integer) = (yyvsp[-2].integer) % (yyvsp[0].integer); }
  132017. +#line 1927 "dtc-parser.tab.c" /* yacc.c:1646 */
  132018. break;
  132019. case 70:
  132020. -/* Line 1787 of yacc.c */
  132021. -#line 421 "dtc-parser.y"
  132022. - { (yyval.integer) = !(yyvsp[(2) - (2)].integer); }
  132023. +#line 425 "dtc-parser.y" /* yacc.c:1646 */
  132024. + { (yyval.integer) = -(yyvsp[0].integer); }
  132025. +#line 1933 "dtc-parser.tab.c" /* yacc.c:1646 */
  132026. break;
  132027. case 71:
  132028. -/* Line 1787 of yacc.c */
  132029. -#line 426 "dtc-parser.y"
  132030. - {
  132031. - (yyval.data) = empty_data;
  132032. - }
  132033. +#line 426 "dtc-parser.y" /* yacc.c:1646 */
  132034. + { (yyval.integer) = ~(yyvsp[0].integer); }
  132035. +#line 1939 "dtc-parser.tab.c" /* yacc.c:1646 */
  132036. break;
  132037. case 72:
  132038. -/* Line 1787 of yacc.c */
  132039. -#line 430 "dtc-parser.y"
  132040. - {
  132041. - (yyval.data) = data_append_byte((yyvsp[(1) - (2)].data), (yyvsp[(2) - (2)].byte));
  132042. - }
  132043. +#line 427 "dtc-parser.y" /* yacc.c:1646 */
  132044. + { (yyval.integer) = !(yyvsp[0].integer); }
  132045. +#line 1945 "dtc-parser.tab.c" /* yacc.c:1646 */
  132046. break;
  132047. case 73:
  132048. -/* Line 1787 of yacc.c */
  132049. -#line 434 "dtc-parser.y"
  132050. +#line 432 "dtc-parser.y" /* yacc.c:1646 */
  132051. {
  132052. - (yyval.data) = data_add_marker((yyvsp[(1) - (2)].data), LABEL, (yyvsp[(2) - (2)].labelref));
  132053. + (yyval.data) = empty_data;
  132054. }
  132055. +#line 1953 "dtc-parser.tab.c" /* yacc.c:1646 */
  132056. break;
  132057. case 74:
  132058. -/* Line 1787 of yacc.c */
  132059. -#line 441 "dtc-parser.y"
  132060. +#line 436 "dtc-parser.y" /* yacc.c:1646 */
  132061. {
  132062. - (yyval.nodelist) = NULL;
  132063. + (yyval.data) = data_append_byte((yyvsp[-1].data), (yyvsp[0].byte));
  132064. }
  132065. +#line 1961 "dtc-parser.tab.c" /* yacc.c:1646 */
  132066. break;
  132067. case 75:
  132068. -/* Line 1787 of yacc.c */
  132069. -#line 445 "dtc-parser.y"
  132070. +#line 440 "dtc-parser.y" /* yacc.c:1646 */
  132071. {
  132072. - (yyval.nodelist) = chain_node((yyvsp[(1) - (2)].node), (yyvsp[(2) - (2)].nodelist));
  132073. + (yyval.data) = data_add_marker((yyvsp[-1].data), LABEL, (yyvsp[0].labelref));
  132074. }
  132075. +#line 1969 "dtc-parser.tab.c" /* yacc.c:1646 */
  132076. break;
  132077. case 76:
  132078. -/* Line 1787 of yacc.c */
  132079. -#line 449 "dtc-parser.y"
  132080. +#line 447 "dtc-parser.y" /* yacc.c:1646 */
  132081. {
  132082. - print_error("syntax error: properties must precede subnodes");
  132083. - YYERROR;
  132084. + (yyval.nodelist) = NULL;
  132085. }
  132086. +#line 1977 "dtc-parser.tab.c" /* yacc.c:1646 */
  132087. break;
  132088. case 77:
  132089. -/* Line 1787 of yacc.c */
  132090. -#line 457 "dtc-parser.y"
  132091. +#line 451 "dtc-parser.y" /* yacc.c:1646 */
  132092. {
  132093. - (yyval.node) = name_node((yyvsp[(2) - (2)].node), (yyvsp[(1) - (2)].propnodename));
  132094. + (yyval.nodelist) = chain_node((yyvsp[-1].node), (yyvsp[0].nodelist));
  132095. }
  132096. +#line 1985 "dtc-parser.tab.c" /* yacc.c:1646 */
  132097. break;
  132098. case 78:
  132099. -/* Line 1787 of yacc.c */
  132100. -#line 461 "dtc-parser.y"
  132101. +#line 455 "dtc-parser.y" /* yacc.c:1646 */
  132102. {
  132103. - (yyval.node) = name_node(build_node_delete(), (yyvsp[(2) - (3)].propnodename));
  132104. + ERROR(&(yylsp[0]), "Properties must precede subnodes");
  132105. + YYERROR;
  132106. }
  132107. +#line 1994 "dtc-parser.tab.c" /* yacc.c:1646 */
  132108. break;
  132109. case 79:
  132110. -/* Line 1787 of yacc.c */
  132111. -#line 465 "dtc-parser.y"
  132112. +#line 463 "dtc-parser.y" /* yacc.c:1646 */
  132113. {
  132114. - add_label(&(yyvsp[(2) - (2)].node)->labels, (yyvsp[(1) - (2)].labelref));
  132115. - (yyval.node) = (yyvsp[(2) - (2)].node);
  132116. + (yyval.node) = name_node((yyvsp[0].node), (yyvsp[-1].propnodename));
  132117. }
  132118. +#line 2002 "dtc-parser.tab.c" /* yacc.c:1646 */
  132119. break;
  132120. + case 80:
  132121. +#line 467 "dtc-parser.y" /* yacc.c:1646 */
  132122. + {
  132123. + (yyval.node) = name_node(build_node_delete(), (yyvsp[-1].propnodename));
  132124. + }
  132125. +#line 2010 "dtc-parser.tab.c" /* yacc.c:1646 */
  132126. + break;
  132127. +
  132128. + case 81:
  132129. +#line 471 "dtc-parser.y" /* yacc.c:1646 */
  132130. + {
  132131. + add_label(&(yyvsp[0].node)->labels, (yyvsp[-1].labelref));
  132132. + (yyval.node) = (yyvsp[0].node);
  132133. + }
  132134. +#line 2019 "dtc-parser.tab.c" /* yacc.c:1646 */
  132135. + break;
  132136. -/* Line 1787 of yacc.c */
  132137. -#line 2073 "dtc-parser.tab.c"
  132138. +
  132139. +#line 2023 "dtc-parser.tab.c" /* yacc.c:1646 */
  132140. default: break;
  132141. }
  132142. /* User semantic actions sometimes alter yychar, and that requires
  132143. @@ -2090,8 +2040,9 @@
  132144. YY_STACK_PRINT (yyss, yyssp);
  132145. *++yyvsp = yyval;
  132146. + *++yylsp = yyloc;
  132147. - /* Now `shift' the result of the reduction. Determine what state
  132148. + /* Now 'shift' the result of the reduction. Determine what state
  132149. that goes to, based on the state we popped back to and the rule
  132150. number reduced by. */
  132151. @@ -2106,9 +2057,9 @@
  132152. goto yynewstate;
  132153. -/*------------------------------------.
  132154. -| yyerrlab -- here on detecting error |
  132155. -`------------------------------------*/
  132156. +/*--------------------------------------.
  132157. +| yyerrlab -- here on detecting error. |
  132158. +`--------------------------------------*/
  132159. yyerrlab:
  132160. /* Make sure we have latest lookahead translation. See comments at
  132161. user semantic actions for why this is necessary. */
  132162. @@ -2154,25 +2105,25 @@
  132163. #endif
  132164. }
  132165. -
  132166. + yyerror_range[1] = yylloc;
  132167. if (yyerrstatus == 3)
  132168. {
  132169. /* If just tried and failed to reuse lookahead token after an
  132170. - error, discard it. */
  132171. + error, discard it. */
  132172. if (yychar <= YYEOF)
  132173. - {
  132174. - /* Return failure if at end of input. */
  132175. - if (yychar == YYEOF)
  132176. - YYABORT;
  132177. - }
  132178. + {
  132179. + /* Return failure if at end of input. */
  132180. + if (yychar == YYEOF)
  132181. + YYABORT;
  132182. + }
  132183. else
  132184. - {
  132185. - yydestruct ("Error: discarding",
  132186. - yytoken, &yylval);
  132187. - yychar = YYEMPTY;
  132188. - }
  132189. + {
  132190. + yydestruct ("Error: discarding",
  132191. + yytoken, &yylval, &yylloc);
  132192. + yychar = YYEMPTY;
  132193. + }
  132194. }
  132195. /* Else will try to reuse lookahead token after shifting the error
  132196. @@ -2191,7 +2142,8 @@
  132197. if (/*CONSTCOND*/ 0)
  132198. goto yyerrorlab;
  132199. - /* Do not reclaim the symbols of the rule which action triggered
  132200. + yyerror_range[1] = yylsp[1-yylen];
  132201. + /* Do not reclaim the symbols of the rule whose action triggered
  132202. this YYERROR. */
  132203. YYPOPSTACK (yylen);
  132204. yylen = 0;
  132205. @@ -2204,29 +2156,29 @@
  132206. | yyerrlab1 -- common code for both syntax error and YYERROR. |
  132207. `-------------------------------------------------------------*/
  132208. yyerrlab1:
  132209. - yyerrstatus = 3; /* Each real token shifted decrements this. */
  132210. + yyerrstatus = 3; /* Each real token shifted decrements this. */
  132211. for (;;)
  132212. {
  132213. yyn = yypact[yystate];
  132214. if (!yypact_value_is_default (yyn))
  132215. - {
  132216. - yyn += YYTERROR;
  132217. - if (0 <= yyn && yyn <= YYLAST && yycheck[yyn] == YYTERROR)
  132218. - {
  132219. - yyn = yytable[yyn];
  132220. - if (0 < yyn)
  132221. - break;
  132222. - }
  132223. - }
  132224. + {
  132225. + yyn += YYTERROR;
  132226. + if (0 <= yyn && yyn <= YYLAST && yycheck[yyn] == YYTERROR)
  132227. + {
  132228. + yyn = yytable[yyn];
  132229. + if (0 < yyn)
  132230. + break;
  132231. + }
  132232. + }
  132233. /* Pop the current state because it cannot handle the error token. */
  132234. if (yyssp == yyss)
  132235. - YYABORT;
  132236. -
  132237. + YYABORT;
  132238. + yyerror_range[1] = *yylsp;
  132239. yydestruct ("Error: popping",
  132240. - yystos[yystate], yyvsp);
  132241. + yystos[yystate], yyvsp, yylsp);
  132242. YYPOPSTACK (1);
  132243. yystate = *yyssp;
  132244. YY_STACK_PRINT (yyss, yyssp);
  132245. @@ -2236,6 +2188,11 @@
  132246. *++yyvsp = yylval;
  132247. YY_IGNORE_MAYBE_UNINITIALIZED_END
  132248. + yyerror_range[2] = yylloc;
  132249. + /* Using YYLLOC is tempting, but would change the location of
  132250. + the lookahead. YYLOC is available though. */
  132251. + YYLLOC_DEFAULT (yyloc, yyerror_range, 2);
  132252. + *++yylsp = yyloc;
  132253. /* Shift the error token. */
  132254. YY_SYMBOL_PRINT ("Shifting", yystos[yyn], yyvsp, yylsp);
  132255. @@ -2275,16 +2232,16 @@
  132256. user semantic actions for why this is necessary. */
  132257. yytoken = YYTRANSLATE (yychar);
  132258. yydestruct ("Cleanup: discarding lookahead",
  132259. - yytoken, &yylval);
  132260. + yytoken, &yylval, &yylloc);
  132261. }
  132262. - /* Do not reclaim the symbols of the rule which action triggered
  132263. + /* Do not reclaim the symbols of the rule whose action triggered
  132264. this YYABORT or YYACCEPT. */
  132265. YYPOPSTACK (yylen);
  132266. YY_STACK_PRINT (yyss, yyssp);
  132267. while (yyssp != yyss)
  132268. {
  132269. yydestruct ("Cleanup: popping",
  132270. - yystos[*yyssp], yyvsp);
  132271. + yystos[*yyssp], yyvsp, yylsp);
  132272. YYPOPSTACK (1);
  132273. }
  132274. #ifndef yyoverflow
  132275. @@ -2295,72 +2252,12 @@
  132276. if (yymsg != yymsgbuf)
  132277. YYSTACK_FREE (yymsg);
  132278. #endif
  132279. - /* Make sure YYID is used. */
  132280. - return YYID (yyresult);
  132281. + return yyresult;
  132282. }
  132283. +#line 477 "dtc-parser.y" /* yacc.c:1906 */
  132284. -/* Line 2050 of yacc.c */
  132285. -#line 471 "dtc-parser.y"
  132286. -
  132287. -
  132288. -void print_error(char const *fmt, ...)
  132289. +void yyerror(char const *s)
  132290. {
  132291. - va_list va;
  132292. -
  132293. - va_start(va, fmt);
  132294. - srcpos_verror(&yylloc, fmt, va);
  132295. - va_end(va);
  132296. -
  132297. - treesource_error = 1;
  132298. -}
  132299. -
  132300. -void yyerror(char const *s) {
  132301. - print_error("%s", s);
  132302. -}
  132303. -
  132304. -static unsigned long long eval_literal(const char *s, int base, int bits)
  132305. -{
  132306. - unsigned long long val;
  132307. - char *e;
  132308. -
  132309. - errno = 0;
  132310. - val = strtoull(s, &e, base);
  132311. - if (*e) {
  132312. - size_t uls = strspn(e, "UL");
  132313. - if (e[uls])
  132314. - print_error("bad characters in literal");
  132315. - }
  132316. - if ((errno == ERANGE)
  132317. - || ((bits < 64) && (val >= (1ULL << bits))))
  132318. - print_error("literal out of range");
  132319. - else if (errno != 0)
  132320. - print_error("bad literal");
  132321. - return val;
  132322. -}
  132323. -
  132324. -static unsigned char eval_char_literal(const char *s)
  132325. -{
  132326. - int i = 1;
  132327. - char c = s[0];
  132328. -
  132329. - if (c == '\0')
  132330. - {
  132331. - print_error("empty character literal");
  132332. - return 0;
  132333. - }
  132334. -
  132335. - /*
  132336. - * If the first character in the character literal is a \ then process
  132337. - * the remaining characters as an escape encoding. If the first
  132338. - * character is neither an escape or a terminator it should be the only
  132339. - * character in the literal and will be returned.
  132340. - */
  132341. - if (c == '\\')
  132342. - c = get_escape_char(s, &i);
  132343. -
  132344. - if (s[i] != '\0')
  132345. - print_error("malformed character literal");
  132346. -
  132347. - return c;
  132348. + ERROR(&yylloc, "%s", s);
  132349. }
  132350. diff -Nur linux-3.18.14/scripts/dtc/dtc-parser.tab.h_shipped linux-rpi/scripts/dtc/dtc-parser.tab.h_shipped
  132351. --- linux-3.18.14/scripts/dtc/dtc-parser.tab.h_shipped 2015-05-20 10:04:50.000000000 -0500
  132352. +++ linux-rpi/scripts/dtc/dtc-parser.tab.h_shipped 2015-05-31 14:46:14.189660949 -0500
  132353. @@ -1,19 +1,19 @@
  132354. -/* A Bison parser, made by GNU Bison 2.7.12-4996. */
  132355. +/* A Bison parser, made by GNU Bison 3.0.2. */
  132356. /* Bison interface for Yacc-like parsers in C
  132357. -
  132358. - Copyright (C) 1984, 1989-1990, 2000-2013 Free Software Foundation, Inc.
  132359. -
  132360. +
  132361. + Copyright (C) 1984, 1989-1990, 2000-2013 Free Software Foundation, Inc.
  132362. +
  132363. This program is free software: you can redistribute it and/or modify
  132364. it under the terms of the GNU General Public License as published by
  132365. the Free Software Foundation, either version 3 of the License, or
  132366. (at your option) any later version.
  132367. -
  132368. +
  132369. This program is distributed in the hope that it will be useful,
  132370. but WITHOUT ANY WARRANTY; without even the implied warranty of
  132371. MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
  132372. GNU General Public License for more details.
  132373. -
  132374. +
  132375. You should have received a copy of the GNU General Public License
  132376. along with this program. If not, see <http://www.gnu.org/licenses/>. */
  132377. @@ -26,13 +26,13 @@
  132378. special exception, which will cause the skeleton and the resulting
  132379. Bison output files to be licensed under the GNU General Public
  132380. License without this special exception.
  132381. -
  132382. +
  132383. This special exception was added by the Free Software Foundation in
  132384. version 2.2 of Bison. */
  132385. #ifndef YY_YY_DTC_PARSER_TAB_H_INCLUDED
  132386. # define YY_YY_DTC_PARSER_TAB_H_INCLUDED
  132387. -/* Enabling traces. */
  132388. +/* Debug traces. */
  132389. #ifndef YYDEBUG
  132390. # define YYDEBUG 0
  132391. #endif
  132392. @@ -40,48 +40,45 @@
  132393. extern int yydebug;
  132394. #endif
  132395. -/* Tokens. */
  132396. +/* Token type. */
  132397. #ifndef YYTOKENTYPE
  132398. # define YYTOKENTYPE
  132399. - /* Put the tokens into the symbol table, so that GDB and other debuggers
  132400. - know about them. */
  132401. - enum yytokentype {
  132402. - DT_V1 = 258,
  132403. - DT_MEMRESERVE = 259,
  132404. - DT_LSHIFT = 260,
  132405. - DT_RSHIFT = 261,
  132406. - DT_LE = 262,
  132407. - DT_GE = 263,
  132408. - DT_EQ = 264,
  132409. - DT_NE = 265,
  132410. - DT_AND = 266,
  132411. - DT_OR = 267,
  132412. - DT_BITS = 268,
  132413. - DT_DEL_PROP = 269,
  132414. - DT_DEL_NODE = 270,
  132415. - DT_PROPNODENAME = 271,
  132416. - DT_LITERAL = 272,
  132417. - DT_CHAR_LITERAL = 273,
  132418. - DT_BASE = 274,
  132419. - DT_BYTE = 275,
  132420. - DT_STRING = 276,
  132421. - DT_LABEL = 277,
  132422. - DT_REF = 278,
  132423. - DT_INCBIN = 279
  132424. - };
  132425. + enum yytokentype
  132426. + {
  132427. + DT_V1 = 258,
  132428. + DT_PLUGIN = 259,
  132429. + DT_MEMRESERVE = 260,
  132430. + DT_LSHIFT = 261,
  132431. + DT_RSHIFT = 262,
  132432. + DT_LE = 263,
  132433. + DT_GE = 264,
  132434. + DT_EQ = 265,
  132435. + DT_NE = 266,
  132436. + DT_AND = 267,
  132437. + DT_OR = 268,
  132438. + DT_BITS = 269,
  132439. + DT_DEL_PROP = 270,
  132440. + DT_DEL_NODE = 271,
  132441. + DT_PROPNODENAME = 272,
  132442. + DT_LITERAL = 273,
  132443. + DT_CHAR_LITERAL = 274,
  132444. + DT_BYTE = 275,
  132445. + DT_STRING = 276,
  132446. + DT_LABEL = 277,
  132447. + DT_REF = 278,
  132448. + DT_INCBIN = 279
  132449. + };
  132450. #endif
  132451. -
  132452. +/* Value type. */
  132453. #if ! defined YYSTYPE && ! defined YYSTYPE_IS_DECLARED
  132454. -typedef union YYSTYPE
  132455. +typedef union YYSTYPE YYSTYPE;
  132456. +union YYSTYPE
  132457. {
  132458. -/* Line 2053 of yacc.c */
  132459. -#line 40 "dtc-parser.y"
  132460. +#line 39 "dtc-parser.y" /* yacc.c:1909 */
  132461. char *propnodename;
  132462. - char *literal;
  132463. char *labelref;
  132464. - unsigned int cbase;
  132465. uint8_t byte;
  132466. struct data data;
  132467. @@ -96,30 +93,31 @@
  132468. struct node *nodelist;
  132469. struct reserve_info *re;
  132470. uint64_t integer;
  132471. + int is_plugin;
  132472. -
  132473. -/* Line 2053 of yacc.c */
  132474. -#line 103 "dtc-parser.tab.h"
  132475. -} YYSTYPE;
  132476. +#line 99 "dtc-parser.tab.h" /* yacc.c:1909 */
  132477. +};
  132478. # define YYSTYPE_IS_TRIVIAL 1
  132479. -# define yystype YYSTYPE /* obsolescent; will be withdrawn */
  132480. # define YYSTYPE_IS_DECLARED 1
  132481. #endif
  132482. -extern YYSTYPE yylval;
  132483. -
  132484. -#ifdef YYPARSE_PARAM
  132485. -#if defined __STDC__ || defined __cplusplus
  132486. -int yyparse (void *YYPARSE_PARAM);
  132487. -#else
  132488. -int yyparse ();
  132489. +/* Location type. */
  132490. +#if ! defined YYLTYPE && ! defined YYLTYPE_IS_DECLARED
  132491. +typedef struct YYLTYPE YYLTYPE;
  132492. +struct YYLTYPE
  132493. +{
  132494. + int first_line;
  132495. + int first_column;
  132496. + int last_line;
  132497. + int last_column;
  132498. +};
  132499. +# define YYLTYPE_IS_DECLARED 1
  132500. +# define YYLTYPE_IS_TRIVIAL 1
  132501. #endif
  132502. -#else /* ! YYPARSE_PARAM */
  132503. -#if defined __STDC__ || defined __cplusplus
  132504. +
  132505. +
  132506. +extern YYSTYPE yylval;
  132507. +extern YYLTYPE yylloc;
  132508. int yyparse (void);
  132509. -#else
  132510. -int yyparse ();
  132511. -#endif
  132512. -#endif /* ! YYPARSE_PARAM */
  132513. #endif /* !YY_YY_DTC_PARSER_TAB_H_INCLUDED */
  132514. diff -Nur linux-3.18.14/scripts/dtc/dtc-parser.y linux-rpi/scripts/dtc/dtc-parser.y
  132515. --- linux-3.18.14/scripts/dtc/dtc-parser.y 2015-05-20 10:04:50.000000000 -0500
  132516. +++ linux-rpi/scripts/dtc/dtc-parser.y 2015-05-31 14:46:14.189660949 -0500
  132517. @@ -17,31 +17,28 @@
  132518. * Foundation, Inc., 59 Temple Place, Suite 330, Boston, MA 02111-1307
  132519. * USA
  132520. */
  132521. -
  132522. %{
  132523. #include <stdio.h>
  132524. +#include <inttypes.h>
  132525. #include "dtc.h"
  132526. #include "srcpos.h"
  132527. -YYLTYPE yylloc;
  132528. -
  132529. extern int yylex(void);
  132530. -extern void print_error(char const *fmt, ...);
  132531. extern void yyerror(char const *s);
  132532. +#define ERROR(loc, ...) \
  132533. + do { \
  132534. + srcpos_error((loc), "Error", __VA_ARGS__); \
  132535. + treesource_error = true; \
  132536. + } while (0)
  132537. extern struct boot_info *the_boot_info;
  132538. -extern int treesource_error;
  132539. -
  132540. -static unsigned long long eval_literal(const char *s, int base, int bits);
  132541. -static unsigned char eval_char_literal(const char *s);
  132542. +extern bool treesource_error;
  132543. %}
  132544. %union {
  132545. char *propnodename;
  132546. - char *literal;
  132547. char *labelref;
  132548. - unsigned int cbase;
  132549. uint8_t byte;
  132550. struct data data;
  132551. @@ -56,18 +53,19 @@
  132552. struct node *nodelist;
  132553. struct reserve_info *re;
  132554. uint64_t integer;
  132555. + int is_plugin;
  132556. }
  132557. %token DT_V1
  132558. +%token DT_PLUGIN
  132559. %token DT_MEMRESERVE
  132560. %token DT_LSHIFT DT_RSHIFT DT_LE DT_GE DT_EQ DT_NE DT_AND DT_OR
  132561. %token DT_BITS
  132562. %token DT_DEL_PROP
  132563. %token DT_DEL_NODE
  132564. %token <propnodename> DT_PROPNODENAME
  132565. -%token <literal> DT_LITERAL
  132566. -%token <literal> DT_CHAR_LITERAL
  132567. -%token <cbase> DT_BASE
  132568. +%token <integer> DT_LITERAL
  132569. +%token <integer> DT_CHAR_LITERAL
  132570. %token <byte> DT_BYTE
  132571. %token <data> DT_STRING
  132572. %token <labelref> DT_LABEL
  132573. @@ -76,6 +74,7 @@
  132574. %type <data> propdata
  132575. %type <data> propdataprefix
  132576. +%type <is_plugin> plugindecl
  132577. %type <re> memreserve
  132578. %type <re> memreserves
  132579. %type <array> arrayprefix
  132580. @@ -106,10 +105,23 @@
  132581. %%
  132582. sourcefile:
  132583. - DT_V1 ';' memreserves devicetree
  132584. + DT_V1 ';' plugindecl memreserves devicetree
  132585. + {
  132586. + $5->is_plugin = $3;
  132587. + $5->is_root = 1;
  132588. + the_boot_info = build_boot_info($4, $5,
  132589. + guess_boot_cpuid($5));
  132590. + }
  132591. + ;
  132592. +
  132593. +plugindecl:
  132594. + /* empty */
  132595. + {
  132596. + $$ = 0;
  132597. + }
  132598. + | DT_PLUGIN ';'
  132599. {
  132600. - the_boot_info = build_boot_info($3, $4,
  132601. - guess_boot_cpuid($4));
  132602. + $$ = 1;
  132603. }
  132604. ;
  132605. @@ -152,17 +164,18 @@
  132606. if (target)
  132607. merge_nodes(target, $3);
  132608. else
  132609. - print_error("label or path, '%s', not found", $2);
  132610. + ERROR(&@2, "Label or path %s not found", $2);
  132611. $$ = $1;
  132612. }
  132613. | devicetree DT_DEL_NODE DT_REF ';'
  132614. {
  132615. struct node *target = get_node_by_ref($1, $3);
  132616. - if (!target)
  132617. - print_error("label or path, '%s', not found", $3);
  132618. - else
  132619. + if (target)
  132620. delete_node(target);
  132621. + else
  132622. + ERROR(&@3, "Label or path %s not found", $3);
  132623. +
  132624. $$ = $1;
  132625. }
  132626. @@ -230,10 +243,9 @@
  132627. if ($6 != 0)
  132628. if (fseek(f, $6, SEEK_SET) != 0)
  132629. - print_error("Couldn't seek to offset %llu in \"%s\": %s",
  132630. - (unsigned long long)$6,
  132631. - $4.val,
  132632. - strerror(errno));
  132633. + die("Couldn't seek to offset %llu in \"%s\": %s",
  132634. + (unsigned long long)$6, $4.val,
  132635. + strerror(errno));
  132636. d = data_copy_file(f, $8);
  132637. @@ -274,18 +286,19 @@
  132638. arrayprefix:
  132639. DT_BITS DT_LITERAL '<'
  132640. {
  132641. - $$.data = empty_data;
  132642. - $$.bits = eval_literal($2, 0, 7);
  132643. + unsigned long long bits;
  132644. - if (($$.bits != 8) &&
  132645. - ($$.bits != 16) &&
  132646. - ($$.bits != 32) &&
  132647. - ($$.bits != 64))
  132648. - {
  132649. - print_error("Only 8, 16, 32 and 64-bit elements"
  132650. - " are currently supported");
  132651. - $$.bits = 32;
  132652. + bits = $2;
  132653. +
  132654. + if ((bits != 8) && (bits != 16) &&
  132655. + (bits != 32) && (bits != 64)) {
  132656. + ERROR(&@2, "Array elements must be"
  132657. + " 8, 16, 32 or 64-bits");
  132658. + bits = 32;
  132659. }
  132660. +
  132661. + $$.data = empty_data;
  132662. + $$.bits = bits;
  132663. }
  132664. | '<'
  132665. {
  132666. @@ -305,9 +318,8 @@
  132667. * mask), all bits are one.
  132668. */
  132669. if (($2 > mask) && (($2 | mask) != -1ULL))
  132670. - print_error(
  132671. - "integer value out of range "
  132672. - "%016lx (%d bits)", $1.bits);
  132673. + ERROR(&@2, "Value out of range for"
  132674. + " %d-bit array element", $1.bits);
  132675. }
  132676. $$.data = data_append_integer($1.data, $2, $1.bits);
  132677. @@ -321,7 +333,7 @@
  132678. REF_PHANDLE,
  132679. $2);
  132680. else
  132681. - print_error("References are only allowed in "
  132682. + ERROR(&@2, "References are only allowed in "
  132683. "arrays with 32-bit elements.");
  132684. $$.data = data_append_integer($1.data, val, $1.bits);
  132685. @@ -334,13 +346,7 @@
  132686. integer_prim:
  132687. DT_LITERAL
  132688. - {
  132689. - $$ = eval_literal($1, 0, 64);
  132690. - }
  132691. | DT_CHAR_LITERAL
  132692. - {
  132693. - $$ = eval_char_literal($1);
  132694. - }
  132695. | '(' integer_expr ')'
  132696. {
  132697. $$ = $2;
  132698. @@ -447,7 +453,7 @@
  132699. }
  132700. | subnode propdef
  132701. {
  132702. - print_error("syntax error: properties must precede subnodes");
  132703. + ERROR(&@2, "Properties must precede subnodes");
  132704. YYERROR;
  132705. }
  132706. ;
  132707. @@ -470,63 +476,7 @@
  132708. %%
  132709. -void print_error(char const *fmt, ...)
  132710. +void yyerror(char const *s)
  132711. {
  132712. - va_list va;
  132713. -
  132714. - va_start(va, fmt);
  132715. - srcpos_verror(&yylloc, fmt, va);
  132716. - va_end(va);
  132717. -
  132718. - treesource_error = 1;
  132719. -}
  132720. -
  132721. -void yyerror(char const *s) {
  132722. - print_error("%s", s);
  132723. -}
  132724. -
  132725. -static unsigned long long eval_literal(const char *s, int base, int bits)
  132726. -{
  132727. - unsigned long long val;
  132728. - char *e;
  132729. -
  132730. - errno = 0;
  132731. - val = strtoull(s, &e, base);
  132732. - if (*e) {
  132733. - size_t uls = strspn(e, "UL");
  132734. - if (e[uls])
  132735. - print_error("bad characters in literal");
  132736. - }
  132737. - if ((errno == ERANGE)
  132738. - || ((bits < 64) && (val >= (1ULL << bits))))
  132739. - print_error("literal out of range");
  132740. - else if (errno != 0)
  132741. - print_error("bad literal");
  132742. - return val;
  132743. -}
  132744. -
  132745. -static unsigned char eval_char_literal(const char *s)
  132746. -{
  132747. - int i = 1;
  132748. - char c = s[0];
  132749. -
  132750. - if (c == '\0')
  132751. - {
  132752. - print_error("empty character literal");
  132753. - return 0;
  132754. - }
  132755. -
  132756. - /*
  132757. - * If the first character in the character literal is a \ then process
  132758. - * the remaining characters as an escape encoding. If the first
  132759. - * character is neither an escape or a terminator it should be the only
  132760. - * character in the literal and will be returned.
  132761. - */
  132762. - if (c == '\\')
  132763. - c = get_escape_char(s, &i);
  132764. -
  132765. - if (s[i] != '\0')
  132766. - print_error("malformed character literal");
  132767. -
  132768. - return c;
  132769. + ERROR(&yylloc, "%s", s);
  132770. }
  132771. diff -Nur linux-3.18.14/scripts/dtc/flattree.c linux-rpi/scripts/dtc/flattree.c
  132772. --- linux-3.18.14/scripts/dtc/flattree.c 2015-05-20 10:04:50.000000000 -0500
  132773. +++ linux-rpi/scripts/dtc/flattree.c 2015-05-31 14:46:14.189660949 -0500
  132774. @@ -261,7 +261,13 @@
  132775. {
  132776. struct property *prop;
  132777. struct node *child;
  132778. - int seen_name_prop = 0;
  132779. + bool seen_name_prop = false;
  132780. + struct symbol *sym;
  132781. + struct fixup *f;
  132782. + struct fixup_entry *fe;
  132783. + char *name, *s;
  132784. + const char *fullpath;
  132785. + int namesz, nameoff, vallen;
  132786. if (tree->deleted)
  132787. return;
  132788. @@ -276,10 +282,8 @@
  132789. emit->align(etarget, sizeof(cell_t));
  132790. for_each_property(tree, prop) {
  132791. - int nameoff;
  132792. -
  132793. if (streq(prop->name, "name"))
  132794. - seen_name_prop = 1;
  132795. + seen_name_prop = true;
  132796. nameoff = stringtable_insert(strbuf, prop->name);
  132797. @@ -310,6 +314,139 @@
  132798. flatten_tree(child, emit, etarget, strbuf, vi);
  132799. }
  132800. + if (!symbol_fixup_support)
  132801. + goto no_symbols;
  132802. +
  132803. + /* add the symbol nodes (if any) */
  132804. + if (tree->symbols) {
  132805. +
  132806. + emit->beginnode(etarget, NULL);
  132807. + emit->string(etarget, "__symbols__", 0);
  132808. + emit->align(etarget, sizeof(cell_t));
  132809. +
  132810. + for_each_symbol(tree, sym) {
  132811. +
  132812. + vallen = strlen(sym->node->fullpath);
  132813. +
  132814. + nameoff = stringtable_insert(strbuf, sym->label->label);
  132815. +
  132816. + emit->property(etarget, NULL);
  132817. + emit->cell(etarget, vallen + 1);
  132818. + emit->cell(etarget, nameoff);
  132819. +
  132820. + if ((vi->flags & FTF_VARALIGN) && vallen >= 8)
  132821. + emit->align(etarget, 8);
  132822. +
  132823. + emit->string(etarget, sym->node->fullpath,
  132824. + strlen(sym->node->fullpath));
  132825. + emit->align(etarget, sizeof(cell_t));
  132826. + }
  132827. +
  132828. + emit->endnode(etarget, NULL);
  132829. + }
  132830. +
  132831. + /* add the fixup nodes */
  132832. + if (tree->fixups) {
  132833. +
  132834. + /* emit the external fixups */
  132835. + emit->beginnode(etarget, NULL);
  132836. + emit->string(etarget, "__fixups__", 0);
  132837. + emit->align(etarget, sizeof(cell_t));
  132838. +
  132839. + for_each_fixup(tree, f) {
  132840. +
  132841. + namesz = 0;
  132842. + for_each_fixup_entry(f, fe) {
  132843. + fullpath = fe->node->fullpath;
  132844. + if (fullpath[0] == '\0')
  132845. + fullpath = "/";
  132846. + namesz += strlen(fullpath) + 1;
  132847. + namesz += strlen(fe->prop->name) + 1;
  132848. + namesz += 32; /* space for :<number> + '\0' */
  132849. + }
  132850. +
  132851. + name = xmalloc(namesz);
  132852. +
  132853. + s = name;
  132854. + for_each_fixup_entry(f, fe) {
  132855. + fullpath = fe->node->fullpath;
  132856. + if (fullpath[0] == '\0')
  132857. + fullpath = "/";
  132858. + snprintf(s, name + namesz - s, "%s:%s:%d",
  132859. + fullpath,
  132860. + fe->prop->name, fe->offset);
  132861. + s += strlen(s) + 1;
  132862. + }
  132863. +
  132864. + nameoff = stringtable_insert(strbuf, f->ref);
  132865. + vallen = s - name - 1;
  132866. +
  132867. + emit->property(etarget, NULL);
  132868. + emit->cell(etarget, vallen + 1);
  132869. + emit->cell(etarget, nameoff);
  132870. +
  132871. + if ((vi->flags & FTF_VARALIGN) && vallen >= 8)
  132872. + emit->align(etarget, 8);
  132873. +
  132874. + emit->string(etarget, name, vallen);
  132875. + emit->align(etarget, sizeof(cell_t));
  132876. +
  132877. + free(name);
  132878. + }
  132879. +
  132880. + emit->endnode(etarget, tree->labels);
  132881. + }
  132882. +
  132883. + /* add the local fixup property */
  132884. + if (tree->local_fixups) {
  132885. +
  132886. + /* emit the external fixups */
  132887. + emit->beginnode(etarget, NULL);
  132888. + emit->string(etarget, "__local_fixups__", 0);
  132889. + emit->align(etarget, sizeof(cell_t));
  132890. +
  132891. + namesz = 0;
  132892. + for_each_local_fixup_entry(tree, fe) {
  132893. + fullpath = fe->node->fullpath;
  132894. + if (fullpath[0] == '\0')
  132895. + fullpath = "/";
  132896. + namesz += strlen(fullpath) + 1;
  132897. + namesz += strlen(fe->prop->name) + 1;
  132898. + namesz += 32; /* space for :<number> + '\0' */
  132899. + }
  132900. +
  132901. + name = xmalloc(namesz);
  132902. +
  132903. + s = name;
  132904. + for_each_local_fixup_entry(tree, fe) {
  132905. + fullpath = fe->node->fullpath;
  132906. + if (fullpath[0] == '\0')
  132907. + fullpath = "/";
  132908. + snprintf(s, name + namesz - s, "%s:%s:%d",
  132909. + fullpath, fe->prop->name,
  132910. + fe->offset);
  132911. + s += strlen(s) + 1;
  132912. + }
  132913. +
  132914. + nameoff = stringtable_insert(strbuf, "fixup");
  132915. + vallen = s - name - 1;
  132916. +
  132917. + emit->property(etarget, NULL);
  132918. + emit->cell(etarget, vallen + 1);
  132919. + emit->cell(etarget, nameoff);
  132920. +
  132921. + if ((vi->flags & FTF_VARALIGN) && vallen >= 8)
  132922. + emit->align(etarget, 8);
  132923. +
  132924. + emit->string(etarget, name, vallen);
  132925. + emit->align(etarget, sizeof(cell_t));
  132926. +
  132927. + free(name);
  132928. +
  132929. + emit->endnode(etarget, tree->labels);
  132930. + }
  132931. +
  132932. +no_symbols:
  132933. emit->endnode(etarget, tree->labels);
  132934. }
  132935. diff -Nur linux-3.18.14/scripts/dtc/fstree.c linux-rpi/scripts/dtc/fstree.c
  132936. --- linux-3.18.14/scripts/dtc/fstree.c 2015-05-20 10:04:50.000000000 -0500
  132937. +++ linux-rpi/scripts/dtc/fstree.c 2015-05-31 14:46:14.189660949 -0500
  132938. @@ -37,26 +37,26 @@
  132939. tree = build_node(NULL, NULL);
  132940. while ((de = readdir(d)) != NULL) {
  132941. - char *tmpnam;
  132942. + char *tmpname;
  132943. if (streq(de->d_name, ".")
  132944. || streq(de->d_name, ".."))
  132945. continue;
  132946. - tmpnam = join_path(dirname, de->d_name);
  132947. + tmpname = join_path(dirname, de->d_name);
  132948. - if (lstat(tmpnam, &st) < 0)
  132949. - die("stat(%s): %s\n", tmpnam, strerror(errno));
  132950. + if (lstat(tmpname, &st) < 0)
  132951. + die("stat(%s): %s\n", tmpname, strerror(errno));
  132952. if (S_ISREG(st.st_mode)) {
  132953. struct property *prop;
  132954. FILE *pfile;
  132955. - pfile = fopen(tmpnam, "r");
  132956. + pfile = fopen(tmpname, "rb");
  132957. if (! pfile) {
  132958. fprintf(stderr,
  132959. "WARNING: Cannot open %s: %s\n",
  132960. - tmpnam, strerror(errno));
  132961. + tmpname, strerror(errno));
  132962. } else {
  132963. prop = build_property(xstrdup(de->d_name),
  132964. data_copy_file(pfile,
  132965. @@ -67,12 +67,12 @@
  132966. } else if (S_ISDIR(st.st_mode)) {
  132967. struct node *newchild;
  132968. - newchild = read_fstree(tmpnam);
  132969. + newchild = read_fstree(tmpname);
  132970. newchild = name_node(newchild, xstrdup(de->d_name));
  132971. add_child(tree, newchild);
  132972. }
  132973. - free(tmpnam);
  132974. + free(tmpname);
  132975. }
  132976. closedir(d);
  132977. diff -Nur linux-3.18.14/scripts/dtc/livetree.c linux-rpi/scripts/dtc/livetree.c
  132978. --- linux-3.18.14/scripts/dtc/livetree.c 2015-05-20 10:04:50.000000000 -0500
  132979. +++ linux-rpi/scripts/dtc/livetree.c 2015-05-31 14:46:14.197660949 -0500
  132980. @@ -511,7 +511,9 @@
  132981. struct node *get_node_by_ref(struct node *tree, const char *ref)
  132982. {
  132983. - if (ref[0] == '/')
  132984. + if (streq(ref, "/"))
  132985. + return tree;
  132986. + else if (ref[0] == '/')
  132987. return get_node_by_path(tree, ref);
  132988. else
  132989. return get_node_by_label(tree, ref);
  132990. diff -Nur linux-3.18.14/scripts/dtc/srcpos.c linux-rpi/scripts/dtc/srcpos.c
  132991. --- linux-3.18.14/scripts/dtc/srcpos.c 2015-05-20 10:04:50.000000000 -0500
  132992. +++ linux-rpi/scripts/dtc/srcpos.c 2015-05-31 14:46:14.197660949 -0500
  132993. @@ -34,7 +34,7 @@
  132994. static struct search_path *search_path_head, **search_path_tail;
  132995. -static char *dirname(const char *path)
  132996. +static char *get_dirname(const char *path)
  132997. {
  132998. const char *slash = strrchr(path, '/');
  132999. @@ -77,7 +77,7 @@
  133000. else
  133001. fullname = join_path(dirname, fname);
  133002. - *fp = fopen(fullname, "r");
  133003. + *fp = fopen(fullname, "rb");
  133004. if (!*fp) {
  133005. free(fullname);
  133006. fullname = NULL;
  133007. @@ -150,7 +150,7 @@
  133008. srcfile = xmalloc(sizeof(*srcfile));
  133009. srcfile->f = srcfile_relative_open(fname, &srcfile->name);
  133010. - srcfile->dir = dirname(srcfile->name);
  133011. + srcfile->dir = get_dirname(srcfile->name);
  133012. srcfile->prev = current_srcfile;
  133013. srcfile->lineno = 1;
  133014. @@ -159,7 +159,7 @@
  133015. current_srcfile = srcfile;
  133016. }
  133017. -int srcfile_pop(void)
  133018. +bool srcfile_pop(void)
  133019. {
  133020. struct srcfile_state *srcfile = current_srcfile;
  133021. @@ -177,7 +177,7 @@
  133022. * fix this we could either allocate all the files from a
  133023. * table, or use a pool allocator. */
  133024. - return current_srcfile ? 1 : 0;
  133025. + return current_srcfile ? true : false;
  133026. }
  133027. void srcfile_add_search_path(const char *dirname)
  133028. @@ -290,42 +290,27 @@
  133029. return pos_str;
  133030. }
  133031. -void
  133032. -srcpos_verror(struct srcpos *pos, char const *fmt, va_list va)
  133033. +void srcpos_verror(struct srcpos *pos, const char *prefix,
  133034. + const char *fmt, va_list va)
  133035. {
  133036. - const char *srcstr;
  133037. -
  133038. - srcstr = srcpos_string(pos);
  133039. + char *srcstr;
  133040. - fprintf(stderr, "Error: %s ", srcstr);
  133041. - vfprintf(stderr, fmt, va);
  133042. - fprintf(stderr, "\n");
  133043. -}
  133044. + srcstr = srcpos_string(pos);
  133045. -void
  133046. -srcpos_error(struct srcpos *pos, char const *fmt, ...)
  133047. -{
  133048. - va_list va;
  133049. + fprintf(stderr, "%s: %s ", prefix, srcstr);
  133050. + vfprintf(stderr, fmt, va);
  133051. + fprintf(stderr, "\n");
  133052. - va_start(va, fmt);
  133053. - srcpos_verror(pos, fmt, va);
  133054. - va_end(va);
  133055. + free(srcstr);
  133056. }
  133057. -
  133058. -void
  133059. -srcpos_warn(struct srcpos *pos, char const *fmt, ...)
  133060. +void srcpos_error(struct srcpos *pos, const char *prefix,
  133061. + const char *fmt, ...)
  133062. {
  133063. - const char *srcstr;
  133064. va_list va;
  133065. - va_start(va, fmt);
  133066. -
  133067. - srcstr = srcpos_string(pos);
  133068. -
  133069. - fprintf(stderr, "Warning: %s ", srcstr);
  133070. - vfprintf(stderr, fmt, va);
  133071. - fprintf(stderr, "\n");
  133072. + va_start(va, fmt);
  133073. + srcpos_verror(pos, prefix, fmt, va);
  133074. va_end(va);
  133075. }
  133076. diff -Nur linux-3.18.14/scripts/dtc/srcpos.h linux-rpi/scripts/dtc/srcpos.h
  133077. --- linux-3.18.14/scripts/dtc/srcpos.h 2015-05-20 10:04:50.000000000 -0500
  133078. +++ linux-rpi/scripts/dtc/srcpos.h 2015-05-31 14:46:14.197660949 -0500
  133079. @@ -21,6 +21,7 @@
  133080. #define _SRCPOS_H_
  133081. #include <stdio.h>
  133082. +#include <stdbool.h>
  133083. struct srcfile_state {
  133084. FILE *f;
  133085. @@ -55,7 +56,7 @@
  133086. FILE *srcfile_relative_open(const char *fname, char **fullnamep);
  133087. void srcfile_push(const char *fname);
  133088. -int srcfile_pop(void);
  133089. +bool srcfile_pop(void);
  133090. /**
  133091. * Add a new directory to the search path for input files
  133092. @@ -106,12 +107,12 @@
  133093. extern char *srcpos_string(struct srcpos *pos);
  133094. extern void srcpos_dump(struct srcpos *pos);
  133095. -extern void srcpos_verror(struct srcpos *pos, char const *, va_list va)
  133096. - __attribute__((format(printf, 2, 0)));
  133097. -extern void srcpos_error(struct srcpos *pos, char const *, ...)
  133098. - __attribute__((format(printf, 2, 3)));
  133099. -extern void srcpos_warn(struct srcpos *pos, char const *, ...)
  133100. - __attribute__((format(printf, 2, 3)));
  133101. +extern void srcpos_verror(struct srcpos *pos, const char *prefix,
  133102. + const char *fmt, va_list va)
  133103. + __attribute__((format(printf, 3, 0)));
  133104. +extern void srcpos_error(struct srcpos *pos, const char *prefix,
  133105. + const char *fmt, ...)
  133106. + __attribute__((format(printf, 3, 4)));
  133107. extern void srcpos_set_line(char *f, int l);
  133108. diff -Nur linux-3.18.14/scripts/dtc/treesource.c linux-rpi/scripts/dtc/treesource.c
  133109. --- linux-3.18.14/scripts/dtc/treesource.c 2015-05-20 10:04:50.000000000 -0500
  133110. +++ linux-rpi/scripts/dtc/treesource.c 2015-05-31 14:46:14.197660949 -0500
  133111. @@ -26,12 +26,12 @@
  133112. extern YYLTYPE yylloc;
  133113. struct boot_info *the_boot_info;
  133114. -int treesource_error;
  133115. +bool treesource_error;
  133116. struct boot_info *dt_from_source(const char *fname)
  133117. {
  133118. the_boot_info = NULL;
  133119. - treesource_error = 0;
  133120. + treesource_error = false;
  133121. srcfile_push(fname);
  133122. yyin = current_srcfile->f;
  133123. @@ -54,9 +54,9 @@
  133124. fputc('\t', f);
  133125. }
  133126. -static int isstring(char c)
  133127. +static bool isstring(char c)
  133128. {
  133129. - return (isprint(c)
  133130. + return (isprint((unsigned char)c)
  133131. || (c == '\0')
  133132. || strchr("\a\b\t\n\v\f\r", c));
  133133. }
  133134. @@ -109,7 +109,7 @@
  133135. break;
  133136. case '\0':
  133137. fprintf(f, "\", ");
  133138. - while (m && (m->offset < i)) {
  133139. + while (m && (m->offset <= (i + 1))) {
  133140. if (m->type == LABEL) {
  133141. assert(m->offset == (i+1));
  133142. fprintf(f, "%s: ", m->ref);
  133143. @@ -119,7 +119,7 @@
  133144. fprintf(f, "\"");
  133145. break;
  133146. default:
  133147. - if (isprint(c))
  133148. + if (isprint((unsigned char)c))
  133149. fprintf(f, "%c", c);
  133150. else
  133151. fprintf(f, "\\x%02hhx", c);
  133152. @@ -178,7 +178,7 @@
  133153. m = m->next;
  133154. }
  133155. - fprintf(f, "%02hhx", *bp++);
  133156. + fprintf(f, "%02hhx", (unsigned char)(*bp++));
  133157. if ((const void *)bp >= propend)
  133158. break;
  133159. fprintf(f, " ");
  133160. diff -Nur linux-3.18.14/scripts/dtc/util.c linux-rpi/scripts/dtc/util.c
  133161. --- linux-3.18.14/scripts/dtc/util.c 2015-05-20 10:04:50.000000000 -0500
  133162. +++ linux-rpi/scripts/dtc/util.c 2015-05-31 14:46:14.197660949 -0500
  133163. @@ -39,11 +39,11 @@
  133164. char *xstrdup(const char *s)
  133165. {
  133166. int len = strlen(s) + 1;
  133167. - char *dup = xmalloc(len);
  133168. + char *d = xmalloc(len);
  133169. - memcpy(dup, s, len);
  133170. + memcpy(d, s, len);
  133171. - return dup;
  133172. + return d;
  133173. }
  133174. char *join_path(const char *path, const char *name)
  133175. @@ -70,7 +70,7 @@
  133176. return str;
  133177. }
  133178. -int util_is_printable_string(const void *data, int len)
  133179. +bool util_is_printable_string(const void *data, int len)
  133180. {
  133181. const char *s = data;
  133182. const char *ss, *se;
  133183. @@ -87,7 +87,7 @@
  133184. while (s < se) {
  133185. ss = s;
  133186. - while (s < se && *s && isprint(*s))
  133187. + while (s < se && *s && isprint((unsigned char)*s))
  133188. s++;
  133189. /* not zero, or not done yet */
  133190. @@ -219,10 +219,6 @@
  133191. if (offset == bufsize) {
  133192. bufsize *= 2;
  133193. buf = xrealloc(buf, bufsize);
  133194. - if (!buf) {
  133195. - ret = ENOMEM;
  133196. - break;
  133197. - }
  133198. }
  133199. ret = read(fd, &buf[offset], bufsize - offset);
  133200. @@ -375,9 +371,9 @@
  133201. const uint32_t *cell = (const uint32_t *)data;
  133202. printf(" = <");
  133203. - for (i = 0; i < len; i += 4)
  133204. + for (i = 0, len /= 4; i < len; i++)
  133205. printf("0x%08x%s", fdt32_to_cpu(cell[i]),
  133206. - i < (len - 4) ? " " : "");
  133207. + i < (len - 1) ? " " : "");
  133208. printf(">");
  133209. } else {
  133210. printf(" = [");
  133211. diff -Nur linux-3.18.14/scripts/dtc/util.h linux-rpi/scripts/dtc/util.h
  133212. --- linux-3.18.14/scripts/dtc/util.h 2015-05-20 10:04:50.000000000 -0500
  133213. +++ linux-rpi/scripts/dtc/util.h 2015-05-31 14:46:14.197660949 -0500
  133214. @@ -2,6 +2,7 @@
  133215. #define _UTIL_H
  133216. #include <stdarg.h>
  133217. +#include <stdbool.h>
  133218. #include <getopt.h>
  133219. /*
  133220. @@ -33,6 +34,7 @@
  133221. va_start(ap, str);
  133222. fprintf(stderr, "FATAL ERROR: ");
  133223. vfprintf(stderr, str, ap);
  133224. + va_end(ap);
  133225. exit(1);
  133226. }
  133227. @@ -68,7 +70,7 @@
  133228. * @param len The string length including terminator
  133229. * @return 1 if a valid printable string, 0 if not
  133230. */
  133231. -int util_is_printable_string(const void *data, int len);
  133232. +bool util_is_printable_string(const void *data, int len);
  133233. /*
  133234. * Parse an escaped character starting at index i in string s. The resulting
  133235. diff -Nur linux-3.18.14/scripts/dtc/version_gen.h linux-rpi/scripts/dtc/version_gen.h
  133236. --- linux-3.18.14/scripts/dtc/version_gen.h 2015-05-20 10:04:50.000000000 -0500
  133237. +++ linux-rpi/scripts/dtc/version_gen.h 2015-05-31 14:46:14.197660949 -0500
  133238. @@ -1 +1 @@
  133239. -#define DTC_VERSION "DTC 1.4.0-dirty"
  133240. +#define DTC_VERSION "DTC 1.4.1-g36c70742"
  133241. diff -Nur linux-3.18.14/scripts/knlinfo linux-rpi/scripts/knlinfo
  133242. --- linux-3.18.14/scripts/knlinfo 1969-12-31 18:00:00.000000000 -0600
  133243. +++ linux-rpi/scripts/knlinfo 2015-05-31 14:46:14.205660949 -0500
  133244. @@ -0,0 +1,167 @@
  133245. +#!/usr/bin/env perl
  133246. +# ----------------------------------------------------------------------
  133247. +# knlinfo by Phil Elwell for Raspberry Pi
  133248. +#
  133249. +# (c) 2014,2015 Raspberry Pi (Trading) Limited <info@raspberrypi.org>
  133250. +#
  133251. +# Licensed under the terms of the GNU General Public License.
  133252. +# ----------------------------------------------------------------------
  133253. +
  133254. +use strict;
  133255. +use integer;
  133256. +
  133257. +use Fcntl ":seek";
  133258. +
  133259. +my $trailer_magic = 'RPTL';
  133260. +
  133261. +my %atom_formats =
  133262. +(
  133263. + 'DTOK' => \&format_bool,
  133264. + 'KVer' => \&format_string,
  133265. +);
  133266. +
  133267. +if (@ARGV != 1)
  133268. +{
  133269. + print ("Usage: knlinfo <kernel image>\n");
  133270. + exit(1);
  133271. +}
  133272. +
  133273. +my $kernel_file = $ARGV[0];
  133274. +
  133275. +
  133276. +my ($atoms, $pos) = read_trailer($kernel_file);
  133277. +
  133278. +exit(1) if (!$atoms);
  133279. +
  133280. +printf("Kernel trailer found at %d/0x%x:\n", $pos, $pos);
  133281. +
  133282. +foreach my $atom (@$atoms)
  133283. +{
  133284. + printf(" %s: %s\n", $atom->[0], format_atom($atom));
  133285. +}
  133286. +
  133287. +exit(0);
  133288. +
  133289. +sub read_trailer
  133290. +{
  133291. + my ($kernel_file) = @_;
  133292. + my $fh;
  133293. +
  133294. + if (!open($fh, '<', $kernel_file))
  133295. + {
  133296. + print ("* Failed to open '$kernel_file'\n");
  133297. + return undef;
  133298. + }
  133299. +
  133300. + if (!seek($fh, -12, SEEK_END))
  133301. + {
  133302. + print ("* seek error in '$kernel_file'\n");
  133303. + return undef;
  133304. + }
  133305. +
  133306. + my $last_bytes;
  133307. + sysread($fh, $last_bytes, 12);
  133308. +
  133309. + my ($trailer_len, $data_len, $magic) = unpack('VVa4', $last_bytes);
  133310. +
  133311. + if (($magic ne $trailer_magic) || ($data_len != 4))
  133312. + {
  133313. + print ("* no trailer\n");
  133314. + return undef;
  133315. + }
  133316. + if (!seek($fh, -12, SEEK_END))
  133317. + {
  133318. + print ("* seek error in '$kernel_file'\n");
  133319. + return undef;
  133320. + }
  133321. +
  133322. + $trailer_len -= 12;
  133323. +
  133324. + while ($trailer_len > 0)
  133325. + {
  133326. + if ($trailer_len < 8)
  133327. + {
  133328. + print ("* truncated atom header in trailer\n");
  133329. + return undef;
  133330. + }
  133331. + if (!seek($fh, -8, SEEK_CUR))
  133332. + {
  133333. + print ("* seek error in '$kernel_file'\n");
  133334. + return undef;
  133335. + }
  133336. + $trailer_len -= 8;
  133337. +
  133338. + my $atom_hdr;
  133339. + sysread($fh, $atom_hdr, 8);
  133340. + my ($atom_len, $atom_type) = unpack('Va4', $atom_hdr);
  133341. +
  133342. + if ($trailer_len < $atom_len)
  133343. + {
  133344. + print ("* truncated atom data in trailer\n");
  133345. + return undef;
  133346. + }
  133347. +
  133348. + my $rounded_len = (($atom_len + 3) & ~3);
  133349. + if (!seek($fh, -(8 + $rounded_len), SEEK_CUR))
  133350. + {
  133351. + print ("* seek error in '$kernel_file'\n");
  133352. + return undef;
  133353. + }
  133354. + $trailer_len -= $rounded_len;
  133355. +
  133356. + my $atom_data;
  133357. + sysread($fh, $atom_data, $atom_len);
  133358. +
  133359. + if (!seek($fh, -$atom_len, SEEK_CUR))
  133360. + {
  133361. + print ("* seek error in '$kernel_file'\n");
  133362. + return undef;
  133363. + }
  133364. +
  133365. + push @$atoms, [ $atom_type, $atom_data ];
  133366. + }
  133367. +
  133368. + if (($$atoms[-1][0] eq "\x00\x00\x00\x00") &&
  133369. + ($$atoms[-1][1] eq ""))
  133370. + {
  133371. + pop @$atoms;
  133372. + }
  133373. + else
  133374. + {
  133375. + print ("* end marker missing from trailer\n");
  133376. + }
  133377. +
  133378. + return ($atoms, tell($fh));
  133379. +}
  133380. +
  133381. +sub format_atom
  133382. +{
  133383. + my ($atom) = @_;
  133384. +
  133385. + my $format_func = $atom_formats{$atom->[0]} || \&format_hex;
  133386. + return $format_func->($atom->[1]);
  133387. +}
  133388. +
  133389. +sub format_bool
  133390. +{
  133391. + my ($data) = @_;
  133392. + return unpack('V', $data) ? 'true' : 'false';
  133393. +}
  133394. +
  133395. +sub format_int
  133396. +{
  133397. + my ($data) = @_;
  133398. + return unpack('V', $data);
  133399. +}
  133400. +
  133401. +sub format_string
  133402. +{
  133403. + my ($data) = @_;
  133404. + return '"'.$data.'"';
  133405. +}
  133406. +
  133407. +sub format_hex
  133408. +{
  133409. + my ($data) = @_;
  133410. + return unpack('H*', $data);
  133411. +}
  133412. diff -Nur linux-3.18.14/scripts/mkknlimg linux-rpi/scripts/mkknlimg
  133413. --- linux-3.18.14/scripts/mkknlimg 1969-12-31 18:00:00.000000000 -0600
  133414. +++ linux-rpi/scripts/mkknlimg 2015-05-31 14:46:14.205660949 -0500
  133415. @@ -0,0 +1,260 @@
  133416. +#!/usr/bin/env perl
  133417. +# ----------------------------------------------------------------------
  133418. +# mkknlimg by Phil Elwell for Raspberry Pi
  133419. +# based on extract-ikconfig Dick Streefland
  133420. +#
  133421. +# (c) 2009,2010 Dick Streefland <dick@streefland.net>
  133422. +# (c) 2014,2015 Raspberry Pi (Trading) Limited <info@raspberrypi.org>
  133423. +#
  133424. +# Licensed under the terms of the GNU General Public License.
  133425. +# ----------------------------------------------------------------------
  133426. +
  133427. +use strict;
  133428. +use warnings;
  133429. +use integer;
  133430. +
  133431. +my $trailer_magic = 'RPTL';
  133432. +
  133433. +my $tmpfile1 = "/tmp/mkknlimg_$$.1";
  133434. +my $tmpfile2 = "/tmp/mkknlimg_$$.2";
  133435. +
  133436. +my $dtok = 0;
  133437. +
  133438. +while (@ARGV && ($ARGV[0] =~ /^-/))
  133439. +{
  133440. + my $arg = shift(@ARGV);
  133441. + if ($arg eq '--dtok')
  133442. + {
  133443. + $dtok = 1;
  133444. + }
  133445. + else
  133446. + {
  133447. + print ("* Unknown option '$arg'\n");
  133448. + usage();
  133449. + }
  133450. +}
  133451. +
  133452. +usage() if (@ARGV != 2);
  133453. +
  133454. +my $kernel_file = $ARGV[0];
  133455. +my $out_file = $ARGV[1];
  133456. +
  133457. +if (! -r $kernel_file)
  133458. +{
  133459. + print ("* File '$kernel_file' not found\n");
  133460. + usage();
  133461. +}
  133462. +
  133463. +my @wanted_config_lines =
  133464. +(
  133465. + 'CONFIG_BCM2708_DT'
  133466. +);
  133467. +
  133468. +my @wanted_strings =
  133469. +(
  133470. + 'bcm2708_fb',
  133471. + 'brcm,bcm2708-pinctrl',
  133472. + 'brcm,bcm2835-gpio',
  133473. + 'of_find_property'
  133474. +);
  133475. +
  133476. +my $res = try_extract($kernel_file, $tmpfile1);
  133477. +$res = try_decompress('\037\213\010', 'xy', 'gunzip', 0,
  133478. + $kernel_file, $tmpfile1, $tmpfile2) if (!$res);
  133479. +$res = try_decompress('\3757zXZ\000', 'abcde', 'unxz --single-stream', -1,
  133480. + $kernel_file, $tmpfile1, $tmpfile2) if (!$res);
  133481. +$res = try_decompress('BZh', 'xy', 'bunzip2', 0,
  133482. + $kernel_file, $tmpfile1, $tmpfile2) if (!$res);
  133483. +$res = try_decompress('\135\0\0\0', 'xxx', 'unlzma', 0,
  133484. + $kernel_file, $tmpfile1, $tmpfile2) if (!$res);
  133485. +$res = try_decompress('\211\114\132', 'xy', 'lzop -d', 0,
  133486. + $kernel_file, $tmpfile1, $tmpfile2) if (!$res);
  133487. +$res = try_decompress('\002\041\114\030', 'xy', 'lz4 -d', 1,
  133488. + $kernel_file, $tmpfile1, $tmpfile2) if (!$res);
  133489. +
  133490. +my $append_trailer;
  133491. +my $trailer;
  133492. +my $kver = '?';
  133493. +
  133494. +$append_trailer = $dtok;
  133495. +
  133496. +if ($res)
  133497. +{
  133498. + $kver = $res->{''} || '?';
  133499. + print("Version: $kver\n");
  133500. +
  133501. + $append_trailer = $dtok;
  133502. + if (!$dtok)
  133503. + {
  133504. + if (config_bool($res, 'bcm2708_fb'))
  133505. + {
  133506. + $dtok ||= config_bool($res, 'CONFIG_BCM2708_DT');
  133507. + $dtok ||= config_bool($res, 'brcm,bcm2708-pinctrl');
  133508. + $dtok ||= config_bool($res, 'brcm,bcm2835-gpio');
  133509. + $append_trailer = 1;
  133510. + }
  133511. + else
  133512. + {
  133513. + print ("* This doesn't look like a Raspberry Pi kernel. In pass-through mode.\n");
  133514. + }
  133515. + }
  133516. +}
  133517. +elsif (!$dtok)
  133518. +{
  133519. + print ("* Is this a valid kernel? In pass-through mode.\n");
  133520. +}
  133521. +
  133522. +if ($append_trailer)
  133523. +{
  133524. + printf("DT: %s\n", $dtok ? "y" : "n");
  133525. +
  133526. + my @atoms;
  133527. +
  133528. + push @atoms, [ $trailer_magic, pack('V', 0) ];
  133529. + push @atoms, [ 'KVer', $kver ];
  133530. + push @atoms, [ 'DTOK', pack('V', $dtok) ];
  133531. +
  133532. + $trailer = pack_trailer(\@atoms);
  133533. + $atoms[0]->[1] = pack('V', length($trailer));
  133534. +
  133535. + $trailer = pack_trailer(\@atoms);
  133536. +}
  133537. +
  133538. +my $ofh;
  133539. +my $total_len = 0;
  133540. +
  133541. +if ($out_file eq $kernel_file)
  133542. +{
  133543. + die "* Failed to open '$out_file' for append\n"
  133544. + if (!open($ofh, '>>', $out_file));
  133545. + $total_len = tell($ofh);
  133546. +}
  133547. +else
  133548. +{
  133549. + die "* Failed to open '$kernel_file'\n"
  133550. + if (!open(my $ifh, '<', $kernel_file));
  133551. + die "* Failed to create '$out_file'\n"
  133552. + if (!open($ofh, '>', $out_file));
  133553. +
  133554. + my $copybuf;
  133555. + while (1)
  133556. + {
  133557. + my $bytes = sysread($ifh, $copybuf, 64*1024);
  133558. + last if (!$bytes);
  133559. + syswrite($ofh, $copybuf, $bytes);
  133560. + $total_len += $bytes;
  133561. + }
  133562. + close($ifh);
  133563. +}
  133564. +
  133565. +if ($trailer)
  133566. +{
  133567. + # Pad to word-alignment
  133568. + syswrite($ofh, "\x000\x000\x000", (-$total_len & 0x3));
  133569. + syswrite($ofh, $trailer);
  133570. +}
  133571. +
  133572. +close($ofh);
  133573. +
  133574. +exit($trailer ? 0 : 1);
  133575. +
  133576. +END {
  133577. + unlink($tmpfile1) if ($tmpfile1);
  133578. + unlink($tmpfile2) if ($tmpfile2);
  133579. +}
  133580. +
  133581. +
  133582. +sub usage
  133583. +{
  133584. + print ("Usage: mkknlimg [--dtok] <vmlinux|zImage|bzImage> <outfile>\n");
  133585. + exit(1);
  133586. +}
  133587. +
  133588. +sub try_extract
  133589. +{
  133590. + my ($knl, $tmp) = @_;
  133591. +
  133592. + my $ver = `strings "$knl" | grep -a -E "^Linux version [1-9]"`;
  133593. +
  133594. + return undef if (!$ver);
  133595. +
  133596. + chomp($ver);
  133597. +
  133598. + my $res = { ''=>$ver };
  133599. + my $string_pattern = '^('.join('|', @wanted_strings).')$';
  133600. +
  133601. + my @matches = `strings \"$knl\" | grep -E \"$string_pattern\"`;
  133602. + foreach my $match (@matches)
  133603. + {
  133604. + chomp($match);
  133605. + $res->{$match} = 1;
  133606. + }
  133607. +
  133608. + my $config_pattern = '^('.join('|', @wanted_config_lines).')=(.*)$';
  133609. + my $cf1 = 'IKCFG_ST\037\213\010';
  133610. + my $cf2 = '0123456789';
  133611. +
  133612. + my $pos = `tr "$cf1\n$cf2" "\n$cf2=" < "$knl" | grep -abo "^$cf2"`;
  133613. + if ($pos)
  133614. + {
  133615. + $pos =~ s/:.*[\r\n]*$//s;
  133616. + $pos += 8;
  133617. + my $err = (system("tail -c+$pos \"$knl\" | zcat > $tmp 2> /dev/null") >> 8);
  133618. + if (($err == 0) || ($err == 2))
  133619. + {
  133620. + if (open(my $fh, '<', $tmp))
  133621. + {
  133622. + while (my $line = <$fh>)
  133623. + {
  133624. + chomp($line);
  133625. + $res->{$1} = $2 if ($line =~ /$config_pattern/);
  133626. + }
  133627. +
  133628. + close($fh);
  133629. + }
  133630. + }
  133631. + }
  133632. +
  133633. + return $res;
  133634. +}
  133635. +
  133636. +
  133637. +sub try_decompress
  133638. +{
  133639. + my ($magic, $subst, $zcat, $idx, $knl, $tmp1, $tmp2) = @_;
  133640. +
  133641. + my $pos = `tr "$magic\n$subst" "\n$subst=" < "$knl" | grep -abo "^$subst"`;
  133642. + if ($pos)
  133643. + {
  133644. + chomp($pos);
  133645. + $pos = (split(/[\r\n]+/, $pos))[$idx];
  133646. + return undef if (!defined($pos));
  133647. + $pos =~ s/:.*[\r\n]*$//s;
  133648. + my $cmd = "tail -c+$pos \"$knl\" | $zcat > $tmp2 2> /dev/null";
  133649. + my $err = (system($cmd) >> 8);
  133650. + return undef if (($err != 0) && ($err != 2));
  133651. +
  133652. + return try_extract($tmp2, $tmp1);
  133653. + }
  133654. +
  133655. + return undef;
  133656. +}
  133657. +
  133658. +sub pack_trailer
  133659. +{
  133660. + my ($atoms) = @_;
  133661. + my $trailer = pack('VV', 0, 0);
  133662. + for (my $i = $#$atoms; $i>=0; $i--)
  133663. + {
  133664. + my $atom = $atoms->[$i];
  133665. + $trailer .= pack('a*x!4Va4', $atom->[1], length($atom->[1]), $atom->[0]);
  133666. + }
  133667. + return $trailer;
  133668. +}
  133669. +
  133670. +sub config_bool
  133671. +{
  133672. + my ($configs, $wanted) = @_;
  133673. + my $val = $configs->{$wanted} || 'n';
  133674. + return (($val eq 'y') || ($val eq '1'));
  133675. +}
  133676. diff -Nur linux-3.18.14/sound/arm/bcm2835.c linux-rpi/sound/arm/bcm2835.c
  133677. --- linux-3.18.14/sound/arm/bcm2835.c 1969-12-31 18:00:00.000000000 -0600
  133678. +++ linux-rpi/sound/arm/bcm2835.c 2015-05-31 14:46:14.233660949 -0500
  133679. @@ -0,0 +1,420 @@
  133680. +/*****************************************************************************
  133681. +* Copyright 2011 Broadcom Corporation. All rights reserved.
  133682. +*
  133683. +* Unless you and Broadcom execute a separate written software license
  133684. +* agreement governing use of this software, this software is licensed to you
  133685. +* under the terms of the GNU General Public License version 2, available at
  133686. +* http://www.broadcom.com/licenses/GPLv2.php (the "GPL").
  133687. +*
  133688. +* Notwithstanding the above, under no circumstances may you combine this
  133689. +* software in any way with any other Broadcom software provided under a
  133690. +* license other than the GPL, without Broadcom's express prior written
  133691. +* consent.
  133692. +*****************************************************************************/
  133693. +
  133694. +#include <linux/platform_device.h>
  133695. +
  133696. +#include <linux/init.h>
  133697. +#include <linux/slab.h>
  133698. +#include <linux/module.h>
  133699. +
  133700. +#include "bcm2835.h"
  133701. +
  133702. +/* module parameters (see "Module Parameters") */
  133703. +/* SNDRV_CARDS: maximum number of cards supported by this module */
  133704. +static int index[MAX_SUBSTREAMS] = {[0 ... (MAX_SUBSTREAMS - 1)] = -1 };
  133705. +static char *id[MAX_SUBSTREAMS] = {[0 ... (MAX_SUBSTREAMS - 1)] = NULL };
  133706. +static int enable[MAX_SUBSTREAMS] = {[0 ... (MAX_SUBSTREAMS - 1)] = 1 };
  133707. +
  133708. +/* HACKY global pointers needed for successive probes to work : ssp
  133709. + * But compared against the changes we will have to do in VC audio_ipc code
  133710. + * to export 8 audio_ipc devices as a single IPC device and then monitor all
  133711. + * four devices in a thread, this gets things done quickly and should be easier
  133712. + * to debug if we run into issues
  133713. + */
  133714. +
  133715. +static struct snd_card *g_card = NULL;
  133716. +static bcm2835_chip_t *g_chip = NULL;
  133717. +
  133718. +static int snd_bcm2835_free(bcm2835_chip_t * chip)
  133719. +{
  133720. + kfree(chip);
  133721. + return 0;
  133722. +}
  133723. +
  133724. +/* component-destructor
  133725. + * (see "Management of Cards and Components")
  133726. + */
  133727. +static int snd_bcm2835_dev_free(struct snd_device *device)
  133728. +{
  133729. + return snd_bcm2835_free(device->device_data);
  133730. +}
  133731. +
  133732. +/* chip-specific constructor
  133733. + * (see "Management of Cards and Components")
  133734. + */
  133735. +static int snd_bcm2835_create(struct snd_card *card,
  133736. + struct platform_device *pdev,
  133737. + bcm2835_chip_t ** rchip)
  133738. +{
  133739. + bcm2835_chip_t *chip;
  133740. + int err;
  133741. + static struct snd_device_ops ops = {
  133742. + .dev_free = snd_bcm2835_dev_free,
  133743. + };
  133744. +
  133745. + *rchip = NULL;
  133746. +
  133747. + chip = kzalloc(sizeof(*chip), GFP_KERNEL);
  133748. + if (chip == NULL)
  133749. + return -ENOMEM;
  133750. +
  133751. + chip->card = card;
  133752. +
  133753. + err = snd_device_new(card, SNDRV_DEV_LOWLEVEL, chip, &ops);
  133754. + if (err < 0) {
  133755. + snd_bcm2835_free(chip);
  133756. + return err;
  133757. + }
  133758. +
  133759. + *rchip = chip;
  133760. + return 0;
  133761. +}
  133762. +
  133763. +static int snd_bcm2835_alsa_probe(struct platform_device *pdev)
  133764. +{
  133765. + static int dev;
  133766. + bcm2835_chip_t *chip;
  133767. + struct snd_card *card;
  133768. + int err;
  133769. +
  133770. + if (dev >= MAX_SUBSTREAMS)
  133771. + return -ENODEV;
  133772. +
  133773. + if (!enable[dev]) {
  133774. + dev++;
  133775. + return -ENOENT;
  133776. + }
  133777. +
  133778. + if (dev > 0)
  133779. + goto add_register_map;
  133780. +
  133781. + err = snd_card_new(NULL, index[dev], id[dev], THIS_MODULE, 0, &g_card);
  133782. + if (err < 0)
  133783. + goto out;
  133784. +
  133785. + snd_card_set_dev(g_card, &pdev->dev);
  133786. + strcpy(g_card->driver, "bcm2835");
  133787. + strcpy(g_card->shortname, "bcm2835 ALSA");
  133788. + sprintf(g_card->longname, "%s", g_card->shortname);
  133789. +
  133790. + err = snd_bcm2835_create(g_card, pdev, &chip);
  133791. + if (err < 0) {
  133792. + dev_err(&pdev->dev, "Failed to create bcm2835 chip\n");
  133793. + goto out_bcm2835_create;
  133794. + }
  133795. +
  133796. + g_chip = chip;
  133797. + err = snd_bcm2835_new_pcm(chip);
  133798. + if (err < 0) {
  133799. + dev_err(&pdev->dev, "Failed to create new BCM2835 pcm device\n");
  133800. + goto out_bcm2835_new_pcm;
  133801. + }
  133802. +
  133803. + err = snd_bcm2835_new_spdif_pcm(chip);
  133804. + if (err < 0) {
  133805. + dev_err(&pdev->dev, "Failed to create new BCM2835 spdif pcm device\n");
  133806. + goto out_bcm2835_new_spdif;
  133807. + }
  133808. +
  133809. + err = snd_bcm2835_new_ctl(chip);
  133810. + if (err < 0) {
  133811. + dev_err(&pdev->dev, "Failed to create new BCM2835 ctl\n");
  133812. + goto out_bcm2835_new_ctl;
  133813. + }
  133814. +
  133815. +add_register_map:
  133816. + card = g_card;
  133817. + chip = g_chip;
  133818. +
  133819. + BUG_ON(!(card && chip));
  133820. +
  133821. + chip->avail_substreams |= (1 << dev);
  133822. + chip->pdev[dev] = pdev;
  133823. +
  133824. + if (dev == 0) {
  133825. + err = snd_card_register(card);
  133826. + if (err < 0) {
  133827. + dev_err(&pdev->dev,
  133828. + "Failed to register bcm2835 ALSA card \n");
  133829. + goto out_card_register;
  133830. + }
  133831. + platform_set_drvdata(pdev, card);
  133832. + audio_info("bcm2835 ALSA card created!\n");
  133833. + } else {
  133834. + audio_info("bcm2835 ALSA chip created!\n");
  133835. + platform_set_drvdata(pdev, (void *)dev);
  133836. + }
  133837. +
  133838. + dev++;
  133839. +
  133840. + return 0;
  133841. +
  133842. +out_card_register:
  133843. +out_bcm2835_new_ctl:
  133844. +out_bcm2835_new_spdif:
  133845. +out_bcm2835_new_pcm:
  133846. +out_bcm2835_create:
  133847. + BUG_ON(!g_card);
  133848. + if (snd_card_free(g_card))
  133849. + dev_err(&pdev->dev, "Failed to free Registered alsa card\n");
  133850. + g_card = NULL;
  133851. +out:
  133852. + dev = SNDRV_CARDS; /* stop more avail_substreams from being probed */
  133853. + dev_err(&pdev->dev, "BCM2835 ALSA Probe failed !!\n");
  133854. + return err;
  133855. +}
  133856. +
  133857. +static int snd_bcm2835_alsa_remove(struct platform_device *pdev)
  133858. +{
  133859. + uint32_t idx;
  133860. + void *drv_data;
  133861. +
  133862. + drv_data = platform_get_drvdata(pdev);
  133863. +
  133864. + if (drv_data == (void *)g_card) {
  133865. + /* This is the card device */
  133866. + snd_card_free((struct snd_card *)drv_data);
  133867. + g_card = NULL;
  133868. + g_chip = NULL;
  133869. + } else {
  133870. + idx = (uint32_t) drv_data;
  133871. + if (g_card != NULL) {
  133872. + BUG_ON(!g_chip);
  133873. + /* We pass chip device numbers in audio ipc devices
  133874. + * other than the one we registered our card with
  133875. + */
  133876. + idx = (uint32_t) drv_data;
  133877. + BUG_ON(!idx || idx > MAX_SUBSTREAMS);
  133878. + g_chip->avail_substreams &= ~(1 << idx);
  133879. + /* There should be atleast one substream registered
  133880. + * after we are done here, as it wil be removed when
  133881. + * the *remove* is called for the card device
  133882. + */
  133883. + BUG_ON(!g_chip->avail_substreams);
  133884. + }
  133885. + }
  133886. +
  133887. + platform_set_drvdata(pdev, NULL);
  133888. +
  133889. + return 0;
  133890. +}
  133891. +
  133892. +#ifdef CONFIG_PM
  133893. +static int snd_bcm2835_alsa_suspend(struct platform_device *pdev,
  133894. + pm_message_t state)
  133895. +{
  133896. + return 0;
  133897. +}
  133898. +
  133899. +static int snd_bcm2835_alsa_resume(struct platform_device *pdev)
  133900. +{
  133901. + return 0;
  133902. +}
  133903. +
  133904. +#endif
  133905. +
  133906. +static struct platform_driver bcm2835_alsa0_driver = {
  133907. + .probe = snd_bcm2835_alsa_probe,
  133908. + .remove = snd_bcm2835_alsa_remove,
  133909. +#ifdef CONFIG_PM
  133910. + .suspend = snd_bcm2835_alsa_suspend,
  133911. + .resume = snd_bcm2835_alsa_resume,
  133912. +#endif
  133913. + .driver = {
  133914. + .name = "bcm2835_AUD0",
  133915. + .owner = THIS_MODULE,
  133916. + },
  133917. +};
  133918. +
  133919. +static struct platform_driver bcm2835_alsa1_driver = {
  133920. + .probe = snd_bcm2835_alsa_probe,
  133921. + .remove = snd_bcm2835_alsa_remove,
  133922. +#ifdef CONFIG_PM
  133923. + .suspend = snd_bcm2835_alsa_suspend,
  133924. + .resume = snd_bcm2835_alsa_resume,
  133925. +#endif
  133926. + .driver = {
  133927. + .name = "bcm2835_AUD1",
  133928. + .owner = THIS_MODULE,
  133929. + },
  133930. +};
  133931. +
  133932. +static struct platform_driver bcm2835_alsa2_driver = {
  133933. + .probe = snd_bcm2835_alsa_probe,
  133934. + .remove = snd_bcm2835_alsa_remove,
  133935. +#ifdef CONFIG_PM
  133936. + .suspend = snd_bcm2835_alsa_suspend,
  133937. + .resume = snd_bcm2835_alsa_resume,
  133938. +#endif
  133939. + .driver = {
  133940. + .name = "bcm2835_AUD2",
  133941. + .owner = THIS_MODULE,
  133942. + },
  133943. +};
  133944. +
  133945. +static struct platform_driver bcm2835_alsa3_driver = {
  133946. + .probe = snd_bcm2835_alsa_probe,
  133947. + .remove = snd_bcm2835_alsa_remove,
  133948. +#ifdef CONFIG_PM
  133949. + .suspend = snd_bcm2835_alsa_suspend,
  133950. + .resume = snd_bcm2835_alsa_resume,
  133951. +#endif
  133952. + .driver = {
  133953. + .name = "bcm2835_AUD3",
  133954. + .owner = THIS_MODULE,
  133955. + },
  133956. +};
  133957. +
  133958. +static struct platform_driver bcm2835_alsa4_driver = {
  133959. + .probe = snd_bcm2835_alsa_probe,
  133960. + .remove = snd_bcm2835_alsa_remove,
  133961. +#ifdef CONFIG_PM
  133962. + .suspend = snd_bcm2835_alsa_suspend,
  133963. + .resume = snd_bcm2835_alsa_resume,
  133964. +#endif
  133965. + .driver = {
  133966. + .name = "bcm2835_AUD4",
  133967. + .owner = THIS_MODULE,
  133968. + },
  133969. +};
  133970. +
  133971. +static struct platform_driver bcm2835_alsa5_driver = {
  133972. + .probe = snd_bcm2835_alsa_probe,
  133973. + .remove = snd_bcm2835_alsa_remove,
  133974. +#ifdef CONFIG_PM
  133975. + .suspend = snd_bcm2835_alsa_suspend,
  133976. + .resume = snd_bcm2835_alsa_resume,
  133977. +#endif
  133978. + .driver = {
  133979. + .name = "bcm2835_AUD5",
  133980. + .owner = THIS_MODULE,
  133981. + },
  133982. +};
  133983. +
  133984. +static struct platform_driver bcm2835_alsa6_driver = {
  133985. + .probe = snd_bcm2835_alsa_probe,
  133986. + .remove = snd_bcm2835_alsa_remove,
  133987. +#ifdef CONFIG_PM
  133988. + .suspend = snd_bcm2835_alsa_suspend,
  133989. + .resume = snd_bcm2835_alsa_resume,
  133990. +#endif
  133991. + .driver = {
  133992. + .name = "bcm2835_AUD6",
  133993. + .owner = THIS_MODULE,
  133994. + },
  133995. +};
  133996. +
  133997. +static struct platform_driver bcm2835_alsa7_driver = {
  133998. + .probe = snd_bcm2835_alsa_probe,
  133999. + .remove = snd_bcm2835_alsa_remove,
  134000. +#ifdef CONFIG_PM
  134001. + .suspend = snd_bcm2835_alsa_suspend,
  134002. + .resume = snd_bcm2835_alsa_resume,
  134003. +#endif
  134004. + .driver = {
  134005. + .name = "bcm2835_AUD7",
  134006. + .owner = THIS_MODULE,
  134007. + },
  134008. +};
  134009. +
  134010. +static int bcm2835_alsa_device_init(void)
  134011. +{
  134012. + int err;
  134013. + err = platform_driver_register(&bcm2835_alsa0_driver);
  134014. + if (err) {
  134015. + pr_err("Error registering bcm2835_alsa0_driver %d .\n", err);
  134016. + goto out;
  134017. + }
  134018. +
  134019. + err = platform_driver_register(&bcm2835_alsa1_driver);
  134020. + if (err) {
  134021. + pr_err("Error registering bcm2835_alsa0_driver %d .\n", err);
  134022. + goto unregister_0;
  134023. + }
  134024. +
  134025. + err = platform_driver_register(&bcm2835_alsa2_driver);
  134026. + if (err) {
  134027. + pr_err("Error registering bcm2835_alsa0_driver %d .\n", err);
  134028. + goto unregister_1;
  134029. + }
  134030. +
  134031. + err = platform_driver_register(&bcm2835_alsa3_driver);
  134032. + if (err) {
  134033. + pr_err("Error registering bcm2835_alsa0_driver %d .\n", err);
  134034. + goto unregister_2;
  134035. + }
  134036. +
  134037. + err = platform_driver_register(&bcm2835_alsa4_driver);
  134038. + if (err) {
  134039. + pr_err("Error registering bcm2835_alsa0_driver %d .\n", err);
  134040. + goto unregister_3;
  134041. + }
  134042. +
  134043. + err = platform_driver_register(&bcm2835_alsa5_driver);
  134044. + if (err) {
  134045. + pr_err("Error registering bcm2835_alsa0_driver %d .\n", err);
  134046. + goto unregister_4;
  134047. + }
  134048. +
  134049. + err = platform_driver_register(&bcm2835_alsa6_driver);
  134050. + if (err) {
  134051. + pr_err("Error registering bcm2835_alsa0_driver %d .\n", err);
  134052. + goto unregister_5;
  134053. + }
  134054. +
  134055. + err = platform_driver_register(&bcm2835_alsa7_driver);
  134056. + if (err) {
  134057. + pr_err("Error registering bcm2835_alsa0_driver %d .\n", err);
  134058. + goto unregister_6;
  134059. + }
  134060. +
  134061. + return 0;
  134062. +
  134063. +unregister_6:
  134064. + platform_driver_unregister(&bcm2835_alsa6_driver);
  134065. +unregister_5:
  134066. + platform_driver_unregister(&bcm2835_alsa5_driver);
  134067. +unregister_4:
  134068. + platform_driver_unregister(&bcm2835_alsa4_driver);
  134069. +unregister_3:
  134070. + platform_driver_unregister(&bcm2835_alsa3_driver);
  134071. +unregister_2:
  134072. + platform_driver_unregister(&bcm2835_alsa2_driver);
  134073. +unregister_1:
  134074. + platform_driver_unregister(&bcm2835_alsa1_driver);
  134075. +unregister_0:
  134076. + platform_driver_unregister(&bcm2835_alsa0_driver);
  134077. +out:
  134078. + return err;
  134079. +}
  134080. +
  134081. +static void bcm2835_alsa_device_exit(void)
  134082. +{
  134083. + platform_driver_unregister(&bcm2835_alsa0_driver);
  134084. + platform_driver_unregister(&bcm2835_alsa1_driver);
  134085. + platform_driver_unregister(&bcm2835_alsa2_driver);
  134086. + platform_driver_unregister(&bcm2835_alsa3_driver);
  134087. + platform_driver_unregister(&bcm2835_alsa4_driver);
  134088. + platform_driver_unregister(&bcm2835_alsa5_driver);
  134089. + platform_driver_unregister(&bcm2835_alsa6_driver);
  134090. + platform_driver_unregister(&bcm2835_alsa7_driver);
  134091. +}
  134092. +
  134093. +late_initcall(bcm2835_alsa_device_init);
  134094. +module_exit(bcm2835_alsa_device_exit);
  134095. +
  134096. +MODULE_AUTHOR("Dom Cobley");
  134097. +MODULE_DESCRIPTION("Alsa driver for BCM2835 chip");
  134098. +MODULE_LICENSE("GPL");
  134099. +MODULE_ALIAS("platform:bcm2835_alsa");
  134100. diff -Nur linux-3.18.14/sound/arm/bcm2835-ctl.c linux-rpi/sound/arm/bcm2835-ctl.c
  134101. --- linux-3.18.14/sound/arm/bcm2835-ctl.c 1969-12-31 18:00:00.000000000 -0600
  134102. +++ linux-rpi/sound/arm/bcm2835-ctl.c 2015-05-31 14:46:14.233660949 -0500
  134103. @@ -0,0 +1,323 @@
  134104. +/*****************************************************************************
  134105. +* Copyright 2011 Broadcom Corporation. All rights reserved.
  134106. +*
  134107. +* Unless you and Broadcom execute a separate written software license
  134108. +* agreement governing use of this software, this software is licensed to you
  134109. +* under the terms of the GNU General Public License version 2, available at
  134110. +* http://www.broadcom.com/licenses/GPLv2.php (the "GPL").
  134111. +*
  134112. +* Notwithstanding the above, under no circumstances may you combine this
  134113. +* software in any way with any other Broadcom software provided under a
  134114. +* license other than the GPL, without Broadcom's express prior written
  134115. +* consent.
  134116. +*****************************************************************************/
  134117. +
  134118. +#include <linux/platform_device.h>
  134119. +#include <linux/init.h>
  134120. +#include <linux/io.h>
  134121. +#include <linux/jiffies.h>
  134122. +#include <linux/slab.h>
  134123. +#include <linux/time.h>
  134124. +#include <linux/wait.h>
  134125. +#include <linux/delay.h>
  134126. +#include <linux/moduleparam.h>
  134127. +#include <linux/sched.h>
  134128. +
  134129. +#include <sound/core.h>
  134130. +#include <sound/control.h>
  134131. +#include <sound/pcm.h>
  134132. +#include <sound/pcm_params.h>
  134133. +#include <sound/rawmidi.h>
  134134. +#include <sound/initval.h>
  134135. +#include <sound/tlv.h>
  134136. +#include <sound/asoundef.h>
  134137. +
  134138. +#include "bcm2835.h"
  134139. +
  134140. +/* volume maximum and minimum in terms of 0.01dB */
  134141. +#define CTRL_VOL_MAX 400
  134142. +#define CTRL_VOL_MIN -10239 /* originally -10240 */
  134143. +
  134144. +
  134145. +static int snd_bcm2835_ctl_info(struct snd_kcontrol *kcontrol,
  134146. + struct snd_ctl_elem_info *uinfo)
  134147. +{
  134148. + audio_info(" ... IN\n");
  134149. + if (kcontrol->private_value == PCM_PLAYBACK_VOLUME) {
  134150. + uinfo->type = SNDRV_CTL_ELEM_TYPE_INTEGER;
  134151. + uinfo->count = 1;
  134152. + uinfo->value.integer.min = CTRL_VOL_MIN;
  134153. + uinfo->value.integer.max = CTRL_VOL_MAX; /* 2303 */
  134154. + } else if (kcontrol->private_value == PCM_PLAYBACK_MUTE) {
  134155. + uinfo->type = SNDRV_CTL_ELEM_TYPE_BOOLEAN;
  134156. + uinfo->count = 1;
  134157. + uinfo->value.integer.min = 0;
  134158. + uinfo->value.integer.max = 1;
  134159. + } else if (kcontrol->private_value == PCM_PLAYBACK_DEVICE) {
  134160. + uinfo->type = SNDRV_CTL_ELEM_TYPE_INTEGER;
  134161. + uinfo->count = 1;
  134162. + uinfo->value.integer.min = 0;
  134163. + uinfo->value.integer.max = AUDIO_DEST_MAX-1;
  134164. + }
  134165. + audio_info(" ... OUT\n");
  134166. + return 0;
  134167. +}
  134168. +
  134169. +/* toggles mute on or off depending on the value of nmute, and returns
  134170. + * 1 if the mute value was changed, otherwise 0
  134171. + */
  134172. +static int toggle_mute(struct bcm2835_chip *chip, int nmute)
  134173. +{
  134174. + /* if settings are ok, just return 0 */
  134175. + if(chip->mute == nmute)
  134176. + return 0;
  134177. +
  134178. + /* if the sound is muted then we need to unmute */
  134179. + if(chip->mute == CTRL_VOL_MUTE)
  134180. + {
  134181. + chip->volume = chip->old_volume; /* copy the old volume back */
  134182. + audio_info("Unmuting, old_volume = %d, volume = %d ...\n", chip->old_volume, chip->volume);
  134183. + }
  134184. + else /* otherwise we mute */
  134185. + {
  134186. + chip->old_volume = chip->volume;
  134187. + chip->volume = 26214; /* set volume to minimum level AKA mute */
  134188. + audio_info("Muting, old_volume = %d, volume = %d ...\n", chip->old_volume, chip->volume);
  134189. + }
  134190. +
  134191. + chip->mute = nmute;
  134192. + return 1;
  134193. +}
  134194. +
  134195. +static int snd_bcm2835_ctl_get(struct snd_kcontrol *kcontrol,
  134196. + struct snd_ctl_elem_value *ucontrol)
  134197. +{
  134198. + struct bcm2835_chip *chip = snd_kcontrol_chip(kcontrol);
  134199. +
  134200. + BUG_ON(!chip && !(chip->avail_substreams & AVAIL_SUBSTREAMS_MASK));
  134201. +
  134202. + if (kcontrol->private_value == PCM_PLAYBACK_VOLUME)
  134203. + ucontrol->value.integer.value[0] = chip2alsa(chip->volume);
  134204. + else if (kcontrol->private_value == PCM_PLAYBACK_MUTE)
  134205. + ucontrol->value.integer.value[0] = chip->mute;
  134206. + else if (kcontrol->private_value == PCM_PLAYBACK_DEVICE)
  134207. + ucontrol->value.integer.value[0] = chip->dest;
  134208. +
  134209. + return 0;
  134210. +}
  134211. +
  134212. +static int snd_bcm2835_ctl_put(struct snd_kcontrol *kcontrol,
  134213. + struct snd_ctl_elem_value *ucontrol)
  134214. +{
  134215. + struct bcm2835_chip *chip = snd_kcontrol_chip(kcontrol);
  134216. + int changed = 0;
  134217. +
  134218. + if (kcontrol->private_value == PCM_PLAYBACK_VOLUME) {
  134219. + audio_info("Volume change attempted.. volume = %d new_volume = %d\n", chip->volume, (int)ucontrol->value.integer.value[0]);
  134220. + if (chip->mute == CTRL_VOL_MUTE) {
  134221. + /* changed = toggle_mute(chip, CTRL_VOL_UNMUTE); */
  134222. + return 1; /* should return 0 to signify no change but the mixer takes this as the opposite sign (no idea why) */
  134223. + }
  134224. + if (changed
  134225. + || (ucontrol->value.integer.value[0] != chip2alsa(chip->volume))) {
  134226. +
  134227. + chip->volume = alsa2chip(ucontrol->value.integer.value[0]);
  134228. + changed = 1;
  134229. + }
  134230. +
  134231. + } else if (kcontrol->private_value == PCM_PLAYBACK_MUTE) {
  134232. + /* Now implemented */
  134233. + audio_info(" Mute attempted\n");
  134234. + changed = toggle_mute(chip, ucontrol->value.integer.value[0]);
  134235. +
  134236. + } else if (kcontrol->private_value == PCM_PLAYBACK_DEVICE) {
  134237. + if (ucontrol->value.integer.value[0] != chip->dest) {
  134238. + chip->dest = ucontrol->value.integer.value[0];
  134239. + changed = 1;
  134240. + }
  134241. + }
  134242. +
  134243. + if (changed) {
  134244. + if (bcm2835_audio_set_ctls(chip))
  134245. + printk(KERN_ERR "Failed to set ALSA controls..\n");
  134246. + }
  134247. +
  134248. + return changed;
  134249. +}
  134250. +
  134251. +static DECLARE_TLV_DB_SCALE(snd_bcm2835_db_scale, CTRL_VOL_MIN, 1, 1);
  134252. +
  134253. +static struct snd_kcontrol_new snd_bcm2835_ctl[] = {
  134254. + {
  134255. + .iface = SNDRV_CTL_ELEM_IFACE_MIXER,
  134256. + .name = "PCM Playback Volume",
  134257. + .index = 0,
  134258. + .access = SNDRV_CTL_ELEM_ACCESS_READWRITE | SNDRV_CTL_ELEM_ACCESS_TLV_READ,
  134259. + .private_value = PCM_PLAYBACK_VOLUME,
  134260. + .info = snd_bcm2835_ctl_info,
  134261. + .get = snd_bcm2835_ctl_get,
  134262. + .put = snd_bcm2835_ctl_put,
  134263. + .count = 1,
  134264. + .tlv = {.p = snd_bcm2835_db_scale}
  134265. + },
  134266. + {
  134267. + .iface = SNDRV_CTL_ELEM_IFACE_MIXER,
  134268. + .name = "PCM Playback Switch",
  134269. + .index = 0,
  134270. + .access = SNDRV_CTL_ELEM_ACCESS_READWRITE,
  134271. + .private_value = PCM_PLAYBACK_MUTE,
  134272. + .info = snd_bcm2835_ctl_info,
  134273. + .get = snd_bcm2835_ctl_get,
  134274. + .put = snd_bcm2835_ctl_put,
  134275. + .count = 1,
  134276. + },
  134277. + {
  134278. + .iface = SNDRV_CTL_ELEM_IFACE_MIXER,
  134279. + .name = "PCM Playback Route",
  134280. + .index = 0,
  134281. + .access = SNDRV_CTL_ELEM_ACCESS_READWRITE,
  134282. + .private_value = PCM_PLAYBACK_DEVICE,
  134283. + .info = snd_bcm2835_ctl_info,
  134284. + .get = snd_bcm2835_ctl_get,
  134285. + .put = snd_bcm2835_ctl_put,
  134286. + .count = 1,
  134287. + },
  134288. +};
  134289. +
  134290. +static int snd_bcm2835_spdif_default_info(struct snd_kcontrol *kcontrol,
  134291. + struct snd_ctl_elem_info *uinfo)
  134292. +{
  134293. + uinfo->type = SNDRV_CTL_ELEM_TYPE_IEC958;
  134294. + uinfo->count = 1;
  134295. + return 0;
  134296. +}
  134297. +
  134298. +static int snd_bcm2835_spdif_default_get(struct snd_kcontrol *kcontrol,
  134299. + struct snd_ctl_elem_value *ucontrol)
  134300. +{
  134301. + struct bcm2835_chip *chip = snd_kcontrol_chip(kcontrol);
  134302. + int i;
  134303. +
  134304. + for (i = 0; i < 4; i++)
  134305. + ucontrol->value.iec958.status[i] =
  134306. + (chip->spdif_status >> (i * 8)) && 0xff;
  134307. +
  134308. + return 0;
  134309. +}
  134310. +
  134311. +static int snd_bcm2835_spdif_default_put(struct snd_kcontrol *kcontrol,
  134312. + struct snd_ctl_elem_value *ucontrol)
  134313. +{
  134314. + struct bcm2835_chip *chip = snd_kcontrol_chip(kcontrol);
  134315. + unsigned int val = 0;
  134316. + int i, change;
  134317. +
  134318. + for (i = 0; i < 4; i++)
  134319. + val |= (unsigned int)ucontrol->value.iec958.status[i] << (i * 8);
  134320. +
  134321. + change = val != chip->spdif_status;
  134322. + chip->spdif_status = val;
  134323. +
  134324. + return change;
  134325. +}
  134326. +
  134327. +static int snd_bcm2835_spdif_mask_info(struct snd_kcontrol *kcontrol,
  134328. + struct snd_ctl_elem_info *uinfo)
  134329. +{
  134330. + uinfo->type = SNDRV_CTL_ELEM_TYPE_IEC958;
  134331. + uinfo->count = 1;
  134332. + return 0;
  134333. +}
  134334. +
  134335. +static int snd_bcm2835_spdif_mask_get(struct snd_kcontrol *kcontrol,
  134336. + struct snd_ctl_elem_value *ucontrol)
  134337. +{
  134338. + /* bcm2835 supports only consumer mode and sets all other format flags
  134339. + * automatically. So the only thing left is signalling non-audio
  134340. + * content */
  134341. + ucontrol->value.iec958.status[0] = IEC958_AES0_NONAUDIO;
  134342. + return 0;
  134343. +}
  134344. +
  134345. +static int snd_bcm2835_spdif_stream_info(struct snd_kcontrol *kcontrol,
  134346. + struct snd_ctl_elem_info *uinfo)
  134347. +{
  134348. + uinfo->type = SNDRV_CTL_ELEM_TYPE_IEC958;
  134349. + uinfo->count = 1;
  134350. + return 0;
  134351. +}
  134352. +
  134353. +static int snd_bcm2835_spdif_stream_get(struct snd_kcontrol *kcontrol,
  134354. + struct snd_ctl_elem_value *ucontrol)
  134355. +{
  134356. + struct bcm2835_chip *chip = snd_kcontrol_chip(kcontrol);
  134357. + int i;
  134358. +
  134359. + for (i = 0; i < 4; i++)
  134360. + ucontrol->value.iec958.status[i] =
  134361. + (chip->spdif_status >> (i * 8)) & 0xff;
  134362. + return 0;
  134363. +}
  134364. +
  134365. +static int snd_bcm2835_spdif_stream_put(struct snd_kcontrol *kcontrol,
  134366. + struct snd_ctl_elem_value *ucontrol)
  134367. +{
  134368. + struct bcm2835_chip *chip = snd_kcontrol_chip(kcontrol);
  134369. + unsigned int val = 0;
  134370. + int i, change;
  134371. +
  134372. + for (i = 0; i < 4; i++)
  134373. + val |= (unsigned int)ucontrol->value.iec958.status[i] << (i * 8);
  134374. + change = val != chip->spdif_status;
  134375. + chip->spdif_status = val;
  134376. +
  134377. + return change;
  134378. +}
  134379. +
  134380. +static struct snd_kcontrol_new snd_bcm2835_spdif[] = {
  134381. + {
  134382. + .iface = SNDRV_CTL_ELEM_IFACE_PCM,
  134383. + .name = SNDRV_CTL_NAME_IEC958("", PLAYBACK, DEFAULT),
  134384. + .info = snd_bcm2835_spdif_default_info,
  134385. + .get = snd_bcm2835_spdif_default_get,
  134386. + .put = snd_bcm2835_spdif_default_put
  134387. + },
  134388. + {
  134389. + .access = SNDRV_CTL_ELEM_ACCESS_READ,
  134390. + .iface = SNDRV_CTL_ELEM_IFACE_PCM,
  134391. + .name = SNDRV_CTL_NAME_IEC958("", PLAYBACK, CON_MASK),
  134392. + .info = snd_bcm2835_spdif_mask_info,
  134393. + .get = snd_bcm2835_spdif_mask_get,
  134394. + },
  134395. + {
  134396. + .access = SNDRV_CTL_ELEM_ACCESS_READWRITE |
  134397. + SNDRV_CTL_ELEM_ACCESS_INACTIVE,
  134398. + .iface = SNDRV_CTL_ELEM_IFACE_PCM,
  134399. + .name = SNDRV_CTL_NAME_IEC958("", PLAYBACK, PCM_STREAM),
  134400. + .info = snd_bcm2835_spdif_stream_info,
  134401. + .get = snd_bcm2835_spdif_stream_get,
  134402. + .put = snd_bcm2835_spdif_stream_put,
  134403. + },
  134404. +};
  134405. +
  134406. +int snd_bcm2835_new_ctl(bcm2835_chip_t * chip)
  134407. +{
  134408. + int err;
  134409. + unsigned int idx;
  134410. +
  134411. + strcpy(chip->card->mixername, "Broadcom Mixer");
  134412. + for (idx = 0; idx < ARRAY_SIZE(snd_bcm2835_ctl); idx++) {
  134413. + err =
  134414. + snd_ctl_add(chip->card,
  134415. + snd_ctl_new1(&snd_bcm2835_ctl[idx], chip));
  134416. + if (err < 0)
  134417. + return err;
  134418. + }
  134419. + for (idx = 0; idx < ARRAY_SIZE(snd_bcm2835_spdif); idx++) {
  134420. + err = snd_ctl_add(chip->card,
  134421. + snd_ctl_new1(&snd_bcm2835_spdif[idx], chip));
  134422. + if (err < 0)
  134423. + return err;
  134424. + }
  134425. + return 0;
  134426. +}
  134427. diff -Nur linux-3.18.14/sound/arm/bcm2835.h linux-rpi/sound/arm/bcm2835.h
  134428. --- linux-3.18.14/sound/arm/bcm2835.h 1969-12-31 18:00:00.000000000 -0600
  134429. +++ linux-rpi/sound/arm/bcm2835.h 2015-05-31 14:46:14.233660949 -0500
  134430. @@ -0,0 +1,167 @@
  134431. +/*****************************************************************************
  134432. +* Copyright 2011 Broadcom Corporation. All rights reserved.
  134433. +*
  134434. +* Unless you and Broadcom execute a separate written software license
  134435. +* agreement governing use of this software, this software is licensed to you
  134436. +* under the terms of the GNU General Public License version 2, available at
  134437. +* http://www.broadcom.com/licenses/GPLv2.php (the "GPL").
  134438. +*
  134439. +* Notwithstanding the above, under no circumstances may you combine this
  134440. +* software in any way with any other Broadcom software provided under a
  134441. +* license other than the GPL, without Broadcom's express prior written
  134442. +* consent.
  134443. +*****************************************************************************/
  134444. +
  134445. +#ifndef __SOUND_ARM_BCM2835_H
  134446. +#define __SOUND_ARM_BCM2835_H
  134447. +
  134448. +#include <linux/device.h>
  134449. +#include <linux/list.h>
  134450. +#include <linux/interrupt.h>
  134451. +#include <linux/wait.h>
  134452. +#include <sound/core.h>
  134453. +#include <sound/initval.h>
  134454. +#include <sound/pcm.h>
  134455. +#include <sound/pcm_params.h>
  134456. +#include <sound/pcm-indirect.h>
  134457. +#include <linux/workqueue.h>
  134458. +
  134459. +/*
  134460. +#define AUDIO_DEBUG_ENABLE
  134461. +#define AUDIO_VERBOSE_DEBUG_ENABLE
  134462. +*/
  134463. +
  134464. +/* Debug macros */
  134465. +
  134466. +#ifdef AUDIO_DEBUG_ENABLE
  134467. +#ifdef AUDIO_VERBOSE_DEBUG_ENABLE
  134468. +
  134469. +#define audio_debug(fmt, arg...) \
  134470. + printk(KERN_INFO"%s:%d " fmt, __func__, __LINE__, ##arg)
  134471. +
  134472. +#define audio_info(fmt, arg...) \
  134473. + printk(KERN_INFO"%s:%d " fmt, __func__, __LINE__, ##arg)
  134474. +
  134475. +#else
  134476. +
  134477. +#define audio_debug(fmt, arg...)
  134478. +
  134479. +#define audio_info(fmt, arg...)
  134480. +
  134481. +#endif /* AUDIO_VERBOSE_DEBUG_ENABLE */
  134482. +
  134483. +#else
  134484. +
  134485. +#define audio_debug(fmt, arg...)
  134486. +
  134487. +#define audio_info(fmt, arg...)
  134488. +
  134489. +#endif /* AUDIO_DEBUG_ENABLE */
  134490. +
  134491. +#define audio_error(fmt, arg...) \
  134492. + printk(KERN_ERR"%s:%d " fmt, __func__, __LINE__, ##arg)
  134493. +
  134494. +#define audio_warning(fmt, arg...) \
  134495. + printk(KERN_WARNING"%s:%d " fmt, __func__, __LINE__, ##arg)
  134496. +
  134497. +#define audio_alert(fmt, arg...) \
  134498. + printk(KERN_ALERT"%s:%d " fmt, __func__, __LINE__, ##arg)
  134499. +
  134500. +#define MAX_SUBSTREAMS (8)
  134501. +#define AVAIL_SUBSTREAMS_MASK (0xff)
  134502. +enum {
  134503. + CTRL_VOL_MUTE,
  134504. + CTRL_VOL_UNMUTE
  134505. +};
  134506. +
  134507. +/* macros for alsa2chip and chip2alsa, instead of functions */
  134508. +
  134509. +#define alsa2chip(vol) (uint)(-((vol << 8) / 100)) /* convert alsa to chip volume (defined as macro rather than function call) */
  134510. +#define chip2alsa(vol) -((vol * 100) >> 8) /* convert chip to alsa volume */
  134511. +
  134512. +/* Some constants for values .. */
  134513. +typedef enum {
  134514. + AUDIO_DEST_AUTO = 0,
  134515. + AUDIO_DEST_HEADPHONES = 1,
  134516. + AUDIO_DEST_HDMI = 2,
  134517. + AUDIO_DEST_MAX,
  134518. +} SND_BCM2835_ROUTE_T;
  134519. +
  134520. +typedef enum {
  134521. + PCM_PLAYBACK_VOLUME,
  134522. + PCM_PLAYBACK_MUTE,
  134523. + PCM_PLAYBACK_DEVICE,
  134524. +} SND_BCM2835_CTRL_T;
  134525. +
  134526. +/* definition of the chip-specific record */
  134527. +typedef struct bcm2835_chip {
  134528. + struct snd_card *card;
  134529. + struct snd_pcm *pcm;
  134530. + struct snd_pcm *pcm_spdif;
  134531. + /* Bitmat for valid reg_base and irq numbers */
  134532. + uint32_t avail_substreams;
  134533. + struct platform_device *pdev[MAX_SUBSTREAMS];
  134534. + struct bcm2835_alsa_stream *alsa_stream[MAX_SUBSTREAMS];
  134535. +
  134536. + int volume;
  134537. + int old_volume; /* stores the volume value whist muted */
  134538. + int dest;
  134539. + int mute;
  134540. +
  134541. + unsigned int opened;
  134542. + unsigned int spdif_status;
  134543. + struct mutex audio_mutex;
  134544. +} bcm2835_chip_t;
  134545. +
  134546. +typedef struct bcm2835_alsa_stream {
  134547. + bcm2835_chip_t *chip;
  134548. + struct snd_pcm_substream *substream;
  134549. + struct snd_pcm_indirect pcm_indirect;
  134550. +
  134551. + struct semaphore buffers_update_sem;
  134552. + struct semaphore control_sem;
  134553. + spinlock_t lock;
  134554. + volatile uint32_t control;
  134555. + volatile uint32_t status;
  134556. +
  134557. + int open;
  134558. + int running;
  134559. + int draining;
  134560. +
  134561. + int channels;
  134562. + int params_rate;
  134563. + int pcm_format_width;
  134564. +
  134565. + unsigned int pos;
  134566. + unsigned int buffer_size;
  134567. + unsigned int period_size;
  134568. +
  134569. + uint32_t enable_fifo_irq;
  134570. + irq_handler_t fifo_irq_handler;
  134571. +
  134572. + atomic_t retrieved;
  134573. + struct opaque_AUDIO_INSTANCE_T *instance;
  134574. + struct workqueue_struct *my_wq;
  134575. + int idx;
  134576. +} bcm2835_alsa_stream_t;
  134577. +
  134578. +int snd_bcm2835_new_ctl(bcm2835_chip_t * chip);
  134579. +int snd_bcm2835_new_pcm(bcm2835_chip_t * chip);
  134580. +int snd_bcm2835_new_spdif_pcm(bcm2835_chip_t * chip);
  134581. +
  134582. +int bcm2835_audio_open(bcm2835_alsa_stream_t * alsa_stream);
  134583. +int bcm2835_audio_close(bcm2835_alsa_stream_t * alsa_stream);
  134584. +int bcm2835_audio_set_params(bcm2835_alsa_stream_t * alsa_stream,
  134585. + uint32_t channels, uint32_t samplerate,
  134586. + uint32_t bps);
  134587. +int bcm2835_audio_setup(bcm2835_alsa_stream_t * alsa_stream);
  134588. +int bcm2835_audio_start(bcm2835_alsa_stream_t * alsa_stream);
  134589. +int bcm2835_audio_stop(bcm2835_alsa_stream_t * alsa_stream);
  134590. +int bcm2835_audio_set_ctls(bcm2835_chip_t * chip);
  134591. +int bcm2835_audio_write(bcm2835_alsa_stream_t * alsa_stream, uint32_t count,
  134592. + void *src);
  134593. +uint32_t bcm2835_audio_retrieve_buffers(bcm2835_alsa_stream_t * alsa_stream);
  134594. +void bcm2835_audio_flush_buffers(bcm2835_alsa_stream_t * alsa_stream);
  134595. +void bcm2835_audio_flush_playback_buffers(bcm2835_alsa_stream_t * alsa_stream);
  134596. +
  134597. +#endif /* __SOUND_ARM_BCM2835_H */
  134598. diff -Nur linux-3.18.14/sound/arm/bcm2835-pcm.c linux-rpi/sound/arm/bcm2835-pcm.c
  134599. --- linux-3.18.14/sound/arm/bcm2835-pcm.c 1969-12-31 18:00:00.000000000 -0600
  134600. +++ linux-rpi/sound/arm/bcm2835-pcm.c 2015-05-31 14:46:14.233660949 -0500
  134601. @@ -0,0 +1,557 @@
  134602. +/*****************************************************************************
  134603. +* Copyright 2011 Broadcom Corporation. All rights reserved.
  134604. +*
  134605. +* Unless you and Broadcom execute a separate written software license
  134606. +* agreement governing use of this software, this software is licensed to you
  134607. +* under the terms of the GNU General Public License version 2, available at
  134608. +* http://www.broadcom.com/licenses/GPLv2.php (the "GPL").
  134609. +*
  134610. +* Notwithstanding the above, under no circumstances may you combine this
  134611. +* software in any way with any other Broadcom software provided under a
  134612. +* license other than the GPL, without Broadcom's express prior written
  134613. +* consent.
  134614. +*****************************************************************************/
  134615. +
  134616. +#include <linux/interrupt.h>
  134617. +#include <linux/slab.h>
  134618. +
  134619. +#include <sound/asoundef.h>
  134620. +
  134621. +#include "bcm2835.h"
  134622. +
  134623. +/* hardware definition */
  134624. +static struct snd_pcm_hardware snd_bcm2835_playback_hw = {
  134625. + .info = (SNDRV_PCM_INFO_INTERLEAVED | SNDRV_PCM_INFO_BLOCK_TRANSFER |
  134626. + SNDRV_PCM_INFO_MMAP | SNDRV_PCM_INFO_MMAP_VALID),
  134627. + .formats = SNDRV_PCM_FMTBIT_U8 | SNDRV_PCM_FMTBIT_S16_LE,
  134628. + .rates = SNDRV_PCM_RATE_CONTINUOUS | SNDRV_PCM_RATE_8000_48000,
  134629. + .rate_min = 8000,
  134630. + .rate_max = 48000,
  134631. + .channels_min = 1,
  134632. + .channels_max = 2,
  134633. + .buffer_bytes_max = 128 * 1024,
  134634. + .period_bytes_min = 1 * 1024,
  134635. + .period_bytes_max = 128 * 1024,
  134636. + .periods_min = 1,
  134637. + .periods_max = 128,
  134638. +};
  134639. +
  134640. +static struct snd_pcm_hardware snd_bcm2835_playback_spdif_hw = {
  134641. + .info = (SNDRV_PCM_INFO_INTERLEAVED | SNDRV_PCM_INFO_BLOCK_TRANSFER |
  134642. + SNDRV_PCM_INFO_MMAP | SNDRV_PCM_INFO_MMAP_VALID),
  134643. + .formats = SNDRV_PCM_FMTBIT_S16_LE,
  134644. + .rates = SNDRV_PCM_RATE_CONTINUOUS | SNDRV_PCM_RATE_44100 |
  134645. + SNDRV_PCM_RATE_48000,
  134646. + .rate_min = 44100,
  134647. + .rate_max = 48000,
  134648. + .channels_min = 2,
  134649. + .channels_max = 2,
  134650. + .buffer_bytes_max = 128 * 1024,
  134651. + .period_bytes_min = 1 * 1024,
  134652. + .period_bytes_max = 128 * 1024,
  134653. + .periods_min = 1,
  134654. + .periods_max = 128,
  134655. +};
  134656. +
  134657. +static void snd_bcm2835_playback_free(struct snd_pcm_runtime *runtime)
  134658. +{
  134659. + audio_info("Freeing up alsa stream here ..\n");
  134660. + if (runtime->private_data)
  134661. + kfree(runtime->private_data);
  134662. + runtime->private_data = NULL;
  134663. +}
  134664. +
  134665. +static irqreturn_t bcm2835_playback_fifo_irq(int irq, void *dev_id)
  134666. +{
  134667. + bcm2835_alsa_stream_t *alsa_stream = (bcm2835_alsa_stream_t *) dev_id;
  134668. + uint32_t consumed = 0;
  134669. + int new_period = 0;
  134670. +
  134671. + audio_info(" .. IN\n");
  134672. +
  134673. + audio_info("alsa_stream=%p substream=%p\n", alsa_stream,
  134674. + alsa_stream ? alsa_stream->substream : 0);
  134675. +
  134676. + if (alsa_stream->open)
  134677. + consumed = bcm2835_audio_retrieve_buffers(alsa_stream);
  134678. +
  134679. + /* We get called only if playback was triggered, So, the number of buffers we retrieve in
  134680. + * each iteration are the buffers that have been played out already
  134681. + */
  134682. +
  134683. + if (alsa_stream->period_size) {
  134684. + if ((alsa_stream->pos / alsa_stream->period_size) !=
  134685. + ((alsa_stream->pos + consumed) / alsa_stream->period_size))
  134686. + new_period = 1;
  134687. + }
  134688. + audio_debug("updating pos cur: %d + %d max:%d period_bytes:%d, hw_ptr: %d new_period:%d\n",
  134689. + alsa_stream->pos,
  134690. + consumed,
  134691. + alsa_stream->buffer_size,
  134692. + (int)(alsa_stream->period_size*alsa_stream->substream->runtime->periods),
  134693. + frames_to_bytes(alsa_stream->substream->runtime, alsa_stream->substream->runtime->status->hw_ptr),
  134694. + new_period);
  134695. + if (alsa_stream->buffer_size) {
  134696. + alsa_stream->pos += consumed &~ (1<<30);
  134697. + alsa_stream->pos %= alsa_stream->buffer_size;
  134698. + }
  134699. +
  134700. + if (alsa_stream->substream) {
  134701. + if (new_period)
  134702. + snd_pcm_period_elapsed(alsa_stream->substream);
  134703. + } else {
  134704. + audio_warning(" unexpected NULL substream\n");
  134705. + }
  134706. + audio_info(" .. OUT\n");
  134707. +
  134708. + return IRQ_HANDLED;
  134709. +}
  134710. +
  134711. +/* open callback */
  134712. +static int snd_bcm2835_playback_open_generic(
  134713. + struct snd_pcm_substream *substream, int spdif)
  134714. +{
  134715. + bcm2835_chip_t *chip = snd_pcm_substream_chip(substream);
  134716. + struct snd_pcm_runtime *runtime = substream->runtime;
  134717. + bcm2835_alsa_stream_t *alsa_stream;
  134718. + int idx;
  134719. + int err;
  134720. +
  134721. + audio_info(" .. IN (%d)\n", substream->number);
  134722. +
  134723. + if(mutex_lock_interruptible(&chip->audio_mutex))
  134724. + {
  134725. + audio_error("Interrupted whilst waiting for lock\n");
  134726. + return -EINTR;
  134727. + }
  134728. + audio_info("Alsa open (%d)\n", substream->number);
  134729. + idx = substream->number;
  134730. +
  134731. + if (spdif && chip->opened != 0) {
  134732. + err = -EBUSY;
  134733. + goto out;
  134734. + }
  134735. + else if (!spdif && (chip->opened & (1 << idx))) {
  134736. + err = -EBUSY;
  134737. + goto out;
  134738. + }
  134739. + if (idx > MAX_SUBSTREAMS) {
  134740. + audio_error
  134741. + ("substream(%d) device doesn't exist max(%d) substreams allowed\n",
  134742. + idx, MAX_SUBSTREAMS);
  134743. + err = -ENODEV;
  134744. + goto out;
  134745. + }
  134746. +
  134747. + /* Check if we are ready */
  134748. + if (!(chip->avail_substreams & (1 << idx))) {
  134749. + /* We are not ready yet */
  134750. + audio_error("substream(%d) device is not ready yet\n", idx);
  134751. + err = -EAGAIN;
  134752. + goto out;
  134753. + }
  134754. +
  134755. + alsa_stream = kzalloc(sizeof(bcm2835_alsa_stream_t), GFP_KERNEL);
  134756. + if (alsa_stream == NULL) {
  134757. + err = -ENOMEM;
  134758. + goto out;
  134759. + }
  134760. +
  134761. + /* Initialise alsa_stream */
  134762. + alsa_stream->chip = chip;
  134763. + alsa_stream->substream = substream;
  134764. + alsa_stream->idx = idx;
  134765. +
  134766. + sema_init(&alsa_stream->buffers_update_sem, 0);
  134767. + sema_init(&alsa_stream->control_sem, 0);
  134768. + spin_lock_init(&alsa_stream->lock);
  134769. +
  134770. + /* Enabled in start trigger, called on each "fifo irq" after that */
  134771. + alsa_stream->enable_fifo_irq = 0;
  134772. + alsa_stream->fifo_irq_handler = bcm2835_playback_fifo_irq;
  134773. +
  134774. + err = bcm2835_audio_open(alsa_stream);
  134775. + if (err != 0) {
  134776. + kfree(alsa_stream);
  134777. + goto out;
  134778. + }
  134779. + runtime->private_data = alsa_stream;
  134780. + runtime->private_free = snd_bcm2835_playback_free;
  134781. + if (spdif) {
  134782. + runtime->hw = snd_bcm2835_playback_spdif_hw;
  134783. + } else {
  134784. + /* clear spdif status, as we are not in spdif mode */
  134785. + chip->spdif_status = 0;
  134786. + runtime->hw = snd_bcm2835_playback_hw;
  134787. + }
  134788. + /* minimum 16 bytes alignment (for vchiq bulk transfers) */
  134789. + snd_pcm_hw_constraint_step(runtime, 0, SNDRV_PCM_HW_PARAM_PERIOD_BYTES,
  134790. + 16);
  134791. +
  134792. + chip->alsa_stream[idx] = alsa_stream;
  134793. +
  134794. + chip->opened |= (1 << idx);
  134795. + alsa_stream->open = 1;
  134796. + alsa_stream->draining = 1;
  134797. +
  134798. +out:
  134799. + mutex_unlock(&chip->audio_mutex);
  134800. +
  134801. + audio_info(" .. OUT =%d\n", err);
  134802. +
  134803. + return err;
  134804. +}
  134805. +
  134806. +static int snd_bcm2835_playback_open(struct snd_pcm_substream *substream)
  134807. +{
  134808. + return snd_bcm2835_playback_open_generic(substream, 0);
  134809. +}
  134810. +
  134811. +static int snd_bcm2835_playback_spdif_open(struct snd_pcm_substream *substream)
  134812. +{
  134813. + return snd_bcm2835_playback_open_generic(substream, 1);
  134814. +}
  134815. +
  134816. +/* close callback */
  134817. +static int snd_bcm2835_playback_close(struct snd_pcm_substream *substream)
  134818. +{
  134819. + /* the hardware-specific codes will be here */
  134820. +
  134821. + bcm2835_chip_t *chip;
  134822. + struct snd_pcm_runtime *runtime;
  134823. + bcm2835_alsa_stream_t *alsa_stream;
  134824. +
  134825. + audio_info(" .. IN\n");
  134826. +
  134827. + chip = snd_pcm_substream_chip(substream);
  134828. + if(mutex_lock_interruptible(&chip->audio_mutex))
  134829. + {
  134830. + audio_error("Interrupted whilst waiting for lock\n");
  134831. + return -EINTR;
  134832. + }
  134833. + runtime = substream->runtime;
  134834. + alsa_stream = runtime->private_data;
  134835. +
  134836. + audio_info("Alsa close\n");
  134837. +
  134838. + /*
  134839. + * Call stop if it's still running. This happens when app
  134840. + * is force killed and we don't get a stop trigger.
  134841. + */
  134842. + if (alsa_stream->running) {
  134843. + int err;
  134844. + err = bcm2835_audio_stop(alsa_stream);
  134845. + alsa_stream->running = 0;
  134846. + if (err != 0)
  134847. + audio_error(" Failed to STOP alsa device\n");
  134848. + }
  134849. +
  134850. + alsa_stream->period_size = 0;
  134851. + alsa_stream->buffer_size = 0;
  134852. +
  134853. + if (alsa_stream->open) {
  134854. + alsa_stream->open = 0;
  134855. + bcm2835_audio_close(alsa_stream);
  134856. + }
  134857. + if (alsa_stream->chip)
  134858. + alsa_stream->chip->alsa_stream[alsa_stream->idx] = NULL;
  134859. + /*
  134860. + * Do not free up alsa_stream here, it will be freed up by
  134861. + * runtime->private_free callback we registered in *_open above
  134862. + */
  134863. +
  134864. + chip->opened &= ~(1 << substream->number);
  134865. +
  134866. + mutex_unlock(&chip->audio_mutex);
  134867. + audio_info(" .. OUT\n");
  134868. +
  134869. + return 0;
  134870. +}
  134871. +
  134872. +/* hw_params callback */
  134873. +static int snd_bcm2835_pcm_hw_params(struct snd_pcm_substream *substream,
  134874. + struct snd_pcm_hw_params *params)
  134875. +{
  134876. + struct snd_pcm_runtime *runtime = substream->runtime;
  134877. + bcm2835_alsa_stream_t *alsa_stream = runtime->private_data;
  134878. + int err;
  134879. +
  134880. + audio_info(" .. IN\n");
  134881. +
  134882. + err = snd_pcm_lib_malloc_pages(substream, params_buffer_bytes(params));
  134883. + if (err < 0) {
  134884. + audio_error
  134885. + (" pcm_lib_malloc failed to allocated pages for buffers\n");
  134886. + return err;
  134887. + }
  134888. +
  134889. + alsa_stream->channels = params_channels(params);
  134890. + alsa_stream->params_rate = params_rate(params);
  134891. + alsa_stream->pcm_format_width = snd_pcm_format_width(params_format (params));
  134892. + audio_info(" .. OUT\n");
  134893. +
  134894. + return err;
  134895. +}
  134896. +
  134897. +/* hw_free callback */
  134898. +static int snd_bcm2835_pcm_hw_free(struct snd_pcm_substream *substream)
  134899. +{
  134900. + audio_info(" .. IN\n");
  134901. + return snd_pcm_lib_free_pages(substream);
  134902. +}
  134903. +
  134904. +/* prepare callback */
  134905. +static int snd_bcm2835_pcm_prepare(struct snd_pcm_substream *substream)
  134906. +{
  134907. + bcm2835_chip_t *chip = snd_pcm_substream_chip(substream);
  134908. + struct snd_pcm_runtime *runtime = substream->runtime;
  134909. + bcm2835_alsa_stream_t *alsa_stream = runtime->private_data;
  134910. + int channels;
  134911. + int err;
  134912. +
  134913. + audio_info(" .. IN\n");
  134914. +
  134915. + /* notify the vchiq that it should enter spdif passthrough mode by
  134916. + * setting channels=0 (see
  134917. + * https://github.com/raspberrypi/linux/issues/528) */
  134918. + if (chip->spdif_status & IEC958_AES0_NONAUDIO)
  134919. + channels = 0;
  134920. + else
  134921. + channels = alsa_stream->channels;
  134922. +
  134923. + err = bcm2835_audio_set_params(alsa_stream, channels,
  134924. + alsa_stream->params_rate,
  134925. + alsa_stream->pcm_format_width);
  134926. + if (err < 0) {
  134927. + audio_error(" error setting hw params\n");
  134928. + }
  134929. +
  134930. + bcm2835_audio_setup(alsa_stream);
  134931. +
  134932. + /* in preparation of the stream, set the controls (volume level) of the stream */
  134933. + bcm2835_audio_set_ctls(alsa_stream->chip);
  134934. +
  134935. +
  134936. + memset(&alsa_stream->pcm_indirect, 0, sizeof(alsa_stream->pcm_indirect));
  134937. +
  134938. + alsa_stream->pcm_indirect.hw_buffer_size =
  134939. + alsa_stream->pcm_indirect.sw_buffer_size =
  134940. + snd_pcm_lib_buffer_bytes(substream);
  134941. +
  134942. + alsa_stream->buffer_size = snd_pcm_lib_buffer_bytes(substream);
  134943. + alsa_stream->period_size = snd_pcm_lib_period_bytes(substream);
  134944. + alsa_stream->pos = 0;
  134945. +
  134946. + audio_debug("buffer_size=%d, period_size=%d pos=%d frame_bits=%d\n",
  134947. + alsa_stream->buffer_size, alsa_stream->period_size,
  134948. + alsa_stream->pos, runtime->frame_bits);
  134949. +
  134950. + audio_info(" .. OUT\n");
  134951. + return 0;
  134952. +}
  134953. +
  134954. +static void snd_bcm2835_pcm_transfer(struct snd_pcm_substream *substream,
  134955. + struct snd_pcm_indirect *rec, size_t bytes)
  134956. +{
  134957. + struct snd_pcm_runtime *runtime = substream->runtime;
  134958. + bcm2835_alsa_stream_t *alsa_stream = runtime->private_data;
  134959. + void *src = (void *)(substream->runtime->dma_area + rec->sw_data);
  134960. + int err;
  134961. +
  134962. + err = bcm2835_audio_write(alsa_stream, bytes, src);
  134963. + if (err)
  134964. + audio_error(" Failed to transfer to alsa device (%d)\n", err);
  134965. +
  134966. +}
  134967. +
  134968. +static int snd_bcm2835_pcm_ack(struct snd_pcm_substream *substream)
  134969. +{
  134970. + struct snd_pcm_runtime *runtime = substream->runtime;
  134971. + bcm2835_alsa_stream_t *alsa_stream = runtime->private_data;
  134972. + struct snd_pcm_indirect *pcm_indirect = &alsa_stream->pcm_indirect;
  134973. +
  134974. + pcm_indirect->hw_queue_size = runtime->hw.buffer_bytes_max;
  134975. + snd_pcm_indirect_playback_transfer(substream, pcm_indirect,
  134976. + snd_bcm2835_pcm_transfer);
  134977. + return 0;
  134978. +}
  134979. +
  134980. +/* trigger callback */
  134981. +static int snd_bcm2835_pcm_trigger(struct snd_pcm_substream *substream, int cmd)
  134982. +{
  134983. + struct snd_pcm_runtime *runtime = substream->runtime;
  134984. + bcm2835_alsa_stream_t *alsa_stream = runtime->private_data;
  134985. + int err = 0;
  134986. +
  134987. + audio_info(" .. IN\n");
  134988. +
  134989. + switch (cmd) {
  134990. + case SNDRV_PCM_TRIGGER_START:
  134991. + audio_debug("bcm2835_AUDIO_TRIGGER_START running=%d\n",
  134992. + alsa_stream->running);
  134993. + if (!alsa_stream->running) {
  134994. + err = bcm2835_audio_start(alsa_stream);
  134995. + if (err == 0) {
  134996. + alsa_stream->pcm_indirect.hw_io =
  134997. + alsa_stream->pcm_indirect.hw_data =
  134998. + bytes_to_frames(runtime,
  134999. + alsa_stream->pos);
  135000. + substream->ops->ack(substream);
  135001. + alsa_stream->running = 1;
  135002. + alsa_stream->draining = 1;
  135003. + } else {
  135004. + audio_error(" Failed to START alsa device (%d)\n", err);
  135005. + }
  135006. + }
  135007. + break;
  135008. + case SNDRV_PCM_TRIGGER_STOP:
  135009. + audio_debug
  135010. + ("bcm2835_AUDIO_TRIGGER_STOP running=%d draining=%d\n",
  135011. + alsa_stream->running, runtime->status->state == SNDRV_PCM_STATE_DRAINING);
  135012. + if (runtime->status->state == SNDRV_PCM_STATE_DRAINING) {
  135013. + audio_info("DRAINING\n");
  135014. + alsa_stream->draining = 1;
  135015. + } else {
  135016. + audio_info("DROPPING\n");
  135017. + alsa_stream->draining = 0;
  135018. + }
  135019. + if (alsa_stream->running) {
  135020. + err = bcm2835_audio_stop(alsa_stream);
  135021. + if (err != 0)
  135022. + audio_error(" Failed to STOP alsa device (%d)\n", err);
  135023. + alsa_stream->running = 0;
  135024. + }
  135025. + break;
  135026. + default:
  135027. + err = -EINVAL;
  135028. + }
  135029. +
  135030. + audio_info(" .. OUT\n");
  135031. + return err;
  135032. +}
  135033. +
  135034. +/* pointer callback */
  135035. +static snd_pcm_uframes_t
  135036. +snd_bcm2835_pcm_pointer(struct snd_pcm_substream *substream)
  135037. +{
  135038. + struct snd_pcm_runtime *runtime = substream->runtime;
  135039. + bcm2835_alsa_stream_t *alsa_stream = runtime->private_data;
  135040. +
  135041. + audio_info(" .. IN\n");
  135042. +
  135043. + audio_debug("pcm_pointer... (%d) hwptr=%d appl=%d pos=%d\n", 0,
  135044. + frames_to_bytes(runtime, runtime->status->hw_ptr),
  135045. + frames_to_bytes(runtime, runtime->control->appl_ptr),
  135046. + alsa_stream->pos);
  135047. +
  135048. + audio_info(" .. OUT\n");
  135049. + return snd_pcm_indirect_playback_pointer(substream,
  135050. + &alsa_stream->pcm_indirect,
  135051. + alsa_stream->pos);
  135052. +}
  135053. +
  135054. +static int snd_bcm2835_pcm_lib_ioctl(struct snd_pcm_substream *substream,
  135055. + unsigned int cmd, void *arg)
  135056. +{
  135057. + int ret = snd_pcm_lib_ioctl(substream, cmd, arg);
  135058. + audio_info(" .. substream=%p, cmd=%d, arg=%p (%x) ret=%d\n", substream,
  135059. + cmd, arg, arg ? *(unsigned *)arg : 0, ret);
  135060. + return ret;
  135061. +}
  135062. +
  135063. +/* operators */
  135064. +static struct snd_pcm_ops snd_bcm2835_playback_ops = {
  135065. + .open = snd_bcm2835_playback_open,
  135066. + .close = snd_bcm2835_playback_close,
  135067. + .ioctl = snd_bcm2835_pcm_lib_ioctl,
  135068. + .hw_params = snd_bcm2835_pcm_hw_params,
  135069. + .hw_free = snd_bcm2835_pcm_hw_free,
  135070. + .prepare = snd_bcm2835_pcm_prepare,
  135071. + .trigger = snd_bcm2835_pcm_trigger,
  135072. + .pointer = snd_bcm2835_pcm_pointer,
  135073. + .ack = snd_bcm2835_pcm_ack,
  135074. +};
  135075. +
  135076. +static struct snd_pcm_ops snd_bcm2835_playback_spdif_ops = {
  135077. + .open = snd_bcm2835_playback_spdif_open,
  135078. + .close = snd_bcm2835_playback_close,
  135079. + .ioctl = snd_bcm2835_pcm_lib_ioctl,
  135080. + .hw_params = snd_bcm2835_pcm_hw_params,
  135081. + .hw_free = snd_bcm2835_pcm_hw_free,
  135082. + .prepare = snd_bcm2835_pcm_prepare,
  135083. + .trigger = snd_bcm2835_pcm_trigger,
  135084. + .pointer = snd_bcm2835_pcm_pointer,
  135085. + .ack = snd_bcm2835_pcm_ack,
  135086. +};
  135087. +
  135088. +/* create a pcm device */
  135089. +int snd_bcm2835_new_pcm(bcm2835_chip_t * chip)
  135090. +{
  135091. + struct snd_pcm *pcm;
  135092. + int err;
  135093. +
  135094. + audio_info(" .. IN\n");
  135095. + mutex_init(&chip->audio_mutex);
  135096. + if(mutex_lock_interruptible(&chip->audio_mutex))
  135097. + {
  135098. + audio_error("Interrupted whilst waiting for lock\n");
  135099. + return -EINTR;
  135100. + }
  135101. + err =
  135102. + snd_pcm_new(chip->card, "bcm2835 ALSA", 0, MAX_SUBSTREAMS, 0, &pcm);
  135103. + if (err < 0)
  135104. + goto out;
  135105. + pcm->private_data = chip;
  135106. + strcpy(pcm->name, "bcm2835 ALSA");
  135107. + chip->pcm = pcm;
  135108. + chip->dest = AUDIO_DEST_AUTO;
  135109. + chip->volume = alsa2chip(0);
  135110. + chip->mute = CTRL_VOL_UNMUTE; /*disable mute on startup */
  135111. + /* set operators */
  135112. + snd_pcm_set_ops(pcm, SNDRV_PCM_STREAM_PLAYBACK,
  135113. + &snd_bcm2835_playback_ops);
  135114. +
  135115. + /* pre-allocation of buffers */
  135116. + /* NOTE: this may fail */
  135117. + snd_pcm_lib_preallocate_pages_for_all(pcm, SNDRV_DMA_TYPE_CONTINUOUS,
  135118. + snd_dma_continuous_data
  135119. + (GFP_KERNEL), 64 * 1024,
  135120. + 64 * 1024);
  135121. +
  135122. +out:
  135123. + mutex_unlock(&chip->audio_mutex);
  135124. + audio_info(" .. OUT\n");
  135125. +
  135126. + return 0;
  135127. +}
  135128. +
  135129. +int snd_bcm2835_new_spdif_pcm(bcm2835_chip_t * chip)
  135130. +{
  135131. + struct snd_pcm *pcm;
  135132. + int err;
  135133. +
  135134. + audio_info(" .. IN\n");
  135135. + if(mutex_lock_interruptible(&chip->audio_mutex))
  135136. + {
  135137. + audio_error("Interrupted whilst waiting for lock\n");
  135138. + return -EINTR;
  135139. + }
  135140. + err = snd_pcm_new(chip->card, "bcm2835 ALSA", 1, 1, 0, &pcm);
  135141. + if (err < 0)
  135142. + goto out;
  135143. +
  135144. + pcm->private_data = chip;
  135145. + strcpy(pcm->name, "bcm2835 IEC958/HDMI");
  135146. + chip->pcm_spdif = pcm;
  135147. + snd_pcm_set_ops(pcm, SNDRV_PCM_STREAM_PLAYBACK,
  135148. + &snd_bcm2835_playback_spdif_ops);
  135149. +
  135150. + snd_pcm_lib_preallocate_pages_for_all(pcm, SNDRV_DMA_TYPE_CONTINUOUS,
  135151. + snd_dma_continuous_data (GFP_KERNEL),
  135152. + 64 * 1024, 64 * 1024);
  135153. +out:
  135154. + mutex_unlock(&chip->audio_mutex);
  135155. + audio_info(" .. OUT\n");
  135156. +
  135157. + return 0;
  135158. +}
  135159. diff -Nur linux-3.18.14/sound/arm/bcm2835-vchiq.c linux-rpi/sound/arm/bcm2835-vchiq.c
  135160. --- linux-3.18.14/sound/arm/bcm2835-vchiq.c 1969-12-31 18:00:00.000000000 -0600
  135161. +++ linux-rpi/sound/arm/bcm2835-vchiq.c 2015-05-31 14:46:14.233660949 -0500
  135162. @@ -0,0 +1,902 @@
  135163. +/*****************************************************************************
  135164. +* Copyright 2011 Broadcom Corporation. All rights reserved.
  135165. +*
  135166. +* Unless you and Broadcom execute a separate written software license
  135167. +* agreement governing use of this software, this software is licensed to you
  135168. +* under the terms of the GNU General Public License version 2, available at
  135169. +* http://www.broadcom.com/licenses/GPLv2.php (the "GPL").
  135170. +*
  135171. +* Notwithstanding the above, under no circumstances may you combine this
  135172. +* software in any way with any other Broadcom software provided under a
  135173. +* license other than the GPL, without Broadcom's express prior written
  135174. +* consent.
  135175. +*****************************************************************************/
  135176. +
  135177. +#include <linux/device.h>
  135178. +#include <sound/core.h>
  135179. +#include <sound/initval.h>
  135180. +#include <sound/pcm.h>
  135181. +#include <linux/io.h>
  135182. +#include <linux/interrupt.h>
  135183. +#include <linux/fs.h>
  135184. +#include <linux/file.h>
  135185. +#include <linux/mm.h>
  135186. +#include <linux/syscalls.h>
  135187. +#include <asm/uaccess.h>
  135188. +#include <linux/slab.h>
  135189. +#include <linux/delay.h>
  135190. +#include <linux/atomic.h>
  135191. +#include <linux/module.h>
  135192. +#include <linux/completion.h>
  135193. +
  135194. +#include "bcm2835.h"
  135195. +
  135196. +/* ---- Include Files -------------------------------------------------------- */
  135197. +
  135198. +#include "interface/vchi/vchi.h"
  135199. +#include "vc_vchi_audioserv_defs.h"
  135200. +
  135201. +/* ---- Private Constants and Types ------------------------------------------ */
  135202. +
  135203. +#define BCM2835_AUDIO_STOP 0
  135204. +#define BCM2835_AUDIO_START 1
  135205. +#define BCM2835_AUDIO_WRITE 2
  135206. +
  135207. +/* Logging macros (for remapping to other logging mechanisms, i.e., printf) */
  135208. +#ifdef AUDIO_DEBUG_ENABLE
  135209. + #define LOG_ERR( fmt, arg... ) pr_err( "%s:%d " fmt, __func__, __LINE__, ##arg)
  135210. + #define LOG_WARN( fmt, arg... ) pr_info( "%s:%d " fmt, __func__, __LINE__, ##arg)
  135211. + #define LOG_INFO( fmt, arg... ) pr_info( "%s:%d " fmt, __func__, __LINE__, ##arg)
  135212. + #define LOG_DBG( fmt, arg... ) pr_info( "%s:%d " fmt, __func__, __LINE__, ##arg)
  135213. +#else
  135214. + #define LOG_ERR( fmt, arg... ) pr_err( "%s:%d " fmt, __func__, __LINE__, ##arg)
  135215. + #define LOG_WARN( fmt, arg... )
  135216. + #define LOG_INFO( fmt, arg... )
  135217. + #define LOG_DBG( fmt, arg... )
  135218. +#endif
  135219. +
  135220. +typedef struct opaque_AUDIO_INSTANCE_T {
  135221. + uint32_t num_connections;
  135222. + VCHI_SERVICE_HANDLE_T vchi_handle[VCHI_MAX_NUM_CONNECTIONS];
  135223. + struct completion msg_avail_comp;
  135224. + struct mutex vchi_mutex;
  135225. + bcm2835_alsa_stream_t *alsa_stream;
  135226. + int32_t result;
  135227. + short peer_version;
  135228. +} AUDIO_INSTANCE_T;
  135229. +
  135230. +bool force_bulk = false;
  135231. +
  135232. +/* ---- Private Variables ---------------------------------------------------- */
  135233. +
  135234. +/* ---- Private Function Prototypes ------------------------------------------ */
  135235. +
  135236. +/* ---- Private Functions ---------------------------------------------------- */
  135237. +
  135238. +static int bcm2835_audio_stop_worker(bcm2835_alsa_stream_t * alsa_stream);
  135239. +static int bcm2835_audio_start_worker(bcm2835_alsa_stream_t * alsa_stream);
  135240. +static int bcm2835_audio_write_worker(bcm2835_alsa_stream_t *alsa_stream,
  135241. + uint32_t count, void *src);
  135242. +
  135243. +typedef struct {
  135244. + struct work_struct my_work;
  135245. + bcm2835_alsa_stream_t *alsa_stream;
  135246. + int cmd;
  135247. + void *src;
  135248. + uint32_t count;
  135249. +} my_work_t;
  135250. +
  135251. +static void my_wq_function(struct work_struct *work)
  135252. +{
  135253. + my_work_t *w = (my_work_t *) work;
  135254. + int ret = -9;
  135255. + LOG_DBG(" .. IN %p:%d\n", w->alsa_stream, w->cmd);
  135256. + switch (w->cmd) {
  135257. + case BCM2835_AUDIO_START:
  135258. + ret = bcm2835_audio_start_worker(w->alsa_stream);
  135259. + break;
  135260. + case BCM2835_AUDIO_STOP:
  135261. + ret = bcm2835_audio_stop_worker(w->alsa_stream);
  135262. + break;
  135263. + case BCM2835_AUDIO_WRITE:
  135264. + ret = bcm2835_audio_write_worker(w->alsa_stream, w->count,
  135265. + w->src);
  135266. + break;
  135267. + default:
  135268. + LOG_ERR(" Unexpected work: %p:%d\n", w->alsa_stream, w->cmd);
  135269. + break;
  135270. + }
  135271. + kfree((void *)work);
  135272. + LOG_DBG(" .. OUT %d\n", ret);
  135273. +}
  135274. +
  135275. +int bcm2835_audio_start(bcm2835_alsa_stream_t * alsa_stream)
  135276. +{
  135277. + int ret = -1;
  135278. + LOG_DBG(" .. IN\n");
  135279. + if (alsa_stream->my_wq) {
  135280. + my_work_t *work = kmalloc(sizeof(my_work_t), GFP_ATOMIC);
  135281. + /*--- Queue some work (item 1) ---*/
  135282. + if (work) {
  135283. + INIT_WORK((struct work_struct *)work, my_wq_function);
  135284. + work->alsa_stream = alsa_stream;
  135285. + work->cmd = BCM2835_AUDIO_START;
  135286. + if (queue_work
  135287. + (alsa_stream->my_wq, (struct work_struct *)work))
  135288. + ret = 0;
  135289. + } else
  135290. + LOG_ERR(" .. Error: NULL work kmalloc\n");
  135291. + }
  135292. + LOG_DBG(" .. OUT %d\n", ret);
  135293. + return ret;
  135294. +}
  135295. +
  135296. +int bcm2835_audio_stop(bcm2835_alsa_stream_t * alsa_stream)
  135297. +{
  135298. + int ret = -1;
  135299. + LOG_DBG(" .. IN\n");
  135300. + if (alsa_stream->my_wq) {
  135301. + my_work_t *work = kmalloc(sizeof(my_work_t), GFP_ATOMIC);
  135302. + /*--- Queue some work (item 1) ---*/
  135303. + if (work) {
  135304. + INIT_WORK((struct work_struct *)work, my_wq_function);
  135305. + work->alsa_stream = alsa_stream;
  135306. + work->cmd = BCM2835_AUDIO_STOP;
  135307. + if (queue_work
  135308. + (alsa_stream->my_wq, (struct work_struct *)work))
  135309. + ret = 0;
  135310. + } else
  135311. + LOG_ERR(" .. Error: NULL work kmalloc\n");
  135312. + }
  135313. + LOG_DBG(" .. OUT %d\n", ret);
  135314. + return ret;
  135315. +}
  135316. +
  135317. +int bcm2835_audio_write(bcm2835_alsa_stream_t *alsa_stream,
  135318. + uint32_t count, void *src)
  135319. +{
  135320. + int ret = -1;
  135321. + LOG_DBG(" .. IN\n");
  135322. + if (alsa_stream->my_wq) {
  135323. + my_work_t *work = kmalloc(sizeof(my_work_t), GFP_ATOMIC);
  135324. + /*--- Queue some work (item 1) ---*/
  135325. + if (work) {
  135326. + INIT_WORK((struct work_struct *)work, my_wq_function);
  135327. + work->alsa_stream = alsa_stream;
  135328. + work->cmd = BCM2835_AUDIO_WRITE;
  135329. + work->src = src;
  135330. + work->count = count;
  135331. + if (queue_work
  135332. + (alsa_stream->my_wq, (struct work_struct *)work))
  135333. + ret = 0;
  135334. + } else
  135335. + LOG_ERR(" .. Error: NULL work kmalloc\n");
  135336. + }
  135337. + LOG_DBG(" .. OUT %d\n", ret);
  135338. + return ret;
  135339. +}
  135340. +
  135341. +void my_workqueue_init(bcm2835_alsa_stream_t * alsa_stream)
  135342. +{
  135343. + alsa_stream->my_wq = alloc_workqueue("my_queue", WQ_HIGHPRI, 1);
  135344. + return;
  135345. +}
  135346. +
  135347. +void my_workqueue_quit(bcm2835_alsa_stream_t * alsa_stream)
  135348. +{
  135349. + if (alsa_stream->my_wq) {
  135350. + flush_workqueue(alsa_stream->my_wq);
  135351. + destroy_workqueue(alsa_stream->my_wq);
  135352. + alsa_stream->my_wq = NULL;
  135353. + }
  135354. + return;
  135355. +}
  135356. +
  135357. +static void audio_vchi_callback(void *param,
  135358. + const VCHI_CALLBACK_REASON_T reason,
  135359. + void *msg_handle)
  135360. +{
  135361. + AUDIO_INSTANCE_T *instance = (AUDIO_INSTANCE_T *) param;
  135362. + int32_t status;
  135363. + int32_t msg_len;
  135364. + VC_AUDIO_MSG_T m;
  135365. + LOG_DBG(" .. IN instance=%p, handle=%p, alsa=%p, reason=%d, handle=%p\n",
  135366. + instance, instance ? instance->vchi_handle[0] : NULL, instance ? instance->alsa_stream : NULL, reason, msg_handle);
  135367. +
  135368. + if (reason != VCHI_CALLBACK_MSG_AVAILABLE) {
  135369. + return;
  135370. + }
  135371. + if (!instance) {
  135372. + LOG_ERR(" .. instance is null\n");
  135373. + BUG();
  135374. + return;
  135375. + }
  135376. + if (!instance->vchi_handle[0]) {
  135377. + LOG_ERR(" .. instance->vchi_handle[0] is null\n");
  135378. + BUG();
  135379. + return;
  135380. + }
  135381. + status = vchi_msg_dequeue(instance->vchi_handle[0],
  135382. + &m, sizeof m, &msg_len, VCHI_FLAGS_NONE);
  135383. + if (m.type == VC_AUDIO_MSG_TYPE_RESULT) {
  135384. + LOG_DBG
  135385. + (" .. instance=%p, m.type=VC_AUDIO_MSG_TYPE_RESULT, success=%d\n",
  135386. + instance, m.u.result.success);
  135387. + instance->result = m.u.result.success;
  135388. + complete(&instance->msg_avail_comp);
  135389. + } else if (m.type == VC_AUDIO_MSG_TYPE_COMPLETE) {
  135390. + bcm2835_alsa_stream_t *alsa_stream = instance->alsa_stream;
  135391. + irq_handler_t callback = (irq_handler_t) m.u.complete.callback;
  135392. + LOG_DBG
  135393. + (" .. instance=%p, m.type=VC_AUDIO_MSG_TYPE_COMPLETE, complete=%d\n",
  135394. + instance, m.u.complete.count);
  135395. + if (alsa_stream && callback) {
  135396. + atomic_add(m.u.complete.count, &alsa_stream->retrieved);
  135397. + callback(0, alsa_stream);
  135398. + } else {
  135399. + LOG_ERR(" .. unexpected alsa_stream=%p, callback=%p\n",
  135400. + alsa_stream, callback);
  135401. + }
  135402. + } else {
  135403. + LOG_ERR(" .. unexpected m.type=%d\n", m.type);
  135404. + }
  135405. + LOG_DBG(" .. OUT\n");
  135406. +}
  135407. +
  135408. +static AUDIO_INSTANCE_T *vc_vchi_audio_init(VCHI_INSTANCE_T vchi_instance,
  135409. + VCHI_CONNECTION_T **
  135410. + vchi_connections,
  135411. + uint32_t num_connections)
  135412. +{
  135413. + uint32_t i;
  135414. + AUDIO_INSTANCE_T *instance;
  135415. + int status;
  135416. +
  135417. + LOG_DBG("%s: start", __func__);
  135418. +
  135419. + if (num_connections > VCHI_MAX_NUM_CONNECTIONS) {
  135420. + LOG_ERR("%s: unsupported number of connections %u (max=%u)\n",
  135421. + __func__, num_connections, VCHI_MAX_NUM_CONNECTIONS);
  135422. +
  135423. + return NULL;
  135424. + }
  135425. + /* Allocate memory for this instance */
  135426. + instance = kmalloc(sizeof(*instance), GFP_KERNEL);
  135427. + if (!instance)
  135428. + return NULL;
  135429. +
  135430. + memset(instance, 0, sizeof(*instance));
  135431. + instance->num_connections = num_connections;
  135432. +
  135433. + /* Create a lock for exclusive, serialized VCHI connection access */
  135434. + mutex_init(&instance->vchi_mutex);
  135435. + /* Open the VCHI service connections */
  135436. + for (i = 0; i < num_connections; i++) {
  135437. + SERVICE_CREATION_T params = {
  135438. + VCHI_VERSION_EX(VC_AUDIOSERV_VER, VC_AUDIOSERV_MIN_VER),
  135439. + VC_AUDIO_SERVER_NAME, // 4cc service code
  135440. + vchi_connections[i], // passed in fn pointers
  135441. + 0, // rx fifo size (unused)
  135442. + 0, // tx fifo size (unused)
  135443. + audio_vchi_callback, // service callback
  135444. + instance, // service callback parameter
  135445. + 1, //TODO: remove VCOS_FALSE, // unaligned bulk recieves
  135446. + 1, //TODO: remove VCOS_FALSE, // unaligned bulk transmits
  135447. + 0 // want crc check on bulk transfers
  135448. + };
  135449. +
  135450. + LOG_DBG("%s: about to open %i\n", __func__, i);
  135451. + status = vchi_service_open(vchi_instance, &params,
  135452. + &instance->vchi_handle[i]);
  135453. + LOG_DBG("%s: opened %i: %p=%d\n", __func__, i, instance->vchi_handle[i], status);
  135454. + if (status) {
  135455. + LOG_ERR
  135456. + ("%s: failed to open VCHI service connection (status=%d)\n",
  135457. + __func__, status);
  135458. +
  135459. + goto err_close_services;
  135460. + }
  135461. + /* Finished with the service for now */
  135462. + vchi_service_release(instance->vchi_handle[i]);
  135463. + }
  135464. +
  135465. + LOG_DBG("%s: okay\n", __func__);
  135466. + return instance;
  135467. +
  135468. +err_close_services:
  135469. + for (i = 0; i < instance->num_connections; i++) {
  135470. + LOG_ERR("%s: closing %i: %p\n", __func__, i, instance->vchi_handle[i]);
  135471. + if (instance->vchi_handle[i])
  135472. + vchi_service_close(instance->vchi_handle[i]);
  135473. + }
  135474. +
  135475. + kfree(instance);
  135476. + LOG_ERR("%s: error\n", __func__);
  135477. +
  135478. + return NULL;
  135479. +}
  135480. +
  135481. +static int32_t vc_vchi_audio_deinit(AUDIO_INSTANCE_T * instance)
  135482. +{
  135483. + uint32_t i;
  135484. +
  135485. + LOG_DBG(" .. IN\n");
  135486. +
  135487. + if (instance == NULL) {
  135488. + LOG_ERR("%s: invalid handle %p\n", __func__, instance);
  135489. +
  135490. + return -1;
  135491. + }
  135492. +
  135493. + LOG_DBG(" .. about to lock (%d)\n", instance->num_connections);
  135494. + if(mutex_lock_interruptible(&instance->vchi_mutex))
  135495. + {
  135496. + LOG_DBG("Interrupted whilst waiting for lock on (%d)\n",instance->num_connections);
  135497. + return -EINTR;
  135498. + }
  135499. +
  135500. + /* Close all VCHI service connections */
  135501. + for (i = 0; i < instance->num_connections; i++) {
  135502. + int32_t success;
  135503. + LOG_DBG(" .. %i:closing %p\n", i, instance->vchi_handle[i]);
  135504. + vchi_service_use(instance->vchi_handle[i]);
  135505. +
  135506. + success = vchi_service_close(instance->vchi_handle[i]);
  135507. + if (success != 0) {
  135508. + LOG_DBG
  135509. + ("%s: failed to close VCHI service connection (status=%d)\n",
  135510. + __func__, success);
  135511. + }
  135512. + }
  135513. +
  135514. + mutex_unlock(&instance->vchi_mutex);
  135515. +
  135516. + kfree(instance);
  135517. +
  135518. + LOG_DBG(" .. OUT\n");
  135519. +
  135520. + return 0;
  135521. +}
  135522. +
  135523. +static int bcm2835_audio_open_connection(bcm2835_alsa_stream_t * alsa_stream)
  135524. +{
  135525. + static VCHI_INSTANCE_T vchi_instance;
  135526. + static VCHI_CONNECTION_T *vchi_connection;
  135527. + static int initted;
  135528. + AUDIO_INSTANCE_T *instance = alsa_stream->instance;
  135529. + int ret;
  135530. + LOG_DBG(" .. IN\n");
  135531. +
  135532. + LOG_INFO("%s: start\n", __func__);
  135533. + BUG_ON(instance);
  135534. + if (instance) {
  135535. + LOG_ERR("%s: VCHI instance already open (%p)\n",
  135536. + __func__, instance);
  135537. + instance->alsa_stream = alsa_stream;
  135538. + alsa_stream->instance = instance;
  135539. + ret = 0; // xxx todo -1;
  135540. + goto err_free_mem;
  135541. + }
  135542. +
  135543. + /* Initialize and create a VCHI connection */
  135544. + if (!initted) {
  135545. + ret = vchi_initialise(&vchi_instance);
  135546. + if (ret != 0) {
  135547. + LOG_ERR("%s: failed to initialise VCHI instance (ret=%d)\n",
  135548. + __func__, ret);
  135549. +
  135550. + ret = -EIO;
  135551. + goto err_free_mem;
  135552. + }
  135553. + ret = vchi_connect(NULL, 0, vchi_instance);
  135554. + if (ret != 0) {
  135555. + LOG_ERR("%s: failed to connect VCHI instance (ret=%d)\n",
  135556. + __func__, ret);
  135557. +
  135558. + ret = -EIO;
  135559. + goto err_free_mem;
  135560. + }
  135561. + initted = 1;
  135562. + }
  135563. +
  135564. + /* Initialize an instance of the audio service */
  135565. + instance = vc_vchi_audio_init(vchi_instance, &vchi_connection, 1);
  135566. +
  135567. + if (instance == NULL) {
  135568. + LOG_ERR("%s: failed to initialize audio service\n", __func__);
  135569. +
  135570. + ret = -EPERM;
  135571. + goto err_free_mem;
  135572. + }
  135573. +
  135574. + instance->alsa_stream = alsa_stream;
  135575. + alsa_stream->instance = instance;
  135576. +
  135577. + LOG_DBG(" success !\n");
  135578. +err_free_mem:
  135579. + LOG_DBG(" .. OUT\n");
  135580. +
  135581. + return ret;
  135582. +}
  135583. +
  135584. +int bcm2835_audio_open(bcm2835_alsa_stream_t * alsa_stream)
  135585. +{
  135586. + AUDIO_INSTANCE_T *instance;
  135587. + VC_AUDIO_MSG_T m;
  135588. + int32_t success;
  135589. + int ret;
  135590. + LOG_DBG(" .. IN\n");
  135591. +
  135592. + my_workqueue_init(alsa_stream);
  135593. +
  135594. + ret = bcm2835_audio_open_connection(alsa_stream);
  135595. + if (ret != 0) {
  135596. + ret = -1;
  135597. + goto exit;
  135598. + }
  135599. + instance = alsa_stream->instance;
  135600. + LOG_DBG(" instance (%p)\n", instance);
  135601. +
  135602. + if(mutex_lock_interruptible(&instance->vchi_mutex))
  135603. + {
  135604. + LOG_DBG("Interrupted whilst waiting for lock on (%d)\n",instance->num_connections);
  135605. + return -EINTR;
  135606. + }
  135607. + vchi_service_use(instance->vchi_handle[0]);
  135608. +
  135609. + m.type = VC_AUDIO_MSG_TYPE_OPEN;
  135610. +
  135611. + /* Send the message to the videocore */
  135612. + success = vchi_msg_queue(instance->vchi_handle[0],
  135613. + &m, sizeof m,
  135614. + VCHI_FLAGS_BLOCK_UNTIL_QUEUED, NULL);
  135615. +
  135616. + if (success != 0) {
  135617. + LOG_ERR("%s: failed on vchi_msg_queue (status=%d)\n",
  135618. + __func__, success);
  135619. +
  135620. + ret = -1;
  135621. + goto unlock;
  135622. + }
  135623. +
  135624. + ret = 0;
  135625. +
  135626. +unlock:
  135627. + vchi_service_release(instance->vchi_handle[0]);
  135628. + mutex_unlock(&instance->vchi_mutex);
  135629. +exit:
  135630. + LOG_DBG(" .. OUT\n");
  135631. + return ret;
  135632. +}
  135633. +
  135634. +static int bcm2835_audio_set_ctls_chan(bcm2835_alsa_stream_t * alsa_stream,
  135635. + bcm2835_chip_t * chip)
  135636. +{
  135637. + VC_AUDIO_MSG_T m;
  135638. + AUDIO_INSTANCE_T *instance = alsa_stream->instance;
  135639. + int32_t success;
  135640. + int ret;
  135641. + LOG_DBG(" .. IN\n");
  135642. +
  135643. + LOG_INFO
  135644. + (" Setting ALSA dest(%d), volume(%d)\n", chip->dest, chip->volume);
  135645. +
  135646. + if(mutex_lock_interruptible(&instance->vchi_mutex))
  135647. + {
  135648. + LOG_DBG("Interrupted whilst waiting for lock on (%d)\n",instance->num_connections);
  135649. + return -EINTR;
  135650. + }
  135651. + vchi_service_use(instance->vchi_handle[0]);
  135652. +
  135653. + instance->result = -1;
  135654. +
  135655. + m.type = VC_AUDIO_MSG_TYPE_CONTROL;
  135656. + m.u.control.dest = chip->dest;
  135657. + m.u.control.volume = chip->volume;
  135658. +
  135659. + /* Create the message available completion */
  135660. + init_completion(&instance->msg_avail_comp);
  135661. +
  135662. + /* Send the message to the videocore */
  135663. + success = vchi_msg_queue(instance->vchi_handle[0],
  135664. + &m, sizeof m,
  135665. + VCHI_FLAGS_BLOCK_UNTIL_QUEUED, NULL);
  135666. +
  135667. + if (success != 0) {
  135668. + LOG_ERR("%s: failed on vchi_msg_queue (status=%d)\n",
  135669. + __func__, success);
  135670. +
  135671. + ret = -1;
  135672. + goto unlock;
  135673. + }
  135674. +
  135675. + /* We are expecting a reply from the videocore */
  135676. + ret = wait_for_completion_interruptible(&instance->msg_avail_comp);
  135677. + if (ret) {
  135678. + LOG_DBG("%s: failed on waiting for event (status=%d)\n",
  135679. + __func__, success);
  135680. + goto unlock;
  135681. + }
  135682. +
  135683. + if (instance->result != 0) {
  135684. + LOG_ERR("%s: result=%d\n", __func__, instance->result);
  135685. +
  135686. + ret = -1;
  135687. + goto unlock;
  135688. + }
  135689. +
  135690. + ret = 0;
  135691. +
  135692. +unlock:
  135693. + vchi_service_release(instance->vchi_handle[0]);
  135694. + mutex_unlock(&instance->vchi_mutex);
  135695. +
  135696. + LOG_DBG(" .. OUT\n");
  135697. + return ret;
  135698. +}
  135699. +
  135700. +int bcm2835_audio_set_ctls(bcm2835_chip_t * chip)
  135701. +{
  135702. + int i;
  135703. + int ret = 0;
  135704. + LOG_DBG(" .. IN\n");
  135705. + LOG_DBG(" Setting ALSA dest(%d), volume(%d)\n", chip->dest, chip->volume);
  135706. +
  135707. + /* change ctls for all substreams */
  135708. + for (i = 0; i < MAX_SUBSTREAMS; i++) {
  135709. + if (chip->avail_substreams & (1 << i)) {
  135710. + if (!chip->alsa_stream[i])
  135711. + {
  135712. + LOG_DBG(" No ALSA stream available?! %i:%p (%x)\n", i, chip->alsa_stream[i], chip->avail_substreams);
  135713. + ret = 0;
  135714. + }
  135715. + else if (bcm2835_audio_set_ctls_chan /* returns 0 on success */
  135716. + (chip->alsa_stream[i], chip) != 0)
  135717. + {
  135718. + LOG_ERR("Couldn't set the controls for stream %d\n", i);
  135719. + ret = -1;
  135720. + }
  135721. + else LOG_DBG(" Controls set for stream %d\n", i);
  135722. + }
  135723. + }
  135724. + LOG_DBG(" .. OUT ret=%d\n", ret);
  135725. + return ret;
  135726. +}
  135727. +
  135728. +int bcm2835_audio_set_params(bcm2835_alsa_stream_t * alsa_stream,
  135729. + uint32_t channels, uint32_t samplerate,
  135730. + uint32_t bps)
  135731. +{
  135732. + VC_AUDIO_MSG_T m;
  135733. + AUDIO_INSTANCE_T *instance = alsa_stream->instance;
  135734. + int32_t success;
  135735. + int ret;
  135736. + LOG_DBG(" .. IN\n");
  135737. +
  135738. + LOG_INFO
  135739. + (" Setting ALSA channels(%d), samplerate(%d), bits-per-sample(%d)\n",
  135740. + channels, samplerate, bps);
  135741. +
  135742. + /* resend ctls - alsa_stream may not have been open when first send */
  135743. + ret = bcm2835_audio_set_ctls_chan(alsa_stream, alsa_stream->chip);
  135744. + if (ret != 0) {
  135745. + LOG_ERR(" Alsa controls not supported\n");
  135746. + return -EINVAL;
  135747. + }
  135748. +
  135749. + if(mutex_lock_interruptible(&instance->vchi_mutex))
  135750. + {
  135751. + LOG_DBG("Interrupted whilst waiting for lock on (%d)\n",instance->num_connections);
  135752. + return -EINTR;
  135753. + }
  135754. + vchi_service_use(instance->vchi_handle[0]);
  135755. +
  135756. + instance->result = -1;
  135757. +
  135758. + m.type = VC_AUDIO_MSG_TYPE_CONFIG;
  135759. + m.u.config.channels = channels;
  135760. + m.u.config.samplerate = samplerate;
  135761. + m.u.config.bps = bps;
  135762. +
  135763. + /* Create the message available completion */
  135764. + init_completion(&instance->msg_avail_comp);
  135765. +
  135766. + /* Send the message to the videocore */
  135767. + success = vchi_msg_queue(instance->vchi_handle[0],
  135768. + &m, sizeof m,
  135769. + VCHI_FLAGS_BLOCK_UNTIL_QUEUED, NULL);
  135770. +
  135771. + if (success != 0) {
  135772. + LOG_ERR("%s: failed on vchi_msg_queue (status=%d)\n",
  135773. + __func__, success);
  135774. +
  135775. + ret = -1;
  135776. + goto unlock;
  135777. + }
  135778. +
  135779. + /* We are expecting a reply from the videocore */
  135780. + ret = wait_for_completion_interruptible(&instance->msg_avail_comp);
  135781. + if (ret) {
  135782. + LOG_DBG("%s: failed on waiting for event (status=%d)\n",
  135783. + __func__, success);
  135784. + goto unlock;
  135785. + }
  135786. +
  135787. + if (instance->result != 0) {
  135788. + LOG_ERR("%s: result=%d", __func__, instance->result);
  135789. +
  135790. + ret = -1;
  135791. + goto unlock;
  135792. + }
  135793. +
  135794. + ret = 0;
  135795. +
  135796. +unlock:
  135797. + vchi_service_release(instance->vchi_handle[0]);
  135798. + mutex_unlock(&instance->vchi_mutex);
  135799. +
  135800. + LOG_DBG(" .. OUT\n");
  135801. + return ret;
  135802. +}
  135803. +
  135804. +int bcm2835_audio_setup(bcm2835_alsa_stream_t * alsa_stream)
  135805. +{
  135806. + LOG_DBG(" .. IN\n");
  135807. +
  135808. + LOG_DBG(" .. OUT\n");
  135809. +
  135810. + return 0;
  135811. +}
  135812. +
  135813. +static int bcm2835_audio_start_worker(bcm2835_alsa_stream_t * alsa_stream)
  135814. +{
  135815. + VC_AUDIO_MSG_T m;
  135816. + AUDIO_INSTANCE_T *instance = alsa_stream->instance;
  135817. + int32_t success;
  135818. + int ret;
  135819. + LOG_DBG(" .. IN\n");
  135820. +
  135821. + if(mutex_lock_interruptible(&instance->vchi_mutex))
  135822. + {
  135823. + LOG_DBG("Interrupted whilst waiting for lock on (%d)\n",instance->num_connections);
  135824. + return -EINTR;
  135825. + }
  135826. + vchi_service_use(instance->vchi_handle[0]);
  135827. +
  135828. + m.type = VC_AUDIO_MSG_TYPE_START;
  135829. +
  135830. + /* Send the message to the videocore */
  135831. + success = vchi_msg_queue(instance->vchi_handle[0],
  135832. + &m, sizeof m,
  135833. + VCHI_FLAGS_BLOCK_UNTIL_QUEUED, NULL);
  135834. +
  135835. + if (success != 0) {
  135836. + LOG_ERR("%s: failed on vchi_msg_queue (status=%d)\n",
  135837. + __func__, success);
  135838. +
  135839. + ret = -1;
  135840. + goto unlock;
  135841. + }
  135842. +
  135843. + ret = 0;
  135844. +
  135845. +unlock:
  135846. + vchi_service_release(instance->vchi_handle[0]);
  135847. + mutex_unlock(&instance->vchi_mutex);
  135848. + LOG_DBG(" .. OUT\n");
  135849. + return ret;
  135850. +}
  135851. +
  135852. +static int bcm2835_audio_stop_worker(bcm2835_alsa_stream_t * alsa_stream)
  135853. +{
  135854. + VC_AUDIO_MSG_T m;
  135855. + AUDIO_INSTANCE_T *instance = alsa_stream->instance;
  135856. + int32_t success;
  135857. + int ret;
  135858. + LOG_DBG(" .. IN\n");
  135859. +
  135860. + if(mutex_lock_interruptible(&instance->vchi_mutex))
  135861. + {
  135862. + LOG_DBG("Interrupted whilst waiting for lock on (%d)\n",instance->num_connections);
  135863. + return -EINTR;
  135864. + }
  135865. + vchi_service_use(instance->vchi_handle[0]);
  135866. +
  135867. + m.type = VC_AUDIO_MSG_TYPE_STOP;
  135868. + m.u.stop.draining = alsa_stream->draining;
  135869. +
  135870. + /* Send the message to the videocore */
  135871. + success = vchi_msg_queue(instance->vchi_handle[0],
  135872. + &m, sizeof m,
  135873. + VCHI_FLAGS_BLOCK_UNTIL_QUEUED, NULL);
  135874. +
  135875. + if (success != 0) {
  135876. + LOG_ERR("%s: failed on vchi_msg_queue (status=%d)\n",
  135877. + __func__, success);
  135878. +
  135879. + ret = -1;
  135880. + goto unlock;
  135881. + }
  135882. +
  135883. + ret = 0;
  135884. +
  135885. +unlock:
  135886. + vchi_service_release(instance->vchi_handle[0]);
  135887. + mutex_unlock(&instance->vchi_mutex);
  135888. + LOG_DBG(" .. OUT\n");
  135889. + return ret;
  135890. +}
  135891. +
  135892. +int bcm2835_audio_close(bcm2835_alsa_stream_t * alsa_stream)
  135893. +{
  135894. + VC_AUDIO_MSG_T m;
  135895. + AUDIO_INSTANCE_T *instance = alsa_stream->instance;
  135896. + int32_t success;
  135897. + int ret;
  135898. + LOG_DBG(" .. IN\n");
  135899. +
  135900. + my_workqueue_quit(alsa_stream);
  135901. +
  135902. + if(mutex_lock_interruptible(&instance->vchi_mutex))
  135903. + {
  135904. + LOG_DBG("Interrupted whilst waiting for lock on (%d)\n",instance->num_connections);
  135905. + return -EINTR;
  135906. + }
  135907. + vchi_service_use(instance->vchi_handle[0]);
  135908. +
  135909. + m.type = VC_AUDIO_MSG_TYPE_CLOSE;
  135910. +
  135911. + /* Create the message available completion */
  135912. + init_completion(&instance->msg_avail_comp);
  135913. +
  135914. + /* Send the message to the videocore */
  135915. + success = vchi_msg_queue(instance->vchi_handle[0],
  135916. + &m, sizeof m,
  135917. + VCHI_FLAGS_BLOCK_UNTIL_QUEUED, NULL);
  135918. +
  135919. + if (success != 0) {
  135920. + LOG_ERR("%s: failed on vchi_msg_queue (status=%d)\n",
  135921. + __func__, success);
  135922. + ret = -1;
  135923. + goto unlock;
  135924. + }
  135925. +
  135926. + ret = wait_for_completion_interruptible(&instance->msg_avail_comp);
  135927. + if (ret) {
  135928. + LOG_DBG("%s: failed on waiting for event (status=%d)\n",
  135929. + __func__, success);
  135930. + goto unlock;
  135931. + }
  135932. + if (instance->result != 0) {
  135933. + LOG_ERR("%s: failed result (status=%d)\n",
  135934. + __func__, instance->result);
  135935. +
  135936. + ret = -1;
  135937. + goto unlock;
  135938. + }
  135939. +
  135940. + ret = 0;
  135941. +
  135942. +unlock:
  135943. + vchi_service_release(instance->vchi_handle[0]);
  135944. + mutex_unlock(&instance->vchi_mutex);
  135945. +
  135946. + /* Stop the audio service */
  135947. + if (instance) {
  135948. + vc_vchi_audio_deinit(instance);
  135949. + alsa_stream->instance = NULL;
  135950. + }
  135951. + LOG_DBG(" .. OUT\n");
  135952. + return ret;
  135953. +}
  135954. +
  135955. +int bcm2835_audio_write_worker(bcm2835_alsa_stream_t *alsa_stream,
  135956. + uint32_t count, void *src)
  135957. +{
  135958. + VC_AUDIO_MSG_T m;
  135959. + AUDIO_INSTANCE_T *instance = alsa_stream->instance;
  135960. + int32_t success;
  135961. + int ret;
  135962. +
  135963. + LOG_DBG(" .. IN\n");
  135964. +
  135965. + LOG_INFO(" Writing %d bytes from %p\n", count, src);
  135966. +
  135967. + if(mutex_lock_interruptible(&instance->vchi_mutex))
  135968. + {
  135969. + LOG_DBG("Interrupted whilst waiting for lock on (%d)\n",instance->num_connections);
  135970. + return -EINTR;
  135971. + }
  135972. + vchi_service_use(instance->vchi_handle[0]);
  135973. +
  135974. + if ( instance->peer_version==0 && vchi_get_peer_version(instance->vchi_handle[0], &instance->peer_version) == 0 ) {
  135975. + LOG_DBG("%s: client version %d connected\n", __func__, instance->peer_version);
  135976. + }
  135977. + m.type = VC_AUDIO_MSG_TYPE_WRITE;
  135978. + m.u.write.count = count;
  135979. + // old version uses bulk, new version uses control
  135980. + m.u.write.max_packet = instance->peer_version < 2 || force_bulk ? 0:4000;
  135981. + m.u.write.callback = alsa_stream->fifo_irq_handler;
  135982. + m.u.write.cookie = alsa_stream;
  135983. + m.u.write.silence = src == NULL;
  135984. +
  135985. + /* Send the message to the videocore */
  135986. + success = vchi_msg_queue(instance->vchi_handle[0],
  135987. + &m, sizeof m,
  135988. + VCHI_FLAGS_BLOCK_UNTIL_QUEUED, NULL);
  135989. +
  135990. + if (success != 0) {
  135991. + LOG_ERR("%s: failed on vchi_msg_queue (status=%d)\n",
  135992. + __func__, success);
  135993. +
  135994. + ret = -1;
  135995. + goto unlock;
  135996. + }
  135997. + if (!m.u.write.silence) {
  135998. + if (m.u.write.max_packet == 0) {
  135999. + /* Send the message to the videocore */
  136000. + success = vchi_bulk_queue_transmit(instance->vchi_handle[0],
  136001. + src, count,
  136002. + 0 *
  136003. + VCHI_FLAGS_BLOCK_UNTIL_QUEUED
  136004. + +
  136005. + 1 *
  136006. + VCHI_FLAGS_BLOCK_UNTIL_DATA_READ,
  136007. + NULL);
  136008. + } else {
  136009. + while (count > 0) {
  136010. + int bytes = min((int)m.u.write.max_packet, (int)count);
  136011. + success = vchi_msg_queue(instance->vchi_handle[0],
  136012. + src, bytes,
  136013. + VCHI_FLAGS_BLOCK_UNTIL_QUEUED, NULL);
  136014. + src = (char *)src + bytes;
  136015. + count -= bytes;
  136016. + }
  136017. + }
  136018. + if (success != 0) {
  136019. + LOG_ERR
  136020. + ("%s: failed on vchi_bulk_queue_transmit (status=%d)\n",
  136021. + __func__, success);
  136022. +
  136023. + ret = -1;
  136024. + goto unlock;
  136025. + }
  136026. + }
  136027. + ret = 0;
  136028. +
  136029. +unlock:
  136030. + vchi_service_release(instance->vchi_handle[0]);
  136031. + mutex_unlock(&instance->vchi_mutex);
  136032. + LOG_DBG(" .. OUT\n");
  136033. + return ret;
  136034. +}
  136035. +
  136036. +/**
  136037. + * Returns all buffers from arm->vc
  136038. + */
  136039. +void bcm2835_audio_flush_buffers(bcm2835_alsa_stream_t * alsa_stream)
  136040. +{
  136041. + LOG_DBG(" .. IN\n");
  136042. + LOG_DBG(" .. OUT\n");
  136043. + return;
  136044. +}
  136045. +
  136046. +/**
  136047. + * Forces VC to flush(drop) its filled playback buffers and
  136048. + * return them the us. (VC->ARM)
  136049. + */
  136050. +void bcm2835_audio_flush_playback_buffers(bcm2835_alsa_stream_t * alsa_stream)
  136051. +{
  136052. + LOG_DBG(" .. IN\n");
  136053. + LOG_DBG(" .. OUT\n");
  136054. +}
  136055. +
  136056. +uint32_t bcm2835_audio_retrieve_buffers(bcm2835_alsa_stream_t * alsa_stream)
  136057. +{
  136058. + uint32_t count = atomic_read(&alsa_stream->retrieved);
  136059. + atomic_sub(count, &alsa_stream->retrieved);
  136060. + return count;
  136061. +}
  136062. +
  136063. +module_param(force_bulk, bool, 0444);
  136064. +MODULE_PARM_DESC(force_bulk, "Force use of vchiq bulk for audio");
  136065. diff -Nur linux-3.18.14/sound/arm/Kconfig linux-rpi/sound/arm/Kconfig
  136066. --- linux-3.18.14/sound/arm/Kconfig 2015-05-20 10:04:50.000000000 -0500
  136067. +++ linux-rpi/sound/arm/Kconfig 2015-05-31 14:46:14.233660949 -0500
  136068. @@ -39,5 +39,12 @@
  136069. Say Y or M if you want to support any AC97 codec attached to
  136070. the PXA2xx AC97 interface.
  136071. +config SND_BCM2835
  136072. + tristate "BCM2835 ALSA driver"
  136073. + depends on (ARCH_BCM2708 || ARCH_BCM2709) && BCM2708_VCHIQ && SND
  136074. + select SND_PCM
  136075. + help
  136076. + Say Y or M if you want to support BCM2835 Alsa pcm card driver
  136077. +
  136078. endif # SND_ARM
  136079. diff -Nur linux-3.18.14/sound/arm/Makefile linux-rpi/sound/arm/Makefile
  136080. --- linux-3.18.14/sound/arm/Makefile 2015-05-20 10:04:50.000000000 -0500
  136081. +++ linux-rpi/sound/arm/Makefile 2015-05-31 14:46:14.233660949 -0500
  136082. @@ -14,3 +14,8 @@
  136083. obj-$(CONFIG_SND_PXA2XX_AC97) += snd-pxa2xx-ac97.o
  136084. snd-pxa2xx-ac97-objs := pxa2xx-ac97.o
  136085. +
  136086. +obj-$(CONFIG_SND_BCM2835) += snd-bcm2835.o
  136087. +snd-bcm2835-objs := bcm2835.o bcm2835-ctl.o bcm2835-pcm.o bcm2835-vchiq.o
  136088. +
  136089. +ccflags-y += -Idrivers/misc/vc04_services -Idrivers/misc/vc04_services/interface/vcos/linuxkernel -D__VCCOREVER__=0x04000000
  136090. diff -Nur linux-3.18.14/sound/arm/vc_vchi_audioserv_defs.h linux-rpi/sound/arm/vc_vchi_audioserv_defs.h
  136091. --- linux-3.18.14/sound/arm/vc_vchi_audioserv_defs.h 1969-12-31 18:00:00.000000000 -0600
  136092. +++ linux-rpi/sound/arm/vc_vchi_audioserv_defs.h 2015-05-31 14:46:14.233660949 -0500
  136093. @@ -0,0 +1,116 @@
  136094. +/*****************************************************************************
  136095. +* Copyright 2011 Broadcom Corporation. All rights reserved.
  136096. +*
  136097. +* Unless you and Broadcom execute a separate written software license
  136098. +* agreement governing use of this software, this software is licensed to you
  136099. +* under the terms of the GNU General Public License version 2, available at
  136100. +* http://www.broadcom.com/licenses/GPLv2.php (the "GPL").
  136101. +*
  136102. +* Notwithstanding the above, under no circumstances may you combine this
  136103. +* software in any way with any other Broadcom software provided under a
  136104. +* license other than the GPL, without Broadcom's express prior written
  136105. +* consent.
  136106. +*****************************************************************************/
  136107. +
  136108. +#ifndef _VC_AUDIO_DEFS_H_
  136109. +#define _VC_AUDIO_DEFS_H_
  136110. +
  136111. +#define VC_AUDIOSERV_MIN_VER 1
  136112. +#define VC_AUDIOSERV_VER 2
  136113. +
  136114. +// FourCC code used for VCHI connection
  136115. +#define VC_AUDIO_SERVER_NAME MAKE_FOURCC("AUDS")
  136116. +
  136117. +// Maximum message length
  136118. +#define VC_AUDIO_MAX_MSG_LEN (sizeof( VC_AUDIO_MSG_T ))
  136119. +
  136120. +// List of screens that are currently supported
  136121. +// All message types supported for HOST->VC direction
  136122. +typedef enum {
  136123. + VC_AUDIO_MSG_TYPE_RESULT, // Generic result
  136124. + VC_AUDIO_MSG_TYPE_COMPLETE, // Generic result
  136125. + VC_AUDIO_MSG_TYPE_CONFIG, // Configure audio
  136126. + VC_AUDIO_MSG_TYPE_CONTROL, // Configure audio
  136127. + VC_AUDIO_MSG_TYPE_OPEN, // Configure audio
  136128. + VC_AUDIO_MSG_TYPE_CLOSE, // Configure audio
  136129. + VC_AUDIO_MSG_TYPE_START, // Configure audio
  136130. + VC_AUDIO_MSG_TYPE_STOP, // Configure audio
  136131. + VC_AUDIO_MSG_TYPE_WRITE, // Configure audio
  136132. + VC_AUDIO_MSG_TYPE_MAX
  136133. +} VC_AUDIO_MSG_TYPE;
  136134. +
  136135. +// configure the audio
  136136. +typedef struct {
  136137. + uint32_t channels;
  136138. + uint32_t samplerate;
  136139. + uint32_t bps;
  136140. +
  136141. +} VC_AUDIO_CONFIG_T;
  136142. +
  136143. +typedef struct {
  136144. + uint32_t volume;
  136145. + uint32_t dest;
  136146. +
  136147. +} VC_AUDIO_CONTROL_T;
  136148. +
  136149. +// audio
  136150. +typedef struct {
  136151. + uint32_t dummy;
  136152. +
  136153. +} VC_AUDIO_OPEN_T;
  136154. +
  136155. +// audio
  136156. +typedef struct {
  136157. + uint32_t dummy;
  136158. +
  136159. +} VC_AUDIO_CLOSE_T;
  136160. +// audio
  136161. +typedef struct {
  136162. + uint32_t dummy;
  136163. +
  136164. +} VC_AUDIO_START_T;
  136165. +// audio
  136166. +typedef struct {
  136167. + uint32_t draining;
  136168. +
  136169. +} VC_AUDIO_STOP_T;
  136170. +
  136171. +// configure the write audio samples
  136172. +typedef struct {
  136173. + uint32_t count; // in bytes
  136174. + void *callback;
  136175. + void *cookie;
  136176. + uint16_t silence;
  136177. + uint16_t max_packet;
  136178. +} VC_AUDIO_WRITE_T;
  136179. +
  136180. +// Generic result for a request (VC->HOST)
  136181. +typedef struct {
  136182. + int32_t success; // Success value
  136183. +
  136184. +} VC_AUDIO_RESULT_T;
  136185. +
  136186. +// Generic result for a request (VC->HOST)
  136187. +typedef struct {
  136188. + int32_t count; // Success value
  136189. + void *callback;
  136190. + void *cookie;
  136191. +} VC_AUDIO_COMPLETE_T;
  136192. +
  136193. +// Message header for all messages in HOST->VC direction
  136194. +typedef struct {
  136195. + int32_t type; // Message type (VC_AUDIO_MSG_TYPE)
  136196. + union {
  136197. + VC_AUDIO_CONFIG_T config;
  136198. + VC_AUDIO_CONTROL_T control;
  136199. + VC_AUDIO_OPEN_T open;
  136200. + VC_AUDIO_CLOSE_T close;
  136201. + VC_AUDIO_START_T start;
  136202. + VC_AUDIO_STOP_T stop;
  136203. + VC_AUDIO_WRITE_T write;
  136204. + VC_AUDIO_RESULT_T result;
  136205. + VC_AUDIO_COMPLETE_T complete;
  136206. + } u;
  136207. +} VC_AUDIO_MSG_T;
  136208. +
  136209. +#endif // _VC_AUDIO_DEFS_H_
  136210. diff -Nur linux-3.18.14/sound/soc/bcm/bcm2708-i2s.c linux-rpi/sound/soc/bcm/bcm2708-i2s.c
  136211. --- linux-3.18.14/sound/soc/bcm/bcm2708-i2s.c 1969-12-31 18:00:00.000000000 -0600
  136212. +++ linux-rpi/sound/soc/bcm/bcm2708-i2s.c 2015-05-31 14:46:14.493660947 -0500
  136213. @@ -0,0 +1,1009 @@
  136214. +/*
  136215. + * ALSA SoC I2S Audio Layer for Broadcom BCM2708 SoC
  136216. + *
  136217. + * Author: Florian Meier <florian.meier@koalo.de>
  136218. + * Copyright 2013
  136219. + *
  136220. + * Based on
  136221. + * Raspberry Pi PCM I2S ALSA Driver
  136222. + * Copyright (c) by Phil Poole 2013
  136223. + *
  136224. + * ALSA SoC I2S (McBSP) Audio Layer for TI DAVINCI processor
  136225. + * Vladimir Barinov, <vbarinov@embeddedalley.com>
  136226. + * Copyright (C) 2007 MontaVista Software, Inc., <source@mvista.com>
  136227. + *
  136228. + * OMAP ALSA SoC DAI driver using McBSP port
  136229. + * Copyright (C) 2008 Nokia Corporation
  136230. + * Contact: Jarkko Nikula <jarkko.nikula@bitmer.com>
  136231. + * Peter Ujfalusi <peter.ujfalusi@ti.com>
  136232. + *
  136233. + * Freescale SSI ALSA SoC Digital Audio Interface (DAI) driver
  136234. + * Author: Timur Tabi <timur@freescale.com>
  136235. + * Copyright 2007-2010 Freescale Semiconductor, Inc.
  136236. + *
  136237. + * This program is free software; you can redistribute it and/or
  136238. + * modify it under the terms of the GNU General Public License
  136239. + * version 2 as published by the Free Software Foundation.
  136240. + *
  136241. + * This program is distributed in the hope that it will be useful, but
  136242. + * WITHOUT ANY WARRANTY; without even the implied warranty of
  136243. + * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the GNU
  136244. + * General Public License for more details.
  136245. + */
  136246. +
  136247. +#include "bcm2708-i2s.h"
  136248. +
  136249. +#include <linux/init.h>
  136250. +#include <linux/module.h>
  136251. +#include <linux/device.h>
  136252. +#include <linux/slab.h>
  136253. +#include <linux/delay.h>
  136254. +#include <linux/io.h>
  136255. +#include <linux/clk.h>
  136256. +#include <mach/gpio.h>
  136257. +
  136258. +#include <sound/core.h>
  136259. +#include <sound/pcm.h>
  136260. +#include <sound/pcm_params.h>
  136261. +#include <sound/initval.h>
  136262. +#include <sound/soc.h>
  136263. +#include <sound/dmaengine_pcm.h>
  136264. +
  136265. +#include <asm/system_info.h>
  136266. +
  136267. +/* Clock registers */
  136268. +#define BCM2708_CLK_PCMCTL_REG 0x00
  136269. +#define BCM2708_CLK_PCMDIV_REG 0x04
  136270. +
  136271. +/* Clock register settings */
  136272. +#define BCM2708_CLK_PASSWD (0x5a000000)
  136273. +#define BCM2708_CLK_PASSWD_MASK (0xff000000)
  136274. +#define BCM2708_CLK_MASH(v) ((v) << 9)
  136275. +#define BCM2708_CLK_FLIP BIT(8)
  136276. +#define BCM2708_CLK_BUSY BIT(7)
  136277. +#define BCM2708_CLK_KILL BIT(5)
  136278. +#define BCM2708_CLK_ENAB BIT(4)
  136279. +#define BCM2708_CLK_SRC(v) (v)
  136280. +
  136281. +#define BCM2708_CLK_SHIFT (12)
  136282. +#define BCM2708_CLK_DIVI(v) ((v) << BCM2708_CLK_SHIFT)
  136283. +#define BCM2708_CLK_DIVF(v) (v)
  136284. +#define BCM2708_CLK_DIVF_MASK (0xFFF)
  136285. +
  136286. +enum {
  136287. + BCM2708_CLK_MASH_0 = 0,
  136288. + BCM2708_CLK_MASH_1,
  136289. + BCM2708_CLK_MASH_2,
  136290. + BCM2708_CLK_MASH_3,
  136291. +};
  136292. +
  136293. +enum {
  136294. + BCM2708_CLK_SRC_GND = 0,
  136295. + BCM2708_CLK_SRC_OSC,
  136296. + BCM2708_CLK_SRC_DBG0,
  136297. + BCM2708_CLK_SRC_DBG1,
  136298. + BCM2708_CLK_SRC_PLLA,
  136299. + BCM2708_CLK_SRC_PLLC,
  136300. + BCM2708_CLK_SRC_PLLD,
  136301. + BCM2708_CLK_SRC_HDMI,
  136302. +};
  136303. +
  136304. +/* Most clocks are not useable (freq = 0) */
  136305. +static const unsigned int bcm2708_clk_freq[BCM2708_CLK_SRC_HDMI+1] = {
  136306. + [BCM2708_CLK_SRC_GND] = 0,
  136307. + [BCM2708_CLK_SRC_OSC] = 19200000,
  136308. + [BCM2708_CLK_SRC_DBG0] = 0,
  136309. + [BCM2708_CLK_SRC_DBG1] = 0,
  136310. + [BCM2708_CLK_SRC_PLLA] = 0,
  136311. + [BCM2708_CLK_SRC_PLLC] = 0,
  136312. + [BCM2708_CLK_SRC_PLLD] = 500000000,
  136313. + [BCM2708_CLK_SRC_HDMI] = 0,
  136314. +};
  136315. +
  136316. +/* I2S registers */
  136317. +#define BCM2708_I2S_CS_A_REG 0x00
  136318. +#define BCM2708_I2S_FIFO_A_REG 0x04
  136319. +#define BCM2708_I2S_MODE_A_REG 0x08
  136320. +#define BCM2708_I2S_RXC_A_REG 0x0c
  136321. +#define BCM2708_I2S_TXC_A_REG 0x10
  136322. +#define BCM2708_I2S_DREQ_A_REG 0x14
  136323. +#define BCM2708_I2S_INTEN_A_REG 0x18
  136324. +#define BCM2708_I2S_INTSTC_A_REG 0x1c
  136325. +#define BCM2708_I2S_GRAY_REG 0x20
  136326. +
  136327. +/* I2S register settings */
  136328. +#define BCM2708_I2S_STBY BIT(25)
  136329. +#define BCM2708_I2S_SYNC BIT(24)
  136330. +#define BCM2708_I2S_RXSEX BIT(23)
  136331. +#define BCM2708_I2S_RXF BIT(22)
  136332. +#define BCM2708_I2S_TXE BIT(21)
  136333. +#define BCM2708_I2S_RXD BIT(20)
  136334. +#define BCM2708_I2S_TXD BIT(19)
  136335. +#define BCM2708_I2S_RXR BIT(18)
  136336. +#define BCM2708_I2S_TXW BIT(17)
  136337. +#define BCM2708_I2S_CS_RXERR BIT(16)
  136338. +#define BCM2708_I2S_CS_TXERR BIT(15)
  136339. +#define BCM2708_I2S_RXSYNC BIT(14)
  136340. +#define BCM2708_I2S_TXSYNC BIT(13)
  136341. +#define BCM2708_I2S_DMAEN BIT(9)
  136342. +#define BCM2708_I2S_RXTHR(v) ((v) << 7)
  136343. +#define BCM2708_I2S_TXTHR(v) ((v) << 5)
  136344. +#define BCM2708_I2S_RXCLR BIT(4)
  136345. +#define BCM2708_I2S_TXCLR BIT(3)
  136346. +#define BCM2708_I2S_TXON BIT(2)
  136347. +#define BCM2708_I2S_RXON BIT(1)
  136348. +#define BCM2708_I2S_EN (1)
  136349. +
  136350. +#define BCM2708_I2S_CLKDIS BIT(28)
  136351. +#define BCM2708_I2S_PDMN BIT(27)
  136352. +#define BCM2708_I2S_PDME BIT(26)
  136353. +#define BCM2708_I2S_FRXP BIT(25)
  136354. +#define BCM2708_I2S_FTXP BIT(24)
  136355. +#define BCM2708_I2S_CLKM BIT(23)
  136356. +#define BCM2708_I2S_CLKI BIT(22)
  136357. +#define BCM2708_I2S_FSM BIT(21)
  136358. +#define BCM2708_I2S_FSI BIT(20)
  136359. +#define BCM2708_I2S_FLEN(v) ((v) << 10)
  136360. +#define BCM2708_I2S_FSLEN(v) (v)
  136361. +
  136362. +#define BCM2708_I2S_CHWEX BIT(15)
  136363. +#define BCM2708_I2S_CHEN BIT(14)
  136364. +#define BCM2708_I2S_CHPOS(v) ((v) << 4)
  136365. +#define BCM2708_I2S_CHWID(v) (v)
  136366. +#define BCM2708_I2S_CH1(v) ((v) << 16)
  136367. +#define BCM2708_I2S_CH2(v) (v)
  136368. +
  136369. +#define BCM2708_I2S_TX_PANIC(v) ((v) << 24)
  136370. +#define BCM2708_I2S_RX_PANIC(v) ((v) << 16)
  136371. +#define BCM2708_I2S_TX(v) ((v) << 8)
  136372. +#define BCM2708_I2S_RX(v) (v)
  136373. +
  136374. +#define BCM2708_I2S_INT_RXERR BIT(3)
  136375. +#define BCM2708_I2S_INT_TXERR BIT(2)
  136376. +#define BCM2708_I2S_INT_RXR BIT(1)
  136377. +#define BCM2708_I2S_INT_TXW BIT(0)
  136378. +
  136379. +/* I2S DMA interface */
  136380. +#define BCM2708_I2S_FIFO_PHYSICAL_ADDR 0x7E203004
  136381. +#define BCM2708_DMA_DREQ_PCM_TX 2
  136382. +#define BCM2708_DMA_DREQ_PCM_RX 3
  136383. +
  136384. +/* I2S pin configuration */
  136385. +static int bcm2708_i2s_gpio=BCM2708_I2S_GPIO_AUTO;
  136386. +
  136387. +/* General device struct */
  136388. +struct bcm2708_i2s_dev {
  136389. + struct device *dev;
  136390. + struct snd_dmaengine_dai_dma_data dma_data[2];
  136391. + unsigned int fmt;
  136392. + unsigned int bclk_ratio;
  136393. +
  136394. + struct regmap *i2s_regmap;
  136395. + struct regmap *clk_regmap;
  136396. +};
  136397. +
  136398. +void bcm2708_i2s_set_gpio(int gpio) {
  136399. + bcm2708_i2s_gpio=gpio;
  136400. +}
  136401. +EXPORT_SYMBOL(bcm2708_i2s_set_gpio);
  136402. +
  136403. +
  136404. +static void bcm2708_i2s_start_clock(struct bcm2708_i2s_dev *dev)
  136405. +{
  136406. + /* Start the clock if in master mode */
  136407. + unsigned int master = dev->fmt & SND_SOC_DAIFMT_MASTER_MASK;
  136408. +
  136409. + switch (master) {
  136410. + case SND_SOC_DAIFMT_CBS_CFS:
  136411. + case SND_SOC_DAIFMT_CBS_CFM:
  136412. + regmap_update_bits(dev->clk_regmap, BCM2708_CLK_PCMCTL_REG,
  136413. + BCM2708_CLK_PASSWD_MASK | BCM2708_CLK_ENAB,
  136414. + BCM2708_CLK_PASSWD | BCM2708_CLK_ENAB);
  136415. + break;
  136416. + default:
  136417. + break;
  136418. + }
  136419. +}
  136420. +
  136421. +static void bcm2708_i2s_stop_clock(struct bcm2708_i2s_dev *dev)
  136422. +{
  136423. + uint32_t clkreg;
  136424. + int timeout = 1000;
  136425. +
  136426. + /* Stop clock */
  136427. + regmap_update_bits(dev->clk_regmap, BCM2708_CLK_PCMCTL_REG,
  136428. + BCM2708_CLK_PASSWD_MASK | BCM2708_CLK_ENAB,
  136429. + BCM2708_CLK_PASSWD);
  136430. +
  136431. + /* Wait for the BUSY flag going down */
  136432. + while (--timeout) {
  136433. + regmap_read(dev->clk_regmap, BCM2708_CLK_PCMCTL_REG, &clkreg);
  136434. + if (!(clkreg & BCM2708_CLK_BUSY))
  136435. + break;
  136436. + }
  136437. +
  136438. + if (!timeout) {
  136439. + /* KILL the clock */
  136440. + dev_err(dev->dev, "I2S clock didn't stop. Kill the clock!\n");
  136441. + regmap_update_bits(dev->clk_regmap, BCM2708_CLK_PCMCTL_REG,
  136442. + BCM2708_CLK_KILL | BCM2708_CLK_PASSWD_MASK,
  136443. + BCM2708_CLK_KILL | BCM2708_CLK_PASSWD);
  136444. + }
  136445. +}
  136446. +
  136447. +static void bcm2708_i2s_clear_fifos(struct bcm2708_i2s_dev *dev,
  136448. + bool tx, bool rx)
  136449. +{
  136450. + int timeout = 1000;
  136451. + uint32_t syncval;
  136452. + uint32_t csreg;
  136453. + uint32_t i2s_active_state;
  136454. + uint32_t clkreg;
  136455. + uint32_t clk_active_state;
  136456. + uint32_t off;
  136457. + uint32_t clr;
  136458. +
  136459. + off = tx ? BCM2708_I2S_TXON : 0;
  136460. + off |= rx ? BCM2708_I2S_RXON : 0;
  136461. +
  136462. + clr = tx ? BCM2708_I2S_TXCLR : 0;
  136463. + clr |= rx ? BCM2708_I2S_RXCLR : 0;
  136464. +
  136465. + /* Backup the current state */
  136466. + regmap_read(dev->i2s_regmap, BCM2708_I2S_CS_A_REG, &csreg);
  136467. + i2s_active_state = csreg & (BCM2708_I2S_RXON | BCM2708_I2S_TXON);
  136468. +
  136469. + regmap_read(dev->clk_regmap, BCM2708_CLK_PCMCTL_REG, &clkreg);
  136470. + clk_active_state = clkreg & BCM2708_CLK_ENAB;
  136471. +
  136472. + /* Start clock if not running */
  136473. + if (!clk_active_state) {
  136474. + regmap_update_bits(dev->clk_regmap, BCM2708_CLK_PCMCTL_REG,
  136475. + BCM2708_CLK_PASSWD_MASK | BCM2708_CLK_ENAB,
  136476. + BCM2708_CLK_PASSWD | BCM2708_CLK_ENAB);
  136477. + }
  136478. +
  136479. + /* Stop I2S module */
  136480. + regmap_update_bits(dev->i2s_regmap, BCM2708_I2S_CS_A_REG, off, 0);
  136481. +
  136482. + /*
  136483. + * Clear the FIFOs
  136484. + * Requires at least 2 PCM clock cycles to take effect
  136485. + */
  136486. + regmap_update_bits(dev->i2s_regmap, BCM2708_I2S_CS_A_REG, clr, clr);
  136487. +
  136488. + /* Wait for 2 PCM clock cycles */
  136489. +
  136490. + /*
  136491. + * Toggle the SYNC flag. After 2 PCM clock cycles it can be read back
  136492. + * FIXME: This does not seem to work for slave mode!
  136493. + */
  136494. + regmap_read(dev->i2s_regmap, BCM2708_I2S_CS_A_REG, &syncval);
  136495. + syncval &= BCM2708_I2S_SYNC;
  136496. +
  136497. + regmap_update_bits(dev->i2s_regmap, BCM2708_I2S_CS_A_REG,
  136498. + BCM2708_I2S_SYNC, ~syncval);
  136499. +
  136500. + /* Wait for the SYNC flag changing it's state */
  136501. + while (--timeout) {
  136502. + regmap_read(dev->i2s_regmap, BCM2708_I2S_CS_A_REG, &csreg);
  136503. + if ((csreg & BCM2708_I2S_SYNC) != syncval)
  136504. + break;
  136505. + }
  136506. +
  136507. + if (!timeout)
  136508. + dev_err(dev->dev, "I2S SYNC error!\n");
  136509. +
  136510. + /* Stop clock if it was not running before */
  136511. + if (!clk_active_state)
  136512. + bcm2708_i2s_stop_clock(dev);
  136513. +
  136514. + /* Restore I2S state */
  136515. + regmap_update_bits(dev->i2s_regmap, BCM2708_I2S_CS_A_REG,
  136516. + BCM2708_I2S_RXON | BCM2708_I2S_TXON, i2s_active_state);
  136517. +}
  136518. +
  136519. +static int bcm2708_i2s_set_dai_fmt(struct snd_soc_dai *dai,
  136520. + unsigned int fmt)
  136521. +{
  136522. + struct bcm2708_i2s_dev *dev = snd_soc_dai_get_drvdata(dai);
  136523. + dev->fmt = fmt;
  136524. + return 0;
  136525. +}
  136526. +
  136527. +static int bcm2708_i2s_set_dai_bclk_ratio(struct snd_soc_dai *dai,
  136528. + unsigned int ratio)
  136529. +{
  136530. + struct bcm2708_i2s_dev *dev = snd_soc_dai_get_drvdata(dai);
  136531. + dev->bclk_ratio = ratio;
  136532. + return 0;
  136533. +}
  136534. +
  136535. +
  136536. +static int bcm2708_i2s_set_function(unsigned offset, int function)
  136537. +{
  136538. + #define GPIOFSEL(x) (0x00+(x)*4)
  136539. + void __iomem *gpio = __io_address(GPIO_BASE);
  136540. + unsigned alt = function <= 3 ? function + 4: function == 4 ? 3 : 2;
  136541. + unsigned gpiodir;
  136542. + unsigned gpio_bank = offset / 10;
  136543. + unsigned gpio_field_offset = (offset - 10 * gpio_bank) * 3;
  136544. +
  136545. + if (offset >= BCM2708_NR_GPIOS)
  136546. + return -EINVAL;
  136547. +
  136548. + gpiodir = readl(gpio + GPIOFSEL(gpio_bank));
  136549. + gpiodir &= ~(7 << gpio_field_offset);
  136550. + gpiodir |= alt << gpio_field_offset;
  136551. + writel(gpiodir, gpio + GPIOFSEL(gpio_bank));
  136552. + return 0;
  136553. +}
  136554. +
  136555. +static void bcm2708_i2s_setup_gpio(void)
  136556. +{
  136557. + /*
  136558. + * This is the common way to handle the GPIO pins for
  136559. + * the Raspberry Pi.
  136560. + * TODO Better way would be to handle
  136561. + * this in the device tree!
  136562. + */
  136563. + int pin,pinconfig,startpin,alt;
  136564. +
  136565. + /* SPI is on different GPIOs on different boards */
  136566. + /* for Raspberry Pi B+, this is pin GPIO18-21, for original on 28-31 */
  136567. + if (bcm2708_i2s_gpio==BCM2708_I2S_GPIO_AUTO) {
  136568. + if ((system_rev & 0xffffff) >= 0x10) {
  136569. + /* Model B+ */
  136570. + pinconfig=BCM2708_I2S_GPIO_PIN18;
  136571. + } else {
  136572. + /* original */
  136573. + pinconfig=BCM2708_I2S_GPIO_PIN28;
  136574. + }
  136575. + } else {
  136576. + pinconfig=bcm2708_i2s_gpio;
  136577. + }
  136578. +
  136579. + if (pinconfig==BCM2708_I2S_GPIO_PIN18) {
  136580. + startpin=18;
  136581. + alt=BCM2708_I2S_GPIO_PIN18_ALT;
  136582. + } else if (pinconfig==BCM2708_I2S_GPIO_PIN28) {
  136583. + startpin=28;
  136584. + alt=BCM2708_I2S_GPIO_PIN28_ALT;
  136585. + } else {
  136586. + printk(KERN_INFO "Can't configure I2S GPIOs, unknown pin mode for I2S: %i\n",pinconfig);
  136587. + return;
  136588. + }
  136589. +
  136590. + /* configure I2S pins to correct ALT mode */
  136591. + for (pin = startpin; pin <= startpin+3; pin++) {
  136592. + bcm2708_i2s_set_function(pin, alt);
  136593. + }
  136594. +}
  136595. +
  136596. +static int bcm2708_i2s_hw_params(struct snd_pcm_substream *substream,
  136597. + struct snd_pcm_hw_params *params,
  136598. + struct snd_soc_dai *dai)
  136599. +{
  136600. + struct bcm2708_i2s_dev *dev = snd_soc_dai_get_drvdata(dai);
  136601. +
  136602. + unsigned int sampling_rate = params_rate(params);
  136603. + unsigned int data_length, data_delay, bclk_ratio;
  136604. + unsigned int ch1pos, ch2pos, mode, format;
  136605. + unsigned int mash = BCM2708_CLK_MASH_1;
  136606. + unsigned int divi, divf, target_frequency;
  136607. + int clk_src = -1;
  136608. + unsigned int master = dev->fmt & SND_SOC_DAIFMT_MASTER_MASK;
  136609. + bool bit_master = (master == SND_SOC_DAIFMT_CBS_CFS
  136610. + || master == SND_SOC_DAIFMT_CBS_CFM);
  136611. +
  136612. + bool frame_master = (master == SND_SOC_DAIFMT_CBS_CFS
  136613. + || master == SND_SOC_DAIFMT_CBM_CFS);
  136614. + uint32_t csreg;
  136615. +
  136616. + /*
  136617. + * If a stream is already enabled,
  136618. + * the registers are already set properly.
  136619. + */
  136620. + regmap_read(dev->i2s_regmap, BCM2708_I2S_CS_A_REG, &csreg);
  136621. +
  136622. + if (csreg & (BCM2708_I2S_TXON | BCM2708_I2S_RXON))
  136623. + return 0;
  136624. +
  136625. +
  136626. + bcm2708_i2s_setup_gpio();
  136627. +
  136628. + /*
  136629. + * Adjust the data length according to the format.
  136630. + * We prefill the half frame length with an integer
  136631. + * divider of 2400 as explained at the clock settings.
  136632. + * Maybe it is overwritten there, if the Integer mode
  136633. + * does not apply.
  136634. + */
  136635. + switch (params_format(params)) {
  136636. + case SNDRV_PCM_FORMAT_S16_LE:
  136637. + data_length = 16;
  136638. + bclk_ratio = 50;
  136639. + break;
  136640. + case SNDRV_PCM_FORMAT_S24_LE:
  136641. + data_length = 24;
  136642. + bclk_ratio = 50;
  136643. + break;
  136644. + case SNDRV_PCM_FORMAT_S32_LE:
  136645. + data_length = 32;
  136646. + bclk_ratio = 100;
  136647. + break;
  136648. + default:
  136649. + return -EINVAL;
  136650. + }
  136651. +
  136652. + /* If bclk_ratio already set, use that one. */
  136653. + if (dev->bclk_ratio)
  136654. + bclk_ratio = dev->bclk_ratio;
  136655. +
  136656. + /*
  136657. + * Clock Settings
  136658. + *
  136659. + * The target frequency of the bit clock is
  136660. + * sampling rate * frame length
  136661. + *
  136662. + * Integer mode:
  136663. + * Sampling rates that are multiples of 8000 kHz
  136664. + * can be driven by the oscillator of 19.2 MHz
  136665. + * with an integer divider as long as the frame length
  136666. + * is an integer divider of 19200000/8000=2400 as set up above.
  136667. + * This is no longer possible if the sampling rate
  136668. + * is too high (e.g. 192 kHz), because the oscillator is too slow.
  136669. + *
  136670. + * MASH mode:
  136671. + * For all other sampling rates, it is not possible to
  136672. + * have an integer divider. Approximate the clock
  136673. + * with the MASH module that induces a slight frequency
  136674. + * variance. To minimize that it is best to have the fastest
  136675. + * clock here. That is PLLD with 500 MHz.
  136676. + */
  136677. + target_frequency = sampling_rate * bclk_ratio;
  136678. + clk_src = BCM2708_CLK_SRC_OSC;
  136679. + mash = BCM2708_CLK_MASH_0;
  136680. +
  136681. + if (bcm2708_clk_freq[clk_src] % target_frequency == 0
  136682. + && bit_master && frame_master) {
  136683. + divi = bcm2708_clk_freq[clk_src] / target_frequency;
  136684. + divf = 0;
  136685. + } else {
  136686. + uint64_t dividend;
  136687. +
  136688. + if (!dev->bclk_ratio) {
  136689. + /*
  136690. + * Overwrite bclk_ratio, because the
  136691. + * above trick is not needed or can
  136692. + * not be used.
  136693. + */
  136694. + bclk_ratio = 2 * data_length;
  136695. + }
  136696. +
  136697. + target_frequency = sampling_rate * bclk_ratio;
  136698. +
  136699. + clk_src = BCM2708_CLK_SRC_PLLD;
  136700. + mash = BCM2708_CLK_MASH_1;
  136701. +
  136702. + dividend = bcm2708_clk_freq[clk_src];
  136703. + dividend <<= BCM2708_CLK_SHIFT;
  136704. + do_div(dividend, target_frequency);
  136705. + divi = dividend >> BCM2708_CLK_SHIFT;
  136706. + divf = dividend & BCM2708_CLK_DIVF_MASK;
  136707. + }
  136708. +
  136709. + /* Clock should only be set up here if CPU is clock master */
  136710. + if (((dev->fmt & SND_SOC_DAIFMT_MASTER_MASK) == SND_SOC_DAIFMT_CBS_CFS) ||
  136711. + ((dev->fmt & SND_SOC_DAIFMT_MASTER_MASK) == SND_SOC_DAIFMT_CBS_CFM)) {
  136712. + /* Set clock divider */
  136713. + regmap_write(dev->clk_regmap, BCM2708_CLK_PCMDIV_REG, BCM2708_CLK_PASSWD
  136714. + | BCM2708_CLK_DIVI(divi)
  136715. + | BCM2708_CLK_DIVF(divf));
  136716. +
  136717. + /* Setup clock, but don't start it yet */
  136718. + regmap_write(dev->clk_regmap, BCM2708_CLK_PCMCTL_REG, BCM2708_CLK_PASSWD
  136719. + | BCM2708_CLK_MASH(mash)
  136720. + | BCM2708_CLK_SRC(clk_src));
  136721. + }
  136722. +
  136723. + /* Setup the frame format */
  136724. + format = BCM2708_I2S_CHEN;
  136725. +
  136726. + if (data_length >= 24)
  136727. + format |= BCM2708_I2S_CHWEX;
  136728. +
  136729. + format |= BCM2708_I2S_CHWID((data_length-8)&0xf);
  136730. +
  136731. + switch (dev->fmt & SND_SOC_DAIFMT_FORMAT_MASK) {
  136732. + case SND_SOC_DAIFMT_I2S:
  136733. + data_delay = 1;
  136734. + break;
  136735. + default:
  136736. + /*
  136737. + * TODO
  136738. + * Others are possible but are not implemented at the moment.
  136739. + */
  136740. + dev_err(dev->dev, "%s:bad format\n", __func__);
  136741. + return -EINVAL;
  136742. + }
  136743. +
  136744. + ch1pos = data_delay;
  136745. + ch2pos = bclk_ratio / 2 + data_delay;
  136746. +
  136747. + switch (params_channels(params)) {
  136748. + case 2:
  136749. + format = BCM2708_I2S_CH1(format) | BCM2708_I2S_CH2(format);
  136750. + format |= BCM2708_I2S_CH1(BCM2708_I2S_CHPOS(ch1pos));
  136751. + format |= BCM2708_I2S_CH2(BCM2708_I2S_CHPOS(ch2pos));
  136752. + break;
  136753. + default:
  136754. + return -EINVAL;
  136755. + }
  136756. +
  136757. + /*
  136758. + * Set format for both streams.
  136759. + * We cannot set another frame length
  136760. + * (and therefore word length) anyway,
  136761. + * so the format will be the same.
  136762. + */
  136763. + regmap_write(dev->i2s_regmap, BCM2708_I2S_RXC_A_REG, format);
  136764. + regmap_write(dev->i2s_regmap, BCM2708_I2S_TXC_A_REG, format);
  136765. +
  136766. + /* Setup the I2S mode */
  136767. + mode = 0;
  136768. +
  136769. + if (data_length <= 16) {
  136770. + /*
  136771. + * Use frame packed mode (2 channels per 32 bit word)
  136772. + * We cannot set another frame length in the second stream
  136773. + * (and therefore word length) anyway,
  136774. + * so the format will be the same.
  136775. + */
  136776. + mode |= BCM2708_I2S_FTXP | BCM2708_I2S_FRXP;
  136777. + }
  136778. +
  136779. + mode |= BCM2708_I2S_FLEN(bclk_ratio - 1);
  136780. + mode |= BCM2708_I2S_FSLEN(bclk_ratio / 2);
  136781. +
  136782. + /* Master or slave? */
  136783. + switch (dev->fmt & SND_SOC_DAIFMT_MASTER_MASK) {
  136784. + case SND_SOC_DAIFMT_CBS_CFS:
  136785. + /* CPU is master */
  136786. + break;
  136787. + case SND_SOC_DAIFMT_CBM_CFS:
  136788. + /*
  136789. + * CODEC is bit clock master
  136790. + * CPU is frame master
  136791. + */
  136792. + mode |= BCM2708_I2S_CLKM;
  136793. + break;
  136794. + case SND_SOC_DAIFMT_CBS_CFM:
  136795. + /*
  136796. + * CODEC is frame master
  136797. + * CPU is bit clock master
  136798. + */
  136799. + mode |= BCM2708_I2S_FSM;
  136800. + break;
  136801. + case SND_SOC_DAIFMT_CBM_CFM:
  136802. + /* CODEC is master */
  136803. + mode |= BCM2708_I2S_CLKM;
  136804. + mode |= BCM2708_I2S_FSM;
  136805. + break;
  136806. + default:
  136807. + dev_err(dev->dev, "%s:bad master\n", __func__);
  136808. + return -EINVAL;
  136809. + }
  136810. +
  136811. + /*
  136812. + * Invert clocks?
  136813. + *
  136814. + * The BCM approach seems to be inverted to the classical I2S approach.
  136815. + */
  136816. + switch (dev->fmt & SND_SOC_DAIFMT_INV_MASK) {
  136817. + case SND_SOC_DAIFMT_NB_NF:
  136818. + /* None. Therefore, both for BCM */
  136819. + mode |= BCM2708_I2S_CLKI;
  136820. + mode |= BCM2708_I2S_FSI;
  136821. + break;
  136822. + case SND_SOC_DAIFMT_IB_IF:
  136823. + /* Both. Therefore, none for BCM */
  136824. + break;
  136825. + case SND_SOC_DAIFMT_NB_IF:
  136826. + /*
  136827. + * Invert only frame sync. Therefore,
  136828. + * invert only bit clock for BCM
  136829. + */
  136830. + mode |= BCM2708_I2S_CLKI;
  136831. + break;
  136832. + case SND_SOC_DAIFMT_IB_NF:
  136833. + /*
  136834. + * Invert only bit clock. Therefore,
  136835. + * invert only frame sync for BCM
  136836. + */
  136837. + mode |= BCM2708_I2S_FSI;
  136838. + break;
  136839. + default:
  136840. + return -EINVAL;
  136841. + }
  136842. +
  136843. + regmap_write(dev->i2s_regmap, BCM2708_I2S_MODE_A_REG, mode);
  136844. +
  136845. + /* Setup the DMA parameters */
  136846. + regmap_update_bits(dev->i2s_regmap, BCM2708_I2S_CS_A_REG,
  136847. + BCM2708_I2S_RXTHR(1)
  136848. + | BCM2708_I2S_TXTHR(1)
  136849. + | BCM2708_I2S_DMAEN, 0xffffffff);
  136850. +
  136851. + regmap_update_bits(dev->i2s_regmap, BCM2708_I2S_DREQ_A_REG,
  136852. + BCM2708_I2S_TX_PANIC(0x10)
  136853. + | BCM2708_I2S_RX_PANIC(0x30)
  136854. + | BCM2708_I2S_TX(0x30)
  136855. + | BCM2708_I2S_RX(0x20), 0xffffffff);
  136856. +
  136857. + /* Clear FIFOs */
  136858. + bcm2708_i2s_clear_fifos(dev, true, true);
  136859. +
  136860. + return 0;
  136861. +}
  136862. +
  136863. +static int bcm2708_i2s_prepare(struct snd_pcm_substream *substream,
  136864. + struct snd_soc_dai *dai)
  136865. +{
  136866. + struct bcm2708_i2s_dev *dev = snd_soc_dai_get_drvdata(dai);
  136867. + uint32_t cs_reg;
  136868. +
  136869. + bcm2708_i2s_start_clock(dev);
  136870. +
  136871. + /*
  136872. + * Clear both FIFOs if the one that should be started
  136873. + * is not empty at the moment. This should only happen
  136874. + * after overrun. Otherwise, hw_params would have cleared
  136875. + * the FIFO.
  136876. + */
  136877. + regmap_read(dev->i2s_regmap, BCM2708_I2S_CS_A_REG, &cs_reg);
  136878. +
  136879. + if (substream->stream == SNDRV_PCM_STREAM_PLAYBACK
  136880. + && !(cs_reg & BCM2708_I2S_TXE))
  136881. + bcm2708_i2s_clear_fifos(dev, true, false);
  136882. + else if (substream->stream == SNDRV_PCM_STREAM_CAPTURE
  136883. + && (cs_reg & BCM2708_I2S_RXD))
  136884. + bcm2708_i2s_clear_fifos(dev, false, true);
  136885. +
  136886. + return 0;
  136887. +}
  136888. +
  136889. +static void bcm2708_i2s_stop(struct bcm2708_i2s_dev *dev,
  136890. + struct snd_pcm_substream *substream,
  136891. + struct snd_soc_dai *dai)
  136892. +{
  136893. + uint32_t mask;
  136894. +
  136895. + if (substream->stream == SNDRV_PCM_STREAM_CAPTURE)
  136896. + mask = BCM2708_I2S_RXON;
  136897. + else
  136898. + mask = BCM2708_I2S_TXON;
  136899. +
  136900. + regmap_update_bits(dev->i2s_regmap,
  136901. + BCM2708_I2S_CS_A_REG, mask, 0);
  136902. +
  136903. + /* Stop also the clock when not SND_SOC_DAIFMT_CONT */
  136904. + if (!dai->active && !(dev->fmt & SND_SOC_DAIFMT_CONT))
  136905. + bcm2708_i2s_stop_clock(dev);
  136906. +}
  136907. +
  136908. +static int bcm2708_i2s_trigger(struct snd_pcm_substream *substream, int cmd,
  136909. + struct snd_soc_dai *dai)
  136910. +{
  136911. + struct bcm2708_i2s_dev *dev = snd_soc_dai_get_drvdata(dai);
  136912. + uint32_t mask;
  136913. +
  136914. + switch (cmd) {
  136915. + case SNDRV_PCM_TRIGGER_START:
  136916. + case SNDRV_PCM_TRIGGER_RESUME:
  136917. + case SNDRV_PCM_TRIGGER_PAUSE_RELEASE:
  136918. + bcm2708_i2s_start_clock(dev);
  136919. +
  136920. + if (substream->stream == SNDRV_PCM_STREAM_CAPTURE)
  136921. + mask = BCM2708_I2S_RXON;
  136922. + else
  136923. + mask = BCM2708_I2S_TXON;
  136924. +
  136925. + regmap_update_bits(dev->i2s_regmap,
  136926. + BCM2708_I2S_CS_A_REG, mask, mask);
  136927. + break;
  136928. +
  136929. + case SNDRV_PCM_TRIGGER_STOP:
  136930. + case SNDRV_PCM_TRIGGER_SUSPEND:
  136931. + case SNDRV_PCM_TRIGGER_PAUSE_PUSH:
  136932. + bcm2708_i2s_stop(dev, substream, dai);
  136933. + break;
  136934. + default:
  136935. + return -EINVAL;
  136936. + }
  136937. +
  136938. + return 0;
  136939. +}
  136940. +
  136941. +static int bcm2708_i2s_startup(struct snd_pcm_substream *substream,
  136942. + struct snd_soc_dai *dai)
  136943. +{
  136944. + struct bcm2708_i2s_dev *dev = snd_soc_dai_get_drvdata(dai);
  136945. +
  136946. + if (dai->active)
  136947. + return 0;
  136948. +
  136949. + /* Should this still be running stop it */
  136950. + bcm2708_i2s_stop_clock(dev);
  136951. +
  136952. + /* Enable PCM block */
  136953. + regmap_update_bits(dev->i2s_regmap, BCM2708_I2S_CS_A_REG,
  136954. + BCM2708_I2S_EN, BCM2708_I2S_EN);
  136955. +
  136956. + /*
  136957. + * Disable STBY.
  136958. + * Requires at least 4 PCM clock cycles to take effect.
  136959. + */
  136960. + regmap_update_bits(dev->i2s_regmap, BCM2708_I2S_CS_A_REG,
  136961. + BCM2708_I2S_STBY, BCM2708_I2S_STBY);
  136962. +
  136963. + return 0;
  136964. +}
  136965. +
  136966. +static void bcm2708_i2s_shutdown(struct snd_pcm_substream *substream,
  136967. + struct snd_soc_dai *dai)
  136968. +{
  136969. + struct bcm2708_i2s_dev *dev = snd_soc_dai_get_drvdata(dai);
  136970. +
  136971. + bcm2708_i2s_stop(dev, substream, dai);
  136972. +
  136973. + /* If both streams are stopped, disable module and clock */
  136974. + if (dai->active)
  136975. + return;
  136976. +
  136977. + /* Disable the module */
  136978. + regmap_update_bits(dev->i2s_regmap, BCM2708_I2S_CS_A_REG,
  136979. + BCM2708_I2S_EN, 0);
  136980. +
  136981. + /*
  136982. + * Stopping clock is necessary, because stop does
  136983. + * not stop the clock when SND_SOC_DAIFMT_CONT
  136984. + */
  136985. + bcm2708_i2s_stop_clock(dev);
  136986. +}
  136987. +
  136988. +static const struct snd_soc_dai_ops bcm2708_i2s_dai_ops = {
  136989. + .startup = bcm2708_i2s_startup,
  136990. + .shutdown = bcm2708_i2s_shutdown,
  136991. + .prepare = bcm2708_i2s_prepare,
  136992. + .trigger = bcm2708_i2s_trigger,
  136993. + .hw_params = bcm2708_i2s_hw_params,
  136994. + .set_fmt = bcm2708_i2s_set_dai_fmt,
  136995. + .set_bclk_ratio = bcm2708_i2s_set_dai_bclk_ratio
  136996. +};
  136997. +
  136998. +static int bcm2708_i2s_dai_probe(struct snd_soc_dai *dai)
  136999. +{
  137000. + struct bcm2708_i2s_dev *dev = snd_soc_dai_get_drvdata(dai);
  137001. +
  137002. + dai->playback_dma_data = &dev->dma_data[SNDRV_PCM_STREAM_PLAYBACK];
  137003. + dai->capture_dma_data = &dev->dma_data[SNDRV_PCM_STREAM_CAPTURE];
  137004. +
  137005. + return 0;
  137006. +}
  137007. +
  137008. +static struct snd_soc_dai_driver bcm2708_i2s_dai = {
  137009. + .name = "bcm2708-i2s",
  137010. + .probe = bcm2708_i2s_dai_probe,
  137011. + .playback = {
  137012. + .channels_min = 2,
  137013. + .channels_max = 2,
  137014. + .rates = SNDRV_PCM_RATE_8000_192000,
  137015. + .formats = SNDRV_PCM_FMTBIT_S16_LE
  137016. + | SNDRV_PCM_FMTBIT_S24_LE
  137017. + | SNDRV_PCM_FMTBIT_S32_LE
  137018. + },
  137019. + .capture = {
  137020. + .channels_min = 2,
  137021. + .channels_max = 2,
  137022. + .rates = SNDRV_PCM_RATE_8000_192000,
  137023. + .formats = SNDRV_PCM_FMTBIT_S16_LE
  137024. + | SNDRV_PCM_FMTBIT_S24_LE
  137025. + | SNDRV_PCM_FMTBIT_S32_LE
  137026. + },
  137027. + .ops = &bcm2708_i2s_dai_ops,
  137028. + .symmetric_rates = 1
  137029. +};
  137030. +
  137031. +static bool bcm2708_i2s_volatile_reg(struct device *dev, unsigned int reg)
  137032. +{
  137033. + switch (reg) {
  137034. + case BCM2708_I2S_CS_A_REG:
  137035. + case BCM2708_I2S_FIFO_A_REG:
  137036. + case BCM2708_I2S_INTSTC_A_REG:
  137037. + case BCM2708_I2S_GRAY_REG:
  137038. + return true;
  137039. + default:
  137040. + return false;
  137041. + };
  137042. +}
  137043. +
  137044. +static bool bcm2708_i2s_precious_reg(struct device *dev, unsigned int reg)
  137045. +{
  137046. + switch (reg) {
  137047. + case BCM2708_I2S_FIFO_A_REG:
  137048. + return true;
  137049. + default:
  137050. + return false;
  137051. + };
  137052. +}
  137053. +
  137054. +static bool bcm2708_clk_volatile_reg(struct device *dev, unsigned int reg)
  137055. +{
  137056. + switch (reg) {
  137057. + case BCM2708_CLK_PCMCTL_REG:
  137058. + return true;
  137059. + default:
  137060. + return false;
  137061. + };
  137062. +}
  137063. +
  137064. +static const struct regmap_config bcm2708_regmap_config[] = {
  137065. + {
  137066. + .reg_bits = 32,
  137067. + .reg_stride = 4,
  137068. + .val_bits = 32,
  137069. + .max_register = BCM2708_I2S_GRAY_REG,
  137070. + .precious_reg = bcm2708_i2s_precious_reg,
  137071. + .volatile_reg = bcm2708_i2s_volatile_reg,
  137072. + .cache_type = REGCACHE_RBTREE,
  137073. + .name = "i2s",
  137074. + },
  137075. + {
  137076. + .reg_bits = 32,
  137077. + .reg_stride = 4,
  137078. + .val_bits = 32,
  137079. + .max_register = BCM2708_CLK_PCMDIV_REG,
  137080. + .volatile_reg = bcm2708_clk_volatile_reg,
  137081. + .cache_type = REGCACHE_RBTREE,
  137082. + .name = "clk",
  137083. + },
  137084. +};
  137085. +
  137086. +static const struct snd_soc_component_driver bcm2708_i2s_component = {
  137087. + .name = "bcm2708-i2s-comp",
  137088. +};
  137089. +
  137090. +static const struct snd_pcm_hardware bcm2708_pcm_hardware = {
  137091. + .info = SNDRV_PCM_INFO_INTERLEAVED |
  137092. + SNDRV_PCM_INFO_JOINT_DUPLEX,
  137093. + .formats = SNDRV_PCM_FMTBIT_S16_LE |
  137094. + SNDRV_PCM_FMTBIT_S24_LE |
  137095. + SNDRV_PCM_FMTBIT_S32_LE,
  137096. + .period_bytes_min = 32,
  137097. + .period_bytes_max = 64 * PAGE_SIZE,
  137098. + .periods_min = 2,
  137099. + .periods_max = 255,
  137100. + .buffer_bytes_max = 128 * PAGE_SIZE,
  137101. +};
  137102. +
  137103. +static const struct snd_dmaengine_pcm_config bcm2708_dmaengine_pcm_config = {
  137104. + .prepare_slave_config = snd_dmaengine_pcm_prepare_slave_config,
  137105. + .pcm_hardware = &bcm2708_pcm_hardware,
  137106. + .prealloc_buffer_size = 256 * PAGE_SIZE,
  137107. +};
  137108. +
  137109. +
  137110. +static int bcm2708_i2s_probe(struct platform_device *pdev)
  137111. +{
  137112. + struct bcm2708_i2s_dev *dev;
  137113. + int i;
  137114. + int ret;
  137115. + struct regmap *regmap[2];
  137116. + struct resource *mem[2];
  137117. +
  137118. + /* Request both ioareas */
  137119. + for (i = 0; i <= 1; i++) {
  137120. + void __iomem *base;
  137121. +
  137122. + mem[i] = platform_get_resource(pdev, IORESOURCE_MEM, i);
  137123. + base = devm_ioremap_resource(&pdev->dev, mem[i]);
  137124. + if (IS_ERR(base))
  137125. + return PTR_ERR(base);
  137126. +
  137127. + regmap[i] = devm_regmap_init_mmio(&pdev->dev, base,
  137128. + &bcm2708_regmap_config[i]);
  137129. + if (IS_ERR(regmap[i])) {
  137130. + dev_err(&pdev->dev, "I2S probe: regmap init failed\n");
  137131. + return PTR_ERR(regmap[i]);
  137132. + }
  137133. + }
  137134. +
  137135. + dev = devm_kzalloc(&pdev->dev, sizeof(*dev),
  137136. + GFP_KERNEL);
  137137. + if (IS_ERR(dev))
  137138. + return PTR_ERR(dev);
  137139. +
  137140. + dev->i2s_regmap = regmap[0];
  137141. + dev->clk_regmap = regmap[1];
  137142. +
  137143. + /* Set the DMA address */
  137144. + dev->dma_data[SNDRV_PCM_STREAM_PLAYBACK].addr =
  137145. + (dma_addr_t)BCM2708_I2S_FIFO_PHYSICAL_ADDR;
  137146. +
  137147. + dev->dma_data[SNDRV_PCM_STREAM_CAPTURE].addr =
  137148. + (dma_addr_t)BCM2708_I2S_FIFO_PHYSICAL_ADDR;
  137149. +
  137150. + /* Set the DREQ */
  137151. + dev->dma_data[SNDRV_PCM_STREAM_PLAYBACK].slave_id =
  137152. + BCM2708_DMA_DREQ_PCM_TX;
  137153. + dev->dma_data[SNDRV_PCM_STREAM_CAPTURE].slave_id =
  137154. + BCM2708_DMA_DREQ_PCM_RX;
  137155. +
  137156. + /* Set the bus width */
  137157. + dev->dma_data[SNDRV_PCM_STREAM_PLAYBACK].addr_width =
  137158. + DMA_SLAVE_BUSWIDTH_4_BYTES;
  137159. + dev->dma_data[SNDRV_PCM_STREAM_CAPTURE].addr_width =
  137160. + DMA_SLAVE_BUSWIDTH_4_BYTES;
  137161. +
  137162. + /* Set burst */
  137163. + dev->dma_data[SNDRV_PCM_STREAM_PLAYBACK].maxburst = 2;
  137164. + dev->dma_data[SNDRV_PCM_STREAM_CAPTURE].maxburst = 2;
  137165. +
  137166. + /* BCLK ratio - use default */
  137167. + dev->bclk_ratio = 0;
  137168. +
  137169. + /* Store the pdev */
  137170. + dev->dev = &pdev->dev;
  137171. + dev_set_drvdata(&pdev->dev, dev);
  137172. +
  137173. + ret = snd_soc_register_component(&pdev->dev,
  137174. + &bcm2708_i2s_component, &bcm2708_i2s_dai, 1);
  137175. +
  137176. + if (ret) {
  137177. + dev_err(&pdev->dev, "Could not register DAI: %d\n", ret);
  137178. + ret = -ENOMEM;
  137179. + return ret;
  137180. + }
  137181. +
  137182. + ret = snd_dmaengine_pcm_register(&pdev->dev,
  137183. + &bcm2708_dmaengine_pcm_config,
  137184. + SND_DMAENGINE_PCM_FLAG_COMPAT);
  137185. + if (ret) {
  137186. + dev_err(&pdev->dev, "Could not register PCM: %d\n", ret);
  137187. + snd_soc_unregister_component(&pdev->dev);
  137188. + return ret;
  137189. + }
  137190. +
  137191. + return 0;
  137192. +}
  137193. +
  137194. +static int bcm2708_i2s_remove(struct platform_device *pdev)
  137195. +{
  137196. + snd_dmaengine_pcm_unregister(&pdev->dev);
  137197. + snd_soc_unregister_component(&pdev->dev);
  137198. + return 0;
  137199. +}
  137200. +
  137201. +static const struct of_device_id bcm2708_i2s_of_match[] = {
  137202. + { .compatible = "brcm,bcm2708-i2s", },
  137203. + {},
  137204. +};
  137205. +MODULE_DEVICE_TABLE(of, bcm2708_i2s_of_match);
  137206. +
  137207. +static struct platform_driver bcm2708_i2s_driver = {
  137208. + .probe = bcm2708_i2s_probe,
  137209. + .remove = bcm2708_i2s_remove,
  137210. + .driver = {
  137211. + .name = "bcm2708-i2s",
  137212. + .owner = THIS_MODULE,
  137213. + .of_match_table = bcm2708_i2s_of_match,
  137214. + },
  137215. +};
  137216. +
  137217. +module_platform_driver(bcm2708_i2s_driver);
  137218. +
  137219. +MODULE_ALIAS("platform:bcm2708-i2s");
  137220. +MODULE_DESCRIPTION("BCM2708 I2S interface");
  137221. +MODULE_AUTHOR("Florian Meier <florian.meier@koalo.de>");
  137222. +MODULE_LICENSE("GPL v2");
  137223. diff -Nur linux-3.18.14/sound/soc/bcm/bcm2708-i2s.h linux-rpi/sound/soc/bcm/bcm2708-i2s.h
  137224. --- linux-3.18.14/sound/soc/bcm/bcm2708-i2s.h 1969-12-31 18:00:00.000000000 -0600
  137225. +++ linux-rpi/sound/soc/bcm/bcm2708-i2s.h 2015-05-31 14:46:14.493660947 -0500
  137226. @@ -0,0 +1,35 @@
  137227. +/*
  137228. + * I2S configuration for sound cards.
  137229. + *
  137230. + * Copyright (c) 2014 Daniel Matuschek <daniel@hifiberry.com>
  137231. + *
  137232. + * This program is free software; you can redistribute it and/or modify
  137233. + * it under the terms of the GNU General Public License as published by
  137234. + * the Free Software Foundation; either version 2 of the License, or
  137235. + * (at your option) any later version.
  137236. + *
  137237. + * This program is distributed in the hope that it will be useful,
  137238. + * but WITHOUT ANY WARRANTY; without even the implied warranty of
  137239. + * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
  137240. + * GNU General Public License for more details.
  137241. + *
  137242. + * You should have received a copy of the GNU General Public License
  137243. + * along with this program; if not, write to the Free Software
  137244. + * Foundation, Inc., 59 Temple Place, Suite 330, Boston, MA 02111-1307 USA
  137245. + */
  137246. +
  137247. +#ifndef BCM2708_I2S_H
  137248. +#define BCM2708_I2S_H
  137249. +
  137250. +/* I2S pin assignment */
  137251. +#define BCM2708_I2S_GPIO_AUTO 0
  137252. +#define BCM2708_I2S_GPIO_PIN18 1
  137253. +#define BCM2708_I2S_GPIO_PIN28 2
  137254. +
  137255. +/* Alt mode to enable I2S */
  137256. +#define BCM2708_I2S_GPIO_PIN18_ALT 0
  137257. +#define BCM2708_I2S_GPIO_PIN28_ALT 2
  137258. +
  137259. +extern void bcm2708_i2s_set_gpio(int gpio);
  137260. +
  137261. +#endif
  137262. diff -Nur linux-3.18.14/sound/soc/bcm/bcm2835-i2s.c linux-rpi/sound/soc/bcm/bcm2835-i2s.c
  137263. --- linux-3.18.14/sound/soc/bcm/bcm2835-i2s.c 2015-05-20 10:04:50.000000000 -0500
  137264. +++ linux-rpi/sound/soc/bcm/bcm2835-i2s.c 2015-05-31 14:46:14.493660947 -0500
  137265. @@ -861,6 +861,7 @@
  137266. { .compatible = "brcm,bcm2835-i2s", },
  137267. {},
  137268. };
  137269. +MODULE_DEVICE_TABLE(of, bcm2835_i2s_of_match);
  137270. static struct platform_driver bcm2835_i2s_driver = {
  137271. .probe = bcm2835_i2s_probe,
  137272. diff -Nur linux-3.18.14/sound/soc/bcm/hifiberry_amp.c linux-rpi/sound/soc/bcm/hifiberry_amp.c
  137273. --- linux-3.18.14/sound/soc/bcm/hifiberry_amp.c 1969-12-31 18:00:00.000000000 -0600
  137274. +++ linux-rpi/sound/soc/bcm/hifiberry_amp.c 2015-05-31 14:46:14.493660947 -0500
  137275. @@ -0,0 +1,127 @@
  137276. +/*
  137277. + * ASoC Driver for HifiBerry AMP
  137278. + *
  137279. + * Author: Sebastian Eickhoff <basti.eickhoff@googlemail.com>
  137280. + * Copyright 2014
  137281. + *
  137282. + * This program is free software; you can redistribute it and/or
  137283. + * modify it under the terms of the GNU General Public License
  137284. + * version 2 as published by the Free Software Foundation.
  137285. + *
  137286. + * This program is distributed in the hope that it will be useful, but
  137287. + * WITHOUT ANY WARRANTY; without even the implied warranty of
  137288. + * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the GNU
  137289. + * General Public License for more details.
  137290. + */
  137291. +
  137292. +#include <linux/module.h>
  137293. +#include <linux/platform_device.h>
  137294. +
  137295. +#include <sound/core.h>
  137296. +#include <sound/pcm.h>
  137297. +#include <sound/pcm_params.h>
  137298. +#include <sound/soc.h>
  137299. +#include <sound/jack.h>
  137300. +
  137301. +static int snd_rpi_hifiberry_amp_init(struct snd_soc_pcm_runtime *rtd)
  137302. +{
  137303. + // ToDo: init of the dsp-registers.
  137304. + return 0;
  137305. +}
  137306. +
  137307. +static int snd_rpi_hifiberry_amp_hw_params( struct snd_pcm_substream *substream,
  137308. + struct snd_pcm_hw_params *params )
  137309. +{
  137310. + struct snd_soc_pcm_runtime *rtd = substream->private_data;
  137311. + struct snd_soc_dai *cpu_dai = rtd->cpu_dai;
  137312. +
  137313. + return snd_soc_dai_set_bclk_ratio(cpu_dai, 64);
  137314. +}
  137315. +
  137316. +static struct snd_soc_ops snd_rpi_hifiberry_amp_ops = {
  137317. + .hw_params = snd_rpi_hifiberry_amp_hw_params,
  137318. +};
  137319. +
  137320. +static struct snd_soc_dai_link snd_rpi_hifiberry_amp_dai[] = {
  137321. + {
  137322. + .name = "HifiBerry AMP",
  137323. + .stream_name = "HifiBerry AMP HiFi",
  137324. + .cpu_dai_name = "bcm2708-i2s.0",
  137325. + .codec_dai_name = "tas5713-hifi",
  137326. + .platform_name = "bcm2708-i2s.0",
  137327. + .codec_name = "tas5713.1-001b",
  137328. + .dai_fmt = SND_SOC_DAIFMT_I2S |
  137329. + SND_SOC_DAIFMT_NB_NF |
  137330. + SND_SOC_DAIFMT_CBS_CFS,
  137331. + .ops = &snd_rpi_hifiberry_amp_ops,
  137332. + .init = snd_rpi_hifiberry_amp_init,
  137333. + },
  137334. +};
  137335. +
  137336. +
  137337. +static struct snd_soc_card snd_rpi_hifiberry_amp = {
  137338. + .name = "snd_rpi_hifiberry_amp",
  137339. + .dai_link = snd_rpi_hifiberry_amp_dai,
  137340. + .num_links = ARRAY_SIZE(snd_rpi_hifiberry_amp_dai),
  137341. +};
  137342. +
  137343. +static const struct of_device_id snd_rpi_hifiberry_amp_of_match[] = {
  137344. + { .compatible = "hifiberry,hifiberry-amp", },
  137345. + {},
  137346. +};
  137347. +MODULE_DEVICE_TABLE(of, snd_rpi_hifiberry_amp_of_match);
  137348. +
  137349. +
  137350. +static int snd_rpi_hifiberry_amp_probe(struct platform_device *pdev)
  137351. +{
  137352. + int ret = 0;
  137353. +
  137354. + snd_rpi_hifiberry_amp.dev = &pdev->dev;
  137355. +
  137356. + if (pdev->dev.of_node) {
  137357. + struct device_node *i2s_node;
  137358. + struct snd_soc_dai_link *dai = &snd_rpi_hifiberry_amp_dai[0];
  137359. + i2s_node = of_parse_phandle(pdev->dev.of_node,
  137360. + "i2s-controller", 0);
  137361. +
  137362. + if (i2s_node) {
  137363. + dai->cpu_dai_name = NULL;
  137364. + dai->cpu_of_node = i2s_node;
  137365. + dai->platform_name = NULL;
  137366. + dai->platform_of_node = i2s_node;
  137367. + }
  137368. + }
  137369. +
  137370. + ret = snd_soc_register_card(&snd_rpi_hifiberry_amp);
  137371. +
  137372. + if (ret != 0) {
  137373. + dev_err(&pdev->dev, "snd_soc_register_card() failed: %d\n", ret);
  137374. + }
  137375. +
  137376. + return ret;
  137377. +}
  137378. +
  137379. +
  137380. +static int snd_rpi_hifiberry_amp_remove(struct platform_device *pdev)
  137381. +{
  137382. + return snd_soc_unregister_card(&snd_rpi_hifiberry_amp);
  137383. +}
  137384. +
  137385. +
  137386. +static struct platform_driver snd_rpi_hifiberry_amp_driver = {
  137387. + .driver = {
  137388. + .name = "snd-hifiberry-amp",
  137389. + .owner = THIS_MODULE,
  137390. + .of_match_table = snd_rpi_hifiberry_amp_of_match,
  137391. + },
  137392. + .probe = snd_rpi_hifiberry_amp_probe,
  137393. + .remove = snd_rpi_hifiberry_amp_remove,
  137394. +};
  137395. +
  137396. +
  137397. +module_platform_driver(snd_rpi_hifiberry_amp_driver);
  137398. +
  137399. +
  137400. +MODULE_AUTHOR("Sebastian Eickhoff <basti.eickhoff@googlemail.com>");
  137401. +MODULE_DESCRIPTION("ASoC driver for HiFiBerry-AMP");
  137402. +MODULE_LICENSE("GPL v2");
  137403. diff -Nur linux-3.18.14/sound/soc/bcm/hifiberry_dac.c linux-rpi/sound/soc/bcm/hifiberry_dac.c
  137404. --- linux-3.18.14/sound/soc/bcm/hifiberry_dac.c 1969-12-31 18:00:00.000000000 -0600
  137405. +++ linux-rpi/sound/soc/bcm/hifiberry_dac.c 2015-05-31 14:46:14.493660947 -0500
  137406. @@ -0,0 +1,122 @@
  137407. +/*
  137408. + * ASoC Driver for HifiBerry DAC
  137409. + *
  137410. + * Author: Florian Meier <florian.meier@koalo.de>
  137411. + * Copyright 2013
  137412. + *
  137413. + * This program is free software; you can redistribute it and/or
  137414. + * modify it under the terms of the GNU General Public License
  137415. + * version 2 as published by the Free Software Foundation.
  137416. + *
  137417. + * This program is distributed in the hope that it will be useful, but
  137418. + * WITHOUT ANY WARRANTY; without even the implied warranty of
  137419. + * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the GNU
  137420. + * General Public License for more details.
  137421. + */
  137422. +
  137423. +#include <linux/module.h>
  137424. +#include <linux/platform_device.h>
  137425. +
  137426. +#include <sound/core.h>
  137427. +#include <sound/pcm.h>
  137428. +#include <sound/pcm_params.h>
  137429. +#include <sound/soc.h>
  137430. +#include <sound/jack.h>
  137431. +
  137432. +static int snd_rpi_hifiberry_dac_init(struct snd_soc_pcm_runtime *rtd)
  137433. +{
  137434. + return 0;
  137435. +}
  137436. +
  137437. +static int snd_rpi_hifiberry_dac_hw_params(struct snd_pcm_substream *substream,
  137438. + struct snd_pcm_hw_params *params)
  137439. +{
  137440. + struct snd_soc_pcm_runtime *rtd = substream->private_data;
  137441. + struct snd_soc_dai *cpu_dai = rtd->cpu_dai;
  137442. +
  137443. + unsigned int sample_bits =
  137444. + snd_pcm_format_physical_width(params_format(params));
  137445. +
  137446. + return snd_soc_dai_set_bclk_ratio(cpu_dai, sample_bits * 2);
  137447. +}
  137448. +
  137449. +/* machine stream operations */
  137450. +static struct snd_soc_ops snd_rpi_hifiberry_dac_ops = {
  137451. + .hw_params = snd_rpi_hifiberry_dac_hw_params,
  137452. +};
  137453. +
  137454. +static struct snd_soc_dai_link snd_rpi_hifiberry_dac_dai[] = {
  137455. +{
  137456. + .name = "HifiBerry DAC",
  137457. + .stream_name = "HifiBerry DAC HiFi",
  137458. + .cpu_dai_name = "bcm2708-i2s.0",
  137459. + .codec_dai_name = "pcm5102a-hifi",
  137460. + .platform_name = "bcm2708-i2s.0",
  137461. + .codec_name = "pcm5102a-codec",
  137462. + .dai_fmt = SND_SOC_DAIFMT_I2S | SND_SOC_DAIFMT_NB_NF |
  137463. + SND_SOC_DAIFMT_CBS_CFS,
  137464. + .ops = &snd_rpi_hifiberry_dac_ops,
  137465. + .init = snd_rpi_hifiberry_dac_init,
  137466. +},
  137467. +};
  137468. +
  137469. +/* audio machine driver */
  137470. +static struct snd_soc_card snd_rpi_hifiberry_dac = {
  137471. + .name = "snd_rpi_hifiberry_dac",
  137472. + .dai_link = snd_rpi_hifiberry_dac_dai,
  137473. + .num_links = ARRAY_SIZE(snd_rpi_hifiberry_dac_dai),
  137474. +};
  137475. +
  137476. +static int snd_rpi_hifiberry_dac_probe(struct platform_device *pdev)
  137477. +{
  137478. + int ret = 0;
  137479. +
  137480. + snd_rpi_hifiberry_dac.dev = &pdev->dev;
  137481. +
  137482. + if (pdev->dev.of_node) {
  137483. + struct device_node *i2s_node;
  137484. + struct snd_soc_dai_link *dai = &snd_rpi_hifiberry_dac_dai[0];
  137485. + i2s_node = of_parse_phandle(pdev->dev.of_node,
  137486. + "i2s-controller", 0);
  137487. +
  137488. + if (i2s_node) {
  137489. + dai->cpu_dai_name = NULL;
  137490. + dai->cpu_of_node = i2s_node;
  137491. + dai->platform_name = NULL;
  137492. + dai->platform_of_node = i2s_node;
  137493. + }
  137494. + }
  137495. +
  137496. + ret = snd_soc_register_card(&snd_rpi_hifiberry_dac);
  137497. + if (ret)
  137498. + dev_err(&pdev->dev, "snd_soc_register_card() failed: %d\n", ret);
  137499. +
  137500. + return ret;
  137501. +}
  137502. +
  137503. +static int snd_rpi_hifiberry_dac_remove(struct platform_device *pdev)
  137504. +{
  137505. + return snd_soc_unregister_card(&snd_rpi_hifiberry_dac);
  137506. +}
  137507. +
  137508. +static const struct of_device_id snd_rpi_hifiberry_dac_of_match[] = {
  137509. + { .compatible = "hifiberry,hifiberry-dac", },
  137510. + {},
  137511. +};
  137512. +MODULE_DEVICE_TABLE(of, snd_rpi_hifiberry_dac_of_match);
  137513. +
  137514. +static struct platform_driver snd_rpi_hifiberry_dac_driver = {
  137515. + .driver = {
  137516. + .name = "snd-hifiberry-dac",
  137517. + .owner = THIS_MODULE,
  137518. + .of_match_table = snd_rpi_hifiberry_dac_of_match,
  137519. + },
  137520. + .probe = snd_rpi_hifiberry_dac_probe,
  137521. + .remove = snd_rpi_hifiberry_dac_remove,
  137522. +};
  137523. +
  137524. +module_platform_driver(snd_rpi_hifiberry_dac_driver);
  137525. +
  137526. +MODULE_AUTHOR("Florian Meier <florian.meier@koalo.de>");
  137527. +MODULE_DESCRIPTION("ASoC Driver for HifiBerry DAC");
  137528. +MODULE_LICENSE("GPL v2");
  137529. diff -Nur linux-3.18.14/sound/soc/bcm/hifiberry_dacplus.c linux-rpi/sound/soc/bcm/hifiberry_dacplus.c
  137530. --- linux-3.18.14/sound/soc/bcm/hifiberry_dacplus.c 1969-12-31 18:00:00.000000000 -0600
  137531. +++ linux-rpi/sound/soc/bcm/hifiberry_dacplus.c 2015-05-31 14:46:14.493660947 -0500
  137532. @@ -0,0 +1,141 @@
  137533. +/*
  137534. + * ASoC Driver for HiFiBerry DAC+
  137535. + *
  137536. + * Author: Daniel Matuschek
  137537. + * Copyright 2014
  137538. + * based on code by Florian Meier <florian.meier@koalo.de>
  137539. + *
  137540. + * This program is free software; you can redistribute it and/or
  137541. + * modify it under the terms of the GNU General Public License
  137542. + * version 2 as published by the Free Software Foundation.
  137543. + *
  137544. + * This program is distributed in the hope that it will be useful, but
  137545. + * WITHOUT ANY WARRANTY; without even the implied warranty of
  137546. + * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the GNU
  137547. + * General Public License for more details.
  137548. + */
  137549. +
  137550. +#include <linux/module.h>
  137551. +#include <linux/platform_device.h>
  137552. +
  137553. +#include <sound/core.h>
  137554. +#include <sound/pcm.h>
  137555. +#include <sound/pcm_params.h>
  137556. +#include <sound/soc.h>
  137557. +#include <sound/jack.h>
  137558. +
  137559. +#include "../codecs/pcm512x.h"
  137560. +
  137561. +static int snd_rpi_hifiberry_dacplus_init(struct snd_soc_pcm_runtime *rtd)
  137562. +{
  137563. + struct snd_soc_codec *codec = rtd->codec;
  137564. + snd_soc_update_bits(codec, PCM512x_GPIO_EN, 0x08, 0x08);
  137565. + snd_soc_update_bits(codec, PCM512x_GPIO_OUTPUT_4, 0xf, 0x02);
  137566. + snd_soc_update_bits(codec, PCM512x_GPIO_CONTROL_1, 0x08,0x08);
  137567. + return 0;
  137568. +}
  137569. +
  137570. +static int snd_rpi_hifiberry_dacplus_hw_params(struct snd_pcm_substream *substream,
  137571. + struct snd_pcm_hw_params *params)
  137572. +{
  137573. + struct snd_soc_pcm_runtime *rtd = substream->private_data;
  137574. + struct snd_soc_dai *cpu_dai = rtd->cpu_dai;
  137575. + return snd_soc_dai_set_bclk_ratio(cpu_dai, 64);
  137576. +}
  137577. +
  137578. +static int snd_rpi_hifiberry_dacplus_startup(struct snd_pcm_substream *substream) {
  137579. + struct snd_soc_pcm_runtime *rtd = substream->private_data;
  137580. + struct snd_soc_codec *codec = rtd->codec;
  137581. + snd_soc_update_bits(codec, PCM512x_GPIO_CONTROL_1, 0x08,0x08);
  137582. + return 0;
  137583. +}
  137584. +
  137585. +static void snd_rpi_hifiberry_dacplus_shutdown(struct snd_pcm_substream *substream) {
  137586. + struct snd_soc_pcm_runtime *rtd = substream->private_data;
  137587. + struct snd_soc_codec *codec = rtd->codec;
  137588. + snd_soc_update_bits(codec, PCM512x_GPIO_CONTROL_1, 0x08,0x00);
  137589. +}
  137590. +
  137591. +/* machine stream operations */
  137592. +static struct snd_soc_ops snd_rpi_hifiberry_dacplus_ops = {
  137593. + .hw_params = snd_rpi_hifiberry_dacplus_hw_params,
  137594. + .startup = snd_rpi_hifiberry_dacplus_startup,
  137595. + .shutdown = snd_rpi_hifiberry_dacplus_shutdown,
  137596. +};
  137597. +
  137598. +static struct snd_soc_dai_link snd_rpi_hifiberry_dacplus_dai[] = {
  137599. +{
  137600. + .name = "HiFiBerry DAC+",
  137601. + .stream_name = "HiFiBerry DAC+ HiFi",
  137602. + .cpu_dai_name = "bcm2708-i2s.0",
  137603. + .codec_dai_name = "pcm512x-hifi",
  137604. + .platform_name = "bcm2708-i2s.0",
  137605. + .codec_name = "pcm512x.1-004d",
  137606. + .dai_fmt = SND_SOC_DAIFMT_I2S | SND_SOC_DAIFMT_NB_NF |
  137607. + SND_SOC_DAIFMT_CBS_CFS,
  137608. + .ops = &snd_rpi_hifiberry_dacplus_ops,
  137609. + .init = snd_rpi_hifiberry_dacplus_init,
  137610. +},
  137611. +};
  137612. +
  137613. +/* audio machine driver */
  137614. +static struct snd_soc_card snd_rpi_hifiberry_dacplus = {
  137615. + .name = "snd_rpi_hifiberry_dacplus",
  137616. + .dai_link = snd_rpi_hifiberry_dacplus_dai,
  137617. + .num_links = ARRAY_SIZE(snd_rpi_hifiberry_dacplus_dai),
  137618. +};
  137619. +
  137620. +static int snd_rpi_hifiberry_dacplus_probe(struct platform_device *pdev)
  137621. +{
  137622. + int ret = 0;
  137623. +
  137624. + snd_rpi_hifiberry_dacplus.dev = &pdev->dev;
  137625. +
  137626. + if (pdev->dev.of_node) {
  137627. + struct device_node *i2s_node;
  137628. + struct snd_soc_dai_link *dai = &snd_rpi_hifiberry_dacplus_dai[0];
  137629. + i2s_node = of_parse_phandle(pdev->dev.of_node,
  137630. + "i2s-controller", 0);
  137631. +
  137632. + if (i2s_node) {
  137633. + dai->cpu_dai_name = NULL;
  137634. + dai->cpu_of_node = i2s_node;
  137635. + dai->platform_name = NULL;
  137636. + dai->platform_of_node = i2s_node;
  137637. + }
  137638. + }
  137639. +
  137640. + ret = snd_soc_register_card(&snd_rpi_hifiberry_dacplus);
  137641. + if (ret)
  137642. + dev_err(&pdev->dev,
  137643. + "snd_soc_register_card() failed: %d\n", ret);
  137644. +
  137645. + return ret;
  137646. +}
  137647. +
  137648. +static int snd_rpi_hifiberry_dacplus_remove(struct platform_device *pdev)
  137649. +{
  137650. + return snd_soc_unregister_card(&snd_rpi_hifiberry_dacplus);
  137651. +}
  137652. +
  137653. +static const struct of_device_id snd_rpi_hifiberry_dacplus_of_match[] = {
  137654. + { .compatible = "hifiberry,hifiberry-dacplus", },
  137655. + {},
  137656. +};
  137657. +MODULE_DEVICE_TABLE(of, snd_rpi_hifiberry_dacplus_of_match);
  137658. +
  137659. +static struct platform_driver snd_rpi_hifiberry_dacplus_driver = {
  137660. + .driver = {
  137661. + .name = "snd-rpi-hifiberry-dacplus",
  137662. + .owner = THIS_MODULE,
  137663. + .of_match_table = snd_rpi_hifiberry_dacplus_of_match,
  137664. + },
  137665. + .probe = snd_rpi_hifiberry_dacplus_probe,
  137666. + .remove = snd_rpi_hifiberry_dacplus_remove,
  137667. +};
  137668. +
  137669. +module_platform_driver(snd_rpi_hifiberry_dacplus_driver);
  137670. +
  137671. +MODULE_AUTHOR("Daniel Matuschek <daniel@hifiberry.com>");
  137672. +MODULE_DESCRIPTION("ASoC Driver for HiFiBerry DAC+");
  137673. +MODULE_LICENSE("GPL v2");
  137674. diff -Nur linux-3.18.14/sound/soc/bcm/hifiberry_digi.c linux-rpi/sound/soc/bcm/hifiberry_digi.c
  137675. --- linux-3.18.14/sound/soc/bcm/hifiberry_digi.c 1969-12-31 18:00:00.000000000 -0600
  137676. +++ linux-rpi/sound/soc/bcm/hifiberry_digi.c 2015-05-31 14:46:14.493660947 -0500
  137677. @@ -0,0 +1,223 @@
  137678. +/*
  137679. + * ASoC Driver for HifiBerry Digi
  137680. + *
  137681. + * Author: Daniel Matuschek <info@crazy-audio.com>
  137682. + * based on the HifiBerry DAC driver by Florian Meier <florian.meier@koalo.de>
  137683. + * Copyright 2013
  137684. + *
  137685. + * This program is free software; you can redistribute it and/or
  137686. + * modify it under the terms of the GNU General Public License
  137687. + * version 2 as published by the Free Software Foundation.
  137688. + *
  137689. + * This program is distributed in the hope that it will be useful, but
  137690. + * WITHOUT ANY WARRANTY; without even the implied warranty of
  137691. + * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the GNU
  137692. + * General Public License for more details.
  137693. + */
  137694. +
  137695. +#include <linux/module.h>
  137696. +#include <linux/platform_device.h>
  137697. +
  137698. +#include <sound/core.h>
  137699. +#include <sound/pcm.h>
  137700. +#include <sound/pcm_params.h>
  137701. +#include <sound/soc.h>
  137702. +#include <sound/jack.h>
  137703. +
  137704. +#include "../codecs/wm8804.h"
  137705. +
  137706. +static short int auto_shutdown_output = 0;
  137707. +module_param(auto_shutdown_output, short, S_IRUSR | S_IWUSR | S_IRGRP | S_IWGRP);
  137708. +MODULE_PARM_DESC(auto_shutdown_output, "Shutdown SP/DIF output if playback is stopped");
  137709. +
  137710. +
  137711. +static int samplerate=44100;
  137712. +
  137713. +static int snd_rpi_hifiberry_digi_init(struct snd_soc_pcm_runtime *rtd)
  137714. +{
  137715. + struct snd_soc_codec *codec = rtd->codec;
  137716. +
  137717. + /* enable TX output */
  137718. + snd_soc_update_bits(codec, WM8804_PWRDN, 0x4, 0x0);
  137719. +
  137720. + return 0;
  137721. +}
  137722. +
  137723. +static int snd_rpi_hifiberry_digi_startup(struct snd_pcm_substream *substream) {
  137724. + /* turn on digital output */
  137725. + struct snd_soc_pcm_runtime *rtd = substream->private_data;
  137726. + struct snd_soc_codec *codec = rtd->codec;
  137727. + snd_soc_update_bits(codec, WM8804_PWRDN, 0x3c, 0x00);
  137728. + return 0;
  137729. +}
  137730. +
  137731. +static void snd_rpi_hifiberry_digi_shutdown(struct snd_pcm_substream *substream) {
  137732. + /* turn off output */
  137733. + if (auto_shutdown_output) {
  137734. + /* turn off output */
  137735. + struct snd_soc_pcm_runtime *rtd = substream->private_data;
  137736. + struct snd_soc_codec *codec = rtd->codec;
  137737. + snd_soc_update_bits(codec, WM8804_PWRDN, 0x3c, 0x3c);
  137738. + }
  137739. +}
  137740. +
  137741. +
  137742. +static int snd_rpi_hifiberry_digi_hw_params(struct snd_pcm_substream *substream,
  137743. + struct snd_pcm_hw_params *params)
  137744. +{
  137745. + struct snd_soc_pcm_runtime *rtd = substream->private_data;
  137746. + struct snd_soc_dai *codec_dai = rtd->codec_dai;
  137747. + struct snd_soc_codec *codec = rtd->codec;
  137748. + struct snd_soc_dai *cpu_dai = rtd->cpu_dai;
  137749. +
  137750. + int sysclk = 27000000; /* This is fixed on this board */
  137751. +
  137752. + long mclk_freq=0;
  137753. + int mclk_div=1;
  137754. + int sampling_freq=1;
  137755. +
  137756. + int ret;
  137757. +
  137758. + samplerate = params_rate(params);
  137759. +
  137760. + if (samplerate<=96000) {
  137761. + mclk_freq=samplerate*256;
  137762. + mclk_div=WM8804_MCLKDIV_256FS;
  137763. + } else {
  137764. + mclk_freq=samplerate*128;
  137765. + mclk_div=WM8804_MCLKDIV_128FS;
  137766. + }
  137767. +
  137768. + switch (samplerate) {
  137769. + case 32000:
  137770. + sampling_freq=0x03;
  137771. + break;
  137772. + case 44100:
  137773. + sampling_freq=0x00;
  137774. + break;
  137775. + case 48000:
  137776. + sampling_freq=0x02;
  137777. + break;
  137778. + case 88200:
  137779. + sampling_freq=0x08;
  137780. + break;
  137781. + case 96000:
  137782. + sampling_freq=0x0a;
  137783. + break;
  137784. + case 176400:
  137785. + sampling_freq=0x0c;
  137786. + break;
  137787. + case 192000:
  137788. + sampling_freq=0x0e;
  137789. + break;
  137790. + default:
  137791. + dev_err(substream->pcm->dev,
  137792. + "Failed to set WM8804 SYSCLK, unsupported samplerate %d\n",
  137793. + samplerate);
  137794. + }
  137795. +
  137796. + snd_soc_dai_set_clkdiv(codec_dai, WM8804_MCLK_DIV, mclk_div);
  137797. + snd_soc_dai_set_pll(codec_dai, 0, 0, sysclk, mclk_freq);
  137798. +
  137799. + ret = snd_soc_dai_set_sysclk(codec_dai, WM8804_TX_CLKSRC_PLL,
  137800. + sysclk, SND_SOC_CLOCK_OUT);
  137801. + if (ret < 0) {
  137802. + dev_err(substream->pcm->dev,
  137803. + "Failed to set WM8804 SYSCLK: %d\n", ret);
  137804. + return ret;
  137805. + }
  137806. +
  137807. + /* Enable TX output */
  137808. + snd_soc_update_bits(codec, WM8804_PWRDN, 0x4, 0x0);
  137809. +
  137810. + /* Power on */
  137811. + snd_soc_update_bits(codec, WM8804_PWRDN, 0x9, 0);
  137812. +
  137813. + /* set sampling frequency status bits */
  137814. + snd_soc_update_bits(codec, WM8804_SPDTX4, 0x0f, sampling_freq);
  137815. +
  137816. + return snd_soc_dai_set_bclk_ratio(cpu_dai,64);
  137817. +}
  137818. +
  137819. +/* machine stream operations */
  137820. +static struct snd_soc_ops snd_rpi_hifiberry_digi_ops = {
  137821. + .hw_params = snd_rpi_hifiberry_digi_hw_params,
  137822. + .startup = snd_rpi_hifiberry_digi_startup,
  137823. + .shutdown = snd_rpi_hifiberry_digi_shutdown,
  137824. +};
  137825. +
  137826. +static struct snd_soc_dai_link snd_rpi_hifiberry_digi_dai[] = {
  137827. +{
  137828. + .name = "HifiBerry Digi",
  137829. + .stream_name = "HifiBerry Digi HiFi",
  137830. + .cpu_dai_name = "bcm2708-i2s.0",
  137831. + .codec_dai_name = "wm8804-spdif",
  137832. + .platform_name = "bcm2708-i2s.0",
  137833. + .codec_name = "wm8804.1-003b",
  137834. + .dai_fmt = SND_SOC_DAIFMT_I2S | SND_SOC_DAIFMT_NB_NF |
  137835. + SND_SOC_DAIFMT_CBM_CFM,
  137836. + .ops = &snd_rpi_hifiberry_digi_ops,
  137837. + .init = snd_rpi_hifiberry_digi_init,
  137838. +},
  137839. +};
  137840. +
  137841. +/* audio machine driver */
  137842. +static struct snd_soc_card snd_rpi_hifiberry_digi = {
  137843. + .name = "snd_rpi_hifiberry_digi",
  137844. + .dai_link = snd_rpi_hifiberry_digi_dai,
  137845. + .num_links = ARRAY_SIZE(snd_rpi_hifiberry_digi_dai),
  137846. +};
  137847. +
  137848. +static int snd_rpi_hifiberry_digi_probe(struct platform_device *pdev)
  137849. +{
  137850. + int ret = 0;
  137851. +
  137852. + snd_rpi_hifiberry_digi.dev = &pdev->dev;
  137853. +
  137854. + if (pdev->dev.of_node) {
  137855. + struct device_node *i2s_node;
  137856. + struct snd_soc_dai_link *dai = &snd_rpi_hifiberry_digi_dai[0];
  137857. + i2s_node = of_parse_phandle(pdev->dev.of_node,
  137858. + "i2s-controller", 0);
  137859. +
  137860. + if (i2s_node) {
  137861. + dai->cpu_dai_name = NULL;
  137862. + dai->cpu_of_node = i2s_node;
  137863. + dai->platform_name = NULL;
  137864. + dai->platform_of_node = i2s_node;
  137865. + }
  137866. + }
  137867. +
  137868. + ret = snd_soc_register_card(&snd_rpi_hifiberry_digi);
  137869. + if (ret)
  137870. + dev_err(&pdev->dev, "snd_soc_register_card() failed: %d\n", ret);
  137871. +
  137872. + return ret;
  137873. +}
  137874. +
  137875. +static int snd_rpi_hifiberry_digi_remove(struct platform_device *pdev)
  137876. +{
  137877. + return snd_soc_unregister_card(&snd_rpi_hifiberry_digi);
  137878. +}
  137879. +
  137880. +static const struct of_device_id snd_rpi_hifiberry_digi_of_match[] = {
  137881. + { .compatible = "hifiberry,hifiberry-digi", },
  137882. + {},
  137883. +};
  137884. +MODULE_DEVICE_TABLE(of, snd_rpi_hifiberry_digi_of_match);
  137885. +
  137886. +static struct platform_driver snd_rpi_hifiberry_digi_driver = {
  137887. + .driver = {
  137888. + .name = "snd-hifiberry-digi",
  137889. + .owner = THIS_MODULE,
  137890. + .of_match_table = snd_rpi_hifiberry_digi_of_match,
  137891. + },
  137892. + .probe = snd_rpi_hifiberry_digi_probe,
  137893. + .remove = snd_rpi_hifiberry_digi_remove,
  137894. +};
  137895. +
  137896. +module_platform_driver(snd_rpi_hifiberry_digi_driver);
  137897. +
  137898. +MODULE_AUTHOR("Daniel Matuschek <info@crazy-audio.com>");
  137899. +MODULE_DESCRIPTION("ASoC Driver for HifiBerry Digi");
  137900. +MODULE_LICENSE("GPL v2");
  137901. diff -Nur linux-3.18.14/sound/soc/bcm/iqaudio-dac.c linux-rpi/sound/soc/bcm/iqaudio-dac.c
  137902. --- linux-3.18.14/sound/soc/bcm/iqaudio-dac.c 1969-12-31 18:00:00.000000000 -0600
  137903. +++ linux-rpi/sound/soc/bcm/iqaudio-dac.c 2015-05-31 14:46:14.493660947 -0500
  137904. @@ -0,0 +1,133 @@
  137905. +/*
  137906. + * ASoC Driver for IQaudIO DAC
  137907. + *
  137908. + * Author: Florian Meier <florian.meier@koalo.de>
  137909. + * Copyright 2013
  137910. + *
  137911. + * This program is free software; you can redistribute it and/or
  137912. + * modify it under the terms of the GNU General Public License
  137913. + * version 2 as published by the Free Software Foundation.
  137914. + *
  137915. + * This program is distributed in the hope that it will be useful, but
  137916. + * WITHOUT ANY WARRANTY; without even the implied warranty of
  137917. + * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the GNU
  137918. + * General Public License for more details.
  137919. + */
  137920. +
  137921. +#include <linux/module.h>
  137922. +#include <linux/platform_device.h>
  137923. +
  137924. +#include <sound/core.h>
  137925. +#include <sound/pcm.h>
  137926. +#include <sound/pcm_params.h>
  137927. +#include <sound/soc.h>
  137928. +#include <sound/jack.h>
  137929. +
  137930. +static int snd_rpi_iqaudio_dac_init(struct snd_soc_pcm_runtime *rtd)
  137931. +{
  137932. + int ret;
  137933. + struct snd_soc_card *card = rtd->card;
  137934. + struct snd_soc_codec *codec = rtd->codec;
  137935. +
  137936. + ret = snd_soc_limit_volume(codec, "Digital Playback Volume", 207);
  137937. + if (ret < 0)
  137938. + dev_warn(card->dev, "Failed to set volume limit: %d\n", ret);
  137939. +
  137940. + return 0;
  137941. +}
  137942. +
  137943. +static int snd_rpi_iqaudio_dac_hw_params(struct snd_pcm_substream *substream,
  137944. + struct snd_pcm_hw_params *params)
  137945. +{
  137946. + struct snd_soc_pcm_runtime *rtd = substream->private_data;
  137947. +// NOT USED struct snd_soc_dai *codec_dai = rtd->codec_dai;
  137948. +// NOT USED struct snd_soc_codec *codec = rtd->codec;
  137949. + struct snd_soc_dai *cpu_dai = rtd->cpu_dai;
  137950. +
  137951. + unsigned int sample_bits =
  137952. + snd_pcm_format_physical_width(params_format(params));
  137953. +
  137954. + return snd_soc_dai_set_bclk_ratio(cpu_dai, sample_bits * 2);
  137955. +}
  137956. +
  137957. +/* machine stream operations */
  137958. +static struct snd_soc_ops snd_rpi_iqaudio_dac_ops = {
  137959. + .hw_params = snd_rpi_iqaudio_dac_hw_params,
  137960. +};
  137961. +
  137962. +static struct snd_soc_dai_link snd_rpi_iqaudio_dac_dai[] = {
  137963. +{
  137964. + .name = "IQaudIO DAC",
  137965. + .stream_name = "IQaudIO DAC HiFi",
  137966. + .cpu_dai_name = "bcm2708-i2s.0",
  137967. + .codec_dai_name = "pcm512x-hifi",
  137968. + .platform_name = "bcm2708-i2s.0",
  137969. + .codec_name = "pcm512x.1-004c",
  137970. + .dai_fmt = SND_SOC_DAIFMT_I2S | SND_SOC_DAIFMT_NB_NF |
  137971. + SND_SOC_DAIFMT_CBS_CFS,
  137972. + .ops = &snd_rpi_iqaudio_dac_ops,
  137973. + .init = snd_rpi_iqaudio_dac_init,
  137974. +},
  137975. +};
  137976. +
  137977. +/* audio machine driver */
  137978. +static struct snd_soc_card snd_rpi_iqaudio_dac = {
  137979. + .name = "IQaudIODAC",
  137980. + .dai_link = snd_rpi_iqaudio_dac_dai,
  137981. + .num_links = ARRAY_SIZE(snd_rpi_iqaudio_dac_dai),
  137982. +};
  137983. +
  137984. +static int snd_rpi_iqaudio_dac_probe(struct platform_device *pdev)
  137985. +{
  137986. + int ret = 0;
  137987. +
  137988. + snd_rpi_iqaudio_dac.dev = &pdev->dev;
  137989. +
  137990. + if (pdev->dev.of_node) {
  137991. + struct device_node *i2s_node;
  137992. + struct snd_soc_dai_link *dai = &snd_rpi_iqaudio_dac_dai[0];
  137993. + i2s_node = of_parse_phandle(pdev->dev.of_node,
  137994. + "i2s-controller", 0);
  137995. +
  137996. + if (i2s_node) {
  137997. + dai->cpu_dai_name = NULL;
  137998. + dai->cpu_of_node = i2s_node;
  137999. + dai->platform_name = NULL;
  138000. + dai->platform_of_node = i2s_node;
  138001. + }
  138002. + }
  138003. +
  138004. + ret = snd_soc_register_card(&snd_rpi_iqaudio_dac);
  138005. + if (ret)
  138006. + dev_err(&pdev->dev,
  138007. + "snd_soc_register_card() failed: %d\n", ret);
  138008. +
  138009. + return ret;
  138010. +}
  138011. +
  138012. +static int snd_rpi_iqaudio_dac_remove(struct platform_device *pdev)
  138013. +{
  138014. + return snd_soc_unregister_card(&snd_rpi_iqaudio_dac);
  138015. +}
  138016. +
  138017. +static const struct of_device_id iqaudio_of_match[] = {
  138018. + { .compatible = "iqaudio,iqaudio-dac", },
  138019. + {},
  138020. +};
  138021. +MODULE_DEVICE_TABLE(of, iqaudio_of_match);
  138022. +
  138023. +static struct platform_driver snd_rpi_iqaudio_dac_driver = {
  138024. + .driver = {
  138025. + .name = "snd-rpi-iqaudio-dac",
  138026. + .owner = THIS_MODULE,
  138027. + .of_match_table = iqaudio_of_match,
  138028. + },
  138029. + .probe = snd_rpi_iqaudio_dac_probe,
  138030. + .remove = snd_rpi_iqaudio_dac_remove,
  138031. +};
  138032. +
  138033. +module_platform_driver(snd_rpi_iqaudio_dac_driver);
  138034. +
  138035. +MODULE_AUTHOR("Florian Meier <florian.meier@koalo.de>");
  138036. +MODULE_DESCRIPTION("ASoC Driver for IQAudio DAC");
  138037. +MODULE_LICENSE("GPL v2");
  138038. diff -Nur linux-3.18.14/sound/soc/bcm/Kconfig linux-rpi/sound/soc/bcm/Kconfig
  138039. --- linux-3.18.14/sound/soc/bcm/Kconfig 2015-05-20 10:04:50.000000000 -0500
  138040. +++ linux-rpi/sound/soc/bcm/Kconfig 2015-05-31 14:46:14.493660947 -0500
  138041. @@ -7,3 +7,63 @@
  138042. Say Y or M if you want to add support for codecs attached to
  138043. the BCM2835 I2S interface. You will also need
  138044. to select the audio interfaces to support below.
  138045. +
  138046. +config SND_BCM2708_SOC_I2S
  138047. + tristate "SoC Audio support for the Broadcom BCM2708 I2S module"
  138048. + depends on MACH_BCM2708 || MACH_BCM2709
  138049. + select REGMAP_MMIO
  138050. + select SND_SOC_DMAENGINE_PCM
  138051. + select SND_SOC_GENERIC_DMAENGINE_PCM
  138052. + help
  138053. + Say Y or M if you want to add support for codecs attached to
  138054. + the BCM2708 I2S interface. You will also need
  138055. + to select the audio interfaces to support below.
  138056. +
  138057. +config SND_BCM2708_SOC_HIFIBERRY_DAC
  138058. + tristate "Support for HifiBerry DAC"
  138059. + depends on SND_BCM2708_SOC_I2S
  138060. + select SND_SOC_PCM5102A
  138061. + help
  138062. + Say Y or M if you want to add support for HifiBerry DAC.
  138063. +
  138064. +config SND_BCM2708_SOC_HIFIBERRY_DACPLUS
  138065. + tristate "Support for HifiBerry DAC+"
  138066. + depends on SND_BCM2708_SOC_I2S
  138067. + select SND_SOC_PCM512x
  138068. + help
  138069. + Say Y or M if you want to add support for HifiBerry DAC+.
  138070. +
  138071. +config SND_BCM2708_SOC_HIFIBERRY_DIGI
  138072. + tristate "Support for HifiBerry Digi"
  138073. + depends on SND_BCM2708_SOC_I2S
  138074. + select SND_SOC_WM8804
  138075. + help
  138076. + Say Y or M if you want to add support for HifiBerry Digi S/PDIF output board.
  138077. +
  138078. +config SND_BCM2708_SOC_HIFIBERRY_AMP
  138079. + tristate "Support for the HifiBerry Amp"
  138080. + depends on SND_BCM2708_SOC_I2S
  138081. + select SND_SOC_TAS5713
  138082. + help
  138083. + Say Y or M if you want to add support for the HifiBerry Amp amplifier board.
  138084. +
  138085. +config SND_BCM2708_SOC_RPI_DAC
  138086. + tristate "Support for RPi-DAC"
  138087. + depends on SND_BCM2708_SOC_I2S
  138088. + select SND_SOC_PCM1794A
  138089. + help
  138090. + Say Y or M if you want to add support for RPi-DAC.
  138091. +
  138092. +config SND_BCM2708_SOC_RPI_PROTO
  138093. + tristate "Support for Rpi-PROTO"
  138094. + depends on SND_BCM2708_SOC_I2S
  138095. + select SND_SOC_WM8731
  138096. + help
  138097. + Say Y or M if you want to add support for Audio Codec Board PROTO (WM8731).
  138098. +
  138099. +config SND_BCM2708_SOC_IQAUDIO_DAC
  138100. + tristate "Support for IQaudIO-DAC"
  138101. + depends on SND_BCM2708_SOC_I2S
  138102. + select SND_SOC_PCM512x_I2C
  138103. + help
  138104. + Say Y or M if you want to add support for IQaudIO-DAC.
  138105. diff -Nur linux-3.18.14/sound/soc/bcm/Makefile linux-rpi/sound/soc/bcm/Makefile
  138106. --- linux-3.18.14/sound/soc/bcm/Makefile 2015-05-20 10:04:50.000000000 -0500
  138107. +++ linux-rpi/sound/soc/bcm/Makefile 2015-05-31 14:46:14.493660947 -0500
  138108. @@ -3,3 +3,24 @@
  138109. obj-$(CONFIG_SND_BCM2835_SOC_I2S) += snd-soc-bcm2835-i2s.o
  138110. +# BCM2708 Platform Support
  138111. +snd-soc-bcm2708-i2s-objs := bcm2708-i2s.o
  138112. +
  138113. +obj-$(CONFIG_SND_BCM2708_SOC_I2S) += snd-soc-bcm2708-i2s.o
  138114. +
  138115. +# BCM2708 Machine Support
  138116. +snd-soc-hifiberry-dac-objs := hifiberry_dac.o
  138117. +snd-soc-hifiberry-dacplus-objs := hifiberry_dacplus.o
  138118. +snd-soc-hifiberry-digi-objs := hifiberry_digi.o
  138119. +snd-soc-hifiberry-amp-objs := hifiberry_amp.o
  138120. +snd-soc-rpi-dac-objs := rpi-dac.o
  138121. +snd-soc-rpi-proto-objs := rpi-proto.o
  138122. +snd-soc-iqaudio-dac-objs := iqaudio-dac.o
  138123. +
  138124. +obj-$(CONFIG_SND_BCM2708_SOC_HIFIBERRY_DAC) += snd-soc-hifiberry-dac.o
  138125. +obj-$(CONFIG_SND_BCM2708_SOC_HIFIBERRY_DACPLUS) += snd-soc-hifiberry-dacplus.o
  138126. +obj-$(CONFIG_SND_BCM2708_SOC_HIFIBERRY_DIGI) += snd-soc-hifiberry-digi.o
  138127. +obj-$(CONFIG_SND_BCM2708_SOC_HIFIBERRY_AMP) += snd-soc-hifiberry-amp.o
  138128. +obj-$(CONFIG_SND_BCM2708_SOC_RPI_DAC) += snd-soc-rpi-dac.o
  138129. +obj-$(CONFIG_SND_BCM2708_SOC_RPI_PROTO) += snd-soc-rpi-proto.o
  138130. +obj-$(CONFIG_SND_BCM2708_SOC_IQAUDIO_DAC) += snd-soc-iqaudio-dac.o
  138131. diff -Nur linux-3.18.14/sound/soc/bcm/rpi-dac.c linux-rpi/sound/soc/bcm/rpi-dac.c
  138132. --- linux-3.18.14/sound/soc/bcm/rpi-dac.c 1969-12-31 18:00:00.000000000 -0600
  138133. +++ linux-rpi/sound/soc/bcm/rpi-dac.c 2015-05-31 14:46:14.493660947 -0500
  138134. @@ -0,0 +1,118 @@
  138135. +/*
  138136. + * ASoC Driver for RPi-DAC.
  138137. + *
  138138. + * Author: Florian Meier <florian.meier@koalo.de>
  138139. + * Copyright 2013
  138140. + *
  138141. + * This program is free software; you can redistribute it and/or
  138142. + * modify it under the terms of the GNU General Public License
  138143. + * version 2 as published by the Free Software Foundation.
  138144. + *
  138145. + * This program is distributed in the hope that it will be useful, but
  138146. + * WITHOUT ANY WARRANTY; without even the implied warranty of
  138147. + * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the GNU
  138148. + * General Public License for more details.
  138149. + */
  138150. +
  138151. +#include <linux/module.h>
  138152. +#include <linux/platform_device.h>
  138153. +
  138154. +#include <sound/core.h>
  138155. +#include <sound/pcm.h>
  138156. +#include <sound/pcm_params.h>
  138157. +#include <sound/soc.h>
  138158. +#include <sound/jack.h>
  138159. +
  138160. +static int snd_rpi_rpi_dac_init(struct snd_soc_pcm_runtime *rtd)
  138161. +{
  138162. + return 0;
  138163. +}
  138164. +
  138165. +static int snd_rpi_rpi_dac_hw_params(struct snd_pcm_substream *substream,
  138166. + struct snd_pcm_hw_params *params)
  138167. +{
  138168. + struct snd_soc_pcm_runtime *rtd = substream->private_data;
  138169. + struct snd_soc_dai *cpu_dai = rtd->cpu_dai;
  138170. +
  138171. + return snd_soc_dai_set_bclk_ratio(cpu_dai, 32*2);
  138172. +}
  138173. +
  138174. +/* machine stream operations */
  138175. +static struct snd_soc_ops snd_rpi_rpi_dac_ops = {
  138176. + .hw_params = snd_rpi_rpi_dac_hw_params,
  138177. +};
  138178. +
  138179. +static struct snd_soc_dai_link snd_rpi_rpi_dac_dai[] = {
  138180. +{
  138181. + .name = "RPi-DAC",
  138182. + .stream_name = "RPi-DAC HiFi",
  138183. + .cpu_dai_name = "bcm2708-i2s.0",
  138184. + .codec_dai_name = "pcm1794a-hifi",
  138185. + .platform_name = "bcm2708-i2s.0",
  138186. + .codec_name = "pcm1794a-codec",
  138187. + .dai_fmt = SND_SOC_DAIFMT_I2S | SND_SOC_DAIFMT_NB_NF |
  138188. + SND_SOC_DAIFMT_CBS_CFS,
  138189. + .ops = &snd_rpi_rpi_dac_ops,
  138190. + .init = snd_rpi_rpi_dac_init,
  138191. +},
  138192. +};
  138193. +
  138194. +/* audio machine driver */
  138195. +static struct snd_soc_card snd_rpi_rpi_dac = {
  138196. + .name = "snd_rpi_rpi_dac",
  138197. + .dai_link = snd_rpi_rpi_dac_dai,
  138198. + .num_links = ARRAY_SIZE(snd_rpi_rpi_dac_dai),
  138199. +};
  138200. +
  138201. +static int snd_rpi_rpi_dac_probe(struct platform_device *pdev)
  138202. +{
  138203. + int ret = 0;
  138204. +
  138205. + snd_rpi_rpi_dac.dev = &pdev->dev;
  138206. +
  138207. + if (pdev->dev.of_node) {
  138208. + struct device_node *i2s_node;
  138209. + struct snd_soc_dai_link *dai = &snd_rpi_rpi_dac_dai[0];
  138210. + i2s_node = of_parse_phandle(pdev->dev.of_node, "i2s-controller", 0);
  138211. +
  138212. + if (i2s_node) {
  138213. + dai->cpu_dai_name = NULL;
  138214. + dai->cpu_of_node = i2s_node;
  138215. + dai->platform_name = NULL;
  138216. + dai->platform_of_node = i2s_node;
  138217. + }
  138218. + }
  138219. +
  138220. + ret = snd_soc_register_card(&snd_rpi_rpi_dac);
  138221. + if (ret)
  138222. + dev_err(&pdev->dev, "snd_soc_register_card() failed: %d\n", ret);
  138223. +
  138224. + return ret;
  138225. +}
  138226. +
  138227. +static int snd_rpi_rpi_dac_remove(struct platform_device *pdev)
  138228. +{
  138229. + return snd_soc_unregister_card(&snd_rpi_rpi_dac);
  138230. +}
  138231. +
  138232. +static const struct of_device_id snd_rpi_rpi_dac_of_match[] = {
  138233. + { .compatible = "rpi,rpi-dac", },
  138234. + {},
  138235. +};
  138236. +MODULE_DEVICE_TABLE(of, snd_rpi_rpi_dac_of_match);
  138237. +
  138238. +static struct platform_driver snd_rpi_rpi_dac_driver = {
  138239. + .driver = {
  138240. + .name = "snd-rpi-dac",
  138241. + .owner = THIS_MODULE,
  138242. + .of_match_table = snd_rpi_rpi_dac_of_match,
  138243. + },
  138244. + .probe = snd_rpi_rpi_dac_probe,
  138245. + .remove = snd_rpi_rpi_dac_remove,
  138246. +};
  138247. +
  138248. +module_platform_driver(snd_rpi_rpi_dac_driver);
  138249. +
  138250. +MODULE_AUTHOR("Florian Meier <florian.meier@koalo.de>");
  138251. +MODULE_DESCRIPTION("ASoC Driver for RPi-DAC");
  138252. +MODULE_LICENSE("GPL v2");
  138253. diff -Nur linux-3.18.14/sound/soc/bcm/rpi-proto.c linux-rpi/sound/soc/bcm/rpi-proto.c
  138254. --- linux-3.18.14/sound/soc/bcm/rpi-proto.c 1969-12-31 18:00:00.000000000 -0600
  138255. +++ linux-rpi/sound/soc/bcm/rpi-proto.c 2015-05-31 14:46:14.493660947 -0500
  138256. @@ -0,0 +1,152 @@
  138257. +/*
  138258. + * ASoC driver for PROTO AudioCODEC (with a WM8731)
  138259. + * connected to a Raspberry Pi
  138260. + *
  138261. + * Author: Florian Meier, <koalo@koalo.de>
  138262. + * Copyright 2013
  138263. + *
  138264. + * This program is free software; you can redistribute it and/or modify
  138265. + * it under the terms of the GNU General Public License version 2 as
  138266. + * published by the Free Software Foundation.
  138267. + */
  138268. +
  138269. +#include <linux/module.h>
  138270. +#include <linux/platform_device.h>
  138271. +
  138272. +#include <sound/core.h>
  138273. +#include <sound/pcm.h>
  138274. +#include <sound/soc.h>
  138275. +#include <sound/jack.h>
  138276. +
  138277. +#include "../codecs/wm8731.h"
  138278. +
  138279. +static const unsigned int wm8731_rates_12288000[] = {
  138280. + 8000, 32000, 48000, 96000,
  138281. +};
  138282. +
  138283. +static struct snd_pcm_hw_constraint_list wm8731_constraints_12288000 = {
  138284. + .list = wm8731_rates_12288000,
  138285. + .count = ARRAY_SIZE(wm8731_rates_12288000),
  138286. +};
  138287. +
  138288. +static int snd_rpi_proto_startup(struct snd_pcm_substream *substream)
  138289. +{
  138290. + /* Setup constraints, because there is a 12.288 MHz XTAL on the board */
  138291. + snd_pcm_hw_constraint_list(substream->runtime, 0,
  138292. + SNDRV_PCM_HW_PARAM_RATE,
  138293. + &wm8731_constraints_12288000);
  138294. + return 0;
  138295. +}
  138296. +
  138297. +static int snd_rpi_proto_hw_params(struct snd_pcm_substream *substream,
  138298. + struct snd_pcm_hw_params *params)
  138299. +{
  138300. + struct snd_soc_pcm_runtime *rtd = substream->private_data;
  138301. + struct snd_soc_dai *codec_dai = rtd->codec_dai;
  138302. + struct snd_soc_dai *cpu_dai = rtd->cpu_dai;
  138303. + int sysclk = 12288000; /* This is fixed on this board */
  138304. +
  138305. + /* Set proto bclk */
  138306. + int ret = snd_soc_dai_set_bclk_ratio(cpu_dai,32*2);
  138307. + if (ret < 0){
  138308. + dev_err(substream->pcm->dev,
  138309. + "Failed to set BCLK ratio %d\n", ret);
  138310. + return ret;
  138311. + }
  138312. +
  138313. + /* Set proto sysclk */
  138314. + ret = snd_soc_dai_set_sysclk(codec_dai, WM8731_SYSCLK_XTAL,
  138315. + sysclk, SND_SOC_CLOCK_IN);
  138316. + if (ret < 0) {
  138317. + dev_err(substream->pcm->dev,
  138318. + "Failed to set WM8731 SYSCLK: %d\n", ret);
  138319. + return ret;
  138320. + }
  138321. +
  138322. + return 0;
  138323. +}
  138324. +
  138325. +/* machine stream operations */
  138326. +static struct snd_soc_ops snd_rpi_proto_ops = {
  138327. + .startup = snd_rpi_proto_startup,
  138328. + .hw_params = snd_rpi_proto_hw_params,
  138329. +};
  138330. +
  138331. +static struct snd_soc_dai_link snd_rpi_proto_dai[] = {
  138332. +{
  138333. + .name = "WM8731",
  138334. + .stream_name = "WM8731 HiFi",
  138335. + .cpu_dai_name = "bcm2708-i2s.0",
  138336. + .codec_dai_name = "wm8731-hifi",
  138337. + .platform_name = "bcm2708-i2s.0",
  138338. + .codec_name = "wm8731.1-001a",
  138339. + .dai_fmt = SND_SOC_DAIFMT_I2S
  138340. + | SND_SOC_DAIFMT_NB_NF
  138341. + | SND_SOC_DAIFMT_CBM_CFM,
  138342. + .ops = &snd_rpi_proto_ops,
  138343. +},
  138344. +};
  138345. +
  138346. +/* audio machine driver */
  138347. +static struct snd_soc_card snd_rpi_proto = {
  138348. + .name = "snd_rpi_proto",
  138349. + .dai_link = snd_rpi_proto_dai,
  138350. + .num_links = ARRAY_SIZE(snd_rpi_proto_dai),
  138351. +};
  138352. +
  138353. +static int snd_rpi_proto_probe(struct platform_device *pdev)
  138354. +{
  138355. + int ret = 0;
  138356. +
  138357. + snd_rpi_proto.dev = &pdev->dev;
  138358. +
  138359. + if (pdev->dev.of_node) {
  138360. + struct device_node *i2s_node;
  138361. + struct snd_soc_dai_link *dai = &snd_rpi_proto_dai[0];
  138362. + i2s_node = of_parse_phandle(pdev->dev.of_node,
  138363. + "i2s-controller", 0);
  138364. +
  138365. + if (i2s_node) {
  138366. + dai->cpu_dai_name = NULL;
  138367. + dai->cpu_of_node = i2s_node;
  138368. + dai->platform_name = NULL;
  138369. + dai->platform_of_node = i2s_node;
  138370. + }
  138371. + }
  138372. +
  138373. + ret = snd_soc_register_card(&snd_rpi_proto);
  138374. + if (ret) {
  138375. + dev_err(&pdev->dev,
  138376. + "snd_soc_register_card() failed: %d\n", ret);
  138377. + }
  138378. +
  138379. + return ret;
  138380. +}
  138381. +
  138382. +
  138383. +static int snd_rpi_proto_remove(struct platform_device *pdev)
  138384. +{
  138385. + return snd_soc_unregister_card(&snd_rpi_proto);
  138386. +}
  138387. +
  138388. +static const struct of_device_id snd_rpi_proto_of_match[] = {
  138389. + { .compatible = "rpi,rpi-proto", },
  138390. + {},
  138391. +};
  138392. +MODULE_DEVICE_TABLE(of, snd_rpi_proto_of_match);
  138393. +
  138394. +static struct platform_driver snd_rpi_proto_driver = {
  138395. + .driver = {
  138396. + .name = "snd-rpi-proto",
  138397. + .owner = THIS_MODULE,
  138398. + .of_match_table = snd_rpi_proto_of_match,
  138399. + },
  138400. + .probe = snd_rpi_proto_probe,
  138401. + .remove = snd_rpi_proto_remove,
  138402. +};
  138403. +
  138404. +module_platform_driver(snd_rpi_proto_driver);
  138405. +
  138406. +MODULE_AUTHOR("Florian Meier");
  138407. +MODULE_DESCRIPTION("ASoC Driver for Raspberry Pi connected to PROTO board (WM8731)");
  138408. +MODULE_LICENSE("GPL");
  138409. diff -Nur linux-3.18.14/sound/soc/codecs/Kconfig linux-rpi/sound/soc/codecs/Kconfig
  138410. --- linux-3.18.14/sound/soc/codecs/Kconfig 2015-05-20 10:04:50.000000000 -0500
  138411. +++ linux-rpi/sound/soc/codecs/Kconfig 2015-05-31 14:46:14.497660947 -0500
  138412. @@ -80,6 +80,8 @@
  138413. select SND_SOC_PCM512x_I2C if I2C
  138414. select SND_SOC_PCM512x_SPI if SPI_MASTER
  138415. select SND_SOC_RT286 if I2C
  138416. + select SND_SOC_PCM5102A if I2C
  138417. + select SND_SOC_PCM1794A if I2C
  138418. select SND_SOC_RT5631 if I2C
  138419. select SND_SOC_RT5640 if I2C
  138420. select SND_SOC_RT5645 if I2C
  138421. @@ -103,6 +105,7 @@
  138422. select SND_SOC_TAS5086 if I2C
  138423. select SND_SOC_TLV320AIC23_I2C if I2C
  138424. select SND_SOC_TLV320AIC23_SPI if SPI_MASTER
  138425. + select SND_SOC_TAS5713 if I2C
  138426. select SND_SOC_TLV320AIC26 if SPI_MASTER
  138427. select SND_SOC_TLV320AIC31XX if I2C
  138428. select SND_SOC_TLV320AIC32X4 if I2C
  138429. @@ -486,6 +489,12 @@
  138430. tristate
  138431. depends on I2C
  138432. +config SND_SOC_PCM1794A
  138433. + tristate
  138434. +
  138435. +config SND_SOC_PCM5102A
  138436. + tristate
  138437. +
  138438. config SND_SOC_RT5631
  138439. tristate
  138440. @@ -577,6 +586,9 @@
  138441. tristate "Texas Instruments TAS5086 speaker amplifier"
  138442. depends on I2C
  138443. +config SND_SOC_TAS5713
  138444. + tristate
  138445. +
  138446. config SND_SOC_TLV320AIC23
  138447. tristate
  138448. diff -Nur linux-3.18.14/sound/soc/codecs/Makefile linux-rpi/sound/soc/codecs/Makefile
  138449. --- linux-3.18.14/sound/soc/codecs/Makefile 2015-05-20 10:04:50.000000000 -0500
  138450. +++ linux-rpi/sound/soc/codecs/Makefile 2015-05-31 14:46:14.497660947 -0500
  138451. @@ -74,6 +74,8 @@
  138452. snd-soc-pcm512x-spi-objs := pcm512x-spi.o
  138453. snd-soc-rl6231-objs := rl6231.o
  138454. snd-soc-rt286-objs := rt286.o
  138455. +snd-soc-pcm1794a-objs := pcm1794a.o
  138456. +snd-soc-pcm5102a-objs := pcm5102a.o
  138457. snd-soc-rt5631-objs := rt5631.o
  138458. snd-soc-rt5640-objs := rt5640.o
  138459. snd-soc-rt5645-objs := rt5645.o
  138460. @@ -101,6 +103,7 @@
  138461. snd-soc-sta529-objs := sta529.o
  138462. snd-soc-stac9766-objs := stac9766.o
  138463. snd-soc-tas5086-objs := tas5086.o
  138464. +snd-soc-tas5713-objs := tas5713.o
  138465. snd-soc-tlv320aic23-objs := tlv320aic23.o
  138466. snd-soc-tlv320aic23-i2c-objs := tlv320aic23-i2c.o
  138467. snd-soc-tlv320aic23-spi-objs := tlv320aic23-spi.o
  138468. @@ -250,6 +253,8 @@
  138469. obj-$(CONFIG_SND_SOC_PCM512x_SPI) += snd-soc-pcm512x-spi.o
  138470. obj-$(CONFIG_SND_SOC_RL6231) += snd-soc-rl6231.o
  138471. obj-$(CONFIG_SND_SOC_RT286) += snd-soc-rt286.o
  138472. +obj-$(CONFIG_SND_SOC_PCM1794A) += snd-soc-pcm1794a.o
  138473. +obj-$(CONFIG_SND_SOC_PCM5102A) += snd-soc-pcm5102a.o
  138474. obj-$(CONFIG_SND_SOC_RT5631) += snd-soc-rt5631.o
  138475. obj-$(CONFIG_SND_SOC_RT5640) += snd-soc-rt5640.o
  138476. obj-$(CONFIG_SND_SOC_RT5645) += snd-soc-rt5645.o
  138477. @@ -274,6 +279,7 @@
  138478. obj-$(CONFIG_SND_SOC_STAC9766) += snd-soc-stac9766.o
  138479. obj-$(CONFIG_SND_SOC_TAS2552) += snd-soc-tas2552.o
  138480. obj-$(CONFIG_SND_SOC_TAS5086) += snd-soc-tas5086.o
  138481. +obj-$(CONFIG_SND_SOC_TAS5713) += snd-soc-tas5713.o
  138482. obj-$(CONFIG_SND_SOC_TLV320AIC23) += snd-soc-tlv320aic23.o
  138483. obj-$(CONFIG_SND_SOC_TLV320AIC23_I2C) += snd-soc-tlv320aic23-i2c.o
  138484. obj-$(CONFIG_SND_SOC_TLV320AIC23_SPI) += snd-soc-tlv320aic23-spi.o
  138485. diff -Nur linux-3.18.14/sound/soc/codecs/pcm1794a.c linux-rpi/sound/soc/codecs/pcm1794a.c
  138486. --- linux-3.18.14/sound/soc/codecs/pcm1794a.c 1969-12-31 18:00:00.000000000 -0600
  138487. +++ linux-rpi/sound/soc/codecs/pcm1794a.c 2015-05-31 14:46:14.525660946 -0500
  138488. @@ -0,0 +1,69 @@
  138489. +/*
  138490. + * Driver for the PCM1794A codec
  138491. + *
  138492. + * Author: Florian Meier <florian.meier@koalo.de>
  138493. + * Copyright 2013
  138494. + *
  138495. + * This program is free software; you can redistribute it and/or
  138496. + * modify it under the terms of the GNU General Public License
  138497. + * version 2 as published by the Free Software Foundation.
  138498. + *
  138499. + * This program is distributed in the hope that it will be useful, but
  138500. + * WITHOUT ANY WARRANTY; without even the implied warranty of
  138501. + * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the GNU
  138502. + * General Public License for more details.
  138503. + */
  138504. +
  138505. +
  138506. +#include <linux/init.h>
  138507. +#include <linux/module.h>
  138508. +#include <linux/platform_device.h>
  138509. +
  138510. +#include <sound/soc.h>
  138511. +
  138512. +static struct snd_soc_dai_driver pcm1794a_dai = {
  138513. + .name = "pcm1794a-hifi",
  138514. + .playback = {
  138515. + .channels_min = 2,
  138516. + .channels_max = 2,
  138517. + .rates = SNDRV_PCM_RATE_8000_192000,
  138518. + .formats = SNDRV_PCM_FMTBIT_S16_LE |
  138519. + SNDRV_PCM_FMTBIT_S24_LE
  138520. + },
  138521. +};
  138522. +
  138523. +static struct snd_soc_codec_driver soc_codec_dev_pcm1794a;
  138524. +
  138525. +static int pcm1794a_probe(struct platform_device *pdev)
  138526. +{
  138527. + return snd_soc_register_codec(&pdev->dev, &soc_codec_dev_pcm1794a,
  138528. + &pcm1794a_dai, 1);
  138529. +}
  138530. +
  138531. +static int pcm1794a_remove(struct platform_device *pdev)
  138532. +{
  138533. + snd_soc_unregister_codec(&pdev->dev);
  138534. + return 0;
  138535. +}
  138536. +
  138537. +static const struct of_device_id pcm1794a_of_match[] = {
  138538. + { .compatible = "ti,pcm1794a", },
  138539. + { }
  138540. +};
  138541. +MODULE_DEVICE_TABLE(of, pcm1794a_of_match);
  138542. +
  138543. +static struct platform_driver pcm1794a_codec_driver = {
  138544. + .probe = pcm1794a_probe,
  138545. + .remove = pcm1794a_remove,
  138546. + .driver = {
  138547. + .name = "pcm1794a-codec",
  138548. + .owner = THIS_MODULE,
  138549. + .of_match_table = of_match_ptr(pcm1794a_of_match),
  138550. + },
  138551. +};
  138552. +
  138553. +module_platform_driver(pcm1794a_codec_driver);
  138554. +
  138555. +MODULE_DESCRIPTION("ASoC PCM1794A codec driver");
  138556. +MODULE_AUTHOR("Florian Meier <florian.meier@koalo.de>");
  138557. +MODULE_LICENSE("GPL v2");
  138558. diff -Nur linux-3.18.14/sound/soc/codecs/pcm5102a.c linux-rpi/sound/soc/codecs/pcm5102a.c
  138559. --- linux-3.18.14/sound/soc/codecs/pcm5102a.c 1969-12-31 18:00:00.000000000 -0600
  138560. +++ linux-rpi/sound/soc/codecs/pcm5102a.c 2015-05-31 14:46:14.525660946 -0500
  138561. @@ -0,0 +1,70 @@
  138562. +/*
  138563. + * Driver for the PCM5102A codec
  138564. + *
  138565. + * Author: Florian Meier <florian.meier@koalo.de>
  138566. + * Copyright 2013
  138567. + *
  138568. + * This program is free software; you can redistribute it and/or
  138569. + * modify it under the terms of the GNU General Public License
  138570. + * version 2 as published by the Free Software Foundation.
  138571. + *
  138572. + * This program is distributed in the hope that it will be useful, but
  138573. + * WITHOUT ANY WARRANTY; without even the implied warranty of
  138574. + * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the GNU
  138575. + * General Public License for more details.
  138576. + */
  138577. +
  138578. +
  138579. +#include <linux/init.h>
  138580. +#include <linux/module.h>
  138581. +#include <linux/platform_device.h>
  138582. +
  138583. +#include <sound/soc.h>
  138584. +
  138585. +static struct snd_soc_dai_driver pcm5102a_dai = {
  138586. + .name = "pcm5102a-hifi",
  138587. + .playback = {
  138588. + .channels_min = 2,
  138589. + .channels_max = 2,
  138590. + .rates = SNDRV_PCM_RATE_8000_192000,
  138591. + .formats = SNDRV_PCM_FMTBIT_S16_LE |
  138592. + SNDRV_PCM_FMTBIT_S24_LE |
  138593. + SNDRV_PCM_FMTBIT_S32_LE
  138594. + },
  138595. +};
  138596. +
  138597. +static struct snd_soc_codec_driver soc_codec_dev_pcm5102a;
  138598. +
  138599. +static int pcm5102a_probe(struct platform_device *pdev)
  138600. +{
  138601. + return snd_soc_register_codec(&pdev->dev, &soc_codec_dev_pcm5102a,
  138602. + &pcm5102a_dai, 1);
  138603. +}
  138604. +
  138605. +static int pcm5102a_remove(struct platform_device *pdev)
  138606. +{
  138607. + snd_soc_unregister_codec(&pdev->dev);
  138608. + return 0;
  138609. +}
  138610. +
  138611. +static const struct of_device_id pcm5102a_of_match[] = {
  138612. + { .compatible = "ti,pcm5102a", },
  138613. + { }
  138614. +};
  138615. +MODULE_DEVICE_TABLE(of, pcm5102a_of_match);
  138616. +
  138617. +static struct platform_driver pcm5102a_codec_driver = {
  138618. + .probe = pcm5102a_probe,
  138619. + .remove = pcm5102a_remove,
  138620. + .driver = {
  138621. + .name = "pcm5102a-codec",
  138622. + .owner = THIS_MODULE,
  138623. + .of_match_table = pcm5102a_of_match,
  138624. + },
  138625. +};
  138626. +
  138627. +module_platform_driver(pcm5102a_codec_driver);
  138628. +
  138629. +MODULE_DESCRIPTION("ASoC PCM5102A codec driver");
  138630. +MODULE_AUTHOR("Florian Meier <florian.meier@koalo.de>");
  138631. +MODULE_LICENSE("GPL v2");
  138632. diff -Nur linux-3.18.14/sound/soc/codecs/tas5713.c linux-rpi/sound/soc/codecs/tas5713.c
  138633. --- linux-3.18.14/sound/soc/codecs/tas5713.c 1969-12-31 18:00:00.000000000 -0600
  138634. +++ linux-rpi/sound/soc/codecs/tas5713.c 2015-05-31 14:46:14.533660946 -0500
  138635. @@ -0,0 +1,369 @@
  138636. +/*
  138637. + * ASoC Driver for TAS5713
  138638. + *
  138639. + * Author: Sebastian Eickhoff <basti.eickhoff@googlemail.com>
  138640. + * Copyright 2014
  138641. + *
  138642. + * This program is free software; you can redistribute it and/or
  138643. + * modify it under the terms of the GNU General Public License
  138644. + * version 2 as published by the Free Software Foundation.
  138645. + *
  138646. + * This program is distributed in the hope that it will be useful, but
  138647. + * WITHOUT ANY WARRANTY; without even the implied warranty of
  138648. + * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the GNU
  138649. + * General Public License for more details.
  138650. + */
  138651. +
  138652. +#include <linux/module.h>
  138653. +#include <linux/moduleparam.h>
  138654. +#include <linux/init.h>
  138655. +#include <linux/delay.h>
  138656. +#include <linux/pm.h>
  138657. +#include <linux/i2c.h>
  138658. +#include <linux/of_device.h>
  138659. +#include <linux/spi/spi.h>
  138660. +#include <linux/regmap.h>
  138661. +#include <linux/regulator/consumer.h>
  138662. +#include <linux/slab.h>
  138663. +#include <sound/core.h>
  138664. +#include <sound/pcm.h>
  138665. +#include <sound/pcm_params.h>
  138666. +#include <sound/soc.h>
  138667. +#include <sound/initval.h>
  138668. +#include <sound/tlv.h>
  138669. +
  138670. +#include <linux/kernel.h>
  138671. +#include <linux/string.h>
  138672. +#include <linux/fs.h>
  138673. +#include <asm/uaccess.h>
  138674. +
  138675. +#include "tas5713.h"
  138676. +
  138677. +
  138678. +static struct i2c_client *i2c;
  138679. +
  138680. +struct tas5713_priv {
  138681. + struct regmap *regmap;
  138682. + int mclk_div;
  138683. + struct snd_soc_codec *codec;
  138684. +};
  138685. +
  138686. +static struct tas5713_priv *priv_data;
  138687. +
  138688. +
  138689. +
  138690. +
  138691. +/*
  138692. + * _ _ ___ _ ___ _ _
  138693. + * /_\ | | / __| /_\ / __|___ _ _| |_ _ _ ___| |___
  138694. + * / _ \| |__\__ \/ _ \ | (__/ _ \ ' \ _| '_/ _ \ (_-<
  138695. + * /_/ \_\____|___/_/ \_\ \___\___/_||_\__|_| \___/_/__/
  138696. + *
  138697. + */
  138698. +
  138699. +static const DECLARE_TLV_DB_SCALE(tas5713_vol_tlv, -10000, 50, 1);
  138700. +
  138701. +
  138702. +static const struct snd_kcontrol_new tas5713_snd_controls[] = {
  138703. + SOC_SINGLE_TLV ("Master" , TAS5713_VOL_MASTER, 0, 248, 1, tas5713_vol_tlv),
  138704. + SOC_DOUBLE_R_TLV("Channels" , TAS5713_VOL_CH1, TAS5713_VOL_CH2, 0, 248, 1, tas5713_vol_tlv)
  138705. +};
  138706. +
  138707. +
  138708. +
  138709. +
  138710. +/*
  138711. + * __ __ _ _ ___ _
  138712. + * | \/ |__ _ __| |_ (_)_ _ ___ | \ _ _(_)_ _____ _ _
  138713. + * | |\/| / _` / _| ' \| | ' \/ -_) | |) | '_| \ V / -_) '_|
  138714. + * |_| |_\__,_\__|_||_|_|_||_\___| |___/|_| |_|\_/\___|_|
  138715. + *
  138716. + */
  138717. +
  138718. +static int tas5713_hw_params(struct snd_pcm_substream *substream,
  138719. + struct snd_pcm_hw_params *params,
  138720. + struct snd_soc_dai *dai)
  138721. +{
  138722. + u16 blen = 0x00;
  138723. +
  138724. + struct snd_soc_codec *codec;
  138725. + codec = dai->codec;
  138726. + priv_data->codec = dai->codec;
  138727. +
  138728. + switch (params_format(params)) {
  138729. + case SNDRV_PCM_FORMAT_S16_LE:
  138730. + blen = 0x03;
  138731. + break;
  138732. + case SNDRV_PCM_FORMAT_S20_3LE:
  138733. + blen = 0x1;
  138734. + break;
  138735. + case SNDRV_PCM_FORMAT_S24_LE:
  138736. + blen = 0x04;
  138737. + break;
  138738. + case SNDRV_PCM_FORMAT_S32_LE:
  138739. + blen = 0x05;
  138740. + break;
  138741. + default:
  138742. + dev_err(dai->dev, "Unsupported word length: %u\n",
  138743. + params_format(params));
  138744. + return -EINVAL;
  138745. + }
  138746. +
  138747. + // set word length
  138748. + snd_soc_update_bits(codec, TAS5713_SERIAL_DATA_INTERFACE, 0x7, blen);
  138749. +
  138750. + return 0;
  138751. +}
  138752. +
  138753. +
  138754. +static int tas5713_mute_stream(struct snd_soc_dai *dai, int mute, int stream)
  138755. +{
  138756. + unsigned int val = 0;
  138757. +
  138758. + struct tas5713_priv *tas5713;
  138759. + struct snd_soc_codec *codec = dai->codec;
  138760. + tas5713 = snd_soc_codec_get_drvdata(codec);
  138761. +
  138762. + if (mute) {
  138763. + val = TAS5713_SOFT_MUTE_ALL;
  138764. + }
  138765. +
  138766. + return regmap_write(tas5713->regmap, TAS5713_SOFT_MUTE, val);
  138767. +}
  138768. +
  138769. +
  138770. +static const struct snd_soc_dai_ops tas5713_dai_ops = {
  138771. + .hw_params = tas5713_hw_params,
  138772. + .mute_stream = tas5713_mute_stream,
  138773. +};
  138774. +
  138775. +
  138776. +static struct snd_soc_dai_driver tas5713_dai = {
  138777. + .name = "tas5713-hifi",
  138778. + .playback = {
  138779. + .stream_name = "Playback",
  138780. + .channels_min = 2,
  138781. + .channels_max = 2,
  138782. + .rates = SNDRV_PCM_RATE_8000_48000,
  138783. + .formats = (SNDRV_PCM_FMTBIT_S16_LE | SNDRV_PCM_FMTBIT_S24_LE | SNDRV_PCM_FMTBIT_S32_LE ),
  138784. + },
  138785. + .ops = &tas5713_dai_ops,
  138786. +};
  138787. +
  138788. +
  138789. +
  138790. +
  138791. +/*
  138792. + * ___ _ ___ _
  138793. + * / __|___ __| |___ __ | \ _ _(_)_ _____ _ _
  138794. + * | (__/ _ \/ _` / -_) _| | |) | '_| \ V / -_) '_|
  138795. + * \___\___/\__,_\___\__| |___/|_| |_|\_/\___|_|
  138796. + *
  138797. + */
  138798. +
  138799. +static int tas5713_remove(struct snd_soc_codec *codec)
  138800. +{
  138801. + struct tas5713_priv *tas5713;
  138802. +
  138803. + tas5713 = snd_soc_codec_get_drvdata(codec);
  138804. +
  138805. + return 0;
  138806. +}
  138807. +
  138808. +
  138809. +static int tas5713_probe(struct snd_soc_codec *codec)
  138810. +{
  138811. + struct tas5713_priv *tas5713;
  138812. + int i, ret;
  138813. +
  138814. + i2c = container_of(codec->dev, struct i2c_client, dev);
  138815. +
  138816. + tas5713 = snd_soc_codec_get_drvdata(codec);
  138817. +
  138818. + // Reset error
  138819. + ret = snd_soc_write(codec, TAS5713_ERROR_STATUS, 0x00);
  138820. + if (ret < 0) return ret;
  138821. +
  138822. + // Trim oscillator
  138823. + ret = snd_soc_write(codec, TAS5713_OSC_TRIM, 0x00);
  138824. + if (ret < 0) return ret;
  138825. + msleep(1000);
  138826. +
  138827. + // Reset error
  138828. + ret = snd_soc_write(codec, TAS5713_ERROR_STATUS, 0x00);
  138829. + if (ret < 0) return ret;
  138830. +
  138831. + // Clock mode: 44/48kHz, MCLK=64xfs
  138832. + ret = snd_soc_write(codec, TAS5713_CLOCK_CTRL, 0x60);
  138833. + if (ret < 0) return ret;
  138834. +
  138835. + // I2S 24bit
  138836. + ret = snd_soc_write(codec, TAS5713_SERIAL_DATA_INTERFACE, 0x05);
  138837. + if (ret < 0) return ret;
  138838. +
  138839. + // Unmute
  138840. + ret = snd_soc_write(codec, TAS5713_SYSTEM_CTRL2, 0x00);
  138841. + if (ret < 0) return ret;
  138842. + ret = snd_soc_write(codec, TAS5713_SOFT_MUTE, 0x00);
  138843. + if (ret < 0) return ret;
  138844. +
  138845. + // Set volume to 0db
  138846. + ret = snd_soc_write(codec, TAS5713_VOL_MASTER, 0x00);
  138847. + if (ret < 0) return ret;
  138848. +
  138849. + // Now start programming the default initialization sequence
  138850. + for (i = 0; i < ARRAY_SIZE(tas5713_init_sequence); ++i) {
  138851. + ret = i2c_master_send(i2c,
  138852. + tas5713_init_sequence[i].data,
  138853. + tas5713_init_sequence[i].size);
  138854. + if (ret < 0) {
  138855. + printk(KERN_INFO "TAS5713 CODEC PROBE: InitSeq returns: %d\n", ret);
  138856. + }
  138857. + }
  138858. +
  138859. + // Unmute
  138860. + ret = snd_soc_write(codec, TAS5713_SYSTEM_CTRL2, 0x00);
  138861. + if (ret < 0) return ret;
  138862. +
  138863. + return 0;
  138864. +}
  138865. +
  138866. +
  138867. +static struct snd_soc_codec_driver soc_codec_dev_tas5713 = {
  138868. + .probe = tas5713_probe,
  138869. + .remove = tas5713_remove,
  138870. + .controls = tas5713_snd_controls,
  138871. + .num_controls = ARRAY_SIZE(tas5713_snd_controls),
  138872. +};
  138873. +
  138874. +
  138875. +
  138876. +
  138877. +/*
  138878. + * ___ ___ ___ ___ _
  138879. + * |_ _|_ ) __| | \ _ _(_)_ _____ _ _
  138880. + * | | / / (__ | |) | '_| \ V / -_) '_|
  138881. + * |___/___\___| |___/|_| |_|\_/\___|_|
  138882. + *
  138883. + */
  138884. +
  138885. +static const struct reg_default tas5713_reg_defaults[] = {
  138886. + { 0x07 ,0x80 }, // R7 - VOL_MASTER - -40dB
  138887. + { 0x08 , 30 }, // R8 - VOL_CH1 - 0dB
  138888. + { 0x09 , 30 }, // R9 - VOL_CH2 - 0dB
  138889. + { 0x0A ,0x80 }, // R10 - VOL_HEADPHONE - -40dB
  138890. +};
  138891. +
  138892. +
  138893. +static bool tas5713_reg_volatile(struct device *dev, unsigned int reg)
  138894. +{
  138895. + switch (reg) {
  138896. + case TAS5713_DEVICE_ID:
  138897. + case TAS5713_ERROR_STATUS:
  138898. + return true;
  138899. + default:
  138900. + return false;
  138901. + }
  138902. +}
  138903. +
  138904. +
  138905. +static const struct of_device_id tas5713_of_match[] = {
  138906. + { .compatible = "ti,tas5713", },
  138907. + { }
  138908. +};
  138909. +MODULE_DEVICE_TABLE(of, tas5713_of_match);
  138910. +
  138911. +
  138912. +static struct regmap_config tas5713_regmap_config = {
  138913. + .reg_bits = 8,
  138914. + .val_bits = 8,
  138915. +
  138916. + .max_register = TAS5713_MAX_REGISTER,
  138917. + .volatile_reg = tas5713_reg_volatile,
  138918. +
  138919. + .cache_type = REGCACHE_RBTREE,
  138920. + .reg_defaults = tas5713_reg_defaults,
  138921. + .num_reg_defaults = ARRAY_SIZE(tas5713_reg_defaults),
  138922. +};
  138923. +
  138924. +
  138925. +static int tas5713_i2c_probe(struct i2c_client *i2c,
  138926. + const struct i2c_device_id *id)
  138927. +{
  138928. + int ret;
  138929. +
  138930. + priv_data = devm_kzalloc(&i2c->dev, sizeof *priv_data, GFP_KERNEL);
  138931. + if (!priv_data)
  138932. + return -ENOMEM;
  138933. +
  138934. + priv_data->regmap = devm_regmap_init_i2c(i2c, &tas5713_regmap_config);
  138935. + if (IS_ERR(priv_data->regmap)) {
  138936. + ret = PTR_ERR(priv_data->regmap);
  138937. + return ret;
  138938. + }
  138939. +
  138940. + i2c_set_clientdata(i2c, priv_data);
  138941. +
  138942. + ret = snd_soc_register_codec(&i2c->dev,
  138943. + &soc_codec_dev_tas5713, &tas5713_dai, 1);
  138944. +
  138945. + return ret;
  138946. +}
  138947. +
  138948. +
  138949. +static int tas5713_i2c_remove(struct i2c_client *i2c)
  138950. +{
  138951. + snd_soc_unregister_codec(&i2c->dev);
  138952. + i2c_set_clientdata(i2c, NULL);
  138953. +
  138954. + kfree(priv_data);
  138955. +
  138956. + return 0;
  138957. +}
  138958. +
  138959. +
  138960. +static const struct i2c_device_id tas5713_i2c_id[] = {
  138961. + { "tas5713", 0 },
  138962. + { }
  138963. +};
  138964. +
  138965. +MODULE_DEVICE_TABLE(i2c, tas5713_i2c_id);
  138966. +
  138967. +
  138968. +static struct i2c_driver tas5713_i2c_driver = {
  138969. + .driver = {
  138970. + .name = "tas5713",
  138971. + .owner = THIS_MODULE,
  138972. + .of_match_table = tas5713_of_match,
  138973. + },
  138974. + .probe = tas5713_i2c_probe,
  138975. + .remove = tas5713_i2c_remove,
  138976. + .id_table = tas5713_i2c_id
  138977. +};
  138978. +
  138979. +
  138980. +static int __init tas5713_modinit(void)
  138981. +{
  138982. + int ret = 0;
  138983. +
  138984. + ret = i2c_add_driver(&tas5713_i2c_driver);
  138985. + if (ret) {
  138986. + printk(KERN_ERR "Failed to register tas5713 I2C driver: %d\n",
  138987. + ret);
  138988. + }
  138989. +
  138990. + return ret;
  138991. +}
  138992. +module_init(tas5713_modinit);
  138993. +
  138994. +
  138995. +static void __exit tas5713_exit(void)
  138996. +{
  138997. + i2c_del_driver(&tas5713_i2c_driver);
  138998. +}
  138999. +module_exit(tas5713_exit);
  139000. +
  139001. +
  139002. +MODULE_AUTHOR("Sebastian Eickhoff <basti.eickhoff@googlemail.com>");
  139003. +MODULE_DESCRIPTION("ASoC driver for TAS5713");
  139004. +MODULE_LICENSE("GPL v2");
  139005. diff -Nur linux-3.18.14/sound/soc/codecs/tas5713.h linux-rpi/sound/soc/codecs/tas5713.h
  139006. --- linux-3.18.14/sound/soc/codecs/tas5713.h 1969-12-31 18:00:00.000000000 -0600
  139007. +++ linux-rpi/sound/soc/codecs/tas5713.h 2015-05-31 14:46:14.533660946 -0500
  139008. @@ -0,0 +1,210 @@
  139009. +/*
  139010. + * ASoC Driver for TAS5713
  139011. + *
  139012. + * Author: Sebastian Eickhoff <basti.eickhoff@googlemail.com>
  139013. + * Copyright 2014
  139014. + *
  139015. + * This program is free software; you can redistribute it and/or
  139016. + * modify it under the terms of the GNU General Public License
  139017. + * version 2 as published by the Free Software Foundation.
  139018. + *
  139019. + * This program is distributed in the hope that it will be useful, but
  139020. + * WITHOUT ANY WARRANTY; without even the implied warranty of
  139021. + * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the GNU
  139022. + * General Public License for more details.
  139023. + */
  139024. +
  139025. +#ifndef _TAS5713_H
  139026. +#define _TAS5713_H
  139027. +
  139028. +
  139029. +// TAS5713 I2C-bus register addresses
  139030. +
  139031. +#define TAS5713_CLOCK_CTRL 0x00
  139032. +#define TAS5713_DEVICE_ID 0x01
  139033. +#define TAS5713_ERROR_STATUS 0x02
  139034. +#define TAS5713_SYSTEM_CTRL1 0x03
  139035. +#define TAS5713_SERIAL_DATA_INTERFACE 0x04
  139036. +#define TAS5713_SYSTEM_CTRL2 0x05
  139037. +#define TAS5713_SOFT_MUTE 0x06
  139038. +#define TAS5713_VOL_MASTER 0x07
  139039. +#define TAS5713_VOL_CH1 0x08
  139040. +#define TAS5713_VOL_CH2 0x09
  139041. +#define TAS5713_VOL_HEADPHONE 0x0A
  139042. +#define TAS5713_VOL_CONFIG 0x0E
  139043. +#define TAS5713_MODULATION_LIMIT 0x10
  139044. +#define TAS5713_IC_DLY_CH1 0x11
  139045. +#define TAS5713_IC_DLY_CH2 0x12
  139046. +#define TAS5713_IC_DLY_CH3 0x13
  139047. +#define TAS5713_IC_DLY_CH4 0x14
  139048. +
  139049. +#define TAS5713_START_STOP_PERIOD 0x1A
  139050. +#define TAS5713_OSC_TRIM 0x1B
  139051. +#define TAS5713_BKND_ERR 0x1C
  139052. +
  139053. +#define TAS5713_INPUT_MUX 0x20
  139054. +#define TAS5713_SRC_SELECT_CH4 0x21
  139055. +#define TAS5713_PWM_MUX 0x25
  139056. +
  139057. +#define TAS5713_CH1_BQ0 0x29
  139058. +#define TAS5713_CH1_BQ1 0x2A
  139059. +#define TAS5713_CH1_BQ2 0x2B
  139060. +#define TAS5713_CH1_BQ3 0x2C
  139061. +#define TAS5713_CH1_BQ4 0x2D
  139062. +#define TAS5713_CH1_BQ5 0x2E
  139063. +#define TAS5713_CH1_BQ6 0x2F
  139064. +#define TAS5713_CH1_BQ7 0x58
  139065. +#define TAS5713_CH1_BQ8 0x59
  139066. +
  139067. +#define TAS5713_CH2_BQ0 0x30
  139068. +#define TAS5713_CH2_BQ1 0x31
  139069. +#define TAS5713_CH2_BQ2 0x32
  139070. +#define TAS5713_CH2_BQ3 0x33
  139071. +#define TAS5713_CH2_BQ4 0x34
  139072. +#define TAS5713_CH2_BQ5 0x35
  139073. +#define TAS5713_CH2_BQ6 0x36
  139074. +#define TAS5713_CH2_BQ7 0x5C
  139075. +#define TAS5713_CH2_BQ8 0x5D
  139076. +
  139077. +#define TAS5713_CH4_BQ0 0x5A
  139078. +#define TAS5713_CH4_BQ1 0x5B
  139079. +#define TAS5713_CH3_BQ0 0x5E
  139080. +#define TAS5713_CH3_BQ1 0x5F
  139081. +
  139082. +#define TAS5713_DRC1_SOFTENING_FILTER_ALPHA_OMEGA 0x3B
  139083. +#define TAS5713_DRC1_ATTACK_RELEASE_RATE 0x3C
  139084. +#define TAS5713_DRC2_SOFTENING_FILTER_ALPHA_OMEGA 0x3E
  139085. +#define TAS5713_DRC2_ATTACK_RELEASE_RATE 0x3F
  139086. +#define TAS5713_DRC1_ATTACK_RELEASE_THRES 0x40
  139087. +#define TAS5713_DRC2_ATTACK_RELEASE_THRES 0x43
  139088. +#define TAS5713_DRC_CTRL 0x46
  139089. +
  139090. +#define TAS5713_BANK_SW_CTRL 0x50
  139091. +#define TAS5713_CH1_OUTPUT_MIXER 0x51
  139092. +#define TAS5713_CH2_OUTPUT_MIXER 0x52
  139093. +#define TAS5713_CH1_INPUT_MIXER 0x53
  139094. +#define TAS5713_CH2_INPUT_MIXER 0x54
  139095. +#define TAS5713_OUTPUT_POST_SCALE 0x56
  139096. +#define TAS5713_OUTPUT_PRESCALE 0x57
  139097. +
  139098. +#define TAS5713_IDF_POST_SCALE 0x62
  139099. +
  139100. +#define TAS5713_CH1_INLINE_MIXER 0x70
  139101. +#define TAS5713_CH1_INLINE_DRC_EN_MIXER 0x71
  139102. +#define TAS5713_CH1_R_CHANNEL_MIXER 0x72
  139103. +#define TAS5713_CH1_L_CHANNEL_MIXER 0x73
  139104. +#define TAS5713_CH2_INLINE_MIXER 0x74
  139105. +#define TAS5713_CH2_INLINE_DRC_EN_MIXER 0x75
  139106. +#define TAS5713_CH2_L_CHANNEL_MIXER 0x76
  139107. +#define TAS5713_CH2_R_CHANNEL_MIXER 0x77
  139108. +
  139109. +#define TAS5713_UPDATE_DEV_ADDR_KEY 0xF8
  139110. +#define TAS5713_UPDATE_DEV_ADDR_REG 0xF9
  139111. +
  139112. +#define TAS5713_REGISTER_COUNT 0x46
  139113. +#define TAS5713_MAX_REGISTER 0xF9
  139114. +
  139115. +
  139116. +// Bitmasks for registers
  139117. +#define TAS5713_SOFT_MUTE_ALL 0x07
  139118. +
  139119. +
  139120. +
  139121. +struct tas5713_init_command {
  139122. + const int size;
  139123. + const char *const data;
  139124. +};
  139125. +
  139126. +static const struct tas5713_init_command tas5713_init_sequence[] = {
  139127. +
  139128. + // Trim oscillator
  139129. + { .size = 2, .data = "\x1B\x00" },
  139130. + // System control register 1 (0x03): block DC
  139131. + { .size = 2, .data = "\x03\x80" },
  139132. + // Mute everything
  139133. + { .size = 2, .data = "\x05\x40" },
  139134. + // Modulation limit register (0x10): 97.7%
  139135. + { .size = 2, .data = "\x10\x02" },
  139136. + // Interchannel delay registers
  139137. + // (0x11, 0x12, 0x13, and 0x14): BD mode
  139138. + { .size = 2, .data = "\x11\xB8" },
  139139. + { .size = 2, .data = "\x12\x60" },
  139140. + { .size = 2, .data = "\x13\xA0" },
  139141. + { .size = 2, .data = "\x14\x48" },
  139142. + // PWM shutdown group register (0x19): no shutdown
  139143. + { .size = 2, .data = "\x19\x00" },
  139144. + // Input multiplexer register (0x20): BD mode
  139145. + { .size = 2, .data = "\x20\x00\x89\x77\x72" },
  139146. + // PWM output mux register (0x25)
  139147. + // Channel 1 --> OUTA, channel 1 neg --> OUTB
  139148. + // Channel 2 --> OUTC, channel 2 neg --> OUTD
  139149. + { .size = 5, .data = "\x25\x01\x02\x13\x45" },
  139150. + // DRC control (0x46): DRC off
  139151. + { .size = 5, .data = "\x46\x00\x00\x00\x00" },
  139152. + // BKND_ERR register (0x1C): 299ms reset period
  139153. + { .size = 2, .data = "\x1C\x07" },
  139154. + // Mute channel 3
  139155. + { .size = 2, .data = "\x0A\xFF" },
  139156. + // Volume configuration register (0x0E): volume slew 512 steps
  139157. + { .size = 2, .data = "\x0E\x90" },
  139158. + // Clock control register (0x00): 44/48kHz, MCLK=64xfs
  139159. + { .size = 2, .data = "\x00\x60" },
  139160. + // Bank switch and eq control (0x50): no bank switching
  139161. + { .size = 5, .data = "\x50\x00\x00\x00\x00" },
  139162. + // Volume registers (0x07, 0x08, 0x09, 0x0A)
  139163. + { .size = 2, .data = "\x07\x20" },
  139164. + { .size = 2, .data = "\x08\x30" },
  139165. + { .size = 2, .data = "\x09\x30" },
  139166. + { .size = 2, .data = "\x0A\xFF" },
  139167. + // 0x72, 0x73, 0x76, 0x77 input mixer:
  139168. + // no intermix between channels
  139169. + { .size = 5, .data = "\x72\x00\x00\x00\x00" },
  139170. + { .size = 5, .data = "\x73\x00\x80\x00\x00" },
  139171. + { .size = 5, .data = "\x76\x00\x00\x00\x00" },
  139172. + { .size = 5, .data = "\x77\x00\x80\x00\x00" },
  139173. + // 0x70, 0x71, 0x74, 0x75 inline DRC mixer:
  139174. + // no inline DRC inmix
  139175. + { .size = 5, .data = "\x70\x00\x80\x00\x00" },
  139176. + { .size = 5, .data = "\x71\x00\x00\x00\x00" },
  139177. + { .size = 5, .data = "\x74\x00\x80\x00\x00" },
  139178. + { .size = 5, .data = "\x75\x00\x00\x00\x00" },
  139179. + // 0x56, 0x57 Output scale
  139180. + { .size = 5, .data = "\x56\x00\x80\x00\x00" },
  139181. + { .size = 5, .data = "\x57\x00\x02\x00\x00" },
  139182. + // 0x3B, 0x3c
  139183. + { .size = 9, .data = "\x3B\x00\x08\x00\x00\x00\x78\x00\x00" },
  139184. + { .size = 9, .data = "\x3C\x00\x00\x01\x00\xFF\xFF\xFF\x00" },
  139185. + { .size = 9, .data = "\x3E\x00\x08\x00\x00\x00\x78\x00\x00" },
  139186. + { .size = 9, .data = "\x3F\x00\x00\x01\x00\xFF\xFF\xFF\x00" },
  139187. + { .size = 9, .data = "\x40\x00\x00\x01\x00\xFF\xFF\xFF\x00" },
  139188. + { .size = 9, .data = "\x43\x00\x00\x01\x00\xFF\xFF\xFF\x00" },
  139189. + // 0x51, 0x52: output mixer
  139190. + { .size = 9, .data = "\x51\x00\x80\x00\x00\x00\x00\x00\x00" },
  139191. + { .size = 9, .data = "\x52\x00\x80\x00\x00\x00\x00\x00\x00" },
  139192. + // PEQ defaults
  139193. + { .size = 21, .data = "\x29\x00\x80\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00" },
  139194. + { .size = 21, .data = "\x2A\x00\x80\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00" },
  139195. + { .size = 21, .data = "\x2B\x00\x80\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00" },
  139196. + { .size = 21, .data = "\x2C\x00\x80\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00" },
  139197. + { .size = 21, .data = "\x2D\x00\x80\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00" },
  139198. + { .size = 21, .data = "\x2E\x00\x80\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00" },
  139199. + { .size = 21, .data = "\x2F\x00\x80\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00" },
  139200. + { .size = 21, .data = "\x30\x00\x80\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00" },
  139201. + { .size = 21, .data = "\x31\x00\x80\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00" },
  139202. + { .size = 21, .data = "\x32\x00\x80\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00" },
  139203. + { .size = 21, .data = "\x33\x00\x80\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00" },
  139204. + { .size = 21, .data = "\x34\x00\x80\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00" },
  139205. + { .size = 21, .data = "\x35\x00\x80\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00" },
  139206. + { .size = 21, .data = "\x36\x00\x80\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00" },
  139207. + { .size = 21, .data = "\x58\x00\x80\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00" },
  139208. + { .size = 21, .data = "\x59\x00\x80\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00" },
  139209. + { .size = 21, .data = "\x5C\x00\x80\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00" },
  139210. + { .size = 21, .data = "\x5D\x00\x80\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00" },
  139211. + { .size = 21, .data = "\x5E\x00\x80\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00" },
  139212. + { .size = 21, .data = "\x5F\x00\x80\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00" },
  139213. + { .size = 21, .data = "\x5A\x00\x80\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00" },
  139214. + { .size = 21, .data = "\x5B\x00\x80\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00\x00" },
  139215. +};
  139216. +
  139217. +
  139218. +#endif /* _TAS5713_H */
  139219. diff -Nur linux-3.18.14/sound/soc/codecs/wm8804.c linux-rpi/sound/soc/codecs/wm8804.c
  139220. --- linux-3.18.14/sound/soc/codecs/wm8804.c 2015-05-20 10:04:50.000000000 -0500
  139221. +++ linux-rpi/sound/soc/codecs/wm8804.c 2015-05-31 14:46:14.565660946 -0500
  139222. @@ -278,6 +278,7 @@
  139223. blen = 0x1;
  139224. break;
  139225. case 24:
  139226. + case 32:
  139227. blen = 0x2;
  139228. break;
  139229. default:
  139230. @@ -624,7 +625,7 @@
  139231. };
  139232. #define WM8804_FORMATS (SNDRV_PCM_FMTBIT_S16_LE | SNDRV_PCM_FMTBIT_S20_3LE | \
  139233. - SNDRV_PCM_FMTBIT_S24_LE)
  139234. + SNDRV_PCM_FMTBIT_S24_3LE | SNDRV_PCM_FMTBIT_S32_LE)
  139235. #define WM8804_RATES (SNDRV_PCM_RATE_32000 | SNDRV_PCM_RATE_44100 | \
  139236. SNDRV_PCM_RATE_48000 | SNDRV_PCM_RATE_64000 | \
  139237. @@ -655,7 +656,7 @@
  139238. .probe = wm8804_probe,
  139239. .remove = wm8804_remove,
  139240. .set_bias_level = wm8804_set_bias_level,
  139241. - .idle_bias_off = true,
  139242. + .idle_bias_off = false,
  139243. .controls = wm8804_snd_controls,
  139244. .num_controls = ARRAY_SIZE(wm8804_snd_controls),